--- /srv/rebuilderd/tmp/rebuilderdm0l3wb/inputs/qemu-system-arm_10.2.0+ds-2_armhf.deb +++ /srv/rebuilderd/tmp/rebuilderdm0l3wb/out/qemu-system-arm_10.2.0+ds-2_armhf.deb ├── file list │ @@ -1,3 +1,3 @@ │ -rw-r--r-- 0 0 0 4 2026-01-14 15:22:29.000000 debian-binary │ --rw-r--r-- 0 0 0 1396 2026-01-14 15:22:29.000000 control.tar.xz │ --rw-r--r-- 0 0 0 4128960 2026-01-14 15:22:29.000000 data.tar.xz │ +-rw-r--r-- 0 0 0 1400 2026-01-14 15:22:29.000000 control.tar.xz │ +-rw-r--r-- 0 0 0 4127816 2026-01-14 15:22:29.000000 data.tar.xz ├── control.tar.xz │ ├── control.tar │ │ ├── ./md5sums │ │ │ ├── ./md5sums │ │ │ │┄ Files differ ├── data.tar.xz │ ├── data.tar │ │ ├── ./usr/bin/qemu-system-arm │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --program-header {} │ │ │ │ @@ -1,23 +1,23 @@ │ │ │ │ │ │ │ │ Elf file type is DYN (Position-Independent Executable file) │ │ │ │ Entry point 0x2952c1 │ │ │ │ There are 11 program headers, starting at offset 52 │ │ │ │ │ │ │ │ Program Headers: │ │ │ │ Type Offset VirtAddr PhysAddr FileSiz MemSiz Flg Align │ │ │ │ - ARM_EXIDX 0xa8fd1c 0x00a8fd1c 0x00a8fd1c 0x00008 0x00008 R 0x4 │ │ │ │ + ARM_EXIDX 0xa8fd34 0x00a8fd34 0x00a8fd34 0x00008 0x00008 R 0x4 │ │ │ │ PHDR 0x000034 0x00000034 0x00000034 0x00160 0x00160 R 0x4 │ │ │ │ INTERP 0x0001b8 0x000001b8 0x000001b8 0x00019 0x00019 R 0x1 │ │ │ │ [Requesting program interpreter: /lib/ld-linux-armhf.so.3] │ │ │ │ - LOAD 0x000000 0x00000000 0x00000000 0xa8fd48 0xa8fd48 R E 0x10000 │ │ │ │ + LOAD 0x000000 0x00000000 0x00000000 0xa8fd60 0xa8fd60 R E 0x10000 │ │ │ │ LOAD 0xa99958 0x00a99958 0x00a99958 0x822794 0x86a52c RW 0x10000 │ │ │ │ DYNAMIC 0x11c8a78 0x011c8a78 0x011c8a78 0x001c8 0x001c8 RW 0x4 │ │ │ │ NOTE 0x000194 0x00000194 0x00000194 0x00024 0x00024 R 0x4 │ │ │ │ - NOTE 0xa8fd28 0x00a8fd28 0x00a8fd28 0x00020 0x00020 R 0x4 │ │ │ │ + NOTE 0xa8fd40 0x00a8fd40 0x00a8fd40 0x00020 0x00020 R 0x4 │ │ │ │ TLS 0xa99958 0x00a99958 0x00a99958 0x00000 0x002c8 R 0x8 │ │ │ │ GNU_STACK 0x000000 0x00000000 0x00000000 0x00000 0x00000 RW 0x10 │ │ │ │ GNU_RELRO 0xa99958 0x00a99958 0x00a99958 0x7366a8 0x7366a8 R 0x1 │ │ │ │ │ │ │ │ Section to Segment mapping: │ │ │ │ Segment Sections... │ │ │ │ 00 .ARM.exidx │ │ │ ├── readelf --wide --sections {} │ │ │ │ @@ -10,20 +10,20 @@ │ │ │ │ [ 5] .dynstr STRTAB 0009a278 09a278 0b9efc 00 A 0 0 1 │ │ │ │ [ 6] .gnu.version VERSYM 00154174 154174 00d18e 02 A 4 0 2 │ │ │ │ [ 7] .gnu.version_r VERNEED 00161304 161304 000400 00 A 5 18 4 │ │ │ │ [ 8] .rel.dyn REL 00161704 161704 127cf0 08 A 4 0 4 │ │ │ │ [ 9] .rel.plt REL 002893f4 2893f4 001e28 08 AI 4 23 4 │ │ │ │ [10] .init PROGBITS 0028b21c 28b21c 00000c 00 AX 0 0 4 │ │ │ │ [11] .plt PROGBITS 0028b228 28b228 002f2c 04 AX 0 0 4 │ │ │ │ - [12] .text PROGBITS 0028e158 28e158 61a530 00 AX 0 0 8 │ │ │ │ - [13] .fini PROGBITS 008a8688 8a8688 000008 00 AX 0 0 4 │ │ │ │ - [14] .rodata PROGBITS 008a8690 8a8690 1e768c 00 A 0 0 8 │ │ │ │ - [15] .ARM.exidx ARM_EXIDX 00a8fd1c a8fd1c 000008 00 AL 12 0 4 │ │ │ │ - [16] .eh_frame PROGBITS 00a8fd24 a8fd24 000004 00 A 0 0 4 │ │ │ │ - [17] .note.ABI-tag NOTE 00a8fd28 a8fd28 000020 00 A 0 0 4 │ │ │ │ + [12] .text PROGBITS 0028e158 28e158 61a542 00 AX 0 0 8 │ │ │ │ + [13] .fini PROGBITS 008a869c 8a869c 000008 00 AX 0 0 4 │ │ │ │ + [14] .rodata PROGBITS 008a86a8 8a86a8 1e768c 00 A 0 0 8 │ │ │ │ + [15] .ARM.exidx ARM_EXIDX 00a8fd34 a8fd34 000008 00 AL 12 0 4 │ │ │ │ + [16] .eh_frame PROGBITS 00a8fd3c a8fd3c 000004 00 A 0 0 4 │ │ │ │ + [17] .note.ABI-tag NOTE 00a8fd40 a8fd40 000020 00 A 0 0 4 │ │ │ │ [18] .tbss NOBITS 00a99958 a99958 0002c8 00 WAT 0 0 8 │ │ │ │ [19] .init_array INIT_ARRAY 00a99958 a99958 000d64 04 WA 0 0 4 │ │ │ │ [20] .fini_array FINI_ARRAY 00a9a6bc a9a6bc 000004 04 WA 0 0 4 │ │ │ │ [21] .data.rel.ro PROGBITS 00a9a6c0 a9a6c0 72e3b8 00 WA 0 0 64 │ │ │ │ [22] .dynamic DYNAMIC 011c8a78 11c8a78 0001c8 08 WA 5 0 4 │ │ │ │ [23] .got PROGBITS 011c8c40 11c8c40 0073a0 04 WA 0 0 4 │ │ │ │ [24] .data PROGBITS 011d0000 11d0000 0ec0ec 00 WA 0 0 8 │ │ │ ├── readelf --wide --symbols {} │ │ │ │ @@ -985,141 +985,141 @@ │ │ │ │ 981: 00000000 0 FUNC GLOBAL DEFAULT UND gnutls_deinit@GNUTLS_3_4 (8) │ │ │ │ 982: 00000000 0 FUNC GLOBAL DEFAULT UND g_source_set_callback │ │ │ │ 983: 00000000 0 FUNC GLOBAL DEFAULT UND __pthread_unregister_cancel@GLIBC_2.34 (16) │ │ │ │ 984: 00000000 0 FUNC GLOBAL DEFAULT UND g_memory_output_stream_new_resizable │ │ │ │ 985: 01302828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_FIRMWARE_DSTATE │ │ │ │ 986: 0055343d 20 FUNC GLOBAL DEFAULT 12 cpr_is_incoming │ │ │ │ 987: 012ad168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_SET_EVENT │ │ │ │ - 988: 00784985 132 FUNC GLOBAL DEFAULT 12 blk_new_with_bs │ │ │ │ + 988: 0078498d 132 FUNC GLOBAL DEFAULT 12 blk_new_with_bs │ │ │ │ 989: 011da714 36 OBJECT GLOBAL DEFAULT 24 qemu_device_opts │ │ │ │ - 990: 00766bbd 32 FUNC GLOBAL DEFAULT 12 bdrv_co_leave │ │ │ │ + 990: 00766bc5 32 FUNC GLOBAL DEFAULT 12 bdrv_co_leave │ │ │ │ 991: 01302d34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_CC_NOT_ACCESSED_DSTATE │ │ │ │ 992: 012b6a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_ENABLE_NOTIFY_EVENT │ │ │ │ 993: 012bc1d8 4 OBJECT GLOBAL DEFAULT 25 syminfos │ │ │ │ 994: 012b2184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_STOP_EVENT │ │ │ │ 995: 011e1cbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchl_le │ │ │ │ 996: 01301244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_DONE_DSTATE │ │ │ │ - 997: 0080df79 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Version │ │ │ │ - 998: 0076048d 356 FUNC GLOBAL DEFAULT 12 qmp_query_jobs │ │ │ │ - 999: 0085efa1 176 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions_members │ │ │ │ + 997: 0080df81 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Version │ │ │ │ + 998: 00760495 356 FUNC GLOBAL DEFAULT 12 qmp_query_jobs │ │ │ │ + 999: 0085efa9 176 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions_members │ │ │ │ 1000: 01301f50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MER_DSTATE │ │ │ │ 1001: 013032a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_OPEN_RETURN_PATH_DSTATE │ │ │ │ 1002: 01301d4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_DEVICE_PRE_PLUG_DSTATE │ │ │ │ 1003: 012aaa7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_TIME_EVENT │ │ │ │ 1004: 01178f50 12 OBJECT GLOBAL DEFAULT 21 ObjectType_lookup │ │ │ │ 1005: 013026d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_BOUNDARY_DSTATE │ │ │ │ - 1006: 00810585 136 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_set_iothread_arg_members │ │ │ │ + 1006: 0081058d 136 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_set_iothread_arg_members │ │ │ │ 1007: 002b9769 176 FUNC GLOBAL DEFAULT 12 float32_to_uint32_scalbn │ │ │ │ 1008: 013034e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_CHANGE_PARENT_DSTATE │ │ │ │ 1009: 013021a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_EIAC_DSTATE │ │ │ │ 1010: 012b6a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_DISCARD_SEND_RANGE_EVENT │ │ │ │ - 1011: 0084dc5d 212 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult_members │ │ │ │ - 1012: 00828e45 280 FUNC GLOBAL DEFAULT 12 visit_type_QemuTargetInfo │ │ │ │ + 1011: 0084dc65 212 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult_members │ │ │ │ + 1012: 00828e4d 280 FUNC GLOBAL DEFAULT 12 visit_type_QemuTargetInfo │ │ │ │ 1013: 01302a4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_CRB_MMIO_WRITE_DSTATE │ │ │ │ 1014: 012a71ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_SIN_EVENT │ │ │ │ - 1015: 00847791 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ObjectOptions_base_members │ │ │ │ + 1015: 00847799 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ObjectOptions_base_members │ │ │ │ 1016: 0060f76d 30 FUNC GLOBAL DEFAULT 12 helper_neon_sub_u16 │ │ │ │ 1017: 01301af8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_SET_LEDSTATE_DSTATE │ │ │ │ 1018: 00444051 404 FUNC GLOBAL DEFAULT 12 pci_device_route_intx_to_irq │ │ │ │ - 1019: 00816d75 188 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase │ │ │ │ + 1019: 00816d7d 188 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase │ │ │ │ 1020: 002c99ed 140 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_dup_fds │ │ │ │ 1021: 012ad6e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_VLAN_MATCH_EVENT │ │ │ │ - 1022: 0087e205 66 FUNC GLOBAL DEFAULT 12 flush_idcache_range │ │ │ │ + 1022: 0087e20d 66 FUNC GLOBAL DEFAULT 12 flush_idcache_range │ │ │ │ 1023: 013019f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_RAISE_INTERRUPT_DSTATE │ │ │ │ 1024: 0130307e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_SEND_MESSAGE_DSTATE │ │ │ │ 1025: 012b7ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SUBPAGE_READ_EVENT │ │ │ │ 1026: 01301398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_FLAGS_DSTATE │ │ │ │ - 1027: 00869d9d 444 FUNC GLOBAL DEFAULT 12 visit_type_enum │ │ │ │ + 1027: 00869da5 444 FUNC GLOBAL DEFAULT 12 visit_type_enum │ │ │ │ 1028: 012b3f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HCCA_READ_ERROR_EVENT │ │ │ │ 1029: 01213680 132 OBJECT GLOBAL DEFAULT 24 helper_info_rinth_exact │ │ │ │ 1030: 012bac40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_PROPERTIES_EVENT │ │ │ │ - 1031: 0080a3fd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase │ │ │ │ + 1031: 0080a405 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase │ │ │ │ 1032: 01176368 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_nullptr │ │ │ │ 1033: 012b9710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_BACKUP_EVENT │ │ │ │ 1034: 01301f44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_ECR1_DSTATE │ │ │ │ 1035: 013025aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_BLOCKSIZE_DSTATE │ │ │ │ 1036: 012a67a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_READ_EVENT │ │ │ │ 1037: 00481ff9 2684 FUNC GLOBAL DEFAULT 12 sdhci_common_realize │ │ │ │ 1038: 01301536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_SEL_WRITE_DSTATE │ │ │ │ - 1039: 0078b1d1 30 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap_locked │ │ │ │ - 1040: 00718f49 112 FUNC GLOBAL DEFAULT 12 vfio_pci_config_register_vga │ │ │ │ + 1039: 0078b1d9 30 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap_locked │ │ │ │ + 1040: 00718f51 112 FUNC GLOBAL DEFAULT 12 vfio_pci_config_register_vga │ │ │ │ 1041: 0130298e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_CONTROL_WRITE_DSTATE │ │ │ │ 1042: 012b1644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_WRITE_EVENT │ │ │ │ 1043: 01302166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSI_INIT_FAIL_DSTATE │ │ │ │ 1044: 011fb9f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovnbub │ │ │ │ 1045: 012a747c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_STD_READ_IO_EVENT │ │ │ │ 1046: 013019aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LEDMA_MEMORY_WRITE_DSTATE │ │ │ │ 1047: 012b2e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_THREAD_STOP_EVENT │ │ │ │ 1048: 011ee480 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrnt_ub │ │ │ │ 1049: 0051e57d 100 FUNC GLOBAL DEFAULT 12 qmp_x_exit_preconfig │ │ │ │ 1050: 012ad218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IPV6_SUM_DISABLED_EVENT │ │ │ │ 1051: 013027cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INVALID_SGE_DSTATE │ │ │ │ - 1052: 0080031d 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo │ │ │ │ + 1052: 00800325 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo │ │ │ │ 1053: 011fb974 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovnbuh │ │ │ │ - 1054: 00845a01 84 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties_members │ │ │ │ + 1054: 00845a09 84 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties_members │ │ │ │ 1055: 01302c68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_STALL_DSTATE │ │ │ │ 1056: 0055f851 16 FUNC GLOBAL DEFAULT 12 multifd_send_channel_created │ │ │ │ 1057: 01301a1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_DUMP_DSTATE │ │ │ │ 1058: 012a7f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_SLAVE_READ_EVENT │ │ │ │ 1059: 011ee3fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrnt_uh │ │ │ │ 1060: 012ad438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_PS_WRITE_EVENT │ │ │ │ 1061: 00523075 164 FUNC GLOBAL DEFAULT 12 qemu_init_cpu_loop │ │ │ │ - 1062: 0080ce01 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS │ │ │ │ + 1062: 0080ce09 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS │ │ │ │ 1063: 01301752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_READ_DSTATE │ │ │ │ 1064: 01303274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_DSTATE │ │ │ │ 1065: 002ff6fd 1164 FUNC GLOBAL DEFAULT 12 acpi_table_add │ │ │ │ - 1066: 00858b61 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceClass │ │ │ │ + 1066: 00858b69 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceClass │ │ │ │ 1067: 0130322e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DISCARD_RANGE_DSTATE │ │ │ │ 1068: 0130211e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_CREATE_DSTATE │ │ │ │ 1069: 012a6120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_DISK_REALIZE_EVENT │ │ │ │ 1070: 005ed2f9 876 FUNC GLOBAL DEFAULT 12 arm_emulate_firmware_reset │ │ │ │ 1071: 005cf0f1 64 FUNC GLOBAL DEFAULT 12 tb_set_jmp_target │ │ │ │ 1072: 0044b5a5 244 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_reset │ │ │ │ 1073: 005cd90d 48 FUNC GLOBAL DEFAULT 12 accel_blocker_init │ │ │ │ - 1074: 00832ab5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannel │ │ │ │ - 1075: 0071f6e1 140 FUNC GLOBAL DEFAULT 12 virtio_error │ │ │ │ + 1074: 00832abd 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannel │ │ │ │ + 1075: 0071f6e9 140 FUNC GLOBAL DEFAULT 12 virtio_error │ │ │ │ 1076: 0059de61 284 FUNC GLOBAL DEFAULT 12 uaccess_strlen_user │ │ │ │ - 1077: 007f3149 116 FUNC GLOBAL DEFAULT 12 qmp_qom_set │ │ │ │ + 1077: 007f3151 116 FUNC GLOBAL DEFAULT 12 qmp_qom_set │ │ │ │ 1078: 012ae614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_SHUTDOWN_CLEARED_EVENT │ │ │ │ - 1079: 0079ce5d 656 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_dump │ │ │ │ + 1079: 0079ce65 656 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_dump │ │ │ │ 1080: 012a8800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_VIA_EVENT │ │ │ │ 1081: 006134c5 36 FUNC GLOBAL DEFAULT 12 arm_set_default_fp_behaviours │ │ │ │ 1082: 005ae9b1 408 FUNC GLOBAL DEFAULT 12 tcg_temp_new_internal │ │ │ │ 1083: 002cd545 142 FUNC GLOBAL DEFAULT 12 qemu_pixman_glyph_render │ │ │ │ 1084: 01302f7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_ADD_STATUS_DSTATE │ │ │ │ 1085: 012dfce8 1 OBJECT GLOBAL DEFAULT 25 qtest_allowed │ │ │ │ 1086: 0052fcad 236 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_ptr │ │ │ │ - 1087: 00851b99 100 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail_members │ │ │ │ + 1087: 00851ba1 100 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail_members │ │ │ │ 1088: 012a2bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_PAM_CHECK_EVENT │ │ │ │ 1089: 01301d6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_SUCCESS_DSTATE │ │ │ │ - 1090: 0084a821 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_shutdown │ │ │ │ + 1090: 0084a829 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_shutdown │ │ │ │ 1091: 012b1574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_RESPONSE16_EVENT │ │ │ │ 1092: 005e129d 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_be_mmu │ │ │ │ 1093: 01302bc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_NEXT_DSTATE │ │ │ │ 1094: 013037fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATUS_DSTATE │ │ │ │ 1095: 01303212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FLUSH_RAM_CACHE_BEGIN_DSTATE │ │ │ │ - 1096: 0082a775 364 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions_members │ │ │ │ - 1097: 00859995 142 FUNC GLOBAL DEFAULT 12 visit_type_PciInfoList │ │ │ │ + 1096: 0082a77d 364 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions_members │ │ │ │ + 1097: 0085999d 142 FUNC GLOBAL DEFAULT 12 visit_type_PciInfoList │ │ │ │ 1098: 01302376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_CQID_DSTATE │ │ │ │ - 1099: 007f1e49 632 FUNC GLOBAL DEFAULT 12 qemu_chr_open_fd │ │ │ │ + 1099: 007f1e51 632 FUNC GLOBAL DEFAULT 12 qemu_chr_open_fd │ │ │ │ 1100: 0130310a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_COMPRESS_DSTATE │ │ │ │ 1101: 00570bd1 124 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_blocked │ │ │ │ 1102: 003babe1 72 FUNC GLOBAL DEFAULT 12 pvpanic_setup_io │ │ │ │ 1103: 0130136e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_HANDSHAKE_TIMER_CB_DSTATE │ │ │ │ 1104: 012b85ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_ABS_EVENT │ │ │ │ 1105: 01301618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OMAP1_PWT_BUZZ_DSTATE │ │ │ │ 1106: 00522e89 28 FUNC GLOBAL DEFAULT 12 cpu_synchronize_post_reset │ │ │ │ 1107: 003effa9 4 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip4_info │ │ │ │ 1108: 012a9a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_EISR_READ_EVENT │ │ │ │ 1109: 012a72ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_PALETTE_READ_EVENT │ │ │ │ - 1110: 008a0bb9 192 FUNC GLOBAL DEFAULT 12 visit_type_SevCapability │ │ │ │ + 1110: 008a0bc1 192 FUNC GLOBAL DEFAULT 12 visit_type_SevCapability │ │ │ │ 1111: 0032fd8d 112 FUNC GLOBAL DEFAULT 12 hmp_info_kvm │ │ │ │ - 1112: 007869c1 144 FUNC GLOBAL DEFAULT 12 block_copy_set_speed │ │ │ │ + 1112: 007869c9 144 FUNC GLOBAL DEFAULT 12 block_copy_set_speed │ │ │ │ 1113: 00561a35 26 FUNC GLOBAL DEFAULT 12 multifd_ram_payload_free │ │ │ │ - 1114: 0087c0a5 190 FUNC GLOBAL DEFAULT 12 urshift │ │ │ │ + 1114: 0087c0ad 190 FUNC GLOBAL DEFAULT 12 urshift │ │ │ │ 1115: 012a4a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN_EVENT │ │ │ │ 1116: 0130257e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_IO_READ_DSTATE │ │ │ │ 1117: 01302c82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_STOP_BANDWIDTH_DSTATE │ │ │ │ 1118: 012b474c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_END_EVENT │ │ │ │ 1119: 00536811 356 FUNC GLOBAL DEFAULT 12 ram_block_format │ │ │ │ 1120: 01301c0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_SEND_SGI_DSTATE │ │ │ │ 1121: 00aa4984 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_audiodev │ │ │ │ @@ -1127,443 +1127,443 @@ │ │ │ │ 1123: 002e6b41 1368 FUNC GLOBAL DEFAULT 12 start_auth_sasl │ │ │ │ 1124: 0130370a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_LOAD_DSTATE │ │ │ │ 1125: 011ee8a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshruntb │ │ │ │ 1126: 012ab42c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCU_WRITE_EVENT │ │ │ │ 1127: 012b65c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QUERY_DIRTY_RATE_INFO_EVENT │ │ │ │ 1128: 00296ae1 48 FUNC GLOBAL DEFAULT 12 cpu_get_free_index │ │ │ │ 1129: 0130160a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_PTW_PAGE_PTE_DSTATE │ │ │ │ - 1130: 00841091 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_FAILOVER_NEGOTIATED_arg_members │ │ │ │ - 1131: 006cc0bd 94 FUNC GLOBAL DEFAULT 12 write_v7m_exception │ │ │ │ + 1130: 00841099 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_FAILOVER_NEGOTIATED_arg_members │ │ │ │ + 1131: 006cc0c5 94 FUNC GLOBAL DEFAULT 12 write_v7m_exception │ │ │ │ 1132: 01302674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_ABORT_DSTATE │ │ │ │ 1133: 012a916c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_IRQ_HANDLER_EVENT │ │ │ │ 1134: 012ad938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_ENTRY_EVENT │ │ │ │ 1135: 011ee81c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrunth │ │ │ │ 1136: 013025fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_CMD_REQ_DSTATE │ │ │ │ 1137: 01302efa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_MAP_DSTATE │ │ │ │ 1138: 012ba8ac 116 OBJECT GLOBAL DEFAULT 24 qapi_commands_misc_trace_events_trace_events │ │ │ │ 1139: 01302968 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_DSTATE │ │ │ │ 1140: 011e399c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorl_le │ │ │ │ 1141: 01301b1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_AND_HANDLER_DSTATE │ │ │ │ 1142: 0050faa9 72 FUNC GLOBAL DEFAULT 12 audio_init_audiodevs │ │ │ │ 1143: 01301140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_HMP_COMMAND_DSTATE │ │ │ │ - 1144: 00844c49 176 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties_members │ │ │ │ + 1144: 00844c51 176 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties_members │ │ │ │ 1145: 012a8b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_RESET_KEYBOARD_EVENT │ │ │ │ - 1146: 006e6f25 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpeq_scalarh │ │ │ │ + 1146: 006e6f2d 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpeq_scalarh │ │ │ │ 1147: 0059d159 100 FUNC GLOBAL DEFAULT 12 qmp_replay_delete_break │ │ │ │ - 1148: 0086e7b5 112 FUNC GLOBAL DEFAULT 12 qstring_is_equal │ │ │ │ + 1148: 0086e7bd 112 FUNC GLOBAL DEFAULT 12 qstring_is_equal │ │ │ │ 1149: 01200e04 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_luti2_1b │ │ │ │ - 1150: 008380f5 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_colo_lost_heartbeat │ │ │ │ + 1150: 008380fd 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_colo_lost_heartbeat │ │ │ │ 1151: 012a74ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_BLIT_EVENT │ │ │ │ 1152: 003b2451 152 FUNC GLOBAL DEFAULT 12 ipack_device_find │ │ │ │ - 1153: 00873335 54 FUNC GLOBAL DEFAULT 12 socket_set_cork │ │ │ │ - 1154: 00a64628 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNS │ │ │ │ + 1153: 0087333d 54 FUNC GLOBAL DEFAULT 12 socket_set_cork │ │ │ │ + 1154: 00a64640 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNS │ │ │ │ 1155: 013020f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_MULTICAST_DSTATE │ │ │ │ 1156: 01200d80 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_luti2_1h │ │ │ │ 1157: 01302c70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_UNLINK_ASYNC_DSTATE │ │ │ │ - 1158: 00765029 6 FUNC GLOBAL DEFAULT 12 bdrv_replace_node │ │ │ │ + 1158: 00765031 6 FUNC GLOBAL DEFAULT 12 bdrv_replace_node │ │ │ │ 1159: 01212f48 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_pmax_s8 │ │ │ │ 1160: 0130312a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_ALREADY_DSTATE │ │ │ │ 1161: 012bafe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_YANK_EVENT │ │ │ │ - 1162: 0080baa9 80 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat_members │ │ │ │ + 1162: 0080bab1 80 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat_members │ │ │ │ 1163: 0032b6d5 56 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_in │ │ │ │ - 1164: 006e711d 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpeq_scalars │ │ │ │ - 1165: 00846465 248 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties_members │ │ │ │ - 1166: 00803e49 152 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge_members │ │ │ │ + 1164: 006e7125 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpeq_scalars │ │ │ │ + 1165: 0084646d 248 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties_members │ │ │ │ + 1166: 00803e51 152 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge_members │ │ │ │ 1167: 012b5014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_GET_IRQ_INFO_EVENT │ │ │ │ 1168: 012b9cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DUMP_EVENT │ │ │ │ 1169: 0053826d 200 FUNC GLOBAL DEFAULT 12 address_space_read_full │ │ │ │ 1170: 01301814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_NEW_FRAME_DSTATE │ │ │ │ 1171: 01303326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_STATE_INITIALIZE_DSTATE │ │ │ │ 1172: 005c9895 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i32 │ │ │ │ 1173: 00610abd 348 FUNC GLOBAL DEFAULT 12 helper_neon_qzip8 │ │ │ │ 1174: 013010b5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_run_state_c │ │ │ │ 1175: 01200cfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_luti2_1s │ │ │ │ - 1176: 0084fb95 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper_members │ │ │ │ + 1176: 0084fb9d 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper_members │ │ │ │ 1177: 0059d6cd 92 FUNC GLOBAL DEFAULT 12 semihosting_arg_fallback │ │ │ │ 1178: 0050efb5 172 FUNC GLOBAL DEFAULT 12 audio_generic_read │ │ │ │ 1179: 002bd4f5 240 FUNC GLOBAL DEFAULT 12 uint16_to_float32_scalbn │ │ │ │ 1180: 002bc7f1 524 FUNC GLOBAL DEFAULT 12 int128_to_float128 │ │ │ │ 1181: 003b0445 10 FUNC GLOBAL DEFAULT 12 omap_intc_set_iclk │ │ │ │ 1182: 011f3154 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlahb │ │ │ │ 1183: 005de059 148 FUNC GLOBAL DEFAULT 12 tlb_vaddr_to_host │ │ │ │ 1184: 01301602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_IOTLB_INV_ASID_VMID_DSTATE │ │ │ │ 1185: 0060fbed 50 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_round_high_u8 │ │ │ │ - 1186: 0083796d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_capabilities │ │ │ │ + 1186: 00837975 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_capabilities │ │ │ │ 1187: 011e0798 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup16 │ │ │ │ 1188: 011f30d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlahh │ │ │ │ 1189: 01200c78 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_luti2_2b │ │ │ │ - 1190: 00748d0d 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt │ │ │ │ + 1190: 00748d15 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt │ │ │ │ 1191: 0130123a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_FLUSH_DSTATE │ │ │ │ - 1192: 007bc9e1 364 FUNC GLOBAL DEFAULT 12 throttle_group_co_io_limits_intercept │ │ │ │ + 1192: 007bc9e9 364 FUNC GLOBAL DEFAULT 12 throttle_group_co_io_limits_intercept │ │ │ │ 1193: 013031e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_THREAD_START_DSTATE │ │ │ │ 1194: 003299fd 88 FUNC GLOBAL DEFAULT 12 ptimer_set_count │ │ │ │ 1195: 004c1e7d 8 FUNC GLOBAL DEFAULT 12 usb_ehci_finalize │ │ │ │ 1196: 01301ea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_WRITE_DSTATE │ │ │ │ 1197: 012b864c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_USERNAME_EVENT │ │ │ │ 1198: 0036c3c1 192 FUNC GLOBAL DEFAULT 12 vga_init_io │ │ │ │ 1199: 01200bf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_luti2_2h │ │ │ │ 1200: 012a8124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_CMD_EVENT │ │ │ │ 1201: 012a92ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_NVGC_BACKLOG_OP_EVENT │ │ │ │ 1202: 005e40d9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchq_le │ │ │ │ 1203: 01301194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_SETUP_CDROM_DSTATE │ │ │ │ - 1204: 007fd465 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVdi │ │ │ │ - 1205: 0072be8d 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_release_virq │ │ │ │ - 1206: 00854cc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioPerDirectionOptions │ │ │ │ + 1204: 007fd46d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVdi │ │ │ │ + 1205: 0072be95 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_release_virq │ │ │ │ + 1206: 00854ccd 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioPerDirectionOptions │ │ │ │ 1207: 00338655 100 FUNC GLOBAL DEFAULT 12 qdev_prop_set_chr │ │ │ │ - 1208: 007fbe99 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshot │ │ │ │ + 1208: 007fbea1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshot │ │ │ │ 1209: 011f304c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlahw │ │ │ │ 1210: 0059687d 244 FUNC GLOBAL DEFAULT 12 tap_fd_set_offload │ │ │ │ 1211: 01200b70 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_luti2_2s │ │ │ │ 1212: 012ad108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_READ_ICS_EVENT │ │ │ │ 1213: 012bba10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_OPTIONAL_EVENT │ │ │ │ - 1214: 00745549 48 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func │ │ │ │ + 1214: 00745551 48 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func │ │ │ │ 1215: 006138c1 4 FUNC GLOBAL DEFAULT 12 helper_vfp_subd │ │ │ │ 1216: 00544385 124 FUNC GLOBAL DEFAULT 12 qemu_fdt_nop_node │ │ │ │ 1217: 013016fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_TIMER_EXPIRED_DSTATE │ │ │ │ - 1218: 0088b20d 78 FUNC GLOBAL DEFAULT 12 aio_setup_linux_aio │ │ │ │ + 1218: 0088b215 78 FUNC GLOBAL DEFAULT 12 aio_setup_linux_aio │ │ │ │ 1219: 013033da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_ADD_MEMSLOT_DSTATE │ │ │ │ 1220: 012aadfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_READ_EVENT │ │ │ │ 1221: 0043efe9 106 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_unmap │ │ │ │ - 1222: 00865d81 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_reload │ │ │ │ + 1222: 00865d89 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_reload │ │ │ │ 1223: 012b4c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_READ_EVENT │ │ │ │ 1224: 005b9319 268 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i32 │ │ │ │ 1225: 00613895 38 FUNC GLOBAL DEFAULT 12 helper_vfp_subh │ │ │ │ - 1226: 008319d9 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_comparison │ │ │ │ + 1226: 008319e1 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_comparison │ │ │ │ 1227: 012a3050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_GETLENGTH_EVENT │ │ │ │ - 1228: 0083779d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_capabilities │ │ │ │ + 1228: 008377a5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_capabilities │ │ │ │ 1229: 012b6d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_WRITE_EVENT │ │ │ │ 1230: 0130144a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_LOADING_DSTATE │ │ │ │ 1231: 012b1514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_READ_DATAPORT_EVENT │ │ │ │ - 1232: 0078b5ad 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_persistence │ │ │ │ - 1233: 0071720d 144 FUNC GLOBAL DEFAULT 12 vfio_pci_commit_kvm_msi_virq_batch │ │ │ │ + 1232: 0078b5b5 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_persistence │ │ │ │ + 1233: 00717215 144 FUNC GLOBAL DEFAULT 12 vfio_pci_commit_kvm_msi_virq_batch │ │ │ │ 1234: 012ad2d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_PROTOCOLS_EVENT │ │ │ │ 1235: 002f84b1 120 FUNC GLOBAL DEFAULT 12 acpi_send_event │ │ │ │ 1236: 002c3cb9 68 FUNC GLOBAL DEFAULT 12 helper_uhadd8 │ │ │ │ 1237: 0130171c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_READ_DSTATE │ │ │ │ 1238: 012bb5fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MICE_EVENT │ │ │ │ - 1239: 007d1e45 1050 FUNC GLOBAL DEFAULT 12 qed_check │ │ │ │ + 1239: 007d1e4d 1050 FUNC GLOBAL DEFAULT 12 qed_check │ │ │ │ 1240: 012a8b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KEYBOARD_EVENT_EVENT │ │ │ │ 1241: 006138bd 4 FUNC GLOBAL DEFAULT 12 helper_vfp_subs │ │ │ │ 1242: 012b0748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_TI_CMD_EVENT │ │ │ │ 1243: 01302fe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_RESET_ENTER_DSTATE │ │ │ │ 1244: 011e9308 132 OBJECT GLOBAL DEFAULT 24 helper_info_uhsubaddx │ │ │ │ - 1245: 008251f9 228 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant │ │ │ │ + 1245: 00825201 228 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant │ │ │ │ 1246: 00443fa9 80 FUNC GLOBAL DEFAULT 12 pci_allocate_irq │ │ │ │ 1247: 012a5ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_SET_PARAMS_EVENT │ │ │ │ 1248: 002d63dd 176 FUNC GLOBAL DEFAULT 12 vnc_framebuffer_update │ │ │ │ 1249: 01301a48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_AUX_DSTATE │ │ │ │ 1250: 012b90e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_SET_IO_THROTTLE_EVENT │ │ │ │ 1251: 013027b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_FRAME_DSTATE │ │ │ │ - 1252: 0076f3b5 40 FUNC GLOBAL DEFAULT 12 job_lock │ │ │ │ + 1252: 0076f3bd 40 FUNC GLOBAL DEFAULT 12 job_lock │ │ │ │ 1253: 01212fcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_pmax_u8 │ │ │ │ 1254: 012b7298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_WAIT_EVENT │ │ │ │ 1255: 012a97ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_DISCARD_EVENT │ │ │ │ - 1256: 0083aa11 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_delete │ │ │ │ + 1256: 0083aa19 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_delete │ │ │ │ 1257: 01301a98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_DSTATE │ │ │ │ 1258: 0045b831 148 FUNC GLOBAL DEFAULT 12 scsi_req_unref │ │ │ │ 1259: 01178010 12 OBJECT GLOBAL DEFAULT 21 QAuthZListFormat_lookup │ │ │ │ 1260: 01301a58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_NO_MAP_DSTATE │ │ │ │ 1261: 012aff98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_SCRIPT_SCSI_INTERRUPT_EVENT │ │ │ │ - 1262: 00849525 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SHUTDOWN_arg_members │ │ │ │ + 1262: 0084952d 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SHUTDOWN_arg_members │ │ │ │ 1263: 012a5bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_UNREALIZE_EVENT │ │ │ │ 1264: 012a91ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_SOURCES_EVENT │ │ │ │ - 1265: 0071ea7d 288 FUNC GLOBAL DEFAULT 12 virtio_reset │ │ │ │ + 1265: 0071ea85 288 FUNC GLOBAL DEFAULT 12 virtio_reset │ │ │ │ 1266: 01301de0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_READ_DSTATE │ │ │ │ 1267: 002c59d5 188 FUNC GLOBAL DEFAULT 12 hmp_qom_list │ │ │ │ 1268: 012a38ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_TLS_INIT_ERR_EVENT │ │ │ │ 1269: 01302bf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_LOWER_GLOBAL_IRQ_DSTATE │ │ │ │ 1270: 012aa8ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_INSTANCE_INIT_EVENT │ │ │ │ 1271: 01178698 12 OBJECT GLOBAL DEFAULT 21 PCIELinkWidth_lookup │ │ │ │ 1272: 012bb728 4 OBJECT GLOBAL DEFAULT 24 bql_mutex_lock_func │ │ │ │ 1273: 0032f45d 108 FUNC GLOBAL DEFAULT 12 rom_ptr │ │ │ │ 1274: 011de8a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg16 │ │ │ │ - 1275: 006e98c9 96 FUNC GLOBAL DEFAULT 12 helper_v8m_stackcheck │ │ │ │ + 1275: 006e98d1 96 FUNC GLOBAL DEFAULT 12 helper_v8m_stackcheck │ │ │ │ 1276: 011e0714 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup32 │ │ │ │ 1277: 012e07d0 4 OBJECT GLOBAL DEFAULT 25 outgoing_args │ │ │ │ 1278: 013017c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_HARD_RESET_DSTATE │ │ │ │ 1279: 01303e56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_ADD_WATCH_DSTATE │ │ │ │ 1280: 002c82bd 132 FUNC GLOBAL DEFAULT 12 dpy_gl_update │ │ │ │ 1281: 0130275e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_WRITE_DSTATE │ │ │ │ 1282: 01200aec 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_luti2_4b │ │ │ │ 1283: 01301bc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_READ_FAULT_DSTATE │ │ │ │ 1284: 004e6db9 60 FUNC GLOBAL DEFAULT 12 iothread_vq_mapping_cleanup │ │ │ │ 1285: 005e3e81 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orq_le │ │ │ │ 1286: 003eff65 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_l5_hdr_offset │ │ │ │ 1287: 004da1f5 100 FUNC GLOBAL DEFAULT 12 vfio_legacy_cpr_unregister_container │ │ │ │ - 1288: 0076a791 916 FUNC GLOBAL DEFAULT 12 bdrv_open_backing_file │ │ │ │ + 1288: 0076a799 916 FUNC GLOBAL DEFAULT 12 bdrv_open_backing_file │ │ │ │ 1289: 002fccbd 108 FUNC GLOBAL DEFAULT 12 acpi_build_tables_init │ │ │ │ - 1290: 0089f2b1 132 FUNC GLOBAL DEFAULT 12 visit_type_EbpfProgramID │ │ │ │ - 1291: 00781f41 10 FUNC GLOBAL DEFAULT 12 blk_set_disable_request_queuing │ │ │ │ - 1292: 0081f915 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptions │ │ │ │ + 1290: 0089f2b9 132 FUNC GLOBAL DEFAULT 12 visit_type_EbpfProgramID │ │ │ │ + 1291: 00781f49 10 FUNC GLOBAL DEFAULT 12 blk_set_disable_request_queuing │ │ │ │ + 1292: 0081f91d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptions │ │ │ │ 1293: 01200a68 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_luti2_4h │ │ │ │ 1294: 0117881c 12 OBJECT GLOBAL DEFAULT 21 QCryptoCipherMode_lookup │ │ │ │ 1295: 00681c79 80 FUNC GLOBAL DEFAULT 12 gen_gvec_sminp │ │ │ │ 1296: 01301074 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_authz_c │ │ │ │ 1297: 01303456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_DESKTOP_RESIZE_DSTATE │ │ │ │ 1298: 005c9c7d 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smin │ │ │ │ 1299: 0053a381 64 FUNC GLOBAL DEFAULT 12 address_space_stq_le │ │ │ │ - 1300: 00861609 142 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueList │ │ │ │ + 1300: 00861611 142 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueList │ │ │ │ 1301: 0130156a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_INVALID_IDX_SELECTED_DSTATE │ │ │ │ - 1302: 006fb06d 116 FUNC GLOBAL DEFAULT 12 helper_gvec_cnt_b │ │ │ │ + 1302: 006fb075 116 FUNC GLOBAL DEFAULT 12 helper_gvec_cnt_b │ │ │ │ 1303: 012ab44c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SCU_WRITE_EVENT │ │ │ │ 1304: 005e8a69 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_new │ │ │ │ 1305: 012009e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_luti2_4s │ │ │ │ - 1306: 0087e92d 160 FUNC GLOBAL DEFAULT 12 error_reportf_err │ │ │ │ + 1306: 0087e935 160 FUNC GLOBAL DEFAULT 12 error_reportf_err │ │ │ │ 1307: 011e63e8 1368 OBJECT GLOBAL DEFAULT 24 unimplemented │ │ │ │ 1308: 01303140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_FILL_DSTATE │ │ │ │ 1309: 005c602d 50 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i64 │ │ │ │ - 1310: 00784c6d 76 FUNC GLOBAL DEFAULT 12 bdrv_first │ │ │ │ + 1310: 00784c75 76 FUNC GLOBAL DEFAULT 12 bdrv_first │ │ │ │ 1311: 002c57d9 240 FUNC GLOBAL DEFAULT 12 trace_event_completion │ │ │ │ 1312: 013030ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_TLS_HANDSHAKE_DSTATE │ │ │ │ 1313: 0043c295 260 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_file │ │ │ │ 1314: 01303df2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_DETECT_OPEN_MODE_DSTATE │ │ │ │ - 1315: 0081ac79 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus │ │ │ │ + 1315: 0081ac81 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus │ │ │ │ 1316: 0130167c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_READL_DREG_DSTATE │ │ │ │ 1317: 0066f9f5 136 FUNC GLOBAL DEFAULT 12 aspeed_soc_cpu_type │ │ │ │ - 1318: 00832c1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateInfo │ │ │ │ + 1318: 00832c25 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateInfo │ │ │ │ 1319: 01301ef8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCU_WRITE_DSTATE │ │ │ │ - 1320: 00713261 560 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_setup │ │ │ │ - 1321: 00820b89 468 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS_members │ │ │ │ + 1320: 00713269 560 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_setup │ │ │ │ + 1321: 00820b91 468 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS_members │ │ │ │ 1322: 011eb384 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_fs │ │ │ │ 1323: 011eb300 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_fu │ │ │ │ 1324: 005e4bbd 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andq_be_mmu │ │ │ │ 1325: 0059b561 64 FUNC GLOBAL DEFAULT 12 replay_add_input_sync_event │ │ │ │ - 1326: 00827609 142 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesList │ │ │ │ + 1326: 00827611 142 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesList │ │ │ │ 1327: 0055a6fd 40 FUNC GLOBAL DEFAULT 12 migration_is_running │ │ │ │ 1328: 012b1108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_BUILD_SENSE_EVENT │ │ │ │ 1329: 012b3b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_ERROR_EVENT │ │ │ │ 1330: 01302998 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_INTERRUPT_COUNT_DSTATE │ │ │ │ 1331: 00308701 580 FUNC GLOBAL DEFAULT 12 build_append_pci_bus_devices │ │ │ │ 1332: 00481fa5 84 FUNC GLOBAL DEFAULT 12 sdhci_uninitfn │ │ │ │ 1333: 012b5db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_GPIO_WRITE_EVENT │ │ │ │ 1334: 012b1ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_TIMER_EXPIRED_EVENT │ │ │ │ 1335: 0060f78d 74 FUNC GLOBAL DEFAULT 12 helper_neon_mul_u8 │ │ │ │ - 1336: 006e9ae1 22 FUNC GLOBAL DEFAULT 12 helper_sub_usaturate │ │ │ │ + 1336: 006e9ae9 22 FUNC GLOBAL DEFAULT 12 helper_sub_usaturate │ │ │ │ 1337: 005305b9 140 FUNC GLOBAL DEFAULT 12 memory_region_set_alias_offset │ │ │ │ 1338: 012ba01c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMP_SKEYS_EVENT │ │ │ │ 1339: 00399df9 20 FUNC GLOBAL DEFAULT 12 hid_has_events │ │ │ │ 1340: 012a63b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_MODE_READ_ARRAY_EVENT │ │ │ │ 1341: 012bc04c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_SUBMIT_AIO_EVENT │ │ │ │ 1342: 0130288c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_EXT_CSD_UPDATE_DSTATE │ │ │ │ 1343: 00558141 136 FUNC GLOBAL DEFAULT 12 hmp_savevm │ │ │ │ - 1344: 008141d5 600 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_mirror │ │ │ │ + 1344: 008141dd 600 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_mirror │ │ │ │ 1345: 012ab00c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_ENABLE_EVENT │ │ │ │ 1346: 012bbd4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DUMP_MAPPING_EVENT │ │ │ │ 1347: 012a4180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_BEGIN_EVENT │ │ │ │ 1348: 012b455c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_ATTACH_EVENT │ │ │ │ 1349: 013020ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ERX_WRITE_DSTATE │ │ │ │ 1350: 01302c3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUNTIME_WRITE_DSTATE │ │ │ │ - 1351: 00768a15 100 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver │ │ │ │ - 1352: 008432d9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_arg_members │ │ │ │ + 1351: 00768a1d 100 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver │ │ │ │ + 1352: 008432e1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_arg_members │ │ │ │ 1353: 012a76bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_GET_EVENT │ │ │ │ 1354: 00535f2d 212 FUNC GLOBAL DEFAULT 12 physical_memory_snapshot_get_dirty │ │ │ │ 1355: 012a54f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_ADC_WRITE_EVENT │ │ │ │ - 1356: 00a64688 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PIDFD │ │ │ │ + 1356: 00a646a0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PIDFD │ │ │ │ 1357: 012ab7bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCTL_READ_EVENT │ │ │ │ 1358: 011de824 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg32 │ │ │ │ 1359: 005b9255 196 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i64 │ │ │ │ 1360: 00575c61 46 FUNC GLOBAL DEFAULT 12 migration_incoming_in_colo_state │ │ │ │ 1361: 01303aac 4 OBJECT GLOBAL DEFAULT 25 error_abort │ │ │ │ 1362: 004e1b75 150 FUNC GLOBAL DEFAULT 12 vfio_display_finalize │ │ │ │ 1363: 011e9518 132 OBJECT GLOBAL DEFAULT 24 helper_info_rebuild_hflags_m32 │ │ │ │ - 1364: 00842dfd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectOptions │ │ │ │ - 1365: 0073c7f1 4 FUNC GLOBAL DEFAULT 12 qemu_file_get_ioc │ │ │ │ + 1364: 00842e05 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectOptions │ │ │ │ + 1365: 0073c7f9 4 FUNC GLOBAL DEFAULT 12 qemu_file_get_ioc │ │ │ │ 1366: 012a4ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_RCANCEL_EVENT │ │ │ │ - 1367: 00783bc5 34 FUNC GLOBAL DEFAULT 12 blk_get_pwrite_zeroes_alignment │ │ │ │ - 1368: 00897759 234 FUNC GLOBAL DEFAULT 12 throttle_config_to_limits │ │ │ │ - 1369: 0089376d 176 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_zeroes │ │ │ │ + 1367: 00783bcd 34 FUNC GLOBAL DEFAULT 12 blk_get_pwrite_zeroes_alignment │ │ │ │ + 1368: 00897761 234 FUNC GLOBAL DEFAULT 12 throttle_config_to_limits │ │ │ │ + 1369: 00893775 176 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_zeroes │ │ │ │ 1370: 01302c34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_USE_DSTATE │ │ │ │ 1371: 012b0e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_TARGET_NOT_PRESENT_EVENT │ │ │ │ 1372: 01302b90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_MSOS_DSTATE │ │ │ │ 1373: 013036c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_NUMA_NODE_DSTATE │ │ │ │ - 1374: 0080a945 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps │ │ │ │ + 1374: 0080a94d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps │ │ │ │ 1375: 002c96a5 8 FUNC GLOBAL DEFAULT 12 cursor_get_mono_bpl │ │ │ │ - 1376: 00730279 112 FUNC GLOBAL DEFAULT 12 resettable_reset │ │ │ │ + 1376: 00730281 112 FUNC GLOBAL DEFAULT 12 resettable_reset │ │ │ │ 1377: 01301b18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_READREG_DSTATE │ │ │ │ 1378: 012b5c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_UPDATE_TIMER_EVENT │ │ │ │ 1379: 0036ba79 30 FUNC GLOBAL DEFAULT 12 vga_ioport_invalid │ │ │ │ - 1380: 0085d091 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptionsWrapper │ │ │ │ + 1380: 0085d099 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptionsWrapper │ │ │ │ 1381: 013037da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_GET_DSTATE │ │ │ │ 1382: 012aea44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VERIFY_MDATA_IN_CB_EVENT │ │ │ │ 1383: 01301b02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_WRITE_COMMAND_DSTATE │ │ │ │ 1384: 01302d2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_DATA_OVERRUN_DSTATE │ │ │ │ 1385: 01301fae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_OVERSIZE_DSTATE │ │ │ │ 1386: 01301f6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCTL_READ_DSTATE │ │ │ │ - 1387: 00849ad1 132 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicAction │ │ │ │ + 1387: 00849ad9 132 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicAction │ │ │ │ 1388: 01302cbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_WRITE_DSTATE │ │ │ │ 1389: 012aa9ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_RECEIVE_EVENT │ │ │ │ 1390: 013033d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DESTROY_PRIMARY_SURFACE_DSTATE │ │ │ │ 1391: 0120807c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_vfms_d │ │ │ │ 1392: 005b5415 148 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i32 │ │ │ │ - 1393: 0088cb39 66 FUNC GLOBAL DEFAULT 12 qemu_co_queue_next │ │ │ │ + 1393: 0088cb41 66 FUNC GLOBAL DEFAULT 12 qemu_co_queue_next │ │ │ │ 1394: 01303746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SET_GLOBAL_DIRTY_LOG_DSTATE │ │ │ │ - 1395: 006d55b5 52 FUNC GLOBAL DEFAULT 12 helper_mve_vadci │ │ │ │ - 1396: 00743b61 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_cork │ │ │ │ - 1397: 008734c1 10 FUNC GLOBAL DEFAULT 12 qemu_dup │ │ │ │ + 1395: 006d55bd 52 FUNC GLOBAL DEFAULT 12 helper_mve_vadci │ │ │ │ + 1396: 00743b69 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_cork │ │ │ │ + 1397: 008734c9 10 FUNC GLOBAL DEFAULT 12 qemu_dup │ │ │ │ 1398: 012a2ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_WATCHDOG_EVENT │ │ │ │ 1399: 011dccd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr32v │ │ │ │ 1400: 01208184 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_vfms_h │ │ │ │ 1401: 01303188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_LOOP_TOP_DSTATE │ │ │ │ - 1402: 00770981 84 FUNC GLOBAL DEFAULT 12 job_transition_to_ready │ │ │ │ + 1402: 00770989 84 FUNC GLOBAL DEFAULT 12 job_transition_to_ready │ │ │ │ 1403: 012a72bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_I2C_WRITE_EVENT │ │ │ │ 1404: 005e7d41 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_path_to_binary │ │ │ │ - 1405: 0073f9fd 244 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_sync │ │ │ │ + 1405: 0073fa05 244 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_sync │ │ │ │ 1406: 0031d941 20 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_w25q256 │ │ │ │ 1407: 003ab4f9 212 FUNC GLOBAL DEFAULT 12 gicv3_redist_set_irq │ │ │ │ 1408: 0130333e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADDRESS_SPACE_MAP_DSTATE │ │ │ │ 1409: 00681775 68 FUNC GLOBAL DEFAULT 12 gen_neon_uqshli │ │ │ │ 1410: 01303726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CALC_DIRTY_RATE_DSTATE │ │ │ │ 1411: 012a7c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_EXEC_CYCLE_EVENT │ │ │ │ 1412: 01302372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_CQID_DSTATE │ │ │ │ 1413: 012a4d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LINK_EVENT │ │ │ │ 1414: 011eb594 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_hs │ │ │ │ 1415: 01208100 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_vfms_s │ │ │ │ 1416: 011e0690 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup64 │ │ │ │ 1417: 011eb510 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_hu │ │ │ │ 1418: 01301fbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOAD_CAM_DONE_DSTATE │ │ │ │ - 1419: 00748f29 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_payload_offset │ │ │ │ + 1419: 00748f31 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_payload_offset │ │ │ │ 1420: 012ac858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_DESC_EVENT │ │ │ │ 1421: 01301496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_LOAD_DSTATE │ │ │ │ - 1422: 0078617d 54 FUNC GLOBAL DEFAULT 12 block_copy_state_free │ │ │ │ - 1423: 008a3c35 248 FUNC GLOBAL DEFAULT 12 vu_lookup_shared_object │ │ │ │ - 1424: 0081dcc5 132 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkWidth │ │ │ │ + 1422: 00786185 54 FUNC GLOBAL DEFAULT 12 block_copy_state_free │ │ │ │ + 1423: 008a3c3d 248 FUNC GLOBAL DEFAULT 12 vu_lookup_shared_object │ │ │ │ + 1424: 0081dccd 132 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkWidth │ │ │ │ 1425: 012b6ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_DEST_INIT_EVENT │ │ │ │ 1426: 012b1af4 368 OBJECT GLOBAL DEFAULT 24 hw_timer_trace_events │ │ │ │ 1427: 01301544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_DOWN_READ_DSTATE │ │ │ │ 1428: 01301a94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_BCL_DSTATE │ │ │ │ - 1429: 00895489 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_memset │ │ │ │ - 1430: 00873c49 104 FUNC GLOBAL DEFAULT 12 stristart │ │ │ │ - 1431: 0078b0e5 88 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_free │ │ │ │ + 1429: 00895491 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_memset │ │ │ │ + 1430: 00873c51 104 FUNC GLOBAL DEFAULT 12 stristart │ │ │ │ + 1431: 0078b0ed 88 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_free │ │ │ │ 1432: 00393171 72 FUNC GLOBAL DEFAULT 12 ide_bus_init │ │ │ │ 1433: 011d06d8 12 OBJECT GLOBAL DEFAULT 24 passthrough_xattr_ops │ │ │ │ 1434: 012b469c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_END_EVENT │ │ │ │ 1435: 012a53f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_CLEAR_REMOVE_EVT_EVENT │ │ │ │ 1436: 011681c0 12 OBJECT GLOBAL DEFAULT 21 arm_aarch64_machine_interfaces │ │ │ │ 1437: 012032a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqdmulh_b │ │ │ │ - 1438: 006d2e55 84 FUNC GLOBAL DEFAULT 12 helper_mve_vaddb │ │ │ │ + 1438: 006d2e5d 84 FUNC GLOBAL DEFAULT 12 helper_mve_vaddb │ │ │ │ 1439: 01203114 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqdmulh_d │ │ │ │ - 1440: 0082440d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoList │ │ │ │ + 1440: 00824415 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoList │ │ │ │ 1441: 005d8781 196 FUNC GLOBAL DEFAULT 12 translator_ldq_end │ │ │ │ - 1442: 006d2ea9 104 FUNC GLOBAL DEFAULT 12 helper_mve_vaddh │ │ │ │ + 1442: 006d2eb1 104 FUNC GLOBAL DEFAULT 12 helper_mve_vaddh │ │ │ │ 1443: 0120321c 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqdmulh_h │ │ │ │ 1444: 012a8930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_CANCEL_DMA_SYNC_BUFFERED_EVENT │ │ │ │ 1445: 0051e46d 24 FUNC GLOBAL DEFAULT 12 qemu_get_vm_name │ │ │ │ 1446: 005235e9 92 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_bql │ │ │ │ 1447: 012ae684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ASQADDR_EVENT │ │ │ │ 1448: 0130311a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_QUEUE_FULL_DSTATE │ │ │ │ 1449: 012a7a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SETMODE_EVENT │ │ │ │ 1450: 00308141 448 FUNC GLOBAL DEFAULT 12 build_append_notification_callback │ │ │ │ 1451: 004b46ed 196 FUNC GLOBAL DEFAULT 12 usb_ep_set_ifnum │ │ │ │ - 1452: 0083b36d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_getfd_arg_members │ │ │ │ - 1453: 0084fe89 296 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction │ │ │ │ + 1452: 0083b375 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_getfd_arg_members │ │ │ │ + 1453: 0084fe91 296 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction │ │ │ │ 1454: 012b3a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_STOP_EVENT │ │ │ │ 1455: 012a4220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_BLOCK_SIZE_EVENT │ │ │ │ - 1456: 0084e221 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema │ │ │ │ + 1456: 0084e229 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema │ │ │ │ 1457: 012df61c 128 OBJECT GLOBAL DEFAULT 25 option_rom │ │ │ │ 1458: 01203198 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqdmulh_s │ │ │ │ 1459: 0130126c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_RESUBMIT_SHORT_READ_DSTATE │ │ │ │ 1460: 01302278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000_RECEIVER_OVERRUN_DSTATE │ │ │ │ - 1461: 006d2f11 108 FUNC GLOBAL DEFAULT 12 helper_mve_vaddw │ │ │ │ + 1461: 006d2f19 108 FUNC GLOBAL DEFAULT 12 helper_mve_vaddw │ │ │ │ 1462: 005e11c1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_be │ │ │ │ 1463: 0057dc8d 76 FUNC GLOBAL DEFAULT 12 hmp_cpu │ │ │ │ 1464: 0130336e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_SCANOUT_TEXTURE_DSTATE │ │ │ │ 1465: 012dee88 4 OBJECT GLOBAL DEFAULT 25 smbios_tables │ │ │ │ 1466: 0050d385 160 FUNC GLOBAL DEFAULT 12 AUD_close_out │ │ │ │ 1467: 01302184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VM_STATE_STOPPED_DSTATE │ │ │ │ 1468: 0044d1ed 12 FUNC GLOBAL DEFAULT 12 pcie_doe_build_protocol │ │ │ │ 1469: 005e7f01 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_uninstall │ │ │ │ - 1470: 007bb0cd 344 FUNC GLOBAL DEFAULT 12 bdrv_all_goto_snapshot │ │ │ │ - 1471: 0081d8f5 132 FUNC GLOBAL DEFAULT 12 visit_type_IoOperationType │ │ │ │ + 1470: 007bb0d5 344 FUNC GLOBAL DEFAULT 12 bdrv_all_goto_snapshot │ │ │ │ + 1471: 0081d8fd 132 FUNC GLOBAL DEFAULT 12 visit_type_IoOperationType │ │ │ │ 1472: 012af518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_IRQ_STATE_EVENT │ │ │ │ 1473: 005e8335 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_big_endian │ │ │ │ 1474: 011784fc 12 OBJECT GLOBAL DEFAULT 21 BlockdevOnError_lookup │ │ │ │ 1475: 013029a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_READ_DSTATE │ │ │ │ 1476: 012b6b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_EVENT │ │ │ │ 1477: 012b45ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_DEVICE_INFO_EVENT │ │ │ │ 1478: 01303020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_READ_DSTATE │ │ │ │ 1479: 012ad828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_WITH_NO_CHECKSUM_EVENT │ │ │ │ - 1480: 0083d5b1 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_remove_fd │ │ │ │ + 1480: 0083d5b9 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_remove_fd │ │ │ │ 1481: 01206f78 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uqsub_b │ │ │ │ 1482: 012bb23c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_PORTS_EVENT │ │ │ │ - 1483: 0078acad 70 FUNC GLOBAL DEFAULT 12 bdrv_co_remove_persistent_dirty_bitmap │ │ │ │ + 1483: 0078acb5 70 FUNC GLOBAL DEFAULT 12 bdrv_co_remove_persistent_dirty_bitmap │ │ │ │ 1484: 00524439 300 FUNC GLOBAL DEFAULT 12 cpu_get_clock │ │ │ │ 1485: 01206dec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uqsub_d │ │ │ │ - 1486: 00876d1d 156 FUNC GLOBAL DEFAULT 12 event_notifier_test_and_clear │ │ │ │ + 1486: 00876d25 156 FUNC GLOBAL DEFAULT 12 event_notifier_test_and_clear │ │ │ │ 1487: 012b3504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_DEVICE_EVENT │ │ │ │ - 1488: 00778e6d 58 FUNC GLOBAL DEFAULT 12 nbd_disconnect │ │ │ │ - 1489: 00814be5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_resume │ │ │ │ + 1488: 00778e75 58 FUNC GLOBAL DEFAULT 12 nbd_disconnect │ │ │ │ + 1489: 00814bed 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_resume │ │ │ │ 1490: 013037f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_REPLAY_DSTATE │ │ │ │ 1491: 005dfe99 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchb │ │ │ │ 1492: 013034c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_DISCONNECT_DSTATE │ │ │ │ 1493: 01206ef4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uqsub_h │ │ │ │ 1494: 012b5ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_SET_INPUT_EVENT │ │ │ │ 1495: 00525529 20 FUNC GLOBAL DEFAULT 12 dirtylimit_in_service │ │ │ │ 1496: 002b9819 176 FUNC GLOBAL DEFAULT 12 float32_to_uint64_scalbn │ │ │ │ - 1497: 0074f28d 100 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_ref │ │ │ │ - 1498: 0080c141 220 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat │ │ │ │ + 1497: 0074f295 100 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_ref │ │ │ │ + 1498: 0080c149 220 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat │ │ │ │ 1499: 012a2a70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_GOT_UNEXPECTED_EVENT │ │ │ │ 1500: 0059c0a1 232 FUNC GLOBAL DEFAULT 12 replay_char_read_all_load │ │ │ │ - 1501: 00846aad 376 FUNC GLOBAL DEFAULT 12 visit_type_TdxGuestProperties_members │ │ │ │ + 1501: 00846ab5 376 FUNC GLOBAL DEFAULT 12 visit_type_TdxGuestProperties_members │ │ │ │ 1502: 013027aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_DSTATE │ │ │ │ 1503: 01302cea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HCCA_READ_ERROR_DSTATE │ │ │ │ 1504: 00543209 136 FUNC GLOBAL DEFAULT 12 qmp_query_tpm │ │ │ │ 1505: 013036da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_WAKEUP_DSTATE │ │ │ │ 1506: 011efc38 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshli_sb │ │ │ │ 1507: 01206e70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uqsub_s │ │ │ │ 1508: 011de7a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg64 │ │ │ │ 1509: 003eff25 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_l4_hdr_offset │ │ │ │ - 1510: 00806295 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_pause_arg_members │ │ │ │ + 1510: 0080629d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_pause_arg_members │ │ │ │ 1511: 00331295 4 FUNC GLOBAL DEFAULT 12 qmp_query_memory_devices │ │ │ │ - 1512: 006f4291 136 FUNC GLOBAL DEFAULT 12 helper_gvec_usqadd_b │ │ │ │ + 1512: 006f4299 136 FUNC GLOBAL DEFAULT 12 helper_gvec_usqadd_b │ │ │ │ 1513: 00310f51 116 FUNC GLOBAL DEFAULT 12 hda_codec_find │ │ │ │ 1514: 00556efd 16 FUNC GLOBAL DEFAULT 12 global_state_get_runstate │ │ │ │ 1515: 012b0158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_ALREADYRESELECTED_EVENT │ │ │ │ 1516: 0130382c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_YANK_DSTATE │ │ │ │ 1517: 013010a0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_machine_c │ │ │ │ - 1518: 006f4899 224 FUNC GLOBAL DEFAULT 12 helper_gvec_usqadd_d │ │ │ │ + 1518: 006f48a1 224 FUNC GLOBAL DEFAULT 12 helper_gvec_usqadd_d │ │ │ │ 1519: 011efbb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshli_sh │ │ │ │ - 1520: 0080f0f5 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx │ │ │ │ - 1521: 0085abad 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_flows_arg_members │ │ │ │ + 1520: 0080f0fd 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx │ │ │ │ + 1521: 0085abb5 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_flows_arg_members │ │ │ │ 1522: 002c83a9 12 FUNC GLOBAL DEFAULT 12 graphic_console_set_hwops │ │ │ │ 1523: 013025de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_83_DSTATE │ │ │ │ 1524: 0130142a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_REVENTS_DSTATE │ │ │ │ - 1525: 006f4319 138 FUNC GLOBAL DEFAULT 12 helper_gvec_usqadd_h │ │ │ │ + 1525: 006f4321 138 FUNC GLOBAL DEFAULT 12 helper_gvec_usqadd_h │ │ │ │ 1526: 012aae9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_READ_BLOCKED_EVENT │ │ │ │ 1527: 01303648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_DSTATE │ │ │ │ 1528: 00552439 140 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_before_vm_start │ │ │ │ 1529: 01303674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_PAUSE_DSTATE │ │ │ │ 1530: 01303236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_SYNC_END_DSTATE │ │ │ │ - 1531: 007fa40d 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_eject │ │ │ │ + 1531: 007fa415 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_eject │ │ │ │ 1532: 0130119e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_OPEN_SIZE_DSTATE │ │ │ │ 1533: 0055a471 112 FUNC GLOBAL DEFAULT 12 migrate_send_rp_shut │ │ │ │ 1534: 013021b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_READ_IMS_DSTATE │ │ │ │ 1535: 012a918c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGSON_IPI_READ_EVENT │ │ │ │ 1536: 012a4130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_BLK_AIO_DETACH_EVENT │ │ │ │ 1537: 01301872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_REG_WRITE_DSTATE │ │ │ │ 1538: 01150460 64 OBJECT GLOBAL DEFAULT 21 sdhci_vmstate │ │ │ │ - 1539: 00816b39 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVduseBlk │ │ │ │ - 1540: 006f43a5 160 FUNC GLOBAL DEFAULT 12 helper_gvec_usqadd_s │ │ │ │ + 1539: 00816b41 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVduseBlk │ │ │ │ + 1540: 006f43ad 160 FUNC GLOBAL DEFAULT 12 helper_gvec_usqadd_s │ │ │ │ 1541: 011efb30 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshli_sw │ │ │ │ 1542: 012aad3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_READ_REG_EVENT │ │ │ │ 1543: 005cb359 44 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_bitsel │ │ │ │ - 1544: 00833dc1 220 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform │ │ │ │ + 1544: 00833dc9 220 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform │ │ │ │ 1545: 0130320a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_ITERATE_BIG_WAIT_DSTATE │ │ │ │ 1546: 004d9d55 8 FUNC GLOBAL DEFAULT 12 vfio_cpr_pci_unregister_device │ │ │ │ - 1547: 0075fded 116 FUNC GLOBAL DEFAULT 12 qmp_query_iothreads │ │ │ │ + 1547: 0075fdf5 116 FUNC GLOBAL DEFAULT 12 qmp_query_iothreads │ │ │ │ 1548: 011c8760 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_on_off_auto_bit64 │ │ │ │ - 1549: 007e2a19 152 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_disable │ │ │ │ + 1549: 007e2a21 152 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_disable │ │ │ │ 1550: 00383cf9 76 FUNC GLOBAL DEFAULT 12 smbus_receive_byte │ │ │ │ 1551: 0038aa21 124 FUNC GLOBAL DEFAULT 12 smbus_eeprom_init_one │ │ │ │ 1552: 005b8bfd 48 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i64 │ │ │ │ - 1553: 008689a1 140 FUNC GLOBAL DEFAULT 12 visit_free │ │ │ │ + 1553: 008689a9 140 FUNC GLOBAL DEFAULT 12 visit_free │ │ │ │ 1554: 012b0ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_UNHANDLED_FRAME_CMD_EVENT │ │ │ │ 1555: 012a919c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_SET_EVENT │ │ │ │ - 1556: 008593dd 142 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegionList │ │ │ │ + 1556: 008593e5 142 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegionList │ │ │ │ 1557: 01302750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_TX_RINGS_NUM_PAGES_DSTATE │ │ │ │ - 1558: 0086e9d5 4 FUNC GLOBAL DEFAULT 12 qdict_entry_value │ │ │ │ + 1558: 0086e9dd 4 FUNC GLOBAL DEFAULT 12 qdict_entry_value │ │ │ │ 1559: 012a96ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VINVALL_EVENT │ │ │ │ 1560: 012a702c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_DISPLAY_MODE_EVENT │ │ │ │ 1561: 002b96b9 176 FUNC GLOBAL DEFAULT 12 float32_to_uint16_scalbn │ │ │ │ 1562: 00439ae5 56 FUNC GLOBAL DEFAULT 12 nvme_ns_shutdown │ │ │ │ 1563: 004dd165 20 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_running │ │ │ │ 1564: 012a3d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_FAIL_EVENT │ │ │ │ 1565: 005e8675 136 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_memory_vaddr │ │ │ │ @@ -1581,69 +1581,69 @@ │ │ │ │ 1577: 013032a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_END_DSTATE │ │ │ │ 1578: 0044ac99 260 FUNC GLOBAL DEFAULT 12 pcie_endpoint_cap_init │ │ │ │ 1579: 00341691 36 FUNC GLOBAL DEFAULT 12 cxl_fmws_update_mmio │ │ │ │ 1580: 0032afb5 90 FUNC GLOBAL DEFAULT 12 cpu_get_phys_page_attrs_debug │ │ │ │ 1581: 002bdeb1 10 FUNC GLOBAL DEFAULT 12 uint32_to_bfloat16_scalbn │ │ │ │ 1582: 01302de8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_DEL_DSTATE │ │ │ │ 1583: 0120f378 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_widen_u16 │ │ │ │ - 1584: 006fa3dd 508 FUNC GLOBAL DEFAULT 12 helper_gvec_bfdot_idx │ │ │ │ - 1585: 0086fa95 296 FUNC GLOBAL DEFAULT 12 qlit_equal_qobject │ │ │ │ + 1584: 006fa3e5 508 FUNC GLOBAL DEFAULT 12 helper_gvec_bfdot_idx │ │ │ │ + 1585: 0086fa9d 296 FUNC GLOBAL DEFAULT 12 qlit_equal_qobject │ │ │ │ 1586: 00436a61 186 FUNC GLOBAL DEFAULT 12 nvme_bounce_mdata │ │ │ │ - 1587: 006d93d9 114 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddu_scalarb │ │ │ │ + 1587: 006d93e1 114 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddu_scalarb │ │ │ │ 1588: 01302c2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_FETCH_TRB_DSTATE │ │ │ │ 1589: 013036d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MEMSAVE_DSTATE │ │ │ │ 1590: 012a73bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ATI_MM_READ_EVENT │ │ │ │ 1591: 003ef3cd 2 FUNC GLOBAL DEFAULT 12 net_tx_pkt_dump │ │ │ │ 1592: 012b41f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_BIG_EVENT │ │ │ │ 1593: 00387185 124 FUNC GLOBAL DEFAULT 12 aspeed_i2c_get_bus │ │ │ │ 1594: 012ada08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_DESC_READ_EVENT │ │ │ │ 1595: 012a941c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_QUEUE_CONFIG_EVENT │ │ │ │ 1596: 00610675 42 FUNC GLOBAL DEFAULT 12 helper_neon_ceq_f32 │ │ │ │ 1597: 005d1869 152 FUNC GLOBAL DEFAULT 12 helper_gvec_sar64i │ │ │ │ 1598: 01301e3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_NS_WRITE_DSTATE │ │ │ │ 1599: 01303514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_LATENCY_HISTOGRAM_SET_DSTATE │ │ │ │ - 1600: 006d944d 156 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddu_scalarh │ │ │ │ + 1600: 006d9455 156 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddu_scalarh │ │ │ │ 1601: 0056e2e5 36 FUNC GLOBAL DEFAULT 12 postcopy_preempt_shutdown_file │ │ │ │ 1602: 00523ca9 44 FUNC GLOBAL DEFAULT 12 vm_start │ │ │ │ - 1603: 006dbcc5 122 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlaldavhsw │ │ │ │ + 1603: 006dbccd 122 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlaldavhsw │ │ │ │ 1604: 013021f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP6_RFCTL_DSTATE │ │ │ │ 1605: 01301c50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VTR_READ_DSTATE │ │ │ │ - 1606: 008a2301 58 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapability │ │ │ │ + 1606: 008a2309 58 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapability │ │ │ │ 1607: 012b99e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_CHANGE_EVENT │ │ │ │ 1608: 01301f18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX1_MEM_WRITEB_DSTATE │ │ │ │ - 1609: 00737471 96 FUNC GLOBAL DEFAULT 12 user_creatable_print_help │ │ │ │ + 1609: 00737479 96 FUNC GLOBAL DEFAULT 12 user_creatable_print_help │ │ │ │ 1610: 0130159e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_Z2_AER915_SEND_DSTATE │ │ │ │ - 1611: 008244fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnum │ │ │ │ + 1611: 00824505 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnum │ │ │ │ 1612: 011efaac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshli_ub │ │ │ │ 1613: 012ba68c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_COLO_DO_CHECKPOINT_EVENT │ │ │ │ 1614: 005d2105 156 FUNC GLOBAL DEFAULT 12 helper_gvec_sar64v │ │ │ │ - 1615: 008678ed 184 FUNC GLOBAL DEFAULT 12 qapi_dealloc_visitor_new │ │ │ │ + 1615: 008678f5 184 FUNC GLOBAL DEFAULT 12 qapi_dealloc_visitor_new │ │ │ │ 1616: 011e9f68 132 OBJECT GLOBAL DEFAULT 24 helper_info_add_setq │ │ │ │ - 1617: 0089c245 704 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_encrypt_key │ │ │ │ + 1617: 0089c24d 704 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_encrypt_key │ │ │ │ 1618: 012b1fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIT_IOPORT_WRITE_EVENT │ │ │ │ 1619: 012b6f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_SHUT_EVENT │ │ │ │ - 1620: 006d94e9 152 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddu_scalarw │ │ │ │ + 1620: 006d94f1 152 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddu_scalarw │ │ │ │ 1621: 011efa28 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshli_uh │ │ │ │ 1622: 012af418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_RTC_WRITE_EVENT │ │ │ │ - 1623: 00850ca5 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus │ │ │ │ + 1623: 00850cad 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus │ │ │ │ 1624: 003f1505 284 FUNC GLOBAL DEFAULT 12 net_rx_pkt_validate_l3_csum │ │ │ │ 1625: 012049d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sri_b │ │ │ │ 1626: 012a917c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGSON_IPI_WRITE_EVENT │ │ │ │ - 1627: 0081a5c5 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp │ │ │ │ + 1627: 0081a5cd 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp │ │ │ │ 1628: 013034a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM16_OR_EXIT_FALLBACK_DSTATE │ │ │ │ 1629: 01204848 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sri_d │ │ │ │ 1630: 003cdc11 92 FUNC GLOBAL DEFAULT 12 omap_clk_setrate │ │ │ │ 1631: 01302df6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_SKIP_DSTATE │ │ │ │ 1632: 0130246a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_BLOCK_STATUS_DSTATE │ │ │ │ - 1633: 0078bca1 136 FUNC GLOBAL DEFAULT 12 unregister_aiocontext │ │ │ │ + 1633: 0078bca9 136 FUNC GLOBAL DEFAULT 12 unregister_aiocontext │ │ │ │ 1634: 01204950 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sri_h │ │ │ │ 1635: 012b1178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_BUS_DRAINED_BEGIN_EVENT │ │ │ │ - 1636: 0084a3b9 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationTdx │ │ │ │ - 1637: 00745ffd 264 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_decode │ │ │ │ - 1638: 0087de8d 96 FUNC GLOBAL DEFAULT 12 fifo8_push │ │ │ │ + 1636: 0084a3c1 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationTdx │ │ │ │ + 1637: 00746005 264 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_decode │ │ │ │ + 1638: 0087de95 96 FUNC GLOBAL DEFAULT 12 fifo8_push │ │ │ │ 1639: 01301ec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_READ_DSTATE │ │ │ │ 1640: 00524331 264 FUNC GLOBAL DEFAULT 12 cpu_get_clock_locked │ │ │ │ 1641: 01302ca2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_RESET_DSTATE │ │ │ │ 1642: 013026fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_INVALID_CMD_DSTATE │ │ │ │ 1643: 0120eb38 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_negl_u16 │ │ │ │ 1644: 013035fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_REMOVE_DSTATE │ │ │ │ 1645: 012b3164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_INFO_EVENT │ │ │ │ @@ -1655,310 +1655,310 @@ │ │ │ │ 1651: 012048cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sri_s │ │ │ │ 1652: 00600f8d 4 FUNC GLOBAL DEFAULT 12 arm_gt_stimer_cb │ │ │ │ 1653: 002b7be5 192 FUNC GLOBAL DEFAULT 12 float64_to_int16 │ │ │ │ 1654: 012a6fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_NEW_REGION_EVENT │ │ │ │ 1655: 00539dc1 532 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty │ │ │ │ 1656: 011f0cb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddlv_s │ │ │ │ 1657: 012ac9c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_TXDMA_READ_EVENT │ │ │ │ - 1658: 006e2669 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpleb │ │ │ │ + 1658: 006e2671 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpleb │ │ │ │ 1659: 011f0c34 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddlv_u │ │ │ │ 1660: 01302b38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_STALL_DSTATE │ │ │ │ 1661: 012b498c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_GET_EVENT │ │ │ │ 1662: 012b06c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_MSGACC_EVENT │ │ │ │ 1663: 01303248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QLIST_END_DSTATE │ │ │ │ 1664: 012a7a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_SURFACE_BOUND_EXCEEDED_EVENT │ │ │ │ 1665: 013021a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_IAM_CLEAR_EIAME_DSTATE │ │ │ │ 1666: 0121215c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrshl_u16 │ │ │ │ - 1667: 00850a29 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyVirtioForceArrays │ │ │ │ + 1667: 00850a31 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyVirtioForceArrays │ │ │ │ 1668: 01302fa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_END_ENTRY_DSTATE │ │ │ │ 1669: 011dd06c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar64v │ │ │ │ 1670: 012b7618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QTAILQ_END_EVENT │ │ │ │ - 1671: 006e26dd 114 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpleh │ │ │ │ + 1671: 006e26e5 114 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpleh │ │ │ │ 1672: 012b3564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_ACTION_EVENT │ │ │ │ - 1673: 0073340d 208 FUNC GLOBAL DEFAULT 12 object_class_get_list │ │ │ │ + 1673: 00733415 208 FUNC GLOBAL DEFAULT 12 object_class_get_list │ │ │ │ 1674: 012b6d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POST_SEND_CONTROL_EVENT │ │ │ │ 1675: 00613f11 54 FUNC GLOBAL DEFAULT 12 helper_vfp_touizd │ │ │ │ 1676: 01301c18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_READ_DSTATE │ │ │ │ 1677: 00518fbd 412 FUNC GLOBAL DEFAULT 12 qmp_block_latency_histogram_set │ │ │ │ - 1678: 0084f095 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAddWrapper │ │ │ │ + 1678: 0084f09d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAddWrapper │ │ │ │ 1679: 0130172c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_RECEIVE_DSTATE │ │ │ │ - 1680: 006e41e1 360 FUNC GLOBAL DEFAULT 12 helper_mve_vfcadd270h │ │ │ │ + 1680: 006e41e9 360 FUNC GLOBAL DEFAULT 12 helper_mve_vfcadd270h │ │ │ │ 1681: 004dcdc9 20 FUNC GLOBAL DEFAULT 12 vfio_migration_reset_bytes_transferred │ │ │ │ 1682: 013014d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WRITE_DSTATE │ │ │ │ 1683: 01301894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_GUEST_PRIMARY_RESIZED_DSTATE │ │ │ │ - 1684: 00841bf5 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_add │ │ │ │ + 1684: 00841bfd 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_add │ │ │ │ 1685: 012b25bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_SQ_NOT_EXISTS_EVENT │ │ │ │ - 1686: 00896b49 208 FUNC GLOBAL DEFAULT 12 throttle_leak_bucket │ │ │ │ + 1686: 00896b51 208 FUNC GLOBAL DEFAULT 12 throttle_leak_bucket │ │ │ │ 1687: 00613e65 36 FUNC GLOBAL DEFAULT 12 helper_vfp_touizh │ │ │ │ 1688: 002ba849 176 FUNC GLOBAL DEFAULT 12 float32_to_uint16_round_to_zero │ │ │ │ 1689: 012a79bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_3D_EVENT │ │ │ │ 1690: 01302a36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_INIT_ABORT_DSTATE │ │ │ │ 1691: 011d78c8 32 OBJECT GLOBAL DEFAULT 24 xy_gain │ │ │ │ 1692: 00296aa1 40 FUNC GLOBAL DEFAULT 12 cpu_list_lock │ │ │ │ - 1693: 00860fb5 142 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfoList │ │ │ │ + 1693: 00860fbd 142 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfoList │ │ │ │ 1694: 0130239a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_APPEND_NOT_AT_START_DSTATE │ │ │ │ 1695: 0114bbac 64 OBJECT GLOBAL DEFAULT 21 vmstate_pci_device │ │ │ │ - 1696: 0078503d 76 FUNC GLOBAL DEFAULT 12 blk_root │ │ │ │ + 1696: 00785045 76 FUNC GLOBAL DEFAULT 12 blk_root │ │ │ │ 1697: 01301b5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_REDISTRIBUTE_DSTATE │ │ │ │ 1698: 012a32c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_KICK_EVENT │ │ │ │ - 1699: 0082614d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_complete_arg_members │ │ │ │ - 1700: 00745799 22 FUNC GLOBAL DEFAULT 12 qio_net_listener_sioc │ │ │ │ - 1701: 006e4349 360 FUNC GLOBAL DEFAULT 12 helper_mve_vfcadd270s │ │ │ │ + 1699: 00826155 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_complete_arg_members │ │ │ │ + 1700: 007457a1 22 FUNC GLOBAL DEFAULT 12 qio_net_listener_sioc │ │ │ │ + 1701: 006e4351 360 FUNC GLOBAL DEFAULT 12 helper_mve_vfcadd270s │ │ │ │ 1702: 01301a92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_NEW_DSTATE │ │ │ │ 1703: 01301b50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_IRQ_REQUEST_DSTATE │ │ │ │ - 1704: 006e2751 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplew │ │ │ │ + 1704: 006e2759 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplew │ │ │ │ 1705: 012a53b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_EN_IOPORT_WRITEB_EVENT │ │ │ │ 1706: 00613eb1 34 FUNC GLOBAL DEFAULT 12 helper_vfp_touizs │ │ │ │ 1707: 012bb080 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_acpi_trace_events_trace_events │ │ │ │ 1708: 004f84c9 86 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove_gpa │ │ │ │ 1709: 01302474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_OUT_DSTATE │ │ │ │ - 1710: 007e97bd 42 FUNC GLOBAL DEFAULT 12 io_channel_send │ │ │ │ + 1710: 007e97c5 42 FUNC GLOBAL DEFAULT 12 io_channel_send │ │ │ │ 1711: 005b1899 66 FUNC GLOBAL DEFAULT 12 tcg_op_insert_before │ │ │ │ 1712: 01302650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPP_DSTATE │ │ │ │ - 1713: 006dbdf9 124 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlaldavhuw │ │ │ │ + 1713: 006dbe01 124 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlaldavhuw │ │ │ │ 1714: 01301ac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_SECTOR_READ_DSTATE │ │ │ │ - 1715: 007fb629 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbdWrapper │ │ │ │ + 1715: 007fb631 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbdWrapper │ │ │ │ 1716: 01301440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMU_BACKEND_SET_FD_DSTATE │ │ │ │ 1717: 01301a0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_SEND_DSTATE │ │ │ │ - 1718: 00836f65 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_delete_arg_members │ │ │ │ + 1718: 00836f6d 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_delete_arg_members │ │ │ │ 1719: 00681cc9 80 FUNC GLOBAL DEFAULT 12 gen_gvec_umaxp │ │ │ │ - 1720: 00697305 32 FUNC GLOBAL DEFAULT 12 neon_element_offset │ │ │ │ + 1720: 0069733d 32 FUNC GLOBAL DEFAULT 12 neon_element_offset │ │ │ │ 1721: 005422a5 20 FUNC GLOBAL DEFAULT 12 qemu_register_wakeup_notifier │ │ │ │ 1722: 012a9aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR_READ_EVENT │ │ │ │ 1723: 013013d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_SIZE_FLAGS_DSTATE │ │ │ │ - 1724: 0083b579 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_remove_fd_arg_members │ │ │ │ + 1724: 0083b581 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_remove_fd_arg_members │ │ │ │ 1725: 01302cba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_USBSTS_DSTATE │ │ │ │ 1726: 012ba08c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_USB_EVENT │ │ │ │ 1727: 012ab27c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GCR_WRITE_EVENT │ │ │ │ 1728: 0032cde5 108 FUNC GLOBAL DEFAULT 12 read_targphys │ │ │ │ - 1729: 00884649 212 FUNC GLOBAL DEFAULT 12 qemu_str_to_log_mask │ │ │ │ - 1730: 0084fabd 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper_members │ │ │ │ + 1729: 00884651 212 FUNC GLOBAL DEFAULT 12 qemu_str_to_log_mask │ │ │ │ + 1730: 0084fac5 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper_members │ │ │ │ 1731: 01301d74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLIIO_WRITE_DSTATE │ │ │ │ - 1732: 0087829d 148 FUNC GLOBAL DEFAULT 12 qemu_alloc_stack │ │ │ │ + 1732: 008782a5 148 FUNC GLOBAL DEFAULT 12 qemu_alloc_stack │ │ │ │ 1733: 0068199d 82 FUNC GLOBAL DEFAULT 12 gen_uqsub_bhs │ │ │ │ - 1734: 008079d5 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption_members │ │ │ │ - 1735: 0083425d 142 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAliasList │ │ │ │ - 1736: 00766295 188 FUNC GLOBAL DEFAULT 12 bdrv_activate_all │ │ │ │ + 1734: 008079dd 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption_members │ │ │ │ + 1735: 00834265 142 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAliasList │ │ │ │ + 1736: 0076629d 188 FUNC GLOBAL DEFAULT 12 bdrv_activate_all │ │ │ │ 1737: 004dd9a1 44 FUNC GLOBAL DEFAULT 12 vfio_load_config_after_iter │ │ │ │ 1738: 013019cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_SCRATCHPAD_WRITE_DSTATE │ │ │ │ 1739: 012b83ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_DISCONNECT_EVENT │ │ │ │ 1740: 0032ff55 6 FUNC GLOBAL DEFAULT 12 hmp_system_reset │ │ │ │ 1741: 0130180a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_COMMON_INIT_DSTATE │ │ │ │ 1742: 0130184a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_CTRL_READ_DSTATE │ │ │ │ 1743: 012b5004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_SET_IRQS_EVENT │ │ │ │ 1744: 00442a2d 168 FUNC GLOBAL DEFAULT 12 pci_device_save │ │ │ │ 1745: 002bcf45 220 FUNC GLOBAL DEFAULT 12 uint16_to_float16_scalbn │ │ │ │ 1746: 003f1315 68 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_iovec │ │ │ │ 1747: 0120eab4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_negl_u32 │ │ │ │ 1748: 011f7144 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlsdhxb │ │ │ │ 1749: 0120639c 132 OBJECT GLOBAL DEFAULT 24 helper_info_frint64_d │ │ │ │ 1750: 00329d71 6 FUNC GLOBAL DEFAULT 12 ptimer_get_limit │ │ │ │ - 1751: 0073c271 116 FUNC GLOBAL DEFAULT 12 qemu_get_byte │ │ │ │ + 1751: 0073c279 116 FUNC GLOBAL DEFAULT 12 qemu_get_byte │ │ │ │ 1752: 01301dae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_SECT_READ_DSTATE │ │ │ │ 1753: 012ad878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_ENTRY_EVENT │ │ │ │ 1754: 01303354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_OPS_READ_DSTATE │ │ │ │ 1755: 011f70c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlsdhxh │ │ │ │ 1756: 002b7ca5 184 FUNC GLOBAL DEFAULT 12 float64_to_int32 │ │ │ │ - 1757: 008412e1 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_failover_negotiated │ │ │ │ - 1758: 0083b7e9 84 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo_members │ │ │ │ + 1757: 008412e9 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_failover_negotiated │ │ │ │ + 1758: 0083b7f1 84 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo_members │ │ │ │ 1759: 012a4dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CLUNK_EVENT │ │ │ │ 1760: 002f9ad9 160 FUNC GLOBAL DEFAULT 12 aml_scope │ │ │ │ 1761: 012a27f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_BASIC_CONSTRAINTS_EVENT │ │ │ │ 1762: 012aa18c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_GET_APIC_BASE_EVENT │ │ │ │ 1763: 01212054 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrshl_u32 │ │ │ │ - 1764: 007fb5ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificLUKSWrapper │ │ │ │ - 1765: 00744029 46 FUNC GLOBAL DEFAULT 12 qio_channel_wake_read │ │ │ │ - 1766: 006f9a2d 114 FUNC GLOBAL DEFAULT 12 helper_gvec_smulh_b │ │ │ │ + 1764: 007fb5f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificLUKSWrapper │ │ │ │ + 1765: 00744031 46 FUNC GLOBAL DEFAULT 12 qio_channel_wake_read │ │ │ │ + 1766: 006f9a35 114 FUNC GLOBAL DEFAULT 12 helper_gvec_smulh_b │ │ │ │ 1767: 01303262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_TOP_DSTATE │ │ │ │ - 1768: 0089dd8d 6 FUNC GLOBAL DEFAULT 12 target_get_monitor_def │ │ │ │ + 1768: 0089dd95 6 FUNC GLOBAL DEFAULT 12 target_get_monitor_def │ │ │ │ 1769: 004b1f99 100 FUNC GLOBAL DEFAULT 12 usb_device_flush_ep_queue │ │ │ │ 1770: 01301a10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_RECV_DSTATE │ │ │ │ 1771: 011f4eb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmla270h │ │ │ │ - 1772: 006f9b79 200 FUNC GLOBAL DEFAULT 12 helper_gvec_smulh_d │ │ │ │ + 1772: 006f9b81 200 FUNC GLOBAL DEFAULT 12 helper_gvec_smulh_d │ │ │ │ 1773: 012064a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_frint64_s │ │ │ │ 1774: 01301d08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CHECK_INTERRUPTS_DSTATE │ │ │ │ 1775: 012b0408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_LOAD_REQUEST_EVENT │ │ │ │ - 1776: 007d49d1 196 FUNC GLOBAL DEFAULT 12 qed_write_header_sync │ │ │ │ - 1777: 006f9aa1 112 FUNC GLOBAL DEFAULT 12 helper_gvec_smulh_h │ │ │ │ + 1776: 007d49d9 196 FUNC GLOBAL DEFAULT 12 qed_write_header_sync │ │ │ │ + 1777: 006f9aa9 112 FUNC GLOBAL DEFAULT 12 helper_gvec_smulh_h │ │ │ │ 1778: 002cd1f9 134 FUNC GLOBAL DEFAULT 12 qemu_pixman_to_drm_format │ │ │ │ 1779: 011f703c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlsdhxw │ │ │ │ 1780: 00aa4934 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pci_host_devaddr │ │ │ │ 1781: 01303070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_STATE_LOAD_DSTATE │ │ │ │ 1782: 01301c64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_HCR_READ_DSTATE │ │ │ │ 1783: 012bb2fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_EVENT_INJECT_EVENT │ │ │ │ 1784: 011ea6a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_get_user_reg │ │ │ │ 1785: 012a87c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_ERROR_EVENT │ │ │ │ - 1786: 0089526d 272 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_slice │ │ │ │ - 1787: 007ac36d 1796 FUNC GLOBAL DEFAULT 12 qcow2_get_host_offset │ │ │ │ + 1786: 00895275 272 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_slice │ │ │ │ + 1787: 007ac375 1796 FUNC GLOBAL DEFAULT 12 qcow2_get_host_offset │ │ │ │ 1788: 012b1e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_CLKSRC_UPDATE_EVENT │ │ │ │ - 1789: 0084cf75 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsFilter │ │ │ │ + 1789: 0084cf7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsFilter │ │ │ │ 1790: 00511511 84 FUNC GLOBAL DEFAULT 12 st_rate_start │ │ │ │ 1791: 013033d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_CREATE_PRIMARY_SURFACE_DSTATE │ │ │ │ 1792: 01302e3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ROM_IN_DENYLIST_DSTATE │ │ │ │ 1793: 01175e9c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_array │ │ │ │ - 1794: 0077bf01 152 FUNC GLOBAL DEFAULT 12 block_acct_add_interval │ │ │ │ + 1794: 0077bf09 152 FUNC GLOBAL DEFAULT 12 block_acct_add_interval │ │ │ │ 1795: 005998a1 132 FUNC GLOBAL DEFAULT 12 replay_account_executed_instructions │ │ │ │ - 1796: 00733e01 136 FUNC GLOBAL DEFAULT 12 object_class_property_add │ │ │ │ - 1797: 0085e57d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo │ │ │ │ - 1798: 00820575 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions │ │ │ │ + 1796: 00733e09 136 FUNC GLOBAL DEFAULT 12 object_class_property_add │ │ │ │ + 1797: 0085e585 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo │ │ │ │ + 1798: 0082057d 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions │ │ │ │ 1799: 011f4e34 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmla270s │ │ │ │ 1800: 012ba9a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CLOSEFD_EVENT │ │ │ │ 1801: 012aa97c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_AUXMODE_EVENT │ │ │ │ 1802: 012b70f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_FILE_ERR_EVENT │ │ │ │ - 1803: 008a7799 162 FUNC GLOBAL DEFAULT 12 vduse_dev_destroy │ │ │ │ - 1804: 006dd099 182 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_sb │ │ │ │ - 1805: 006f9b11 102 FUNC GLOBAL DEFAULT 12 helper_gvec_smulh_s │ │ │ │ + 1803: 008a77a1 162 FUNC GLOBAL DEFAULT 12 vduse_dev_destroy │ │ │ │ + 1804: 006dd0a1 182 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_sb │ │ │ │ + 1805: 006f9b19 102 FUNC GLOBAL DEFAULT 12 helper_gvec_smulh_s │ │ │ │ 1806: 0053111d 96 FUNC GLOBAL DEFAULT 12 address_space_destroy │ │ │ │ 1807: 012a54e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_ADC_ENGINE_READ_EVENT │ │ │ │ 1808: 012a8024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_RECV_FIFO_EVENT │ │ │ │ - 1809: 008957a5 100 FUNC GLOBAL DEFAULT 12 iov_discard_back │ │ │ │ - 1810: 007fd4dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVpc │ │ │ │ + 1809: 008957ad 100 FUNC GLOBAL DEFAULT 12 iov_discard_back │ │ │ │ + 1810: 007fd4e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVpc │ │ │ │ 1811: 012afe98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_TRANSFER_DATA_EVENT │ │ │ │ 1812: 00296b11 16 FUNC GLOBAL DEFAULT 12 cpu_list_generation_id_get │ │ │ │ 1813: 012b8f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_POWERCTL_SET_CPU_OFF_EVENT │ │ │ │ 1814: 012b21d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_READL_EVENT │ │ │ │ 1815: 01302e20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_PROBE_DSTATE │ │ │ │ - 1816: 006dd151 200 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_sh │ │ │ │ + 1816: 006dd159 200 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_sh │ │ │ │ 1817: 0050d425 796 FUNC GLOBAL DEFAULT 12 AUD_open_out │ │ │ │ - 1818: 00828149 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPC │ │ │ │ + 1818: 00828151 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPC │ │ │ │ 1819: 002b581d 224 FUNC GLOBAL DEFAULT 12 bfloat16_to_float32 │ │ │ │ 1820: 01301744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_OVERRUN_DETECTED_DSTATE │ │ │ │ - 1821: 00816c65 272 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase_members │ │ │ │ - 1822: 0076fac1 616 FUNC GLOBAL DEFAULT 12 job_create │ │ │ │ + 1821: 00816c6d 272 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase_members │ │ │ │ + 1822: 0076fac9 616 FUNC GLOBAL DEFAULT 12 job_create │ │ │ │ 1823: 0041f44d 144 FUNC GLOBAL DEFAULT 12 desc_ring_set_size │ │ │ │ 1824: 005e483d 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchq_le_mmu │ │ │ │ 1825: 005f4389 300 FUNC GLOBAL DEFAULT 12 arm_debug_excp_handler │ │ │ │ 1826: 013037e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_DSTATE │ │ │ │ 1827: 012aaeec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_AP_EVENT │ │ │ │ - 1828: 00844ff9 536 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties_members │ │ │ │ + 1828: 00845001 536 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties_members │ │ │ │ 1829: 005d4cbd 122 FUNC GLOBAL DEFAULT 12 helper_gvec_umax16 │ │ │ │ 1830: 012b7478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_QUEUE_PAGES_EVENT │ │ │ │ 1831: 005c6f35 4 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ptr │ │ │ │ 1832: 012a5bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_GET_FEATURES_EVENT │ │ │ │ 1833: 01302446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_IND_DSTATE │ │ │ │ 1834: 00587a01 232 FUNC GLOBAL DEFAULT 12 qemu_new_nic │ │ │ │ 1835: 003361dd 436 FUNC GLOBAL DEFAULT 12 query_numa_node_mem │ │ │ │ 1836: 012b48fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAPS_SET_ENABLED_EVENT │ │ │ │ 1837: 002ffdf9 104 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_update │ │ │ │ 1838: 012ad3f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESCR_EVENT │ │ │ │ - 1839: 0082b029 16 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo_members │ │ │ │ + 1839: 0082b031 16 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo_members │ │ │ │ 1840: 012dc834 4 OBJECT GLOBAL DEFAULT 25 acpi_tables_len │ │ │ │ - 1841: 006dd219 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_sw │ │ │ │ + 1841: 006dd221 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_sw │ │ │ │ 1842: 004b4629 196 FUNC GLOBAL DEFAULT 12 usb_ep_set_type │ │ │ │ 1843: 0045bd05 428 FUNC GLOBAL DEFAULT 12 scsi_req_data │ │ │ │ 1844: 013011a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_READ_CB_DSTATE │ │ │ │ 1845: 01303876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_EVENT_LIST_DSTATE │ │ │ │ 1846: 002c858d 92 FUNC GLOBAL DEFAULT 12 qemu_console_get_cursor │ │ │ │ 1847: 012bb3bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_CAPABILITIES_EVENT │ │ │ │ 1848: 004dd179 18 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_precopy │ │ │ │ 1849: 012af4c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_RTC_READ_EVENT │ │ │ │ 1850: 01302d42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_READ_FAILED_DSTATE │ │ │ │ 1851: 012b3874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_ASYNC_EVENT │ │ │ │ 1852: 00300159 14 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_reset │ │ │ │ - 1853: 0080fd2d 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_amend_arg_members │ │ │ │ + 1853: 0080fd35 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_amend_arg_members │ │ │ │ 1854: 012aaeac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_UPDATE_IRQ_EVENT │ │ │ │ 1855: 012b26ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_SCSI_CMD_INVALID_LUN_EVENT │ │ │ │ 1856: 01302800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_READ_UNDERFLOW_DSTATE │ │ │ │ 1857: 011836b0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pci_devfn │ │ │ │ 1858: 0044d971 140 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_plug_cb │ │ │ │ 1859: 002b5319 240 FUNC GLOBAL DEFAULT 12 float16_to_float32 │ │ │ │ 1860: 01302784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_CMP_RING_PUT_DSTATE │ │ │ │ 1861: 012a2624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_COMPLETE_EVENT │ │ │ │ - 1862: 0085f675 132 FUNC GLOBAL DEFAULT 12 visit_type_ImageFormat │ │ │ │ + 1862: 0085f67d 132 FUNC GLOBAL DEFAULT 12 visit_type_ImageFormat │ │ │ │ 1863: 012b5f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPIO_WRITE_EVENT │ │ │ │ 1864: 012a84c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_RES_EVENT │ │ │ │ 1865: 003837f5 4 FUNC GLOBAL DEFAULT 12 i2c_slave_realize_and_unref │ │ │ │ - 1866: 0081b8dd 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper_members │ │ │ │ - 1867: 0072f399 16 FUNC GLOBAL DEFAULT 12 device_class_set_parent_unrealize │ │ │ │ + 1866: 0081b8e5 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper_members │ │ │ │ + 1867: 0072f3a1 16 FUNC GLOBAL DEFAULT 12 device_class_set_parent_unrealize │ │ │ │ 1868: 00588091 176 FUNC GLOBAL DEFAULT 12 qemu_receive_packet │ │ │ │ 1869: 012a2fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_TIMER_CB_EVENT │ │ │ │ 1870: 005dbca1 28 FUNC GLOBAL DEFAULT 12 tlb_protect_code │ │ │ │ 1871: 012a5d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_SAMPLE_COUNT_RD_EVENT │ │ │ │ 1872: 004b1af9 156 FUNC GLOBAL DEFAULT 12 usb_bus_new │ │ │ │ - 1873: 0078bff1 240 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdlock │ │ │ │ + 1873: 0078bff9 240 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdlock │ │ │ │ 1874: 012a3590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_START_PART_EVENT │ │ │ │ 1875: 011f63dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhcadd270b │ │ │ │ 1876: 0130322a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_POSTCOPY_LOOP_DSTATE │ │ │ │ 1877: 005e7f09 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_reset │ │ │ │ 1878: 012b20f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_HIT_EVENT │ │ │ │ - 1879: 0084ba71 58 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddress │ │ │ │ - 1880: 00847649 196 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties │ │ │ │ - 1881: 00770165 6 FUNC GLOBAL DEFAULT 12 job_progress_increase_remaining │ │ │ │ - 1882: 0076cbfd 268 FUNC GLOBAL DEFAULT 12 bdrv_make_empty │ │ │ │ + 1879: 0084ba79 58 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddress │ │ │ │ + 1880: 00847651 196 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties │ │ │ │ + 1881: 0077016d 6 FUNC GLOBAL DEFAULT 12 job_progress_increase_remaining │ │ │ │ + 1882: 0076cc05 268 FUNC GLOBAL DEFAULT 12 bdrv_make_empty │ │ │ │ 1883: 013032f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_UDP_MISCOMPARE_DSTATE │ │ │ │ 1884: 002d32e5 148 FUNC GLOBAL DEFAULT 12 udmabuf_fd │ │ │ │ 1885: 012b5458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_PUT_DOMAIN_EVENT │ │ │ │ 1886: 011e0168 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub16 │ │ │ │ 1887: 012aa17c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_LOCAL_DELIVER_EVENT │ │ │ │ 1888: 011f6358 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhcadd270h │ │ │ │ - 1889: 008a3dd5 168 FUNC GLOBAL DEFAULT 12 vu_rm_shared_object │ │ │ │ + 1889: 008a3ddd 168 FUNC GLOBAL DEFAULT 12 vu_rm_shared_object │ │ │ │ 1890: 01301e7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_DISABLE_DSTATE │ │ │ │ 1891: 00296b21 244 FUNC GLOBAL DEFAULT 12 cpu_list_add │ │ │ │ 1892: 0130324c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_GTREE_END_DSTATE │ │ │ │ - 1893: 007f0bc9 104 FUNC GLOBAL DEFAULT 12 qemu_chr_find │ │ │ │ + 1893: 007f0bd1 104 FUNC GLOBAL DEFAULT 12 qemu_chr_find │ │ │ │ 1894: 01303740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SET_REPLICATION_DSTATE │ │ │ │ 1895: 005416b9 108 FUNC GLOBAL DEFAULT 12 qmp_set_action │ │ │ │ 1896: 012ad078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIRE_DELAYED_INTERRUPTS_EVENT │ │ │ │ 1897: 01303484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_PIXMAN_DSTATE │ │ │ │ 1898: 012ae1d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SETFEAT_EVENT │ │ │ │ - 1899: 00a645b0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUSER │ │ │ │ - 1900: 006dce69 170 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_ub │ │ │ │ - 1901: 00785089 156 FUNC GLOBAL DEFAULT 12 blk_make_empty │ │ │ │ + 1899: 00a645c8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUSER │ │ │ │ + 1900: 006dce71 170 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_ub │ │ │ │ + 1901: 00785091 156 FUNC GLOBAL DEFAULT 12 blk_make_empty │ │ │ │ 1902: 012a975c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPTI_EVENT │ │ │ │ 1903: 01303704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_CPU_TOPOLOGY_DSTATE │ │ │ │ - 1904: 006eeb25 332 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlas_idx │ │ │ │ + 1904: 006eeb2d 332 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlas_idx │ │ │ │ 1905: 012b9390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_CHANGE_EVENT │ │ │ │ - 1906: 0086eaf1 40 FUNC GLOBAL DEFAULT 12 qdict_put_int │ │ │ │ + 1906: 0086eaf9 40 FUNC GLOBAL DEFAULT 12 qdict_put_int │ │ │ │ 1907: 012b12f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_DATA_ENGINE_IDLE_EVENT │ │ │ │ - 1908: 006dcf15 192 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_uh │ │ │ │ + 1908: 006dcf1d 192 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_uh │ │ │ │ 1909: 011f62d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhcadd270w │ │ │ │ 1910: 013017a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_READ_FIFO_DSTATE │ │ │ │ 1911: 012b97b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_SYNC_EVENT │ │ │ │ 1912: 002c2eed 228 FUNC GLOBAL DEFAULT 12 plugin_reset_uninstall │ │ │ │ 1913: 005c1409 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i32_chk │ │ │ │ 1914: 0056dc7d 920 FUNC GLOBAL DEFAULT 12 colo_flush_ram_cache │ │ │ │ 1915: 01303176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_INCOMING_MIGRATION_CO_POSTCOPY_END_MAIN_DSTATE │ │ │ │ 1916: 0130217c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PRE_SAVE_DSTATE │ │ │ │ 1917: 005d4d39 126 FUNC GLOBAL DEFAULT 12 helper_gvec_umax32 │ │ │ │ 1918: 002b7d5d 184 FUNC GLOBAL DEFAULT 12 float64_to_int64 │ │ │ │ 1919: 005f7b75 202 FUNC GLOBAL DEFAULT 12 write_list_to_cpustate │ │ │ │ 1920: 01301470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_BUFFER_SIZE_DSTATE │ │ │ │ 1921: 0130200a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_LAST_DSTATE │ │ │ │ - 1922: 0083b4c5 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_fd_arg_members │ │ │ │ - 1923: 0087e201 4 FUNC GLOBAL DEFAULT 12 fifo8_num_used │ │ │ │ + 1922: 0083b4cd 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_fd_arg_members │ │ │ │ + 1923: 0087e209 4 FUNC GLOBAL DEFAULT 12 fifo8_num_used │ │ │ │ 1924: 01301cc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ENABLE_DSTATE │ │ │ │ 1925: 01211f4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrshl_u64 │ │ │ │ 1926: 012ba6fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_LOAD_DEVICES_STATE_EVENT │ │ │ │ - 1927: 008061d5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_set_speed_arg_members │ │ │ │ + 1927: 008061dd 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_set_speed_arg_members │ │ │ │ 1928: 012a42e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_SIMPLE_REPLY_EVENT │ │ │ │ 1929: 011eab44 132 OBJECT GLOBAL DEFAULT 24 helper_info_exception_pc_alignment │ │ │ │ - 1930: 00762db1 160 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename_from_filename │ │ │ │ - 1931: 006dcfd5 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_uw │ │ │ │ + 1930: 00762db9 160 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename_from_filename │ │ │ │ + 1931: 006dcfdd 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_uw │ │ │ │ 1932: 01302cd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PROCESS_LISTS_DSTATE │ │ │ │ 1933: 013027e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_INVALID_DSTATE │ │ │ │ - 1934: 007fca15 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkreplay │ │ │ │ - 1935: 0080d4b5 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_set_active_arg_members │ │ │ │ + 1934: 007fca1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkreplay │ │ │ │ + 1935: 0080d4bd 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_set_active_arg_members │ │ │ │ 1936: 012a8750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_EVENT │ │ │ │ 1937: 00333e5d 116 FUNC GLOBAL DEFAULT 12 machine_default_cpu_type │ │ │ │ 1938: 005b4aa1 164 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i32 │ │ │ │ - 1939: 0083314d 152 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats_members │ │ │ │ + 1939: 00833155 152 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats_members │ │ │ │ 1940: 0130344e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_FORMAT_DSTATE │ │ │ │ 1941: 012b14e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_NORMAL_COMMAND_EVENT │ │ │ │ 1942: 01301fca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_TX_DESC_OWNER_DSTATE │ │ │ │ - 1943: 00800ae5 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo │ │ │ │ + 1943: 00800aed 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo │ │ │ │ 1944: 012b249c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_CRB_MMIO_READ_EVENT │ │ │ │ - 1945: 008a69b5 4 FUNC GLOBAL DEFAULT 12 vduse_queue_get_dev │ │ │ │ + 1945: 008a69bd 4 FUNC GLOBAL DEFAULT 12 vduse_queue_get_dev │ │ │ │ 1946: 013015c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_CFGI_CD_DSTATE │ │ │ │ 1947: 012b00b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPD_EVENT │ │ │ │ 1948: 013010c4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_virtio_c │ │ │ │ 1949: 01302f48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_VQ_GET_ADDR_DSTATE │ │ │ │ 1950: 013031ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_AFTER_COMPLETE_DSTATE │ │ │ │ 1951: 011792b8 12 OBJECT GLOBAL DEFAULT 21 ActionCompletionMode_lookup │ │ │ │ 1952: 012a971c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MOVI_EVENT │ │ │ │ - 1953: 00895059 26 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat_iov │ │ │ │ + 1953: 00895061 26 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat_iov │ │ │ │ 1954: 01302916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_LOG_NCOUNTS_DSTATE │ │ │ │ 1955: 0059da61 80 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_read │ │ │ │ 1956: 01303534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_PR_MANAGERS_DSTATE │ │ │ │ 1957: 0058ec05 96 FUNC GLOBAL DEFAULT 12 packet_new │ │ │ │ 1958: 00562ab1 34 FUNC GLOBAL DEFAULT 12 migrate_rdma │ │ │ │ 1959: 012a84d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_PMP_EVENT │ │ │ │ 1960: 013028a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_BLOCKLEN_DSTATE │ │ │ │ @@ -1973,175 +1973,175 @@ │ │ │ │ 1969: 011eb48c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_sf │ │ │ │ 1970: 01303252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_GTREE_DSTATE │ │ │ │ 1971: 002c3c7d 30 FUNC GLOBAL DEFAULT 12 helper_shaddsubx │ │ │ │ 1972: 01301de4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_WRITE_DSTATE │ │ │ │ 1973: 011eb69c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_sh │ │ │ │ 1974: 012b4d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_DEP_DEVICES_EVENT │ │ │ │ 1975: 005c7e4d 756 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i │ │ │ │ - 1976: 007f9b9d 420 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_change_medium_arg_members │ │ │ │ + 1976: 007f9ba5 420 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_change_medium_arg_members │ │ │ │ 1977: 00681d99 48 FUNC GLOBAL DEFAULT 12 gen_gvec_uhadd │ │ │ │ 1978: 012a9e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_CLEAR_IRQ_EVENT │ │ │ │ 1979: 011e00e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub32 │ │ │ │ 1980: 012bb874 124 OBJECT GLOBAL DEFAULT 24 qapi_trace_events │ │ │ │ 1981: 005e30d9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_be │ │ │ │ 1982: 012b66f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_FIND_FD_EVENT │ │ │ │ 1983: 01301b48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_REALIZE_DSTATE │ │ │ │ 1984: 013033c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_UI_INFO_DSTATE │ │ │ │ - 1985: 0072bed1 4 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_enabled │ │ │ │ + 1985: 0072bed9 4 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_enabled │ │ │ │ 1986: 013015b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_TLBI_NH_ASID_DSTATE │ │ │ │ - 1987: 00765cad 16 FUNC GLOBAL DEFAULT 12 bdrv_get_backing_filename │ │ │ │ + 1987: 00765cb5 16 FUNC GLOBAL DEFAULT 12 bdrv_get_backing_filename │ │ │ │ 1988: 0130109b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_job_c │ │ │ │ 1989: 01301112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_LIST_DSTATE │ │ │ │ 1990: 01301768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_INTCLR_DSTATE │ │ │ │ 1991: 012aeb14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC64_EVENT │ │ │ │ 1992: 01302996 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_INTERRUPT_OVERFLOW_DSTATE │ │ │ │ - 1993: 00731555 68 FUNC GLOBAL DEFAULT 12 object_property_add_new_container │ │ │ │ + 1993: 0073155d 68 FUNC GLOBAL DEFAULT 12 object_property_add_new_container │ │ │ │ 1994: 005c8141 556 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2s │ │ │ │ 1995: 0130113a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_QUEUE_DSTATE │ │ │ │ 1996: 012b02d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_RESELECT_EVENT │ │ │ │ 1997: 005e0419 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_le │ │ │ │ 1998: 0046b519 72 FUNC GLOBAL DEFAULT 12 lsi53c8xx_handle_legacy_cmdline │ │ │ │ - 1999: 007357c5 188 FUNC GLOBAL DEFAULT 12 object_get_canonical_path_component │ │ │ │ - 2000: 0080e459 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed_members │ │ │ │ + 1999: 007357cd 188 FUNC GLOBAL DEFAULT 12 object_get_canonical_path_component │ │ │ │ + 2000: 0080e461 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed_members │ │ │ │ 2001: 012ba70c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SET_GLOBAL_DIRTY_LOG_EVENT │ │ │ │ 2002: 01301b0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_BLOCK_DSTATE │ │ │ │ - 2003: 008a59a5 352 FUNC GLOBAL DEFAULT 12 vu_queue_pop │ │ │ │ + 2003: 008a59ad 352 FUNC GLOBAL DEFAULT 12 vu_queue_pop │ │ │ │ 2004: 013024b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_MSIX_DSTATE │ │ │ │ 2005: 012a4820 120 OBJECT GLOBAL DEFAULT 24 backends_tpm_trace_events │ │ │ │ - 2006: 0084001d 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions │ │ │ │ - 2007: 0085d181 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfoList │ │ │ │ + 2006: 00840025 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions │ │ │ │ + 2007: 0085d189 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfoList │ │ │ │ 2008: 012b4d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_POPULATE_DEVICE_GET_IRQ_INFO_FAILURE_EVENT │ │ │ │ 2009: 00509dd5 44 FUNC GLOBAL DEFAULT 12 xen_ram_alloc │ │ │ │ 2010: 01302a80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UTRL_SLOT_BUSY_DSTATE │ │ │ │ 2011: 003b3491 108 FUNC GLOBAL DEFAULT 12 get_plugged_memory_size │ │ │ │ 2012: 002b5409 248 FUNC GLOBAL DEFAULT 12 float16_to_float64 │ │ │ │ 2013: 013034c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_UPDATE_DSTATE │ │ │ │ - 2014: 007bb345 384 FUNC GLOBAL DEFAULT 12 bdrv_all_create_snapshot │ │ │ │ + 2014: 007bb34d 384 FUNC GLOBAL DEFAULT 12 bdrv_all_create_snapshot │ │ │ │ 2015: 01302562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PCIE_CFG_READ_DSTATE │ │ │ │ - 2016: 006e2a0d 144 FUNC GLOBAL DEFAULT 12 helper_mve_vctp │ │ │ │ + 2016: 006e2a15 144 FUNC GLOBAL DEFAULT 12 helper_mve_vctp │ │ │ │ 2017: 005c86c9 732 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3i │ │ │ │ 2018: 012b489c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_REGISTER_EVENT │ │ │ │ 2019: 013010ab 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_net_c │ │ │ │ 2020: 012aab3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_HASH_ADDR_EVENT │ │ │ │ - 2021: 00831c15 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_baseline │ │ │ │ + 2021: 00831c1d 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_baseline │ │ │ │ 2022: 01302e7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_FIXUP_DSTATE │ │ │ │ 2023: 0120f924 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_sat_u16 │ │ │ │ 2024: 012bbe9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANON_RAM_FREE_EVENT │ │ │ │ - 2025: 0078ae15 84 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap │ │ │ │ + 2025: 0078ae1d 84 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap │ │ │ │ 2026: 00611855 120 FUNC GLOBAL DEFAULT 12 helper_exception_pc_alignment │ │ │ │ - 2027: 0088f259 32 FUNC GLOBAL DEFAULT 12 qemu_clock_run_timers │ │ │ │ + 2027: 0088f261 32 FUNC GLOBAL DEFAULT 12 qemu_clock_run_timers │ │ │ │ 2028: 012b1f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_READ_EVENT │ │ │ │ 2029: 01302bb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG1_READ_DSTATE │ │ │ │ 2030: 012ba53c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_LOAD_EVENT │ │ │ │ 2031: 011793b8 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendServiceType_lookup │ │ │ │ 2032: 012b4294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PACKET_STATE_FAULT_EVENT │ │ │ │ 2033: 004e662d 128 FUNC GLOBAL DEFAULT 12 virtio_bus_grab_ioeventfd │ │ │ │ 2034: 012b32f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_RESPONSE_EVENT │ │ │ │ - 2035: 007b382d 3220 FUNC GLOBAL DEFAULT 12 qcow2_check_refcounts │ │ │ │ - 2036: 007c04c9 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_export │ │ │ │ + 2035: 007b3835 3220 FUNC GLOBAL DEFAULT 12 qcow2_check_refcounts │ │ │ │ + 2036: 007c04d1 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_export │ │ │ │ 2037: 01302b24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_PARTIAL_OBJECT_DSTATE │ │ │ │ 2038: 005d74d1 1988 FUNC GLOBAL DEFAULT 12 tb_gen_code │ │ │ │ 2039: 005e7d4d 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_end_code │ │ │ │ - 2040: 00806229 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_cancel_arg_members │ │ │ │ - 2041: 00782d11 108 FUNC GLOBAL DEFAULT 12 blk_is_sg │ │ │ │ + 2040: 00806231 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_cancel_arg_members │ │ │ │ + 2041: 00782d19 108 FUNC GLOBAL DEFAULT 12 blk_is_sg │ │ │ │ 2042: 00598c69 34 FUNC GLOBAL DEFAULT 12 can_bus_insert_client │ │ │ │ - 2043: 00888d35 312 FUNC GLOBAL DEFAULT 12 int128_divs │ │ │ │ - 2044: 007fe5c1 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper_members │ │ │ │ + 2043: 00888d3d 312 FUNC GLOBAL DEFAULT 12 int128_divs │ │ │ │ + 2044: 007fe5c9 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper_members │ │ │ │ 2045: 00383f05 158 FUNC GLOBAL DEFAULT 12 smbus_read_block │ │ │ │ 2046: 005f3155 130 FUNC GLOBAL DEFAULT 12 arm_cpu_update_vinmi │ │ │ │ - 2047: 00888c25 140 FUNC GLOBAL DEFAULT 12 int128_divu │ │ │ │ + 2047: 00888c2d 140 FUNC GLOBAL DEFAULT 12 int128_divu │ │ │ │ 2048: 012a9e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_READ_EVENT │ │ │ │ 2049: 01303524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_REMOVE_MEDIUM_DSTATE │ │ │ │ 2050: 00399f6d 516 FUNC GLOBAL DEFAULT 12 hid_pointer_poll │ │ │ │ - 2051: 00781e19 80 FUNC GLOBAL DEFAULT 12 blk_iostatus │ │ │ │ + 2051: 00781e21 80 FUNC GLOBAL DEFAULT 12 blk_iostatus │ │ │ │ 2052: 01303724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DIRTY_RATE_DSTATE │ │ │ │ 2053: 01301aa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_WRITE_DSTATE │ │ │ │ 2054: 01301bc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_RECOMPUTE_STATE_DSTATE │ │ │ │ 2055: 005d4db9 138 FUNC GLOBAL DEFAULT 12 helper_gvec_umax64 │ │ │ │ 2056: 005e2f59 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_be │ │ │ │ 2057: 0052f3d5 128 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_discarded │ │ │ │ 2058: 011eb408 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_uf │ │ │ │ 2059: 00570969 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_listen │ │ │ │ - 2060: 007362f1 216 FUNC GLOBAL DEFAULT 12 object_resolve_type_unambiguous │ │ │ │ + 2060: 007362f9 216 FUNC GLOBAL DEFAULT 12 object_resolve_type_unambiguous │ │ │ │ 2061: 011eb618 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_uh │ │ │ │ 2062: 01302abc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_SETUP_DSTATE │ │ │ │ 2063: 005c8c59 632 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4i │ │ │ │ 2064: 003003f1 18 FUNC GLOBAL DEFAULT 12 acpi_send_gpe_event │ │ │ │ 2065: 01302208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_NOT_WRITTEN_TO_GUEST_DSTATE │ │ │ │ 2066: 012a3120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_EXTENDED_HEADERS_COMPLIANCE_EVENT │ │ │ │ 2067: 0044bb75 40 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_push_attention_button │ │ │ │ 2068: 012b7e10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VM_STOP_FLUSH_ALL_EVENT │ │ │ │ 2069: 012a926c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ESCALATE_ESB_EVENT │ │ │ │ 2070: 012a35b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_START_REQ_EVENT │ │ │ │ 2071: 0130256c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS5C372_SEND_DSTATE │ │ │ │ - 2072: 006d02e1 130 FUNC GLOBAL DEFAULT 12 helper_mve_vstrw_sg_uw │ │ │ │ + 2072: 006d02e9 130 FUNC GLOBAL DEFAULT 12 helper_mve_vstrw_sg_uw │ │ │ │ 2073: 00659219 192 FUNC GLOBAL DEFAULT 12 smmu_iotlb_inv_asid_vmid │ │ │ │ 2074: 002c8859 12 FUNC GLOBAL DEFAULT 12 qemu_console_get_index │ │ │ │ 2075: 003eeb55 48 FUNC GLOBAL DEFAULT 12 net_tx_pkt_uninit │ │ │ │ 2076: 012ace58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CFG_SUPPORT_VIRTIO_EVENT │ │ │ │ 2077: 01303702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_CPU_TOPOLOGY_DSTATE │ │ │ │ 2078: 012b5044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_GET_INFO_EVENT │ │ │ │ 2079: 012a7d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_FAULT_EVENT │ │ │ │ 2080: 0053a04d 60 FUNC GLOBAL DEFAULT 12 address_space_stl_be │ │ │ │ 2081: 0039474d 64 FUNC GLOBAL DEFAULT 12 ide_abort_command │ │ │ │ - 2082: 007353ad 236 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_propsv │ │ │ │ + 2082: 007353b5 236 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_propsv │ │ │ │ 2083: 012b9380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_CHANGE_EVENT │ │ │ │ 2084: 01302f0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SYSTEM_RESET_DSTATE │ │ │ │ 2085: 01302ed0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_SEND_RESPONSE_DSTATE │ │ │ │ 2086: 012a88a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_RESET_EVENT │ │ │ │ 2087: 002c967d 10 FUNC GLOBAL DEFAULT 12 cursor_ref │ │ │ │ 2088: 005b7d75 192 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i64 │ │ │ │ - 2089: 00858d1d 224 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange │ │ │ │ - 2090: 007842f9 140 FUNC GLOBAL DEFAULT 12 blk_update_root_state │ │ │ │ + 2089: 00858d25 224 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange │ │ │ │ + 2090: 00784301 140 FUNC GLOBAL DEFAULT 12 blk_update_root_state │ │ │ │ 2091: 00304521 324 FUNC GLOBAL DEFAULT 12 build_cxl_dsm_method │ │ │ │ - 2092: 008994e5 324 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_init_irq │ │ │ │ - 2093: 0078398d 138 FUNC GLOBAL DEFAULT 12 blk_co_ioctl │ │ │ │ + 2092: 008994ed 324 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_init_irq │ │ │ │ + 2093: 00783995 138 FUNC GLOBAL DEFAULT 12 blk_co_ioctl │ │ │ │ 2094: 005fc3e1 36 FUNC GLOBAL DEFAULT 12 gt_rme_post_el_change │ │ │ │ 2095: 012b46ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_START_EVENT │ │ │ │ - 2096: 008578d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfo │ │ │ │ - 2097: 0087e521 76 FUNC GLOBAL DEFAULT 12 error_report_err │ │ │ │ + 2096: 008578d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfo │ │ │ │ + 2097: 0087e529 76 FUNC GLOBAL DEFAULT 12 error_report_err │ │ │ │ 2098: 012b7558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_PUT_FD_EVENT │ │ │ │ 2099: 013034ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QDEV_UPDATE_PARENT_BUS_DSTATE │ │ │ │ - 2100: 00835a7d 184 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel_members │ │ │ │ + 2100: 00835a85 184 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel_members │ │ │ │ 2101: 012a6040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_CHIP_ERASE_EVENT │ │ │ │ 2102: 01301932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_UNMAP_BLOB_DSTATE │ │ │ │ 2103: 0044ae51 8 FUNC GLOBAL DEFAULT 12 pcie_cap_v1_exit │ │ │ │ - 2104: 0088d6c5 244 FUNC GLOBAL DEFAULT 12 qemu_coroutine_new │ │ │ │ - 2105: 0078f6fd 18 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel_async │ │ │ │ + 2104: 0088d6cd 244 FUNC GLOBAL DEFAULT 12 qemu_coroutine_new │ │ │ │ + 2105: 0078f705 18 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel_async │ │ │ │ 2106: 0130341a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_UNTHROTTLE_FORCED_DSTATE │ │ │ │ - 2107: 00854df1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssPerDirectionOptions │ │ │ │ + 2107: 00854df9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssPerDirectionOptions │ │ │ │ 2108: 002c7f61 140 FUNC GLOBAL DEFAULT 12 dpy_cursor_define │ │ │ │ 2109: 01212dbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_shl_u16 │ │ │ │ 2110: 01303632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_UNCORRECTABLE_ERRORS_DSTATE │ │ │ │ 2111: 012b7718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_SYNC_EVENT │ │ │ │ - 2112: 007438c9 116 FUNC GLOBAL DEFAULT 12 qio_channel_pwrite │ │ │ │ + 2112: 007438d1 116 FUNC GLOBAL DEFAULT 12 qio_channel_pwrite │ │ │ │ 2113: 002da09d 172 FUNC GLOBAL DEFAULT 12 vnc_update_freq │ │ │ │ 2114: 012bc63c 4 OBJECT GLOBAL DEFAULT 25 using_spice │ │ │ │ 2115: 012a5294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_EJECT_SLOT_EVENT │ │ │ │ 2116: 012a6c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_READ_EVENT │ │ │ │ 2117: 013024b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_PIN_DSTATE │ │ │ │ 2118: 01301a68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_HOST_DSTATE │ │ │ │ 2119: 01301ee0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_WRITE_DSTATE │ │ │ │ - 2120: 0078d5e1 64 FUNC GLOBAL DEFAULT 12 bdrv_drain │ │ │ │ + 2120: 0078d5e9 64 FUNC GLOBAL DEFAULT 12 bdrv_drain │ │ │ │ 2121: 012ad548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_UNKNOWN_EVENT │ │ │ │ 2122: 01303e14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_LOCK_DSTATE │ │ │ │ 2123: 0120f798 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_sat_u32 │ │ │ │ 2124: 013019b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZIO_WRITE_DSTATE │ │ │ │ - 2125: 008905b5 524 FUNC GLOBAL DEFAULT 12 socket_parse │ │ │ │ + 2125: 008905bd 524 FUNC GLOBAL DEFAULT 12 socket_parse │ │ │ │ 2126: 01219fa4 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_plain │ │ │ │ 2127: 012a9dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_SELECT_EVENT │ │ │ │ 2128: 012afe28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_CMD_RESP_EVENT │ │ │ │ 2129: 011e0060 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub64 │ │ │ │ - 2130: 006c8a2d 7300 FUNC GLOBAL DEFAULT 12 disas_vfp │ │ │ │ + 2130: 006c8a35 7300 FUNC GLOBAL DEFAULT 12 disas_vfp │ │ │ │ 2131: 002c8435 180 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_device │ │ │ │ - 2132: 00827399 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuTopologyLevel │ │ │ │ - 2133: 00891c49 200 FUNC GLOBAL DEFAULT 12 buffer_move_empty │ │ │ │ + 2132: 008273a1 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuTopologyLevel │ │ │ │ + 2133: 00891c51 200 FUNC GLOBAL DEFAULT 12 buffer_move_empty │ │ │ │ 2134: 013019b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_ASPEED_APB2OPB_WRITE_DSTATE │ │ │ │ 2135: 005aed55 164 FUNC GLOBAL DEFAULT 12 tcg_temp_free_internal │ │ │ │ - 2136: 0076f3f5 42 FUNC GLOBAL DEFAULT 12 job_txn_new │ │ │ │ + 2136: 0076f3fd 42 FUNC GLOBAL DEFAULT 12 job_txn_new │ │ │ │ 2137: 005d08f9 128 FUNC GLOBAL DEFAULT 12 helper_gvec_abs16 │ │ │ │ 2138: 005e3785 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_be_mmu │ │ │ │ 2139: 01303756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_CONTINUE_DSTATE │ │ │ │ 2140: 01183750 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_multifd_compression │ │ │ │ 2141: 013022a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_ENTRY_DSTATE │ │ │ │ 2142: 012b2fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_START_EVENT │ │ │ │ 2143: 00339231 14 FUNC GLOBAL DEFAULT 12 sysbus_has_mmio │ │ │ │ @@ -2149,112 +2149,112 @@ │ │ │ │ 2145: 00611955 388 FUNC GLOBAL DEFAULT 12 arm_cpu_tlb_fill_align │ │ │ │ 2146: 012b2074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_SET_VALUE_EVENT │ │ │ │ 2147: 011f157c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminvsb │ │ │ │ 2148: 012a5ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCSPK_IO_READ_EVENT │ │ │ │ 2149: 013010a6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_migration_c │ │ │ │ 2150: 00447b3d 180 FUNC GLOBAL DEFAULT 12 pci_data_write │ │ │ │ 2151: 002fc7dd 232 FUNC GLOBAL DEFAULT 12 aml_acquire │ │ │ │ - 2152: 00823bad 528 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_guest_memory │ │ │ │ - 2153: 00809209 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2_members │ │ │ │ + 2152: 00823bb5 528 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_guest_memory │ │ │ │ + 2153: 00809211 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2_members │ │ │ │ 2154: 01302f92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_READ_DSTATE │ │ │ │ 2155: 012ad568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_STATUS_CHANGED_EVENT │ │ │ │ 2156: 011f14f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminvsh │ │ │ │ - 2157: 0081bc4d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper_members │ │ │ │ + 2157: 0081bc55 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper_members │ │ │ │ 2158: 002f6b89 192 FUNC GLOBAL DEFAULT 12 v9fs_co_lstat │ │ │ │ 2159: 012b2134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_ENABLE_EVENT │ │ │ │ 2160: 01301a3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_PMP_DSTATE │ │ │ │ 2161: 01302236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_TRIVIAL_DSTATE │ │ │ │ 2162: 012bb050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_ACCEL_STATS_EVENT │ │ │ │ 2163: 00552929 196 FUNC GLOBAL DEFAULT 12 migration_channel_read_peek │ │ │ │ 2164: 002fb145 100 FUNC GLOBAL DEFAULT 12 aml_lgreater │ │ │ │ 2165: 01301826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_WRITE_DSTATE │ │ │ │ 2166: 0055a9d5 220 FUNC GLOBAL DEFAULT 12 migrate_set_state │ │ │ │ 2167: 01178bc4 12 OBJECT GLOBAL DEFAULT 21 S390CpuState_lookup │ │ │ │ 2168: 0130162c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_START_STOP_DSTATE │ │ │ │ 2169: 01300e09 1 OBJECT GLOBAL DEFAULT 25 nvmm_allowed │ │ │ │ - 2170: 00834021 142 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasList │ │ │ │ + 2170: 00834029 142 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasList │ │ │ │ 2171: 012b39e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSI_EVENT │ │ │ │ 2172: 012e060c 4 OBJECT GLOBAL DEFAULT 25 multifd_recv_state │ │ │ │ 2173: 002f6fed 172 FUNC GLOBAL DEFAULT 12 v9fs_co_close │ │ │ │ 2174: 01301986 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPFALLTHROUGH_DSTATE │ │ │ │ 2175: 01301326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_CANCEL_DSTATE │ │ │ │ 2176: 0032fb85 520 FUNC GLOBAL DEFAULT 12 hmp_info_memdev │ │ │ │ 2177: 011f93d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullpbh │ │ │ │ 2178: 012a3bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_CLOSE_EVENT │ │ │ │ 2179: 01303e6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REENTRANT_AIO_DSTATE │ │ │ │ 2180: 01303588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_MIRROR_DSTATE │ │ │ │ - 2181: 0080648d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobChangeOptions_base_members │ │ │ │ + 2181: 00806495 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobChangeOptions_base_members │ │ │ │ 2182: 013020c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_RXDMA_READ_DSTATE │ │ │ │ 2183: 011f1474 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminvsw │ │ │ │ 2184: 011784c4 12 OBJECT GLOBAL DEFAULT 21 BitmapSyncMode_lookup │ │ │ │ 2185: 01303e0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_RESET_TEMPORARY_DSTATE │ │ │ │ - 2186: 00732a75 28 FUNC GLOBAL DEFAULT 12 type_register_static │ │ │ │ + 2186: 00732a7d 28 FUNC GLOBAL DEFAULT 12 type_register_static │ │ │ │ 2187: 013011de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_IOV_DSTATE │ │ │ │ 2188: 013037f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_REPLAY_DSTATE │ │ │ │ - 2189: 007fc9d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkverify │ │ │ │ + 2189: 007fc9e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkverify │ │ │ │ 2190: 01301fc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PCS_REG_WRITE_DSTATE │ │ │ │ - 2191: 0087b9f1 114 FUNC GLOBAL DEFAULT 12 muls64 │ │ │ │ - 2192: 009d8e1c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2_len │ │ │ │ + 2191: 0087b9f9 114 FUNC GLOBAL DEFAULT 12 muls64 │ │ │ │ + 2192: 009d8e34 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2_len │ │ │ │ 2193: 01303e08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DUMP_MAPPING_DSTATE │ │ │ │ 2194: 00383cb1 10 FUNC GLOBAL DEFAULT 12 smbus_vmstate_needed │ │ │ │ 2195: 013029e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_ENABLE_DSTATE │ │ │ │ 2196: 01301a4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_WRITE_DSTATE │ │ │ │ 2197: 012b96f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_NAMED_BLOCK_NODES_EVENT │ │ │ │ - 2198: 007f8229 58 FUNC GLOBAL DEFAULT 12 qapi_free_nullList │ │ │ │ - 2199: 008626a1 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK_members │ │ │ │ - 2200: 008774cd 6 FUNC GLOBAL DEFAULT 12 qemu_get_thread_id │ │ │ │ - 2201: 0089d191 136 FUNC GLOBAL DEFAULT 12 clmul_8x4_packed │ │ │ │ + 2198: 007f8231 58 FUNC GLOBAL DEFAULT 12 qapi_free_nullList │ │ │ │ + 2199: 008626a9 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK_members │ │ │ │ + 2200: 008774d5 6 FUNC GLOBAL DEFAULT 12 qemu_get_thread_id │ │ │ │ + 2201: 0089d199 136 FUNC GLOBAL DEFAULT 12 clmul_8x4_packed │ │ │ │ 2202: 011f92c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullpbw │ │ │ │ 2203: 012ad738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_ADD_CHUNK_EVENT │ │ │ │ - 2204: 00765cbd 152 FUNC GLOBAL DEFAULT 12 bdrv_co_get_info │ │ │ │ - 2205: 00894ae5 142 FUNC GLOBAL DEFAULT 12 iov_memset │ │ │ │ + 2204: 00765cc5 152 FUNC GLOBAL DEFAULT 12 bdrv_co_get_info │ │ │ │ + 2205: 00894aed 142 FUNC GLOBAL DEFAULT 12 iov_memset │ │ │ │ 2206: 002be489 6 FUNC GLOBAL DEFAULT 12 float32_maxnum │ │ │ │ 2207: 012b75b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_GTREE_END_EVENT │ │ │ │ 2208: 013034fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_EMULATE_FIRMWARE_RESET_DSTATE │ │ │ │ 2209: 012a8a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_INTR_EVENT │ │ │ │ 2210: 0056352d 34 FUNC GLOBAL DEFAULT 12 migrate_tls_creds │ │ │ │ 2211: 011e081c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup8 │ │ │ │ 2212: 012b3f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_UNALIGNED_EVENT │ │ │ │ - 2213: 0085c181 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_capabilities │ │ │ │ + 2213: 0085c189 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_capabilities │ │ │ │ 2214: 012b5708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_FILL_EVENT │ │ │ │ 2215: 0130137c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_ERROR_DSTATE │ │ │ │ - 2216: 0087e67d 128 FUNC GLOBAL DEFAULT 12 error_set_internal │ │ │ │ + 2216: 0087e685 128 FUNC GLOBAL DEFAULT 12 error_set_internal │ │ │ │ 2217: 013021f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP6_DSTATE │ │ │ │ 2218: 012a9eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_S390_SUPPRESS_AIRQ_EVENT │ │ │ │ 2219: 012ae294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_ADDR_EVENT │ │ │ │ 2220: 0130300c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA955X_GPIO_CHANGE_DSTATE │ │ │ │ 2221: 005e7c45 148 FUNC GLOBAL DEFAULT 12 dummy_start_vcpu_thread │ │ │ │ - 2222: 0082d771 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_expansion_arg_members │ │ │ │ - 2223: 00783ba9 26 FUNC GLOBAL DEFAULT 12 blk_get_request_alignment │ │ │ │ + 2222: 0082d779 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_expansion_arg_members │ │ │ │ + 2223: 00783bb1 26 FUNC GLOBAL DEFAULT 12 blk_get_request_alignment │ │ │ │ 2224: 0060d9d1 240 FUNC GLOBAL DEFAULT 12 helper_neon_sqshli_b │ │ │ │ 2225: 012ac0b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_PACKET_EVENT │ │ │ │ 2226: 002ae275 4572 FUNC GLOBAL DEFAULT 12 float64_muladd_scalbn │ │ │ │ 2227: 0130201e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_PHY_READ_NUM_DSTATE │ │ │ │ 2228: 01301fba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_TRANSMIT_PACKET_DSTATE │ │ │ │ 2229: 012a5c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_EXTREG_EVENT │ │ │ │ 2230: 012b7658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_SAVE_LOOP_EVENT │ │ │ │ 2231: 0060dfe1 298 FUNC GLOBAL DEFAULT 12 helper_neon_sqshli_d │ │ │ │ 2232: 0041bc79 10 FUNC GLOBAL DEFAULT 12 vhost_net_get_features_ex │ │ │ │ - 2233: 0086b5f5 392 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_str │ │ │ │ + 2233: 0086b5fd 392 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_str │ │ │ │ 2234: 012afb48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_AIO_SGIO_COMMAND_EVENT │ │ │ │ 2235: 01210608 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_mul_u16 │ │ │ │ - 2236: 0078b409 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialize_part │ │ │ │ + 2236: 0078b411 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialize_part │ │ │ │ 2237: 01302b7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_CLEAR_PORT_FEATURE_DSTATE │ │ │ │ 2238: 00341901 992 FUNC GLOBAL DEFAULT 12 cxl_doe_cdat_init │ │ │ │ 2239: 005d0979 120 FUNC GLOBAL DEFAULT 12 helper_gvec_abs32 │ │ │ │ 2240: 00300395 90 FUNC GLOBAL DEFAULT 12 acpi_update_sci │ │ │ │ - 2241: 0075e1a5 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_resume │ │ │ │ + 2241: 0075e1ad 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_resume │ │ │ │ 2242: 0060dc1d 236 FUNC GLOBAL DEFAULT 12 helper_neon_sqshli_h │ │ │ │ 2243: 002f9071 132 FUNC GLOBAL DEFAULT 12 build_append_int_noprefix │ │ │ │ 2244: 006022a5 214 FUNC GLOBAL DEFAULT 12 sme_exception_el │ │ │ │ - 2245: 00784d29 184 FUNC GLOBAL DEFAULT 12 blk_detach_dev │ │ │ │ + 2245: 00784d31 184 FUNC GLOBAL DEFAULT 12 blk_detach_dev │ │ │ │ 2246: 005509f1 412 FUNC GLOBAL DEFAULT 12 monitor_disas │ │ │ │ 2247: 012b7028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_START_EVENT │ │ │ │ 2248: 01303722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DIRTY_RATE_DSTATE │ │ │ │ - 2249: 0087fdad 132 FUNC GLOBAL DEFAULT 12 qemu_read_config_file │ │ │ │ + 2249: 0087fdb5 132 FUNC GLOBAL DEFAULT 12 qemu_read_config_file │ │ │ │ 2250: 0130203c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_DUMP_DSTATE │ │ │ │ 2251: 00541725 144 FUNC GLOBAL DEFAULT 12 hmp_info_status │ │ │ │ 2252: 003409bd 48 FUNC GLOBAL DEFAULT 12 cxl_add_cci_commands │ │ │ │ 2253: 002ec9f5 468 FUNC GLOBAL DEFAULT 12 local_open_nofollow │ │ │ │ 2254: 012aab2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_HASH_EXECUTE_ACC_MODE_EVENT │ │ │ │ 2255: 002fb769 128 FUNC GLOBAL DEFAULT 12 aml_named_field │ │ │ │ 2256: 012af004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSAPIC_REG_READ_EVENT │ │ │ │ @@ -2265,77 +2265,77 @@ │ │ │ │ 2261: 011f13f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminvub │ │ │ │ 2262: 0060ddbd 236 FUNC GLOBAL DEFAULT 12 helper_neon_sqshli_s │ │ │ │ 2263: 0058111d 260 FUNC GLOBAL DEFAULT 12 qmp_human_monitor_command │ │ │ │ 2264: 005e1ad9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_be │ │ │ │ 2265: 0060bfe9 230 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_s8 │ │ │ │ 2266: 012b5498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_INIT_IOMMU_MR_EVENT │ │ │ │ 2267: 012b06a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SATN_EVENT │ │ │ │ - 2268: 008a69b9 4 FUNC GLOBAL DEFAULT 12 vduse_queue_get_fd │ │ │ │ + 2268: 008a69c1 4 FUNC GLOBAL DEFAULT 12 vduse_queue_get_fd │ │ │ │ 2269: 003a432d 138 FUNC GLOBAL DEFAULT 12 gicv3_full_update_noirqset │ │ │ │ 2270: 005e1855 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_be_mmu │ │ │ │ 2271: 011f136c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminvuh │ │ │ │ 2272: 012bb65c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VNC_EVENT │ │ │ │ 2273: 002b9ce1 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64_scalbn │ │ │ │ - 2274: 0083dbdd 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetLegacyNicOptions │ │ │ │ + 2274: 0083dbe5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetLegacyNicOptions │ │ │ │ 2275: 005e9ef5 124 FUNC GLOBAL DEFAULT 12 plugin_scoreboard_free │ │ │ │ 2276: 013025b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_READ_COMPLETE_DSTATE │ │ │ │ 2277: 0130144c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_POST_LOAD_DSTATE │ │ │ │ - 2278: 00862b3d 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus │ │ │ │ + 2278: 00862b45 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus │ │ │ │ 2279: 01303096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FILE_OUTGOING_DSTATE │ │ │ │ 2280: 012b3514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_EXIT_EVENT │ │ │ │ - 2281: 00881071 92 FUNC GLOBAL DEFAULT 12 qemu_opt_has_help_opt │ │ │ │ - 2282: 00835ef9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_global_dirty_log_arg_members │ │ │ │ - 2283: 0082bf8d 16 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper_members │ │ │ │ + 2281: 00881079 92 FUNC GLOBAL DEFAULT 12 qemu_opt_has_help_opt │ │ │ │ + 2282: 00835f01 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_global_dirty_log_arg_members │ │ │ │ + 2283: 0082bf95 16 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper_members │ │ │ │ 2284: 012aea04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_EVENT │ │ │ │ 2285: 013012be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_CO_PREADV_DSTATE │ │ │ │ 2286: 013014ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETATTR_RETURN_DSTATE │ │ │ │ 2287: 012b72d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_UNFILL_EVENT │ │ │ │ - 2288: 0086eba9 142 FUNC GLOBAL DEFAULT 12 qdict_get │ │ │ │ + 2288: 0086ebb1 142 FUNC GLOBAL DEFAULT 12 qdict_get │ │ │ │ 2289: 012b0fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_UNHANDLED_CMD_EVENT │ │ │ │ - 2290: 00765099 176 FUNC GLOBAL DEFAULT 12 bdrv_co_change_backing_file │ │ │ │ - 2291: 00784699 176 FUNC GLOBAL DEFAULT 12 blk_io_limits_disable │ │ │ │ - 2292: 007649d9 260 FUNC GLOBAL DEFAULT 12 bdrv_child_try_set_perm │ │ │ │ - 2293: 006e2275 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplt_scalarb │ │ │ │ + 2290: 007650a1 176 FUNC GLOBAL DEFAULT 12 bdrv_co_change_backing_file │ │ │ │ + 2291: 007846a1 176 FUNC GLOBAL DEFAULT 12 blk_io_limits_disable │ │ │ │ + 2292: 007649e1 260 FUNC GLOBAL DEFAULT 12 bdrv_child_try_set_perm │ │ │ │ + 2293: 006e227d 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplt_scalarb │ │ │ │ 2294: 01301f16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX1_MEM_READB_DSTATE │ │ │ │ - 2295: 0083adc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfo │ │ │ │ + 2295: 0083adcd 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfo │ │ │ │ 2296: 012a63a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_POSTLOAD_CB_EVENT │ │ │ │ 2297: 005691f9 80 FUNC GLOBAL DEFAULT 12 ram_bytes_remaining │ │ │ │ 2298: 00610571 78 FUNC GLOBAL DEFAULT 12 helper_neon_qneg_s16 │ │ │ │ - 2299: 006edee1 234 FUNC GLOBAL DEFAULT 12 helper_gvec_usdot_idx_4b │ │ │ │ + 2299: 006edee9 234 FUNC GLOBAL DEFAULT 12 helper_gvec_usdot_idx_4b │ │ │ │ 2300: 011f12e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminvuw │ │ │ │ 2301: 012ab08c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_READ_EVENT │ │ │ │ 2302: 0130334e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SUBPAGE_WRITE_DSTATE │ │ │ │ - 2303: 006e22e5 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplt_scalarh │ │ │ │ + 2303: 006e22ed 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplt_scalarh │ │ │ │ 2304: 012b86fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_START_EVENT │ │ │ │ 2305: 01301e6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_REG_READ_DSTATE │ │ │ │ 2306: 0059c189 116 FUNC GLOBAL DEFAULT 12 replay_char_read_all_save_error │ │ │ │ 2307: 01301f76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_MAP_ROWS_DSTATE │ │ │ │ 2308: 0045ce71 248 FUNC GLOBAL DEFAULT 12 scsi_device_drained_end │ │ │ │ 2309: 01302816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_UPDATE_DSTATE │ │ │ │ - 2310: 007834cd 236 FUNC GLOBAL DEFAULT 12 blk_co_pwrite │ │ │ │ + 2310: 007834d5 236 FUNC GLOBAL DEFAULT 12 blk_co_pwrite │ │ │ │ 2311: 004cfdfd 372 FUNC GLOBAL DEFAULT 12 usb_msd_command_complete │ │ │ │ - 2312: 0085f875 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo │ │ │ │ + 2312: 0085f87d 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo │ │ │ │ 2313: 013033ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_ACL_DSTATE │ │ │ │ - 2314: 0082072d 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions │ │ │ │ + 2314: 00820735 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions │ │ │ │ 2315: 012b1604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_READ_EVENT │ │ │ │ - 2316: 008779e5 108 FUNC GLOBAL DEFAULT 12 qemu_socketpair │ │ │ │ - 2317: 0084da5d 70 FUNC GLOBAL DEFAULT 12 visit_type_StatsValue │ │ │ │ - 2318: 007fd339 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow2 │ │ │ │ - 2319: 0089efed 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentRemovalPolicy │ │ │ │ + 2316: 008779ed 108 FUNC GLOBAL DEFAULT 12 qemu_socketpair │ │ │ │ + 2317: 0084da65 70 FUNC GLOBAL DEFAULT 12 visit_type_StatsValue │ │ │ │ + 2318: 007fd341 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow2 │ │ │ │ + 2319: 0089eff5 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentRemovalPolicy │ │ │ │ 2320: 0120dbc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_aesimc │ │ │ │ 2321: 012ad9f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_DESC_WRITE_EVENT │ │ │ │ - 2322: 006e2355 108 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplt_scalarw │ │ │ │ - 2323: 0084920d 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationS390 │ │ │ │ + 2322: 006e235d 108 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplt_scalarw │ │ │ │ + 2323: 00849215 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationS390 │ │ │ │ 2324: 00397a01 58 FUNC GLOBAL DEFAULT 12 ide_exit │ │ │ │ 2325: 0130334a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_RAM_DEVICE_WRITE_DSTATE │ │ │ │ 2326: 0033597d 660 FUNC GLOBAL DEFAULT 12 set_numa_options │ │ │ │ 2327: 01301cd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_WRITE_DSTATE │ │ │ │ 2328: 005ca04d 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xor │ │ │ │ 2329: 01303572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_RESUME_DSTATE │ │ │ │ - 2330: 0082cc3d 196 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration │ │ │ │ + 2330: 0082cc45 196 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration │ │ │ │ 2331: 01300e48 120 OBJECT GLOBAL DEFAULT 25 mig_stats │ │ │ │ 2332: 01303462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_EVENT_MAP_DSTATE │ │ │ │ 2333: 005e04ed 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_le_mmu │ │ │ │ 2334: 012bb940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_SIZE_EVENT │ │ │ │ 2335: 004e7215 116 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writeb │ │ │ │ 2336: 012aab6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_READ_EVENT │ │ │ │ 2337: 002bb1c9 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16_round_to_zero │ │ │ │ @@ -2344,984 +2344,984 @@ │ │ │ │ 2340: 012ab79c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMPHY_READ_EVENT │ │ │ │ 2341: 00542c69 200 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_insert │ │ │ │ 2342: 0130279c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSIX_ENABLED_DSTATE │ │ │ │ 2343: 005b5a3d 180 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i32 │ │ │ │ 2344: 01301d36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_LOCAL_DELIVER_DSTATE │ │ │ │ 2345: 012ac758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_UPDATE_IRQ_EVENT │ │ │ │ 2346: 004e72fd 116 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writel │ │ │ │ - 2347: 00743b01 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_delay │ │ │ │ + 2347: 00743b09 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_delay │ │ │ │ 2348: 012dc8f4 0 OBJECT GLOBAL DEFAULT 25 hw_compat_3_0 │ │ │ │ 2349: 012a97fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_BADWRITE_EVENT │ │ │ │ 2350: 012a6ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SERIAL_RECEIVE_BYTE_EVENT │ │ │ │ 2351: 011d0f50 208 OBJECT GLOBAL DEFAULT 24 hw_compat_3_1 │ │ │ │ 2352: 01302696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_ADD_MSG_BYTE_ERROR_DSTATE │ │ │ │ - 2353: 0085946d 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo │ │ │ │ + 2353: 00859475 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo │ │ │ │ 2354: 005c0475 276 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i128_chk │ │ │ │ - 2355: 0083f06d 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions │ │ │ │ - 2356: 00a7e99c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_SUPPORTED │ │ │ │ + 2355: 0083f075 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions │ │ │ │ + 2356: 00a7e9b4 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_SUPPORTED │ │ │ │ 2357: 006153e5 4 FUNC GLOBAL DEFAULT 12 helper_rints_exact │ │ │ │ 2358: 005df5dd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orb_mmu │ │ │ │ 2359: 002fc131 216 FUNC GLOBAL DEFAULT 12 aml_sleep │ │ │ │ 2360: 012ba7ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_CANCEL_EVENT │ │ │ │ 2361: 005e8149 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_mem_cb │ │ │ │ 2362: 01302324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRSWTP_READONLY_DSTATE │ │ │ │ 2363: 00522f15 24 FUNC GLOBAL DEFAULT 12 cpus_get_virtual_clock │ │ │ │ 2364: 004e1759 102 FUNC GLOBAL DEFAULT 12 vfio_display_reset │ │ │ │ 2365: 01302d4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_ATTACH_DSTATE │ │ │ │ 2366: 01302922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_WRITE_TDR_DSTATE │ │ │ │ 2367: 013014f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_STAT_DSTATE │ │ │ │ - 2368: 00779bd1 12 FUNC GLOBAL DEFAULT 12 nbd_client_connection_enable_retry │ │ │ │ + 2368: 00779bd9 12 FUNC GLOBAL DEFAULT 12 nbd_client_connection_enable_retry │ │ │ │ 2369: 0060c6cd 242 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_u8 │ │ │ │ 2370: 004e7289 116 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writew │ │ │ │ 2371: 01301494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_LOAD_ERROR_DSTATE │ │ │ │ 2372: 01302702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_ENSEL_DSTATE │ │ │ │ - 2373: 00736e2d 604 FUNC GLOBAL DEFAULT 12 user_creatable_add_type │ │ │ │ + 2373: 00736e35 604 FUNC GLOBAL DEFAULT 12 user_creatable_add_type │ │ │ │ 2374: 01301f64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMPHY_WRITE_DSTATE │ │ │ │ - 2375: 00895585 232 FUNC GLOBAL DEFAULT 12 qemu_iovec_clone │ │ │ │ - 2376: 0081af55 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf │ │ │ │ + 2375: 0089558d 232 FUNC GLOBAL DEFAULT 12 qemu_iovec_clone │ │ │ │ + 2376: 0081af5d 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf │ │ │ │ 2377: 012adfd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_INVALID_EVENT │ │ │ │ 2378: 012b6a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_CLEANUP_RANGE_EVENT │ │ │ │ - 2379: 0084cec1 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequest │ │ │ │ + 2379: 0084cec9 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequest │ │ │ │ 2380: 012ad468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_HAS_BUFFERS_EVENT │ │ │ │ 2381: 0130316e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SET_INCOMING_CHANNEL_DSTATE │ │ │ │ 2382: 0044af9d 26 FUNC GLOBAL DEFAULT 12 pcie_cap_lnkctl_init │ │ │ │ 2383: 012a6a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_KBD_COMMAND_EVENT │ │ │ │ - 2384: 008282ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_FirmwareLog │ │ │ │ + 2384: 008282f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_FirmwareLog │ │ │ │ 2385: 00519d5d 128 FUNC GLOBAL DEFAULT 12 hmp_block_job_pause │ │ │ │ 2386: 012a6aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNKBD_EVENT_IN_EVENT │ │ │ │ 2387: 012b9540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_CANCEL_EVENT │ │ │ │ - 2388: 0085c9b9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sgx_capabilities │ │ │ │ + 2388: 0085c9c1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sgx_capabilities │ │ │ │ 2389: 006105e5 30 FUNC GLOBAL DEFAULT 12 helper_neon_qneg_s32 │ │ │ │ 2390: 013014f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_ATTACH_DSTATE │ │ │ │ - 2391: 00748a29 224 FUNC GLOBAL DEFAULT 12 qcrypto_block_open │ │ │ │ + 2391: 00748a31 224 FUNC GLOBAL DEFAULT 12 qcrypto_block_open │ │ │ │ 2392: 012baff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_YANK_EVENT │ │ │ │ 2393: 006142b9 98 FUNC GLOBAL DEFAULT 12 helper_vfp_touhd │ │ │ │ 2394: 01302aca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_STALL_EP_DSTATE │ │ │ │ 2395: 005d09f1 144 FUNC GLOBAL DEFAULT 12 helper_gvec_abs64 │ │ │ │ 2396: 012b67a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_ERROR_EVENT │ │ │ │ 2397: 00614a59 74 FUNC GLOBAL DEFAULT 12 helper_vfp_touhh │ │ │ │ - 2398: 007924a9 152 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_zeroes │ │ │ │ - 2399: 0087dc4d 140 FUNC GLOBAL DEFAULT 12 find_last_bit │ │ │ │ + 2398: 007924b1 152 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_zeroes │ │ │ │ + 2399: 0087dc55 140 FUNC GLOBAL DEFAULT 12 find_last_bit │ │ │ │ 2400: 012b3074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_ADDRESS_EVENT │ │ │ │ 2401: 01301ce2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLIC_CREATE_DEVICE_DSTATE │ │ │ │ - 2402: 006db9dd 124 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsxb │ │ │ │ + 2402: 006db9e5 124 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsxb │ │ │ │ 2403: 01302cf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_FULL_DSTATE │ │ │ │ 2404: 013025c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNMAP_DSTATE │ │ │ │ - 2405: 00835f09 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_load_devices_state_arg_members │ │ │ │ + 2405: 00835f11 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_load_devices_state_arg_members │ │ │ │ 2406: 013014ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETATTR_DSTATE │ │ │ │ - 2407: 0087d0a9 96 FUNC GLOBAL DEFAULT 12 slow_bitmap_full │ │ │ │ - 2408: 0082ade5 224 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU_members │ │ │ │ - 2409: 006dba59 124 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsxh │ │ │ │ - 2410: 00835525 84 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs_members │ │ │ │ + 2407: 0087d0b1 96 FUNC GLOBAL DEFAULT 12 slow_bitmap_full │ │ │ │ + 2408: 0082aded 224 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU_members │ │ │ │ + 2409: 006dba61 124 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsxh │ │ │ │ + 2410: 0083552d 84 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs_members │ │ │ │ 2411: 013036ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_UUID_DSTATE │ │ │ │ 2412: 012b6eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SET_OUTGOING_CHANNEL_EVENT │ │ │ │ 2413: 012b6f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_SWITCHOVER_ACKED_EVENT │ │ │ │ 2414: 013013f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_LIST_DSTATE │ │ │ │ 2415: 012b9c88 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_dump_trace_events_trace_events │ │ │ │ 2416: 0061469d 72 FUNC GLOBAL DEFAULT 12 helper_vfp_touhs │ │ │ │ 2417: 01301f90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_CPU_RESET_DSTATE │ │ │ │ 2418: 0130245a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_COPY_IN_CB_DSTATE │ │ │ │ 2419: 0130345c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_BEGIN_DSTATE │ │ │ │ 2420: 012bb1c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_PCI_EVENT │ │ │ │ 2421: 013021a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_REARM_TIMER_DSTATE │ │ │ │ - 2422: 0084f01d 58 FUNC GLOBAL DEFAULT 12 qapi_free_Abort │ │ │ │ - 2423: 00845561 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties │ │ │ │ - 2424: 008036b5 812 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_commit_arg_members │ │ │ │ - 2425: 00875a05 78 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier_poll │ │ │ │ - 2426: 0081f6bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptionsLUKS │ │ │ │ + 2422: 0084f025 58 FUNC GLOBAL DEFAULT 12 qapi_free_Abort │ │ │ │ + 2423: 00845569 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties │ │ │ │ + 2424: 008036bd 812 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_commit_arg_members │ │ │ │ + 2425: 00875a0d 78 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier_poll │ │ │ │ + 2426: 0081f6c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptionsLUKS │ │ │ │ 2427: 013025f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_TMF_RESP_DSTATE │ │ │ │ 2428: 004773d5 652 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_start │ │ │ │ 2429: 01302336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_INTMASK_WITH_MSIX_DSTATE │ │ │ │ - 2430: 006e2119 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpltb │ │ │ │ + 2430: 006e2121 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpltb │ │ │ │ 2431: 0130383c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_KVM_DSTATE │ │ │ │ - 2432: 006dbad5 122 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsxw │ │ │ │ + 2432: 006dbadd 122 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsxw │ │ │ │ 2433: 006818c1 144 FUNC GLOBAL DEFAULT 12 gen_sqadd_bhs │ │ │ │ 2434: 002fd781 816 FUNC GLOBAL DEFAULT 12 build_spcr │ │ │ │ 2435: 005aec4d 52 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_ptr │ │ │ │ 2436: 0038c489 118 FUNC GLOBAL DEFAULT 12 pmbus_direct_mode2data │ │ │ │ 2437: 004f5889 304 FUNC GLOBAL DEFAULT 12 vhost_dev_enable_notifiers │ │ │ │ 2438: 0056362d 560 FUNC GLOBAL DEFAULT 12 qmp_query_migrate_parameters │ │ │ │ - 2439: 006e218d 114 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplth │ │ │ │ + 2439: 006e2195 114 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplth │ │ │ │ 2440: 002ea471 144 FUNC GLOBAL DEFAULT 12 gdb_create_default_process │ │ │ │ - 2441: 007816e9 256 FUNC GLOBAL DEFAULT 12 blk_insert_bs │ │ │ │ + 2441: 007816f1 256 FUNC GLOBAL DEFAULT 12 blk_insert_bs │ │ │ │ 2442: 00613ed9 54 FUNC GLOBAL DEFAULT 12 helper_vfp_touid │ │ │ │ 2443: 00aa38f8 48 OBJECT GLOBAL DEFAULT 21 serial_io_ops │ │ │ │ 2444: 012ab77c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SID_READ_EVENT │ │ │ │ 2445: 012b863c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_ACL_EVENT │ │ │ │ 2446: 00613e41 36 FUNC GLOBAL DEFAULT 12 helper_vfp_touih │ │ │ │ - 2447: 00874d11 84 FUNC GLOBAL DEFAULT 12 iec_binary_prefix │ │ │ │ + 2447: 00874d19 84 FUNC GLOBAL DEFAULT 12 iec_binary_prefix │ │ │ │ 2448: 011ea304 132 OBJECT GLOBAL DEFAULT 24 helper_info_set_r13_banked │ │ │ │ 2449: 01303dac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_BOOL_DSTATE │ │ │ │ 2450: 004b5251 36 FUNC GLOBAL DEFAULT 12 usb_desc_get_string │ │ │ │ 2451: 012a939c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_XIVE_SOURCE_RESET_EVENT │ │ │ │ 2452: 00333dcd 4 FUNC GLOBAL DEFAULT 12 machine_phandle_start │ │ │ │ 2453: 01302090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_BCAST_MATCH_DSTATE │ │ │ │ 2454: 01301566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_IDX_DSTATE │ │ │ │ 2455: 01302692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_RESELECT_DSTATE │ │ │ │ - 2456: 0077a401 72 FUNC GLOBAL DEFAULT 12 nbd_info_lookup │ │ │ │ + 2456: 0077a409 72 FUNC GLOBAL DEFAULT 12 nbd_info_lookup │ │ │ │ 2457: 012a78ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_RES_ATTACH_EVENT │ │ │ │ 2458: 01303744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_LOAD_DEVICES_STATE_DSTATE │ │ │ │ 2459: 012a6c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_WRITE_EVENT │ │ │ │ 2460: 01210794 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sub_u8 │ │ │ │ - 2461: 006e2201 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpltw │ │ │ │ + 2461: 006e2209 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpltw │ │ │ │ 2462: 002c28fd 100 FUNC GLOBAL DEFAULT 12 accel_supported_gdbstub_sstep_flags │ │ │ │ - 2463: 007f8775 142 FUNC GLOBAL DEFAULT 12 visit_type_uint32List │ │ │ │ + 2463: 007f877d 142 FUNC GLOBAL DEFAULT 12 visit_type_uint32List │ │ │ │ 2464: 00613e8d 34 FUNC GLOBAL DEFAULT 12 helper_vfp_touis │ │ │ │ 2465: 005d27f5 126 FUNC GLOBAL DEFAULT 12 helper_gvec_le8 │ │ │ │ - 2466: 00864341 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_migrate_completed │ │ │ │ + 2466: 00864349 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_migrate_completed │ │ │ │ 2467: 012a5a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OMAP1_PWL_CLOCKING_SCHEME_EVENT │ │ │ │ 2468: 01303e12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_LOCKED_DSTATE │ │ │ │ 2469: 013037ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_DELETE_BREAK_DSTATE │ │ │ │ 2470: 005255a1 116 FUNC GLOBAL DEFAULT 12 dirtylimit_process │ │ │ │ 2471: 01301960 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_INPUT_CONNECTED_DSTATE │ │ │ │ - 2472: 0077c6b1 6 FUNC GLOBAL DEFAULT 12 aio_task_pool_status │ │ │ │ + 2472: 0077c6b9 6 FUNC GLOBAL DEFAULT 12 aio_task_pool_status │ │ │ │ 2473: 004448a5 4 FUNC GLOBAL DEFAULT 12 pci_realize_and_unref │ │ │ │ 2474: 01303de4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_UNREGISTER_MEMORY_FAILED_DSTATE │ │ │ │ 2475: 005c7209 128 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32 │ │ │ │ 2476: 012b2f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_AUTO_SCAN_ENABLED_EVENT │ │ │ │ 2477: 00559fe9 16 FUNC GLOBAL DEFAULT 12 migration_incoming_colo_enabled │ │ │ │ - 2478: 006e7ee5 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgt_scalarh │ │ │ │ + 2478: 006e7eed 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgt_scalarh │ │ │ │ 2479: 013038d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_EXPIRE_PASSWORD_DSTATE │ │ │ │ 2480: 012bbf1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_UNCONTENDED_EVENT │ │ │ │ 2481: 01302992 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_CLKSRC_UPDATE_DSTATE │ │ │ │ 2482: 013031ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_DSTATE │ │ │ │ 2483: 012b3684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WAKEUP_EVENT │ │ │ │ 2484: 005e2429 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_le │ │ │ │ 2485: 01303180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_SWITCHOVER_ACKED_DSTATE │ │ │ │ 2486: 002e9b45 156 FUNC GLOBAL DEFAULT 12 gdb_extend_qsupported_features │ │ │ │ - 2487: 0072d7ed 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_enum │ │ │ │ - 2488: 007821f9 28 FUNC GLOBAL DEFAULT 12 blk_nb_sectors │ │ │ │ + 2487: 0072d7f5 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_enum │ │ │ │ + 2488: 00782201 28 FUNC GLOBAL DEFAULT 12 blk_nb_sectors │ │ │ │ 2489: 013019ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPC_I2C_READ_DSTATE │ │ │ │ 2490: 012baa90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_IOTHREADS_EVENT │ │ │ │ 2491: 0056fea1 56 FUNC GLOBAL DEFAULT 12 timer_get │ │ │ │ 2492: 00575cc1 64 FUNC GLOBAL DEFAULT 12 get_colo_mode │ │ │ │ - 2493: 0089e81d 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_poison_arg_members │ │ │ │ - 2494: 006e80dd 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgt_scalars │ │ │ │ + 2493: 0089e825 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_poison_arg_members │ │ │ │ + 2494: 006e80e5 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgt_scalars │ │ │ │ 2495: 005b9e31 432 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i64 │ │ │ │ 2496: 0059e875 196 FUNC GLOBAL DEFAULT 12 semihost_sys_isatty │ │ │ │ 2497: 013024da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCIE_CAP_SLOT_WRITE_CONFIG_DSTATE │ │ │ │ 2498: 012ae054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_W1C_UNSUPPORTED_EVENT │ │ │ │ 2499: 012a796c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_BACK_ATTACH_EVENT │ │ │ │ 2500: 01302eb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_RECV_REQUEST_DSTATE │ │ │ │ - 2501: 0082a771 4 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions_members │ │ │ │ + 2501: 0082a779 4 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions_members │ │ │ │ 2502: 00526761 216 FUNC GLOBAL DEFAULT 12 dma_blk_io │ │ │ │ 2503: 003991b1 528 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd │ │ │ │ 2504: 012bad64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_BREAK_EVENT │ │ │ │ 2505: 01302ade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_HANDLE_CONTROL_DSTATE │ │ │ │ 2506: 012b1404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_REQ_ADDR_EVENT │ │ │ │ 2507: 005309e5 400 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_start │ │ │ │ 2508: 004f4c31 112 FUNC GLOBAL DEFAULT 12 vhost_get_free_memslots │ │ │ │ - 2509: 007fe805 464 FUNC GLOBAL DEFAULT 12 visit_type_BlockLimitsInfo_members │ │ │ │ + 2509: 007fe80d 464 FUNC GLOBAL DEFAULT 12 visit_type_BlockLimitsInfo_members │ │ │ │ 2510: 0120e1f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_unzip16 │ │ │ │ 2511: 012b05a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_IDLE_EVENT │ │ │ │ 2512: 012b69a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_EXIT_EVENT │ │ │ │ 2513: 012af354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PCIE_RC_MSI_CLEAR_IRQ_EVENT │ │ │ │ - 2514: 008818fd 4 FUNC GLOBAL DEFAULT 12 qemu_opts_id │ │ │ │ + 2514: 00881905 4 FUNC GLOBAL DEFAULT 12 qemu_opts_id │ │ │ │ 2515: 012ab62c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFAR1_EVENT │ │ │ │ 2516: 012ae504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_MDTS_EVENT │ │ │ │ 2517: 013023d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLEAR_NS_RESET_DSTATE │ │ │ │ 2518: 013024ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_ADDR_DSTATE │ │ │ │ 2519: 01301720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_CHIP_ERASE_INVALID_DSTATE │ │ │ │ - 2520: 007e6d85 420 FUNC GLOBAL DEFAULT 12 blk_pread │ │ │ │ - 2521: 0081a92d 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio │ │ │ │ + 2520: 007e6d8d 420 FUNC GLOBAL DEFAULT 12 blk_pread │ │ │ │ + 2521: 0081a935 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio │ │ │ │ 2522: 01215fc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toslh_round_to_zero │ │ │ │ 2523: 005e89c9 160 FUNC GLOBAL DEFAULT 12 qemu_plugin_translate_vaddr │ │ │ │ - 2524: 00749bb9 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_seq │ │ │ │ + 2524: 00749bc1 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_seq │ │ │ │ 2525: 012a8aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_WRITE_MOUSE_EVENT │ │ │ │ 2526: 011ecb3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpgt_scalarb │ │ │ │ - 2527: 006ee31d 204 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_idx_2h │ │ │ │ + 2527: 006ee325 204 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_idx_2h │ │ │ │ 2528: 003040fd 240 FUNC GLOBAL DEFAULT 12 build_mcfg │ │ │ │ 2529: 01302454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CREATE_CQ_DSTATE │ │ │ │ 2530: 012a3380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_CANCEL_NEED_CHECK_TIMER_EVENT │ │ │ │ 2531: 01303da1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_arm_c │ │ │ │ - 2532: 0082bf9d 204 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper │ │ │ │ + 2532: 0082bfa5 204 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper │ │ │ │ 2533: 011ecab8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpgt_scalarh │ │ │ │ 2534: 012b8da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_UPDATE_EVENT │ │ │ │ - 2535: 0082d95d 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo │ │ │ │ - 2536: 006e1d25 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphi_scalarb │ │ │ │ - 2537: 00839e7d 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_vcpu_dirty_limit │ │ │ │ + 2535: 0082d965 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo │ │ │ │ + 2536: 006e1d2d 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphi_scalarb │ │ │ │ + 2537: 00839e85 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_vcpu_dirty_limit │ │ │ │ 2538: 01302b50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SCSI_DATA_DSTATE │ │ │ │ 2539: 00610649 44 FUNC GLOBAL DEFAULT 12 helper_neon_qneg_s64 │ │ │ │ - 2540: 0075e241 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_complete │ │ │ │ + 2540: 0075e249 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_complete │ │ │ │ 2541: 0032ff5d 6 FUNC GLOBAL DEFAULT 12 hmp_system_powerdown │ │ │ │ 2542: 0130343a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_PIXEL_FORMAT_RGB_DSTATE │ │ │ │ 2543: 01301e08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSINFO_WRITE_DSTATE │ │ │ │ - 2544: 0080b0bd 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat_members │ │ │ │ - 2545: 0082d41d 184 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareInfo_members │ │ │ │ + 2544: 0080b0c5 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat_members │ │ │ │ + 2545: 0082d425 184 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareInfo_members │ │ │ │ 2546: 005cbccd 124 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_vec │ │ │ │ 2547: 00473f45 604 FUNC GLOBAL DEFAULT 12 mptsas_process_config │ │ │ │ 2548: 002c15ed 92 FUNC GLOBAL DEFAULT 12 float32_default_nan │ │ │ │ - 2549: 006e1d95 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphi_scalarh │ │ │ │ + 2549: 006e1d9d 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphi_scalarh │ │ │ │ 2550: 002c38d5 52 FUNC GLOBAL DEFAULT 12 helper_ssub16 │ │ │ │ 2551: 005f7a45 302 FUNC GLOBAL DEFAULT 12 write_cpustate_to_list │ │ │ │ 2552: 00424c01 80 FUNC GLOBAL DEFAULT 12 ctucan_connect_to_bus │ │ │ │ 2553: 0130117e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_DEFAULT_POLICY_DSTATE │ │ │ │ 2554: 01301142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_WATCHPOINT_DSTATE │ │ │ │ 2555: 005dba15 12 FUNC GLOBAL DEFAULT 12 tlb_flush_page_all_cpus_synced │ │ │ │ 2556: 011d0ea0 32 OBJECT GLOBAL DEFAULT 24 hw_compat_2_10 │ │ │ │ 2557: 011eca34 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpgt_scalarw │ │ │ │ - 2558: 00889b19 256 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc │ │ │ │ + 2558: 00889b21 256 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc │ │ │ │ 2559: 013032ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_START_DSTATE │ │ │ │ 2560: 011d0ec0 64 OBJECT GLOBAL DEFAULT 24 hw_compat_2_11 │ │ │ │ 2561: 002e9005 68 FUNC GLOBAL DEFAULT 12 gdb_first_attached_cpu │ │ │ │ - 2562: 00860805 132 FUNC GLOBAL DEFAULT 12 visit_type_VncVencryptSubAuth │ │ │ │ + 2562: 0086080d 132 FUNC GLOBAL DEFAULT 12 visit_type_VncVencryptSubAuth │ │ │ │ 2563: 011d0f00 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_12 │ │ │ │ 2564: 0055f7ad 86 FUNC GLOBAL DEFAULT 12 multifd_send_data_clear │ │ │ │ 2565: 012b3ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EXIT_EVENT │ │ │ │ - 2566: 00891d11 232 FUNC GLOBAL DEFAULT 12 buffer_move │ │ │ │ + 2566: 00891d19 232 FUNC GLOBAL DEFAULT 12 buffer_move │ │ │ │ 2567: 012afcf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_READ_DATA_EVENT │ │ │ │ - 2568: 006d29c5 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmovi │ │ │ │ + 2568: 006d29cd 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmovi │ │ │ │ 2569: 00522ea5 28 FUNC GLOBAL DEFAULT 12 cpu_synchronize_post_init │ │ │ │ 2570: 012ae014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRCAP_READONLY_EVENT │ │ │ │ - 2571: 008067f9 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions_members │ │ │ │ - 2572: 006e1e05 108 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphi_scalarw │ │ │ │ + 2571: 00806801 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions_members │ │ │ │ + 2572: 006e1e0d 108 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphi_scalarw │ │ │ │ 2573: 012b74a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_POSTCOPY_LOOP_EVENT │ │ │ │ 2574: 005e92c5 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_create_vcpu_state │ │ │ │ 2575: 012bb3dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_LAUNCH_MEASURE_EVENT │ │ │ │ - 2576: 0089ac29 148 FUNC GLOBAL DEFAULT 12 yank_register_function │ │ │ │ + 2576: 0089ac31 148 FUNC GLOBAL DEFAULT 12 yank_register_function │ │ │ │ 2577: 005e21e9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_le │ │ │ │ 2578: 00542679 764 FUNC GLOBAL DEFAULT 12 qemu_main_loop │ │ │ │ 2579: 012aca78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_DESC_EVENT │ │ │ │ - 2580: 0084d119 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValueList │ │ │ │ + 2580: 0084d121 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValueList │ │ │ │ 2581: 013014d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READDIR_DSTATE │ │ │ │ 2582: 012b5e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_GPIO_SET_EVENT │ │ │ │ 2583: 0130304e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QUERY_DIRTY_RATE_INFO_DSTATE │ │ │ │ 2584: 003998a1 552 FUNC GLOBAL DEFAULT 12 ide_dev_initfn │ │ │ │ - 2585: 007706e9 6 FUNC GLOBAL DEFAULT 12 job_user_paused_locked │ │ │ │ - 2586: 00891ef1 244 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ool │ │ │ │ + 2585: 007706f1 6 FUNC GLOBAL DEFAULT 12 job_user_paused_locked │ │ │ │ + 2586: 00891ef9 244 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ool │ │ │ │ 2587: 012ad008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_EITR_SET_EVENT │ │ │ │ - 2588: 007aa281 50 FUNC GLOBAL DEFAULT 12 qcow2_cache_get_empty │ │ │ │ + 2588: 007aa289 50 FUNC GLOBAL DEFAULT 12 qcow2_cache_get_empty │ │ │ │ 2589: 003b2129 96 FUNC GLOBAL DEFAULT 12 kvm_report_irq_delivered │ │ │ │ 2590: 005b6331 528 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i32 │ │ │ │ 2591: 0053a011 60 FUNC GLOBAL DEFAULT 12 address_space_stl_le │ │ │ │ - 2592: 00723599 576 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_status │ │ │ │ - 2593: 00809a05 236 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthModeList │ │ │ │ + 2592: 007235a1 576 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_status │ │ │ │ + 2593: 00809a0d 236 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthModeList │ │ │ │ 2594: 003833f9 4 FUNC GLOBAL DEFAULT 12 i2c_start_send │ │ │ │ 2595: 006143b9 98 FUNC GLOBAL DEFAULT 12 helper_vfp_tould │ │ │ │ - 2596: 0082c069 16 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper_members │ │ │ │ + 2596: 0082c071 16 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper_members │ │ │ │ 2597: 013010c0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_transaction_c │ │ │ │ - 2598: 00a62a10 2 OBJECT GLOBAL DEFAULT 14 mouse_id │ │ │ │ + 2598: 00a62a28 2 OBJECT GLOBAL DEFAULT 14 mouse_id │ │ │ │ 2599: 013014d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READDIR_RETURN_DSTATE │ │ │ │ 2600: 012ac0e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_INVALID_DCR_EVENT │ │ │ │ 2601: 013032b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_APPROVE_SWITCHOVER_DSTATE │ │ │ │ - 2602: 0080247d 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror_members │ │ │ │ - 2603: 007350c1 70 FUNC GLOBAL DEFAULT 12 object_property_parse │ │ │ │ + 2602: 00802485 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror_members │ │ │ │ + 2603: 007350c9 70 FUNC GLOBAL DEFAULT 12 object_property_parse │ │ │ │ 2604: 012b3654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_SERVICE_EVENT │ │ │ │ 2605: 012003b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrb │ │ │ │ 2606: 00614b29 46 FUNC GLOBAL DEFAULT 12 helper_vfp_toulh │ │ │ │ 2607: 005de6fd 32 FUNC GLOBAL DEFAULT 12 helper_stq_mmu │ │ │ │ 2608: 013028dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_UPDATE_IRQ_DSTATE │ │ │ │ - 2609: 006e0c79 258 FUNC GLOBAL DEFAULT 12 helper_mve_sqrshrl48 │ │ │ │ + 2609: 006e0c81 258 FUNC GLOBAL DEFAULT 12 helper_mve_sqrshrl48 │ │ │ │ 2610: 01302f20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_SET_CONFIG_DSTATE │ │ │ │ 2611: 0052d921 6 FUNC GLOBAL DEFAULT 12 memory_region_is_ram_device │ │ │ │ 2612: 01300db0 4 OBJECT GLOBAL DEFAULT 25 cpu_exclusive_val │ │ │ │ 2613: 012ba03c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_FIRMWARE_LOG_EVENT │ │ │ │ 2614: 012b4184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_DATA_UNDERRUN_EVENT │ │ │ │ 2615: 005cdcf9 128 FUNC GLOBAL DEFAULT 12 accel_irqchip_commit_route_changes │ │ │ │ 2616: 01200330 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrh │ │ │ │ 2617: 01301c44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_BPR_READ_DSTATE │ │ │ │ 2618: 011e105c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchq_be │ │ │ │ 2619: 012a5304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CLEAR_REMOVE_EVT_EVENT │ │ │ │ 2620: 013033e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_KEY_QCODE_DSTATE │ │ │ │ 2621: 012b8abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPM_SAVE_EVENT │ │ │ │ - 2622: 00842be1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericPortProperties │ │ │ │ + 2622: 00842be9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericPortProperties │ │ │ │ 2623: 0061474d 44 FUNC GLOBAL DEFAULT 12 helper_vfp_touls │ │ │ │ 2624: 00541109 252 FUNC GLOBAL DEFAULT 12 qtest_server_inproc_recv │ │ │ │ - 2625: 006edc29 236 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_idx_4b │ │ │ │ + 2625: 006edc31 236 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_idx_4b │ │ │ │ 2626: 012bad94 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_run_state_trace_events_trace_events │ │ │ │ 2627: 004b5085 2 FUNC GLOBAL DEFAULT 12 usb_desc_attach │ │ │ │ 2628: 0057009d 184 FUNC GLOBAL DEFAULT 12 register_savevm_live │ │ │ │ 2629: 01301af0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_SEND_PACKET_DSTATE │ │ │ │ - 2630: 008618e5 232 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent │ │ │ │ - 2631: 00856265 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions │ │ │ │ + 2630: 008618ed 232 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent │ │ │ │ + 2631: 0085626d 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions │ │ │ │ 2632: 002c2225 300 FUNC GLOBAL DEFAULT 12 normalizeRoundAndPackFloatx80 │ │ │ │ 2633: 0050e461 796 FUNC GLOBAL DEFAULT 12 AUD_open_in │ │ │ │ - 2634: 0087f135 108 FUNC GLOBAL DEFAULT 12 info_report │ │ │ │ + 2634: 0087f13d 108 FUNC GLOBAL DEFAULT 12 info_report │ │ │ │ 2635: 012a4d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SYMLINK_EVENT │ │ │ │ 2636: 012ae984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_FLUSH_CB_EVENT │ │ │ │ - 2637: 00856a51 252 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions_members │ │ │ │ + 2637: 00856a59 252 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions_members │ │ │ │ 2638: 012b10d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_INQUIRY_EVENT │ │ │ │ 2639: 013032fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_PROXY_MAIN_VNET_INFO_DSTATE │ │ │ │ 2640: 012ae574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZD_EXTENSION_SET_EVENT │ │ │ │ 2641: 012a5d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_COUNT_WR_EVENT │ │ │ │ - 2642: 006edfcd 304 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_idx_4h │ │ │ │ + 2642: 006edfd5 304 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_idx_4h │ │ │ │ 2643: 0130230e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_TOO_MANY_MAPPINGS_DSTATE │ │ │ │ 2644: 012b841c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLIPBOARD_RESET_SERIAL_EVENT │ │ │ │ 2645: 012002ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrw │ │ │ │ 2646: 01301c7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_GENERATE_SGI_DSTATE │ │ │ │ 2647: 012b870c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_INIT_EVENT │ │ │ │ 2648: 005c7289 168 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64 │ │ │ │ 2649: 013028c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_RESPONSE4_DSTATE │ │ │ │ 2650: 01301c00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INT_DSTATE │ │ │ │ - 2651: 00847961 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list │ │ │ │ + 2651: 00847969 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list │ │ │ │ 2652: 01302cb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_PTRS_DSTATE │ │ │ │ 2653: 005224ed 212 FUNC GLOBAL DEFAULT 12 add_boot_device_path │ │ │ │ - 2654: 0085b0d5 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker │ │ │ │ - 2655: 0084c259 84 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress_members │ │ │ │ + 2654: 0085b0dd 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker │ │ │ │ + 2655: 0084c261 84 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress_members │ │ │ │ 2656: 011e5154 132 OBJECT GLOBAL DEFAULT 24 helper_info_muluh_i64 │ │ │ │ 2657: 0130173a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_UNREALIZE_DSTATE │ │ │ │ - 2658: 006d556d 72 FUNC GLOBAL DEFAULT 12 helper_mve_vsbc │ │ │ │ + 2658: 006d5575 72 FUNC GLOBAL DEFAULT 12 helper_mve_vsbc │ │ │ │ 2659: 0060f735 26 FUNC GLOBAL DEFAULT 12 helper_neon_add_u16 │ │ │ │ - 2660: 008612b5 284 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper │ │ │ │ + 2660: 008612bd 284 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper │ │ │ │ 2661: 01302150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_VF_RESET_DSTATE │ │ │ │ - 2662: 0080d695 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile │ │ │ │ + 2662: 0080d69d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile │ │ │ │ 2663: 011e8d5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_uqadd8 │ │ │ │ 2664: 01302daa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_BUFS_THREAD_START_DSTATE │ │ │ │ - 2665: 0077c36d 256 FUNC GLOBAL DEFAULT 12 block_acct_queue_depth │ │ │ │ - 2666: 007504c5 140 FUNC GLOBAL DEFAULT 12 qauthz_list_append_rule │ │ │ │ + 2665: 0077c375 256 FUNC GLOBAL DEFAULT 12 block_acct_queue_depth │ │ │ │ + 2666: 007504cd 140 FUNC GLOBAL DEFAULT 12 qauthz_list_append_rule │ │ │ │ 2667: 01302f82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_UNALIGNED_DSTATE │ │ │ │ 2668: 0130331e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_VCPU_EXECUTE_DSTATE │ │ │ │ - 2669: 0077a105 104 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection_cancel │ │ │ │ - 2670: 006dd2dd 178 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlui_sb │ │ │ │ - 2671: 0072dba9 200 FUNC GLOBAL DEFAULT 12 qdev_prop_set_enum │ │ │ │ + 2669: 0077a10d 104 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection_cancel │ │ │ │ + 2670: 006dd2e5 178 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlui_sb │ │ │ │ + 2671: 0072dbb1 200 FUNC GLOBAL DEFAULT 12 qdev_prop_set_enum │ │ │ │ 2672: 01178484 12 OBJECT GLOBAL DEFAULT 21 XDbgBlockGraphNodeType_lookup │ │ │ │ 2673: 002cb721 84 FUNC GLOBAL DEFAULT 12 qemu_input_handler_activate │ │ │ │ 2674: 013015a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_Z2_LCD_ENABLE_DISABLE_RESULT_DSTATE │ │ │ │ 2675: 012bc07c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AIO_CO_SCHEDULE_EVENT │ │ │ │ 2676: 005bfc69 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i32_chk │ │ │ │ - 2677: 00766449 232 FUNC GLOBAL DEFAULT 12 bdrv_inactivate_all │ │ │ │ + 2677: 00766451 232 FUNC GLOBAL DEFAULT 12 bdrv_inactivate_all │ │ │ │ 2678: 002da4b5 2808 FUNC GLOBAL DEFAULT 12 vnc_display_open │ │ │ │ 2679: 011f6880 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcadd90b │ │ │ │ 2680: 01178cf4 12 OBJECT GLOBAL DEFAULT 21 FailoverStatus_lookup │ │ │ │ 2681: 004454f1 232 FUNC GLOBAL DEFAULT 12 pci_ats_request_translation │ │ │ │ - 2682: 008423ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfo │ │ │ │ - 2683: 007436c1 92 FUNC GLOBAL DEFAULT 12 qio_channel_set_aio_fd_handler │ │ │ │ - 2684: 006dd391 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlui_sh │ │ │ │ - 2685: 00a6feec 6 OBJECT GLOBAL DEFAULT 14 arm_rmode_to_sf_map │ │ │ │ + 2682: 008423b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfo │ │ │ │ + 2683: 007436c9 92 FUNC GLOBAL DEFAULT 12 qio_channel_set_aio_fd_handler │ │ │ │ + 2684: 006dd399 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlui_sh │ │ │ │ + 2685: 00a6ff04 6 OBJECT GLOBAL DEFAULT 14 arm_rmode_to_sf_map │ │ │ │ 2686: 012b0b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSI_ENABLED_EVENT │ │ │ │ 2687: 012b85ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_ADD_MEMSLOT_EVENT │ │ │ │ - 2688: 0078f711 584 FUNC GLOBAL DEFAULT 12 bdrv_co_flush │ │ │ │ + 2688: 0078f719 584 FUNC GLOBAL DEFAULT 12 bdrv_co_flush │ │ │ │ 2689: 011f67fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcadd90h │ │ │ │ 2690: 0044bbcd 46 FUNC GLOBAL DEFAULT 12 pcie_cap_flr_init │ │ │ │ 2691: 013034a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM2_FALLBACK_DSTATE │ │ │ │ 2692: 01183638 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pcie_link_width │ │ │ │ 2693: 012b0f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_ENQUEUE_EVENT │ │ │ │ 2694: 012a6bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_WRITE_EVENT │ │ │ │ - 2695: 00859fbd 132 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortDuplex │ │ │ │ - 2696: 0087f68d 176 FUNC GLOBAL DEFAULT 12 id_generate │ │ │ │ + 2695: 00859fc5 132 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortDuplex │ │ │ │ + 2696: 0087f695 176 FUNC GLOBAL DEFAULT 12 id_generate │ │ │ │ 2697: 012a86a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_EVENT │ │ │ │ 2698: 011f50c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmla90h │ │ │ │ 2699: 01301c8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN1_EL3_READ_DSTATE │ │ │ │ 2700: 012df3dc 4 OBJECT GLOBAL DEFAULT 25 xen_foreignmem_ops │ │ │ │ 2701: 011790b8 12 OBJECT GLOBAL DEFAULT 21 GuestPanicAction_lookup │ │ │ │ 2702: 0044b6b9 1136 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_write_config │ │ │ │ 2703: 012b45dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_DETACH_IOAS_HWPT_EVENT │ │ │ │ 2704: 011e1d40 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchw_be │ │ │ │ 2705: 013031b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_FILE_ERR_DSTATE │ │ │ │ 2706: 01303414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_SERVER_DPY_PAGEFLIP_DSTATE │ │ │ │ - 2707: 00850ab9 224 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo │ │ │ │ - 2708: 006dd461 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlui_sw │ │ │ │ - 2709: 0077a951 172 FUNC GLOBAL DEFAULT 12 scsi_build_sense_buf │ │ │ │ + 2707: 00850ac1 224 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo │ │ │ │ + 2708: 006dd469 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlui_sw │ │ │ │ + 2709: 0077a959 172 FUNC GLOBAL DEFAULT 12 scsi_build_sense_buf │ │ │ │ 2710: 013022d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_REG_WRITE_DSTATE │ │ │ │ 2711: 00294949 136 FUNC GLOBAL DEFAULT 12 main │ │ │ │ 2712: 01301fd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVED_DSTATE │ │ │ │ 2713: 012aa220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_DEVICE_PLUG_EVENT │ │ │ │ - 2714: 00836995 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_dirty_rate_arg_members │ │ │ │ + 2714: 0083699d 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_dirty_rate_arg_members │ │ │ │ 2715: 011f6778 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcadd90w │ │ │ │ 2716: 012b78f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_PROCESS_COMMAND_PING_EVENT │ │ │ │ 2717: 011f5044 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmla90s │ │ │ │ 2718: 012a73cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_SWITCH_MODE_EVENT │ │ │ │ 2719: 01301c7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_UPDATE_DSTATE │ │ │ │ 2720: 01302ef0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_ENDPOINT_DSTATE │ │ │ │ 2721: 012acc38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_PAGE_EVENT │ │ │ │ 2722: 01183818 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_losttickpolicy │ │ │ │ 2723: 00542665 20 FUNC GLOBAL DEFAULT 12 qemu_system_debug_request │ │ │ │ 2724: 01179500 12 OBJECT GLOBAL DEFAULT 21 InputAxis_lookup │ │ │ │ 2725: 01212810 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshl_s8 │ │ │ │ 2726: 012a2960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_HMP_COMMAND_EVENT │ │ │ │ 2727: 01303848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_AUDIODEVS_DSTATE │ │ │ │ - 2728: 00784061 136 FUNC GLOBAL DEFAULT 12 blk_co_truncate │ │ │ │ + 2728: 00784069 136 FUNC GLOBAL DEFAULT 12 blk_co_truncate │ │ │ │ 2729: 01302f68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_VQ_INDEX_DSTATE │ │ │ │ 2730: 0130307c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_RECEIVE_MESSAGE_DSTATE │ │ │ │ 2731: 002c7ad9 136 FUNC GLOBAL DEFAULT 12 unregister_displaychangelistener │ │ │ │ 2732: 002fcd6d 584 FUNC GLOBAL DEFAULT 12 build_rsdp │ │ │ │ 2733: 01301eb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_SET_DUTY_DSTATE │ │ │ │ 2734: 002babc9 176 FUNC GLOBAL DEFAULT 12 float64_to_uint64_round_to_zero │ │ │ │ 2735: 002fcfb5 248 FUNC GLOBAL DEFAULT 12 build_rsdt │ │ │ │ 2736: 003a5d0d 220 FUNC GLOBAL DEFAULT 12 gicv3_dist_set_irq │ │ │ │ 2737: 002fb8a9 184 FUNC GLOBAL DEFAULT 12 aml_field │ │ │ │ 2738: 012b9fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_EXPANSION_EVENT │ │ │ │ 2739: 012afe48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_SCSI_DEVICE_CREATED_EVENT │ │ │ │ 2740: 012ba52c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_LOAD_EVENT │ │ │ │ 2741: 01302364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_GETFEAT_DSTATE │ │ │ │ 2742: 002be4f1 48 FUNC GLOBAL DEFAULT 12 float64_maxnum │ │ │ │ - 2743: 00a64580 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNET │ │ │ │ + 2743: 00a64598 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNET │ │ │ │ 2744: 005e176d 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_be_mmu │ │ │ │ 2745: 012b5c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_WDT_WRITE_EVENT │ │ │ │ - 2746: 007176bd 896 FUNC GLOBAL DEFAULT 12 vfio_pci_write_config │ │ │ │ - 2747: 0084285d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputLinuxProperties │ │ │ │ + 2746: 007176c5 896 FUNC GLOBAL DEFAULT 12 vfio_pci_write_config │ │ │ │ + 2747: 00842865 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputLinuxProperties │ │ │ │ 2748: 0130231a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_MISALIGNED_DSTATE │ │ │ │ 2749: 00681b79 48 FUNC GLOBAL DEFAULT 12 gen_gvec_saba │ │ │ │ 2750: 005bae5d 584 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i64 │ │ │ │ 2751: 012b0df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_NODATA_EVENT │ │ │ │ 2752: 012a3060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_YIELD_BACK_EVENT │ │ │ │ 2753: 013027a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IRQ_RAISE_DSTATE │ │ │ │ 2754: 01302afa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_EMULATED_DSTATE │ │ │ │ 2755: 013033a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_FE_OPEN_DSTATE │ │ │ │ 2756: 004f59c1 116 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_pending │ │ │ │ 2757: 012afea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_COMMAND_COMPLETE_EVENT │ │ │ │ 2758: 00681b19 48 FUNC GLOBAL DEFAULT 12 gen_gvec_sabd │ │ │ │ 2759: 005c9569 132 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i32 │ │ │ │ 2760: 011e9ee4 132 OBJECT GLOBAL DEFAULT 24 helper_info_crc32 │ │ │ │ 2761: 012a9a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR32_WRITE_EVENT │ │ │ │ - 2762: 007bd001 104 FUNC GLOBAL DEFAULT 12 qmp_block_set_write_threshold │ │ │ │ + 2762: 007bd009 104 FUNC GLOBAL DEFAULT 12 qmp_block_set_write_threshold │ │ │ │ 2763: 012a7bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_READ_EVENT │ │ │ │ 2764: 012b96d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_DEBUG_QUERY_BLOCK_GRAPH_EVENT │ │ │ │ 2765: 0130209e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_DESC_DSTATE │ │ │ │ 2766: 01215b1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosqd_round_to_zero │ │ │ │ 2767: 0039c23d 232 FUNC GLOBAL DEFAULT 12 ps2_read_data │ │ │ │ 2768: 01302efe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DETACH_DSTATE │ │ │ │ 2769: 01302d46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_RELEASE_DSTATE │ │ │ │ 2770: 0047f219 132 FUNC GLOBAL DEFAULT 12 sdbus_get_readonly │ │ │ │ 2771: 0130157a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_CLEAR_INSERT_EVT_DSTATE │ │ │ │ 2772: 012ac1f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVED_EVENT │ │ │ │ - 2773: 0081c099 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper_members │ │ │ │ + 2773: 0081c0a1 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper_members │ │ │ │ 2774: 003876e1 18 FUNC GLOBAL DEFAULT 12 bitbang_i2c_init │ │ │ │ 2775: 01301318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_DENY_DSTATE │ │ │ │ 2776: 003384cd 180 FUNC GLOBAL DEFAULT 12 qdev_prop_set_macaddr │ │ │ │ 2777: 01302d78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_ITERATE_DSTATE │ │ │ │ 2778: 005e0dc1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_le │ │ │ │ - 2779: 007b4b51 1064 FUNC GLOBAL DEFAULT 12 qcow2_shrink_reftable │ │ │ │ - 2780: 0086b515 104 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new │ │ │ │ + 2779: 007b4b59 1064 FUNC GLOBAL DEFAULT 12 qcow2_shrink_reftable │ │ │ │ + 2780: 0086b51d 104 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new │ │ │ │ 2781: 01303824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_STATUS_DSTATE │ │ │ │ 2782: 005eaa91 14 FUNC GLOBAL DEFAULT 12 arm_cpu_mmu_index │ │ │ │ 2783: 01302f78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_INIT_DSTATE │ │ │ │ 2784: 012a68b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_UPDATE_PARAMS_EVENT │ │ │ │ - 2785: 0089e885 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlUncorErrorType │ │ │ │ + 2785: 0089e88d 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlUncorErrorType │ │ │ │ 2786: 011e4788 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgq_be │ │ │ │ - 2787: 007e4885 372 FUNC GLOBAL DEFAULT 12 bdrv_is_inserted │ │ │ │ + 2787: 007e488d 372 FUNC GLOBAL DEFAULT 12 bdrv_is_inserted │ │ │ │ 2788: 012b8ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QDEV_UPDATE_PARENT_BUS_EVENT │ │ │ │ 2789: 01301668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_SAMPLE_COUNT_WR_DSTATE │ │ │ │ 2790: 00569da5 208 FUNC GLOBAL DEFAULT 12 ram_bytes_total │ │ │ │ 2791: 0130158c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_ADDR_LO_DSTATE │ │ │ │ 2792: 01302788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_UPDATE_IRQ_LEVEL_DSTATE │ │ │ │ 2793: 0115c07c 12 OBJECT GLOBAL DEFAULT 21 SpdmTransport_lookup │ │ │ │ 2794: 00307295 276 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_pre_plug_cb │ │ │ │ - 2795: 00a7e958 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_ABORTED │ │ │ │ + 2795: 00a7e970 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_ABORTED │ │ │ │ 2796: 01301d30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_REGISTER_WRITE_DSTATE │ │ │ │ 2797: 012a6b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_WRITEL_UNKNOWN_EVENT │ │ │ │ 2798: 0052fbfd 176 FUNC GLOBAL DEFAULT 12 memory_region_get_fd │ │ │ │ 2799: 004e6111 504 FUNC GLOBAL DEFAULT 12 virtio_bus_device_plugged │ │ │ │ - 2800: 008305a1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_irq │ │ │ │ + 2800: 008305a9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_irq │ │ │ │ 2801: 002be409 6 FUNC GLOBAL DEFAULT 12 float16_maxnum │ │ │ │ - 2802: 0073413d 72 FUNC GLOBAL DEFAULT 12 object_property_add │ │ │ │ + 2802: 00734145 72 FUNC GLOBAL DEFAULT 12 object_property_add │ │ │ │ 2803: 012b6e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_GLOBAL_STATE_PRE_SAVE_EVENT │ │ │ │ 2804: 012aad1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_READ_EVENT │ │ │ │ - 2805: 00803469 196 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup │ │ │ │ + 2805: 00803471 196 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup │ │ │ │ 2806: 01302eec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_DOMAIN_DSTATE │ │ │ │ 2807: 0050e81d 520 FUNC GLOBAL DEFAULT 12 AUD_write │ │ │ │ 2808: 0044af29 20 FUNC GLOBAL DEFAULT 12 pcie_cap_flags_get_vector │ │ │ │ 2809: 012bc0cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUN_POLL_HANDLERS_END_EVENT │ │ │ │ - 2810: 0087e38d 104 FUNC GLOBAL DEFAULT 12 error_prepend │ │ │ │ - 2811: 0085e979 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEvent │ │ │ │ + 2810: 0087e395 104 FUNC GLOBAL DEFAULT 12 error_prepend │ │ │ │ + 2811: 0085e981 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEvent │ │ │ │ 2812: 012a4584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_START_EVENT │ │ │ │ - 2813: 007e387d 412 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_zeroes │ │ │ │ - 2814: 0079baa9 58 FUNC GLOBAL DEFAULT 12 progress_increase_remaining │ │ │ │ + 2813: 007e3885 412 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_zeroes │ │ │ │ + 2814: 0079bab1 58 FUNC GLOBAL DEFAULT 12 progress_increase_remaining │ │ │ │ 2815: 004b4275 136 FUNC GLOBAL DEFAULT 12 usb_ep_reset │ │ │ │ 2816: 012a42a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_LEN_EVENT │ │ │ │ 2817: 012ae344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_INVALID_WRITE_EVENT │ │ │ │ - 2818: 008191ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdev │ │ │ │ + 2818: 008191b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdev │ │ │ │ 2819: 011784dc 12 OBJECT GLOBAL DEFAULT 21 MirrorSyncMode_lookup │ │ │ │ - 2820: 008a0a49 16 FUNC GLOBAL DEFAULT 12 visit_type_SevLaunchMeasureInfo_members │ │ │ │ + 2820: 008a0a51 16 FUNC GLOBAL DEFAULT 12 visit_type_SevLaunchMeasureInfo_members │ │ │ │ 2821: 012b66c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_TRANSFER_INPUT_EVENT │ │ │ │ - 2822: 0089b6f9 284 FUNC GLOBAL DEFAULT 12 aesdec_IMC_genrev │ │ │ │ + 2822: 0089b701 284 FUNC GLOBAL DEFAULT 12 aesdec_IMC_genrev │ │ │ │ 2823: 01212894 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshl_u8 │ │ │ │ 2824: 002e7b61 100 FUNC GLOBAL DEFAULT 12 gdb_put_packet │ │ │ │ 2825: 005f7e9d 196 FUNC GLOBAL DEFAULT 12 aarch64_set_svcr │ │ │ │ 2826: 013031bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_PENDING_EXACT_DSTATE │ │ │ │ 2827: 013031be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_HANDLE_RP_REQ_PAGES_DSTATE │ │ │ │ 2828: 01214364 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uhtod_round_to_nearest │ │ │ │ 2829: 005de3d5 24 FUNC GLOBAL DEFAULT 12 helper_ldq_mmu │ │ │ │ 2830: 012b3754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DEVICE_NOT_FOUND_EVENT │ │ │ │ 2831: 012acbd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_CHECKSUM_EVENT │ │ │ │ - 2832: 008a0455 142 FUNC GLOBAL DEFAULT 12 visit_type_GICCapabilityList │ │ │ │ + 2832: 008a045d 142 FUNC GLOBAL DEFAULT 12 visit_type_GICCapabilityList │ │ │ │ 2833: 012acd58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIMS_EVENT │ │ │ │ 2834: 0066e839 188 FUNC GLOBAL DEFAULT 12 raspi_machine_init │ │ │ │ - 2835: 0070c6b9 384 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_realize │ │ │ │ + 2835: 0070c6c1 384 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_realize │ │ │ │ 2836: 00518a25 204 FUNC GLOBAL DEFAULT 12 qmp_blockdev_close_tray │ │ │ │ 2837: 0053bff1 64 FUNC GLOBAL DEFAULT 12 address_space_stq_be_cached_slow │ │ │ │ - 2838: 0076e825 644 FUNC GLOBAL DEFAULT 12 block_job_create │ │ │ │ + 2838: 0076e82d 644 FUNC GLOBAL DEFAULT 12 block_job_create │ │ │ │ 2839: 013019c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_SLAVE_WRITE_DSTATE │ │ │ │ 2840: 011e2604 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchq_be │ │ │ │ 2841: 0041c82d 22 FUNC GLOBAL DEFAULT 12 vhost_net_set_mtu │ │ │ │ 2842: 011e3a20 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorw_be │ │ │ │ 2843: 011fd024 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmvn │ │ │ │ - 2844: 0084e0ad 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValueList │ │ │ │ + 2844: 0084e0b5 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValueList │ │ │ │ 2845: 011788cc 12 OBJECT GLOBAL DEFAULT 21 DumpStatus_lookup │ │ │ │ 2846: 012ae884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CMD_SET_EVENT │ │ │ │ 2847: 01302f88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DMA_UNMAP_DSTATE │ │ │ │ - 2848: 008a24a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevAttestationReport │ │ │ │ - 2849: 007e6041 184 FUNC GLOBAL DEFAULT 12 bdrv_co_open_blockdev_ref │ │ │ │ + 2848: 008a24ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevAttestationReport │ │ │ │ + 2849: 007e6049 184 FUNC GLOBAL DEFAULT 12 bdrv_co_open_blockdev_ref │ │ │ │ 2850: 002e90a5 116 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_tag │ │ │ │ 2851: 01302ddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_GROUP_PUT_DSTATE │ │ │ │ 2852: 01179344 12 OBJECT GLOBAL DEFAULT 21 AudiodevDriver_lookup │ │ │ │ 2853: 0060e25d 418 FUNC GLOBAL DEFAULT 12 helper_neon_qshlu_s8 │ │ │ │ 2854: 012a9b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_HPPIR1_READ_EVENT │ │ │ │ 2855: 0120fed0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrdmlsh_s16 │ │ │ │ 2856: 013016de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_UNKNOWN_DSTATE │ │ │ │ 2857: 01301870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_VRAM_READ_DSTATE │ │ │ │ 2858: 00614425 88 FUNC GLOBAL DEFAULT 12 helper_vfp_touqd │ │ │ │ 2859: 012b6be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_ZERO_EVENT │ │ │ │ - 2860: 0083b9b1 132 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterType │ │ │ │ + 2860: 0083b9b9 132 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterType │ │ │ │ 2861: 01302254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_WRITE_DSTATE │ │ │ │ 2862: 012b9e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_CANCEL_EVENT │ │ │ │ 2863: 013005c8 1 OBJECT GLOBAL DEFAULT 25 one_insn_per_tb │ │ │ │ 2864: 00369a09 388 FUNC GLOBAL DEFAULT 12 vga_ioport_read │ │ │ │ 2865: 00614b7d 46 FUNC GLOBAL DEFAULT 12 helper_vfp_touqh │ │ │ │ 2866: 012b2144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_INVALID_EVENT │ │ │ │ - 2867: 0083f45d 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions │ │ │ │ + 2867: 0083f465 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions │ │ │ │ 2868: 012b851c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_UI_INFO_EVENT │ │ │ │ 2869: 012af304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PCIE_PHY_WRITE_EVENT │ │ │ │ 2870: 01302682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGIN_DSTATE │ │ │ │ 2871: 01302806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_INVALID_CDB_LEN_DSTATE │ │ │ │ 2872: 012b68f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_PRESENT_EVENT │ │ │ │ 2873: 012bb040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_ACCEL_STATS_EVENT │ │ │ │ 2874: 011ff4c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrh_sg_os_sw │ │ │ │ - 2875: 008636f1 220 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC │ │ │ │ - 2876: 00845b3d 84 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties_members │ │ │ │ + 2875: 008636f9 220 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC │ │ │ │ + 2876: 00845b45 84 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties_members │ │ │ │ 2877: 00614781 44 FUNC GLOBAL DEFAULT 12 helper_vfp_touqs │ │ │ │ 2878: 01302a86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_RSP_UPIU_DSTATE │ │ │ │ 2879: 012b0c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INVALID_XFER_LEN_EVENT │ │ │ │ - 2880: 0089e195 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlEventLog │ │ │ │ - 2881: 0081e8ed 16 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo_members │ │ │ │ + 2880: 0089e19d 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlEventLog │ │ │ │ + 2881: 0081e8f5 16 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo_members │ │ │ │ 2882: 0051e525 88 FUNC GLOBAL DEFAULT 12 serial_hd │ │ │ │ - 2883: 0078b421 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_zeroes │ │ │ │ - 2884: 0078b889 264 FUNC GLOBAL DEFAULT 12 bdrv_merge_dirty_bitmap │ │ │ │ - 2885: 00854c89 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSndioOptions │ │ │ │ + 2883: 0078b429 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_zeroes │ │ │ │ + 2884: 0078b891 264 FUNC GLOBAL DEFAULT 12 bdrv_merge_dirty_bitmap │ │ │ │ + 2885: 00854c91 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSndioOptions │ │ │ │ 2886: 01303110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_ADD_BLOCK_DSTATE │ │ │ │ 2887: 004bab91 146 FUNC GLOBAL DEFAULT 12 ohci_stop_endpoints │ │ │ │ 2888: 01303266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_PRE_SAVE_RES_DSTATE │ │ │ │ - 2889: 00854ee1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewirePerDirectionOptions │ │ │ │ + 2889: 00854ee9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewirePerDirectionOptions │ │ │ │ 2890: 004b2c89 272 FUNC GLOBAL DEFAULT 12 qmp_x_query_usb │ │ │ │ 2891: 004f69cd 6 FUNC GLOBAL DEFAULT 12 vhost_dev_stop │ │ │ │ 2892: 012a4470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_GO_SUCCESS_EVENT │ │ │ │ 2893: 012a9e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_WRITE_EVENT │ │ │ │ 2894: 012a73ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ATI_MM_WRITE_EVENT │ │ │ │ - 2895: 006fb0e1 206 FUNC GLOBAL DEFAULT 12 helper_gvec_rbit_b │ │ │ │ + 2895: 006fb0e9 206 FUNC GLOBAL DEFAULT 12 helper_gvec_rbit_b │ │ │ │ 2896: 0130214a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_DESC_BUFF_WRITE_DSTATE │ │ │ │ - 2897: 006e9c29 62 FUNC GLOBAL DEFAULT 12 helper_check_bxj_trap │ │ │ │ + 2897: 006e9c31 62 FUNC GLOBAL DEFAULT 12 helper_check_bxj_trap │ │ │ │ 2898: 011f21dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsdavb │ │ │ │ - 2899: 0087f4a9 68 FUNC GLOBAL DEFAULT 12 qemu_vprintf │ │ │ │ + 2899: 0087f4b1 68 FUNC GLOBAL DEFAULT 12 qemu_vprintf │ │ │ │ 2900: 012b5e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_SET_OUTPUT_EVENT │ │ │ │ - 2901: 008a5b41 172 FUNC GLOBAL DEFAULT 12 vu_queue_fill │ │ │ │ - 2902: 00857611 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_audiodevs │ │ │ │ - 2903: 00896a39 88 FUNC GLOBAL DEFAULT 12 readline_start │ │ │ │ + 2901: 008a5b49 172 FUNC GLOBAL DEFAULT 12 vu_queue_fill │ │ │ │ + 2902: 00857619 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_audiodevs │ │ │ │ + 2903: 00896a41 88 FUNC GLOBAL DEFAULT 12 readline_start │ │ │ │ 2904: 00569095 204 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_send │ │ │ │ 2905: 01302c6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_CANCEL_DSTATE │ │ │ │ 2906: 012ac408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_RX_BD_FULL_EVENT │ │ │ │ 2907: 012b244c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_DATA_READ_EVENT │ │ │ │ 2908: 011f2158 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsdavh │ │ │ │ - 2909: 007f800d 58 FUNC GLOBAL DEFAULT 12 qapi_free_int32List │ │ │ │ + 2909: 007f8015 58 FUNC GLOBAL DEFAULT 12 qapi_free_int32List │ │ │ │ 2910: 005c287d 50 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i64 │ │ │ │ 2911: 005de511 112 FUNC GLOBAL DEFAULT 12 helper_ld16_mmu │ │ │ │ 2912: 0130169e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_COMPLETE_COLLECTING_DSTATE │ │ │ │ 2913: 012a3a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_ST_EVENT │ │ │ │ 2914: 01178804 12 OBJECT GLOBAL DEFAULT 21 QCryptoIVGenAlgo_lookup │ │ │ │ 2915: 002bd255 176 FUNC GLOBAL DEFAULT 12 uint8_to_float16 │ │ │ │ 2916: 012a2850 12 OBJECT GLOBAL DEFAULT 24 qom_trace_events │ │ │ │ 2917: 0130210c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_CHECKSUM_OOB_DSTATE │ │ │ │ 2918: 012b12e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDHCI_READ_EVENT │ │ │ │ 2919: 013028b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RESPONSE_DSTATE │ │ │ │ 2920: 012bc0bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_SHRINK_EVENT │ │ │ │ 2921: 012af498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DS1338_SEND_EVENT │ │ │ │ - 2922: 0082886d 142 FUNC GLOBAL DEFAULT 12 visit_type_CompatPropertyList │ │ │ │ + 2922: 00828875 142 FUNC GLOBAL DEFAULT 12 visit_type_CompatPropertyList │ │ │ │ 2923: 0060b865 248 FUNC GLOBAL DEFAULT 12 helper_rebuild_hflags_m32_newel │ │ │ │ 2924: 012bb130 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_qdev_trace_events_trace_events │ │ │ │ 2925: 00544bc9 184 FUNC GLOBAL DEFAULT 12 init_async_teardown │ │ │ │ 2926: 012b237c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_EVENT │ │ │ │ - 2927: 0086598d 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_input_send_event │ │ │ │ + 2927: 00865995 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_input_send_event │ │ │ │ 2928: 0031d991 20 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_is25wp256 │ │ │ │ 2929: 013033a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CLOSE_DSTATE │ │ │ │ - 2930: 00832d0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfoList │ │ │ │ + 2930: 00832d15 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfoList │ │ │ │ 2931: 011f20d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsdavw │ │ │ │ 2932: 00541321 224 FUNC GLOBAL DEFAULT 12 qemu_timedate_diff │ │ │ │ - 2933: 007f3bcd 36 FUNC GLOBAL DEFAULT 12 monitor_cur_is_qmp │ │ │ │ + 2933: 007f3bd5 36 FUNC GLOBAL DEFAULT 12 monitor_cur_is_qmp │ │ │ │ 2934: 012b77f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_RECV_BITMAP_EVENT │ │ │ │ 2935: 00333821 244 FUNC GLOBAL DEFAULT 12 machine_query_hotpluggable_cpus │ │ │ │ 2936: 0038c511 16 FUNC GLOBAL DEFAULT 12 pmbus_linear_mode2data │ │ │ │ - 2937: 0078b6cd 20 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_persistence │ │ │ │ - 2938: 00883aad 20 FUNC GLOBAL DEFAULT 12 rcu_enable_atfork │ │ │ │ + 2937: 0078b6d5 20 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_persistence │ │ │ │ + 2938: 00883ab5 20 FUNC GLOBAL DEFAULT 12 rcu_enable_atfork │ │ │ │ 2939: 012b67e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_INCOMING_ACCEPTED_EVENT │ │ │ │ 2940: 01179918 64 OBJECT GLOBAL DEFAULT 21 vmstate_fifo8 │ │ │ │ 2941: 00424c5d 54 FUNC GLOBAL DEFAULT 12 ctucan_init │ │ │ │ 2942: 0058b5d9 684 FUNC GLOBAL DEFAULT 12 net_init_stream │ │ │ │ 2943: 012a99fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_AP_WRITE_EVENT │ │ │ │ 2944: 00523cd5 56 FUNC GLOBAL DEFAULT 12 vm_resume │ │ │ │ 2945: 012a914c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_WRITE_EVENT │ │ │ │ - 2946: 0070f369 228 FUNC GLOBAL DEFAULT 12 vfio_container_dma_map │ │ │ │ + 2946: 0070f371 228 FUNC GLOBAL DEFAULT 12 vfio_container_dma_map │ │ │ │ 2947: 012a6654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HTIF_UART_UNKNOWN_DEVICE_COMMAND_EVENT │ │ │ │ 2948: 012b69c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_CONTINUED_EVENT │ │ │ │ 2949: 005cfaa1 118 FUNC GLOBAL DEFAULT 12 helper_gvec_add8 │ │ │ │ 2950: 012100e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rbit_b │ │ │ │ 2951: 0120fcc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrdmlsh_s32 │ │ │ │ 2952: 01301e9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_PULSE_EXTI_DSTATE │ │ │ │ 2953: 011ff43c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrh_sg_os_uh │ │ │ │ 2954: 002f9d5d 104 FUNC GLOBAL DEFAULT 12 aml_name_decl │ │ │ │ 2955: 012a2674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_APPLY_VERB_EVENT │ │ │ │ 2956: 012a2ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_UNKNOWN_EVENT │ │ │ │ - 2957: 0086ee0d 84 FUNC GLOBAL DEFAULT 12 qdict_get_qlist │ │ │ │ + 2957: 0086ee15 84 FUNC GLOBAL DEFAULT 12 qdict_get_qlist │ │ │ │ 2958: 012b19e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_FLASH_WRITE_EVENT │ │ │ │ - 2959: 00688bd5 112 FUNC GLOBAL DEFAULT 12 gen_set_cpsr │ │ │ │ - 2960: 0072bf09 6 FUNC GLOBAL DEFAULT 12 mshv_irqchip_add_irqfd_notifier_gsi │ │ │ │ + 2959: 00688be5 112 FUNC GLOBAL DEFAULT 12 gen_set_cpsr │ │ │ │ + 2960: 0072bf11 6 FUNC GLOBAL DEFAULT 12 mshv_irqchip_add_irqfd_notifier_gsi │ │ │ │ 2961: 0059ef85 216 FUNC GLOBAL DEFAULT 12 semihost_sys_system │ │ │ │ 2962: 01302cce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_DIE_DSTATE │ │ │ │ 2963: 012bad54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_BREAK_EVENT │ │ │ │ 2964: 0130285e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSED_DSTATE │ │ │ │ 2965: 012a8bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_CB_EVENT │ │ │ │ 2966: 012acca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_EVENT │ │ │ │ 2967: 013020f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_TXDMA_DISABLED_DSTATE │ │ │ │ 2968: 012a44c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_OPTION_REPLY_EVENT │ │ │ │ - 2969: 007f8415 142 FUNC GLOBAL DEFAULT 12 visit_type_int8List │ │ │ │ + 2969: 007f841d 142 FUNC GLOBAL DEFAULT 12 visit_type_int8List │ │ │ │ 2970: 00614ac9 52 FUNC GLOBAL DEFAULT 12 helper_vfp_ultoh_round_to_nearest │ │ │ │ 2971: 01301182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_SIMPLE_IS_ALLOWED_DSTATE │ │ │ │ 2972: 01302e54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_POPULATE_DEVICE_GET_IRQ_INFO_FAILURE_DSTATE │ │ │ │ 2973: 01302b5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_RESET_DSTATE │ │ │ │ 2974: 00523495 4 FUNC GLOBAL DEFAULT 12 bql_locked │ │ │ │ - 2975: 006e2d89 98 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxab │ │ │ │ + 2975: 006e2d91 98 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxab │ │ │ │ 2976: 011ff3b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrh_sg_os_uw │ │ │ │ 2977: 012b9660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_REMOVE_EVENT │ │ │ │ 2978: 012ac818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_INCOMING_EVENT │ │ │ │ - 2979: 00868b4d 112 FUNC GLOBAL DEFAULT 12 visit_check_struct │ │ │ │ + 2979: 00868b55 112 FUNC GLOBAL DEFAULT 12 visit_check_struct │ │ │ │ 2980: 012afed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_REG_READ_HVERSION_EVENT │ │ │ │ 2981: 012b4f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_DISABLE_KVM_EVENT │ │ │ │ 2982: 012a48f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_GET_STATE_BLOB_EVENT │ │ │ │ 2983: 012b47ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_DATA_EVENT │ │ │ │ 2984: 01301c06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_BADWRITE_DSTATE │ │ │ │ - 2985: 0078ad0d 180 FUNC GLOBAL DEFAULT 12 bdrv_co_can_store_new_dirty_bitmap │ │ │ │ - 2986: 007fbbc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStats │ │ │ │ + 2985: 0078ad15 180 FUNC GLOBAL DEFAULT 12 bdrv_co_can_store_new_dirty_bitmap │ │ │ │ + 2986: 007fbbd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStats │ │ │ │ 2987: 01301ae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_RESET_DSTATE │ │ │ │ 2988: 0130163c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_GET_FEATURES_DSTATE │ │ │ │ 2989: 00570e7d 436 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_setup │ │ │ │ 2990: 013025d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_WRITE_DATA_DSTATE │ │ │ │ - 2991: 008452d5 280 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties_members │ │ │ │ - 2992: 006e2ded 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxah │ │ │ │ - 2993: 0084bb9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddressWrapper │ │ │ │ + 2991: 008452dd 280 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties_members │ │ │ │ + 2992: 006e2df5 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxah │ │ │ │ + 2993: 0084bba5 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddressWrapper │ │ │ │ 2994: 01301e0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SRC_WRITE_DSTATE │ │ │ │ 2995: 01302978 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_TIMER_START_STOP_DSTATE │ │ │ │ 2996: 002be5e1 48 FUNC GLOBAL DEFAULT 12 float64_minnummag │ │ │ │ 2997: 013012f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_NET_LISTENER_WATCH_DSTATE │ │ │ │ - 2998: 0078d935 196 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end_quiesce │ │ │ │ - 2999: 006d03f5 152 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_sg_os_uh │ │ │ │ + 2998: 0078d93d 196 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end_quiesce │ │ │ │ + 2999: 006d03fd 152 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_sg_os_uh │ │ │ │ 3000: 012a59e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_ACPI_SETUP_EVENT │ │ │ │ 3001: 012b5e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA955X_GPIO_CHANGE_EVENT │ │ │ │ - 3002: 00825eb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfoList │ │ │ │ + 3002: 00825ebd 58 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfoList │ │ │ │ 3003: 0120a8b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcgt0_d │ │ │ │ 3004: 012b3d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_RESET_EVENT │ │ │ │ - 3005: 00873c11 54 FUNC GLOBAL DEFAULT 12 strstart │ │ │ │ + 3005: 00873c19 54 FUNC GLOBAL DEFAULT 12 strstart │ │ │ │ 3006: 012a9e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_WRITE_EVENT │ │ │ │ 3007: 0130260a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_TRANSFER_DATA_DSTATE │ │ │ │ 3008: 002c8411 36 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_index │ │ │ │ 3009: 00338c7d 100 FUNC GLOBAL DEFAULT 12 qemu_devices_reset │ │ │ │ 3010: 0120a9bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcgt0_h │ │ │ │ 3011: 012b2e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_SET_ADDRESS_EVENT │ │ │ │ 3012: 005de901 104 FUNC GLOBAL DEFAULT 12 cpu_ldl_mmu │ │ │ │ 3013: 012a78ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FENCE_CTRL_EVENT │ │ │ │ - 3014: 00844b85 196 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties │ │ │ │ + 3014: 00844b8d 196 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties │ │ │ │ 3015: 012b69e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_CONTINUED_EVENT │ │ │ │ - 3016: 00765ae5 8 FUNC GLOBAL DEFAULT 12 bdrv_get_node_name │ │ │ │ + 3016: 00765aed 8 FUNC GLOBAL DEFAULT 12 bdrv_get_node_name │ │ │ │ 3017: 012a95dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_WRITE_EVENT │ │ │ │ - 3018: 006e2e5d 108 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxaw │ │ │ │ - 3019: 006db4a9 138 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsldavxsh │ │ │ │ + 3018: 006e2e65 108 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxaw │ │ │ │ + 3019: 006db4b1 138 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsldavxsh │ │ │ │ 3020: 01301784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_UART_READ_DSTATE │ │ │ │ - 3021: 0084a231 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_PANICKED_arg_members │ │ │ │ - 3022: 0088e601 16 FUNC GLOBAL DEFAULT 12 timerlist_notify │ │ │ │ + 3021: 0084a239 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_PANICKED_arg_members │ │ │ │ + 3022: 0088e609 16 FUNC GLOBAL DEFAULT 12 timerlist_notify │ │ │ │ 3023: 0059d669 16 FUNC GLOBAL DEFAULT 12 semihosting_get_argc │ │ │ │ 3024: 01303718 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 3025: 012b3b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_QUEUE_EVENT │ │ │ │ - 3026: 006d048d 132 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_sg_os_uw │ │ │ │ + 3026: 006d0495 132 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_sg_os_uw │ │ │ │ 3027: 0052bb6d 60 FUNC GLOBAL DEFAULT 12 memory_region_init │ │ │ │ 3028: 012a48e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOB_EVENT │ │ │ │ - 3029: 00a7e9b0 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_OPCODE │ │ │ │ + 3029: 00a7e9c8 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_OPCODE │ │ │ │ 3030: 011e917c 132 OBJECT GLOBAL DEFAULT 24 helper_info_uqsub16 │ │ │ │ 3031: 0120a938 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcgt0_s │ │ │ │ 3032: 011dd69c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl64i │ │ │ │ 3033: 01301abe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_BUS_RESET_AIO_DSTATE │ │ │ │ 3034: 011e3bac 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orq_be │ │ │ │ - 3035: 007e60f9 208 FUNC GLOBAL DEFAULT 12 bdrv_co_open │ │ │ │ + 3035: 007e6101 208 FUNC GLOBAL DEFAULT 12 bdrv_co_open │ │ │ │ 3036: 002d601d 16 FUNC GLOBAL DEFAULT 12 vnc_read_when │ │ │ │ 3037: 002fb351 216 FUNC GLOBAL DEFAULT 12 aml_method │ │ │ │ 3038: 0120bcd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sitos │ │ │ │ - 3039: 007032fd 140 FUNC GLOBAL DEFAULT 12 virtio_serial_throttle_port │ │ │ │ + 3039: 00703305 140 FUNC GLOBAL DEFAULT 12 virtio_serial_throttle_port │ │ │ │ 3040: 002cc1a9 176 FUNC GLOBAL DEFAULT 12 qemu_input_update_buttons │ │ │ │ - 3041: 00781d3d 96 FUNC GLOBAL DEFAULT 12 blk_dev_is_medium_locked │ │ │ │ - 3042: 006db5b5 132 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsldavxsw │ │ │ │ + 3041: 00781d45 96 FUNC GLOBAL DEFAULT 12 blk_dev_is_medium_locked │ │ │ │ + 3042: 006db5bd 132 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsldavxsw │ │ │ │ 3043: 005c90d9 936 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_mem │ │ │ │ 3044: 005df99d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchb_mmu │ │ │ │ 3045: 0057e615 152 FUNC GLOBAL DEFAULT 12 hmp_dumpdtb │ │ │ │ 3046: 00568e61 212 FUNC GLOBAL DEFAULT 12 foreach_not_ignored_block │ │ │ │ - 3047: 006ebed5 94 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlsh_b │ │ │ │ - 3048: 0076d665 332 FUNC GLOBAL DEFAULT 12 bdrv_freeze_backing_chain │ │ │ │ + 3047: 006ebedd 94 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlsh_b │ │ │ │ + 3048: 0076d66d 332 FUNC GLOBAL DEFAULT 12 bdrv_freeze_backing_chain │ │ │ │ 3049: 013033e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_BTN_DSTATE │ │ │ │ 3050: 012b8e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_CHANGE_PARENT_EVENT │ │ │ │ - 3051: 006ed4c5 128 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlsh_d │ │ │ │ + 3051: 006ed4cd 128 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlsh_d │ │ │ │ 3052: 011dce5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl64v │ │ │ │ 3053: 012acf18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_WRITE_DATA_EVENT │ │ │ │ 3054: 005cd0f9 1352 FUNC GLOBAL DEFAULT 12 perf_report_code │ │ │ │ - 3055: 008793a9 288 FUNC GLOBAL DEFAULT 12 qemu_thread_create │ │ │ │ + 3055: 008793b1 288 FUNC GLOBAL DEFAULT 12 qemu_thread_create │ │ │ │ 3056: 004b47b1 208 FUNC GLOBAL DEFAULT 12 usb_ep_set_max_packet_size │ │ │ │ 3057: 01302d14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_START_DSTATE │ │ │ │ - 3058: 00834ff9 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters │ │ │ │ - 3059: 006ec6c5 98 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlsh_h │ │ │ │ + 3058: 00835001 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters │ │ │ │ + 3059: 006ec6cd 98 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlsh_h │ │ │ │ 3060: 0130262e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_REG_READ_DSTATE │ │ │ │ 3061: 002a7e8d 70 FUNC GLOBAL DEFAULT 12 bfloat16_is_signaling_nan │ │ │ │ - 3062: 0082d5ed 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_baseline_arg_members │ │ │ │ + 3062: 0082d5f5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_baseline_arg_members │ │ │ │ 3063: 004441e5 36 FUNC GLOBAL DEFAULT 12 pci_intx_route_changed │ │ │ │ 3064: 013012b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_ROOT_DETACH_DSTATE │ │ │ │ - 3065: 00745579 136 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_aio_func │ │ │ │ + 3065: 00745581 136 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_aio_func │ │ │ │ 3066: 002b6859 276 FUNC GLOBAL DEFAULT 12 float64_round_to_int │ │ │ │ 3067: 013020f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_COMPARE_DSTATE │ │ │ │ 3068: 01302488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_CHECK_DSTATE │ │ │ │ - 3069: 00762b91 14 FUNC GLOBAL DEFAULT 12 path_is_absolute │ │ │ │ + 3069: 00762b99 14 FUNC GLOBAL DEFAULT 12 path_is_absolute │ │ │ │ 3070: 012b8ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_EXIT_EVENT │ │ │ │ 3071: 013033c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SURFACE_DSTATE │ │ │ │ 3072: 01301946 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_UPDATE_RECT_DELAYED_FLUSH_DSTATE │ │ │ │ 3073: 005fc4cd 162 FUNC GLOBAL DEFAULT 12 arm_mmu_idx │ │ │ │ - 3074: 00765dc9 120 FUNC GLOBAL DEFAULT 12 bdrv_debug_breakpoint │ │ │ │ - 3075: 006ed035 126 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlsh_s │ │ │ │ + 3074: 00765dd1 120 FUNC GLOBAL DEFAULT 12 bdrv_debug_breakpoint │ │ │ │ + 3075: 006ed03d 126 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlsh_s │ │ │ │ 3076: 012a8480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADFIS_EVENT │ │ │ │ - 3077: 006ebe3d 54 FUNC GLOBAL DEFAULT 12 do_sqrdmlah_b │ │ │ │ + 3077: 006ebe45 54 FUNC GLOBAL DEFAULT 12 do_sqrdmlah_b │ │ │ │ 3078: 012ba80c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_PARAMETERS_EVENT │ │ │ │ - 3079: 00829a99 142 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfoList │ │ │ │ - 3080: 006ed26d 288 FUNC GLOBAL DEFAULT 12 do_sqrdmlah_d │ │ │ │ + 3079: 00829aa1 142 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfoList │ │ │ │ + 3080: 006ed275 288 FUNC GLOBAL DEFAULT 12 do_sqrdmlah_d │ │ │ │ 3081: 004b2f4d 544 FUNC GLOBAL DEFAULT 12 usb_ep_combine_input_packets │ │ │ │ 3082: 00421d71 8 FUNC GLOBAL DEFAULT 12 world_name │ │ │ │ - 3083: 0085a339 556 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey_members │ │ │ │ + 3083: 0085a341 556 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey_members │ │ │ │ 3084: 0048f805 3112 FUNC GLOBAL DEFAULT 12 smbios_entry_add │ │ │ │ 3085: 013026b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_PROCESS_LOGIN_DSTATE │ │ │ │ 3086: 012aaaac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_STATUS_EVENT │ │ │ │ - 3087: 006ebfed 58 FUNC GLOBAL DEFAULT 12 do_sqrdmlah_h │ │ │ │ + 3087: 006ebff5 58 FUNC GLOBAL DEFAULT 12 do_sqrdmlah_h │ │ │ │ 3088: 01303820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_STATUS_DSTATE │ │ │ │ 3089: 01302cd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_SET_FRAME_INTERVAL_DSTATE │ │ │ │ 3090: 012b0688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SEL_EVENT │ │ │ │ - 3091: 00881a99 148 FUNC GLOBAL DEFAULT 12 has_help_option │ │ │ │ + 3091: 00881aa1 148 FUNC GLOBAL DEFAULT 12 has_help_option │ │ │ │ 3092: 013037a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_STOP_DSTATE │ │ │ │ 3093: 01301e0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SRC_READ_DSTATE │ │ │ │ 3094: 012b9b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_RELEASE_DYNAMIC_CAPACITY_EVENT │ │ │ │ 3095: 005928f1 4460 FUNC GLOBAL DEFAULT 12 net_init_slirp │ │ │ │ 3096: 01302dc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAPS_SET_ENABLED_DSTATE │ │ │ │ 3097: 013031d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_SIGNAL_DSTATE │ │ │ │ 3098: 012a9b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_HPPIR0_READ_EVENT │ │ │ │ - 3099: 0077c0e1 218 FUNC GLOBAL DEFAULT 12 block_latency_histogram_set │ │ │ │ + 3099: 0077c0e9 218 FUNC GLOBAL DEFAULT 12 block_latency_histogram_set │ │ │ │ 3100: 013017ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_THROTTLE_PORT_DSTATE │ │ │ │ 3101: 01302d50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PACKET_STATE_CHANGE_DSTATE │ │ │ │ 3102: 012ba2fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_RESET_EVENT │ │ │ │ 3103: 002deecd 64 FUNC GLOBAL DEFAULT 12 palette_new │ │ │ │ - 3104: 006ec8d5 84 FUNC GLOBAL DEFAULT 12 do_sqrdmlah_s │ │ │ │ - 3105: 0085120d 648 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus_members │ │ │ │ + 3104: 006ec8dd 84 FUNC GLOBAL DEFAULT 12 do_sqrdmlah_s │ │ │ │ + 3105: 00851215 648 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus_members │ │ │ │ 3106: 01301a1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_FIS_DUMP_DSTATE │ │ │ │ 3107: 012afc18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_NEW_REQUEST_EVENT │ │ │ │ 3108: 012bc0ec 0 NOTYPE GLOBAL DEFAULT 24 _edata │ │ │ │ 3109: 012a56b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_INV_NOTIFIERS_IOVA_EVENT │ │ │ │ 3110: 01302aa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_REQ_DSTATE │ │ │ │ - 3111: 0074442d 52 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all_eof │ │ │ │ + 3111: 00744435 52 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all_eof │ │ │ │ 3112: 012ac638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_MII_READ_EVENT │ │ │ │ 3113: 011835e8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_endian_mode │ │ │ │ 3114: 01302024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_IOV_DSTATE │ │ │ │ 3115: 002cd41d 70 FUNC GLOBAL DEFAULT 12 qemu_pixman_linebuf_fill │ │ │ │ 3116: 01301788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_TX_DSTATE │ │ │ │ 3117: 013017c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SOFT_RESET_CHN_DSTATE │ │ │ │ 3118: 012b2ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_STOPBITS_EVENT │ │ │ │ 3119: 01301ddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_HASH_SG_DSTATE │ │ │ │ 3120: 01302138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIAM_DSTATE │ │ │ │ 3121: 011dac14 36 OBJECT GLOBAL DEFAULT 24 qemu_nic_opts │ │ │ │ 3122: 011f934c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullpth │ │ │ │ 3123: 012b6b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_LOOP_EVENT │ │ │ │ 3124: 01301f20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_DIAG_MEM_WRITEB_DSTATE │ │ │ │ - 3125: 008813b9 212 FUNC GLOBAL DEFAULT 12 qemu_opt_set_bool │ │ │ │ + 3125: 008813c1 212 FUNC GLOBAL DEFAULT 12 qemu_opt_set_bool │ │ │ │ 3126: 005bb671 40 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i64_i128 │ │ │ │ - 3127: 00836e6d 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_save_arg_members │ │ │ │ + 3127: 00836e75 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_save_arg_members │ │ │ │ 3128: 0130302a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_THROTTLE_DIRTY_SYNC_DSTATE │ │ │ │ 3129: 012b4284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_CLAIM_EVENT │ │ │ │ 3130: 012afeb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_REG_FORWARD_WRITE_EVENT │ │ │ │ 3131: 00441fa9 100 FUNC GLOBAL DEFAULT 12 pci_device_deassert_intx │ │ │ │ 3132: 0120d0ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sm4e │ │ │ │ 3133: 012a34b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L2_EVENT │ │ │ │ - 3134: 00851bfd 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail │ │ │ │ + 3134: 00851c05 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail │ │ │ │ 3135: 012a4110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_DONE_EVENT │ │ │ │ 3136: 011d06e4 16 OBJECT GLOBAL DEFAULT 24 mapped_xattr_ops │ │ │ │ 3137: 012b1e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_NEXT_ALARM_EVENT │ │ │ │ 3138: 013010dd 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_arm_c │ │ │ │ 3139: 012b3374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_PACKET_ASYNC_EVENT │ │ │ │ - 3140: 006faac5 56 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmlal │ │ │ │ + 3140: 006faacd 56 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmlal │ │ │ │ 3141: 01217a0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_subd │ │ │ │ 3142: 011e10e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchq_le │ │ │ │ - 3143: 008a15d9 68 FUNC GLOBAL DEFAULT 12 json_lexer_feed │ │ │ │ - 3144: 0089dd89 4 FUNC GLOBAL DEFAULT 12 fw_cfg_arch_key_name │ │ │ │ + 3143: 008a15e1 68 FUNC GLOBAL DEFAULT 12 json_lexer_feed │ │ │ │ + 3144: 0089dd91 4 FUNC GLOBAL DEFAULT 12 fw_cfg_arch_key_name │ │ │ │ 3145: 01217b14 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_subh │ │ │ │ 3146: 005f4521 188 FUNC GLOBAL DEFAULT 12 hw_watchpoint_update │ │ │ │ - 3147: 00718295 264 FUNC GLOBAL DEFAULT 12 vfio_pci_post_reset │ │ │ │ + 3147: 0071829d 264 FUNC GLOBAL DEFAULT 12 vfio_pci_post_reset │ │ │ │ 3148: 012b4ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_PCIE_FLR_EVENT │ │ │ │ 3149: 012ae6e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_DOORBELL_CQ_EVENT │ │ │ │ 3150: 011f9244 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullptw │ │ │ │ 3151: 012ab74c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SRAMC_WRITE_EVENT │ │ │ │ - 3152: 00830189 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_size_summary │ │ │ │ + 3152: 00830191 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_size_summary │ │ │ │ 3153: 0130267e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_DISCONNECT_DSTATE │ │ │ │ 3154: 01159808 4 OBJECT GLOBAL DEFAULT 21 vsock_ops │ │ │ │ 3155: 012b1a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_FLASH_SELECT_EVENT │ │ │ │ 3156: 0056b375 1452 FUNC GLOBAL DEFAULT 12 ram_save_queue_pages │ │ │ │ 3157: 012ad5b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_AUTONEG_FLOWCTL_EVENT │ │ │ │ - 3158: 0085cdd1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_event_inject │ │ │ │ - 3159: 008028d5 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_resize_arg_members │ │ │ │ - 3160: 007e2169 1076 FUNC GLOBAL DEFAULT 12 stream_start │ │ │ │ + 3158: 0085cdd9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_event_inject │ │ │ │ + 3159: 008028dd 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_resize_arg_members │ │ │ │ + 3160: 007e2171 1076 FUNC GLOBAL DEFAULT 12 stream_start │ │ │ │ 3161: 012a3ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_RUN_EVENT │ │ │ │ 3162: 0051a3b9 108 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_stop │ │ │ │ 3163: 0061004d 110 FUNC GLOBAL DEFAULT 12 helper_neon_addlp_s8 │ │ │ │ 3164: 01217a90 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_subs │ │ │ │ - 3165: 0085b30d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_ports │ │ │ │ - 3166: 006f27d9 240 FUNC GLOBAL DEFAULT 12 helper_gvec_mla_idx_d │ │ │ │ - 3167: 0086ed75 76 FUNC GLOBAL DEFAULT 12 qdict_get_uint │ │ │ │ + 3165: 0085b315 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_ports │ │ │ │ + 3166: 006f27e1 240 FUNC GLOBAL DEFAULT 12 helper_gvec_mla_idx_d │ │ │ │ + 3167: 0086ed7d 76 FUNC GLOBAL DEFAULT 12 qdict_get_uint │ │ │ │ 3168: 0044283d 94 FUNC GLOBAL DEFAULT 12 pci_register_root_bus │ │ │ │ - 3169: 00855a7d 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions │ │ │ │ + 3169: 00855a85 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions │ │ │ │ 3170: 012ae864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GET_LOG_EVENT │ │ │ │ - 3171: 007f9729 142 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfoList │ │ │ │ - 3172: 006f267d 172 FUNC GLOBAL DEFAULT 12 helper_gvec_mla_idx_h │ │ │ │ - 3173: 006e60e1 244 FUNC GLOBAL DEFAULT 12 helper_mve_vfsub_scalarh │ │ │ │ - 3174: 0072dd4d 100 FUNC GLOBAL DEFAULT 12 qdev_find_global_prop │ │ │ │ - 3175: 007f571d 48 FUNC GLOBAL DEFAULT 12 monitor_data_destroy_qmp │ │ │ │ + 3171: 007f9731 142 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfoList │ │ │ │ + 3172: 006f2685 172 FUNC GLOBAL DEFAULT 12 helper_gvec_mla_idx_h │ │ │ │ + 3173: 006e60e9 244 FUNC GLOBAL DEFAULT 12 helper_mve_vfsub_scalarh │ │ │ │ + 3174: 0072dd55 100 FUNC GLOBAL DEFAULT 12 qdev_find_global_prop │ │ │ │ + 3175: 007f5725 48 FUNC GLOBAL DEFAULT 12 monitor_data_destroy_qmp │ │ │ │ 3176: 012ae084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_TOOSMALL_EVENT │ │ │ │ 3177: 012bad24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_SEEK_EVENT │ │ │ │ - 3178: 0083e461 1708 FUNC GLOBAL DEFAULT 12 visit_type_NetDevPasstOptions_members │ │ │ │ + 3178: 0083e469 1708 FUNC GLOBAL DEFAULT 12 visit_type_NetDevPasstOptions_members │ │ │ │ 3179: 005e4fe5 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchq_be_mmu │ │ │ │ 3180: 012a35c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_ADD_TASK_EVENT │ │ │ │ 3181: 012b0b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INTR_DISABLED_EVENT │ │ │ │ 3182: 0130249e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_READ_DSTATE │ │ │ │ 3183: 012af558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_RTC_WRITE_EVENT │ │ │ │ - 3184: 00819225 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdp │ │ │ │ + 3184: 0081922d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdp │ │ │ │ 3185: 01301916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FENCE_CTRL_DSTATE │ │ │ │ 3186: 013034b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_EXIT_DSTATE │ │ │ │ - 3187: 006e61d5 232 FUNC GLOBAL DEFAULT 12 helper_mve_vfsub_scalars │ │ │ │ + 3187: 006e61dd 232 FUNC GLOBAL DEFAULT 12 helper_mve_vfsub_scalars │ │ │ │ 3188: 012ba79c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_CONTINUE_EVENT │ │ │ │ 3189: 012b38d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_SET_DEQUEUE_EVENT │ │ │ │ - 3190: 006f2729 176 FUNC GLOBAL DEFAULT 12 helper_gvec_mla_idx_s │ │ │ │ - 3191: 0084caf9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddress_base_members │ │ │ │ - 3192: 0073c431 140 FUNC GLOBAL DEFAULT 12 qemu_file_transferred │ │ │ │ + 3190: 006f2731 176 FUNC GLOBAL DEFAULT 12 helper_gvec_mla_idx_s │ │ │ │ + 3191: 0084cb01 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddress_base_members │ │ │ │ + 3192: 0073c439 140 FUNC GLOBAL DEFAULT 12 qemu_file_transferred │ │ │ │ 3193: 012a4190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_OPTION_EVENT │ │ │ │ - 3194: 00873749 34 FUNC GLOBAL DEFAULT 12 qemu_close │ │ │ │ + 3194: 00873751 34 FUNC GLOBAL DEFAULT 12 qemu_close │ │ │ │ 3195: 01202640 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bfmlal │ │ │ │ 3196: 012b13d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_WRITE_DATA_EVENT │ │ │ │ 3197: 013021ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSI_NOTIFY_POSTPONED_DSTATE │ │ │ │ 3198: 01302e0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DSTATE │ │ │ │ 3199: 012bbcac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_MAP_BAR_EVENT │ │ │ │ 3200: 012b5054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_VERSION_EVENT │ │ │ │ 3201: 005673b9 168 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_finish │ │ │ │ - 3202: 00876aed 104 FUNC GLOBAL DEFAULT 12 fdmon_epoll_setup │ │ │ │ - 3203: 0088b1cd 62 FUNC GLOBAL DEFAULT 12 aio_get_thread_pool │ │ │ │ + 3202: 00876af5 104 FUNC GLOBAL DEFAULT 12 fdmon_epoll_setup │ │ │ │ + 3203: 0088b1d5 62 FUNC GLOBAL DEFAULT 12 aio_get_thread_pool │ │ │ │ 3204: 012b0248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_EVENT │ │ │ │ 3205: 012a5c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_REG_EVENT │ │ │ │ 3206: 013010c1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_transaction_c │ │ │ │ 3207: 012a4c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SETATTR_EVENT │ │ │ │ - 3208: 0089f5d9 140 FUNC GLOBAL DEFAULT 12 visit_type_CpuPolarizationInfo_members │ │ │ │ + 3208: 0089f5e1 140 FUNC GLOBAL DEFAULT 12 visit_type_CpuPolarizationInfo_members │ │ │ │ 3209: 01301faa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_PACKET_DSTATE │ │ │ │ 3210: 0054b5d1 316 FUNC GLOBAL DEFAULT 12 iommufd_backend_set_dirty_tracking │ │ │ │ - 3211: 00854fd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevWavOptions │ │ │ │ + 3211: 00854fd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevWavOptions │ │ │ │ 3212: 0130203e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_SCB_COMMAND_DSTATE │ │ │ │ - 3213: 00736949 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint32_ptr │ │ │ │ + 3213: 00736951 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint32_ptr │ │ │ │ 3214: 01303042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_DO_CALCULATE_VCPU_DSTATE │ │ │ │ 3215: 012ba85c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_CAPABILITIES_EVENT │ │ │ │ 3216: 0032b201 76 FUNC GLOBAL DEFAULT 12 cpu_exec_class_post_init │ │ │ │ 3217: 01301b52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_XIVE_IC_HW_TRIGGER_DSTATE │ │ │ │ 3218: 005dfa49 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchb │ │ │ │ - 3219: 00862909 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless │ │ │ │ - 3220: 0087f635 88 FUNC GLOBAL DEFAULT 12 id_wellformed │ │ │ │ + 3219: 00862911 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless │ │ │ │ + 3220: 0087f63d 88 FUNC GLOBAL DEFAULT 12 id_wellformed │ │ │ │ 3221: 01301c4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_ELRSR_READ_DSTATE │ │ │ │ 3222: 012b7358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_TRIGGERED_EVENT │ │ │ │ 3223: 00443005 10 FUNC GLOBAL DEFAULT 12 pci_get_bar_addr │ │ │ │ - 3224: 0076f495 10 FUNC GLOBAL DEFAULT 12 job_is_internal │ │ │ │ + 3224: 0076f49d 10 FUNC GLOBAL DEFAULT 12 job_is_internal │ │ │ │ 3225: 011e1dc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchw_le │ │ │ │ - 3226: 0071f605 6 FUNC GLOBAL DEFAULT 12 virtio_config_get_guest_notifier │ │ │ │ + 3226: 0071f60d 6 FUNC GLOBAL DEFAULT 12 virtio_config_get_guest_notifier │ │ │ │ 3227: 012acaa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_UNMATCHED_EVENT │ │ │ │ 3228: 013023e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLOSE_ZONE_DSTATE │ │ │ │ 3229: 012a29e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_WATCHPOINT_EVENT │ │ │ │ 3230: 012b496c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_WRITE_EVENT │ │ │ │ 3231: 00297b71 320 FUNC GLOBAL DEFAULT 12 cap_disas_target │ │ │ │ 3232: 01303490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_PUTCHAR_UNHANDLED_DSTATE │ │ │ │ - 3233: 00802781 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo │ │ │ │ - 3234: 00878219 132 FUNC GLOBAL DEFAULT 12 qemu_get_pid_name │ │ │ │ + 3233: 00802789 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo │ │ │ │ + 3234: 00878221 132 FUNC GLOBAL DEFAULT 12 qemu_get_pid_name │ │ │ │ 3235: 00681f59 88 FUNC GLOBAL DEFAULT 12 gen_gvec_cls │ │ │ │ - 3236: 0076d209 152 FUNC GLOBAL DEFAULT 12 bdrv_probe_geometry │ │ │ │ + 3236: 0076d211 152 FUNC GLOBAL DEFAULT 12 bdrv_probe_geometry │ │ │ │ 3237: 01301c08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_WRITE_DSTATE │ │ │ │ 3238: 01301a64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_SET_SIGNATURE_DSTATE │ │ │ │ - 3239: 00880cf5 480 FUNC GLOBAL DEFAULT 12 qemu_opts_print_help │ │ │ │ + 3239: 00880cfd 480 FUNC GLOBAL DEFAULT 12 qemu_opts_print_help │ │ │ │ 3240: 01201e00 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_faddp_d │ │ │ │ 3241: 006147d5 54 FUNC GLOBAL DEFAULT 12 helper_vfp_shtoh_round_to_nearest │ │ │ │ 3242: 013034b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TB_GEN_CODE_BUFFER_OVERFLOW_DSTATE │ │ │ │ 3243: 005d8481 260 FUNC GLOBAL DEFAULT 12 translator_st │ │ │ │ 3244: 01302fee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_GPIO_WRITE_DSTATE │ │ │ │ - 3245: 008a04e5 132 FUNC GLOBAL DEFAULT 12 visit_type_SevState │ │ │ │ + 3245: 008a04ed 132 FUNC GLOBAL DEFAULT 12 visit_type_SevState │ │ │ │ 3246: 012b6cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ADVISE_MR_EVENT │ │ │ │ 3247: 0033b0c9 32 FUNC GLOBAL DEFAULT 12 cxl_decode_ig │ │ │ │ 3248: 01201f08 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_faddp_h │ │ │ │ 3249: 011fbe18 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovunbb │ │ │ │ - 3250: 007f4ce5 192 FUNC GLOBAL DEFAULT 12 qmp_send_response │ │ │ │ + 3250: 007f4ced 192 FUNC GLOBAL DEFAULT 12 qmp_send_response │ │ │ │ 3251: 00681fb1 92 FUNC GLOBAL DEFAULT 12 gen_gvec_clz │ │ │ │ - 3252: 00749d55 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_oid │ │ │ │ + 3252: 00749d5d 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_oid │ │ │ │ 3253: 01303e26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FAST_PATH_ATTEMPT_DSTATE │ │ │ │ 3254: 013027ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_INVALID_CONTEXT_DSTATE │ │ │ │ - 3255: 007433a9 100 FUNC GLOBAL DEFAULT 12 qio_channel_readv │ │ │ │ + 3255: 007433b1 100 FUNC GLOBAL DEFAULT 12 qio_channel_readv │ │ │ │ 3256: 012ad6a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_LINK_DOWN_EVENT │ │ │ │ - 3257: 00894e71 74 FUNC GLOBAL DEFAULT 12 iov_send_recv │ │ │ │ + 3257: 00894e79 74 FUNC GLOBAL DEFAULT 12 iov_send_recv │ │ │ │ 3258: 011fbd94 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovunbh │ │ │ │ - 3259: 006f11b1 150 FUNC GLOBAL DEFAULT 12 helper_gvec_facgt_d │ │ │ │ + 3259: 006f11b9 150 FUNC GLOBAL DEFAULT 12 helper_gvec_facgt_d │ │ │ │ 3260: 0059c95d 228 FUNC GLOBAL DEFAULT 12 replay_read_random │ │ │ │ 3261: 01300df8 1 OBJECT GLOBAL DEFAULT 25 kvm_msi_use_devid │ │ │ │ 3262: 013019fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_I2C_READ_DSTATE │ │ │ │ - 3263: 00766b71 76 FUNC GLOBAL DEFAULT 12 bdrv_co_enter │ │ │ │ + 3263: 00766b79 76 FUNC GLOBAL DEFAULT 12 bdrv_co_enter │ │ │ │ 3264: 01302a74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_ATTR_NOT_READABLE_DSTATE │ │ │ │ 3265: 005d2775 126 FUNC GLOBAL DEFAULT 12 helper_gvec_lt8 │ │ │ │ 3266: 012b0018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_AWOKEN_EVENT │ │ │ │ - 3267: 006f10a1 136 FUNC GLOBAL DEFAULT 12 helper_gvec_facgt_h │ │ │ │ + 3267: 006f10a9 136 FUNC GLOBAL DEFAULT 12 helper_gvec_facgt_h │ │ │ │ 3268: 002e50ed 228 FUNC GLOBAL DEFAULT 12 vnc_job_add_rect │ │ │ │ 3269: 01201e84 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_faddp_s │ │ │ │ 3270: 005b8d75 484 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i32 │ │ │ │ 3271: 012b7708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_FIELD_ERROR_EVENT │ │ │ │ 3272: 002ca13d 168 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_scancode │ │ │ │ 3273: 01301338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_COMPLETE_DSTATE │ │ │ │ - 3274: 00842d49 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestProperties │ │ │ │ + 3274: 00842d51 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestProperties │ │ │ │ 3275: 012a9d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_CPU_READ_EVENT │ │ │ │ 3276: 012a54d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_ADC_ENGINE_WRITE_EVENT │ │ │ │ 3277: 013027d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_REQ_ALLOC_FAILED_DSTATE │ │ │ │ - 3278: 00867299 224 FUNC GLOBAL DEFAULT 12 opts_visitor_new │ │ │ │ - 3279: 0080c07d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw │ │ │ │ + 3278: 008672a1 224 FUNC GLOBAL DEFAULT 12 opts_visitor_new │ │ │ │ + 3279: 0080c085 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw │ │ │ │ 3280: 01204be4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ursra_b │ │ │ │ 3281: 005c0589 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i32_chk │ │ │ │ 3282: 012ad838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_IP4_FRAGMENT_EVENT │ │ │ │ 3283: 01204a58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ursra_d │ │ │ │ - 3284: 006f1129 136 FUNC GLOBAL DEFAULT 12 helper_gvec_facgt_s │ │ │ │ + 3284: 006f1131 136 FUNC GLOBAL DEFAULT 12 helper_gvec_facgt_s │ │ │ │ 3285: 01301562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_CMD_DATA_DSTATE │ │ │ │ - 3286: 0083b759 142 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfoList │ │ │ │ - 3287: 00783cbd 12 FUNC GLOBAL DEFAULT 12 blk_try_blockalign │ │ │ │ - 3288: 00863061 156 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL_members │ │ │ │ + 3286: 0083b761 142 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfoList │ │ │ │ + 3287: 00783cc5 12 FUNC GLOBAL DEFAULT 12 blk_try_blockalign │ │ │ │ + 3288: 00863069 156 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL_members │ │ │ │ 3289: 01204b60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ursra_h │ │ │ │ 3290: 01211a24 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrshl_b │ │ │ │ - 3291: 006ea055 36 FUNC GLOBAL DEFAULT 12 helper_yield │ │ │ │ - 3292: 00825675 204 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate │ │ │ │ + 3291: 006ea05d 36 FUNC GLOBAL DEFAULT 12 helper_yield │ │ │ │ + 3292: 0082567d 204 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate │ │ │ │ 3293: 002c8181 76 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_dmabuf │ │ │ │ 3294: 01211898 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrshl_d │ │ │ │ 3295: 005741c1 248 FUNC GLOBAL DEFAULT 12 qmp_snapshot_save │ │ │ │ 3296: 012ae954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DEL_SQ_EVENT │ │ │ │ 3297: 012a7c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAST_EVENT │ │ │ │ 3298: 005e9b85 156 FUNC GLOBAL DEFAULT 12 exec_inline_op │ │ │ │ 3299: 013024fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSAPIC_REG_READ_DSTATE │ │ │ │ 3300: 01301888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_READ_IO_DSTATE │ │ │ │ - 3301: 00809d0d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd │ │ │ │ - 3302: 0085aa55 152 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow_members │ │ │ │ + 3301: 00809d15 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd │ │ │ │ + 3302: 0085aa5d 152 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow_members │ │ │ │ 3303: 012119a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrshl_h │ │ │ │ - 3304: 00827a41 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaNodeOptions │ │ │ │ + 3304: 00827a49 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaNodeOptions │ │ │ │ 3305: 010b1924 64 OBJECT GLOBAL DEFAULT 21 vmstate_pcnet │ │ │ │ 3306: 01204adc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ursra_s │ │ │ │ 3307: 01302e3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_ADDRESS_WRITE_DSTATE │ │ │ │ 3308: 00396ebd 96 FUNC GLOBAL DEFAULT 12 ide_start_dma │ │ │ │ 3309: 012a6130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_SIZE_EVENT │ │ │ │ - 3310: 007e259d 292 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_lookup │ │ │ │ + 3310: 007e25a5 292 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_lookup │ │ │ │ 3311: 013018a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_GUEST_DSTATE │ │ │ │ - 3312: 008527e9 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_status │ │ │ │ - 3313: 007fc169 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveMirror │ │ │ │ - 3314: 0073762d 172 FUNC GLOBAL DEFAULT 12 user_creatable_add_from_str │ │ │ │ + 3312: 008527f1 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_status │ │ │ │ + 3313: 007fc171 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveMirror │ │ │ │ + 3314: 00737635 172 FUNC GLOBAL DEFAULT 12 user_creatable_add_from_str │ │ │ │ 3315: 012b9048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_GT_RECALC_DISABLED_EVENT │ │ │ │ - 3316: 00784af5 376 FUNC GLOBAL DEFAULT 12 bdrv_next │ │ │ │ + 3316: 00784afd 376 FUNC GLOBAL DEFAULT 12 bdrv_next │ │ │ │ 3317: 011762f0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_gtree │ │ │ │ 3318: 012b0938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_WRITE_EVENT │ │ │ │ 3319: 0130357c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 3320: 0121191c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrshl_s │ │ │ │ 3321: 0029760d 104 FUNC GLOBAL DEFAULT 12 target_arch │ │ │ │ 3322: 0057e361 164 FUNC GLOBAL DEFAULT 12 hmp_sum │ │ │ │ 3323: 012a792c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_FROMH_3D_EVENT │ │ │ │ @@ -3331,130 +3331,130 @@ │ │ │ │ 3327: 002db3c5 58 FUNC GLOBAL DEFAULT 12 vnc_zlib_clear │ │ │ │ 3328: 012a8470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADMAP_EVENT │ │ │ │ 3329: 012a713c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_READ_EVENT │ │ │ │ 3330: 01303e20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_UNLOCK_SUCCESS_DSTATE │ │ │ │ 3331: 011e4704 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgq_le │ │ │ │ 3332: 01301406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_START_DSTATE │ │ │ │ 3333: 0130123c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_DONE_DSTATE │ │ │ │ - 3334: 007fb8f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheInfo │ │ │ │ + 3334: 007fb901 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheInfo │ │ │ │ 3335: 004fd9d5 224 FUNC GLOBAL DEFAULT 12 vhost_svq_poll │ │ │ │ 3336: 011fb4d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vpnot │ │ │ │ 3337: 012b38f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_ENABLE_EVENT │ │ │ │ 3338: 0130353e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_SET_IOTHREAD_DSTATE │ │ │ │ 3339: 005f530d 2 FUNC GLOBAL DEFAULT 12 arm_cp_write_ignore │ │ │ │ - 3340: 00689121 12 FUNC GLOBAL DEFAULT 12 arm_jump_cc │ │ │ │ + 3340: 00689131 12 FUNC GLOBAL DEFAULT 12 arm_jump_cc │ │ │ │ 3341: 012a3ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_NEW_PID_EVENT │ │ │ │ 3342: 01302f58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_ADDR_DSTATE │ │ │ │ 3343: 012a4810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_PRE_SAVE_EVENT │ │ │ │ 3344: 013035ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_ADD_DSTATE │ │ │ │ - 3345: 0078b721 360 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_merge_internal │ │ │ │ + 3345: 0078b729 360 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_merge_internal │ │ │ │ 3346: 00536e95 1516 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_fd │ │ │ │ - 3347: 0080352d 68 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup_members │ │ │ │ + 3347: 00803535 68 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup_members │ │ │ │ 3348: 0068200d 100 FUNC GLOBAL DEFAULT 12 gen_gvec_cnt │ │ │ │ - 3349: 0079c935 396 FUNC GLOBAL DEFAULT 12 qmp_query_block │ │ │ │ + 3349: 0079c93d 396 FUNC GLOBAL DEFAULT 12 qmp_query_block │ │ │ │ 3350: 012a4430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_SUCCESS_EVENT │ │ │ │ 3351: 013025ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_DATA_COUNT_DSTATE │ │ │ │ 3352: 012ac848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_XSUM_ADD_EVENT │ │ │ │ 3353: 0060dac1 168 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_s16 │ │ │ │ 3354: 012bb734 4 OBJECT GLOBAL DEFAULT 24 qemu_cond_wait_func │ │ │ │ 3355: 012ac4a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_INCOMPLETE_EVENT │ │ │ │ 3356: 0120c1f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_udot_idx_2h │ │ │ │ - 3357: 008508fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioQueueElement │ │ │ │ + 3357: 00850905 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioQueueElement │ │ │ │ 3358: 00547af5 44 FUNC GLOBAL DEFAULT 12 host_memory_backend_get_memory │ │ │ │ 3359: 01302cb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_FIELDS_DSTATE │ │ │ │ 3360: 01301f4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MFSR_DSTATE │ │ │ │ 3361: 01302248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_SET_PARAMS_DSTATE │ │ │ │ 3362: 013038a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CLIENT_MIGRATE_INFO_DSTATE │ │ │ │ 3363: 012183ec 4 OBJECT GLOBAL DEFAULT 24 graphic_width │ │ │ │ - 3364: 00848659 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_add │ │ │ │ + 3364: 00848661 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_add │ │ │ │ 3365: 012b93c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_AMEND_EVENT │ │ │ │ - 3366: 00743659 104 FUNC GLOBAL DEFAULT 12 qio_channel_create_watch │ │ │ │ - 3367: 0083c131 380 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfu_client_hangup │ │ │ │ - 3368: 0083dd45 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevSocketOptions │ │ │ │ + 3366: 00743661 104 FUNC GLOBAL DEFAULT 12 qio_channel_create_watch │ │ │ │ + 3367: 0083c139 380 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfu_client_hangup │ │ │ │ + 3368: 0083dd4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevSocketOptions │ │ │ │ 3369: 012b5c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_WRITE_EVENT │ │ │ │ 3370: 012ac208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVING_BUFFER_EVENT │ │ │ │ - 3371: 00781cbd 100 FUNC GLOBAL DEFAULT 12 blk_dev_eject_request │ │ │ │ + 3371: 00781cc5 100 FUNC GLOBAL DEFAULT 12 blk_dev_eject_request │ │ │ │ 3372: 013015c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_CFGI_STE_DSTATE │ │ │ │ 3373: 01303338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_BLOCK_DISCARD_RANGE_DSTATE │ │ │ │ 3374: 01178598 12 OBJECT GLOBAL DEFAULT 21 FuseExportAllowOther_lookup │ │ │ │ 3375: 012a95bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_RECOMPUTE_STATE_SECURE_EVENT │ │ │ │ 3376: 0130274c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_UNHANDLED_COMMAND_DSTATE │ │ │ │ 3377: 002b2c91 224 FUNC GLOBAL DEFAULT 12 float64r32_div │ │ │ │ - 3378: 0083e0f1 332 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions_members │ │ │ │ + 3378: 0083e0f9 332 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions_members │ │ │ │ 3379: 012a8a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_INPUT_QUEUE_FULL_EVENT │ │ │ │ - 3380: 0087b311 68 FUNC GLOBAL DEFAULT 12 qemu_event_destroy │ │ │ │ + 3380: 0087b319 68 FUNC GLOBAL DEFAULT 12 qemu_event_destroy │ │ │ │ 3381: 002c8f85 352 FUNC GLOBAL DEFAULT 12 qemu_display_early_init │ │ │ │ - 3382: 0085d0cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptionsWrapper │ │ │ │ + 3382: 0085d0d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptionsWrapper │ │ │ │ 3383: 011e2688 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchq_le │ │ │ │ - 3384: 006f1001 158 FUNC GLOBAL DEFAULT 12 helper_gvec_facge_d │ │ │ │ - 3385: 00854b99 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevGenericOptions │ │ │ │ + 3384: 006f1009 158 FUNC GLOBAL DEFAULT 12 helper_gvec_facge_d │ │ │ │ + 3385: 00854ba1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevGenericOptions │ │ │ │ 3386: 011e3aa4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorw_le │ │ │ │ 3387: 0058916d 136 FUNC GLOBAL DEFAULT 12 net_client_set_link │ │ │ │ 3388: 0055b5fd 136 FUNC GLOBAL DEFAULT 12 migrate_set_error │ │ │ │ 3389: 01302662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_ALREADYRESELECTED_DSTATE │ │ │ │ 3390: 01302f4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_CALL_DSTATE │ │ │ │ - 3391: 007f98c5 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_open_tray_arg_members │ │ │ │ - 3392: 0074a089 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_bytes │ │ │ │ + 3391: 007f98cd 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_open_tray_arg_members │ │ │ │ + 3392: 0074a091 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_bytes │ │ │ │ 3393: 0130306c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_TRANSFER_OUTPUT_DSTATE │ │ │ │ - 3394: 006f0ee1 142 FUNC GLOBAL DEFAULT 12 helper_gvec_facge_h │ │ │ │ + 3394: 006f0ee9 142 FUNC GLOBAL DEFAULT 12 helper_gvec_facge_h │ │ │ │ 3395: 012ba15c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMORY_DEVICES_EVENT │ │ │ │ 3396: 01303480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYCHANGELISTENER_REGISTER_DSTATE │ │ │ │ 3397: 012afbe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_MODE_SELECT_SET_BLOCKSIZE_EVENT │ │ │ │ 3398: 004eb0f1 88 FUNC GLOBAL DEFAULT 12 virtio_pci_get_class_id │ │ │ │ 3399: 005f4509 22 FUNC GLOBAL DEFAULT 12 helper_exception_swstep │ │ │ │ 3400: 010a9c50 64 OBJECT GLOBAL DEFAULT 21 vmstate_hid_ptr_device │ │ │ │ 3401: 012af164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_PCI_MAP_IRQ_EVENT │ │ │ │ - 3402: 0087d7a9 106 FUNC GLOBAL DEFAULT 12 bitmap_find_next_zero_area │ │ │ │ + 3402: 0087d7b1 106 FUNC GLOBAL DEFAULT 12 bitmap_find_next_zero_area │ │ │ │ 3403: 01301b5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_NVP_BACKLOG_OP_DSTATE │ │ │ │ 3404: 012ad068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_REARM_TIMER_EVENT │ │ │ │ - 3405: 00852e99 588 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_element │ │ │ │ + 3405: 00852ea1 588 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_element │ │ │ │ 3406: 012df3ec 4 OBJECT GLOBAL DEFAULT 25 xen_mode │ │ │ │ 3407: 00556eed 16 FUNC GLOBAL DEFAULT 12 global_state_received │ │ │ │ - 3408: 006eb289 154 FUNC GLOBAL DEFAULT 12 helper_pre_hvc │ │ │ │ - 3409: 006f0f71 142 FUNC GLOBAL DEFAULT 12 helper_gvec_facge_s │ │ │ │ + 3408: 006eb291 154 FUNC GLOBAL DEFAULT 12 helper_pre_hvc │ │ │ │ + 3409: 006f0f79 142 FUNC GLOBAL DEFAULT 12 helper_gvec_facge_s │ │ │ │ 3410: 00445791 76 FUNC GLOBAL DEFAULT 12 pci_setup_iommu │ │ │ │ 3411: 01301e36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_PFD0_CLK_DSTATE │ │ │ │ - 3412: 007eb1b5 464 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_read │ │ │ │ + 3412: 007eb1bd 464 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_read │ │ │ │ 3413: 00563509 34 FUNC GLOBAL DEFAULT 12 migrate_tls_authz │ │ │ │ 3414: 012a949c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_IC_SET_CPU_IRQ_EVENT │ │ │ │ 3415: 01301d46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_DEVICE_UNPLUG_DSTATE │ │ │ │ 3416: 013035f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_SEND_BREAK_DSTATE │ │ │ │ 3417: 0052eb3d 108 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_min_page_size │ │ │ │ 3418: 0114d9b4 64 OBJECT GLOBAL DEFAULT 21 vmstate_esp │ │ │ │ 3419: 0050f75d 356 FUNC GLOBAL DEFAULT 12 audio_create_default_audiodevs │ │ │ │ - 3420: 00843cf1 224 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties │ │ │ │ - 3421: 0084bae9 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressWrapper │ │ │ │ + 3420: 00843cf9 224 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties │ │ │ │ + 3421: 0084baf1 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressWrapper │ │ │ │ 3422: 002f6a99 240 FUNC GLOBAL DEFAULT 12 v9fs_co_st_gen │ │ │ │ - 3423: 00884f55 32 FUNC GLOBAL DEFAULT 12 qdist_sample_count │ │ │ │ + 3423: 00884f5d 32 FUNC GLOBAL DEFAULT 12 qdist_sample_count │ │ │ │ 3424: 0043f80d 244 FUNC GLOBAL DEFAULT 12 msi_set_mask │ │ │ │ 3425: 01303840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ACPI_OSPM_STATUS_DSTATE │ │ │ │ 3426: 005b8ced 136 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i64 │ │ │ │ 3427: 012a8b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_WRITE_COMMAND_EVENT │ │ │ │ 3428: 0050fa09 92 FUNC GLOBAL DEFAULT 12 audio_add_audiodev │ │ │ │ - 3429: 0082beb1 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper_members │ │ │ │ - 3430: 00802375 132 FUNC GLOBAL DEFAULT 12 visit_type_BitmapSyncMode │ │ │ │ - 3431: 006f0609 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ftsmul_d │ │ │ │ - 3432: 007e7c3d 416 FUNC GLOBAL DEFAULT 12 blk_zone_mgmt │ │ │ │ - 3433: 006f04cd 160 FUNC GLOBAL DEFAULT 12 helper_gvec_ftsmul_h │ │ │ │ + 3429: 0082beb9 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper_members │ │ │ │ + 3430: 0080237d 132 FUNC GLOBAL DEFAULT 12 visit_type_BitmapSyncMode │ │ │ │ + 3431: 006f0611 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ftsmul_d │ │ │ │ + 3432: 007e7c45 416 FUNC GLOBAL DEFAULT 12 blk_zone_mgmt │ │ │ │ + 3433: 006f04d5 160 FUNC GLOBAL DEFAULT 12 helper_gvec_ftsmul_h │ │ │ │ 3434: 005e2acd 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_le_mmu │ │ │ │ 3435: 0053b079 412 FUNC GLOBAL DEFAULT 12 address_space_ldq_le_cached_slow │ │ │ │ 3436: 005b551d 116 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i32 │ │ │ │ 3437: 01301afc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KEYBOARD_EVENT_DSTATE │ │ │ │ - 3438: 007f01b5 96 FUNC GLOBAL DEFAULT 12 qemu_chr_wait_connected │ │ │ │ + 3438: 007f01bd 96 FUNC GLOBAL DEFAULT 12 qemu_chr_wait_connected │ │ │ │ 3439: 0060e10d 98 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_s32 │ │ │ │ 3440: 0120c510 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_udot_idx_4b │ │ │ │ 3441: 012bbf7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_DISABLE_WATCH_EVENT │ │ │ │ - 3442: 0080cc39 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw │ │ │ │ - 3443: 008277ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFast │ │ │ │ - 3444: 0088bff9 468 FUNC GLOBAL DEFAULT 12 main_loop_wait │ │ │ │ - 3445: 00744b8d 196 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_result │ │ │ │ - 3446: 006f056d 156 FUNC GLOBAL DEFAULT 12 helper_gvec_ftsmul_s │ │ │ │ + 3442: 0080cc41 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw │ │ │ │ + 3443: 008277b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFast │ │ │ │ + 3444: 0088c001 468 FUNC GLOBAL DEFAULT 12 main_loop_wait │ │ │ │ + 3445: 00744b95 196 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_result │ │ │ │ + 3446: 006f0575 156 FUNC GLOBAL DEFAULT 12 helper_gvec_ftsmul_s │ │ │ │ 3447: 005bb379 52 FUNC GLOBAL DEFAULT 12 tcg_gen_extrh_i64_i32 │ │ │ │ 3448: 0059a4b1 184 FUNC GLOBAL DEFAULT 12 replay_put_event │ │ │ │ - 3449: 0086ffd9 6 FUNC GLOBAL DEFAULT 12 qobject_from_json │ │ │ │ + 3449: 0086ffe1 6 FUNC GLOBAL DEFAULT 12 qobject_from_json │ │ │ │ 3450: 002bc7b9 10 FUNC GLOBAL DEFAULT 12 int8_to_bfloat16_scalbn │ │ │ │ 3451: 0120c408 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_udot_idx_4h │ │ │ │ 3452: 012b4cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ROM_IN_DENYLIST_EVENT │ │ │ │ 3453: 011f6040 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmulh │ │ │ │ 3454: 01303e0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_RAM_BLOCK_REMOVED_DSTATE │ │ │ │ 3455: 0130192a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_2D_DSTATE │ │ │ │ 3456: 01178168 12 OBJECT GLOBAL DEFAULT 21 OnCbwError_lookup │ │ │ │ @@ -3466,517 +3466,517 @@ │ │ │ │ 3462: 013013bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_REPLY_CHUNK_HEADER_DSTATE │ │ │ │ 3463: 005b3fb5 124 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i32 │ │ │ │ 3464: 0130377c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COMMAND_LINE_OPTIONS_DSTATE │ │ │ │ 3465: 0130115c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_REPLY_DSTATE │ │ │ │ 3466: 011f5fbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmuls │ │ │ │ 3467: 012aacdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SRC_READ_EVENT │ │ │ │ 3468: 012b7d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_THROTTLE_PCT_EVENT │ │ │ │ - 3469: 0075ebbd 332 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_change │ │ │ │ + 3469: 0075ebc5 332 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_change │ │ │ │ 3470: 011d0198 4 OBJECT GLOBAL DEFAULT 24 qemu_dbus_display │ │ │ │ 3471: 01208730 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmla_nf_s │ │ │ │ 3472: 00570615 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_open_return_path │ │ │ │ 3473: 012a57d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_TRANSLATE_BYPASS_EVENT │ │ │ │ - 3474: 00873951 4 FUNC GLOBAL DEFAULT 12 qemu_fdatasync │ │ │ │ + 3474: 00873959 4 FUNC GLOBAL DEFAULT 12 qemu_fdatasync │ │ │ │ 3475: 004b4d45 224 FUNC GLOBAL DEFAULT 12 usb_desc_endpoint │ │ │ │ 3476: 011fcd0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vnegb │ │ │ │ 3477: 002b7101 192 FUNC GLOBAL DEFAULT 12 float32_to_int64_scalbn │ │ │ │ - 3478: 0088fe0d 132 FUNC GLOBAL DEFAULT 12 fd_is_socket │ │ │ │ + 3478: 0088fe15 132 FUNC GLOBAL DEFAULT 12 fd_is_socket │ │ │ │ 3479: 0130186e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_VRAM_WRITE_DSTATE │ │ │ │ - 3480: 0089e671 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_memory_module_event_arg_members │ │ │ │ + 3480: 0089e679 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_memory_module_event_arg_members │ │ │ │ 3481: 012ba26c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MEMSAVE_EVENT │ │ │ │ 3482: 01301e50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_AP_DSTATE │ │ │ │ 3483: 011fcc88 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vnegh │ │ │ │ 3484: 00613951 4 FUNC GLOBAL DEFAULT 12 helper_vfp_mind │ │ │ │ 3485: 00300505 2 FUNC GLOBAL DEFAULT 12 acpi_cpu_plug_cb │ │ │ │ 3486: 0130320e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVE_XBZRLE_PAGE_SKIPPING_DSTATE │ │ │ │ 3487: 0044aff5 288 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_pre_plug_cb │ │ │ │ 3488: 0130136c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CONNECT_THREAD_SLEEP_DSTATE │ │ │ │ - 3489: 0078d009 632 FUNC GLOBAL DEFAULT 12 bdrv_refresh_limits │ │ │ │ + 3489: 0078d011 632 FUNC GLOBAL DEFAULT 12 bdrv_refresh_limits │ │ │ │ 3490: 0130357a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 3491: 005e7835 284 FUNC GLOBAL DEFAULT 12 rr_start_vcpu_thread │ │ │ │ 3492: 013021fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_STARTED_DSTATE │ │ │ │ 3493: 011f5800 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmah │ │ │ │ 3494: 00613925 38 FUNC GLOBAL DEFAULT 12 helper_vfp_minh │ │ │ │ 3495: 011fb2c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsubb │ │ │ │ 3496: 01301c8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN_READ_DSTATE │ │ │ │ 3497: 0130258e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_READ_DSTATE │ │ │ │ 3498: 012baa00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_HUMAN_MONITOR_COMMAND_EVENT │ │ │ │ 3499: 012a2b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_BREAK_EVENT │ │ │ │ 3500: 011fb23c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsubh │ │ │ │ 3501: 01302822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MAPPED_DSTATE │ │ │ │ - 3502: 00860091 124 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo_members │ │ │ │ - 3503: 007f0c49 32 FUNC GLOBAL DEFAULT 12 qemu_chr_set_feature │ │ │ │ - 3504: 007aff55 1444 FUNC GLOBAL DEFAULT 12 qcow2_refcount_area │ │ │ │ + 3502: 00860099 124 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo_members │ │ │ │ + 3503: 007f0c51 32 FUNC GLOBAL DEFAULT 12 qemu_chr_set_feature │ │ │ │ + 3504: 007aff5d 1444 FUNC GLOBAL DEFAULT 12 qcow2_refcount_area │ │ │ │ 3505: 004e6519 136 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_config │ │ │ │ 3506: 011fcc04 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vnegw │ │ │ │ 3507: 011f577c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmas │ │ │ │ 3508: 00542da5 58 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove_by_ref │ │ │ │ 3509: 0061394d 4 FUNC GLOBAL DEFAULT 12 helper_vfp_mins │ │ │ │ 3510: 01301081 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_char_c │ │ │ │ - 3511: 007819f9 10 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev_id │ │ │ │ - 3512: 0083de35 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevHubPortOptions │ │ │ │ - 3513: 0087dafd 182 FUNC GLOBAL DEFAULT 12 find_next_bit │ │ │ │ - 3514: 00841739 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_connected │ │ │ │ + 3511: 00781a01 10 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev_id │ │ │ │ + 3512: 0083de3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevHubPortOptions │ │ │ │ + 3513: 0087db05 182 FUNC GLOBAL DEFAULT 12 find_next_bit │ │ │ │ + 3514: 00841741 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_connected │ │ │ │ 3515: 01302786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_UPDATE_IRQ_MSI_DSTATE │ │ │ │ - 3516: 00832fc5 200 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats_members │ │ │ │ + 3516: 00832fcd 200 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats_members │ │ │ │ 3517: 012a6cd4 744 OBJECT GLOBAL DEFAULT 24 hw_display_trace_events │ │ │ │ 3518: 003234e9 376 FUNC GLOBAL DEFAULT 12 serial_mm_init │ │ │ │ 3519: 01301412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_STATE_CHANGED_DSTATE │ │ │ │ 3520: 004a8e15 30 FUNC GLOBAL DEFAULT 12 sse_counter_for_timestamp │ │ │ │ - 3521: 0087d759 80 FUNC GLOBAL DEFAULT 12 bitmap_copy_and_clear_atomic │ │ │ │ + 3521: 0087d761 80 FUNC GLOBAL DEFAULT 12 bitmap_copy_and_clear_atomic │ │ │ │ 3522: 011fb1b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsubw │ │ │ │ - 3523: 00775f55 108 FUNC GLOBAL DEFAULT 12 qemuio_complete_command │ │ │ │ - 3524: 00850a65 84 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo_members │ │ │ │ + 3523: 00775f5d 108 FUNC GLOBAL DEFAULT 12 qemuio_complete_command │ │ │ │ + 3524: 00850a6d 84 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo_members │ │ │ │ 3525: 01302f9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_LISTEN_DSTATE │ │ │ │ 3526: 012b2e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_STALL_EP_EVENT │ │ │ │ 3527: 012ad778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_EVENT │ │ │ │ 3528: 0056e015 720 FUNC GLOBAL DEFAULT 12 ram_dirty_bitmap_reload │ │ │ │ 3529: 0130249a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RW_CB_DSTATE │ │ │ │ 3530: 013035fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_REMOVE_DSTATE │ │ │ │ - 3531: 00852559 132 FUNC GLOBAL DEFAULT 12 visit_type_VMAppleVirtioBlkVariant │ │ │ │ + 3531: 00852561 132 FUNC GLOBAL DEFAULT 12 visit_type_VMAppleVirtioBlkVariant │ │ │ │ 3532: 005d7325 212 FUNC GLOBAL DEFAULT 12 cpu_restore_state_from_tb │ │ │ │ - 3533: 0084f1fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSyncWrapper │ │ │ │ - 3534: 0082b105 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BALLOON_CHANGE_arg_members │ │ │ │ + 3533: 0084f205 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSyncWrapper │ │ │ │ + 3534: 0082b10d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BALLOON_CHANGE_arg_members │ │ │ │ 3535: 00596a09 152 FUNC GLOBAL DEFAULT 12 tap_fd_disable │ │ │ │ 3536: 01301d52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_EVENT_DSTATE │ │ │ │ 3537: 012a77cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_GET_INIT_INFO_EVENT │ │ │ │ - 3538: 007fba61 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoFlagsList │ │ │ │ + 3538: 007fba69 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoFlagsList │ │ │ │ 3539: 003365c1 96 FUNC GLOBAL DEFAULT 12 qdev_fw_name │ │ │ │ 3540: 012a929c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_REDISTRIBUTE_EVENT │ │ │ │ 3541: 012a4a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN_EVENT │ │ │ │ 3542: 01302958 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_FLASH_SET_SEGMENT_DSTATE │ │ │ │ - 3543: 0087e8a1 140 FUNC GLOBAL DEFAULT 12 warn_report_err_once_cond │ │ │ │ + 3543: 0087e8a9 140 FUNC GLOBAL DEFAULT 12 warn_report_err_once_cond │ │ │ │ 3544: 012aeb74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_EVENT │ │ │ │ 3545: 01302440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_SEC_CTRL_LIST_DSTATE │ │ │ │ 3546: 013024b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DBBUF_CONFIG_DSTATE │ │ │ │ - 3547: 00881629 372 FUNC GLOBAL DEFAULT 12 qemu_opts_create │ │ │ │ + 3547: 00881631 372 FUNC GLOBAL DEFAULT 12 qemu_opts_create │ │ │ │ 3548: 00538525 344 FUNC GLOBAL DEFAULT 12 address_space_set │ │ │ │ 3549: 011e3c30 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orq_le │ │ │ │ 3550: 0044a045 308 FUNC GLOBAL DEFAULT 12 shpc_device_plug_cb │ │ │ │ 3551: 012a69e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_FIFO_RX_PUT_EVENT │ │ │ │ - 3552: 0070cecd 180 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_set_config │ │ │ │ + 3552: 0070ced5 180 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_set_config │ │ │ │ 3553: 013027b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_NO_CMD_DSTATE │ │ │ │ 3554: 012ba2ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_RESET_EVENT │ │ │ │ 3555: 00537c15 116 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host │ │ │ │ 3556: 005dec31 112 FUNC GLOBAL DEFAULT 12 cpu_stq_mmu │ │ │ │ - 3557: 006cf969 130 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_sw │ │ │ │ + 3557: 006cf971 130 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_sw │ │ │ │ 3558: 012bbc0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MODULE_LOOKUP_OBJECT_TYPE_EVENT │ │ │ │ 3559: 00610019 34 FUNC GLOBAL DEFAULT 12 helper_neon_widen_s8 │ │ │ │ - 3560: 007f4919 108 FUNC GLOBAL DEFAULT 12 monitor_init_globals │ │ │ │ + 3560: 007f4921 108 FUNC GLOBAL DEFAULT 12 monitor_init_globals │ │ │ │ 3561: 012aed84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVRAM_READ_EVENT │ │ │ │ 3562: 01301a2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_UNHANDLED_FIS_DSTATE │ │ │ │ 3563: 003b7add 44 FUNC GLOBAL DEFAULT 12 cxl_clear_poison_list_overflowed │ │ │ │ 3564: 0115c66c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_timer │ │ │ │ 3565: 012ad9d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_USER_INT_EVENT │ │ │ │ 3566: 011d04b0 20 OBJECT GLOBAL DEFAULT 24 mapped_dacl_xattr │ │ │ │ 3567: 005cc751 296 FUNC GLOBAL DEFAULT 12 tcg_gen_cmpsel_vec │ │ │ │ 3568: 01302008 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_DSTATE │ │ │ │ 3569: 005c07a9 88 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i128_chk │ │ │ │ - 3570: 007f1071 46 FUNC GLOBAL DEFAULT 12 qemu_chr_new_noreplay │ │ │ │ + 3570: 007f1079 46 FUNC GLOBAL DEFAULT 12 qemu_chr_new_noreplay │ │ │ │ 3571: 004b1b95 124 FUNC GLOBAL DEFAULT 12 usb_bus_release │ │ │ │ 3572: 011e78bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_uqrshl │ │ │ │ 3573: 012a5b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CTRL_EVENT │ │ │ │ 3574: 012a6824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_ERROR_EVENT │ │ │ │ 3575: 01303e16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOCKET_LISTEN_DSTATE │ │ │ │ 3576: 01302058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RESET_DSTATE │ │ │ │ 3577: 01302d54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_ATTACH_DSTATE │ │ │ │ - 3578: 0086e8a1 116 FUNC GLOBAL DEFAULT 12 qstring_unref │ │ │ │ + 3578: 0086e8a9 116 FUNC GLOBAL DEFAULT 12 qstring_unref │ │ │ │ 3579: 00532bb9 300 FUNC GLOBAL DEFAULT 12 address_space_get_iotlb_entry │ │ │ │ 3580: 01301e4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_IRQ_ENABLE_DSTATE │ │ │ │ 3581: 012b22ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_POST_LOAD_EVENT │ │ │ │ 3582: 01301bde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMOVI_DSTATE │ │ │ │ - 3583: 00824a05 276 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin │ │ │ │ + 3583: 00824a0d 276 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin │ │ │ │ 3584: 005b8c5d 48 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i64 │ │ │ │ 3585: 012b8d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_MUL_DIV_EVENT │ │ │ │ 3586: 012b84bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_RENDER_DMABUF_EVENT │ │ │ │ 3587: 013025ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SEEK_10_DSTATE │ │ │ │ 3588: 00446cb5 70 FUNC GLOBAL DEFAULT 12 pci_bridge_ssvid_init │ │ │ │ 3589: 00587de1 24 FUNC GLOBAL DEFAULT 12 qemu_get_vnet_hash_supported_types │ │ │ │ 3590: 0033f939 186 FUNC GLOBAL DEFAULT 12 cxl_find_dc_region │ │ │ │ 3591: 0060e171 234 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_s64 │ │ │ │ 3592: 01302a42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_DSTATE │ │ │ │ - 3593: 0073c7f5 166 FUNC GLOBAL DEFAULT 12 qemu_file_get_to_fd │ │ │ │ + 3593: 0073c7fd 166 FUNC GLOBAL DEFAULT 12 qemu_file_get_to_fd │ │ │ │ 3594: 01301fce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_DEBUG_DESC_DATA_DSTATE │ │ │ │ - 3595: 0075db5d 824 FUNC GLOBAL DEFAULT 12 qmp_drive_mirror │ │ │ │ + 3595: 0075db65 824 FUNC GLOBAL DEFAULT 12 qmp_drive_mirror │ │ │ │ 3596: 01301f24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CFG_MEM_WRITEB_DSTATE │ │ │ │ 3597: 00383719 120 FUNC GLOBAL DEFAULT 12 i2c_ack │ │ │ │ 3598: 0055ad2d 640 FUNC GLOBAL DEFAULT 12 migration_ioc_process_incoming │ │ │ │ 3599: 01301372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_ALIGN_COMPLIANCE_DSTATE │ │ │ │ - 3600: 0088a181 384 FUNC GLOBAL DEFAULT 12 qemu_dbus_get_queued_owners │ │ │ │ + 3600: 0088a189 384 FUNC GLOBAL DEFAULT 12 qemu_dbus_get_queued_owners │ │ │ │ 3601: 012ac3d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_EVENT │ │ │ │ - 3602: 0088ee05 152 FUNC GLOBAL DEFAULT 12 timerlist_expired │ │ │ │ - 3603: 00855549 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions │ │ │ │ + 3602: 0088ee0d 152 FUNC GLOBAL DEFAULT 12 timerlist_expired │ │ │ │ + 3603: 00855551 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions │ │ │ │ 3604: 01302ba6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WAKEUP_ENDPOINT_DSTATE │ │ │ │ 3605: 005891f5 204 FUNC GLOBAL DEFAULT 12 qmp_set_link │ │ │ │ - 3606: 007f81ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_anyList │ │ │ │ + 3606: 007f81f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_anyList │ │ │ │ 3607: 01301b3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_READ_DSTATE │ │ │ │ - 3608: 007e28ad 46 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_remove │ │ │ │ + 3608: 007e28b5 46 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_remove │ │ │ │ 3609: 012a6994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_WRITE_EVENT │ │ │ │ 3610: 013029a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_READ_DSTATE │ │ │ │ 3611: 012ac948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MIF_READ_EVENT │ │ │ │ 3612: 012bb720 4 OBJECT GLOBAL DEFAULT 24 qemu_mutex_lock_func │ │ │ │ 3613: 01303372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_REGISTER_DSTATE │ │ │ │ 3614: 01301c4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_EISR_READ_DSTATE │ │ │ │ - 3615: 0082b4b5 196 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo │ │ │ │ - 3616: 0071e249 1356 FUNC GLOBAL DEFAULT 12 virtio_notify │ │ │ │ + 3615: 0082b4bd 196 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo │ │ │ │ + 3616: 0071e251 1356 FUNC GLOBAL DEFAULT 12 virtio_notify │ │ │ │ 3617: 00445441 176 FUNC GLOBAL DEFAULT 12 pci_pri_unregister_notifier │ │ │ │ - 3618: 0086055d 352 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo_members │ │ │ │ + 3618: 00860565 352 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo_members │ │ │ │ 3619: 002984b5 12 FUNC GLOBAL DEFAULT 12 print_insn_od_target │ │ │ │ 3620: 012b3124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OBJECT_ALLOC_EVENT │ │ │ │ 3621: 005b77e5 88 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i64 │ │ │ │ 3622: 01301528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_MEM_WRITE_DSTATE │ │ │ │ 3623: 01303e72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_ADD_DSTATE │ │ │ │ 3624: 01302b08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_CONFIG_DSTATE │ │ │ │ - 3625: 008557b9 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions_members │ │ │ │ + 3625: 008557c1 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions_members │ │ │ │ 3626: 012a3430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_ENTRY_FLUSH_EVENT │ │ │ │ 3627: 0120f9a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_unarrow_sat16 │ │ │ │ 3628: 01301a0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_DATA_DSTATE │ │ │ │ 3629: 0041f7bd 4 FUNC GLOBAL DEFAULT 12 desc_ring_get_credits │ │ │ │ 3630: 01302946 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_ENTER_RESET_DSTATE │ │ │ │ 3631: 012b33d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_STATUS_REPORT_EVENT │ │ │ │ 3632: 01302a50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_CRB_MMIO_READ_DSTATE │ │ │ │ 3633: 011ea9b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_get_cp_reg │ │ │ │ - 3634: 008400e1 144 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions_members │ │ │ │ + 3634: 008400e9 144 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions_members │ │ │ │ 3635: 00298569 156 FUNC GLOBAL DEFAULT 12 disas_initialize_debug_target │ │ │ │ 3636: 0051485d 82 FUNC GLOBAL DEFAULT 12 p9array_auto_free_V9fsString │ │ │ │ 3637: 00338a71 324 FUNC GLOBAL DEFAULT 12 qemu_unregister_reset │ │ │ │ 3638: 012a5274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UNPLUG_REQUEST_EVENT │ │ │ │ 3639: 005efa91 308 FUNC GLOBAL DEFAULT 12 arm_set_cpu_on_and_reset │ │ │ │ 3640: 0055342d 16 FUNC GLOBAL DEFAULT 12 cpr_set_incoming_mode │ │ │ │ - 3641: 0081ce11 596 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_read │ │ │ │ - 3642: 006cfb75 130 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_uh │ │ │ │ - 3643: 00745515 52 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func_full │ │ │ │ - 3644: 00806c31 176 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull_members │ │ │ │ + 3641: 0081ce19 596 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_read │ │ │ │ + 3642: 006cfb7d 130 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_uh │ │ │ │ + 3643: 0074551d 52 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func_full │ │ │ │ + 3644: 00806c39 176 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull_members │ │ │ │ 3645: 01302e14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_PROBE_DSTATE │ │ │ │ 3646: 011df58c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd8 │ │ │ │ 3647: 012b0fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_SGL_OVERFLOW_EVENT │ │ │ │ 3648: 012a6764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_TX_PENDING_EVENT │ │ │ │ 3649: 013018b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_CURSOR_DSTATE │ │ │ │ 3650: 01179bd8 12 OBJECT GLOBAL DEFAULT 21 EbpfProgramID_lookup │ │ │ │ - 3651: 00874b7d 100 FUNC GLOBAL DEFAULT 12 uleb128_encode_small │ │ │ │ + 3651: 00874b85 100 FUNC GLOBAL DEFAULT 12 uleb128_encode_small │ │ │ │ 3652: 00593b81 308 FUNC GLOBAL DEFAULT 12 net_init_vde │ │ │ │ 3653: 00296ca1 36 FUNC GLOBAL DEFAULT 12 qemu_get_cpu │ │ │ │ 3654: 004d8469 180 FUNC GLOBAL DEFAULT 12 ccid_card_ccid_attach │ │ │ │ - 3655: 0087427d 244 FUNC GLOBAL DEFAULT 12 qemu_strtou64 │ │ │ │ - 3656: 00814a15 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_pause │ │ │ │ + 3655: 00874285 244 FUNC GLOBAL DEFAULT 12 qemu_strtou64 │ │ │ │ + 3656: 00814a1d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_pause │ │ │ │ 3657: 011df16c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin8 │ │ │ │ 3658: 00438731 304 FUNC GLOBAL DEFAULT 12 nvme_ns_init_format │ │ │ │ 3659: 005d8625 180 FUNC GLOBAL DEFAULT 12 translator_lduw_end │ │ │ │ - 3660: 007fb539 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFile │ │ │ │ + 3660: 007fb541 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFile │ │ │ │ 3661: 00567609 16 FUNC GLOBAL DEFAULT 12 postcopy_preempt_setup │ │ │ │ 3662: 013031f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_RESET_CHANNEL_DSTATE │ │ │ │ - 3663: 00891c19 46 FUNC GLOBAL DEFAULT 12 buffer_advance │ │ │ │ + 3663: 00891c21 46 FUNC GLOBAL DEFAULT 12 buffer_advance │ │ │ │ 3664: 0130329e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_PING_DSTATE │ │ │ │ 3665: 00562a55 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_flush_after_each_section │ │ │ │ 3666: 012b472c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_SET_DEVICE_STATE_EVENT │ │ │ │ - 3667: 006f1cf5 134 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_nf_h │ │ │ │ + 3667: 006f1cfd 134 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_nf_h │ │ │ │ 3668: 00297509 62 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove_all │ │ │ │ - 3669: 0074bc15 476 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_dh_params_file │ │ │ │ - 3670: 006cfbf9 128 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_uw │ │ │ │ + 3669: 0074bc1d 476 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_dh_params_file │ │ │ │ + 3670: 006cfc01 128 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_uw │ │ │ │ 3671: 0044478d 48 FUNC GLOBAL DEFAULT 12 pci_find_device │ │ │ │ - 3672: 007fc385 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleGroupProperties │ │ │ │ + 3672: 007fc38d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleGroupProperties │ │ │ │ 3673: 003a4a71 72 FUNC GLOBAL DEFAULT 12 gicv3_full_update │ │ │ │ 3674: 0060fff9 30 FUNC GLOBAL DEFAULT 12 helper_neon_widen_u8 │ │ │ │ 3675: 01210fd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srshl_b │ │ │ │ 3676: 012a4240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUESTS_EVENT │ │ │ │ 3677: 01210e48 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srshl_d │ │ │ │ 3678: 005e1365 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_be_mmu │ │ │ │ - 3679: 00718535 148 FUNC GLOBAL DEFAULT 12 vfio_pci_host_match │ │ │ │ - 3680: 00745ebd 318 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_encode │ │ │ │ - 3681: 009fa9b0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_1_len │ │ │ │ + 3679: 0071853d 148 FUNC GLOBAL DEFAULT 12 vfio_pci_host_match │ │ │ │ + 3680: 00745ec5 318 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_encode │ │ │ │ + 3681: 009fa9c8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_1_len │ │ │ │ 3682: 01302a8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_PRDT_DSTATE │ │ │ │ - 3683: 006f1d7d 134 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_nf_s │ │ │ │ + 3683: 006f1d85 134 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_nf_s │ │ │ │ 3684: 01210f50 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srshl_h │ │ │ │ - 3685: 007fa081 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_pr_manager_status_changed │ │ │ │ + 3685: 007fa089 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_pr_manager_status_changed │ │ │ │ 3686: 01303022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPIO_SET_DSTATE │ │ │ │ 3687: 01303e38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MEMALIGN_DSTATE │ │ │ │ 3688: 013018b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_MEMSLOTS_DSTATE │ │ │ │ - 3689: 00735e3d 352 FUNC GLOBAL DEFAULT 12 object_resolve_path_type │ │ │ │ - 3690: 00731001 64 FUNC GLOBAL DEFAULT 12 clock_display_freq │ │ │ │ + 3689: 00735e45 352 FUNC GLOBAL DEFAULT 12 object_resolve_path_type │ │ │ │ + 3690: 00731009 64 FUNC GLOBAL DEFAULT 12 clock_display_freq │ │ │ │ 3691: 003ab3dd 148 FUNC GLOBAL DEFAULT 12 gicv3_redist_mov_vlpi │ │ │ │ - 3692: 009fa9a8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_2_len │ │ │ │ + 3692: 009fa9c0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_2_len │ │ │ │ 3693: 012b1e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_READ_IFR_EVENT │ │ │ │ - 3694: 00716cb9 136 FUNC GLOBAL DEFAULT 12 vfio_pci_add_kvm_msi_virq │ │ │ │ + 3694: 00716cc1 136 FUNC GLOBAL DEFAULT 12 vfio_pci_add_kvm_msi_virq │ │ │ │ 3695: 01303094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FILE_INCOMING_DSTATE │ │ │ │ 3696: 0065952d 288 FUNC GLOBAL DEFAULT 12 smmu_translate │ │ │ │ 3697: 012b54a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_TRANSLATE_EVENT │ │ │ │ 3698: 012a6ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_READB_CTRL_EVENT │ │ │ │ - 3699: 00745371 168 FUNC GLOBAL DEFAULT 12 qio_net_listener_add │ │ │ │ + 3699: 00745379 168 FUNC GLOBAL DEFAULT 12 qio_net_listener_add │ │ │ │ 3700: 012ac7e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_BCAST_MATCH_EVENT │ │ │ │ 3701: 002bc689 280 FUNC GLOBAL DEFAULT 12 int64_to_bfloat16_scalbn │ │ │ │ - 3702: 0082ed09 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_powerdown │ │ │ │ + 3702: 0082ed11 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_powerdown │ │ │ │ 3703: 005419e5 24 FUNC GLOBAL DEFAULT 12 runstate_check │ │ │ │ 3704: 005d3df1 132 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd16 │ │ │ │ - 3705: 006daf6d 148 FUNC GLOBAL DEFAULT 12 helper_mve_vbrsrb │ │ │ │ + 3705: 006daf75 148 FUNC GLOBAL DEFAULT 12 helper_mve_vbrsrb │ │ │ │ 3706: 01210ecc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srshl_s │ │ │ │ 3707: 004ddf05 40 FUNC GLOBAL DEFAULT 12 vfio_multifd_transfer_supported │ │ │ │ 3708: 012b07e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_IDENTIFY_EVENT │ │ │ │ 3709: 01301d34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_DELIVER_IRQ_DSTATE │ │ │ │ - 3710: 00870f71 6 FUNC GLOBAL DEFAULT 12 json_message_parser_feed │ │ │ │ + 3710: 00870f79 6 FUNC GLOBAL DEFAULT 12 json_message_parser_feed │ │ │ │ 3711: 004f6a0d 22 FUNC GLOBAL DEFAULT 12 vhost_supports_device_state │ │ │ │ 3712: 002ef981 114 FUNC GLOBAL DEFAULT 12 local_removexattr_nofollow │ │ │ │ - 3713: 006db001 232 FUNC GLOBAL DEFAULT 12 helper_mve_vbrsrh │ │ │ │ + 3713: 006db009 232 FUNC GLOBAL DEFAULT 12 helper_mve_vbrsrh │ │ │ │ 3714: 013030e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_DISCARD_SEND_FINISH_DSTATE │ │ │ │ 3715: 012b71e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_THREAD_END_EVENT │ │ │ │ - 3716: 00807e01 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SshHostKeyCheck_base_members │ │ │ │ + 3716: 00807e09 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SshHostKeyCheck_base_members │ │ │ │ 3717: 004b15ad 24 FUNC GLOBAL DEFAULT 12 ufs_init_wlu │ │ │ │ 3718: 005455e5 252 FUNC GLOBAL DEFAULT 12 hmp_info_cryptodev │ │ │ │ - 3719: 00845211 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties │ │ │ │ + 3719: 00845219 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties │ │ │ │ 3720: 00587d01 22 FUNC GLOBAL DEFAULT 12 qemu_has_tunnel │ │ │ │ 3721: 00564081 1676 FUNC GLOBAL DEFAULT 12 qmp_migrate_set_parameters │ │ │ │ - 3722: 00735499 116 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_props │ │ │ │ + 3722: 007354a1 116 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_props │ │ │ │ 3723: 0031d871 80 FUNC GLOBAL DEFAULT 12 m25p80_get_blk │ │ │ │ 3724: 01301118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_USAGE_DSTATE │ │ │ │ 3725: 012f1204 4 OBJECT GLOBAL DEFAULT 25 tcg_qemu_tb_exec │ │ │ │ 3726: 0130188c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_VBE_READ_DSTATE │ │ │ │ - 3727: 00859ef1 188 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch │ │ │ │ - 3728: 00756c49 60 FUNC GLOBAL DEFAULT 12 nbd_export_find │ │ │ │ + 3727: 00859ef9 188 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch │ │ │ │ + 3728: 00756c51 60 FUNC GLOBAL DEFAULT 12 nbd_export_find │ │ │ │ 3729: 012b0598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_BLAST_EVENT │ │ │ │ 3730: 0120f81c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_unarrow_sat32 │ │ │ │ 3731: 0032a131 524 FUNC GLOBAL DEFAULT 12 register_write │ │ │ │ 3732: 005de5f1 216 FUNC GLOBAL DEFAULT 12 helper_stb_mmu │ │ │ │ - 3733: 0084cda1 142 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressList │ │ │ │ - 3734: 006db0e9 196 FUNC GLOBAL DEFAULT 12 helper_mve_vbrsrw │ │ │ │ + 3733: 0084cda9 142 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressList │ │ │ │ + 3734: 006db0f1 196 FUNC GLOBAL DEFAULT 12 helper_mve_vbrsrw │ │ │ │ 3735: 0121f3ac 708 OBJECT GLOBAL DEFAULT 24 qemu_chardev_opts │ │ │ │ - 3736: 00884a75 6 FUNC GLOBAL DEFAULT 12 qdist_destroy │ │ │ │ + 3736: 00884a7d 6 FUNC GLOBAL DEFAULT 12 qdist_destroy │ │ │ │ 3737: 0130135a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_NULL_NEW_DSTATE │ │ │ │ 3738: 01302cda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_BAD_OFFSET_DSTATE │ │ │ │ - 3739: 0087f05d 108 FUNC GLOBAL DEFAULT 12 error_report │ │ │ │ + 3739: 0087f065 108 FUNC GLOBAL DEFAULT 12 error_report │ │ │ │ 3740: 012a5714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_TLBI_NH_EVENT │ │ │ │ 3741: 011e9ac4 132 OBJECT GLOBAL DEFAULT 24 helper_info_exception_internal │ │ │ │ 3742: 013033b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_EXTENSION_DSTATE │ │ │ │ 3743: 012b837c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_DISCARD_EVENT │ │ │ │ 3744: 002fd4c1 392 FUNC GLOBAL DEFAULT 12 build_srat_acpi_generic_port │ │ │ │ 3745: 01302580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DS1338_SEND_DSTATE │ │ │ │ 3746: 002c2899 100 FUNC GLOBAL DEFAULT 12 accel_cpu_common_unrealize │ │ │ │ - 3747: 00885c31 352 FUNC GLOBAL DEFAULT 12 qht_iter_remove │ │ │ │ + 3747: 00885c39 352 FUNC GLOBAL DEFAULT 12 qht_iter_remove │ │ │ │ 3748: 01301ca0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DIST_WRITE_DSTATE │ │ │ │ 3749: 012a60e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_BLOCKDEV_ADD_EVENT │ │ │ │ 3750: 01301206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_ERROR_DSTATE │ │ │ │ 3751: 0130277a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_NOT_FOUND_DSTATE │ │ │ │ 3752: 005ac225 72 FUNC GLOBAL DEFAULT 12 tb_target_set_jmp_target │ │ │ │ 3753: 01302ad8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_CONTROL_DSTATE │ │ │ │ 3754: 01303106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_DSTATE │ │ │ │ 3755: 013024e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_ROM_CHECKSUM_CHANGE_DSTATE │ │ │ │ 3756: 0130161e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_RX_XFER_DSTATE │ │ │ │ 3757: 013027f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_WRITE_START_DSTATE │ │ │ │ 3758: 013034ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_DSTATE │ │ │ │ 3759: 012b847c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_UNMAPPED_EVENT │ │ │ │ 3760: 00530bd5 652 FUNC GLOBAL DEFAULT 12 memory_listener_register │ │ │ │ 3761: 005df749 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorb │ │ │ │ - 3762: 007aa2b5 152 FUNC GLOBAL DEFAULT 12 qcow2_cache_put │ │ │ │ - 3763: 0086f611 64 FUNC GLOBAL DEFAULT 12 qlist_append_str │ │ │ │ + 3762: 007aa2bd 152 FUNC GLOBAL DEFAULT 12 qcow2_cache_put │ │ │ │ + 3763: 0086f619 64 FUNC GLOBAL DEFAULT 12 qlist_append_str │ │ │ │ 3764: 0121a548 68 OBJECT GLOBAL DEFAULT 24 bdrv_create_opts_simple │ │ │ │ 3765: 01302d76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_ITERATE_START_DSTATE │ │ │ │ 3766: 01179100 12 OBJECT GLOBAL DEFAULT 21 RebootAction_lookup │ │ │ │ 3767: 012b58e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_EVENT │ │ │ │ 3768: 01301468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_LOCK_STORAGE_CMD_NOT_SUPT_DSTATE │ │ │ │ 3769: 012b7ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANNOUNCE_TIMER_DEL_EVENT │ │ │ │ 3770: 012b8a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_UNGRAB_EVENT │ │ │ │ 3771: 01301462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM2_DSTATE │ │ │ │ - 3772: 00873561 192 FUNC GLOBAL DEFAULT 12 qemu_lock_fd_test │ │ │ │ + 3772: 00873569 192 FUNC GLOBAL DEFAULT 12 qemu_lock_fd_test │ │ │ │ 3773: 00314b99 78 FUNC GLOBAL DEFAULT 12 wm8750_set_bclk_in │ │ │ │ 3774: 005c6451 110 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl8i_i64 │ │ │ │ 3775: 01302a9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_NOP_CMD_DSTATE │ │ │ │ 3776: 0130207c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_ANNOUNCE_NOTIFY_DSTATE │ │ │ │ 3777: 012b852c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_REFRESH_EVENT │ │ │ │ 3778: 012b3424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_GET_PORT_STATUS_EVENT │ │ │ │ 3779: 01302e4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_FLR_DSTATE │ │ │ │ 3780: 0120afec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vrint_rm_h │ │ │ │ 3781: 00339959 112 FUNC GLOBAL DEFAULT 12 qdev_add_vm_change_state_handler │ │ │ │ 3782: 012a3790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COMMIT_START_EVENT │ │ │ │ 3783: 0041f9b5 4 FUNC GLOBAL DEFAULT 12 fp_port_get_learning │ │ │ │ - 3784: 00a61f30 25 OBJECT GLOBAL DEFAULT 14 allwinner_wdt_sun6i_regmap │ │ │ │ - 3785: 0088b399 4 FUNC GLOBAL DEFAULT 12 qemu_bh_delete │ │ │ │ - 3786: 006d1ea1 100 FUNC GLOBAL DEFAULT 12 helper_mve_vdup │ │ │ │ + 3784: 00a61f48 25 OBJECT GLOBAL DEFAULT 14 allwinner_wdt_sun6i_regmap │ │ │ │ + 3785: 0088b3a1 4 FUNC GLOBAL DEFAULT 12 qemu_bh_delete │ │ │ │ + 3786: 006d1ea9 100 FUNC GLOBAL DEFAULT 12 helper_mve_vdup │ │ │ │ 3787: 012b0d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_DCMD_EVENT │ │ │ │ 3788: 00528455 912 FUNC GLOBAL DEFAULT 12 ram_block_attributes_state_change │ │ │ │ - 3789: 00763b8d 108 FUNC GLOBAL DEFAULT 12 bdrv_probe_all │ │ │ │ + 3789: 00763b95 108 FUNC GLOBAL DEFAULT 12 bdrv_probe_all │ │ │ │ 3790: 01301310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_REPLY_DSTATE │ │ │ │ - 3791: 007d2ab5 84 FUNC GLOBAL DEFAULT 12 qed_write_l1_table │ │ │ │ + 3791: 007d2abd 84 FUNC GLOBAL DEFAULT 12 qed_write_l1_table │ │ │ │ 3792: 002ea795 252 FUNC GLOBAL DEFAULT 12 gdb_handle_file_io │ │ │ │ 3793: 012b4f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_INTX_EOI_EVENT │ │ │ │ 3794: 012a50a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_OVERFLOW_EVENT │ │ │ │ 3795: 012a732c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CG3_READ_EVENT │ │ │ │ 3796: 012ae9b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_MDATA_CB_EVENT │ │ │ │ 3797: 0120af68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vrint_rm_s │ │ │ │ 3798: 005d3e75 136 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd32 │ │ │ │ - 3799: 008757ed 462 FUNC GLOBAL DEFAULT 12 aio_set_fd_handler │ │ │ │ - 3800: 0082c079 204 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper │ │ │ │ + 3799: 008757f5 462 FUNC GLOBAL DEFAULT 12 aio_set_fd_handler │ │ │ │ + 3800: 0082c081 204 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper │ │ │ │ 3801: 0130147e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN2_DSTATE │ │ │ │ 3802: 005581c9 132 FUNC GLOBAL DEFAULT 12 hmp_delvm │ │ │ │ - 3803: 0074a005 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytes │ │ │ │ + 3803: 0074a00d 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytes │ │ │ │ 3804: 012a6744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_IRQ_LOWERED_EVENT │ │ │ │ 3805: 01303774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_SET_CAPABILITIES_DSTATE │ │ │ │ - 3806: 007307e5 4 FUNC GLOBAL DEFAULT 12 qemu_free_irq │ │ │ │ + 3806: 007307ed 4 FUNC GLOBAL DEFAULT 12 qemu_free_irq │ │ │ │ 3807: 0120f1ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_addlp_s16 │ │ │ │ 3808: 005de761 58 FUNC GLOBAL DEFAULT 12 helper_st_i128 │ │ │ │ 3809: 01302d24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_BUF_DSTATE │ │ │ │ - 3810: 006eb5f1 580 FUNC GLOBAL DEFAULT 12 helper_vesb │ │ │ │ + 3810: 006eb5f9 580 FUNC GLOBAL DEFAULT 12 helper_vesb │ │ │ │ 3811: 005ccda5 176 FUNC GLOBAL DEFAULT 12 perf_enable_perfmap │ │ │ │ 3812: 01302954 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_DO_SNOOP_DSTATE │ │ │ │ - 3813: 00895d35 216 FUNC GLOBAL DEFAULT 12 co_get_from_shres │ │ │ │ + 3813: 00895d3d 216 FUNC GLOBAL DEFAULT 12 co_get_from_shres │ │ │ │ 3814: 002c7fed 60 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_create │ │ │ │ 3815: 012b5bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_READ_EVENT │ │ │ │ 3816: 00533b79 196 FUNC GLOBAL DEFAULT 12 cpu_destroy_address_spaces │ │ │ │ 3817: 01302cfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_SKIP_ASYNC_DSTATE │ │ │ │ - 3818: 0081442d 564 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_stream │ │ │ │ + 3818: 00814435 564 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_stream │ │ │ │ 3819: 01301460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_UNSPEC_DSTATE │ │ │ │ 3820: 00334915 184 FUNC GLOBAL DEFAULT 12 qdev_machine_creation_done │ │ │ │ 3821: 00506ef9 96 FUNC GLOBAL DEFAULT 12 qmp_watchdog_set_action │ │ │ │ 3822: 01302060 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_TX_STATE_DSTATE │ │ │ │ - 3823: 00812885 564 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_commit │ │ │ │ + 3823: 0081288d 564 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_commit │ │ │ │ 3824: 004594cd 116 FUNC GLOBAL DEFAULT 12 scsi_emulate_block_limits │ │ │ │ - 3825: 00887845 32 FUNC GLOBAL DEFAULT 12 qsp_is_enabled │ │ │ │ + 3825: 0088784d 32 FUNC GLOBAL DEFAULT 12 qsp_is_enabled │ │ │ │ 3826: 012a969c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_UNKNOWN_EVENT │ │ │ │ - 3827: 00832d49 448 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats_members │ │ │ │ + 3827: 00832d51 448 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats_members │ │ │ │ 3828: 005582f5 176 FUNC GLOBAL DEFAULT 12 hmp_migrate_incoming │ │ │ │ 3829: 012ba64c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_RECOVER_EVENT │ │ │ │ - 3830: 0089fe91 236 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance_members │ │ │ │ + 3830: 0089fe99 236 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance_members │ │ │ │ 3831: 01301d2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_SET_REMOTE_IRR_DSTATE │ │ │ │ 3832: 00560805 336 FUNC GLOBAL DEFAULT 12 multifd_recv_cleanup │ │ │ │ 3833: 00298605 112 FUNC GLOBAL DEFAULT 12 disas_gstring_printf │ │ │ │ 3834: 0130337a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_UPDATE_GL_DSTATE │ │ │ │ - 3835: 0086f651 96 FUNC GLOBAL DEFAULT 12 qlist_append_null │ │ │ │ + 3835: 0086f659 96 FUNC GLOBAL DEFAULT 12 qlist_append_null │ │ │ │ 3836: 005e9e61 148 FUNC GLOBAL DEFAULT 12 plugin_scoreboard_new │ │ │ │ - 3837: 0085fb25 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel │ │ │ │ + 3837: 0085fb2d 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel │ │ │ │ 3838: 0057187d 66 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy │ │ │ │ 3839: 01302a40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY4_DSTATE │ │ │ │ 3840: 01303d9c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_vfio_c │ │ │ │ 3841: 01303e70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_REMOVE_DSTATE │ │ │ │ - 3842: 00857c31 236 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceTypeList │ │ │ │ + 3842: 00857c39 236 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceTypeList │ │ │ │ 3843: 01176314 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_tmp │ │ │ │ 3844: 012b9bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_CORRECTABLE_ERROR_EVENT │ │ │ │ 3845: 011781a0 12 OBJECT GLOBAL DEFAULT 21 RbdImageEncryptionFormat_lookup │ │ │ │ 3846: 01178050 12 OBJECT GLOBAL DEFAULT 21 FloppyDriveType_lookup │ │ │ │ 3847: 01302a96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_COMPLETE_REQ_DSTATE │ │ │ │ 3848: 002a888d 224 FUNC GLOBAL DEFAULT 12 float64r32_sub │ │ │ │ - 3849: 00824c09 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember │ │ │ │ + 3849: 00824c11 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember │ │ │ │ 3850: 012a5814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_FIND_STE_EVENT │ │ │ │ 3851: 012a68c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_IRQ_LOWERED_EVENT │ │ │ │ 3852: 005f44b5 84 FUNC GLOBAL DEFAULT 12 helper_exception_bkpt_insn │ │ │ │ 3853: 012a7e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZIO_READ_EVENT │ │ │ │ 3854: 01301c94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_BPR_WRITE_DSTATE │ │ │ │ - 3855: 007e4541 412 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated │ │ │ │ - 3856: 008132b5 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_mirror │ │ │ │ + 3855: 007e4549 412 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated │ │ │ │ + 3856: 008132bd 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_mirror │ │ │ │ 3857: 012bb56c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DISPLAY_RELOAD_EVENT │ │ │ │ 3858: 012b4164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_RESPONSE_EVENT │ │ │ │ 3859: 00608f49 196 FUNC GLOBAL DEFAULT 12 get_phys_addr │ │ │ │ 3860: 01302c04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_SUCCESS_DSTATE │ │ │ │ - 3861: 00842551 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfoList │ │ │ │ + 3861: 00842559 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfoList │ │ │ │ 3862: 013014de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LCREATE_RETURN_DSTATE │ │ │ │ 3863: 00382f9d 128 FUNC GLOBAL DEFAULT 12 i2c_init_bus │ │ │ │ - 3864: 0088e0b5 268 FUNC GLOBAL DEFAULT 12 thread_pool_free_aio │ │ │ │ + 3864: 0088e0bd 268 FUNC GLOBAL DEFAULT 12 thread_pool_free_aio │ │ │ │ 3865: 005ca57d 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xori │ │ │ │ 3866: 01302b66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_SUBMIT_DSTATE │ │ │ │ - 3867: 006eec71 328 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlad │ │ │ │ + 3867: 006eec79 328 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlad │ │ │ │ 3868: 012ba960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REMOVE_FD_EVENT │ │ │ │ 3869: 012b5b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WATCHDOG_PERFORM_ACTION_EVENT │ │ │ │ - 3870: 007fd961 192 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo │ │ │ │ + 3870: 007fd969 192 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo │ │ │ │ 3871: 00519edd 248 FUNC GLOBAL DEFAULT 12 hmp_snapshot_blkdev │ │ │ │ 3872: 012a38fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_TLS_HANDSHAKE_ERR_EVENT │ │ │ │ - 3873: 006ee791 284 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlah │ │ │ │ - 3874: 0084cfb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsValue │ │ │ │ + 3873: 006ee799 284 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlah │ │ │ │ + 3874: 0084cfb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsValue │ │ │ │ 3875: 005cd971 64 FUNC GLOBAL DEFAULT 12 accel_ioctl_end │ │ │ │ 3876: 01302192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ITR_SET_DSTATE │ │ │ │ 3877: 005ca521 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xors │ │ │ │ 3878: 011781cc 12 OBJECT GLOBAL DEFAULT 21 IscsiHeaderDigest_lookup │ │ │ │ 3879: 01212ec4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_pmax_u16 │ │ │ │ 3880: 01301fb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_INVALID_DSTATE │ │ │ │ 3881: 012ae224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_VECTOR_EVENT │ │ │ │ 3882: 012ba5dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ - 3883: 0083bfb9 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_rtc_change │ │ │ │ + 3883: 0083bfc1 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_rtc_change │ │ │ │ 3884: 002fcbd5 42 FUNC GLOBAL DEFAULT 12 acpi_data_push │ │ │ │ 3885: 012a6c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_FLUSH_BUF_EVENT │ │ │ │ 3886: 012b3334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_CANCEL_EVENT │ │ │ │ 3887: 013016a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_RESET_DONE_DSTATE │ │ │ │ 3888: 006152b5 68 FUNC GLOBAL DEFAULT 12 helper_recpe_u32 │ │ │ │ 3889: 012b26fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_CQ_EVENT │ │ │ │ 3890: 013036b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_HV_BALLOON_STATUS_REPORT_DSTATE │ │ │ │ - 3891: 006eea01 292 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlas │ │ │ │ - 3892: 00760899 20 FUNC GLOBAL DEFAULT 12 is_daemonized │ │ │ │ + 3891: 006eea09 292 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlas │ │ │ │ + 3892: 007608a1 20 FUNC GLOBAL DEFAULT 12 is_daemonized │ │ │ │ 3893: 005d8dc1 1456 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_end │ │ │ │ 3894: 012ad708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_VLAN_IS_VLAN_PKT_EVENT │ │ │ │ 3895: 0054e045 692 FUNC GLOBAL DEFAULT 12 tpm_util_get_buffer_size │ │ │ │ 3896: 01178234 12 OBJECT GLOBAL DEFAULT 21 BlkdebugEvent_lookup │ │ │ │ - 3897: 006aca49 22 FUNC GLOBAL DEFAULT 12 mve_update_eci │ │ │ │ + 3897: 006aca0d 22 FUNC GLOBAL DEFAULT 12 mve_update_eci │ │ │ │ 3898: 01303e46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_COROUTINE_YIELD_DSTATE │ │ │ │ 3899: 013034b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TRANSLATE_BLOCK_DSTATE │ │ │ │ 3900: 012b4c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_STATE_EVENT │ │ │ │ - 3901: 00894e49 40 FUNC GLOBAL DEFAULT 12 iov_send_recv_with_flags │ │ │ │ + 3901: 00894e51 40 FUNC GLOBAL DEFAULT 12 iov_send_recv_with_flags │ │ │ │ 3902: 012a36e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BACKUP_DO_COW_RETURN_EVENT │ │ │ │ 3903: 00614d3d 364 FUNC GLOBAL DEFAULT 12 helper_recpe_f16 │ │ │ │ 3904: 0057d7ad 184 FUNC GLOBAL DEFAULT 12 monitor_fdset_dup_fd_remove │ │ │ │ 3905: 0130267a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_EXTENDED_DSTATE │ │ │ │ - 3906: 007181ad 232 FUNC GLOBAL DEFAULT 12 vfio_pci_pre_reset │ │ │ │ - 3907: 00843201 16 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValues_members │ │ │ │ + 3906: 007181b5 232 FUNC GLOBAL DEFAULT 12 vfio_pci_pre_reset │ │ │ │ + 3907: 00843209 16 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValues_members │ │ │ │ 3908: 013031b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SEND_RP_MESSAGE_DSTATE │ │ │ │ 3909: 01302e22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_STATE_DSTATE │ │ │ │ 3910: 005dfb3d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminb_mmu │ │ │ │ 3911: 0048f6f9 268 FUNC GLOBAL DEFAULT 12 smbios_get_tables │ │ │ │ 3912: 01303792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_GETFD_DSTATE │ │ │ │ 3913: 0120bdd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcmlad │ │ │ │ 3914: 012b271c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_UTRD_EVENT │ │ │ │ - 3915: 0089e03d 76 FUNC GLOBAL DEFAULT 12 qmp_xen_event_inject │ │ │ │ + 3915: 0089e045 76 FUNC GLOBAL DEFAULT 12 qmp_xen_event_inject │ │ │ │ 3916: 012a749c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_GUEST_PRIMARY_RESIZED_EVENT │ │ │ │ 3917: 0050cbb9 128 FUNC GLOBAL DEFAULT 12 audio_pcm_init_info │ │ │ │ 3918: 01302bb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PCGREG_READ_DSTATE │ │ │ │ 3919: 0120bfe8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcmlah │ │ │ │ 3920: 012130d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_pmin_u16 │ │ │ │ 3921: 01302a34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_LOWERING_IRQ_DSTATE │ │ │ │ 3922: 01302c1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_ENABLE_DSTATE │ │ │ │ 3923: 01303158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CLOSE_DSTATE │ │ │ │ - 3924: 006d3f15 88 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxsb │ │ │ │ + 3924: 006d3f1d 88 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxsb │ │ │ │ 3925: 012b7758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_LOAD_EVENT │ │ │ │ 3926: 01303808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATS_DSTATE │ │ │ │ 3927: 013016e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_COMMAND_DSTATE │ │ │ │ 3928: 01301a32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADFIS_DSTATE │ │ │ │ - 3929: 008093c1 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS_members │ │ │ │ + 3929: 008093c9 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS_members │ │ │ │ 3930: 005ea32d 688 FUNC GLOBAL DEFAULT 12 ebpf_rss_load │ │ │ │ 3931: 0043d189 88 FUNC GLOBAL DEFAULT 12 eeprom93xx_free │ │ │ │ 3932: 01302fe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_WRITE_DSTATE │ │ │ │ 3933: 012a7e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_ASPEED_APB2OPB_WRITE_EVENT │ │ │ │ - 3934: 006d3f6d 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxsh │ │ │ │ + 3934: 006d3f75 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxsh │ │ │ │ 3935: 01301760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_WO_READ_DSTATE │ │ │ │ 3936: 003e2709 48 FUNC GLOBAL DEFAULT 12 is_supported_silicon_rev │ │ │ │ 3937: 012b9e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_RESUME_EVENT │ │ │ │ 3938: 012b75c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_GTREE_EVENT │ │ │ │ 3939: 011e1164 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchl_be │ │ │ │ 3940: 012b9d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REQUEST_EBPF_EVENT │ │ │ │ 3941: 0120bee0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcmlas │ │ │ │ 3942: 01302a12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_I2C_EVENT_DSTATE │ │ │ │ 3943: 012142e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_ultod_round_to_nearest │ │ │ │ - 3944: 0085f2ad 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ExpirePasswordOptions_base_members │ │ │ │ + 3944: 0085f2b5 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ExpirePasswordOptions_base_members │ │ │ │ 3945: 0051af6d 156 FUNC GLOBAL DEFAULT 12 cpu_single_step │ │ │ │ 3946: 0060b9e1 248 FUNC GLOBAL DEFAULT 12 helper_rebuild_hflags_a32_newel │ │ │ │ - 3947: 008277e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFastList │ │ │ │ + 3947: 008277f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFastList │ │ │ │ 3948: 01301cf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_IRQ_DSTATE │ │ │ │ 3949: 012a9dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_MASK_EVENT │ │ │ │ 3950: 011fc8ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqnegb │ │ │ │ - 3951: 00801035 136 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo_members │ │ │ │ + 3951: 0080103d 136 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo_members │ │ │ │ 3952: 012a92ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_TM_READ_EVENT │ │ │ │ - 3953: 007f8bd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListProperties │ │ │ │ + 3953: 007f8bd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListProperties │ │ │ │ 3954: 01302054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_SETUP_FILTER_DSTATE │ │ │ │ 3955: 01301b8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_SOURCE_CONFIG_DSTATE │ │ │ │ 3956: 005d3efd 158 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd64 │ │ │ │ 3957: 011fc868 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqnegh │ │ │ │ - 3958: 006d3fdd 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxsw │ │ │ │ + 3958: 006d3fe5 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxsw │ │ │ │ 3959: 0052fe15 26 FUNC GLOBAL DEFAULT 12 memory_region_msync │ │ │ │ 3960: 012ac238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_UPDATE_IRQ_EVENT │ │ │ │ 3961: 003ee0fd 208 FUNC GLOBAL DEFAULT 12 e1000x_reset_mac_addr │ │ │ │ - 3962: 006d9e85 166 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlahb │ │ │ │ + 3962: 006d9e8d 166 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlahb │ │ │ │ 3963: 012baf10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_ELEMENT_EVENT │ │ │ │ 3964: 012a966c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_READ_FAULT_EVENT │ │ │ │ 3965: 011dfd48 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul16 │ │ │ │ 3966: 013030d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_DSTATE │ │ │ │ 3967: 0130366e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_RESUME_DSTATE │ │ │ │ - 3968: 006d9f2d 204 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlahh │ │ │ │ + 3968: 006d9f35 204 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlahh │ │ │ │ 3969: 012ab12c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_SET_IRQ_EVENT │ │ │ │ 3970: 012b96a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DRIVE_MIRROR_EVENT │ │ │ │ - 3971: 0083285d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasTransform │ │ │ │ + 3971: 00832865 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasTransform │ │ │ │ 3972: 0130294c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_DMA_RW_DSTATE │ │ │ │ 3973: 012b1a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_HOLD_RESET_EVENT │ │ │ │ 3974: 002c5729 176 FUNC GLOBAL DEFAULT 12 info_trace_events_completion │ │ │ │ 3975: 01301ff4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_CAN_RECEIVE_DSTATE │ │ │ │ 3976: 011fc7e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqnegw │ │ │ │ 3977: 012a76ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_PRE_SAVE_EVENT │ │ │ │ 3978: 00424151 14 FUNC GLOBAL DEFAULT 12 ctucan_can_receive │ │ │ │ @@ -3986,82 +3986,82 @@ │ │ │ │ 3982: 012aabbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDMC_WRITE_EVENT │ │ │ │ 3983: 012a3bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_PAYLOAD_DECODE_EVENT │ │ │ │ 3984: 01301d3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_IOPORT_READ_DSTATE │ │ │ │ 3985: 011ff6d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrh_sg_uh │ │ │ │ 3986: 002ccf1d 16 FUNC GLOBAL DEFAULT 12 keycode_is_keypad │ │ │ │ 3987: 01303596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ENABLE_DSTATE │ │ │ │ 3988: 00447595 16 FUNC GLOBAL DEFAULT 12 pci_bridge_map_irq │ │ │ │ - 3989: 00784a09 236 FUNC GLOBAL DEFAULT 12 blk_new_open │ │ │ │ + 3989: 00784a11 236 FUNC GLOBAL DEFAULT 12 blk_new_open │ │ │ │ 3990: 01302cc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_READ_DSTATE │ │ │ │ 3991: 011f3808 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmullb_scalarh │ │ │ │ 3992: 012b4134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_ATTACH_EVENT │ │ │ │ - 3993: 006d9ff9 176 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlahw │ │ │ │ - 3994: 0072be7d 4 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus │ │ │ │ + 3993: 006da001 176 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlahw │ │ │ │ + 3994: 0072be85 4 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus │ │ │ │ 3995: 012a5484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_ADDR_HI_EVENT │ │ │ │ 3996: 012acd78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_READ_IAM_EVENT │ │ │ │ 3997: 012ae134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_SMALL_EVENT │ │ │ │ 3998: 00614ea9 6 FUNC GLOBAL DEFAULT 12 helper_recpe_f32 │ │ │ │ 3999: 01301568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_FLAGS_DSTATE │ │ │ │ 4000: 012183e4 4 OBJECT GLOBAL DEFAULT 24 graphic_depth │ │ │ │ - 4001: 007e8d21 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_printf │ │ │ │ + 4001: 007e8d29 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_printf │ │ │ │ 4002: 012afbd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_COMMAND_COMPLETE_NOIO_EVENT │ │ │ │ 4003: 012aacac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSINFO_WRITE_EVENT │ │ │ │ 4004: 005c1161 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i64_chk │ │ │ │ 4005: 011ff64c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrh_sg_uw │ │ │ │ 4006: 012bc0fc 28 OBJECT GLOBAL DEFAULT 25 qemu_cpu_list_lock │ │ │ │ 4007: 006109dd 150 FUNC GLOBAL DEFAULT 12 helper_neon_unzip8 │ │ │ │ 4008: 0066fe89 208 FUNC GLOBAL DEFAULT 12 aspeed_board_init_flashes │ │ │ │ 4009: 01302bc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ENABLE_CHAN_DSTATE │ │ │ │ 4010: 012b0428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_STATUS_EVENT │ │ │ │ - 4011: 007345ed 276 FUNC GLOBAL DEFAULT 12 object_apply_global_props │ │ │ │ + 4011: 007345f5 276 FUNC GLOBAL DEFAULT 12 object_apply_global_props │ │ │ │ 4012: 011f3784 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmullb_scalarw │ │ │ │ - 4013: 0078bd29 360 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock │ │ │ │ - 4014: 0088e5e5 28 FUNC GLOBAL DEFAULT 12 qemu_clock_has_timers │ │ │ │ + 4013: 0078bd31 360 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock │ │ │ │ + 4014: 0088e5ed 28 FUNC GLOBAL DEFAULT 12 qemu_clock_has_timers │ │ │ │ 4015: 006156c9 128 FUNC GLOBAL DEFAULT 12 helper_check_hcr_el2_trap │ │ │ │ 4016: 0059a7a1 104 FUNC GLOBAL DEFAULT 12 replay_put_array │ │ │ │ 4017: 003a4955 76 FUNC GLOBAL DEFAULT 12 gicv3_update │ │ │ │ - 4018: 006d404d 86 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxub │ │ │ │ + 4018: 006d4055 86 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxub │ │ │ │ 4019: 005de581 112 FUNC GLOBAL DEFAULT 12 helper_ld_i128 │ │ │ │ - 4020: 007f80fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint32List │ │ │ │ + 4020: 007f8105 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint32List │ │ │ │ 4021: 012a7a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_GET_DISPLAY_INFO_EVENT │ │ │ │ 4022: 012b6e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CLOSE_EVENT │ │ │ │ 4023: 005e0a65 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_le_mmu │ │ │ │ 4024: 002eb411 36 FUNC GLOBAL DEFAULT 12 gdb_can_reverse │ │ │ │ 4025: 00397dcd 64 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_ok │ │ │ │ - 4026: 00841105 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_CONNECTED_arg_members │ │ │ │ + 4026: 0084110d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_CONNECTED_arg_members │ │ │ │ 4027: 003f1359 80 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_vhdr │ │ │ │ - 4028: 006d40a5 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxuh │ │ │ │ + 4028: 006d40ad 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxuh │ │ │ │ 4029: 012b7d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_STATE_FINALIZE_EVENT │ │ │ │ 4030: 012a9fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_SET_IRQ_EVENT │ │ │ │ 4031: 012b74d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_DIRTY_LIMIT_GUEST_EVENT │ │ │ │ 4032: 002bc7cd 10 FUNC GLOBAL DEFAULT 12 int32_to_bfloat16 │ │ │ │ 4033: 012afcb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SEEK_10_EVENT │ │ │ │ 4034: 012acfd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_PENDING_CLEARING_EVENT │ │ │ │ 4035: 01179214 12 OBJECT GLOBAL DEFAULT 21 StatsProvider_lookup │ │ │ │ 4036: 006141b5 6 FUNC GLOBAL DEFAULT 12 helper_vfp_sqtod │ │ │ │ 4037: 01303182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_RESUME_ACK_DSTATE │ │ │ │ 4038: 005e5811 248 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchq_be_mmu │ │ │ │ 4039: 00592765 220 FUNC GLOBAL DEFAULT 12 hmp_hostfwd_add │ │ │ │ - 4040: 00837139 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration_pass │ │ │ │ + 4040: 00837141 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration_pass │ │ │ │ 4041: 002c71b5 68 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_string │ │ │ │ 4042: 01302b5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_COMMAND_DSTATE │ │ │ │ 4043: 00614959 36 FUNC GLOBAL DEFAULT 12 helper_vfp_sqtoh │ │ │ │ 4044: 01302e7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_ENABLE_DSTATE │ │ │ │ - 4045: 006f14d1 136 FUNC GLOBAL DEFAULT 12 helper_gvec_fmin_d │ │ │ │ + 4045: 006f14d9 136 FUNC GLOBAL DEFAULT 12 helper_gvec_fmin_d │ │ │ │ 4046: 01303012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_GPIO_SET_DSTATE │ │ │ │ 4047: 0059d64d 28 FUNC GLOBAL DEFAULT 12 semihosting_get_arg │ │ │ │ 4048: 01302086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_ACCEPT_DSTATE │ │ │ │ 4049: 012b03a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_RESET_EVENT │ │ │ │ 4050: 012b4f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_DISABLE_EVENT │ │ │ │ 4051: 012a9c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_AP_READ_EVENT │ │ │ │ 4052: 012a62f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_START_EVENT │ │ │ │ - 4053: 006f13d1 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fmin_h │ │ │ │ + 4053: 006f13d9 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fmin_h │ │ │ │ 4054: 013027de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_UNDERFLOW_DSTATE │ │ │ │ - 4055: 008307ad 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_jit │ │ │ │ - 4056: 006d4115 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxuw │ │ │ │ + 4055: 008307b5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_jit │ │ │ │ + 4056: 006d411d 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxuw │ │ │ │ 4057: 01302fa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_DSTATE │ │ │ │ 4058: 01303382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_SET_POS_DSTATE │ │ │ │ 4059: 005fab79 638 FUNC GLOBAL DEFAULT 12 aarch64_sync_32_to_64 │ │ │ │ 4060: 012afdb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_COMPLETE_EVENT │ │ │ │ 4061: 012b59a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_NOMATCH_EVENT │ │ │ │ 4062: 011dfcc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul32 │ │ │ │ 4063: 012a5b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_TX_XFER_EVENT │ │ │ │ @@ -4070,81 +4070,81 @@ │ │ │ │ 4066: 012b4aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_HANDLER_EVENT │ │ │ │ 4067: 011d1020 128 OBJECT GLOBAL DEFAULT 24 hw_compat_4_0 │ │ │ │ 4068: 01301ea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_SET_IRQ_DSTATE │ │ │ │ 4069: 011d10a0 16 OBJECT GLOBAL DEFAULT 24 hw_compat_4_1 │ │ │ │ 4070: 012a955c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_CLEAR_PENDING_EVENT │ │ │ │ 4071: 011d10b0 192 OBJECT GLOBAL DEFAULT 24 hw_compat_4_2 │ │ │ │ 4072: 012a80a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_READ_EVENT │ │ │ │ - 4073: 007a8a95 2540 FUNC GLOBAL DEFAULT 12 qcow2_store_persistent_dirty_bitmaps │ │ │ │ + 4073: 007a8a9d 2540 FUNC GLOBAL DEFAULT 12 qcow2_store_persistent_dirty_bitmaps │ │ │ │ 4074: 004cf7e9 264 FUNC GLOBAL DEFAULT 12 usb_msd_handle_reset │ │ │ │ - 4075: 006faafd 58 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmlsl │ │ │ │ - 4076: 006f1451 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fmin_s │ │ │ │ - 4077: 00808f21 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase_members │ │ │ │ + 4075: 006fab05 58 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmlsl │ │ │ │ + 4076: 006f1459 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fmin_s │ │ │ │ + 4077: 00808f29 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase_members │ │ │ │ 4078: 012ba00c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMP_SKEYS_EVENT │ │ │ │ - 4079: 00823329 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpQueryResult │ │ │ │ - 4080: 0074a16d 136 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_base64 │ │ │ │ - 4081: 006ded15 168 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnb_sb │ │ │ │ - 4082: 00823fc9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump_guest_memory_capability │ │ │ │ - 4083: 0070f44d 140 FUNC GLOBAL DEFAULT 12 vfio_container_dma_unmap │ │ │ │ + 4079: 00823331 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpQueryResult │ │ │ │ + 4080: 0074a175 136 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_base64 │ │ │ │ + 4081: 006ded1d 168 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnb_sb │ │ │ │ + 4082: 00823fd1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump_guest_memory_capability │ │ │ │ + 4083: 0070f455 140 FUNC GLOBAL DEFAULT 12 vfio_container_dma_unmap │ │ │ │ 4084: 00568f6d 76 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test_byte_offset │ │ │ │ 4085: 0130246c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RW_COMPLETE_CB_DSTATE │ │ │ │ 4086: 01301578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_CLEAR_REMOVE_EVT_DSTATE │ │ │ │ 4087: 012a7b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_KEY_EVENT_EVENT │ │ │ │ 4088: 0055824d 6 FUNC GLOBAL DEFAULT 12 hmp_migrate_cancel │ │ │ │ 4089: 011deb3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax8 │ │ │ │ - 4090: 0077c655 88 FUNC GLOBAL DEFAULT 12 aio_task_pool_new │ │ │ │ + 4090: 0077c65d 88 FUNC GLOBAL DEFAULT 12 aio_task_pool_new │ │ │ │ 4091: 0059b5ed 316 FUNC GLOBAL DEFAULT 12 replay_save_events │ │ │ │ 4092: 01302dfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_HOST_BRIDGE_ENABLED_DSTATE │ │ │ │ - 4093: 006dee65 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnb_sh │ │ │ │ + 4093: 006dee6d 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnb_sh │ │ │ │ 4094: 004b23b5 80 FUNC GLOBAL DEFAULT 12 usb_unregister_port │ │ │ │ - 4095: 0074f231 44 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_new_server │ │ │ │ + 4095: 0074f239 44 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_new_server │ │ │ │ 4096: 004de671 380 FUNC GLOBAL DEFAULT 12 vfio_region_read │ │ │ │ 4097: 012aab0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_PROPERTY_EVENT │ │ │ │ 4098: 002c8a05 68 FUNC GLOBAL DEFAULT 12 dpy_gfx_update_full │ │ │ │ 4099: 0058bb95 140 FUNC GLOBAL DEFAULT 12 net_stream_data_listen │ │ │ │ - 4100: 006dc1d1 92 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvsb │ │ │ │ + 4100: 006dc1d9 92 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvsb │ │ │ │ 4101: 012b3114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OBJECT_FREE_EVENT │ │ │ │ - 4102: 007e741d 420 FUNC GLOBAL DEFAULT 12 blk_pwritev │ │ │ │ + 4102: 007e7425 420 FUNC GLOBAL DEFAULT 12 blk_pwritev │ │ │ │ 4103: 0130139c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_PARSE_DSTATE │ │ │ │ 4104: 01208d60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmin_d │ │ │ │ 4105: 012ac038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_FRONTEND_CHANGED_EVENT │ │ │ │ - 4106: 0077a449 124 FUNC GLOBAL DEFAULT 12 nbd_cmd_lookup │ │ │ │ + 4106: 0077a451 124 FUNC GLOBAL DEFAULT 12 nbd_cmd_lookup │ │ │ │ 4107: 005efcd1 272 FUNC GLOBAL DEFAULT 12 arm_reset_cpu │ │ │ │ 4108: 012b86ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_PASS_EVENT │ │ │ │ 4109: 012a29f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_UNEXPECTED_RUNPKT_EVENT │ │ │ │ 4110: 012ac068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_DESTROY_EVENT │ │ │ │ - 4111: 008a5955 80 FUNC GLOBAL DEFAULT 12 vu_queue_set_notification │ │ │ │ + 4111: 008a595d 80 FUNC GLOBAL DEFAULT 12 vu_queue_set_notification │ │ │ │ 4112: 012a45a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_PERIOD_EVENT │ │ │ │ - 4113: 0080bc05 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor │ │ │ │ - 4114: 006dc22d 92 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvsh │ │ │ │ + 4113: 0080bc0d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor │ │ │ │ + 4114: 006dc235 92 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvsh │ │ │ │ 4115: 0056124d 248 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_prepare │ │ │ │ 4116: 0043f4dd 136 FUNC GLOBAL DEFAULT 12 msi_uninit │ │ │ │ 4117: 01208e68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmin_h │ │ │ │ - 4118: 0086f441 86 FUNC GLOBAL DEFAULT 12 qdict_unref │ │ │ │ + 4118: 0086f449 86 FUNC GLOBAL DEFAULT 12 qdict_unref │ │ │ │ 4119: 005628ed 34 FUNC GLOBAL DEFAULT 12 migrate_postcopy_blocktime │ │ │ │ 4120: 012b0d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_INVALID_EVENT │ │ │ │ 4121: 0130177c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_DMABUSY_DSTATE │ │ │ │ 4122: 012a7f50 148 OBJECT GLOBAL DEFAULT 24 hw_i2c_trace_events │ │ │ │ 4123: 011e4890 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgl_be │ │ │ │ 4124: 0059a6d1 208 FUNC GLOBAL DEFAULT 12 replay_put_qword │ │ │ │ - 4125: 0085206d 108 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping_members │ │ │ │ + 4125: 00852075 108 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping_members │ │ │ │ 4126: 005cbf61 148 FUNC GLOBAL DEFAULT 12 tcg_gen_cmp_vec │ │ │ │ 4127: 012b23ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_DATA2SEND_EVENT │ │ │ │ 4128: 012b7348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_RESTORED_EVENT │ │ │ │ 4129: 00558de5 22 FUNC GLOBAL DEFAULT 12 loadvm_completion │ │ │ │ 4130: 013012c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_OPEN_COMMON_DSTATE │ │ │ │ 4131: 012025bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bfmlsl │ │ │ │ 4132: 013010b4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_run_state_c │ │ │ │ 4133: 01208de4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmin_s │ │ │ │ 4134: 0130367c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_EXPANSION_DSTATE │ │ │ │ 4135: 0041fa91 14 FUNC GLOBAL DEFAULT 12 fp_port_check_world │ │ │ │ 4136: 0117927c 12 OBJECT GLOBAL DEFAULT 21 TransactionActionKind_lookup │ │ │ │ 4137: 01302a6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_INDEX_DSTATE │ │ │ │ - 4138: 0072b981 148 FUNC GLOBAL DEFAULT 12 hmp_gva2gpa │ │ │ │ - 4139: 006dc289 96 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvsw │ │ │ │ + 4138: 0072b989 148 FUNC GLOBAL DEFAULT 12 hmp_gva2gpa │ │ │ │ + 4139: 006dc291 96 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvsw │ │ │ │ 4140: 012af144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_MAP_IRQ_EVENT │ │ │ │ 4141: 012aa01c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_TARGET_EVENT │ │ │ │ 4142: 01303190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_ADD_DSTATE │ │ │ │ 4143: 01301d32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_REGISTER_READ_DSTATE │ │ │ │ 4144: 0044a465 6 FUNC GLOBAL DEFAULT 12 shpc_bar_size │ │ │ │ 4145: 002b6a79 256 FUNC GLOBAL DEFAULT 12 float128_round_to_int │ │ │ │ 4146: 0130152e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_IO_READ_DSTATE │ │ │ │ @@ -4154,29 +4154,29 @@ │ │ │ │ 4150: 012b20b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_EXTERNAL_CLOCK_EVENT │ │ │ │ 4151: 012017d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fminnump_d │ │ │ │ 4152: 004f82d9 106 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_new │ │ │ │ 4153: 004eb169 140 FUNC GLOBAL DEFAULT 12 virtio_pci_add_shm_cap │ │ │ │ 4154: 01302d36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_BP_BE_DSTATE │ │ │ │ 4155: 01303102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_DSTATE │ │ │ │ 4156: 011780f0 12 OBJECT GLOBAL DEFAULT 21 BlockdevVhdxSubformat_lookup │ │ │ │ - 4157: 0087e1f5 10 FUNC GLOBAL DEFAULT 12 fifo8_num_free │ │ │ │ + 4157: 0087e1fd 10 FUNC GLOBAL DEFAULT 12 fifo8_num_free │ │ │ │ 4158: 012018d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fminnump_h │ │ │ │ 4159: 012b58c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_INIT_EVENT │ │ │ │ - 4160: 006f5905 194 FUNC GLOBAL DEFAULT 12 helper_gvec_sli_b │ │ │ │ + 4160: 006f590d 194 FUNC GLOBAL DEFAULT 12 helper_gvec_sli_b │ │ │ │ 4161: 012dfd10 4 OBJECT GLOBAL DEFAULT 25 shutdown_action │ │ │ │ 4162: 00614eb9 428 FUNC GLOBAL DEFAULT 12 helper_recpe_f64 │ │ │ │ 4163: 0029691d 180 FUNC GLOBAL DEFAULT 12 machine_check_smp_cache │ │ │ │ - 4164: 006f5b4d 320 FUNC GLOBAL DEFAULT 12 helper_gvec_sli_d │ │ │ │ + 4164: 006f5b55 320 FUNC GLOBAL DEFAULT 12 helper_gvec_sli_d │ │ │ │ 4165: 0130191e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_RES_ATTACH_DSTATE │ │ │ │ 4166: 011fef98 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrd_sg_wb_ud │ │ │ │ - 4167: 0088eb0d 46 FUNC GLOBAL DEFAULT 12 timer_expired │ │ │ │ + 4167: 0088eb15 46 FUNC GLOBAL DEFAULT 12 timer_expired │ │ │ │ 4168: 012b1d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_WRITE_EVENT │ │ │ │ 4169: 011e270c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchl_be │ │ │ │ 4170: 005db8a1 4 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx │ │ │ │ - 4171: 006f59c9 196 FUNC GLOBAL DEFAULT 12 helper_gvec_sli_h │ │ │ │ + 4171: 006f59d1 196 FUNC GLOBAL DEFAULT 12 helper_gvec_sli_h │ │ │ │ 4172: 003efbed 212 FUNC GLOBAL DEFAULT 12 net_rx_pkt_attach_iovec │ │ │ │ 4173: 01205424 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usra_b │ │ │ │ 4174: 01302db8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_CREATE_WINDOW_DSTATE │ │ │ │ 4175: 005d2a75 126 FUNC GLOBAL DEFAULT 12 helper_gvec_lt16 │ │ │ │ 4176: 01205298 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usra_d │ │ │ │ 4177: 012b0f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_NEW_EVENT │ │ │ │ 4178: 01201854 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fminnump_s │ │ │ │ @@ -4184,147 +4184,147 @@ │ │ │ │ 4180: 011fbd10 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovuntb │ │ │ │ 4181: 01302d00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_READ_ERROR_DSTATE │ │ │ │ 4182: 002c566d 188 FUNC GLOBAL DEFAULT 12 hmp_info_trace_events │ │ │ │ 4183: 005e6595 716 FUNC GLOBAL DEFAULT 12 icount_configure │ │ │ │ 4184: 0130118e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_REPORT_DSTATE │ │ │ │ 4185: 012053a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usra_h │ │ │ │ 4186: 01303614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CHARDEV_DSTATE │ │ │ │ - 4187: 0085d241 236 FUNC GLOBAL DEFAULT 12 visit_type_TpmModelList │ │ │ │ - 4188: 008956ed 72 FUNC GLOBAL DEFAULT 12 iov_discard_front │ │ │ │ - 4189: 006f5a8d 192 FUNC GLOBAL DEFAULT 12 helper_gvec_sli_s │ │ │ │ + 4187: 0085d249 236 FUNC GLOBAL DEFAULT 12 visit_type_TpmModelList │ │ │ │ + 4188: 008956f5 72 FUNC GLOBAL DEFAULT 12 iov_discard_front │ │ │ │ + 4189: 006f5a95 192 FUNC GLOBAL DEFAULT 12 helper_gvec_sli_s │ │ │ │ 4190: 011fbc8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovunth │ │ │ │ 4191: 012b7c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_GET_BYTE_EVENT │ │ │ │ 4192: 002ad141 4404 FUNC GLOBAL DEFAULT 12 float32_muladd_scalbn │ │ │ │ 4193: 01302886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RPMB_WRITE_BLOCK_DSTATE │ │ │ │ - 4194: 006df005 112 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnb_ub │ │ │ │ + 4194: 006df00d 112 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnb_ub │ │ │ │ 4195: 011f91c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmulhb │ │ │ │ 4196: 0130270c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SATN_DSTATE │ │ │ │ 4197: 01217f34 132 OBJECT GLOBAL DEFAULT 24 helper_info_v7m_vlldm │ │ │ │ 4198: 0120ea30 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qabs_s8 │ │ │ │ - 4199: 0081060d 132 FUNC GLOBAL DEFAULT 12 visit_type_QuorumOpType │ │ │ │ + 4199: 00810615 132 FUNC GLOBAL DEFAULT 12 visit_type_QuorumOpType │ │ │ │ 4200: 012b4eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_ENABLE_EVENT │ │ │ │ - 4201: 006df0dd 148 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnb_uh │ │ │ │ + 4201: 006df0e5 148 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnb_uh │ │ │ │ 4202: 0120531c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usra_s │ │ │ │ 4203: 011f913c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmulhh │ │ │ │ 4204: 012b0648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_DISSEL_EVENT │ │ │ │ 4205: 00317205 580 FUNC GLOBAL DEFAULT 12 blkconf_blocksizes │ │ │ │ - 4206: 006dc2e9 88 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvub │ │ │ │ + 4206: 006dc2f1 88 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvub │ │ │ │ 4207: 01302266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_DISABLED_DSTATE │ │ │ │ - 4208: 0080692d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDriver │ │ │ │ + 4208: 00806935 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDriver │ │ │ │ 4209: 002be439 6 FUNC GLOBAL DEFAULT 12 float16_minimum_number │ │ │ │ - 4210: 006d07f5 186 FUNC GLOBAL DEFAULT 12 helper_mve_vstrd_sg_wb_ud │ │ │ │ + 4210: 006d07fd 186 FUNC GLOBAL DEFAULT 12 helper_mve_vstrd_sg_wb_ud │ │ │ │ 4211: 004dce35 768 FUNC GLOBAL DEFAULT 12 vfio_migration_realize │ │ │ │ - 4212: 0088bdf1 496 FUNC GLOBAL DEFAULT 12 qemu_init_main_loop │ │ │ │ + 4212: 0088bdf9 496 FUNC GLOBAL DEFAULT 12 qemu_init_main_loop │ │ │ │ 4213: 012ad8a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_TCP_EVENT │ │ │ │ - 4214: 006dc341 92 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvuh │ │ │ │ + 4214: 006dc349 92 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvuh │ │ │ │ 4215: 0130124a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_GET_EMPTY_DSTATE │ │ │ │ 4216: 01302762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DSTATE │ │ │ │ 4217: 012aa73c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_WRITE_MMR_INVALID_EVENT │ │ │ │ 4218: 002959f9 16 FUNC GLOBAL DEFAULT 12 cpu_exit │ │ │ │ 4219: 01303716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 4220: 012aa0dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_SET_IRQ_EVENT │ │ │ │ 4221: 011e7f70 132 OBJECT GLOBAL DEFAULT 24 helper_info_ssat │ │ │ │ 4222: 011f90b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmulhw │ │ │ │ - 4223: 0081c635 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_send_break_arg_members │ │ │ │ + 4223: 0081c63d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_send_break_arg_members │ │ │ │ 4224: 005155fd 28 FUNC GLOBAL DEFAULT 12 qemu_system_dump_in_progress │ │ │ │ - 4225: 006f68a1 106 FUNC GLOBAL DEFAULT 12 helper_gvec_sabd_b │ │ │ │ + 4225: 006f68a9 106 FUNC GLOBAL DEFAULT 12 helper_gvec_sabd_b │ │ │ │ 4226: 0041c1bd 22 FUNC GLOBAL DEFAULT 12 get_vhost_net │ │ │ │ 4227: 00536a89 10 FUNC GLOBAL DEFAULT 12 qemu_ram_is_shared │ │ │ │ 4228: 003f1919 612 FUNC GLOBAL DEFAULT 12 net_rx_pkt_fix_l4_csum │ │ │ │ 4229: 0060fbad 14 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_u16 │ │ │ │ - 4230: 006f69dd 144 FUNC GLOBAL DEFAULT 12 helper_gvec_sabd_d │ │ │ │ + 4230: 006f69e5 144 FUNC GLOBAL DEFAULT 12 helper_gvec_sabd_d │ │ │ │ 4231: 011dfc40 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul64 │ │ │ │ - 4232: 006ebf91 92 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_b │ │ │ │ + 4232: 006ebf99 92 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_b │ │ │ │ 4233: 012b5718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_ALLOC_ELEMENT_EVENT │ │ │ │ 4234: 005675bd 76 FUNC GLOBAL DEFAULT 12 postcopy_preempt_establish_channel │ │ │ │ - 4235: 0089dda1 6 FUNC GLOBAL DEFAULT 12 xen_pci_slot_get_pirq │ │ │ │ - 4236: 0075aef5 84 FUNC GLOBAL DEFAULT 12 bdrv_set_monitor_owned │ │ │ │ - 4237: 006ed619 228 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_d │ │ │ │ + 4235: 0089dda9 6 FUNC GLOBAL DEFAULT 12 xen_pci_slot_get_pirq │ │ │ │ + 4236: 0075aefd 84 FUNC GLOBAL DEFAULT 12 bdrv_set_monitor_owned │ │ │ │ + 4237: 006ed621 228 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_d │ │ │ │ 4238: 013027b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_UNSUPPORTED_DSTATE │ │ │ │ 4239: 01302e40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_CLASS_CODE_DSTATE │ │ │ │ 4240: 002b8ce5 180 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8 │ │ │ │ - 4241: 006f690d 104 FUNC GLOBAL DEFAULT 12 helper_gvec_sabd_h │ │ │ │ - 4242: 008196d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePortWrapper │ │ │ │ + 4241: 006f6915 104 FUNC GLOBAL DEFAULT 12 helper_gvec_sabd_h │ │ │ │ + 4242: 008196dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePortWrapper │ │ │ │ 4243: 01301576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_PC_DIMM_DELETED_DSTATE │ │ │ │ 4244: 012b0238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_DISCONNECT_EVENT │ │ │ │ 4245: 012b3264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_UNSUPPORTED_EVENT │ │ │ │ 4246: 0130143e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_MAP_DMA_DSTATE │ │ │ │ 4247: 012ac718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_POST_LOAD_DEVICE_EVENT │ │ │ │ - 4248: 006dc39d 98 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvuw │ │ │ │ - 4249: 006ec781 92 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_h │ │ │ │ + 4248: 006dc3a5 98 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvuw │ │ │ │ + 4249: 006ec789 92 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_h │ │ │ │ 4250: 01302e5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_DSTATE │ │ │ │ 4251: 013014fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_RERROR_DSTATE │ │ │ │ - 4252: 007811dd 120 FUNC GLOBAL DEFAULT 12 monitor_remove_blk │ │ │ │ - 4253: 008934a5 132 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_size │ │ │ │ - 4254: 0078a4e5 92 FUNC GLOBAL DEFAULT 12 bdrv_find_dirty_bitmap │ │ │ │ + 4252: 007811e5 120 FUNC GLOBAL DEFAULT 12 monitor_remove_blk │ │ │ │ + 4253: 008934ad 132 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_size │ │ │ │ + 4254: 0078a4ed 92 FUNC GLOBAL DEFAULT 12 bdrv_find_dirty_bitmap │ │ │ │ 4255: 01303770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_CAPABILITIES_DSTATE │ │ │ │ 4256: 00547b35 92 FUNC GLOBAL DEFAULT 12 host_memory_backend_pagesize │ │ │ │ 4257: 012a4a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_UNLOAD_EVENT │ │ │ │ 4258: 012ae3b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_ZONE_STATE_TRANSITION_EVENT │ │ │ │ 4259: 012b0618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_INVALID_CMD_EVENT │ │ │ │ 4260: 003ef381 76 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_total_len │ │ │ │ 4261: 005e1411 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_be │ │ │ │ 4262: 012b7e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_DESTROY_EVENT │ │ │ │ 4263: 01301e2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_AHB_CLK_DSTATE │ │ │ │ - 4264: 006f6975 104 FUNC GLOBAL DEFAULT 12 helper_gvec_sabd_s │ │ │ │ + 4264: 006f697d 104 FUNC GLOBAL DEFAULT 12 helper_gvec_sabd_s │ │ │ │ 4265: 011dbcd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts16 │ │ │ │ 4266: 01302160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MAC_SET_PERMANENT_DSTATE │ │ │ │ - 4267: 00859ca9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPortList │ │ │ │ - 4268: 006ed111 98 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_s │ │ │ │ + 4267: 00859cb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPortList │ │ │ │ + 4268: 006ed119 98 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_s │ │ │ │ 4269: 013017ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_EVENT_DSTATE │ │ │ │ 4270: 002974a1 104 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove │ │ │ │ 4271: 012b0928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_WRITE_UNKNOWN_EVENT │ │ │ │ - 4272: 0082bdd5 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper_members │ │ │ │ + 4272: 0082bddd 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper_members │ │ │ │ 4273: 012b9be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_UNCORRECTABLE_ERRORS_EVENT │ │ │ │ - 4274: 008505f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfo │ │ │ │ + 4274: 008505f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfo │ │ │ │ 4275: 012b9de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_DISMISS_EVENT │ │ │ │ 4276: 002cddf9 272 FUNC GLOBAL DEFAULT 12 hmp_set_password │ │ │ │ 4277: 012acdb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_DESC_BUFF_WRITE_EVENT │ │ │ │ 4278: 012bbc1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MODULE_LOAD_MODULE_EVENT │ │ │ │ 4279: 005d2d79 130 FUNC GLOBAL DEFAULT 12 helper_gvec_lt32 │ │ │ │ - 4280: 008169d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptions │ │ │ │ + 4280: 008169d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptions │ │ │ │ 4281: 012b8ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_EVENT │ │ │ │ - 4282: 00842e39 248 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo_members │ │ │ │ + 4282: 00842e41 248 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo_members │ │ │ │ 4283: 012045b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sabd_b │ │ │ │ 4284: 012b3934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_ADDRESS_EVENT │ │ │ │ 4285: 01204428 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sabd_d │ │ │ │ 4286: 00613ed5 4 FUNC GLOBAL DEFAULT 12 helper_vfp_uitod │ │ │ │ 4287: 012a5d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_STREAM_FORMAT_EVENT │ │ │ │ 4288: 01301e42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_S_READ_DSTATE │ │ │ │ 4289: 012acb18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_CHECK_EVENT │ │ │ │ 4290: 01204530 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sabd_h │ │ │ │ 4291: 00613e21 32 FUNC GLOBAL DEFAULT 12 helper_vfp_uitoh │ │ │ │ 4292: 00383ded 74 FUNC GLOBAL DEFAULT 12 smbus_write_byte │ │ │ │ - 4293: 006e81d9 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpleh │ │ │ │ - 4294: 00806371 284 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror │ │ │ │ + 4293: 006e81e1 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpleh │ │ │ │ + 4294: 00806379 284 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror │ │ │ │ 4295: 013028b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_CAPAREG_DSTATE │ │ │ │ - 4296: 00883479 16 FUNC GLOBAL DEFAULT 12 get_ptr_rcu_reader │ │ │ │ + 4296: 00883481 16 FUNC GLOBAL DEFAULT 12 get_ptr_rcu_reader │ │ │ │ 4297: 01301b36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGSON_IPI_WRITE_DSTATE │ │ │ │ 4298: 012b7ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_ADDRESS_SPACE_ID_EVENT │ │ │ │ - 4299: 008367b1 196 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo │ │ │ │ + 4299: 008367b9 196 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo │ │ │ │ 4300: 012b57f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SUSPEND_EVENT │ │ │ │ 4301: 005d2af5 126 FUNC GLOBAL DEFAULT 12 helper_gvec_le16 │ │ │ │ 4302: 00587d61 8 FUNC GLOBAL DEFAULT 12 qemu_get_vnet_hdr_len │ │ │ │ - 4303: 0071f421 6 FUNC GLOBAL DEFAULT 12 virtio_get_queue_index │ │ │ │ + 4303: 0071f429 6 FUNC GLOBAL DEFAULT 12 virtio_get_queue_index │ │ │ │ 4304: 012b0e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_SCSI_EVENT │ │ │ │ 4305: 005d5a75 340 FUNC GLOBAL DEFAULT 12 page_table_config_init │ │ │ │ - 4306: 00817335 148 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk_members │ │ │ │ + 4306: 0081733d 148 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk_members │ │ │ │ 4307: 012b9134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_REMOVE_MEDIUM_EVENT │ │ │ │ 4308: 002ffd35 40 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_power_down │ │ │ │ - 4309: 0086d769 76 FUNC GLOBAL DEFAULT 12 qmp_is_oob │ │ │ │ - 4310: 00825acd 196 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand │ │ │ │ - 4311: 0075108d 112 FUNC GLOBAL DEFAULT 12 qauthz_simple_new │ │ │ │ + 4309: 0086d771 76 FUNC GLOBAL DEFAULT 12 qmp_is_oob │ │ │ │ + 4310: 00825ad5 196 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand │ │ │ │ + 4311: 00751095 112 FUNC GLOBAL DEFAULT 12 qauthz_simple_new │ │ │ │ 4312: 012044ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sabd_s │ │ │ │ 4313: 01302306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_TRANSMIT_DSTATE │ │ │ │ 4314: 00613e89 4 FUNC GLOBAL DEFAULT 12 helper_vfp_uitos │ │ │ │ 4315: 012af344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PCIE_CFG_READ_EVENT │ │ │ │ - 4316: 006e83d1 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmples │ │ │ │ + 4316: 006e83d9 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmples │ │ │ │ 4317: 012b3234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_SUCCESS_EVENT │ │ │ │ 4318: 00523529 140 FUNC GLOBAL DEFAULT 12 bql_unlock │ │ │ │ - 4319: 00730859 106 FUNC GLOBAL DEFAULT 12 qemu_irq_intercept_in │ │ │ │ + 4319: 00730861 106 FUNC GLOBAL DEFAULT 12 qemu_irq_intercept_in │ │ │ │ 4320: 002b8b05 240 FUNC GLOBAL DEFAULT 12 floatx80_to_int32_round_to_zero │ │ │ │ 4321: 012bba00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_POLICY_REJECT_EVENT │ │ │ │ 4322: 013020b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ETX_READ_DSTATE │ │ │ │ 4323: 0053a089 504 FUNC GLOBAL DEFAULT 12 address_space_stb │ │ │ │ 4324: 013010d2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_cryptodev_c │ │ │ │ 4325: 01301a8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_READ_DMA_CB_AIO_DSTATE │ │ │ │ 4326: 0055258d 252 FUNC GLOBAL DEFAULT 12 migration_block_activate │ │ │ │ @@ -4332,23 +4332,23 @@ │ │ │ │ 4328: 012a86c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_WRITE_EVENT │ │ │ │ 4329: 013034fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_ARM_FIXUP_MSI_ROUTE_DSTATE │ │ │ │ 4330: 013036bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BALLOON_DSTATE │ │ │ │ 4331: 012b820c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EGL_INIT_D3D11_DEVICE_EVENT │ │ │ │ 4332: 00561461 220 FUNC GLOBAL DEFAULT 12 multifd_spawn_device_state_save_thread │ │ │ │ 4333: 00539fd5 60 FUNC GLOBAL DEFAULT 12 address_space_stl │ │ │ │ 4334: 01302ec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_RESIZED_USABLE_REGION_DSTATE │ │ │ │ - 4335: 00881109 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number_del │ │ │ │ - 4336: 0083b699 192 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo │ │ │ │ - 4337: 008890f5 100 FUNC GLOBAL DEFAULT 12 qemu_vfree │ │ │ │ + 4335: 00881111 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number_del │ │ │ │ + 4336: 0083b6a1 192 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo │ │ │ │ + 4337: 008890fd 100 FUNC GLOBAL DEFAULT 12 qemu_vfree │ │ │ │ 4338: 0053a341 64 FUNC GLOBAL DEFAULT 12 address_space_stq │ │ │ │ - 4339: 00849249 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationTdx │ │ │ │ + 4339: 00849251 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationTdx │ │ │ │ 4340: 0058ea75 90 FUNC GLOBAL DEFAULT 12 extract_ip_and_port │ │ │ │ 4341: 012a3de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_SYNC_EVENT │ │ │ │ - 4342: 00843171 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValueList │ │ │ │ - 4343: 0081ded5 16 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText_members │ │ │ │ + 4342: 00843179 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValueList │ │ │ │ + 4343: 0081dedd 16 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText_members │ │ │ │ 4344: 013016bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DISCONNECT_DSTATE │ │ │ │ 4345: 01302cf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_TOO_MANY_PENDING_DSTATE │ │ │ │ 4346: 0130193c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_BLOB_DSTATE │ │ │ │ 4347: 01178640 12 OBJECT GLOBAL DEFAULT 21 GrabToggleKeys_lookup │ │ │ │ 4348: 0130113c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_EMIT_DSTATE │ │ │ │ 4349: 01302af8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_CANCELED_DSTATE │ │ │ │ 4350: 013019f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_READ_DSTATE │ │ │ │ @@ -4356,430 +4356,430 @@ │ │ │ │ 4352: 005e1289 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_be │ │ │ │ 4353: 0053a281 64 FUNC GLOBAL DEFAULT 12 address_space_stw │ │ │ │ 4354: 01302768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_RESET_DEV_DSTATE │ │ │ │ 4355: 0052cc41 444 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_write │ │ │ │ 4356: 006822c1 92 FUNC GLOBAL DEFAULT 12 gen_gvec_sadalp │ │ │ │ 4357: 012a70bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_READ_MEMORY_EVENT │ │ │ │ 4358: 011dbc50 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts32 │ │ │ │ - 4359: 0078f2dd 152 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated_above │ │ │ │ - 4360: 0089ff7d 192 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance │ │ │ │ + 4359: 0078f2e5 152 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated_above │ │ │ │ + 4360: 0089ff85 192 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance │ │ │ │ 4361: 012ba29c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INJECT_NMI_EVENT │ │ │ │ 4362: 0130160c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_PTW_INVALID_PTE_DSTATE │ │ │ │ 4363: 01301586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_SIZE_HI_DSTATE │ │ │ │ - 4364: 0070f03d 6 FUNC GLOBAL DEFAULT 12 vfio_listener_unregister │ │ │ │ + 4364: 0070f045 6 FUNC GLOBAL DEFAULT 12 vfio_listener_unregister │ │ │ │ 4365: 012b93a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_SET_WRITE_THRESHOLD_EVENT │ │ │ │ 4366: 012b2f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_ERROR_EVENT │ │ │ │ - 4367: 0083ddbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVdeOptions │ │ │ │ + 4367: 0083ddc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVdeOptions │ │ │ │ 4368: 011e3cb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orl_be │ │ │ │ 4369: 0053a301 64 FUNC GLOBAL DEFAULT 12 address_space_stw_be │ │ │ │ 4370: 01301284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_WRITE_FAIL_DSTATE │ │ │ │ 4371: 011f7f30 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshlsb │ │ │ │ 4372: 00397a3d 50 FUNC GLOBAL DEFAULT 12 ide_drive_get │ │ │ │ 4373: 01178300 12 OBJECT GLOBAL DEFAULT 21 SshHostKeyCheckHashType_lookup │ │ │ │ 4374: 012b0078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_INTERRUPT_EVENT │ │ │ │ - 4375: 00808999 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster │ │ │ │ + 4375: 008089a1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster │ │ │ │ 4376: 005531f9 152 FUNC GLOBAL DEFAULT 12 cpr_find_fd │ │ │ │ 4377: 011f7eac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshlsh │ │ │ │ 4378: 012b82cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_TOUCH_SEND_EVENT_EVENT │ │ │ │ 4379: 002c9f75 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_fence_fd │ │ │ │ - 4380: 00823a35 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_dump_completed │ │ │ │ - 4381: 00837591 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate │ │ │ │ + 4380: 00823a3d 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_dump_completed │ │ │ │ + 4381: 00837599 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate │ │ │ │ 4382: 012a4958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_LOCK_STORAGE_CMD_NOT_SUPT_EVENT │ │ │ │ 4383: 013018f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_OVERFLOW_DSTATE │ │ │ │ - 4384: 007fcc6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS │ │ │ │ + 4384: 007fcc75 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS │ │ │ │ 4385: 012b9650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_CLEAR_EVENT │ │ │ │ 4386: 012b9770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHANGE_BACKING_FILE_EVENT │ │ │ │ - 4387: 0076d889 38 FUNC GLOBAL DEFAULT 12 bdrv_skip_implicit_filters │ │ │ │ + 4387: 0076d891 38 FUNC GLOBAL DEFAULT 12 bdrv_skip_implicit_filters │ │ │ │ 4388: 01302d62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_FAIL_ATTACH_EXISTING_CONTAINER_DSTATE │ │ │ │ 4389: 01303806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATS_DSTATE │ │ │ │ 4390: 01301858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_I2C_WRITE_DSTATE │ │ │ │ 4391: 012b15d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_GET_DAT_LINES_EVENT │ │ │ │ 4392: 012b7f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_IN_EVENT │ │ │ │ 4393: 01302d9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_DATA_DSTATE │ │ │ │ 4394: 005d2dfd 130 FUNC GLOBAL DEFAULT 12 helper_gvec_le32 │ │ │ │ - 4395: 0085e5b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfo │ │ │ │ + 4395: 0085e5c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfo │ │ │ │ 4396: 012b878c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_OUTPUT_LIMIT_EVENT │ │ │ │ 4397: 0130244e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_DSTATE │ │ │ │ - 4398: 007fe385 132 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificKind │ │ │ │ - 4399: 0080c9f5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug │ │ │ │ - 4400: 006e9a21 54 FUNC GLOBAL DEFAULT 12 helper_rbit │ │ │ │ + 4398: 007fe38d 132 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificKind │ │ │ │ + 4399: 0080c9fd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug │ │ │ │ + 4400: 006e9a29 54 FUNC GLOBAL DEFAULT 12 helper_rbit │ │ │ │ 4401: 012b3784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FIND_DEVICE_EVENT │ │ │ │ 4402: 011f7e28 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshlsw │ │ │ │ - 4403: 007f8c49 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZPAMProperties │ │ │ │ + 4403: 007f8c51 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZPAMProperties │ │ │ │ 4404: 012b9d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REQUEST_EBPF_EVENT │ │ │ │ 4405: 0130224a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_AUTONEG_FLOWCTL_DSTATE │ │ │ │ 4406: 012b6b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_EVENT │ │ │ │ 4407: 01302218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_BUFF_SIZES_DSTATE │ │ │ │ 4408: 012ab55c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_DIAG_MEM_READB_EVENT │ │ │ │ - 4409: 007fdec5 142 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfoList │ │ │ │ + 4409: 007fdecd 142 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfoList │ │ │ │ 4410: 01217e2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_probe_access │ │ │ │ 4411: 01178934 12 OBJECT GLOBAL DEFAULT 21 JSONType_lookup │ │ │ │ 4412: 004b4c69 138 FUNC GLOBAL DEFAULT 12 usb_desc_device │ │ │ │ 4413: 012b456c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_RESET_HANDLER_EVENT │ │ │ │ 4414: 013033a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_DISCONNECT_DSTATE │ │ │ │ 4415: 005f5319 2 FUNC GLOBAL DEFAULT 12 arm_cp_reset_ignore │ │ │ │ 4416: 01301658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCSPK_IO_WRITE_DSTATE │ │ │ │ 4417: 0049042d 2 FUNC GLOBAL DEFAULT 12 smbios_build_type_38_table │ │ │ │ - 4418: 007f1101 416 FUNC GLOBAL DEFAULT 12 qmp_chardev_add │ │ │ │ + 4418: 007f1109 416 FUNC GLOBAL DEFAULT 12 qmp_chardev_add │ │ │ │ 4419: 01302c64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_ERROR_DSTATE │ │ │ │ - 4420: 008309b9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_numa │ │ │ │ + 4420: 008309c1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_numa │ │ │ │ 4421: 012b5418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_MAP_EVENT │ │ │ │ - 4422: 0081f951 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoTLSCredsEndpoint │ │ │ │ - 4423: 00837d51 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_parameters │ │ │ │ - 4424: 009d8b8c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux_len │ │ │ │ + 4422: 0081f959 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoTLSCredsEndpoint │ │ │ │ + 4423: 00837d59 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_parameters │ │ │ │ + 4424: 009d8ba4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux_len │ │ │ │ 4425: 00440a39 170 FUNC GLOBAL DEFAULT 12 msix_reset │ │ │ │ 4426: 004e6ad9 736 FUNC GLOBAL DEFAULT 12 iothread_vq_mapping_apply │ │ │ │ 4427: 012b7858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_OPEN_RETURN_PATH_EVENT │ │ │ │ - 4428: 00819081 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfoList │ │ │ │ + 4428: 00819089 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfoList │ │ │ │ 4429: 012bb1fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_GROUPS_EVENT │ │ │ │ - 4430: 00881b61 50 FUNC GLOBAL DEFAULT 12 qemu_opts_parse │ │ │ │ + 4430: 00881b69 50 FUNC GLOBAL DEFAULT 12 qemu_opts_parse │ │ │ │ 4431: 0052301d 88 FUNC GLOBAL DEFAULT 12 cpu_handle_guest_debug │ │ │ │ - 4432: 008326f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_XBZRLECacheStats │ │ │ │ + 4432: 008326fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_XBZRLECacheStats │ │ │ │ 4433: 012ab6dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MDR_EVENT │ │ │ │ 4434: 011dc598 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le8 │ │ │ │ 4435: 012aa19c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_SET_APIC_BASE_EVENT │ │ │ │ 4436: 00555b75 984 FUNC GLOBAL DEFAULT 12 qmp_calc_dirty_rate │ │ │ │ - 4437: 008606bd 196 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo │ │ │ │ + 4437: 008606c5 196 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo │ │ │ │ 4438: 012a51c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_TIMER_EXPIRED_EVENT │ │ │ │ 4439: 0130368a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_FIRMWARE_LOG_DSTATE │ │ │ │ 4440: 005d30a5 132 FUNC GLOBAL DEFAULT 12 helper_gvec_lt64 │ │ │ │ 4441: 0055a0c5 172 FUNC GLOBAL DEFAULT 12 migrate_add_address │ │ │ │ 4442: 011f56f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmsh │ │ │ │ - 4443: 0071ef69 44 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_size │ │ │ │ - 4444: 0087efc1 40 FUNC GLOBAL DEFAULT 12 loc_set_cmdline │ │ │ │ + 4443: 0071ef71 44 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_size │ │ │ │ + 4444: 0087efc9 40 FUNC GLOBAL DEFAULT 12 loc_set_cmdline │ │ │ │ 4445: 012b0f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_FIRMWARE_EVENT │ │ │ │ - 4446: 008188f1 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_stop │ │ │ │ + 4446: 008188f9 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_stop │ │ │ │ 4447: 0130235a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQ_MISALIGNED_DSTATE │ │ │ │ 4448: 012ab34c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_WRITE_PLL_STATUS_EVENT │ │ │ │ 4449: 005276f5 60 FUNC GLOBAL DEFAULT 12 portio_list_destroy │ │ │ │ 4450: 0120153c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smaxp_b │ │ │ │ 4451: 01302852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_INQUIRY_DSTATE │ │ │ │ - 4452: 006cf17d 116 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb │ │ │ │ - 4453: 0084d065 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResult │ │ │ │ + 4452: 006cf185 116 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb │ │ │ │ + 4453: 0084d06d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResult │ │ │ │ 4454: 013027a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSIX_RAISE_DSTATE │ │ │ │ 4455: 012df6b0 1 OBJECT GLOBAL DEFAULT 25 enable_cpu_pm │ │ │ │ 4456: 01303554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SET_ACTIVE_DSTATE │ │ │ │ 4457: 013018ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_UPDATE_AREA_DSTATE │ │ │ │ - 4458: 006ee8ad 340 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlah_idx │ │ │ │ + 4458: 006ee8b5 340 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlah_idx │ │ │ │ 4459: 0051972d 344 FUNC GLOBAL DEFAULT 12 hmp_drive_del │ │ │ │ - 4460: 006cf1f1 118 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh │ │ │ │ + 4460: 006cf1f9 118 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh │ │ │ │ 4461: 012014b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smaxp_h │ │ │ │ - 4462: 00897269 44 FUNC GLOBAL DEFAULT 12 throttle_get_config │ │ │ │ + 4462: 00897271 44 FUNC GLOBAL DEFAULT 12 throttle_get_config │ │ │ │ 4463: 011f5674 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmss │ │ │ │ 4464: 012afff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_REG_WRITE_EVENT │ │ │ │ 4465: 01301974 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DEBUG_EXEC_DSTATE │ │ │ │ 4466: 012ad668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_LINK_NEGOTIATION_START_EVENT │ │ │ │ 4467: 01301208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DMA_FLUSH_QUEUE_WAIT_DSTATE │ │ │ │ 4468: 002fc9ed 12 FUNC GLOBAL DEFAULT 12 aml_concatenate │ │ │ │ 4469: 012b9c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_MEMORY_MODULE_EVENT_EVENT │ │ │ │ 4470: 0033122d 4 FUNC GLOBAL DEFAULT 12 qmp_system_powerdown │ │ │ │ 4471: 012bbdec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_EVENT │ │ │ │ 4472: 011e11e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchl_le │ │ │ │ - 4473: 0084249d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfoList │ │ │ │ - 4474: 00878e99 276 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_impl │ │ │ │ + 4473: 008424a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfoList │ │ │ │ + 4474: 00878ea1 276 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_impl │ │ │ │ 4475: 01301eba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_CAPTURE_DSTATE │ │ │ │ 4476: 0130161a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OMAP1_PWL_BACKLIGHT_DSTATE │ │ │ │ 4477: 005e41bd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchq_le_mmu │ │ │ │ 4478: 012afca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_EVENT │ │ │ │ 4479: 01303dcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_ALTERNATE_DSTATE │ │ │ │ - 4480: 007f8535 142 FUNC GLOBAL DEFAULT 12 visit_type_int32List │ │ │ │ + 4480: 007f853d 142 FUNC GLOBAL DEFAULT 12 visit_type_int32List │ │ │ │ 4481: 0053e4b1 156 FUNC GLOBAL DEFAULT 12 qmp_device_del │ │ │ │ 4482: 01201434 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smaxp_s │ │ │ │ 4483: 00541d95 46 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler │ │ │ │ 4484: 011f7da4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshlub │ │ │ │ 4485: 012ac3f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_READ_EVENT │ │ │ │ 4486: 006700e5 156 FUNC GLOBAL DEFAULT 12 aspeed_load_vbootrom │ │ │ │ 4487: 01302a28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_CRQ_COMPLETE_RESULT_DSTATE │ │ │ │ 4488: 012aac6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPU_PWRCTRL_READ_EVENT │ │ │ │ 4489: 01302dae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_UPDATE_DSTATE │ │ │ │ - 4490: 006cf269 120 FUNC GLOBAL DEFAULT 12 helper_mve_vldrw │ │ │ │ - 4491: 0084b7c1 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_action │ │ │ │ + 4490: 006cf271 120 FUNC GLOBAL DEFAULT 12 helper_mve_vldrw │ │ │ │ + 4491: 0084b7c9 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_action │ │ │ │ 4492: 012a6a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_READ_EVENT │ │ │ │ 4493: 012a8760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_READ_EVENT │ │ │ │ - 4494: 00863d01 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions │ │ │ │ - 4495: 009fa988 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_9_len │ │ │ │ + 4494: 00863d09 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions │ │ │ │ + 4495: 009fa9a0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_9_len │ │ │ │ 4496: 012a39dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_SPEED_EVENT │ │ │ │ 4497: 012b0e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_INVALID_CDB_LEN_EVENT │ │ │ │ 4498: 011f7d20 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshluh │ │ │ │ 4499: 002c85e9 12 FUNC GLOBAL DEFAULT 12 qemu_console_is_visible │ │ │ │ - 4500: 0088c869 34 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter │ │ │ │ + 4500: 0088c871 34 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter │ │ │ │ 4501: 002eae8d 4 FUNC GLOBAL DEFAULT 12 gdb_got_immediate_ack │ │ │ │ 4502: 012a5c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_FIFO_EVENT │ │ │ │ 4503: 01206b58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usqadd_b │ │ │ │ - 4504: 0088af19 144 FUNC GLOBAL DEFAULT 12 aio_bh_call │ │ │ │ + 4504: 0088af21 144 FUNC GLOBAL DEFAULT 12 aio_bh_call │ │ │ │ 4505: 012069cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usqadd_d │ │ │ │ - 4506: 007e51a9 384 FUNC GLOBAL DEFAULT 12 bdrv_check │ │ │ │ - 4507: 00735b75 72 FUNC GLOBAL DEFAULT 12 object_resolve_path_component │ │ │ │ + 4506: 007e51b1 384 FUNC GLOBAL DEFAULT 12 bdrv_check │ │ │ │ + 4507: 00735b7d 72 FUNC GLOBAL DEFAULT 12 object_resolve_path_component │ │ │ │ 4508: 004448a9 144 FUNC GLOBAL DEFAULT 12 pci_create_simple_multifunction │ │ │ │ - 4509: 00688c45 128 FUNC GLOBAL DEFAULT 12 gen_exception_internal │ │ │ │ - 4510: 0080f9a5 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2 │ │ │ │ - 4511: 007904fd 38 FUNC GLOBAL DEFAULT 12 qemu_blockalign0 │ │ │ │ - 4512: 0076e23d 10 FUNC GLOBAL DEFAULT 12 block_job_is_internal │ │ │ │ + 4509: 00688c55 128 FUNC GLOBAL DEFAULT 12 gen_exception_internal │ │ │ │ + 4510: 0080f9ad 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2 │ │ │ │ + 4511: 00790505 38 FUNC GLOBAL DEFAULT 12 qemu_blockalign0 │ │ │ │ + 4512: 0076e245 10 FUNC GLOBAL DEFAULT 12 block_job_is_internal │ │ │ │ 4513: 01303122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_COMPLETE_DSTATE │ │ │ │ - 4514: 00891bdd 58 FUNC GLOBAL DEFAULT 12 buffer_append │ │ │ │ - 4515: 00781839 86 FUNC GLOBAL DEFAULT 12 blk_set_perm │ │ │ │ + 4514: 00891be5 58 FUNC GLOBAL DEFAULT 12 buffer_append │ │ │ │ + 4515: 00781841 86 FUNC GLOBAL DEFAULT 12 blk_set_perm │ │ │ │ 4516: 01206ad4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usqadd_h │ │ │ │ 4517: 005fb105 72 FUNC GLOBAL DEFAULT 12 aa64_va_parameter_tbid │ │ │ │ - 4518: 00847b99 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_get │ │ │ │ - 4519: 00861ea9 132 FUNC GLOBAL DEFAULT 12 visit_type_InputEventKind │ │ │ │ + 4518: 00847ba1 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_get │ │ │ │ + 4519: 00861eb1 132 FUNC GLOBAL DEFAULT 12 visit_type_InputEventKind │ │ │ │ 4520: 002fa1d1 100 FUNC GLOBAL DEFAULT 12 aml_lor │ │ │ │ - 4521: 0087e2c1 204 FUNC GLOBAL DEFAULT 12 error_vprepend │ │ │ │ + 4521: 0087e2c9 204 FUNC GLOBAL DEFAULT 12 error_vprepend │ │ │ │ 4522: 012baac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ADD_CLIENT_EVENT │ │ │ │ 4523: 011f7c9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshluw │ │ │ │ 4524: 00583d6d 116 FUNC GLOBAL DEFAULT 12 eth_pad_short_frame │ │ │ │ - 4525: 00849775 132 FUNC GLOBAL DEFAULT 12 visit_type_RebootAction │ │ │ │ + 4525: 0084977d 132 FUNC GLOBAL DEFAULT 12 visit_type_RebootAction │ │ │ │ 4526: 012b58d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_ADD_STATUS_EVENT │ │ │ │ - 4527: 008418b1 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_disconnected │ │ │ │ + 4527: 008418b9 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_disconnected │ │ │ │ 4528: 013010dc 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_rocker_c │ │ │ │ 4529: 012dc7c4 36 OBJECT GLOBAL DEFAULT 25 gdbserver_system_state │ │ │ │ 4530: 0044a179 6 FUNC GLOBAL DEFAULT 12 shpc_device_unplug_cb │ │ │ │ 4531: 01303890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_LAUNCH_MEASURE_DSTATE │ │ │ │ 4532: 012ac9d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_TXDMA_WRITE_EVENT │ │ │ │ 4533: 005ac221 4 FUNC GLOBAL DEFAULT 12 tcg_target_has_memory_bswap │ │ │ │ 4534: 01300dfc 1 OBJECT GLOBAL DEFAULT 25 kvm_gsi_routing_allowed │ │ │ │ 4535: 0051b009 200 FUNC GLOBAL DEFAULT 12 cpu_abort │ │ │ │ - 4536: 0086e069 10 FUNC GLOBAL DEFAULT 12 qmp_has_success_response │ │ │ │ + 4536: 0086e071 10 FUNC GLOBAL DEFAULT 12 qmp_has_success_response │ │ │ │ 4537: 011dbbcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts64 │ │ │ │ 4538: 01302ea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_SET_IRQS_DSTATE │ │ │ │ 4539: 01206a50 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usqadd_s │ │ │ │ 4540: 01302330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_UNSUPPORTED_DSTATE │ │ │ │ 4541: 01301320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_FAIL_DSTATE │ │ │ │ 4542: 0130190a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CREATE_GUEST_PRIMARY_DSTATE │ │ │ │ 4543: 012bb9a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT32_EVENT │ │ │ │ 4544: 002bf049 168 FUNC GLOBAL DEFAULT 12 float64_compare_quiet │ │ │ │ - 4545: 0082dd7d 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_device_size_change │ │ │ │ - 4546: 0089acbd 172 FUNC GLOBAL DEFAULT 12 yank_unregister_function │ │ │ │ + 4545: 0082dd85 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_device_size_change │ │ │ │ + 4546: 0089acc5 172 FUNC GLOBAL DEFAULT 12 yank_unregister_function │ │ │ │ 4547: 012ba2ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_WAKEUP_EVENT │ │ │ │ - 4548: 008a5b19 40 FUNC GLOBAL DEFAULT 12 vu_queue_rewind │ │ │ │ + 4548: 008a5b21 40 FUNC GLOBAL DEFAULT 12 vu_queue_rewind │ │ │ │ 4549: 0120cd50 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmlah_b │ │ │ │ 4550: 012ae934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_EVENT │ │ │ │ 4551: 0120ca38 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmlah_d │ │ │ │ - 4552: 00816b75 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerAddOptions │ │ │ │ + 4552: 00816b7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerAddOptions │ │ │ │ 4553: 012ad0a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_IAM_CLEAR_EIAME_EVENT │ │ │ │ 4554: 012a9cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_MAINTENANCE_IRQ_EVENT │ │ │ │ 4555: 01302e9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_DMA_UNMAP_DSTATE │ │ │ │ - 4556: 00781aa1 120 FUNC GLOBAL DEFAULT 12 blk_set_dev_ops │ │ │ │ + 4556: 00781aa9 120 FUNC GLOBAL DEFAULT 12 blk_set_dev_ops │ │ │ │ 4557: 0050c655 52 FUNC GLOBAL DEFAULT 12 audio_bug │ │ │ │ 4558: 00518989 156 FUNC GLOBAL DEFAULT 12 qmp_blockdev_open_tray │ │ │ │ - 4559: 00898e45 240 FUNC GLOBAL DEFAULT 12 vhost_user_server_start │ │ │ │ + 4559: 00898e4d 240 FUNC GLOBAL DEFAULT 12 vhost_user_server_start │ │ │ │ 4560: 005cbf11 12 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_vec │ │ │ │ 4561: 0120cc48 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmlah_h │ │ │ │ 4562: 01302748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_RAISE_IRQ_DSTATE │ │ │ │ 4563: 00541b7d 24 FUNC GLOBAL DEFAULT 12 runstate_is_running │ │ │ │ 4564: 013015de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_CONSUME_ERROR_DSTATE │ │ │ │ - 4565: 006ef331 116 FUNC GLOBAL DEFAULT 12 helper_gvec_tosizs │ │ │ │ + 4565: 006ef339 116 FUNC GLOBAL DEFAULT 12 helper_gvec_tosizs │ │ │ │ 4566: 013022dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_DESC_DSTATE │ │ │ │ 4567: 01301298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_ONE_ITERATION_DSTATE │ │ │ │ 4568: 0130284e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQUEST_SENSE_DSTATE │ │ │ │ 4569: 005e81a5 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_n_insns │ │ │ │ 4570: 002c3c9d 28 FUNC GLOBAL DEFAULT 12 helper_uhadd16 │ │ │ │ 4571: 0066f89d 72 FUNC GLOBAL DEFAULT 12 aspeed_machine_ast2600_class_emmc_init │ │ │ │ 4572: 01178a38 12 OBJECT GLOBAL DEFAULT 21 CpuTopologyLevel_lookup │ │ │ │ 4573: 004ac2b5 42 FUNC GLOBAL DEFAULT 12 tpm_tis_read_data │ │ │ │ 4574: 012b9104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CHANGE_MEDIUM_EVENT │ │ │ │ 4575: 013033fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_VENCRYPT_SUBAUTH_DSTATE │ │ │ │ 4576: 013038b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DISPLAY_OPTIONS_DSTATE │ │ │ │ - 4577: 0078a759 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enabled │ │ │ │ + 4577: 0078a761 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enabled │ │ │ │ 4578: 012ac148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_READ_RRA_REGS_EVENT │ │ │ │ - 4579: 006ea795 1880 FUNC GLOBAL DEFAULT 12 helper_access_check_cp_reg │ │ │ │ - 4580: 00854d79 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackPerDirectionOptions │ │ │ │ + 4579: 006ea79d 1880 FUNC GLOBAL DEFAULT 12 helper_access_check_cp_reg │ │ │ │ + 4580: 00854d81 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackPerDirectionOptions │ │ │ │ 4581: 012b4c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_ADDRESS_WRITE_EVENT │ │ │ │ - 4582: 006f25b1 204 FUNC GLOBAL DEFAULT 12 helper_gvec_mul_idx_d │ │ │ │ + 4582: 006f25b9 204 FUNC GLOBAL DEFAULT 12 helper_gvec_mul_idx_d │ │ │ │ 4583: 0120cb40 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmlah_s │ │ │ │ 4584: 012a2a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_OVERRUN_EVENT │ │ │ │ 4585: 004da765 128 FUNC GLOBAL DEFAULT 12 vfio_device_irq_mask │ │ │ │ 4586: 005d3129 132 FUNC GLOBAL DEFAULT 12 helper_gvec_le64 │ │ │ │ - 4587: 00732a91 56 FUNC GLOBAL DEFAULT 12 type_register_static_array │ │ │ │ + 4587: 00732a99 56 FUNC GLOBAL DEFAULT 12 type_register_static_array │ │ │ │ 4588: 012a7cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAKILL_EVENT │ │ │ │ - 4589: 006f2469 162 FUNC GLOBAL DEFAULT 12 helper_gvec_mul_idx_h │ │ │ │ - 4590: 00783ad5 100 FUNC GLOBAL DEFAULT 12 blk_co_eject │ │ │ │ + 4589: 006f2471 162 FUNC GLOBAL DEFAULT 12 helper_gvec_mul_idx_h │ │ │ │ + 4590: 00783add 100 FUNC GLOBAL DEFAULT 12 blk_co_eject │ │ │ │ 4591: 013021ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_RSS_DSTATE │ │ │ │ 4592: 01302be0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_STATUS_DSTATE │ │ │ │ - 4593: 00792a6d 120 FUNC GLOBAL DEFAULT 12 bdrv_unregister_buf │ │ │ │ - 4594: 0084d0dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValue │ │ │ │ + 4593: 00792a75 120 FUNC GLOBAL DEFAULT 12 bdrv_unregister_buf │ │ │ │ + 4594: 0084d0e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValue │ │ │ │ 4595: 012033a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrdmlsh_idx_h │ │ │ │ 4596: 012ba5bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CANCEL_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ - 4597: 006ef0e9 118 FUNC GLOBAL DEFAULT 12 helper_gvec_frsqrte_d │ │ │ │ - 4598: 0083eb0d 192 FUNC GLOBAL DEFAULT 12 visit_type_NetDevPasstOptions │ │ │ │ + 4597: 006ef0f1 118 FUNC GLOBAL DEFAULT 12 helper_gvec_frsqrte_d │ │ │ │ + 4598: 0083eb15 192 FUNC GLOBAL DEFAULT 12 visit_type_NetDevPasstOptions │ │ │ │ 4599: 012b93f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CREATE_EVENT │ │ │ │ - 4600: 006eef8d 116 FUNC GLOBAL DEFAULT 12 helper_gvec_frsqrte_h │ │ │ │ - 4601: 00816a85 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbd │ │ │ │ - 4602: 008201cd 532 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS_members │ │ │ │ - 4603: 0087ee6d 76 FUNC GLOBAL DEFAULT 12 loc_push_restore │ │ │ │ - 4604: 006f250d 162 FUNC GLOBAL DEFAULT 12 helper_gvec_mul_idx_s │ │ │ │ + 4600: 006eef95 116 FUNC GLOBAL DEFAULT 12 helper_gvec_frsqrte_h │ │ │ │ + 4601: 00816a8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbd │ │ │ │ + 4602: 008201d5 532 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS_members │ │ │ │ + 4603: 0087ee75 76 FUNC GLOBAL DEFAULT 12 loc_push_restore │ │ │ │ + 4604: 006f2515 162 FUNC GLOBAL DEFAULT 12 helper_gvec_mul_idx_s │ │ │ │ 4605: 005e7999 412 FUNC GLOBAL DEFAULT 12 cpu_check_watchpoint │ │ │ │ 4606: 00681661 104 FUNC GLOBAL DEFAULT 12 gen_neon_sqrshl │ │ │ │ 4607: 012166f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sitod │ │ │ │ 4608: 01203324 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrdmlsh_idx_s │ │ │ │ 4609: 012a8850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_EVENT │ │ │ │ 4610: 01301e5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_IRQ_CLEAR_DSTATE │ │ │ │ - 4611: 00828c51 142 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfoList │ │ │ │ - 4612: 0078a841 172 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_create_successor │ │ │ │ + 4611: 00828c59 142 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfoList │ │ │ │ + 4612: 0078a849 172 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_create_successor │ │ │ │ 4613: 01216800 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sitoh │ │ │ │ 4614: 0120bac0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_tosizs │ │ │ │ 4615: 00563389 34 FUNC GLOBAL DEFAULT 12 migrate_avail_switchover_bandwidth │ │ │ │ 4616: 005cca79 96 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_vec │ │ │ │ - 4617: 006ef001 116 FUNC GLOBAL DEFAULT 12 helper_gvec_frsqrte_s │ │ │ │ + 4617: 006ef009 116 FUNC GLOBAL DEFAULT 12 helper_gvec_frsqrte_s │ │ │ │ 4618: 0044aba9 240 FUNC GLOBAL DEFAULT 12 pcie_cap_v1_init │ │ │ │ - 4619: 008a0399 188 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability │ │ │ │ + 4619: 008a03a1 188 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability │ │ │ │ 4620: 004eb149 32 FUNC GLOBAL DEFAULT 12 virtio_pci_set_guest_notifier_fd_handler │ │ │ │ - 4621: 00a7e93c 3 OBJECT GLOBAL DEFAULT 14 sense_code_READ_ERROR │ │ │ │ + 4621: 00a7e954 3 OBJECT GLOBAL DEFAULT 14 sense_code_READ_ERROR │ │ │ │ 4622: 00681541 80 FUNC GLOBAL DEFAULT 12 gen_gvec_urshl │ │ │ │ 4623: 002c3c11 76 FUNC GLOBAL DEFAULT 12 helper_shsub8 │ │ │ │ 4624: 01301844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_SENSE_WRITE_DSTATE │ │ │ │ 4625: 002f7f0d 224 FUNC GLOBAL DEFAULT 12 v9fs_co_name_to_path │ │ │ │ 4626: 0130315a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CLEANUP_DISCONNECT_DSTATE │ │ │ │ 4627: 0052f7f1 496 FUNC GLOBAL DEFAULT 12 memory_region_clear_dirty_bitmap │ │ │ │ 4628: 00530129 364 FUNC GLOBAL DEFAULT 12 memory_region_del_eventfd │ │ │ │ 4629: 012ac338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_CPU_OWNED_DESC_EVENT │ │ │ │ 4630: 012a33e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_READ_TABLE_EVENT │ │ │ │ - 4631: 007e4e79 392 FUNC GLOBAL DEFAULT 12 bdrv_can_store_new_dirty_bitmap │ │ │ │ + 4631: 007e4e81 392 FUNC GLOBAL DEFAULT 12 bdrv_can_store_new_dirty_bitmap │ │ │ │ 4632: 012a950c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_NMI_LEVEL_EVENT │ │ │ │ - 4633: 007e5001 424 FUNC GLOBAL DEFAULT 12 bdrv_truncate │ │ │ │ + 4633: 007e5009 424 FUNC GLOBAL DEFAULT 12 bdrv_truncate │ │ │ │ 4634: 00681105 92 FUNC GLOBAL DEFAULT 12 gen_gvec_urshr │ │ │ │ 4635: 012ac458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_PHY_READ_NUM_EVENT │ │ │ │ 4636: 012a56a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_RESET_EXIT_EVENT │ │ │ │ 4637: 0121677c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sitos │ │ │ │ 4638: 013020d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_READ_DSTATE │ │ │ │ 4639: 012a77bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_SET_COMPRESSION_LEVEL_EVENT │ │ │ │ 4640: 013026e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_SBAC_WRITE_DSTATE │ │ │ │ 4641: 012a3760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_FLUSH_EVENT │ │ │ │ - 4642: 0088ba05 232 FUNC GLOBAL DEFAULT 12 qbase64_decode │ │ │ │ + 4642: 0088ba0d 232 FUNC GLOBAL DEFAULT 12 qbase64_decode │ │ │ │ 4643: 012b5e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA955X_GPIO_STATUS_EVENT │ │ │ │ 4644: 0130383e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ACPI_OSPM_STATUS_DSTATE │ │ │ │ 4645: 00519e5d 128 FUNC GLOBAL DEFAULT 12 hmp_block_job_complete │ │ │ │ 4646: 01301ccc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_SET_IRQ_DSTATE │ │ │ │ 4647: 0130127e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ - 4648: 0088e4f1 40 FUNC GLOBAL DEFAULT 12 qemu_clock_use_for_deadline │ │ │ │ - 4649: 00781481 92 FUNC GLOBAL DEFAULT 12 bdrv_has_blk │ │ │ │ - 4650: 0084bb25 58 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddressWrapper │ │ │ │ + 4648: 0088e4f9 40 FUNC GLOBAL DEFAULT 12 qemu_clock_use_for_deadline │ │ │ │ + 4649: 00781489 92 FUNC GLOBAL DEFAULT 12 bdrv_has_blk │ │ │ │ + 4650: 0084bb2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddressWrapper │ │ │ │ 4651: 012a3df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_COMPLETE_EVENT │ │ │ │ - 4652: 006fc8ad 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_deliver_pirq_msi │ │ │ │ + 4652: 006fc8b5 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_deliver_pirq_msi │ │ │ │ 4653: 01301cb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ALL_ISR_DONE_BIT_DSTATE │ │ │ │ 4654: 01302b74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_RESET_DSTATE │ │ │ │ 4655: 0130202c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RX_RFD_UPDATE_DSTATE │ │ │ │ 4656: 012ab15c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_PULSE_EXTI_EVENT │ │ │ │ - 4657: 007f0f11 6 FUNC GLOBAL DEFAULT 12 qemu_chr_new_from_opts │ │ │ │ + 4657: 007f0f19 6 FUNC GLOBAL DEFAULT 12 qemu_chr_new_from_opts │ │ │ │ 4658: 01302ec8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUG_ALL_REQUEST_DSTATE │ │ │ │ 4659: 01301518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_POST_LOAD_DSTATE │ │ │ │ 4660: 012baa40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CONT_EVENT │ │ │ │ 4661: 005484a1 82 FUNC GLOBAL DEFAULT 12 rng_backend_finalize_request │ │ │ │ 4662: 012df800 88 OBJECT GLOBAL DEFAULT 25 address_space_memory │ │ │ │ - 4663: 00869161 140 FUNC GLOBAL DEFAULT 12 visit_policy_skip │ │ │ │ - 4664: 0082b70d 304 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo_members │ │ │ │ + 4663: 00869169 140 FUNC GLOBAL DEFAULT 12 visit_policy_skip │ │ │ │ + 4664: 0082b715 304 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo_members │ │ │ │ 4665: 005cc9b9 96 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_vec │ │ │ │ 4666: 005ac26d 130 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vec_op │ │ │ │ 4667: 012a8820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_SET_IRQ_EVENT │ │ │ │ 4668: 012aa0cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_REPORT_IRQ_DELIVERED_EVENT │ │ │ │ 4669: 013038a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_TYPES_DSTATE │ │ │ │ 4670: 01302202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_CSO_DSTATE │ │ │ │ - 4671: 007e3efd 372 FUNC GLOBAL DEFAULT 12 bdrv_getlength │ │ │ │ + 4671: 007e3f05 372 FUNC GLOBAL DEFAULT 12 bdrv_getlength │ │ │ │ 4672: 012a748c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_UPDATE_AREA_DONE_EVENT │ │ │ │ - 4673: 007b1869 1728 FUNC GLOBAL DEFAULT 12 qcow2_update_snapshot_refcount │ │ │ │ + 4673: 007b1871 1728 FUNC GLOBAL DEFAULT 12 qcow2_update_snapshot_refcount │ │ │ │ 4674: 011e480c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgl_le │ │ │ │ 4675: 012f1184 4 OBJECT GLOBAL DEFAULT 25 tcg_cur_ctxs │ │ │ │ 4676: 012ba6cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SET_REPLICATION_EVENT │ │ │ │ 4677: 0130225e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_LINK_NEGOTIATION_DONE_DSTATE │ │ │ │ 4678: 012a9e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_UPDATE_IRQ_EVENT │ │ │ │ 4679: 01302ada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_STOPBITS_DSTATE │ │ │ │ 4680: 012bb59c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DISPLAY_OPTIONS_EVENT │ │ │ │ 4681: 011e7eec 132 OBJECT GLOBAL DEFAULT 24 helper_info_ssat16 │ │ │ │ 4682: 01301eb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_UPDATE_CLOCK_DSTATE │ │ │ │ - 4683: 007fc7f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyCheck │ │ │ │ + 4683: 007fc801 58 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyCheck │ │ │ │ 4684: 012a2f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_COPY_FILE_RANGE_EVENT │ │ │ │ 4685: 012a87b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_EVENT │ │ │ │ 4686: 012ac538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_FLUSH_QUEUE_EVENT │ │ │ │ - 4687: 00887e01 476 FUNC GLOBAL DEFAULT 12 range_list_insert │ │ │ │ + 4687: 00887e09 476 FUNC GLOBAL DEFAULT 12 range_list_insert │ │ │ │ 4688: 012b0178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_DELAYED_EVENT │ │ │ │ 4689: 012a3bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_PARTIAL_DECODE_EVENT │ │ │ │ - 4690: 0081b8ed 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper │ │ │ │ + 4690: 0081b8f5 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper │ │ │ │ 4691: 012ad7f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_NOT_IP4_EVENT │ │ │ │ 4692: 012aa87c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_WRITE_EVENT │ │ │ │ - 4693: 00a7e97c 3 OBJECT GLOBAL DEFAULT 14 sense_code_CAPACITY_CHANGED │ │ │ │ - 4694: 007fcce5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptions │ │ │ │ + 4693: 00a7e994 3 OBJECT GLOBAL DEFAULT 14 sense_code_CAPACITY_CHANGED │ │ │ │ + 4694: 007fcced 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptions │ │ │ │ 4695: 012b9830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_EVENT │ │ │ │ - 4696: 00760e79 18 FUNC GLOBAL DEFAULT 12 child_of_bds_get_parent_aio_context │ │ │ │ + 4696: 00760e81 18 FUNC GLOBAL DEFAULT 12 child_of_bds_get_parent_aio_context │ │ │ │ 4697: 012b9d5c 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_job_trace_events_trace_events │ │ │ │ - 4698: 0071fa55 200 FUNC GLOBAL DEFAULT 12 virtio_queue_set_align │ │ │ │ + 4698: 0071fa5d 200 FUNC GLOBAL DEFAULT 12 virtio_queue_set_align │ │ │ │ 4699: 01301488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PASSTHROUGH_HANDLE_REQUEST_DSTATE │ │ │ │ - 4700: 008579cd 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceType │ │ │ │ + 4700: 008579d5 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceType │ │ │ │ 4701: 0044966d 112 FUNC GLOBAL DEFAULT 12 pcie_sriov_get_vf_at_index │ │ │ │ 4702: 012bbfac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_REMOVE_WATCH_EVENT │ │ │ │ - 4703: 0082cd85 176 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration_members │ │ │ │ + 4703: 0082cd8d 176 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration_members │ │ │ │ 4704: 012b893c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_CUT_TEXT_EVENT │ │ │ │ 4705: 0059dab1 100 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_write │ │ │ │ - 4706: 00870891 80 FUNC GLOBAL DEFAULT 12 json_writer_get │ │ │ │ + 4706: 00870899 80 FUNC GLOBAL DEFAULT 12 json_writer_get │ │ │ │ 4707: 004e535d 76 FUNC GLOBAL DEFAULT 12 vfio_user_request_msg │ │ │ │ 4708: 003314a5 152 FUNC GLOBAL DEFAULT 12 qmp_dump_skeys │ │ │ │ - 4709: 0080913d 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS │ │ │ │ - 4710: 00740dd1 148 FUNC GLOBAL DEFAULT 12 qio_channel_new_fd │ │ │ │ - 4711: 0085aca9 624 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup_members │ │ │ │ + 4709: 00809145 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS │ │ │ │ + 4710: 00740dd9 148 FUNC GLOBAL DEFAULT 12 qio_channel_new_fd │ │ │ │ + 4711: 0085acb1 624 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup_members │ │ │ │ 4712: 005dea71 240 FUNC GLOBAL DEFAULT 12 cpu_stb_mmu │ │ │ │ 4713: 005ee7b5 44 FUNC GLOBAL DEFAULT 12 kvm_arm_add_vcpu_properties │ │ │ │ 4714: 01302c26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_ENABLE_DSTATE │ │ │ │ 4715: 012a7eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_MASTER_READ_EVENT │ │ │ │ 4716: 011e2790 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchl_le │ │ │ │ 4717: 012b0228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_NOOP_EVENT │ │ │ │ 4718: 012a8400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_CMD_DONE_EVENT │ │ │ │ 4719: 0130155e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_CPU_HAS_EVENTS_DSTATE │ │ │ │ 4720: 01303e44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_COROUTINE_TERMINATE_DSTATE │ │ │ │ 4721: 002bab11 184 FUNC GLOBAL DEFAULT 12 float64_to_uint32_round_to_zero │ │ │ │ 4722: 005bb699 64 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i128 │ │ │ │ - 4723: 006f2b1d 186 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_idx_b16 │ │ │ │ + 4723: 006f2b25 186 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_idx_b16 │ │ │ │ 4724: 012ac7d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_HASH_NOMATCH_EVENT │ │ │ │ 4725: 00681591 104 FUNC GLOBAL DEFAULT 12 gen_neon_sqshl │ │ │ │ 4726: 011f51d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmla0h │ │ │ │ - 4727: 006f932d 124 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_ds │ │ │ │ + 4727: 006f9335 124 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_ds │ │ │ │ 4728: 013011b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_RETURN_DSTATE │ │ │ │ 4729: 01301d38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_GET_APIC_BASE_DSTATE │ │ │ │ - 4730: 006f93a9 124 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_du │ │ │ │ + 4730: 006f93b1 124 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_du │ │ │ │ 4731: 012a3100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_REQUEST_FAIL_EVENT │ │ │ │ 4732: 0114bd14 48 OBJECT GLOBAL DEFAULT 21 pci_host_conf_be_ops │ │ │ │ 4733: 0130315c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_BLOCK_FOR_WRID_MISS_DSTATE │ │ │ │ 4734: 012ae8f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_IND_EVENT │ │ │ │ 4735: 01302434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GET_LOG_DSTATE │ │ │ │ 4736: 013023cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VIRT_MNGMT_DSTATE │ │ │ │ 4737: 012b6708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_DELETE_FD_EVENT │ │ │ │ - 4738: 0085da1d 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions │ │ │ │ + 4738: 0085da25 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions │ │ │ │ 4739: 012b4acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_OPREGION_ENABLED_EVENT │ │ │ │ 4740: 011e504c 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctz_i32 │ │ │ │ 4741: 0055a171 78 FUNC GLOBAL DEFAULT 12 migrate_is_uri │ │ │ │ - 4742: 00828db9 140 FUNC GLOBAL DEFAULT 12 visit_type_QemuTargetInfo_members │ │ │ │ + 4742: 00828dc1 140 FUNC GLOBAL DEFAULT 12 visit_type_QemuTargetInfo_members │ │ │ │ 4743: 011f514c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmla0s │ │ │ │ 4744: 01302658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_OPCODE_DSTATE │ │ │ │ 4745: 013010a2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_machine_s390x_c │ │ │ │ 4746: 012b5488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_ENDPOINT_EVENT │ │ │ │ 4747: 012b9d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_QMP_SCHEMA_EVENT │ │ │ │ 4748: 003eebf5 264 FUNC GLOBAL DEFAULT 12 net_tx_pkt_update_ip_checksums │ │ │ │ 4749: 01303184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_SHUT_DSTATE │ │ │ │ 4750: 012ae0c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_VIRT_STATE_EVENT │ │ │ │ 4751: 003b2189 120 FUNC GLOBAL DEFAULT 12 kvm_reset_irq_delivered │ │ │ │ - 4752: 008789b1 240 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_impl │ │ │ │ + 4752: 008789b9 240 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_impl │ │ │ │ 4753: 010aa690 64 OBJECT GLOBAL DEFAULT 21 vmstate_gicv3_gicd_no_migration_shift_bug │ │ │ │ 4754: 013031a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_AFTER_LOOP_DSTATE │ │ │ │ - 4755: 00821e11 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherAlgo │ │ │ │ + 4755: 00821e19 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherAlgo │ │ │ │ 4756: 01301ad2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_READW_DSTATE │ │ │ │ 4757: 01301230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_FIND_L2_CACHE_ENTRY_DSTATE │ │ │ │ 4758: 01302ee4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_FILL_RESV_PROPERTY_DSTATE │ │ │ │ - 4759: 008111c9 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_error │ │ │ │ + 4759: 008111d1 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_error │ │ │ │ 4760: 01302020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_IOPORT_WRITE_DSTATE │ │ │ │ - 4761: 0074533d 50 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_name │ │ │ │ + 4761: 00745345 50 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_name │ │ │ │ 4762: 0052f205 18 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_discard_manager │ │ │ │ 4763: 01301d3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_SET_APIC_BASE_DSTATE │ │ │ │ 4764: 005cf755 32 FUNC GLOBAL DEFAULT 12 helper_divu_i32 │ │ │ │ 4765: 012b56f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_FLUSH_EVENT │ │ │ │ 4766: 005c0969 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i32_chk │ │ │ │ 4767: 0053e54d 140 FUNC GLOBAL DEFAULT 12 qdev_sync_config │ │ │ │ 4768: 012df3f0 4 OBJECT GLOBAL DEFAULT 25 xen_domid │ │ │ │ 4769: 01302f8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DMA_MAP_DSTATE │ │ │ │ 4770: 01303684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_COMPARISON_DSTATE │ │ │ │ 4771: 01302594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4V_RTC_WRITE_DSTATE │ │ │ │ 4772: 012b8a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_UPDATE_EVENT │ │ │ │ - 4773: 008778d1 148 FUNC GLOBAL DEFAULT 12 socket_set_fast_reuse │ │ │ │ - 4774: 007eb07d 312 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_write │ │ │ │ + 4773: 008778d9 148 FUNC GLOBAL DEFAULT 12 socket_set_fast_reuse │ │ │ │ + 4774: 007eb085 312 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_write │ │ │ │ 4775: 012bb1ac 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_pci_trace_events_trace_events │ │ │ │ 4776: 013031a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_SETUP_COMPLETE_DSTATE │ │ │ │ 4777: 013033ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_USERNAME_DSTATE │ │ │ │ 4778: 011f03f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshli_sb │ │ │ │ 4779: 011db140 8 OBJECT GLOBAL DEFAULT 24 replay_break_icount │ │ │ │ 4780: 01301b24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_WRITEREG_DSTATE │ │ │ │ 4781: 011ea0f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_sdiv │ │ │ │ @@ -4791,1390 +4791,1390 @@ │ │ │ │ 4787: 002f74f5 248 FUNC GLOBAL DEFAULT 12 v9fs_co_chmod │ │ │ │ 4788: 011ef920 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshllbsb │ │ │ │ 4789: 012ae124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_LARGE_EVENT │ │ │ │ 4790: 012b3a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_READ_EVENT │ │ │ │ 4791: 012b1914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RESET_EVENT │ │ │ │ 4792: 002c661d 54 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_new │ │ │ │ 4793: 002c7d69 104 FUNC GLOBAL DEFAULT 12 dpy_gfx_check_format │ │ │ │ - 4794: 008434d1 208 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo_members │ │ │ │ - 4795: 00863ed9 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_connected │ │ │ │ + 4794: 008434d9 208 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo_members │ │ │ │ + 4795: 00863ee1 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_connected │ │ │ │ 4796: 012a740c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_GR_EVENT │ │ │ │ 4797: 012b836c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_TYPE_EVENT │ │ │ │ 4798: 013015da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_RECORD_EVENT_DSTATE │ │ │ │ - 4799: 00855ba1 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions │ │ │ │ + 4799: 00855ba9 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions │ │ │ │ 4800: 011ebdd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpgt_scalarh │ │ │ │ - 4801: 00828749 100 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty_members │ │ │ │ + 4801: 00828751 100 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty_members │ │ │ │ 4802: 011ea388 132 OBJECT GLOBAL DEFAULT 24 helper_info_cpsr_read │ │ │ │ 4803: 005b6a4d 6 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i32 │ │ │ │ 4804: 01301d40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_INTERRUPT_DSTATE │ │ │ │ 4805: 01213b24 132 OBJECT GLOBAL DEFAULT 24 helper_info_recpe_rpres_f32 │ │ │ │ - 4806: 0089fb21 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceChardev │ │ │ │ + 4806: 0089fb29 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceChardev │ │ │ │ 4807: 011ef89c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshllbsh │ │ │ │ 4808: 012b0168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_BADPHASE_EVENT │ │ │ │ 4809: 01302f5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DEV_START_DSTATE │ │ │ │ - 4810: 00786735 6 FUNC GLOBAL DEFAULT 12 block_copy_kick │ │ │ │ + 4810: 0078673d 6 FUNC GLOBAL DEFAULT 12 block_copy_kick │ │ │ │ 4811: 002f8011 24 FUNC GLOBAL DEFAULT 12 co_run_in_worker_bh │ │ │ │ 4812: 005df809 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchb │ │ │ │ 4813: 00605751 56 FUNC GLOBAL DEFAULT 12 arm_stage1_mmu_idx │ │ │ │ - 4814: 0077a56d 204 FUNC GLOBAL DEFAULT 12 nbd_err_lookup │ │ │ │ + 4814: 0077a575 204 FUNC GLOBAL DEFAULT 12 nbd_err_lookup │ │ │ │ 4815: 002a84a9 384 FUNC GLOBAL DEFAULT 12 float64_add │ │ │ │ 4816: 0130378a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CLOSEFD_DSTATE │ │ │ │ 4817: 002f71f1 160 FUNC GLOBAL DEFAULT 12 v9fs_co_pwritev │ │ │ │ 4818: 012b0c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_ENTER_EVENT │ │ │ │ - 4819: 007fd4a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVhdx │ │ │ │ + 4819: 007fd4a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVhdx │ │ │ │ 4820: 01303334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VM_STOP_FLUSH_ALL_DSTATE │ │ │ │ 4821: 013012b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_DO_COPY_ON_READV_DSTATE │ │ │ │ 4822: 011f02ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshli_sw │ │ │ │ 4823: 011ebd50 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpgt_scalars │ │ │ │ 4824: 0052ecf5 104 FUNC GLOBAL DEFAULT 12 memory_region_unregister_iommu_notifier │ │ │ │ 4825: 012bb22c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_FLOWS_EVENT │ │ │ │ - 4826: 00770575 224 FUNC GLOBAL DEFAULT 12 job_resume │ │ │ │ + 4826: 0077057d 224 FUNC GLOBAL DEFAULT 12 job_resume │ │ │ │ 4827: 002cc01d 256 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_delay │ │ │ │ 4828: 005e31ad 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_be_mmu │ │ │ │ - 4829: 0081f7ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretKeyringProperties │ │ │ │ + 4829: 0081f7b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretKeyringProperties │ │ │ │ 4830: 012b236c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_CRQ_RESULT_EVENT │ │ │ │ - 4831: 006f9425 122 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_fs │ │ │ │ + 4831: 006f942d 122 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_fs │ │ │ │ 4832: 0058ebb9 76 FUNC GLOBAL DEFAULT 12 connection_destroy │ │ │ │ 4833: 012b3c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_START_EVENT │ │ │ │ - 4834: 006f94a1 122 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_fu │ │ │ │ + 4834: 006f94a9 122 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_fu │ │ │ │ 4835: 00574709 72 FUNC GLOBAL DEFAULT 12 socket_send_channel_create │ │ │ │ 4836: 002cce0d 272 FUNC GLOBAL DEFAULT 12 keysym2scancode │ │ │ │ 4837: 0057ce69 220 FUNC GLOBAL DEFAULT 12 qmp_closefd │ │ │ │ - 4838: 0084c9b1 196 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy │ │ │ │ - 4839: 008954bd 200 FUNC GLOBAL DEFAULT 12 qemu_iovec_compare │ │ │ │ + 4838: 0084c9b9 196 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy │ │ │ │ + 4839: 008954c5 200 FUNC GLOBAL DEFAULT 12 qemu_iovec_compare │ │ │ │ 4840: 012b7208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_WAIT_EVENT │ │ │ │ 4841: 005d0a81 120 FUNC GLOBAL DEFAULT 12 helper_gvec_mov │ │ │ │ 4842: 003effad 4712 FUNC GLOBAL DEFAULT 12 net_rx_pkt_calc_rss_hash │ │ │ │ - 4843: 007933ed 84 FUNC GLOBAL DEFAULT 12 bdrv_cancel_in_flight │ │ │ │ - 4844: 00763719 144 FUNC GLOBAL DEFAULT 12 bdrv_probe_blocksizes │ │ │ │ - 4845: 00868421 140 FUNC GLOBAL DEFAULT 12 qapi_enum_parse │ │ │ │ + 4843: 007933f5 84 FUNC GLOBAL DEFAULT 12 bdrv_cancel_in_flight │ │ │ │ + 4844: 00763721 144 FUNC GLOBAL DEFAULT 12 bdrv_probe_blocksizes │ │ │ │ + 4845: 00868429 140 FUNC GLOBAL DEFAULT 12 qapi_enum_parse │ │ │ │ 4846: 006812c9 312 FUNC GLOBAL DEFAULT 12 gen_gvec_sli │ │ │ │ - 4847: 00844e6d 196 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties │ │ │ │ + 4847: 00844e75 196 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties │ │ │ │ 4848: 002af451 400 FUNC GLOBAL DEFAULT 12 float32_muladd │ │ │ │ 4849: 012ab33c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_GPR_READ_EVENT │ │ │ │ 4850: 00541865 188 FUNC GLOBAL DEFAULT 12 hmp_watchdog_action │ │ │ │ 4851: 002d4c39 288 FUNC GLOBAL DEFAULT 12 qmp_query_vnc │ │ │ │ 4852: 01303470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_KEYMAP_WINDOWING_DSTATE │ │ │ │ - 4853: 0072be79 4 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus_vcpu │ │ │ │ + 4853: 0072be81 4 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus_vcpu │ │ │ │ 4854: 01176404 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_bool │ │ │ │ 4855: 012b65d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_SET_STATE_EVENT │ │ │ │ 4856: 0059b8d5 16 FUNC GLOBAL DEFAULT 12 replay_finish_events │ │ │ │ 4857: 012ab0bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_SET_IRQ_EVENT │ │ │ │ - 4858: 0078b141 30 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap_locked │ │ │ │ + 4858: 0078b149 30 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap_locked │ │ │ │ 4859: 012b87dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_INCREMENTAL_EVENT │ │ │ │ - 4860: 0084bc15 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddress │ │ │ │ - 4861: 00828239 58 FUNC GLOBAL DEFAULT 12 qapi_free_BootConfiguration │ │ │ │ + 4860: 0084bc1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddress │ │ │ │ + 4861: 00828241 58 FUNC GLOBAL DEFAULT 12 qapi_free_BootConfiguration │ │ │ │ 4862: 012b3184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_NUM_OBJECTS_EVENT │ │ │ │ 4863: 0039a455 66 FUNC GLOBAL DEFAULT 12 hid_free │ │ │ │ 4864: 00302815 168 FUNC GLOBAL DEFAULT 12 nvdimm_init_acpi_state │ │ │ │ 4865: 005119d5 8 FUNC GLOBAL DEFAULT 12 mixeng_clear │ │ │ │ - 4866: 00734a35 152 FUNC GLOBAL DEFAULT 12 object_property_set_int │ │ │ │ + 4866: 00734a3d 152 FUNC GLOBAL DEFAULT 12 object_property_set_int │ │ │ │ 4867: 0120d7a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha256h2 │ │ │ │ 4868: 013037c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_OBJECT_DEL_DSTATE │ │ │ │ - 4869: 00857f61 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cryptodev │ │ │ │ + 4869: 00857f69 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cryptodev │ │ │ │ 4870: 012a3680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_WRITE_ZEROES_FAIL_EVENT │ │ │ │ - 4871: 00733331 204 FUNC GLOBAL DEFAULT 12 object_class_foreach │ │ │ │ + 4871: 00733339 204 FUNC GLOBAL DEFAULT 12 object_class_foreach │ │ │ │ 4872: 0059b8ad 40 FUNC GLOBAL DEFAULT 12 replay_init_events │ │ │ │ 4873: 005a74f5 36 FUNC GLOBAL DEFAULT 12 tcg_code_capacity │ │ │ │ - 4874: 0072bf11 6 FUNC GLOBAL DEFAULT 12 mshv_irqchip_remove_irqfd_notifier_gsi │ │ │ │ + 4874: 0072bf19 6 FUNC GLOBAL DEFAULT 12 mshv_irqchip_remove_irqfd_notifier_gsi │ │ │ │ 4875: 012ab09c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_WRITE_EVENT │ │ │ │ 4876: 002fef45 40 FUNC GLOBAL DEFAULT 12 bios_linker_loader_can_write_pointer │ │ │ │ - 4877: 007fcca9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ + 4877: 007fccb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ 4878: 0060b749 284 FUNC GLOBAL DEFAULT 12 arm_rebuild_hflags │ │ │ │ 4879: 01302f2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_PUSHED_DSTATE │ │ │ │ 4880: 012b6ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_CONTINUED_EVENT │ │ │ │ 4881: 002c916d 128 FUNC GLOBAL DEFAULT 12 qemu_display_get_vc │ │ │ │ 4882: 012ad038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_RDTR_FPD_NOT_RUNNING_EVENT │ │ │ │ - 4883: 007fb7cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfo │ │ │ │ - 4884: 0085432d 132 FUNC GLOBAL DEFAULT 12 visit_type_ACPISlotType │ │ │ │ + 4883: 007fb7d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfo │ │ │ │ + 4884: 00854335 132 FUNC GLOBAL DEFAULT 12 visit_type_ACPISlotType │ │ │ │ 4885: 0066fdcd 188 FUNC GLOBAL DEFAULT 12 aspeed_mmio_map_unimplemented │ │ │ │ 4886: 013035aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_DEBUG_QUERY_BLOCK_GRAPH_DSTATE │ │ │ │ 4887: 01302380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_CQID_DSTATE │ │ │ │ 4888: 012ba11c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_JIT_EVENT │ │ │ │ 4889: 011e0c3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgb │ │ │ │ 4890: 002a8299 6 FUNC GLOBAL DEFAULT 12 float16_add │ │ │ │ 4891: 0061516d 6 FUNC GLOBAL DEFAULT 12 helper_rsqrte_rpres_f32 │ │ │ │ 4892: 004e5665 388 FUNC GLOBAL DEFAULT 12 vfio_user_send_wait │ │ │ │ 4893: 005e04d9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_le │ │ │ │ 4894: 011f0268 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshli_ub │ │ │ │ - 4895: 009b5528 544 OBJECT GLOBAL DEFAULT 14 arm_mmuidx_table │ │ │ │ + 4895: 009b5540 544 OBJECT GLOBAL DEFAULT 14 arm_mmuidx_table │ │ │ │ 4896: 012a797c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_UNREF_EVENT │ │ │ │ - 4897: 00816bb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptions │ │ │ │ + 4897: 00816bb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptions │ │ │ │ 4898: 011e4f44 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctz_i64 │ │ │ │ 4899: 012b0758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_TI_EVENT │ │ │ │ 4900: 011f01e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshli_uh │ │ │ │ 4901: 00329da1 124 FUNC GLOBAL DEFAULT 12 ptimer_transaction_commit │ │ │ │ 4902: 012a48a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_PRE_SAVE_EVENT │ │ │ │ 4903: 011e3d38 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orl_le │ │ │ │ 4904: 0053a2c1 64 FUNC GLOBAL DEFAULT 12 address_space_stw_le │ │ │ │ 4905: 011ef818 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshllbub │ │ │ │ 4906: 004b1c11 96 FUNC GLOBAL DEFAULT 12 usb_device_find_device │ │ │ │ - 4907: 0082ac49 76 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast_members │ │ │ │ + 4907: 0082ac51 76 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast_members │ │ │ │ 4908: 012a999c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IGRPEN_WRITE_EVENT │ │ │ │ 4909: 01301e1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_CLOCK_FREQ_DSTATE │ │ │ │ - 4910: 007e2981 152 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_enable │ │ │ │ - 4911: 00880121 30 FUNC GLOBAL DEFAULT 12 notifier_remove │ │ │ │ + 4910: 007e2989 152 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_enable │ │ │ │ + 4911: 00880129 30 FUNC GLOBAL DEFAULT 12 notifier_remove │ │ │ │ 4912: 005e464d 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchq_le_mmu │ │ │ │ 4913: 011ef794 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshllbuh │ │ │ │ 4914: 0130178c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_RECEIVE_DSTATE │ │ │ │ 4915: 012b5338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_RESIZED_USABLE_REGION_EVENT │ │ │ │ 4916: 002b5ac9 228 FUNC GLOBAL DEFAULT 12 float64_to_bfloat16 │ │ │ │ 4917: 012a26c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_REMOVE_EVENT │ │ │ │ 4918: 005735ad 144 FUNC GLOBAL DEFAULT 12 qemu_loadvm_approve_switchover │ │ │ │ 4919: 010a6244 48 OBJECT GLOBAL DEFAULT 21 vga_mem_ops │ │ │ │ 4920: 013018c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACES_DSTATE │ │ │ │ 4921: 01301d7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSB_READ_DSTATE │ │ │ │ - 4922: 00816c29 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfoList │ │ │ │ + 4922: 00816c31 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfoList │ │ │ │ 4923: 012ae274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_CQID_EVENT │ │ │ │ - 4924: 0083b38d 84 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo_members │ │ │ │ - 4925: 0082bc75 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoKind │ │ │ │ + 4924: 0083b395 84 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo_members │ │ │ │ + 4925: 0082bc7d 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoKind │ │ │ │ 4926: 011f0160 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshli_uw │ │ │ │ 4927: 012a85e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_UNMAP_CLB_ADDRESS_NULL_EVENT │ │ │ │ 4928: 004e0d91 216 FUNC GLOBAL DEFAULT 12 vfio_cpr_load_device │ │ │ │ 4929: 01302eac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_VERSION_DSTATE │ │ │ │ 4930: 011f9a00 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullbsb │ │ │ │ 4931: 00511565 500 FUNC GLOBAL DEFAULT 12 st_rate_flow_mix │ │ │ │ 4932: 005634c1 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_zstd_level │ │ │ │ 4933: 012a26e4 76 OBJECT GLOBAL DEFAULT 24 crypto_trace_events │ │ │ │ 4934: 005cf851 32 FUNC GLOBAL DEFAULT 12 helper_divu_i64 │ │ │ │ 4935: 01178acc 12 OBJECT GLOBAL DEFAULT 21 MemoryDeviceInfoKind_lookup │ │ │ │ 4936: 01301dde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_WRITE_DSTATE │ │ │ │ 4937: 01303502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_GT_CNTPOFF_WRITE_DSTATE │ │ │ │ - 4938: 006f951d 122 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_hs │ │ │ │ + 4938: 006f9525 122 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_hs │ │ │ │ 4939: 003401cd 176 FUNC GLOBAL DEFAULT 12 cxl_extent_group_list_delete_front │ │ │ │ 4940: 013030d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_ENABLE_NOTIFY_DSTATE │ │ │ │ - 4941: 006f9599 122 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_hu │ │ │ │ + 4941: 006f95a1 122 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_hu │ │ │ │ 4942: 011f997c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullbsh │ │ │ │ 4943: 012a2910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_IN_BAND_ENQUEUE_EVENT │ │ │ │ - 4944: 00828455 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfoList │ │ │ │ + 4944: 0082845d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfoList │ │ │ │ 4945: 01303214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_STATE_RESUME_PREPARE_DSTATE │ │ │ │ 4946: 012b59c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_EVENT │ │ │ │ 4947: 004e6309 94 FUNC GLOBAL DEFAULT 12 virtio_bus_reset │ │ │ │ 4948: 012a6834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_EVENT │ │ │ │ - 4949: 0082af89 142 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPUList │ │ │ │ + 4949: 0082af91 142 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPUList │ │ │ │ 4950: 003ef2e5 70 FUNC GLOBAL DEFAULT 12 net_tx_pkt_add_raw_fragment │ │ │ │ 4951: 012acd28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIAM_EVENT │ │ │ │ 4952: 013014e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_OPEN_DSTATE │ │ │ │ 4953: 005b4239 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i32 │ │ │ │ 4954: 01301178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_PAM_CHECK_DSTATE │ │ │ │ - 4955: 008795a5 216 FUNC GLOBAL DEFAULT 12 qemu_thread_get_affinity │ │ │ │ + 4955: 008795ad 216 FUNC GLOBAL DEFAULT 12 qemu_thread_get_affinity │ │ │ │ 4956: 012a3e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_SYNC_EVENT │ │ │ │ - 4957: 007fde05 192 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo │ │ │ │ - 4958: 00809621 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions │ │ │ │ + 4957: 007fde0d 192 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo │ │ │ │ + 4958: 00809629 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions │ │ │ │ 4959: 012b42a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PACKET_STATE_CHANGE_EVENT │ │ │ │ - 4960: 0075f36d 152 FUNC GLOBAL DEFAULT 12 nbd_server_start_options │ │ │ │ + 4960: 0075f375 152 FUNC GLOBAL DEFAULT 12 nbd_server_start_options │ │ │ │ 4961: 011f98f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullbsw │ │ │ │ 4962: 0130159c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_Z2_AER915_EVENT_DSTATE │ │ │ │ 4963: 005b8aad 284 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i64 │ │ │ │ - 4964: 0084d301 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsType │ │ │ │ - 4965: 00766835 196 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock │ │ │ │ - 4966: 0078abf5 84 FUNC GLOBAL DEFAULT 12 bdrv_release_dirty_bitmap │ │ │ │ - 4967: 00894a55 144 FUNC GLOBAL DEFAULT 12 iov_to_buf_full │ │ │ │ - 4968: 008013b9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats │ │ │ │ + 4964: 0084d309 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsType │ │ │ │ + 4965: 0076683d 196 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock │ │ │ │ + 4966: 0078abfd 84 FUNC GLOBAL DEFAULT 12 bdrv_release_dirty_bitmap │ │ │ │ + 4967: 00894a5d 144 FUNC GLOBAL DEFAULT 12 iov_to_buf_full │ │ │ │ + 4968: 008013c1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats │ │ │ │ 4969: 011f53e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmul180h │ │ │ │ 4970: 01302964 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_TN_CFG_DSTATE │ │ │ │ 4971: 012b17d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_READ_EVENT │ │ │ │ 4972: 00295af1 184 FUNC GLOBAL DEFAULT 12 cpu_class_by_name │ │ │ │ 4973: 011e8624 132 OBJECT GLOBAL DEFAULT 24 helper_info_usub16 │ │ │ │ - 4974: 008639f1 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateType │ │ │ │ + 4974: 008639f9 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateType │ │ │ │ 4975: 012b03f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_PROCESS_LOGIN_EVENT │ │ │ │ 4976: 003a2e09 48 FUNC GLOBAL DEFAULT 12 gic_class_name │ │ │ │ 4977: 01302608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_REQUEST_CANCELLED_DSTATE │ │ │ │ - 4978: 00737e11 64 FUNC GLOBAL DEFAULT 12 migration_rate_reset │ │ │ │ - 4979: 008117b5 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_failure │ │ │ │ - 4980: 0071ef09 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_addr │ │ │ │ + 4978: 00737e19 64 FUNC GLOBAL DEFAULT 12 migration_rate_reset │ │ │ │ + 4979: 008117bd 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_failure │ │ │ │ + 4980: 0071ef11 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_addr │ │ │ │ 4981: 011f535c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmul180s │ │ │ │ 4982: 00443ff9 14 FUNC GLOBAL DEFAULT 12 pci_set_irq │ │ │ │ 4983: 01301250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CLUSTER_ALLOC_PHYS_DSTATE │ │ │ │ 4984: 0033939d 168 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map_overlap │ │ │ │ 4985: 012bbd0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_MAP_EVENT │ │ │ │ - 4986: 00790555 76 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign0 │ │ │ │ + 4986: 0079055d 76 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign0 │ │ │ │ 4987: 0130125e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PWRITE_ZEROES_START_REQ_DSTATE │ │ │ │ 4988: 012089c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_recps_nf_h │ │ │ │ - 4989: 009b7920 508 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode │ │ │ │ - 4990: 008387e9 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_incoming │ │ │ │ - 4991: 0084ce31 142 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBaseList │ │ │ │ - 4992: 00716c39 4 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_enable │ │ │ │ + 4989: 009b7938 508 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode │ │ │ │ + 4990: 008387f1 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_incoming │ │ │ │ + 4991: 0084ce39 142 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBaseList │ │ │ │ + 4992: 00716c41 4 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_enable │ │ │ │ 4993: 012a946c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_IRQ_EVENT │ │ │ │ - 4994: 00850d65 108 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols_members │ │ │ │ + 4994: 00850d6d 108 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols_members │ │ │ │ 4995: 012a67b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_SERIAL_WRITE_EVENT │ │ │ │ 4996: 01301c6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_HPPIR1_READ_DSTATE │ │ │ │ 4997: 0052419d 404 FUNC GLOBAL DEFAULT 12 cpu_get_ticks │ │ │ │ 4998: 00610739 46 FUNC GLOBAL DEFAULT 12 helper_neon_acgt_f32 │ │ │ │ - 4999: 00869d25 120 FUNC GLOBAL DEFAULT 12 visit_type_null │ │ │ │ + 4999: 00869d2d 120 FUNC GLOBAL DEFAULT 12 visit_type_null │ │ │ │ 5000: 0045a8d9 120 FUNC GLOBAL DEFAULT 12 scsi_bus_init_named │ │ │ │ - 5001: 00863a75 76 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC_members │ │ │ │ - 5002: 00885ba9 136 FUNC GLOBAL DEFAULT 12 qht_iter │ │ │ │ + 5001: 00863a7d 76 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC_members │ │ │ │ + 5002: 00885bb1 136 FUNC GLOBAL DEFAULT 12 qht_iter │ │ │ │ 5003: 01208940 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_recps_nf_s │ │ │ │ 5004: 005239dd 72 FUNC GLOBAL DEFAULT 12 cpus_get_accel │ │ │ │ 5005: 0130118c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_MGMT_DSTATE │ │ │ │ 5006: 01301dee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_DEVICE_READ_DSTATE │ │ │ │ 5007: 0056595d 476 FUNC GLOBAL DEFAULT 12 fill_destination_postcopy_migration_info │ │ │ │ 5008: 00547b21 10 FUNC GLOBAL DEFAULT 12 host_memory_backend_set_mapped │ │ │ │ - 5009: 00835661 16 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand_members │ │ │ │ + 5009: 00835669 16 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand_members │ │ │ │ 5010: 01303542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_CHANGE_DSTATE │ │ │ │ 5011: 012afec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_REG_FORWARD_READ_EVENT │ │ │ │ 5012: 01302d9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_START_DSTATE │ │ │ │ 5013: 0047f39d 208 FUNC GLOBAL DEFAULT 12 sdbus_reparent_card │ │ │ │ 5014: 012df6bc 4 OBJECT GLOBAL DEFAULT 25 display_opengl │ │ │ │ 5015: 012b7378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_START_EVENT │ │ │ │ 5016: 011f9874 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullbub │ │ │ │ 5017: 012b35d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_WRITE_EVENT │ │ │ │ 5018: 012b20d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_WRITEL_EVENT │ │ │ │ 5019: 00525ec5 140 FUNC GLOBAL DEFAULT 12 hmp_info_vcpu_dirty_limit │ │ │ │ 5020: 012a6350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_SECTOR_ERASE_START_EVENT │ │ │ │ 5021: 003ab471 68 FUNC GLOBAL DEFAULT 12 gicv3_redist_vinvall │ │ │ │ 5022: 004ddcf9 280 FUNC GLOBAL DEFAULT 12 vfio_load_state_config_load_ready │ │ │ │ - 5023: 00858a35 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRange │ │ │ │ + 5023: 00858a3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRange │ │ │ │ 5024: 005524c5 12 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_cancel_outgoing │ │ │ │ 5025: 012a3cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_COMPLETE_EVENT │ │ │ │ 5026: 011f97f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullbuh │ │ │ │ 5027: 01302db6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_REMOVE_WINDOW_DSTATE │ │ │ │ 5028: 013017a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_PUT_DATA_DSTATE │ │ │ │ 5029: 012a5844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_CONSUME_ERROR_EVENT │ │ │ │ 5030: 013019a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESPDMA_MEMORY_WRITE_DSTATE │ │ │ │ 5031: 012ab5ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MISC_UPDATE_IRQ_LOWER_EVENT │ │ │ │ 5032: 012b8c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM2_FALLBACK_EVENT │ │ │ │ - 5033: 0076fd35 360 FUNC GLOBAL DEFAULT 12 job_unref_locked │ │ │ │ - 5034: 00842461 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertiesValues │ │ │ │ - 5035: 00844439 124 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties_members │ │ │ │ + 5033: 0076fd3d 360 FUNC GLOBAL DEFAULT 12 job_unref_locked │ │ │ │ + 5034: 00842469 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertiesValues │ │ │ │ + 5035: 00844441 124 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties_members │ │ │ │ 5036: 0029590d 38 FUNC GLOBAL DEFAULT 12 cpu_exists │ │ │ │ 5037: 012a785c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_WRITE_VGA_EVENT │ │ │ │ 5038: 01301a4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_UNSUP_DSTATE │ │ │ │ - 5039: 0088a11d 48 FUNC GLOBAL DEFAULT 12 crc_ccitt │ │ │ │ - 5040: 007f8895 144 FUNC GLOBAL DEFAULT 12 visit_type_sizeList │ │ │ │ + 5039: 0088a125 48 FUNC GLOBAL DEFAULT 12 crc_ccitt │ │ │ │ + 5040: 007f889d 144 FUNC GLOBAL DEFAULT 12 visit_type_sizeList │ │ │ │ 5041: 012a52a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_OST_STATUS_EVENT │ │ │ │ 5042: 01301b70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_ESB_WRITE_DSTATE │ │ │ │ - 5043: 007a10bd 224 FUNC GLOBAL DEFAULT 12 qcow2_mark_dirty │ │ │ │ + 5043: 007a10c5 224 FUNC GLOBAL DEFAULT 12 qcow2_mark_dirty │ │ │ │ 5044: 004b60d1 148 FUNC GLOBAL DEFAULT 12 usb_pcap_init │ │ │ │ 5045: 01302186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VM_STATE_RUNNING_DSTATE │ │ │ │ 5046: 011fef14 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrw_sg_wb_uw │ │ │ │ 5047: 011eb9b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmul_scalarh │ │ │ │ - 5048: 00810d29 408 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_io_error │ │ │ │ + 5048: 00810d31 408 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_io_error │ │ │ │ 5049: 01301f62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SID_READ_DSTATE │ │ │ │ - 5050: 00896f49 720 FUNC GLOBAL DEFAULT 12 throttle_is_valid │ │ │ │ + 5050: 00896f51 720 FUNC GLOBAL DEFAULT 12 throttle_is_valid │ │ │ │ 5051: 011f976c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullbuw │ │ │ │ 5052: 012a60a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_FLASH_ERASE_EVENT │ │ │ │ - 5053: 0078eab9 288 FUNC GLOBAL DEFAULT 12 bdrv_make_zero │ │ │ │ + 5053: 0078eac1 288 FUNC GLOBAL DEFAULT 12 bdrv_make_zero │ │ │ │ 5054: 002fb429 160 FUNC GLOBAL DEFAULT 12 aml_device │ │ │ │ 5055: 01302352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_SMALL_DSTATE │ │ │ │ 5056: 004474b9 220 FUNC GLOBAL DEFAULT 12 pci_bridge_exitfn │ │ │ │ 5057: 003a554d 1984 FUNC GLOBAL DEFAULT 12 gicv3_dist_write │ │ │ │ - 5058: 00873419 168 FUNC GLOBAL DEFAULT 12 qemu_dup_flags │ │ │ │ - 5059: 00760889 16 FUNC GLOBAL DEFAULT 12 os_set_chroot │ │ │ │ + 5058: 00873421 168 FUNC GLOBAL DEFAULT 12 qemu_dup_flags │ │ │ │ + 5059: 00760891 16 FUNC GLOBAL DEFAULT 12 os_set_chroot │ │ │ │ 5060: 012ac788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_DESC_EVENT │ │ │ │ 5061: 012b1964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_READ_EVENT │ │ │ │ 5062: 012aadac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_CLOCK_FREQUENCY_EVENT │ │ │ │ 5063: 005431a9 96 FUNC GLOBAL DEFAULT 12 tpm_config_parse │ │ │ │ 5064: 011eb930 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmul_scalars │ │ │ │ 5065: 01302cde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_PORT_WRITE_DSTATE │ │ │ │ 5066: 012b4bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_PROBE_EVENT │ │ │ │ 5067: 012ad398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_INTERRUPT_SET_EVENT │ │ │ │ - 5068: 008886e9 136 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom_nofail │ │ │ │ + 5068: 008886f1 136 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom_nofail │ │ │ │ 5069: 01302482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC16_DSTATE │ │ │ │ 5070: 01302b40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_ERROR_DSTATE │ │ │ │ - 5071: 0086f7e1 228 FUNC GLOBAL DEFAULT 12 qlist_destroy_obj │ │ │ │ + 5071: 0086f7e9 228 FUNC GLOBAL DEFAULT 12 qlist_destroy_obj │ │ │ │ 5072: 002feb95 480 FUNC GLOBAL DEFAULT 12 aml_i2c_serial_bus_device │ │ │ │ 5073: 013023ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_SHUTDOWN_SET_DSTATE │ │ │ │ 5074: 002a7d51 58 FUNC GLOBAL DEFAULT 12 floatx80_default_inf │ │ │ │ 5075: 01301bf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPTI_DSTATE │ │ │ │ 5076: 012f0fa0 4 OBJECT GLOBAL DEFAULT 25 replay_snapshot │ │ │ │ 5077: 005e8345 248 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_get_value │ │ │ │ 5078: 012deebc 16 OBJECT GLOBAL DEFAULT 25 smbios_have_fields_bitmap │ │ │ │ 5079: 01301898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_CLIENT_CAPABILITIES_UNSUPPORTED_BY_REVISION_DSTATE │ │ │ │ - 5080: 0078b1f1 112 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap │ │ │ │ - 5081: 006e79f9 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmplth │ │ │ │ - 5082: 007e2ab1 332 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_merge │ │ │ │ - 5083: 007f82f5 144 FUNC GLOBAL DEFAULT 12 visit_type_numberList │ │ │ │ + 5080: 0078b1f9 112 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap │ │ │ │ + 5081: 006e7a01 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmplth │ │ │ │ + 5082: 007e2ab9 332 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_merge │ │ │ │ + 5083: 007f82fd 144 FUNC GLOBAL DEFAULT 12 visit_type_numberList │ │ │ │ 5084: 00527731 220 FUNC GLOBAL DEFAULT 12 portio_list_add │ │ │ │ 5085: 005de381 58 FUNC GLOBAL DEFAULT 12 helper_lduw_mmu │ │ │ │ 5086: 012b13b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_VOLTAGE_EVENT │ │ │ │ 5087: 013030b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_WAKE_SHARED_DSTATE │ │ │ │ 5088: 0053ead9 124 FUNC GLOBAL DEFAULT 12 qmp_command_available │ │ │ │ 5089: 01301fa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_WRITE_STATUS_DSTATE │ │ │ │ 5090: 01302fc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_QUERY_DSTATE │ │ │ │ 5091: 004ddf2d 10 FUNC GLOBAL DEFAULT 12 vfio_multifd_transfer_enabled │ │ │ │ 5092: 005b7999 46 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i64 │ │ │ │ - 5093: 0081f6f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptions │ │ │ │ - 5094: 0086f94d 4 FUNC GLOBAL DEFAULT 12 qbool_get_bool │ │ │ │ + 5093: 0081f701 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptions │ │ │ │ + 5094: 0086f955 4 FUNC GLOBAL DEFAULT 12 qbool_get_bool │ │ │ │ 5095: 012ae814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_NUMQ_EVENT │ │ │ │ 5096: 012a6814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_WO_READ_EVENT │ │ │ │ 5097: 01301934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_MAP_BLOB_DSTATE │ │ │ │ 5098: 011e7e68 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_sqshll │ │ │ │ - 5099: 006e7bf1 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmplts │ │ │ │ + 5099: 006e7bf9 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmplts │ │ │ │ 5100: 0130300a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_UPDATE_DSTATE │ │ │ │ - 5101: 00782d85 10 FUNC GLOBAL DEFAULT 12 blk_set_enable_write_cache │ │ │ │ + 5101: 00782d8d 10 FUNC GLOBAL DEFAULT 12 blk_set_enable_write_cache │ │ │ │ 5102: 012aa91c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_CPRMAN_READ_EVENT │ │ │ │ 5103: 01302722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_TI_DSTATE │ │ │ │ - 5104: 00827be5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyForceArrays │ │ │ │ - 5105: 008315c5 580 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_firmware_log │ │ │ │ + 5104: 00827bed 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyForceArrays │ │ │ │ + 5105: 008315cd 580 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_firmware_log │ │ │ │ 5106: 00681161 36 FUNC GLOBAL DEFAULT 12 gen_gvec_ursra │ │ │ │ 5107: 0121a340 12 OBJECT GLOBAL DEFAULT 24 drive_backup_drv │ │ │ │ 5108: 0044c12d 148 FUNC GLOBAL DEFAULT 12 pcie_pasid_init │ │ │ │ 5109: 00667db1 1080 FUNC GLOBAL DEFAULT 12 gicv3_init_cpuif │ │ │ │ - 5110: 006e1679 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpneb │ │ │ │ - 5111: 0078a975 192 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_abdicate │ │ │ │ - 5112: 00765be1 52 FUNC GLOBAL DEFAULT 12 bdrv_get_device_name │ │ │ │ + 5110: 006e1681 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpneb │ │ │ │ + 5111: 0078a97d 192 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_abdicate │ │ │ │ + 5112: 00765be9 52 FUNC GLOBAL DEFAULT 12 bdrv_get_device_name │ │ │ │ 5113: 0130174c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_TX_DSTATE │ │ │ │ - 5114: 006e16ed 114 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpneh │ │ │ │ + 5114: 006e16f5 114 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpneh │ │ │ │ 5115: 0043fe6d 42 FUNC GLOBAL DEFAULT 12 msix_is_pending │ │ │ │ 5116: 013017c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_PUT_QUEUE_DSTATE │ │ │ │ 5117: 00339095 84 FUNC GLOBAL DEFAULT 12 sysbus_has_irq │ │ │ │ 5118: 002db0c1 240 FUNC GLOBAL DEFAULT 12 vnc_init_func │ │ │ │ - 5119: 00746149 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_verify │ │ │ │ + 5119: 00746151 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_verify │ │ │ │ 5120: 002ca515 32 FUNC GLOBAL DEFAULT 12 qemu_remove_mouse_event_handler │ │ │ │ 5121: 0048f5a5 20 FUNC GLOBAL DEFAULT 12 smbios_set_cpuid │ │ │ │ - 5122: 00821991 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties │ │ │ │ + 5122: 00821999 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties │ │ │ │ 5123: 01302164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSIX_INIT_FAIL_DSTATE │ │ │ │ 5124: 01301482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN_DSTATE │ │ │ │ - 5125: 00765471 452 FUNC GLOBAL DEFAULT 12 bdrv_iterate_format │ │ │ │ + 5125: 00765479 452 FUNC GLOBAL DEFAULT 12 bdrv_iterate_format │ │ │ │ 5126: 0045bbc9 192 FUNC GLOBAL DEFAULT 12 scsi_req_continue │ │ │ │ 5127: 004741dd 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_event_notification_reply_endianness │ │ │ │ 5128: 01301384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_DONE_DSTATE │ │ │ │ 5129: 0056325d 34 FUNC GLOBAL DEFAULT 12 migrate_checkpoint_delay │ │ │ │ 5130: 012acab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_BAD_FRAME_SIZE_EVENT │ │ │ │ - 5131: 00827ef1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfo │ │ │ │ + 5131: 00827ef9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfo │ │ │ │ 5132: 012a98dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_READ_EVENT │ │ │ │ 5133: 01302200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RDT_DSTATE │ │ │ │ 5134: 012a3080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CONNECT_TO_SSH_EVENT │ │ │ │ - 5135: 0075043d 136 FUNC GLOBAL DEFAULT 12 qauthz_list_new │ │ │ │ + 5135: 00750445 136 FUNC GLOBAL DEFAULT 12 qauthz_list_new │ │ │ │ 5136: 011f9d18 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubsb │ │ │ │ 5137: 012b1f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_TIMER_READ_EVENT │ │ │ │ 5138: 00681185 324 FUNC GLOBAL DEFAULT 12 gen_gvec_sri │ │ │ │ 5139: 012b0438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA2_EVENT │ │ │ │ - 5140: 006e1761 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpnew │ │ │ │ - 5141: 00827d89 58 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPU │ │ │ │ + 5140: 006e1769 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpnew │ │ │ │ + 5141: 00827d91 58 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPU │ │ │ │ 5142: 0053cb81 124 FUNC GLOBAL DEFAULT 12 ram_block_coordinated_discard_require │ │ │ │ 5143: 013026e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SEND_RSP_DSTATE │ │ │ │ - 5144: 007b0fd1 360 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters_at │ │ │ │ + 5144: 007b0fd9 360 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters_at │ │ │ │ 5145: 005cb609 254 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vecop_list │ │ │ │ 5146: 005ef19d 428 FUNC GLOBAL DEFAULT 12 arm_cpu_write_elf32_note │ │ │ │ 5147: 011f9c94 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubsh │ │ │ │ - 5148: 00718fb9 4172 FUNC GLOBAL DEFAULT 12 vfio_pci_config_setup │ │ │ │ + 5148: 00718fc1 4172 FUNC GLOBAL DEFAULT 12 vfio_pci_config_setup │ │ │ │ 5149: 01302dc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SPARSE_MMAP_ENTRY_DSTATE │ │ │ │ - 5150: 0084a581 84 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags_members │ │ │ │ + 5150: 0084a589 84 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags_members │ │ │ │ 5151: 012ae474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_NUM_SGLD_EVENT │ │ │ │ 5152: 0052f27d 108 FUNC GLOBAL DEFAULT 12 ram_discard_manager_get_min_granularity │ │ │ │ 5153: 01301ef4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCUIO_WRITE_DSTATE │ │ │ │ 5154: 012b3a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_CAP_READ_EVENT │ │ │ │ 5155: 01301144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_UNEXPECTED_RUNPKT_DSTATE │ │ │ │ 5156: 01301fa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_DESTROY_DSTATE │ │ │ │ 5157: 012a5964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_IOTLB_INV_ASID_VMID_EVENT │ │ │ │ 5158: 012a36c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_PROCESS_EVENT │ │ │ │ 5159: 006107a9 56 FUNC GLOBAL DEFAULT 12 helper_neon_acgt_f64 │ │ │ │ 5160: 012b8ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TB_GEN_CODE_BUFFER_OVERFLOW_EVENT │ │ │ │ - 5161: 006dfb7d 232 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrunbb │ │ │ │ + 5161: 006dfb85 232 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrunbb │ │ │ │ 5162: 012b2014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_TIMER_READ_EVENT │ │ │ │ 5163: 012a9b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_AP_READ_EVENT │ │ │ │ 5164: 01303362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_BLK_IO_DSTATE │ │ │ │ 5165: 01301b76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_NOTIFY_DSTATE │ │ │ │ 5166: 0057df45 164 FUNC GLOBAL DEFAULT 12 hmp_info_iothreads │ │ │ │ 5167: 00440c29 312 FUNC GLOBAL DEFAULT 12 msix_set_vector_notifiers │ │ │ │ 5168: 012b0898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_INVALID_WRITE_EVENT │ │ │ │ 5169: 01302052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_82596_MEM_READW_DSTATE │ │ │ │ 5170: 0057dd4d 248 FUNC GLOBAL DEFAULT 12 hmp_change │ │ │ │ 5171: 011f9c10 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubsw │ │ │ │ - 5172: 006dfd4d 264 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrunbh │ │ │ │ - 5173: 00730345 384 FUNC GLOBAL DEFAULT 12 resettable_change_parent │ │ │ │ + 5172: 006dfd55 264 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrunbh │ │ │ │ + 5173: 0073034d 384 FUNC GLOBAL DEFAULT 12 resettable_change_parent │ │ │ │ 5174: 012b6988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_EXTRA_EVENT │ │ │ │ - 5175: 0088d1fd 140 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_unlock │ │ │ │ + 5175: 0088d205 140 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_unlock │ │ │ │ 5176: 005c9fbd 144 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_or │ │ │ │ - 5177: 00842989 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendFileProperties │ │ │ │ + 5177: 00842991 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendFileProperties │ │ │ │ 5178: 012b0538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_NO_DATA_EVENT │ │ │ │ 5179: 013017f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_RAISE_IRQ_DSTATE │ │ │ │ 5180: 012a8c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_EVENT │ │ │ │ 5181: 012a5224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_ACPI_INDEX_WRITE_EVENT │ │ │ │ 5182: 0047f099 128 FUNC GLOBAL DEFAULT 12 sdbus_receive_ready │ │ │ │ 5183: 01201098 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uminp_b │ │ │ │ 5184: 0130221e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_NULL_DESCRIPTOR_DSTATE │ │ │ │ 5185: 00440b39 124 FUNC GLOBAL DEFAULT 12 msix_vector_unuse │ │ │ │ 5186: 011e4b24 132 OBJECT GLOBAL DEFAULT 24 helper_info_ld_i128 │ │ │ │ 5187: 0037f1ed 10 FUNC GLOBAL DEFAULT 12 omap_gpio_set_clk │ │ │ │ - 5188: 0084d155 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchema │ │ │ │ + 5188: 0084d15d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchema │ │ │ │ 5189: 01201014 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uminp_h │ │ │ │ - 5190: 008933e1 136 FUNC GLOBAL DEFAULT 12 hbitmap_get │ │ │ │ - 5191: 00697361 200 FUNC GLOBAL DEFAULT 12 read_neon_element32 │ │ │ │ - 5192: 00703221 220 FUNC GLOBAL DEFAULT 12 virtio_serial_guest_ready │ │ │ │ + 5190: 008933e9 136 FUNC GLOBAL DEFAULT 12 hbitmap_get │ │ │ │ + 5191: 00697399 200 FUNC GLOBAL DEFAULT 12 read_neon_element32 │ │ │ │ + 5192: 00703229 220 FUNC GLOBAL DEFAULT 12 virtio_serial_guest_ready │ │ │ │ 5193: 012a4060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_HANDSHAKE_TIMER_CB_EVENT │ │ │ │ 5194: 01303232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THROTTLE_DSTATE │ │ │ │ 5195: 012aa09c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_READL_EVENT │ │ │ │ - 5196: 007364b1 128 FUNC GLOBAL DEFAULT 12 object_property_add_bool │ │ │ │ - 5197: 007fd02d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsThrottle │ │ │ │ + 5196: 007364b9 128 FUNC GLOBAL DEFAULT 12 object_property_add_bool │ │ │ │ + 5197: 007fd035 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsThrottle │ │ │ │ 5198: 0054a131 244 FUNC GLOBAL DEFAULT 12 vhost_user_backend_stop │ │ │ │ - 5199: 00892629 130 FUNC GLOBAL DEFAULT 12 hbitmap_iter_next │ │ │ │ + 5199: 00892631 130 FUNC GLOBAL DEFAULT 12 hbitmap_iter_next │ │ │ │ 5200: 01179050 12 OBJECT GLOBAL DEFAULT 21 MemoryFailureAction_lookup │ │ │ │ 5201: 0130383a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_KVM_DSTATE │ │ │ │ 5202: 01301780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHAKTI_UART_READ_DSTATE │ │ │ │ 5203: 0066c85d 58 FUNC GLOBAL DEFAULT 12 arm_is_psci_call │ │ │ │ - 5204: 007aa181 10 FUNC GLOBAL DEFAULT 12 qcow2_cache_depends_on_flush │ │ │ │ + 5204: 007aa189 10 FUNC GLOBAL DEFAULT 12 qcow2_cache_depends_on_flush │ │ │ │ 5205: 0059c561 176 FUNC GLOBAL DEFAULT 12 replay_event_net_run │ │ │ │ 5206: 01303364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BALLOON_EVENT_DSTATE │ │ │ │ 5207: 01302cac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_BITS_DSTATE │ │ │ │ 5208: 002bf0f9 6 FUNC GLOBAL DEFAULT 12 bfloat16_compare_quiet │ │ │ │ - 5209: 006d2dc9 140 FUNC GLOBAL DEFAULT 12 helper_mve_veor │ │ │ │ + 5209: 006d2dd1 140 FUNC GLOBAL DEFAULT 12 helper_mve_veor │ │ │ │ 5210: 00aa49ac 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_netdev │ │ │ │ - 5211: 00808785 142 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptionsList │ │ │ │ + 5211: 0080878d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptionsList │ │ │ │ 5212: 01200f90 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uminp_s │ │ │ │ 5213: 012b59b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_FOUND_EVENT │ │ │ │ 5214: 013037ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_BREAK_DSTATE │ │ │ │ 5215: 012a8710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_READ_DEFAULT_EVENT │ │ │ │ 5216: 012af438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MC146818_RTC_IOPORT_WRITE_EVENT │ │ │ │ 5217: 011dc7a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt8 │ │ │ │ 5218: 012afda8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_DATA_COUNT_EVENT │ │ │ │ - 5219: 006fac25 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sclamp_b │ │ │ │ + 5219: 006fac2d 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sclamp_b │ │ │ │ 5220: 0130323c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QUEUED_PAGE_DSTATE │ │ │ │ 5221: 01302f98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_DSTATE │ │ │ │ - 5222: 00768cc1 116 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context │ │ │ │ - 5223: 008469e9 196 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties │ │ │ │ + 5222: 00768cc9 116 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context │ │ │ │ + 5223: 008469f1 196 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties │ │ │ │ 5224: 005df69d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorb_mmu │ │ │ │ - 5225: 00800279 164 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo_members │ │ │ │ - 5226: 006fad99 176 FUNC GLOBAL DEFAULT 12 helper_gvec_sclamp_d │ │ │ │ + 5225: 00800281 164 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo_members │ │ │ │ + 5226: 006fada1 176 FUNC GLOBAL DEFAULT 12 helper_gvec_sclamp_d │ │ │ │ 5227: 01303dee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_QUERY_FEATURES_API_FAILED_DSTATE │ │ │ │ 5228: 003edd0d 532 FUNC GLOBAL DEFAULT 12 e1000x_rx_group_filter │ │ │ │ 5229: 003ee319 112 FUNC GLOBAL DEFAULT 12 e1000x_increase_size_stats │ │ │ │ 5230: 012b98cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_EXPORT_ADD_EVENT │ │ │ │ 5231: 004f8449 6 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_gpa │ │ │ │ 5232: 01301030 4 OBJECT GLOBAL DEFAULT 25 qmp_dispatcher_co │ │ │ │ - 5233: 0073f669 228 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_async │ │ │ │ - 5234: 00a7e950 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_TIMEOUT │ │ │ │ + 5233: 0073f671 228 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_async │ │ │ │ + 5234: 00a7e968 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_TIMEOUT │ │ │ │ 5235: 005422b9 20 FUNC GLOBAL DEFAULT 12 qemu_register_wakeup_support │ │ │ │ 5236: 0130342c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_IO_WRAP_DSTATE │ │ │ │ 5237: 012ab84c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMPHY_WRITE_EVENT │ │ │ │ - 5238: 006fac9d 124 FUNC GLOBAL DEFAULT 12 helper_gvec_sclamp_h │ │ │ │ + 5238: 006faca5 124 FUNC GLOBAL DEFAULT 12 helper_gvec_sclamp_h │ │ │ │ 5239: 012af314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PCIE_PHY_READ_EVENT │ │ │ │ 5240: 002dc059 52 FUNC GLOBAL DEFAULT 12 vnc_hextile_set_pixel_conversion │ │ │ │ - 5241: 006f3b19 214 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_bfmls_idx │ │ │ │ - 5242: 00818c61 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_del │ │ │ │ + 5241: 006f3b21 214 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_bfmls_idx │ │ │ │ + 5242: 00818c69 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_del │ │ │ │ 5243: 013034ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM2_FALLBACK_DSTATE │ │ │ │ - 5244: 0073c6d9 140 FUNC GLOBAL DEFAULT 12 qemu_get_counted_string │ │ │ │ + 5244: 0073c6e1 140 FUNC GLOBAL DEFAULT 12 qemu_get_counted_string │ │ │ │ 5245: 012b279c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_UICCMD_EVENT │ │ │ │ 5246: 005e35cd 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_be_mmu │ │ │ │ - 5247: 008771ed 54 FUNC GLOBAL DEFAULT 12 qemu_ram_munmap │ │ │ │ + 5247: 008771f5 54 FUNC GLOBAL DEFAULT 12 qemu_ram_munmap │ │ │ │ 5248: 01301500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_DSM_INFO_DSTATE │ │ │ │ 5249: 012b879c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_UNTHROTTLE_INCREMENTAL_EVENT │ │ │ │ - 5250: 0085e415 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceBasicInfo │ │ │ │ + 5250: 0085e41d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceBasicInfo │ │ │ │ 5251: 011f9b8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubub │ │ │ │ - 5252: 0084baad 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddress │ │ │ │ + 5252: 0084bab5 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddress │ │ │ │ 5253: 011e4260 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andb │ │ │ │ - 5254: 0074318d 50 FUNC GLOBAL DEFAULT 12 qio_channel_set_name │ │ │ │ - 5255: 006fad19 128 FUNC GLOBAL DEFAULT 12 helper_gvec_sclamp_s │ │ │ │ + 5254: 00743195 50 FUNC GLOBAL DEFAULT 12 qio_channel_set_name │ │ │ │ + 5255: 006fad21 128 FUNC GLOBAL DEFAULT 12 helper_gvec_sclamp_s │ │ │ │ 5256: 011f9b08 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubuh │ │ │ │ 5257: 012ab73c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_POWER_READ_EVENT │ │ │ │ 5258: 012b42b4 664 OBJECT GLOBAL DEFAULT 24 hw_vfio_trace_events │ │ │ │ 5259: 012b5758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_OWNER_EVENT │ │ │ │ - 5260: 00a646e8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SYSVSEM │ │ │ │ + 5260: 00a64700 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SYSVSEM │ │ │ │ 5261: 012afb78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_SEND_COMMAND_EVENT │ │ │ │ 5262: 005eeb59 6 FUNC GLOBAL DEFAULT 12 is_64bit_semihosting │ │ │ │ 5263: 012b66e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_STATE_SAVE_EVENT │ │ │ │ 5264: 0031d969 20 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_w25q01jvq │ │ │ │ 5265: 012ae0a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_IGNORED_MMIO_VF_OFFLINE_EVENT │ │ │ │ 5266: 01302f44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_CONFIG_CALL_DSTATE │ │ │ │ 5267: 012b5d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_GPIO_WRITE_EVENT │ │ │ │ - 5268: 00846831 440 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties_members │ │ │ │ + 5268: 00846839 440 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties_members │ │ │ │ 5269: 00383791 100 FUNC GLOBAL DEFAULT 12 i2c_slave_new │ │ │ │ 5270: 002c7705 904 FUNC GLOBAL DEFAULT 12 register_displaychangelistener │ │ │ │ 5271: 0130248a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC64_DSTATE │ │ │ │ - 5272: 0088eb79 46 FUNC GLOBAL DEFAULT 12 timerlistgroup_deinit │ │ │ │ + 5272: 0088eb81 46 FUNC GLOBAL DEFAULT 12 timerlistgroup_deinit │ │ │ │ 5273: 01302d82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_DSTATE │ │ │ │ 5274: 013010c7 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_accelerator_c │ │ │ │ 5275: 01179330 12 OBJECT GLOBAL DEFAULT 21 ACPISlotType_lookup │ │ │ │ 5276: 0033b6cd 244 FUNC GLOBAL DEFAULT 12 cxl_interleave_granularity_enc │ │ │ │ 5277: 01301e54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_RESET_DSTATE │ │ │ │ 5278: 012b888c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_EOF_EVENT │ │ │ │ 5279: 01301560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_CMD_DATA2_DSTATE │ │ │ │ 5280: 012a3d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_NEW_SERVER_EVENT │ │ │ │ 5281: 01301d80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DJMEMC_READ_DSTATE │ │ │ │ 5282: 01303254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QTAILQ_END_DSTATE │ │ │ │ 5283: 011790a0 12 OBJECT GLOBAL DEFAULT 21 GuestPanicInformationType_lookup │ │ │ │ 5284: 00340111 36 FUNC GLOBAL DEFAULT 12 cxl_remove_extent_from_extent_list │ │ │ │ - 5285: 0080b815 174 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefList │ │ │ │ - 5286: 00733b61 128 FUNC GLOBAL DEFAULT 12 object_initialize │ │ │ │ + 5285: 0080b81d 174 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefList │ │ │ │ + 5286: 00733b69 128 FUNC GLOBAL DEFAULT 12 object_initialize │ │ │ │ 5287: 013012fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_NEW_PID_DSTATE │ │ │ │ 5288: 012afbc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_READ_COMPLETE_EVENT │ │ │ │ 5289: 01301c8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN_WRITE_DSTATE │ │ │ │ - 5290: 00829629 192 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions │ │ │ │ + 5290: 00829631 192 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions │ │ │ │ 5291: 011f9a84 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubuw │ │ │ │ 5292: 012b0d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_OVERFLOW_EVENT │ │ │ │ 5293: 003a0fdd 1420 FUNC GLOBAL DEFAULT 12 gic_acknowledge_irq │ │ │ │ 5294: 012a96dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMOVP_EVENT │ │ │ │ 5295: 0120e79c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qneg_s16 │ │ │ │ 5296: 00300405 240 FUNC GLOBAL DEFAULT 12 acpi_add_rom_blob │ │ │ │ 5297: 012b1d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_TIMER_WRITE_EVENT │ │ │ │ - 5298: 009b8100 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode_len │ │ │ │ - 5299: 00721669 1852 FUNC GLOBAL DEFAULT 12 virtqueue_get_avail_bytes │ │ │ │ - 5300: 0082f7b5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hotpluggable_cpus │ │ │ │ + 5298: 009b8118 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode_len │ │ │ │ + 5299: 00721671 1852 FUNC GLOBAL DEFAULT 12 virtqueue_get_avail_bytes │ │ │ │ + 5300: 0082f7bd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hotpluggable_cpus │ │ │ │ 5301: 01202748 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_bfvdot_idx │ │ │ │ 5302: 0052fdd9 60 FUNC GLOBAL DEFAULT 12 memory_region_ram_resize │ │ │ │ - 5303: 007fc619 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapCheckFlags │ │ │ │ + 5303: 007fc621 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapCheckFlags │ │ │ │ 5304: 013013de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_START_NEGOTIATE_DSTATE │ │ │ │ - 5305: 0071eb9d 124 FUNC GLOBAL DEFAULT 12 virtio_get_config_size │ │ │ │ + 5305: 0071eba5 124 FUNC GLOBAL DEFAULT 12 virtio_get_config_size │ │ │ │ 5306: 006593c9 356 FUNC GLOBAL DEFAULT 12 select_tt │ │ │ │ 5307: 013014d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READ_RETURN_DSTATE │ │ │ │ 5308: 00295d71 66 FUNC GLOBAL DEFAULT 12 cpu_exec_realizefn │ │ │ │ 5309: 012a781c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_ENTER_VGA_MODE_EVENT │ │ │ │ - 5310: 0074eee5 200 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_export_p8info │ │ │ │ + 5310: 0074eeed 200 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_export_p8info │ │ │ │ 5311: 012b5024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_REGION_RW_EVENT │ │ │ │ 5312: 0041f2b5 4 FUNC GLOBAL DEFAULT 12 desc_tlv_size │ │ │ │ - 5313: 00843a81 192 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties │ │ │ │ + 5313: 00843a89 192 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties │ │ │ │ 5314: 012b27ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_QUERY_CMD_EVENT │ │ │ │ 5315: 012ac388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_LAST_EVENT │ │ │ │ 5316: 01302a84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_CQ_DSTATE │ │ │ │ 5317: 01301124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_LOAD_DH_DSTATE │ │ │ │ - 5318: 0072ac55 6 FUNC GLOBAL DEFAULT 12 qemu_arch_available │ │ │ │ + 5318: 0072ac5d 6 FUNC GLOBAL DEFAULT 12 qemu_arch_available │ │ │ │ 5319: 01301748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_IRQ_RAISED_DSTATE │ │ │ │ - 5320: 0071f5c9 54 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_detach_host_notifier │ │ │ │ + 5320: 0071f5d1 54 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_detach_host_notifier │ │ │ │ 5321: 00522bbd 12 FUNC GLOBAL DEFAULT 12 cpu_work_list_empty │ │ │ │ 5322: 01302452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DEL_SQ_DSTATE │ │ │ │ - 5323: 0078b441 188 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty │ │ │ │ + 5323: 0078b449 188 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty │ │ │ │ 5324: 012a6704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_CONNECT_EVENT │ │ │ │ 5325: 013010d8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_pci_c │ │ │ │ - 5326: 0071f6a9 54 FUNC GLOBAL DEFAULT 12 virtio_device_set_child_bus_name │ │ │ │ - 5327: 0081e06d 132 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyInput │ │ │ │ + 5326: 0071f6b1 54 FUNC GLOBAL DEFAULT 12 virtio_device_set_child_bus_name │ │ │ │ + 5327: 0081e075 132 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyInput │ │ │ │ 5328: 012a5144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_PCI_BAR_1_EVENT │ │ │ │ - 5329: 00854571 142 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfoList │ │ │ │ + 5329: 00854579 142 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfoList │ │ │ │ 5330: 004bb96d 604 FUNC GLOBAL DEFAULT 12 usb_ohci_init │ │ │ │ 5331: 01301b94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_IRQ_DSTATE │ │ │ │ 5332: 0130248c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC16_DSTATE │ │ │ │ 5333: 002fba35 116 FUNC GLOBAL DEFAULT 12 aml_create_dword_field │ │ │ │ 5334: 012a92fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_TM_WRITE_EVENT │ │ │ │ 5335: 012a6944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_SET_PARAMS_EVENT │ │ │ │ 5336: 012a5324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CPU_HAS_EVENTS_EVENT │ │ │ │ - 5337: 007fc871 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptions │ │ │ │ - 5338: 00790301 144 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_report │ │ │ │ + 5337: 007fc879 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptions │ │ │ │ + 5338: 00790309 144 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_report │ │ │ │ 5339: 0130221c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_PS_READ_DSTATE │ │ │ │ 5340: 011dffdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs8 │ │ │ │ 5341: 00302961 4336 FUNC GLOBAL DEFAULT 12 nvdimm_build_acpi │ │ │ │ 5342: 013017a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_IRQ_STATE_DSTATE │ │ │ │ - 5343: 007fbcb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificNvme │ │ │ │ - 5344: 00a7e9b8 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_READY │ │ │ │ - 5345: 00820a35 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot │ │ │ │ + 5343: 007fbcc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificNvme │ │ │ │ + 5344: 00a7e9d0 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_READY │ │ │ │ + 5345: 00820a3d 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot │ │ │ │ 5346: 01301dd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_HASH_EXECUTE_ACC_MODE_DSTATE │ │ │ │ 5347: 01301ec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GCR_WRITE_DSTATE │ │ │ │ 5348: 012a6b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_PUT_QUEUE_EVENT │ │ │ │ 5349: 0053c031 492 FUNC GLOBAL DEFAULT 12 cpu_memory_rw_debug │ │ │ │ 5350: 005bfc6d 2 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i64_chk │ │ │ │ 5351: 005e4945 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchq_le_mmu │ │ │ │ 5352: 006625d9 2080 FUNC GLOBAL DEFAULT 12 arm_load_dtb │ │ │ │ - 5353: 0087ba65 1274 FUNC GLOBAL DEFAULT 12 divu128 │ │ │ │ - 5354: 00801211 424 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats_members │ │ │ │ + 5353: 0087ba6d 1274 FUNC GLOBAL DEFAULT 12 divu128 │ │ │ │ + 5354: 00801219 424 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats_members │ │ │ │ 5355: 01301ada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_IOPORT_READ_DSTATE │ │ │ │ 5356: 01303570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ 5357: 0130351e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_INSERT_MEDIUM_DSTATE │ │ │ │ 5358: 01303772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_SET_CAPABILITIES_DSTATE │ │ │ │ 5359: 01178aa0 12 OBJECT GLOBAL DEFAULT 21 CpuModelExpansionType_lookup │ │ │ │ - 5360: 00697429 156 FUNC GLOBAL DEFAULT 12 read_neon_element64 │ │ │ │ + 5360: 00697461 156 FUNC GLOBAL DEFAULT 12 read_neon_element64 │ │ │ │ 5361: 013012e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_OTHER_DSTATE │ │ │ │ 5362: 012b5de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_WRITE_EVENT │ │ │ │ - 5363: 007fb665 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFileWrapper │ │ │ │ - 5364: 00688cc5 104 FUNC GLOBAL DEFAULT 12 clear_eci_state │ │ │ │ + 5363: 007fb66d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFileWrapper │ │ │ │ + 5364: 00688cd5 104 FUNC GLOBAL DEFAULT 12 clear_eci_state │ │ │ │ 5365: 002c8ea9 220 FUNC GLOBAL DEFAULT 12 qemu_display_find_default │ │ │ │ - 5366: 00745795 4 FUNC GLOBAL DEFAULT 12 qio_net_listener_nsioc │ │ │ │ - 5367: 0085e4c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannelList │ │ │ │ + 5366: 0074579d 4 FUNC GLOBAL DEFAULT 12 qio_net_listener_nsioc │ │ │ │ + 5367: 0085e4d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannelList │ │ │ │ 5368: 002c6281 76 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_register │ │ │ │ 5369: 002af5e1 568 FUNC GLOBAL DEFAULT 12 float64_muladd │ │ │ │ 5370: 00338581 104 FUNC GLOBAL DEFAULT 12 qdev_prop_set_drive_err │ │ │ │ 5371: 00678a59 102 FUNC GLOBAL DEFAULT 12 arm_cpu_register_gdb_commands │ │ │ │ - 5372: 007f9571 132 FUNC GLOBAL DEFAULT 12 visit_type_FloppyDriveType │ │ │ │ - 5373: 0089f335 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_request_ebpf_arg_members │ │ │ │ + 5372: 007f9579 132 FUNC GLOBAL DEFAULT 12 visit_type_FloppyDriveType │ │ │ │ + 5373: 0089f33d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_request_ebpf_arg_members │ │ │ │ 5374: 004b4ed9 154 FUNC GLOBAL DEFAULT 12 usb_desc_iface_group │ │ │ │ - 5375: 007904d9 34 FUNC GLOBAL DEFAULT 12 qemu_blockalign │ │ │ │ + 5375: 007904e1 34 FUNC GLOBAL DEFAULT 12 qemu_blockalign │ │ │ │ 5376: 002d9a39 244 FUNC GLOBAL DEFAULT 12 start_auth_vnc │ │ │ │ 5377: 006140b5 8 FUNC GLOBAL DEFAULT 12 helper_vfp_sltod │ │ │ │ 5378: 0120e718 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qneg_s32 │ │ │ │ 5379: 0130384c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CRYPTODEV_DSTATE │ │ │ │ 5380: 002ceb31 1408 FUNC GLOBAL DEFAULT 12 qmp_screendump │ │ │ │ 5381: 012bb2a8 84 OBJECT GLOBAL DEFAULT 24 qapi_commands_misc_i386_trace_events_trace_events │ │ │ │ 5382: 00536a71 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_host_addr │ │ │ │ 5383: 012a5034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_DSM_INFO_EVENT │ │ │ │ 5384: 004e4d4d 324 FUNC GLOBAL DEFAULT 12 vfio_user_wait_reqs │ │ │ │ 5385: 006148a5 36 FUNC GLOBAL DEFAULT 12 helper_vfp_sltoh │ │ │ │ 5386: 012af224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_CONFIG_WRITE_EVENT │ │ │ │ - 5387: 00844f35 196 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties │ │ │ │ + 5387: 00844f3d 196 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties │ │ │ │ 5388: 002c8cbd 116 FUNC GLOBAL DEFAULT 12 qemu_invalidate_text_consoles │ │ │ │ - 5389: 007fdaad 280 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ + 5389: 007fdab5 280 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ 5390: 012acf48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PRE_SAVE_EVENT │ │ │ │ 5391: 012b32a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SCSI_DATA_EVENT │ │ │ │ 5392: 0053e981 344 FUNC GLOBAL DEFAULT 12 qemu_global_option │ │ │ │ 5393: 012b2e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_TRANSMIT_EVENT │ │ │ │ 5394: 012ab3ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_READ_EVENT │ │ │ │ 5395: 01301688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_ISMCTRL_READ_DSTATE │ │ │ │ 5396: 01302d7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_END_DSTATE │ │ │ │ 5397: 012a4780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_MAP_FILE_DMA_EVENT │ │ │ │ 5398: 01302228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_TX_DESCR_DSTATE │ │ │ │ 5399: 01302f6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_RESET_DEVICE_DSTATE │ │ │ │ 5400: 013030d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_CONTINUED_DSTATE │ │ │ │ 5401: 012b0298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_TRANSFER_DATA_EVENT │ │ │ │ 5402: 012a5c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_UPDATE_IRQ_EVENT │ │ │ │ 5403: 011eddcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpcsb │ │ │ │ - 5404: 0082b169 232 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo │ │ │ │ + 5404: 0082b171 232 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo │ │ │ │ 5405: 01302af0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_RESET_DSTATE │ │ │ │ 5406: 01301ef6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCU_READ_DSTATE │ │ │ │ - 5407: 0082b649 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo │ │ │ │ + 5407: 0082b651 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo │ │ │ │ 5408: 012a81f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_SEND_EVENT │ │ │ │ - 5409: 00a8b4c8 256 OBJECT GLOBAL DEFAULT 14 AES_sbox │ │ │ │ - 5410: 0087a589 164 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_setup │ │ │ │ + 5409: 00a8b4e0 256 OBJECT GLOBAL DEFAULT 14 AES_sbox │ │ │ │ + 5410: 0087a591 164 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_setup │ │ │ │ 5411: 0061454d 6 FUNC GLOBAL DEFAULT 12 helper_vfp_sltos │ │ │ │ 5412: 002be521 48 FUNC GLOBAL DEFAULT 12 float64_maxnummag │ │ │ │ 5413: 012b7308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_RESET_CHANNEL_EVENT │ │ │ │ 5414: 011edd48 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpcsh │ │ │ │ 5415: 005f30cd 134 FUNC GLOBAL DEFAULT 12 arm_cpu_update_vfiq │ │ │ │ - 5416: 008010bd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo │ │ │ │ + 5416: 008010c5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo │ │ │ │ 5417: 012a5cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCSPK_IO_WRITE_EVENT │ │ │ │ 5418: 01301196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_FINDEJECTABLEOPTICALMEDIA_DSTATE │ │ │ │ 5419: 00329c81 148 FUNC GLOBAL DEFAULT 12 ptimer_set_freq │ │ │ │ - 5420: 00803ee1 196 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge │ │ │ │ + 5420: 00803ee9 196 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge │ │ │ │ 5421: 012b55b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_QUEUE_WRITE_EVENT │ │ │ │ - 5422: 00846621 332 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties_members │ │ │ │ + 5422: 00846629 332 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties_members │ │ │ │ 5423: 005b498d 124 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i32 │ │ │ │ 5424: 012a3c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_REQUEST_EVENT │ │ │ │ - 5425: 00888771 120 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part1 │ │ │ │ + 5425: 00888779 120 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part1 │ │ │ │ 5426: 012b0ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_UPDATE_EVENT │ │ │ │ 5427: 00393289 16 FUNC GLOBAL DEFAULT 12 ide_get_bios_chs_trans │ │ │ │ - 5428: 008887e9 104 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part2 │ │ │ │ + 5428: 008887f1 104 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part2 │ │ │ │ 5429: 012a6714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_UPDATE_PARAMS_EVENT │ │ │ │ 5430: 004f6009 100 FUNC GLOBAL DEFAULT 12 vhost_config_pending │ │ │ │ - 5431: 00835935 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress │ │ │ │ + 5431: 0083593d 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress │ │ │ │ 5432: 004fdd89 56 FUNC GLOBAL DEFAULT 12 vhost_svq_new │ │ │ │ 5433: 01302e30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_3C3_PROBE_DSTATE │ │ │ │ 5434: 011edcc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpcsw │ │ │ │ - 5435: 006fa815 688 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmmla │ │ │ │ - 5436: 0082801d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfoWrapper │ │ │ │ + 5435: 006fa81d 688 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmmla │ │ │ │ + 5436: 00828025 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfoWrapper │ │ │ │ 5437: 012ac608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_SETUP_FILTER_EVENT │ │ │ │ 5438: 01303e68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_SUBMIT_AIO_DSTATE │ │ │ │ 5439: 002ad10d 50 FUNC GLOBAL DEFAULT 12 float16_muladd │ │ │ │ 5440: 012ae724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_CQ_EVENTIDX_EVENT │ │ │ │ 5441: 002cc609 128 FUNC GLOBAL DEFAULT 12 qmp_query_mice │ │ │ │ 5442: 011f0790 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vorri │ │ │ │ - 5443: 0086ffe1 152 FUNC GLOBAL DEFAULT 12 qobject_from_vjsonf_nofail │ │ │ │ + 5443: 0086ffe9 152 FUNC GLOBAL DEFAULT 12 qobject_from_vjsonf_nofail │ │ │ │ 5444: 012b1dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_RESET_EVENT │ │ │ │ 5445: 012ad978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_APROM_READB_EVENT │ │ │ │ - 5446: 00782555 200 FUNC GLOBAL DEFAULT 12 blk_aio_zone_mgmt │ │ │ │ + 5446: 0078255d 200 FUNC GLOBAL DEFAULT 12 blk_aio_zone_mgmt │ │ │ │ 5447: 01303d58 4 OBJECT GLOBAL DEFAULT 25 global_aio_wait │ │ │ │ - 5448: 0083a241 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vcpu_dirty_limit │ │ │ │ + 5448: 0083a249 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vcpu_dirty_limit │ │ │ │ 5449: 01210500 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_tst_u16 │ │ │ │ 5450: 012b2dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_DATA_IN_EVENT │ │ │ │ 5451: 002c5a91 268 FUNC GLOBAL DEFAULT 12 hmp_qom_set │ │ │ │ - 5452: 007305ed 68 FUNC GLOBAL DEFAULT 12 qemu_init_irq_child │ │ │ │ - 5453: 0080a8e1 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps_members │ │ │ │ + 5452: 007305f5 68 FUNC GLOBAL DEFAULT 12 qemu_init_irq_child │ │ │ │ + 5453: 0080a8e9 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps_members │ │ │ │ 5454: 004daeed 56 FUNC GLOBAL DEFAULT 12 vfio_device_free_name │ │ │ │ - 5455: 0087d9e5 280 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_dst_offset │ │ │ │ - 5456: 007f3d61 76 FUNC GLOBAL DEFAULT 12 monitor_vprintf │ │ │ │ + 5455: 0087d9ed 280 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_dst_offset │ │ │ │ + 5456: 007f3d69 76 FUNC GLOBAL DEFAULT 12 monitor_vprintf │ │ │ │ 5457: 012173dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_mind │ │ │ │ 5458: 012af468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_MEM_READ_EVENT │ │ │ │ - 5459: 0076d9a9 208 FUNC GLOBAL DEFAULT 12 bdrv_bsc_invalidate_range │ │ │ │ + 5459: 0076d9b1 208 FUNC GLOBAL DEFAULT 12 bdrv_bsc_invalidate_range │ │ │ │ 5460: 012dee64 1 OBJECT GLOBAL DEFAULT 25 msi_nonbroken │ │ │ │ 5461: 012aed34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_FILE_EVENT │ │ │ │ 5462: 01301c1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_BADWRITE_DSTATE │ │ │ │ 5463: 012a4574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_STOP_EVENT │ │ │ │ 5464: 012a777c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_SCHEDULE_BH_EVENT │ │ │ │ 5465: 012174e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_minh │ │ │ │ 5466: 012b4b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_MSIX_WRITE_EVENT │ │ │ │ 5467: 0052c3c9 66 FUNC GLOBAL DEFAULT 12 memory_region_name │ │ │ │ 5468: 01301d62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_SHMEM_MAP_DSTATE │ │ │ │ - 5469: 0085fcf9 476 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo_members │ │ │ │ + 5469: 0085fd01 476 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo_members │ │ │ │ 5470: 013019e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_SEND_BYTE_DSTATE │ │ │ │ 5471: 011763a4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint16 │ │ │ │ - 5472: 00881135 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size │ │ │ │ + 5472: 0088113d 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size │ │ │ │ 5473: 0120d824 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha256h │ │ │ │ 5474: 013027d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_SUBMIT_DSTATE │ │ │ │ 5475: 012afc68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_WRITE_SAME_EVENT │ │ │ │ 5476: 012b256c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_SQ_NOT_DELETED_EVENT │ │ │ │ 5477: 005b6afd 84 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i32 │ │ │ │ 5478: 012b52e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_FLUSH_DONE_EVENT │ │ │ │ 5479: 011ebbc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfadd_scalarh │ │ │ │ 5480: 012026c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bfmmla │ │ │ │ 5481: 01303304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_ADVANCE_CURRENT_ICOUNT_DSTATE │ │ │ │ - 5482: 0085ffe9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_INITIALIZED_arg_members │ │ │ │ + 5482: 0085fff1 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_INITIALIZED_arg_members │ │ │ │ 5483: 01217460 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_mins │ │ │ │ 5484: 012a957c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ESCALATE_DISABLED_EVENT │ │ │ │ 5485: 012b76f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_EVENT │ │ │ │ 5486: 00440949 200 FUNC GLOBAL DEFAULT 12 msix_load │ │ │ │ 5487: 011d0000 0 NOTYPE GLOBAL DEFAULT 24 __data_start │ │ │ │ 5488: 013015e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_OPCODE_DSTATE │ │ │ │ 5489: 012a8660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_EVENT │ │ │ │ - 5490: 0081b019 132 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent_members │ │ │ │ + 5490: 0081b021 132 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent_members │ │ │ │ 5491: 013037b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_RX_FILTER_DSTATE │ │ │ │ 5492: 01301238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_ENTRY_FLUSH_DSTATE │ │ │ │ 5493: 012b899c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_DATA_EVENT │ │ │ │ 5494: 00444261 28 FUNC GLOBAL DEFAULT 12 pci_swizzle_map_irq_fn │ │ │ │ 5495: 011ebb40 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfadd_scalars │ │ │ │ 5496: 00541921 112 FUNC GLOBAL DEFAULT 12 watchdog_action_completion │ │ │ │ 5497: 013016d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_MGMT_COMPLETE_DSTATE │ │ │ │ 5498: 012ac698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RECEIVE_EVENT │ │ │ │ - 5499: 0078ebd9 200 FUNC GLOBAL DEFAULT 12 bdrv_flush_all │ │ │ │ - 5500: 00877965 128 FUNC GLOBAL DEFAULT 12 qemu_set_cloexec │ │ │ │ + 5499: 0078ebe1 200 FUNC GLOBAL DEFAULT 12 bdrv_flush_all │ │ │ │ + 5500: 0087796d 128 FUNC GLOBAL DEFAULT 12 qemu_set_cloexec │ │ │ │ 5501: 012b0ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_FINISH_EVENT │ │ │ │ 5502: 01302dda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_GET_DSTATE │ │ │ │ 5503: 0130251c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_UPDATE_POM_DSTATE │ │ │ │ 5504: 0032edc9 188 FUNC GLOBAL DEFAULT 12 rom_transaction_end │ │ │ │ 5505: 012b77a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_ITERATE_EVENT │ │ │ │ 5506: 0130246e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_CB_DSTATE │ │ │ │ 5507: 012b0368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPT_DMA_INTERRUPT_EVENT │ │ │ │ 5508: 012b0fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_CONFIG_SAS_DEVICE_EVENT │ │ │ │ 5509: 01303558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_DEL_DSTATE │ │ │ │ 5510: 01303318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_PUT_EVENT_DSTATE │ │ │ │ - 5511: 00827fa5 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfo │ │ │ │ + 5511: 00827fad 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfo │ │ │ │ 5512: 012b3da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_PTRS_EVENT │ │ │ │ 5513: 013022c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_APROM_READB_DSTATE │ │ │ │ 5514: 012ae0d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_EVENT │ │ │ │ 5515: 005c9b51 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sssub │ │ │ │ 5516: 002d5051 130 FUNC GLOBAL DEFAULT 12 vnc_raw_send_framebuffer_update │ │ │ │ 5517: 002f7da9 356 FUNC GLOBAL DEFAULT 12 v9fs_co_symlink │ │ │ │ 5518: 002bb719 252 FUNC GLOBAL DEFAULT 12 int64_to_float16 │ │ │ │ 5519: 01301220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_COMPLETE_DSTATE │ │ │ │ 5520: 00421b5d 224 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_of_dpa_groups │ │ │ │ 5521: 012bb5cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SEND_KEY_EVENT │ │ │ │ 5522: 005b6a55 84 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i32 │ │ │ │ 5523: 01302a32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_DATA2SEND_DSTATE │ │ │ │ - 5524: 00835415 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_continue_arg_members │ │ │ │ - 5525: 00829191 132 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptionsType │ │ │ │ - 5526: 007fc8ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptions │ │ │ │ + 5524: 0083541d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_continue_arg_members │ │ │ │ + 5525: 00829199 132 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptionsType │ │ │ │ + 5526: 007fc8b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptions │ │ │ │ 5527: 002fc6ed 240 FUNC GLOBAL DEFAULT 12 aml_mutex │ │ │ │ - 5528: 007e6281 172 FUNC GLOBAL DEFAULT 12 bdrv_co_unref │ │ │ │ + 5528: 007e6289 172 FUNC GLOBAL DEFAULT 12 bdrv_co_unref │ │ │ │ 5529: 01301376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_REQUEST_PAYLOAD_RECEIVED_DSTATE │ │ │ │ 5530: 01302e50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_ADD_EXT_CAP_DROPPED_DSTATE │ │ │ │ 5531: 012a3600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_PAIO_SUBMIT_EVENT │ │ │ │ 5532: 01302c4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_OPER_READ_DSTATE │ │ │ │ - 5533: 0078dca1 4 FUNC GLOBAL DEFAULT 12 bdrv_wakeup │ │ │ │ + 5533: 0078dca9 4 FUNC GLOBAL DEFAULT 12 bdrv_wakeup │ │ │ │ 5534: 012b9440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_REOPEN_EVENT │ │ │ │ 5535: 012aad8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_RESET_EVENT │ │ │ │ 5536: 01301a78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_WRITE_UNIMPL_DSTATE │ │ │ │ 5537: 00681acd 76 FUNC GLOBAL DEFAULT 12 gen_gvec_sqsub_qc │ │ │ │ - 5538: 00894541 84 FUNC GLOBAL DEFAULT 12 iova_tree_new │ │ │ │ - 5539: 0072ed59 196 FUNC GLOBAL DEFAULT 12 qdev_should_hide_device │ │ │ │ + 5538: 00894549 84 FUNC GLOBAL DEFAULT 12 iova_tree_new │ │ │ │ + 5539: 0072ed61 196 FUNC GLOBAL DEFAULT 12 qdev_should_hide_device │ │ │ │ 5540: 01303124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_SEND_DSTATE │ │ │ │ - 5541: 008009b1 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo │ │ │ │ + 5541: 008009b9 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo │ │ │ │ 5542: 01302132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_SET_PFMAILBOX_DSTATE │ │ │ │ 5543: 01302548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MV64361_REGION_ENABLE_DSTATE │ │ │ │ 5544: 012a5074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_LABEL_EVENT │ │ │ │ 5545: 0120e694 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qneg_s64 │ │ │ │ 5546: 005ee9a5 48 FUNC GLOBAL DEFAULT 12 kvm_arm_cpu_pre_save │ │ │ │ 5547: 012a5704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_TLBI_NSNH_EVENT │ │ │ │ 5548: 012ac8c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ERX_READ_EVENT │ │ │ │ 5549: 01301e18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_WRITE_REG_DSTATE │ │ │ │ 5550: 0121047c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_tst_u32 │ │ │ │ 5551: 0130368e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_INTERRUPT_CONTROLLERS_DSTATE │ │ │ │ - 5552: 0088b8ed 4 FUNC GLOBAL DEFAULT 12 aio_context_ref │ │ │ │ - 5553: 00a72078 288 OBJECT GLOBAL DEFAULT 14 allwinner_h3_memmap │ │ │ │ + 5552: 0088b8f5 4 FUNC GLOBAL DEFAULT 12 aio_context_ref │ │ │ │ + 5553: 00a72090 288 OBJECT GLOBAL DEFAULT 14 allwinner_h3_memmap │ │ │ │ 5554: 003712e1 224 FUNC GLOBAL DEFAULT 12 omap_lcdc_init │ │ │ │ 5555: 012ab0ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_READ_EVENT │ │ │ │ 5556: 01301b3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_WRITE_DSTATE │ │ │ │ 5557: 002bfb59 124 FUNC GLOBAL DEFAULT 12 float32_sqrt │ │ │ │ 5558: 013030ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_DSTATE │ │ │ │ 5559: 012ac648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_MII_WRITE_EVENT │ │ │ │ - 5560: 006fabad 58 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmlsl_idx │ │ │ │ - 5561: 00824d59 120 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum_members │ │ │ │ + 5560: 006fabb5 58 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmlsl_idx │ │ │ │ + 5561: 00824d61 120 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum_members │ │ │ │ 5562: 012ab06c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_ENABLE_EVENT │ │ │ │ 5563: 003f7eb1 360 FUNC GLOBAL DEFAULT 12 e1000e_core_set_link_status │ │ │ │ 5564: 0052b209 184 FUNC GLOBAL DEFAULT 12 flatview_for_each_range │ │ │ │ 5565: 0130375a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_CANCEL_DSTATE │ │ │ │ - 5566: 0084d99d 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter │ │ │ │ + 5566: 0084d9a5 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter │ │ │ │ 5567: 01176398 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint32 │ │ │ │ 5568: 011e97ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_shr_cc │ │ │ │ 5569: 011e3054 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxb │ │ │ │ - 5570: 00765209 108 FUNC GLOBAL DEFAULT 12 bdrv_measure │ │ │ │ + 5570: 00765211 108 FUNC GLOBAL DEFAULT 12 bdrv_measure │ │ │ │ 5571: 012a7ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_CFAM_CONFIG_WRITE_EVENT │ │ │ │ - 5572: 006eb235 84 FUNC GLOBAL DEFAULT 12 helper_get_cp_reg64 │ │ │ │ + 5572: 006eb23d 84 FUNC GLOBAL DEFAULT 12 helper_get_cp_reg64 │ │ │ │ 5573: 005f4681 70 FUNC GLOBAL DEFAULT 12 hw_watchpoint_update_all │ │ │ │ - 5574: 00781df5 36 FUNC GLOBAL DEFAULT 12 blk_iostatus_is_enabled │ │ │ │ + 5574: 00781dfd 36 FUNC GLOBAL DEFAULT 12 blk_iostatus_is_enabled │ │ │ │ 5575: 005b7c01 200 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i64 │ │ │ │ 5576: 0052d93d 14 FUNC GLOBAL DEFAULT 12 memory_region_has_guest_memfd │ │ │ │ 5577: 002bc0c5 320 FUNC GLOBAL DEFAULT 12 int32_to_float64_scalbn │ │ │ │ 5578: 012aaffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_DISABLE_EVENT │ │ │ │ 5579: 01207398 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uqadd_b │ │ │ │ 5580: 012b71c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_START_EVENT │ │ │ │ 5581: 012a710c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_DESTROY_TASK_EVENT │ │ │ │ 5582: 00658c59 40 FUNC GLOBAL DEFAULT 12 smmu_get_iotlb_key │ │ │ │ 5583: 013023de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RESET_ZONE_DSTATE │ │ │ │ 5584: 003f14c1 68 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_vlan_tag │ │ │ │ 5585: 0120720c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uqadd_d │ │ │ │ - 5586: 00807949 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcow2Encryption_base_members │ │ │ │ - 5587: 008a2469 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevCapability │ │ │ │ + 5586: 00807951 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcow2Encryption_base_members │ │ │ │ + 5587: 008a2471 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevCapability │ │ │ │ 5588: 003aa2c1 2136 FUNC GLOBAL DEFAULT 12 gicv3_redist_write │ │ │ │ 5589: 01303778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_DSTATE │ │ │ │ 5590: 012aec24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_ADDR_CMB_EVENT │ │ │ │ 5591: 013017c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_UPDATE_IRQ_DSTATE │ │ │ │ 5592: 01207314 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uqadd_h │ │ │ │ 5593: 01302720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_TI_CMD_DSTATE │ │ │ │ 5594: 01303802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATS_SCHEMAS_DSTATE │ │ │ │ - 5595: 007fbde5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfo │ │ │ │ + 5595: 007fbded 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfo │ │ │ │ 5596: 012b0f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MAP_FAILED_EVENT │ │ │ │ 5597: 01301a52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCQ_FINISH_DSTATE │ │ │ │ 5598: 012b6d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_FILL_EVENT │ │ │ │ - 5599: 0086d57d 44 FUNC GLOBAL DEFAULT 12 human_readable_text_from_str │ │ │ │ - 5600: 0071ddf5 34 FUNC GLOBAL DEFAULT 12 virtio_get_num_queues │ │ │ │ + 5599: 0086d585 44 FUNC GLOBAL DEFAULT 12 human_readable_text_from_str │ │ │ │ + 5600: 0071ddfd 34 FUNC GLOBAL DEFAULT 12 virtio_get_num_queues │ │ │ │ 5601: 011e7d60 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_sqrshrl48 │ │ │ │ - 5602: 0081f4dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptionsLUKS │ │ │ │ + 5602: 0081f4e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptionsLUKS │ │ │ │ 5603: 002ffba9 36 FUNC GLOBAL DEFAULT 12 acpi_table_next │ │ │ │ 5604: 002c14cd 196 FUNC GLOBAL DEFAULT 12 float64_log2 │ │ │ │ 5605: 0130206c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ENABLE_DSTATE │ │ │ │ 5606: 01207290 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uqadd_s │ │ │ │ 5607: 011e7cdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_sqrshrl │ │ │ │ 5608: 01302416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_DSTATE │ │ │ │ - 5609: 007fcdd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsReplication │ │ │ │ + 5609: 007fcddd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsReplication │ │ │ │ 5610: 012ada28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_REG_READ_EVENT │ │ │ │ - 5611: 00892ea9 18 FUNC GLOBAL DEFAULT 12 hbitmap_empty │ │ │ │ + 5611: 00892eb1 18 FUNC GLOBAL DEFAULT 12 hbitmap_empty │ │ │ │ 5612: 002bbc4d 280 FUNC GLOBAL DEFAULT 12 int64_to_float32 │ │ │ │ 5613: 0120b304 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rm_sd │ │ │ │ 5614: 012b88fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_KEY_EVENT_EVENT │ │ │ │ 5615: 01302110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_TOTAL_DSTATE │ │ │ │ - 5616: 0082f039 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_nmi │ │ │ │ + 5616: 0082f041 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_nmi │ │ │ │ 5617: 005c1051 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i64_chk │ │ │ │ - 5618: 00882d05 92 FUNC GLOBAL DEFAULT 12 iov_crc32c │ │ │ │ - 5619: 007fab6d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_insert_medium │ │ │ │ + 5618: 00882d0d 92 FUNC GLOBAL DEFAULT 12 iov_crc32c │ │ │ │ + 5619: 007fab75 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_insert_medium │ │ │ │ 5620: 0120b0f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rm_sh │ │ │ │ - 5621: 00876f15 728 FUNC GLOBAL DEFAULT 12 qemu_ram_mmap │ │ │ │ - 5622: 007fe2a9 220 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile │ │ │ │ - 5623: 008283a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelCompareInfo │ │ │ │ - 5624: 007aec79 144 FUNC GLOBAL DEFAULT 12 qcow2_parse_compressed_l2_entry │ │ │ │ + 5621: 00876f1d 728 FUNC GLOBAL DEFAULT 12 qemu_ram_mmap │ │ │ │ + 5622: 007fe2b1 220 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile │ │ │ │ + 5623: 008283a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelCompareInfo │ │ │ │ + 5624: 007aec81 144 FUNC GLOBAL DEFAULT 12 qcow2_parse_compressed_l2_entry │ │ │ │ 5625: 01302c8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_RESET_DSTATE │ │ │ │ 5626: 004f5051 284 FUNC GLOBAL DEFAULT 12 vhost_dev_cleanup │ │ │ │ 5627: 00512935 292 FUNC GLOBAL DEFAULT 12 hmp_chardev_change │ │ │ │ 5628: 01301812 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MODE_CHANGE_DSTATE │ │ │ │ 5629: 005bb211 52 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i64 │ │ │ │ 5630: 0130361e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VERSION_DSTATE │ │ │ │ 5631: 012b7188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SET_STATE_EVENT │ │ │ │ 5632: 012a786c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SUSPENDED_EVENT │ │ │ │ 5633: 011762fc 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_qtailq │ │ │ │ 5634: 0055dcb1 40 FUNC GLOBAL DEFAULT 12 migration_make_urgent_request │ │ │ │ 5635: 0120b1fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rm_ss │ │ │ │ 5636: 012a81a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_SEND_ASYNC_EVENT │ │ │ │ - 5637: 007fe4e5 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper_members │ │ │ │ + 5637: 007fe4ed 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper_members │ │ │ │ 5638: 013025f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_AN_RESP_DSTATE │ │ │ │ 5639: 012adf64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQ_EVENT │ │ │ │ - 5640: 006ef595 148 FUNC GLOBAL DEFAULT 12 helper_gvec_touszh │ │ │ │ - 5641: 00891ff1 36 FUNC GLOBAL DEFAULT 12 test_buffer_is_zero_next_accel │ │ │ │ - 5642: 0087b991 94 FUNC GLOBAL DEFAULT 12 mulu64 │ │ │ │ + 5640: 006ef59d 148 FUNC GLOBAL DEFAULT 12 helper_gvec_touszh │ │ │ │ + 5641: 00891ff9 36 FUNC GLOBAL DEFAULT 12 test_buffer_is_zero_next_accel │ │ │ │ + 5642: 0087b999 94 FUNC GLOBAL DEFAULT 12 mulu64 │ │ │ │ 5643: 00336405 80 FUNC GLOBAL DEFAULT 12 ram_block_notify_add │ │ │ │ 5644: 01179868 12 OBJECT GLOBAL DEFAULT 21 ImageFormat_lookup │ │ │ │ 5645: 01302fa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_FOUND_DSTATE │ │ │ │ 5646: 012b5688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_CPU_IS_STOPPED_EVENT │ │ │ │ 5647: 003cdbc9 4 FUNC GLOBAL DEFAULT 12 omap_clk_onoff │ │ │ │ 5648: 013017ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNMOUSE_EVENT_DSTATE │ │ │ │ - 5649: 0076f955 24 FUNC GLOBAL DEFAULT 12 job_next_locked │ │ │ │ + 5649: 0076f95d 24 FUNC GLOBAL DEFAULT 12 job_next_locked │ │ │ │ 5650: 012a961c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_WRITE_EVENT │ │ │ │ 5651: 01301aee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_FAKE_EVENT_DSTATE │ │ │ │ - 5652: 0083a44d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrationthreads │ │ │ │ + 5652: 0083a455 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrationthreads │ │ │ │ 5653: 012b5638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_BAD_ADDR_EVENT │ │ │ │ - 5654: 006ec195 142 FUNC GLOBAL DEFAULT 12 helper_gvec_qrdmlsh_s16 │ │ │ │ + 5654: 006ec19d 142 FUNC GLOBAL DEFAULT 12 helper_gvec_qrdmlsh_s16 │ │ │ │ 5655: 012ba35c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TARGET_EVENT │ │ │ │ 5656: 01301598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_ADC_READ_DSTATE │ │ │ │ 5657: 012b6968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_REQUEST_EVENT │ │ │ │ 5658: 012b10f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DEVICE_SET_UA_EVENT │ │ │ │ 5659: 002f0b59 136 FUNC GLOBAL DEFAULT 12 v9fs_path_sprintf │ │ │ │ - 5660: 00781d21 26 FUNC GLOBAL DEFAULT 12 blk_dev_is_tray_open │ │ │ │ + 5660: 00781d29 26 FUNC GLOBAL DEFAULT 12 blk_dev_is_tray_open │ │ │ │ 5661: 012ad818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_CSUM_EVENT │ │ │ │ 5662: 012b83dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_SEND_EVENT │ │ │ │ 5663: 012b6588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_PAGE_MATCHED_EVENT │ │ │ │ 5664: 002a8231 104 FUNC GLOBAL DEFAULT 12 float128_is_signaling_nan │ │ │ │ 5665: 012a7cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMASEV_EVIRQ_EVENT │ │ │ │ 5666: 003ee545 194 FUNC GLOBAL DEFAULT 12 e1000x_set_timinca │ │ │ │ - 5667: 00818151 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfoList │ │ │ │ + 5667: 00818159 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfoList │ │ │ │ 5668: 00567619 12 FUNC GLOBAL DEFAULT 12 postcopy_is_paused │ │ │ │ 5669: 012a7d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_MEM_READL_EVENT │ │ │ │ 5670: 012affc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_RESET_EVENT │ │ │ │ 5671: 005bb1a1 54 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i64 │ │ │ │ - 5672: 008359f9 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelType │ │ │ │ + 5672: 00835a01 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelType │ │ │ │ 5673: 01213db8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_muladdd │ │ │ │ 5674: 012133ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_rintd │ │ │ │ 5675: 013013d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_SOCKET_DSTATE │ │ │ │ 5676: 0052f53d 436 FUNC GLOBAL DEFAULT 12 memory_translate_iotlb │ │ │ │ 5677: 005d1981 134 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl16i │ │ │ │ - 5678: 0084c7cd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddressLegacy_base_members │ │ │ │ + 5678: 0084c7d5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddressLegacy_base_members │ │ │ │ 5679: 0059aab1 100 FUNC GLOBAL DEFAULT 12 replay_get_array │ │ │ │ 5680: 004d86ed 196 FUNC GLOBAL DEFAULT 12 ccid_card_card_inserted │ │ │ │ 5681: 012134f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_rinth │ │ │ │ 5682: 01213cb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_muladdh │ │ │ │ 5683: 012ac958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MIF_WRITE_EVENT │ │ │ │ - 5684: 0089ddc5 72 FUNC GLOBAL DEFAULT 12 qmp_rtc_reset_reinjection │ │ │ │ + 5684: 0089ddcd 72 FUNC GLOBAL DEFAULT 12 qmp_rtc_reset_reinjection │ │ │ │ 5685: 005b4f0d 272 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i32 │ │ │ │ 5686: 012b6ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_ENABLED_EVENT │ │ │ │ 5687: 00296901 12 FUNC GLOBAL DEFAULT 12 machine_get_cache_topo_level │ │ │ │ - 5688: 0083f51d 396 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions_members │ │ │ │ + 5688: 0083f525 396 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions_members │ │ │ │ 5689: 00529a19 192 FUNC GLOBAL DEFAULT 12 flatview_unref │ │ │ │ 5690: 012b3604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FSZREG_READ_EVENT │ │ │ │ 5691: 0120ba3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_touszh │ │ │ │ 5692: 01301092 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_dump_c │ │ │ │ - 5693: 00825665 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate_members │ │ │ │ + 5693: 0082566d 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate_members │ │ │ │ 5694: 005d2229 134 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl16v │ │ │ │ - 5695: 00768db9 136 FUNC GLOBAL DEFAULT 12 bdrv_remove_aio_context_notifier │ │ │ │ + 5695: 00768dc1 136 FUNC GLOBAL DEFAULT 12 bdrv_remove_aio_context_notifier │ │ │ │ 5696: 01213470 132 OBJECT GLOBAL DEFAULT 24 helper_info_rints │ │ │ │ 5697: 005e823d 120 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_haddr │ │ │ │ 5698: 002cd349 130 FUNC GLOBAL DEFAULT 12 qemu_pixman_check_format │ │ │ │ 5699: 01213d34 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_muladds │ │ │ │ 5700: 012b20c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_ENABLE_EVENT │ │ │ │ - 5701: 0077ab31 242 FUNC GLOBAL DEFAULT 12 scsi_sense_to_errno │ │ │ │ + 5701: 0077ab39 242 FUNC GLOBAL DEFAULT 12 scsi_sense_to_errno │ │ │ │ 5702: 012b5a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_END_ENTRY_EVENT │ │ │ │ 5703: 00296f69 128 FUNC GLOBAL DEFAULT 12 end_exclusive │ │ │ │ 5704: 01302010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_WRITE_DSTATE │ │ │ │ - 5705: 007fb971 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevChildList │ │ │ │ + 5705: 007fb979 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevChildList │ │ │ │ 5706: 01302680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_DSTATE │ │ │ │ 5707: 012b52f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_RESPONSE_EVENT │ │ │ │ - 5708: 00846095 132 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties_members │ │ │ │ + 5708: 0084609d 132 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties_members │ │ │ │ 5709: 01302f96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_FOUND_DSTATE │ │ │ │ 5710: 01301484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN_DSTATE │ │ │ │ 5711: 0130185a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_I2C_READ_DSTATE │ │ │ │ 5712: 012a73ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_READ_REG_EVENT │ │ │ │ 5713: 0120b280 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rm_ud │ │ │ │ 5714: 011eb7a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmas_scalarh │ │ │ │ 5715: 003efb81 48 FUNC GLOBAL DEFAULT 12 net_rx_pkt_uninit │ │ │ │ 5716: 005369f5 120 FUNC GLOBAL DEFAULT 12 qemu_maxrampagesize │ │ │ │ 5717: 01301610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_ADD_MR_DSTATE │ │ │ │ 5718: 012b1158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CONTINUE_EVENT │ │ │ │ 5719: 01176380 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint64 │ │ │ │ 5720: 01302fdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_WRITE_DSTATE │ │ │ │ 5721: 005e4a2d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgq_be_mmu │ │ │ │ 5722: 0120b070 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rm_uh │ │ │ │ - 5723: 00869c19 268 FUNC GLOBAL DEFAULT 12 visit_type_any │ │ │ │ + 5723: 00869c21 268 FUNC GLOBAL DEFAULT 12 visit_type_any │ │ │ │ 5724: 012baf40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_EVENT │ │ │ │ 5725: 0130347a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_SWITCH_DSTATE │ │ │ │ - 5726: 006f01bd 136 FUNC GLOBAL DEFAULT 12 helper_gvec_fsub_d │ │ │ │ + 5726: 006f01c5 136 FUNC GLOBAL DEFAULT 12 helper_gvec_fsub_d │ │ │ │ 5727: 01301bec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MOVALL_DSTATE │ │ │ │ 5728: 01301fde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_RESET_DSTATE │ │ │ │ 5729: 004dabd9 24 FUNC GLOBAL DEFAULT 12 vfio_device_get_region_fd │ │ │ │ - 5730: 0075dab9 48 FUNC GLOBAL DEFAULT 12 qmp_x_debug_query_block_graph │ │ │ │ + 5730: 0075dac1 48 FUNC GLOBAL DEFAULT 12 qmp_x_debug_query_block_graph │ │ │ │ 5731: 012b5618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_GET_CONFIG_EVENT │ │ │ │ - 5732: 006f00bd 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fsub_h │ │ │ │ - 5733: 00804b4d 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256 │ │ │ │ + 5732: 006f00c5 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fsub_h │ │ │ │ + 5733: 00804b55 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256 │ │ │ │ 5734: 012af1d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_PCI_SET_OBIO_IRQ_EVENT │ │ │ │ 5735: 00587569 96 FUNC GLOBAL DEFAULT 12 qemu_format_nic_info_str │ │ │ │ 5736: 012a3890 92 OBJECT GLOBAL DEFAULT 24 chardev_trace_events │ │ │ │ 5737: 012baa20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_EXIT_PRECONFIG_EVENT │ │ │ │ - 5738: 00855f8d 344 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions_members │ │ │ │ + 5738: 00855f95 344 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions_members │ │ │ │ 5739: 00505c71 248 FUNC GLOBAL DEFAULT 12 virtio_md_pci_pre_plug │ │ │ │ 5740: 0032ce51 520 FUNC GLOBAL DEFAULT 12 load_aout │ │ │ │ 5741: 012ae2e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_IOCSCI_EVENT │ │ │ │ 5742: 011eb720 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmas_scalars │ │ │ │ - 5743: 00804035 142 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdgeList │ │ │ │ + 5743: 0080403d 142 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdgeList │ │ │ │ 5744: 0120b178 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rm_us │ │ │ │ 5745: 00659351 120 FUNC GLOBAL DEFAULT 12 smmu_iotlb_inv_vmid_s1 │ │ │ │ - 5746: 00873661 60 FUNC GLOBAL DEFAULT 12 qemu_create │ │ │ │ + 5746: 00873669 60 FUNC GLOBAL DEFAULT 12 qemu_create │ │ │ │ 5747: 01301da0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_TIMER_HACK_STATE_DSTATE │ │ │ │ 5748: 0055d1a9 320 FUNC GLOBAL DEFAULT 12 qmp_migrate_incoming │ │ │ │ 5749: 005e0129 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchb │ │ │ │ - 5750: 009fa9dc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_0_len │ │ │ │ - 5751: 006f013d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fsub_s │ │ │ │ - 5752: 006eca61 172 FUNC GLOBAL DEFAULT 12 helper_gvec_qrdmlsh_s32 │ │ │ │ - 5753: 0085952d 142 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfoList │ │ │ │ - 5754: 00807ab9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption │ │ │ │ + 5750: 009fa9f4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_0_len │ │ │ │ + 5751: 006f0145 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fsub_s │ │ │ │ + 5752: 006eca69 172 FUNC GLOBAL DEFAULT 12 helper_gvec_qrdmlsh_s32 │ │ │ │ + 5753: 00859535 142 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfoList │ │ │ │ + 5754: 00807ac1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption │ │ │ │ 5755: 012acff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ITR_SET_EVENT │ │ │ │ - 5756: 00889d51 248 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_if_lock │ │ │ │ + 5756: 00889d59 248 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_if_lock │ │ │ │ 5757: 0031774d 228 FUNC GLOBAL DEFAULT 12 cdrom_read_toc_raw │ │ │ │ - 5758: 009fa9d4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_1_len │ │ │ │ - 5759: 00878db1 72 FUNC GLOBAL DEFAULT 12 qemu_cond_destroy │ │ │ │ + 5758: 009fa9ec 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_1_len │ │ │ │ + 5759: 00878db9 72 FUNC GLOBAL DEFAULT 12 qemu_cond_destroy │ │ │ │ 5760: 012ba5ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CANCEL_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 5761: 012aeefc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_PM_TRANSITION_EVENT │ │ │ │ 5762: 012b3174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_HANDLES_EVENT │ │ │ │ - 5763: 00800bcd 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfoList │ │ │ │ - 5764: 009fa9cc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_2_len │ │ │ │ + 5763: 00800bd5 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfoList │ │ │ │ + 5764: 009fa9e4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_2_len │ │ │ │ 5765: 01303134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_REGISTER_AND_GET_KEYS_DSTATE │ │ │ │ 5766: 0030717d 280 FUNC GLOBAL DEFAULT 12 acpi_pcihp_reset │ │ │ │ - 5767: 00749899 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_encrypt │ │ │ │ + 5767: 007498a1 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_encrypt │ │ │ │ 5768: 013023d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SET_DESCRIPTOR_EXTENSION_DSTATE │ │ │ │ 5769: 002bc345 284 FUNC GLOBAL DEFAULT 12 int64_to_float64 │ │ │ │ 5770: 01303370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_UNREGISTER_DSTATE │ │ │ │ - 5771: 007c0409 64 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_import │ │ │ │ + 5771: 007c0411 64 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_import │ │ │ │ 5772: 0057d005 152 FUNC GLOBAL DEFAULT 12 monitor_fdsets_cleanup │ │ │ │ 5773: 0059a9dd 212 FUNC GLOBAL DEFAULT 12 replay_get_qword │ │ │ │ 5774: 012ab40c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCUIO_WRITE_EVENT │ │ │ │ 5775: 012a5b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_INFO_EVENT │ │ │ │ 5776: 0130128c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_SKIP_RANGE_DSTATE │ │ │ │ - 5777: 00824629 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObject │ │ │ │ - 5778: 0085fbe5 132 FUNC GLOBAL DEFAULT 12 visit_type_SpiceQueryMouseMode │ │ │ │ - 5779: 0085dc71 142 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfoList │ │ │ │ + 5777: 00824631 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObject │ │ │ │ + 5778: 0085fbed 132 FUNC GLOBAL DEFAULT 12 visit_type_SpiceQueryMouseMode │ │ │ │ + 5779: 0085dc79 142 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfoList │ │ │ │ 5780: 01302f74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_MEMSLOTS_LIMIT_DSTATE │ │ │ │ 5781: 01209de0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fsub_d │ │ │ │ 5782: 01214a18 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uqtod │ │ │ │ 5783: 002e7951 528 FUNC GLOBAL DEFAULT 12 gdb_put_packet_binary │ │ │ │ - 5784: 007437ad 86 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_source │ │ │ │ + 5784: 007437b5 86 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_source │ │ │ │ 5785: 012b4cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_DEVICE_ID_EVENT │ │ │ │ 5786: 012a395c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_RECV_ERR_EVENT │ │ │ │ 5787: 012b19c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PSPI_CTRL_READ_EVENT │ │ │ │ 5788: 00333dc5 6 FUNC GLOBAL DEFAULT 12 machine_usb │ │ │ │ 5789: 006100d1 104 FUNC GLOBAL DEFAULT 12 helper_neon_addl_saturate_s32 │ │ │ │ 5790: 012a2a30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_INVALID_REPEAT_EVENT │ │ │ │ 5791: 01209ee8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fsub_h │ │ │ │ 5792: 01303286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_DSTATE │ │ │ │ 5793: 0044c27d 40 FUNC GLOBAL DEFAULT 12 pcie_pasid_enabled │ │ │ │ 5794: 002bf189 34 FUNC GLOBAL DEFAULT 12 floatx80_compare │ │ │ │ 5795: 01214700 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uqtoh │ │ │ │ - 5796: 0082b385 304 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo_members │ │ │ │ + 5796: 0082b38d 304 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo_members │ │ │ │ 5797: 011eabc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_setend │ │ │ │ 5798: 0130342e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_DISCONNECT_FINISH_DSTATE │ │ │ │ - 5799: 007b660d 660 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_goto │ │ │ │ + 5799: 007b6615 660 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_goto │ │ │ │ 5800: 005db865 60 FUNC GLOBAL DEFAULT 12 tlb_destroy │ │ │ │ 5801: 00308a25 508 FUNC GLOBAL DEFAULT 12 build_viot │ │ │ │ 5802: 011d1170 112 OBJECT GLOBAL DEFAULT 24 hw_compat_5_0 │ │ │ │ - 5803: 008442f9 124 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties_members │ │ │ │ + 5803: 00844301 124 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties_members │ │ │ │ 5804: 011d11e0 144 OBJECT GLOBAL DEFAULT 24 hw_compat_5_1 │ │ │ │ 5805: 01209e64 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fsub_s │ │ │ │ 5806: 0130107b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_core_c │ │ │ │ 5807: 011d1270 80 OBJECT GLOBAL DEFAULT 24 hw_compat_5_2 │ │ │ │ 5808: 012b0848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DMA_ENABLE_EVENT │ │ │ │ 5809: 01214d30 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uqtos │ │ │ │ - 5810: 0074bff9 140 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_reload │ │ │ │ + 5810: 0074c001 140 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_reload │ │ │ │ 5811: 012ad288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_PKT_TYPE_EVENT │ │ │ │ 5812: 0060fbe1 12 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_high_u16 │ │ │ │ 5813: 011fdaf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vidupb │ │ │ │ - 5814: 0075bf71 488 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_delete_internal_sync │ │ │ │ + 5814: 0075bf79 488 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_delete_internal_sync │ │ │ │ 5815: 01302670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_BUSDEVICERESET_DSTATE │ │ │ │ 5816: 013031c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_ERROR_DSTATE │ │ │ │ 5817: 012a8450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PIO_TRANSFER_EVENT │ │ │ │ 5818: 01303272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_END_DSTATE │ │ │ │ - 5819: 007fc1e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAdd │ │ │ │ - 5820: 0083208d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_definitions │ │ │ │ + 5819: 007fc1e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAdd │ │ │ │ + 5820: 00832095 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_definitions │ │ │ │ 5821: 012a50e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_CLASS_INIT_IN_EVENT │ │ │ │ 5822: 012b77c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_RESUME_PREPARE_EVENT │ │ │ │ 5823: 011fda74 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_viduph │ │ │ │ 5824: 0120d068 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sm4ekey │ │ │ │ 5825: 00536a81 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_used_length │ │ │ │ 5826: 01302b9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_DEVICE_DSTATE │ │ │ │ 5827: 002ffd85 116 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_init │ │ │ │ 5828: 01301073 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_authz_c │ │ │ │ 5829: 012b6e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_PIN_STATE_EVENT │ │ │ │ 5830: 00519cc5 152 FUNC GLOBAL DEFAULT 12 hmp_block_job_cancel │ │ │ │ - 5831: 00762ba1 160 FUNC GLOBAL DEFAULT 12 path_combine │ │ │ │ + 5831: 00762ba9 160 FUNC GLOBAL DEFAULT 12 path_combine │ │ │ │ 5832: 01302064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_DESCRIPTOR_DSTATE │ │ │ │ - 5833: 008a1405 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_event_inject_arg_members │ │ │ │ + 5833: 008a140d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_event_inject_arg_members │ │ │ │ 5834: 011f2704 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmlaldavhxsw │ │ │ │ 5835: 005306b9 268 FUNC GLOBAL DEFAULT 12 memory_region_find │ │ │ │ 5836: 012b01a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_MEMCPY_EVENT │ │ │ │ 5837: 012bb930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_BOOL_EVENT │ │ │ │ 5838: 012a8bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_OUTPORT_WRITE_EVENT │ │ │ │ 5839: 005dfcf5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxb_mmu │ │ │ │ 5840: 0041bc91 42 FUNC GLOBAL DEFAULT 12 vhost_net_ack_features_ex │ │ │ │ 5841: 011fd9f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vidupw │ │ │ │ - 5842: 007ba441 708 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_goto │ │ │ │ + 5842: 007ba449 708 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_goto │ │ │ │ 5843: 012ae634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_STOPPED_EVENT │ │ │ │ 5844: 01212474 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshlu_s8 │ │ │ │ 5845: 012b987c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_EXPORTS_EVENT │ │ │ │ 5846: 005b82f9 324 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i64 │ │ │ │ - 5847: 00897295 304 FUNC GLOBAL DEFAULT 12 throttle_schedule_timer │ │ │ │ + 5847: 0089729d 304 FUNC GLOBAL DEFAULT 12 throttle_schedule_timer │ │ │ │ 5848: 012a8590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_BAD_OFFSET_EVENT │ │ │ │ - 5849: 0089381d 176 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_ones │ │ │ │ + 5849: 00893825 176 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_ones │ │ │ │ 5850: 013031d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_WAIT_DSTATE │ │ │ │ 5851: 005d46b1 122 FUNC GLOBAL DEFAULT 12 helper_gvec_smin16 │ │ │ │ 5852: 012b5cb4 128 OBJECT GLOBAL DEFAULT 24 hw_gpio_trace_events │ │ │ │ 5853: 012ac3c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_LEN_EVENT │ │ │ │ 5854: 012b241c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY4_EVENT │ │ │ │ 5855: 0121a34c 12 OBJECT GLOBAL DEFAULT 24 blockdev_backup_drv │ │ │ │ - 5856: 008454b1 176 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties_members │ │ │ │ - 5857: 007e8a85 140 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_ioctl │ │ │ │ - 5858: 007376d9 68 FUNC GLOBAL DEFAULT 12 user_creatable_process_cmdline │ │ │ │ + 5856: 008454b9 176 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties_members │ │ │ │ + 5857: 007e8a8d 140 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_ioctl │ │ │ │ + 5858: 007376e1 68 FUNC GLOBAL DEFAULT 12 user_creatable_process_cmdline │ │ │ │ 5859: 012bbd5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_RAM_BLOCK_REMOVED_EVENT │ │ │ │ 5860: 002976b5 32 FUNC GLOBAL DEFAULT 12 target_endian_mode │ │ │ │ - 5861: 007fcf3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtp │ │ │ │ - 5862: 007bccdd 488 FUNC GLOBAL DEFAULT 12 throttle_group_unregister_tgm │ │ │ │ + 5861: 007fcf45 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtp │ │ │ │ + 5862: 007bcce5 488 FUNC GLOBAL DEFAULT 12 throttle_group_unregister_tgm │ │ │ │ 5863: 012b9cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DUMP_EVENT │ │ │ │ 5864: 012acc48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_EVENT │ │ │ │ - 5865: 0082ce35 196 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration │ │ │ │ - 5866: 0078efd1 94 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status │ │ │ │ + 5865: 0082ce3d 196 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration │ │ │ │ + 5866: 0078efd9 94 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status │ │ │ │ 5867: 01303218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_WAIT_DSTATE │ │ │ │ 5868: 01303118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_RECVREGRES_DSTATE │ │ │ │ 5869: 0121f398 4 OBJECT GLOBAL DEFAULT 24 term_escape_char │ │ │ │ - 5870: 0070f2c5 124 FUNC GLOBAL DEFAULT 12 vfio_address_space_put │ │ │ │ + 5870: 0070f2cd 124 FUNC GLOBAL DEFAULT 12 vfio_address_space_put │ │ │ │ 5871: 012df40c 4 OBJECT GLOBAL DEFAULT 25 boot_splash_filedata │ │ │ │ 5872: 01302fba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_DSTATE │ │ │ │ 5873: 0130168a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_BINDING_NO_BDRV_DSTATE │ │ │ │ 5874: 012a6784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_RX_EVENT │ │ │ │ 5875: 012b1a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_DMA_CHECKSUM_EVENT │ │ │ │ 5876: 012a727c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_DISP_CTRL_WRITE_EVENT │ │ │ │ 5877: 012a2ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_REPORT_EVENT │ │ │ │ 5878: 012adbc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_MII_WRITE_REG_EVENT │ │ │ │ 5879: 012b4cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_CLASS_CODE_EVENT │ │ │ │ - 5880: 0080d551 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile_members │ │ │ │ + 5880: 0080d559 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile_members │ │ │ │ 5881: 012adb48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_READ_EVENT │ │ │ │ 5882: 0120ecc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_mull_s8 │ │ │ │ 5883: 00537949 184 FUNC GLOBAL DEFAULT 12 qemu_ram_free │ │ │ │ 5884: 013012ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_COPY_RANGE_TO_DSTATE │ │ │ │ 5885: 013013d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_SIZE_DSTATE │ │ │ │ 5886: 01301dfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPUID_WRITE_DSTATE │ │ │ │ - 5887: 0087e125 4 FUNC GLOBAL DEFAULT 12 fifo8_pop_buf │ │ │ │ - 5888: 006d3a3d 90 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhsb │ │ │ │ + 5887: 0087e12d 4 FUNC GLOBAL DEFAULT 12 fifo8_pop_buf │ │ │ │ + 5888: 006d3a45 90 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhsb │ │ │ │ 5889: 013025f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_AN_REQ_DSTATE │ │ │ │ - 5890: 0072dd11 60 FUNC GLOBAL DEFAULT 12 qdev_prop_register_global │ │ │ │ - 5891: 00857ed1 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfoList │ │ │ │ + 5890: 0072dd19 60 FUNC GLOBAL DEFAULT 12 qdev_prop_register_global │ │ │ │ + 5891: 00857ed9 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfoList │ │ │ │ 5892: 0059dc05 52 FUNC GLOBAL DEFAULT 12 get_guestfd │ │ │ │ 5893: 012aee1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCIE_CAP_SLOT_WRITE_CONFIG_EVENT │ │ │ │ - 5894: 00860ac1 336 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2_members │ │ │ │ + 5894: 00860ac9 336 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2_members │ │ │ │ 5895: 01303626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_RELEASE_DYNAMIC_CAPACITY_DSTATE │ │ │ │ - 5896: 0088cecd 468 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_unlock │ │ │ │ + 5896: 0088ced5 468 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_unlock │ │ │ │ 5897: 011df0e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin16 │ │ │ │ - 5898: 006d3a99 104 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhsh │ │ │ │ + 5898: 006d3aa1 104 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhsh │ │ │ │ 5899: 005cd9b1 48 FUNC GLOBAL DEFAULT 12 accel_cpu_ioctl_begin │ │ │ │ 5900: 012b0ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_INVALID_WRITEL_EVENT │ │ │ │ - 5901: 00808109 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh │ │ │ │ + 5901: 00808111 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh │ │ │ │ 5902: 012ae924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_EVENT │ │ │ │ 5903: 012b9570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_SET_SPEED_EVENT │ │ │ │ - 5904: 0076f5fd 272 FUNC GLOBAL DEFAULT 12 job_complete_locked │ │ │ │ + 5904: 0076f605 272 FUNC GLOBAL DEFAULT 12 job_complete_locked │ │ │ │ 5905: 010aa7a4 64 OBJECT GLOBAL DEFAULT 21 vmstate_gicv3_cpu_sre_el1 │ │ │ │ 5906: 0054ad91 204 FUNC GLOBAL DEFAULT 12 iommufd_backend_connect │ │ │ │ - 5907: 006e9929 16 FUNC GLOBAL DEFAULT 12 helper_sxtb16 │ │ │ │ - 5908: 0088e675 228 FUNC GLOBAL DEFAULT 12 qemu_poll_ns │ │ │ │ + 5907: 006e9931 16 FUNC GLOBAL DEFAULT 12 helper_sxtb16 │ │ │ │ + 5908: 0088e67d 228 FUNC GLOBAL DEFAULT 12 qemu_poll_ns │ │ │ │ 5909: 012ad5d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_SW_RESET_EVENT │ │ │ │ 5910: 005d26f5 126 FUNC GLOBAL DEFAULT 12 helper_gvec_ne8 │ │ │ │ 5911: 01301f3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFAR0_DSTATE │ │ │ │ 5912: 012ad4a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_TX_DESCR_EVENT │ │ │ │ 5913: 01301ba0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_READ_DSTATE │ │ │ │ 5914: 0121404c 132 OBJECT GLOBAL DEFAULT 24 helper_info_set_rmode │ │ │ │ 5915: 013025a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_DATA_DSTATE │ │ │ │ 5916: 012b07f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_COMMAND_PHASE_EVENT │ │ │ │ 5917: 0054a715 136 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_virtqueue_mask │ │ │ │ 5918: 002c7ed5 140 FUNC GLOBAL DEFAULT 12 dpy_mouse_set │ │ │ │ 5919: 005a6eed 228 FUNC GLOBAL DEFAULT 12 tcg_region_reset_all │ │ │ │ 5920: 012bb110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CRYPTODEV_EVENT │ │ │ │ 5921: 013015d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_FIND_STE_2LVL_DSTATE │ │ │ │ 5922: 00563281 34 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_increment │ │ │ │ - 5923: 0084bb61 58 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddressWrapper │ │ │ │ - 5924: 00827a05 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaOptions │ │ │ │ + 5923: 0084bb69 58 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddressWrapper │ │ │ │ + 5924: 00827a0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaOptions │ │ │ │ 5925: 01301e30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_WRITE_DSTATE │ │ │ │ 5926: 013022aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_UDP_DSTATE │ │ │ │ - 5927: 006d3b01 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhsw │ │ │ │ + 5927: 006d3b09 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhsw │ │ │ │ 5928: 013029c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIT_IOPORT_READ_DSTATE │ │ │ │ - 5929: 00896dbd 68 FUNC GLOBAL DEFAULT 12 throttle_config_init │ │ │ │ + 5929: 00896dc5 68 FUNC GLOBAL DEFAULT 12 throttle_config_init │ │ │ │ 5930: 012a6420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DEVICE_ID_EVENT │ │ │ │ 5931: 01302572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_RTC_READ_DSTATE │ │ │ │ 5932: 002f7291 160 FUNC GLOBAL DEFAULT 12 v9fs_co_preadv │ │ │ │ - 5933: 00877501 4 FUNC GLOBAL DEFAULT 12 qemu_daemon │ │ │ │ - 5934: 00843bed 192 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties │ │ │ │ + 5933: 00877509 4 FUNC GLOBAL DEFAULT 12 qemu_daemon │ │ │ │ + 5934: 00843bf5 192 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties │ │ │ │ 5935: 01179024 12 OBJECT GLOBAL DEFAULT 21 NetfilterInsert_lookup │ │ │ │ 5936: 011fbb00 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovntsb │ │ │ │ 5937: 01301f4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MDR_DSTATE │ │ │ │ - 5938: 0074a939 6 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_calculate │ │ │ │ - 5939: 0076710d 240 FUNC GLOBAL DEFAULT 12 bdrv_root_attach_child │ │ │ │ + 5938: 0074a941 6 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_calculate │ │ │ │ + 5939: 00767115 240 FUNC GLOBAL DEFAULT 12 bdrv_root_attach_child │ │ │ │ 5940: 01301b38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGSON_IPI_READ_DSTATE │ │ │ │ 5941: 01302b2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_NUM_OBJECTS_DSTATE │ │ │ │ 5942: 012b1ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_DO_SNOOP_EVENT │ │ │ │ 5943: 00610139 64 FUNC GLOBAL DEFAULT 12 helper_neon_addl_saturate_s64 │ │ │ │ 5944: 012a3570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DATA_EVENT │ │ │ │ 5945: 012b9a10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_ADD_EVENT │ │ │ │ 5946: 013015d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_TRANSLATE_BYPASS_DSTATE │ │ │ │ 5947: 00559ff9 48 FUNC GLOBAL DEFAULT 12 migration_incoming_disable_colo │ │ │ │ 5948: 0130338a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_KBD_PRESS_DSTATE │ │ │ │ 5949: 011fba7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovntsh │ │ │ │ 5950: 005e653d 88 FUNC GLOBAL DEFAULT 12 icount_account_warp_timer │ │ │ │ 5951: 01302a0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_IRQ_DSTATE │ │ │ │ - 5952: 007fd1d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsFile │ │ │ │ + 5952: 007fd1d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsFile │ │ │ │ 5953: 012aeda4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_OTP_PROG_CONFLICT_EVENT │ │ │ │ 5954: 0044c1c1 106 FUNC GLOBAL DEFAULT 12 pcie_pri_init │ │ │ │ 5955: 005d472d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_smin32 │ │ │ │ 5956: 00559c01 40 FUNC GLOBAL DEFAULT 12 migrate_get_current │ │ │ │ 5957: 01303924 140 OBJECT GLOBAL DEFAULT 25 sigbus_oldact │ │ │ │ 5958: 01301534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_TIMER_RELOAD_DSTATE │ │ │ │ 5959: 00000000 4 TLS GLOBAL DEFAULT 18 current_cpu │ │ │ │ - 5960: 0074615d 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_plaintext_len │ │ │ │ - 5961: 006e9361 6 FUNC GLOBAL DEFAULT 12 helper_mve_vcvtt_hs │ │ │ │ + 5960: 00746165 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_plaintext_len │ │ │ │ + 5961: 006e9369 6 FUNC GLOBAL DEFAULT 12 helper_mve_vcvtt_hs │ │ │ │ 5962: 013036f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CURRENT_MACHINE_DSTATE │ │ │ │ 5963: 012a62d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_ABORT_EVENT │ │ │ │ - 5964: 008254fd 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember_members │ │ │ │ + 5964: 00825505 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember_members │ │ │ │ 5965: 012a2b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_CONTINUE_CPU_EVENT │ │ │ │ - 5966: 006cebb1 76 FUNC GLOBAL DEFAULT 12 arm_v7m_get_sp_ptr │ │ │ │ + 5966: 006cebb9 76 FUNC GLOBAL DEFAULT 12 arm_v7m_get_sp_ptr │ │ │ │ 5967: 011e0588 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add16 │ │ │ │ - 5968: 0089ddb9 4 FUNC GLOBAL DEFAULT 12 xen_interrupt_controller_init │ │ │ │ + 5968: 0089ddc1 4 FUNC GLOBAL DEFAULT 12 xen_interrupt_controller_init │ │ │ │ 5969: 005e4381 202 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminq_le_mmu │ │ │ │ 5970: 01302f34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SET_STATUS_DSTATE │ │ │ │ - 5971: 00786945 84 FUNC GLOBAL DEFAULT 12 block_copy_call_status │ │ │ │ + 5971: 0078694d 84 FUNC GLOBAL DEFAULT 12 block_copy_call_status │ │ │ │ 5972: 01302b4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_LOGICAL_UNIT_RESET_DSTATE │ │ │ │ - 5973: 008a3e7d 4940 FUNC GLOBAL DEFAULT 12 vu_dispatch │ │ │ │ + 5973: 008a3e85 4940 FUNC GLOBAL DEFAULT 12 vu_dispatch │ │ │ │ 5974: 01301316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_NEW_SERVER_DSTATE │ │ │ │ - 5975: 007e9701 188 FUNC GLOBAL DEFAULT 12 io_channel_send_full │ │ │ │ - 5976: 0086eeb5 76 FUNC GLOBAL DEFAULT 12 qdict_get_str │ │ │ │ + 5975: 007e9709 188 FUNC GLOBAL DEFAULT 12 io_channel_send_full │ │ │ │ + 5976: 0086eebd 76 FUNC GLOBAL DEFAULT 12 qdict_get_str │ │ │ │ 5977: 013029a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_WRITE_DSTATE │ │ │ │ 5978: 004d9d41 20 FUNC GLOBAL DEFAULT 12 vfio_cpr_pci_register_device │ │ │ │ 5979: 012a8194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_RECV_EVENT │ │ │ │ - 5980: 0078b58d 32 FUNC GLOBAL DEFAULT 12 bdrv_has_named_bitmaps │ │ │ │ + 5980: 0078b595 32 FUNC GLOBAL DEFAULT 12 bdrv_has_named_bitmaps │ │ │ │ 5981: 005872e5 308 FUNC GLOBAL DEFAULT 12 convert_host_port │ │ │ │ 5982: 012bb9d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT_EVENT │ │ │ │ 5983: 011d7834 1 OBJECT GLOBAL DEFAULT 24 pci_available │ │ │ │ 5984: 012b5448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_TRANSLATE_OUT_EVENT │ │ │ │ 5985: 012a6370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_UNKNOWN_STATE_EVENT │ │ │ │ - 5986: 00890509 172 FUNC GLOBAL DEFAULT 12 socket_uri │ │ │ │ - 5987: 00898de5 96 FUNC GLOBAL DEFAULT 12 vhost_user_server_detach_aio_context │ │ │ │ + 5986: 00890511 172 FUNC GLOBAL DEFAULT 12 socket_uri │ │ │ │ + 5987: 00898ded 96 FUNC GLOBAL DEFAULT 12 vhost_user_server_detach_aio_context │ │ │ │ 5988: 0130264a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_CALL_DSTATE │ │ │ │ 5989: 0130295c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_COUNTER_WRITE_WHILE_ENABLED_DSTATE │ │ │ │ 5990: 01303826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_DSTATE │ │ │ │ - 5991: 00810935 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_snapshot_delete_internal_sync_arg_members │ │ │ │ - 5992: 006f78c5 292 FUNC GLOBAL DEFAULT 12 helper_gvec_fminp_d │ │ │ │ + 5991: 0081093d 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_snapshot_delete_internal_sync_arg_members │ │ │ │ + 5992: 006f78cd 292 FUNC GLOBAL DEFAULT 12 helper_gvec_fminp_d │ │ │ │ 5993: 012a3bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_ENCODE_EVENT │ │ │ │ 5994: 012a35d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_RESUBMIT_SHORT_READ_EVENT │ │ │ │ - 5995: 007574ad 344 FUNC GLOBAL DEFAULT 12 qmp_block_export_del │ │ │ │ + 5995: 007574b5 344 FUNC GLOBAL DEFAULT 12 qmp_block_export_del │ │ │ │ 5996: 0120ed48 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_mull_u8 │ │ │ │ 5997: 0114bd44 48 OBJECT GLOBAL DEFAULT 21 pci_host_conf_le_ops │ │ │ │ 5998: 002ccdb1 92 FUNC GLOBAL DEFAULT 12 init_keyboard_layout │ │ │ │ - 5999: 006f76a5 272 FUNC GLOBAL DEFAULT 12 helper_gvec_fminp_h │ │ │ │ - 6000: 007f3621 4 FUNC GLOBAL DEFAULT 12 qmp_object_del │ │ │ │ + 5999: 006f76ad 272 FUNC GLOBAL DEFAULT 12 helper_gvec_fminp_h │ │ │ │ + 6000: 007f3629 4 FUNC GLOBAL DEFAULT 12 qmp_object_del │ │ │ │ 6001: 013018bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_FLUSH_SURFACES_ASYNC_DSTATE │ │ │ │ 6002: 0130201c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_PHY_WRITE_NUM_DSTATE │ │ │ │ 6003: 012b243c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_READ_EVENT │ │ │ │ 6004: 0130251e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_UPDATE_PIM_DSTATE │ │ │ │ - 6005: 006d3b71 88 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhub │ │ │ │ + 6005: 006d3b79 88 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhub │ │ │ │ 6006: 011df064 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin32 │ │ │ │ 6007: 013019f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_WRITE_DSTATE │ │ │ │ 6008: 01303dea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_API_FAILED_DSTATE │ │ │ │ 6009: 0036c76d 140 FUNC GLOBAL DEFAULT 12 virtio_lookup_dmabuf │ │ │ │ - 6010: 00857949 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendAlgoType │ │ │ │ + 6010: 00857951 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendAlgoType │ │ │ │ 6011: 002b5245 212 FUNC GLOBAL DEFAULT 12 floatx80_mod │ │ │ │ 6012: 012a2f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_OPEN_EVENT │ │ │ │ - 6013: 0089bfb9 652 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_genrev │ │ │ │ + 6013: 0089bfc1 652 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_genrev │ │ │ │ 6014: 013028ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_SET_INSERTED_DSTATE │ │ │ │ - 6015: 006d3bc9 104 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhuh │ │ │ │ + 6015: 006d3bd1 104 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhuh │ │ │ │ 6016: 005d74cd 4 FUNC GLOBAL DEFAULT 12 page_init │ │ │ │ 6017: 0130194c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_LESS_THAN_ZERO_DSTATE │ │ │ │ - 6018: 006f77b5 272 FUNC GLOBAL DEFAULT 12 helper_gvec_fminp_s │ │ │ │ + 6018: 006f77bd 272 FUNC GLOBAL DEFAULT 12 helper_gvec_fminp_s │ │ │ │ 6019: 011eefd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshrnbb │ │ │ │ 6020: 012b04c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_BOUNDARY_EVENT │ │ │ │ 6021: 012ae6d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_DOORBELL_SQ_EVENT │ │ │ │ 6022: 012b6628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_BITS_ENTER_EVENT │ │ │ │ 6023: 012b31b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_CLOSE_SESSION_EVENT │ │ │ │ - 6024: 0085498d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_ghes_v2_error │ │ │ │ - 6025: 008177cd 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk │ │ │ │ - 6026: 006e9369 228 FUNC GLOBAL DEFAULT 12 helper_mve_vrintx_h │ │ │ │ + 6024: 00854995 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_ghes_v2_error │ │ │ │ + 6025: 008177d5 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk │ │ │ │ + 6026: 006e9371 228 FUNC GLOBAL DEFAULT 12 helper_mve_vrintx_h │ │ │ │ 6027: 011eef54 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshrnbh │ │ │ │ 6028: 004e5ecd 104 FUNC GLOBAL DEFAULT 12 vfio_user_create_multi │ │ │ │ 6029: 0059ad8d 288 FUNC GLOBAL DEFAULT 12 replay_mutex_lock │ │ │ │ 6030: 013035c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHANGE_BACKING_FILE_DSTATE │ │ │ │ 6031: 012b5798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_VRING_BASE_EVENT │ │ │ │ 6032: 00438861 3604 FUNC GLOBAL DEFAULT 12 nvme_ns_setup │ │ │ │ - 6033: 0083b271 142 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfoList │ │ │ │ + 6033: 0083b279 142 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfoList │ │ │ │ 6034: 0058bd8d 212 FUNC GLOBAL DEFAULT 12 net_parse_macaddr │ │ │ │ - 6035: 00860781 132 FUNC GLOBAL DEFAULT 12 visit_type_VncPrimaryAuth │ │ │ │ + 6035: 00860789 132 FUNC GLOBAL DEFAULT 12 visit_type_VncPrimaryAuth │ │ │ │ 6036: 011ddfe4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_andcs │ │ │ │ - 6037: 006d3c31 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhuw │ │ │ │ + 6037: 006d3c39 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhuw │ │ │ │ 6038: 012b4f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_INTERRUPT_EVENT │ │ │ │ 6039: 01302ac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_TRANSMIT_DSTATE │ │ │ │ 6040: 012ace98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSI_INIT_FAIL_EVENT │ │ │ │ 6041: 00329b1d 120 FUNC GLOBAL DEFAULT 12 ptimer_stop │ │ │ │ - 6042: 00808ae1 132 FUNC GLOBAL DEFAULT 12 visit_type_IscsiHeaderDigest │ │ │ │ + 6042: 00808ae9 132 FUNC GLOBAL DEFAULT 12 visit_type_IscsiHeaderDigest │ │ │ │ 6043: 012ace48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_WRITE_CONFIG_EVENT │ │ │ │ 6044: 011fb8f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovntub │ │ │ │ - 6045: 006e944d 228 FUNC GLOBAL DEFAULT 12 helper_mve_vrintx_s │ │ │ │ + 6045: 006e9455 228 FUNC GLOBAL DEFAULT 12 helper_mve_vrintx_s │ │ │ │ 6046: 01303e06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_FIND_MAPPING_DSTATE │ │ │ │ 6047: 0039c025 54 FUNC GLOBAL DEFAULT 12 ps2_queue_noirq │ │ │ │ 6048: 0032a531 220 FUNC GLOBAL DEFAULT 12 register_write_memory │ │ │ │ 6049: 012ac808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_DESTMAC_EVENT │ │ │ │ 6050: 01302618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_REG_READ_DSTATE │ │ │ │ 6051: 01301ee4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_WRITE_DSTATE │ │ │ │ 6052: 011fb86c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovntuh │ │ │ │ 6053: 002e6a6d 212 FUNC GLOBAL DEFAULT 12 vnc_client_read_sasl │ │ │ │ 6054: 01301994 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_FAULT_ABORT_DSTATE │ │ │ │ - 6055: 00895b15 176 FUNC GLOBAL DEFAULT 12 qemu_co_sleep │ │ │ │ + 6055: 00895b1d 176 FUNC GLOBAL DEFAULT 12 qemu_co_sleep │ │ │ │ 6056: 01302ff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_GPIO_SET_DSTATE │ │ │ │ 6057: 013032de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_DSTATE │ │ │ │ 6058: 01303082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 6059: 013035d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCKSTATS_DSTATE │ │ │ │ - 6060: 0082b115 84 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo_members │ │ │ │ - 6061: 0084655d 196 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties │ │ │ │ + 6060: 0082b11d 84 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo_members │ │ │ │ + 6061: 00846565 196 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties │ │ │ │ 6062: 0050ee59 26 FUNC GLOBAL DEFAULT 12 audio_generic_buffer_get_free │ │ │ │ 6063: 00553291 156 FUNC GLOBAL DEFAULT 12 cpr_resave_fd │ │ │ │ 6064: 012a4c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKDIR_EVENT │ │ │ │ - 6065: 0081a7ed 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub │ │ │ │ + 6065: 0081a7f5 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub │ │ │ │ 6066: 003f1271 84 FUNC GLOBAL DEFAULT 12 net_rx_pkt_is_tcp_ack │ │ │ │ - 6067: 0085d89d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TpmTypeOptions_base_members │ │ │ │ + 6067: 0085d8a5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TpmTypeOptions_base_members │ │ │ │ 6068: 012b1934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_WRITE_TDR_EVENT │ │ │ │ 6069: 012acac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_DISABLED_EVENT │ │ │ │ 6070: 01302eda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_ADD_DSTATE │ │ │ │ 6071: 012ab0dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_READ_EVENT │ │ │ │ 6072: 0130202a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RX_OUT_OF_RBDS_DSTATE │ │ │ │ 6073: 013026f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_DMA_DIRECTION_DSTATE │ │ │ │ - 6074: 008438e9 408 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties_members │ │ │ │ + 6074: 008438f1 408 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties_members │ │ │ │ 6075: 012b0038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_MM_STORE_EVENT │ │ │ │ 6076: 01302c7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_LOOP_CONTINUE_DSTATE │ │ │ │ 6077: 011e0504 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add32 │ │ │ │ - 6078: 00878331 4 FUNC GLOBAL DEFAULT 12 qemu_free_stack │ │ │ │ + 6078: 00878339 4 FUNC GLOBAL DEFAULT 12 qemu_free_stack │ │ │ │ 6079: 0130281a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_BUSY_DSTATE │ │ │ │ - 6080: 00a7e974 3 OBJECT GLOBAL DEFAULT 14 sense_code_UNIT_ATTENTION_NO_MEDIUM │ │ │ │ + 6080: 00a7e98c 3 OBJECT GLOBAL DEFAULT 14 sense_code_UNIT_ATTENTION_NO_MEDIUM │ │ │ │ 6081: 0130226a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_INEXACT_MISMATCH_DSTATE │ │ │ │ 6082: 011e9494 132 OBJECT GLOBAL DEFAULT 24 helper_info_rebuild_hflags_a32_newel │ │ │ │ 6083: 012a774c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_READ_UNEXPECTED_EVENT │ │ │ │ 6084: 012a47d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CHANGE_PROCESS_EVENT │ │ │ │ - 6085: 0076c98d 336 FUNC GLOBAL DEFAULT 12 bdrv_add_child │ │ │ │ + 6085: 0076c995 336 FUNC GLOBAL DEFAULT 12 bdrv_add_child │ │ │ │ 6086: 012b5a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_START_EVENT │ │ │ │ - 6087: 0073b8b5 8 FUNC GLOBAL DEFAULT 12 qemu_file_is_seekable │ │ │ │ + 6087: 0073b8bd 8 FUNC GLOBAL DEFAULT 12 qemu_file_is_seekable │ │ │ │ 6088: 01303264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_LOOP_DSTATE │ │ │ │ 6089: 002b6641 268 FUNC GLOBAL DEFAULT 12 float16_round_to_int │ │ │ │ - 6090: 0081983d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackend │ │ │ │ + 6090: 00819845 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackend │ │ │ │ 6091: 00444e4d 108 FUNC GLOBAL DEFAULT 12 pci_address_space │ │ │ │ 6092: 012a989c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_SET_IRQ_EVENT │ │ │ │ - 6093: 006d9ae9 118 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulh_scalarb │ │ │ │ + 6093: 006d9af1 118 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulh_scalarb │ │ │ │ 6094: 012b1a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_WRITE_EVENT │ │ │ │ 6095: 011fb65c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vorn │ │ │ │ 6096: 01302f8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_CREATE_NOTIFIER_DSTATE │ │ │ │ 6097: 01301388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_BLK_AIO_DETACH_DSTATE │ │ │ │ 6098: 012b3544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_TIMER_EVENT │ │ │ │ - 6099: 006dfc65 232 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshruntb │ │ │ │ + 6099: 006dfc6d 232 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshruntb │ │ │ │ 6100: 01302966 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_TIMER_ID_DSTATE │ │ │ │ 6101: 011fb6e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vorr │ │ │ │ - 6102: 0084f75d 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper_members │ │ │ │ + 6102: 0084f765 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper_members │ │ │ │ 6103: 012b850c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SURFACE_EVENT │ │ │ │ 6104: 013028d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_WRITE_DSTATE │ │ │ │ 6105: 01303260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_SAVE_LOOP_DSTATE │ │ │ │ 6106: 012a6170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_REALIZE_EVENT │ │ │ │ - 6107: 006d9b61 156 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulh_scalarh │ │ │ │ + 6107: 006d9b69 156 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulh_scalarh │ │ │ │ 6108: 003b83d1 692 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_dram_event │ │ │ │ - 6109: 0083b1b1 192 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo │ │ │ │ - 6110: 00734e7d 152 FUNC GLOBAL DEFAULT 12 object_property_set_uint │ │ │ │ + 6109: 0083b1b9 192 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo │ │ │ │ + 6110: 00734e85 152 FUNC GLOBAL DEFAULT 12 object_property_set_uint │ │ │ │ 6111: 005fb875 276 FUNC GLOBAL DEFAULT 12 arm_mmu_idx_el │ │ │ │ 6112: 0059d61d 32 FUNC GLOBAL DEFAULT 12 semihosting_enabled │ │ │ │ 6113: 01301d60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_MMIO_MAP_DSTATE │ │ │ │ 6114: 012b2084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_SET_CTRL2_EVENT │ │ │ │ - 6115: 006dfe55 268 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrunth │ │ │ │ - 6116: 006e6b49 184 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmavh │ │ │ │ + 6115: 006dfe5d 268 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrunth │ │ │ │ + 6116: 006e6b51 184 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmavh │ │ │ │ 6117: 004baf91 252 FUNC GLOBAL DEFAULT 12 ohci_hard_reset │ │ │ │ 6118: 005e40f5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchq_le_mmu │ │ │ │ 6119: 012ba34c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TARGET_EVENT │ │ │ │ 6120: 012b19a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IBEX_SPI_HOST_RESET_EVENT │ │ │ │ - 6121: 006fab75 56 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmlal_idx │ │ │ │ + 6121: 006fab7d 56 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmlal_idx │ │ │ │ 6122: 005d47ad 138 FUNC GLOBAL DEFAULT 12 helper_gvec_smin64 │ │ │ │ 6123: 004e68c1 316 FUNC GLOBAL DEFAULT 12 virtio_bus_set_host_notifier │ │ │ │ - 6124: 00851f25 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement │ │ │ │ + 6124: 00851f2d 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement │ │ │ │ 6125: 005cc665 48 FUNC GLOBAL DEFAULT 12 tcg_gen_shrs_vec │ │ │ │ 6126: 012b7e60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADDRESS_SPACE_MAP_EVENT │ │ │ │ 6127: 00610701 54 FUNC GLOBAL DEFAULT 12 helper_neon_acge_f32 │ │ │ │ - 6128: 00736abd 252 FUNC GLOBAL DEFAULT 12 object_property_add_alias │ │ │ │ - 6129: 0082c55d 142 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCList │ │ │ │ + 6128: 00736ac5 252 FUNC GLOBAL DEFAULT 12 object_property_add_alias │ │ │ │ + 6129: 0082c565 142 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCList │ │ │ │ 6130: 01301e1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_FREQ_DSTATE │ │ │ │ - 6131: 008495c5 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RESET_arg_members │ │ │ │ - 6132: 0084bd4d 84 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase_members │ │ │ │ - 6133: 0089dcc9 192 FUNC GLOBAL DEFAULT 12 qmp_trace_event_set_state │ │ │ │ + 6131: 008495cd 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RESET_arg_members │ │ │ │ + 6132: 0084bd55 84 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase_members │ │ │ │ + 6133: 0089dcd1 192 FUNC GLOBAL DEFAULT 12 qmp_trace_event_set_state │ │ │ │ 6134: 012a9bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_WRITE_EVENT │ │ │ │ 6135: 005523f5 66 FUNC GLOBAL DEFAULT 12 check_dirty_bitmap_mig_alias_map │ │ │ │ - 6136: 006e6c01 184 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmavs │ │ │ │ - 6137: 006d9bfd 156 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulh_scalarw │ │ │ │ + 6136: 006e6c09 184 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmavs │ │ │ │ + 6137: 006d9c05 156 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulh_scalarw │ │ │ │ 6138: 0130293c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_CTRL_WRITE_DSTATE │ │ │ │ 6139: 012a755c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_UPDATE_AREA_REST_EVENT │ │ │ │ - 6140: 0089d331 190 FUNC GLOBAL DEFAULT 12 clmul_64_gen │ │ │ │ - 6141: 006daaf5 168 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullt_scalarh │ │ │ │ - 6142: 00783f11 4 FUNC GLOBAL DEFAULT 12 blk_get_stats │ │ │ │ + 6140: 0089d339 190 FUNC GLOBAL DEFAULT 12 clmul_64_gen │ │ │ │ + 6141: 006daafd 168 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullt_scalarh │ │ │ │ + 6142: 00783f19 4 FUNC GLOBAL DEFAULT 12 blk_get_stats │ │ │ │ 6143: 0059c031 112 FUNC GLOBAL DEFAULT 12 replay_char_write_event_load │ │ │ │ - 6144: 00833329 16 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats_members │ │ │ │ + 6144: 00833331 16 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats_members │ │ │ │ 6145: 005e8499 252 FUNC GLOBAL DEFAULT 12 qemu_plugin_get_registers │ │ │ │ - 6146: 0074ed49 14 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_peer_name │ │ │ │ + 6146: 0074ed51 14 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_peer_name │ │ │ │ 6147: 011e9b48 132 OBJECT GLOBAL DEFAULT 24 helper_info_exception_bkpt_insn │ │ │ │ 6148: 0130306a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_EXEC_DSTATE │ │ │ │ 6149: 01302d8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_SET_DEVICE_STATE_DSTATE │ │ │ │ 6150: 013027c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_GET_LIST_DSTATE │ │ │ │ 6151: 0130158e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_EJECTING_INVALID_SLOT_DSTATE │ │ │ │ 6152: 0050edb5 36 FUNC GLOBAL DEFAULT 12 audio_run │ │ │ │ 6153: 0120f270 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_addlp_s8 │ │ │ │ - 6154: 006dab9d 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullt_scalarw │ │ │ │ + 6154: 006daba5 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullt_scalarw │ │ │ │ 6155: 012b1de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_STATUS_WRITE_EVENT │ │ │ │ - 6156: 00870fcd 52 FUNC GLOBAL DEFAULT 12 json_message_parser_destroy │ │ │ │ - 6157: 0080e8bd 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkAdapterType │ │ │ │ + 6156: 00870fd5 52 FUNC GLOBAL DEFAULT 12 json_message_parser_destroy │ │ │ │ + 6157: 0080e8c5 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkAdapterType │ │ │ │ 6158: 005a13c9 172 FUNC GLOBAL DEFAULT 12 qmp_query_stats │ │ │ │ - 6159: 0082cfa5 196 FUNC GLOBAL DEFAULT 12 visit_type_FirmwareLog │ │ │ │ + 6159: 0082cfad 196 FUNC GLOBAL DEFAULT 12 visit_type_FirmwareLog │ │ │ │ 6160: 011defe0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin64 │ │ │ │ - 6161: 008793a5 4 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_remove │ │ │ │ - 6162: 008a0569 132 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestType │ │ │ │ + 6161: 008793ad 4 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_remove │ │ │ │ + 6162: 008a0571 132 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestType │ │ │ │ 6163: 01302cf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_SHORT_DSTATE │ │ │ │ - 6164: 007637a9 180 FUNC GLOBAL DEFAULT 12 create_tmp_file │ │ │ │ - 6165: 00844ad1 180 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties_members │ │ │ │ + 6164: 007637b1 180 FUNC GLOBAL DEFAULT 12 create_tmp_file │ │ │ │ + 6165: 00844ad9 180 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties_members │ │ │ │ 6166: 005895f1 120 FUNC GLOBAL DEFAULT 12 netdev_parse_modern │ │ │ │ 6167: 012ae454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DMA_EVENT │ │ │ │ - 6168: 0082607d 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_JOB_STATUS_CHANGE_arg_members │ │ │ │ - 6169: 0071ee59 28 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled_legacy │ │ │ │ + 6168: 00826085 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_JOB_STATUS_CHANGE_arg_members │ │ │ │ + 6169: 0071ee61 28 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled_legacy │ │ │ │ 6170: 005ca939 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotli │ │ │ │ 6171: 01302f16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_QUEUE_WRITE_DSTATE │ │ │ │ 6172: 012b48ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_UNMAP_EVENT │ │ │ │ 6173: 012a729c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_PALETTE_WRITE_EVENT │ │ │ │ 6174: 0130363e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_DRAM_EVENT_DSTATE │ │ │ │ 6175: 013012ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_HANGUP_DSTATE │ │ │ │ 6176: 013016a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_COMMAND_DECODED_DSTATE │ │ │ │ @@ -6185,142 +6185,142 @@ │ │ │ │ 6181: 0050c509 76 FUNC GLOBAL DEFAULT 12 AUD_vlog │ │ │ │ 6182: 012b860c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_BTN_EVENT │ │ │ │ 6183: 00561345 192 FUNC GLOBAL DEFAULT 12 multifd_queue_device_state │ │ │ │ 6184: 012a79dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_BLOB_EVENT │ │ │ │ 6185: 005aecb5 52 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i128 │ │ │ │ 6186: 01303638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_POISON_DSTATE │ │ │ │ 6187: 011db150 116 OBJECT GLOBAL DEFAULT 24 qemu_semihosting_config_opts │ │ │ │ - 6188: 00689f3d 160 FUNC GLOBAL DEFAULT 12 gen_exception_insn_el │ │ │ │ + 6188: 00689f4d 160 FUNC GLOBAL DEFAULT 12 gen_exception_insn_el │ │ │ │ 6189: 01303624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QMP_CAPABILITIES_DSTATE │ │ │ │ - 6190: 0072bd39 152 FUNC GLOBAL DEFAULT 12 monitor_register_hmp │ │ │ │ + 6190: 0072bd41 152 FUNC GLOBAL DEFAULT 12 monitor_register_hmp │ │ │ │ 6191: 00569249 184 FUNC GLOBAL DEFAULT 12 ram_transferred_add │ │ │ │ 6192: 00570269 532 FUNC GLOBAL DEFAULT 12 vmstate_register_with_alias_id │ │ │ │ 6193: 005caae5 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotls │ │ │ │ 6194: 012aa77c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_SHMEM_MAP_EVENT │ │ │ │ 6195: 0130357e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_SET_SPEED_DSTATE │ │ │ │ 6196: 01302710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_MSGACC_DSTATE │ │ │ │ - 6197: 00733119 4 FUNC GLOBAL DEFAULT 12 object_get_class │ │ │ │ + 6197: 00733121 4 FUNC GLOBAL DEFAULT 12 object_get_class │ │ │ │ 6198: 005cacb9 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotlv │ │ │ │ - 6199: 006fa21d 448 FUNC GLOBAL DEFAULT 12 helper_gvec_bfdot │ │ │ │ + 6199: 006fa225 448 FUNC GLOBAL DEFAULT 12 helper_gvec_bfdot │ │ │ │ 6200: 002bf1ad 34 FUNC GLOBAL DEFAULT 12 floatx80_compare_quiet │ │ │ │ 6201: 012aa250 1164 OBJECT GLOBAL DEFAULT 24 hw_misc_trace_events │ │ │ │ 6202: 00444a5d 572 FUNC GLOBAL DEFAULT 12 pci_add_capability │ │ │ │ - 6203: 0085b9c5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_gic_capabilities │ │ │ │ + 6203: 0085b9cd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_gic_capabilities │ │ │ │ 6204: 00589699 86 FUNC GLOBAL DEFAULT 12 net_crc32 │ │ │ │ - 6205: 0078dca5 32 FUNC GLOBAL DEFAULT 12 bdrv_dec_in_flight │ │ │ │ + 6205: 0078dcad 32 FUNC GLOBAL DEFAULT 12 bdrv_dec_in_flight │ │ │ │ 6206: 0130286e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CANCEL_DSTATE │ │ │ │ 6207: 012b5d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_GPIO_UPDATE_OUTPUT_IRQ_EVENT │ │ │ │ 6208: 00536ca5 340 FUNC GLOBAL DEFAULT 12 qemu_ram_resize │ │ │ │ 6209: 0130296c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_READ_READING_COUNTER_DSTATE │ │ │ │ - 6210: 0085af19 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup │ │ │ │ + 6210: 0085af21 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup │ │ │ │ 6211: 012b1fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_DUALTIMER_WRITE_EVENT │ │ │ │ 6212: 002cc689 180 FUNC GLOBAL DEFAULT 12 qemu_mouse_set │ │ │ │ 6213: 003398dd 124 FUNC GLOBAL DEFAULT 12 sysbus_get_default │ │ │ │ 6214: 002d1145 72 FUNC GLOBAL DEFAULT 12 qemu_text_console_update_size │ │ │ │ 6215: 003139bd 488 FUNC GLOBAL DEFAULT 12 lm4549_write │ │ │ │ 6216: 0130290c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RX_READ_N1FRAME_DSTATE │ │ │ │ - 6217: 007bcef5 240 FUNC GLOBAL DEFAULT 12 throttle_group_detach_aio_context │ │ │ │ + 6217: 007bcefd 240 FUNC GLOBAL DEFAULT 12 throttle_group_detach_aio_context │ │ │ │ 6218: 00574f31 68 FUNC GLOBAL DEFAULT 12 migrate_channel_requires_tls_upgrade │ │ │ │ 6219: 01302468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_DSTATE │ │ │ │ 6220: 01302290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_CSUM_DSTATE │ │ │ │ - 6221: 00849dbd 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CrashReason │ │ │ │ + 6221: 00849dc5 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CrashReason │ │ │ │ 6222: 011e126c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchw_be │ │ │ │ 6223: 012a5914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_CONFIG_CACHE_INV_EVENT │ │ │ │ - 6224: 008502b1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_transaction │ │ │ │ + 6224: 008502b9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_transaction │ │ │ │ 6225: 012ad3d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RECEIVE_IOV_EVENT │ │ │ │ 6226: 011e0480 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add64 │ │ │ │ - 6227: 0081ac35 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus_members │ │ │ │ - 6228: 0075eddd 248 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_set_iothread │ │ │ │ + 6227: 0081ac3d 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus_members │ │ │ │ + 6228: 0075ede5 248 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_set_iothread │ │ │ │ 6229: 01302c5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_NEXTQH_DSTATE │ │ │ │ 6230: 01302430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_DSTATE │ │ │ │ 6231: 0060cc3d 246 FUNC GLOBAL DEFAULT 12 helper_sme2_urshl_d │ │ │ │ 6232: 012b8a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_MOTION_EVENT_EVENT │ │ │ │ 6233: 012b9c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_GENERAL_MEDIA_EVENT_EVENT │ │ │ │ 6234: 0058bc21 364 FUNC GLOBAL DEFAULT 12 net_stream_data_client_connected │ │ │ │ - 6235: 0078dba5 216 FUNC GLOBAL DEFAULT 12 bdrv_round_to_subclusters │ │ │ │ - 6236: 008738dd 78 FUNC GLOBAL DEFAULT 12 qemu_send_full │ │ │ │ + 6235: 0078dbad 216 FUNC GLOBAL DEFAULT 12 bdrv_round_to_subclusters │ │ │ │ + 6236: 008738e5 78 FUNC GLOBAL DEFAULT 12 qemu_send_full │ │ │ │ 6237: 01302c08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_NAK_DSTATE │ │ │ │ 6238: 002ce991 54 FUNC GLOBAL DEFAULT 12 qmp_display_reload │ │ │ │ 6239: 012f0ff8 4 OBJECT GLOBAL DEFAULT 25 replay_file │ │ │ │ 6240: 0060c961 156 FUNC GLOBAL DEFAULT 12 helper_sme2_urshl_h │ │ │ │ 6241: 012b3ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HUB_POWER_UP_EVENT │ │ │ │ 6242: 012b5a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_CLEANUP_EVENT │ │ │ │ 6243: 012a3b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_NEW_SPAWN_EVENT │ │ │ │ - 6244: 00733c79 4 FUNC GLOBAL DEFAULT 12 object_new_with_class │ │ │ │ + 6244: 00733c81 4 FUNC GLOBAL DEFAULT 12 object_new_with_class │ │ │ │ 6245: 013010d4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_cryptodev_c │ │ │ │ - 6246: 0085bf75 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_launch_measure │ │ │ │ - 6247: 0087eed1 88 FUNC GLOBAL DEFAULT 12 loc_pop │ │ │ │ + 6246: 0085bf7d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_launch_measure │ │ │ │ + 6247: 0087eed9 88 FUNC GLOBAL DEFAULT 12 loc_pop │ │ │ │ 6248: 002fb089 88 FUNC GLOBAL DEFAULT 12 aml_lnot │ │ │ │ 6249: 01206d68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sqsub_b │ │ │ │ - 6250: 0075b449 124 FUNC GLOBAL DEFAULT 12 drive_get_max_bus │ │ │ │ + 6250: 0075b451 124 FUNC GLOBAL DEFAULT 12 drive_get_max_bus │ │ │ │ 6251: 01206bdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sqsub_d │ │ │ │ 6252: 002c73b9 120 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface_pixman │ │ │ │ - 6253: 0083b37d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_closefd_arg_members │ │ │ │ + 6253: 0083b385 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_closefd_arg_members │ │ │ │ 6254: 012ba17c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMORY_SIZE_SUMMARY_EVENT │ │ │ │ 6255: 01301e82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_WRITE_DSTATE │ │ │ │ 6256: 013023d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLEAR_NS_CLOSE_DSTATE │ │ │ │ 6257: 0130332a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SYSTEM_SHUTDOWN_REQUEST_DSTATE │ │ │ │ 6258: 01206ce4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sqsub_h │ │ │ │ 6259: 01301090 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_dump_c │ │ │ │ 6260: 00514131 112 FUNC GLOBAL DEFAULT 12 v9fs_iov_unmarshal │ │ │ │ - 6261: 00a59f2c 61 OBJECT GLOBAL DEFAULT 14 allwinner_rtc_sun4i_regmap │ │ │ │ + 6261: 00a59f44 61 OBJECT GLOBAL DEFAULT 14 allwinner_rtc_sun4i_regmap │ │ │ │ 6262: 0060ca9d 158 FUNC GLOBAL DEFAULT 12 helper_sme2_urshl_s │ │ │ │ 6263: 01202538 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_bfmlsl │ │ │ │ - 6264: 00713d21 62 FUNC GLOBAL DEFAULT 12 vfio_quirk_reset │ │ │ │ + 6264: 00713d29 62 FUNC GLOBAL DEFAULT 12 vfio_quirk_reset │ │ │ │ 6265: 005d11c5 130 FUNC GLOBAL DEFAULT 12 helper_gvec_xors │ │ │ │ 6266: 0032b695 62 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_in_named │ │ │ │ 6267: 012b866c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_STEP_EVENT │ │ │ │ 6268: 01301350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_FAIL_DSTATE │ │ │ │ 6269: 012b867c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_START_EVENT │ │ │ │ 6270: 012a69c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_BAUDRATE_CHANGE_EVENT │ │ │ │ 6271: 01302730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_WRITE_RESPONSE_DSTATE │ │ │ │ - 6272: 0089795d 196 FUNC GLOBAL DEFAULT 12 timed_average_init │ │ │ │ - 6273: 00878935 60 FUNC GLOBAL DEFAULT 12 qemu_mutex_init │ │ │ │ - 6274: 006ea0f1 40 FUNC GLOBAL DEFAULT 12 helper_exception_with_syndrome │ │ │ │ - 6275: 0087ea6d 66 FUNC GLOBAL DEFAULT 12 error_free │ │ │ │ + 6272: 00897965 196 FUNC GLOBAL DEFAULT 12 timed_average_init │ │ │ │ + 6273: 0087893d 60 FUNC GLOBAL DEFAULT 12 qemu_mutex_init │ │ │ │ + 6274: 006ea0f9 40 FUNC GLOBAL DEFAULT 12 helper_exception_with_syndrome │ │ │ │ + 6275: 0087ea75 66 FUNC GLOBAL DEFAULT 12 error_free │ │ │ │ 6276: 01301114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_DSTATE │ │ │ │ 6277: 012a74cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CRC_EVENT │ │ │ │ 6278: 00610769 64 FUNC GLOBAL DEFAULT 12 helper_neon_acge_f64 │ │ │ │ - 6279: 0080fabd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevAmendOptions_base_members │ │ │ │ + 6279: 0080fac5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevAmendOptions_base_members │ │ │ │ 6280: 0059df7d 102 FUNC GLOBAL DEFAULT 12 uaccess_lock_user_string │ │ │ │ 6281: 01303100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_LOOP_DSTATE │ │ │ │ 6282: 01206c60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sqsub_s │ │ │ │ 6283: 012b3eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HUB_POWER_DOWN_EVENT │ │ │ │ - 6284: 008a0dd9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_sev_attestation_report_arg_members │ │ │ │ - 6285: 00781479 8 FUNC GLOBAL DEFAULT 12 blk_bs │ │ │ │ - 6286: 0085e505 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceInfo │ │ │ │ + 6284: 008a0de1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_sev_attestation_report_arg_members │ │ │ │ + 6285: 00781481 8 FUNC GLOBAL DEFAULT 12 blk_bs │ │ │ │ + 6286: 0085e50d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceInfo │ │ │ │ 6287: 013020d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_INVALID_OP_DSTATE │ │ │ │ 6288: 012b7438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_RELOAD_COMPLETE_EVENT │ │ │ │ 6289: 012ab53c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MDM_MEM_READB_EVENT │ │ │ │ 6290: 01302df0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_DEL_IOMMU_DSTATE │ │ │ │ 6291: 01301614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OMAP1_LPG_LED_DSTATE │ │ │ │ 6292: 005cf6bd 84 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_atomic │ │ │ │ - 6293: 0086f499 54 FUNC GLOBAL DEFAULT 12 qlist_new │ │ │ │ + 6293: 0086f4a1 54 FUNC GLOBAL DEFAULT 12 qlist_new │ │ │ │ 6294: 01300fa4 4 OBJECT GLOBAL DEFAULT 25 dmg_uncompress_bz2 │ │ │ │ 6295: 013022f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LANCE_MEM_WRITEW_DSTATE │ │ │ │ 6296: 01176638 32 OBJECT GLOBAL DEFAULT 21 qcrypto_block_driver_luks │ │ │ │ - 6297: 007c0309 64 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_import │ │ │ │ - 6298: 0071ef29 18 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_size │ │ │ │ - 6299: 007c3569 108 FUNC GLOBAL DEFAULT 12 vhdx_checksum_calc │ │ │ │ + 6297: 007c0311 64 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_import │ │ │ │ + 6298: 0071ef31 18 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_size │ │ │ │ + 6299: 007c3571 108 FUNC GLOBAL DEFAULT 12 vhdx_checksum_calc │ │ │ │ 6300: 0130260e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_REG_FORWARD_WRITE_DSTATE │ │ │ │ 6301: 0059c4cd 24 FUNC GLOBAL DEFAULT 12 replay_unregister_net │ │ │ │ 6302: 013022f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_READ_DSTATE │ │ │ │ 6303: 00596b45 88 FUNC GLOBAL DEFAULT 12 tap_fd_set_steering_ebpf │ │ │ │ 6304: 013012b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PWRITE_ZEROES_DSTATE │ │ │ │ 6305: 004f63d9 100 FUNC GLOBAL DEFAULT 12 vhost_dev_prepare_inflight │ │ │ │ 6306: 0130229e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_DSTATE │ │ │ │ 6307: 002ccf2d 26 FUNC GLOBAL DEFAULT 12 keysym_is_numlock │ │ │ │ - 6308: 0082550d 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember │ │ │ │ + 6308: 00825515 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember │ │ │ │ 6309: 005e3345 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_be_mmu │ │ │ │ 6310: 004b5ef1 312 FUNC GLOBAL DEFAULT 12 usb_packet_map │ │ │ │ 6311: 01302f32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_GUEST_NOT_READY_DSTATE │ │ │ │ 6312: 011ef1e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshrnbb │ │ │ │ 6313: 0041c955 364 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_restart │ │ │ │ 6314: 012ae794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NS_ATTACHMENT_EVENT │ │ │ │ - 6315: 007f31bd 112 FUNC GLOBAL DEFAULT 12 qmp_qom_get │ │ │ │ + 6315: 007f31c5 112 FUNC GLOBAL DEFAULT 12 qmp_qom_get │ │ │ │ 6316: 01178344 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcowEncryptionFormat_lookup │ │ │ │ 6317: 01303dc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_ENUM_DSTATE │ │ │ │ 6318: 013028b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_NORMAL_COMMAND_DSTATE │ │ │ │ 6319: 012b8fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_GT_CNTPOFF_WRITE_EVENT │ │ │ │ 6320: 00370949 12 FUNC GLOBAL DEFAULT 12 ati_reg_name │ │ │ │ 6321: 003ef055 64 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_vhdr │ │ │ │ 6322: 011ef164 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshrnbh │ │ │ │ @@ -6328,318 +6328,318 @@ │ │ │ │ 6324: 01212708 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshl_s16 │ │ │ │ 6325: 013011d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_REQUEST_FAIL_DSTATE │ │ │ │ 6326: 004da6e5 128 FUNC GLOBAL DEFAULT 12 vfio_device_irq_unmask │ │ │ │ 6327: 005cfa85 26 FUNC GLOBAL DEFAULT 12 helper_exit_atomic │ │ │ │ 6328: 01300df5 1 OBJECT GLOBAL DEFAULT 25 xen_allowed │ │ │ │ 6329: 00562691 172 FUNC GLOBAL DEFAULT 12 multifd_recv_zero_page_process │ │ │ │ 6330: 012a6080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_RESET_DONE_EVENT │ │ │ │ - 6331: 0086d705 100 FUNC GLOBAL DEFAULT 12 qmp_error_response │ │ │ │ + 6331: 0086d70d 100 FUNC GLOBAL DEFAULT 12 qmp_error_response │ │ │ │ 6332: 012ae5f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_SQ_TAIL_EVENT │ │ │ │ - 6333: 007210cd 1436 FUNC GLOBAL DEFAULT 12 virtqueue_drop_all │ │ │ │ + 6333: 007210d5 1436 FUNC GLOBAL DEFAULT 12 virtqueue_drop_all │ │ │ │ 6334: 002aac31 5028 FUNC GLOBAL DEFAULT 12 floatx80_mul │ │ │ │ 6335: 01303112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_ZERO_DSTATE │ │ │ │ 6336: 005960e5 140 FUNC GLOBAL DEFAULT 12 tap_enable │ │ │ │ 6337: 013037fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ 6338: 0130363c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_MEMORY_MODULE_EVENT_DSTATE │ │ │ │ 6339: 013014b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKDIR_DSTATE │ │ │ │ 6340: 005e8a71 100 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_find │ │ │ │ - 6341: 00821869 296 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties_members │ │ │ │ + 6341: 00821871 296 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties_members │ │ │ │ 6342: 002ef80d 104 FUNC GLOBAL DEFAULT 12 v9fs_remove_xattr │ │ │ │ 6343: 013034ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADER_WRITE_ROM_DSTATE │ │ │ │ - 6344: 0077be7d 84 FUNC GLOBAL DEFAULT 12 block_acct_init │ │ │ │ + 6344: 0077be85 84 FUNC GLOBAL DEFAULT 12 block_acct_init │ │ │ │ 6345: 013035b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_NAMED_BLOCK_NODES_DSTATE │ │ │ │ 6346: 004452cd 212 FUNC GLOBAL DEFAULT 12 pci_pri_request_page │ │ │ │ 6347: 002fd0ad 248 FUNC GLOBAL DEFAULT 12 build_xsdt │ │ │ │ 6348: 01302560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PCIE_CFG_WRITE_DSTATE │ │ │ │ 6349: 012b16c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TMP105_WRITE_SHUTDOWN_EVENT │ │ │ │ 6350: 012b8c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM4_FALLBACK_EVENT │ │ │ │ 6351: 004b40b1 190 FUNC GLOBAL DEFAULT 12 usb_generic_async_ctrl_complete │ │ │ │ 6352: 005ddcd9 148 FUNC GLOBAL DEFAULT 12 probe_access_full │ │ │ │ - 6353: 0078aaad 100 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap │ │ │ │ - 6354: 007e91d5 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_deinit │ │ │ │ - 6355: 007fc001 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNode │ │ │ │ - 6356: 007840e9 188 FUNC GLOBAL DEFAULT 12 blk_save_vmstate │ │ │ │ + 6353: 0078aab5 100 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap │ │ │ │ + 6354: 007e91dd 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_deinit │ │ │ │ + 6355: 007fc009 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNode │ │ │ │ + 6356: 007840f1 188 FUNC GLOBAL DEFAULT 12 blk_save_vmstate │ │ │ │ 6357: 01302628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_SCRIPT_DMA_INTERRUPT_DSTATE │ │ │ │ - 6358: 0077a4c5 168 FUNC GLOBAL DEFAULT 12 nbd_reply_type_lookup │ │ │ │ - 6359: 006f0245 126 FUNC GLOBAL DEFAULT 12 helper_gvec_bfsub │ │ │ │ + 6358: 0077a4cd 168 FUNC GLOBAL DEFAULT 12 nbd_reply_type_lookup │ │ │ │ + 6359: 006f024d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_bfsub │ │ │ │ 6360: 013026c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_TRANSFER_DATA_DSTATE │ │ │ │ 6361: 012dc830 4 OBJECT GLOBAL DEFAULT 25 acpi_tables │ │ │ │ 6362: 012a9c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_PMR_READ_EVENT │ │ │ │ - 6363: 0086eb71 56 FUNC GLOBAL DEFAULT 12 qdict_put_null │ │ │ │ + 6363: 0086eb79 56 FUNC GLOBAL DEFAULT 12 qdict_put_null │ │ │ │ 6364: 012b6788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_START_EVENT │ │ │ │ 6365: 011e8bd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_shsub16 │ │ │ │ 6366: 01303622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QMP_CAPABILITIES_DSTATE │ │ │ │ 6367: 0039c73d 1168 FUNC GLOBAL DEFAULT 12 ps2_write_mouse │ │ │ │ 6368: 012b14b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_POWERUP_EVENT │ │ │ │ 6369: 012b0998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_NOIMPL_EVENT │ │ │ │ 6370: 01303086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_START_DSTATE │ │ │ │ 6371: 005425c9 16 FUNC GLOBAL DEFAULT 12 qemu_system_shutdown_request_with_code │ │ │ │ 6372: 0130278c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_FLUSH_CMP_DSTATE │ │ │ │ - 6373: 00a64598 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWPID │ │ │ │ + 6373: 00a645b0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWPID │ │ │ │ 6374: 01301392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_BEGIN_DSTATE │ │ │ │ 6375: 003edbd9 116 FUNC GLOBAL DEFAULT 12 e1000x_is_vlan_packet │ │ │ │ 6376: 012b55d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_WRITE_OFFSET_EVENT │ │ │ │ 6377: 013017f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PARALLEL_IOPORT_WRITE_DSTATE │ │ │ │ 6378: 005cc135 160 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_vec │ │ │ │ 6379: 013029a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_READ_IFR_DSTATE │ │ │ │ 6380: 0048f5b9 24 FUNC GLOBAL DEFAULT 12 smbios_set_default_processor_family │ │ │ │ - 6381: 00737869 136 FUNC GLOBAL DEFAULT 12 object_property_get_qobject │ │ │ │ + 6381: 00737871 136 FUNC GLOBAL DEFAULT 12 object_property_get_qobject │ │ │ │ 6382: 0130172a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HTIF_UART_WRITE_TO_HOST_DSTATE │ │ │ │ 6383: 012b3f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_UNALIGNED_EVENT │ │ │ │ 6384: 005de3ed 208 FUNC GLOBAL DEFAULT 12 helper_ldsb_mmu │ │ │ │ 6385: 0130325a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QTAILQ_DSTATE │ │ │ │ 6386: 012a791c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_FLUSH_EVENT │ │ │ │ 6387: 00295935 160 FUNC GLOBAL DEFAULT 12 cpu_create │ │ │ │ 6388: 012ba04c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_INTERRUPT_CONTROLLERS_EVENT │ │ │ │ - 6389: 0078ef8d 68 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status_above │ │ │ │ + 6389: 0078ef95 68 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status_above │ │ │ │ 6390: 013010a9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_misc_c │ │ │ │ 6391: 0050f061 48 FUNC GLOBAL DEFAULT 12 audio_cleanup │ │ │ │ 6392: 012b7f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_BLK_CB_EVENT │ │ │ │ 6393: 011e4998 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgw_be │ │ │ │ 6394: 006021cd 214 FUNC GLOBAL DEFAULT 12 sve_exception_el │ │ │ │ 6395: 00562959 34 FUNC GLOBAL DEFAULT 12 migrate_rdma_pin_all │ │ │ │ - 6396: 0081a685 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux_members │ │ │ │ + 6396: 0081a68d 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux_members │ │ │ │ 6397: 01207e6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ftsmul_d │ │ │ │ 6398: 012b56e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_POP_EVENT │ │ │ │ 6399: 0050cc39 228 FUNC GLOBAL DEFAULT 12 audio_pcm_info_clear_buf │ │ │ │ - 6400: 00889895 108 FUNC GLOBAL DEFAULT 12 interval_tree_iter_next │ │ │ │ + 6400: 0088989d 108 FUNC GLOBAL DEFAULT 12 interval_tree_iter_next │ │ │ │ 6401: 01302d1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_RESET_DSTATE │ │ │ │ 6402: 012ab4dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APC_MEM_READB_EVENT │ │ │ │ 6403: 011e1ecc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchq_be │ │ │ │ - 6404: 006ef161 116 FUNC GLOBAL DEFAULT 12 helper_gvec_vrintx_h │ │ │ │ + 6404: 006ef169 116 FUNC GLOBAL DEFAULT 12 helper_gvec_vrintx_h │ │ │ │ 6405: 01207f74 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ftsmul_h │ │ │ │ 6406: 00610045 8 FUNC GLOBAL DEFAULT 12 helper_neon_widen_s16 │ │ │ │ 6407: 002bb605 276 FUNC GLOBAL DEFAULT 12 int16_to_float16_scalbn │ │ │ │ 6408: 01303058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_BITS_ZEROES_DSTATE │ │ │ │ 6409: 012a7c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DEBUG_EXEC_EVENT │ │ │ │ - 6410: 0084eae1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_get_state_arg_members │ │ │ │ + 6410: 0084eae9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_get_state_arg_members │ │ │ │ 6411: 005cb88d 116 FUNC GLOBAL DEFAULT 12 tcg_gen_dupi_vec │ │ │ │ 6412: 013035ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_RESIZE_DSTATE │ │ │ │ 6413: 01301fd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVING_BUFFER_DSTATE │ │ │ │ 6414: 012a8890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_CMD_WRITEB_EVENT │ │ │ │ 6415: 012b4bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_STATE_EVENT │ │ │ │ 6416: 012b5868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_DEVICE_ID_EVENT │ │ │ │ 6417: 005944e1 756 FUNC GLOBAL DEFAULT 12 net_init_vhost_user │ │ │ │ 6418: 012b06f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_RESET_EVENT │ │ │ │ - 6419: 0085f9d9 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo │ │ │ │ + 6419: 0085f9e1 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo │ │ │ │ 6420: 012dfcf8 4 OBJECT GLOBAL DEFAULT 25 rtc_clock │ │ │ │ 6421: 013015bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CONFIG_CACHE_MISS_DSTATE │ │ │ │ 6422: 01212600 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshl_s32 │ │ │ │ 6423: 012bad74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_REPLAY_EVENT │ │ │ │ - 6424: 0072db89 32 FUNC GLOBAL DEFAULT 12 qdev_prop_set_string │ │ │ │ + 6424: 0072db91 32 FUNC GLOBAL DEFAULT 12 qdev_prop_set_string │ │ │ │ 6425: 0055cee9 16 FUNC GLOBAL DEFAULT 12 migrate_mode_is_cpr │ │ │ │ 6426: 005fb14d 52 FUNC GLOBAL DEFAULT 12 aa64_va_parameter_tcma │ │ │ │ - 6427: 008233dd 132 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormat │ │ │ │ + 6427: 008233e5 132 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormat │ │ │ │ 6428: 004741c1 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_config_endianness │ │ │ │ 6429: 01207ef0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ftsmul_s │ │ │ │ 6430: 01302678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_IGNORED_DSTATE │ │ │ │ 6431: 003401b1 26 FUNC GLOBAL DEFAULT 12 cxl_extent_group_list_insert_tail │ │ │ │ - 6432: 006ef1d5 116 FUNC GLOBAL DEFAULT 12 helper_gvec_vrintx_s │ │ │ │ - 6433: 0083e08d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_link_arg_members │ │ │ │ + 6432: 006ef1dd 116 FUNC GLOBAL DEFAULT 12 helper_gvec_vrintx_s │ │ │ │ + 6433: 0083e095 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_link_arg_members │ │ │ │ 6434: 013032dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_COMMAND_DSTATE │ │ │ │ 6435: 00449555 20 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_post_load │ │ │ │ 6436: 01301740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_UPDATE_PARAMS_DSTATE │ │ │ │ - 6437: 007fbe21 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoList │ │ │ │ + 6437: 007fbe29 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoList │ │ │ │ 6438: 005817fd 152 FUNC GLOBAL DEFAULT 12 net_checksum_tcpudp │ │ │ │ - 6439: 0088bfe1 20 FUNC GLOBAL DEFAULT 12 main_loop_poll_add_notifier │ │ │ │ + 6439: 0088bfe9 20 FUNC GLOBAL DEFAULT 12 main_loop_poll_add_notifier │ │ │ │ 6440: 005ee945 48 FUNC GLOBAL DEFAULT 12 kvm_arm_reset_vcpu │ │ │ │ 6441: 005b07c9 156 FUNC GLOBAL DEFAULT 12 tcg_op_remove │ │ │ │ 6442: 006805d1 70 FUNC GLOBAL DEFAULT 12 gen_srshr32_i32 │ │ │ │ 6443: 0130367e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_BASELINE_DSTATE │ │ │ │ 6444: 0130381a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_DSTATE │ │ │ │ 6445: 005e30ed 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_be_mmu │ │ │ │ 6446: 00571305 92 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_postcopy │ │ │ │ - 6447: 0081b9c9 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper │ │ │ │ + 6447: 0081b9d1 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper │ │ │ │ 6448: 012aaadc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_IRQ_EVENT │ │ │ │ 6449: 005ac3cd 164 FUNC GLOBAL DEFAULT 12 tcg_malloc_internal │ │ │ │ 6450: 01174acc 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_nv_gpudirect_clique │ │ │ │ - 6451: 00891999 108 FUNC GLOBAL DEFAULT 12 buffer_init │ │ │ │ + 6451: 008919a1 108 FUNC GLOBAL DEFAULT 12 buffer_init │ │ │ │ 6452: 013018b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_IMAGE_CACHE_DSTATE │ │ │ │ 6453: 012b9b44 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_cxl_trace_events_trace_events │ │ │ │ 6454: 005e819d 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_syscall_ret_cb │ │ │ │ 6455: 012b58b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_CLEANUP_EVENT │ │ │ │ 6456: 011e2814 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchw_be │ │ │ │ 6457: 012acb58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_DESC_EVENT │ │ │ │ - 6458: 0088c88d 50 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter_if_inactive │ │ │ │ + 6458: 0088c895 50 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter_if_inactive │ │ │ │ 6459: 012b1554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_EVENT │ │ │ │ - 6460: 00736ddd 80 FUNC GLOBAL DEFAULT 12 object_set_properties_from_keyval │ │ │ │ - 6461: 007fe419 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper │ │ │ │ + 6460: 00736de5 80 FUNC GLOBAL DEFAULT 12 object_set_properties_from_keyval │ │ │ │ + 6461: 007fe421 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper │ │ │ │ 6462: 012a7b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZ_LED_WRITE_EVENT │ │ │ │ 6463: 011756bc 220 OBJECT GLOBAL DEFAULT 21 user_ops │ │ │ │ 6464: 01301e5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_CFG_NONSEC_DSTATE │ │ │ │ - 6465: 0072c905 38 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_enum │ │ │ │ + 6465: 0072c90d 38 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_enum │ │ │ │ 6466: 012aa08c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_EVENT │ │ │ │ 6467: 013016e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_START_DSTATE │ │ │ │ - 6468: 007302e9 92 FUNC GLOBAL DEFAULT 12 resettable_is_in_reset │ │ │ │ - 6469: 0073a6b1 2412 FUNC GLOBAL DEFAULT 12 vmstate_save_state_v │ │ │ │ + 6468: 007302f1 92 FUNC GLOBAL DEFAULT 12 resettable_is_in_reset │ │ │ │ + 6469: 0073a6b9 2412 FUNC GLOBAL DEFAULT 12 vmstate_save_state_v │ │ │ │ 6470: 01302fca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_START_DSTATE │ │ │ │ 6471: 0130133e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_COMPLETE_DSTATE │ │ │ │ - 6472: 0084d48d 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsTarget │ │ │ │ + 6472: 0084d495 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsTarget │ │ │ │ 6473: 01302018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_READ_BD_DSTATE │ │ │ │ 6474: 00371295 76 FUNC GLOBAL DEFAULT 12 omap_lcdc_reset │ │ │ │ 6475: 002bef49 88 FUNC GLOBAL DEFAULT 12 float32_compare_quiet │ │ │ │ - 6476: 0088e495 92 FUNC GLOBAL DEFAULT 12 timerlist_free │ │ │ │ - 6477: 007f8eb1 188 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule │ │ │ │ + 6476: 0088e49d 92 FUNC GLOBAL DEFAULT 12 timerlist_free │ │ │ │ + 6477: 007f8eb9 188 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule │ │ │ │ 6478: 002bcadd 220 FUNC GLOBAL DEFAULT 12 int32_to_float128 │ │ │ │ 6479: 00297cb1 200 FUNC GLOBAL DEFAULT 12 cap_disas_host │ │ │ │ 6480: 0130377e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_FDSETS_DSTATE │ │ │ │ 6481: 01303832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ACCELERATORS_DSTATE │ │ │ │ 6482: 0130323a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QUEUED_PAGE_NOT_DIRTY_DSTATE │ │ │ │ 6483: 005ca999 128 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotri │ │ │ │ 6484: 012b5bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_INTERRUPT_EVENT │ │ │ │ 6485: 012a62c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_ERASE_EVENT │ │ │ │ 6486: 013029fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_COUNTER_DSTATE │ │ │ │ 6487: 00522c59 80 FUNC GLOBAL DEFAULT 12 all_cpu_threads_idle │ │ │ │ 6488: 012b4f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_UPDATE_EVENT │ │ │ │ 6489: 01302ebe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_RESPONSE_DSTATE │ │ │ │ 6490: 01302ef6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UNMAP_DONE_DSTATE │ │ │ │ - 6491: 008a6b09 344 FUNC GLOBAL DEFAULT 12 vduse_queue_pop │ │ │ │ + 6491: 008a6b11 344 FUNC GLOBAL DEFAULT 12 vduse_queue_pop │ │ │ │ 6492: 012a3310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_POSTFILL_EVENT │ │ │ │ 6493: 012df308 88 OBJECT GLOBAL DEFAULT 25 timers_state │ │ │ │ 6494: 0050ba69 112 FUNC GLOBAL DEFAULT 12 audio_generic_get_buffer_out │ │ │ │ 6495: 013012f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_WAIT_DSTATE │ │ │ │ 6496: 0060f231 188 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_s16 │ │ │ │ 6497: 012adaa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_MII_WRITE_EVENT │ │ │ │ - 6498: 007aba59 282 FUNC GLOBAL DEFAULT 12 qcow2_write_l1_entry │ │ │ │ + 6498: 007aba61 282 FUNC GLOBAL DEFAULT 12 qcow2_write_l1_entry │ │ │ │ 6499: 01301272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_PAIO_SUBMIT_DSTATE │ │ │ │ - 6500: 00815ff5 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_write_threshold │ │ │ │ + 6500: 00815ffd 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_write_threshold │ │ │ │ 6501: 012bb53c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CLIENT_MIGRATE_INFO_EVENT │ │ │ │ 6502: 005cab29 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrs │ │ │ │ 6503: 0130237e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SQID_DSTATE │ │ │ │ - 6504: 007a1765 18 FUNC GLOBAL DEFAULT 12 qcow2_mark_corrupt │ │ │ │ + 6504: 007a176d 18 FUNC GLOBAL DEFAULT 12 qcow2_mark_corrupt │ │ │ │ 6505: 003978b9 80 FUNC GLOBAL DEFAULT 12 ide_bus_register_restart_cb │ │ │ │ 6506: 005cad1d 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrv │ │ │ │ 6507: 013029ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_TIMEOUT_DSTATE │ │ │ │ 6508: 01301ca8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_CPU_READ_DSTATE │ │ │ │ 6509: 005b5829 336 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i32 │ │ │ │ 6510: 012a3520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_HANDLE_COPIED_EVENT │ │ │ │ 6511: 01302c86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_SCHEDULE_STOP_DSTATE │ │ │ │ 6512: 012a780c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_EXIT_VGA_MODE_EVENT │ │ │ │ 6513: 011fcb80 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfnegh │ │ │ │ 6514: 01302048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_QUEUE_FULL_DSTATE │ │ │ │ - 6515: 006e9351 6 FUNC GLOBAL DEFAULT 12 helper_mve_vcvtt_sh │ │ │ │ + 6515: 006e9359 6 FUNC GLOBAL DEFAULT 12 helper_mve_vcvtt_sh │ │ │ │ 6516: 005e291d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_le_mmu │ │ │ │ 6517: 012b0f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_BUSY_EVENT │ │ │ │ - 6518: 00832731 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompressionStats │ │ │ │ - 6519: 007fc6cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow │ │ │ │ + 6518: 00832739 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompressionStats │ │ │ │ + 6519: 007fc6d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow │ │ │ │ 6520: 012b9c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_POISON_EVENT │ │ │ │ 6521: 01302f94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_NOMATCH_DSTATE │ │ │ │ - 6522: 007f45f1 132 FUNC GLOBAL DEFAULT 12 monitor_data_init │ │ │ │ + 6522: 007f45f9 132 FUNC GLOBAL DEFAULT 12 monitor_data_init │ │ │ │ 6523: 013029b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_TIMER_WRITE_DSTATE │ │ │ │ - 6524: 0082dc21 348 FUNC GLOBAL DEFAULT 12 qapi_event_send_hv_balloon_status_report │ │ │ │ - 6525: 00816afd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsFuse │ │ │ │ + 6524: 0082dc29 348 FUNC GLOBAL DEFAULT 12 qapi_event_send_hv_balloon_status_report │ │ │ │ + 6525: 00816b05 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsFuse │ │ │ │ 6526: 01301d26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_MEM_READ_DSTATE │ │ │ │ 6527: 013034c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_MUL_DIV_DSTATE │ │ │ │ - 6528: 0085d615 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions_members │ │ │ │ + 6528: 0085d61d 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions_members │ │ │ │ 6529: 01303e04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_NEW_MAPPING_DSTATE │ │ │ │ - 6530: 006ef419 116 FUNC GLOBAL DEFAULT 12 helper_gvec_sstoh │ │ │ │ + 6530: 006ef421 116 FUNC GLOBAL DEFAULT 12 helper_gvec_sstoh │ │ │ │ 6531: 011fcafc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfnegs │ │ │ │ 6532: 005d0fa5 140 FUNC GLOBAL DEFAULT 12 helper_gvec_nor │ │ │ │ 6533: 011f6148 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfsubh │ │ │ │ 6534: 005d0c05 128 FUNC GLOBAL DEFAULT 12 helper_gvec_not │ │ │ │ 6535: 01303e7c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_cxl_c │ │ │ │ 6536: 012b1344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_RESPONSE_PENDING_EVENT │ │ │ │ 6537: 012b8dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_EVENT │ │ │ │ 6538: 012aeedc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_UPDATE_MAPPINGS_ADD_EVENT │ │ │ │ 6539: 013020e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_UNMATCHED_DSTATE │ │ │ │ - 6540: 0085cfa1 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmModelList │ │ │ │ - 6541: 0081fbe5 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoIVGenAlgo │ │ │ │ - 6542: 007b4f79 308 FUNC GLOBAL DEFAULT 12 qcow2_get_last_cluster │ │ │ │ + 6540: 0085cfa9 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmModelList │ │ │ │ + 6541: 0081fbed 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoIVGenAlgo │ │ │ │ + 6542: 007b4f81 308 FUNC GLOBAL DEFAULT 12 qcow2_get_last_cluster │ │ │ │ 6543: 0120195c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmaxnump_d │ │ │ │ 6544: 012ae244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_SIZE_EVENT │ │ │ │ 6545: 00340901 140 FUNC GLOBAL DEFAULT 12 cxl_init_cci │ │ │ │ 6546: 005cf131 34 FUNC GLOBAL DEFAULT 12 tcg_kick_vcpu_thread │ │ │ │ 6547: 0130377a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COMMAND_LINE_OPTIONS_DSTATE │ │ │ │ 6548: 011f60c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfsubs │ │ │ │ 6549: 0120f3fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_widen_s8 │ │ │ │ 6550: 0130330e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_GET_WORD_DSTATE │ │ │ │ 6551: 012ad8e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_ENTRY_EVENT │ │ │ │ 6552: 01201a64 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmaxnump_h │ │ │ │ 6553: 012b1e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_WRITE_IMSK_EVENT │ │ │ │ 6554: 012bb458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_EVENT │ │ │ │ - 6555: 00809dd1 132 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationMode │ │ │ │ + 6555: 00809dd9 132 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationMode │ │ │ │ 6556: 01301089 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_control_c │ │ │ │ 6557: 01303594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_DISABLE_DSTATE │ │ │ │ 6558: 011e33f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminb │ │ │ │ - 6559: 00832f09 188 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats │ │ │ │ + 6559: 00832f11 188 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats │ │ │ │ 6560: 00589669 46 FUNC GLOBAL DEFAULT 12 net_client_parse │ │ │ │ 6561: 01301912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_INC_INFLIGHT_FENCES_DSTATE │ │ │ │ - 6562: 007fdbc5 188 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption_members │ │ │ │ + 6562: 007fdbcd 188 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption_members │ │ │ │ 6563: 012b1048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_UNHANDLED_READ_EVENT │ │ │ │ 6564: 013010f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_STATE_TRANSITION_DSTATE │ │ │ │ 6565: 013023fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_CFG_DSTATE │ │ │ │ 6566: 002e9c41 56 FUNC GLOBAL DEFAULT 12 gdb_set_stop_cpu │ │ │ │ 6567: 013012ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_WRITE_ERR_DSTATE │ │ │ │ 6568: 0059b4d1 84 FUNC GLOBAL DEFAULT 12 replay_bh_schedule_oneshot_event │ │ │ │ 6569: 012a70dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_REMAP_EVENT │ │ │ │ 6570: 012019e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmaxnump_s │ │ │ │ 6571: 0047f199 128 FUNC GLOBAL DEFAULT 12 sdbus_get_inserted │ │ │ │ 6572: 012aaf8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_TRANSLATE_EVENT │ │ │ │ - 6573: 00a7e990 3 OBJECT GLOBAL DEFAULT 14 sense_code_ILLEGAL_REQ_REMOVAL_PREVENTED │ │ │ │ - 6574: 0089ddc1 2 FUNC GLOBAL DEFAULT 12 xen_hvm_init_pc │ │ │ │ + 6573: 00a7e9a8 3 OBJECT GLOBAL DEFAULT 14 sense_code_ILLEGAL_REQ_REMOVAL_PREVENTED │ │ │ │ + 6574: 0089ddc9 2 FUNC GLOBAL DEFAULT 12 xen_hvm_init_pc │ │ │ │ 6575: 012b97f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_JOBS_EVENT │ │ │ │ 6576: 012b5348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUG_ALL_REQUEST_EVENT │ │ │ │ 6577: 00598c8d 54 FUNC GLOBAL DEFAULT 12 can_bus_remove_client │ │ │ │ 6578: 012124f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshl_s64 │ │ │ │ 6579: 01178354 12 OBJECT GLOBAL DEFAULT 21 Qcow2OverlapCheckMode_lookup │ │ │ │ 6580: 0059d729 24 FUNC GLOBAL DEFAULT 12 qemu_semihosting_enable │ │ │ │ 6581: 00442631 208 FUNC GLOBAL DEFAULT 12 pci_root_bus_new │ │ │ │ 6582: 0053aec1 440 FUNC GLOBAL DEFAULT 12 address_space_ldq_cached_slow │ │ │ │ - 6583: 0081ab55 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort │ │ │ │ + 6583: 0081ab5d 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort │ │ │ │ 6584: 013020d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_INVALID_SOF_DSTATE │ │ │ │ - 6585: 00859dd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowList │ │ │ │ + 6585: 00859ddd 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowList │ │ │ │ 6586: 0060f5c1 96 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_s32 │ │ │ │ 6587: 01302a9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_QUERY_CMD_DSTATE │ │ │ │ 6588: 012a43a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_SIZE_FLAGS_EVENT │ │ │ │ 6589: 012b9690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ADD_EVENT │ │ │ │ 6590: 003397a5 156 FUNC GLOBAL DEFAULT 12 sysbus_realize │ │ │ │ - 6591: 00784649 80 FUNC GLOBAL DEFAULT 12 blk_set_io_limits │ │ │ │ + 6591: 00784651 80 FUNC GLOBAL DEFAULT 12 blk_set_io_limits │ │ │ │ 6592: 012b15e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_SET_VOLTAGE_EVENT │ │ │ │ 6593: 0050eeed 200 FUNC GLOBAL DEFAULT 12 audio_generic_write │ │ │ │ 6594: 0057dc19 116 FUNC GLOBAL DEFAULT 12 hmp_exit_preconfig │ │ │ │ 6595: 012a5094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_OVERSIZE_EVENT │ │ │ │ 6596: 01301f1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MDM_MEM_READB_DSTATE │ │ │ │ - 6597: 006f62f9 224 FUNC GLOBAL DEFAULT 12 helper_gvec_pmull_q │ │ │ │ + 6597: 006f6301 224 FUNC GLOBAL DEFAULT 12 helper_gvec_pmull_q │ │ │ │ 6598: 005e7d5d 144 FUNC GLOBAL DEFAULT 12 qemu_plugin_get_hwaddr │ │ │ │ - 6599: 00745d99 4 FUNC GLOBAL DEFAULT 12 qio_task_get_source │ │ │ │ + 6599: 00745da1 4 FUNC GLOBAL DEFAULT 12 qio_task_get_source │ │ │ │ 6600: 00297771 112 FUNC GLOBAL DEFAULT 12 target_arm │ │ │ │ 6601: 01302a5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_SQ_NOT_EXISTS_DSTATE │ │ │ │ 6602: 00562c39 1104 FUNC GLOBAL DEFAULT 12 migrate_caps_check │ │ │ │ 6603: 012b73a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_ITERATE_BIG_WAIT_EVENT │ │ │ │ 6604: 01301dda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_HASH_ADDR_DSTATE │ │ │ │ - 6605: 0068c911 140 FUNC GLOBAL DEFAULT 12 delay_exception_el │ │ │ │ + 6605: 0068c921 140 FUNC GLOBAL DEFAULT 12 delay_exception_el │ │ │ │ 6606: 0130360a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RINGBUF_WRITE_DSTATE │ │ │ │ - 6607: 00894f25 132 FUNC GLOBAL DEFAULT 12 qemu_iovec_add │ │ │ │ - 6608: 0076f70d 8 FUNC GLOBAL DEFAULT 12 job_type │ │ │ │ + 6607: 00894f2d 132 FUNC GLOBAL DEFAULT 12 qemu_iovec_add │ │ │ │ + 6608: 0076f715 8 FUNC GLOBAL DEFAULT 12 job_type │ │ │ │ 6609: 00522e25 72 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_pre_loadvm │ │ │ │ 6610: 003149b1 84 FUNC GLOBAL DEFAULT 12 wm8750_data_req_set │ │ │ │ - 6611: 0080d4a5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_del_arg_members │ │ │ │ - 6612: 00766a2d 96 FUNC GLOBAL DEFAULT 12 bdrv_op_block_all │ │ │ │ + 6611: 0080d4ad 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_del_arg_members │ │ │ │ + 6612: 00766a35 96 FUNC GLOBAL DEFAULT 12 bdrv_op_block_all │ │ │ │ 6613: 011eecc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrnt_sb │ │ │ │ 6614: 012ae734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_REQ_COMPLETION_EVENT │ │ │ │ 6615: 01213158 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_pmin_s8 │ │ │ │ 6616: 01301cbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_SELECT_DSTATE │ │ │ │ - 6617: 0074f2f1 264 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_unref │ │ │ │ - 6618: 008385f5 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate │ │ │ │ + 6617: 0074f2f9 264 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_unref │ │ │ │ + 6618: 008385fd 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate │ │ │ │ 6619: 012a6200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_WRITE_EVENT │ │ │ │ 6620: 01302a26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_TPM_COMMAND_DSTATE │ │ │ │ 6621: 0044a4dd 194 FUNC GLOBAL DEFAULT 12 shpc_cap_write_config │ │ │ │ 6622: 012b2034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_READ_EVENT │ │ │ │ 6623: 00553395 120 FUNC GLOBAL DEFAULT 12 cpr_walk_fd │ │ │ │ 6624: 011eec3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrnt_sh │ │ │ │ - 6625: 0074454d 112 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all │ │ │ │ - 6626: 00756d41 4 FUNC GLOBAL DEFAULT 12 nbd_client_owner │ │ │ │ + 6625: 00744555 112 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all │ │ │ │ + 6626: 00756d49 4 FUNC GLOBAL DEFAULT 12 nbd_client_owner │ │ │ │ 6627: 005e1aed 200 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_be_mmu │ │ │ │ 6628: 0059b331 344 FUNC GLOBAL DEFAULT 12 replay_add_event │ │ │ │ - 6629: 008a8690 4 OBJECT GLOBAL DEFAULT 14 _IO_stdin_used │ │ │ │ + 6629: 008a86a8 4 OBJECT GLOBAL DEFAULT 14 _IO_stdin_used │ │ │ │ 6630: 01301004 28 OBJECT GLOBAL DEFAULT 25 monitor_lock │ │ │ │ - 6631: 007f7f1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_numberList │ │ │ │ + 6631: 007f7f25 58 FUNC GLOBAL DEFAULT 12 qapi_free_numberList │ │ │ │ 6632: 01301bda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_UNKNOWN_DSTATE │ │ │ │ 6633: 01301798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_FIFO_RX_FULL_DSTATE │ │ │ │ - 6634: 0087d1c1 76 FUNC GLOBAL DEFAULT 12 slow_bitmap_and │ │ │ │ + 6634: 0087d1c9 76 FUNC GLOBAL DEFAULT 12 slow_bitmap_and │ │ │ │ 6635: 01301aea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KBD_RESET_DSTATE │ │ │ │ 6636: 011e959c 132 OBJECT GLOBAL DEFAULT 24 helper_info_rebuild_hflags_a32 │ │ │ │ 6637: 01302b26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_DSTATE │ │ │ │ 6638: 011e3dbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orw_be │ │ │ │ 6639: 01303ab8 4 OBJECT GLOBAL DEFAULT 25 error_guest_name │ │ │ │ 6640: 00589471 224 FUNC GLOBAL DEFAULT 12 net_init_clients │ │ │ │ 6641: 0130165c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_OVERRUN_DSTATE │ │ │ │ @@ -6648,20 +6648,20 @@ │ │ │ │ 6644: 012b5b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_QUERY_LPM_EVENT │ │ │ │ 6645: 002ba6e9 176 FUNC GLOBAL DEFAULT 12 float16_to_uint32_round_to_zero │ │ │ │ 6646: 01302900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_FLUSH_TXFIFO_BEGIN_DSTATE │ │ │ │ 6647: 012b02b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_REQ_EVENT │ │ │ │ 6648: 010a910c 64 OBJECT GLOBAL DEFAULT 21 vmstate_ide_bus │ │ │ │ 6649: 012b7528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QUEUED_PAGE_NOT_DIRTY_EVENT │ │ │ │ 6650: 0120f480 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_widen_u8 │ │ │ │ - 6651: 0075ce1d 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_internal_sync │ │ │ │ + 6651: 0075ce25 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_internal_sync │ │ │ │ 6652: 01301732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_READ_DSTATE │ │ │ │ 6653: 012a775c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_LOG_EVENT │ │ │ │ 6654: 002c3839 44 FUNC GLOBAL DEFAULT 12 helper_sadd16 │ │ │ │ 6655: 002982f5 228 FUNC GLOBAL DEFAULT 12 plugin_disas │ │ │ │ - 6656: 006dac6d 168 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullbh │ │ │ │ + 6656: 006dac75 168 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullbh │ │ │ │ 6657: 011dcc4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr64v │ │ │ │ 6658: 012a970c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPI_EVENT │ │ │ │ 6659: 01302f00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_ATTACH_DSTATE │ │ │ │ 6660: 01301c0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_BADREAD_DSTATE │ │ │ │ 6661: 01302106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_FINISHED_DSTATE │ │ │ │ 6662: 005c6d65 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ool │ │ │ │ 6663: 012b08a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_UNHANDLED_COMMAND_EVENT │ │ │ │ @@ -6669,15 +6669,15 @@ │ │ │ │ 6665: 003975d9 172 FUNC GLOBAL DEFAULT 12 ide_bus_reset │ │ │ │ 6666: 012a72fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DPCD_WRITE_EVENT │ │ │ │ 6667: 012b13a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_EXT_CSD_UPDATE_EVENT │ │ │ │ 6668: 005b9c8d 400 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i64 │ │ │ │ 6669: 004b42fd 86 FUNC GLOBAL DEFAULT 12 usb_ep_init │ │ │ │ 6670: 0059d305 204 FUNC GLOBAL DEFAULT 12 replay_reverse_step │ │ │ │ 6671: 00336841 160 FUNC GLOBAL DEFAULT 12 qdev_hotplug_allowed │ │ │ │ - 6672: 00810369 132 FUNC GLOBAL DEFAULT 12 visit_type_PreallocMode │ │ │ │ + 6672: 00810371 132 FUNC GLOBAL DEFAULT 12 visit_type_PreallocMode │ │ │ │ 6673: 012b0668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SELATNS_EVENT │ │ │ │ 6674: 002fa579 88 FUNC GLOBAL DEFAULT 12 aml_call0 │ │ │ │ 6675: 012b4d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_FLR_EVENT │ │ │ │ 6676: 012a4ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKNOD_EVENT │ │ │ │ 6677: 002fa5d1 96 FUNC GLOBAL DEFAULT 12 aml_call1 │ │ │ │ 6678: 012a37c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STREAM_ONE_ITERATION_EVENT │ │ │ │ 6679: 002fa631 108 FUNC GLOBAL DEFAULT 12 aml_call2 │ │ │ │ @@ -6686,24 +6686,24 @@ │ │ │ │ 6682: 002fa715 128 FUNC GLOBAL DEFAULT 12 aml_call4 │ │ │ │ 6683: 00528f4d 260 FUNC GLOBAL DEFAULT 12 memory_mapping_filter │ │ │ │ 6684: 0130116c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_EXTRA_INFO_DSTATE │ │ │ │ 6685: 01301d8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_WRITE_DSTATE │ │ │ │ 6686: 002fa795 136 FUNC GLOBAL DEFAULT 12 aml_call5 │ │ │ │ 6687: 002fa81d 144 FUNC GLOBAL DEFAULT 12 aml_call6 │ │ │ │ 6688: 013019e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_SEND_ADDRESS_DSTATE │ │ │ │ - 6689: 006dad15 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullbw │ │ │ │ + 6689: 006dad1d 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullbw │ │ │ │ 6690: 0130247a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC64_DSTATE │ │ │ │ - 6691: 00875349 12 FUNC GLOBAL DEFAULT 12 aio_poll_disabled │ │ │ │ + 6691: 00875351 12 FUNC GLOBAL DEFAULT 12 aio_poll_disabled │ │ │ │ 6692: 01303312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_PUT_QWORD_DSTATE │ │ │ │ - 6693: 0076e5ad 274 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_sleep │ │ │ │ + 6693: 0076e5b5 274 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_sleep │ │ │ │ 6694: 0044cea9 22 FUNC GLOBAL DEFAULT 12 pcie_aer_root_reset │ │ │ │ 6695: 005544fd 120 FUNC GLOBAL DEFAULT 12 cpu_throttle_stop │ │ │ │ 6696: 012bab2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_RX_FILTER_EVENT │ │ │ │ 6697: 012b84dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_CURSOR_EVENT │ │ │ │ - 6698: 007ffb15 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2 │ │ │ │ + 6698: 007ffb1d 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2 │ │ │ │ 6699: 011f0814 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vandi │ │ │ │ 6700: 01302880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_RESPONSE_PENDING_DSTATE │ │ │ │ 6701: 0120db3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha1su0 │ │ │ │ 6702: 01301474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_REQUEST_DSTATE │ │ │ │ 6703: 012ab8ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_CPU_RESET_EVENT │ │ │ │ 6704: 012a87a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_EOT_EVENT │ │ │ │ 6705: 0121a000 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_add_drv │ │ │ │ @@ -6712,52 +6712,52 @@ │ │ │ │ 6708: 005a6d41 124 FUNC GLOBAL DEFAULT 12 tcg_nb_tbs │ │ │ │ 6709: 01300e08 1 OBJECT GLOBAL DEFAULT 25 hvf_allowed │ │ │ │ 6710: 012b9e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_RESUME_EVENT │ │ │ │ 6711: 012a5dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_WRITEL_DREG_EVENT │ │ │ │ 6712: 00311015 88 FUNC GLOBAL DEFAULT 12 hda_codec_xfer │ │ │ │ 6713: 012a70fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MAP_MEMORY_EVENT │ │ │ │ 6714: 002be109 176 FUNC GLOBAL DEFAULT 12 uint8_to_bfloat16 │ │ │ │ - 6715: 0089fb5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstance │ │ │ │ + 6715: 0089fb65 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstance │ │ │ │ 6716: 012ac118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_READ_EVENT │ │ │ │ 6717: 012b9a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CHARDEV_EVENT │ │ │ │ - 6718: 0087f379 160 FUNC GLOBAL DEFAULT 12 warn_report_once_cond │ │ │ │ - 6719: 00844a0d 196 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties │ │ │ │ + 6718: 0087f381 160 FUNC GLOBAL DEFAULT 12 warn_report_once_cond │ │ │ │ + 6719: 00844a15 196 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties │ │ │ │ 6720: 012a86b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_WRITE_UNIMPL_EVENT │ │ │ │ - 6721: 008274a1 172 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties_members │ │ │ │ + 6721: 008274a9 172 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties_members │ │ │ │ 6722: 012b6b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_LOOP_EVENT │ │ │ │ 6723: 012b3fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_TOO_MANY_PENDING_EVENT │ │ │ │ - 6724: 00863621 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadType │ │ │ │ - 6725: 00750d75 148 FUNC GLOBAL DEFAULT 12 qauthz_list_file_new │ │ │ │ - 6726: 006db639 96 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsb │ │ │ │ - 6727: 007fff01 692 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo_members │ │ │ │ + 6724: 00863629 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadType │ │ │ │ + 6725: 00750d7d 148 FUNC GLOBAL DEFAULT 12 qauthz_list_file_new │ │ │ │ + 6726: 006db641 96 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsb │ │ │ │ + 6727: 007fff09 692 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo_members │ │ │ │ 6728: 012afce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_WRITE_DATA_EVENT │ │ │ │ 6729: 01303e7f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_replay_c │ │ │ │ 6730: 005ac2f1 220 FUNC GLOBAL DEFAULT 12 tcg_register_thread │ │ │ │ 6731: 012afd28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_B0_NOT_SUPPORTED_EVENT │ │ │ │ - 6732: 007f1dc9 128 FUNC GLOBAL DEFAULT 12 qmp_chardev_open_file_source │ │ │ │ + 6732: 007f1dd1 128 FUNC GLOBAL DEFAULT 12 qmp_chardev_open_file_source │ │ │ │ 6733: 0130311e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_BLOCK_DSTATE │ │ │ │ - 6734: 0080c21d 220 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay │ │ │ │ - 6735: 006db699 94 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsh │ │ │ │ + 6734: 0080c225 220 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay │ │ │ │ + 6735: 006db6a1 94 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsh │ │ │ │ 6736: 012131dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_pmin_u8 │ │ │ │ 6737: 011eeab0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrnt_ub │ │ │ │ 6738: 012a98ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_BADWRITE_EVENT │ │ │ │ 6739: 013025fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_CMD_RESP_DSTATE │ │ │ │ 6740: 003931b9 136 FUNC GLOBAL DEFAULT 12 ide_bus_create_drive │ │ │ │ - 6741: 008092e5 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny_members │ │ │ │ + 6741: 008092ed 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny_members │ │ │ │ 6742: 0038c769 228 FUNC GLOBAL DEFAULT 12 pmbus_send_string │ │ │ │ 6743: 011eea2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrnt_uh │ │ │ │ 6744: 012ad988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_APROM_WRITEB_EVENT │ │ │ │ 6745: 012ac9f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_GREG_WRITE_EVENT │ │ │ │ 6746: 012b3d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_ATTACH_EVENT │ │ │ │ - 6747: 008276a9 200 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper │ │ │ │ + 6747: 008276b1 200 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper │ │ │ │ 6748: 013020e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_DESC_DSTATE │ │ │ │ 6749: 012adfb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_TOOSMALL_EVENT │ │ │ │ 6750: 011e12f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchw_le │ │ │ │ 6751: 012b6a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_SOURCE_INIT_EVENT │ │ │ │ - 6752: 006db6f9 94 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsw │ │ │ │ + 6752: 006db701 94 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsw │ │ │ │ 6753: 0130247c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC16_DSTATE │ │ │ │ 6754: 012b4a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_DEL_IOMMU_EVENT │ │ │ │ 6755: 0060f621 248 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_s64 │ │ │ │ 6756: 01301d78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLI_WRITE_DSTATE │ │ │ │ 6757: 012a3c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_GREETING_EVENT │ │ │ │ 6758: 012b9370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_SET_IOTHREAD_EVENT │ │ │ │ 6759: 012ac218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVE_EVENT │ │ │ │ @@ -6766,15 +6766,15 @@ │ │ │ │ 6762: 01301b1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_FLUSH_DSTATE │ │ │ │ 6763: 012acd18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EICR_EVENT │ │ │ │ 6764: 002fc9f9 88 FUNC GLOBAL DEFAULT 12 aml_object_type │ │ │ │ 6765: 013037a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_IOTHREADS_DSTATE │ │ │ │ 6766: 01301246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L1_DSTATE │ │ │ │ 6767: 01301b80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SYNC_DSTATE │ │ │ │ 6768: 012a8410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_RW_BUF_EVENT │ │ │ │ - 6769: 0081ca25 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev_backends │ │ │ │ + 6769: 0081ca2d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev_backends │ │ │ │ 6770: 01302080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_NORXD_DSTATE │ │ │ │ 6771: 011e08a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mov │ │ │ │ 6772: 0060cff9 192 FUNC GLOBAL DEFAULT 12 helper_neon_uqshli_b │ │ │ │ 6773: 0060d59d 276 FUNC GLOBAL DEFAULT 12 helper_neon_uqshli_d │ │ │ │ 6774: 012a63e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_IO_READ_EVENT │ │ │ │ 6775: 0130194a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_GREATER_THAN_BOUND_DSTATE │ │ │ │ 6776: 01301b90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_SOURCE_CONFIG_DSTATE │ │ │ │ @@ -6786,1076 +6786,1076 @@ │ │ │ │ 6782: 012b91a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_EJECT_EVENT │ │ │ │ 6783: 0057ccdd 4 FUNC GLOBAL DEFAULT 12 migration_reset_vfio_bytes_transferred │ │ │ │ 6784: 0052fb61 84 FUNC GLOBAL DEFAULT 12 memory_region_rom_device_set_romd │ │ │ │ 6785: 0060d201 202 FUNC GLOBAL DEFAULT 12 helper_neon_uqshli_h │ │ │ │ 6786: 012b7788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_EVENT │ │ │ │ 6787: 0059d271 148 FUNC GLOBAL DEFAULT 12 hmp_replay_seek │ │ │ │ 6788: 012bb27c 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_misc_arm_trace_events_trace_events │ │ │ │ - 6789: 007e9045 132 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_open │ │ │ │ - 6790: 00827f2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfo │ │ │ │ - 6791: 0082636d 142 FUNC GLOBAL DEFAULT 12 visit_type_JobInfoList │ │ │ │ - 6792: 0088d0fd 34 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_init │ │ │ │ + 6789: 007e904d 132 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_open │ │ │ │ + 6790: 00827f35 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfo │ │ │ │ + 6791: 00826375 142 FUNC GLOBAL DEFAULT 12 visit_type_JobInfoList │ │ │ │ + 6792: 0088d105 34 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_init │ │ │ │ 6793: 0060d0b9 152 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_u16 │ │ │ │ 6794: 012b12d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDHCI_WRITE_EVENT │ │ │ │ 6795: 012ae694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_AQATTR_EVENT │ │ │ │ 6796: 00519885 344 FUNC GLOBAL DEFAULT 12 hmp_commit │ │ │ │ - 6797: 0086d6c5 64 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new_qmp │ │ │ │ + 6797: 0086d6cd 64 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new_qmp │ │ │ │ 6798: 0055373d 72 FUNC GLOBAL DEFAULT 12 cpr_state_close │ │ │ │ 6799: 005e9e25 44 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_postfork │ │ │ │ 6800: 01301638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_VM_STATE_STOPPED_DSTATE │ │ │ │ 6801: 0060d391 232 FUNC GLOBAL DEFAULT 12 helper_neon_uqshli_s │ │ │ │ 6802: 01217eb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_rebuild_hflags_a64 │ │ │ │ - 6803: 00842c1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngProperties │ │ │ │ + 6803: 00842c25 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngProperties │ │ │ │ 6804: 01302012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_READ_DSTATE │ │ │ │ 6805: 01302fda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_RESET_DSTATE │ │ │ │ 6806: 012afd18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_MODE_SENSE_EVENT │ │ │ │ 6807: 012b89ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_EVENT_MAP_EVENT │ │ │ │ - 6808: 00783b39 112 FUNC GLOBAL DEFAULT 12 blk_get_flags │ │ │ │ + 6808: 00783b41 112 FUNC GLOBAL DEFAULT 12 blk_get_flags │ │ │ │ 6809: 0053bf31 64 FUNC GLOBAL DEFAULT 12 address_space_stw_be_cached_slow │ │ │ │ 6810: 012b9810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCKSTATS_EVENT │ │ │ │ - 6811: 0076d409 604 FUNC GLOBAL DEFAULT 12 bdrv_drop_intermediate │ │ │ │ + 6811: 0076d411 604 FUNC GLOBAL DEFAULT 12 bdrv_drop_intermediate │ │ │ │ 6812: 012a4a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_SET_DATA_EVENT │ │ │ │ 6813: 012a7e48 56 OBJECT GLOBAL DEFAULT 24 hw_fsi_trace_events │ │ │ │ 6814: 00443011 388 FUNC GLOBAL DEFAULT 12 pci_bar_address │ │ │ │ 6815: 0057cd11 344 FUNC GLOBAL DEFAULT 12 qmp_getfd │ │ │ │ - 6816: 00804b3d 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256_members │ │ │ │ - 6817: 0073c4bd 166 FUNC GLOBAL DEFAULT 12 qemu_put_be16 │ │ │ │ + 6816: 00804b45 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256_members │ │ │ │ + 6817: 0073c4c5 166 FUNC GLOBAL DEFAULT 12 qemu_put_be16 │ │ │ │ 6818: 012b7f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_MAP_WAIT_EVENT │ │ │ │ - 6819: 0076c131 380 FUNC GLOBAL DEFAULT 12 bdrv_open_blockdev_ref │ │ │ │ + 6819: 0076c139 380 FUNC GLOBAL DEFAULT 12 bdrv_open_blockdev_ref │ │ │ │ 6820: 01303db8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT64_DSTATE │ │ │ │ 6821: 012aacbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSINFO_READ_EVENT │ │ │ │ 6822: 006106d5 42 FUNC GLOBAL DEFAULT 12 helper_neon_cgt_f32 │ │ │ │ 6823: 012036c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqdmulh_idx_h │ │ │ │ 6824: 012a5984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_GET_PTE_EVENT │ │ │ │ - 6825: 0071c9e5 18 FUNC GLOBAL DEFAULT 12 virtio_queue_ready │ │ │ │ + 6825: 0071c9ed 18 FUNC GLOBAL DEFAULT 12 virtio_queue_ready │ │ │ │ 6826: 00441db1 84 FUNC GLOBAL DEFAULT 12 pci_bus_add_fw_cfg_extra_pci_roots │ │ │ │ - 6827: 006db759 96 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavub │ │ │ │ + 6827: 006db761 96 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavub │ │ │ │ 6828: 002d5f75 22 FUNC GLOBAL DEFAULT 12 vnc_client_io_error │ │ │ │ 6829: 01302796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_INVALID_READL_DSTATE │ │ │ │ 6830: 012b1674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_WRITE_EVENT │ │ │ │ - 6831: 00a72218 288 OBJECT GLOBAL DEFAULT 14 allwinner_r40_memmap │ │ │ │ + 6831: 00a72230 288 OBJECT GLOBAL DEFAULT 14 allwinner_r40_memmap │ │ │ │ 6832: 01302baa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG2_WRITE_DSTATE │ │ │ │ 6833: 012aebf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IO_CMD_EVENT │ │ │ │ - 6834: 0073c765 132 FUNC GLOBAL DEFAULT 12 qemu_put_counted_string │ │ │ │ + 6834: 0073c76d 132 FUNC GLOBAL DEFAULT 12 qemu_put_counted_string │ │ │ │ 6835: 012b37e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_LOWER_GLOBAL_IRQ_EVENT │ │ │ │ 6836: 00561e8d 62 FUNC GLOBAL DEFAULT 12 multifd_ram_sync_per_round │ │ │ │ 6837: 0059c1fd 88 FUNC GLOBAL DEFAULT 12 replay_char_read_all_save_buf │ │ │ │ 6838: 005ca869 110 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i32 │ │ │ │ 6839: 012b894c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_FORMAT_EVENT │ │ │ │ 6840: 013032ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_ADVISE_DSTATE │ │ │ │ - 6841: 006db7b9 94 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavuh │ │ │ │ + 6841: 006db7c1 94 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavuh │ │ │ │ 6842: 012b7c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_FETCH_DATA_KIND_EVENT │ │ │ │ 6843: 005cbf1d 12 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_vec │ │ │ │ 6844: 006148fd 44 FUNC GLOBAL DEFAULT 12 helper_vfp_toslh_round_to_zero │ │ │ │ 6845: 012aa05c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_READL_EVENT │ │ │ │ 6846: 01301948 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_SURFACE_BOUND_EXCEEDED_DSTATE │ │ │ │ 6847: 0120363c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqdmulh_idx_s │ │ │ │ - 6848: 00894595 6 FUNC GLOBAL DEFAULT 12 iova_tree_find │ │ │ │ + 6848: 0089459d 6 FUNC GLOBAL DEFAULT 12 iova_tree_find │ │ │ │ 6849: 0130166c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_LOST_INTERRUPT_DSTATE │ │ │ │ - 6850: 008426b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetfilterProperties │ │ │ │ + 6850: 008426c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetfilterProperties │ │ │ │ 6851: 012b0a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_MSG_RING_PUT_EVENT │ │ │ │ - 6852: 007602b9 204 FUNC GLOBAL DEFAULT 12 qmp_job_finalize │ │ │ │ + 6852: 007602c1 204 FUNC GLOBAL DEFAULT 12 qmp_job_finalize │ │ │ │ 6853: 012b7198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SET_OUTGOING_CHANNEL_EVENT │ │ │ │ 6854: 01301786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_SET_PARAMS_DSTATE │ │ │ │ 6855: 012a734c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_BLOCK_MOVE_EVENT │ │ │ │ 6856: 012b55f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_TO_TARGET_EVENT │ │ │ │ - 6857: 0070a0dd 120 FUNC GLOBAL DEFAULT 12 virtio_net_set_netclient_name │ │ │ │ + 6857: 0070a0e5 120 FUNC GLOBAL DEFAULT 12 virtio_net_set_netclient_name │ │ │ │ 6858: 002f1041 112 FUNC GLOBAL DEFAULT 12 pdu_free │ │ │ │ 6859: 01302078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_HANDLE_ANNOUNCE_DSTATE │ │ │ │ 6860: 0121a048 12 OBJECT GLOBAL DEFAULT 24 internal_snapshot_drv │ │ │ │ 6861: 00587ea1 24 FUNC GLOBAL DEFAULT 12 qemu_purge_queued_packets │ │ │ │ 6862: 002fffe5 28 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_reset │ │ │ │ 6863: 012a2f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_FINDEJECTABLEOPTICALMEDIA_EVENT │ │ │ │ 6864: 012a3d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_NEW_CLIENT_EVENT │ │ │ │ - 6865: 006db819 94 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavuw │ │ │ │ + 6865: 006db821 94 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavuw │ │ │ │ 6866: 012b7258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_FILL_EVENT │ │ │ │ 6867: 013023a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_OFFSET_DSTATE │ │ │ │ 6868: 00638785 192 FUNC GLOBAL DEFAULT 12 omap_badwidth_write8 │ │ │ │ 6869: 01302ed6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SWITCH_ADDRESS_SPACE_DSTATE │ │ │ │ 6870: 002ce7b9 112 FUNC GLOBAL DEFAULT 12 qmp_change_vnc_password │ │ │ │ 6871: 012a2900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_IN_BAND_DEQUEUE_EVENT │ │ │ │ 6872: 012a8034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_NACK_EVENT │ │ │ │ 6873: 013027f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_COMPLETE_DSTATE │ │ │ │ - 6874: 0081bef1 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper │ │ │ │ + 6874: 0081bef9 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper │ │ │ │ 6875: 00614325 56 FUNC GLOBAL DEFAULT 12 helper_vfp_ultod_round_to_nearest │ │ │ │ 6876: 01302798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_READL_DSTATE │ │ │ │ 6877: 002befa1 168 FUNC GLOBAL DEFAULT 12 float64_compare │ │ │ │ 6878: 003a4e81 1740 FUNC GLOBAL DEFAULT 12 gicv3_dist_read │ │ │ │ 6879: 01302e0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DONE_DSTATE │ │ │ │ - 6880: 00858c15 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfo │ │ │ │ - 6881: 0089d285 106 FUNC GLOBAL DEFAULT 12 clmul_16x2_odd │ │ │ │ + 6880: 00858c1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfo │ │ │ │ + 6881: 0089d28d 106 FUNC GLOBAL DEFAULT 12 clmul_16x2_odd │ │ │ │ 6882: 004b1ffd 100 FUNC GLOBAL DEFAULT 12 usb_device_ep_stopped │ │ │ │ 6883: 0130229c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_NOT_XXP_DSTATE │ │ │ │ - 6884: 00834115 196 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias │ │ │ │ + 6884: 0083411d 196 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias │ │ │ │ 6885: 002fa369 88 FUNC GLOBAL DEFAULT 12 aml_increment │ │ │ │ 6886: 012ad588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_SET_EXT_PARAMS_EVENT │ │ │ │ 6887: 012b9fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_BASELINE_EVENT │ │ │ │ 6888: 005635bd 34 FUNC GLOBAL DEFAULT 12 migrate_zero_page_detection │ │ │ │ - 6889: 008525dd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio │ │ │ │ - 6890: 00879321 112 FUNC GLOBAL DEFAULT 12 qemu_sem_wait │ │ │ │ + 6889: 008525e5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio │ │ │ │ + 6890: 00879329 112 FUNC GLOBAL DEFAULT 12 qemu_sem_wait │ │ │ │ 6891: 0060d6b1 68 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_u32 │ │ │ │ 6892: 012ab64c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_VCR_EVENT │ │ │ │ 6893: 011e80fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_sadd8 │ │ │ │ 6894: 0130199e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_MEM_WRITEL_DSTATE │ │ │ │ 6895: 002cd125 76 FUNC GLOBAL DEFAULT 12 qemu_default_pixman_format │ │ │ │ 6896: 0060e4a5 190 FUNC GLOBAL DEFAULT 12 helper_neon_qshlu_s16 │ │ │ │ - 6897: 00877cf5 1316 FUNC GLOBAL DEFAULT 12 qemu_prealloc_mem │ │ │ │ + 6897: 00877cfd 1316 FUNC GLOBAL DEFAULT 12 qemu_prealloc_mem │ │ │ │ 6898: 0130114a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_INVALID_RLE_DSTATE │ │ │ │ 6899: 00518af9 176 FUNC GLOBAL DEFAULT 12 qmp_blockdev_insert_medium │ │ │ │ 6900: 013021e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L3_CSO_DISABLED_DSTATE │ │ │ │ - 6901: 0074eed9 12 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_free │ │ │ │ + 6901: 0074eee1 12 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_free │ │ │ │ 6902: 012b5558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SYSTEM_RESET_EVENT │ │ │ │ 6903: 012b3f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_PKT_EVENT │ │ │ │ 6904: 012a35a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DONE_REQ_EVENT │ │ │ │ 6905: 012b3104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_ADD_CHILD_EVENT │ │ │ │ 6906: 01301802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MMIO_IOSFC_WRITE_DSTATE │ │ │ │ 6907: 012a778c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_OVERFLOW_EVENT │ │ │ │ 6908: 01301908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CREATE_GUEST_PRIMARY_REST_DSTATE │ │ │ │ 6909: 01302b30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_STORAGE_IDS_DSTATE │ │ │ │ - 6910: 00841dcd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_del │ │ │ │ + 6910: 00841dd5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_del │ │ │ │ 6911: 0117690c 24 OBJECT GLOBAL DEFAULT 21 blk_exp_nbd │ │ │ │ 6912: 013025f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_EVENT_DSTATE │ │ │ │ - 6913: 008423e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyValue │ │ │ │ + 6913: 008423f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyValue │ │ │ │ 6914: 002f81c5 212 FUNC GLOBAL DEFAULT 12 v9fs_co_lsetxattr │ │ │ │ 6915: 01301f34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_ECR0_DSTATE │ │ │ │ - 6916: 0073c565 100 FUNC GLOBAL DEFAULT 12 qemu_put_be32 │ │ │ │ + 6916: 0073c56d 100 FUNC GLOBAL DEFAULT 12 qemu_put_be32 │ │ │ │ 6917: 0130290e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RX_RECEIVED_DSTATE │ │ │ │ 6918: 005e92dd 200 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_exit_hook │ │ │ │ - 6919: 006d4bc9 120 FUNC GLOBAL DEFAULT 12 helper_mve_vshlsb │ │ │ │ - 6920: 0086bdf5 200 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new │ │ │ │ + 6919: 006d4bd1 120 FUNC GLOBAL DEFAULT 12 helper_mve_vshlsb │ │ │ │ + 6920: 0086bdfd 200 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new │ │ │ │ 6921: 012b3004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_COMPLETE_EVENT │ │ │ │ - 6922: 0077b19d 92 FUNC GLOBAL DEFAULT 12 pr_manager_is_connected │ │ │ │ + 6922: 0077b1a5 92 FUNC GLOBAL DEFAULT 12 pr_manager_is_connected │ │ │ │ 6923: 012b2ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_EMULATED_EVENT │ │ │ │ 6924: 002d4e95 192 FUNC GLOBAL DEFAULT 12 vnc_display_reload_certs │ │ │ │ 6925: 005b1811 136 FUNC GLOBAL DEFAULT 12 tcg_emit_op │ │ │ │ - 6926: 00748fcd 84 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_encrypt_helper │ │ │ │ + 6926: 00748fd5 84 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_encrypt_helper │ │ │ │ 6927: 0030c6b5 96 FUNC GLOBAL DEFAULT 12 audio_register_model │ │ │ │ 6928: 011e4914 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgw_le │ │ │ │ 6929: 013034e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_RELEASE_BEGIN_DSTATE │ │ │ │ - 6930: 006d4c41 144 FUNC GLOBAL DEFAULT 12 helper_mve_vshlsh │ │ │ │ + 6930: 006d4c49 144 FUNC GLOBAL DEFAULT 12 helper_mve_vshlsh │ │ │ │ 6931: 011788b8 12 OBJECT GLOBAL DEFAULT 21 QCryptoTLSCredsEndpoint_lookup │ │ │ │ 6932: 0050cd1d 50 FUNC GLOBAL DEFAULT 12 audio_get_pdo_out │ │ │ │ 6933: 011e1f50 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchq_le │ │ │ │ - 6934: 008929cd 536 FUNC GLOBAL DEFAULT 12 hbitmap_next_zero │ │ │ │ + 6934: 008929d5 536 FUNC GLOBAL DEFAULT 12 hbitmap_next_zero │ │ │ │ 6935: 00562785 34 FUNC GLOBAL DEFAULT 12 migrate_background_snapshot │ │ │ │ 6936: 01302848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_DIAG_WRITE_DSTATE │ │ │ │ 6937: 01302114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_RXBUFS_DSTATE │ │ │ │ - 6938: 0079b9e5 6 FUNC GLOBAL DEFAULT 12 progress_init │ │ │ │ + 6938: 0079b9ed 6 FUNC GLOBAL DEFAULT 12 progress_init │ │ │ │ 6939: 011c8958 32 OBJECT GLOBAL DEFAULT 21 fdmon_poll_ops │ │ │ │ 6940: 012afde8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_AN_RESP_EVENT │ │ │ │ - 6941: 0085d6fd 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper │ │ │ │ + 6941: 0085d705 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper │ │ │ │ 6942: 01302926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_WRITE_DSTATE │ │ │ │ 6943: 0038c501 16 FUNC GLOBAL DEFAULT 12 pmbus_data2linear_mode │ │ │ │ - 6944: 006d4cd1 140 FUNC GLOBAL DEFAULT 12 helper_mve_vshlsw │ │ │ │ + 6944: 006d4cd9 140 FUNC GLOBAL DEFAULT 12 helper_mve_vshlsw │ │ │ │ 6945: 002f76ad 140 FUNC GLOBAL DEFAULT 12 v9fs_co_futimens │ │ │ │ - 6946: 00734949 236 FUNC GLOBAL DEFAULT 12 object_property_get_bool │ │ │ │ + 6946: 00734951 236 FUNC GLOBAL DEFAULT 12 object_property_get_bool │ │ │ │ 6947: 011eeed0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshrntb │ │ │ │ - 6948: 007feb29 488 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck_members │ │ │ │ - 6949: 0076f75d 92 FUNC GLOBAL DEFAULT 12 job_is_paused │ │ │ │ - 6950: 0080272d 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo_members │ │ │ │ - 6951: 0070f699 704 FUNC GLOBAL DEFAULT 12 vfio_container_query_dirty_bitmap │ │ │ │ - 6952: 0072b49d 76 FUNC GLOBAL DEFAULT 12 monitor_set_cpu │ │ │ │ + 6948: 007feb31 488 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck_members │ │ │ │ + 6949: 0076f765 92 FUNC GLOBAL DEFAULT 12 job_is_paused │ │ │ │ + 6950: 00802735 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo_members │ │ │ │ + 6951: 0070f6a1 704 FUNC GLOBAL DEFAULT 12 vfio_container_query_dirty_bitmap │ │ │ │ + 6952: 0072b4a5 76 FUNC GLOBAL DEFAULT 12 monitor_set_cpu │ │ │ │ 6953: 0059be19 108 FUNC GLOBAL DEFAULT 12 replay_register_char_driver │ │ │ │ - 6954: 00a7e9a0 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_LEN │ │ │ │ + 6954: 00a7e9b8 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_LEN │ │ │ │ 6955: 013012ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_ROOT_ATTACH_DSTATE │ │ │ │ 6956: 0120cfe4 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_rax1 │ │ │ │ 6957: 011eee4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshrnth │ │ │ │ 6958: 0053362d 78 FUNC GLOBAL DEFAULT 12 tcg_iommu_free_notifier_list │ │ │ │ 6959: 00592841 176 FUNC GLOBAL DEFAULT 12 hmp_info_usernet │ │ │ │ 6960: 004fdaf5 48 FUNC GLOBAL DEFAULT 12 vhost_svq_driver_area_size │ │ │ │ - 6961: 0081483d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_cancel │ │ │ │ - 6962: 007823a9 4 FUNC GLOBAL DEFAULT 12 blk_aio_cancel_async │ │ │ │ + 6961: 00814845 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_cancel │ │ │ │ + 6962: 007823b1 4 FUNC GLOBAL DEFAULT 12 blk_aio_cancel_async │ │ │ │ 6963: 0130252a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_WRITE_DSTATE │ │ │ │ 6964: 012aac1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_MHU_WRITE_EVENT │ │ │ │ 6965: 011e2898 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchw_le │ │ │ │ 6966: 0120a728 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcge0_d │ │ │ │ 6967: 012aa210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_DEVICE_UNPLUG_EVENT │ │ │ │ 6968: 012ad598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_READ_PARAMS_EVENT │ │ │ │ 6969: 012bb730 4 OBJECT GLOBAL DEFAULT 24 qemu_rec_mutex_trylock_func │ │ │ │ 6970: 01302144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_SET_IAM_DSTATE │ │ │ │ 6971: 012b16e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TMP105_READ_EVENT │ │ │ │ 6972: 012b34c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_STRING_EVENT │ │ │ │ 6973: 0120a830 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcge0_h │ │ │ │ - 6974: 00853991 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_kvm │ │ │ │ + 6974: 00853999 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_kvm │ │ │ │ 6975: 002c7121 8 FUNC GLOBAL DEFAULT 12 qemu_console_set_window_id │ │ │ │ 6976: 011e90f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_uhsub8 │ │ │ │ 6977: 013015e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_UNHANDLED_CMD_DSTATE │ │ │ │ 6978: 005c62dd 224 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i64 │ │ │ │ 6979: 0061046d 156 FUNC GLOBAL DEFAULT 12 helper_neon_qneg_s8 │ │ │ │ - 6980: 007e6919 380 FUNC GLOBAL DEFAULT 12 blk_lock_medium │ │ │ │ + 6980: 007e6921 380 FUNC GLOBAL DEFAULT 12 blk_lock_medium │ │ │ │ 6981: 01300e04 4 OBJECT GLOBAL DEFAULT 25 kvm_state │ │ │ │ 6982: 0060e609 108 FUNC GLOBAL DEFAULT 12 helper_neon_qshlu_s32 │ │ │ │ 6983: 012b27bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_SCSI_CMD_EVENT │ │ │ │ 6984: 005d3f9d 136 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub8 │ │ │ │ 6985: 005e57f5 28 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchq_be │ │ │ │ - 6986: 0080c4d5 268 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify │ │ │ │ - 6987: 0073b829 70 FUNC GLOBAL DEFAULT 12 qemu_file_set_error_obj │ │ │ │ + 6986: 0080c4dd 268 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify │ │ │ │ + 6987: 0073b831 70 FUNC GLOBAL DEFAULT 12 qemu_file_set_error_obj │ │ │ │ 6988: 012a91dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_PENDING_EVENT │ │ │ │ 6989: 01302ea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_WRMULTI_DSTATE │ │ │ │ 6990: 0059d9e1 128 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_block_until_ready │ │ │ │ - 6991: 00689fdd 140 FUNC GLOBAL DEFAULT 12 gen_exception_insn │ │ │ │ - 6992: 00821c85 200 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties_members │ │ │ │ - 6993: 008a090d 124 FUNC GLOBAL DEFAULT 12 visit_type_SevInfo_members │ │ │ │ + 6991: 00689fed 140 FUNC GLOBAL DEFAULT 12 gen_exception_insn │ │ │ │ + 6992: 00821c8d 200 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties_members │ │ │ │ + 6993: 008a0915 124 FUNC GLOBAL DEFAULT 12 visit_type_SevInfo_members │ │ │ │ 6994: 005367ad 36 FUNC GLOBAL DEFAULT 12 qemu_flush_coalesced_mmio_buffer │ │ │ │ 6995: 0120a7ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcge0_s │ │ │ │ 6996: 0130239e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_ZONE_STATE_TRANSITION_DSTATE │ │ │ │ - 6997: 0083df61 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevDgramOptions │ │ │ │ + 6997: 0083df69 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevDgramOptions │ │ │ │ 6998: 012a3870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_LOCK_MEDIUM_EVENT │ │ │ │ 6999: 00523885 6 FUNC GLOBAL DEFAULT 12 vm_shutdown │ │ │ │ 7000: 01178ef0 12 OBJECT GLOBAL DEFAULT 21 RxState_lookup │ │ │ │ 7001: 003794f1 156 FUNC GLOBAL DEFAULT 12 soc_dma_init │ │ │ │ 7002: 005e3add 166 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgq_le_mmu │ │ │ │ 7003: 013017de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_READ_DSTATE │ │ │ │ 7004: 0059e5a5 82 FUNC GLOBAL DEFAULT 12 semihost_sys_read │ │ │ │ 7005: 012b0a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_NOT_FOUND_EVENT │ │ │ │ 7006: 01303380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_REL_MOTION_DSTATE │ │ │ │ 7007: 012a984c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_SET_IRQ_EVENT │ │ │ │ 7008: 012aca28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_READ_EVENT │ │ │ │ - 7009: 0075cf1d 300 FUNC GLOBAL DEFAULT 12 qmp_block_resize │ │ │ │ + 7009: 0075cf25 300 FUNC GLOBAL DEFAULT 12 qmp_block_resize │ │ │ │ 7010: 002c86d5 388 FUNC GLOBAL DEFAULT 12 qemu_console_get_label │ │ │ │ 7011: 004e6495 132 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_bad_features │ │ │ │ 7012: 011ff8e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrd_sg_ud │ │ │ │ 7013: 01301366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_START_DSTATE │ │ │ │ 7014: 0059cfb1 88 FUNC GLOBAL DEFAULT 12 qmp_query_replay │ │ │ │ 7015: 00540f29 80 FUNC GLOBAL DEFAULT 12 qtest_set_command_cb │ │ │ │ - 7016: 006d4d5d 120 FUNC GLOBAL DEFAULT 12 helper_mve_vshlub │ │ │ │ + 7016: 006d4d65 120 FUNC GLOBAL DEFAULT 12 helper_mve_vshlub │ │ │ │ 7017: 0052f219 100 FUNC GLOBAL DEFAULT 12 memory_region_set_ram_discard_manager │ │ │ │ - 7018: 007efea5 92 FUNC GLOBAL DEFAULT 12 qemu_chr_be_event │ │ │ │ + 7018: 007efead 92 FUNC GLOBAL DEFAULT 12 qemu_chr_be_event │ │ │ │ 7019: 012b7238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_ERROR_EVENT │ │ │ │ 7020: 005ca8d9 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sari │ │ │ │ 7021: 012bbf8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_ENABLE_WATCH_EVENT │ │ │ │ 7022: 013025ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_DSTATE │ │ │ │ 7023: 012a7da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESPDMA_MEMORY_WRITE_EVENT │ │ │ │ 7024: 00542975 16 FUNC GLOBAL DEFAULT 12 qemu_add_exit_notifier │ │ │ │ 7025: 012a9d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_ENABLE_IRQ_EVENT │ │ │ │ 7026: 013037ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NETDEV_DEL_DSTATE │ │ │ │ 7027: 002b73f9 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8_scalbn │ │ │ │ - 7028: 006da2ed 160 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlashb │ │ │ │ + 7028: 006da2f5 160 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlashb │ │ │ │ 7029: 0130195c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_G364FB_WRITE_DSTATE │ │ │ │ - 7030: 006d4dd5 148 FUNC GLOBAL DEFAULT 12 helper_mve_vshluh │ │ │ │ - 7031: 0082395d 16 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability_members │ │ │ │ + 7030: 006d4ddd 148 FUNC GLOBAL DEFAULT 12 helper_mve_vshluh │ │ │ │ + 7031: 00823965 16 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability_members │ │ │ │ 7032: 013016d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_REPORT_COMPLETE_DSTATE │ │ │ │ 7033: 002c1a85 196 FUNC GLOBAL DEFAULT 12 propagateFloatx80NaN │ │ │ │ 7034: 012b6c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_RECVREGRES_EVENT │ │ │ │ 7035: 011781e8 12 OBJECT GLOBAL DEFAULT 21 IscsiTransport_lookup │ │ │ │ 7036: 012ae9d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_EVENT │ │ │ │ 7037: 012b4f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_VECTOR_DO_USE_EVENT │ │ │ │ - 7038: 007a7dc5 508 FUNC GLOBAL DEFAULT 12 qcow2_check_bitmaps_refcounts │ │ │ │ + 7038: 007a7dcd 508 FUNC GLOBAL DEFAULT 12 qcow2_check_bitmaps_refcounts │ │ │ │ 7039: 00564bad 416 FUNC GLOBAL DEFAULT 12 postcopy_preempt_thread │ │ │ │ 7040: 012a3650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_RESUME_EVENT │ │ │ │ 7041: 00338c19 100 FUNC GLOBAL DEFAULT 12 qemu_unregister_resettable │ │ │ │ - 7042: 006da38d 188 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlashh │ │ │ │ + 7042: 006da395 188 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlashh │ │ │ │ 7043: 012a4ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_LOAD_EVENT │ │ │ │ 7044: 005caaa1 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sars │ │ │ │ 7045: 0130282a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_CONFIG_SAS_PHY_DSTATE │ │ │ │ 7046: 011df79c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub8 │ │ │ │ 7047: 005cac55 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sarv │ │ │ │ 7048: 0060d6f5 204 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_u64 │ │ │ │ 7049: 012b54d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_MAP_EVENT │ │ │ │ - 7050: 00810455 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_set_write_threshold_arg_members │ │ │ │ + 7050: 0081045d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_set_write_threshold_arg_members │ │ │ │ 7051: 013034de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_BEGIN_DSTATE │ │ │ │ 7052: 00614589 42 FUNC GLOBAL DEFAULT 12 helper_vfp_tosls_round_to_zero │ │ │ │ 7053: 012a66b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DEVICE_DESTROY_EVENT │ │ │ │ - 7054: 006d4e69 140 FUNC GLOBAL DEFAULT 12 helper_mve_vshluw │ │ │ │ - 7055: 0081b09d 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent │ │ │ │ + 7054: 006d4e71 140 FUNC GLOBAL DEFAULT 12 helper_mve_vshluw │ │ │ │ + 7055: 0081b0a5 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent │ │ │ │ 7056: 004442f5 36 FUNC GLOBAL DEFAULT 12 get_class_desc │ │ │ │ 7057: 012b9008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_GT_IMASK_TOGGLE_EVENT │ │ │ │ 7058: 01302fd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_WDT_READ_DSTATE │ │ │ │ - 7059: 00790219 232 FUNC GLOBAL DEFAULT 12 bdrv_co_ioctl │ │ │ │ + 7059: 00790221 232 FUNC GLOBAL DEFAULT 12 bdrv_co_ioctl │ │ │ │ 7060: 012a5044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_DSM_MEM_ADDR_EVENT │ │ │ │ - 7061: 00765c91 26 FUNC GLOBAL DEFAULT 12 bdrv_can_write_zeroes_with_unmap │ │ │ │ - 7062: 006da449 172 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlashw │ │ │ │ + 7061: 00765c99 26 FUNC GLOBAL DEFAULT 12 bdrv_can_write_zeroes_with_unmap │ │ │ │ + 7062: 006da451 172 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlashw │ │ │ │ 7063: 005a6b29 124 FUNC GLOBAL DEFAULT 12 tcg_tb_insert │ │ │ │ 7064: 003414c9 44 FUNC GLOBAL DEFAULT 12 cxl_fmws_link_targets │ │ │ │ - 7065: 0085e75d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfo │ │ │ │ + 7065: 0085e765 58 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfo │ │ │ │ 7066: 01301214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_POSTFILL_DSTATE │ │ │ │ 7067: 012a4624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OSS_VERSION_EVENT │ │ │ │ 7068: 00482b8d 44 FUNC GLOBAL DEFAULT 12 sdhci_common_unrealize │ │ │ │ 7069: 0130137e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_EXTENTS_DSTATE │ │ │ │ 7070: 01301de2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_RAISE_INTERRUPT_DSTATE │ │ │ │ - 7071: 0073c5c9 40 FUNC GLOBAL DEFAULT 12 qemu_put_be64 │ │ │ │ + 7071: 0073c5d1 40 FUNC GLOBAL DEFAULT 12 qemu_put_be64 │ │ │ │ 7072: 0066c20d 452 FUNC GLOBAL DEFAULT 12 armv7m_nvic_get_ready_status │ │ │ │ 7073: 01302cc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_CHANGE_DSTATE │ │ │ │ 7074: 0121467c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_shtos_round_to_nearest │ │ │ │ 7075: 00537a35 116 FUNC GLOBAL DEFAULT 12 qemu_ram_block_host_offset │ │ │ │ 7076: 01301c5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR32_READ_DSTATE │ │ │ │ 7077: 0130292c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IBEX_SPI_HOST_WRITE_DSTATE │ │ │ │ 7078: 012b5a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_IOTLB_MISS_EVENT │ │ │ │ 7079: 012b7b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_ICMP_MISCOMPARE_EVENT │ │ │ │ 7080: 002fa2ed 100 FUNC GLOBAL DEFAULT 12 aml_lless │ │ │ │ - 7081: 0080b24d 164 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow_members │ │ │ │ + 7081: 0080b255 164 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow_members │ │ │ │ 7082: 01303446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_FRAMEBUFFER_UPDATE_REQUEST_DSTATE │ │ │ │ - 7083: 00804585 196 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror │ │ │ │ + 7083: 0080458d 196 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror │ │ │ │ 7084: 013026d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_RANGE_DSTATE │ │ │ │ 7085: 012b470c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_STATE_NOTIFIER_EVENT │ │ │ │ - 7086: 006e1111 94 FUNC GLOBAL DEFAULT 12 helper_mve_viwdupb │ │ │ │ + 7086: 006e1119 94 FUNC GLOBAL DEFAULT 12 helper_mve_viwdupb │ │ │ │ 7087: 01302ec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_STATE_RESPONSE_DSTATE │ │ │ │ 7088: 012a7c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_EXEC_EVENT │ │ │ │ - 7089: 00879b41 164 FUNC GLOBAL DEFAULT 12 qemu_memfd_check │ │ │ │ + 7089: 00879b49 164 FUNC GLOBAL DEFAULT 12 qemu_memfd_check │ │ │ │ 7090: 012a2c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_IS_ALLOWED_EVENT │ │ │ │ 7091: 01303dda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_STRUCT_DSTATE │ │ │ │ 7092: 012a46b4 76 OBJECT GLOBAL DEFAULT 24 backends_trace_events │ │ │ │ 7093: 005ff3fd 164 FUNC GLOBAL DEFAULT 12 arm_hcrx_el2_eff │ │ │ │ - 7094: 0083bb45 192 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo │ │ │ │ + 7094: 0083bb4d 192 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo │ │ │ │ 7095: 006101d9 112 FUNC GLOBAL DEFAULT 12 helper_neon_abdl_s16 │ │ │ │ 7096: 012a7f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_SCRATCHPAD_READ_EVENT │ │ │ │ 7097: 012a47e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_SAVING_EVENT │ │ │ │ 7098: 0130209a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_XSUM_STUFF_DSTATE │ │ │ │ - 7099: 0081b649 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper_members │ │ │ │ + 7099: 0081b651 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper_members │ │ │ │ 7100: 01207ad0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmls_nf_idx_h │ │ │ │ - 7101: 006e1171 128 FUNC GLOBAL DEFAULT 12 helper_mve_viwduph │ │ │ │ - 7102: 00874d65 272 FUNC GLOBAL DEFAULT 12 size_to_str │ │ │ │ + 7101: 006e1179 128 FUNC GLOBAL DEFAULT 12 helper_mve_viwduph │ │ │ │ + 7102: 00874d6d 272 FUNC GLOBAL DEFAULT 12 size_to_str │ │ │ │ 7103: 01214a9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_ultod │ │ │ │ 7104: 012a37a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COMMIT_ONE_ITERATION_EVENT │ │ │ │ 7105: 00556721 48 FUNC GLOBAL DEFAULT 12 file_cleanup_outgoing_migration │ │ │ │ 7106: 011791fc 12 OBJECT GLOBAL DEFAULT 21 StatsTarget_lookup │ │ │ │ 7107: 01214808 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_ultoh │ │ │ │ 7108: 0130319a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_START_DSTATE │ │ │ │ - 7109: 008566d9 252 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions_members │ │ │ │ + 7109: 008566e1 252 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions_members │ │ │ │ 7110: 00610cb5 150 FUNC GLOBAL DEFAULT 12 helper_neon_zip8 │ │ │ │ 7111: 012aed64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_SELECT_EVENT │ │ │ │ 7112: 002cbc95 124 FUNC GLOBAL DEFAULT 12 qemu_input_event_sync_impl │ │ │ │ 7113: 012a2a50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_GARBAGE_EVENT │ │ │ │ 7114: 01302924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_READ_RDR_DSTATE │ │ │ │ 7115: 004b36a1 304 FUNC GLOBAL DEFAULT 12 usb_packet_set_state │ │ │ │ 7116: 003399c9 78 FUNC GLOBAL DEFAULT 12 qdev_add_vm_change_state_handler_full │ │ │ │ 7117: 01207a4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmls_nf_idx_s │ │ │ │ 7118: 012b10e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REPORT_LUNS_EVENT │ │ │ │ 7119: 0130324a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QLIST_DSTATE │ │ │ │ - 7120: 00841451 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_connected │ │ │ │ + 7120: 00841459 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_connected │ │ │ │ 7121: 00613fb9 58 FUNC GLOBAL DEFAULT 12 helper_vfp_shtod_round_to_nearest │ │ │ │ 7122: 012ba28c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INJECT_NMI_EVENT │ │ │ │ 7123: 0058e699 20 FUNC GLOBAL DEFAULT 12 colo_compare_register_notifier │ │ │ │ 7124: 0059bb9d 368 FUNC GLOBAL DEFAULT 12 replay_read_input_event │ │ │ │ 7125: 0032f8d5 144 FUNC GLOBAL DEFAULT 12 hmp_info_cpus │ │ │ │ - 7126: 006e11f1 128 FUNC GLOBAL DEFAULT 12 helper_mve_viwdupw │ │ │ │ + 7126: 006e11f9 128 FUNC GLOBAL DEFAULT 12 helper_mve_viwdupw │ │ │ │ 7127: 013035e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_STOP_DSTATE │ │ │ │ 7128: 012b68c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_TLS_HANDSHAKE_EVENT │ │ │ │ 7129: 01214db4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_ultos │ │ │ │ - 7130: 0084b9bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBase │ │ │ │ + 7130: 0084b9c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBase │ │ │ │ 7131: 0130312e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_RESOLVE_HOST_TRYING_DSTATE │ │ │ │ 7132: 012aff28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_DEVICE_REALIZE_EVENT │ │ │ │ 7133: 003ffc41 220 FUNC GLOBAL DEFAULT 12 igb_core_vf_reset │ │ │ │ 7134: 013027da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_FINISH_DCMD_DSTATE │ │ │ │ 7135: 012a98ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_SET_MAINT_IRQ_EVENT │ │ │ │ 7136: 012b13e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_WRITE_BLOCK_EVENT │ │ │ │ 7137: 011e8e64 132 OBJECT GLOBAL DEFAULT 24 helper_info_uqadd16 │ │ │ │ - 7138: 007e8ddd 64 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_driver │ │ │ │ + 7138: 007e8de5 64 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_driver │ │ │ │ 7139: 0130233e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_MGMT_ACTION_DSTATE │ │ │ │ 7140: 002ff441 348 FUNC GLOBAL DEFAULT 12 bios_linker_loader_write_pointer │ │ │ │ 7141: 00557959 124 FUNC GLOBAL DEFAULT 12 hmp_info_migrate_capabilities │ │ │ │ 7142: 005b43bd 76 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i32 │ │ │ │ - 7143: 00816bed 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfo │ │ │ │ - 7144: 00853da9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_accelerators │ │ │ │ + 7143: 00816bf5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfo │ │ │ │ + 7144: 00853db1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_accelerators │ │ │ │ 7145: 012b1634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_EDM_CHANGE_EVENT │ │ │ │ - 7146: 007e1891 4 FUNC GLOBAL DEFAULT 12 laio_has_fua │ │ │ │ + 7146: 007e1899 4 FUNC GLOBAL DEFAULT 12 laio_has_fua │ │ │ │ 7147: 005e55e9 248 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchq_be_mmu │ │ │ │ 7148: 002c4181 108 FUNC GLOBAL DEFAULT 12 helper_crypto_aesmc │ │ │ │ 7149: 005223a5 116 FUNC GLOBAL DEFAULT 12 check_boot_index │ │ │ │ - 7150: 0076f7b9 100 FUNC GLOBAL DEFAULT 12 job_is_cancelled │ │ │ │ + 7150: 0076f7c1 100 FUNC GLOBAL DEFAULT 12 job_is_cancelled │ │ │ │ 7151: 002c1945 48 FUNC GLOBAL DEFAULT 12 float16_squash_input_denormal │ │ │ │ - 7152: 007fb8bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_MapEntry │ │ │ │ - 7153: 0088a9a5 184 FUNC GLOBAL DEFAULT 12 uffd_copy_page │ │ │ │ + 7152: 007fb8c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MapEntry │ │ │ │ + 7153: 0088a9ad 184 FUNC GLOBAL DEFAULT 12 uffd_copy_page │ │ │ │ 7154: 012a4674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_WROTE_ZERO_EVENT │ │ │ │ 7155: 002a8149 100 FUNC GLOBAL DEFAULT 12 floatx80_silence_nan │ │ │ │ 7156: 002ef5bd 84 FUNC GLOBAL DEFAULT 12 pt_listxattr │ │ │ │ - 7157: 007e83f9 424 FUNC GLOBAL DEFAULT 12 blk_truncate │ │ │ │ + 7157: 007e8401 424 FUNC GLOBAL DEFAULT 12 blk_truncate │ │ │ │ 7158: 0130299c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_WRITE_DSTATE │ │ │ │ 7159: 01301c78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IAR0_READ_DSTATE │ │ │ │ 7160: 005b6d01 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i32 │ │ │ │ 7161: 012ab07c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_WRITE_EVENT │ │ │ │ - 7162: 006d7595 210 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhb │ │ │ │ + 7162: 006d759d 210 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhb │ │ │ │ 7163: 0060e675 234 FUNC GLOBAL DEFAULT 12 helper_neon_qshlu_s64 │ │ │ │ 7164: 012b6ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_STOP_RAM_EVENT │ │ │ │ 7165: 013036d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MEMSAVE_DSTATE │ │ │ │ 7166: 01301790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_WRITE_DSTATE │ │ │ │ 7167: 01303198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_DSTATE │ │ │ │ 7168: 003796e1 420 FUNC GLOBAL DEFAULT 12 soc_dma_port_add_mem │ │ │ │ 7169: 012ac5a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_QUEUE_FULL_EVENT │ │ │ │ - 7170: 00743601 10 FUNC GLOBAL DEFAULT 12 qio_channel_set_follow_coroutine_ctx │ │ │ │ + 7170: 00743609 10 FUNC GLOBAL DEFAULT 12 qio_channel_set_follow_coroutine_ctx │ │ │ │ 7171: 00525365 56 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_finalize │ │ │ │ - 7172: 006d7669 248 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhh │ │ │ │ + 7172: 006d7671 248 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhh │ │ │ │ 7173: 0040c071 132 FUNC GLOBAL DEFAULT 12 lan9118_init │ │ │ │ 7174: 013037a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CONT_DSTATE │ │ │ │ - 7175: 0088fde5 38 FUNC GLOBAL DEFAULT 12 inet_netfamily │ │ │ │ + 7175: 0088fded 38 FUNC GLOBAL DEFAULT 12 inet_netfamily │ │ │ │ 7176: 00383d85 104 FUNC GLOBAL DEFAULT 12 smbus_read_byte │ │ │ │ 7177: 011e3e40 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orw_le │ │ │ │ 7178: 011f0dc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminnmavh │ │ │ │ 7179: 012b9b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QMP_CAPABILITIES_EVENT │ │ │ │ 7180: 005fb181 276 FUNC GLOBAL DEFAULT 12 aarch64_sve_narrow_vq │ │ │ │ 7181: 012b824c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_SCANOUT_TEXTURE_EVENT │ │ │ │ 7182: 013022c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_RLEN_TLEN_DSTATE │ │ │ │ 7183: 0050ed15 160 FUNC GLOBAL DEFAULT 12 AUD_set_active_in │ │ │ │ 7184: 012baae0 44 OBJECT GLOBAL DEFAULT 24 qapi_commands_net_trace_events_trace_events │ │ │ │ - 7185: 00889469 1008 FUNC GLOBAL DEFAULT 12 interval_tree_remove │ │ │ │ + 7185: 00889471 1008 FUNC GLOBAL DEFAULT 12 interval_tree_remove │ │ │ │ 7186: 012b0148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_SELECTED_EVENT │ │ │ │ 7187: 002ce919 120 FUNC GLOBAL DEFAULT 12 qmp_add_client_dbus_display │ │ │ │ 7188: 003f8675 6 FUNC GLOBAL DEFAULT 12 e1000e_core_reset │ │ │ │ - 7189: 00842d85 58 FUNC GLOBAL DEFAULT 12 qapi_free_TdxGuestProperties │ │ │ │ + 7189: 00842d8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TdxGuestProperties │ │ │ │ 7190: 01301b58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_END_ENQUEUE_DSTATE │ │ │ │ 7191: 00587e15 68 FUNC GLOBAL DEFAULT 12 qemu_can_receive_packet │ │ │ │ 7192: 011f0d3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminnmavs │ │ │ │ - 7193: 009fa990 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_11_len │ │ │ │ + 7193: 009fa9a8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_11_len │ │ │ │ 7194: 012b39a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_QUEUE_EVENT_EVENT │ │ │ │ - 7195: 006d7761 224 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhw │ │ │ │ + 7195: 006d7769 224 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhw │ │ │ │ 7196: 011f6a90 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vadc │ │ │ │ 7197: 012a753c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SEND_EVENTS_EVENT │ │ │ │ 7198: 01301bf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INV_DSTATE │ │ │ │ 7199: 012a5694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STRONGARM_UART_UPDATE_PARAMETERS_EVENT │ │ │ │ 7200: 005ee915 48 FUNC GLOBAL DEFAULT 12 kvm_arm_enable_mte │ │ │ │ - 7201: 0085d7c5 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper_members │ │ │ │ + 7201: 0085d7cd 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper_members │ │ │ │ 7202: 012ba5ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DIRTY_RATE_EVENT │ │ │ │ 7203: 0061026d 40 FUNC GLOBAL DEFAULT 12 helper_neon_abdl_s32 │ │ │ │ 7204: 013021c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_POSTPONED_BY_XITR_DSTATE │ │ │ │ 7205: 0130160e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_PTW_LEVEL_DSTATE │ │ │ │ 7206: 0130255c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PCIE_PHY_READ_DSTATE │ │ │ │ 7207: 012ad2c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_VLAN_EVENT │ │ │ │ - 7208: 0083c499 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_name │ │ │ │ + 7208: 0083c4a1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_name │ │ │ │ 7209: 011ff2b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrd_sg_os_ud │ │ │ │ 7210: 01301b14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_AND_HANDLER_DSTATE │ │ │ │ 7211: 00544401 188 FUNC GLOBAL DEFAULT 12 qemu_fdt_add_subnode │ │ │ │ 7212: 00335d41 908 FUNC GLOBAL DEFAULT 12 numa_complete_configuration │ │ │ │ 7213: 00512bcd 116 FUNC GLOBAL DEFAULT 12 chardev_remove_completion │ │ │ │ 7214: 0053bf71 64 FUNC GLOBAL DEFAULT 12 address_space_stq_cached_slow │ │ │ │ 7215: 0041f795 40 FUNC GLOBAL DEFAULT 12 desc_ring_ret_credits │ │ │ │ 7216: 012b9c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_GENERAL_MEDIA_EVENT_EVENT │ │ │ │ 7217: 002c42a5 188 FUNC GLOBAL DEFAULT 12 helper_crypto_sha1c │ │ │ │ 7218: 01302dca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_FINALIZE_DSTATE │ │ │ │ - 7219: 00884361 16 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename │ │ │ │ + 7219: 00884369 16 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename │ │ │ │ 7220: 0057e405 172 FUNC GLOBAL DEFAULT 12 hmp_ioport_read │ │ │ │ 7221: 003363d1 52 FUNC GLOBAL DEFAULT 12 ram_block_notifier_remove │ │ │ │ 7222: 012adae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_READ_EVENT │ │ │ │ 7223: 012b7838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_LISTEN_EVENT │ │ │ │ - 7224: 00823635 212 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult_members │ │ │ │ + 7224: 0082363d 212 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult_members │ │ │ │ 7225: 01301a72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_HOST_DSTATE │ │ │ │ 7226: 002c44d9 124 FUNC GLOBAL DEFAULT 12 helper_crypto_sha1h │ │ │ │ 7227: 013025e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_00_DSTATE │ │ │ │ - 7228: 008619cd 184 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent_members │ │ │ │ - 7229: 0078a30d 120 FUNC GLOBAL DEFAULT 12 block_crypto_create_opts_init │ │ │ │ - 7230: 007f3b4d 128 FUNC GLOBAL DEFAULT 12 monitor_set_cur │ │ │ │ - 7231: 0087c2f5 2790 FUNC GLOBAL DEFAULT 12 divu256 │ │ │ │ - 7232: 00874cc9 72 FUNC GLOBAL DEFAULT 12 si_prefix │ │ │ │ + 7228: 008619d5 184 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent_members │ │ │ │ + 7229: 0078a315 120 FUNC GLOBAL DEFAULT 12 block_crypto_create_opts_init │ │ │ │ + 7230: 007f3b55 128 FUNC GLOBAL DEFAULT 12 monitor_set_cur │ │ │ │ + 7231: 0087c2fd 2790 FUNC GLOBAL DEFAULT 12 divu256 │ │ │ │ + 7232: 00874cd1 72 FUNC GLOBAL DEFAULT 12 si_prefix │ │ │ │ 7233: 012aac2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_MHU_READ_EVENT │ │ │ │ 7234: 012a2bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_FILE_REFRESH_EVENT │ │ │ │ 7235: 002c4419 192 FUNC GLOBAL DEFAULT 12 helper_crypto_sha1m │ │ │ │ 7236: 012111e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshlui_b │ │ │ │ 7237: 01301cd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_READ_DSTATE │ │ │ │ 7238: 01303090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_OUTGOING_CONNECTED_DSTATE │ │ │ │ 7239: 012a3550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PWRITE_ZEROES_EVENT │ │ │ │ 7240: 013013b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_ERR_DSTATE │ │ │ │ 7241: 01211058 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshlui_d │ │ │ │ - 7242: 0082ac95 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast │ │ │ │ + 7242: 0082ac9d 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast │ │ │ │ 7243: 01301878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ATI_MM_READ_DSTATE │ │ │ │ 7244: 0130299a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_WRITE_IMSK_DSTATE │ │ │ │ 7245: 002c4361 184 FUNC GLOBAL DEFAULT 12 helper_crypto_sha1p │ │ │ │ - 7246: 00896f21 38 FUNC GLOBAL DEFAULT 12 throttle_enabled │ │ │ │ - 7247: 00782159 84 FUNC GLOBAL DEFAULT 12 blk_aio_pwrite_zeroes │ │ │ │ + 7246: 00896f29 38 FUNC GLOBAL DEFAULT 12 throttle_enabled │ │ │ │ + 7247: 00782161 84 FUNC GLOBAL DEFAULT 12 blk_aio_pwrite_zeroes │ │ │ │ 7248: 01211160 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshlui_h │ │ │ │ 7249: 005e9df9 44 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_prefork_lock │ │ │ │ 7250: 0130133c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_DSTATE │ │ │ │ 7251: 011e8a44 132 OBJECT GLOBAL DEFAULT 24 helper_info_qsub8 │ │ │ │ 7252: 012ad768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_TCP_EVENT │ │ │ │ 7253: 012bab7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NETDEV_ADD_EVENT │ │ │ │ 7254: 002a8061 134 FUNC GLOBAL DEFAULT 12 floatx80_is_quiet_nan │ │ │ │ 7255: 01301a80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_IRQ_LOWER_DSTATE │ │ │ │ 7256: 013025b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_AIO_SGIO_COMMAND_DSTATE │ │ │ │ - 7257: 0085e84d 58 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValue │ │ │ │ + 7257: 0085e855 58 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValue │ │ │ │ 7258: 01179378 12 OBJECT GLOBAL DEFAULT 21 AudioFormat_lookup │ │ │ │ 7259: 002ce235 140 FUNC GLOBAL DEFAULT 12 sendkey_completion │ │ │ │ - 7260: 006d0595 144 FUNC GLOBAL DEFAULT 12 helper_mve_vstrd_sg_os_ud │ │ │ │ + 7260: 006d059d 144 FUNC GLOBAL DEFAULT 12 helper_mve_vstrd_sg_os_ud │ │ │ │ 7261: 012a37b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STREAM_START_EVENT │ │ │ │ - 7262: 00860cd5 142 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2List │ │ │ │ + 7262: 00860cdd 142 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2List │ │ │ │ 7263: 005154e5 18 FUNC GLOBAL DEFAULT 12 cpu_to_dump16 │ │ │ │ 7264: 012b5c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_EXPIRED_EVENT │ │ │ │ 7265: 012b9840 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_export_trace_events_trace_events │ │ │ │ 7266: 012110dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshlui_s │ │ │ │ 7267: 012b9ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COMMANDS_EVENT │ │ │ │ 7268: 01303908 4 OBJECT GLOBAL DEFAULT 25 use_rt_clock │ │ │ │ 7269: 01301ed0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_GET_NEXT_IRQ_TIME_DSTATE │ │ │ │ 7270: 011ef0e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshrntb │ │ │ │ 7271: 005809e1 928 FUNC GLOBAL DEFAULT 12 qmp_query_command_line_options │ │ │ │ 7272: 012a742c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_IO_EVENT │ │ │ │ 7273: 01301438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_DSTATE │ │ │ │ 7274: 012bb15c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_SYNC_CONFIG_EVENT │ │ │ │ - 7275: 0074a885 180 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_new │ │ │ │ - 7276: 00882019 4 FUNC GLOBAL DEFAULT 12 qemu_opts_free │ │ │ │ + 7275: 0074a88d 180 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_new │ │ │ │ + 7276: 00882021 4 FUNC GLOBAL DEFAULT 12 qemu_opts_free │ │ │ │ 7277: 012b47cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_END_EVENT │ │ │ │ 7278: 005b4e11 76 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i32 │ │ │ │ - 7279: 008933d5 12 FUNC GLOBAL DEFAULT 12 hbitmap_is_serializable │ │ │ │ + 7279: 008933dd 12 FUNC GLOBAL DEFAULT 12 hbitmap_is_serializable │ │ │ │ 7280: 00329331 440 FUNC GLOBAL DEFAULT 12 platform_bus_link_device │ │ │ │ 7281: 011ef05c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshrnth │ │ │ │ 7282: 012b6548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_INIT_FULL_EVENT │ │ │ │ 7283: 01301c48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_AP_READ_DSTATE │ │ │ │ 7284: 012b75e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_GTREE_EVENT │ │ │ │ - 7285: 006f6145 160 FUNC GLOBAL DEFAULT 12 helper_gvec_ushl_b │ │ │ │ + 7285: 006f614d 160 FUNC GLOBAL DEFAULT 12 helper_gvec_ushl_b │ │ │ │ 7286: 011e52e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_shr_i64 │ │ │ │ 7287: 012df3f8 16 OBJECT GLOBAL DEFAULT 25 qemu_uuid │ │ │ │ - 7288: 0073df39 308 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_path │ │ │ │ - 7289: 0074e8dd 236 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_write │ │ │ │ + 7288: 0073df41 308 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_path │ │ │ │ + 7289: 0074e8e5 236 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_write │ │ │ │ 7290: 012b1954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_WRITE_EVENT │ │ │ │ - 7291: 006f61e5 152 FUNC GLOBAL DEFAULT 12 helper_gvec_ushl_h │ │ │ │ + 7291: 006f61ed 152 FUNC GLOBAL DEFAULT 12 helper_gvec_ushl_h │ │ │ │ 7292: 01303488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_DSTATE │ │ │ │ 7293: 012bb42c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RTC_RESET_REINJECTION_EVENT │ │ │ │ 7294: 012ae804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_TIMESTAMP_EVENT │ │ │ │ 7295: 0130293a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_FLASH_READ_DSTATE │ │ │ │ 7296: 013025d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_READ_TOC_DSTATE │ │ │ │ 7297: 013024ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_ROM_AND_PCI_IDS_DSTATE │ │ │ │ 7298: 012b91b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_PR_MANAGERS_EVENT │ │ │ │ 7299: 01302c1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_RESET_DSTATE │ │ │ │ 7300: 012b1c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_COUNTER_WRITTEN_EVENT │ │ │ │ - 7301: 00852399 84 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays_members │ │ │ │ + 7301: 008523a1 84 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays_members │ │ │ │ 7302: 013022f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_UPDATE_LINK_DSTATE │ │ │ │ 7303: 0130162e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_INFO_DSTATE │ │ │ │ 7304: 005b75fd 92 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i64 │ │ │ │ 7305: 012b1a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_SELECT_EVENT │ │ │ │ 7306: 012ad788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EVENT │ │ │ │ - 7307: 00898a51 300 FUNC GLOBAL DEFAULT 12 vhost_user_server_stop │ │ │ │ + 7307: 00898a59 300 FUNC GLOBAL DEFAULT 12 vhost_user_server_stop │ │ │ │ 7308: 01301e24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_RESET_DSTATE │ │ │ │ 7309: 01203954 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mls_idx_d │ │ │ │ 7310: 012aaf9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_MEM_BLOCKED_WRITE_EVENT │ │ │ │ 7311: 002c715d 88 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_qcode │ │ │ │ 7312: 002af819 312 FUNC GLOBAL DEFAULT 12 float64r32_muladd │ │ │ │ 7313: 01302708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SEL_DSTATE │ │ │ │ 7314: 01303e48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_AIO_COROUTINE_ENTER_DSTATE │ │ │ │ 7315: 005d0be9 10 FUNC GLOBAL DEFAULT 12 helper_gvec_dup16 │ │ │ │ - 7316: 006e27c5 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmple_scalarb │ │ │ │ + 7316: 006e27cd 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmple_scalarb │ │ │ │ 7317: 002c7b61 16 FUNC GLOBAL DEFAULT 12 dpy_ui_info_supported │ │ │ │ - 7318: 0089d559 18 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_group │ │ │ │ + 7318: 0089d561 18 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_group │ │ │ │ 7319: 013031ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 7320: 01203a5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mls_idx_h │ │ │ │ 7321: 01301ab6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_RESET_DSTATE │ │ │ │ 7322: 005b7145 108 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i64 │ │ │ │ 7323: 01303162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_ACCEPTED_DSTATE │ │ │ │ - 7324: 006e2835 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmple_scalarh │ │ │ │ - 7325: 0088e565 116 FUNC GLOBAL DEFAULT 12 qemu_clock_enable │ │ │ │ + 7324: 006e283d 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmple_scalarh │ │ │ │ + 7325: 0088e56d 116 FUNC GLOBAL DEFAULT 12 qemu_clock_enable │ │ │ │ 7326: 01301ee8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_CFG_READ_DSTATE │ │ │ │ - 7327: 0086f05d 24 FUNC GLOBAL DEFAULT 12 qdict_first │ │ │ │ - 7328: 0081e9c5 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfoList │ │ │ │ + 7327: 0086f065 24 FUNC GLOBAL DEFAULT 12 qdict_first │ │ │ │ + 7328: 0081e9cd 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfoList │ │ │ │ 7329: 005752f1 92 FUNC GLOBAL DEFAULT 12 failover_set_state │ │ │ │ 7330: 012a3e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_SYNC_EVENT │ │ │ │ 7331: 012039d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mls_idx_s │ │ │ │ 7332: 00367fa9 280 FUNC GLOBAL DEFAULT 12 framebuffer_update_memory_section │ │ │ │ 7333: 012aa79c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_PROTO_VER_OWN_ID_EVENT │ │ │ │ 7334: 0055dafd 112 FUNC GLOBAL DEFAULT 12 qmp_migrate_cancel │ │ │ │ 7335: 01301cd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_READ_DSTATE │ │ │ │ 7336: 002b5edd 240 FUNC GLOBAL DEFAULT 12 float64_to_float128 │ │ │ │ 7337: 005ae69d 196 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i32 │ │ │ │ 7338: 013023c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ADDR_WRITE_DSTATE │ │ │ │ 7339: 0130376e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_CAPABILITIES_DSTATE │ │ │ │ - 7340: 007fe4f5 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper │ │ │ │ + 7340: 007fe4fd 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper │ │ │ │ 7341: 01175dfc 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bit │ │ │ │ 7342: 01301bc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_READ_DSTATE │ │ │ │ 7343: 013012f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_NET_LISTENER_CALLBACK_DSTATE │ │ │ │ - 7344: 006e28a5 108 FUNC GLOBAL DEFAULT 12 helper_mve_vcmple_scalarw │ │ │ │ + 7344: 006e28ad 108 FUNC GLOBAL DEFAULT 12 helper_mve_vcmple_scalarw │ │ │ │ 7345: 01301e70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_SET_CHANNEL_DIVIDER_DSTATE │ │ │ │ 7346: 005154f9 16 FUNC GLOBAL DEFAULT 12 cpu_to_dump32 │ │ │ │ - 7347: 00879391 20 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_add │ │ │ │ + 7347: 00879399 20 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_add │ │ │ │ 7348: 01301452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_PRE_SAVE_DSTATE │ │ │ │ - 7349: 00833c6d 132 FUNC GLOBAL DEFAULT 12 visit_type_MigMode │ │ │ │ - 7350: 00813685 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_remove │ │ │ │ + 7349: 00833c75 132 FUNC GLOBAL DEFAULT 12 visit_type_MigMode │ │ │ │ + 7350: 0081368d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_remove │ │ │ │ 7351: 012b2024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_WRITE_EVENT │ │ │ │ 7352: 005e2c7d 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_be_mmu │ │ │ │ 7353: 002fca51 316 FUNC GLOBAL DEFAULT 12 acpi_table_begin │ │ │ │ 7354: 006102a9 44 FUNC GLOBAL DEFAULT 12 helper_neon_abdl_s64 │ │ │ │ 7355: 01303164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_DSTATE │ │ │ │ - 7356: 007f1805 208 FUNC GLOBAL DEFAULT 12 qmp_add_client_char │ │ │ │ + 7356: 007f180d 208 FUNC GLOBAL DEFAULT 12 qmp_add_client_char │ │ │ │ 7357: 013011e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_PAGES_DSTATE │ │ │ │ - 7358: 00823121 520 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_release_dynamic_capacity │ │ │ │ + 7358: 00823129 520 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_release_dynamic_capacity │ │ │ │ 7359: 0038e055 192 FUNC GLOBAL DEFAULT 12 pmbus_receive16 │ │ │ │ 7360: 01303748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SET_GLOBAL_DIRTY_LOG_DSTATE │ │ │ │ 7361: 0059a569 204 FUNC GLOBAL DEFAULT 12 replay_put_word │ │ │ │ 7362: 012a30e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_HANDSHAKE_SUCCESS_EVENT │ │ │ │ 7363: 010a79e4 64 OBJECT GLOBAL DEFAULT 21 vmstate_i2c_slave │ │ │ │ 7364: 012b00f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_NOP_EVENT │ │ │ │ 7365: 01210aac 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_srshl_d │ │ │ │ 7366: 005f2101 114 FUNC GLOBAL DEFAULT 12 pmu_op_finish │ │ │ │ 7367: 01210bb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_srshl_h │ │ │ │ 7368: 013010df 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_tpm_c │ │ │ │ 7369: 004da259 164 FUNC GLOBAL DEFAULT 12 vfio_cpr_giommu_remap │ │ │ │ 7370: 01303538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_DSTATE │ │ │ │ 7371: 012a3b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_NET_LISTENER_UNWATCH_EVENT │ │ │ │ 7372: 01302ecc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUG_REQUEST_DSTATE │ │ │ │ - 7373: 0080c5e1 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites_members │ │ │ │ + 7373: 0080c5e9 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites_members │ │ │ │ 7374: 012b8aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_SWITCH_EVENT │ │ │ │ 7375: 012b31f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_NAK_EVENT │ │ │ │ 7376: 00556f0d 76 FUNC GLOBAL DEFAULT 12 register_global_state │ │ │ │ 7377: 012ac0a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_WRITE_STATUS_EVENT │ │ │ │ 7378: 012a5734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CONFIG_CACHE_MISS_EVENT │ │ │ │ 7379: 013030fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_LOOP_DSTATE │ │ │ │ 7380: 00638b15 64 FUNC GLOBAL DEFAULT 12 omap_mpuio_out_set │ │ │ │ 7381: 002971ad 58 FUNC GLOBAL DEFAULT 12 async_safe_run_on_cpu │ │ │ │ - 7382: 007fbda9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoMirror │ │ │ │ - 7383: 007815a1 128 FUNC GLOBAL DEFAULT 12 blk_set_legacy_dinfo │ │ │ │ + 7382: 007fbdb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoMirror │ │ │ │ + 7383: 007815a9 128 FUNC GLOBAL DEFAULT 12 blk_set_legacy_dinfo │ │ │ │ 7384: 002def49 178 FUNC GLOBAL DEFAULT 12 palette_put │ │ │ │ 7385: 01210b30 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_srshl_s │ │ │ │ - 7386: 0088d7dd 66 FUNC GLOBAL DEFAULT 12 qemu_coroutine_switch │ │ │ │ + 7386: 0088d7e5 66 FUNC GLOBAL DEFAULT 12 qemu_coroutine_switch │ │ │ │ 7387: 005e9b25 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_flush_cb │ │ │ │ - 7388: 007fcbb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS │ │ │ │ + 7388: 007fcbc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS │ │ │ │ 7389: 012a5194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REG_WRITE_EVENT │ │ │ │ 7390: 013015a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STRONGARM_SSP_READ_UNDERRUN_DSTATE │ │ │ │ - 7391: 0083e2f9 16 FUNC GLOBAL DEFAULT 12 visit_type_String_members │ │ │ │ + 7391: 0083e301 16 FUNC GLOBAL DEFAULT 12 visit_type_String_members │ │ │ │ 7392: 005d06f9 128 FUNC GLOBAL DEFAULT 12 helper_gvec_neg16 │ │ │ │ 7393: 005d0b7d 108 FUNC GLOBAL DEFAULT 12 helper_gvec_dup32 │ │ │ │ - 7394: 00842ba5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericInitiatorProperties │ │ │ │ + 7394: 00842bad 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericInitiatorProperties │ │ │ │ 7395: 012af0d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_PHB4_XIVE_NOTIFY_IC_EVENT │ │ │ │ 7396: 012ba6ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_LOAD_DEVICES_STATE_EVENT │ │ │ │ 7397: 012a5114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_RESET_IN_EVENT │ │ │ │ 7398: 011dde58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl8i │ │ │ │ - 7399: 008287ad 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty │ │ │ │ + 7399: 008287b5 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty │ │ │ │ 7400: 0055acb9 116 FUNC GLOBAL DEFAULT 12 migration_fd_process_incoming │ │ │ │ - 7401: 00820fa1 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockLUKSKeyslotState │ │ │ │ + 7401: 00820fa9 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockLUKSKeyslotState │ │ │ │ 7402: 0054d7f1 80 FUNC GLOBAL DEFAULT 12 tpm_backend_get_type │ │ │ │ 7403: 013019ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_MASTER_WRITE_DSTATE │ │ │ │ - 7404: 0083b5e9 176 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo_members │ │ │ │ - 7405: 00899629 2352 FUNC GLOBAL DEFAULT 12 qemu_vfio_open_pci │ │ │ │ - 7406: 0076603d 8 FUNC GLOBAL DEFAULT 12 bdrv_is_inactive │ │ │ │ - 7407: 0078e2d5 216 FUNC GLOBAL DEFAULT 12 bdrv_make_request_serialising │ │ │ │ + 7404: 0083b5f1 176 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo_members │ │ │ │ + 7405: 00899631 2352 FUNC GLOBAL DEFAULT 12 qemu_vfio_open_pci │ │ │ │ + 7406: 00766045 8 FUNC GLOBAL DEFAULT 12 bdrv_is_inactive │ │ │ │ + 7407: 0078e2dd 216 FUNC GLOBAL DEFAULT 12 bdrv_make_request_serialising │ │ │ │ 7408: 01302b58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SENSE_DSTATE │ │ │ │ 7409: 012a53e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_PC_DIMM_DELETED_EVENT │ │ │ │ - 7410: 006972f1 20 FUNC GLOBAL DEFAULT 12 neon_full_reg_offset │ │ │ │ + 7410: 00697329 20 FUNC GLOBAL DEFAULT 12 neon_full_reg_offset │ │ │ │ 7411: 01301dd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_READ_DSTATE │ │ │ │ 7412: 013019c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_CFAM_CONFIG_WRITE_DSTATE │ │ │ │ 7413: 005b7711 212 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i64 │ │ │ │ 7414: 011dfbbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls8 │ │ │ │ 7415: 013026d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_SEG_EXT_DSTATE │ │ │ │ 7416: 012b0c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_GET_INFO_EVENT │ │ │ │ 7417: 012adb68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_READ_EVENT │ │ │ │ 7418: 00541f35 16 FUNC GLOBAL DEFAULT 12 qemu_shutdown_requested_get │ │ │ │ - 7419: 006d9141 88 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubs_scalarb │ │ │ │ + 7419: 006d9149 88 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubs_scalarb │ │ │ │ 7420: 011dd618 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl8v │ │ │ │ - 7421: 007608ad 20 FUNC GLOBAL DEFAULT 12 os_set_daemonize │ │ │ │ + 7421: 007608b5 20 FUNC GLOBAL DEFAULT 12 os_set_daemonize │ │ │ │ 7422: 0052f4d1 108 FUNC GLOBAL DEFAULT 12 ram_discard_manager_unregister_listener │ │ │ │ 7423: 012a27d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_PURPOSE_EVENT │ │ │ │ 7424: 005421a1 212 FUNC GLOBAL DEFAULT 12 qemu_system_wakeup_request │ │ │ │ - 7425: 00767b49 68 FUNC GLOBAL DEFAULT 12 bdrv_unref_child │ │ │ │ - 7426: 006d9199 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubs_scalarh │ │ │ │ + 7425: 00767b51 68 FUNC GLOBAL DEFAULT 12 bdrv_unref_child │ │ │ │ + 7426: 006d91a1 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubs_scalarh │ │ │ │ 7427: 012ae2c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_CQID_EVENT │ │ │ │ - 7428: 0075f2e5 36 FUNC GLOBAL DEFAULT 12 nbd_server_is_running │ │ │ │ + 7428: 0075f2ed 36 FUNC GLOBAL DEFAULT 12 nbd_server_is_running │ │ │ │ 7429: 004b4a09 60 FUNC GLOBAL DEFAULT 12 usb_ep_find_packet_by_id │ │ │ │ - 7430: 006d8ea9 88 FUNC GLOBAL DEFAULT 12 helper_mve_vhadds_scalarb │ │ │ │ + 7430: 006d8eb1 88 FUNC GLOBAL DEFAULT 12 helper_mve_vhadds_scalarb │ │ │ │ 7431: 004232cd 560 FUNC GLOBAL DEFAULT 12 can_sja_mem_read │ │ │ │ 7432: 0115b3b8 48 OBJECT GLOBAL DEFAULT 21 unassigned_mem_ops │ │ │ │ 7433: 01302686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_STATUS_DSTATE │ │ │ │ 7434: 01302610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_REG_FORWARD_READ_DSTATE │ │ │ │ 7435: 00586531 112 FUNC GLOBAL DEFAULT 12 netdev_add_completion │ │ │ │ - 7436: 0080c7a1 596 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug_members │ │ │ │ - 7437: 006d8f01 120 FUNC GLOBAL DEFAULT 12 helper_mve_vhadds_scalarh │ │ │ │ + 7436: 0080c7a9 596 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug_members │ │ │ │ + 7437: 006d8f09 120 FUNC GLOBAL DEFAULT 12 helper_mve_vhadds_scalarh │ │ │ │ 7438: 01302760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DATA_DSTATE │ │ │ │ 7439: 0130375c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_CANCEL_DSTATE │ │ │ │ 7440: 0038e115 188 FUNC GLOBAL DEFAULT 12 pmbus_receive32 │ │ │ │ 7441: 0130313e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_INIT_RAM_BLOCKS_DSTATE │ │ │ │ 7442: 012a4170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_NEW_STYLE_SIZE_FLAGS_EVENT │ │ │ │ 7443: 012ace68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MAC_SET_PERMANENT_EVENT │ │ │ │ 7444: 011e5700 132 OBJECT GLOBAL DEFAULT 24 helper_info_rem_i32 │ │ │ │ - 7445: 006d9215 128 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubs_scalarw │ │ │ │ + 7445: 006d921d 128 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubs_scalarw │ │ │ │ 7446: 01302c98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PACKET_ACTION_DSTATE │ │ │ │ - 7447: 0076f921 52 FUNC GLOBAL DEFAULT 12 job_is_completed_locked │ │ │ │ + 7447: 0076f929 52 FUNC GLOBAL DEFAULT 12 job_is_completed_locked │ │ │ │ 7448: 012b7928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_END_EVENT │ │ │ │ 7449: 01303394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_DISCARD_DSTATE │ │ │ │ 7450: 01301f5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SRAMC_READ_DSTATE │ │ │ │ 7451: 002df091 98 FUNC GLOBAL DEFAULT 12 palette_color │ │ │ │ 7452: 012b491c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_EXIT_EVENT │ │ │ │ 7453: 0041bfcd 372 FUNC GLOBAL DEFAULT 12 vhost_net_stop │ │ │ │ 7454: 012a4918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_UNSPEC_EVENT │ │ │ │ 7455: 01302438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CMD_SET_DSTATE │ │ │ │ 7456: 0051ae99 212 FUNC GLOBAL DEFAULT 12 hmp_change_medium │ │ │ │ 7457: 011f745c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlsdhxb │ │ │ │ 7458: 012b3ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_COMPLETE_EVENT │ │ │ │ 7459: 012defc4 4 OBJECT GLOBAL DEFAULT 25 vfio_device_list │ │ │ │ - 7460: 006d8f79 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhadds_scalarw │ │ │ │ + 7460: 006d8f81 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhadds_scalarw │ │ │ │ 7461: 01302eb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_STOP_DSTATE │ │ │ │ - 7462: 0074909d 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt_helper │ │ │ │ + 7462: 007490a5 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt_helper │ │ │ │ 7463: 012b1ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_TIMER_RESET_EVENT │ │ │ │ - 7464: 0082b9e9 196 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo │ │ │ │ + 7464: 0082b9f1 196 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo │ │ │ │ 7465: 011f73d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlsdhxh │ │ │ │ 7466: 01302da6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_CLEANUP_DSTATE │ │ │ │ 7467: 0066c429 104 FUNC GLOBAL DEFAULT 12 qmp_query_gic_capabilities │ │ │ │ 7468: 00552689 196 FUNC GLOBAL DEFAULT 12 migration_block_inactivate │ │ │ │ 7469: 004b3909 176 FUNC GLOBAL DEFAULT 12 usb_packet_setup │ │ │ │ - 7470: 0087e6fd 124 FUNC GLOBAL DEFAULT 12 error_setg_internal │ │ │ │ - 7471: 008064e1 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions_members │ │ │ │ + 7470: 0087e705 124 FUNC GLOBAL DEFAULT 12 error_setg_internal │ │ │ │ + 7471: 008064e9 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions_members │ │ │ │ 7472: 01301bb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_PENDING_DSTATE │ │ │ │ 7473: 013010d0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_audio_c │ │ │ │ 7474: 00521f3d 56 FUNC GLOBAL DEFAULT 12 qemu_add_balloon_handler │ │ │ │ - 7475: 0089e219 464 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_general_media_event_arg_members │ │ │ │ + 7475: 0089e221 464 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_general_media_event_arg_members │ │ │ │ 7476: 005ae761 396 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i64 │ │ │ │ - 7477: 00782d05 10 FUNC GLOBAL DEFAULT 12 blk_is_writable │ │ │ │ + 7477: 00782d0d 10 FUNC GLOBAL DEFAULT 12 blk_is_writable │ │ │ │ 7478: 01303dd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_STRUCT_DSTATE │ │ │ │ 7479: 01303392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_TYPE_DSTATE │ │ │ │ - 7480: 0084c469 16 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper_members │ │ │ │ - 7481: 00732ac9 104 FUNC GLOBAL DEFAULT 12 object_register_sugar_prop │ │ │ │ + 7480: 0084c471 16 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper_members │ │ │ │ + 7481: 00732ad1 104 FUNC GLOBAL DEFAULT 12 object_register_sugar_prop │ │ │ │ 7482: 01301882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_GR_DSTATE │ │ │ │ 7483: 012ad4e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_ISCSI_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ 7484: 012e0788 56 OBJECT GLOBAL DEFAULT 25 xbzrle_counters │ │ │ │ 7485: 013014c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LINK_DSTATE │ │ │ │ 7486: 0044bc85 26 FUNC GLOBAL DEFAULT 12 pcie_cap_arifwd_reset │ │ │ │ 7487: 005d0779 116 FUNC GLOBAL DEFAULT 12 helper_gvec_neg32 │ │ │ │ 7488: 01301acc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_WRITEL_DSTATE │ │ │ │ 7489: 0130259a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_RTC_READ_DSTATE │ │ │ │ 7490: 013025a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_REALIZE_BLOCKSIZE_DSTATE │ │ │ │ 7491: 00515509 20 FUNC GLOBAL DEFAULT 12 cpu_to_dump64 │ │ │ │ 7492: 011f7354 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlsdhxw │ │ │ │ 7493: 005b8f85 220 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i32 │ │ │ │ - 7494: 006e7705 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpge_scalarh │ │ │ │ + 7494: 006e770d 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpge_scalarh │ │ │ │ 7495: 012af458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_MEM_WRITE_EVENT │ │ │ │ 7496: 0130301a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_SET_OUTPUT_DSTATE │ │ │ │ 7497: 012badf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATUS_EVENT │ │ │ │ - 7498: 00800c5d 68 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo_members │ │ │ │ + 7498: 00800c65 68 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo_members │ │ │ │ 7499: 011781b8 12 OBJECT GLOBAL DEFAULT 21 RbdAuthMode_lookup │ │ │ │ 7500: 004b5359 1200 FUNC GLOBAL DEFAULT 12 usb_desc_get_descriptor │ │ │ │ 7501: 01301580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_SLOT_DSTATE │ │ │ │ 7502: 0130347c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPM_SAVE_DSTATE │ │ │ │ 7503: 012b3ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_INIT_TIME_EVENT │ │ │ │ 7504: 005e4929 28 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchq_le │ │ │ │ 7505: 002c8941 196 FUNC GLOBAL DEFAULT 12 dpy_gfx_update │ │ │ │ 7506: 011d12c0 96 OBJECT GLOBAL DEFAULT 24 hw_compat_6_0 │ │ │ │ 7507: 01301a5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_DSTATE │ │ │ │ 7508: 011d1320 32 OBJECT GLOBAL DEFAULT 24 hw_compat_6_1 │ │ │ │ 7509: 012b9cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_EVENT │ │ │ │ 7510: 00558ad9 108 FUNC GLOBAL DEFAULT 12 hmp_x_colo_lost_heartbeat │ │ │ │ - 7511: 006da4f5 166 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlashb │ │ │ │ + 7511: 006da4fd 166 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlashb │ │ │ │ 7512: 011d1340 16 OBJECT GLOBAL DEFAULT 24 hw_compat_6_2 │ │ │ │ - 7513: 006e78fd 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpge_scalars │ │ │ │ + 7513: 006e7905 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpge_scalars │ │ │ │ 7514: 01301f9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_DISCONNECT_DSTATE │ │ │ │ - 7515: 00743179 20 FUNC GLOBAL DEFAULT 12 qio_channel_set_feature │ │ │ │ + 7515: 00743181 20 FUNC GLOBAL DEFAULT 12 qio_channel_set_feature │ │ │ │ 7516: 004dd135 48 FUNC GLOBAL DEFAULT 12 vfio_migration_exit │ │ │ │ 7517: 01302868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DEQUEUE_DSTATE │ │ │ │ 7518: 012b70e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_VM_STOP_EVENT │ │ │ │ - 7519: 007bc9d5 10 FUNC GLOBAL DEFAULT 12 throttle_group_get_name │ │ │ │ + 7519: 007bc9dd 10 FUNC GLOBAL DEFAULT 12 throttle_group_get_name │ │ │ │ 7520: 012a6160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_CONNECT_EVENT │ │ │ │ - 7521: 006da59d 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlashh │ │ │ │ + 7521: 006da5a5 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlashh │ │ │ │ 7522: 00536a6d 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_idstr │ │ │ │ - 7523: 0080ef79 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx_members │ │ │ │ + 7523: 0080ef81 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx_members │ │ │ │ 7524: 012a9c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_PMR_WRITE_EVENT │ │ │ │ - 7525: 007b9dc1 90 FUNC GLOBAL DEFAULT 12 reqlist_init_req │ │ │ │ + 7525: 007b9dc9 90 FUNC GLOBAL DEFAULT 12 reqlist_init_req │ │ │ │ 7526: 0038babd 10 FUNC GLOBAL DEFAULT 12 omap_i2c_set_fclk │ │ │ │ 7527: 0130364a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DUMP_DSTATE │ │ │ │ 7528: 0054687d 4 FUNC GLOBAL DEFAULT 12 cryptodev_backend_is_used │ │ │ │ 7529: 012acec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_UNDEFINED_EVENT │ │ │ │ 7530: 01302dd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_READ_DSTATE │ │ │ │ 7531: 012b99d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_REMOVE_EVENT │ │ │ │ 7532: 012b4024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_READ_ERROR_EVENT │ │ │ │ 7533: 012ac628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RESET_EVENT │ │ │ │ 7534: 00525729 116 FUNC GLOBAL DEFAULT 12 dirtylimit_set_all │ │ │ │ - 7535: 0072f2ed 56 FUNC GLOBAL DEFAULT 12 qdev_unplug_blocked │ │ │ │ + 7535: 0072f2f5 56 FUNC GLOBAL DEFAULT 12 qdev_unplug_blocked │ │ │ │ 7536: 012b3694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_CHILD_DETACH_EVENT │ │ │ │ 7537: 012a37e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_COPY_RANGE_FROM_EVENT │ │ │ │ 7538: 012bb960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT32_EVENT │ │ │ │ 7539: 01302d8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_STATE_NOTIFIER_DSTATE │ │ │ │ 7540: 0130113e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_HANDLER_DSTATE │ │ │ │ 7541: 012bb020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ACCELERATORS_EVENT │ │ │ │ 7542: 01302e26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_WRITE_DSTATE │ │ │ │ 7543: 012a7ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_CFAM_UNIMPLEMENTED_READ_EVENT │ │ │ │ 7544: 011ece54 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpge_scalarb │ │ │ │ - 7545: 006da661 180 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlashw │ │ │ │ - 7546: 007faf35 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_io_throttle │ │ │ │ + 7545: 006da669 180 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlashw │ │ │ │ + 7546: 007faf3d 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_io_throttle │ │ │ │ 7547: 012a45f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_READ_EVENT │ │ │ │ 7548: 002ffbcd 160 FUNC GLOBAL DEFAULT 12 acpi_get_slic_oem │ │ │ │ 7549: 003e6abd 94 FUNC GLOBAL DEFAULT 12 ne2000_reset │ │ │ │ 7550: 012af4d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_SET_ALARM_EVENT │ │ │ │ 7551: 0041c1b1 4 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_mask │ │ │ │ 7552: 005d0af9 130 FUNC GLOBAL DEFAULT 12 helper_gvec_dup64 │ │ │ │ - 7553: 00883515 80 FUNC GLOBAL DEFAULT 12 call_rcu1 │ │ │ │ + 7553: 0088351d 80 FUNC GLOBAL DEFAULT 12 call_rcu1 │ │ │ │ 7554: 012f2d28 22600 OBJECT GLOBAL DEFAULT 25 tcg_init_ctx │ │ │ │ 7555: 011ecdd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpge_scalarh │ │ │ │ 7556: 01302e68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_SETUP_DSTATE │ │ │ │ - 7557: 0089d541 24 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_pattern │ │ │ │ + 7557: 0089d549 24 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_pattern │ │ │ │ 7558: 01302ebc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_FLUSH_DONE_DSTATE │ │ │ │ 7559: 0120df5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_zip16 │ │ │ │ 7560: 01303116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_SENDREG_DSTATE │ │ │ │ 7561: 0053867d 236 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_read │ │ │ │ 7562: 01206738 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmlal_a32 │ │ │ │ 7563: 0045b235 1272 FUNC GLOBAL DEFAULT 12 scsi_req_new │ │ │ │ - 7564: 0089ddbd 2 FUNC GLOBAL DEFAULT 12 xen_register_framebuffer │ │ │ │ + 7564: 0089ddc5 2 FUNC GLOBAL DEFAULT 12 xen_register_framebuffer │ │ │ │ 7565: 012b4bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_PROBE_EVENT │ │ │ │ 7566: 013013c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_LOOP_RET_DSTATE │ │ │ │ - 7567: 00a8e3a8 256 OBJECT GLOBAL DEFAULT 14 sm4_sbox │ │ │ │ + 7567: 00a8e3c0 256 OBJECT GLOBAL DEFAULT 14 sm4_sbox │ │ │ │ 7568: 012b0cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_UNHANDLED_EVENT │ │ │ │ 7569: 012af284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MV64361_REGION_MAP_EVENT │ │ │ │ 7570: 012aaa3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_SECONDS_READ_EVENT │ │ │ │ 7571: 012a59b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_PTW_INVALID_PTE_EVENT │ │ │ │ - 7572: 00875241 260 FUNC GLOBAL DEFAULT 12 mod_utf8_encode │ │ │ │ + 7572: 00875249 260 FUNC GLOBAL DEFAULT 12 mod_utf8_encode │ │ │ │ 7573: 011ecd4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpge_scalarw │ │ │ │ 7574: 012b1d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_READ_EVENT │ │ │ │ 7575: 011ee168 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshlc │ │ │ │ 7576: 013011c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CHECK_HOST_KEY_KNOWNHOSTS_DSTATE │ │ │ │ 7577: 012b5ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_STOP_EVENT │ │ │ │ 7578: 01301d7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSB_WRITE_DSTATE │ │ │ │ 7579: 005c0e31 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i64_chk │ │ │ │ - 7580: 007f9d41 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_TRAY_MOVED_arg_members │ │ │ │ + 7580: 007f9d49 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_TRAY_MOVED_arg_members │ │ │ │ 7581: 005e2695 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_le_mmu │ │ │ │ 7582: 00514a4d 464 FUNC GLOBAL DEFAULT 12 qemu_fsdev_add │ │ │ │ 7583: 01301306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_PARTIAL_DECODE_DSTATE │ │ │ │ 7584: 0130303a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_FLUSH_BLKS_DSTATE │ │ │ │ 7585: 01302d16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_RESET_DSTATE │ │ │ │ 7586: 00663851 84 FUNC GLOBAL DEFAULT 12 gicv3_set_gicv3state │ │ │ │ - 7587: 007817e9 80 FUNC GLOBAL DEFAULT 12 blk_replace_bs │ │ │ │ - 7588: 006dade9 172 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullth │ │ │ │ + 7587: 007817f1 80 FUNC GLOBAL DEFAULT 12 blk_replace_bs │ │ │ │ + 7588: 006dadf1 172 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullth │ │ │ │ 7589: 005e6ccd 104 FUNC GLOBAL DEFAULT 12 tcg_cpu_exec │ │ │ │ 7590: 011e4680 132 OBJECT GLOBAL DEFAULT 24 helper_info_nonatomic_cmpxchgo │ │ │ │ - 7591: 006cf7f5 106 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_w │ │ │ │ + 7591: 006cf7fd 106 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_w │ │ │ │ 7592: 0130356c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ 7593: 0030a7e9 236 FUNC GLOBAL DEFAULT 12 qmp_query_acpi_ospm_status │ │ │ │ - 7594: 0086e065 4 FUNC GLOBAL DEFAULT 12 qmp_command_name │ │ │ │ - 7595: 0080fe51 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IMAGE_CORRUPTED_arg_members │ │ │ │ + 7594: 0086e06d 4 FUNC GLOBAL DEFAULT 12 qmp_command_name │ │ │ │ + 7595: 0080fe59 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IMAGE_CORRUPTED_arg_members │ │ │ │ 7596: 0036bf6d 372 FUNC GLOBAL DEFAULT 12 vga_common_reset │ │ │ │ 7597: 00562a31 34 FUNC GLOBAL DEFAULT 12 migrate_zero_copy_send │ │ │ │ 7598: 01301cb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_SET_IRQ_DSTATE │ │ │ │ 7599: 012b34e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_CONFIG_EVENT │ │ │ │ 7600: 0130371e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 7601: 0038e1d1 176 FUNC GLOBAL DEFAULT 12 pmbus_receive64 │ │ │ │ 7602: 012b0bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_FRAME_EVENT │ │ │ │ - 7603: 0085cbc5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_event_list │ │ │ │ + 7603: 0085cbcd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_event_list │ │ │ │ 7604: 0043f0e9 62 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_map │ │ │ │ - 7605: 0081929d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHub │ │ │ │ + 7605: 008192a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHub │ │ │ │ 7606: 01301892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_UPDATE_AREA_DONE_DSTATE │ │ │ │ 7607: 012038d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqdmulh_h │ │ │ │ - 7608: 0077adf9 280 FUNC GLOBAL DEFAULT 12 scsi_sense_from_errno │ │ │ │ + 7608: 0077ae01 280 FUNC GLOBAL DEFAULT 12 scsi_sense_from_errno │ │ │ │ 7609: 012aff08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_REG_READ_EVENT │ │ │ │ 7610: 012a9e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_SET_IRQ_EVENT │ │ │ │ 7611: 01302332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_W1C_UNSUPPORTED_DSTATE │ │ │ │ 7612: 011e54f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_rem_i64 │ │ │ │ 7613: 002c7bb9 164 FUNC GLOBAL DEFAULT 12 dpy_set_ui_info │ │ │ │ 7614: 005e4ba1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgq_be │ │ │ │ 7615: 0130275a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_READ_DSTATE │ │ │ │ 7616: 012ad9c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_ISR_CHANGE_EVENT │ │ │ │ - 7617: 006dae95 216 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulltw │ │ │ │ + 7617: 006dae9d 216 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulltw │ │ │ │ 7618: 013028b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_WRITE_DATAPORT_DSTATE │ │ │ │ 7619: 005d3335 128 FUNC GLOBAL DEFAULT 12 helper_gvec_lts8 │ │ │ │ 7620: 01301cca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_CLEAR_IRQ_DSTATE │ │ │ │ 7621: 00444535 496 FUNC GLOBAL DEFAULT 12 pci_init_nic_in_slot │ │ │ │ - 7622: 00827c5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatLBOptions │ │ │ │ + 7622: 00827c65 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatLBOptions │ │ │ │ 7623: 012a8014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA954X_WRITE_BYTES_EVENT │ │ │ │ - 7624: 00783e1d 164 FUNC GLOBAL DEFAULT 12 blk_remove_aio_context_notifier │ │ │ │ + 7624: 00783e25 164 FUNC GLOBAL DEFAULT 12 blk_remove_aio_context_notifier │ │ │ │ 7625: 012a4e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETATTR_RETURN_EVENT │ │ │ │ 7626: 012ab1dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_WRITE_EVENT │ │ │ │ 7627: 005de3bd 24 FUNC GLOBAL DEFAULT 12 helper_ldul_mmu │ │ │ │ 7628: 012a58c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_READ_MMIO_EVENT │ │ │ │ - 7629: 00820635 248 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions_members │ │ │ │ + 7629: 0082063d 248 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions_members │ │ │ │ 7630: 0120384c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqdmulh_s │ │ │ │ 7631: 002c6315 216 FUNC GLOBAL DEFAULT 12 qemu_clipboard_check_serial │ │ │ │ - 7632: 00817e11 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions │ │ │ │ + 7632: 00817e19 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions │ │ │ │ 7633: 003421ed 292 FUNC GLOBAL DEFAULT 12 cxl_create_dc_event_records_for_extents │ │ │ │ 7634: 013012de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_WRITE_DSTATE │ │ │ │ 7635: 012a7ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMASEV_EVENT_EVENT │ │ │ │ 7636: 01301186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SFTP_ERROR_DSTATE │ │ │ │ - 7637: 006d7b05 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhb │ │ │ │ + 7637: 006d7b0d 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhb │ │ │ │ 7638: 012ae374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_READ_ONLY_EVENT │ │ │ │ 7639: 012b3714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_ERROR_EVENT │ │ │ │ 7640: 013024d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_OTP_PROG_DSTATE │ │ │ │ 7641: 0130140e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_WRITE_DSTATE │ │ │ │ 7642: 003a9a7d 1992 FUNC GLOBAL DEFAULT 12 gicv3_redist_read │ │ │ │ - 7643: 00734ce9 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_list │ │ │ │ + 7643: 00734cf1 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_list │ │ │ │ 7644: 01301334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_FILE_NEW_PATH_DSTATE │ │ │ │ 7645: 01178038 12 OBJECT GLOBAL DEFAULT 21 BlockdevChangeReadOnlyMode_lookup │ │ │ │ 7646: 013011e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_FREE_QUEUE_PAIR_DSTATE │ │ │ │ - 7647: 006d7bd9 252 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhh │ │ │ │ + 7647: 006d7be1 252 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhh │ │ │ │ 7648: 012b45fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_GETFD_EVENT │ │ │ │ - 7649: 00806b6d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile │ │ │ │ + 7649: 00806b75 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile │ │ │ │ 7650: 002f5e61 928 FUNC GLOBAL DEFAULT 12 v9fs_device_realize_common │ │ │ │ 7651: 005d07ed 140 FUNC GLOBAL DEFAULT 12 helper_gvec_neg64 │ │ │ │ - 7652: 0075f309 32 FUNC GLOBAL DEFAULT 12 nbd_server_max_connections │ │ │ │ + 7652: 0075f311 32 FUNC GLOBAL DEFAULT 12 nbd_server_max_connections │ │ │ │ 7653: 012b94e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ 7654: 012ac4b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_OUT_OF_RBDS_EVENT │ │ │ │ 7655: 005466d9 116 FUNC GLOBAL DEFAULT 12 cryptodev_backend_create_session │ │ │ │ 7656: 005b912d 296 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i64 │ │ │ │ 7657: 012a8840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_READ_EVENT │ │ │ │ 7658: 0130295e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_INVALID_DSTATE │ │ │ │ - 7659: 007356fd 144 FUNC GLOBAL DEFAULT 12 object_class_property_add_link │ │ │ │ + 7659: 00735705 144 FUNC GLOBAL DEFAULT 12 object_class_property_add_link │ │ │ │ 7660: 01301480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN2_DSTATE │ │ │ │ 7661: 01302894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_WRITE_BLOCK_DSTATE │ │ │ │ - 7662: 00893165 540 FUNC GLOBAL DEFAULT 12 hbitmap_reset │ │ │ │ + 7662: 0089316d 540 FUNC GLOBAL DEFAULT 12 hbitmap_reset │ │ │ │ 7663: 00331225 6 FUNC GLOBAL DEFAULT 12 qmp_system_reset │ │ │ │ 7664: 005a6c1d 164 FUNC GLOBAL DEFAULT 12 tcg_tb_lookup │ │ │ │ - 7665: 0083bf3d 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFU_CLIENT_HANGUP_arg_members │ │ │ │ + 7665: 0083bf45 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFU_CLIENT_HANGUP_arg_members │ │ │ │ 7666: 011ec824 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpeqh │ │ │ │ 7667: 002e76dd 152 FUNC GLOBAL DEFAULT 12 gdb_init_gdbserver_state │ │ │ │ 7668: 011e4a1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgb │ │ │ │ - 7669: 0078a385 120 FUNC GLOBAL DEFAULT 12 block_crypto_amend_opts_init │ │ │ │ - 7670: 00881f55 196 FUNC GLOBAL DEFAULT 12 qemu_opts_foreach │ │ │ │ + 7669: 0078a38d 120 FUNC GLOBAL DEFAULT 12 block_crypto_amend_opts_init │ │ │ │ + 7670: 00881f5d 196 FUNC GLOBAL DEFAULT 12 qemu_opts_foreach │ │ │ │ 7671: 0059d521 108 FUNC GLOBAL DEFAULT 12 replay_gdb_attached │ │ │ │ 7672: 01302fde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_READ_DSTATE │ │ │ │ - 7673: 006d7cd5 240 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhw │ │ │ │ - 7674: 006f63d9 128 FUNC GLOBAL DEFAULT 12 helper_neon_pmull_h │ │ │ │ + 7673: 006d7cdd 240 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhw │ │ │ │ + 7674: 006f63e1 128 FUNC GLOBAL DEFAULT 12 helper_neon_pmull_h │ │ │ │ 7675: 012a9e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_UPDATE_IRQ_EVENT │ │ │ │ - 7676: 00828185 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCList │ │ │ │ + 7676: 0082818d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCList │ │ │ │ 7677: 01303170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TRANSFERRED_BYTES_DSTATE │ │ │ │ 7678: 005961f9 724 FUNC GLOBAL DEFAULT 12 tap_open │ │ │ │ 7679: 012b7498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_POSTCOPY_SEND_DISCARD_BITMAP_EVENT │ │ │ │ 7680: 011ec7a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpeqs │ │ │ │ - 7681: 00802bb5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync │ │ │ │ + 7681: 00802bbd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync │ │ │ │ 7682: 012b3a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_DOORBELL_READ_EVENT │ │ │ │ 7683: 01302472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_DSTATE │ │ │ │ 7684: 002bff3d 744 FUNC GLOBAL DEFAULT 12 bfloat16_sqrt │ │ │ │ - 7685: 0087e0a5 128 FUNC GLOBAL DEFAULT 12 fifo8_pop_bufptr │ │ │ │ + 7685: 0087e0ad 128 FUNC GLOBAL DEFAULT 12 fifo8_pop_bufptr │ │ │ │ 7686: 01301c62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_HCR_WRITE_DSTATE │ │ │ │ 7687: 00330e01 44 FUNC GLOBAL DEFAULT 12 qmp_query_current_machine │ │ │ │ 7688: 002c9ba1 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_strides │ │ │ │ - 7689: 0081c201 176 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend_members │ │ │ │ + 7689: 0081c209 176 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend_members │ │ │ │ 7690: 012a72ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_SYSTEM_CONFIG_READ_EVENT │ │ │ │ 7691: 011dc304 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu16 │ │ │ │ 7692: 003f79b9 132 FUNC GLOBAL DEFAULT 12 e1000e_start_recv │ │ │ │ - 7693: 00875135 268 FUNC GLOBAL DEFAULT 12 mod_utf8_codepoint │ │ │ │ + 7693: 0087513d 268 FUNC GLOBAL DEFAULT 12 mod_utf8_codepoint │ │ │ │ 7694: 012a89d0 156 OBJECT GLOBAL DEFAULT 24 hw_input_trace_events │ │ │ │ - 7695: 008a15a5 52 FUNC GLOBAL DEFAULT 12 json_lexer_init │ │ │ │ + 7695: 008a15ad 52 FUNC GLOBAL DEFAULT 12 json_lexer_init │ │ │ │ 7696: 012a720c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_UPDATE_MODE_EVENT │ │ │ │ 7697: 012a2ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_APPEND_EVENT │ │ │ │ 7698: 012b242c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_EVENT │ │ │ │ 7699: 01301b44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_SOURCES_DSTATE │ │ │ │ 7700: 00532b9d 26 FUNC GLOBAL DEFAULT 12 address_space_dispatch_compact │ │ │ │ 7701: 011fb7e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vand │ │ │ │ - 7702: 007e85a1 460 FUNC GLOBAL DEFAULT 12 bdrv_common_block_status_above │ │ │ │ + 7702: 007e85a9 460 FUNC GLOBAL DEFAULT 12 bdrv_common_block_status_above │ │ │ │ 7703: 005b57e9 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i32 │ │ │ │ - 7704: 0087340d 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rw │ │ │ │ + 7704: 00873415 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rw │ │ │ │ 7705: 012e0548 8 OBJECT GLOBAL DEFAULT 25 total_dirty_pages │ │ │ │ 7706: 012a5b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_RX_XFER_EVENT │ │ │ │ 7707: 0044d1f9 4 FUNC GLOBAL DEFAULT 12 pcie_doe_get_write_mbox_ptr │ │ │ │ 7708: 002be4a9 6 FUNC GLOBAL DEFAULT 12 float32_minnum │ │ │ │ 7709: 012b7818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_RESUME_EVENT │ │ │ │ - 7710: 0081d87d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StrOrNull │ │ │ │ + 7710: 0081d885 58 FUNC GLOBAL DEFAULT 12 qapi_free_StrOrNull │ │ │ │ 7711: 002c2599 160 FUNC GLOBAL DEFAULT 12 floatx80_round │ │ │ │ - 7712: 007e9191 68 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers │ │ │ │ + 7712: 007e9199 68 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers │ │ │ │ 7713: 013017cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_WRITEL_UNKNOWN_DSTATE │ │ │ │ 7714: 002def0d 54 FUNC GLOBAL DEFAULT 12 palette_init │ │ │ │ 7715: 012baeb8 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_transaction_trace_events_trace_events │ │ │ │ - 7716: 0075e015 244 FUNC GLOBAL DEFAULT 12 qmp_block_job_cancel │ │ │ │ - 7717: 00878971 64 FUNC GLOBAL DEFAULT 12 qemu_mutex_destroy │ │ │ │ + 7716: 0075e01d 244 FUNC GLOBAL DEFAULT 12 qmp_block_job_cancel │ │ │ │ + 7717: 00878979 64 FUNC GLOBAL DEFAULT 12 qemu_mutex_destroy │ │ │ │ 7718: 012066b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmlal_a64 │ │ │ │ 7719: 005d2875 126 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu8 │ │ │ │ - 7720: 0072c559 40 FUNC GLOBAL DEFAULT 12 qbus_set_bus_hotplug_handler │ │ │ │ + 7720: 0072c561 40 FUNC GLOBAL DEFAULT 12 qbus_set_bus_hotplug_handler │ │ │ │ 7721: 005e243d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_le_mmu │ │ │ │ 7722: 011e1fd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchl_be │ │ │ │ - 7723: 0081b811 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper │ │ │ │ - 7724: 00749c29 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_bit_str │ │ │ │ + 7723: 0081b819 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper │ │ │ │ + 7724: 00749c31 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_bit_str │ │ │ │ 7725: 012a6100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CDROM_REALIZE_EVENT │ │ │ │ 7726: 01178c90 12 OBJECT GLOBAL DEFAULT 21 DirtyRateStatus_lookup │ │ │ │ - 7727: 006e7219 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpneh │ │ │ │ + 7727: 006e7221 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpneh │ │ │ │ 7728: 005a6fd1 960 FUNC GLOBAL DEFAULT 12 tcg_region_init │ │ │ │ - 7729: 00803b41 212 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode_members │ │ │ │ + 7729: 00803b49 212 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode_members │ │ │ │ 7730: 003ffb21 54 FUNC GLOBAL DEFAULT 12 igb_receive_iov │ │ │ │ 7731: 0130319e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_DSTATE │ │ │ │ 7732: 005d33b5 128 FUNC GLOBAL DEFAULT 12 helper_gvec_les8 │ │ │ │ - 7733: 007ea4a1 20 FUNC GLOBAL DEFAULT 12 suspend_mux_open │ │ │ │ + 7733: 007ea4a9 20 FUNC GLOBAL DEFAULT 12 suspend_mux_open │ │ │ │ 7734: 005ee9d5 48 FUNC GLOBAL DEFAULT 12 kvm_arm_cpu_post_load │ │ │ │ 7735: 013033fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_REJECT_DSTATE │ │ │ │ 7736: 004dbfa5 564 FUNC GLOBAL DEFAULT 12 vfio_migration_set_state │ │ │ │ 7737: 01303598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ENABLE_DSTATE │ │ │ │ 7738: 002fa0f1 100 FUNC GLOBAL DEFAULT 12 aml_store │ │ │ │ 7739: 0044d39d 528 FUNC GLOBAL DEFAULT 12 pcie_doe_write_config │ │ │ │ - 7740: 007fc5a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsLUKS │ │ │ │ + 7740: 007fc5a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsLUKS │ │ │ │ 7741: 0120d404 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sm3tt1a │ │ │ │ 7742: 012a73fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_BITBLT_START_EVENT │ │ │ │ 7743: 0120d380 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sm3tt1b │ │ │ │ - 7744: 006e7411 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpnes │ │ │ │ + 7744: 006e7419 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpnes │ │ │ │ 7745: 012b05e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_EVENT │ │ │ │ 7746: 004d851d 260 FUNC GLOBAL DEFAULT 12 ccid_card_ccid_detach │ │ │ │ 7747: 012b3454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_DEVICE_FEATURE_EVENT │ │ │ │ - 7748: 007f8cc1 132 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListPolicy │ │ │ │ - 7749: 007fe69d 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper_members │ │ │ │ + 7748: 007f8cc9 132 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListPolicy │ │ │ │ + 7749: 007fe6a5 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper_members │ │ │ │ 7750: 01302062 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RX_STATE_DSTATE │ │ │ │ 7751: 005c8ed1 148 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mov_var │ │ │ │ 7752: 012a7ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_MASTER_WRITE_EVENT │ │ │ │ 7753: 0061425d 92 FUNC GLOBAL DEFAULT 12 helper_vfp_touhd_round_to_zero │ │ │ │ 7754: 005f23dd 1440 FUNC GLOBAL DEFAULT 12 define_pm_cpregs │ │ │ │ 7755: 01301d8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_RESET_DSTATE │ │ │ │ 7756: 005805a9 576 FUNC GLOBAL DEFAULT 12 handle_hmp_command │ │ │ │ 7757: 0060f719 26 FUNC GLOBAL DEFAULT 12 helper_neon_add_u8 │ │ │ │ - 7758: 0083e051 58 FUNC GLOBAL DEFAULT 12 qapi_free_AnnounceParameters │ │ │ │ - 7759: 006f55d1 182 FUNC GLOBAL DEFAULT 12 helper_gvec_sri_b │ │ │ │ + 7758: 0083e059 58 FUNC GLOBAL DEFAULT 12 qapi_free_AnnounceParameters │ │ │ │ + 7759: 006f55d9 182 FUNC GLOBAL DEFAULT 12 helper_gvec_sri_b │ │ │ │ 7760: 012b14f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_CAPAREG_EVENT │ │ │ │ - 7761: 006f57e1 292 FUNC GLOBAL DEFAULT 12 helper_gvec_sri_d │ │ │ │ + 7761: 006f57e9 292 FUNC GLOBAL DEFAULT 12 helper_gvec_sri_d │ │ │ │ 7762: 002c1a19 108 FUNC GLOBAL DEFAULT 12 normalizeFloatx80Subnormal │ │ │ │ - 7763: 0088a719 256 FUNC GLOBAL DEFAULT 12 uffd_register_memory │ │ │ │ - 7764: 00a62678 24 OBJECT GLOBAL DEFAULT 14 nominal_volume │ │ │ │ - 7765: 007fd591 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsQcow2 │ │ │ │ - 7766: 006f5689 172 FUNC GLOBAL DEFAULT 12 helper_gvec_sri_h │ │ │ │ + 7763: 0088a721 256 FUNC GLOBAL DEFAULT 12 uffd_register_memory │ │ │ │ + 7764: 00a62690 24 OBJECT GLOBAL DEFAULT 14 nominal_volume │ │ │ │ + 7765: 007fd599 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsQcow2 │ │ │ │ + 7766: 006f5691 172 FUNC GLOBAL DEFAULT 12 helper_gvec_sri_h │ │ │ │ 7767: 013023be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CFS_DSTATE │ │ │ │ 7768: 013017d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_RECEIVE_DSTATE │ │ │ │ 7769: 013035ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_REMOVE_DSTATE │ │ │ │ 7770: 012a47c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_CONNECT_EVENT │ │ │ │ 7771: 012ba30c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VM_GENERATION_ID_EVENT │ │ │ │ 7772: 0120dcc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_aesd │ │ │ │ - 7773: 00735881 204 FUNC GLOBAL DEFAULT 12 object_get_canonical_path │ │ │ │ + 7773: 00735889 204 FUNC GLOBAL DEFAULT 12 object_get_canonical_path │ │ │ │ 7774: 0130191c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_RES_DETACH_DSTATE │ │ │ │ 7775: 012a6c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_EVENT │ │ │ │ 7776: 0120dd4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_aese │ │ │ │ 7777: 002fe42d 608 FUNC GLOBAL DEFAULT 12 build_tpm2 │ │ │ │ 7778: 01302016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_TX_BD_BUSY_DSTATE │ │ │ │ - 7779: 007333fd 8 FUNC GLOBAL DEFAULT 12 object_child_foreach │ │ │ │ + 7779: 00733405 8 FUNC GLOBAL DEFAULT 12 object_child_foreach │ │ │ │ 7780: 002be059 176 FUNC GLOBAL DEFAULT 12 uint16_to_bfloat16 │ │ │ │ - 7781: 0084acd1 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend_disk │ │ │ │ + 7781: 0084acd9 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend_disk │ │ │ │ 7782: 003833fd 4 FUNC GLOBAL DEFAULT 12 i2c_start_send_async │ │ │ │ - 7783: 006f5735 172 FUNC GLOBAL DEFAULT 12 helper_gvec_sri_s │ │ │ │ + 7783: 006f573d 172 FUNC GLOBAL DEFAULT 12 helper_gvec_sri_s │ │ │ │ 7784: 012a4290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_ERR_EVENT │ │ │ │ 7785: 01303628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_RELEASE_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 7786: 011dc280 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu32 │ │ │ │ 7787: 0053c2d1 628 FUNC GLOBAL DEFAULT 12 ram_block_discard_range │ │ │ │ 7788: 013026a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPT_DMA_INTERRUPT_DSTATE │ │ │ │ 7789: 012b4264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_DETACH_EVENT │ │ │ │ - 7790: 0087efad 20 FUNC GLOBAL DEFAULT 12 loc_set_none │ │ │ │ + 7790: 0087efb5 20 FUNC GLOBAL DEFAULT 12 loc_set_none │ │ │ │ 7791: 0120d2fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sm3tt2a │ │ │ │ - 7792: 00849bd9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GuestPanicInformation_base_members │ │ │ │ + 7792: 00849be1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GuestPanicInformation_base_members │ │ │ │ 7793: 0120d278 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sm3tt2b │ │ │ │ 7794: 013014c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_REMOVE_DSTATE │ │ │ │ 7795: 012a6844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RO_WRITE_EVENT │ │ │ │ 7796: 013025c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_FORMAT_UNIT_DSTATE │ │ │ │ 7797: 013031aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RATE_LIMIT_POST_DSTATE │ │ │ │ 7798: 002b696d 268 FUNC GLOBAL DEFAULT 12 bfloat16_round_to_int │ │ │ │ 7799: 0121089c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_add_u8 │ │ │ │ - 7800: 006f0445 136 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_d │ │ │ │ - 7801: 006f1349 136 FUNC GLOBAL DEFAULT 12 helper_gvec_fmax_d │ │ │ │ + 7800: 006f044d 136 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_d │ │ │ │ + 7801: 006f1351 136 FUNC GLOBAL DEFAULT 12 helper_gvec_fmax_d │ │ │ │ 7802: 013014c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SYMLINK_DSTATE │ │ │ │ 7803: 01302e84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_PBA_DISABLE_DSTATE │ │ │ │ 7804: 012bb120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CRYPTODEV_EVENT │ │ │ │ 7805: 01302d74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_SETUP_DSTATE │ │ │ │ 7806: 0050fd89 92 FUNC GLOBAL DEFAULT 12 audio_be_get_id │ │ │ │ - 7807: 00732fd9 308 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast_assert │ │ │ │ + 7807: 00732fe1 308 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast_assert │ │ │ │ 7808: 01211814 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqrshl_b │ │ │ │ 7809: 004bb90d 96 FUNC GLOBAL DEFAULT 12 ohci_bus_stop │ │ │ │ 7810: 00382d69 72 FUNC GLOBAL DEFAULT 12 qmp_query_hv_balloon_status_report │ │ │ │ - 7811: 006f0345 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_h │ │ │ │ - 7812: 0080b8c5 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum_members │ │ │ │ - 7813: 006f1249 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fmax_h │ │ │ │ + 7811: 006f034d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_h │ │ │ │ + 7812: 0080b8cd 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum_members │ │ │ │ + 7813: 006f1251 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fmax_h │ │ │ │ 7814: 01211688 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqrshl_d │ │ │ │ 7815: 012a6b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_UPDATE_IRQ_EVENT │ │ │ │ - 7816: 0084ec05 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_get_state │ │ │ │ - 7817: 0085fed5 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo │ │ │ │ + 7816: 0084ec0d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_get_state │ │ │ │ + 7817: 0085fedd 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo │ │ │ │ 7818: 01301bb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ESCALATE_PRIO_DSTATE │ │ │ │ - 7819: 0082615d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_dismiss_arg_members │ │ │ │ + 7819: 00826165 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_dismiss_arg_members │ │ │ │ 7820: 005f02a1 44 FUNC GLOBAL DEFAULT 12 define_gcs_cpregs │ │ │ │ 7821: 004e4e91 68 FUNC GLOBAL DEFAULT 12 vfio_user_putfds │ │ │ │ 7822: 012b3584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG2_READ_EVENT │ │ │ │ - 7823: 007505f5 112 FUNC GLOBAL DEFAULT 12 qauthz_list_delete_rule │ │ │ │ - 7824: 0084f0d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapWrapper │ │ │ │ + 7823: 007505fd 112 FUNC GLOBAL DEFAULT 12 qauthz_list_delete_rule │ │ │ │ + 7824: 0084f0d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapWrapper │ │ │ │ 7825: 01211790 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqrshl_h │ │ │ │ 7826: 002d693d 50 FUNC GLOBAL DEFAULT 12 vnc_write_u8 │ │ │ │ - 7827: 0078c129 112 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdlock_main_loop │ │ │ │ + 7827: 0078c131 112 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdlock_main_loop │ │ │ │ 7828: 012a717c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_BITS_PPI_EVENT │ │ │ │ 7829: 0130321c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_RELOAD_COMPLETE_DSTATE │ │ │ │ - 7830: 008653d1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_vnc_password │ │ │ │ + 7830: 008653d9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_vnc_password │ │ │ │ 7831: 013032e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FILTER_REWRITER_CONN_OFFSET_DSTATE │ │ │ │ 7832: 012b6568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_DO_CALCULATE_VCPU_EVENT │ │ │ │ - 7833: 006f03c5 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_s │ │ │ │ + 7833: 006f03cd 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_s │ │ │ │ 7834: 012b1e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_READ_IMSK_EVENT │ │ │ │ - 7835: 006f12c9 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fmax_s │ │ │ │ + 7835: 006f12d1 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fmax_s │ │ │ │ 7836: 003b3ecd 408 FUNC GLOBAL DEFAULT 12 memory_device_plug │ │ │ │ 7837: 005d28f5 126 FUNC GLOBAL DEFAULT 12 helper_gvec_leu8 │ │ │ │ 7838: 01303270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_FIELD_DSTATE │ │ │ │ 7839: 012aff38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_DEVICE_REALIZE_EVENT │ │ │ │ 7840: 01302022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_CA_INIT_DSTATE │ │ │ │ 7841: 004eec01 228 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_get_features │ │ │ │ 7842: 005dfdcd 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchb_mmu │ │ │ │ 7843: 0121170c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqrshl_s │ │ │ │ - 7844: 00781f29 10 FUNC GLOBAL DEFAULT 12 blk_set_allow_write_beyond_eof │ │ │ │ + 7844: 00781f31 10 FUNC GLOBAL DEFAULT 12 blk_set_allow_write_beyond_eof │ │ │ │ 7845: 012b64c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PAGECACHE_INSERT_EVENT │ │ │ │ 7846: 012a4ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_ATTACH_EVENT │ │ │ │ - 7847: 00804a15 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge_members │ │ │ │ - 7848: 0080db1d 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs_members │ │ │ │ + 7847: 00804a1d 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge_members │ │ │ │ + 7848: 0080db25 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs_members │ │ │ │ 7849: 013010af 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_qom_c │ │ │ │ - 7850: 007c35d5 132 FUNC GLOBAL DEFAULT 12 vhdx_checksum_is_valid │ │ │ │ + 7850: 007c35dd 132 FUNC GLOBAL DEFAULT 12 vhdx_checksum_is_valid │ │ │ │ 7851: 01302870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_ALLOC_DSTATE │ │ │ │ 7852: 012bac20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_OBJECT_ADD_EVENT │ │ │ │ 7853: 005b9c7d 14 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i64 │ │ │ │ 7854: 012b49dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_START_EVENT │ │ │ │ 7855: 012aa88c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_READ_EVENT │ │ │ │ 7856: 012b8b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_TXT_NEW_EVENT │ │ │ │ 7857: 012a6874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_TX_FIFO_RESET_EVENT │ │ │ │ @@ -7863,277 +7863,277 @@ │ │ │ │ 7859: 012b7b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_OLD_PACKET_CHECK_FOUND_EVENT │ │ │ │ 7860: 002c7129 22 FUNC GLOBAL DEFAULT 12 graphic_hw_invalidate │ │ │ │ 7861: 01209b4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmul_d │ │ │ │ 7862: 002be641 276 FUNC GLOBAL DEFAULT 12 float128_max │ │ │ │ 7863: 01208eec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmax_d │ │ │ │ 7864: 012a4400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_META_REQUEST_EVENT │ │ │ │ 7865: 011dc9b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne8 │ │ │ │ - 7866: 0077ce0d 176 FUNC GLOBAL DEFAULT 12 backup_do_checkpoint │ │ │ │ + 7866: 0077ce15 176 FUNC GLOBAL DEFAULT 12 backup_do_checkpoint │ │ │ │ 7867: 012a83b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_AHCI_MEM_WRITE_EVENT │ │ │ │ 7868: 01209c54 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmul_h │ │ │ │ 7869: 00aa4a4c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_drive │ │ │ │ 7870: 01208ff4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmax_h │ │ │ │ - 7871: 007e61c9 184 FUNC GLOBAL DEFAULT 12 bdrv_co_activate │ │ │ │ - 7872: 00782495 192 FUNC GLOBAL DEFAULT 12 blk_aio_zone_report │ │ │ │ + 7871: 007e61d1 184 FUNC GLOBAL DEFAULT 12 bdrv_co_activate │ │ │ │ + 7872: 0078249d 192 FUNC GLOBAL DEFAULT 12 blk_aio_zone_report │ │ │ │ 7873: 012b2e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_PREPARE_RECEIVE_EVENT │ │ │ │ 7874: 01303828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_DSTATE │ │ │ │ 7875: 013013c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_LOOP_DSTATE │ │ │ │ 7876: 0060253d 150 FUNC GLOBAL DEFAULT 12 arm_sctlr │ │ │ │ - 7877: 00873525 8 FUNC GLOBAL DEFAULT 12 qemu_lock_fd │ │ │ │ + 7877: 0087352d 8 FUNC GLOBAL DEFAULT 12 qemu_lock_fd │ │ │ │ 7878: 0130367a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_EXPANSION_DSTATE │ │ │ │ 7879: 0061350d 228 FUNC GLOBAL DEFAULT 12 vfp_get_fpsr_from_host │ │ │ │ - 7880: 007fc30d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockIOThrottle │ │ │ │ + 7880: 007fc315 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockIOThrottle │ │ │ │ 7881: 0055d0fd 84 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_internal │ │ │ │ 7882: 012a4100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_READ_EVENT │ │ │ │ 7883: 012b9730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DRIVE_BACKUP_EVENT │ │ │ │ - 7884: 0081a7a9 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub_members │ │ │ │ - 7885: 007c0449 64 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_export │ │ │ │ + 7884: 0081a7b1 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub_members │ │ │ │ + 7885: 007c0451 64 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_export │ │ │ │ 7886: 00341e91 110 FUNC GLOBAL DEFAULT 12 cxl_event_init │ │ │ │ 7887: 012b1874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RX_READ_N2FRAME_EVENT │ │ │ │ 7888: 005efdf9 16 FUNC GLOBAL DEFAULT 12 define_cortex_a72_a57_a53_cp_reginfo │ │ │ │ 7889: 01209bd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmul_s │ │ │ │ - 7890: 0084e37d 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaList │ │ │ │ + 7890: 0084e385 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaList │ │ │ │ 7891: 01208f70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmax_s │ │ │ │ 7892: 012a9cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_HYP_READ_EVENT │ │ │ │ 7893: 012b5094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_RECV_HDR_EVENT │ │ │ │ 7894: 00571a8d 208 FUNC GLOBAL DEFAULT 12 qemu_save_device_state │ │ │ │ 7895: 00681e2d 100 FUNC GLOBAL DEFAULT 12 gen_gvec_uhsub │ │ │ │ 7896: 0130164c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_REG_DSTATE │ │ │ │ 7897: 013017bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_WRITEB_CTRL_DSTATE │ │ │ │ 7898: 011f2ba8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlaldavxsh │ │ │ │ - 7899: 0074e9c9 240 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_read │ │ │ │ + 7899: 0074e9d1 240 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_read │ │ │ │ 7900: 01302dee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_RAM_DSTATE │ │ │ │ - 7901: 007869b5 10 FUNC GLOBAL DEFAULT 12 block_copy_set_skip_unallocated │ │ │ │ - 7902: 0079b9ed 6 FUNC GLOBAL DEFAULT 12 progress_destroy │ │ │ │ + 7901: 007869bd 10 FUNC GLOBAL DEFAULT 12 block_copy_set_skip_unallocated │ │ │ │ + 7902: 0079b9f5 6 FUNC GLOBAL DEFAULT 12 progress_destroy │ │ │ │ 7903: 002fbedd 84 FUNC GLOBAL DEFAULT 12 aml_word_bus_number │ │ │ │ 7904: 00574c61 264 FUNC GLOBAL DEFAULT 12 migration_tls_channel_process_incoming │ │ │ │ 7905: 00530871 58 FUNC GLOBAL DEFAULT 12 memory_region_section_free_copy │ │ │ │ 7906: 01301ab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_ADDR_WRITE_DSTATE │ │ │ │ 7907: 012af538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4V_RTC_WRITE_EVENT │ │ │ │ 7908: 0057535d 96 FUNC GLOBAL DEFAULT 12 qmp_x_colo_lost_heartbeat │ │ │ │ - 7909: 006e0ea5 96 FUNC GLOBAL DEFAULT 12 helper_mve_sqshl │ │ │ │ + 7909: 006e0ead 96 FUNC GLOBAL DEFAULT 12 helper_mve_sqshl │ │ │ │ 7910: 013012fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_CLOSE_DSTATE │ │ │ │ 7911: 0032b011 132 FUNC GLOBAL DEFAULT 12 cpu_get_phys_page_debug │ │ │ │ - 7912: 007431c1 228 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full │ │ │ │ + 7912: 007431c9 228 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full │ │ │ │ 7913: 0052c40d 336 FUNC GLOBAL DEFAULT 12 memory_region_access_valid │ │ │ │ 7914: 005e0dd5 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_le_mmu │ │ │ │ 7915: 011f4db0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vadd_scalarb │ │ │ │ - 7916: 00826cb5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_dismiss │ │ │ │ + 7916: 00826cbd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_dismiss │ │ │ │ 7917: 0059a809 144 FUNC GLOBAL DEFAULT 12 replay_get_byte │ │ │ │ - 7918: 00874f15 8 FUNC GLOBAL DEFAULT 12 qemu_pstrcmp0 │ │ │ │ + 7918: 00874f1d 8 FUNC GLOBAL DEFAULT 12 qemu_pstrcmp0 │ │ │ │ 7919: 00514c1d 64 FUNC GLOBAL DEFAULT 12 get_fsdev_fsentry │ │ │ │ 7920: 0130264e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPD_DSTATE │ │ │ │ 7921: 0036a85d 688 FUNC GLOBAL DEFAULT 12 vga_ioport_write │ │ │ │ - 7922: 008692c9 228 FUNC GLOBAL DEFAULT 12 visit_type_uint8 │ │ │ │ + 7922: 008692d1 228 FUNC GLOBAL DEFAULT 12 visit_type_uint8 │ │ │ │ 7923: 01302f04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_CONFIG_DSTATE │ │ │ │ 7924: 012aa9dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_SECT_READ_EVENT │ │ │ │ 7925: 012a2f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_CLOSE_EVENT │ │ │ │ 7926: 003ef095 492 FUNC GLOBAL DEFAULT 12 net_tx_pkt_build_vheader │ │ │ │ 7927: 01301792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_READ_DSTATE │ │ │ │ - 7928: 00841159 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_DISCONNECTED_arg_members │ │ │ │ + 7928: 00841161 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_DISCONNECTED_arg_members │ │ │ │ 7929: 011f2b24 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlaldavxsw │ │ │ │ - 7930: 0076788d 280 FUNC GLOBAL DEFAULT 12 bdrv_append │ │ │ │ + 7930: 00767895 280 FUNC GLOBAL DEFAULT 12 bdrv_append │ │ │ │ 7931: 0130225c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_WRITE_DSTATE │ │ │ │ 7932: 0059b525 60 FUNC GLOBAL DEFAULT 12 replay_add_input_event │ │ │ │ 7933: 011f4d2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vadd_scalarh │ │ │ │ 7934: 005ed2a1 86 FUNC GLOBAL DEFAULT 12 arm_register_el_change_hook │ │ │ │ 7935: 013023f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ACQADDR_DSTATE │ │ │ │ 7936: 004e6825 156 FUNC GLOBAL DEFAULT 12 virtio_bus_ioeventfd_enabled │ │ │ │ 7937: 012a2ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_BUF_EVENT │ │ │ │ - 7938: 0085e631 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo │ │ │ │ - 7939: 007343cd 228 FUNC GLOBAL DEFAULT 12 object_property_set │ │ │ │ + 7938: 0085e639 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo │ │ │ │ + 7939: 007343d5 228 FUNC GLOBAL DEFAULT 12 object_property_set │ │ │ │ 7940: 006106a1 50 FUNC GLOBAL DEFAULT 12 helper_neon_cge_f32 │ │ │ │ 7941: 012ae944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DEL_CQ_EVENT │ │ │ │ 7942: 013014c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SYMLINK_RETURN_DSTATE │ │ │ │ 7943: 01301ed8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_GPR_WRITE_DSTATE │ │ │ │ 7944: 012a4a68 32 OBJECT GLOBAL DEFAULT 24 ebpf_trace_events │ │ │ │ 7945: 0047f119 128 FUNC GLOBAL DEFAULT 12 sdbus_data_ready │ │ │ │ 7946: 0044bfbd 68 FUNC GLOBAL DEFAULT 12 pcie_dev_ser_num_init │ │ │ │ 7947: 002bf2f1 288 FUNC GLOBAL DEFAULT 12 float32_scalbn │ │ │ │ 7948: 01303474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GRAB_DSTATE │ │ │ │ 7949: 0032b84d 10 FUNC GLOBAL DEFAULT 12 qdev_connect_gpio_out │ │ │ │ - 7950: 00827c21 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaCpuOptions │ │ │ │ + 7950: 00827c29 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaCpuOptions │ │ │ │ 7951: 012bbe5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_RESET_EVENT │ │ │ │ 7952: 013032b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_PROCESS_COMMAND_DSTATE │ │ │ │ - 7953: 007f0021 54 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write_impl │ │ │ │ - 7954: 00756c89 184 FUNC GLOBAL DEFAULT 12 nbd_client_new │ │ │ │ - 7955: 00842a79 58 FUNC GLOBAL DEFAULT 12 qapi_free_PrManagerHelperProperties │ │ │ │ + 7953: 007f0029 54 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write_impl │ │ │ │ + 7954: 00756c91 184 FUNC GLOBAL DEFAULT 12 nbd_client_new │ │ │ │ + 7955: 00842a81 58 FUNC GLOBAL DEFAULT 12 qapi_free_PrManagerHelperProperties │ │ │ │ 7956: 012b8a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_KEYMAP_WINDOWING_EVENT │ │ │ │ - 7957: 007f589d 328 FUNC GLOBAL DEFAULT 12 qmp_qmp_capabilities │ │ │ │ + 7957: 007f58a5 328 FUNC GLOBAL DEFAULT 12 qmp_qmp_capabilities │ │ │ │ 7958: 012b7bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_ADVANCE_CURRENT_ICOUNT_EVENT │ │ │ │ 7959: 00341f15 122 FUNC GLOBAL DEFAULT 12 cxl_discard_all_event_records │ │ │ │ 7960: 012b9360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_SET_IOTHREAD_EVENT │ │ │ │ 7961: 011f4ca8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vadd_scalarw │ │ │ │ - 7962: 0080baf9 80 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay_members │ │ │ │ - 7963: 007e17f1 160 FUNC GLOBAL DEFAULT 12 laio_has_fdsync │ │ │ │ + 7962: 0080bb01 80 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay_members │ │ │ │ + 7963: 007e17f9 160 FUNC GLOBAL DEFAULT 12 laio_has_fdsync │ │ │ │ 7964: 0052553d 100 FUNC GLOBAL DEFAULT 12 dirtylimit_vcpu_index_valid │ │ │ │ 7965: 011dc1fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu64 │ │ │ │ 7966: 01303500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_GT_UPDATE_IRQ_DSTATE │ │ │ │ - 7967: 00783ec1 80 FUNC GLOBAL DEFAULT 12 blk_add_remove_bs_notifier │ │ │ │ - 7968: 0084a059 280 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation_members │ │ │ │ + 7967: 00783ec9 80 FUNC GLOBAL DEFAULT 12 blk_add_remove_bs_notifier │ │ │ │ + 7968: 0084a061 280 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation_members │ │ │ │ 7969: 01301572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_EN_IOPORT_READB_DSTATE │ │ │ │ - 7970: 00864bb9 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_screendump │ │ │ │ + 7970: 00864bc1 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_screendump │ │ │ │ 7971: 012b4154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_PID_EVENT │ │ │ │ 7972: 01301fbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_READ_RRA_REGS_DSTATE │ │ │ │ 7973: 012ab4cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SYSCTRL_MEM_WRITEL_EVENT │ │ │ │ 7974: 0120e400 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_acgt_f32 │ │ │ │ 7975: 005f2331 82 FUNC GLOBAL DEFAULT 12 pmu_pre_el_change │ │ │ │ 7976: 0130179e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_WRITE_DSTATE │ │ │ │ 7977: 01300dfd 1 OBJECT GLOBAL DEFAULT 25 kvm_msi_via_irqfd_allowed │ │ │ │ 7978: 012ac108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_EVENT │ │ │ │ 7979: 0054263d 20 FUNC GLOBAL DEFAULT 12 qemu_register_powerdown_notifier │ │ │ │ 7980: 002ef8f9 130 FUNC GLOBAL DEFAULT 12 local_setxattr_nofollow │ │ │ │ - 7981: 0077c065 18 FUNC GLOBAL DEFAULT 12 block_acct_interval_next │ │ │ │ - 7982: 008a74b5 740 FUNC GLOBAL DEFAULT 12 vduse_dev_create │ │ │ │ + 7981: 0077c06d 18 FUNC GLOBAL DEFAULT 12 block_acct_interval_next │ │ │ │ + 7982: 008a74bd 740 FUNC GLOBAL DEFAULT 12 vduse_dev_create │ │ │ │ 7983: 013036be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BALLOON_DSTATE │ │ │ │ 7984: 01301b68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ROUTER_END_ESCALATE_DSTATE │ │ │ │ - 7985: 006e0b95 228 FUNC GLOBAL DEFAULT 12 helper_mve_uqrshll │ │ │ │ - 7986: 006fbd8d 324 FUNC GLOBAL DEFAULT 12 helper_sme2_luti4_1b │ │ │ │ + 7985: 006e0b9d 228 FUNC GLOBAL DEFAULT 12 helper_mve_uqrshll │ │ │ │ + 7986: 006fbd95 324 FUNC GLOBAL DEFAULT 12 helper_sme2_luti4_1b │ │ │ │ 7987: 002c9829 184 FUNC GLOBAL DEFAULT 12 cursor_get_mono_mask │ │ │ │ 7988: 0044d24d 18 FUNC GLOBAL DEFAULT 12 pcie_doe_get_obj_len │ │ │ │ 7989: 002ea5e1 436 FUNC GLOBAL DEFAULT 12 gdb_do_syscall │ │ │ │ 7990: 012b72b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_EVENT │ │ │ │ - 7991: 006fbed1 324 FUNC GLOBAL DEFAULT 12 helper_sme2_luti4_1h │ │ │ │ + 7991: 006fbed9 324 FUNC GLOBAL DEFAULT 12 helper_sme2_luti4_1h │ │ │ │ 7992: 00563341 34 FUNC GLOBAL DEFAULT 12 migrate_max_cpu_throttle │ │ │ │ 7993: 00583589 54 FUNC GLOBAL DEFAULT 12 eth_fix_ip4_checksum │ │ │ │ 7994: 0032b16d 44 FUNC GLOBAL DEFAULT 12 cpu_write_elf64_note │ │ │ │ 7995: 0055cae1 60 FUNC GLOBAL DEFAULT 12 migration_add_notifier │ │ │ │ 7996: 005e6c55 66 FUNC GLOBAL DEFAULT 12 tcg_handle_interrupt │ │ │ │ 7997: 00523b21 40 FUNC GLOBAL DEFAULT 12 cpu_stop_current │ │ │ │ 7998: 013016f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNLOCK1_FAILED_DSTATE │ │ │ │ 7999: 012ad0e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_NONMSIX_ICR_READ_EVENT │ │ │ │ 8000: 012b5678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_POPPED_EVENT │ │ │ │ - 8001: 0082cd01 132 FUNC GLOBAL DEFAULT 12 visit_type_SmbiosEntryPointType │ │ │ │ - 8002: 0078d305 188 FUNC GLOBAL DEFAULT 12 bdrv_drain_poll │ │ │ │ + 8001: 0082cd09 132 FUNC GLOBAL DEFAULT 12 visit_type_SmbiosEntryPointType │ │ │ │ + 8002: 0078d30d 188 FUNC GLOBAL DEFAULT 12 bdrv_drain_poll │ │ │ │ 8003: 012aa89c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_MEM_VALID_EVENT │ │ │ │ 8004: 002cd171 134 FUNC GLOBAL DEFAULT 12 qemu_drm_format_to_pixman │ │ │ │ 8005: 0130311c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_POST_DSTATE │ │ │ │ - 8006: 006fc015 304 FUNC GLOBAL DEFAULT 12 helper_sme2_luti4_1s │ │ │ │ + 8006: 006fc01d 304 FUNC GLOBAL DEFAULT 12 helper_sme2_luti4_1s │ │ │ │ 8007: 0130219a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_RDTR_FPD_NOT_RUNNING_DSTATE │ │ │ │ 8008: 0130313a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_WRITE_DSTATE │ │ │ │ - 8009: 008211a1 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS │ │ │ │ + 8009: 008211a9 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS │ │ │ │ 8010: 00329b95 112 FUNC GLOBAL DEFAULT 12 ptimer_set_period │ │ │ │ - 8011: 00835391 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOExitReason │ │ │ │ - 8012: 00896161 122 FUNC GLOBAL DEFAULT 12 readline_add_completion │ │ │ │ + 8011: 00835399 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOExitReason │ │ │ │ + 8012: 00896169 122 FUNC GLOBAL DEFAULT 12 readline_add_completion │ │ │ │ 8013: 012b3b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_SUCCESS_EVENT │ │ │ │ 8014: 01302032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RX_RBD_DSTATE │ │ │ │ 8015: 00aa49d4 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_macaddr │ │ │ │ 8016: 01302384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_IOCSCI_DSTATE │ │ │ │ 8017: 005cff09 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sub16 │ │ │ │ - 8018: 0081b735 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper │ │ │ │ + 8018: 0081b73d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper │ │ │ │ 8019: 0041f4dd 4 FUNC GLOBAL DEFAULT 12 desc_ring_get_size │ │ │ │ - 8020: 0076cf41 572 FUNC GLOBAL DEFAULT 12 bdrv_find_backing_image │ │ │ │ + 8020: 0076cf49 572 FUNC GLOBAL DEFAULT 12 bdrv_find_backing_image │ │ │ │ 8021: 01177fd8 16 OBJECT GLOBAL DEFAULT 21 qmp_schema_qlit │ │ │ │ 8022: 013038b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INPUT_SEND_EVENT_DSTATE │ │ │ │ - 8023: 0072f3fd 144 FUNC GLOBAL DEFAULT 12 machine_get_container │ │ │ │ + 8023: 0072f405 144 FUNC GLOBAL DEFAULT 12 machine_get_container │ │ │ │ 8024: 0051a065 164 FUNC GLOBAL DEFAULT 12 hmp_snapshot_delete_blkdev_internal │ │ │ │ - 8025: 006f9f69 60 FUNC GLOBAL DEFAULT 12 helper_gvec_ummla_b │ │ │ │ - 8026: 00783455 118 FUNC GLOBAL DEFAULT 12 blk_co_pwritev │ │ │ │ + 8025: 006f9f71 60 FUNC GLOBAL DEFAULT 12 helper_gvec_ummla_b │ │ │ │ + 8026: 0078345d 118 FUNC GLOBAL DEFAULT 12 blk_co_pwritev │ │ │ │ 8027: 012aaa4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_SET_ALT_EVENT │ │ │ │ 8028: 0130291e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RESET_DSTATE │ │ │ │ - 8029: 006fc145 392 FUNC GLOBAL DEFAULT 12 helper_sme2_luti4_2b │ │ │ │ + 8029: 006fc14d 392 FUNC GLOBAL DEFAULT 12 helper_sme2_luti4_2b │ │ │ │ 8030: 012aae2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_CLK_EVENT │ │ │ │ 8031: 012a3290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PROCESS_COMPLETION_EVENT │ │ │ │ 8032: 013024fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSAPIC_REG_WRITE_DSTATE │ │ │ │ 8033: 012b2f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_AUTO_SCAN_DISABLED_EVENT │ │ │ │ - 8034: 0084d92d 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter_members │ │ │ │ + 8034: 0084d935 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter_members │ │ │ │ 8035: 00309e19 2332 FUNC GLOBAL DEFAULT 12 tpm_build_ppi_acpi │ │ │ │ - 8036: 0081f5cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlot │ │ │ │ + 8036: 0081f5d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlot │ │ │ │ 8037: 011f0bb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabavsb │ │ │ │ 8038: 004d81c1 240 FUNC GLOBAL DEFAULT 12 ccid_card_send_apdu_to_guest │ │ │ │ 8039: 004b4569 192 FUNC GLOBAL DEFAULT 12 usb_ep_get_type │ │ │ │ - 8040: 006fc2cd 400 FUNC GLOBAL DEFAULT 12 helper_sme2_luti4_2h │ │ │ │ + 8040: 006fc2d5 400 FUNC GLOBAL DEFAULT 12 helper_sme2_luti4_2h │ │ │ │ 8041: 01302edc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UPDATE_PAGE_SIZE_MASK_DSTATE │ │ │ │ 8042: 012ab26c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_READ_EVENT │ │ │ │ - 8043: 00734299 48 FUNC GLOBAL DEFAULT 12 object_property_del │ │ │ │ + 8043: 007342a1 48 FUNC GLOBAL DEFAULT 12 object_property_del │ │ │ │ 8044: 01204df4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srsra_b │ │ │ │ 8045: 01303da6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_ANY_DSTATE │ │ │ │ - 8046: 00842c59 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngEgdProperties │ │ │ │ + 8046: 00842c61 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngEgdProperties │ │ │ │ 8047: 011f0b2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabavsh │ │ │ │ 8048: 01204c68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srsra_d │ │ │ │ 8049: 012b58f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_UNALIGNED_EVENT │ │ │ │ 8050: 01301c98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_PMR_WRITE_DSTATE │ │ │ │ 8051: 012a8b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_WRITE_DATA_EVENT │ │ │ │ 8052: 005d8085 14 FUNC GLOBAL DEFAULT 12 translator_io_start │ │ │ │ - 8053: 007e5329 380 FUNC GLOBAL DEFAULT 12 bdrv_invalidate_cache │ │ │ │ + 8053: 007e5331 380 FUNC GLOBAL DEFAULT 12 bdrv_invalidate_cache │ │ │ │ 8054: 01204d70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srsra_h │ │ │ │ 8055: 00330ca1 352 FUNC GLOBAL DEFAULT 12 qmp_query_machines │ │ │ │ 8056: 0053053d 124 FUNC GLOBAL DEFAULT 12 memory_region_set_address │ │ │ │ 8057: 012ac768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_NORXD_EVENT │ │ │ │ 8058: 01301734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DEVICE_DESTROY_DSTATE │ │ │ │ - 8059: 006fc45d 368 FUNC GLOBAL DEFAULT 12 helper_sme2_luti4_2s │ │ │ │ + 8059: 006fc465 368 FUNC GLOBAL DEFAULT 12 helper_sme2_luti4_2s │ │ │ │ 8060: 0050f4a9 178 FUNC GLOBAL DEFAULT 12 AUD_set_volume_out │ │ │ │ - 8061: 008818f5 6 FUNC GLOBAL DEFAULT 12 qemu_opts_loc_restore │ │ │ │ + 8061: 008818fd 6 FUNC GLOBAL DEFAULT 12 qemu_opts_loc_restore │ │ │ │ 8062: 012a96cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VSYNC_EVENT │ │ │ │ 8063: 011eb27c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrint_rm_h │ │ │ │ 8064: 011ff124 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrw_sg_os_uw │ │ │ │ 8065: 012ae6c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_INTM_SET_EVENT │ │ │ │ 8066: 01301700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_UNKNOWN_STATE_DSTATE │ │ │ │ 8067: 012aa80c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLIIO_WRITE_EVENT │ │ │ │ 8068: 012aac5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPU_PWRCTRL_WRITE_EVENT │ │ │ │ 8069: 00297249 260 FUNC GLOBAL DEFAULT 12 process_queued_cpu_work │ │ │ │ 8070: 011f0aa8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabavsw │ │ │ │ 8071: 005fbe5d 1032 FUNC GLOBAL DEFAULT 12 cpsr_write │ │ │ │ 8072: 01204cec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srsra_s │ │ │ │ - 8073: 007368d9 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint32_ptr │ │ │ │ + 8073: 007368e1 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint32_ptr │ │ │ │ 8074: 012b35c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG1_READ_EVENT │ │ │ │ 8075: 005c0d21 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i64_chk │ │ │ │ 8076: 005e25bd 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_le_mmu │ │ │ │ 8077: 011eb1f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrint_rm_s │ │ │ │ - 8078: 007f0ac9 120 FUNC GLOBAL DEFAULT 12 qmp_query_chardev │ │ │ │ - 8079: 00874409 172 FUNC GLOBAL DEFAULT 12 qemu_strtod_finite │ │ │ │ + 8078: 007f0ad1 120 FUNC GLOBAL DEFAULT 12 qmp_query_chardev │ │ │ │ + 8079: 00874411 172 FUNC GLOBAL DEFAULT 12 qemu_strtod_finite │ │ │ │ 8080: 003ff791 132 FUNC GLOBAL DEFAULT 12 igb_start_recv │ │ │ │ - 8081: 007b1799 74 FUNC GLOBAL DEFAULT 12 qcow2_discard_cluster │ │ │ │ - 8082: 0084f9f5 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper │ │ │ │ + 8081: 007b17a1 74 FUNC GLOBAL DEFAULT 12 qcow2_discard_cluster │ │ │ │ + 8082: 0084f9fd 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper │ │ │ │ 8083: 012b21e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_READL_INVALID_EVENT │ │ │ │ - 8084: 00819531 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocketWrapper │ │ │ │ + 8084: 00819539 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocketWrapper │ │ │ │ 8085: 01301fb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_TRANSMIT_TXLEN_ERROR_DSTATE │ │ │ │ 8086: 00556ed1 24 FUNC GLOBAL DEFAULT 12 global_state_store │ │ │ │ - 8087: 00764ea1 212 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue_free │ │ │ │ - 8088: 00816ac1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVhostUserBlk │ │ │ │ - 8089: 0071f571 88 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier_no_poll │ │ │ │ + 8087: 00764ea9 212 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue_free │ │ │ │ + 8088: 00816ac9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVhostUserBlk │ │ │ │ + 8089: 0071f579 88 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier_no_poll │ │ │ │ 8090: 00514015 50 FUNC GLOBAL DEFAULT 12 fsdev_throttle_cleanup │ │ │ │ 8091: 012a5204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_SEL_READ_EVENT │ │ │ │ 8092: 00444d75 46 FUNC GLOBAL DEFAULT 12 pci_find_capability │ │ │ │ 8093: 01302d6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_CONNECT_AND_BIND_DSTATE │ │ │ │ 8094: 012b8cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_NOTDIRTY_WRITE_ACCESS_EVENT │ │ │ │ 8095: 01302bc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_DSTATE │ │ │ │ 8096: 01302a64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_SQID_DSTATE │ │ │ │ 8097: 012a712c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_WRITE_EVENT │ │ │ │ 8098: 01302fe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_EXPIRED_DSTATE │ │ │ │ 8099: 00524b65 60 FUNC GLOBAL DEFAULT 12 qemu_list_data_dirs │ │ │ │ - 8100: 0078b515 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_readonly │ │ │ │ - 8101: 00878cf9 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_trylock_impl │ │ │ │ - 8102: 007fc655 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapChecks │ │ │ │ + 8100: 0078b51d 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_readonly │ │ │ │ + 8101: 00878d01 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_trylock_impl │ │ │ │ + 8102: 007fc65d 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapChecks │ │ │ │ 8103: 0052332d 76 FUNC GLOBAL DEFAULT 12 qemu_cpu_kick_self │ │ │ │ 8104: 012a61d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_REPORT_EVENT │ │ │ │ 8105: 012ad418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_LEN_EVENT │ │ │ │ 8106: 012accb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_POOL_FOUND_EVENT │ │ │ │ 8107: 01301782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_UART_WRITE_DSTATE │ │ │ │ 8108: 01302d02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_DEVICE_RESPONSE_DSTATE │ │ │ │ 8109: 012b32e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SENSE_EVENT │ │ │ │ 8110: 012ba6ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_XEN_REPLICATION_STATUS_EVENT │ │ │ │ 8111: 012b05c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_READ_EVENT │ │ │ │ - 8112: 008078c5 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2EncryptionFormat │ │ │ │ - 8113: 00736619 100 FUNC GLOBAL DEFAULT 12 object_class_property_add_enum │ │ │ │ + 8112: 008078cd 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2EncryptionFormat │ │ │ │ + 8113: 00736621 100 FUNC GLOBAL DEFAULT 12 object_class_property_add_enum │ │ │ │ 8114: 01303854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_DEL_DSTATE │ │ │ │ 8115: 005cff81 124 FUNC GLOBAL DEFAULT 12 helper_gvec_sub32 │ │ │ │ 8116: 00587fbd 98 FUNC GLOBAL DEFAULT 12 qemu_flush_queued_packets │ │ │ │ 8117: 005b5bbd 120 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i32 │ │ │ │ 8118: 004eb1f5 484 FUNC GLOBAL DEFAULT 12 virtio_pci_types_register │ │ │ │ 8119: 012b4c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_WRITE_EVENT │ │ │ │ - 8120: 007fd519 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptions │ │ │ │ + 8120: 007fd521 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptions │ │ │ │ 8121: 012afd98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_DATA_INVALID_EVENT │ │ │ │ - 8122: 0071ddd1 4 FUNC GLOBAL DEFAULT 12 virtio_vector_next_queue │ │ │ │ + 8122: 0071ddd9 4 FUNC GLOBAL DEFAULT 12 virtio_vector_next_queue │ │ │ │ 8123: 0059af6d 456 FUNC GLOBAL DEFAULT 12 replay_advance_current_icount │ │ │ │ 8124: 0120762c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bfmls_idx │ │ │ │ 8125: 013019e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_READ_DSTATE │ │ │ │ 8126: 0045aca1 6 FUNC GLOBAL DEFAULT 12 scsi_req_get_buf │ │ │ │ 8127: 00334a5d 172 FUNC GLOBAL DEFAULT 12 nmi_monitor_handle │ │ │ │ - 8128: 007acc85 1792 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_link_l2 │ │ │ │ + 8128: 007acc8d 1792 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_link_l2 │ │ │ │ 8129: 01302684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_STATUS_ERROR_DSTATE │ │ │ │ 8130: 01302264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_OVERSIZED_DSTATE │ │ │ │ 8131: 01301970 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_WRITE_DSTATE │ │ │ │ 8132: 0120e2f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_acgt_f64 │ │ │ │ 8133: 0032b4a9 192 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_in_named_with_opaque │ │ │ │ 8134: 005ca245 156 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nand │ │ │ │ 8135: 00568f35 56 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test │ │ │ │ @@ -8141,46 +8141,46 @@ │ │ │ │ 8137: 0044af3d 68 FUNC GLOBAL DEFAULT 12 pcie_cap_deverr_init │ │ │ │ 8138: 0053e2e9 84 FUNC GLOBAL DEFAULT 12 hmp_info_qtree │ │ │ │ 8139: 005148b1 52 FUNC GLOBAL DEFAULT 12 p9array_new_V9fsString │ │ │ │ 8140: 006814c1 48 FUNC GLOBAL DEFAULT 12 gen_gvec_sshl │ │ │ │ 8141: 0050d749 22 FUNC GLOBAL DEFAULT 12 AUD_init_time_stamp_out │ │ │ │ 8142: 012ba420 236 OBJECT GLOBAL DEFAULT 24 qapi_commands_migration_trace_events_trace_events │ │ │ │ 8143: 013028c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_END_TRANSFER_DSTATE │ │ │ │ - 8144: 0086f001 92 FUNC GLOBAL DEFAULT 12 qdict_get_try_str │ │ │ │ + 8144: 0086f009 92 FUNC GLOBAL DEFAULT 12 qdict_get_try_str │ │ │ │ 8145: 00524959 340 FUNC GLOBAL DEFAULT 12 qemu_find_file │ │ │ │ 8146: 011f0a24 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabavub │ │ │ │ 8147: 012b468c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_DEVICE_CONFIG_STATE_EVENT │ │ │ │ 8148: 0053400d 252 FUNC GLOBAL DEFAULT 12 physical_memory_set_dirty_flag │ │ │ │ 8149: 005e3c29 28 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgq_le │ │ │ │ - 8150: 006fc5cd 380 FUNC GLOBAL DEFAULT 12 helper_sme2_luti4_4h │ │ │ │ + 8150: 006fc5d5 380 FUNC GLOBAL DEFAULT 12 helper_sme2_luti4_4h │ │ │ │ 8151: 012b2fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_STOP_EVENT │ │ │ │ 8152: 00680f49 40 FUNC GLOBAL DEFAULT 12 gen_gvec_sshr │ │ │ │ 8153: 011f09a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabavuh │ │ │ │ 8154: 012ac878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MIF_WRITE_EVENT │ │ │ │ 8155: 005422cd 16 FUNC GLOBAL DEFAULT 12 qemu_wakeup_suspend_enabled │ │ │ │ 8156: 00300de5 160 FUNC GLOBAL DEFAULT 12 acpi_memory_plug_cb │ │ │ │ 8157: 012b7b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_EVENT_EVENT │ │ │ │ 8158: 011f52d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmul270h │ │ │ │ 8159: 012b461c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VMSTATE_CHANGE_PREPARE_EVENT │ │ │ │ 8160: 012aaf1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_ACCESS_BLOCKED_EVENT │ │ │ │ 8161: 0130144e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_PRE_SAVE_DSTATE │ │ │ │ 8162: 012aea34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VERIFY_CB_EVENT │ │ │ │ 8163: 012ac088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_UNREALIZE_EVENT │ │ │ │ - 8164: 006fc749 348 FUNC GLOBAL DEFAULT 12 helper_sme2_luti4_4s │ │ │ │ + 8164: 006fc751 348 FUNC GLOBAL DEFAULT 12 helper_sme2_luti4_4s │ │ │ │ 8165: 012b86cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_REJECT_EVENT │ │ │ │ 8166: 01302930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IBEX_SPI_HOST_RESET_DSTATE │ │ │ │ 8167: 01302de6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_UPDATE_DSTATE │ │ │ │ 8168: 013027ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_READ_START_DSTATE │ │ │ │ 8169: 00331351 92 FUNC GLOBAL DEFAULT 12 qmp_x_query_irq │ │ │ │ 8170: 00297421 128 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove_by_ref │ │ │ │ 8171: 012ab7dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCOM_READ_EVENT │ │ │ │ 8172: 012b3f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_PORT_WRITE_EVENT │ │ │ │ 8173: 002be449 6 FUNC GLOBAL DEFAULT 12 bfloat16_maxnum │ │ │ │ - 8174: 008298d9 252 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo_members │ │ │ │ - 8175: 0082d641 108 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo_members │ │ │ │ + 8174: 008298e1 252 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo_members │ │ │ │ + 8175: 0082d649 108 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo_members │ │ │ │ 8176: 012a47f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_LOADING_EVENT │ │ │ │ 8177: 011f5254 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmul270s │ │ │ │ 8178: 011f091c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabavuw │ │ │ │ 8179: 012b5748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_VQ_GET_ADDR_EVENT │ │ │ │ 8180: 00596171 134 FUNC GLOBAL DEFAULT 12 tap_disable │ │ │ │ 8181: 0130251a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_REG_READ_DSTATE │ │ │ │ 8182: 01301085 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_common_c │ │ │ │ @@ -8192,94 +8192,94 @@ │ │ │ │ 8188: 012b8eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_RELEASE_BEGIN_EVENT │ │ │ │ 8189: 012a8560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_WRITE_EVENT │ │ │ │ 8190: 012b0ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_COMPLETE_EVENT │ │ │ │ 8191: 012145f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sltos_round_to_nearest │ │ │ │ 8192: 00552539 84 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_init │ │ │ │ 8193: 012aebc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FORMAT_SET_EVENT │ │ │ │ 8194: 002ef611 376 FUNC GLOBAL DEFAULT 12 v9fs_list_xattr │ │ │ │ - 8195: 0072ac61 52 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits │ │ │ │ - 8196: 0084e985 160 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo_members │ │ │ │ + 8195: 0072ac69 52 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits │ │ │ │ + 8196: 0084e98d 160 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo_members │ │ │ │ 8197: 01202328 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sclamp_b │ │ │ │ 8198: 012b5518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SET_CONFIG_EVENT │ │ │ │ - 8199: 0084cf39 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequestList │ │ │ │ - 8200: 0082baad 260 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo_members │ │ │ │ + 8199: 0084cf41 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequestList │ │ │ │ + 8200: 0082bab5 260 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo_members │ │ │ │ 8201: 0120219c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sclamp_d │ │ │ │ 8202: 01301508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_LABEL_DSTATE │ │ │ │ 8203: 0032c5a5 268 FUNC GLOBAL DEFAULT 12 load_image_gzipped_buffer │ │ │ │ 8204: 01301adc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_INTR_DSTATE │ │ │ │ 8205: 01303732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COLO_STATUS_DSTATE │ │ │ │ 8206: 012022a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sclamp_h │ │ │ │ 8207: 01301820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MAP_MEMORY_DSTATE │ │ │ │ 8208: 0120c300 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usdot_idx_4b │ │ │ │ - 8209: 007b1641 344 FUNC GLOBAL DEFAULT 12 qcow2_free_any_cluster │ │ │ │ + 8209: 007b1649 344 FUNC GLOBAL DEFAULT 12 qcow2_free_any_cluster │ │ │ │ 8210: 012b04f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DMA_READ_ERROR_EVENT │ │ │ │ 8211: 0063be6d 152 FUNC GLOBAL DEFAULT 12 allwinner_h3_bootrom_setup │ │ │ │ 8212: 00543165 68 FUNC GLOBAL DEFAULT 12 tpm_init │ │ │ │ - 8213: 008097f5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionCreateOptions_base_members │ │ │ │ - 8214: 0072ec6d 92 FUNC GLOBAL DEFAULT 12 qdev_try_new │ │ │ │ + 8213: 008097fd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionCreateOptions_base_members │ │ │ │ + 8214: 0072ec75 92 FUNC GLOBAL DEFAULT 12 qdev_try_new │ │ │ │ 8215: 002ffe61 112 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_calc_overflow_time │ │ │ │ 8216: 011dbac4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les16 │ │ │ │ 8217: 01202220 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sclamp_s │ │ │ │ - 8218: 00808899 256 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster_members │ │ │ │ + 8218: 008088a1 256 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster_members │ │ │ │ 8219: 002c4b0d 148 FUNC GLOBAL DEFAULT 12 helper_crypto_sha512su0 │ │ │ │ 8220: 002c4ba1 172 FUNC GLOBAL DEFAULT 12 helper_crypto_sha512su1 │ │ │ │ - 8221: 0089e909 184 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord_members │ │ │ │ - 8222: 00851495 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus │ │ │ │ + 8221: 0089e911 184 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord_members │ │ │ │ + 8222: 0085149d 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus │ │ │ │ 8223: 006140bd 56 FUNC GLOBAL DEFAULT 12 helper_vfp_sltod_round_to_nearest │ │ │ │ 8224: 012a8224 396 OBJECT GLOBAL DEFAULT 24 hw_ide_trace_events │ │ │ │ 8225: 0059c611 40 FUNC GLOBAL DEFAULT 12 replay_event_net_save │ │ │ │ 8226: 012ad028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_TIDV_FPD_RUNNING_EVENT │ │ │ │ 8227: 00512685 68 FUNC GLOBAL DEFAULT 12 hmp_info_chardev │ │ │ │ 8228: 01301d56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_WRITE_MMR_DSTATE │ │ │ │ 8229: 0130213e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIMS_DSTATE │ │ │ │ - 8230: 0071a005 312 FUNC GLOBAL DEFAULT 12 vfio_pci_interrupt_setup │ │ │ │ + 8230: 0071a00d 312 FUNC GLOBAL DEFAULT 12 vfio_pci_interrupt_setup │ │ │ │ 8231: 002fa041 176 FUNC GLOBAL DEFAULT 12 aml_to_decimalstring │ │ │ │ 8232: 005ee8e9 44 FUNC GLOBAL DEFAULT 12 kvm_arm_sve_get_vls │ │ │ │ 8233: 002cbd11 50 FUNC GLOBAL DEFAULT 12 qemu_input_event_sync │ │ │ │ - 8234: 0084f329 4 FUNC GLOBAL DEFAULT 12 visit_type_Abort_members │ │ │ │ + 8234: 0084f331 4 FUNC GLOBAL DEFAULT 12 visit_type_Abort_members │ │ │ │ 8235: 0130178e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_RESET_DSTATE │ │ │ │ - 8236: 0081f825 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsAnonProperties │ │ │ │ + 8236: 0081f82d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsAnonProperties │ │ │ │ 8237: 0130131c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_CANCEL_DSTATE │ │ │ │ - 8238: 007888b5 396 FUNC GLOBAL DEFAULT 12 qmp_blockdev_create │ │ │ │ + 8238: 007888bd 396 FUNC GLOBAL DEFAULT 12 qmp_blockdev_create │ │ │ │ 8239: 0130303c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_DEVICE_DIRTY_DSTATE │ │ │ │ 8240: 00581029 244 FUNC GLOBAL DEFAULT 12 qmp_add_client │ │ │ │ 8241: 012b0128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_SET_EVENT │ │ │ │ - 8242: 00862009 16 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper_members │ │ │ │ + 8242: 00862011 16 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper_members │ │ │ │ 8243: 01301097 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_introspect_c │ │ │ │ 8244: 00515619 68 FUNC GLOBAL DEFAULT 12 qmp_query_dump │ │ │ │ 8245: 01302ab2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_REALIZE_DSTATE │ │ │ │ 8246: 012ae204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ENTRY_SIZE_EVENT │ │ │ │ 8247: 013019b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_ASPEED_APB2OPB_READ_DSTATE │ │ │ │ - 8248: 00736a69 84 FUNC GLOBAL DEFAULT 12 object_property_set_description │ │ │ │ + 8248: 00736a71 84 FUNC GLOBAL DEFAULT 12 object_property_set_description │ │ │ │ 8249: 005714a1 512 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy_iterable │ │ │ │ - 8250: 0088e36d 74 FUNC GLOBAL DEFAULT 12 thread_pool_adjust_max_threads_to_work │ │ │ │ + 8250: 0088e375 74 FUNC GLOBAL DEFAULT 12 thread_pool_adjust_max_threads_to_work │ │ │ │ 8251: 012b4cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_SUB_VENDOR_ID_EVENT │ │ │ │ 8252: 011e2058 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchl_le │ │ │ │ 8253: 00526a65 12 FUNC GLOBAL DEFAULT 12 is_mlock_on_fault │ │ │ │ 8254: 012afc88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNMAP_EVENT │ │ │ │ 8255: 002be5b1 48 FUNC GLOBAL DEFAULT 12 float64_minnum │ │ │ │ 8256: 012a6b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_INSTANCE_INIT_EVENT │ │ │ │ 8257: 005307c5 172 FUNC GLOBAL DEFAULT 12 memory_region_section_new_copy │ │ │ │ - 8258: 0072beb1 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_change_notify │ │ │ │ - 8259: 0072c531 40 FUNC GLOBAL DEFAULT 12 qbus_set_hotplug_handler │ │ │ │ + 8258: 0072beb9 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_change_notify │ │ │ │ + 8259: 0072c539 40 FUNC GLOBAL DEFAULT 12 qbus_set_hotplug_handler │ │ │ │ 8260: 004b1cd1 100 FUNC GLOBAL DEFAULT 12 usb_device_handle_attach │ │ │ │ 8261: 012a5b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CODE_EVENT │ │ │ │ 8262: 01301d02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_CHECK_IRQS_DSTATE │ │ │ │ 8263: 013021f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_DISABLED_DSTATE │ │ │ │ 8264: 0130323e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_GET_FD_DSTATE │ │ │ │ - 8265: 00829215 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NumaOptions_base_members │ │ │ │ + 8265: 0082921d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NumaOptions_base_members │ │ │ │ 8266: 012a45e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_STATE_CHANGED_EVENT │ │ │ │ - 8267: 00768e41 224 FUNC GLOBAL DEFAULT 12 bdrv_amend_options │ │ │ │ - 8268: 007f9475 58 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfo │ │ │ │ + 8267: 00768e49 224 FUNC GLOBAL DEFAULT 12 bdrv_amend_options │ │ │ │ + 8268: 007f947d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfo │ │ │ │ 8269: 005118f5 4 FUNC GLOBAL DEFAULT 12 st_rate_stop │ │ │ │ 8270: 01301724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDC_IOPORT_WRITE_DSTATE │ │ │ │ 8271: 0031d97d 20 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_w25q80bl │ │ │ │ 8272: 012a5c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_FIFO_GET_EVENT │ │ │ │ 8273: 012b6c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_FLUSH_EVENT │ │ │ │ - 8274: 00870f2d 66 FUNC GLOBAL DEFAULT 12 json_message_parser_init │ │ │ │ + 8274: 00870f35 66 FUNC GLOBAL DEFAULT 12 json_message_parser_init │ │ │ │ 8275: 012afc28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_DMA_COMMAND_WRITE_EVENT │ │ │ │ 8276: 011e87b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_shadd8 │ │ │ │ 8277: 012a5d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_COUNT_RD_EVENT │ │ │ │ 8278: 012aa7ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_IRQ_RESOLVED_EVENT │ │ │ │ 8279: 005c0471 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i128_chk │ │ │ │ 8280: 002bea91 276 FUNC GLOBAL DEFAULT 12 float128_min │ │ │ │ 8281: 01303822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_STATUS_DSTATE │ │ │ │ @@ -8289,720 +8289,720 @@ │ │ │ │ 8285: 013024f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_PM_BAD_TRANSITION_DSTATE │ │ │ │ 8286: 013037ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_DELETE_BREAK_DSTATE │ │ │ │ 8287: 005cfffd 128 FUNC GLOBAL DEFAULT 12 helper_gvec_sub64 │ │ │ │ 8288: 004f4bf1 64 FUNC GLOBAL DEFAULT 12 vhost_get_max_memslots │ │ │ │ 8289: 005b9ff9 432 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i64 │ │ │ │ 8290: 0032b9ad 96 FUNC GLOBAL DEFAULT 12 hotplug_handler_plug │ │ │ │ 8291: 011f76f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmladhxh │ │ │ │ - 8292: 00857581 142 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevList │ │ │ │ + 8292: 00857589 142 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevList │ │ │ │ 8293: 012aeaf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC16_EVENT │ │ │ │ 8294: 004db21d 76 FUNC GLOBAL DEFAULT 12 vfio_device_attach │ │ │ │ - 8295: 00858bd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegionList │ │ │ │ + 8295: 00858be1 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegionList │ │ │ │ 8296: 012ba05c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_INTERRUPT_CONTROLLERS_EVENT │ │ │ │ 8297: 012a3830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_ROOT_DETACH_EVENT │ │ │ │ 8298: 012a3530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_ALLOC_CLUSTERS_OFFSET_EVENT │ │ │ │ 8299: 005e5ca9 48 FUNC GLOBAL DEFAULT 12 cpu_pointer_wrap_notreached │ │ │ │ 8300: 01302066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RECEIVE_DSTATE │ │ │ │ 8301: 0130319c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_CONTINUE_DSTATE │ │ │ │ - 8302: 0088b355 60 FUNC GLOBAL DEFAULT 12 aio_bh_schedule_oneshot_full │ │ │ │ + 8302: 0088b35d 60 FUNC GLOBAL DEFAULT 12 aio_bh_schedule_oneshot_full │ │ │ │ 8303: 01301de8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDMC_READ_DSTATE │ │ │ │ 8304: 01302cee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_PKT_DSTATE │ │ │ │ 8305: 01302860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CONTINUE_CANCELED_DSTATE │ │ │ │ 8306: 01302df2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_IOMMU_DSTATE │ │ │ │ 8307: 005227f9 116 FUNC GLOBAL DEFAULT 12 device_add_bootindex_property │ │ │ │ - 8308: 0072bdd1 144 FUNC GLOBAL DEFAULT 12 monitor_register_hmp_info_hrt │ │ │ │ + 8308: 0072bdd9 144 FUNC GLOBAL DEFAULT 12 monitor_register_hmp_info_hrt │ │ │ │ 8309: 011f766c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmladhxw │ │ │ │ - 8310: 00874be1 58 FUNC GLOBAL DEFAULT 12 uleb128_decode_small │ │ │ │ - 8311: 008a0331 104 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability_members │ │ │ │ - 8312: 008769e1 268 FUNC GLOBAL DEFAULT 12 fdmon_epoll_try_upgrade │ │ │ │ + 8310: 00874be9 58 FUNC GLOBAL DEFAULT 12 uleb128_decode_small │ │ │ │ + 8311: 008a0339 104 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability_members │ │ │ │ + 8312: 008769e9 268 FUNC GLOBAL DEFAULT 12 fdmon_epoll_try_upgrade │ │ │ │ 8313: 011e96a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_uxtb16 │ │ │ │ 8314: 012b56b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_EVENT │ │ │ │ 8315: 002c9a79 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_close │ │ │ │ - 8316: 00732b7d 80 FUNC GLOBAL DEFAULT 12 object_set_accelerator_compat_props │ │ │ │ + 8316: 00732b85 80 FUNC GLOBAL DEFAULT 12 object_set_accelerator_compat_props │ │ │ │ 8317: 01301e60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_RESET_DSTATE │ │ │ │ 8318: 004444ed 72 FUNC GLOBAL DEFAULT 12 pci_for_each_device │ │ │ │ 8319: 012b4e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_SIZE_ROM_EVENT │ │ │ │ 8320: 0120c720 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usdot_4b │ │ │ │ 8321: 005e3851 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_be │ │ │ │ 8322: 012b35e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_READ_EVENT │ │ │ │ 8323: 012b1654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_READ_EVENT │ │ │ │ 8324: 002be429 6 FUNC GLOBAL DEFAULT 12 float16_minnum │ │ │ │ 8325: 00511759 412 FUNC GLOBAL DEFAULT 12 st_rate_flow │ │ │ │ 8326: 012ab5cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EMPTY_SLOT_WRITE_EVENT │ │ │ │ - 8327: 0073bb15 328 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_at │ │ │ │ + 8327: 0073bb1d 328 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_at │ │ │ │ 8328: 011dba40 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les32 │ │ │ │ - 8329: 006febb9 172 FUNC GLOBAL DEFAULT 12 virtio_blk_req_complete │ │ │ │ + 8329: 006febc1 172 FUNC GLOBAL DEFAULT 12 virtio_blk_req_complete │ │ │ │ 8330: 01175e4c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_link │ │ │ │ 8331: 012a5774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_CFGI_STE_EVENT │ │ │ │ - 8332: 00744059 96 FUNC GLOBAL DEFAULT 12 qio_channel_wait │ │ │ │ + 8332: 00744061 96 FUNC GLOBAL DEFAULT 12 qio_channel_wait │ │ │ │ 8333: 0052fa6d 76 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_get_dirty │ │ │ │ 8334: 01301d5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_MMR_DOORBELL_DSTATE │ │ │ │ 8335: 003366a9 128 FUNC GLOBAL DEFAULT 12 qdev_get_machine_hotplug_handler │ │ │ │ - 8336: 0077036d 188 FUNC GLOBAL DEFAULT 12 job_sleep_ns │ │ │ │ + 8336: 00770375 188 FUNC GLOBAL DEFAULT 12 job_sleep_ns │ │ │ │ 8337: 00559c29 40 FUNC GLOBAL DEFAULT 12 migration_incoming_get_current │ │ │ │ 8338: 012b1a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_DESELECT_EVENT │ │ │ │ 8339: 012a88f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_RESET_EVENT │ │ │ │ 8340: 002eb7a5 74 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_insert │ │ │ │ 8341: 012bbe3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FAST_PATH_ATTEMPT_EVENT │ │ │ │ 8342: 01303e7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUN_POLL_HANDLERS_BEGIN_DSTATE │ │ │ │ - 8343: 0075f2d5 16 FUNC GLOBAL DEFAULT 12 nbd_server_is_qemu_nbd │ │ │ │ + 8343: 0075f2dd 16 FUNC GLOBAL DEFAULT 12 nbd_server_is_qemu_nbd │ │ │ │ 8344: 01303e80 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_vfio_c │ │ │ │ - 8345: 00783c81 42 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_iov │ │ │ │ + 8345: 00783c89 42 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_iov │ │ │ │ 8346: 012b471c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_SET_STATE_EVENT │ │ │ │ 8347: 013033be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_FORWARD_DMABUF_DSTATE │ │ │ │ - 8348: 0078f59d 128 FUNC GLOBAL DEFAULT 12 bdrv_load_vmstate │ │ │ │ - 8349: 0087f04d 8 FUNC GLOBAL DEFAULT 12 warn_vreport │ │ │ │ + 8348: 0078f5a5 128 FUNC GLOBAL DEFAULT 12 bdrv_load_vmstate │ │ │ │ + 8349: 0087f055 8 FUNC GLOBAL DEFAULT 12 warn_vreport │ │ │ │ 8350: 012b9720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DRIVE_BACKUP_EVENT │ │ │ │ - 8351: 0081b659 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper │ │ │ │ - 8352: 0089ecd9 228 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent │ │ │ │ + 8351: 0081b661 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper │ │ │ │ + 8352: 0089ece1 228 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent │ │ │ │ 8353: 002f8f1d 68 FUNC GLOBAL DEFAULT 12 crs_range_set_init │ │ │ │ - 8354: 00868bbd 112 FUNC GLOBAL DEFAULT 12 visit_end_struct │ │ │ │ - 8355: 0082cf09 156 FUNC GLOBAL DEFAULT 12 visit_type_FirmwareLog_members │ │ │ │ + 8354: 00868bc5 112 FUNC GLOBAL DEFAULT 12 visit_end_struct │ │ │ │ + 8355: 0082cf11 156 FUNC GLOBAL DEFAULT 12 visit_type_FirmwareLog_members │ │ │ │ 8356: 01301422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_READ_ZERO_DSTATE │ │ │ │ - 8357: 00730d2d 42 FUNC GLOBAL DEFAULT 12 clock_setup_canonical_path │ │ │ │ - 8358: 00792ae5 280 FUNC GLOBAL DEFAULT 12 bdrv_register_buf │ │ │ │ + 8357: 00730d35 42 FUNC GLOBAL DEFAULT 12 clock_setup_canonical_path │ │ │ │ + 8358: 00792aed 280 FUNC GLOBAL DEFAULT 12 bdrv_register_buf │ │ │ │ 8359: 0057cf45 192 FUNC GLOBAL DEFAULT 12 monitor_get_fd │ │ │ │ 8360: 0130336a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_FILTER_DSTATE │ │ │ │ 8361: 012af064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASTRO_CHIP_WRITE_EVENT │ │ │ │ 8362: 012a4664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_READ_ZERO_EVENT │ │ │ │ 8363: 01303dde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_FREE_DSTATE │ │ │ │ 8364: 012acad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_PACKET_EVENT │ │ │ │ 8365: 002ba5b1 136 FUNC GLOBAL DEFAULT 12 float128_to_uint128 │ │ │ │ 8366: 004eb3d9 52 FUNC GLOBAL DEFAULT 12 virtio_pci_optimal_num_queues │ │ │ │ 8367: 012b6c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_COMPLETE_EVENT │ │ │ │ - 8368: 00854c4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaOptions │ │ │ │ - 8369: 0083dead 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostUserOptions │ │ │ │ + 8368: 00854c55 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaOptions │ │ │ │ + 8369: 0083deb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostUserOptions │ │ │ │ 8370: 002c6f91 98 FUNC GLOBAL DEFAULT 12 graphic_hw_update │ │ │ │ 8371: 005b66a5 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i32 │ │ │ │ 8372: 01301150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_GARBAGE_DSTATE │ │ │ │ 8373: 013010e2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_ui_c │ │ │ │ 8374: 011f3cac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmulh_scalarb │ │ │ │ 8375: 012a2950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_HANDLER_EVENT │ │ │ │ 8376: 011793ec 12 OBJECT GLOBAL DEFAULT 21 RockerPortAutoneg_lookup │ │ │ │ - 8377: 0078acf5 22 FUNC GLOBAL DEFAULT 12 bdrv_supports_persistent_dirty_bitmap │ │ │ │ + 8377: 0078acfd 22 FUNC GLOBAL DEFAULT 12 bdrv_supports_persistent_dirty_bitmap │ │ │ │ 8378: 005d0e95 130 FUNC GLOBAL DEFAULT 12 helper_gvec_orc │ │ │ │ - 8379: 0085c38d 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_sev_inject_launch_secret │ │ │ │ + 8379: 0085c395 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_sev_inject_launch_secret │ │ │ │ 8380: 012bbdac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_LOCK_EVENT │ │ │ │ 8381: 011f3c28 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmulh_scalarh │ │ │ │ 8382: 0130305e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_STATE_PENDING_DSTATE │ │ │ │ 8383: 012a5b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_EVENT_EVENT │ │ │ │ - 8384: 00743a05 116 FUNC GLOBAL DEFAULT 12 qio_channel_pread │ │ │ │ + 8384: 00743a0d 116 FUNC GLOBAL DEFAULT 12 qio_channel_pread │ │ │ │ 8385: 012a7de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LEDMA_MEMORY_WRITE_EVENT │ │ │ │ - 8386: 006f9045 124 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_sd │ │ │ │ - 8387: 00898b7d 276 FUNC GLOBAL DEFAULT 12 vhost_user_server_attach_aio_context │ │ │ │ - 8388: 006f913d 122 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_sf │ │ │ │ - 8389: 007eff01 264 FUNC GLOBAL DEFAULT 12 qemu_chr_write │ │ │ │ + 8386: 006f904d 124 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_sd │ │ │ │ + 8387: 00898b85 276 FUNC GLOBAL DEFAULT 12 vhost_user_server_attach_aio_context │ │ │ │ + 8388: 006f9145 122 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_sf │ │ │ │ + 8389: 007eff09 264 FUNC GLOBAL DEFAULT 12 qemu_chr_write │ │ │ │ 8390: 002ba639 176 FUNC GLOBAL DEFAULT 12 float16_to_uint16_round_to_zero │ │ │ │ 8391: 012a2604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_DISMISS_EVENT │ │ │ │ 8392: 012b9a30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RINGBUF_READ_EVENT │ │ │ │ - 8393: 006f9235 122 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_sh │ │ │ │ + 8393: 006f923d 122 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_sh │ │ │ │ 8394: 013018c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_MODE_DSTATE │ │ │ │ 8395: 012b821c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CAN_SHARE_MAP_EVENT │ │ │ │ 8396: 012ba74c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_INCOMING_EVENT │ │ │ │ 8397: 01302c78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QUEUE_ADD_DSTATE │ │ │ │ 8398: 0039c325 792 FUNC GLOBAL DEFAULT 12 ps2_write_keyboard │ │ │ │ 8399: 011fe4c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst20b │ │ │ │ 8400: 002c186d 88 FUNC GLOBAL DEFAULT 12 bfloat16_silence_nan │ │ │ │ 8401: 01302c6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_SHORTXFER_DSTATE │ │ │ │ 8402: 005ed6e1 260 FUNC GLOBAL DEFAULT 12 arm_cpu_finalize_features │ │ │ │ - 8403: 007aca71 532 FUNC GLOBAL DEFAULT 12 qcow2_alloc_compressed_cluster_offset │ │ │ │ + 8403: 007aca79 532 FUNC GLOBAL DEFAULT 12 qcow2_alloc_compressed_cluster_offset │ │ │ │ 8404: 012a6a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNMOUSE_EVENT_EVENT │ │ │ │ 8405: 0120de54 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qzip16 │ │ │ │ 8406: 01301eb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_RNG_WRITE_DSTATE │ │ │ │ 8407: 00546595 60 FUNC GLOBAL DEFAULT 12 cryptodev_backend_new_client │ │ │ │ 8408: 00533c51 316 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty_range_all │ │ │ │ 8409: 005d1249 130 FUNC GLOBAL DEFAULT 12 helper_gvec_ors │ │ │ │ 8410: 0060fa31 90 FUNC GLOBAL DEFAULT 12 helper_neon_qdmulh_s16 │ │ │ │ 8411: 011fe440 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst20h │ │ │ │ 8412: 011f3ba4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmulh_scalarw │ │ │ │ 8413: 012b49cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOMMU_MAP_DIRTY_NOTIFY_EVENT │ │ │ │ 8414: 0130283e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_UNHANDLED_WRITE_DSTATE │ │ │ │ 8415: 0050fe19 56 FUNC GLOBAL DEFAULT 12 audio_rate_start │ │ │ │ 8416: 012a4710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_GET_DIRTY_BITMAP_EVENT │ │ │ │ - 8417: 0087352d 50 FUNC GLOBAL DEFAULT 12 qemu_unlock_fd │ │ │ │ + 8417: 00873535 50 FUNC GLOBAL DEFAULT 12 qemu_unlock_fd │ │ │ │ 8418: 005e4755 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchq_le_mmu │ │ │ │ 8419: 012b0608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_DMA_DIRECTION_EVENT │ │ │ │ - 8420: 007c0349 64 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_export │ │ │ │ + 8420: 007c0351 64 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_export │ │ │ │ 8421: 002fcb8d 72 FUNC GLOBAL DEFAULT 12 acpi_table_end │ │ │ │ - 8422: 008a69dd 300 FUNC GLOBAL DEFAULT 12 vduse_queue_notify │ │ │ │ + 8422: 008a69e5 300 FUNC GLOBAL DEFAULT 12 vduse_queue_notify │ │ │ │ 8423: 012a2664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_COMPLETED_EVENT │ │ │ │ 8424: 01301d18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_DSTATE │ │ │ │ 8425: 012a4bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_FREE_EVENT │ │ │ │ 8426: 012ad5e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_WRITE_EVENT │ │ │ │ 8427: 012b0aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_FLUSH_CMP_EVENT │ │ │ │ 8428: 01176a5c 24 OBJECT GLOBAL DEFAULT 21 blk_exp_fuse │ │ │ │ - 8429: 008734cd 88 FUNC GLOBAL DEFAULT 12 qemu_has_ofd_lock │ │ │ │ + 8429: 008734d5 88 FUNC GLOBAL DEFAULT 12 qemu_has_ofd_lock │ │ │ │ 8430: 013029ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_SET_SCALER_DSTATE │ │ │ │ 8431: 0059b92d 164 FUNC GLOBAL DEFAULT 12 replay_save_clock │ │ │ │ 8432: 01302592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XLNX_ZYNQMP_RTC_GETTIME_DSTATE │ │ │ │ - 8433: 008190bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfo │ │ │ │ + 8433: 008190c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfo │ │ │ │ 8434: 011fe3bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst20w │ │ │ │ 8435: 012b0fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_SCSI_OVERFLOW_EVENT │ │ │ │ 8436: 012a9c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_BPR_WRITE_EVENT │ │ │ │ - 8437: 00810691 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_FAILURE_arg_members │ │ │ │ + 8437: 00810699 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_FAILURE_arg_members │ │ │ │ 8438: 005538b1 272 FUNC GLOBAL DEFAULT 12 cpr_transfer_output │ │ │ │ 8439: 004ad269 196 FUNC GLOBAL DEFAULT 12 hardware_info_register │ │ │ │ 8440: 013024f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_UPDATE_MAPPINGS_DEL_DSTATE │ │ │ │ 8441: 01303268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_GOOD_DSTATE │ │ │ │ - 8442: 0084f32d 172 FUNC GLOBAL DEFAULT 12 visit_type_Abort │ │ │ │ - 8443: 0084676d 196 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties │ │ │ │ + 8442: 0084f335 172 FUNC GLOBAL DEFAULT 12 visit_type_Abort │ │ │ │ + 8443: 00846775 196 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties │ │ │ │ 8444: 01301eec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_RESET_DSTATE │ │ │ │ - 8445: 007f349d 384 FUNC GLOBAL DEFAULT 12 qmp_qom_list_properties │ │ │ │ + 8445: 007f34a5 384 FUNC GLOBAL DEFAULT 12 qmp_qom_list_properties │ │ │ │ 8446: 01303386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_PRESS_DSTATE │ │ │ │ 8447: 0130351c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CHANGE_MEDIUM_DSTATE │ │ │ │ - 8448: 00745d41 70 FUNC GLOBAL DEFAULT 12 qio_task_propagate_error │ │ │ │ + 8448: 00745d49 70 FUNC GLOBAL DEFAULT 12 qio_task_propagate_error │ │ │ │ 8449: 013031fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_RESTORED_DSTATE │ │ │ │ 8450: 011fe338 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst21b │ │ │ │ 8451: 013036fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPUS_FAST_DSTATE │ │ │ │ - 8452: 0070ce29 164 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_features │ │ │ │ + 8452: 0070ce31 164 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_features │ │ │ │ 8453: 013028c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_RESPONSE16_DSTATE │ │ │ │ 8454: 01302820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MISMATCH_DSTATE │ │ │ │ 8455: 012a6bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_REALIZE_EVENT │ │ │ │ 8456: 011fe2b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst21h │ │ │ │ - 8457: 00809ed9 184 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer_members │ │ │ │ - 8458: 00688d2d 88 FUNC GLOBAL DEFAULT 12 gen_rev16 │ │ │ │ + 8457: 00809ee1 184 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer_members │ │ │ │ + 8458: 00688d3d 88 FUNC GLOBAL DEFAULT 12 gen_rev16 │ │ │ │ 8459: 002c5e55 128 FUNC GLOBAL DEFAULT 12 object_add_completion │ │ │ │ - 8460: 00827cd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_Memdev │ │ │ │ + 8460: 00827cdd 58 FUNC GLOBAL DEFAULT 12 qapi_free_Memdev │ │ │ │ 8461: 00585be1 284 FUNC GLOBAL DEFAULT 12 qemu_netfilter_pass_to_next │ │ │ │ 8462: 002bf411 296 FUNC GLOBAL DEFAULT 12 float64_scalbn │ │ │ │ 8463: 011db9bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les64 │ │ │ │ 8464: 013029fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_USER_DSTATE │ │ │ │ 8465: 012b6e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_EVENT │ │ │ │ 8466: 01301a3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_DSTATE │ │ │ │ 8467: 012b859c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DEL_MEMSLOT_EVENT │ │ │ │ 8468: 00449f35 270 FUNC GLOBAL DEFAULT 12 shpc_reset │ │ │ │ 8469: 0130297c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_READ_DSTATE │ │ │ │ 8470: 01302d10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_STOP_DSTATE │ │ │ │ 8471: 013026e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_SBAC_READ_DSTATE │ │ │ │ - 8472: 0081e3a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VersionTriple │ │ │ │ + 8472: 0081e3b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VersionTriple │ │ │ │ 8473: 01302938 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_FLASH_WRITE_DSTATE │ │ │ │ - 8474: 007ff5fd 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlags │ │ │ │ + 8474: 007ff605 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlags │ │ │ │ 8475: 010aa650 64 OBJECT GLOBAL DEFAULT 21 vmstate_gicv3_gicd_nmi │ │ │ │ - 8476: 007702bd 176 FUNC GLOBAL DEFAULT 12 job_yield │ │ │ │ + 8476: 007702c5 176 FUNC GLOBAL DEFAULT 12 job_yield │ │ │ │ 8477: 011de170 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_nor │ │ │ │ 8478: 013010c3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_virtio_c │ │ │ │ 8479: 011fe230 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst21w │ │ │ │ 8480: 0130109a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_job_c │ │ │ │ 8481: 004b2135 96 FUNC GLOBAL DEFAULT 12 usb_legacy_register │ │ │ │ - 8482: 00860e71 128 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo_members │ │ │ │ + 8482: 00860e79 128 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo_members │ │ │ │ 8483: 011de50c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_not │ │ │ │ - 8484: 006ea169 280 FUNC GLOBAL DEFAULT 12 helper_cpsr_write_eret │ │ │ │ - 8485: 006f90c1 124 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_ud │ │ │ │ - 8486: 007d7621 1676 FUNC GLOBAL DEFAULT 12 parallels_read_format_extension │ │ │ │ - 8487: 006f91b9 122 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_uf │ │ │ │ + 8484: 006ea171 280 FUNC GLOBAL DEFAULT 12 helper_cpsr_write_eret │ │ │ │ + 8485: 006f90c9 124 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_ud │ │ │ │ + 8486: 007d7629 1676 FUNC GLOBAL DEFAULT 12 parallels_read_format_extension │ │ │ │ + 8487: 006f91c1 122 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_uf │ │ │ │ 8488: 012a930c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ROUTER_END_ESCALATE_EVENT │ │ │ │ 8489: 012a8bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_READ_DATA_EVENT │ │ │ │ - 8490: 006f92b1 122 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_uh │ │ │ │ - 8491: 00873d31 164 FUNC GLOBAL DEFAULT 12 mktimegm │ │ │ │ - 8492: 00870295 136 FUNC GLOBAL DEFAULT 12 qobject_is_equal │ │ │ │ + 8490: 006f92b9 122 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_uh │ │ │ │ + 8491: 00873d39 164 FUNC GLOBAL DEFAULT 12 mktimegm │ │ │ │ + 8492: 0087029d 136 FUNC GLOBAL DEFAULT 12 qobject_is_equal │ │ │ │ 8493: 0057d38d 504 FUNC GLOBAL DEFAULT 12 monitor_fdset_add_fd │ │ │ │ 8494: 0130380a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRACE_EVENT_SET_STATE_DSTATE │ │ │ │ 8495: 012ada58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_REJECT_EVENT │ │ │ │ 8496: 013030c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_CORE_DSTATE │ │ │ │ 8497: 0120ddd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qzip32 │ │ │ │ 8498: 01301590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_INVALID_SLOT_SELECTED_DSTATE │ │ │ │ 8499: 0060fafd 40 FUNC GLOBAL DEFAULT 12 helper_neon_qdmulh_s32 │ │ │ │ 8500: 01302ce0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_DSTATE │ │ │ │ 8501: 012ae774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_EVENT │ │ │ │ - 8502: 0081ead9 268 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions_members │ │ │ │ - 8503: 0075e4b9 452 FUNC GLOBAL DEFAULT 12 qmp_change_backing_file │ │ │ │ + 8502: 0081eae1 268 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions_members │ │ │ │ + 8503: 0075e4c1 452 FUNC GLOBAL DEFAULT 12 qmp_change_backing_file │ │ │ │ 8504: 013015d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_GET_STE_DSTATE │ │ │ │ 8505: 012b0d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_OVERFLOW_EVENT │ │ │ │ - 8506: 00822f35 492 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_add_dynamic_capacity │ │ │ │ + 8506: 00822f3d 492 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_add_dynamic_capacity │ │ │ │ 8507: 01301b2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_READW_DSTATE │ │ │ │ 8508: 013029f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_ENABLE_DSTATE │ │ │ │ 8509: 011f5e30 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxnmh │ │ │ │ 8510: 00573d99 500 FUNC GLOBAL DEFAULT 12 load_snapshot │ │ │ │ - 8511: 00851e8d 152 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement_members │ │ │ │ + 8511: 00851e95 152 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement_members │ │ │ │ 8512: 002a7ff5 106 FUNC GLOBAL DEFAULT 12 float64_is_signaling_nan │ │ │ │ 8513: 012ba410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_CPU_TOPOLOGY_EVENT │ │ │ │ 8514: 005f20b5 76 FUNC GLOBAL DEFAULT 12 pmu_op_start │ │ │ │ - 8515: 00750551 164 FUNC GLOBAL DEFAULT 12 qauthz_list_insert_rule │ │ │ │ + 8515: 00750559 164 FUNC GLOBAL DEFAULT 12 qauthz_list_insert_rule │ │ │ │ 8516: 01301bca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_WRITE_DSTATE │ │ │ │ 8517: 011f3fc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubs_scalarb │ │ │ │ - 8518: 00870f79 84 FUNC GLOBAL DEFAULT 12 json_message_parser_flush │ │ │ │ + 8518: 00870f81 84 FUNC GLOBAL DEFAULT 12 json_message_parser_flush │ │ │ │ 8519: 012b6758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_VM_STATE_CHANGE_EVENT │ │ │ │ 8520: 012a285c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OBJECT_CLASS_DYNAMIC_CAST_ASSERT_EVENT │ │ │ │ 8521: 006118cd 136 FUNC GLOBAL DEFAULT 12 arm_cpu_do_transaction_failed │ │ │ │ 8522: 012b274c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_REQ_UPIU_EVENT │ │ │ │ 8523: 01178424 12 OBJECT GLOBAL DEFAULT 21 BlockdevAioOptions_lookup │ │ │ │ 8524: 011f5dac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxnms │ │ │ │ - 8525: 0074a1f5 100 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digestv │ │ │ │ - 8526: 00880109 24 FUNC GLOBAL DEFAULT 12 notifier_list_add │ │ │ │ + 8525: 0074a1fd 100 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digestv │ │ │ │ + 8526: 00880111 24 FUNC GLOBAL DEFAULT 12 notifier_list_add │ │ │ │ 8527: 002bdebd 10 FUNC GLOBAL DEFAULT 12 uint16_to_bfloat16_scalbn │ │ │ │ 8528: 011f3f40 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubs_scalarh │ │ │ │ 8529: 005b9fe1 8 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i64 │ │ │ │ 8530: 012ae4b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CFS_EVENT │ │ │ │ 8531: 002bf1d1 288 FUNC GLOBAL DEFAULT 12 float16_scalbn │ │ │ │ - 8532: 00802e85 196 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf │ │ │ │ + 8532: 00802e8d 196 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf │ │ │ │ 8533: 011f42dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqadds_scalarb │ │ │ │ 8534: 012b1f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_TIMER_WRITE_EVENT │ │ │ │ 8535: 011f5c20 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxnmah │ │ │ │ 8536: 0045aca9 160 FUNC GLOBAL DEFAULT 12 scsi_req_get_sense │ │ │ │ 8537: 013015e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_WRITE_GERRORN_DSTATE │ │ │ │ 8538: 012b53d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_ADD_EVENT │ │ │ │ 8539: 012b91d4 332 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_core_trace_events_trace_events │ │ │ │ - 8540: 0072ef85 36 FUNC GLOBAL DEFAULT 12 qdev_assert_realized_properly │ │ │ │ + 8540: 0072ef8d 36 FUNC GLOBAL DEFAULT 12 qdev_assert_realized_properly │ │ │ │ 8541: 0044ce75 52 FUNC GLOBAL DEFAULT 12 pcie_aer_root_init │ │ │ │ 8542: 01301776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_IRQ_LOWERED_DSTATE │ │ │ │ 8543: 011f4258 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqadds_scalarh │ │ │ │ 8544: 0130183a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_RST_B_DSTATE │ │ │ │ - 8545: 00a64790 24 OBJECT GLOBAL DEFAULT 14 sched_setscheduler_arg │ │ │ │ + 8545: 00a647a8 24 OBJECT GLOBAL DEFAULT 14 sched_setscheduler_arg │ │ │ │ 8546: 002b63a1 224 FUNC GLOBAL DEFAULT 12 float32_to_floatx80 │ │ │ │ - 8547: 00843b41 172 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties_members │ │ │ │ - 8548: 0086e499 288 FUNC GLOBAL DEFAULT 12 qnum_is_equal │ │ │ │ - 8549: 0089eb0d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_uncorrectable_errors_arg_members │ │ │ │ + 8547: 00843b49 172 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties_members │ │ │ │ + 8548: 0086e4a1 288 FUNC GLOBAL DEFAULT 12 qnum_is_equal │ │ │ │ + 8549: 0089eb15 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_uncorrectable_errors_arg_members │ │ │ │ 8550: 01302e06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_HANDLER_DSTATE │ │ │ │ 8551: 011f5b9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxnmas │ │ │ │ 8552: 005e0065 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchb_mmu │ │ │ │ 8553: 012a58f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_IOTLB_LOOKUP_HIT_EVENT │ │ │ │ 8554: 012b3614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_GLBREG_WRITE_EVENT │ │ │ │ 8555: 011f3ebc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubs_scalarw │ │ │ │ - 8556: 0081e60d 132 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapability │ │ │ │ + 8556: 0081e615 132 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapability │ │ │ │ 8557: 01303886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SEV_INJECT_LAUNCH_SECRET_DSTATE │ │ │ │ - 8558: 0088b0d1 126 FUNC GLOBAL DEFAULT 12 aio_compute_timeout │ │ │ │ + 8558: 0088b0d9 126 FUNC GLOBAL DEFAULT 12 aio_compute_timeout │ │ │ │ 8559: 00526735 42 FUNC GLOBAL DEFAULT 12 qemu_sglist_destroy │ │ │ │ 8560: 0130122a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_WRITE_TABLE_DSTATE │ │ │ │ 8561: 01301506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_WRITE_LABEL_DSTATE │ │ │ │ 8562: 012b0058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_CC_FAILED_EVENT │ │ │ │ 8563: 002b5fcd 356 FUNC GLOBAL DEFAULT 12 floatx80_to_float32 │ │ │ │ 8564: 012ba06c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMPDTB_EVENT │ │ │ │ 8565: 01302b00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_CONTROL_DSTATE │ │ │ │ 8566: 011f41d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqadds_scalarw │ │ │ │ 8567: 0120fc3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_u8 │ │ │ │ 8568: 005e627d 120 FUNC GLOBAL DEFAULT 12 icount_get │ │ │ │ - 8569: 00833cf1 132 FUNC GLOBAL DEFAULT 12 visit_type_ZeroPageDetection │ │ │ │ + 8569: 00833cf9 132 FUNC GLOBAL DEFAULT 12 visit_type_ZeroPageDetection │ │ │ │ 8570: 012b9b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_RELEASE_DYNAMIC_CAPACITY_EVENT │ │ │ │ 8571: 01208bd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmaxnum_d │ │ │ │ - 8572: 00812e69 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_named_block_nodes │ │ │ │ - 8573: 0088017d 10 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_init │ │ │ │ - 8574: 008a0721 16 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestInfo_members │ │ │ │ + 8572: 00812e71 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_named_block_nodes │ │ │ │ + 8573: 00880185 10 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_init │ │ │ │ + 8574: 008a0729 16 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestInfo_members │ │ │ │ 8575: 013017d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_UNREALIZE_DSTATE │ │ │ │ 8576: 00543109 92 FUNC GLOBAL DEFAULT 12 tpm_cleanup │ │ │ │ - 8577: 00848835 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_del │ │ │ │ + 8577: 0084883d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_del │ │ │ │ 8578: 011f5b18 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminnmah │ │ │ │ 8579: 01178a1c 12 OBJECT GLOBAL DEFAULT 21 CacheLevelAndType_lookup │ │ │ │ 8580: 01208cdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmaxnum_h │ │ │ │ 8581: 012a5824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_RECORD_EVENT_EVENT │ │ │ │ 8582: 01302f6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_FEATURES_DSTATE │ │ │ │ 8583: 012bab3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_RX_FILTER_EVENT │ │ │ │ 8584: 0063d355 200 FUNC GLOBAL DEFAULT 12 allwinner_r40_bootrom_setup │ │ │ │ 8585: 004b4221 16 FUNC GLOBAL DEFAULT 12 usb_packet_size │ │ │ │ 8586: 01301fe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_REG_READ_DSTATE │ │ │ │ - 8587: 0076070d 156 FUNC GLOBAL DEFAULT 12 os_set_proc_name │ │ │ │ + 8587: 00760715 156 FUNC GLOBAL DEFAULT 12 os_set_proc_name │ │ │ │ 8588: 01302c3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_DOORBELL_WRITE_DSTATE │ │ │ │ 8589: 012b19b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PSPI_CTRL_WRITE_EVENT │ │ │ │ 8590: 012b7c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_PUT_DWORD_EVENT │ │ │ │ 8591: 011f5a94 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminnmas │ │ │ │ - 8592: 0088e005 176 FUNC GLOBAL DEFAULT 12 thread_pool_new_aio │ │ │ │ + 8592: 0088e00d 176 FUNC GLOBAL DEFAULT 12 thread_pool_new_aio │ │ │ │ 8593: 01208c58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmaxnum_s │ │ │ │ - 8594: 007666d5 188 FUNC GLOBAL DEFAULT 12 bdrv_op_is_blocked │ │ │ │ + 8594: 007666dd 188 FUNC GLOBAL DEFAULT 12 bdrv_op_is_blocked │ │ │ │ 8595: 012b4d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MDEV_EVENT │ │ │ │ - 8596: 00860ef1 196 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo │ │ │ │ + 8596: 00860ef9 196 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo │ │ │ │ 8597: 012a99ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_BPR_READ_EVENT │ │ │ │ 8598: 013035ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_DEBUG_QUERY_BLOCK_GRAPH_DSTATE │ │ │ │ 8599: 002f6e0d 480 FUNC GLOBAL DEFAULT 12 v9fs_co_open2 │ │ │ │ - 8600: 007fcd21 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptions │ │ │ │ - 8601: 007ba705 396 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_delete │ │ │ │ - 8602: 00813a25 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_enable │ │ │ │ + 8600: 007fcd29 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptions │ │ │ │ + 8601: 007ba70d 396 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_delete │ │ │ │ + 8602: 00813a2d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_enable │ │ │ │ 8603: 012a3db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_COMPLETE_EVENT │ │ │ │ - 8604: 00855609 240 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions_members │ │ │ │ - 8605: 00891b11 26 FUNC GLOBAL DEFAULT 12 buffer_reserve │ │ │ │ + 8604: 00855611 240 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions_members │ │ │ │ + 8605: 00891b19 26 FUNC GLOBAL DEFAULT 12 buffer_reserve │ │ │ │ 8606: 012b891c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_EXT_KEY_EVENT_EVENT │ │ │ │ 8607: 01302ad6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_DATA_BITS_DSTATE │ │ │ │ 8608: 01301dea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDMC_WRITE_DSTATE │ │ │ │ 8609: 0130116a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_INTERNAL_ERROR_DSTATE │ │ │ │ - 8610: 007b7441 76 FUNC GLOBAL DEFAULT 12 qcow2_co_encrypt │ │ │ │ + 8610: 007b7449 76 FUNC GLOBAL DEFAULT 12 qcow2_co_encrypt │ │ │ │ 8611: 00562881 34 FUNC GLOBAL DEFAULT 12 migrate_late_block_activate │ │ │ │ 8612: 01302448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_DSTATE │ │ │ │ 8613: 012b38b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_STOP_EVENT │ │ │ │ 8614: 01303284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_DSTATE │ │ │ │ 8615: 00680fb1 80 FUNC GLOBAL DEFAULT 12 gen_gvec_ssra │ │ │ │ 8616: 012e04d4 8 OBJECT GLOBAL DEFAULT 25 cpr_state │ │ │ │ 8617: 002c9ea9 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_allow_fences │ │ │ │ 8618: 013020ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_TXDMA_WRITE_DSTATE │ │ │ │ 8619: 012a5164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_MEM_READ_EVENT │ │ │ │ 8620: 00575d01 592 FUNC GLOBAL DEFAULT 12 colo_do_failover │ │ │ │ 8621: 0043fe41 44 FUNC GLOBAL DEFAULT 12 msix_set_message │ │ │ │ 8622: 01301764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_DSTATE │ │ │ │ - 8623: 0084cfed 58 FUNC GLOBAL DEFAULT 12 qapi_free_Stats │ │ │ │ + 8623: 0084cff5 58 FUNC GLOBAL DEFAULT 12 qapi_free_Stats │ │ │ │ 8624: 005cf5f1 18 FUNC GLOBAL DEFAULT 12 tcg_cflags_set │ │ │ │ 8625: 002be869 276 FUNC GLOBAL DEFAULT 12 float128_maxnummag │ │ │ │ - 8626: 00873b39 80 FUNC GLOBAL DEFAULT 12 strpadcpy │ │ │ │ + 8626: 00873b41 80 FUNC GLOBAL DEFAULT 12 strpadcpy │ │ │ │ 8627: 012a6140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_UNREALIZE_EVENT │ │ │ │ 8628: 005c6f39 156 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ptr │ │ │ │ - 8629: 00a7e9a8 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM │ │ │ │ + 8629: 00a7e9c0 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM │ │ │ │ 8630: 012a75ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_EVENT │ │ │ │ 8631: 002f7739 256 FUNC GLOBAL DEFAULT 12 v9fs_co_chown │ │ │ │ 8632: 01301ece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_SET_SR_INT_DSTATE │ │ │ │ 8633: 012b37a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_BUS_START_EVENT │ │ │ │ 8634: 012ba9d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_GET_WIN32_SOCKET_EVENT │ │ │ │ 8635: 003ffb59 232 FUNC GLOBAL DEFAULT 12 igb_core_set_link_status │ │ │ │ 8636: 012b6668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_ENTER_EVENT │ │ │ │ 8637: 002be481 6 FUNC GLOBAL DEFAULT 12 float32_max │ │ │ │ - 8638: 007ea4b5 48 FUNC GLOBAL DEFAULT 12 resume_mux_open │ │ │ │ + 8638: 007ea4bd 48 FUNC GLOBAL DEFAULT 12 resume_mux_open │ │ │ │ 8639: 011ed484 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpeq_scalarb │ │ │ │ 8640: 011e85a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_usub8 │ │ │ │ 8641: 011e9284 132 OBJECT GLOBAL DEFAULT 24 helper_info_uqsubaddx │ │ │ │ 8642: 00573b3d 268 FUNC GLOBAL DEFAULT 12 qmp_xen_save_devices_state │ │ │ │ 8643: 01301fc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOAD_CAM_DSTATE │ │ │ │ 8644: 005a6dbd 216 FUNC GLOBAL DEFAULT 12 tcg_region_alloc │ │ │ │ - 8645: 006ed7fd 272 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_idx_d │ │ │ │ + 8645: 006ed805 272 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_idx_d │ │ │ │ 8646: 011ed400 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpeq_scalarh │ │ │ │ 8647: 0057da95 388 FUNC GLOBAL DEFAULT 12 hmp_sync_profile │ │ │ │ 8648: 01302672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_CLEARQUEUE_DSTATE │ │ │ │ 8649: 012aeecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_ROUTE_IRQ_EVENT │ │ │ │ - 8650: 006ec855 128 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_idx_h │ │ │ │ - 8651: 00850481 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfio_migration │ │ │ │ + 8650: 006ec85d 128 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_idx_h │ │ │ │ + 8651: 00850489 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfio_migration │ │ │ │ 8652: 01303406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_INIT_DSTATE │ │ │ │ 8653: 012df3e8 1 OBJECT GLOBAL DEFAULT 25 xen_is_stubdomain │ │ │ │ - 8654: 00801ad1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile │ │ │ │ + 8654: 00801ad9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile │ │ │ │ 8655: 0055d555 96 FUNC GLOBAL DEFAULT 12 migration_is_blocked │ │ │ │ 8656: 00447fe9 88 FUNC GLOBAL DEFAULT 12 hmp_info_pci │ │ │ │ 8657: 01301322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_PENDING_DSTATE │ │ │ │ 8658: 013010ba 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_stats_c │ │ │ │ 8659: 013027ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_ZERO_SGE_DSTATE │ │ │ │ 8660: 005c0321 2 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i32_chk │ │ │ │ 8661: 013029f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_INVALID_DSTATE │ │ │ │ 8662: 012a76dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RESET_SURFACES_EVENT │ │ │ │ - 8663: 007e632d 176 FUNC GLOBAL DEFAULT 12 bdrv_co_unref_child │ │ │ │ - 8664: 008021dd 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsList │ │ │ │ + 8663: 007e6335 176 FUNC GLOBAL DEFAULT 12 bdrv_co_unref_child │ │ │ │ + 8664: 008021e5 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsList │ │ │ │ 8665: 005e92cd 16 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_init_hook │ │ │ │ 8666: 012ba970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REMOVE_FD_EVENT │ │ │ │ 8667: 00522ec1 28 FUNC GLOBAL DEFAULT 12 cpu_synchronize_pre_loadvm │ │ │ │ 8668: 005e7e01 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_device_name │ │ │ │ - 8669: 006ed1e9 132 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_idx_s │ │ │ │ + 8669: 006ed1f1 132 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_idx_s │ │ │ │ 8670: 004daf89 168 FUNC GLOBAL DEFAULT 12 vfio_device_get_aw_bits │ │ │ │ 8671: 012a5d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_LOST_INTERRUPT_EVENT │ │ │ │ 8672: 011ed37c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpeq_scalarw │ │ │ │ 8673: 00599bc5 208 FUNC GLOBAL DEFAULT 12 replay_checkpoint │ │ │ │ 8674: 012a45b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_VOL_EVENT │ │ │ │ 8675: 01302c60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QH_LOAD_DSTATE │ │ │ │ 8676: 005e4c95 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orq_be_mmu │ │ │ │ 8677: 01302dea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_NO_DMA_MAP_DSTATE │ │ │ │ 8678: 013030dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_NHP_RANGE_DSTATE │ │ │ │ - 8679: 0087e815 64 FUNC GLOBAL DEFAULT 12 error_setg_file_open_internal │ │ │ │ + 8679: 0087e81d 64 FUNC GLOBAL DEFAULT 12 error_setg_file_open_internal │ │ │ │ 8680: 012a4090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_EXT_PAYLOAD_COMPLIANCE_EVENT │ │ │ │ 8681: 00553f29 152 FUNC GLOBAL DEFAULT 12 cpr_exec_output │ │ │ │ - 8682: 006f6459 112 FUNC GLOBAL DEFAULT 12 helper_gvec_ceq0_b │ │ │ │ + 8682: 006f6461 112 FUNC GLOBAL DEFAULT 12 helper_gvec_ceq0_b │ │ │ │ 8683: 005cdc55 164 FUNC GLOBAL DEFAULT 12 accel_irqchip_update_msi_route │ │ │ │ 8684: 012a9e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_UPDATE_FIQ_EVENT │ │ │ │ 8685: 01302d0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_UNDERRUN_DSTATE │ │ │ │ - 8686: 00873411 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rwx │ │ │ │ + 8686: 00873419 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rwx │ │ │ │ 8687: 01303dc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT_DSTATE │ │ │ │ 8688: 012a5d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_ADJUST_EVENT │ │ │ │ - 8689: 006f6681 112 FUNC GLOBAL DEFAULT 12 helper_gvec_ceq0_h │ │ │ │ + 8689: 006f6689 112 FUNC GLOBAL DEFAULT 12 helper_gvec_ceq0_h │ │ │ │ 8690: 012b9fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_EXPANSION_EVENT │ │ │ │ - 8691: 0074a259 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest │ │ │ │ + 8691: 0074a261 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest │ │ │ │ 8692: 012ad328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_DISABLED_EVENT │ │ │ │ 8693: 012b9018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_GT_CTL_WRITE_EVENT │ │ │ │ - 8694: 0072c8e9 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_enum │ │ │ │ + 8694: 0072c8f1 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_enum │ │ │ │ 8695: 011e2580 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchb │ │ │ │ 8696: 00383659 192 FUNC GLOBAL DEFAULT 12 i2c_nack │ │ │ │ 8697: 00570a29 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_resume │ │ │ │ 8698: 004e57e9 980 FUNC GLOBAL DEFAULT 12 vfio_user_validate_version │ │ │ │ 8699: 011ee0e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpeqb │ │ │ │ 8700: 00521f95 72 FUNC GLOBAL DEFAULT 12 qmp_query_balloon │ │ │ │ 8701: 012dee68 4 OBJECT GLOBAL DEFAULT 25 pci_host_bridges │ │ │ │ 8702: 012ae674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ACQADDR_EVENT │ │ │ │ 8703: 002dee5d 10 FUNC GLOBAL DEFAULT 12 vnc_tight_send_framebuffer_update │ │ │ │ 8704: 002b6131 360 FUNC GLOBAL DEFAULT 12 floatx80_to_float64 │ │ │ │ 8705: 011ee060 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpeqh │ │ │ │ - 8706: 0083de71 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevNetmapOptions │ │ │ │ - 8707: 00855085 420 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions_members │ │ │ │ - 8708: 0081c0a9 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper │ │ │ │ + 8706: 0083de79 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevNetmapOptions │ │ │ │ + 8707: 0085508d 420 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions_members │ │ │ │ + 8708: 0081c0b1 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper │ │ │ │ 8709: 012a43c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_SERVER_FLAGS_EVENT │ │ │ │ - 8710: 0086e1b9 72 FUNC GLOBAL DEFAULT 12 qnum_from_uint │ │ │ │ + 8710: 0086e1c1 72 FUNC GLOBAL DEFAULT 12 qnum_from_uint │ │ │ │ 8711: 01302148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_METADATA_RSS_DSTATE │ │ │ │ 8712: 005736f1 992 FUNC GLOBAL DEFAULT 12 save_snapshot │ │ │ │ - 8713: 00849285 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryFailureFlags │ │ │ │ + 8713: 0084928d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryFailureFlags │ │ │ │ 8714: 002c19e5 50 FUNC GLOBAL DEFAULT 12 bfloat16_squash_input_denormal │ │ │ │ 8715: 012dc8ec 4 OBJECT GLOBAL DEFAULT 25 current_machine │ │ │ │ 8716: 012aaa8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_INVALID_EVENT │ │ │ │ 8717: 0130364e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMP_GUEST_MEMORY_DSTATE │ │ │ │ 8718: 0130376c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_SET_PARAMETERS_DSTATE │ │ │ │ 8719: 011541ac 64 OBJECT GLOBAL DEFAULT 21 vmstate_ohci_state │ │ │ │ - 8720: 006d0365 142 FUNC GLOBAL DEFAULT 12 helper_mve_vstrd_sg_ud │ │ │ │ + 8720: 006d036d 142 FUNC GLOBAL DEFAULT 12 helper_mve_vstrd_sg_ud │ │ │ │ 8721: 013037f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_ACTION_DSTATE │ │ │ │ 8722: 012b1474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_BLOCKLEN_EVENT │ │ │ │ 8723: 01206318 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ceq0_b │ │ │ │ - 8724: 0081f735 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretCommonProperties │ │ │ │ + 8724: 0081f73d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretCommonProperties │ │ │ │ 8725: 012aa1ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_IOPORT_READ_EVENT │ │ │ │ - 8726: 006d55e9 56 FUNC GLOBAL DEFAULT 12 helper_mve_vsbci │ │ │ │ + 8726: 006d55f1 56 FUNC GLOBAL DEFAULT 12 helper_mve_vsbci │ │ │ │ 8727: 011edfdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpeqw │ │ │ │ - 8728: 006e8b49 232 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_fs │ │ │ │ + 8728: 006e8b51 232 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_fs │ │ │ │ 8729: 012ad9b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_INIT_EVENT │ │ │ │ - 8730: 006e8c31 232 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_fu │ │ │ │ - 8731: 0079186d 644 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_part │ │ │ │ + 8730: 006e8c39 232 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_fu │ │ │ │ + 8731: 00791875 644 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_part │ │ │ │ 8732: 012a5934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_IOTLB_INV_IOVA_EVENT │ │ │ │ 8733: 01206294 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ceq0_h │ │ │ │ 8734: 01302638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_REG_READ_DSTATE │ │ │ │ - 8735: 00721eed 96 FUNC GLOBAL DEFAULT 12 virtio_device_release_ioeventfd │ │ │ │ + 8735: 00721ef5 96 FUNC GLOBAL DEFAULT 12 virtio_device_release_ioeventfd │ │ │ │ 8736: 005e7f21 64 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_cb │ │ │ │ 8737: 00570cb1 312 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_header │ │ │ │ - 8738: 00779bdd 252 FUNC GLOBAL DEFAULT 12 nbd_client_connection_new │ │ │ │ + 8738: 00779be5 252 FUNC GLOBAL DEFAULT 12 nbd_client_connection_new │ │ │ │ 8739: 012a60c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DEVICE_CREATE_EVENT │ │ │ │ - 8740: 00856d91 100 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions_members │ │ │ │ + 8740: 00856d99 100 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions_members │ │ │ │ 8741: 01301cfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_READL_UNKNOWN_DSTATE │ │ │ │ 8742: 002c80a1 74 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_disable │ │ │ │ 8743: 012b3824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_UNIMPLEMENTED_EVENT │ │ │ │ - 8744: 00833d75 76 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform_members │ │ │ │ + 8744: 00833d7d 76 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform_members │ │ │ │ 8745: 01303678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_DEFINITIONS_DSTATE │ │ │ │ - 8746: 0073f341 120 FUNC GLOBAL DEFAULT 12 qio_channel_socket_set_send_buffer │ │ │ │ + 8746: 0073f349 120 FUNC GLOBAL DEFAULT 12 qio_channel_socket_set_send_buffer │ │ │ │ 8747: 00599735 144 FUNC GLOBAL DEFAULT 12 replay_next_event_is │ │ │ │ 8748: 013024ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVRAM_WRITE_DSTATE │ │ │ │ 8749: 012bbcbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_REGION_INFO_EVENT │ │ │ │ - 8750: 006ef075 116 FUNC GLOBAL DEFAULT 12 helper_gvec_frsqrte_rpres_s │ │ │ │ + 8750: 006ef07d 116 FUNC GLOBAL DEFAULT 12 helper_gvec_frsqrte_rpres_s │ │ │ │ 8751: 012b0d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_FINISH_DCMD_EVENT │ │ │ │ 8752: 012b09c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_UNKNOWN_DEVICE_EVENT │ │ │ │ 8753: 004db149 96 FUNC GLOBAL DEFAULT 12 vfio_get_vfio_device │ │ │ │ 8754: 004741b5 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_init_reply_endianness │ │ │ │ 8755: 005d00f1 136 FUNC GLOBAL DEFAULT 12 helper_gvec_subs16 │ │ │ │ 8756: 0130348a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_REFRESH_DSTATE │ │ │ │ 8757: 01302a94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_CREATE_SQ_DSTATE │ │ │ │ 8758: 01301954 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_PALETTE_WRITE_DSTATE │ │ │ │ 8759: 004d9c95 72 FUNC GLOBAL DEFAULT 12 vfio_cpr_load_vector_fd │ │ │ │ 8760: 01301d20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_REPORT_IRQ_DELIVERED_DSTATE │ │ │ │ - 8761: 00893469 58 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_align │ │ │ │ + 8761: 00893471 58 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_align │ │ │ │ 8762: 01301d5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_WRITE_MMR_INVALID_DSTATE │ │ │ │ 8763: 012a3190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_FREE_QUEUE_PAIR_EVENT │ │ │ │ - 8764: 0077090d 116 FUNC GLOBAL DEFAULT 12 job_early_fail │ │ │ │ + 8764: 00770915 116 FUNC GLOBAL DEFAULT 12 job_early_fail │ │ │ │ 8765: 002c9ce5 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_x │ │ │ │ 8766: 01301072 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_builtin_visit_c │ │ │ │ 8767: 002c9d25 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_y │ │ │ │ - 8768: 0078a709 80 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_busy │ │ │ │ + 8768: 0078a711 80 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_busy │ │ │ │ 8769: 012b9d30 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_introspect_trace_events_trace_events │ │ │ │ 8770: 01301492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_MMAP_DSTATE │ │ │ │ - 8771: 00894299 152 FUNC GLOBAL DEFAULT 12 qemu_hexdump_to_buffer │ │ │ │ + 8771: 008942a1 152 FUNC GLOBAL DEFAULT 12 qemu_hexdump_to_buffer │ │ │ │ 8772: 01301b78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_ACCEPT_DSTATE │ │ │ │ 8773: 012a5a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OMAP1_PWT_SILENCE_EVENT │ │ │ │ - 8774: 00782319 76 FUNC GLOBAL DEFAULT 12 blk_aio_pwritev │ │ │ │ + 8774: 00782321 76 FUNC GLOBAL DEFAULT 12 blk_aio_pwritev │ │ │ │ 8775: 00523b49 116 FUNC GLOBAL DEFAULT 12 vm_stop │ │ │ │ 8776: 00574751 272 FUNC GLOBAL DEFAULT 12 socket_start_outgoing_migration │ │ │ │ 8777: 012b6fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_ADD_EVENT │ │ │ │ 8778: 012a6220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_MGMT_COMPLETE_EVENT │ │ │ │ - 8779: 00854e2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssOptions │ │ │ │ - 8780: 0072ddb1 248 FUNC GLOBAL DEFAULT 12 qdev_prop_check_globals │ │ │ │ - 8781: 0086145d 232 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue_members │ │ │ │ + 8779: 00854e35 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssOptions │ │ │ │ + 8780: 0072ddb9 248 FUNC GLOBAL DEFAULT 12 qdev_prop_check_globals │ │ │ │ + 8781: 00861465 232 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue_members │ │ │ │ 8782: 00523675 84 FUNC GLOBAL DEFAULT 12 cpu_pause │ │ │ │ 8783: 01301900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_HARD_RESET_DSTATE │ │ │ │ - 8784: 007a9481 112 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_ro │ │ │ │ - 8785: 00816585 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_internal_sync │ │ │ │ - 8786: 00775fc1 596 FUNC GLOBAL DEFAULT 12 qemuio_command │ │ │ │ + 8784: 007a9489 112 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_ro │ │ │ │ + 8785: 0081658d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_internal_sync │ │ │ │ + 8786: 00775fc9 596 FUNC GLOBAL DEFAULT 12 qemuio_command │ │ │ │ 8787: 004ef049 152 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_realize │ │ │ │ - 8788: 007fc12d 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraph │ │ │ │ + 8788: 007fc135 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraph │ │ │ │ 8789: 01302972 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_TIMER_ID_OUT_OF_RANGE_DSTATE │ │ │ │ 8790: 00a9dd44 64 OBJECT GLOBAL DEFAULT 21 vmstate_memory_hotplug │ │ │ │ 8791: 005e2b91 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_le │ │ │ │ - 8792: 008843e1 616 FUNC GLOBAL DEFAULT 12 qemu_set_dfilter_ranges │ │ │ │ + 8792: 008843e9 616 FUNC GLOBAL DEFAULT 12 qemu_set_dfilter_ranges │ │ │ │ 8793: 01303040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_INIT_SHARED_DSTATE │ │ │ │ 8794: 013012d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_RECV_ERR_DSTATE │ │ │ │ - 8795: 0070f669 46 FUNC GLOBAL DEFAULT 12 vfio_container_devices_dirty_tracking_is_supported │ │ │ │ + 8795: 0070f671 46 FUNC GLOBAL DEFAULT 12 vfio_container_devices_dirty_tracking_is_supported │ │ │ │ 8796: 012aac8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_WRITE_EVENT │ │ │ │ 8797: 0130339c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_RECV_CHUNK_DSTATE │ │ │ │ 8798: 012a9d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DISABLE_IRQ_EVENT │ │ │ │ - 8799: 0078656d 88 FUNC GLOBAL DEFAULT 12 block_copy_reset │ │ │ │ - 8800: 007a85d5 632 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_rw │ │ │ │ + 8799: 00786575 88 FUNC GLOBAL DEFAULT 12 block_copy_reset │ │ │ │ + 8800: 007a85dd 632 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_rw │ │ │ │ 8801: 00538ef5 212 FUNC GLOBAL DEFAULT 12 address_space_is_io │ │ │ │ 8802: 002ea501 128 FUNC GLOBAL DEFAULT 12 use_gdb_syscalls │ │ │ │ 8803: 013011a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_OPEN_DSTATE │ │ │ │ 8804: 0130361a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COMMANDS_DSTATE │ │ │ │ 8805: 012b3494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_ADDR_EVENT │ │ │ │ - 8806: 0086096d 196 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2 │ │ │ │ + 8806: 00860975 196 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2 │ │ │ │ 8807: 011dff58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs16 │ │ │ │ 8808: 012b0f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MISMATCH_EVENT │ │ │ │ - 8809: 00876bc1 4 FUNC GLOBAL DEFAULT 12 event_notifier_get_wfd │ │ │ │ - 8810: 0088cb7d 92 FUNC GLOBAL DEFAULT 12 qemu_co_enter_all_impl │ │ │ │ + 8809: 00876bc9 4 FUNC GLOBAL DEFAULT 12 event_notifier_get_wfd │ │ │ │ + 8810: 0088cb85 92 FUNC GLOBAL DEFAULT 12 qemu_co_enter_all_impl │ │ │ │ 8811: 003416b5 228 FUNC GLOBAL DEFAULT 12 cxl_fmws_set_memmap │ │ │ │ - 8812: 007f12a1 852 FUNC GLOBAL DEFAULT 12 qmp_chardev_change │ │ │ │ + 8812: 007f12a9 852 FUNC GLOBAL DEFAULT 12 qmp_chardev_change │ │ │ │ 8813: 013027a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INTR_ENABLED_DSTATE │ │ │ │ 8814: 004f6a8d 96 FUNC GLOBAL DEFAULT 12 vhost_check_device_state │ │ │ │ 8815: 012b9a20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RINGBUF_READ_EVENT │ │ │ │ 8816: 01179174 12 OBJECT GLOBAL DEFAULT 21 RunState_lookup │ │ │ │ 8817: 002be419 6 FUNC GLOBAL DEFAULT 12 float16_maximum_number │ │ │ │ - 8818: 00a8e328 128 OBJECT GLOBAL DEFAULT 14 sm4_ck │ │ │ │ + 8818: 00a8e340 128 OBJECT GLOBAL DEFAULT 14 sm4_ck │ │ │ │ 8819: 002fabd9 352 FUNC GLOBAL DEFAULT 12 aml_memory32_fixed │ │ │ │ 8820: 01301434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_ALLOC_HWPT_DSTATE │ │ │ │ 8821: 01303de6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_REGISTER_MEMORY_FAILED_DSTATE │ │ │ │ - 8822: 0072bec5 4 FUNC GLOBAL DEFAULT 12 kvm_get_max_memslots │ │ │ │ + 8822: 0072becd 4 FUNC GLOBAL DEFAULT 12 kvm_get_max_memslots │ │ │ │ 8823: 012ab36c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_WRITE_EVENT │ │ │ │ 8824: 013036a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_RAMBLOCK_DSTATE │ │ │ │ - 8825: 00786565 8 FUNC GLOBAL DEFAULT 12 block_copy_set_progress_meter │ │ │ │ - 8826: 006e87a1 236 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_hs │ │ │ │ + 8825: 0078656d 8 FUNC GLOBAL DEFAULT 12 block_copy_set_progress_meter │ │ │ │ + 8826: 006e87a9 236 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_hs │ │ │ │ 8827: 00530e61 464 FUNC GLOBAL DEFAULT 12 memory_listener_unregister │ │ │ │ 8828: 012b0838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DMA_DISABLE_EVENT │ │ │ │ - 8829: 006e888d 236 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_hu │ │ │ │ + 8829: 006e8895 236 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_hu │ │ │ │ 8830: 012a9c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_AP_WRITE_EVENT │ │ │ │ 8831: 01301390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_NEW_STYLE_SIZE_FLAGS_DSTATE │ │ │ │ 8832: 013024ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_BAD_PCIR_OFFSET_DSTATE │ │ │ │ - 8833: 00857b75 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient │ │ │ │ + 8833: 00857b7d 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient │ │ │ │ 8834: 013014aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRWALK_RETURN_DSTATE │ │ │ │ 8835: 013011d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_EXTENDED_HEADERS_COMPLIANCE_DSTATE │ │ │ │ 8836: 002fc695 88 FUNC GLOBAL DEFAULT 12 aml_sizeof │ │ │ │ 8837: 01302718 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_FLUSH_DSTATE │ │ │ │ 8838: 012ae434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_PRP2_ALIGN_EVENT │ │ │ │ 8839: 012acf78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PCI_REALIZE_EVENT │ │ │ │ 8840: 012b7338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_HIT_EVENT │ │ │ │ 8841: 01302b42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_SUCCESS_DSTATE │ │ │ │ 8842: 012b3574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG2_WRITE_EVENT │ │ │ │ - 8843: 0072c6d5 40 FUNC GLOBAL DEFAULT 12 qbus_init │ │ │ │ + 8843: 0072c6dd 40 FUNC GLOBAL DEFAULT 12 qbus_init │ │ │ │ 8844: 012bb9b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT16_EVENT │ │ │ │ 8845: 013030e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_CONNECT_DSTATE │ │ │ │ 8846: 01301aa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_VIA_DSTATE │ │ │ │ - 8847: 008620e5 16 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper_members │ │ │ │ - 8848: 007305a9 68 FUNC GLOBAL DEFAULT 12 qemu_init_irq │ │ │ │ + 8847: 008620ed 16 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper_members │ │ │ │ + 8848: 007305b1 68 FUNC GLOBAL DEFAULT 12 qemu_init_irq │ │ │ │ 8849: 005d0179 136 FUNC GLOBAL DEFAULT 12 helper_gvec_subs32 │ │ │ │ 8850: 01301aae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_DSTATE │ │ │ │ - 8851: 00766b61 14 FUNC GLOBAL DEFAULT 12 bdrv_get_aio_context │ │ │ │ + 8851: 00766b69 14 FUNC GLOBAL DEFAULT 12 bdrv_get_aio_context │ │ │ │ 8852: 005b68bd 400 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i32 │ │ │ │ 8853: 012af4e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_ALARM_RAISED_EVENT │ │ │ │ 8854: 002a9e71 3520 FUNC GLOBAL DEFAULT 12 float128_mul │ │ │ │ 8855: 01301c4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_MISR_READ_DSTATE │ │ │ │ 8856: 01302ca4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_DETACH_DSTATE │ │ │ │ 8857: 004fd5f1 372 FUNC GLOBAL DEFAULT 12 vhost_svq_add │ │ │ │ - 8858: 00854271 188 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions │ │ │ │ + 8858: 00854279 188 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions │ │ │ │ 8859: 013026c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_DSTATE │ │ │ │ - 8860: 00836bc1 80 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cancel_vcpu_dirty_limit_arg_members │ │ │ │ + 8860: 00836bc9 80 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cancel_vcpu_dirty_limit_arg_members │ │ │ │ 8861: 0130230c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_MII_WRITE_REG_DSTATE │ │ │ │ - 8862: 0085e901 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEvent │ │ │ │ + 8862: 0085e909 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEvent │ │ │ │ 8863: 012acc78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_DMA_COMPLETED_EVENT │ │ │ │ 8864: 01303644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_GENERAL_MEDIA_EVENT_DSTATE │ │ │ │ 8865: 005df45d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addb_mmu │ │ │ │ 8866: 0032b70d 120 FUNC GLOBAL DEFAULT 12 qdev_connect_gpio_out_named │ │ │ │ 8867: 01303494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_CLOSE_DSTATE │ │ │ │ - 8868: 0071432d 344 FUNC GLOBAL DEFAULT 12 vfio_vga_write │ │ │ │ + 8868: 00714335 344 FUNC GLOBAL DEFAULT 12 vfio_vga_write │ │ │ │ 8869: 012ac588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_STATE_CHANGE_EVENT │ │ │ │ - 8870: 007f4675 70 FUNC GLOBAL DEFAULT 12 monitor_data_destroy │ │ │ │ + 8870: 007f467d 70 FUNC GLOBAL DEFAULT 12 monitor_data_destroy │ │ │ │ 8871: 005e818d 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_trans_cb │ │ │ │ 8872: 012ba54c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_SAVE_EVENT │ │ │ │ 8873: 005d1a09 124 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl32i │ │ │ │ 8874: 01301d8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_REALIZE_DSTATE │ │ │ │ 8875: 0130181a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_UNMAP_MEMORY_DSTATE │ │ │ │ 8876: 012bace0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_EVENT │ │ │ │ 8877: 012b21b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_LIMIT_EVENT │ │ │ │ 8878: 002977e1 128 FUNC GLOBAL DEFAULT 12 target_aarch64 │ │ │ │ - 8879: 0075ce91 140 FUNC GLOBAL DEFAULT 12 qmp_x_debug_block_dirty_bitmap_sha256 │ │ │ │ + 8879: 0075ce99 140 FUNC GLOBAL DEFAULT 12 qmp_x_debug_block_dirty_bitmap_sha256 │ │ │ │ 8880: 01178740 12 OBJECT GLOBAL DEFAULT 21 IoOperationType_lookup │ │ │ │ 8881: 011f6da8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrhaddsb │ │ │ │ 8882: 012b458c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CPR_FIND_DEVICE_EVENT │ │ │ │ 8883: 0044bca1 40 FUNC GLOBAL DEFAULT 12 pcie_cap_is_arifwd_enabled │ │ │ │ 8884: 013021e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_ACK_DSTATE │ │ │ │ 8885: 01302222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_CAN_RECV_DSTATE │ │ │ │ 8886: 012b5be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_WRITE_EVENT │ │ │ │ 8887: 012ac278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_REG_WRITE_EVENT │ │ │ │ 8888: 01301d0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DISABLE_DSTATE │ │ │ │ 8889: 01302624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_DISCONNECT_DSTATE │ │ │ │ 8890: 005d22b1 122 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl32v │ │ │ │ 8891: 011f6d24 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrhaddsh │ │ │ │ 8892: 01301d44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_UPDATE_IRQ_DSTATE │ │ │ │ - 8893: 009d90ac 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode_len │ │ │ │ - 8894: 0084593d 196 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties │ │ │ │ - 8895: 007b20d9 1388 FUNC GLOBAL DEFAULT 12 qcow2_check_metadata_overlap │ │ │ │ - 8896: 0081f465 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsQCow │ │ │ │ + 8893: 009d90c4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode_len │ │ │ │ + 8894: 00845945 196 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties │ │ │ │ + 8895: 007b20e1 1388 FUNC GLOBAL DEFAULT 12 qcow2_check_metadata_overlap │ │ │ │ + 8896: 0081f46d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsQCow │ │ │ │ 8897: 012a96fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPTI_EVENT │ │ │ │ 8898: 002c5551 136 FUNC GLOBAL DEFAULT 12 trace_event_set_state_dynamic │ │ │ │ 8899: 005e2dd9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_be │ │ │ │ 8900: 011dfed4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs32 │ │ │ │ - 8901: 008741a5 216 FUNC GLOBAL DEFAULT 12 qemu_strtoi64 │ │ │ │ + 8901: 008741ad 216 FUNC GLOBAL DEFAULT 12 qemu_strtoi64 │ │ │ │ 8902: 0055ea79 704 FUNC GLOBAL DEFAULT 12 migration_connect │ │ │ │ - 8903: 007e63dd 208 FUNC GLOBAL DEFAULT 12 blk_co_new_with_bs │ │ │ │ + 8903: 007e63e5 208 FUNC GLOBAL DEFAULT 12 blk_co_new_with_bs │ │ │ │ 8904: 012b8aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_FREE_EVENT │ │ │ │ 8905: 00393e61 64 FUNC GLOBAL DEFAULT 12 ide_transfer_stop │ │ │ │ 8906: 01302f60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_CONFIG_DSTATE │ │ │ │ 8907: 01302b60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_FATAL_ERROR_DSTATE │ │ │ │ - 8908: 0083610d 212 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus_members │ │ │ │ + 8908: 00836115 212 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus_members │ │ │ │ 8909: 012b9670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_REMOVE_EVENT │ │ │ │ - 8910: 00842605 58 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevBackendProperties │ │ │ │ + 8910: 0084260d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevBackendProperties │ │ │ │ 8911: 011f6ca0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrhaddsw │ │ │ │ 8912: 0130265c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_SET_DSTATE │ │ │ │ - 8913: 007b0d59 104 FUNC GLOBAL DEFAULT 12 qcow2_update_cluster_refcount │ │ │ │ + 8913: 007b0d61 104 FUNC GLOBAL DEFAULT 12 qcow2_update_cluster_refcount │ │ │ │ 8914: 012a62a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_EVENT │ │ │ │ 8915: 012a8490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADPORT_EVENT │ │ │ │ 8916: 01302260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_LINK_NEGOTIATION_START_DSTATE │ │ │ │ 8917: 011e525c 132 OBJECT GLOBAL DEFAULT 24 helper_info_sar_i64 │ │ │ │ 8918: 01302bf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RAISE_HOST_IRQ_DSTATE │ │ │ │ 8919: 013037c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NETDEV_ADD_DSTATE │ │ │ │ 8920: 005dde2d 256 FUNC GLOBAL DEFAULT 12 probe_access_flags │ │ │ │ 8921: 01302174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_READ_ADDR_DSTATE │ │ │ │ - 8922: 008171ed 136 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd_members │ │ │ │ + 8922: 008171f5 136 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd_members │ │ │ │ 8923: 01301d84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_READ_DSTATE │ │ │ │ - 8924: 0087393d 16 FUNC GLOBAL DEFAULT 12 qemu_hw_version │ │ │ │ + 8924: 00873945 16 FUNC GLOBAL DEFAULT 12 qemu_hw_version │ │ │ │ 8925: 012ab5ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_DIAG_MEM_WRITEB_EVENT │ │ │ │ 8926: 012b8c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM8_FALLBACK_EVENT │ │ │ │ - 8927: 0081b161 164 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty_members │ │ │ │ + 8927: 0081b169 164 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty_members │ │ │ │ 8928: 012bbf6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_EVENT_EVENT │ │ │ │ 8929: 012af2e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRACKLE_SET_IRQ_EVENT │ │ │ │ 8930: 012b6ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_REGISTER_ODP_MR_EVENT │ │ │ │ 8931: 01302074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_LOAD_DSTATE │ │ │ │ - 8932: 00897a21 118 FUNC GLOBAL DEFAULT 12 timed_average_account │ │ │ │ + 8932: 00897a29 118 FUNC GLOBAL DEFAULT 12 timed_average_account │ │ │ │ 8933: 012b3c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_SCHEDULE_START_EVENT │ │ │ │ - 8934: 006ee671 286 FUNC GLOBAL DEFAULT 12 helper_gvec_fcaddd │ │ │ │ + 8934: 006ee679 286 FUNC GLOBAL DEFAULT 12 helper_gvec_fcaddd │ │ │ │ 8935: 01301588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_SIZE_LO_DSTATE │ │ │ │ 8936: 003f7ea5 12 FUNC GLOBAL DEFAULT 12 e1000e_receive_iov │ │ │ │ - 8937: 00823871 236 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormatList │ │ │ │ + 8937: 00823879 236 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormatList │ │ │ │ 8938: 0053ad25 412 FUNC GLOBAL DEFAULT 12 address_space_ldl_be_cached_slow │ │ │ │ 8939: 005ee71d 44 FUNC GLOBAL DEFAULT 12 write_kvmstate_to_list │ │ │ │ 8940: 01301758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CADENCE_UART_BAUDRATE_DSTATE │ │ │ │ 8941: 01302b28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_INFO_DSTATE │ │ │ │ - 8942: 006ee4b5 222 FUNC GLOBAL DEFAULT 12 helper_gvec_fcaddh │ │ │ │ + 8942: 006ee4bd 222 FUNC GLOBAL DEFAULT 12 helper_gvec_fcaddh │ │ │ │ 8943: 00aa49fc 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_chr │ │ │ │ - 8944: 006dbe75 190 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlsldavhsw │ │ │ │ + 8944: 006dbe7d 190 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlsldavhsw │ │ │ │ 8945: 012b6c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_POST_EVENT │ │ │ │ 8946: 0120fbb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_u16 │ │ │ │ - 8947: 00862fdd 132 FUNC GLOBAL DEFAULT 12 visit_type_HotKeyMod │ │ │ │ - 8948: 0088a301 260 FUNC GLOBAL DEFAULT 12 uffd_open │ │ │ │ + 8947: 00862fe5 132 FUNC GLOBAL DEFAULT 12 visit_type_HotKeyMod │ │ │ │ + 8948: 0088a309 260 FUNC GLOBAL DEFAULT 12 uffd_open │ │ │ │ 8949: 012b2f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_INTERFACE_EVENT │ │ │ │ 8950: 0130253a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_PCI_CONFIG_WRITE_DSTATE │ │ │ │ 8951: 012aa12c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_CLEAR_REMOTE_IRR_EVENT │ │ │ │ 8952: 012aa8fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_CPRMAN_WRITE_INVALID_MAGIC_EVENT │ │ │ │ 8953: 00566029 408 FUNC GLOBAL DEFAULT 12 mark_postcopy_blocktime_begin │ │ │ │ - 8954: 00824b19 132 FUNC GLOBAL DEFAULT 12 visit_type_JSONType │ │ │ │ + 8954: 00824b21 132 FUNC GLOBAL DEFAULT 12 visit_type_JSONType │ │ │ │ 8955: 005e61a9 144 FUNC GLOBAL DEFAULT 12 icount_update │ │ │ │ 8956: 01213788 132 OBJECT GLOBAL DEFAULT 24 helper_info_rsqrte_u32 │ │ │ │ 8957: 012b6638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_COMPLETE_EVENT │ │ │ │ - 8958: 00770155 6 FUNC GLOBAL DEFAULT 12 job_progress_update │ │ │ │ - 8959: 006ee595 220 FUNC GLOBAL DEFAULT 12 helper_gvec_fcadds │ │ │ │ + 8958: 0077015d 6 FUNC GLOBAL DEFAULT 12 job_progress_update │ │ │ │ + 8959: 006ee59d 220 FUNC GLOBAL DEFAULT 12 helper_gvec_fcadds │ │ │ │ 8960: 0052f2e9 108 FUNC GLOBAL DEFAULT 12 ram_discard_manager_is_populated │ │ │ │ 8961: 012b875c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_ADD_RECT_EVENT │ │ │ │ 8962: 012b5e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_UPDATE_EVENT │ │ │ │ 8963: 002f9299 116 FUNC GLOBAL DEFAULT 12 init_aml_allocator │ │ │ │ 8964: 0041fa11 74 FUNC GLOBAL DEFAULT 12 fp_port_eg │ │ │ │ 8965: 005df3a1 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgb_mmu │ │ │ │ 8966: 0056588d 20 FUNC GLOBAL DEFAULT 12 postcopy_add_notifier │ │ │ │ 8967: 012a6804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RXSIZE_EVENT │ │ │ │ - 8968: 0080e081 788 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2_members │ │ │ │ + 8968: 0080e089 788 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2_members │ │ │ │ 8969: 00440c21 6 FUNC GLOBAL DEFAULT 12 msix_nr_vectors_allocated │ │ │ │ 8970: 002c669d 116 FUNC GLOBAL DEFAULT 12 qemu_clipboard_request │ │ │ │ 8971: 013031ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_SIGNAL_DSTATE │ │ │ │ 8972: 002cd4c1 130 FUNC GLOBAL DEFAULT 12 qemu_pixman_glyph_from_vgafont │ │ │ │ 8973: 011f6c1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrhaddub │ │ │ │ - 8974: 0082536d 208 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject_members │ │ │ │ + 8974: 00825375 208 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject_members │ │ │ │ 8975: 01301432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_FREE_ID_DSTATE │ │ │ │ 8976: 012a42b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_UNKNOWN_ERROR_EVENT │ │ │ │ 8977: 01213a1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_rsqrte_f16 │ │ │ │ 8978: 01302da0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DSTATE │ │ │ │ 8979: 012ac2e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_PACKET_DROPPED_EVENT │ │ │ │ 8980: 0054ae5d 196 FUNC GLOBAL DEFAULT 12 iommufd_backend_disconnect │ │ │ │ 8981: 012a3ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_START_EVENT │ │ │ │ 8982: 013020a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MII_READ_DSTATE │ │ │ │ 8983: 011f6b98 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrhadduh │ │ │ │ 8984: 006824e9 100 FUNC GLOBAL DEFAULT 12 gen_gvec_ursqrte │ │ │ │ - 8985: 009d8cd4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3_len │ │ │ │ + 8985: 009d8cec 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3_len │ │ │ │ 8986: 01303310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_GET_BYTE_DSTATE │ │ │ │ 8987: 0120c06c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcaddd │ │ │ │ 8988: 005816b9 96 FUNC GLOBAL DEFAULT 12 qemu_announce_self │ │ │ │ 8989: 012aafac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_MEM_BLOCKED_READ_EVENT │ │ │ │ 8990: 012ba57c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATIONTHREADS_EVENT │ │ │ │ 8991: 0130369e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_RAMBLOCK_DSTATE │ │ │ │ 8992: 012b7cb8 152 OBJECT GLOBAL DEFAULT 24 system_trace_events │ │ │ │ - 8993: 008560e5 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions │ │ │ │ + 8993: 008560ed 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions │ │ │ │ 8994: 0120c174 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcaddh │ │ │ │ 8995: 005d0201 124 FUNC GLOBAL DEFAULT 12 helper_gvec_subs64 │ │ │ │ 8996: 011e8498 132 OBJECT GLOBAL DEFAULT 24 helper_info_uadd16 │ │ │ │ - 8997: 007aa18d 192 FUNC GLOBAL DEFAULT 12 qcow2_cache_empty │ │ │ │ + 8997: 007aa195 192 FUNC GLOBAL DEFAULT 12 qcow2_cache_empty │ │ │ │ 8998: 012aac4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPUID_READ_EVENT │ │ │ │ 8999: 005b8995 148 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i64 │ │ │ │ 9000: 00566edd 18 FUNC GLOBAL DEFAULT 12 postcopy_temp_page_reset │ │ │ │ 9001: 012b9154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CLOSE_TRAY_EVENT │ │ │ │ 9002: 003348cd 68 FUNC GLOBAL DEFAULT 12 qemu_add_machine_init_done_notifier │ │ │ │ 9003: 01301738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_REALIZE_DSTATE │ │ │ │ 9004: 002be4a1 6 FUNC GLOBAL DEFAULT 12 float32_min │ │ │ │ @@ -9014,177 +9014,177 @@ │ │ │ │ 9010: 00295ba9 128 FUNC GLOBAL DEFAULT 12 cpu_model_from_type │ │ │ │ 9011: 012b0858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_LOWER_DRQ_EVENT │ │ │ │ 9012: 0054d8a5 120 FUNC GLOBAL DEFAULT 12 tpm_backend_startup_tpm │ │ │ │ 9013: 012a5674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_Z2_LCD_REG_UPDATE_EVENT │ │ │ │ 9014: 0130132c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_PENDING_DSTATE │ │ │ │ 9015: 002be491 6 FUNC GLOBAL DEFAULT 12 float32_maxnummag │ │ │ │ 9016: 005a6cc1 128 FUNC GLOBAL DEFAULT 12 tcg_tb_foreach │ │ │ │ - 9017: 00735191 140 FUNC GLOBAL DEFAULT 12 object_property_get_type │ │ │ │ + 9017: 00735199 140 FUNC GLOBAL DEFAULT 12 object_property_get_type │ │ │ │ 9018: 012af184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_WRITE_EVENT │ │ │ │ 9019: 012aa96c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_TIMER_HACK_STATE_EVENT │ │ │ │ 9020: 013027bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_LIST_QUERY_DSTATE │ │ │ │ 9021: 0130214c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_DESC_BUFF_SIZE_DSTATE │ │ │ │ 9022: 012acdd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_LINK_SET_EXT_PARAMS_EVENT │ │ │ │ - 9023: 00786935 14 FUNC GLOBAL DEFAULT 12 block_copy_call_cancelled │ │ │ │ - 9024: 006d9765 106 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubu_scalarb │ │ │ │ + 9023: 0078693d 14 FUNC GLOBAL DEFAULT 12 block_copy_call_cancelled │ │ │ │ + 9024: 006d976d 106 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubu_scalarb │ │ │ │ 9025: 01302858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_BUILD_SENSE_DSTATE │ │ │ │ 9026: 0057d9e5 60 FUNC GLOBAL DEFAULT 12 hmp_info_name │ │ │ │ 9027: 002c9de5 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_y0_top │ │ │ │ 9028: 011f0ec8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxnmavh │ │ │ │ 9029: 01302f14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_SETTING_IRQ_DSTATE │ │ │ │ 9030: 013022da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_START_XMIT_DSTATE │ │ │ │ 9031: 012b3254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_RESET_EVENT │ │ │ │ 9032: 012a2a60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_GOT_NACK_EVENT │ │ │ │ 9033: 012a9ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_IRQ_EVENT │ │ │ │ 9034: 011ebabc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfsub_scalarh │ │ │ │ - 9035: 00738169 228 FUNC GLOBAL DEFAULT 12 cache_is_cached │ │ │ │ - 9036: 006d97d1 144 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubu_scalarh │ │ │ │ + 9035: 00738171 228 FUNC GLOBAL DEFAULT 12 cache_is_cached │ │ │ │ + 9036: 006d97d9 144 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubu_scalarh │ │ │ │ 9037: 0120e484 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_acge_f32 │ │ │ │ 9038: 0059dc39 116 FUNC GLOBAL DEFAULT 12 associate_guestfd │ │ │ │ 9039: 013027b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_LIST_QUERY_DSTATE │ │ │ │ - 9040: 008516f1 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus │ │ │ │ - 9041: 0081b491 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper_members │ │ │ │ + 9040: 008516f9 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus │ │ │ │ + 9041: 0081b499 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper_members │ │ │ │ 9042: 012b68e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_WAKE_SHARED_EVENT │ │ │ │ 9043: 01303292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_SWITCHOVER_START_DSTATE │ │ │ │ 9044: 005c0b01 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i64_chk │ │ │ │ 9045: 011f0e44 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxnmavs │ │ │ │ 9046: 013011f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PRW_BUFFERED_DSTATE │ │ │ │ 9047: 005567d9 340 FUNC GLOBAL DEFAULT 12 file_start_outgoing_migration │ │ │ │ 9048: 012a399c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_REGISTER_INTERFACE_EVENT │ │ │ │ 9049: 011dfe50 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs64 │ │ │ │ 9050: 0045b72d 200 FUNC GLOBAL DEFAULT 12 scsi_device_report_change │ │ │ │ - 9051: 006f627d 124 FUNC GLOBAL DEFAULT 12 helper_gvec_pmul_b │ │ │ │ + 9051: 006f6285 124 FUNC GLOBAL DEFAULT 12 helper_gvec_pmul_b │ │ │ │ 9052: 011eba38 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfsub_scalars │ │ │ │ 9053: 012b0728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_EVENT │ │ │ │ 9054: 01302402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_DOORBELL_SQ_DSTATE │ │ │ │ 9055: 013010d5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_qdev_c │ │ │ │ 9056: 005140f5 60 FUNC GLOBAL DEFAULT 12 v9fs_pack │ │ │ │ 9057: 00610d8d 384 FUNC GLOBAL DEFAULT 12 arm_s1_regime_using_lpae_format │ │ │ │ - 9058: 006d9861 148 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubu_scalarw │ │ │ │ + 9058: 006d9869 148 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubu_scalarw │ │ │ │ 9059: 01301c7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_SET_IRQS_DSTATE │ │ │ │ - 9060: 009fa998 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_0_len │ │ │ │ - 9061: 00745c21 280 FUNC GLOBAL DEFAULT 12 qio_task_wait_thread │ │ │ │ + 9060: 009fa9b0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_0_len │ │ │ │ + 9061: 00745c29 280 FUNC GLOBAL DEFAULT 12 qio_task_wait_thread │ │ │ │ 9062: 01303616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUIT_DSTATE │ │ │ │ 9063: 012b73d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FLUSH_RAM_CACHE_END_EVENT │ │ │ │ 9064: 002a7e45 70 FUNC GLOBAL DEFAULT 12 float16_is_signaling_nan │ │ │ │ - 9065: 00749f15 136 FUNC GLOBAL DEFAULT 12 qcrypto_hash_new │ │ │ │ + 9065: 00749f1d 136 FUNC GLOBAL DEFAULT 12 qcrypto_hash_new │ │ │ │ 9066: 01301742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_RECEIVER_NOT_ENABLED_DSTATE │ │ │ │ 9067: 012a937c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_NOTIFY_EVENT │ │ │ │ 9068: 01302890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_READ_DATA_DSTATE │ │ │ │ 9069: 01301b88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_QUEUE_CONFIG_DSTATE │ │ │ │ 9070: 00525205 28 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_get │ │ │ │ 9071: 0130175c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_CHANNEL_ERROR_DSTATE │ │ │ │ 9072: 0055653d 320 FUNC GLOBAL DEFAULT 12 fd_start_incoming_migration │ │ │ │ 9073: 013028bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ACCESS_DSTATE │ │ │ │ 9074: 013024d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_OTP_PROG_BIT_DSTATE │ │ │ │ 9075: 005ccad9 96 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_vec │ │ │ │ 9076: 0130188e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_STD_WRITE_IO_DSTATE │ │ │ │ - 9077: 007f3c05 44 FUNC GLOBAL DEFAULT 12 monitor_flush │ │ │ │ + 9077: 007f3c0d 44 FUNC GLOBAL DEFAULT 12 monitor_flush │ │ │ │ 9078: 01302ed2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_HOST_RESV_REGIONS_DSTATE │ │ │ │ 9079: 01213998 132 OBJECT GLOBAL DEFAULT 24 helper_info_rsqrte_f32 │ │ │ │ - 9080: 0085cfdd 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeList │ │ │ │ + 9080: 0085cfe5 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeList │ │ │ │ 9081: 01303328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SYSTEM_POWERDOWN_REQUEST_DSTATE │ │ │ │ 9082: 011e1e48 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchb │ │ │ │ - 9083: 007e46dd 424 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated_above │ │ │ │ + 9083: 007e46e5 424 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated_above │ │ │ │ 9084: 01301086 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_common_c │ │ │ │ 9085: 0044a46d 26 FUNC GLOBAL DEFAULT 12 shpc_cleanup │ │ │ │ - 9086: 008696f5 248 FUNC GLOBAL DEFAULT 12 visit_type_int16 │ │ │ │ + 9086: 008696fd 248 FUNC GLOBAL DEFAULT 12 visit_type_int16 │ │ │ │ 9087: 00512c41 144 FUNC GLOBAL DEFAULT 12 ringbuf_write_completion │ │ │ │ 9088: 002ef16d 592 FUNC GLOBAL DEFAULT 12 qemu_open_flags_tostr │ │ │ │ 9089: 0053bc69 60 FUNC GLOBAL DEFAULT 12 address_space_stl_le_cached_slow │ │ │ │ 9090: 012aee4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_REGISTER_VFS_EVENT │ │ │ │ 9091: 01301408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_AUDIO_INIT_DSTATE │ │ │ │ - 9092: 008558a1 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions │ │ │ │ - 9093: 007b2645 152 FUNC GLOBAL DEFAULT 12 qcow2_pre_write_overlap_check │ │ │ │ - 9094: 0077c615 64 FUNC GLOBAL DEFAULT 12 aio_task_pool_start_task │ │ │ │ + 9092: 008558a9 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions │ │ │ │ + 9093: 007b264d 152 FUNC GLOBAL DEFAULT 12 qcow2_pre_write_overlap_check │ │ │ │ + 9094: 0077c61d 64 FUNC GLOBAL DEFAULT 12 aio_task_pool_start_task │ │ │ │ 9095: 004fd045 76 FUNC GLOBAL DEFAULT 12 vhost_vdpa_get_iova_range │ │ │ │ - 9096: 00685df5 308 FUNC GLOBAL DEFAULT 12 asimd_imm_const │ │ │ │ + 9096: 00685e05 308 FUNC GLOBAL DEFAULT 12 asimd_imm_const │ │ │ │ 9097: 012a52e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_EJECTING_CPU_EVENT │ │ │ │ 9098: 012057c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_pmul_b │ │ │ │ 9099: 013016e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_FAILED_DSTATE │ │ │ │ 9100: 00334911 4 FUNC GLOBAL DEFAULT 12 qemu_remove_machine_init_done_notifier │ │ │ │ 9101: 003ee2a1 120 FUNC GLOBAL DEFAULT 12 e1000x_rxbufsize │ │ │ │ 9102: 01301c54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR32_WRITE_DSTATE │ │ │ │ 9103: 0052490d 76 FUNC GLOBAL DEFAULT 12 cpu_timers_init │ │ │ │ 9104: 00530b75 96 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_stop │ │ │ │ 9105: 012a4eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_VERSION_RETURN_EVENT │ │ │ │ - 9106: 007f0c31 24 FUNC GLOBAL DEFAULT 12 qemu_chr_has_feature │ │ │ │ - 9107: 00764bc1 560 FUNC GLOBAL DEFAULT 12 bdrv_default_perms │ │ │ │ - 9108: 0086d4a5 216 FUNC GLOBAL DEFAULT 12 string_output_visitor_new │ │ │ │ + 9106: 007f0c39 24 FUNC GLOBAL DEFAULT 12 qemu_chr_has_feature │ │ │ │ + 9107: 00764bc9 560 FUNC GLOBAL DEFAULT 12 bdrv_default_perms │ │ │ │ + 9108: 0086d4ad 216 FUNC GLOBAL DEFAULT 12 string_output_visitor_new │ │ │ │ 9109: 0130358e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_MERGE_DSTATE │ │ │ │ 9110: 012b30d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_HOSTFD_EVENT │ │ │ │ 9111: 011fb764 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vbic │ │ │ │ 9112: 013012fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_NEW_SPAWN_DSTATE │ │ │ │ 9113: 01302c9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_WAKEUP_DSTATE │ │ │ │ 9114: 0117696c 24 OBJECT GLOBAL DEFAULT 21 blk_exp_vhost_user_blk │ │ │ │ - 9115: 0085ee35 132 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordAction │ │ │ │ + 9115: 0085ee3d 132 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordAction │ │ │ │ 9116: 002984a9 12 FUNC GLOBAL DEFAULT 12 print_insn_od_host │ │ │ │ 9117: 01302302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_SET_LINK_DSTATE │ │ │ │ 9118: 013032ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_MAIN_DSTATE │ │ │ │ 9119: 005cca19 96 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_vec │ │ │ │ 9120: 012a46a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_REVENTS_EVENT │ │ │ │ - 9121: 007f8f6d 142 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRuleList │ │ │ │ + 9121: 007f8f75 142 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRuleList │ │ │ │ 9122: 002f8299 192 FUNC GLOBAL DEFAULT 12 v9fs_co_lremovexattr │ │ │ │ 9123: 002bda49 248 FUNC GLOBAL DEFAULT 12 uint16_to_float64_scalbn │ │ │ │ 9124: 012a5ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_READ_EVENT │ │ │ │ 9125: 01302544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MV64361_REG_WRITE_DSTATE │ │ │ │ 9126: 00523129 100 FUNC GLOBAL DEFAULT 12 qemu_process_cpu_events_common │ │ │ │ 9127: 00543291 132 FUNC GLOBAL DEFAULT 12 qmp_query_tpm_types │ │ │ │ 9128: 013019d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_RECV_FIFO_DSTATE │ │ │ │ - 9129: 0074ff01 160 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed │ │ │ │ + 9129: 0074ff09 160 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed │ │ │ │ 9130: 012b7f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_BLK_IO_EVENT │ │ │ │ 9131: 012a97bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_CLEAR_EVENT │ │ │ │ - 9132: 008197c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbufWrapper │ │ │ │ + 9132: 008197cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbufWrapper │ │ │ │ 9133: 012a92dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_PRESENTER_NOTIFY_EVENT │ │ │ │ - 9134: 0072b6d9 124 FUNC GLOBAL DEFAULT 12 hmp_physical_memory_dump │ │ │ │ - 9135: 00817a31 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportRemoveMode │ │ │ │ + 9134: 0072b6e1 124 FUNC GLOBAL DEFAULT 12 hmp_physical_memory_dump │ │ │ │ + 9135: 00817a39 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportRemoveMode │ │ │ │ 9136: 012b5648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_VM_STATE_CHANGE_EVENT │ │ │ │ 9137: 012b6f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_LOOP_TOP_EVENT │ │ │ │ 9138: 012afe18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_TMF_REQ_EVENT │ │ │ │ - 9139: 006ef249 116 FUNC GLOBAL DEFAULT 12 helper_gvec_sitos │ │ │ │ - 9140: 008246dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMemberList │ │ │ │ - 9141: 00775015 148 FUNC GLOBAL DEFAULT 12 qemuio_add_command │ │ │ │ + 9139: 006ef251 116 FUNC GLOBAL DEFAULT 12 helper_gvec_sitos │ │ │ │ + 9140: 008246e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMemberList │ │ │ │ + 9141: 0077501d 148 FUNC GLOBAL DEFAULT 12 qemuio_add_command │ │ │ │ 9142: 0058aa25 1800 FUNC GLOBAL DEFAULT 12 net_init_socket │ │ │ │ 9143: 012f85a0 8 OBJECT GLOBAL DEFAULT 25 max_advance │ │ │ │ 9144: 01302a7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_SCSI_CMD_INVALID_LUN_DSTATE │ │ │ │ - 9145: 008107fd 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal_members │ │ │ │ - 9146: 0078b411 14 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_part │ │ │ │ + 9145: 00810805 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal_members │ │ │ │ + 9146: 0078b419 14 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_part │ │ │ │ 9147: 013036c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_NUMA_NODE_DSTATE │ │ │ │ 9148: 012a4260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_REQUEST_EVENT │ │ │ │ 9149: 01301c3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IGRPEN_READ_DSTATE │ │ │ │ 9150: 01301db6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_TEST_WRITE_DSTATE │ │ │ │ 9151: 002e9c11 48 FUNC GLOBAL DEFAULT 12 gdb_extend_set_table │ │ │ │ 9152: 013030f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_WAIT_DSTATE │ │ │ │ 9153: 012a4370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_SIZE_EVENT │ │ │ │ 9154: 002ba229 176 FUNC GLOBAL DEFAULT 12 float64_to_uint16 │ │ │ │ - 9155: 0084a4fd 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureAction │ │ │ │ - 9156: 00792401 168 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_sync │ │ │ │ + 9155: 0084a505 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureAction │ │ │ │ + 9156: 00792409 168 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_sync │ │ │ │ 9157: 012b7c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_PUT_QWORD_EVENT │ │ │ │ 9158: 01303192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_START_SET_RUN_DSTATE │ │ │ │ 9159: 011dda38 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar8i │ │ │ │ 9160: 012bc0ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_GROW_EVENT │ │ │ │ 9161: 01302f24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_HANDLE_OUTPUT_DSTATE │ │ │ │ 9162: 003292b5 124 FUNC GLOBAL DEFAULT 12 platform_bus_get_mmio_addr │ │ │ │ - 9163: 007030d1 128 FUNC GLOBAL DEFAULT 12 virtio_serial_close │ │ │ │ + 9163: 007030d9 128 FUNC GLOBAL DEFAULT 12 virtio_serial_close │ │ │ │ 9164: 0130324e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_GTREE_DSTATE │ │ │ │ - 9165: 00804201 900 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror_members │ │ │ │ + 9165: 00804209 900 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror_members │ │ │ │ 9166: 013028de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_EDM_CHANGE_DSTATE │ │ │ │ 9167: 0054d5a9 72 FUNC GLOBAL DEFAULT 12 spdm_socket_rsp │ │ │ │ - 9168: 00803365 260 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup_members │ │ │ │ + 9168: 0080336d 260 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup_members │ │ │ │ 9169: 013018d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_GET_DSTATE │ │ │ │ 9170: 012b2e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_THREAD_START_EVENT │ │ │ │ - 9171: 00745419 252 FUNC GLOBAL DEFAULT 12 qio_net_listener_open_sync │ │ │ │ + 9171: 00745421 252 FUNC GLOBAL DEFAULT 12 qio_net_listener_open_sync │ │ │ │ 9172: 01301c40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_PMR_READ_DSTATE │ │ │ │ 9173: 01303402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_PASS_DSTATE │ │ │ │ 9174: 002ccf85 416 FUNC GLOBAL DEFAULT 12 qemu_pixelformat_from_pixman │ │ │ │ 9175: 012ae8e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_LIST_EVENT │ │ │ │ 9176: 00339555 68 FUNC GLOBAL DEFAULT 12 sysbus_mmio_get_region │ │ │ │ 9177: 012afd68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_00_EVENT │ │ │ │ - 9178: 008a251d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEpcSectionList │ │ │ │ - 9179: 0089d605 164 FUNC GLOBAL DEFAULT 12 trace_event_name │ │ │ │ + 9178: 008a2525 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEpcSectionList │ │ │ │ + 9179: 0089d60d 164 FUNC GLOBAL DEFAULT 12 trace_event_name │ │ │ │ 9180: 011fa030 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhaddsb │ │ │ │ 9181: 0032acfd 400 FUNC GLOBAL DEFAULT 12 platform_bus_add_all_fdt_nodes │ │ │ │ 9182: 01302312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQTAIL_DSTATE │ │ │ │ 9183: 0056cac9 428 FUNC GLOBAL DEFAULT 12 colo_incoming_start_dirty_log │ │ │ │ 9184: 012ab3dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_WRITE_EVENT │ │ │ │ 9185: 013013a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_CONTEXT_DSTATE │ │ │ │ 9186: 012a9a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR_WRITE_EVENT │ │ │ │ @@ -9195,266 +9195,266 @@ │ │ │ │ 9191: 011e98b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_ror_cc │ │ │ │ 9192: 011f9fac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhaddsh │ │ │ │ 9193: 01301db8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_SECONDS_WRITE_DSTATE │ │ │ │ 9194: 012b5948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DMA_UNMAP_EVENT │ │ │ │ 9195: 01302d44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_EXIT_DSTATE │ │ │ │ 9196: 012a70cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_UNMAP_MEMORY_EVENT │ │ │ │ 9197: 011763c8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32_le │ │ │ │ - 9198: 008697ed 240 FUNC GLOBAL DEFAULT 12 visit_type_int32 │ │ │ │ + 9198: 008697f5 240 FUNC GLOBAL DEFAULT 12 visit_type_int32 │ │ │ │ 9199: 011d1350 32 OBJECT GLOBAL DEFAULT 24 hw_compat_7_0 │ │ │ │ - 9200: 0082396d 200 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability │ │ │ │ + 9200: 00823975 200 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability │ │ │ │ 9201: 013013e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_META_REQUEST_DSTATE │ │ │ │ 9202: 01205004 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_urshr_b │ │ │ │ 9203: 011d1370 64 OBJECT GLOBAL DEFAULT 24 hw_compat_7_1 │ │ │ │ 9204: 0036bf55 10 FUNC GLOBAL DEFAULT 12 vga_dirty_log_start │ │ │ │ 9205: 011d13b0 64 OBJECT GLOBAL DEFAULT 24 hw_compat_7_2 │ │ │ │ 9206: 0044ad9d 172 FUNC GLOBAL DEFAULT 12 pcie_endpoint_cap_v1_init │ │ │ │ 9207: 01204e78 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_urshr_d │ │ │ │ 9208: 01302574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MC146818_RTC_IOPORT_WRITE_DSTATE │ │ │ │ - 9209: 007e67a1 376 FUNC GLOBAL DEFAULT 12 blk_is_available │ │ │ │ + 9209: 007e67a9 376 FUNC GLOBAL DEFAULT 12 blk_is_available │ │ │ │ 9210: 012baad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ADD_CLIENT_EVENT │ │ │ │ - 9211: 0087a73d 260 FUNC GLOBAL DEFAULT 12 defer_call │ │ │ │ + 9211: 0087a745 260 FUNC GLOBAL DEFAULT 12 defer_call │ │ │ │ 9212: 0120e37c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_acge_f64 │ │ │ │ 9213: 01204f80 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_urshr_h │ │ │ │ - 9214: 0081c465 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn │ │ │ │ + 9214: 0081c46d 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn │ │ │ │ 9215: 012a2750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_PRIORITY_EVENT │ │ │ │ 9216: 013011b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_BUF_DSTATE │ │ │ │ 9217: 00397291 392 FUNC GLOBAL DEFAULT 12 ide_bus_exec_cmd │ │ │ │ 9218: 012b1e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_INTERRUPT_OVERFLOW_EVENT │ │ │ │ - 9219: 0086e7b1 4 FUNC GLOBAL DEFAULT 12 qstring_get_str │ │ │ │ + 9219: 0086e7b9 4 FUNC GLOBAL DEFAULT 12 qstring_get_str │ │ │ │ 9220: 005bb5dd 104 FUNC GLOBAL DEFAULT 12 tcg_gen_concat32_i64 │ │ │ │ 9221: 011f9f28 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhaddsw │ │ │ │ 9222: 012b7128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_PENDING_ESTIMATE_EVENT │ │ │ │ 9223: 005fb3f1 28 FUNC GLOBAL DEFAULT 12 arm_hcr_el2_eff │ │ │ │ 9224: 00329a55 200 FUNC GLOBAL DEFAULT 12 ptimer_run │ │ │ │ 9225: 002b88f1 204 FUNC GLOBAL DEFAULT 12 float128_to_int32_round_to_zero │ │ │ │ - 9226: 0081da81 316 FUNC GLOBAL DEFAULT 12 visit_type_StrOrNull │ │ │ │ + 9226: 0081da89 316 FUNC GLOBAL DEFAULT 12 visit_type_StrOrNull │ │ │ │ 9227: 01204efc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_urshr_s │ │ │ │ 9228: 013014da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CLUNK_DSTATE │ │ │ │ 9229: 012bacf0 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_replay_trace_events_trace_events │ │ │ │ - 9230: 0076df99 66 FUNC GLOBAL DEFAULT 12 block_job_get_locked │ │ │ │ + 9230: 0076dfa1 66 FUNC GLOBAL DEFAULT 12 block_job_get_locked │ │ │ │ 9231: 01216a10 132 OBJECT GLOBAL DEFAULT 24 helper_info_bfcvt_pair │ │ │ │ 9232: 005b51ad 244 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i32 │ │ │ │ 9233: 01303e3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_UNLOCK_RETURN_DSTATE │ │ │ │ 9234: 0044c065 172 FUNC GLOBAL DEFAULT 12 pcie_acs_init │ │ │ │ - 9235: 0076f715 32 FUNC GLOBAL DEFAULT 12 job_type_str │ │ │ │ - 9236: 0089d56d 152 FUNC GLOBAL DEFAULT 12 trace_event_iter_next │ │ │ │ + 9235: 0076f71d 32 FUNC GLOBAL DEFAULT 12 job_type_str │ │ │ │ + 9236: 0089d575 152 FUNC GLOBAL DEFAULT 12 trace_event_iter_next │ │ │ │ 9237: 012aebd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FLUSH_NS_EVENT │ │ │ │ - 9238: 007fb359 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ + 9238: 007fb361 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ 9239: 01301840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_REDRAW_DSTATE │ │ │ │ 9240: 005627cd 34 FUNC GLOBAL DEFAULT 12 migrate_dirty_bitmaps │ │ │ │ 9241: 012aff88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_SCRIPT_DMA_INTERRUPT_EVENT │ │ │ │ - 9242: 00745d39 6 FUNC GLOBAL DEFAULT 12 qio_task_set_error │ │ │ │ + 9242: 00745d41 6 FUNC GLOBAL DEFAULT 12 qio_task_set_error │ │ │ │ 9243: 012b2154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_INVALID_EVENT │ │ │ │ 9244: 012b0518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_EVENT │ │ │ │ - 9245: 006d3ca1 90 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhsb │ │ │ │ + 9245: 006d3ca9 90 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhsb │ │ │ │ 9246: 0044b21d 548 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_unplug_request_cb │ │ │ │ - 9247: 007fc0b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNodeList │ │ │ │ + 9247: 007fc0bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNodeList │ │ │ │ 9248: 00399f25 72 FUNC GLOBAL DEFAULT 12 hid_pointer_activate │ │ │ │ 9249: 012b3dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_PTRS_EVENT │ │ │ │ 9250: 013032a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_COMMAND_SEND_DSTATE │ │ │ │ 9251: 013037d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_SET_DSTATE │ │ │ │ - 9252: 0089d4c1 104 FUNC GLOBAL DEFAULT 12 trace_event_register_group │ │ │ │ + 9252: 0089d4c9 104 FUNC GLOBAL DEFAULT 12 trace_event_register_group │ │ │ │ 9253: 01213890 132 OBJECT GLOBAL DEFAULT 24 helper_info_rsqrte_f64 │ │ │ │ - 9254: 008959a1 188 FUNC GLOBAL DEFAULT 12 check_block_size │ │ │ │ + 9254: 008959a9 188 FUNC GLOBAL DEFAULT 12 check_block_size │ │ │ │ 9255: 012a9c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN1_EL3_READ_EVENT │ │ │ │ - 9256: 008633ed 368 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions_members │ │ │ │ - 9257: 006d3cfd 108 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhsh │ │ │ │ + 9256: 008633f5 368 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions_members │ │ │ │ + 9257: 006d3d05 108 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhsh │ │ │ │ 9258: 01302428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_TIMESTAMP_DSTATE │ │ │ │ 9259: 0130348c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_SELECT_DSTATE │ │ │ │ 9260: 012aabec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_WRITE_EVENT │ │ │ │ 9261: 012b9d04 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_ebpf_trace_events_trace_events │ │ │ │ 9262: 012b0a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_UPDATE_IRQ_LEVEL_EVENT │ │ │ │ 9263: 01301756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_SERIAL_READ_DSTATE │ │ │ │ 9264: 0120c618 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_udot_2h │ │ │ │ 9265: 005d2499 134 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr16v │ │ │ │ 9266: 002ba2d9 172 FUNC GLOBAL DEFAULT 12 float64_to_uint32 │ │ │ │ - 9267: 00827d11 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemdevList │ │ │ │ - 9268: 008198b5 100 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo_members │ │ │ │ + 9267: 00827d19 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemdevList │ │ │ │ + 9268: 008198bd 100 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo_members │ │ │ │ 9269: 0059cf1d 16 FUNC GLOBAL DEFAULT 12 replay_running_debug │ │ │ │ - 9270: 0086d7b5 1780 FUNC GLOBAL DEFAULT 12 qmp_dispatch │ │ │ │ + 9270: 0086d7bd 1780 FUNC GLOBAL DEFAULT 12 qmp_dispatch │ │ │ │ 9271: 002c8de9 108 FUNC GLOBAL DEFAULT 12 qemu_default_pixelformat │ │ │ │ - 9272: 0086e6d9 80 FUNC GLOBAL DEFAULT 12 qstring_from_substr │ │ │ │ - 9273: 0076dfdd 136 FUNC GLOBAL DEFAULT 12 block_job_get │ │ │ │ + 9272: 0086e6e1 80 FUNC GLOBAL DEFAULT 12 qstring_from_substr │ │ │ │ + 9273: 0076dfe5 136 FUNC GLOBAL DEFAULT 12 block_job_get │ │ │ │ 9274: 013038ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VNC_DSTATE │ │ │ │ 9275: 013012c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_TLS_INIT_ERR_DSTATE │ │ │ │ 9276: 01301e2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_PER_CLK_DSTATE │ │ │ │ 9277: 01301b82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_ESB_DSTATE │ │ │ │ 9278: 012a948c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_CLAIM_IRQ_EVENT │ │ │ │ 9279: 002bcbb9 224 FUNC GLOBAL DEFAULT 12 int64_to_floatx80 │ │ │ │ 9280: 003428b1 1868 FUNC GLOBAL DEFAULT 12 qemu_edid_generate │ │ │ │ 9281: 01302c48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_READ_DSTATE │ │ │ │ 9282: 002cc775 24 FUNC GLOBAL DEFAULT 12 qkbd_state_modifier_get │ │ │ │ 9283: 01302f1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_TO_TARGET_DSTATE │ │ │ │ - 9284: 008437b1 84 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties_members │ │ │ │ + 9284: 008437b9 84 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties_members │ │ │ │ 9285: 002f9ee1 176 FUNC GLOBAL DEFAULT 12 aml_to_hexstring │ │ │ │ 9286: 012a3340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_READ_DATA_EVENT │ │ │ │ 9287: 012df858 88 OBJECT GLOBAL DEFAULT 25 address_space_io │ │ │ │ 9288: 012b33f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_ATTACH_EVENT │ │ │ │ - 9289: 006d3d69 116 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhsw │ │ │ │ - 9290: 008567d5 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions │ │ │ │ + 9289: 006d3d71 116 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhsw │ │ │ │ + 9290: 008567dd 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions │ │ │ │ 9291: 0039406d 272 FUNC GLOBAL DEFAULT 12 ide_data_writel │ │ │ │ 9292: 01301e62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_IOMMU_NOTIFY_DSTATE │ │ │ │ 9293: 012b1834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_UPDATE_IRQ_EVENT │ │ │ │ 9294: 011f9ea4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhaddub │ │ │ │ 9295: 012b9490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_CHANGE_EVENT │ │ │ │ - 9296: 0081fa59 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoHashAlgo │ │ │ │ - 9297: 007e7909 412 FUNC GLOBAL DEFAULT 12 blk_pwrite_zeroes │ │ │ │ + 9296: 0081fa61 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoHashAlgo │ │ │ │ + 9297: 007e7911 412 FUNC GLOBAL DEFAULT 12 blk_pwrite_zeroes │ │ │ │ 9298: 00526975 220 FUNC GLOBAL DEFAULT 12 dma_aligned_pow2_mask │ │ │ │ 9299: 0130267c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_NOOP_DSTATE │ │ │ │ 9300: 011f9e20 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhadduh │ │ │ │ 9301: 005c8f65 176 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mov │ │ │ │ - 9302: 007119b5 4 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_del_fd │ │ │ │ + 9302: 007119bd 4 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_del_fd │ │ │ │ 9303: 013015c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_DECODE_CD_TT_DSTATE │ │ │ │ 9304: 00393881 292 FUNC GLOBAL DEFAULT 12 ide_data_writew │ │ │ │ - 9305: 0088c955 10 FUNC GLOBAL DEFAULT 12 qemu_coroutine_entered │ │ │ │ + 9305: 0088c95d 10 FUNC GLOBAL DEFAULT 12 qemu_coroutine_entered │ │ │ │ 9306: 00522f2d 32 FUNC GLOBAL DEFAULT 12 cpus_set_virtual_clock │ │ │ │ 9307: 002e8625 104 FUNC GLOBAL DEFAULT 12 gdb_get_first_cpu_in_process │ │ │ │ 9308: 013015e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_CONSUME_DSTATE │ │ │ │ 9309: 003e6b1d 460 FUNC GLOBAL DEFAULT 12 ne2000_receive │ │ │ │ - 9310: 008810cd 6 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool │ │ │ │ - 9311: 0083df9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_Netdev │ │ │ │ - 9312: 007f8d45 132 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListFormat │ │ │ │ + 9310: 008810d5 6 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool │ │ │ │ + 9311: 0083dfa5 58 FUNC GLOBAL DEFAULT 12 qapi_free_Netdev │ │ │ │ + 9312: 007f8d4d 132 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListFormat │ │ │ │ 9313: 012b5034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_GET_REGION_INFO_EVENT │ │ │ │ - 9314: 0080955d 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ + 9314: 00809565 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ 9315: 012ba73c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SAVE_DEVICES_STATE_EVENT │ │ │ │ 9316: 01179514 12 OBJECT GLOBAL DEFAULT 21 InputButton_lookup │ │ │ │ 9317: 005c0721 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i64_chk │ │ │ │ 9318: 012a8620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_UNIMPL_EVENT │ │ │ │ 9319: 012b95f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_MERGE_EVENT │ │ │ │ 9320: 012b1374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RPMB_WRITE_BLOCK_EVENT │ │ │ │ 9321: 012b7628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QTAILQ_EVENT │ │ │ │ 9322: 005b3ec9 32 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i32 │ │ │ │ 9323: 011f9d9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhadduw │ │ │ │ 9324: 012ad9e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_S_RESET_EVENT │ │ │ │ - 9325: 007d270d 154 FUNC GLOBAL DEFAULT 12 qed_commit_l2_cache_entry │ │ │ │ + 9325: 007d2715 154 FUNC GLOBAL DEFAULT 12 qed_commit_l2_cache_entry │ │ │ │ 9326: 012a8720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_READ_EVENT │ │ │ │ - 9327: 007f4529 188 FUNC GLOBAL DEFAULT 12 monitor_resume │ │ │ │ + 9327: 007f4531 188 FUNC GLOBAL DEFAULT 12 monitor_resume │ │ │ │ 9328: 01301198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_COPY_FILE_RANGE_DSTATE │ │ │ │ 9329: 012aaefc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_NONSEC_EVENT │ │ │ │ 9330: 0041f9b1 2 FUNC GLOBAL DEFAULT 12 fp_port_set_macaddr │ │ │ │ 9331: 011e21e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchb │ │ │ │ - 9332: 00854db5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackOptions │ │ │ │ + 9332: 00854dbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackOptions │ │ │ │ 9333: 006149d5 54 FUNC GLOBAL DEFAULT 12 helper_vfp_uhtoh_round_to_nearest │ │ │ │ 9334: 003835a5 180 FUNC GLOBAL DEFAULT 12 i2c_recv │ │ │ │ 9335: 013034a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM16_FALLBACK_DSTATE │ │ │ │ 9336: 005a7391 164 FUNC GLOBAL DEFAULT 12 tcg_region_prologue_set │ │ │ │ 9337: 01302004 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_LAST_DSTATE │ │ │ │ 9338: 012a3a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_INIT_EVENT │ │ │ │ 9339: 0033060d 136 FUNC GLOBAL DEFAULT 12 hmp_info_vm_generation_id │ │ │ │ - 9340: 006974c5 156 FUNC GLOBAL DEFAULT 12 write_neon_element32 │ │ │ │ + 9340: 006974fd 156 FUNC GLOBAL DEFAULT 12 write_neon_element32 │ │ │ │ 9341: 013017b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNKBD_EVENT_OUT_DSTATE │ │ │ │ 9342: 0060f915 50 FUNC GLOBAL DEFAULT 12 helper_neon_clz_u16 │ │ │ │ 9343: 002c374d 46 FUNC GLOBAL DEFAULT 12 helper_uqsub16 │ │ │ │ 9344: 0120aee4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vrintx_h │ │ │ │ 9345: 01302c22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_ADDRESS_DSTATE │ │ │ │ - 9346: 006d3ddd 88 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhub │ │ │ │ + 9346: 006d3de5 88 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhub │ │ │ │ 9347: 00680de1 72 FUNC GLOBAL DEFAULT 12 gen_gvec_ceq0 │ │ │ │ 9348: 013031de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_RAM_FILL_DSTATE │ │ │ │ 9349: 01302616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_REG_WRITE_DSTATE │ │ │ │ 9350: 012ad688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_OVERSIZED_EVENT │ │ │ │ 9351: 0120c8ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_udot_4b │ │ │ │ 9352: 005236c9 60 FUNC GLOBAL DEFAULT 12 cpu_resume │ │ │ │ 9353: 011f1ec4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsdavxb │ │ │ │ - 9354: 008698dd 148 FUNC GLOBAL DEFAULT 12 visit_type_int64 │ │ │ │ - 9355: 00836401 132 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateStatus │ │ │ │ + 9354: 008698e5 148 FUNC GLOBAL DEFAULT 12 visit_type_int64 │ │ │ │ + 9355: 00836409 132 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateStatus │ │ │ │ 9356: 002cc945 8 FUNC GLOBAL DEFAULT 12 qkbd_state_set_delay │ │ │ │ - 9357: 00863c29 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions_members │ │ │ │ - 9358: 006d3e35 108 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhuh │ │ │ │ + 9357: 00863c31 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions_members │ │ │ │ + 9358: 006d3e3d 108 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhuh │ │ │ │ 9359: 002c365d 94 FUNC GLOBAL DEFAULT 12 helper_qaddsubx │ │ │ │ 9360: 012ac8e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ETX_READ_EVENT │ │ │ │ - 9361: 00763ec5 168 FUNC GLOBAL DEFAULT 12 bdrv_get_cumulative_perm │ │ │ │ + 9361: 00763ecd 168 FUNC GLOBAL DEFAULT 12 bdrv_get_cumulative_perm │ │ │ │ 9362: 0120c7a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_udot_4h │ │ │ │ 9363: 013023ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_PRP2_ALIGN_DSTATE │ │ │ │ 9364: 0042419d 508 FUNC GLOBAL DEFAULT 12 ctucan_receive │ │ │ │ 9365: 012bae10 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_stats_trace_events_trace_events │ │ │ │ 9366: 011f1e40 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsdavxh │ │ │ │ - 9367: 007fed11 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck │ │ │ │ + 9367: 007fed19 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck │ │ │ │ 9368: 0120ae60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vrintx_s │ │ │ │ 9369: 01179c3c 12 OBJECT GLOBAL DEFAULT 21 EvtchnPortType_lookup │ │ │ │ 9370: 013022bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_PARSED_DSTATE │ │ │ │ 9371: 012bb26c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_EVENT │ │ │ │ 9372: 012b479c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_INCOMING_EVENT │ │ │ │ 9373: 011e03fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds8 │ │ │ │ 9374: 00300039 288 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_init │ │ │ │ 9375: 005e5a2d 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchq_be_mmu │ │ │ │ - 9376: 0078fc11 1544 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard │ │ │ │ - 9377: 006e8979 232 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_sf │ │ │ │ + 9376: 0078fc19 1544 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard │ │ │ │ + 9377: 006e8981 232 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_sf │ │ │ │ 9378: 011e1aac 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchb │ │ │ │ 9379: 0130303e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_INIT_FULL_DSTATE │ │ │ │ - 9380: 0083e309 200 FUNC GLOBAL DEFAULT 12 visit_type_String │ │ │ │ + 9380: 0083e311 200 FUNC GLOBAL DEFAULT 12 visit_type_String │ │ │ │ 9381: 005e68e1 132 FUNC GLOBAL DEFAULT 12 qmp_x_query_jit │ │ │ │ 9382: 01301204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PROCESS_COMPLETION_DSTATE │ │ │ │ - 9383: 0084c551 200 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper │ │ │ │ - 9384: 006e85c9 236 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_sh │ │ │ │ + 9383: 0084c559 200 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper │ │ │ │ + 9384: 006e85d1 236 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_sh │ │ │ │ 9385: 01302666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_DELAYED_DSTATE │ │ │ │ 9386: 012aa6fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_EVENT_EVENT │ │ │ │ - 9387: 006d3ea1 116 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhuw │ │ │ │ + 9387: 006d3ea9 116 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhuw │ │ │ │ 9388: 0033370d 64 FUNC GLOBAL DEFAULT 12 machine_class_allow_dynamic_sysbus_dev │ │ │ │ - 9389: 009fbadc 16 OBJECT GLOBAL DEFAULT 14 gr_mask │ │ │ │ + 9389: 009fbaf4 16 OBJECT GLOBAL DEFAULT 14 gr_mask │ │ │ │ 9390: 011f1dbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsdavxw │ │ │ │ 9391: 005b85bd 248 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i64 │ │ │ │ 9392: 012a84f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_LARGE_EVENT │ │ │ │ 9393: 002fb685 228 FUNC GLOBAL DEFAULT 12 aml_operation_region │ │ │ │ 9394: 01303126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_PROC_DSTATE │ │ │ │ - 9395: 008a1101 132 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnPortType │ │ │ │ - 9396: 00848421 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_properties │ │ │ │ + 9395: 008a1109 132 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnPortType │ │ │ │ + 9396: 00848429 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_properties │ │ │ │ 9397: 0055c0fd 56 FUNC GLOBAL DEFAULT 12 migrate_has_error │ │ │ │ 9398: 013017b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_READB_DATA_DSTATE │ │ │ │ 9399: 012aeaa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC16_EVENT │ │ │ │ 9400: 011e060c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add8 │ │ │ │ - 9401: 00a7e978 3 OBJECT GLOBAL DEFAULT 14 sense_code_SCSI_BUS_RESET │ │ │ │ + 9401: 00a7e990 3 OBJECT GLOBAL DEFAULT 14 sense_code_SCSI_BUS_RESET │ │ │ │ 9402: 012ae3f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_OFFSET_EVENT │ │ │ │ 9403: 01303e2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_RESET_DSTATE │ │ │ │ 9404: 012088bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rsqrts_nf_h │ │ │ │ 9405: 012ac378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RESET_EVENT │ │ │ │ 9406: 01303688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMP_SKEYS_DSTATE │ │ │ │ 9407: 0130107c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_core_c │ │ │ │ 9408: 0130196e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_WRITE_CLR_DSTATE │ │ │ │ 9409: 012baf20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_ELEMENT_EVENT │ │ │ │ - 9410: 0083a659 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_save │ │ │ │ - 9411: 0071ee25 28 FUNC GLOBAL DEFAULT 12 virtio_legacy_allowed │ │ │ │ + 9410: 0083a661 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_save │ │ │ │ + 9411: 0071ee2d 28 FUNC GLOBAL DEFAULT 12 virtio_legacy_allowed │ │ │ │ 9412: 012a44d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SEND_OPTION_REQUEST_EVENT │ │ │ │ 9413: 012a93dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_ESB_EVENT │ │ │ │ 9414: 004eef65 64 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_pre_save │ │ │ │ - 9415: 0081dc41 132 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkSpeed │ │ │ │ + 9415: 0081dc49 132 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkSpeed │ │ │ │ 9416: 012b6ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_STATE_TOO_BIG_EVENT │ │ │ │ - 9417: 0076f43d 88 FUNC GLOBAL DEFAULT 12 job_txn_unref │ │ │ │ + 9417: 0076f445 88 FUNC GLOBAL DEFAULT 12 job_txn_unref │ │ │ │ 9418: 012b6608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_HEADER_EVENT │ │ │ │ 9419: 0130190e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SUSPENDED_DSTATE │ │ │ │ - 9420: 0087ef29 40 FUNC GLOBAL DEFAULT 12 loc_save │ │ │ │ + 9420: 0087ef31 40 FUNC GLOBAL DEFAULT 12 loc_save │ │ │ │ 9421: 012a7c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_HEXDUMP_EVENT │ │ │ │ - 9422: 00836a31 104 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo_members │ │ │ │ - 9423: 008130a9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_query_block_graph │ │ │ │ - 9424: 0082def5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpus_fast │ │ │ │ + 9422: 00836a39 104 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo_members │ │ │ │ + 9423: 008130b1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_query_block_graph │ │ │ │ + 9424: 0082defd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpus_fast │ │ │ │ 9425: 012ad378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_CSO_EVENT │ │ │ │ 9426: 012a6864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_TX_EVENT │ │ │ │ 9427: 01208838 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rsqrts_nf_s │ │ │ │ 9428: 012b6f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_RESUME_ACK_EVENT │ │ │ │ 9429: 0054b1f9 312 FUNC GLOBAL DEFAULT 12 iommufd_backend_map_file_dma │ │ │ │ 9430: 01301b4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_WRITE_DSTATE │ │ │ │ 9431: 012afd58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_NOT_SUPPORTED_EVENT │ │ │ │ - 9432: 008a24e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEpcSection │ │ │ │ + 9432: 008a24e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEpcSection │ │ │ │ 9433: 002ba385 172 FUNC GLOBAL DEFAULT 12 float64_to_uint64 │ │ │ │ 9434: 0130301e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_WRITE_DSTATE │ │ │ │ 9435: 005e1fa9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_le │ │ │ │ - 9436: 008a580d 180 FUNC GLOBAL DEFAULT 12 vu_queue_empty │ │ │ │ + 9436: 008a5815 180 FUNC GLOBAL DEFAULT 12 vu_queue_empty │ │ │ │ 9437: 01301e6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_REG_WRITE_DSTATE │ │ │ │ 9438: 012b0d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_COMPLETE_EVENT │ │ │ │ 9439: 01206420 132 OBJECT GLOBAL DEFAULT 24 helper_info_frint32_d │ │ │ │ - 9440: 0077897d 16 FUNC GLOBAL DEFAULT 12 nbd_free_export_list │ │ │ │ + 9440: 00778985 16 FUNC GLOBAL DEFAULT 12 nbd_free_export_list │ │ │ │ 9441: 005bb875 156 FUNC GLOBAL DEFAULT 12 tcg_gen_lookup_and_goto_ptr │ │ │ │ 9442: 01302fac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_START_DSTATE │ │ │ │ 9443: 013027ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_GET_INFO_DSTATE │ │ │ │ 9444: 0056cd71 4 FUNC GLOBAL DEFAULT 12 ram_postcopy_incoming_init │ │ │ │ - 9445: 00763ea5 6 FUNC GLOBAL DEFAULT 12 bdrv_child_get_parent_aio_context │ │ │ │ + 9445: 00763ead 6 FUNC GLOBAL DEFAULT 12 bdrv_child_get_parent_aio_context │ │ │ │ 9446: 013013ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_UNKNOWN_DSTATE │ │ │ │ 9447: 0130139e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_SKIP_DSTATE │ │ │ │ 9448: 005cbbd1 84 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_vec │ │ │ │ - 9449: 00828491 132 FUNC GLOBAL DEFAULT 12 visit_type_SysEmuTarget │ │ │ │ + 9449: 00828499 132 FUNC GLOBAL DEFAULT 12 visit_type_SysEmuTarget │ │ │ │ 9450: 012b1f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_WRITE_EVENT │ │ │ │ 9451: 012b3b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QH_LOAD_EVENT │ │ │ │ 9452: 011e7838 132 OBJECT GLOBAL DEFAULT 24 helper_info_exception_with_syndrome │ │ │ │ 9453: 01301cea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_SET_IRQ_LSI_DSTATE │ │ │ │ 9454: 012a32e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_CAPABILITY_EVENT │ │ │ │ 9455: 0130349c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM16_FALLBACK_DSTATE │ │ │ │ 9456: 01302490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_MDATA_OUT_CB_DSTATE │ │ │ │ @@ -9466,134 +9466,134 @@ │ │ │ │ 9462: 01301c04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_TRANSLATION_WRITE_DSTATE │ │ │ │ 9463: 00563429 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_channels │ │ │ │ 9464: 012b3214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_DATA_IN_EVENT │ │ │ │ 9465: 01206528 132 OBJECT GLOBAL DEFAULT 24 helper_info_frint32_s │ │ │ │ 9466: 013035ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_NAMED_BLOCK_NODES_DSTATE │ │ │ │ 9467: 002cf169 228 FUNC GLOBAL DEFAULT 12 qemu_console_fill_device_address │ │ │ │ 9468: 012b831c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_KBD_RELEASE_EVENT │ │ │ │ - 9469: 0076eaa9 140 FUNC GLOBAL DEFAULT 12 block_job_iostatus_reset_locked │ │ │ │ + 9469: 0076eab1 140 FUNC GLOBAL DEFAULT 12 block_job_iostatus_reset_locked │ │ │ │ 9470: 0130149e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_ALLOC_DSTATE │ │ │ │ 9471: 012b1d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_TIMER_READ_EVENT │ │ │ │ - 9472: 00756bb5 148 FUNC GLOBAL DEFAULT 12 nbd_export_set_on_eject_blk │ │ │ │ + 9472: 00756bbd 148 FUNC GLOBAL DEFAULT 12 nbd_export_set_on_eject_blk │ │ │ │ 9473: 012ab1ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_READ_EVENT │ │ │ │ 9474: 005cc275 160 FUNC GLOBAL DEFAULT 12 tcg_gen_sssub_vec │ │ │ │ 9475: 012a3440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_FLUSH_EVENT │ │ │ │ 9476: 0130343e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_ENCODINGS_DSTATE │ │ │ │ 9477: 00682265 92 FUNC GLOBAL DEFAULT 12 gen_gvec_saddlp │ │ │ │ 9478: 0130181c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_REMAP_DSTATE │ │ │ │ 9479: 013032a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_SKIP_DSTATE │ │ │ │ 9480: 012b5c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_RESET_ENTER_EVENT │ │ │ │ 9481: 011f4150 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqaddu_scalarb │ │ │ │ 9482: 004ac315 4 FUNC GLOBAL DEFAULT 12 tpm_tis_write_data │ │ │ │ - 9483: 007a98a1 240 FUNC GLOBAL DEFAULT 12 qcow2_cache_clean_unused │ │ │ │ - 9484: 006e8a61 232 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_uf │ │ │ │ - 9485: 00766595 64 FUNC GLOBAL DEFAULT 12 bdrv_co_eject │ │ │ │ - 9486: 00825055 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember │ │ │ │ + 9483: 007a98a9 240 FUNC GLOBAL DEFAULT 12 qcow2_cache_clean_unused │ │ │ │ + 9484: 006e8a69 232 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_uf │ │ │ │ + 9485: 0076659d 64 FUNC GLOBAL DEFAULT 12 bdrv_co_eject │ │ │ │ + 9486: 0082505d 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember │ │ │ │ 9487: 005b6e69 72 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i64 │ │ │ │ - 9488: 0081e0f1 132 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyOutput │ │ │ │ + 9488: 0081e0f9 132 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyOutput │ │ │ │ 9489: 0130143a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_NON_EXIST_DSTATE │ │ │ │ - 9490: 006e86b5 236 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_uh │ │ │ │ - 9491: 00859d99 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlow │ │ │ │ - 9492: 008974e9 624 FUNC GLOBAL DEFAULT 12 throttle_limits_to_config │ │ │ │ + 9490: 006e86bd 236 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_uh │ │ │ │ + 9491: 00859da1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlow │ │ │ │ + 9492: 008974f1 624 FUNC GLOBAL DEFAULT 12 throttle_limits_to_config │ │ │ │ 9493: 00587e59 72 FUNC GLOBAL DEFAULT 12 qemu_can_send_packet │ │ │ │ 9494: 0062f69d 232 FUNC GLOBAL DEFAULT 12 armv7m_load_kernel │ │ │ │ 9495: 011f40cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqaddu_scalarh │ │ │ │ - 9496: 0082a2b9 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_pmemsave_arg_members │ │ │ │ - 9497: 00855229 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions │ │ │ │ + 9496: 0082a2c1 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_pmemsave_arg_members │ │ │ │ + 9497: 00855231 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions │ │ │ │ 9498: 012b65b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_RAMBLOCK_VFN_HASH_EVENT │ │ │ │ - 9499: 0088a115 6 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_count │ │ │ │ + 9499: 0088a11d 6 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_count │ │ │ │ 9500: 012bade0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_WATCHDOG_SET_ACTION_EVENT │ │ │ │ 9501: 01303e6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AIO_CO_SCHEDULE_BH_CB_DSTATE │ │ │ │ 9502: 01301f7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMPHY_READ_DSTATE │ │ │ │ 9503: 013020f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_CHECK_DSTATE │ │ │ │ - 9504: 008532b5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_yank │ │ │ │ + 9504: 008532bd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_yank │ │ │ │ 9505: 01301a34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADPORT_DSTATE │ │ │ │ - 9506: 006d62f9 152 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulhb │ │ │ │ - 9507: 00721da5 136 FUNC GLOBAL DEFAULT 12 virtqueue_avail_bytes │ │ │ │ - 9508: 00697561 136 FUNC GLOBAL DEFAULT 12 write_neon_element64 │ │ │ │ + 9506: 006d6301 152 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulhb │ │ │ │ + 9507: 00721dad 136 FUNC GLOBAL DEFAULT 12 virtqueue_avail_bytes │ │ │ │ + 9508: 00697599 136 FUNC GLOBAL DEFAULT 12 write_neon_element64 │ │ │ │ 9509: 011e9830 132 OBJECT GLOBAL DEFAULT 24 helper_info_sar_cc │ │ │ │ 9510: 01302f6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_DEVICE_ID_DSTATE │ │ │ │ 9511: 005cbef9 12 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_vec │ │ │ │ 9512: 012b4dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_SETUP_EVENT │ │ │ │ 9513: 0130222a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_TX_DISABLED_DSTATE │ │ │ │ 9514: 00395aed 194 FUNC GLOBAL DEFAULT 12 ide_set_sector │ │ │ │ - 9515: 006d6391 184 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulhh │ │ │ │ + 9515: 006d6399 184 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulhh │ │ │ │ 9516: 012bb0e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_AUDIODEVS_EVENT │ │ │ │ 9517: 011f4048 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqaddu_scalarw │ │ │ │ 9518: 00587b35 72 FUNC GLOBAL DEFAULT 12 qemu_get_peer │ │ │ │ 9519: 002c9b1d 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_height │ │ │ │ 9520: 005874e5 132 FUNC GLOBAL DEFAULT 12 qemu_set_info_str │ │ │ │ 9521: 012a7df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LEDMA_MEMORY_READ_EVENT │ │ │ │ 9522: 012a31b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_FREE_REQ_QUEUE_WAIT_EVENT │ │ │ │ - 9523: 00a7e980 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY │ │ │ │ + 9523: 00a7e998 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY │ │ │ │ 9524: 012aee9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_ROM_AND_PCI_IDS_EVENT │ │ │ │ 9525: 012aa95c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_AHB_PNP_READ_EVENT │ │ │ │ 9526: 012b8cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TRANSLATE_BLOCK_EVENT │ │ │ │ 9527: 0130369c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_ROMS_DSTATE │ │ │ │ 9528: 012b5da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_GPIO_SET_EVENT │ │ │ │ 9529: 01302ff4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_GPIO_READ_DSTATE │ │ │ │ 9530: 013021fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_START_RECV_DSTATE │ │ │ │ 9531: 01301d0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_TARGET_DSTATE │ │ │ │ 9532: 012a9bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_EL3_WRITE_EVENT │ │ │ │ 9533: 00561175 120 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_cleanup │ │ │ │ 9534: 012b266c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_ATTR_NOT_WRITABLE_EVENT │ │ │ │ 9535: 005378b1 100 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc │ │ │ │ - 9536: 0074e8cd 16 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_set_callbacks │ │ │ │ + 9536: 0074e8d5 16 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_set_callbacks │ │ │ │ 9537: 012a6270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_START_EVENT │ │ │ │ - 9538: 008538d1 192 FUNC GLOBAL DEFAULT 12 visit_type_AcceleratorInfo │ │ │ │ - 9539: 006d6449 172 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulhw │ │ │ │ + 9538: 008538d9 192 FUNC GLOBAL DEFAULT 12 visit_type_AcceleratorInfo │ │ │ │ + 9539: 006d6451 172 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulhw │ │ │ │ 9540: 013018fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_GET_INIT_INFO_DSTATE │ │ │ │ 9541: 012a53c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_EN_IOPORT_READB_EVENT │ │ │ │ 9542: 012ac4f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_RBD_EVENT │ │ │ │ 9543: 002c0225 2764 FUNC GLOBAL DEFAULT 12 float128_sqrt │ │ │ │ 9544: 002ef789 130 FUNC GLOBAL DEFAULT 12 v9fs_set_xattr │ │ │ │ 9545: 01302dec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_KNOWN_SAFE_MISALIGNMENT_DSTATE │ │ │ │ 9546: 005cb901 136 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64_vec │ │ │ │ 9547: 01178548 12 OBJECT GLOBAL DEFAULT 21 ImageInfoSpecificKind_lookup │ │ │ │ 9548: 0130372e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_RECOVER_DSTATE │ │ │ │ - 9549: 0076d845 68 FUNC GLOBAL DEFAULT 12 bdrv_primary_child │ │ │ │ + 9549: 0076d84d 68 FUNC GLOBAL DEFAULT 12 bdrv_primary_child │ │ │ │ 9550: 012ab13c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_WRITE_EVENT │ │ │ │ 9551: 013018f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_DSTATE │ │ │ │ - 9552: 00832911 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAlias │ │ │ │ - 9553: 0084fd4d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TransactionAction_base_members │ │ │ │ + 9552: 00832919 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAlias │ │ │ │ + 9553: 0084fd55 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TransactionAction_base_members │ │ │ │ 9554: 002ce091 420 FUNC GLOBAL DEFAULT 12 hmp_sendkey │ │ │ │ - 9555: 0080942d 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS │ │ │ │ + 9555: 00809435 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS │ │ │ │ 9556: 005efbc5 268 FUNC GLOBAL DEFAULT 12 arm_set_cpu_off │ │ │ │ 9557: 002c8d31 168 FUNC GLOBAL DEFAULT 12 qemu_console_resize │ │ │ │ - 9558: 00824755 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMember │ │ │ │ - 9559: 00848de9 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_delete_break │ │ │ │ - 9560: 0085e721 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2List │ │ │ │ + 9558: 0082475d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMember │ │ │ │ + 9559: 00848df1 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_delete_break │ │ │ │ + 9560: 0085e729 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2List │ │ │ │ 9561: 011fd33c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrev16b │ │ │ │ - 9562: 006e33c1 240 FUNC GLOBAL DEFAULT 12 helper_mve_vfmulh │ │ │ │ + 9562: 006e33c9 240 FUNC GLOBAL DEFAULT 12 helper_mve_vfmulh │ │ │ │ 9563: 012b993c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_START_EVENT │ │ │ │ 9564: 012a8540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_MISMATCH_EVENT │ │ │ │ 9565: 00329d79 40 FUNC GLOBAL DEFAULT 12 ptimer_transaction_begin │ │ │ │ 9566: 012b6df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_OUTCOME_EVENT │ │ │ │ - 9567: 0089eb61 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlCorErrorType │ │ │ │ + 9567: 0089eb69 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlCorErrorType │ │ │ │ 9568: 002e45dd 52 FUNC GLOBAL DEFAULT 12 start_auth_vencrypt │ │ │ │ 9569: 012af374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PCIE_RC_MSI_NOTIFY_EVENT │ │ │ │ - 9570: 0068912d 96 FUNC GLOBAL DEFAULT 12 arm_gen_test_cc │ │ │ │ + 9570: 0068913d 96 FUNC GLOBAL DEFAULT 12 arm_gen_test_cc │ │ │ │ 9571: 012b284c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_IRQ_RAISE_EVENT │ │ │ │ 9572: 00442555 48 FUNC GLOBAL DEFAULT 12 pci_bus_is_express │ │ │ │ 9573: 002dbf55 260 FUNC GLOBAL DEFAULT 12 vnc_hextile_send_framebuffer_update │ │ │ │ - 9574: 00858a71 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegion │ │ │ │ + 9574: 00858a79 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegion │ │ │ │ 9575: 002ca3b1 100 FUNC GLOBAL DEFAULT 12 index_from_key │ │ │ │ 9576: 005b66ed 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i32 │ │ │ │ - 9577: 006dc401 92 FUNC GLOBAL DEFAULT 12 helper_mve_vminvsb │ │ │ │ + 9577: 006dc409 92 FUNC GLOBAL DEFAULT 12 helper_mve_vminvsb │ │ │ │ 9578: 012af204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_PCI_CONFIG_WRITE_EVENT │ │ │ │ - 9579: 0089d059 96 FUNC GLOBAL DEFAULT 12 clmul_8x8_low │ │ │ │ + 9579: 0089d061 96 FUNC GLOBAL DEFAULT 12 clmul_8x8_low │ │ │ │ 9580: 01302a30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_PRE_SAVE_DSTATE │ │ │ │ - 9581: 006e34b1 236 FUNC GLOBAL DEFAULT 12 helper_mve_vfmuls │ │ │ │ - 9582: 008884e1 74 FUNC GLOBAL DEFAULT 12 tran_abort │ │ │ │ + 9581: 006e34b9 236 FUNC GLOBAL DEFAULT 12 helper_mve_vfmuls │ │ │ │ + 9582: 008884e9 74 FUNC GLOBAL DEFAULT 12 tran_abort │ │ │ │ 9583: 005d48b5 122 FUNC GLOBAL DEFAULT 12 helper_gvec_smax16 │ │ │ │ - 9584: 0089da19 136 FUNC GLOBAL DEFAULT 12 trace_opt_parse │ │ │ │ + 9584: 0089da21 136 FUNC GLOBAL DEFAULT 12 trace_opt_parse │ │ │ │ 9585: 0052c171 62 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_nomigrate │ │ │ │ - 9586: 006dc45d 92 FUNC GLOBAL DEFAULT 12 helper_mve_vminvsh │ │ │ │ - 9587: 0077c201 4 FUNC GLOBAL DEFAULT 12 block_acct_done │ │ │ │ - 9588: 00853819 184 FUNC GLOBAL DEFAULT 12 visit_type_AcceleratorInfo_members │ │ │ │ + 9586: 006dc465 92 FUNC GLOBAL DEFAULT 12 helper_mve_vminvsh │ │ │ │ + 9587: 0077c209 4 FUNC GLOBAL DEFAULT 12 block_acct_done │ │ │ │ + 9588: 00853821 184 FUNC GLOBAL DEFAULT 12 visit_type_AcceleratorInfo_members │ │ │ │ 9589: 0130358a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_DSTATE │ │ │ │ 9590: 012b1564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_END_TRANSFER_EVENT │ │ │ │ 9591: 002b5091 224 FUNC GLOBAL DEFAULT 12 floatx80_modrem │ │ │ │ 9592: 00526a51 8 FUNC GLOBAL DEFAULT 12 set_exit_with_parent │ │ │ │ 9593: 011e8b4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_qsub16 │ │ │ │ 9594: 003b2201 104 FUNC GLOBAL DEFAULT 12 kvm_get_irq_delivered │ │ │ │ 9595: 002bd0f5 176 FUNC GLOBAL DEFAULT 12 uint32_to_float16 │ │ │ │ @@ -9601,698 +9601,698 @@ │ │ │ │ 9597: 011e7acc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_uqshl │ │ │ │ 9598: 011f10d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxnmvh │ │ │ │ 9599: 01303592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_DISABLE_DSTATE │ │ │ │ 9600: 0059d1bd 168 FUNC GLOBAL DEFAULT 12 hmp_replay_delete_break │ │ │ │ 9601: 005e5cd9 6 FUNC GLOBAL DEFAULT 12 cpu_pointer_wrap_uint32 │ │ │ │ 9602: 011f6fb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmullbh │ │ │ │ 9603: 01302862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CONTINUE_DSTATE │ │ │ │ - 9604: 006dc4b9 96 FUNC GLOBAL DEFAULT 12 helper_mve_vminvsw │ │ │ │ + 9604: 006dc4c1 96 FUNC GLOBAL DEFAULT 12 helper_mve_vminvsw │ │ │ │ 9605: 011df2f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub16 │ │ │ │ 9606: 012b6c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_BLOCK_EVENT │ │ │ │ - 9607: 00781255 16 FUNC GLOBAL DEFAULT 12 blk_name │ │ │ │ + 9607: 0078125d 16 FUNC GLOBAL DEFAULT 12 blk_name │ │ │ │ 9608: 012a6ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_EVENT │ │ │ │ - 9609: 0077c6ad 4 FUNC GLOBAL DEFAULT 12 aio_task_pool_free │ │ │ │ + 9609: 0077c6b5 4 FUNC GLOBAL DEFAULT 12 aio_task_pool_free │ │ │ │ 9610: 0130351a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CHANGE_MEDIUM_DSTATE │ │ │ │ 9611: 01303574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 9612: 012a3360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_SETUP_EVENT │ │ │ │ 9613: 01301dc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_SET_CMD_DSTATE │ │ │ │ 9614: 01209834 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_fabd_d │ │ │ │ 9615: 012a4080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_ALIGN_COMPLIANCE_EVENT │ │ │ │ 9616: 012b88ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_POINTER_EVENT_EVENT │ │ │ │ 9617: 011f1054 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxnmvs │ │ │ │ - 9618: 0085904d 192 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo │ │ │ │ + 9618: 00859055 192 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo │ │ │ │ 9619: 0120993c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_fabd_h │ │ │ │ 9620: 01303002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_READ_DSTATE │ │ │ │ - 9621: 0082c421 84 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC_members │ │ │ │ - 9622: 00816a0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsLegacy │ │ │ │ + 9621: 0082c429 84 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC_members │ │ │ │ + 9622: 00816a15 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsLegacy │ │ │ │ 9623: 012b7a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_PARTEND_EVENT │ │ │ │ 9624: 01301132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_CMD_IN_BAND_DSTATE │ │ │ │ 9625: 004496dd 28 FUNC GLOBAL DEFAULT 12 pcie_sriov_num_vfs │ │ │ │ 9626: 011f6f34 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmullbw │ │ │ │ - 9627: 006f2355 142 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_vfms_d │ │ │ │ - 9628: 0077c1bd 68 FUNC GLOBAL DEFAULT 12 block_latency_histograms_clear │ │ │ │ + 9627: 006f235d 142 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_vfms_d │ │ │ │ + 9628: 0077c1c5 68 FUNC GLOBAL DEFAULT 12 block_latency_histograms_clear │ │ │ │ 9629: 012b460c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_CONNECT_AND_BIND_EVENT │ │ │ │ 9630: 012a8880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_ADDR_READ_EVENT │ │ │ │ 9631: 011deed8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax16 │ │ │ │ - 9632: 00817d8d 130 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions_members │ │ │ │ + 9632: 00817d95 130 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions_members │ │ │ │ 9633: 012aa11c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_EOI_BROADCAST_EVENT │ │ │ │ - 9634: 006f224d 132 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_vfms_h │ │ │ │ + 9634: 006f2255 132 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_vfms_h │ │ │ │ 9635: 012a95ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_READ_FAULT_EVENT │ │ │ │ - 9636: 007fe9d5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockLimitsInfo │ │ │ │ + 9636: 007fe9dd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockLimitsInfo │ │ │ │ 9637: 012a8c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_EVENT │ │ │ │ 9638: 0130176c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_TX_FIFO_RESET_DSTATE │ │ │ │ 9639: 003297a9 596 FUNC GLOBAL DEFAULT 12 ptimer_get_count │ │ │ │ 9640: 012098b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_fabd_s │ │ │ │ 9641: 0130298a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_STATUS_WRITE_DSTATE │ │ │ │ - 9642: 0074a565 76 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_new │ │ │ │ + 9642: 0074a56d 76 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_new │ │ │ │ 9643: 005b9ff1 8 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32u_i64 │ │ │ │ - 9644: 00869971 160 FUNC GLOBAL DEFAULT 12 visit_type_size │ │ │ │ - 9645: 0086f125 114 FUNC GLOBAL DEFAULT 12 qdict_clone_shallow │ │ │ │ + 9644: 00869979 160 FUNC GLOBAL DEFAULT 12 visit_type_size │ │ │ │ + 9645: 0086f12d 114 FUNC GLOBAL DEFAULT 12 qdict_clone_shallow │ │ │ │ 9646: 013025e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_NOT_SUPPORTED_DSTATE │ │ │ │ 9647: 0044427d 60 FUNC GLOBAL DEFAULT 12 pci_for_each_device_under_bus_reverse │ │ │ │ 9648: 005bb829 36 FUNC GLOBAL DEFAULT 12 tcg_gen_exit_tb │ │ │ │ - 9649: 00843fc5 332 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties_members │ │ │ │ + 9649: 00843fcd 332 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties_members │ │ │ │ 9650: 0044c6c5 8 FUNC GLOBAL DEFAULT 12 pcie_aer_exit │ │ │ │ - 9651: 00a7e944 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_FIELD │ │ │ │ - 9652: 0088e239 54 FUNC GLOBAL DEFAULT 12 thread_pool_free │ │ │ │ - 9653: 006eaeed 80 FUNC GLOBAL DEFAULT 12 helper_lookup_cp_reg │ │ │ │ + 9651: 00a7e95c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_FIELD │ │ │ │ + 9652: 0088e241 54 FUNC GLOBAL DEFAULT 12 thread_pool_free │ │ │ │ + 9653: 006eaef5 80 FUNC GLOBAL DEFAULT 12 helper_lookup_cp_reg │ │ │ │ 9654: 012a4634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_RESUME_OUT_EVENT │ │ │ │ 9655: 011f0fd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminnmvh │ │ │ │ 9656: 002a9371 264 FUNC GLOBAL DEFAULT 12 float32_mul │ │ │ │ - 9657: 006f22d1 132 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_vfms_s │ │ │ │ + 9657: 006f22d9 132 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_vfms_s │ │ │ │ 9658: 01301ba8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_NMI_LEVEL_DSTATE │ │ │ │ 9659: 01301cae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_SET_IRQ_DSTATE │ │ │ │ 9660: 012a3800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PWRITE_ZEROES_EVENT │ │ │ │ 9661: 002b8769 200 FUNC GLOBAL DEFAULT 12 float64_to_int32_round_to_zero │ │ │ │ 9662: 002b9079 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16_round_to_zero │ │ │ │ 9663: 01178b60 12 OBJECT GLOBAL DEFAULT 21 X86CPURegister32_lookup │ │ │ │ - 9664: 00703151 208 FUNC GLOBAL DEFAULT 12 virtio_serial_write │ │ │ │ + 9664: 00703159 208 FUNC GLOBAL DEFAULT 12 virtio_serial_write │ │ │ │ 9665: 0130289c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_LOCK_DSTATE │ │ │ │ - 9666: 0082f5a9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memdev │ │ │ │ - 9667: 0084f685 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper_members │ │ │ │ + 9666: 0082f5b1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memdev │ │ │ │ + 9667: 0084f68d 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper_members │ │ │ │ 9668: 0130310c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_DELETE_BLOCK_DSTATE │ │ │ │ 9669: 012ba59c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 9670: 012b0388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_UPDATE_IRQ_DISCONNECTED_EVENT │ │ │ │ 9671: 011d9950 36 OBJECT GLOBAL DEFAULT 24 audio_prio_list │ │ │ │ 9672: 012a7d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_ENABLE_RAISE_EVENT │ │ │ │ 9673: 00512a59 128 FUNC GLOBAL DEFAULT 12 hmp_chardev_remove │ │ │ │ 9674: 00522bc9 144 FUNC GLOBAL DEFAULT 12 cpu_thread_is_idle │ │ │ │ - 9675: 0082a8e1 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions │ │ │ │ + 9675: 0082a8e9 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions │ │ │ │ 9676: 011f0f4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminnmvs │ │ │ │ 9677: 01301bc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_READ_FAULT_DSTATE │ │ │ │ - 9678: 00757325 380 FUNC GLOBAL DEFAULT 12 blk_exp_close_all_type │ │ │ │ - 9679: 006ebf35 90 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_b │ │ │ │ + 9678: 0075732d 380 FUNC GLOBAL DEFAULT 12 blk_exp_close_all_type │ │ │ │ + 9679: 006ebf3d 90 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_b │ │ │ │ 9680: 01301b9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_IC_SET_GPU_IRQ_DSTATE │ │ │ │ 9681: 005e1049 176 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_be_mmu │ │ │ │ - 9682: 00862549 142 FUNC GLOBAL DEFAULT 12 visit_type_InputEventList │ │ │ │ - 9683: 006ed545 212 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_d │ │ │ │ + 9682: 00862551 142 FUNC GLOBAL DEFAULT 12 visit_type_InputEventList │ │ │ │ + 9683: 006ed54d 212 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_d │ │ │ │ 9684: 010ae4f8 64 OBJECT GLOBAL DEFAULT 21 vmstate_mphi_state │ │ │ │ 9685: 005d4931 126 FUNC GLOBAL DEFAULT 12 helper_gvec_smax32 │ │ │ │ - 9686: 008552e5 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions_members │ │ │ │ - 9687: 006dc519 80 FUNC GLOBAL DEFAULT 12 helper_mve_vminvub │ │ │ │ + 9686: 008552ed 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions_members │ │ │ │ + 9687: 006dc521 80 FUNC GLOBAL DEFAULT 12 helper_mve_vminvub │ │ │ │ 9688: 00aa45b4 64 OBJECT GLOBAL DEFAULT 21 vmstate_ptimer │ │ │ │ 9689: 002f91b9 224 FUNC GLOBAL DEFAULT 12 build_append_named_dword │ │ │ │ - 9690: 006ec729 88 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_h │ │ │ │ + 9690: 006ec731 88 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_h │ │ │ │ 9691: 005e1935 200 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_be_mmu │ │ │ │ - 9692: 0086e825 124 FUNC GLOBAL DEFAULT 12 qstring_destroy_obj │ │ │ │ + 9692: 0086e82d 124 FUNC GLOBAL DEFAULT 12 qstring_destroy_obj │ │ │ │ 9693: 00570155 276 FUNC GLOBAL DEFAULT 12 unregister_savevm │ │ │ │ 9694: 012b05f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_READ_EVENT │ │ │ │ - 9695: 006dc569 80 FUNC GLOBAL DEFAULT 12 helper_mve_vminvuh │ │ │ │ - 9696: 00880189 24 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_add │ │ │ │ + 9695: 006dc571 80 FUNC GLOBAL DEFAULT 12 helper_mve_vminvuh │ │ │ │ + 9696: 00880191 24 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_add │ │ │ │ 9697: 0130201a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_READ_BD_DSTATE │ │ │ │ 9698: 012b462c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VMSTATE_CHANGE_EVENT │ │ │ │ 9699: 0043b4dd 176 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i16 │ │ │ │ 9700: 0130233a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_MISALIGNED32_DSTATE │ │ │ │ 9701: 01301fe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_REG_WRITE_DSTATE │ │ │ │ 9702: 01302d38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_DIRECTION_DSTATE │ │ │ │ 9703: 00558dcd 22 FUNC GLOBAL DEFAULT 12 delvm_completion │ │ │ │ 9704: 002fa16d 100 FUNC GLOBAL DEFAULT 12 aml_land │ │ │ │ 9705: 004d82b1 236 FUNC GLOBAL DEFAULT 12 ccid_card_card_removed │ │ │ │ 9706: 005cc6f5 92 FUNC GLOBAL DEFAULT 12 tcg_gen_bitsel_vec │ │ │ │ 9707: 012a6050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_POPULATED_JEDEC_EVENT │ │ │ │ - 9708: 006e0f05 80 FUNC GLOBAL DEFAULT 12 helper_mve_uqrshl │ │ │ │ - 9709: 00857dad 100 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo_members │ │ │ │ + 9708: 006e0f0d 80 FUNC GLOBAL DEFAULT 12 helper_mve_uqrshl │ │ │ │ + 9709: 00857db5 100 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo_members │ │ │ │ 9710: 002bd6cd 192 FUNC GLOBAL DEFAULT 12 uint32_to_float32 │ │ │ │ - 9711: 006ed0b5 90 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_s │ │ │ │ + 9711: 006ed0bd 90 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_s │ │ │ │ 9712: 0058e7e9 40 FUNC GLOBAL DEFAULT 12 packet_destroy │ │ │ │ - 9713: 0072bea9 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_change_notifier │ │ │ │ + 9713: 0072beb1 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_change_notifier │ │ │ │ 9714: 01301e3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_NS_READ_DSTATE │ │ │ │ 9715: 01301816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_RAISE_IRQ_DSTATE │ │ │ │ 9716: 012b22dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_CAUGHT_RESPONSE_EVENT │ │ │ │ 9717: 013032d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_SETUP_DSTATE │ │ │ │ - 9718: 00782445 80 FUNC GLOBAL DEFAULT 12 blk_aio_flush │ │ │ │ + 9718: 0078244d 80 FUNC GLOBAL DEFAULT 12 blk_aio_flush │ │ │ │ 9719: 011df274 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub32 │ │ │ │ 9720: 012a5d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_FORMAT_EVENT │ │ │ │ 9721: 012bba20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_ALTERNATE_EVENT │ │ │ │ - 9722: 0072ac95 6 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits │ │ │ │ + 9722: 0072ac9d 6 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits │ │ │ │ 9723: 012ac3b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_LAST_EVENT │ │ │ │ - 9724: 00749db1 4 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_buffer_len │ │ │ │ - 9725: 006dc5b9 84 FUNC GLOBAL DEFAULT 12 helper_mve_vminvuw │ │ │ │ + 9724: 00749db9 4 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_buffer_len │ │ │ │ + 9725: 006dc5c1 84 FUNC GLOBAL DEFAULT 12 helper_mve_vminvuw │ │ │ │ 9726: 005144b5 112 FUNC GLOBAL DEFAULT 12 v9fs_iov_marshal │ │ │ │ 9727: 002fd35d 356 FUNC GLOBAL DEFAULT 12 build_srat_pci_generic_initiator │ │ │ │ 9728: 012b0c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_GET_INFO_EVENT │ │ │ │ 9729: 0130139a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_REPLY_DSTATE │ │ │ │ 9730: 012a85f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_UNMAP_FIS_ADDRESS_NULL_EVENT │ │ │ │ 9731: 01203f84 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uaba_b │ │ │ │ 9732: 013010db 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_rocker_c │ │ │ │ 9733: 012b3d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_RESUME_EVENT │ │ │ │ 9734: 01203df8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uaba_d │ │ │ │ 9735: 00512419 620 FUNC GLOBAL DEFAULT 12 wav_start_capture │ │ │ │ 9736: 01218df0 4320 OBJECT GLOBAL DEFAULT 24 hmp_cmds │ │ │ │ 9737: 01301a2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_START_DMA_DSTATE │ │ │ │ - 9738: 0084b3e5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_status │ │ │ │ - 9739: 006fae49 120 FUNC GLOBAL DEFAULT 12 helper_gvec_uclamp_b │ │ │ │ + 9738: 0084b3ed 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_status │ │ │ │ + 9739: 006fae51 120 FUNC GLOBAL DEFAULT 12 helper_gvec_uclamp_b │ │ │ │ 9740: 003364a5 80 FUNC GLOBAL DEFAULT 12 ram_block_notify_resize │ │ │ │ 9741: 01203f00 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uaba_h │ │ │ │ - 9742: 006fafbd 176 FUNC GLOBAL DEFAULT 12 helper_gvec_uclamp_d │ │ │ │ + 9742: 006fafc5 176 FUNC GLOBAL DEFAULT 12 helper_gvec_uclamp_d │ │ │ │ 9743: 012afc78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_VERIFY_EVENT │ │ │ │ 9744: 012b8b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_SELECT_EVENT │ │ │ │ 9745: 012bb72c 4 OBJECT GLOBAL DEFAULT 24 qemu_rec_mutex_lock_func │ │ │ │ - 9746: 0072c759 16 FUNC GLOBAL DEFAULT 12 qbus_realize │ │ │ │ - 9747: 00840701 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions │ │ │ │ + 9746: 0072c761 16 FUNC GLOBAL DEFAULT 12 qbus_realize │ │ │ │ + 9747: 00840709 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions │ │ │ │ 9748: 002f7435 192 FUNC GLOBAL DEFAULT 12 v9fs_co_statfs │ │ │ │ 9749: 011dee54 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax32 │ │ │ │ - 9750: 006faec1 124 FUNC GLOBAL DEFAULT 12 helper_gvec_uclamp_h │ │ │ │ + 9750: 006faec9 124 FUNC GLOBAL DEFAULT 12 helper_gvec_uclamp_h │ │ │ │ 9751: 0121278c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshl_u16 │ │ │ │ 9752: 012a78bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_UPDATE_CURSOR_EVENT │ │ │ │ 9753: 01302e16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_MSIX_READ_DSTATE │ │ │ │ 9754: 005b9fe9 8 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i64 │ │ │ │ 9755: 004472cd 492 FUNC GLOBAL DEFAULT 12 pci_bridge_initfn │ │ │ │ - 9756: 00862329 348 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent_members │ │ │ │ + 9756: 00862331 348 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent_members │ │ │ │ 9757: 012b46ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_BLOCK_PRECOPY_EMPTY_HIT_EVENT │ │ │ │ 9758: 01176374 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_fd │ │ │ │ 9759: 0052f79d 84 FUNC GLOBAL DEFAULT 12 memory_region_set_dirty │ │ │ │ 9760: 01302486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC16_DSTATE │ │ │ │ 9761: 01203e7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uaba_s │ │ │ │ 9762: 012b6f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_INCOMING_MIGRATION_CO_END_EVENT │ │ │ │ 9763: 0130245c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_DISCARD_CB_DSTATE │ │ │ │ 9764: 003067c9 152 FUNC GLOBAL DEFAULT 12 build_pci_bridge_aml │ │ │ │ - 9765: 0083828d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_cancel │ │ │ │ - 9766: 006eb17d 100 FUNC GLOBAL DEFAULT 12 helper_get_cp_reg │ │ │ │ - 9767: 0072ac0d 72 FUNC GLOBAL DEFAULT 12 create_win_dump │ │ │ │ - 9768: 006ddab5 194 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_sb │ │ │ │ - 9769: 006faf3d 128 FUNC GLOBAL DEFAULT 12 helper_gvec_uclamp_s │ │ │ │ - 9770: 00736229 16 FUNC GLOBAL DEFAULT 12 object_resolve_path │ │ │ │ + 9765: 00838295 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_cancel │ │ │ │ + 9766: 006eb185 100 FUNC GLOBAL DEFAULT 12 helper_get_cp_reg │ │ │ │ + 9767: 0072ac15 72 FUNC GLOBAL DEFAULT 12 create_win_dump │ │ │ │ + 9768: 006ddabd 194 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_sb │ │ │ │ + 9769: 006faf45 128 FUNC GLOBAL DEFAULT 12 helper_gvec_uclamp_s │ │ │ │ + 9770: 00736231 16 FUNC GLOBAL DEFAULT 12 object_resolve_path │ │ │ │ 9771: 01178628 12 OBJECT GLOBAL DEFAULT 21 EndianMode_lookup │ │ │ │ - 9772: 00862c01 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGLMode │ │ │ │ + 9772: 00862c09 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGLMode │ │ │ │ 9773: 00383d45 62 FUNC GLOBAL DEFAULT 12 smbus_send_byte │ │ │ │ - 9774: 0083ad89 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfoList │ │ │ │ - 9775: 0087369d 172 FUNC GLOBAL DEFAULT 12 qemu_open_old │ │ │ │ + 9774: 0083ad91 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfoList │ │ │ │ + 9775: 008736a5 172 FUNC GLOBAL DEFAULT 12 qemu_open_old │ │ │ │ 9776: 0130341c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_AUDIO_DSTATE │ │ │ │ 9777: 005cd9e1 64 FUNC GLOBAL DEFAULT 12 accel_cpu_ioctl_end │ │ │ │ - 9778: 006ddb79 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_sh │ │ │ │ + 9778: 006ddb81 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_sh │ │ │ │ 9779: 013033ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_KEYMAP_DSTATE │ │ │ │ 9780: 01302dce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAP_DSTATE │ │ │ │ - 9781: 00846119 196 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties │ │ │ │ + 9781: 00846121 196 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties │ │ │ │ 9782: 002c9add 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_width │ │ │ │ - 9783: 007bade9 324 FUNC GLOBAL DEFAULT 12 bdrv_all_can_snapshot │ │ │ │ + 9783: 007badf1 324 FUNC GLOBAL DEFAULT 12 bdrv_all_can_snapshot │ │ │ │ 9784: 0130202e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RX_SHORT_FRAME_DSTATE │ │ │ │ 9785: 005fb40d 74 FUNC GLOBAL DEFAULT 12 arm_hcr_el2_nvx_eff │ │ │ │ - 9786: 00781e69 84 FUNC GLOBAL DEFAULT 12 blk_iostatus_reset │ │ │ │ + 9786: 00781e71 84 FUNC GLOBAL DEFAULT 12 blk_iostatus_reset │ │ │ │ 9787: 002a7f31 78 FUNC GLOBAL DEFAULT 12 float32_is_signaling_nan │ │ │ │ 9788: 003baa19 6 FUNC GLOBAL DEFAULT 12 led_get_intensity │ │ │ │ 9789: 002cc5f5 16 FUNC GLOBAL DEFAULT 12 qemu_add_mouse_mode_change_notifier │ │ │ │ 9790: 0044bc51 50 FUNC GLOBAL DEFAULT 12 pcie_cap_arifwd_init │ │ │ │ 9791: 013028f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_READ_DSTATE │ │ │ │ 9792: 0130338e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_REGISTERED_LISTENER_DSTATE │ │ │ │ 9793: 00442b85 312 FUNC GLOBAL DEFAULT 12 pci_requester_id │ │ │ │ 9794: 012b1a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_ENTER_RESET_EVENT │ │ │ │ - 9795: 00840429 144 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions_members │ │ │ │ + 9795: 00840431 144 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions_members │ │ │ │ 9796: 0130173e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_CONNECT_DSTATE │ │ │ │ 9797: 005cbdc5 124 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_vec │ │ │ │ - 9798: 00808489 196 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions │ │ │ │ - 9799: 007e9641 128 FUNC GLOBAL DEFAULT 12 io_add_watch_poll │ │ │ │ + 9798: 00808491 196 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions │ │ │ │ + 9799: 007e9649 128 FUNC GLOBAL DEFAULT 12 io_add_watch_poll │ │ │ │ 9800: 012baf60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_STATUS_EVENT │ │ │ │ - 9801: 008329c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationParameters │ │ │ │ + 9801: 008329cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationParameters │ │ │ │ 9802: 005383fd 296 FUNC GLOBAL DEFAULT 12 address_space_rw │ │ │ │ 9803: 0032c819 616 FUNC GLOBAL DEFAULT 12 rom_add_file │ │ │ │ 9804: 01302458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_FLUSH_CB_DSTATE │ │ │ │ 9805: 012b1da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_TIMER_RESET_EVENT │ │ │ │ - 9806: 008a3d2d 168 FUNC GLOBAL DEFAULT 12 vu_add_shared_object │ │ │ │ + 9806: 008a3d35 168 FUNC GLOBAL DEFAULT 12 vu_add_shared_object │ │ │ │ 9807: 005d4635 122 FUNC GLOBAL DEFAULT 12 helper_gvec_smin8 │ │ │ │ - 9808: 00696cfd 6 FUNC GLOBAL DEFAULT 12 delay_exception │ │ │ │ + 9808: 00696d35 6 FUNC GLOBAL DEFAULT 12 delay_exception │ │ │ │ 9809: 013031da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_DSTATE │ │ │ │ 9810: 012a7b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_MOUSE_EVENT_EVENT │ │ │ │ 9811: 012b1008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_PROCESS_SCSI_IO_REQUEST_EVENT │ │ │ │ 9812: 012a4db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READ_RETURN_EVENT │ │ │ │ 9813: 01301d6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_NEW_PEER_DSTATE │ │ │ │ 9814: 0060bf8d 92 FUNC GLOBAL DEFAULT 12 helper_neon_shl_s16 │ │ │ │ - 9815: 006eff35 136 FUNC GLOBAL DEFAULT 12 helper_gvec_fadd_d │ │ │ │ + 9815: 006eff3d 136 FUNC GLOBAL DEFAULT 12 helper_gvec_fadd_d │ │ │ │ 9816: 013015dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_WRITE_MMIO_DSTATE │ │ │ │ 9817: 012b6498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_ACTIVATION_EVENT │ │ │ │ - 9818: 006ddc4d 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_sw │ │ │ │ + 9818: 006ddc55 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_sw │ │ │ │ 9819: 013024ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_READ_DSTATE │ │ │ │ 9820: 012ad478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_CAN_RECV_EVENT │ │ │ │ - 9821: 00730dd9 42 FUNC GLOBAL DEFAULT 12 clock_set_callback │ │ │ │ + 9821: 00730de1 42 FUNC GLOBAL DEFAULT 12 clock_set_callback │ │ │ │ 9822: 0050c555 156 FUNC GLOBAL DEFAULT 12 AUD_log │ │ │ │ 9823: 0036c8e5 48 FUNC GLOBAL DEFAULT 12 virtio_free_resources │ │ │ │ 9824: 002c80ed 146 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_texture │ │ │ │ 9825: 01301fac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_NOT_NETCARD_DSTATE │ │ │ │ - 9826: 006efe35 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fadd_h │ │ │ │ + 9826: 006efe3d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fadd_h │ │ │ │ 9827: 00613f51 32 FUNC GLOBAL DEFAULT 12 helper_bfcvt │ │ │ │ 9828: 011ef710 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshlltsb │ │ │ │ 9829: 01302378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_QFLAGS_DSTATE │ │ │ │ 9830: 0043b619 176 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i32 │ │ │ │ 9831: 01302e98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_INTX_EOI_DSTATE │ │ │ │ 9832: 012ac738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_ANNOUNCE_TIMER_EVENT │ │ │ │ 9833: 01301674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_ADDRESS_RD_DSTATE │ │ │ │ 9834: 01301a12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_SEND_DSTATE │ │ │ │ - 9835: 0088cc2d 22 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_init │ │ │ │ + 9835: 0088cc35 22 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_init │ │ │ │ 9836: 01301048 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_introspect_c │ │ │ │ 9837: 0039a171 524 FUNC GLOBAL DEFAULT 12 hid_keyboard_poll │ │ │ │ 9838: 011ef68c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshlltsh │ │ │ │ 9839: 012aaf2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_UPDATE_IRQ_EVENT │ │ │ │ - 9840: 0071ef19 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_addr │ │ │ │ + 9840: 0071ef21 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_addr │ │ │ │ 9841: 012b16b4 16 OBJECT GLOBAL DEFAULT 24 hw_sensor_trace_events │ │ │ │ - 9842: 006efeb5 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fadd_s │ │ │ │ + 9842: 006efebd 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fadd_s │ │ │ │ 9843: 0036bc31 712 FUNC GLOBAL DEFAULT 12 vga_mem_writeb │ │ │ │ - 9844: 007118c9 54 FUNC GLOBAL DEFAULT 12 vfio_get_region_info_cap │ │ │ │ + 9844: 007118d1 54 FUNC GLOBAL DEFAULT 12 vfio_get_region_info_cap │ │ │ │ 9845: 01302ac2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_THREAD_START_DSTATE │ │ │ │ 9846: 01302c02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_ERROR_DSTATE │ │ │ │ 9847: 012b1d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_TIMER_START_STOP_EVENT │ │ │ │ 9848: 0050fe51 136 FUNC GLOBAL DEFAULT 12 audio_rate_peek_bytes │ │ │ │ - 9849: 00835579 232 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs │ │ │ │ - 9850: 0084f529 132 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionKind │ │ │ │ + 9849: 00835581 232 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs │ │ │ │ + 9850: 0084f531 132 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionKind │ │ │ │ 9851: 011543b4 64 OBJECT GLOBAL DEFAULT 21 vmstate_ehci │ │ │ │ - 9852: 008281fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfoList │ │ │ │ - 9853: 0081f8d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptionsRSA │ │ │ │ + 9852: 00828205 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfoList │ │ │ │ + 9853: 0081f8e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptionsRSA │ │ │ │ 9854: 005cc879 320 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_vec │ │ │ │ 9855: 01301634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_UNREALIZE_DSTATE │ │ │ │ - 9856: 0071c9f9 544 FUNC GLOBAL DEFAULT 12 virtio_queue_empty │ │ │ │ - 9857: 007e4b75 392 FUNC GLOBAL DEFAULT 12 bdrv_change_backing_file │ │ │ │ + 9856: 0071ca01 544 FUNC GLOBAL DEFAULT 12 virtio_queue_empty │ │ │ │ + 9857: 007e4b7d 392 FUNC GLOBAL DEFAULT 12 bdrv_change_backing_file │ │ │ │ 9858: 013017b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SERIAL_RECEIVE_BYTE_DSTATE │ │ │ │ 9859: 013017ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_SEND_CONTROL_EVENT_DSTATE │ │ │ │ 9860: 0061003d 8 FUNC GLOBAL DEFAULT 12 helper_neon_widen_u16 │ │ │ │ 9861: 01301428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_POLLOUT_DSTATE │ │ │ │ 9862: 012b85cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_SYNC_EVENT │ │ │ │ 9863: 00570555 192 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_ping │ │ │ │ 9864: 012b3b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_STALL_EVENT │ │ │ │ - 9865: 00748d1d 72 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_cipher │ │ │ │ - 9866: 0087efe9 92 FUNC GLOBAL DEFAULT 12 loc_set_file │ │ │ │ + 9865: 00748d25 72 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_cipher │ │ │ │ + 9866: 0087eff1 92 FUNC GLOBAL DEFAULT 12 loc_set_file │ │ │ │ 9867: 012b58a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_MEMSLOTS_LIMIT_EVENT │ │ │ │ - 9868: 0088a549 408 FUNC GLOBAL DEFAULT 12 uffd_create_fd │ │ │ │ + 9868: 0088a551 408 FUNC GLOBAL DEFAULT 12 uffd_create_fd │ │ │ │ 9869: 01212684 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshl_u32 │ │ │ │ - 9870: 00842af1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RemoteObjectProperties │ │ │ │ + 9870: 00842af9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RemoteObjectProperties │ │ │ │ 9871: 012a921c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_RESET_EVENT │ │ │ │ 9872: 0120a074 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fadd_d │ │ │ │ - 9873: 00891349 300 FUNC GLOBAL DEFAULT 12 socket_sockaddr_to_address │ │ │ │ + 9873: 00891351 300 FUNC GLOBAL DEFAULT 12 socket_sockaddr_to_address │ │ │ │ 9874: 012ad1d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSI_NOTIFY_POSTPONED_EVENT │ │ │ │ 9875: 012bb25c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_EVENT │ │ │ │ 9876: 005d49b1 138 FUNC GLOBAL DEFAULT 12 helper_gvec_smax64 │ │ │ │ 9877: 013027f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_COMMAND_COMPLETE_DSTATE │ │ │ │ - 9878: 00732b31 76 FUNC GLOBAL DEFAULT 12 object_set_machine_compat_props │ │ │ │ + 9878: 00732b39 76 FUNC GLOBAL DEFAULT 12 object_set_machine_compat_props │ │ │ │ 9879: 0120a17c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fadd_h │ │ │ │ 9880: 00574195 44 FUNC GLOBAL DEFAULT 12 vmstate_check_only_migratable │ │ │ │ 9881: 013019c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_CFAM_CONFIG_READ_DSTATE │ │ │ │ - 9882: 0081d6ad 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_send_break │ │ │ │ - 9883: 007a9ab5 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_destroy │ │ │ │ + 9882: 0081d6b5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_send_break │ │ │ │ + 9883: 007a9abd 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_destroy │ │ │ │ 9884: 0130218a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_MSIX_INVALID_DSTATE │ │ │ │ 9885: 002c85f5 60 FUNC GLOBAL DEFAULT 12 qemu_console_is_graphic │ │ │ │ - 9886: 008a0de9 84 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSection_members │ │ │ │ + 9886: 008a0df1 84 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSection_members │ │ │ │ 9887: 013022f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LANCE_MEM_READW_DSTATE │ │ │ │ 9888: 01303210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FLUSH_RAM_CACHE_END_DSTATE │ │ │ │ 9889: 012df6a8 1 OBJECT GLOBAL DEFAULT 25 vga_interface_created │ │ │ │ 9890: 012b6ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SET_INCOMING_CHANNEL_EVENT │ │ │ │ - 9891: 00821321 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions │ │ │ │ + 9891: 00821329 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions │ │ │ │ 9892: 012ab31c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SNVS_READ_EVENT │ │ │ │ 9893: 012aeb04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_CHECK_EVENT │ │ │ │ 9894: 005cfa19 12 FUNC GLOBAL DEFAULT 12 helper_clrsb_i32 │ │ │ │ - 9895: 006dd86d 176 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_ub │ │ │ │ - 9896: 00815325 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_change │ │ │ │ + 9895: 006dd875 176 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_ub │ │ │ │ + 9896: 0081532d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_change │ │ │ │ 9897: 0130287c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_PUSH_DSTATE │ │ │ │ - 9898: 007d2535 48 FUNC GLOBAL DEFAULT 12 qed_free_l2_cache │ │ │ │ + 9898: 007d253d 48 FUNC GLOBAL DEFAULT 12 qed_free_l2_cache │ │ │ │ 9899: 012a771c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_MEMSLOT_ADD_GUEST_EVENT │ │ │ │ 9900: 011fc448 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_rm_sh │ │ │ │ 9901: 012a784c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CREATE_GUEST_PRIMARY_EVENT │ │ │ │ - 9902: 0080fb49 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions_members │ │ │ │ + 9902: 0080fb51 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions_members │ │ │ │ 9903: 0120a0f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fadd_s │ │ │ │ 9904: 0059ea99 312 FUNC GLOBAL DEFAULT 12 semihost_sys_fstat │ │ │ │ 9905: 002cc605 4 FUNC GLOBAL DEFAULT 12 qemu_remove_mouse_mode_change_notifier │ │ │ │ - 9906: 009fa97c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_6_len │ │ │ │ + 9906: 009fa994 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_6_len │ │ │ │ 9907: 002bdc2d 200 FUNC GLOBAL DEFAULT 12 uint32_to_float64 │ │ │ │ - 9908: 0089e9c1 188 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord │ │ │ │ + 9908: 0089e9c9 188 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord │ │ │ │ 9909: 004373f5 1648 FUNC GLOBAL DEFAULT 12 nvme_dif_check │ │ │ │ - 9910: 0085eaa5 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputEvent │ │ │ │ - 9911: 0089edbd 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentSelectionPolicy │ │ │ │ - 9912: 006dd91d 204 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_uh │ │ │ │ + 9910: 0085eaad 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputEvent │ │ │ │ + 9911: 0089edc5 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentSelectionPolicy │ │ │ │ + 9912: 006dd925 204 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_uh │ │ │ │ 9913: 003b3339 48 FUNC GLOBAL DEFAULT 12 memory_devices_get_reserved_memslots │ │ │ │ - 9914: 00733fa9 404 FUNC GLOBAL DEFAULT 12 object_property_try_add │ │ │ │ + 9914: 00733fb1 404 FUNC GLOBAL DEFAULT 12 object_property_try_add │ │ │ │ 9915: 0044a181 320 FUNC GLOBAL DEFAULT 12 shpc_device_unplug_request_cb │ │ │ │ - 9916: 008062e5 140 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror_members │ │ │ │ + 9916: 008062ed 140 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror_members │ │ │ │ 9917: 01301486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PASSTHROUGH_RESET_DSTATE │ │ │ │ 9918: 002e4031 56 FUNC GLOBAL DEFAULT 12 vnc_zywrle_send_framebuffer_update │ │ │ │ - 9919: 0078b701 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty │ │ │ │ - 9920: 00827e3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonInfo │ │ │ │ + 9919: 0078b709 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty │ │ │ │ + 9920: 00827e45 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonInfo │ │ │ │ 9921: 011df1f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub64 │ │ │ │ 9922: 00392819 74 FUNC GLOBAL DEFAULT 12 ahci_ide_create_devs │ │ │ │ 9923: 003b7b09 544 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_poison │ │ │ │ - 9924: 007f8085 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint8List │ │ │ │ + 9924: 007f808d 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint8List │ │ │ │ 9925: 0052bb3d 48 FUNC GLOBAL DEFAULT 12 memory_region_transaction_begin │ │ │ │ 9926: 012a6c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_THROTTLE_PORT_EVENT │ │ │ │ 9927: 011fc340 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_rm_ss │ │ │ │ 9928: 011793a0 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendType_lookup │ │ │ │ - 9929: 00737d91 128 FUNC GLOBAL DEFAULT 12 migration_rate_exceeded │ │ │ │ + 9929: 00737d99 128 FUNC GLOBAL DEFAULT 12 migration_rate_exceeded │ │ │ │ 9930: 01302b98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_CONFIG_DSTATE │ │ │ │ 9931: 00309e0d 2 FUNC GLOBAL DEFAULT 12 build_ipmi_dev_aml │ │ │ │ 9932: 012b0cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_ZERO_SGE_EVENT │ │ │ │ - 9933: 0085a871 292 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction_members │ │ │ │ + 9933: 0085a879 292 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction_members │ │ │ │ 9934: 0041e77d 152 FUNC GLOBAL DEFAULT 12 qmp_query_rocker │ │ │ │ 9935: 012a4948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_VM_STATE_CHANGE_EVENT │ │ │ │ - 9936: 006dd9e9 204 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_uw │ │ │ │ + 9936: 006dd9f1 204 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_uw │ │ │ │ 9937: 01302efc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DETACH_ENDPOINT_FROM_DOMAIN_DSTATE │ │ │ │ 9938: 0060f751 28 FUNC GLOBAL DEFAULT 12 helper_neon_sub_u8 │ │ │ │ 9939: 011dedd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax64 │ │ │ │ 9940: 0060f9d5 66 FUNC GLOBAL DEFAULT 12 helper_neon_cls_s16 │ │ │ │ 9941: 011ef608 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshlltub │ │ │ │ 9942: 004b39b9 6 FUNC GLOBAL DEFAULT 12 usb_packet_addbuf │ │ │ │ 9943: 012a3d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_FILE_NEW_FD_EVENT │ │ │ │ - 9944: 0078c209 2 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_readable │ │ │ │ - 9945: 0076f8b1 112 FUNC GLOBAL DEFAULT 12 job_is_ready │ │ │ │ + 9944: 0078c211 2 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_readable │ │ │ │ + 9945: 0076f8b9 112 FUNC GLOBAL DEFAULT 12 job_is_ready │ │ │ │ 9946: 012a3510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_HANDLE_ALLOC_EVENT │ │ │ │ 9947: 013013aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUESTS_DSTATE │ │ │ │ 9948: 005dba21 152 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx │ │ │ │ 9949: 004f80b9 144 FUNC GLOBAL DEFAULT 12 vhost_backend_invalidate_device_iotlb │ │ │ │ 9950: 012acc68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_WROTE_EVENT │ │ │ │ 9951: 011ef584 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshlltuh │ │ │ │ 9952: 012b7678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_LOOP_EVENT │ │ │ │ 9953: 0060eb65 166 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_u16 │ │ │ │ - 9954: 0073ddfd 212 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_fd │ │ │ │ + 9954: 0073de05 212 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_fd │ │ │ │ 9955: 00589099 212 FUNC GLOBAL DEFAULT 12 colo_notify_filters_event │ │ │ │ 9956: 01302496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_DSTATE │ │ │ │ 9957: 0059c4e5 124 FUNC GLOBAL DEFAULT 12 replay_net_packet_event │ │ │ │ 9958: 012bb67c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SPICE_EVENT │ │ │ │ 9959: 0130376a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_SET_PARAMETERS_DSTATE │ │ │ │ - 9960: 00845c79 140 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties_members │ │ │ │ - 9961: 00807d3d 196 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash │ │ │ │ - 9962: 00868a2d 288 FUNC GLOBAL DEFAULT 12 visit_start_struct │ │ │ │ - 9963: 008247cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEvent │ │ │ │ + 9960: 00845c81 140 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties_members │ │ │ │ + 9961: 00807d45 196 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash │ │ │ │ + 9962: 00868a35 288 FUNC GLOBAL DEFAULT 12 visit_start_struct │ │ │ │ + 9963: 008247d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEvent │ │ │ │ 9964: 012013b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sminp_b │ │ │ │ 9965: 012ab78c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMPHY_WRITE_EVENT │ │ │ │ 9966: 012a91cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_REGISTER_EVENT │ │ │ │ - 9967: 00782b99 16 FUNC GLOBAL DEFAULT 12 blk_get_on_error │ │ │ │ + 9967: 00782ba1 16 FUNC GLOBAL DEFAULT 12 blk_get_on_error │ │ │ │ 9968: 005eea5d 124 FUNC GLOBAL DEFAULT 12 common_semi_arg │ │ │ │ 9969: 011fc130 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvtb_hs │ │ │ │ - 9970: 006e97c1 52 FUNC GLOBAL DEFAULT 12 raise_exception_ra │ │ │ │ - 9971: 007e3bb9 416 FUNC GLOBAL DEFAULT 12 bdrv_pwrite │ │ │ │ - 9972: 007f09d9 240 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_opts │ │ │ │ + 9970: 006e97c9 52 FUNC GLOBAL DEFAULT 12 raise_exception_ra │ │ │ │ + 9971: 007e3bc1 416 FUNC GLOBAL DEFAULT 12 bdrv_pwrite │ │ │ │ + 9972: 007f09e1 240 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_opts │ │ │ │ 9973: 0130269c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_DMA_UNAVAILABLE_DSTATE │ │ │ │ 9974: 012b52d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_START_EVENT │ │ │ │ 9975: 011f96e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulltsb │ │ │ │ 9976: 012ba83c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_SET_PARAMETERS_EVENT │ │ │ │ - 9977: 0083f769 656 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options_members │ │ │ │ + 9977: 0083f771 656 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options_members │ │ │ │ 9978: 01303dca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_ALTERNATE_DSTATE │ │ │ │ 9979: 0120132c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sminp_h │ │ │ │ - 9980: 00896e99 54 FUNC GLOBAL DEFAULT 12 throttle_timers_detach_aio_context │ │ │ │ + 9980: 00896ea1 54 FUNC GLOBAL DEFAULT 12 throttle_timers_detach_aio_context │ │ │ │ 9981: 011f9664 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulltsh │ │ │ │ 9982: 0130237a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_ADDR_DSTATE │ │ │ │ 9983: 013018ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUT_DSTATE │ │ │ │ - 9984: 006e9e09 588 FUNC GLOBAL DEFAULT 12 helper_wfit │ │ │ │ + 9984: 006e9e11 588 FUNC GLOBAL DEFAULT 12 helper_wfit │ │ │ │ 9985: 0059bf41 56 FUNC GLOBAL DEFAULT 12 replay_event_char_read_run │ │ │ │ 9986: 013018cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUSH_REST_DSTATE │ │ │ │ - 9987: 0087ef51 92 FUNC GLOBAL DEFAULT 12 loc_restore │ │ │ │ - 9988: 008a69d5 8 FUNC GLOBAL DEFAULT 12 vduse_dev_get_fd │ │ │ │ - 9989: 008709c5 120 FUNC GLOBAL DEFAULT 12 json_writer_end_object │ │ │ │ + 9987: 0087ef59 92 FUNC GLOBAL DEFAULT 12 loc_restore │ │ │ │ + 9988: 008a69dd 8 FUNC GLOBAL DEFAULT 12 vduse_dev_get_fd │ │ │ │ + 9989: 008709cd 120 FUNC GLOBAL DEFAULT 12 json_writer_end_object │ │ │ │ 9990: 005964cd 200 FUNC GLOBAL DEFAULT 12 tap_set_sndbuf │ │ │ │ - 9991: 00891b39 10 FUNC GLOBAL DEFAULT 12 buffer_end │ │ │ │ + 9991: 00891b41 10 FUNC GLOBAL DEFAULT 12 buffer_end │ │ │ │ 9992: 005e86fd 136 FUNC GLOBAL DEFAULT 12 qemu_plugin_write_memory_vaddr │ │ │ │ - 9993: 0085eeb9 232 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SetPasswordOptions_base_members │ │ │ │ + 9993: 0085eec1 232 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SetPasswordOptions_base_members │ │ │ │ 9994: 0039c6b1 140 FUNC GLOBAL DEFAULT 12 ps2_mouse_fake_event │ │ │ │ 9995: 012a49f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_EVENT │ │ │ │ 9996: 01302e1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_PROBE_DSTATE │ │ │ │ 9997: 012012a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sminp_s │ │ │ │ 9998: 012a7d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_FAULT_ABORT_EVENT │ │ │ │ 9999: 003360cd 68 FUNC GLOBAL DEFAULT 12 parse_numa_opts │ │ │ │ 10000: 01302a7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_INVALID_REGISTER_OFFSET_DSTATE │ │ │ │ 10001: 0130146c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_GET_TPM_ESTABLISHED_FLAG_DSTATE │ │ │ │ - 10002: 00894695 66 FUNC GLOBAL DEFAULT 12 iova_tree_remove │ │ │ │ + 10002: 0089469d 66 FUNC GLOBAL DEFAULT 12 iova_tree_remove │ │ │ │ 10003: 0059d63d 16 FUNC GLOBAL DEFAULT 12 semihosting_get_target │ │ │ │ 10004: 01301f9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_CONNECT_DSTATE │ │ │ │ 10005: 01302136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EICR_DSTATE │ │ │ │ 10006: 013031b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_VM_STOP_DSTATE │ │ │ │ 10007: 012ba3bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPUS_FAST_EVENT │ │ │ │ 10008: 005e3dd5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orq_le_mmu │ │ │ │ - 10009: 008215ad 212 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties_members │ │ │ │ - 10010: 007652f1 108 FUNC GLOBAL DEFAULT 12 bdrv_nb_sectors │ │ │ │ + 10009: 008215b5 212 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties_members │ │ │ │ + 10010: 007652f9 108 FUNC GLOBAL DEFAULT 12 bdrv_nb_sectors │ │ │ │ 10011: 011f95e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulltsw │ │ │ │ 10012: 0043b755 192 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i64 │ │ │ │ 10013: 005863e9 204 FUNC GLOBAL DEFAULT 12 hmp_netdev_add │ │ │ │ - 10014: 0082741d 132 FUNC GLOBAL DEFAULT 12 visit_type_CacheLevelAndType │ │ │ │ - 10015: 0085e361 58 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptionsVnc │ │ │ │ + 10014: 00827425 132 FUNC GLOBAL DEFAULT 12 visit_type_CacheLevelAndType │ │ │ │ + 10015: 0085e369 58 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptionsVnc │ │ │ │ 10016: 012bab6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NETDEV_ADD_EVENT │ │ │ │ 10017: 01179440 12 OBJECT GLOBAL DEFAULT 21 DisplayUpdateType_lookup │ │ │ │ 10018: 012a4dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READ_EVENT │ │ │ │ 10019: 012bbe6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_ITER_SKIP_WORDS_EVENT │ │ │ │ 10020: 012ab28c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GCR_READ_EVENT │ │ │ │ 10021: 011fc3c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_rm_uh │ │ │ │ 10022: 013038c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VNC_SERVERS_DSTATE │ │ │ │ 10023: 01303460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_SYNC_NUMLOCK_DSTATE │ │ │ │ 10024: 012ab43c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SCU_READ_EVENT │ │ │ │ - 10025: 00832a79 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationAddress │ │ │ │ + 10025: 00832a81 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationAddress │ │ │ │ 10026: 01302e8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_VECTOR_DO_USE_DSTATE │ │ │ │ - 10027: 00737805 26 FUNC GLOBAL DEFAULT 12 user_creatable_cleanup │ │ │ │ + 10027: 0073780d 26 FUNC GLOBAL DEFAULT 12 user_creatable_cleanup │ │ │ │ 10028: 005b6b51 84 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i32 │ │ │ │ 10029: 012af2f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BONITO_SPCICONF_SMALL_ACCESS_EVENT │ │ │ │ 10030: 01303dd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_LIST_DSTATE │ │ │ │ 10031: 013033cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_SURFACE_DSTATE │ │ │ │ - 10032: 0080147d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStatsList │ │ │ │ + 10032: 00801485 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStatsList │ │ │ │ 10033: 011f2fc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlashb │ │ │ │ 10034: 0130332c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTEM_WAKEUP_REQUEST_DSTATE │ │ │ │ 10035: 005b6dd9 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i32 │ │ │ │ 10036: 011fc2bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_rm_us │ │ │ │ 10037: 01302902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_UPDATE_IRQ_DSTATE │ │ │ │ 10038: 011e20dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchw_be │ │ │ │ 10039: 012dee9c 4 OBJECT GLOBAL DEFAULT 25 smbios_table_max │ │ │ │ - 10040: 0088bff5 4 FUNC GLOBAL DEFAULT 12 main_loop_poll_remove_notifier │ │ │ │ + 10040: 0088bffd 4 FUNC GLOBAL DEFAULT 12 main_loop_poll_remove_notifier │ │ │ │ 10041: 011f2f44 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlashh │ │ │ │ 10042: 004ac319 52 FUNC GLOBAL DEFAULT 12 tpm_tis_get_tpm_version │ │ │ │ 10043: 013027c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_GET_LIST_DSTATE │ │ │ │ 10044: 0053e5d9 112 FUNC GLOBAL DEFAULT 12 qmp_device_sync_config │ │ │ │ 10045: 005d0c85 130 FUNC GLOBAL DEFAULT 12 helper_gvec_and │ │ │ │ 10046: 0060fa19 22 FUNC GLOBAL DEFAULT 12 helper_neon_cls_s32 │ │ │ │ 10047: 0121257c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshl_u64 │ │ │ │ - 10048: 00824719 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternate │ │ │ │ - 10049: 00825115 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMemberList │ │ │ │ + 10048: 00824721 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternate │ │ │ │ + 10049: 0082511d 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMemberList │ │ │ │ 10050: 01301d98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LED_CHANGE_INTENSITY_DSTATE │ │ │ │ - 10051: 00a7e938 3 OBJECT GLOBAL DEFAULT 14 sense_code_TARGET_FAILURE │ │ │ │ + 10051: 00a7e950 3 OBJECT GLOBAL DEFAULT 14 sense_code_TARGET_FAILURE │ │ │ │ 10052: 00536001 828 FUNC GLOBAL DEFAULT 12 physical_memory_set_dirty_lebitmap │ │ │ │ 10053: 01302180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PCI_UNINIT_DSTATE │ │ │ │ 10054: 01302c0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_STATE_DSTATE │ │ │ │ 10055: 002c9999 14 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_free │ │ │ │ 10056: 01183610 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_cpus390entitlement │ │ │ │ 10057: 0050e3c1 160 FUNC GLOBAL DEFAULT 12 AUD_close_in │ │ │ │ 10058: 0060eebd 82 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_u32 │ │ │ │ 10059: 012b11a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DATA_EVENT │ │ │ │ 10060: 01302b7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_SET_PORT_FEATURE_DSTATE │ │ │ │ 10061: 012a58d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_IOTLB_INSERT_EVENT │ │ │ │ 10062: 004248c5 826 FUNC GLOBAL DEFAULT 12 ctucan_mem_read │ │ │ │ - 10063: 008a01d9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_del_arg_members │ │ │ │ + 10063: 008a01e1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_del_arg_members │ │ │ │ 10064: 011f2ec0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlashw │ │ │ │ 10065: 012ad4f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NO_SNAP_SUPPORT_EVENT │ │ │ │ 10066: 01301b26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_NO_KEY_DSTATE │ │ │ │ 10067: 00589745 70 FUNC GLOBAL DEFAULT 12 net_socket_rs_init │ │ │ │ 10068: 011790ec 12 OBJECT GLOBAL DEFAULT 21 ShutdownAction_lookup │ │ │ │ 10069: 012ac708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_LOAD_EVENT │ │ │ │ 10070: 005cfa25 32 FUNC GLOBAL DEFAULT 12 helper_clrsb_i64 │ │ │ │ 10071: 012132e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fjcvtzs │ │ │ │ 10072: 013037c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_LINK_DSTATE │ │ │ │ 10073: 00677e95 12 FUNC GLOBAL DEFAULT 12 target_info │ │ │ │ 10074: 013038d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SCREENDUMP_DSTATE │ │ │ │ 10075: 005a1475 228 FUNC GLOBAL DEFAULT 12 qmp_query_stats_schemas │ │ │ │ 10076: 011e9a40 132 OBJECT GLOBAL DEFAULT 24 helper_info_cpsr_write │ │ │ │ - 10077: 00802191 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_blockstats_arg_members │ │ │ │ + 10077: 00802199 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_blockstats_arg_members │ │ │ │ 10078: 005b6aa9 84 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i32 │ │ │ │ 10079: 0130382a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_YANK_DSTATE │ │ │ │ - 10080: 009d8a3c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode_len │ │ │ │ + 10080: 009d8a54 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode_len │ │ │ │ 10081: 012aed04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I32_EVENT │ │ │ │ 10082: 0060c7c1 156 FUNC GLOBAL DEFAULT 12 helper_gvec_urshl_b │ │ │ │ 10083: 011e4db8 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctpop_i32 │ │ │ │ 10084: 011f955c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulltub │ │ │ │ 10085: 0060cb3d 254 FUNC GLOBAL DEFAULT 12 helper_gvec_urshl_d │ │ │ │ - 10086: 00892ec1 42 FUNC GLOBAL DEFAULT 12 hbitmap_count │ │ │ │ - 10087: 0074bdf1 20 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_build_path │ │ │ │ + 10086: 00892ec9 42 FUNC GLOBAL DEFAULT 12 hbitmap_count │ │ │ │ + 10087: 0074bdf9 20 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_build_path │ │ │ │ 10088: 012a3260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_SUBMIT_COMMAND_RAW_EVENT │ │ │ │ 10089: 0054402d 164 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_string_array │ │ │ │ 10090: 0060c8c5 156 FUNC GLOBAL DEFAULT 12 helper_gvec_urshl_h │ │ │ │ 10091: 012a8b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_PUT_KEYCODE_EVENT │ │ │ │ 10092: 006819f1 76 FUNC GLOBAL DEFAULT 12 gen_gvec_uqsub_qc │ │ │ │ - 10093: 00736d7d 96 FUNC GLOBAL DEFAULT 12 user_creatable_can_be_deleted │ │ │ │ - 10094: 0077015d 6 FUNC GLOBAL DEFAULT 12 job_progress_set_remaining │ │ │ │ + 10093: 00736d85 96 FUNC GLOBAL DEFAULT 12 user_creatable_can_be_deleted │ │ │ │ + 10094: 00770165 6 FUNC GLOBAL DEFAULT 12 job_progress_set_remaining │ │ │ │ 10095: 011f94d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulltuh │ │ │ │ 10096: 012b7648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_SAVE_TOP_EVENT │ │ │ │ 10097: 012a8044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_STOP_EVENT │ │ │ │ 10098: 01302b34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_OPEN_SESSION_DSTATE │ │ │ │ - 10099: 007352dd 208 FUNC GLOBAL DEFAULT 12 object_property_try_add_child │ │ │ │ + 10099: 007352e5 208 FUNC GLOBAL DEFAULT 12 object_property_try_add_child │ │ │ │ 10100: 01303e84 0 NOTYPE GLOBAL DEFAULT 25 __bss_end__ │ │ │ │ 10101: 0058e895 42 FUNC GLOBAL DEFAULT 12 connection_key_equal │ │ │ │ - 10102: 0080f6dd 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions │ │ │ │ + 10102: 0080f6e5 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions │ │ │ │ 10103: 002b8a85 128 FUNC GLOBAL DEFAULT 12 float128_to_int128_round_to_zero │ │ │ │ 10104: 01303298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_RESUME_DSTATE │ │ │ │ - 10105: 008070c5 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckMode │ │ │ │ + 10105: 008070cd 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckMode │ │ │ │ 10106: 012b880c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_PIXEL_FORMAT_GREEN_EVENT │ │ │ │ - 10107: 00811f09 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_jobs │ │ │ │ + 10107: 00811f11 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_jobs │ │ │ │ 10108: 0060c9fd 158 FUNC GLOBAL DEFAULT 12 helper_gvec_urshl_s │ │ │ │ 10109: 01301a6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_HOST_UNIMPL_DSTATE │ │ │ │ 10110: 012a9d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_BESTIRQ_EVENT │ │ │ │ - 10111: 0080bf19 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication │ │ │ │ - 10112: 0077bed1 46 FUNC GLOBAL DEFAULT 12 block_acct_cleanup │ │ │ │ + 10111: 0080bf21 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication │ │ │ │ + 10112: 0077bed9 46 FUNC GLOBAL DEFAULT 12 block_acct_cleanup │ │ │ │ 10113: 005e80dd 108 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_inline_per_vcpu │ │ │ │ 10114: 012b839c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_PEER_CAP_EVENT │ │ │ │ 10115: 012a47a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMU_BACKEND_SET_FD_EVENT │ │ │ │ 10116: 011f9454 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulltuw │ │ │ │ 10117: 01302a76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_FLAG_NOT_WRITABLE_DSTATE │ │ │ │ - 10118: 0089d455 100 FUNC GLOBAL DEFAULT 12 qcrypto_random_bytes │ │ │ │ + 10118: 0089d45d 100 FUNC GLOBAL DEFAULT 12 qcrypto_random_bytes │ │ │ │ 10119: 012b7768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_SAVE_EVENT │ │ │ │ 10120: 013022d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_DESC_WRITE_DSTATE │ │ │ │ 10121: 01303864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_FLOWS_DSTATE │ │ │ │ - 10122: 006e2c15 98 FUNC GLOBAL DEFAULT 12 helper_mve_vqnegb │ │ │ │ - 10123: 007f5065 908 FUNC GLOBAL DEFAULT 12 monitor_qmp_dispatcher_co │ │ │ │ + 10122: 006e2c1d 98 FUNC GLOBAL DEFAULT 12 helper_mve_vqnegb │ │ │ │ + 10123: 007f506d 908 FUNC GLOBAL DEFAULT 12 monitor_qmp_dispatcher_co │ │ │ │ 10124: 01301686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_ISMCTRL_WRITE_DSTATE │ │ │ │ - 10125: 0080eb59 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk │ │ │ │ + 10125: 0080eb61 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk │ │ │ │ 10126: 005e3d0d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andq_le_mmu │ │ │ │ 10127: 01303e5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_MOVE_DSTATE │ │ │ │ - 10128: 006e2c79 136 FUNC GLOBAL DEFAULT 12 helper_mve_vqnegh │ │ │ │ + 10128: 006e2c81 136 FUNC GLOBAL DEFAULT 12 helper_mve_vqnegh │ │ │ │ 10129: 01302268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_LINK_DOWN_DSTATE │ │ │ │ - 10130: 0082c6c9 142 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoList │ │ │ │ + 10130: 0082c6d1 142 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoList │ │ │ │ 10131: 01301922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_CREATE_DSTATE │ │ │ │ - 10132: 0072f3a9 84 FUNC GLOBAL DEFAULT 12 qdev_get_machine │ │ │ │ + 10132: 0072f3b1 84 FUNC GLOBAL DEFAULT 12 qdev_get_machine │ │ │ │ 10133: 005d02f5 120 FUNC GLOBAL DEFAULT 12 helper_gvec_mul16 │ │ │ │ 10134: 012acd98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_ICR_CLEAR_GPIE_NSICR_EVENT │ │ │ │ 10135: 01302bfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_UPDATE_IRQ_DSTATE │ │ │ │ 10136: 005cbe41 80 FUNC GLOBAL DEFAULT 12 tcg_gen_not_vec │ │ │ │ 10137: 002c9f31 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_texture │ │ │ │ 10138: 012a9abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VMCR_WRITE_EVENT │ │ │ │ 10139: 011f7c18 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmladhb │ │ │ │ - 10140: 008a0b21 152 FUNC GLOBAL DEFAULT 12 visit_type_SevCapability_members │ │ │ │ - 10141: 006e2d01 136 FUNC GLOBAL DEFAULT 12 helper_mve_vqnegw │ │ │ │ + 10140: 008a0b29 152 FUNC GLOBAL DEFAULT 12 visit_type_SevCapability_members │ │ │ │ + 10141: 006e2d09 136 FUNC GLOBAL DEFAULT 12 helper_mve_vqnegw │ │ │ │ 10142: 00445109 224 FUNC GLOBAL DEFAULT 12 pci_device_set_iommu_device │ │ │ │ 10143: 0130258a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_ALARM_RAISED_DSTATE │ │ │ │ 10144: 012a8c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_READREG_EVENT │ │ │ │ 10145: 012a4d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SYMLINK_RETURN_EVENT │ │ │ │ 10146: 011f7b94 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmladhh │ │ │ │ - 10147: 008791dd 324 FUNC GLOBAL DEFAULT 12 qemu_sem_timedwait │ │ │ │ + 10147: 008791e5 324 FUNC GLOBAL DEFAULT 12 qemu_sem_timedwait │ │ │ │ 10148: 01303dfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_UNMAP_DSTATE │ │ │ │ 10149: 005f3255 58 FUNC GLOBAL DEFAULT 12 arm_cpu_update_vserr │ │ │ │ - 10150: 0071f415 12 FUNC GLOBAL DEFAULT 12 virtio_get_queue │ │ │ │ - 10151: 007fa99d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_remove_medium │ │ │ │ + 10150: 0071f41d 12 FUNC GLOBAL DEFAULT 12 virtio_get_queue │ │ │ │ + 10151: 007fa9a5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_remove_medium │ │ │ │ 10152: 0130227c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_HASH_DSTATE │ │ │ │ 10153: 012b5eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_SET_OUTPUT_EVENT │ │ │ │ - 10154: 006d5e65 212 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd270b │ │ │ │ + 10154: 006d5e6d 212 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd270b │ │ │ │ 10155: 00598cc5 138 FUNC GLOBAL DEFAULT 12 can_bus_client_send │ │ │ │ 10156: 01302bd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_NEXT_DSTATE │ │ │ │ 10157: 012b1148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CONTINUE_CANCELED_EVENT │ │ │ │ 10158: 012b4a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_ADD_IOMMU_EVENT │ │ │ │ 10159: 00599d75 172 FUNC GLOBAL DEFAULT 12 replay_has_event │ │ │ │ 10160: 012b3b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_SHORTXFER_EVENT │ │ │ │ 10161: 013030a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_THREAD_EXIT_DSTATE │ │ │ │ 10162: 012a3850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_CO_PWRITEV_EVENT │ │ │ │ - 10163: 0089f1ed 196 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject │ │ │ │ + 10163: 0089f1f5 196 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject │ │ │ │ 10164: 0130181e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MAP_MEMORY_RANGE_DSTATE │ │ │ │ 10165: 013010ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_PAUSE_DSTATE │ │ │ │ - 10166: 006d5f39 248 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd270h │ │ │ │ + 10166: 006d5f41 248 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd270h │ │ │ │ 10167: 01301da2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_AUXMODE_DSTATE │ │ │ │ 10168: 01302112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_BUF_DESC_DSTATE │ │ │ │ - 10169: 00740e65 132 FUNC GLOBAL DEFAULT 12 qio_channel_util_set_aio_fd_handler │ │ │ │ + 10169: 00740e6d 132 FUNC GLOBAL DEFAULT 12 qio_channel_util_set_aio_fd_handler │ │ │ │ 10170: 01302a2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PPI_MEMSET_DSTATE │ │ │ │ 10171: 012a49a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_PROBE_CAPS_EVENT │ │ │ │ 10172: 01301172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_CONTINUE_DSTATE │ │ │ │ 10173: 01301dcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_UPDATE_DATA_OUT_DSTATE │ │ │ │ 10174: 011f7b10 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmladhw │ │ │ │ 10175: 0041bcc5 40 FUNC GLOBAL DEFAULT 12 vhost_net_get_acked_features_ex │ │ │ │ 10176: 01302108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_OVERFLOW_DSTATE │ │ │ │ - 10177: 0086180d 132 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchType │ │ │ │ + 10177: 00861815 132 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchType │ │ │ │ 10178: 005bb245 52 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i64 │ │ │ │ 10179: 00447251 124 FUNC GLOBAL DEFAULT 12 pci_bridge_reset │ │ │ │ 10180: 00682485 100 FUNC GLOBAL DEFAULT 12 gen_gvec_urecpe │ │ │ │ - 10181: 006e7af5 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmplt_scalarh │ │ │ │ + 10181: 006e7afd 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmplt_scalarh │ │ │ │ 10182: 00542275 48 FUNC GLOBAL DEFAULT 12 qemu_system_wakeup_enable │ │ │ │ 10183: 0130108b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_control_c │ │ │ │ 10184: 01301df4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_XDMA_WRITE_DSTATE │ │ │ │ 10185: 005b733d 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i64 │ │ │ │ 10186: 011f72d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlsdhb │ │ │ │ 10187: 012a977c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPC_EVENT │ │ │ │ - 10188: 007f3ae5 104 FUNC GLOBAL DEFAULT 12 monitor_cur │ │ │ │ + 10188: 007f3aed 104 FUNC GLOBAL DEFAULT 12 monitor_cur │ │ │ │ 10189: 012b93e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CREATE_EVENT │ │ │ │ - 10190: 006d6031 268 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd270w │ │ │ │ + 10190: 006d6039 268 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd270w │ │ │ │ 10191: 0056abd5 176 FUNC GLOBAL DEFAULT 12 ram_postcopy_migrated_memory_release │ │ │ │ 10192: 002fa35d 12 FUNC GLOBAL DEFAULT 12 aml_subtract │ │ │ │ - 10193: 0072d925 10 FUNC GLOBAL DEFAULT 12 object_field_prop_ptr │ │ │ │ + 10193: 0072d92d 10 FUNC GLOBAL DEFAULT 12 object_field_prop_ptr │ │ │ │ 10194: 003404d1 520 FUNC GLOBAL DEFAULT 12 cxl_process_cci_message │ │ │ │ - 10195: 00737e51 460 FUNC GLOBAL DEFAULT 12 cache_init │ │ │ │ + 10195: 00737e59 460 FUNC GLOBAL DEFAULT 12 cache_init │ │ │ │ 10196: 011f724c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlsdhh │ │ │ │ 10197: 003f1479 72 FUNC GLOBAL DEFAULT 12 net_rx_pkt_is_vlan_stripped │ │ │ │ 10198: 012a5df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_READL_DREG_EVENT │ │ │ │ - 10199: 006e7ced 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmplt_scalars │ │ │ │ + 10199: 006e7cf5 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmplt_scalars │ │ │ │ 10200: 01301ac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CANCEL_DMA_SYNC_REMAINING_DSTATE │ │ │ │ 10201: 012a8580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCQ_FINISH_EVENT │ │ │ │ 10202: 005835c1 128 FUNC GLOBAL DEFAULT 12 eth_calc_ip4_pseudo_hdr_csum │ │ │ │ 10203: 01303508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_GT_CTL_WRITE_DSTATE │ │ │ │ 10204: 01301852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_DISP_CTRL_READ_DSTATE │ │ │ │ - 10205: 0080f1b5 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVpcSubformat │ │ │ │ + 10205: 0080f1bd 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVpcSubformat │ │ │ │ 10206: 0060ef11 230 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_u64 │ │ │ │ - 10207: 009fbad4 8 OBJECT GLOBAL DEFAULT 14 sr_mask │ │ │ │ + 10207: 009fbaec 8 OBJECT GLOBAL DEFAULT 14 sr_mask │ │ │ │ 10208: 002c63ed 288 FUNC GLOBAL DEFAULT 12 qemu_clipboard_update │ │ │ │ 10209: 012a705c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_MOVE_EVENT │ │ │ │ 10210: 0130179a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_FIFO_RX_PUT_DSTATE │ │ │ │ - 10211: 006eb449 84 FUNC GLOBAL DEFAULT 12 helper_shl_cc │ │ │ │ + 10211: 006eb451 84 FUNC GLOBAL DEFAULT 12 helper_shl_cc │ │ │ │ 10212: 0053cd01 8 FUNC GLOBAL DEFAULT 12 ram_block_del_cpr_blocker │ │ │ │ - 10213: 00801b95 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme_members │ │ │ │ + 10213: 00801b9d 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme_members │ │ │ │ 10214: 011f71c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlsdhw │ │ │ │ 10215: 012b65f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_ENTER_EVENT │ │ │ │ 10216: 003cda8d 28 FUNC GLOBAL DEFAULT 12 omap_clk_adduser │ │ │ │ 10217: 01302808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_TARGET_NOT_PRESENT_DSTATE │ │ │ │ 10218: 005bb1d9 54 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i64 │ │ │ │ 10219: 012b00c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPP_EVENT │ │ │ │ 10220: 011e4d34 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctpop_i64 │ │ │ │ 10221: 005d036d 124 FUNC GLOBAL DEFAULT 12 helper_gvec_mul32 │ │ │ │ - 10222: 00882d61 152 FUNC GLOBAL DEFAULT 12 qemu_uuid_generate │ │ │ │ + 10222: 00882d69 152 FUNC GLOBAL DEFAULT 12 qemu_uuid_generate │ │ │ │ 10223: 012a7c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAWFE_EVENT │ │ │ │ 10224: 011eccc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmplt_scalarb │ │ │ │ 10225: 012ac328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_SENT_PACKET_EVENT │ │ │ │ 10226: 012b278c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_COMPLETE_REQ_EVENT │ │ │ │ 10227: 0030256d 592 FUNC GLOBAL DEFAULT 12 nvdimm_plug │ │ │ │ 10228: 012bb738 4 OBJECT GLOBAL DEFAULT 24 qemu_cond_timedwait_func │ │ │ │ 10229: 012a9e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_READ_EVENT │ │ │ │ 10230: 013021d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IPV6_SUM_DISABLED_DSTATE │ │ │ │ 10231: 01303e74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_GROW_DSTATE │ │ │ │ 10232: 012a54a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_EJECTING_INVALID_SLOT_EVENT │ │ │ │ 10233: 012b886c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_CONNECT_EVENT │ │ │ │ - 10234: 007fda21 140 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase_members │ │ │ │ + 10234: 007fda29 140 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase_members │ │ │ │ 10235: 011ecc44 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmplt_scalarh │ │ │ │ 10236: 00447c21 176 FUNC GLOBAL DEFAULT 12 pci_data_read │ │ │ │ 10237: 012af044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ELROY_WRITE_EVENT │ │ │ │ 10238: 012a4800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_POST_LOAD_EVENT │ │ │ │ 10239: 01301a46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_PRIOICC_DSTATE │ │ │ │ 10240: 012a8204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_ADDR_EVENT │ │ │ │ 10241: 012b1324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_PUSH_EVENT │ │ │ │ 10242: 00681e91 100 FUNC GLOBAL DEFAULT 12 gen_gvec_srhadd │ │ │ │ 10243: 00598c39 20 FUNC GLOBAL DEFAULT 12 can_dlc2len │ │ │ │ 10244: 012a788c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_INC_INFLIGHT_FENCES_EVENT │ │ │ │ 10245: 01301c26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_SET_IRQS_DSTATE │ │ │ │ - 10246: 0072be89 2 FUNC GLOBAL DEFAULT 12 kvm_init_irq_routing │ │ │ │ + 10246: 0072be91 2 FUNC GLOBAL DEFAULT 12 kvm_init_irq_routing │ │ │ │ 10247: 005e5099 28 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchq_be │ │ │ │ - 10248: 008632a9 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayOptions_base_members │ │ │ │ + 10248: 008632b1 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayOptions_base_members │ │ │ │ 10249: 005d4c41 122 FUNC GLOBAL DEFAULT 12 helper_gvec_umax8 │ │ │ │ 10250: 002b79c9 184 FUNC GLOBAL DEFAULT 12 float32_to_int16 │ │ │ │ - 10251: 0086f6b1 94 FUNC GLOBAL DEFAULT 12 qlist_pop │ │ │ │ + 10251: 0086f6b9 94 FUNC GLOBAL DEFAULT 12 qlist_pop │ │ │ │ 10252: 012aaebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_IRQ_CLEAR_EVENT │ │ │ │ 10253: 002b2b49 328 FUNC GLOBAL DEFAULT 12 float64_div │ │ │ │ - 10254: 006eef15 118 FUNC GLOBAL DEFAULT 12 helper_gvec_frecpe_d │ │ │ │ + 10254: 006eef1d 118 FUNC GLOBAL DEFAULT 12 helper_gvec_frecpe_d │ │ │ │ 10255: 012a6490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDC_IOPORT_WRITE_EVENT │ │ │ │ 10256: 012b8b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_CLOSE_EVENT │ │ │ │ - 10257: 0080a055 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs_members │ │ │ │ + 10257: 0080a05d 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs_members │ │ │ │ 10258: 005ee8bd 44 FUNC GLOBAL DEFAULT 12 kvm_arm_steal_time_finalize │ │ │ │ 10259: 012a6664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HTIF_UART_WRITE_TO_HOST_EVENT │ │ │ │ - 10260: 00895e0d 120 FUNC GLOBAL DEFAULT 12 co_put_to_shres │ │ │ │ + 10260: 00895e15 120 FUNC GLOBAL DEFAULT 12 co_put_to_shres │ │ │ │ 10261: 013036a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_JIT_DSTATE │ │ │ │ 10262: 011ecbc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmplt_scalarw │ │ │ │ 10263: 00612e01 336 FUNC GLOBAL DEFAULT 12 define_tlb_insn_regs │ │ │ │ - 10264: 006eedb9 116 FUNC GLOBAL DEFAULT 12 helper_gvec_frecpe_h │ │ │ │ + 10264: 006eedc1 116 FUNC GLOBAL DEFAULT 12 helper_gvec_frecpe_h │ │ │ │ 10265: 003b8ef1 128 FUNC GLOBAL DEFAULT 12 qmp_cxl_release_dynamic_capacity │ │ │ │ 10266: 012b75d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_GTREE_END_EVENT │ │ │ │ 10267: 003efbb1 60 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_vhdr │ │ │ │ 10268: 012b3c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_STOP_BANDWIDTH_EVENT │ │ │ │ 10269: 01215db0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosls_round_to_zero │ │ │ │ 10270: 013019fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_I2C_WRITE_DSTATE │ │ │ │ 10271: 002bf0f1 6 FUNC GLOBAL DEFAULT 12 bfloat16_compare │ │ │ │ - 10272: 00784e59 116 FUNC GLOBAL DEFAULT 12 blk_io_limits_update_group │ │ │ │ + 10272: 00784e61 116 FUNC GLOBAL DEFAULT 12 blk_io_limits_update_group │ │ │ │ 10273: 012b2fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_OUT_OF_BUFS_EVENT │ │ │ │ - 10274: 0089d9dd 56 FUNC GLOBAL DEFAULT 12 trace_init_file │ │ │ │ + 10274: 0089d9e5 56 FUNC GLOBAL DEFAULT 12 trace_init_file │ │ │ │ 10275: 013026bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_STATUS_DSTATE │ │ │ │ 10276: 0130369a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_ROMS_DSTATE │ │ │ │ - 10277: 006eee2d 116 FUNC GLOBAL DEFAULT 12 helper_gvec_frecpe_s │ │ │ │ + 10277: 006eee35 116 FUNC GLOBAL DEFAULT 12 helper_gvec_frecpe_s │ │ │ │ 10278: 0054da25 96 FUNC GLOBAL DEFAULT 12 tpm_backend_get_tpm_established_flag │ │ │ │ 10279: 002dafad 172 FUNC GLOBAL DEFAULT 12 vnc_display_add_client │ │ │ │ 10280: 01301fb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_DSTATE │ │ │ │ 10281: 0041e815 184 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_ports │ │ │ │ 10282: 0130352a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_OPEN_TRAY_DSTATE │ │ │ │ 10283: 012adf84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQ_EVENT │ │ │ │ 10284: 01302a00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_START_DSTATE │ │ │ │ 10285: 0033501d 1604 FUNC GLOBAL DEFAULT 12 parse_numa_hmat_lb │ │ │ │ 10286: 0058978d 400 FUNC GLOBAL DEFAULT 12 net_fill_rstate │ │ │ │ - 10287: 00835261 132 FUNC GLOBAL DEFAULT 12 visit_type_FailoverStatus │ │ │ │ + 10287: 00835269 132 FUNC GLOBAL DEFAULT 12 visit_type_FailoverStatus │ │ │ │ 10288: 011f35f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlab │ │ │ │ 10289: 012a953c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_GET_PENDING_IRQ_INFO_EVENT │ │ │ │ 10290: 01301cc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_TRIGGER_IRQ_DSTATE │ │ │ │ 10291: 00662241 220 FUNC GLOBAL DEFAULT 12 arm_write_bootloader │ │ │ │ 10292: 013028a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_INSERTED_DSTATE │ │ │ │ 10293: 012aea14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_BLOCK_STATUS_EVENT │ │ │ │ 10294: 01303466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_MAP_INIT_DSTATE │ │ │ │ @@ -10310,19 +10310,19 @@ │ │ │ │ 10306: 013020e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_PROCESS_DSTATE │ │ │ │ 10307: 01303e4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_DISABLE_WATCH_DSTATE │ │ │ │ 10308: 0130121e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_SETUP_DSTATE │ │ │ │ 10309: 005eaaa1 180 FUNC GLOBAL DEFAULT 12 arm_restore_state_to_opc │ │ │ │ 10310: 012b33a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_SEND_STATUS_EVENT │ │ │ │ 10311: 004b4f75 202 FUNC GLOBAL DEFAULT 12 usb_desc_config │ │ │ │ 10312: 012b7158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_CANCEL_EVENT │ │ │ │ - 10313: 007af999 400 FUNC GLOBAL DEFAULT 12 qcow2_refcount_init │ │ │ │ - 10314: 00768fa5 236 FUNC GLOBAL DEFAULT 12 check_to_replace_node │ │ │ │ - 10315: 00891a05 268 FUNC GLOBAL DEFAULT 12 buffer_shrink │ │ │ │ + 10313: 007af9a1 400 FUNC GLOBAL DEFAULT 12 qcow2_refcount_init │ │ │ │ + 10314: 00768fad 236 FUNC GLOBAL DEFAULT 12 check_to_replace_node │ │ │ │ + 10315: 00891a0d 268 FUNC GLOBAL DEFAULT 12 buffer_shrink │ │ │ │ 10316: 005ae58d 164 FUNC GLOBAL DEFAULT 12 tcg_func_start │ │ │ │ - 10317: 0080d8f1 360 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS_members │ │ │ │ + 10317: 0080d8f9 360 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS_members │ │ │ │ 10318: 01302246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_READ_PARAMS_DSTATE │ │ │ │ 10319: 002b2959 240 FUNC GLOBAL DEFAULT 12 float16_div │ │ │ │ 10320: 012b3e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_WRITE_EVENT │ │ │ │ 10321: 002e7875 220 FUNC GLOBAL DEFAULT 12 gdb_hextomem │ │ │ │ 10322: 00522fed 20 FUNC GLOBAL DEFAULT 12 vm_get_suspended │ │ │ │ 10323: 01202430 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bfmlsl_idx │ │ │ │ 10324: 005e5c41 52 FUNC GLOBAL DEFAULT 12 cpu_ldl_code_mmu │ │ │ │ @@ -10334,44 +10334,44 @@ │ │ │ │ 10330: 011f34f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlaw │ │ │ │ 10331: 01179244 12 OBJECT GLOBAL DEFAULT 21 StatsType_lookup │ │ │ │ 10332: 012aa7fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLIIO_READ_EVENT │ │ │ │ 10333: 0130154a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UNPLUG_DSTATE │ │ │ │ 10334: 012bb36c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SGX_EVENT │ │ │ │ 10335: 00536ac5 14 FUNC GLOBAL DEFAULT 12 qemu_ram_set_migratable │ │ │ │ 10336: 005faff1 56 FUNC GLOBAL DEFAULT 12 arm_do_plugin_vcpu_discon_cb │ │ │ │ - 10337: 007459ed 232 FUNC GLOBAL DEFAULT 12 qio_task_run_in_thread │ │ │ │ - 10338: 0072bebd 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_irqfd_notifier_gsi │ │ │ │ + 10337: 007459f5 232 FUNC GLOBAL DEFAULT 12 qio_task_run_in_thread │ │ │ │ + 10338: 0072bec5 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_irqfd_notifier_gsi │ │ │ │ 10339: 012b833c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_LISTENER_VANISHED_EVENT │ │ │ │ 10340: 01207188 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sqadd_b │ │ │ │ 10341: 00524565 468 FUNC GLOBAL DEFAULT 12 cpu_enable_ticks │ │ │ │ 10342: 002b7a81 180 FUNC GLOBAL DEFAULT 12 float32_to_int32 │ │ │ │ - 10343: 00845891 172 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties_members │ │ │ │ - 10344: 00749c99 14 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_ctx_tag │ │ │ │ + 10343: 00845899 172 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties_members │ │ │ │ + 10344: 00749ca1 14 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_ctx_tag │ │ │ │ 10345: 01303378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_GRAB_DSTATE │ │ │ │ 10346: 0066bf71 208 FUNC GLOBAL DEFAULT 12 armv7m_nvic_get_pending_irq_info │ │ │ │ 10347: 011de278 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_orc │ │ │ │ 10348: 01206ffc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sqadd_d │ │ │ │ - 10349: 00854bd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDBusOptions │ │ │ │ + 10349: 00854bdd 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDBusOptions │ │ │ │ 10350: 01301e74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_ENABLE_DSTATE │ │ │ │ 10351: 01207104 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sqadd_h │ │ │ │ 10352: 01303814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRANSACTION_DSTATE │ │ │ │ - 10353: 007b5f3d 788 FUNC GLOBAL DEFAULT 12 qcow2_check_read_snapshot_table │ │ │ │ - 10354: 00804f2d 984 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle_members │ │ │ │ + 10353: 007b5f45 788 FUNC GLOBAL DEFAULT 12 qcow2_check_read_snapshot_table │ │ │ │ + 10354: 00804f35 984 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle_members │ │ │ │ 10355: 005b42e1 76 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i32 │ │ │ │ 10356: 003197cd 6 FUNC GLOBAL DEFAULT 12 pflash_cfi01_get_blk │ │ │ │ 10357: 012bad44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_DELETE_BREAK_EVENT │ │ │ │ 10358: 01301c42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_BPR_WRITE_DSTATE │ │ │ │ - 10359: 00854f59 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlPerDirectionOptions │ │ │ │ + 10359: 00854f61 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlPerDirectionOptions │ │ │ │ 10360: 01301606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_GET_PTE_DSTATE │ │ │ │ 10361: 0130378c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CLOSEFD_DSTATE │ │ │ │ - 10362: 00850975 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtIOGPUOutput │ │ │ │ + 10362: 0085097d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtIOGPUOutput │ │ │ │ 10363: 012aec34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_ADDR_EVENT │ │ │ │ - 10364: 0086e431 104 FUNC GLOBAL DEFAULT 12 qnum_to_string │ │ │ │ + 10364: 0086e439 104 FUNC GLOBAL DEFAULT 12 qnum_to_string │ │ │ │ 10365: 0130153c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_RMV_READ_DSTATE │ │ │ │ - 10366: 0085ff95 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_CONNECTED_arg_members │ │ │ │ + 10366: 0085ff9d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_CONNECTED_arg_members │ │ │ │ 10367: 012ac2c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RECEIVED_PACKET_EVENT │ │ │ │ 10368: 002d99f9 36 FUNC GLOBAL DEFAULT 12 read_u32 │ │ │ │ 10369: 01301386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_SIMPLE_REPLY_DSTATE │ │ │ │ 10370: 0130163a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_VM_STATE_RUNNING_DSTATE │ │ │ │ 10371: 01301524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_PCI_BAR_0_DSTATE │ │ │ │ 10372: 01207080 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sqadd_s │ │ │ │ 10373: 011ddedc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ors │ │ │ │ @@ -10379,108 +10379,108 @@ │ │ │ │ 10375: 0130314c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_GID_DSTATE │ │ │ │ 10376: 01179ac8 12 OBJECT GLOBAL DEFAULT 21 YankInstanceType_lookup │ │ │ │ 10377: 01301a9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_CB_DSTATE │ │ │ │ 10378: 012b6c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_QUEUE_FULL_EVENT │ │ │ │ 10379: 005d03e9 142 FUNC GLOBAL DEFAULT 12 helper_gvec_mul64 │ │ │ │ 10380: 0130304a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CALC_PAGE_DIRTY_RATE_DSTATE │ │ │ │ 10381: 01302d5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_DEVICE_INFO_DSTATE │ │ │ │ - 10382: 0089e3e9 648 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_dram_event_arg_members │ │ │ │ + 10382: 0089e3f1 648 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_dram_event_arg_members │ │ │ │ 10383: 0130309e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_EXEC_OUTGOING_DSTATE │ │ │ │ 10384: 005dbcc5 292 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty │ │ │ │ 10385: 012ace78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSIX_USE_VECTOR_FAIL_EVENT │ │ │ │ - 10386: 00860889 228 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2_members │ │ │ │ - 10387: 008a0641 224 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestInfo │ │ │ │ + 10386: 00860891 228 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2_members │ │ │ │ + 10387: 008a0649 224 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestInfo │ │ │ │ 10388: 013013fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PR_MANAGER_RUN_DSTATE │ │ │ │ 10389: 01302e78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_DISABLE_DSTATE │ │ │ │ 10390: 0059ab15 104 FUNC GLOBAL DEFAULT 12 replay_get_array_alloc │ │ │ │ - 10391: 00783be9 104 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_transfer │ │ │ │ + 10391: 00783bf1 104 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_transfer │ │ │ │ 10392: 012b6a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PLACE_PAGE_ZERO_EVENT │ │ │ │ 10393: 005e4e29 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorq_be │ │ │ │ - 10394: 007934e1 168 FUNC GLOBAL DEFAULT 12 bdrv_co_snapshot_block_status │ │ │ │ + 10394: 007934e9 168 FUNC GLOBAL DEFAULT 12 bdrv_co_snapshot_block_status │ │ │ │ 10395: 01302e00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_BAR4_WRITE_DSTATE │ │ │ │ 10396: 005268fd 58 FUNC GLOBAL DEFAULT 12 dma_buf_write │ │ │ │ 10397: 002fb0e1 100 FUNC GLOBAL DEFAULT 12 aml_equal │ │ │ │ 10398: 01302eea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_PUT_DOMAIN_DSTATE │ │ │ │ 10399: 002c380d 44 FUNC GLOBAL DEFAULT 12 helper_uqaddsubx │ │ │ │ 10400: 012a5174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_MEM_WRITE_EVENT │ │ │ │ - 10401: 006eeea1 116 FUNC GLOBAL DEFAULT 12 helper_gvec_frecpe_rpres_s │ │ │ │ + 10401: 006eeea9 116 FUNC GLOBAL DEFAULT 12 helper_gvec_frecpe_rpres_s │ │ │ │ 10402: 01302950 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_READ_DSTATE │ │ │ │ - 10403: 00713199 140 FUNC GLOBAL DEFAULT 12 vfio_opt_rom_in_denylist │ │ │ │ + 10403: 007131a1 140 FUNC GLOBAL DEFAULT 12 vfio_opt_rom_in_denylist │ │ │ │ 10404: 012a33d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_READ_TABLE_CB_EVENT │ │ │ │ 10405: 012aae5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_NS_READ_EVENT │ │ │ │ - 10406: 0072bf05 2 FUNC GLOBAL DEFAULT 12 mshv_irqchip_commit_routes │ │ │ │ + 10406: 0072bf0d 2 FUNC GLOBAL DEFAULT 12 mshv_irqchip_commit_routes │ │ │ │ 10407: 0061435d 92 FUNC GLOBAL DEFAULT 12 helper_vfp_tould_round_to_zero │ │ │ │ 10408: 005d35b9 130 FUNC GLOBAL DEFAULT 12 helper_gvec_lts16 │ │ │ │ 10409: 01176338 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_cpudouble │ │ │ │ 10410: 004e69fd 48 FUNC GLOBAL DEFAULT 12 virtio_bus_cleanup_host_notifier │ │ │ │ - 10411: 00845d05 280 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties │ │ │ │ + 10411: 00845d0d 280 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties │ │ │ │ 10412: 0066ba35 6 FUNC GLOBAL DEFAULT 12 armv7m_nvic_set_pending_derived │ │ │ │ - 10413: 0082e54d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_target │ │ │ │ + 10413: 0082e555 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_target │ │ │ │ 10414: 012a58e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_IOTLB_LOOKUP_MISS_EVENT │ │ │ │ 10415: 012a6a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_READ_FIFO_EVENT │ │ │ │ - 10416: 007334dd 124 FUNC GLOBAL DEFAULT 12 object_class_get_list_sorted │ │ │ │ + 10416: 007334e5 124 FUNC GLOBAL DEFAULT 12 object_class_get_list_sorted │ │ │ │ 10417: 012a49e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_SHOW_BUFFER_HEADER_EVENT │ │ │ │ 10418: 012ab71c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_RX_EVENT │ │ │ │ 10419: 012b78b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_ADVISE_EVENT │ │ │ │ - 10420: 00734585 104 FUNC GLOBAL DEFAULT 12 object_set_props │ │ │ │ - 10421: 00721e8d 96 FUNC GLOBAL DEFAULT 12 virtio_device_grab_ioeventfd │ │ │ │ + 10420: 0073458d 104 FUNC GLOBAL DEFAULT 12 object_set_props │ │ │ │ + 10421: 00721e95 96 FUNC GLOBAL DEFAULT 12 virtio_device_grab_ioeventfd │ │ │ │ 10422: 012a6774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_TX_EVENT │ │ │ │ 10423: 005b4409 124 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i32 │ │ │ │ - 10424: 007344e9 156 FUNC GLOBAL DEFAULT 12 object_set_propv │ │ │ │ + 10424: 007344f1 156 FUNC GLOBAL DEFAULT 12 object_set_propv │ │ │ │ 10425: 013028f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TMP105_READ_DSTATE │ │ │ │ 10426: 01301e34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_PFD2_CLK_DSTATE │ │ │ │ 10427: 013012d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_POLL_ERR_DSTATE │ │ │ │ 10428: 01301c86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_READ_DSTATE │ │ │ │ 10429: 005561f1 228 FUNC GLOBAL DEFAULT 12 exec_start_outgoing_migration │ │ │ │ 10430: 002df0f5 94 FUNC GLOBAL DEFAULT 12 palette_fill │ │ │ │ 10431: 012ab0cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_WRITE_EVENT │ │ │ │ 10432: 012b1d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_READ_EVENT │ │ │ │ - 10433: 00858b25 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciBridgeInfo │ │ │ │ - 10434: 00840a71 452 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo_members │ │ │ │ + 10433: 00858b2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciBridgeInfo │ │ │ │ + 10434: 00840a79 452 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo_members │ │ │ │ 10435: 01302988 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_RESET_DSTATE │ │ │ │ 10436: 013010ce 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_acpi_hest_c │ │ │ │ 10437: 01302a4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_NEW_ACTIVE_LOCALITY_DSTATE │ │ │ │ - 10438: 0089d735 360 FUNC GLOBAL DEFAULT 12 trace_enable_events │ │ │ │ + 10438: 0089d73d 360 FUNC GLOBAL DEFAULT 12 trace_enable_events │ │ │ │ 10439: 005e2ded 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_be_mmu │ │ │ │ - 10440: 00760131 196 FUNC GLOBAL DEFAULT 12 qmp_job_resume │ │ │ │ + 10440: 00760139 196 FUNC GLOBAL DEFAULT 12 qmp_job_resume │ │ │ │ 10441: 012b6cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_APPEND_EVENT │ │ │ │ - 10442: 00889c39 280 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_and_lock │ │ │ │ + 10442: 00889c41 280 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_and_lock │ │ │ │ 10443: 002c3d85 30 FUNC GLOBAL DEFAULT 12 helper_uhaddsubx │ │ │ │ 10444: 012b3804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_UPDATE_IRQ_EVENT │ │ │ │ - 10445: 0085dbb1 192 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo │ │ │ │ - 10446: 007fc8e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptionsList │ │ │ │ - 10447: 00864815 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_password │ │ │ │ + 10445: 0085dbb9 192 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo │ │ │ │ + 10446: 007fc8f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptionsList │ │ │ │ + 10447: 0086481d 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_password │ │ │ │ 10448: 012b7dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SYSTEM_SHUTDOWN_REQUEST_EVENT │ │ │ │ 10449: 012ba7fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_START_POSTCOPY_EVENT │ │ │ │ 10450: 0053e33d 6 FUNC GLOBAL DEFAULT 12 hmp_info_qdm │ │ │ │ 10451: 012af024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ELROY_PCI_CONFIG_DATA_WRITE_EVENT │ │ │ │ - 10452: 00891fe5 12 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ge256 │ │ │ │ + 10452: 00891fed 12 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ge256 │ │ │ │ 10453: 011e88b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_shadd16 │ │ │ │ 10454: 01301e14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_WRITE_DSTATE │ │ │ │ 10455: 0130298c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_STATUS_READ_DSTATE │ │ │ │ 10456: 013019dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_STOP_DSTATE │ │ │ │ - 10457: 00851805 344 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus_members │ │ │ │ + 10457: 0085180d 344 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus_members │ │ │ │ 10458: 004b62f5 380 FUNC GLOBAL DEFAULT 12 usb_pcap_data │ │ │ │ 10459: 013033c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SCANOUT_DISABLE_DSTATE │ │ │ │ 10460: 002bedcd 276 FUNC GLOBAL DEFAULT 12 float128_minimum_number │ │ │ │ 10461: 0045c83d 260 FUNC GLOBAL DEFAULT 12 scsi_req_cancel_async │ │ │ │ 10462: 011e7a48 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_uqrshll48 │ │ │ │ - 10463: 007ff895 142 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoList │ │ │ │ - 10464: 0083ff71 172 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions_members │ │ │ │ - 10465: 00895ca9 60 FUNC GLOBAL DEFAULT 12 shres_create │ │ │ │ + 10463: 007ff89d 142 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoList │ │ │ │ + 10464: 0083ff79 172 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions_members │ │ │ │ + 10465: 00895cb1 60 FUNC GLOBAL DEFAULT 12 shres_create │ │ │ │ 10466: 013021ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_IAME_DSTATE │ │ │ │ 10467: 0059f4bd 4 FUNC GLOBAL DEFAULT 12 semihosting_arm_compatible │ │ │ │ 10468: 0130145e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_STARTUP_ERROR_DSTATE │ │ │ │ - 10469: 00874af5 136 FUNC GLOBAL DEFAULT 12 qemu_parse_fd │ │ │ │ + 10469: 00874afd 136 FUNC GLOBAL DEFAULT 12 qemu_parse_fd │ │ │ │ 10470: 012a28d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_CMD_OUT_OF_BAND_EVENT │ │ │ │ 10471: 0130340a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_CLAMPED_RECT_DSTATE │ │ │ │ 10472: 012b87fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_PIXEL_FORMAT_BLUE_EVENT │ │ │ │ 10473: 00528c91 96 FUNC GLOBAL DEFAULT 12 memory_mapping_list_free │ │ │ │ 10474: 011ecfe0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmphi_scalarb │ │ │ │ - 10475: 00787365 872 FUNC GLOBAL DEFAULT 12 bdrv_commit │ │ │ │ + 10475: 0078736d 872 FUNC GLOBAL DEFAULT 12 bdrv_commit │ │ │ │ 10476: 01301856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_PALETTE_READ_DSTATE │ │ │ │ 10477: 011ec614 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpgeh │ │ │ │ 10478: 012b39d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_EVENT │ │ │ │ 10479: 012aaf0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_RESET_EVENT │ │ │ │ 10480: 012a4300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_CLEAR_SOCKET_EVENT │ │ │ │ 10481: 011ecf5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmphi_scalarh │ │ │ │ 10482: 01302040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_SET_MULTICAST_DSTATE │ │ │ │ @@ -10493,98 +10493,98 @@ │ │ │ │ 10489: 013014a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRCREATE_DSTATE │ │ │ │ 10490: 012ab1fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_RNG_WRITE_EVENT │ │ │ │ 10491: 005e99d9 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_hostcall_cb │ │ │ │ 10492: 011ec590 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpges │ │ │ │ 10493: 0117602c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint8 │ │ │ │ 10494: 012a911c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_READW_EVENT │ │ │ │ 10495: 01303db2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT32_DSTATE │ │ │ │ - 10496: 0083d191 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_closefd │ │ │ │ + 10496: 0083d199 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_closefd │ │ │ │ 10497: 012aff58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_BAD_SELECTION_EVENT │ │ │ │ 10498: 0056c62d 128 FUNC GLOBAL DEFAULT 12 ramblock_set_file_bmap_atomic │ │ │ │ - 10499: 009b7d40 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode_len │ │ │ │ + 10499: 009b7d58 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode_len │ │ │ │ 10500: 012a69a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_READ_EVENT │ │ │ │ 10501: 011fc238 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvtb_sh │ │ │ │ - 10502: 0082e101 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_machines │ │ │ │ + 10502: 0082e109 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_machines │ │ │ │ 10503: 005b758d 112 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i64 │ │ │ │ 10504: 00565f11 48 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_init │ │ │ │ 10505: 01301904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_ENTER_VGA_MODE_DSTATE │ │ │ │ 10506: 002c90e5 136 FUNC GLOBAL DEFAULT 12 qemu_display_init │ │ │ │ 10507: 005c9e6d 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_neg │ │ │ │ 10508: 013020ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_DISABLED_DSTATE │ │ │ │ 10509: 00449569 144 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_reset │ │ │ │ - 10510: 00896ab5 60 FUNC GLOBAL DEFAULT 12 readline_free │ │ │ │ + 10510: 00896abd 60 FUNC GLOBAL DEFAULT 12 readline_free │ │ │ │ 10511: 011eced8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmphi_scalarw │ │ │ │ 10512: 012a3ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_CANCEL_EVENT │ │ │ │ 10513: 005d0f19 140 FUNC GLOBAL DEFAULT 12 helper_gvec_nand │ │ │ │ 10514: 013029ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_DUALTIMER_READ_DSTATE │ │ │ │ 10515: 0130150e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_OVERFLOW_DSTATE │ │ │ │ 10516: 0121803c 132 OBJECT GLOBAL DEFAULT 24 helper_info_v7m_preserve_fp_state │ │ │ │ - 10517: 00833a89 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus │ │ │ │ - 10518: 00824575 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoArray │ │ │ │ + 10517: 00833a91 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus │ │ │ │ + 10518: 0082457d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoArray │ │ │ │ 10519: 01301864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CG3_WRITE_DSTATE │ │ │ │ - 10520: 009fa9b4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_2_len │ │ │ │ + 10520: 009fa9cc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_2_len │ │ │ │ 10521: 01301d94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_WRITE_DSTATE │ │ │ │ 10522: 00422d81 1356 FUNC GLOBAL DEFAULT 12 can_sja_mem_write │ │ │ │ 10523: 012b40e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_REMOTE_WAKEUP_EVENT │ │ │ │ 10524: 011e2160 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchw_le │ │ │ │ 10525: 00610179 94 FUNC GLOBAL DEFAULT 12 helper_neon_abdl_u16 │ │ │ │ 10526: 012b1994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IBEX_SPI_HOST_TRANSFER_EVENT │ │ │ │ 10527: 013034f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_POWERCTL_SET_CPU_ON_DSTATE │ │ │ │ 10528: 01301a9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_ERROR_DSTATE │ │ │ │ 10529: 012b3af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_NEXTQH_EVENT │ │ │ │ 10530: 00543849 192 FUNC GLOBAL DEFAULT 12 create_device_tree │ │ │ │ 10531: 01301c9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_LR_ENTRY_DSTATE │ │ │ │ 10532: 0130129e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_FLUSH_DSTATE │ │ │ │ 10533: 004f8379 120 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc │ │ │ │ - 10534: 00897219 78 FUNC GLOBAL DEFAULT 12 throttle_config │ │ │ │ + 10534: 00897221 78 FUNC GLOBAL DEFAULT 12 throttle_config │ │ │ │ 10535: 011f1d38 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddvsb │ │ │ │ 10536: 00396339 70 FUNC GLOBAL DEFAULT 12 ide_dma_buf_commit │ │ │ │ - 10537: 007fb719 58 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfoList │ │ │ │ + 10537: 007fb721 58 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfoList │ │ │ │ 10538: 01303374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_QEMU_REQUEST_DSTATE │ │ │ │ 10539: 01302e32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_3C3_READ_DSTATE │ │ │ │ 10540: 01301cdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_S390_SUPPRESS_AIRQ_DSTATE │ │ │ │ 10541: 002c54c9 136 FUNC GLOBAL DEFAULT 12 trace_event_set_state_dynamic_init │ │ │ │ 10542: 0059bf79 34 FUNC GLOBAL DEFAULT 12 replay_event_char_read_save │ │ │ │ 10543: 011f1c30 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddvsh │ │ │ │ 10544: 013035a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ADD_DSTATE │ │ │ │ - 10545: 0071ddc1 14 FUNC GLOBAL DEFAULT 12 virtio_vector_first_queue │ │ │ │ + 10545: 0071ddc9 14 FUNC GLOBAL DEFAULT 12 virtio_vector_first_queue │ │ │ │ 10546: 01303750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_INCOMING_DSTATE │ │ │ │ 10547: 012ac3a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_EVENT │ │ │ │ - 10548: 0085e9b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEventWrapper │ │ │ │ - 10549: 00854e69 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaPerDirectionOptions │ │ │ │ + 10548: 0085e9bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEventWrapper │ │ │ │ + 10549: 00854e71 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaPerDirectionOptions │ │ │ │ 10550: 0045bf89 264 FUNC GLOBAL DEFAULT 12 scsi_req_complete │ │ │ │ 10551: 00336621 10 FUNC GLOBAL DEFAULT 12 qdev_get_own_fw_dev_path_from_handler │ │ │ │ 10552: 0130156c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_STS_IOPORT_WRITEB_DSTATE │ │ │ │ 10553: 005e8595 108 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_register │ │ │ │ - 10554: 00756df9 996 FUNC GLOBAL DEFAULT 12 blk_exp_add │ │ │ │ + 10554: 00756e01 996 FUNC GLOBAL DEFAULT 12 blk_exp_add │ │ │ │ 10555: 0050fb41 82 FUNC GLOBAL DEFAULT 12 audio_buffer_frames │ │ │ │ 10556: 0130211c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_DSTATE │ │ │ │ 10557: 01303550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CREATE_DSTATE │ │ │ │ 10558: 005e9911 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_resume_cb │ │ │ │ - 10559: 0071d78d 74 FUNC GLOBAL DEFAULT 12 virtqueue_map │ │ │ │ + 10559: 0071d795 74 FUNC GLOBAL DEFAULT 12 virtqueue_map │ │ │ │ 10560: 012b4adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_INIT_EVENT │ │ │ │ 10561: 012a3420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PROCESS_DISCARDS_FAILED_REGION_EVENT │ │ │ │ 10562: 011f6eb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmullth │ │ │ │ - 10563: 008506a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioStatus │ │ │ │ + 10563: 008506ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioStatus │ │ │ │ 10564: 012b3394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_DATA_IN_EVENT │ │ │ │ 10565: 005b7a51 224 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i64 │ │ │ │ 10566: 012a7ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_CFAM_UNIMPLEMENTED_WRITE_EVENT │ │ │ │ 10567: 012b1ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_READ_EVENT │ │ │ │ 10568: 011f1b28 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddvsw │ │ │ │ - 10569: 0085845d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_list_properties │ │ │ │ + 10569: 00858465 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_list_properties │ │ │ │ 10570: 01302812 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_COMPLETE_NOIRQ_DSTATE │ │ │ │ - 10571: 0088d3a5 272 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_upgrade │ │ │ │ + 10571: 0088d3ad 272 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_upgrade │ │ │ │ 10572: 012bc0dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUN_POLL_HANDLERS_BEGIN_EVENT │ │ │ │ 10573: 01302994 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_NEXT_ALARM_DSTATE │ │ │ │ - 10574: 0081dee5 200 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText │ │ │ │ + 10574: 0081deed 200 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText │ │ │ │ 10575: 0130230a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_MII_READ_REG_DSTATE │ │ │ │ 10576: 01302876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_DATA_ENGINE_IDLE_DSTATE │ │ │ │ - 10577: 007bad1d 204 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp_by_id_or_name │ │ │ │ - 10578: 008a58c1 6 FUNC GLOBAL DEFAULT 12 vu_queue_notify │ │ │ │ - 10579: 00861de5 196 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent │ │ │ │ + 10577: 007bad25 204 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp_by_id_or_name │ │ │ │ + 10578: 008a58c9 6 FUNC GLOBAL DEFAULT 12 vu_queue_notify │ │ │ │ + 10579: 00861ded 196 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent │ │ │ │ 10580: 002c5111 416 FUNC GLOBAL DEFAULT 12 helper_crypto_sm4e │ │ │ │ 10581: 011f2cb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlaldavsh │ │ │ │ 10582: 002bb119 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8_round_to_zero │ │ │ │ 10583: 002ef541 124 FUNC GLOBAL DEFAULT 12 v9fs_get_xattr │ │ │ │ 10584: 01301796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_BAUDRATE_CHANGE_DSTATE │ │ │ │ 10585: 0121a450 196 OBJECT GLOBAL DEFAULT 24 bdrv_runtime_opts │ │ │ │ 10586: 011d78a8 32 OBJECT GLOBAL DEFAULT 24 z_gain │ │ │ │ @@ -10592,299 +10592,299 @@ │ │ │ │ 10588: 005e1bb5 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_be │ │ │ │ 10589: 0130109e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_c │ │ │ │ 10590: 01302738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_GET_CMD_DSTATE │ │ │ │ 10591: 012b76a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_BAD_EVENT │ │ │ │ 10592: 013018ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_READ_UNEXPECTED_DSTATE │ │ │ │ 10593: 011f6e2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmulltw │ │ │ │ 10594: 00537a01 50 FUNC GLOBAL DEFAULT 12 qemu_map_ram_ptr │ │ │ │ - 10595: 006cc31d 688 FUNC GLOBAL DEFAULT 12 helper_v7m_vlstm │ │ │ │ + 10595: 006cc325 688 FUNC GLOBAL DEFAULT 12 helper_v7m_vlstm │ │ │ │ 10596: 01302494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_CB_DSTATE │ │ │ │ - 10597: 0071e199 80 FUNC GLOBAL DEFAULT 12 virtio_delete_queue │ │ │ │ - 10598: 006c47e5 520 FUNC GLOBAL DEFAULT 12 vfp_access_check_m │ │ │ │ + 10597: 0071e1a1 80 FUNC GLOBAL DEFAULT 12 virtio_delete_queue │ │ │ │ + 10598: 006c47b5 520 FUNC GLOBAL DEFAULT 12 vfp_access_check_m │ │ │ │ 10599: 013023b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_PRPLIST_ENT_DSTATE │ │ │ │ 10600: 01301830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_BITS_PPI_DSTATE │ │ │ │ 10601: 012b1098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_DIAG_READ_EVENT │ │ │ │ 10602: 011f2c2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlaldavsw │ │ │ │ 10603: 00342075 284 FUNC GLOBAL DEFAULT 12 cxl_event_clear_records │ │ │ │ 10604: 01302772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_DSTATE │ │ │ │ 10605: 005cf425 376 FUNC GLOBAL DEFAULT 12 tcg_exec_realizefn │ │ │ │ 10606: 002f5db1 176 FUNC GLOBAL DEFAULT 12 v9fs_device_unrealize_common │ │ │ │ 10607: 013024d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVRAM_READ_DSTATE │ │ │ │ 10608: 004e6df5 108 FUNC GLOBAL DEFAULT 12 virtio_config_readb │ │ │ │ - 10609: 007f45e5 10 FUNC GLOBAL DEFAULT 12 monitor_can_read │ │ │ │ + 10609: 007f45ed 10 FUNC GLOBAL DEFAULT 12 monitor_can_read │ │ │ │ 10610: 0057e0c1 128 FUNC GLOBAL DEFAULT 12 hmp_logfile │ │ │ │ - 10611: 00880141 46 FUNC GLOBAL DEFAULT 12 notifier_list_notify │ │ │ │ + 10611: 00880149 46 FUNC GLOBAL DEFAULT 12 notifier_list_notify │ │ │ │ 10612: 002c7c5d 268 FUNC GLOBAL DEFAULT 12 dpy_gfx_replace_surface │ │ │ │ 10613: 012bac10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_OBJECT_ADD_EVENT │ │ │ │ - 10614: 007a9715 274 FUNC GLOBAL DEFAULT 12 qcow2_get_persistent_dirty_bitmap_size │ │ │ │ + 10614: 007a971d 274 FUNC GLOBAL DEFAULT 12 qcow2_get_persistent_dirty_bitmap_size │ │ │ │ 10615: 01301080 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_export_c │ │ │ │ 10616: 012b3f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_EVENT │ │ │ │ 10617: 012a7a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SCRATCH_WRITE_EVENT │ │ │ │ - 10618: 0088c31d 104 FUNC GLOBAL DEFAULT 12 event_notifier_set_handler │ │ │ │ + 10618: 0088c325 104 FUNC GLOBAL DEFAULT 12 event_notifier_set_handler │ │ │ │ 10619: 01301a44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_FUA_DSTATE │ │ │ │ 10620: 01202b68 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_fmlal_zzzw_s │ │ │ │ 10621: 010b171c 64 OBJECT GLOBAL DEFAULT 21 vmstate_ne2000 │ │ │ │ 10622: 01302dcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_EXIT_DSTATE │ │ │ │ - 10623: 008a0d11 200 FUNC GLOBAL DEFAULT 12 visit_type_SevAttestationReport │ │ │ │ + 10623: 008a0d19 200 FUNC GLOBAL DEFAULT 12 visit_type_SevAttestationReport │ │ │ │ 10624: 00610249 34 FUNC GLOBAL DEFAULT 12 helper_neon_abdl_u32 │ │ │ │ - 10625: 007d2c45 92 FUNC GLOBAL DEFAULT 12 qed_write_l2_table │ │ │ │ + 10625: 007d2c4d 92 FUNC GLOBAL DEFAULT 12 qed_write_l2_table │ │ │ │ 10626: 004e6ed9 116 FUNC GLOBAL DEFAULT 12 virtio_config_readl │ │ │ │ - 10627: 0084d511 212 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest_members │ │ │ │ + 10627: 0084d519 212 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest_members │ │ │ │ 10628: 00543f91 156 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_string │ │ │ │ 10629: 01301cac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_ACKNOWLEDGE_IRQ_DSTATE │ │ │ │ 10630: 012a5024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_INVALID_REVISION_EVENT │ │ │ │ - 10631: 006f4445 128 FUNC GLOBAL DEFAULT 12 helper_gvec_suqadd_b │ │ │ │ + 10631: 006f444d 128 FUNC GLOBAL DEFAULT 12 helper_gvec_suqadd_b │ │ │ │ 10632: 004de431 200 FUNC GLOBAL DEFAULT 12 vfio_multifd_switchover_start │ │ │ │ 10633: 012b3d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_FIELDS_EVENT │ │ │ │ - 10634: 0083d799 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_fdsets │ │ │ │ - 10635: 006f4979 182 FUNC GLOBAL DEFAULT 12 helper_gvec_suqadd_d │ │ │ │ - 10636: 0075e461 88 FUNC GLOBAL DEFAULT 12 qmp_block_job_change │ │ │ │ + 10634: 0083d7a1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_fdsets │ │ │ │ + 10635: 006f4981 182 FUNC GLOBAL DEFAULT 12 helper_gvec_suqadd_d │ │ │ │ + 10636: 0075e469 88 FUNC GLOBAL DEFAULT 12 qmp_block_job_change │ │ │ │ 10637: 012b7c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_GET_EVENT_EVENT │ │ │ │ 10638: 00444cdd 150 FUNC GLOBAL DEFAULT 12 pci_del_capability │ │ │ │ 10639: 012aea74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_SOURCE_RANGE_EVENT │ │ │ │ - 10640: 00856899 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions_members │ │ │ │ + 10640: 008568a1 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions_members │ │ │ │ 10641: 004e6e61 120 FUNC GLOBAL DEFAULT 12 virtio_config_readw │ │ │ │ - 10642: 006f44c5 128 FUNC GLOBAL DEFAULT 12 helper_gvec_suqadd_h │ │ │ │ - 10643: 006f23e5 132 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_bfmls │ │ │ │ + 10642: 006f44cd 128 FUNC GLOBAL DEFAULT 12 helper_gvec_suqadd_h │ │ │ │ + 10643: 006f23ed 132 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_bfmls │ │ │ │ 10644: 012a50f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_POST_LOAD_EVENT │ │ │ │ 10645: 011f1cb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddvub │ │ │ │ 10646: 011dc724 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt16 │ │ │ │ 10647: 0059a2d9 112 FUNC GLOBAL DEFAULT 12 replay_start │ │ │ │ 10648: 005d3ae9 160 FUNC GLOBAL DEFAULT 12 helper_gvec_lts64 │ │ │ │ 10649: 005d7469 100 FUNC GLOBAL DEFAULT 12 cpu_unwind_state_data │ │ │ │ - 10650: 006ddd1d 332 FUNC GLOBAL DEFAULT 12 helper_mve_vsrib │ │ │ │ + 10650: 006ddd25 332 FUNC GLOBAL DEFAULT 12 helper_mve_vsrib │ │ │ │ 10651: 012a932c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_BLOCKED_EVENT │ │ │ │ 10652: 01302206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_INTERRUPT_SET_DSTATE │ │ │ │ 10653: 012b4cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_VENDOR_ID_EVENT │ │ │ │ 10654: 00562839 34 FUNC GLOBAL DEFAULT 12 migrate_mapped_ram │ │ │ │ 10655: 011f1bac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddvuh │ │ │ │ 10656: 004741ad 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_task_mgmt_reply_endianness │ │ │ │ 10657: 005302a5 14 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion_overlap │ │ │ │ - 10658: 006dde69 368 FUNC GLOBAL DEFAULT 12 helper_mve_vsrih │ │ │ │ - 10659: 006f4545 148 FUNC GLOBAL DEFAULT 12 helper_gvec_suqadd_s │ │ │ │ + 10658: 006dde71 368 FUNC GLOBAL DEFAULT 12 helper_mve_vsrih │ │ │ │ + 10659: 006f454d 148 FUNC GLOBAL DEFAULT 12 helper_gvec_suqadd_s │ │ │ │ 10660: 00553099 176 FUNC GLOBAL DEFAULT 12 cpr_save_fd │ │ │ │ 10661: 005b54a9 116 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i32 │ │ │ │ 10662: 013033ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_KEYCODES_DSTATE │ │ │ │ - 10663: 0078673d 204 FUNC GLOBAL DEFAULT 12 block_copy │ │ │ │ + 10663: 00786745 204 FUNC GLOBAL DEFAULT 12 block_copy │ │ │ │ 10664: 013016be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_CONNECT_DSTATE │ │ │ │ 10665: 01302c94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_GUEST_BUG_DSTATE │ │ │ │ 10666: 012b3404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_CLEAR_PORT_FEATURE_EVENT │ │ │ │ 10667: 01302f06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DEVICE_STATUS_DSTATE │ │ │ │ - 10668: 00874ab1 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz_metric │ │ │ │ + 10668: 00874ab9 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz_metric │ │ │ │ 10669: 002fcc51 108 FUNC GLOBAL DEFAULT 12 acpi_add_table │ │ │ │ 10670: 013026f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DSTATE │ │ │ │ 10671: 01302974 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_TIMER_WRITE_DSTATE │ │ │ │ 10672: 004d9c55 64 FUNC GLOBAL DEFAULT 12 vfio_cpr_save_vector_fd │ │ │ │ 10673: 011f1aa4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddvuw │ │ │ │ 10674: 01301202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_COMPLETE_COMMAND_DSTATE │ │ │ │ 10675: 013011d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_HANDSHAKE_DSTATE │ │ │ │ - 10676: 0089d4b9 4 FUNC GLOBAL DEFAULT 12 qcrypto_random_init │ │ │ │ + 10676: 0089d4c1 4 FUNC GLOBAL DEFAULT 12 qcrypto_random_init │ │ │ │ 10677: 0029757d 80 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits_common │ │ │ │ 10678: 005302b5 228 FUNC GLOBAL DEFAULT 12 memory_region_del_subregion │ │ │ │ - 10679: 006ddfd9 308 FUNC GLOBAL DEFAULT 12 helper_mve_vsriw │ │ │ │ + 10679: 006ddfe1 308 FUNC GLOBAL DEFAULT 12 helper_mve_vsriw │ │ │ │ 10680: 011f2aa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlaldavuh │ │ │ │ 10681: 002d9a1d 28 FUNC GLOBAL DEFAULT 12 start_client_init │ │ │ │ - 10682: 0071fa25 48 FUNC GLOBAL DEFAULT 12 virtio_queue_set_addr │ │ │ │ - 10683: 0085d6ed 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper_members │ │ │ │ + 10682: 0071fa2d 48 FUNC GLOBAL DEFAULT 12 virtio_queue_set_addr │ │ │ │ + 10683: 0085d6f5 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper_members │ │ │ │ 10684: 0041fc0d 38 FUNC GLOBAL DEFAULT 12 fp_port_free │ │ │ │ 10685: 0120e16c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qunzip8 │ │ │ │ 10686: 0130141e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_XRUN_IN_DSTATE │ │ │ │ 10687: 005c9965 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sub_var │ │ │ │ 10688: 012b6ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_EVENT │ │ │ │ 10689: 0059d0d1 136 FUNC GLOBAL DEFAULT 12 hmp_replay_break │ │ │ │ 10690: 012bae88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRACE_EVENT_SET_STATE_EVENT │ │ │ │ - 10691: 007156e1 180 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_eoi │ │ │ │ + 10691: 007156e9 180 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_eoi │ │ │ │ 10692: 012a3670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_CANCEL_EVENT │ │ │ │ 10693: 012af528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XLNX_ZYNQMP_RTC_GETTIME_EVENT │ │ │ │ 10694: 013036a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_JIT_DSTATE │ │ │ │ 10695: 002c3421 190 FUNC GLOBAL DEFAULT 12 helper_qadd8 │ │ │ │ - 10696: 0087aa99 16 FUNC GLOBAL DEFAULT 12 module_allow_arch │ │ │ │ - 10697: 00781891 104 FUNC GLOBAL DEFAULT 12 blk_get_perm │ │ │ │ + 10696: 0087aaa1 16 FUNC GLOBAL DEFAULT 12 module_allow_arch │ │ │ │ + 10697: 00781899 104 FUNC GLOBAL DEFAULT 12 blk_get_perm │ │ │ │ 10698: 012bbcdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_READ_CONFIG_EVENT │ │ │ │ 10699: 002a8a8d 140 FUNC GLOBAL DEFAULT 12 floatx80_add │ │ │ │ - 10700: 0086e3a5 140 FUNC GLOBAL DEFAULT 12 qnum_get_double │ │ │ │ + 10700: 0086e3ad 140 FUNC GLOBAL DEFAULT 12 qnum_get_double │ │ │ │ 10701: 012bb6ec 8 OBJECT GLOBAL DEFAULT 24 qnull_ │ │ │ │ 10702: 012aec54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DMA_READ_EVENT │ │ │ │ 10703: 012ac4c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_RFD_UPDATE_EVENT │ │ │ │ 10704: 011f2a1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlaldavuw │ │ │ │ 10705: 01303e24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FAST_PATH_SUCCESS_DSTATE │ │ │ │ 10706: 0043c6d1 316 FUNC GLOBAL DEFAULT 12 fw_cfg_init_mem_wide │ │ │ │ - 10707: 0085a0c5 276 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort_members │ │ │ │ + 10707: 0085a0cd 276 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort_members │ │ │ │ 10708: 002a8629 384 FUNC GLOBAL DEFAULT 12 float64_sub │ │ │ │ 10709: 01183660 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pcie_link_speed │ │ │ │ 10710: 012b4214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_HEAD_OFFSET_EVENT │ │ │ │ 10711: 01303830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_YANK_DSTATE │ │ │ │ - 10712: 00877505 484 FUNC GLOBAL DEFAULT 12 qemu_write_pidfile │ │ │ │ + 10712: 0087750d 484 FUNC GLOBAL DEFAULT 12 qemu_write_pidfile │ │ │ │ 10713: 002c5b9d 264 FUNC GLOBAL DEFAULT 12 hmp_qom_get │ │ │ │ 10714: 005b6ba5 132 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i32 │ │ │ │ 10715: 0043f055 148 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_init │ │ │ │ 10716: 005c9da9 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umax │ │ │ │ 10717: 006154f1 72 FUNC GLOBAL DEFAULT 12 helper_vjcvt │ │ │ │ - 10718: 0087dbb5 150 FUNC GLOBAL DEFAULT 12 find_next_zero_bit │ │ │ │ - 10719: 0080570d 196 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits │ │ │ │ + 10718: 0087dbbd 150 FUNC GLOBAL DEFAULT 12 find_next_zero_bit │ │ │ │ + 10719: 00805715 196 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits │ │ │ │ 10720: 01303dd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_CHECK_STRUCT_DSTATE │ │ │ │ - 10721: 00781265 160 FUNC GLOBAL DEFAULT 12 blk_by_name │ │ │ │ + 10721: 0078126d 160 FUNC GLOBAL DEFAULT 12 blk_by_name │ │ │ │ 10722: 00506201 1232 FUNC GLOBAL DEFAULT 12 hmp_virtio_status │ │ │ │ - 10723: 006ea319 124 FUNC GLOBAL DEFAULT 12 helper_set_r13_banked │ │ │ │ + 10723: 006ea321 124 FUNC GLOBAL DEFAULT 12 helper_set_r13_banked │ │ │ │ 10724: 012f0fa8 64 OBJECT GLOBAL DEFAULT 25 replay_state │ │ │ │ 10725: 012b7fa0 620 OBJECT GLOBAL DEFAULT 24 ui_trace_events │ │ │ │ - 10726: 0088b391 4 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule_idle │ │ │ │ + 10726: 0088b399 4 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule_idle │ │ │ │ 10727: 012ad718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_CAN_RECV_DISABLED_EVENT │ │ │ │ 10728: 0130361c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COMMANDS_DSTATE │ │ │ │ 10729: 01219ef8 24 OBJECT GLOBAL DEFAULT 24 qio_channel_buffer_source_funcs │ │ │ │ 10730: 0130374e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_INCOMING_DSTATE │ │ │ │ 10731: 013015ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_TRIGGER_IRQ_DSTATE │ │ │ │ 10732: 012ac688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_DESCRIPTOR_EVENT │ │ │ │ 10733: 012b3f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_PKT_FLAGS_EVENT │ │ │ │ 10734: 0044dba9 112 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_unplug_cb │ │ │ │ 10735: 004fddc1 34 FUNC GLOBAL DEFAULT 12 vhost_svq_free │ │ │ │ 10736: 011dc6a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt32 │ │ │ │ - 10737: 008066f1 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDetectZeroesOptions │ │ │ │ + 10737: 008066f9 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDetectZeroesOptions │ │ │ │ 10738: 0054214d 64 FUNC GLOBAL DEFAULT 12 qemu_system_suspend_request │ │ │ │ 10739: 012bbfbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_ADD_WATCH_EVENT │ │ │ │ 10740: 012af104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_REG_READ_EVENT │ │ │ │ 10741: 005e4269 28 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchq_le │ │ │ │ 10742: 0130108f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_dump_c │ │ │ │ - 10743: 0075dae9 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_backup │ │ │ │ - 10744: 0080db71 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs │ │ │ │ + 10743: 0075daf1 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_backup │ │ │ │ + 10744: 0080db79 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs │ │ │ │ 10745: 013020de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_KICK_DSTATE │ │ │ │ 10746: 01303522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_REMOVE_MEDIUM_DSTATE │ │ │ │ 10747: 0120ffd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrdmulh_s16 │ │ │ │ 10748: 00610371 14 FUNC GLOBAL DEFAULT 12 helper_neon_mull_s16 │ │ │ │ 10749: 01303142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_RECEIVED_DSTATE │ │ │ │ 10750: 005c6b79 50 FUNC GLOBAL DEFAULT 12 simd_desc │ │ │ │ - 10751: 00764f75 180 FUNC GLOBAL DEFAULT 12 bdrv_close_all │ │ │ │ + 10751: 00764f7d 180 FUNC GLOBAL DEFAULT 12 bdrv_close_all │ │ │ │ 10752: 00310f0d 68 FUNC GLOBAL DEFAULT 12 hda_codec_bus_init │ │ │ │ 10753: 01301968 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZ_LED_READ_DSTATE │ │ │ │ - 10754: 00872cdd 150 FUNC GLOBAL DEFAULT 12 qdict_join │ │ │ │ - 10755: 0085e9f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEventWrapper │ │ │ │ + 10754: 00872ce5 150 FUNC GLOBAL DEFAULT 12 qdict_join │ │ │ │ + 10755: 0085e9f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEventWrapper │ │ │ │ 10756: 01303cd0 4 OBJECT GLOBAL DEFAULT 25 mloop │ │ │ │ 10757: 01178728 12 OBJECT GLOBAL DEFAULT 21 OnOffAuto_lookup │ │ │ │ - 10758: 00885d91 228 FUNC GLOBAL DEFAULT 12 qht_resize │ │ │ │ - 10759: 00685ff9 124 FUNC GLOBAL DEFAULT 12 add_reg_for_lit │ │ │ │ + 10758: 00885d99 228 FUNC GLOBAL DEFAULT 12 qht_resize │ │ │ │ + 10759: 00686009 124 FUNC GLOBAL DEFAULT 12 add_reg_for_lit │ │ │ │ 10760: 002af951 4432 FUNC GLOBAL DEFAULT 12 bfloat16_muladd │ │ │ │ 10761: 012a397c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_EVENT_EVENT │ │ │ │ - 10762: 008564dd 312 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions_members │ │ │ │ + 10762: 008564e5 312 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions_members │ │ │ │ 10763: 011dc514 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le16 │ │ │ │ - 10764: 00860335 212 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo_members │ │ │ │ + 10764: 0086033d 212 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo_members │ │ │ │ 10765: 013010d1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_audio_c │ │ │ │ 10766: 005dbde9 1244 FUNC GLOBAL DEFAULT 12 tlb_set_page_full │ │ │ │ 10767: 011f070c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshli_sb │ │ │ │ - 10768: 00883ac1 20 FUNC GLOBAL DEFAULT 12 rcu_disable_atfork │ │ │ │ - 10769: 007467a5 80 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_to_disk_endian │ │ │ │ + 10768: 00883ac9 20 FUNC GLOBAL DEFAULT 12 rcu_disable_atfork │ │ │ │ + 10769: 007467ad 80 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_to_disk_endian │ │ │ │ 10770: 011d0000 0 NOTYPE WEAK DEFAULT 24 data_start │ │ │ │ 10771: 01301806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_DISPLAY_MODE_DSTATE │ │ │ │ 10772: 012b262c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_INVALID_TRANS_CODE_EVENT │ │ │ │ 10773: 01303532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_PR_MANAGERS_DSTATE │ │ │ │ 10774: 00610295 20 FUNC GLOBAL DEFAULT 12 helper_neon_abdl_u64 │ │ │ │ - 10775: 00713cc9 86 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_finalize │ │ │ │ - 10776: 007fe095 156 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd_members │ │ │ │ + 10775: 00713cd1 86 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_finalize │ │ │ │ + 10776: 007fe09d 156 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd_members │ │ │ │ 10777: 011f0688 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshli_sh │ │ │ │ 10778: 002a82a1 6 FUNC GLOBAL DEFAULT 12 float16_sub │ │ │ │ - 10779: 0083ae3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfo │ │ │ │ + 10779: 0083ae45 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfo │ │ │ │ 10780: 012a3a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_RE_EVENT │ │ │ │ 10781: 005e168d 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_be_mmu │ │ │ │ - 10782: 0088a8e9 188 FUNC GLOBAL DEFAULT 12 uffd_change_protection │ │ │ │ + 10782: 0088a8f1 188 FUNC GLOBAL DEFAULT 12 uffd_change_protection │ │ │ │ 10783: 002cd2f1 88 FUNC GLOBAL DEFAULT 12 qemu_pixman_get_format │ │ │ │ 10784: 0050f091 112 FUNC GLOBAL DEFAULT 12 audio_get_default_audio_be │ │ │ │ 10785: 012b03c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_QUEUE_CMD_EVENT │ │ │ │ - 10786: 00836509 132 FUNC GLOBAL DEFAULT 12 visit_type_TimeUnit │ │ │ │ + 10786: 00836511 132 FUNC GLOBAL DEFAULT 12 visit_type_TimeUnit │ │ │ │ 10787: 01302406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_WRITE_DSTATE │ │ │ │ - 10788: 0072ea0d 528 FUNC GLOBAL DEFAULT 12 qdev_set_parent_bus │ │ │ │ + 10788: 0072ea15 528 FUNC GLOBAL DEFAULT 12 qdev_set_parent_bus │ │ │ │ 10789: 012b9ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_COMPARISON_EVENT │ │ │ │ 10790: 012afb38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_IOCTL_SGIO_COMMAND_EVENT │ │ │ │ 10791: 012b5af8 92 OBJECT GLOBAL DEFAULT 24 hw_watchdog_trace_events │ │ │ │ 10792: 01303812 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRANSACTION_DSTATE │ │ │ │ 10793: 012a8700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_IRQ_RAISE_EVENT │ │ │ │ 10794: 002cc471 152 FUNC GLOBAL DEFAULT 12 qemu_input_queue_mtt │ │ │ │ 10795: 0044a489 84 FUNC GLOBAL DEFAULT 12 shpc_free │ │ │ │ 10796: 011791dc 12 OBJECT GLOBAL DEFAULT 21 NetworkAddressFamily_lookup │ │ │ │ - 10797: 0072f2c5 38 FUNC GLOBAL DEFAULT 12 qdev_del_unplug_blocker │ │ │ │ + 10797: 0072f2cd 38 FUNC GLOBAL DEFAULT 12 qdev_del_unplug_blocker │ │ │ │ 10798: 012b8fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_ARM_FIXUP_MSI_ROUTE_EVENT │ │ │ │ 10799: 01301cda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_SET_IRQ_DSTATE │ │ │ │ 10800: 01301d48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_DEVICE_PLUG_DSTATE │ │ │ │ - 10801: 006d9c99 144 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulh_scalarb │ │ │ │ + 10801: 006d9ca1 144 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulh_scalarb │ │ │ │ 10802: 0059f10d 176 FUNC GLOBAL DEFAULT 12 semihost_sys_poll_one │ │ │ │ 10803: 01301db4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_WPROTECT_WRITE_DSTATE │ │ │ │ 10804: 011f0604 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshli_sw │ │ │ │ 10805: 0130197a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_EXEC_CYCLE_DSTATE │ │ │ │ - 10806: 006f8769 252 FUNC GLOBAL DEFAULT 12 helper_gvec_umaxp_b │ │ │ │ + 10806: 006f8771 252 FUNC GLOBAL DEFAULT 12 helper_gvec_umaxp_b │ │ │ │ 10807: 00569161 16 FUNC GLOBAL DEFAULT 12 precopy_infrastructure_init │ │ │ │ - 10808: 0084e901 132 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventState │ │ │ │ + 10808: 0084e909 132 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventState │ │ │ │ 10809: 013029aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_IRQ_ACK_DSTATE │ │ │ │ 10810: 00444009 72 FUNC GLOBAL DEFAULT 12 pci_bus_set_route_irq_fn │ │ │ │ - 10811: 006d9d29 184 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulh_scalarh │ │ │ │ + 10811: 006d9d31 184 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulh_scalarh │ │ │ │ 10812: 00614a0d 74 FUNC GLOBAL DEFAULT 12 helper_vfp_touhh_round_to_zero │ │ │ │ 10813: 013024e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSIX_WRITE_CONFIG_DSTATE │ │ │ │ - 10814: 0078a6f9 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_name │ │ │ │ - 10815: 006f8865 252 FUNC GLOBAL DEFAULT 12 helper_gvec_umaxp_h │ │ │ │ - 10816: 00861f3d 204 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper │ │ │ │ + 10814: 0078a701 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_name │ │ │ │ + 10815: 006f886d 252 FUNC GLOBAL DEFAULT 12 helper_gvec_umaxp_h │ │ │ │ + 10816: 00861f45 204 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper │ │ │ │ 10817: 012a4d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CREATE_EVENT │ │ │ │ 10818: 013035c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DSTATE │ │ │ │ 10819: 012b0c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_LIST_QUERY_EVENT │ │ │ │ 10820: 012a56e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_TLBI_S12_VMID_EVENT │ │ │ │ - 10821: 0081dd49 132 FUNC GLOBAL DEFAULT 12 visit_type_HostMemPolicy │ │ │ │ + 10821: 0081dd51 132 FUNC GLOBAL DEFAULT 12 visit_type_HostMemPolicy │ │ │ │ 10822: 012a789c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FENCE_RESP_EVENT │ │ │ │ 10823: 01302de0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CONTAINER_QUERY_DIRTY_BITMAP_DSTATE │ │ │ │ 10824: 005b8c2d 48 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i64 │ │ │ │ - 10825: 008062d5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_finalize_arg_members │ │ │ │ - 10826: 00718d2d 256 FUNC GLOBAL DEFAULT 12 vfio_pci_register_err_notifier │ │ │ │ - 10827: 0075ed09 212 FUNC GLOBAL DEFAULT 12 qmp_query_block_jobs │ │ │ │ + 10825: 008062dd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_finalize_arg_members │ │ │ │ + 10826: 00718d35 256 FUNC GLOBAL DEFAULT 12 vfio_pci_register_err_notifier │ │ │ │ + 10827: 0075ed11 212 FUNC GLOBAL DEFAULT 12 qmp_query_block_jobs │ │ │ │ 10828: 01302f10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_DSTATE │ │ │ │ - 10829: 007ff7d1 196 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo │ │ │ │ + 10829: 007ff7d9 196 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo │ │ │ │ 10830: 013029d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_WRITE_DSTATE │ │ │ │ - 10831: 006f8961 252 FUNC GLOBAL DEFAULT 12 helper_gvec_umaxp_s │ │ │ │ - 10832: 006d9de1 164 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulh_scalarw │ │ │ │ + 10831: 006f8969 252 FUNC GLOBAL DEFAULT 12 helper_gvec_umaxp_s │ │ │ │ + 10832: 006d9de9 164 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulh_scalarw │ │ │ │ 10833: 005465d1 64 FUNC GLOBAL DEFAULT 12 cryptodev_backend_free_client │ │ │ │ 10834: 013020fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_DESC_DSTATE │ │ │ │ 10835: 012ace38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGBVF_WRITE_CONFIG_EVENT │ │ │ │ 10836: 00421c9d 70 FUNC GLOBAL DEFAULT 12 world_alloc │ │ │ │ - 10837: 00849901 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_watchdog_set_action_arg_members │ │ │ │ + 10837: 00849909 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_watchdog_set_action_arg_members │ │ │ │ 10838: 01302e86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_ENABLE_DSTATE │ │ │ │ 10839: 012bacd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_EVENT │ │ │ │ 10840: 01302e34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_WRITE_DSTATE │ │ │ │ 10841: 004cfc91 364 FUNC GLOBAL DEFAULT 12 usb_msd_transfer_data │ │ │ │ - 10842: 007f5a7d 152 FUNC GLOBAL DEFAULT 12 qmp_query_commands │ │ │ │ + 10842: 007f5a85 152 FUNC GLOBAL DEFAULT 12 qmp_query_commands │ │ │ │ 10843: 005d62b9 148 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range │ │ │ │ 10844: 005cf659 36 FUNC GLOBAL DEFAULT 12 cpu_loop_exit │ │ │ │ 10845: 01301d5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_MMR_DSTATE │ │ │ │ 10846: 0120fdc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrdmulh_s32 │ │ │ │ - 10847: 006e9675 132 FUNC GLOBAL DEFAULT 12 raise_exception │ │ │ │ + 10847: 006e967d 132 FUNC GLOBAL DEFAULT 12 raise_exception │ │ │ │ 10848: 0041f501 252 FUNC GLOBAL DEFAULT 12 desc_ring_post_desc │ │ │ │ - 10849: 0082ff7d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hv_balloon_status_report │ │ │ │ + 10849: 0082ff85 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hv_balloon_status_report │ │ │ │ 10850: 012b4ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_SUB_DEVICE_ID_EVENT │ │ │ │ 10851: 01301110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_NEW_DSTATE │ │ │ │ 10852: 0045ca41 398 FUNC GLOBAL DEFAULT 12 scsi_bus_set_ua │ │ │ │ 10853: 00681951 76 FUNC GLOBAL DEFAULT 12 gen_gvec_sqadd_qc │ │ │ │ 10854: 011ea724 132 OBJECT GLOBAL DEFAULT 24 helper_info_tidcp_el0 │ │ │ │ - 10855: 007e8101 376 FUNC GLOBAL DEFAULT 12 blk_flush │ │ │ │ + 10855: 007e8109 376 FUNC GLOBAL DEFAULT 12 blk_flush │ │ │ │ 10856: 0043b8a9 632 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file_callback │ │ │ │ 10857: 011ea7a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_tidcp_el1 │ │ │ │ - 10858: 0083fab9 268 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions_members │ │ │ │ + 10858: 0083fac1 268 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions_members │ │ │ │ 10859: 011dc490 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le32 │ │ │ │ 10860: 01301a26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_PREPARE_BUF_FAIL_DSTATE │ │ │ │ 10861: 013013ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_FINISH_DSTATE │ │ │ │ - 10862: 0078af7d 108 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get │ │ │ │ - 10863: 00878cf5 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_lock_impl │ │ │ │ + 10862: 0078af85 108 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get │ │ │ │ + 10863: 00878cfd 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_lock_impl │ │ │ │ 10864: 01301e52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_NONSEC_DSTATE │ │ │ │ 10865: 005dfb29 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminb │ │ │ │ 10866: 005d2411 136 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr8v │ │ │ │ 10867: 005bb279 204 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i64 │ │ │ │ 10868: 003aab19 106 FUNC GLOBAL DEFAULT 12 gicv3_redist_update_lpi │ │ │ │ - 10869: 00875a55 124 FUNC GLOBAL DEFAULT 12 aio_prepare │ │ │ │ + 10869: 00875a5d 124 FUNC GLOBAL DEFAULT 12 aio_prepare │ │ │ │ 10870: 011f0580 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshli_ub │ │ │ │ - 10871: 00825ef1 132 FUNC GLOBAL DEFAULT 12 visit_type_JobType │ │ │ │ + 10871: 00825ef9 132 FUNC GLOBAL DEFAULT 12 visit_type_JobType │ │ │ │ 10872: 01302ae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_INTERFACE_DSTATE │ │ │ │ - 10873: 0078b309 124 FUNC GLOBAL DEFAULT 12 bdrv_restore_dirty_bitmap │ │ │ │ + 10873: 0078b311 124 FUNC GLOBAL DEFAULT 12 bdrv_restore_dirty_bitmap │ │ │ │ 10874: 011f04fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshli_uh │ │ │ │ 10875: 005e7e61 100 FUNC GLOBAL DEFAULT 12 qemu_plugin_request_time_control │ │ │ │ - 10876: 00a8c9c8 256 OBJECT GLOBAL DEFAULT 14 AES_isbox │ │ │ │ + 10876: 00a8c9e0 256 OBJECT GLOBAL DEFAULT 14 AES_isbox │ │ │ │ 10877: 01302ad4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_BAD_TOKEN_DSTATE │ │ │ │ 10878: 0031752d 300 FUNC GLOBAL DEFAULT 12 blkconf_geometry │ │ │ │ - 10879: 00871f1d 82 FUNC GLOBAL DEFAULT 12 json_token │ │ │ │ + 10879: 00871f25 82 FUNC GLOBAL DEFAULT 12 json_token │ │ │ │ 10880: 011ec1f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpeq_scalarh │ │ │ │ 10881: 012b96e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_NAMED_BLOCK_NODES_EVENT │ │ │ │ 10882: 01301dc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_TIME_DSTATE │ │ │ │ 10883: 004bee25 488 FUNC GLOBAL DEFAULT 12 ehci_reset │ │ │ │ 10884: 0130268a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_TRANSFER_DATA_DSTATE │ │ │ │ 10885: 002c36f1 90 FUNC GLOBAL DEFAULT 12 helper_uqadd8 │ │ │ │ 10886: 012b1414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_UNLOCK_EVENT │ │ │ │ @@ -10895,261 +10895,261 @@ │ │ │ │ 10891: 002fa351 12 FUNC GLOBAL DEFAULT 12 aml_add │ │ │ │ 10892: 0130294a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_WRITE_DSTATE │ │ │ │ 10893: 01302c9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_RESUME_DSTATE │ │ │ │ 10894: 011dc61c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt64 │ │ │ │ 10895: 012a84a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_NOLIST_EVENT │ │ │ │ 10896: 0057b6c5 400 FUNC GLOBAL DEFAULT 12 rdma_block_notification_handle │ │ │ │ 10897: 002c9535 212 FUNC GLOBAL DEFAULT 12 cursor_print_ascii_art │ │ │ │ - 10898: 0081cc31 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_write │ │ │ │ - 10899: 00828bcd 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_machines_arg_members │ │ │ │ - 10900: 00749da9 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_octet_str │ │ │ │ - 10901: 007fe6ad 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper │ │ │ │ + 10898: 0081cc39 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_write │ │ │ │ + 10899: 00828bd5 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_machines_arg_members │ │ │ │ + 10900: 00749db1 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_octet_str │ │ │ │ + 10901: 007fe6b5 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper │ │ │ │ 10902: 012b0548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SEND_RSP_EVENT │ │ │ │ 10903: 011f0478 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshli_uw │ │ │ │ 10904: 011ec170 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpeq_scalars │ │ │ │ 10905: 006817fd 120 FUNC GLOBAL DEFAULT 12 gen_uqadd_bhs │ │ │ │ - 10906: 0072bc55 228 FUNC GLOBAL DEFAULT 12 get_monitor_def │ │ │ │ + 10906: 0072bc5d 228 FUNC GLOBAL DEFAULT 12 get_monitor_def │ │ │ │ 10907: 00445675 156 FUNC GLOBAL DEFAULT 12 pci_iommu_unregister_iotlb_notifier │ │ │ │ 10908: 012bbcfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_MAPPED_EVENT │ │ │ │ - 10909: 0082a321 344 FUNC GLOBAL DEFAULT 12 visit_type_Memdev_members │ │ │ │ + 10909: 0082a329 344 FUNC GLOBAL DEFAULT 12 visit_type_Memdev_members │ │ │ │ 10910: 012aac0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_XDMA_WRITE_EVENT │ │ │ │ 10911: 01303e02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DO_MAPPING_DSTATE │ │ │ │ - 10912: 0076c31d 1648 FUNC GLOBAL DEFAULT 12 bdrv_img_create │ │ │ │ + 10912: 0076c325 1648 FUNC GLOBAL DEFAULT 12 bdrv_img_create │ │ │ │ 10913: 0041bc8d 4 FUNC GLOBAL DEFAULT 12 vhost_net_set_config │ │ │ │ 10914: 013033b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_ADD_DSTATE │ │ │ │ - 10915: 00861045 132 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCode │ │ │ │ + 10915: 0086104d 132 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCode │ │ │ │ 10916: 01301f70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_READ_DSTATE │ │ │ │ 10917: 0043c8b5 200 FUNC GLOBAL DEFAULT 12 load_image_to_fw_cfg │ │ │ │ 10918: 01301ec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_CLK_WRITE_DSTATE │ │ │ │ 10919: 012a41d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_PARSE_EVENT │ │ │ │ 10920: 01303054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_ENTER_DSTATE │ │ │ │ 10921: 00581719 120 FUNC GLOBAL DEFAULT 12 qmp_announce_self │ │ │ │ 10922: 0120ff54 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrdmlah_s16 │ │ │ │ - 10923: 007f3bf1 18 FUNC GLOBAL DEFAULT 12 monitor_flush_locked │ │ │ │ + 10923: 007f3bf9 18 FUNC GLOBAL DEFAULT 12 monitor_flush_locked │ │ │ │ 10924: 005e1425 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_be_mmu │ │ │ │ 10925: 00536c75 6 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize │ │ │ │ 10926: 013026ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_RW_DSTATE │ │ │ │ 10927: 012aa70c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_INTERRUPT_PEER_EVENT │ │ │ │ 10928: 011dcdd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr8v │ │ │ │ 10929: 013016d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_READ_DSTATE │ │ │ │ 10930: 00522f85 88 FUNC GLOBAL DEFAULT 12 cpu_interrupt │ │ │ │ 10931: 012ac7f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_LOCAL_MATCH_EVENT │ │ │ │ 10932: 012ae4a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_AIO_EVENT │ │ │ │ 10933: 012a4968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_CANCEL_CMD_NOT_SUPT_EVENT │ │ │ │ 10934: 0120f504 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_round_high_u16 │ │ │ │ - 10935: 00829c89 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBDataType │ │ │ │ + 10935: 00829c91 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBDataType │ │ │ │ 10936: 004b2d99 296 FUNC GLOBAL DEFAULT 12 usbdevice_create │ │ │ │ 10937: 011ff22c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrh_sg_os_uh │ │ │ │ 10938: 012ab3ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_CFG_READ_EVENT │ │ │ │ 10939: 013011ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECONNECT_ATTEMPT_RESULT_DSTATE │ │ │ │ 10940: 012b3a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_DOORBELL_WRITE_EVENT │ │ │ │ 10941: 012b5d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_GPIO_WRITE_EVENT │ │ │ │ 10942: 012b10c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_TEST_UNIT_READY_EVENT │ │ │ │ 10943: 012b5308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_FLUSH_REQUEST_EVENT │ │ │ │ - 10944: 00864525 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_initialized │ │ │ │ + 10944: 0086452d 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_initialized │ │ │ │ 10945: 012b0088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_RETURN_EVENT │ │ │ │ 10946: 012a3780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_START_EVENT │ │ │ │ 10947: 01300efc 28 OBJECT GLOBAL DEFAULT 25 job_mutex │ │ │ │ - 10948: 00763bf9 146 FUNC GLOBAL DEFAULT 12 bdrv_co_refresh_total_sectors │ │ │ │ + 10948: 00763c01 146 FUNC GLOBAL DEFAULT 12 bdrv_co_refresh_total_sectors │ │ │ │ 10949: 012ba0dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_RAMBLOCK_EVENT │ │ │ │ 10950: 012a9c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN_READ_EVENT │ │ │ │ 10951: 012a5744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CONFIG_CACHE_HIT_EVENT │ │ │ │ 10952: 012ad6b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_INEXACT_MISMATCH_EVENT │ │ │ │ 10953: 01200960 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_luti4_1b │ │ │ │ 10954: 011d13f0 32 OBJECT GLOBAL DEFAULT 24 hw_compat_8_0 │ │ │ │ 10955: 011d1410 112 OBJECT GLOBAL DEFAULT 24 hw_compat_8_1 │ │ │ │ 10956: 011d1480 64 OBJECT GLOBAL DEFAULT 24 hw_compat_8_2 │ │ │ │ 10957: 01301abc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DMA_CB_DSTATE │ │ │ │ 10958: 011ff1a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrh_sg_os_uw │ │ │ │ 10959: 01301538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_EJ_WRITE_DSTATE │ │ │ │ 10960: 00588ed1 456 FUNC GLOBAL DEFAULT 12 qmp_query_rx_filter │ │ │ │ 10961: 012008dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_luti4_1h │ │ │ │ - 10962: 007b0dc1 184 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters │ │ │ │ - 10963: 007fb881 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageCheck │ │ │ │ - 10964: 00821b1d 164 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties_members │ │ │ │ + 10962: 007b0dc9 184 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters │ │ │ │ + 10963: 007fb889 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageCheck │ │ │ │ + 10964: 00821b25 164 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties_members │ │ │ │ 10965: 013031cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_ERROR_DSTATE │ │ │ │ - 10966: 0086115d 204 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper │ │ │ │ + 10966: 00861165 204 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper │ │ │ │ 10967: 01215a98 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touhd_round_to_zero │ │ │ │ 10968: 013024fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ELROY_PCI_CONFIG_DATA_WRITE_DSTATE │ │ │ │ 10969: 002c3b59 48 FUNC GLOBAL DEFAULT 12 helper_uaddsubx │ │ │ │ - 10970: 007656d1 160 FUNC GLOBAL DEFAULT 12 bdrv_named_nodes_list │ │ │ │ + 10970: 007656d9 160 FUNC GLOBAL DEFAULT 12 bdrv_named_nodes_list │ │ │ │ 10971: 0130175a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_TIMEOUT_DSTATE │ │ │ │ 10972: 012b1894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RX_RECEIVED_EVENT │ │ │ │ 10973: 00533f7d 144 FUNC GLOBAL DEFAULT 12 physical_memory_range_includes_clean │ │ │ │ 10974: 01303880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SGX_DSTATE │ │ │ │ 10975: 012078c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmla_idx_d │ │ │ │ 10976: 0054674d 116 FUNC GLOBAL DEFAULT 12 cryptodev_backend_close_session │ │ │ │ 10977: 013026ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_IDLE_DSTATE │ │ │ │ - 10978: 008407c5 132 FUNC GLOBAL DEFAULT 12 visit_type_NetClientDriver │ │ │ │ + 10978: 008407cd 132 FUNC GLOBAL DEFAULT 12 visit_type_NetClientDriver │ │ │ │ 10979: 01301a8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_READ_DSTATE │ │ │ │ 10980: 01200858 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_luti4_1s │ │ │ │ 10981: 013017e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_DSTATE │ │ │ │ 10982: 01302432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_DSTATE │ │ │ │ 10983: 012079c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmla_idx_h │ │ │ │ 10984: 012aa0bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_RESET_IRQ_DELIVERED_EVENT │ │ │ │ - 10985: 00867755 36 FUNC GLOBAL DEFAULT 12 qapi_clone_members_visitor_new │ │ │ │ - 10986: 00836a99 196 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo │ │ │ │ + 10985: 0086775d 36 FUNC GLOBAL DEFAULT 12 qapi_clone_members_visitor_new │ │ │ │ + 10986: 00836aa1 196 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo │ │ │ │ 10987: 01302456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CREATE_SQ_DSTATE │ │ │ │ 10988: 012b85bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDL2_PROCESS_KEY_EVENT │ │ │ │ 10989: 002959d5 36 FUNC GLOBAL DEFAULT 12 cpu_reset_interrupt │ │ │ │ 10990: 00305699 780 FUNC GLOBAL DEFAULT 12 build_ged_aml │ │ │ │ - 10991: 0081a10d 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev_members │ │ │ │ + 10991: 0081a115 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev_members │ │ │ │ 10992: 012afe88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_REQUEST_CANCELLED_EVENT │ │ │ │ 10993: 005e01f1 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_le_mmu │ │ │ │ - 10994: 007c1f81 120 FUNC GLOBAL DEFAULT 12 vhdx_update_checksum │ │ │ │ + 10994: 007c1f89 120 FUNC GLOBAL DEFAULT 12 vhdx_update_checksum │ │ │ │ 10995: 005b436d 80 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i32 │ │ │ │ 10996: 002ca0b9 32 FUNC GLOBAL DEFAULT 12 qemu_input_key_number_to_qcode │ │ │ │ 10997: 00444c99 68 FUNC GLOBAL DEFAULT 12 pci_pm_init │ │ │ │ 10998: 01302570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_RTC_WRITE_DSTATE │ │ │ │ - 10999: 007820a1 34 FUNC GLOBAL DEFAULT 12 blk_inc_in_flight │ │ │ │ + 10999: 007820a9 34 FUNC GLOBAL DEFAULT 12 blk_inc_in_flight │ │ │ │ 11000: 002c7b71 72 FUNC GLOBAL DEFAULT 12 dpy_get_ui_info │ │ │ │ 11001: 012a3000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_EVENT │ │ │ │ 11002: 0060c519 242 FUNC GLOBAL DEFAULT 12 helper_sme2_srshl_d │ │ │ │ 11003: 01207944 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmla_idx_s │ │ │ │ 11004: 005e0c1d 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_le_mmu │ │ │ │ - 11005: 0089dea1 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_capabilities │ │ │ │ + 11005: 0089dea9 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_capabilities │ │ │ │ 11006: 01302c72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_LINK_ASYNC_DSTATE │ │ │ │ 11007: 012007d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_luti4_2b │ │ │ │ 11008: 01301095 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_introspect_c │ │ │ │ 11009: 0031d8c1 16 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_n25q256a │ │ │ │ 11010: 0060c269 150 FUNC GLOBAL DEFAULT 12 helper_sme2_srshl_h │ │ │ │ 11011: 002c8a49 436 FUNC GLOBAL DEFAULT 12 graphic_console_init │ │ │ │ - 11012: 007861b5 68 FUNC GLOBAL DEFAULT 12 block_copy_set_copy_opts │ │ │ │ + 11012: 007861bd 68 FUNC GLOBAL DEFAULT 12 block_copy_set_copy_opts │ │ │ │ 11013: 01302a78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_FLAG_NOT_READABLE_DSTATE │ │ │ │ 11014: 01178530 12 OBJECT GLOBAL DEFAULT 21 BlockDeviceIoStatus_lookup │ │ │ │ 11015: 005cde7d 100 FUNC GLOBAL DEFAULT 12 accel_irqchip_add_irqfd_notifier_gsi │ │ │ │ 11016: 0130243e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_CSI_DSTATE │ │ │ │ 11017: 01200750 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_luti4_2h │ │ │ │ 11018: 013012f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_ABORT_DSTATE │ │ │ │ 11019: 012ad4d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NFSW_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ - 11020: 00769091 1244 FUNC GLOBAL DEFAULT 12 bdrv_refresh_filename │ │ │ │ + 11020: 00769099 1244 FUNC GLOBAL DEFAULT 12 bdrv_refresh_filename │ │ │ │ 11021: 013021b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_READ_ICS_DSTATE │ │ │ │ 11022: 01301394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_OPTION_DSTATE │ │ │ │ 11023: 012adfe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRSWTP_READONLY_EVENT │ │ │ │ 11024: 012a4654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_XRUN_OUT_EVENT │ │ │ │ - 11025: 007fd645 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfoList │ │ │ │ + 11025: 007fd64d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfoList │ │ │ │ 11026: 012a958c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ESCALATE_PRIO_EVENT │ │ │ │ 11027: 012b7638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_FIELD_EXISTS_EVENT │ │ │ │ 11028: 0060c391 142 FUNC GLOBAL DEFAULT 12 helper_sme2_srshl_s │ │ │ │ - 11029: 0089830d 332 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_remove_watch │ │ │ │ + 11029: 00898315 332 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_remove_watch │ │ │ │ 11030: 012b0218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_EXTENDED_EVENT │ │ │ │ 11031: 005f3049 130 FUNC GLOBAL DEFAULT 12 arm_cpu_update_virq │ │ │ │ 11032: 013032e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_CMD_DSTATE │ │ │ │ 11033: 0120fd44 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrdmlah_s32 │ │ │ │ 11034: 01301eea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_CFG_WRITE_DSTATE │ │ │ │ 11035: 012df6c0 4 OBJECT GLOBAL DEFAULT 25 vga_retrace_method │ │ │ │ 11036: 0130114c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_INVALID_REPEAT_DSTATE │ │ │ │ 11037: 012df69c 12 OBJECT GLOBAL DEFAULT 25 parallel_hds │ │ │ │ 11038: 012006cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_luti4_2s │ │ │ │ 11039: 011dc40c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le64 │ │ │ │ - 11040: 0084daa5 104 FUNC GLOBAL DEFAULT 12 visit_type_Stats_members │ │ │ │ + 11040: 0084daad 104 FUNC GLOBAL DEFAULT 12 visit_type_Stats_members │ │ │ │ 11041: 01301c20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_BADREAD_DSTATE │ │ │ │ 11042: 011e2d3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxq_be │ │ │ │ 11043: 005bb4f9 104 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i64_i32 │ │ │ │ 11044: 013037b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ANNOUNCE_SELF_DSTATE │ │ │ │ - 11045: 00862019 204 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper │ │ │ │ + 11045: 00862021 204 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper │ │ │ │ 11046: 013014e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WALK_DSTATE │ │ │ │ 11047: 012a32d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_SPEC_VERSION_EVENT │ │ │ │ 11048: 00614655 72 FUNC GLOBAL DEFAULT 12 helper_vfp_touhs_round_to_zero │ │ │ │ 11049: 011837c8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_blockdev_on_error │ │ │ │ - 11050: 00827055 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_jobs │ │ │ │ + 11050: 0082705d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_jobs │ │ │ │ 11051: 0044bbb5 24 FUNC GLOBAL DEFAULT 12 pcie_cap_root_reset │ │ │ │ 11052: 012b7268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_THREAD_START_EVENT │ │ │ │ 11053: 00589999 76 FUNC GLOBAL DEFAULT 12 qemu_new_net_queue │ │ │ │ 11054: 013020d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_GREG_READ_DSTATE │ │ │ │ 11055: 0067f8d9 90 FUNC GLOBAL DEFAULT 12 gen_uqsub_d │ │ │ │ 11056: 005ca2e1 156 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nor │ │ │ │ - 11057: 008800fd 10 FUNC GLOBAL DEFAULT 12 notifier_list_init │ │ │ │ + 11057: 00880105 10 FUNC GLOBAL DEFAULT 12 notifier_list_init │ │ │ │ 11058: 005c9511 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_not │ │ │ │ - 11059: 007a9701 18 FUNC GLOBAL DEFAULT 12 qcow2_supports_persistent_dirty_bitmap │ │ │ │ + 11059: 007a9709 18 FUNC GLOBAL DEFAULT 12 qcow2_supports_persistent_dirty_bitmap │ │ │ │ 11060: 005b60d5 348 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i32 │ │ │ │ - 11061: 008a21d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtent │ │ │ │ + 11061: 008a21dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtent │ │ │ │ 11062: 003ee479 78 FUNC GLOBAL DEFAULT 12 e1000x_read_tx_ctx_descr │ │ │ │ 11063: 005e0b45 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_le_mmu │ │ │ │ 11064: 01302334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_RO_CSTS_DSTATE │ │ │ │ - 11065: 0080ed51 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi_members │ │ │ │ + 11065: 0080ed59 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi_members │ │ │ │ 11066: 002d60a9 300 FUNC GLOBAL DEFAULT 12 vnc_write │ │ │ │ - 11067: 00869aa5 220 FUNC GLOBAL DEFAULT 12 visit_type_str │ │ │ │ + 11067: 00869aad 220 FUNC GLOBAL DEFAULT 12 visit_type_str │ │ │ │ 11068: 012a6884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_FIFO_RESET_EVENT │ │ │ │ 11069: 002e85ad 120 FUNC GLOBAL DEFAULT 12 gdb_get_process │ │ │ │ 11070: 00527845 72 FUNC GLOBAL DEFAULT 12 portio_list_set_enabled │ │ │ │ 11071: 005cf9b1 16 FUNC GLOBAL DEFAULT 12 helper_ctz_i32 │ │ │ │ 11072: 01302728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_UNEXPECTED_DSTATE │ │ │ │ 11073: 013019c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_CFAM_UNIMPLEMENTED_WRITE_DSTATE │ │ │ │ - 11074: 0086dfb1 50 FUNC GLOBAL DEFAULT 12 qmp_find_command │ │ │ │ + 11074: 0086dfb9 50 FUNC GLOBAL DEFAULT 12 qmp_find_command │ │ │ │ 11075: 005ae329 100 FUNC GLOBAL DEFAULT 12 tcg_tb_alloc │ │ │ │ 11076: 013032d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_PACKAGED_DSTATE │ │ │ │ 11077: 0052788d 114 FUNC GLOBAL DEFAULT 12 portio_list_set_address │ │ │ │ 11078: 012bb5dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SEND_KEY_EVENT │ │ │ │ 11079: 0060bbe5 332 FUNC GLOBAL DEFAULT 12 arm_get_tb_cpu_state │ │ │ │ - 11080: 00827771 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoS390 │ │ │ │ - 11081: 00a66384 4 OBJECT GLOBAL DEFAULT 14 migration_properties_count │ │ │ │ + 11080: 00827779 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoS390 │ │ │ │ + 11081: 00a6639c 4 OBJECT GLOBAL DEFAULT 14 migration_properties_count │ │ │ │ 11082: 012bb24c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_PORTS_EVENT │ │ │ │ - 11083: 0075d049 1220 FUNC GLOBAL DEFAULT 12 qmp_block_stream │ │ │ │ + 11083: 0075d051 1220 FUNC GLOBAL DEFAULT 12 qmp_block_stream │ │ │ │ 11084: 01303294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_RECV_BITMAP_DSTATE │ │ │ │ - 11085: 0075d50d 1328 FUNC GLOBAL DEFAULT 12 qmp_block_commit │ │ │ │ + 11085: 0075d515 1328 FUNC GLOBAL DEFAULT 12 qmp_block_commit │ │ │ │ 11086: 004e2d71 332 FUNC GLOBAL DEFAULT 12 vfio_user_get_device_info │ │ │ │ 11087: 011e3474 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminq_be │ │ │ │ 11088: 01200228 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb_sh │ │ │ │ 11089: 012b8c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM16_FALLBACK_EVENT │ │ │ │ 11090: 01302d64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_DETACH_IOAS_HWPT_DSTATE │ │ │ │ - 11091: 0071fb1d 74 FUNC GLOBAL DEFAULT 12 virtio_queue_set_rings │ │ │ │ + 11091: 0071fb25 74 FUNC GLOBAL DEFAULT 12 virtio_queue_set_rings │ │ │ │ 11092: 01302d06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_STALL_DSTATE │ │ │ │ 11093: 013010ae 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_net_c │ │ │ │ 11094: 0130121c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_NEXT_IO_DSTATE │ │ │ │ 11095: 0130291a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SHIFTER_STATING_DSTATE │ │ │ │ 11096: 01302874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDHCI_READ_DSTATE │ │ │ │ - 11097: 007fb485 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdk │ │ │ │ + 11097: 007fb48d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdk │ │ │ │ 11098: 01303db4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT16_DSTATE │ │ │ │ 11099: 005d41d5 140 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd8 │ │ │ │ 11100: 012b14a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_INQUIRY_CMD41_EVENT │ │ │ │ - 11101: 00825e79 58 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfo │ │ │ │ - 11102: 006f369d 248 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_idx_d │ │ │ │ - 11103: 0080f855 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS_members │ │ │ │ - 11104: 00a7e970 3 OBJECT GLOBAL DEFAULT 14 sense_code_MEDIUM_CHANGED │ │ │ │ + 11101: 00825e81 58 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfo │ │ │ │ + 11102: 006f36a5 248 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_idx_d │ │ │ │ + 11103: 0080f85d 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS_members │ │ │ │ + 11104: 00a7e988 3 OBJECT GLOBAL DEFAULT 14 sense_code_MEDIUM_CHANGED │ │ │ │ 11105: 013030ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_JOIN_DSTATE │ │ │ │ 11106: 012a48c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_ERROR_EVENT │ │ │ │ 11107: 012001a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb_sw │ │ │ │ - 11108: 007fc21d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStr │ │ │ │ + 11108: 007fc225 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStr │ │ │ │ 11109: 0130130a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_GREETING_DSTATE │ │ │ │ - 11110: 0085114d 192 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus │ │ │ │ - 11111: 006f34e5 218 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_idx_h │ │ │ │ + 11110: 00851155 192 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus │ │ │ │ + 11111: 006f34ed 218 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_idx_h │ │ │ │ 11112: 005b4a09 152 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i32 │ │ │ │ 11113: 0114aaec 64 OBJECT GLOBAL DEFAULT 21 vmstate_qemu_ctucan_tx_buffer │ │ │ │ 11114: 005e0ea1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_le │ │ │ │ 11115: 012ad3b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_WRITTEN_TO_GUEST_EVENT │ │ │ │ - 11116: 00827a7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaDistOptions │ │ │ │ + 11116: 00827a85 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaDistOptions │ │ │ │ 11117: 00335661 796 FUNC GLOBAL DEFAULT 12 parse_numa_hmat_cache │ │ │ │ 11118: 01200648 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_luti4_4h │ │ │ │ - 11119: 007706f1 436 FUNC GLOBAL DEFAULT 12 job_user_resume_locked │ │ │ │ + 11119: 007706f9 436 FUNC GLOBAL DEFAULT 12 job_user_resume_locked │ │ │ │ 11120: 003f8019 384 FUNC GLOBAL DEFAULT 12 e1000e_core_write │ │ │ │ - 11121: 0071ce45 24 FUNC GLOBAL DEFAULT 12 virtqueue_detach_element │ │ │ │ - 11122: 008796a1 42 FUNC GLOBAL DEFAULT 12 qemu_thread_is_self │ │ │ │ + 11121: 0071ce4d 24 FUNC GLOBAL DEFAULT 12 virtqueue_detach_element │ │ │ │ + 11122: 008796a9 42 FUNC GLOBAL DEFAULT 12 qemu_thread_is_self │ │ │ │ 11123: 012b7168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_ERROR_EVENT │ │ │ │ 11124: 012ac978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MAC_WRITE_EVENT │ │ │ │ 11125: 005c9ce1 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umin │ │ │ │ 11126: 012ae2f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZD_EXTENSION_MAP_ERROR_EVENT │ │ │ │ 11127: 012a981c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_BADREAD_EVENT │ │ │ │ - 11128: 0084b091 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_crashloaded │ │ │ │ - 11129: 006f35c1 218 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_idx_s │ │ │ │ + 11128: 0084b099 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_crashloaded │ │ │ │ + 11129: 006f35c9 218 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_idx_s │ │ │ │ 11130: 01179304 12 OBJECT GLOBAL DEFAULT 21 Accelerator_lookup │ │ │ │ - 11131: 00845b91 232 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties │ │ │ │ - 11132: 0085e889 58 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValueList │ │ │ │ - 11133: 008763e9 8 FUNC GLOBAL DEFAULT 12 aio_context_set_aio_params │ │ │ │ + 11131: 00845b99 232 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties │ │ │ │ + 11132: 0085e891 58 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValueList │ │ │ │ + 11133: 008763f1 8 FUNC GLOBAL DEFAULT 12 aio_context_set_aio_params │ │ │ │ 11134: 012005c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_luti4_4s │ │ │ │ 11135: 012b1464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_BLOCK_COUNT_EVENT │ │ │ │ 11136: 012a94ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_IC_SET_GPU_IRQ_EVENT │ │ │ │ - 11137: 006c8155 1604 FUNC GLOBAL DEFAULT 12 disas_vfp_uncond │ │ │ │ - 11138: 0081bfcd 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper │ │ │ │ + 11137: 006c8125 1660 FUNC GLOBAL DEFAULT 12 disas_vfp_uncond │ │ │ │ + 11138: 0081bfd5 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper │ │ │ │ 11139: 0120741c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_bfmls_idx │ │ │ │ - 11140: 00829779 16 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties_members │ │ │ │ - 11141: 0078a8f9 124 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enable_successor │ │ │ │ + 11140: 00829781 16 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties_members │ │ │ │ + 11141: 0078a901 124 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enable_successor │ │ │ │ 11142: 01301f40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MDR_DSTATE │ │ │ │ - 11143: 00868d19 152 FUNC GLOBAL DEFAULT 12 visit_next_list │ │ │ │ - 11144: 00801f25 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats │ │ │ │ + 11143: 00868d21 152 FUNC GLOBAL DEFAULT 12 visit_next_list │ │ │ │ + 11144: 00801f2d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats │ │ │ │ 11145: 012b09e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_CONVERT_SGLIST_EVENT │ │ │ │ 11146: 011db938 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus8 │ │ │ │ 11147: 012a4aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_OPEN_ERROR_EVENT │ │ │ │ 11148: 013032aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_RAM_DISCARD_DSTATE │ │ │ │ 11149: 01216c20 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_cmped │ │ │ │ 11150: 01302506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASTRO_CHIP_WRITE_DSTATE │ │ │ │ 11151: 01303708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_DELETE_DSTATE │ │ │ │ @@ -11157,220 +11157,220 @@ │ │ │ │ 11153: 012a3180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_EVENT │ │ │ │ 11154: 01216d28 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_cmpeh │ │ │ │ 11155: 004b0159 190 FUNC GLOBAL DEFAULT 12 ufs_build_upiu_header │ │ │ │ 11156: 012ab7ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_READ_EVENT │ │ │ │ 11157: 005b8bd1 42 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i64 │ │ │ │ 11158: 01178468 12 OBJECT GLOBAL DEFAULT 21 BlockPermission_lookup │ │ │ │ 11159: 012b94c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_DISMISS_EVENT │ │ │ │ - 11160: 00814f85 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_dismiss │ │ │ │ - 11161: 008101c5 152 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_CANCELLED_arg_members │ │ │ │ + 11160: 00814f8d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_dismiss │ │ │ │ + 11161: 008101cd 152 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_CANCELLED_arg_members │ │ │ │ 11162: 012b5c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_WDT_READ_EVENT │ │ │ │ 11163: 0130245e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_MDATA_CB_DSTATE │ │ │ │ 11164: 0130384e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_SYNC_CONFIG_DSTATE │ │ │ │ 11165: 004b4171 176 FUNC GLOBAL DEFAULT 12 usb_packet_skip │ │ │ │ 11166: 01303742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_LOAD_DEVICES_STATE_DSTATE │ │ │ │ 11167: 01216ca4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_cmpes │ │ │ │ - 11168: 0089dfa9 76 FUNC GLOBAL DEFAULT 12 qmp_query_sgx_capabilities │ │ │ │ + 11168: 0089dfb1 76 FUNC GLOBAL DEFAULT 12 qmp_query_sgx_capabilities │ │ │ │ 11169: 005cf775 34 FUNC GLOBAL DEFAULT 12 helper_remu_i32 │ │ │ │ 11170: 012ad278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_VIRTHDR_NO_CSUM_INFO_EVENT │ │ │ │ 11171: 012a394c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_RECV_EOF_EVENT │ │ │ │ - 11172: 008737c5 88 FUNC GLOBAL DEFAULT 12 qemu_write_full │ │ │ │ - 11173: 007e4391 432 FUNC GLOBAL DEFAULT 12 bdrv_block_status_above │ │ │ │ + 11172: 008737cd 88 FUNC GLOBAL DEFAULT 12 qemu_write_full │ │ │ │ + 11173: 007e4399 432 FUNC GLOBAL DEFAULT 12 bdrv_block_status_above │ │ │ │ 11174: 002fbf31 90 FUNC GLOBAL DEFAULT 12 aml_word_io │ │ │ │ 11175: 0130138a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_BLK_AIO_ATTACHED_DSTATE │ │ │ │ - 11176: 0076c0a5 140 FUNC GLOBAL DEFAULT 12 bdrv_open_file_child │ │ │ │ + 11176: 0076c0ad 140 FUNC GLOBAL DEFAULT 12 bdrv_open_file_child │ │ │ │ 11177: 01302340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_VIRT_STATE_DSTATE │ │ │ │ - 11178: 0086f71d 10 FUNC GLOBAL DEFAULT 12 qlist_empty │ │ │ │ + 11178: 0086f725 10 FUNC GLOBAL DEFAULT 12 qlist_empty │ │ │ │ 11179: 005af08d 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i32 │ │ │ │ - 11180: 009fa9b8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_0_len │ │ │ │ + 11180: 009fa9d0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_0_len │ │ │ │ 11181: 012b36f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_MEMORY_WRITE_EVENT │ │ │ │ 11182: 012ac348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_SET_MISTA_EVENT │ │ │ │ 11183: 002ca5bd 56 FUNC GLOBAL DEFAULT 12 kbd_put_ledstate │ │ │ │ 11184: 01303092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_INCOMING_ACCEPTED_DSTATE │ │ │ │ - 11185: 00803571 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup │ │ │ │ + 11185: 00803579 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup │ │ │ │ 11186: 012b3e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_RESET_EVENT │ │ │ │ 11187: 004f8371 6 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_iova │ │ │ │ 11188: 00443741 32 FUNC GLOBAL DEFAULT 12 pci_device_reset │ │ │ │ 11189: 01200120 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb_uh │ │ │ │ 11190: 012a5784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_DECODE_CD_TT_EVENT │ │ │ │ 11191: 0055c8a5 372 FUNC GLOBAL DEFAULT 12 migration_cancel │ │ │ │ 11192: 012aa10c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_EOI_DELAYED_REASSERT_EVENT │ │ │ │ 11193: 012b5658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_REQUEST_EVENT │ │ │ │ 11194: 013029ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_TIMER_WRITE_DSTATE │ │ │ │ - 11195: 00783cc9 12 FUNC GLOBAL DEFAULT 12 blk_blockalign │ │ │ │ + 11195: 00783cd1 12 FUNC GLOBAL DEFAULT 12 blk_blockalign │ │ │ │ 11196: 0050ec51 194 FUNC GLOBAL DEFAULT 12 AUD_set_active_out │ │ │ │ 11197: 0045aafd 228 FUNC GLOBAL DEFAULT 12 scsi_bus_legacy_handle_cmdline │ │ │ │ 11198: 0041fc35 68 FUNC GLOBAL DEFAULT 12 fp_port_reset │ │ │ │ 11199: 002cbe25 396 FUNC GLOBAL DEFAULT 12 qmp_input_send_event │ │ │ │ 11200: 012b6d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_RECV_EVENT │ │ │ │ 11201: 01303250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_GTREE_END_DSTATE │ │ │ │ - 11202: 00744259 468 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all_eof │ │ │ │ + 11202: 00744261 468 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all_eof │ │ │ │ 11203: 01302d68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_GETFD_DSTATE │ │ │ │ - 11204: 0082a029 300 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions_members │ │ │ │ - 11205: 006f9fe1 196 FUNC GLOBAL DEFAULT 12 is_ebf │ │ │ │ + 11204: 0082a031 300 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions_members │ │ │ │ + 11205: 006f9fe9 196 FUNC GLOBAL DEFAULT 12 is_ebf │ │ │ │ 11206: 0120009c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb_uw │ │ │ │ 11207: 0045cbd1 176 FUNC GLOBAL DEFAULT 12 scsi_device_set_ua │ │ │ │ 11208: 012aaa0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_WPROTECT_WRITE_EVENT │ │ │ │ - 11209: 00858aad 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciBusInfo │ │ │ │ + 11209: 00858ab5 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciBusInfo │ │ │ │ 11210: 005babdd 356 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i64 │ │ │ │ - 11211: 006f65a1 112 FUNC GLOBAL DEFAULT 12 helper_gvec_cgt0_b │ │ │ │ - 11212: 00810ab1 200 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays │ │ │ │ + 11211: 006f65a9 112 FUNC GLOBAL DEFAULT 12 helper_gvec_cgt0_b │ │ │ │ + 11212: 00810ab9 200 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays │ │ │ │ 11213: 012acbe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_TOTAL_EVENT │ │ │ │ 11214: 005e10f9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_be │ │ │ │ - 11215: 0078d5a9 50 FUNC GLOBAL DEFAULT 12 bdrv_drained_begin │ │ │ │ + 11215: 0078d5b1 50 FUNC GLOBAL DEFAULT 12 bdrv_drained_begin │ │ │ │ 11216: 005c1271 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i64_chk │ │ │ │ 11217: 004427fd 8 FUNC GLOBAL DEFAULT 12 pci_bus_map_irqs │ │ │ │ 11218: 005ddd6d 192 FUNC GLOBAL DEFAULT 12 probe_access_full_mmu │ │ │ │ 11219: 013019da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_NACK_DSTATE │ │ │ │ - 11220: 006f67c9 112 FUNC GLOBAL DEFAULT 12 helper_gvec_cgt0_h │ │ │ │ + 11220: 006f67d1 112 FUNC GLOBAL DEFAULT 12 helper_gvec_cgt0_h │ │ │ │ 11221: 005cf9e9 46 FUNC GLOBAL DEFAULT 12 helper_ctz_i64 │ │ │ │ - 11222: 0071ab15 64 FUNC GLOBAL DEFAULT 12 virtio_queue_host_notifier_read │ │ │ │ - 11223: 008701cd 46 FUNC GLOBAL DEFAULT 12 qobject_to_json_pretty │ │ │ │ - 11224: 007c0ea9 996 FUNC GLOBAL DEFAULT 12 vhdx_parse_log │ │ │ │ - 11225: 006e0905 212 FUNC GLOBAL DEFAULT 12 helper_mve_sqshll │ │ │ │ + 11222: 0071ab1d 64 FUNC GLOBAL DEFAULT 12 virtio_queue_host_notifier_read │ │ │ │ + 11223: 008701d5 46 FUNC GLOBAL DEFAULT 12 qobject_to_json_pretty │ │ │ │ + 11224: 007c0eb1 996 FUNC GLOBAL DEFAULT 12 vhdx_parse_log │ │ │ │ + 11225: 006e090d 212 FUNC GLOBAL DEFAULT 12 helper_mve_sqshll │ │ │ │ 11226: 012a84b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BUSY_EVENT │ │ │ │ - 11227: 007fcbf5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS2 │ │ │ │ + 11227: 007fcbfd 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS2 │ │ │ │ 11228: 002b5bad 292 FUNC GLOBAL DEFAULT 12 float128_to_float32 │ │ │ │ 11229: 011787dc 12 OBJECT GLOBAL DEFAULT 21 QCryptoBlockLUKSKeyslotState_lookup │ │ │ │ 11230: 01301656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_CODEC_WRITE_DSTATE │ │ │ │ 11231: 002b83a1 192 FUNC GLOBAL DEFAULT 12 float16_to_int64_round_to_zero │ │ │ │ 11232: 012b6e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_PIN_VERBSC_EVENT │ │ │ │ 11233: 0130305a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_BITS_ENTER_DSTATE │ │ │ │ - 11234: 007ff375 308 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo_members │ │ │ │ + 11234: 007ff37d 308 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo_members │ │ │ │ 11235: 0130232a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRCAP_READONLY_DSTATE │ │ │ │ - 11236: 007704a1 212 FUNC GLOBAL DEFAULT 12 job_resume_locked │ │ │ │ + 11236: 007704a9 212 FUNC GLOBAL DEFAULT 12 job_resume_locked │ │ │ │ 11237: 01302f8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SKIPPED_MEMORY_SECTION_DSTATE │ │ │ │ 11238: 01302ca8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_SITD_DSTATE │ │ │ │ 11239: 01302a3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_NEXT_LOCTY_DSTATE │ │ │ │ - 11240: 00826575 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_pause │ │ │ │ - 11241: 007f9649 224 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo │ │ │ │ + 11240: 0082657d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_pause │ │ │ │ + 11241: 007f9651 224 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo │ │ │ │ 11242: 0130145c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_GET_STATE_BLOB_DSTATE │ │ │ │ - 11243: 006df4dd 236 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnb_sb │ │ │ │ + 11243: 006df4e5 236 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnb_sb │ │ │ │ 11244: 01301f9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_FRONTEND_CHANGED_DSTATE │ │ │ │ 11245: 012b0108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_OPCODE_EVENT │ │ │ │ 11246: 01301808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_COMMON_REALIZE_MODES_PROPERTY_DSTATE │ │ │ │ 11247: 01303842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INJECT_GHES_V2_ERROR_DSTATE │ │ │ │ 11248: 013031d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_THREAD_START_DSTATE │ │ │ │ 11249: 012aeb94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RW_CB_EVENT │ │ │ │ - 11250: 006df6b5 264 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnb_sh │ │ │ │ + 11250: 006df6bd 264 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnb_sh │ │ │ │ 11251: 011ec404 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpgth │ │ │ │ 11252: 012ab37c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_RESET_EVENT │ │ │ │ - 11253: 0085f935 164 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo_members │ │ │ │ - 11254: 007869a9 4 FUNC GLOBAL DEFAULT 12 block_copy_dirty_bitmap │ │ │ │ + 11253: 0085f93d 164 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo_members │ │ │ │ + 11254: 007869b1 4 FUNC GLOBAL DEFAULT 12 block_copy_dirty_bitmap │ │ │ │ 11255: 003efd91 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_packet_type │ │ │ │ 11256: 01206000 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_cgt0_b │ │ │ │ 11257: 012b6518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_EVENT │ │ │ │ 11258: 013024c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_FILE_DSTATE │ │ │ │ 11259: 012a3330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_DATA_EVENT │ │ │ │ 11260: 005b7cc9 172 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i64 │ │ │ │ 11261: 005e15a5 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_be_mmu │ │ │ │ 11262: 01205f7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_cgt0_h │ │ │ │ - 11263: 00760a81 668 FUNC GLOBAL DEFAULT 12 os_setup_post │ │ │ │ + 11263: 00760a89 668 FUNC GLOBAL DEFAULT 12 os_setup_post │ │ │ │ 11264: 01301df8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_MHU_READ_DSTATE │ │ │ │ - 11265: 0088847d 36 FUNC GLOBAL DEFAULT 12 tran_new │ │ │ │ + 11265: 00888485 36 FUNC GLOBAL DEFAULT 12 tran_new │ │ │ │ 11266: 011ec380 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpgts │ │ │ │ 11267: 0120a284 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fclt0_d │ │ │ │ 11268: 01301099 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_job_c │ │ │ │ 11269: 002cd835 128 FUNC GLOBAL DEFAULT 12 hmp_mouse_set │ │ │ │ 11270: 013010fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_EXEC_START_DSTATE │ │ │ │ 11271: 013018fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_ATTACH_WORKER_DSTATE │ │ │ │ - 11272: 0083fead 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions │ │ │ │ + 11272: 0083feb5 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions │ │ │ │ 11273: 012a8870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_ADDR_WRITE_EVENT │ │ │ │ 11274: 0060cf39 192 FUNC GLOBAL DEFAULT 12 helper_neon_uqshl_b │ │ │ │ 11275: 013031a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RETURN_PATH_END_AFTER_DSTATE │ │ │ │ 11276: 01301044 4 OBJECT GLOBAL DEFAULT 25 qemu_main │ │ │ │ 11277: 01301d68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_IRQ_RESOLVED_DSTATE │ │ │ │ 11278: 0120a38c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fclt0_h │ │ │ │ 11279: 0060d479 292 FUNC GLOBAL DEFAULT 12 helper_neon_uqshl_d │ │ │ │ 11280: 005de969 108 FUNC GLOBAL DEFAULT 12 cpu_ldq_mmu │ │ │ │ 11281: 012ae074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_INTMASK_WITH_MSIX_EVENT │ │ │ │ - 11282: 0081e36d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QMPCapabilityList │ │ │ │ + 11282: 0081e375 58 FUNC GLOBAL DEFAULT 12 qapi_free_QMPCapabilityList │ │ │ │ 11283: 01179414 12 OBJECT GLOBAL DEFAULT 21 TpmType_lookup │ │ │ │ 11284: 0053beb1 64 FUNC GLOBAL DEFAULT 12 address_space_stw_cached_slow │ │ │ │ 11285: 013022c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_SS32_RDRA_TDRA_DSTATE │ │ │ │ - 11286: 007b748d 76 FUNC GLOBAL DEFAULT 12 qcow2_co_decrypt │ │ │ │ + 11286: 007b7495 76 FUNC GLOBAL DEFAULT 12 qcow2_co_decrypt │ │ │ │ 11287: 013023b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SGL_EXCESS_LENGTH_DSTATE │ │ │ │ 11288: 012b18d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_LOG_NCOUNTS_EVENT │ │ │ │ 11289: 012b57e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DEV_START_EVENT │ │ │ │ 11290: 01302ae0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_RESET_DSTATE │ │ │ │ 11291: 0060d151 176 FUNC GLOBAL DEFAULT 12 helper_neon_uqshl_h │ │ │ │ 11292: 011794c0 12 OBJECT GLOBAL DEFAULT 21 InputEventKind_lookup │ │ │ │ - 11293: 008657ad 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_send_key │ │ │ │ + 11293: 008657b5 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_send_key │ │ │ │ 11294: 01303530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_EJECT_DSTATE │ │ │ │ 11295: 00317981 608 FUNC GLOBAL DEFAULT 12 hd_geometry_guess │ │ │ │ 11296: 012a66f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DISCONNECT_EVENT │ │ │ │ 11297: 012ae644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_START_SUCCESS_EVENT │ │ │ │ - 11298: 00806775 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAioOptions │ │ │ │ - 11299: 0081d2a1 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_change │ │ │ │ + 11298: 0080677d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAioOptions │ │ │ │ + 11299: 0081d2a9 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_change │ │ │ │ 11300: 012b01b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_SELECT_EVENT │ │ │ │ 11301: 01301ade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_REG_WRITE_DSTATE │ │ │ │ 11302: 012a2ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_MGMT_EVENT │ │ │ │ 11303: 0120a308 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fclt0_s │ │ │ │ 11304: 01302b5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_RESPONSE_DSTATE │ │ │ │ 11305: 01302e62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CHECK_PM_RESET_DSTATE │ │ │ │ 11306: 012ae114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CSS_EVENT │ │ │ │ 11307: 01302be8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DEVICE_FOUND_DSTATE │ │ │ │ 11308: 012ba2bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_WAKEUP_EVENT │ │ │ │ - 11309: 007f9da5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_PR_MANAGER_STATUS_CHANGED_arg_members │ │ │ │ + 11309: 007f9dad 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_PR_MANAGER_STATUS_CHANGED_arg_members │ │ │ │ 11310: 0050c111 72 FUNC GLOBAL DEFAULT 12 audio_generic_put_buffer_in │ │ │ │ 11311: 002c18c5 126 FUNC GLOBAL DEFAULT 12 float128_silence_nan │ │ │ │ 11312: 0130321a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_START_DSTATE │ │ │ │ 11313: 002c3e19 54 FUNC GLOBAL DEFAULT 12 helper_sel_flags │ │ │ │ 11314: 0057de45 128 FUNC GLOBAL DEFAULT 12 hmp_getfd │ │ │ │ 11315: 005dfdb9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxb │ │ │ │ 11316: 0060d2cd 196 FUNC GLOBAL DEFAULT 12 helper_neon_uqshl_s │ │ │ │ 11317: 012b99a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_SEND_BREAK_EVENT │ │ │ │ - 11318: 007868d9 14 FUNC GLOBAL DEFAULT 12 block_copy_call_finished │ │ │ │ + 11318: 007868e1 14 FUNC GLOBAL DEFAULT 12 block_copy_call_finished │ │ │ │ 11319: 012b3fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_SHORT_EVENT │ │ │ │ - 11320: 006e1a7d 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcs_scalarb │ │ │ │ + 11320: 006e1a85 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcs_scalarb │ │ │ │ 11321: 012ac198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PCS_REG_WRITE_EVENT │ │ │ │ 11322: 01301b84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_OS_REPORTING_LINE_DSTATE │ │ │ │ 11323: 0053cafd 132 FUNC GLOBAL DEFAULT 12 ram_block_discard_require │ │ │ │ 11324: 00573571 60 FUNC GLOBAL DEFAULT 12 qemu_load_device_state │ │ │ │ 11325: 012b0818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PDMA_WRITE_EVENT │ │ │ │ 11326: 013026c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA1_DSTATE │ │ │ │ 11327: 005cf871 36 FUNC GLOBAL DEFAULT 12 helper_remu_i64 │ │ │ │ 11328: 012a39fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_TS_EVENT │ │ │ │ - 11329: 007fa7cd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_close_tray │ │ │ │ - 11330: 00809881 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions_members │ │ │ │ + 11329: 007fa7d5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_close_tray │ │ │ │ + 11330: 00809889 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions_members │ │ │ │ 11331: 013019a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESPDMA_MEMORY_READ_DSTATE │ │ │ │ - 11332: 00870aa5 120 FUNC GLOBAL DEFAULT 12 json_writer_end_array │ │ │ │ - 11333: 007fd861 256 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo_members │ │ │ │ - 11334: 006e1aed 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcs_scalarh │ │ │ │ + 11332: 00870aad 120 FUNC GLOBAL DEFAULT 12 json_writer_end_array │ │ │ │ + 11333: 007fd869 256 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo_members │ │ │ │ + 11334: 006e1af5 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcs_scalarh │ │ │ │ 11335: 002eecb5 272 FUNC GLOBAL DEFAULT 12 qemu_v9fs_synth_mkdir │ │ │ │ - 11336: 00878fad 228 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_impl │ │ │ │ + 11336: 00878fb5 228 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_impl │ │ │ │ 11337: 005af139 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i64 │ │ │ │ 11338: 012ad3a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_NOT_WRITTEN_TO_GUEST_EVENT │ │ │ │ 11339: 0056153d 104 FUNC GLOBAL DEFAULT 12 multifd_abort_device_state_save_threads │ │ │ │ 11340: 0052318d 116 FUNC GLOBAL DEFAULT 12 qemu_process_cpu_events │ │ │ │ 11341: 005af3e9 348 FUNC GLOBAL DEFAULT 12 tcg_constant_internal │ │ │ │ 11342: 0039c0a5 104 FUNC GLOBAL DEFAULT 12 ps2_queue_2 │ │ │ │ 11343: 0130120c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_SPEC_VERSION_DSTATE │ │ │ │ 11344: 0039c10d 134 FUNC GLOBAL DEFAULT 12 ps2_queue_3 │ │ │ │ - 11345: 00857a51 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendType │ │ │ │ + 11345: 00857a59 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendType │ │ │ │ 11346: 012a924c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_IRQ_REQUEST_EVENT │ │ │ │ 11347: 0039c195 166 FUNC GLOBAL DEFAULT 12 ps2_queue_4 │ │ │ │ 11348: 005cb989 80 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32_vec │ │ │ │ 11349: 002cdfe1 176 FUNC GLOBAL DEFAULT 12 hmp_change_vnc │ │ │ │ 11350: 011e893c 132 OBJECT GLOBAL DEFAULT 24 helper_info_qaddsubx │ │ │ │ 11351: 01302e9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_INTERRUPT_DSTATE │ │ │ │ - 11352: 006e1b5d 108 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcs_scalarw │ │ │ │ - 11353: 0085e6a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2List │ │ │ │ + 11352: 006e1b65 108 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcs_scalarw │ │ │ │ + 11353: 0085e6b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2List │ │ │ │ 11354: 00522f4d 20 FUNC GLOBAL DEFAULT 12 cpus_get_elapsed_ticks │ │ │ │ - 11355: 00a8cac8 1024 OBJECT GLOBAL DEFAULT 14 AES_Td0 │ │ │ │ - 11356: 006df8c9 156 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnb_ub │ │ │ │ - 11357: 0081ba95 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper_members │ │ │ │ + 11355: 00a8cae0 1024 OBJECT GLOBAL DEFAULT 14 AES_Td0 │ │ │ │ + 11356: 006df8d1 156 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnb_ub │ │ │ │ + 11357: 0081ba9d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper_members │ │ │ │ 11358: 005716a1 476 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy_non_iterable │ │ │ │ - 11359: 00781f4d 84 FUNC GLOBAL DEFAULT 12 blk_in_drain │ │ │ │ + 11359: 00781f55 84 FUNC GLOBAL DEFAULT 12 blk_in_drain │ │ │ │ 11360: 011792cc 12 OBJECT GLOBAL DEFAULT 21 VMAppleVirtioBlkVariant_lookup │ │ │ │ 11361: 012bb468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_EVENT │ │ │ │ 11362: 01302fb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_MERGE_DSTATE │ │ │ │ 11363: 01303aa0 4 OBJECT GLOBAL DEFAULT 25 qemu_icache_linesize_log │ │ │ │ 11364: 012b4014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_DIRECTION_EVENT │ │ │ │ - 11365: 006dfa01 192 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnb_uh │ │ │ │ + 11365: 006dfa09 192 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnb_uh │ │ │ │ 11366: 0032b94d 96 FUNC GLOBAL DEFAULT 12 hotplug_handler_pre_plug │ │ │ │ 11367: 012af394 100 OBJECT GLOBAL DEFAULT 24 hw_rtc_trace_events │ │ │ │ 11368: 01302134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_EITR_SET_DSTATE │ │ │ │ 11369: 012af364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PCIE_RC_MSI_SET_IRQ_EVENT │ │ │ │ 11370: 01303804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATS_SCHEMAS_DSTATE │ │ │ │ 11371: 005446ad 152 FUNC GLOBAL DEFAULT 12 load_device_tree_from_sysfs │ │ │ │ 11372: 012a4200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_HANDSHAKE_EVENT │ │ │ │ @@ -11378,593 +11378,593 @@ │ │ │ │ 11374: 005aed1d 56 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec_matching │ │ │ │ 11375: 011e42e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addq_be │ │ │ │ 11376: 002cbfe9 50 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_qcode │ │ │ │ 11377: 0057d585 148 FUNC GLOBAL DEFAULT 12 qmp_add_fd │ │ │ │ 11378: 013018c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACES_COMPLETE_DSTATE │ │ │ │ 11379: 00524739 320 FUNC GLOBAL DEFAULT 12 cpu_disable_ticks │ │ │ │ 11380: 01301696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_PAGE_PROGRAM_DSTATE │ │ │ │ - 11381: 0084f239 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackupWrapper │ │ │ │ - 11382: 00781c4d 96 FUNC GLOBAL DEFAULT 12 blk_dev_has_removable_media │ │ │ │ + 11381: 0084f241 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackupWrapper │ │ │ │ + 11382: 00781c55 96 FUNC GLOBAL DEFAULT 12 blk_dev_has_removable_media │ │ │ │ 11383: 012a4ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_MMAP_ERROR_EVENT │ │ │ │ 11384: 012b4dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_AF_FLR_EVENT │ │ │ │ - 11385: 00a66cd0 4 OBJECT GLOBAL DEFAULT 14 postcopy_ram_discard_version │ │ │ │ + 11385: 00a66ce8 4 OBJECT GLOBAL DEFAULT 14 postcopy_ram_discard_version │ │ │ │ 11386: 012aa8cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_RESET_EVENT │ │ │ │ 11387: 012b3b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_BABBLE_EVENT │ │ │ │ 11388: 002badf9 128 FUNC GLOBAL DEFAULT 12 float128_to_uint128_round_to_zero │ │ │ │ 11389: 01303af0 192 OBJECT GLOBAL DEFAULT 25 vm_config_groups │ │ │ │ - 11390: 0086f729 24 FUNC GLOBAL DEFAULT 12 qlist_size │ │ │ │ + 11390: 0086f731 24 FUNC GLOBAL DEFAULT 12 qlist_size │ │ │ │ 11391: 0041f2b9 196 FUNC GLOBAL DEFAULT 12 desc_get_buf │ │ │ │ - 11392: 0072bee5 6 FUNC GLOBAL DEFAULT 12 mshv_irqchip_add_msi_route │ │ │ │ - 11393: 00827951 58 FUNC GLOBAL DEFAULT 12 qapi_free_QemuTargetInfo │ │ │ │ + 11392: 0072beed 6 FUNC GLOBAL DEFAULT 12 mshv_irqchip_add_msi_route │ │ │ │ + 11393: 00827959 58 FUNC GLOBAL DEFAULT 12 qapi_free_QemuTargetInfo │ │ │ │ 11394: 013031b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_DSTATE │ │ │ │ - 11395: 0080c361 120 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify_members │ │ │ │ + 11395: 0080c369 120 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify_members │ │ │ │ 11396: 0059e1fd 332 FUNC GLOBAL DEFAULT 12 semihost_sys_open │ │ │ │ 11397: 011fb554 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vpsel │ │ │ │ 11398: 002b5cd1 300 FUNC GLOBAL DEFAULT 12 float128_to_float64 │ │ │ │ 11399: 012b4c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BAR2_PROBE_EVENT │ │ │ │ 11400: 01301b8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_QUEUE_CONFIG_DSTATE │ │ │ │ 11401: 012a4e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_ATTACH_RETURN_EVENT │ │ │ │ 11402: 013019be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_CFAM_CONFIG_WRITE_NOADDR_DSTATE │ │ │ │ - 11403: 00832299 532 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_cpu_topology │ │ │ │ + 11403: 008322a1 532 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_cpu_topology │ │ │ │ 11404: 012b83ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_RECV_MSG_EVENT │ │ │ │ - 11405: 008683d5 76 FUNC GLOBAL DEFAULT 12 qapi_enum_lookup │ │ │ │ - 11406: 00835db1 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_incoming_arg_members │ │ │ │ + 11405: 008683dd 76 FUNC GLOBAL DEFAULT 12 qapi_enum_lookup │ │ │ │ + 11406: 00835db9 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_incoming_arg_members │ │ │ │ 11407: 012af294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GT64120_ISD_REMAP_EVENT │ │ │ │ - 11408: 007e8b11 128 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfds │ │ │ │ - 11409: 007444dd 112 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all │ │ │ │ + 11408: 007e8b19 128 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfds │ │ │ │ + 11409: 007444e5 112 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all │ │ │ │ 11410: 01302614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_REG_READ_ID_DSTATE │ │ │ │ - 11411: 00a8b5c8 1024 OBJECT GLOBAL DEFAULT 14 AES_Te0 │ │ │ │ + 11411: 00a8b5e0 1024 OBJECT GLOBAL DEFAULT 14 AES_Te0 │ │ │ │ 11412: 011ea598 132 OBJECT GLOBAL DEFAULT 24 helper_info_msr_banked │ │ │ │ 11413: 0058eb75 68 FUNC GLOBAL DEFAULT 12 connection_new │ │ │ │ 11414: 013016c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HD_GEOMETRY_GUESS_DSTATE │ │ │ │ 11415: 0055ca49 76 FUNC GLOBAL DEFAULT 12 migration_add_notifier_modes │ │ │ │ 11416: 005fadf9 502 FUNC GLOBAL DEFAULT 12 aarch64_sync_64_to_32 │ │ │ │ 11417: 012df6d0 4 OBJECT GLOBAL DEFAULT 25 global_dirty_tracking │ │ │ │ 11418: 00518af1 8 FUNC GLOBAL DEFAULT 12 qmp_blockdev_remove_medium │ │ │ │ 11419: 013013b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_DSTATE │ │ │ │ 11420: 002ffc6d 132 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_get_sts │ │ │ │ 11421: 012aacec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_RESET_EVENT │ │ │ │ - 11422: 0080a595 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp │ │ │ │ + 11422: 0080a59d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp │ │ │ │ 11423: 012b3794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_BUS_STOP_EVENT │ │ │ │ 11424: 011fee0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld20b │ │ │ │ 11425: 013010f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_EXEC_END_DSTATE │ │ │ │ 11426: 012aeae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC64_EVENT │ │ │ │ 11427: 0050f3d9 206 FUNC GLOBAL DEFAULT 12 AUD_del_capture │ │ │ │ 11428: 002fa155 12 FUNC GLOBAL DEFAULT 12 aml_and │ │ │ │ - 11429: 007bcb4d 18 FUNC GLOBAL DEFAULT 12 throttle_group_restart_tgm │ │ │ │ + 11429: 007bcb55 18 FUNC GLOBAL DEFAULT 12 throttle_group_restart_tgm │ │ │ │ 11430: 0059ad11 28 FUNC GLOBAL DEFAULT 12 replay_finish_event │ │ │ │ 11431: 011fed88 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld20h │ │ │ │ 11432: 0036d441 192 FUNC GLOBAL DEFAULT 12 build_vga_aml │ │ │ │ 11433: 011d0604 160 OBJECT GLOBAL DEFAULT 24 synth_ops │ │ │ │ - 11434: 0088efb9 256 FUNC GLOBAL DEFAULT 12 qemu_clock_deadline_ns_all │ │ │ │ + 11434: 0088efc1 256 FUNC GLOBAL DEFAULT 12 qemu_clock_deadline_ns_all │ │ │ │ 11435: 012b2f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_HANDLE_CONTROL_EVENT │ │ │ │ 11436: 01301c34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_RPR_READ_DSTATE │ │ │ │ 11437: 0130148c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_SET_DATA_DSTATE │ │ │ │ - 11438: 006f8071 244 FUNC GLOBAL DEFAULT 12 helper_gvec_addp_b │ │ │ │ - 11439: 00810311 4 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_READY_arg_members │ │ │ │ + 11438: 006f8079 244 FUNC GLOBAL DEFAULT 12 helper_gvec_addp_b │ │ │ │ + 11439: 00810319 4 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_READY_arg_members │ │ │ │ 11440: 012a5664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_Z2_LCD_ENABLE_DISABLE_RESULT_EVENT │ │ │ │ 11441: 012bb0f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_AUDIODEVS_EVENT │ │ │ │ - 11442: 006f834d 296 FUNC GLOBAL DEFAULT 12 helper_gvec_addp_d │ │ │ │ + 11442: 006f8355 296 FUNC GLOBAL DEFAULT 12 helper_gvec_addp_d │ │ │ │ 11443: 01301336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_FILE_NEW_FD_DSTATE │ │ │ │ 11444: 005d1351 128 FUNC GLOBAL DEFAULT 12 helper_gvec_shl16i │ │ │ │ 11445: 012b6bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_DELETE_BLOCK_EVENT │ │ │ │ - 11446: 007f8655 142 FUNC GLOBAL DEFAULT 12 visit_type_uint8List │ │ │ │ + 11446: 007f865d 142 FUNC GLOBAL DEFAULT 12 visit_type_uint8List │ │ │ │ 11447: 01301282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_WRITE_ZEROES_FAIL_DSTATE │ │ │ │ - 11448: 006f8165 244 FUNC GLOBAL DEFAULT 12 helper_gvec_addp_h │ │ │ │ + 11448: 006f816d 244 FUNC GLOBAL DEFAULT 12 helper_gvec_addp_h │ │ │ │ 11449: 01179b74 12 OBJECT GLOBAL DEFAULT 21 CxlUncorErrorType_lookup │ │ │ │ - 11450: 00844675 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties │ │ │ │ + 11450: 0084467d 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties │ │ │ │ 11451: 0130131a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_ALLOW_DSTATE │ │ │ │ 11452: 012ba02c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_FIRMWARE_LOG_EVENT │ │ │ │ 11453: 00599c95 224 FUNC GLOBAL DEFAULT 12 replay_async_events │ │ │ │ 11454: 01301368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_COMPLETE_DSTATE │ │ │ │ 11455: 011fed04 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld20w │ │ │ │ 11456: 012b464c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_STATE_PENDING_ESTIMATE_EVENT │ │ │ │ 11457: 01176344 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint16_equal │ │ │ │ 11458: 01301afa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_READ_DATA_DSTATE │ │ │ │ 11459: 01302dfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_BDSM_ENABLED_DSTATE │ │ │ │ 11460: 005d007d 116 FUNC GLOBAL DEFAULT 12 helper_gvec_subs8 │ │ │ │ - 11461: 006f003d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fsub_b16 │ │ │ │ + 11461: 006f0045 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fsub_b16 │ │ │ │ 11462: 005d1be1 124 FUNC GLOBAL DEFAULT 12 helper_gvec_shl16v │ │ │ │ - 11463: 006f8259 244 FUNC GLOBAL DEFAULT 12 helper_gvec_addp_s │ │ │ │ + 11463: 006f8261 244 FUNC GLOBAL DEFAULT 12 helper_gvec_addp_s │ │ │ │ 11464: 012b6808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FILE_OUTGOING_EVENT │ │ │ │ 11465: 005740d5 76 FUNC GLOBAL DEFAULT 12 vmstate_register_ram │ │ │ │ - 11466: 007f00a9 140 FUNC GLOBAL DEFAULT 12 qemu_chr_be_update_read_handlers │ │ │ │ + 11466: 007f00b1 140 FUNC GLOBAL DEFAULT 12 qemu_chr_be_update_read_handlers │ │ │ │ 11467: 012af1a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_DATA_WRITE_EVENT │ │ │ │ - 11468: 0081e6f9 188 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple │ │ │ │ + 11468: 0081e701 188 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple │ │ │ │ 11469: 01303728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CALC_DIRTY_RATE_DSTATE │ │ │ │ 11470: 00613921 4 FUNC GLOBAL DEFAULT 12 helper_vfp_divd │ │ │ │ 11471: 004dde11 244 FUNC GLOBAL DEFAULT 12 vfio_multifd_cleanup │ │ │ │ 11472: 011fec80 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld21b │ │ │ │ - 11473: 0083ebcd 1184 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions_members │ │ │ │ + 11473: 0083ebd5 1184 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions_members │ │ │ │ 11474: 011d9994 96 OBJECT GLOBAL DEFAULT 24 mixeng_clip │ │ │ │ 11475: 011eadd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vctp │ │ │ │ 11476: 006138f5 38 FUNC GLOBAL DEFAULT 12 helper_vfp_divh │ │ │ │ 11477: 012af4b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_RTC_WRITE_EVENT │ │ │ │ 11478: 0054dae5 76 FUNC GLOBAL DEFAULT 12 tpm_backend_get_tpm_version │ │ │ │ 11479: 005cf91d 136 FUNC GLOBAL DEFAULT 12 helper_mulsh_i64 │ │ │ │ 11480: 011febfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld21h │ │ │ │ 11481: 012b7688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_PRE_SAVE_RES_EVENT │ │ │ │ 11482: 004fdbb1 252 FUNC GLOBAL DEFAULT 12 vhost_svq_start │ │ │ │ - 11483: 0071895d 736 FUNC GLOBAL DEFAULT 12 vfio_pci_populate_device │ │ │ │ + 11483: 00718965 736 FUNC GLOBAL DEFAULT 12 vfio_pci_populate_device │ │ │ │ 11484: 013018ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_MONITORS_CONFIG_DSTATE │ │ │ │ - 11485: 008362c5 84 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu_members │ │ │ │ + 11485: 008362cd 84 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu_members │ │ │ │ 11486: 0120174c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_addp_b │ │ │ │ 11487: 012b5084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_RECV_READ_EVENT │ │ │ │ 11488: 0032ebb9 68 FUNC GLOBAL DEFAULT 12 rom_add_option │ │ │ │ - 11489: 00731161 128 FUNC GLOBAL DEFAULT 12 qdev_finalize_clocklist │ │ │ │ - 11490: 0086355d 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions │ │ │ │ + 11489: 00731169 128 FUNC GLOBAL DEFAULT 12 qdev_finalize_clocklist │ │ │ │ + 11490: 00863565 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions │ │ │ │ 11491: 013015f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_IOTLB_LOOKUP_MISS_DSTATE │ │ │ │ 11492: 012015c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_addp_d │ │ │ │ 11493: 013027fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_READ_START_DSTATE │ │ │ │ 11494: 013029c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_DUALTIMER_WRITE_DSTATE │ │ │ │ 11495: 011f8560 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshlsb │ │ │ │ 11496: 0061391d 4 FUNC GLOBAL DEFAULT 12 helper_vfp_divs │ │ │ │ 11497: 011dddd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl16i │ │ │ │ 11498: 012b475c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_END_EVENT │ │ │ │ 11499: 012a2f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_SETUP_CDROM_EVENT │ │ │ │ 11500: 012016c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_addp_h │ │ │ │ - 11501: 00803abd 132 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeType │ │ │ │ + 11501: 00803ac5 132 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeType │ │ │ │ 11502: 012b1d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_INVALID_HPET_CFG_EVENT │ │ │ │ 11503: 004d9cdd 60 FUNC GLOBAL DEFAULT 12 vfio_cpr_delete_vector_fd │ │ │ │ 11504: 012aec64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_MASKED_EVENT │ │ │ │ 11505: 012a3140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_PARSE_BLOCKSTATUS_COMPLIANCE_EVENT │ │ │ │ 11506: 01303568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ 11507: 004e5bbd 200 FUNC GLOBAL DEFAULT 12 vfio_user_send_async │ │ │ │ 11508: 012a2760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_BUG1717_WORKAROUND_EVENT │ │ │ │ - 11509: 007e16b5 212 FUNC GLOBAL DEFAULT 12 laio_init │ │ │ │ - 11510: 00876db9 168 FUNC GLOBAL DEFAULT 12 qemu_fd_getfs │ │ │ │ + 11509: 007e16bd 212 FUNC GLOBAL DEFAULT 12 laio_init │ │ │ │ + 11510: 00876dc1 168 FUNC GLOBAL DEFAULT 12 qemu_fd_getfs │ │ │ │ 11511: 011f84dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshlsh │ │ │ │ 11512: 005e7f19 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_exit_cb │ │ │ │ - 11513: 00817f91 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_EXPORT_DELETED_arg_members │ │ │ │ + 11513: 00817f99 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_EXPORT_DELETED_arg_members │ │ │ │ 11514: 011feb78 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld21w │ │ │ │ - 11515: 0082b019 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_balloon_arg_members │ │ │ │ - 11516: 0083e015 58 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfoList │ │ │ │ - 11517: 00770655 148 FUNC GLOBAL DEFAULT 12 job_user_pause_locked │ │ │ │ + 11515: 0082b021 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_balloon_arg_members │ │ │ │ + 11516: 0083e01d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfoList │ │ │ │ + 11517: 0077065d 148 FUNC GLOBAL DEFAULT 12 job_user_pause_locked │ │ │ │ 11518: 012a44e0 12 OBJECT GLOBAL DEFAULT 24 scsi_trace_events │ │ │ │ 11519: 0050ff3d 116 FUNC GLOBAL DEFAULT 12 audio_rate_get_bytes │ │ │ │ 11520: 011dd594 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl16v │ │ │ │ 11521: 01201644 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_addp_s │ │ │ │ 11522: 012b234c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_TPM_COMMAND_EVENT │ │ │ │ 11523: 005579d5 1740 FUNC GLOBAL DEFAULT 12 hmp_info_migrate_parameters │ │ │ │ 11524: 012a43f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_META_REPLY_EVENT │ │ │ │ 11525: 01302752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_TX_RINGS_PPN_DSTATE │ │ │ │ 11526: 012b6db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_GID_EVENT │ │ │ │ 11527: 011f8458 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshlsw │ │ │ │ 11528: 013033f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_SSF_DSTATE │ │ │ │ 11529: 011f4c24 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsub_scalarb │ │ │ │ 11530: 012ab8bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_DISABLE_EVENT │ │ │ │ - 11531: 0079ba31 58 FUNC GLOBAL DEFAULT 12 progress_work_done │ │ │ │ + 11531: 0079ba39 58 FUNC GLOBAL DEFAULT 12 progress_work_done │ │ │ │ 11532: 00600451 198 FUNC GLOBAL DEFAULT 12 el_is_in_host │ │ │ │ 11533: 011edab4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpgeb │ │ │ │ 11534: 012a6c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_UPDATE_PARAMETERS_EVENT │ │ │ │ 11535: 00383185 88 FUNC GLOBAL DEFAULT 12 i2c_bus_release │ │ │ │ 11536: 011f4ba0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsub_scalarh │ │ │ │ 11537: 012a4c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKDIR_RETURN_EVENT │ │ │ │ 11538: 00560cd9 76 FUNC GLOBAL DEFAULT 12 multifd_recv_all_channels_created │ │ │ │ 11539: 01303468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_GUEST_LEDS_DSTATE │ │ │ │ 11540: 011eda30 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpgeh │ │ │ │ - 11541: 0084bbd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressLegacy │ │ │ │ + 11541: 0084bbe1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressLegacy │ │ │ │ 11542: 01302b0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ATTACH_KERNEL_DSTATE │ │ │ │ 11543: 01302606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_TIMERS_INITIALIZED_DSTATE │ │ │ │ - 11544: 007e90c9 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers_full │ │ │ │ - 11545: 0073578d 54 FUNC GLOBAL DEFAULT 12 object_property_add_const_link │ │ │ │ - 11546: 0075b69d 2260 FUNC GLOBAL DEFAULT 12 drive_new │ │ │ │ + 11544: 007e90d1 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers_full │ │ │ │ + 11545: 00735795 54 FUNC GLOBAL DEFAULT 12 object_property_add_const_link │ │ │ │ + 11546: 0075b6a5 2260 FUNC GLOBAL DEFAULT 12 drive_new │ │ │ │ 11547: 012b24ac 192 OBJECT GLOBAL DEFAULT 24 hw_ufs_trace_events │ │ │ │ 11548: 013031e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_FILL_DSTATE │ │ │ │ 11549: 005268c1 58 FUNC GLOBAL DEFAULT 12 dma_buf_read │ │ │ │ - 11550: 00a7e984 3 OBJECT GLOBAL DEFAULT 14 sense_code_OVERLAPPED_COMMANDS │ │ │ │ + 11550: 00a7e99c 3 OBJECT GLOBAL DEFAULT 14 sense_code_OVERLAPPED_COMMANDS │ │ │ │ 11551: 011e2dc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxq_le │ │ │ │ 11552: 005e3259 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_be │ │ │ │ 11553: 012b0c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_GET_LIST_EVENT │ │ │ │ 11554: 012b4f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_INTERRUPT_EVENT │ │ │ │ 11555: 012a998c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_CTLR_READ_EVENT │ │ │ │ 11556: 00333dd9 6 FUNC GLOBAL DEFAULT 12 machine_mem_merge │ │ │ │ 11557: 0059bd0d 224 FUNC GLOBAL DEFAULT 12 replay_input_event │ │ │ │ - 11558: 008410a1 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_CONNECTED_arg_members │ │ │ │ + 11558: 008410a9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_CONNECTED_arg_members │ │ │ │ 11559: 0130203a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_FLUSH_QUEUE_DSTATE │ │ │ │ - 11560: 0086010d 192 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo │ │ │ │ + 11560: 00860115 192 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo │ │ │ │ 11561: 002ce829 196 FUNC GLOBAL DEFAULT 12 qmp_add_client_spice │ │ │ │ 11562: 011f4b1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsub_scalarw │ │ │ │ - 11563: 0081e3e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VersionInfo │ │ │ │ - 11564: 007fd5cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptions │ │ │ │ + 11563: 0081e3ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_VersionInfo │ │ │ │ + 11564: 007fd5d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptions │ │ │ │ 11565: 011ed9ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpgew │ │ │ │ - 11566: 00766691 68 FUNC GLOBAL DEFAULT 12 bdrv_schedule_unref │ │ │ │ + 11566: 00766699 68 FUNC GLOBAL DEFAULT 12 bdrv_schedule_unref │ │ │ │ 11567: 012bb68c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SCREENDUMP_EVENT │ │ │ │ 11568: 004400d9 10 FUNC GLOBAL DEFAULT 12 msix_present │ │ │ │ - 11569: 0088d121 220 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_rdlock │ │ │ │ + 11569: 0088d129 220 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_rdlock │ │ │ │ 11570: 01302b82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_CONTROL_DSTATE │ │ │ │ - 11571: 007fe5d1 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper │ │ │ │ + 11571: 007fe5d9 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper │ │ │ │ 11572: 01176a9c 24 OBJECT GLOBAL DEFAULT 21 blk_exp_vduse_blk │ │ │ │ 11573: 012a2f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_SETUP_PREADV_EVENT │ │ │ │ - 11574: 0086e9dd 274 FUNC GLOBAL DEFAULT 12 qdict_put_obj │ │ │ │ + 11574: 0086e9e5 274 FUNC GLOBAL DEFAULT 12 qdict_put_obj │ │ │ │ 11575: 012b7868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_SKIP_EVENT │ │ │ │ - 11576: 008723b5 56 FUNC GLOBAL DEFAULT 12 qdict_set_default_str │ │ │ │ + 11576: 008723bd 56 FUNC GLOBAL DEFAULT 12 qdict_set_default_str │ │ │ │ 11577: 012b2eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_BAUD_EVENT │ │ │ │ 11578: 012b0578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_START_EVENT │ │ │ │ 11579: 01302b68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_PACKET_COMPLETE_DSTATE │ │ │ │ - 11580: 0080e941 536 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk_members │ │ │ │ + 11580: 0080e949 536 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk_members │ │ │ │ 11581: 012afdc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_CHECK_CONDITION_EVENT │ │ │ │ 11582: 01302bde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_ERROR_DSTATE │ │ │ │ 11583: 0121f688 84 OBJECT GLOBAL DEFAULT 24 qemu_mon_opts │ │ │ │ 11584: 012acf88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VM_STATE_STOPPED_EVENT │ │ │ │ 11585: 005c9a99 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muli │ │ │ │ - 11586: 0071d9c1 324 FUNC GLOBAL DEFAULT 12 qemu_put_virtqueue_element │ │ │ │ + 11586: 0071d9c9 324 FUNC GLOBAL DEFAULT 12 qemu_put_virtqueue_element │ │ │ │ 11587: 00589cd1 200 FUNC GLOBAL DEFAULT 12 qemu_net_queue_send │ │ │ │ 11588: 0052fdc5 18 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_addr │ │ │ │ - 11589: 00765d6d 22 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_stats │ │ │ │ + 11589: 00765d75 22 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_stats │ │ │ │ 11590: 011f83d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshlub │ │ │ │ 11591: 011e34f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminq_le │ │ │ │ 11592: 002e9229 104 FUNC GLOBAL DEFAULT 12 gdb_find_static_feature │ │ │ │ 11593: 01301e68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_MEM_BLOCKED_READ_DSTATE │ │ │ │ 11594: 002f8f8d 228 FUNC GLOBAL DEFAULT 12 crs_replace_with_free_ranges │ │ │ │ 11595: 005410ed 28 FUNC GLOBAL DEFAULT 12 qtest_driver │ │ │ │ - 11596: 0081c57d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_add_arg_members │ │ │ │ - 11597: 007fbd6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsList │ │ │ │ + 11596: 0081c585 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_add_arg_members │ │ │ │ + 11597: 007fbd75 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsList │ │ │ │ 11598: 012acd48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIMC_EVENT │ │ │ │ 11599: 005c9a69 48 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muls │ │ │ │ - 11600: 008641c9 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_disconnected │ │ │ │ + 11600: 008641d1 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_disconnected │ │ │ │ 11601: 011f8350 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshluh │ │ │ │ 11602: 012aaf6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_RESET_EVENT │ │ │ │ - 11603: 007e13d9 556 FUNC GLOBAL DEFAULT 12 laio_co_submit │ │ │ │ + 11603: 007e13e1 556 FUNC GLOBAL DEFAULT 12 laio_co_submit │ │ │ │ 11604: 00613fad 10 FUNC GLOBAL DEFAULT 12 helper_vfp_shtod │ │ │ │ 11605: 00580369 576 FUNC GLOBAL DEFAULT 12 hmp_help_cmd │ │ │ │ 11606: 00340aa5 64 FUNC GLOBAL DEFAULT 12 cxl_initialize_t3_ld_cci │ │ │ │ 11607: 00533f09 40 FUNC GLOBAL DEFAULT 12 physical_memory_dirty_bits_cleared │ │ │ │ 11608: 0130259e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_IOCTL_SGIO_COMMAND_DSTATE │ │ │ │ 11609: 0056297d 34 FUNC GLOBAL DEFAULT 12 migrate_release_ram │ │ │ │ 11610: 012b5dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_GPIO_READ_EVENT │ │ │ │ 11611: 012ba09c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_USB_EVENT │ │ │ │ - 11612: 007f3d21 62 FUNC GLOBAL DEFAULT 12 monitor_puts │ │ │ │ + 11612: 007f3d29 62 FUNC GLOBAL DEFAULT 12 monitor_puts │ │ │ │ 11613: 012160c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosizd │ │ │ │ 11614: 004f6da5 812 FUNC GLOBAL DEFAULT 12 vhost_load_backend_state │ │ │ │ 11615: 01302f9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_SET_MEM_TABLE_WITHFD_DSTATE │ │ │ │ 11616: 006147ad 38 FUNC GLOBAL DEFAULT 12 helper_vfp_shtoh │ │ │ │ 11617: 012b7228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_EVENT │ │ │ │ 11618: 012161d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosizh │ │ │ │ - 11619: 006f4c0d 108 FUNC GLOBAL DEFAULT 12 helper_gvec_usra_b │ │ │ │ - 11620: 006f4d51 150 FUNC GLOBAL DEFAULT 12 helper_gvec_usra_d │ │ │ │ + 11619: 006f4c15 108 FUNC GLOBAL DEFAULT 12 helper_gvec_usra_b │ │ │ │ + 11620: 006f4d59 150 FUNC GLOBAL DEFAULT 12 helper_gvec_usra_d │ │ │ │ 11621: 01301498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_FREE_DSTATE │ │ │ │ 11622: 002eedc5 292 FUNC GLOBAL DEFAULT 12 qemu_v9fs_synth_add_file │ │ │ │ - 11623: 0089ea7d 142 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecordList │ │ │ │ - 11624: 0070f53d 96 FUNC GLOBAL DEFAULT 12 vfio_container_del_section_window │ │ │ │ - 11625: 00876381 104 FUNC GLOBAL DEFAULT 12 aio_context_set_poll_params │ │ │ │ - 11626: 0071f429 96 FUNC GLOBAL DEFAULT 12 virtio_queue_set_guest_notifier_fd_handler │ │ │ │ + 11623: 0089ea85 142 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecordList │ │ │ │ + 11624: 0070f545 96 FUNC GLOBAL DEFAULT 12 vfio_container_del_section_window │ │ │ │ + 11625: 00876389 104 FUNC GLOBAL DEFAULT 12 aio_context_set_poll_params │ │ │ │ + 11626: 0071f431 96 FUNC GLOBAL DEFAULT 12 virtio_queue_set_guest_notifier_fd_handler │ │ │ │ 11627: 002c6655 10 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_ref │ │ │ │ 11628: 013010be 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_trace_c │ │ │ │ - 11629: 006f4c79 104 FUNC GLOBAL DEFAULT 12 helper_gvec_usra_h │ │ │ │ - 11630: 006efa29 140 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq0_d │ │ │ │ + 11629: 006f4c81 104 FUNC GLOBAL DEFAULT 12 helper_gvec_usra_h │ │ │ │ + 11630: 006efa31 140 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq0_d │ │ │ │ 11631: 011f82cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshluw │ │ │ │ 11632: 0061447d 8 FUNC GLOBAL DEFAULT 12 helper_vfp_shtos │ │ │ │ - 11633: 0080d405 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsList │ │ │ │ + 11633: 0080d40d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsList │ │ │ │ 11634: 00396109 256 FUNC GLOBAL DEFAULT 12 ide_cancel_dma_sync │ │ │ │ 11635: 0121614c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosizs │ │ │ │ 11636: 005f2391 76 FUNC GLOBAL DEFAULT 12 arm_pmu_timer_cb │ │ │ │ 11637: 005af8e1 72 FUNC GLOBAL DEFAULT 12 tcg_constant_vec_matching │ │ │ │ 11638: 012b53c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_DEL_EVENT │ │ │ │ 11639: 002f9dc5 120 FUNC GLOBAL DEFAULT 12 aml_arg │ │ │ │ 11640: 01178090 12 OBJECT GLOBAL DEFAULT 21 QuorumOpType_lookup │ │ │ │ - 11641: 006ef929 128 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq0_h │ │ │ │ + 11641: 006ef931 128 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq0_h │ │ │ │ 11642: 004fdab5 30 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_call_fd │ │ │ │ - 11643: 00861c05 196 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent │ │ │ │ + 11643: 00861c0d 196 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent │ │ │ │ 11644: 0121a024 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_disable_drv │ │ │ │ - 11645: 0072031d 1368 FUNC GLOBAL DEFAULT 12 virtio_load │ │ │ │ + 11645: 00720325 1368 FUNC GLOBAL DEFAULT 12 virtio_load │ │ │ │ 11646: 01301d58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_INTERRUPT_INVALID_PEER_DSTATE │ │ │ │ 11647: 005e5c0d 52 FUNC GLOBAL DEFAULT 12 cpu_ldw_code_mmu │ │ │ │ 11648: 013036b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMORY_DEVICES_DSTATE │ │ │ │ - 11649: 0081fced 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase_members │ │ │ │ + 11649: 0081fcf5 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase_members │ │ │ │ 11650: 012aef0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_PM_BAD_TRANSITION_EVENT │ │ │ │ - 11651: 006f4ce1 112 FUNC GLOBAL DEFAULT 12 helper_gvec_usra_s │ │ │ │ + 11651: 006f4ce9 112 FUNC GLOBAL DEFAULT 12 helper_gvec_usra_s │ │ │ │ 11652: 013029d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_READ_DSTATE │ │ │ │ - 11653: 0077c079 104 FUNC GLOBAL DEFAULT 12 block_acct_start │ │ │ │ + 11653: 0077c081 104 FUNC GLOBAL DEFAULT 12 block_acct_start │ │ │ │ 11654: 01302120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_WROTE_DSTATE │ │ │ │ 11655: 012af508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_READ_EVENT │ │ │ │ - 11656: 00827dc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPUList │ │ │ │ + 11656: 00827dcd 58 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPUList │ │ │ │ 11657: 013030bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_EXIT_DSTATE │ │ │ │ - 11658: 00838ba9 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_global_dirty_log │ │ │ │ - 11659: 00735bbd 164 FUNC GLOBAL DEFAULT 12 object_get_container │ │ │ │ + 11658: 00838bb1 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_global_dirty_log │ │ │ │ + 11659: 00735bc5 164 FUNC GLOBAL DEFAULT 12 object_get_container │ │ │ │ 11660: 013034e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_ASSERT_END_DSTATE │ │ │ │ 11661: 0052f455 124 FUNC GLOBAL DEFAULT 12 ram_discard_manager_register_listener │ │ │ │ 11662: 012aa93c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LED_SET_INTENSITY_EVENT │ │ │ │ 11663: 0130291c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SEQUENCER_OP_DSTATE │ │ │ │ - 11664: 006ef9a9 128 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq0_s │ │ │ │ + 11664: 006ef9b1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq0_s │ │ │ │ 11665: 01303228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_POSTCOPY_SEND_DISCARD_BITMAP_DSTATE │ │ │ │ 11666: 0041c1b9 4 FUNC GLOBAL DEFAULT 12 vhost_net_config_mask │ │ │ │ 11667: 011dc0f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu16 │ │ │ │ 11668: 002bdfa9 176 FUNC GLOBAL DEFAULT 12 uint32_to_bfloat16 │ │ │ │ 11669: 004f6a25 104 FUNC GLOBAL DEFAULT 12 vhost_set_device_state_fd │ │ │ │ 11670: 012ad4b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_TX_DISABLED_EVENT │ │ │ │ 11671: 013013da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_SERVER_FLAGS_DSTATE │ │ │ │ - 11672: 0079042d 170 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_append │ │ │ │ - 11673: 0071e121 118 FUNC GLOBAL DEFAULT 12 virtio_add_queue │ │ │ │ - 11674: 008757b5 56 FUNC GLOBAL DEFAULT 12 aio_add_ready_handler │ │ │ │ + 11672: 00790435 170 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_append │ │ │ │ + 11673: 0071e129 118 FUNC GLOBAL DEFAULT 12 virtio_add_queue │ │ │ │ + 11674: 008757bd 56 FUNC GLOBAL DEFAULT 12 aio_add_ready_handler │ │ │ │ 11675: 00330fed 424 FUNC GLOBAL DEFAULT 12 qmp_x_query_numa │ │ │ │ 11676: 00658fdd 292 FUNC GLOBAL DEFAULT 12 smmu_iotlb_inv_iova │ │ │ │ 11677: 01301636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_REALIZE_DSTATE │ │ │ │ 11678: 00546881 8 FUNC GLOBAL DEFAULT 12 cryptodev_backend_set_ready │ │ │ │ 11679: 012b78a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_RAM_DISCARD_EVENT │ │ │ │ 11680: 0130340c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_CLAMP_RECT_DSTATE │ │ │ │ 11681: 012b884c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_DISCONNECT_FINISH_EVENT │ │ │ │ 11682: 012ab88c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCOM_WRITE_EVENT │ │ │ │ - 11683: 0087f5b5 128 FUNC GLOBAL DEFAULT 12 qemu_fprintf │ │ │ │ + 11683: 0087f5bd 128 FUNC GLOBAL DEFAULT 12 qemu_fprintf │ │ │ │ 11684: 012b8acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYCHANGELISTENER_UNREGISTER_EVENT │ │ │ │ - 11685: 00829035 16 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo_members │ │ │ │ + 11685: 0082903d 16 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo_members │ │ │ │ 11686: 01301f46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_ECR0_DSTATE │ │ │ │ 11687: 012a5ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_DATA_EVENT │ │ │ │ 11688: 011ffd84 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb_sg_sh │ │ │ │ - 11689: 0075dfad 104 FUNC GLOBAL DEFAULT 12 qmp_block_job_set_speed │ │ │ │ - 11690: 00878c21 148 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_init │ │ │ │ + 11689: 0075dfb5 104 FUNC GLOBAL DEFAULT 12 qmp_block_job_set_speed │ │ │ │ + 11690: 00878c29 148 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_init │ │ │ │ 11691: 005cf59d 64 FUNC GLOBAL DEFAULT 12 tcg_exec_unrealizefn │ │ │ │ 11692: 005287e5 212 FUNC GLOBAL DEFAULT 12 ram_block_attributes_create │ │ │ │ 11693: 012a2830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_GET_PATH_EVENT │ │ │ │ 11694: 0056fed9 452 FUNC GLOBAL DEFAULT 12 dump_vmstate_json_to_file │ │ │ │ - 11695: 00748f79 84 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_decrypt_helper │ │ │ │ + 11695: 00748f81 84 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_decrypt_helper │ │ │ │ 11696: 003effa5 4 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip6_info │ │ │ │ 11697: 0120d71c 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha256su0 │ │ │ │ 11698: 01301340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_FAIL_DSTATE │ │ │ │ 11699: 01301842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_UPDATE_MODE_DSTATE │ │ │ │ 11700: 012b6828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FD_OUTGOING_EVENT │ │ │ │ 11701: 0120d698 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha256su1 │ │ │ │ - 11702: 0071ee49 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_addr │ │ │ │ + 11702: 0071ee51 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_addr │ │ │ │ 11703: 0130152a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REG_READ_DSTATE │ │ │ │ 11704: 00339599 116 FUNC GLOBAL DEFAULT 12 sysbus_init_ioports │ │ │ │ 11705: 012a5264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UP_READ_EVENT │ │ │ │ 11706: 0043fef9 140 FUNC GLOBAL DEFAULT 12 msix_is_masked │ │ │ │ 11707: 013025d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_UNSUPPORTED_DSTATE │ │ │ │ - 11708: 0074849d 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_from_disk_endian │ │ │ │ + 11708: 007484a5 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_from_disk_endian │ │ │ │ 11709: 012a8970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_WRITEW_EVENT │ │ │ │ - 11710: 0086f91d 46 FUNC GLOBAL DEFAULT 12 qbool_from_bool │ │ │ │ + 11710: 0086f925 46 FUNC GLOBAL DEFAULT 12 qbool_from_bool │ │ │ │ 11711: 012b8fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_GT_UPDATE_IRQ_EVENT │ │ │ │ - 11712: 0081bd39 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper │ │ │ │ + 11712: 0081bd41 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper │ │ │ │ 11713: 011ffd00 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb_sg_sw │ │ │ │ 11714: 005e3019 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_be │ │ │ │ - 11715: 008a224d 58 FUNC GLOBAL DEFAULT 12 qapi_free_EbpfObject │ │ │ │ + 11715: 008a2255 58 FUNC GLOBAL DEFAULT 12 qapi_free_EbpfObject │ │ │ │ 11716: 0130212e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_WRN_RX_DESC_MODES_NOT_SUPP_DSTATE │ │ │ │ 11717: 0056273d 34 FUNC GLOBAL DEFAULT 12 migrate_auto_converge │ │ │ │ 11718: 004fdad5 30 FUNC GLOBAL DEFAULT 12 vhost_svq_get_vring_addr │ │ │ │ 11719: 012bad14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_SEEK_EVENT │ │ │ │ 11720: 013020da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_WRITE_DSTATE │ │ │ │ 11721: 00562911 34 FUNC GLOBAL DEFAULT 12 migrate_postcopy_preempt │ │ │ │ 11722: 012b4094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_SET_CTL_EVENT │ │ │ │ 11723: 01302274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_VLAN_IS_VLAN_PKT_DSTATE │ │ │ │ 11724: 01302b84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_RESET_DSTATE │ │ │ │ 11725: 013010b7 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_sockets_c │ │ │ │ 11726: 011eb06c 132 OBJECT GLOBAL DEFAULT 24 helper_info_yield │ │ │ │ - 11727: 00851ad9 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc │ │ │ │ + 11727: 00851ae1 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc │ │ │ │ 11728: 0032ff65 220 FUNC GLOBAL DEFAULT 12 hmp_memsave │ │ │ │ - 11729: 0081348d 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_add │ │ │ │ + 11729: 00813495 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_add │ │ │ │ 11730: 005e207d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_le_mmu │ │ │ │ 11731: 0130156e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_STS_IOPORT_READB_DSTATE │ │ │ │ - 11732: 00722abd 172 FUNC GLOBAL DEFAULT 12 qmp_decode_protocols │ │ │ │ - 11733: 006f1be5 134 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_nf_h │ │ │ │ + 11732: 00722ac5 172 FUNC GLOBAL DEFAULT 12 qmp_decode_protocols │ │ │ │ + 11733: 006f1bed 134 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_nf_h │ │ │ │ 11734: 00465571 1796 FUNC GLOBAL DEFAULT 12 esp_reg_write │ │ │ │ 11735: 013023a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CMB_INVALID_CBA_DSTATE │ │ │ │ 11736: 012a2fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_SERVER_STATUS_EVENT │ │ │ │ 11737: 0052286d 144 FUNC GLOBAL DEFAULT 12 add_boot_device_lchs │ │ │ │ 11738: 013022fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_WRITE_DSTATE │ │ │ │ - 11739: 00828419 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfo │ │ │ │ - 11740: 0071de4d 192 FUNC GLOBAL DEFAULT 12 virtio_queue_notify │ │ │ │ + 11739: 00828421 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfo │ │ │ │ + 11740: 0071de55 192 FUNC GLOBAL DEFAULT 12 virtio_queue_notify │ │ │ │ 11741: 012b6e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_REQUESTED_EVENT │ │ │ │ 11742: 012b4ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_PBA_ENABLE_EVENT │ │ │ │ 11743: 002f68ed 256 FUNC GLOBAL DEFAULT 12 v9fs_co_opendir │ │ │ │ - 11744: 00749b81 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_int │ │ │ │ - 11745: 00861cc9 284 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent_members │ │ │ │ + 11744: 00749b89 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_int │ │ │ │ + 11745: 00861cd1 284 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent_members │ │ │ │ 11746: 012ad898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_PH_CSUM_EVENT │ │ │ │ 11747: 005e0299 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_le │ │ │ │ 11748: 01302bdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ASYNC_PACKET_DSTATE │ │ │ │ 11749: 0130331c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_BLOCK_ATTRIBUTES_STATE_CHANGE_DSTATE │ │ │ │ 11750: 012b6718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_SAVE_FD_EVENT │ │ │ │ - 11751: 006f1c6d 134 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_nf_s │ │ │ │ + 11751: 006f1c75 134 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_nf_s │ │ │ │ 11752: 01302e38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_WRITE_DSTATE │ │ │ │ 11753: 006092c1 6 FUNC GLOBAL DEFAULT 12 vfp_set_fpcr │ │ │ │ 11754: 013015ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_TRANSLATE_ABORT_DSTATE │ │ │ │ 11755: 013013ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_START_DSTATE │ │ │ │ - 11756: 008a003d 142 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceList │ │ │ │ + 11756: 008a0045 142 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceList │ │ │ │ 11757: 003a1b85 128 FUNC GLOBAL DEFAULT 12 gic_dist_set_priority │ │ │ │ 11758: 01301396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_MAGIC_DSTATE │ │ │ │ - 11759: 00815155 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_finalize │ │ │ │ + 11759: 0081515d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_finalize │ │ │ │ 11760: 013035a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ADD_DSTATE │ │ │ │ 11761: 012b78e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_APPROVE_SWITCHOVER_EVENT │ │ │ │ - 11762: 006cc1b9 356 FUNC GLOBAL DEFAULT 12 helper_v7m_blxns │ │ │ │ - 11763: 00888e6d 304 FUNC GLOBAL DEFAULT 12 int128_rems │ │ │ │ + 11762: 006cc1c1 356 FUNC GLOBAL DEFAULT 12 helper_v7m_blxns │ │ │ │ + 11763: 00888e75 304 FUNC GLOBAL DEFAULT 12 int128_rems │ │ │ │ 11764: 002f7125 204 FUNC GLOBAL DEFAULT 12 v9fs_co_link │ │ │ │ - 11765: 00888cb1 132 FUNC GLOBAL DEFAULT 12 int128_remu │ │ │ │ - 11766: 007fef39 196 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry │ │ │ │ - 11767: 00827fe1 58 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfoWrapper │ │ │ │ + 11765: 00888cb9 132 FUNC GLOBAL DEFAULT 12 int128_remu │ │ │ │ + 11766: 007fef41 196 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry │ │ │ │ + 11767: 00827fe9 58 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfoWrapper │ │ │ │ 11768: 011dc070 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu32 │ │ │ │ 11769: 012a396c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_POLL_ERR_EVENT │ │ │ │ 11770: 0032ed99 16 FUNC GLOBAL DEFAULT 12 rom_set_fw │ │ │ │ 11771: 0130219c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_RDTR_FPD_RUNNING_DSTATE │ │ │ │ 11772: 01301cec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_MASKED_PENDING_DSTATE │ │ │ │ 11773: 013015ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_NOTIFY_FLAG_DEL_DSTATE │ │ │ │ - 11774: 0089de55 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_launch_measure │ │ │ │ + 11774: 0089de5d 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_launch_measure │ │ │ │ 11775: 013016fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_SECTOR_ERASE_START_DSTATE │ │ │ │ 11776: 005b6c29 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i32 │ │ │ │ - 11777: 008103ed 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_WRITE_THRESHOLD_arg_members │ │ │ │ + 11777: 008103f5 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_WRITE_THRESHOLD_arg_members │ │ │ │ 11778: 013030b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_PRESENT_DSTATE │ │ │ │ 11779: 011ffbf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb_sg_ub │ │ │ │ 11780: 012b3ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DOORBELL_ACK_EVENT │ │ │ │ 11781: 012b1504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_WRITE_DATAPORT_EVENT │ │ │ │ - 11782: 00a7e948 3 OBJECT GLOBAL DEFAULT 14 sense_code_SPACE_ALLOC_FAILED │ │ │ │ - 11783: 0088b8e5 8 FUNC GLOBAL DEFAULT 12 aio_co_wake │ │ │ │ + 11782: 00a7e960 3 OBJECT GLOBAL DEFAULT 14 sense_code_SPACE_ALLOC_FAILED │ │ │ │ + 11783: 0088b8ed 8 FUNC GLOBAL DEFAULT 12 aio_co_wake │ │ │ │ 11784: 013011be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_YIELD_BACK_DSTATE │ │ │ │ 11785: 012bb0b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INJECT_GHES_V2_ERROR_EVENT │ │ │ │ 11786: 002d4f55 12 FUNC GLOBAL DEFAULT 12 vnc_server_fb_stride │ │ │ │ 11787: 011ffb74 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb_sg_uh │ │ │ │ 11788: 01301cb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_BESTIRQ_DSTATE │ │ │ │ 11789: 012a7e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RC4030_READ_EVENT │ │ │ │ - 11790: 00763dd5 208 FUNC GLOBAL DEFAULT 12 bdrv_parse_cache_mode │ │ │ │ + 11790: 00763ddd 208 FUNC GLOBAL DEFAULT 12 bdrv_parse_cache_mode │ │ │ │ 11791: 012b7118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SEND_RP_MESSAGE_EVENT │ │ │ │ 11792: 012a2930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_QUEUE_EVENT │ │ │ │ 11793: 01205be0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umulh_b │ │ │ │ - 11794: 00829d0d 336 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions_members │ │ │ │ + 11794: 00829d15 336 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions_members │ │ │ │ 11795: 01205a54 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umulh_d │ │ │ │ 11796: 003eba45 196 FUNC GLOBAL DEFAULT 12 pcnet_common_init │ │ │ │ 11797: 012aad6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_ENTRY_EVENT │ │ │ │ - 11798: 008207ed 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase_members │ │ │ │ + 11798: 008207f5 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase_members │ │ │ │ 11799: 0052fab9 84 FUNC GLOBAL DEFAULT 12 memory_region_set_readonly │ │ │ │ 11800: 0130309c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_EXEC_INCOMING_DSTATE │ │ │ │ - 11801: 0088ac4d 12 FUNC GLOBAL DEFAULT 12 qemu_aio_ref │ │ │ │ + 11801: 0088ac55 12 FUNC GLOBAL DEFAULT 12 qemu_aio_ref │ │ │ │ 11802: 0130276c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_IO_DSTATE │ │ │ │ - 11803: 0084479d 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties │ │ │ │ + 11803: 008447a5 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties │ │ │ │ 11804: 013025ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_DATA_INVALID_DSTATE │ │ │ │ 11805: 01205b5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umulh_h │ │ │ │ - 11806: 00748bf9 192 FUNC GLOBAL DEFAULT 12 qcrypto_block_amend_options │ │ │ │ + 11806: 00748c01 192 FUNC GLOBAL DEFAULT 12 qcrypto_block_amend_options │ │ │ │ 11807: 01218144 132 OBJECT GLOBAL DEFAULT 24 helper_info_sub_usaturate │ │ │ │ 11808: 01301822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_DESTROY_TASK_DSTATE │ │ │ │ - 11809: 0074360d 76 FUNC GLOBAL DEFAULT 12 qio_channel_close │ │ │ │ - 11810: 0085816d 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_deleted │ │ │ │ + 11809: 00743615 76 FUNC GLOBAL DEFAULT 12 qio_channel_close │ │ │ │ + 11810: 00858175 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_deleted │ │ │ │ 11811: 01302526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_PCI_MAP_IRQ_DSTATE │ │ │ │ 11812: 01301d50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_RECV_DSTATE │ │ │ │ 11813: 0043d0c5 196 FUNC GLOBAL DEFAULT 12 eeprom93xx_new │ │ │ │ 11814: 012a9f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_WRITE_XIVE_EVENT │ │ │ │ 11815: 011ffaf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb_sg_uw │ │ │ │ 11816: 011763f8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int8 │ │ │ │ 11817: 00530295 14 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion │ │ │ │ 11818: 003b49c9 636 FUNC GLOBAL DEFAULT 12 pc_dimm_pre_plug │ │ │ │ 11819: 01302e36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_READ_DSTATE │ │ │ │ 11820: 01175fb4 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_int32 │ │ │ │ 11821: 00443cd9 708 FUNC GLOBAL DEFAULT 12 pci_register_bar │ │ │ │ 11822: 01205ad8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umulh_s │ │ │ │ 11823: 012b826c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_REGISTER_EVENT │ │ │ │ - 11824: 00861229 140 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper_members │ │ │ │ + 11824: 00861231 140 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper_members │ │ │ │ 11825: 01301bce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_WRITE_DSTATE │ │ │ │ - 11826: 0073f27d 196 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new │ │ │ │ + 11826: 0073f285 196 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new │ │ │ │ 11827: 01302f1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_WRITE_OFFSET_DSTATE │ │ │ │ 11828: 012ada38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_START_XMIT_EVENT │ │ │ │ 11829: 012aebb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_READ_EVENT │ │ │ │ 11830: 012bae54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATS_EVENT │ │ │ │ 11831: 00300509 2 FUNC GLOBAL DEFAULT 12 legacy_acpi_cpu_plug_cb │ │ │ │ - 11832: 007688ed 296 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver_opts │ │ │ │ + 11832: 007688f5 296 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver_opts │ │ │ │ 11833: 00329c05 124 FUNC GLOBAL DEFAULT 12 ptimer_set_period_from_clock │ │ │ │ 11834: 0059ebd1 384 FUNC GLOBAL DEFAULT 12 semihost_sys_stat │ │ │ │ 11835: 00296c15 140 FUNC GLOBAL DEFAULT 12 cpu_list_remove │ │ │ │ - 11836: 0081dbbd 132 FUNC GLOBAL DEFAULT 12 visit_type_OffAutoPCIBAR │ │ │ │ + 11836: 0081dbc5 132 FUNC GLOBAL DEFAULT 12 visit_type_OffAutoPCIBAR │ │ │ │ 11837: 01300fa8 4 OBJECT GLOBAL DEFAULT 25 dmg_uncompress_lzfse │ │ │ │ 11838: 012ac008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ETHLITE_PKT_LOST_EVENT │ │ │ │ 11839: 0130260c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_COMMAND_COMPLETE_DSTATE │ │ │ │ - 11840: 0080fc6d 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions │ │ │ │ + 11840: 0080fc75 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions │ │ │ │ 11841: 005440d1 228 FUNC GLOBAL DEFAULT 12 qemu_fdt_getprop │ │ │ │ 11842: 012b5318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_STATE_RESPONSE_EVENT │ │ │ │ 11843: 012bb30c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_EVENT_INJECT_EVENT │ │ │ │ 11844: 003fffe1 452 FUNC GLOBAL DEFAULT 12 igb_core_pci_realize │ │ │ │ 11845: 011fe1ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst40b │ │ │ │ - 11846: 0085100d 320 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus_members │ │ │ │ - 11847: 007f574d 240 FUNC GLOBAL DEFAULT 12 monitor_init_qmp │ │ │ │ + 11846: 00851015 320 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus_members │ │ │ │ + 11847: 007f5755 240 FUNC GLOBAL DEFAULT 12 monitor_init_qmp │ │ │ │ 11848: 013028fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_BURST_LENGTH_DSTATE │ │ │ │ 11849: 01303018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_UPDATE_EVENTS_DSTATE │ │ │ │ - 11850: 007119ad 2 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_close │ │ │ │ - 11851: 008a578d 128 FUNC GLOBAL DEFAULT 12 vu_queue_avail_bytes │ │ │ │ + 11850: 007119b5 2 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_close │ │ │ │ + 11851: 008a5795 128 FUNC GLOBAL DEFAULT 12 vu_queue_avail_bytes │ │ │ │ 11852: 012a35e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_CO_SUBMIT_EVENT │ │ │ │ 11853: 013019a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_SET_IRQ_LOWER_DSTATE │ │ │ │ 11854: 00522edd 28 FUNC GLOBAL DEFAULT 12 cpus_are_resettable │ │ │ │ 11855: 00662221 30 FUNC GLOBAL DEFAULT 12 arm_boot_address_space │ │ │ │ - 11856: 008203e1 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS │ │ │ │ + 11856: 008203e9 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS │ │ │ │ 11857: 011fe128 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst40h │ │ │ │ 11858: 01301034 8 OBJECT GLOBAL DEFAULT 25 qmp_cap_negotiation_commands │ │ │ │ - 11859: 008946d9 280 FUNC GLOBAL DEFAULT 12 iova_tree_alloc_map │ │ │ │ + 11859: 008946e1 280 FUNC GLOBAL DEFAULT 12 iova_tree_alloc_map │ │ │ │ 11860: 01301a3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_RES_DSTATE │ │ │ │ 11861: 01301356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_NEW_FD_DSTATE │ │ │ │ 11862: 00342ffd 32 FUNC GLOBAL DEFAULT 12 qemu_edid_size │ │ │ │ 11863: 0060b95d 132 FUNC GLOBAL DEFAULT 12 helper_rebuild_hflags_m32 │ │ │ │ - 11864: 00783329 118 FUNC GLOBAL DEFAULT 12 blk_co_pwritev_part │ │ │ │ + 11864: 00783331 118 FUNC GLOBAL DEFAULT 12 blk_co_pwritev_part │ │ │ │ 11865: 0047ea3d 192 FUNC GLOBAL DEFAULT 12 sdbus_get_cmd_line │ │ │ │ 11866: 012b7148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_HANDLE_RP_REQ_PAGES_EVENT │ │ │ │ 11867: 005e6c99 48 FUNC GLOBAL DEFAULT 12 tcg_cpu_init_cflags │ │ │ │ 11868: 013020c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MAC_WRITE_DSTATE │ │ │ │ 11869: 0130371c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CANCEL_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 11870: 012a5654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_Z2_AER915_SEND_TOO_LONG_EVENT │ │ │ │ 11871: 012a4604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_PUT_BUFFER_OUT_EVENT │ │ │ │ - 11872: 008354a1 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddressType │ │ │ │ + 11872: 008354a9 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddressType │ │ │ │ 11873: 012afd78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_WRITE_DATA_INVALID_EVENT │ │ │ │ 11874: 012aacfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CLEAR_RESET_BIT_EVENT │ │ │ │ 11875: 01301bf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPI_DSTATE │ │ │ │ 11876: 01301bd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_READ_FAULT_DSTATE │ │ │ │ 11877: 003783e5 308 FUNC GLOBAL DEFAULT 12 omap_dma_reset │ │ │ │ - 11878: 00893a99 496 FUNC GLOBAL DEFAULT 12 hbitmap_truncate │ │ │ │ + 11878: 00893aa1 496 FUNC GLOBAL DEFAULT 12 hbitmap_truncate │ │ │ │ 11879: 00575c91 48 FUNC GLOBAL DEFAULT 12 colo_checkpoint_delay_set │ │ │ │ 11880: 002f799d 356 FUNC GLOBAL DEFAULT 12 v9fs_co_mknod │ │ │ │ 11881: 011fe0a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst40w │ │ │ │ 11882: 00588be1 8 FUNC GLOBAL DEFAULT 12 netdev_add │ │ │ │ 11883: 012b5668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_PUSHED_EVENT │ │ │ │ 11884: 00439add 6 FUNC GLOBAL DEFAULT 12 nvme_ns_drain │ │ │ │ 11885: 01302aba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_OUT_DSTATE │ │ │ │ 11886: 00aa48e4 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_iothread_vq_mapping_list │ │ │ │ 11887: 012acee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_WRITE_UNKNOWN_EVENT │ │ │ │ 11888: 011db4e4 16 OBJECT GLOBAL DEFAULT 24 __jit_debug_descriptor │ │ │ │ 11889: 012aae0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_PFD2_CLK_EVENT │ │ │ │ - 11890: 0084d409 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsProvider │ │ │ │ + 11890: 0084d411 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsProvider │ │ │ │ 11891: 002ce609 432 FUNC GLOBAL DEFAULT 12 qmp_expire_password │ │ │ │ 11892: 002e9829 120 FUNC GLOBAL DEFAULT 12 gdb_append_thread_id │ │ │ │ - 11893: 00745d95 4 FUNC GLOBAL DEFAULT 12 qio_task_get_result_pointer │ │ │ │ + 11893: 00745d9d 4 FUNC GLOBAL DEFAULT 12 qio_task_get_result_pointer │ │ │ │ 11894: 005eb651 124 FUNC GLOBAL DEFAULT 12 arm_cpu_exec_halt │ │ │ │ - 11895: 007363c9 128 FUNC GLOBAL DEFAULT 12 object_property_add_str │ │ │ │ + 11895: 007363d1 128 FUNC GLOBAL DEFAULT 12 object_property_add_str │ │ │ │ 11896: 012a7afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_INPUT_CONNECTED_EVENT │ │ │ │ - 11897: 00861a85 196 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent │ │ │ │ + 11897: 00861a8d 196 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent │ │ │ │ 11898: 005e5925 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addq_be_mmu │ │ │ │ 11899: 005866c1 220 FUNC GLOBAL DEFAULT 12 netdev_del_completion │ │ │ │ - 11900: 0080f919 140 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2_members │ │ │ │ + 11900: 0080f921 140 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2_members │ │ │ │ 11901: 011fe020 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst41b │ │ │ │ 11902: 002efa25 42 FUNC GLOBAL DEFAULT 12 notsup_setxattr │ │ │ │ 11903: 012b5588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_EVENT │ │ │ │ 11904: 013021aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_ICR_BIT_IMS_DSTATE │ │ │ │ 11905: 013026ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SAVE_REQUEST_DSTATE │ │ │ │ 11906: 012b9c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_DRAM_EVENT_EVENT │ │ │ │ 11907: 011e4368 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addq_le │ │ │ │ - 11908: 007bcbd9 84 FUNC GLOBAL DEFAULT 12 throttle_group_get_config │ │ │ │ - 11909: 0071e0cd 84 FUNC GLOBAL DEFAULT 12 virtio_queue_reset │ │ │ │ + 11908: 007bcbe1 84 FUNC GLOBAL DEFAULT 12 throttle_group_get_config │ │ │ │ + 11909: 0071e0d5 84 FUNC GLOBAL DEFAULT 12 virtio_queue_reset │ │ │ │ 11910: 012bb970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT16_EVENT │ │ │ │ 11911: 011fdf9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst41h │ │ │ │ 11912: 005b4e5d 176 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i32 │ │ │ │ - 11913: 00765031 102 FUNC GLOBAL DEFAULT 12 bdrv_co_check │ │ │ │ + 11913: 00765039 102 FUNC GLOBAL DEFAULT 12 bdrv_co_check │ │ │ │ 11914: 0053f455 136 FUNC GLOBAL DEFAULT 12 qtest_sendf │ │ │ │ 11915: 01301f04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SBC_IGNORE_CMD_DSTATE │ │ │ │ - 11916: 00782215 102 FUNC GLOBAL DEFAULT 12 blk_co_get_geometry │ │ │ │ - 11917: 0072bed5 4 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_size │ │ │ │ + 11916: 0078221d 102 FUNC GLOBAL DEFAULT 12 blk_co_get_geometry │ │ │ │ + 11917: 0072bedd 4 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_size │ │ │ │ 11918: 012b68d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_DEL_EVENT │ │ │ │ 11919: 00295a09 78 FUNC GLOBAL DEFAULT 12 cpu_dump_state │ │ │ │ - 11920: 0087d8ed 10 FUNC GLOBAL DEFAULT 12 bitmap_to_le │ │ │ │ - 11921: 0088e1c1 120 FUNC GLOBAL DEFAULT 12 thread_pool_new │ │ │ │ + 11920: 0087d8f5 10 FUNC GLOBAL DEFAULT 12 bitmap_to_le │ │ │ │ + 11921: 0088e1c9 120 FUNC GLOBAL DEFAULT 12 thread_pool_new │ │ │ │ 11922: 011dbfec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu64 │ │ │ │ 11923: 012ad198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_NOTIFY_VEC_EVENT │ │ │ │ 11924: 01303e36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANON_RAM_ALLOC_DSTATE │ │ │ │ 11925: 013016cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_REPORT_DSTATE │ │ │ │ 11926: 012b3aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUN_EVENT │ │ │ │ 11927: 01302a48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_ABORT_DSTATE │ │ │ │ 11928: 002e91a9 128 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_end │ │ │ │ 11929: 00396481 260 FUNC GLOBAL DEFAULT 12 ide_handle_rw_error │ │ │ │ - 11930: 00723471 160 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio │ │ │ │ + 11930: 00723479 160 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio │ │ │ │ 11931: 012a751c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_GUEST_BUG_EVENT │ │ │ │ - 11932: 007aea85 500 FUNC GLOBAL DEFAULT 12 qcow2_expand_zero_clusters │ │ │ │ + 11932: 007aea8d 500 FUNC GLOBAL DEFAULT 12 qcow2_expand_zero_clusters │ │ │ │ 11933: 011fdf18 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst41w │ │ │ │ 11934: 012a93fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_OS_REPORTING_LINE_EVENT │ │ │ │ 11935: 013032ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_CLEANUP_DSTATE │ │ │ │ 11936: 01301eb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_READ_DSTATE │ │ │ │ 11937: 012b48bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_LISTENER_REGION_ADD_SKIP_EVENT │ │ │ │ - 11938: 007574a1 6 FUNC GLOBAL DEFAULT 12 blk_exp_close_all │ │ │ │ + 11938: 007574a9 6 FUNC GLOBAL DEFAULT 12 blk_exp_close_all │ │ │ │ 11939: 005b6ff9 112 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i64 │ │ │ │ 11940: 01301354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_SYNC_DSTATE │ │ │ │ - 11941: 007f8ffd 220 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties_members │ │ │ │ + 11941: 007f9005 220 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties_members │ │ │ │ 11942: 012b0b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IRQ_RAISE_EVENT │ │ │ │ 11943: 00330e59 152 FUNC GLOBAL DEFAULT 12 qmp_query_hotpluggable_cpus │ │ │ │ 11944: 012ac468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_IOPORT_WRITE_EVENT │ │ │ │ 11945: 012b3b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_CANCEL_EVENT │ │ │ │ 11946: 004dcddd 40 FUNC GLOBAL DEFAULT 12 vfio_migration_add_bytes_transferred │ │ │ │ - 11947: 00730d59 128 FUNC GLOBAL DEFAULT 12 clock_new │ │ │ │ - 11948: 006e0fb5 94 FUNC GLOBAL DEFAULT 12 helper_mve_vidupb │ │ │ │ + 11947: 00730d61 128 FUNC GLOBAL DEFAULT 12 clock_new │ │ │ │ + 11948: 006e0fbd 94 FUNC GLOBAL DEFAULT 12 helper_mve_vidupb │ │ │ │ 11949: 011fde94 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst42b │ │ │ │ 11950: 0130183c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_EN_B_DSTATE │ │ │ │ - 11951: 007f1941 36 FUNC GLOBAL DEFAULT 12 qemu_chr_cleanup │ │ │ │ + 11951: 007f1949 36 FUNC GLOBAL DEFAULT 12 qemu_chr_cleanup │ │ │ │ 11952: 005c15a1 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i64_chk │ │ │ │ 11953: 012adb88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_RESET_EVENT │ │ │ │ 11954: 0130320c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVE_XBZRLE_PAGE_OVERFLOW_DSTATE │ │ │ │ 11955: 01213260 132 OBJECT GLOBAL DEFAULT 24 helper_info_check_hcr_el2_trap │ │ │ │ 11956: 01302382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_SQ_DSTATE │ │ │ │ 11957: 006386bd 200 FUNC GLOBAL DEFAULT 12 omap_badwidth_read8 │ │ │ │ 11958: 00567625 320 FUNC GLOBAL DEFAULT 12 postcopy_incoming_setup │ │ │ │ - 11959: 006e1015 124 FUNC GLOBAL DEFAULT 12 helper_mve_viduph │ │ │ │ + 11959: 006e101d 124 FUNC GLOBAL DEFAULT 12 helper_mve_viduph │ │ │ │ 11960: 012a7c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_WRITE_CLR_EVENT │ │ │ │ 11961: 011fd7e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vdwdupb │ │ │ │ 11962: 011fde10 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst42h │ │ │ │ 11963: 00525615 52 FUNC GLOBAL DEFAULT 12 dirtylimit_change │ │ │ │ 11964: 0114a768 64 OBJECT GLOBAL DEFAULT 21 vmstate_can_sja │ │ │ │ 11965: 012a7ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPEND_EVENT │ │ │ │ 11966: 012a7a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FEATURES_EVENT │ │ │ │ @@ -11975,85 +11975,85 @@ │ │ │ │ 11971: 013010bb 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_stats_c │ │ │ │ 11972: 01302f46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_IOVA_RANGE_DSTATE │ │ │ │ 11973: 013025a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_REALIZE_TYPE_DSTATE │ │ │ │ 11974: 002bf769 264 FUNC GLOBAL DEFAULT 12 floatx80_scalbn │ │ │ │ 11975: 011de488 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_and │ │ │ │ 11976: 01175f64 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_int64 │ │ │ │ 11977: 01301ad0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_WRITEW_DSTATE │ │ │ │ - 11978: 007b9e81 232 FUNC GLOBAL DEFAULT 12 reqlist_wait_one │ │ │ │ + 11978: 007b9e89 232 FUNC GLOBAL DEFAULT 12 reqlist_wait_one │ │ │ │ 11979: 012dc81c 4 OBJECT GLOBAL DEFAULT 25 total_open_fd │ │ │ │ 11980: 01175f3c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint64_checkmask │ │ │ │ - 11981: 006e1091 128 FUNC GLOBAL DEFAULT 12 helper_mve_vidupw │ │ │ │ + 11981: 006e1099 128 FUNC GLOBAL DEFAULT 12 helper_mve_vidupw │ │ │ │ 11982: 01303580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_SET_SPEED_DSTATE │ │ │ │ 11983: 012afbf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_MODE_SELECT_PAGE_TRUNCATED_EVENT │ │ │ │ 11984: 012aa6dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_SEND_EVENT │ │ │ │ 11985: 011fdd8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst42w │ │ │ │ 11986: 01302ff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_GPIO_UPDATE_OUTPUT_IRQ_DSTATE │ │ │ │ - 11987: 0078dc7d 36 FUNC GLOBAL DEFAULT 12 bdrv_inc_in_flight │ │ │ │ + 11987: 0078dc85 36 FUNC GLOBAL DEFAULT 12 bdrv_inc_in_flight │ │ │ │ 11988: 013020aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MAC_WRITE_DSTATE │ │ │ │ 11989: 013029d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_RELOAD_DSTATE │ │ │ │ 11990: 012b74f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_CLEAR_DIRTY_EVENT │ │ │ │ 11991: 0043f249 86 FUNC GLOBAL DEFAULT 12 msi_set_message │ │ │ │ 11992: 012b14c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RESPONSE_EVENT │ │ │ │ - 11993: 0085ed39 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptionsVNC │ │ │ │ + 11993: 0085ed41 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptionsVNC │ │ │ │ 11994: 012a36d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_SKIP_RANGE_EVENT │ │ │ │ 11995: 011fd6d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vdwdupw │ │ │ │ 11996: 01301212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_MAIN_DSTATE │ │ │ │ 11997: 01303078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_SAVE_FD_DSTATE │ │ │ │ - 11998: 007ba3a9 152 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_create │ │ │ │ + 11998: 007ba3b1 152 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_create │ │ │ │ 11999: 012a4280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_LIST_EVENT │ │ │ │ 12000: 011fdd08 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst43b │ │ │ │ 12001: 0051e499 140 FUNC GLOBAL DEFAULT 12 qmp_query_display_options │ │ │ │ 12002: 013037f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_BREAK_DSTATE │ │ │ │ 12003: 00574861 72 FUNC GLOBAL DEFAULT 12 socket_cleanup_outgoing_migration │ │ │ │ - 12004: 007119b1 4 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_add_fd │ │ │ │ + 12004: 007119b9 4 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_add_fd │ │ │ │ 12005: 00598801 960 FUNC GLOBAL DEFAULT 12 net_init_vhost_vdpa │ │ │ │ 12006: 01302656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_NOP_DSTATE │ │ │ │ 12007: 01303612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CHARDEV_DSTATE │ │ │ │ 12008: 012b23cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_INIT_ABORT_EVENT │ │ │ │ 12009: 013021fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RFCTL_DSTATE │ │ │ │ 12010: 012b33b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_MAXLUN_EVENT │ │ │ │ 12011: 011fdc84 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst43h │ │ │ │ 12012: 01302a44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_READ_DSTATE │ │ │ │ - 12013: 00821e95 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherKeyType │ │ │ │ - 12014: 0080d2a5 208 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions │ │ │ │ + 12013: 00821e9d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherKeyType │ │ │ │ + 12014: 0080d2ad 208 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions │ │ │ │ 12015: 013035f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_START_DSTATE │ │ │ │ - 12016: 007fc295 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMerge │ │ │ │ + 12016: 007fc29d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMerge │ │ │ │ 12017: 01302e18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_MSIX_WRITE_DSTATE │ │ │ │ 12018: 012ab8dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_READ_EVENT │ │ │ │ 12019: 002f0a79 82 FUNC GLOBAL DEFAULT 12 p9array_auto_free_V9fsPath │ │ │ │ - 12020: 0086e021 58 FUNC GLOBAL DEFAULT 12 qmp_enable_command │ │ │ │ + 12020: 0086e029 58 FUNC GLOBAL DEFAULT 12 qmp_enable_command │ │ │ │ 12021: 012bb990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT64_EVENT │ │ │ │ 12022: 012ada68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_MCAST_EVENT │ │ │ │ 12023: 013010cf 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_audio_c │ │ │ │ 12024: 0130301c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_SET_INPUT_DSTATE │ │ │ │ - 12025: 00717c05 152 FUNC GLOBAL DEFAULT 12 vfio_pci_bars_exit │ │ │ │ - 12026: 008a233d 58 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapabilityList │ │ │ │ + 12025: 00717c0d 152 FUNC GLOBAL DEFAULT 12 vfio_pci_bars_exit │ │ │ │ + 12026: 008a2345 58 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapabilityList │ │ │ │ 12027: 012b18f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SHIFTER_STATING_EVENT │ │ │ │ - 12028: 006e9ac9 24 FUNC GLOBAL DEFAULT 12 helper_add_usaturate │ │ │ │ - 12029: 00828599 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390_members │ │ │ │ + 12028: 006e9ad1 24 FUNC GLOBAL DEFAULT 12 helper_add_usaturate │ │ │ │ + 12029: 008285a1 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390_members │ │ │ │ 12030: 01302ce4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_UNALIGNED_DSTATE │ │ │ │ 12031: 012b7218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_SIGNAL_EVENT │ │ │ │ 12032: 004f5a35 284 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_mask │ │ │ │ 12033: 01301cce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_WRITE_DSTATE │ │ │ │ 12034: 011fdc00 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst43w │ │ │ │ 12035: 012b36c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ATTACH_EVENT │ │ │ │ - 12036: 0084346d 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_set_arg_members │ │ │ │ - 12037: 008053c9 836 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits_members │ │ │ │ + 12036: 00843475 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_set_arg_members │ │ │ │ + 12037: 008053d1 836 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits_members │ │ │ │ 12038: 002db1b1 16 FUNC GLOBAL DEFAULT 12 vnc_zlib_zalloc │ │ │ │ 12039: 012a3d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_COMPLETE_EVENT │ │ │ │ 12040: 0043f329 436 FUNC GLOBAL DEFAULT 12 msi_init │ │ │ │ - 12041: 008630fd 296 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL │ │ │ │ + 12041: 00863105 296 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL │ │ │ │ 12042: 002cc94d 4 FUNC GLOBAL DEFAULT 12 qkbd_state_free │ │ │ │ 12043: 00307709 516 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_unplug_request_cb │ │ │ │ 12044: 012a4700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_INVALIDATE_CACHE_EVENT │ │ │ │ 12045: 01301574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_PC_DIMM_DELETE_FAILED_DSTATE │ │ │ │ 12046: 003efd8d 2 FUNC GLOBAL DEFAULT 12 net_rx_pkt_dump │ │ │ │ 12047: 005233a5 24 FUNC GLOBAL DEFAULT 12 mutex_is_bql │ │ │ │ - 12048: 0076f735 38 FUNC GLOBAL DEFAULT 12 job_is_cancelled_locked │ │ │ │ + 12048: 0076f73d 38 FUNC GLOBAL DEFAULT 12 job_is_cancelled_locked │ │ │ │ 12049: 012a60b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DEVICE_DESTROY_EVENT │ │ │ │ 12050: 01302898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_REQ_ADDR_DSTATE │ │ │ │ 12051: 012a3eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_SOURCE_ATTACH_EVENT │ │ │ │ 12052: 012ad7d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_EVENT │ │ │ │ 12053: 012b6508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_COMPLETE_EVENT │ │ │ │ 12054: 01302a3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_RELEASE_LOCTY_DSTATE │ │ │ │ 12055: 013023e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FINISH_ZONE_DSTATE │ │ │ │ @@ -12063,72 +12063,72 @@ │ │ │ │ 12059: 013026f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_READ_DSTATE │ │ │ │ 12060: 012b5858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_RESET_DEVICE_EVENT │ │ │ │ 12061: 002eb5b5 12 FUNC GLOBAL DEFAULT 12 gdb_handle_query_attached │ │ │ │ 12062: 00587af9 4 FUNC GLOBAL DEFAULT 12 qemu_get_queue │ │ │ │ 12063: 005b8181 376 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i64 │ │ │ │ 12064: 012a5464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_SIZE_HI_EVENT │ │ │ │ 12065: 013024b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DMA_READ_DSTATE │ │ │ │ - 12066: 00733eed 52 FUNC GLOBAL DEFAULT 12 object_property_find │ │ │ │ + 12066: 00733ef5 52 FUNC GLOBAL DEFAULT 12 object_property_find │ │ │ │ 12067: 01302dbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_LISTENER_REGION_DEL_SKIP_DSTATE │ │ │ │ 12068: 0059e939 352 FUNC GLOBAL DEFAULT 12 semihost_sys_flen │ │ │ │ 12069: 00397685 564 FUNC GLOBAL DEFAULT 12 ide_init_drive │ │ │ │ - 12070: 00770efd 96 FUNC GLOBAL DEFAULT 12 job_finalize_locked │ │ │ │ + 12070: 00770f05 96 FUNC GLOBAL DEFAULT 12 job_finalize_locked │ │ │ │ 12071: 005e098d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_le_mmu │ │ │ │ 12072: 012aa1dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_SET_IRQ_EVENT │ │ │ │ 12073: 005e25a9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_le │ │ │ │ 12074: 005ef349 292 FUNC GLOBAL DEFAULT 12 cpu_get_dump_info │ │ │ │ 12075: 012a2a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_CHECKSUM_INCORRECT_EVENT │ │ │ │ 12076: 012aedc4 72 OBJECT GLOBAL DEFAULT 24 hw_pci_trace_events │ │ │ │ 12077: 00587c81 80 FUNC GLOBAL DEFAULT 12 qemu_foreach_nic │ │ │ │ - 12078: 0081974d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBusWrapper │ │ │ │ + 12078: 00819755 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBusWrapper │ │ │ │ 12079: 006100bd 18 FUNC GLOBAL DEFAULT 12 helper_neon_addlp_s16 │ │ │ │ - 12080: 007fcfb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNbd │ │ │ │ + 12080: 007fcfbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNbd │ │ │ │ 12081: 01303048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SKIP_SAMPLE_RAMBLOCK_DSTATE │ │ │ │ - 12082: 00829855 132 FUNC GLOBAL DEFAULT 12 visit_type_X86CPURegister32 │ │ │ │ + 12082: 0082985d 132 FUNC GLOBAL DEFAULT 12 visit_type_X86CPURegister32 │ │ │ │ 12083: 013026fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_TI_DSTATE │ │ │ │ - 12084: 0084a9a1 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_powerdown │ │ │ │ + 12084: 0084a9a9 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_powerdown │ │ │ │ 12085: 0059b729 388 FUNC GLOBAL DEFAULT 12 replay_read_events │ │ │ │ 12086: 004b4cf5 80 FUNC GLOBAL DEFAULT 12 usb_desc_device_qualifier │ │ │ │ 12087: 012b3f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_BAD_OFFSET_EVENT │ │ │ │ - 12088: 00860d65 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_vnc_password_arg_members │ │ │ │ + 12088: 00860d6d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_vnc_password_arg_members │ │ │ │ 12089: 01302070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_DISABLE_DSTATE │ │ │ │ 12090: 012b0048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_MM_LOAD_EVENT │ │ │ │ 12091: 00542069 72 FUNC GLOBAL DEFAULT 12 qemu_system_guest_crashloaded │ │ │ │ 12092: 01303642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_GENERAL_MEDIA_EVENT_DSTATE │ │ │ │ - 12093: 00817ab5 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_nbd_server_remove_arg_members │ │ │ │ + 12093: 00817abd 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_nbd_server_remove_arg_members │ │ │ │ 12094: 01301660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_FORMAT_DSTATE │ │ │ │ 12095: 01303458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_DATA_DSTATE │ │ │ │ 12096: 01178878 12 OBJECT GLOBAL DEFAULT 21 QCryptoHashAlgo_lookup │ │ │ │ 12097: 013033b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_UNMAPPED_DSTATE │ │ │ │ 12098: 012ad3c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_FLT_DROPPED_EVENT │ │ │ │ 12099: 0041e72d 64 FUNC GLOBAL DEFAULT 12 rocker_find │ │ │ │ - 12100: 00874f1d 232 FUNC GLOBAL DEFAULT 12 qemu_init_exec_dir │ │ │ │ + 12100: 00874f25 232 FUNC GLOBAL DEFAULT 12 qemu_init_exec_dir │ │ │ │ 12101: 005cfb19 118 FUNC GLOBAL DEFAULT 12 helper_gvec_add16 │ │ │ │ 12102: 012a6060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_COMPLETE_COLLECTING_EVENT │ │ │ │ - 12103: 0084c859 344 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy_members │ │ │ │ + 12103: 0084c861 344 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy_members │ │ │ │ 12104: 00295a59 152 FUNC GLOBAL DEFAULT 12 cpu_reset │ │ │ │ - 12105: 00891475 192 FUNC GLOBAL DEFAULT 12 socket_local_address │ │ │ │ + 12105: 0089147d 192 FUNC GLOBAL DEFAULT 12 socket_local_address │ │ │ │ 12106: 013011a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_TIMER_CB_DSTATE │ │ │ │ 12107: 011f6988 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsbc │ │ │ │ 12108: 002c35fd 94 FUNC GLOBAL DEFAULT 12 helper_qsubaddx │ │ │ │ 12109: 01301ad8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_IOPORT_WRITE_DSTATE │ │ │ │ 12110: 012adbd8 860 OBJECT GLOBAL DEFAULT 24 hw_nvme_trace_events │ │ │ │ 12111: 012a2b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_START_EVENT │ │ │ │ - 12112: 00781d9d 88 FUNC GLOBAL DEFAULT 12 blk_iostatus_enable │ │ │ │ - 12113: 008701fd 46 FUNC GLOBAL DEFAULT 12 qobject_to_json │ │ │ │ + 12112: 00781da5 88 FUNC GLOBAL DEFAULT 12 blk_iostatus_enable │ │ │ │ + 12113: 00870205 46 FUNC GLOBAL DEFAULT 12 qobject_to_json │ │ │ │ 12114: 013037fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ - 12115: 0081de51 132 FUNC GLOBAL DEFAULT 12 visit_type_GrabToggleKeys │ │ │ │ - 12116: 0081f771 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretProperties │ │ │ │ + 12115: 0081de59 132 FUNC GLOBAL DEFAULT 12 visit_type_GrabToggleKeys │ │ │ │ + 12116: 0081f779 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretProperties │ │ │ │ 12117: 002c9615 12 FUNC GLOBAL DEFAULT 12 cursor_builtin_left_ptr │ │ │ │ - 12118: 0084c2ad 228 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress │ │ │ │ + 12118: 0084c2b5 228 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress │ │ │ │ 12119: 012ac5e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_82596_MEM_WRITEW_EVENT │ │ │ │ 12120: 013020e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_RESET_DSTATE │ │ │ │ 12121: 013028c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_DSTATE │ │ │ │ - 12122: 0073310d 10 FUNC GLOBAL DEFAULT 12 object_get_typename │ │ │ │ - 12123: 0077b305 124 FUNC GLOBAL DEFAULT 12 qmp_query_pr_managers │ │ │ │ + 12122: 00733115 10 FUNC GLOBAL DEFAULT 12 object_get_typename │ │ │ │ + 12123: 0077b30d 124 FUNC GLOBAL DEFAULT 12 qmp_query_pr_managers │ │ │ │ 12124: 012af054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ELROY_READ_EVENT │ │ │ │ 12125: 0043ece5 68 FUNC GLOBAL DEFAULT 12 pcie_chassis_del_slot │ │ │ │ 12126: 012ab58c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CFG_MEM_WRITEB_EVENT │ │ │ │ 12127: 012b6ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TRANSFERRED_BYTES_EVENT │ │ │ │ 12128: 01302532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_SET_IRQ_DSTATE │ │ │ │ 12129: 012deecc 20 OBJECT GLOBAL DEFAULT 25 smbios_type0 │ │ │ │ 12130: 012deee4 24 OBJECT GLOBAL DEFAULT 25 smbios_type1 │ │ │ │ @@ -12137,33 +12137,33 @@ │ │ │ │ 12133: 00aa4b4c 64 OBJECT GLOBAL DEFAULT 21 vmstate_clock │ │ │ │ 12134: 012ab32c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_GPR_WRITE_EVENT │ │ │ │ 12135: 012ad2b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_RSS_EVENT │ │ │ │ 12136: 011fee90 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrd_sg_wb_ud │ │ │ │ 12137: 013036ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BALLOON_DSTATE │ │ │ │ 12138: 012a8920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_CANCEL_DMA_SYNC_REMAINING_EVENT │ │ │ │ 12139: 01219f70 24 OBJECT GLOBAL DEFAULT 24 qio_channel_websock_source_funcs │ │ │ │ - 12140: 00854f1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewireOptions │ │ │ │ + 12140: 00854f25 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewireOptions │ │ │ │ 12141: 012ae484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SGLD_EVENT │ │ │ │ 12142: 012b4174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_NAK_EVENT │ │ │ │ 12143: 0059c305 84 FUNC GLOBAL DEFAULT 12 replay_vmstate_register │ │ │ │ - 12144: 006e53a5 376 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla0h │ │ │ │ + 12144: 006e53ad 376 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla0h │ │ │ │ 12145: 00566ef1 164 FUNC GLOBAL DEFAULT 12 postcopy_fault_thread_notify │ │ │ │ 12146: 013026b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_QUEUE_CMD_DSTATE │ │ │ │ - 12147: 007f18d5 108 FUNC GLOBAL DEFAULT 12 qemu_chr_timeout_add_ms │ │ │ │ + 12147: 007f18dd 108 FUNC GLOBAL DEFAULT 12 qemu_chr_timeout_add_ms │ │ │ │ 12148: 01302a2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_DSTATE │ │ │ │ 12149: 0044c599 300 FUNC GLOBAL DEFAULT 12 pcie_aer_init │ │ │ │ - 12150: 0089e121 40 FUNC GLOBAL DEFAULT 12 qmp_set_cpu_topology │ │ │ │ + 12150: 0089e129 40 FUNC GLOBAL DEFAULT 12 qmp_set_cpu_topology │ │ │ │ 12151: 01301444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_CONNECT_DSTATE │ │ │ │ 12152: 012a53d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_PC_DIMM_DELETE_FAILED_EVENT │ │ │ │ 12153: 012a9afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_AP_WRITE_EVENT │ │ │ │ 12154: 013030c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_REQUEST_DSTATE │ │ │ │ 12155: 012a739c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_REG_READ_EVENT │ │ │ │ - 12156: 008097a9 76 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions_members │ │ │ │ + 12156: 008097b1 76 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions_members │ │ │ │ 12157: 012a9a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LRC_WRITE_EVENT │ │ │ │ - 12158: 006e551d 344 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla0s │ │ │ │ + 12158: 006e5525 344 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla0s │ │ │ │ 12159: 002f6cfd 272 FUNC GLOBAL DEFAULT 12 v9fs_co_open │ │ │ │ 12160: 012ad318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_TYPE_EVENT │ │ │ │ 12161: 01301106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_PRIORITY_DSTATE │ │ │ │ 12162: 005632c9 34 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_tailslow │ │ │ │ 12163: 005d1141 130 FUNC GLOBAL DEFAULT 12 helper_gvec_andcs │ │ │ │ 12164: 012ba9f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_GETFD_EVENT │ │ │ │ 12165: 01178e88 12 OBJECT GLOBAL DEFAULT 21 MigrationStatus_lookup │ │ │ │ @@ -12171,195 +12171,195 @@ │ │ │ │ 12167: 01302046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_SUSPENDED_DSTATE │ │ │ │ 12168: 012dee90 4 OBJECT GLOBAL DEFAULT 25 usr_blobs_len │ │ │ │ 12169: 0130328e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_RESUME_PREPARE_DSTATE │ │ │ │ 12170: 00547ac9 42 FUNC GLOBAL DEFAULT 12 host_memory_backend_mr_inited │ │ │ │ 12171: 002be431 6 FUNC GLOBAL DEFAULT 12 float16_minnummag │ │ │ │ 12172: 0059a095 580 FUNC GLOBAL DEFAULT 12 replay_configure │ │ │ │ 12173: 00aa48bc 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_virtio_gpu_output_list │ │ │ │ - 12174: 00895ee5 144 FUNC GLOBAL DEFAULT 12 qemu_co_timeout │ │ │ │ + 12174: 00895eed 144 FUNC GLOBAL DEFAULT 12 qemu_co_timeout │ │ │ │ 12175: 01302d5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_PCI_HOT_RESET_DEP_DEVICES_DSTATE │ │ │ │ 12176: 012a4da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READDIR_EVENT │ │ │ │ - 12177: 0086f58d 66 FUNC GLOBAL DEFAULT 12 qlist_append_int │ │ │ │ + 12177: 0086f595 66 FUNC GLOBAL DEFAULT 12 qlist_append_int │ │ │ │ 12178: 002c3c5d 30 FUNC GLOBAL DEFAULT 12 helper_shsubaddx │ │ │ │ 12179: 005392fd 540 FUNC GLOBAL DEFAULT 12 address_space_unmap │ │ │ │ 12180: 0050fde5 52 FUNC GLOBAL DEFAULT 12 audio_application_name │ │ │ │ 12181: 01301b66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_TM_WRITE_DSTATE │ │ │ │ 12182: 01302be6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DEVICE_NOT_FOUND_DSTATE │ │ │ │ - 12183: 0070f645 36 FUNC GLOBAL DEFAULT 12 vfio_container_dirty_tracking_is_started │ │ │ │ + 12183: 0070f64d 36 FUNC GLOBAL DEFAULT 12 vfio_container_dirty_tracking_is_started │ │ │ │ 12184: 01302b52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_XFER_DATA_DSTATE │ │ │ │ 12185: 002fad39 348 FUNC GLOBAL DEFAULT 12 aml_interrupt │ │ │ │ 12186: 002c7245 240 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface_from │ │ │ │ - 12187: 0078b719 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_status │ │ │ │ + 12187: 0078b721 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_status │ │ │ │ 12188: 012ba32c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_UUID_EVENT │ │ │ │ 12189: 01301c52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LRC_WRITE_DSTATE │ │ │ │ 12190: 00587d69 120 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_hdr_len │ │ │ │ - 12191: 0081f9d5 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoSecretFormat │ │ │ │ + 12191: 0081f9dd 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoSecretFormat │ │ │ │ 12192: 01301079 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_core_c │ │ │ │ 12193: 00680e71 72 FUNC GLOBAL DEFAULT 12 gen_gvec_cge0 │ │ │ │ 12194: 012a5cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_OVERRUN_EVENT │ │ │ │ - 12195: 00879091 92 FUNC GLOBAL DEFAULT 12 qemu_sem_init │ │ │ │ + 12195: 00879099 92 FUNC GLOBAL DEFAULT 12 qemu_sem_init │ │ │ │ 12196: 012a7d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAGO_EVENT │ │ │ │ 12197: 013013f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SERVER_ERROR_MSG_DSTATE │ │ │ │ - 12198: 008032a1 196 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon │ │ │ │ + 12198: 008032a9 196 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon │ │ │ │ 12199: 013035e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_EXPORT_DEL_DSTATE │ │ │ │ 12200: 004fbf45 284 FUNC GLOBAL DEFAULT 12 vhost_vdpa_dma_unmap │ │ │ │ 12201: 005cfb91 122 FUNC GLOBAL DEFAULT 12 helper_gvec_add32 │ │ │ │ 12202: 01303dd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_CHECK_LIST_DSTATE │ │ │ │ 12203: 012b4d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_ADD_EXT_CAP_DROPPED_EVENT │ │ │ │ 12204: 012a6fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_REGION_EVENT │ │ │ │ - 12205: 0088d289 76 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_downgrade │ │ │ │ + 12205: 0088d291 76 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_downgrade │ │ │ │ 12206: 0054a255 200 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_init │ │ │ │ 12207: 005e072d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_le_mmu │ │ │ │ 12208: 00537e65 68 FUNC GLOBAL DEFAULT 12 memory_region_flush_rom_device │ │ │ │ 12209: 01302596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4V_RTC_READ_DSTATE │ │ │ │ 12210: 00563215 34 FUNC GLOBAL DEFAULT 12 migrate_block_bitmap_mapping │ │ │ │ 12211: 0036c7f9 140 FUNC GLOBAL DEFAULT 12 virtio_lookup_vhost_device │ │ │ │ - 12212: 0072ed21 56 FUNC GLOBAL DEFAULT 12 device_listener_unregister │ │ │ │ + 12212: 0072ed29 56 FUNC GLOBAL DEFAULT 12 device_listener_unregister │ │ │ │ 12213: 004b6165 400 FUNC GLOBAL DEFAULT 12 usb_pcap_ctrl │ │ │ │ - 12214: 00754e09 232 FUNC GLOBAL DEFAULT 12 nbd_client_put │ │ │ │ + 12214: 00754e11 232 FUNC GLOBAL DEFAULT 12 nbd_client_put │ │ │ │ 12215: 012a80e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_SEND_EVENT │ │ │ │ 12216: 013023b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SGLD_DSTATE │ │ │ │ 12217: 012a990c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_UPDATE_EVENT │ │ │ │ 12218: 012b86ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_VENCRYPT_SUBAUTH_EVENT │ │ │ │ 12219: 0117818c 12 OBJECT GLOBAL DEFAULT 21 ReplicationMode_lookup │ │ │ │ 12220: 012b9350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_EVENT │ │ │ │ 12221: 004b32d1 76 FUNC GLOBAL DEFAULT 12 usb_pick_speed │ │ │ │ - 12222: 0074a425 208 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digestv │ │ │ │ + 12222: 0074a42d 208 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digestv │ │ │ │ 12223: 01301260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DATA_DSTATE │ │ │ │ - 12224: 0080150d 1176 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats_members │ │ │ │ - 12225: 006e9af9 54 FUNC GLOBAL DEFAULT 12 helper_ssat │ │ │ │ + 12224: 00801515 1176 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats_members │ │ │ │ + 12225: 006e9b01 54 FUNC GLOBAL DEFAULT 12 helper_ssat │ │ │ │ 12226: 012a77fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_HARD_RESET_EVENT │ │ │ │ 12227: 012ae4c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ADDR_WRITE_EVENT │ │ │ │ - 12228: 0072ee6d 192 FUNC GLOBAL DEFAULT 12 qdev_realize │ │ │ │ + 12228: 0072ee75 192 FUNC GLOBAL DEFAULT 12 qdev_realize │ │ │ │ 12229: 01301746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_IRQ_LOWERED_DSTATE │ │ │ │ 12230: 012b6958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_CLOSEUF_EVENT │ │ │ │ 12231: 005e22a9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_le │ │ │ │ 12232: 0130120e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_CAPABILITY_DSTATE │ │ │ │ - 12233: 007b5a9d 78 FUNC GLOBAL DEFAULT 12 qcow2_free_snapshots │ │ │ │ - 12234: 00898a41 14 FUNC GLOBAL DEFAULT 12 vhost_user_server_has_in_flight │ │ │ │ + 12233: 007b5aa5 78 FUNC GLOBAL DEFAULT 12 qcow2_free_snapshots │ │ │ │ + 12234: 00898a49 14 FUNC GLOBAL DEFAULT 12 vhost_user_server_has_in_flight │ │ │ │ 12235: 01303760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_COLO_LOST_HEARTBEAT_DSTATE │ │ │ │ - 12236: 0080a4c1 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp_members │ │ │ │ + 12236: 0080a4c9 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp_members │ │ │ │ 12237: 012a2ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SFTP_ERROR_EVENT │ │ │ │ 12238: 00336391 64 FUNC GLOBAL DEFAULT 12 ram_block_notifier_add │ │ │ │ 12239: 002f6689 140 FUNC GLOBAL DEFAULT 12 v9fs_co_seekdir │ │ │ │ 12240: 012a52b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_OST_EV_EVENT │ │ │ │ - 12241: 0078d2a5 96 FUNC GLOBAL DEFAULT 12 bdrv_disable_copy_on_read │ │ │ │ - 12242: 006e97f5 210 FUNC GLOBAL DEFAULT 12 helper_neon_tbl │ │ │ │ + 12241: 0078d2ad 96 FUNC GLOBAL DEFAULT 12 bdrv_disable_copy_on_read │ │ │ │ + 12242: 006e97fd 210 FUNC GLOBAL DEFAULT 12 helper_neon_tbl │ │ │ │ 12243: 0130187c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_WRITE_REG_DSTATE │ │ │ │ - 12244: 00749021 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt_helper │ │ │ │ + 12244: 00749029 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt_helper │ │ │ │ 12245: 013013b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_LIST_DSTATE │ │ │ │ 12246: 01303714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATIONTHREADS_DSTATE │ │ │ │ 12247: 012b0628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_SET_PHASE_EVENT │ │ │ │ 12248: 012ad118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_PROCESS_IAME_EVENT │ │ │ │ 12249: 012b0bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_RESET_LD_EVENT │ │ │ │ - 12250: 0072bc05 80 FUNC GLOBAL DEFAULT 12 hmp_compare_cmd │ │ │ │ + 12250: 0072bc0d 80 FUNC GLOBAL DEFAULT 12 hmp_compare_cmd │ │ │ │ 12251: 0130187a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_SWITCH_MODE_DSTATE │ │ │ │ 12252: 01303404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_START_DSTATE │ │ │ │ 12253: 012ab14c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_READ_EVENT │ │ │ │ 12254: 00571925 100 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_pending_exact │ │ │ │ 12255: 0060be31 82 FUNC GLOBAL DEFAULT 12 helper_neon_pmax_s8 │ │ │ │ 12256: 005d5bc9 92 FUNC GLOBAL DEFAULT 12 tb_lock_page0 │ │ │ │ 12257: 011d0008 8 OBJECT GLOBAL DEFAULT 24 cpus_queue │ │ │ │ 12258: 005d5c25 244 FUNC GLOBAL DEFAULT 12 tb_lock_page1 │ │ │ │ 12259: 01301116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_PURPOSE_DSTATE │ │ │ │ 12260: 00331195 76 FUNC GLOBAL DEFAULT 12 qmp_query_kvm │ │ │ │ 12261: 00543909 232 FUNC GLOBAL DEFAULT 12 load_device_tree │ │ │ │ 12262: 003cdbcd 68 FUNC GLOBAL DEFAULT 12 omap_clk_canidle │ │ │ │ 12263: 01301b7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_XIVE_SOURCE_RESET_DSTATE │ │ │ │ 12264: 00422d59 38 FUNC GLOBAL DEFAULT 12 can_sja_hardware_reset │ │ │ │ - 12265: 00823365 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryFormatList │ │ │ │ - 12266: 00828ce1 16 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams_members │ │ │ │ + 12265: 0082336d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryFormatList │ │ │ │ + 12266: 00828ce9 16 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams_members │ │ │ │ 12267: 01302d6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VMSTATE_CHANGE_DSTATE │ │ │ │ 12268: 0055cff5 244 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_modes │ │ │ │ 12269: 013018fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_ASYNC_COMPLETE_IO_DSTATE │ │ │ │ 12270: 012a75ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_OOM_EVENT │ │ │ │ 12271: 012bb288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_GIC_CAPABILITIES_EVENT │ │ │ │ - 12272: 0080dffd 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2CompressionType │ │ │ │ + 12272: 0080e005 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2CompressionType │ │ │ │ 12273: 012ac678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RX_STATE_EVENT │ │ │ │ 12274: 01301fb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_READ_DSTATE │ │ │ │ 12275: 002e57e9 572 FUNC GLOBAL DEFAULT 12 vnc_client_cut_text_ext │ │ │ │ 12276: 01301708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_MODE_READ_ARRAY_DSTATE │ │ │ │ 12277: 013029cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_TIMER_RESET_DSTATE │ │ │ │ - 12278: 007f92c5 16 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties_members │ │ │ │ - 12279: 00a646d0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SETTLS │ │ │ │ + 12278: 007f92cd 16 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties_members │ │ │ │ + 12279: 00a646e8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SETTLS │ │ │ │ 12280: 01302ee0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_UNMAP_DSTATE │ │ │ │ 12281: 013038c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MICE_DSTATE │ │ │ │ - 12282: 00743509 152 FUNC GLOBAL DEFAULT 12 qio_channel_write │ │ │ │ + 12282: 00743511 152 FUNC GLOBAL DEFAULT 12 qio_channel_write │ │ │ │ 12283: 0053b215 416 FUNC GLOBAL DEFAULT 12 address_space_ldq_be_cached_slow │ │ │ │ - 12284: 007711d5 56 FUNC GLOBAL DEFAULT 12 job_user_cancel_locked │ │ │ │ + 12284: 007711dd 56 FUNC GLOBAL DEFAULT 12 job_user_cancel_locked │ │ │ │ 12285: 01301654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_FETCH_DSTATE │ │ │ │ - 12286: 007b50ad 540 FUNC GLOBAL DEFAULT 12 qcow2_detect_metadata_preallocation │ │ │ │ + 12286: 007b50b5 540 FUNC GLOBAL DEFAULT 12 qcow2_detect_metadata_preallocation │ │ │ │ 12287: 012a61c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_MGMT_EVENT │ │ │ │ 12288: 012b1db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_TIMER_WRITE_EVENT │ │ │ │ - 12289: 007457b1 100 FUNC GLOBAL DEFAULT 12 qio_net_listener_get_local_address │ │ │ │ - 12290: 00832c95 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfoList │ │ │ │ - 12291: 0076e065 112 FUNC GLOBAL DEFAULT 12 block_job_remove_all_bdrv │ │ │ │ + 12289: 007457b9 100 FUNC GLOBAL DEFAULT 12 qio_net_listener_get_local_address │ │ │ │ + 12290: 00832c9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfoList │ │ │ │ + 12291: 0076e06d 112 FUNC GLOBAL DEFAULT 12 block_job_remove_all_bdrv │ │ │ │ 12292: 0130206a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_REG_WRITE_DSTATE │ │ │ │ - 12293: 007fce11 58 FUNC GLOBAL DEFAULT 12 qapi_free_NFSServer │ │ │ │ - 12294: 00822d65 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_correctable_error │ │ │ │ + 12293: 007fce19 58 FUNC GLOBAL DEFAULT 12 qapi_free_NFSServer │ │ │ │ + 12294: 00822d6d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_correctable_error │ │ │ │ 12295: 002c1b49 1756 FUNC GLOBAL DEFAULT 12 roundAndPackFloatx80 │ │ │ │ - 12296: 0088e3b9 34 FUNC GLOBAL DEFAULT 12 thread_pool_submit_immediate │ │ │ │ - 12297: 0084b5f1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_watchdog_set_action │ │ │ │ + 12296: 0088e3c1 34 FUNC GLOBAL DEFAULT 12 thread_pool_submit_immediate │ │ │ │ + 12297: 0084b5f9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_watchdog_set_action │ │ │ │ 12298: 00562a0d 34 FUNC GLOBAL DEFAULT 12 migrate_xbzrle │ │ │ │ - 12299: 00800cf5 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo │ │ │ │ + 12299: 00800cfd 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo │ │ │ │ 12300: 002bd1a5 176 FUNC GLOBAL DEFAULT 12 uint16_to_float16 │ │ │ │ 12301: 003831dd 228 FUNC GLOBAL DEFAULT 12 i2c_end_transfer │ │ │ │ - 12302: 00a62a18 19 OBJECT GLOBAL DEFAULT 14 pnp_data │ │ │ │ - 12303: 00734f15 260 FUNC GLOBAL DEFAULT 12 object_property_get_uint │ │ │ │ + 12302: 00a62a30 19 OBJECT GLOBAL DEFAULT 14 pnp_data │ │ │ │ + 12303: 00734f1d 260 FUNC GLOBAL DEFAULT 12 object_property_get_uint │ │ │ │ 12304: 012a4740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_ALLOC_HWPT_EVENT │ │ │ │ 12305: 00574d69 84 FUNC GLOBAL DEFAULT 12 migration_tls_client_create │ │ │ │ 12306: 012b1334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_TIMEOUT_EVENT │ │ │ │ - 12307: 0073f25d 14 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_local_address │ │ │ │ - 12308: 00840235 304 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions_members │ │ │ │ + 12307: 0073f265 14 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_local_address │ │ │ │ + 12308: 0084023d 304 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions_members │ │ │ │ 12309: 003b0451 10 FUNC GLOBAL DEFAULT 12 omap_intc_set_fclk │ │ │ │ 12310: 012bae24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATS_SCHEMAS_EVENT │ │ │ │ 12311: 01301071 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_builtin_types_c │ │ │ │ - 12312: 007fce4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNfs │ │ │ │ - 12313: 0082613d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_cancel_arg_members │ │ │ │ + 12312: 007fce55 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNfs │ │ │ │ + 12313: 00826145 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_cancel_arg_members │ │ │ │ 12314: 012a9f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_SET_IRQ_MSI_EVENT │ │ │ │ 12315: 012bafa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_EVENT │ │ │ │ 12316: 011ed79c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpgtb │ │ │ │ - 12317: 00765c41 4 FUNC GLOBAL DEFAULT 12 bdrv_get_flags │ │ │ │ + 12317: 00765c49 4 FUNC GLOBAL DEFAULT 12 bdrv_get_flags │ │ │ │ 12318: 012bbab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_COMPLETE_EVENT │ │ │ │ 12319: 01301096 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_introspect_c │ │ │ │ 12320: 012a5364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_IDX_EVENT │ │ │ │ 12321: 0057e015 12 FUNC GLOBAL DEFAULT 12 hmp_info_help │ │ │ │ 12322: 005606f1 216 FUNC GLOBAL DEFAULT 12 multifd_recv │ │ │ │ - 12323: 007f9205 192 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties │ │ │ │ - 12324: 00881e89 204 FUNC GLOBAL DEFAULT 12 qemu_opts_validate │ │ │ │ - 12325: 0070e751 2100 FUNC GLOBAL DEFAULT 12 vfio_container_region_add │ │ │ │ - 12326: 008040c5 84 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph_members │ │ │ │ + 12323: 007f920d 192 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties │ │ │ │ + 12324: 00881e91 204 FUNC GLOBAL DEFAULT 12 qemu_opts_validate │ │ │ │ + 12325: 0070e759 2100 FUNC GLOBAL DEFAULT 12 vfio_container_region_add │ │ │ │ + 12326: 008040cd 84 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph_members │ │ │ │ 12327: 011ed718 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpgth │ │ │ │ 12328: 012b2da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_UNREALIZE_EVENT │ │ │ │ 12329: 012acb08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_CHECK_EVENT │ │ │ │ 12330: 012b9400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SET_ACTIVE_EVENT │ │ │ │ 12331: 00331231 100 FUNC GLOBAL DEFAULT 12 qmp_system_wakeup │ │ │ │ 12332: 01302742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_LOWER_DRQ_DSTATE │ │ │ │ 12333: 012aee6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_CFG_WRITE_EVENT │ │ │ │ - 12334: 00895809 172 FUNC GLOBAL DEFAULT 12 qemu_iovec_discard_back │ │ │ │ + 12334: 00895811 172 FUNC GLOBAL DEFAULT 12 qemu_iovec_discard_back │ │ │ │ 12335: 011836d8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_zero_page_detection │ │ │ │ 12336: 002dee79 84 FUNC GLOBAL DEFAULT 12 vnc_tight_clear │ │ │ │ 12337: 002e3ff9 56 FUNC GLOBAL DEFAULT 12 vnc_zrle_send_framebuffer_update │ │ │ │ 12338: 01301966 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZ_LED_WRITE_DSTATE │ │ │ │ 12339: 012b22cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_I2C_RECV_EVENT │ │ │ │ - 12340: 0076cd09 108 FUNC GLOBAL DEFAULT 12 bdrv_cow_child │ │ │ │ + 12340: 0076cd11 108 FUNC GLOBAL DEFAULT 12 bdrv_cow_child │ │ │ │ 12341: 003f8199 292 FUNC GLOBAL DEFAULT 12 e1000e_core_read │ │ │ │ - 12342: 00880f89 18 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_init │ │ │ │ + 12342: 00880f91 18 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_init │ │ │ │ 12343: 01302700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_DISSEL_DSTATE │ │ │ │ 12344: 002c2e3d 176 FUNC GLOBAL DEFAULT 12 qemu_plugin_opt_parse │ │ │ │ - 12345: 00825ff9 132 FUNC GLOBAL DEFAULT 12 visit_type_JobVerb │ │ │ │ + 12345: 00826001 132 FUNC GLOBAL DEFAULT 12 visit_type_JobVerb │ │ │ │ 12346: 012ba7cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_COLO_LOST_HEARTBEAT_EVENT │ │ │ │ 12347: 012a7acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VALUE_READ_EVENT │ │ │ │ 12348: 00553599 420 FUNC GLOBAL DEFAULT 12 cpr_state_load │ │ │ │ 12349: 01302ba4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_TIMER_DSTATE │ │ │ │ 12350: 011ed694 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpgtw │ │ │ │ - 12351: 0088b8f5 62 FUNC GLOBAL DEFAULT 12 qemu_get_current_aio_context │ │ │ │ + 12351: 0088b8fd 62 FUNC GLOBAL DEFAULT 12 qemu_get_current_aio_context │ │ │ │ 12352: 012b3094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ATTACH_KERNEL_EVENT │ │ │ │ 12353: 011f346c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlasb │ │ │ │ - 12354: 0087aa89 16 FUNC GLOBAL DEFAULT 12 module_init_info │ │ │ │ + 12354: 0087aa91 16 FUNC GLOBAL DEFAULT 12 module_init_info │ │ │ │ 12355: 005830c9 78 FUNC GLOBAL DEFAULT 12 eth_setup_vlan_headers │ │ │ │ 12356: 011e2e44 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxl_be │ │ │ │ 12357: 01302db2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_LINK_UP_DSTATE │ │ │ │ 12358: 01207c5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmul_idx_d │ │ │ │ 12359: 01303e82 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_i386_c │ │ │ │ 12360: 012b849c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_PARSE_EVENT │ │ │ │ 12361: 0060be85 82 FUNC GLOBAL DEFAULT 12 helper_neon_pmax_u8 │ │ │ │ @@ -12373,156 +12373,156 @@ │ │ │ │ 12369: 01301d72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLIIO_READ_DSTATE │ │ │ │ 12370: 01301604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_IOTLB_INV_ALL_DSTATE │ │ │ │ 12371: 012b72e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_ERROR_EVENT │ │ │ │ 12372: 0130109c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_common_c │ │ │ │ 12373: 0030050d 2 FUNC GLOBAL DEFAULT 12 acpi_cpu_unplug_cb │ │ │ │ 12374: 0040a5c1 132 FUNC GLOBAL DEFAULT 12 smc91c111_init │ │ │ │ 12375: 013033a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_SEND_DSTATE │ │ │ │ - 12376: 006d30b1 86 FUNC GLOBAL DEFAULT 12 helper_mve_vmulb │ │ │ │ + 12376: 006d30b9 86 FUNC GLOBAL DEFAULT 12 helper_mve_vmulb │ │ │ │ 12377: 002b674d 268 FUNC GLOBAL DEFAULT 12 float32_round_to_int │ │ │ │ 12378: 012a79cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_2D_EVENT │ │ │ │ 12379: 01303df6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_REGION_INFO_DSTATE │ │ │ │ 12380: 01301f80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCTL_WRITE_DSTATE │ │ │ │ 12381: 013022fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_READ_DSTATE │ │ │ │ 12382: 01207ce0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmul_idx_s │ │ │ │ - 12383: 006d3109 108 FUNC GLOBAL DEFAULT 12 helper_mve_vmulh │ │ │ │ + 12383: 006d3111 108 FUNC GLOBAL DEFAULT 12 helper_mve_vmulh │ │ │ │ 12384: 011f3364 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlasw │ │ │ │ - 12385: 0083dee9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostVDPAOptions │ │ │ │ + 12385: 0083def1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostVDPAOptions │ │ │ │ 12386: 004db269 96 FUNC GLOBAL DEFAULT 12 vfio_device_detach │ │ │ │ - 12387: 00765405 4 FUNC GLOBAL DEFAULT 12 bdrv_is_sg │ │ │ │ - 12388: 008192d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdio │ │ │ │ + 12387: 0076540d 4 FUNC GLOBAL DEFAULT 12 bdrv_is_sg │ │ │ │ + 12388: 008192e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdio │ │ │ │ 12389: 011e0924 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgq_be │ │ │ │ 12390: 005c96bd 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_add_var │ │ │ │ 12391: 013035de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_EXPORT_DEL_DSTATE │ │ │ │ 12392: 0038ab29 576 FUNC GLOBAL DEFAULT 12 spd_data_generate │ │ │ │ 12393: 01178b20 12 OBJECT GLOBAL DEFAULT 21 HmatLBDataType_lookup │ │ │ │ - 12394: 0086f5d1 64 FUNC GLOBAL DEFAULT 12 qlist_append_bool │ │ │ │ - 12395: 0078b601 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_inconsistent │ │ │ │ + 12394: 0086f5d9 64 FUNC GLOBAL DEFAULT 12 qlist_append_bool │ │ │ │ + 12395: 0078b609 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_inconsistent │ │ │ │ 12396: 005d70e5 34 FUNC GLOBAL DEFAULT 12 tcg_dump_stats │ │ │ │ 12397: 004dc8e9 248 FUNC GLOBAL DEFAULT 12 vfio_save_device_config_state │ │ │ │ 12398: 01301828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_READ_DSTATE │ │ │ │ 12399: 011e357c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminl_be │ │ │ │ 12400: 012a59d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_ADD_MR_EVENT │ │ │ │ 12401: 002bd78d 192 FUNC GLOBAL DEFAULT 12 uint16_to_float32 │ │ │ │ 12402: 01303ab0 4 OBJECT GLOBAL DEFAULT 25 error_fatal │ │ │ │ 12403: 01303680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_BASELINE_DSTATE │ │ │ │ - 12404: 007b1f29 432 FUNC GLOBAL DEFAULT 12 qcow2_inc_refcounts_imrt │ │ │ │ - 12405: 006d3175 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmulw │ │ │ │ + 12404: 007b1f31 432 FUNC GLOBAL DEFAULT 12 qcow2_inc_refcounts_imrt │ │ │ │ + 12405: 006d317d 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmulw │ │ │ │ 12406: 005de79d 252 FUNC GLOBAL DEFAULT 12 cpu_ldb_mmu │ │ │ │ - 12407: 0070a155 184 FUNC GLOBAL DEFAULT 12 fw_cfg_acpi_dsdt_add │ │ │ │ - 12408: 00860dc9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_INITIALIZED_arg_members │ │ │ │ + 12407: 0070a15d 184 FUNC GLOBAL DEFAULT 12 fw_cfg_acpi_dsdt_add │ │ │ │ + 12408: 00860dd1 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_INITIALIZED_arg_members │ │ │ │ 12409: 01211e44 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshl_b │ │ │ │ 12410: 0053633d 1136 FUNC GLOBAL DEFAULT 12 flatview_add_to_dispatch │ │ │ │ - 12411: 00771161 114 FUNC GLOBAL DEFAULT 12 job_cancel_locked │ │ │ │ + 12411: 00771169 114 FUNC GLOBAL DEFAULT 12 job_cancel_locked │ │ │ │ 12412: 01301648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_FIFO_GET_DSTATE │ │ │ │ 12413: 01211cb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshl_d │ │ │ │ 12414: 012a93bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_RESET_EVENT │ │ │ │ 12415: 012ac6d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ERROR_EVENT │ │ │ │ 12416: 01211dc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshl_h │ │ │ │ 12417: 01302e3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_READ_DSTATE │ │ │ │ 12418: 00658ee9 104 FUNC GLOBAL DEFAULT 12 smmu_iotlb_inv_all │ │ │ │ 12419: 012b23bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_LOWERING_IRQ_EVENT │ │ │ │ - 12420: 00733405 8 FUNC GLOBAL DEFAULT 12 object_child_foreach_recursive │ │ │ │ + 12420: 0073340d 8 FUNC GLOBAL DEFAULT 12 object_child_foreach_recursive │ │ │ │ 12421: 004e6f4d 116 FUNC GLOBAL DEFAULT 12 virtio_config_writeb │ │ │ │ 12422: 0053bfb1 64 FUNC GLOBAL DEFAULT 12 address_space_stq_le_cached_slow │ │ │ │ 12423: 00448e09 264 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_init_vf_bar │ │ │ │ 12424: 0063a8d9 148 FUNC GLOBAL DEFAULT 12 allwinner_a10_bootrom_setup │ │ │ │ 12425: 011787f0 12 OBJECT GLOBAL DEFAULT 21 QCryptoBlockFormat_lookup │ │ │ │ 12426: 01301d76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLI_READ_DSTATE │ │ │ │ 12427: 005b98a1 228 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i32 │ │ │ │ - 12428: 00736881 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint16_ptr │ │ │ │ + 12428: 00736889 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint16_ptr │ │ │ │ 12429: 012a3130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_STRUCTURED_READ_COMPLIANCE_EVENT │ │ │ │ 12430: 003b3369 40 FUNC GLOBAL DEFAULT 12 memory_devices_memslot_auto_decision_active │ │ │ │ 12431: 011588fc 64 OBJECT GLOBAL DEFAULT 21 vmstate_cpr_vfio_devices │ │ │ │ 12432: 01302e48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_VENDOR_ID_DSTATE │ │ │ │ 12433: 01211d3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshl_s │ │ │ │ 12434: 01302732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_SATN_STOP_DSTATE │ │ │ │ 12435: 01302944 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_HOLD_RESET_DSTATE │ │ │ │ 12436: 012ac288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_REG_READ_EVENT │ │ │ │ 12437: 004e704d 132 FUNC GLOBAL DEFAULT 12 virtio_config_writel │ │ │ │ 12438: 0053ba39 500 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty_cached_slow │ │ │ │ - 12439: 008a0e3d 228 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSection │ │ │ │ + 12439: 008a0e45 228 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSection │ │ │ │ 12440: 012a765c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUSH_REST_EVENT │ │ │ │ 12441: 002c4a21 236 FUNC GLOBAL DEFAULT 12 helper_crypto_sha512h2 │ │ │ │ 12442: 01302524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_PCI_SET_IRQ_DSTATE │ │ │ │ 12443: 012baea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRACE_EVENT_GET_STATE_EVENT │ │ │ │ 12444: 012b9550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_CANCEL_EVENT │ │ │ │ - 12445: 00711939 54 FUNC GLOBAL DEFAULT 12 vfio_get_iommu_type1_info_cap │ │ │ │ + 12445: 00711941 54 FUNC GLOBAL DEFAULT 12 vfio_get_iommu_type1_info_cap │ │ │ │ 12446: 01303148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_NONE_DSTATE │ │ │ │ 12447: 013033f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_MECH_LIST_DSTATE │ │ │ │ 12448: 0130184c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_2D_ENGINE_WRITE_DSTATE │ │ │ │ 12449: 011ebedc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmplt_scalarh │ │ │ │ 12450: 013031ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RATE_LIMIT_PRE_DSTATE │ │ │ │ 12451: 0056331d 34 FUNC GLOBAL DEFAULT 12 migrate_downtime_limit │ │ │ │ 12452: 01302530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_GET_CONFIG_REG_DSTATE │ │ │ │ 12453: 004e6fc1 140 FUNC GLOBAL DEFAULT 12 virtio_config_writew │ │ │ │ 12454: 00541f55 16 FUNC GLOBAL DEFAULT 12 qemu_reset_requested_get │ │ │ │ 12455: 002cdbf9 512 FUNC GLOBAL DEFAULT 12 hmp_info_spice │ │ │ │ 12456: 005db955 192 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx_all_cpus_synced │ │ │ │ 12457: 012bae64 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_trace_trace_events_trace_events │ │ │ │ 12458: 005e066d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_le_mmu │ │ │ │ 12459: 00454c9d 34 FUNC GLOBAL DEFAULT 12 gpex_set_irq_num │ │ │ │ - 12460: 0088e2dd 92 FUNC GLOBAL DEFAULT 12 thread_pool_wait │ │ │ │ + 12460: 0088e2e5 92 FUNC GLOBAL DEFAULT 12 thread_pool_wait │ │ │ │ 12461: 012a793c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_3D_EVENT │ │ │ │ 12462: 01302ce6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_PORT_READ_DSTATE │ │ │ │ 12463: 01303e50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_ENABLE_WATCH_DSTATE │ │ │ │ - 12464: 0089c731 1172 FUNC GLOBAL DEFAULT 12 QEMU_AES_encrypt │ │ │ │ + 12464: 0089c739 1172 FUNC GLOBAL DEFAULT 12 QEMU_AES_encrypt │ │ │ │ 12465: 012ae544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZONED_ZRWA_IMPLICIT_FLUSH_EVENT │ │ │ │ 12466: 0052eaa5 152 FUNC GLOBAL DEFAULT 12 memory_region_is_logging │ │ │ │ 12467: 011ebe58 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmplt_scalars │ │ │ │ 12468: 002c3909 116 FUNC GLOBAL DEFAULT 12 helper_ssub8 │ │ │ │ - 12469: 00881161 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size_del │ │ │ │ - 12470: 007e8f71 88 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_wait_connected │ │ │ │ + 12469: 00881169 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size_del │ │ │ │ + 12470: 007e8f79 88 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_wait_connected │ │ │ │ 12471: 01302db0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_LINK_DOWN_DSTATE │ │ │ │ 12472: 005e6e4d 268 FUNC GLOBAL DEFAULT 12 icount_prepare_for_run │ │ │ │ 12473: 012ba07c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMPDTB_EVENT │ │ │ │ - 12474: 0072beed 2 FUNC GLOBAL DEFAULT 12 mshv_irqchip_release_virq │ │ │ │ - 12475: 0083bc95 84 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo_members │ │ │ │ + 12474: 0072bef5 2 FUNC GLOBAL DEFAULT 12 mshv_irqchip_release_virq │ │ │ │ + 12475: 0083bc9d 84 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo_members │ │ │ │ 12476: 012affd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPTS_TIMER_START_EVENT │ │ │ │ - 12477: 008980d9 564 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_add_watch │ │ │ │ + 12477: 008980e1 564 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_add_watch │ │ │ │ 12478: 01301a50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_READ_DSTATE │ │ │ │ 12479: 0130141a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OSS_VERSION_DSTATE │ │ │ │ 12480: 012a66a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_READ_EVENT │ │ │ │ 12481: 01178614 12 OBJECT GLOBAL DEFAULT 21 DataFormat_lookup │ │ │ │ 12482: 00542989 264 FUNC GLOBAL DEFAULT 12 qemu_init_subsystems │ │ │ │ 12483: 012b3484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_CONFIG_EVENT │ │ │ │ 12484: 01302c90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DOORBELL_ACK_DSTATE │ │ │ │ - 12485: 0082ab2d 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CpuInfoFast_base_members │ │ │ │ + 12485: 0082ab35 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CpuInfoFast_base_members │ │ │ │ 12486: 012b3914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_EVALUATE_EVENT │ │ │ │ 12487: 0130325e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_SAVE_TOP_DSTATE │ │ │ │ 12488: 005ef855 572 FUNC GLOBAL DEFAULT 12 arm_set_cpu_on │ │ │ │ 12489: 012badc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_ACTION_EVENT │ │ │ │ - 12490: 0081b801 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper_members │ │ │ │ + 12490: 0081b809 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper_members │ │ │ │ 12491: 01302480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC64_DSTATE │ │ │ │ 12492: 012ae7f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_TIMESTAMP_EVENT │ │ │ │ 12493: 012b95e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_MERGE_EVENT │ │ │ │ - 12494: 0089178d 296 FUNC GLOBAL DEFAULT 12 aio_wait_bh_oneshot │ │ │ │ + 12494: 00891795 296 FUNC GLOBAL DEFAULT 12 aio_wait_bh_oneshot │ │ │ │ 12495: 012a91fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_INSTANCE_INIT_EVENT │ │ │ │ 12496: 0061ff89 508 FUNC GLOBAL DEFAULT 12 virt_acpi_setup │ │ │ │ 12497: 011f9034 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmulhb │ │ │ │ - 12498: 008233a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryCapability │ │ │ │ - 12499: 00817ed5 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_export_del_arg_members │ │ │ │ + 12498: 008233a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryCapability │ │ │ │ + 12499: 00817edd 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_export_del_arg_members │ │ │ │ 12500: 011d1fac 32 OBJECT GLOBAL DEFAULT 24 ATA_IOPORT_RR_lookup │ │ │ │ 12501: 011f8fb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmulhh │ │ │ │ 12502: 00553c95 244 FUNC GLOBAL DEFAULT 12 cpr_exec_persist_state │ │ │ │ 12503: 0130262a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_SCRIPT_SCSI_INTERRUPT_DSTATE │ │ │ │ 12504: 013010cb 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_acpi_c │ │ │ │ - 12505: 0085e7d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_IntWrapper │ │ │ │ + 12505: 0085e7dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_IntWrapper │ │ │ │ 12506: 0054ac95 252 FUNC GLOBAL DEFAULT 12 iommufd_change_process │ │ │ │ 12507: 012a67c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_SERIAL_READ_EVENT │ │ │ │ 12508: 002c7541 14 FUNC GLOBAL DEFAULT 12 qemu_free_displaysurface │ │ │ │ 12509: 005d2521 120 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr32v │ │ │ │ 12510: 005886d1 292 FUNC GLOBAL DEFAULT 12 qemu_create_nic_bus_devices │ │ │ │ 12511: 012a94cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_READ_EVENT │ │ │ │ 12512: 012a5fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_ISMCTRL_READ_EVENT │ │ │ │ 12513: 013033e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_REL_DSTATE │ │ │ │ 12514: 012a6480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDCTRL_TC_PULSE_EVENT │ │ │ │ 12515: 00523bbd 236 FUNC GLOBAL DEFAULT 12 vm_prepare_start │ │ │ │ 12516: 005d634d 128 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range_fast │ │ │ │ - 12517: 00734229 112 FUNC GLOBAL DEFAULT 12 object_class_property_find_err │ │ │ │ + 12517: 00734231 112 FUNC GLOBAL DEFAULT 12 object_class_property_find_err │ │ │ │ 12518: 011f1708 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxavb │ │ │ │ 12519: 013034d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_END_DSTATE │ │ │ │ 12520: 012aca08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_INVALID_OP_EVENT │ │ │ │ 12521: 011f8f2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmulhw │ │ │ │ 12522: 012a4d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WRITE_EVENT │ │ │ │ 12523: 00383eb1 82 FUNC GLOBAL DEFAULT 12 smbus_write_word │ │ │ │ 12524: 011f1684 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxavh │ │ │ │ @@ -12531,402 +12531,402 @@ │ │ │ │ 12527: 0130204c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_TRANSMIT_DSTATE │ │ │ │ 12528: 012a5334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_CMD_DATA2_EVENT │ │ │ │ 12529: 012a4978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_GET_TPM_ESTABLISHED_FLAG_EVENT │ │ │ │ 12530: 002ba431 192 FUNC GLOBAL DEFAULT 12 float128_to_uint32 │ │ │ │ 12531: 012b9f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_DEFINITIONS_EVENT │ │ │ │ 12532: 005e08ad 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_le_mmu │ │ │ │ 12533: 012a6390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_DONE_EVENT │ │ │ │ - 12534: 0089ec85 84 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent_members │ │ │ │ + 12534: 0089ec8d 84 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent_members │ │ │ │ 12535: 012b2de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_IN_EVENT │ │ │ │ 12536: 013013f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_GO_SUCCESS_DSTATE │ │ │ │ - 12537: 009d8844 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode │ │ │ │ + 12537: 009d885c 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode │ │ │ │ 12538: 005f4855 70 FUNC GLOBAL DEFAULT 12 hw_breakpoint_update_all │ │ │ │ 12539: 0054bbb9 108 FUNC GLOBAL DEFAULT 12 host_iommu_device_iommufd_detach_hwpt │ │ │ │ 12540: 012a934c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_ESB_WRITE_EVENT │ │ │ │ 12541: 002bdcf5 200 FUNC GLOBAL DEFAULT 12 uint16_to_float64 │ │ │ │ - 12542: 006fabe9 58 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_bfmlsl_idx │ │ │ │ + 12542: 006fabf1 58 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_bfmlsl_idx │ │ │ │ 12543: 005ca4c9 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andcs │ │ │ │ 12544: 012a2634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_RESUME_EVENT │ │ │ │ 12545: 012a4c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRCREATE_EVENT │ │ │ │ 12546: 012af578 1456 OBJECT GLOBAL DEFAULT 24 hw_scsi_trace_events │ │ │ │ - 12547: 0073134d 156 FUNC GLOBAL DEFAULT 12 qdev_get_clock_in │ │ │ │ + 12547: 00731355 156 FUNC GLOBAL DEFAULT 12 qdev_get_clock_in │ │ │ │ 12548: 011f1600 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxavw │ │ │ │ 12549: 01302262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_MAC_INDICATE_DSTATE │ │ │ │ - 12550: 0088926d 508 FUNC GLOBAL DEFAULT 12 interval_tree_insert │ │ │ │ + 12550: 00889275 508 FUNC GLOBAL DEFAULT 12 interval_tree_insert │ │ │ │ 12551: 012aea94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC64_EVENT │ │ │ │ 12552: 01302b3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_NAK_DSTATE │ │ │ │ 12553: 002c1649 104 FUNC GLOBAL DEFAULT 12 float64_default_nan │ │ │ │ 12554: 0117948c 12 OBJECT GLOBAL DEFAULT 21 HotKeyMod_lookup │ │ │ │ - 12555: 006d4929 92 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubsb │ │ │ │ + 12555: 006d4931 92 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubsb │ │ │ │ 12556: 012ad808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_ENTRY_EVENT │ │ │ │ 12557: 00609271 80 FUNC GLOBAL DEFAULT 12 vfp_set_fpsr │ │ │ │ 12558: 013032f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_DROP_PACKET_DSTATE │ │ │ │ 12559: 012b41d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_BP_BE_EVENT │ │ │ │ - 12560: 009fa9e0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_1_len │ │ │ │ + 12560: 009fa9f8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_1_len │ │ │ │ 12561: 01303546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_SET_WRITE_THRESHOLD_DSTATE │ │ │ │ 12562: 012b9028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_GT_TVAL_WRITE_EVENT │ │ │ │ 12563: 0044bcd1 472 FUNC GLOBAL DEFAULT 12 pcie_add_capability │ │ │ │ - 12564: 006d4985 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubsh │ │ │ │ + 12564: 006d498d 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubsh │ │ │ │ 12565: 005bb781 168 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i128 │ │ │ │ - 12566: 0084cefd 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsVCPUFilter │ │ │ │ + 12566: 0084cf05 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsVCPUFilter │ │ │ │ 12567: 01302e44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_SUB_VENDOR_ID_DSTATE │ │ │ │ - 12568: 009fa9d8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_2_len │ │ │ │ - 12569: 00845e71 232 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties │ │ │ │ + 12568: 009fa9f0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_2_len │ │ │ │ + 12569: 00845e79 232 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties │ │ │ │ 12570: 005b9985 360 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i64 │ │ │ │ 12571: 012ad868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_TCP_EVENT │ │ │ │ 12572: 00583119 204 FUNC GLOBAL DEFAULT 12 eth_get_gso_type │ │ │ │ 12573: 00681ba9 48 FUNC GLOBAL DEFAULT 12 gen_gvec_uaba │ │ │ │ 12574: 00543d9d 144 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop │ │ │ │ 12575: 0050686d 468 FUNC GLOBAL DEFAULT 12 hmp_virtio_queue_status │ │ │ │ 12576: 013013a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUEST_DSTATE │ │ │ │ - 12577: 00781f35 10 FUNC GLOBAL DEFAULT 12 blk_set_allow_aio_context_change │ │ │ │ + 12577: 00781f3d 10 FUNC GLOBAL DEFAULT 12 blk_set_allow_aio_context_change │ │ │ │ 12578: 01302f3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_POP_DSTATE │ │ │ │ 12579: 012b3044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_CLAIM_INTERFACE_EVENT │ │ │ │ 12580: 0130277c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_GET_NEXT_SG_ELEM_DSTATE │ │ │ │ 12581: 012ac1d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_DEBUG_DESC_DATA_EVENT │ │ │ │ 12582: 00587b19 28 FUNC GLOBAL DEFAULT 12 qemu_get_nic_opaque │ │ │ │ 12583: 01300e00 1 OBJECT GLOBAL DEFAULT 25 kvm_kernel_irqchip │ │ │ │ - 12584: 0080854d 228 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions_members │ │ │ │ + 12584: 00808555 228 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions_members │ │ │ │ 12585: 0066c7e1 124 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_definitions │ │ │ │ 12586: 0032d361 58 FUNC GLOBAL DEFAULT 12 load_uimage_as │ │ │ │ 12587: 012bbe8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN32_MAP_ALLOC_EVENT │ │ │ │ 12588: 00681b49 48 FUNC GLOBAL DEFAULT 12 gen_gvec_uabd │ │ │ │ 12589: 01302d20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_DETACH_DSTATE │ │ │ │ - 12590: 006d4a01 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubsw │ │ │ │ + 12590: 006d4a09 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubsw │ │ │ │ 12591: 01302ba8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_ACTION_DSTATE │ │ │ │ - 12592: 00749d05 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_end │ │ │ │ + 12592: 00749d0d 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_end │ │ │ │ 12593: 0052fec9 120 FUNC GLOBAL DEFAULT 12 memory_region_add_coalescing │ │ │ │ - 12594: 008690d9 136 FUNC GLOBAL DEFAULT 12 visit_policy_reject │ │ │ │ - 12595: 006f3f3d 132 FUNC GLOBAL DEFAULT 12 helper_gvec_uqsub_b │ │ │ │ - 12596: 0089c505 556 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_decrypt_key │ │ │ │ + 12594: 008690e1 136 FUNC GLOBAL DEFAULT 12 visit_policy_reject │ │ │ │ + 12595: 006f3f45 132 FUNC GLOBAL DEFAULT 12 helper_gvec_uqsub_b │ │ │ │ + 12596: 0089c50d 556 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_decrypt_key │ │ │ │ 12597: 012b5ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_COMMIT_EVENT │ │ │ │ 12598: 012a997c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_CTLR_WRITE_EVENT │ │ │ │ - 12599: 0076d39d 108 FUNC GLOBAL DEFAULT 12 bdrv_chain_contains │ │ │ │ - 12600: 00829789 204 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties │ │ │ │ + 12599: 0076d3a5 108 FUNC GLOBAL DEFAULT 12 bdrv_chain_contains │ │ │ │ + 12600: 00829791 204 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties │ │ │ │ 12601: 013024c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I32_DSTATE │ │ │ │ 12602: 01301eae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_WRITE_DSTATE │ │ │ │ - 12603: 006f4679 166 FUNC GLOBAL DEFAULT 12 helper_gvec_uqsub_d │ │ │ │ + 12603: 006f4681 166 FUNC GLOBAL DEFAULT 12 helper_gvec_uqsub_d │ │ │ │ 12604: 012a750c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERRUPT_CLIENT_MONITORS_CONFIG_EVENT │ │ │ │ - 12605: 007887c9 124 FUNC GLOBAL DEFAULT 12 bdrv_cor_filter_drop │ │ │ │ + 12605: 007887d1 124 FUNC GLOBAL DEFAULT 12 bdrv_cor_filter_drop │ │ │ │ 12606: 013023b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_NUM_SGLD_DSTATE │ │ │ │ 12607: 01301672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_ADDRESS_WR_DSTATE │ │ │ │ 12608: 012b487c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_CREATE_WINDOW_EVENT │ │ │ │ 12609: 01301aa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_SYNC_DSTATE │ │ │ │ - 12610: 00804965 174 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStrList │ │ │ │ - 12611: 006f3fc1 130 FUNC GLOBAL DEFAULT 12 helper_gvec_uqsub_h │ │ │ │ + 12610: 0080496d 174 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStrList │ │ │ │ + 12611: 006f3fc9 130 FUNC GLOBAL DEFAULT 12 helper_gvec_uqsub_h │ │ │ │ 12612: 002c7e21 100 FUNC GLOBAL DEFAULT 12 dpy_text_update │ │ │ │ 12613: 012b18c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_TX_APPEND_EVENT │ │ │ │ - 12614: 0078ae69 268 FUNC GLOBAL DEFAULT 12 bdrv_query_dirty_bitmaps │ │ │ │ + 12614: 0078ae71 268 FUNC GLOBAL DEFAULT 12 bdrv_query_dirty_bitmaps │ │ │ │ 12615: 013014ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_STAT_RETURN_DSTATE │ │ │ │ 12616: 005d5fbd 280 FUNC GLOBAL DEFAULT 12 tb_phys_invalidate │ │ │ │ 12617: 0130126a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_ADD_TASK_DSTATE │ │ │ │ 12618: 012b3814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_ENFORCED_LIMIT_EVENT │ │ │ │ 12619: 002975cd 32 FUNC GLOBAL DEFAULT 12 target_name │ │ │ │ 12620: 013028fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_FLUSH_TXFIFO_END_DSTATE │ │ │ │ - 12621: 0079c4a5 916 FUNC GLOBAL DEFAULT 12 bdrv_block_device_info │ │ │ │ + 12621: 0079c4ad 916 FUNC GLOBAL DEFAULT 12 bdrv_block_device_info │ │ │ │ 12622: 012a721c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_SENSE_WRITE_EVENT │ │ │ │ 12623: 012baf90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_EVENT │ │ │ │ - 12624: 00803d5d 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermissionList │ │ │ │ - 12625: 006f4045 126 FUNC GLOBAL DEFAULT 12 helper_gvec_uqsub_s │ │ │ │ + 12624: 00803d65 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermissionList │ │ │ │ + 12625: 006f404d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_uqsub_s │ │ │ │ 12626: 012b68b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_NEW_CHANNEL_EVENT │ │ │ │ 12627: 012b5d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_GPIO_READ_EVENT │ │ │ │ 12628: 012ad7a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_TCP_EVENT │ │ │ │ 12629: 012a6260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_UNKNOWN_EVENT │ │ │ │ - 12630: 0082798d 58 FUNC GLOBAL DEFAULT 12 qapi_free_UuidInfo │ │ │ │ + 12630: 00827995 58 FUNC GLOBAL DEFAULT 12 qapi_free_UuidInfo │ │ │ │ 12631: 0120849c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vfma_d │ │ │ │ - 12632: 0080ad11 540 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevOptions_base_members │ │ │ │ + 12632: 0080ad19 540 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevOptions_base_members │ │ │ │ 12633: 01300601 1 OBJECT GLOBAL DEFAULT 25 icount_align_option │ │ │ │ 12634: 013028e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_UPDATE_IRQ_DSTATE │ │ │ │ 12635: 012b7eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SYNC_DIRTY_EVENT │ │ │ │ - 12636: 006d287d 164 FUNC GLOBAL DEFAULT 12 helper_mve_vfnegh │ │ │ │ - 12637: 007237d9 388 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_vhost_queue_status │ │ │ │ + 12636: 006d2885 164 FUNC GLOBAL DEFAULT 12 helper_mve_vfnegh │ │ │ │ + 12637: 007237e1 388 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_vhost_queue_status │ │ │ │ 12638: 013030a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_BLOCKTIME_TID_CPU_MAP_DSTATE │ │ │ │ 12639: 012085a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vfma_h │ │ │ │ - 12640: 0089dff5 72 FUNC GLOBAL DEFAULT 12 qmp_xen_event_list │ │ │ │ + 12640: 0089dffd 72 FUNC GLOBAL DEFAULT 12 qmp_xen_event_list │ │ │ │ 12641: 012b6688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SEND_BITMAP_BITS_EVENT │ │ │ │ 12642: 012b2094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_PULSE_ENABLE_EVENT │ │ │ │ 12643: 01301eca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_READ_DSTATE │ │ │ │ 12644: 003cdaa9 96 FUNC GLOBAL DEFAULT 12 omap_findclk │ │ │ │ 12645: 011e3f48 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andq_be │ │ │ │ 12646: 00422791 26 FUNC GLOBAL DEFAULT 12 can_sja_can_receive │ │ │ │ - 12647: 00814661 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_set_speed │ │ │ │ + 12647: 00814669 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_set_speed │ │ │ │ 12648: 011b79b0 64 OBJECT GLOBAL DEFAULT 21 vfio_cpr_pci_vmstate │ │ │ │ 12649: 006308e1 8 FUNC GLOBAL DEFAULT 12 exynos4210_get_irq │ │ │ │ - 12650: 00802db5 208 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf_members │ │ │ │ + 12650: 00802dbd 208 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf_members │ │ │ │ 12651: 013025c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_VERIFY_DSTATE │ │ │ │ - 12652: 006d2921 164 FUNC GLOBAL DEFAULT 12 helper_mve_vfnegs │ │ │ │ + 12652: 006d2929 164 FUNC GLOBAL DEFAULT 12 helper_mve_vfnegs │ │ │ │ 12653: 01208520 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vfma_s │ │ │ │ - 12654: 006e31e5 240 FUNC GLOBAL DEFAULT 12 helper_mve_vfsubh │ │ │ │ + 12654: 006e31ed 240 FUNC GLOBAL DEFAULT 12 helper_mve_vfsubh │ │ │ │ 12655: 01302508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASTRO_CHIP_READ_DSTATE │ │ │ │ 12656: 011d14c0 96 OBJECT GLOBAL DEFAULT 24 hw_compat_9_0 │ │ │ │ 12657: 011d1520 16 OBJECT GLOBAL DEFAULT 24 hw_compat_9_1 │ │ │ │ 12658: 0032a60d 288 FUNC GLOBAL DEFAULT 12 register_read_memory │ │ │ │ 12659: 011d1530 128 OBJECT GLOBAL DEFAULT 24 hw_compat_9_2 │ │ │ │ 12660: 005d5df9 340 FUNC GLOBAL DEFAULT 12 tb_flush__exclusive_or_serial │ │ │ │ 12661: 005e6de5 104 FUNC GLOBAL DEFAULT 12 icount_percpu_budget │ │ │ │ - 12662: 0074578d 6 FUNC GLOBAL DEFAULT 12 qio_net_listener_is_connected │ │ │ │ + 12662: 00745795 6 FUNC GLOBAL DEFAULT 12 qio_net_listener_is_connected │ │ │ │ 12663: 013015fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_CONFIGS_INV_SID_RANGE_DSTATE │ │ │ │ - 12664: 006d4a7d 92 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubub │ │ │ │ - 12665: 006e17d5 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpne_scalarb │ │ │ │ + 12664: 006d4a85 92 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubub │ │ │ │ + 12665: 006e17dd 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpne_scalarb │ │ │ │ 12666: 012ab60c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_ECR0_EVENT │ │ │ │ 12667: 0120acd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_frecpe_rpres_s │ │ │ │ 12668: 01301c66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_AP_WRITE_DSTATE │ │ │ │ 12669: 01302980 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_SET_ALARM_DSTATE │ │ │ │ - 12670: 006e32d5 236 FUNC GLOBAL DEFAULT 12 helper_mve_vfsubs │ │ │ │ + 12670: 006e32dd 236 FUNC GLOBAL DEFAULT 12 helper_mve_vfsubs │ │ │ │ 12671: 012b6da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_START_EVENT │ │ │ │ - 12672: 006d4ad9 120 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubuh │ │ │ │ + 12672: 006d4ae1 120 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubuh │ │ │ │ 12673: 012b70a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RATE_LIMIT_POST_EVENT │ │ │ │ - 12674: 006e1845 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpne_scalarh │ │ │ │ + 12674: 006e184d 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpne_scalarh │ │ │ │ 12675: 012ac908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_SEB_READ_EVENT │ │ │ │ 12676: 00553785 40 FUNC GLOBAL DEFAULT 12 cpr_incoming_needed │ │ │ │ 12677: 013019ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LEDMA_MEMORY_READ_DSTATE │ │ │ │ 12678: 012aec14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_PRP_EVENT │ │ │ │ 12679: 011e43ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addl_be │ │ │ │ - 12680: 008a00dd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_inject_ghes_v2_error_arg_members │ │ │ │ - 12681: 0089dd9d 2 FUNC GLOBAL DEFAULT 12 win32_kbd_set_grab │ │ │ │ - 12682: 007fbd31 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStats │ │ │ │ - 12683: 0071dde5 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_max_num │ │ │ │ - 12684: 00865b75 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_display_options │ │ │ │ - 12685: 008057d1 1696 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties_members │ │ │ │ + 12680: 008a00e5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_inject_ghes_v2_error_arg_members │ │ │ │ + 12681: 0089dda5 2 FUNC GLOBAL DEFAULT 12 win32_kbd_set_grab │ │ │ │ + 12682: 007fbd39 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStats │ │ │ │ + 12683: 0071dded 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_max_num │ │ │ │ + 12684: 00865b7d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_display_options │ │ │ │ + 12685: 008057d9 1696 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties_members │ │ │ │ 12686: 011eacd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_v7m_tt │ │ │ │ 12687: 012a5424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_OST_EV_EVENT │ │ │ │ 12688: 013025ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_10_DSTATE │ │ │ │ - 12689: 006e0881 132 FUNC GLOBAL DEFAULT 12 helper_mve_ushll │ │ │ │ - 12690: 007820c5 30 FUNC GLOBAL DEFAULT 12 blk_dec_in_flight │ │ │ │ + 12689: 006e0889 132 FUNC GLOBAL DEFAULT 12 helper_mve_ushll │ │ │ │ + 12690: 007820cd 30 FUNC GLOBAL DEFAULT 12 blk_dec_in_flight │ │ │ │ 12691: 012b18b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_TX_APPEND_FF_EVENT │ │ │ │ 12692: 0130165e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_ADJUST_DSTATE │ │ │ │ - 12693: 00806df9 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe │ │ │ │ - 12694: 007d2679 148 FUNC GLOBAL DEFAULT 12 qed_find_l2_cache_entry │ │ │ │ + 12693: 00806e01 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe │ │ │ │ + 12694: 007d2681 148 FUNC GLOBAL DEFAULT 12 qed_find_l2_cache_entry │ │ │ │ 12695: 01211604 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshli_b │ │ │ │ - 12696: 008252dd 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariantList │ │ │ │ + 12696: 008252e5 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariantList │ │ │ │ 12697: 012a51e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_SEL_WRITE_EVENT │ │ │ │ 12698: 012a93ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_OS_REPORTING_LINE_EVENT │ │ │ │ - 12699: 0088cc21 10 FUNC GLOBAL DEFAULT 12 qemu_co_queue_empty │ │ │ │ + 12699: 0088cc29 10 FUNC GLOBAL DEFAULT 12 qemu_co_queue_empty │ │ │ │ 12700: 002ba4f1 192 FUNC GLOBAL DEFAULT 12 float128_to_uint64 │ │ │ │ 12701: 012a4c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETLOCK_RETURN_EVENT │ │ │ │ 12702: 002c3bf1 30 FUNC GLOBAL DEFAULT 12 helper_shsub16 │ │ │ │ 12703: 01211478 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshli_d │ │ │ │ - 12704: 006d4b51 120 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubuw │ │ │ │ - 12705: 006e18b5 108 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpne_scalarw │ │ │ │ + 12704: 006d4b59 120 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubuw │ │ │ │ + 12705: 006e18bd 108 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpne_scalarw │ │ │ │ 12706: 013019ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_RECV_DSTATE │ │ │ │ 12707: 002c8341 104 FUNC GLOBAL DEFAULT 12 init_displaystate │ │ │ │ 12708: 01211580 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshli_h │ │ │ │ 12709: 0043f945 492 FUNC GLOBAL DEFAULT 12 msi_write_config │ │ │ │ 12710: 013033ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_UPDATE_DSTATE │ │ │ │ 12711: 0115c104 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_tpm │ │ │ │ 12712: 00333dd1 6 FUNC GLOBAL DEFAULT 12 machine_dump_guest_core │ │ │ │ 12713: 0130128e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BACKUP_DO_COW_RETURN_DSTATE │ │ │ │ 12714: 00326071 220 FUNC GLOBAL DEFAULT 12 exynos4210_uart_create │ │ │ │ 12715: 01303036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_COMPLETE_DSTATE │ │ │ │ 12716: 01301158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_COMMAND_DSTATE │ │ │ │ 12717: 012a63c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_MANUFACTURER_ID_EVENT │ │ │ │ 12718: 01202118 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uclamp_b │ │ │ │ - 12719: 00872355 96 FUNC GLOBAL DEFAULT 12 qdict_copy_default │ │ │ │ + 12719: 0087235d 96 FUNC GLOBAL DEFAULT 12 qdict_copy_default │ │ │ │ 12720: 012b890c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_FRAMEBUFFER_UPDATE_REQUEST_EVENT │ │ │ │ 12721: 013037c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_LINK_DSTATE │ │ │ │ 12722: 012a4160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SUCCESS_EVENT │ │ │ │ 12723: 00439be5 30 FUNC GLOBAL DEFAULT 12 nvme_ns_atomic_configure_boundary │ │ │ │ 12724: 0130182e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_LEDS_DSTATE │ │ │ │ 12725: 01201f8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uclamp_d │ │ │ │ - 12726: 0089d121 112 FUNC GLOBAL DEFAULT 12 clmul_8x4_odd │ │ │ │ + 12726: 0089d129 112 FUNC GLOBAL DEFAULT 12 clmul_8x4_odd │ │ │ │ 12727: 013028ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_INQUIRY_CMD41_DSTATE │ │ │ │ - 12728: 008a69bd 8 FUNC GLOBAL DEFAULT 12 vduse_dev_get_priv │ │ │ │ + 12728: 008a69c5 8 FUNC GLOBAL DEFAULT 12 vduse_dev_get_priv │ │ │ │ 12729: 012b53a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_FREEZE_GRANULE_EVENT │ │ │ │ 12730: 011ddf60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xors │ │ │ │ 12731: 012114fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshli_s │ │ │ │ 12732: 01202094 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uclamp_h │ │ │ │ 12733: 012a74dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CAPPED_EVENT │ │ │ │ 12734: 012b3ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PROCESS_LISTS_EVENT │ │ │ │ 12735: 01178370 12 OBJECT GLOBAL DEFAULT 21 BlockdevDriver_lookup │ │ │ │ 12736: 00600f95 4 FUNC GLOBAL DEFAULT 12 arm_gt_sel2vtimer_cb │ │ │ │ - 12737: 0083bce9 228 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo │ │ │ │ - 12738: 007e8b91 152 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfd │ │ │ │ + 12737: 0083bcf1 228 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo │ │ │ │ + 12738: 007e8b99 152 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfd │ │ │ │ 12739: 012a7cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPFALLTHROUGH_EVENT │ │ │ │ 12740: 011fcfa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabsb │ │ │ │ 12741: 01301a40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_LARGE_DSTATE │ │ │ │ - 12742: 009b73c0 1050 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode │ │ │ │ + 12742: 009b73d8 1050 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode │ │ │ │ 12743: 01202010 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uclamp_s │ │ │ │ - 12744: 00749e4d 76 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest_len │ │ │ │ + 12744: 00749e55 76 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest_len │ │ │ │ 12745: 011fcf1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabsh │ │ │ │ 12746: 00535d05 18 FUNC GLOBAL DEFAULT 12 physical_memory_test_and_clear_dirty │ │ │ │ 12747: 01302fc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_STOP_DSTATE │ │ │ │ - 12748: 00a7e9a4 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_VALUE │ │ │ │ - 12749: 0081fadd 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherAlgo │ │ │ │ + 12748: 00a7e9bc 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_VALUE │ │ │ │ + 12749: 0081fae5 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherAlgo │ │ │ │ 12750: 01301a62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_RESET_PORT_DSTATE │ │ │ │ 12751: 012bbf2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_COROUTINE_TERMINATE_EVENT │ │ │ │ - 12752: 0073b8d9 300 FUNC GLOBAL DEFAULT 12 qemu_file_put_fd │ │ │ │ + 12752: 0073b8e1 300 FUNC GLOBAL DEFAULT 12 qemu_file_put_fd │ │ │ │ 12753: 012b5e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_UPDATE_ISTATE_EVENT │ │ │ │ - 12754: 006e9941 120 FUNC GLOBAL DEFAULT 12 helper_sdiv │ │ │ │ + 12754: 006e9949 120 FUNC GLOBAL DEFAULT 12 helper_sdiv │ │ │ │ 12755: 013012d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_EVENT_DSTATE │ │ │ │ 12756: 012b1cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_TN_CFG_EVENT │ │ │ │ 12757: 00342875 58 FUNC GLOBAL DEFAULT 12 qemu_edid_dpi_to_mm │ │ │ │ - 12758: 0083b921 142 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfoList │ │ │ │ + 12758: 0083b929 142 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfoList │ │ │ │ 12759: 00442cbd 4 FUNC GLOBAL DEFAULT 12 pci_bus_get_slot_reserved_mask │ │ │ │ 12760: 005d80bd 56 FUNC GLOBAL DEFAULT 12 translator_use_goto_tb │ │ │ │ 12761: 012bac70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_SET_EVENT │ │ │ │ - 12762: 00824485 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoBuiltin │ │ │ │ + 12762: 0082448d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoBuiltin │ │ │ │ 12763: 005658a5 112 FUNC GLOBAL DEFAULT 12 postcopy_notify │ │ │ │ 12764: 012aab4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_HASH_SG_EVENT │ │ │ │ - 12765: 0072f96d 24 FUNC GLOBAL DEFAULT 12 phase_check │ │ │ │ + 12765: 0072f975 24 FUNC GLOBAL DEFAULT 12 phase_check │ │ │ │ 12766: 013022c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_APROM_WRITEB_DSTATE │ │ │ │ 12767: 01302ca6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_ATTACH_DSTATE │ │ │ │ - 12768: 00842cd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevCommonProperties │ │ │ │ + 12768: 00842cd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevCommonProperties │ │ │ │ 12769: 0055cb1d 84 FUNC GLOBAL DEFAULT 12 migration_remove_notifier │ │ │ │ 12770: 012f8598 8 OBJECT GLOBAL DEFAULT 25 max_delay │ │ │ │ 12771: 011fce98 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabsw │ │ │ │ 12772: 013012da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_REGISTER_INTERFACE_DSTATE │ │ │ │ 12773: 012a5864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_OPCODE_EVENT │ │ │ │ 12774: 005cbf29 56 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_vec │ │ │ │ 12775: 01302fb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REJECT_SECTION_DSTATE │ │ │ │ 12776: 00505f25 344 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug_request │ │ │ │ - 12777: 006f9f2d 60 FUNC GLOBAL DEFAULT 12 helper_gvec_smmla_b │ │ │ │ + 12777: 006f9f35 60 FUNC GLOBAL DEFAULT 12 helper_gvec_smmla_b │ │ │ │ 12778: 01302e80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_DISABLE_DSTATE │ │ │ │ 12779: 01303412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_SERVER_DPY_RECREATE_DSTATE │ │ │ │ 12780: 012b8db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_PROPAGATE_EVENT │ │ │ │ - 12781: 006dcaad 88 FUNC GLOBAL DEFAULT 12 helper_mve_vaddlv_s │ │ │ │ - 12782: 0076e0d5 80 FUNC GLOBAL DEFAULT 12 block_job_free │ │ │ │ + 12781: 006dcab5 88 FUNC GLOBAL DEFAULT 12 helper_mve_vaddlv_s │ │ │ │ + 12782: 0076e0dd 80 FUNC GLOBAL DEFAULT 12 block_job_free │ │ │ │ 12783: 013020c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_WOL_WRITE_DSTATE │ │ │ │ - 12784: 006dcb05 88 FUNC GLOBAL DEFAULT 12 helper_mve_vaddlv_u │ │ │ │ + 12784: 006dcb0d 88 FUNC GLOBAL DEFAULT 12 helper_mve_vaddlv_u │ │ │ │ 12785: 0067cad5 66 FUNC GLOBAL DEFAULT 12 gen_urshr64_i64 │ │ │ │ 12786: 012a8a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_REG_WRITE_EVENT │ │ │ │ 12787: 013028e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_READ_DSTATE │ │ │ │ - 12788: 00819405 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbuf │ │ │ │ + 12788: 0081940d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbuf │ │ │ │ 12789: 012b2f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REMOTE_WAKEUP_REMOVED_EVENT │ │ │ │ 12790: 012bb60c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHANGE_VNC_PASSWORD_EVENT │ │ │ │ 12791: 005c9481 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_imm_var │ │ │ │ - 12792: 00783f99 200 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_compressed │ │ │ │ + 12792: 00783fa1 200 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_compressed │ │ │ │ 12793: 012b9dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_DISMISS_EVENT │ │ │ │ 12794: 00297701 112 FUNC GLOBAL DEFAULT 12 target_base_arm │ │ │ │ 12795: 0041f181 132 FUNC GLOBAL DEFAULT 12 rocker_port_eg │ │ │ │ - 12796: 0081750d 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse_members │ │ │ │ + 12796: 00817515 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse_members │ │ │ │ 12797: 005bb6d9 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i128 │ │ │ │ 12798: 0130102d 1 OBJECT GLOBAL DEFAULT 25 qmp_dispatcher_co_shutdown │ │ │ │ 12799: 0054b0d9 288 FUNC GLOBAL DEFAULT 12 iommufd_backend_map_dma │ │ │ │ - 12800: 008a01e9 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_DELETED_arg_members │ │ │ │ + 12800: 008a01f1 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_DELETED_arg_members │ │ │ │ 12801: 012a5fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_BINDING_EVENT │ │ │ │ 12802: 012baee4 44 OBJECT GLOBAL DEFAULT 24 qapi_commands_virtio_trace_events_trace_events │ │ │ │ 12803: 012ae174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_SMALL_EVENT │ │ │ │ 12804: 01302234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NO_TS_SUPPORT_DSTATE │ │ │ │ - 12805: 00864051 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_initialized │ │ │ │ + 12805: 00864059 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_initialized │ │ │ │ 12806: 01302094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_DESTMAC_DSTATE │ │ │ │ 12807: 011fd2b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrev32b │ │ │ │ 12808: 011763b0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint8 │ │ │ │ 12809: 012ad018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_TIDV_FPD_NOT_RUNNING_EVENT │ │ │ │ 12810: 012ae534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_PCI_RESET_EVENT │ │ │ │ 12811: 00587cd1 22 FUNC GLOBAL DEFAULT 12 qemu_has_ufo │ │ │ │ - 12812: 006e1921 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcsb │ │ │ │ + 12812: 006e1929 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcsb │ │ │ │ 12813: 0065b085 3028 FUNC GLOBAL DEFAULT 12 bcm_soc_peripherals_common_realize │ │ │ │ - 12814: 006cc11d 156 FUNC GLOBAL DEFAULT 12 helper_v7m_bxns │ │ │ │ - 12815: 0087de41 12 FUNC GLOBAL DEFAULT 12 fifo8_reset │ │ │ │ + 12814: 006cc125 156 FUNC GLOBAL DEFAULT 12 helper_v7m_bxns │ │ │ │ + 12815: 0087de49 12 FUNC GLOBAL DEFAULT 12 fifo8_reset │ │ │ │ 12816: 011fd234 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrev32h │ │ │ │ 12817: 003979e1 30 FUNC GLOBAL DEFAULT 12 ide_bus_set_irq │ │ │ │ - 12818: 0081f429 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsBase │ │ │ │ + 12818: 0081f431 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsBase │ │ │ │ 12819: 01301778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_IRQ_RAISED_DSTATE │ │ │ │ 12820: 012b3294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SCSI_COMPLETE_EVENT │ │ │ │ 12821: 01303448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_EXT_KEY_EVENT_DSTATE │ │ │ │ - 12822: 0083af61 140 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo_members │ │ │ │ + 12822: 0083af69 140 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo_members │ │ │ │ 12823: 005aeb7d 52 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i32 │ │ │ │ 12824: 013021ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_PENDING_INTERRUPTS_DSTATE │ │ │ │ 12825: 005b1761 176 FUNC GLOBAL DEFAULT 12 tcg_remove_ops_after │ │ │ │ - 12826: 006e1995 114 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcsh │ │ │ │ + 12826: 006e199d 114 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcsh │ │ │ │ 12827: 0130197e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAWFE_DSTATE │ │ │ │ 12828: 012b7468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_COMPLETE_EVENT │ │ │ │ 12829: 01301cc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_UPDATE_IRQ_DSTATE │ │ │ │ 12830: 00558b45 376 FUNC GLOBAL DEFAULT 12 hmp_migrate │ │ │ │ 12831: 013029b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_TIMER_READ_DSTATE │ │ │ │ 12832: 003edb25 180 FUNC GLOBAL DEFAULT 12 e1000x_rx_ready │ │ │ │ - 12833: 007fc3c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptionsMirror │ │ │ │ + 12833: 007fc3c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptionsMirror │ │ │ │ 12834: 0054d841 100 FUNC GLOBAL DEFAULT 12 tpm_backend_init │ │ │ │ 12835: 012b0cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_INVALID_EVENT │ │ │ │ - 12836: 007e5945 400 FUNC GLOBAL DEFAULT 12 bdrv_writev_vmstate │ │ │ │ + 12836: 007e594d 400 FUNC GLOBAL DEFAULT 12 bdrv_writev_vmstate │ │ │ │ 12837: 013011da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_PARSE_BLOCKSTATUS_COMPLIANCE_DSTATE │ │ │ │ 12838: 005e8785 296 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_memory_hwaddr │ │ │ │ 12839: 012a9ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DIST_WRITE_EVENT │ │ │ │ 12840: 00544801 188 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_sized_cells_from_array │ │ │ │ 12841: 01302dd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_WRITE_DSTATE │ │ │ │ 12842: 012b20a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_OVERFLOW_INTERRUPT_EVENT │ │ │ │ 12843: 00549f45 160 FUNC GLOBAL DEFAULT 12 vhost_user_backend_dev_init │ │ │ │ 12844: 013032be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_RESUME_DSTATE │ │ │ │ - 12845: 00689225 88 FUNC GLOBAL DEFAULT 12 pow2_align │ │ │ │ + 12845: 00689235 88 FUNC GLOBAL DEFAULT 12 pow2_align │ │ │ │ 12846: 012aac3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPUID_WRITE_EVENT │ │ │ │ 12847: 0053e379 312 FUNC GLOBAL DEFAULT 12 qdev_unplug │ │ │ │ 12848: 011f2788 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmlaldavhsw │ │ │ │ 12849: 013010d7 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_pci_c │ │ │ │ - 12850: 006e1a09 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcsw │ │ │ │ - 12851: 007e3a19 416 FUNC GLOBAL DEFAULT 12 bdrv_pread │ │ │ │ + 12850: 006e1a11 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcsw │ │ │ │ + 12851: 007e3a21 416 FUNC GLOBAL DEFAULT 12 bdrv_pread │ │ │ │ 12852: 01302bc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_GLBREG_READ_DSTATE │ │ │ │ 12853: 0130213c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIMC_DSTATE │ │ │ │ 12854: 0041f445 6 FUNC GLOBAL DEFAULT 12 desc_ring_get_base_addr │ │ │ │ 12855: 01302c00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_UNIMPLEMENTED_DSTATE │ │ │ │ 12856: 012b4a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_KNOWN_SAFE_MISALIGNMENT_EVENT │ │ │ │ 12857: 012b8d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_RESET_EVENT │ │ │ │ - 12858: 0087e4c9 78 FUNC GLOBAL DEFAULT 12 error_copy │ │ │ │ + 12858: 0087e4d1 78 FUNC GLOBAL DEFAULT 12 error_copy │ │ │ │ 12859: 01302b54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_WRITE_READY_DSTATE │ │ │ │ 12860: 011e2ec8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxl_le │ │ │ │ - 12861: 008818cd 38 FUNC GLOBAL DEFAULT 12 qemu_opts_reset │ │ │ │ + 12861: 008818d5 38 FUNC GLOBAL DEFAULT 12 qemu_opts_reset │ │ │ │ 12862: 002fef01 68 FUNC GLOBAL DEFAULT 12 bios_linker_loader_cleanup │ │ │ │ 12863: 002ba031 168 FUNC GLOBAL DEFAULT 12 float32_to_uint16 │ │ │ │ 12864: 012baf50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_STATUS_EVENT │ │ │ │ 12865: 01302d1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_WAKEUP_DSTATE │ │ │ │ 12866: 013031c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SET_STATE_DSTATE │ │ │ │ 12867: 013010bc 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_trace_c │ │ │ │ 12868: 01301342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_ASYNC_DSTATE │ │ │ │ 12869: 003392e5 184 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map_name │ │ │ │ 12870: 00442701 184 FUNC GLOBAL DEFAULT 12 pci_root_bus_cleanup │ │ │ │ 12871: 012ae7e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_PROCESS_AERS_EVENT │ │ │ │ 12872: 00533f31 4 FUNC GLOBAL DEFAULT 12 physical_memory_get_dirty_flag │ │ │ │ 12873: 01302cd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_INIT_TIME_DSTATE │ │ │ │ - 12874: 00840849 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Netdev_base_members │ │ │ │ - 12875: 0087deed 172 FUNC GLOBAL DEFAULT 12 fifo8_push_all │ │ │ │ - 12876: 006e9b31 96 FUNC GLOBAL DEFAULT 12 helper_ssat16 │ │ │ │ - 12877: 008229ad 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_poison │ │ │ │ + 12874: 00840851 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Netdev_base_members │ │ │ │ + 12875: 0087def5 172 FUNC GLOBAL DEFAULT 12 fifo8_push_all │ │ │ │ + 12876: 006e9b39 96 FUNC GLOBAL DEFAULT 12 helper_ssat16 │ │ │ │ + 12877: 008229b5 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_poison │ │ │ │ 12878: 012b1ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_FLASH_SET_SEGMENT_EVENT │ │ │ │ 12879: 0130199a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_ENABLE_LOWER_DSTATE │ │ │ │ 12880: 0038c521 120 FUNC GLOBAL DEFAULT 12 pmbus_send │ │ │ │ 12881: 004eece5 400 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_start │ │ │ │ 12882: 013012e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_SP_DSTATE │ │ │ │ 12883: 01301dc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_CMD_DSTATE │ │ │ │ 12884: 005bb345 52 FUNC GLOBAL DEFAULT 12 tcg_gen_extrl_i64_i32 │ │ │ │ - 12885: 0085d3b1 236 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeList │ │ │ │ + 12885: 0085d3b9 236 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeList │ │ │ │ 12886: 012b257c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_NOT_EXISTS_EVENT │ │ │ │ 12887: 005ca19d 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_orc │ │ │ │ 12888: 0050e785 22 FUNC GLOBAL DEFAULT 12 AUD_init_time_stamp_in │ │ │ │ 12889: 002c55d9 148 FUNC GLOBAL DEFAULT 12 hmp_trace_event │ │ │ │ 12890: 012a6684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_DROP_EVENT │ │ │ │ - 12891: 0072bead 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_change_notifier │ │ │ │ - 12892: 008213e5 260 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties_members │ │ │ │ + 12891: 0072beb5 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_change_notifier │ │ │ │ + 12892: 008213ed 260 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties_members │ │ │ │ 12893: 01302934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PSPI_CTRL_READ_DSTATE │ │ │ │ 12894: 01301628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CODE_DSTATE │ │ │ │ - 12895: 0071ec19 8 FUNC GLOBAL DEFAULT 12 virtio_cleanup │ │ │ │ + 12895: 0071ec21 8 FUNC GLOBAL DEFAULT 12 virtio_cleanup │ │ │ │ 12896: 0059ba49 148 FUNC GLOBAL DEFAULT 12 replay_read_clock │ │ │ │ 12897: 012b5808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_CONFIG_EVENT │ │ │ │ 12898: 012b08d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_TX_RINGS_PPN_EVENT │ │ │ │ 12899: 011e09a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgq_le │ │ │ │ 12900: 012b0de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_COMPLETE_EVENT │ │ │ │ 12901: 005ca621 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ori │ │ │ │ - 12902: 006ea281 66 FUNC GLOBAL DEFAULT 12 helper_get_user_reg │ │ │ │ + 12902: 006ea289 66 FUNC GLOBAL DEFAULT 12 helper_get_user_reg │ │ │ │ 12903: 005611ed 94 FUNC GLOBAL DEFAULT 12 multifd_send_data_clear_device_state │ │ │ │ - 12904: 0077c4f9 200 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_one │ │ │ │ - 12905: 0081e421 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfo │ │ │ │ + 12904: 0077c501 200 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_one │ │ │ │ + 12905: 0081e429 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfo │ │ │ │ 12906: 012a8440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_START_DMA_EVENT │ │ │ │ 12907: 002c5ed5 132 FUNC GLOBAL DEFAULT 12 object_del_completion │ │ │ │ - 12908: 00784291 104 FUNC GLOBAL DEFAULT 12 blk_probe_geometry │ │ │ │ + 12908: 00784299 104 FUNC GLOBAL DEFAULT 12 blk_probe_geometry │ │ │ │ 12909: 0130359a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_CLEAR_DSTATE │ │ │ │ 12910: 012b7668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_TOP_EVENT │ │ │ │ - 12911: 0084bc51 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressList │ │ │ │ + 12911: 0084bc59 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressList │ │ │ │ 12912: 01302d3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_HEAD_OFFSET_DSTATE │ │ │ │ 12913: 011e3600 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminl_le │ │ │ │ 12914: 002d50d5 412 FUNC GLOBAL DEFAULT 12 vnc_disconnect_finish │ │ │ │ - 12915: 0085910d 160 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass_members │ │ │ │ + 12915: 00859115 160 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass_members │ │ │ │ 12916: 012b260c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_DB_EVENT │ │ │ │ 12917: 012ab80c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_OFFSET_TO_CELL_EVENT │ │ │ │ 12918: 012b9c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_MEMORY_MODULE_EVENT_EVENT │ │ │ │ 12919: 005ca5c5 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ors │ │ │ │ 12920: 0055d0e9 10 FUNC GLOBAL DEFAULT 12 migrate_add_blocker │ │ │ │ - 12921: 0080eef5 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVhdxSubformat │ │ │ │ + 12921: 0080eefd 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVhdxSubformat │ │ │ │ 12922: 0130295a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_COUNTER_WRITTEN_DSTATE │ │ │ │ 12923: 012ac728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_HANDLE_ANNOUNCE_EVENT │ │ │ │ 12924: 0032b199 16 FUNC GLOBAL DEFAULT 12 cpu_virtio_is_big_endian │ │ │ │ 12925: 0055ced9 16 FUNC GLOBAL DEFAULT 12 migration_thread_is_self │ │ │ │ 12926: 01302210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RCTL_DSTATE │ │ │ │ 12927: 0130296a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_READ_INVALID_DSTATE │ │ │ │ 12928: 012152dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toshd │ │ │ │ @@ -12934,19 +12934,19 @@ │ │ │ │ 12930: 012ad048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_RDTR_FPD_RUNNING_EVENT │ │ │ │ 12931: 012a8084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_START_EVENT │ │ │ │ 12932: 013026aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_UPDATE_IRQ_DSTATE │ │ │ │ 12933: 012a4684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_SET_HANDLER_EVENT │ │ │ │ 12934: 01302188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MAC_SET_SW_DSTATE │ │ │ │ 12935: 01302c7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_MMIO_READW_DSTATE │ │ │ │ 12936: 0056349d 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_qatzip_level │ │ │ │ - 12937: 00842f31 188 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo │ │ │ │ + 12937: 00842f39 188 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo │ │ │ │ 12938: 01215888 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toshh │ │ │ │ - 12939: 0088148d 208 FUNC GLOBAL DEFAULT 12 qemu_opt_set_number │ │ │ │ + 12939: 00881495 208 FUNC GLOBAL DEFAULT 12 qemu_opt_set_number │ │ │ │ 12940: 01303e4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_EVENT_DSTATE │ │ │ │ - 12941: 008194b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFileWrapper │ │ │ │ + 12941: 008194c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFileWrapper │ │ │ │ 12942: 012b885c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_DISCONNECT_START_EVENT │ │ │ │ 12943: 002dee69 14 FUNC GLOBAL DEFAULT 12 vnc_tight_png_send_framebuffer_update │ │ │ │ 12944: 005bb561 124 FUNC GLOBAL DEFAULT 12 tcg_gen_extr32_i64 │ │ │ │ 12945: 012aa72c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_INTERRUPT_INVALID_PEER_EVENT │ │ │ │ 12946: 0130337c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_UPDATE_DSTATE │ │ │ │ 12947: 0039a499 168 FUNC GLOBAL DEFAULT 12 hid_init │ │ │ │ 12948: 012b6918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_BLOCKTIME_EVENT │ │ │ │ @@ -12954,128 +12954,128 @@ │ │ │ │ 12950: 012155f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toshs │ │ │ │ 12951: 012a5394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_STS_IOPORT_WRITEB_EVENT │ │ │ │ 12952: 0059b241 40 FUNC GLOBAL DEFAULT 12 replay_enable_events │ │ │ │ 12953: 01302b0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_ADDRESS_DSTATE │ │ │ │ 12954: 01303df0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_QUERY_FEATURES_NOSYS_DSTATE │ │ │ │ 12955: 00441f2d 124 FUNC GLOBAL DEFAULT 12 pci_bus_get_irq_level │ │ │ │ 12956: 01301baa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_IRQ_LEVEL_DSTATE │ │ │ │ - 12957: 007383b1 588 FUNC GLOBAL DEFAULT 12 xbzrle_encode_buffer │ │ │ │ + 12957: 007383b9 588 FUNC GLOBAL DEFAULT 12 xbzrle_encode_buffer │ │ │ │ 12958: 011f2680 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmlaldavhuw │ │ │ │ 12959: 012b8adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYCHANGELISTENER_REGISTER_EVENT │ │ │ │ 12960: 012b3344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_COMPLETE_EVENT │ │ │ │ - 12961: 0089f071 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_release_dynamic_capacity_arg_members │ │ │ │ + 12961: 0089f079 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_release_dynamic_capacity_arg_members │ │ │ │ 12962: 004fdb55 92 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_kick_fd │ │ │ │ - 12963: 00762e51 156 FUNC GLOBAL DEFAULT 12 bdrv_register │ │ │ │ + 12963: 00762e59 156 FUNC GLOBAL DEFAULT 12 bdrv_register │ │ │ │ 12964: 002ba0d9 168 FUNC GLOBAL DEFAULT 12 float32_to_uint32 │ │ │ │ 12965: 00560b45 404 FUNC GLOBAL DEFAULT 12 multifd_recv_setup │ │ │ │ - 12966: 0073801d 152 FUNC GLOBAL DEFAULT 12 cache_fini │ │ │ │ + 12966: 00738025 152 FUNC GLOBAL DEFAULT 12 cache_fini │ │ │ │ 12967: 01301154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_GOT_UNEXPECTED_DSTATE │ │ │ │ 12968: 00536a95 8 FUNC GLOBAL DEFAULT 12 qemu_ram_is_noreserve │ │ │ │ 12969: 00680f01 72 FUNC GLOBAL DEFAULT 12 gen_gvec_cgt0 │ │ │ │ 12970: 002f6c49 180 FUNC GLOBAL DEFAULT 12 v9fs_co_fstat │ │ │ │ 12971: 01216254 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosid │ │ │ │ - 12972: 0088ca19 160 FUNC GLOBAL DEFAULT 12 qemu_co_queue_wait_impl │ │ │ │ - 12973: 007fbb15 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfo │ │ │ │ + 12972: 0088ca21 160 FUNC GLOBAL DEFAULT 12 qemu_co_queue_wait_impl │ │ │ │ + 12973: 007fbb1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfo │ │ │ │ 12974: 012a8c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_REQUEST_DONE_EVENT │ │ │ │ 12975: 012a4460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_UNKNOWN_EVENT │ │ │ │ 12976: 012aab8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_WRITE_EVENT │ │ │ │ 12977: 002c1975 50 FUNC GLOBAL DEFAULT 12 float32_squash_input_denormal │ │ │ │ 12978: 012b476c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_START_EVENT │ │ │ │ - 12979: 008404b9 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions │ │ │ │ + 12979: 008404c1 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions │ │ │ │ 12980: 012aa02c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DISABLE_EVENT │ │ │ │ 12981: 0121635c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosih │ │ │ │ 12982: 012ad608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_WRITE_EVENT │ │ │ │ 12983: 012aead4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC16_EVENT │ │ │ │ 12984: 005aebe5 52 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i64 │ │ │ │ 12985: 012b482c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_UPDATE_EVENT │ │ │ │ - 12986: 00878b69 184 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_impl │ │ │ │ + 12986: 00878b71 184 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_impl │ │ │ │ 12987: 01302b12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_FAILURE_DSTATE │ │ │ │ 12988: 002a7ce9 104 FUNC GLOBAL DEFAULT 12 floatx80_default_nan │ │ │ │ 12989: 01301122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_GET_PATH_DSTATE │ │ │ │ 12990: 012a6450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_READ_EVENT │ │ │ │ 12991: 01302b6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_DATA_OUT_DSTATE │ │ │ │ 12992: 012162d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosis │ │ │ │ 12993: 012a9b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_GENERATE_SGI_EVENT │ │ │ │ 12994: 005afb85 4 FUNC GLOBAL DEFAULT 12 tcg_op_deposit_valid │ │ │ │ 12995: 003efdd1 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_packet_type │ │ │ │ 12996: 011784b0 12 OBJECT GLOBAL DEFAULT 21 MirrorCopyMode_lookup │ │ │ │ 12997: 012bb35c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SGX_EVENT │ │ │ │ 12998: 01303114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_TOP_DSTATE │ │ │ │ - 12999: 0088b395 4 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule │ │ │ │ + 12999: 0088b39d 4 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule │ │ │ │ 13000: 012b98fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_REMOVE_EVENT │ │ │ │ 13001: 012ab39c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_READ_EVENT │ │ │ │ 13002: 003f8aa9 10 FUNC GLOBAL DEFAULT 12 igb_mmio_write │ │ │ │ 13003: 013010b3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_run_state_c │ │ │ │ 13004: 002ce9e9 328 FUNC GLOBAL DEFAULT 12 qmp_client_migrate_info │ │ │ │ - 13005: 00826745 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_resume │ │ │ │ + 13005: 0082674d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_resume │ │ │ │ 13006: 01302280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_TCP_DSTATE │ │ │ │ 13007: 01301b34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_IRQ_HANDLER_DSTATE │ │ │ │ 13008: 013026b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_PROCESS_TSK_MGMT_DSTATE │ │ │ │ 13009: 0057cc89 84 FUNC GLOBAL DEFAULT 12 migration_populate_vfio_info │ │ │ │ - 13010: 008241d5 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_request_ebpf │ │ │ │ - 13011: 00870bb5 144 FUNC GLOBAL DEFAULT 12 json_writer_null │ │ │ │ + 13010: 008241dd 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_request_ebpf │ │ │ │ + 13011: 00870bbd 144 FUNC GLOBAL DEFAULT 12 json_writer_null │ │ │ │ 13012: 0047ee29 216 FUNC GLOBAL DEFAULT 12 sdbus_write_data │ │ │ │ 13013: 01302cbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_CHANGE_DSTATE │ │ │ │ 13014: 012a50c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_FIT_EVENT │ │ │ │ - 13015: 008245b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMemberList │ │ │ │ + 13015: 008245b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMemberList │ │ │ │ 13016: 0130152c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REG_WRITE_DSTATE │ │ │ │ - 13017: 006e0aad 230 FUNC GLOBAL DEFAULT 12 helper_mve_sqrshrl │ │ │ │ - 13018: 007fdfd5 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk │ │ │ │ - 13019: 00735299 68 FUNC GLOBAL DEFAULT 12 object_get_internal_root │ │ │ │ + 13017: 006e0ab5 230 FUNC GLOBAL DEFAULT 12 helper_mve_sqrshrl │ │ │ │ + 13018: 007fdfdd 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk │ │ │ │ + 13019: 007352a1 68 FUNC GLOBAL DEFAULT 12 object_get_internal_root │ │ │ │ 13020: 012a7a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SCRATCH_READ_EVENT │ │ │ │ 13021: 0050fed9 100 FUNC GLOBAL DEFAULT 12 audio_rate_add_bytes │ │ │ │ 13022: 012a995c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_HPPIR_READ_EVENT │ │ │ │ - 13023: 0087fb2d 128 FUNC GLOBAL DEFAULT 12 qemu_find_opts │ │ │ │ - 13024: 00781cad 16 FUNC GLOBAL DEFAULT 12 blk_dev_has_tray │ │ │ │ + 13023: 0087fb35 128 FUNC GLOBAL DEFAULT 12 qemu_find_opts │ │ │ │ + 13024: 00781cb5 16 FUNC GLOBAL DEFAULT 12 blk_dev_has_tray │ │ │ │ 13025: 0059f05d 176 FUNC GLOBAL DEFAULT 12 semihost_sys_gettimeofday │ │ │ │ 13026: 01302952 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_FLASH_WRITE_DSTATE │ │ │ │ - 13027: 006e7315 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpne_scalarh │ │ │ │ + 13027: 006e731d 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpne_scalarh │ │ │ │ 13028: 005b59c1 124 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i32 │ │ │ │ 13029: 013021c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_NOTIFY_VEC_DSTATE │ │ │ │ 13030: 01301772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_WRITE_DSTATE │ │ │ │ 13031: 01302b1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_ADD_CHILD_DSTATE │ │ │ │ - 13032: 0088f31d 100 FUNC GLOBAL DEFAULT 12 qemu_clock_run_all_timers │ │ │ │ + 13032: 0088f325 100 FUNC GLOBAL DEFAULT 12 qemu_clock_run_all_timers │ │ │ │ 13033: 00aa4b94 64 OBJECT GLOBAL DEFAULT 21 vmstate_muldiv │ │ │ │ 13034: 012b1128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSED_LBA_EVENT │ │ │ │ 13035: 005b8f59 42 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i32 │ │ │ │ 13036: 004741d1 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_enable_endianness │ │ │ │ 13037: 012b70c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_AFTER_COMPLETE_EVENT │ │ │ │ - 13038: 008324ad 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_s390x_cpu_polarization │ │ │ │ + 13038: 008324b5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_s390x_cpu_polarization │ │ │ │ 13039: 013013ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_REQUEST_DSTATE │ │ │ │ - 13040: 006e750d 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpne_scalars │ │ │ │ + 13040: 006e7515 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpne_scalars │ │ │ │ 13041: 012b0308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_COMMAND_EVENT │ │ │ │ - 13042: 00713491 110 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_exit │ │ │ │ + 13042: 00713499 110 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_exit │ │ │ │ 13043: 01302368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ENTRY_SIZE_DSTATE │ │ │ │ 13044: 012bb38c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_ATTESTATION_REPORT_EVENT │ │ │ │ 13045: 012a40b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_REQUEST_DECODE_TYPE_EVENT │ │ │ │ 13046: 012ad188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_POSTPONED_BY_XITR_EVENT │ │ │ │ - 13047: 0081b725 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper_members │ │ │ │ + 13047: 0081b72d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper_members │ │ │ │ 13048: 002be441 6 FUNC GLOBAL DEFAULT 12 bfloat16_max │ │ │ │ 13049: 005addb5 1396 FUNC GLOBAL DEFAULT 12 tcg_init │ │ │ │ - 13050: 00848f81 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_seek │ │ │ │ - 13051: 00809941 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions │ │ │ │ - 13052: 0081f555 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptions │ │ │ │ + 13050: 00848f89 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_seek │ │ │ │ + 13051: 00809949 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions │ │ │ │ + 13052: 0081f55d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptions │ │ │ │ 13053: 0130223a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_READ_UNKNOWN_DSTATE │ │ │ │ - 13054: 0084f2ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionActionList │ │ │ │ + 13054: 0084f2f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionActionList │ │ │ │ 13055: 00569709 352 FUNC GLOBAL DEFAULT 12 ram_write_tracking_compatible │ │ │ │ 13056: 012b3a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUNTIME_WRITE_EVENT │ │ │ │ 13057: 01301efa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SCU_READ_DSTATE │ │ │ │ 13058: 00613891 4 FUNC GLOBAL DEFAULT 12 helper_vfp_addd │ │ │ │ 13059: 01301346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_COMPLETE_DSTATE │ │ │ │ 13060: 00300e85 112 FUNC GLOBAL DEFAULT 12 acpi_memory_unplug_request_cb │ │ │ │ - 13061: 00808ffd 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase_members │ │ │ │ + 13061: 00809005 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase_members │ │ │ │ 13062: 0039c63d 116 FUNC GLOBAL DEFAULT 12 ps2_keyboard_set_translation │ │ │ │ 13063: 00613865 38 FUNC GLOBAL DEFAULT 12 helper_vfp_addh │ │ │ │ 13064: 012ac258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_RESET_EVENT │ │ │ │ 13065: 012b3314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_RESET_EVENT │ │ │ │ 13066: 01303764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_START_POSTCOPY_DSTATE │ │ │ │ - 13067: 006e6499 248 FUNC GLOBAL DEFAULT 12 helper_mve_vfma_scalarh │ │ │ │ + 13067: 006e64a1 248 FUNC GLOBAL DEFAULT 12 helper_mve_vfma_scalarh │ │ │ │ 13068: 012a9fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_READL_UNKNOWN_EVENT │ │ │ │ 13069: 0044b699 30 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_get │ │ │ │ - 13070: 00732bcd 252 FUNC GLOBAL DEFAULT 12 object_unparent │ │ │ │ + 13070: 00732bd5 252 FUNC GLOBAL DEFAULT 12 object_unparent │ │ │ │ 13071: 01302f7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_DSTATE │ │ │ │ 13072: 0052fe51 120 FUNC GLOBAL DEFAULT 12 memory_region_set_coalescing │ │ │ │ 13073: 002f80f5 208 FUNC GLOBAL DEFAULT 12 v9fs_co_lgetxattr │ │ │ │ 13074: 012a5254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_DOWN_READ_EVENT │ │ │ │ 13075: 0053956d 36 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_unmap │ │ │ │ 13076: 00310fc5 80 FUNC GLOBAL DEFAULT 12 hda_codec_response │ │ │ │ 13077: 01302002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RESET_DSTATE │ │ │ │ @@ -13087,140 +13087,140 @@ │ │ │ │ 13083: 01302ba0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_HOLD_DSTATE │ │ │ │ 13084: 0056cd75 708 FUNC GLOBAL DEFAULT 12 ram_load_postcopy │ │ │ │ 13085: 011e55f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i32 │ │ │ │ 13086: 0032b301 120 FUNC GLOBAL DEFAULT 12 cpu_vmstate_unregister │ │ │ │ 13087: 01302ffc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_GPIO_READ_DSTATE │ │ │ │ 13088: 00613a11 124 FUNC GLOBAL DEFAULT 12 helper_vfp_cmph │ │ │ │ 13089: 0061532d 48 FUNC GLOBAL DEFAULT 12 helper_vfp_muladdh │ │ │ │ - 13090: 006e6591 240 FUNC GLOBAL DEFAULT 12 helper_mve_vfma_scalars │ │ │ │ + 13090: 006e6599 240 FUNC GLOBAL DEFAULT 12 helper_mve_vfma_scalars │ │ │ │ 13091: 012b5538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DEVICE_STATUS_EVENT │ │ │ │ 13092: 01301930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_UNREF_DSTATE │ │ │ │ 13093: 002ba181 168 FUNC GLOBAL DEFAULT 12 float32_to_uint64 │ │ │ │ 13094: 002bf871 744 FUNC GLOBAL DEFAULT 12 float16_sqrt │ │ │ │ 13095: 0120d614 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha512h │ │ │ │ - 13096: 007f7f59 58 FUNC GLOBAL DEFAULT 12 qapi_free_intList │ │ │ │ - 13097: 00843dd1 172 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties_members │ │ │ │ + 13096: 007f7f61 58 FUNC GLOBAL DEFAULT 12 qapi_free_intList │ │ │ │ + 13097: 00843dd9 172 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties_members │ │ │ │ 13098: 012ba67c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COLO_STATUS_EVENT │ │ │ │ 13099: 012aca88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_RINGFULL_EVENT │ │ │ │ 13100: 01301e06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_READ_DSTATE │ │ │ │ - 13101: 0089d6a9 140 FUNC GLOBAL DEFAULT 12 trace_list_events │ │ │ │ + 13101: 0089d6b1 140 FUNC GLOBAL DEFAULT 12 trace_list_events │ │ │ │ 13102: 01215258 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosld │ │ │ │ 13103: 011ba770 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_spdm_trans │ │ │ │ - 13104: 007e8fc9 124 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_echo │ │ │ │ + 13104: 007e8fd1 124 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_echo │ │ │ │ 13105: 00613b09 120 FUNC GLOBAL DEFAULT 12 helper_vfp_cmps │ │ │ │ 13106: 0061535d 42 FUNC GLOBAL DEFAULT 12 helper_vfp_muladds │ │ │ │ 13107: 013034d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_BEGIN_DSTATE │ │ │ │ - 13108: 0080d759 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster_members │ │ │ │ + 13108: 0080d761 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster_members │ │ │ │ 13109: 00561a9d 220 FUNC GLOBAL DEFAULT 12 multifd_ram_fill_packet │ │ │ │ - 13110: 007a892d 360 FUNC GLOBAL DEFAULT 12 qcow2_co_remove_persistent_dirty_bitmap │ │ │ │ + 13110: 007a8935 360 FUNC GLOBAL DEFAULT 12 qcow2_co_remove_persistent_dirty_bitmap │ │ │ │ 13111: 002b7281 192 FUNC GLOBAL DEFAULT 12 float64_to_int32_scalbn │ │ │ │ 13112: 01215780 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toslh │ │ │ │ 13113: 012adb28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_UPDATE_LINK_EVENT │ │ │ │ 13114: 012b6698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SEND_BITMAP_HEADER_ENTER_EVENT │ │ │ │ - 13115: 006efdb5 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fadd_b16 │ │ │ │ - 13116: 0087eeb9 24 FUNC GLOBAL DEFAULT 12 loc_push_none │ │ │ │ + 13115: 006efdbd 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fadd_b16 │ │ │ │ + 13116: 0087eec1 24 FUNC GLOBAL DEFAULT 12 loc_push_none │ │ │ │ 13117: 013024be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I64_DSTATE │ │ │ │ - 13118: 0086e171 72 FUNC GLOBAL DEFAULT 12 qnum_from_int │ │ │ │ - 13119: 00845625 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties_members │ │ │ │ + 13118: 0086e179 72 FUNC GLOBAL DEFAULT 12 qnum_from_int │ │ │ │ + 13119: 0084562d 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties_members │ │ │ │ 13120: 0058b905 104 FUNC GLOBAL DEFAULT 12 net_stream_data_rs_finalize │ │ │ │ 13121: 01302e8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_INTERRUPT_DSTATE │ │ │ │ 13122: 002c3d69 28 FUNC GLOBAL DEFAULT 12 helper_uhsubaddx │ │ │ │ 13123: 01303472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_UNGRAB_DSTATE │ │ │ │ 13124: 01301ede 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_READ_DSTATE │ │ │ │ 13125: 004f64a5 116 FUNC GLOBAL DEFAULT 12 vhost_dev_get_inflight │ │ │ │ - 13126: 00743161 22 FUNC GLOBAL DEFAULT 12 qio_channel_has_feature │ │ │ │ - 13127: 00868e91 320 FUNC GLOBAL DEFAULT 12 visit_start_alternate │ │ │ │ + 13126: 00743169 22 FUNC GLOBAL DEFAULT 12 qio_channel_has_feature │ │ │ │ + 13127: 00868e99 320 FUNC GLOBAL DEFAULT 12 visit_start_alternate │ │ │ │ 13128: 01215570 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosls │ │ │ │ - 13129: 007fcb41 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSBase │ │ │ │ + 13129: 007fcb49 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSBase │ │ │ │ 13130: 00368ce9 92 FUNC GLOBAL DEFAULT 12 bcm2835_fb_reconfigure │ │ │ │ - 13131: 00765c15 44 FUNC GLOBAL DEFAULT 12 bdrv_get_device_or_node_name │ │ │ │ + 13131: 00765c1d 44 FUNC GLOBAL DEFAULT 12 bdrv_get_device_or_node_name │ │ │ │ 13132: 00682431 84 FUNC GLOBAL DEFAULT 12 gen_gvec_fneg │ │ │ │ 13133: 005e3865 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_be_mmu │ │ │ │ 13134: 012a6210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_APPEND_COMPLETE_EVENT │ │ │ │ 13135: 0052fd99 42 FUNC GLOBAL DEFAULT 12 memory_region_from_host │ │ │ │ 13136: 005bb84d 38 FUNC GLOBAL DEFAULT 12 tcg_gen_goto_tb │ │ │ │ - 13137: 0084770d 132 FUNC GLOBAL DEFAULT 12 visit_type_ObjectType │ │ │ │ + 13137: 00847715 132 FUNC GLOBAL DEFAULT 12 visit_type_ObjectType │ │ │ │ 13138: 005e3c45 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addq_le_mmu │ │ │ │ 13139: 01302374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_NOTEMPTY_DSTATE │ │ │ │ 13140: 01300dfa 1 OBJECT GLOBAL DEFAULT 25 kvm_allowed │ │ │ │ 13141: 012a6000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_BYTE_EVENT │ │ │ │ 13142: 011e3fcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andq_le │ │ │ │ 13143: 01302d7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_START_DSTATE │ │ │ │ 13144: 012b7a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_POST_MAIN_EVENT │ │ │ │ 13145: 01302bac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG2_READ_DSTATE │ │ │ │ 13146: 012bb43c 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_tpm_trace_events_trace_events │ │ │ │ 13147: 01302c8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_EXIT_DSTATE │ │ │ │ - 13148: 008444b5 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties │ │ │ │ + 13148: 008444bd 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties │ │ │ │ 13149: 01301f68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCTL_WRITE_DSTATE │ │ │ │ 13150: 011ea514 132 OBJECT GLOBAL DEFAULT 24 helper_info_mrs_banked │ │ │ │ 13151: 0057d865 164 FUNC GLOBAL DEFAULT 12 monitor_fd_param │ │ │ │ - 13152: 007ff125 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChild_members │ │ │ │ + 13152: 007ff12d 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChild_members │ │ │ │ 13153: 012a7f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_SCRATCHPAD_WRITE_EVENT │ │ │ │ - 13154: 0074610d 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_encrypt │ │ │ │ + 13154: 00746115 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_encrypt │ │ │ │ 13155: 002c3a81 52 FUNC GLOBAL DEFAULT 12 helper_usub16 │ │ │ │ - 13156: 00782c7d 136 FUNC GLOBAL DEFAULT 12 blk_supports_write_perm │ │ │ │ + 13156: 00782c85 136 FUNC GLOBAL DEFAULT 12 blk_supports_write_perm │ │ │ │ 13157: 002b82e1 192 FUNC GLOBAL DEFAULT 12 float16_to_int32_round_to_zero │ │ │ │ 13158: 00397909 216 FUNC GLOBAL DEFAULT 12 ide_bus_init_output_irq │ │ │ │ - 13159: 0088e411 132 FUNC GLOBAL DEFAULT 12 timerlist_new │ │ │ │ + 13159: 0088e419 132 FUNC GLOBAL DEFAULT 12 timerlist_new │ │ │ │ 13160: 013035cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_RESIZE_DSTATE │ │ │ │ 13161: 01302e9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_DMA_MAP_DSTATE │ │ │ │ 13162: 013020be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MIF_WRITE_DSTATE │ │ │ │ 13163: 0044ae59 44 FUNC GLOBAL DEFAULT 12 pcie_cap_get_type │ │ │ │ - 13164: 00853575 84 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo_members │ │ │ │ + 13164: 0085357d 84 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo_members │ │ │ │ 13165: 01302502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ELROY_WRITE_DSTATE │ │ │ │ - 13166: 00762b59 56 FUNC GLOBAL DEFAULT 12 path_has_protocol │ │ │ │ - 13167: 00808251 132 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugIOType │ │ │ │ + 13166: 00762b61 56 FUNC GLOBAL DEFAULT 12 path_has_protocol │ │ │ │ + 13167: 00808259 132 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugIOType │ │ │ │ 13168: 012b4dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_PM_RESET_EVENT │ │ │ │ 13169: 012b9820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_EVENT │ │ │ │ 13170: 01214574 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uhtos_round_to_nearest │ │ │ │ 13171: 012b2064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_READ_EVENT │ │ │ │ - 13172: 007342c9 204 FUNC GLOBAL DEFAULT 12 object_property_get │ │ │ │ - 13173: 00877805 204 FUNC GLOBAL DEFAULT 12 qemu_set_blocking │ │ │ │ + 13172: 007342d1 204 FUNC GLOBAL DEFAULT 12 object_property_get │ │ │ │ + 13173: 0087780d 204 FUNC GLOBAL DEFAULT 12 qemu_set_blocking │ │ │ │ 13174: 012aaf7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_IOMMU_NOTIFY_EVENT │ │ │ │ 13175: 002fa4c5 100 FUNC GLOBAL DEFAULT 12 aml_notify │ │ │ │ 13176: 005c95ed 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i32 │ │ │ │ 13177: 013010b9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_stats_c │ │ │ │ 13178: 00526a59 12 FUNC GLOBAL DEFAULT 12 should_mlock │ │ │ │ 13179: 013024c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I16_DSTATE │ │ │ │ 13180: 01303186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_PONG_DSTATE │ │ │ │ 13181: 011e4470 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addl_le │ │ │ │ 13182: 003400a5 106 FUNC GLOBAL DEFAULT 12 cxl_insert_extent_to_extent_list │ │ │ │ 13183: 005ba485 704 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i64 │ │ │ │ 13184: 013011ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_SEEK_DSTATE │ │ │ │ 13185: 005f31d9 124 FUNC GLOBAL DEFAULT 12 arm_cpu_update_vfnmi │ │ │ │ 13186: 011fca78 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqabsb │ │ │ │ - 13187: 007e6629 376 FUNC GLOBAL DEFAULT 12 blk_is_inserted │ │ │ │ + 13187: 007e6631 376 FUNC GLOBAL DEFAULT 12 blk_is_inserted │ │ │ │ 13188: 01302f4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_OWNER_DSTATE │ │ │ │ 13189: 012b3be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QUEUE_ADD_EVENT │ │ │ │ 13190: 0030c715 104 FUNC GLOBAL DEFAULT 12 audio_print_available_models │ │ │ │ 13191: 01303e2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN32_MAP_FREE_DSTATE │ │ │ │ - 13192: 007868e9 40 FUNC GLOBAL DEFAULT 12 block_copy_call_succeeded │ │ │ │ + 13192: 007868f1 40 FUNC GLOBAL DEFAULT 12 block_copy_call_succeeded │ │ │ │ 13193: 00341ce1 30 FUNC GLOBAL DEFAULT 12 cxl_doe_cdat_update │ │ │ │ 13194: 012b79d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_SETUP_EVENT │ │ │ │ 13195: 012ac4d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_SHORT_FRAME_EVENT │ │ │ │ 13196: 005b9061 204 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i64 │ │ │ │ 13197: 013011c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CONNECT_TO_SSH_DSTATE │ │ │ │ 13198: 005b6231 256 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i32 │ │ │ │ 13199: 0029690d 16 FUNC GLOBAL DEFAULT 12 machine_set_cache_topo_level │ │ │ │ 13200: 003b7d29 620 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_uncorrectable_errors │ │ │ │ 13201: 00567ff5 264 FUNC GLOBAL DEFAULT 12 xbzrle_cache_resize │ │ │ │ 13202: 011fc9f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqabsh │ │ │ │ 13203: 005cce55 604 FUNC GLOBAL DEFAULT 12 perf_enable_jitdump │ │ │ │ 13204: 004d8c89 110 FUNC GLOBAL DEFAULT 12 u2f_send_to_guest │ │ │ │ 13205: 012aae8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_WRITE_BLOCKED_EVENT │ │ │ │ - 13206: 00854ea5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaOptions │ │ │ │ - 13207: 00770445 92 FUNC GLOBAL DEFAULT 12 job_pause │ │ │ │ + 13206: 00854ead 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaOptions │ │ │ │ + 13207: 0077044d 92 FUNC GLOBAL DEFAULT 12 job_pause │ │ │ │ 13208: 013011e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CREATE_QUEUE_PAIR_DSTATE │ │ │ │ 13209: 012b88cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_ENCODINGS_EVENT │ │ │ │ 13210: 01303314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_PUT_DWORD_DSTATE │ │ │ │ 13211: 0051aa55 212 FUNC GLOBAL DEFAULT 12 hmp_info_block_jobs │ │ │ │ 13212: 0045a95d 416 FUNC GLOBAL DEFAULT 12 scsi_bus_legacy_add_drive │ │ │ │ 13213: 0130132a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_FAIL_DSTATE │ │ │ │ - 13214: 00897f45 272 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_new │ │ │ │ - 13215: 007869ad 6 FUNC GLOBAL DEFAULT 12 block_copy_cluster_size │ │ │ │ + 13214: 00897f4d 272 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_new │ │ │ │ + 13215: 007869b5 6 FUNC GLOBAL DEFAULT 12 block_copy_cluster_size │ │ │ │ 13216: 012b3554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WAKEUP_ENDPOINT_EVENT │ │ │ │ 13217: 0060bf31 92 FUNC GLOBAL DEFAULT 12 helper_neon_shl_u16 │ │ │ │ 13218: 011fdb7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vdup │ │ │ │ 13219: 012b7898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_COMMAND_SEND_EVENT │ │ │ │ 13220: 00614221 58 FUNC GLOBAL DEFAULT 12 helper_vfp_uhtod_round_to_nearest │ │ │ │ 13221: 003b8125 136 FUNC GLOBAL DEFAULT 12 cxl_assign_event_header │ │ │ │ 13222: 011fc970 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqabsw │ │ │ │ @@ -13229,78 +13229,78 @@ │ │ │ │ 13225: 012acc88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_EVENT │ │ │ │ 13226: 002f9b79 88 FUNC GLOBAL DEFAULT 12 aml_return │ │ │ │ 13227: 0045a7b9 192 FUNC GLOBAL DEFAULT 12 scsi_device_get │ │ │ │ 13228: 005c9bb5 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_usadd │ │ │ │ 13229: 004e0d19 120 FUNC GLOBAL DEFAULT 12 vfio_iommufd_cpr_unregister_device │ │ │ │ 13230: 01302422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_DSTATE │ │ │ │ 13231: 003837f9 128 FUNC GLOBAL DEFAULT 12 i2c_slave_create_simple │ │ │ │ - 13232: 0087e779 156 FUNC GLOBAL DEFAULT 12 error_setg_errno_internal │ │ │ │ + 13232: 0087e781 156 FUNC GLOBAL DEFAULT 12 error_setg_errno_internal │ │ │ │ 13233: 01303780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_FDSETS_DSTATE │ │ │ │ 13234: 013033f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_STEP_DSTATE │ │ │ │ 13235: 00680d69 120 FUNC GLOBAL DEFAULT 12 gen_gvec_sqrdmlsh_qc │ │ │ │ - 13236: 0089bb05 272 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_gen │ │ │ │ + 13236: 0089bb0d 272 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_gen │ │ │ │ 13237: 002b85e1 192 FUNC GLOBAL DEFAULT 12 float32_to_int64_round_to_zero │ │ │ │ 13238: 013038e0 32 OBJECT GLOBAL DEFAULT 25 compat_policy │ │ │ │ 13239: 0130233c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_IGNORED_MMIO_VF_OFFLINE_DSTATE │ │ │ │ 13240: 012bac30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_PROPERTIES_EVENT │ │ │ │ 13241: 01178754 12 OBJECT GLOBAL DEFAULT 21 CompatPolicyOutput_lookup │ │ │ │ 13242: 002a897d 136 FUNC GLOBAL DEFAULT 12 float128_add │ │ │ │ - 13243: 0078b385 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_size │ │ │ │ + 13243: 0078b38d 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_size │ │ │ │ 13244: 012b7e30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_BLOCK_DISCARD_RANGE_EVENT │ │ │ │ 13245: 01303654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REQUEST_EBPF_DSTATE │ │ │ │ 13246: 012b4254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_RELEASE_EVENT │ │ │ │ 13247: 01301083 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_char_c │ │ │ │ - 13248: 00749ccd 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_begin │ │ │ │ - 13249: 007fbc05 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStatsList │ │ │ │ + 13248: 00749cd5 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_begin │ │ │ │ + 13249: 007fbc0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStatsList │ │ │ │ 13250: 01303610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CHARDEV_BACKENDS_DSTATE │ │ │ │ 13251: 012afbb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_READ_DATA_EVENT │ │ │ │ 13252: 01179c14 12 OBJECT GLOBAL DEFAULT 21 QapiVfioMigrationState_lookup │ │ │ │ 13253: 011e53e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i64 │ │ │ │ 13254: 005c10d9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i32_chk │ │ │ │ - 13255: 008173c9 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk │ │ │ │ + 13255: 008173d1 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk │ │ │ │ 13256: 012af1f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_PCI_CONFIG_READ_EVENT │ │ │ │ 13257: 004e0b01 148 FUNC GLOBAL DEFAULT 12 vfio_iommufd_cpr_register_iommufd │ │ │ │ - 13258: 0077c5c1 24 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_slot │ │ │ │ + 13258: 0077c5c9 24 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_slot │ │ │ │ 13259: 013034bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_DSTATE │ │ │ │ 13260: 002be471 6 FUNC GLOBAL DEFAULT 12 bfloat16_minnummag │ │ │ │ 13261: 01302fec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_GPIO_UPDATE_IDR_DSTATE │ │ │ │ 13262: 00319621 428 FUNC GLOBAL DEFAULT 12 pflash_cfi01_register │ │ │ │ - 13263: 006f5f31 234 FUNC GLOBAL DEFAULT 12 helper_sve2_fmlal_zzxw_s │ │ │ │ + 13263: 006f5f39 234 FUNC GLOBAL DEFAULT 12 helper_sve2_fmlal_zzxw_s │ │ │ │ 13264: 005634e5 34 FUNC GLOBAL DEFAULT 12 migrate_throttle_trigger_threshold │ │ │ │ - 13265: 006ec4c1 206 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmlah_idx_h │ │ │ │ + 13265: 006ec4c9 206 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmlah_idx_h │ │ │ │ 13266: 012ac158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOAD_CAM_DONE_EVENT │ │ │ │ - 13267: 00749615 644 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_new │ │ │ │ + 13267: 0074961d 644 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_new │ │ │ │ 13268: 012b87ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_UNTHROTTLE_FORCED_EVENT │ │ │ │ 13269: 012b6798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ 13270: 013027e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_OVERFLOW_DSTATE │ │ │ │ - 13271: 0081f085 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_commands │ │ │ │ + 13271: 0081f08d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_commands │ │ │ │ 13272: 002bbc41 10 FUNC GLOBAL DEFAULT 12 int16_to_float32_scalbn │ │ │ │ 13273: 01303898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RTC_RESET_REINJECTION_DSTATE │ │ │ │ 13274: 004da371 100 FUNC GLOBAL DEFAULT 12 vfio_cpr_group_get_device_fd │ │ │ │ 13275: 0047715d 516 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_setup │ │ │ │ 13276: 00444209 74 FUNC GLOBAL DEFAULT 12 pci_bus_fire_intx_routing_notifier │ │ │ │ - 13277: 0080dc59 148 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels_members │ │ │ │ + 13277: 0080dc61 148 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels_members │ │ │ │ 13278: 00575241 156 FUNC GLOBAL DEFAULT 12 failover_request_active │ │ │ │ 13279: 01302a1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_UNKNOWN_CRQ_DSTATE │ │ │ │ - 13280: 0083e0e1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_netdev_del_arg_members │ │ │ │ + 13280: 0083e0e9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_netdev_del_arg_members │ │ │ │ 13281: 012a8600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_RESET_PORT_EVENT │ │ │ │ - 13282: 00830395 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_devices │ │ │ │ - 13283: 00824809 132 FUNC GLOBAL DEFAULT 12 visit_type_SchemaMetaType │ │ │ │ - 13284: 006ecde1 226 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmlah_idx_s │ │ │ │ + 13282: 0083039d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_devices │ │ │ │ + 13283: 00824811 132 FUNC GLOBAL DEFAULT 12 visit_type_SchemaMetaType │ │ │ │ + 13284: 006ecde9 226 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmlah_idx_s │ │ │ │ 13285: 011e7c58 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_sshrl │ │ │ │ 13286: 0054a231 34 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_cleanup │ │ │ │ 13287: 012ba66c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COLO_STATUS_EVENT │ │ │ │ 13288: 003eb649 50 FUNC GLOBAL DEFAULT 12 pcnet_set_link_status │ │ │ │ - 13289: 0088ead5 24 FUNC GLOBAL DEFAULT 12 timer_mod │ │ │ │ + 13289: 0088eadd 24 FUNC GLOBAL DEFAULT 12 timer_mod │ │ │ │ 13290: 01301c74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_NMIAR1_READ_DSTATE │ │ │ │ 13291: 013020a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MIF_WRITE_DSTATE │ │ │ │ - 13292: 006d380d 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmullpbh │ │ │ │ + 13292: 006d3815 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmullpbh │ │ │ │ 13293: 013013fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SEND_OPTION_REQUEST_DSTATE │ │ │ │ 13294: 0038e281 590 FUNC GLOBAL DEFAULT 12 pmbus_check_limits │ │ │ │ - 13295: 008961dd 72 FUNC GLOBAL DEFAULT 12 readline_add_completion_of │ │ │ │ + 13295: 008961e5 72 FUNC GLOBAL DEFAULT 12 readline_add_completion_of │ │ │ │ 13296: 012b85fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_REL_EVENT │ │ │ │ 13297: 012acf98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VM_STATE_RUNNING_EVENT │ │ │ │ 13298: 012a5f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_SWITCH_TO_ISM_EVENT │ │ │ │ 13299: 0130103c 8 OBJECT GLOBAL DEFAULT 25 qmp_commands │ │ │ │ 13300: 012b9a70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CHARDEV_BACKENDS_EVENT │ │ │ │ 13301: 002981c5 304 FUNC GLOBAL DEFAULT 12 target_disas │ │ │ │ 13302: 012ad648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_WRITE_EVENT │ │ │ │ @@ -13308,181 +13308,181 @@ │ │ │ │ 13304: 012b4e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VGA_READ_EVENT │ │ │ │ 13305: 01301f84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCOM_WRITE_DSTATE │ │ │ │ 13306: 012ac998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_WOL_WRITE_EVENT │ │ │ │ 13307: 01214b20 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uhtod │ │ │ │ 13308: 01301718 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_WRITE_BLOCK_DSTATE │ │ │ │ 13309: 012b82bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_UPDATE_EVENT │ │ │ │ 13310: 013027be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_GET_INFO_DSTATE │ │ │ │ - 13311: 007f9f05 380 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_tray_moved │ │ │ │ + 13311: 007f9f0d 380 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_tray_moved │ │ │ │ 13312: 01214910 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uhtoh │ │ │ │ - 13313: 00878431 72 FUNC GLOBAL DEFAULT 12 qemu_get_host_physmem │ │ │ │ + 13313: 00878439 72 FUNC GLOBAL DEFAULT 12 qemu_get_host_physmem │ │ │ │ 13314: 012b6a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PLACE_PAGE_EVENT │ │ │ │ - 13315: 0072beb5 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_irqfd_notifier_gsi │ │ │ │ + 13315: 0072bebd 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_irqfd_notifier_gsi │ │ │ │ 13316: 01301e66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_MEM_BLOCKED_WRITE_DSTATE │ │ │ │ 13317: 0130109d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_common_c │ │ │ │ - 13318: 006d3925 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmullpbw │ │ │ │ + 13318: 006d392d 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmullpbw │ │ │ │ 13319: 012a99ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IGRPEN_READ_EVENT │ │ │ │ 13320: 012aaa1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_TEST_WRITE_EVENT │ │ │ │ 13321: 005d5f75 56 FUNC GLOBAL DEFAULT 12 queue_tb_flush │ │ │ │ 13322: 012a4928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM2_EVENT │ │ │ │ 13323: 013020ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_PCS_WRITE_DSTATE │ │ │ │ 13324: 01302a8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_SQ_DSTATE │ │ │ │ 13325: 002c650d 124 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_release │ │ │ │ 13326: 004de059 84 FUNC GLOBAL DEFAULT 12 vfio_multifd_emit_dummy_eos │ │ │ │ 13327: 01214e38 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uhtos │ │ │ │ - 13328: 00890475 76 FUNC GLOBAL DEFAULT 12 unix_listen │ │ │ │ - 13329: 0081f4a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsLUKS │ │ │ │ + 13328: 0089047d 76 FUNC GLOBAL DEFAULT 12 unix_listen │ │ │ │ + 13329: 0081f4a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsLUKS │ │ │ │ 13330: 012acf08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_READ_ADDR_EVENT │ │ │ │ 13331: 012aecd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_NVRAM_WRITE_EVENT │ │ │ │ 13332: 013035d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCKSTATS_DSTATE │ │ │ │ 13333: 01301998 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I8257_UNREGISTERED_DMA_DSTATE │ │ │ │ 13334: 012ad408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_BUFF_WRITE_EVENT │ │ │ │ 13335: 003f8a9d 10 FUNC GLOBAL DEFAULT 12 igb_mmio_read │ │ │ │ 13336: 01303870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_GIC_CAPABILITIES_DSTATE │ │ │ │ 13337: 01302bea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PORT_DISABLED_DSTATE │ │ │ │ 13338: 01303aa4 4 OBJECT GLOBAL DEFAULT 25 qemu_dcache_linesize │ │ │ │ 13339: 0130350e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_GT_RECALC_DISABLED_DSTATE │ │ │ │ 13340: 005c28b1 50 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i64 │ │ │ │ - 13341: 007818f9 176 FUNC GLOBAL DEFAULT 12 blk_attach_dev │ │ │ │ + 13341: 00781901 176 FUNC GLOBAL DEFAULT 12 blk_attach_dev │ │ │ │ 13342: 013022ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_IOPORT_READ_DSTATE │ │ │ │ 13343: 0060f7d9 28 FUNC GLOBAL DEFAULT 12 helper_neon_mul_u16 │ │ │ │ - 13344: 007fd3ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVmdk │ │ │ │ - 13345: 00805f35 672 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_stream_arg_members │ │ │ │ + 13344: 007fd3f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVmdk │ │ │ │ + 13345: 00805f3d 672 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_stream_arg_members │ │ │ │ 13346: 01302e2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BAR2_PROBE_DSTATE │ │ │ │ 13347: 0130234c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_LARGE_DSTATE │ │ │ │ - 13348: 00765b25 188 FUNC GLOBAL DEFAULT 12 bdrv_apply_auto_read_only │ │ │ │ + 13348: 00765b2d 188 FUNC GLOBAL DEFAULT 12 bdrv_apply_auto_read_only │ │ │ │ 13349: 012a9e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_SET_IRQ_EVENT │ │ │ │ - 13350: 007aa24d 50 FUNC GLOBAL DEFAULT 12 qcow2_cache_get │ │ │ │ + 13350: 007aa255 50 FUNC GLOBAL DEFAULT 12 qcow2_cache_get │ │ │ │ 13351: 012bb0d8 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_audio_trace_events_trace_events │ │ │ │ - 13352: 00748f39 64 FUNC GLOBAL DEFAULT 12 qcrypto_block_free │ │ │ │ + 13352: 00748f41 64 FUNC GLOBAL DEFAULT 12 qcrypto_block_free │ │ │ │ 13353: 012b53f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_REMAP_EVENT │ │ │ │ 13354: 005bad41 284 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i64 │ │ │ │ 13355: 013025dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_B0_NOT_SUPPORTED_DSTATE │ │ │ │ 13356: 013012ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_RE_DSTATE │ │ │ │ 13357: 005b71b1 112 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32u_i64 │ │ │ │ 13358: 004b0225 264 FUNC GLOBAL DEFAULT 12 ufs_complete_req │ │ │ │ - 13359: 006acaa1 23148 FUNC GLOBAL DEFAULT 12 disas_mve │ │ │ │ + 13359: 006aca65 23152 FUNC GLOBAL DEFAULT 12 disas_mve │ │ │ │ 13360: 01302ef4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_TRANSLATE_DSTATE │ │ │ │ 13361: 013018ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_UPDATE_AREA_REST_DSTATE │ │ │ │ 13362: 0043a455 6 FUNC GLOBAL DEFAULT 12 fw_cfg_dma_enabled │ │ │ │ 13363: 01303776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_DSTATE │ │ │ │ 13364: 012ba10c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_JIT_EVENT │ │ │ │ 13365: 0041f9fd 18 FUNC GLOBAL DEFAULT 12 fp_port_from_pport │ │ │ │ 13366: 0130264c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_JUMP_DSTATE │ │ │ │ 13367: 01302824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MAP_FAILED_DSTATE │ │ │ │ - 13368: 008019a5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats │ │ │ │ + 13368: 008019ad 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats │ │ │ │ 13369: 012151d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosqd │ │ │ │ 13370: 01303154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_OUTCOME_DSTATE │ │ │ │ - 13371: 007607a9 224 FUNC GLOBAL DEFAULT 12 os_set_runas │ │ │ │ - 13372: 00884b29 6 FUNC GLOBAL DEFAULT 12 qdist_inc │ │ │ │ + 13371: 007607b1 224 FUNC GLOBAL DEFAULT 12 os_set_runas │ │ │ │ + 13372: 00884b31 6 FUNC GLOBAL DEFAULT 12 qdist_inc │ │ │ │ 13373: 0130362e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_CORRECTABLE_ERROR_DSTATE │ │ │ │ 13374: 01215678 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosqh │ │ │ │ 13375: 004f83f1 86 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove │ │ │ │ 13376: 0130176e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_FIFO_RESET_DSTATE │ │ │ │ 13377: 002e84b1 20 FUNC GLOBAL DEFAULT 12 gdb_put_strbuf │ │ │ │ 13378: 012a8680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_HOST_EVENT │ │ │ │ 13379: 01302776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_SENSE_LEN_DSTATE │ │ │ │ - 13380: 0088c8c1 148 FUNC GLOBAL DEFAULT 12 qemu_coroutine_yield │ │ │ │ + 13380: 0088c8c9 148 FUNC GLOBAL DEFAULT 12 qemu_coroutine_yield │ │ │ │ 13381: 005df75d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchb_mmu │ │ │ │ 13382: 01302df8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOMMU_MAP_NOTIFY_DSTATE │ │ │ │ - 13383: 00859629 192 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo │ │ │ │ - 13384: 0072fb75 72 FUNC GLOBAL DEFAULT 12 resettable_container_add │ │ │ │ + 13383: 00859631 192 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo │ │ │ │ + 13384: 0072fb7d 72 FUNC GLOBAL DEFAULT 12 resettable_container_add │ │ │ │ 13385: 012ab57c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CFG_MEM_READB_EVENT │ │ │ │ 13386: 0130136a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_NEW_DSTATE │ │ │ │ - 13387: 00897b2d 54 FUNC GLOBAL DEFAULT 12 timed_average_max │ │ │ │ + 13387: 00897b35 54 FUNC GLOBAL DEFAULT 12 timed_average_max │ │ │ │ 13388: 0033c0c5 90 FUNC GLOBAL DEFAULT 12 cxl_device_get_timestamp │ │ │ │ 13389: 01302462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_DSTATE │ │ │ │ 13390: 01301e44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_WRITE_BLOCKED_DSTATE │ │ │ │ 13391: 00541209 280 FUNC GLOBAL DEFAULT 12 qemu_get_timedate │ │ │ │ - 13392: 007e8e39 224 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_init │ │ │ │ + 13392: 007e8e41 224 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_init │ │ │ │ 13393: 013029ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_READL_DSTATE │ │ │ │ 13394: 012154ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosqs │ │ │ │ - 13395: 0088ef45 116 FUNC GLOBAL DEFAULT 12 timerlistgroup_deadline_ns │ │ │ │ + 13395: 0088ef4d 116 FUNC GLOBAL DEFAULT 12 timerlistgroup_deadline_ns │ │ │ │ 13396: 012176f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_divd │ │ │ │ 13397: 012b25dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_ALREADY_EXISTS_EVENT │ │ │ │ - 13398: 00813bf5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_disable │ │ │ │ + 13398: 00813bfd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_disable │ │ │ │ 13399: 012177fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_divh │ │ │ │ 13400: 002abfd5 4408 FUNC GLOBAL DEFAULT 12 float16_muladd_scalbn │ │ │ │ 13401: 012b3e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_UNREALIZE_EVENT │ │ │ │ 13402: 012a32b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DMA_FLUSH_QUEUE_WAIT_EVENT │ │ │ │ 13403: 01303712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATIONTHREADS_DSTATE │ │ │ │ 13404: 0130343c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_PIXEL_FORMAT_DSTATE │ │ │ │ 13405: 012acda8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_METADATA_RSS_EVENT │ │ │ │ - 13406: 0082d829 308 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo_members │ │ │ │ - 13407: 00890825 416 FUNC GLOBAL DEFAULT 12 socket_connect │ │ │ │ + 13406: 0082d831 308 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo_members │ │ │ │ + 13407: 0089082d 416 FUNC GLOBAL DEFAULT 12 socket_connect │ │ │ │ 13408: 012a3450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_DONE_EVENT │ │ │ │ - 13409: 00756dbd 60 FUNC GLOBAL DEFAULT 12 blk_exp_find │ │ │ │ + 13409: 00756dc5 60 FUNC GLOBAL DEFAULT 12 blk_exp_find │ │ │ │ 13410: 012b5848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_VQ_INDEX_EVENT │ │ │ │ 13411: 013029b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_TIMER_WRITE_DSTATE │ │ │ │ 13412: 01217778 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_divs │ │ │ │ 13413: 002cb875 624 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_impl │ │ │ │ - 13414: 008114b9 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_pending │ │ │ │ - 13415: 00887865 84 FUNC GLOBAL DEFAULT 12 qsp_enable │ │ │ │ + 13414: 008114c1 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_pending │ │ │ │ + 13415: 0088786d 84 FUNC GLOBAL DEFAULT 12 qsp_enable │ │ │ │ 13416: 005b3e9d 10 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_cb │ │ │ │ 13417: 00537ded 88 FUNC GLOBAL DEFAULT 12 address_space_dispatch_free │ │ │ │ - 13418: 006fa0f5 296 FUNC GLOBAL DEFAULT 12 bfdotadd_ebf │ │ │ │ - 13419: 00869b81 152 FUNC GLOBAL DEFAULT 12 visit_type_number │ │ │ │ + 13418: 006fa0fd 296 FUNC GLOBAL DEFAULT 12 bfdotadd_ebf │ │ │ │ + 13419: 00869b89 152 FUNC GLOBAL DEFAULT 12 visit_type_number │ │ │ │ 13420: 012b5ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPIO_SET_EVENT │ │ │ │ 13421: 0130355a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_REOPEN_DSTATE │ │ │ │ - 13422: 007fc3fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptions │ │ │ │ + 13422: 007fc405 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptions │ │ │ │ 13423: 003b4d41 252 FUNC GLOBAL DEFAULT 12 pc_dimm_unplug │ │ │ │ - 13424: 007fd285 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsNfs │ │ │ │ + 13424: 007fd28d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsNfs │ │ │ │ 13425: 002c6589 104 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_unregister │ │ │ │ 13426: 012a4d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READDIR_RETURN_EVENT │ │ │ │ 13427: 011edc40 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmphib │ │ │ │ 13428: 00449435 120 FUNC GLOBAL DEFAULT 12 pcie_sriov_unregister_device │ │ │ │ 13429: 01301104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_INFO_DSTATE │ │ │ │ - 13430: 0085712d 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions │ │ │ │ + 13430: 00857135 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions │ │ │ │ 13431: 012a74fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_GUEST_EVENT │ │ │ │ 13432: 005e8ebd 2 FUNC GLOBAL DEFAULT 12 qemu_plugin_atexit_cb │ │ │ │ - 13433: 0083658d 142 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpuList │ │ │ │ + 13433: 00836595 142 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpuList │ │ │ │ 13434: 01301550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_OST_EV_DSTATE │ │ │ │ 13435: 01302904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RDR_MATCH_DSTATE │ │ │ │ 13436: 012a956c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_PENDING_EVENT │ │ │ │ 13437: 012b4b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_NO_SMC_EVENT │ │ │ │ - 13438: 0087b179 200 FUNC GLOBAL DEFAULT 12 module_load_qom_all │ │ │ │ - 13439: 0070ca91 668 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_start │ │ │ │ + 13438: 0087b181 200 FUNC GLOBAL DEFAULT 12 module_load_qom_all │ │ │ │ + 13439: 0070ca99 668 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_start │ │ │ │ 13440: 011edbbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmphih │ │ │ │ 13441: 002c36bd 50 FUNC GLOBAL DEFAULT 12 helper_uqadd16 │ │ │ │ 13442: 01303e2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_ITER_SKIP_WORDS_DSTATE │ │ │ │ - 13443: 0073b679 86 FUNC GLOBAL DEFAULT 12 qemu_file_new_output │ │ │ │ + 13443: 0073b681 86 FUNC GLOBAL DEFAULT 12 qemu_file_new_output │ │ │ │ 13444: 0130341e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_FORCED_DSTATE │ │ │ │ 13445: 013021e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_VIRTHDR_NO_CSUM_INFO_DSTATE │ │ │ │ 13446: 0053a401 644 FUNC GLOBAL DEFAULT 12 address_space_cache_init │ │ │ │ - 13447: 00853fb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiTableOptions │ │ │ │ + 13447: 00853fbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiTableOptions │ │ │ │ 13448: 004b27fd 132 FUNC GLOBAL DEFAULT 12 usb_device_attach │ │ │ │ - 13449: 0088bdc1 16 FUNC GLOBAL DEFAULT 12 qemu_get_aio_context │ │ │ │ + 13449: 0088bdc9 16 FUNC GLOBAL DEFAULT 12 qemu_get_aio_context │ │ │ │ 13450: 012acdf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_WRITE_UNHANDLED_EVENT │ │ │ │ - 13451: 0081a505 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp_members │ │ │ │ + 13451: 0081a50d 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp_members │ │ │ │ 13452: 013032fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_PROXY_MAIN_DSTATE │ │ │ │ 13453: 01219f40 24 OBJECT GLOBAL DEFAULT 24 qio_channel_fd_source_funcs │ │ │ │ 13454: 012b9cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMP_GUEST_MEMORY_EVENT │ │ │ │ - 13455: 00824791 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoCommand │ │ │ │ + 13455: 00824799 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoCommand │ │ │ │ 13456: 002be461 6 FUNC GLOBAL DEFAULT 12 bfloat16_min │ │ │ │ - 13457: 0086e341 100 FUNC GLOBAL DEFAULT 12 qnum_get_uint │ │ │ │ + 13457: 0086e349 100 FUNC GLOBAL DEFAULT 12 qnum_get_uint │ │ │ │ 13458: 01302aec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_AUTO_SCAN_DISABLED_DSTATE │ │ │ │ 13459: 01301424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_WROTE_ZERO_DSTATE │ │ │ │ 13460: 01301bf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPD_DSTATE │ │ │ │ 13461: 0041f425 4 FUNC GLOBAL DEFAULT 12 desc_get_ring │ │ │ │ 13462: 01302076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_POST_LOAD_DEVICE_DSTATE │ │ │ │ - 13463: 0071f489 104 FUNC GLOBAL DEFAULT 12 virtio_config_set_guest_notifier_fd_handler │ │ │ │ + 13463: 0071f491 104 FUNC GLOBAL DEFAULT 12 virtio_config_set_guest_notifier_fd_handler │ │ │ │ 13464: 011edb38 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmphiw │ │ │ │ 13465: 011794a4 12 OBJECT GLOBAL DEFAULT 21 DisplayGLMode_lookup │ │ │ │ 13466: 012b89fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_EVENT_EXT_EVENT │ │ │ │ 13467: 012a56d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_NOTIFY_FLAG_ADD_EVENT │ │ │ │ 13468: 005c6db9 176 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ool │ │ │ │ 13469: 0056aa1d 332 FUNC GLOBAL DEFAULT 12 ram_discard_range │ │ │ │ - 13470: 00851a1d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_vhost_queue_status_arg_members │ │ │ │ + 13470: 00851a25 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_vhost_queue_status_arg_members │ │ │ │ 13471: 01302f26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_BAD_ADDR_DSTATE │ │ │ │ 13472: 004b2201 268 FUNC GLOBAL DEFAULT 12 usb_register_companion │ │ │ │ - 13473: 0088e611 98 FUNC GLOBAL DEFAULT 12 qemu_timeout_ns_to_ms │ │ │ │ - 13474: 008524d5 132 FUNC GLOBAL DEFAULT 12 visit_type_GranuleMode │ │ │ │ + 13473: 0088e619 98 FUNC GLOBAL DEFAULT 12 qemu_timeout_ns_to_ms │ │ │ │ + 13474: 008524dd 132 FUNC GLOBAL DEFAULT 12 visit_type_GranuleMode │ │ │ │ 13475: 00587ce9 22 FUNC GLOBAL DEFAULT 12 qemu_has_uso │ │ │ │ 13476: 012a8064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_SEND_BYTE_EVENT │ │ │ │ - 13477: 007e9fb1 148 FUNC GLOBAL DEFAULT 12 mux_chr_attach_frontend │ │ │ │ + 13477: 007e9fb9 148 FUNC GLOBAL DEFAULT 12 mux_chr_attach_frontend │ │ │ │ 13478: 012aabac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDMC_READ_EVENT │ │ │ │ 13479: 004635c5 92 FUNC GLOBAL DEFAULT 12 esp_pre_save │ │ │ │ 13480: 012a3220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_WRITE_ZEROES_EVENT │ │ │ │ 13481: 012b9058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_GT_RECALC_EVENT │ │ │ │ 13482: 01302220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_HAS_BUFFERS_DSTATE │ │ │ │ 13483: 0130107a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_core_c │ │ │ │ 13484: 005d5fad 16 FUNC GLOBAL DEFAULT 12 tb_reset_jump │ │ │ │ @@ -13495,746 +13495,746 @@ │ │ │ │ 13491: 01301c5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR_READ_DSTATE │ │ │ │ 13492: 012a8830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_WRITE_EVENT │ │ │ │ 13493: 013036c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BALLOON_DSTATE │ │ │ │ 13494: 013023e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_OPEN_ZONE_DSTATE │ │ │ │ 13495: 012b0878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_LOWER_IRQ_EVENT │ │ │ │ 13496: 01301d66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_PROTO_VER_OWN_ID_DSTATE │ │ │ │ 13497: 013030f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_STOP_DSTATE │ │ │ │ - 13498: 009d8a44 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun │ │ │ │ + 13498: 009d8a5c 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun │ │ │ │ 13499: 012df410 512 OBJECT GLOBAL DEFAULT 25 prom_envs │ │ │ │ 13500: 01178838 12 OBJECT GLOBAL DEFAULT 21 QCryptoCipherAlgo_lookup │ │ │ │ 13501: 012a5874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_CONSUME_EVENT │ │ │ │ 13502: 01302a66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_DB_DSTATE │ │ │ │ 13503: 01303810 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRACE_EVENT_GET_STATE_DSTATE │ │ │ │ 13504: 005d12cd 132 FUNC GLOBAL DEFAULT 12 helper_gvec_shl8i │ │ │ │ 13505: 012acb98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_FINISHED_EVENT │ │ │ │ 13506: 0130299e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_READ_IMSK_DSTATE │ │ │ │ 13507: 0130170c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_IO_WRITE_DSTATE │ │ │ │ - 13508: 0074bf89 112 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_priority │ │ │ │ - 13509: 00869a11 148 FUNC GLOBAL DEFAULT 12 visit_type_bool │ │ │ │ + 13508: 0074bf91 112 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_priority │ │ │ │ + 13509: 00869a19 148 FUNC GLOBAL DEFAULT 12 visit_type_bool │ │ │ │ 13510: 012a93cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SYNC_EVENT │ │ │ │ 13511: 0059b269 20 FUNC GLOBAL DEFAULT 12 replay_has_events │ │ │ │ - 13512: 00851a71 104 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc_members │ │ │ │ + 13512: 00851a79 104 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc_members │ │ │ │ 13513: 004f6285 148 FUNC GLOBAL DEFAULT 12 vhost_dev_get_config │ │ │ │ 13514: 005d0479 116 FUNC GLOBAL DEFAULT 12 helper_gvec_muls8 │ │ │ │ - 13515: 0080a269 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase_members │ │ │ │ - 13516: 0087eb95 224 FUNC GLOBAL DEFAULT 12 error_propagate_prepend │ │ │ │ + 13515: 0080a271 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase_members │ │ │ │ + 13516: 0087eb9d 224 FUNC GLOBAL DEFAULT 12 error_propagate_prepend │ │ │ │ 13517: 012aa9ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_WRITE_EVENT │ │ │ │ 13518: 01301f96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_RX_DSTATE │ │ │ │ 13519: 003ef5d5 248 FUNC GLOBAL DEFAULT 12 net_tx_pkt_send_custom │ │ │ │ 13520: 005d1b55 140 FUNC GLOBAL DEFAULT 12 helper_gvec_shl8v │ │ │ │ 13521: 0130178a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_TX_PENDING_DSTATE │ │ │ │ - 13522: 00859c31 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerSwitch │ │ │ │ + 13522: 00859c39 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerSwitch │ │ │ │ 13523: 01301352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_ASYNC_DSTATE │ │ │ │ - 13524: 00816f51 68 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy_members │ │ │ │ + 13524: 00816f59 68 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy_members │ │ │ │ 13525: 012ba6bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_XEN_REPLICATION_STATUS_EVENT │ │ │ │ 13526: 012b98bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_EXPORT_ADD_EVENT │ │ │ │ - 13527: 0088eb3d 60 FUNC GLOBAL DEFAULT 12 timerlistgroup_init │ │ │ │ + 13527: 0088eb45 60 FUNC GLOBAL DEFAULT 12 timerlistgroup_init │ │ │ │ 13528: 01179228 12 OBJECT GLOBAL DEFAULT 21 StatsUnit_lookup │ │ │ │ 13529: 012acd68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EICS_EVENT │ │ │ │ 13530: 0053cc4d 180 FUNC GLOBAL DEFAULT 12 ram_block_add_cpr_blocker │ │ │ │ 13531: 005e24fd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_le_mmu │ │ │ │ 13532: 0038aa9d 140 FUNC GLOBAL DEFAULT 12 smbus_eeprom_init │ │ │ │ 13533: 012ba63c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_PAUSE_EVENT │ │ │ │ 13534: 012ae164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_LARGE_EVENT │ │ │ │ 13535: 004da9a1 20 FUNC GLOBAL DEFAULT 12 vfio_device_get_irq_info │ │ │ │ - 13536: 00895455 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_from_buf │ │ │ │ + 13536: 0089545d 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_from_buf │ │ │ │ 13537: 01303e64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_CANCEL_AIO_DSTATE │ │ │ │ 13538: 012adfc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_MISALIGNED32_EVENT │ │ │ │ 13539: 01301df2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_READ_DSTATE │ │ │ │ - 13540: 0085ec49 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplaySDL │ │ │ │ + 13540: 0085ec51 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplaySDL │ │ │ │ 13541: 01215a14 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tould_round_to_zero │ │ │ │ 13542: 011d0488 20 OBJECT GLOBAL DEFAULT 24 none_acl_xattr │ │ │ │ - 13543: 0078eca1 748 FUNC GLOBAL DEFAULT 12 bdrv_co_common_block_status_above │ │ │ │ + 13543: 0078eca9 748 FUNC GLOBAL DEFAULT 12 bdrv_co_common_block_status_above │ │ │ │ 13544: 012b1a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_CTRL_WRITE_EVENT │ │ │ │ 13545: 003873ed 688 FUNC GLOBAL DEFAULT 12 bitbang_i2c_set │ │ │ │ 13546: 012a92bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_NVP_BACKLOG_OP_EVENT │ │ │ │ - 13547: 00882ef9 120 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse_strdup │ │ │ │ + 13547: 00882f01 120 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse_strdup │ │ │ │ 13548: 005cf7bd 36 FUNC GLOBAL DEFAULT 12 helper_shr_i64 │ │ │ │ 13549: 004b683d 260 FUNC GLOBAL DEFAULT 12 uhci_data_class_init │ │ │ │ 13550: 01303e32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANON_RAM_FREE_DSTATE │ │ │ │ - 13551: 0082b901 232 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo_members │ │ │ │ - 13552: 009d8648 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode │ │ │ │ - 13553: 0088155d 116 FUNC GLOBAL DEFAULT 12 qemu_opt_foreach │ │ │ │ + 13551: 0082b909 232 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo_members │ │ │ │ + 13552: 009d8660 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode │ │ │ │ + 13553: 00881565 116 FUNC GLOBAL DEFAULT 12 qemu_opt_foreach │ │ │ │ 13554: 01207ff8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_bfmls │ │ │ │ 13555: 012b848c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_ADD_EVENT │ │ │ │ 13556: 01178140 12 OBJECT GLOBAL DEFAULT 21 Qcow2CompressionType_lookup │ │ │ │ 13557: 01302f66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_ENABLE_ONE_DSTATE │ │ │ │ 13558: 01301e3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PERIPH_CLK_DSTATE │ │ │ │ 13559: 012a34f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CLUSTER_ALLOC_PHYS_EVENT │ │ │ │ 13560: 01179bbc 12 OBJECT GLOBAL DEFAULT 21 CxlEventLog_lookup │ │ │ │ - 13561: 0086830d 200 FUNC GLOBAL DEFAULT 12 compat_policy_input_ok │ │ │ │ + 13561: 00868315 200 FUNC GLOBAL DEFAULT 12 compat_policy_input_ok │ │ │ │ 13562: 012ae3a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_WRITE_NOT_AT_WP_EVENT │ │ │ │ - 13563: 0073594d 228 FUNC GLOBAL DEFAULT 12 object_property_set_link │ │ │ │ + 13563: 00735955 228 FUNC GLOBAL DEFAULT 12 object_property_set_link │ │ │ │ 13564: 012ad948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_PARSED_EVENT │ │ │ │ - 13565: 00816e31 68 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions_members │ │ │ │ + 13565: 00816e39 68 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions_members │ │ │ │ 13566: 01302826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_QUEUE_DSTATE │ │ │ │ 13567: 01302fb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_IOTLB_MISS_DSTATE │ │ │ │ 13568: 013015fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_IOTLB_INV_VMID_S1_DSTATE │ │ │ │ - 13569: 0082c145 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MemoryDeviceInfo_base_members │ │ │ │ - 13570: 0074a09d 208 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_digest │ │ │ │ + 13569: 0082c14d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MemoryDeviceInfo_base_members │ │ │ │ + 13570: 0074a0a5 208 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_digest │ │ │ │ 13571: 005f1fd1 228 FUNC GLOBAL DEFAULT 12 pmu_init │ │ │ │ - 13572: 0077b0d9 196 FUNC GLOBAL DEFAULT 12 pr_manager_execute │ │ │ │ + 13572: 0077b0e1 196 FUNC GLOBAL DEFAULT 12 pr_manager_execute │ │ │ │ 13573: 01303026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPIO_READ_DSTATE │ │ │ │ 13574: 005b5979 72 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i32 │ │ │ │ 13575: 00580ea1 392 FUNC GLOBAL DEFAULT 12 qmp_cont │ │ │ │ - 13576: 00881909 14 FUNC GLOBAL DEFAULT 12 qemu_opts_del │ │ │ │ + 13576: 00881911 14 FUNC GLOBAL DEFAULT 12 qemu_opts_del │ │ │ │ 13577: 00610a75 72 FUNC GLOBAL DEFAULT 12 helper_neon_unzip16 │ │ │ │ 13578: 002be469 6 FUNC GLOBAL DEFAULT 12 bfloat16_minnum │ │ │ │ 13579: 005ca699 54 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i32 │ │ │ │ 13580: 011e0fd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchb │ │ │ │ 13581: 012bbccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_WRITE_CONFIG_EVENT │ │ │ │ 13582: 012b9ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMP_GUEST_MEMORY_EVENT │ │ │ │ 13583: 013015a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_Z2_LCD_REG_UPDATE_DSTATE │ │ │ │ 13584: 01301e58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_UPDATE_IRQ_DSTATE │ │ │ │ 13585: 01303bb0 20 OBJECT GLOBAL DEFAULT 25 drive_config_groups │ │ │ │ - 13586: 008497f9 132 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownAction │ │ │ │ + 13586: 00849801 132 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownAction │ │ │ │ 13587: 012a8c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_FLUSH_EVENT │ │ │ │ 13588: 002e5331 176 FUNC GLOBAL DEFAULT 12 vnc_jobs_join │ │ │ │ 13589: 01302bd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ATTACH_SPEED_DSTATE │ │ │ │ 13590: 0130118a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_APPEND_DSTATE │ │ │ │ 13591: 012ad7e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_CSUM_EVENT │ │ │ │ - 13592: 007fbcf5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecific │ │ │ │ + 13592: 007fbcfd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecific │ │ │ │ 13593: 01302bd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DETACH_DSTATE │ │ │ │ 13594: 01301650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_WRITE_DSTATE │ │ │ │ 13595: 012b1924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_START_SEQUENCER_EVENT │ │ │ │ - 13596: 0085e48d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannel │ │ │ │ + 13596: 0085e495 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannel │ │ │ │ 13597: 00522b89 50 FUNC GLOBAL DEFAULT 12 cpu_is_stopped │ │ │ │ 13598: 012a9edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLIC_CREATE_DEVICE_EVENT │ │ │ │ 13599: 012a4614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_REGISTER_EVENT │ │ │ │ - 13600: 0085e5f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfoList │ │ │ │ - 13601: 008a05ed 84 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestInfo_members │ │ │ │ + 13600: 0085e5fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfoList │ │ │ │ + 13601: 008a05f5 84 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestInfo_members │ │ │ │ 13602: 01303646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_DSTATE │ │ │ │ - 13603: 0084e8c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfoList │ │ │ │ + 13603: 0084e8cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfoList │ │ │ │ 13604: 01302aee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_AUTO_SCAN_ENABLED_DSTATE │ │ │ │ 13605: 0130220a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_WRITTEN_TO_GUEST_DSTATE │ │ │ │ 13606: 00614c05 86 FUNC GLOBAL DEFAULT 12 helper_vfp_touqd_round_to_zero │ │ │ │ - 13607: 0076ec99 76 FUNC GLOBAL DEFAULT 12 block_job_get_aio_context │ │ │ │ - 13608: 008534c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_KvmInfo │ │ │ │ - 13609: 00876c29 244 FUNC GLOBAL DEFAULT 12 event_notifier_init │ │ │ │ + 13607: 0076eca1 76 FUNC GLOBAL DEFAULT 12 block_job_get_aio_context │ │ │ │ + 13608: 008534c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_KvmInfo │ │ │ │ + 13609: 00876c31 244 FUNC GLOBAL DEFAULT 12 event_notifier_init │ │ │ │ 13610: 013033dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDL2_PROCESS_KEY_DSTATE │ │ │ │ 13611: 00615661 102 FUNC GLOBAL DEFAULT 12 helper_frint64_d │ │ │ │ 13612: 012bb9f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_POLICY_SKIP_EVENT │ │ │ │ 13613: 01303172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PRECOPY_COMPLETE_DSTATE │ │ │ │ - 13614: 00784749 572 FUNC GLOBAL DEFAULT 12 blk_unref │ │ │ │ + 13614: 00784751 572 FUNC GLOBAL DEFAULT 12 blk_unref │ │ │ │ 13615: 012b77e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_SWITCHOVER_START_EVENT │ │ │ │ 13616: 013025a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_AIO_SGIO_COMMAND_DSTATE │ │ │ │ 13617: 012afc38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_DMA_COMMAND_READ_EVENT │ │ │ │ 13618: 005df689 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orb │ │ │ │ 13619: 0033f909 46 FUNC GLOBAL DEFAULT 12 test_any_bits_set │ │ │ │ 13620: 005bb491 104 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i32_i64 │ │ │ │ 13621: 012b7398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_START_EVENT │ │ │ │ 13622: 01219f10 24 OBJECT GLOBAL DEFAULT 24 qio_channel_null_source_funcs │ │ │ │ - 13623: 006ec099 138 FUNC GLOBAL DEFAULT 12 helper_gvec_qrdmlah_s16 │ │ │ │ + 13623: 006ec0a1 138 FUNC GLOBAL DEFAULT 12 helper_gvec_qrdmlah_s16 │ │ │ │ 13624: 00610d4d 64 FUNC GLOBAL DEFAULT 12 helper_neon_zip16 │ │ │ │ 13625: 012b82ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_UPDATE_GL_EVENT │ │ │ │ - 13626: 00850759 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceFeatures │ │ │ │ + 13626: 00850761 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceFeatures │ │ │ │ 13627: 012b87cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_FORCED_EVENT │ │ │ │ 13628: 011e0a2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgl_be │ │ │ │ 13629: 013024a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_SGL_DSTATE │ │ │ │ 13630: 0130265a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_CLEAR_DSTATE │ │ │ │ 13631: 0038f16d 12 FUNC GLOBAL DEFAULT 12 pmbus_idle │ │ │ │ - 13632: 00685f29 72 FUNC GLOBAL DEFAULT 12 arm_gen_condlabel │ │ │ │ - 13633: 00877b6d 392 FUNC GLOBAL DEFAULT 12 qemu_finish_async_prealloc_mem │ │ │ │ + 13632: 00685f39 72 FUNC GLOBAL DEFAULT 12 arm_gen_condlabel │ │ │ │ + 13633: 00877b75 392 FUNC GLOBAL DEFAULT 12 qemu_finish_async_prealloc_mem │ │ │ │ 13634: 0057dcd9 116 FUNC GLOBAL DEFAULT 12 hmp_cont │ │ │ │ 13635: 003ab4b5 68 FUNC GLOBAL DEFAULT 12 gicv3_redist_inv_vlpi │ │ │ │ 13636: 00538335 200 FUNC GLOBAL DEFAULT 12 address_space_write │ │ │ │ 13637: 012b9124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_INSERT_MEDIUM_EVENT │ │ │ │ 13638: 00615599 96 FUNC GLOBAL DEFAULT 12 helper_frint64_s │ │ │ │ - 13639: 0085d32d 132 FUNC GLOBAL DEFAULT 12 visit_type_TpmType │ │ │ │ + 13639: 0085d335 132 FUNC GLOBAL DEFAULT 12 visit_type_TpmType │ │ │ │ 13640: 012babf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_OBJECT_DEL_EVENT │ │ │ │ - 13641: 007fb31d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfo │ │ │ │ + 13641: 007fb325 58 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfo │ │ │ │ 13642: 011e8834 132 OBJECT GLOBAL DEFAULT 24 helper_info_qadd16 │ │ │ │ - 13643: 007b9f69 252 FUNC GLOBAL DEFAULT 12 reqlist_wait_all │ │ │ │ + 13643: 007b9f71 252 FUNC GLOBAL DEFAULT 12 reqlist_wait_all │ │ │ │ 13644: 012af408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS5C372_RECV_EVENT │ │ │ │ 13645: 00569031 100 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_offset │ │ │ │ 13646: 012b0dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_IO_EVENT │ │ │ │ - 13647: 00782d91 62 FUNC GLOBAL DEFAULT 12 blk_co_is_inserted │ │ │ │ + 13647: 00782d99 62 FUNC GLOBAL DEFAULT 12 blk_co_is_inserted │ │ │ │ 13648: 012b21a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_COUNTER_INVALID_EVENT │ │ │ │ 13649: 012a8c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_AND_HANDLER_EVENT │ │ │ │ 13650: 011df508 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd16 │ │ │ │ 13651: 002bd305 256 FUNC GLOBAL DEFAULT 12 uint64_to_float32_scalbn │ │ │ │ 13652: 0130387e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SGX_DSTATE │ │ │ │ 13653: 012a5344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_CMD_DATA_EVENT │ │ │ │ - 13654: 0087d28d 76 FUNC GLOBAL DEFAULT 12 slow_bitmap_andnot │ │ │ │ + 13654: 0087d295 76 FUNC GLOBAL DEFAULT 12 slow_bitmap_andnot │ │ │ │ 13655: 012a3660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_PAUSE_EVENT │ │ │ │ 13656: 002c45ed 252 FUNC GLOBAL DEFAULT 12 helper_crypto_sha256h │ │ │ │ 13657: 005d80f5 888 FUNC GLOBAL DEFAULT 12 translator_loop │ │ │ │ 13658: 0120ebbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_mull_s16 │ │ │ │ 13659: 005d5d19 92 FUNC GLOBAL DEFAULT 12 tb_unlock_page1 │ │ │ │ 13660: 002b71c1 192 FUNC GLOBAL DEFAULT 12 float64_to_int16_scalbn │ │ │ │ 13661: 00a9a774 64 OBJECT GLOBAL DEFAULT 21 vmstate_cbinfo │ │ │ │ 13662: 0060fbbd 34 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_high_u8 │ │ │ │ - 13663: 008601cd 164 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo_members │ │ │ │ + 13663: 008601d5 164 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo_members │ │ │ │ 13664: 013022cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_ISR_CHANGE_DSTATE │ │ │ │ 13665: 013036e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VM_GENERATION_ID_DSTATE │ │ │ │ - 13666: 0074bf0d 124 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_check_endpoint │ │ │ │ + 13666: 0074bf15 124 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_check_endpoint │ │ │ │ 13667: 012ae654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ACQADDR_HI_EVENT │ │ │ │ 13668: 012ab38c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_WRITE_EVENT │ │ │ │ 13669: 013021c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_SET_DSTATE │ │ │ │ - 13670: 00819879 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevReturn │ │ │ │ + 13670: 00819881 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevReturn │ │ │ │ 13671: 0057bfe1 1100 FUNC GLOBAL DEFAULT 12 rdma_start_incoming_migration │ │ │ │ 13672: 012ab87c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCTL_READ_EVENT │ │ │ │ - 13673: 006de99d 88 FUNC GLOBAL DEFAULT 12 helper_mve_vshrnbb │ │ │ │ + 13673: 006de9a5 88 FUNC GLOBAL DEFAULT 12 helper_mve_vshrnbb │ │ │ │ 13674: 012aec74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_PIN_EVENT │ │ │ │ 13675: 002becb9 276 FUNC GLOBAL DEFAULT 12 float128_minnummag │ │ │ │ 13676: 012b3994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_FETCH_TRB_EVENT │ │ │ │ 13677: 005ef7a5 176 FUNC GLOBAL DEFAULT 12 arm_get_cpu_by_id │ │ │ │ 13678: 01302226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RING_FREE_SPACE_DSTATE │ │ │ │ - 13679: 0072d809 172 FUNC GLOBAL DEFAULT 12 qdev_prop_set_after_realize │ │ │ │ - 13680: 006de9f5 120 FUNC GLOBAL DEFAULT 12 helper_mve_vshrnbh │ │ │ │ + 13679: 0072d811 172 FUNC GLOBAL DEFAULT 12 qdev_prop_set_after_realize │ │ │ │ + 13680: 006de9fd 120 FUNC GLOBAL DEFAULT 12 helper_mve_vshrnbh │ │ │ │ 13681: 005629a1 34 FUNC GLOBAL DEFAULT 12 migrate_return_path │ │ │ │ - 13682: 00854d3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDsoundOptions │ │ │ │ + 13682: 00854d45 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDsoundOptions │ │ │ │ 13683: 01301b74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_SET_CPPR_DSTATE │ │ │ │ 13684: 012baf70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_STATUS_EVENT │ │ │ │ 13685: 013029be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_READ_DSTATE │ │ │ │ - 13686: 00779dcd 824 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection │ │ │ │ + 13686: 00779dd5 824 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection │ │ │ │ 13687: 00554589 16 FUNC GLOBAL DEFAULT 12 cpu_throttle_get_percentage │ │ │ │ 13688: 005583a5 128 FUNC GLOBAL DEFAULT 12 hmp_migrate_recover │ │ │ │ 13689: 00296db1 58 FUNC GLOBAL DEFAULT 12 async_run_on_cpu │ │ │ │ 13690: 013034b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_NOTDIRTY_SET_DIRTY_DSTATE │ │ │ │ - 13691: 00862a21 284 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus_members │ │ │ │ + 13691: 00862a29 284 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus_members │ │ │ │ 13692: 006623e9 496 FUNC GLOBAL DEFAULT 12 arm_write_secure_board_setup_dummy_smc │ │ │ │ 13693: 012bacb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_GET_EVENT │ │ │ │ 13694: 012b8f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADER_WRITE_ROM_EVENT │ │ │ │ - 13695: 0083c6a5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_iothreads │ │ │ │ - 13696: 00722169 2040 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_element │ │ │ │ + 13695: 0083c6ad 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_iothreads │ │ │ │ + 13696: 00722171 2040 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_element │ │ │ │ 13697: 01302e1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_MSI_ACK_DSTATE │ │ │ │ 13698: 01302bda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_MEMORY_WRITE_DSTATE │ │ │ │ 13699: 005896f1 84 FUNC GLOBAL DEFAULT 12 net_crc32_le │ │ │ │ 13700: 0130284c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_COMMAND_COMPLETE_DSTATE │ │ │ │ - 13701: 008a3551 126 FUNC GLOBAL DEFAULT 12 vu_gpa_to_va │ │ │ │ + 13701: 008a3559 126 FUNC GLOBAL DEFAULT 12 vu_gpa_to_va │ │ │ │ 13702: 0055d0f5 8 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_normal │ │ │ │ - 13703: 006eb49d 80 FUNC GLOBAL DEFAULT 12 helper_shr_cc │ │ │ │ - 13704: 0089f9ad 132 FUNC GLOBAL DEFAULT 12 visit_type_QapiVfioMigrationState │ │ │ │ + 13703: 006eb4a5 80 FUNC GLOBAL DEFAULT 12 helper_shr_cc │ │ │ │ + 13704: 0089f9b5 132 FUNC GLOBAL DEFAULT 12 visit_type_QapiVfioMigrationState │ │ │ │ 13705: 01302d4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_CLAIM_DSTATE │ │ │ │ 13706: 01302298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_WITH_NO_CHECKSUM_DSTATE │ │ │ │ - 13707: 00817489 132 FUNC GLOBAL DEFAULT 12 visit_type_FuseExportAllowOther │ │ │ │ - 13708: 00765275 122 FUNC GLOBAL DEFAULT 12 bdrv_co_nb_sectors │ │ │ │ - 13709: 006ec96d 168 FUNC GLOBAL DEFAULT 12 helper_gvec_qrdmlah_s32 │ │ │ │ + 13707: 00817491 132 FUNC GLOBAL DEFAULT 12 visit_type_FuseExportAllowOther │ │ │ │ + 13708: 0076527d 122 FUNC GLOBAL DEFAULT 12 bdrv_co_nb_sectors │ │ │ │ + 13709: 006ec975 168 FUNC GLOBAL DEFAULT 12 helper_gvec_qrdmlah_s32 │ │ │ │ 13710: 0120c27c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sdot_idx_2h │ │ │ │ 13711: 01301936 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_BLOB_DSTATE │ │ │ │ - 13712: 00830dd1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_roms │ │ │ │ + 13712: 00830dd9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_roms │ │ │ │ 13713: 005cf731 34 FUNC GLOBAL DEFAULT 12 helper_rem_i32 │ │ │ │ 13714: 005e6331 80 FUNC GLOBAL DEFAULT 12 icount_round │ │ │ │ 13715: 0130154c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_EJECT_SLOT_DSTATE │ │ │ │ 13716: 012b3ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_SET_FRAME_INTERVAL_EVENT │ │ │ │ - 13717: 00786885 84 FUNC GLOBAL DEFAULT 12 block_copy_call_free │ │ │ │ + 13717: 0078688d 84 FUNC GLOBAL DEFAULT 12 block_copy_call_free │ │ │ │ 13718: 0130164a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_EXTREG_DSTATE │ │ │ │ - 13719: 00849195 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformation │ │ │ │ + 13719: 0084919d 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformation │ │ │ │ 13720: 012a8144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_I2C_READ_EVENT │ │ │ │ - 13721: 008a07f9 276 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SevInfo_base_members │ │ │ │ + 13721: 008a0801 276 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SevInfo_base_members │ │ │ │ 13722: 013031c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SET_OUTGOING_CHANNEL_DSTATE │ │ │ │ - 13723: 006d5621 208 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd90b │ │ │ │ + 13723: 006d5629 208 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd90b │ │ │ │ 13724: 01302250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_WRITE_DSTATE │ │ │ │ 13725: 005b9e1d 18 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i64 │ │ │ │ - 13726: 0075fde9 4 FUNC GLOBAL DEFAULT 12 iothread_get_aio_context │ │ │ │ + 13726: 0075fdf1 4 FUNC GLOBAL DEFAULT 12 iothread_get_aio_context │ │ │ │ 13727: 005ea2f5 32 FUNC GLOBAL DEFAULT 12 ebpf_rss_init │ │ │ │ 13728: 003b78c5 236 FUNC GLOBAL DEFAULT 12 cxl_type3_read │ │ │ │ 13729: 004ad971 368 FUNC GLOBAL DEFAULT 12 hmp_info_firmware_log │ │ │ │ - 13730: 00897a99 70 FUNC GLOBAL DEFAULT 12 timed_average_min │ │ │ │ + 13730: 00897aa1 70 FUNC GLOBAL DEFAULT 12 timed_average_min │ │ │ │ 13731: 005c63f9 86 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i64 │ │ │ │ - 13732: 00827ab9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptions │ │ │ │ - 13733: 006d56f1 236 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd90h │ │ │ │ - 13734: 00844579 252 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties_members │ │ │ │ - 13735: 008493c9 160 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo_members │ │ │ │ + 13732: 00827ac1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptions │ │ │ │ + 13733: 006d56f9 236 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd90h │ │ │ │ + 13734: 00844581 252 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties_members │ │ │ │ + 13735: 008493d1 160 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo_members │ │ │ │ 13736: 011df484 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd32 │ │ │ │ 13737: 01303868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_PORTS_DSTATE │ │ │ │ 13738: 012afb88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_DATA_EVENT │ │ │ │ 13739: 00490431 2 FUNC GLOBAL DEFAULT 12 smbios_add_usr_blob_size │ │ │ │ 13740: 012a761c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACES_COMPLETE_EVENT │ │ │ │ - 13741: 00842b2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VfioUserServerProperties │ │ │ │ - 13742: 006e5675 380 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla90h │ │ │ │ + 13741: 00842b35 58 FUNC GLOBAL DEFAULT 12 qapi_free_VfioUserServerProperties │ │ │ │ + 13742: 006e567d 380 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla90h │ │ │ │ 13743: 005e1591 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_be │ │ │ │ 13744: 00300511 2 FUNC GLOBAL DEFAULT 12 acpi_cpu_unplug_request_cb │ │ │ │ 13745: 01302aac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_IRQ_LOWER_DSTATE │ │ │ │ 13746: 005d2b75 126 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu16 │ │ │ │ - 13747: 00893529 160 FUNC GLOBAL DEFAULT 12 hbitmap_serialize_part │ │ │ │ + 13747: 00893531 160 FUNC GLOBAL DEFAULT 12 hbitmap_serialize_part │ │ │ │ 13748: 00440ae5 84 FUNC GLOBAL DEFAULT 12 msix_vector_use │ │ │ │ 13749: 01302ef2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_INIT_IOMMU_MR_DSTATE │ │ │ │ 13750: 012b9c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_POISON_EVENT │ │ │ │ 13751: 012a2b90 32 OBJECT GLOBAL DEFAULT 24 authz_trace_events │ │ │ │ 13752: 013037b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_RX_FILTER_DSTATE │ │ │ │ 13753: 01302512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_PHB4_XIVE_NOTIFY_ABT_DSTATE │ │ │ │ - 13754: 00807801 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption │ │ │ │ + 13754: 00807809 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption │ │ │ │ 13755: 01303862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_FLOWS_DSTATE │ │ │ │ - 13756: 008195e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMuxWrapper │ │ │ │ + 13756: 008195ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMuxWrapper │ │ │ │ 13757: 00336111 204 FUNC GLOBAL DEFAULT 12 numa_cpu_pre_plug │ │ │ │ 13758: 002fc8c5 172 FUNC GLOBAL DEFAULT 12 aml_release │ │ │ │ - 13759: 00809f91 196 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer │ │ │ │ + 13759: 00809f99 196 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer │ │ │ │ 13760: 01303e4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_DISPATCH_DSTATE │ │ │ │ 13761: 002bc205 320 FUNC GLOBAL DEFAULT 12 int16_to_float64_scalbn │ │ │ │ 13762: 005d5d75 132 FUNC GLOBAL DEFAULT 12 tb_unlock_pages │ │ │ │ - 13763: 006d57dd 248 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd90w │ │ │ │ - 13764: 0084b275 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_failure │ │ │ │ + 13763: 006d57e5 248 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd90w │ │ │ │ + 13764: 0084b27d 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_failure │ │ │ │ 13765: 012ba50c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_DELETE_EVENT │ │ │ │ - 13766: 006e57f1 352 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla90s │ │ │ │ + 13766: 006e57f9 352 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla90s │ │ │ │ 13767: 01303320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_SET_VCPU_DSTATE │ │ │ │ 13768: 012bb08c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ACPI_OSPM_STATUS_EVENT │ │ │ │ 13769: 012a3a4c 252 OBJECT GLOBAL DEFAULT 24 io_trace_events │ │ │ │ - 13770: 007fb755 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockNodeInfo │ │ │ │ + 13770: 007fb75d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockNodeInfo │ │ │ │ 13771: 01301670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_COUNT_RD_DSTATE │ │ │ │ - 13772: 007186c9 20 FUNC GLOBAL DEFAULT 12 vfio_pci_from_vfio_device │ │ │ │ + 13772: 007186d1 20 FUNC GLOBAL DEFAULT 12 vfio_pci_from_vfio_device │ │ │ │ 13773: 012a27b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_LIST_EVENT │ │ │ │ 13774: 0060d7c1 344 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_s8 │ │ │ │ 13775: 013036ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMDEV_DSTATE │ │ │ │ 13776: 01303578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ 13777: 012a708c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MODE_CHANGE_EVENT │ │ │ │ - 13778: 00827ba9 58 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfoList │ │ │ │ + 13778: 00827bb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfoList │ │ │ │ 13779: 011fd654 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vclsb │ │ │ │ 13780: 012b0738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_READB_EVENT │ │ │ │ 13781: 01301c82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_EL3_READ_DSTATE │ │ │ │ 13782: 0130213a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIAC_DSTATE │ │ │ │ - 13783: 00894b75 38 FUNC GLOBAL DEFAULT 12 iov_size │ │ │ │ - 13784: 0087eab1 100 FUNC GLOBAL DEFAULT 12 error_free_or_abort │ │ │ │ + 13783: 00894b7d 38 FUNC GLOBAL DEFAULT 12 iov_size │ │ │ │ + 13784: 0087eab9 100 FUNC GLOBAL DEFAULT 12 error_free_or_abort │ │ │ │ 13785: 012b1c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_COUNTER_WRITE_WHILE_ENABLED_EVENT │ │ │ │ 13786: 011fd5d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vclsh │ │ │ │ 13787: 012aa8dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_WRITE_EVENT │ │ │ │ 13788: 012b0c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_GET_LIST_EVENT │ │ │ │ 13789: 01301d9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APB_PNP_READ_DSTATE │ │ │ │ 13790: 002bf539 288 FUNC GLOBAL DEFAULT 12 bfloat16_scalbn │ │ │ │ 13791: 012b245c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_ABORT_EVENT │ │ │ │ 13792: 0130389c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_DSTATE │ │ │ │ 13793: 005635e1 76 FUNC GLOBAL DEFAULT 12 migrate_announce_params │ │ │ │ 13794: 01303144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_WAITING_DSTATE │ │ │ │ 13795: 005997c5 4 FUNC GLOBAL DEFAULT 12 replay_get_current_icount │ │ │ │ 13796: 0130167e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_SWITCH_TO_IWM_DSTATE │ │ │ │ 13797: 011ea61c 132 OBJECT GLOBAL DEFAULT 24 helper_info_set_user_reg │ │ │ │ - 13798: 0071f601 4 FUNC GLOBAL DEFAULT 12 virtio_queue_get_host_notifier │ │ │ │ - 13799: 0081ddcd 132 FUNC GLOBAL DEFAULT 12 visit_type_NetFilterDirection │ │ │ │ + 13798: 0071f609 4 FUNC GLOBAL DEFAULT 12 virtio_queue_get_host_notifier │ │ │ │ + 13799: 0081ddd5 132 FUNC GLOBAL DEFAULT 12 visit_type_NetFilterDirection │ │ │ │ 13800: 003311e1 68 FUNC GLOBAL DEFAULT 12 qmp_query_uuid │ │ │ │ 13801: 012b9a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RINGBUF_WRITE_EVENT │ │ │ │ 13802: 0120c594 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sdot_idx_4b │ │ │ │ 13803: 005d027d 120 FUNC GLOBAL DEFAULT 12 helper_gvec_mul8 │ │ │ │ 13804: 013035bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_COMMIT_DSTATE │ │ │ │ 13805: 011fd54c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vclsw │ │ │ │ 13806: 002feebd 68 FUNC GLOBAL DEFAULT 12 bios_linker_loader_init │ │ │ │ - 13807: 008625d9 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_input_send_event_arg_members │ │ │ │ + 13807: 008625e1 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_input_send_event_arg_members │ │ │ │ 13808: 002fa235 172 FUNC GLOBAL DEFAULT 12 aml_shiftleft │ │ │ │ 13809: 0120c48c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sdot_idx_4h │ │ │ │ 13810: 012aad0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_WRITE_EVENT │ │ │ │ 13811: 0130193e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_DSTATE │ │ │ │ 13812: 0130249c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_WRITE_DSTATE │ │ │ │ 13813: 01302538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_PCI_CONFIG_READ_DSTATE │ │ │ │ - 13814: 0085df0d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_types │ │ │ │ - 13815: 0085e541 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncBasicInfo │ │ │ │ - 13816: 0089deed 40 FUNC GLOBAL DEFAULT 12 qmp_sev_inject_launch_secret │ │ │ │ + 13814: 0085df15 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_types │ │ │ │ + 13815: 0085e549 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncBasicInfo │ │ │ │ + 13816: 0089def5 40 FUNC GLOBAL DEFAULT 12 qmp_sev_inject_launch_secret │ │ │ │ 13817: 01302fd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_LOCK_DSTATE │ │ │ │ 13818: 0130327a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_INCOMING_CONTINUED_DSTATE │ │ │ │ - 13819: 0072abc5 72 FUNC GLOBAL DEFAULT 12 win_dump_available │ │ │ │ + 13819: 0072abcd 72 FUNC GLOBAL DEFAULT 12 win_dump_available │ │ │ │ 13820: 012b6c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_INFLIGHT_EVENT │ │ │ │ 13821: 002d602d 124 FUNC GLOBAL DEFAULT 12 vnc_client_read_buf │ │ │ │ 13822: 012a5bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_REALIZE_EVENT │ │ │ │ - 13823: 006f0e55 138 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt_d │ │ │ │ + 13823: 006f0e5d 138 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt_d │ │ │ │ 13824: 012bbe7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN32_MAP_FREE_EVENT │ │ │ │ 13825: 01302f36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_DSTATE │ │ │ │ 13826: 005c9ecd 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_abs │ │ │ │ - 13827: 006f0d55 128 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt_h │ │ │ │ + 13827: 006f0d5d 128 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt_h │ │ │ │ 13828: 002c39a9 44 FUNC GLOBAL DEFAULT 12 helper_saddsubx │ │ │ │ - 13829: 008759bd 70 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier │ │ │ │ + 13829: 008759c5 70 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier │ │ │ │ 13830: 0043eba5 30 FUNC GLOBAL DEFAULT 12 pcie_port_init_reg │ │ │ │ 13831: 005d2e81 130 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu32 │ │ │ │ 13832: 002baa59 184 FUNC GLOBAL DEFAULT 12 float64_to_uint16_round_to_zero │ │ │ │ - 13833: 007f0989 80 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_common │ │ │ │ - 13834: 008361e1 196 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus │ │ │ │ - 13835: 0085d145 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfo │ │ │ │ + 13833: 007f0991 80 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_common │ │ │ │ + 13834: 008361e9 196 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus │ │ │ │ + 13835: 0085d14d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfo │ │ │ │ 13836: 012a8174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_IOPORT_READB_EVENT │ │ │ │ - 13837: 007571dd 92 FUNC GLOBAL DEFAULT 12 blk_exp_ref │ │ │ │ + 13837: 007571e5 92 FUNC GLOBAL DEFAULT 12 blk_exp_ref │ │ │ │ 13838: 0130310e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_BLOCK_NOTIFICATION_HANDLE_DSTATE │ │ │ │ 13839: 012b1e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_INTERRUPT_COUNT_EVENT │ │ │ │ - 13840: 00743bc1 136 FUNC GLOBAL DEFAULT 12 qio_channel_get_peerpid │ │ │ │ + 13840: 00743bc9 136 FUNC GLOBAL DEFAULT 12 qio_channel_get_peerpid │ │ │ │ 13841: 012b04b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DONE_EVENT │ │ │ │ 13842: 01178070 12 OBJECT GLOBAL DEFAULT 21 BiosAtaTranslation_lookup │ │ │ │ 13843: 012ad298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_ACK_EVENT │ │ │ │ 13844: 00339149 80 FUNC GLOBAL DEFAULT 12 sysbus_get_connected_irq │ │ │ │ 13845: 01302bcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WAKEUP_DSTATE │ │ │ │ 13846: 01302536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_PCI_SET_IRQ_DSTATE │ │ │ │ - 13847: 006f0dd5 128 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt_s │ │ │ │ + 13847: 006f0ddd 128 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt_s │ │ │ │ 13848: 003eeaed 104 FUNC GLOBAL DEFAULT 12 net_tx_pkt_init │ │ │ │ - 13849: 007fb9ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfoList │ │ │ │ + 13849: 007fb9b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfoList │ │ │ │ 13850: 005308ad 252 FUNC GLOBAL DEFAULT 12 memory_region_present │ │ │ │ 13851: 012a5c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_GET_CONFIG_EVENT │ │ │ │ 13852: 01301da6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_POLL_DSTATE │ │ │ │ 13853: 012f1208 4 OBJECT GLOBAL DEFAULT 25 tcg_code_gen_epilogue │ │ │ │ - 13854: 007c0389 64 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_import │ │ │ │ + 13854: 007c0391 64 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_import │ │ │ │ 13855: 012a5314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CLEAR_INSERTING_EVT_EVENT │ │ │ │ 13856: 01302a62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_CQID_DSTATE │ │ │ │ 13857: 01302c4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_CAP_READ_DSTATE │ │ │ │ - 13858: 0088d8a1 40 FUNC GLOBAL DEFAULT 12 qemu_in_coroutine │ │ │ │ + 13858: 0088d8a9 40 FUNC GLOBAL DEFAULT 12 qemu_in_coroutine │ │ │ │ 13859: 0051a599 268 FUNC GLOBAL DEFAULT 12 hmp_block_set_io_throttle │ │ │ │ 13860: 01303256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QTAILQ_DSTATE │ │ │ │ 13861: 00681c29 80 FUNC GLOBAL DEFAULT 12 gen_gvec_smaxp │ │ │ │ - 13862: 0082729d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesList │ │ │ │ + 13862: 008272a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesList │ │ │ │ 13863: 0055340d 16 FUNC GLOBAL DEFAULT 12 cpr_state_ioc │ │ │ │ 13864: 01301b06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_READ_STATUS_DSTATE │ │ │ │ - 13865: 0085a625 396 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask_members │ │ │ │ - 13866: 008161d1 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_change │ │ │ │ + 13865: 0085a62d 396 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask_members │ │ │ │ + 13866: 008161d9 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_change │ │ │ │ 13867: 013018f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_SET_COMPRESSION_LEVEL_DSTATE │ │ │ │ 13868: 011e45fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addb │ │ │ │ - 13869: 00819b3d 142 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfoList │ │ │ │ + 13869: 00819b45 142 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfoList │ │ │ │ 13870: 002fc001 66 FUNC GLOBAL DEFAULT 12 aml_qword_memory │ │ │ │ 13871: 0060cdf9 318 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_u8 │ │ │ │ 13872: 005cf82d 36 FUNC GLOBAL DEFAULT 12 helper_rem_i64 │ │ │ │ 13873: 0058749d 72 FUNC GLOBAL DEFAULT 12 qemu_mac_strdup_printf │ │ │ │ 13874: 013018dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RESET_SURFACES_DSTATE │ │ │ │ 13875: 01301b08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_READ_DATA_DSTATE │ │ │ │ - 13876: 00821d4d 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties │ │ │ │ + 13876: 00821d55 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties │ │ │ │ 13877: 004b4881 196 FUNC GLOBAL DEFAULT 12 usb_ep_set_max_streams │ │ │ │ 13878: 0051e5e1 14520 FUNC GLOBAL DEFAULT 12 qemu_init │ │ │ │ 13879: 01209390 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcgt_d │ │ │ │ 13880: 0130243c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NSLIST_DSTATE │ │ │ │ 13881: 01302426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_TIMESTAMP_DSTATE │ │ │ │ 13882: 002bc7e5 10 FUNC GLOBAL DEFAULT 12 int8_to_bfloat16 │ │ │ │ - 13883: 00849e41 208 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390_members │ │ │ │ + 13883: 00849e49 208 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390_members │ │ │ │ 13884: 004e53a9 244 FUNC GLOBAL DEFAULT 12 vfio_user_flush_multi │ │ │ │ 13885: 011e4050 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andl_be │ │ │ │ 13886: 005e5b19 28 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchq_be │ │ │ │ 13887: 012b6768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ 13888: 01209498 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcgt_h │ │ │ │ - 13889: 00824cc9 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMemberList │ │ │ │ + 13889: 00824cd1 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMemberList │ │ │ │ 13890: 005e1351 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_be │ │ │ │ 13891: 012a53a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_STS_IOPORT_READB_EVENT │ │ │ │ 13892: 011df400 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd64 │ │ │ │ 13893: 012a33b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_WRITE_TABLE_CB_EVENT │ │ │ │ 13894: 01303652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REQUEST_EBPF_DSTATE │ │ │ │ 13895: 012b6998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_CORE_EVENT │ │ │ │ 13896: 012a3500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_DO_ALLOC_CLUSTERS_OFFSET_EVENT │ │ │ │ 13897: 011f7a8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmladhxb │ │ │ │ 13898: 013026a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPT_SCSI_INTERRUPT_DSTATE │ │ │ │ - 13899: 0072ee61 6 FUNC GLOBAL DEFAULT 12 device_cold_reset │ │ │ │ + 13899: 0072ee69 6 FUNC GLOBAL DEFAULT 12 device_cold_reset │ │ │ │ 13900: 012b20e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_READL_EVENT │ │ │ │ 13901: 00583a79 756 FUNC GLOBAL DEFAULT 12 eth_get_protocols │ │ │ │ 13902: 01205214 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srshr_b │ │ │ │ - 13903: 0072bea5 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_commit_routes │ │ │ │ + 13903: 0072bead 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_commit_routes │ │ │ │ 13904: 01209414 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcgt_s │ │ │ │ 13905: 01302476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_SOURCE_RANGE_DSTATE │ │ │ │ 13906: 01205088 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srshr_d │ │ │ │ 13907: 011f7a08 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmladhxh │ │ │ │ - 13908: 006cfc79 128 FUNC GLOBAL DEFAULT 12 helper_mve_vldrw_sg_uw │ │ │ │ + 13908: 006cfc81 128 FUNC GLOBAL DEFAULT 12 helper_mve_vldrw_sg_uw │ │ │ │ 13909: 012a6ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_READ_EVENT │ │ │ │ 13910: 0045cd3d 52 FUNC GLOBAL DEFAULT 12 scsi_device_purge_requests │ │ │ │ - 13911: 00866121 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_client_migrate_info │ │ │ │ - 13912: 0089fa31 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFIO_MIGRATION_arg_members │ │ │ │ + 13911: 00866129 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_client_migrate_info │ │ │ │ + 13912: 0089fa39 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFIO_MIGRATION_arg_members │ │ │ │ 13913: 00422411 812 FUNC GLOBAL DEFAULT 12 hmp_rocker_of_dpa_groups │ │ │ │ 13914: 0059b5a1 76 FUNC GLOBAL DEFAULT 12 replay_block_event │ │ │ │ 13915: 01205190 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srshr_h │ │ │ │ 13916: 0041e76d 16 FUNC GLOBAL DEFAULT 12 rocker_get_world │ │ │ │ 13917: 01302ed8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_DEL_DSTATE │ │ │ │ 13918: 005c96f9 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_add │ │ │ │ - 13919: 0089d2f1 62 FUNC GLOBAL DEFAULT 12 clmul_32 │ │ │ │ + 13919: 0089d2f9 62 FUNC GLOBAL DEFAULT 12 clmul_32 │ │ │ │ 13920: 0059b8e5 16 FUNC GLOBAL DEFAULT 12 replay_events_enabled │ │ │ │ 13921: 012ac5f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_82596_MEM_READW_EVENT │ │ │ │ - 13922: 0089566d 20 FUNC GLOBAL DEFAULT 12 iov_discard_undo │ │ │ │ - 13923: 0073b575 168 FUNC GLOBAL DEFAULT 12 qemu_file_shutdown │ │ │ │ - 13924: 0087e519 4 FUNC GLOBAL DEFAULT 12 error_get_class │ │ │ │ - 13925: 0074a5b1 50 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_free │ │ │ │ - 13926: 006e5951 380 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla180h │ │ │ │ + 13922: 00895675 20 FUNC GLOBAL DEFAULT 12 iov_discard_undo │ │ │ │ + 13923: 0073b57d 168 FUNC GLOBAL DEFAULT 12 qemu_file_shutdown │ │ │ │ + 13924: 0087e521 4 FUNC GLOBAL DEFAULT 12 error_get_class │ │ │ │ + 13925: 0074a5b9 50 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_free │ │ │ │ + 13926: 006e5959 380 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla180h │ │ │ │ 13927: 012a4720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_SET_DIRTY_EVENT │ │ │ │ 13928: 002c8029 60 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_destroy │ │ │ │ 13929: 011f5d28 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminnmh │ │ │ │ - 13930: 009fa994 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_12_len │ │ │ │ - 13931: 006e9c19 16 FUNC GLOBAL DEFAULT 12 helper_setend │ │ │ │ + 13930: 009fa9ac 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_12_len │ │ │ │ + 13931: 006e9c21 16 FUNC GLOBAL DEFAULT 12 helper_setend │ │ │ │ 13932: 004ac471 128 FUNC GLOBAL DEFAULT 12 tpm_tis_pre_save │ │ │ │ - 13933: 00894811 84 FUNC GLOBAL DEFAULT 12 gpa_tree_new │ │ │ │ + 13933: 00894819 84 FUNC GLOBAL DEFAULT 12 gpa_tree_new │ │ │ │ 13934: 00496b85 164 FUNC GLOBAL DEFAULT 12 ssi_transfer │ │ │ │ 13935: 004dee79 172 FUNC GLOBAL DEFAULT 12 vfio_region_finalize │ │ │ │ - 13936: 00817275 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd │ │ │ │ + 13936: 0081727d 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd │ │ │ │ 13937: 012a78cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_SUBMIT_EVENT │ │ │ │ 13938: 005252ed 120 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_initialize │ │ │ │ 13939: 0120510c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srshr_s │ │ │ │ 13940: 011f7984 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmladhxw │ │ │ │ 13941: 013015f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_INV_NOTIFIERS_MR_DSTATE │ │ │ │ 13942: 011786e4 12 OBJECT GLOBAL DEFAULT 21 OffAutoPCIBAR_lookup │ │ │ │ 13943: 01215f3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touhh_round_to_zero │ │ │ │ - 13944: 0088201d 288 FUNC GLOBAL DEFAULT 12 qemu_opts_append │ │ │ │ + 13944: 00882025 288 FUNC GLOBAL DEFAULT 12 qemu_opts_append │ │ │ │ 13945: 005638f5 1932 FUNC GLOBAL DEFAULT 12 migrate_params_check │ │ │ │ 13946: 012ac2d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RECEIVING_PACKET_EVENT │ │ │ │ - 13947: 006e5acd 352 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla180s │ │ │ │ + 13947: 006e5ad5 352 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla180s │ │ │ │ 13948: 0130266c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_MEMCPY_DSTATE │ │ │ │ 13949: 011f5ca4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminnms │ │ │ │ 13950: 01302102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_DISABLED_DSTATE │ │ │ │ - 13951: 0083276d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VfioStats │ │ │ │ + 13951: 00832775 58 FUNC GLOBAL DEFAULT 12 qapi_free_VfioStats │ │ │ │ 13952: 002c9fb9 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_sync │ │ │ │ - 13953: 0086f075 176 FUNC GLOBAL DEFAULT 12 qdict_next │ │ │ │ + 13953: 0086f07d 176 FUNC GLOBAL DEFAULT 12 qdict_next │ │ │ │ 13954: 00549fe5 332 FUNC GLOBAL DEFAULT 12 vhost_user_backend_start │ │ │ │ 13955: 003b8ea9 72 FUNC GLOBAL DEFAULT 12 qmp_cxl_add_dynamic_capacity │ │ │ │ 13956: 0050fb95 84 FUNC GLOBAL DEFAULT 12 audio_buffer_samples │ │ │ │ - 13957: 0078ea85 50 FUNC GLOBAL DEFAULT 12 bdrv_check_request │ │ │ │ + 13957: 0078ea8d 50 FUNC GLOBAL DEFAULT 12 bdrv_check_request │ │ │ │ 13958: 011763ec 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int16 │ │ │ │ 13959: 00560955 496 FUNC GLOBAL DEFAULT 12 multifd_recv_sync_main │ │ │ │ 13960: 011eaa3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_set_cp_reg64 │ │ │ │ - 13961: 006f0cc1 146 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge_d │ │ │ │ + 13961: 006f0cc9 146 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge_d │ │ │ │ 13962: 01302dd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SETUP_DSTATE │ │ │ │ 13963: 013038cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VNC_DSTATE │ │ │ │ 13964: 01301d86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_MEM_VALID_DSTATE │ │ │ │ 13965: 012b5698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_GUEST_NOT_READY_EVENT │ │ │ │ 13966: 005e9d15 46 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_atexit_cb │ │ │ │ - 13967: 006db879 118 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavb │ │ │ │ + 13967: 006db881 118 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavb │ │ │ │ 13968: 011793d8 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendAlgoType_lookup │ │ │ │ - 13969: 006f0bb1 134 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge_h │ │ │ │ + 13969: 006f0bb9 134 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge_h │ │ │ │ 13970: 01303e62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_RESIZE_DSTATE │ │ │ │ - 13971: 0078adc1 84 FUNC GLOBAL DEFAULT 12 bdrv_disable_dirty_bitmap │ │ │ │ + 13971: 0078adc9 84 FUNC GLOBAL DEFAULT 12 bdrv_disable_dirty_bitmap │ │ │ │ 13972: 0055ff15 720 FUNC GLOBAL DEFAULT 12 multifd_send_shutdown │ │ │ │ 13973: 0032b7d5 120 FUNC GLOBAL DEFAULT 12 qdev_intercept_gpio_out │ │ │ │ 13974: 012af2b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GT64120_READ_INTREG_EVENT │ │ │ │ 13975: 01302198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_TIDV_FPD_RUNNING_DSTATE │ │ │ │ - 13976: 0089b985 384 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_genrev │ │ │ │ - 13977: 00861f2d 16 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper_members │ │ │ │ + 13976: 0089b98d 384 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_genrev │ │ │ │ + 13977: 00861f35 16 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper_members │ │ │ │ 13978: 005ddb35 200 FUNC GLOBAL DEFAULT 12 tlb_set_page_with_attrs │ │ │ │ - 13979: 006db8f1 118 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavh │ │ │ │ - 13980: 00827699 16 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper_members │ │ │ │ + 13979: 006db8f9 118 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavh │ │ │ │ + 13980: 008276a1 16 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper_members │ │ │ │ 13981: 011e50d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_clz_i32 │ │ │ │ 13982: 0120c69c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sdot_2h │ │ │ │ 13983: 002a82a9 256 FUNC GLOBAL DEFAULT 12 float32_add │ │ │ │ 13984: 011f8b90 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubsb │ │ │ │ - 13985: 008938cd 84 FUNC GLOBAL DEFAULT 12 hbitmap_free │ │ │ │ + 13985: 008938d5 84 FUNC GLOBAL DEFAULT 12 hbitmap_free │ │ │ │ 13986: 013020d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_GREG_WRITE_DSTATE │ │ │ │ 13987: 0120bc4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ustoh │ │ │ │ 13988: 01301b6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_NOTIFY_DSTATE │ │ │ │ 13989: 012a938c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_ACCEPT_EVENT │ │ │ │ 13990: 012ae104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQENT_SZ_ZERO_EVENT │ │ │ │ 13991: 011e8078 132 OBJECT GLOBAL DEFAULT 24 helper_info_usat │ │ │ │ - 13992: 006f0c39 134 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge_s │ │ │ │ + 13992: 006f0c41 134 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge_s │ │ │ │ 13993: 012b895c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_DISABLE_EVENT │ │ │ │ 13994: 012aaddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_AHB_CLK_EVENT │ │ │ │ 13995: 01303784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REMOVE_FD_DSTATE │ │ │ │ 13996: 0130161c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OMAP1_PWL_CLOCKING_SCHEME_DSTATE │ │ │ │ 13997: 011f8b0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubsh │ │ │ │ 13998: 01302f22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_GET_CONFIG_DSTATE │ │ │ │ - 13999: 0082d0c9 172 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo_members │ │ │ │ + 13999: 0082d0d1 172 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo_members │ │ │ │ 14000: 013022e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_MII_WRITE_DSTATE │ │ │ │ 14001: 01303dec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_NOSYS_DSTATE │ │ │ │ 14002: 012b3884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_START_EVENT │ │ │ │ - 14003: 007f2f89 180 FUNC GLOBAL DEFAULT 12 qmp_qom_list │ │ │ │ + 14003: 007f2f91 180 FUNC GLOBAL DEFAULT 12 qmp_qom_list │ │ │ │ 14004: 00314a05 132 FUNC GLOBAL DEFAULT 12 wm8750_dac_dat │ │ │ │ 14005: 0055ce39 14 FUNC GLOBAL DEFAULT 12 migration_postcopy_is_alive │ │ │ │ - 14006: 007e4071 372 FUNC GLOBAL DEFAULT 12 bdrv_get_allocated_file_size │ │ │ │ + 14006: 007e4079 372 FUNC GLOBAL DEFAULT 12 bdrv_get_allocated_file_size │ │ │ │ 14007: 012b90d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_SET_IO_THROTTLE_EVENT │ │ │ │ - 14008: 0082c9a9 196 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration │ │ │ │ - 14009: 006db969 116 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavw │ │ │ │ + 14008: 0082c9b1 196 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration │ │ │ │ + 14009: 006db971 116 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavw │ │ │ │ 14010: 0117817c 12 OBJECT GLOBAL DEFAULT 21 NFSTransport_lookup │ │ │ │ - 14011: 00844219 224 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties │ │ │ │ - 14012: 006894bd 148 FUNC GLOBAL DEFAULT 12 gen_aa32_ld_i32 │ │ │ │ + 14011: 00844221 224 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties │ │ │ │ + 14012: 006894cd 148 FUNC GLOBAL DEFAULT 12 gen_aa32_ld_i32 │ │ │ │ 14013: 002c52b1 400 FUNC GLOBAL DEFAULT 12 helper_crypto_sm4ekey │ │ │ │ 14014: 012bb5ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INPUT_SEND_EVENT_EVENT │ │ │ │ - 14015: 0085a041 132 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortAutoneg │ │ │ │ - 14016: 007347ed 200 FUNC GLOBAL DEFAULT 12 object_property_get_str │ │ │ │ + 14015: 0085a049 132 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortAutoneg │ │ │ │ + 14016: 007347f5 200 FUNC GLOBAL DEFAULT 12 object_property_get_str │ │ │ │ 14017: 01301c02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_PROCESS_COMMAND_DSTATE │ │ │ │ 14018: 012a5624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2838_GIC_SET_IRQ_EVENT │ │ │ │ 14019: 012a392c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_DISCONNECT_EVENT │ │ │ │ 14020: 0044a985 150 FUNC GLOBAL DEFAULT 12 pcie_cap_fill_link_ep_usp │ │ │ │ - 14021: 0084ba35 58 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddress │ │ │ │ - 14022: 00896111 80 FUNC GLOBAL DEFAULT 12 readline_show_prompt │ │ │ │ + 14021: 0084ba3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddress │ │ │ │ + 14022: 00896119 80 FUNC GLOBAL DEFAULT 12 readline_show_prompt │ │ │ │ 14023: 005d31ad 132 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu64 │ │ │ │ 14024: 011dbd58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts8 │ │ │ │ 14025: 011f8a88 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubsw │ │ │ │ 14026: 002b5171 212 FUNC GLOBAL DEFAULT 12 floatx80_rem │ │ │ │ 14027: 01302566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PCIE_RC_MSI_SET_IRQ_DSTATE │ │ │ │ 14028: 013023ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_SHUTDOWN_CLEARED_DSTATE │ │ │ │ 14029: 0120951c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcge_d │ │ │ │ - 14030: 0075b4c5 156 FUNC GLOBAL DEFAULT 12 bds_tree_init │ │ │ │ + 14030: 0075b4cd 156 FUNC GLOBAL DEFAULT 12 bds_tree_init │ │ │ │ 14031: 002eb83d 46 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove_all │ │ │ │ 14032: 01209624 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcge_h │ │ │ │ 14033: 01301cba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_UNMASK_DSTATE │ │ │ │ 14034: 002a96b9 1976 FUNC GLOBAL DEFAULT 12 bfloat16_mul │ │ │ │ - 14035: 0083be59 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfoList │ │ │ │ - 14036: 007823ad 80 FUNC GLOBAL DEFAULT 12 blk_aio_ioctl │ │ │ │ - 14037: 007e8e1d 10 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_connected │ │ │ │ + 14035: 0083be61 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfoList │ │ │ │ + 14036: 007823b5 80 FUNC GLOBAL DEFAULT 12 blk_aio_ioctl │ │ │ │ + 14037: 007e8e25 10 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_connected │ │ │ │ 14038: 004da5c9 160 FUNC GLOBAL DEFAULT 12 vfio_device_reset_handler │ │ │ │ 14039: 012b7288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_TERMINATE_THREADS_EVENT │ │ │ │ 14040: 002fbf8d 70 FUNC GLOBAL DEFAULT 12 aml_dword_io │ │ │ │ 14041: 003f7e31 116 FUNC GLOBAL DEFAULT 12 e1000e_receive │ │ │ │ 14042: 013035c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_SYNC_DSTATE │ │ │ │ - 14043: 00843711 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfoList │ │ │ │ + 14043: 00843719 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfoList │ │ │ │ 14044: 0058ba71 292 FUNC GLOBAL DEFAULT 12 net_stream_data_send │ │ │ │ 14045: 012b79c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_CLEANUP_EVENT │ │ │ │ 14046: 012ad368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RDT_EVENT │ │ │ │ - 14047: 0084f2b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionProperties │ │ │ │ + 14047: 0084f2b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionProperties │ │ │ │ 14048: 012ae584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SET_DESCRIPTOR_EXTENSION_EVENT │ │ │ │ 14049: 012a35f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_CQE_HANDLER_EVENT │ │ │ │ - 14050: 007819a9 80 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev │ │ │ │ + 14050: 007819b1 80 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev │ │ │ │ 14051: 012095a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcge_s │ │ │ │ 14052: 0053367d 48 FUNC GLOBAL DEFAULT 12 tcg_iommu_init_notifier_list │ │ │ │ 14053: 013022d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_DESC_READ_DSTATE │ │ │ │ 14054: 0043f565 180 FUNC GLOBAL DEFAULT 12 msi_reset │ │ │ │ 14055: 005cfd01 136 FUNC GLOBAL DEFAULT 12 helper_gvec_adds16 │ │ │ │ 14056: 01303282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_SAVE_DSTATE │ │ │ │ 14057: 012ae5a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZNS_ZONE_RESET_EVENT │ │ │ │ 14058: 012acdc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_DESC_BUFF_SIZE_EVENT │ │ │ │ 14059: 0130312c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_APPEND_DSTATE │ │ │ │ 14060: 0053d599 384 FUNC GLOBAL DEFAULT 12 qdev_device_help │ │ │ │ - 14061: 00859ce5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowKey │ │ │ │ + 14061: 00859ced 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowKey │ │ │ │ 14062: 012ace28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_READ_EVENT │ │ │ │ 14063: 005d29f5 126 FUNC GLOBAL DEFAULT 12 helper_gvec_ne16 │ │ │ │ 14064: 01303068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SEND_BITMAP_HEADER_ENTER_DSTATE │ │ │ │ 14065: 00558d59 116 FUNC GLOBAL DEFAULT 12 migrate_set_parameter_completion │ │ │ │ 14066: 011763e0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32 │ │ │ │ 14067: 01301f6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCOM_WRITE_DSTATE │ │ │ │ 14068: 002d67f9 108 FUNC GLOBAL DEFAULT 12 vnc_write_s32 │ │ │ │ - 14069: 006ef719 130 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt0_d │ │ │ │ + 14069: 006ef721 130 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt0_d │ │ │ │ 14070: 002eaea1 48 FUNC GLOBAL DEFAULT 12 gdb_syscall_handling │ │ │ │ - 14071: 0086e771 62 FUNC GLOBAL DEFAULT 12 qstring_from_gstring │ │ │ │ - 14072: 0085c575 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_attestation_report │ │ │ │ - 14073: 0082c5fd 204 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties │ │ │ │ + 14071: 0086e779 62 FUNC GLOBAL DEFAULT 12 qstring_from_gstring │ │ │ │ + 14072: 0085c57d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_attestation_report │ │ │ │ + 14073: 0082c605 204 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties │ │ │ │ 14074: 012a9bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_SET_IRQS_EVENT │ │ │ │ - 14075: 008154f5 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_add │ │ │ │ - 14076: 0074a4f5 112 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digest │ │ │ │ - 14077: 006ef629 120 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt0_h │ │ │ │ + 14075: 008154fd 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_add │ │ │ │ + 14076: 0074a4fd 112 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digest │ │ │ │ + 14077: 006ef631 120 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt0_h │ │ │ │ 14078: 012a973c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INVALL_EVENT │ │ │ │ 14079: 004741bd 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_facts_reply_endianness │ │ │ │ 14080: 0120c930 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sdot_4b │ │ │ │ - 14081: 0071f4f1 4 FUNC GLOBAL DEFAULT 12 virtio_queue_get_guest_notifier │ │ │ │ + 14081: 0071f4f9 4 FUNC GLOBAL DEFAULT 12 virtio_queue_get_guest_notifier │ │ │ │ 14082: 01301478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_SHOW_BUFFER_CONTENT_DSTATE │ │ │ │ 14083: 0130220e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RECEIVE_IOV_DSTATE │ │ │ │ - 14084: 0087b241 188 FUNC GLOBAL DEFAULT 12 qemu_load_module_for_opts │ │ │ │ + 14084: 0087b249 188 FUNC GLOBAL DEFAULT 12 qemu_load_module_for_opts │ │ │ │ 14085: 012a6410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DEVICE_INFO_EVENT │ │ │ │ - 14086: 00844739 100 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties_members │ │ │ │ - 14087: 0074474d 76 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_get_instance │ │ │ │ + 14086: 00844741 100 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties_members │ │ │ │ + 14087: 00744755 76 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_get_instance │ │ │ │ 14088: 0120c828 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sdot_4h │ │ │ │ 14089: 011797f0 12 OBJECT GLOBAL DEFAULT 21 VncVencryptSubAuth_lookup │ │ │ │ - 14090: 0087d20d 64 FUNC GLOBAL DEFAULT 12 slow_bitmap_or │ │ │ │ + 14090: 0087d215 64 FUNC GLOBAL DEFAULT 12 slow_bitmap_or │ │ │ │ 14091: 01302ee6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_REPORT_FAULT_DSTATE │ │ │ │ 14092: 0120be5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcmlas_idx │ │ │ │ 14093: 011f8a04 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubub │ │ │ │ - 14094: 0076f421 26 FUNC GLOBAL DEFAULT 12 job_txn_unref_locked │ │ │ │ + 14094: 0076f429 26 FUNC GLOBAL DEFAULT 12 job_txn_unref_locked │ │ │ │ 14095: 005419fd 112 FUNC GLOBAL DEFAULT 12 runstate_replay_enable │ │ │ │ - 14096: 00740b89 284 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_client │ │ │ │ - 14097: 007441dd 124 FUNC GLOBAL DEFAULT 12 qio_channel_write_all │ │ │ │ + 14096: 00740b91 284 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_client │ │ │ │ + 14097: 007441e5 124 FUNC GLOBAL DEFAULT 12 qio_channel_write_all │ │ │ │ 14098: 003048bd 988 FUNC GLOBAL DEFAULT 12 build_cxl_osc_method │ │ │ │ - 14099: 006ef6a1 120 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt0_s │ │ │ │ + 14099: 006ef6a9 120 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt0_s │ │ │ │ 14100: 0059a349 160 FUNC GLOBAL DEFAULT 12 replay_add_blocker │ │ │ │ - 14101: 007fe259 80 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile_members │ │ │ │ + 14101: 007fe261 80 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile_members │ │ │ │ 14102: 005d1a85 208 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl64i │ │ │ │ 14103: 011f8980 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubuh │ │ │ │ 14104: 002c71f9 76 FUNC GLOBAL DEFAULT 12 qemu_displaysurface_set_share_handle │ │ │ │ - 14105: 008350bd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_arg_members │ │ │ │ + 14105: 008350c5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_arg_members │ │ │ │ 14106: 012ae624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_SHUTDOWN_SET_EVENT │ │ │ │ 14107: 012b3224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_ERROR_EVENT │ │ │ │ 14108: 002be4b1 6 FUNC GLOBAL DEFAULT 12 float32_minnummag │ │ │ │ 14109: 003920a5 292 FUNC GLOBAL DEFAULT 12 ahci_realize │ │ │ │ 14110: 012a915c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_READ_EVENT │ │ │ │ 14111: 011e0378 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds16 │ │ │ │ - 14112: 00854f95 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlOptions │ │ │ │ + 14112: 00854f9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlOptions │ │ │ │ 14113: 012af094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DINO_CHIP_WRITE_EVENT │ │ │ │ - 14114: 00854601 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ACPI_DEVICE_OST_arg_members │ │ │ │ + 14114: 00854609 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ACPI_DEVICE_OST_arg_members │ │ │ │ 14115: 01301a5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_NO_PRDTL_DSTATE │ │ │ │ 14116: 01301f2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EMPTY_SLOT_WRITE_DSTATE │ │ │ │ - 14117: 00884141 28 FUNC GLOBAL DEFAULT 12 qemu_log_enabled │ │ │ │ + 14117: 00884149 28 FUNC GLOBAL DEFAULT 12 qemu_log_enabled │ │ │ │ 14118: 002c8bfd 192 FUNC GLOBAL DEFAULT 12 graphic_console_close │ │ │ │ 14119: 005d232d 228 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl64v │ │ │ │ 14120: 00339241 164 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map │ │ │ │ 14121: 0032c199 86 FUNC GLOBAL DEFAULT 12 load_image_size │ │ │ │ - 14122: 007f8ad5 132 FUNC GLOBAL DEFAULT 12 visit_type_QType │ │ │ │ + 14122: 007f8add 132 FUNC GLOBAL DEFAULT 12 visit_type_QType │ │ │ │ 14123: 00330ef1 140 FUNC GLOBAL DEFAULT 12 qmp_set_numa_node │ │ │ │ 14124: 0051551d 96 FUNC GLOBAL DEFAULT 12 dump_filtered_memblock_size │ │ │ │ - 14125: 007096ed 112 FUNC GLOBAL DEFAULT 12 virtio_net_supported_guest_offloads │ │ │ │ + 14125: 007096f5 112 FUNC GLOBAL DEFAULT 12 virtio_net_supported_guest_offloads │ │ │ │ 14126: 011dc388 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu8 │ │ │ │ 14127: 011f88fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubuw │ │ │ │ 14128: 012ba0fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_NUMA_EVENT │ │ │ │ 14129: 011e567c 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i32 │ │ │ │ 14130: 013010a1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_machine_c │ │ │ │ 14131: 00610359 24 FUNC GLOBAL DEFAULT 12 helper_neon_mull_u16 │ │ │ │ 14132: 006550fd 1044 FUNC GLOBAL DEFAULT 12 smmuv3_record_event │ │ │ │ 14133: 013037b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ADD_CLIENT_DSTATE │ │ │ │ 14134: 012afc98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_10_EVENT │ │ │ │ 14135: 0032f4c9 164 FUNC GLOBAL DEFAULT 12 pstrcpy_targphys │ │ │ │ - 14136: 007f4005 104 FUNC GLOBAL DEFAULT 12 error_printf_unless_qmp │ │ │ │ + 14136: 007f400d 104 FUNC GLOBAL DEFAULT 12 error_printf_unless_qmp │ │ │ │ 14137: 013032c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_RUN_DSTATE │ │ │ │ 14138: 0052f031 100 FUNC GLOBAL DEFAULT 12 memory_region_iommu_attrs_to_index │ │ │ │ - 14139: 00737c8d 108 FUNC GLOBAL DEFAULT 12 migration_rate_set │ │ │ │ + 14139: 00737c95 108 FUNC GLOBAL DEFAULT 12 migration_rate_set │ │ │ │ 14140: 012a2ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_FLUSH_FDATASYNC_FAILED_EVENT │ │ │ │ 14141: 00525ec1 4 FUNC GLOBAL DEFAULT 12 qmp_query_vcpu_dirty_limit │ │ │ │ 14142: 012b1c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_INVALID_EVENT │ │ │ │ 14143: 00451409 8 FUNC GLOBAL DEFAULT 12 cxl_usp_to_cstate │ │ │ │ 14144: 0032cb79 54 FUNC GLOBAL DEFAULT 12 load_image_targphys │ │ │ │ 14145: 002c181d 78 FUNC GLOBAL DEFAULT 12 float64_silence_nan │ │ │ │ - 14146: 0072dc71 160 FUNC GLOBAL DEFAULT 12 qdev_prop_set_array │ │ │ │ + 14146: 0072dc79 160 FUNC GLOBAL DEFAULT 12 qdev_prop_set_array │ │ │ │ 14147: 012a66c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DEVICE_CREATE_EVENT │ │ │ │ 14148: 011dbb48 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les8 │ │ │ │ 14149: 011e4fc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_clz_i64 │ │ │ │ 14150: 00563551 34 FUNC GLOBAL DEFAULT 12 migrate_tls_hostname │ │ │ │ 14151: 00681d69 48 FUNC GLOBAL DEFAULT 12 gen_gvec_shadd │ │ │ │ 14152: 0130134e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_COMPLETE_DSTATE │ │ │ │ 14153: 0130124e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CLUSTER_LINK_L2_DSTATE │ │ │ │ 14154: 011e0cc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchq_be │ │ │ │ 14155: 004d8621 204 FUNC GLOBAL DEFAULT 12 ccid_card_card_error │ │ │ │ 14156: 012afd88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_WRITE_COMPLETE_NOIO_EVENT │ │ │ │ - 14157: 0081c819 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev │ │ │ │ + 14157: 0081c821 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev │ │ │ │ 14158: 01302522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_MAP_IRQ_DSTATE │ │ │ │ - 14159: 0085ebd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCurses │ │ │ │ - 14160: 0078261d 192 FUNC GLOBAL DEFAULT 12 blk_aio_zone_append │ │ │ │ + 14159: 0085ebd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCurses │ │ │ │ + 14160: 00782625 192 FUNC GLOBAL DEFAULT 12 blk_aio_zone_append │ │ │ │ 14161: 005cfd89 136 FUNC GLOBAL DEFAULT 12 helper_gvec_adds32 │ │ │ │ 14162: 011e0ab0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgl_le │ │ │ │ 14163: 01301978 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_HEXDUMP_DSTATE │ │ │ │ 14164: 012b1cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_TIMER_ID_EVENT │ │ │ │ 14165: 0130353a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_DSTATE │ │ │ │ 14166: 011fd4c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vclzb │ │ │ │ 14167: 012a963c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_WRITE_EVENT │ │ │ │ 14168: 005d2cf9 128 FUNC GLOBAL DEFAULT 12 helper_gvec_ne32 │ │ │ │ 14169: 01301642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_EXTREG_DSTATE │ │ │ │ 14170: 012a9f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_WRITEL_UNKNOWN_EVENT │ │ │ │ 14171: 012a3860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_CO_PREADV_EVENT │ │ │ │ 14172: 011fd444 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vclzh │ │ │ │ - 14173: 00689ec5 58 FUNC GLOBAL DEFAULT 12 gen_aa32_ld_i64 │ │ │ │ + 14173: 00689ed5 58 FUNC GLOBAL DEFAULT 12 gen_aa32_ld_i64 │ │ │ │ 14174: 012a393c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_WRITE_ERR_EVENT │ │ │ │ 14175: 0041f9c1 32 FUNC GLOBAL DEFAULT 12 fp_port_get_settings │ │ │ │ 14176: 01215d2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touhs_round_to_zero │ │ │ │ 14177: 012ac0f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_INVALID_EVENT │ │ │ │ 14178: 01302418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NS_ATTACHMENT_ATTACH_DSTATE │ │ │ │ - 14179: 008994a1 66 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_unmap_bar │ │ │ │ + 14179: 008994a9 66 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_unmap_bar │ │ │ │ 14180: 012ad128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_WRITE_ICS_EVENT │ │ │ │ 14181: 01303676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_DEFINITIONS_DSTATE │ │ │ │ 14182: 01301294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_YIELD_DSTATE │ │ │ │ 14183: 0030c77d 128 FUNC GLOBAL DEFAULT 12 audio_set_model │ │ │ │ 14184: 0052ff61 64 FUNC GLOBAL DEFAULT 12 memory_region_clear_flush_coalesced │ │ │ │ - 14185: 0083661d 404 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo_members │ │ │ │ + 14185: 00836625 404 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo_members │ │ │ │ 14186: 012ad908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_IP4_FRAGMENT_EVENT │ │ │ │ 14187: 012ad338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_STARTED_EVENT │ │ │ │ 14188: 0057d09d 568 FUNC GLOBAL DEFAULT 12 qmp_remove_fd │ │ │ │ 14189: 01302f2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_REQUEST_DSTATE │ │ │ │ 14190: 004234fd 72 FUNC GLOBAL DEFAULT 12 can_sja_connect_to_bus │ │ │ │ 14191: 0059c431 72 FUNC GLOBAL DEFAULT 12 replay_can_snapshot │ │ │ │ - 14192: 00a645f8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWCGROUP │ │ │ │ + 14192: 00a64610 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWCGROUP │ │ │ │ 14193: 002bd84d 260 FUNC GLOBAL DEFAULT 12 uint64_to_float64_scalbn │ │ │ │ 14194: 01178780 12 OBJECT GLOBAL DEFAULT 21 MonitorMode_lookup │ │ │ │ - 14195: 006d3899 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmullpth │ │ │ │ + 14195: 006d38a1 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmullpth │ │ │ │ 14196: 0050fb09 54 FUNC GLOBAL DEFAULT 12 audioformat_bytes_per_sample │ │ │ │ 14197: 002c1729 76 FUNC GLOBAL DEFAULT 12 bfloat16_default_nan │ │ │ │ 14198: 01301510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_INFO_DSTATE │ │ │ │ 14199: 011fd3c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vclzw │ │ │ │ 14200: 012b0358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_PHASE_JUMP_EVENT │ │ │ │ 14201: 00599651 228 FUNC GLOBAL DEFAULT 12 replay_finish │ │ │ │ 14202: 012a6ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_READB_DATA_EVENT │ │ │ │ 14203: 0130270e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_PAD_DSTATE │ │ │ │ - 14204: 0081e2b1 188 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy │ │ │ │ + 14204: 0081e2b9 188 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy │ │ │ │ 14205: 012a3540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_SKIP_COW_EVENT │ │ │ │ 14206: 013031fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_HIT_DSTATE │ │ │ │ 14207: 012b467c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_ITERATE_EVENT │ │ │ │ 14208: 012a98cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_BADREAD_EVENT │ │ │ │ 14209: 013010de 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_i386_c │ │ │ │ 14210: 01303e22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_UNLOCK_ATTEMPT_DSTATE │ │ │ │ 14211: 012ae3e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CMB_INVALID_CBA_EVENT │ │ │ │ - 14212: 0081c175 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ChardevBackend_base_members │ │ │ │ + 14212: 0081c17d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ChardevBackend_base_members │ │ │ │ 14213: 013017f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_READ_DSTATE │ │ │ │ 14214: 012b85dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_MTT_EVENT │ │ │ │ 14215: 012a2fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_RETURN_EVENT │ │ │ │ 14216: 011e02f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds32 │ │ │ │ - 14217: 008688e5 188 FUNC GLOBAL DEFAULT 12 visit_complete │ │ │ │ + 14217: 008688ed 188 FUNC GLOBAL DEFAULT 12 visit_complete │ │ │ │ 14218: 01302492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_MDATA_IN_CB_DSTATE │ │ │ │ 14219: 01302e1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_FAKE_LATCH_DSTATE │ │ │ │ - 14220: 006d39b1 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmullptw │ │ │ │ + 14220: 006d39b9 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmullptw │ │ │ │ 14221: 013038aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DISPLAY_UPDATE_DSTATE │ │ │ │ 14222: 012a790c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_CREATE_EVENT │ │ │ │ 14223: 005425ad 28 FUNC GLOBAL DEFAULT 12 qemu_system_guest_pvshutdown │ │ │ │ 14224: 012acde8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_VF_RESET_EVENT │ │ │ │ - 14225: 008a550d 640 FUNC GLOBAL DEFAULT 12 vu_queue_get_avail_bytes │ │ │ │ + 14225: 008a5515 640 FUNC GLOBAL DEFAULT 12 vu_queue_get_avail_bytes │ │ │ │ 14226: 013034fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_CPU_RESET_DSTATE │ │ │ │ 14227: 012ad658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_LINK_NEGOTIATION_DONE_EVENT │ │ │ │ 14228: 013026b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_QUEUE_CMD_NO_DRIVE_DSTATE │ │ │ │ - 14229: 0085ea2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEventWrapper │ │ │ │ + 14229: 0085ea35 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEventWrapper │ │ │ │ 14230: 012ace08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_WRITE_EVENT │ │ │ │ 14231: 012b25ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_CQID_EVENT │ │ │ │ 14232: 012b47bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_EVENT │ │ │ │ 14233: 0130175e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RXSIZE_DSTATE │ │ │ │ 14234: 012a57e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_TRANSLATE_DISABLE_EVENT │ │ │ │ 14235: 012aed44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_BYTES_EVENT │ │ │ │ 14236: 012a976c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPI_EVENT │ │ │ │ @@ -14244,538 +14244,538 @@ │ │ │ │ 14240: 012ba62c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_PAUSE_EVENT │ │ │ │ 14241: 0054d4b9 232 FUNC GLOBAL DEFAULT 12 spdm_socket_receive │ │ │ │ 14242: 011ef374 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vslib │ │ │ │ 14243: 005a418d 10032 FUNC GLOBAL DEFAULT 12 tcg_optimize │ │ │ │ 14244: 002b6c7d 196 FUNC GLOBAL DEFAULT 12 float16_to_int8_scalbn │ │ │ │ 14245: 00437e09 1124 FUNC GLOBAL DEFAULT 12 nvme_dif_rw │ │ │ │ 14246: 005966a9 48 FUNC GLOBAL DEFAULT 12 tap_probe_has_tunnel │ │ │ │ - 14247: 00892ebd 4 FUNC GLOBAL DEFAULT 12 hbitmap_granularity │ │ │ │ + 14247: 00892ec5 4 FUNC GLOBAL DEFAULT 12 hbitmap_granularity │ │ │ │ 14248: 00295cb1 192 FUNC GLOBAL DEFAULT 12 parse_cpu_option │ │ │ │ 14249: 011ef2f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vslih │ │ │ │ 14250: 012b79b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_EVENT │ │ │ │ 14251: 012a57c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_TRANSLATE_ABORT_EVENT │ │ │ │ 14252: 01301be4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPP_DSTATE │ │ │ │ 14253: 01302204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_INTERRUPT_DELAYED_DSTATE │ │ │ │ 14254: 012144f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_ultos_round_to_nearest │ │ │ │ 14255: 011dc178 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu8 │ │ │ │ 14256: 012badd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_WATCHDOG_SET_ACTION_EVENT │ │ │ │ - 14257: 008279c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuidInfo │ │ │ │ + 14257: 008279d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuidInfo │ │ │ │ 14258: 012adb78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_SET_LINK_EVENT │ │ │ │ - 14259: 007efe99 12 FUNC GLOBAL DEFAULT 12 get_chardevs_root │ │ │ │ + 14259: 007efea1 12 FUNC GLOBAL DEFAULT 12 get_chardevs_root │ │ │ │ 14260: 012b3674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ASYNC_PACKET_COMPLETE_EVENT │ │ │ │ 14261: 013038ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DISPLAY_RELOAD_DSTATE │ │ │ │ 14262: 002bcd75 244 FUNC GLOBAL DEFAULT 12 uint64_to_float16_scalbn │ │ │ │ - 14263: 007f8a45 142 FUNC GLOBAL DEFAULT 12 visit_type_nullList │ │ │ │ + 14263: 007f8a4d 142 FUNC GLOBAL DEFAULT 12 visit_type_nullList │ │ │ │ 14264: 01302510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DINO_CHIP_MEM_VALID_DSTATE │ │ │ │ 14265: 0053b3b5 400 FUNC GLOBAL DEFAULT 12 address_space_ldub_cached_slow │ │ │ │ 14266: 013026e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_START_DSTATE │ │ │ │ 14267: 01301640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_UPDATE_IRQ_DSTATE │ │ │ │ - 14268: 0086e9a9 44 FUNC GLOBAL DEFAULT 12 qdict_new │ │ │ │ + 14268: 0086e9b1 44 FUNC GLOBAL DEFAULT 12 qdict_new │ │ │ │ 14269: 012a8cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_WRITEREG_EVENT │ │ │ │ 14270: 012ac8d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ERX_WRITE_EVENT │ │ │ │ 14271: 01301ce6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_REJECT_DSTATE │ │ │ │ 14272: 012ae894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NSLIST_CSI_EVENT │ │ │ │ 14273: 011ea82c 132 OBJECT GLOBAL DEFAULT 24 helper_info_access_check_cp_reg │ │ │ │ 14274: 011ef26c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsliw │ │ │ │ 14275: 01302b1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_FILE_MONITOR_EVENT_DSTATE │ │ │ │ 14276: 012bc05c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REENTRANT_AIO_EVENT │ │ │ │ 14277: 0043d751 42 FUNC GLOBAL DEFAULT 12 at24c_eeprom_init │ │ │ │ 14278: 0130272c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_DSTATE │ │ │ │ - 14279: 0076c061 66 FUNC GLOBAL DEFAULT 12 bdrv_open_child │ │ │ │ + 14279: 0076c069 66 FUNC GLOBAL DEFAULT 12 bdrv_open_child │ │ │ │ 14280: 012bb19c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_LIST_PROPERTIES_EVENT │ │ │ │ 14281: 0032d39d 64 FUNC GLOBAL DEFAULT 12 load_ramdisk_as │ │ │ │ 14282: 002c9609 12 FUNC GLOBAL DEFAULT 12 cursor_builtin_hidden │ │ │ │ - 14283: 0089171d 76 FUNC GLOBAL DEFAULT 12 aio_wait_kick │ │ │ │ + 14283: 00891725 76 FUNC GLOBAL DEFAULT 12 aio_wait_kick │ │ │ │ 14284: 00447811 408 FUNC GLOBAL DEFAULT 12 pci_host_config_write_common │ │ │ │ 14285: 011ff5c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrw_sg_uw │ │ │ │ 14286: 012a60d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_BLOCKDEV_DEL_EVENT │ │ │ │ 14287: 00518dcd 496 FUNC GLOBAL DEFAULT 12 qmp_block_set_io_throttle │ │ │ │ 14288: 00506159 168 FUNC GLOBAL DEFAULT 12 hmp_virtio_query │ │ │ │ 14289: 005e0899 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_le │ │ │ │ 14290: 0032b385 76 FUNC GLOBAL DEFAULT 12 fw_path_provider_get_dev_path │ │ │ │ 14291: 012a31d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DSM_DONE_EVENT │ │ │ │ 14292: 005d363d 130 FUNC GLOBAL DEFAULT 12 helper_gvec_les16 │ │ │ │ - 14293: 0088eaed 24 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate │ │ │ │ + 14293: 0088eaf5 24 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate │ │ │ │ 14294: 01301ca4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_HYP_WRITE_DSTATE │ │ │ │ - 14295: 0081ebe5 192 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions │ │ │ │ + 14295: 0081ebed 192 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions │ │ │ │ 14296: 011e546c 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i64 │ │ │ │ - 14297: 008339d1 184 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus_members │ │ │ │ + 14297: 008339d9 184 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus_members │ │ │ │ 14298: 011e9d58 132 OBJECT GLOBAL DEFAULT 24 helper_info_sub_saturate │ │ │ │ - 14299: 008435a1 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo │ │ │ │ + 14299: 008435a9 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo │ │ │ │ 14300: 012aa1fc 20 OBJECT GLOBAL DEFAULT 24 hw_mem_trace_events │ │ │ │ - 14301: 0082da21 142 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfoList │ │ │ │ + 14301: 0082da29 142 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfoList │ │ │ │ 14302: 012ab20c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_RNG_READ_EVENT │ │ │ │ - 14303: 006f723d 292 FUNC GLOBAL DEFAULT 12 helper_gvec_faddp_d │ │ │ │ - 14304: 0081788d 224 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions_members │ │ │ │ + 14303: 006f7245 292 FUNC GLOBAL DEFAULT 12 helper_gvec_faddp_d │ │ │ │ + 14304: 00817895 224 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions_members │ │ │ │ 14305: 0044b215 6 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_unplug_cb │ │ │ │ 14306: 0032f1d9 384 FUNC GLOBAL DEFAULT 12 rom_find_largest_gap_between │ │ │ │ - 14307: 006ef3a5 116 FUNC GLOBAL DEFAULT 12 helper_gvec_touizs │ │ │ │ - 14308: 00819ea9 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon │ │ │ │ - 14309: 007fc475 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsFile │ │ │ │ + 14307: 006ef3ad 116 FUNC GLOBAL DEFAULT 12 helper_gvec_touizs │ │ │ │ + 14308: 00819eb1 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon │ │ │ │ + 14309: 007fc47d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsFile │ │ │ │ 14310: 012b1ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_TN_CMP_EVENT │ │ │ │ - 14311: 0087f419 144 FUNC GLOBAL DEFAULT 12 error_init │ │ │ │ - 14312: 006f701d 272 FUNC GLOBAL DEFAULT 12 helper_gvec_faddp_h │ │ │ │ + 14311: 0087f421 144 FUNC GLOBAL DEFAULT 12 error_init │ │ │ │ + 14312: 006f7025 272 FUNC GLOBAL DEFAULT 12 helper_gvec_faddp_h │ │ │ │ 14313: 003b79b1 240 FUNC GLOBAL DEFAULT 12 cxl_type3_write │ │ │ │ 14314: 011e9cd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_add_saturate │ │ │ │ 14315: 012ab72c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_POWER_WRITE_EVENT │ │ │ │ 14316: 0130372c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_PAUSE_DSTATE │ │ │ │ 14317: 00444831 116 FUNC GLOBAL DEFAULT 12 pci_new │ │ │ │ 14318: 0130140c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_VOL_DSTATE │ │ │ │ - 14319: 00857895 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClientList │ │ │ │ + 14319: 0085789d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClientList │ │ │ │ 14320: 005af619 64 FUNC GLOBAL DEFAULT 12 tcg_constant_vec │ │ │ │ - 14321: 0086ed29 76 FUNC GLOBAL DEFAULT 12 qdict_get_int │ │ │ │ + 14321: 0086ed31 76 FUNC GLOBAL DEFAULT 12 qdict_get_int │ │ │ │ 14322: 00528d09 118 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_free │ │ │ │ 14323: 005cfe11 128 FUNC GLOBAL DEFAULT 12 helper_gvec_adds64 │ │ │ │ 14324: 012a4a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN2_EVENT │ │ │ │ 14325: 012b3844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_SUCCESS_EVENT │ │ │ │ 14326: 012a2bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_CHECK_RULE_EVENT │ │ │ │ - 14327: 008636a5 76 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC_members │ │ │ │ + 14327: 008636ad 76 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC_members │ │ │ │ 14328: 01301240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_REPLACE_ENTRY_DSTATE │ │ │ │ 14329: 01302c62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_DEL_DSTATE │ │ │ │ 14330: 005d3019 138 FUNC GLOBAL DEFAULT 12 helper_gvec_ne64 │ │ │ │ - 14331: 006f712d 272 FUNC GLOBAL DEFAULT 12 helper_gvec_faddp_s │ │ │ │ - 14332: 0080a659 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps_members │ │ │ │ + 14331: 006f7135 272 FUNC GLOBAL DEFAULT 12 helper_gvec_faddp_s │ │ │ │ + 14332: 0080a661 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps_members │ │ │ │ 14333: 003389d9 152 FUNC GLOBAL DEFAULT 12 qemu_register_reset_nosnapshotload │ │ │ │ 14334: 011df718 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub16 │ │ │ │ 14335: 002c5441 136 FUNC GLOBAL DEFAULT 12 helper_crypto_rax1 │ │ │ │ 14336: 012afc48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_FORMAT_UNIT_EVENT │ │ │ │ 14337: 012b30c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_SUCCESS_EVENT │ │ │ │ - 14338: 006f53d1 114 FUNC GLOBAL DEFAULT 12 helper_gvec_ursra_b │ │ │ │ - 14339: 006f5521 174 FUNC GLOBAL DEFAULT 12 helper_gvec_ursra_d │ │ │ │ + 14338: 006f53d9 114 FUNC GLOBAL DEFAULT 12 helper_gvec_ursra_b │ │ │ │ + 14339: 006f5529 174 FUNC GLOBAL DEFAULT 12 helper_gvec_ursra_d │ │ │ │ 14340: 01302126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_FOUND_DSTATE │ │ │ │ - 14341: 00828275 58 FUNC GLOBAL DEFAULT 12 qapi_free_SMPConfiguration │ │ │ │ - 14342: 008463a1 196 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties │ │ │ │ + 14341: 0082827d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SMPConfiguration │ │ │ │ + 14342: 008463a9 196 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties │ │ │ │ 14343: 004ad0c9 268 FUNC GLOBAL DEFAULT 12 tpm_ppi_reset │ │ │ │ - 14344: 0076df3d 92 FUNC GLOBAL DEFAULT 12 block_job_next_locked │ │ │ │ + 14344: 0076df45 92 FUNC GLOBAL DEFAULT 12 block_job_next_locked │ │ │ │ 14345: 013031ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_NEW_CHANNEL_DSTATE │ │ │ │ - 14346: 006f5445 112 FUNC GLOBAL DEFAULT 12 helper_gvec_ursra_h │ │ │ │ + 14346: 006f544d 112 FUNC GLOBAL DEFAULT 12 helper_gvec_ursra_h │ │ │ │ 14347: 0045b7f5 60 FUNC GLOBAL DEFAULT 12 scsi_req_ref │ │ │ │ 14348: 011dac38 36 OBJECT GLOBAL DEFAULT 24 qemu_netdev_opts │ │ │ │ 14349: 012a4564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_DELAYED_EVENT │ │ │ │ - 14350: 007fce89 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlBase │ │ │ │ + 14350: 007fce91 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlBase │ │ │ │ 14351: 00575085 196 FUNC GLOBAL DEFAULT 12 qmp_query_migrationthreads │ │ │ │ 14352: 012b7848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_PING_EVENT │ │ │ │ 14353: 01301c60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VMCR_READ_DSTATE │ │ │ │ 14354: 012b7178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_CLEANUP_EVENT │ │ │ │ - 14355: 008069b1 444 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile_members │ │ │ │ + 14355: 008069b9 444 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile_members │ │ │ │ 14356: 0120b9b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_touizs │ │ │ │ 14357: 00588141 62 FUNC GLOBAL DEFAULT 12 qemu_send_packet_raw │ │ │ │ - 14358: 006f54b5 108 FUNC GLOBAL DEFAULT 12 helper_gvec_ursra_s │ │ │ │ + 14358: 006f54bd 108 FUNC GLOBAL DEFAULT 12 helper_gvec_ursra_s │ │ │ │ 14359: 00610509 102 FUNC GLOBAL DEFAULT 12 helper_neon_qabs_s16 │ │ │ │ - 14360: 0088cab9 128 FUNC GLOBAL DEFAULT 12 qemu_co_enter_next_impl │ │ │ │ + 14360: 0088cac1 128 FUNC GLOBAL DEFAULT 12 qemu_co_enter_next_impl │ │ │ │ 14361: 012a98bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_WRITE_EVENT │ │ │ │ 14362: 01209f6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fsub_b16 │ │ │ │ 14363: 011e0270 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds64 │ │ │ │ 14364: 0052539d 40 FUNC GLOBAL DEFAULT 12 dirtylimit_state_lock │ │ │ │ 14365: 012b6c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_SEND_EVENT │ │ │ │ 14366: 003b4219 100 FUNC GLOBAL DEFAULT 12 memory_device_get_region_size │ │ │ │ - 14367: 00820edd 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo │ │ │ │ + 14367: 00820ee5 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo │ │ │ │ 14368: 012bbdfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_PREPARE_EVENT │ │ │ │ 14369: 00340ae5 132 FUNC GLOBAL DEFAULT 12 cxl_initialize_t3_fm_owned_ld_mctpcci │ │ │ │ 14370: 01302dde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CONTAINER_DISCONNECT_DSTATE │ │ │ │ 14371: 012b2fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_CANCELED_EVENT │ │ │ │ 14372: 00465371 416 FUNC GLOBAL DEFAULT 12 esp_reg_read │ │ │ │ 14373: 002c4c4d 208 FUNC GLOBAL DEFAULT 12 helper_crypto_sm3partw1 │ │ │ │ 14374: 012a2aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_BINARYREPLY_EVENT │ │ │ │ 14375: 0130286a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DATA_CANCELED_DSTATE │ │ │ │ 14376: 002c4d1d 168 FUNC GLOBAL DEFAULT 12 helper_crypto_sm3partw2 │ │ │ │ 14377: 013013c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_CLEAR_QUEUE_DSTATE │ │ │ │ - 14378: 00765a75 112 FUNC GLOBAL DEFAULT 12 bdrv_next_all_states │ │ │ │ + 14378: 00765a7d 112 FUNC GLOBAL DEFAULT 12 bdrv_next_all_states │ │ │ │ 14379: 002c7335 132 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface │ │ │ │ - 14380: 00807e8d 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck_members │ │ │ │ + 14380: 00807e95 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck_members │ │ │ │ 14381: 01301a82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_IRQ_RAISE_DSTATE │ │ │ │ 14382: 013017f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_WRITE_DSTATE │ │ │ │ 14383: 01301466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_VM_STATE_CHANGE_DSTATE │ │ │ │ 14384: 005e2ba5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_le_mmu │ │ │ │ 14385: 005d38c9 128 FUNC GLOBAL DEFAULT 12 helper_gvec_les32 │ │ │ │ 14386: 0044fdd5 208 FUNC GLOBAL DEFAULT 12 pxb_cxl_hook_up_registers │ │ │ │ - 14387: 0086b57d 120 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_keyval │ │ │ │ + 14387: 0086b585 120 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_keyval │ │ │ │ 14388: 002ca581 60 FUNC GLOBAL DEFAULT 12 qemu_remove_led_event_handler │ │ │ │ - 14389: 0084d029 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsList │ │ │ │ + 14389: 0084d031 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsList │ │ │ │ 14390: 01303a9c 4 OBJECT GLOBAL DEFAULT 25 qemu_icache_linesize │ │ │ │ - 14391: 00767ab1 152 FUNC GLOBAL DEFAULT 12 bdrv_root_unref_child │ │ │ │ + 14391: 00767ab9 152 FUNC GLOBAL DEFAULT 12 bdrv_root_unref_child │ │ │ │ 14392: 012b9a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_ADD_EVENT │ │ │ │ - 14393: 00832821 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatusList │ │ │ │ + 14393: 00832829 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatusList │ │ │ │ 14394: 003079bd 172 FUNC GLOBAL DEFAULT 12 acpi_pcihp_init │ │ │ │ 14395: 005e7f61 104 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_cond_cb │ │ │ │ 14396: 012b86dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_FAIL_EVENT │ │ │ │ 14397: 012ad8b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_UDP_EVENT │ │ │ │ 14398: 0130360e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CHARDEV_BACKENDS_DSTATE │ │ │ │ - 14399: 008427a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRedirectorProperties │ │ │ │ + 14399: 008427b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRedirectorProperties │ │ │ │ 14400: 005de1cd 228 FUNC GLOBAL DEFAULT 12 tlb_plugin_lookup │ │ │ │ 14401: 004b1ec9 100 FUNC GLOBAL DEFAULT 12 usb_device_get_usb_desc │ │ │ │ 14402: 00448041 432 FUNC GLOBAL DEFAULT 12 pcibus_dev_print │ │ │ │ 14403: 01302a56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_INVALID_CQID_DSTATE │ │ │ │ 14404: 0050fa65 68 FUNC GLOBAL DEFAULT 12 audio_add_default_audiodev │ │ │ │ - 14405: 007ffcb1 396 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific_members │ │ │ │ - 14406: 0084d0a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResultList │ │ │ │ + 14405: 007ffcb9 396 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific_members │ │ │ │ + 14406: 0084d0a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResultList │ │ │ │ 14407: 0043d0c1 4 FUNC GLOBAL DEFAULT 12 eeprom93xx_read │ │ │ │ 14408: 002ce8ed 42 FUNC GLOBAL DEFAULT 12 qmp_add_client_vnc │ │ │ │ 14409: 00509da9 44 FUNC GLOBAL DEFAULT 12 xen_hvm_modified_memory │ │ │ │ 14410: 012a57a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_GET_CD_EVENT │ │ │ │ 14411: 0130349a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TB_FLUSH_DSTATE │ │ │ │ 14412: 012b7248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_RAM_FILL_EVENT │ │ │ │ 14413: 00440d61 160 FUNC GLOBAL DEFAULT 12 msix_unset_vector_notifiers │ │ │ │ 14414: 0041fa61 48 FUNC GLOBAL DEFAULT 12 fp_port_set_world │ │ │ │ 14415: 002fdab1 636 FUNC GLOBAL DEFAULT 12 build_pptt │ │ │ │ 14416: 013019d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA954X_WRITE_BYTES_DSTATE │ │ │ │ 14417: 005665f9 110 FUNC GLOBAL DEFAULT 12 postcopy_notify_shared_wake │ │ │ │ - 14418: 007e7aa5 408 FUNC GLOBAL DEFAULT 12 blk_zone_report │ │ │ │ - 14419: 008427e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRewriterProperties │ │ │ │ + 14418: 007e7aad 408 FUNC GLOBAL DEFAULT 12 blk_zone_report │ │ │ │ + 14419: 008427ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRewriterProperties │ │ │ │ 14420: 00596971 152 FUNC GLOBAL DEFAULT 12 tap_fd_enable │ │ │ │ - 14421: 0077a729 116 FUNC GLOBAL DEFAULT 12 nbd_set_socket_send_buffer │ │ │ │ + 14421: 0077a731 116 FUNC GLOBAL DEFAULT 12 nbd_set_socket_send_buffer │ │ │ │ 14422: 012ab50c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX2_MEM_WRITEB_EVENT │ │ │ │ 14423: 011e40d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andl_le │ │ │ │ 14424: 002e9291 188 FUNC GLOBAL DEFAULT 12 gdb_get_register_list │ │ │ │ 14425: 011df694 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub32 │ │ │ │ 14426: 005e4011 28 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchq_le │ │ │ │ 14427: 005e0599 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_le │ │ │ │ 14428: 0058e8c1 436 FUNC GLOBAL DEFAULT 12 parse_packet_early │ │ │ │ - 14429: 00807c85 184 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash_members │ │ │ │ + 14429: 00807c8d 184 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash_members │ │ │ │ 14430: 005ed689 10 FUNC GLOBAL DEFAULT 12 arm_cpu_mp_affinity │ │ │ │ - 14431: 007e49f9 380 FUNC GLOBAL DEFAULT 12 bdrv_get_info │ │ │ │ - 14432: 00849fd1 136 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationTdx_members │ │ │ │ + 14431: 007e4a01 380 FUNC GLOBAL DEFAULT 12 bdrv_get_info │ │ │ │ + 14432: 00849fd9 136 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationTdx_members │ │ │ │ 14433: 0044ae85 76 FUNC GLOBAL DEFAULT 12 pcie_cap_get_version │ │ │ │ 14434: 012b67f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FILE_INCOMING_EVENT │ │ │ │ 14435: 01301e8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_SET_IRQ_DSTATE │ │ │ │ 14436: 012b4edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_PBA_DISABLE_EVENT │ │ │ │ 14437: 012b1354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_SENT_EVENT │ │ │ │ 14438: 00341d01 58 FUNC GLOBAL DEFAULT 12 cxl_doe_cdat_release │ │ │ │ 14439: 0055a551 316 FUNC GLOBAL DEFAULT 12 migrate_send_rp_recv_bitmap │ │ │ │ - 14440: 00819a65 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo_members │ │ │ │ - 14441: 0085f561 276 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc │ │ │ │ - 14442: 008492c1 132 FUNC GLOBAL DEFAULT 12 visit_type_RunState │ │ │ │ + 14440: 00819a6d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo_members │ │ │ │ + 14441: 0085f569 276 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc │ │ │ │ + 14442: 008492c9 132 FUNC GLOBAL DEFAULT 12 visit_type_RunState │ │ │ │ 14443: 012a9c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_BPR_READ_EVENT │ │ │ │ 14444: 0130261c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_DEVICE_REALIZE_DSTATE │ │ │ │ 14445: 012b882c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_PIXEL_FORMAT_EVENT │ │ │ │ 14446: 0130159a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2838_GIC_SET_IRQ_DSTATE │ │ │ │ 14447: 01303888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SEV_INJECT_LAUNCH_SECRET_DSTATE │ │ │ │ - 14448: 00803651 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_backing_file_arg_members │ │ │ │ + 14448: 00803659 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_backing_file_arg_members │ │ │ │ 14449: 0130218e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_PENDING_CLEARING_DSTATE │ │ │ │ 14450: 012a7e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZIO_WRITE_EVENT │ │ │ │ - 14451: 00792d6d 188 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range │ │ │ │ + 14451: 00792d75 188 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range │ │ │ │ 14452: 00296615 680 FUNC GLOBAL DEFAULT 12 machine_parse_smp_cache │ │ │ │ 14453: 002beef1 88 FUNC GLOBAL DEFAULT 12 float32_compare │ │ │ │ 14454: 0032af41 22 FUNC GLOBAL DEFAULT 12 cpu_paging_enabled │ │ │ │ - 14455: 006fab39 58 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_bfmlsl │ │ │ │ - 14456: 00800f71 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo │ │ │ │ + 14455: 006fab41 58 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_bfmlsl │ │ │ │ + 14456: 00800f79 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo │ │ │ │ 14457: 012b27cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_NOP_CMD_EVENT │ │ │ │ 14458: 01302504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ELROY_READ_DSTATE │ │ │ │ 14459: 00383cbd 60 FUNC GLOBAL DEFAULT 12 smbus_quick_command │ │ │ │ 14460: 01302d0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_SET_CTL_DSTATE │ │ │ │ 14461: 01301fd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVE_DSTATE │ │ │ │ 14462: 006105c1 36 FUNC GLOBAL DEFAULT 12 helper_neon_qabs_s32 │ │ │ │ 14463: 005c9f2d 144 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_and │ │ │ │ - 14464: 00737349 296 FUNC GLOBAL DEFAULT 12 type_print_class_properties │ │ │ │ + 14464: 00737351 296 FUNC GLOBAL DEFAULT 12 type_print_class_properties │ │ │ │ 14465: 01302558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BONITO_SPCICONF_SMALL_ACCESS_DSTATE │ │ │ │ 14466: 0130257c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_IO_WRITE_DSTATE │ │ │ │ 14467: 0066b935 236 FUNC GLOBAL DEFAULT 12 armv7m_nvic_can_take_pending_exception │ │ │ │ 14468: 013033b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_PARSE_DSTATE │ │ │ │ - 14469: 00868db1 112 FUNC GLOBAL DEFAULT 12 visit_check_list │ │ │ │ - 14470: 006d1af9 172 FUNC GLOBAL DEFAULT 12 helper_mve_vst20b │ │ │ │ + 14469: 00868db9 112 FUNC GLOBAL DEFAULT 12 visit_check_list │ │ │ │ + 14470: 006d1b01 172 FUNC GLOBAL DEFAULT 12 helper_mve_vst20b │ │ │ │ 14471: 012a947c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_FREE_IRQ_EVENT │ │ │ │ 14472: 01301c3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_PMR_WRITE_DSTATE │ │ │ │ 14473: 01303e52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_NEW_DSTATE │ │ │ │ 14474: 01302154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_WRITE_DSTATE │ │ │ │ - 14475: 0088415d 60 FUNC GLOBAL DEFAULT 12 qemu_log_separate │ │ │ │ + 14475: 00884165 60 FUNC GLOBAL DEFAULT 12 qemu_log_separate │ │ │ │ 14476: 012b9fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_COMPARISON_EVENT │ │ │ │ - 14477: 006d1c51 152 FUNC GLOBAL DEFAULT 12 helper_mve_vst20h │ │ │ │ + 14477: 006d1c59 152 FUNC GLOBAL DEFAULT 12 helper_mve_vst20h │ │ │ │ 14478: 01303344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_DESTROY_DSTATE │ │ │ │ - 14479: 00822251 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions │ │ │ │ - 14480: 008362a5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_recover_arg_members │ │ │ │ - 14481: 0076e125 120 FUNC GLOBAL DEFAULT 12 block_job_has_bdrv │ │ │ │ + 14479: 00822259 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions │ │ │ │ + 14480: 008362ad 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_recover_arg_members │ │ │ │ + 14481: 0076e12d 120 FUNC GLOBAL DEFAULT 12 block_job_has_bdrv │ │ │ │ 14482: 01302878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_TRANSFER_COMPLETE_DSTATE │ │ │ │ 14483: 005148e5 42 FUNC GLOBAL DEFAULT 12 v9fs_string_free │ │ │ │ - 14484: 007fbf11 58 FUNC GLOBAL DEFAULT 12 qapi_free_BackupCommon │ │ │ │ + 14484: 007fbf19 58 FUNC GLOBAL DEFAULT 12 qapi_free_BackupCommon │ │ │ │ 14485: 01175ab8 160 OBJECT GLOBAL DEFAULT 21 gdb_static_features │ │ │ │ 14486: 012b69f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_EVENT │ │ │ │ - 14487: 00858695 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_del │ │ │ │ - 14488: 0073124d 132 FUNC GLOBAL DEFAULT 12 qdev_init_clock_in │ │ │ │ + 14487: 0085869d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_del │ │ │ │ + 14488: 00731255 132 FUNC GLOBAL DEFAULT 12 qdev_init_clock_in │ │ │ │ 14489: 012ba69c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_COLO_DO_CHECKPOINT_EVENT │ │ │ │ 14490: 0130386e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_GIC_CAPABILITIES_DSTATE │ │ │ │ - 14491: 006cf2e1 110 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb │ │ │ │ + 14491: 006cf2e9 110 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb │ │ │ │ 14492: 002be411 6 FUNC GLOBAL DEFAULT 12 float16_maxnummag │ │ │ │ 14493: 012aaa6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_SET_CMD_EVENT │ │ │ │ - 14494: 0076369d 124 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file_noerr │ │ │ │ + 14494: 007636a5 124 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file_noerr │ │ │ │ 14495: 01178210 12 OBJECT GLOBAL DEFAULT 21 BlkdebugIOType_lookup │ │ │ │ 14496: 01302308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_RECEIVE_DSTATE │ │ │ │ 14497: 01178024 12 OBJECT GLOBAL DEFAULT 21 QAuthZListPolicy_lookup │ │ │ │ 14498: 012b1aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_READ_EVENT │ │ │ │ - 14499: 007335a9 46 FUNC GLOBAL DEFAULT 12 object_property_iter_init │ │ │ │ + 14499: 007335b1 46 FUNC GLOBAL DEFAULT 12 object_property_iter_init │ │ │ │ 14500: 012a7cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPITER_EVENT │ │ │ │ 14501: 012bb9c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT8_EVENT │ │ │ │ 14502: 01302fc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_QUERY_LPM_DSTATE │ │ │ │ - 14503: 006cf351 110 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh │ │ │ │ - 14504: 006d1d81 144 FUNC GLOBAL DEFAULT 12 helper_mve_vst20w │ │ │ │ + 14503: 006cf359 110 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh │ │ │ │ + 14504: 006d1d89 144 FUNC GLOBAL DEFAULT 12 helper_mve_vst20w │ │ │ │ 14505: 012a37d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_COPY_RANGE_TO_EVENT │ │ │ │ - 14506: 007498d5 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_free │ │ │ │ - 14507: 0074e001 700 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_new │ │ │ │ + 14506: 007498dd 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_free │ │ │ │ + 14507: 0074e009 700 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_new │ │ │ │ 14508: 012b5958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DMA_MAP_EVENT │ │ │ │ - 14509: 00790525 46 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign │ │ │ │ - 14510: 0086f711 10 FUNC GLOBAL DEFAULT 12 qlist_peek │ │ │ │ + 14509: 0079052d 46 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign │ │ │ │ + 14510: 0086f719 10 FUNC GLOBAL DEFAULT 12 qlist_peek │ │ │ │ 14511: 012bba80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_STRUCT_EVENT │ │ │ │ 14512: 01303424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_PIXEL_FORMAT_BLUE_DSTATE │ │ │ │ - 14513: 00859a25 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pci │ │ │ │ + 14513: 00859a2d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pci │ │ │ │ 14514: 01301b12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_REQUEST_DSTATE │ │ │ │ 14515: 012a5da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_ADDRESS_WR_EVENT │ │ │ │ 14516: 012b9630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ENABLE_EVENT │ │ │ │ 14517: 013038d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SPICE_DSTATE │ │ │ │ 14518: 00339199 152 FUNC GLOBAL DEFAULT 12 sysbus_connect_irq │ │ │ │ - 14519: 006d1ba5 172 FUNC GLOBAL DEFAULT 12 helper_mve_vst21b │ │ │ │ - 14520: 008796cd 18 FUNC GLOBAL DEFAULT 12 qemu_thread_exit │ │ │ │ + 14519: 006d1bad 172 FUNC GLOBAL DEFAULT 12 helper_mve_vst21b │ │ │ │ + 14520: 008796d5 18 FUNC GLOBAL DEFAULT 12 qemu_thread_exit │ │ │ │ 14521: 00537c89 132 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host_nofail │ │ │ │ - 14522: 006e9581 242 FUNC GLOBAL DEFAULT 12 exception_target_el │ │ │ │ - 14523: 006cf3c1 102 FUNC GLOBAL DEFAULT 12 helper_mve_vstrw │ │ │ │ + 14522: 006e9589 242 FUNC GLOBAL DEFAULT 12 exception_target_el │ │ │ │ + 14523: 006cf3c9 102 FUNC GLOBAL DEFAULT 12 helper_mve_vstrw │ │ │ │ 14524: 01303544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_CHANGE_DSTATE │ │ │ │ 14525: 012b91c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_PR_MANAGERS_EVENT │ │ │ │ 14526: 013023f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ASQADDR_HI_DSTATE │ │ │ │ 14527: 0117635c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint64_equal │ │ │ │ - 14528: 006d1ce9 152 FUNC GLOBAL DEFAULT 12 helper_mve_vst21h │ │ │ │ + 14528: 006d1cf1 152 FUNC GLOBAL DEFAULT 12 helper_mve_vst21h │ │ │ │ 14529: 005bfc65 2 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i32_chk │ │ │ │ 14530: 0039d7b5 62 FUNC GLOBAL DEFAULT 12 virtio_input_init_config │ │ │ │ 14531: 012bb980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT8_EVENT │ │ │ │ 14532: 011ea070 132 OBJECT GLOBAL DEFAULT 24 helper_info_udiv │ │ │ │ - 14533: 0076f81d 92 FUNC GLOBAL DEFAULT 12 job_cancel_requested │ │ │ │ + 14533: 0076f825 92 FUNC GLOBAL DEFAULT 12 job_cancel_requested │ │ │ │ 14534: 012a7f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_CFAM_CONFIG_READ_EVENT │ │ │ │ 14535: 013035ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_COMMIT_DSTATE │ │ │ │ 14536: 00313ba5 78 FUNC GLOBAL DEFAULT 12 lm4549_write_samples │ │ │ │ 14537: 013016b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CDROM_REALIZE_DSTATE │ │ │ │ 14538: 0053c545 396 FUNC GLOBAL DEFAULT 12 qemu_ram_remap │ │ │ │ 14539: 012b7f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_AIO_CANCEL_EVENT │ │ │ │ 14540: 01303420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_INCREMENTAL_DSTATE │ │ │ │ 14541: 005d3b89 160 FUNC GLOBAL DEFAULT 12 helper_gvec_les64 │ │ │ │ - 14542: 008a1185 304 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfo_members │ │ │ │ - 14543: 00881b2d 50 FUNC GLOBAL DEFAULT 12 qemu_opts_do_parse │ │ │ │ - 14544: 0086ee61 84 FUNC GLOBAL DEFAULT 12 qdict_get_qdict │ │ │ │ + 14542: 008a118d 304 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfo_members │ │ │ │ + 14543: 00881b35 50 FUNC GLOBAL DEFAULT 12 qemu_opts_do_parse │ │ │ │ + 14544: 0086ee69 84 FUNC GLOBAL DEFAULT 12 qdict_get_qdict │ │ │ │ 14545: 01302cc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_READ_DSTATE │ │ │ │ 14546: 01302a58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_CQ_ALREADY_EXISTS_DSTATE │ │ │ │ - 14547: 007b5b1d 1056 FUNC GLOBAL DEFAULT 12 qcow2_write_snapshots │ │ │ │ + 14547: 007b5b25 1056 FUNC GLOBAL DEFAULT 12 qcow2_write_snapshots │ │ │ │ 14548: 012b3664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_EVENT │ │ │ │ 14549: 01301ee2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_RESET_DSTATE │ │ │ │ - 14550: 0072f261 60 FUNC GLOBAL DEFAULT 12 qdev_get_printable_name │ │ │ │ + 14550: 0072f269 60 FUNC GLOBAL DEFAULT 12 qdev_get_printable_name │ │ │ │ 14551: 01302e72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_SIZE_ROM_DSTATE │ │ │ │ - 14552: 0088b935 68 FUNC GLOBAL DEFAULT 12 qemu_set_current_aio_context │ │ │ │ - 14553: 0089dbd5 244 FUNC GLOBAL DEFAULT 12 qmp_trace_event_get_state │ │ │ │ - 14554: 00806ee1 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT_members │ │ │ │ - 14555: 008693ad 224 FUNC GLOBAL DEFAULT 12 visit_type_uint16 │ │ │ │ - 14556: 006d1e11 144 FUNC GLOBAL DEFAULT 12 helper_mve_vst21w │ │ │ │ - 14557: 0078b709 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_zero │ │ │ │ + 14552: 0088b93d 68 FUNC GLOBAL DEFAULT 12 qemu_set_current_aio_context │ │ │ │ + 14553: 0089dbdd 244 FUNC GLOBAL DEFAULT 12 qmp_trace_event_get_state │ │ │ │ + 14554: 00806ee9 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT_members │ │ │ │ + 14555: 008693b5 224 FUNC GLOBAL DEFAULT 12 visit_type_uint16 │ │ │ │ + 14556: 006d1e19 144 FUNC GLOBAL DEFAULT 12 helper_mve_vst21w │ │ │ │ + 14557: 0078b711 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_zero │ │ │ │ 14558: 01302ea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_REGION_RW_DSTATE │ │ │ │ 14559: 012b45cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_FAIL_ATTACH_EXISTING_CONTAINER_EVENT │ │ │ │ 14560: 011e2f4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxw_be │ │ │ │ 14561: 012a3410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_ALLOC_L2_CACHE_ENTRY_EVENT │ │ │ │ 14562: 012ae194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQ_MISALIGNED_EVENT │ │ │ │ 14563: 002c83b5 92 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_default │ │ │ │ 14564: 013010fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_SINGLESTEP_DSTATE │ │ │ │ 14565: 003041ed 56 FUNC GLOBAL DEFAULT 12 build_srat_generic_affinity_structures │ │ │ │ - 14566: 006983b5 1496 FUNC GLOBAL DEFAULT 12 disas_m_nocp │ │ │ │ + 14566: 006983ed 1496 FUNC GLOBAL DEFAULT 12 disas_m_nocp │ │ │ │ 14567: 01301292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_YIELD_IN_FLIGHT_DSTATE │ │ │ │ - 14568: 0080226d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOnError │ │ │ │ + 14568: 00802275 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOnError │ │ │ │ 14569: 00538769 236 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_write │ │ │ │ 14570: 011e99bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_exception_swstep │ │ │ │ - 14571: 0089f99d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_seek_arg_members │ │ │ │ + 14571: 0089f9a5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_seek_arg_members │ │ │ │ 14572: 0057e2a9 184 FUNC GLOBAL DEFAULT 12 hmp_print │ │ │ │ 14573: 002c8279 68 FUNC GLOBAL DEFAULT 12 dpy_gl_release_dmabuf │ │ │ │ 14574: 0120783c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bfmla_idx │ │ │ │ - 14575: 008246a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariant │ │ │ │ + 14575: 008246a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariant │ │ │ │ 14576: 012ac368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_UPDATE_TX_IRQ_EVENT │ │ │ │ 14577: 01301e92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_SET_IRQ_DSTATE │ │ │ │ - 14578: 006d8d81 80 FUNC GLOBAL DEFAULT 12 helper_mve_vmul_scalarb │ │ │ │ - 14579: 007f92d5 200 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties │ │ │ │ + 14578: 006d8d89 80 FUNC GLOBAL DEFAULT 12 helper_mve_vmul_scalarb │ │ │ │ + 14579: 007f92dd 200 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties │ │ │ │ 14580: 012b247c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_RAISE_IRQ_EVENT │ │ │ │ 14581: 012ba0ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_NUMA_EVENT │ │ │ │ 14582: 011fb5d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_veor │ │ │ │ - 14583: 00835e8d 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_save_devices_state_arg_members │ │ │ │ + 14583: 00835e95 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_save_devices_state_arg_members │ │ │ │ 14584: 012afe08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_TMF_RESP_EVENT │ │ │ │ - 14585: 0077c5d9 58 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_all │ │ │ │ + 14585: 0077c5e1 58 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_all │ │ │ │ 14586: 01177fe8 12 OBJECT GLOBAL DEFAULT 21 QType_lookup │ │ │ │ 14587: 01302344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ZASL_TOO_SMALL_DSTATE │ │ │ │ 14588: 011df610 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub64 │ │ │ │ - 14589: 0084db0d 192 FUNC GLOBAL DEFAULT 12 visit_type_Stats │ │ │ │ - 14590: 00824665 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMember │ │ │ │ - 14591: 006d8dd1 108 FUNC GLOBAL DEFAULT 12 helper_mve_vmul_scalarh │ │ │ │ + 14589: 0084db15 192 FUNC GLOBAL DEFAULT 12 visit_type_Stats │ │ │ │ + 14590: 0082466d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMember │ │ │ │ + 14591: 006d8dd9 108 FUNC GLOBAL DEFAULT 12 helper_mve_vmul_scalarh │ │ │ │ 14592: 013025ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_COMPLETE_DSTATE │ │ │ │ 14593: 005615a5 120 FUNC GLOBAL DEFAULT 12 multifd_join_device_state_save_threads │ │ │ │ - 14594: 008621d1 204 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper │ │ │ │ + 14594: 008621d9 204 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper │ │ │ │ 14595: 00523291 104 FUNC GLOBAL DEFAULT 12 generic_handle_interrupt │ │ │ │ 14596: 012a6974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_RECEIVE_EVENT │ │ │ │ - 14597: 009d8b88 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum_len │ │ │ │ + 14597: 009d8ba0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum_len │ │ │ │ 14598: 012a5d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_SAMPLE_COUNT_WR_EVENT │ │ │ │ 14599: 012a4bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_DISCONNECT_EVENT │ │ │ │ 14600: 012a4ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETLOCK_EVENT │ │ │ │ - 14601: 00748df1 128 FUNC GLOBAL DEFAULT 12 qcrypto_block_free_cipher │ │ │ │ + 14601: 00748df9 128 FUNC GLOBAL DEFAULT 12 qcrypto_block_free_cipher │ │ │ │ 14602: 012ad8c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_TCP_EVENT │ │ │ │ - 14603: 00716c75 68 FUNC GLOBAL DEFAULT 12 vfio_pci_msi_set_handler │ │ │ │ + 14603: 00716c7d 68 FUNC GLOBAL DEFAULT 12 vfio_pci_msi_set_handler │ │ │ │ 14604: 002c84e9 164 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_device_name │ │ │ │ 14605: 012b3bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_ADD_EVENT │ │ │ │ 14606: 011f54e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmul90h │ │ │ │ 14607: 005d13d1 120 FUNC GLOBAL DEFAULT 12 helper_gvec_shl32i │ │ │ │ 14608: 012b3724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_STATUS_EVENT │ │ │ │ 14609: 011e3684 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminw_be │ │ │ │ 14610: 013035b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_BACKUP_DSTATE │ │ │ │ - 14611: 0083388d 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo │ │ │ │ + 14611: 00833895 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo │ │ │ │ 14612: 012aad9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_READ_EVENT │ │ │ │ 14613: 012a9a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_MISR_READ_EVENT │ │ │ │ 14614: 005c97e1 48 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_subs │ │ │ │ - 14615: 006d8e3d 108 FUNC GLOBAL DEFAULT 12 helper_mve_vmul_scalarw │ │ │ │ - 14616: 00765aed 56 FUNC GLOBAL DEFAULT 12 bdrv_get_parent_name │ │ │ │ - 14617: 0081a6c9 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux │ │ │ │ + 14615: 006d8e45 108 FUNC GLOBAL DEFAULT 12 helper_mve_vmul_scalarw │ │ │ │ + 14616: 00765af5 56 FUNC GLOBAL DEFAULT 12 bdrv_get_parent_name │ │ │ │ + 14617: 0081a6d1 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux │ │ │ │ 14618: 003075d9 304 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_unplug_cb │ │ │ │ 14619: 00543bd1 460 FUNC GLOBAL DEFAULT 12 qemu_fdt_node_path │ │ │ │ 14620: 00610605 66 FUNC GLOBAL DEFAULT 12 helper_neon_qabs_s64 │ │ │ │ 14621: 01301258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_ALLOC_CLUSTERS_OFFSET_DSTATE │ │ │ │ 14622: 011f5464 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmul90s │ │ │ │ 14623: 0039d585 164 FUNC GLOBAL DEFAULT 12 virtio_input_add_config │ │ │ │ 14624: 01302398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_FULL_DSTATE │ │ │ │ 14625: 013018f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_SCHEDULE_BH_DSTATE │ │ │ │ - 14626: 006dea6d 90 FUNC GLOBAL DEFAULT 12 helper_mve_vshrntb │ │ │ │ + 14626: 006dea75 90 FUNC GLOBAL DEFAULT 12 helper_mve_vshrntb │ │ │ │ 14627: 01301526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_MEM_READ_DSTATE │ │ │ │ 14628: 005d1c5d 120 FUNC GLOBAL DEFAULT 12 helper_gvec_shl32v │ │ │ │ 14629: 00610935 118 FUNC GLOBAL DEFAULT 12 helper_neon_qunzip16 │ │ │ │ - 14630: 0086dfe5 60 FUNC GLOBAL DEFAULT 12 qmp_disable_command │ │ │ │ + 14630: 0086dfed 60 FUNC GLOBAL DEFAULT 12 qmp_disable_command │ │ │ │ 14631: 01302cf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PACKET_STATUS_DSTATE │ │ │ │ - 14632: 006deac9 116 FUNC GLOBAL DEFAULT 12 helper_mve_vshrnth │ │ │ │ + 14632: 006dead1 116 FUNC GLOBAL DEFAULT 12 helper_mve_vshrnth │ │ │ │ 14633: 00443f9d 12 FUNC GLOBAL DEFAULT 12 pci_irq_disabled │ │ │ │ 14634: 01200018 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrh_sw │ │ │ │ 14635: 004ac2e1 52 FUNC GLOBAL DEFAULT 12 tpm_tis_get_checksum │ │ │ │ - 14636: 00800a91 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo_members │ │ │ │ + 14636: 00800a99 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo_members │ │ │ │ 14637: 011ea280 132 OBJECT GLOBAL DEFAULT 24 helper_info_get_r13_banked │ │ │ │ 14638: 012a7d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_MEM_WRITEL_EVENT │ │ │ │ - 14639: 007b45cd 1412 FUNC GLOBAL DEFAULT 12 qcow2_change_refcount_order │ │ │ │ + 14639: 007b45d5 1412 FUNC GLOBAL DEFAULT 12 qcow2_change_refcount_order │ │ │ │ 14640: 00541d65 46 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler_prio │ │ │ │ 14641: 01301b86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_OS_REPORTING_LINE_DSTATE │ │ │ │ - 14642: 007c128d 1472 FUNC GLOBAL DEFAULT 12 vhdx_log_write_and_flush │ │ │ │ - 14643: 006cf429 122 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sh │ │ │ │ + 14642: 007c1295 1472 FUNC GLOBAL DEFAULT 12 vhdx_log_write_and_flush │ │ │ │ + 14643: 006cf431 122 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sh │ │ │ │ 14644: 01301984 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMASEV_EVIRQ_DSTATE │ │ │ │ 14645: 012ac828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_DONE_EVENT │ │ │ │ 14646: 012a980c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_WRITE_EVENT │ │ │ │ 14647: 012a8610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_SET_SIGNATURE_EVENT │ │ │ │ 14648: 0060ff2d 66 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_sat_s16 │ │ │ │ 14649: 01301ebe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_WRITE_DSTATE │ │ │ │ 14650: 01303e84 0 NOTYPE GLOBAL DEFAULT 25 _bss_end__ │ │ │ │ - 14651: 0084a6b9 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_FAILURE_arg_members │ │ │ │ - 14652: 0086948d 224 FUNC GLOBAL DEFAULT 12 visit_type_uint32 │ │ │ │ + 14651: 0084a6c1 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_FAILURE_arg_members │ │ │ │ + 14652: 00869495 224 FUNC GLOBAL DEFAULT 12 visit_type_uint32 │ │ │ │ 14653: 012b0af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_INVALID_READL_EVENT │ │ │ │ 14654: 012b39f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_INTX_EVENT │ │ │ │ 14655: 012b35f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FSZREG_WRITE_EVENT │ │ │ │ 14656: 011ddd50 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl32i │ │ │ │ - 14657: 00856eb9 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions_members │ │ │ │ + 14657: 00856ec1 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions_members │ │ │ │ 14658: 012ad528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_READ_TRIVIAL_EVENT │ │ │ │ - 14659: 007f3ee5 136 FUNC GLOBAL DEFAULT 12 error_vprintf │ │ │ │ + 14659: 007f3eed 136 FUNC GLOBAL DEFAULT 12 error_vprintf │ │ │ │ 14660: 012bbc3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_REGISTER_MEMORY_FAILED_EVENT │ │ │ │ - 14661: 00a59cf8 497 OBJECT GLOBAL DEFAULT 14 allwinner_rtc_sun6i_regmap │ │ │ │ + 14661: 00a59d10 497 OBJECT GLOBAL DEFAULT 14 allwinner_rtc_sun6i_regmap │ │ │ │ 14662: 012b3854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_RETRY_EVENT │ │ │ │ 14663: 012a759c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_CURSOR_EVENT │ │ │ │ 14664: 012a6b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_UPDATE_PARAMETERS_EVENT │ │ │ │ 14665: 005884f1 208 FUNC GLOBAL DEFAULT 12 qemu_get_nic_models │ │ │ │ 14666: 01301e8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_READ_DSTATE │ │ │ │ 14667: 012a7aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_PALETTE_READ_EVENT │ │ │ │ 14668: 012ba87c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_SET_CAPABILITIES_EVENT │ │ │ │ - 14669: 006cf4a5 124 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sw │ │ │ │ + 14669: 006cf4ad 124 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sw │ │ │ │ 14670: 005b3e2d 100 FUNC GLOBAL DEFAULT 12 tcg_gen_br │ │ │ │ 14671: 011e0d44 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchq_le │ │ │ │ 14672: 0044afb9 26 FUNC GLOBAL DEFAULT 12 pcie_cap_lnkctl_reset │ │ │ │ 14673: 01302cca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_RESET_DSTATE │ │ │ │ 14674: 00681461 48 FUNC GLOBAL DEFAULT 12 gen_gvec_cmtst │ │ │ │ 14675: 011dd510 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl32v │ │ │ │ 14676: 012a3ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_RESULT_EVENT │ │ │ │ - 14677: 0075ea81 316 FUNC GLOBAL DEFAULT 12 qmp_blockdev_set_active │ │ │ │ + 14677: 0075ea89 316 FUNC GLOBAL DEFAULT 12 qmp_blockdev_set_active │ │ │ │ 14678: 012a58a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_WRITE_GERROR_EVENT │ │ │ │ 14679: 012a3cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_CANCEL_EVENT │ │ │ │ - 14680: 008884a1 62 FUNC GLOBAL DEFAULT 12 tran_add │ │ │ │ + 14680: 008884a9 62 FUNC GLOBAL DEFAULT 12 tran_add │ │ │ │ 14681: 01302500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ELROY_PCI_CONFIG_DATA_READ_DSTATE │ │ │ │ 14682: 012b6ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_COMPRESS_EVENT │ │ │ │ 14683: 01301b32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_READ_DSTATE │ │ │ │ 14684: 012aea64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_OUT_EVENT │ │ │ │ - 14685: 00783f21 120 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_zeroes │ │ │ │ + 14685: 00783f29 120 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_zeroes │ │ │ │ 14686: 012a993c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IAR_READ_EVENT │ │ │ │ 14687: 0044d0d5 240 FUNC GLOBAL DEFAULT 12 pcie_doe_init │ │ │ │ 14688: 01301ae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_INPUT_QUEUE_FULL_DSTATE │ │ │ │ 14689: 012adac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_IOPORT_READ_EVENT │ │ │ │ 14690: 012b3e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_READ_EVENT │ │ │ │ 14691: 012a4898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_INST_INIT_EVENT │ │ │ │ - 14692: 0086f391 176 FUNC GLOBAL DEFAULT 12 qdict_destroy_obj │ │ │ │ - 14693: 007f81b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_boolList │ │ │ │ + 14692: 0086f399 176 FUNC GLOBAL DEFAULT 12 qdict_destroy_obj │ │ │ │ + 14693: 007f81b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_boolList │ │ │ │ 14694: 004db375 154 FUNC GLOBAL DEFAULT 12 vfio_device_unprepare │ │ │ │ 14695: 012a3090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CHECK_HOST_KEY_KNOWNHOSTS_EVENT │ │ │ │ 14696: 01302316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQHEAD_DSTATE │ │ │ │ 14697: 01301ff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_SENT_PACKET_DSTATE │ │ │ │ - 14698: 0088afa9 260 FUNC GLOBAL DEFAULT 12 aio_bh_poll │ │ │ │ + 14698: 0088afb1 260 FUNC GLOBAL DEFAULT 12 aio_bh_poll │ │ │ │ 14699: 0032b785 80 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_out_connector │ │ │ │ - 14700: 0088118d 160 FUNC GLOBAL DEFAULT 12 qemu_opt_unset │ │ │ │ - 14701: 00810b79 432 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_image_corrupted │ │ │ │ + 14700: 00881195 160 FUNC GLOBAL DEFAULT 12 qemu_opt_unset │ │ │ │ + 14701: 00810b81 432 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_image_corrupted │ │ │ │ 14702: 0032c6b1 360 FUNC GLOBAL DEFAULT 12 unpack_efi_zboot_image │ │ │ │ 14703: 012a2f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_OPEN_SIZE_EVENT │ │ │ │ 14704: 012bb3cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_CAPABILITIES_EVENT │ │ │ │ - 14705: 00831809 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_skeys │ │ │ │ - 14706: 007f939d 16 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties_members │ │ │ │ + 14705: 00831811 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_skeys │ │ │ │ + 14706: 007f93a5 16 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties_members │ │ │ │ 14707: 0130346e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GL_AREA_CREATE_CONTEXT_DSTATE │ │ │ │ 14708: 01303152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DEST_INIT_TRYING_DSTATE │ │ │ │ 14709: 01301242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_DSTATE │ │ │ │ 14710: 012a9d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_UNMASK_EVENT │ │ │ │ 14711: 01303754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_DSTATE │ │ │ │ - 14712: 00781ffd 88 FUNC GLOBAL DEFAULT 12 blk_co_is_allocated_above │ │ │ │ + 14712: 00782005 88 FUNC GLOBAL DEFAULT 12 blk_co_is_allocated_above │ │ │ │ 14713: 01302e66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_EARLY_SETUP_DSTATE │ │ │ │ 14714: 011eae5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_v7m_bxns │ │ │ │ - 14715: 0073c121 168 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_in_place │ │ │ │ - 14716: 0088d7b9 34 FUNC GLOBAL DEFAULT 12 qemu_coroutine_delete │ │ │ │ - 14717: 0078f0ed 332 FUNC GLOBAL DEFAULT 12 bdrv_co_is_all_zeroes │ │ │ │ + 14715: 0073c129 168 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_in_place │ │ │ │ + 14716: 0088d7c1 34 FUNC GLOBAL DEFAULT 12 qemu_coroutine_delete │ │ │ │ + 14717: 0078f0f5 332 FUNC GLOBAL DEFAULT 12 bdrv_co_is_all_zeroes │ │ │ │ 14718: 005e9089 56 FUNC GLOBAL DEFAULT 12 plugin_id_to_ctx_locked │ │ │ │ 14719: 012b0988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_RESET_DEV_EVENT │ │ │ │ 14720: 00421e31 340 FUNC GLOBAL DEFAULT 12 hmp_rocker_ports │ │ │ │ 14721: 004c1d71 268 FUNC GLOBAL DEFAULT 12 usb_ehci_init │ │ │ │ 14722: 006109ad 48 FUNC GLOBAL DEFAULT 12 helper_neon_qunzip32 │ │ │ │ 14723: 013028a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_RCA_DSTATE │ │ │ │ 14724: 00573065 1292 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state │ │ │ │ 14725: 0117987c 12 OBJECT GLOBAL DEFAULT 21 SetPasswordAction_lookup │ │ │ │ - 14726: 0078afe9 148 FUNC GLOBAL DEFAULT 12 bdrv_get_default_bitmap_granularity │ │ │ │ + 14726: 0078aff1 148 FUNC GLOBAL DEFAULT 12 bdrv_get_default_bitmap_granularity │ │ │ │ 14727: 01301eb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_RNG_READ_DSTATE │ │ │ │ 14728: 01303dfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_READ_CONFIG_DSTATE │ │ │ │ 14729: 012aeb44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_MDATA_OUT_CB_EVENT │ │ │ │ 14730: 012b7e00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VM_STATE_NOTIFY_EVENT │ │ │ │ - 14731: 007fcf79 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtps │ │ │ │ + 14731: 007fcf81 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtps │ │ │ │ 14732: 0066c491 848 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_expansion │ │ │ │ 14733: 01302436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_DESCR_LIST_DSTATE │ │ │ │ 14734: 011fff94 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrh_uw │ │ │ │ - 14735: 00764e41 94 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue │ │ │ │ + 14735: 00764e49 94 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue │ │ │ │ 14736: 0060c0d1 150 FUNC GLOBAL DEFAULT 12 helper_gvec_srshl_b │ │ │ │ 14737: 012b31a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_STORAGE_IDS_EVENT │ │ │ │ 14738: 0060c421 248 FUNC GLOBAL DEFAULT 12 helper_gvec_srshl_d │ │ │ │ 14739: 012a4a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PASSTHROUGH_RESET_EVENT │ │ │ │ 14740: 0060ffcd 42 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_sat_s32 │ │ │ │ - 14741: 008a7285 324 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_fd │ │ │ │ - 14742: 0089f779 132 FUNC GLOBAL DEFAULT 12 visit_type_ReplayMode │ │ │ │ + 14741: 008a728d 324 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_fd │ │ │ │ + 14742: 0089f781 132 FUNC GLOBAL DEFAULT 12 visit_type_ReplayMode │ │ │ │ 14743: 0060c1d1 150 FUNC GLOBAL DEFAULT 12 helper_gvec_srshl_h │ │ │ │ - 14744: 006cf521 122 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_uh │ │ │ │ - 14745: 00a64700 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_THREAD │ │ │ │ + 14744: 006cf529 122 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_uh │ │ │ │ + 14745: 00a64718 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_THREAD │ │ │ │ 14746: 01303e81 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_arm_c │ │ │ │ - 14747: 0088422d 296 FUNC GLOBAL DEFAULT 12 qemu_log │ │ │ │ + 14747: 00884235 296 FUNC GLOBAL DEFAULT 12 qemu_log │ │ │ │ 14748: 012b0e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_READ_START_EVENT │ │ │ │ 14749: 012b47ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_CLEANUP_EVENT │ │ │ │ 14750: 01301b04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_OUTPORT_WRITE_DSTATE │ │ │ │ 14751: 012b7278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_THREAD_END_EVENT │ │ │ │ 14752: 012ba23c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMDEV_EVENT │ │ │ │ 14753: 013028cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_SEND_COMMAND_DSTATE │ │ │ │ - 14754: 00850669 58 FUNC GLOBAL DEFAULT 12 qapi_free_VhostStatus │ │ │ │ + 14754: 00850671 58 FUNC GLOBAL DEFAULT 12 qapi_free_VhostStatus │ │ │ │ 14755: 0051a325 148 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_remove │ │ │ │ 14756: 01301c10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_SET_IRQ_DSTATE │ │ │ │ - 14757: 0073bad9 30 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_async │ │ │ │ + 14757: 0073bae1 30 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_async │ │ │ │ 14758: 0044c001 100 FUNC GLOBAL DEFAULT 12 pcie_ats_init │ │ │ │ 14759: 00580df1 28 FUNC GLOBAL DEFAULT 12 qmp_quit │ │ │ │ 14760: 00383401 248 FUNC GLOBAL DEFAULT 12 i2c_send │ │ │ │ 14761: 0060c301 144 FUNC GLOBAL DEFAULT 12 helper_gvec_srshl_s │ │ │ │ 14762: 01216f38 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sqrtd │ │ │ │ - 14763: 0073058d 26 FUNC GLOBAL DEFAULT 12 qemu_set_irq │ │ │ │ + 14763: 00730595 26 FUNC GLOBAL DEFAULT 12 qemu_set_irq │ │ │ │ 14764: 0050f8c1 88 FUNC GLOBAL DEFAULT 12 audio_help │ │ │ │ - 14765: 006cf59d 124 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_uw │ │ │ │ + 14765: 006cf5a5 124 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_uw │ │ │ │ 14766: 013037d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_SET_DSTATE │ │ │ │ 14767: 013026ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_DO_CRQ_DSTATE │ │ │ │ 14768: 01217040 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sqrth │ │ │ │ 14769: 012a57b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_TRANSLATE_SUCCESS_EVENT │ │ │ │ - 14770: 0082868d 188 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390 │ │ │ │ + 14770: 00828695 188 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390 │ │ │ │ 14771: 012a4cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LOCK_EVENT │ │ │ │ 14772: 0130107e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_export_c │ │ │ │ 14773: 011791c0 12 OBJECT GLOBAL DEFAULT 21 SocketAddressType_lookup │ │ │ │ 14774: 012a5f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_IWMCTRL_READ_EVENT │ │ │ │ 14775: 01302104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_KICK_DSTATE │ │ │ │ 14776: 012acc58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_CREATE_EVENT │ │ │ │ 14777: 011feaf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld40b │ │ │ │ @@ -14783,19 +14783,19 @@ │ │ │ │ 14779: 005cbc79 84 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_vec │ │ │ │ 14780: 01216fbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sqrts │ │ │ │ 14781: 013023d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZONED_ZRWA_IMPLICIT_FLUSH_DSTATE │ │ │ │ 14782: 00442cd1 16 FUNC GLOBAL DEFAULT 12 pci_bus_clear_slot_reserved_mask │ │ │ │ 14783: 01302d70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_STATE_PENDING_EXACT_DSTATE │ │ │ │ 14784: 0130143c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_MAP_FILE_DMA_DSTATE │ │ │ │ 14785: 012bb920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_STR_EVENT │ │ │ │ - 14786: 00835b35 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel │ │ │ │ + 14786: 00835b3d 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel │ │ │ │ 14787: 013016d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_APPEND_COMPLETE_DSTATE │ │ │ │ 14788: 011fea70 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld40h │ │ │ │ - 14789: 00889e49 136 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_lock │ │ │ │ - 14790: 0082fd71 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_balloon │ │ │ │ + 14789: 00889e51 136 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_lock │ │ │ │ + 14790: 0082fd79 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_balloon │ │ │ │ 14791: 012b8b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_FROM_EVENT │ │ │ │ 14792: 012a6010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_TRANSFER_EVENT │ │ │ │ 14793: 012a34c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_GET_EMPTY_EVENT │ │ │ │ 14794: 013023aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_ADMIN_OPC_DSTATE │ │ │ │ 14795: 01302598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_RTC_WRITE_DSTATE │ │ │ │ 14796: 012af214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_CONFIG_READ_EVENT │ │ │ │ 14797: 01301cbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_MASK_DSTATE │ │ │ │ @@ -14803,338 +14803,338 @@ │ │ │ │ 14799: 012b97a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_SYNC_EVENT │ │ │ │ 14800: 01302282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_DSTATE │ │ │ │ 14801: 0067f5b1 164 FUNC GLOBAL DEFAULT 12 gen_sshl_i32 │ │ │ │ 14802: 0044c2a5 38 FUNC GLOBAL DEFAULT 12 pcie_ats_enabled │ │ │ │ 14803: 005c0fc9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i32_chk │ │ │ │ 14804: 013019c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_CFAM_UNIMPLEMENTED_READ_DSTATE │ │ │ │ 14805: 0130241a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NS_ATTACHMENT_DSTATE │ │ │ │ - 14806: 006cbd85 824 FUNC GLOBAL DEFAULT 12 helper_v7m_preserve_fp_state │ │ │ │ + 14806: 006cbd8d 824 FUNC GLOBAL DEFAULT 12 helper_v7m_preserve_fp_state │ │ │ │ 14807: 012a8bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_READ_STATUS_EVENT │ │ │ │ - 14808: 0086956d 148 FUNC GLOBAL DEFAULT 12 visit_type_uint64 │ │ │ │ + 14808: 00869575 148 FUNC GLOBAL DEFAULT 12 visit_type_uint64 │ │ │ │ 14809: 01303ab5 1 OBJECT GLOBAL DEFAULT 25 error_with_guestname │ │ │ │ - 14810: 0077a9fd 160 FUNC GLOBAL DEFAULT 12 scsi_build_sense │ │ │ │ + 14810: 0077aa05 160 FUNC GLOBAL DEFAULT 12 scsi_build_sense │ │ │ │ 14811: 005e81c5 22 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_get_insn │ │ │ │ 14812: 013023da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_OFFLINE_ZONE_DSTATE │ │ │ │ 14813: 012a2b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_PAUSED_EVENT │ │ │ │ 14814: 012b0008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_REG_READ_EVENT │ │ │ │ - 14815: 006dedbd 168 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnt_sb │ │ │ │ + 14815: 006dedc5 168 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnt_sb │ │ │ │ 14816: 0057da71 28 FUNC GLOBAL DEFAULT 12 hmp_quit │ │ │ │ 14817: 012b39c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_USE_EVENT │ │ │ │ 14818: 011fe9ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld40w │ │ │ │ 14819: 01302fd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_WDT_WRITE_DSTATE │ │ │ │ 14820: 01302c30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_QUEUE_EVENT_DSTATE │ │ │ │ - 14821: 008a51c9 268 FUNC GLOBAL DEFAULT 12 vu_deinit │ │ │ │ + 14821: 008a51d1 268 FUNC GLOBAL DEFAULT 12 vu_deinit │ │ │ │ 14822: 002c7159 4 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_keysym │ │ │ │ - 14823: 007c0209 64 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_import │ │ │ │ - 14824: 006def35 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnt_sh │ │ │ │ + 14823: 007c0211 64 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_import │ │ │ │ + 14824: 006def3d 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnt_sh │ │ │ │ 14825: 012a5f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_SWITCH_TO_IWM_EVENT │ │ │ │ 14826: 01302a46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_DATA_READ_DSTATE │ │ │ │ 14827: 004fd4bd 300 FUNC GLOBAL DEFAULT 12 vhost_svq_valid_features │ │ │ │ 14828: 012043a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uabd_b │ │ │ │ 14829: 01301348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_FAIL_DSTATE │ │ │ │ - 14830: 007385fd 200 FUNC GLOBAL DEFAULT 12 xbzrle_decode_buffer │ │ │ │ + 14830: 00738605 200 FUNC GLOBAL DEFAULT 12 xbzrle_decode_buffer │ │ │ │ 14831: 01204218 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uabd_d │ │ │ │ 14832: 012ac018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_RX_EVENT │ │ │ │ 14833: 012b5378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_PLUG_REQUEST_EVENT │ │ │ │ - 14834: 00887fdd 612 FUNC GLOBAL DEFAULT 12 range_inverse_array │ │ │ │ + 14834: 00887fe5 612 FUNC GLOBAL DEFAULT 12 range_inverse_array │ │ │ │ 14835: 012b49bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CONTAINER_QUERY_DIRTY_BITMAP_EVENT │ │ │ │ 14836: 005743b1 236 FUNC GLOBAL DEFAULT 12 qmp_snapshot_delete │ │ │ │ 14837: 011fe968 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld41b │ │ │ │ 14838: 01204320 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uabd_h │ │ │ │ 14839: 0130250c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DINO_CHIP_WRITE_DSTATE │ │ │ │ 14840: 012a5434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_SLOT_EVENT │ │ │ │ - 14841: 0089f7fd 212 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo_members │ │ │ │ - 14842: 0086eb19 42 FUNC GLOBAL DEFAULT 12 qdict_put_bool │ │ │ │ + 14841: 0089f805 212 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo_members │ │ │ │ + 14842: 0086eb21 42 FUNC GLOBAL DEFAULT 12 qdict_put_bool │ │ │ │ 14843: 005e110d 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_be_mmu │ │ │ │ 14844: 012ac578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_NEW_MAC_EVENT │ │ │ │ 14845: 00424431 1172 FUNC GLOBAL DEFAULT 12 ctucan_mem_write │ │ │ │ 14846: 011fe8e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld41h │ │ │ │ 14847: 01301b2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_SETIRQ_DSTATE │ │ │ │ 14848: 0055a3e9 124 FUNC GLOBAL DEFAULT 12 migration_has_all_channels │ │ │ │ 14849: 013016f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNSUPPORTED_DEVICE_CONFIGURATION_DSTATE │ │ │ │ 14850: 01302556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRACKLE_SET_IRQ_DSTATE │ │ │ │ 14851: 01301dca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_UPDATE_DATA_IN_DSTATE │ │ │ │ 14852: 0130316c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SET_OUTGOING_CHANNEL_DSTATE │ │ │ │ - 14853: 00858ae9 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfoList │ │ │ │ + 14853: 00858af1 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfoList │ │ │ │ 14854: 01302ce8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_DSTATE │ │ │ │ 14855: 012ac558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_SCB_COMMAND_EVENT │ │ │ │ 14856: 012b7888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_START_EVENT │ │ │ │ 14857: 01301952 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SCRATCH_READ_DSTATE │ │ │ │ 14858: 012ad618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_READ_UNHANDLED_EVENT │ │ │ │ 14859: 0120429c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uabd_s │ │ │ │ - 14860: 006f17e1 136 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnum_d │ │ │ │ + 14860: 006f17e9 136 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnum_d │ │ │ │ 14861: 01302d12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_RESUME_DSTATE │ │ │ │ - 14862: 0076d8e1 200 FUNC GLOBAL DEFAULT 12 bdrv_bsc_is_data │ │ │ │ - 14863: 006f16e1 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnum_h │ │ │ │ + 14862: 0076d8e9 200 FUNC GLOBAL DEFAULT 12 bdrv_bsc_is_data │ │ │ │ + 14863: 006f16e9 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnum_h │ │ │ │ 14864: 013024f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_ROUTE_IRQ_DSTATE │ │ │ │ 14865: 01301980 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAST_DSTATE │ │ │ │ - 14866: 00730695 152 FUNC GLOBAL DEFAULT 12 qemu_extend_irqs │ │ │ │ + 14866: 0073069d 152 FUNC GLOBAL DEFAULT 12 qemu_extend_irqs │ │ │ │ 14867: 01301fc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOWER_IRQ_DSTATE │ │ │ │ 14868: 012ab6fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_TX_EVENT │ │ │ │ 14869: 01302b36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_DEVICE_INFO_DSTATE │ │ │ │ 14870: 00588289 140 FUNC GLOBAL DEFAULT 12 qemu_find_net_clients_except │ │ │ │ - 14871: 008523ed 232 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays │ │ │ │ + 14871: 008523f5 232 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays │ │ │ │ 14872: 00538c99 132 FUNC GLOBAL DEFAULT 12 address_space_register_map_client │ │ │ │ - 14873: 007371d5 372 FUNC GLOBAL DEFAULT 12 object_property_help │ │ │ │ + 14873: 007371dd 372 FUNC GLOBAL DEFAULT 12 object_property_help │ │ │ │ 14874: 011e4ba8 132 OBJECT GLOBAL DEFAULT 24 helper_info_memset │ │ │ │ 14875: 011c8788 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_on_off_auto │ │ │ │ 14876: 011fe860 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld41w │ │ │ │ - 14877: 0078ac49 100 FUNC GLOBAL DEFAULT 12 bdrv_release_named_dirty_bitmaps │ │ │ │ - 14878: 007ff261 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChildList │ │ │ │ - 14879: 006bc491 23496 FUNC GLOBAL DEFAULT 12 disas_neon_dp │ │ │ │ + 14877: 0078ac51 100 FUNC GLOBAL DEFAULT 12 bdrv_release_named_dirty_bitmaps │ │ │ │ + 14878: 007ff269 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChildList │ │ │ │ + 14879: 006bc43d 23512 FUNC GLOBAL DEFAULT 12 disas_neon_dp │ │ │ │ 14880: 013010b6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_run_state_c │ │ │ │ 14881: 012ab2dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_SET_SR_INT_EVENT │ │ │ │ 14882: 012b7798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_CLEANUP_EVENT │ │ │ │ 14883: 00681d19 80 FUNC GLOBAL DEFAULT 12 gen_gvec_uminp │ │ │ │ 14884: 0130314e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_ID_DSTATE │ │ │ │ 14885: 012b9194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_EJECT_EVENT │ │ │ │ 14886: 00589af5 136 FUNC GLOBAL DEFAULT 12 qemu_net_queue_receive │ │ │ │ - 14887: 006f1761 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnum_s │ │ │ │ - 14888: 00765a05 112 FUNC GLOBAL DEFAULT 12 bdrv_next_node │ │ │ │ - 14889: 0083dd09 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevTapOptions │ │ │ │ - 14890: 008a242d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevLaunchMeasureInfo │ │ │ │ + 14887: 006f1769 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnum_s │ │ │ │ + 14888: 00765a0d 112 FUNC GLOBAL DEFAULT 12 bdrv_next_node │ │ │ │ + 14889: 0083dd11 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevTapOptions │ │ │ │ + 14890: 008a2435 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevLaunchMeasureInfo │ │ │ │ 14891: 01303032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_PROGRESSION_DSTATE │ │ │ │ 14892: 00666df1 512 FUNC GLOBAL DEFAULT 12 gicv3_cpuif_update │ │ │ │ 14893: 012ae2a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SIZE_EVENT │ │ │ │ - 14894: 008a0fb1 144 FUNC GLOBAL DEFAULT 12 visit_type_SgxInfo_members │ │ │ │ + 14894: 008a0fb9 144 FUNC GLOBAL DEFAULT 12 visit_type_SgxInfo_members │ │ │ │ 14895: 002c4259 76 FUNC GLOBAL DEFAULT 12 helper_crypto_sha1su0 │ │ │ │ 14896: 011fe7dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld42b │ │ │ │ 14897: 002c4555 152 FUNC GLOBAL DEFAULT 12 helper_crypto_sha1su1 │ │ │ │ - 14898: 00855d1d 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions │ │ │ │ - 14899: 00802f49 856 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon_members │ │ │ │ + 14898: 00855d25 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions │ │ │ │ + 14899: 00802f51 856 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon_members │ │ │ │ 14900: 011e44f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addw_be │ │ │ │ - 14901: 00743c49 148 FUNC GLOBAL DEFAULT 12 qio_channel_io_seek │ │ │ │ + 14901: 00743c51 148 FUNC GLOBAL DEFAULT 12 qio_channel_io_seek │ │ │ │ 14902: 011fe758 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld42h │ │ │ │ 14903: 012ab69c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_ECR0_EVENT │ │ │ │ 14904: 012b0458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_EVENT │ │ │ │ 14905: 00682379 92 FUNC GLOBAL DEFAULT 12 gen_gvec_uadalp │ │ │ │ 14906: 012a4a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN2_EVENT │ │ │ │ 14907: 005cdee1 80 FUNC GLOBAL DEFAULT 12 accel_irqchip_remove_irqfd_notifier_gsi │ │ │ │ 14908: 012b06e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_BUS_RESET_EVENT │ │ │ │ - 14909: 00819711 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgentWrapper │ │ │ │ - 14910: 00743a79 136 FUNC GLOBAL DEFAULT 12 qio_channel_shutdown │ │ │ │ - 14911: 00839339 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_colo_do_checkpoint │ │ │ │ - 14912: 008536a9 132 FUNC GLOBAL DEFAULT 12 visit_type_Accelerator │ │ │ │ + 14909: 00819719 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgentWrapper │ │ │ │ + 14910: 00743a81 136 FUNC GLOBAL DEFAULT 12 qio_channel_shutdown │ │ │ │ + 14911: 00839341 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_colo_do_checkpoint │ │ │ │ + 14912: 008536b1 132 FUNC GLOBAL DEFAULT 12 visit_type_Accelerator │ │ │ │ 14913: 012a4410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_STARTTLS_TLS_HANDSHAKE_EVENT │ │ │ │ 14914: 00314b11 136 FUNC GLOBAL DEFAULT 12 wm8750_adc_dat │ │ │ │ 14915: 01303356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_OUT_DSTATE │ │ │ │ - 14916: 00783a95 64 FUNC GLOBAL DEFAULT 12 blk_co_lock_medium │ │ │ │ + 14916: 00783a9d 64 FUNC GLOBAL DEFAULT 12 blk_co_lock_medium │ │ │ │ 14917: 0048f5d1 296 FUNC GLOBAL DEFAULT 12 smbios_set_defaults │ │ │ │ 14918: 010a6274 64 OBJECT GLOBAL DEFAULT 21 vmstate_vga_common │ │ │ │ - 14919: 00817b71 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportType │ │ │ │ + 14919: 00817b79 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportType │ │ │ │ 14920: 01301262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DONE_PART_DSTATE │ │ │ │ - 14921: 0073521d 124 FUNC GLOBAL DEFAULT 12 object_get_root │ │ │ │ + 14921: 00735225 124 FUNC GLOBAL DEFAULT 12 object_get_root │ │ │ │ 14922: 012b233c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_TPM_GET_RTCE_BUFFER_SIZE_EVENT │ │ │ │ 14923: 005bfc85 2 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i128_chk │ │ │ │ - 14924: 006df075 104 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnt_ub │ │ │ │ + 14924: 006df07d 104 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnt_ub │ │ │ │ 14925: 0061574d 4 FUNC GLOBAL DEFAULT 12 helper_vfp_set_fpscr │ │ │ │ - 14926: 0072be81 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_msi_route │ │ │ │ + 14926: 0072be89 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_msi_route │ │ │ │ 14927: 01302e52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MDEV_DSTATE │ │ │ │ - 14928: 0073fca1 504 FUNC GLOBAL DEFAULT 12 qio_channel_socket_accept │ │ │ │ + 14928: 0073fca9 504 FUNC GLOBAL DEFAULT 12 qio_channel_socket_accept │ │ │ │ 14929: 011f5f38 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfabdh │ │ │ │ 14930: 01302856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DEVICE_SET_UA_DSTATE │ │ │ │ - 14931: 007826dd 172 FUNC GLOBAL DEFAULT 12 blk_co_zone_report │ │ │ │ - 14932: 0086859d 192 FUNC GLOBAL DEFAULT 12 parse_qapi_name │ │ │ │ + 14931: 007826e5 172 FUNC GLOBAL DEFAULT 12 blk_co_zone_report │ │ │ │ + 14932: 008685a5 192 FUNC GLOBAL DEFAULT 12 parse_qapi_name │ │ │ │ 14933: 011fe6d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld42w │ │ │ │ - 14934: 006df171 148 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnt_uh │ │ │ │ - 14935: 008936a5 200 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_part │ │ │ │ + 14934: 006df179 148 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnt_uh │ │ │ │ + 14935: 008936ad 200 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_part │ │ │ │ 14936: 0056e309 80 FUNC GLOBAL DEFAULT 12 ram_mig_init │ │ │ │ 14937: 012a8780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_NEW_EVENT │ │ │ │ - 14938: 0087e12d 172 FUNC GLOBAL DEFAULT 12 fifo8_drop │ │ │ │ + 14938: 0087e135 172 FUNC GLOBAL DEFAULT 12 fifo8_drop │ │ │ │ 14939: 013029c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIT_IOPORT_WRITE_DSTATE │ │ │ │ 14940: 00588241 6 FUNC GLOBAL DEFAULT 12 qemu_sendv_packet │ │ │ │ 14941: 01301e4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_IRQ_CLEAR_DSTATE │ │ │ │ 14942: 00297549 52 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits_common │ │ │ │ 14943: 003368e1 54 FUNC GLOBAL DEFAULT 12 qdev_hotunplug_allowed │ │ │ │ 14944: 0039d561 34 FUNC GLOBAL DEFAULT 12 virtio_input_find_config │ │ │ │ 14945: 013033c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SCANOUT_TEXTURE_DSTATE │ │ │ │ 14946: 011f5eb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfabds │ │ │ │ 14947: 005607c9 16 FUNC GLOBAL DEFAULT 12 multifd_get_recv_data │ │ │ │ 14948: 011fe650 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld43b │ │ │ │ - 14949: 00a7e960 3 OBJECT GLOBAL DEFAULT 14 sense_code_I_T_NEXUS_LOSS │ │ │ │ + 14949: 00a7e978 3 OBJECT GLOBAL DEFAULT 14 sense_code_I_T_NEXUS_LOSS │ │ │ │ 14950: 01301722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDCTRL_TC_PULSE_DSTATE │ │ │ │ 14951: 00559edd 268 FUNC GLOBAL DEFAULT 12 migrate_send_rp_req_pages │ │ │ │ 14952: 012aed94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_OTP_PROG_BIT_EVENT │ │ │ │ 14953: 00443801 1140 FUNC GLOBAL DEFAULT 12 pci_default_write_config │ │ │ │ - 14954: 00802ccd 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot │ │ │ │ - 14955: 0076e415 164 FUNC GLOBAL DEFAULT 12 block_job_change_locked │ │ │ │ + 14954: 00802cd5 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot │ │ │ │ + 14955: 0076e41d 164 FUNC GLOBAL DEFAULT 12 block_job_change_locked │ │ │ │ 14956: 00562589 264 FUNC GLOBAL DEFAULT 12 multifd_send_zero_page_detect │ │ │ │ 14957: 012b0c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_DUMMY_EVENT │ │ │ │ 14958: 003062a9 104 FUNC GLOBAL DEFAULT 12 acpi_ghes_add_fw_cfg │ │ │ │ - 14959: 0086efa5 92 FUNC GLOBAL DEFAULT 12 qdict_get_try_bool │ │ │ │ + 14959: 0086efad 92 FUNC GLOBAL DEFAULT 12 qdict_get_try_bool │ │ │ │ 14960: 011fe5cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld43h │ │ │ │ 14961: 01301a28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_PREPARE_BUF_DSTATE │ │ │ │ 14962: 013013e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_META_REPLY_DSTATE │ │ │ │ 14963: 0130157e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_OST_EV_DSTATE │ │ │ │ - 14964: 0075b161 224 FUNC GLOBAL DEFAULT 12 drive_add │ │ │ │ + 14964: 0075b169 224 FUNC GLOBAL DEFAULT 12 drive_add │ │ │ │ 14965: 0053a885 344 FUNC GLOBAL DEFAULT 12 address_space_write_cached_slow │ │ │ │ 14966: 013018a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SEND_EVENTS_VM_STOPPED_DSTATE │ │ │ │ - 14967: 00851d15 232 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed │ │ │ │ + 14967: 00851d1d 232 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed │ │ │ │ 14968: 012ab05c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_DISABLE_EVENT │ │ │ │ 14969: 0130269e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_SELECTION_DSTATE │ │ │ │ 14970: 012ac1b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_TX_DESC_OWNER_EVENT │ │ │ │ 14971: 005c1381 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i64_chk │ │ │ │ 14972: 012b7578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QLIST_END_EVENT │ │ │ │ 14973: 012b9640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_CLEAR_EVENT │ │ │ │ - 14974: 008453ed 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties │ │ │ │ + 14974: 008453f5 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties │ │ │ │ 14975: 012a97ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_TRANSLATION_WRITE_EVENT │ │ │ │ - 14976: 007709d5 208 FUNC GLOBAL DEFAULT 12 job_start │ │ │ │ + 14976: 007709dd 208 FUNC GLOBAL DEFAULT 12 job_start │ │ │ │ 14977: 012a98fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_SET_IRQS_EVENT │ │ │ │ 14978: 0067f655 168 FUNC GLOBAL DEFAULT 12 gen_sshl_i64 │ │ │ │ 14979: 012b0118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_CLEAR_EVENT │ │ │ │ 14980: 0121a598 121 OBJECT GLOBAL DEFAULT 24 JobSTT │ │ │ │ 14981: 0130366c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_CANCEL_DSTATE │ │ │ │ 14982: 0130122e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_READ_TABLE_DSTATE │ │ │ │ - 14983: 0084ea25 188 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo │ │ │ │ + 14983: 0084ea2d 188 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo │ │ │ │ 14984: 004e4f1d 436 FUNC GLOBAL DEFAULT 12 vfio_user_connect_dev │ │ │ │ 14985: 012bb950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT64_EVENT │ │ │ │ 14986: 012a9d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_SET_IRQ_EVENT │ │ │ │ 14987: 005d1561 128 FUNC GLOBAL DEFAULT 12 helper_gvec_shr16i │ │ │ │ - 14988: 00855c61 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions_members │ │ │ │ + 14988: 00855c69 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions_members │ │ │ │ 14989: 012a4694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_POLLOUT_EVENT │ │ │ │ - 14990: 00859e4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroupList │ │ │ │ - 14991: 00850175 142 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionList │ │ │ │ - 14992: 0071db0d 320 FUNC GLOBAL DEFAULT 12 virtio_set_status │ │ │ │ - 14993: 007a9b29 176 FUNC GLOBAL DEFAULT 12 qcow2_cache_write │ │ │ │ + 14990: 00859e55 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroupList │ │ │ │ + 14991: 0085017d 142 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionList │ │ │ │ + 14992: 0071db15 320 FUNC GLOBAL DEFAULT 12 virtio_set_status │ │ │ │ + 14993: 007a9b31 176 FUNC GLOBAL DEFAULT 12 qcow2_cache_write │ │ │ │ 14994: 00400211 6 FUNC GLOBAL DEFAULT 12 igb_core_reset │ │ │ │ 14995: 01217b98 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_addd │ │ │ │ 14996: 01301cf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_ACCEPT_DSTATE │ │ │ │ - 14997: 00877795 112 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_free │ │ │ │ + 14997: 0087779d 112 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_free │ │ │ │ 14998: 012a286c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OBJECT_DYNAMIC_CAST_ASSERT_EVENT │ │ │ │ - 14999: 007e8921 356 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_read_all │ │ │ │ + 14999: 007e8929 356 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_read_all │ │ │ │ 15000: 002c7a8d 74 FUNC GLOBAL DEFAULT 12 update_displaychangelistener │ │ │ │ 15001: 011fe548 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld43w │ │ │ │ - 15002: 007441a9 52 FUNC GLOBAL DEFAULT 12 qio_channel_writev_all │ │ │ │ - 15003: 008396dd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_recover │ │ │ │ + 15002: 007441b1 52 FUNC GLOBAL DEFAULT 12 qio_channel_writev_all │ │ │ │ + 15003: 008396e5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_recover │ │ │ │ 15004: 012b480c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_BUFS_THREAD_START_EVENT │ │ │ │ - 15005: 0071de19 50 FUNC GLOBAL DEFAULT 12 virtio_queue_set_shadow_avail_idx │ │ │ │ + 15005: 0071de21 50 FUNC GLOBAL DEFAULT 12 virtio_queue_set_shadow_avail_idx │ │ │ │ 15006: 01303e0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_RAM_BLOCK_ADDED_DSTATE │ │ │ │ 15007: 01217ca0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_addh │ │ │ │ - 15008: 00763d49 140 FUNC GLOBAL DEFAULT 12 bdrv_parse_discard_flags │ │ │ │ - 15009: 006f601d 148 FUNC GLOBAL DEFAULT 12 helper_gvec_sshl_b │ │ │ │ + 15008: 00763d51 140 FUNC GLOBAL DEFAULT 12 bdrv_parse_discard_flags │ │ │ │ + 15009: 006f6025 148 FUNC GLOBAL DEFAULT 12 helper_gvec_sshl_b │ │ │ │ 15010: 005d1df9 124 FUNC GLOBAL DEFAULT 12 helper_gvec_shr16v │ │ │ │ - 15011: 00807b7d 132 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckMode │ │ │ │ - 15012: 00783d89 148 FUNC GLOBAL DEFAULT 12 blk_add_aio_context_notifier │ │ │ │ + 15011: 00807b85 132 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckMode │ │ │ │ + 15012: 00783d91 148 FUNC GLOBAL DEFAULT 12 blk_add_aio_context_notifier │ │ │ │ 15013: 01302942 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_SELECT_DSTATE │ │ │ │ 15014: 012ae664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ASQADDR_HI_EVENT │ │ │ │ 15015: 0059d3d1 232 FUNC GLOBAL DEFAULT 12 replay_reverse_continue │ │ │ │ - 15016: 00780fcd 196 FUNC GLOBAL DEFAULT 12 blk_new │ │ │ │ - 15017: 006d0625 142 FUNC GLOBAL DEFAULT 12 helper_mve_vldrw_sg_wb_uw │ │ │ │ - 15018: 006f60b1 148 FUNC GLOBAL DEFAULT 12 helper_gvec_sshl_h │ │ │ │ + 15016: 00780fd5 196 FUNC GLOBAL DEFAULT 12 blk_new │ │ │ │ + 15017: 006d062d 142 FUNC GLOBAL DEFAULT 12 helper_mve_vldrw_sg_wb_uw │ │ │ │ + 15018: 006f60b9 148 FUNC GLOBAL DEFAULT 12 helper_gvec_sshl_h │ │ │ │ 15019: 012afb68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_REALIZE_TYPE_EVENT │ │ │ │ 15020: 012ae874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_DESCR_LIST_EVENT │ │ │ │ 15021: 01301594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_ADC_ENGINE_READ_DSTATE │ │ │ │ 15022: 00341f01 18 FUNC GLOBAL DEFAULT 12 cxl_event_insert │ │ │ │ 15023: 0130336c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_GL_GFX_SWITCH_DSTATE │ │ │ │ 15024: 01302aea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_CONFIG_DSTATE │ │ │ │ 15025: 012b04a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_EVENT │ │ │ │ 15026: 01217c1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_adds │ │ │ │ 15027: 012a9b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IAR1_READ_EVENT │ │ │ │ 15028: 00523379 6 FUNC GLOBAL DEFAULT 12 qemu_cpu_is_self │ │ │ │ 15029: 01216dac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_cmpd │ │ │ │ 15030: 0032f849 140 FUNC GLOBAL DEFAULT 12 load_targphys_hex_as │ │ │ │ 15031: 01216eb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_cmph │ │ │ │ 15032: 012bafd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_YANK_EVENT │ │ │ │ - 15033: 00713501 118 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_finalize │ │ │ │ + 15033: 00713509 118 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_finalize │ │ │ │ 15034: 005f7d41 8 FUNC GLOBAL DEFAULT 12 alle1_tlbmask │ │ │ │ 15035: 012a59c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_PTW_LEVEL_EVENT │ │ │ │ - 15036: 0080469d 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap │ │ │ │ + 15036: 008046a5 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap │ │ │ │ 15037: 011e938c 132 OBJECT GLOBAL DEFAULT 24 helper_info_exception_with_syndrome_el │ │ │ │ 15038: 011ddbc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr16i │ │ │ │ 15039: 012b5778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_CALL_EVENT │ │ │ │ 15040: 01216e30 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_cmps │ │ │ │ 15041: 01301108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_BUG1717_WORKAROUND_DSTATE │ │ │ │ 15042: 002be97d 276 FUNC GLOBAL DEFAULT 12 float128_maximum_number │ │ │ │ 15043: 012b59f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_LISTEN_EVENT │ │ │ │ 15044: 0055341d 16 FUNC GLOBAL DEFAULT 12 cpr_get_incoming_mode │ │ │ │ - 15045: 0080bb49 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor_members │ │ │ │ + 15045: 0080bb51 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor_members │ │ │ │ 15046: 011db728 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus8 │ │ │ │ 15047: 01302d7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_DEVICE_CONFIG_STATE_DSTATE │ │ │ │ 15048: 00542de1 102 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove_all │ │ │ │ 15049: 012bb37c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_ATTESTATION_REPORT_EVENT │ │ │ │ - 15050: 008262b1 188 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo │ │ │ │ + 15050: 008262b9 188 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo │ │ │ │ 15051: 012b7bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANNOUNCE_SELF_ITER_EVENT │ │ │ │ 15052: 00383fa5 124 FUNC GLOBAL DEFAULT 12 smbus_write_block │ │ │ │ 15053: 01302db4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_AVAILABLE_DSTATE │ │ │ │ 15054: 012bb9e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_ENUM_EVENT │ │ │ │ - 15055: 007432a5 260 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full │ │ │ │ + 15055: 007432ad 260 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full │ │ │ │ 15056: 012a5cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_CODEC_WRITE_EVENT │ │ │ │ 15057: 01303224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_QUEUE_PAGES_DSTATE │ │ │ │ 15058: 012a967c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_WRITE_EVENT │ │ │ │ 15059: 012059d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sshl_b │ │ │ │ 15060: 013028f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_RX_DSTATE │ │ │ │ 15061: 01301c1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_WRITE_DSTATE │ │ │ │ 15062: 012b94b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ 15063: 011dd384 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr16v │ │ │ │ - 15064: 00713579 1776 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_setup │ │ │ │ + 15064: 00713581 1776 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_setup │ │ │ │ 15065: 01183688 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_off_auto_pcibar │ │ │ │ 15066: 01303590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_MERGE_DSTATE │ │ │ │ 15067: 0130274a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_INVALID_WRITE_DSTATE │ │ │ │ 15068: 00541a6d 256 FUNC GLOBAL DEFAULT 12 runstate_set │ │ │ │ 15069: 0120594c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sshl_h │ │ │ │ - 15070: 0089da15 4 FUNC GLOBAL DEFAULT 12 trace_init_backends │ │ │ │ + 15070: 0089da1d 4 FUNC GLOBAL DEFAULT 12 trace_init_backends │ │ │ │ 15071: 012b70b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RATE_LIMIT_PRE_EVENT │ │ │ │ 15072: 013037a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_IOTHREADS_DSTATE │ │ │ │ 15073: 012a737c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_VRAM_READ_EVENT │ │ │ │ 15074: 012ac358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_UPDATE_RX_IRQ_EVENT │ │ │ │ 15075: 00392219 168 FUNC GLOBAL DEFAULT 12 ahci_reset │ │ │ │ - 15076: 006da97d 164 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullb_scalarh │ │ │ │ + 15076: 006da985 164 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullb_scalarh │ │ │ │ 15077: 012b3534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_ENTER_EVENT │ │ │ │ 15078: 012bbc2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_UNREGISTER_MEMORY_FAILED_EVENT │ │ │ │ 15079: 013035fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_CHANGE_DSTATE │ │ │ │ - 15080: 008915bd 348 FUNC GLOBAL DEFAULT 12 socket_address_flatten │ │ │ │ - 15081: 008a7055 146 FUNC GLOBAL DEFAULT 12 vduse_dev_update_config │ │ │ │ + 15080: 008915c5 348 FUNC GLOBAL DEFAULT 12 socket_address_flatten │ │ │ │ + 15081: 008a705d 146 FUNC GLOBAL DEFAULT 12 vduse_dev_update_config │ │ │ │ 15082: 012a4a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PASSTHROUGH_HANDLE_REQUEST_EVENT │ │ │ │ 15083: 002c6865 128 FUNC GLOBAL DEFAULT 12 qemu_clipboard_set_data │ │ │ │ 15084: 01302afc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_COMPLETE_DSTATE │ │ │ │ 15085: 0067f87d 92 FUNC GLOBAL DEFAULT 12 gen_uqadd_d │ │ │ │ 15086: 012b268c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_FLAG_NOT_WRITABLE_EVENT │ │ │ │ - 15087: 0085d109 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeOptions │ │ │ │ + 15087: 0085d111 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeOptions │ │ │ │ 15088: 01300e0b 1 OBJECT GLOBAL DEFAULT 25 mshv_allowed │ │ │ │ 15089: 01301d54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_INTERRUPT_PEER_DSTATE │ │ │ │ 15090: 005cbb7d 84 FUNC GLOBAL DEFAULT 12 tcg_gen_or_vec │ │ │ │ - 15091: 006e3f11 360 FUNC GLOBAL DEFAULT 12 helper_mve_vfcadd90h │ │ │ │ + 15091: 006e3f19 360 FUNC GLOBAL DEFAULT 12 helper_mve_vfcadd90h │ │ │ │ 15092: 002cc39d 212 FUNC GLOBAL DEFAULT 12 qemu_input_queue_abs │ │ │ │ 15093: 012b47fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_BUFS_THREAD_END_EVENT │ │ │ │ 15094: 00570739 264 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_advise │ │ │ │ 15095: 0066fb89 156 FUNC GLOBAL DEFAULT 12 aspeed_soc_uart_set_chr │ │ │ │ 15096: 012b4b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_PROBE_EVENT │ │ │ │ 15097: 0053d719 252 FUNC GLOBAL DEFAULT 12 qdev_set_id │ │ │ │ 15098: 00533c3d 20 FUNC GLOBAL DEFAULT 12 cpu_get_address_space │ │ │ │ 15099: 011e2fd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxw_le │ │ │ │ 15100: 002fc5e5 88 FUNC GLOBAL DEFAULT 12 aml_refof │ │ │ │ - 15101: 006daa21 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullb_scalarw │ │ │ │ + 15101: 006daa29 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullb_scalarw │ │ │ │ 15102: 00547aa1 40 FUNC GLOBAL DEFAULT 12 host_memory_backend_get_name │ │ │ │ 15103: 011ff0a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrd_sg_os_ud │ │ │ │ - 15104: 006e4079 360 FUNC GLOBAL DEFAULT 12 helper_mve_vfcadd90s │ │ │ │ + 15104: 006e4081 360 FUNC GLOBAL DEFAULT 12 helper_mve_vfcadd90s │ │ │ │ 15105: 01302c52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EXIT_DSTATE │ │ │ │ 15106: 012f1180 4 OBJECT GLOBAL DEFAULT 25 tcg_splitwx_diff │ │ │ │ 15107: 01302fb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_SECTION_DSTATE │ │ │ │ 15108: 012a4c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SETATTR_RETURN_EVENT │ │ │ │ 15109: 01303da4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_NULL_DSTATE │ │ │ │ 15110: 012ba58c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 15111: 012b1168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_BUS_DRAINED_END_EVENT │ │ │ │ 15112: 012b21c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_EVENT │ │ │ │ - 15113: 00875ad1 8 FUNC GLOBAL DEFAULT 12 aio_pending │ │ │ │ - 15114: 006e82d5 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmple_scalarh │ │ │ │ - 15115: 006f6611 112 FUNC GLOBAL DEFAULT 12 helper_gvec_cge0_b │ │ │ │ + 15113: 00875ad9 8 FUNC GLOBAL DEFAULT 12 aio_pending │ │ │ │ + 15114: 006e82dd 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmple_scalarh │ │ │ │ + 15115: 006f6619 112 FUNC GLOBAL DEFAULT 12 helper_gvec_cge0_b │ │ │ │ 15116: 012b1028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_WRITE_EVENT │ │ │ │ 15117: 012b0098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_CALL_EVENT │ │ │ │ 15118: 01302c5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_QUEUE_DSTATE │ │ │ │ 15119: 013011ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_CREATE_OPTS_DSTATE │ │ │ │ - 15120: 00852309 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutputList │ │ │ │ + 15120: 00852311 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutputList │ │ │ │ 15121: 013025e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_DSTATE │ │ │ │ - 15122: 00882e59 160 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse │ │ │ │ + 15122: 00882e61 160 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse │ │ │ │ 15123: 002f0ffd 66 FUNC GLOBAL DEFAULT 12 pdu_alloc │ │ │ │ 15124: 01303786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ADD_FD_DSTATE │ │ │ │ 15125: 01301a30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADMAP_DSTATE │ │ │ │ - 15126: 006f6839 104 FUNC GLOBAL DEFAULT 12 helper_gvec_cge0_h │ │ │ │ + 15126: 006f6841 104 FUNC GLOBAL DEFAULT 12 helper_gvec_cge0_h │ │ │ │ 15127: 012b9750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_COMMIT_EVENT │ │ │ │ 15128: 01303df4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_MAP_BAR_DSTATE │ │ │ │ - 15129: 006e84cd 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmple_scalars │ │ │ │ + 15129: 006e84d5 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmple_scalars │ │ │ │ 15130: 012afb98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_BLOCKSIZE_EVENT │ │ │ │ 15131: 0130309a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FD_OUTGOING_DSTATE │ │ │ │ 15132: 01302072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ATTACH_EBPF_DSTATE │ │ │ │ 15133: 01302c7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_MMIO_WRITEW_DSTATE │ │ │ │ 15134: 013014fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_RCANCEL_DSTATE │ │ │ │ 15135: 005ca669 48 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i32 │ │ │ │ 15136: 0059b135 128 FUNC GLOBAL DEFAULT 12 replay_save_instructions │ │ │ │ @@ -15143,552 +15143,552 @@ │ │ │ │ 15139: 00563089 136 FUNC GLOBAL DEFAULT 12 qmp_query_migrate_capabilities │ │ │ │ 15140: 012a50b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_INFO_EVENT │ │ │ │ 15141: 011e3708 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminw_le │ │ │ │ 15142: 012a85d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_EVENT │ │ │ │ 15143: 0066f7b5 48 FUNC GLOBAL DEFAULT 12 aspeed_create_pca9552 │ │ │ │ 15144: 012a987c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_BADREAD_EVENT │ │ │ │ 15145: 01303e60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_MOVE_EMPTY_DSTATE │ │ │ │ - 15146: 00884f21 48 FUNC GLOBAL DEFAULT 12 qdist_xmax │ │ │ │ + 15146: 00884f29 48 FUNC GLOBAL DEFAULT 12 qdist_xmax │ │ │ │ 15147: 01302370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_SIZE_DSTATE │ │ │ │ 15148: 013013b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_UNKNOWN_ERROR_DSTATE │ │ │ │ 15149: 0053a685 92 FUNC GLOBAL DEFAULT 12 address_space_cache_invalidate │ │ │ │ 15150: 002c2805 24 FUNC GLOBAL DEFAULT 12 accel_cpu_instance_init │ │ │ │ 15151: 0066f7e5 48 FUNC GLOBAL DEFAULT 12 aspeed_create_pca9554 │ │ │ │ 15152: 006816c9 104 FUNC GLOBAL DEFAULT 12 gen_neon_uqrshl │ │ │ │ 15153: 01301266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DONE_REQ_DSTATE │ │ │ │ 15154: 012b7d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_BLOCK_ATTRIBUTES_STATE_CHANGE_EVENT │ │ │ │ 15155: 005864b5 124 FUNC GLOBAL DEFAULT 12 hmp_netdev_del │ │ │ │ 15156: 00561405 64 FUNC GLOBAL DEFAULT 12 multifd_device_state_supported │ │ │ │ - 15157: 007d2a85 46 FUNC GLOBAL DEFAULT 12 qed_read_l1_table_sync │ │ │ │ + 15157: 007d2a8d 46 FUNC GLOBAL DEFAULT 12 qed_read_l1_table_sync │ │ │ │ 15158: 0130134a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_ASYNC_DSTATE │ │ │ │ 15159: 0066e45d 124 FUNC GLOBAL DEFAULT 12 board_soc_type │ │ │ │ 15160: 012b53e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_UPDATE_PAGE_SIZE_MASK_EVENT │ │ │ │ 15161: 012a2eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_APPEND_COMPLETE_EVENT │ │ │ │ 15162: 012b34d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_OTHER_SPEED_CONFIG_EVENT │ │ │ │ - 15163: 0081f519 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOpenOptions │ │ │ │ + 15163: 0081f521 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOpenOptions │ │ │ │ 15164: 012ba13c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_IRQ_EVENT │ │ │ │ 15165: 002c3d1d 76 FUNC GLOBAL DEFAULT 12 helper_uhsub8 │ │ │ │ 15166: 002b6b79 260 FUNC GLOBAL DEFAULT 12 floatx80_round_to_int │ │ │ │ - 15167: 008106f9 260 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_REPORT_BAD_arg_members │ │ │ │ + 15167: 00810701 260 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_REPORT_BAD_arg_members │ │ │ │ 15168: 011ec9b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmple_scalarb │ │ │ │ 15169: 00341f91 228 FUNC GLOBAL DEFAULT 12 cxl_event_get_records │ │ │ │ - 15170: 008a0a59 200 FUNC GLOBAL DEFAULT 12 visit_type_SevLaunchMeasureInfo │ │ │ │ + 15170: 008a0a61 200 FUNC GLOBAL DEFAULT 12 visit_type_SevLaunchMeasureInfo │ │ │ │ 15171: 002c408d 244 FUNC GLOBAL DEFAULT 12 helper_crypto_aesd │ │ │ │ 15172: 01205ef8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_cge0_b │ │ │ │ 15173: 005126c9 148 FUNC GLOBAL DEFAULT 12 hmp_ringbuf_write │ │ │ │ 15174: 01302f2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_POPPED_DSTATE │ │ │ │ 15175: 002b8521 192 FUNC GLOBAL DEFAULT 12 float32_to_int32_round_to_zero │ │ │ │ 15176: 013010ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_COMPLETE_DSTATE │ │ │ │ 15177: 002c3f99 244 FUNC GLOBAL DEFAULT 12 helper_crypto_aese │ │ │ │ 15178: 01301af4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_WRITE_KEYBOARD_DSTATE │ │ │ │ 15179: 01302758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_READ_UNKNOWN_DSTATE │ │ │ │ - 15180: 00893381 82 FUNC GLOBAL DEFAULT 12 hbitmap_reset_all │ │ │ │ + 15180: 00893389 82 FUNC GLOBAL DEFAULT 12 hbitmap_reset_all │ │ │ │ 15181: 011ec92c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmple_scalarh │ │ │ │ 15182: 0045ad81 144 FUNC GLOBAL DEFAULT 12 scsi_req_build_sense │ │ │ │ 15183: 012b5bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_START_EVENT │ │ │ │ 15184: 01178120 12 OBJECT GLOBAL DEFAULT 21 BlockdevVmdkSubformat_lookup │ │ │ │ 15185: 002fa8ad 812 FUNC GLOBAL DEFAULT 12 aml_gpio_int │ │ │ │ 15186: 01301402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_DELAYED_DSTATE │ │ │ │ 15187: 013027e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_COMPLETE_DSTATE │ │ │ │ 15188: 01205e74 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_cge0_h │ │ │ │ 15189: 01302912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_TX_APPEND_FF_DSTATE │ │ │ │ 15190: 003028bd 164 FUNC GLOBAL DEFAULT 12 nvdimm_build_srat │ │ │ │ 15191: 01301f2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_DIAG_MEM_READB_DSTATE │ │ │ │ 15192: 012ab24c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_RPM_EVENT │ │ │ │ - 15193: 00853ff1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfo │ │ │ │ - 15194: 0089e089 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_comparison │ │ │ │ - 15195: 007e8279 384 FUNC GLOBAL DEFAULT 12 blk_ioctl │ │ │ │ - 15196: 0075dab1 8 FUNC GLOBAL DEFAULT 12 qmp_query_named_block_nodes │ │ │ │ + 15193: 00853ff9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfo │ │ │ │ + 15194: 0089e091 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_comparison │ │ │ │ + 15195: 007e8281 384 FUNC GLOBAL DEFAULT 12 blk_ioctl │ │ │ │ + 15196: 0075dab9 8 FUNC GLOBAL DEFAULT 12 qmp_query_named_block_nodes │ │ │ │ 15197: 01301a70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_HOST_DEFAULT_DSTATE │ │ │ │ 15198: 01302c44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_DOORBELL_READ_DSTATE │ │ │ │ 15199: 0120a410 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcle0_d │ │ │ │ 15200: 01302ff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_GPIO_READ_DSTATE │ │ │ │ 15201: 012aaacc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_UPDATE_DATA_OUT_EVENT │ │ │ │ - 15202: 008830c9 4 FUNC GLOBAL DEFAULT 12 qemu_getauxval │ │ │ │ + 15202: 008830d1 4 FUNC GLOBAL DEFAULT 12 qemu_getauxval │ │ │ │ 15203: 002b9d91 168 FUNC GLOBAL DEFAULT 12 float16_to_uint8 │ │ │ │ - 15204: 0077633d 136 FUNC GLOBAL DEFAULT 12 replication_do_checkpoint_all │ │ │ │ + 15204: 00776345 136 FUNC GLOBAL DEFAULT 12 replication_do_checkpoint_all │ │ │ │ 15205: 013037ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_NAME_DSTATE │ │ │ │ 15206: 012b0ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_MAP_FAILED_EVENT │ │ │ │ 15207: 0120a518 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcle0_h │ │ │ │ 15208: 01302940 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_DESELECT_DSTATE │ │ │ │ 15209: 00596649 48 FUNC GLOBAL DEFAULT 12 tap_probe_has_ufo │ │ │ │ 15210: 012a704c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_COMMON_INIT_EVENT │ │ │ │ 15211: 011ec8a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmple_scalarw │ │ │ │ 15212: 012b4c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BAR4_PROBE_EVENT │ │ │ │ - 15213: 007312d1 124 FUNC GLOBAL DEFAULT 12 qdev_init_clocks │ │ │ │ + 15213: 007312d9 124 FUNC GLOBAL DEFAULT 12 qdev_init_clocks │ │ │ │ 15214: 012badb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_ACTION_EVENT │ │ │ │ 15215: 012b4004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_SKIP_ASYNC_EVENT │ │ │ │ - 15216: 00888851 204 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_main │ │ │ │ + 15216: 00888859 204 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_main │ │ │ │ 15217: 01302e60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CHECK_AF_FLR_DSTATE │ │ │ │ 15218: 01302c66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_BABBLE_DSTATE │ │ │ │ 15219: 01303302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANNOUNCE_SELF_ITER_DSTATE │ │ │ │ 15220: 01302f64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DUMP_CONFIG_DSTATE │ │ │ │ 15221: 01302aa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_COMPLETE_REQ_DSTATE │ │ │ │ 15222: 005af545 52 FUNC GLOBAL DEFAULT 12 tcg_constant_i32 │ │ │ │ 15223: 0130344a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_CUT_TEXT_EXT_DSTATE │ │ │ │ 15224: 012af274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MV64361_REGION_ENABLE_EVENT │ │ │ │ 15225: 00436da5 70 FUNC GLOBAL DEFAULT 12 nvme_attach_ns │ │ │ │ - 15226: 0084c10d 140 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress_members │ │ │ │ + 15226: 0084c115 140 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress_members │ │ │ │ 15227: 01301aca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_BUS_EXEC_CMD_DSTATE │ │ │ │ 15228: 0120a494 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcle0_s │ │ │ │ - 15229: 0070cf81 108 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_fw_dev_path │ │ │ │ + 15229: 0070cf89 108 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_fw_dev_path │ │ │ │ 15230: 0043c80d 76 FUNC GLOBAL DEFAULT 12 fw_cfg_init_mem │ │ │ │ 15231: 012afba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_EVENT │ │ │ │ 15232: 00297695 32 FUNC GLOBAL DEFAULT 12 target_machine_typename │ │ │ │ 15233: 01302e6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_WRITE_CONFIG_DSTATE │ │ │ │ 15234: 01201c74 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmaxp_d │ │ │ │ 15235: 00525285 104 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_stop │ │ │ │ 15236: 013028c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_LOOP_DSTATE │ │ │ │ 15237: 00614ca1 52 FUNC GLOBAL DEFAULT 12 helper_vfp_fcvt_f32_to_f16 │ │ │ │ - 15238: 0088d5d9 180 FUNC GLOBAL DEFAULT 12 yield_until_fd_readable │ │ │ │ - 15239: 006e29cd 62 FUNC GLOBAL DEFAULT 12 helper_mve_vpnot │ │ │ │ + 15238: 0088d5e1 180 FUNC GLOBAL DEFAULT 12 yield_until_fd_readable │ │ │ │ + 15239: 006e29d5 62 FUNC GLOBAL DEFAULT 12 helper_mve_vpnot │ │ │ │ 15240: 012af124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_UPDATE_PIM_EVENT │ │ │ │ 15241: 01178c64 12 OBJECT GLOBAL DEFAULT 21 TimeUnit_lookup │ │ │ │ 15242: 01201d7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmaxp_h │ │ │ │ 15243: 011e7ff4 132 OBJECT GLOBAL DEFAULT 24 helper_info_usat16 │ │ │ │ - 15244: 0085f811 100 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo_members │ │ │ │ + 15244: 0085f819 100 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo_members │ │ │ │ 15245: 00542985 4 FUNC GLOBAL DEFAULT 12 qemu_remove_exit_notifier │ │ │ │ 15246: 00575025 96 FUNC GLOBAL DEFAULT 12 migration_threads_remove │ │ │ │ - 15247: 008935c9 220 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_finish │ │ │ │ + 15247: 008935d1 220 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_finish │ │ │ │ 15248: 012bba50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_CHECK_LIST_EVENT │ │ │ │ 15249: 00605b89 768 FUNC GLOBAL DEFAULT 12 v8m_security_lookup │ │ │ │ 15250: 0115d95c 1572 OBJECT GLOBAL DEFAULT 21 tcg_op_defs │ │ │ │ - 15251: 00881e35 84 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict │ │ │ │ + 15251: 00881e3d 84 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict │ │ │ │ 15252: 012a6a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_READ_EVENT │ │ │ │ 15253: 0059d679 84 FUNC GLOBAL DEFAULT 12 semihosting_get_cmdline │ │ │ │ - 15254: 007bc8f9 212 FUNC GLOBAL DEFAULT 12 throttle_group_incref │ │ │ │ + 15254: 007bc901 212 FUNC GLOBAL DEFAULT 12 throttle_group_incref │ │ │ │ 15255: 01302dbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_REGISTER_DSTATE │ │ │ │ 15256: 012ba22c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMDEV_EVENT │ │ │ │ 15257: 005b3e91 10 FUNC GLOBAL DEFAULT 12 tcg_gen_mb │ │ │ │ 15258: 011f2890 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsldavxsh │ │ │ │ 15259: 002c755d 332 FUNC GLOBAL DEFAULT 12 console_handle_touch_event │ │ │ │ 15260: 01201cf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmaxp_s │ │ │ │ 15261: 01303630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_CORRECTABLE_ERROR_DSTATE │ │ │ │ 15262: 012b463c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_STATE_PENDING_EXACT_EVENT │ │ │ │ 15263: 005e81dd 84 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_data │ │ │ │ 15264: 005e3ac9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_be │ │ │ │ 15265: 012bbe1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_UNLOCK_ATTEMPT_EVENT │ │ │ │ 15266: 013035c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_SYNC_DSTATE │ │ │ │ 15267: 012b8f10 72 OBJECT GLOBAL DEFAULT 24 target_arm_trace_events │ │ │ │ - 15268: 00842dc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThreadContextProperties │ │ │ │ + 15268: 00842dc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThreadContextProperties │ │ │ │ 15269: 005cf7e1 44 FUNC GLOBAL DEFAULT 12 helper_sar_i64 │ │ │ │ 15270: 013037ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_OBJECT_ADD_DSTATE │ │ │ │ - 15271: 0085b045 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroupList │ │ │ │ + 15271: 0085b04d 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroupList │ │ │ │ 15272: 012a9b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IAR0_READ_EVENT │ │ │ │ 15273: 012b0868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_RAISE_DRQ_EVENT │ │ │ │ 15274: 011f280c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsldavxsw │ │ │ │ 15275: 01176308 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_bitmap │ │ │ │ 15276: 004f8005 180 FUNC GLOBAL DEFAULT 12 vhost_backend_update_device_iotlb │ │ │ │ - 15277: 00783139 236 FUNC GLOBAL DEFAULT 12 blk_co_pread │ │ │ │ + 15277: 00783141 236 FUNC GLOBAL DEFAULT 12 blk_co_pread │ │ │ │ 15278: 005aec19 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_ptr │ │ │ │ 15279: 012a6440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_WRITE_EVENT │ │ │ │ 15280: 0130115a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_BINARYREPLY_DSTATE │ │ │ │ 15281: 0120cccc 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmlsh_b │ │ │ │ - 15282: 0081a231 532 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket_members │ │ │ │ + 15282: 0081a239 532 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket_members │ │ │ │ 15283: 0130325c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_FIELD_EXISTS_DSTATE │ │ │ │ 15284: 01303464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_EVENT_EXT_DSTATE │ │ │ │ 15285: 0120c9b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmlsh_d │ │ │ │ - 15286: 006d613d 122 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulhb │ │ │ │ + 15286: 006d6145 122 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulhb │ │ │ │ 15287: 006103a9 194 FUNC GLOBAL DEFAULT 12 helper_neon_qabs_s8 │ │ │ │ 15288: 0120cbc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmlsh_h │ │ │ │ 15289: 01151e4c 64 OBJECT GLOBAL DEFAULT 21 vmstate_ssi_peripheral │ │ │ │ 15290: 0130379e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CONT_DSTATE │ │ │ │ - 15291: 0082210d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QCryptoAkCipherOptions_base_members │ │ │ │ + 15291: 00822115 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QCryptoAkCipherOptions_base_members │ │ │ │ 15292: 01303682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_COMPARISON_DSTATE │ │ │ │ 15293: 01303d48 16 OBJECT GLOBAL DEFAULT 25 main_loop_tlg │ │ │ │ - 15294: 008023f9 132 FUNC GLOBAL DEFAULT 12 visit_type_MirrorCopyMode │ │ │ │ + 15294: 00802401 132 FUNC GLOBAL DEFAULT 12 visit_type_MirrorCopyMode │ │ │ │ 15295: 013033c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_CURSOR_DSTATE │ │ │ │ - 15296: 0081e809 228 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo │ │ │ │ - 15297: 006d61b9 160 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulhh │ │ │ │ + 15296: 0081e811 228 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo │ │ │ │ + 15297: 006d61c1 160 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulhh │ │ │ │ 15298: 012a85a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_SHORT_MAP_EVENT │ │ │ │ - 15299: 00870d09 548 FUNC GLOBAL DEFAULT 12 json_message_process_token │ │ │ │ + 15299: 00870d11 548 FUNC GLOBAL DEFAULT 12 json_message_process_token │ │ │ │ 15300: 0130216e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_READ_UNKNOWN_DSTATE │ │ │ │ 15301: 00552845 228 FUNC GLOBAL DEFAULT 12 migration_channel_connect │ │ │ │ 15302: 005d16f1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_sar8i │ │ │ │ 15303: 012b7808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_COLO_ENABLE_EVENT │ │ │ │ 15304: 012b56c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_IRQFD_DEFERRED_FN_EVENT │ │ │ │ 15305: 00297675 32 FUNC GLOBAL DEFAULT 12 target_cpu_type │ │ │ │ 15306: 00560415 88 FUNC GLOBAL DEFAULT 12 multifd_channel_connect │ │ │ │ 15307: 011f45f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubs_scalarb │ │ │ │ 15308: 01208418 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bfmla │ │ │ │ 15309: 01302c14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_KICK_DSTATE │ │ │ │ 15310: 0120cabc 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmlsh_s │ │ │ │ 15311: 01303346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_NEW_DSTATE │ │ │ │ 15312: 012ba930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COMMAND_LINE_OPTIONS_EVENT │ │ │ │ - 15313: 008a0731 200 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestInfo │ │ │ │ + 15313: 008a0739 200 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestInfo │ │ │ │ 15314: 012ad858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_EVENT │ │ │ │ 15315: 012b99c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_REMOVE_EVENT │ │ │ │ 15316: 005c63bd 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i64 │ │ │ │ - 15317: 007fb4c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfo │ │ │ │ + 15317: 007fb4c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfo │ │ │ │ 15318: 01301958 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VALUE_WRITE_DSTATE │ │ │ │ 15319: 01301c46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_AP_WRITE_DSTATE │ │ │ │ 15320: 0130276e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_INVALID_DIR_DSTATE │ │ │ │ 15321: 011f4570 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubs_scalarh │ │ │ │ 15322: 004405d9 600 FUNC GLOBAL DEFAULT 12 msix_init │ │ │ │ 15323: 012a5b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_RELEASE_EVENT │ │ │ │ 15324: 002da149 84 FUNC GLOBAL DEFAULT 12 vnc_start_protocol │ │ │ │ 15325: 01302388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INSUFF_OPEN_RES_DSTATE │ │ │ │ 15326: 01301620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_TX_XFER_DSTATE │ │ │ │ 15327: 011f490c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhadds_scalarb │ │ │ │ 15328: 005967e1 156 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_be │ │ │ │ - 15329: 006d6259 160 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulhw │ │ │ │ + 15329: 006d6261 160 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulhw │ │ │ │ 15330: 01301950 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SCRATCH_WRITE_DSTATE │ │ │ │ - 15331: 0085fa99 140 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel_members │ │ │ │ - 15332: 00861699 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_send_key_arg_members │ │ │ │ + 15331: 0085faa1 140 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel_members │ │ │ │ + 15332: 008616a1 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_send_key_arg_members │ │ │ │ 15333: 012b68a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_THREAD_ENTRY_EVENT │ │ │ │ 15334: 0130271e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_READB_DSTATE │ │ │ │ 15335: 0130272e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_DMA_DSTATE │ │ │ │ 15336: 0043f2a1 100 FUNC GLOBAL DEFAULT 12 msi_get_message │ │ │ │ 15337: 00542d31 114 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove │ │ │ │ 15338: 011f6a0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vadci │ │ │ │ 15339: 005d1f89 136 FUNC GLOBAL DEFAULT 12 helper_gvec_sar8v │ │ │ │ 15340: 01302622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_BAD_SELECTION_DSTATE │ │ │ │ 15341: 010a8370 64 OBJECT GLOBAL DEFAULT 21 vmstate_pmbus_device │ │ │ │ 15342: 012b16f4 208 OBJECT GLOBAL DEFAULT 24 hw_ssi_trace_events │ │ │ │ 15343: 002c9c25 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fourcc │ │ │ │ - 15344: 006c2059 1608 FUNC GLOBAL DEFAULT 12 disas_neon_ls │ │ │ │ - 15345: 00740f65 84 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_watch │ │ │ │ + 15344: 006c2015 1608 FUNC GLOBAL DEFAULT 12 disas_neon_ls │ │ │ │ + 15345: 00740f6d 84 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_watch │ │ │ │ 15346: 011f4888 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhadds_scalarh │ │ │ │ 15347: 0040c1e5 308 FUNC GLOBAL DEFAULT 12 lan9118_phy_read │ │ │ │ 15348: 012a59f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OMAP1_LPG_LED_EVENT │ │ │ │ 15349: 012b5398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_HOST_RESV_REGIONS_EVENT │ │ │ │ - 15350: 0081d4dd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_remove │ │ │ │ - 15351: 007304c5 104 FUNC GLOBAL DEFAULT 12 resettable_cold_reset_fn │ │ │ │ + 15350: 0081d4e5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_remove │ │ │ │ + 15351: 007304cd 104 FUNC GLOBAL DEFAULT 12 resettable_cold_reset_fn │ │ │ │ 15352: 01301226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_NEED_CHECK_TIMER_CB_DSTATE │ │ │ │ 15353: 013014a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READLINK_DSTATE │ │ │ │ 15354: 01208208 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bfmls │ │ │ │ - 15355: 0087fd79 52 FUNC GLOBAL DEFAULT 12 qemu_config_parse │ │ │ │ - 15356: 008293c9 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions │ │ │ │ + 15355: 0087fd81 52 FUNC GLOBAL DEFAULT 12 qemu_config_parse │ │ │ │ + 15356: 008293d1 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions │ │ │ │ 15357: 013022d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_S_RESET_DSTATE │ │ │ │ 15358: 0041c1ad 4 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_pending │ │ │ │ 15359: 01301364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_RUN_DSTATE │ │ │ │ 15360: 002bddbd 244 FUNC GLOBAL DEFAULT 12 uint64_to_bfloat16_scalbn │ │ │ │ 15361: 002ff6f9 4 FUNC GLOBAL DEFAULT 12 acpi_builtin │ │ │ │ 15362: 011f44ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubs_scalarw │ │ │ │ 15363: 01302cc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_UNREALIZE_DSTATE │ │ │ │ 15364: 00399e0d 156 FUNC GLOBAL DEFAULT 12 hid_set_next_idle │ │ │ │ 15365: 012b3624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_GLBREG_READ_EVENT │ │ │ │ 15366: 005c0889 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i64_chk │ │ │ │ - 15367: 0078115d 64 FUNC GLOBAL DEFAULT 12 blk_all_next │ │ │ │ - 15368: 0085985d 84 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo_members │ │ │ │ + 15367: 00781165 64 FUNC GLOBAL DEFAULT 12 blk_all_next │ │ │ │ + 15368: 00859865 84 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo_members │ │ │ │ 15369: 012b0198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_WAIT_RESELECT_EVENT │ │ │ │ 15370: 0055607d 328 FUNC GLOBAL DEFAULT 12 hmp_calc_dirty_rate │ │ │ │ 15371: 01300f24 1 OBJECT GLOBAL DEFAULT 25 qemuio_misalign │ │ │ │ - 15372: 008a2211 58 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtentList │ │ │ │ - 15373: 00874c1d 172 FUNC GLOBAL DEFAULT 12 parse_debug_env │ │ │ │ + 15372: 008a2219 58 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtentList │ │ │ │ + 15373: 00874c25 172 FUNC GLOBAL DEFAULT 12 parse_debug_env │ │ │ │ 15374: 011f4804 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhadds_scalarw │ │ │ │ 15375: 013030e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_CLEANUP_RANGE_DSTATE │ │ │ │ 15376: 012df3d8 4 OBJECT GLOBAL DEFAULT 25 xen_xenstore_ops │ │ │ │ - 15377: 006d8889 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhxb │ │ │ │ + 15377: 006d8891 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhxb │ │ │ │ 15378: 005760ad 120 FUNC GLOBAL DEFAULT 12 qmp_query_colo_status │ │ │ │ 15379: 01302f0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_PIO_DSTATE │ │ │ │ 15380: 01301274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_STREAM_DSTATE │ │ │ │ 15381: 005e53b9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxq_be │ │ │ │ 15382: 012ad798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_UDP_EVENT │ │ │ │ 15383: 0130135c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_SOURCE_CANCEL_DSTATE │ │ │ │ - 15384: 00822b95 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_uncorrectable_errors │ │ │ │ + 15384: 00822b9d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_uncorrectable_errors │ │ │ │ 15385: 00681875 76 FUNC GLOBAL DEFAULT 12 gen_gvec_uqadd_qc │ │ │ │ 15386: 012b8a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GL_AREA_CREATE_CONTEXT_EVENT │ │ │ │ 15387: 013015d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_FIND_STE_DSTATE │ │ │ │ - 15388: 007861f9 876 FUNC GLOBAL DEFAULT 12 block_copy_state_new │ │ │ │ + 15388: 00786201 876 FUNC GLOBAL DEFAULT 12 block_copy_state_new │ │ │ │ 15389: 01301448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_SAVING_DSTATE │ │ │ │ - 15390: 008292a1 296 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions_members │ │ │ │ + 15390: 008292a9 296 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions_members │ │ │ │ 15391: 01303496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_REUSE_DSTATE │ │ │ │ 15392: 012b6b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_LOOP_EVENT │ │ │ │ 15393: 011fb44c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddb │ │ │ │ - 15394: 006d895d 236 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhxh │ │ │ │ + 15394: 006d8965 236 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhxh │ │ │ │ 15395: 0058b96d 260 FUNC GLOBAL DEFAULT 12 net_stream_data_receive │ │ │ │ 15396: 012b3d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_ITD_EVENT │ │ │ │ - 15397: 008065a9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions │ │ │ │ - 15398: 0087aa09 128 FUNC GLOBAL DEFAULT 12 module_call_init │ │ │ │ - 15399: 008029a9 132 FUNC GLOBAL DEFAULT 12 visit_type_NewImageMode │ │ │ │ + 15397: 008065b1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions │ │ │ │ + 15398: 0087aa11 128 FUNC GLOBAL DEFAULT 12 module_call_init │ │ │ │ + 15399: 008029b1 132 FUNC GLOBAL DEFAULT 12 visit_type_NewImageMode │ │ │ │ 15400: 0130316a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_STATE_TOO_BIG_DSTATE │ │ │ │ 15401: 005e6239 68 FUNC GLOBAL DEFAULT 12 icount_get_raw │ │ │ │ - 15402: 0086e5b9 104 FUNC GLOBAL DEFAULT 12 qnum_destroy_obj │ │ │ │ + 15402: 0086e5c1 104 FUNC GLOBAL DEFAULT 12 qnum_destroy_obj │ │ │ │ 15403: 00383e39 120 FUNC GLOBAL DEFAULT 12 smbus_read_word │ │ │ │ 15404: 011fb3c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddh │ │ │ │ 15405: 01302bfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_ENFORCED_LIMIT_DSTATE │ │ │ │ 15406: 002fc63d 88 FUNC GLOBAL DEFAULT 12 aml_derefof │ │ │ │ 15407: 005ea5dd 376 FUNC GLOBAL DEFAULT 12 ebpf_rss_load_fds │ │ │ │ - 15408: 0082616d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_finalize_arg_members │ │ │ │ + 15408: 00826175 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_finalize_arg_members │ │ │ │ 15409: 005af579 56 FUNC GLOBAL DEFAULT 12 tcg_constant_i64 │ │ │ │ 15410: 0052f9e1 140 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_and_clear_dirty │ │ │ │ 15411: 013032a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_START_DSTATE │ │ │ │ 15412: 012a718c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_ACTIVATED_ROWS_EVENT │ │ │ │ - 15413: 00853b9d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_accel_stats │ │ │ │ + 15413: 00853ba5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_accel_stats │ │ │ │ 15414: 00440065 32 FUNC GLOBAL DEFAULT 12 msix_uninit_exclusive_bar │ │ │ │ 15415: 005e90c1 160 FUNC GLOBAL DEFAULT 12 plugin_unregister_cb__locked │ │ │ │ 15416: 00665ec9 500 FUNC GLOBAL DEFAULT 12 gicv3_cpuif_virt_irq_fiq_update │ │ │ │ 15417: 005c64c1 156 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl16i_i64 │ │ │ │ - 15418: 006d2761 74 FUNC GLOBAL DEFAULT 12 helper_mve_vnegb │ │ │ │ - 15419: 006d8a49 224 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhxw │ │ │ │ + 15418: 006d2769 74 FUNC GLOBAL DEFAULT 12 helper_mve_vnegb │ │ │ │ + 15419: 006d8a51 224 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhxw │ │ │ │ 15420: 01302bca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ASYNC_PACKET_COMPLETE_DSTATE │ │ │ │ 15421: 012aa8bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_REALIZE_EVENT │ │ │ │ 15422: 005fb0bd 72 FUNC GLOBAL DEFAULT 12 aa64_va_parameter_tbi │ │ │ │ - 15423: 00836ddd 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfoList │ │ │ │ - 15424: 007fd159 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefOrNull │ │ │ │ + 15423: 00836de5 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfoList │ │ │ │ + 15424: 007fd161 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefOrNull │ │ │ │ 15425: 005cf5dd 18 FUNC GLOBAL DEFAULT 12 tcg_cflags_has │ │ │ │ 15426: 012b5a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_FOUND_EVENT │ │ │ │ 15427: 012a84e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_EVENT │ │ │ │ 15428: 005deca1 124 FUNC GLOBAL DEFAULT 12 cpu_st16_mmu │ │ │ │ - 15429: 006d27ad 104 FUNC GLOBAL DEFAULT 12 helper_mve_vnegh │ │ │ │ + 15429: 006d27b5 104 FUNC GLOBAL DEFAULT 12 helper_mve_vnegh │ │ │ │ 15430: 011fb344 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddw │ │ │ │ 15431: 01301e7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_SET_FACTOR_DSTATE │ │ │ │ 15432: 005540e5 24 FUNC GLOBAL DEFAULT 12 cpr_exec_init │ │ │ │ - 15433: 008255d5 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMemberList │ │ │ │ + 15433: 008255dd 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMemberList │ │ │ │ 15434: 012b1664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_UPDATE_IRQ_EVENT │ │ │ │ 15435: 012b0dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_COMMAND_COMPLETE_EVENT │ │ │ │ 15436: 012a59a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_PTW_PAGE_PTE_EVENT │ │ │ │ 15437: 012b6f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_TRANSFERRED_EVENT │ │ │ │ 15438: 005e51a9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminq_be │ │ │ │ 15439: 01302a9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_SCSI_CMD_DSTATE │ │ │ │ 15440: 011e2268 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchq_be │ │ │ │ - 15441: 006e44b1 248 FUNC GLOBAL DEFAULT 12 helper_mve_vfmah │ │ │ │ + 15441: 006e44b9 248 FUNC GLOBAL DEFAULT 12 helper_mve_vfmah │ │ │ │ 15442: 013037d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_TYPES_DSTATE │ │ │ │ - 15443: 006d2f7d 86 FUNC GLOBAL DEFAULT 12 helper_mve_vsubb │ │ │ │ + 15443: 006d2f85 86 FUNC GLOBAL DEFAULT 12 helper_mve_vsubb │ │ │ │ 15444: 012b7988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_RECV_BITMAP_EVENT │ │ │ │ 15445: 013029f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_INVALID_DSTATE │ │ │ │ - 15446: 007e3d59 420 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_sync │ │ │ │ - 15447: 0074a94d 50 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_free │ │ │ │ - 15448: 006d2fd5 108 FUNC GLOBAL DEFAULT 12 helper_mve_vsubh │ │ │ │ + 15446: 007e3d61 420 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_sync │ │ │ │ + 15447: 0074a955 50 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_free │ │ │ │ + 15448: 006d2fdd 108 FUNC GLOBAL DEFAULT 12 helper_mve_vsubh │ │ │ │ 15449: 005439f1 480 FUNC GLOBAL DEFAULT 12 qemu_fdt_node_unit_path │ │ │ │ 15450: 005db909 12 FUNC GLOBAL DEFAULT 12 tlb_flush_all_cpus_synced │ │ │ │ 15451: 012a7c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DEBUG_EXEC_STALL_EVENT │ │ │ │ 15452: 01302dc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_LISTENER_REGION_ADD_SKIP_DSTATE │ │ │ │ - 15453: 006d2815 104 FUNC GLOBAL DEFAULT 12 helper_mve_vnegw │ │ │ │ + 15453: 006d281d 104 FUNC GLOBAL DEFAULT 12 helper_mve_vnegw │ │ │ │ 15454: 0066bd4d 548 FUNC GLOBAL DEFAULT 12 armv7m_nvic_acknowledge_irq │ │ │ │ 15455: 0055cded 22 FUNC GLOBAL DEFAULT 12 migration_has_failed │ │ │ │ - 15456: 006e45a9 240 FUNC GLOBAL DEFAULT 12 helper_mve_vfmas │ │ │ │ + 15456: 006e45b1 240 FUNC GLOBAL DEFAULT 12 helper_mve_vfmas │ │ │ │ 15457: 012b84ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_UPDATE_EVENT │ │ │ │ 15458: 01183728 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_mig_mode │ │ │ │ 15459: 0114bca4 64 OBJECT GLOBAL DEFAULT 21 vmstate_pcihost │ │ │ │ 15460: 010ab344 64 OBJECT GLOBAL DEFAULT 21 vmstate_ipack_device │ │ │ │ 15461: 012bb0ac 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_acpi_hest_trace_events_trace_events │ │ │ │ - 15462: 0088e339 52 FUNC GLOBAL DEFAULT 12 thread_pool_set_max_threads │ │ │ │ - 15463: 00894185 276 FUNC GLOBAL DEFAULT 12 qemu_hexdump │ │ │ │ + 15462: 0088e341 52 FUNC GLOBAL DEFAULT 12 thread_pool_set_max_threads │ │ │ │ + 15463: 0089418d 276 FUNC GLOBAL DEFAULT 12 qemu_hexdump │ │ │ │ 15464: 012a910c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_WRITEW_EVENT │ │ │ │ 15465: 005c16b1 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i64_chk │ │ │ │ - 15466: 006dc855 100 FUNC GLOBAL DEFAULT 12 helper_mve_vabavsb │ │ │ │ + 15466: 006dc85d 100 FUNC GLOBAL DEFAULT 12 helper_mve_vabavsb │ │ │ │ 15467: 01302c8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DMA_ERROR_DSTATE │ │ │ │ - 15468: 008a0c79 136 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_sev_inject_launch_secret_arg_members │ │ │ │ - 15469: 00855961 284 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions_members │ │ │ │ - 15470: 0075cda9 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot │ │ │ │ + 15468: 008a0c81 136 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_sev_inject_launch_secret_arg_members │ │ │ │ + 15469: 00855969 284 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions_members │ │ │ │ + 15470: 0075cdb1 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot │ │ │ │ 15471: 012b67c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_OUTGOING_ERROR_EVENT │ │ │ │ 15472: 01302a20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_PREPARE_TO_SUSPEND_DSTATE │ │ │ │ 15473: 012b3c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_SCHEDULE_STOP_EVENT │ │ │ │ 15474: 011f2998 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsldavsh │ │ │ │ - 15475: 006d3041 112 FUNC GLOBAL DEFAULT 12 helper_mve_vsubw │ │ │ │ - 15476: 0070f21d 168 FUNC GLOBAL DEFAULT 12 vfio_address_space_get │ │ │ │ + 15475: 006d3049 112 FUNC GLOBAL DEFAULT 12 helper_mve_vsubw │ │ │ │ + 15476: 0070f225 168 FUNC GLOBAL DEFAULT 12 vfio_address_space_get │ │ │ │ 15477: 005a7435 192 FUNC GLOBAL DEFAULT 12 tcg_code_size │ │ │ │ 15478: 013028b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_APP_COMMAND_DSTATE │ │ │ │ 15479: 012b4224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_HEAD_EVENT │ │ │ │ 15480: 0060e401 164 FUNC GLOBAL DEFAULT 12 helper_neon_sqshlui_b │ │ │ │ - 15481: 006dc8b9 100 FUNC GLOBAL DEFAULT 12 helper_mve_vabavsh │ │ │ │ + 15481: 006dc8c1 100 FUNC GLOBAL DEFAULT 12 helper_mve_vabavsh │ │ │ │ 15482: 0060e821 294 FUNC GLOBAL DEFAULT 12 helper_neon_sqshlui_d │ │ │ │ - 15483: 00808e9d 132 FUNC GLOBAL DEFAULT 12 visit_type_RbdImageEncryptionFormat │ │ │ │ + 15483: 00808ea5 132 FUNC GLOBAL DEFAULT 12 visit_type_RbdImageEncryptionFormat │ │ │ │ 15484: 005c6fd5 184 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ptr │ │ │ │ - 15485: 007bb4c5 456 FUNC GLOBAL DEFAULT 12 bdrv_all_find_vmstate_bs │ │ │ │ + 15485: 007bb4cd 456 FUNC GLOBAL DEFAULT 12 bdrv_all_find_vmstate_bs │ │ │ │ 15486: 0060e565 164 FUNC GLOBAL DEFAULT 12 helper_neon_sqshlui_h │ │ │ │ - 15487: 00842a01 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendShmProperties │ │ │ │ + 15487: 00842a09 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendShmProperties │ │ │ │ 15488: 0130138c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_REQUEST_DSTATE │ │ │ │ 15489: 005cbf05 12 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_vec │ │ │ │ 15490: 011e4578 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addw_le │ │ │ │ - 15491: 00832b69 58 FUNC GLOBAL DEFAULT 12 qapi_free_COLOStatus │ │ │ │ - 15492: 007923c5 58 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev │ │ │ │ + 15491: 00832b71 58 FUNC GLOBAL DEFAULT 12 qapi_free_COLOStatus │ │ │ │ + 15492: 007923cd 58 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev │ │ │ │ 15493: 01301962 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_KEY_EVENT_DSTATE │ │ │ │ 15494: 013017ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_UPDATE_PARAMETERS_DSTATE │ │ │ │ 15495: 005de71d 68 FUNC GLOBAL DEFAULT 12 helper_st16_mmu │ │ │ │ 15496: 002d6971 144 FUNC GLOBAL DEFAULT 12 vnc_flush │ │ │ │ 15497: 012ab01c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_SET_VCO_MULTIPLIER_EVENT │ │ │ │ 15498: 013029de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_SET_CTRL2_DSTATE │ │ │ │ - 15499: 0072c9a1 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_int32 │ │ │ │ - 15500: 00808e19 132 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthMode │ │ │ │ + 15499: 0072c9a9 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_int32 │ │ │ │ + 15500: 00808e21 132 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthMode │ │ │ │ 15501: 00570e25 88 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_prepare │ │ │ │ 15502: 011ea490 132 OBJECT GLOBAL DEFAULT 24 helper_info_pre_smc │ │ │ │ - 15503: 006d70b9 194 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshlsb │ │ │ │ + 15503: 006d70c1 194 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshlsb │ │ │ │ 15504: 0041fa5d 4 FUNC GLOBAL DEFAULT 12 fp_port_get_world │ │ │ │ 15505: 01301c6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_DIR_WRITE_DSTATE │ │ │ │ 15506: 011f2914 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsldavsw │ │ │ │ 15507: 0130318a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_ENTRY_DSTATE │ │ │ │ 15508: 01303288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_CLEANUP_DSTATE │ │ │ │ - 15509: 0085a299 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_ports_arg_members │ │ │ │ + 15509: 0085a2a1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_ports_arg_members │ │ │ │ 15510: 011788a4 12 OBJECT GLOBAL DEFAULT 21 QCryptoSecretFormat_lookup │ │ │ │ - 15511: 006dc91d 100 FUNC GLOBAL DEFAULT 12 helper_mve_vabavsw │ │ │ │ + 15511: 006dc925 100 FUNC GLOBAL DEFAULT 12 helper_mve_vabavsw │ │ │ │ 15512: 012b4d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_POPULATE_DEVICE_CONFIG_EVENT │ │ │ │ - 15513: 007e28dd 164 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_clear │ │ │ │ + 15513: 007e28e5 164 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_clear │ │ │ │ 15514: 0060e761 192 FUNC GLOBAL DEFAULT 12 helper_neon_sqshlui_s │ │ │ │ - 15515: 006d717d 224 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshlsh │ │ │ │ - 15516: 008655a1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_mice │ │ │ │ + 15515: 006d7185 224 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshlsh │ │ │ │ + 15516: 008655a9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_mice │ │ │ │ 15517: 012aad7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_WRITE_EVENT │ │ │ │ 15518: 012a3160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_IOV_EVENT │ │ │ │ 15519: 004741b1 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_init_endianness │ │ │ │ 15520: 012b7448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_RELOAD_BEGIN_EVENT │ │ │ │ 15521: 011d9b88 9 OBJECT GLOBAL DEFAULT 24 WC_CONFIG_STRING │ │ │ │ - 15522: 0074f905 108 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_supports │ │ │ │ + 15522: 0074f90d 108 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_supports │ │ │ │ 15523: 01301f72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_WRITE_DSTATE │ │ │ │ 15524: 012b7ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SUBPAGE_WRITE_EVENT │ │ │ │ 15525: 004449c9 148 FUNC GLOBAL DEFAULT 12 pci_vga_init │ │ │ │ 15526: 01301964 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_MOUSE_EVENT_DSTATE │ │ │ │ - 15527: 0089592d 112 FUNC GLOBAL DEFAULT 12 nvdimm_get_device_list │ │ │ │ + 15527: 00895935 112 FUNC GLOBAL DEFAULT 12 nvdimm_get_device_list │ │ │ │ 15528: 012a757c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_MEMSLOTS_EVENT │ │ │ │ 15529: 004741c5 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_config_reply_endianness │ │ │ │ 15530: 01179428 12 OBJECT GLOBAL DEFAULT 21 TpmModel_lookup │ │ │ │ 15531: 00570de9 60 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_guest_unplug_pending │ │ │ │ 15532: 005336ad 700 FUNC GLOBAL DEFAULT 12 address_space_translate_for_iotlb │ │ │ │ 15533: 012a4e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_STAT_RETURN_EVENT │ │ │ │ 15534: 00341621 112 FUNC GLOBAL DEFAULT 12 cxl_fmws_get_all_sorted │ │ │ │ 15535: 011ead54 132 OBJECT GLOBAL DEFAULT 24 helper_info_v7m_mrs │ │ │ │ 15536: 012ae3d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CMB_NOT_ENABLED_EVENT │ │ │ │ 15537: 012b0978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_ARRIVED_EVENT │ │ │ │ 15538: 012a3390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_START_NEED_CHECK_TIMER_EVENT │ │ │ │ 15539: 013031d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_TERMINATE_THREADS_DSTATE │ │ │ │ - 15540: 007ff4a9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo │ │ │ │ + 15540: 007ff4b1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo │ │ │ │ 15541: 002f9351 376 FUNC GLOBAL DEFAULT 12 aml_append │ │ │ │ - 15542: 006d725d 216 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshlsw │ │ │ │ + 15542: 006d7265 216 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshlsw │ │ │ │ 15543: 00562ad5 44 FUNC GLOBAL DEFAULT 12 migrate_tls │ │ │ │ 15544: 00530451 88 FUNC GLOBAL DEFAULT 12 memory_region_set_enabled │ │ │ │ 15545: 011e0dc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchl_be │ │ │ │ - 15546: 006eb55d 148 FUNC GLOBAL DEFAULT 12 helper_probe_access │ │ │ │ + 15546: 006eb565 148 FUNC GLOBAL DEFAULT 12 helper_probe_access │ │ │ │ 15547: 012a6af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_WRITEB_CTRL_EVENT │ │ │ │ - 15548: 00878d01 176 FUNC GLOBAL DEFAULT 12 qemu_cond_init │ │ │ │ - 15549: 007f0b41 136 FUNC GLOBAL DEFAULT 12 qmp_query_chardev_backends │ │ │ │ - 15550: 0072efbd 4 FUNC GLOBAL DEFAULT 12 qdev_get_parent_bus │ │ │ │ + 15548: 00878d09 176 FUNC GLOBAL DEFAULT 12 qemu_cond_init │ │ │ │ + 15549: 007f0b49 136 FUNC GLOBAL DEFAULT 12 qmp_query_chardev_backends │ │ │ │ + 15550: 0072efc5 4 FUNC GLOBAL DEFAULT 12 qdev_get_parent_bus │ │ │ │ 15551: 012ba39c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MACHINES_EVENT │ │ │ │ - 15552: 0088c9b9 84 FUNC GLOBAL DEFAULT 12 qemu_coroutine_dec_pool_size │ │ │ │ - 15553: 0078b6e9 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_first │ │ │ │ + 15552: 0088c9c1 84 FUNC GLOBAL DEFAULT 12 qemu_coroutine_dec_pool_size │ │ │ │ + 15553: 0078b6f1 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_first │ │ │ │ 15554: 005cfc8d 116 FUNC GLOBAL DEFAULT 12 helper_gvec_adds8 │ │ │ │ - 15555: 00856df5 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions │ │ │ │ - 15556: 00a7e998 3 OBJECT GLOBAL DEFAULT 14 sense_code_SAVING_PARAMS_NOT_SUPPORTED │ │ │ │ - 15557: 0084af19 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_panicked │ │ │ │ + 15555: 00856dfd 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions │ │ │ │ + 15556: 00a7e9b0 3 OBJECT GLOBAL DEFAULT 14 sense_code_SAVING_PARAMS_NOT_SUPPORTED │ │ │ │ + 15557: 0084af21 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_panicked │ │ │ │ 15558: 01301fd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_DESC_READ_DSTATE │ │ │ │ 15559: 013030e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_SOURCE_INIT_DSTATE │ │ │ │ 15560: 01303430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_DISCONNECT_START_DSTATE │ │ │ │ 15561: 012aed54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_READ_EVENT │ │ │ │ 15562: 002ea595 20 FUNC GLOBAL DEFAULT 12 gdb_syscall_reset │ │ │ │ - 15563: 006f2a2d 238 FUNC GLOBAL DEFAULT 12 helper_gvec_mls_idx_d │ │ │ │ + 15563: 006f2a35 238 FUNC GLOBAL DEFAULT 12 helper_gvec_mls_idx_d │ │ │ │ 15564: 011e29a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxq_be │ │ │ │ 15565: 01302838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_PROCESS_SCSI_IO_REQUEST_DSTATE │ │ │ │ 15566: 012b3014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_DATA_EVENT │ │ │ │ 15567: 013016ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_BLOCKDEV_DEL_DSTATE │ │ │ │ - 15568: 006f28c9 176 FUNC GLOBAL DEFAULT 12 helper_gvec_mls_idx_h │ │ │ │ + 15568: 006f28d1 176 FUNC GLOBAL DEFAULT 12 helper_gvec_mls_idx_h │ │ │ │ 15569: 002fc971 124 FUNC GLOBAL DEFAULT 12 aml_alias │ │ │ │ - 15570: 00734c65 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_str │ │ │ │ - 15571: 00a645e0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUTS │ │ │ │ + 15570: 00734c6d 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_str │ │ │ │ + 15571: 00a645f8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUTS │ │ │ │ 15572: 013025b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_COMMAND_COMPLETE_NOIO_DSTATE │ │ │ │ 15573: 00574ee9 72 FUNC GLOBAL DEFAULT 12 migration_tls_channel_end │ │ │ │ - 15574: 0072da8d 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint16 │ │ │ │ + 15574: 0072da95 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint16 │ │ │ │ 15575: 012afb28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_IOCTL_SGIO_DONE_EVENT │ │ │ │ - 15576: 006f8475 252 FUNC GLOBAL DEFAULT 12 helper_gvec_smaxp_b │ │ │ │ + 15576: 006f847d 252 FUNC GLOBAL DEFAULT 12 helper_gvec_smaxp_b │ │ │ │ 15577: 013028ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_POWERUP_DSTATE │ │ │ │ - 15578: 0083f12d 816 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions_members │ │ │ │ + 15578: 0083f135 816 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions_members │ │ │ │ 15579: 00554599 196 FUNC GLOBAL DEFAULT 12 cpu_throttle_dirty_sync_timer │ │ │ │ 15580: 012a3560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PWRITE_ZEROES_START_REQ_EVENT │ │ │ │ 15581: 011eac4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_v7m_msr │ │ │ │ - 15582: 006dc981 100 FUNC GLOBAL DEFAULT 12 helper_mve_vabavub │ │ │ │ + 15582: 006dc989 100 FUNC GLOBAL DEFAULT 12 helper_mve_vabavub │ │ │ │ 15583: 01179114 12 OBJECT GLOBAL DEFAULT 21 WatchdogAction_lookup │ │ │ │ - 15584: 00833339 200 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats │ │ │ │ + 15584: 00833341 200 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats │ │ │ │ 15585: 012ba3ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPUS_FAST_EVENT │ │ │ │ 15586: 005e62f5 60 FUNC GLOBAL DEFAULT 12 icount_to_ns │ │ │ │ 15587: 012b261c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_SQID_EVENT │ │ │ │ 15588: 01302970 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_INVALID_HPET_CFG_DSTATE │ │ │ │ - 15589: 0073bf95 220 FUNC GLOBAL DEFAULT 12 qemu_peek_buffer │ │ │ │ + 15589: 0073bf9d 220 FUNC GLOBAL DEFAULT 12 qemu_peek_buffer │ │ │ │ 15590: 00514911 136 FUNC GLOBAL DEFAULT 12 v9fs_string_sprintf │ │ │ │ - 15591: 006f8571 252 FUNC GLOBAL DEFAULT 12 helper_gvec_smaxp_h │ │ │ │ - 15592: 006f2979 180 FUNC GLOBAL DEFAULT 12 helper_gvec_mls_idx_s │ │ │ │ - 15593: 0085e325 58 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptions │ │ │ │ - 15594: 006dc9e5 100 FUNC GLOBAL DEFAULT 12 helper_mve_vabavuh │ │ │ │ + 15591: 006f8579 252 FUNC GLOBAL DEFAULT 12 helper_gvec_smaxp_h │ │ │ │ + 15592: 006f2981 180 FUNC GLOBAL DEFAULT 12 helper_gvec_mls_idx_s │ │ │ │ + 15593: 0085e32d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptions │ │ │ │ + 15594: 006dc9ed 100 FUNC GLOBAL DEFAULT 12 helper_mve_vabavuh │ │ │ │ 15595: 01301ab2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_ADDR_READ_DSTATE │ │ │ │ 15596: 011d9984 16 OBJECT GLOBAL DEFAULT 24 mixeng_conv_float │ │ │ │ 15597: 01302706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SELATN_DSTATE │ │ │ │ - 15598: 0077898d 952 FUNC GLOBAL DEFAULT 12 nbd_init │ │ │ │ + 15598: 00778995 952 FUNC GLOBAL DEFAULT 12 nbd_init │ │ │ │ 15599: 01301ed2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_SET_COUNTER_DSTATE │ │ │ │ 15600: 012b3dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_FIELDS_EVENT │ │ │ │ 15601: 01303df8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_WRITE_CONFIG_DSTATE │ │ │ │ 15602: 0130108e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_cxl_c │ │ │ │ 15603: 012b27dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_SENDBACK_REQ_EVENT │ │ │ │ - 15604: 007f0c69 156 FUNC GLOBAL DEFAULT 12 qemu_chardev_new │ │ │ │ + 15604: 007f0c71 156 FUNC GLOBAL DEFAULT 12 qemu_chardev_new │ │ │ │ 15605: 01301f54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_SELECT_DSTATE │ │ │ │ 15606: 00454fb9 1764 FUNC GLOBAL DEFAULT 12 acpi_dsdt_add_gpex │ │ │ │ 15607: 012acbb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_UNFINISHED_EVENT │ │ │ │ - 15608: 006f866d 252 FUNC GLOBAL DEFAULT 12 helper_gvec_smaxp_s │ │ │ │ - 15609: 00884ef9 40 FUNC GLOBAL DEFAULT 12 qdist_xmin │ │ │ │ + 15608: 006f8675 252 FUNC GLOBAL DEFAULT 12 helper_gvec_smaxp_s │ │ │ │ + 15609: 00884f01 40 FUNC GLOBAL DEFAULT 12 qdist_xmin │ │ │ │ 15610: 00309a99 884 FUNC GLOBAL DEFAULT 12 build_erst │ │ │ │ 15611: 0130374c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SAVE_DEVICES_STATE_DSTATE │ │ │ │ 15612: 0130386c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_DSTATE │ │ │ │ - 15613: 006d7335 188 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshlub │ │ │ │ + 15613: 006d733d 188 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshlub │ │ │ │ 15614: 00525221 100 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_start │ │ │ │ - 15615: 00896ed1 54 FUNC GLOBAL DEFAULT 12 throttle_timers_destroy │ │ │ │ + 15615: 00896ed9 54 FUNC GLOBAL DEFAULT 12 throttle_timers_destroy │ │ │ │ 15616: 003ab209 132 FUNC GLOBAL DEFAULT 12 gicv3_redist_vlpi_pending │ │ │ │ 15617: 01302346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQENT_SZ_ZERO_DSTATE │ │ │ │ 15618: 011e30d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminq_be │ │ │ │ 15619: 01301e9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_WRITE_DSTATE │ │ │ │ - 15620: 006dca49 100 FUNC GLOBAL DEFAULT 12 helper_mve_vabavuw │ │ │ │ + 15620: 006dca51 100 FUNC GLOBAL DEFAULT 12 helper_mve_vabavuw │ │ │ │ 15621: 01302e4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_DSTATE │ │ │ │ 15622: 012b8c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM2_FALLBACK_EVENT │ │ │ │ - 15623: 006d73f1 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshluh │ │ │ │ - 15624: 00896aa1 18 FUNC GLOBAL DEFAULT 12 readline_get_history │ │ │ │ + 15623: 006d73f9 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshluh │ │ │ │ + 15624: 00896aa9 18 FUNC GLOBAL DEFAULT 12 readline_get_history │ │ │ │ 15625: 00368ec5 10 FUNC GLOBAL DEFAULT 12 vbe_ioport_write_index │ │ │ │ 15626: 0043c59d 308 FUNC GLOBAL DEFAULT 12 fw_cfg_init_io_dma │ │ │ │ - 15627: 00896c19 316 FUNC GLOBAL DEFAULT 12 throttle_compute_wait │ │ │ │ - 15628: 0073c5f1 124 FUNC GLOBAL DEFAULT 12 qemu_get_be16 │ │ │ │ + 15627: 00896c21 316 FUNC GLOBAL DEFAULT 12 throttle_compute_wait │ │ │ │ + 15628: 0073c5f9 124 FUNC GLOBAL DEFAULT 12 qemu_get_be16 │ │ │ │ 15629: 012a5f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_IWMCTRL_WRITE_EVENT │ │ │ │ - 15630: 0077a79d 74 FUNC GLOBAL DEFAULT 12 scsi_data_cdb_xfer │ │ │ │ + 15630: 0077a7a5 74 FUNC GLOBAL DEFAULT 12 scsi_data_cdb_xfer │ │ │ │ 15631: 012ad0b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_ICR_BIT_IMS_EVENT │ │ │ │ 15632: 01301fc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PCS_REG_READ_DSTATE │ │ │ │ 15633: 012b3034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_RELEASE_INTERFACE_EVENT │ │ │ │ 15634: 00523645 24 FUNC GLOBAL DEFAULT 12 cpu_thread_signal_created │ │ │ │ 15635: 012bbc5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_API_FAILED_EVENT │ │ │ │ 15636: 012a3480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_EVENT │ │ │ │ - 15637: 0083ca49 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_cont │ │ │ │ + 15637: 0083ca51 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_cont │ │ │ │ 15638: 006117d9 124 FUNC GLOBAL DEFAULT 12 arm_cpu_do_unaligned_access │ │ │ │ 15639: 002ca065 84 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_number │ │ │ │ 15640: 012afb58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_REALIZE_BLOCKSIZE_EVENT │ │ │ │ 15641: 012a68f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_DMABUSY_EVENT │ │ │ │ 15642: 0059c359 216 FUNC GLOBAL DEFAULT 12 replay_vmstate_init │ │ │ │ - 15643: 006d74c1 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshluw │ │ │ │ + 15643: 006d74c9 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshluw │ │ │ │ 15644: 01301fea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RX_DONE_DSTATE │ │ │ │ - 15645: 0088b0ad 34 FUNC GLOBAL DEFAULT 12 qemu_bh_cancel │ │ │ │ - 15646: 00827315 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuEntitlement │ │ │ │ - 15647: 008086f5 142 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptionsList │ │ │ │ + 15645: 0088b0b5 34 FUNC GLOBAL DEFAULT 12 qemu_bh_cancel │ │ │ │ + 15646: 0082731d 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuEntitlement │ │ │ │ + 15647: 008086fd 142 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptionsList │ │ │ │ 15648: 012b9740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_COMMIT_EVENT │ │ │ │ 15649: 004da3d5 204 FUNC GLOBAL DEFAULT 12 vfio_cpr_container_match │ │ │ │ 15650: 00541c91 64 FUNC GLOBAL DEFAULT 12 qemu_system_vmstop_request │ │ │ │ - 15651: 00870079 104 FUNC GLOBAL DEFAULT 12 qobject_from_jsonf_nofail │ │ │ │ - 15652: 007ff2f1 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceIoStatus │ │ │ │ + 15651: 00870081 104 FUNC GLOBAL DEFAULT 12 qobject_from_jsonf_nofail │ │ │ │ + 15652: 007ff2f9 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceIoStatus │ │ │ │ 15653: 012b45bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_ALLOC_IOAS_EVENT │ │ │ │ 15654: 003949e9 130 FUNC GLOBAL DEFAULT 12 ide_transfer_start_norecurse │ │ │ │ - 15655: 00716c3d 56 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_set_handler │ │ │ │ + 15655: 00716c45 56 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_set_handler │ │ │ │ 15656: 012b67d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_OUTGOING_CONNECTED_EVENT │ │ │ │ 15657: 01302e7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_RELO_DSTATE │ │ │ │ 15658: 01302270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_VLAN_MATCH_DSTATE │ │ │ │ 15659: 00523705 192 FUNC GLOBAL DEFAULT 12 pause_all_vcpus │ │ │ │ 15660: 012af2c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GT64120_WRITE_EVENT │ │ │ │ 15661: 012b992c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_ADD_EVENT │ │ │ │ 15662: 00541b95 28 FUNC GLOBAL DEFAULT 12 runstate_needs_reset │ │ │ │ 15663: 012b22ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_I2C_EVENT_EVENT │ │ │ │ - 15664: 00717f1d 656 FUNC GLOBAL DEFAULT 12 vfio_pci_add_capabilities │ │ │ │ + 15664: 00717f25 656 FUNC GLOBAL DEFAULT 12 vfio_pci_add_capabilities │ │ │ │ 15665: 00523499 4 FUNC GLOBAL DEFAULT 12 qemu_in_main_thread │ │ │ │ 15666: 012ab41c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCU_READ_EVENT │ │ │ │ 15667: 01302238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_READ_TRIVIAL_DSTATE │ │ │ │ 15668: 012a73dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_WRITE_REG_EVENT │ │ │ │ - 15669: 00873bb5 90 FUNC GLOBAL DEFAULT 12 pstrcat │ │ │ │ - 15670: 009b8214 1066 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode │ │ │ │ + 15669: 00873bbd 90 FUNC GLOBAL DEFAULT 12 pstrcat │ │ │ │ + 15670: 009b822c 1066 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode │ │ │ │ 15671: 012b5838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_ENABLE_ONE_EVENT │ │ │ │ 15672: 005cc455 160 FUNC GLOBAL DEFAULT 12 tcg_gen_sarv_vec │ │ │ │ 15673: 01179b30 12 OBJECT GLOBAL DEFAULT 21 CxlExtentSelectionPolicy_lookup │ │ │ │ 15674: 01301664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_TRANSFER_AUDIO_DSTATE │ │ │ │ 15675: 0130352e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_EJECT_DSTATE │ │ │ │ 15676: 00588021 56 FUNC GLOBAL DEFAULT 12 qemu_send_packet_async │ │ │ │ 15677: 013027d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_UNHANDLED_DSTATE │ │ │ │ 15678: 01301dd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_HEXDUMP_DSTATE │ │ │ │ 15679: 0046513d 136 FUNC GLOBAL DEFAULT 12 esp_dma_enable │ │ │ │ 15680: 01301926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_FROMH_3D_DSTATE │ │ │ │ 15681: 012bbd9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_LOCKED_EVENT │ │ │ │ 15682: 01301236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PROCESS_DISCARDS_FAILED_REGION_DSTATE │ │ │ │ - 15683: 0072dacd 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint32 │ │ │ │ + 15683: 0072dad5 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint32 │ │ │ │ 15684: 002d4d59 316 FUNC GLOBAL DEFAULT 12 qmp_query_vnc_servers │ │ │ │ 15685: 002be451 6 FUNC GLOBAL DEFAULT 12 bfloat16_maxnummag │ │ │ │ 15686: 005ea991 232 FUNC GLOBAL DEFAULT 12 ebpf_rss_unload │ │ │ │ 15687: 01301b10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_REQUEST_DONE_DSTATE │ │ │ │ 15688: 005e8ad5 132 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_add │ │ │ │ 15689: 013023fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_AQATTR_DSTATE │ │ │ │ 15690: 013018d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_GET_DSTATE │ │ │ │ @@ -15696,273 +15696,273 @@ │ │ │ │ 15692: 005b52a1 372 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i32 │ │ │ │ 15693: 01303296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_COLO_ENABLE_DSTATE │ │ │ │ 15694: 00444319 72 FUNC GLOBAL DEFAULT 12 pci_init_nic_devices │ │ │ │ 15695: 01301138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_SUSPEND_DSTATE │ │ │ │ 15696: 0130235e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQ_DSTATE │ │ │ │ 15697: 012b71f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_TERMINATE_THREADS_EVENT │ │ │ │ 15698: 0053b545 440 FUNC GLOBAL DEFAULT 12 address_space_lduw_cached_slow │ │ │ │ - 15699: 0089f98d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_break_arg_members │ │ │ │ + 15699: 0089f995 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_break_arg_members │ │ │ │ 15700: 012ba55c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_SAVE_EVENT │ │ │ │ 15701: 004b5089 118 FUNC GLOBAL DEFAULT 12 usb_desc_set_string │ │ │ │ 15702: 01178794 12 OBJECT GLOBAL DEFAULT 21 QMPCapability_lookup │ │ │ │ 15703: 00554575 20 FUNC GLOBAL DEFAULT 12 cpu_throttle_active │ │ │ │ 15704: 012a979c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_SYNC_EVENT │ │ │ │ 15705: 013035f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_SEND_BREAK_DSTATE │ │ │ │ 15706: 012b40b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_RESUME_EVENT │ │ │ │ 15707: 002e67fd 120 FUNC GLOBAL DEFAULT 12 vnc_sasl_server_init │ │ │ │ 15708: 0130294e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_DMA_CHECKSUM_DSTATE │ │ │ │ - 15709: 00850b99 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfoList │ │ │ │ + 15709: 00850ba1 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfoList │ │ │ │ 15710: 002be4b9 6 FUNC GLOBAL DEFAULT 12 float32_minimum_number │ │ │ │ - 15711: 0089dda9 2 FUNC GLOBAL DEFAULT 12 xen_intx_set_irq │ │ │ │ + 15711: 0089ddb1 2 FUNC GLOBAL DEFAULT 12 xen_intx_set_irq │ │ │ │ 15712: 01302f28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_VM_STATE_CHANGE_DSTATE │ │ │ │ 15713: 0130365c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_JOBS_DSTATE │ │ │ │ 15714: 013024f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_PM_TRANSITION_DSTATE │ │ │ │ 15715: 00542a91 74 FUNC GLOBAL DEFAULT 12 qemu_cleanup │ │ │ │ - 15716: 00827eb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfo │ │ │ │ + 15716: 00827ebd 58 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfo │ │ │ │ 15717: 013010c6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_yank_c │ │ │ │ 15718: 013011fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_POLL_QUEUE_DSTATE │ │ │ │ - 15719: 0087fbad 220 FUNC GLOBAL DEFAULT 12 qemu_find_opts_singleton │ │ │ │ + 15719: 0087fbb5 220 FUNC GLOBAL DEFAULT 12 qemu_find_opts_singleton │ │ │ │ 15720: 01303e18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAKE_DSTATE │ │ │ │ 15721: 012b83cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_SEND_EMPTY_CLIPBOARD_EVENT │ │ │ │ 15722: 0130226e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_UCAST_MATCH_DSTATE │ │ │ │ 15723: 012df3cc 4 OBJECT GLOBAL DEFAULT 25 dirtylimit_state │ │ │ │ 15724: 002beee9 6 FUNC GLOBAL DEFAULT 12 float16_compare_quiet │ │ │ │ 15725: 012b3c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_MMIO_READW_EVENT │ │ │ │ - 15726: 00819d25 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_read_arg_members │ │ │ │ + 15726: 00819d2d 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_read_arg_members │ │ │ │ 15727: 011e7b50 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_uqshll │ │ │ │ 15728: 011681d8 64 OBJECT GLOBAL DEFAULT 21 vmstate_arm_cpu │ │ │ │ - 15729: 00855ec9 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions │ │ │ │ + 15729: 00855ed1 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions │ │ │ │ 15730: 012afc58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNKNOWN_EVENT │ │ │ │ 15731: 013031e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_THREAD_END_DSTATE │ │ │ │ - 15732: 0073c66d 64 FUNC GLOBAL DEFAULT 12 qemu_get_be32 │ │ │ │ + 15732: 0073c675 64 FUNC GLOBAL DEFAULT 12 qemu_get_be32 │ │ │ │ 15733: 0054af21 240 FUNC GLOBAL DEFAULT 12 iommufd_backend_alloc_ioas │ │ │ │ - 15734: 007e27b9 244 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_remove │ │ │ │ + 15734: 007e27c1 244 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_remove │ │ │ │ 15735: 01301b54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ESCALATE_ESB_DSTATE │ │ │ │ - 15736: 00765149 190 FUNC GLOBAL DEFAULT 12 bdrv_co_get_allocated_file_size │ │ │ │ + 15736: 00765151 190 FUNC GLOBAL DEFAULT 12 bdrv_co_get_allocated_file_size │ │ │ │ 15737: 01303dc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_OPTIONAL_DSTATE │ │ │ │ 15738: 012b40a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_STOP_EVENT │ │ │ │ 15739: 011fff10 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrb_h │ │ │ │ 15740: 013027ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_RESET_DSTATE │ │ │ │ 15741: 01302d30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_SO_DSTATE │ │ │ │ 15742: 002b5dfd 224 FUNC GLOBAL DEFAULT 12 float32_to_float128 │ │ │ │ - 15743: 00815a6d 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_set_active │ │ │ │ - 15744: 006d8349 204 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhxb │ │ │ │ + 15743: 00815a75 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_set_active │ │ │ │ + 15744: 006d8351 204 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhxb │ │ │ │ 15745: 012b835c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_SERIAL_DISCARD_EVENT │ │ │ │ 15746: 0130182a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_REFRESH_RATE_DSTATE │ │ │ │ - 15747: 008744b5 332 FUNC GLOBAL DEFAULT 12 parse_uint │ │ │ │ + 15747: 008744bd 332 FUNC GLOBAL DEFAULT 12 parse_uint │ │ │ │ 15748: 013030a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_BLOCKTIME_END_ONE_DSTATE │ │ │ │ 15749: 013005cc 48 OBJECT GLOBAL DEFAULT 25 tb_ctx │ │ │ │ - 15750: 0085f10d 140 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc_members │ │ │ │ + 15750: 0085f115 140 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc_members │ │ │ │ 15751: 00369b8d 180 FUNC GLOBAL DEFAULT 12 vbe_ioport_read_data │ │ │ │ - 15752: 009b8210 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode_len │ │ │ │ + 15752: 009b8228 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode_len │ │ │ │ 15753: 005b5605 148 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i32 │ │ │ │ 15754: 012b1e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_CONTROL_READ_EVENT │ │ │ │ - 15755: 006d8415 228 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhxh │ │ │ │ + 15755: 006d841d 228 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhxh │ │ │ │ 15756: 012a87d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_EVENT │ │ │ │ 15757: 012ba51c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_DELETE_EVENT │ │ │ │ 15758: 0032b151 26 FUNC GLOBAL DEFAULT 12 cpu_write_elf64_qemunote │ │ │ │ 15759: 0130278e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_INIT_MSG_DSTATE │ │ │ │ 15760: 0036c0e5 732 FUNC GLOBAL DEFAULT 12 vga_common_init │ │ │ │ 15761: 013036e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_RESET_DSTATE │ │ │ │ 15762: 002cb775 64 FUNC GLOBAL DEFAULT 12 qemu_input_handler_deactivate │ │ │ │ 15763: 011ffe8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrb_w │ │ │ │ 15764: 005a15ad 78 FUNC GLOBAL DEFAULT 12 add_stats_schema │ │ │ │ 15765: 00556b35 244 FUNC GLOBAL DEFAULT 12 file_write_ramblock_iov │ │ │ │ 15766: 012b3744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HANDLE_PACKET_EVENT │ │ │ │ 15767: 0038bac9 76 FUNC GLOBAL DEFAULT 12 omap_i2c_bus │ │ │ │ - 15768: 0084bc8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBaseList │ │ │ │ + 15768: 0084bc95 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBaseList │ │ │ │ 15769: 012a714c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_REFRESH_RATE_EVENT │ │ │ │ 15770: 01210710 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sub_u16 │ │ │ │ - 15771: 0089ddb5 4 FUNC GLOBAL DEFAULT 12 xen_is_pirq_msi │ │ │ │ - 15772: 007ab6d1 256 FUNC GLOBAL DEFAULT 12 qcow2_shrink_l1_table │ │ │ │ - 15773: 00836ee9 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_load_arg_members │ │ │ │ - 15774: 006d84f9 216 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhxw │ │ │ │ + 15771: 0089ddbd 4 FUNC GLOBAL DEFAULT 12 xen_is_pirq_msi │ │ │ │ + 15772: 007ab6d9 256 FUNC GLOBAL DEFAULT 12 qcow2_shrink_l1_table │ │ │ │ + 15773: 00836ef1 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_load_arg_members │ │ │ │ + 15774: 006d8501 216 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhxw │ │ │ │ 15775: 012ac748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_ANNOUNCE_NOTIFY_EVENT │ │ │ │ 15776: 0041f7c1 12 FUNC GLOBAL DEFAULT 12 desc_ring_set_consume │ │ │ │ - 15777: 008508c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDescList │ │ │ │ - 15778: 00868e21 112 FUNC GLOBAL DEFAULT 12 visit_end_list │ │ │ │ + 15777: 008508c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDescList │ │ │ │ + 15778: 00868e29 112 FUNC GLOBAL DEFAULT 12 visit_end_list │ │ │ │ 15779: 01302252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_WRITE_UNHANDLED_DSTATE │ │ │ │ 15780: 012b6598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SKIP_SAMPLE_RAMBLOCK_EVENT │ │ │ │ 15781: 013021e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_PKT_TYPE_DSTATE │ │ │ │ 15782: 005cd0b1 72 FUNC GLOBAL DEFAULT 12 perf_report_prologue │ │ │ │ - 15783: 0082b579 208 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo_members │ │ │ │ + 15783: 0082b581 208 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo_members │ │ │ │ 15784: 005e9af1 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_flush_cb │ │ │ │ 15785: 011fce14 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfabsh │ │ │ │ 15786: 012b4a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_GROUP_ATTACH_EVENT │ │ │ │ 15787: 012b2e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_FLOW_CONTROL_EVENT │ │ │ │ - 15788: 0089d3f1 100 FUNC GLOBAL DEFAULT 12 qcrypto_init │ │ │ │ + 15788: 0089d3f9 100 FUNC GLOBAL DEFAULT 12 qcrypto_init │ │ │ │ 15789: 01302586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_RTC_READ_DSTATE │ │ │ │ 15790: 01301b56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ESCALATE_END_DSTATE │ │ │ │ 15791: 003702f1 1624 FUNC GLOBAL DEFAULT 12 ati_2d_blt │ │ │ │ 15792: 012af254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MV64361_REG_WRITE_EVENT │ │ │ │ 15793: 0059ad2d 76 FUNC GLOBAL DEFAULT 12 replay_mutex_init │ │ │ │ 15794: 012aa86c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DJMEMC_READ_EVENT │ │ │ │ 15795: 011fcd90 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfabss │ │ │ │ 15796: 01302338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_TOOSMALL_DSTATE │ │ │ │ 15797: 01302f90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_WRITE_DSTATE │ │ │ │ 15798: 00513cfd 480 FUNC GLOBAL DEFAULT 12 fsdev_throttle_parse_opts │ │ │ │ - 15799: 00733131 180 FUNC GLOBAL DEFAULT 12 object_class_by_name │ │ │ │ + 15799: 00733139 180 FUNC GLOBAL DEFAULT 12 object_class_by_name │ │ │ │ 15800: 01302ab8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_IN_DSTATE │ │ │ │ 15801: 012a2820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_ANON_LOAD_EVENT │ │ │ │ 15802: 00614d09 52 FUNC GLOBAL DEFAULT 12 helper_vfp_fcvt_f64_to_f16 │ │ │ │ 15803: 0067fae1 162 FUNC GLOBAL DEFAULT 12 gen_sqsub_d │ │ │ │ 15804: 012b7df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_FILE_EVENT │ │ │ │ 15805: 012aeb64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_CB_EVENT │ │ │ │ 15806: 01303416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_OUTPUT_LIMIT_DSTATE │ │ │ │ 15807: 012b98ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_EXPORT_DEL_EVENT │ │ │ │ - 15808: 00806ce1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull │ │ │ │ + 15808: 00806ce9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull │ │ │ │ 15809: 01301e0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSINFO_READ_DSTATE │ │ │ │ 15810: 012a95fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_READ_EVENT │ │ │ │ - 15811: 0088aba5 100 FUNC GLOBAL DEFAULT 12 uffd_read_events │ │ │ │ - 15812: 00722a49 116 FUNC GLOBAL DEFAULT 12 qmp_decode_status │ │ │ │ + 15811: 0088abad 100 FUNC GLOBAL DEFAULT 12 uffd_read_events │ │ │ │ + 15812: 00722a51 116 FUNC GLOBAL DEFAULT 12 qmp_decode_status │ │ │ │ 15813: 002bc7a1 10 FUNC GLOBAL DEFAULT 12 int32_to_bfloat16_scalbn │ │ │ │ 15814: 0057534d 16 FUNC GLOBAL DEFAULT 12 failover_get_state │ │ │ │ 15815: 005e2369 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_le │ │ │ │ 15816: 01303450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_DISABLE_DSTATE │ │ │ │ 15817: 012a3470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_REPLACE_ENTRY_EVENT │ │ │ │ - 15818: 0084f149 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackupWrapper │ │ │ │ + 15818: 0084f151 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackupWrapper │ │ │ │ 15819: 013020b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ETX_WRITE_DSTATE │ │ │ │ 15820: 01301fa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_UNREALIZE_DSTATE │ │ │ │ 15821: 00589355 284 FUNC GLOBAL DEFAULT 12 net_check_clients │ │ │ │ 15822: 002cbfb1 56 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_number │ │ │ │ - 15823: 006f5c8d 100 FUNC GLOBAL DEFAULT 12 helper_gvec_fmlal_a32 │ │ │ │ - 15824: 0072db4d 60 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint64 │ │ │ │ + 15823: 006f5c95 100 FUNC GLOBAL DEFAULT 12 helper_gvec_fmlal_a32 │ │ │ │ + 15824: 0072db55 60 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint64 │ │ │ │ 15825: 011ffc7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrh_sg_sw │ │ │ │ 15826: 01302194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_EITR_SET_DSTATE │ │ │ │ - 15827: 007331e5 160 FUNC GLOBAL DEFAULT 12 module_object_class_by_name │ │ │ │ - 15828: 0080e5c5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed │ │ │ │ + 15827: 007331ed 160 FUNC GLOBAL DEFAULT 12 module_object_class_by_name │ │ │ │ + 15828: 0080e5cd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed │ │ │ │ 15829: 002da3a5 128 FUNC GLOBAL DEFAULT 12 vnc_display_pw_expire │ │ │ │ 15830: 002d4f61 72 FUNC GLOBAL DEFAULT 12 vnc_server_fb_ptr │ │ │ │ 15831: 012aca98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_PROCESS_EVENT │ │ │ │ 15832: 00340135 124 FUNC GLOBAL DEFAULT 12 cxl_insert_extent_to_extent_group │ │ │ │ 15833: 005b86b5 328 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i64 │ │ │ │ 15834: 013031dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_ERROR_DSTATE │ │ │ │ - 15835: 0085afd9 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_groups_arg_members │ │ │ │ + 15835: 0085afe1 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_groups_arg_members │ │ │ │ 15836: 01303238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_SYNC_START_DSTATE │ │ │ │ 15837: 013024e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_CFG_WRITE_DSTATE │ │ │ │ 15838: 013012ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_INIT_DSTATE │ │ │ │ - 15839: 0072be71 2 FUNC GLOBAL DEFAULT 12 kvm_flush_coalesced_mmio_buffer │ │ │ │ + 15839: 0072be79 2 FUNC GLOBAL DEFAULT 12 kvm_flush_coalesced_mmio_buffer │ │ │ │ 15840: 012a9eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_EOI_EVENT │ │ │ │ - 15841: 007fa5ed 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_open_tray │ │ │ │ - 15842: 00746121 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_decrypt │ │ │ │ + 15841: 007fa5f5 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_open_tray │ │ │ │ + 15842: 00746129 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_decrypt │ │ │ │ 15843: 012a44a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_REPLY_ERR_IGNORED_EVENT │ │ │ │ 15844: 0052c2b1 140 FUNC GLOBAL DEFAULT 12 memory_region_init_iommu │ │ │ │ 15845: 004dacc9 124 FUNC GLOBAL DEFAULT 12 vfio_device_has_region_cap │ │ │ │ 15846: 00610c19 112 FUNC GLOBAL DEFAULT 12 helper_neon_qzip16 │ │ │ │ 15847: 0032fdfd 148 FUNC GLOBAL DEFAULT 12 hmp_info_accelerators │ │ │ │ 15848: 00329f4d 56 FUNC GLOBAL DEFAULT 12 ptimer_free │ │ │ │ 15849: 013012ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_COPY_RANGE_FROM_DSTATE │ │ │ │ - 15850: 006fc8b1 2 FUNC GLOBAL DEFAULT 12 xen_primary_console_create │ │ │ │ - 15851: 00884379 104 FUNC GLOBAL DEFAULT 12 qemu_log_in_addr_range │ │ │ │ + 15850: 006fc8b9 2 FUNC GLOBAL DEFAULT 12 xen_primary_console_create │ │ │ │ + 15851: 00884381 104 FUNC GLOBAL DEFAULT 12 qemu_log_in_addr_range │ │ │ │ 15852: 011fa348 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabdsb │ │ │ │ 15853: 013034da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_END_DSTATE │ │ │ │ 15854: 012b5ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_ALIGNED_EVENT │ │ │ │ - 15855: 00763a71 284 FUNC GLOBAL DEFAULT 12 bdrv_co_create_file │ │ │ │ + 15855: 00763a79 284 FUNC GLOBAL DEFAULT 12 bdrv_co_create_file │ │ │ │ 15856: 012a8abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HID_KBD_QUEUE_FULL_EVENT │ │ │ │ 15857: 012b3d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_DETACH_EVENT │ │ │ │ 15858: 012b7f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_OPS_WRITE_EVENT │ │ │ │ 15859: 012b3a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_OPER_READ_EVENT │ │ │ │ - 15860: 00745601 376 FUNC GLOBAL DEFAULT 12 qio_net_listener_wait_client │ │ │ │ + 15860: 00745609 376 FUNC GLOBAL DEFAULT 12 qio_net_listener_wait_client │ │ │ │ 15861: 01302a60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_ALREADY_EXISTS_DSTATE │ │ │ │ 15862: 012b483c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_LINK_DOWN_EVENT │ │ │ │ - 15863: 0073c1c9 168 FUNC GLOBAL DEFAULT 12 qemu_peek_byte │ │ │ │ + 15863: 0073c1d1 168 FUNC GLOBAL DEFAULT 12 qemu_peek_byte │ │ │ │ 15864: 012076b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmls_idx_d │ │ │ │ 15865: 011fa2c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabdsh │ │ │ │ 15866: 012b6fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_START_SET_RUN_EVENT │ │ │ │ 15867: 002d5d11 612 FUNC GLOBAL DEFAULT 12 vnc_client_io │ │ │ │ 15868: 01300f60 0 OBJECT GLOBAL DEFAULT 25 graph_lock │ │ │ │ 15869: 00490435 44 FUNC GLOBAL DEFAULT 12 smbios_get_table_legacy │ │ │ │ 15870: 012077b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmls_idx_h │ │ │ │ - 15871: 0073c6ad 44 FUNC GLOBAL DEFAULT 12 qemu_get_be64 │ │ │ │ - 15872: 006ec225 130 FUNC GLOBAL DEFAULT 12 helper_neon_sqdmulh_h │ │ │ │ + 15871: 0073c6b5 44 FUNC GLOBAL DEFAULT 12 qemu_get_be64 │ │ │ │ + 15872: 006ec22d 130 FUNC GLOBAL DEFAULT 12 helper_neon_sqdmulh_h │ │ │ │ 15873: 00596745 156 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_le │ │ │ │ 15874: 012b07a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_EVENT │ │ │ │ 15875: 013032f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_IP_INFO_DSTATE │ │ │ │ - 15876: 0087d815 106 FUNC GLOBAL DEFAULT 12 slow_bitmap_intersects │ │ │ │ + 15876: 0087d81d 106 FUNC GLOBAL DEFAULT 12 slow_bitmap_intersects │ │ │ │ 15877: 0040c319 220 FUNC GLOBAL DEFAULT 12 lan9118_phy_update_link │ │ │ │ 15878: 011e8204 132 OBJECT GLOBAL DEFAULT 24 helper_info_saddsubx │ │ │ │ - 15879: 007fb6a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecific │ │ │ │ + 15879: 007fb6a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecific │ │ │ │ 15880: 0060bed9 42 FUNC GLOBAL DEFAULT 12 helper_neon_pmax_s16 │ │ │ │ 15881: 00525a51 184 FUNC GLOBAL DEFAULT 12 hmp_cancel_vcpu_dirty_limit │ │ │ │ 15882: 013019e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_START_DSTATE │ │ │ │ 15883: 0032b26d 148 FUNC GLOBAL DEFAULT 12 cpu_vmstate_register │ │ │ │ 15884: 01301daa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_SEND_DSTATE │ │ │ │ 15885: 01207734 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmls_idx_s │ │ │ │ - 15886: 006d9295 88 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubu_scalarb │ │ │ │ - 15887: 007a884d 224 FUNC GLOBAL DEFAULT 12 qcow2_truncate_bitmaps_check │ │ │ │ + 15886: 006d929d 88 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubu_scalarb │ │ │ │ + 15887: 007a8855 224 FUNC GLOBAL DEFAULT 12 qcow2_truncate_bitmaps_check │ │ │ │ 15888: 011fa240 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabdsw │ │ │ │ - 15889: 0076535d 166 FUNC GLOBAL DEFAULT 12 bdrv_co_getlength │ │ │ │ - 15890: 006ecb0d 138 FUNC GLOBAL DEFAULT 12 helper_neon_sqdmulh_s │ │ │ │ + 15889: 00765365 166 FUNC GLOBAL DEFAULT 12 bdrv_co_getlength │ │ │ │ + 15890: 006ecb15 138 FUNC GLOBAL DEFAULT 12 helper_neon_sqdmulh_s │ │ │ │ 15891: 01303046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_PAGE_MATCHED_DSTATE │ │ │ │ 15892: 005b8cbd 48 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i64 │ │ │ │ 15893: 00449665 6 FUNC GLOBAL DEFAULT 12 pcie_sriov_get_pf │ │ │ │ 15894: 0041f9b9 8 FUNC GLOBAL DEFAULT 12 fp_port_set_learning │ │ │ │ 15895: 00563599 34 FUNC GLOBAL DEFAULT 12 migrate_xbzrle_cache_size │ │ │ │ - 15896: 00819315 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannel │ │ │ │ - 15897: 006d92ed 116 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubu_scalarh │ │ │ │ + 15896: 0081931d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannel │ │ │ │ + 15897: 006d92f5 116 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubu_scalarh │ │ │ │ 15898: 01301818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_READ_MEMORY_DSTATE │ │ │ │ 15899: 012ad388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_INTERRUPT_DELAYED_EVENT │ │ │ │ - 15900: 006d8ff5 88 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddu_scalarb │ │ │ │ + 15900: 006d8ffd 88 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddu_scalarb │ │ │ │ 15901: 012a398c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_UNREGISTER_INTERFACE_EVENT │ │ │ │ - 15902: 006de4d5 156 FUNC GLOBAL DEFAULT 12 helper_mve_vshllbsb │ │ │ │ - 15903: 00853539 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcceleratorInfo │ │ │ │ + 15902: 006de4dd 156 FUNC GLOBAL DEFAULT 12 helper_mve_vshllbsb │ │ │ │ + 15903: 00853541 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcceleratorInfo │ │ │ │ 15904: 012a5b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CHMAP_INFO_EVENT │ │ │ │ 15905: 01302d4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PACKET_STATE_FAULT_DSTATE │ │ │ │ 15906: 00531409 112 FUNC GLOBAL DEFAULT 12 memory_region_init_ram │ │ │ │ 15907: 011ffa6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrh_sg_uh │ │ │ │ - 15908: 0075ffa9 196 FUNC GLOBAL DEFAULT 12 qmp_job_cancel │ │ │ │ - 15909: 006d904d 120 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddu_scalarh │ │ │ │ + 15908: 0075ffb1 196 FUNC GLOBAL DEFAULT 12 qmp_job_cancel │ │ │ │ + 15909: 006d9055 120 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddu_scalarh │ │ │ │ 15910: 005e4549 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxq_le │ │ │ │ - 15911: 006de60d 156 FUNC GLOBAL DEFAULT 12 helper_mve_vshllbsh │ │ │ │ - 15912: 007498ad 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_decrypt │ │ │ │ + 15911: 006de615 156 FUNC GLOBAL DEFAULT 12 helper_mve_vshllbsh │ │ │ │ + 15912: 007498b5 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_decrypt │ │ │ │ 15913: 012ba7ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_START_POSTCOPY_EVENT │ │ │ │ 15914: 012ab67c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MER_EVENT │ │ │ │ - 15915: 0082612d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_resume_arg_members │ │ │ │ - 15916: 00749f9d 104 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytesv │ │ │ │ + 15915: 00826135 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_resume_arg_members │ │ │ │ + 15916: 00749fa5 104 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytesv │ │ │ │ 15917: 00596679 48 FUNC GLOBAL DEFAULT 12 tap_probe_has_uso │ │ │ │ 15918: 0130185c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_SYSTEM_CONFIG_WRITE_DSTATE │ │ │ │ 15919: 004f8451 120 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc_gpa │ │ │ │ - 15920: 006d9361 120 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubu_scalarw │ │ │ │ + 15920: 006d9369 120 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubu_scalarw │ │ │ │ 15921: 012b1dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_TIMER_READ_EVENT │ │ │ │ - 15922: 0078a6fd 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_has_successor │ │ │ │ - 15923: 0088471d 120 FUNC GLOBAL DEFAULT 12 qemu_print_log_usage │ │ │ │ + 15922: 0078a705 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_has_successor │ │ │ │ + 15923: 00884725 120 FUNC GLOBAL DEFAULT 12 qemu_print_log_usage │ │ │ │ 15924: 0060bdd9 42 FUNC GLOBAL DEFAULT 12 helper_neon_pmin_s16 │ │ │ │ 15925: 0117867c 12 OBJECT GLOBAL DEFAULT 21 HostMemPolicy_lookup │ │ │ │ 15926: 01179968 276 OBJECT GLOBAL DEFAULT 21 qemu_log_items │ │ │ │ 15927: 012ab11c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_READ_EVENT │ │ │ │ 15928: 011ff9e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrh_sg_uw │ │ │ │ 15929: 012a63f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_ERASE_TIMEOUT_EVENT │ │ │ │ - 15930: 009fa9a0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_0_len │ │ │ │ + 15930: 009fa9b8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_0_len │ │ │ │ 15931: 011e89c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_shaddsubx │ │ │ │ - 15932: 006d90c5 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddu_scalarw │ │ │ │ + 15932: 006d90cd 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddu_scalarw │ │ │ │ 15933: 012a7ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_CFAM_CONFIG_WRITE_NOADDR_EVENT │ │ │ │ 15934: 012b0f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_MAPPED_EVENT │ │ │ │ - 15935: 007afb29 8 FUNC GLOBAL DEFAULT 12 qcow2_refcount_close │ │ │ │ + 15935: 007afb31 8 FUNC GLOBAL DEFAULT 12 qcow2_refcount_close │ │ │ │ 15936: 013027d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_FINISH_DSTATE │ │ │ │ - 15937: 0083ac21 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfo │ │ │ │ - 15938: 00a7e934 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_SENSE │ │ │ │ - 15939: 009fa99c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_1_len │ │ │ │ + 15937: 0083ac29 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfo │ │ │ │ + 15938: 00a7e94c 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_SENSE │ │ │ │ + 15939: 009fa9b4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_1_len │ │ │ │ 15940: 012aee3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_UNREGISTER_VFS_EVENT │ │ │ │ - 15941: 0072c6d1 4 FUNC GLOBAL DEFAULT 12 bus_is_in_reset │ │ │ │ - 15942: 008827a5 1200 FUNC GLOBAL DEFAULT 12 keyval_parse_into │ │ │ │ - 15943: 007fb845 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfo │ │ │ │ + 15941: 0072c6d9 4 FUNC GLOBAL DEFAULT 12 bus_is_in_reset │ │ │ │ + 15942: 008827ad 1200 FUNC GLOBAL DEFAULT 12 keyval_parse_into │ │ │ │ + 15943: 007fb84d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfo │ │ │ │ 15944: 01302030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_PACKET_DSTATE │ │ │ │ 15945: 00610c89 44 FUNC GLOBAL DEFAULT 12 helper_neon_qzip32 │ │ │ │ - 15946: 00784cb9 112 FUNC GLOBAL DEFAULT 12 bdrv_next_cleanup │ │ │ │ + 15946: 00784cc1 112 FUNC GLOBAL DEFAULT 12 bdrv_next_cleanup │ │ │ │ 15947: 0130381c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_DSTATE │ │ │ │ 15948: 01301416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_PUT_BUFFER_OUT_DSTATE │ │ │ │ - 15949: 00873415 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_none │ │ │ │ + 15949: 0087341d 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_none │ │ │ │ 15950: 01301120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_ANON_LOAD_DSTATE │ │ │ │ 15951: 011de404 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_or │ │ │ │ 15952: 012bb498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_MODELS_EVENT │ │ │ │ 15953: 012f1160 1 OBJECT GLOBAL DEFAULT 25 use_idiv_instructions │ │ │ │ - 15954: 006e3781 240 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmh │ │ │ │ + 15954: 006e3789 240 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmh │ │ │ │ 15955: 013024e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_REGISTER_VFS_DSTATE │ │ │ │ 15956: 00523901 68 FUNC GLOBAL DEFAULT 12 cpu_remove_sync │ │ │ │ - 15957: 0075e7a9 328 FUNC GLOBAL DEFAULT 12 qmp_blockdev_reopen │ │ │ │ + 15957: 0075e7b1 328 FUNC GLOBAL DEFAULT 12 qmp_blockdev_reopen │ │ │ │ 15958: 01302b02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_RELEASE_INTERFACE_DSTATE │ │ │ │ 15959: 005e4365 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminq_le │ │ │ │ 15960: 0050fbe9 116 FUNC GLOBAL DEFAULT 12 audio_buffer_bytes │ │ │ │ 15961: 012a5444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_FLAGS_EVENT │ │ │ │ 15962: 01303560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_ADD_DSTATE │ │ │ │ 15963: 011fa1bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabdub │ │ │ │ 15964: 011e22ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchq_le │ │ │ │ @@ -15970,156 +15970,156 @@ │ │ │ │ 15966: 012a2790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_CHECK_CREDS_EVENT │ │ │ │ 15967: 00614c69 54 FUNC GLOBAL DEFAULT 12 helper_vfp_fcvt_f16_to_f32 │ │ │ │ 15968: 012aad4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_CLOCK_FREQ_EVENT │ │ │ │ 15969: 012ad058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_THROTTLING_TIMER_EVENT │ │ │ │ 15970: 005b5f69 364 FUNC GLOBAL DEFAULT 12 tcg_gen_addcio_i32 │ │ │ │ 15971: 0066fd99 52 FUNC GLOBAL DEFAULT 12 aspeed_mmio_map │ │ │ │ 15972: 012a2730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_COUNT_EVENT │ │ │ │ - 15973: 0073b61d 92 FUNC GLOBAL DEFAULT 12 qemu_file_get_return_path │ │ │ │ + 15973: 0073b625 92 FUNC GLOBAL DEFAULT 12 qemu_file_get_return_path │ │ │ │ 15974: 011fa138 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabduh │ │ │ │ 15975: 005e7951 72 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_address_matches │ │ │ │ 15976: 013018c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SOFT_RESET_DSTATE │ │ │ │ 15977: 012a983c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_SEND_SGI_EVENT │ │ │ │ - 15978: 006e3871 236 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnms │ │ │ │ + 15978: 006e3879 236 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnms │ │ │ │ 15979: 0130189e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_DEVICE_DSTATE │ │ │ │ 15980: 00537f79 152 FUNC GLOBAL DEFAULT 12 flatview_read_continue │ │ │ │ 15981: 0066e4d9 864 FUNC GLOBAL DEFAULT 12 raspi_base_machine_init │ │ │ │ 15982: 01301f86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCOM_READ_DSTATE │ │ │ │ 15983: 012ae1c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_EVENT │ │ │ │ - 15984: 00828095 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfoWrapper │ │ │ │ + 15984: 0082809d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfoWrapper │ │ │ │ 15985: 012acc18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_EVENT │ │ │ │ - 15986: 0084ffb1 156 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties_members │ │ │ │ + 15986: 0084ffb9 156 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties_members │ │ │ │ 15987: 011e0b34 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgw_be │ │ │ │ 15988: 012a7dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_SET_IRQ_RAISE_EVENT │ │ │ │ 15989: 012b5898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_MEM_TABLE_EVENT │ │ │ │ 15990: 012ae3c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_UNALIGNED_ZONE_CMD_EVENT │ │ │ │ - 15991: 0087eb15 128 FUNC GLOBAL DEFAULT 12 error_propagate │ │ │ │ + 15991: 0087eb1d 128 FUNC GLOBAL DEFAULT 12 error_propagate │ │ │ │ 15992: 013027e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_OVERFLOW_DSTATE │ │ │ │ 15993: 01301546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UP_READ_DSTATE │ │ │ │ 15994: 01302178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_WRITE_ADDR_DSTATE │ │ │ │ 15995: 013036c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_HOTPLUGGABLE_CPUS_DSTATE │ │ │ │ - 15996: 006f5cf1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_fmlal_a64 │ │ │ │ + 15996: 006f5cf9 128 FUNC GLOBAL DEFAULT 12 helper_gvec_fmlal_a64 │ │ │ │ 15997: 0039a37d 80 FUNC GLOBAL DEFAULT 12 hid_keyboard_write │ │ │ │ 15998: 01303336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RAM_ALLOC_SHARED_DSTATE │ │ │ │ 15999: 005df449 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgb │ │ │ │ 16000: 012b82fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_RELEASE_EVENT │ │ │ │ 16001: 011fa0b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabduw │ │ │ │ - 16002: 009d8a40 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun_len │ │ │ │ + 16002: 009d8a58 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun_len │ │ │ │ 16003: 003414f5 152 FUNC GLOBAL DEFAULT 12 cxl_machine_init │ │ │ │ 16004: 01301252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_DO_ALLOC_CLUSTERS_OFFSET_DSTATE │ │ │ │ 16005: 005fb4ed 284 FUNC GLOBAL DEFAULT 12 arm_phys_excp_target_el │ │ │ │ 16006: 00596595 180 FUNC GLOBAL DEFAULT 12 tap_probe_vnet_hdr │ │ │ │ - 16007: 008582e5 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_unplug_guest_error │ │ │ │ + 16007: 008582ed 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_unplug_guest_error │ │ │ │ 16008: 012b0338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_SELECTION_EVENT │ │ │ │ - 16009: 0084dbcd 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsList │ │ │ │ + 16009: 0084dbd5 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsList │ │ │ │ 16010: 0059ab7d 120 FUNC GLOBAL DEFAULT 12 replay_check_error │ │ │ │ 16011: 0121c47c 424 OBJECT GLOBAL DEFAULT 24 bdrv_qcow2 │ │ │ │ 16012: 012b95c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_EVENT │ │ │ │ 16013: 0130150a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_XFER_EXCEED_DSTATE │ │ │ │ 16014: 01302626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_COMMAND_COMPLETE_DSTATE │ │ │ │ - 16015: 006de571 156 FUNC GLOBAL DEFAULT 12 helper_mve_vshllbub │ │ │ │ + 16015: 006de579 156 FUNC GLOBAL DEFAULT 12 helper_mve_vshllbub │ │ │ │ 16016: 012b6af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_START_EVENT │ │ │ │ 16017: 012ae9a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_DISCARD_CB_EVENT │ │ │ │ 16018: 01302a6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_IDN_DSTATE │ │ │ │ 16019: 002c4dc5 204 FUNC GLOBAL DEFAULT 12 helper_crypto_sm3tt1a │ │ │ │ 16020: 005b41ed 76 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i32 │ │ │ │ 16021: 002c4e91 212 FUNC GLOBAL DEFAULT 12 helper_crypto_sm3tt1b │ │ │ │ 16022: 011ee798 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrnb_sb │ │ │ │ 16023: 01302932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PSPI_CTRL_WRITE_DSTATE │ │ │ │ - 16024: 007f8c85 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZSimpleProperties │ │ │ │ - 16025: 006de6a9 156 FUNC GLOBAL DEFAULT 12 helper_mve_vshllbuh │ │ │ │ + 16024: 007f8c8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZSimpleProperties │ │ │ │ + 16025: 006de6b1 156 FUNC GLOBAL DEFAULT 12 helper_mve_vshllbuh │ │ │ │ 16026: 00296cc5 236 FUNC GLOBAL DEFAULT 12 do_run_on_cpu │ │ │ │ 16027: 002be611 48 FUNC GLOBAL DEFAULT 12 float64_minimum_number │ │ │ │ - 16028: 0082ad55 142 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFastList │ │ │ │ + 16028: 0082ad5d 142 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFastList │ │ │ │ 16029: 011ee714 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrnb_sh │ │ │ │ 16030: 003aac8d 106 FUNC GLOBAL DEFAULT 12 gicv3_redist_inv_lpi │ │ │ │ - 16031: 0084c04d 192 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress │ │ │ │ - 16032: 0088b2a1 36 FUNC GLOBAL DEFAULT 12 aio_notify │ │ │ │ - 16033: 0073c7e9 6 FUNC GLOBAL DEFAULT 12 qemu_file_set_blocking │ │ │ │ + 16031: 0084c055 192 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress │ │ │ │ + 16032: 0088b2a9 36 FUNC GLOBAL DEFAULT 12 aio_notify │ │ │ │ + 16033: 0073c7f1 6 FUNC GLOBAL DEFAULT 12 qemu_file_set_blocking │ │ │ │ 16034: 012b30e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_STARTED_EVENT │ │ │ │ 16035: 005540d9 12 FUNC GLOBAL DEFAULT 12 cpr_exec_unpreserve_fds │ │ │ │ 16036: 005c1861 160 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i128_chk │ │ │ │ - 16037: 006d31e5 120 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbsb │ │ │ │ + 16037: 006d31ed 120 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbsb │ │ │ │ 16038: 005e8151 58 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_mem_inline_per_vcpu │ │ │ │ 16039: 013025da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_MODE_SENSE_DSTATE │ │ │ │ 16040: 012b8c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM16_FALLBACK_EVENT │ │ │ │ 16041: 005afe81 2376 FUNC GLOBAL DEFAULT 12 tcg_dump_ops │ │ │ │ 16042: 012bc06c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AIO_CO_SCHEDULE_BH_CB_EVENT │ │ │ │ 16043: 0044aed1 88 FUNC GLOBAL DEFAULT 12 pcie_cap_flags_set_vector │ │ │ │ 16044: 002c9eed 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_draw_submitted │ │ │ │ - 16045: 006fa0a5 78 FUNC GLOBAL DEFAULT 12 bfdotadd │ │ │ │ + 16045: 006fa0ad 78 FUNC GLOBAL DEFAULT 12 bfdotadd │ │ │ │ 16046: 013013dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_MAGIC_DSTATE │ │ │ │ - 16047: 006d325d 120 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbsh │ │ │ │ + 16047: 006d3265 120 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbsh │ │ │ │ 16048: 01302f70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DUMP_REGIONS_DSTATE │ │ │ │ 16049: 004428d1 80 FUNC GLOBAL DEFAULT 12 pci_bus_num │ │ │ │ 16050: 011fc028 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmovnbb │ │ │ │ 16051: 012b5598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PCI_NOTIFY_EVENT │ │ │ │ 16052: 012b0808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_GET_CMD_EVENT │ │ │ │ 16053: 012b0328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_DMA_UNAVAILABLE_EVENT │ │ │ │ 16054: 011f55f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmul0h │ │ │ │ 16055: 011e0e4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchl_le │ │ │ │ 16056: 012bc0f0 0 NOTYPE GLOBAL DEFAULT 25 __bss_start__ │ │ │ │ 16057: 01302e70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VGA_WRITE_DSTATE │ │ │ │ 16058: 011fbfa4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmovnbh │ │ │ │ 16059: 012b66a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_EXEC_EVENT │ │ │ │ 16060: 002c4f65 212 FUNC GLOBAL DEFAULT 12 helper_crypto_sm3tt2a │ │ │ │ - 16061: 0085004d 296 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties │ │ │ │ + 16061: 00850055 296 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties │ │ │ │ 16062: 00421c4d 40 FUNC GLOBAL DEFAULT 12 world_ingress │ │ │ │ 16063: 002c5039 216 FUNC GLOBAL DEFAULT 12 helper_crypto_sm3tt2b │ │ │ │ - 16064: 007c03c9 64 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_export │ │ │ │ - 16065: 00727b85 152 FUNC GLOBAL DEFAULT 12 vhost_user_async_close │ │ │ │ - 16066: 0073ded1 104 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_dupfd │ │ │ │ - 16067: 006d32d5 160 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbsw │ │ │ │ - 16068: 00743471 152 FUNC GLOBAL DEFAULT 12 qio_channel_read │ │ │ │ + 16064: 007c03d1 64 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_export │ │ │ │ + 16065: 00727b8d 152 FUNC GLOBAL DEFAULT 12 vhost_user_async_close │ │ │ │ + 16066: 0073ded9 104 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_dupfd │ │ │ │ + 16067: 006d32dd 160 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbsw │ │ │ │ + 16068: 00743479 152 FUNC GLOBAL DEFAULT 12 qio_channel_read │ │ │ │ 16069: 012ab5bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MISC_UPDATE_IRQ_RAISE_EVENT │ │ │ │ 16070: 011f556c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmul0s │ │ │ │ 16071: 012a5a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OMAP1_PWL_BACKLIGHT_EVENT │ │ │ │ 16072: 0036c6b9 106 FUNC GLOBAL DEFAULT 12 virtio_add_vhost_device │ │ │ │ 16073: 010a8608 64 OBJECT GLOBAL DEFAULT 21 vmstate_ahci │ │ │ │ 16074: 0043c431 364 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file_from_generator │ │ │ │ 16075: 01302542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_SET_REQUEST_DSTATE │ │ │ │ 16076: 002c7551 10 FUNC GLOBAL DEFAULT 12 console_has_gl │ │ │ │ 16077: 01159328 4 OBJECT GLOBAL DEFAULT 21 vub_config_ops │ │ │ │ 16078: 0044afd5 30 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_enable_power │ │ │ │ 16079: 011e2a24 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxq_le │ │ │ │ 16080: 01178154 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcow2Version_lookup │ │ │ │ 16081: 005b5ce9 108 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i32 │ │ │ │ 16082: 013026e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_ABORT_DSTATE │ │ │ │ - 16083: 00880fe9 134 FUNC GLOBAL DEFAULT 12 qemu_opt_get_del │ │ │ │ + 16083: 00880ff1 134 FUNC GLOBAL DEFAULT 12 qemu_opt_get_del │ │ │ │ 16084: 011786c0 12 OBJECT GLOBAL DEFAULT 21 PCIELinkSpeed_lookup │ │ │ │ - 16085: 0082910d 132 FUNC GLOBAL DEFAULT 12 visit_type_LostTickPolicy │ │ │ │ + 16085: 00829115 132 FUNC GLOBAL DEFAULT 12 visit_type_LostTickPolicy │ │ │ │ 16086: 004e0bc9 108 FUNC GLOBAL DEFAULT 12 vfio_iommufd_cpr_register_container │ │ │ │ 16087: 01302d92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_END_DSTATE │ │ │ │ 16088: 013026da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_DSTATE │ │ │ │ 16089: 012b1984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IBEX_SPI_HOST_WRITE_EVENT │ │ │ │ 16090: 01301662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_RUNNING_DSTATE │ │ │ │ 16091: 013026d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_DSTATE │ │ │ │ 16092: 013031f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_SWITCH_CHANNEL_DSTATE │ │ │ │ - 16093: 00771315 16 FUNC GLOBAL DEFAULT 12 job_complete_sync_locked │ │ │ │ + 16093: 0077131d 16 FUNC GLOBAL DEFAULT 12 job_complete_sync_locked │ │ │ │ 16094: 005f5311 6 FUNC GLOBAL DEFAULT 12 arm_cp_read_zero │ │ │ │ 16095: 01301f28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MISC_UPDATE_IRQ_LOWER_DSTATE │ │ │ │ 16096: 013014be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WSTAT_DSTATE │ │ │ │ - 16097: 0082c475 232 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC │ │ │ │ - 16098: 0071c9c1 36 FUNC GLOBAL DEFAULT 12 virtio_queue_set_notification │ │ │ │ + 16097: 0082c47d 232 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC │ │ │ │ + 16098: 0071c9c9 36 FUNC GLOBAL DEFAULT 12 virtio_queue_set_notification │ │ │ │ 16099: 005c0c11 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i64_chk │ │ │ │ 16100: 013016f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_DSTATE │ │ │ │ 16101: 012af568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_RTC_READ_EVENT │ │ │ │ - 16102: 0088122d 138 FUNC GLOBAL DEFAULT 12 qemu_opt_set │ │ │ │ + 16102: 00881235 138 FUNC GLOBAL DEFAULT 12 qemu_opt_set │ │ │ │ 16103: 01301472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_PROBE_CAPS_DSTATE │ │ │ │ 16104: 01303dfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_MAPPED_DSTATE │ │ │ │ 16105: 00599e21 628 FUNC GLOBAL DEFAULT 12 replay_sync_error │ │ │ │ - 16106: 00887ca5 156 FUNC GLOBAL DEFAULT 12 qsp_reset │ │ │ │ + 16106: 00887cad 156 FUNC GLOBAL DEFAULT 12 qsp_reset │ │ │ │ 16107: 002e97f5 52 FUNC GLOBAL DEFAULT 12 gdb_unregister_coprocessor_all │ │ │ │ 16108: 012a763c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_MODE_EVENT │ │ │ │ 16109: 0050f101 116 FUNC GLOBAL DEFAULT 12 AUD_backend_check │ │ │ │ - 16110: 00837f5d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_start_postcopy │ │ │ │ + 16110: 00837f65 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_start_postcopy │ │ │ │ 16111: 012b2df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_OUT_EVENT │ │ │ │ - 16112: 007bcec5 46 FUNC GLOBAL DEFAULT 12 throttle_group_attach_aio_context │ │ │ │ + 16112: 007bcecd 46 FUNC GLOBAL DEFAULT 12 throttle_group_attach_aio_context │ │ │ │ 16113: 012aa04c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_EVENT │ │ │ │ - 16114: 0072f021 124 FUNC GLOBAL DEFAULT 12 qdev_walk_children │ │ │ │ + 16114: 0072f029 124 FUNC GLOBAL DEFAULT 12 qdev_walk_children │ │ │ │ 16115: 012b825c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_UNREGISTER_EVENT │ │ │ │ 16116: 012ba950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_FDSETS_EVENT │ │ │ │ 16117: 00444725 104 FUNC GLOBAL DEFAULT 12 pci_for_each_bus_depth_first │ │ │ │ 16118: 004e2ebd 188 FUNC GLOBAL DEFAULT 12 vfio_user_device_reset │ │ │ │ 16119: 011e1794 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchq_be │ │ │ │ 16120: 012a4cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WSTAT_EVENT │ │ │ │ 16121: 013034c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_DSTATE │ │ │ │ @@ -16127,231 +16127,231 @@ │ │ │ │ 16123: 005e1e55 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_le_mmu │ │ │ │ 16124: 0054bb3d 124 FUNC GLOBAL DEFAULT 12 host_iommu_device_iommufd_attach_hwpt │ │ │ │ 16125: 01301a86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_READ_DSTATE │ │ │ │ 16126: 012b0768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_TRANSFER_DATA_EVENT │ │ │ │ 16127: 01213914 132 OBJECT GLOBAL DEFAULT 24 helper_info_rsqrte_rpres_f32 │ │ │ │ 16128: 012b9620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ENABLE_EVENT │ │ │ │ 16129: 005e9a75 122 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_discon_cb │ │ │ │ - 16130: 0089d529 22 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_all │ │ │ │ + 16130: 0089d531 22 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_all │ │ │ │ 16131: 00614cd5 52 FUNC GLOBAL DEFAULT 12 helper_vfp_fcvt_f16_to_f64 │ │ │ │ 16132: 012a34e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CLUSTER_LINK_L2_EVENT │ │ │ │ - 16133: 00749ead 104 FUNC GLOBAL DEFAULT 12 qcrypto_hash_update │ │ │ │ - 16134: 0078d5dd 4 FUNC GLOBAL DEFAULT 12 bdrv_drained_end │ │ │ │ + 16133: 00749eb5 104 FUNC GLOBAL DEFAULT 12 qcrypto_hash_update │ │ │ │ + 16134: 0078d5e5 4 FUNC GLOBAL DEFAULT 12 bdrv_drained_end │ │ │ │ 16135: 011ee504 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrnb_uh │ │ │ │ 16136: 005ba8d5 776 FUNC GLOBAL DEFAULT 12 tcg_gen_addcio_i64 │ │ │ │ 16137: 01301836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_SIN_DSTATE │ │ │ │ 16138: 011e315c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminq_le │ │ │ │ 16139: 003f85a5 208 FUNC GLOBAL DEFAULT 12 e1000e_core_pci_uninit │ │ │ │ 16140: 01301bfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_CLEAR_DSTATE │ │ │ │ - 16141: 008723ed 6 FUNC GLOBAL DEFAULT 12 qdict_flatten │ │ │ │ + 16141: 008723f5 6 FUNC GLOBAL DEFAULT 12 qdict_flatten │ │ │ │ 16142: 01303060 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_FINISH_DSTATE │ │ │ │ 16143: 012ac1e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_SENT_EVENT │ │ │ │ 16144: 012aeac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC64_EVENT │ │ │ │ 16145: 0052f355 128 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_populated │ │ │ │ 16146: 012b2104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_SET_SCALER_EVENT │ │ │ │ 16147: 012af334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PCIE_CFG_WRITE_EVENT │ │ │ │ - 16148: 00849b55 132 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationType │ │ │ │ - 16149: 00896a91 16 FUNC GLOBAL DEFAULT 12 readline_restart │ │ │ │ - 16150: 008621c1 16 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper_members │ │ │ │ + 16148: 00849b5d 132 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationType │ │ │ │ + 16149: 00896a99 16 FUNC GLOBAL DEFAULT 12 readline_restart │ │ │ │ + 16150: 008621c9 16 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper_members │ │ │ │ 16151: 0052ed5d 272 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu_one │ │ │ │ - 16152: 0072c959 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_int │ │ │ │ - 16153: 006d3375 120 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbub │ │ │ │ + 16152: 0072c961 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_int │ │ │ │ + 16153: 006d337d 120 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbub │ │ │ │ 16154: 012a6b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_GET_QUEUE_EVENT │ │ │ │ 16155: 010a9c10 64 OBJECT GLOBAL DEFAULT 21 vmstate_hid_keyboard_device │ │ │ │ - 16156: 006d33ed 120 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbuh │ │ │ │ + 16156: 006d33f5 120 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbuh │ │ │ │ 16157: 0130340e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_DISCARD_RECT_DSTATE │ │ │ │ 16158: 012ad1c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_POSTPONED_EVENT │ │ │ │ 16159: 012aeebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_BAD_ROM_MAGIC_EVENT │ │ │ │ 16160: 012a8164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_IOPORT_WRITEB_EVENT │ │ │ │ 16161: 002b4795 1560 FUNC GLOBAL DEFAULT 12 floatx80_div │ │ │ │ 16162: 012a4e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WALK_EVENT │ │ │ │ - 16163: 00805e71 196 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties │ │ │ │ + 16163: 00805e79 196 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties │ │ │ │ 16164: 013031a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_FILE_ERR_DSTATE │ │ │ │ - 16165: 00823709 188 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult │ │ │ │ + 16165: 00823711 188 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult │ │ │ │ 16166: 0055cb71 164 FUNC GLOBAL DEFAULT 12 migration_call_notifiers │ │ │ │ 16167: 013024dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_CONFIG_WRITE_DSTATE │ │ │ │ - 16168: 006e13d1 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeqb │ │ │ │ + 16168: 006e13d9 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeqb │ │ │ │ 16169: 0130205c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_MII_WRITE_DSTATE │ │ │ │ 16170: 012a69d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_FIFO_RX_FULL_EVENT │ │ │ │ - 16171: 008094f1 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2_members │ │ │ │ + 16171: 008094f9 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2_members │ │ │ │ 16172: 00442cc1 14 FUNC GLOBAL DEFAULT 12 pci_bus_set_slot_reserved_mask │ │ │ │ 16173: 0059a899 172 FUNC GLOBAL DEFAULT 12 replay_get_word │ │ │ │ 16174: 012a31e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DSM_EVENT │ │ │ │ 16175: 002b7e15 204 FUNC GLOBAL DEFAULT 12 float128_to_int32 │ │ │ │ 16176: 0114ada8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_nguid │ │ │ │ 16177: 012a5de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_READL_REG_EVENT │ │ │ │ 16178: 012a3010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_RETURN_EVENT │ │ │ │ - 16179: 007609b9 200 FUNC GLOBAL DEFAULT 12 os_setup_limits │ │ │ │ + 16179: 007609c1 200 FUNC GLOBAL DEFAULT 12 os_setup_limits │ │ │ │ 16180: 013030be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_ENTRY_DSTATE │ │ │ │ 16181: 012a768c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_GET_EVENT │ │ │ │ - 16182: 006e1445 114 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeqh │ │ │ │ + 16182: 006e144d 114 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeqh │ │ │ │ 16183: 00613981 4 FUNC GLOBAL DEFAULT 12 helper_vfp_maxd │ │ │ │ 16184: 002c9b5d 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_offsets │ │ │ │ 16185: 005b751d 112 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i64 │ │ │ │ - 16186: 006d3465 160 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbuw │ │ │ │ + 16186: 006d346d 160 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbuw │ │ │ │ 16187: 002c91ed 220 FUNC GLOBAL DEFAULT 12 qemu_display_help │ │ │ │ 16188: 012b84cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_FORWARD_DMABUF_EVENT │ │ │ │ 16189: 00613955 38 FUNC GLOBAL DEFAULT 12 helper_vfp_maxh │ │ │ │ 16190: 002c76a9 92 FUNC GLOBAL DEFAULT 12 qemu_console_set_display_gl_ctx │ │ │ │ 16191: 013038ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DISPLAY_UPDATE_DSTATE │ │ │ │ 16192: 005e71b9 236 FUNC GLOBAL DEFAULT 12 mttcg_start_vcpu_thread │ │ │ │ 16193: 012aadec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_WRITE_EVENT │ │ │ │ 16194: 012b89dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_SYNC_NUMLOCK_EVENT │ │ │ │ 16195: 0130227a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_ADD_CHUNK_DSTATE │ │ │ │ 16196: 01303492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_PUTCHAR_CSI_DSTATE │ │ │ │ - 16197: 00833f61 192 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias │ │ │ │ - 16198: 007ba945 224 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find │ │ │ │ + 16197: 00833f69 192 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias │ │ │ │ + 16198: 007ba94d 224 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find │ │ │ │ 16199: 00306861 332 FUNC GLOBAL DEFAULT 12 build_pci_bridge_edsm │ │ │ │ 16200: 012aab1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_HEXDUMP_EVENT │ │ │ │ 16201: 0066fc25 372 FUNC GLOBAL DEFAULT 12 aspeed_soc_dram_init │ │ │ │ 16202: 005e0051 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchb │ │ │ │ 16203: 005c032d 324 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i64_chk │ │ │ │ 16204: 0061397d 4 FUNC GLOBAL DEFAULT 12 helper_vfp_maxs │ │ │ │ - 16205: 007e1605 64 FUNC GLOBAL DEFAULT 12 laio_detach_aio_context │ │ │ │ - 16206: 006e14b9 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeqw │ │ │ │ + 16205: 007e160d 64 FUNC GLOBAL DEFAULT 12 laio_detach_aio_context │ │ │ │ + 16206: 006e14c1 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeqw │ │ │ │ 16207: 0055d3b9 412 FUNC GLOBAL DEFAULT 12 qmp_migrate_pause │ │ │ │ - 16208: 0077a26d 156 FUNC GLOBAL DEFAULT 12 nbd_opt_lookup │ │ │ │ + 16208: 0077a275 156 FUNC GLOBAL DEFAULT 12 nbd_opt_lookup │ │ │ │ 16209: 003390e9 96 FUNC GLOBAL DEFAULT 12 sysbus_is_irq_connected │ │ │ │ 16210: 00442ad5 176 FUNC GLOBAL DEFAULT 12 pci_device_load │ │ │ │ 16211: 01302466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_DEALLOCATE_DSTATE │ │ │ │ 16212: 004494ad 168 FUNC GLOBAL DEFAULT 12 pcie_sriov_config_write │ │ │ │ 16213: 0054b70d 380 FUNC GLOBAL DEFAULT 12 iommufd_backend_get_dirty_bitmap │ │ │ │ 16214: 005e036d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_le_mmu │ │ │ │ 16215: 012a4230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUEST_EVENT │ │ │ │ - 16216: 006fc8b5 2 FUNC GLOBAL DEFAULT 12 xen_primary_console_set_be_port │ │ │ │ + 16216: 006fc8bd 2 FUNC GLOBAL DEFAULT 12 xen_primary_console_set_be_port │ │ │ │ 16217: 01179400 12 OBJECT GLOBAL DEFAULT 21 RockerPortDuplex_lookup │ │ │ │ 16218: 012b4e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_RELO_EVENT │ │ │ │ - 16219: 007ff76d 100 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo_members │ │ │ │ + 16219: 007ff775 100 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo_members │ │ │ │ 16220: 00638845 200 FUNC GLOBAL DEFAULT 12 omap_badwidth_read16 │ │ │ │ 16221: 005b5e01 360 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i32 │ │ │ │ 16222: 013025e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_WRITE_COMPLETE_NOIO_DSTATE │ │ │ │ 16223: 01301e38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_CLK_DSTATE │ │ │ │ 16224: 013038b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DISPLAY_RELOAD_DSTATE │ │ │ │ 16225: 004bbbc9 172 FUNC GLOBAL DEFAULT 12 ohci_sysbus_die │ │ │ │ 16226: 012bbfdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDMON_IO_URING_ADD_SQE_EVENT │ │ │ │ - 16227: 0078d621 256 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin_nopoll │ │ │ │ - 16228: 007d2565 120 FUNC GLOBAL DEFAULT 12 qed_alloc_l2_cache_entry │ │ │ │ - 16229: 0082d2bd 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareResult │ │ │ │ + 16227: 0078d629 256 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin_nopoll │ │ │ │ + 16228: 007d256d 120 FUNC GLOBAL DEFAULT 12 qed_alloc_l2_cache_entry │ │ │ │ + 16229: 0082d2c5 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareResult │ │ │ │ 16230: 0121a364 36 OBJECT GLOBAL DEFAULT 24 qemu_drive_opts │ │ │ │ 16231: 013028d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_SET_VOLTAGE_DSTATE │ │ │ │ 16232: 012aafec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_SET_CHANNEL_DIVIDER_EVENT │ │ │ │ 16233: 01302360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_DSTATE │ │ │ │ 16234: 01302afe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_DATA_DSTATE │ │ │ │ 16235: 004f576d 284 FUNC GLOBAL DEFAULT 12 vhost_dev_disable_notifiers_nvqs │ │ │ │ 16236: 012b6ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_STOP_EVENT │ │ │ │ - 16237: 007498c1 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_setiv │ │ │ │ + 16237: 007498c9 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_setiv │ │ │ │ 16238: 012a2654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_CANCEL_EVENT │ │ │ │ 16239: 00542add 396 FUNC GLOBAL DEFAULT 12 hmp_info_tpm │ │ │ │ 16240: 013016a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_FLASH_ERASE_DSTATE │ │ │ │ 16241: 012a3740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_SLEEP_EVENT │ │ │ │ - 16242: 0068918d 84 FUNC GLOBAL DEFAULT 12 gen_set_condexec │ │ │ │ + 16242: 0068919d 84 FUNC GLOBAL DEFAULT 12 gen_set_condexec │ │ │ │ 16243: 003337c1 94 FUNC GLOBAL DEFAULT 12 device_type_is_dynamic_sysbus │ │ │ │ - 16244: 00819261 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMux │ │ │ │ + 16244: 00819269 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMux │ │ │ │ 16245: 012b7318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_SWITCH_CHANNEL_EVENT │ │ │ │ 16246: 01301380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_READ_HOLE_DSTATE │ │ │ │ 16247: 012b37b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_SOF_EVENT │ │ │ │ 16248: 0044a62d 18 FUNC GLOBAL DEFAULT 12 slotid_cap_cleanup │ │ │ │ 16249: 005ba369 284 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i64 │ │ │ │ - 16250: 008620f5 204 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper │ │ │ │ + 16250: 008620fd 204 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper │ │ │ │ 16251: 012a78fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_DESTROY_EVENT │ │ │ │ 16252: 012a76fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_PRE_LOAD_EVENT │ │ │ │ 16253: 005e36ad 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_be_mmu │ │ │ │ 16254: 01303634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_UNCORRECTABLE_ERRORS_DSTATE │ │ │ │ 16255: 011e4158 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andw_be │ │ │ │ - 16256: 0072fbbd 6 FUNC GLOBAL DEFAULT 12 resettable_container_remove │ │ │ │ + 16256: 0072fbc5 6 FUNC GLOBAL DEFAULT 12 resettable_container_remove │ │ │ │ 16257: 012a4320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_LOOP_RET_EVENT │ │ │ │ 16258: 00576035 120 FUNC GLOBAL DEFAULT 12 qmp_xen_colo_do_checkpoint │ │ │ │ 16259: 00336455 80 FUNC GLOBAL DEFAULT 12 ram_block_notify_remove │ │ │ │ - 16260: 00783f15 10 FUNC GLOBAL DEFAULT 12 blk_aio_get │ │ │ │ + 16260: 00783f1d 10 FUNC GLOBAL DEFAULT 12 blk_aio_get │ │ │ │ 16261: 01303d9e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_yank_c │ │ │ │ 16262: 003f867d 100 FUNC GLOBAL DEFAULT 12 e1000e_core_pre_save │ │ │ │ 16263: 0130250a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASTRO_CHIP_MEM_VALID_DSTATE │ │ │ │ - 16264: 0076d2a1 120 FUNC GLOBAL DEFAULT 12 bdrv_filter_or_cow_child │ │ │ │ + 16264: 0076d2a9 120 FUNC GLOBAL DEFAULT 12 bdrv_filter_or_cow_child │ │ │ │ 16265: 01301276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ 16266: 012a3710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_YIELD_EVENT │ │ │ │ 16267: 01301efc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SCU_WRITE_DSTATE │ │ │ │ 16268: 012b9510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_RESUME_EVENT │ │ │ │ 16269: 00330239 980 FUNC GLOBAL DEFAULT 12 hmp_info_memory_devices │ │ │ │ 16270: 00445711 128 FUNC GLOBAL DEFAULT 12 pci_iommu_get_iotlb_info │ │ │ │ 16271: 0130308a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_ERROR_DSTATE │ │ │ │ 16272: 013031e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_WAIT_DSTATE │ │ │ │ - 16273: 0084c701 204 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper │ │ │ │ + 16273: 0084c709 204 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper │ │ │ │ 16274: 012a9bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_EL3_READ_EVENT │ │ │ │ - 16275: 00827915 58 FUNC GLOBAL DEFAULT 12 qapi_free_CurrentMachineParams │ │ │ │ + 16275: 0082791d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CurrentMachineParams │ │ │ │ 16276: 013010da 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_rocker_c │ │ │ │ 16277: 005e9625 160 FUNC GLOBAL DEFAULT 12 plugin_register_vcpu_mem_cb │ │ │ │ 16278: 012a5904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_INV_NOTIFIERS_MR_EVENT │ │ │ │ 16279: 002d10e1 100 FUNC GLOBAL DEFAULT 12 qemu_text_console_update_cursor │ │ │ │ - 16280: 007300b9 228 FUNC GLOBAL DEFAULT 12 resettable_assert_reset │ │ │ │ + 16280: 007300c1 228 FUNC GLOBAL DEFAULT 12 resettable_assert_reset │ │ │ │ 16281: 01303604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_ADD_DSTATE │ │ │ │ 16282: 01303566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ 16283: 012b6678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_ITERATE_EVENT │ │ │ │ 16284: 01302128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_DSTATE │ │ │ │ 16285: 013017c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_GET_QUEUE_DSTATE │ │ │ │ 16286: 012a2a20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_INVALID_RLE_EVENT │ │ │ │ 16287: 0130280c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_UNHANDLED_FRAME_CMD_DSTATE │ │ │ │ - 16288: 007e9291 176 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_add_watch │ │ │ │ + 16288: 007e9299 176 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_add_watch │ │ │ │ 16289: 01302d28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_RESPONSE_DSTATE │ │ │ │ 16290: 012bb69c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SCREENDUMP_EVENT │ │ │ │ 16291: 012ac9b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_RXDMA_WRITE_EVENT │ │ │ │ 16292: 012ba2cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_POWERDOWN_EVENT │ │ │ │ 16293: 012a5724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_RANGE_INVAL_EVENT │ │ │ │ 16294: 006389cd 200 FUNC GLOBAL DEFAULT 12 omap_badwidth_read32 │ │ │ │ - 16295: 006f8d51 252 FUNC GLOBAL DEFAULT 12 helper_gvec_uminp_b │ │ │ │ + 16295: 006f8d59 252 FUNC GLOBAL DEFAULT 12 helper_gvec_uminp_b │ │ │ │ 16296: 013020cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_TXDMA_READ_DSTATE │ │ │ │ 16297: 0060fdc1 170 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_sat_s8 │ │ │ │ 16298: 0130386a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_DSTATE │ │ │ │ 16299: 012aa1cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_INTERRUPT_EVENT │ │ │ │ 16300: 012b3bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QUEUE_DEL_EVENT │ │ │ │ 16301: 012ae024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_CMBSZ_READONLY_EVENT │ │ │ │ - 16302: 006f8e4d 252 FUNC GLOBAL DEFAULT 12 helper_gvec_uminp_h │ │ │ │ + 16302: 006f8e55 252 FUNC GLOBAL DEFAULT 12 helper_gvec_uminp_h │ │ │ │ 16303: 0044bb9d 24 FUNC GLOBAL DEFAULT 12 pcie_cap_root_init │ │ │ │ - 16304: 006e9139 264 FUNC GLOBAL DEFAULT 12 helper_mve_vrint_rm_h │ │ │ │ + 16304: 006e9141 264 FUNC GLOBAL DEFAULT 12 helper_mve_vrint_rm_h │ │ │ │ 16305: 002b92b9 160 FUNC GLOBAL DEFAULT 12 float64_to_int32_modulo │ │ │ │ - 16306: 0085ecc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptionsVNC │ │ │ │ + 16306: 0085ecc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptionsVNC │ │ │ │ 16307: 013027c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_SET_FW_TIME_DSTATE │ │ │ │ 16308: 01303710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_SAVE_DSTATE │ │ │ │ 16309: 002e5a69 212 FUNC GLOBAL DEFAULT 12 vnc_server_cut_text_caps │ │ │ │ 16310: 002b7ee1 200 FUNC GLOBAL DEFAULT 12 float128_to_int64 │ │ │ │ 16311: 01303548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_SET_WRITE_THRESHOLD_DSTATE │ │ │ │ 16312: 01302e90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_ENABLE_DSTATE │ │ │ │ 16313: 005420b1 156 FUNC GLOBAL DEFAULT 12 qemu_system_reset_request │ │ │ │ 16314: 013018a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERRUPT_CLIENT_MONITORS_CONFIG_DSTATE │ │ │ │ - 16315: 006e00c9 124 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovnbsb │ │ │ │ - 16316: 006f8f49 252 FUNC GLOBAL DEFAULT 12 helper_gvec_uminp_s │ │ │ │ - 16317: 006e9241 264 FUNC GLOBAL DEFAULT 12 helper_mve_vrint_rm_s │ │ │ │ + 16315: 006e00d1 124 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovnbsb │ │ │ │ + 16316: 006f8f51 252 FUNC GLOBAL DEFAULT 12 helper_gvec_uminp_s │ │ │ │ + 16317: 006e9249 264 FUNC GLOBAL DEFAULT 12 helper_mve_vrint_rm_s │ │ │ │ 16318: 013023f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ASQADDR_DSTATE │ │ │ │ 16319: 011def5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax8 │ │ │ │ 16320: 003edc4d 192 FUNC GLOBAL DEFAULT 12 e1000x_rx_vlan_filter │ │ │ │ 16321: 005c17e5 124 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i64_chk │ │ │ │ 16322: 012b07b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_DMA_EVENT │ │ │ │ 16323: 012b4b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_TIMEOUT_EVENT │ │ │ │ - 16324: 006e01bd 172 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovnbsh │ │ │ │ + 16324: 006e01c5 172 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovnbsh │ │ │ │ 16325: 012a5a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OMAP1_PWT_BUZZ_EVENT │ │ │ │ 16326: 012b0b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSIX_ENABLED_EVENT │ │ │ │ 16327: 0130287e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_TIMEOUT_DSTATE │ │ │ │ 16328: 0130110e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_CHECK_CREDS_DSTATE │ │ │ │ 16329: 002ca045 32 FUNC GLOBAL DEFAULT 12 qemu_input_linux_to_qcode │ │ │ │ - 16330: 0085219d 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutput_members │ │ │ │ + 16330: 008521a5 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutput_members │ │ │ │ 16331: 011e4ec0 132 OBJECT GLOBAL DEFAULT 24 helper_info_clrsb_i32 │ │ │ │ 16332: 013012c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_WS_HANDSHAKE_ERR_DSTATE │ │ │ │ 16333: 0130255e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PCIE_CFG_RW_DSTATE │ │ │ │ 16334: 012a9efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_REJECT_EVENT │ │ │ │ 16335: 0051a109 360 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_start │ │ │ │ - 16336: 0080bcc9 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate_members │ │ │ │ + 16336: 0080bcd1 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate_members │ │ │ │ 16337: 012ad0f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_READ_IMS_EVENT │ │ │ │ 16338: 005ee6f1 44 FUNC GLOBAL DEFAULT 12 arm_cpu_lpa2_finalize │ │ │ │ 16339: 01301692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_BYTE_DSTATE │ │ │ │ 16340: 012bbeac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFREE_EVENT │ │ │ │ 16341: 003eedc1 660 FUNC GLOBAL DEFAULT 12 net_tx_pkt_parse │ │ │ │ 16342: 002ea581 20 FUNC GLOBAL DEFAULT 12 gdb_disable_syscalls │ │ │ │ 16343: 012ac098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_REALIZE_EVENT │ │ │ │ 16344: 0032fec5 144 FUNC GLOBAL DEFAULT 12 hmp_info_balloon │ │ │ │ - 16345: 007f9df9 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_latency_histogram_set_arg_members │ │ │ │ - 16346: 0088d565 116 FUNC GLOBAL DEFAULT 12 qemu_co_send_recv │ │ │ │ + 16345: 007f9e01 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_latency_histogram_set_arg_members │ │ │ │ + 16346: 0088d56d 116 FUNC GLOBAL DEFAULT 12 qemu_co_send_recv │ │ │ │ 16347: 005b46c5 124 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i32 │ │ │ │ 16348: 0130254c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GT64120_ISD_REMAP_DSTATE │ │ │ │ 16349: 003eeb85 112 FUNC GLOBAL DEFAULT 12 net_tx_pkt_update_ip_hdr_checksum │ │ │ │ 16350: 013021f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_TYPE_DSTATE │ │ │ │ 16351: 01215150 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touhd │ │ │ │ 16352: 00608eb5 148 FUNC GLOBAL DEFAULT 12 get_phys_addr_for_at │ │ │ │ 16353: 012ac668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_TX_STATE_EVENT │ │ │ │ @@ -16359,191 +16359,191 @@ │ │ │ │ 16355: 012a6a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_IRQ_STATE_EVENT │ │ │ │ 16356: 013016c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HD_GEOMETRY_LCHS_GUESS_DSTATE │ │ │ │ 16357: 012b55c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_GUEST_PAGE_EVENT │ │ │ │ 16358: 01301f0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SYSCTRL_MEM_READL_DSTATE │ │ │ │ 16359: 0121590c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touhh │ │ │ │ 16360: 002cc289 136 FUNC GLOBAL DEFAULT 12 qemu_input_scale_axis │ │ │ │ 16361: 013021de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L4_CSO_DISABLED_DSTATE │ │ │ │ - 16362: 0080be2d 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication_members │ │ │ │ + 16362: 0080be35 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication_members │ │ │ │ 16363: 0120e610 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_ceq_f32 │ │ │ │ 16364: 01302f08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_FEATURES_DSTATE │ │ │ │ - 16365: 0086229d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_InputEvent_base_members │ │ │ │ - 16366: 0073f74d 296 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_sync │ │ │ │ + 16365: 008622a5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_InputEvent_base_members │ │ │ │ + 16366: 0073f755 296 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_sync │ │ │ │ 16367: 012b8a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_KEY_EVENT_EVENT │ │ │ │ - 16368: 006e4699 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfmsh │ │ │ │ + 16368: 006e46a1 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfmsh │ │ │ │ 16369: 005e9a0d 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_idle_cb │ │ │ │ 16370: 00615495 92 FUNC GLOBAL DEFAULT 12 helper_fjcvtzs │ │ │ │ - 16371: 006f3795 218 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmls_idx │ │ │ │ + 16371: 006f379d 218 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmls_idx │ │ │ │ 16372: 012b39b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_UNUSE_EVENT │ │ │ │ - 16373: 007fc745 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsPreallocate │ │ │ │ + 16373: 007fc74d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsPreallocate │ │ │ │ 16374: 012ad928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_NOT_XXP_EVENT │ │ │ │ 16375: 01302366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_IDENTIFY_CNS_DSTATE │ │ │ │ 16376: 012ab7cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCOM_WRITE_EVENT │ │ │ │ - 16377: 0072f1a5 120 FUNC GLOBAL DEFAULT 12 qdev_get_dev_path │ │ │ │ - 16378: 00844f31 4 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties_members │ │ │ │ + 16377: 0072f1ad 120 FUNC GLOBAL DEFAULT 12 qdev_get_dev_path │ │ │ │ + 16378: 00844f39 4 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties_members │ │ │ │ 16379: 012a8500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_RARC_EVENT │ │ │ │ 16380: 01215468 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touhs │ │ │ │ 16381: 01302d80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_START_DSTATE │ │ │ │ 16382: 012df614 4 OBJECT GLOBAL DEFAULT 25 qemu_name │ │ │ │ 16383: 012b5388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_SEND_RESPONSE_EVENT │ │ │ │ - 16384: 0087f2d1 168 FUNC GLOBAL DEFAULT 12 error_report_once_cond │ │ │ │ - 16385: 007f4985 376 FUNC GLOBAL DEFAULT 12 monitor_init │ │ │ │ - 16386: 0078b679 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_skip_store │ │ │ │ + 16384: 0087f2d9 168 FUNC GLOBAL DEFAULT 12 error_report_once_cond │ │ │ │ + 16385: 007f498d 376 FUNC GLOBAL DEFAULT 12 monitor_init │ │ │ │ + 16386: 0078b681 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_skip_store │ │ │ │ 16387: 0052bcdd 54 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_nomigrate │ │ │ │ - 16388: 00820991 164 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot_members │ │ │ │ + 16388: 00820999 164 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot_members │ │ │ │ 16389: 002ba9a9 176 FUNC GLOBAL DEFAULT 12 float32_to_uint64_round_to_zero │ │ │ │ - 16390: 006e4795 244 FUNC GLOBAL DEFAULT 12 helper_mve_vfmss │ │ │ │ + 16390: 006e479d 244 FUNC GLOBAL DEFAULT 12 helper_mve_vfmss │ │ │ │ 16391: 012f85b9 1 OBJECT GLOBAL DEFAULT 25 tcg_allowed │ │ │ │ 16392: 012a7e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_ASPEED_APB2OPB_READ_EVENT │ │ │ │ 16393: 0130292e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IBEX_SPI_HOST_TRANSFER_DSTATE │ │ │ │ - 16394: 00892ced 444 FUNC GLOBAL DEFAULT 12 hbitmap_status │ │ │ │ - 16395: 0085372d 236 FUNC GLOBAL DEFAULT 12 visit_type_AcceleratorList │ │ │ │ + 16394: 00892cf5 444 FUNC GLOBAL DEFAULT 12 hbitmap_status │ │ │ │ + 16395: 00853735 236 FUNC GLOBAL DEFAULT 12 visit_type_AcceleratorList │ │ │ │ 16396: 012b88ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_PIXEL_FORMAT_RGB_EVENT │ │ │ │ 16397: 012b67b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_START_EVENT │ │ │ │ 16398: 0060fd31 142 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_sat_u8 │ │ │ │ 16399: 004f606d 200 FUNC GLOBAL DEFAULT 12 vhost_config_mask │ │ │ │ 16400: 005d2975 126 FUNC GLOBAL DEFAULT 12 helper_gvec_eq16 │ │ │ │ - 16401: 00877a51 128 FUNC GLOBAL DEFAULT 12 qemu_clear_cloexec │ │ │ │ + 16401: 00877a59 128 FUNC GLOBAL DEFAULT 12 qemu_clear_cloexec │ │ │ │ 16402: 01303692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMPDTB_DSTATE │ │ │ │ 16403: 01301e56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_ACCESS_BLOCKED_DSTATE │ │ │ │ 16404: 002fdd2d 1792 FUNC GLOBAL DEFAULT 12 build_fadt │ │ │ │ 16405: 0121656c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touid │ │ │ │ 16406: 010a92f4 80 OBJECT GLOBAL DEFAULT 21 ide_portio_list │ │ │ │ 16407: 012a5508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_ADC_READ_EVENT │ │ │ │ 16408: 01216674 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touih │ │ │ │ - 16409: 0087392d 16 FUNC GLOBAL DEFAULT 12 qemu_set_hw_version │ │ │ │ + 16409: 00873935 16 FUNC GLOBAL DEFAULT 12 qemu_set_hw_version │ │ │ │ 16410: 013010e1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_tpm_c │ │ │ │ 16411: 00581481 340 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_del │ │ │ │ 16412: 0043ed29 172 FUNC GLOBAL DEFAULT 12 pcie_find_port_by_pn │ │ │ │ 16413: 012b46fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_BLOCK_EVENT │ │ │ │ - 16414: 00843cad 68 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties_members │ │ │ │ + 16414: 00843cb5 68 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties_members │ │ │ │ 16415: 012a3240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_POLL_QUEUE_EVENT │ │ │ │ - 16416: 006e030d 92 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovnbub │ │ │ │ + 16416: 006e0315 92 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovnbub │ │ │ │ 16417: 00567295 36 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_init │ │ │ │ 16418: 003688e1 210 FUNC GLOBAL DEFAULT 12 bcm2835_fb_validate_config │ │ │ │ 16419: 0050f175 612 FUNC GLOBAL DEFAULT 12 AUD_add_capture │ │ │ │ 16420: 012b52b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_SET_STATUS_EVENT │ │ │ │ 16421: 01303156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_REQUESTED_DSTATE │ │ │ │ 16422: 012b5c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_READ_EVENT │ │ │ │ 16423: 012b09a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_IO_EVENT │ │ │ │ - 16424: 00873b89 44 FUNC GLOBAL DEFAULT 12 pstrcpy │ │ │ │ + 16424: 00873b91 44 FUNC GLOBAL DEFAULT 12 pstrcpy │ │ │ │ 16425: 013010f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_COMPLETED_DSTATE │ │ │ │ 16426: 01301fe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_REG_WRITE_DSTATE │ │ │ │ - 16427: 007fcd5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdAuthModeList │ │ │ │ + 16427: 007fcd65 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdAuthModeList │ │ │ │ 16428: 012165f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touis │ │ │ │ 16429: 0057e1e5 196 FUNC GLOBAL DEFAULT 12 hmp_gdbserver │ │ │ │ - 16430: 006e03c9 140 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovnbuh │ │ │ │ - 16431: 007f8dc9 232 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule_members │ │ │ │ + 16430: 006e03d1 140 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovnbuh │ │ │ │ + 16431: 007f8dd1 232 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule_members │ │ │ │ 16432: 0043b58d 140 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i16 │ │ │ │ 16433: 005bb3ad 112 FUNC GLOBAL DEFAULT 12 tcg_gen_extu_i32_i64 │ │ │ │ - 16434: 007601f5 196 FUNC GLOBAL DEFAULT 12 qmp_job_complete │ │ │ │ + 16434: 007601fd 196 FUNC GLOBAL DEFAULT 12 qmp_job_complete │ │ │ │ 16435: 013036e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_RESET_DSTATE │ │ │ │ 16436: 002b77ad 184 FUNC GLOBAL DEFAULT 12 float16_to_int16 │ │ │ │ 16437: 0130112e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_CMD_OUT_OF_BAND_DSTATE │ │ │ │ - 16438: 007210a5 40 FUNC GLOBAL DEFAULT 12 virtqueue_pop │ │ │ │ - 16439: 0073ba05 212 FUNC GLOBAL DEFAULT 12 qemu_fclose │ │ │ │ + 16438: 007210ad 40 FUNC GLOBAL DEFAULT 12 virtqueue_pop │ │ │ │ + 16439: 0073ba0d 212 FUNC GLOBAL DEFAULT 12 qemu_fclose │ │ │ │ 16440: 004b519d 180 FUNC GLOBAL DEFAULT 12 usb_desc_create_serial │ │ │ │ 16441: 004b5041 68 FUNC GLOBAL DEFAULT 12 usb_desc_other │ │ │ │ - 16442: 00832af1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannelList │ │ │ │ - 16443: 0076e4b9 242 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_processed_bytes │ │ │ │ - 16444: 0087d2d9 168 FUNC GLOBAL DEFAULT 12 bitmap_set │ │ │ │ + 16442: 00832af9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannelList │ │ │ │ + 16443: 0076e4c1 242 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_processed_bytes │ │ │ │ + 16444: 0087d2e1 168 FUNC GLOBAL DEFAULT 12 bitmap_set │ │ │ │ 16445: 012a5c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_EXTREG_EVENT │ │ │ │ 16446: 012ac4e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_PACKET_EVENT │ │ │ │ - 16447: 00757239 136 FUNC GLOBAL DEFAULT 12 blk_exp_unref │ │ │ │ - 16448: 008237c5 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DUMP_COMPLETED_arg_members │ │ │ │ - 16449: 007844f1 80 FUNC GLOBAL DEFAULT 12 blk_get_open_flags_from_root_state │ │ │ │ + 16447: 00757241 136 FUNC GLOBAL DEFAULT 12 blk_exp_unref │ │ │ │ + 16448: 008237cd 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DUMP_COMPLETED_arg_members │ │ │ │ + 16449: 007844f9 80 FUNC GLOBAL DEFAULT 12 blk_get_open_flags_from_root_state │ │ │ │ 16450: 012ba3e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_S390X_CPU_POLARIZATION_EVENT │ │ │ │ 16451: 0051a841 348 FUNC GLOBAL DEFAULT 12 hmp_info_block │ │ │ │ 16452: 004f4ca1 62 FUNC GLOBAL DEFAULT 12 vhost_dev_has_iommu │ │ │ │ 16453: 012b6a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_INIT_RANGE_EVENT │ │ │ │ - 16454: 0074a941 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_algorithm │ │ │ │ + 16454: 0074a949 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_algorithm │ │ │ │ 16455: 0057adb9 2316 FUNC GLOBAL DEFAULT 12 rdma_registration_handle │ │ │ │ 16456: 011e5784 132 OBJECT GLOBAL DEFAULT 24 helper_info_div_i32 │ │ │ │ 16457: 01302172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_READ_DATA_DSTATE │ │ │ │ 16458: 012aa71c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_WRITE_MMR_EVENT │ │ │ │ 16459: 01302b4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_ABORT_TASK_DSTATE │ │ │ │ 16460: 01301e2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_IPG_CLK_DSTATE │ │ │ │ - 16461: 008951f1 124 FUNC GLOBAL DEFAULT 12 qemu_iovec_is_zero │ │ │ │ + 16461: 008951f9 124 FUNC GLOBAL DEFAULT 12 qemu_iovec_is_zero │ │ │ │ 16462: 002bc9fd 224 FUNC GLOBAL DEFAULT 12 int64_to_float128 │ │ │ │ 16463: 01178914 12 OBJECT GLOBAL DEFAULT 21 QapiErrorClass_lookup │ │ │ │ 16464: 013033de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_SYNC_DSTATE │ │ │ │ 16465: 012b0a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMPLETE_REQUEST_EVENT │ │ │ │ 16466: 01302d22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_ATTACH_DSTATE │ │ │ │ - 16467: 008a1375 142 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfoList │ │ │ │ + 16467: 008a137d 142 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfoList │ │ │ │ 16468: 005b5af1 204 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i32 │ │ │ │ - 16469: 0078b261 168 FUNC GLOBAL DEFAULT 12 bdrv_clear_dirty_bitmap │ │ │ │ + 16469: 0078b269 168 FUNC GLOBAL DEFAULT 12 bdrv_clear_dirty_bitmap │ │ │ │ 16470: 012df3d0 4 OBJECT GLOBAL DEFAULT 25 vcpu_dirty_rate_stat │ │ │ │ 16471: 012b7908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_PROCESS_COMMAND_EVENT │ │ │ │ 16472: 012b7c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_PUT_WORD_EVENT │ │ │ │ 16473: 01203090 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmulh_b │ │ │ │ 16474: 013020ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_PACKET_DSTATE │ │ │ │ - 16475: 008199d5 142 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfoList │ │ │ │ - 16476: 0079c839 252 FUNC GLOBAL DEFAULT 12 bdrv_query_block_graph_info │ │ │ │ + 16475: 008199dd 142 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfoList │ │ │ │ + 16476: 0079c841 252 FUNC GLOBAL DEFAULT 12 bdrv_query_block_graph_info │ │ │ │ 16477: 002c3ba5 74 FUNC GLOBAL DEFAULT 12 helper_shadd8 │ │ │ │ - 16478: 0088eeb1 148 FUNC GLOBAL DEFAULT 12 timerlist_deadline_ns │ │ │ │ + 16478: 0088eeb9 148 FUNC GLOBAL DEFAULT 12 timerlist_deadline_ns │ │ │ │ 16479: 01202f04 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmulh_d │ │ │ │ 16480: 012b6dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_ID_EVENT │ │ │ │ 16481: 012a30c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECONNECT_ATTEMPT_RESULT_EVENT │ │ │ │ - 16482: 008342ed 1572 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters_members │ │ │ │ - 16483: 0085e811 58 FUNC GLOBAL DEFAULT 12 qapi_free_QKeyCodeWrapper │ │ │ │ + 16482: 008342f5 1572 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters_members │ │ │ │ + 16483: 0085e819 58 FUNC GLOBAL DEFAULT 12 qapi_free_QKeyCodeWrapper │ │ │ │ 16484: 011e0bb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgw_le │ │ │ │ 16485: 01302adc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_PARITY_DSTATE │ │ │ │ - 16486: 0078dcc5 504 FUNC GLOBAL DEFAULT 12 bdrv_check_qiov_request │ │ │ │ + 16486: 0078dccd 504 FUNC GLOBAL DEFAULT 12 bdrv_check_qiov_request │ │ │ │ 16487: 0120300c 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmulh_h │ │ │ │ - 16488: 0087e1d9 10 FUNC GLOBAL DEFAULT 12 fifo8_is_empty │ │ │ │ + 16488: 0087e1e1 10 FUNC GLOBAL DEFAULT 12 fifo8_is_empty │ │ │ │ 16489: 012b0ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_INIT_DATA_EVENT │ │ │ │ 16490: 005ee5b9 180 FUNC GLOBAL DEFAULT 12 arm_cpu_register │ │ │ │ 16491: 012bbedc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_UNLOCK_RETURN_EVENT │ │ │ │ 16492: 00543421 1012 FUNC GLOBAL DEFAULT 12 parse_sandbox │ │ │ │ 16493: 01302396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_READ_ONLY_DSTATE │ │ │ │ 16494: 011e4e3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_clrsb_i64 │ │ │ │ 16495: 01302726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_FAIL_DSTATE │ │ │ │ 16496: 005d2c75 130 FUNC GLOBAL DEFAULT 12 helper_gvec_eq32 │ │ │ │ - 16497: 008591ad 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass │ │ │ │ - 16498: 00835f19 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_replication_arg_members │ │ │ │ + 16497: 008591b5 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass │ │ │ │ + 16498: 00835f21 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_replication_arg_members │ │ │ │ 16499: 0032ca81 248 FUNC GLOBAL DEFAULT 12 load_image_targphys_as │ │ │ │ 16500: 013025c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNKNOWN_DSTATE │ │ │ │ 16501: 00307a69 232 FUNC GLOBAL DEFAULT 12 build_append_pci_dsm_func0_common │ │ │ │ - 16502: 0084d385 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsUnit │ │ │ │ + 16502: 0084d38d 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsUnit │ │ │ │ 16503: 01202f88 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmulh_s │ │ │ │ 16504: 011decc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin16 │ │ │ │ 16505: 012a9d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_SET_IRQ_EVENT │ │ │ │ 16506: 00523001 28 FUNC GLOBAL DEFAULT 12 cpu_can_run │ │ │ │ 16507: 00613dad 4 FUNC GLOBAL DEFAULT 12 helper_vfp_sitod │ │ │ │ 16508: 002fc045 236 FUNC GLOBAL DEFAULT 12 aml_dma │ │ │ │ 16509: 005b7b31 208 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i64 │ │ │ │ - 16510: 0083cfc1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_getfd │ │ │ │ + 16510: 0083cfc9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_getfd │ │ │ │ 16511: 00613cf9 32 FUNC GLOBAL DEFAULT 12 helper_vfp_sitoh │ │ │ │ 16512: 002eb479 48 FUNC GLOBAL DEFAULT 12 gdb_handle_set_qemu_phy_mem_mode │ │ │ │ 16513: 01303120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_FLUSH_DSTATE │ │ │ │ - 16514: 0085dd01 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_models │ │ │ │ + 16514: 0085dd09 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_models │ │ │ │ 16515: 013020fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_DISABLED_DSTATE │ │ │ │ - 16516: 006e9939 6 FUNC GLOBAL DEFAULT 12 helper_uxtb16 │ │ │ │ + 16516: 006e9941 6 FUNC GLOBAL DEFAULT 12 helper_uxtb16 │ │ │ │ 16517: 01302dac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_WRITE_ERROR_DSTATE │ │ │ │ 16518: 003ff9b9 240 FUNC GLOBAL DEFAULT 12 igb_can_receive │ │ │ │ - 16519: 0086ef01 164 FUNC GLOBAL DEFAULT 12 qdict_get_try_int │ │ │ │ - 16520: 00781699 80 FUNC GLOBAL DEFAULT 12 blk_get_public │ │ │ │ - 16521: 007f4469 192 FUNC GLOBAL DEFAULT 12 monitor_suspend │ │ │ │ + 16519: 0086ef09 164 FUNC GLOBAL DEFAULT 12 qdict_get_try_int │ │ │ │ + 16520: 007816a1 80 FUNC GLOBAL DEFAULT 12 blk_get_public │ │ │ │ + 16521: 007f4471 192 FUNC GLOBAL DEFAULT 12 monitor_suspend │ │ │ │ 16522: 005234bd 108 FUNC GLOBAL DEFAULT 12 bql_lock_impl │ │ │ │ 16523: 013014a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SETATTR_RETURN_DSTATE │ │ │ │ 16524: 002f9bd1 160 FUNC GLOBAL DEFAULT 12 aml_debug │ │ │ │ 16525: 01301dec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_DEVICE_WRITE_DSTATE │ │ │ │ 16526: 012ae064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_RO_CSTS_EVENT │ │ │ │ 16527: 00393db5 172 FUNC GLOBAL DEFAULT 12 ide_issue_trim │ │ │ │ 16528: 013013a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_BLOCK_SIZE_DSTATE │ │ │ │ - 16529: 00828cf1 200 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams │ │ │ │ + 16529: 00828cf9 200 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams │ │ │ │ 16530: 0043b6c9 140 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i32 │ │ │ │ 16531: 013010bf 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_transaction_c │ │ │ │ 16532: 01205df0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smulh_b │ │ │ │ 16533: 012adb98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_TRANSMIT_EVENT │ │ │ │ 16534: 012b5998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_READ_EVENT │ │ │ │ 16535: 00613d61 4 FUNC GLOBAL DEFAULT 12 helper_vfp_sitos │ │ │ │ 16536: 012a8afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_FAKE_EVENT_EVENT │ │ │ │ - 16537: 007822cd 76 FUNC GLOBAL DEFAULT 12 blk_aio_preadv │ │ │ │ - 16538: 00713d61 196 FUNC GLOBAL DEFAULT 12 vfio_setup_resetfn_quirk │ │ │ │ + 16537: 007822d5 76 FUNC GLOBAL DEFAULT 12 blk_aio_preadv │ │ │ │ + 16538: 00713d69 196 FUNC GLOBAL DEFAULT 12 vfio_setup_resetfn_quirk │ │ │ │ 16539: 0037958d 340 FUNC GLOBAL DEFAULT 12 soc_dma_port_add_fifo │ │ │ │ 16540: 013011d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_STRUCTURED_READ_COMPLIANCE_DSTATE │ │ │ │ 16541: 005e8075 104 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_cond_cb │ │ │ │ 16542: 01205c64 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smulh_d │ │ │ │ 16543: 011f0898 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmovi │ │ │ │ 16544: 002fb5ed 152 FUNC GLOBAL DEFAULT 12 aml_package │ │ │ │ 16545: 005b3f1d 76 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i32 │ │ │ │ @@ -16557,63 +16557,63 @@ │ │ │ │ 16553: 01301d16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_CLEAR_DSTATE │ │ │ │ 16554: 01301f5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SRAMC_WRITE_DSTATE │ │ │ │ 16555: 012b7978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_ADVISE_EVENT │ │ │ │ 16556: 012a9fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_CHECK_IRQS_EVENT │ │ │ │ 16557: 012baa10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_HUMAN_MONITOR_COMMAND_EVENT │ │ │ │ 16558: 0114d848 36 OBJECT GLOBAL DEFAULT 21 scsi_generic_req_ops │ │ │ │ 16559: 002eb325 152 FUNC GLOBAL DEFAULT 12 gdb_target_memory_rw_debug │ │ │ │ - 16560: 00873cb1 44 FUNC GLOBAL DEFAULT 12 qemu_strnlen │ │ │ │ + 16560: 00873cb9 44 FUNC GLOBAL DEFAULT 12 qemu_strnlen │ │ │ │ 16561: 0060f859 54 FUNC GLOBAL DEFAULT 12 helper_neon_tst_u16 │ │ │ │ - 16562: 0084bda1 224 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase │ │ │ │ - 16563: 0080a755 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps │ │ │ │ + 16562: 0084bda9 224 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase │ │ │ │ + 16563: 0080a75d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps │ │ │ │ 16564: 01302c12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_STOP_DSTATE │ │ │ │ 16565: 012b4e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VGA_WRITE_EVENT │ │ │ │ 16566: 012ba940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_FDSETS_EVENT │ │ │ │ 16567: 002fbca1 240 FUNC GLOBAL DEFAULT 12 aml_processor │ │ │ │ 16568: 01205ce8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smulh_s │ │ │ │ 16569: 005367f9 24 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_ramlist │ │ │ │ 16570: 01301bbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_PRIO_DSTATE │ │ │ │ 16571: 012150cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tould │ │ │ │ 16572: 012b0b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSI_RAISE_EVENT │ │ │ │ 16573: 01215804 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toulh │ │ │ │ 16574: 005c0911 88 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i128_chk │ │ │ │ 16575: 012a48d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_EVENT │ │ │ │ 16576: 006823d5 92 FUNC GLOBAL DEFAULT 12 gen_gvec_fabs │ │ │ │ - 16577: 008774d5 44 FUNC GLOBAL DEFAULT 12 qemu_kill_thread │ │ │ │ + 16577: 008774dd 44 FUNC GLOBAL DEFAULT 12 qemu_kill_thread │ │ │ │ 16578: 013012e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_SPEED_DSTATE │ │ │ │ 16579: 01303668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_COMPLETE_DSTATE │ │ │ │ 16580: 012b7608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QTAILQ_EVENT │ │ │ │ 16581: 012b3774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PORT_DISABLED_EVENT │ │ │ │ - 16582: 00713225 56 FUNC GLOBAL DEFAULT 12 vfio_quirk_alloc │ │ │ │ + 16582: 0071322d 56 FUNC GLOBAL DEFAULT 12 vfio_quirk_alloc │ │ │ │ 16583: 01302986 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_TIMER_READ_DSTATE │ │ │ │ - 16584: 006f1a19 226 FUNC GLOBAL DEFAULT 12 helper_gvec_rsqrts_nf_h │ │ │ │ + 16584: 006f1a21 226 FUNC GLOBAL DEFAULT 12 helper_gvec_rsqrts_nf_h │ │ │ │ 16585: 00638b55 92 FUNC GLOBAL DEFAULT 12 omap_mpuio_key │ │ │ │ 16586: 01302b10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_CLOSE_DSTATE │ │ │ │ 16587: 0050ffb1 172 FUNC GLOBAL DEFAULT 12 qmp_query_audiodevs │ │ │ │ - 16588: 00803c15 196 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode │ │ │ │ + 16588: 00803c1d 196 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode │ │ │ │ 16589: 012153e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touls │ │ │ │ 16590: 012a743c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_READ_IO_EVENT │ │ │ │ 16591: 013024ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_BAD_ROM_MAGIC_DSTATE │ │ │ │ 16592: 01303098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FD_INCOMING_DSTATE │ │ │ │ 16593: 00570841 296 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_ram_discard │ │ │ │ - 16594: 008649e9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_expire_password │ │ │ │ + 16594: 008649f1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_expire_password │ │ │ │ 16595: 0043d689 200 FUNC GLOBAL DEFAULT 12 at24c_eeprom_init_rom │ │ │ │ 16596: 0114b5e4 64 OBJECT GLOBAL DEFAULT 21 vmstate_msix │ │ │ │ 16597: 012a8004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA954X_READ_DATA_EVENT │ │ │ │ - 16598: 006f1afd 232 FUNC GLOBAL DEFAULT 12 helper_gvec_rsqrts_nf_s │ │ │ │ - 16599: 0081e031 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPolicy │ │ │ │ - 16600: 008a215d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecord │ │ │ │ - 16601: 0085f4d5 140 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc_members │ │ │ │ - 16602: 0080c6dd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites │ │ │ │ + 16598: 006f1b05 232 FUNC GLOBAL DEFAULT 12 helper_gvec_rsqrts_nf_s │ │ │ │ + 16599: 0081e039 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPolicy │ │ │ │ + 16600: 008a2165 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecord │ │ │ │ + 16601: 0085f4dd 140 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc_members │ │ │ │ + 16602: 0080c6e5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites │ │ │ │ 16603: 01303664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_DISMISS_DSTATE │ │ │ │ 16604: 012b8a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GRAB_EVENT │ │ │ │ 16605: 012b57b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_NUM_EVENT │ │ │ │ - 16606: 007e1789 104 FUNC GLOBAL DEFAULT 12 laio_cleanup │ │ │ │ + 16606: 007e1791 104 FUNC GLOBAL DEFAULT 12 laio_cleanup │ │ │ │ 16607: 011dec44 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin32 │ │ │ │ - 16608: 007fc781 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow2 │ │ │ │ + 16608: 007fc789 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow2 │ │ │ │ 16609: 011d0010 36 OBJECT GLOBAL DEFAULT 24 qemu_plugin_opts │ │ │ │ 16610: 01302514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_PHB4_XIVE_NOTIFY_IC_DSTATE │ │ │ │ 16611: 012b1454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_INSERTED_EVENT │ │ │ │ 16612: 01302aa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_SENDBACK_REQ_DSTATE │ │ │ │ 16613: 002a8b19 140 FUNC GLOBAL DEFAULT 12 floatx80_sub │ │ │ │ 16614: 011763d4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32_equal │ │ │ │ 16615: 013024e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_CFG_READ_DSTATE │ │ │ │ @@ -16621,851 +16621,851 @@ │ │ │ │ 16617: 012b9520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_PAUSE_EVENT │ │ │ │ 16618: 00530699 6 FUNC GLOBAL DEFAULT 12 memory_region_get_alignment │ │ │ │ 16619: 011e5574 132 OBJECT GLOBAL DEFAULT 24 helper_info_div_i64 │ │ │ │ 16620: 01302d66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_ATTACH_IOAS_HWPT_DSTATE │ │ │ │ 16621: 012a7d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALD_EVENT │ │ │ │ 16622: 005314e9 116 FUNC GLOBAL DEFAULT 12 memory_region_init_rom │ │ │ │ 16623: 011e1818 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchq_le │ │ │ │ - 16624: 00859e89 104 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch_members │ │ │ │ + 16624: 00859e91 104 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch_members │ │ │ │ 16625: 0130389a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_DSTATE │ │ │ │ 16626: 0052c119 88 FUNC GLOBAL DEFAULT 12 memory_region_init_alias │ │ │ │ 16627: 0057e519 148 FUNC GLOBAL DEFAULT 12 hmp_boot_set │ │ │ │ 16628: 013025a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_SEND_COMMAND_DSTATE │ │ │ │ 16629: 0058ec65 86 FUNC GLOBAL DEFAULT 12 packet_new_nocopy │ │ │ │ 16630: 01301278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ - 16631: 00766791 164 FUNC GLOBAL DEFAULT 12 bdrv_op_block │ │ │ │ + 16631: 00766799 164 FUNC GLOBAL DEFAULT 12 bdrv_op_block │ │ │ │ 16632: 002c397d 44 FUNC GLOBAL DEFAULT 12 helper_ssubaddx │ │ │ │ 16633: 005e8601 116 FUNC GLOBAL DEFAULT 12 qemu_plugin_write_register │ │ │ │ 16634: 0130207e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_UPDATE_IRQ_DSTATE │ │ │ │ 16635: 012bb478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_TYPES_EVENT │ │ │ │ - 16636: 007712f5 32 FUNC GLOBAL DEFAULT 12 job_cancel_sync_locked │ │ │ │ + 16636: 007712fd 32 FUNC GLOBAL DEFAULT 12 job_cancel_sync_locked │ │ │ │ 16637: 012acbc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_CHECKSUM_OOB_EVENT │ │ │ │ 16638: 01301e88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_READ_DSTATE │ │ │ │ - 16639: 008553a1 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions │ │ │ │ + 16639: 008553a9 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions │ │ │ │ 16640: 0130166e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_COUNT_WR_DSTATE │ │ │ │ 16641: 005b7969 46 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i64 │ │ │ │ - 16642: 009b7b40 512 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode │ │ │ │ + 16642: 009b7b58 512 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode │ │ │ │ 16643: 0117632c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_buffer │ │ │ │ 16644: 002b4f95 252 FUNC GLOBAL DEFAULT 12 float128_rem │ │ │ │ - 16645: 0071ee75 148 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled │ │ │ │ + 16645: 0071ee7d 148 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled │ │ │ │ 16646: 012b0a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_GET_SG_LIST_EVENT │ │ │ │ 16647: 012ab46c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SBC_OTP_READ_EVENT │ │ │ │ - 16648: 00839a45 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_calc_dirty_rate │ │ │ │ - 16649: 006d4681 92 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddsb │ │ │ │ + 16648: 00839a4d 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_calc_dirty_rate │ │ │ │ + 16649: 006d4689 92 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddsb │ │ │ │ 16650: 0053e771 160 FUNC GLOBAL DEFAULT 12 device_add_completion │ │ │ │ 16651: 012b7ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_RAM_DEVICE_READ_EVENT │ │ │ │ - 16652: 0074be05 264 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_path │ │ │ │ + 16652: 0074be0d 264 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_path │ │ │ │ 16653: 013018e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_UNEXPECTED_VGA_MODE_DSTATE │ │ │ │ 16654: 00525b09 488 FUNC GLOBAL DEFAULT 12 qmp_set_vcpu_dirty_limit │ │ │ │ 16655: 00533969 212 FUNC GLOBAL DEFAULT 12 iotlb_to_section │ │ │ │ 16656: 0060f891 14 FUNC GLOBAL DEFAULT 12 helper_neon_tst_u32 │ │ │ │ - 16657: 0081aa31 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel │ │ │ │ - 16658: 008295ad 124 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions_members │ │ │ │ + 16657: 0081aa39 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel │ │ │ │ + 16658: 008295b5 124 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions_members │ │ │ │ 16659: 012b9760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHANGE_BACKING_FILE_EVENT │ │ │ │ - 16660: 006d46dd 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddsh │ │ │ │ + 16660: 006d46e5 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddsh │ │ │ │ 16661: 004f5b51 1208 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_start │ │ │ │ - 16662: 0076cadd 288 FUNC GLOBAL DEFAULT 12 bdrv_del_child │ │ │ │ + 16662: 0076cae5 288 FUNC GLOBAL DEFAULT 12 bdrv_del_child │ │ │ │ 16663: 01303de8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_API_NOIOCTL_DSTATE │ │ │ │ 16664: 005d2f89 144 FUNC GLOBAL DEFAULT 12 helper_gvec_eq64 │ │ │ │ 16665: 0130355e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_ADD_DSTATE │ │ │ │ 16666: 01302b72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_MAXLUN_DSTATE │ │ │ │ - 16667: 007ff925 496 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2_members │ │ │ │ + 16667: 007ff92d 496 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2_members │ │ │ │ 16668: 011e9074 132 OBJECT GLOBAL DEFAULT 24 helper_info_uqsub8 │ │ │ │ - 16669: 00839c41 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dirty_rate │ │ │ │ + 16669: 00839c49 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dirty_rate │ │ │ │ 16670: 01303306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_GET_EVENT_DSTATE │ │ │ │ 16671: 012bac80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_SET_EVENT │ │ │ │ 16672: 00496ae5 72 FUNC GLOBAL DEFAULT 12 ssi_create_peripheral │ │ │ │ 16673: 01303816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_ELEMENT_DSTATE │ │ │ │ - 16674: 0081e8fd 200 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo │ │ │ │ - 16675: 008244c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMemberList │ │ │ │ + 16674: 0081e905 200 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo │ │ │ │ + 16675: 008244c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMemberList │ │ │ │ 16676: 005819d1 176 FUNC GLOBAL DEFAULT 12 net_checksum_add_iov │ │ │ │ 16677: 01300e0a 1 OBJECT GLOBAL DEFAULT 25 whpx_allowed │ │ │ │ 16678: 004da7e5 444 FUNC GLOBAL DEFAULT 12 vfio_device_irq_set_signaling │ │ │ │ - 16679: 00884371 8 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename_flags │ │ │ │ - 16680: 007d2ca1 92 FUNC GLOBAL DEFAULT 12 qed_write_l2_table_sync │ │ │ │ + 16679: 00884379 8 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename_flags │ │ │ │ + 16680: 007d2ca9 92 FUNC GLOBAL DEFAULT 12 qed_write_l2_table_sync │ │ │ │ 16681: 012a3c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_DENY_EVENT │ │ │ │ - 16682: 007bc8a9 80 FUNC GLOBAL DEFAULT 12 throttle_group_exists │ │ │ │ - 16683: 00771325 96 FUNC GLOBAL DEFAULT 12 job_cancel_sync_all │ │ │ │ + 16682: 007bc8b1 80 FUNC GLOBAL DEFAULT 12 throttle_group_exists │ │ │ │ + 16683: 0077132d 96 FUNC GLOBAL DEFAULT 12 job_cancel_sync_all │ │ │ │ 16684: 00471b19 90 FUNC GLOBAL DEFAULT 12 mptsas_reply │ │ │ │ 16685: 012ae704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_READ_EVENT │ │ │ │ - 16686: 00859d5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowAction │ │ │ │ - 16687: 00844cf9 196 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties │ │ │ │ + 16686: 00859d65 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowAction │ │ │ │ + 16687: 00844d01 196 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties │ │ │ │ 16688: 01178cd8 12 OBJECT GLOBAL DEFAULT 21 COLOExitReason_lookup │ │ │ │ 16689: 013031d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_THREAD_END_DSTATE │ │ │ │ - 16690: 006d4759 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddsw │ │ │ │ + 16690: 006d4761 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddsw │ │ │ │ 16691: 00586289 144 FUNC GLOBAL DEFAULT 12 hmp_set_link │ │ │ │ - 16692: 0087a841 76 FUNC GLOBAL DEFAULT 12 defer_call_begin │ │ │ │ - 16693: 008907c1 100 FUNC GLOBAL DEFAULT 12 socket_address_parse_named_fd │ │ │ │ + 16692: 0087a849 76 FUNC GLOBAL DEFAULT 12 defer_call_begin │ │ │ │ + 16693: 008907c9 100 FUNC GLOBAL DEFAULT 12 socket_address_parse_named_fd │ │ │ │ 16694: 00681731 68 FUNC GLOBAL DEFAULT 12 gen_neon_sqshli │ │ │ │ - 16695: 00826ae5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_complete │ │ │ │ - 16696: 006f3bf1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_uqadd_b │ │ │ │ + 16695: 00826aed 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_complete │ │ │ │ + 16696: 006f3bf9 128 FUNC GLOBAL DEFAULT 12 helper_gvec_uqadd_b │ │ │ │ 16697: 01302a5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_CQ_INVALID_CQID_DSTATE │ │ │ │ 16698: 01303398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_PEER_CAP_DSTATE │ │ │ │ - 16699: 006f45d9 160 FUNC GLOBAL DEFAULT 12 helper_gvec_uqadd_d │ │ │ │ + 16699: 006f45e1 160 FUNC GLOBAL DEFAULT 12 helper_gvec_uqadd_d │ │ │ │ 16700: 004b1d99 124 FUNC GLOBAL DEFAULT 12 usb_device_handle_control │ │ │ │ 16701: 0130333a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_RAM_OFFSET_LOOP_DSTATE │ │ │ │ - 16702: 00740dcd 4 FUNC GLOBAL DEFAULT 12 qio_channel_tls_get_session │ │ │ │ - 16703: 0087f581 50 FUNC GLOBAL DEFAULT 12 qemu_vfprintf │ │ │ │ + 16702: 00740dd5 4 FUNC GLOBAL DEFAULT 12 qio_channel_tls_get_session │ │ │ │ + 16703: 0087f589 50 FUNC GLOBAL DEFAULT 12 qemu_vfprintf │ │ │ │ 16704: 012acf58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_QDEV_RESET_HOLD_EVENT │ │ │ │ 16705: 0043b815 148 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i64 │ │ │ │ 16706: 012a64b0 420 OBJECT GLOBAL DEFAULT 24 hw_char_trace_events │ │ │ │ 16707: 005233bd 68 FUNC GLOBAL DEFAULT 12 bql_update_status │ │ │ │ 16708: 01301868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_DRAW_LINE_DSTATE │ │ │ │ 16709: 01302896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_READ_BLOCK_DSTATE │ │ │ │ - 16710: 006f3c71 128 FUNC GLOBAL DEFAULT 12 helper_gvec_uqadd_h │ │ │ │ + 16710: 006f3c79 128 FUNC GLOBAL DEFAULT 12 helper_gvec_uqadd_h │ │ │ │ 16711: 0120bf64 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcmlah_idx │ │ │ │ 16712: 005b6f81 120 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i64 │ │ │ │ 16713: 01301824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CREATE_TASK_DSTATE │ │ │ │ 16714: 01303200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_TRIGGERED_DSTATE │ │ │ │ 16715: 002b7919 176 FUNC GLOBAL DEFAULT 12 float16_to_int64 │ │ │ │ - 16716: 00743cdd 100 FUNC GLOBAL DEFAULT 12 qio_channel_flush │ │ │ │ + 16716: 00743ce5 100 FUNC GLOBAL DEFAULT 12 qio_channel_flush │ │ │ │ 16717: 005e34e1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_be │ │ │ │ 16718: 012b40f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_RESET_EVENT │ │ │ │ 16719: 0057dec5 128 FUNC GLOBAL DEFAULT 12 hmp_closefd │ │ │ │ 16720: 012a3e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_NEW_EVENT │ │ │ │ 16721: 0120bbc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uitos │ │ │ │ - 16722: 0081bc5d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper │ │ │ │ + 16722: 0081bc65 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper │ │ │ │ 16723: 012b5768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_FEATURES_EVENT │ │ │ │ 16724: 012b0448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA1_EVENT │ │ │ │ 16725: 004b2061 108 FUNC GLOBAL DEFAULT 12 usb_device_alloc_streams │ │ │ │ - 16726: 007f53f1 84 FUNC GLOBAL DEFAULT 12 qmp_dispatcher_co_wake │ │ │ │ - 16727: 009fa980 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_7_len │ │ │ │ - 16728: 00763585 280 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file │ │ │ │ + 16726: 007f53f9 84 FUNC GLOBAL DEFAULT 12 qmp_dispatcher_co_wake │ │ │ │ + 16727: 009fa998 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_7_len │ │ │ │ + 16728: 0076358d 280 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file │ │ │ │ 16729: 013015f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_CONFIG_CACHE_INV_DSTATE │ │ │ │ - 16730: 0073b7a9 128 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj_any │ │ │ │ + 16730: 0073b7b1 128 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj_any │ │ │ │ 16731: 012a28c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_RESPOND_EVENT │ │ │ │ - 16732: 006f3cf1 132 FUNC GLOBAL DEFAULT 12 helper_gvec_uqadd_s │ │ │ │ - 16733: 00870855 58 FUNC GLOBAL DEFAULT 12 json_writer_new │ │ │ │ - 16734: 00874e75 160 FUNC GLOBAL DEFAULT 12 freq_to_str │ │ │ │ - 16735: 00835bf9 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelList │ │ │ │ + 16732: 006f3cf9 132 FUNC GLOBAL DEFAULT 12 helper_gvec_uqadd_s │ │ │ │ + 16733: 0087085d 58 FUNC GLOBAL DEFAULT 12 json_writer_new │ │ │ │ + 16734: 00874e7d 160 FUNC GLOBAL DEFAULT 12 freq_to_str │ │ │ │ + 16735: 00835c01 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelList │ │ │ │ 16736: 01302320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_MISALIGNED32_DSTATE │ │ │ │ 16737: 002fafad 220 FUNC GLOBAL DEFAULT 12 aml_irq_no_flags │ │ │ │ - 16738: 00807f4d 196 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck │ │ │ │ - 16739: 007fbb8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfoList │ │ │ │ + 16738: 00807f55 196 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck │ │ │ │ + 16739: 007fbb95 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfoList │ │ │ │ 16740: 01301fa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_REALIZE_DSTATE │ │ │ │ - 16741: 0073f43d 404 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_sync │ │ │ │ - 16742: 0073baf9 26 FUNC GLOBAL DEFAULT 12 qemu_put_buffer │ │ │ │ + 16741: 0073f445 404 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_sync │ │ │ │ + 16742: 0073bb01 26 FUNC GLOBAL DEFAULT 12 qemu_put_buffer │ │ │ │ 16743: 012b1544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_LOOP_EVENT │ │ │ │ 16744: 013023e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_SQ_TAIL_DSTATE │ │ │ │ - 16745: 0077644d 140 FUNC GLOBAL DEFAULT 12 replication_stop_all │ │ │ │ + 16745: 00776455 140 FUNC GLOBAL DEFAULT 12 replication_stop_all │ │ │ │ 16746: 00338945 148 FUNC GLOBAL DEFAULT 12 qemu_register_reset │ │ │ │ - 16747: 007374d1 348 FUNC GLOBAL DEFAULT 12 user_creatable_parse_str │ │ │ │ + 16747: 007374d9 348 FUNC GLOBAL DEFAULT 12 user_creatable_parse_str │ │ │ │ 16748: 012ad428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_BUFF_SIZES_EVENT │ │ │ │ 16749: 01302088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_REJECT_DSTATE │ │ │ │ 16750: 012b71d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_THREAD_START_EVENT │ │ │ │ 16751: 01301270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_CQE_HANDLER_DSTATE │ │ │ │ 16752: 01302ab4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_DATA_IN_DSTATE │ │ │ │ 16753: 01302b16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_HOSTFD_DSTATE │ │ │ │ 16754: 012a925c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_XIVE_IC_HW_TRIGGER_EVENT │ │ │ │ 16755: 01302688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_COMMAND_DSTATE │ │ │ │ 16756: 01303602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_ADD_DSTATE │ │ │ │ 16757: 0058ead1 162 FUNC GLOBAL DEFAULT 12 fill_connection_key │ │ │ │ 16758: 012a9fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_ACK_EVENT │ │ │ │ - 16759: 0076f9d5 60 FUNC GLOBAL DEFAULT 12 job_get_locked │ │ │ │ + 16759: 0076f9dd 60 FUNC GLOBAL DEFAULT 12 job_get_locked │ │ │ │ 16760: 01303384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_RELEASE_DSTATE │ │ │ │ 16761: 012b5f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPIO_READ_EVENT │ │ │ │ 16762: 012a770c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_POST_LOAD_EVENT │ │ │ │ - 16763: 0088f381 200 FUNC GLOBAL DEFAULT 12 qemu_clock_advance_virtual_time │ │ │ │ + 16763: 0088f389 200 FUNC GLOBAL DEFAULT 12 qemu_clock_advance_virtual_time │ │ │ │ 16764: 005e3331 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_be │ │ │ │ 16765: 01302cc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_WRITE_DSTATE │ │ │ │ 16766: 0130297a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_WRITE_DSTATE │ │ │ │ 16767: 012b1384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RPMB_READ_BLOCK_EVENT │ │ │ │ 16768: 00605431 124 FUNC GLOBAL DEFAULT 12 arm_pamax │ │ │ │ 16769: 011e2370 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchl_be │ │ │ │ 16770: 01303584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_STREAM_DSTATE │ │ │ │ - 16771: 006d47d5 92 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddub │ │ │ │ + 16771: 006d47dd 92 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddub │ │ │ │ 16772: 01302a98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_UICCMD_DSTATE │ │ │ │ 16773: 012b862c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_KEY_NUMBER_EVENT │ │ │ │ 16774: 005cdb59 168 FUNC GLOBAL DEFAULT 12 qmp_x_accel_stats │ │ │ │ - 16775: 007b1139 584 FUNC GLOBAL DEFAULT 12 qcow2_alloc_bytes │ │ │ │ + 16775: 007b1141 584 FUNC GLOBAL DEFAULT 12 qcow2_alloc_bytes │ │ │ │ 16776: 012b64f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_STATE_PENDING_EVENT │ │ │ │ 16777: 012bbf9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_NEW_EVENT │ │ │ │ - 16778: 006d4831 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhadduh │ │ │ │ + 16778: 006d4839 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhadduh │ │ │ │ 16779: 0057d909 60 FUNC GLOBAL DEFAULT 12 hmp_handle_error │ │ │ │ - 16780: 00a64610 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_UNTRACED │ │ │ │ + 16780: 00a64628 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_UNTRACED │ │ │ │ 16781: 011e41dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andw_le │ │ │ │ 16782: 005f430d 124 FUNC GLOBAL DEFAULT 12 arm_debug_check_watchpoint │ │ │ │ 16783: 013029ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_TIMER_EXPIRED_DSTATE │ │ │ │ 16784: 00562935 34 FUNC GLOBAL DEFAULT 12 migrate_postcopy_ram │ │ │ │ 16785: 011debc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin64 │ │ │ │ - 16786: 0088ee9d 20 FUNC GLOBAL DEFAULT 12 qemu_clock_expired │ │ │ │ + 16786: 0088eea5 20 FUNC GLOBAL DEFAULT 12 qemu_clock_expired │ │ │ │ 16787: 01303174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_ENABLED_DSTATE │ │ │ │ 16788: 005e14e5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_be_mmu │ │ │ │ 16789: 012ac308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_CAN_RECEIVE_EVENT │ │ │ │ 16790: 01301a7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_WRITE_DSTATE │ │ │ │ 16791: 01303e3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_UNLOCK_ENTRY_DSTATE │ │ │ │ 16792: 012a4440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_START_EVENT │ │ │ │ 16793: 0059d84d 72 FUNC GLOBAL DEFAULT 12 qemu_semihosting_chardev_init │ │ │ │ 16794: 012a6bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_RECEIVE_EVENT │ │ │ │ 16795: 012b7008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_CONTINUED_EVENT │ │ │ │ 16796: 0055ce49 40 FUNC GLOBAL DEFAULT 12 migration_in_incoming_postcopy │ │ │ │ 16797: 012b79a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_MAIN_EVENT │ │ │ │ - 16798: 0087e9cd 160 FUNC GLOBAL DEFAULT 12 warn_reportf_err │ │ │ │ + 16798: 0087e9d5 160 FUNC GLOBAL DEFAULT 12 warn_reportf_err │ │ │ │ 16799: 002c3b89 28 FUNC GLOBAL DEFAULT 12 helper_shadd16 │ │ │ │ - 16800: 006d48ad 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhadduw │ │ │ │ + 16800: 006d48b5 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhadduw │ │ │ │ 16801: 01301c2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IAR_READ_DSTATE │ │ │ │ - 16802: 00889ff5 288 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_unlock │ │ │ │ - 16803: 00828515 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuState │ │ │ │ + 16802: 00889ffd 288 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_unlock │ │ │ │ + 16803: 0082851d 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuState │ │ │ │ 16804: 00524879 148 FUNC GLOBAL DEFAULT 12 qemu_timer_notify_cb │ │ │ │ - 16805: 0081e175 316 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy_members │ │ │ │ + 16805: 0081e17d 316 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy_members │ │ │ │ 16806: 004e6369 156 FUNC GLOBAL DEFAULT 12 virtio_bus_device_unplugged │ │ │ │ 16807: 012b9b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VERSION_EVENT │ │ │ │ - 16808: 0081f291 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_quit │ │ │ │ + 16808: 0081f299 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_quit │ │ │ │ 16809: 0041f94d 84 FUNC GLOBAL DEFAULT 12 fp_port_get_info │ │ │ │ 16810: 012b9e78 276 OBJECT GLOBAL DEFAULT 24 qapi_commands_machine_trace_events_trace_events │ │ │ │ 16811: 011bab20 2496 OBJECT GLOBAL DEFAULT 21 migration_properties │ │ │ │ 16812: 01302212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESCR_DSTATE │ │ │ │ 16813: 011d04c4 20 OBJECT GLOBAL DEFAULT 24 mapped_pacl_xattr │ │ │ │ 16814: 012a9c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN1_EL3_WRITE_EVENT │ │ │ │ 16815: 01302bb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_READ_DSTATE │ │ │ │ 16816: 012a68a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_WRITE_EVENT │ │ │ │ 16817: 012b7138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_PENDING_EXACT_EVENT │ │ │ │ 16818: 01303e76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_SHRINK_DSTATE │ │ │ │ - 16819: 0076d7b1 148 FUNC GLOBAL DEFAULT 12 bdrv_unfreeze_backing_chain │ │ │ │ + 16819: 0076d7b9 148 FUNC GLOBAL DEFAULT 12 bdrv_unfreeze_backing_chain │ │ │ │ 16820: 013025cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_DSTATE │ │ │ │ 16821: 012ab82c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_ENABLE_EVENT │ │ │ │ - 16822: 00781fa1 92 FUNC GLOBAL DEFAULT 12 blk_co_block_status_above │ │ │ │ + 16822: 00781fa9 92 FUNC GLOBAL DEFAULT 12 blk_co_block_status_above │ │ │ │ 16823: 01303782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REMOVE_FD_DSTATE │ │ │ │ 16824: 002c271d 84 FUNC GLOBAL DEFAULT 12 current_accel_name │ │ │ │ - 16825: 006dbf35 188 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlsldavhxsw │ │ │ │ + 16825: 006dbf3d 188 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlsldavhxsw │ │ │ │ 16826: 012ae5e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_OPEN_ZONE_EVENT │ │ │ │ 16827: 012b8c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM8_OR_EXIT_FALLBACK_EVENT │ │ │ │ 16828: 01301d70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_IRQ_HANDLER_DSTATE │ │ │ │ 16829: 00296a61 64 FUNC GLOBAL DEFAULT 12 qemu_init_cpu_list │ │ │ │ - 16830: 0088f225 52 FUNC GLOBAL DEFAULT 12 timerlistgroup_run_timers │ │ │ │ - 16831: 00878cfd 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_unlock_impl │ │ │ │ + 16830: 0088f22d 52 FUNC GLOBAL DEFAULT 12 timerlistgroup_run_timers │ │ │ │ + 16831: 00878d05 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_unlock_impl │ │ │ │ 16832: 01301a88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_PACKET_DSTATE │ │ │ │ - 16833: 00804649 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap_members │ │ │ │ + 16833: 00804651 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap_members │ │ │ │ 16834: 012a40d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_ERROR_EVENT │ │ │ │ 16835: 006814f1 80 FUNC GLOBAL DEFAULT 12 gen_gvec_srshl │ │ │ │ 16836: 012adaf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LANCE_MEM_WRITEW_EVENT │ │ │ │ 16837: 012a3270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_SUBMIT_COMMAND_EVENT │ │ │ │ 16838: 0060fb81 44 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_u8 │ │ │ │ 16839: 01215048 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touqd │ │ │ │ 16840: 01303766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_PARAMETERS_DSTATE │ │ │ │ - 16841: 008001b5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo │ │ │ │ + 16841: 008001bd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo │ │ │ │ 16842: 002968d9 40 FUNC GLOBAL DEFAULT 12 machine_topo_get_threads_per_socket │ │ │ │ - 16843: 00860d75 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_CONNECTED_arg_members │ │ │ │ + 16843: 00860d7d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_CONNECTED_arg_members │ │ │ │ 16844: 012156fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touqh │ │ │ │ 16845: 00681051 100 FUNC GLOBAL DEFAULT 12 gen_gvec_srshr │ │ │ │ - 16846: 006f1659 136 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnum_d │ │ │ │ + 16846: 006f1661 136 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnum_d │ │ │ │ 16847: 013014d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READ_DSTATE │ │ │ │ - 16848: 0081bee1 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper_members │ │ │ │ - 16849: 006f1559 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnum_h │ │ │ │ + 16848: 0081bee9 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper_members │ │ │ │ + 16849: 006f1561 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnum_h │ │ │ │ 16850: 0045569d 200 FUNC GLOBAL DEFAULT 12 acpi_dsdt_add_gpex_host │ │ │ │ 16851: 00587d49 22 FUNC GLOBAL DEFAULT 12 qemu_set_offload │ │ │ │ 16852: 013014f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_ATTACH_RETURN_DSTATE │ │ │ │ 16853: 01153c00 64 OBJECT GLOBAL DEFAULT 21 vmstate_locty │ │ │ │ 16854: 005c0da9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i32_chk │ │ │ │ 16855: 00436811 168 FUNC GLOBAL DEFAULT 12 nvme_bounce_data │ │ │ │ - 16856: 00842731 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterDumpProperties │ │ │ │ + 16856: 00842739 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterDumpProperties │ │ │ │ 16857: 00422811 1352 FUNC GLOBAL DEFAULT 12 can_sja_receive │ │ │ │ 16858: 004741cd 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_facts_reply_endianness │ │ │ │ 16859: 00522289 184 FUNC GLOBAL DEFAULT 12 qemu_boot_set │ │ │ │ 16860: 013034f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_POWERCTL_RESET_CPU_DSTATE │ │ │ │ 16861: 01215360 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touqs │ │ │ │ 16862: 01301b72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_ESB_READ_DSTATE │ │ │ │ 16863: 003b8e5d 74 FUNC GLOBAL DEFAULT 12 cxl_extent_groups_overlaps_dpa_range │ │ │ │ 16864: 0041f801 32 FUNC GLOBAL DEFAULT 12 desc_ring_free │ │ │ │ 16865: 011eaac0 132 OBJECT GLOBAL DEFAULT 24 helper_info_set_cp_reg │ │ │ │ 16866: 0053b899 416 FUNC GLOBAL DEFAULT 12 address_space_lduw_be_cached_slow │ │ │ │ 16867: 013011e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_FREE_REQ_QUEUE_WAIT_DSTATE │ │ │ │ 16868: 01301156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_GOT_ACK_DSTATE │ │ │ │ - 16869: 006f15d9 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnum_s │ │ │ │ + 16869: 006f15e1 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnum_s │ │ │ │ 16870: 012b6948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_ENTRY_EVENT │ │ │ │ 16871: 012a8420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_PREPARE_BUF_FAIL_EVENT │ │ │ │ 16872: 0057e141 164 FUNC GLOBAL DEFAULT 12 hmp_log │ │ │ │ 16873: 00588651 62 FUNC GLOBAL DEFAULT 12 qemu_configure_nic_device │ │ │ │ - 16874: 00848c11 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_break │ │ │ │ + 16874: 00848c19 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_break │ │ │ │ 16875: 012ab29c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_CLK_WRITE_EVENT │ │ │ │ 16876: 012a920c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_REALIZE_EVENT │ │ │ │ 16877: 002d648d 234 FUNC GLOBAL DEFAULT 12 vnc_send_framebuffer_update │ │ │ │ 16878: 005ee891 44 FUNC GLOBAL DEFAULT 12 kvm_arm_pvtime_init │ │ │ │ 16879: 01303e7e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_s390x_c │ │ │ │ 16880: 012ba400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_CPU_TOPOLOGY_EVENT │ │ │ │ 16881: 012a994c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_DIR_WRITE_EVENT │ │ │ │ - 16882: 00876e61 180 FUNC GLOBAL DEFAULT 12 qemu_fd_getpagesize │ │ │ │ + 16882: 00876e69 180 FUNC GLOBAL DEFAULT 12 qemu_fd_getpagesize │ │ │ │ 16883: 0130350c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_GT_CVAL_WRITE_DSTATE │ │ │ │ 16884: 012ab35c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_READ_EVENT │ │ │ │ 16885: 012ac138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_TRANSMIT_PACKET_EVENT │ │ │ │ 16886: 011e2aa8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxl_be │ │ │ │ 16887: 012df3e0 4 OBJECT GLOBAL DEFAULT 25 xen_gnttab_ops │ │ │ │ - 16888: 00727b39 74 FUNC GLOBAL DEFAULT 12 vhost_user_cleanup │ │ │ │ + 16888: 00727b41 74 FUNC GLOBAL DEFAULT 12 vhost_user_cleanup │ │ │ │ 16889: 012a3730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_ONE_ITERATION_EVENT │ │ │ │ 16890: 01175eec 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_string │ │ │ │ - 16891: 0080d1a9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2 │ │ │ │ + 16891: 0080d1b1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2 │ │ │ │ 16892: 012b3954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_ENABLE_EVENT │ │ │ │ 16893: 01215990 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touqd_round_to_zero │ │ │ │ 16894: 005cdd79 124 FUNC GLOBAL DEFAULT 12 accel_irqchip_commit_routes │ │ │ │ 16895: 005306a1 22 FUNC GLOBAL DEFAULT 12 memory_region_is_mapped │ │ │ │ 16896: 012a88d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DMA_CB_EVENT │ │ │ │ - 16897: 007fb4fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbd │ │ │ │ - 16898: 008340b1 100 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias_members │ │ │ │ - 16899: 007f8b59 58 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRule │ │ │ │ - 16900: 007f9b19 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChangeReadOnlyMode │ │ │ │ + 16897: 007fb505 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbd │ │ │ │ + 16898: 008340b9 100 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias_members │ │ │ │ + 16899: 007f8b61 58 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRule │ │ │ │ + 16900: 007f9b21 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChangeReadOnlyMode │ │ │ │ 16901: 0130221a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_PS_WRITE_DSTATE │ │ │ │ - 16902: 008193c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVC │ │ │ │ + 16902: 008193d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVC │ │ │ │ 16903: 0052f095 96 FUNC GLOBAL DEFAULT 12 memory_region_iommu_num_indexes │ │ │ │ 16904: 01301928 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_3D_DSTATE │ │ │ │ 16905: 005ea315 24 FUNC GLOBAL DEFAULT 12 ebpf_rss_is_loaded │ │ │ │ 16906: 01301254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_HANDLE_ALLOC_DSTATE │ │ │ │ - 16907: 008362b5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_UNPLUG_PRIMARY_arg_members │ │ │ │ + 16907: 008362bd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_UNPLUG_PRIMARY_arg_members │ │ │ │ 16908: 012b9e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_PAUSE_EVENT │ │ │ │ - 16909: 0071dd71 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_addr │ │ │ │ + 16909: 0071dd79 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_addr │ │ │ │ 16910: 002bb815 244 FUNC GLOBAL DEFAULT 12 int32_to_float16 │ │ │ │ 16911: 00523201 144 FUNC GLOBAL DEFAULT 12 cpus_kick_thread │ │ │ │ 16912: 005ac471 140 FUNC GLOBAL DEFAULT 12 gen_new_label │ │ │ │ 16913: 011d99f4 96 OBJECT GLOBAL DEFAULT 24 mixeng_conv │ │ │ │ 16914: 013017fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_NEW_REGION_DSTATE │ │ │ │ 16915: 0120cedc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_qrdmlsh_s16 │ │ │ │ - 16916: 00838d7d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_load_devices_state │ │ │ │ + 16916: 00838d85 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_load_devices_state │ │ │ │ 16917: 005f489d 124 FUNC GLOBAL DEFAULT 12 arm_adjust_watchpoint_address │ │ │ │ 16918: 0041c239 1524 FUNC GLOBAL DEFAULT 12 vhost_net_start │ │ │ │ 16919: 013018d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_CHECK_DSTATE │ │ │ │ 16920: 01302a24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_TPM_GET_RTCE_BUFFER_SIZE_DSTATE │ │ │ │ - 16921: 00852a21 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_status │ │ │ │ + 16921: 00852a29 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_status │ │ │ │ 16922: 011681b8 8 OBJECT GLOBAL DEFAULT 21 aarch64_machine_interfaces │ │ │ │ - 16923: 0085a7b1 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask │ │ │ │ - 16924: 00749d65 66 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_null │ │ │ │ + 16923: 0085a7b9 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask │ │ │ │ + 16924: 00749d6d 66 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_null │ │ │ │ 16925: 013024b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_MASKED_DSTATE │ │ │ │ 16926: 01301c38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_CTLR_READ_DSTATE │ │ │ │ 16927: 013010b1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_qom_c │ │ │ │ 16928: 012a6430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_WRITE_BLOCK_EVENT │ │ │ │ 16929: 012b8c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM4_FALLBACK_EVENT │ │ │ │ 16930: 00440085 82 FUNC GLOBAL DEFAULT 12 msix_save │ │ │ │ 16931: 002fcd29 68 FUNC GLOBAL DEFAULT 12 acpi_build_tables_cleanup │ │ │ │ - 16932: 0078a8ed 12 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap_locked │ │ │ │ - 16933: 007d2b09 84 FUNC GLOBAL DEFAULT 12 qed_write_l1_table_sync │ │ │ │ - 16934: 00865f51 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_update │ │ │ │ + 16932: 0078a8f5 12 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap_locked │ │ │ │ + 16933: 007d2b11 84 FUNC GLOBAL DEFAULT 12 qed_write_l1_table_sync │ │ │ │ + 16934: 00865f59 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_update │ │ │ │ 16935: 003b24e9 68 FUNC GLOBAL DEFAULT 12 ipack_bus_init │ │ │ │ 16936: 0052579d 232 FUNC GLOBAL DEFAULT 12 dirtylimit_vcpu_execute │ │ │ │ 16937: 011e31e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminl_be │ │ │ │ - 16938: 00825a3d 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoList │ │ │ │ + 16938: 00825a45 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoList │ │ │ │ 16939: 012ae404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LBA_RANGE_EVENT │ │ │ │ - 16940: 0078b569 36 FUNC GLOBAL DEFAULT 12 bdrv_has_readonly_bitmaps │ │ │ │ + 16940: 0078b571 36 FUNC GLOBAL DEFAULT 12 bdrv_has_readonly_bitmaps │ │ │ │ 16941: 012ba33c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_UUID_EVENT │ │ │ │ 16942: 0130285a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSE_BAD_DSTATE │ │ │ │ 16943: 00336921 54 FUNC GLOBAL DEFAULT 12 qdev_get_hotplug_handler │ │ │ │ 16944: 01302ccc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ASYNC_COMPLETE_DSTATE │ │ │ │ 16945: 01301846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_SENSE_READ_DSTATE │ │ │ │ 16946: 00330f7d 112 FUNC GLOBAL DEFAULT 12 qmp_query_memdev │ │ │ │ 16947: 012b9174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_OPEN_TRAY_EVENT │ │ │ │ - 16948: 006f5e4d 100 FUNC GLOBAL DEFAULT 12 helper_gvec_fmlal_idx_a32 │ │ │ │ + 16948: 006f5e55 100 FUNC GLOBAL DEFAULT 12 helper_gvec_fmlal_idx_a32 │ │ │ │ 16949: 013020b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_SEB_WRITE_DSTATE │ │ │ │ - 16950: 00841169 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_nic_rx_filter_changed │ │ │ │ + 16950: 00841171 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_nic_rx_filter_changed │ │ │ │ 16951: 01302e5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_DEP_DEVICES_DSTATE │ │ │ │ - 16952: 00842a3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendEpcProperties │ │ │ │ + 16952: 00842a45 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendEpcProperties │ │ │ │ 16953: 00378edd 464 FUNC GLOBAL DEFAULT 12 omap_dma_init │ │ │ │ 16954: 005e99a5 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_exception_cb │ │ │ │ 16955: 01301476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_LOCALITY_DSTATE │ │ │ │ - 16956: 0087e039 108 FUNC GLOBAL DEFAULT 12 fifo8_peek_bufptr │ │ │ │ - 16957: 00744461 124 FUNC GLOBAL DEFAULT 12 qio_channel_read_all_eof │ │ │ │ + 16956: 0087e041 108 FUNC GLOBAL DEFAULT 12 fifo8_peek_bufptr │ │ │ │ + 16957: 00744469 124 FUNC GLOBAL DEFAULT 12 qio_channel_read_all_eof │ │ │ │ 16958: 005d0681 120 FUNC GLOBAL DEFAULT 12 helper_gvec_neg8 │ │ │ │ 16959: 005fb989 126 FUNC GLOBAL DEFAULT 12 arm_security_space │ │ │ │ 16960: 003f13a9 132 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_vhdr_iovec │ │ │ │ 16961: 005dff71 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchb │ │ │ │ 16962: 0032eac5 84 FUNC GLOBAL DEFAULT 12 load_elf_as │ │ │ │ 16963: 012bafb0 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_yank_trace_events_trace_events │ │ │ │ 16964: 005cb825 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_vec │ │ │ │ 16965: 013024aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_PRP_DSTATE │ │ │ │ 16966: 01302d72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_STATE_PENDING_ESTIMATE_DSTATE │ │ │ │ 16967: 013033e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_ABS_DSTATE │ │ │ │ - 16968: 0084ab8d 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_stop │ │ │ │ + 16968: 0084ab95 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_stop │ │ │ │ 16969: 013021a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIRE_DELAYED_INTERRUPTS_DSTATE │ │ │ │ 16970: 00536a75 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_offset │ │ │ │ 16971: 0056046d 644 FUNC GLOBAL DEFAULT 12 multifd_send_setup │ │ │ │ - 16972: 0071ee41 6 FUNC GLOBAL DEFAULT 12 virtio_legacy_check_disabled │ │ │ │ + 16972: 0071ee49 6 FUNC GLOBAL DEFAULT 12 virtio_legacy_check_disabled │ │ │ │ 16973: 0056c449 484 FUNC GLOBAL DEFAULT 12 qemu_guest_free_page_hint │ │ │ │ 16974: 0120b40c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rz_ds │ │ │ │ 16975: 013030ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_EXIT_DSTATE │ │ │ │ 16976: 00589be9 232 FUNC GLOBAL DEFAULT 12 qemu_net_queue_flush │ │ │ │ 16977: 0120b388 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rz_du │ │ │ │ 16978: 005cfe91 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sub8 │ │ │ │ - 16979: 008326b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationStats │ │ │ │ - 16980: 0075b0f9 104 FUNC GLOBAL DEFAULT 12 blockdev_auto_del │ │ │ │ - 16981: 00850849 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingAvail │ │ │ │ + 16979: 008326c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationStats │ │ │ │ + 16980: 0075b101 104 FUNC GLOBAL DEFAULT 12 blockdev_auto_del │ │ │ │ + 16981: 00850851 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingAvail │ │ │ │ 16982: 012a3880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_OPEN_COMMON_EVENT │ │ │ │ 16983: 005d2675 126 FUNC GLOBAL DEFAULT 12 helper_gvec_eq8 │ │ │ │ 16984: 01303280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_LOAD_DSTATE │ │ │ │ - 16985: 00879a31 116 FUNC GLOBAL DEFAULT 12 qemu_memfd_free │ │ │ │ - 16986: 00895735 110 FUNC GLOBAL DEFAULT 12 iov_discard_back_undoable │ │ │ │ + 16985: 00879a39 116 FUNC GLOBAL DEFAULT 12 qemu_memfd_free │ │ │ │ + 16986: 0089573d 110 FUNC GLOBAL DEFAULT 12 iov_discard_back_undoable │ │ │ │ 16987: 01301ab4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_CMD_WRITEB_DSTATE │ │ │ │ 16988: 011de1f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_nand │ │ │ │ 16989: 012ae5b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RESET_ZONE_EVENT │ │ │ │ 16990: 012a8940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_BUS_EXEC_CMD_EVENT │ │ │ │ 16991: 012b23fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY_REQ_USE_EVENT │ │ │ │ - 16992: 008126b1 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_backing_file │ │ │ │ + 16992: 008126b9 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_backing_file │ │ │ │ 16993: 00662df9 2648 FUNC GLOBAL DEFAULT 12 arm_load_kernel │ │ │ │ 16994: 012b828c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_GRAB_FAILED_EVENT │ │ │ │ - 16995: 0078b4fd 6 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_iter │ │ │ │ + 16995: 0078b505 6 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_iter │ │ │ │ 16996: 01301938 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_3D_DSTATE │ │ │ │ - 16997: 00783c51 48 FUNC GLOBAL DEFAULT 12 blk_get_max_transfer │ │ │ │ - 16998: 0071d6cd 192 FUNC GLOBAL DEFAULT 12 virtqueue_push │ │ │ │ - 16999: 0083a065 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_cancel_vcpu_dirty_limit │ │ │ │ - 17000: 008008ed 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo │ │ │ │ + 16997: 00783c59 48 FUNC GLOBAL DEFAULT 12 blk_get_max_transfer │ │ │ │ + 16998: 0071d6d5 192 FUNC GLOBAL DEFAULT 12 virtqueue_push │ │ │ │ + 16999: 0083a06d 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_cancel_vcpu_dirty_limit │ │ │ │ + 17000: 008008f5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo │ │ │ │ 17001: 011fbf20 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmovntb │ │ │ │ 17002: 012a3210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_QIOV_UNALIGNED_EVENT │ │ │ │ 17003: 011f3e38 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubu_scalarb │ │ │ │ 17004: 0130254a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MV64361_REGION_MAP_DSTATE │ │ │ │ 17005: 002bbd65 268 FUNC GLOBAL DEFAULT 12 int32_to_float32 │ │ │ │ 17006: 01301c56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR_WRITE_DSTATE │ │ │ │ 17007: 00541bb1 56 FUNC GLOBAL DEFAULT 12 qmp_query_status │ │ │ │ 17008: 011fbe9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmovnth │ │ │ │ 17009: 0120cdd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_qrdmlsh_s32 │ │ │ │ 17010: 002e485d 348 FUNC GLOBAL DEFAULT 12 vncws_tls_handshake_io │ │ │ │ 17011: 011f3db4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubu_scalarh │ │ │ │ 17012: 005d8c1d 148 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_start │ │ │ │ - 17013: 00748d65 140 FUNC GLOBAL DEFAULT 12 qcrypto_block_init_cipher │ │ │ │ - 17014: 00a64670 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PTRACE │ │ │ │ + 17013: 00748d6d 140 FUNC GLOBAL DEFAULT 12 qcrypto_block_init_cipher │ │ │ │ + 17014: 00a64688 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PTRACE │ │ │ │ 17015: 012a2800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_EVENT │ │ │ │ 17016: 00525e29 152 FUNC GLOBAL DEFAULT 12 dirtylimit_ring_full_time │ │ │ │ 17017: 005de2b1 208 FUNC GLOBAL DEFAULT 12 helper_ldub_mmu │ │ │ │ 17018: 012b25cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_SQ_INVALID_SQID_EVENT │ │ │ │ 17019: 01302576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MC146818_RTC_IOPORT_READ_DSTATE │ │ │ │ 17020: 0121a334 12 OBJECT GLOBAL DEFAULT 24 external_snapshot_drv │ │ │ │ 17021: 01301ac2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_SECTOR_WRITE_DSTATE │ │ │ │ - 17022: 007afead 168 FUNC GLOBAL DEFAULT 12 qcow2_free_clusters │ │ │ │ - 17023: 007c0249 64 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_export │ │ │ │ - 17024: 006dd6c9 128 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_sb │ │ │ │ + 17022: 007afeb5 168 FUNC GLOBAL DEFAULT 12 qcow2_free_clusters │ │ │ │ + 17023: 007c0251 64 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_export │ │ │ │ + 17024: 006dd6d1 128 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_sb │ │ │ │ 17025: 0059bded 44 FUNC GLOBAL DEFAULT 12 replay_input_sync_event │ │ │ │ - 17026: 007fcac9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGluster │ │ │ │ + 17026: 007fcad1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGluster │ │ │ │ 17027: 00610315 68 FUNC GLOBAL DEFAULT 12 helper_neon_mull_s8 │ │ │ │ 17028: 0130363a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_MEMORY_MODULE_EVENT_DSTATE │ │ │ │ 17029: 012dc838 4 OBJECT GLOBAL DEFAULT 25 acpi_generic_error_notifiers │ │ │ │ - 17030: 0074f971 252 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_ctx_new │ │ │ │ + 17030: 0074f979 252 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_ctx_new │ │ │ │ 17031: 012b0778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_FAIL_EVENT │ │ │ │ 17032: 013010ca 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_acpi_c │ │ │ │ 17033: 012a2810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_PSK_LOAD_EVENT │ │ │ │ - 17034: 006dd749 148 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_sh │ │ │ │ + 17034: 006dd751 148 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_sh │ │ │ │ 17035: 01303600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_CHANGE_DSTATE │ │ │ │ 17036: 00571c71 1440 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state_main │ │ │ │ - 17037: 0085f365 176 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions_members │ │ │ │ - 17038: 0077adc9 48 FUNC GLOBAL DEFAULT 12 scsi_command_name │ │ │ │ + 17037: 0085f36d 176 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions_members │ │ │ │ + 17038: 0077add1 48 FUNC GLOBAL DEFAULT 12 scsi_command_name │ │ │ │ 17039: 011f3d30 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubu_scalarw │ │ │ │ 17040: 012a4ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_LOAD_ERROR_EVENT │ │ │ │ 17041: 0052ffa1 14 FUNC GLOBAL DEFAULT 12 memory_region_enable_lockless_io │ │ │ │ 17042: 0055dbfd 62 FUNC GLOBAL DEFAULT 12 migration_rp_wait │ │ │ │ 17043: 012a9a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_ELRSR_READ_EVENT │ │ │ │ 17044: 01302414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_NOQUEUE_DSTATE │ │ │ │ 17045: 012b1824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_FLUSH_TXFIFO_BEGIN_EVENT │ │ │ │ - 17046: 006d2165 104 FUNC GLOBAL DEFAULT 12 helper_mve_vrev16b │ │ │ │ + 17046: 006d216d 104 FUNC GLOBAL DEFAULT 12 helper_mve_vrev16b │ │ │ │ 17047: 01301d22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_SET_IRQ_DSTATE │ │ │ │ 17048: 01302ece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_PLUG_REQUEST_DSTATE │ │ │ │ - 17049: 008794c9 220 FUNC GLOBAL DEFAULT 12 qemu_thread_set_affinity │ │ │ │ - 17050: 00842fed 196 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValue_members │ │ │ │ - 17051: 0078d9f9 204 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end │ │ │ │ - 17052: 00717b81 132 FUNC GLOBAL DEFAULT 12 vfio_pci_teardown_msi │ │ │ │ + 17049: 008794d1 220 FUNC GLOBAL DEFAULT 12 qemu_thread_set_affinity │ │ │ │ + 17050: 00842ff5 196 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValue_members │ │ │ │ + 17051: 0078da01 204 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end │ │ │ │ + 17052: 00717b89 132 FUNC GLOBAL DEFAULT 12 vfio_pci_teardown_msi │ │ │ │ 17053: 012dee98 4 OBJECT GLOBAL DEFAULT 25 smbios_tables_len │ │ │ │ 17054: 00446cfd 6 FUNC GLOBAL DEFAULT 12 pci_bridge_get_device │ │ │ │ - 17055: 00730631 100 FUNC GLOBAL DEFAULT 12 qemu_init_irqs │ │ │ │ - 17056: 00762c41 352 FUNC GLOBAL DEFAULT 12 bdrv_parse_filename_strip_prefix │ │ │ │ + 17055: 00730639 100 FUNC GLOBAL DEFAULT 12 qemu_init_irqs │ │ │ │ + 17056: 00762c49 352 FUNC GLOBAL DEFAULT 12 bdrv_parse_filename_strip_prefix │ │ │ │ 17057: 012b7e40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_RAM_OFFSET_LOOP_EVENT │ │ │ │ 17058: 012b3cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DOORBELL_RING_EVENT │ │ │ │ - 17059: 006dd7dd 144 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_sw │ │ │ │ + 17059: 006dd7e5 144 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_sw │ │ │ │ 17060: 0054db7d 148 FUNC GLOBAL DEFAULT 12 tpm_backend_query_tpm │ │ │ │ 17061: 01212c30 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_rshl_s8 │ │ │ │ 17062: 01302aa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_DB_DSTATE │ │ │ │ 17063: 013011dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ISCSI_XCOPY_DSTATE │ │ │ │ 17064: 0130177e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHAKTI_UART_WRITE_DSTATE │ │ │ │ 17065: 01302a10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_I2C_SEND_REG_DSTATE │ │ │ │ 17066: 012b2dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_DATA_OUT_EVENT │ │ │ │ 17067: 012a3c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_ALLOW_EVENT │ │ │ │ 17068: 013018d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_REQ_NOTIFICATION_DSTATE │ │ │ │ 17069: 002bb329 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64_round_to_zero │ │ │ │ - 17070: 00847849 54 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions_members │ │ │ │ + 17070: 00847851 54 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions_members │ │ │ │ 17071: 012b4e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_ENABLE_EVENT │ │ │ │ 17072: 002e5251 224 FUNC GLOBAL DEFAULT 12 vnc_jobs_consume_buffer │ │ │ │ 17073: 00446d6d 112 FUNC GLOBAL DEFAULT 12 pci_bridge_get_limit │ │ │ │ 17074: 01217fb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_v7m_vlstm │ │ │ │ - 17075: 0072f29d 38 FUNC GLOBAL DEFAULT 12 qdev_add_unplug_blocker │ │ │ │ + 17075: 0072f2a5 38 FUNC GLOBAL DEFAULT 12 qdev_add_unplug_blocker │ │ │ │ 17076: 005748a9 200 FUNC GLOBAL DEFAULT 12 socket_start_incoming_migration │ │ │ │ 17077: 0120b82c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rz_fs │ │ │ │ 17078: 012b276c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_CREATE_CQ_EVENT │ │ │ │ - 17079: 0085500d 58 FUNC GLOBAL DEFAULT 12 qapi_free_Audiodev │ │ │ │ - 17080: 008421d5 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_announce_self │ │ │ │ + 17079: 00855015 58 FUNC GLOBAL DEFAULT 12 qapi_free_Audiodev │ │ │ │ + 17080: 008421dd 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_announce_self │ │ │ │ 17081: 0120b7a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rz_fu │ │ │ │ 17082: 01302976 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_TIMER_READ_DSTATE │ │ │ │ 17083: 01303662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_DISMISS_DSTATE │ │ │ │ - 17084: 00870961 100 FUNC GLOBAL DEFAULT 12 json_writer_start_object │ │ │ │ + 17084: 00870969 100 FUNC GLOBAL DEFAULT 12 json_writer_start_object │ │ │ │ 17085: 005d1031 140 FUNC GLOBAL DEFAULT 12 helper_gvec_eqv │ │ │ │ 17086: 012a5c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_WRITE_EVENT │ │ │ │ - 17087: 0084d6a5 76 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter_members │ │ │ │ + 17087: 0084d6ad 76 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter_members │ │ │ │ 17088: 011d9974 16 OBJECT GLOBAL DEFAULT 24 mixeng_clip_float │ │ │ │ 17089: 012a39ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_READ_EVENT │ │ │ │ 17090: 012afe58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_LEGACY_DRIVE_FOUND_EVENT │ │ │ │ 17091: 013029ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_HIT_DSTATE │ │ │ │ - 17092: 00721fad 444 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_status │ │ │ │ - 17093: 0073c8e1 128 FUNC GLOBAL DEFAULT 12 migration_ioc_register_yank │ │ │ │ + 17092: 00721fb5 444 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_status │ │ │ │ + 17093: 0073c8e9 128 FUNC GLOBAL DEFAULT 12 migration_ioc_register_yank │ │ │ │ 17094: 012b84fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SCANOUT_DISABLE_EVENT │ │ │ │ 17095: 0032b1c1 64 FUNC GLOBAL DEFAULT 12 cpu_class_init_props │ │ │ │ 17096: 0041f925 40 FUNC GLOBAL DEFAULT 12 fp_port_get_link_up │ │ │ │ 17097: 012b6d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_WAITING_EVENT │ │ │ │ - 17098: 0086287d 140 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless_members │ │ │ │ - 17099: 007658ed 280 FUNC GLOBAL DEFAULT 12 bdrv_lookup_bs │ │ │ │ + 17098: 00862885 140 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless_members │ │ │ │ + 17099: 007658f5 280 FUNC GLOBAL DEFAULT 12 bdrv_lookup_bs │ │ │ │ 17100: 012a5634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_Z2_AER915_EVENT_EVENT │ │ │ │ 17101: 005e6381 444 FUNC GLOBAL DEFAULT 12 icount_start_warp_timer │ │ │ │ 17102: 012b9db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_FINALIZE_EVENT │ │ │ │ - 17103: 00892879 340 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty │ │ │ │ + 17103: 00892881 340 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty │ │ │ │ 17104: 012b46cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_EVENT │ │ │ │ 17105: 01302698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_COMMAND_DSTATE │ │ │ │ - 17106: 006f5eb1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_fmlal_idx_a64 │ │ │ │ + 17106: 006f5eb9 128 FUNC GLOBAL DEFAULT 12 helper_gvec_fmlal_idx_a64 │ │ │ │ 17107: 012b6d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_INIT_RAM_BLOCKS_EVENT │ │ │ │ 17108: 012ab21c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_SET_DUTY_EVENT │ │ │ │ 17109: 01302c3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_INTX_DSTATE │ │ │ │ 17110: 00585b59 136 FUNC GLOBAL DEFAULT 12 qemu_netfilter_receive │ │ │ │ - 17111: 0078a295 120 FUNC GLOBAL DEFAULT 12 block_crypto_open_opts_init │ │ │ │ + 17111: 0078a29d 120 FUNC GLOBAL DEFAULT 12 block_crypto_open_opts_init │ │ │ │ 17112: 01303e54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_REMOVE_WATCH_DSTATE │ │ │ │ - 17113: 0080d26d 54 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions_members │ │ │ │ - 17114: 0082fb99 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_balloon │ │ │ │ - 17115: 007fb395 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Encryption │ │ │ │ - 17116: 00824dd1 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum │ │ │ │ - 17117: 00821f9d 172 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA_members │ │ │ │ + 17113: 0080d275 54 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions_members │ │ │ │ + 17114: 0082fba1 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_balloon │ │ │ │ + 17115: 007fb39d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Encryption │ │ │ │ + 17116: 00824dd9 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum │ │ │ │ + 17117: 00821fa5 172 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA_members │ │ │ │ 17118: 006134e9 36 FUNC GLOBAL DEFAULT 12 arm_set_ah_fp_behaviours │ │ │ │ 17119: 00601b45 172 FUNC GLOBAL DEFAULT 12 gt_direct_access_timer_offset │ │ │ │ 17120: 012a6c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_SEND_CONTROL_EVENT_EVENT │ │ │ │ 17121: 0130176a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_TX_DSTATE │ │ │ │ 17122: 01301992 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAEND_DSTATE │ │ │ │ 17123: 012a8650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_EVENT │ │ │ │ 17124: 0052ffb1 376 FUNC GLOBAL DEFAULT 12 memory_region_add_eventfd │ │ │ │ 17125: 003073a9 560 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_plug_cb │ │ │ │ 17126: 012b267c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_ATTR_NOT_READABLE_EVENT │ │ │ │ 17127: 012b7068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_FILE_ERR_EVENT │ │ │ │ 17128: 004470c5 300 FUNC GLOBAL DEFAULT 12 pci_bridge_write_config │ │ │ │ - 17129: 0078119d 64 FUNC GLOBAL DEFAULT 12 blk_next │ │ │ │ - 17130: 007f94ed 132 FUNC GLOBAL DEFAULT 12 visit_type_BiosAtaTranslation │ │ │ │ + 17129: 007811a5 64 FUNC GLOBAL DEFAULT 12 blk_next │ │ │ │ + 17130: 007f94f5 132 FUNC GLOBAL DEFAULT 12 visit_type_BiosAtaTranslation │ │ │ │ 17131: 012a52f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_EJECTING_INVALID_CPU_EVENT │ │ │ │ - 17132: 0083ad11 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfoList │ │ │ │ - 17133: 006dd525 128 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_ub │ │ │ │ + 17132: 0083ad19 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfoList │ │ │ │ + 17133: 006dd52d 128 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_ub │ │ │ │ 17134: 006102d5 64 FUNC GLOBAL DEFAULT 12 helper_neon_mull_u8 │ │ │ │ 17135: 01301b64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_TM_READ_DSTATE │ │ │ │ 17136: 012b5e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_GPIO_READ_EVENT │ │ │ │ - 17137: 00873cdd 84 FUNC GLOBAL DEFAULT 12 qemu_strsep │ │ │ │ + 17137: 00873ce5 84 FUNC GLOBAL DEFAULT 12 qemu_strsep │ │ │ │ 17138: 012a3110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_READ_REPLY_ENTRY_FAIL_EVENT │ │ │ │ - 17139: 007311e1 108 FUNC GLOBAL DEFAULT 12 qdev_init_clock_out │ │ │ │ + 17139: 007311e9 108 FUNC GLOBAL DEFAULT 12 qdev_init_clock_out │ │ │ │ 17140: 012aeeec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_UPDATE_MAPPINGS_DEL_EVENT │ │ │ │ - 17141: 006dd5a5 144 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_uh │ │ │ │ + 17141: 006dd5ad 144 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_uh │ │ │ │ 17142: 012a7db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESPDMA_MEMORY_READ_EVENT │ │ │ │ 17143: 012bb030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ACCELERATORS_EVENT │ │ │ │ - 17144: 0076cef9 72 FUNC GLOBAL DEFAULT 12 bdrv_find_base │ │ │ │ + 17144: 0076cf01 72 FUNC GLOBAL DEFAULT 12 bdrv_find_base │ │ │ │ 17145: 004db2c9 172 FUNC GLOBAL DEFAULT 12 vfio_device_prepare │ │ │ │ 17146: 00317659 242 FUNC GLOBAL DEFAULT 12 cdrom_read_toc │ │ │ │ 17147: 01178960 12 OBJECT GLOBAL DEFAULT 21 SchemaMetaType_lookup │ │ │ │ 17148: 01302d32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_CC_OVERRUN_DSTATE │ │ │ │ 17149: 0060bad9 132 FUNC GLOBAL DEFAULT 12 helper_rebuild_hflags_a32 │ │ │ │ 17150: 013025ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_NEW_REQUEST_DSTATE │ │ │ │ 17151: 0130108c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_crypto_c │ │ │ │ - 17152: 007f8385 144 FUNC GLOBAL DEFAULT 12 visit_type_intList │ │ │ │ + 17152: 007f838d 144 FUNC GLOBAL DEFAULT 12 visit_type_intList │ │ │ │ 17153: 012b1844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RDR_MATCH_EVENT │ │ │ │ 17154: 013015a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STRONGARM_UART_UPDATE_PARAMETERS_DSTATE │ │ │ │ 17155: 00317be1 34 FUNC GLOBAL DEFAULT 12 hd_bios_chs_auto_trans │ │ │ │ 17156: 0050e77d 6 FUNC GLOBAL DEFAULT 12 AUD_is_active_in │ │ │ │ 17157: 01301e8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_WRITE_DSTATE │ │ │ │ - 17158: 00870c45 52 FUNC GLOBAL DEFAULT 12 json_writer_int64 │ │ │ │ + 17158: 00870c4d 52 FUNC GLOBAL DEFAULT 12 json_writer_int64 │ │ │ │ 17159: 01302804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_READ_OVERFLOW_DSTATE │ │ │ │ 17160: 012adf34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_TOO_MANY_MAPPINGS_EVENT │ │ │ │ 17161: 012b3144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_PARTIAL_OBJECT_EVENT │ │ │ │ - 17162: 006deb3d 100 FUNC GLOBAL DEFAULT 12 helper_mve_vrshrnbb │ │ │ │ + 17162: 006deb45 100 FUNC GLOBAL DEFAULT 12 helper_mve_vrshrnbb │ │ │ │ 17163: 002e4069 58 FUNC GLOBAL DEFAULT 12 vnc_zrle_clear │ │ │ │ - 17164: 00822199 184 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions_members │ │ │ │ + 17164: 008221a1 184 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions_members │ │ │ │ 17165: 01301442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_DISCONNECT_DSTATE │ │ │ │ - 17166: 0081d979 132 FUNC GLOBAL DEFAULT 12 visit_type_OnOffAuto │ │ │ │ + 17166: 0081d981 132 FUNC GLOBAL DEFAULT 12 visit_type_OnOffAuto │ │ │ │ 17167: 012a28f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_CMD_IN_BAND_EVENT │ │ │ │ 17168: 012b6908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_EVENT │ │ │ │ 17169: 01302936 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PSPI_ENTER_RESET_DSTATE │ │ │ │ 17170: 00333ed1 2556 FUNC GLOBAL DEFAULT 12 machine_run_board_init │ │ │ │ 17171: 0054d921 72 FUNC GLOBAL DEFAULT 12 tpm_backend_deliver_request │ │ │ │ - 17172: 006dd635 148 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_uw │ │ │ │ + 17172: 006dd63d 148 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_uw │ │ │ │ 17173: 012b5d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_GPIO_UPDATE_IDR_EVENT │ │ │ │ - 17174: 006deba1 132 FUNC GLOBAL DEFAULT 12 helper_mve_vrshrnbh │ │ │ │ - 17175: 0084294d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendProperties │ │ │ │ + 17174: 006deba9 132 FUNC GLOBAL DEFAULT 12 helper_mve_vrshrnbh │ │ │ │ + 17175: 00842955 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendProperties │ │ │ │ 17176: 0130149a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_DISCONNECT_DSTATE │ │ │ │ - 17177: 00711a15 4 FUNC GLOBAL DEFAULT 12 vfio_arch_wants_loading_config_after_iter │ │ │ │ + 17177: 00711a1d 4 FUNC GLOBAL DEFAULT 12 vfio_arch_wants_loading_config_after_iter │ │ │ │ 17178: 01212cb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_rshl_u8 │ │ │ │ 17179: 01303e6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AIO_CO_SCHEDULE_DSTATE │ │ │ │ 17180: 01301ca2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DIST_READ_DSTATE │ │ │ │ 17181: 012acb68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_PROCESS_EVENT │ │ │ │ 17182: 012b5938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_BEGIN_BATCH_EVENT │ │ │ │ 17183: 002bc461 276 FUNC GLOBAL DEFAULT 12 int32_to_float64 │ │ │ │ 17184: 012b3fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_READ_ERROR_EVENT │ │ │ │ 17185: 012ad1f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VLAN_VET_EVENT │ │ │ │ 17186: 0029734d 212 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_insert │ │ │ │ - 17187: 007fe131 296 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd │ │ │ │ + 17187: 007fe139 296 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd │ │ │ │ 17188: 01301caa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_CPU_WRITE_DSTATE │ │ │ │ 17189: 012b89cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_SYNC_CAPSLOCK_EVENT │ │ │ │ 17190: 01301834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_SELBK_DSTATE │ │ │ │ 17191: 01302354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_LARGE_DSTATE │ │ │ │ 17192: 011e3b28 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorb │ │ │ │ - 17193: 0078421d 116 FUNC GLOBAL DEFAULT 12 blk_probe_blocksizes │ │ │ │ + 17193: 00784225 116 FUNC GLOBAL DEFAULT 12 blk_probe_blocksizes │ │ │ │ 17194: 002c16b1 120 FUNC GLOBAL DEFAULT 12 float128_default_nan │ │ │ │ 17195: 01300e15 1 OBJECT GLOBAL DEFAULT 25 qdev_hot_removed │ │ │ │ 17196: 01301612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_ACPI_SETUP_DSTATE │ │ │ │ 17197: 01219fb0 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_plain64 │ │ │ │ 17198: 0120ec40 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_mull_u16 │ │ │ │ 17199: 0120b61c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rz_hs │ │ │ │ 17200: 013035e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_STOP_DSTATE │ │ │ │ 17201: 0130253c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_CONFIG_READ_DSTATE │ │ │ │ - 17202: 00896235 2052 FUNC GLOBAL DEFAULT 12 readline_handle_byte │ │ │ │ + 17202: 0089623d 2052 FUNC GLOBAL DEFAULT 12 readline_handle_byte │ │ │ │ 17203: 01301ffa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_CPU_OWNED_DESC_DSTATE │ │ │ │ - 17204: 0072be6d 2 FUNC GLOBAL DEFAULT 12 qmp_xen_set_global_dirty_log │ │ │ │ + 17204: 0072be75 2 FUNC GLOBAL DEFAULT 12 qmp_xen_set_global_dirty_log │ │ │ │ 17205: 013023ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_STOPPED_DSTATE │ │ │ │ 17206: 0060f949 140 FUNC GLOBAL DEFAULT 12 helper_neon_cls_s8 │ │ │ │ 17207: 004b20cd 104 FUNC GLOBAL DEFAULT 12 usb_device_free_streams │ │ │ │ 17208: 0120b598 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rz_hu │ │ │ │ 17209: 012a4770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_NON_EXIST_EVENT │ │ │ │ 17210: 0130274e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_FIFO_OVERRUN_DSTATE │ │ │ │ 17211: 005c5f09 42 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg16_i64 │ │ │ │ 17212: 012affa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_REG_WRITE_EVENT │ │ │ │ 17213: 012b3304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_COMMAND_EVENT │ │ │ │ 17214: 01303206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_COMPLETE_DSTATE │ │ │ │ 17215: 013013b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_LEN_DSTATE │ │ │ │ - 17216: 00807149 548 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags_members │ │ │ │ + 17216: 00807151 548 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags_members │ │ │ │ 17217: 011f24f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmladavsb │ │ │ │ 17218: 003833ed 6 FUNC GLOBAL DEFAULT 12 i2c_start_transfer │ │ │ │ - 17219: 0076eba9 240 FUNC GLOBAL DEFAULT 12 block_job_error_action │ │ │ │ + 17219: 0076ebb1 240 FUNC GLOBAL DEFAULT 12 block_job_error_action │ │ │ │ 17220: 0041e8cd 580 FUNC GLOBAL DEFAULT 12 rocker_event_link_changed │ │ │ │ - 17221: 00858dfd 224 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion_members │ │ │ │ + 17221: 00858e05 224 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion_members │ │ │ │ 17222: 012a81c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_EVENT_EVENT │ │ │ │ - 17223: 0086e249 80 FUNC GLOBAL DEFAULT 12 qnum_get_try_int │ │ │ │ + 17223: 0086e251 80 FUNC GLOBAL DEFAULT 12 qnum_get_try_int │ │ │ │ 17224: 0130121a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_READ_DATA_DSTATE │ │ │ │ - 17225: 006f6e2d 120 FUNC GLOBAL DEFAULT 12 helper_gvec_uaba_b │ │ │ │ + 17225: 006f6e35 120 FUNC GLOBAL DEFAULT 12 helper_gvec_uaba_b │ │ │ │ 17226: 0054d969 112 FUNC GLOBAL DEFAULT 12 tpm_backend_reset │ │ │ │ - 17227: 006f6f89 146 FUNC GLOBAL DEFAULT 12 helper_gvec_uaba_d │ │ │ │ - 17228: 007fb3d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoList │ │ │ │ + 17227: 006f6f91 146 FUNC GLOBAL DEFAULT 12 helper_gvec_uaba_d │ │ │ │ + 17228: 007fb3d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoList │ │ │ │ 17229: 01302096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_INCOMING_DSTATE │ │ │ │ 17230: 0058e6b1 256 FUNC GLOBAL DEFAULT 12 colo_notify_compares_event │ │ │ │ 17231: 0130108a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_control_c │ │ │ │ 17232: 011f2470 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmladavsh │ │ │ │ - 17233: 0081956d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdpWrapper │ │ │ │ + 17233: 00819575 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdpWrapper │ │ │ │ 17234: 012b56a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SET_STATUS_EVENT │ │ │ │ 17235: 0130165a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCSPK_IO_READ_DSTATE │ │ │ │ 17236: 0130297e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_INTERRUPT_DSTATE │ │ │ │ - 17237: 006f6ea5 116 FUNC GLOBAL DEFAULT 12 helper_gvec_uaba_h │ │ │ │ + 17237: 006f6ead 116 FUNC GLOBAL DEFAULT 12 helper_gvec_uaba_h │ │ │ │ 17238: 01178f08 12 OBJECT GLOBAL DEFAULT 21 NetClientDriver_lookup │ │ │ │ - 17239: 007f406d 1020 FUNC GLOBAL DEFAULT 12 qapi_event_emit │ │ │ │ - 17240: 0089fd2d 16 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev_members │ │ │ │ + 17239: 007f4075 1020 FUNC GLOBAL DEFAULT 12 qapi_event_emit │ │ │ │ + 17240: 0089fd35 16 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev_members │ │ │ │ 17241: 01302484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC64_DSTATE │ │ │ │ 17242: 012a5494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_ADDR_LO_EVENT │ │ │ │ 17243: 013016dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_REQ_COMPLETE_DSTATE │ │ │ │ - 17244: 0082aec5 196 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU │ │ │ │ + 17244: 0082aecd 196 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU │ │ │ │ 17245: 01178584 12 OBJECT GLOBAL DEFAULT 21 BlockExportRemoveMode_lookup │ │ │ │ 17246: 012b0068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_ILLEGAL_EVENT │ │ │ │ - 17247: 008776e9 172 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_alloc │ │ │ │ + 17247: 008776f1 172 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_alloc │ │ │ │ 17248: 011789b4 12 OBJECT GLOBAL DEFAULT 21 JobStatus_lookup │ │ │ │ - 17249: 00862d11 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses │ │ │ │ - 17250: 00764df1 80 FUNC GLOBAL DEFAULT 12 bdrv_qapi_perm_to_blk_perm │ │ │ │ + 17249: 00862d19 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses │ │ │ │ + 17250: 00764df9 80 FUNC GLOBAL DEFAULT 12 bdrv_qapi_perm_to_blk_perm │ │ │ │ 17251: 012a8104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_READ_EVENT │ │ │ │ - 17252: 006e5c2d 376 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla270h │ │ │ │ - 17253: 0085e3d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptionsVnc │ │ │ │ - 17254: 0089eed1 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_add_dynamic_capacity_arg_members │ │ │ │ + 17252: 006e5c35 376 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla270h │ │ │ │ + 17253: 0085e3e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptionsVnc │ │ │ │ + 17254: 0089eed9 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_add_dynamic_capacity_arg_members │ │ │ │ 17255: 01302d08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_NAK_DSTATE │ │ │ │ - 17256: 006f6f19 112 FUNC GLOBAL DEFAULT 12 helper_gvec_uaba_s │ │ │ │ - 17257: 0088d2d5 208 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_wrlock │ │ │ │ + 17256: 006f6f21 112 FUNC GLOBAL DEFAULT 12 helper_gvec_uaba_s │ │ │ │ + 17257: 0088d2dd 208 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_wrlock │ │ │ │ 17258: 011f23ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmladavsw │ │ │ │ 17259: 003cdb15 60 FUNC GLOBAL DEFAULT 12 omap_clk_put │ │ │ │ 17260: 012b0948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DATA_EVENT │ │ │ │ 17261: 012b4f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_ENABLE_EVENT │ │ │ │ 17262: 013030f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_STOP_RAM_DSTATE │ │ │ │ - 17263: 00843805 228 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties │ │ │ │ + 17263: 0084380d 228 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties │ │ │ │ 17264: 0130122c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_READ_TABLE_CB_DSTATE │ │ │ │ 17265: 01200e88 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ursqrte_s │ │ │ │ 17266: 0053c6d1 140 FUNC GLOBAL DEFAULT 12 ram_block_discard_guest_memfd_range │ │ │ │ - 17267: 006e5da5 352 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla270s │ │ │ │ + 17267: 006e5dad 352 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla270s │ │ │ │ 17268: 012102f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_cls_s8 │ │ │ │ 17269: 013035da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_EXPORTS_DSTATE │ │ │ │ 17270: 01301e4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_SEC_RESP_DSTATE │ │ │ │ 17271: 013010c8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_accelerator_c │ │ │ │ 17272: 006146ed 52 FUNC GLOBAL DEFAULT 12 helper_vfp_ultos_round_to_nearest │ │ │ │ 17273: 005e2831 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_le │ │ │ │ 17274: 012a5924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_CONFIGS_INV_SID_RANGE_EVENT │ │ │ │ 17275: 003921c9 78 FUNC GLOBAL DEFAULT 12 ahci_uninit │ │ │ │ 17276: 005c7161 168 FUNC GLOBAL DEFAULT 12 dup_const │ │ │ │ - 17277: 008204a1 212 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions_members │ │ │ │ - 17278: 0074aff1 244 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup │ │ │ │ - 17279: 00765f65 192 FUNC GLOBAL DEFAULT 12 bdrv_debug_is_suspended │ │ │ │ + 17277: 008204a9 212 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions_members │ │ │ │ + 17278: 0074aff9 244 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup │ │ │ │ + 17279: 00765f6d 192 FUNC GLOBAL DEFAULT 12 bdrv_debug_is_suspended │ │ │ │ 17280: 013036d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INJECT_NMI_DSTATE │ │ │ │ 17281: 012113f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqshli_b │ │ │ │ 17282: 012b94f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ 17283: 01302612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_REG_READ_HVERSION_DSTATE │ │ │ │ 17284: 01211268 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqshli_d │ │ │ │ 17285: 012ba5fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DIRTY_RATE_EVENT │ │ │ │ 17286: 013013e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_STARTTLS_NEW_CLIENT_DSTATE │ │ │ │ 17287: 012b9144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_REMOVE_MEDIUM_EVENT │ │ │ │ 17288: 012ac438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_READ_BD_EVENT │ │ │ │ - 17289: 007fc529 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsVVFAT │ │ │ │ + 17289: 007fc531 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsVVFAT │ │ │ │ 17290: 0053c9fd 132 FUNC GLOBAL DEFAULT 12 ram_block_discard_disable │ │ │ │ 17291: 01211370 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqshli_h │ │ │ │ - 17292: 0082d599 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_comparison_arg_members │ │ │ │ + 17292: 0082d5a1 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_comparison_arg_members │ │ │ │ 17293: 00587b7d 260 FUNC GLOBAL DEFAULT 12 qemu_del_nic │ │ │ │ 17294: 01179850 12 OBJECT GLOBAL DEFAULT 21 SpiceQueryMouseMode_lookup │ │ │ │ 17295: 0044a5a1 140 FUNC GLOBAL DEFAULT 12 slotid_cap_init │ │ │ │ 17296: 002fb2f9 88 FUNC GLOBAL DEFAULT 12 aml_while │ │ │ │ 17297: 01301716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DEVICE_ID_DSTATE │ │ │ │ - 17298: 00889b15 2 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_destroy │ │ │ │ + 17298: 00889b1d 2 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_destroy │ │ │ │ 17299: 00566f95 768 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_cleanup │ │ │ │ 17300: 01301192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_HDEV_IS_SG_DSTATE │ │ │ │ 17301: 012ac918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_SEB_WRITE_EVENT │ │ │ │ - 17302: 0078b50d 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_readonly │ │ │ │ + 17302: 0078b515 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_readonly │ │ │ │ 17303: 012a49d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_SHOW_BUFFER_CONTENT_EVENT │ │ │ │ 17304: 0041f5fd 364 FUNC GLOBAL DEFAULT 12 desc_ring_set_head │ │ │ │ 17305: 013010a4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_migration_c │ │ │ │ 17306: 012ba71c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SET_GLOBAL_DIRTY_LOG_EVENT │ │ │ │ 17307: 0038c605 108 FUNC GLOBAL DEFAULT 12 pmbus_send16 │ │ │ │ 17308: 013014ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRWALK_DSTATE │ │ │ │ 17309: 01175e24 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bit64 │ │ │ │ 17310: 012ad178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_CLEAR_EVENT │ │ │ │ 17311: 012112ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqshli_s │ │ │ │ 17312: 005e7d55 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_entry_code │ │ │ │ - 17313: 008691ed 38 FUNC GLOBAL DEFAULT 12 visit_set_policy │ │ │ │ + 17313: 008691f5 38 FUNC GLOBAL DEFAULT 12 visit_set_policy │ │ │ │ 17314: 002fb961 212 FUNC GLOBAL DEFAULT 12 aml_create_field │ │ │ │ 17315: 003aacf9 186 FUNC GLOBAL DEFAULT 12 gicv3_redist_mov_lpi │ │ │ │ 17316: 012aed24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_STRING_EVENT │ │ │ │ - 17317: 0072d931 252 FUNC GLOBAL DEFAULT 12 error_set_from_qdev_prop_error │ │ │ │ + 17317: 0072d939 252 FUNC GLOBAL DEFAULT 12 error_set_from_qdev_prop_error │ │ │ │ 17318: 004442b9 60 FUNC GLOBAL DEFAULT 12 pci_for_each_device_under_bus │ │ │ │ 17319: 012aa98c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_NETBSD_ENUM_HACK_EVENT │ │ │ │ 17320: 005d3435 128 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus8 │ │ │ │ - 17321: 007ad3dd 2940 FUNC GLOBAL DEFAULT 12 qcow2_alloc_host_offset │ │ │ │ - 17322: 008859c5 484 FUNC GLOBAL DEFAULT 12 qht_remove │ │ │ │ + 17321: 007ad3e5 2940 FUNC GLOBAL DEFAULT 12 qcow2_alloc_host_offset │ │ │ │ + 17322: 008859cd 484 FUNC GLOBAL DEFAULT 12 qht_remove │ │ │ │ 17323: 012a54c4 20 OBJECT GLOBAL DEFAULT 24 hw_adc_trace_events │ │ │ │ 17324: 012a32a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_ERROR_EVENT │ │ │ │ 17325: 002c39d5 46 FUNC GLOBAL DEFAULT 12 helper_uadd16 │ │ │ │ - 17326: 0081e499 58 FUNC GLOBAL DEFAULT 12 qapi_free_MonitorOptions │ │ │ │ - 17327: 0076a761 48 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename │ │ │ │ - 17328: 0078b0a5 64 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_new │ │ │ │ + 17326: 0081e4a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MonitorOptions │ │ │ │ + 17327: 0076a769 48 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename │ │ │ │ + 17328: 0078b0ad 64 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_new │ │ │ │ 17329: 005e2681 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_le │ │ │ │ 17330: 011e23f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchl_le │ │ │ │ 17331: 011ebfe4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpge_scalarh │ │ │ │ 17332: 012a5c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_FIFO_EVENT │ │ │ │ 17333: 012b50a4 532 OBJECT GLOBAL DEFAULT 24 hw_virtio_trace_events │ │ │ │ - 17334: 008506e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceStatus │ │ │ │ + 17334: 008506e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceStatus │ │ │ │ 17335: 0051a271 180 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_add │ │ │ │ - 17336: 00821789 224 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties │ │ │ │ + 17336: 00821791 224 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties │ │ │ │ 17337: 011f2368 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmladavub │ │ │ │ 17338: 012afdd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_EVENT_EVENT │ │ │ │ 17339: 013031fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_SEND_HOST_PAGE_DSTATE │ │ │ │ 17340: 01301de6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_READ_DSTATE │ │ │ │ - 17341: 0082e965 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vm_generation_id │ │ │ │ + 17341: 0082e96d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vm_generation_id │ │ │ │ 17342: 012b834c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_REGISTERED_LISTENER_EVENT │ │ │ │ 17343: 0060bb5d 136 FUNC GLOBAL DEFAULT 12 helper_rebuild_hflags_a64 │ │ │ │ 17344: 012a2c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_SIMPLE_IS_ALLOWED_EVENT │ │ │ │ 17345: 01178454 12 OBJECT GLOBAL DEFAULT 21 BlockdevDiscardOptions_lookup │ │ │ │ 17346: 012a3490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_DONE_EVENT │ │ │ │ 17347: 00567475 40 FUNC GLOBAL DEFAULT 12 postcopy_state_set │ │ │ │ 17348: 01302920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_START_SEQUENCER_DSTATE │ │ │ │ 17349: 011f22e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmladavuh │ │ │ │ - 17350: 007baa25 416 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find_by_id_and_name │ │ │ │ + 17350: 007baa2d 416 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find_by_id_and_name │ │ │ │ 17351: 01302b88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_CLEAR_DEVICE_FEATURE_DSTATE │ │ │ │ 17352: 00561f71 92 FUNC GLOBAL DEFAULT 12 multifd_send_prepare_common │ │ │ │ 17353: 0059e5f9 292 FUNC GLOBAL DEFAULT 12 semihost_sys_write_gf │ │ │ │ 17354: 011ebf60 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpge_scalars │ │ │ │ 17355: 01303666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_COMPLETE_DSTATE │ │ │ │ - 17356: 006ed6fd 256 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_idx_d │ │ │ │ + 17356: 006ed705 256 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_idx_d │ │ │ │ 17357: 00463671 460 FUNC GLOBAL DEFAULT 12 esp_command_complete │ │ │ │ 17358: 012ac318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_TX_DONE_EVENT │ │ │ │ - 17359: 0084c3a1 200 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress │ │ │ │ + 17359: 0084c3a9 200 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress │ │ │ │ 17360: 01302660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_SELECTED_DSTATE │ │ │ │ - 17361: 006ec7dd 120 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_idx_h │ │ │ │ - 17362: 0071f3fd 24 FUNC GLOBAL DEFAULT 12 virtio_queue_invalidate_signalled_used │ │ │ │ + 17361: 006ec7e5 120 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_idx_h │ │ │ │ + 17362: 0071f405 24 FUNC GLOBAL DEFAULT 12 virtio_queue_invalidate_signalled_used │ │ │ │ 17363: 012acae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_COMPARE_EVENT │ │ │ │ 17364: 004b4029 136 FUNC GLOBAL DEFAULT 12 usb_packet_complete │ │ │ │ 17365: 01302b92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_BOS_DSTATE │ │ │ │ 17366: 005b5699 336 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i32 │ │ │ │ 17367: 012b8b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_PUTCHAR_UNHANDLED_EVENT │ │ │ │ 17368: 012b5508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_ATTACH_EVENT │ │ │ │ 17369: 011f2260 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmladavuw │ │ │ │ - 17370: 00827d4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInstanceProperties │ │ │ │ - 17371: 0088c261 72 FUNC GLOBAL DEFAULT 12 iohandler_get_g_source │ │ │ │ - 17372: 006ed175 114 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_idx_s │ │ │ │ + 17370: 00827d55 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInstanceProperties │ │ │ │ + 17371: 0088c269 72 FUNC GLOBAL DEFAULT 12 iohandler_get_g_source │ │ │ │ + 17372: 006ed17d 114 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_idx_s │ │ │ │ 17373: 0130130e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_FAIL_DSTATE │ │ │ │ 17374: 01301aec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_WRITE_MOUSE_DSTATE │ │ │ │ 17375: 012ab83c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_DISABLE_EVENT │ │ │ │ 17376: 012ba89c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_EVENT │ │ │ │ 17377: 011ded4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin8 │ │ │ │ 17378: 012a8570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_READ_EVENT │ │ │ │ 17379: 01301552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_FW_REMOVE_CPU_DSTATE │ │ │ │ 17380: 005c0c99 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i32_chk │ │ │ │ 17381: 012a913c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_MSI_SET_IRQ_EVENT │ │ │ │ 17382: 006810b5 80 FUNC GLOBAL DEFAULT 12 gen_gvec_srsra │ │ │ │ 17383: 013037d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_TYPES_DSTATE │ │ │ │ - 17384: 00a64748 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FS │ │ │ │ + 17384: 00a64760 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FS │ │ │ │ 17385: 01303130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ADVISE_MR_DSTATE │ │ │ │ 17386: 00541df1 324 FUNC GLOBAL DEFAULT 12 vm_state_notify │ │ │ │ 17387: 01303168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_GLOBAL_STATE_POST_LOAD_DSTATE │ │ │ │ 17388: 0130205a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_MII_READ_DSTATE │ │ │ │ 17389: 01216b9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_fcvtds │ │ │ │ - 17390: 0075e109 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_pause │ │ │ │ + 17390: 0075e111 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_pause │ │ │ │ 17391: 003b4c45 252 FUNC GLOBAL DEFAULT 12 pc_dimm_plug │ │ │ │ 17392: 01301988 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPITER_DSTATE │ │ │ │ 17393: 01174244 4 OBJECT GLOBAL DEFAULT 21 blk_ops │ │ │ │ 17394: 0055692d 520 FUNC GLOBAL DEFAULT 12 file_start_incoming_migration │ │ │ │ 17395: 005cd85d 176 FUNC GLOBAL DEFAULT 12 accel_init_ops_interfaces │ │ │ │ 17396: 00519fd5 144 FUNC GLOBAL DEFAULT 12 hmp_snapshot_blkdev_internal │ │ │ │ 17397: 004dcdb9 16 FUNC GLOBAL DEFAULT 12 vfio_migration_bytes_transferred │ │ │ │ 17398: 0130126e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_CO_SUBMIT_DSTATE │ │ │ │ - 17399: 00811cc9 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_blockstats │ │ │ │ + 17399: 00811cd1 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_blockstats │ │ │ │ 17400: 013028a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_EJECTED_DSTATE │ │ │ │ - 17401: 00744799 652 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_sync │ │ │ │ + 17401: 007447a1 652 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_sync │ │ │ │ 17402: 012aaf5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_CFG_NONSEC_EVENT │ │ │ │ 17403: 01301f60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SID_WRITE_DSTATE │ │ │ │ 17404: 012b874c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_DISCARD_RECT_EVENT │ │ │ │ 17405: 01301344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_SYNC_DSTATE │ │ │ │ 17406: 00522419 172 FUNC GLOBAL DEFAULT 12 del_boot_device_path │ │ │ │ 17407: 0038c671 108 FUNC GLOBAL DEFAULT 12 pmbus_send32 │ │ │ │ 17408: 012af4a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DS1338_RECV_EVENT │ │ │ │ 17409: 013034f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_POWERCTL_SET_CPU_OFF_DSTATE │ │ │ │ 17410: 013035ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_REMOVE_DSTATE │ │ │ │ 17411: 01302ffa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_GPIO_WRITE_DSTATE │ │ │ │ 17412: 003a3fcd 272 FUNC GLOBAL DEFAULT 12 gicv3_its_init_mmio │ │ │ │ 17413: 0052efcd 100 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_attr │ │ │ │ - 17414: 006d2af1 152 FUNC GLOBAL DEFAULT 12 helper_mve_vorri │ │ │ │ + 17414: 006d2af9 152 FUNC GLOBAL DEFAULT 12 helper_mve_vorri │ │ │ │ 17415: 012a8134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_I2C_WRITE_EVENT │ │ │ │ 17416: 003af981 2 FUNC GLOBAL DEFAULT 12 ioapic_eoi_broadcast │ │ │ │ - 17417: 00783ce5 164 FUNC GLOBAL DEFAULT 12 blk_set_aio_context │ │ │ │ + 17417: 00783ced 164 FUNC GLOBAL DEFAULT 12 blk_set_aio_context │ │ │ │ 17418: 00539591 58 FUNC GLOBAL DEFAULT 12 address_space_ldl │ │ │ │ - 17419: 006f40c5 142 FUNC GLOBAL DEFAULT 12 helper_gvec_sqsub_b │ │ │ │ - 17420: 0076f879 56 FUNC GLOBAL DEFAULT 12 job_is_ready_locked │ │ │ │ + 17419: 006f40cd 142 FUNC GLOBAL DEFAULT 12 helper_gvec_sqsub_b │ │ │ │ + 17420: 0076f881 56 FUNC GLOBAL DEFAULT 12 job_is_ready_locked │ │ │ │ 17421: 012bbc4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_API_NOIOCTL_EVENT │ │ │ │ - 17422: 006f47dd 188 FUNC GLOBAL DEFAULT 12 helper_gvec_sqsub_d │ │ │ │ + 17422: 006f47e5 188 FUNC GLOBAL DEFAULT 12 helper_gvec_sqsub_d │ │ │ │ 17423: 012b0658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_ENSEL_EVENT │ │ │ │ 17424: 00576721 252 FUNC GLOBAL DEFAULT 12 colo_incoming_co │ │ │ │ 17425: 01302f7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_UNALIGNED_DSTATE │ │ │ │ - 17426: 00801d4d 276 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific_members │ │ │ │ + 17426: 00801d55 276 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific_members │ │ │ │ 17427: 005397c1 56 FUNC GLOBAL DEFAULT 12 address_space_ldq │ │ │ │ - 17428: 0083ae79 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfoList │ │ │ │ + 17428: 0083ae81 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfoList │ │ │ │ 17429: 0000001c 4 TLS GLOBAL DEFAULT 18 tcg_ctx │ │ │ │ 17430: 004e5c85 164 FUNC GLOBAL DEFAULT 12 vfio_user_send_reply │ │ │ │ - 17431: 006f4155 152 FUNC GLOBAL DEFAULT 12 helper_gvec_sqsub_h │ │ │ │ + 17431: 006f415d 152 FUNC GLOBAL DEFAULT 12 helper_gvec_sqsub_h │ │ │ │ 17432: 012a7e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RC4030_WRITE_EVENT │ │ │ │ - 17433: 0085b785 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_groups │ │ │ │ + 17433: 0085b78d 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_groups │ │ │ │ 17434: 013036fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_S390X_CPU_POLARIZATION_DSTATE │ │ │ │ 17435: 002e4755 264 FUNC GLOBAL DEFAULT 12 vncws_handshake_io │ │ │ │ - 17436: 0073072d 48 FUNC GLOBAL DEFAULT 12 qemu_allocate_irqs │ │ │ │ + 17436: 00730735 48 FUNC GLOBAL DEFAULT 12 qemu_allocate_irqs │ │ │ │ 17437: 002cd8b5 140 FUNC GLOBAL DEFAULT 12 hmp_info_mice │ │ │ │ 17438: 01302c46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUNTIME_READ_DSTATE │ │ │ │ 17439: 0055a911 196 FUNC GLOBAL DEFAULT 12 qmp_migrate_start_postcopy │ │ │ │ 17440: 00585fd9 48 FUNC GLOBAL DEFAULT 12 net_hub_id_for_client │ │ │ │ 17441: 01302f5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SUSPEND_DSTATE │ │ │ │ 17442: 012aca18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_INVALID_SOF_EVENT │ │ │ │ - 17443: 006f41ed 162 FUNC GLOBAL DEFAULT 12 helper_gvec_sqsub_s │ │ │ │ - 17444: 00824979 140 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin_members │ │ │ │ - 17445: 0080e775 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd │ │ │ │ - 17446: 008a52d5 472 FUNC GLOBAL DEFAULT 12 vu_init │ │ │ │ + 17443: 006f41f5 162 FUNC GLOBAL DEFAULT 12 helper_gvec_sqsub_s │ │ │ │ + 17444: 00824981 140 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin_members │ │ │ │ + 17445: 0080e77d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd │ │ │ │ + 17446: 008a52dd 472 FUNC GLOBAL DEFAULT 12 vu_init │ │ │ │ 17447: 011e2b2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxl_le │ │ │ │ 17448: 0120e9ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qabs_s16 │ │ │ │ 17449: 0053117d 96 FUNC GLOBAL DEFAULT 12 address_space_destroy_free │ │ │ │ - 17450: 0088ca0d 12 FUNC GLOBAL DEFAULT 12 qemu_co_queue_init │ │ │ │ + 17450: 0088ca15 12 FUNC GLOBAL DEFAULT 12 qemu_co_queue_init │ │ │ │ 17451: 012af014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSAPIC_REG_WRITE_EVENT │ │ │ │ 17452: 0032d459 132 FUNC GLOBAL DEFAULT 12 rom_add_elf_program │ │ │ │ 17453: 01301370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_TRIP_DSTATE │ │ │ │ 17454: 012aebe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ADMIN_CMD_EVENT │ │ │ │ 17455: 013028e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_WRITE_DSTATE │ │ │ │ 17456: 012a61a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_APPEND_EVENT │ │ │ │ 17457: 01301702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_STATUS_DSTATE │ │ │ │ 17458: 0130184e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_2D_ENGINE_READ_DSTATE │ │ │ │ 17459: 0053bce1 464 FUNC GLOBAL DEFAULT 12 address_space_stb_cached_slow │ │ │ │ - 17460: 00846c25 196 FUNC GLOBAL DEFAULT 12 visit_type_TdxGuestProperties │ │ │ │ + 17460: 00846c2d 196 FUNC GLOBAL DEFAULT 12 visit_type_TdxGuestProperties │ │ │ │ 17461: 012b238c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PPI_MEMSET_EVENT │ │ │ │ 17462: 0056a789 660 FUNC GLOBAL DEFAULT 12 ram_postcopy_send_discard_bitmap │ │ │ │ 17463: 005e82b5 68 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_disas │ │ │ │ 17464: 013016c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_REALIZE_DSTATE │ │ │ │ 17465: 012b52c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_STOP_EVENT │ │ │ │ 17466: 01303194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_CONTINUED_DSTATE │ │ │ │ 17467: 013032d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_SWITCHOVER_ACK_NEEDED_DSTATE │ │ │ │ @@ -17474,15 +17474,15 @@ │ │ │ │ 17470: 01302bf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_SOF_DSTATE │ │ │ │ 17471: 0051e485 20 FUNC GLOBAL DEFAULT 12 defaults_enabled │ │ │ │ 17472: 012b4204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_NEG_EVENT │ │ │ │ 17473: 011d019c 32 OBJECT GLOBAL DEFAULT 24 qemu_spice │ │ │ │ 17474: 012b275c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_UTRD_EVENT │ │ │ │ 17475: 011749ac 48 OBJECT GLOBAL DEFAULT 21 vfio_generic_mirror_quirk │ │ │ │ 17476: 01301222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_CANCEL_NEED_CHECK_TIMER_DSTATE │ │ │ │ - 17477: 006f992d 128 FUNC GLOBAL DEFAULT 12 helper_gvec_vrint_rm_h │ │ │ │ + 17477: 006f9935 128 FUNC GLOBAL DEFAULT 12 helper_gvec_vrint_rm_h │ │ │ │ 17478: 00555f4d 12 FUNC GLOBAL DEFAULT 12 qmp_query_dirty_rate │ │ │ │ 17479: 0117497c 48 OBJECT GLOBAL DEFAULT 21 vfio_generic_window_data_quirk │ │ │ │ 17480: 013016a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DEVICE_DESTROY_DSTATE │ │ │ │ 17481: 011e189c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchl_be │ │ │ │ 17482: 012ba76c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_EVENT │ │ │ │ 17483: 002b4dad 240 FUNC GLOBAL DEFAULT 12 float32_rem │ │ │ │ 17484: 01301bcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_READ_DSTATE │ │ │ │ @@ -17490,196 +17490,196 @@ │ │ │ │ 17486: 01210818 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_add_u16 │ │ │ │ 17487: 012a6340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_TIMER_EXPIRED_EVENT │ │ │ │ 17488: 002fbbcd 120 FUNC GLOBAL DEFAULT 12 aml_local │ │ │ │ 17489: 01175e74 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_size │ │ │ │ 17490: 011e3264 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminl_le │ │ │ │ 17491: 013016f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNLOCK0_FAILED_DSTATE │ │ │ │ 17492: 01302034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RX_RFD_DSTATE │ │ │ │ - 17493: 006f99ad 128 FUNC GLOBAL DEFAULT 12 helper_gvec_vrint_rm_s │ │ │ │ + 17493: 006f99b5 128 FUNC GLOBAL DEFAULT 12 helper_gvec_vrint_rm_s │ │ │ │ 17494: 005e6cc9 4 FUNC GLOBAL DEFAULT 12 tcg_cpu_destroy │ │ │ │ 17495: 012a92cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_END_SOURCE_READ_EVENT │ │ │ │ 17496: 012b2004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_TIMER_WRITE_EVENT │ │ │ │ 17497: 004b39c1 272 FUNC GLOBAL DEFAULT 12 usb_packet_copy │ │ │ │ 17498: 012ae264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_NOTEMPTY_EVENT │ │ │ │ - 17499: 006eb525 54 FUNC GLOBAL DEFAULT 12 helper_ror_cc │ │ │ │ + 17499: 006eb52d 54 FUNC GLOBAL DEFAULT 12 helper_ror_cc │ │ │ │ 17500: 012a81b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_SEND_EVENT │ │ │ │ 17501: 013026c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_BUF_DSTATE │ │ │ │ - 17502: 00821a55 4 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties_members │ │ │ │ + 17502: 00821a5d 4 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties_members │ │ │ │ 17503: 01302f30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_CPU_IS_STOPPED_DSTATE │ │ │ │ - 17504: 00849f11 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390 │ │ │ │ + 17504: 00849f19 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390 │ │ │ │ 17505: 0056749d 58 FUNC GLOBAL DEFAULT 12 postcopy_register_shared_ufd │ │ │ │ - 17506: 00876bc5 100 FUNC GLOBAL DEFAULT 12 event_notifier_set │ │ │ │ + 17506: 00876bcd 100 FUNC GLOBAL DEFAULT 12 event_notifier_set │ │ │ │ 17507: 01303030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PAGECACHE_INIT_DSTATE │ │ │ │ 17508: 01178104 12 OBJECT GLOBAL DEFAULT 21 BlockdevVmdkAdapterType_lookup │ │ │ │ 17509: 01301520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REALIZEFN_IN_DSTATE │ │ │ │ 17510: 0043d1e1 4 FUNC GLOBAL DEFAULT 12 eeprom93xx_data │ │ │ │ - 17511: 0081baa5 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper │ │ │ │ - 17512: 007fbb51 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockMeasureInfo │ │ │ │ - 17513: 007495e5 46 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_supports │ │ │ │ + 17511: 0081baad 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper │ │ │ │ + 17512: 007fbb59 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockMeasureInfo │ │ │ │ + 17513: 007495ed 46 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_supports │ │ │ │ 17514: 01301516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_CLASS_INIT_IN_DSTATE │ │ │ │ - 17515: 00813855 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_clear │ │ │ │ + 17515: 0081385d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_clear │ │ │ │ 17516: 01302e2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BAR4_PROBE_DSTATE │ │ │ │ 17517: 005b1949 7760 FUNC GLOBAL DEFAULT 12 tcg_gen_code │ │ │ │ 17518: 01303582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_STREAM_DSTATE │ │ │ │ 17519: 012ad758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_UDP_EVENT │ │ │ │ 17520: 005b9aed 400 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i64 │ │ │ │ - 17521: 0076e6c1 356 FUNC GLOBAL DEFAULT 12 block_job_query_locked │ │ │ │ + 17521: 0076e6c9 356 FUNC GLOBAL DEFAULT 12 block_job_query_locked │ │ │ │ 17522: 012b87bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_AUDIO_EVENT │ │ │ │ - 17523: 0077a639 152 FUNC GLOBAL DEFAULT 12 nbd_errno_to_system_errno │ │ │ │ + 17523: 0077a641 152 FUNC GLOBAL DEFAULT 12 nbd_errno_to_system_errno │ │ │ │ 17524: 002d68d1 108 FUNC GLOBAL DEFAULT 12 vnc_write_u16 │ │ │ │ 17525: 013020bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MIF_READ_DSTATE │ │ │ │ 17526: 01302e76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_LOAD_ROM_DSTATE │ │ │ │ 17527: 00614485 54 FUNC GLOBAL DEFAULT 12 helper_vfp_shtos_round_to_nearest │ │ │ │ 17528: 012bbeec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_UNLOCK_ENTRY_EVENT │ │ │ │ - 17529: 007f59e5 152 FUNC GLOBAL DEFAULT 12 qmp_query_version │ │ │ │ + 17529: 007f59ed 152 FUNC GLOBAL DEFAULT 12 qmp_query_version │ │ │ │ 17530: 002c98e1 184 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_new │ │ │ │ 17531: 0130224e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_SW_RESET_DSTATE │ │ │ │ - 17532: 0074faa1 320 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2 │ │ │ │ + 17532: 0074faa9 320 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2 │ │ │ │ 17533: 013037be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NETDEV_ADD_DSTATE │ │ │ │ - 17534: 00a64568 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_IO │ │ │ │ + 17534: 00a64580 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_IO │ │ │ │ 17535: 012a70ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MAP_MEMORY_RANGE_EVENT │ │ │ │ 17536: 013010aa 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_c │ │ │ │ - 17537: 007fedd5 356 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry_members │ │ │ │ - 17538: 00749e99 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_updatev │ │ │ │ + 17537: 007feddd 356 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry_members │ │ │ │ + 17538: 00749ea1 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_updatev │ │ │ │ 17539: 01302d3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_BIG_DSTATE │ │ │ │ 17540: 012aabdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_DEVICE_READ_EVENT │ │ │ │ 17541: 005422dd 52 FUNC GLOBAL DEFAULT 12 qemu_system_killed │ │ │ │ 17542: 00595925 72 FUNC GLOBAL DEFAULT 12 tap_get_fd │ │ │ │ 17543: 01302b2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_STORAGE_INFO_DSTATE │ │ │ │ 17544: 0130276a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_NOIMPL_DSTATE │ │ │ │ 17545: 012b6888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_BLOCKTIME_TID_CPU_MAP_EVENT │ │ │ │ 17546: 0044b441 356 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_init │ │ │ │ 17547: 012b0e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_WRITE_START_EVENT │ │ │ │ 17548: 0120e928 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qabs_s32 │ │ │ │ 17549: 01301714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DEVICE_INFO_DSTATE │ │ │ │ 17550: 00588be9 124 FUNC GLOBAL DEFAULT 12 qmp_netdev_add │ │ │ │ - 17551: 00818351 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_start │ │ │ │ + 17551: 00818359 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_start │ │ │ │ 17552: 012bb58c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DISPLAY_OPTIONS_EVENT │ │ │ │ 17553: 013018ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_DESTROY_PRIMARY_IGNORED_DSTATE │ │ │ │ 17554: 01302156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_READ_UNHANDLED_DSTATE │ │ │ │ 17555: 012b861c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_KEY_QCODE_EVENT │ │ │ │ 17556: 01302fc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_EXPIRED_DSTATE │ │ │ │ - 17557: 008272d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesWrapper │ │ │ │ + 17557: 008272e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesWrapper │ │ │ │ 17558: 01303418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_UNTHROTTLE_INCREMENTAL_DSTATE │ │ │ │ 17559: 012b90f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CHANGE_MEDIUM_EVENT │ │ │ │ 17560: 01301a7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_TRIGGER_IRQ_DSTATE │ │ │ │ 17561: 012b9b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VERSION_EVENT │ │ │ │ 17562: 012a4d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_FLUSH_EVENT │ │ │ │ 17563: 00528d95 148 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_append │ │ │ │ - 17564: 00807001 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT │ │ │ │ + 17564: 00807009 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT │ │ │ │ 17565: 01301b1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_WRITEREG_DSTATE │ │ │ │ 17566: 013038b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DISPLAY_OPTIONS_DSTATE │ │ │ │ 17567: 01301146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_CHECKSUM_INCORRECT_DSTATE │ │ │ │ - 17568: 007e96c1 64 FUNC GLOBAL DEFAULT 12 remove_fd_in_watch │ │ │ │ + 17568: 007e96c9 64 FUNC GLOBAL DEFAULT 12 remove_fd_in_watch │ │ │ │ 17569: 0038c6dd 140 FUNC GLOBAL DEFAULT 12 pmbus_send64 │ │ │ │ 17570: 01302eba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_START_DSTATE │ │ │ │ - 17571: 006ec125 112 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmlsh_s16 │ │ │ │ + 17571: 006ec12d 112 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmlsh_s16 │ │ │ │ 17572: 013036ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_PMEMSAVE_DSTATE │ │ │ │ 17573: 012a7aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_G364FB_READ_EVENT │ │ │ │ 17574: 012b0318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_DMA_EVENT │ │ │ │ 17575: 012b30f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_FILE_MONITOR_EVENT_EVENT │ │ │ │ - 17576: 007a9991 292 FUNC GLOBAL DEFAULT 12 qcow2_cache_create │ │ │ │ + 17576: 007a9999 292 FUNC GLOBAL DEFAULT 12 qcow2_cache_create │ │ │ │ 17577: 005e29f5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_le_mmu │ │ │ │ 17578: 012ae604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_CQ_HEAD_EVENT │ │ │ │ 17579: 013036de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_POWERDOWN_DSTATE │ │ │ │ 17580: 012a8790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_BCL_EVENT │ │ │ │ 17581: 012a45c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_WRITE_EVENT │ │ │ │ - 17582: 00836049 196 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus │ │ │ │ + 17582: 00836051 196 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus │ │ │ │ 17583: 0130151a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_RESET_OUT_DSTATE │ │ │ │ - 17584: 0088064d 138 FUNC GLOBAL DEFAULT 12 get_opt_value │ │ │ │ - 17585: 00810851 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal │ │ │ │ + 17584: 00880655 138 FUNC GLOBAL DEFAULT 12 get_opt_value │ │ │ │ + 17585: 00810859 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal │ │ │ │ 17586: 0130189a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CRC_DSTATE │ │ │ │ 17587: 00317449 228 FUNC GLOBAL DEFAULT 12 blkconf_apply_backend_options │ │ │ │ 17588: 01301ebc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_RPM_DSTATE │ │ │ │ 17589: 01302534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_PCI_SET_OBIO_IRQ_DSTATE │ │ │ │ - 17590: 0072bedd 6 FUNC GLOBAL DEFAULT 12 kvm_create_guest_memfd │ │ │ │ - 17591: 006e62bd 244 FUNC GLOBAL DEFAULT 12 helper_mve_vfmul_scalarh │ │ │ │ + 17590: 0072bee5 6 FUNC GLOBAL DEFAULT 12 kvm_create_guest_memfd │ │ │ │ + 17591: 006e62c5 244 FUNC GLOBAL DEFAULT 12 helper_mve_vfmul_scalarh │ │ │ │ 17592: 01301890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_STD_READ_IO_DSTATE │ │ │ │ - 17593: 006d0ff9 160 FUNC GLOBAL DEFAULT 12 helper_mve_vld20b │ │ │ │ - 17594: 00874ae9 10 FUNC GLOBAL DEFAULT 12 parse_uint_full │ │ │ │ - 17595: 0068927d 112 FUNC GLOBAL DEFAULT 12 gen_aa32_ld_internal_i32 │ │ │ │ + 17593: 006d1001 160 FUNC GLOBAL DEFAULT 12 helper_mve_vld20b │ │ │ │ + 17594: 00874af1 10 FUNC GLOBAL DEFAULT 12 parse_uint_full │ │ │ │ + 17595: 0068928d 112 FUNC GLOBAL DEFAULT 12 gen_aa32_ld_internal_i32 │ │ │ │ 17596: 0120efdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_abdl_s16 │ │ │ │ - 17597: 00739cc9 1620 FUNC GLOBAL DEFAULT 12 vmstate_load_state │ │ │ │ + 17597: 00739cd1 1620 FUNC GLOBAL DEFAULT 12 vmstate_load_state │ │ │ │ 17598: 01302bd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ATTACH_DSTATE │ │ │ │ 17599: 0044d1c5 38 FUNC GLOBAL DEFAULT 12 pcie_doe_fini │ │ │ │ 17600: 0032eb75 68 FUNC GLOBAL DEFAULT 12 rom_add_vga │ │ │ │ 17601: 012ac518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_TX_TBD_EVENT │ │ │ │ 17602: 01301070 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_init_commands_c │ │ │ │ - 17603: 006d1139 156 FUNC GLOBAL DEFAULT 12 helper_mve_vld20h │ │ │ │ + 17603: 006d1141 156 FUNC GLOBAL DEFAULT 12 helper_mve_vld20h │ │ │ │ 17604: 01301ef2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCUIO_READ_DSTATE │ │ │ │ 17605: 012a6914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHAKTI_UART_READ_EVENT │ │ │ │ - 17606: 00784591 184 FUNC GLOBAL DEFAULT 12 blk_commit_all │ │ │ │ - 17607: 006e63b1 232 FUNC GLOBAL DEFAULT 12 helper_mve_vfmul_scalars │ │ │ │ + 17606: 00784599 184 FUNC GLOBAL DEFAULT 12 blk_commit_all │ │ │ │ + 17607: 006e63b9 232 FUNC GLOBAL DEFAULT 12 helper_mve_vfmul_scalars │ │ │ │ 17608: 012bb0c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INJECT_GHES_V2_ERROR_EVENT │ │ │ │ 17609: 004b2881 196 FUNC GLOBAL DEFAULT 12 usb_device_detach │ │ │ │ - 17610: 00733c7d 120 FUNC GLOBAL DEFAULT 12 object_new │ │ │ │ - 17611: 00770275 72 FUNC GLOBAL DEFAULT 12 job_pause_point │ │ │ │ + 17610: 00733c85 120 FUNC GLOBAL DEFAULT 12 object_new │ │ │ │ + 17611: 0077027d 72 FUNC GLOBAL DEFAULT 12 job_pause_point │ │ │ │ 17612: 01302f56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_NUM_DSTATE │ │ │ │ - 17613: 0081ab11 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort_members │ │ │ │ + 17613: 0081ab19 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort_members │ │ │ │ 17614: 012b38e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_DISABLE_EVENT │ │ │ │ 17615: 004f6385 82 FUNC GLOBAL DEFAULT 12 vhost_dev_free_inflight │ │ │ │ 17616: 005e1e41 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_be │ │ │ │ 17617: 00522ca9 164 FUNC GLOBAL DEFAULT 12 hw_error │ │ │ │ 17618: 005e7d45 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_start_code │ │ │ │ 17619: 002d6865 108 FUNC GLOBAL DEFAULT 12 vnc_write_u32 │ │ │ │ 17620: 0059bfd5 92 FUNC GLOBAL DEFAULT 12 replay_char_write_event_save │ │ │ │ 17621: 0059dd9d 92 FUNC GLOBAL DEFAULT 12 dealloc_guestfd │ │ │ │ 17622: 00336959 6 FUNC GLOBAL DEFAULT 12 qdev_simple_device_unplug_cb │ │ │ │ 17623: 002c868d 72 FUNC GLOBAL DEFAULT 12 qemu_console_is_gl_blocked │ │ │ │ 17624: 012e07d4 28 OBJECT GLOBAL DEFAULT 25 migration_threads_lock │ │ │ │ - 17625: 007fbed5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BackupPerf │ │ │ │ - 17626: 006d1271 148 FUNC GLOBAL DEFAULT 12 helper_mve_vld20w │ │ │ │ - 17627: 009d8644 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode_len │ │ │ │ + 17625: 007fbedd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BackupPerf │ │ │ │ + 17626: 006d1279 148 FUNC GLOBAL DEFAULT 12 helper_mve_vld20w │ │ │ │ + 17627: 009d865c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode_len │ │ │ │ 17628: 00517199 2888 FUNC GLOBAL DEFAULT 12 qmp_dump_guest_memory │ │ │ │ 17629: 0130147a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_SHOW_BUFFER_HEADER_DSTATE │ │ │ │ 17630: 013010ad 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_net_c │ │ │ │ 17631: 0054d7b1 64 FUNC GLOBAL DEFAULT 12 tpm_backend_finish_sync │ │ │ │ 17632: 01301728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HTIF_UART_UNKNOWN_DEVICE_COMMAND_DSTATE │ │ │ │ 17633: 011762e4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_qlist │ │ │ │ 17634: 013034aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM8_OR_EXIT_FALLBACK_DSTATE │ │ │ │ 17635: 012b1068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_IRQ_MSI_EVENT │ │ │ │ - 17636: 0075b561 204 FUNC GLOBAL DEFAULT 12 blockdev_close_all_bdrv_states │ │ │ │ + 17636: 0075b569 204 FUNC GLOBAL DEFAULT 12 blockdev_close_all_bdrv_states │ │ │ │ 17637: 012b1e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_CONTROL_WRITE_EVENT │ │ │ │ 17638: 012bbc7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_QUERY_FEATURES_API_FAILED_EVENT │ │ │ │ 17639: 003efed1 84 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_protocols │ │ │ │ - 17640: 006d1099 160 FUNC GLOBAL DEFAULT 12 helper_mve_vld21b │ │ │ │ + 17640: 006d10a1 160 FUNC GLOBAL DEFAULT 12 helper_mve_vld21b │ │ │ │ 17641: 0041bced 70 FUNC GLOBAL DEFAULT 12 vhost_net_save_acked_features │ │ │ │ 17642: 012bb1d8 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_rocker_trace_events_trace_events │ │ │ │ 17643: 01302cfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_HDR_DSTATE │ │ │ │ 17644: 012b7b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_PROXY_MAIN_VNET_INFO_EVENT │ │ │ │ - 17645: 00881901 8 FUNC GLOBAL DEFAULT 12 qemu_opts_set_id │ │ │ │ + 17645: 00881909 8 FUNC GLOBAL DEFAULT 12 qemu_opts_set_id │ │ │ │ 17646: 01301180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_CHECK_RULE_DSTATE │ │ │ │ 17647: 012a96ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPP_EVENT │ │ │ │ 17648: 012af4f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_WRITE_EVENT │ │ │ │ 17649: 013021d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSI_NOTIFY_DSTATE │ │ │ │ - 17650: 006d11d5 156 FUNC GLOBAL DEFAULT 12 helper_mve_vld21h │ │ │ │ + 17650: 006d11dd 156 FUNC GLOBAL DEFAULT 12 helper_mve_vld21h │ │ │ │ 17651: 012b73c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVE_XBZRLE_PAGE_SKIPPING_EVENT │ │ │ │ 17652: 002bf145 66 FUNC GLOBAL DEFAULT 12 float128_compare_quiet │ │ │ │ - 17653: 00a7e940 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_MEDIUM │ │ │ │ + 17653: 00a7e958 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_MEDIUM │ │ │ │ 17654: 0130125a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_SKIP_COW_DSTATE │ │ │ │ 17655: 0130356e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ - 17656: 006eca15 74 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmlsh_s32 │ │ │ │ - 17657: 0088fe91 192 FUNC GLOBAL DEFAULT 12 inet_ai_family_from_address │ │ │ │ + 17656: 006eca1d 74 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmlsh_s32 │ │ │ │ + 17657: 0088fe99 192 FUNC GLOBAL DEFAULT 12 inet_ai_family_from_address │ │ │ │ 17658: 012b4e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_WRITE_CONFIG_EVENT │ │ │ │ 17659: 012b5d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_GPIO_PINS_EVENT │ │ │ │ 17660: 01303390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_SERIAL_DISCARD_DSTATE │ │ │ │ - 17661: 0080248d 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror │ │ │ │ + 17661: 00802495 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror │ │ │ │ 17662: 0130271a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_NOP_DSTATE │ │ │ │ 17663: 00298675 88 FUNC GLOBAL DEFAULT 12 lookup_symbol │ │ │ │ 17664: 0066ba21 10 FUNC GLOBAL DEFAULT 12 armv7m_nvic_raw_execution_priority │ │ │ │ - 17665: 008808e1 252 FUNC GLOBAL DEFAULT 12 parse_option_size │ │ │ │ + 17665: 008808e9 252 FUNC GLOBAL DEFAULT 12 parse_option_size │ │ │ │ 17666: 0130225a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_READ_DSTATE │ │ │ │ 17667: 013029bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_WRITE_DSTATE │ │ │ │ 17668: 0053e649 172 FUNC GLOBAL DEFAULT 12 hmp_device_add │ │ │ │ 17669: 01302ffe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_RESET_DSTATE │ │ │ │ 17670: 013020c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_WOL_READ_DSTATE │ │ │ │ 17671: 012b7588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QLIST_EVENT │ │ │ │ 17672: 01302ea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_GET_REGION_INFO_DSTATE │ │ │ │ - 17673: 006d1305 148 FUNC GLOBAL DEFAULT 12 helper_mve_vld21w │ │ │ │ - 17674: 006d01c5 150 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_sg_uh │ │ │ │ + 17673: 006d130d 148 FUNC GLOBAL DEFAULT 12 helper_mve_vld21w │ │ │ │ + 17674: 006d01cd 150 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_sg_uh │ │ │ │ 17675: 0066c041 460 FUNC GLOBAL DEFAULT 12 armv7m_nvic_complete_irq │ │ │ │ 17676: 0057e4b1 104 FUNC GLOBAL DEFAULT 12 hmp_ioport_write │ │ │ │ 17677: 00330e2d 44 FUNC GLOBAL DEFAULT 12 qmp_query_target │ │ │ │ 17678: 005e1bc9 200 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_be_mmu │ │ │ │ 17679: 004e6a2d 172 FUNC GLOBAL DEFAULT 12 virtio_bus_device_iommu_enabled │ │ │ │ 17680: 0120eed4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_abdl_s32 │ │ │ │ 17681: 01302ab6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_DATA_OUT_DSTATE │ │ │ │ @@ -17688,80 +17688,80 @@ │ │ │ │ 17684: 012b1ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_READ_EVENT │ │ │ │ 17685: 011df37c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub8 │ │ │ │ 17686: 0120e8a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qabs_s64 │ │ │ │ 17687: 0130240c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_CQ_EVENTIDX_DSTATE │ │ │ │ 17688: 013024bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_NVRAM_READ_DSTATE │ │ │ │ 17689: 0130281c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_NEW_DSTATE │ │ │ │ 17690: 00537d0d 224 FUNC GLOBAL DEFAULT 12 address_space_dispatch_new │ │ │ │ - 17691: 007e6f29 420 FUNC GLOBAL DEFAULT 12 blk_preadv │ │ │ │ - 17692: 006d025d 130 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_sg_uw │ │ │ │ + 17691: 007e6f31 420 FUNC GLOBAL DEFAULT 12 blk_preadv │ │ │ │ + 17692: 006d0265 130 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_sg_uw │ │ │ │ 17693: 00539519 84 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_map │ │ │ │ 17694: 0120e0e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qunzip16 │ │ │ │ 17695: 01302c18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_DISABLE_DSTATE │ │ │ │ - 17696: 00854d01 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioOptions │ │ │ │ + 17696: 00854d09 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioOptions │ │ │ │ 17697: 01301264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_START_PART_DSTATE │ │ │ │ 17698: 01302e56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_POPULATE_DEVICE_CONFIG_DSTATE │ │ │ │ 17699: 005309a9 8 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_sync │ │ │ │ - 17700: 00a7e964 3 OBJECT GLOBAL DEFAULT 14 sense_code_WRITE_PROTECTED │ │ │ │ + 17700: 00a7e97c 3 OBJECT GLOBAL DEFAULT 14 sense_code_WRITE_PROTECTED │ │ │ │ 17701: 005ae38d 512 FUNC GLOBAL DEFAULT 12 tcg_prologue_init │ │ │ │ 17702: 01303798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_HUMAN_MONITOR_COMMAND_DSTATE │ │ │ │ 17703: 013032c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_ADVISE_DSTATE │ │ │ │ - 17704: 0080c3d9 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle │ │ │ │ + 17704: 0080c3e1 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle │ │ │ │ 17705: 0120828c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vfms_d │ │ │ │ 17706: 012b7e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_DESTROY_RCU_EVENT │ │ │ │ 17707: 012bacc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_GET_EVENT │ │ │ │ 17708: 012a2af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_SHUTDOWN_EVENT │ │ │ │ - 17709: 008535c9 224 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo │ │ │ │ - 17710: 00836b5d 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_vcpu_dirty_limit_arg_members │ │ │ │ + 17709: 008535d1 224 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo │ │ │ │ + 17710: 00836b65 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_vcpu_dirty_limit_arg_members │ │ │ │ 17711: 012a4c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READLINK_EVENT │ │ │ │ 17712: 00566705 188 FUNC GLOBAL DEFAULT 12 postcopy_place_page_zero │ │ │ │ 17713: 01208394 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vfms_h │ │ │ │ 17714: 013031ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_START_DSTATE │ │ │ │ 17715: 01301bd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_READ_FAULT_DSTATE │ │ │ │ - 17716: 00718e2d 284 FUNC GLOBAL DEFAULT 12 vfio_pci_register_req_notifier │ │ │ │ - 17717: 007e6a95 380 FUNC GLOBAL DEFAULT 12 blk_eject │ │ │ │ + 17716: 00718e35 284 FUNC GLOBAL DEFAULT 12 vfio_pci_register_req_notifier │ │ │ │ + 17717: 007e6a9d 380 FUNC GLOBAL DEFAULT 12 blk_eject │ │ │ │ 17718: 012a2a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_GOT_ACK_EVENT │ │ │ │ 17719: 002ce4c9 320 FUNC GLOBAL DEFAULT 12 qmp_set_password │ │ │ │ - 17720: 0084f1c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternalWrapper │ │ │ │ + 17720: 0084f1c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternalWrapper │ │ │ │ 17721: 01301f56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_RX_DSTATE │ │ │ │ 17722: 0130154e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_OST_STATUS_DSTATE │ │ │ │ 17723: 00528e29 224 FUNC GLOBAL DEFAULT 12 qemu_get_guest_memory_mapping │ │ │ │ 17724: 0130327c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_INCOMING_DSTATE │ │ │ │ 17725: 012b857c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DESTROY_PRIMARY_SURFACE_EVENT │ │ │ │ 17726: 002e9621 240 FUNC GLOBAL DEFAULT 12 gdb_init_cpu │ │ │ │ 17727: 012b4e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_ROM_READ_EVENT │ │ │ │ - 17728: 007e8f19 88 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_take_focus │ │ │ │ - 17729: 0087f0c9 108 FUNC GLOBAL DEFAULT 12 warn_report │ │ │ │ + 17728: 007e8f21 88 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_take_focus │ │ │ │ + 17729: 0087f0d1 108 FUNC GLOBAL DEFAULT 12 warn_report │ │ │ │ 17730: 012b4e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_DISABLE_EVENT │ │ │ │ 17731: 01208310 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vfms_s │ │ │ │ - 17732: 0077c2a9 140 FUNC GLOBAL DEFAULT 12 block_acct_merge_done │ │ │ │ + 17732: 0077c2b1 140 FUNC GLOBAL DEFAULT 12 block_acct_merge_done │ │ │ │ 17733: 005fb295 104 FUNC GLOBAL DEFAULT 12 arm_security_space_below_el3 │ │ │ │ 17734: 01303104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_LOOP_DSTATE │ │ │ │ - 17735: 00821745 68 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties_members │ │ │ │ - 17736: 00766e3d 156 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context_locked │ │ │ │ + 17735: 0082174d 68 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties_members │ │ │ │ + 17736: 00766e45 156 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context_locked │ │ │ │ 17737: 005de6c9 26 FUNC GLOBAL DEFAULT 12 helper_stw_mmu │ │ │ │ - 17738: 0068935d 200 FUNC GLOBAL DEFAULT 12 gen_aa32_ld_internal_i64 │ │ │ │ + 17738: 0068936d 200 FUNC GLOBAL DEFAULT 12 gen_aa32_ld_internal_i64 │ │ │ │ 17739: 00518d35 152 FUNC GLOBAL DEFAULT 12 qmp_eject │ │ │ │ - 17740: 00782911 312 FUNC GLOBAL DEFAULT 12 blk_drain │ │ │ │ + 17740: 00782919 312 FUNC GLOBAL DEFAULT 12 blk_drain │ │ │ │ 17741: 0061441d 6 FUNC GLOBAL DEFAULT 12 helper_vfp_uqtod │ │ │ │ 17742: 012a76ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_REQ_NOTIFICATION_EVENT │ │ │ │ 17743: 011ddc48 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr8i │ │ │ │ 17744: 0066f1a1 228 FUNC GLOBAL DEFAULT 12 aspeed_connect_serial_hds_to_uarts │ │ │ │ 17745: 00614b59 36 FUNC GLOBAL DEFAULT 12 helper_vfp_uqtoh │ │ │ │ 17746: 00393241 70 FUNC GLOBAL DEFAULT 12 ide_get_geometry │ │ │ │ 17747: 01154a40 64 OBJECT GLOBAL DEFAULT 21 vmstate_dwc2_state │ │ │ │ 17748: 01301d2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_EOI_BROADCAST_DSTATE │ │ │ │ 17749: 00546611 92 FUNC GLOBAL DEFAULT 12 cryptodev_backend_cleanup │ │ │ │ 17750: 012ac938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_PCS_WRITE_EVENT │ │ │ │ 17751: 012b1e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_WRITE_EVENT │ │ │ │ 17752: 005df81d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchb_mmu │ │ │ │ - 17753: 0080d495 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_reopen_arg_members │ │ │ │ + 17753: 0080d49d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_reopen_arg_members │ │ │ │ 17754: 0055ce05 52 FUNC GLOBAL DEFAULT 12 migration_in_postcopy │ │ │ │ - 17755: 00870cad 52 FUNC GLOBAL DEFAULT 12 json_writer_double │ │ │ │ - 17756: 008432e9 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfoList │ │ │ │ + 17755: 00870cb5 52 FUNC GLOBAL DEFAULT 12 json_writer_double │ │ │ │ + 17756: 008432f1 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfoList │ │ │ │ 17757: 011dd408 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr8v │ │ │ │ 17758: 00614779 6 FUNC GLOBAL DEFAULT 12 helper_vfp_uqtos │ │ │ │ 17759: 005e8035 64 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_cb │ │ │ │ 17760: 012a31a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CREATE_QUEUE_PAIR_EVENT │ │ │ │ 17761: 01301c72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_EOIR_WRITE_DSTATE │ │ │ │ 17762: 00613de9 54 FUNC GLOBAL DEFAULT 12 helper_vfp_tosizd │ │ │ │ 17763: 0060bd31 82 FUNC GLOBAL DEFAULT 12 helper_neon_pmin_s8 │ │ │ │ @@ -17785,68 +17785,68 @@ │ │ │ │ 17781: 012b40d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_RESET_EVENT │ │ │ │ 17782: 012b8ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_GT_CNTVOFF_WRITE_EVENT │ │ │ │ 17783: 012a5474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_SIZE_LO_EVENT │ │ │ │ 17784: 0120e064 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qunzip32 │ │ │ │ 17785: 002c3da5 116 FUNC GLOBAL DEFAULT 12 helper_usad8 │ │ │ │ 17786: 0043cdcd 72 FUNC GLOBAL DEFAULT 12 bcm2835_otp_get_row │ │ │ │ 17787: 012a3c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 17788: 0083aeb5 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_client_arg_members │ │ │ │ - 17789: 006eb4ed 54 FUNC GLOBAL DEFAULT 12 helper_sar_cc │ │ │ │ + 17788: 0083aebd 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_client_arg_members │ │ │ │ + 17789: 006eb4f5 54 FUNC GLOBAL DEFAULT 12 helper_sar_cc │ │ │ │ 17790: 00444f25 180 FUNC GLOBAL DEFAULT 12 pci_device_iommu_address_space │ │ │ │ - 17791: 00842425 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyValueList │ │ │ │ + 17791: 0084242d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyValueList │ │ │ │ 17792: 012a87f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_SYNC_EVENT │ │ │ │ - 17793: 00845fad 232 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties │ │ │ │ + 17793: 00845fb5 232 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties │ │ │ │ 17794: 012aeb34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_CHECK_CB_EVENT │ │ │ │ 17795: 00613d89 34 FUNC GLOBAL DEFAULT 12 helper_vfp_tosizs │ │ │ │ 17796: 012b3644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_NEXT_EVENT │ │ │ │ - 17797: 0084f91d 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper │ │ │ │ + 17797: 0084f925 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper │ │ │ │ 17798: 012ab6ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_DR_EVENT │ │ │ │ 17799: 013026ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_WRITE_DSTATE │ │ │ │ 17800: 01301542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_FEATURES_READ_DSTATE │ │ │ │ - 17801: 0075fef5 4 FUNC GLOBAL DEFAULT 12 iothread_destroy │ │ │ │ + 17801: 0075fefd 4 FUNC GLOBAL DEFAULT 12 iothread_destroy │ │ │ │ 17802: 0055fe11 260 FUNC GLOBAL DEFAULT 12 multifd_send │ │ │ │ 17803: 002fc525 192 FUNC GLOBAL DEFAULT 12 aml_unicode │ │ │ │ 17804: 012a5124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REALIZEFN_OUT_EVENT │ │ │ │ 17805: 0044961d 72 FUNC GLOBAL DEFAULT 12 pcie_sriov_vf_number │ │ │ │ 17806: 002cc11d 140 FUNC GLOBAL DEFAULT 12 qemu_input_queue_btn │ │ │ │ 17807: 012a50d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_CLASS_INIT_OUT_EVENT │ │ │ │ 17808: 005d2599 220 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr64v │ │ │ │ - 17809: 0081dfad 132 FUNC GLOBAL DEFAULT 12 visit_type_EndianMode │ │ │ │ - 17810: 0078b395 116 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_coverage │ │ │ │ + 17809: 0081dfb5 132 FUNC GLOBAL DEFAULT 12 visit_type_EndianMode │ │ │ │ + 17810: 0078b39d 116 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_coverage │ │ │ │ 17811: 005d2bf5 126 FUNC GLOBAL DEFAULT 12 helper_gvec_leu16 │ │ │ │ 17812: 012b89bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_BEGIN_EVENT │ │ │ │ 17813: 012ac048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_CONNECT_EVENT │ │ │ │ - 17814: 00828365 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelBaselineInfo │ │ │ │ + 17814: 0082836d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelBaselineInfo │ │ │ │ 17815: 0130344c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_CUT_TEXT_DSTATE │ │ │ │ 17816: 012a7a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_LESS_THAN_ZERO_EVENT │ │ │ │ - 17817: 00830bc5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_ramblock │ │ │ │ + 17817: 00830bcd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_ramblock │ │ │ │ 17818: 004e66ad 264 FUNC GLOBAL DEFAULT 12 virtio_bus_start_ioeventfd │ │ │ │ 17819: 003963f9 136 FUNC GLOBAL DEFAULT 12 ide_dma_error │ │ │ │ 17820: 012acd38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIAC_EVENT │ │ │ │ 17821: 005566a9 120 FUNC GLOBAL DEFAULT 12 file_parse_offset │ │ │ │ 17822: 013019d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_I2C_WRITE_DSTATE │ │ │ │ 17823: 012a4480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_GO_START_EVENT │ │ │ │ 17824: 005860bd 228 FUNC GLOBAL DEFAULT 12 net_hub_check_clients │ │ │ │ 17825: 0120edcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_abdl_s64 │ │ │ │ 17826: 011e0ed0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchw_be │ │ │ │ 17827: 012bab5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NETDEV_DEL_EVENT │ │ │ │ - 17828: 0074e2c9 1540 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_credentials │ │ │ │ + 17828: 0074e2d1 1540 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_credentials │ │ │ │ 17829: 012b995c 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_char_trace_events_trace_events │ │ │ │ 17830: 00526665 22 FUNC GLOBAL DEFAULT 12 dma_memory_set │ │ │ │ 17831: 013017a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_READ_DSTATE │ │ │ │ - 17832: 00827825 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatProperty │ │ │ │ - 17833: 00732cc9 320 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast │ │ │ │ + 17832: 0082782d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatProperty │ │ │ │ + 17833: 00732cd1 320 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast │ │ │ │ 17834: 012b1ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_FLASH_WRITE_EVENT │ │ │ │ - 17835: 00762eed 244 FUNC GLOBAL DEFAULT 12 bdrv_new │ │ │ │ + 17835: 00762ef5 244 FUNC GLOBAL DEFAULT 12 bdrv_new │ │ │ │ 17836: 012b36e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_DONE_EVENT │ │ │ │ 17837: 005eed4d 1104 FUNC GLOBAL DEFAULT 12 arm_cpu_write_elf64_note │ │ │ │ 17838: 013010c9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_accelerator_c │ │ │ │ 17839: 002df049 72 FUNC GLOBAL DEFAULT 12 palette_iter │ │ │ │ 17840: 00678ac1 1096 FUNC GLOBAL DEFAULT 12 arm_cpu_register_gdb_regs_for_features │ │ │ │ - 17841: 007fc961 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkdebug │ │ │ │ + 17841: 007fc969 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkdebug │ │ │ │ 17842: 005b3ee9 52 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i32 │ │ │ │ 17843: 012a744c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_VBE_WRITE_EVENT │ │ │ │ 17844: 012bafc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_YANK_EVENT │ │ │ │ 17845: 005ca0f5 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andc │ │ │ │ 17846: 004741d9 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_event_notification_endianness │ │ │ │ 17847: 012a75bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_LOADVM_COMMANDS_EVENT │ │ │ │ 17848: 0043c259 58 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file │ │ │ │ @@ -17857,15 +17857,15 @@ │ │ │ │ 17853: 0060bd85 82 FUNC GLOBAL DEFAULT 12 helper_neon_pmin_u8 │ │ │ │ 17854: 013022ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_INIT_DSTATE │ │ │ │ 17855: 012b54c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_UNMAP_EVENT │ │ │ │ 17856: 0121380c 132 OBJECT GLOBAL DEFAULT 24 helper_info_recpe_u32 │ │ │ │ 17857: 012a4cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LOCK_RETURN_EVENT │ │ │ │ 17858: 005b4b45 176 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i32 │ │ │ │ 17859: 01302814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_MAP_FAILED_DSTATE │ │ │ │ - 17860: 0086ec39 158 FUNC GLOBAL DEFAULT 12 qdict_haskey │ │ │ │ + 17860: 0086ec41 158 FUNC GLOBAL DEFAULT 12 qdict_haskey │ │ │ │ 17861: 00528b4d 324 FUNC GLOBAL DEFAULT 12 memory_mapping_list_add_merge_sorted │ │ │ │ 17862: 012bb3ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_LAUNCH_MEASURE_EVENT │ │ │ │ 17863: 012a6ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_UNREALIZE_EVENT │ │ │ │ 17864: 012ab49c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_LED_MEM_READW_EVENT │ │ │ │ 17865: 002c34e1 90 FUNC GLOBAL DEFAULT 12 helper_qsub16 │ │ │ │ 17866: 0040c499 128 FUNC GLOBAL DEFAULT 12 lan9118_phy_reset │ │ │ │ 17867: 013038dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_PASSWORD_DSTATE │ │ │ │ @@ -17874,733 +17874,733 @@ │ │ │ │ 17870: 00614c5d 12 FUNC GLOBAL DEFAULT 12 helper_set_rmode │ │ │ │ 17871: 0130330a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_GET_QWORD_DSTATE │ │ │ │ 17872: 01210584 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_tst_u8 │ │ │ │ 17873: 005ca425 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ands │ │ │ │ 17874: 012b485c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_AVAILABLE_EVENT │ │ │ │ 17875: 0044d1fd 78 FUNC GLOBAL DEFAULT 12 pcie_doe_set_rsp │ │ │ │ 17876: 01303e5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_FREE_DSTATE │ │ │ │ - 17877: 0073c9e1 132 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank_from_file │ │ │ │ + 17877: 0073c9e9 132 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank_from_file │ │ │ │ 17878: 012a764c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUT_EVENT │ │ │ │ 17879: 005c0b89 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i32_chk │ │ │ │ 17880: 012a3c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_REPLY_EVENT │ │ │ │ 17881: 0041c845 272 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_reset │ │ │ │ 17882: 01213c2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_recpe_f16 │ │ │ │ 17883: 01302142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_READ_IAM_DSTATE │ │ │ │ - 17884: 0074340d 100 FUNC GLOBAL DEFAULT 12 qio_channel_writev │ │ │ │ - 17885: 007118ad 28 FUNC GLOBAL DEFAULT 12 vfio_get_cap │ │ │ │ - 17886: 007fe409 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper_members │ │ │ │ + 17884: 00743415 100 FUNC GLOBAL DEFAULT 12 qio_channel_writev │ │ │ │ + 17885: 007118b5 28 FUNC GLOBAL DEFAULT 12 vfio_get_cap │ │ │ │ + 17886: 007fe411 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper_members │ │ │ │ 17887: 012ba86c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_SET_CAPABILITIES_EVENT │ │ │ │ 17888: 005cdc01 84 FUNC GLOBAL DEFAULT 12 accel_irqchip_add_msi_route │ │ │ │ 17889: 0032d3dd 124 FUNC GLOBAL DEFAULT 12 load_ramdisk │ │ │ │ 17890: 0057d2d5 184 FUNC GLOBAL DEFAULT 12 qmp_query_fdsets │ │ │ │ - 17891: 00870a3d 102 FUNC GLOBAL DEFAULT 12 json_writer_start_array │ │ │ │ + 17891: 00870a45 102 FUNC GLOBAL DEFAULT 12 json_writer_start_array │ │ │ │ 17892: 005d2f05 130 FUNC GLOBAL DEFAULT 12 helper_gvec_leu32 │ │ │ │ - 17893: 0070f4d9 100 FUNC GLOBAL DEFAULT 12 vfio_container_add_section_window │ │ │ │ - 17894: 00809069 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ + 17893: 0070f4e1 100 FUNC GLOBAL DEFAULT 12 vfio_container_add_section_window │ │ │ │ + 17894: 00809071 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ 17895: 003eb6d1 110 FUNC GLOBAL DEFAULT 12 pcnet_h_reset │ │ │ │ 17896: 012acf28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_WRITE_ADDR_EVENT │ │ │ │ 17897: 01303476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_KEY_EVENT_DSTATE │ │ │ │ 17898: 012a9a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_AP_READ_EVENT │ │ │ │ 17899: 012a5d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_RUNNING_EVENT │ │ │ │ 17900: 01302602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_LEGACY_DRIVE_FOUND_DSTATE │ │ │ │ - 17901: 007445bd 180 FUNC GLOBAL DEFAULT 12 qio_channel_read_all │ │ │ │ + 17901: 007445c5 180 FUNC GLOBAL DEFAULT 12 qio_channel_read_all │ │ │ │ 17902: 01301cde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_S390_AIRQ_SUPPRESSED_DSTATE │ │ │ │ 17903: 012df6ac 4 OBJECT GLOBAL DEFAULT 25 vga_interface_type │ │ │ │ 17904: 003790ad 10 FUNC GLOBAL DEFAULT 12 omap_dma_get_lcdch │ │ │ │ 17905: 0130293e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_CTRL_READ_DSTATE │ │ │ │ - 17906: 006f0961 170 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fabd_d │ │ │ │ + 17906: 006f0969 170 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fabd_d │ │ │ │ 17907: 013027fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_WRITE_UNDERFLOW_DSTATE │ │ │ │ 17908: 004447bd 116 FUNC GLOBAL DEFAULT 12 pci_new_multifunction │ │ │ │ 17909: 012aac9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_READ_EVENT │ │ │ │ 17910: 012b13c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_READ_DATA_EVENT │ │ │ │ 17911: 01301a90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_CHECK_STATUS_DSTATE │ │ │ │ 17912: 01303028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_ACTIVATION_DSTATE │ │ │ │ - 17913: 006f0849 138 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fabd_h │ │ │ │ - 17914: 008520d9 196 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping │ │ │ │ + 17913: 006f0851 138 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fabd_h │ │ │ │ + 17914: 008520e1 196 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping │ │ │ │ 17915: 004444a5 72 FUNC GLOBAL DEFAULT 12 pci_for_each_device_reverse │ │ │ │ 17916: 0059c479 84 FUNC GLOBAL DEFAULT 12 replay_register_net │ │ │ │ - 17917: 007356f5 2 FUNC GLOBAL DEFAULT 12 object_property_allow_set_link │ │ │ │ + 17917: 007356fd 2 FUNC GLOBAL DEFAULT 12 object_property_allow_set_link │ │ │ │ 17918: 00296ded 380 FUNC GLOBAL DEFAULT 12 start_exclusive │ │ │ │ 17919: 012a27c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_EVENT │ │ │ │ 17920: 012b5ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_READ_EVENT │ │ │ │ 17921: 002f7b01 188 FUNC GLOBAL DEFAULT 12 v9fs_co_remove │ │ │ │ - 17922: 006f08d5 138 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fabd_s │ │ │ │ + 17922: 006f08dd 138 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fabd_s │ │ │ │ 17923: 005cad81 768 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmp │ │ │ │ 17924: 00541be9 124 FUNC GLOBAL DEFAULT 12 qemu_vmstop_requested │ │ │ │ 17925: 012b3b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_LOAD_EVENT │ │ │ │ 17926: 012b1d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_SET_ALARM_EVENT │ │ │ │ 17927: 0130209c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_XSUM_ADD_DSTATE │ │ │ │ - 17928: 006d80a5 206 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhb │ │ │ │ + 17928: 006d80ad 206 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhb │ │ │ │ 17929: 013018f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_REST_DSTATE │ │ │ │ 17930: 013021e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IP_ID_DSTATE │ │ │ │ 17931: 01302810 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_COMPLETE_DSTATE │ │ │ │ 17932: 005cc4f5 160 FUNC GLOBAL DEFAULT 12 tcg_gen_rotlv_vec │ │ │ │ 17933: 00609181 42 FUNC GLOBAL DEFAULT 12 vfp_get_fpcr │ │ │ │ 17934: 0052c33d 4 FUNC GLOBAL DEFAULT 12 memory_region_owner │ │ │ │ - 17935: 0072b4e9 6 FUNC GLOBAL DEFAULT 12 mon_get_cpu │ │ │ │ - 17936: 006d8175 240 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhh │ │ │ │ + 17935: 0072b4f1 6 FUNC GLOBAL DEFAULT 12 mon_get_cpu │ │ │ │ + 17936: 006d817d 240 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhh │ │ │ │ 17937: 011e51d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulsh_i64 │ │ │ │ 17938: 013024ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_ADDR_CMB_DSTATE │ │ │ │ 17939: 006153e9 4 FUNC GLOBAL DEFAULT 12 helper_rintd_exact │ │ │ │ 17940: 012a9ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ALL_ISR_DONE_EVENT │ │ │ │ 17941: 004d9bdd 120 FUNC GLOBAL DEFAULT 12 vfio_cpr_reboot_notifier │ │ │ │ 17942: 01302802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_WRITE_OVERFLOW_DSTATE │ │ │ │ 17943: 011e1920 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchl_le │ │ │ │ 17944: 012b454c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_DETACH_EVENT │ │ │ │ - 17945: 0088dd45 348 FUNC GLOBAL DEFAULT 12 thread_pool_submit_aio │ │ │ │ + 17945: 0088dd4d 348 FUNC GLOBAL DEFAULT 12 thread_pool_submit_aio │ │ │ │ 17946: 01301f8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_DISABLE_DSTATE │ │ │ │ 17947: 01301374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_EXT_PAYLOAD_COMPLIANCE_DSTATE │ │ │ │ - 17948: 00793441 158 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_snapshot │ │ │ │ + 17948: 00793449 158 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_snapshot │ │ │ │ 17949: 012acb88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_KICK_EVENT │ │ │ │ 17950: 012a26d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_INSERT_EVENT │ │ │ │ 17951: 01303686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMP_SKEYS_DSTATE │ │ │ │ 17952: 0031d8d1 20 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mt35xu01g │ │ │ │ 17953: 005f46c9 212 FUNC GLOBAL DEFAULT 12 hw_breakpoint_update │ │ │ │ 17954: 00681491 48 FUNC GLOBAL DEFAULT 12 gen_gvec_ushl │ │ │ │ 17955: 003ba8ad 180 FUNC GLOBAL DEFAULT 12 led_set_intensity │ │ │ │ 17956: 005ccb39 136 FUNC GLOBAL DEFAULT 12 tcg_gen_ussub_vec │ │ │ │ 17957: 01213ba8 132 OBJECT GLOBAL DEFAULT 24 helper_info_recpe_f32 │ │ │ │ - 17958: 006d8265 228 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhw │ │ │ │ - 17959: 007f93ad 200 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties │ │ │ │ - 17960: 006d1399 164 FUNC GLOBAL DEFAULT 12 helper_mve_vst40b │ │ │ │ + 17958: 006d826d 228 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhw │ │ │ │ + 17959: 007f93b5 200 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties │ │ │ │ + 17960: 006d13a1 164 FUNC GLOBAL DEFAULT 12 helper_mve_vst40b │ │ │ │ 17961: 005c836d 780 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_var │ │ │ │ 17962: 013034d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_EXEC_DSTATE │ │ │ │ 17963: 0059db8d 120 FUNC GLOBAL DEFAULT 12 alloc_guestfd │ │ │ │ 17964: 00680f71 64 FUNC GLOBAL DEFAULT 12 gen_gvec_ushr │ │ │ │ - 17965: 007f4afd 144 FUNC GLOBAL DEFAULT 12 monitor_init_opts │ │ │ │ + 17965: 007f4b05 144 FUNC GLOBAL DEFAULT 12 monitor_init_opts │ │ │ │ 17966: 004f4d7d 676 FUNC GLOBAL DEFAULT 12 vhost_device_iotlb_miss │ │ │ │ - 17967: 00688e11 316 FUNC GLOBAL DEFAULT 12 arm_test_cc │ │ │ │ + 17967: 00688e21 316 FUNC GLOBAL DEFAULT 12 arm_test_cc │ │ │ │ 17968: 012a703c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_COMMON_REALIZE_MODES_PROPERTY_EVENT │ │ │ │ 17969: 00588315 476 FUNC GLOBAL DEFAULT 12 qemu_del_net_client │ │ │ │ 17970: 0130127a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ 17971: 012a4270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_EVENT │ │ │ │ 17972: 0052d94d 148 FUNC GLOBAL DEFAULT 12 memory_region_get_dirty_log_mask │ │ │ │ 17973: 013015ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_WRITE_GERROR_DSTATE │ │ │ │ 17974: 005e5c75 50 FUNC GLOBAL DEFAULT 12 cpu_ldq_code_mmu │ │ │ │ - 17975: 006d1629 168 FUNC GLOBAL DEFAULT 12 helper_mve_vst40h │ │ │ │ - 17976: 006dbff1 80 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvsb │ │ │ │ + 17975: 006d1631 168 FUNC GLOBAL DEFAULT 12 helper_mve_vst40h │ │ │ │ + 17976: 006dbff9 80 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvsb │ │ │ │ 17977: 0059d4b9 104 FUNC GLOBAL DEFAULT 12 replay_breakpoint │ │ │ │ 17978: 0059dd31 108 FUNC GLOBAL DEFAULT 12 staticfile_guestfd │ │ │ │ 17979: 013021ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_VLAN_DSTATE │ │ │ │ 17980: 013031ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_PENDING_ESTIMATE_DSTATE │ │ │ │ 17981: 004459f9 148 FUNC GLOBAL DEFAULT 12 pci_get_function_0 │ │ │ │ 17982: 003ffaa9 120 FUNC GLOBAL DEFAULT 12 igb_receive │ │ │ │ 17983: 005b6eb1 208 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i64 │ │ │ │ 17984: 01302082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_XSUM_CALC_DSTATE │ │ │ │ 17985: 012aab7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_RAISE_INTERRUPT_EVENT │ │ │ │ - 17986: 00808631 196 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions │ │ │ │ - 17987: 006dc041 80 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvsh │ │ │ │ + 17986: 00808639 196 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions │ │ │ │ + 17987: 006dc049 80 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvsh │ │ │ │ 17988: 012aa230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_DEVICE_PRE_PLUG_EVENT │ │ │ │ - 17989: 007e8e29 14 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_open │ │ │ │ - 17990: 00893921 376 FUNC GLOBAL DEFAULT 12 hbitmap_alloc │ │ │ │ + 17989: 007e8e31 14 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_open │ │ │ │ + 17990: 00893929 376 FUNC GLOBAL DEFAULT 12 hbitmap_alloc │ │ │ │ 17991: 012a62b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_FAILED_EVENT │ │ │ │ 17992: 012a83e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_DUMP_EVENT │ │ │ │ - 17993: 009fa9c4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_0_len │ │ │ │ + 17993: 009fa9dc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_0_len │ │ │ │ 17994: 012ab19c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_WRITE_EVENT │ │ │ │ 17995: 005ee865 44 FUNC GLOBAL DEFAULT 12 kvm_arm_pmu_init │ │ │ │ - 17996: 00812ab9 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_backup │ │ │ │ + 17996: 00812ac1 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_backup │ │ │ │ 17997: 01213578 132 OBJECT GLOBAL DEFAULT 24 helper_info_rintd_exact │ │ │ │ - 17998: 006ee3e9 204 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_idx_2h │ │ │ │ + 17998: 006ee3f1 204 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_idx_2h │ │ │ │ 17999: 0130145a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOB_DSTATE │ │ │ │ 18000: 0050d7e1 50 FUNC GLOBAL DEFAULT 12 audio_get_pdo_in │ │ │ │ 18001: 005fa93d 348 FUNC GLOBAL DEFAULT 12 modify_arm_cp_regs_with_len │ │ │ │ - 18002: 007e64ad 208 FUNC GLOBAL DEFAULT 12 blk_co_new_open │ │ │ │ - 18003: 009fa9bc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_1_len │ │ │ │ - 18004: 006d18c9 140 FUNC GLOBAL DEFAULT 12 helper_mve_vst40w │ │ │ │ + 18002: 007e64b5 208 FUNC GLOBAL DEFAULT 12 blk_co_new_open │ │ │ │ + 18003: 009fa9d4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_1_len │ │ │ │ + 18004: 006d18d1 140 FUNC GLOBAL DEFAULT 12 helper_mve_vst40w │ │ │ │ 18005: 004b0219 12 FUNC GLOBAL DEFAULT 12 ufs_build_query_response │ │ │ │ 18006: 01302bf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_LOWER_HOST_IRQ_DSTATE │ │ │ │ 18007: 0121a030 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_merge_drv │ │ │ │ 18008: 00659fe5 124 FUNC GLOBAL DEFAULT 12 smmu_inv_notifiers_all │ │ │ │ - 18009: 00840fcd 196 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters │ │ │ │ + 18009: 00840fd5 196 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters │ │ │ │ 18010: 0033be41 76 FUNC GLOBAL DEFAULT 12 cxl_event_set_status │ │ │ │ 18011: 01214ba4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sqtod │ │ │ │ 18012: 012b7018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_EVENT │ │ │ │ 18013: 012a745c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_VBE_READ_EVENT │ │ │ │ 18014: 012a3690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_WRITE_FAIL_EVENT │ │ │ │ 18015: 013032d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_POST_MAIN_DSTATE │ │ │ │ 18016: 005b7e35 196 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i64 │ │ │ │ - 18017: 006dc091 80 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvsw │ │ │ │ - 18018: 00803a2d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfoList │ │ │ │ + 18017: 006dc099 80 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvsw │ │ │ │ + 18018: 00803a35 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfoList │ │ │ │ 18019: 0031d8e5 20 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mt35xu02g │ │ │ │ 18020: 01214784 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sqtoh │ │ │ │ 18021: 013029c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_SET_FREQ_DSTATE │ │ │ │ 18022: 01302884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_SEND_DSTATE │ │ │ │ - 18023: 00802c79 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot_members │ │ │ │ - 18024: 00869225 14 FUNC GLOBAL DEFAULT 12 visit_is_dealloc │ │ │ │ - 18025: 006d143d 164 FUNC GLOBAL DEFAULT 12 helper_mve_vst41b │ │ │ │ + 18023: 00802c81 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot_members │ │ │ │ + 18024: 0086922d 14 FUNC GLOBAL DEFAULT 12 visit_is_dealloc │ │ │ │ + 18025: 006d1445 164 FUNC GLOBAL DEFAULT 12 helper_mve_vst41b │ │ │ │ 18026: 012b3204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_XFER_EVENT │ │ │ │ 18027: 01302550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GT64120_READ_INTREG_DSTATE │ │ │ │ - 18028: 00801a69 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile_members │ │ │ │ + 18028: 00801a71 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile_members │ │ │ │ 18029: 01302326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMREBS_READONLY_DSTATE │ │ │ │ 18030: 01302a16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_I2C_RECV_DSTATE │ │ │ │ 18031: 011f1264 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminavb │ │ │ │ 18032: 012b4bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_READ_EVENT │ │ │ │ 18033: 01301b4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_RESET_DSTATE │ │ │ │ 18034: 01301c28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_UPDATE_DSTATE │ │ │ │ 18035: 005141a1 788 FUNC GLOBAL DEFAULT 12 v9fs_iov_vunmarshal │ │ │ │ 18036: 01209078 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_facgt_d │ │ │ │ - 18037: 006d16d1 168 FUNC GLOBAL DEFAULT 12 helper_mve_vst41h │ │ │ │ + 18037: 006d16d9 168 FUNC GLOBAL DEFAULT 12 helper_mve_vst41h │ │ │ │ 18038: 01303d9f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_acpi_hest_c │ │ │ │ 18039: 01301972 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DEBUG_EXEC_STALL_DSTATE │ │ │ │ 18040: 01214ebc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sqtos │ │ │ │ - 18041: 008a1041 192 FUNC GLOBAL DEFAULT 12 visit_type_SgxInfo │ │ │ │ + 18041: 008a1049 192 FUNC GLOBAL DEFAULT 12 visit_type_SgxInfo │ │ │ │ 18042: 013033d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_CREATE_UPDATE_DSTATE │ │ │ │ 18043: 011f11e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminavh │ │ │ │ 18044: 0050fc5d 164 FUNC GLOBAL DEFAULT 12 audio_be_by_name │ │ │ │ 18045: 01209180 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_facgt_h │ │ │ │ 18046: 012ba88c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_EVENT │ │ │ │ 18047: 01303586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_MIRROR_DSTATE │ │ │ │ 18048: 012a2be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_DEFAULT_POLICY_EVENT │ │ │ │ 18049: 0121a03c 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_remove_drv │ │ │ │ 18050: 00536ab9 10 FUNC GLOBAL DEFAULT 12 qemu_ram_is_migratable │ │ │ │ 18051: 01303ddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_COMPLETE_DSTATE │ │ │ │ 18052: 012bb40c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_EVENT │ │ │ │ 18053: 005d3231 132 FUNC GLOBAL DEFAULT 12 helper_gvec_leu64 │ │ │ │ 18054: 013010a8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_c │ │ │ │ - 18055: 00849469 188 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo │ │ │ │ - 18056: 0089fae5 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceBlockNode │ │ │ │ - 18057: 00849cfd 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV │ │ │ │ + 18055: 00849471 188 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo │ │ │ │ + 18056: 0089faed 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceBlockNode │ │ │ │ + 18057: 00849d05 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV │ │ │ │ 18058: 01302f3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_FLUSH_DSTATE │ │ │ │ 18059: 012bac60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_TYPES_EVENT │ │ │ │ 18060: 01303084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_ERROR_DSTATE │ │ │ │ 18061: 01301ad4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CTRL_WRITE_DSTATE │ │ │ │ 18062: 012090fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_facgt_s │ │ │ │ 18063: 012a5fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_BINDING_NO_BDRV_EVENT │ │ │ │ - 18064: 006d1955 140 FUNC GLOBAL DEFAULT 12 helper_mve_vst41w │ │ │ │ + 18064: 006d195d 140 FUNC GLOBAL DEFAULT 12 helper_mve_vst41w │ │ │ │ 18065: 0130368c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_FIRMWARE_LOG_DSTATE │ │ │ │ - 18066: 0082d351 204 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelBaselineInfo │ │ │ │ + 18066: 0082d359 204 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelBaselineInfo │ │ │ │ 18067: 0034158d 148 FUNC GLOBAL DEFAULT 12 cxl_hook_up_pxb_registers │ │ │ │ 18068: 011f115c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminavw │ │ │ │ 18069: 0059ed51 216 FUNC GLOBAL DEFAULT 12 semihost_sys_remove │ │ │ │ 18070: 005e07ed 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_le_mmu │ │ │ │ 18071: 013032ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_END_DSTATE │ │ │ │ 18072: 012b5368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUG_REQUEST_EVENT │ │ │ │ 18073: 012a8154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_TRANSACTION_EVENT │ │ │ │ 18074: 012a912c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_SETIRQ_EVENT │ │ │ │ 18075: 005875c9 228 FUNC GLOBAL DEFAULT 12 qemu_macaddr_default_if_unset │ │ │ │ 18076: 013013d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_NAME_DSTATE │ │ │ │ 18077: 013015d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_TRANSLATE_DISABLE_DSTATE │ │ │ │ 18078: 004ded99 84 FUNC GLOBAL DEFAULT 12 vfio_region_unmap │ │ │ │ - 18079: 00854b5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPerDirectionOptions │ │ │ │ - 18080: 0078db09 156 FUNC GLOBAL DEFAULT 12 bdrv_co_get_self_request │ │ │ │ + 18079: 00854b65 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPerDirectionOptions │ │ │ │ + 18080: 0078db11 156 FUNC GLOBAL DEFAULT 12 bdrv_co_get_self_request │ │ │ │ 18081: 011e5364 132 OBJECT GLOBAL DEFAULT 24 helper_info_shl_i64 │ │ │ │ - 18082: 006dec25 106 FUNC GLOBAL DEFAULT 12 helper_mve_vrshrntb │ │ │ │ + 18082: 006dec2d 106 FUNC GLOBAL DEFAULT 12 helper_mve_vrshrntb │ │ │ │ 18083: 012b1f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_TIMEOUT_EVENT │ │ │ │ - 18084: 006d14e1 164 FUNC GLOBAL DEFAULT 12 helper_mve_vst42b │ │ │ │ - 18085: 006cff11 130 FUNC GLOBAL DEFAULT 12 helper_mve_vldrw_sg_os_uw │ │ │ │ + 18084: 006d14e9 164 FUNC GLOBAL DEFAULT 12 helper_mve_vst42b │ │ │ │ + 18085: 006cff19 130 FUNC GLOBAL DEFAULT 12 helper_mve_vldrw_sg_os_uw │ │ │ │ 18086: 012a5454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_PXM_EVENT │ │ │ │ 18087: 0130130c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 18088: 002bae79 168 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8 │ │ │ │ 18089: 011fd1b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrev64b │ │ │ │ - 18090: 006dec91 132 FUNC GLOBAL DEFAULT 12 helper_mve_vrshrnth │ │ │ │ + 18090: 006dec99 132 FUNC GLOBAL DEFAULT 12 helper_mve_vrshrnth │ │ │ │ 18091: 012b865c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_SSF_EVENT │ │ │ │ - 18092: 006d1779 168 FUNC GLOBAL DEFAULT 12 helper_mve_vst42h │ │ │ │ + 18092: 006d1781 168 FUNC GLOBAL DEFAULT 12 helper_mve_vst42h │ │ │ │ 18093: 01302af4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_STOP_DSTATE │ │ │ │ - 18094: 006dc0e1 80 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvub │ │ │ │ + 18094: 006dc0e9 80 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvub │ │ │ │ 18095: 01301ea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_PULSE_RESET_DSTATE │ │ │ │ 18096: 012b2ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_DATA_EVENT │ │ │ │ 18097: 011fd12c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrev64h │ │ │ │ 18098: 0130108d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_crypto_c │ │ │ │ 18099: 01301418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_REGISTER_DSTATE │ │ │ │ 18100: 013010c2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_vfio_c │ │ │ │ 18101: 005e0659 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_le │ │ │ │ - 18102: 007356f9 4 FUNC GLOBAL DEFAULT 12 object_property_add_link │ │ │ │ - 18103: 0072b659 128 FUNC GLOBAL DEFAULT 12 hmp_memory_dump │ │ │ │ + 18102: 00735701 4 FUNC GLOBAL DEFAULT 12 object_property_add_link │ │ │ │ + 18103: 0072b661 128 FUNC GLOBAL DEFAULT 12 hmp_memory_dump │ │ │ │ 18104: 011780c4 12 OBJECT GLOBAL DEFAULT 21 BlockErrorAction_lookup │ │ │ │ - 18105: 006edd15 224 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_idx_4b │ │ │ │ + 18105: 006edd1d 224 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_idx_4b │ │ │ │ 18106: 002ef9f9 42 FUNC GLOBAL DEFAULT 12 notsup_getxattr │ │ │ │ - 18107: 006dc131 80 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvuh │ │ │ │ + 18107: 006dc139 80 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvuh │ │ │ │ 18108: 005ee80d 44 FUNC GLOBAL DEFAULT 12 kvm_arm_vgic_probe │ │ │ │ 18109: 012b7ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_CMD_RETVAL_EVENT │ │ │ │ - 18110: 0083ac5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfoList │ │ │ │ - 18111: 00a7e9b4 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY_REMOVAL_PREVENTED │ │ │ │ + 18110: 0083ac65 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfoList │ │ │ │ + 18111: 00a7e9cc 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY_REMOVAL_PREVENTED │ │ │ │ 18112: 01207de8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmul_idx_b16 │ │ │ │ - 18113: 00689b45 148 FUNC GLOBAL DEFAULT 12 gen_aa32_st_i32 │ │ │ │ + 18113: 00689b55 148 FUNC GLOBAL DEFAULT 12 gen_aa32_st_i32 │ │ │ │ 18114: 01216b18 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_fcvtsd │ │ │ │ - 18115: 0088ab0d 152 FUNC GLOBAL DEFAULT 12 uffd_wakeup │ │ │ │ - 18116: 006ef89d 138 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge0_d │ │ │ │ + 18115: 0088ab15 152 FUNC GLOBAL DEFAULT 12 uffd_wakeup │ │ │ │ + 18116: 006ef8a5 138 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge0_d │ │ │ │ 18117: 012aa1bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_IOPORT_WRITE_EVENT │ │ │ │ - 18118: 00841a21 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_link │ │ │ │ + 18118: 00841a29 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_link │ │ │ │ 18119: 012aef1c 232 OBJECT GLOBAL DEFAULT 24 hw_pci_host_trace_events │ │ │ │ - 18120: 00749db5 152 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_flush_and_free │ │ │ │ + 18120: 00749dbd 152 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_flush_and_free │ │ │ │ 18121: 01301dfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPU_PWRCTRL_WRITE_DSTATE │ │ │ │ 18122: 012b4aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_BDSM_ENABLED_EVENT │ │ │ │ - 18123: 006ee0fd 248 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_idx_4h │ │ │ │ + 18123: 006ee105 248 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_idx_4h │ │ │ │ 18124: 01301906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_DESTROY_PRIMARY_DSTATE │ │ │ │ 18125: 012ab6bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_VCR_EVENT │ │ │ │ 18126: 01301a22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_CMD_DONE_DSTATE │ │ │ │ - 18127: 006ef79d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge0_h │ │ │ │ + 18127: 006ef7a5 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge0_h │ │ │ │ 18128: 011f5a10 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcadd90h │ │ │ │ - 18129: 00816e75 220 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions │ │ │ │ + 18129: 00816e7d 220 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions │ │ │ │ 18130: 012b3e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_WRITE_EVENT │ │ │ │ - 18131: 006f3a21 246 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fmls_idx_d │ │ │ │ - 18132: 006d19e1 140 FUNC GLOBAL DEFAULT 12 helper_mve_vst42w │ │ │ │ - 18133: 0079cac1 924 FUNC GLOBAL DEFAULT 12 qmp_query_blockstats │ │ │ │ + 18131: 006f3a29 246 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fmls_idx_d │ │ │ │ + 18132: 006d19e9 140 FUNC GLOBAL DEFAULT 12 helper_mve_vst42w │ │ │ │ + 18133: 0079cac9 924 FUNC GLOBAL DEFAULT 12 qmp_query_blockstats │ │ │ │ 18134: 013015ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_GET_CD_DSTATE │ │ │ │ 18135: 00659f15 160 FUNC GLOBAL DEFAULT 12 smmu_find_smmu_pcibus │ │ │ │ 18136: 012b0028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_STOP_EVENT │ │ │ │ 18137: 011fd0a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrev64w │ │ │ │ 18138: 00562b01 120 FUNC GLOBAL DEFAULT 12 migrate_can_snapshot │ │ │ │ - 18139: 006f3871 214 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fmls_idx_h │ │ │ │ + 18139: 006f3879 214 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fmls_idx_h │ │ │ │ 18140: 01301902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_EXIT_VGA_MODE_DSTATE │ │ │ │ 18141: 00446d0d 94 FUNC GLOBAL DEFAULT 12 pci_bridge_get_base │ │ │ │ - 18142: 008a00cd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_yank_arg_members │ │ │ │ - 18143: 006dc181 80 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvuw │ │ │ │ - 18144: 00855049 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevList │ │ │ │ + 18142: 008a00d5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_yank_arg_members │ │ │ │ + 18143: 006dc189 80 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvuw │ │ │ │ + 18144: 00855051 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevList │ │ │ │ 18145: 01217568 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_maxd │ │ │ │ 18146: 013010e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_DISMISS_DSTATE │ │ │ │ - 18147: 006ef81d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge0_s │ │ │ │ + 18147: 006ef825 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge0_s │ │ │ │ 18148: 011f598c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcadd90s │ │ │ │ - 18149: 0084f275 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionAction │ │ │ │ - 18150: 0084fc71 16 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper_members │ │ │ │ - 18151: 008092f5 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny │ │ │ │ + 18149: 0084f27d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionAction │ │ │ │ + 18150: 0084fc79 16 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper_members │ │ │ │ + 18151: 008092fd 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny │ │ │ │ 18152: 012a8430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_PREPARE_BUF_EVENT │ │ │ │ - 18153: 006d1585 164 FUNC GLOBAL DEFAULT 12 helper_mve_vst43b │ │ │ │ + 18153: 006d158d 164 FUNC GLOBAL DEFAULT 12 helper_mve_vst43b │ │ │ │ 18154: 012a37f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_DO_COPY_ON_READV_EVENT │ │ │ │ 18155: 01217670 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_maxh │ │ │ │ 18156: 00581895 316 FUNC GLOBAL DEFAULT 12 net_checksum_calculate │ │ │ │ 18157: 01213aa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_recpe_f64 │ │ │ │ 18158: 013031f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_DSTATE │ │ │ │ 18159: 012b7508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_SYNC_END_EVENT │ │ │ │ - 18160: 006f3949 214 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fmls_idx_s │ │ │ │ + 18160: 006f3951 214 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fmls_idx_s │ │ │ │ 18161: 012b9ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUIT_EVENT │ │ │ │ 18162: 0041f4e1 32 FUNC GLOBAL DEFAULT 12 desc_ring_fetch_desc │ │ │ │ 18163: 00569455 76 FUNC GLOBAL DEFAULT 12 ram_get_total_transferred_pages │ │ │ │ 18164: 012a2614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_FINALIZE_EVENT │ │ │ │ - 18165: 006d1821 168 FUNC GLOBAL DEFAULT 12 helper_mve_vst43h │ │ │ │ + 18165: 006d1829 168 FUNC GLOBAL DEFAULT 12 helper_mve_vst43h │ │ │ │ 18166: 013028e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_WRITE_DSTATE │ │ │ │ 18167: 011f8ea8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqaddsb │ │ │ │ 18168: 00543e2d 204 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_cell │ │ │ │ - 18169: 008627b9 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK │ │ │ │ + 18169: 008627c1 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK │ │ │ │ 18170: 013013e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_STARTTLS_TLS_HANDSHAKE_DSTATE │ │ │ │ - 18171: 006e8d19 264 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_rm_sh │ │ │ │ + 18171: 006e8d21 264 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_rm_sh │ │ │ │ 18172: 013023d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZD_EXTENSION_SET_DSTATE │ │ │ │ 18173: 013016da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_RW_COMPLETE_DSTATE │ │ │ │ 18174: 012175ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_maxs │ │ │ │ 18175: 01303518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_SET_IO_THROTTLE_DSTATE │ │ │ │ 18176: 01209204 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_facge_d │ │ │ │ 18177: 011f8e24 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqaddsh │ │ │ │ 18178: 005cbad1 88 FUNC GLOBAL DEFAULT 12 tcg_gen_stl_vec │ │ │ │ - 18179: 008815d1 86 FUNC GLOBAL DEFAULT 12 qemu_opts_find │ │ │ │ - 18180: 0088c4c5 196 FUNC GLOBAL DEFAULT 12 qemu_coroutine_create │ │ │ │ + 18179: 008815d9 86 FUNC GLOBAL DEFAULT 12 qemu_opts_find │ │ │ │ + 18180: 0088c4cd 196 FUNC GLOBAL DEFAULT 12 qemu_coroutine_create │ │ │ │ 18181: 0060fee9 68 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_sat_u16 │ │ │ │ - 18182: 007e5f65 220 FUNC GLOBAL DEFAULT 12 bdrv_co_open_child │ │ │ │ + 18182: 007e5f6d 220 FUNC GLOBAL DEFAULT 12 bdrv_co_open_child │ │ │ │ 18183: 00553db5 200 FUNC GLOBAL DEFAULT 12 cpr_exec_unpersist_state │ │ │ │ 18184: 01303226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_PAGE_DSTATE │ │ │ │ 18185: 012b0418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SAVE_REQUEST_EVENT │ │ │ │ - 18186: 0085dadd 212 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo_members │ │ │ │ + 18186: 0085dae5 212 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo_members │ │ │ │ 18187: 00563479 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_zlib_level │ │ │ │ 18188: 003004f5 2 FUNC GLOBAL DEFAULT 12 acpi_switch_to_modern_cphp │ │ │ │ - 18189: 00a64760 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VM │ │ │ │ + 18189: 00a64778 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VM │ │ │ │ 18190: 0120930c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_facge_h │ │ │ │ 18191: 011792e4 12 OBJECT GLOBAL DEFAULT 21 GranuleMode_lookup │ │ │ │ 18192: 012b23ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_NEXT_LOCTY_EVENT │ │ │ │ - 18193: 006d1a6d 140 FUNC GLOBAL DEFAULT 12 helper_mve_vst43w │ │ │ │ - 18194: 006e8f29 264 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_rm_ss │ │ │ │ - 18195: 00835c89 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_arg_members │ │ │ │ + 18193: 006d1a75 140 FUNC GLOBAL DEFAULT 12 helper_mve_vst43w │ │ │ │ + 18194: 006e8f31 264 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_rm_ss │ │ │ │ + 18195: 00835c91 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_arg_members │ │ │ │ 18196: 012b0fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_UNHANDLED_DOORBELL_CMD_EVENT │ │ │ │ 18197: 012a86f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_IRQ_LOWER_EVENT │ │ │ │ 18198: 012b1434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_ERASE_EVENT │ │ │ │ 18199: 00538d1d 216 FUNC GLOBAL DEFAULT 12 cpu_exec_init_all │ │ │ │ 18200: 01302b4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SCSI_COMPLETE_DSTATE │ │ │ │ - 18201: 006892ed 112 FUNC GLOBAL DEFAULT 12 gen_aa32_st_internal_i32 │ │ │ │ - 18202: 008676ad 168 FUNC GLOBAL DEFAULT 12 qapi_clone_visitor_new │ │ │ │ + 18201: 006892fd 112 FUNC GLOBAL DEFAULT 12 gen_aa32_st_internal_i32 │ │ │ │ + 18202: 008676b5 168 FUNC GLOBAL DEFAULT 12 qapi_clone_visitor_new │ │ │ │ 18203: 012aabfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_READ_EVENT │ │ │ │ - 18204: 006ebe75 94 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlah_b │ │ │ │ + 18204: 006ebe7d 94 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlah_b │ │ │ │ 18205: 005b6541 212 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i32 │ │ │ │ 18206: 01302152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_WRITE_UNHANDLED_DSTATE │ │ │ │ 18207: 012aadcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_IPG_CLK_EVENT │ │ │ │ 18208: 01302098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_DONE_DSTATE │ │ │ │ - 18209: 006ed38d 312 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlah_d │ │ │ │ - 18210: 009b7d44 424 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode │ │ │ │ + 18209: 006ed395 312 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlah_d │ │ │ │ + 18210: 009b7d5c 424 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode │ │ │ │ 18211: 011f8da0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqaddsw │ │ │ │ - 18212: 008507d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtVhostQueueStatus │ │ │ │ + 18212: 008507d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtVhostQueueStatus │ │ │ │ 18213: 01209288 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_facge_s │ │ │ │ 18214: 002c9e69 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fence_fd │ │ │ │ - 18215: 0071fb69 220 FUNC GLOBAL DEFAULT 12 virtio_set_features_ex │ │ │ │ + 18215: 0071fb71 220 FUNC GLOBAL DEFAULT 12 virtio_set_features_ex │ │ │ │ 18216: 012a28b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_QMP_COMMAND_EVENT │ │ │ │ 18217: 0059cf2d 132 FUNC GLOBAL DEFAULT 12 hmp_info_replay │ │ │ │ - 18218: 006ec661 98 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlah_h │ │ │ │ + 18218: 006ec669 98 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlah_h │ │ │ │ 18219: 00573c49 336 FUNC GLOBAL DEFAULT 12 qmp_xen_load_devices_state │ │ │ │ 18220: 01303498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_NEW_DSTATE │ │ │ │ 18221: 002c9c65 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_modifier │ │ │ │ 18222: 005e3f65 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchq_le_mmu │ │ │ │ 18223: 0130283c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_WRITE_DSTATE │ │ │ │ 18224: 012acfa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MAC_SET_SW_EVENT │ │ │ │ 18225: 012b0398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_UPDATE_IRQ_EVENT │ │ │ │ - 18226: 006ec2a9 138 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmulh_h │ │ │ │ + 18226: 006ec2b1 138 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmulh_h │ │ │ │ 18227: 01301446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CHANGE_PROCESS_DSTATE │ │ │ │ 18228: 011e291c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchb │ │ │ │ 18229: 012b229c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_I2C_SEND_REG_EVENT │ │ │ │ 18230: 012b9560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_SET_SPEED_EVENT │ │ │ │ - 18231: 008022f1 132 FUNC GLOBAL DEFAULT 12 visit_type_MirrorSyncMode │ │ │ │ - 18232: 0083fbc5 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions │ │ │ │ + 18231: 008022f9 132 FUNC GLOBAL DEFAULT 12 visit_type_MirrorSyncMode │ │ │ │ + 18232: 0083fbcd 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions │ │ │ │ 18233: 01302834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_SCSI_OVERFLOW_DSTATE │ │ │ │ - 18234: 006f2e25 206 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_nf_idx_h │ │ │ │ - 18235: 006ecfbd 118 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlah_s │ │ │ │ + 18234: 006f2e2d 206 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_nf_idx_h │ │ │ │ + 18235: 006ecfc5 118 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlah_s │ │ │ │ 18236: 005e7ded 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_is_io │ │ │ │ 18237: 01302794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_WRITEL_DSTATE │ │ │ │ 18238: 0130289e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_ERASE_DSTATE │ │ │ │ 18239: 004b1e75 84 FUNC GLOBAL DEFAULT 12 usb_device_get_product_desc │ │ │ │ - 18240: 00717169 84 FUNC GLOBAL DEFAULT 12 vfio_pci_msix_set_notifiers │ │ │ │ - 18241: 0078bc19 136 FUNC GLOBAL DEFAULT 12 register_aiocontext │ │ │ │ + 18240: 00717171 84 FUNC GLOBAL DEFAULT 12 vfio_pci_msix_set_notifiers │ │ │ │ + 18241: 0078bc21 136 FUNC GLOBAL DEFAULT 12 register_aiocontext │ │ │ │ 18242: 012b2e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_XONXOFF_EVENT │ │ │ │ 18243: 0130180c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_MOVE_DSTATE │ │ │ │ - 18244: 006ecb99 156 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmulh_s │ │ │ │ + 18244: 006ecba1 156 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmulh_s │ │ │ │ 18245: 013012a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_RESTART_ITER_DSTATE │ │ │ │ - 18246: 006f2ef5 206 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_nf_idx_s │ │ │ │ - 18247: 0072be75 4 FUNC GLOBAL DEFAULT 12 kvm_has_sync_mmu │ │ │ │ + 18246: 006f2efd 206 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_nf_idx_s │ │ │ │ + 18247: 0072be7d 4 FUNC GLOBAL DEFAULT 12 kvm_has_sync_mmu │ │ │ │ 18248: 012b4c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_3C3_PROBE_EVENT │ │ │ │ 18249: 012baed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRANSACTION_EVENT │ │ │ │ 18250: 011eaee0 132 OBJECT GLOBAL DEFAULT 24 helper_info_v7m_blxns │ │ │ │ 18251: 012aaecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_IRQ_ENABLE_EVENT │ │ │ │ 18252: 012b5e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_GPIO_WRITE_EVENT │ │ │ │ - 18253: 0087376d 88 FUNC GLOBAL DEFAULT 12 qemu_unlink │ │ │ │ + 18253: 00873775 88 FUNC GLOBAL DEFAULT 12 qemu_unlink │ │ │ │ 18254: 01301f26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_POWER_FAIL_DSTATE │ │ │ │ 18255: 01301918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_UPDATE_CURSOR_DSTATE │ │ │ │ 18256: 0130354c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_AMEND_DSTATE │ │ │ │ - 18257: 00792e65 1416 FUNC GLOBAL DEFAULT 12 bdrv_co_truncate │ │ │ │ + 18257: 00792e6d 1416 FUNC GLOBAL DEFAULT 12 bdrv_co_truncate │ │ │ │ 18258: 002bfbd5 162 FUNC GLOBAL DEFAULT 12 float64_sqrt │ │ │ │ - 18259: 007f4775 420 FUNC GLOBAL DEFAULT 12 monitor_cleanup │ │ │ │ + 18259: 007f477d 420 FUNC GLOBAL DEFAULT 12 monitor_cleanup │ │ │ │ 18260: 01301028 4 OBJECT GLOBAL DEFAULT 25 mon_iothread │ │ │ │ 18261: 0056c769 62 FUNC GLOBAL DEFAULT 12 ram_handle_zero │ │ │ │ - 18262: 007fc5dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericCOWFormat │ │ │ │ + 18262: 007fc5e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericCOWFormat │ │ │ │ 18263: 01301832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_ACTIVATED_ROWS_DSTATE │ │ │ │ - 18264: 0078f031 188 FUNC GLOBAL DEFAULT 12 bdrv_co_is_zero_fast │ │ │ │ + 18264: 0078f039 188 FUNC GLOBAL DEFAULT 12 bdrv_co_is_zero_fast │ │ │ │ 18265: 013017e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_CHR_READ_DSTATE │ │ │ │ - 18266: 006eddf5 234 FUNC GLOBAL DEFAULT 12 helper_gvec_sudot_idx_4b │ │ │ │ + 18266: 006eddfd 234 FUNC GLOBAL DEFAULT 12 helper_gvec_sudot_idx_4b │ │ │ │ 18267: 005712ad 88 FUNC GLOBAL DEFAULT 12 should_send_vmdesc │ │ │ │ 18268: 01216a94 132 OBJECT GLOBAL DEFAULT 24 helper_info_bfcvt │ │ │ │ 18269: 01302318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQ_DSTATE │ │ │ │ 18270: 004da0d5 288 FUNC GLOBAL DEFAULT 12 vfio_legacy_cpr_register_container │ │ │ │ - 18271: 00833be9 132 FUNC GLOBAL DEFAULT 12 visit_type_MultiFDCompression │ │ │ │ - 18272: 00878df9 64 FUNC GLOBAL DEFAULT 12 qemu_cond_signal │ │ │ │ + 18271: 00833bf1 132 FUNC GLOBAL DEFAULT 12 visit_type_MultiFDCompression │ │ │ │ + 18272: 00878e01 64 FUNC GLOBAL DEFAULT 12 qemu_cond_signal │ │ │ │ 18273: 0130141c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_RESUME_OUT_DSTATE │ │ │ │ 18274: 01219f98 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_essiv │ │ │ │ 18275: 011f8d1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqaddub │ │ │ │ 18276: 01216884 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uitod │ │ │ │ - 18277: 0071cc59 492 FUNC GLOBAL DEFAULT 12 virtio_queue_enable_notification_and_check │ │ │ │ - 18278: 0083fc85 188 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions_members │ │ │ │ - 18279: 006e8e21 264 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_rm_uh │ │ │ │ - 18280: 0086df25 140 FUNC GLOBAL DEFAULT 12 qmp_register_command │ │ │ │ + 18277: 0071cc61 492 FUNC GLOBAL DEFAULT 12 virtio_queue_enable_notification_and_check │ │ │ │ + 18278: 0083fc8d 188 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions_members │ │ │ │ + 18279: 006e8e29 264 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_rm_uh │ │ │ │ + 18280: 0086df2d 140 FUNC GLOBAL DEFAULT 12 qmp_register_command │ │ │ │ 18281: 0060ffa9 34 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_sat_u32 │ │ │ │ 18282: 012af324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PCIE_CFG_RW_EVENT │ │ │ │ 18283: 0121698c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uitoh │ │ │ │ 18284: 01213fc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_fcvt_f16_to_f32 │ │ │ │ 18285: 012aea84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_EVENT │ │ │ │ 18286: 012ae314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INSUFF_ACTIVE_RES_EVENT │ │ │ │ 18287: 011f8c98 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqadduh │ │ │ │ 18288: 012aa14c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_REGISTER_WRITE_EVENT │ │ │ │ - 18289: 0082d0b9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_skeys_arg_members │ │ │ │ - 18290: 00689f01 58 FUNC GLOBAL DEFAULT 12 gen_aa32_st_i64 │ │ │ │ - 18291: 0083308d 192 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats │ │ │ │ - 18292: 00713e25 964 FUNC GLOBAL DEFAULT 12 vfio_add_virt_caps │ │ │ │ + 18289: 0082d0c1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_skeys_arg_members │ │ │ │ + 18290: 00689f11 58 FUNC GLOBAL DEFAULT 12 gen_aa32_st_i64 │ │ │ │ + 18291: 00833095 192 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats │ │ │ │ + 18292: 00713e2d 964 FUNC GLOBAL DEFAULT 12 vfio_add_virt_caps │ │ │ │ 18293: 01303244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QLIST_END_DSTATE │ │ │ │ 18294: 01301076 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_c │ │ │ │ 18295: 00587d31 24 FUNC GLOBAL DEFAULT 12 qemu_has_vnet_hdr_len │ │ │ │ - 18296: 0075f405 140 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_start │ │ │ │ + 18296: 0075f40d 140 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_start │ │ │ │ 18297: 012b6778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_ERROR_EVENT │ │ │ │ - 18298: 006e9031 264 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_rm_us │ │ │ │ + 18298: 006e9039 264 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_rm_us │ │ │ │ 18299: 005d15e1 120 FUNC GLOBAL DEFAULT 12 helper_gvec_shr32i │ │ │ │ 18300: 012b75f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QTAILQ_END_EVENT │ │ │ │ 18301: 012ba6dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SET_REPLICATION_EVENT │ │ │ │ 18302: 01303222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_COMPLETE_DSTATE │ │ │ │ 18303: 012a3770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_RESTART_ITER_EVENT │ │ │ │ 18304: 013015b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_TLBI_NH_DSTATE │ │ │ │ 18305: 01216908 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uitos │ │ │ │ 18306: 01303658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_QMP_SCHEMA_DSTATE │ │ │ │ 18307: 012ae764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_NOQUEUE_EVENT │ │ │ │ 18308: 012ab86c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCTL_WRITE_EVENT │ │ │ │ - 18309: 00859e11 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroup │ │ │ │ + 18309: 00859e19 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroup │ │ │ │ 18310: 0130318e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_BAD_END_DSTATE │ │ │ │ 18311: 004b331d 196 FUNC GLOBAL DEFAULT 12 usb_attach │ │ │ │ 18312: 012aff78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_COMMAND_COMPLETE_EVENT │ │ │ │ 18313: 011f8c14 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqadduw │ │ │ │ 18314: 01301f00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SBC_OTP_READ_DSTATE │ │ │ │ 18315: 01302aa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MMIO_WRITE_DSTATE │ │ │ │ 18316: 005d1e75 120 FUNC GLOBAL DEFAULT 12 helper_gvec_shr32v │ │ │ │ 18317: 0130119c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_SETUP_PREADV_DSTATE │ │ │ │ 18318: 012af2a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GT64120_WRITE_INTREG_EVENT │ │ │ │ 18319: 012b88bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_PIXEL_FORMAT_EVENT │ │ │ │ 18320: 013022e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_MII_READ_DSTATE │ │ │ │ - 18321: 0078b6f5 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next │ │ │ │ + 18321: 0078b6fd 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next │ │ │ │ 18322: 0054df29 42 FUNC GLOBAL DEFAULT 12 tpm_util_write_fatal_error_response │ │ │ │ 18323: 0130114e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_OVERRUN_DSTATE │ │ │ │ 18324: 012bbddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_RESUME_EVENT │ │ │ │ 18325: 0130281e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_MAPPED_DSTATE │ │ │ │ - 18326: 00843211 200 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValues │ │ │ │ - 18327: 0082dab1 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_balloon_change │ │ │ │ + 18326: 00843219 200 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValues │ │ │ │ + 18327: 0082dab9 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_balloon_change │ │ │ │ 18328: 012a42d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_REPLY_CHUNK_HEADER_EVENT │ │ │ │ 18329: 012b1198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DATA_CANCELED_EVENT │ │ │ │ 18330: 012a79ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_BLOB_EVENT │ │ │ │ 18331: 01302f0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DEVICE_RESET_EXIT_DSTATE │ │ │ │ 18332: 01301cf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_RAISE_DSTATE │ │ │ │ 18333: 01301bfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_SYNC_DSTATE │ │ │ │ 18334: 004ef0e1 120 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_unrealize │ │ │ │ 18335: 00298519 80 FUNC GLOBAL DEFAULT 12 disas_initialize_debug │ │ │ │ 18336: 012a9d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_ACKNOWLEDGE_IRQ_EVENT │ │ │ │ 18337: 004741d5 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_enable_reply_endianness │ │ │ │ 18338: 0044bf71 74 FUNC GLOBAL DEFAULT 12 pcie_ari_init │ │ │ │ 18339: 003ee4c9 124 FUNC GLOBAL DEFAULT 12 e1000x_timestamp │ │ │ │ - 18340: 00889091 100 FUNC GLOBAL DEFAULT 12 qemu_memalign │ │ │ │ + 18340: 00889099 100 FUNC GLOBAL DEFAULT 12 qemu_memalign │ │ │ │ 18341: 011790d0 12 OBJECT GLOBAL DEFAULT 21 PanicAction_lookup │ │ │ │ 18342: 00505d69 212 FUNC GLOBAL DEFAULT 12 virtio_md_pci_plug │ │ │ │ 18343: 01301dac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_SECT_WRITE_DSTATE │ │ │ │ 18344: 01301a8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_DSTATE │ │ │ │ 18345: 005693f9 92 FUNC GLOBAL DEFAULT 12 ram_pagesize_summary │ │ │ │ 18346: 013013a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_HANDSHAKE_DSTATE │ │ │ │ - 18347: 0074eac1 236 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_handshake │ │ │ │ - 18348: 007f46bd 184 FUNC GLOBAL DEFAULT 12 monitor_list_append │ │ │ │ - 18349: 0081a151 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev │ │ │ │ - 18350: 0083c2ad 492 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_client │ │ │ │ + 18347: 0074eac9 236 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_handshake │ │ │ │ + 18348: 007f46c5 184 FUNC GLOBAL DEFAULT 12 monitor_list_append │ │ │ │ + 18349: 0081a159 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev │ │ │ │ + 18350: 0083c2b5 492 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_client │ │ │ │ 18351: 011ddb40 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr32i │ │ │ │ 18352: 01301d42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_SET_IRQ_DSTATE │ │ │ │ - 18353: 00823dbd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump │ │ │ │ + 18353: 00823dc5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump │ │ │ │ 18354: 012a6380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_STATUS_EVENT │ │ │ │ 18355: 012affb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_REG_READ_EVENT │ │ │ │ 18356: 01302c56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_COMPLETE_DSTATE │ │ │ │ 18357: 012a3d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_PENDING_EVENT │ │ │ │ 18358: 0042f039 128 FUNC GLOBAL DEFAULT 12 nvme_map_dptr │ │ │ │ - 18359: 00689425 152 FUNC GLOBAL DEFAULT 12 gen_aa32_st_internal_i64 │ │ │ │ + 18359: 00689435 152 FUNC GLOBAL DEFAULT 12 gen_aa32_st_internal_i64 │ │ │ │ 18360: 01303650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMP_GUEST_MEMORY_DSTATE │ │ │ │ 18361: 012ae354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_BOUNDARY_EVENT │ │ │ │ 18362: 005bb0a5 252 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i64 │ │ │ │ 18363: 0130373a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_XEN_REPLICATION_STATUS_DSTATE │ │ │ │ 18364: 0130112c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_RESPOND_DSTATE │ │ │ │ - 18365: 007763c5 136 FUNC GLOBAL DEFAULT 12 replication_get_error_all │ │ │ │ + 18365: 007763cd 136 FUNC GLOBAL DEFAULT 12 replication_get_error_all │ │ │ │ 18366: 0041faa5 60 FUNC GLOBAL DEFAULT 12 fp_port_enable │ │ │ │ 18367: 013012a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_START_DSTATE │ │ │ │ - 18368: 006cf619 126 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sw │ │ │ │ + 18368: 006cf621 126 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sw │ │ │ │ 18369: 011e0f54 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchw_le │ │ │ │ 18370: 011e9e60 132 OBJECT GLOBAL DEFAULT 24 helper_info_crc32c │ │ │ │ - 18371: 007c4259 66 FUNC GLOBAL DEFAULT 12 vhdx_update_headers │ │ │ │ + 18371: 007c4261 66 FUNC GLOBAL DEFAULT 12 vhdx_update_headers │ │ │ │ 18372: 00506c7d 344 FUNC GLOBAL DEFAULT 12 virtio_acpi_dsdt_add │ │ │ │ 18373: 012a62e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_FLUSH_EVENT │ │ │ │ 18374: 012b3944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_DISABLE_EVENT │ │ │ │ 18375: 0045a951 12 FUNC GLOBAL DEFAULT 12 scsi_req_retry │ │ │ │ 18376: 012ac8a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MAC_READ_EVENT │ │ │ │ 18377: 011dd300 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr32v │ │ │ │ 18378: 0130318c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_END_DSTATE │ │ │ │ 18379: 012b27ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_COMPLETE_REQ_EVENT │ │ │ │ 18380: 01301330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_NEW_SERVER_DSTATE │ │ │ │ - 18381: 008075f5 68 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapChecks │ │ │ │ + 18381: 008075fd 68 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapChecks │ │ │ │ 18382: 012b6e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_GLOBAL_STATE_POST_LOAD_EVENT │ │ │ │ 18383: 002ba8f9 176 FUNC GLOBAL DEFAULT 12 float32_to_uint32_round_to_zero │ │ │ │ 18384: 005c0a79 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i32_chk │ │ │ │ 18385: 0130286c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DATA_DSTATE │ │ │ │ - 18386: 0072dfb5 372 FUNC GLOBAL DEFAULT 12 device_class_set_props_n │ │ │ │ - 18387: 00721f4d 96 FUNC GLOBAL DEFAULT 12 virtio_device_ioeventfd_enabled │ │ │ │ - 18388: 007fd195 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsList │ │ │ │ - 18389: 00827e01 58 FUNC GLOBAL DEFAULT 12 qapi_free_BalloonInfo │ │ │ │ - 18390: 007c41b9 160 FUNC GLOBAL DEFAULT 12 vhdx_guid_generate │ │ │ │ + 18386: 0072dfbd 372 FUNC GLOBAL DEFAULT 12 device_class_set_props_n │ │ │ │ + 18387: 00721f55 96 FUNC GLOBAL DEFAULT 12 virtio_device_ioeventfd_enabled │ │ │ │ + 18388: 007fd19d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsList │ │ │ │ + 18389: 00827e09 58 FUNC GLOBAL DEFAULT 12 qapi_free_BalloonInfo │ │ │ │ + 18390: 007c41c1 160 FUNC GLOBAL DEFAULT 12 vhdx_guid_generate │ │ │ │ 18391: 012b1f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_TIMER_IRQ_EVENT │ │ │ │ 18392: 01302c2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_LINK_DSTATE │ │ │ │ 18393: 002b9e39 168 FUNC GLOBAL DEFAULT 12 float16_to_uint16 │ │ │ │ - 18394: 007fc2d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapSha256 │ │ │ │ + 18394: 007fc2d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapSha256 │ │ │ │ 18395: 012024b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bfmlal_idx │ │ │ │ 18396: 0130153e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_ACPI_INDEX_WRITE_DSTATE │ │ │ │ 18397: 01302716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_RESET_DSTATE │ │ │ │ 18398: 012b7de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUNSTATE_SET_EVENT │ │ │ │ - 18399: 007f0215 1908 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_compat │ │ │ │ + 18399: 007f021d 1908 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_compat │ │ │ │ 18400: 0048428d 84 FUNC GLOBAL DEFAULT 12 omap_mmc_set_clk │ │ │ │ - 18401: 007fc0f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdgeList │ │ │ │ + 18401: 007fc0f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdgeList │ │ │ │ 18402: 006815f9 104 FUNC GLOBAL DEFAULT 12 gen_neon_uqshl │ │ │ │ 18403: 0060fc3d 244 FUNC GLOBAL DEFAULT 12 helper_neon_unarrow_sat8 │ │ │ │ 18404: 01303160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_PIN_STATE_DSTATE │ │ │ │ 18405: 012a30f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_HANDSHAKE_EVENT │ │ │ │ 18406: 013029dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_SET_VALUE_DSTATE │ │ │ │ - 18407: 00a646b8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT_SETTID │ │ │ │ - 18408: 008839f5 92 FUNC GLOBAL DEFAULT 12 rcu_add_force_rcu_notifier │ │ │ │ + 18407: 00a646d0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT_SETTID │ │ │ │ + 18408: 008839fd 92 FUNC GLOBAL DEFAULT 12 rcu_add_force_rcu_notifier │ │ │ │ 18409: 002f0b2d 42 FUNC GLOBAL DEFAULT 12 v9fs_path_free │ │ │ │ 18410: 00397e0d 156 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_error │ │ │ │ 18411: 00298089 260 FUNC GLOBAL DEFAULT 12 disas │ │ │ │ 18412: 0056587d 16 FUNC GLOBAL DEFAULT 12 postcopy_infrastructure_init │ │ │ │ 18413: 013017e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_PORT_DSTATE │ │ │ │ - 18414: 008394d1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_colo_status │ │ │ │ + 18414: 008394d9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_colo_status │ │ │ │ 18415: 012b8cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_NOTDIRTY_SET_DIRTY_EVENT │ │ │ │ - 18416: 007fd20d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsGluster │ │ │ │ + 18416: 007fd215 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsGluster │ │ │ │ 18417: 01301be6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPTI_DSTATE │ │ │ │ 18418: 01301f22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CFG_MEM_READB_DSTATE │ │ │ │ 18419: 0032b68d 8 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_out │ │ │ │ - 18420: 009fa9e8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_10_0_len │ │ │ │ + 18420: 009faa00 4 OBJECT GLOBAL DEFAULT 14 hw_compat_10_0_len │ │ │ │ 18421: 0043a36d 52 FUNC GLOBAL DEFAULT 12 nvme_nguid_is_null │ │ │ │ 18422: 00333de1 8 FUNC GLOBAL DEFAULT 12 machine_require_guest_memfd │ │ │ │ 18423: 00537e45 16 FUNC GLOBAL DEFAULT 12 get_system_memory │ │ │ │ 18424: 00659d71 420 FUNC GLOBAL DEFAULT 12 smmu_ptw │ │ │ │ 18425: 012b00a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_JUMP_EVENT │ │ │ │ 18426: 012bb55c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DISPLAY_UPDATE_EVENT │ │ │ │ 18427: 01302ad2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_BAUD_DSTATE │ │ │ │ 18428: 002bbaf1 324 FUNC GLOBAL DEFAULT 12 int64_to_float32_scalbn │ │ │ │ 18429: 00333e41 28 FUNC GLOBAL DEFAULT 12 machine_class_default_cpu_type │ │ │ │ 18430: 01179548 12 OBJECT GLOBAL DEFAULT 21 KeyValueKind_lookup │ │ │ │ - 18431: 0084dfed 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue │ │ │ │ + 18431: 0084dff5 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue │ │ │ │ 18432: 004dce05 48 FUNC GLOBAL DEFAULT 12 vfio_migration_active │ │ │ │ 18433: 01302642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_CC_FAILED_DSTATE │ │ │ │ 18434: 0043f129 140 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_update │ │ │ │ 18435: 002e5049 164 FUNC GLOBAL DEFAULT 12 vnc_job_new │ │ │ │ 18436: 012a2fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_AUTH_METHODS_EVENT │ │ │ │ 18437: 013030da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PLACE_PAGE_DSTATE │ │ │ │ 18438: 012a41c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_REPLY_EVENT │ │ │ │ 18439: 005f4919 996 FUNC GLOBAL DEFAULT 12 define_debug_regs │ │ │ │ 18440: 0130354a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_AMEND_DSTATE │ │ │ │ 18441: 01200540 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb │ │ │ │ 18442: 012b1f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_TIMER_WRITE_EVENT │ │ │ │ - 18443: 008456ed 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties_members │ │ │ │ - 18444: 00a7e930 3 OBJECT GLOBAL DEFAULT 14 sense_code_IO_ERROR │ │ │ │ + 18443: 008456f5 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties_members │ │ │ │ + 18444: 00a7e948 3 OBJECT GLOBAL DEFAULT 14 sense_code_IO_ERROR │ │ │ │ 18445: 004dad45 424 FUNC GLOBAL DEFAULT 12 vfio_device_get_name │ │ │ │ 18446: 01213ec0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_fcvt_f16_to_f64 │ │ │ │ 18447: 012004bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrh │ │ │ │ - 18448: 00765e41 116 FUNC GLOBAL DEFAULT 12 bdrv_debug_remove_breakpoint │ │ │ │ + 18448: 00765e49 116 FUNC GLOBAL DEFAULT 12 bdrv_debug_remove_breakpoint │ │ │ │ 18449: 012b0268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_STATUS_ERROR_EVENT │ │ │ │ - 18450: 008278d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfoList │ │ │ │ + 18450: 008278e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfoList │ │ │ │ 18451: 01302818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_ENQUEUE_DSTATE │ │ │ │ 18452: 01302fbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_COMMIT_DSTATE │ │ │ │ - 18453: 00857039 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions_members │ │ │ │ + 18453: 00857041 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions_members │ │ │ │ 18454: 00588059 54 FUNC GLOBAL DEFAULT 12 qemu_send_packet │ │ │ │ 18455: 012b8bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TB_FLUSH_EVENT │ │ │ │ 18456: 013012c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_TLS_HANDSHAKE_ERR_DSTATE │ │ │ │ 18457: 01301f14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX2_MEM_WRITEB_DSTATE │ │ │ │ 18458: 012a6b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_EVENT_EVENT │ │ │ │ 18459: 012ac8f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ETX_WRITE_EVENT │ │ │ │ 18460: 0059d265 12 FUNC GLOBAL DEFAULT 12 qmp_replay_seek │ │ │ │ 18461: 012b6d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_NONE_EVENT │ │ │ │ 18462: 012b79e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_SWITCHOVER_ACK_NEEDED_EVENT │ │ │ │ - 18463: 006d85d1 210 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhb │ │ │ │ + 18463: 006d85d9 210 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhb │ │ │ │ 18464: 011f6250 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfaddh │ │ │ │ - 18465: 00776215 116 FUNC GLOBAL DEFAULT 12 replication_new │ │ │ │ + 18465: 0077621d 116 FUNC GLOBAL DEFAULT 12 replication_new │ │ │ │ 18466: 013027b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_RESET_LD_DSTATE │ │ │ │ 18467: 013022b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_IP4_FRAGMENT_DSTATE │ │ │ │ 18468: 012a88c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_CMD646_EVENT │ │ │ │ - 18469: 0081ae31 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC │ │ │ │ - 18470: 0087e1e5 16 FUNC GLOBAL DEFAULT 12 fifo8_is_full │ │ │ │ - 18471: 007f7ee1 58 FUNC GLOBAL DEFAULT 12 qapi_free_strList │ │ │ │ + 18469: 0081ae39 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC │ │ │ │ + 18470: 0087e1ed 16 FUNC GLOBAL DEFAULT 12 fifo8_is_full │ │ │ │ + 18471: 007f7ee9 58 FUNC GLOBAL DEFAULT 12 qapi_free_strList │ │ │ │ 18472: 005752dd 20 FUNC GLOBAL DEFAULT 12 failover_init_state │ │ │ │ - 18473: 006d86a5 248 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhh │ │ │ │ - 18474: 006cf699 124 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_uw │ │ │ │ + 18473: 006d86ad 248 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhh │ │ │ │ + 18474: 006cf6a1 124 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_uw │ │ │ │ 18475: 01200438 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrw │ │ │ │ - 18476: 006fc8a9 2 FUNC GLOBAL DEFAULT 12 xen_evtchn_remove_pci_device │ │ │ │ - 18477: 0085195d 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus │ │ │ │ + 18476: 006fc8b1 2 FUNC GLOBAL DEFAULT 12 xen_evtchn_remove_pci_device │ │ │ │ + 18477: 00851965 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus │ │ │ │ 18478: 01202bec 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmulh_idx_d │ │ │ │ 18479: 01302006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_LEN_DSTATE │ │ │ │ 18480: 012b40c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_START_EVENT │ │ │ │ 18481: 012ab8fc 1788 OBJECT GLOBAL DEFAULT 24 hw_net_trace_events │ │ │ │ 18482: 011f61cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfadds │ │ │ │ 18483: 0117494c 48 OBJECT GLOBAL DEFAULT 21 vfio_generic_window_address_quirk │ │ │ │ 18484: 012bac00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_OBJECT_DEL_EVENT │ │ │ │ 18485: 01302c16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_SET_DEQUEUE_DSTATE │ │ │ │ 18486: 01202cf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmulh_idx_h │ │ │ │ - 18487: 007ffbd5 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper_members │ │ │ │ + 18487: 007ffbdd 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper_members │ │ │ │ 18488: 012aee5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSIX_WRITE_CONFIG_EVENT │ │ │ │ 18489: 01303656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_QMP_SCHEMA_DSTATE │ │ │ │ - 18490: 0078c0e1 72 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdunlock │ │ │ │ - 18491: 008433cd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_get_arg_members │ │ │ │ + 18490: 0078c0e9 72 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdunlock │ │ │ │ + 18491: 008433d5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_get_arg_members │ │ │ │ 18492: 012a80f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_WRITE_EVENT │ │ │ │ - 18493: 00825c6d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_qmp_schema │ │ │ │ + 18493: 00825c75 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_qmp_schema │ │ │ │ 18494: 012bb66c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SPICE_EVENT │ │ │ │ - 18495: 006d879d 236 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhw │ │ │ │ + 18495: 006d87a5 236 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhw │ │ │ │ 18496: 00526939 60 FUNC GLOBAL DEFAULT 12 dma_acct_start │ │ │ │ 18497: 01301862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DPCD_READ_DSTATE │ │ │ │ 18498: 002b9ee1 168 FUNC GLOBAL DEFAULT 12 float16_to_uint32 │ │ │ │ 18499: 012b94d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_DISMISS_EVENT │ │ │ │ 18500: 012a5954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_IOTLB_INV_VMID_EVENT │ │ │ │ 18501: 002da319 140 FUNC GLOBAL DEFAULT 12 vnc_display_password │ │ │ │ - 18502: 008124e1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot │ │ │ │ + 18502: 008124e9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot │ │ │ │ 18503: 011d1664 1 OBJECT GLOBAL DEFAULT 24 have_vga │ │ │ │ 18504: 00421ce5 44 FUNC GLOBAL DEFAULT 12 world_free │ │ │ │ 18505: 01301f92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ETHLITE_PKT_SIZE_TOO_BIG_DSTATE │ │ │ │ 18506: 00681001 80 FUNC GLOBAL DEFAULT 12 gen_gvec_usra │ │ │ │ - 18507: 0087fc89 16 FUNC GLOBAL DEFAULT 12 qemu_find_opts_err │ │ │ │ + 18507: 0087fc91 16 FUNC GLOBAL DEFAULT 12 qemu_find_opts_err │ │ │ │ 18508: 01302f72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_MEM_TABLE_DSTATE │ │ │ │ 18509: 01202c70 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmulh_idx_s │ │ │ │ 18510: 012a7c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_CHAN_EXEC_UNDEF_EVENT │ │ │ │ - 18511: 00732eb5 292 FUNC GLOBAL DEFAULT 12 object_dynamic_cast_assert │ │ │ │ - 18512: 00861789 132 FUNC GLOBAL DEFAULT 12 visit_type_InputAxis │ │ │ │ - 18513: 0082eea1 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_wakeup │ │ │ │ + 18511: 00732ebd 292 FUNC GLOBAL DEFAULT 12 object_dynamic_cast_assert │ │ │ │ + 18512: 00861791 132 FUNC GLOBAL DEFAULT 12 visit_type_InputAxis │ │ │ │ + 18513: 0082eea9 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_wakeup │ │ │ │ 18514: 012a6734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_OVERRUN_DETECTED_EVENT │ │ │ │ 18515: 004b3de9 576 FUNC GLOBAL DEFAULT 12 usb_handle_packet │ │ │ │ - 18516: 00a7e95c 3 OBJECT GLOBAL DEFAULT 14 sense_code_RESET │ │ │ │ + 18516: 00a7e974 3 OBJECT GLOBAL DEFAULT 14 sense_code_RESET │ │ │ │ 18517: 012bba70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_LIST_EVENT │ │ │ │ 18518: 01303006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_INPUT_CHANGE_DSTATE │ │ │ │ 18519: 012b5bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_EXPIRED_EVENT │ │ │ │ 18520: 002a896d 6 FUNC GLOBAL DEFAULT 12 bfloat16_add │ │ │ │ 18521: 00aa495c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_reserved_region │ │ │ │ 18522: 013034d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_BEGIN_DSTATE │ │ │ │ 18523: 005632a5 34 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_initial │ │ │ │ - 18524: 006da849 88 FUNC GLOBAL DEFAULT 12 helper_mve_vmlasb │ │ │ │ + 18524: 006da851 88 FUNC GLOBAL DEFAULT 12 helper_mve_vmlasb │ │ │ │ 18525: 0048f4e1 120 FUNC GLOBAL DEFAULT 12 smbios_validate_table │ │ │ │ 18526: 005304a9 148 FUNC GLOBAL DEFAULT 12 memory_region_set_size │ │ │ │ 18527: 0130250e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DINO_CHIP_READ_DSTATE │ │ │ │ 18528: 011df928 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd16 │ │ │ │ 18529: 012140d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_ultoh_round_to_nearest │ │ │ │ 18530: 002c46e9 208 FUNC GLOBAL DEFAULT 12 helper_crypto_sha256h2 │ │ │ │ 18531: 012ab0ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_FORWARD_EXTI_EVENT │ │ │ │ 18532: 01302050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_82596_MEM_WRITEW_DSTATE │ │ │ │ 18533: 012ac2a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_REG_READ_EVENT │ │ │ │ 18534: 012b37c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_LOWER_HOST_IRQ_EVENT │ │ │ │ - 18535: 0075fe8d 104 FUNC GLOBAL DEFAULT 12 iothread_create │ │ │ │ - 18536: 006da8a1 108 FUNC GLOBAL DEFAULT 12 helper_mve_vmlash │ │ │ │ + 18535: 0075fe95 104 FUNC GLOBAL DEFAULT 12 iothread_create │ │ │ │ + 18536: 006da8a9 108 FUNC GLOBAL DEFAULT 12 helper_mve_vmlash │ │ │ │ 18537: 00522fdd 16 FUNC GLOBAL DEFAULT 12 vm_set_suspended │ │ │ │ 18538: 005d4e45 160 FUNC GLOBAL DEFAULT 12 helper_gvec_bitsel │ │ │ │ - 18539: 007a6f0d 436 FUNC GLOBAL DEFAULT 12 qcow2_signal_corruption │ │ │ │ + 18539: 007a6f15 436 FUNC GLOBAL DEFAULT 12 qcow2_signal_corruption │ │ │ │ 18540: 00445831 456 FUNC GLOBAL DEFAULT 12 pci_bus_get_w64_range │ │ │ │ 18541: 012bbc9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_DETECT_OPEN_MODE_EVENT │ │ │ │ 18542: 011785b0 12 OBJECT GLOBAL DEFAULT 21 ChardevBackendKind_lookup │ │ │ │ - 18543: 00826915 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_cancel │ │ │ │ + 18543: 0082691d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_cancel │ │ │ │ 18544: 012a4bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_ALLOC_EVENT │ │ │ │ 18545: 012b2f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_PARITY_EVENT │ │ │ │ 18546: 01301532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_TIMER_EXPIRED_DSTATE │ │ │ │ 18547: 012a965c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_READ_EVENT │ │ │ │ - 18548: 0085d7d5 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper │ │ │ │ + 18548: 0085d7dd 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper │ │ │ │ 18549: 0045b8c5 136 FUNC GLOBAL DEFAULT 12 scsi_req_enqueue │ │ │ │ - 18550: 007e876d 388 FUNC GLOBAL DEFAULT 12 nbd_do_establish_connection │ │ │ │ - 18551: 0084e64d 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats_schemas │ │ │ │ - 18552: 006da90d 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmlasw │ │ │ │ + 18550: 007e8775 388 FUNC GLOBAL DEFAULT 12 nbd_do_establish_connection │ │ │ │ + 18551: 0084e655 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats_schemas │ │ │ │ + 18552: 006da915 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmlasw │ │ │ │ 18553: 012a8b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KEYBOARD_SET_TRANSLATION_EVENT │ │ │ │ 18554: 005120c1 308 FUNC GLOBAL DEFAULT 12 hmp_wavcapture │ │ │ │ 18555: 012dc828 4 OBJECT GLOBAL DEFAULT 25 open_fd_hw │ │ │ │ 18556: 0130321e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_RELOAD_BEGIN_DSTATE │ │ │ │ - 18557: 00851dfd 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDescList │ │ │ │ + 18557: 00851e05 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDescList │ │ │ │ 18558: 0130222c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NFSR_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ - 18559: 00878925 16 FUNC GLOBAL DEFAULT 12 qemu_thread_naming │ │ │ │ + 18559: 0087892d 16 FUNC GLOBAL DEFAULT 12 qemu_thread_naming │ │ │ │ 18560: 0054651d 120 FUNC GLOBAL DEFAULT 12 qmp_query_cryptodev │ │ │ │ 18561: 01303db0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT64_DSTATE │ │ │ │ 18562: 005e3a0d 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_be_mmu │ │ │ │ 18563: 012b9530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_PAUSE_EVENT │ │ │ │ - 18564: 00831e51 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_expansion │ │ │ │ + 18564: 00831e59 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_expansion │ │ │ │ 18565: 005df2ed 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgb_mmu │ │ │ │ 18566: 01301382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_READ_DSTATE │ │ │ │ 18567: 0043ce15 80 FUNC GLOBAL DEFAULT 12 bcm2835_otp_set_row │ │ │ │ 18568: 00569189 112 FUNC GLOBAL DEFAULT 12 precopy_notify │ │ │ │ 18569: 01301bd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_READ_DSTATE │ │ │ │ - 18570: 00884f51 4 FUNC GLOBAL DEFAULT 12 qdist_unique_entries │ │ │ │ + 18570: 00884f59 4 FUNC GLOBAL DEFAULT 12 qdist_unique_entries │ │ │ │ 18571: 01303062 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_ENTER_DSTATE │ │ │ │ - 18572: 007b6251 152 FUNC GLOBAL DEFAULT 12 qcow2_check_fix_snapshot_table │ │ │ │ - 18573: 007d53a9 14 FUNC GLOBAL DEFAULT 12 qed_alloc_table │ │ │ │ + 18572: 007b6259 152 FUNC GLOBAL DEFAULT 12 qcow2_check_fix_snapshot_table │ │ │ │ + 18573: 007d53b1 14 FUNC GLOBAL DEFAULT 12 qed_alloc_table │ │ │ │ 18574: 012b7e20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RAM_ALLOC_SHARED_EVENT │ │ │ │ - 18575: 007fd375 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQed │ │ │ │ - 18576: 0074ac51 172 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_count_iters │ │ │ │ + 18575: 007fd37d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQed │ │ │ │ + 18576: 0074ac59 172 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_count_iters │ │ │ │ 18577: 012bb488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_TYPES_EVENT │ │ │ │ 18578: 013018ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUSH_DSTATE │ │ │ │ - 18579: 00736599 128 FUNC GLOBAL DEFAULT 12 object_property_add_enum │ │ │ │ + 18579: 007365a1 128 FUNC GLOBAL DEFAULT 12 object_property_add_enum │ │ │ │ 18580: 012a4c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRWALK_RETURN_EVENT │ │ │ │ - 18581: 00736449 104 FUNC GLOBAL DEFAULT 12 object_class_property_add_str │ │ │ │ + 18581: 00736451 104 FUNC GLOBAL DEFAULT 12 object_class_property_add_str │ │ │ │ 18582: 013023ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_PCI_RESET_DSTATE │ │ │ │ 18583: 011db518 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bitsel │ │ │ │ - 18584: 00807531 196 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags │ │ │ │ + 18584: 00807539 196 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags │ │ │ │ 18585: 005c1491 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i64_chk │ │ │ │ - 18586: 00746169 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_dgst_len │ │ │ │ + 18586: 00746171 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_dgst_len │ │ │ │ 18587: 005e8475 34 FUNC GLOBAL DEFAULT 12 qemu_plugin_bool_parse │ │ │ │ 18588: 012bb6bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_EXPIRE_PASSWORD_EVENT │ │ │ │ 18589: 0047ed29 256 FUNC GLOBAL DEFAULT 12 sdbus_write_byte │ │ │ │ 18590: 0053ab8d 408 FUNC GLOBAL DEFAULT 12 address_space_ldl_le_cached_slow │ │ │ │ 18591: 012ab2bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_READ_EVENT │ │ │ │ 18592: 0040027d 300 FUNC GLOBAL DEFAULT 12 igb_core_post_load │ │ │ │ 18593: 0130350a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_GT_TVAL_WRITE_DSTATE │ │ │ │ 18594: 00331315 60 FUNC GLOBAL DEFAULT 12 qmp_x_query_ramblock │ │ │ │ - 18595: 007f99d1 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_close_tray_arg_members │ │ │ │ + 18595: 007f99d9 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_close_tray_arg_members │ │ │ │ 18596: 00331409 156 FUNC GLOBAL DEFAULT 12 qmp_query_vm_generation_id │ │ │ │ 18597: 0060c169 104 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_s16 │ │ │ │ 18598: 013038d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SCREENDUMP_DSTATE │ │ │ │ 18599: 013023c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_MDTS_DSTATE │ │ │ │ 18600: 005d7c95 224 FUNC GLOBAL DEFAULT 12 tb_check_watchpoint │ │ │ │ 18601: 01303818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_ELEMENT_DSTATE │ │ │ │ 18602: 012b1078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_IRQ_INTX_EVENT │ │ │ │ @@ -18609,180 +18609,180 @@ │ │ │ │ 18605: 01301436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_ALLOC_IOAS_DSTATE │ │ │ │ 18606: 0052c369 94 FUNC GLOBAL DEFAULT 12 memory_region_size │ │ │ │ 18607: 012a5644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_Z2_AER915_SEND_EVENT │ │ │ │ 18608: 01302a0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_READL_INVALID_DSTATE │ │ │ │ 18609: 012b3024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_CONTROL_EVENT │ │ │ │ 18610: 012b48cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SPARSE_MMAP_ENTRY_EVENT │ │ │ │ 18611: 01302830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_UNHANDLED_CMD_DSTATE │ │ │ │ - 18612: 0073e32d 156 FUNC GLOBAL DEFAULT 12 qio_channel_null_new │ │ │ │ + 18612: 0073e335 156 FUNC GLOBAL DEFAULT 12 qio_channel_null_new │ │ │ │ 18613: 0043fb31 30 FUNC GLOBAL DEFAULT 12 msi_nr_vectors_allocated │ │ │ │ 18614: 00528cf1 22 FUNC GLOBAL DEFAULT 12 memory_mapping_list_init │ │ │ │ 18615: 005e5909 28 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchq_be │ │ │ │ 18616: 012ab22c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_UPDATE_CLOCK_EVENT │ │ │ │ - 18617: 00862f19 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa │ │ │ │ + 18617: 00862f21 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa │ │ │ │ 18618: 01303846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_AUDIODEVS_DSTATE │ │ │ │ 18619: 012b64b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_THROTTLE_SET_EVENT │ │ │ │ 18620: 011df8a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd32 │ │ │ │ 18621: 01301fee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RECEIVING_PACKET_DSTATE │ │ │ │ 18622: 012ac498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_COMPLETE_EVENT │ │ │ │ 18623: 01301f58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_POWER_WRITE_DSTATE │ │ │ │ 18624: 0130219e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_THROTTLING_TIMER_DSTATE │ │ │ │ - 18625: 0084ca75 132 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressType │ │ │ │ + 18625: 0084ca7d 132 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressType │ │ │ │ 18626: 00614555 52 FUNC GLOBAL DEFAULT 12 helper_vfp_sltos_round_to_nearest │ │ │ │ - 18627: 00883565 424 FUNC GLOBAL DEFAULT 12 drain_call_rcu │ │ │ │ + 18627: 0088356d 424 FUNC GLOBAL DEFAULT 12 drain_call_rcu │ │ │ │ 18628: 0117913c 12 OBJECT GLOBAL DEFAULT 21 ShutdownCause_lookup │ │ │ │ 18629: 013018d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_REQ_NOTIFICATION_DSTATE │ │ │ │ 18630: 00296ac9 24 FUNC GLOBAL DEFAULT 12 cpu_list_unlock │ │ │ │ 18631: 01302158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_READ_DSTATE │ │ │ │ - 18632: 00801bfd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme │ │ │ │ + 18632: 00801c05 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme │ │ │ │ 18633: 013015fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_IOTLB_INV_IOVA_DSTATE │ │ │ │ - 18634: 00827861 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPropertyList │ │ │ │ + 18634: 00827869 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPropertyList │ │ │ │ 18635: 004dd9cd 812 FUNC GLOBAL DEFAULT 12 vfio_multifd_load_state_buffer │ │ │ │ 18636: 012a43e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_START_NEGOTIATE_EVENT │ │ │ │ 18637: 002cc311 140 FUNC GLOBAL DEFAULT 12 qemu_input_queue_rel │ │ │ │ 18638: 00598d51 62 FUNC GLOBAL DEFAULT 12 can_bus_filter_match │ │ │ │ - 18639: 0072c6fd 92 FUNC GLOBAL DEFAULT 12 qbus_new │ │ │ │ + 18639: 0072c705 92 FUNC GLOBAL DEFAULT 12 qbus_new │ │ │ │ 18640: 01302652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPC_DSTATE │ │ │ │ 18641: 004451e9 228 FUNC GLOBAL DEFAULT 12 pci_device_unset_iommu_device │ │ │ │ 18642: 012b7738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_INCOMING_EVENT │ │ │ │ 18643: 012b04e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_SEG_EXT_EVENT │ │ │ │ 18644: 012a3150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ISCSI_XCOPY_EVENT │ │ │ │ 18645: 012a9b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_EOIR_WRITE_EVENT │ │ │ │ 18646: 012b3e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_CHANGE_EVENT │ │ │ │ - 18647: 007608c1 248 FUNC GLOBAL DEFAULT 12 os_daemonize │ │ │ │ + 18647: 007608c9 248 FUNC GLOBAL DEFAULT 12 os_daemonize │ │ │ │ 18648: 013022a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_CSUM_DSTATE │ │ │ │ - 18649: 0076e24d 456 FUNC GLOBAL DEFAULT 12 block_job_set_speed_locked │ │ │ │ + 18649: 0076e255 456 FUNC GLOBAL DEFAULT 12 block_job_set_speed_locked │ │ │ │ 18650: 012b8c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM16_OR_EXIT_FALLBACK_EVENT │ │ │ │ 18651: 005c0699 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i32_chk │ │ │ │ - 18652: 00896af1 84 FUNC GLOBAL DEFAULT 12 readline_init │ │ │ │ - 18653: 0085062d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfoList │ │ │ │ + 18652: 00896af9 84 FUNC GLOBAL DEFAULT 12 readline_init │ │ │ │ + 18653: 00850635 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfoList │ │ │ │ 18654: 013028e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_READ_DSTATE │ │ │ │ 18655: 012b856c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_WAKEUP_EVENT │ │ │ │ 18656: 01302f12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_DSTATE │ │ │ │ - 18657: 008784b1 328 FUNC GLOBAL DEFAULT 12 qemu_close_all_open_fd │ │ │ │ + 18657: 008784b9 328 FUNC GLOBAL DEFAULT 12 qemu_close_all_open_fd │ │ │ │ 18658: 012ab2ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_GET_NEXT_IRQ_TIME_EVENT │ │ │ │ 18659: 00553d89 44 FUNC GLOBAL DEFAULT 12 cpr_exec_has_state │ │ │ │ 18660: 012a6bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_RESET_EVENT │ │ │ │ - 18661: 0084f835 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper_members │ │ │ │ + 18661: 0084f83d 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper_members │ │ │ │ 18662: 002b9f89 168 FUNC GLOBAL DEFAULT 12 float16_to_uint64 │ │ │ │ 18663: 012bbcec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_UNMAP_EVENT │ │ │ │ - 18664: 006f1869 216 FUNC GLOBAL DEFAULT 12 helper_gvec_recps_nf_h │ │ │ │ - 18665: 00858cc9 84 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange_members │ │ │ │ + 18664: 006f1871 216 FUNC GLOBAL DEFAULT 12 helper_gvec_recps_nf_h │ │ │ │ + 18665: 00858cd1 84 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange_members │ │ │ │ 18666: 012bb4b8 116 OBJECT GLOBAL DEFAULT 24 qapi_commands_ui_trace_events_trace_events │ │ │ │ 18667: 01303882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_ATTESTATION_REPORT_DSTATE │ │ │ │ 18668: 002ff099 400 FUNC GLOBAL DEFAULT 12 bios_linker_loader_add_checksum │ │ │ │ 18669: 013020ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ERX_READ_DSTATE │ │ │ │ 18670: 0059badd 190 FUNC GLOBAL DEFAULT 12 replay_save_input_event │ │ │ │ 18671: 013014ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WRITE_RETURN_DSTATE │ │ │ │ 18672: 012bbefc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_RETURN_EVENT │ │ │ │ - 18673: 0088c961 4 FUNC GLOBAL DEFAULT 12 qemu_coroutine_get_aio_context │ │ │ │ + 18673: 0088c969 4 FUNC GLOBAL DEFAULT 12 qemu_coroutine_get_aio_context │ │ │ │ 18674: 012a5b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_PCM_STREAM_FLUSH_EVENT │ │ │ │ 18675: 01301f7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_DISABLE_DSTATE │ │ │ │ 18676: 012ac508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_RFD_EVENT │ │ │ │ - 18677: 00786911 36 FUNC GLOBAL DEFAULT 12 block_copy_call_failed │ │ │ │ - 18678: 006d2a59 152 FUNC GLOBAL DEFAULT 12 helper_mve_vandi │ │ │ │ - 18679: 006f1941 216 FUNC GLOBAL DEFAULT 12 helper_gvec_recps_nf_s │ │ │ │ - 18680: 00858b9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceId │ │ │ │ + 18677: 00786919 36 FUNC GLOBAL DEFAULT 12 block_copy_call_failed │ │ │ │ + 18678: 006d2a61 152 FUNC GLOBAL DEFAULT 12 helper_mve_vandi │ │ │ │ + 18679: 006f1949 216 FUNC GLOBAL DEFAULT 12 helper_gvec_recps_nf_s │ │ │ │ + 18680: 00858ba5 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceId │ │ │ │ 18681: 01302c42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_OPER_WRITE_DSTATE │ │ │ │ - 18682: 0087de4d 56 FUNC GLOBAL DEFAULT 12 fifo8_create │ │ │ │ + 18682: 0087de55 56 FUNC GLOBAL DEFAULT 12 fifo8_create │ │ │ │ 18683: 005f5fc1 108 FUNC GLOBAL DEFAULT 12 raw_write │ │ │ │ - 18684: 0085a995 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction │ │ │ │ - 18685: 0078b505 6 FUNC GLOBAL DEFAULT 12 bdrv_get_dirty_count │ │ │ │ + 18684: 0085a99d 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction │ │ │ │ + 18685: 0078b50d 6 FUNC GLOBAL DEFAULT 12 bdrv_get_dirty_count │ │ │ │ 18686: 01302470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_MDATA_IN_CB_DSTATE │ │ │ │ 18687: 0130247e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_APPTAG_DSTATE │ │ │ │ 18688: 012b843c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_KEYMAP_EVENT │ │ │ │ 18689: 01303136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POST_SEND_CONTROL_DSTATE │ │ │ │ 18690: 011e8cd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_shsubaddx │ │ │ │ - 18691: 00819351 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePort │ │ │ │ + 18691: 00819359 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePort │ │ │ │ 18692: 01303dce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_LIST_DSTATE │ │ │ │ - 18693: 0083cbe1 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_exit_preconfig │ │ │ │ + 18693: 0083cbe9 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_exit_preconfig │ │ │ │ 18694: 0130308e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_OUTGOING_ERROR_DSTATE │ │ │ │ - 18695: 008651c5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc_servers │ │ │ │ + 18695: 008651cd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc_servers │ │ │ │ 18696: 0060c60d 44 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_s32 │ │ │ │ 18697: 01302092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_LOCAL_MATCH_DSTATE │ │ │ │ 18698: 012b56d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_QUEUE_NOTIFY_EVENT │ │ │ │ - 18699: 00843f41 132 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterInsert │ │ │ │ + 18699: 00843f49 132 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterInsert │ │ │ │ 18700: 005deb61 104 FUNC GLOBAL DEFAULT 12 cpu_stw_mmu │ │ │ │ 18701: 0130212c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGBVF_WRN_IO_ADDR_UNKNOWN_DSTATE │ │ │ │ - 18702: 00895185 108 FUNC GLOBAL DEFAULT 12 qemu_iovec_subvec_niov │ │ │ │ + 18702: 0089518d 108 FUNC GLOBAL DEFAULT 12 qemu_iovec_subvec_niov │ │ │ │ 18703: 01301f52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_TX_DSTATE │ │ │ │ 18704: 01303208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_START_DSTATE │ │ │ │ 18705: 012b1088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_DIAG_WRITE_EVENT │ │ │ │ 18706: 0044c22d 38 FUNC GLOBAL DEFAULT 12 pcie_pri_get_req_alloc │ │ │ │ 18707: 0130338c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_LISTENER_VANISHED_DSTATE │ │ │ │ 18708: 012a3040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_CREATE_OPTS_EVENT │ │ │ │ - 18709: 0082789d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfo │ │ │ │ - 18710: 00745d89 12 FUNC GLOBAL DEFAULT 12 qio_task_set_result_pointer │ │ │ │ + 18709: 008278a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfo │ │ │ │ + 18710: 00745d91 12 FUNC GLOBAL DEFAULT 12 qio_task_set_result_pointer │ │ │ │ 18711: 00512875 192 FUNC GLOBAL DEFAULT 12 hmp_chardev_add │ │ │ │ 18712: 0032af35 10 FUNC GLOBAL DEFAULT 12 cpu_has_work │ │ │ │ 18713: 005f4d01 50 FUNC GLOBAL DEFAULT 12 compare_u64 │ │ │ │ - 18714: 00854069 520 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions_members │ │ │ │ + 18714: 00854071 520 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions_members │ │ │ │ 18715: 0047f29d 128 FUNC GLOBAL DEFAULT 12 sdbus_set_inserted │ │ │ │ 18716: 013022ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_WRITE_DSTATE │ │ │ │ 18717: 013034ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_END_DSTATE │ │ │ │ 18718: 012bbf4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_AIO_COROUTINE_ENTER_EVENT │ │ │ │ 18719: 0130272a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_DEFERRED_DSTATE │ │ │ │ - 18720: 00819a75 200 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo │ │ │ │ - 18721: 00781a05 156 FUNC GLOBAL DEFAULT 12 blk_by_dev │ │ │ │ + 18720: 00819a7d 200 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo │ │ │ │ + 18721: 00781a0d 156 FUNC GLOBAL DEFAULT 12 blk_by_dev │ │ │ │ 18722: 0055a1c1 516 FUNC GLOBAL DEFAULT 12 migrate_uri_parse │ │ │ │ 18723: 012a51d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_TIMER_RELOAD_EVENT │ │ │ │ - 18724: 006e04dd 112 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovunbb │ │ │ │ - 18725: 007c429d 86 FUNC GLOBAL DEFAULT 12 vhdx_user_visible_write │ │ │ │ + 18724: 006e04e5 112 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovunbb │ │ │ │ + 18725: 007c42a5 86 FUNC GLOBAL DEFAULT 12 vhdx_user_visible_write │ │ │ │ 18726: 005cc1d5 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ssadd_vec │ │ │ │ - 18727: 006d8c51 86 FUNC GLOBAL DEFAULT 12 helper_mve_vsub_scalarb │ │ │ │ - 18728: 00735109 136 FUNC GLOBAL DEFAULT 12 object_property_print │ │ │ │ + 18727: 006d8c59 86 FUNC GLOBAL DEFAULT 12 helper_mve_vsub_scalarb │ │ │ │ + 18728: 00735111 136 FUNC GLOBAL DEFAULT 12 object_property_print │ │ │ │ 18729: 0036bf61 10 FUNC GLOBAL DEFAULT 12 vga_dirty_log_stop │ │ │ │ - 18730: 00731485 124 FUNC GLOBAL DEFAULT 12 qdev_alias_clock │ │ │ │ + 18730: 0073148d 124 FUNC GLOBAL DEFAULT 12 qdev_alias_clock │ │ │ │ 18731: 012b8ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_RELEASE_END_EVENT │ │ │ │ 18732: 002ef97d 4 FUNC GLOBAL DEFAULT 12 pt_setxattr │ │ │ │ 18733: 013022e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_DSTATE │ │ │ │ 18734: 005e7df1 14 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_phys_addr │ │ │ │ - 18735: 006e05bd 160 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovunbh │ │ │ │ - 18736: 0087d381 244 FUNC GLOBAL DEFAULT 12 bitmap_set_atomic │ │ │ │ - 18737: 006d8ca9 108 FUNC GLOBAL DEFAULT 12 helper_mve_vsub_scalarh │ │ │ │ - 18738: 00749515 76 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_block_len │ │ │ │ + 18735: 006e05c5 160 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovunbh │ │ │ │ + 18736: 0087d389 244 FUNC GLOBAL DEFAULT 12 bitmap_set_atomic │ │ │ │ + 18737: 006d8cb1 108 FUNC GLOBAL DEFAULT 12 helper_mve_vsub_scalarh │ │ │ │ + 18738: 0074951d 76 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_block_len │ │ │ │ 18739: 013015b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_TLBI_S12_VMID_DSTATE │ │ │ │ 18740: 002b98c9 176 FUNC GLOBAL DEFAULT 12 float64_to_uint16_scalbn │ │ │ │ 18741: 01301514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_CLASS_INIT_OUT_DSTATE │ │ │ │ 18742: 004b5101 156 FUNC GLOBAL DEFAULT 12 usb_desc_init │ │ │ │ 18743: 002d5f8d 18 FUNC GLOBAL DEFAULT 12 vnc_client_error │ │ │ │ 18744: 01302b78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_DETACH_DSTATE │ │ │ │ 18745: 012bb54c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DISPLAY_UPDATE_EVENT │ │ │ │ 18746: 01303e84 0 NOTYPE GLOBAL DEFAULT 25 _end │ │ │ │ 18747: 01301edc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_WRITE_PLL_STATUS_DSTATE │ │ │ │ 18748: 012b79f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_PACKAGED_EVENT │ │ │ │ 18749: 002b3695 4352 FUNC GLOBAL DEFAULT 12 float128_div │ │ │ │ - 18750: 0071ddd5 14 FUNC GLOBAL DEFAULT 12 virtio_queue_get_num │ │ │ │ - 18751: 006d8d15 108 FUNC GLOBAL DEFAULT 12 helper_mve_vsub_scalarw │ │ │ │ - 18752: 0086e0a5 4 FUNC GLOBAL DEFAULT 12 qnull_is_equal │ │ │ │ - 18753: 00808f31 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase │ │ │ │ + 18750: 0071dddd 14 FUNC GLOBAL DEFAULT 12 virtio_queue_get_num │ │ │ │ + 18751: 006d8d1d 108 FUNC GLOBAL DEFAULT 12 helper_mve_vsub_scalarw │ │ │ │ + 18752: 0086e0ad 4 FUNC GLOBAL DEFAULT 12 qnull_is_equal │ │ │ │ + 18753: 00808f39 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase │ │ │ │ 18754: 012af234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_CLEAR_REQUEST_EVENT │ │ │ │ 18755: 012a4ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_MMAP_EVENT │ │ │ │ 18756: 012a390c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_WS_HANDSHAKE_ERR_EVENT │ │ │ │ 18757: 0032eb19 90 FUNC GLOBAL DEFAULT 12 load_elf │ │ │ │ - 18758: 007673c1 224 FUNC GLOBAL DEFAULT 12 bdrv_attach_child │ │ │ │ + 18758: 007673c9 224 FUNC GLOBAL DEFAULT 12 bdrv_attach_child │ │ │ │ 18759: 0060f16d 196 FUNC GLOBAL DEFAULT 12 helper_neon_sqrshl_b │ │ │ │ - 18760: 00806da5 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe_members │ │ │ │ + 18760: 00806dad 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe_members │ │ │ │ 18761: 0060f471 336 FUNC GLOBAL DEFAULT 12 helper_neon_sqrshl_d │ │ │ │ 18762: 012ad088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_IMS_CLEAR_SET_IMC_EVENT │ │ │ │ - 18763: 007d2b5d 228 FUNC GLOBAL DEFAULT 12 qed_read_l2_table │ │ │ │ + 18763: 007d2b65 228 FUNC GLOBAL DEFAULT 12 qed_read_l2_table │ │ │ │ 18764: 01301094 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_error_c │ │ │ │ 18765: 012ac5c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_TRANSMIT_EVENT │ │ │ │ 18766: 01301c22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_READ_DSTATE │ │ │ │ 18767: 0121425c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_shtoh_round_to_nearest │ │ │ │ 18768: 0060f2ed 196 FUNC GLOBAL DEFAULT 12 helper_neon_sqrshl_h │ │ │ │ 18769: 012a26b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_SINGLESTEP_EVENT │ │ │ │ 18770: 005ca6d1 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shli │ │ │ │ 18771: 011df820 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd64 │ │ │ │ 18772: 002c1775 84 FUNC GLOBAL DEFAULT 12 float16_silence_nan │ │ │ │ 18773: 012a8c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_WRITEREG_EVENT │ │ │ │ 18774: 013032e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_CMD_RETVAL_DSTATE │ │ │ │ 18775: 005fb029 146 FUNC GLOBAL DEFAULT 12 cpsr_read_for_spsr_elx │ │ │ │ - 18776: 0078a765 220 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_check │ │ │ │ - 18777: 006f9fa5 60 FUNC GLOBAL DEFAULT 12 helper_gvec_usmmla_b │ │ │ │ + 18776: 0078a76d 220 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_check │ │ │ │ + 18777: 006f9fad 60 FUNC GLOBAL DEFAULT 12 helper_gvec_usmmla_b │ │ │ │ 18778: 01302690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_REQ_ERROR_DSTATE │ │ │ │ 18779: 01302cb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_BITS_DSTATE │ │ │ │ 18780: 011f32e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlahb │ │ │ │ 18781: 003a463d 34 FUNC GLOBAL DEFAULT 12 gicv3_redist_update │ │ │ │ 18782: 013033d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_WAKEUP_DSTATE │ │ │ │ 18783: 01302a02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_COUNTER_INVALID_DSTATE │ │ │ │ 18784: 00536df9 156 FUNC GLOBAL DEFAULT 12 qemu_ram_msync │ │ │ │ @@ -18794,106 +18794,106 @@ │ │ │ │ 18790: 005caa19 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shls │ │ │ │ 18791: 011f325c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlahh │ │ │ │ 18792: 01302322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_INVALID_DSTATE │ │ │ │ 18793: 01303440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_DESKTOP_SIZE_DSTATE │ │ │ │ 18794: 005cab8d 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shlv │ │ │ │ 18795: 012a61b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_RESET_ALL_EVENT │ │ │ │ 18796: 011ff964 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrw_sg_uw │ │ │ │ - 18797: 007e776d 412 FUNC GLOBAL DEFAULT 12 blk_pwrite_compressed │ │ │ │ + 18797: 007e7775 412 FUNC GLOBAL DEFAULT 12 blk_pwrite_compressed │ │ │ │ 18798: 005e9a41 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_resume_cb │ │ │ │ 18799: 012b495c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_READ_EVENT │ │ │ │ 18800: 012ad268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L3_CSO_DISABLED_EVENT │ │ │ │ 18801: 012b49ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CONTAINER_DISCONNECT_EVENT │ │ │ │ 18802: 012a4140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_BLK_AIO_ATTACHED_EVENT │ │ │ │ 18803: 00392021 132 FUNC GLOBAL DEFAULT 12 ahci_init │ │ │ │ 18804: 01303896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RTC_RESET_REINJECTION_DSTATE │ │ │ │ 18805: 01301f30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_DIAG_MEM_WRITEB_DSTATE │ │ │ │ 18806: 01301ff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_PACKET_DROPPED_DSTATE │ │ │ │ 18807: 01302abe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_RESET_DSTATE │ │ │ │ - 18808: 00782a49 244 FUNC GLOBAL DEFAULT 12 blk_drain_all │ │ │ │ + 18808: 00782a51 244 FUNC GLOBAL DEFAULT 12 blk_drain_all │ │ │ │ 18809: 00658f51 140 FUNC GLOBAL DEFAULT 12 smmu_configs_inv_sid_range │ │ │ │ 18810: 006091ad 74 FUNC GLOBAL DEFAULT 12 vfp_get_fpsr │ │ │ │ 18811: 012bb52c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CLIENT_MIGRATE_INFO_EVENT │ │ │ │ 18812: 002bd405 240 FUNC GLOBAL DEFAULT 12 uint32_to_float32_scalbn │ │ │ │ 18813: 011f31d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlahw │ │ │ │ 18814: 012b9d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_JOBS_EVENT │ │ │ │ 18815: 012b0188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_EVENT │ │ │ │ 18816: 01302498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MISC_CB_DSTATE │ │ │ │ 18817: 011e378c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminb │ │ │ │ - 18818: 00730ed5 92 FUNC GLOBAL DEFAULT 12 clock_propagate │ │ │ │ - 18819: 006e6e29 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpeqh │ │ │ │ + 18818: 00730edd 92 FUNC GLOBAL DEFAULT 12 clock_propagate │ │ │ │ + 18819: 006e6e31 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpeqh │ │ │ │ 18820: 012a5a44 196 OBJECT GLOBAL DEFAULT 24 hw_audio_trace_events │ │ │ │ 18821: 006135f1 44 FUNC GLOBAL DEFAULT 12 vfp_clear_float_status_exc_flags │ │ │ │ 18822: 01183778 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_fdc_drive_type │ │ │ │ 18823: 01302cd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HUB_POWER_UP_DSTATE │ │ │ │ 18824: 012b36b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ATTACH_SPEED_EVENT │ │ │ │ 18825: 01302da4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_START_DSTATE │ │ │ │ 18826: 01302b3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_DATA_IN_DSTATE │ │ │ │ 18827: 01178ca8 12 OBJECT GLOBAL DEFAULT 21 MigrationChannelType_lookup │ │ │ │ 18828: 01301bba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_IRQ_UPDATE_DSTATE │ │ │ │ 18829: 01301838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_LAT_B_DSTATE │ │ │ │ 18830: 0059f509 5912 FUNC GLOBAL DEFAULT 12 do_common_semihosting │ │ │ │ 18831: 012b1444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_EJECTED_EVENT │ │ │ │ 18832: 012b5ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_MERGE_EVENT │ │ │ │ - 18833: 0088ac09 66 FUNC GLOBAL DEFAULT 12 qemu_aio_get │ │ │ │ - 18834: 006e7021 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpeqs │ │ │ │ + 18833: 0088ac11 66 FUNC GLOBAL DEFAULT 12 qemu_aio_get │ │ │ │ + 18834: 006e7029 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpeqs │ │ │ │ 18835: 012ad958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_IOPORT_WRITE_EVENT │ │ │ │ 18836: 012b0ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_INIT_MSG_EVENT │ │ │ │ 18837: 012a4380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_BLOCK_SIZE_EVENT │ │ │ │ 18838: 01301750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_WRITE_DSTATE │ │ │ │ 18839: 0056fe7d 36 FUNC GLOBAL DEFAULT 12 timer_put │ │ │ │ 18840: 005cd7f9 100 FUNC GLOBAL DEFAULT 12 accel_pre_resume │ │ │ │ 18841: 0031d8f9 24 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mx25l25635e │ │ │ │ 18842: 012a2f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_SOCK_CB_EVENT │ │ │ │ 18843: 002c1415 184 FUNC GLOBAL DEFAULT 12 float32_log2 │ │ │ │ 18844: 00569009 40 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_range │ │ │ │ 18845: 0031d911 24 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mx25l25635f │ │ │ │ - 18846: 00810aa1 16 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays_members │ │ │ │ + 18846: 00810aa9 16 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays_members │ │ │ │ 18847: 0130332e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUNSTATE_SET_DSTATE │ │ │ │ 18848: 013018da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_CHECK_DSTATE │ │ │ │ 18849: 0130188a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_VBE_WRITE_DSTATE │ │ │ │ 18850: 013028ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ERROR_DSTATE │ │ │ │ 18851: 0060c639 148 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_s64 │ │ │ │ - 18852: 0086e695 68 FUNC GLOBAL DEFAULT 12 qstring_new │ │ │ │ + 18852: 0086e69d 68 FUNC GLOBAL DEFAULT 12 qstring_new │ │ │ │ 18853: 013010e3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_ui_c │ │ │ │ 18854: 012a80c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPC_I2C_READ_EVENT │ │ │ │ 18855: 012adf74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQHEAD_EVENT │ │ │ │ 18856: 00546889 4 FUNC GLOBAL DEFAULT 12 cryptodev_backend_is_ready │ │ │ │ 18857: 013026d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DMA_READ_ERROR_DSTATE │ │ │ │ 18858: 005ee699 44 FUNC GLOBAL DEFAULT 12 arm_cpu_sve_finalize │ │ │ │ 18859: 01301098 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_job_c │ │ │ │ 18860: 005601e5 560 FUNC GLOBAL DEFAULT 12 multifd_send_sync_main │ │ │ │ 18861: 0033b5f9 212 FUNC GLOBAL DEFAULT 12 cxl_interleave_ways_dec │ │ │ │ 18862: 00439b1d 88 FUNC GLOBAL DEFAULT 12 nvme_ns_cleanup │ │ │ │ 18863: 011d9b34 62 OBJECT GLOBAL DEFAULT 24 WC_FULL_CONFIG_STRING │ │ │ │ 18864: 012a87e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_CB_EVENT │ │ │ │ 18865: 012a95ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_PRIO_EVENT │ │ │ │ 18866: 012aa9fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_READ_EVENT │ │ │ │ - 18867: 00a77448 2048 OBJECT GLOBAL DEFAULT 14 expand_pred_b_data │ │ │ │ + 18867: 00a77460 2048 OBJECT GLOBAL DEFAULT 14 expand_pred_b_data │ │ │ │ 18868: 01301218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_DATA_DSTATE │ │ │ │ 18869: 012ae394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_APPEND_NOT_AT_START_EVENT │ │ │ │ 18870: 013037b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ANNOUNCE_SELF_DSTATE │ │ │ │ - 18871: 0075e2dd 160 FUNC GLOBAL DEFAULT 12 qmp_block_job_finalize │ │ │ │ - 18872: 006db1ad 94 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavsh │ │ │ │ + 18871: 0075e2e5 160 FUNC GLOBAL DEFAULT 12 qmp_block_job_finalize │ │ │ │ + 18872: 006db1b5 94 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavsh │ │ │ │ 18873: 00333de9 88 FUNC GLOBAL DEFAULT 12 machine_consume_memdev │ │ │ │ - 18874: 0073bf15 104 FUNC GLOBAL DEFAULT 12 qemu_put_byte │ │ │ │ - 18875: 00732e71 66 FUNC GLOBAL DEFAULT 12 object_dynamic_cast │ │ │ │ + 18874: 0073bf1d 104 FUNC GLOBAL DEFAULT 12 qemu_put_byte │ │ │ │ + 18875: 00732e79 66 FUNC GLOBAL DEFAULT 12 object_dynamic_cast │ │ │ │ 18876: 002976d5 42 FUNC GLOBAL DEFAULT 12 target_big_endian │ │ │ │ - 18877: 0080ccfd 260 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS_members │ │ │ │ - 18878: 007814dd 120 FUNC GLOBAL DEFAULT 12 bdrv_is_root_node │ │ │ │ + 18877: 0080cd05 260 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS_members │ │ │ │ + 18878: 007814e5 120 FUNC GLOBAL DEFAULT 12 bdrv_is_root_node │ │ │ │ 18879: 012aa07c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_CLEAR_EVENT │ │ │ │ 18880: 012bb724 4 OBJECT GLOBAL DEFAULT 24 qemu_mutex_trylock_func │ │ │ │ 18881: 0130137a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_BLOCK_STATUS_PAYLOAD_COMPLIANCE_DSTATE │ │ │ │ - 18882: 0071f619 144 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_mr │ │ │ │ + 18882: 0071f621 144 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_mr │ │ │ │ 18883: 0130359c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_CLEAR_DSTATE │ │ │ │ - 18884: 006db28d 96 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavsw │ │ │ │ + 18884: 006db295 96 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavsw │ │ │ │ 18885: 002f7331 260 FUNC GLOBAL DEFAULT 12 v9fs_co_readlink │ │ │ │ - 18886: 00819135 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommon │ │ │ │ + 18886: 0081913d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommon │ │ │ │ 18887: 00541f45 16 FUNC GLOBAL DEFAULT 12 qemu_force_shutdown_requested │ │ │ │ - 18888: 0085eb59 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayEGLHeadless │ │ │ │ + 18888: 0085eb61 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayEGLHeadless │ │ │ │ 18889: 011e8de0 132 OBJECT GLOBAL DEFAULT 24 helper_info_uhadd8 │ │ │ │ 18890: 0130382e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_YANK_DSTATE │ │ │ │ 18891: 011e7bd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_sqrshr │ │ │ │ 18892: 002f75ed 192 FUNC GLOBAL DEFAULT 12 v9fs_co_utimensat │ │ │ │ 18893: 005d3d69 134 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd8 │ │ │ │ 18894: 01302d26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_PID_DSTATE │ │ │ │ 18895: 013037ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_PROPERTIES_DSTATE │ │ │ │ @@ -18910,116 +18910,116 @@ │ │ │ │ 18906: 0044a2c1 420 FUNC GLOBAL DEFAULT 12 shpc_init │ │ │ │ 18907: 0059a635 156 FUNC GLOBAL DEFAULT 12 replay_put_dword │ │ │ │ 18908: 012b6a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_NHP_RANGE_EVENT │ │ │ │ 18909: 012b64e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_PROGRESSION_EVENT │ │ │ │ 18910: 01303e40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_ENTRY_DSTATE │ │ │ │ 18911: 0130146e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_STARTUP_TPM_RESUME_DSTATE │ │ │ │ 18912: 00521fdd 220 FUNC GLOBAL DEFAULT 12 qmp_balloon │ │ │ │ - 18913: 0088eba9 604 FUNC GLOBAL DEFAULT 12 qemu_clock_get_ns │ │ │ │ + 18913: 0088ebb1 604 FUNC GLOBAL DEFAULT 12 qemu_clock_get_ns │ │ │ │ 18914: 002b86a1 200 FUNC GLOBAL DEFAULT 12 float64_to_int16_round_to_zero │ │ │ │ - 18915: 0083ba35 272 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo_members │ │ │ │ + 18915: 0083ba3d 272 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo_members │ │ │ │ 18916: 0052bfb9 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_ptr │ │ │ │ 18917: 012b8e60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_END_EVENT │ │ │ │ 18918: 012b8e30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_END_EVENT │ │ │ │ 18919: 002fc209 796 FUNC GLOBAL DEFAULT 12 aml_touuid │ │ │ │ 18920: 012ad2a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IP_ID_EVENT │ │ │ │ 18921: 013036f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CURRENT_MACHINE_DSTATE │ │ │ │ 18922: 002bbf7d 328 FUNC GLOBAL DEFAULT 12 int64_to_float64_scalbn │ │ │ │ 18923: 011837f0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_blocksize │ │ │ │ - 18924: 007e5c59 392 FUNC GLOBAL DEFAULT 12 bdrv_refresh_total_sectors │ │ │ │ - 18925: 00762b1d 60 FUNC GLOBAL DEFAULT 12 bdrv_min_mem_align │ │ │ │ - 18926: 008122f1 496 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_sync │ │ │ │ - 18927: 00829b39 204 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays │ │ │ │ + 18924: 007e5c61 392 FUNC GLOBAL DEFAULT 12 bdrv_refresh_total_sectors │ │ │ │ + 18925: 00762b25 60 FUNC GLOBAL DEFAULT 12 bdrv_min_mem_align │ │ │ │ + 18926: 008122f9 496 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_sync │ │ │ │ + 18927: 00829b41 204 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays │ │ │ │ 18928: 0130228e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_DSTATE │ │ │ │ 18929: 012b7b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_UDP_MISCOMPARE_EVENT │ │ │ │ 18930: 005e0eb5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_le_mmu │ │ │ │ 18931: 0130119a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_CLOSE_DSTATE │ │ │ │ 18932: 011dcbc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq8 │ │ │ │ - 18933: 007fcff1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRaw │ │ │ │ + 18933: 007fcff9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRaw │ │ │ │ 18934: 012b3154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_EVENT │ │ │ │ - 18935: 0087f7bd 68 FUNC GLOBAL DEFAULT 12 qemu_config_do_parse │ │ │ │ - 18936: 006d4ef5 132 FUNC GLOBAL DEFAULT 12 helper_mve_vrshlsb │ │ │ │ + 18935: 0087f7c5 68 FUNC GLOBAL DEFAULT 12 qemu_config_do_parse │ │ │ │ + 18936: 006d4efd 132 FUNC GLOBAL DEFAULT 12 helper_mve_vrshlsb │ │ │ │ 18937: 0130288a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SWITCH_DSTATE │ │ │ │ - 18938: 00819789 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVCWrapper │ │ │ │ + 18938: 00819791 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVCWrapper │ │ │ │ 18939: 012a56f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_TLBI_NH_ASID_EVENT │ │ │ │ 18940: 01302888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RPMB_READ_BLOCK_DSTATE │ │ │ │ 18941: 00538fc9 820 FUNC GLOBAL DEFAULT 12 address_space_map │ │ │ │ 18942: 011d06a4 20 OBJECT GLOBAL DEFAULT 24 passthrough_user_xattr │ │ │ │ 18943: 005e56fd 248 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchq_be_mmu │ │ │ │ 18944: 01178d2c 12 OBJECT GLOBAL DEFAULT 21 COLOMessage_lookup │ │ │ │ - 18945: 0081712d 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase │ │ │ │ + 18945: 00817135 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase │ │ │ │ 18946: 011df9ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd8 │ │ │ │ 18947: 01301e84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_READ_DSTATE │ │ │ │ 18948: 012a3200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PRW_BUFFERED_EVENT │ │ │ │ - 18949: 006d4f79 156 FUNC GLOBAL DEFAULT 12 helper_mve_vrshlsh │ │ │ │ + 18949: 006d4f81 156 FUNC GLOBAL DEFAULT 12 helper_mve_vrshlsh │ │ │ │ 18950: 0066b8c9 106 FUNC GLOBAL DEFAULT 12 armv7m_nvic_neg_prio_requested │ │ │ │ 18951: 005e833d 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_store │ │ │ │ 18952: 013018c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_COMPLETE_DSTATE │ │ │ │ 18953: 013038c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHANGE_VNC_PASSWORD_DSTATE │ │ │ │ 18954: 013023c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZASL_DSTATE │ │ │ │ - 18955: 006db369 94 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavuh │ │ │ │ - 18956: 0086e299 84 FUNC GLOBAL DEFAULT 12 qnum_get_int │ │ │ │ + 18955: 006db371 94 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavuh │ │ │ │ + 18956: 0086e2a1 84 FUNC GLOBAL DEFAULT 12 qnum_get_int │ │ │ │ 18957: 00526839 68 FUNC GLOBAL DEFAULT 12 dma_blk_read │ │ │ │ 18958: 002f8485 4 FUNC GLOBAL DEFAULT 12 qemu_mknodat │ │ │ │ 18959: 0036c885 96 FUNC GLOBAL DEFAULT 12 virtio_object_type │ │ │ │ 18960: 005cd795 100 FUNC GLOBAL DEFAULT 12 accel_setup_post │ │ │ │ 18961: 002eb31d 8 FUNC GLOBAL DEFAULT 12 gdb_qemu_exit │ │ │ │ - 18962: 007fcd99 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRbd │ │ │ │ - 18963: 00896225 14 FUNC GLOBAL DEFAULT 12 readline_set_completion_index │ │ │ │ + 18962: 007fcda1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRbd │ │ │ │ + 18963: 0089622d 14 FUNC GLOBAL DEFAULT 12 readline_set_completion_index │ │ │ │ 18964: 012ac658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_IRQ_EVENT │ │ │ │ - 18965: 00888241 572 FUNC GLOBAL DEFAULT 12 resv_region_list_insert │ │ │ │ + 18965: 00888249 572 FUNC GLOBAL DEFAULT 12 resv_region_list_insert │ │ │ │ 18966: 012b97d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_RESIZE_EVENT │ │ │ │ - 18967: 00735661 116 FUNC GLOBAL DEFAULT 12 object_new_with_props │ │ │ │ + 18967: 00735669 116 FUNC GLOBAL DEFAULT 12 object_new_with_props │ │ │ │ 18968: 01302b8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_CONFIG_DSTATE │ │ │ │ 18969: 004b35bd 8 FUNC GLOBAL DEFAULT 12 usb_packet_init │ │ │ │ 18970: 003386fd 164 FUNC GLOBAL DEFAULT 12 qdev_set_nic_properties │ │ │ │ 18971: 003e6ce9 72 FUNC GLOBAL DEFAULT 12 ne2000_setup_io │ │ │ │ - 18972: 0083b301 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_human_monitor_command_arg_members │ │ │ │ + 18972: 0083b309 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_human_monitor_command_arg_members │ │ │ │ 18973: 012adb08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LANCE_MEM_READW_EVENT │ │ │ │ 18974: 012ac838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_XSUM_STUFF_EVENT │ │ │ │ - 18975: 006d5015 148 FUNC GLOBAL DEFAULT 12 helper_mve_vrshlsw │ │ │ │ - 18976: 00735551 272 FUNC GLOBAL DEFAULT 12 object_new_with_propv │ │ │ │ + 18975: 006d501d 148 FUNC GLOBAL DEFAULT 12 helper_mve_vrshlsw │ │ │ │ + 18976: 00735559 272 FUNC GLOBAL DEFAULT 12 object_new_with_propv │ │ │ │ 18977: 012ac418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_TX_BD_BUSY_EVENT │ │ │ │ 18978: 0059dfe5 66 FUNC GLOBAL DEFAULT 12 uaccess_unlock_user │ │ │ │ 18979: 012bc01c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_RESIZE_EVENT │ │ │ │ 18980: 0052ff41 20 FUNC GLOBAL DEFAULT 12 memory_region_clear_coalescing │ │ │ │ - 18981: 006e1e71 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgeb │ │ │ │ - 18982: 006db3c9 96 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavuw │ │ │ │ + 18981: 006e1e79 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgeb │ │ │ │ + 18982: 006db3d1 96 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavuw │ │ │ │ 18983: 01301924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_FLUSH_DSTATE │ │ │ │ - 18984: 0076a0bd 160 FUNC GLOBAL DEFAULT 12 bdrv_reopen_set_read_only │ │ │ │ - 18985: 006e1ee5 114 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgeh │ │ │ │ - 18986: 0084a5d5 228 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags │ │ │ │ + 18984: 0076a0c5 160 FUNC GLOBAL DEFAULT 12 bdrv_reopen_set_read_only │ │ │ │ + 18985: 006e1eed 114 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgeh │ │ │ │ + 18986: 0084a5dd 228 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags │ │ │ │ 18987: 003ffd49 372 FUNC GLOBAL DEFAULT 12 igb_core_write │ │ │ │ 18988: 012aca48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RESET_EVENT │ │ │ │ 18989: 00300ce1 84 FUNC GLOBAL DEFAULT 12 acpi_memory_ospm_status │ │ │ │ 18990: 01303132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_REGISTER_ODP_MR_DSTATE │ │ │ │ 18991: 002bb3d9 280 FUNC GLOBAL DEFAULT 12 int64_to_float16_scalbn │ │ │ │ 18992: 0130262c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_REG_WRITE_DSTATE │ │ │ │ 18993: 00569171 20 FUNC GLOBAL DEFAULT 12 precopy_add_notifier │ │ │ │ - 18994: 00854611 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_acpi_device_ost │ │ │ │ + 18994: 00854619 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_acpi_device_ost │ │ │ │ 18995: 005e1841 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_be │ │ │ │ 18996: 012a42f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SEND_REQUEST_EVENT │ │ │ │ - 18997: 0074393d 200 FUNC GLOBAL DEFAULT 12 qio_channel_preadv │ │ │ │ + 18997: 00743945 200 FUNC GLOBAL DEFAULT 12 qio_channel_preadv │ │ │ │ 18998: 012b4bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_WRITE_EVENT │ │ │ │ 18999: 012a730c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DPCD_READ_EVENT │ │ │ │ - 19000: 0087387d 94 FUNC GLOBAL DEFAULT 12 qemu_accept │ │ │ │ + 19000: 00873885 94 FUNC GLOBAL DEFAULT 12 qemu_accept │ │ │ │ 19001: 005d7d75 172 FUNC GLOBAL DEFAULT 12 cpu_io_recompile │ │ │ │ - 19002: 00792bfd 184 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_from │ │ │ │ + 19002: 00792c05 184 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_from │ │ │ │ 19003: 01303daa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_STR_DSTATE │ │ │ │ - 19004: 008544b1 192 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo │ │ │ │ + 19004: 008544b9 192 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo │ │ │ │ 19005: 011fc5d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminab │ │ │ │ 19006: 01302116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_DSTATE │ │ │ │ 19007: 012a4350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_READONLY_EVENT │ │ │ │ - 19008: 006e1f59 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgew │ │ │ │ + 19008: 006e1f61 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgew │ │ │ │ 19009: 01301c2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_NMIAR1_READ_DSTATE │ │ │ │ 19010: 012b72f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_EVENT │ │ │ │ 19011: 013035a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_REMOVE_DSTATE │ │ │ │ - 19012: 00781555 76 FUNC GLOBAL DEFAULT 12 blk_legacy_dinfo │ │ │ │ + 19012: 0078155d 76 FUNC GLOBAL DEFAULT 12 blk_legacy_dinfo │ │ │ │ 19013: 012b70d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_EVENT │ │ │ │ - 19014: 007fb575 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Wrapper │ │ │ │ + 19014: 007fb57d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Wrapper │ │ │ │ 19015: 0130380e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRACE_EVENT_GET_STATE_DSTATE │ │ │ │ 19016: 005d1771 128 FUNC GLOBAL DEFAULT 12 helper_gvec_sar16i │ │ │ │ 19017: 011fc550 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminah │ │ │ │ 19018: 013025c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_WRITE_SAME_DSTATE │ │ │ │ 19019: 01301c0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_READ_DSTATE │ │ │ │ 19020: 012bc638 4 OBJECT GLOBAL DEFAULT 25 using_dbus_display │ │ │ │ 19021: 013031f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_ERROR_DSTATE │ │ │ │ @@ -19028,116 +19028,116 @@ │ │ │ │ 19024: 01302bbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FSZREG_READ_DSTATE │ │ │ │ 19025: 012a3700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_YIELD_IN_FLIGHT_EVENT │ │ │ │ 19026: 01301e10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_RESET_DSTATE │ │ │ │ 19027: 012b4e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_READ_CONFIG_EVENT │ │ │ │ 19028: 011de0ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqv │ │ │ │ 19029: 00575f51 92 FUNC GLOBAL DEFAULT 12 qmp_xen_set_replication │ │ │ │ 19030: 01301b00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_WRITE_DATA_DSTATE │ │ │ │ - 19031: 0086e0a9 112 FUNC GLOBAL DEFAULT 12 qnull_unref │ │ │ │ - 19032: 0083dccd 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevUserOptions │ │ │ │ + 19031: 0086e0b1 112 FUNC GLOBAL DEFAULT 12 qnull_unref │ │ │ │ + 19032: 0083dcd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevUserOptions │ │ │ │ 19033: 012ae994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_COPY_IN_CB_EVENT │ │ │ │ 19034: 012b6658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_FINISH_EVENT │ │ │ │ 19035: 01301a38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BUSY_DSTATE │ │ │ │ 19036: 013012a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COMMIT_ONE_ITERATION_DSTATE │ │ │ │ 19037: 005d2011 124 FUNC GLOBAL DEFAULT 12 helper_gvec_sar16v │ │ │ │ 19038: 005e1679 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_be │ │ │ │ 19039: 013012d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_RECV_EOF_DSTATE │ │ │ │ 19040: 0061431d 8 FUNC GLOBAL DEFAULT 12 helper_vfp_ultod │ │ │ │ - 19041: 006d50a9 132 FUNC GLOBAL DEFAULT 12 helper_mve_vrshlub │ │ │ │ + 19041: 006d50b1 132 FUNC GLOBAL DEFAULT 12 helper_mve_vrshlub │ │ │ │ 19042: 011fc4cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminaw │ │ │ │ 19043: 011e2478 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchw_be │ │ │ │ 19044: 012ba78c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_CONTINUE_EVENT │ │ │ │ - 19045: 0075f5b1 120 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_remove │ │ │ │ + 19045: 0075f5b9 120 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_remove │ │ │ │ 19046: 00614aa5 36 FUNC GLOBAL DEFAULT 12 helper_vfp_ultoh │ │ │ │ 19047: 00537ea9 90 FUNC GLOBAL DEFAULT 12 memory_access_size │ │ │ │ 19048: 004e0c35 68 FUNC GLOBAL DEFAULT 12 vfio_iommufd_cpr_unregister_container │ │ │ │ 19049: 012b4d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_PM_EVENT │ │ │ │ - 19050: 006d512d 156 FUNC GLOBAL DEFAULT 12 helper_mve_vrshluh │ │ │ │ + 19050: 006d5135 156 FUNC GLOBAL DEFAULT 12 helper_mve_vrshluh │ │ │ │ 19051: 012b0b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSIX_RAISE_EVENT │ │ │ │ - 19052: 0071f999 140 FUNC GLOBAL DEFAULT 12 virtio_queue_update_rings │ │ │ │ + 19052: 0071f9a1 140 FUNC GLOBAL DEFAULT 12 virtio_queue_update_rings │ │ │ │ 19053: 0130196a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XILINX_AXIDMA_LOADING_DESC_FAIL_DSTATE │ │ │ │ 19054: 0066f815 136 FUNC GLOBAL DEFAULT 12 aspeed_machine_class_init_cpus_defaults │ │ │ │ 19055: 0033662d 124 FUNC GLOBAL DEFAULT 12 qdev_get_fw_dev_path │ │ │ │ 19056: 012a94fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SYSREG_READ_EVENT │ │ │ │ 19057: 005ca79d 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shri │ │ │ │ 19058: 013019a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_SET_IRQ_RAISE_DSTATE │ │ │ │ 19059: 006146e5 6 FUNC GLOBAL DEFAULT 12 helper_vfp_ultos │ │ │ │ - 19060: 006972b1 64 FUNC GLOBAL DEFAULT 12 gen_lookup_tb │ │ │ │ - 19061: 0075c159 2996 FUNC GLOBAL DEFAULT 12 qmp_transaction │ │ │ │ + 19060: 006972e9 64 FUNC GLOBAL DEFAULT 12 gen_lookup_tb │ │ │ │ + 19061: 0075c161 2996 FUNC GLOBAL DEFAULT 12 qmp_transaction │ │ │ │ 19062: 013020f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_CHECK_DSTATE │ │ │ │ - 19063: 00856615 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions │ │ │ │ + 19063: 0085661d 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions │ │ │ │ 19064: 005cee71 640 FUNC GLOBAL DEFAULT 12 cpu_exec_step_atomic │ │ │ │ 19065: 01302928 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_READ_DSTATE │ │ │ │ 19066: 012a74bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_CLIENT_CAPABILITIES_UNSUPPORTED_BY_REVISION_EVENT │ │ │ │ 19067: 011dd9b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar16i │ │ │ │ 19068: 012a64a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDC_IOPORT_READ_EVENT │ │ │ │ 19069: 012b1138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSED_EVENT │ │ │ │ 19070: 01302a52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_SQ_NOT_DELETED_DSTATE │ │ │ │ 19071: 005caa5d 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrs │ │ │ │ 19072: 013011c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_RESTART_COROUTINE_DSTATE │ │ │ │ - 19073: 006d51c9 148 FUNC GLOBAL DEFAULT 12 helper_mve_vrshluw │ │ │ │ + 19073: 006d51d1 148 FUNC GLOBAL DEFAULT 12 helper_mve_vrshluw │ │ │ │ 19074: 005e8325 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_size_shift │ │ │ │ 19075: 011ec2fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpleh │ │ │ │ 19076: 005cabf1 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrv │ │ │ │ 19077: 012ab65c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFSR_EVENT │ │ │ │ - 19078: 0088e995 320 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate_ns │ │ │ │ + 19078: 0088e99d 320 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate_ns │ │ │ │ 19079: 012bb34c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SGX_CAPABILITIES_EVENT │ │ │ │ 19080: 012a75cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_MONITORS_CONFIG_EVENT │ │ │ │ 19081: 01303788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ADD_FD_DSTATE │ │ │ │ 19082: 01302f54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_DEV_VRING_BASE_DSTATE │ │ │ │ 19083: 01302d18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_REMOTE_WAKEUP_DSTATE │ │ │ │ - 19084: 00810315 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_PENDING_arg_members │ │ │ │ + 19084: 0081031d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_PENDING_arg_members │ │ │ │ 19085: 012a5214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_RMV_READ_EVENT │ │ │ │ - 19086: 00855b3d 100 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions_members │ │ │ │ + 19086: 00855b45 100 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions_members │ │ │ │ 19087: 012ac1c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_TX_DESC_DATA_EVENT │ │ │ │ 19088: 00538df5 78 FUNC GLOBAL DEFAULT 12 address_space_unregister_map_client │ │ │ │ 19089: 005d86d9 168 FUNC GLOBAL DEFAULT 12 translator_ldl_end │ │ │ │ 19090: 011dd174 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar16v │ │ │ │ 19091: 0130190c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_WRITE_VGA_DSTATE │ │ │ │ 19092: 012a78dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_RES_DETACH_EVENT │ │ │ │ 19093: 011ec278 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmples │ │ │ │ 19094: 012ba920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COMMAND_LINE_OPTIONS_EVENT │ │ │ │ 19095: 005e213d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_le_mmu │ │ │ │ 19096: 012b2174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_USER_EVENT │ │ │ │ 19097: 012ba37c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CURRENT_MACHINE_EVENT │ │ │ │ - 19098: 00833401 1164 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo_members │ │ │ │ + 19098: 00833409 1164 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo_members │ │ │ │ 19099: 004e4d25 40 FUNC GLOBAL DEFAULT 12 vfio_user_getfds │ │ │ │ - 19100: 00894865 130 FUNC GLOBAL DEFAULT 12 gpa_tree_insert │ │ │ │ + 19100: 0089486d 130 FUNC GLOBAL DEFAULT 12 gpa_tree_insert │ │ │ │ 19101: 012b5908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_EVENT │ │ │ │ - 19102: 008461dd 64 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties_members │ │ │ │ + 19102: 008461e5 64 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties_members │ │ │ │ 19103: 0067a555 308 FUNC GLOBAL DEFAULT 12 aa32_max_features │ │ │ │ - 19104: 007fca51 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefList │ │ │ │ + 19104: 007fca59 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefList │ │ │ │ 19105: 01177c04 980 OBJECT GLOBAL DEFAULT 21 qemu_modinfo │ │ │ │ 19106: 012b0e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_READ_OVERFLOW_EVENT │ │ │ │ 19107: 013024a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ADMIN_CMD_DSTATE │ │ │ │ 19108: 012a9dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_TRIGGER_IRQ_EVENT │ │ │ │ 19109: 002c6711 252 FUNC GLOBAL DEFAULT 12 qemu_clipboard_reset_serial │ │ │ │ - 19110: 00863859 212 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions_members │ │ │ │ + 19110: 00863861 212 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions_members │ │ │ │ 19111: 005e4a11 28 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchq_le │ │ │ │ 19112: 012b8b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_REFRESH_EVENT │ │ │ │ 19113: 012b270c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_RSP_UPIU_EVENT │ │ │ │ - 19114: 007fd0a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCbw │ │ │ │ + 19114: 007fd0ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCbw │ │ │ │ 19115: 01302276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_CAN_RECV_DISABLED_DSTATE │ │ │ │ 19116: 002fa529 80 FUNC GLOBAL DEFAULT 12 aml_break │ │ │ │ 19117: 005e7f11 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_init_cb │ │ │ │ 19118: 012aabcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_DEVICE_WRITE_EVENT │ │ │ │ 19119: 00306599 444 FUNC GLOBAL DEFAULT 12 acpi_ghes_memory_errors │ │ │ │ 19120: 013028be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_TRANSFER_COMPLETED_DSTATE │ │ │ │ 19121: 01303640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_DRAM_EVENT_DSTATE │ │ │ │ 19122: 013036b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_HV_BALLOON_STATUS_REPORT_DSTATE │ │ │ │ 19123: 012a8910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_SECTOR_READ_EVENT │ │ │ │ - 19124: 00783cd5 14 FUNC GLOBAL DEFAULT 12 blk_get_aio_context │ │ │ │ + 19124: 00783cdd 14 FUNC GLOBAL DEFAULT 12 blk_get_aio_context │ │ │ │ 19125: 012aee2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_CONFIG_WRITE_EVENT │ │ │ │ - 19126: 007f8805 144 FUNC GLOBAL DEFAULT 12 visit_type_uint64List │ │ │ │ + 19126: 007f880d 144 FUNC GLOBAL DEFAULT 12 visit_type_uint64List │ │ │ │ 19127: 012af084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASTRO_CHIP_MEM_VALID_EVENT │ │ │ │ 19128: 005f3fb9 400 FUNC GLOBAL DEFAULT 12 arm_generate_debug_exceptions │ │ │ │ 19129: 0130358c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_DSTATE │ │ │ │ - 19130: 0083d9a5 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_command_line_options │ │ │ │ + 19130: 0083d9ad 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_command_line_options │ │ │ │ 19131: 0052388d 116 FUNC GLOBAL DEFAULT 12 resume_all_vcpus │ │ │ │ - 19132: 00749d5d 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_int │ │ │ │ + 19132: 00749d65 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_int │ │ │ │ 19133: 011e872c 132 OBJECT GLOBAL DEFAULT 24 helper_info_qadd8 │ │ │ │ 19134: 012b26ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UTRL_SLOT_ERROR_EVENT │ │ │ │ 19135: 013025d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_16_DSTATE │ │ │ │ 19136: 012a795c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_BACK_DETACH_EVENT │ │ │ │ 19137: 013036c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_HOTPLUGGABLE_CPUS_DSTATE │ │ │ │ 19138: 011f8248 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshlsb │ │ │ │ 19139: 012bb910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_NUMBER_EVENT │ │ │ │ @@ -19145,82 +19145,82 @@ │ │ │ │ 19141: 003ef339 72 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_packet_type │ │ │ │ 19142: 0130228c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_TCP_DSTATE │ │ │ │ 19143: 01301200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_SUBMIT_COMMAND_DSTATE │ │ │ │ 19144: 003f1215 92 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip_id │ │ │ │ 19145: 012a798c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_UNMAP_BLOB_EVENT │ │ │ │ 19146: 011f81c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshlsh │ │ │ │ 19147: 01213368 132 OBJECT GLOBAL DEFAULT 24 helper_info_vjcvt │ │ │ │ - 19148: 0085402d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfoList │ │ │ │ + 19148: 00854035 58 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfoList │ │ │ │ 19149: 00329d15 92 FUNC GLOBAL DEFAULT 12 ptimer_set_limit │ │ │ │ 19150: 012ab76c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SID_WRITE_EVENT │ │ │ │ 19151: 002c5d5d 124 FUNC GLOBAL DEFAULT 12 hmp_object_add │ │ │ │ 19152: 01302564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PCIE_RC_MSI_CLEAR_IRQ_DSTATE │ │ │ │ 19153: 011e2bb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxw_be │ │ │ │ 19154: 005cda21 236 FUNC GLOBAL DEFAULT 12 accel_ioctl_inhibit_begin │ │ │ │ 19155: 0053787d 52 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_ptr │ │ │ │ - 19156: 006f51d1 112 FUNC GLOBAL DEFAULT 12 helper_gvec_srsra_b │ │ │ │ + 19156: 006f51d9 112 FUNC GLOBAL DEFAULT 12 helper_gvec_srsra_b │ │ │ │ 19157: 005226c5 308 FUNC GLOBAL DEFAULT 12 get_boot_devices_list │ │ │ │ 19158: 012b3524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_HOLD_EVENT │ │ │ │ - 19159: 006f531d 178 FUNC GLOBAL DEFAULT 12 helper_gvec_srsra_d │ │ │ │ - 19160: 008733d9 50 FUNC GLOBAL DEFAULT 12 qemu_madvise │ │ │ │ + 19159: 006f5325 178 FUNC GLOBAL DEFAULT 12 helper_gvec_srsra_d │ │ │ │ + 19160: 008733e1 50 FUNC GLOBAL DEFAULT 12 qemu_madvise │ │ │ │ 19161: 01301af6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_RESET_KEYBOARD_DSTATE │ │ │ │ 19162: 012b473c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_REALIZE_EVENT │ │ │ │ 19163: 005118f9 112 FUNC GLOBAL DEFAULT 12 st_rate_frames_out │ │ │ │ 19164: 011f8140 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshlsw │ │ │ │ 19165: 00681a3d 144 FUNC GLOBAL DEFAULT 12 gen_sqsub_bhs │ │ │ │ 19166: 01302cdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_UNALIGNED_DSTATE │ │ │ │ - 19167: 008352e5 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_COLO_EXIT_arg_members │ │ │ │ - 19168: 006f5241 110 FUNC GLOBAL DEFAULT 12 helper_gvec_srsra_h │ │ │ │ + 19167: 008352ed 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_COLO_EXIT_arg_members │ │ │ │ + 19168: 006f5249 110 FUNC GLOBAL DEFAULT 12 helper_gvec_srsra_h │ │ │ │ 19169: 005c9c19 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ussub │ │ │ │ - 19170: 007fc709 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcow2Encryption │ │ │ │ - 19171: 0076d8b9 38 FUNC GLOBAL DEFAULT 12 bdrv_backing_chain_next │ │ │ │ + 19170: 007fc711 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcow2Encryption │ │ │ │ + 19171: 0076d8c1 38 FUNC GLOBAL DEFAULT 12 bdrv_backing_chain_next │ │ │ │ 19172: 0130370c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_LOAD_DSTATE │ │ │ │ 19173: 003ee069 148 FUNC GLOBAL DEFAULT 12 e1000x_restart_autoneg │ │ │ │ 19174: 01302b3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_XFER_DSTATE │ │ │ │ - 19175: 008327a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationInfo │ │ │ │ - 19176: 00803cd9 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermission │ │ │ │ + 19175: 008327b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationInfo │ │ │ │ + 19176: 00803ce1 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermission │ │ │ │ 19177: 012b6ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PRECOPY_COMPLETE_EVENT │ │ │ │ 19178: 013034ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_SOURCE_DSTATE │ │ │ │ 19179: 012a3ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_EXIT_EVENT │ │ │ │ - 19180: 00782f99 118 FUNC GLOBAL DEFAULT 12 blk_co_preadv │ │ │ │ + 19180: 00782fa1 118 FUNC GLOBAL DEFAULT 12 blk_co_preadv │ │ │ │ 19181: 002a8a05 136 FUNC GLOBAL DEFAULT 12 float128_sub │ │ │ │ 19182: 012b0698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_RSTATN_EVENT │ │ │ │ - 19183: 006f52b1 108 FUNC GLOBAL DEFAULT 12 helper_gvec_srsra_s │ │ │ │ + 19183: 006f52b9 108 FUNC GLOBAL DEFAULT 12 helper_gvec_srsra_s │ │ │ │ 19184: 012b2214 136 OBJECT GLOBAL DEFAULT 24 hw_tpm_trace_events │ │ │ │ 19185: 004deafd 668 FUNC GLOBAL DEFAULT 12 vfio_region_mmap │ │ │ │ - 19186: 007f86e5 142 FUNC GLOBAL DEFAULT 12 visit_type_uint16List │ │ │ │ + 19186: 007f86ed 142 FUNC GLOBAL DEFAULT 12 visit_type_uint16List │ │ │ │ 19187: 012a27e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_USAGE_EVENT │ │ │ │ 19188: 012b5738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_IOVA_RANGE_EVENT │ │ │ │ 19189: 01302038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_TX_TFD_DSTATE │ │ │ │ - 19190: 0081808d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo │ │ │ │ + 19190: 00818095 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo │ │ │ │ 19191: 012b6898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_THREAD_EXIT_EVENT │ │ │ │ 19192: 013011d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_READ_REPLY_ENTRY_FAIL_DSTATE │ │ │ │ - 19193: 00746135 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_sign │ │ │ │ + 19193: 0074613d 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_sign │ │ │ │ 19194: 01301a60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_UNMAP_FIS_ADDRESS_NULL_DSTATE │ │ │ │ 19195: 0056385d 152 FUNC GLOBAL DEFAULT 12 migrate_params_init │ │ │ │ 19196: 011e32e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminw_be │ │ │ │ 19197: 004e0c79 160 FUNC GLOBAL DEFAULT 12 vfio_iommufd_cpr_register_device │ │ │ │ - 19198: 00832899 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAlias │ │ │ │ + 19198: 008328a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAlias │ │ │ │ 19199: 01301556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_EJECTING_CPU_DSTATE │ │ │ │ 19200: 01301694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_TRANSFER_DSTATE │ │ │ │ 19201: 013025b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_MODE_SELECT_PAGE_TRUNCATED_DSTATE │ │ │ │ 19202: 00561dbd 156 FUNC GLOBAL DEFAULT 12 multifd_queue_page │ │ │ │ 19203: 002cd465 74 FUNC GLOBAL DEFAULT 12 qemu_pixman_mirror_create │ │ │ │ 19204: 003794d5 26 FUNC GLOBAL DEFAULT 12 soc_dma_reset │ │ │ │ 19205: 012b0348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_PHASE_INTERRUPT_EVENT │ │ │ │ 19206: 0033960d 408 FUNC GLOBAL DEFAULT 12 sysbus_create_varargs │ │ │ │ 19207: 01302a6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_INVALID_TRANS_CODE_DSTATE │ │ │ │ 19208: 012a5244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_FEATURES_READ_EVENT │ │ │ │ 19209: 012027cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bfdot_idx │ │ │ │ 19210: 011e2cb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxb │ │ │ │ - 19211: 00686159 88 FUNC GLOBAL DEFAULT 12 store_reg │ │ │ │ + 19211: 00686169 88 FUNC GLOBAL DEFAULT 12 store_reg │ │ │ │ 19212: 002e94bd 98 FUNC GLOBAL DEFAULT 12 gdb_write_register │ │ │ │ - 19213: 00779029 776 FUNC GLOBAL DEFAULT 12 nbd_receive_export_list │ │ │ │ + 19213: 00779031 776 FUNC GLOBAL DEFAULT 12 nbd_receive_export_list │ │ │ │ 19214: 012b8e00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_END_EVENT │ │ │ │ - 19215: 008a7199 236 FUNC GLOBAL DEFAULT 12 vduse_set_reconnect_log_file │ │ │ │ + 19215: 008a71a1 236 FUNC GLOBAL DEFAULT 12 vduse_set_reconnect_log_file │ │ │ │ 19216: 012b3ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_BAD_OFFSET_EVENT │ │ │ │ 19217: 00444361 324 FUNC GLOBAL DEFAULT 12 pci_find_bus_nr │ │ │ │ 19218: 01301fe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_MDIO_ACCESS_DSTATE │ │ │ │ 19219: 0130268c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_COMMAND_COMPLETE_DSTATE │ │ │ │ 19220: 01301168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_BREAK_DSTATE │ │ │ │ 19221: 011ed16c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpcs_scalarb │ │ │ │ 19222: 01301df0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_WRITE_DSTATE │ │ │ │ @@ -19231,681 +19231,681 @@ │ │ │ │ 19227: 0053d925 2364 FUNC GLOBAL DEFAULT 12 qdev_device_add_from_qdict │ │ │ │ 19228: 003f82bd 744 FUNC GLOBAL DEFAULT 12 e1000e_core_pci_realize │ │ │ │ 19229: 011ed0e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpcs_scalarh │ │ │ │ 19230: 011f8038 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshluh │ │ │ │ 19231: 005ddbfd 220 FUNC GLOBAL DEFAULT 12 tlb_set_page │ │ │ │ 19232: 013014fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_INVALID_REVISION_DSTATE │ │ │ │ 19233: 012b55a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_SETTING_IRQ_EVENT │ │ │ │ - 19234: 006f9615 132 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_sd │ │ │ │ + 19234: 006f961d 132 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_sd │ │ │ │ 19235: 01302c0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_ASYNC_DSTATE │ │ │ │ - 19236: 0085e66d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2 │ │ │ │ + 19236: 0085e675 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2 │ │ │ │ 19237: 012a5894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_WRITE_GERRORN_EVENT │ │ │ │ - 19238: 00819045 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfo │ │ │ │ - 19239: 00878479 54 FUNC GLOBAL DEFAULT 12 qemu_msync │ │ │ │ - 19240: 0083abe5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NameInfo │ │ │ │ + 19238: 0081904d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfo │ │ │ │ + 19239: 00878481 54 FUNC GLOBAL DEFAULT 12 qemu_msync │ │ │ │ + 19240: 0083abed 58 FUNC GLOBAL DEFAULT 12 qapi_free_NameInfo │ │ │ │ 19241: 012b76e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_END_EVENT │ │ │ │ - 19242: 006f9825 130 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_sh │ │ │ │ + 19242: 006f982d 130 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_sh │ │ │ │ 19243: 00442805 54 FUNC GLOBAL DEFAULT 12 pci_bus_irqs_cleanup │ │ │ │ 19244: 0130263c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_STOP_DSTATE │ │ │ │ - 19245: 00800ca1 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo_members │ │ │ │ - 19246: 007fcf01 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttps │ │ │ │ + 19245: 00800ca9 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo_members │ │ │ │ + 19246: 007fcf09 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttps │ │ │ │ 19247: 012ac7c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_HASH_MATCH_EVENT │ │ │ │ 19248: 01301f36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_DR_DSTATE │ │ │ │ 19249: 011ed064 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpcs_scalarw │ │ │ │ - 19250: 0082aa69 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties │ │ │ │ - 19251: 0081e691 104 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple_members │ │ │ │ + 19250: 0082aa71 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties │ │ │ │ + 19251: 0081e699 104 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple_members │ │ │ │ 19252: 01302a38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY_SEIZED_DSTATE │ │ │ │ 19253: 011f7fb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshluw │ │ │ │ 19254: 0032ba0d 96 FUNC GLOBAL DEFAULT 12 hotplug_handler_unplug_request │ │ │ │ 19255: 01302240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_STATUS_CHANGED_DSTATE │ │ │ │ 19256: 01303700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_S390X_CPU_POLARIZATION_DSTATE │ │ │ │ - 19257: 006f971d 130 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_ss │ │ │ │ - 19258: 0071ef95 56 FUNC GLOBAL DEFAULT 12 virtio_queue_get_last_avail_idx │ │ │ │ + 19257: 006f9725 130 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_ss │ │ │ │ + 19258: 0071ef9d 56 FUNC GLOBAL DEFAULT 12 virtio_queue_get_last_avail_idx │ │ │ │ 19259: 003cdc6d 6 FUNC GLOBAL DEFAULT 12 omap_clk_getrate │ │ │ │ 19260: 005a0d09 1384 FUNC GLOBAL DEFAULT 12 hmp_info_stats │ │ │ │ 19261: 01303428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_PIXEL_FORMAT_RED_DSTATE │ │ │ │ 19262: 01301378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_REQUEST_DECODE_TYPE_DSTATE │ │ │ │ 19263: 01301e76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_SET_VCO_MULTIPLIER_DSTATE │ │ │ │ 19264: 012b5c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_RESET_EVENT │ │ │ │ 19265: 0044bea9 200 FUNC GLOBAL DEFAULT 12 pcie_sync_bridge_lnk │ │ │ │ - 19266: 0078be91 80 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock_drained │ │ │ │ - 19267: 0081bfbd 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper_members │ │ │ │ + 19266: 0078be99 80 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock_drained │ │ │ │ + 19267: 0081bfc5 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper_members │ │ │ │ 19268: 005afb89 6 FUNC GLOBAL DEFAULT 12 tcg_gen_call0 │ │ │ │ 19269: 0130115e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_UNKNOWN_DSTATE │ │ │ │ 19270: 005afb91 44 FUNC GLOBAL DEFAULT 12 tcg_gen_call1 │ │ │ │ 19271: 0130257a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_MEM_READ_DSTATE │ │ │ │ 19272: 012b0b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IRQ_LOWER_EVENT │ │ │ │ 19273: 0045a879 96 FUNC GLOBAL DEFAULT 12 scsi_device_unit_attention_reported │ │ │ │ 19274: 005afbbd 108 FUNC GLOBAL DEFAULT 12 tcg_gen_call2 │ │ │ │ 19275: 002b8d99 184 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16 │ │ │ │ 19276: 01302b0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_DETACH_KERNEL_DSTATE │ │ │ │ 19277: 005afc29 112 FUNC GLOBAL DEFAULT 12 tcg_gen_call3 │ │ │ │ 19278: 005afc99 116 FUNC GLOBAL DEFAULT 12 tcg_gen_call4 │ │ │ │ - 19279: 008282b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemorySizeConfiguration │ │ │ │ + 19279: 008282b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemorySizeConfiguration │ │ │ │ 19280: 0130252e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_DATA_WRITE_DSTATE │ │ │ │ 19281: 01302f5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_LOG_BASE_DSTATE │ │ │ │ 19282: 01153c40 48 OBJECT GLOBAL DEFAULT 21 tpm_tis_memory_ops │ │ │ │ 19283: 005afd0d 120 FUNC GLOBAL DEFAULT 12 tcg_gen_call5 │ │ │ │ 19284: 013021dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L3_CSUM_VALIDATION_FAILED_DSTATE │ │ │ │ 19285: 005afd85 124 FUNC GLOBAL DEFAULT 12 tcg_gen_call6 │ │ │ │ 19286: 005b3e21 12 FUNC GLOBAL DEFAULT 12 gen_set_label │ │ │ │ - 19287: 0082611d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_pause_arg_members │ │ │ │ + 19287: 00826125 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_pause_arg_members │ │ │ │ 19288: 005afe01 128 FUNC GLOBAL DEFAULT 12 tcg_gen_call7 │ │ │ │ 19289: 0044cd01 372 FUNC GLOBAL DEFAULT 12 pcie_aer_write_config │ │ │ │ 19290: 005b18dd 106 FUNC GLOBAL DEFAULT 12 tcg_op_insert_after │ │ │ │ 19291: 012a95cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_RECOMPUTE_STATE_EVENT │ │ │ │ 19292: 00566871 288 FUNC GLOBAL DEFAULT 12 postcopy_request_shared_page │ │ │ │ 19293: 00561b79 580 FUNC GLOBAL DEFAULT 12 multifd_ram_unfill_packet │ │ │ │ 19294: 012ae8b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_CSI_EVENT │ │ │ │ 19295: 002bd951 248 FUNC GLOBAL DEFAULT 12 uint32_to_float64_scalbn │ │ │ │ - 19296: 006d2465 152 FUNC GLOBAL DEFAULT 12 helper_mve_vmvn │ │ │ │ + 19296: 006d246d 152 FUNC GLOBAL DEFAULT 12 helper_mve_vmvn │ │ │ │ 19297: 00571b5d 120 FUNC GLOBAL DEFAULT 12 qemu_loadvm_start_load_thread │ │ │ │ 19298: 005e0f8d 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_be_mmu │ │ │ │ - 19299: 00840cf9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rx_filter_arg_members │ │ │ │ + 19299: 00840d01 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rx_filter_arg_members │ │ │ │ 19300: 013035f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_START_DSTATE │ │ │ │ - 19301: 006ea5e9 428 FUNC GLOBAL DEFAULT 12 helper_mrs_banked │ │ │ │ + 19301: 006ea5f1 428 FUNC GLOBAL DEFAULT 12 helper_mrs_banked │ │ │ │ 19302: 005ca731 54 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i32 │ │ │ │ 19303: 0060bf05 42 FUNC GLOBAL DEFAULT 12 helper_neon_pmax_u16 │ │ │ │ 19304: 011f5908 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcadd270h │ │ │ │ 19305: 013011ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_RETURN_DSTATE │ │ │ │ - 19306: 00766025 6 FUNC GLOBAL DEFAULT 12 bdrv_init │ │ │ │ + 19306: 0076602d 6 FUNC GLOBAL DEFAULT 12 bdrv_init │ │ │ │ 19307: 01301730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_WRITE_DSTATE │ │ │ │ 19308: 005bfc71 16 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i64_chk │ │ │ │ 19309: 01301736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DEVICE_CREATE_DSTATE │ │ │ │ 19310: 00559c89 368 FUNC GLOBAL DEFAULT 12 migration_incoming_state_destroy │ │ │ │ 19311: 00519af9 308 FUNC GLOBAL DEFAULT 12 hmp_drive_backup │ │ │ │ 19312: 01301c9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_PMR_READ_DSTATE │ │ │ │ 19313: 01303014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_GPIO_WRITE_DSTATE │ │ │ │ 19314: 00680c01 120 FUNC GLOBAL DEFAULT 12 gen_gvec_sqdmulh_qc │ │ │ │ 19315: 00383041 168 FUNC GLOBAL DEFAULT 12 i2c_scan_bus │ │ │ │ 19316: 012b6bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_ADD_BLOCK_EVENT │ │ │ │ 19317: 013019e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_WRITE_DSTATE │ │ │ │ - 19318: 007fb40d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2 │ │ │ │ + 19318: 007fb415 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2 │ │ │ │ 19319: 004fd091 244 FUNC GLOBAL DEFAULT 12 vhost_vdpa_set_vring_ready │ │ │ │ 19320: 01214c28 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sltod │ │ │ │ 19321: 013013e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_SUCCESS_DSTATE │ │ │ │ 19322: 012b6dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_ID_FAILED_EVENT │ │ │ │ 19323: 012a4790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_MAP_DMA_EVENT │ │ │ │ 19324: 012b822c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_FILTER_EVENT │ │ │ │ - 19325: 00850c39 108 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus_members │ │ │ │ - 19326: 0073c89d 68 FUNC GLOBAL DEFAULT 12 migration_yank_iochannel │ │ │ │ + 19325: 00850c41 108 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus_members │ │ │ │ + 19326: 0073c8a5 68 FUNC GLOBAL DEFAULT 12 migration_yank_iochannel │ │ │ │ 19327: 011f5884 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcadd270s │ │ │ │ - 19328: 00861545 196 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue │ │ │ │ - 19329: 00874371 152 FUNC GLOBAL DEFAULT 12 qemu_strtod │ │ │ │ + 19328: 0086154d 196 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue │ │ │ │ + 19329: 00874379 152 FUNC GLOBAL DEFAULT 12 qemu_strtod │ │ │ │ 19330: 0121488c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sltoh │ │ │ │ 19331: 013012d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_UNREGISTER_INTERFACE_DSTATE │ │ │ │ - 19332: 007841a5 120 FUNC GLOBAL DEFAULT 12 blk_load_vmstate │ │ │ │ + 19332: 007841ad 120 FUNC GLOBAL DEFAULT 12 blk_load_vmstate │ │ │ │ 19333: 013034ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM4_FALLBACK_DSTATE │ │ │ │ - 19334: 00842821 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBarrierProperties │ │ │ │ + 19334: 00842829 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBarrierProperties │ │ │ │ 19335: 00444da5 168 FUNC GLOBAL DEFAULT 12 pci_qdev_find_device │ │ │ │ 19336: 012a45d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_READ_EVENT │ │ │ │ - 19337: 007f32a5 504 FUNC GLOBAL DEFAULT 12 qmp_device_list_properties │ │ │ │ - 19338: 0087a98d 124 FUNC GLOBAL DEFAULT 12 register_dso_module_init │ │ │ │ - 19339: 00873dd5 252 FUNC GLOBAL DEFAULT 12 qemu_strtoi │ │ │ │ + 19337: 007f32ad 504 FUNC GLOBAL DEFAULT 12 qmp_device_list_properties │ │ │ │ + 19338: 0087a995 124 FUNC GLOBAL DEFAULT 12 register_dso_module_init │ │ │ │ + 19339: 00873ddd 252 FUNC GLOBAL DEFAULT 12 qemu_strtoi │ │ │ │ 19340: 012b6558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_INIT_SHARED_EVENT │ │ │ │ 19341: 012a8810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_VIA_EVENT │ │ │ │ - 19342: 00874001 200 FUNC GLOBAL DEFAULT 12 qemu_strtol │ │ │ │ - 19343: 006e2a9d 100 FUNC GLOBAL DEFAULT 12 helper_mve_vqabsb │ │ │ │ + 19342: 00874009 200 FUNC GLOBAL DEFAULT 12 qemu_strtol │ │ │ │ + 19343: 006e2aa5 100 FUNC GLOBAL DEFAULT 12 helper_mve_vqabsb │ │ │ │ 19344: 011da698 4 OBJECT GLOBAL DEFAULT 24 autostart │ │ │ │ 19345: 012b3284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_ABORT_TASK_EVENT │ │ │ │ - 19346: 00824f69 236 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember_members │ │ │ │ + 19346: 00824f71 236 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember_members │ │ │ │ 19347: 005b7385 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st32_i64 │ │ │ │ 19348: 005d36c1 130 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus16 │ │ │ │ 19349: 012a8184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ACK_EVENT │ │ │ │ 19350: 0041f771 34 FUNC GLOBAL DEFAULT 12 desc_ring_set_ctrl │ │ │ │ 19351: 01214f40 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sltos │ │ │ │ - 19352: 00784ecd 116 FUNC GLOBAL DEFAULT 12 blk_register_buf │ │ │ │ + 19352: 00784ed5 116 FUNC GLOBAL DEFAULT 12 blk_register_buf │ │ │ │ 19353: 012a954c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ACKNOWLEDGE_IRQ_EVENT │ │ │ │ - 19354: 006f9699 132 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_ud │ │ │ │ - 19355: 007fc03d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockPermissionList │ │ │ │ - 19356: 006e2b01 140 FUNC GLOBAL DEFAULT 12 helper_mve_vqabsh │ │ │ │ + 19354: 006f96a1 132 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_ud │ │ │ │ + 19355: 007fc045 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockPermissionList │ │ │ │ + 19356: 006e2b09 140 FUNC GLOBAL DEFAULT 12 helper_mve_vqabsh │ │ │ │ 19357: 002e9711 228 FUNC GLOBAL DEFAULT 12 gdb_register_coprocessor │ │ │ │ 19358: 012bab8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_LINK_EVENT │ │ │ │ 19359: 01301d82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_WRITE_DSTATE │ │ │ │ 19360: 0130148a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_UNLOAD_DSTATE │ │ │ │ 19361: 012b6f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_INCOMING_MIGRATION_CO_POSTCOPY_END_MAIN_EVENT │ │ │ │ 19362: 0060be05 42 FUNC GLOBAL DEFAULT 12 helper_neon_pmin_u16 │ │ │ │ 19363: 012a6b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_HARD_RESET_EVENT │ │ │ │ - 19364: 006f98a9 130 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_uh │ │ │ │ + 19364: 006f98b1 130 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_uh │ │ │ │ 19365: 002da011 138 FUNC GLOBAL DEFAULT 12 vnc_sent_lossy_rect │ │ │ │ 19366: 0032ba6d 96 FUNC GLOBAL DEFAULT 12 hotplug_handler_unplug │ │ │ │ - 19367: 0081589d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_del │ │ │ │ + 19367: 008158a5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_del │ │ │ │ 19368: 013015f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_IOTLB_LOOKUP_HIT_DSTATE │ │ │ │ 19369: 012af194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_DATA_READ_EVENT │ │ │ │ 19370: 012aa85c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DJMEMC_WRITE_EVENT │ │ │ │ 19371: 003b3391 256 FUNC GLOBAL DEFAULT 12 qmp_memory_device_list │ │ │ │ 19372: 012b72a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_SIGNAL_EVENT │ │ │ │ 19373: 013016ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_ERASE_DSTATE │ │ │ │ - 19374: 007f8925 142 FUNC GLOBAL DEFAULT 12 visit_type_boolList │ │ │ │ + 19374: 007f892d 142 FUNC GLOBAL DEFAULT 12 visit_type_boolList │ │ │ │ 19375: 002bce69 220 FUNC GLOBAL DEFAULT 12 uint32_to_float16_scalbn │ │ │ │ 19376: 004b1c71 96 FUNC GLOBAL DEFAULT 12 usb_device_cancel_packet │ │ │ │ - 19377: 0073a69d 20 FUNC GLOBAL DEFAULT 12 vmstate_section_needed │ │ │ │ - 19378: 006f97a1 130 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_us │ │ │ │ + 19377: 0073a6a5 20 FUNC GLOBAL DEFAULT 12 vmstate_section_needed │ │ │ │ + 19378: 006f97a9 130 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_us │ │ │ │ 19379: 01301e5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_CFG_SEC_RESP_DSTATE │ │ │ │ - 19380: 006e2b8d 136 FUNC GLOBAL DEFAULT 12 helper_mve_vqabsw │ │ │ │ - 19381: 0081f861 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsPskProperties │ │ │ │ + 19380: 006e2b95 136 FUNC GLOBAL DEFAULT 12 helper_mve_vqabsw │ │ │ │ + 19381: 0081f869 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsPskProperties │ │ │ │ 19382: 01301b6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ROUTER_END_NOTIFY_DSTATE │ │ │ │ 19383: 005c9015 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i32 │ │ │ │ 19384: 011dbee4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs16 │ │ │ │ 19385: 012ab47c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SBC_HANDLE_CMD_EVENT │ │ │ │ 19386: 012deea4 4 OBJECT GLOBAL DEFAULT 25 smbios_table_cnt │ │ │ │ 19387: 01303196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_CONTINUED_DSTATE │ │ │ │ 19388: 0041f921 4 FUNC GLOBAL DEFAULT 12 fp_port_get_name │ │ │ │ 19389: 00576125 1424 FUNC GLOBAL DEFAULT 12 migrate_start_colo_process │ │ │ │ - 19390: 006e1271 94 FUNC GLOBAL DEFAULT 12 helper_mve_vdwdupb │ │ │ │ + 19390: 006e1279 94 FUNC GLOBAL DEFAULT 12 helper_mve_vdwdupb │ │ │ │ 19391: 002b8e51 180 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32 │ │ │ │ 19392: 012b1038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_UNHANDLED_WRITE_EVENT │ │ │ │ - 19393: 0070cd2d 252 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_stop │ │ │ │ - 19394: 00783821 74 FUNC GLOBAL DEFAULT 12 blk_co_getlength │ │ │ │ + 19393: 0070cd35 252 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_stop │ │ │ │ + 19394: 00783829 74 FUNC GLOBAL DEFAULT 12 blk_co_getlength │ │ │ │ 19395: 012bb004 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_accelerator_trace_events_trace_events │ │ │ │ 19396: 0130206e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ERROR_DSTATE │ │ │ │ - 19397: 006e12d1 128 FUNC GLOBAL DEFAULT 12 helper_mve_vdwduph │ │ │ │ + 19397: 006e12d9 128 FUNC GLOBAL DEFAULT 12 helper_mve_vdwduph │ │ │ │ 19398: 01301e64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_TRANSLATE_DSTATE │ │ │ │ - 19399: 0086eb45 42 FUNC GLOBAL DEFAULT 12 qdict_put_str │ │ │ │ + 19399: 0086eb4d 42 FUNC GLOBAL DEFAULT 12 qdict_put_str │ │ │ │ 19400: 01303258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QTAILQ_END_DSTATE │ │ │ │ 19401: 012bab0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ANNOUNCE_SELF_EVENT │ │ │ │ 19402: 012b7c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_GET_DWORD_EVENT │ │ │ │ 19403: 01301bd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_READ_DSTATE │ │ │ │ 19404: 0067db29 154 FUNC GLOBAL DEFAULT 12 gen_ushl_i32 │ │ │ │ 19405: 011db8b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus16 │ │ │ │ 19406: 005e7ec5 56 FUNC GLOBAL DEFAULT 12 qemu_plugin_update_ns │ │ │ │ - 19407: 0074594d 160 FUNC GLOBAL DEFAULT 12 qio_task_new │ │ │ │ + 19407: 00745955 160 FUNC GLOBAL DEFAULT 12 qio_task_new │ │ │ │ 19408: 005af1e5 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i128 │ │ │ │ - 19409: 006f4a31 112 FUNC GLOBAL DEFAULT 12 helper_gvec_ssra_b │ │ │ │ - 19410: 008a25d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_EvtchnInfoList │ │ │ │ - 19411: 009fa9e4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_2_len │ │ │ │ + 19409: 006f4a39 112 FUNC GLOBAL DEFAULT 12 helper_gvec_ssra_b │ │ │ │ + 19410: 008a25d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_EvtchnInfoList │ │ │ │ + 19411: 009fa9fc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_2_len │ │ │ │ 19412: 002ef875 126 FUNC GLOBAL DEFAULT 12 local_getxattr_nofollow │ │ │ │ - 19413: 006f4b79 146 FUNC GLOBAL DEFAULT 12 helper_gvec_ssra_d │ │ │ │ + 19413: 006f4b81 146 FUNC GLOBAL DEFAULT 12 helper_gvec_ssra_d │ │ │ │ 19414: 0130111c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_DSTATE │ │ │ │ 19415: 012a44ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PR_MANAGER_RUN_EVENT │ │ │ │ - 19416: 0082d239 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionType │ │ │ │ + 19416: 0082d241 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionType │ │ │ │ 19417: 012b97c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_RESIZE_EVENT │ │ │ │ - 19418: 00889c19 30 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec │ │ │ │ - 19419: 0088b4f5 18 FUNC GLOBAL DEFAULT 12 aio_notify_accept │ │ │ │ + 19418: 00889c21 30 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec │ │ │ │ + 19419: 0088b4fd 18 FUNC GLOBAL DEFAULT 12 aio_notify_accept │ │ │ │ 19420: 01301bb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ACKNOWLEDGE_IRQ_DSTATE │ │ │ │ 19421: 012ba1bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BALLOON_EVENT │ │ │ │ - 19422: 006f4aa1 104 FUNC GLOBAL DEFAULT 12 helper_gvec_ssra_h │ │ │ │ - 19423: 008723f5 200 FUNC GLOBAL DEFAULT 12 qdict_extract_subqdict │ │ │ │ + 19422: 006f4aa9 104 FUNC GLOBAL DEFAULT 12 helper_gvec_ssra_h │ │ │ │ + 19423: 008723fd 200 FUNC GLOBAL DEFAULT 12 qdict_extract_subqdict │ │ │ │ 19424: 01302e0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_TIMEOUT_DSTATE │ │ │ │ - 19425: 006e1351 128 FUNC GLOBAL DEFAULT 12 helper_mve_vdwdupw │ │ │ │ - 19426: 0085f199 276 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc │ │ │ │ + 19425: 006e1359 128 FUNC GLOBAL DEFAULT 12 helper_mve_vdwdupw │ │ │ │ + 19426: 0085f1a1 276 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc │ │ │ │ 19427: 01301400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PR_MANAGER_EXECUTE_DSTATE │ │ │ │ 19428: 0130179c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_CAN_RECEIVE_DSTATE │ │ │ │ - 19429: 007fc4ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNVMe │ │ │ │ + 19429: 007fc4f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNVMe │ │ │ │ 19430: 01179450 12 OBJECT GLOBAL DEFAULT 21 DisplayReloadType_lookup │ │ │ │ 19431: 012b10a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_COMMAND_COMPLETE_EVENT │ │ │ │ - 19432: 00743805 196 FUNC GLOBAL DEFAULT 12 qio_channel_pwritev │ │ │ │ - 19433: 0078b13d 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_next │ │ │ │ + 19432: 0074380d 196 FUNC GLOBAL DEFAULT 12 qio_channel_pwritev │ │ │ │ + 19433: 0078b145 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_next │ │ │ │ 19434: 012b7ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_RAM_DEVICE_WRITE_EVENT │ │ │ │ 19435: 012aa84c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSB_READ_EVENT │ │ │ │ 19436: 012ac028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_TX_EVENT │ │ │ │ - 19437: 006f4b09 112 FUNC GLOBAL DEFAULT 12 helper_gvec_ssra_s │ │ │ │ + 19437: 006f4b11 112 FUNC GLOBAL DEFAULT 12 helper_gvec_ssra_s │ │ │ │ 19438: 00441e05 100 FUNC GLOBAL DEFAULT 12 pci_bar │ │ │ │ 19439: 0053a731 340 FUNC GLOBAL DEFAULT 12 address_space_read_cached_slow │ │ │ │ 19440: 013033f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_MECH_CHOOSE_DSTATE │ │ │ │ 19441: 01301c84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_WRITE_DSTATE │ │ │ │ 19442: 012a762c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SOFT_RESET_EVENT │ │ │ │ 19443: 012b01e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_ABORT_EVENT │ │ │ │ 19444: 012a89b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_IOPORT_WRITE_EVENT │ │ │ │ 19445: 00570a89 208 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_recv_bitmap │ │ │ │ 19446: 012b0b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_READL_EVENT │ │ │ │ 19447: 0130116e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_STEPPING_DSTATE │ │ │ │ 19448: 002a95d9 224 FUNC GLOBAL DEFAULT 12 float64r32_mul │ │ │ │ 19449: 005d3949 128 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus32 │ │ │ │ - 19450: 0089f8d1 188 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo │ │ │ │ - 19451: 0083ae01 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfoList │ │ │ │ + 19450: 0089f8d9 188 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo │ │ │ │ + 19451: 0083ae09 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfoList │ │ │ │ 19452: 00496989 156 FUNC GLOBAL DEFAULT 12 ssi_get_cs │ │ │ │ 19453: 01205634 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssra_b │ │ │ │ 19454: 01301f08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_LED_MEM_WRITEW_DSTATE │ │ │ │ - 19455: 00869235 148 FUNC GLOBAL DEFAULT 12 visit_type_int │ │ │ │ + 19455: 0086923d 148 FUNC GLOBAL DEFAULT 12 visit_type_int │ │ │ │ 19456: 012b988c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_EXPORTS_EVENT │ │ │ │ 19457: 012054a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssra_d │ │ │ │ 19458: 013020a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MII_WRITE_DSTATE │ │ │ │ 19459: 005f84d9 72 FUNC GLOBAL DEFAULT 12 define_arm_cp_regs_len │ │ │ │ - 19460: 006f64c9 104 FUNC GLOBAL DEFAULT 12 helper_gvec_clt0_b │ │ │ │ + 19460: 006f64d1 104 FUNC GLOBAL DEFAULT 12 helper_gvec_clt0_b │ │ │ │ 19461: 01302842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_READ_DSTATE │ │ │ │ 19462: 0120d50c 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha512su0 │ │ │ │ 19463: 01178a68 12 OBJECT GLOBAL DEFAULT 21 S390CpuEntitlement_lookup │ │ │ │ 19464: 012055b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssra_h │ │ │ │ - 19465: 0080aa09 448 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd_members │ │ │ │ - 19466: 00776289 40 FUNC GLOBAL DEFAULT 12 replication_remove │ │ │ │ + 19465: 0080aa11 448 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd_members │ │ │ │ + 19466: 00776291 40 FUNC GLOBAL DEFAULT 12 replication_remove │ │ │ │ 19467: 0120d488 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha512su1 │ │ │ │ - 19468: 0079c3b1 244 FUNC GLOBAL DEFAULT 12 bdrv_query_image_info │ │ │ │ + 19468: 0079c3b9 244 FUNC GLOBAL DEFAULT 12 bdrv_query_image_info │ │ │ │ 19469: 012a4e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LCREATE_EVENT │ │ │ │ 19470: 002baf21 168 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16 │ │ │ │ 19471: 005c61a1 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i64 │ │ │ │ - 19472: 007aa0ad 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_flush │ │ │ │ - 19473: 0083f9f9 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options │ │ │ │ + 19472: 007aa0b5 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_flush │ │ │ │ + 19473: 0083fa01 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options │ │ │ │ 19474: 012a93ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_XIVE_CPU_CONNECT_EVENT │ │ │ │ 19475: 01178ab4 12 OBJECT GLOBAL DEFAULT 21 SmbiosEntryPointType_lookup │ │ │ │ 19476: 005e9815 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_syscall_ret │ │ │ │ - 19477: 007d2261 706 FUNC GLOBAL DEFAULT 12 qed_find_cluster │ │ │ │ - 19478: 00737c79 20 FUNC GLOBAL DEFAULT 12 migration_rate_get │ │ │ │ - 19479: 006f66f1 104 FUNC GLOBAL DEFAULT 12 helper_gvec_clt0_h │ │ │ │ - 19480: 0071dd81 62 FUNC GLOBAL DEFAULT 12 virtio_queue_set_num │ │ │ │ + 19477: 007d2269 706 FUNC GLOBAL DEFAULT 12 qed_find_cluster │ │ │ │ + 19478: 00737c81 20 FUNC GLOBAL DEFAULT 12 migration_rate_get │ │ │ │ + 19479: 006f66f9 104 FUNC GLOBAL DEFAULT 12 helper_gvec_clt0_h │ │ │ │ + 19480: 0071dd89 62 FUNC GLOBAL DEFAULT 12 virtio_queue_set_num │ │ │ │ 19481: 012ae7b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_MASKED_EVENT │ │ │ │ 19482: 011dbe60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs32 │ │ │ │ 19483: 01302162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSIX_USE_VECTOR_FAIL_DSTATE │ │ │ │ 19484: 01301174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_EXITING_DSTATE │ │ │ │ 19485: 012b4a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOMMU_MAP_NOTIFY_EVENT │ │ │ │ 19486: 01202a60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xar_d │ │ │ │ 19487: 01301c9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_MAINTENANCE_IRQ_DSTATE │ │ │ │ 19488: 012a3c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_NEW_SERVER_EVENT │ │ │ │ 19489: 012b9bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_UNCORRECTABLE_ERRORS_EVENT │ │ │ │ 19490: 004c9501 24 FUNC GLOBAL DEFAULT 12 xhci_set_flag │ │ │ │ 19491: 0120552c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssra_s │ │ │ │ 19492: 012a5fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_ISMCTRL_WRITE_EVENT │ │ │ │ 19493: 00536975 128 FUNC GLOBAL DEFAULT 12 qemu_minrampagesize │ │ │ │ 19494: 004da9b5 244 FUNC GLOBAL DEFAULT 12 vfio_device_get_region_info │ │ │ │ - 19495: 0072b755 372 FUNC GLOBAL DEFAULT 12 gpa2hva │ │ │ │ + 19495: 0072b75d 372 FUNC GLOBAL DEFAULT 12 gpa2hva │ │ │ │ 19496: 01301d1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_GET_IRQ_DELIVERED_DSTATE │ │ │ │ 19497: 013026a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_PHASE_JUMP_DSTATE │ │ │ │ 19498: 01303706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_DELETE_DSTATE │ │ │ │ - 19499: 007c02c9 64 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_export │ │ │ │ + 19499: 007c02d1 64 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_export │ │ │ │ 19500: 012b3864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_NAK_EVENT │ │ │ │ 19501: 0051a425 148 FUNC GLOBAL DEFAULT 12 hmp_block_resize │ │ │ │ 19502: 012ae9c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_DATA_CB_EVENT │ │ │ │ 19503: 012b0a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_GET_NEXT_SG_ELEM_EVENT │ │ │ │ 19504: 01301a4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_MISMATCH_DSTATE │ │ │ │ 19505: 002b2a49 256 FUNC GLOBAL DEFAULT 12 float32_div │ │ │ │ - 19506: 007afc5d 244 FUNC GLOBAL DEFAULT 12 qcow2_process_discards │ │ │ │ - 19507: 0088c1cd 60 FUNC GLOBAL DEFAULT 12 qemu_bh_new_full │ │ │ │ + 19506: 007afc65 244 FUNC GLOBAL DEFAULT 12 qcow2_process_discards │ │ │ │ + 19507: 0088c1d5 60 FUNC GLOBAL DEFAULT 12 qemu_bh_new_full │ │ │ │ 19508: 011db830 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus32 │ │ │ │ 19509: 012ab5fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_ECR1_EVENT │ │ │ │ 19510: 00561ecd 164 FUNC GLOBAL DEFAULT 12 multifd_ram_flush_and_sync │ │ │ │ 19511: 012b8f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_PSCI_CALL_EVENT │ │ │ │ - 19512: 0087df99 92 FUNC GLOBAL DEFAULT 12 fifo8_pop │ │ │ │ + 19512: 0087dfa1 92 FUNC GLOBAL DEFAULT 12 fifo8_pop │ │ │ │ 19513: 002f9cc5 152 FUNC GLOBAL DEFAULT 12 aml_name │ │ │ │ - 19514: 0077aa9d 146 FUNC GLOBAL DEFAULT 12 scsi_convert_sense │ │ │ │ - 19515: 00846ce9 116 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties_members │ │ │ │ + 19514: 0077aaa5 146 FUNC GLOBAL DEFAULT 12 scsi_convert_sense │ │ │ │ + 19515: 00846cf1 116 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties_members │ │ │ │ 19516: 0043fddd 100 FUNC GLOBAL DEFAULT 12 msix_get_message │ │ │ │ 19517: 005e0b31 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_le │ │ │ │ 19518: 01302ec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_FLUSH_REQUEST_DSTATE │ │ │ │ 19519: 002eae91 16 FUNC GLOBAL DEFAULT 12 gdb_put_buffer │ │ │ │ 19520: 0130125c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PWRITE_ZEROES_DSTATE │ │ │ │ 19521: 013030ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_DEST_INIT_DSTATE │ │ │ │ 19522: 013017fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_DSTATE │ │ │ │ 19523: 013033f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_START_DSTATE │ │ │ │ 19524: 012a8acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_RESET_EVENT │ │ │ │ - 19525: 006e06fd 268 FUNC GLOBAL DEFAULT 12 helper_mve_vshlc │ │ │ │ + 19525: 006e0705 268 FUNC GLOBAL DEFAULT 12 helper_mve_vshlc │ │ │ │ 19526: 012b4c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_3C3_READ_EVENT │ │ │ │ 19527: 01206210 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_clt0_b │ │ │ │ - 19528: 0081fe8d 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow_members │ │ │ │ + 19528: 0081fe95 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow_members │ │ │ │ 19529: 00449251 484 FUNC GLOBAL DEFAULT 12 pcie_sriov_register_device │ │ │ │ 19530: 003b8685 468 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_memory_module_event │ │ │ │ 19531: 01301b9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_SET_IRQ_DSTATE │ │ │ │ 19532: 012ba1cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BALLOON_EVENT │ │ │ │ 19533: 0130269a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_DMA_DSTATE │ │ │ │ 19534: 012ab8cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_WRITE_EVENT │ │ │ │ 19535: 01301a6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_DSTATE │ │ │ │ 19536: 01301f74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_OFFSET_TO_CELL_DSTATE │ │ │ │ 19537: 0120618c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_clt0_h │ │ │ │ 19538: 01303dbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT8_DSTATE │ │ │ │ 19539: 012a6984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_RESET_EVENT │ │ │ │ 19540: 012b7d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_SET_VCPU_EVENT │ │ │ │ 19541: 012a3c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_FAIL_EVENT │ │ │ │ 19542: 012a8740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_READ_DMA_CB_AIO_EVENT │ │ │ │ - 19543: 00827f69 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfo │ │ │ │ + 19543: 00827f71 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfo │ │ │ │ 19544: 005c9079 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i64 │ │ │ │ 19545: 01301f3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_VCR_DSTATE │ │ │ │ 19546: 002cd941 696 FUNC GLOBAL DEFAULT 12 hmp_info_vnc │ │ │ │ 19547: 01301302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_PAYLOAD_DECODE_DSTATE │ │ │ │ - 19548: 006cc7cd 6512 FUNC GLOBAL DEFAULT 12 arm_v7m_cpu_do_interrupt │ │ │ │ + 19548: 006cc7d5 6512 FUNC GLOBAL DEFAULT 12 arm_v7m_cpu_do_interrupt │ │ │ │ 19549: 00613ff5 92 FUNC GLOBAL DEFAULT 12 helper_vfp_toshd_round_to_zero │ │ │ │ 19550: 01301f06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_LED_MEM_READW_DSTATE │ │ │ │ 19551: 012a996c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_RPR_READ_EVENT │ │ │ │ - 19552: 0070f341 38 FUNC GLOBAL DEFAULT 12 vfio_address_space_insert │ │ │ │ - 19553: 008288fd 528 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo_members │ │ │ │ + 19552: 0070f349 38 FUNC GLOBAL DEFAULT 12 vfio_address_space_insert │ │ │ │ + 19553: 00828905 528 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo_members │ │ │ │ 19554: 013019bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_MASTER_READ_DSTATE │ │ │ │ 19555: 002b8f05 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64 │ │ │ │ 19556: 002e9c79 2040 FUNC GLOBAL DEFAULT 12 gdb_read_byte │ │ │ │ 19557: 012b8c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM8_FALLBACK_EVENT │ │ │ │ 19558: 005e0979 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_le │ │ │ │ - 19559: 0080f5a1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevCreateOptions_base_members │ │ │ │ - 19560: 0084f9e5 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper_members │ │ │ │ + 19559: 0080f5a9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevCreateOptions_base_members │ │ │ │ + 19560: 0084f9ed 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper_members │ │ │ │ 19561: 0044b115 256 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_plug_cb │ │ │ │ 19562: 012b9680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ADD_EVENT │ │ │ │ 19563: 011e24fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchw_le │ │ │ │ 19564: 012b1fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_DUALTIMER_READ_EVENT │ │ │ │ 19565: 0059f4c1 72 FUNC GLOBAL DEFAULT 12 semihosting_arm_compatible_init │ │ │ │ 19566: 0067dc6d 158 FUNC GLOBAL DEFAULT 12 gen_ushl_i64 │ │ │ │ 19567: 01301a06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_RECV_DSTATE │ │ │ │ - 19568: 008a00ed 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_list_properties_arg_members │ │ │ │ + 19568: 008a00f5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_list_properties_arg_members │ │ │ │ 19569: 0130128a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_PROCESS_DSTATE │ │ │ │ - 19570: 007f8049 58 FUNC GLOBAL DEFAULT 12 qapi_free_int64List │ │ │ │ + 19570: 007f8051 58 FUNC GLOBAL DEFAULT 12 qapi_free_int64List │ │ │ │ 19571: 002bb909 244 FUNC GLOBAL DEFAULT 12 int16_to_float16 │ │ │ │ - 19572: 00842b69 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOMMUFDProperties │ │ │ │ + 19572: 00842b71 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOMMUFDProperties │ │ │ │ 19573: 012b66b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_TRANSFER_OUTPUT_EVENT │ │ │ │ 19574: 002bafc9 168 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32 │ │ │ │ 19575: 013038c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VNC_SERVERS_DSTATE │ │ │ │ - 19576: 0082002d 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS_members │ │ │ │ + 19576: 00820035 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS_members │ │ │ │ 19577: 01301ce8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_WRITE_XIVE_DSTATE │ │ │ │ 19578: 012b9e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_PAUSE_EVENT │ │ │ │ 19579: 01301dbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_SET_ALT_DSTATE │ │ │ │ 19580: 005e9585 160 FUNC GLOBAL DEFAULT 12 plugin_register_dyn_cond_cb__udata │ │ │ │ - 19581: 00827af5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptionsList │ │ │ │ + 19581: 00827afd 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptionsList │ │ │ │ 19582: 0043ebc5 124 FUNC GLOBAL DEFAULT 12 pcie_chassis_create │ │ │ │ 19583: 004c1ac1 452 FUNC GLOBAL DEFAULT 12 usb_ehci_realize │ │ │ │ 19584: 013027ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_TARGET_NOT_PRESENT_DSTATE │ │ │ │ - 19585: 0080ec19 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh_members │ │ │ │ + 19585: 0080ec21 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh_members │ │ │ │ 19586: 013030b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_DEL_DSTATE │ │ │ │ 19587: 01301678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_WRITEL_REG_DSTATE │ │ │ │ 19588: 012ad968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_IOPORT_READ_EVENT │ │ │ │ 19589: 012a6090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_PROGRAMMING_ZERO_TO_ONE_EVENT │ │ │ │ 19590: 01301940 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_GET_EDID_DSTATE │ │ │ │ 19591: 01301e40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_S_WRITE_DSTATE │ │ │ │ - 19592: 0082b2c1 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo │ │ │ │ + 19592: 0082b2c9 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo │ │ │ │ 19593: 01301d00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_ACK_DSTATE │ │ │ │ 19594: 013014ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CREATE_RETURN_DSTATE │ │ │ │ 19595: 004de4f9 376 FUNC GLOBAL DEFAULT 12 vfio_region_write │ │ │ │ 19596: 01301712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_ERASE_COMPLETE_DSTATE │ │ │ │ 19597: 013024a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IO_CMD_DSTATE │ │ │ │ 19598: 0036ba99 372 FUNC GLOBAL DEFAULT 12 vga_mem_readb │ │ │ │ 19599: 013036dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_WAKEUP_DSTATE │ │ │ │ - 19600: 0082543d 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject │ │ │ │ + 19600: 00825445 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject │ │ │ │ 19601: 012ace88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSIX_INIT_FAIL_EVENT │ │ │ │ 19602: 01301aa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_SET_IRQ_DSTATE │ │ │ │ 19603: 013015cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_TRANSLATE_SUCCESS_DSTATE │ │ │ │ - 19604: 0081ea55 132 FUNC GLOBAL DEFAULT 12 visit_type_MonitorMode │ │ │ │ - 19605: 0083fd41 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions │ │ │ │ + 19604: 0081ea5d 132 FUNC GLOBAL DEFAULT 12 visit_type_MonitorMode │ │ │ │ + 19605: 0083fd49 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions │ │ │ │ 19606: 012ac228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_DESC_READ_EVENT │ │ │ │ 19607: 012a3280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_COMPLETE_COMMAND_EVENT │ │ │ │ 19608: 0043b3ed 176 FUNC GLOBAL DEFAULT 12 fw_cfg_add_string │ │ │ │ - 19609: 00849159 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatusInfo │ │ │ │ - 19610: 00872619 1412 FUNC GLOBAL DEFAULT 12 qdict_crumple │ │ │ │ + 19609: 00849161 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatusInfo │ │ │ │ + 19610: 00872621 1412 FUNC GLOBAL DEFAULT 12 qdict_crumple │ │ │ │ 19611: 005d3c29 160 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus64 │ │ │ │ - 19612: 0072ec1d 80 FUNC GLOBAL DEFAULT 12 qdev_new │ │ │ │ + 19612: 0072ec25 80 FUNC GLOBAL DEFAULT 12 qdev_new │ │ │ │ 19613: 012ae1e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_GETFEAT_EVENT │ │ │ │ - 19614: 00882765 64 FUNC GLOBAL DEFAULT 12 keyval_merge │ │ │ │ - 19615: 006e054d 110 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovuntb │ │ │ │ + 19614: 0088276d 64 FUNC GLOBAL DEFAULT 12 keyval_merge │ │ │ │ + 19615: 006e0555 110 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovuntb │ │ │ │ 19616: 005580a1 160 FUNC GLOBAL DEFAULT 12 hmp_loadvm │ │ │ │ 19617: 002f8359 76 FUNC GLOBAL DEFAULT 12 fgetxattrat_nofollow │ │ │ │ 19618: 01302bfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RAISE_GLOBAL_IRQ_DSTATE │ │ │ │ 19619: 012b3a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_OPER_WRITE_EVENT │ │ │ │ 19620: 012b7938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_EVENT │ │ │ │ 19621: 012b7f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BALLOON_EVENT_EVENT │ │ │ │ - 19622: 006e065d 160 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovunth │ │ │ │ + 19622: 006e0665 160 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovunth │ │ │ │ 19623: 01302c10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_RESET_DSTATE │ │ │ │ 19624: 01303730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_RECOVER_DSTATE │ │ │ │ 19625: 01301d1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_RESET_IRQ_DELIVERED_DSTATE │ │ │ │ 19626: 012ae784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NS_ATTACHMENT_ATTACH_EVENT │ │ │ │ 19627: 012b7748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_CHECKPOINT_EVENT │ │ │ │ - 19628: 007f7fd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_int16List │ │ │ │ + 19628: 007f7fd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_int16List │ │ │ │ 19629: 00596aa1 164 FUNC GLOBAL DEFAULT 12 tap_fd_get_ifname │ │ │ │ 19630: 0041f37d 168 FUNC GLOBAL DEFAULT 12 desc_set_buf │ │ │ │ - 19631: 007e1b8d 268 FUNC GLOBAL DEFAULT 12 luring_co_submit │ │ │ │ - 19632: 008181e1 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_export_deleted │ │ │ │ + 19631: 007e1b95 268 FUNC GLOBAL DEFAULT 12 luring_co_submit │ │ │ │ + 19632: 008181e9 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_export_deleted │ │ │ │ 19633: 011dbddc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs64 │ │ │ │ 19634: 012b994c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_START_EVENT │ │ │ │ 19635: 012b98dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_STOP_EVENT │ │ │ │ 19636: 012ab6ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MER_EVENT │ │ │ │ 19637: 012aa0fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_MEM_READ_EVENT │ │ │ │ 19638: 005ee975 48 FUNC GLOBAL DEFAULT 12 arm_cpu_kvm_set_irq │ │ │ │ 19639: 01301e6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_UPDATE_DSTATE │ │ │ │ - 19640: 00731041 164 FUNC GLOBAL DEFAULT 12 clock_set_mul_div │ │ │ │ - 19641: 006d5b8d 212 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd90b │ │ │ │ - 19642: 008a0989 192 FUNC GLOBAL DEFAULT 12 visit_type_SevInfo │ │ │ │ + 19640: 00731049 164 FUNC GLOBAL DEFAULT 12 clock_set_mul_div │ │ │ │ + 19641: 006d5b95 212 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd90b │ │ │ │ + 19642: 008a0991 192 FUNC GLOBAL DEFAULT 12 visit_type_SevInfo │ │ │ │ 19643: 005ccbc1 180 FUNC GLOBAL DEFAULT 12 tcg_gen_usadd_vec │ │ │ │ 19644: 0046261d 308 FUNC GLOBAL DEFAULT 12 scsi_SG_IO_FROM_DEV │ │ │ │ 19645: 01301d28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_EOI_DELAYED_REASSERT_DSTATE │ │ │ │ 19646: 002cc8f5 78 FUNC GLOBAL DEFAULT 12 qkbd_state_switch_console │ │ │ │ 19647: 012b4ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_WRMULTI_EVENT │ │ │ │ 19648: 011db7ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus64 │ │ │ │ 19649: 004e17c1 948 FUNC GLOBAL DEFAULT 12 vfio_display_probe │ │ │ │ - 19650: 006e3b39 248 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmah │ │ │ │ + 19650: 006e3b41 248 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmah │ │ │ │ 19651: 005ed695 76 FUNC GLOBAL DEFAULT 12 gt_cntfrq_period_ns │ │ │ │ - 19652: 007fc1a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmap │ │ │ │ + 19652: 007fc1ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmap │ │ │ │ 19653: 00421c75 40 FUNC GLOBAL DEFAULT 12 world_do_cmd │ │ │ │ - 19654: 0075ff4d 42 FUNC GLOBAL DEFAULT 12 qemu_in_iothread │ │ │ │ - 19655: 006d5c61 248 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd90h │ │ │ │ + 19654: 0075ff55 42 FUNC GLOBAL DEFAULT 12 qemu_in_iothread │ │ │ │ + 19655: 006d5c69 248 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd90h │ │ │ │ 19656: 012bb32c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_EVENT_LIST_EVENT │ │ │ │ 19657: 002bbe71 268 FUNC GLOBAL DEFAULT 12 int16_to_float32 │ │ │ │ 19658: 01301a1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_AHCI_MEM_READ_DSTATE │ │ │ │ - 19659: 0086ecd9 4 FUNC GLOBAL DEFAULT 12 qdict_size │ │ │ │ + 19659: 0086ece1 4 FUNC GLOBAL DEFAULT 12 qdict_size │ │ │ │ 19660: 006592d9 120 FUNC GLOBAL DEFAULT 12 smmu_iotlb_inv_vmid │ │ │ │ 19661: 0033b0a9 32 FUNC GLOBAL DEFAULT 12 cxl_decoder_count_dec │ │ │ │ - 19662: 0088a819 208 FUNC GLOBAL DEFAULT 12 uffd_unregister_memory │ │ │ │ + 19662: 0088a821 208 FUNC GLOBAL DEFAULT 12 uffd_unregister_memory │ │ │ │ 19663: 004741b9 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_facts_endianness │ │ │ │ 19664: 012ad448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_PS_READ_EVENT │ │ │ │ 19665: 012b3364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_PACKET_COMPLETE_EVENT │ │ │ │ 19666: 002fb4c9 80 FUNC GLOBAL DEFAULT 12 aml_resource_template │ │ │ │ 19667: 011e2c34 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxw_le │ │ │ │ - 19668: 006e3c31 244 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmas │ │ │ │ - 19669: 009b7eec 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode_len │ │ │ │ - 19670: 0088419d 144 FUNC GLOBAL DEFAULT 12 qemu_log_unlock │ │ │ │ + 19668: 006e3c39 244 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmas │ │ │ │ + 19669: 009b7f04 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode_len │ │ │ │ + 19670: 008841a5 144 FUNC GLOBAL DEFAULT 12 qemu_log_unlock │ │ │ │ 19671: 012b19d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PSPI_ENTER_RESET_EVENT │ │ │ │ 19672: 0041f429 4 FUNC GLOBAL DEFAULT 12 desc_ring_index │ │ │ │ 19673: 012b3764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DEVICE_FOUND_EVENT │ │ │ │ 19674: 012a71bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_LAT_B_EVENT │ │ │ │ - 19675: 006d5d59 268 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd90w │ │ │ │ + 19675: 006d5d61 268 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd90w │ │ │ │ 19676: 004ad535 1084 FUNC GLOBAL DEFAULT 12 qmp_query_firmware_log │ │ │ │ 19677: 012a6180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HD_GEOMETRY_GUESS_EVENT │ │ │ │ 19678: 012b14d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_APP_COMMAND_EVENT │ │ │ │ 19679: 012a79fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_GET_EDID_EVENT │ │ │ │ 19680: 012b5b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_EXPIRED_EVENT │ │ │ │ 19681: 012b1534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_TRANSFER_COMPLETED_EVENT │ │ │ │ - 19682: 008a70e9 176 FUNC GLOBAL DEFAULT 12 vduse_dev_setup_queue │ │ │ │ + 19682: 008a70f1 176 FUNC GLOBAL DEFAULT 12 vduse_dev_setup_queue │ │ │ │ 19683: 012b99f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_CHANGE_EVENT │ │ │ │ - 19684: 0085eb1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayGTK │ │ │ │ + 19684: 0085eb25 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayGTK │ │ │ │ 19685: 00509e2d 44 FUNC GLOBAL DEFAULT 12 xen_invalidate_map_cache_entry │ │ │ │ 19686: 012b4d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_HAS_DEP_DEVICES_EVENT │ │ │ │ 19687: 012b08b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_FIFO_OVERRUN_EVENT │ │ │ │ 19688: 01302f86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_BEGIN_BATCH_DSTATE │ │ │ │ 19689: 013011a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_SERVER_STATUS_DSTATE │ │ │ │ - 19690: 006e3d25 248 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmah │ │ │ │ + 19690: 006e3d2d 248 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmah │ │ │ │ 19691: 0038c421 104 FUNC GLOBAL DEFAULT 12 pmbus_data2direct_mode │ │ │ │ 19692: 01301676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_WRITEL_DREG_DSTATE │ │ │ │ 19693: 011e19a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchw_be │ │ │ │ - 19694: 0083df25 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevStreamOptions │ │ │ │ - 19695: 00801181 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfoList │ │ │ │ + 19694: 0083df2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevStreamOptions │ │ │ │ + 19695: 00801189 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfoList │ │ │ │ 19696: 012b8b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_NEW_EVENT │ │ │ │ 19697: 011787a4 12 OBJECT GLOBAL DEFAULT 21 QCryptoRSAPaddingAlgo_lookup │ │ │ │ 19698: 012a9dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_PENDING_IRQ_EVENT │ │ │ │ - 19699: 00828059 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfoWrapper │ │ │ │ + 19699: 00828061 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfoWrapper │ │ │ │ 19700: 011e336c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminw_le │ │ │ │ 19701: 0038301d 10 FUNC GLOBAL DEFAULT 12 i2c_slave_set_address │ │ │ │ - 19702: 00857ad5 160 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient_members │ │ │ │ - 19703: 006e3e1d 244 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmas │ │ │ │ + 19702: 00857add 160 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient_members │ │ │ │ + 19703: 006e3e25 244 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmas │ │ │ │ 19704: 01301ff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_TX_DONE_DSTATE │ │ │ │ 19705: 012ae234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ADDR_EVENT │ │ │ │ 19706: 002bb071 168 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64 │ │ │ │ 19707: 011dabf0 36 OBJECT GLOBAL DEFAULT 24 qemu_net_opts │ │ │ │ 19708: 013023e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_CQ_HEAD_DSTATE │ │ │ │ 19709: 013013ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_INFO_DSTATE │ │ │ │ - 19710: 0081bb81 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper │ │ │ │ + 19710: 0081bb89 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper │ │ │ │ 19711: 005997c9 216 FUNC GLOBAL DEFAULT 12 replay_get_instructions │ │ │ │ 19712: 012a4e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_OPEN_RETURN_EVENT │ │ │ │ 19713: 0130287a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_POP_DSTATE │ │ │ │ - 19714: 007f9ab5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_remove_medium_arg_members │ │ │ │ + 19714: 007f9abd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_remove_medium_arg_members │ │ │ │ 19715: 013025ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_READ_DATA_DSTATE │ │ │ │ - 19716: 0076fd29 12 FUNC GLOBAL DEFAULT 12 job_ref_locked │ │ │ │ - 19717: 0085a2a9 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortList │ │ │ │ + 19716: 0076fd31 12 FUNC GLOBAL DEFAULT 12 job_ref_locked │ │ │ │ + 19717: 0085a2b1 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortList │ │ │ │ 19718: 012a711c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CREATE_TASK_EVENT │ │ │ │ - 19719: 0081d8b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_HumanReadableText │ │ │ │ + 19719: 0081d8c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_HumanReadableText │ │ │ │ 19720: 002e934d 98 FUNC GLOBAL DEFAULT 12 gdb_read_register │ │ │ │ 19721: 012a756c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_UPDATE_AREA_EVENT │ │ │ │ 19722: 012b6978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_QUIT_EVENT │ │ │ │ - 19723: 006e23c1 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgtb │ │ │ │ + 19723: 006e23c9 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgtb │ │ │ │ 19724: 00528f09 68 FUNC GLOBAL DEFAULT 12 qemu_get_guest_simple_memory_mapping │ │ │ │ 19725: 012a69b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_RECEIVE_EVENT │ │ │ │ 19726: 0048f559 76 FUNC GLOBAL DEFAULT 12 smbios_skip_table │ │ │ │ 19727: 01301190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_FLUSH_FDATASYNC_FAILED_DSTATE │ │ │ │ 19728: 01301c70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_HPPIR0_READ_DSTATE │ │ │ │ 19729: 012183e8 4 OBJECT GLOBAL DEFAULT 24 graphic_height │ │ │ │ 19730: 013011f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_RW_DONE_DSTATE │ │ │ │ 19731: 003edf21 168 FUNC GLOBAL DEFAULT 12 e1000x_hw_rx_enabled │ │ │ │ 19732: 013022fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_WRITE_DSTATE │ │ │ │ - 19733: 00897ae1 76 FUNC GLOBAL DEFAULT 12 timed_average_avg │ │ │ │ + 19733: 00897ae9 76 FUNC GLOBAL DEFAULT 12 timed_average_avg │ │ │ │ 19734: 012b0d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_UNDERFLOW_EVENT │ │ │ │ 19735: 005ca769 52 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i32 │ │ │ │ - 19736: 0078c20d 120 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_writable │ │ │ │ + 19736: 0078c215 120 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_writable │ │ │ │ 19737: 01301cf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_CHECK_IPI_DSTATE │ │ │ │ - 19738: 006e2435 114 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgth │ │ │ │ + 19738: 006e243d 114 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgth │ │ │ │ 19739: 003001a9 52 FUNC GLOBAL DEFAULT 12 acpi_gpe_reset │ │ │ │ - 19740: 007366f1 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_tm │ │ │ │ - 19741: 007fd069 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCor │ │ │ │ + 19740: 007366f9 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_tm │ │ │ │ + 19741: 007fd071 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCor │ │ │ │ 19742: 013029e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_PULSE_ENABLE_DSTATE │ │ │ │ 19743: 012b0888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_RAISE_IRQ_EVENT │ │ │ │ 19744: 012af134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_SET_IRQ_EVENT │ │ │ │ - 19745: 00766bdd 124 FUNC GLOBAL DEFAULT 12 bdrv_child_change_aio_context │ │ │ │ + 19745: 00766be5 124 FUNC GLOBAL DEFAULT 12 bdrv_child_change_aio_context │ │ │ │ 19746: 003793ed 230 FUNC GLOBAL DEFAULT 12 soc_dma_set_request │ │ │ │ 19747: 01302a7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UNSUPPORT_REGISTER_OFFSET_DSTATE │ │ │ │ 19748: 012a945c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_SOURCE_INFO_EVENT │ │ │ │ - 19749: 00895075 68 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat │ │ │ │ + 19749: 0089507d 68 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat │ │ │ │ 19750: 012b0f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MAPPED_EVENT │ │ │ │ - 19751: 008801a1 30 FUNC GLOBAL DEFAULT 12 notifier_with_return_remove │ │ │ │ + 19751: 008801a9 30 FUNC GLOBAL DEFAULT 12 notifier_with_return_remove │ │ │ │ 19752: 005af659 648 FUNC GLOBAL DEFAULT 12 tcg_expand_vec_op │ │ │ │ 19753: 012bbf5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_DISPATCH_EVENT │ │ │ │ 19754: 01302f9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_SET_MEM_TABLE_POSTCOPY_DSTATE │ │ │ │ 19755: 012ad5f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_WRITE_UNHANDLED_EVENT │ │ │ │ - 19756: 00863225 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayType │ │ │ │ + 19756: 0086322d 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayType │ │ │ │ 19757: 00680cf1 120 FUNC GLOBAL DEFAULT 12 gen_gvec_sqrdmlah_qc │ │ │ │ 19758: 00561445 28 FUNC GLOBAL DEFAULT 12 multifd_device_state_save_thread_should_exit │ │ │ │ - 19759: 0081b205 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty │ │ │ │ - 19760: 006e24a9 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgtw │ │ │ │ + 19759: 0081b20d 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty │ │ │ │ + 19760: 006e24b1 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgtw │ │ │ │ 19761: 0121068c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_mul_u8 │ │ │ │ 19762: 002c26b5 104 FUNC GLOBAL DEFAULT 12 accel_find │ │ │ │ 19763: 01302dba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_UNREGISTER_DSTATE │ │ │ │ 19764: 01301e80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_ENABLE_DSTATE │ │ │ │ 19765: 01302d96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_START_DSTATE │ │ │ │ - 19766: 008175ed 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse │ │ │ │ + 19766: 008175f5 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse │ │ │ │ 19767: 00513edd 124 FUNC GLOBAL DEFAULT 12 fsdev_throttle_init │ │ │ │ 19768: 012a2b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_STEPPING_EVENT │ │ │ │ 19769: 012b71a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ 19770: 00536aa9 14 FUNC GLOBAL DEFAULT 12 qemu_ram_set_uf_zeroable │ │ │ │ 19771: 012a4150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_REQUEST_EVENT │ │ │ │ 19772: 012b9038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_GT_CVAL_WRITE_EVENT │ │ │ │ 19773: 013036ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_UUID_DSTATE │ │ │ │ - 19774: 0072f09d 264 FUNC GLOBAL DEFAULT 12 qdev_find_recursive │ │ │ │ + 19774: 0072f0a5 264 FUNC GLOBAL DEFAULT 12 qdev_find_recursive │ │ │ │ 19775: 00561a51 44 FUNC GLOBAL DEFAULT 12 multifd_ram_save_setup │ │ │ │ 19776: 0130243a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NSLIST_CSI_DSTATE │ │ │ │ 19777: 005e22bd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_le_mmu │ │ │ │ 19778: 01301e26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_READ_DSTATE │ │ │ │ 19779: 012bb18c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_LIST_PROPERTIES_EVENT │ │ │ │ 19780: 01303350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SUBPAGE_READ_DSTATE │ │ │ │ 19781: 012a2b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_EXITING_EVENT │ │ │ │ - 19782: 008a5b05 20 FUNC GLOBAL DEFAULT 12 vu_queue_unpop │ │ │ │ - 19783: 00811939 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_report_bad │ │ │ │ + 19782: 008a5b0d 20 FUNC GLOBAL DEFAULT 12 vu_queue_unpop │ │ │ │ + 19783: 00811941 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_report_bad │ │ │ │ 19784: 012a81e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_RECV_EVENT │ │ │ │ 19785: 012b3ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_ASYNC_EVENT │ │ │ │ 19786: 0130198a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPEND_DSTATE │ │ │ │ 19787: 012a75dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_FLUSH_SURFACES_ASYNC_EVENT │ │ │ │ - 19788: 00884355 10 FUNC GLOBAL DEFAULT 12 qemu_set_log │ │ │ │ + 19788: 0088435d 10 FUNC GLOBAL DEFAULT 12 qemu_set_log │ │ │ │ 19789: 006817b9 68 FUNC GLOBAL DEFAULT 12 gen_neon_sqshlui │ │ │ │ - 19790: 0078378d 146 FUNC GLOBAL DEFAULT 12 blk_co_pdiscard │ │ │ │ + 19790: 00783795 146 FUNC GLOBAL DEFAULT 12 blk_co_pdiscard │ │ │ │ 19791: 013030ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_RDMA_LISTEN_DSTATE │ │ │ │ 19792: 002bc575 276 FUNC GLOBAL DEFAULT 12 int16_to_float64 │ │ │ │ 19793: 0054e325 312 FUNC GLOBAL DEFAULT 12 tpm_util_show_buffer │ │ │ │ 19794: 0041eb11 692 FUNC GLOBAL DEFAULT 12 rocker_event_mac_vlan_seen │ │ │ │ 19795: 013011fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_SUBMIT_COMMAND_RAW_DSTATE │ │ │ │ 19796: 01302ace 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_FLOW_CONTROL_DSTATE │ │ │ │ 19797: 0057363d 180 FUNC GLOBAL DEFAULT 12 qemu_loadvm_load_state_buffer │ │ │ │ - 19798: 00a7e9ac 3 OBJECT GLOBAL DEFAULT 14 sense_code_LBA_OUT_OF_RANGE │ │ │ │ + 19798: 00a7e9c4 3 OBJECT GLOBAL DEFAULT 14 sense_code_LBA_OUT_OF_RANGE │ │ │ │ 19799: 012b838c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_SELECTION_EVENT │ │ │ │ 19800: 012b492c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAP_EVENT │ │ │ │ 19801: 005b983d 100 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i32 │ │ │ │ 19802: 00555f59 292 FUNC GLOBAL DEFAULT 12 hmp_info_dirty_rate │ │ │ │ 19803: 01303e00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_MAP_DSTATE │ │ │ │ - 19804: 00780f7d 80 FUNC GLOBAL DEFAULT 12 blk_set_force_allow_inactivate │ │ │ │ + 19804: 00780f85 80 FUNC GLOBAL DEFAULT 12 blk_set_force_allow_inactivate │ │ │ │ 19805: 013016d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_WRITE_DSTATE │ │ │ │ 19806: 012a922c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_WRITE_EVENT │ │ │ │ - 19807: 007f94b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfoList │ │ │ │ + 19807: 007f94b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfoList │ │ │ │ 19808: 012aeeac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_BAD_PCIR_OFFSET_EVENT │ │ │ │ - 19809: 0082c35d 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo │ │ │ │ + 19809: 0082c365 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo │ │ │ │ 19810: 012a9a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LRC_READ_EVENT │ │ │ │ - 19811: 00735f9d 124 FUNC GLOBAL DEFAULT 12 object_property_get_link │ │ │ │ + 19811: 00735fa5 124 FUNC GLOBAL DEFAULT 12 object_property_get_link │ │ │ │ 19812: 012adf94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_MISALIGNED_EVENT │ │ │ │ 19813: 0130217e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_QDEV_RESET_HOLD_DSTATE │ │ │ │ 19814: 0061de25 12 FUNC GLOBAL DEFAULT 12 virt_is_acpi_enabled │ │ │ │ 19815: 00571bd5 156 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state_cleanup │ │ │ │ - 19816: 00896d55 102 FUNC GLOBAL DEFAULT 12 throttle_timers_attach_aio_context │ │ │ │ + 19816: 00896d5d 102 FUNC GLOBAL DEFAULT 12 throttle_timers_attach_aio_context │ │ │ │ 19817: 012b7db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SYSTEM_POWERDOWN_REQUEST_EVENT │ │ │ │ 19818: 012b7b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_TCP_INFO_EVENT │ │ │ │ 19819: 012df618 4 OBJECT GLOBAL DEFAULT 25 nb_option_roms │ │ │ │ 19820: 012afd48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_EVENT │ │ │ │ 19821: 005d32b5 128 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs8 │ │ │ │ 19822: 011ec50c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmplth │ │ │ │ - 19823: 00736a11 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint64_ptr │ │ │ │ - 19824: 00829fa5 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheWritePolicy │ │ │ │ + 19823: 00736a19 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint64_ptr │ │ │ │ + 19824: 00829fad 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheWritePolicy │ │ │ │ 19825: 01301d4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_SEND_DSTATE │ │ │ │ 19826: 004b34dd 86 FUNC GLOBAL DEFAULT 12 usb_device_reset │ │ │ │ 19827: 00448851 192 FUNC GLOBAL DEFAULT 12 qmp_query_pci │ │ │ │ - 19828: 008517b1 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_status_arg_members │ │ │ │ + 19828: 008517b9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_status_arg_members │ │ │ │ 19829: 01301e00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPU_PWRCTRL_READ_DSTATE │ │ │ │ - 19830: 0074f3f9 420 FUNC GLOBAL DEFAULT 12 qcrypto_get_x509_cert_fingerprint │ │ │ │ + 19830: 0074f401 420 FUNC GLOBAL DEFAULT 12 qcrypto_get_x509_cert_fingerprint │ │ │ │ 19831: 012b77b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_HEADER_EVENT │ │ │ │ 19832: 01178dd8 12 OBJECT GLOBAL DEFAULT 21 ZeroPageDetection_lookup │ │ │ │ - 19833: 0088eb05 8 FUNC GLOBAL DEFAULT 12 timer_pending │ │ │ │ - 19834: 0085bd69 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev │ │ │ │ - 19835: 007fdf55 128 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk_members │ │ │ │ + 19833: 0088eb0d 8 FUNC GLOBAL DEFAULT 12 timer_pending │ │ │ │ + 19834: 0085bd71 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev │ │ │ │ + 19835: 007fdf5d 128 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk_members │ │ │ │ 19836: 0117955c 12 OBJECT GLOBAL DEFAULT 21 QKeyCode_lookup │ │ │ │ 19837: 011ec488 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmplts │ │ │ │ 19838: 012ad628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_READ_EVENT │ │ │ │ 19839: 013012c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_LOCK_MEDIUM_DSTATE │ │ │ │ - 19840: 008643ad 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_connected │ │ │ │ + 19840: 008643b5 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_connected │ │ │ │ 19841: 006009fd 292 FUNC GLOBAL DEFAULT 12 sve_vqm1_for_el_sm │ │ │ │ 19842: 0050c4e1 40 FUNC GLOBAL DEFAULT 12 audio_driver_register │ │ │ │ 19843: 012ae8a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NSLIST_EVENT │ │ │ │ - 19844: 0078449d 84 FUNC GLOBAL DEFAULT 12 blk_get_detect_zeroes_from_root_state │ │ │ │ - 19845: 007fcb05 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsIscsi │ │ │ │ + 19844: 007844a5 84 FUNC GLOBAL DEFAULT 12 blk_get_detect_zeroes_from_root_state │ │ │ │ + 19845: 007fcb0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsIscsi │ │ │ │ 19846: 002fa419 172 FUNC GLOBAL DEFAULT 12 aml_index │ │ │ │ 19847: 012a69f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_CAN_RECEIVE_EVENT │ │ │ │ 19848: 01302d86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_BLOCK_PRECOPY_EMPTY_HIT_DSTATE │ │ │ │ - 19849: 00843661 176 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_types_arg_members │ │ │ │ + 19849: 00843669 176 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_types_arg_members │ │ │ │ 19850: 01301dc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_STATUS_DSTATE │ │ │ │ 19851: 013021b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_WRITE_ICS_DSTATE │ │ │ │ 19852: 012ac798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_ACCEPT_EVENT │ │ │ │ 19853: 013027dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_DCMD_DSTATE │ │ │ │ 19854: 012ab4bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SYSCTRL_MEM_READL_EVENT │ │ │ │ 19855: 013021bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ADD_MSI_OTHER_DSTATE │ │ │ │ 19856: 003f1621 760 FUNC GLOBAL DEFAULT 12 net_rx_pkt_validate_l4_csum │ │ │ │ - 19857: 008a5bed 184 FUNC GLOBAL DEFAULT 12 vu_queue_flush │ │ │ │ + 19857: 008a5bf5 184 FUNC GLOBAL DEFAULT 12 vu_queue_flush │ │ │ │ 19858: 0067f98d 162 FUNC GLOBAL DEFAULT 12 gen_sqadd_d │ │ │ │ - 19859: 00784de1 120 FUNC GLOBAL DEFAULT 12 blk_io_limits_enable │ │ │ │ - 19860: 007e5ad5 388 FUNC GLOBAL DEFAULT 12 bdrv_remove_persistent_dirty_bitmap │ │ │ │ + 19859: 00784de9 120 FUNC GLOBAL DEFAULT 12 blk_io_limits_enable │ │ │ │ + 19860: 007e5add 388 FUNC GLOBAL DEFAULT 12 bdrv_remove_persistent_dirty_bitmap │ │ │ │ 19861: 012b3bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_MMIO_WRITEW_EVENT │ │ │ │ 19862: 012a79ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_EVENT │ │ │ │ - 19863: 00864dad 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_spice │ │ │ │ + 19863: 00864db5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_spice │ │ │ │ 19864: 005cc095 160 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_vec │ │ │ │ 19865: 01301d6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_FAILURE_DSTATE │ │ │ │ 19866: 01303dc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_POLICY_REJECT_DSTATE │ │ │ │ - 19867: 00836485 132 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateMeasureMode │ │ │ │ + 19867: 0083648d 132 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateMeasureMode │ │ │ │ 19868: 005e3929 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_be │ │ │ │ 19869: 012b04d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_EVENT │ │ │ │ 19870: 012b281c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MMIO_WRITE_EVENT │ │ │ │ 19871: 013014e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LCREATE_DSTATE │ │ │ │ - 19872: 0073bd71 212 FUNC GLOBAL DEFAULT 12 qemu_set_offset │ │ │ │ + 19872: 0073bd79 212 FUNC GLOBAL DEFAULT 12 qemu_set_offset │ │ │ │ 19873: 012baca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_GET_EVENT │ │ │ │ 19874: 012a8980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_READW_EVENT │ │ │ │ 19875: 012b2f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_CONFIG_EVENT │ │ │ │ - 19876: 00765771 380 FUNC GLOBAL DEFAULT 12 bdrv_get_xdbg_block_graph │ │ │ │ + 19876: 00765779 380 FUNC GLOBAL DEFAULT 12 bdrv_get_xdbg_block_graph │ │ │ │ 19877: 00296fe9 232 FUNC GLOBAL DEFAULT 12 cpu_exec_start │ │ │ │ 19878: 012aeab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_APPTAG_EVENT │ │ │ │ 19879: 0130169c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_POPULATED_JEDEC_DSTATE │ │ │ │ - 19880: 00749561 80 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_key_len │ │ │ │ - 19881: 007fb111 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_latency_histogram_set │ │ │ │ + 19880: 00749569 80 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_key_len │ │ │ │ + 19881: 007fb119 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_latency_histogram_set │ │ │ │ 19882: 01301b9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_IC_SET_CPU_IRQ_DSTATE │ │ │ │ 19883: 00304225 492 FUNC GLOBAL DEFAULT 12 build_pci_host_bridge_osc_method │ │ │ │ 19884: 005c0611 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i64_chk │ │ │ │ - 19885: 00892be5 264 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty_area │ │ │ │ + 19885: 00892bed 264 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty_area │ │ │ │ 19886: 013020dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RESET_DSTATE │ │ │ │ 19887: 0032b3d1 104 FUNC GLOBAL DEFAULT 12 fw_path_provider_try_get_dev_path │ │ │ │ 19888: 01301e28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_CLOCK_FREQUENCY_DSTATE │ │ │ │ 19889: 01301684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_IWMCTRL_READ_DSTATE │ │ │ │ 19890: 005c61e1 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i64 │ │ │ │ 19891: 005e54b9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxq_be │ │ │ │ - 19892: 00764019 320 FUNC GLOBAL DEFAULT 12 bdrv_perm_names │ │ │ │ + 19892: 00764021 320 FUNC GLOBAL DEFAULT 12 bdrv_perm_names │ │ │ │ 19893: 012b277c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_CREATE_SQ_EVENT │ │ │ │ 19894: 012a77ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_ASYNC_COMPLETE_IO_EVENT │ │ │ │ 19895: 005c99a1 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sub │ │ │ │ 19896: 01301c14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_WRITE_DSTATE │ │ │ │ 19897: 005d1449 152 FUNC GLOBAL DEFAULT 12 helper_gvec_shl64i │ │ │ │ 19898: 0130256e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS5C372_RECV_DSTATE │ │ │ │ - 19899: 008a12b5 192 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfo │ │ │ │ - 19900: 0075fce5 92 FUNC GLOBAL DEFAULT 12 iothread_stop │ │ │ │ + 19899: 008a12bd 192 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfo │ │ │ │ + 19900: 0075fced 92 FUNC GLOBAL DEFAULT 12 iothread_stop │ │ │ │ 19901: 013024cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_SELECT_DSTATE │ │ │ │ 19902: 012b83fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CLOSE_EVENT │ │ │ │ 19903: 012b887c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_IO_ERROR_EVENT │ │ │ │ 19904: 0052ee6d 188 FUNC GLOBAL DEFAULT 12 memory_region_unmap_iommu_notifier_range │ │ │ │ 19905: 004b2ec1 140 FUNC GLOBAL DEFAULT 12 usb_combined_packet_cancel │ │ │ │ 19906: 013020a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MIF_READ_DSTATE │ │ │ │ 19907: 011fa660 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminsb │ │ │ │ @@ -19915,178 +19915,178 @@ │ │ │ │ 19911: 012a3a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_SP_EVENT │ │ │ │ 19912: 01302554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GT64120_READ_DSTATE │ │ │ │ 19913: 013024a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FLUSH_NS_DSTATE │ │ │ │ 19914: 011fa5dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminsh │ │ │ │ 19915: 0130227e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_UDP_DSTATE │ │ │ │ 19916: 005d1cd5 156 FUNC GLOBAL DEFAULT 12 helper_gvec_shl64v │ │ │ │ 19917: 002b8fb5 196 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8_round_to_zero │ │ │ │ - 19918: 00805305 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle │ │ │ │ - 19919: 008a161d 108 FUNC GLOBAL DEFAULT 12 json_lexer_flush │ │ │ │ + 19918: 0080530d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle │ │ │ │ + 19919: 008a1625 108 FUNC GLOBAL DEFAULT 12 json_lexer_flush │ │ │ │ 19920: 01301cf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_EOI_DSTATE │ │ │ │ - 19921: 00845629 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties │ │ │ │ + 19921: 00845631 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties │ │ │ │ 19922: 01179bfc 12 OBJECT GLOBAL DEFAULT 21 ReplayMode_lookup │ │ │ │ - 19923: 00809e55 132 FUNC GLOBAL DEFAULT 12 visit_type_NFSTransport │ │ │ │ - 19924: 008062c5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_dismiss_arg_members │ │ │ │ + 19923: 00809e5d 132 FUNC GLOBAL DEFAULT 12 visit_type_NFSTransport │ │ │ │ + 19924: 008062cd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_dismiss_arg_members │ │ │ │ 19925: 01301e46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_READ_BLOCKED_DSTATE │ │ │ │ 19926: 01302d84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_CLEANUP_DSTATE │ │ │ │ 19927: 002eaed1 856 FUNC GLOBAL DEFAULT 12 gdbserver_start │ │ │ │ 19928: 00aa4a24 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_drive_iothread │ │ │ │ 19929: 00300169 64 FUNC GLOBAL DEFAULT 12 acpi_gpe_init │ │ │ │ 19930: 005b4ca9 180 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i32 │ │ │ │ 19931: 0044c6cd 88 FUNC GLOBAL DEFAULT 12 pcie_aer_root_set_vector │ │ │ │ 19932: 01302a3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY_REQ_USE_DSTATE │ │ │ │ 19933: 005e52a9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminq_be │ │ │ │ 19934: 002eb4a9 268 FUNC GLOBAL DEFAULT 12 gdb_handle_query_rcmd │ │ │ │ - 19935: 0085c7ad 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sgx │ │ │ │ - 19936: 00870919 70 FUNC GLOBAL DEFAULT 12 json_writer_free │ │ │ │ - 19937: 006dc60d 98 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxavb │ │ │ │ - 19938: 00878aa1 200 FUNC GLOBAL DEFAULT 12 qemu_mutex_trylock_impl │ │ │ │ + 19935: 0085c7b5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sgx │ │ │ │ + 19936: 00870921 70 FUNC GLOBAL DEFAULT 12 json_writer_free │ │ │ │ + 19937: 006dc615 98 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxavb │ │ │ │ + 19938: 00878aa9 200 FUNC GLOBAL DEFAULT 12 qemu_mutex_trylock_impl │ │ │ │ 19939: 011fa558 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminsw │ │ │ │ 19940: 002a83a9 256 FUNC GLOBAL DEFAULT 12 float32_sub │ │ │ │ 19941: 012ac0c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_NOT_NETCARD_EVENT │ │ │ │ - 19942: 0084998d 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_action_arg_members │ │ │ │ + 19942: 00849995 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_action_arg_members │ │ │ │ 19943: 005dff85 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchb_mmu │ │ │ │ 19944: 012b6878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_BLOCKTIME_BEGIN_EVENT │ │ │ │ 19945: 01301f7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMPHY_WRITE_DSTATE │ │ │ │ 19946: 011ddccc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl64i │ │ │ │ - 19947: 006dc671 102 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxavh │ │ │ │ + 19947: 006dc679 102 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxavh │ │ │ │ 19948: 005af5b1 52 FUNC GLOBAL DEFAULT 12 tcg_constant_vaddr │ │ │ │ 19949: 011eff50 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshli_sb │ │ │ │ 19950: 0130182c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_CHANNELS_DSTATE │ │ │ │ 19951: 01301ab8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_CMD646_DSTATE │ │ │ │ - 19952: 0089f665 276 FUNC GLOBAL DEFAULT 12 visit_type_CpuPolarizationInfo │ │ │ │ + 19952: 0089f66d 276 FUNC GLOBAL DEFAULT 12 visit_type_CpuPolarizationInfo │ │ │ │ 19953: 012b8bac 76 OBJECT GLOBAL DEFAULT 24 accel_tcg_trace_events │ │ │ │ 19954: 01301ffc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_SET_MISTA_DSTATE │ │ │ │ 19955: 005b9425 440 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i64 │ │ │ │ - 19956: 0085d1bd 132 FUNC GLOBAL DEFAULT 12 visit_type_TpmModel │ │ │ │ + 19956: 0085d1c5 132 FUNC GLOBAL DEFAULT 12 visit_type_TpmModel │ │ │ │ 19957: 0130208a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_PROMISC_MATCH_DSTATE │ │ │ │ 19958: 01301bae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_GET_PENDING_IRQ_INFO_DSTATE │ │ │ │ 19959: 011efecc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshli_sh │ │ │ │ 19960: 01302746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_LOWER_IRQ_DSTATE │ │ │ │ 19961: 002f65f9 144 FUNC GLOBAL DEFAULT 12 v9fs_co_telldir │ │ │ │ 19962: 012b827c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_QEMU_REQUEST_EVENT │ │ │ │ - 19963: 0088ff51 660 FUNC GLOBAL DEFAULT 12 inet_connect_saddr │ │ │ │ - 19964: 00876289 196 FUNC GLOBAL DEFAULT 12 aio_context_setup │ │ │ │ - 19965: 0087ec75 104 FUNC GLOBAL DEFAULT 12 error_printf │ │ │ │ + 19963: 0088ff59 660 FUNC GLOBAL DEFAULT 12 inet_connect_saddr │ │ │ │ + 19964: 00876291 196 FUNC GLOBAL DEFAULT 12 aio_context_setup │ │ │ │ + 19965: 0087ec7d 104 FUNC GLOBAL DEFAULT 12 error_printf │ │ │ │ 19966: 002ffb89 6 FUNC GLOBAL DEFAULT 12 acpi_table_len │ │ │ │ - 19967: 00896e01 72 FUNC GLOBAL DEFAULT 12 throttle_init │ │ │ │ + 19967: 00896e09 72 FUNC GLOBAL DEFAULT 12 throttle_init │ │ │ │ 19968: 0130346c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GL_AREA_DESTROY_CONTEXT_DSTATE │ │ │ │ 19969: 003f12c5 80 FUNC GLOBAL DEFAULT 12 net_rx_pkt_has_tcp_data │ │ │ │ 19970: 012b1814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_FLUSH_TXFIFO_END_EVENT │ │ │ │ - 19971: 007fd2c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsParallels │ │ │ │ + 19971: 007fd2c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsParallels │ │ │ │ 19972: 012a94bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_SET_IRQ_EVENT │ │ │ │ 19973: 011dd48c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl64v │ │ │ │ - 19974: 0080e839 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkSubformat │ │ │ │ - 19975: 0089fc69 196 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode │ │ │ │ + 19974: 0080e841 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkSubformat │ │ │ │ + 19975: 0089fc71 196 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode │ │ │ │ 19976: 01303138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_OTHER_DSTATE │ │ │ │ - 19977: 006dc6d9 102 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxavw │ │ │ │ - 19978: 00838f4d 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_replication │ │ │ │ - 19979: 0087e855 76 FUNC GLOBAL DEFAULT 12 warn_report_err │ │ │ │ + 19977: 006dc6e1 102 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxavw │ │ │ │ + 19978: 00838f55 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_replication │ │ │ │ + 19979: 0087e85d 76 FUNC GLOBAL DEFAULT 12 warn_report_err │ │ │ │ 19980: 012a7fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_I2C_WRITE_EVENT │ │ │ │ 19981: 004e4ed5 72 FUNC GLOBAL DEFAULT 12 vfio_user_disable_posted_writes │ │ │ │ 19982: 01301a04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ACK_DSTATE │ │ │ │ 19983: 01301cb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_ENABLE_IRQ_DSTATE │ │ │ │ - 19984: 0080ec6d 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh │ │ │ │ - 19985: 007b6ab1 198 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_list │ │ │ │ + 19984: 0080ec75 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh │ │ │ │ + 19985: 007b6ab9 198 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_list │ │ │ │ 19986: 012b7c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_GET_QWORD_EVENT │ │ │ │ 19987: 013025e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_WRITE_DATA_INVALID_DSTATE │ │ │ │ 19988: 012b1f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_SET_FREQ_EVENT │ │ │ │ 19989: 01302fce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_INTERRUPT_DSTATE │ │ │ │ 19990: 011e9200 132 OBJECT GLOBAL DEFAULT 24 helper_info_uhsub16 │ │ │ │ 19991: 0055f861 116 FUNC GLOBAL DEFAULT 12 multifd_register_ops │ │ │ │ 19992: 011efe48 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshli_sw │ │ │ │ 19993: 012b3244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_COMMAND_EVENT │ │ │ │ 19994: 0047efc5 212 FUNC GLOBAL DEFAULT 12 sdbus_read_data │ │ │ │ - 19995: 00796c31 360 FUNC GLOBAL DEFAULT 12 mirror_start │ │ │ │ + 19995: 00796c39 360 FUNC GLOBAL DEFAULT 12 mirror_start │ │ │ │ 19996: 012a94dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_WRITE_EVENT │ │ │ │ 19997: 013037e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_GET_DSTATE │ │ │ │ 19998: 0055dc45 108 FUNC GLOBAL DEFAULT 12 migration_file_set_error │ │ │ │ 19999: 01303230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_DIRTY_LIMIT_GUEST_DSTATE │ │ │ │ - 20000: 0089ad69 228 FUNC GLOBAL DEFAULT 12 qmp_yank │ │ │ │ - 20001: 0081f591 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoBase │ │ │ │ - 20002: 00791d29 1692 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev_part │ │ │ │ + 20000: 0089ad71 228 FUNC GLOBAL DEFAULT 12 qmp_yank │ │ │ │ + 20001: 0081f599 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoBase │ │ │ │ + 20002: 00791d31 1692 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev_part │ │ │ │ 20003: 012b7428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_START_EVENT │ │ │ │ 20004: 012a3b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_NET_LISTENER_WATCH_EVENT │ │ │ │ 20005: 013038d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_EXPIRE_PASSWORD_DSTATE │ │ │ │ 20006: 011fa4d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminub │ │ │ │ 20007: 004de0ad 900 FUNC GLOBAL DEFAULT 12 vfio_multifd_save_complete_precopy_thread │ │ │ │ - 20008: 006d525d 96 FUNC GLOBAL DEFAULT 12 helper_mve_vrhaddsb │ │ │ │ + 20008: 006d5265 96 FUNC GLOBAL DEFAULT 12 helper_mve_vrhaddsb │ │ │ │ 20009: 012bc654 0x20068 OBJECT GLOBAL DEFAULT 25 gdbserver_state │ │ │ │ 20010: 012b2044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_TIMER_TICK_EVENT │ │ │ │ 20011: 01302910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_TX_REQUEST_DSTATE │ │ │ │ 20012: 013030f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_START_DSTATE │ │ │ │ 20013: 0130244a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_CSI_DSTATE │ │ │ │ - 20014: 008561a9 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions_members │ │ │ │ - 20015: 0082a5cd 420 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties_members │ │ │ │ + 20014: 008561b1 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions_members │ │ │ │ + 20015: 0082a5d5 420 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties_members │ │ │ │ 20016: 0130192c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_BACK_DETACH_DSTATE │ │ │ │ 20017: 011f2050 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmladavsxb │ │ │ │ - 20018: 006d52bd 132 FUNC GLOBAL DEFAULT 12 helper_mve_vrhaddsh │ │ │ │ + 20018: 006d52c5 132 FUNC GLOBAL DEFAULT 12 helper_mve_vrhaddsh │ │ │ │ 20019: 011fa450 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminuh │ │ │ │ 20020: 0032c111 136 FUNC GLOBAL DEFAULT 12 get_image_size │ │ │ │ - 20021: 007ff061 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo │ │ │ │ + 20021: 007ff069 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo │ │ │ │ 20022: 002fb519 212 FUNC GLOBAL DEFAULT 12 aml_buffer │ │ │ │ 20023: 002b76f9 180 FUNC GLOBAL DEFAULT 12 float16_to_int8 │ │ │ │ 20024: 0130157c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_OST_STATUS_DSTATE │ │ │ │ 20025: 011835c0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_vmapple_virtio_blk_variant │ │ │ │ 20026: 013025be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_DMA_COMMAND_READ_DSTATE │ │ │ │ 20027: 0041faa1 4 FUNC GLOBAL DEFAULT 12 fp_port_enabled │ │ │ │ 20028: 011f1fcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmladavsxh │ │ │ │ 20029: 005629c5 34 FUNC GLOBAL DEFAULT 12 migrate_switchover_ack │ │ │ │ 20030: 012a32f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_CAPABILITY_RAW_EVENT │ │ │ │ 20031: 013029c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_DUALTIMER_RESET_DSTATE │ │ │ │ - 20032: 007fb449 58 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfoList │ │ │ │ + 20032: 007fb451 58 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfoList │ │ │ │ 20033: 01303858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_LIST_PROPERTIES_DSTATE │ │ │ │ - 20034: 007ba891 180 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_list │ │ │ │ - 20035: 00836cf5 232 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo │ │ │ │ + 20034: 007ba899 180 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_list │ │ │ │ + 20035: 00836cfd 232 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo │ │ │ │ 20036: 005ddf2d 300 FUNC GLOBAL DEFAULT 12 probe_access │ │ │ │ 20037: 005a6ba5 120 FUNC GLOBAL DEFAULT 12 tcg_tb_remove │ │ │ │ - 20038: 0088370d 168 FUNC GLOBAL DEFAULT 12 rcu_register_thread │ │ │ │ + 20038: 00883715 168 FUNC GLOBAL DEFAULT 12 rcu_register_thread │ │ │ │ 20039: 012af2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GT64120_READ_EVENT │ │ │ │ - 20040: 006d5341 132 FUNC GLOBAL DEFAULT 12 helper_mve_vrhaddsw │ │ │ │ + 20040: 006d5349 132 FUNC GLOBAL DEFAULT 12 helper_mve_vrhaddsw │ │ │ │ 20041: 00496ae1 4 FUNC GLOBAL DEFAULT 12 ssi_realize_and_unref │ │ │ │ 20042: 011fa3cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminuw │ │ │ │ 20043: 01303240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_PUT_FD_DSTATE │ │ │ │ 20044: 0130180e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_SHOW_DSTATE │ │ │ │ - 20045: 00899f59 1372 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_map │ │ │ │ + 20045: 00899f61 1372 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_map │ │ │ │ 20046: 0130120a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_KICK_DSTATE │ │ │ │ 20047: 012ab56c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_DIAG_MEM_WRITEB_EVENT │ │ │ │ - 20048: 006f1f0d 142 FUNC GLOBAL DEFAULT 12 helper_gvec_vfma_d │ │ │ │ - 20049: 007367b9 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint8_ptr │ │ │ │ + 20048: 006f1f15 142 FUNC GLOBAL DEFAULT 12 helper_gvec_vfma_d │ │ │ │ + 20049: 007367c1 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint8_ptr │ │ │ │ 20050: 011f1f48 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmladavsxw │ │ │ │ 20051: 01302546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MV64361_REG_READ_DSTATE │ │ │ │ 20052: 011efdc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshli_ub │ │ │ │ - 20053: 006f1e05 132 FUNC GLOBAL DEFAULT 12 helper_gvec_vfma_h │ │ │ │ + 20053: 006f1e0d 132 FUNC GLOBAL DEFAULT 12 helper_gvec_vfma_h │ │ │ │ 20054: 01302854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REPORT_LUNS_DSTATE │ │ │ │ - 20055: 0077c205 4 FUNC GLOBAL DEFAULT 12 block_acct_failed │ │ │ │ + 20055: 0077c20d 4 FUNC GLOBAL DEFAULT 12 block_acct_failed │ │ │ │ 20056: 00638bb1 80 FUNC GLOBAL DEFAULT 12 omap_mcbsp_i2s_attach │ │ │ │ 20057: 012ab10c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_WRITE_EVENT │ │ │ │ 20058: 012ac9e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_GREG_READ_EVENT │ │ │ │ 20059: 013035d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_JOBS_DSTATE │ │ │ │ 20060: 011efd40 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshli_uh │ │ │ │ 20061: 004ad1d5 148 FUNC GLOBAL DEFAULT 12 tpm_ppi_init │ │ │ │ 20062: 012a7adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_G364FB_WRITE_EVENT │ │ │ │ - 20063: 007fd3b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsRbd │ │ │ │ + 20063: 007fd3b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsRbd │ │ │ │ 20064: 0045c7e5 88 FUNC GLOBAL DEFAULT 12 scsi_req_cancel_complete │ │ │ │ 20065: 012a94ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SYSREG_WRITE_EVENT │ │ │ │ 20066: 012a974c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INV_EVENT │ │ │ │ 20067: 0130199c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_ENABLE_RAISE_DSTATE │ │ │ │ 20068: 01303834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ACCELERATORS_DSTATE │ │ │ │ 20069: 002c8dd9 14 FUNC GLOBAL DEFAULT 12 qemu_console_surface │ │ │ │ 20070: 012a4df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LCREATE_RETURN_EVENT │ │ │ │ 20071: 012b2ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_DATA_BITS_EVENT │ │ │ │ - 20072: 006f1e89 132 FUNC GLOBAL DEFAULT 12 helper_gvec_vfma_s │ │ │ │ + 20072: 006f1e91 132 FUNC GLOBAL DEFAULT 12 helper_gvec_vfma_s │ │ │ │ 20073: 002c9be5 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_num_planes │ │ │ │ 20074: 00599a3d 212 FUNC GLOBAL DEFAULT 12 replay_interrupt │ │ │ │ 20075: 005cba31 80 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_vec │ │ │ │ - 20076: 00879be5 284 FUNC GLOBAL DEFAULT 12 qemu_drm_rendernode_open │ │ │ │ + 20076: 00879bed 284 FUNC GLOBAL DEFAULT 12 qemu_drm_rendernode_open │ │ │ │ 20077: 012ad6f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_VLAN_MISMATCH_EVENT │ │ │ │ 20078: 00537e55 16 FUNC GLOBAL DEFAULT 12 get_system_io │ │ │ │ 20079: 01301324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_START_DSTATE │ │ │ │ 20080: 012b5548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_FEATURES_EVENT │ │ │ │ - 20081: 0085eae1 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputEventList │ │ │ │ + 20081: 0085eae9 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputEventList │ │ │ │ 20082: 012b273c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_PRDT_EVENT │ │ │ │ 20083: 011efcbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshli_uw │ │ │ │ 20084: 0030a735 180 FUNC GLOBAL DEFAULT 12 qmp_inject_ghes_v2_error │ │ │ │ 20085: 01302a1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_POST_LOAD_DSTATE │ │ │ │ 20086: 012b7ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_PUT_BYTE_EVENT │ │ │ │ 20087: 00339841 156 FUNC GLOBAL DEFAULT 12 sysbus_realize_and_unref │ │ │ │ 20088: 012bb41c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RTC_RESET_REINJECTION_EVENT │ │ │ │ @@ -20101,629 +20101,629 @@ │ │ │ │ 20097: 013025d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_READ_DATA_DSTATE │ │ │ │ 20098: 012afe78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_TIMERS_INITIALIZED_EVENT │ │ │ │ 20099: 01301328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 20100: 00681dc9 100 FUNC GLOBAL DEFAULT 12 gen_gvec_shsub │ │ │ │ 20101: 012b11d8 252 OBJECT GLOBAL DEFAULT 24 hw_sd_trace_events │ │ │ │ 20102: 01301698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_SELECT_DSTATE │ │ │ │ 20103: 011ed58c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpleh │ │ │ │ - 20104: 0082c759 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_DEVICE_SIZE_CHANGE_arg_members │ │ │ │ + 20104: 0082c761 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_DEVICE_SIZE_CHANGE_arg_members │ │ │ │ 20105: 01302f50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_KICK_DSTATE │ │ │ │ - 20106: 007ff179 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChild │ │ │ │ + 20106: 007ff181 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChild │ │ │ │ 20107: 002cc951 36 FUNC GLOBAL DEFAULT 12 qkbd_state_init │ │ │ │ 20108: 011ea8b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_lookup_cp_reg │ │ │ │ 20109: 012bba30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_ALTERNATE_EVENT │ │ │ │ - 20110: 00808d55 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi │ │ │ │ + 20110: 00808d5d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi │ │ │ │ 20111: 0045b1c1 116 FUNC GLOBAL DEFAULT 12 scsi_bus_parse_cdb │ │ │ │ 20112: 00589b7d 106 FUNC GLOBAL DEFAULT 12 qemu_net_queue_purge │ │ │ │ 20113: 01301b40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_REGISTER_DSTATE │ │ │ │ - 20114: 008313b9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_interrupt_controllers │ │ │ │ + 20114: 008313c1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_interrupt_controllers │ │ │ │ 20115: 012f0ff0 4 OBJECT GLOBAL DEFAULT 25 replay_break_timer │ │ │ │ 20116: 005e9fd1 116 FUNC GLOBAL DEFAULT 12 ebpf_find_binary_by_id │ │ │ │ 20117: 01302780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMPLETE_REQUEST_DSTATE │ │ │ │ 20118: 012afef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_REG_WRITE_EVENT │ │ │ │ 20119: 01301c2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_EOIR_WRITE_DSTATE │ │ │ │ 20120: 01301876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ATI_MM_WRITE_DSTATE │ │ │ │ 20121: 004f69dd 24 FUNC GLOBAL DEFAULT 12 vhost_net_set_backend │ │ │ │ - 20122: 006d53c5 96 FUNC GLOBAL DEFAULT 12 helper_mve_vrhaddub │ │ │ │ + 20122: 006d53cd 96 FUNC GLOBAL DEFAULT 12 helper_mve_vrhaddub │ │ │ │ 20123: 002b9c31 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32_scalbn │ │ │ │ 20124: 012b263c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_INDEX_EVENT │ │ │ │ - 20125: 007c0509 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_import │ │ │ │ + 20125: 007c0511 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_import │ │ │ │ 20126: 002c6ff5 68 FUNC GLOBAL DEFAULT 12 qemu_console_co_wait_update │ │ │ │ 20127: 012b3704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ASYNC_PACKET_EVENT │ │ │ │ - 20128: 0087b435 156 FUNC GLOBAL DEFAULT 12 qemu_event_wait │ │ │ │ - 20129: 009b77dc 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum │ │ │ │ + 20128: 0087b43d 156 FUNC GLOBAL DEFAULT 12 qemu_event_wait │ │ │ │ + 20129: 009b77f4 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum │ │ │ │ 20130: 011ed508 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmplew │ │ │ │ - 20131: 0087d521 248 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear │ │ │ │ - 20132: 006d5425 128 FUNC GLOBAL DEFAULT 12 helper_mve_vrhadduh │ │ │ │ - 20133: 00766045 412 FUNC GLOBAL DEFAULT 12 bdrv_activate │ │ │ │ + 20131: 0087d529 248 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear │ │ │ │ + 20132: 006d542d 128 FUNC GLOBAL DEFAULT 12 helper_mve_vrhadduh │ │ │ │ + 20133: 0076604d 412 FUNC GLOBAL DEFAULT 12 bdrv_activate │ │ │ │ 20134: 002b6e01 192 FUNC GLOBAL DEFAULT 12 float16_to_int32_scalbn │ │ │ │ 20135: 0130241e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_MASKED_DSTATE │ │ │ │ 20136: 005672b9 256 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_range │ │ │ │ - 20137: 0088f215 16 FUNC GLOBAL DEFAULT 12 timerlist_run_timers │ │ │ │ + 20137: 0088f21d 16 FUNC GLOBAL DEFAULT 12 timerlist_run_timers │ │ │ │ 20138: 012b13f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_READ_BLOCK_EVENT │ │ │ │ 20139: 012af488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_IO_READ_EVENT │ │ │ │ 20140: 002be755 276 FUNC GLOBAL DEFAULT 12 float128_maxnum │ │ │ │ 20141: 002b93f9 176 FUNC GLOBAL DEFAULT 12 float16_to_uint8_scalbn │ │ │ │ 20142: 00424c51 10 FUNC GLOBAL DEFAULT 12 ctucan_disconnect │ │ │ │ 20143: 012acb78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_DISABLED_EVENT │ │ │ │ 20144: 01302a1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_UNKNOWN_MSG_TYPE_DSTATE │ │ │ │ 20145: 012df610 4 OBJECT GLOBAL DEFAULT 25 nb_prom_envs │ │ │ │ - 20146: 00716d41 220 FUNC GLOBAL DEFAULT 12 vfio_pci_vector_init │ │ │ │ + 20146: 00716d49 220 FUNC GLOBAL DEFAULT 12 vfio_pci_vector_init │ │ │ │ 20147: 01302ff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_GPIO_WRITE_DSTATE │ │ │ │ 20148: 01302a18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_CAUGHT_RESPONSE_DSTATE │ │ │ │ 20149: 012b6f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_LOW_PENDING_EVENT │ │ │ │ 20150: 013012e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_TS_DSTATE │ │ │ │ 20151: 002c81cd 94 FUNC GLOBAL DEFAULT 12 dpy_gl_cursor_dmabuf │ │ │ │ 20152: 005221d9 176 FUNC GLOBAL DEFAULT 12 validate_bootdevices │ │ │ │ 20153: 012aaedc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_SEC_RESP_EVENT │ │ │ │ - 20154: 0087b3d9 92 FUNC GLOBAL DEFAULT 12 qemu_event_reset │ │ │ │ - 20155: 00722961 50 FUNC GLOBAL DEFAULT 12 virtio_bh_new_guarded_full │ │ │ │ + 20154: 0087b3e1 92 FUNC GLOBAL DEFAULT 12 qemu_event_reset │ │ │ │ + 20155: 00722969 50 FUNC GLOBAL DEFAULT 12 virtio_bh_new_guarded_full │ │ │ │ 20156: 012b1614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_COMMAND_EVENT │ │ │ │ 20157: 01302c58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_ASYNC_DSTATE │ │ │ │ 20158: 012b6f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_PONG_EVENT │ │ │ │ 20159: 004e65a1 140 FUNC GLOBAL DEFAULT 12 virtio_bus_set_vdev_config │ │ │ │ 20160: 012a52c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_FW_REMOVE_CPU_EVENT │ │ │ │ - 20161: 006d54a5 132 FUNC GLOBAL DEFAULT 12 helper_mve_vrhadduw │ │ │ │ + 20161: 006d54ad 132 FUNC GLOBAL DEFAULT 12 helper_mve_vrhadduw │ │ │ │ 20162: 012b3064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_CONFIG_EVENT │ │ │ │ 20163: 00544a0d 200 FUNC GLOBAL DEFAULT 12 qemu_fdt_randomize_seeds │ │ │ │ 20164: 0054a5cd 328 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_stop │ │ │ │ - 20165: 006f7c09 292 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnump_d │ │ │ │ - 20166: 00790391 154 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_mgmt │ │ │ │ + 20165: 006f7c11 292 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnump_d │ │ │ │ + 20166: 00790399 154 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_mgmt │ │ │ │ 20167: 013010d6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_qdev_c │ │ │ │ - 20168: 006ef48d 116 FUNC GLOBAL DEFAULT 12 helper_gvec_ustoh │ │ │ │ + 20168: 006ef495 116 FUNC GLOBAL DEFAULT 12 helper_gvec_ustoh │ │ │ │ 20169: 0130186c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_FILL_WINDOW_DSTATE │ │ │ │ 20170: 012b0eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_FRAME_BUSY_EVENT │ │ │ │ - 20171: 006f79e9 272 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnump_h │ │ │ │ + 20171: 006f79f1 272 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnump_h │ │ │ │ 20172: 004eefa5 164 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_post_load │ │ │ │ - 20173: 006c26a1 2256 FUNC GLOBAL DEFAULT 12 disas_neon_shared │ │ │ │ + 20173: 006c265d 2260 FUNC GLOBAL DEFAULT 12 disas_neon_shared │ │ │ │ 20174: 00519c2d 152 FUNC GLOBAL DEFAULT 12 hmp_block_job_set_speed │ │ │ │ - 20175: 0075fe61 44 FUNC GLOBAL DEFAULT 12 iothread_get_g_main_context │ │ │ │ + 20175: 0075fe69 44 FUNC GLOBAL DEFAULT 12 iothread_get_g_main_context │ │ │ │ 20176: 0130304c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_RAMBLOCK_VFN_HASH_DSTATE │ │ │ │ 20177: 012ab18c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_PULSE_ENABLE_EVENT │ │ │ │ 20178: 012a5db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_ADDRESS_RD_EVENT │ │ │ │ 20179: 00536ae5 10 FUNC GLOBAL DEFAULT 12 qemu_ram_is_named_file │ │ │ │ - 20180: 007ea089 192 FUNC GLOBAL DEFAULT 12 mux_set_focus │ │ │ │ + 20180: 007ea091 192 FUNC GLOBAL DEFAULT 12 mux_set_focus │ │ │ │ 20181: 00330151 108 FUNC GLOBAL DEFAULT 12 hmp_nmi │ │ │ │ - 20182: 0075cd0d 156 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_sync │ │ │ │ + 20182: 0075cd15 156 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_sync │ │ │ │ 20183: 00393f45 296 FUNC GLOBAL DEFAULT 12 ide_data_readl │ │ │ │ 20184: 013024d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHPC_SLOT_COMMAND_DSTATE │ │ │ │ 20185: 00517fb9 248 FUNC GLOBAL DEFAULT 12 hmp_info_dump │ │ │ │ 20186: 00546875 8 FUNC GLOBAL DEFAULT 12 cryptodev_backend_set_used │ │ │ │ 20187: 01209ff0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bfadd │ │ │ │ 20188: 012b3cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_GUEST_BUG_EVENT │ │ │ │ - 20189: 00837421 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_unplug_primary │ │ │ │ - 20190: 00711901 54 FUNC GLOBAL DEFAULT 12 vfio_get_device_info_cap │ │ │ │ - 20191: 008509b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMappingList │ │ │ │ + 20189: 00837429 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_unplug_primary │ │ │ │ + 20190: 00711909 54 FUNC GLOBAL DEFAULT 12 vfio_get_device_info_cap │ │ │ │ + 20191: 008509b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMappingList │ │ │ │ 20192: 012a4988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_STARTUP_TPM_RESUME_EVENT │ │ │ │ - 20193: 006f7af9 272 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnump_s │ │ │ │ + 20193: 006f7b01 272 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnump_s │ │ │ │ 20194: 011e13f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchq_be │ │ │ │ - 20195: 0084f10d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMergeWrapper │ │ │ │ - 20196: 008a2379 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestInfo │ │ │ │ - 20197: 0080cec5 740 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2_members │ │ │ │ + 20195: 0084f115 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMergeWrapper │ │ │ │ + 20196: 008a2381 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestInfo │ │ │ │ + 20197: 0080cecd 740 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2_members │ │ │ │ 20198: 012b5e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_INPUT_CHANGE_EVENT │ │ │ │ 20199: 0036c64d 108 FUNC GLOBAL DEFAULT 12 virtio_add_dmabuf │ │ │ │ 20200: 005d0e11 130 FUNC GLOBAL DEFAULT 12 helper_gvec_andc │ │ │ │ 20201: 012a96bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMOVI_EVENT │ │ │ │ - 20202: 0084cb85 344 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress_members │ │ │ │ + 20202: 0084cb8d 344 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress_members │ │ │ │ 20203: 0130373c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_XEN_REPLICATION_STATUS_DSTATE │ │ │ │ 20204: 004b4355 344 FUNC GLOBAL DEFAULT 12 usb_ep_dump │ │ │ │ 20205: 00394225 328 FUNC GLOBAL DEFAULT 12 ide_data_readw │ │ │ │ 20206: 00314ab9 88 FUNC GLOBAL DEFAULT 12 wm8750_dac_commit │ │ │ │ 20207: 011788e8 12 OBJECT GLOBAL DEFAULT 21 DumpGuestMemoryFormat_lookup │ │ │ │ - 20208: 0083dc91 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetDevPasstOptions │ │ │ │ - 20209: 0070c96d 152 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_unrealize │ │ │ │ + 20208: 0083dc99 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetDevPasstOptions │ │ │ │ + 20209: 0070c975 152 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_unrealize │ │ │ │ 20210: 01301d04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_TIMER_IRQ_CPU_DSTATE │ │ │ │ 20211: 01303340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GLOBAL_DIRTY_CHANGED_DSTATE │ │ │ │ 20212: 012b6de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DEST_INIT_TRYING_EVENT │ │ │ │ 20213: 01301c96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_BPR_READ_DSTATE │ │ │ │ 20214: 012b0db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_TARGET_NOT_PRESENT_EVENT │ │ │ │ 20215: 012a85b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_NO_MAP_EVENT │ │ │ │ 20216: 011e1a28 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchw_le │ │ │ │ 20217: 00440831 280 FUNC GLOBAL DEFAULT 12 msix_init_exclusive_bar │ │ │ │ 20218: 01302d94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_END_DSTATE │ │ │ │ 20219: 0041f9a1 16 FUNC GLOBAL DEFAULT 12 fp_port_get_macaddr │ │ │ │ 20220: 002c9e29 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_sync │ │ │ │ - 20221: 007fd609 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternal │ │ │ │ + 20221: 007fd611 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternal │ │ │ │ 20222: 013017b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_READB_CTRL_DSTATE │ │ │ │ 20223: 012b4194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_DATA_OVERRUN_EVENT │ │ │ │ 20224: 012b845c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_VENDOR_EVENT │ │ │ │ - 20225: 0084258d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CanHostSocketcanProperties │ │ │ │ + 20225: 00842595 58 FUNC GLOBAL DEFAULT 12 qapi_free_CanHostSocketcanProperties │ │ │ │ 20226: 013013c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_CLEAR_SOCKET_DSTATE │ │ │ │ 20227: 005d10bd 130 FUNC GLOBAL DEFAULT 12 helper_gvec_ands │ │ │ │ 20228: 011e830c 132 OBJECT GLOBAL DEFAULT 24 helper_info_ssub16 │ │ │ │ - 20229: 008573e5 216 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev_members │ │ │ │ - 20230: 007e2bfd 44 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_merge │ │ │ │ + 20229: 008573ed 216 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev_members │ │ │ │ + 20230: 007e2c05 44 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_merge │ │ │ │ 20231: 012a7abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VALUE_WRITE_EVENT │ │ │ │ 20232: 011f25fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmlsldavhsw │ │ │ │ 20233: 002c3e51 104 FUNC GLOBAL DEFAULT 12 helper_crc32 │ │ │ │ 20234: 012b8b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_REUSE_EVENT │ │ │ │ - 20235: 0086f4d1 118 FUNC GLOBAL DEFAULT 12 qlist_copy │ │ │ │ + 20235: 0086f4d9 118 FUNC GLOBAL DEFAULT 12 qlist_copy │ │ │ │ 20236: 0031d955 20 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_w25q512jv │ │ │ │ 20237: 012b0bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_INVALID_CONTEXT_EVENT │ │ │ │ 20238: 012ab1ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_READ_EVENT │ │ │ │ - 20239: 0085e451 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceServerInfo │ │ │ │ + 20239: 0085e459 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceServerInfo │ │ │ │ 20240: 00512b59 116 FUNC GLOBAL DEFAULT 12 chardev_add_completion │ │ │ │ 20241: 00321e8d 164 FUNC GLOBAL DEFAULT 12 pl011_create │ │ │ │ - 20242: 0087fe31 716 FUNC GLOBAL DEFAULT 12 qemu_config_parse_qdict │ │ │ │ + 20242: 0087fe39 716 FUNC GLOBAL DEFAULT 12 qemu_config_parse_qdict │ │ │ │ 20243: 0130110a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_PARAMETERS_DSTATE │ │ │ │ 20244: 005de6e5 24 FUNC GLOBAL DEFAULT 12 helper_stl_mmu │ │ │ │ - 20245: 006d21cd 104 FUNC GLOBAL DEFAULT 12 helper_mve_vrev32b │ │ │ │ - 20246: 0089fe05 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_YankInstance_base_members │ │ │ │ - 20247: 00802845 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoList │ │ │ │ + 20245: 006d21d5 104 FUNC GLOBAL DEFAULT 12 helper_mve_vrev32b │ │ │ │ + 20246: 0089fe0d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_YankInstance_base_members │ │ │ │ + 20247: 0080284d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoList │ │ │ │ 20248: 002f930d 68 FUNC GLOBAL DEFAULT 12 free_aml_allocator │ │ │ │ 20249: 01302724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_TRANSFER_DATA_DSTATE │ │ │ │ 20250: 0045c699 332 FUNC GLOBAL DEFAULT 12 scsi_req_complete_failed │ │ │ │ 20251: 01302b80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_GET_PORT_STATUS_DSTATE │ │ │ │ 20252: 012a2694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_EXEC_END_EVENT │ │ │ │ 20253: 0059ddf9 102 FUNC GLOBAL DEFAULT 12 uaccess_lock_user │ │ │ │ - 20254: 006d2235 104 FUNC GLOBAL DEFAULT 12 helper_mve_vrev32h │ │ │ │ + 20254: 006d223d 104 FUNC GLOBAL DEFAULT 12 helper_mve_vrev32h │ │ │ │ 20255: 012b3c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_LOOP_STOP_IDLE_EVENT │ │ │ │ - 20256: 007750a9 64 FUNC GLOBAL DEFAULT 12 qemuio_command_usage │ │ │ │ + 20256: 007750b1 64 FUNC GLOBAL DEFAULT 12 qemuio_command_usage │ │ │ │ 20257: 01178b8c 12 OBJECT GLOBAL DEFAULT 21 NumaOptionsType_lookup │ │ │ │ 20258: 01302a04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_LIMIT_DSTATE │ │ │ │ 20259: 013015c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_DECODE_CD_DSTATE │ │ │ │ - 20260: 007bd069 144 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_check_write │ │ │ │ + 20260: 007bd071 144 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_check_write │ │ │ │ 20261: 005ea045 148 FUNC GLOBAL DEFAULT 12 qmp_request_ebpf │ │ │ │ - 20262: 0087d475 172 FUNC GLOBAL DEFAULT 12 bitmap_clear │ │ │ │ + 20262: 0087d47d 172 FUNC GLOBAL DEFAULT 12 bitmap_clear │ │ │ │ 20263: 011deab8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax16 │ │ │ │ 20264: 013035ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_JOBS_DSTATE │ │ │ │ 20265: 00400219 100 FUNC GLOBAL DEFAULT 12 igb_core_pre_save │ │ │ │ 20266: 012ac548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_DUMP_EVENT │ │ │ │ 20267: 002f90f5 196 FUNC GLOBAL DEFAULT 12 build_append_gas │ │ │ │ 20268: 012aafcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_REG_READ_EVENT │ │ │ │ - 20269: 00744ad9 180 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_async │ │ │ │ + 20269: 00744ae1 180 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_async │ │ │ │ 20270: 01303388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_KBD_RELEASE_DSTATE │ │ │ │ 20271: 0130189c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CAPPED_DSTATE │ │ │ │ 20272: 002f6791 348 FUNC GLOBAL DEFAULT 12 v9fs_co_mkdir │ │ │ │ - 20273: 0074a075 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_free │ │ │ │ - 20274: 00781ebd 108 FUNC GLOBAL DEFAULT 12 blk_iostatus_set_err │ │ │ │ - 20275: 00735019 168 FUNC GLOBAL DEFAULT 12 object_property_get_enum │ │ │ │ - 20276: 0081a445 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket │ │ │ │ - 20277: 0074371d 72 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_full │ │ │ │ + 20273: 0074a07d 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_free │ │ │ │ + 20274: 00781ec5 108 FUNC GLOBAL DEFAULT 12 blk_iostatus_set_err │ │ │ │ + 20275: 00735021 168 FUNC GLOBAL DEFAULT 12 object_property_get_enum │ │ │ │ + 20276: 0081a44d 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket │ │ │ │ + 20277: 00743725 72 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_full │ │ │ │ 20278: 003385e9 108 FUNC GLOBAL DEFAULT 12 qdev_prop_set_drive │ │ │ │ 20279: 0130142e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_GET_DIRTY_BITMAP_DSTATE │ │ │ │ 20280: 00297f15 240 FUNC GLOBAL DEFAULT 12 cap_disas_plugin │ │ │ │ 20281: 0130171a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_WRITE_DSTATE │ │ │ │ 20282: 013022f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_RESET_DSTATE │ │ │ │ 20283: 012a4310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_CLEAR_QUEUE_EVENT │ │ │ │ - 20284: 0081ad59 216 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC_members │ │ │ │ - 20285: 007821ad 76 FUNC GLOBAL DEFAULT 12 blk_co_nb_sectors │ │ │ │ + 20284: 0081ad61 216 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC_members │ │ │ │ + 20285: 007821b5 76 FUNC GLOBAL DEFAULT 12 blk_co_nb_sectors │ │ │ │ 20286: 012a3d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_FILE_NEW_PATH_EVENT │ │ │ │ - 20287: 00820879 280 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase │ │ │ │ + 20287: 00820881 280 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase │ │ │ │ 20288: 012accc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGBVF_WRN_IO_ADDR_UNKNOWN_EVENT │ │ │ │ 20289: 012baab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_NAME_EVENT │ │ │ │ - 20290: 0084f76d 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper │ │ │ │ + 20290: 0084f775 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper │ │ │ │ 20291: 00513f59 188 FUNC GLOBAL DEFAULT 12 fsdev_co_throttle_request │ │ │ │ 20292: 012b7e50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_RAM_OFFSET_EVENT │ │ │ │ 20293: 01302d9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_INCOMING_DSTATE │ │ │ │ - 20294: 0070f959 72 FUNC GLOBAL DEFAULT 12 vfio_container_get_iova_ranges │ │ │ │ + 20294: 0070f961 72 FUNC GLOBAL DEFAULT 12 vfio_container_get_iova_ranges │ │ │ │ 20295: 012bb62c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VNC_SERVERS_EVENT │ │ │ │ 20296: 0032a775 70 FUNC GLOBAL DEFAULT 12 register_init_block32 │ │ │ │ - 20297: 0071dd11 96 FUNC GLOBAL DEFAULT 12 virtio_queue_enable │ │ │ │ + 20297: 0071dd19 96 FUNC GLOBAL DEFAULT 12 virtio_queue_enable │ │ │ │ 20298: 012ba3cc 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_machine_s390x_trace_events_trace_events │ │ │ │ 20299: 01301884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_BLT_DSTATE │ │ │ │ 20300: 012af1c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_SET_IRQ_EVENT │ │ │ │ - 20301: 0071325d 4 FUNC GLOBAL DEFAULT 12 vfio_config_quirk_setup │ │ │ │ + 20301: 00713265 4 FUNC GLOBAL DEFAULT 12 vfio_config_quirk_setup │ │ │ │ 20302: 011f00dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshlui_sb │ │ │ │ - 20303: 0081b40d 132 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendKind │ │ │ │ + 20303: 0081b415 132 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendKind │ │ │ │ 20304: 012aea24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RW_COMPLETE_CB_EVENT │ │ │ │ 20305: 012b7078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_AFTER_LOOP_EVENT │ │ │ │ - 20306: 0086469d 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_disconnected │ │ │ │ + 20306: 008646a5 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_disconnected │ │ │ │ 20307: 012b8de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_SOURCE_EVENT │ │ │ │ 20308: 012a5184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REG_READ_EVENT │ │ │ │ 20309: 01301504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_IO_PORT_DSTATE │ │ │ │ 20310: 0041c1d5 98 FUNC GLOBAL DEFAULT 12 vhost_net_set_vring_enable │ │ │ │ 20311: 00678951 264 FUNC GLOBAL DEFAULT 12 arm_cpu_gdb_write_register │ │ │ │ 20312: 012b990c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_REMOVE_EVENT │ │ │ │ 20313: 005c6e69 204 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ool │ │ │ │ 20314: 013032b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_EXIT_DSTATE │ │ │ │ 20315: 011f0058 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshlui_sh │ │ │ │ 20316: 012a3e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_NEW_FD_EVENT │ │ │ │ 20317: 002be499 6 FUNC GLOBAL DEFAULT 12 float32_maximum_number │ │ │ │ 20318: 002f69ed 172 FUNC GLOBAL DEFAULT 12 v9fs_co_closedir │ │ │ │ 20319: 00496b2d 88 FUNC GLOBAL DEFAULT 12 ssi_create_bus │ │ │ │ - 20320: 0083ac99 58 FUNC GLOBAL DEFAULT 12 qapi_free_AddfdInfo │ │ │ │ + 20320: 0083aca1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AddfdInfo │ │ │ │ 20321: 004b4231 68 FUNC GLOBAL DEFAULT 12 usb_packet_cleanup │ │ │ │ 20322: 012ba9e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_GETFD_EVENT │ │ │ │ - 20323: 0088ac59 80 FUNC GLOBAL DEFAULT 12 qemu_aio_unref │ │ │ │ - 20324: 00817071 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase_members │ │ │ │ - 20325: 0082f9c1 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_numa_node │ │ │ │ + 20323: 0088ac61 80 FUNC GLOBAL DEFAULT 12 qemu_aio_unref │ │ │ │ + 20324: 00817079 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase_members │ │ │ │ + 20325: 0082f9c9 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_numa_node │ │ │ │ 20326: 011ea934 132 OBJECT GLOBAL DEFAULT 24 helper_info_get_cp_reg64 │ │ │ │ 20327: 0130187e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_READ_REG_DSTATE │ │ │ │ - 20328: 0087d24d 64 FUNC GLOBAL DEFAULT 12 slow_bitmap_xor │ │ │ │ + 20328: 0087d255 64 FUNC GLOBAL DEFAULT 12 slow_bitmap_xor │ │ │ │ 20329: 013016e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_DSTATE │ │ │ │ 20330: 013029d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_TIMER_TICK_DSTATE │ │ │ │ 20331: 012bae44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATS_EVENT │ │ │ │ - 20332: 0080cab9 384 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw_members │ │ │ │ + 20332: 0080cac1 384 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw_members │ │ │ │ 20333: 0032a33d 320 FUNC GLOBAL DEFAULT 12 register_read │ │ │ │ - 20334: 007fc7bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyHash │ │ │ │ - 20335: 00718c3d 172 FUNC GLOBAL DEFAULT 12 vfio_pci_put_device │ │ │ │ - 20336: 008331e5 192 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats │ │ │ │ + 20334: 007fc7c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyHash │ │ │ │ + 20335: 00718c45 172 FUNC GLOBAL DEFAULT 12 vfio_pci_put_device │ │ │ │ + 20336: 008331ed 192 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats │ │ │ │ 20337: 011effd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshlui_sw │ │ │ │ 20338: 012b8fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_CPU_RESET_EVENT │ │ │ │ 20339: 0045ae11 942 FUNC GLOBAL DEFAULT 12 scsi_req_parse_cdb │ │ │ │ 20340: 003a3c99 100 FUNC GLOBAL DEFAULT 12 gicv3_class_name │ │ │ │ - 20341: 006f4fe5 110 FUNC GLOBAL DEFAULT 12 helper_gvec_urshr_b │ │ │ │ + 20341: 006f4fed 110 FUNC GLOBAL DEFAULT 12 helper_gvec_urshr_b │ │ │ │ 20342: 01179b1c 12 OBJECT GLOBAL DEFAULT 21 CxlExtentRemovalPolicy_lookup │ │ │ │ - 20343: 0073b6d1 84 FUNC GLOBAL DEFAULT 12 qemu_file_new_input │ │ │ │ + 20343: 0073b6d9 84 FUNC GLOBAL DEFAULT 12 qemu_file_new_input │ │ │ │ 20344: 012b0ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_RESET_EVENT │ │ │ │ 20345: 0055ce71 40 FUNC GLOBAL DEFAULT 12 migration_incoming_postcopy_advised │ │ │ │ 20346: 011dfdcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul8 │ │ │ │ 20347: 00482bb9 96 FUNC GLOBAL DEFAULT 12 sdhci_common_class_init │ │ │ │ 20348: 012bac90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_GET_EVENT │ │ │ │ - 20349: 006f5131 158 FUNC GLOBAL DEFAULT 12 helper_gvec_urshr_d │ │ │ │ + 20349: 006f5139 158 FUNC GLOBAL DEFAULT 12 helper_gvec_urshr_d │ │ │ │ 20350: 01301b3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_SET_DSTATE │ │ │ │ 20351: 005de4bd 60 FUNC GLOBAL DEFAULT 12 helper_ldsw_mmu │ │ │ │ - 20352: 006d58d5 208 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd270b │ │ │ │ + 20352: 006d58dd 208 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd270b │ │ │ │ 20353: 012aff68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_DISCONNECT_EVENT │ │ │ │ 20354: 012a9f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_MASKED_PENDING_EVENT │ │ │ │ 20355: 00543ef9 152 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_u64 │ │ │ │ 20356: 006053dd 84 FUNC GLOBAL DEFAULT 12 round_down_to_parange_bit_size │ │ │ │ - 20357: 0071f02d 488 FUNC GLOBAL DEFAULT 12 virtio_queue_restore_last_avail_idx │ │ │ │ + 20357: 0071f035 488 FUNC GLOBAL DEFAULT 12 virtio_queue_restore_last_avail_idx │ │ │ │ 20358: 002d0eb9 10 FUNC GLOBAL DEFAULT 12 qemu_text_console_get_label │ │ │ │ - 20359: 006f5055 108 FUNC GLOBAL DEFAULT 12 helper_gvec_urshr_h │ │ │ │ + 20359: 006f505d 108 FUNC GLOBAL DEFAULT 12 helper_gvec_urshr_h │ │ │ │ 20360: 01301bc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_WRITE_DSTATE │ │ │ │ - 20361: 006d59a5 236 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd270h │ │ │ │ + 20361: 006d59ad 236 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd270h │ │ │ │ 20362: 0050ebe9 104 FUNC GLOBAL DEFAULT 12 AUD_get_buffer_size_out │ │ │ │ 20363: 002deffd 66 FUNC GLOBAL DEFAULT 12 palette_idx │ │ │ │ 20364: 012a6290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_COMMAND_EVENT │ │ │ │ - 20365: 00734be1 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_bool │ │ │ │ - 20366: 00808a5d 132 FUNC GLOBAL DEFAULT 12 visit_type_IscsiTransport │ │ │ │ + 20365: 00734be9 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_bool │ │ │ │ + 20366: 00808a65 132 FUNC GLOBAL DEFAULT 12 visit_type_IscsiTransport │ │ │ │ 20367: 012b5c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_WRITE_EVENT │ │ │ │ 20368: 0130339e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_SEND_EMPTY_CLIPBOARD_DSTATE │ │ │ │ 20369: 011dea34 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax32 │ │ │ │ 20370: 012b4114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_WAKEUP_EVENT │ │ │ │ 20371: 002fb2a9 80 FUNC GLOBAL DEFAULT 12 aml_else │ │ │ │ 20372: 01178c78 12 OBJECT GLOBAL DEFAULT 21 DirtyRateMeasureMode_lookup │ │ │ │ 20373: 004e50d1 72 FUNC GLOBAL DEFAULT 12 vfio_user_set_handler │ │ │ │ 20374: 0036c725 72 FUNC GLOBAL DEFAULT 12 virtio_remove_resource │ │ │ │ 20375: 013010ac 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_net_c │ │ │ │ - 20376: 006f50c1 112 FUNC GLOBAL DEFAULT 12 helper_gvec_urshr_s │ │ │ │ - 20377: 006e4e15 368 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul180h │ │ │ │ + 20376: 006f50c9 112 FUNC GLOBAL DEFAULT 12 helper_gvec_urshr_s │ │ │ │ + 20377: 006e4e1d 368 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul180h │ │ │ │ 20378: 005628a5 34 FUNC GLOBAL DEFAULT 12 migrate_multifd │ │ │ │ 20379: 0130292a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IBEX_SPI_HOST_READ_DSTATE │ │ │ │ 20380: 00541b6d 16 FUNC GLOBAL DEFAULT 12 runstate_get │ │ │ │ 20381: 012a3b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_WAIT_EVENT │ │ │ │ 20382: 00565fa5 132 FUNC GLOBAL DEFAULT 12 postcopy_wake_shared │ │ │ │ - 20383: 006d5a91 252 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd270w │ │ │ │ + 20383: 006d5a99 252 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd270w │ │ │ │ 20384: 005cf9a5 12 FUNC GLOBAL DEFAULT 12 helper_clz_i32 │ │ │ │ 20385: 013022be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_IOPORT_WRITE_DSTATE │ │ │ │ 20386: 00681401 48 FUNC GLOBAL DEFAULT 12 gen_gvec_mla │ │ │ │ 20387: 012a61e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_SUBMIT_MULTIREQ_EVENT │ │ │ │ 20388: 01302c6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_SUCCESS_DSTATE │ │ │ │ 20389: 0130177a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_DMAREADY_DSTATE │ │ │ │ - 20390: 006e4f85 344 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul180s │ │ │ │ + 20390: 006e4f8d 344 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul180s │ │ │ │ 20391: 013019ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RC4030_WRITE_DSTATE │ │ │ │ - 20392: 007f15f5 340 FUNC GLOBAL DEFAULT 12 qmp_chardev_remove │ │ │ │ - 20393: 0078b38d 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_align │ │ │ │ + 20392: 007f15fd 340 FUNC GLOBAL DEFAULT 12 qmp_chardev_remove │ │ │ │ + 20393: 0078b395 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_align │ │ │ │ 20394: 01303506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_GT_IMASK_TOGGLE_DSTATE │ │ │ │ 20395: 013035c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DSTATE │ │ │ │ 20396: 012adad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_WRITE_EVENT │ │ │ │ 20397: 011e851c 132 OBJECT GLOBAL DEFAULT 24 helper_info_uaddsubx │ │ │ │ 20398: 01302eca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUGGED_ALL_DSTATE │ │ │ │ 20399: 0130326a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_BAD_DSTATE │ │ │ │ 20400: 01301bdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VINVALL_DSTATE │ │ │ │ 20401: 004c1c85 236 FUNC GLOBAL DEFAULT 12 usb_ehci_unrealize │ │ │ │ 20402: 0044cf45 96 FUNC GLOBAL DEFAULT 12 pcie_aer_parse_error_string │ │ │ │ 20403: 012b7a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_STARTFULL_EVENT │ │ │ │ - 20404: 0084c541 16 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper_members │ │ │ │ - 20405: 006ee281 154 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_2h │ │ │ │ + 20404: 0084c549 16 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper_members │ │ │ │ + 20405: 006ee289 154 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_2h │ │ │ │ 20406: 005e2c69 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_le │ │ │ │ 20407: 012a6190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HD_GEOMETRY_LCHS_GUESS_EVENT │ │ │ │ 20408: 01303438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_XVP_DSTATE │ │ │ │ 20409: 005f7f99 1344 FUNC GLOBAL DEFAULT 12 define_one_arm_cp_reg │ │ │ │ 20410: 0046284d 228 FUNC GLOBAL DEFAULT 12 scsi_generic_read_device_inquiry │ │ │ │ 20411: 00540f79 348 FUNC GLOBAL DEFAULT 12 qtest_server_init │ │ │ │ 20412: 00681431 48 FUNC GLOBAL DEFAULT 12 gen_gvec_mls │ │ │ │ 20413: 012a6934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_UART_READ_EVENT │ │ │ │ 20414: 012a8670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_HOST_DEFAULT_EVENT │ │ │ │ 20415: 012ae7a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_POST_CQE_EVENT │ │ │ │ 20416: 01302d58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_GET_REGION_INFO_TYPE_DSTATE │ │ │ │ - 20417: 008437a1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_properties_arg_members │ │ │ │ + 20417: 008437a9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_properties_arg_members │ │ │ │ 20418: 01302f38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_IRQFD_DEFERRED_FN_DSTATE │ │ │ │ - 20419: 0077a309 248 FUNC GLOBAL DEFAULT 12 nbd_rep_lookup │ │ │ │ + 20419: 0077a311 248 FUNC GLOBAL DEFAULT 12 nbd_rep_lookup │ │ │ │ 20420: 00531031 38 FUNC GLOBAL DEFAULT 12 address_space_remove_listeners │ │ │ │ 20421: 01302026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RX_COMPLETE_DSTATE │ │ │ │ 20422: 012a83c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_AHCI_MEM_READ_EVENT │ │ │ │ 20423: 012b84ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SCANOUT_TEXTURE_EVENT │ │ │ │ 20424: 005e4631 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxq_le │ │ │ │ - 20425: 00876b65 86 FUNC GLOBAL DEFAULT 12 event_notifier_cleanup │ │ │ │ + 20425: 00876b6d 86 FUNC GLOBAL DEFAULT 12 event_notifier_cleanup │ │ │ │ 20426: 00541401 696 FUNC GLOBAL DEFAULT 12 configure_rtc │ │ │ │ 20427: 0041bcbd 6 FUNC GLOBAL DEFAULT 12 vhost_net_get_max_queues │ │ │ │ - 20428: 00851cc1 84 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed_members │ │ │ │ + 20428: 00851cc9 84 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed_members │ │ │ │ 20429: 011dd7a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl16i │ │ │ │ 20430: 012aec94 64 OBJECT GLOBAL DEFAULT 24 hw_nvram_trace_events │ │ │ │ - 20431: 00781305 372 FUNC GLOBAL DEFAULT 12 monitor_add_blk │ │ │ │ - 20432: 007d2525 14 FUNC GLOBAL DEFAULT 12 qed_init_l2_cache │ │ │ │ - 20433: 00815c41 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_create │ │ │ │ + 20431: 0078130d 372 FUNC GLOBAL DEFAULT 12 monitor_add_blk │ │ │ │ + 20432: 007d252d 14 FUNC GLOBAL DEFAULT 12 qed_init_l2_cache │ │ │ │ + 20433: 00815c49 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_create │ │ │ │ 20434: 00330041 164 FUNC GLOBAL DEFAULT 12 hmp_pmemsave │ │ │ │ 20435: 012ba7bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_CANCEL_EVENT │ │ │ │ - 20436: 00a646a0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_CHILD_CLEARTID │ │ │ │ + 20436: 00a646b8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_CHILD_CLEARTID │ │ │ │ 20437: 012ae524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VIRT_MNGMT_EVENT │ │ │ │ 20438: 012ae854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_EVENT │ │ │ │ 20439: 0050ee75 120 FUNC GLOBAL DEFAULT 12 audio_generic_run_buffer_out │ │ │ │ 20440: 01301e98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_EXTI_SET_IRQ_DSTATE │ │ │ │ 20441: 012b08e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_STATE_EVENT │ │ │ │ - 20442: 00746175 96 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_export_p8info │ │ │ │ + 20442: 0074617d 96 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_export_p8info │ │ │ │ 20443: 0054a31d 26 FUNC GLOBAL DEFAULT 12 cryptodev_get_vhost │ │ │ │ 20444: 01301c12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_BADWRITE_DSTATE │ │ │ │ 20445: 0032a7bd 70 FUNC GLOBAL DEFAULT 12 register_init_block64 │ │ │ │ 20446: 012aff48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_PARITY_SENSE_CHANGED_EVENT │ │ │ │ 20447: 005d3745 130 FUNC GLOBAL DEFAULT 12 helper_gvec_leus16 │ │ │ │ 20448: 012a2fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_SEEK_EVENT │ │ │ │ 20449: 0130387c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SGX_CAPABILITIES_DSTATE │ │ │ │ 20450: 011dcf64 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl16v │ │ │ │ - 20451: 0089ebe5 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_correctable_error_arg_members │ │ │ │ - 20452: 00781b19 300 FUNC GLOBAL DEFAULT 12 blk_dev_change_media_cb │ │ │ │ + 20451: 0089ebed 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_correctable_error_arg_members │ │ │ │ + 20452: 00781b21 300 FUNC GLOBAL DEFAULT 12 blk_dev_change_media_cb │ │ │ │ 20453: 005c11e9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i32_chk │ │ │ │ 20454: 0121a00c 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_clear_drv │ │ │ │ 20455: 005e55cd 28 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchq_be │ │ │ │ 20456: 012023ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_bfmlsl_idx │ │ │ │ 20457: 0045a6ed 204 FUNC GLOBAL DEFAULT 12 scsi_device_find │ │ │ │ 20458: 012a942c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_QUEUE_INFO_EVENT │ │ │ │ - 20459: 008428d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_IothreadProperties │ │ │ │ - 20460: 0081be05 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper_members │ │ │ │ + 20459: 008428dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_IothreadProperties │ │ │ │ + 20460: 0081be0d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper_members │ │ │ │ 20461: 004f8345 44 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_delete │ │ │ │ 20462: 0052f6f1 172 FUNC GLOBAL DEFAULT 12 memory_region_set_log │ │ │ │ 20463: 01301e32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_READ_DSTATE │ │ │ │ 20464: 01302908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SHIFT_RX_DSTATE │ │ │ │ 20465: 00a9e2e4 64 OBJECT GLOBAL DEFAULT 21 vmstate_acpi_pcihp_pci_status │ │ │ │ 20466: 005eea05 44 FUNC GLOBAL DEFAULT 12 hvf_arm_get_default_ipa_bit_size │ │ │ │ 20467: 012b1904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SEQUENCER_OP_EVENT │ │ │ │ 20468: 012ac6b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_REG_WRITE_EVENT │ │ │ │ 20469: 012b4a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_LPC_BRIDGE_ENABLED_EVENT │ │ │ │ 20470: 012ad888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_CSUM_EVENT │ │ │ │ 20471: 0130389e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_TYPES_DSTATE │ │ │ │ - 20472: 007e26c1 248 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_add │ │ │ │ + 20472: 007e26c9 248 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_add │ │ │ │ 20473: 012ae094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_MISALIGNED32_EVENT │ │ │ │ 20474: 005e444d 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminq_le │ │ │ │ 20475: 012bbebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANON_RAM_ALLOC_EVENT │ │ │ │ - 20476: 00821025 380 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS_members │ │ │ │ - 20477: 0084ada9 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_watchdog │ │ │ │ + 20476: 0082102d 380 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS_members │ │ │ │ + 20477: 0084adb1 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_watchdog │ │ │ │ 20478: 012aee0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHPC_SLOT_COMMAND_EVENT │ │ │ │ - 20479: 00881919 384 FUNC GLOBAL DEFAULT 12 qemu_opts_print │ │ │ │ + 20479: 00881921 384 FUNC GLOBAL DEFAULT 12 qemu_opts_print │ │ │ │ 20480: 004f6aed 696 FUNC GLOBAL DEFAULT 12 vhost_save_backend_state │ │ │ │ 20481: 012f1200 4 OBJECT GLOBAL DEFAULT 25 tcg_env │ │ │ │ 20482: 002fbfd5 44 FUNC GLOBAL DEFAULT 12 aml_dword_memory │ │ │ │ 20483: 01301e20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_ENTRY_DSTATE │ │ │ │ 20484: 012a4be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_CONNECT_EVENT │ │ │ │ - 20485: 0075f491 288 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_add │ │ │ │ + 20485: 0075f499 288 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_add │ │ │ │ 20486: 012ac268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_MDIO_ACCESS_EVENT │ │ │ │ 20487: 013018a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SEND_EVENTS_DSTATE │ │ │ │ 20488: 01301091 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_dump_c │ │ │ │ - 20489: 0073311d 10 FUNC GLOBAL DEFAULT 12 object_class_is_abstract │ │ │ │ - 20490: 008104a9 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_change_arg_members │ │ │ │ + 20489: 00733125 10 FUNC GLOBAL DEFAULT 12 object_class_is_abstract │ │ │ │ + 20490: 008104b1 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_change_arg_members │ │ │ │ 20491: 01178318 12 OBJECT GLOBAL DEFAULT 21 SshHostKeyCheckMode_lookup │ │ │ │ 20492: 0051a99d 184 FUNC GLOBAL DEFAULT 12 hmp_info_blockstats │ │ │ │ - 20493: 00821f19 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoRSAPaddingAlgo │ │ │ │ - 20494: 006ed9a9 146 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_4b │ │ │ │ - 20495: 00869051 136 FUNC GLOBAL DEFAULT 12 visit_optional │ │ │ │ + 20493: 00821f21 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoRSAPaddingAlgo │ │ │ │ + 20494: 006ed9b1 146 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_4b │ │ │ │ + 20495: 00869059 136 FUNC GLOBAL DEFAULT 12 visit_optional │ │ │ │ 20496: 012b7da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_STATE_INITIALIZE_EVENT │ │ │ │ 20497: 01303884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_ATTESTATION_REPORT_DSTATE │ │ │ │ - 20498: 0077a885 40 FUNC GLOBAL DEFAULT 12 scsi_cdb_length │ │ │ │ - 20499: 00869601 244 FUNC GLOBAL DEFAULT 12 visit_type_int8 │ │ │ │ - 20500: 008855fd 208 FUNC GLOBAL DEFAULT 12 qht_reset │ │ │ │ + 20498: 0077a88d 40 FUNC GLOBAL DEFAULT 12 scsi_cdb_length │ │ │ │ + 20499: 00869609 244 FUNC GLOBAL DEFAULT 12 visit_type_int8 │ │ │ │ + 20500: 00885605 208 FUNC GLOBAL DEFAULT 12 qht_reset │ │ │ │ 20501: 00554469 148 FUNC GLOBAL DEFAULT 12 cpu_throttle_set │ │ │ │ 20502: 013018aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SURFACES_DIRTY_DSTATE │ │ │ │ 20503: 003197dd 224 FUNC GLOBAL DEFAULT 12 pflash_cfi01_legacy_drive │ │ │ │ 20504: 013027e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_UNDERFLOW_DSTATE │ │ │ │ - 20505: 00810ec1 392 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_completed │ │ │ │ + 20505: 00810ec9 392 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_completed │ │ │ │ 20506: 0043fe99 46 FUNC GLOBAL DEFAULT 12 msix_set_pending │ │ │ │ 20507: 012acce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_SET_VFMAILBOX_EVENT │ │ │ │ 20508: 004b3459 132 FUNC GLOBAL DEFAULT 12 usb_port_reset │ │ │ │ - 20509: 0081e4d5 236 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapabilityList │ │ │ │ - 20510: 006edb89 160 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_4h │ │ │ │ + 20509: 0081e4dd 236 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapabilityList │ │ │ │ + 20510: 006edb91 160 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_4h │ │ │ │ 20511: 011db6a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus16 │ │ │ │ 20512: 012a4c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READLINK_RETURN_EVENT │ │ │ │ - 20513: 006e251d 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgt_scalarb │ │ │ │ - 20514: 00730e05 208 FUNC GLOBAL DEFAULT 12 clock_set │ │ │ │ + 20513: 006e2525 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgt_scalarb │ │ │ │ + 20514: 00730e0d 208 FUNC GLOBAL DEFAULT 12 clock_set │ │ │ │ 20515: 01302cd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HUB_POWER_DOWN_DSTATE │ │ │ │ - 20516: 008973c5 292 FUNC GLOBAL DEFAULT 12 throttle_account │ │ │ │ - 20517: 0083e3d1 142 FUNC GLOBAL DEFAULT 12 visit_type_StringList │ │ │ │ + 20516: 008973cd 292 FUNC GLOBAL DEFAULT 12 throttle_account │ │ │ │ + 20517: 0083e3d9 142 FUNC GLOBAL DEFAULT 12 visit_type_StringList │ │ │ │ 20518: 0130205e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_IRQ_DSTATE │ │ │ │ 20519: 012b246c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_NEW_ACTIVE_LOCALITY_EVENT │ │ │ │ 20520: 013028d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_GET_CMD_LINE_DSTATE │ │ │ │ 20521: 011de9b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax64 │ │ │ │ 20522: 01301e1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_READ_REG_DSTATE │ │ │ │ - 20523: 006e258d 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgt_scalarh │ │ │ │ + 20523: 006e2595 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgt_scalarh │ │ │ │ 20524: 01302590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_IRQ_STATE_DSTATE │ │ │ │ - 20525: 00793589 146 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard_snapshot │ │ │ │ + 20525: 00793591 146 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard_snapshot │ │ │ │ 20526: 013031e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_TERMINATE_THREADS_DSTATE │ │ │ │ 20527: 012ac398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_LEN_EVENT │ │ │ │ - 20528: 0078b6f9 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_sha256 │ │ │ │ - 20529: 0080491d 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStr │ │ │ │ + 20528: 0078b701 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_sha256 │ │ │ │ + 20529: 00804925 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStr │ │ │ │ 20530: 012b5468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_DOMAIN_EVENT │ │ │ │ 20531: 0036c481 292 FUNC GLOBAL DEFAULT 12 vga_init │ │ │ │ 20532: 00538a69 560 FUNC GLOBAL DEFAULT 12 address_space_flush_icache_range │ │ │ │ - 20533: 007440b9 240 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full_all │ │ │ │ - 20534: 007e75c1 428 FUNC GLOBAL DEFAULT 12 blk_pwritev_part │ │ │ │ + 20533: 007440c1 240 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full_all │ │ │ │ + 20534: 007e75c9 428 FUNC GLOBAL DEFAULT 12 blk_pwritev_part │ │ │ │ 20535: 0130259c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_IOCTL_SGIO_DONE_DSTATE │ │ │ │ - 20536: 0087a905 136 FUNC GLOBAL DEFAULT 12 register_module_init │ │ │ │ + 20536: 0087a90d 136 FUNC GLOBAL DEFAULT 12 register_module_init │ │ │ │ 20537: 012bba40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_LIST_EVENT │ │ │ │ 20538: 011e8414 132 OBJECT GLOBAL DEFAULT 24 helper_info_uadd8 │ │ │ │ 20539: 012a731c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CG3_WRITE_EVENT │ │ │ │ 20540: 0059a945 152 FUNC GLOBAL DEFAULT 12 replay_get_dword │ │ │ │ 20541: 005cf9c1 38 FUNC GLOBAL DEFAULT 12 helper_clz_i64 │ │ │ │ 20542: 012ab89c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCOM_READ_EVENT │ │ │ │ 20543: 011e9c50 132 OBJECT GLOBAL DEFAULT 24 helper_info_check_bxj_trap │ │ │ │ 20544: 01178e24 12 OBJECT GLOBAL DEFAULT 21 MigrationCapability_lookup │ │ │ │ 20545: 013034e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_RELEASE_END_DSTATE │ │ │ │ 20546: 0041c145 104 FUNC GLOBAL DEFAULT 12 vhost_net_notify_migration_done │ │ │ │ 20547: 00512041 128 FUNC GLOBAL DEFAULT 12 hmp_stopcapture │ │ │ │ 20548: 01301eaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_UPDATE_DUTY_DSTATE │ │ │ │ - 20549: 00718775 488 FUNC GLOBAL DEFAULT 12 vfio_populate_vga │ │ │ │ - 20550: 006e25fd 108 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgt_scalarw │ │ │ │ + 20549: 0071877d 488 FUNC GLOBAL DEFAULT 12 vfio_populate_vga │ │ │ │ + 20550: 006e2605 108 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgt_scalarw │ │ │ │ 20551: 013027d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_INVALID_DSTATE │ │ │ │ 20552: 0130224c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_PHY_RESET_DSTATE │ │ │ │ - 20553: 0081f645 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKS │ │ │ │ + 20553: 0081f64d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKS │ │ │ │ 20554: 01302846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_IRQ_INTX_DSTATE │ │ │ │ 20555: 00600f99 4 FUNC GLOBAL DEFAULT 12 arm_gt_hvtimer_cb │ │ │ │ - 20556: 00763145 20 FUNC GLOBAL DEFAULT 12 bdrv_uses_whitelist │ │ │ │ + 20556: 0076314d 20 FUNC GLOBAL DEFAULT 12 bdrv_uses_whitelist │ │ │ │ 20557: 01303342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_DESTROY_RCU_DSTATE │ │ │ │ 20558: 005680fd 90 FUNC GLOBAL DEFAULT 12 migrate_ram_is_ignored │ │ │ │ 20559: 0130134c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_SYNC_DSTATE │ │ │ │ 20560: 012a7f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_SLAVE_WRITE_EVENT │ │ │ │ 20561: 01303d94 4 OBJECT GLOBAL DEFAULT 25 trace_events_enabled_count │ │ │ │ 20562: 0130265e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_DISCONNECT_DSTATE │ │ │ │ 20563: 00442ce1 376 FUNC GLOBAL DEFAULT 12 pci_register_vga │ │ │ │ 20564: 005d39c9 128 FUNC GLOBAL DEFAULT 12 helper_gvec_leus32 │ │ │ │ 20565: 012bab4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NETDEV_DEL_EVENT │ │ │ │ 20566: 012f118c 4 OBJECT GLOBAL DEFAULT 25 tcg_ctxs │ │ │ │ 20567: 012b09d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_EVENT │ │ │ │ - 20568: 00877ad1 12 FUNC GLOBAL DEFAULT 12 qemu_get_local_state_dir │ │ │ │ + 20568: 00877ad9 12 FUNC GLOBAL DEFAULT 12 qemu_get_local_state_dir │ │ │ │ 20569: 012a71dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_EN_B_EVENT │ │ │ │ - 20570: 00700265 248 FUNC GLOBAL DEFAULT 12 virtio_blk_handle_vq │ │ │ │ + 20570: 0070026d 248 FUNC GLOBAL DEFAULT 12 virtio_blk_handle_vq │ │ │ │ 20571: 012ae594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_OFFLINE_ZONE_EVENT │ │ │ │ 20572: 012a5684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STRONGARM_SSP_READ_UNDERRUN_EVENT │ │ │ │ 20573: 0130240a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_SQ_EVENTIDX_DSTATE │ │ │ │ 20574: 0120f60c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_high_u16 │ │ │ │ 20575: 005a1559 84 FUNC GLOBAL DEFAULT 12 add_stats_entry │ │ │ │ 20576: 01302664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_BADPHASE_DSTATE │ │ │ │ 20577: 013029fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_STOP_DSTATE │ │ │ │ - 20578: 0080666d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDiscardOptions │ │ │ │ + 20578: 00806675 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDiscardOptions │ │ │ │ 20579: 011ed2f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpne_scalarb │ │ │ │ 20580: 01302704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SELATNS_DSTATE │ │ │ │ 20581: 01302eee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_PUT_ENDPOINT_DSTATE │ │ │ │ 20582: 002c37dd 46 FUNC GLOBAL DEFAULT 12 helper_uqsubaddx │ │ │ │ 20583: 004ddf39 288 FUNC GLOBAL DEFAULT 12 vfio_multifd_setup │ │ │ │ 20584: 005e013d 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_le_mmu │ │ │ │ - 20585: 00740fb9 84 FUNC GLOBAL DEFAULT 12 qio_channel_create_socket_watch │ │ │ │ + 20585: 00740fc1 84 FUNC GLOBAL DEFAULT 12 qio_channel_create_socket_watch │ │ │ │ 20586: 0044ae49 8 FUNC GLOBAL DEFAULT 12 pcie_cap_exit │ │ │ │ 20587: 0050edd9 128 FUNC GLOBAL DEFAULT 12 audio_generic_run_buffer_in │ │ │ │ 20588: 00509e01 44 FUNC GLOBAL DEFAULT 12 xen_mr_is_memory │ │ │ │ 20589: 011dc934 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne16 │ │ │ │ - 20590: 00894ebd 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_init │ │ │ │ - 20591: 0078227d 80 FUNC GLOBAL DEFAULT 12 blk_get_geometry │ │ │ │ + 20590: 00894ec5 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_init │ │ │ │ + 20591: 00782285 80 FUNC GLOBAL DEFAULT 12 blk_get_geometry │ │ │ │ 20592: 00537735 328 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_file │ │ │ │ 20593: 012b5064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_SEND_WRITE_EVENT │ │ │ │ 20594: 012df408 4 OBJECT GLOBAL DEFAULT 25 only_migratable │ │ │ │ 20595: 011ed274 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpne_scalarh │ │ │ │ 20596: 013026ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_RESET_DSTATE │ │ │ │ 20597: 012b7a58 76 OBJECT GLOBAL DEFAULT 24 net_trace_events │ │ │ │ 20598: 01301eac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_UPDATE_FREQ_DSTATE │ │ │ │ - 20599: 00a645c8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWIPC │ │ │ │ - 20600: 0084987d 132 FUNC GLOBAL DEFAULT 12 visit_type_PanicAction │ │ │ │ + 20599: 00a645e0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWIPC │ │ │ │ + 20600: 00849885 132 FUNC GLOBAL DEFAULT 12 visit_type_PanicAction │ │ │ │ 20601: 012ab30c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SNVS_WRITE_EVENT │ │ │ │ 20602: 012a9d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_CPU_WRITE_EVENT │ │ │ │ 20603: 005b6615 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i32 │ │ │ │ - 20604: 0087e3f5 212 FUNC GLOBAL DEFAULT 12 error_append_hint │ │ │ │ + 20604: 0087e3fd 212 FUNC GLOBAL DEFAULT 12 error_append_hint │ │ │ │ 20605: 01303698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_USB_DSTATE │ │ │ │ 20606: 01301608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_PTW_BLOCK_PTE_DSTATE │ │ │ │ - 20607: 00850939 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMapping │ │ │ │ + 20607: 00850941 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMapping │ │ │ │ 20608: 00565f41 100 FUNC GLOBAL DEFAULT 12 postcopy_ram_prepare_discard │ │ │ │ 20609: 012b4124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_DETACH_EVENT │ │ │ │ 20610: 012babac 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_qom_trace_events_trace_events │ │ │ │ 20611: 013028a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_BLOCK_COUNT_DSTATE │ │ │ │ 20612: 011db620 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus32 │ │ │ │ 20613: 012b3e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ASYNC_COMPLETE_EVENT │ │ │ │ - 20614: 00763cd1 120 FUNC GLOBAL DEFAULT 12 bdrv_parse_aio │ │ │ │ + 20614: 00763cd9 120 FUNC GLOBAL DEFAULT 12 bdrv_parse_aio │ │ │ │ 20615: 00383029 22 FUNC GLOBAL DEFAULT 12 i2c_bus_busy │ │ │ │ 20616: 012b3c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_LOOP_CONTINUE_EVENT │ │ │ │ 20617: 011ed1f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpne_scalarw │ │ │ │ 20618: 012aa0ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_MEM_WRITE_EVENT │ │ │ │ 20619: 004b3535 92 FUNC GLOBAL DEFAULT 12 usb_wakeup │ │ │ │ - 20620: 00878335 252 FUNC GLOBAL DEFAULT 12 sigaction_invoke │ │ │ │ - 20621: 006975e9 164 FUNC GLOBAL DEFAULT 12 arm_translate_code │ │ │ │ + 20620: 0087833d 252 FUNC GLOBAL DEFAULT 12 sigaction_invoke │ │ │ │ + 20621: 00697621 164 FUNC GLOBAL DEFAULT 12 arm_translate_code │ │ │ │ 20622: 012ab81c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_MAP_ROWS_EVENT │ │ │ │ - 20623: 0075fd41 26 FUNC GLOBAL DEFAULT 12 iothread_get_id │ │ │ │ + 20623: 0075fd49 26 FUNC GLOBAL DEFAULT 12 iothread_get_id │ │ │ │ 20624: 00542389 548 FUNC GLOBAL DEFAULT 12 qemu_system_guest_panicked │ │ │ │ 20625: 013036cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMDEV_DSTATE │ │ │ │ 20626: 012b95a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_MIRROR_EVENT │ │ │ │ 20627: 013022b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_CSUM_DSTATE │ │ │ │ 20628: 01302e08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_EXIT_DSTATE │ │ │ │ 20629: 01301a0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_EVENT_DSTATE │ │ │ │ 20630: 003386b9 68 FUNC GLOBAL DEFAULT 12 qdev_prop_set_netdev │ │ │ │ 20631: 012b77d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_SETUP_EVENT │ │ │ │ - 20632: 00a695c0 4 OBJECT GLOBAL DEFAULT 14 tcg_op_defs_max │ │ │ │ + 20632: 00a695d8 4 OBJECT GLOBAL DEFAULT 14 tcg_op_defs_max │ │ │ │ 20633: 0043a0b1 94 FUNC GLOBAL DEFAULT 12 nvme_subsys_unregister_ctrl │ │ │ │ 20634: 012ac448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_PHY_WRITE_NUM_EVENT │ │ │ │ 20635: 012ad258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L4_CSO_DISABLED_EVENT │ │ │ │ 20636: 003edfc9 160 FUNC GLOBAL DEFAULT 12 e1000x_is_oversized │ │ │ │ 20637: 0130288e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_VOLTAGE_DSTATE │ │ │ │ 20638: 005cc315 160 FUNC GLOBAL DEFAULT 12 tcg_gen_shlv_vec │ │ │ │ 20639: 00421d79 184 FUNC GLOBAL DEFAULT 12 hmp_rocker │ │ │ │ 20640: 002be551 48 FUNC GLOBAL DEFAULT 12 float64_maximum_number │ │ │ │ 20641: 013016f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_START_DSTATE │ │ │ │ 20642: 011da6c0 84 OBJECT GLOBAL DEFAULT 24 qemu_global_opts │ │ │ │ 20643: 01301c92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_AP_READ_DSTATE │ │ │ │ - 20644: 006cfcf9 140 FUNC GLOBAL DEFAULT 12 helper_mve_vldrd_sg_ud │ │ │ │ - 20645: 0073bf7d 22 FUNC GLOBAL DEFAULT 12 qemu_file_skip │ │ │ │ + 20644: 006cfd01 140 FUNC GLOBAL DEFAULT 12 helper_mve_vldrd_sg_ud │ │ │ │ + 20645: 0073bf85 22 FUNC GLOBAL DEFAULT 12 qemu_file_skip │ │ │ │ 20646: 01302ae6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_ENDPOINT_DSTATE │ │ │ │ 20647: 013022a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_PH_CSUM_DSTATE │ │ │ │ - 20648: 0086003d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_DISCONNECTED_arg_members │ │ │ │ + 20648: 00860045 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_DISCONNECTED_arg_members │ │ │ │ 20649: 012a26a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_EXEC_START_EVENT │ │ │ │ - 20650: 00740a6d 284 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_server │ │ │ │ - 20651: 0084eb81 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_set_state_arg_members │ │ │ │ + 20650: 00740a75 284 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_server │ │ │ │ + 20651: 0084eb89 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_set_state_arg_members │ │ │ │ 20652: 004429d1 92 FUNC GLOBAL DEFAULT 12 pci_bus_numa_node │ │ │ │ 20653: 01303720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 20654: 012b4f9c 56 OBJECT GLOBAL DEFAULT 24 hw_vfio_user_trace_events │ │ │ │ 20655: 01302e4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_PM_DSTATE │ │ │ │ 20656: 0121005c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qdmulh_s16 │ │ │ │ 20657: 005e93a5 200 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_for_each │ │ │ │ - 20658: 00891b2d 10 FUNC GLOBAL DEFAULT 12 buffer_empty │ │ │ │ - 20659: 00736531 104 FUNC GLOBAL DEFAULT 12 object_class_property_add_bool │ │ │ │ + 20658: 00891b35 10 FUNC GLOBAL DEFAULT 12 buffer_empty │ │ │ │ + 20659: 00736539 104 FUNC GLOBAL DEFAULT 12 object_class_property_add_bool │ │ │ │ 20660: 002def45 4 FUNC GLOBAL DEFAULT 12 palette_destroy │ │ │ │ - 20661: 0074f79d 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_supports │ │ │ │ - 20662: 0081e7b5 84 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo_members │ │ │ │ + 20661: 0074f7a5 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_supports │ │ │ │ + 20662: 0081e7bd 84 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo_members │ │ │ │ 20663: 012b9a50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RINGBUF_WRITE_EVENT │ │ │ │ 20664: 005df8dd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchb_mmu │ │ │ │ - 20665: 009b8104 268 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode │ │ │ │ - 20666: 00884e29 208 FUNC GLOBAL DEFAULT 12 qdist_pr │ │ │ │ + 20665: 009b811c 268 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode │ │ │ │ + 20666: 00884e31 208 FUNC GLOBAL DEFAULT 12 qdist_pr │ │ │ │ 20667: 013021d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IPV6_FILTERING_DISABLED_DSTATE │ │ │ │ 20668: 012b0f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_CONFIG_SAS_PHY_EVENT │ │ │ │ - 20669: 007f8139 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint64List │ │ │ │ + 20669: 007f8141 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint64List │ │ │ │ 20670: 012a6460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_CHIP_ERASE_START_EVENT │ │ │ │ - 20671: 006ec591 206 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmlsh_idx_h │ │ │ │ + 20671: 006ec599 206 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmlsh_idx_h │ │ │ │ 20672: 012b858c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_CREATE_PRIMARY_SURFACE_EVENT │ │ │ │ - 20673: 008263fd 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_job_status_change │ │ │ │ + 20673: 00826405 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_job_status_change │ │ │ │ 20674: 012bbf0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_ENTRY_EVENT │ │ │ │ 20675: 00558cbd 156 FUNC GLOBAL DEFAULT 12 migrate_set_capability_completion │ │ │ │ - 20676: 008156cd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_reopen │ │ │ │ + 20676: 008156d5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_reopen │ │ │ │ 20677: 01301644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_REG_DSTATE │ │ │ │ 20678: 01301f6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCOM_READ_DSTATE │ │ │ │ 20679: 002b6ec1 192 FUNC GLOBAL DEFAULT 12 float16_to_int64_scalbn │ │ │ │ 20680: 012b0be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_UNSUPPORTED_EVENT │ │ │ │ 20681: 012b5968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SKIPPED_MEMORY_SECTION_EVENT │ │ │ │ 20682: 011dc8b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne32 │ │ │ │ - 20683: 006ecec5 246 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmlsh_idx_s │ │ │ │ + 20683: 006ececd 246 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmlsh_idx_s │ │ │ │ 20684: 01301c80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_EL3_WRITE_DSTATE │ │ │ │ 20685: 005066d1 412 FUNC GLOBAL DEFAULT 12 hmp_vhost_queue_status │ │ │ │ 20686: 002bfc79 708 FUNC GLOBAL DEFAULT 12 float64r32_sqrt │ │ │ │ 20687: 0120ac50 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_frecpe_d │ │ │ │ 20688: 0130234e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_SMALL_DSTATE │ │ │ │ 20689: 0054d3b1 264 FUNC GLOBAL DEFAULT 12 spdm_socket_connect │ │ │ │ 20690: 012a5fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_SFDP_EVENT │ │ │ │ - 20691: 00833b49 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatusList │ │ │ │ + 20691: 00833b51 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatusList │ │ │ │ 20692: 0120addc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_frecpe_h │ │ │ │ 20693: 012ae564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLEAR_NS_CLOSE_EVENT │ │ │ │ 20694: 012ba31c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VM_GENERATION_ID_EVENT │ │ │ │ - 20695: 0081f609 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlotList │ │ │ │ + 20695: 0081f611 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlotList │ │ │ │ 20696: 01301bb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ESCALATE_DISABLED_DSTATE │ │ │ │ 20697: 01302fd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_READ_DSTATE │ │ │ │ 20698: 01301fe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_REG_READ_DSTATE │ │ │ │ - 20699: 0080deb5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow │ │ │ │ + 20699: 0080debd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow │ │ │ │ 20700: 012ab02c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_UPDATE_EVENT │ │ │ │ 20701: 002eb229 244 FUNC GLOBAL DEFAULT 12 gdb_exit │ │ │ │ 20702: 012a741c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_BLT_EVENT │ │ │ │ 20703: 005e1a11 200 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_be_mmu │ │ │ │ - 20704: 0079d1fd 976 FUNC GLOBAL DEFAULT 12 bdrv_node_info_dump │ │ │ │ - 20705: 00807639 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryptionFormat │ │ │ │ + 20704: 0079d205 976 FUNC GLOBAL DEFAULT 12 bdrv_node_info_dump │ │ │ │ + 20705: 00807641 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryptionFormat │ │ │ │ 20706: 012bb3fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_EVENT │ │ │ │ 20707: 012a3be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_FULL_DECODE_EVENT │ │ │ │ 20708: 0043ff85 222 FUNC GLOBAL DEFAULT 12 msix_uninit │ │ │ │ 20709: 012a2644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_PAUSE_EVENT │ │ │ │ 20710: 005d3cc9 160 FUNC GLOBAL DEFAULT 12 helper_gvec_leus64 │ │ │ │ 20711: 0120ad58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_frecpe_s │ │ │ │ 20712: 0130234a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CSS_DSTATE │ │ │ │ 20713: 012b280c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_DB_EVENT │ │ │ │ 20714: 011e147c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchq_le │ │ │ │ 20715: 011fc0ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvtt_hs │ │ │ │ 20716: 012b3bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_LINK_ASYNC_EVENT │ │ │ │ - 20717: 008349d5 1572 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters_members │ │ │ │ - 20718: 007119b9 90 FUNC GLOBAL DEFAULT 12 vfio_get_device_info │ │ │ │ + 20717: 008349dd 1572 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters_members │ │ │ │ + 20718: 007119c1 90 FUNC GLOBAL DEFAULT 12 vfio_get_device_info │ │ │ │ 20719: 013034e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_ASSERT_BEGIN_DSTATE │ │ │ │ 20720: 005d73f9 112 FUNC GLOBAL DEFAULT 12 cpu_restore_state │ │ │ │ 20721: 011ea178 132 OBJECT GLOBAL DEFAULT 24 helper_info_cpsr_write_eret │ │ │ │ 20722: 012b3d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_SUSPEND_EVENT │ │ │ │ 20723: 012b4234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_READ_FAILED_EVENT │ │ │ │ 20724: 012a5134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REALIZEFN_IN_EVENT │ │ │ │ 20725: 00586009 180 FUNC GLOBAL DEFAULT 12 net_init_hubport │ │ │ │ @@ -20731,1201 +20731,1201 @@ │ │ │ │ 20727: 012b285c 1352 OBJECT GLOBAL DEFAULT 24 hw_usb_trace_events │ │ │ │ 20728: 012ad1a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_EVENT │ │ │ │ 20729: 0130337e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_TOUCH_SEND_EVENT_DSTATE │ │ │ │ 20730: 003027bd 88 FUNC GLOBAL DEFAULT 12 nvdimm_acpi_plug_cb │ │ │ │ 20731: 012ba25c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_PMEMSAVE_EVENT │ │ │ │ 20732: 002b9b81 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16_scalbn │ │ │ │ 20733: 0054ac1d 120 FUNC GLOBAL DEFAULT 12 iommufd_change_process_capable │ │ │ │ - 20734: 007f80c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint16List │ │ │ │ + 20734: 007f80c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint16List │ │ │ │ 20735: 005cd93d 52 FUNC GLOBAL DEFAULT 12 accel_ioctl_begin │ │ │ │ 20736: 013012aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STREAM_ONE_ITERATION_DSTATE │ │ │ │ 20737: 0052349d 32 FUNC GLOBAL DEFAULT 12 rust_bql_mock_lock │ │ │ │ - 20738: 00760385 264 FUNC GLOBAL DEFAULT 12 qmp_job_dismiss │ │ │ │ + 20738: 0076038d 264 FUNC GLOBAL DEFAULT 12 qmp_job_dismiss │ │ │ │ 20739: 01303da0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_qdev_c │ │ │ │ 20740: 01301f12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX2_MEM_READB_DSTATE │ │ │ │ 20741: 004001a5 108 FUNC GLOBAL DEFAULT 12 igb_core_pci_uninit │ │ │ │ - 20742: 006e6869 182 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmvh │ │ │ │ + 20742: 006e6871 182 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmvh │ │ │ │ 20743: 002b6d41 192 FUNC GLOBAL DEFAULT 12 float16_to_int16_scalbn │ │ │ │ 20744: 01303d9d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_yank_c │ │ │ │ - 20745: 0087a62d 224 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_destroy │ │ │ │ + 20745: 0087a635 224 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_destroy │ │ │ │ 20746: 012b5828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DUMP_CONFIG_EVENT │ │ │ │ 20747: 012a6694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_WRITE_EVENT │ │ │ │ 20748: 005232f9 52 FUNC GLOBAL DEFAULT 12 qemu_cpu_kick │ │ │ │ 20749: 01201ae8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fminp_d │ │ │ │ 20750: 012a6330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNLOCK0_FAILED_EVENT │ │ │ │ 20751: 013019f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_SEND_DSTATE │ │ │ │ 20752: 005d4491 124 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub16 │ │ │ │ 20753: 0120fe4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qdmulh_s32 │ │ │ │ 20754: 002c2771 148 FUNC GLOBAL DEFAULT 12 accel_init_interfaces │ │ │ │ 20755: 012f09d8 8 OBJECT GLOBAL DEFAULT 25 net_clients │ │ │ │ 20756: 005cf699 36 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_restore │ │ │ │ 20757: 013017e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_FLUSH_BUF_DSTATE │ │ │ │ - 20758: 006ec3f9 198 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmulh_idx_h │ │ │ │ + 20758: 006ec401 198 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmulh_idx_h │ │ │ │ 20759: 005b4031 76 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i32 │ │ │ │ 20760: 002b8bf5 240 FUNC GLOBAL DEFAULT 12 floatx80_to_int64_round_to_zero │ │ │ │ 20761: 0038df95 192 FUNC GLOBAL DEFAULT 12 pmbus_receive8 │ │ │ │ 20762: 013032e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_ADDRESS_SPACE_ID_DSTATE │ │ │ │ 20763: 01201bf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fminp_h │ │ │ │ 20764: 005b87fd 88 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i64 │ │ │ │ 20765: 012b11b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CANCEL_EVENT │ │ │ │ - 20766: 0081f7e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsProperties │ │ │ │ - 20767: 006e6921 182 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmvs │ │ │ │ + 20766: 0081f7f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsProperties │ │ │ │ + 20767: 006e6929 182 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmvs │ │ │ │ 20768: 012b6848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_EXEC_OUTGOING_EVENT │ │ │ │ 20769: 01303e1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_DSTATE │ │ │ │ 20770: 012b8f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_POWERCTL_SET_CPU_ON_EVENT │ │ │ │ 20771: 013012a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STREAM_START_DSTATE │ │ │ │ - 20772: 00884b31 304 FUNC GLOBAL DEFAULT 12 qdist_bin__internal │ │ │ │ + 20772: 00884b39 304 FUNC GLOBAL DEFAULT 12 qdist_bin__internal │ │ │ │ 20773: 011db59c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus64 │ │ │ │ 20774: 01179be8 12 OBJECT GLOBAL DEFAULT 21 S390CpuPolarization_lookup │ │ │ │ 20775: 012b7698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_GOOD_EVENT │ │ │ │ - 20776: 006ecd05 218 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmulh_idx_s │ │ │ │ + 20776: 006ecd0d 218 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmulh_idx_s │ │ │ │ 20777: 01301f0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APC_MEM_READB_DSTATE │ │ │ │ 20778: 0057e079 72 FUNC GLOBAL DEFAULT 12 hmp_info_history │ │ │ │ 20779: 012a76cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_CHECK_EVENT │ │ │ │ 20780: 01201b6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fminp_s │ │ │ │ 20781: 005e8bc5 116 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_set │ │ │ │ - 20782: 00873625 60 FUNC GLOBAL DEFAULT 12 qemu_open │ │ │ │ + 20782: 0087362d 60 FUNC GLOBAL DEFAULT 12 qemu_open │ │ │ │ 20783: 005df0a9 200 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgq_be │ │ │ │ 20784: 0043ec41 164 FUNC GLOBAL DEFAULT 12 pcie_chassis_add_slot │ │ │ │ 20785: 012a3e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_COMPLETE_EVENT │ │ │ │ 20786: 00441081 272 FUNC GLOBAL DEFAULT 12 pci_default_read_config │ │ │ │ - 20787: 0089d0b9 104 FUNC GLOBAL DEFAULT 12 clmul_8x4_even │ │ │ │ + 20787: 0089d0c1 104 FUNC GLOBAL DEFAULT 12 clmul_8x4_even │ │ │ │ 20788: 00680e29 72 FUNC GLOBAL DEFAULT 12 gen_gvec_cle0 │ │ │ │ 20789: 002b59e5 228 FUNC GLOBAL DEFAULT 12 float32_to_bfloat16 │ │ │ │ 20790: 00343265 180 FUNC GLOBAL DEFAULT 12 ramfb_setup │ │ │ │ 20791: 013011bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_GETLENGTH_DSTATE │ │ │ │ 20792: 011eb174 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrintx_h │ │ │ │ - 20793: 00885519 192 FUNC GLOBAL DEFAULT 12 qht_init │ │ │ │ + 20793: 00885521 192 FUNC GLOBAL DEFAULT 12 qht_init │ │ │ │ 20794: 01301ffe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_UPDATE_RX_IRQ_DSTATE │ │ │ │ 20795: 012a9ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_S390_AIRQ_SUPPRESSED_EVENT │ │ │ │ - 20796: 0088c209 88 FUNC GLOBAL DEFAULT 12 iohandler_get_aio_context │ │ │ │ + 20796: 0088c211 88 FUNC GLOBAL DEFAULT 12 iohandler_get_aio_context │ │ │ │ 20797: 01302a4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_RAISE_IRQ_DSTATE │ │ │ │ 20798: 013038be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MICE_DSTATE │ │ │ │ - 20799: 00804c19 788 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_mirror_arg_members │ │ │ │ + 20799: 00804c21 788 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_mirror_arg_members │ │ │ │ 20800: 012b5818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_CONFIG_EVENT │ │ │ │ - 20801: 006e69d9 182 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmvh │ │ │ │ - 20802: 0078bee1 272 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrunlock │ │ │ │ + 20801: 006e69e1 182 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmvh │ │ │ │ + 20802: 0078bee9 272 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrunlock │ │ │ │ 20803: 0044289d 50 FUNC GLOBAL DEFAULT 12 pci_unregister_root_bus │ │ │ │ - 20804: 007a675d 258 FUNC GLOBAL DEFAULT 12 qcow2_refcount_metadata_size │ │ │ │ + 20804: 007a6765 258 FUNC GLOBAL DEFAULT 12 qcow2_refcount_metadata_size │ │ │ │ 20805: 012ad6c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_UCAST_MISMATCH_EVENT │ │ │ │ 20806: 01203ae0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mla_idx_d │ │ │ │ 20807: 005e832d 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_sign_extended │ │ │ │ - 20808: 007fcb7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ + 20808: 007fcb85 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ 20809: 005b6cb9 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i32 │ │ │ │ 20810: 011eb0f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrintx_s │ │ │ │ 20811: 00305e71 160 FUNC GLOBAL DEFAULT 12 build_hmat │ │ │ │ 20812: 01203be8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mla_idx_h │ │ │ │ - 20813: 006e6a91 182 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmvs │ │ │ │ + 20813: 006e6a99 182 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmvs │ │ │ │ 20814: 005d8095 40 FUNC GLOBAL DEFAULT 12 translator_is_same_page │ │ │ │ 20815: 011780a8 12 OBJECT GLOBAL DEFAULT 21 PreallocMode_lookup │ │ │ │ 20816: 01301622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_PCM_STREAM_FLUSH_DSTATE │ │ │ │ 20817: 01178cbc 12 OBJECT GLOBAL DEFAULT 21 MigrationAddressType_lookup │ │ │ │ 20818: 013017d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_INSTANCE_INIT_DSTATE │ │ │ │ 20819: 0130140a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_PERIOD_DSTATE │ │ │ │ - 20820: 007f10a1 50 FUNC GLOBAL DEFAULT 12 qemu_chr_new │ │ │ │ - 20821: 00820d5d 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS │ │ │ │ + 20820: 007f10a9 50 FUNC GLOBAL DEFAULT 12 qemu_chr_new │ │ │ │ + 20821: 00820d65 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS │ │ │ │ 20822: 012a8530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_AUX_EVENT │ │ │ │ 20823: 012135fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_rints_exact │ │ │ │ 20824: 013033d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DEL_MEMSLOT_DSTATE │ │ │ │ - 20825: 007e7ddd 396 FUNC GLOBAL DEFAULT 12 blk_zone_append │ │ │ │ + 20825: 007e7de5 396 FUNC GLOBAL DEFAULT 12 blk_zone_append │ │ │ │ 20826: 013032bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_DSTATE │ │ │ │ 20827: 004f516d 1536 FUNC GLOBAL DEFAULT 12 vhost_dev_init │ │ │ │ 20828: 01203b64 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mla_idx_s │ │ │ │ 20829: 0130124c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_DSTATE │ │ │ │ 20830: 013027c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_DUMMY_DSTATE │ │ │ │ 20831: 013037a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_STOP_DSTATE │ │ │ │ 20832: 012b265c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_OPCODE_EVENT │ │ │ │ - 20833: 0083fe01 172 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions_members │ │ │ │ + 20833: 0083fe09 172 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions_members │ │ │ │ 20834: 003313ad 92 FUNC GLOBAL DEFAULT 12 qmp_x_query_interrupt_controllers │ │ │ │ 20835: 01302ef8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UNMAP_DSTATE │ │ │ │ 20836: 01301a96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_EOT_DSTATE │ │ │ │ - 20837: 0076d319 132 FUNC GLOBAL DEFAULT 12 bdrv_drop_filter │ │ │ │ + 20837: 0076d321 132 FUNC GLOBAL DEFAULT 12 bdrv_drop_filter │ │ │ │ 20838: 01302304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_RESET_DSTATE │ │ │ │ 20839: 0052c1b1 256 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device_nomigrate │ │ │ │ 20840: 00681ef5 100 FUNC GLOBAL DEFAULT 12 gen_gvec_urhadd │ │ │ │ 20841: 012a2684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_STATE_TRANSITION_EVENT │ │ │ │ 20842: 01303348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SYNC_DIRTY_DSTATE │ │ │ │ 20843: 012ae6a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_CFG_EVENT │ │ │ │ 20844: 0055a68d 112 FUNC GLOBAL DEFAULT 12 migrate_send_rp_resume_ack │ │ │ │ 20845: 013010b2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_replay_c │ │ │ │ - 20846: 00837b79 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_parameters │ │ │ │ - 20847: 0080bd69 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate │ │ │ │ + 20846: 00837b81 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_parameters │ │ │ │ + 20847: 0080bd71 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate │ │ │ │ 20848: 005e4d6d 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorq_be_mmu │ │ │ │ - 20849: 00685fd1 40 FUNC GLOBAL DEFAULT 12 load_reg_var │ │ │ │ + 20849: 00685fe1 40 FUNC GLOBAL DEFAULT 12 load_reg_var │ │ │ │ 20850: 011dc82c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne64 │ │ │ │ 20851: 005537ad 260 FUNC GLOBAL DEFAULT 12 cpr_get_fd_param │ │ │ │ 20852: 01301bbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_RECOMPUTE_STATE_SECURE_DSTATE │ │ │ │ 20853: 005d450d 128 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub32 │ │ │ │ 20854: 0055274d 248 FUNC GLOBAL DEFAULT 12 migration_channel_process_incoming │ │ │ │ - 20855: 0074ebad 316 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_bye │ │ │ │ + 20855: 0074ebb5 316 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_bye │ │ │ │ 20856: 01302528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_READ_DSTATE │ │ │ │ 20857: 012b3d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_BITS_EVENT │ │ │ │ 20858: 01303052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_SUCCESS_DSTATE │ │ │ │ 20859: 012b02c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_REQ_ERROR_EVENT │ │ │ │ 20860: 0130353c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_DSTATE │ │ │ │ 20861: 00517d51 616 FUNC GLOBAL DEFAULT 12 hmp_dump_guest_memory │ │ │ │ 20862: 0032c431 372 FUNC GLOBAL DEFAULT 12 gunzip │ │ │ │ 20863: 013026dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DIRECT_DSTATE │ │ │ │ 20864: 00524aad 116 FUNC GLOBAL DEFAULT 12 qemu_add_data_dir │ │ │ │ - 20865: 00748cb9 82 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_info │ │ │ │ + 20865: 00748cc1 82 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_info │ │ │ │ 20866: 002fa3c1 88 FUNC GLOBAL DEFAULT 12 aml_decrement │ │ │ │ 20867: 01302e6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VGA_READ_DSTATE │ │ │ │ - 20868: 006cfd85 132 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_os_sw │ │ │ │ + 20868: 006cfd8d 132 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_os_sw │ │ │ │ 20869: 01302230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_ISCSI_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ 20870: 012b05b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_WRITE_EVENT │ │ │ │ 20871: 01302882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_SENT_DSTATE │ │ │ │ 20872: 00558569 1284 FUNC GLOBAL DEFAULT 12 hmp_migrate_set_parameter │ │ │ │ 20873: 005114d5 30 FUNC GLOBAL DEFAULT 12 audio_sample_to_uint64 │ │ │ │ 20874: 005e5b35 216 FUNC GLOBAL DEFAULT 12 cpu_ldb_code_mmu │ │ │ │ 20875: 012b1eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_RUN_EVENT │ │ │ │ - 20876: 0076f96d 104 FUNC GLOBAL DEFAULT 12 job_next │ │ │ │ - 20877: 008481e1 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_types │ │ │ │ + 20876: 0076f975 104 FUNC GLOBAL DEFAULT 12 job_next │ │ │ │ + 20877: 008481e9 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_types │ │ │ │ 20878: 004b5809 1156 FUNC GLOBAL DEFAULT 12 usb_desc_handle_control │ │ │ │ - 20879: 00828f5d 16 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo_members │ │ │ │ + 20879: 00828f65 16 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo_members │ │ │ │ 20880: 01179b4c 12 OBJECT GLOBAL DEFAULT 21 CxlCorErrorType_lookup │ │ │ │ 20881: 012ac168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOAD_CAM_EVENT │ │ │ │ 20882: 00421a81 220 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_of_dpa_flows │ │ │ │ 20883: 011e8288 132 OBJECT GLOBAL DEFAULT 24 helper_info_ssub8 │ │ │ │ 20884: 005e6f99 80 FUNC GLOBAL DEFAULT 12 icount_handle_interrupt │ │ │ │ 20885: 003b8859 186 FUNC GLOBAL DEFAULT 12 cxl_extents_overlaps_dpa_range │ │ │ │ 20886: 012b32b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_XFER_DATA_EVENT │ │ │ │ 20887: 0056ab69 108 FUNC GLOBAL DEFAULT 12 ram_release_page │ │ │ │ 20888: 012b99b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_SEND_BREAK_EVENT │ │ │ │ 20889: 004420f1 156 FUNC GLOBAL DEFAULT 12 pci_root_bus_path │ │ │ │ 20890: 0121a054 532 OBJECT GLOBAL DEFAULT 24 qemu_common_drive_opts │ │ │ │ 20891: 012a752c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SEND_EVENTS_VM_STOPPED_EVENT │ │ │ │ - 20892: 006e1bc9 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphib │ │ │ │ - 20893: 0084fba5 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper │ │ │ │ + 20892: 006e1bd1 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphib │ │ │ │ + 20893: 0084fbad 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper │ │ │ │ 20894: 005fc265 168 FUNC GLOBAL DEFAULT 12 cpsr_write_from_spsr_elx │ │ │ │ 20895: 01178768 12 OBJECT GLOBAL DEFAULT 21 CompatPolicyInput_lookup │ │ │ │ 20896: 012b869c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_MECH_LIST_EVENT │ │ │ │ - 20897: 00a7e994 3 OBJECT GLOBAL DEFAULT 14 sense_code_INCOMPATIBLE_FORMAT │ │ │ │ + 20897: 00a7e9ac 3 OBJECT GLOBAL DEFAULT 14 sense_code_INCOMPATIBLE_FORMAT │ │ │ │ 20898: 0120ded8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qzip8 │ │ │ │ 20899: 01303366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EGL_INIT_D3D11_DEVICE_DSTATE │ │ │ │ 20900: 011f3700 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmullt_scalarh │ │ │ │ 20901: 01302056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_SETUP_FRAME_DSTATE │ │ │ │ 20902: 012ac3e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_WRITE_EVENT │ │ │ │ 20903: 012b490c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_FINALIZE_EVENT │ │ │ │ 20904: 011ed928 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpltb │ │ │ │ - 20905: 0085e6e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2 │ │ │ │ - 20906: 006e1c3d 114 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphih │ │ │ │ + 20905: 0085e6ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2 │ │ │ │ + 20906: 006e1c45 114 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphih │ │ │ │ 20907: 005a6b0d 28 FUNC GLOBAL DEFAULT 12 in_code_gen_buffer │ │ │ │ 20908: 012b93d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_AMEND_EVENT │ │ │ │ 20909: 011f75e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlsdhb │ │ │ │ 20910: 012b7538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QUEUED_PAGE_EVENT │ │ │ │ 20911: 012b0e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_READ_UNDERFLOW_EVENT │ │ │ │ - 20912: 008a00fd 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_add_arg_members │ │ │ │ - 20913: 007ab7d1 648 FUNC GLOBAL DEFAULT 12 qcow2_grow_l1_table │ │ │ │ + 20912: 008a0105 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_add_arg_members │ │ │ │ + 20913: 007ab7d9 648 FUNC GLOBAL DEFAULT 12 qcow2_grow_l1_table │ │ │ │ 20914: 011ed8a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmplth │ │ │ │ 20915: 013032fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_EVENT_DSTATE │ │ │ │ 20916: 002eb77d 38 FUNC GLOBAL DEFAULT 12 gdb_supports_guest_debug │ │ │ │ 20917: 011f7564 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlsdhh │ │ │ │ 20918: 01302a0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_GET_OUT_DSTATE │ │ │ │ 20919: 012b3984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_RESET_EVENT │ │ │ │ 20920: 01303076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_DELETE_FD_DSTATE │ │ │ │ - 20921: 006ce9c1 496 FUNC GLOBAL DEFAULT 12 helper_v7m_tt │ │ │ │ + 20921: 006ce9c9 496 FUNC GLOBAL DEFAULT 12 helper_v7m_tt │ │ │ │ 20922: 005b7471 60 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i64 │ │ │ │ 20923: 012b2ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_CONTROL_EVENT │ │ │ │ 20924: 012b73b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVE_XBZRLE_PAGE_OVERFLOW_EVENT │ │ │ │ 20925: 011f367c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmullt_scalarw │ │ │ │ 20926: 0130282e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_UNHANDLED_DOORBELL_CMD_DSTATE │ │ │ │ 20927: 004d9d19 40 FUNC GLOBAL DEFAULT 12 vfio_cpr_add_kvm_notifier │ │ │ │ - 20928: 0085ec0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCocoa │ │ │ │ + 20928: 0085ec15 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCocoa │ │ │ │ 20929: 01302b96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_OTHER_SPEED_CONFIG_DSTATE │ │ │ │ 20930: 012b9590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_STREAM_EVENT │ │ │ │ 20931: 012a4e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETATTR_EVENT │ │ │ │ - 20932: 006e1cb1 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphiw │ │ │ │ + 20932: 006e1cb9 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphiw │ │ │ │ 20933: 012b31d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_DEVICE_INFO_EVENT │ │ │ │ 20934: 004f6135 168 FUNC GLOBAL DEFAULT 12 vhost_get_features_ex │ │ │ │ 20935: 012af548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4V_RTC_READ_EVENT │ │ │ │ 20936: 012ac2b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RX_DONE_EVENT │ │ │ │ 20937: 012a42c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_WRONG_HEADER_EVENT │ │ │ │ 20938: 004fd9a1 52 FUNC GLOBAL DEFAULT 12 vhost_svq_push_elem │ │ │ │ 20939: 002ffd5d 40 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_reset │ │ │ │ 20940: 00571989 216 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_cleanup │ │ │ │ 20941: 011ed820 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpltw │ │ │ │ 20942: 00585e05 296 FUNC GLOBAL DEFAULT 12 net_hub_add_port │ │ │ │ - 20943: 006de745 152 FUNC GLOBAL DEFAULT 12 helper_mve_vshlltsb │ │ │ │ + 20943: 006de74d 152 FUNC GLOBAL DEFAULT 12 helper_mve_vshlltsb │ │ │ │ 20944: 00614afd 44 FUNC GLOBAL DEFAULT 12 helper_vfp_toulh_round_to_zero │ │ │ │ 20945: 0044fd31 80 FUNC GLOBAL DEFAULT 12 cxl_get_hb_cstate │ │ │ │ 20946: 00397419 448 FUNC GLOBAL DEFAULT 12 ide_ioport_write │ │ │ │ 20947: 0130172e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_DROP_DSTATE │ │ │ │ 20948: 011f74e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlsdhw │ │ │ │ 20949: 00592599 460 FUNC GLOBAL DEFAULT 12 hmp_hostfwd_remove │ │ │ │ - 20950: 0089ee41 142 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtentList │ │ │ │ + 20950: 0089ee49 142 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtentList │ │ │ │ 20951: 012b82dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_REL_MOTION_EVENT │ │ │ │ 20952: 01303202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_STOP_DSTATE │ │ │ │ - 20953: 00832ba5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpu │ │ │ │ - 20954: 00888f9d 244 FUNC GLOBAL DEFAULT 12 qemu_try_memalign │ │ │ │ + 20953: 00832bad 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpu │ │ │ │ + 20954: 00888fa5 244 FUNC GLOBAL DEFAULT 12 qemu_try_memalign │ │ │ │ 20955: 012b75a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QLIST_EVENT │ │ │ │ - 20956: 0077a7e9 74 FUNC GLOBAL DEFAULT 12 scsi_cdb_xfer │ │ │ │ - 20957: 006de875 148 FUNC GLOBAL DEFAULT 12 helper_mve_vshlltsh │ │ │ │ + 20956: 0077a7f1 74 FUNC GLOBAL DEFAULT 12 scsi_cdb_xfer │ │ │ │ + 20957: 006de87d 148 FUNC GLOBAL DEFAULT 12 helper_mve_vshlltsh │ │ │ │ 20958: 013014b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETLOCK_RETURN_DSTATE │ │ │ │ - 20959: 006cfe09 132 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_os_uh │ │ │ │ + 20959: 006cfe11 132 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_os_uh │ │ │ │ 20960: 01302764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_ABORT_DSTATE │ │ │ │ 20961: 012a4ef8 300 OBJECT GLOBAL DEFAULT 24 hw_acpi_trace_events │ │ │ │ 20962: 005f7a21 36 FUNC GLOBAL DEFAULT 12 read_raw_cp_reg │ │ │ │ - 20963: 0074e2bd 12 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_require_thread_safety │ │ │ │ + 20963: 0074e2c5 12 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_require_thread_safety │ │ │ │ 20964: 01219f58 24 OBJECT GLOBAL DEFAULT 24 qio_channel_fd_pair_source_funcs │ │ │ │ 20965: 01302eae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_SEND_WRITE_DSTATE │ │ │ │ 20966: 01178330 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcow2EncryptionFormat_lookup │ │ │ │ 20967: 012b49fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_DEL_EVENT │ │ │ │ 20968: 005184d5 56 FUNC GLOBAL DEFAULT 12 blk_ram_registrar_init │ │ │ │ 20969: 003ef705 96 FUNC GLOBAL DEFAULT 12 net_tx_pkt_fix_ip6_payload_len │ │ │ │ 20970: 012b0588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_ABORT_EVENT │ │ │ │ 20971: 012b1cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_EVENT │ │ │ │ 20972: 005b70d5 112 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i64 │ │ │ │ 20973: 005699dd 652 FUNC GLOBAL DEFAULT 12 ram_write_tracking_start │ │ │ │ 20974: 012b272c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_SQ_EVENT │ │ │ │ - 20975: 00829b29 16 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays_members │ │ │ │ + 20975: 00829b31 16 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays_members │ │ │ │ 20976: 01301128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OBJECT_DYNAMIC_CAST_ASSERT_DSTATE │ │ │ │ - 20977: 0076cded 268 FUNC GLOBAL DEFAULT 12 bdrv_find_overlay │ │ │ │ - 20978: 00813f99 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_block_dirty_bitmap_sha256 │ │ │ │ - 20979: 006cfe8d 130 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_os_uw │ │ │ │ + 20977: 0076cdf5 268 FUNC GLOBAL DEFAULT 12 bdrv_find_overlay │ │ │ │ + 20978: 00813fa1 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_block_dirty_bitmap_sha256 │ │ │ │ + 20979: 006cfe95 130 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_os_uw │ │ │ │ 20980: 00562b79 192 FUNC GLOBAL DEFAULT 12 migrate_rdma_caps_check │ │ │ │ 20981: 002c9ca5 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_texture │ │ │ │ - 20982: 00807c01 132 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckHashType │ │ │ │ + 20982: 00807c09 132 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckHashType │ │ │ │ 20983: 005833f5 404 FUNC GLOBAL DEFAULT 12 eth_strip_vlan_ex │ │ │ │ 20984: 0033b18d 424 FUNC GLOBAL DEFAULT 12 cxl_component_register_init_common │ │ │ │ 20985: 005b6d49 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i32 │ │ │ │ 20986: 012b2164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_COUNTER_EVENT │ │ │ │ 20987: 01302b64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_COMPLETE_DSTATE │ │ │ │ - 20988: 006d08b1 156 FUNC GLOBAL DEFAULT 12 helper_mve_vld40b │ │ │ │ + 20988: 006d08b9 156 FUNC GLOBAL DEFAULT 12 helper_mve_vld40b │ │ │ │ 20989: 0120f060 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_abdl_u16 │ │ │ │ - 20990: 008613d1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_KeyValue_base_members │ │ │ │ + 20990: 008613d9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_KeyValue_base_members │ │ │ │ 20991: 0057dfe9 44 FUNC GLOBAL DEFAULT 12 hmp_help │ │ │ │ - 20992: 006d0025 132 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_sg_ub │ │ │ │ + 20992: 006d002d 132 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_sg_ub │ │ │ │ 20993: 012b3c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DMA_ERROR_EVENT │ │ │ │ 20994: 01301b62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_PRESENTER_NOTIFY_DSTATE │ │ │ │ 20995: 002a7f81 114 FUNC GLOBAL DEFAULT 12 float64_is_quiet_nan │ │ │ │ 20996: 0130328c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_HEADER_DSTATE │ │ │ │ 20997: 012bbe4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_SET_EVENT │ │ │ │ 20998: 01301ecc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_WRITE_DSTATE │ │ │ │ 20999: 005e4739 28 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchq_le │ │ │ │ - 21000: 006d0b21 168 FUNC GLOBAL DEFAULT 12 helper_mve_vld40h │ │ │ │ - 21001: 0089af25 212 FUNC GLOBAL DEFAULT 12 aesenc_MC_gen │ │ │ │ + 21000: 006d0b29 168 FUNC GLOBAL DEFAULT 12 helper_mve_vld40h │ │ │ │ + 21001: 0089af2d 212 FUNC GLOBAL DEFAULT 12 aesenc_MC_gen │ │ │ │ 21002: 012a3580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DONE_PART_EVENT │ │ │ │ 21003: 011ff544 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrd_sg_ud │ │ │ │ 21004: 005e393d 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_be_mmu │ │ │ │ - 21005: 006d00a9 150 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_sg_uh │ │ │ │ + 21005: 006d00b1 150 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_sg_uh │ │ │ │ 21006: 01301ba2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_WRITE_DSTATE │ │ │ │ 21007: 012a8460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_UNHANDLED_FIS_EVENT │ │ │ │ 21008: 012b8dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_DISCONNECT_EVENT │ │ │ │ 21009: 00393599 200 FUNC GLOBAL DEFAULT 12 ide_status_read │ │ │ │ 21010: 0057408d 70 FUNC GLOBAL DEFAULT 12 delete_snapshot │ │ │ │ 21011: 012b830c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_PRESS_EVENT │ │ │ │ 21012: 01210920 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_urshl_d │ │ │ │ - 21013: 0089a68d 252 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_unmap │ │ │ │ + 21013: 0089a695 252 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_unmap │ │ │ │ 21014: 004b316d 356 FUNC GLOBAL DEFAULT 12 usb_combined_input_packet_complete │ │ │ │ 21015: 012a6a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_WRITE_EVENT │ │ │ │ 21016: 012b853c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_SURFACE_EVENT │ │ │ │ 21017: 012b3cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QUEUE_ACTION_EVENT │ │ │ │ - 21018: 008a22c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ReplayInfo │ │ │ │ + 21018: 008a22cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ReplayInfo │ │ │ │ 21019: 012ae6f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_WRITE_EVENT │ │ │ │ 21020: 01210a28 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_urshl_h │ │ │ │ 21021: 012ada98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_MII_READ_EVENT │ │ │ │ 21022: 012b9bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_ADD_DYNAMIC_CAPACITY_EVENT │ │ │ │ 21023: 005d8585 160 FUNC GLOBAL DEFAULT 12 translator_ldub │ │ │ │ - 21024: 0083dc19 58 FUNC GLOBAL DEFAULT 12 qapi_free_String │ │ │ │ + 21024: 0083dc21 58 FUNC GLOBAL DEFAULT 12 qapi_free_String │ │ │ │ 21025: 005d458d 168 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub64 │ │ │ │ 21026: 0033b51d 220 FUNC GLOBAL DEFAULT 12 cxl_interleave_ways_enc │ │ │ │ 21027: 005425d9 100 FUNC GLOBAL DEFAULT 12 qemu_system_powerdown_request │ │ │ │ - 21028: 006d0dc1 140 FUNC GLOBAL DEFAULT 12 helper_mve_vld40w │ │ │ │ + 21028: 006d0dc9 140 FUNC GLOBAL DEFAULT 12 helper_mve_vld40w │ │ │ │ 21029: 01302982 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_TIMER_RESET_DSTATE │ │ │ │ 21030: 012b00d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPC_EVENT │ │ │ │ - 21031: 0087c165 398 FUNC GLOBAL DEFAULT 12 ulshift │ │ │ │ - 21032: 00784fb5 136 FUNC GLOBAL DEFAULT 12 blk_co_copy_range │ │ │ │ - 21033: 0088aed1 72 FUNC GLOBAL DEFAULT 12 aio_bh_new_full │ │ │ │ - 21034: 006d0141 130 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_sg_uw │ │ │ │ + 21031: 0087c16d 398 FUNC GLOBAL DEFAULT 12 ulshift │ │ │ │ + 21032: 00784fbd 136 FUNC GLOBAL DEFAULT 12 blk_co_copy_range │ │ │ │ + 21033: 0088aed9 72 FUNC GLOBAL DEFAULT 12 aio_bh_new_full │ │ │ │ + 21034: 006d0149 130 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_sg_uw │ │ │ │ 21035: 012ad538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_READ_UNKNOWN_EVENT │ │ │ │ 21036: 013011ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DSM_DSTATE │ │ │ │ 21037: 00522ddd 72 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_post_init │ │ │ │ 21038: 012109a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_urshl_s │ │ │ │ - 21039: 00842911 58 FUNC GLOBAL DEFAULT 12 qapi_free_MainLoopProperties │ │ │ │ + 21039: 00842919 58 FUNC GLOBAL DEFAULT 12 qapi_free_MainLoopProperties │ │ │ │ 21040: 00521f75 32 FUNC GLOBAL DEFAULT 12 qemu_remove_balloon_handler │ │ │ │ 21041: 0041f42d 22 FUNC GLOBAL DEFAULT 12 desc_ring_set_base_addr │ │ │ │ - 21042: 006d094d 156 FUNC GLOBAL DEFAULT 12 helper_mve_vld41b │ │ │ │ + 21042: 006d0955 156 FUNC GLOBAL DEFAULT 12 helper_mve_vld41b │ │ │ │ 21043: 012b17e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_RX_EVENT │ │ │ │ 21044: 012b7548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_GET_FD_EVENT │ │ │ │ - 21045: 00880171 10 FUNC GLOBAL DEFAULT 12 notifier_list_empty │ │ │ │ + 21045: 00880179 10 FUNC GLOBAL DEFAULT 12 notifier_list_empty │ │ │ │ 21046: 01302aae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_IRQ_RAISE_DSTATE │ │ │ │ - 21047: 006de7dd 152 FUNC GLOBAL DEFAULT 12 helper_mve_vshlltub │ │ │ │ + 21047: 006de7e5 152 FUNC GLOBAL DEFAULT 12 helper_mve_vshlltub │ │ │ │ 21048: 0032f771 216 FUNC GLOBAL DEFAULT 12 qmp_x_query_roms │ │ │ │ 21049: 002cd735 164 FUNC GLOBAL DEFAULT 12 hmp_mouse_move │ │ │ │ - 21050: 00861b49 188 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent_members │ │ │ │ - 21051: 00a7e94c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_RESPONDING │ │ │ │ + 21050: 00861b51 188 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent_members │ │ │ │ + 21051: 00a7e964 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_RESPONDING │ │ │ │ 21052: 01302014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_RX_BD_FULL_DSTATE │ │ │ │ - 21053: 006d0bc9 168 FUNC GLOBAL DEFAULT 12 helper_mve_vld41h │ │ │ │ + 21053: 006d0bd1 168 FUNC GLOBAL DEFAULT 12 helper_mve_vld41h │ │ │ │ 21054: 012a6110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_DISK_UNREALIZE_EVENT │ │ │ │ - 21055: 006de909 148 FUNC GLOBAL DEFAULT 12 helper_mve_vshlltuh │ │ │ │ + 21055: 006de911 148 FUNC GLOBAL DEFAULT 12 helper_mve_vshlltuh │ │ │ │ 21056: 012a6754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_IRQ_RAISED_EVENT │ │ │ │ 21057: 005cc695 48 FUNC GLOBAL DEFAULT 12 tcg_gen_sars_vec │ │ │ │ - 21058: 00832989 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrateSetParameters │ │ │ │ + 21058: 00832991 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrateSetParameters │ │ │ │ 21059: 01210164 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_cnt_b │ │ │ │ - 21060: 007fc079 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdge │ │ │ │ - 21061: 0084c629 200 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper │ │ │ │ + 21060: 007fc081 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdge │ │ │ │ + 21061: 0084c631 200 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper │ │ │ │ 21062: 00509e85 44 FUNC GLOBAL DEFAULT 12 xen_map_cache │ │ │ │ 21063: 012a27a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_NEW_EVENT │ │ │ │ 21064: 012a5284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UNPLUG_EVENT │ │ │ │ 21065: 0120dfe0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_zip8 │ │ │ │ - 21066: 006f8a5d 252 FUNC GLOBAL DEFAULT 12 helper_gvec_sminp_b │ │ │ │ + 21066: 006f8a65 252 FUNC GLOBAL DEFAULT 12 helper_gvec_sminp_b │ │ │ │ 21067: 012b486c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_REMOVE_WINDOW_EVENT │ │ │ │ 21068: 01303696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_USB_DSTATE │ │ │ │ - 21069: 006e9359 6 FUNC GLOBAL DEFAULT 12 helper_mve_vcvtb_hs │ │ │ │ + 21069: 006e9361 6 FUNC GLOBAL DEFAULT 12 helper_mve_vcvtb_hs │ │ │ │ 21070: 0055a3c5 36 FUNC GLOBAL DEFAULT 12 migration_incoming_process │ │ │ │ 21071: 012ac8b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MAC_WRITE_EVENT │ │ │ │ - 21072: 006d3505 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltsb │ │ │ │ + 21072: 006d350d 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltsb │ │ │ │ 21073: 012b7f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_OPS_READ_EVENT │ │ │ │ 21074: 00309e11 4 FUNC GLOBAL DEFAULT 12 acpi_get_i386_pci_host │ │ │ │ - 21075: 00882c55 128 FUNC GLOBAL DEFAULT 12 keyval_parse │ │ │ │ + 21075: 00882c5d 128 FUNC GLOBAL DEFAULT 12 keyval_parse │ │ │ │ 21076: 01302f52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_VRING_BASE_DSTATE │ │ │ │ - 21077: 006d0e4d 144 FUNC GLOBAL DEFAULT 12 helper_mve_vld41w │ │ │ │ - 21078: 006f8b59 252 FUNC GLOBAL DEFAULT 12 helper_gvec_sminp_h │ │ │ │ + 21077: 006d0e55 144 FUNC GLOBAL DEFAULT 12 helper_mve_vld41w │ │ │ │ + 21078: 006f8b61 252 FUNC GLOBAL DEFAULT 12 helper_gvec_sminp_h │ │ │ │ 21079: 012a3f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_NEW_EVENT │ │ │ │ 21080: 01179820 12 OBJECT GLOBAL DEFAULT 21 VncPrimaryAuth_lookup │ │ │ │ 21081: 005253c5 24 FUNC GLOBAL DEFAULT 12 dirtylimit_state_unlock │ │ │ │ - 21082: 006d3575 116 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltsh │ │ │ │ + 21082: 006d357d 116 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltsh │ │ │ │ 21083: 003394f5 96 FUNC GLOBAL DEFAULT 12 sysbus_init_mmio │ │ │ │ 21084: 012ad558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_RO_EVENT │ │ │ │ 21085: 00537bd5 64 FUNC GLOBAL DEFAULT 12 qemu_ram_block_by_name │ │ │ │ 21086: 00379239 436 FUNC GLOBAL DEFAULT 12 soc_dma_ch_update │ │ │ │ - 21087: 00768a79 584 FUNC GLOBAL DEFAULT 12 bdrv_insert_node │ │ │ │ + 21087: 00768a81 584 FUNC GLOBAL DEFAULT 12 bdrv_insert_node │ │ │ │ 21088: 013013c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SEND_REQUEST_DSTATE │ │ │ │ 21089: 012a5884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_UNHANDLED_CMD_EVENT │ │ │ │ 21090: 01302734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_IDENTIFY_DSTATE │ │ │ │ 21091: 0120ef58 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_abdl_u32 │ │ │ │ 21092: 012a8c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_REQUEST_EVENT │ │ │ │ 21093: 012aaa2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_SECONDS_WRITE_EVENT │ │ │ │ 21094: 012b0378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPT_SCSI_INTERRUPT_EVENT │ │ │ │ 21095: 00575c35 44 FUNC GLOBAL DEFAULT 12 migration_in_colo_state │ │ │ │ - 21096: 006f8c55 252 FUNC GLOBAL DEFAULT 12 helper_gvec_sminp_s │ │ │ │ + 21096: 006f8c5d 252 FUNC GLOBAL DEFAULT 12 helper_gvec_sminp_s │ │ │ │ 21097: 002b5641 252 FUNC GLOBAL DEFAULT 12 float64_to_float16 │ │ │ │ - 21098: 006d09e9 156 FUNC GLOBAL DEFAULT 12 helper_mve_vld42b │ │ │ │ + 21098: 006d09f1 156 FUNC GLOBAL DEFAULT 12 helper_mve_vld42b │ │ │ │ 21099: 012b844c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_KEYCODES_EVENT │ │ │ │ 21100: 013025fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_TMF_REQ_DSTATE │ │ │ │ 21101: 01206948 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_suqadd_b │ │ │ │ - 21102: 0087b355 132 FUNC GLOBAL DEFAULT 12 qemu_event_set │ │ │ │ - 21103: 006d35e9 160 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltsw │ │ │ │ + 21102: 0087b35d 132 FUNC GLOBAL DEFAULT 12 qemu_event_set │ │ │ │ + 21103: 006d35f1 160 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltsw │ │ │ │ 21104: 012067bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_suqadd_d │ │ │ │ 21105: 005db915 28 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx │ │ │ │ 21106: 0053e811 204 FUNC GLOBAL DEFAULT 12 device_del_completion │ │ │ │ - 21107: 006d0c71 168 FUNC GLOBAL DEFAULT 12 helper_mve_vld42h │ │ │ │ + 21107: 006d0c79 168 FUNC GLOBAL DEFAULT 12 helper_mve_vld42h │ │ │ │ 21108: 012ac6a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_REG_READ_EVENT │ │ │ │ - 21109: 007f85c5 144 FUNC GLOBAL DEFAULT 12 visit_type_int64List │ │ │ │ + 21109: 007f85cd 144 FUNC GLOBAL DEFAULT 12 visit_type_int64List │ │ │ │ 21110: 00553149 176 FUNC GLOBAL DEFAULT 12 cpr_delete_fd │ │ │ │ 21111: 012068c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_suqadd_h │ │ │ │ 21112: 01301770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_READ_DSTATE │ │ │ │ 21113: 0130173c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DISCONNECT_DSTATE │ │ │ │ 21114: 012a44fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PR_MANAGER_EXECUTE_EVENT │ │ │ │ 21115: 012a776c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_DESTROY_PRIMARY_IGNORED_EVENT │ │ │ │ 21116: 00aa490c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uuid │ │ │ │ 21117: 012b19f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_FLASH_READ_EVENT │ │ │ │ 21118: 012b74e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THROTTLE_EVENT │ │ │ │ 21119: 012a85c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_NO_PRDTL_EVENT │ │ │ │ 21120: 012b5608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_SET_CONFIG_EVENT │ │ │ │ - 21121: 007babc5 344 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp │ │ │ │ + 21121: 007babcd 344 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp │ │ │ │ 21122: 012a9f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_RAISE_EVENT │ │ │ │ 21123: 01302740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DMA_ENABLE_DSTATE │ │ │ │ 21124: 0053a9dd 432 FUNC GLOBAL DEFAULT 12 address_space_ldl_cached_slow │ │ │ │ 21125: 005817dd 30 FUNC GLOBAL DEFAULT 12 net_checksum_finish │ │ │ │ - 21126: 00801cc1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockStatsSpecific_base_members │ │ │ │ - 21127: 0079b9f5 60 FUNC GLOBAL DEFAULT 12 progress_get_snapshot │ │ │ │ - 21128: 006e359d 244 FUNC GLOBAL DEFAULT 12 helper_mve_vfabdh │ │ │ │ + 21126: 00801cc9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockStatsSpecific_base_members │ │ │ │ + 21127: 0079b9fd 60 FUNC GLOBAL DEFAULT 12 progress_get_snapshot │ │ │ │ + 21128: 006e35a5 244 FUNC GLOBAL DEFAULT 12 helper_mve_vfabdh │ │ │ │ 21129: 00330695 160 FUNC GLOBAL DEFAULT 12 hmp_info_memory_size_summary │ │ │ │ - 21130: 006d0edd 140 FUNC GLOBAL DEFAULT 12 helper_mve_vld42w │ │ │ │ + 21130: 006d0ee5 140 FUNC GLOBAL DEFAULT 12 helper_mve_vld42w │ │ │ │ 21131: 01206840 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_suqadd_s │ │ │ │ 21132: 01174cf8 12 OBJECT GLOBAL DEFAULT 21 virtio_vmstate_info │ │ │ │ - 21133: 00869215 14 FUNC GLOBAL DEFAULT 12 visit_is_input │ │ │ │ - 21134: 00885e75 292 FUNC GLOBAL DEFAULT 12 qht_statistics_init │ │ │ │ + 21133: 0086921d 14 FUNC GLOBAL DEFAULT 12 visit_is_input │ │ │ │ + 21134: 00885e7d 292 FUNC GLOBAL DEFAULT 12 qht_statistics_init │ │ │ │ 21135: 004741a1 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_io_endianness │ │ │ │ - 21136: 00842c95 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngRandomProperties │ │ │ │ + 21136: 00842c9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngRandomProperties │ │ │ │ 21137: 005d6add 92 FUNC GLOBAL DEFAULT 12 qemu_tcg_mttcg_enabled │ │ │ │ 21138: 0121a270 196 OBJECT GLOBAL DEFAULT 24 qemu_legacy_drive_opts │ │ │ │ 21139: 012a71cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_RST_B_EVENT │ │ │ │ 21140: 00295db5 42 FUNC GLOBAL DEFAULT 12 cpu_exec_unrealizefn │ │ │ │ 21141: 01302bb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_WRITE_DSTATE │ │ │ │ 21142: 011794e0 12 OBJECT GLOBAL DEFAULT 21 InputMultiTouchType_lookup │ │ │ │ 21143: 01301f38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFAR1_DSTATE │ │ │ │ 21144: 012a6fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_RAISE_IRQ_EVENT │ │ │ │ 21145: 00527691 86 FUNC GLOBAL DEFAULT 12 portio_list_init │ │ │ │ - 21146: 007fc349 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleLimits │ │ │ │ + 21146: 007fc351 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleLimits │ │ │ │ 21147: 012a8690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_DEFAULT_EVENT │ │ │ │ 21148: 002eb76d 14 FUNC GLOBAL DEFAULT 12 gdb_signal_to_target │ │ │ │ 21149: 00522ef9 28 FUNC GLOBAL DEFAULT 12 cpu_exec_reset_hold │ │ │ │ 21150: 01301600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_IOTLB_INV_VMID_DSTATE │ │ │ │ 21151: 012ae9f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_DEALLOCATE_EVENT │ │ │ │ - 21152: 0087d881 94 FUNC GLOBAL DEFAULT 12 slow_bitmap_count_one │ │ │ │ + 21152: 0087d889 94 FUNC GLOBAL DEFAULT 12 slow_bitmap_count_one │ │ │ │ 21153: 012b3274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_LOGICAL_UNIT_RESET_EVENT │ │ │ │ 21154: 0114aaac 64 OBJECT GLOBAL DEFAULT 21 vmstate_ctucan │ │ │ │ - 21155: 006e3691 240 FUNC GLOBAL DEFAULT 12 helper_mve_vfabds │ │ │ │ + 21155: 006e3699 240 FUNC GLOBAL DEFAULT 12 helper_mve_vfabds │ │ │ │ 21156: 013027f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_NODATA_DSTATE │ │ │ │ 21157: 012b823c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_GL_GFX_SWITCH_EVENT │ │ │ │ 21158: 012aa15c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_REGISTER_READ_EVENT │ │ │ │ - 21159: 0072cba9 128 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_size32 │ │ │ │ + 21159: 0072cbb1 128 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_size32 │ │ │ │ 21160: 005b728d 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i64 │ │ │ │ - 21161: 006d0a85 156 FUNC GLOBAL DEFAULT 12 helper_mve_vld43b │ │ │ │ - 21162: 00882f71 244 FUNC GLOBAL DEFAULT 12 qemu_uuid_parse │ │ │ │ - 21163: 0081e45d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfoList │ │ │ │ + 21161: 006d0a8d 156 FUNC GLOBAL DEFAULT 12 helper_mve_vld43b │ │ │ │ + 21162: 00882f79 244 FUNC GLOBAL DEFAULT 12 qemu_uuid_parse │ │ │ │ + 21163: 0081e465 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfoList │ │ │ │ 21164: 012b36a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DETACH_EVENT │ │ │ │ 21165: 00514999 52 FUNC GLOBAL DEFAULT 12 v9fs_string_copy │ │ │ │ 21166: 012ae844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_EVENT │ │ │ │ 21167: 0130208e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_HASH_NOMATCH_DSTATE │ │ │ │ 21168: 012a715c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_CHANNELS_EVENT │ │ │ │ - 21169: 006c472d 184 FUNC GLOBAL DEFAULT 12 vfp_expand_imm │ │ │ │ - 21170: 00827e79 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryInfo │ │ │ │ + 21169: 006c46fd 184 FUNC GLOBAL DEFAULT 12 vfp_expand_imm │ │ │ │ + 21170: 00827e81 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryInfo │ │ │ │ 21171: 01301502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_DSM_MEM_ADDR_DSTATE │ │ │ │ - 21172: 006d0d19 168 FUNC GLOBAL DEFAULT 12 helper_mve_vld43h │ │ │ │ + 21172: 006d0d21 168 FUNC GLOBAL DEFAULT 12 helper_mve_vld43h │ │ │ │ 21173: 0130191a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_SUBMIT_DSTATE │ │ │ │ 21174: 01302756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_INIT_MSI_FAIL_DSTATE │ │ │ │ 21175: 013011c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_FLUSH_DSTATE │ │ │ │ - 21176: 007fd11d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRef │ │ │ │ + 21176: 007fd125 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRef │ │ │ │ 21177: 00614721 42 FUNC GLOBAL DEFAULT 12 helper_vfp_touls_round_to_zero │ │ │ │ - 21178: 0070ef8d 176 FUNC GLOBAL DEFAULT 12 vfio_listener_register │ │ │ │ + 21178: 0070ef95 176 FUNC GLOBAL DEFAULT 12 vfio_listener_register │ │ │ │ 21179: 012a31f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_RW_DONE_EVENT │ │ │ │ 21180: 012a5518 268 OBJECT GLOBAL DEFAULT 24 hw_arm_trace_events │ │ │ │ 21181: 01301afe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_PUT_KEYCODE_DSTATE │ │ │ │ 21182: 002b7341 184 FUNC GLOBAL DEFAULT 12 float64_to_int64_scalbn │ │ │ │ 21183: 01301ec8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_CLK_READ_DSTATE │ │ │ │ 21184: 004e5599 204 FUNC GLOBAL DEFAULT 12 vfio_user_send_nowait │ │ │ │ 21185: 012b892c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_CUT_TEXT_EXT_EVENT │ │ │ │ 21186: 012ad098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_EIAC_EVENT │ │ │ │ 21187: 0059c8fd 96 FUNC GLOBAL DEFAULT 12 replay_save_random │ │ │ │ 21188: 01302de4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_START_DSTATE │ │ │ │ 21189: 002c3b2d 44 FUNC GLOBAL DEFAULT 12 helper_usubaddx │ │ │ │ - 21190: 0089b815 368 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_gen │ │ │ │ - 21191: 006d3689 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltub │ │ │ │ + 21190: 0089b81d 368 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_gen │ │ │ │ + 21191: 006d3691 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltub │ │ │ │ 21192: 002f5cc5 6 FUNC GLOBAL DEFAULT 12 v9fs_readdir_response_size │ │ │ │ 21193: 01179264 12 OBJECT GLOBAL DEFAULT 21 TraceEventState_lookup │ │ │ │ - 21194: 0078d56d 58 FUNC GLOBAL DEFAULT 12 bdrv_do_drained_begin_quiesce │ │ │ │ - 21195: 006d0f69 144 FUNC GLOBAL DEFAULT 12 helper_mve_vld43w │ │ │ │ + 21194: 0078d575 58 FUNC GLOBAL DEFAULT 12 bdrv_do_drained_begin_quiesce │ │ │ │ + 21195: 006d0f71 144 FUNC GLOBAL DEFAULT 12 helper_mve_vld43w │ │ │ │ 21196: 012a2840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_LOAD_DH_EVENT │ │ │ │ 21197: 012b8b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_EVENT │ │ │ │ - 21198: 007f84a5 142 FUNC GLOBAL DEFAULT 12 visit_type_int16List │ │ │ │ + 21198: 007f84ad 142 FUNC GLOBAL DEFAULT 12 visit_type_int16List │ │ │ │ 21199: 00523d0d 140 FUNC GLOBAL DEFAULT 12 vm_stop_force_state │ │ │ │ - 21200: 006d36f9 116 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltuh │ │ │ │ - 21201: 007e54a5 376 FUNC GLOBAL DEFAULT 12 bdrv_flush │ │ │ │ - 21202: 008a6ce5 880 FUNC GLOBAL DEFAULT 12 vduse_dev_handler │ │ │ │ + 21200: 006d3701 116 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltuh │ │ │ │ + 21201: 007e54ad 376 FUNC GLOBAL DEFAULT 12 bdrv_flush │ │ │ │ + 21202: 008a6ced 880 FUNC GLOBAL DEFAULT 12 vduse_dev_handler │ │ │ │ 21203: 012b2e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_SETUP_EVENT │ │ │ │ - 21204: 00757605 176 FUNC GLOBAL DEFAULT 12 qmp_query_block_exports │ │ │ │ + 21204: 0075760d 176 FUNC GLOBAL DEFAULT 12 qmp_query_block_exports │ │ │ │ 21205: 005b5d55 172 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i32 │ │ │ │ 21206: 0130342a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_PIXEL_FORMAT_DSTATE │ │ │ │ 21207: 002b573d 224 FUNC GLOBAL DEFAULT 12 float64_to_float32 │ │ │ │ 21208: 013012f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_NET_LISTENER_UNWATCH_DSTATE │ │ │ │ - 21209: 00782ba9 102 FUNC GLOBAL DEFAULT 12 blk_get_error_action │ │ │ │ + 21209: 00782bb1 102 FUNC GLOBAL DEFAULT 12 blk_get_error_action │ │ │ │ 21210: 012a7d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I8257_UNREGISTERED_DMA_EVENT │ │ │ │ 21211: 00571031 152 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_resume_prepare │ │ │ │ 21212: 01219fbc 16 OBJECT GLOBAL DEFAULT 24 qcrypto_hash_lib_driver │ │ │ │ 21213: 012ae964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CREATE_CQ_EVENT │ │ │ │ - 21214: 007b73a1 160 FUNC GLOBAL DEFAULT 12 qcow2_co_decompress │ │ │ │ + 21214: 007b73a9 160 FUNC GLOBAL DEFAULT 12 qcow2_co_decompress │ │ │ │ 21215: 012aa8ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_READ_EVENT │ │ │ │ - 21216: 008596e9 372 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo_members │ │ │ │ + 21216: 008596f1 372 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo_members │ │ │ │ 21217: 0032b125 44 FUNC GLOBAL DEFAULT 12 cpu_write_elf32_note │ │ │ │ 21218: 012b1584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_RESPONSE4_EVENT │ │ │ │ 21219: 01301093 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_ebpf_c │ │ │ │ 21220: 01301810 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_SET_DSTATE │ │ │ │ 21221: 005c1519 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i32_chk │ │ │ │ - 21222: 008926ad 192 FUNC GLOBAL DEFAULT 12 hbitmap_iter_init │ │ │ │ - 21223: 006d376d 160 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltuw │ │ │ │ + 21222: 008926b5 192 FUNC GLOBAL DEFAULT 12 hbitmap_iter_init │ │ │ │ + 21223: 006d3775 160 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltuw │ │ │ │ 21224: 005debc9 104 FUNC GLOBAL DEFAULT 12 cpu_stl_mmu │ │ │ │ 21225: 005bfc89 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32 │ │ │ │ 21226: 012baf30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_EVENT │ │ │ │ 21227: 013030b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_DSTATE │ │ │ │ 21228: 0053cbfd 40 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_disabled │ │ │ │ 21229: 012b64d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PAGECACHE_INIT_EVENT │ │ │ │ 21230: 0130384a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CRYPTODEV_DSTATE │ │ │ │ - 21231: 0089a591 252 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_reset_temporary │ │ │ │ + 21231: 0089a599 252 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_reset_temporary │ │ │ │ 21232: 01301fdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_SET_LINK_DSTATE │ │ │ │ 21233: 005df8c9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchb │ │ │ │ 21234: 012b240c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_RELEASE_LOCTY_EVENT │ │ │ │ 21235: 012aaa5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_IGNORE_CMD_EVENT │ │ │ │ 21236: 004b4945 196 FUNC GLOBAL DEFAULT 12 usb_ep_set_halted │ │ │ │ 21237: 012bb900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_ANY_EVENT │ │ │ │ 21238: 0130109f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_c │ │ │ │ 21239: 012a4d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CREATE_RETURN_EVENT │ │ │ │ 21240: 012b3634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ENABLE_CHAN_EVENT │ │ │ │ 21241: 0130348e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_TXT_NEW_DSTATE │ │ │ │ 21242: 011787cc 12 OBJECT GLOBAL DEFAULT 21 QCryptoAkCipherAlgo_lookup │ │ │ │ 21243: 012aec04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_SGL_EVENT │ │ │ │ - 21244: 00a61f04 5 OBJECT GLOBAL DEFAULT 14 allwinner_wdt_sun4i_regmap │ │ │ │ + 21244: 00a61f1c 5 OBJECT GLOBAL DEFAULT 14 allwinner_wdt_sun4i_regmap │ │ │ │ 21245: 005d34b5 128 FUNC GLOBAL DEFAULT 12 helper_gvec_leus8 │ │ │ │ 21246: 012b873c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_CLAMP_RECT_EVENT │ │ │ │ 21247: 013029b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_TIMER_IRQ_DSTATE │ │ │ │ 21248: 0041f7d1 48 FUNC GLOBAL DEFAULT 12 desc_ring_alloc │ │ │ │ - 21249: 00854c11 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaPerDirectionOptions │ │ │ │ + 21249: 00854c19 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaPerDirectionOptions │ │ │ │ 21250: 012ab17c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_PULSE_RESET_EVENT │ │ │ │ 21251: 00598c4d 28 FUNC GLOBAL DEFAULT 12 can_len2dlc │ │ │ │ - 21252: 00a64658 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VFORK │ │ │ │ + 21252: 00a64670 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VFORK │ │ │ │ 21253: 005e35b9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_be │ │ │ │ - 21254: 009d90b4 0x1c0fc OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode │ │ │ │ + 21254: 009d90cc 0x1c0fc OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode │ │ │ │ 21255: 013011a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_SOCK_CB_DSTATE │ │ │ │ - 21256: 00763159 300 FUNC GLOBAL DEFAULT 12 bdrv_co_create │ │ │ │ - 21257: 007fc925 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptionsList │ │ │ │ + 21256: 00763161 300 FUNC GLOBAL DEFAULT 12 bdrv_co_create │ │ │ │ + 21257: 007fc92d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptionsList │ │ │ │ 21258: 0120ee50 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_abdl_u64 │ │ │ │ 21259: 012a8c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_READREG_EVENT │ │ │ │ 21260: 0032f359 260 FUNC GLOBAL DEFAULT 12 rom_copy │ │ │ │ - 21261: 009d90b0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode_len │ │ │ │ + 21261: 009d90c8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode_len │ │ │ │ 21262: 013015ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_INV_NOTIFIERS_IOVA_DSTATE │ │ │ │ 21263: 0130216a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_FLASH_DSTATE │ │ │ │ 21264: 012b5f24 1396 OBJECT GLOBAL DEFAULT 24 migration_trace_events │ │ │ │ - 21265: 008245ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariantList │ │ │ │ + 21265: 008245f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariantList │ │ │ │ 21266: 00428851 836 FUNC GLOBAL DEFAULT 12 nvme_rw_complete_cb │ │ │ │ 21267: 0130278a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_FLUSH_MSG_DSTATE │ │ │ │ - 21268: 0078f51d 128 FUNC GLOBAL DEFAULT 12 bdrv_save_vmstate │ │ │ │ + 21268: 0078f525 128 FUNC GLOBAL DEFAULT 12 bdrv_save_vmstate │ │ │ │ 21269: 01303856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_LIST_PROPERTIES_DSTATE │ │ │ │ 21270: 00574149 76 FUNC GLOBAL DEFAULT 12 vmstate_register_ram_global │ │ │ │ - 21271: 00810a11 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfoList │ │ │ │ - 21272: 00883439 64 FUNC GLOBAL DEFAULT 12 set_rcu_reader │ │ │ │ + 21271: 00810a19 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfoList │ │ │ │ + 21272: 00883441 64 FUNC GLOBAL DEFAULT 12 set_rcu_reader │ │ │ │ 21273: 012aca68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_RESET_EVENT │ │ │ │ 21274: 01302da8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_BUFS_THREAD_END_DSTATE │ │ │ │ - 21275: 008a5ca5 102 FUNC GLOBAL DEFAULT 12 vu_queue_push │ │ │ │ + 21275: 008a5cad 102 FUNC GLOBAL DEFAULT 12 vu_queue_push │ │ │ │ 21276: 002f5ccd 228 FUNC GLOBAL DEFAULT 12 pdu_submit │ │ │ │ - 21277: 00843379 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_get_arg_members │ │ │ │ + 21277: 00843381 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_get_arg_members │ │ │ │ 21278: 012b5dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_RESET_EVENT │ │ │ │ 21279: 01300dff 1 OBJECT GLOBAL DEFAULT 25 kvm_async_interrupts_allowed │ │ │ │ 21280: 012bb820 84 OBJECT GLOBAL DEFAULT 24 qemu_trace_opts │ │ │ │ - 21281: 009d8f64 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1_len │ │ │ │ + 21281: 009d8f7c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1_len │ │ │ │ 21282: 005718c1 100 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_pending_estimate │ │ │ │ 21283: 01302d3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_NEG_DSTATE │ │ │ │ 21284: 012a6724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_RECEIVER_NOT_ENABLED_EVENT │ │ │ │ 21285: 005de9d5 156 FUNC GLOBAL DEFAULT 12 cpu_ld16_mmu │ │ │ │ 21286: 00563575 34 FUNC GLOBAL DEFAULT 12 migrate_vcpu_dirty_limit_period │ │ │ │ 21287: 0130388c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_CAPABILITIES_DSTATE │ │ │ │ 21288: 013021be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIX_ICR_ASSERTED_DSTATE │ │ │ │ - 21289: 0071e795 140 FUNC GLOBAL DEFAULT 12 virtio_notify_config │ │ │ │ - 21290: 00884a45 48 FUNC GLOBAL DEFAULT 12 qdist_init │ │ │ │ - 21291: 008327e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatus │ │ │ │ + 21289: 0071e79d 140 FUNC GLOBAL DEFAULT 12 virtio_notify_config │ │ │ │ + 21290: 00884a4d 48 FUNC GLOBAL DEFAULT 12 qdist_init │ │ │ │ + 21291: 008327ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatus │ │ │ │ 21292: 002c96ad 380 FUNC GLOBAL DEFAULT 12 cursor_set_mono │ │ │ │ 21293: 012bbe0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_UNLOCK_SUCCESS_EVENT │ │ │ │ 21294: 005e3409 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_be │ │ │ │ 21295: 011fc1b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvtt_sh │ │ │ │ 21296: 013032c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_LISTEN_DSTATE │ │ │ │ - 21297: 007e41e5 428 FUNC GLOBAL DEFAULT 12 bdrv_block_status │ │ │ │ + 21297: 007e41ed 428 FUNC GLOBAL DEFAULT 12 bdrv_block_status │ │ │ │ 21298: 005eead9 116 FUNC GLOBAL DEFAULT 12 common_semi_set_ret │ │ │ │ 21299: 003eb94d 246 FUNC GLOBAL DEFAULT 12 pcnet_ioport_readl │ │ │ │ 21300: 012b5c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_LOCK_EVENT │ │ │ │ 21301: 012a81d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_DATA_EVENT │ │ │ │ - 21302: 008a5505 8 FUNC GLOBAL DEFAULT 12 vu_queue_started │ │ │ │ + 21302: 008a550d 8 FUNC GLOBAL DEFAULT 12 vu_queue_started │ │ │ │ 21303: 012bbc6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_NOSYS_EVENT │ │ │ │ 21304: 01302296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_CSUM_DSTATE │ │ │ │ - 21305: 007fbc7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificFile │ │ │ │ + 21305: 007fbc85 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificFile │ │ │ │ 21306: 012b457c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_GET_REGION_INFO_TYPE_EVENT │ │ │ │ 21307: 005df171 172 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgq_le │ │ │ │ - 21308: 00872b9d 320 FUNC GLOBAL DEFAULT 12 qdict_array_entries │ │ │ │ + 21308: 00872ba5 320 FUNC GLOBAL DEFAULT 12 qdict_array_entries │ │ │ │ 21309: 012086ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmls_nf_h │ │ │ │ 21310: 005ded1d 180 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgb │ │ │ │ 21311: 0052bed5 228 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_fd │ │ │ │ - 21312: 0081c5d1 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_change_arg_members │ │ │ │ + 21312: 0081c5d9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_change_arg_members │ │ │ │ 21313: 013035b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DRIVE_BACKUP_DSTATE │ │ │ │ 21314: 012bb6dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_PASSWORD_EVENT │ │ │ │ 21315: 003eb7bd 244 FUNC GLOBAL DEFAULT 12 pcnet_ioport_readw │ │ │ │ - 21316: 008194f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdevWrapper │ │ │ │ + 21316: 008194fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdevWrapper │ │ │ │ 21317: 00569301 84 FUNC GLOBAL DEFAULT 12 mig_throttle_counter_reset │ │ │ │ 21318: 012a30d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECONNECT_ATTEMPT_EVENT │ │ │ │ 21319: 005629e9 34 FUNC GLOBAL DEFAULT 12 migrate_validate_uuid │ │ │ │ 21320: 01301848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_CTRL_WRITE_DSTATE │ │ │ │ - 21321: 0088c965 84 FUNC GLOBAL DEFAULT 12 qemu_coroutine_inc_pool_size │ │ │ │ - 21322: 00858f9d 176 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo_members │ │ │ │ + 21321: 0088c96d 84 FUNC GLOBAL DEFAULT 12 qemu_coroutine_inc_pool_size │ │ │ │ + 21322: 00858fa5 176 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo_members │ │ │ │ 21323: 01176054 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bool │ │ │ │ - 21324: 00834911 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters │ │ │ │ + 21324: 00834919 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters │ │ │ │ 21325: 004455d9 156 FUNC GLOBAL DEFAULT 12 pci_iommu_register_iotlb_notifier │ │ │ │ - 21326: 00858865 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_sync_config │ │ │ │ - 21327: 007e9341 116 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_disconnect │ │ │ │ + 21326: 0085886d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_sync_config │ │ │ │ + 21327: 007e9349 116 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_disconnect │ │ │ │ 21328: 01208628 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmls_nf_s │ │ │ │ 21329: 012a754c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SURFACES_DIRTY_EVENT │ │ │ │ - 21330: 007827fd 170 FUNC GLOBAL DEFAULT 12 blk_co_zone_append │ │ │ │ + 21330: 00782805 170 FUNC GLOBAL DEFAULT 12 blk_co_zone_append │ │ │ │ 21331: 01302c88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_SCHEDULE_START_DSTATE │ │ │ │ - 21332: 00821bc1 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties │ │ │ │ + 21332: 00821bc9 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties │ │ │ │ 21333: 013010d3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_cryptodev_c │ │ │ │ 21334: 005e8a6d 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_free │ │ │ │ 21335: 005fb6b1 450 FUNC GLOBAL DEFAULT 12 fp_exception_el │ │ │ │ 21336: 0060fc21 28 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_round_high_u16 │ │ │ │ 21337: 01303c58 4 OBJECT GLOBAL DEFAULT 25 qemu_loglevel │ │ │ │ 21338: 0032cc51 404 FUNC GLOBAL DEFAULT 12 rom_add_blob │ │ │ │ 21339: 002eb7f1 74 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove │ │ │ │ 21340: 005fd68d 158 FUNC GLOBAL DEFAULT 12 access_tvm_trvm │ │ │ │ 21341: 012ba77c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_EVENT │ │ │ │ 21342: 01302578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_MEM_WRITE_DSTATE │ │ │ │ - 21343: 0081947d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPty │ │ │ │ + 21343: 00819485 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPty │ │ │ │ 21344: 0130238c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_READ_NOT_OK_DSTATE │ │ │ │ 21345: 005ba745 40 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i64 │ │ │ │ 21346: 01303504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_GT_CNTVOFF_WRITE_DSTATE │ │ │ │ 21347: 012ac5b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_ANALYSIS_EVENT │ │ │ │ - 21348: 00733cf5 180 FUNC GLOBAL DEFAULT 12 object_class_property_iter_init │ │ │ │ + 21348: 00733cfd 180 FUNC GLOBAL DEFAULT 12 object_class_property_iter_init │ │ │ │ 21349: 01302e92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_UPDATE_DSTATE │ │ │ │ 21350: 013029a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_RUN_DSTATE │ │ │ │ - 21351: 007a1275 1264 FUNC GLOBAL DEFAULT 12 qcow2_update_header │ │ │ │ + 21351: 007a127d 1264 FUNC GLOBAL DEFAULT 12 qcow2_update_header │ │ │ │ 21352: 01302ae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_ERROR_DSTATE │ │ │ │ 21353: 01303670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_RESUME_DSTATE │ │ │ │ - 21354: 0074a39d 18 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytesv │ │ │ │ + 21354: 0074a3a5 18 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytesv │ │ │ │ 21355: 005dfa5d 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminb_mmu │ │ │ │ - 21356: 008462fd 164 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties_members │ │ │ │ + 21356: 00846305 164 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties_members │ │ │ │ 21357: 012b90c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_LATENCY_HISTOGRAM_SET_EVENT │ │ │ │ - 21358: 00814db5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_complete │ │ │ │ + 21358: 00814dbd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_complete │ │ │ │ 21359: 012ae304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INSUFF_OPEN_RES_EVENT │ │ │ │ 21360: 0130313c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_RECV_DSTATE │ │ │ │ 21361: 002b7041 192 FUNC GLOBAL DEFAULT 12 float32_to_int32_scalbn │ │ │ │ 21362: 002f62a9 160 FUNC GLOBAL DEFAULT 12 v9fs_co_readdir │ │ │ │ 21363: 01301cee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_SET_IRQ_MSI_DSTATE │ │ │ │ 21364: 012a716c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_LEDS_EVENT │ │ │ │ - 21365: 0073b8bd 28 FUNC GLOBAL DEFAULT 12 qemu_fflush │ │ │ │ - 21366: 006e0145 120 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovntsb │ │ │ │ + 21365: 0073b8c5 28 FUNC GLOBAL DEFAULT 12 qemu_fflush │ │ │ │ + 21366: 006e014d 120 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovntsb │ │ │ │ 21367: 012ab6cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MFSR_EVENT │ │ │ │ 21368: 005ee781 4 FUNC GLOBAL DEFAULT 12 kvm_arm_mte_supported │ │ │ │ 21369: 01301e9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_READ_DSTATE │ │ │ │ 21370: 01302948 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_FLASH_SELECT_DSTATE │ │ │ │ 21371: 012b0708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_FLUSH_EVENT │ │ │ │ 21372: 004b5ced 400 FUNC GLOBAL DEFAULT 12 usb_desc_msos │ │ │ │ 21373: 005bfff5 100 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i64 │ │ │ │ 21374: 01302a88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_UTRD_DSTATE │ │ │ │ 21375: 005f297d 1740 FUNC GLOBAL DEFAULT 12 arm_cpu_exec_interrupt │ │ │ │ 21376: 012af114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_UPDATE_POM_EVENT │ │ │ │ 21377: 012a28e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_ERR_IN_BAND_EVENT │ │ │ │ - 21378: 007fc439 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheOptions │ │ │ │ + 21378: 007fc441 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheOptions │ │ │ │ 21379: 01301652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_READ_DSTATE │ │ │ │ - 21380: 006e0269 164 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovntsh │ │ │ │ - 21381: 0083cd79 584 FUNC GLOBAL DEFAULT 12 qmp_marshal_human_monitor_command │ │ │ │ + 21380: 006e0271 164 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovntsh │ │ │ │ + 21381: 0083cd81 584 FUNC GLOBAL DEFAULT 12 qmp_marshal_human_monitor_command │ │ │ │ 21382: 00586319 208 FUNC GLOBAL DEFAULT 12 hmp_announce_self │ │ │ │ 21383: 0120573c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_pmull_q │ │ │ │ 21384: 013010e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_FINALIZE_DSTATE │ │ │ │ - 21385: 00880f11 118 FUNC GLOBAL DEFAULT 12 qemu_opt_get │ │ │ │ + 21385: 00880f19 118 FUNC GLOBAL DEFAULT 12 qemu_opt_get │ │ │ │ 21386: 013034dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_EXEC_DSTATE │ │ │ │ 21387: 012b01c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_BUSDEVICERESET_EVENT │ │ │ │ 21388: 01301136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_IN_BAND_ENQUEUE_DSTATE │ │ │ │ - 21389: 0083912d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_xen_replication_status │ │ │ │ + 21389: 00839135 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_xen_replication_status │ │ │ │ 21390: 012b9580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_STREAM_EVENT │ │ │ │ 21391: 012b9610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_DISABLE_EVENT │ │ │ │ - 21392: 00749ca9 36 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_new │ │ │ │ + 21392: 00749cb1 36 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_new │ │ │ │ 21393: 002cb6b5 108 FUNC GLOBAL DEFAULT 12 qemu_input_handler_register │ │ │ │ - 21394: 007f0059 80 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write │ │ │ │ - 21395: 008543b1 256 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo_members │ │ │ │ + 21394: 007f0061 80 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write │ │ │ │ + 21395: 008543b9 256 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo_members │ │ │ │ 21396: 002c4925 250 FUNC GLOBAL DEFAULT 12 helper_crypto_sha512h │ │ │ │ 21397: 005c09f1 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i64_chk │ │ │ │ 21398: 012b4dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_EVENT │ │ │ │ 21399: 012accf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_SET_PFMAILBOX_EVENT │ │ │ │ - 21400: 0075e67d 300 FUNC GLOBAL DEFAULT 12 qmp_blockdev_add │ │ │ │ - 21401: 00832c59 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfo │ │ │ │ + 21400: 0075e685 300 FUNC GLOBAL DEFAULT 12 qmp_blockdev_add │ │ │ │ + 21401: 00832c61 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfo │ │ │ │ 21402: 013016c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_APPEND_DSTATE │ │ │ │ 21403: 0117906c 12 OBJECT GLOBAL DEFAULT 21 MemoryFailureRecipient_lookup │ │ │ │ 21404: 011681cc 12 OBJECT GLOBAL DEFAULT 21 arm_machine_interfaces │ │ │ │ - 21405: 00855de1 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions_members │ │ │ │ + 21405: 00855de9 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions_members │ │ │ │ 21406: 005966d9 108 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_hdr_len │ │ │ │ 21407: 006155f9 102 FUNC GLOBAL DEFAULT 12 helper_frint32_d │ │ │ │ 21408: 012ae0b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_MGMT_ACTION_EVENT │ │ │ │ 21409: 012afdf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_AN_REQ_EVENT │ │ │ │ - 21410: 008456f1 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties │ │ │ │ - 21411: 0087bf61 324 FUNC GLOBAL DEFAULT 12 divs128 │ │ │ │ - 21412: 0081ff19 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow │ │ │ │ + 21410: 008456f9 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties │ │ │ │ + 21411: 0087bf69 324 FUNC GLOBAL DEFAULT 12 divs128 │ │ │ │ + 21412: 0081ff21 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow │ │ │ │ 21413: 0130273a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PDMA_WRITE_DSTATE │ │ │ │ 21414: 012b1974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IBEX_SPI_HOST_READ_EVENT │ │ │ │ 21415: 0052b2c1 216 FUNC GLOBAL DEFAULT 12 address_space_get_flatview │ │ │ │ 21416: 01301a6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_DSTATE │ │ │ │ 21417: 012a5974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_IOTLB_INV_ALL_EVENT │ │ │ │ 21418: 012b6f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_POSTCOPY_PACKAGE_LOADED_EVENT │ │ │ │ - 21419: 007fb809 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfoList │ │ │ │ - 21420: 00737821 70 FUNC GLOBAL DEFAULT 12 object_property_set_qobject │ │ │ │ + 21419: 007fb811 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfoList │ │ │ │ + 21420: 00737829 70 FUNC GLOBAL DEFAULT 12 object_property_set_qobject │ │ │ │ 21421: 013034c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_PROPAGATE_DSTATE │ │ │ │ 21422: 012bbfec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_FREE_EVENT │ │ │ │ 21423: 012ab3bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_CFG_WRITE_EVENT │ │ │ │ 21424: 01301312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_PENDING_DSTATE │ │ │ │ 21425: 011780dc 12 OBJECT GLOBAL DEFAULT 21 BlockdevVpcSubformat_lookup │ │ │ │ - 21426: 008a6c61 130 FUNC GLOBAL DEFAULT 12 vduse_queue_push │ │ │ │ + 21426: 008a6c69 130 FUNC GLOBAL DEFAULT 12 vduse_queue_push │ │ │ │ 21427: 013019ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPC_I2C_WRITE_DSTATE │ │ │ │ 21428: 00533f35 70 FUNC GLOBAL DEFAULT 12 physical_memory_is_clean │ │ │ │ 21429: 00615539 96 FUNC GLOBAL DEFAULT 12 helper_frint32_s │ │ │ │ 21430: 01301d9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LED_SET_INTENSITY_DSTATE │ │ │ │ 21431: 002bad39 192 FUNC GLOBAL DEFAULT 12 float128_to_uint64_round_to_zero │ │ │ │ 21432: 012b9068 76 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_trace_events_trace_events │ │ │ │ 21433: 012ada18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_REG_WRITE_EVENT │ │ │ │ - 21434: 00730f31 208 FUNC GLOBAL DEFAULT 12 clock_set_source │ │ │ │ + 21434: 00730f39 208 FUNC GLOBAL DEFAULT 12 clock_set_source │ │ │ │ 21435: 005240d9 38 FUNC GLOBAL DEFAULT 12 qmp_inject_nmi │ │ │ │ 21436: 004f8149 152 FUNC GLOBAL DEFAULT 12 vhost_backend_handle_iotlb_msg │ │ │ │ - 21437: 007bcff1 16 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_set │ │ │ │ + 21437: 007bcff9 16 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_set │ │ │ │ 21438: 0130380c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRACE_EVENT_SET_STATE_DSTATE │ │ │ │ 21439: 005694a1 212 FUNC GLOBAL DEFAULT 12 migration_bitmap_sync_precopy │ │ │ │ 21440: 012b34b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_BOS_EVENT │ │ │ │ 21441: 012b8e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_EXEC_EVENT │ │ │ │ - 21442: 0073f90d 240 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_async │ │ │ │ + 21442: 0073f915 240 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_async │ │ │ │ 21443: 012163e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touizd │ │ │ │ - 21444: 007b1835 52 FUNC GLOBAL DEFAULT 12 qcow2_flush_caches │ │ │ │ + 21444: 007b183d 52 FUNC GLOBAL DEFAULT 12 qcow2_flush_caches │ │ │ │ 21445: 012164e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touizh │ │ │ │ 21446: 00394a6d 52 FUNC GLOBAL DEFAULT 12 ide_transfer_start │ │ │ │ - 21447: 008684ad 240 FUNC GLOBAL DEFAULT 12 qapi_bool_parse │ │ │ │ + 21447: 008684b5 240 FUNC GLOBAL DEFAULT 12 qapi_bool_parse │ │ │ │ 21448: 002c19a9 60 FUNC GLOBAL DEFAULT 12 float64_squash_input_denormal │ │ │ │ - 21449: 006e395d 240 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmh │ │ │ │ - 21450: 0083e23d 188 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions │ │ │ │ + 21449: 006e3965 240 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmh │ │ │ │ + 21450: 0083e245 188 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions │ │ │ │ 21451: 012b4044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BABBLE_EVENT │ │ │ │ - 21452: 00804a79 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge │ │ │ │ + 21452: 00804a81 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge │ │ │ │ 21453: 013027a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IRQ_LOWER_DSTATE │ │ │ │ - 21454: 00792cb5 184 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_to │ │ │ │ + 21454: 00792cbd 184 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_to │ │ │ │ 21455: 0130306e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_TRANSFER_INPUT_DSTATE │ │ │ │ - 21456: 006f3d75 140 FUNC GLOBAL DEFAULT 12 helper_gvec_sqadd_b │ │ │ │ + 21456: 006f3d7d 140 FUNC GLOBAL DEFAULT 12 helper_gvec_sqadd_b │ │ │ │ 21457: 012a6cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PARALLEL_IOPORT_WRITE_EVENT │ │ │ │ - 21458: 00850f4d 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures │ │ │ │ - 21459: 0085d49d 188 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions_members │ │ │ │ - 21460: 007aa34d 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_entry_mark_dirty │ │ │ │ - 21461: 006f4721 188 FUNC GLOBAL DEFAULT 12 helper_gvec_sqadd_d │ │ │ │ + 21458: 00850f55 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures │ │ │ │ + 21459: 0085d4a5 188 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions_members │ │ │ │ + 21460: 007aa355 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_entry_mark_dirty │ │ │ │ + 21461: 006f4729 188 FUNC GLOBAL DEFAULT 12 helper_gvec_sqadd_d │ │ │ │ 21462: 013016b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_DISK_UNREALIZE_DSTATE │ │ │ │ 21463: 012afc08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_AIO_SGIO_COMMAND_EVENT │ │ │ │ 21464: 012a799c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_MAP_BLOB_EVENT │ │ │ │ - 21465: 006f3e01 150 FUNC GLOBAL DEFAULT 12 helper_gvec_sqadd_h │ │ │ │ + 21465: 006f3e09 150 FUNC GLOBAL DEFAULT 12 helper_gvec_sqadd_h │ │ │ │ 21466: 01216464 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touizs │ │ │ │ - 21467: 007f0135 128 FUNC GLOBAL DEFAULT 12 qemu_chr_add_client │ │ │ │ - 21468: 006e3a4d 236 FUNC GLOBAL DEFAULT 12 helper_mve_vminnms │ │ │ │ + 21467: 007f013d 128 FUNC GLOBAL DEFAULT 12 qemu_chr_add_client │ │ │ │ + 21468: 006e3a55 236 FUNC GLOBAL DEFAULT 12 helper_mve_vminnms │ │ │ │ 21469: 005d8cb1 224 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_start │ │ │ │ 21470: 012aece4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_NVRAM_READ_EVENT │ │ │ │ - 21471: 006e0369 96 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovntub │ │ │ │ + 21471: 006e0371 96 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovntub │ │ │ │ 21472: 0034098d 46 FUNC GLOBAL DEFAULT 12 cxl_destroy_cci │ │ │ │ - 21473: 00861891 84 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent_members │ │ │ │ + 21473: 00861899 84 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent_members │ │ │ │ 21474: 012b6528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_FLUSH_BLKS_EVENT │ │ │ │ - 21475: 006f1f9d 132 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmla │ │ │ │ + 21475: 006f1fa5 132 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmla │ │ │ │ 21476: 012bc09c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_ADD_EVENT │ │ │ │ - 21477: 006e0455 136 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovntuh │ │ │ │ + 21477: 006e045d 136 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovntuh │ │ │ │ 21478: 00587911 120 FUNC GLOBAL DEFAULT 12 qemu_new_net_client │ │ │ │ 21479: 012b6d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_OTHER_EVENT │ │ │ │ - 21480: 007fdc81 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption │ │ │ │ - 21481: 0084be81 460 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress_members │ │ │ │ + 21480: 007fdc89 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption │ │ │ │ + 21481: 0084be89 460 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress_members │ │ │ │ 21482: 012b18e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SHIFTER_DONE_EVENT │ │ │ │ - 21483: 006f3e99 162 FUNC GLOBAL DEFAULT 12 helper_gvec_sqadd_s │ │ │ │ + 21483: 006f3ea1 162 FUNC GLOBAL DEFAULT 12 helper_gvec_sqadd_s │ │ │ │ 21484: 01301430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_SET_DIRTY_DSTATE │ │ │ │ - 21485: 00748e71 112 FUNC GLOBAL DEFAULT 12 qcrypto_block_calculate_payload_offset │ │ │ │ - 21486: 0088b789 184 FUNC GLOBAL DEFAULT 12 aio_co_reschedule_self │ │ │ │ + 21485: 00748e79 112 FUNC GLOBAL DEFAULT 12 qcrypto_block_calculate_payload_offset │ │ │ │ + 21486: 0088b791 184 FUNC GLOBAL DEFAULT 12 aio_co_reschedule_self │ │ │ │ 21487: 012a6c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_CHR_READ_EVENT │ │ │ │ 21488: 013028ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_READ_DATAPORT_DSTATE │ │ │ │ 21489: 013017e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_CHR_EVENT_DSTATE │ │ │ │ 21490: 012b02e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_ADD_MSG_BYTE_EVENT │ │ │ │ - 21491: 008a2595 58 FUNC GLOBAL DEFAULT 12 qapi_free_EvtchnInfo │ │ │ │ + 21491: 008a259d 58 FUNC GLOBAL DEFAULT 12 qapi_free_EvtchnInfo │ │ │ │ 21492: 00530645 84 FUNC GLOBAL DEFAULT 12 memory_region_set_unmergeable │ │ │ │ - 21493: 006d6a2d 140 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubsb │ │ │ │ - 21494: 00821a59 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties │ │ │ │ + 21493: 006d6a35 140 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubsb │ │ │ │ + 21494: 00821a61 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties │ │ │ │ 21495: 012b4bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_MSI_ACK_EVENT │ │ │ │ - 21496: 0072bef1 18 FUNC GLOBAL DEFAULT 12 mshv_irqchip_update_msi_route │ │ │ │ + 21496: 0072bef9 18 FUNC GLOBAL DEFAULT 12 mshv_irqchip_update_msi_route │ │ │ │ 21497: 012b8e50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_BEGIN_EVENT │ │ │ │ - 21498: 0084f185 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotWrapper │ │ │ │ + 21498: 0084f18d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotWrapper │ │ │ │ 21499: 012b8fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_EMULATE_FIRMWARE_RESET_EVENT │ │ │ │ 21500: 012a746c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_STD_WRITE_IO_EVENT │ │ │ │ - 21501: 006f21c5 134 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmls │ │ │ │ + 21501: 006f21cd 134 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmls │ │ │ │ 21502: 01301296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_ITERATION_DONE_DSTATE │ │ │ │ - 21503: 006d6ab9 184 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubsh │ │ │ │ + 21503: 006d6ac1 184 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubsh │ │ │ │ 21504: 00581611 168 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_reset │ │ │ │ - 21505: 00808b65 496 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi_members │ │ │ │ - 21506: 008878b9 88 FUNC GLOBAL DEFAULT 12 qsp_disable │ │ │ │ + 21505: 00808b6d 496 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi_members │ │ │ │ + 21506: 008878c1 88 FUNC GLOBAL DEFAULT 12 qsp_disable │ │ │ │ 21507: 01303330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_FILE_DSTATE │ │ │ │ - 21508: 0071ec71 436 FUNC GLOBAL DEFAULT 12 virtio_init │ │ │ │ - 21509: 0088e799 84 FUNC GLOBAL DEFAULT 12 timer_deinit │ │ │ │ + 21508: 0071ec79 436 FUNC GLOBAL DEFAULT 12 virtio_init │ │ │ │ + 21509: 0088e7a1 84 FUNC GLOBAL DEFAULT 12 timer_deinit │ │ │ │ 21510: 00563365 34 FUNC GLOBAL DEFAULT 12 migrate_max_bandwidth │ │ │ │ 21511: 01301570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_EN_IOPORT_WRITEB_DSTATE │ │ │ │ 21512: 012aaafc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_WRITE_EVENT │ │ │ │ - 21513: 0084de81 364 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue_members │ │ │ │ + 21513: 0084de89 364 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue_members │ │ │ │ 21514: 01302fea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_GPIO_PINS_DSTATE │ │ │ │ 21515: 0041fb21 236 FUNC GLOBAL DEFAULT 12 fp_port_alloc │ │ │ │ 21516: 01301a16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_STATE_DSTATE │ │ │ │ - 21517: 008681b9 340 FUNC GLOBAL DEFAULT 12 visitor_forward_field │ │ │ │ + 21517: 008681c1 340 FUNC GLOBAL DEFAULT 12 visitor_forward_field │ │ │ │ 21518: 012b259c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_CQ_ALREADY_EXISTS_EVENT │ │ │ │ 21519: 00565b39 984 FUNC GLOBAL DEFAULT 12 postcopy_ram_supported_by_host │ │ │ │ - 21520: 008a2559 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxInfo │ │ │ │ - 21521: 006d6b71 180 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubsw │ │ │ │ + 21520: 008a2561 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxInfo │ │ │ │ + 21521: 006d6b79 180 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubsw │ │ │ │ 21522: 0130279a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSI_ENABLED_DSTATE │ │ │ │ - 21523: 00821265 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions_members │ │ │ │ + 21523: 0082126d 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions_members │ │ │ │ 21524: 011e1500 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchl_be │ │ │ │ 21525: 00544331 84 FUNC GLOBAL DEFAULT 12 qemu_fdt_alloc_phandle │ │ │ │ 21526: 012ae8d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_PRI_CTRL_CAP_EVENT │ │ │ │ 21527: 012a3f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_COMPLETE_EVENT │ │ │ │ 21528: 002ca50d 6 FUNC GLOBAL DEFAULT 12 qemu_activate_mouse_event_handler │ │ │ │ 21529: 01212b28 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_rshl_s16 │ │ │ │ - 21530: 0078f61d 224 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel │ │ │ │ + 21530: 0078f625 224 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel │ │ │ │ 21531: 012b98ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_STOP_EVENT │ │ │ │ 21532: 002ce3bd 268 FUNC GLOBAL DEFAULT 12 hmp_client_migrate_info │ │ │ │ 21533: 012a2ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_REPLY_EVENT │ │ │ │ 21534: 012a738c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_REG_WRITE_EVENT │ │ │ │ 21535: 01301c6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_RPR_READ_DSTATE │ │ │ │ 21536: 012b7968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_LISTEN_EVENT │ │ │ │ 21537: 012b45ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_ATTACH_IOAS_HWPT_EVENT │ │ │ │ 21538: 005f7c41 256 FUNC GLOBAL DEFAULT 12 arm_init_cpreg_list │ │ │ │ - 21539: 006db20d 126 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavxsh │ │ │ │ + 21539: 006db215 126 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavxsh │ │ │ │ 21540: 01301a7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_CHECK_IRQ_DSTATE │ │ │ │ 21541: 002bc7c5 8 FUNC GLOBAL DEFAULT 12 int64_to_bfloat16 │ │ │ │ 21542: 012ae744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NO_OUTSTANDING_AERS_EVENT │ │ │ │ 21543: 01301d4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_PC_DIMM_ASSIGNED_SLOT_DSTATE │ │ │ │ - 21544: 00875b7d 1804 FUNC GLOBAL DEFAULT 12 aio_poll │ │ │ │ - 21545: 0085790d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfoList │ │ │ │ + 21544: 00875b85 1804 FUNC GLOBAL DEFAULT 12 aio_poll │ │ │ │ + 21545: 00857915 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfoList │ │ │ │ 21546: 012a933c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_NOTIFY_EVENT │ │ │ │ 21547: 0052c355 18 FUNC GLOBAL DEFAULT 12 memory_region_unref │ │ │ │ - 21548: 008a69c5 14 FUNC GLOBAL DEFAULT 12 vduse_dev_get_queue │ │ │ │ + 21548: 008a69cd 14 FUNC GLOBAL DEFAULT 12 vduse_dev_get_queue │ │ │ │ 21549: 0054d5a1 8 FUNC GLOBAL DEFAULT 12 spdm_socket_send │ │ │ │ 21550: 01301078 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_c │ │ │ │ 21551: 0130253e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_CONFIG_WRITE_DSTATE │ │ │ │ - 21552: 0071f60d 10 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_enabled │ │ │ │ + 21552: 0071f615 10 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_enabled │ │ │ │ 21553: 012b459c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_PCI_HOT_RESET_DEP_DEVICES_EVENT │ │ │ │ 21554: 012bb17c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_DEL_EVENT │ │ │ │ 21555: 011e8c54 132 OBJECT GLOBAL DEFAULT 24 helper_info_qsubaddx │ │ │ │ 21556: 012ba990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ADD_FD_EVENT │ │ │ │ 21557: 0060a43d 260 FUNC GLOBAL DEFAULT 12 define_at_insn_regs │ │ │ │ 21558: 013020b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_SEB_READ_DSTATE │ │ │ │ - 21559: 00782365 68 FUNC GLOBAL DEFAULT 12 blk_aio_cancel │ │ │ │ - 21560: 007fc835 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsSsh │ │ │ │ + 21559: 0078236d 68 FUNC GLOBAL DEFAULT 12 blk_aio_cancel │ │ │ │ + 21560: 007fc83d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsSsh │ │ │ │ 21561: 0060900d 148 FUNC GLOBAL DEFAULT 12 arm_cpu_get_phys_page_attrs_debug │ │ │ │ 21562: 012ad578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_STATUS_EVENT │ │ │ │ 21563: 0059d97d 100 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_ready │ │ │ │ 21564: 00562815 34 FUNC GLOBAL DEFAULT 12 migrate_events │ │ │ │ - 21565: 006db2ed 124 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavxsw │ │ │ │ - 21566: 006e0e61 66 FUNC GLOBAL DEFAULT 12 helper_mve_uqshl │ │ │ │ - 21567: 0081c2b1 296 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend │ │ │ │ + 21565: 006db2f5 124 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavxsw │ │ │ │ + 21566: 006e0e69 66 FUNC GLOBAL DEFAULT 12 helper_mve_uqshl │ │ │ │ + 21567: 0081c2b9 296 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend │ │ │ │ 21568: 005db8a5 12 FUNC GLOBAL DEFAULT 12 tlb_flush │ │ │ │ 21569: 012acd08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_EITR_SET_EVENT │ │ │ │ 21570: 00583291 356 FUNC GLOBAL DEFAULT 12 eth_strip_vlan │ │ │ │ 21571: 0038df05 144 FUNC GLOBAL DEFAULT 12 pmbus_receive_block │ │ │ │ 21572: 00680eb9 72 FUNC GLOBAL DEFAULT 12 gen_gvec_clt0 │ │ │ │ 21573: 005899e5 84 FUNC GLOBAL DEFAULT 12 qemu_del_net_queue │ │ │ │ - 21574: 00735da5 152 FUNC GLOBAL DEFAULT 12 object_get_objects_root │ │ │ │ + 21574: 00735dad 152 FUNC GLOBAL DEFAULT 12 object_get_objects_root │ │ │ │ 21575: 005cbff5 160 FUNC GLOBAL DEFAULT 12 tcg_gen_add_vec │ │ │ │ - 21576: 008857b5 144 FUNC GLOBAL DEFAULT 12 qht_lookup_custom │ │ │ │ + 21576: 008857bd 144 FUNC GLOBAL DEFAULT 12 qht_lookup_custom │ │ │ │ 21577: 01302600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_SCSI_DEVICE_CREATED_DSTATE │ │ │ │ - 21578: 00870b1d 152 FUNC GLOBAL DEFAULT 12 json_writer_bool │ │ │ │ - 21579: 007762b1 140 FUNC GLOBAL DEFAULT 12 replication_start_all │ │ │ │ + 21578: 00870b25 152 FUNC GLOBAL DEFAULT 12 json_writer_bool │ │ │ │ + 21579: 007762b9 140 FUNC GLOBAL DEFAULT 12 replication_start_all │ │ │ │ 21580: 005ca37d 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_eqv │ │ │ │ - 21581: 0085aaed 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow │ │ │ │ + 21581: 0085aaf5 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow │ │ │ │ 21582: 012a3da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_EVENT │ │ │ │ 21583: 0120e508 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_cgt_f32 │ │ │ │ 21584: 012a5064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_WRITE_LABEL_EVENT │ │ │ │ 21585: 012aca58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_KICK_EVENT │ │ │ │ 21586: 002c2fd1 1012 FUNC GLOBAL DEFAULT 12 qemu_plugin_load_list │ │ │ │ - 21587: 007fbf89 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackup │ │ │ │ + 21587: 007fbf91 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackup │ │ │ │ 21588: 012b0528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DIRECT_EVENT │ │ │ │ - 21589: 0081c625 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_remove_arg_members │ │ │ │ - 21590: 0071ec21 80 FUNC GLOBAL DEFAULT 12 virtio_instance_init_common │ │ │ │ + 21589: 0081c62d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_remove_arg_members │ │ │ │ + 21590: 0071ec29 80 FUNC GLOBAL DEFAULT 12 virtio_instance_init_common │ │ │ │ 21591: 0032b569 46 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_in │ │ │ │ - 21592: 00860a31 142 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2List │ │ │ │ + 21592: 00860a39 142 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2List │ │ │ │ 21593: 003eb8b1 154 FUNC GLOBAL DEFAULT 12 pcnet_ioport_writel │ │ │ │ 21594: 012b6728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FAILOVER_SET_STATE_EVENT │ │ │ │ - 21595: 006c8799 168 FUNC GLOBAL DEFAULT 12 mve_skip_vmov │ │ │ │ + 21595: 006c87a1 168 FUNC GLOBAL DEFAULT 12 mve_skip_vmov │ │ │ │ 21596: 01302540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_CLEAR_REQUEST_DSTATE │ │ │ │ 21597: 0059abf5 284 FUNC GLOBAL DEFAULT 12 replay_fetch_data_kind │ │ │ │ - 21598: 006d689d 104 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubub │ │ │ │ + 21598: 006d68a5 104 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubub │ │ │ │ 21599: 0120f588 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_round_high_u8 │ │ │ │ - 21600: 006e7609 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgeh │ │ │ │ + 21600: 006e7611 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgeh │ │ │ │ 21601: 01302582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DS1338_RECV_DSTATE │ │ │ │ 21602: 012b41c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_CC_NOT_ACCESSED_EVENT │ │ │ │ 21603: 005e8c39 180 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_sum │ │ │ │ - 21604: 006d6905 148 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubuh │ │ │ │ - 21605: 0089d219 106 FUNC GLOBAL DEFAULT 12 clmul_16x2_even │ │ │ │ + 21604: 006d690d 148 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubuh │ │ │ │ + 21605: 0089d221 106 FUNC GLOBAL DEFAULT 12 clmul_16x2_even │ │ │ │ 21606: 012ab63c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFAR0_EVENT │ │ │ │ - 21607: 00771385 128 FUNC GLOBAL DEFAULT 12 job_cancel_sync │ │ │ │ + 21607: 0077138d 128 FUNC GLOBAL DEFAULT 12 job_cancel_sync │ │ │ │ 21608: 003eb741 122 FUNC GLOBAL DEFAULT 12 pcnet_ioport_writew │ │ │ │ 21609: 004f6519 1204 FUNC GLOBAL DEFAULT 12 vhost_dev_start │ │ │ │ 21610: 012ae334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_WRITE_NOT_OK_EVENT │ │ │ │ 21611: 012a985c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_BADWRITE_EVENT │ │ │ │ 21612: 0060fe6d 124 FUNC GLOBAL DEFAULT 12 helper_neon_unarrow_sat16 │ │ │ │ - 21613: 006e7801 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpges │ │ │ │ + 21613: 006e7809 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpges │ │ │ │ 21614: 012a3070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_YIELD_EVENT │ │ │ │ 21615: 01301d9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_AHB_PNP_READ_DSTATE │ │ │ │ 21616: 013018ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_LOG_DSTATE │ │ │ │ - 21617: 006e9349 6 FUNC GLOBAL DEFAULT 12 helper_mve_vcvtb_sh │ │ │ │ - 21618: 0084fc81 204 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper │ │ │ │ - 21619: 008257c9 436 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo_members │ │ │ │ - 21620: 006d6999 148 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubuw │ │ │ │ + 21617: 006e9351 6 FUNC GLOBAL DEFAULT 12 helper_mve_vcvtb_sh │ │ │ │ + 21618: 0084fc89 204 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper │ │ │ │ + 21619: 008257d1 436 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo_members │ │ │ │ + 21620: 006d69a1 148 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubuw │ │ │ │ 21621: 01212a20 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_rshl_s32 │ │ │ │ - 21622: 0072c6c9 6 FUNC GLOBAL DEFAULT 12 bus_cold_reset │ │ │ │ - 21623: 00840171 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions │ │ │ │ + 21622: 0072c6d1 6 FUNC GLOBAL DEFAULT 12 bus_cold_reset │ │ │ │ + 21623: 00840179 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions │ │ │ │ 21624: 01303316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_PUT_WORD_DSTATE │ │ │ │ 21625: 00464965 332 FUNC GLOBAL DEFAULT 12 esp_transfer_data │ │ │ │ - 21626: 00806869 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions │ │ │ │ + 21626: 00806871 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions │ │ │ │ 21627: 01300da4 4 OBJECT GLOBAL DEFAULT 25 cpu_CF │ │ │ │ 21628: 005aec81 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i128 │ │ │ │ 21629: 002f0acd 52 FUNC GLOBAL DEFAULT 12 p9array_new_V9fsPath │ │ │ │ 21630: 01302b86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_DEVICE_FEATURE_DSTATE │ │ │ │ 21631: 00558255 160 FUNC GLOBAL DEFAULT 12 hmp_migrate_continue │ │ │ │ - 21632: 0077a6d1 88 FUNC GLOBAL DEFAULT 12 nbd_mode_lookup │ │ │ │ + 21632: 0077a6d9 88 FUNC GLOBAL DEFAULT 12 nbd_mode_lookup │ │ │ │ 21633: 01302f76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_CLEANUP_DSTATE │ │ │ │ 21634: 003eace5 2404 FUNC GLOBAL DEFAULT 12 pcnet_receive │ │ │ │ 21635: 01302850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_TEST_UNIT_READY_DSTATE │ │ │ │ 21636: 005d0bf5 14 FUNC GLOBAL DEFAULT 12 helper_gvec_dup8 │ │ │ │ 21637: 00599925 212 FUNC GLOBAL DEFAULT 12 replay_exception │ │ │ │ 21638: 01301a74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_DEFAULT_DSTATE │ │ │ │ 21639: 012dfd0c 4 OBJECT GLOBAL DEFAULT 25 reboot_action │ │ │ │ 21640: 012b0d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_WRITE_START_EVENT │ │ │ │ 21641: 002bded5 212 FUNC GLOBAL DEFAULT 12 uint64_to_bfloat16 │ │ │ │ - 21642: 00883065 66 FUNC GLOBAL DEFAULT 12 qemu_uuid_bswap │ │ │ │ + 21642: 0088306d 66 FUNC GLOBAL DEFAULT 12 qemu_uuid_bswap │ │ │ │ 21643: 013034a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM8_FALLBACK_DSTATE │ │ │ │ 21644: 012ad2e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP6_EVENT │ │ │ │ 21645: 0130387a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SGX_CAPABILITIES_DSTATE │ │ │ │ 21646: 005b3ac9 50 FUNC GLOBAL DEFAULT 12 tcg_gen_op1 │ │ │ │ 21647: 012a9bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_READ_EVENT │ │ │ │ 21648: 005b3afd 56 FUNC GLOBAL DEFAULT 12 tcg_gen_op2 │ │ │ │ 21649: 002fed75 328 FUNC GLOBAL DEFAULT 12 aml_error_device │ │ │ │ - 21650: 00858edd 192 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion │ │ │ │ + 21650: 00858ee5 192 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion │ │ │ │ 21651: 01303064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_ITERATE_DSTATE │ │ │ │ 21652: 005b3b35 60 FUNC GLOBAL DEFAULT 12 tcg_gen_op3 │ │ │ │ 21653: 005b3bf9 64 FUNC GLOBAL DEFAULT 12 tcg_gen_op4 │ │ │ │ 21654: 005b3c39 68 FUNC GLOBAL DEFAULT 12 tcg_gen_op5 │ │ │ │ 21655: 012b3fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PACKET_STATUS_EVENT │ │ │ │ 21656: 012b76d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_FIELD_EVENT │ │ │ │ 21657: 005b3c7d 72 FUNC GLOBAL DEFAULT 12 tcg_gen_op6 │ │ │ │ - 21658: 008283dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelExpansionInfo │ │ │ │ + 21658: 008283e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelExpansionInfo │ │ │ │ 21659: 01303278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_SYNC_DSTATE │ │ │ │ 21660: 012b6fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_BAD_END_EVENT │ │ │ │ 21661: 0052c341 18 FUNC GLOBAL DEFAULT 12 memory_region_ref │ │ │ │ 21662: 01302c40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_WRITE_DSTATE │ │ │ │ - 21663: 0074a949 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_hash │ │ │ │ + 21663: 0074a951 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_hash │ │ │ │ 21664: 012b4034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_DEVICE_RESPONSE_EVENT │ │ │ │ 21665: 013023c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_REQ_STATUS_DSTATE │ │ │ │ 21666: 012b7568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_FCLOSE_EVENT │ │ │ │ 21667: 012b0da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_READ_START_EVENT │ │ │ │ - 21668: 008574bd 196 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev │ │ │ │ + 21668: 008574c5 196 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev │ │ │ │ 21669: 01213704 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_tbl │ │ │ │ - 21670: 008a23b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestInfo │ │ │ │ + 21670: 008a23bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestInfo │ │ │ │ 21671: 013019b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RC4030_READ_DSTATE │ │ │ │ 21672: 002f8029 204 FUNC GLOBAL DEFAULT 12 v9fs_co_llistxattr │ │ │ │ - 21673: 00823461 336 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_guest_memory_arg_members │ │ │ │ + 21673: 00823469 336 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_guest_memory_arg_members │ │ │ │ 21674: 012aa94c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APB_PNP_READ_EVENT │ │ │ │ 21675: 01303738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_COLO_DO_CHECKPOINT_DSTATE │ │ │ │ 21676: 005db931 36 FUNC GLOBAL DEFAULT 12 tlb_flush_page │ │ │ │ - 21677: 006cbd19 106 FUNC GLOBAL DEFAULT 12 arm_v7m_mmu_idx_for_secstate │ │ │ │ + 21677: 006cbd21 106 FUNC GLOBAL DEFAULT 12 arm_v7m_mmu_idx_for_secstate │ │ │ │ 21678: 012aee8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_ROM_CHECKSUM_CHANGE_EVENT │ │ │ │ 21679: 012b27fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_REQ_EVENT │ │ │ │ - 21680: 007e561d 408 FUNC GLOBAL DEFAULT 12 bdrv_pdiscard │ │ │ │ + 21680: 007e5625 408 FUNC GLOBAL DEFAULT 12 bdrv_pdiscard │ │ │ │ 21681: 0056c8a9 544 FUNC GLOBAL DEFAULT 12 colo_init_ram_cache │ │ │ │ 21682: 01301100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_INSERT_DSTATE │ │ │ │ - 21683: 00825f75 132 FUNC GLOBAL DEFAULT 12 visit_type_JobStatus │ │ │ │ - 21684: 00765635 156 FUNC GLOBAL DEFAULT 12 bdrv_find_node │ │ │ │ + 21683: 00825f7d 132 FUNC GLOBAL DEFAULT 12 visit_type_JobStatus │ │ │ │ + 21684: 0076563d 156 FUNC GLOBAL DEFAULT 12 bdrv_find_node │ │ │ │ 21685: 012b0cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_SUBMIT_EVENT │ │ │ │ 21686: 012a951c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_IRQ_LEVEL_EVENT │ │ │ │ - 21687: 006ef501 148 FUNC GLOBAL DEFAULT 12 helper_gvec_tosszh │ │ │ │ + 21687: 006ef509 148 FUNC GLOBAL DEFAULT 12 helper_gvec_tosszh │ │ │ │ 21688: 012b3c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_RESET_EVENT │ │ │ │ - 21689: 00840e15 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NIC_RX_FILTER_CHANGED_arg_members │ │ │ │ + 21689: 00840e1d 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NIC_RX_FILTER_CHANGED_arg_members │ │ │ │ 21690: 012ad998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_SS32_RDRA_TDRA_EVENT │ │ │ │ 21691: 012b7b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_DROP_PACKET_EVENT │ │ │ │ 21692: 0055ce99 64 FUNC GLOBAL DEFAULT 12 migration_in_bg_snapshot │ │ │ │ 21693: 0130362c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_ADD_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 21694: 0060eff9 372 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_s8 │ │ │ │ 21695: 00339445 80 FUNC GLOBAL DEFAULT 12 sysbus_init_irq │ │ │ │ 21696: 012028d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usmmla_b │ │ │ │ 21697: 0060ff71 56 FUNC GLOBAL DEFAULT 12 helper_neon_unarrow_sat32 │ │ │ │ 21698: 00330abd 152 FUNC GLOBAL DEFAULT 12 qmp_query_accelerators │ │ │ │ 21699: 012a5e08 344 OBJECT GLOBAL DEFAULT 24 hw_block_trace_events │ │ │ │ - 21700: 0084c6f1 16 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper_members │ │ │ │ - 21701: 00740d55 120 FUNC GLOBAL DEFAULT 12 qio_channel_tls_bye │ │ │ │ + 21700: 0084c6f9 16 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper_members │ │ │ │ + 21701: 00740d5d 120 FUNC GLOBAL DEFAULT 12 qio_channel_tls_bye │ │ │ │ 21702: 012b1864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SHIFT_RX_EVENT │ │ │ │ 21703: 012b48dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SPARSE_MMAP_HEADER_EVENT │ │ │ │ 21704: 005633d1 88 FUNC GLOBAL DEFAULT 12 migrate_mode │ │ │ │ - 21705: 0084d191 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaList │ │ │ │ - 21706: 00784f41 116 FUNC GLOBAL DEFAULT 12 blk_unregister_buf │ │ │ │ + 21705: 0084d199 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaList │ │ │ │ + 21706: 00784f49 116 FUNC GLOBAL DEFAULT 12 blk_unregister_buf │ │ │ │ 21707: 011e9938 132 OBJECT GLOBAL DEFAULT 24 helper_info_vesb │ │ │ │ 21708: 012b7b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_IP_INFO_EVENT │ │ │ │ 21709: 012ad518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_TRIVIAL_EVENT │ │ │ │ 21710: 01178e0c 12 OBJECT GLOBAL DEFAULT 21 MultiFDCompression_lookup │ │ │ │ 21711: 0050d761 126 FUNC GLOBAL DEFAULT 12 AUD_get_elapsed_usec_out │ │ │ │ 21712: 005af929 604 FUNC GLOBAL DEFAULT 12 tcg_op_supported │ │ │ │ 21713: 01301d06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_IRQ_DSTATE │ │ │ │ 21714: 012ae914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_CSI_EVENT │ │ │ │ 21715: 011eedc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrnb_sb │ │ │ │ - 21716: 006ea08d 76 FUNC GLOBAL DEFAULT 12 helper_exception_internal │ │ │ │ + 21716: 006ea095 76 FUNC GLOBAL DEFAULT 12 helper_exception_internal │ │ │ │ 21717: 012b0e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_WRITE_UNDERFLOW_EVENT │ │ │ │ - 21718: 0089b0d5 368 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_gen │ │ │ │ - 21719: 006cbcf9 30 FUNC GLOBAL DEFAULT 12 arm_v7m_mrs_control │ │ │ │ - 21720: 00715485 388 FUNC GLOBAL DEFAULT 12 vfio_pci_read_config │ │ │ │ + 21718: 0089b0dd 368 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_gen │ │ │ │ + 21719: 006cbd01 30 FUNC GLOBAL DEFAULT 12 arm_v7m_mrs_control │ │ │ │ + 21720: 0071548d 388 FUNC GLOBAL DEFAULT 12 vfio_pci_read_config │ │ │ │ 21721: 0130117c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_FILE_LOAD_DSTATE │ │ │ │ 21722: 0053bc2d 60 FUNC GLOBAL DEFAULT 12 address_space_stl_cached_slow │ │ │ │ 21723: 01301f66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMPHY_READ_DSTATE │ │ │ │ 21724: 01303426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_PIXEL_FORMAT_GREEN_DSTATE │ │ │ │ 21725: 005c5edd 42 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg8_i64 │ │ │ │ 21726: 01301dbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_IGNORE_CMD_DSTATE │ │ │ │ 21727: 0059596d 192 FUNC GLOBAL DEFAULT 12 net_init_bridge │ │ │ │ 21728: 011eed44 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrnb_sh │ │ │ │ 21729: 005619ed 72 FUNC GLOBAL DEFAULT 12 multifd_ram_payload_alloc │ │ │ │ 21730: 0044dc19 140 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_unplug_request_cb │ │ │ │ 21731: 00562a79 56 FUNC GLOBAL DEFAULT 12 migrate_postcopy │ │ │ │ - 21732: 008425c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ColoCompareProperties │ │ │ │ + 21732: 008425d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ColoCompareProperties │ │ │ │ 21733: 0130207a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_ANNOUNCE_TIMER_DSTATE │ │ │ │ 21734: 01301efe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SBC_OTP_PROG_DSTATE │ │ │ │ 21735: 013010a5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_migration_c │ │ │ │ 21736: 013029d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_TIMER_READ_DSTATE │ │ │ │ 21737: 01301982 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMASEV_EVENT_DSTATE │ │ │ │ - 21738: 00749c61 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_oid │ │ │ │ - 21739: 0075af49 208 FUNC GLOBAL DEFAULT 12 override_max_devs │ │ │ │ - 21740: 008598b1 228 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo │ │ │ │ + 21738: 00749c69 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_oid │ │ │ │ + 21739: 0075af51 208 FUNC GLOBAL DEFAULT 12 override_max_devs │ │ │ │ + 21740: 008598b9 228 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo │ │ │ │ 21741: 0120bb44 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_tosszh │ │ │ │ 21742: 0120e820 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qneg_s8 │ │ │ │ - 21743: 00765469 8 FUNC GLOBAL DEFAULT 12 bdrv_get_format_name │ │ │ │ + 21743: 00765471 8 FUNC GLOBAL DEFAULT 12 bdrv_get_format_name │ │ │ │ 21744: 012a943c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_SOURCE_CONFIG_EVENT │ │ │ │ 21745: 005e2909 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_le │ │ │ │ - 21746: 0072c769 40 FUNC GLOBAL DEFAULT 12 qbus_unrealize │ │ │ │ - 21747: 00870c79 52 FUNC GLOBAL DEFAULT 12 json_writer_uint64 │ │ │ │ + 21746: 0072c771 40 FUNC GLOBAL DEFAULT 12 qbus_unrealize │ │ │ │ + 21747: 00870c81 52 FUNC GLOBAL DEFAULT 12 json_writer_uint64 │ │ │ │ 21748: 0066c899 1340 FUNC GLOBAL DEFAULT 12 arm_handle_psci_call │ │ │ │ 21749: 01303d99 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_ebpf_c │ │ │ │ 21750: 002da19d 380 FUNC GLOBAL DEFAULT 12 vnc_display_init │ │ │ │ 21751: 012bb6cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_PASSWORD_EVENT │ │ │ │ 21752: 012a4750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_ALLOC_IOAS_EVENT │ │ │ │ 21753: 012b7b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_PROXY_MAIN_EVENT │ │ │ │ 21754: 012a52d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_FW_REMOVE_INVALID_CPU_EVENT │ │ │ │ - 21755: 00827b6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfo │ │ │ │ + 21755: 00827b75 58 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfo │ │ │ │ 21756: 013030cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_ENTRY_DSTATE │ │ │ │ - 21757: 0078f449 210 FUNC GLOBAL DEFAULT 12 bdrv_co_writev_vmstate │ │ │ │ + 21757: 0078f451 210 FUNC GLOBAL DEFAULT 12 bdrv_co_writev_vmstate │ │ │ │ 21758: 0130204a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_ANALYSIS_DSTATE │ │ │ │ - 21759: 00815e11 484 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_amend │ │ │ │ + 21759: 00815e19 484 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_amend │ │ │ │ 21760: 002fd649 312 FUNC GLOBAL DEFAULT 12 build_slit │ │ │ │ - 21761: 0087e129 4 FUNC GLOBAL DEFAULT 12 fifo8_peek_buf │ │ │ │ - 21762: 00875005 304 FUNC GLOBAL DEFAULT 12 get_relocated_path │ │ │ │ + 21761: 0087e131 4 FUNC GLOBAL DEFAULT 12 fifo8_peek_buf │ │ │ │ + 21762: 0087500d 304 FUNC GLOBAL DEFAULT 12 get_relocated_path │ │ │ │ 21763: 01302b9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_DEVICE_QUALIFIER_DSTATE │ │ │ │ 21764: 012ab68c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_ECR1_EVENT │ │ │ │ 21765: 01212918 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_rshl_s64 │ │ │ │ 21766: 005e3699 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_be │ │ │ │ 21767: 0040c519 320 FUNC GLOBAL DEFAULT 12 lan9118_phy_write │ │ │ │ 21768: 013023b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DMA_DSTATE │ │ │ │ 21769: 0038c149 148 FUNC GLOBAL DEFAULT 12 pca954x_i2c_get_bus │ │ │ │ 21770: 0130208c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_HASH_MATCH_DSTATE │ │ │ │ 21771: 00587419 132 FUNC GLOBAL DEFAULT 12 parse_host_port │ │ │ │ 21772: 01302a2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_CRQ_RESULT_DSTATE │ │ │ │ 21773: 00553021 120 FUNC GLOBAL DEFAULT 12 qio_channel_block_new │ │ │ │ - 21774: 0074a945 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_cipher │ │ │ │ - 21775: 00754de9 30 FUNC GLOBAL DEFAULT 12 nbd_client_get │ │ │ │ + 21774: 0074a94d 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_cipher │ │ │ │ + 21775: 00754df1 30 FUNC GLOBAL DEFAULT 12 nbd_client_get │ │ │ │ 21776: 012b7108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SEND_RP_RECV_BITMAP_EVENT │ │ │ │ 21777: 005e2759 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_le │ │ │ │ 21778: 00477661 488 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_stop │ │ │ │ 21779: 012b47dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_START_EVENT │ │ │ │ 21780: 012b264c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_IDN_EVENT │ │ │ │ 21781: 012bbe2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FAST_PATH_SUCCESS_EVENT │ │ │ │ 21782: 012b8df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_TRANSITIONAL_FUNCTION_EVENT │ │ │ │ 21783: 0060e949 356 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_u8 │ │ │ │ - 21784: 0088b8f1 4 FUNC GLOBAL DEFAULT 12 aio_context_unref │ │ │ │ - 21785: 0072f389 16 FUNC GLOBAL DEFAULT 12 device_class_set_parent_realize │ │ │ │ + 21784: 0088b8f9 4 FUNC GLOBAL DEFAULT 12 aio_context_unref │ │ │ │ + 21785: 0072f391 16 FUNC GLOBAL DEFAULT 12 device_class_set_parent_realize │ │ │ │ 21786: 006107e1 340 FUNC GLOBAL DEFAULT 12 helper_neon_qunzip8 │ │ │ │ 21787: 012b5728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_CONFIG_CALL_EVENT │ │ │ │ 21788: 002c9621 90 FUNC GLOBAL DEFAULT 12 cursor_alloc │ │ │ │ 21789: 012a2920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_SUSPEND_EVENT │ │ │ │ 21790: 0130339a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_RECV_MSG_DSTATE │ │ │ │ - 21791: 0078f239 164 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated │ │ │ │ + 21791: 0078f241 164 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated │ │ │ │ 21792: 01302872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDHCI_WRITE_DSTATE │ │ │ │ 21793: 01302bd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_DONE_DSTATE │ │ │ │ 21794: 0058e6ad 4 FUNC GLOBAL DEFAULT 12 colo_compare_unregister_notifier │ │ │ │ 21795: 0052bba9 104 FUNC GLOBAL DEFAULT 12 memory_region_init_io │ │ │ │ 21796: 003a2bd5 564 FUNC GLOBAL DEFAULT 12 gic_init_irqs_and_mmio │ │ │ │ - 21797: 00845f59 84 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties_members │ │ │ │ + 21797: 00845f61 84 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties_members │ │ │ │ 21798: 011eebb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrnb_ub │ │ │ │ 21799: 012a2780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_CHECK_X509_DN_EVENT │ │ │ │ 21800: 012b2054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_RELOAD_EVENT │ │ │ │ 21801: 01301f4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_VCR_DSTATE │ │ │ │ 21802: 01301410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_READ_DSTATE │ │ │ │ - 21803: 006eb325 290 FUNC GLOBAL DEFAULT 12 helper_pre_smc │ │ │ │ + 21803: 006eb32d 290 FUNC GLOBAL DEFAULT 12 helper_pre_smc │ │ │ │ 21804: 01303246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QLIST_DSTATE │ │ │ │ 21805: 005b665d 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i32 │ │ │ │ 21806: 012a3c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_START_EVENT │ │ │ │ 21807: 005674d9 86 FUNC GLOBAL DEFAULT 12 postcopy_unregister_shared_ufd │ │ │ │ 21808: 012b1fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIT_IOPORT_READ_EVENT │ │ │ │ 21809: 01301c36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_CTLR_WRITE_DSTATE │ │ │ │ 21810: 01301a76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_DSTATE │ │ │ │ 21811: 011eeb34 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrnb_uh │ │ │ │ - 21812: 007fc565 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericFormat │ │ │ │ + 21812: 007fc56d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericFormat │ │ │ │ 21813: 002b8031 248 FUNC GLOBAL DEFAULT 12 floatx80_to_int32 │ │ │ │ - 21814: 006e09d9 210 FUNC GLOBAL DEFAULT 12 helper_mve_uqshll │ │ │ │ - 21815: 00781621 120 FUNC GLOBAL DEFAULT 12 blk_by_legacy_dinfo │ │ │ │ + 21814: 006e09e1 210 FUNC GLOBAL DEFAULT 12 helper_mve_uqshll │ │ │ │ + 21815: 00781629 120 FUNC GLOBAL DEFAULT 12 blk_by_legacy_dinfo │ │ │ │ 21816: 013022e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_MCAST_DSTATE │ │ │ │ 21817: 01302d04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BABBLE_DSTATE │ │ │ │ 21818: 012ac6c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ENABLE_EVENT │ │ │ │ 21819: 013018be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_DSTATE │ │ │ │ 21820: 012b4064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_NAK_EVENT │ │ │ │ 21821: 01301754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_SERIAL_WRITE_DSTATE │ │ │ │ 21822: 012b74b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_LOOP_EVENT │ │ │ │ - 21823: 0086f549 66 FUNC GLOBAL DEFAULT 12 qlist_append_obj │ │ │ │ + 21823: 0086f551 66 FUNC GLOBAL DEFAULT 12 qlist_append_obj │ │ │ │ 21824: 00536a85 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_max_length │ │ │ │ 21825: 00525649 224 FUNC GLOBAL DEFAULT 12 dirtylimit_set_vcpu │ │ │ │ - 21826: 0083b101 176 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo_members │ │ │ │ + 21826: 0083b109 176 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo_members │ │ │ │ 21827: 01303080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_VM_STATE_CHANGE_DSTATE │ │ │ │ 21828: 013021b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_PROCESS_IAME_DSTATE │ │ │ │ 21829: 01302bba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FSZREG_WRITE_DSTATE │ │ │ │ - 21830: 00685f71 96 FUNC GLOBAL DEFAULT 12 store_cpu_offset │ │ │ │ - 21831: 0075f329 68 FUNC GLOBAL DEFAULT 12 nbd_server_start │ │ │ │ + 21830: 00685f81 96 FUNC GLOBAL DEFAULT 12 store_cpu_offset │ │ │ │ + 21831: 0075f331 68 FUNC GLOBAL DEFAULT 12 nbd_server_start │ │ │ │ 21832: 01300620 148 OBJECT GLOBAL DEFAULT 25 plugin │ │ │ │ 21833: 0033b089 32 FUNC GLOBAL DEFAULT 12 cxl_decoder_count_enc │ │ │ │ 21834: 013024ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_NVRAM_WRITE_DSTATE │ │ │ │ 21835: 012b1484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_RCA_EVENT │ │ │ │ 21836: 012a722c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_SENSE_READ_EVENT │ │ │ │ 21837: 00300ef5 208 FUNC GLOBAL DEFAULT 12 acpi_memory_unplug_cb │ │ │ │ - 21838: 006ce13d 932 FUNC GLOBAL DEFAULT 12 helper_v7m_mrs │ │ │ │ - 21839: 007d25dd 156 FUNC GLOBAL DEFAULT 12 qed_unref_l2_cache_entry │ │ │ │ + 21838: 006ce145 932 FUNC GLOBAL DEFAULT 12 helper_v7m_mrs │ │ │ │ + 21839: 007d25e5 156 FUNC GLOBAL DEFAULT 12 qed_unref_l2_cache_entry │ │ │ │ 21840: 011e7de4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_sqshl │ │ │ │ - 21841: 0082f3c5 484 FUNC GLOBAL DEFAULT 12 qmp_marshal_pmemsave │ │ │ │ + 21841: 0082f3cd 484 FUNC GLOBAL DEFAULT 12 qmp_marshal_pmemsave │ │ │ │ 21842: 004f69f5 22 FUNC GLOBAL DEFAULT 12 vhost_reset_device │ │ │ │ - 21843: 0084621d 224 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties │ │ │ │ + 21843: 00846225 224 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties │ │ │ │ 21844: 012b8a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_MAP_INIT_EVENT │ │ │ │ 21845: 012b72c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_NEW_CHANNEL_EVENT │ │ │ │ - 21846: 0083b3e1 228 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo │ │ │ │ - 21847: 0072df09 172 FUNC GLOBAL DEFAULT 12 qdev_property_add_static │ │ │ │ + 21846: 0083b3e9 228 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo │ │ │ │ + 21847: 0072df11 172 FUNC GLOBAL DEFAULT 12 qdev_property_add_static │ │ │ │ 21848: 01176350 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint8_equal │ │ │ │ 21849: 012a9a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR32_READ_EVENT │ │ │ │ 21850: 005704f5 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_colo_enable │ │ │ │ 21851: 012ace18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_READ_UNHANDLED_EVENT │ │ │ │ 21852: 012a8adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KBD_RESET_EVENT │ │ │ │ 21853: 01303422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_THRESHOLD_DSTATE │ │ │ │ 21854: 005b3799 2 FUNC GLOBAL DEFAULT 12 __jit_debug_register_code │ │ │ │ 21855: 00535d19 532 FUNC GLOBAL DEFAULT 12 physical_memory_snapshot_and_clear_dirty │ │ │ │ 21856: 012a3370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_COMPLETE_EVENT │ │ │ │ - 21857: 008a54ad 76 FUNC GLOBAL DEFAULT 12 vu_get_queue │ │ │ │ + 21857: 008a54b5 76 FUNC GLOBAL DEFAULT 12 vu_get_queue │ │ │ │ 21858: 012b0f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_QUEUE_EVENT │ │ │ │ 21859: 012a700c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MMIO_IOSFC_WRITE_EVENT │ │ │ │ 21860: 012aed14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I16_EVENT │ │ │ │ 21861: 00568fb9 80 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set │ │ │ │ 21862: 0068064d 74 FUNC GLOBAL DEFAULT 12 gen_urshr32_i32 │ │ │ │ 21863: 01302c4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_STOP_DSTATE │ │ │ │ 21864: 01302420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_AERL_EXCEEDED_DSTATE │ │ │ │ 21865: 012b1944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_READ_RDR_EVENT │ │ │ │ - 21866: 008509ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtIOGPUOutputList │ │ │ │ + 21866: 008509f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtIOGPUOutputList │ │ │ │ 21867: 012b4d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_RESULT_EVENT │ │ │ │ - 21868: 006dcce5 114 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_sb │ │ │ │ + 21868: 006dcced 114 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_sb │ │ │ │ 21869: 01302990 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_CONTROL_READ_DSTATE │ │ │ │ - 21870: 0085ec85 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayOptions │ │ │ │ + 21870: 0085ec8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayOptions │ │ │ │ 21871: 005b88ad 88 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32s_i64 │ │ │ │ 21872: 012a2b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_CONTINUE_EVENT │ │ │ │ - 21873: 006d2621 160 FUNC GLOBAL DEFAULT 12 helper_mve_vfabsh │ │ │ │ + 21873: 006d2629 160 FUNC GLOBAL DEFAULT 12 helper_mve_vfabsh │ │ │ │ 21874: 01303324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_STATE_FINALIZE_DSTATE │ │ │ │ - 21875: 007810e1 124 FUNC GLOBAL DEFAULT 12 blk_ref │ │ │ │ + 21875: 007810e9 124 FUNC GLOBAL DEFAULT 12 blk_ref │ │ │ │ 21876: 0120dc44 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_aesmc │ │ │ │ - 21877: 006dcd59 136 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_sh │ │ │ │ - 21878: 0088d4e5 128 FUNC GLOBAL DEFAULT 12 qemu_co_sendv_recvv │ │ │ │ + 21877: 006dcd61 136 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_sh │ │ │ │ + 21878: 0088d4ed 128 FUNC GLOBAL DEFAULT 12 qemu_co_sendv_recvv │ │ │ │ 21879: 01301c5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VMCR_WRITE_DSTATE │ │ │ │ - 21880: 006d7dc5 222 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhxb │ │ │ │ + 21880: 006d7dcd 222 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhxb │ │ │ │ 21881: 002be285 380 FUNC GLOBAL DEFAULT 12 uint128_to_float128 │ │ │ │ - 21882: 006ce4e1 1248 FUNC GLOBAL DEFAULT 12 helper_v7m_msr │ │ │ │ + 21882: 006ce4e9 1248 FUNC GLOBAL DEFAULT 12 helper_v7m_msr │ │ │ │ 21883: 012afd38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_83_EVENT │ │ │ │ 21884: 013010d9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_pci_c │ │ │ │ - 21885: 0075b019 224 FUNC GLOBAL DEFAULT 12 blockdev_mark_auto_del │ │ │ │ + 21885: 0075b021 224 FUNC GLOBAL DEFAULT 12 blockdev_mark_auto_del │ │ │ │ 21886: 0114bed0 64 OBJECT GLOBAL DEFAULT 21 vmstate_pcie_aer_log │ │ │ │ 21887: 00421f85 1164 FUNC GLOBAL DEFAULT 12 hmp_rocker_of_dpa_flows │ │ │ │ 21888: 01301fd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_SENT_DSTATE │ │ │ │ 21889: 011de698 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs16 │ │ │ │ - 21890: 00888661 136 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom │ │ │ │ + 21890: 00888669 136 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom │ │ │ │ 21891: 005df51d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andb_mmu │ │ │ │ 21892: 00569c69 316 FUNC GLOBAL DEFAULT 12 ram_write_tracking_stop │ │ │ │ - 21893: 008357c9 364 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress_members │ │ │ │ + 21893: 008357d1 364 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress_members │ │ │ │ 21894: 002971e9 94 FUNC GLOBAL DEFAULT 12 free_queued_cpu_work │ │ │ │ - 21895: 006d7ea5 260 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhxh │ │ │ │ + 21895: 006d7ead 260 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhxh │ │ │ │ 21896: 0053a6e1 80 FUNC GLOBAL DEFAULT 12 address_space_cache_destroy │ │ │ │ - 21897: 006d26c1 160 FUNC GLOBAL DEFAULT 12 helper_mve_vfabss │ │ │ │ + 21897: 006d26c9 160 FUNC GLOBAL DEFAULT 12 helper_mve_vfabss │ │ │ │ 21898: 01301362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_EXIT_DSTATE │ │ │ │ 21899: 012adb58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_WRITE_EVENT │ │ │ │ 21900: 003ee1cd 108 FUNC GLOBAL DEFAULT 12 e1000x_update_regs_on_autoneg_done │ │ │ │ 21901: 012ae1f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_IDENTIFY_CNS_EVENT │ │ │ │ 21902: 003834f9 172 FUNC GLOBAL DEFAULT 12 i2c_send_async │ │ │ │ 21903: 004fdb25 46 FUNC GLOBAL DEFAULT 12 vhost_svq_device_area_size │ │ │ │ 21904: 012ad918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_UDP_WITH_NO_CHECKSUM_EVENT │ │ │ │ - 21905: 006dcde1 136 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_sw │ │ │ │ - 21906: 0082ca6d 464 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration_members │ │ │ │ + 21905: 006dcde9 136 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_sw │ │ │ │ + 21906: 0082ca75 464 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration_members │ │ │ │ 21907: 012ba3f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_S390X_CPU_POLARIZATION_EVENT │ │ │ │ - 21908: 0079d0ed 272 FUNC GLOBAL DEFAULT 12 bdrv_image_info_specific_dump │ │ │ │ + 21908: 0079d0f5 272 FUNC GLOBAL DEFAULT 12 bdrv_image_info_specific_dump │ │ │ │ 21909: 012b96b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DRIVE_MIRROR_EVENT │ │ │ │ 21910: 012ab52c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX1_MEM_WRITEB_EVENT │ │ │ │ 21911: 011837a0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bios_chs_trans │ │ │ │ 21912: 0032cbb1 160 FUNC GLOBAL DEFAULT 12 load_image_mr │ │ │ │ 21913: 01303486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_FROM_DSTATE │ │ │ │ 21914: 005e9501 132 FUNC GLOBAL DEFAULT 12 plugin_register_dyn_cb__udata │ │ │ │ 21915: 002c33c5 90 FUNC GLOBAL DEFAULT 12 helper_qadd16 │ │ │ │ - 21916: 00840eb1 284 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters_members │ │ │ │ + 21916: 00840eb9 284 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters_members │ │ │ │ 21917: 00638b11 4 FUNC GLOBAL DEFAULT 12 omap_mpuio_in_get │ │ │ │ 21918: 012bb57c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DISPLAY_RELOAD_EVENT │ │ │ │ - 21919: 006d7fa9 252 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhxw │ │ │ │ - 21920: 0080da59 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS │ │ │ │ + 21919: 006d7fb1 252 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhxw │ │ │ │ + 21920: 0080da61 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS │ │ │ │ 21921: 01301ae6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HID_KBD_QUEUE_FULL_DSTATE │ │ │ │ 21922: 002952c1 0 FUNC GLOBAL DEFAULT 12 _start │ │ │ │ 21923: 0036befd 86 FUNC GLOBAL DEFAULT 12 vga_invalidate_scanlines │ │ │ │ 21924: 01301087 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_compat_c │ │ │ │ 21925: 013014e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WALK_RETURN_DSTATE │ │ │ │ 21926: 013012ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_ST_DSTATE │ │ │ │ 21927: 01178988 12 OBJECT GLOBAL DEFAULT 21 JobVerb_lookup │ │ │ │ @@ -21937,360 +21937,360 @@ │ │ │ │ 21933: 01302eb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_SET_STATUS_DSTATE │ │ │ │ 21934: 012a6fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_EVENT │ │ │ │ 21935: 005367d1 40 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_ramlist │ │ │ │ 21936: 012b0638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_TI_EVENT │ │ │ │ 21937: 012bb070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_KVM_EVENT │ │ │ │ 21938: 005e7fc9 108 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_inline_per_vcpu │ │ │ │ 21939: 013037de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_GET_DSTATE │ │ │ │ - 21940: 007b5aed 46 FUNC GLOBAL DEFAULT 12 qcow2_read_snapshots │ │ │ │ + 21940: 007b5af5 46 FUNC GLOBAL DEFAULT 12 qcow2_read_snapshots │ │ │ │ 21941: 002ce9c9 32 FUNC GLOBAL DEFAULT 12 qmp_display_update │ │ │ │ 21942: 01301fcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_TX_DESC_DATA_DSTATE │ │ │ │ 21943: 00448f11 832 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_init_from_user_created_vfs │ │ │ │ - 21944: 00872d75 200 FUNC GLOBAL DEFAULT 12 qdict_rename_keys │ │ │ │ + 21944: 00872d7d 200 FUNC GLOBAL DEFAULT 12 qdict_rename_keys │ │ │ │ 21945: 01303694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMPDTB_DSTATE │ │ │ │ 21946: 013025b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_MODE_SELECT_SET_BLOCKSIZE_DSTATE │ │ │ │ - 21947: 008830a9 32 FUNC GLOBAL DEFAULT 12 qemu_uuid_hash │ │ │ │ - 21948: 0084d859 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_StatsFilter_base_members │ │ │ │ + 21947: 008830b1 32 FUNC GLOBAL DEFAULT 12 qemu_uuid_hash │ │ │ │ + 21948: 0084d861 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_StatsFilter_base_members │ │ │ │ 21949: 011d98a4 24 OBJECT GLOBAL DEFAULT 24 vfio_user_device_io_ops_sock │ │ │ │ 21950: 002ffb91 24 FUNC GLOBAL DEFAULT 12 acpi_table_first │ │ │ │ 21951: 003ef6cd 56 FUNC GLOBAL DEFAULT 12 net_tx_pkt_send │ │ │ │ 21952: 012a9cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DIST_READ_EVENT │ │ │ │ - 21953: 0081a8cd 96 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio_members │ │ │ │ + 21953: 0081a8d5 96 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio_members │ │ │ │ 21954: 0120dab8 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha1c │ │ │ │ 21955: 01301268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_START_REQ_DSTATE │ │ │ │ - 21956: 00808011 248 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh_members │ │ │ │ + 21956: 00808019 248 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh_members │ │ │ │ 21957: 012a2c20 640 OBJECT GLOBAL DEFAULT 24 block_trace_events │ │ │ │ 21958: 013030fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_RKEY_DSTATE │ │ │ │ - 21959: 007fd681 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyBlockCoreForceArrays │ │ │ │ + 21959: 007fd689 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyBlockCoreForceArrays │ │ │ │ 21960: 01301248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L2_DSTATE │ │ │ │ 21961: 01301cfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_WRITEL_UNKNOWN_DSTATE │ │ │ │ 21962: 01302892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_WRITE_DATA_DSTATE │ │ │ │ 21963: 0130211a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_PAGE_DSTATE │ │ │ │ 21964: 002cb7f9 124 FUNC GLOBAL DEFAULT 12 qemu_input_handler_bind │ │ │ │ 21965: 0120d92c 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha1h │ │ │ │ - 21966: 007aa0f1 142 FUNC GLOBAL DEFAULT 12 qcow2_cache_set_dependency │ │ │ │ + 21966: 007aa0f9 142 FUNC GLOBAL DEFAULT 12 qcow2_cache_set_dependency │ │ │ │ 21967: 002d118d 60 FUNC GLOBAL DEFAULT 12 qemu_console_early_init │ │ │ │ - 21968: 008610c9 132 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueKind │ │ │ │ + 21968: 008610d1 132 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueKind │ │ │ │ 21969: 012a7a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_PALETTE_WRITE_EVENT │ │ │ │ 21970: 005cfa45 30 FUNC GLOBAL DEFAULT 12 helper_ctpop_i32 │ │ │ │ - 21971: 00824539 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMember │ │ │ │ + 21971: 00824541 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMember │ │ │ │ 21972: 00316fc1 580 FUNC GLOBAL DEFAULT 12 blk_check_size_and_read_all │ │ │ │ 21973: 012ac078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_CREATE_EVENT │ │ │ │ - 21974: 006d43f5 90 FUNC GLOBAL DEFAULT 12 helper_mve_vabdsb │ │ │ │ + 21974: 006d43fd 90 FUNC GLOBAL DEFAULT 12 helper_mve_vabdsb │ │ │ │ 21975: 00559c51 56 FUNC GLOBAL DEFAULT 12 migration_incoming_transport_cleanup │ │ │ │ 21976: 0120d9b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha1m │ │ │ │ 21977: 01301c30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_DIR_WRITE_DSTATE │ │ │ │ - 21978: 0082bcf9 16 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper_members │ │ │ │ + 21978: 0082bd01 16 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper_members │ │ │ │ 21979: 0120da34 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha1p │ │ │ │ 21980: 005b8855 88 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i64 │ │ │ │ 21981: 005599f5 428 FUNC GLOBAL DEFAULT 12 migration_object_init │ │ │ │ 21982: 013011f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PRW_ALIGNED_DSTATE │ │ │ │ 21983: 012b0798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_DEFERRED_EVENT │ │ │ │ - 21984: 006d4451 116 FUNC GLOBAL DEFAULT 12 helper_mve_vabdsh │ │ │ │ - 21985: 0072f921 76 FUNC GLOBAL DEFAULT 12 qdev_get_human_name │ │ │ │ + 21984: 006d4459 116 FUNC GLOBAL DEFAULT 12 helper_mve_vabdsh │ │ │ │ + 21985: 0072f929 76 FUNC GLOBAL DEFAULT 12 qdev_get_human_name │ │ │ │ 21986: 01300df9 1 OBJECT GLOBAL DEFAULT 25 kvm_readonly_mem_allowed │ │ │ │ 21987: 0060c85d 104 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_u16 │ │ │ │ - 21988: 008530e5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_yank │ │ │ │ + 21988: 008530ed 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_yank │ │ │ │ 21989: 012ba56c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATIONTHREADS_EVENT │ │ │ │ 21990: 002b8129 244 FUNC GLOBAL DEFAULT 12 floatx80_to_int64 │ │ │ │ 21991: 01301a9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_DSTATE │ │ │ │ 21992: 0130373e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SET_REPLICATION_DSTATE │ │ │ │ - 21993: 00895ce5 80 FUNC GLOBAL DEFAULT 12 shres_destroy │ │ │ │ - 21994: 006dcb5d 118 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_ub │ │ │ │ + 21993: 00895ced 80 FUNC GLOBAL DEFAULT 12 shres_destroy │ │ │ │ + 21994: 006dcb65 118 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_ub │ │ │ │ 21995: 01301308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_REQUEST_DSTATE │ │ │ │ 21996: 013031c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_CANCEL_DSTATE │ │ │ │ - 21997: 00825ba1 204 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent │ │ │ │ + 21997: 00825ba9 204 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent │ │ │ │ 21998: 012b15f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_WRITE_EVENT │ │ │ │ 21999: 004b3889 128 FUNC GLOBAL DEFAULT 12 usb_cancel_packet │ │ │ │ 22000: 005e0cfd 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_le_mmu │ │ │ │ 22001: 01301944 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FEATURES_DSTATE │ │ │ │ 22002: 005e4af1 176 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgq_be_mmu │ │ │ │ - 22003: 00a8a258 512 OBJECT GLOBAL DEFAULT 14 crc_ccitt_false_table │ │ │ │ + 22003: 00a8a270 512 OBJECT GLOBAL DEFAULT 14 crc_ccitt_false_table │ │ │ │ 22004: 0121e920 424 OBJECT GLOBAL DEFAULT 24 bdrv_file │ │ │ │ 22005: 01302a8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_REQ_UPIU_DSTATE │ │ │ │ 22006: 005ef46d 172 FUNC GLOBAL DEFAULT 12 cpu_get_note_size │ │ │ │ 22007: 002fef6d 300 FUNC GLOBAL DEFAULT 12 bios_linker_loader_alloc │ │ │ │ - 22008: 006dcbd5 136 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_uh │ │ │ │ + 22008: 006dcbdd 136 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_uh │ │ │ │ 22009: 011de614 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs32 │ │ │ │ - 22010: 008214e9 196 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties │ │ │ │ + 22010: 008214f1 196 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties │ │ │ │ 22011: 012ab4ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APC_MEM_WRITEB_EVENT │ │ │ │ 22012: 01302faa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_STOP_DSTATE │ │ │ │ 22013: 005f4149 268 FUNC GLOBAL DEFAULT 12 arm_singlestep_active │ │ │ │ 22014: 0060b71d 42 FUNC GLOBAL DEFAULT 12 access_secure_reg │ │ │ │ 22015: 005e54d5 248 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchq_be_mmu │ │ │ │ 22016: 005802b1 100 FUNC GLOBAL DEFAULT 12 monitor_read_command │ │ │ │ 22017: 005eea31 44 FUNC GLOBAL DEFAULT 12 hvf_arm_get_max_ipa_bit_size │ │ │ │ - 22018: 007f3f6d 152 FUNC GLOBAL DEFAULT 12 error_vprintf_unless_qmp │ │ │ │ + 22018: 007f3f75 152 FUNC GLOBAL DEFAULT 12 error_vprintf_unless_qmp │ │ │ │ 22019: 013035b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DRIVE_BACKUP_DSTATE │ │ │ │ 22020: 01301f98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_TX_DSTATE │ │ │ │ 22021: 012b38c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_KICK_EVENT │ │ │ │ - 22022: 006d44c5 116 FUNC GLOBAL DEFAULT 12 helper_mve_vabdsw │ │ │ │ - 22023: 0084d7c9 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequestList │ │ │ │ - 22024: 008a0d01 16 FUNC GLOBAL DEFAULT 12 visit_type_SevAttestationReport_members │ │ │ │ - 22025: 00829c05 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBMemoryHierarchy │ │ │ │ + 22022: 006d44cd 116 FUNC GLOBAL DEFAULT 12 helper_mve_vabdsw │ │ │ │ + 22023: 0084d7d1 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequestList │ │ │ │ + 22024: 008a0d09 16 FUNC GLOBAL DEFAULT 12 visit_type_SevAttestationReport_members │ │ │ │ + 22025: 00829c0d 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBMemoryHierarchy │ │ │ │ 22026: 01301a14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_ADDR_DSTATE │ │ │ │ 22027: 013020b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_PCS_READ_DSTATE │ │ │ │ - 22028: 00818719 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_remove │ │ │ │ + 22028: 00818721 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_remove │ │ │ │ 22029: 01301464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM12_DSTATE │ │ │ │ - 22030: 007aa411 148 FUNC GLOBAL DEFAULT 12 qcow2_cache_discard │ │ │ │ + 22030: 007aa419 148 FUNC GLOBAL DEFAULT 12 qcow2_cache_discard │ │ │ │ 22031: 0052bded 232 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_file │ │ │ │ 22032: 00aa46e0 64 OBJECT GLOBAL DEFAULT 21 vmstate_cpu_common │ │ │ │ 22033: 01303512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_LATENCY_HISTOGRAM_SET_DSTATE │ │ │ │ 22034: 01301726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDC_IOPORT_READ_DSTATE │ │ │ │ - 22035: 006df5c9 236 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnt_sb │ │ │ │ - 22036: 006dcc5d 136 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_uw │ │ │ │ + 22035: 006df5d1 236 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnt_sb │ │ │ │ + 22036: 006dcc65 136 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_uw │ │ │ │ 22037: 012b8cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_NOCACHE_EVENT │ │ │ │ 22038: 012a6250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_REQ_COMPLETE_EVENT │ │ │ │ 22039: 012ae154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_SMALL_EVENT │ │ │ │ 22040: 012af264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MV64361_REG_READ_EVENT │ │ │ │ - 22041: 0076fa11 176 FUNC GLOBAL DEFAULT 12 job_set_aio_context │ │ │ │ + 22041: 0076fa19 176 FUNC GLOBAL DEFAULT 12 job_set_aio_context │ │ │ │ 22042: 0130314a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_START_DSTATE │ │ │ │ 22043: 012ae904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_EVENT │ │ │ │ - 22044: 006df7bd 268 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnt_sh │ │ │ │ + 22044: 006df7c5 268 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnt_sh │ │ │ │ 22045: 012a86d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_TRIGGER_IRQ_EVENT │ │ │ │ - 22046: 00782b3d 92 FUNC GLOBAL DEFAULT 12 blk_set_on_error │ │ │ │ + 22046: 00782b45 92 FUNC GLOBAL DEFAULT 12 blk_set_on_error │ │ │ │ 22047: 012b78c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_START_EVENT │ │ │ │ 22048: 012b7948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_RESUME_EVENT │ │ │ │ - 22049: 006e9b91 42 FUNC GLOBAL DEFAULT 12 helper_usat │ │ │ │ + 22049: 006e9b99 42 FUNC GLOBAL DEFAULT 12 helper_usat │ │ │ │ 22050: 005661c1 1080 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_setup │ │ │ │ 22051: 011e1584 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchl_le │ │ │ │ - 22052: 0085e93d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEvent │ │ │ │ + 22052: 0085e945 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEvent │ │ │ │ 22053: 0130218c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_MSIX_VEC_WRONG_DSTATE │ │ │ │ 22054: 0130170e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_IO_READ_DSTATE │ │ │ │ - 22055: 007a119d 216 FUNC GLOBAL DEFAULT 12 qcow2_validate_table │ │ │ │ + 22055: 007a11a5 216 FUNC GLOBAL DEFAULT 12 qcow2_validate_table │ │ │ │ 22056: 0052bd15 216 FUNC GLOBAL DEFAULT 12 memory_region_init_resizeable_ram │ │ │ │ 22057: 013024c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_STRING_DSTATE │ │ │ │ 22058: 0030c7fd 168 FUNC GLOBAL DEFAULT 12 audio_model_init │ │ │ │ - 22059: 0074b4a5 136 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_base64 │ │ │ │ + 22059: 0074b4ad 136 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_base64 │ │ │ │ 22060: 01303178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_INCOMING_MIGRATION_CO_END_DSTATE │ │ │ │ 22061: 01301420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_XRUN_OUT_DSTATE │ │ │ │ 22062: 013034ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_NOCACHE_DSTATE │ │ │ │ 22063: 013030b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_BLOCKTIME_DSTATE │ │ │ │ 22064: 01302242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_STATUS_DSTATE │ │ │ │ 22065: 005cecd9 408 FUNC GLOBAL DEFAULT 12 helper_lookup_tb_ptr │ │ │ │ 22066: 005faa9d 120 FUNC GLOBAL DEFAULT 12 cpsr_read │ │ │ │ 22067: 012a66e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_UNREALIZE_EVENT │ │ │ │ 22068: 005ee775 4 FUNC GLOBAL DEFAULT 12 kvm_arm_aarch32_supported │ │ │ │ - 22069: 00783cad 14 FUNC GLOBAL DEFAULT 12 blk_get_max_iov │ │ │ │ + 22069: 00783cb5 14 FUNC GLOBAL DEFAULT 12 blk_get_max_iov │ │ │ │ 22070: 002a81ad 132 FUNC GLOBAL DEFAULT 12 float128_is_quiet_nan │ │ │ │ 22071: 012aeb54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_MDATA_IN_CB_EVENT │ │ │ │ - 22072: 0078b711 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty_area │ │ │ │ + 22072: 0078b719 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty_area │ │ │ │ 22073: 005e53d5 228 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxq_be_mmu │ │ │ │ - 22074: 0083294d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAliasList │ │ │ │ + 22074: 00832955 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAliasList │ │ │ │ 22075: 0130215e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CFG_SUPPORT_VIRTIO_DSTATE │ │ │ │ 22076: 01301880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_BITBLT_START_DSTATE │ │ │ │ 22077: 012b0788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_UNEXPECTED_EVENT │ │ │ │ 22078: 003cdc75 360 FUNC GLOBAL DEFAULT 12 omap_clk_init │ │ │ │ 22079: 013011b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_DSTATE │ │ │ │ 22080: 0130241c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_POST_CQE_DSTATE │ │ │ │ 22081: 01301cc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ALL_ISR_DONE_DSTATE │ │ │ │ 22082: 012a86e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_CHECK_IRQ_EVENT │ │ │ │ - 22083: 0087d8e1 10 FUNC GLOBAL DEFAULT 12 bitmap_from_le │ │ │ │ + 22083: 0087d8e9 10 FUNC GLOBAL DEFAULT 12 bitmap_from_le │ │ │ │ 22084: 012b6868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_BLOCKTIME_END_EVENT │ │ │ │ - 22085: 0083dc55 58 FUNC GLOBAL DEFAULT 12 qapi_free_StringList │ │ │ │ + 22085: 0083dc5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StringList │ │ │ │ 22086: 005d8d91 48 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_end │ │ │ │ 22087: 00399111 160 FUNC GLOBAL DEFAULT 12 ide_atapi_io_error │ │ │ │ 22088: 01302c38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSI_DSTATE │ │ │ │ - 22089: 0086c895 208 FUNC GLOBAL DEFAULT 12 string_input_visitor_new │ │ │ │ - 22090: 006d4539 90 FUNC GLOBAL DEFAULT 12 helper_mve_vabdub │ │ │ │ + 22089: 0086c89d 208 FUNC GLOBAL DEFAULT 12 string_input_visitor_new │ │ │ │ + 22090: 006d4541 90 FUNC GLOBAL DEFAULT 12 helper_mve_vabdub │ │ │ │ 22091: 005cf895 136 FUNC GLOBAL DEFAULT 12 helper_muluh_i64 │ │ │ │ 22092: 01301f78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_ENABLE_DSTATE │ │ │ │ - 22093: 0080e689 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd_members │ │ │ │ - 22094: 00727ab1 136 FUNC GLOBAL DEFAULT 12 vhost_user_init │ │ │ │ - 22095: 008901e5 656 FUNC GLOBAL DEFAULT 12 inet_parse │ │ │ │ + 22093: 0080e691 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd_members │ │ │ │ + 22094: 00727ab9 136 FUNC GLOBAL DEFAULT 12 vhost_user_init │ │ │ │ + 22095: 008901ed 656 FUNC GLOBAL DEFAULT 12 inet_parse │ │ │ │ 22096: 0060cd35 44 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_u32 │ │ │ │ 22097: 01302c5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_LOAD_DSTATE │ │ │ │ 22098: 005ee6c5 44 FUNC GLOBAL DEFAULT 12 arm_cpu_pauth_finalize │ │ │ │ 22099: 01301886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_IO_DSTATE │ │ │ │ - 22100: 006d4595 120 FUNC GLOBAL DEFAULT 12 helper_mve_vabduh │ │ │ │ - 22101: 0082c5ed 16 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties_members │ │ │ │ + 22100: 006d459d 120 FUNC GLOBAL DEFAULT 12 helper_mve_vabduh │ │ │ │ + 22101: 0082c5f5 16 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties_members │ │ │ │ 22102: 005def41 184 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_be │ │ │ │ 22103: 012b4b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_PROBE_EVENT │ │ │ │ 22104: 013038a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_MODELS_DSTATE │ │ │ │ 22105: 002c88d1 54 FUNC GLOBAL DEFAULT 12 qemu_console_get_width │ │ │ │ 22106: 012b7f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_COMPLETE_EVENT │ │ │ │ - 22107: 00819171 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFile │ │ │ │ - 22108: 00835149 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_PASS_arg_members │ │ │ │ + 22107: 00819179 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFile │ │ │ │ + 22108: 00835151 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_PASS_arg_members │ │ │ │ 22109: 01301db0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_WRITE_DSTATE │ │ │ │ 22110: 012b3974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_LINK_EVENT │ │ │ │ 22111: 01301682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_IWMCTRL_WRITE_DSTATE │ │ │ │ - 22112: 008763f1 50 FUNC GLOBAL DEFAULT 12 aio_add_sqe │ │ │ │ + 22112: 008763f9 50 FUNC GLOBAL DEFAULT 12 aio_add_sqe │ │ │ │ 22113: 01301102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_COUNT_DSTATE │ │ │ │ 22114: 013017be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_UPDATE_PARAMETERS_DSTATE │ │ │ │ - 22115: 00748b09 240 FUNC GLOBAL DEFAULT 12 qcrypto_block_create │ │ │ │ + 22115: 00748b11 240 FUNC GLOBAL DEFAULT 12 qcrypto_block_create │ │ │ │ 22116: 01301f32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_ECR1_DSTATE │ │ │ │ 22117: 0130379c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_EXIT_PRECONFIG_DSTATE │ │ │ │ 22118: 01302956 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_FLASH_READ_DSTATE │ │ │ │ - 22119: 008424d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertiesValuesList │ │ │ │ + 22119: 008424e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertiesValuesList │ │ │ │ 22120: 012b7dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTEM_WAKEUP_REQUEST_EVENT │ │ │ │ 22121: 012b1fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_DUALTIMER_RESET_EVENT │ │ │ │ - 22122: 008947f1 32 FUNC GLOBAL DEFAULT 12 iova_tree_destroy │ │ │ │ - 22123: 006d460d 116 FUNC GLOBAL DEFAULT 12 helper_mve_vabduw │ │ │ │ - 22124: 0082b039 204 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo │ │ │ │ - 22125: 0085080d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDesc │ │ │ │ + 22122: 008947f9 32 FUNC GLOBAL DEFAULT 12 iova_tree_destroy │ │ │ │ + 22123: 006d4615 116 FUNC GLOBAL DEFAULT 12 helper_mve_vabduw │ │ │ │ + 22124: 0082b041 204 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo │ │ │ │ + 22125: 00850815 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDesc │ │ │ │ 22126: 010a7a58 64 OBJECT GLOBAL DEFAULT 21 vmstate_smbus_device │ │ │ │ 22127: 01179460 12 OBJECT GLOBAL DEFAULT 21 DisplayType_lookup │ │ │ │ - 22128: 00827261 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCacheProperties │ │ │ │ + 22128: 00827269 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCacheProperties │ │ │ │ 22129: 01303878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_EVENT_LIST_DSTATE │ │ │ │ 22130: 012a3820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PREADV_PART_EVENT │ │ │ │ 22131: 013015ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_READ_MMIO_DSTATE │ │ │ │ 22132: 01301dce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_IRQ_DSTATE │ │ │ │ - 22133: 0085926d 176 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId_members │ │ │ │ - 22134: 0085e119 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm │ │ │ │ + 22133: 00859275 176 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId_members │ │ │ │ + 22134: 0085e121 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm │ │ │ │ 22135: 005e3e9d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorq_le_mmu │ │ │ │ 22136: 0130333c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_RAM_OFFSET_DSTATE │ │ │ │ 22137: 0130282c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_CONFIG_SAS_DEVICE_DSTATE │ │ │ │ 22138: 012b9fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_BASELINE_EVENT │ │ │ │ 22139: 012b872c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_CLAMPED_RECT_EVENT │ │ │ │ 22140: 012df3e9 1 OBJECT GLOBAL DEFAULT 25 xen_domid_restrict │ │ │ │ - 22141: 006df965 154 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnt_ub │ │ │ │ + 22141: 006df96d 154 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnt_ub │ │ │ │ 22142: 012a7a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_UPDATE_RECT_DELAYED_FLUSH_EVENT │ │ │ │ 22143: 01302634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPTS_TIMER_TRIGGERED_DSTATE │ │ │ │ 22144: 012b88dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_DESKTOP_SIZE_EVENT │ │ │ │ 22145: 012bc1c8 16 OBJECT GLOBAL DEFAULT 25 target_page │ │ │ │ 22146: 005cfa65 32 FUNC GLOBAL DEFAULT 12 helper_ctpop_i64 │ │ │ │ - 22147: 00742f0d 188 FUNC GLOBAL DEFAULT 12 qio_channel_websock_handshake │ │ │ │ - 22148: 0088e5d9 10 FUNC GLOBAL DEFAULT 12 timerlist_has_timers │ │ │ │ - 22149: 006dfac1 188 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnt_uh │ │ │ │ - 22150: 00807749 184 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption_members │ │ │ │ - 22151: 006d06b5 176 FUNC GLOBAL DEFAULT 12 helper_mve_vldrd_sg_wb_ud │ │ │ │ + 22147: 00742f15 188 FUNC GLOBAL DEFAULT 12 qio_channel_websock_handshake │ │ │ │ + 22148: 0088e5e1 10 FUNC GLOBAL DEFAULT 12 timerlist_has_timers │ │ │ │ + 22149: 006dfac9 188 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnt_uh │ │ │ │ + 22150: 00807751 184 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption_members │ │ │ │ + 22151: 006d06bd 176 FUNC GLOBAL DEFAULT 12 helper_mve_vldrd_sg_wb_ud │ │ │ │ 22152: 01303e5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDMON_IO_URING_ADD_SQE_DSTATE │ │ │ │ 22153: 01302770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_UNKNOWN_DEVICE_DSTATE │ │ │ │ 22154: 01301ca6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_HYP_READ_DSTATE │ │ │ │ - 22155: 0085d055 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptions │ │ │ │ - 22156: 0072753d 256 FUNC GLOBAL DEFAULT 12 vhost_user_get_shared_object │ │ │ │ + 22155: 0085d05d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptions │ │ │ │ + 22156: 00727545 256 FUNC GLOBAL DEFAULT 12 vhost_user_get_shared_object │ │ │ │ 22157: 0130148e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_OPEN_ERROR_DSTATE │ │ │ │ - 22158: 00818e39 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_exports │ │ │ │ + 22158: 00818e41 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_exports │ │ │ │ 22159: 012b3df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_USBSTS_EVENT │ │ │ │ 22160: 013013be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_SIMPLE_REPLY_DSTATE │ │ │ │ - 22161: 0077cebd 1564 FUNC GLOBAL DEFAULT 12 backup_job_create │ │ │ │ + 22161: 0077cec5 1564 FUNC GLOBAL DEFAULT 12 backup_job_create │ │ │ │ 22162: 013018de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_PRE_SAVE_DSTATE │ │ │ │ 22163: 011de590 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs64 │ │ │ │ 22164: 003ab28d 336 FUNC GLOBAL DEFAULT 12 gicv3_redist_process_vlpi │ │ │ │ 22165: 00587afd 26 FUNC GLOBAL DEFAULT 12 qemu_get_nic │ │ │ │ 22166: 005e1c91 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_be │ │ │ │ 22167: 004481f1 856 FUNC GLOBAL DEFAULT 12 hmp_pcie_aer_inject_error │ │ │ │ 22168: 004f5021 46 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_stop │ │ │ │ 22169: 012b69b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_ENTRY_EVENT │ │ │ │ 22170: 012a8520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_PRIOICC_EVENT │ │ │ │ - 22171: 008790ed 108 FUNC GLOBAL DEFAULT 12 qemu_sem_destroy │ │ │ │ + 22171: 008790f5 108 FUNC GLOBAL DEFAULT 12 qemu_sem_destroy │ │ │ │ 22172: 013029e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_EXTERNAL_CLOCK_DSTATE │ │ │ │ 22173: 002c8909 54 FUNC GLOBAL DEFAULT 12 qemu_console_get_height │ │ │ │ 22174: 012b481c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_WRITE_ERROR_EVENT │ │ │ │ 22175: 006140f5 92 FUNC GLOBAL DEFAULT 12 helper_vfp_tosld_round_to_zero │ │ │ │ - 22176: 0084facd 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper │ │ │ │ - 22177: 0086dea9 124 FUNC GLOBAL DEFAULT 12 qmp_event_build_dict │ │ │ │ + 22176: 0084fad5 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper │ │ │ │ + 22177: 0086deb1 124 FUNC GLOBAL DEFAULT 12 qmp_event_build_dict │ │ │ │ 22178: 01302d40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_HEAD_DSTATE │ │ │ │ 22179: 0130372a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_PAUSE_DSTATE │ │ │ │ 22180: 012a9b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_NMIAR1_READ_EVENT │ │ │ │ 22181: 012b3924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_CONFIGURE_EVENT │ │ │ │ - 22182: 0082617d 308 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo_members │ │ │ │ + 22182: 00826185 308 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo_members │ │ │ │ 22183: 012ad9a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_RLEN_TLEN_EVENT │ │ │ │ 22184: 01203c6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul_idx_d │ │ │ │ 22185: 012b5a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REJECT_SECTION_EVENT │ │ │ │ 22186: 0130117a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_FILE_REFRESH_DSTATE │ │ │ │ 22187: 01302ac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_SET_ADDRESS_DSTATE │ │ │ │ 22188: 012a5054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_IO_PORT_EVENT │ │ │ │ 22189: 00421d6d 4 FUNC GLOBAL DEFAULT 12 world_type │ │ │ │ 22190: 0059d741 268 FUNC GLOBAL DEFAULT 12 qemu_semihosting_config_options │ │ │ │ - 22191: 009d8b90 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux │ │ │ │ + 22191: 009d8ba8 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux │ │ │ │ 22192: 0130300e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA955X_GPIO_STATUS_DSTATE │ │ │ │ 22193: 01203d74 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul_idx_h │ │ │ │ - 22194: 0073824d 356 FUNC GLOBAL DEFAULT 12 cache_insert │ │ │ │ + 22194: 00738255 356 FUNC GLOBAL DEFAULT 12 cache_insert │ │ │ │ 22195: 012ae714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_SQ_EVENTIDX_EVENT │ │ │ │ 22196: 005a1371 88 FUNC GLOBAL DEFAULT 12 add_stats_callbacks │ │ │ │ 22197: 00314a89 48 FUNC GLOBAL DEFAULT 12 wm8750_dac_buffer │ │ │ │ 22198: 0120aa40 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_frsqrte_d │ │ │ │ 22199: 003aac11 122 FUNC GLOBAL DEFAULT 12 gicv3_redist_process_lpi │ │ │ │ 22200: 01301690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_DATA_DSTATE │ │ │ │ 22201: 00547b2d 6 FUNC GLOBAL DEFAULT 12 host_memory_backend_is_mapped │ │ │ │ 22202: 01303576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ 22203: 0039c05d 70 FUNC GLOBAL DEFAULT 12 ps2_queue │ │ │ │ 22204: 0120abcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_frsqrte_h │ │ │ │ 22205: 012a40f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_READ_HOLE_EVENT │ │ │ │ 22206: 012a4760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_EVENT │ │ │ │ 22207: 0051a6a5 152 FUNC GLOBAL DEFAULT 12 hmp_eject │ │ │ │ - 22208: 00813dc5 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_merge │ │ │ │ + 22208: 00813dcd 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_merge │ │ │ │ 22209: 01203cf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul_idx_s │ │ │ │ 22210: 012b5358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUGGED_ALL_EVENT │ │ │ │ - 22211: 00816a49 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbdBase │ │ │ │ + 22211: 00816a51 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbdBase │ │ │ │ 22212: 012a34a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L1_EVENT │ │ │ │ 22213: 01302fae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_CLEANUP_DSTATE │ │ │ │ 22214: 013030c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_QUIT_DSTATE │ │ │ │ 22215: 00627dd1 32 FUNC GLOBAL DEFAULT 12 npcm7xx_load_kernel │ │ │ │ 22216: 01300d9c 4 OBJECT GLOBAL DEFAULT 25 cpu_NF │ │ │ │ - 22217: 0072e9bd 80 FUNC GLOBAL DEFAULT 12 qdev_get_vmsd │ │ │ │ + 22217: 0072e9c5 80 FUNC GLOBAL DEFAULT 12 qdev_get_vmsd │ │ │ │ 22218: 013015b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_NOTIFY_FLAG_ADD_DSTATE │ │ │ │ 22219: 0039478d 134 FUNC GLOBAL DEFAULT 12 ide_get_sector │ │ │ │ 22220: 005b4679 76 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i32 │ │ │ │ 22221: 013037c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_OBJECT_DEL_DSTATE │ │ │ │ 22222: 01178ed4 12 OBJECT GLOBAL DEFAULT 21 CommandLineParameterType_lookup │ │ │ │ 22223: 012b6818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FD_INCOMING_EVENT │ │ │ │ 22224: 0039d3b1 432 FUNC GLOBAL DEFAULT 12 virtio_input_send │ │ │ │ 22225: 002f7099 140 FUNC GLOBAL DEFAULT 12 v9fs_co_fsync │ │ │ │ - 22226: 006da715 86 FUNC GLOBAL DEFAULT 12 helper_mve_vmlab │ │ │ │ + 22226: 006da71d 86 FUNC GLOBAL DEFAULT 12 helper_mve_vmlab │ │ │ │ 22227: 013023fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_INTM_CLR_DSTATE │ │ │ │ 22228: 012a8094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_WRITE_EVENT │ │ │ │ 22229: 0120ab48 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_frsqrte_s │ │ │ │ - 22230: 0074b3f5 176 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_utf8 │ │ │ │ + 22230: 0074b3fd 176 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_utf8 │ │ │ │ 22231: 0130171e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_CHIP_ERASE_START_DSTATE │ │ │ │ 22232: 013018e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_MEMSLOT_ADD_GUEST_DSTATE │ │ │ │ - 22233: 00880f9d 74 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_next │ │ │ │ + 22233: 00880fa5 74 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_next │ │ │ │ 22234: 012ab85c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMPHY_READ_EVENT │ │ │ │ 22235: 01301592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_ADC_ENGINE_WRITE_DSTATE │ │ │ │ - 22236: 006da76d 108 FUNC GLOBAL DEFAULT 12 helper_mve_vmlah │ │ │ │ + 22236: 006da775 108 FUNC GLOBAL DEFAULT 12 helper_mve_vmlah │ │ │ │ 22237: 013030a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_BLOCKTIME_END_DSTATE │ │ │ │ - 22238: 008003e1 1292 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo_members │ │ │ │ + 22238: 008003e9 1292 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo_members │ │ │ │ 22239: 0130212a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_POOL_FOUND_DSTATE │ │ │ │ 22240: 005d17f1 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sar32i │ │ │ │ 22241: 012ac0d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_OVERSIZE_EVENT │ │ │ │ 22242: 002ca535 76 FUNC GLOBAL DEFAULT 12 qemu_add_led_event_handler │ │ │ │ 22243: 01301290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BACKUP_DO_COW_ENTER_DSTATE │ │ │ │ 22244: 0130244c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_DSTATE │ │ │ │ - 22245: 006d7841 218 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhxb │ │ │ │ + 22245: 006d7849 218 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhxb │ │ │ │ 22246: 012ad678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_MAC_INDICATE_EVENT │ │ │ │ 22247: 012a5414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_OST_STATUS_EVENT │ │ │ │ - 22248: 0071e1e9 96 FUNC GLOBAL DEFAULT 12 virtio_del_queue │ │ │ │ + 22248: 0071e1f1 96 FUNC GLOBAL DEFAULT 12 virtio_del_queue │ │ │ │ 22249: 0060cd61 150 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_u64 │ │ │ │ - 22250: 006da7d9 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaw │ │ │ │ - 22251: 006d791d 256 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhxh │ │ │ │ + 22250: 006da7e1 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaw │ │ │ │ + 22251: 006d7925 256 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhxh │ │ │ │ 22252: 01301706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_POSTLOAD_CB_DSTATE │ │ │ │ 22253: 0032b599 244 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_out_named │ │ │ │ 22254: 0051850d 20 FUNC GLOBAL DEFAULT 12 blk_ram_registrar_destroy │ │ │ │ 22255: 002eb435 68 FUNC GLOBAL DEFAULT 12 gdb_handle_query_qemu_phy_mem_mode │ │ │ │ 22256: 01302e02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_OPREGION_ENABLED_DSTATE │ │ │ │ 22257: 005d208d 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sar32v │ │ │ │ 22258: 004e0b95 52 FUNC GLOBAL DEFAULT 12 vfio_iommufd_cpr_unregister_iommufd │ │ │ │ - 22259: 0076f4a1 348 FUNC GLOBAL DEFAULT 12 job_apply_verb_locked │ │ │ │ + 22259: 0076f4a9 348 FUNC GLOBAL DEFAULT 12 job_apply_verb_locked │ │ │ │ 22260: 0121a358 12 OBJECT GLOBAL DEFAULT 24 abort_drv │ │ │ │ 22261: 00539d85 58 FUNC GLOBAL DEFAULT 12 address_space_lduw_be │ │ │ │ 22262: 012b5b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WATCHDOG_SET_ACTION_EVENT │ │ │ │ - 22263: 00896f09 22 FUNC GLOBAL DEFAULT 12 throttle_timers_are_initialized │ │ │ │ + 22263: 00896f11 22 FUNC GLOBAL DEFAULT 12 throttle_timers_are_initialized │ │ │ │ 22264: 012a72dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_SYSTEM_CONFIG_WRITE_EVENT │ │ │ │ 22265: 011e8ac8 132 OBJECT GLOBAL DEFAULT 24 helper_info_shsub8 │ │ │ │ - 22266: 0080ff71 328 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IO_ERROR_arg_members │ │ │ │ + 22266: 0080ff79 328 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IO_ERROR_arg_members │ │ │ │ 22267: 012ab48c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SBC_IGNORE_CMD_EVENT │ │ │ │ 22268: 004eee75 240 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_stop │ │ │ │ - 22269: 00817bf5 408 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockExportOptions_base_members │ │ │ │ + 22269: 00817bfd 408 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockExportOptions_base_members │ │ │ │ 22270: 00580879 200 FUNC GLOBAL DEFAULT 12 monitor_init_hmp │ │ │ │ - 22271: 007c0549 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_export │ │ │ │ + 22271: 007c0551 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_export │ │ │ │ 22272: 012b9d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_QMP_SCHEMA_EVENT │ │ │ │ 22273: 012af0f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_REG_WRITE_EVENT │ │ │ │ 22274: 00506de5 276 FUNC GLOBAL DEFAULT 12 watchdog_perform_action │ │ │ │ - 22275: 0089aa59 280 FUNC GLOBAL DEFAULT 12 yank_register_instance │ │ │ │ + 22275: 0089aa61 280 FUNC GLOBAL DEFAULT 12 yank_register_instance │ │ │ │ 22276: 01303bfc 8 OBJECT GLOBAL DEFAULT 25 rcu_gp_event │ │ │ │ 22277: 0038bab1 10 FUNC GLOBAL DEFAULT 12 omap_i2c_set_iclk │ │ │ │ 22278: 00522d4d 72 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_states │ │ │ │ 22279: 0032eda9 32 FUNC GLOBAL DEFAULT 12 rom_transaction_begin │ │ │ │ - 22280: 006d7a1d 232 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhxw │ │ │ │ + 22280: 006d7a25 232 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhxw │ │ │ │ 22281: 005e1fbd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_le_mmu │ │ │ │ 22282: 012a66d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_REALIZE_EVENT │ │ │ │ 22283: 005e11d5 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_be_mmu │ │ │ │ 22284: 01301942 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_GET_DISPLAY_INFO_DSTATE │ │ │ │ - 22285: 0085781d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClient │ │ │ │ + 22285: 00857825 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClient │ │ │ │ 22286: 003cdb51 120 FUNC GLOBAL DEFAULT 12 omap_clk_reparent │ │ │ │ 22287: 013038a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_MODELS_DSTATE │ │ │ │ 22288: 002f8435 80 FUNC GLOBAL DEFAULT 12 fsetxattrat_nofollow │ │ │ │ 22289: 0047ec15 276 FUNC GLOBAL DEFAULT 12 sdbus_do_command │ │ │ │ 22290: 012b4074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_DEV_ERROR_EVENT │ │ │ │ 22291: 012b7a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_COMMAND_EVENT │ │ │ │ 22292: 012ac968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MAC_READ_EVENT │ │ │ │ @@ -22298,185 +22298,185 @@ │ │ │ │ 22294: 011dd930 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar32i │ │ │ │ 22295: 013015ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_RANGE_INVAL_DSTATE │ │ │ │ 22296: 012a7be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XILINX_AXIDMA_LOADING_DESC_FAIL_EVENT │ │ │ │ 22297: 005d0d09 130 FUNC GLOBAL DEFAULT 12 helper_gvec_or │ │ │ │ 22298: 013030aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_THREAD_ENTRY_DSTATE │ │ │ │ 22299: 002c7431 272 FUNC GLOBAL DEFAULT 12 qemu_create_placeholder_surface │ │ │ │ 22300: 01179c74 12 OBJECT GLOBAL DEFAULT 21 SevState_lookup │ │ │ │ - 22301: 0088f309 18 FUNC GLOBAL DEFAULT 12 timer_expire_time_ns │ │ │ │ + 22301: 0088f311 18 FUNC GLOBAL DEFAULT 12 timer_expire_time_ns │ │ │ │ 22302: 002c7e85 80 FUNC GLOBAL DEFAULT 12 dpy_text_resize │ │ │ │ 22303: 01301ea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_READ_DSTATE │ │ │ │ - 22304: 0082d175 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo │ │ │ │ + 22304: 0082d17d 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo │ │ │ │ 22305: 012a9f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_EOI_EVENT │ │ │ │ 22306: 0130379a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_EXIT_PRECONFIG_DSTATE │ │ │ │ 22307: 012b73e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FLUSH_RAM_CACHE_BEGIN_EVENT │ │ │ │ - 22308: 00782c11 108 FUNC GLOBAL DEFAULT 12 blk_error_action │ │ │ │ + 22308: 00782c19 108 FUNC GLOBAL DEFAULT 12 blk_error_action │ │ │ │ 22309: 012ae9e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_SINGLE_RANGE_LIMIT_EXCEEDED_EVENT │ │ │ │ 22310: 012ba72c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SAVE_DEVICES_STATE_EVENT │ │ │ │ 22311: 011ea1fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_rbit │ │ │ │ 22312: 005c708d 212 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ptr │ │ │ │ 22313: 005e92c1 2 FUNC GLOBAL DEFAULT 12 plugin_register_cb_udata │ │ │ │ 22314: 01301f0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SYSCTRL_MEM_WRITEL_DSTATE │ │ │ │ 22315: 011dd0f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar32v │ │ │ │ 22316: 005e29e1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_le │ │ │ │ 22317: 013023a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LBA_RANGE_DSTATE │ │ │ │ - 22318: 0081be15 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper │ │ │ │ + 22318: 0081be1d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper │ │ │ │ 22319: 012aae1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_PFD0_CLK_EVENT │ │ │ │ - 22320: 0080abc9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd │ │ │ │ + 22320: 0080abd1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd │ │ │ │ 22321: 013021d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VLAN_VET_DSTATE │ │ │ │ 22322: 005dfead 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchb_mmu │ │ │ │ 22323: 013036d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_PMEMSAVE_DSTATE │ │ │ │ 22324: 01178568 12 OBJECT GLOBAL DEFAULT 21 BlockExportType_lookup │ │ │ │ 22325: 0130317a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_TRANSFERRED_DSTATE │ │ │ │ 22326: 012a6b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SOFT_RESET_CHN_EVENT │ │ │ │ 22327: 012a8114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_RAISE_INTERRUPT_EVENT │ │ │ │ - 22328: 00696d05 264 FUNC GLOBAL DEFAULT 12 emit_delayed_exceptions │ │ │ │ + 22328: 00696d3d 264 FUNC GLOBAL DEFAULT 12 emit_delayed_exceptions │ │ │ │ 22329: 003b81ad 548 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_general_media_event │ │ │ │ - 22330: 006f6a6d 106 FUNC GLOBAL DEFAULT 12 helper_gvec_uabd_b │ │ │ │ - 22331: 00734759 146 FUNC GLOBAL DEFAULT 12 object_property_set_str │ │ │ │ - 22332: 0074a2c9 100 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64v │ │ │ │ - 22333: 008398ad 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_pause │ │ │ │ + 22330: 006f6a75 106 FUNC GLOBAL DEFAULT 12 helper_gvec_uabd_b │ │ │ │ + 22331: 00734761 146 FUNC GLOBAL DEFAULT 12 object_property_set_str │ │ │ │ + 22332: 0074a2d1 100 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64v │ │ │ │ + 22333: 008398b5 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_pause │ │ │ │ 22334: 0031d929 24 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mx66l1g45g │ │ │ │ 22335: 01303216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_COMPLETE_DSTATE │ │ │ │ - 22336: 0086114d 16 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper_members │ │ │ │ + 22336: 00861155 16 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper_members │ │ │ │ 22337: 012b7aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_MQ_EVENT │ │ │ │ - 22338: 006f6ba9 144 FUNC GLOBAL DEFAULT 12 helper_gvec_uabd_d │ │ │ │ + 22338: 006f6bb1 144 FUNC GLOBAL DEFAULT 12 helper_gvec_uabd_d │ │ │ │ 22339: 012a936c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_SET_CPPR_EVENT │ │ │ │ 22340: 005cbd49 124 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_vec │ │ │ │ 22341: 012a4d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WRITE_RETURN_EVENT │ │ │ │ - 22342: 006f6ad9 104 FUNC GLOBAL DEFAULT 12 helper_gvec_uabd_h │ │ │ │ + 22342: 006f6ae1 104 FUNC GLOBAL DEFAULT 12 helper_gvec_uabd_h │ │ │ │ 22343: 005c7e01 76 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2 │ │ │ │ 22344: 005c8679 80 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3 │ │ │ │ 22345: 013010b8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_sockets_c │ │ │ │ - 22346: 00819df9 176 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon_members │ │ │ │ - 22347: 007ba0d5 36 FUNC GLOBAL DEFAULT 12 reqlist_remove_req │ │ │ │ + 22346: 00819e01 176 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon_members │ │ │ │ + 22347: 007ba0dd 36 FUNC GLOBAL DEFAULT 12 reqlist_remove_req │ │ │ │ 22348: 005c89a5 692 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4 │ │ │ │ 22349: 01302520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_SET_IRQ_DSTATE │ │ │ │ 22350: 012b7e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GLOBAL_DIRTY_CHANGED_EVENT │ │ │ │ 22351: 003f86e1 956 FUNC GLOBAL DEFAULT 12 e1000e_core_post_load │ │ │ │ 22352: 012bbad0 316 OBJECT GLOBAL DEFAULT 24 util_trace_events │ │ │ │ - 22353: 006f6b41 104 FUNC GLOBAL DEFAULT 12 helper_gvec_uabd_s │ │ │ │ - 22354: 0089f1dd 16 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject_members │ │ │ │ + 22353: 006f6b49 104 FUNC GLOBAL DEFAULT 12 helper_gvec_uabd_s │ │ │ │ + 22354: 0089f1e5 16 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject_members │ │ │ │ 22355: 012aee7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_CFG_READ_EVENT │ │ │ │ - 22356: 007b17e5 80 FUNC GLOBAL DEFAULT 12 qcow2_write_caches │ │ │ │ + 22356: 007b17ed 80 FUNC GLOBAL DEFAULT 12 qcow2_write_caches │ │ │ │ 22357: 004b33e1 120 FUNC GLOBAL DEFAULT 12 usb_detach │ │ │ │ 22358: 01302f02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SET_CONFIG_DSTATE │ │ │ │ 22359: 01153fcc 64 OBJECT GLOBAL DEFAULT 21 vmstate_usb_device │ │ │ │ 22360: 012bb5ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MICE_EVENT │ │ │ │ 22361: 01301f1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MDM_MEM_WRITEB_DSTATE │ │ │ │ 22362: 012b883c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_IO_WRAP_EVENT │ │ │ │ 22363: 0047f31d 128 FUNC GLOBAL DEFAULT 12 sdbus_set_readonly │ │ │ │ 22364: 002fe68d 1288 FUNC GLOBAL DEFAULT 12 build_crs │ │ │ │ 22365: 005b7659 92 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i64 │ │ │ │ 22366: 004403d1 296 FUNC GLOBAL DEFAULT 12 msix_write_config │ │ │ │ 22367: 01302b9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_EXIT_DSTATE │ │ │ │ - 22368: 00808815 132 FUNC GLOBAL DEFAULT 12 visit_type_QuorumReadPattern │ │ │ │ + 22368: 0080881d 132 FUNC GLOBAL DEFAULT 12 visit_type_QuorumReadPattern │ │ │ │ 22369: 012a3dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_ASYNC_EVENT │ │ │ │ - 22370: 006e7de9 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgth │ │ │ │ + 22370: 006e7df1 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgth │ │ │ │ 22371: 012b5d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_GPIO_READ_EVENT │ │ │ │ - 22372: 0073fb89 280 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_async │ │ │ │ + 22372: 0073fb91 280 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_async │ │ │ │ 22373: 002c0cf1 1828 FUNC GLOBAL DEFAULT 12 floatx80_sqrt │ │ │ │ - 22374: 0087022d 104 FUNC GLOBAL DEFAULT 12 qobject_destroy │ │ │ │ + 22374: 00870235 104 FUNC GLOBAL DEFAULT 12 qobject_destroy │ │ │ │ 22375: 012a88b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_CMD646_EVENT │ │ │ │ - 22376: 00849665 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_WATCHDOG_arg_members │ │ │ │ + 22376: 0084966d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_WATCHDOG_arg_members │ │ │ │ 22377: 012acf38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_POST_LOAD_EVENT │ │ │ │ 22378: 012b1524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ACCESS_EVENT │ │ │ │ 22379: 012b6748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_SEND_MESSAGE_EVENT │ │ │ │ - 22380: 0073bc5d 276 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_at │ │ │ │ + 22380: 0073bc65 276 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_at │ │ │ │ 22381: 012b26bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_INVALID_REGISTER_OFFSET_EVENT │ │ │ │ 22382: 0059b9d1 120 FUNC GLOBAL DEFAULT 12 replay_read_next_clock │ │ │ │ 22383: 012b3434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_CONTROL_EVENT │ │ │ │ - 22384: 006e7fe1 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgts │ │ │ │ + 22384: 006e7fe9 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgts │ │ │ │ 22385: 01303408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_NRECTS_DSTATE │ │ │ │ 22386: 01302f3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_QUEUE_NOTIFY_DSTATE │ │ │ │ - 22387: 006efba5 130 FUNC GLOBAL DEFAULT 12 helper_gvec_fclt0_d │ │ │ │ + 22387: 006efbad 130 FUNC GLOBAL DEFAULT 12 helper_gvec_fclt0_d │ │ │ │ 22388: 00339495 96 FUNC GLOBAL DEFAULT 12 sysbus_pass_irq │ │ │ │ 22389: 0054a79d 124 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_virtqueue_pending │ │ │ │ 22390: 003383f9 212 FUNC GLOBAL DEFAULT 12 qdev_prop_sanitize_s390x_loadparm │ │ │ │ 22391: 004b2685 376 FUNC GLOBAL DEFAULT 12 usb_check_attach │ │ │ │ 22392: 012aae7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_S_READ_EVENT │ │ │ │ - 22393: 0073052d 56 FUNC GLOBAL DEFAULT 12 resettable_class_set_parent_phases │ │ │ │ - 22394: 0089537d 88 FUNC GLOBAL DEFAULT 12 qemu_iovec_destroy │ │ │ │ + 22393: 00730535 56 FUNC GLOBAL DEFAULT 12 resettable_class_set_parent_phases │ │ │ │ + 22394: 00895385 88 FUNC GLOBAL DEFAULT 12 qemu_iovec_destroy │ │ │ │ 22395: 013034d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_EXEC_DSTATE │ │ │ │ - 22396: 0085931d 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId │ │ │ │ - 22397: 006efab5 120 FUNC GLOBAL DEFAULT 12 helper_gvec_fclt0_h │ │ │ │ + 22396: 00859325 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId │ │ │ │ + 22397: 006efabd 120 FUNC GLOBAL DEFAULT 12 helper_gvec_fclt0_h │ │ │ │ 22398: 01301a02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_IOPORT_READB_DSTATE │ │ │ │ 22399: 0038c599 108 FUNC GLOBAL DEFAULT 12 pmbus_send8 │ │ │ │ 22400: 002d5fa1 124 FUNC GLOBAL DEFAULT 12 vnc_client_write_buf │ │ │ │ 22401: 002c8065 60 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_make_current │ │ │ │ 22402: 01301a5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_UNMAP_CLB_ADDRESS_NULL_DSTATE │ │ │ │ 22403: 00587ae9 16 FUNC GLOBAL DEFAULT 12 qemu_get_subqueue │ │ │ │ 22404: 004a8d01 268 FUNC GLOBAL DEFAULT 12 sse_counter_tick_to_time │ │ │ │ 22405: 01301558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_EJECTING_INVALID_CPU_DSTATE │ │ │ │ 22406: 013016ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_ABORT_DSTATE │ │ │ │ 22407: 012b3194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_STORAGE_INFO_EVENT │ │ │ │ 22408: 012b97e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_JOBS_EVENT │ │ │ │ 22409: 0050c159 104 FUNC GLOBAL DEFAULT 12 audio_generic_put_buffer_out │ │ │ │ 22410: 004479a9 404 FUNC GLOBAL DEFAULT 12 pci_host_config_read_common │ │ │ │ - 22411: 008521ad 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutput │ │ │ │ + 22411: 008521b5 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutput │ │ │ │ 22412: 013011e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_DSTATE │ │ │ │ 22413: 002b821d 196 FUNC GLOBAL DEFAULT 12 float16_to_int16_round_to_zero │ │ │ │ - 22414: 006efb2d 120 FUNC GLOBAL DEFAULT 12 helper_gvec_fclt0_s │ │ │ │ + 22414: 006efb35 120 FUNC GLOBAL DEFAULT 12 helper_gvec_fclt0_s │ │ │ │ 22415: 012a8630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_HOST_EVENT │ │ │ │ 22416: 013036e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VM_GENERATION_ID_DSTATE │ │ │ │ - 22417: 0089dd99 2 FUNC GLOBAL DEFAULT 12 win32_kbd_set_window │ │ │ │ - 22418: 00757c1d 796 FUNC GLOBAL DEFAULT 12 virtio_blk_process_req │ │ │ │ + 22417: 0089dda1 2 FUNC GLOBAL DEFAULT 12 win32_kbd_set_window │ │ │ │ + 22418: 00757c25 796 FUNC GLOBAL DEFAULT 12 virtio_blk_process_req │ │ │ │ 22419: 013026a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_PHASE_INTERRUPT_DSTATE │ │ │ │ - 22420: 00801fe9 424 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats_members │ │ │ │ - 22421: 007f8265 142 FUNC GLOBAL DEFAULT 12 visit_type_strList │ │ │ │ + 22420: 00801ff1 424 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats_members │ │ │ │ + 22421: 007f826d 142 FUNC GLOBAL DEFAULT 12 visit_type_strList │ │ │ │ 22422: 01303478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_UPDATE_DSTATE │ │ │ │ 22423: 012ac478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_CA_INIT_EVENT │ │ │ │ 22424: 012a3610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_STREAM_EVENT │ │ │ │ - 22425: 0074616d 6 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_free │ │ │ │ - 22426: 0088a14d 52 FUNC GLOBAL DEFAULT 12 crc_ccitt_false │ │ │ │ - 22427: 00828b0d 192 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo │ │ │ │ - 22428: 0088c2a9 116 FUNC GLOBAL DEFAULT 12 qemu_set_fd_handler │ │ │ │ + 22425: 00746175 6 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_free │ │ │ │ + 22426: 0088a155 52 FUNC GLOBAL DEFAULT 12 crc_ccitt_false │ │ │ │ + 22427: 00828b15 192 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo │ │ │ │ + 22428: 0088c2b1 116 FUNC GLOBAL DEFAULT 12 qemu_set_fd_handler │ │ │ │ 22429: 0130258c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_WRITE_DSTATE │ │ │ │ 22430: 012ad848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_NOT_XXP_EVENT │ │ │ │ - 22431: 00767785 264 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd │ │ │ │ + 22431: 0076778d 264 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd │ │ │ │ 22432: 002fbd91 332 FUNC GLOBAL DEFAULT 12 aml_eisaid │ │ │ │ 22433: 012056b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_pmull_h │ │ │ │ 22434: 012a3dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_FAIL_EVENT │ │ │ │ 22435: 0055332d 102 FUNC GLOBAL DEFAULT 12 cpr_open_fd │ │ │ │ 22436: 013016b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_DISK_REALIZE_DSTATE │ │ │ │ 22437: 012b5a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_STOP_EVENT │ │ │ │ - 22438: 00711971 58 FUNC GLOBAL DEFAULT 12 vfio_get_info_dma_avail │ │ │ │ + 22438: 00711979 58 FUNC GLOBAL DEFAULT 12 vfio_get_info_dma_avail │ │ │ │ 22439: 005836d1 936 FUNC GLOBAL DEFAULT 12 eth_parse_ipv6_hdr │ │ │ │ 22440: 005b3f69 76 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i32 │ │ │ │ 22441: 00444255 10 FUNC GLOBAL DEFAULT 12 pci_device_set_intx_routing_notifier │ │ │ │ 22442: 013015e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_CONSUME_OUT_DSTATE │ │ │ │ - 22443: 0084e2e1 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_stats_schemas_arg_members │ │ │ │ - 22444: 00766531 98 FUNC GLOBAL DEFAULT 12 bdrv_co_is_inserted │ │ │ │ + 22443: 0084e2e9 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_stats_schemas_arg_members │ │ │ │ + 22444: 00766539 98 FUNC GLOBAL DEFAULT 12 bdrv_co_is_inserted │ │ │ │ 22445: 01300dfb 1 OBJECT GLOBAL DEFAULT 25 kvm_gsi_direct_mapping │ │ │ │ - 22446: 007d2c41 4 FUNC GLOBAL DEFAULT 12 qed_read_l2_table_sync │ │ │ │ + 22446: 007d2c49 4 FUNC GLOBAL DEFAULT 12 qed_read_l2_table_sync │ │ │ │ 22447: 003c851d 74 FUNC GLOBAL DEFAULT 12 imx_ccm_calc_pll │ │ │ │ 22448: 0032a72d 70 FUNC GLOBAL DEFAULT 12 register_init_block8 │ │ │ │ 22449: 003e26bd 76 FUNC GLOBAL DEFAULT 12 aspeed_scu_get_apb_freq │ │ │ │ 22450: 01178a84 12 OBJECT GLOBAL DEFAULT 21 CpuModelCompareResult_lookup │ │ │ │ - 22451: 0085698d 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions │ │ │ │ + 22451: 00856995 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions │ │ │ │ 22452: 012a6400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_ERASE_COMPLETE_EVENT │ │ │ │ 22453: 01301bea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MOVI_DSTATE │ │ │ │ 22454: 012ba19c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_HV_BALLOON_STATUS_REPORT_EVENT │ │ │ │ - 22455: 0074efad 644 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_parse │ │ │ │ + 22455: 0074efb5 644 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_parse │ │ │ │ 22456: 005d4839 122 FUNC GLOBAL DEFAULT 12 helper_gvec_smax8 │ │ │ │ 22457: 01302f1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_READ_DSTATE │ │ │ │ 22458: 0130388a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_CAPABILITIES_DSTATE │ │ │ │ 22459: 013023f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ACQADDR_HI_DSTATE │ │ │ │ 22460: 012b4c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_READ_EVENT │ │ │ │ 22461: 013011f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_QIOV_UNALIGNED_DSTATE │ │ │ │ 22462: 01178d54 12 OBJECT GLOBAL DEFAULT 21 MigrationParameter_lookup │ │ │ │ 22463: 005e2f6d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_be_mmu │ │ │ │ 22464: 00445079 144 FUNC GLOBAL DEFAULT 12 pci_iommu_init_iotlb_notifier │ │ │ │ 22465: 01302af2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_OUT_OF_BUFS_DSTATE │ │ │ │ 22466: 01158354 64 OBJECT GLOBAL DEFAULT 21 vmstate_u2f_key │ │ │ │ 22467: 0120e274 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_unzip8 │ │ │ │ - 22468: 00829f21 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheAssociativity │ │ │ │ + 22468: 00829f29 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheAssociativity │ │ │ │ 22469: 0042354d 82 FUNC GLOBAL DEFAULT 12 can_sja_init │ │ │ │ 22470: 012181c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_add_usaturate │ │ │ │ - 22471: 00734acd 276 FUNC GLOBAL DEFAULT 12 object_property_get_int │ │ │ │ + 22471: 00734ad5 276 FUNC GLOBAL DEFAULT 12 object_property_get_int │ │ │ │ 22472: 00528d81 20 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_init │ │ │ │ 22473: 003b8d9d 190 FUNC GLOBAL DEFAULT 12 cxl_extents_contains_dpa_range │ │ │ │ 22474: 002bf101 66 FUNC GLOBAL DEFAULT 12 float128_compare │ │ │ │ 22475: 012af448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MC146818_RTC_IOPORT_READ_EVENT │ │ │ │ 22476: 012aedb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_OTP_PROG_EVENT │ │ │ │ 22477: 005e5a11 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addq_be │ │ │ │ 22478: 012ab0fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_SET_IRQ_EVENT │ │ │ │ @@ -22484,169 +22484,169 @@ │ │ │ │ 22480: 0130371a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CANCEL_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 22481: 005c94bd 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_imm │ │ │ │ 22482: 01303636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_POISON_DSTATE │ │ │ │ 22483: 01302b20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OBJECT_ALLOC_DSTATE │ │ │ │ 22484: 00580315 84 FUNC GLOBAL DEFAULT 12 monitor_read_password │ │ │ │ 22485: 012b4084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_UNDERRUN_EVENT │ │ │ │ 22486: 005e9d45 180 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_exit │ │ │ │ - 22487: 00788341 96 FUNC GLOBAL DEFAULT 12 bdrv_cbw_drop │ │ │ │ + 22487: 00788349 96 FUNC GLOBAL DEFAULT 12 bdrv_cbw_drop │ │ │ │ 22488: 00436d89 26 FUNC GLOBAL DEFAULT 12 nvme_atomic_configure_max_write_size │ │ │ │ - 22489: 0075de95 278 FUNC GLOBAL DEFAULT 12 qmp_blockdev_mirror │ │ │ │ - 22490: 00762da1 16 FUNC GLOBAL DEFAULT 12 bdrv_is_read_only │ │ │ │ + 22489: 0075de9d 278 FUNC GLOBAL DEFAULT 12 qmp_blockdev_mirror │ │ │ │ + 22490: 00762da9 16 FUNC GLOBAL DEFAULT 12 bdrv_is_read_only │ │ │ │ 22491: 011ec71c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpneh │ │ │ │ 22492: 012ad1b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_NOTIFY_POSTPONED_VEC_EVENT │ │ │ │ - 22493: 0077bf99 204 FUNC GLOBAL DEFAULT 12 block_acct_setup │ │ │ │ + 22493: 0077bfa1 204 FUNC GLOBAL DEFAULT 12 block_acct_setup │ │ │ │ 22494: 012a6070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_COMMAND_DECODED_EVENT │ │ │ │ 22495: 0121833c 168 OBJECT GLOBAL DEFAULT 24 virtio_device_names │ │ │ │ - 22496: 00731501 72 FUNC GLOBAL DEFAULT 12 qdev_connect_clock_in │ │ │ │ + 22496: 00731509 72 FUNC GLOBAL DEFAULT 12 qdev_connect_clock_in │ │ │ │ 22497: 0130385c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_PCI_DSTATE │ │ │ │ 22498: 00477361 116 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_cleanup │ │ │ │ 22499: 01303016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_GPIO_READ_DSTATE │ │ │ │ 22500: 005ae631 108 FUNC GLOBAL DEFAULT 12 tcg_set_frame │ │ │ │ - 22501: 00721e2d 96 FUNC GLOBAL DEFAULT 12 virtio_device_start_ioeventfd │ │ │ │ - 22502: 00883489 140 FUNC GLOBAL DEFAULT 12 synchronize_rcu │ │ │ │ + 22501: 00721e35 96 FUNC GLOBAL DEFAULT 12 virtio_device_start_ioeventfd │ │ │ │ + 22502: 00883491 140 FUNC GLOBAL DEFAULT 12 synchronize_rcu │ │ │ │ 22503: 013015f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_IOTLB_INSERT_DSTATE │ │ │ │ 22504: 005e4fc9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchq_be │ │ │ │ 22505: 012a5234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_ACPI_INDEX_READ_EVENT │ │ │ │ 22506: 011ec698 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpnes │ │ │ │ 22507: 002cd4b1 14 FUNC GLOBAL DEFAULT 12 qemu_pixman_image_unref │ │ │ │ 22508: 013036b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMORY_SIZE_SUMMARY_DSTATE │ │ │ │ 22509: 012a40a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_REQUEST_PAYLOAD_RECEIVED_EVENT │ │ │ │ 22510: 002cd3cd 80 FUNC GLOBAL DEFAULT 12 qemu_pixman_linebuf_create │ │ │ │ 22511: 012b95b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_MIRROR_EVENT │ │ │ │ 22512: 01301ce0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLIC_RESET_FAILED_DSTATE │ │ │ │ 22513: 013038ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SPICE_DSTATE │ │ │ │ 22514: 012a8550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_UNSUP_EVENT │ │ │ │ - 22515: 0073c961 128 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank │ │ │ │ + 22515: 0073c969 128 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank │ │ │ │ 22516: 00aa2f5c 64 OBJECT GLOBAL DEFAULT 21 vmstate_lm4549_state │ │ │ │ 22517: 012b4abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_BAR4_WRITE_EVENT │ │ │ │ - 22518: 007fc4b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNull │ │ │ │ + 22518: 007fc4b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNull │ │ │ │ 22519: 004db1a9 116 FUNC GLOBAL DEFAULT 12 vfio_device_attach_by_iommu_type │ │ │ │ - 22520: 00836c11 142 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfoList │ │ │ │ + 22520: 00836c19 142 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfoList │ │ │ │ 22521: 012b65e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_SUCCESS_EVENT │ │ │ │ - 22522: 0083f6a9 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions │ │ │ │ - 22523: 008909c5 1600 FUNC GLOBAL DEFAULT 12 socket_listen │ │ │ │ + 22522: 0083f6b1 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions │ │ │ │ + 22523: 008909cd 1600 FUNC GLOBAL DEFAULT 12 socket_listen │ │ │ │ 22524: 01301d24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_MEM_WRITE_DSTATE │ │ │ │ 22525: 0130174e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_RX_DSTATE │ │ │ │ 22526: 01301850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_DISP_CTRL_WRITE_DSTATE │ │ │ │ 22527: 012b78d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_EXIT_EVENT │ │ │ │ - 22528: 006d2d35 148 FUNC GLOBAL DEFAULT 12 helper_mve_vorn │ │ │ │ + 22528: 006d2d3d 148 FUNC GLOBAL DEFAULT 12 helper_mve_vorn │ │ │ │ 22529: 012a2b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_EXTRA_INFO_EVENT │ │ │ │ - 22530: 0077c749 492 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_amend │ │ │ │ - 22531: 00849345 132 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownCause │ │ │ │ - 22532: 0084ac65 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend │ │ │ │ + 22530: 0077c751 492 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_amend │ │ │ │ + 22531: 0084934d 132 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownCause │ │ │ │ + 22532: 0084ac6d 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend │ │ │ │ 22533: 013010a7 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_c │ │ │ │ 22534: 01302dc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_UNMAP_DSTATE │ │ │ │ - 22535: 0069722d 132 FUNC GLOBAL DEFAULT 12 unallocated_encoding │ │ │ │ - 22536: 00803fa5 142 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeList │ │ │ │ + 22535: 00697265 132 FUNC GLOBAL DEFAULT 12 unallocated_encoding │ │ │ │ + 22536: 00803fad 142 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeList │ │ │ │ 22537: 01302b56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_READ_READY_DSTATE │ │ │ │ 22538: 011789ec 12 OBJECT GLOBAL DEFAULT 21 JobType_lookup │ │ │ │ 22539: 003baa2d 272 FUNC GLOBAL DEFAULT 12 led_create_simple │ │ │ │ - 22540: 006d2ca9 140 FUNC GLOBAL DEFAULT 12 helper_mve_vorr │ │ │ │ + 22540: 006d2cb1 140 FUNC GLOBAL DEFAULT 12 helper_mve_vorr │ │ │ │ 22541: 012b5ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_READ_EVENT │ │ │ │ 22542: 01301126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OBJECT_CLASS_DYNAMIC_CAST_ASSERT_DSTATE │ │ │ │ 22543: 012b1494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RESET_EVENT │ │ │ │ 22544: 012a51f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_EJ_WRITE_EVENT │ │ │ │ 22545: 012a3b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_ABORT_EVENT │ │ │ │ 22546: 0130335c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_BLK_CB_DSTATE │ │ │ │ - 22547: 0080a1a5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs │ │ │ │ + 22547: 0080a1ad 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs │ │ │ │ 22548: 01303db6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT8_DSTATE │ │ │ │ 22549: 005e52c5 242 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxq_be_mmu │ │ │ │ 22550: 005c9655 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add32_i64 │ │ │ │ 22551: 01301bac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_COMPLETE_IRQ_DSTATE │ │ │ │ 22552: 012b7048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_EVENT │ │ │ │ 22553: 00574031 92 FUNC GLOBAL DEFAULT 12 load_snapshot_resume │ │ │ │ 22554: 004da669 124 FUNC GLOBAL DEFAULT 12 vfio_device_irq_disable │ │ │ │ 22555: 0130238e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_WRITE_NOT_OK_DSTATE │ │ │ │ 22556: 012ae754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_MASKED_EVENT │ │ │ │ 22557: 012a43b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_NAME_EVENT │ │ │ │ 22558: 01303520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_INSERT_MEDIUM_DSTATE │ │ │ │ - 22559: 008176ad 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk_members │ │ │ │ + 22559: 008176b5 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk_members │ │ │ │ 22560: 01302196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_TIDV_FPD_NOT_RUNNING_DSTATE │ │ │ │ - 22561: 00822799 532 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_memory_module_event │ │ │ │ - 22562: 006d8b29 84 FUNC GLOBAL DEFAULT 12 helper_mve_vadd_scalarb │ │ │ │ + 22561: 008227a1 532 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_memory_module_event │ │ │ │ + 22562: 006d8b31 84 FUNC GLOBAL DEFAULT 12 helper_mve_vadd_scalarb │ │ │ │ 22563: 0130198c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAKILL_DSTATE │ │ │ │ - 22564: 00819f69 228 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile_members │ │ │ │ - 22565: 0087fd09 112 FUNC GLOBAL DEFAULT 12 qemu_add_opts │ │ │ │ + 22564: 00819f71 228 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile_members │ │ │ │ + 22565: 0087fd11 112 FUNC GLOBAL DEFAULT 12 qemu_add_opts │ │ │ │ 22566: 00567461 20 FUNC GLOBAL DEFAULT 12 postcopy_state_get │ │ │ │ 22567: 011f1a20 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxvsb │ │ │ │ 22568: 005b501d 400 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i32 │ │ │ │ - 22569: 0087d049 96 FUNC GLOBAL DEFAULT 12 slow_bitmap_empty │ │ │ │ - 22570: 0081bd29 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper_members │ │ │ │ - 22571: 0083ad4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfo │ │ │ │ - 22572: 006d8b7d 104 FUNC GLOBAL DEFAULT 12 helper_mve_vadd_scalarh │ │ │ │ + 22569: 0087d051 96 FUNC GLOBAL DEFAULT 12 slow_bitmap_empty │ │ │ │ + 22570: 0081bd31 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper_members │ │ │ │ + 22571: 0083ad55 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfo │ │ │ │ + 22572: 006d8b85 104 FUNC GLOBAL DEFAULT 12 helper_mve_vadd_scalarh │ │ │ │ 22573: 012a6230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_REPORT_COMPLETE_EVENT │ │ │ │ 22574: 012a4ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_RERROR_EVENT │ │ │ │ 22575: 0121a018 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_enable_drv │ │ │ │ 22576: 01301f82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCTL_READ_DSTATE │ │ │ │ 22577: 013015aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_RESET_EXIT_DSTATE │ │ │ │ 22578: 011f199c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxvsh │ │ │ │ 22579: 012ada78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_EVENT │ │ │ │ 22580: 013028f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_WRITE_DSTATE │ │ │ │ 22581: 0130256a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PCIE_RC_INTX_SET_IRQ_DSTATE │ │ │ │ 22582: 012b0558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_SBAC_WRITE_EVENT │ │ │ │ - 22583: 00824ea1 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray │ │ │ │ + 22583: 00824ea9 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray │ │ │ │ 22584: 01302b7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_ATTACH_DSTATE │ │ │ │ 22585: 00541c65 44 FUNC GLOBAL DEFAULT 12 qemu_system_vmstop_request_prepare │ │ │ │ 22586: 013013d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_BLOCK_SIZE_DSTATE │ │ │ │ - 22587: 006e99b9 102 FUNC GLOBAL DEFAULT 12 helper_udiv │ │ │ │ + 22587: 006e99c1 102 FUNC GLOBAL DEFAULT 12 helper_udiv │ │ │ │ 22588: 0032b1a9 22 FUNC GLOBAL DEFAULT 12 cpu_get_crash_info │ │ │ │ 22589: 012b83bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_RECV_CHUNK_EVENT │ │ │ │ 22590: 013031f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_UNFILL_DSTATE │ │ │ │ 22591: 012b05d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DMA_EVENT │ │ │ │ - 22592: 006e6cb9 184 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmavh │ │ │ │ - 22593: 006d8be5 108 FUNC GLOBAL DEFAULT 12 helper_mve_vadd_scalarw │ │ │ │ + 22592: 006e6cc1 184 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmavh │ │ │ │ + 22593: 006d8bed 108 FUNC GLOBAL DEFAULT 12 helper_mve_vadd_scalarw │ │ │ │ 22594: 00511fe1 96 FUNC GLOBAL DEFAULT 12 hmp_info_capture │ │ │ │ 22595: 0056344d 42 FUNC GLOBAL DEFAULT 12 migrate_multifd_compression │ │ │ │ 22596: 011f1918 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxvsw │ │ │ │ - 22597: 007fa201 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pr_managers │ │ │ │ + 22597: 007fa209 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pr_managers │ │ │ │ 22598: 0061480d 74 FUNC GLOBAL DEFAULT 12 helper_vfp_toshh_round_to_zero │ │ │ │ 22599: 0121446c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_shtod_round_to_nearest │ │ │ │ 22600: 0114a7a8 64 OBJECT GLOBAL DEFAULT 21 vmstate_qemu_can_filter │ │ │ │ 22601: 01301300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_ENCODE_DSTATE │ │ │ │ - 22602: 007ad385 88 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_abort │ │ │ │ - 22603: 00881d49 236 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict_filtered │ │ │ │ + 22602: 007ad38d 88 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_abort │ │ │ │ + 22603: 00881d51 236 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict_filtered │ │ │ │ 22604: 002c17c9 84 FUNC GLOBAL DEFAULT 12 float32_silence_nan │ │ │ │ 22605: 002eb5c1 108 FUNC GLOBAL DEFAULT 12 gdb_continue │ │ │ │ 22606: 005b7435 60 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i64 │ │ │ │ - 22607: 00835159 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOMessage │ │ │ │ - 22608: 006e6d71 184 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmavs │ │ │ │ + 22607: 00835161 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOMessage │ │ │ │ + 22608: 006e6d79 184 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmavs │ │ │ │ 22609: 0130151e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REALIZEFN_OUT_DSTATE │ │ │ │ 22610: 012ab5dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_DIAG_MEM_READB_EVENT │ │ │ │ 22611: 00481ea1 192 FUNC GLOBAL DEFAULT 12 sdhci_initfn │ │ │ │ - 22612: 00883a51 92 FUNC GLOBAL DEFAULT 12 rcu_remove_force_rcu_notifier │ │ │ │ - 22613: 0089cbc5 1172 FUNC GLOBAL DEFAULT 12 QEMU_AES_decrypt │ │ │ │ + 22612: 00883a59 92 FUNC GLOBAL DEFAULT 12 rcu_remove_force_rcu_notifier │ │ │ │ + 22613: 0089cbcd 1172 FUNC GLOBAL DEFAULT 12 QEMU_AES_decrypt │ │ │ │ 22614: 013010c5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_virtio_c │ │ │ │ 22615: 012b499c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_GROUP_PUT_EVENT │ │ │ │ 22616: 012a4c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRWALK_EVENT │ │ │ │ 22617: 012a6794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_WRITE_EVENT │ │ │ │ - 22618: 0081bb71 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper_members │ │ │ │ - 22619: 00842899 58 FUNC GLOBAL DEFAULT 12 qapi_free_EventLoopBaseProperties │ │ │ │ - 22620: 0085ed75 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptions │ │ │ │ - 22621: 00856329 240 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions_members │ │ │ │ - 22622: 0075b3e5 100 FUNC GLOBAL DEFAULT 12 drive_get_by_index │ │ │ │ + 22618: 0081bb79 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper_members │ │ │ │ + 22619: 008428a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_EventLoopBaseProperties │ │ │ │ + 22620: 0085ed7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptions │ │ │ │ + 22621: 00856331 240 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions_members │ │ │ │ + 22622: 0075b3ed 100 FUNC GLOBAL DEFAULT 12 drive_get_by_index │ │ │ │ 22623: 012bad34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_DELETE_BREAK_EVENT │ │ │ │ 22624: 005deff9 176 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_le │ │ │ │ 22625: 011f6568 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhcadd90b │ │ │ │ 22626: 012b9790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_EVENT │ │ │ │ - 22627: 00895421 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_to_buf │ │ │ │ + 22627: 00895429 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_to_buf │ │ │ │ 22628: 00300001 54 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_update │ │ │ │ 22629: 006152f9 52 FUNC GLOBAL DEFAULT 12 helper_rsqrte_u32 │ │ │ │ 22630: 0041c141 4 FUNC GLOBAL DEFAULT 12 vhost_net_cleanup │ │ │ │ - 22631: 00832be1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpuList │ │ │ │ + 22631: 00832be9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpuList │ │ │ │ 22632: 012b4b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DONE_EVENT │ │ │ │ 22633: 01300da8 4 OBJECT GLOBAL DEFAULT 25 cpu_VF │ │ │ │ 22634: 0066ff59 248 FUNC GLOBAL DEFAULT 12 aspeed_write_boot_rom │ │ │ │ - 22635: 00840c35 196 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo │ │ │ │ + 22635: 00840c3d 196 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo │ │ │ │ 22636: 00333d7d 72 FUNC GLOBAL DEFAULT 12 machine_add_audiodev_property │ │ │ │ 22637: 012b9470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_ADD_EVENT │ │ │ │ 22638: 011f64e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhcadd90h │ │ │ │ - 22639: 0082cef9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dumpdtb_arg_members │ │ │ │ + 22639: 0082cf01 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dumpdtb_arg_members │ │ │ │ 22640: 0043f901 66 FUNC GLOBAL DEFAULT 12 msi_send_message │ │ │ │ - 22641: 007171bd 80 FUNC GLOBAL DEFAULT 12 vfio_pci_prepare_kvm_msi_virq_batch │ │ │ │ + 22641: 007171c5 80 FUNC GLOBAL DEFAULT 12 vfio_pci_prepare_kvm_msi_virq_batch │ │ │ │ 22642: 005399b1 56 FUNC GLOBAL DEFAULT 12 address_space_ldq_be │ │ │ │ 22643: 012b3904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_RESET_EVENT │ │ │ │ 22644: 00585f2d 172 FUNC GLOBAL DEFAULT 12 net_hub_info │ │ │ │ 22645: 01302790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_INIT_DATA_DSTATE │ │ │ │ 22646: 012b9800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCKSTATS_EVENT │ │ │ │ 22647: 012afee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_REG_READ_ID_EVENT │ │ │ │ 22648: 0045cd71 256 FUNC GLOBAL DEFAULT 12 scsi_device_drained_begin │ │ │ │ @@ -22657,42 +22657,42 @@ │ │ │ │ 22653: 013038bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SEND_KEY_DSTATE │ │ │ │ 22654: 01302244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_SET_EXT_PARAMS_DSTATE │ │ │ │ 22655: 012ab51c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX1_MEM_READB_EVENT │ │ │ │ 22656: 013035e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_EXPORT_ADD_DSTATE │ │ │ │ 22657: 013021ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_NOTIFY_POSTPONED_VEC_DSTATE │ │ │ │ 22658: 00638c01 4768 FUNC GLOBAL DEFAULT 12 omap310_mpu_init │ │ │ │ 22659: 013011c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_YIELD_DSTATE │ │ │ │ - 22660: 0084f4a5 132 FUNC GLOBAL DEFAULT 12 visit_type_ActionCompletionMode │ │ │ │ + 22660: 0084f4ad 132 FUNC GLOBAL DEFAULT 12 visit_type_ActionCompletionMode │ │ │ │ 22661: 01302a90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_UTRD_DSTATE │ │ │ │ 22662: 011f6460 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhcadd90w │ │ │ │ - 22663: 00883965 144 FUNC GLOBAL DEFAULT 12 rcu_unregister_thread │ │ │ │ + 22663: 0088396d 144 FUNC GLOBAL DEFAULT 12 rcu_unregister_thread │ │ │ │ 22664: 012affe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPTS_TIMER_TRIGGERED_EVENT │ │ │ │ - 22665: 0085ecfd 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptions │ │ │ │ + 22665: 0085ed05 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptions │ │ │ │ 22666: 012a77dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_ATTACH_WORKER_EVENT │ │ │ │ - 22667: 0072dea9 96 FUNC GLOBAL DEFAULT 12 qdev_prop_set_globals │ │ │ │ + 22667: 0072deb1 96 FUNC GLOBAL DEFAULT 12 qdev_prop_set_globals │ │ │ │ 22668: 013010f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_APPLY_VERB_DSTATE │ │ │ │ - 22669: 0088584d 376 FUNC GLOBAL DEFAULT 12 qht_insert │ │ │ │ + 22669: 00885855 376 FUNC GLOBAL DEFAULT 12 qht_insert │ │ │ │ 22670: 013030fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_DSTATE │ │ │ │ 22671: 012ae214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_QFLAGS_EVENT │ │ │ │ 22672: 002ff229 536 FUNC GLOBAL DEFAULT 12 bios_linker_loader_add_pointer │ │ │ │ 22673: 011f1894 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxvub │ │ │ │ - 22674: 008989b1 88 FUNC GLOBAL DEFAULT 12 vhost_user_server_inc_in_flight │ │ │ │ + 22674: 008989b9 88 FUNC GLOBAL DEFAULT 12 vhost_user_server_inc_in_flight │ │ │ │ 22675: 012b9164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CLOSE_TRAY_EVENT │ │ │ │ 22676: 012b269c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_FLAG_NOT_READABLE_EVENT │ │ │ │ 22677: 012b1a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_CTRL_READ_EVENT │ │ │ │ 22678: 012af478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_IO_WRITE_EVENT │ │ │ │ 22679: 0059c639 64 FUNC GLOBAL DEFAULT 12 replay_event_net_load │ │ │ │ 22680: 00523119 16 FUNC GLOBAL DEFAULT 12 run_on_cpu │ │ │ │ - 22681: 0085f6f9 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_screendump_arg_members │ │ │ │ - 22682: 00714485 348 FUNC GLOBAL DEFAULT 12 vfio_vga_read │ │ │ │ + 22681: 0085f701 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_screendump_arg_members │ │ │ │ + 22682: 0071448d 348 FUNC GLOBAL DEFAULT 12 vfio_vga_read │ │ │ │ 22683: 011f1810 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxvuh │ │ │ │ 22684: 012ba24c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_PMEMSAVE_EVENT │ │ │ │ 22685: 012a3cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_FAIL_EVENT │ │ │ │ 22686: 011d1fcc 16 OBJECT GLOBAL DEFAULT 24 IDE_DMA_CMD_lookup │ │ │ │ - 22687: 0080f62d 176 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions_members │ │ │ │ + 22687: 0080f635 176 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions_members │ │ │ │ 22688: 012b0718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_NOP_EVENT │ │ │ │ 22689: 0032f965 544 FUNC GLOBAL DEFAULT 12 hmp_hotpluggable_cpus │ │ │ │ 22690: 01303510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_GT_RECALC_DSTATE │ │ │ │ 22691: 012a4210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_EVENT │ │ │ │ 22692: 01302754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_STATE_DSTATE │ │ │ │ 22693: 012b08f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_INIT_MSI_FAIL_EVENT │ │ │ │ 22694: 012b3ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PACKET_ACTION_EVENT │ │ │ │ @@ -22705,283 +22705,283 @@ │ │ │ │ 22701: 005e0f79 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_le │ │ │ │ 22702: 012ac298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_REG_WRITE_EVENT │ │ │ │ 22703: 013022b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_UDP_WITH_NO_CHECKSUM_DSTATE │ │ │ │ 22704: 00658dbd 300 FUNC GLOBAL DEFAULT 12 smmu_iotlb_insert │ │ │ │ 22705: 012b31e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_STALL_EVENT │ │ │ │ 22706: 0130305c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_COMPLETE_DSTATE │ │ │ │ 22707: 011f178c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxvuw │ │ │ │ - 22708: 00819441 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgent │ │ │ │ + 22708: 00819449 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgent │ │ │ │ 22709: 002ca415 130 FUNC GLOBAL DEFAULT 12 qmp_send_key │ │ │ │ 22710: 0120e58c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_cge_f32 │ │ │ │ - 22711: 007fd429 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsSsh │ │ │ │ + 22711: 007fd431 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsSsh │ │ │ │ 22712: 01302bec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FIND_DEVICE_DSTATE │ │ │ │ 22713: 013030c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_EXTRA_DSTATE │ │ │ │ 22714: 012b8f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_POWERCTL_RESET_CPU_EVENT │ │ │ │ 22715: 013029b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_TIMER_READ_DSTATE │ │ │ │ 22716: 011f6904 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsbci │ │ │ │ 22717: 012a9dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ENABLE_EVENT │ │ │ │ 22718: 012b0ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_RESET_EVENT │ │ │ │ 22719: 012b7ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_CMD_EVENT │ │ │ │ 22720: 012b96c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_DEBUG_QUERY_BLOCK_GRAPH_EVENT │ │ │ │ - 22721: 00891b45 8 FUNC GLOBAL DEFAULT 12 buffer_reset │ │ │ │ + 22721: 00891b4d 8 FUNC GLOBAL DEFAULT 12 buffer_reset │ │ │ │ 22722: 013037ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ADD_CLIENT_DSTATE │ │ │ │ - 22723: 0080b189 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat │ │ │ │ + 22723: 0080b191 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat │ │ │ │ 22724: 012b0468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_TRANSFER_DATA_EVENT │ │ │ │ 22725: 00588c65 228 FUNC GLOBAL DEFAULT 12 qmp_netdev_del │ │ │ │ 22726: 013011cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECONNECT_ATTEMPT_DSTATE │ │ │ │ 22727: 0056cc75 252 FUNC GLOBAL DEFAULT 12 colo_release_ram_cache │ │ │ │ 22728: 011f2578 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmlsldavhxsw │ │ │ │ - 22729: 0085a1d9 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort │ │ │ │ + 22729: 0085a1e1 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort │ │ │ │ 22730: 013030ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_NEW_CHANNEL_DSTATE │ │ │ │ 22731: 013023bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_AIO_DSTATE │ │ │ │ 22732: 005b843d 384 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i64 │ │ │ │ 22733: 01302410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NO_OUTSTANDING_AERS_DSTATE │ │ │ │ - 22734: 0083573d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MigrationAddress_base_members │ │ │ │ + 22734: 00835745 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MigrationAddress_base_members │ │ │ │ 22735: 012a5854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_CONSUME_OUT_EVENT │ │ │ │ 22736: 012a33f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_FIND_L2_CACHE_ENTRY_EVENT │ │ │ │ - 22737: 00894c09 132 FUNC GLOBAL DEFAULT 12 iov_copy │ │ │ │ + 22737: 00894c11 132 FUNC GLOBAL DEFAULT 12 iov_copy │ │ │ │ 22738: 013033b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_VENDOR_DSTATE │ │ │ │ 22739: 012ad348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_START_RECV_EVENT │ │ │ │ - 22740: 0089b4cd 280 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_genrev │ │ │ │ - 22741: 007b68a1 528 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_delete │ │ │ │ - 22742: 008311e9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_dumpdtb │ │ │ │ + 22740: 0089b4d5 280 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_genrev │ │ │ │ + 22741: 007b68a9 528 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_delete │ │ │ │ + 22742: 008311f1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_dumpdtb │ │ │ │ 22743: 01301228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_WRITE_TABLE_CB_DSTATE │ │ │ │ - 22744: 008534fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcceleratorList │ │ │ │ + 22744: 00853505 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcceleratorList │ │ │ │ 22745: 005ff4a1 2132 FUNC GLOBAL DEFAULT 12 aa64_va_parameters │ │ │ │ 22746: 01178d14 12 OBJECT GLOBAL DEFAULT 21 COLOMode_lookup │ │ │ │ 22747: 002b7579 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32_scalbn │ │ │ │ 22748: 01303660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_FINALIZE_DSTATE │ │ │ │ 22749: 002b9ad1 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8_scalbn │ │ │ │ 22750: 00615165 6 FUNC GLOBAL DEFAULT 12 helper_rsqrte_f32 │ │ │ │ 22751: 012adfa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_INVALID_OFS_EVENT │ │ │ │ 22752: 01215c24 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toshd_round_to_zero │ │ │ │ 22753: 0130359e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_REMOVE_DSTATE │ │ │ │ 22754: 005e6d81 100 FUNC GLOBAL DEFAULT 12 icount_handle_deadline │ │ │ │ 22755: 01302c32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_UNUSE_DSTATE │ │ │ │ - 22756: 009fa9ac 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_0_len │ │ │ │ - 22757: 0088e875 288 FUNC GLOBAL DEFAULT 12 timer_mod_ns │ │ │ │ - 22758: 00889ed1 292 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc_and_unlock │ │ │ │ - 22759: 00847881 208 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions │ │ │ │ - 22760: 00819699 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannelWrapper │ │ │ │ + 22756: 009fa9c4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_0_len │ │ │ │ + 22757: 0088e87d 288 FUNC GLOBAL DEFAULT 12 timer_mod_ns │ │ │ │ + 22758: 00889ed9 292 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc_and_unlock │ │ │ │ + 22759: 00847889 208 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions │ │ │ │ + 22760: 008196a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannelWrapper │ │ │ │ 22761: 006148c9 52 FUNC GLOBAL DEFAULT 12 helper_vfp_sltoh_round_to_nearest │ │ │ │ 22762: 011fc760 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxab │ │ │ │ - 22763: 0082a479 196 FUNC GLOBAL DEFAULT 12 visit_type_Memdev │ │ │ │ + 22763: 0082a481 196 FUNC GLOBAL DEFAULT 12 visit_type_Memdev │ │ │ │ 22764: 012bbdbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOCKET_LISTEN_EVENT │ │ │ │ - 22765: 00842ab5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QtestProperties │ │ │ │ + 22765: 00842abd 58 FUNC GLOBAL DEFAULT 12 qapi_free_QtestProperties │ │ │ │ 22766: 00340a29 124 FUNC GLOBAL DEFAULT 12 cxl_initialize_mailbox_t3 │ │ │ │ 22767: 002bc7ad 10 FUNC GLOBAL DEFAULT 12 int16_to_bfloat16_scalbn │ │ │ │ 22768: 012acfc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_MSIX_VEC_WRONG_EVENT │ │ │ │ - 22769: 009fa9a4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_1_len │ │ │ │ - 22770: 0078d721 320 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin │ │ │ │ + 22769: 009fa9bc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_1_len │ │ │ │ + 22770: 0078d729 320 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin │ │ │ │ 22771: 0041f2b1 4 FUNC GLOBAL DEFAULT 12 desc_buf_size │ │ │ │ 22772: 012b3e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_READ_EVENT │ │ │ │ 22773: 002b0aa1 7864 FUNC GLOBAL DEFAULT 12 float128_muladd │ │ │ │ 22774: 01302744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_RAISE_DRQ_DSTATE │ │ │ │ 22775: 011fc6dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxah │ │ │ │ 22776: 01302450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DEL_CQ_DSTATE │ │ │ │ 22777: 012b0c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_SET_FW_TIME_EVENT │ │ │ │ - 22778: 0082bde5 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper │ │ │ │ + 22778: 0082bded 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper │ │ │ │ 22779: 012b1624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_UPDATE_IRQ_EVENT │ │ │ │ - 22780: 008429c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendMemfdProperties │ │ │ │ - 22781: 00800ddd 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo_members │ │ │ │ + 22780: 008429cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendMemfdProperties │ │ │ │ + 22781: 00800de5 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo_members │ │ │ │ 22782: 013024c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_BYTES_DSTATE │ │ │ │ 22783: 012b41a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_SO_EVENT │ │ │ │ - 22784: 00756c85 4 FUNC GLOBAL DEFAULT 12 nbd_export_aio_context │ │ │ │ + 22784: 00756c8d 4 FUNC GLOBAL DEFAULT 12 nbd_export_aio_context │ │ │ │ 22785: 005e9e51 16 FUNC GLOBAL DEFAULT 12 plugin_num_vcpus │ │ │ │ 22786: 003300e5 108 FUNC GLOBAL DEFAULT 12 hmp_system_wakeup │ │ │ │ 22787: 012b6618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_BITS_ZEROES_EVENT │ │ │ │ 22788: 00539bcd 440 FUNC GLOBAL DEFAULT 12 address_space_lduw_le │ │ │ │ 22789: 013011b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_DSTATE │ │ │ │ 22790: 012b7ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_NEW_EVENT │ │ │ │ 22791: 01302918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SHIFTER_DONE_DSTATE │ │ │ │ 22792: 012b1594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ERROR_EVENT │ │ │ │ - 22793: 0072be91 18 FUNC GLOBAL DEFAULT 12 kvm_irqchip_update_msi_route │ │ │ │ + 22793: 0072be99 18 FUNC GLOBAL DEFAULT 12 kvm_irqchip_update_msi_route │ │ │ │ 22794: 00440109 224 FUNC GLOBAL DEFAULT 12 msix_notify │ │ │ │ - 22795: 007865c5 368 FUNC GLOBAL DEFAULT 12 block_copy_reset_unallocated │ │ │ │ + 22795: 007865cd 368 FUNC GLOBAL DEFAULT 12 block_copy_reset_unallocated │ │ │ │ 22796: 013018a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_GUEST_BUG_DSTATE │ │ │ │ 22797: 002a7ed5 90 FUNC GLOBAL DEFAULT 12 float32_is_quiet_nan │ │ │ │ 22798: 01301b5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_NVGC_BACKLOG_OP_DSTATE │ │ │ │ 22799: 011fc658 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxaw │ │ │ │ 22800: 012b871c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_NRECTS_EVENT │ │ │ │ 22801: 011ee378 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrunbb │ │ │ │ 22802: 01302358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQ_MISALIGNED_DSTATE │ │ │ │ 22803: 01303768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_PARAMETERS_DSTATE │ │ │ │ - 22804: 00838425 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_continue │ │ │ │ + 22804: 0083842d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_continue │ │ │ │ 22805: 00538855 532 FUNC GLOBAL DEFAULT 12 address_space_write_rom │ │ │ │ 22806: 01301512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_FIT_DSTATE │ │ │ │ 22807: 00587989 120 FUNC GLOBAL DEFAULT 12 qemu_new_net_control_client │ │ │ │ - 22808: 00685d19 220 FUNC GLOBAL DEFAULT 12 arm_translate_init │ │ │ │ + 22808: 00685d29 220 FUNC GLOBAL DEFAULT 12 arm_translate_init │ │ │ │ 22809: 01202958 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ummla_b │ │ │ │ 22810: 01301075 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_c │ │ │ │ 22811: 012ad728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000_RECEIVER_OVERRUN_EVENT │ │ │ │ 22812: 01302e24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_PROBE_DSTATE │ │ │ │ 22813: 012b842c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLIPBOARD_CHECK_SERIAL_EVENT │ │ │ │ 22814: 011ee2f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrunbh │ │ │ │ 22815: 012bbaa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_STRUCT_EVENT │ │ │ │ 22816: 012a8b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_WRITE_KEYBOARD_EVENT │ │ │ │ - 22817: 006eaf81 424 FUNC GLOBAL DEFAULT 12 helper_tidcp_el0 │ │ │ │ - 22818: 0074100d 116 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_pair_watch │ │ │ │ + 22817: 006eaf89 424 FUNC GLOBAL DEFAULT 12 helper_tidcp_el0 │ │ │ │ + 22818: 00741015 116 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_pair_watch │ │ │ │ 22819: 00556751 136 FUNC GLOBAL DEFAULT 12 file_send_channel_create │ │ │ │ - 22820: 006eaf3d 68 FUNC GLOBAL DEFAULT 12 helper_tidcp_el1 │ │ │ │ + 22820: 006eaf45 68 FUNC GLOBAL DEFAULT 12 helper_tidcp_el1 │ │ │ │ 22821: 01301164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_SHUTDOWN_DSTATE │ │ │ │ 22822: 01303410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_ADD_RECT_DSTATE │ │ │ │ - 22823: 008856cd 232 FUNC GLOBAL DEFAULT 12 qht_reset_size │ │ │ │ + 22823: 008856d5 232 FUNC GLOBAL DEFAULT 12 qht_reset_size │ │ │ │ 22824: 012a6320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNLOCK1_FAILED_EVENT │ │ │ │ 22825: 012ae144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_LARGE_EVENT │ │ │ │ 22826: 012b9780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_EVENT │ │ │ │ 22827: 012b0678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SELATN_EVENT │ │ │ │ 22828: 005cf711 32 FUNC GLOBAL DEFAULT 12 helper_div_i32 │ │ │ │ 22829: 01302400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_INTM_SET_DSTATE │ │ │ │ - 22830: 007f10d5 44 FUNC GLOBAL DEFAULT 12 qemu_chr_new_mux_mon │ │ │ │ + 22830: 007f10dd 44 FUNC GLOBAL DEFAULT 12 qemu_chr_new_mux_mon │ │ │ │ 22831: 003197d5 6 FUNC GLOBAL DEFAULT 12 pflash_cfi01_get_memory │ │ │ │ 22832: 012b23dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY_SEIZED_EVENT │ │ │ │ 22833: 01301b7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_RESET_DSTATE │ │ │ │ 22834: 01301584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_PXM_DSTATE │ │ │ │ 22835: 006144bd 72 FUNC GLOBAL DEFAULT 12 helper_vfp_toshs_round_to_zero │ │ │ │ 22836: 002cdf09 216 FUNC GLOBAL DEFAULT 12 hmp_expire_password │ │ │ │ 22837: 01175ec4 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_size32 │ │ │ │ 22838: 012a3b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_NET_LISTENER_CALLBACK_EVENT │ │ │ │ 22839: 005cb9d9 88 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_mem_vec │ │ │ │ 22840: 012a9fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_TIMER_IRQ_CPU_EVENT │ │ │ │ 22841: 005d60d5 484 FUNC GLOBAL DEFAULT 12 tb_link_page │ │ │ │ 22842: 012b55e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_READ_EVENT │ │ │ │ 22843: 011ec0ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpne_scalarh │ │ │ │ - 22844: 008571f1 132 FUNC GLOBAL DEFAULT 12 visit_type_AudioFormat │ │ │ │ - 22845: 0087d8f9 236 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_src_offset │ │ │ │ + 22844: 008571f9 132 FUNC GLOBAL DEFAULT 12 visit_type_AudioFormat │ │ │ │ + 22845: 0087d901 236 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_src_offset │ │ │ │ 22846: 002c9ffd 72 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_draw_submitted │ │ │ │ 22847: 002be479 6 FUNC GLOBAL DEFAULT 12 bfloat16_minimum_number │ │ │ │ 22848: 005253dd 208 FUNC GLOBAL DEFAULT 12 dirtylimit_state_initialize │ │ │ │ 22849: 013014bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKNOD_DSTATE │ │ │ │ - 22850: 00a8a058 512 OBJECT GLOBAL DEFAULT 14 crc_ccitt_table │ │ │ │ + 22850: 00a8a070 512 OBJECT GLOBAL DEFAULT 14 crc_ccitt_table │ │ │ │ 22851: 013035e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_EXPORT_ADD_DSTATE │ │ │ │ 22852: 005ae8ed 196 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_ptr │ │ │ │ 22853: 012aab5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_WRITE_EVENT │ │ │ │ 22854: 01300da0 4 OBJECT GLOBAL DEFAULT 25 cpu_ZF │ │ │ │ 22855: 00541dc5 44 FUNC GLOBAL DEFAULT 12 qemu_del_vm_change_state_handler │ │ │ │ 22856: 012b0c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_LIST_QUERY_EVENT │ │ │ │ 22857: 012ba21c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_HOTPLUGGABLE_CPUS_EVENT │ │ │ │ 22858: 005311dd 556 FUNC GLOBAL DEFAULT 12 mtree_info │ │ │ │ 22859: 012b3e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_DIE_EVENT │ │ │ │ - 22860: 00876bbd 4 FUNC GLOBAL DEFAULT 12 event_notifier_get_fd │ │ │ │ - 22861: 006ef2bd 116 FUNC GLOBAL DEFAULT 12 helper_gvec_uitos │ │ │ │ - 22862: 00746105 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_new │ │ │ │ + 22860: 00876bc5 4 FUNC GLOBAL DEFAULT 12 event_notifier_get_fd │ │ │ │ + 22861: 006ef2c5 116 FUNC GLOBAL DEFAULT 12 helper_gvec_uitos │ │ │ │ + 22862: 0074610d 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_new │ │ │ │ 22863: 0053e6f5 124 FUNC GLOBAL DEFAULT 12 hmp_device_del │ │ │ │ 22864: 012b6fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_ENTRY_EVENT │ │ │ │ 22865: 011ec068 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpne_scalars │ │ │ │ - 22866: 00850c29 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_status_arg_members │ │ │ │ + 22866: 00850c31 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_status_arg_members │ │ │ │ 22867: 01301680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_SWITCH_TO_ISM_DSTATE │ │ │ │ 22868: 01303290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_SETUP_DSTATE │ │ │ │ 22869: 012ba0bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_ROMS_EVENT │ │ │ │ 22870: 012ada88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_UPDATE_IRQ_EVENT │ │ │ │ 22871: 012a6894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_READ_EVENT │ │ │ │ 22872: 005cbb29 84 FUNC GLOBAL DEFAULT 12 tcg_gen_and_vec │ │ │ │ - 22873: 00894611 130 FUNC GLOBAL DEFAULT 12 iova_tree_insert │ │ │ │ - 22874: 0072f985 84 FUNC GLOBAL DEFAULT 12 phase_advance │ │ │ │ + 22873: 00894619 130 FUNC GLOBAL DEFAULT 12 iova_tree_insert │ │ │ │ + 22874: 0072f98d 84 FUNC GLOBAL DEFAULT 12 phase_advance │ │ │ │ 22875: 00588181 192 FUNC GLOBAL DEFAULT 12 qemu_sendv_packet_async │ │ │ │ 22876: 00533a3d 30 FUNC GLOBAL DEFAULT 12 memory_region_section_get_iotlb │ │ │ │ 22877: 01301b22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_READREG_DSTATE │ │ │ │ - 22878: 008a2085 216 FUNC GLOBAL DEFAULT 12 qemu_signalfd │ │ │ │ + 22878: 008a208d 216 FUNC GLOBAL DEFAULT 12 qemu_signalfd │ │ │ │ 22879: 010a4f0c 64 OBJECT GLOBAL DEFAULT 21 ramfb_vmstate │ │ │ │ 22880: 013014b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LOCK_RETURN_DSTATE │ │ │ │ - 22881: 00778471 1292 FUNC GLOBAL DEFAULT 12 nbd_receive_negotiate │ │ │ │ + 22881: 00778479 1292 FUNC GLOBAL DEFAULT 12 nbd_receive_negotiate │ │ │ │ 22882: 01302516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_PHB4_XIVE_NOTIFY_DSTATE │ │ │ │ - 22883: 007380b5 180 FUNC GLOBAL DEFAULT 12 get_cached_data │ │ │ │ + 22883: 007380bd 180 FUNC GLOBAL DEFAULT 12 get_cached_data │ │ │ │ 22884: 0121a51c 12 OBJECT GLOBAL DEFAULT 24 bdrv_drv_set_perm_drv │ │ │ │ 22885: 002f6715 124 FUNC GLOBAL DEFAULT 12 v9fs_co_rewinddir │ │ │ │ - 22886: 008039e1 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_named_block_nodes_arg_members │ │ │ │ + 22886: 008039e9 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_named_block_nodes_arg_members │ │ │ │ 22887: 00526e65 180 FUNC GLOBAL DEFAULT 12 cpu_outb │ │ │ │ 22888: 0066ba3d 784 FUNC GLOBAL DEFAULT 12 armv7m_nvic_set_pending_lazyfp │ │ │ │ - 22889: 007708a5 104 FUNC GLOBAL DEFAULT 12 job_dismiss_locked │ │ │ │ + 22889: 007708ad 104 FUNC GLOBAL DEFAULT 12 job_dismiss_locked │ │ │ │ 22890: 00561a7d 32 FUNC GLOBAL DEFAULT 12 multifd_ram_save_cleanup │ │ │ │ 22891: 01303736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_COLO_DO_CHECKPOINT_DSTATE │ │ │ │ - 22892: 0086e201 72 FUNC GLOBAL DEFAULT 12 qnum_from_double │ │ │ │ + 22892: 0086e209 72 FUNC GLOBAL DEFAULT 12 qnum_from_double │ │ │ │ 22893: 011dcb44 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq16 │ │ │ │ 22894: 011d15b0 64 OBJECT GLOBAL DEFAULT 24 hw_compat_10_0 │ │ │ │ 22895: 011d15f0 80 OBJECT GLOBAL DEFAULT 24 hw_compat_10_1 │ │ │ │ 22896: 012a6360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_RESET_EVENT │ │ │ │ 22897: 01303dd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_NEXT_LIST_DSTATE │ │ │ │ 22898: 0052667d 70 FUNC GLOBAL DEFAULT 12 qemu_sglist_init │ │ │ │ 22899: 00569691 120 FUNC GLOBAL DEFAULT 12 ram_write_tracking_available │ │ │ │ - 22900: 0085edb1 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayProtocol │ │ │ │ + 22900: 0085edb9 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayProtocol │ │ │ │ 22901: 0130200c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_LEN_DSTATE │ │ │ │ 22902: 00613f71 60 FUNC GLOBAL DEFAULT 12 helper_bfcvt_pair │ │ │ │ 22903: 00526ffd 224 FUNC GLOBAL DEFAULT 12 cpu_outl │ │ │ │ 22904: 01303056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_HEADER_DSTATE │ │ │ │ - 22905: 008328d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasList │ │ │ │ + 22905: 008328dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasList │ │ │ │ 22906: 013013ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_TRAILING_BYTES_DSTATE │ │ │ │ - 22907: 0076da79 140 FUNC GLOBAL DEFAULT 12 bdrv_bsc_fill │ │ │ │ + 22907: 0076da81 140 FUNC GLOBAL DEFAULT 12 bdrv_bsc_fill │ │ │ │ 22908: 012b9340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_EVENT │ │ │ │ 22909: 01303564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_CHANGE_DSTATE │ │ │ │ - 22910: 006f340d 214 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmla_idx │ │ │ │ + 22910: 006f3415 214 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmla_idx │ │ │ │ 22911: 013037e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_DSTATE │ │ │ │ - 22912: 0088dea1 168 FUNC GLOBAL DEFAULT 12 thread_pool_submit_co │ │ │ │ + 22912: 0088dea9 168 FUNC GLOBAL DEFAULT 12 thread_pool_submit_co │ │ │ │ 22913: 005de4f9 24 FUNC GLOBAL DEFAULT 12 helper_ldsl_mmu │ │ │ │ - 22914: 007f5d61 8576 FUNC GLOBAL DEFAULT 12 qmp_init_marshal │ │ │ │ + 22914: 007f5d69 8576 FUNC GLOBAL DEFAULT 12 qmp_init_marshal │ │ │ │ 22915: 00526f19 228 FUNC GLOBAL DEFAULT 12 cpu_outw │ │ │ │ 22916: 012ba82c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_SET_PARAMETERS_EVENT │ │ │ │ - 22917: 006f9c41 114 FUNC GLOBAL DEFAULT 12 helper_gvec_umulh_b │ │ │ │ + 22917: 006f9c49 114 FUNC GLOBAL DEFAULT 12 helper_gvec_umulh_b │ │ │ │ 22918: 012b466c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_ITERATE_START_EVENT │ │ │ │ 22919: 012aced8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_READ_UNKNOWN_EVENT │ │ │ │ 22920: 013020c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MAC_READ_DSTATE │ │ │ │ 22921: 01301794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_RECEIVE_DSTATE │ │ │ │ 22922: 00615175 320 FUNC GLOBAL DEFAULT 12 helper_rsqrte_f64 │ │ │ │ 22923: 012b64a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_THROTTLE_DIRTY_SYNC_EVENT │ │ │ │ 22924: 01301088 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_compat_c │ │ │ │ - 22925: 006f9d8d 200 FUNC GLOBAL DEFAULT 12 helper_gvec_umulh_d │ │ │ │ - 22926: 00849c65 152 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV_members │ │ │ │ - 22927: 008a58d1 132 FUNC GLOBAL DEFAULT 12 vu_config_change_msg │ │ │ │ + 22925: 006f9d95 200 FUNC GLOBAL DEFAULT 12 helper_gvec_umulh_d │ │ │ │ + 22926: 00849c6d 152 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV_members │ │ │ │ + 22927: 008a58d9 132 FUNC GLOBAL DEFAULT 12 vu_config_change_msg │ │ │ │ 22928: 0130335e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_COMPLETE_DSTATE │ │ │ │ - 22929: 00824b9d 108 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember_members │ │ │ │ - 22930: 008604cd 142 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfoList │ │ │ │ + 22929: 00824ba5 108 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember_members │ │ │ │ + 22930: 008604d5 142 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfoList │ │ │ │ 22931: 005266c5 112 FUNC GLOBAL DEFAULT 12 qemu_sglist_add │ │ │ │ - 22932: 0072da4d 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint8 │ │ │ │ - 22933: 00766351 248 FUNC GLOBAL DEFAULT 12 bdrv_inactivate │ │ │ │ - 22934: 00850795 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtQueueStatus │ │ │ │ - 22935: 0074ece9 96 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_key_size │ │ │ │ - 22936: 006f9cb5 112 FUNC GLOBAL DEFAULT 12 helper_gvec_umulh_h │ │ │ │ + 22932: 0072da55 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint8 │ │ │ │ + 22933: 00766359 248 FUNC GLOBAL DEFAULT 12 bdrv_inactivate │ │ │ │ + 22934: 0085079d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtQueueStatus │ │ │ │ + 22935: 0074ecf1 96 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_key_size │ │ │ │ + 22936: 006f9cbd 112 FUNC GLOBAL DEFAULT 12 helper_gvec_umulh_h │ │ │ │ 22937: 002f9e3d 164 FUNC GLOBAL DEFAULT 12 aml_to_integer │ │ │ │ 22938: 002eae85 8 FUNC GLOBAL DEFAULT 12 gdb_get_cpu_index │ │ │ │ - 22939: 00816f95 220 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy │ │ │ │ + 22939: 00816f9d 220 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy │ │ │ │ 22940: 01302acc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_XONXOFF_DSTATE │ │ │ │ - 22941: 0084267d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DBusVMStateProperties │ │ │ │ - 22942: 0086392d 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions │ │ │ │ + 22941: 00842685 58 FUNC GLOBAL DEFAULT 12 qapi_free_DBusVMStateProperties │ │ │ │ + 22942: 00863935 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions │ │ │ │ 22943: 012ae2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_SQ_EVENT │ │ │ │ 22944: 012b4144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_BUF_EVENT │ │ │ │ - 22945: 0077016d 184 FUNC GLOBAL DEFAULT 12 job_enter_cond_locked │ │ │ │ + 22945: 00770175 184 FUNC GLOBAL DEFAULT 12 job_enter_cond_locked │ │ │ │ 22946: 012b7488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_PAGE_EVENT │ │ │ │ 22947: 011d9b74 19 OBJECT GLOBAL DEFAULT 24 WC_MODEL_STRING │ │ │ │ 22948: 00421d65 4 FUNC GLOBAL DEFAULT 12 world_private │ │ │ │ 22949: 00558a6d 108 FUNC GLOBAL DEFAULT 12 hmp_migrate_start_postcopy │ │ │ │ 22950: 01303d9a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_s390x_c │ │ │ │ - 22951: 006f9d25 102 FUNC GLOBAL DEFAULT 12 helper_gvec_umulh_s │ │ │ │ - 22952: 0084057d 188 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions_members │ │ │ │ + 22951: 006f9d2d 102 FUNC GLOBAL DEFAULT 12 helper_gvec_umulh_s │ │ │ │ + 22952: 00840585 188 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions_members │ │ │ │ 22953: 012bbfcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDMON_IO_URING_CQE_HANDLER_EVENT │ │ │ │ 22954: 0130133a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_FAIL_DSTATE │ │ │ │ 22955: 01302552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GT64120_WRITE_DSTATE │ │ │ │ 22956: 01302cec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_PKT_FLAGS_DSTATE │ │ │ │ - 22957: 00879159 132 FUNC GLOBAL DEFAULT 12 qemu_sem_post │ │ │ │ + 22957: 00879161 132 FUNC GLOBAL DEFAULT 12 qemu_sem_post │ │ │ │ 22958: 012037c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrdmulh_h │ │ │ │ 22959: 00567531 140 FUNC GLOBAL DEFAULT 12 postcopy_preempt_new_channel │ │ │ │ - 22960: 00818545 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_add │ │ │ │ + 22960: 0081854d 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_add │ │ │ │ 22961: 011ea40c 132 OBJECT GLOBAL DEFAULT 24 helper_info_pre_hvc │ │ │ │ - 22962: 007e88f1 22 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write │ │ │ │ - 22963: 00768039 224 FUNC GLOBAL DEFAULT 12 bdrv_replace_child_bs │ │ │ │ + 22962: 007e88f9 22 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write │ │ │ │ + 22963: 00768041 224 FUNC GLOBAL DEFAULT 12 bdrv_replace_child_bs │ │ │ │ 22964: 0044af81 26 FUNC GLOBAL DEFAULT 12 pcie_cap_deverr_reset │ │ │ │ - 22965: 00733f21 136 FUNC GLOBAL DEFAULT 12 object_property_find_err │ │ │ │ - 22966: 006ea395 152 FUNC GLOBAL DEFAULT 12 helper_get_r13_banked │ │ │ │ + 22965: 00733f29 136 FUNC GLOBAL DEFAULT 12 object_property_find_err │ │ │ │ + 22966: 006ea39d 152 FUNC GLOBAL DEFAULT 12 helper_get_r13_banked │ │ │ │ 22967: 003ee239 104 FUNC GLOBAL DEFAULT 12 e1000x_core_prepare_eeprom │ │ │ │ 22968: 01203744 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrdmulh_s │ │ │ │ 22969: 01302be2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_MEMORY_READ_DSTATE │ │ │ │ 22970: 0130284a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_DIAG_READ_DSTATE │ │ │ │ - 22971: 00763ead 22 FUNC GLOBAL DEFAULT 12 bdrv_is_writable │ │ │ │ + 22971: 00763eb5 22 FUNC GLOBAL DEFAULT 12 bdrv_is_writable │ │ │ │ 22972: 01303dae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_SIZE_DSTATE │ │ │ │ 22973: 005cf80d 32 FUNC GLOBAL DEFAULT 12 helper_div_i64 │ │ │ │ 22974: 005f5f5d 100 FUNC GLOBAL DEFAULT 12 raw_read │ │ │ │ - 22975: 00812c91 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_backup │ │ │ │ - 22976: 006c8141 20 FUNC GLOBAL DEFAULT 12 vfp_access_check │ │ │ │ + 22975: 00812c99 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_backup │ │ │ │ + 22976: 006c8111 20 FUNC GLOBAL DEFAULT 12 vfp_access_check │ │ │ │ 22977: 01302124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_DSTATE │ │ │ │ 22978: 011ff01c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrw_sg_wb_uw │ │ │ │ 22979: 011dcac0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq32 │ │ │ │ 22980: 004b44ad 188 FUNC GLOBAL DEFAULT 12 usb_ep_get │ │ │ │ 22981: 01303690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_INTERRUPT_CONTROLLERS_DSTATE │ │ │ │ 22982: 0054da85 96 FUNC GLOBAL DEFAULT 12 tpm_backend_reset_tpm_established_flag │ │ │ │ 22983: 01301aba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_CMD646_DSTATE │ │ │ │ @@ -22989,307 +22989,307 @@ │ │ │ │ 22985: 012ab7ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCTL_WRITE_EVENT │ │ │ │ 22986: 013026cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_DSTATE │ │ │ │ 22987: 003b7aa1 58 FUNC GLOBAL DEFAULT 12 cxl_set_poison_list_overflowed │ │ │ │ 22988: 013017ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_WRITEB_DATA_DSTATE │ │ │ │ 22989: 012a83d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_FIS_DUMP_EVENT │ │ │ │ 22990: 01302118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_ADD_LOGICAL_LAN_BUFFER_DSTATE │ │ │ │ 22991: 01301077 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_c │ │ │ │ - 22992: 006eb129 84 FUNC GLOBAL DEFAULT 12 helper_set_cp_reg │ │ │ │ + 22992: 006eb131 84 FUNC GLOBAL DEFAULT 12 helper_set_cp_reg │ │ │ │ 22993: 01301f48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_DR_DSTATE │ │ │ │ 22994: 00605789 1024 FUNC GLOBAL DEFAULT 12 pmsav8_mpu_lookup │ │ │ │ 22995: 013030ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_CONTINUED_DSTATE │ │ │ │ - 22996: 0084f90d 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper_members │ │ │ │ + 22996: 0084f915 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper_members │ │ │ │ 22997: 012b5a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_END_EXIT_EVENT │ │ │ │ 22998: 0130308c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_START_DSTATE │ │ │ │ 22999: 005e1d7d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_be_mmu │ │ │ │ 23000: 012b9b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QMP_CAPABILITIES_EVENT │ │ │ │ 23001: 013035dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_EXPORTS_DSTATE │ │ │ │ 23002: 00580db1 64 FUNC GLOBAL DEFAULT 12 qmp_query_name │ │ │ │ - 23003: 008062b5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_complete_arg_members │ │ │ │ + 23003: 008062bd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_complete_arg_members │ │ │ │ 23004: 005e3cf1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addq_le │ │ │ │ - 23005: 0088bdd1 32 FUNC GLOBAL DEFAULT 12 qemu_notify_event │ │ │ │ + 23005: 0088bdd9 32 FUNC GLOBAL DEFAULT 12 qemu_notify_event │ │ │ │ 23006: 012a4360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_TRAILING_BYTES_EVENT │ │ │ │ 23007: 00442e59 156 FUNC GLOBAL DEFAULT 12 pci_unregister_vga │ │ │ │ 23008: 003b73e9 164 FUNC GLOBAL DEFAULT 12 ct3_test_region_block_backed │ │ │ │ 23009: 01303e66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_COMPLETE_AIO_DSTATE │ │ │ │ 23010: 004475a5 460 FUNC GLOBAL DEFAULT 12 pci_bridge_qemu_reserve_cap_init │ │ │ │ 23011: 00595811 4 FUNC GLOBAL DEFAULT 12 tap_read_packet │ │ │ │ - 23012: 0086f199 174 FUNC GLOBAL DEFAULT 12 qdict_del │ │ │ │ + 23012: 0086f1a1 174 FUNC GLOBAL DEFAULT 12 qdict_del │ │ │ │ 23013: 01179080 12 OBJECT GLOBAL DEFAULT 21 S390CrashReason_lookup │ │ │ │ - 23014: 006d0765 142 FUNC GLOBAL DEFAULT 12 helper_mve_vstrw_sg_wb_uw │ │ │ │ + 23014: 006d076d 142 FUNC GLOBAL DEFAULT 12 helper_mve_vstrw_sg_wb_uw │ │ │ │ 23015: 00295f6d 1704 FUNC GLOBAL DEFAULT 12 machine_parse_smp_config │ │ │ │ 23016: 012a7d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAEND_EVENT │ │ │ │ - 23017: 007ba065 112 FUNC GLOBAL DEFAULT 12 reqlist_shrink_req │ │ │ │ - 23018: 00819919 188 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo │ │ │ │ + 23017: 007ba06d 112 FUNC GLOBAL DEFAULT 12 reqlist_shrink_req │ │ │ │ + 23018: 00819921 188 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo │ │ │ │ 23019: 01301666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_STREAM_FORMAT_DSTATE │ │ │ │ 23020: 012a51a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_IO_READ_EVENT │ │ │ │ 23021: 005ee789 44 FUNC GLOBAL DEFAULT 12 kvm_arm_set_cpu_features_from_host │ │ │ │ - 23022: 0082597d 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo │ │ │ │ + 23022: 00825985 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo │ │ │ │ 23023: 0052cb41 256 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_read │ │ │ │ 23024: 005e9741 212 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_syscall │ │ │ │ 23025: 004ac34d 292 FUNC GLOBAL DEFAULT 12 tpm_tis_reset │ │ │ │ 23026: 01302c54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RESET_DSTATE │ │ │ │ - 23027: 0070e705 76 FUNC GLOBAL DEFAULT 12 vfio_find_ram_discard_listener │ │ │ │ + 23027: 0070e70d 76 FUNC GLOBAL DEFAULT 12 vfio_find_ram_discard_listener │ │ │ │ 23028: 012a3e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_FAIL_EVENT │ │ │ │ 23029: 01302648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_RETURN_DSTATE │ │ │ │ 23030: 013030d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_DSTATE │ │ │ │ 23031: 012b5408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_UNMAP_EVENT │ │ │ │ 23032: 012b6c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_SENDREG_EVENT │ │ │ │ 23033: 005e41a1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchq_le │ │ │ │ 23034: 012b46bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_START_EVENT │ │ │ │ - 23035: 008a54f9 12 FUNC GLOBAL DEFAULT 12 vu_queue_enabled │ │ │ │ + 23035: 008a5501 12 FUNC GLOBAL DEFAULT 12 vu_queue_enabled │ │ │ │ 23036: 012bb3ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SEV_INJECT_LAUNCH_SECRET_EVENT │ │ │ │ 23037: 012a3f28 296 OBJECT GLOBAL DEFAULT 24 nbd_trace_events │ │ │ │ 23038: 012a47b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_DISCONNECT_EVENT │ │ │ │ 23039: 003833f5 4 FUNC GLOBAL DEFAULT 12 i2c_start_recv │ │ │ │ 23040: 012a931c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ROUTER_END_NOTIFY_EVENT │ │ │ │ 23041: 012b7598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QLIST_END_EVENT │ │ │ │ 23042: 012035b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrdmulh_idx_h │ │ │ │ 23043: 012a8b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_READ_DATA_EVENT │ │ │ │ - 23044: 00733da9 88 FUNC GLOBAL DEFAULT 12 object_class_property_find │ │ │ │ + 23044: 00733db1 88 FUNC GLOBAL DEFAULT 12 object_class_property_find │ │ │ │ 23045: 0130167a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_READL_REG_DSTATE │ │ │ │ 23046: 012baaa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_NAME_EVENT │ │ │ │ 23047: 01302be4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HANDLE_PACKET_DSTATE │ │ │ │ 23048: 012b2194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_START_EVENT │ │ │ │ - 23049: 007fbad9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLatencyHistogramInfo │ │ │ │ + 23049: 007fbae1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLatencyHistogramInfo │ │ │ │ 23050: 002975ed 32 FUNC GLOBAL DEFAULT 12 target_long_bits │ │ │ │ 23051: 01203534 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrdmulh_idx_s │ │ │ │ 23052: 012b5888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DUMP_REGIONS_EVENT │ │ │ │ - 23053: 006aca61 64 FUNC GLOBAL DEFAULT 12 mve_update_and_store_eci │ │ │ │ - 23054: 006df205 158 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrunbb │ │ │ │ + 23053: 006aca25 64 FUNC GLOBAL DEFAULT 12 mve_update_and_store_eci │ │ │ │ + 23054: 006df20d 158 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrunbb │ │ │ │ 23055: 0130289a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_UNLOCK_DSTATE │ │ │ │ 23056: 0044aa1d 396 FUNC GLOBAL DEFAULT 12 pcie_cap_init │ │ │ │ 23057: 012a4450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_BLOCK_SIZE_EVENT │ │ │ │ 23058: 012034b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrdmlah_idx_h │ │ │ │ - 23059: 008457c5 204 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties │ │ │ │ + 23059: 008457cd 204 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties │ │ │ │ 23060: 00613c79 128 FUNC GLOBAL DEFAULT 12 helper_vfp_cmped │ │ │ │ 23061: 012b1ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_WRITE_EVENT │ │ │ │ 23062: 012b5ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_WRITE_EVENT │ │ │ │ 23063: 01303562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_CHANGE_DSTATE │ │ │ │ 23064: 012ad7c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_TCP_EVENT │ │ │ │ 23065: 013014b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LOCK_DSTATE │ │ │ │ - 23066: 006df345 204 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrunbh │ │ │ │ + 23066: 006df34d 204 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrunbh │ │ │ │ 23067: 00613a8d 124 FUNC GLOBAL DEFAULT 12 helper_vfp_cmpeh │ │ │ │ 23068: 01302ec4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_STATE_REQUEST_DSTATE │ │ │ │ - 23069: 0071e851 484 FUNC GLOBAL DEFAULT 12 virtio_save │ │ │ │ + 23069: 0071e859 484 FUNC GLOBAL DEFAULT 12 virtio_save │ │ │ │ 23070: 00570b59 120 FUNC GLOBAL DEFAULT 12 qemu_savevm_maybe_send_switchover_start │ │ │ │ 23071: 0039a3cd 134 FUNC GLOBAL DEFAULT 12 hid_reset │ │ │ │ 23072: 002958c1 76 FUNC GLOBAL DEFAULT 12 cpu_by_arch_id │ │ │ │ 23073: 012b3084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_DETACH_KERNEL_EVENT │ │ │ │ 23074: 01301582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_FLAGS_DSTATE │ │ │ │ 23075: 012ac7b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_PROMISC_MATCH_EVENT │ │ │ │ - 23076: 0076eb35 116 FUNC GLOBAL DEFAULT 12 block_job_user_resume │ │ │ │ + 23076: 0076eb3d 116 FUNC GLOBAL DEFAULT 12 block_job_user_resume │ │ │ │ 23077: 012b9460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_ADD_EVENT │ │ │ │ 23078: 005e51c5 228 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminq_be_mmu │ │ │ │ 23079: 0120342c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrdmlah_idx_s │ │ │ │ - 23080: 007313e9 156 FUNC GLOBAL DEFAULT 12 qdev_get_clock_out │ │ │ │ + 23080: 007313f1 156 FUNC GLOBAL DEFAULT 12 qdev_get_clock_out │ │ │ │ 23081: 012a758c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_IMAGE_CACHE_EVENT │ │ │ │ 23082: 002f83f1 68 FUNC GLOBAL DEFAULT 12 fremovexattrat_nofollow │ │ │ │ 23083: 01301fb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_INVALID_DCR_DSTATE │ │ │ │ 23084: 01301616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OMAP1_PWT_SILENCE_DSTATE │ │ │ │ 23085: 01303368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CAN_SHARE_MAP_DSTATE │ │ │ │ 23086: 012afe68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_HANDLE_LEGACY_CMDLINE_EVENT │ │ │ │ 23087: 012a8510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_FUA_EVENT │ │ │ │ 23088: 00613b81 120 FUNC GLOBAL DEFAULT 12 helper_vfp_cmpes │ │ │ │ 23089: 002ba799 176 FUNC GLOBAL DEFAULT 12 float16_to_uint64_round_to_zero │ │ │ │ 23090: 0130242c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_NUMQ_DSTATE │ │ │ │ 23091: 013019a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_MEM_READL_DSTATE │ │ │ │ 23092: 012b1d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_INTERRUPT_EVENT │ │ │ │ 23093: 012b3964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_NOTIFY_EVENT │ │ │ │ - 23094: 0088e271 108 FUNC GLOBAL DEFAULT 12 thread_pool_submit │ │ │ │ - 23095: 008950b9 204 FUNC GLOBAL DEFAULT 12 qemu_iovec_slice │ │ │ │ - 23096: 00819621 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHubWrapper │ │ │ │ + 23094: 0088e279 108 FUNC GLOBAL DEFAULT 12 thread_pool_submit │ │ │ │ + 23095: 008950c1 204 FUNC GLOBAL DEFAULT 12 qemu_iovec_slice │ │ │ │ + 23096: 00819629 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHubWrapper │ │ │ │ 23097: 013016a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_PROGRAMMING_ZERO_TO_ONE_DSTATE │ │ │ │ 23098: 013022c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_IOPORT_READ_DSTATE │ │ │ │ 23099: 012b3d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_WAKEUP_EVENT │ │ │ │ 23100: 012a3350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_NEXT_IO_EVENT │ │ │ │ 23101: 012b5aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_SECTION_EVENT │ │ │ │ 23102: 01302caa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_ITD_DSTATE │ │ │ │ - 23103: 00770aa5 600 FUNC GLOBAL DEFAULT 12 job_finish_sync_locked │ │ │ │ + 23103: 00770aad 600 FUNC GLOBAL DEFAULT 12 job_finish_sync_locked │ │ │ │ 23104: 012b3fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_FULL_EVENT │ │ │ │ 23105: 0130273c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PDMA_READ_DSTATE │ │ │ │ 23106: 012b5074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_RECV_REQUEST_EVENT │ │ │ │ 23107: 0044bb29 74 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_post_load │ │ │ │ 23108: 01302e46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_DEVICE_ID_DSTATE │ │ │ │ 23109: 012b5918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_UNALIGNED_EVENT │ │ │ │ 23110: 012b7d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_VCPU_EXECUTE_EVENT │ │ │ │ - 23111: 00845a55 232 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties │ │ │ │ + 23111: 00845a5d 232 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties │ │ │ │ 23112: 005e6f59 62 FUNC GLOBAL DEFAULT 12 icount_process_data │ │ │ │ 23113: 01302d56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_RESET_HANDLER_DSTATE │ │ │ │ 23114: 012b0828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PDMA_READ_EVENT │ │ │ │ 23115: 012a44b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SERVER_ERROR_MSG_EVENT │ │ │ │ - 23116: 006f5d71 218 FUNC GLOBAL DEFAULT 12 helper_sve2_fmlal_zzzw_s │ │ │ │ + 23116: 006f5d79 218 FUNC GLOBAL DEFAULT 12 helper_sve2_fmlal_zzzw_s │ │ │ │ 23117: 00330b55 332 FUNC GLOBAL DEFAULT 12 qmp_query_cpus_fast │ │ │ │ 23118: 011e86a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_usubaddx │ │ │ │ 23119: 0130266a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_WAIT_RESELECT_DSTATE │ │ │ │ - 23120: 007e9e91 136 FUNC GLOBAL DEFAULT 12 mux_chr_send_all_event │ │ │ │ + 23120: 007e9e99 136 FUNC GLOBAL DEFAULT 12 mux_chr_send_all_event │ │ │ │ 23121: 01301e04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_WRITE_DSTATE │ │ │ │ 23122: 012acb28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_TXDMA_DISABLED_EVENT │ │ │ │ 23123: 00396381 120 FUNC GLOBAL DEFAULT 12 ide_set_inactive │ │ │ │ - 23124: 007f90d9 192 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties │ │ │ │ + 23124: 007f90e1 192 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties │ │ │ │ 23125: 0130229a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_IP4_FRAGMENT_DSTATE │ │ │ │ 23126: 011dca3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq64 │ │ │ │ 23127: 012ac898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MII_WRITE_EVENT │ │ │ │ 23128: 01301d2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_CLEAR_REMOTE_IRR_DSTATE │ │ │ │ - 23129: 0072ecc9 88 FUNC GLOBAL DEFAULT 12 device_listener_register │ │ │ │ + 23129: 0072ecd1 88 FUNC GLOBAL DEFAULT 12 device_listener_register │ │ │ │ 23130: 012bbffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_MOVE_EVENT │ │ │ │ 23131: 005add7d 56 FUNC GLOBAL DEFAULT 12 tcg_pool_reset │ │ │ │ 23132: 002eb62d 320 FUNC GLOBAL DEFAULT 12 gdb_continue_partial │ │ │ │ 23133: 002c99a9 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fds │ │ │ │ 23134: 012acc28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_ADD_LOGICAL_LAN_BUFFER_EVENT │ │ │ │ 23135: 01303796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_HUMAN_MONITOR_COMMAND_DSTATE │ │ │ │ 23136: 012a794c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_2D_EVENT │ │ │ │ - 23137: 008a23f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevInfo │ │ │ │ + 23137: 008a23f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevInfo │ │ │ │ 23138: 012a4120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_SIMPLE_REPLY_EVENT │ │ │ │ 23139: 01302d8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_SET_STATE_DSTATE │ │ │ │ 23140: 002b6571 208 FUNC GLOBAL DEFAULT 12 float128_to_floatx80 │ │ │ │ 23141: 01302348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQENT_SZ_ZERO_DSTATE │ │ │ │ 23142: 0061545d 54 FUNC GLOBAL DEFAULT 12 helper_rintd │ │ │ │ - 23143: 0084aa0d 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_reset │ │ │ │ + 23143: 0084aa15 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_reset │ │ │ │ 23144: 012b0568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_SBAC_READ_EVENT │ │ │ │ 23145: 012df6b4 4 OBJECT GLOBAL DEFAULT 25 mlock_state │ │ │ │ 23146: 00681bd9 80 FUNC GLOBAL DEFAULT 12 gen_gvec_addp │ │ │ │ - 23147: 00a604ac 16 OBJECT GLOBAL DEFAULT 14 feature_bits │ │ │ │ + 23147: 00a604c4 16 OBJECT GLOBAL DEFAULT 14 feature_bits │ │ │ │ 23148: 006153ed 56 FUNC GLOBAL DEFAULT 12 helper_rinth │ │ │ │ 23149: 012bba90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_CHECK_STRUCT_EVENT │ │ │ │ - 23150: 0074fa6d 50 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_supports │ │ │ │ - 23151: 00762ae1 60 FUNC GLOBAL DEFAULT 12 bdrv_opt_mem_align │ │ │ │ + 23150: 0074fa75 50 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_supports │ │ │ │ + 23151: 00762ae9 60 FUNC GLOBAL DEFAULT 12 bdrv_opt_mem_align │ │ │ │ 23152: 0120b514 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_sd │ │ │ │ - 23153: 006cf715 114 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_h │ │ │ │ + 23153: 006cf71d 114 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_h │ │ │ │ 23154: 005397f9 440 FUNC GLOBAL DEFAULT 12 address_space_ldq_le │ │ │ │ 23155: 0120b934 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_sf │ │ │ │ - 23156: 0087fc99 112 FUNC GLOBAL DEFAULT 12 qemu_add_drive_opts │ │ │ │ + 23156: 0087fca1 112 FUNC GLOBAL DEFAULT 12 qemu_add_drive_opts │ │ │ │ 23157: 0120b724 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_sh │ │ │ │ 23158: 01303204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_START_DSTATE │ │ │ │ 23159: 012b0b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_EVENT │ │ │ │ - 23160: 00855461 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions_members │ │ │ │ - 23161: 008096e5 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionOptions_base_members │ │ │ │ + 23160: 00855469 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions_members │ │ │ │ + 23161: 008096ed 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionOptions_base_members │ │ │ │ 23162: 0055a465 10 FUNC GLOBAL DEFAULT 12 migrate_send_rp_switchover_ack │ │ │ │ 23163: 00615425 54 FUNC GLOBAL DEFAULT 12 helper_rints │ │ │ │ 23164: 01301c3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IGRPEN_WRITE_DSTATE │ │ │ │ 23165: 012b30a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_CLOSE_EVENT │ │ │ │ 23166: 012b0208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_IGNORED_EVENT │ │ │ │ - 23167: 0073019d 220 FUNC GLOBAL DEFAULT 12 resettable_release_reset │ │ │ │ - 23168: 008294ed 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions │ │ │ │ - 23169: 00841f9d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rx_filter │ │ │ │ + 23167: 007301a5 220 FUNC GLOBAL DEFAULT 12 resettable_release_reset │ │ │ │ + 23168: 008294f5 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions │ │ │ │ + 23169: 00841fa5 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rx_filter │ │ │ │ 23170: 013016ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_FLUSH_DSTATE │ │ │ │ 23171: 012a2970 112 OBJECT GLOBAL DEFAULT 24 gdbstub_trace_events │ │ │ │ 23172: 01303308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_FETCH_DATA_KIND_DSTATE │ │ │ │ 23173: 012a75fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_COMPLETE_EVENT │ │ │ │ - 23174: 00860271 196 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo │ │ │ │ + 23174: 00860279 196 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo │ │ │ │ 23175: 01302c1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_EVALUATE_DSTATE │ │ │ │ 23176: 01302bb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG1_WRITE_DSTATE │ │ │ │ 23177: 0130216c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_UNDEFINED_DSTATE │ │ │ │ 23178: 0041fae1 62 FUNC GLOBAL DEFAULT 12 fp_port_disable │ │ │ │ - 23179: 0081b4a1 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper │ │ │ │ - 23180: 006cf789 106 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_w │ │ │ │ + 23179: 0081b4a9 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper │ │ │ │ + 23180: 006cf791 106 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_w │ │ │ │ 23181: 003001dd 232 FUNC GLOBAL DEFAULT 12 acpi_gpe_ioport_writeb │ │ │ │ 23182: 012a9bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_UPDATE_EVENT │ │ │ │ - 23183: 00858c8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfoList │ │ │ │ + 23183: 00858c95 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfoList │ │ │ │ 23184: 013012dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_READ_DSTATE │ │ │ │ 23185: 01301d96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_READ_DSTATE │ │ │ │ 23186: 0054d91d 4 FUNC GLOBAL DEFAULT 12 tpm_backend_had_startup_error │ │ │ │ 23187: 01301304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_FULL_DECODE_DSTATE │ │ │ │ - 23188: 0086e729 72 FUNC GLOBAL DEFAULT 12 qstring_from_str │ │ │ │ + 23188: 0086e731 72 FUNC GLOBAL DEFAULT 12 qstring_from_str │ │ │ │ 23189: 012b1ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_READ_INVALID_EVENT │ │ │ │ - 23190: 0085ea69 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEventWrapper │ │ │ │ + 23190: 0085ea71 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEventWrapper │ │ │ │ 23191: 01301232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_UNREF_L2_CACHE_ENTRY_DSTATE │ │ │ │ 23192: 012b2ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_BAD_TOKEN_EVENT │ │ │ │ 23193: 01303034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_STATE_PENDING_DSTATE │ │ │ │ 23194: 012a36b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_COPY_RANGE_FAIL_EVENT │ │ │ │ 23195: 005f7d89 276 FUNC GLOBAL DEFAULT 12 arm_hcr_el2_eff_secstate │ │ │ │ 23196: 012a4490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_LIST_EVENT │ │ │ │ 23197: 013016b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CDROM_UNREALIZE_DSTATE │ │ │ │ 23198: 005b5591 116 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i32 │ │ │ │ 23199: 01302e8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_DISABLE_DSTATE │ │ │ │ 23200: 01302390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_INVALID_WRITE_DSTATE │ │ │ │ 23201: 012a5764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_CFGI_STE_RANGE_EVENT │ │ │ │ 23202: 013023a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_UNALIGNED_ZONE_CMD_DSTATE │ │ │ │ 23203: 005e4f15 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchq_be_mmu │ │ │ │ 23204: 005ee66d 44 FUNC GLOBAL DEFAULT 12 arm_cpu_sme_finalize │ │ │ │ - 23205: 008949c5 144 FUNC GLOBAL DEFAULT 12 iov_from_buf_full │ │ │ │ + 23205: 008949cd 144 FUNC GLOBAL DEFAULT 12 iov_from_buf_full │ │ │ │ 23206: 0130215a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGBVF_WRITE_CONFIG_DSTATE │ │ │ │ 23207: 012adba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_RECEIVE_EVENT │ │ │ │ 23208: 0067ca91 66 FUNC GLOBAL DEFAULT 12 gen_srshr64_i64 │ │ │ │ 23209: 006139e1 4 FUNC GLOBAL DEFAULT 12 helper_vfp_maxnumd │ │ │ │ 23210: 00566669 156 FUNC GLOBAL DEFAULT 12 postcopy_place_page │ │ │ │ - 23211: 0088e7ed 136 FUNC GLOBAL DEFAULT 12 timer_del │ │ │ │ + 23211: 0088e7f5 136 FUNC GLOBAL DEFAULT 12 timer_del │ │ │ │ 23212: 012ab25c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_WRITE_EVENT │ │ │ │ 23213: 006139b5 38 FUNC GLOBAL DEFAULT 12 helper_vfp_maxnumh │ │ │ │ 23214: 012acaf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_MULTICAST_EVENT │ │ │ │ 23215: 0130362a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_ADD_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 23216: 013026c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_TRANSFER_DATA_DSTATE │ │ │ │ 23217: 01303860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_GROUPS_DSTATE │ │ │ │ 23218: 013017ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_READL_UNKNOWN_DSTATE │ │ │ │ - 23219: 007e8ca9 120 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_accept_input │ │ │ │ + 23219: 007e8cb1 120 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_accept_input │ │ │ │ 23220: 005cf67d 26 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_noexc │ │ │ │ - 23221: 0084a171 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation │ │ │ │ + 23221: 0084a179 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation │ │ │ │ 23222: 00580e0d 148 FUNC GLOBAL DEFAULT 12 qmp_stop │ │ │ │ 23223: 012b488c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_UNREGISTER_EVENT │ │ │ │ 23224: 002df041 8 FUNC GLOBAL DEFAULT 12 palette_size │ │ │ │ - 23225: 0072ee69 4 FUNC GLOBAL DEFAULT 12 device_is_in_reset │ │ │ │ + 23225: 0072ee71 4 FUNC GLOBAL DEFAULT 12 device_is_in_reset │ │ │ │ 23226: 0050faf1 24 FUNC GLOBAL DEFAULT 12 audiodev_to_audsettings │ │ │ │ 23227: 01301800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_DSTATE │ │ │ │ 23228: 0060eaad 184 FUNC GLOBAL DEFAULT 12 helper_neon_uqrshl_b │ │ │ │ 23229: 012b1364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_SEND_EVENT │ │ │ │ 23230: 002c7141 24 FUNC GLOBAL DEFAULT 12 graphic_hw_text_update │ │ │ │ 23231: 0055dc3d 8 FUNC GLOBAL DEFAULT 12 migration_rp_kick │ │ │ │ - 23232: 0074dff5 12 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_free │ │ │ │ + 23232: 0074dffd 12 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_free │ │ │ │ 23233: 0130252c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_DATA_READ_DSTATE │ │ │ │ 23234: 004e70d1 108 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readb │ │ │ │ 23235: 0060ed81 316 FUNC GLOBAL DEFAULT 12 helper_neon_uqrshl_d │ │ │ │ 23236: 006139dd 4 FUNC GLOBAL DEFAULT 12 helper_vfp_maxnums │ │ │ │ 23237: 013016ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_MGMT_DSTATE │ │ │ │ 23238: 012a36f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BACKUP_DO_COW_ENTER_EVENT │ │ │ │ 23239: 012b235c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_CRQ_COMPLETE_RESULT_EVENT │ │ │ │ 23240: 012b01f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_SIMPLEQUEUE_EVENT │ │ │ │ 23241: 01302d5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CPR_FIND_DEVICE_DSTATE │ │ │ │ - 23242: 0073c071 176 FUNC GLOBAL DEFAULT 12 qemu_get_buffer │ │ │ │ + 23242: 0073c079 176 FUNC GLOBAL DEFAULT 12 qemu_get_buffer │ │ │ │ 23243: 0120b490 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_ud │ │ │ │ 23244: 0060ec0d 184 FUNC GLOBAL DEFAULT 12 helper_neon_uqrshl_h │ │ │ │ - 23245: 0081b57d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper │ │ │ │ + 23245: 0081b585 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper │ │ │ │ 23246: 0120b8b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_uf │ │ │ │ 23247: 005dfc15 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxb_mmu │ │ │ │ 23248: 002e53e1 132 FUNC GLOBAL DEFAULT 12 vnc_start_worker_thread │ │ │ │ 23249: 01302e42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_SUB_DEVICE_ID_DSTATE │ │ │ │ 23250: 012a952c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_COMPLETE_IRQ_EVENT │ │ │ │ 23251: 012b6aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_RDMA_LISTEN_EVENT │ │ │ │ 23252: 0120b6a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_uh │ │ │ │ - 23253: 00885845 6 FUNC GLOBAL DEFAULT 12 qht_lookup │ │ │ │ + 23253: 0088584d 6 FUNC GLOBAL DEFAULT 12 qht_lookup │ │ │ │ 23254: 004e71a9 108 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readl │ │ │ │ 23255: 012ae004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRSTS_READONLY_EVENT │ │ │ │ 23256: 012aa74c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_MMR_DOORBELL_EVENT │ │ │ │ 23257: 012a986c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_WRITE_EVENT │ │ │ │ - 23258: 0089ddad 6 FUNC GLOBAL DEFAULT 12 xen_set_pci_link_route │ │ │ │ - 23259: 0087cddd 620 FUNC GLOBAL DEFAULT 12 divs256 │ │ │ │ + 23258: 0089ddb5 6 FUNC GLOBAL DEFAULT 12 xen_set_pci_link_route │ │ │ │ + 23259: 0087cde5 620 FUNC GLOBAL DEFAULT 12 divs256 │ │ │ │ 23260: 012baa30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_EXIT_PRECONFIG_EVENT │ │ │ │ 23261: 002b7639 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64_scalbn │ │ │ │ 23262: 00305f11 920 FUNC GLOBAL DEFAULT 12 acpi_build_hest │ │ │ │ 23263: 00446d05 6 FUNC GLOBAL DEFAULT 12 pci_bridge_get_sec_bus │ │ │ │ 23264: 0033b335 488 FUNC GLOBAL DEFAULT 12 cxl_component_create_dvsec │ │ │ │ 23265: 01302778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_DATA_RUN_DSTATE │ │ │ │ 23266: 002c9d65 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_backing_width │ │ │ │ 23267: 006139b1 4 FUNC GLOBAL DEFAULT 12 helper_vfp_minnumd │ │ │ │ - 23268: 008496f1 132 FUNC GLOBAL DEFAULT 12 visit_type_WatchdogAction │ │ │ │ + 23268: 008496f9 132 FUNC GLOBAL DEFAULT 12 visit_type_WatchdogAction │ │ │ │ 23269: 0060ecc5 186 FUNC GLOBAL DEFAULT 12 helper_neon_uqrshl_s │ │ │ │ 23270: 012b54e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DETACH_ENDPOINT_FROM_DOMAIN_EVENT │ │ │ │ - 23271: 00a64778 24 OBJECT GLOBAL DEFAULT 14 clone_arg_none │ │ │ │ + 23271: 00a64790 24 OBJECT GLOBAL DEFAULT 14 clone_arg_none │ │ │ │ 23272: 013015b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_TLBI_NSNH_DSTATE │ │ │ │ 23273: 012aafdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_UPDATE_EVENT │ │ │ │ 23274: 012b25fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_SQID_EVENT │ │ │ │ - 23275: 00779331 1216 FUNC GLOBAL DEFAULT 12 nbd_receive_reply │ │ │ │ + 23275: 00779339 1216 FUNC GLOBAL DEFAULT 12 nbd_receive_reply │ │ │ │ 23276: 00613985 38 FUNC GLOBAL DEFAULT 12 helper_vfp_minnumh │ │ │ │ 23277: 012ab3fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCUIO_READ_EVENT │ │ │ │ 23278: 01217250 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_maxnumd │ │ │ │ 23279: 012aff18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_DEVICE_RESET_EVENT │ │ │ │ 23280: 004e713d 108 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readw │ │ │ │ 23281: 005e3b85 164 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgq_le_mmu │ │ │ │ 23282: 004b35c5 220 FUNC GLOBAL DEFAULT 12 usb_packet_check_state │ │ │ │ 23283: 0052fe31 30 FUNC GLOBAL DEFAULT 12 memory_region_writeback │ │ │ │ - 23284: 00872e3d 304 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_flat_confused │ │ │ │ + 23284: 00872e45 304 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_flat_confused │ │ │ │ 23285: 01217358 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_maxnumh │ │ │ │ 23286: 00536ad5 14 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_migratable │ │ │ │ 23287: 012a8aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HID_KBD_QUEUE_EMPTY_EVENT │ │ │ │ 23288: 01302e28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_READ_DSTATE │ │ │ │ 23289: 01301b6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_BLOCKED_DSTATE │ │ │ │ 23290: 01302cfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_DIRECTION_DSTATE │ │ │ │ 23291: 012b7328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_SEND_HOST_PAGE_EVENT │ │ │ │ @@ -23301,59 +23301,59 @@ │ │ │ │ 23297: 012b01d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_CLEARQUEUE_EVENT │ │ │ │ 23298: 00295de1 124 FUNC GLOBAL DEFAULT 12 list_cpus │ │ │ │ 23299: 013030e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_DISCARD_SEND_RANGE_DSTATE │ │ │ │ 23300: 006139ad 4 FUNC GLOBAL DEFAULT 12 helper_vfp_minnums │ │ │ │ 23301: 013011b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_BUF_DSTATE │ │ │ │ 23302: 004db0a9 160 FUNC GLOBAL DEFAULT 12 vfio_device_hiod_create_and_realize │ │ │ │ 23303: 01301f2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MISC_UPDATE_IRQ_RAISE_DSTATE │ │ │ │ - 23304: 008081cd 132 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugEvent │ │ │ │ + 23304: 008081d5 132 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugEvent │ │ │ │ 23305: 01301ed4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SNVS_WRITE_DSTATE │ │ │ │ 23306: 012a8900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_SECTOR_WRITE_EVENT │ │ │ │ 23307: 012172d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_maxnums │ │ │ │ 23308: 012aa03c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_ENABLE_EVENT │ │ │ │ 23309: 012ba0ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_ROMS_EVENT │ │ │ │ 23310: 011eafe8 132 OBJECT GLOBAL DEFAULT 24 helper_info_wfe │ │ │ │ 23311: 002f0de1 68 FUNC GLOBAL DEFAULT 12 v9fs_name_to_path │ │ │ │ 23312: 002efa51 4 FUNC GLOBAL DEFAULT 12 notsup_listxattr │ │ │ │ 23313: 012ac5d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_S_RESET_EVENT │ │ │ │ 23314: 003301bd 124 FUNC GLOBAL DEFAULT 12 hmp_balloon │ │ │ │ - 23315: 00786e6d 1272 FUNC GLOBAL DEFAULT 12 commit_start │ │ │ │ + 23315: 00786e75 1272 FUNC GLOBAL DEFAULT 12 commit_start │ │ │ │ 23316: 012b0bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_NO_CMD_EVENT │ │ │ │ 23317: 011eaf64 132 OBJECT GLOBAL DEFAULT 24 helper_info_wfi │ │ │ │ 23318: 012a99bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_PMR_WRITE_EVENT │ │ │ │ - 23319: 0084c199 192 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress │ │ │ │ - 23320: 00733129 8 FUNC GLOBAL DEFAULT 12 object_class_get_name │ │ │ │ - 23321: 007fb9e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfo │ │ │ │ + 23319: 0084c1a1 192 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress │ │ │ │ + 23320: 00733131 8 FUNC GLOBAL DEFAULT 12 object_class_get_name │ │ │ │ + 23321: 007fb9f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfo │ │ │ │ 23322: 012b09f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_SENSE_LEN_EVENT │ │ │ │ 23323: 01302712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_ICCS_DSTATE │ │ │ │ 23324: 013034be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_RESET_DSTATE │ │ │ │ 23325: 003004f9 2 FUNC GLOBAL DEFAULT 12 legacy_acpi_cpu_hotplug_init │ │ │ │ - 23326: 006e2911 188 FUNC GLOBAL DEFAULT 12 helper_mve_vpsel │ │ │ │ + 23326: 006e2919 188 FUNC GLOBAL DEFAULT 12 helper_mve_vpsel │ │ │ │ 23327: 012ac988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_WOL_READ_EVENT │ │ │ │ 23328: 01302832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_SGL_OVERFLOW_DSTATE │ │ │ │ 23329: 01301360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_RESULT_DSTATE │ │ │ │ - 23330: 0077c335 56 FUNC GLOBAL DEFAULT 12 block_acct_idle_time_ns │ │ │ │ + 23330: 0077c33d 56 FUNC GLOBAL DEFAULT 12 block_acct_idle_time_ns │ │ │ │ 23331: 01302ee2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_MAP_DSTATE │ │ │ │ 23332: 012aad2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_WRITE_REG_EVENT │ │ │ │ 23333: 012170c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_minnumd │ │ │ │ 23334: 00383129 90 FUNC GLOBAL DEFAULT 12 i2c_schedule_pending_master │ │ │ │ 23335: 011f66f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcadd270b │ │ │ │ 23336: 012a723c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_CTRL_WRITE_EVENT │ │ │ │ 23337: 0053ca81 124 FUNC GLOBAL DEFAULT 12 ram_block_uncoordinated_discard_disable │ │ │ │ 23338: 01302bce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_CHILD_DETACH_DSTATE │ │ │ │ 23339: 01301b60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_END_SOURCE_READ_DSTATE │ │ │ │ 23340: 012a31c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DMA_MAP_FLUSH_EVENT │ │ │ │ 23341: 012171cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_minnumh │ │ │ │ 23342: 012b5a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_LOOP_EVENT │ │ │ │ - 23343: 00884199 4 FUNC GLOBAL DEFAULT 12 qemu_log_trylock │ │ │ │ - 23344: 00760d1d 32 FUNC GLOBAL DEFAULT 12 os_set_line_buffering │ │ │ │ + 23343: 008841a1 4 FUNC GLOBAL DEFAULT 12 qemu_log_trylock │ │ │ │ + 23344: 00760d25 32 FUNC GLOBAL DEFAULT 12 os_set_line_buffering │ │ │ │ 23345: 012a7dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_SET_IRQ_LOWER_EVENT │ │ │ │ 23346: 002b74b9 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16_scalbn │ │ │ │ 23347: 011f6670 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcadd270h │ │ │ │ - 23348: 00876735 124 FUNC GLOBAL DEFAULT 12 fdmon_poll_downgrade │ │ │ │ + 23348: 0087673d 124 FUNC GLOBAL DEFAULT 12 fdmon_poll_downgrade │ │ │ │ 23349: 012aa92c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LED_CHANGE_INTENSITY_EVENT │ │ │ │ 23350: 005eeb4d 10 FUNC GLOBAL DEFAULT 12 common_semi_sys_exit_is_extended │ │ │ │ 23351: 012a4330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_LOOP_EVENT │ │ │ │ 23352: 012a2a10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_CHECKSUM_INVALID_EVENT │ │ │ │ 23353: 012b231c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_PREPARE_TO_SUSPEND_EVENT │ │ │ │ 23354: 005cc6c5 48 FUNC GLOBAL DEFAULT 12 tcg_gen_rotls_vec │ │ │ │ 23355: 012a49b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_REQUEST_EVENT │ │ │ │ @@ -23364,18 +23364,18 @@ │ │ │ │ 23360: 012ae1b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQ_EVENT │ │ │ │ 23361: 00659fb5 46 FUNC GLOBAL DEFAULT 12 smmu_find_sdev │ │ │ │ 23362: 01303088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 23363: 0058ecbd 8 FUNC GLOBAL DEFAULT 12 packet_destroy_partial │ │ │ │ 23364: 01217148 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_minnums │ │ │ │ 23365: 005e4565 202 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxq_le_mmu │ │ │ │ 23366: 012a40e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_EXTENTS_EVENT │ │ │ │ - 23367: 0085d019 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptions │ │ │ │ + 23367: 0085d021 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptions │ │ │ │ 23368: 01302eaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_GET_INFO_DSTATE │ │ │ │ 23369: 00308301 1024 FUNC GLOBAL DEFAULT 12 build_append_pcihp_slots │ │ │ │ - 23370: 007e5de1 388 FUNC GLOBAL DEFAULT 12 bdrv_create │ │ │ │ + 23370: 007e5de9 388 FUNC GLOBAL DEFAULT 12 bdrv_create │ │ │ │ 23371: 01302170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_WRITE_UNKNOWN_DSTATE │ │ │ │ 23372: 011f65ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcadd270w │ │ │ │ 23373: 0052d929 20 FUNC GLOBAL DEFAULT 12 memory_region_is_protected │ │ │ │ 23374: 012bb64c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VNC_EVENT │ │ │ │ 23375: 011e4aa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_st_i128 │ │ │ │ 23376: 012ba1fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_NUMA_NODE_EVENT │ │ │ │ 23377: 012accd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_WRN_RX_DESC_MODES_NOT_SUPP_EVENT │ │ │ │ @@ -23387,19 +23387,19 @@ │ │ │ │ 23383: 01178b44 12 OBJECT GLOBAL DEFAULT 21 HmatLBMemoryHierarchy_lookup │ │ │ │ 23384: 012b0ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_COMPLETE_NOIRQ_EVENT │ │ │ │ 23385: 012b478c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_START_EVENT │ │ │ │ 23386: 005b8c8d 48 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i64 │ │ │ │ 23387: 0051275d 280 FUNC GLOBAL DEFAULT 12 hmp_ringbuf_read │ │ │ │ 23388: 002bac79 192 FUNC GLOBAL DEFAULT 12 float128_to_uint32_round_to_zero │ │ │ │ 23389: 0030c651 100 FUNC GLOBAL DEFAULT 12 audio_register_model_with_cb │ │ │ │ - 23390: 007fc259 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStrList │ │ │ │ + 23390: 007fc261 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStrList │ │ │ │ 23391: 01301a36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_NOLIST_DSTATE │ │ │ │ 23392: 012f11fc 1 OBJECT GLOBAL DEFAULT 25 use_neon_instructions │ │ │ │ 23393: 012a6470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_CHIP_ERASE_INVALID_EVENT │ │ │ │ - 23394: 008441d5 68 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties_members │ │ │ │ + 23394: 008441dd 68 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties_members │ │ │ │ 23395: 012ba60c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CALC_DIRTY_RATE_EVENT │ │ │ │ 23396: 00421d69 4 FUNC GLOBAL DEFAULT 12 world_rocker │ │ │ │ 23397: 00437a65 576 FUNC GLOBAL DEFAULT 12 nvme_dif_mangle_mdata │ │ │ │ 23398: 01303e30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN32_MAP_ALLOC_DSTATE │ │ │ │ 23399: 01302f62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_CONFIG_DSTATE │ │ │ │ 23400: 00599b11 64 FUNC GLOBAL DEFAULT 12 replay_has_interrupt │ │ │ │ 23401: 0033bfc9 252 FUNC GLOBAL DEFAULT 12 cxl_device_register_init_swcci │ │ │ │ @@ -23408,42 +23408,42 @@ │ │ │ │ 23404: 011d1640 36 OBJECT GLOBAL DEFAULT 24 qemu_numa_opts │ │ │ │ 23405: 012b3a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_WRITE_EVENT │ │ │ │ 23406: 0130322c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_LOOP_DSTATE │ │ │ │ 23407: 011de92c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg8 │ │ │ │ 23408: 0032d321 62 FUNC GLOBAL DEFAULT 12 load_uimage │ │ │ │ 23409: 012b1424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_LOCK_EVENT │ │ │ │ 23410: 012a783c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CREATE_GUEST_PRIMARY_REST_EVENT │ │ │ │ - 23411: 0082a9a5 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions │ │ │ │ - 23412: 006f6531 112 FUNC GLOBAL DEFAULT 12 helper_gvec_cle0_b │ │ │ │ + 23411: 0082a9ad 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions │ │ │ │ + 23412: 006f6539 112 FUNC GLOBAL DEFAULT 12 helper_gvec_cle0_b │ │ │ │ 23413: 01300dac 4 OBJECT GLOBAL DEFAULT 25 cpu_exclusive_addr │ │ │ │ 23414: 012af174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_READ_EVENT │ │ │ │ 23415: 01301216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_PREFILL_DSTATE │ │ │ │ 23416: 013013cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_READONLY_DSTATE │ │ │ │ 23417: 01303300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANNOUNCE_TIMER_DEL_DSTATE │ │ │ │ 23418: 012b4b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_EVENT │ │ │ │ 23419: 012ba18c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_HV_BALLOON_STATUS_REPORT_EVENT │ │ │ │ 23420: 01302d60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_ALLOC_IOAS_DSTATE │ │ │ │ 23421: 012ba1dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BALLOON_EVENT │ │ │ │ 23422: 012acba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_OVERFLOW_EVENT │ │ │ │ 23423: 011e01ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub8 │ │ │ │ - 23424: 006f6759 112 FUNC GLOBAL DEFAULT 12 helper_gvec_cle0_h │ │ │ │ + 23424: 006f6761 112 FUNC GLOBAL DEFAULT 12 helper_gvec_cle0_h │ │ │ │ 23425: 0038f179 180 FUNC GLOBAL DEFAULT 12 pmbus_page_config │ │ │ │ - 23426: 0081938d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBus │ │ │ │ - 23427: 0087f055 8 FUNC GLOBAL DEFAULT 12 info_vreport │ │ │ │ + 23426: 00819395 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBus │ │ │ │ + 23427: 0087f05d 8 FUNC GLOBAL DEFAULT 12 info_vreport │ │ │ │ 23428: 01301630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CTRL_DSTATE │ │ │ │ - 23429: 007823fd 72 FUNC GLOBAL DEFAULT 12 blk_aio_pdiscard │ │ │ │ + 23429: 00782405 72 FUNC GLOBAL DEFAULT 12 blk_aio_pdiscard │ │ │ │ 23430: 012b18a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_TX_REQUEST_EVENT │ │ │ │ 23431: 012aea54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VERIFY_EVENT │ │ │ │ 23432: 00313bf5 324 FUNC GLOBAL DEFAULT 12 lm4549_init │ │ │ │ 23433: 002bbc35 10 FUNC GLOBAL DEFAULT 12 int32_to_float32_scalbn │ │ │ │ - 23434: 0071f4f5 124 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier │ │ │ │ + 23434: 0071f4fd 124 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier │ │ │ │ 23435: 01302eb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_RECV_HDR_DSTATE │ │ │ │ 23436: 012b7828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_RUN_EVENT │ │ │ │ 23437: 01300dfe 1 OBJECT GLOBAL DEFAULT 25 kvm_resamplefds_allowed │ │ │ │ - 23438: 0089e149 76 FUNC GLOBAL DEFAULT 12 qmp_query_s390x_cpu_polarization │ │ │ │ + 23438: 0089e151 76 FUNC GLOBAL DEFAULT 12 qmp_query_s390x_cpu_polarization │ │ │ │ 23439: 012b991c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_ADD_EVENT │ │ │ │ 23440: 012ac598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_SUSPENDED_EVENT │ │ │ │ 23441: 012a30a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_FLUSH_EVENT │ │ │ │ 23442: 0130365e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_FINALIZE_DSTATE │ │ │ │ 23443: 01302284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_DSTATE │ │ │ │ 23444: 003baa21 12 FUNC GLOBAL DEFAULT 12 led_set_state │ │ │ │ 23445: 012b3c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_EXIT_EVENT │ │ │ │ @@ -23453,17 +23453,17 @@ │ │ │ │ 23449: 0041f769 4 FUNC GLOBAL DEFAULT 12 desc_ring_get_head │ │ │ │ 23450: 01302460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_DATA_CB_DSTATE │ │ │ │ 23451: 012a3c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_PENDING_EVENT │ │ │ │ 23452: 002f8ee1 58 FUNC GLOBAL DEFAULT 12 crs_range_insert │ │ │ │ 23453: 0043fec9 48 FUNC GLOBAL DEFAULT 12 msix_clr_pending │ │ │ │ 23454: 012b1854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SEQUENCER_STOP_REQUESTED_EVENT │ │ │ │ 23455: 0032b095 116 FUNC GLOBAL DEFAULT 12 cpu_asidx_from_attrs │ │ │ │ - 23456: 0078cf85 132 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_begin_single │ │ │ │ - 23457: 00830fdd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_usb │ │ │ │ - 23458: 00760d3d 96 FUNC GLOBAL DEFAULT 12 os_mlock │ │ │ │ + 23456: 0078cf8d 132 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_begin_single │ │ │ │ + 23457: 00830fe5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_usb │ │ │ │ + 23458: 00760d45 96 FUNC GLOBAL DEFAULT 12 os_mlock │ │ │ │ 23459: 012b74c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DISCARD_RANGE_EVENT │ │ │ │ 23460: 002fbc45 92 FUNC GLOBAL DEFAULT 12 aml_varpackage │ │ │ │ 23461: 01301e90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_FORWARD_EXTI_DSTATE │ │ │ │ 23462: 011f3994 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vbrsrb │ │ │ │ 23463: 013038a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CLIENT_MIGRATE_INFO_DSTATE │ │ │ │ 23464: 00613f49 4 FUNC GLOBAL DEFAULT 12 helper_vfp_fcvtds │ │ │ │ 23465: 011e9410 132 OBJECT GLOBAL DEFAULT 24 helper_info_rebuild_hflags_m32_newel │ │ │ │ @@ -23474,45 +23474,45 @@ │ │ │ │ 23470: 012ac568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_SET_MULTICAST_EVENT │ │ │ │ 23471: 01301d10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DSTATE │ │ │ │ 23472: 0061361d 584 FUNC GLOBAL DEFAULT 12 vfp_set_fpcr_to_host │ │ │ │ 23473: 005e4e45 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchq_be_mmu │ │ │ │ 23474: 011f3910 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vbrsrh │ │ │ │ 23475: 013016b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_SIZE_DSTATE │ │ │ │ 23476: 012b3054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_INTERFACE_EVENT │ │ │ │ - 23477: 007fca8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQuorum │ │ │ │ + 23477: 007fca95 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQuorum │ │ │ │ 23478: 005399e9 424 FUNC GLOBAL DEFAULT 12 address_space_ldub │ │ │ │ 23479: 00615749 4 FUNC GLOBAL DEFAULT 12 helper_vfp_get_fpscr │ │ │ │ 23480: 012a3720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_ITERATION_DONE_EVENT │ │ │ │ 23481: 01302620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_PARITY_SENSE_CHANGED_DSTATE │ │ │ │ 23482: 01206084 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_cle0_h │ │ │ │ 23483: 012a43d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_MAGIC_EVENT │ │ │ │ - 23484: 006dff61 74 FUNC GLOBAL DEFAULT 12 helper_mve_vmovnbb │ │ │ │ + 23484: 006dff69 74 FUNC GLOBAL DEFAULT 12 helper_mve_vmovnbb │ │ │ │ 23485: 011da73c 4 OBJECT GLOBAL DEFAULT 24 panic_action │ │ │ │ - 23486: 0080f801 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_create_arg_members │ │ │ │ + 23486: 0080f809 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_create_arg_members │ │ │ │ 23487: 01302176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_WRITE_DATA_DSTATE │ │ │ │ - 23488: 006e4889 372 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul0h │ │ │ │ - 23489: 007fb6dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLimitsInfo │ │ │ │ + 23488: 006e4891 372 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul0h │ │ │ │ + 23489: 007fb6e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLimitsInfo │ │ │ │ 23490: 012ba14c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMORY_DEVICES_EVENT │ │ │ │ 23491: 01302f42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_ALLOC_ELEMENT_DSTATE │ │ │ │ - 23492: 006dffad 104 FUNC GLOBAL DEFAULT 12 helper_mve_vmovnbh │ │ │ │ + 23492: 006dffb5 104 FUNC GLOBAL DEFAULT 12 helper_mve_vmovnbh │ │ │ │ 23493: 013029e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_OVERFLOW_INTERRUPT_DSTATE │ │ │ │ 23494: 01303910 8 OBJECT GLOBAL DEFAULT 25 clock_start │ │ │ │ - 23495: 00811049 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_cancelled │ │ │ │ - 23496: 00884c61 456 FUNC GLOBAL DEFAULT 12 qdist_pr_plain │ │ │ │ - 23497: 006e9bbd 90 FUNC GLOBAL DEFAULT 12 helper_usat16 │ │ │ │ - 23498: 0089fc59 16 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode_members │ │ │ │ - 23499: 0074f25d 46 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_new_client │ │ │ │ + 23495: 00811051 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_cancelled │ │ │ │ + 23496: 00884c69 456 FUNC GLOBAL DEFAULT 12 qdist_pr_plain │ │ │ │ + 23497: 006e9bc5 90 FUNC GLOBAL DEFAULT 12 helper_usat16 │ │ │ │ + 23498: 0089fc61 16 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode_members │ │ │ │ + 23499: 0074f265 46 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_new_client │ │ │ │ 23500: 0130355c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_REOPEN_DSTATE │ │ │ │ 23501: 012b1c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_INVALID_TN_CMP_EVENT │ │ │ │ 23502: 012b7878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_END_EVENT │ │ │ │ 23503: 011f388c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vbrsrw │ │ │ │ 23504: 002ea5a9 56 FUNC GLOBAL DEFAULT 12 gdb_handled_syscall │ │ │ │ 23505: 005c9811 132 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i32 │ │ │ │ 23506: 012b5878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_FEATURES_EVENT │ │ │ │ - 23507: 006e49fd 332 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul0s │ │ │ │ + 23507: 006e4a05 332 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul0s │ │ │ │ 23508: 01303442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_POINTER_EVENT_DSTATE │ │ │ │ 23509: 012a30b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_RESTART_COROUTINE_EVENT │ │ │ │ 23510: 012b9da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_JOBS_EVENT │ │ │ │ 23511: 00539b91 58 FUNC GLOBAL DEFAULT 12 address_space_lduw │ │ │ │ 23512: 013032ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_TCP_INFO_DSTATE │ │ │ │ 23513: 00587dfd 24 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_be │ │ │ │ 23514: 005e1921 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_be │ │ │ │ @@ -23520,16 +23520,16 @@ │ │ │ │ 23516: 012bb1b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_PCI_EVENT │ │ │ │ 23517: 0041edc5 956 FUNC GLOBAL DEFAULT 12 rx_produce │ │ │ │ 23518: 0120f690 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_high_u8 │ │ │ │ 23519: 013018e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_WRITE_DSTATE │ │ │ │ 23520: 013020ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_RXDMA_WRITE_DSTATE │ │ │ │ 23521: 005d1659 152 FUNC GLOBAL DEFAULT 12 helper_gvec_shr64i │ │ │ │ 23522: 0033374d 116 FUNC GLOBAL DEFAULT 12 device_is_dynamic_sysbus │ │ │ │ - 23523: 0080f859 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS │ │ │ │ - 23524: 007307e9 112 FUNC GLOBAL DEFAULT 12 qemu_irq_invert │ │ │ │ + 23523: 0080f861 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS │ │ │ │ + 23524: 007307f1 112 FUNC GLOBAL DEFAULT 12 qemu_irq_invert │ │ │ │ 23525: 0060d919 182 FUNC GLOBAL DEFAULT 12 helper_neon_sqshl_b │ │ │ │ 23526: 0130381e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_STATUS_DSTATE │ │ │ │ 23527: 012a935c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_ESB_READ_EVENT │ │ │ │ 23528: 0044cec1 132 FUNC GLOBAL DEFAULT 12 pcie_aer_root_write_config │ │ │ │ 23529: 0060dea9 310 FUNC GLOBAL DEFAULT 12 helper_neon_sqshl_d │ │ │ │ 23530: 012bc02c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_CANCEL_AIO_EVENT │ │ │ │ 23531: 011787b8 12 OBJECT GLOBAL DEFAULT 21 QCryptoAkCipherKeyType_lookup │ │ │ │ @@ -23543,15 +23543,15 @@ │ │ │ │ 23539: 012b0a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_UPDATE_IRQ_MSI_EVENT │ │ │ │ 23540: 01302cb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_STATE_DSTATE │ │ │ │ 23541: 012bae78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRACE_EVENT_SET_STATE_EVENT │ │ │ │ 23542: 005d1eed 156 FUNC GLOBAL DEFAULT 12 helper_gvec_shr64v │ │ │ │ 23543: 002cd5d5 316 FUNC GLOBAL DEFAULT 12 qemu_pixman_image_new_shareable │ │ │ │ 23544: 002c5ca5 184 FUNC GLOBAL DEFAULT 12 hmp_info_qom_tree │ │ │ │ 23545: 01303434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_IO_ERROR_DSTATE │ │ │ │ - 23546: 009fa984 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_8_len │ │ │ │ + 23546: 009fa99c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_8_len │ │ │ │ 23547: 00509e59 44 FUNC GLOBAL DEFAULT 12 xen_ram_addr_from_mapcache │ │ │ │ 23548: 013029da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_READ_DSTATE │ │ │ │ 23549: 0055db6d 144 FUNC GLOBAL DEFAULT 12 qmp_migrate_continue │ │ │ │ 23550: 01301d3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_IOPORT_WRITE_DSTATE │ │ │ │ 23551: 0130366a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_CANCEL_DSTATE │ │ │ │ 23552: 005276e9 12 FUNC GLOBAL DEFAULT 12 portio_list_set_flush_coalesced │ │ │ │ 23553: 0051a4b9 224 FUNC GLOBAL DEFAULT 12 hmp_block_stream │ │ │ │ @@ -23560,237 +23560,237 @@ │ │ │ │ 23556: 0120aac4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_frsqrte_rpres_s │ │ │ │ 23557: 0053c21d 180 FUNC GLOBAL DEFAULT 12 qemu_ram_foreach_block │ │ │ │ 23558: 0060dd09 180 FUNC GLOBAL DEFAULT 12 helper_neon_sqshl_s │ │ │ │ 23559: 011edf58 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpneb │ │ │ │ 23560: 012acc08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_RXBUFS_EVENT │ │ │ │ 23561: 01302f80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_DSTATE │ │ │ │ 23562: 005e1759 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_be │ │ │ │ - 23563: 0088d861 64 FUNC GLOBAL DEFAULT 12 qemu_coroutine_self │ │ │ │ + 23563: 0088d869 64 FUNC GLOBAL DEFAULT 12 qemu_coroutine_self │ │ │ │ 23564: 005e042d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_le_mmu │ │ │ │ - 23565: 007e4cfd 380 FUNC GLOBAL DEFAULT 12 bdrv_debug_event │ │ │ │ + 23565: 007e4d05 380 FUNC GLOBAL DEFAULT 12 bdrv_debug_event │ │ │ │ 23566: 0059ad79 20 FUNC GLOBAL DEFAULT 12 replay_mutex_locked │ │ │ │ 23567: 01302a08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_READL_DSTATE │ │ │ │ 23568: 012bb14c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_SYNC_CONFIG_EVENT │ │ │ │ 23569: 00448d51 182 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_exit │ │ │ │ 23570: 013028fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_TX_DSTATE │ │ │ │ - 23571: 0089bd35 644 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_gen │ │ │ │ + 23571: 0089bd3d 644 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_gen │ │ │ │ 23572: 011eded4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpneh │ │ │ │ 23573: 01303526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CLOSE_TRAY_DSTATE │ │ │ │ 23574: 005e50b5 242 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminq_be_mmu │ │ │ │ 23575: 012b1118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSE_BAD_EVENT │ │ │ │ 23576: 0058e7b1 56 FUNC GLOBAL DEFAULT 12 colo_compare_cleanup │ │ │ │ 23577: 0130285c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSED_LBA_DSTATE │ │ │ │ 23578: 013014a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SETATTR_DSTATE │ │ │ │ 23579: 012a287c 52 OBJECT GLOBAL DEFAULT 24 monitor_trace_events │ │ │ │ - 23580: 0073667d 116 FUNC GLOBAL DEFAULT 12 object_property_add_tm │ │ │ │ + 23580: 00736685 116 FUNC GLOBAL DEFAULT 12 object_property_add_tm │ │ │ │ 23581: 011ddabc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr64i │ │ │ │ 23582: 012ab2fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_SET_COUNTER_EVENT │ │ │ │ 23583: 0130135e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_SOURCE_ATTACH_DSTATE │ │ │ │ 23584: 012a4420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_STARTTLS_NEW_CLIENT_EVENT │ │ │ │ - 23585: 006e50dd 368 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul270h │ │ │ │ + 23585: 006e50e5 368 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul270h │ │ │ │ 23586: 005199dd 284 FUNC GLOBAL DEFAULT 12 hmp_drive_mirror │ │ │ │ 23587: 00541cd1 148 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler_prio_full │ │ │ │ 23588: 011e9620 132 OBJECT GLOBAL DEFAULT 24 helper_info_sxtb16 │ │ │ │ 23589: 012a928c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_END_ENQUEUE_EVENT │ │ │ │ 23590: 01302a22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_GET_VERSION_DSTATE │ │ │ │ 23591: 00600f89 4 FUNC GLOBAL DEFAULT 12 arm_gt_htimer_cb │ │ │ │ 23592: 01301e12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CLEAR_RESET_BIT_DSTATE │ │ │ │ 23593: 011ede50 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpnew │ │ │ │ 23594: 01302da2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_END_DSTATE │ │ │ │ 23595: 0041bc85 6 FUNC GLOBAL DEFAULT 12 vhost_net_get_config │ │ │ │ 23596: 011dd27c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr64v │ │ │ │ - 23597: 0076a05d 94 FUNC GLOBAL DEFAULT 12 bdrv_reopen │ │ │ │ + 23597: 0076a065 94 FUNC GLOBAL DEFAULT 12 bdrv_reopen │ │ │ │ 23598: 0130326c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_DSTATE │ │ │ │ - 23599: 006e524d 344 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul270s │ │ │ │ - 23600: 007e8909 22 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write_all │ │ │ │ + 23599: 006e5255 344 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul270s │ │ │ │ + 23600: 007e8911 22 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write_all │ │ │ │ 23601: 013013f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_GO_START_DSTATE │ │ │ │ 23602: 013021f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP4_DSTATE │ │ │ │ - 23603: 0081c645 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VSERPORT_CHANGE_arg_members │ │ │ │ + 23603: 0081c64d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VSERPORT_CHANGE_arg_members │ │ │ │ 23604: 012aa1ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_UPDATE_IRQ_EVENT │ │ │ │ 23605: 013034cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_TRANSITIONAL_FUNCTION_DSTATE │ │ │ │ 23606: 012a8ccc 1088 OBJECT GLOBAL DEFAULT 24 hw_intc_trace_events │ │ │ │ 23607: 0061461d 54 FUNC GLOBAL DEFAULT 12 helper_vfp_uhtos_round_to_nearest │ │ │ │ - 23608: 007fad3d 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_change_medium │ │ │ │ + 23608: 007fad45 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_change_medium │ │ │ │ 23609: 00336919 8 FUNC GLOBAL DEFAULT 12 qdev_get_bus_hotplug_handler │ │ │ │ 23610: 0120a200 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fadd_b16 │ │ │ │ 23611: 005cbe91 102 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_vec │ │ │ │ - 23612: 0077af11 264 FUNC GLOBAL DEFAULT 12 scsi_sense_from_host_status │ │ │ │ + 23612: 0077af19 264 FUNC GLOBAL DEFAULT 12 scsi_sense_from_host_status │ │ │ │ 23613: 01302350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_LARGE_DSTATE │ │ │ │ 23614: 01303516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_SET_IO_THROTTLE_DSTATE │ │ │ │ 23615: 00589a39 186 FUNC GLOBAL DEFAULT 12 qemu_net_queue_append_iov │ │ │ │ 23616: 01302c80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_LOOP_STOP_IDLE_DSTATE │ │ │ │ 23617: 012ad3e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RCTL_EVENT │ │ │ │ - 23618: 0081ee79 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_version │ │ │ │ - 23619: 00723511 136 FUNC GLOBAL DEFAULT 12 qmp_find_virtio_device │ │ │ │ - 23620: 0082d6ad 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo │ │ │ │ + 23618: 0081ee81 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_version │ │ │ │ + 23619: 00723519 136 FUNC GLOBAL DEFAULT 12 qmp_find_virtio_device │ │ │ │ + 23620: 0082d6b5 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo │ │ │ │ 23621: 012b7af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FILTER_REWRITER_PKT_INFO_EVENT │ │ │ │ - 23622: 0087d619 320 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear_atomic │ │ │ │ + 23622: 0087d621 320 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear_atomic │ │ │ │ 23623: 012a701c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MMIO_IOSFC_READ_EVENT │ │ │ │ 23624: 012a41b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_FLAGS_EVENT │ │ │ │ 23625: 01302ba2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_ENTER_DSTATE │ │ │ │ - 23626: 006cc5cd 512 FUNC GLOBAL DEFAULT 12 helper_v7m_vlldm │ │ │ │ + 23626: 006cc5d5 512 FUNC GLOBAL DEFAULT 12 helper_v7m_vlldm │ │ │ │ 23627: 005e2d31 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_be_mmu │ │ │ │ 23628: 0052eba9 332 FUNC GLOBAL DEFAULT 12 memory_region_iommu_replay │ │ │ │ - 23629: 0084091d 208 FUNC GLOBAL DEFAULT 12 visit_type_Netdev │ │ │ │ + 23629: 00840925 208 FUNC GLOBAL DEFAULT 12 visit_type_Netdev │ │ │ │ 23630: 012a735c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_FILL_WINDOW_EVENT │ │ │ │ - 23631: 006d5529 68 FUNC GLOBAL DEFAULT 12 helper_mve_vadc │ │ │ │ + 23631: 006d5531 68 FUNC GLOBAL DEFAULT 12 helper_mve_vadc │ │ │ │ 23632: 012a782c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_DESTROY_PRIMARY_EVENT │ │ │ │ - 23633: 00859d21 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowMask │ │ │ │ - 23634: 00783a19 122 FUNC GLOBAL DEFAULT 12 blk_co_flush │ │ │ │ + 23633: 00859d29 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowMask │ │ │ │ + 23634: 00783a21 122 FUNC GLOBAL DEFAULT 12 blk_co_flush │ │ │ │ 23635: 00525885 460 FUNC GLOBAL DEFAULT 12 qmp_cancel_vcpu_dirty_limit │ │ │ │ 23636: 013013ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_BLOCK_SIZE_DSTATE │ │ │ │ 23637: 01301314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_START_DSTATE │ │ │ │ 23638: 013035f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_ADD_DSTATE │ │ │ │ - 23639: 0078b6e1 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_inconsistent │ │ │ │ + 23639: 0078b6e9 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_inconsistent │ │ │ │ 23640: 012b35b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG1_WRITE_EVENT │ │ │ │ 23641: 004453a1 160 FUNC GLOBAL DEFAULT 12 pci_pri_register_notifier │ │ │ │ - 23642: 0074eab9 6 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_pending │ │ │ │ + 23642: 0074eac1 6 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_pending │ │ │ │ 23643: 013023a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CMB_NOT_ENABLED_DSTATE │ │ │ │ 23644: 005e8235 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_vaddr │ │ │ │ 23645: 0032f605 364 FUNC GLOBAL DEFAULT 12 rom_ptr_for_as │ │ │ │ - 23646: 0078ce09 132 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_end_single │ │ │ │ + 23646: 0078ce11 132 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_end_single │ │ │ │ 23647: 012a3ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_START_EVENT │ │ │ │ 23648: 0053e261 136 FUNC GLOBAL DEFAULT 12 qdev_device_add │ │ │ │ 23649: 004f59b9 8 FUNC GLOBAL DEFAULT 12 vhost_dev_disable_notifiers │ │ │ │ 23650: 012b3ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_UNLINK_ASYNC_EVENT │ │ │ │ 23651: 00536a9d 10 FUNC GLOBAL DEFAULT 12 qemu_ram_is_uf_zeroable │ │ │ │ 23652: 01301a56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_SHORT_MAP_DSTATE │ │ │ │ 23653: 01301596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_ADC_WRITE_DSTATE │ │ │ │ 23654: 012ae464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SGL_EXCESS_LENGTH_EVENT │ │ │ │ 23655: 01302c96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_IRQ_DSTATE │ │ │ │ - 23656: 00733679 424 FUNC GLOBAL DEFAULT 12 object_unref │ │ │ │ + 23656: 00733681 424 FUNC GLOBAL DEFAULT 12 object_unref │ │ │ │ 23657: 01301188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_APPEND_COMPLETE_DSTATE │ │ │ │ - 23658: 00879aa5 156 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc_check │ │ │ │ + 23658: 00879aad 156 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc_check │ │ │ │ 23659: 013023ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_OPC_DSTATE │ │ │ │ 23660: 00571a61 42 FUNC GLOBAL DEFAULT 12 qemu_savevm_live_state │ │ │ │ 23661: 006308e9 184 FUNC GLOBAL DEFAULT 12 exynos4210_write_secondary │ │ │ │ 23662: 002fb7e9 192 FUNC GLOBAL DEFAULT 12 aml_reserved_field │ │ │ │ 23663: 005885c1 144 FUNC GLOBAL DEFAULT 12 qemu_find_nic_info │ │ │ │ - 23664: 00893c89 640 FUNC GLOBAL DEFAULT 12 hbitmap_merge │ │ │ │ + 23664: 00893c91 640 FUNC GLOBAL DEFAULT 12 hbitmap_merge │ │ │ │ 23665: 005f4255 184 FUNC GLOBAL DEFAULT 12 arm_debug_check_breakpoint │ │ │ │ 23666: 013012e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_CHR_DISCARD_WRITE_DSTATE │ │ │ │ - 23667: 006ea145 36 FUNC GLOBAL DEFAULT 12 helper_cpsr_write │ │ │ │ + 23667: 006ea14d 36 FUNC GLOBAL DEFAULT 12 helper_cpsr_write │ │ │ │ 23668: 012a4594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_AUDIO_INIT_EVENT │ │ │ │ 23669: 005c5ff9 50 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i64 │ │ │ │ 23670: 012ae7d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_EVENT │ │ │ │ 23671: 012bba60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_NEXT_LIST_EVENT │ │ │ │ 23672: 005813f9 134 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_step │ │ │ │ 23673: 012af034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ELROY_PCI_CONFIG_DATA_READ_EVENT │ │ │ │ 23674: 012b5438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_REPORT_FAULT_EVENT │ │ │ │ 23675: 012b3ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RESET_EVENT │ │ │ │ 23676: 011dd720 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl32i │ │ │ │ 23677: 01302cb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_PTRS_DSTATE │ │ │ │ 23678: 01302b6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_PACKET_ASYNC_DSTATE │ │ │ │ 23679: 00523401 148 FUNC GLOBAL DEFAULT 12 bql_block_unlock │ │ │ │ 23680: 012a41a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_MAGIC_EVENT │ │ │ │ - 23681: 0075b62d 112 FUNC GLOBAL DEFAULT 12 bdrv_next_monitor_owned │ │ │ │ - 23682: 0088df49 188 FUNC GLOBAL DEFAULT 12 thread_pool_update_params │ │ │ │ - 23683: 008796e1 124 FUNC GLOBAL DEFAULT 12 qemu_thread_join │ │ │ │ + 23681: 0075b635 112 FUNC GLOBAL DEFAULT 12 bdrv_next_monitor_owned │ │ │ │ + 23682: 0088df51 188 FUNC GLOBAL DEFAULT 12 thread_pool_update_params │ │ │ │ + 23683: 008796e9 124 FUNC GLOBAL DEFAULT 12 qemu_thread_join │ │ │ │ 23684: 01303400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_FAIL_DSTATE │ │ │ │ 23685: 01302840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_UNHANDLED_READ_DSTATE │ │ │ │ - 23686: 0078365d 182 FUNC GLOBAL DEFAULT 12 blk_co_zone_mgmt │ │ │ │ + 23686: 00783665 182 FUNC GLOBAL DEFAULT 12 blk_co_zone_mgmt │ │ │ │ 23687: 002ef9f5 4 FUNC GLOBAL DEFAULT 12 pt_removexattr │ │ │ │ 23688: 005e34f5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_be_mmu │ │ │ │ 23689: 011fa978 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxsb │ │ │ │ - 23690: 00876995 76 FUNC GLOBAL DEFAULT 12 fdmon_epoll_disable │ │ │ │ + 23690: 0087699d 76 FUNC GLOBAL DEFAULT 12 fdmon_epoll_disable │ │ │ │ 23691: 011dcee0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl32v │ │ │ │ 23692: 013033ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_UPDATE_DSTATE │ │ │ │ - 23693: 0081796d 196 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions │ │ │ │ + 23693: 00817975 196 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions │ │ │ │ 23694: 013030f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_SUCCESS_DSTATE │ │ │ │ - 23695: 0073b01d 46 FUNC GLOBAL DEFAULT 12 vmstate_save_state │ │ │ │ + 23695: 0073b025 46 FUNC GLOBAL DEFAULT 12 vmstate_save_state │ │ │ │ 23696: 0044bcc9 8 FUNC GLOBAL DEFAULT 12 pcie_find_capability │ │ │ │ 23697: 011fa8f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxsh │ │ │ │ 23698: 012b46dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_CLEANUP_EVENT │ │ │ │ 23699: 012ad2f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP6_RFCTL_EVENT │ │ │ │ 23700: 00554e99 652 FUNC GLOBAL DEFAULT 12 vcpu_calculate_dirtyrate │ │ │ │ 23701: 01303620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VERSION_DSTATE │ │ │ │ 23702: 005d0d8d 130 FUNC GLOBAL DEFAULT 12 helper_gvec_xor │ │ │ │ 23703: 012a71ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_DCK_EVENT │ │ │ │ 23704: 012143e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sltod_round_to_nearest │ │ │ │ - 23705: 0086edc1 76 FUNC GLOBAL DEFAULT 12 qdict_get_bool │ │ │ │ - 23706: 007665d5 132 FUNC GLOBAL DEFAULT 12 bdrv_co_lock_medium │ │ │ │ + 23705: 0086edc9 76 FUNC GLOBAL DEFAULT 12 qdict_get_bool │ │ │ │ + 23706: 007665dd 132 FUNC GLOBAL DEFAULT 12 bdrv_co_lock_medium │ │ │ │ 23707: 012a5794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_DECODE_CD_EVENT │ │ │ │ - 23708: 008572f9 236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Audiodev_base_members │ │ │ │ + 23708: 00857301 236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Audiodev_base_members │ │ │ │ 23709: 012a4998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_BUFFER_SIZE_EVENT │ │ │ │ 23710: 012b484c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_LINK_UP_EVENT │ │ │ │ 23711: 0045ad49 54 FUNC GLOBAL DEFAULT 12 scsi_device_get_sense │ │ │ │ 23712: 012a4938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM12_EVENT │ │ │ │ 23713: 011fa870 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxsw │ │ │ │ 23714: 011ee270 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshruntb │ │ │ │ 23715: 012ad8f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_CSUM_EVENT │ │ │ │ 23716: 012b4afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_EXIT_EVENT │ │ │ │ 23717: 003993c1 44 FUNC GLOBAL DEFAULT 12 ide_atapi_dma_restart │ │ │ │ - 23718: 008299d5 196 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo │ │ │ │ + 23718: 008299dd 196 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo │ │ │ │ 23719: 005b41a1 76 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i32 │ │ │ │ 23720: 013017d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_REALIZE_DSTATE │ │ │ │ 23721: 00304665 600 FUNC GLOBAL DEFAULT 12 cxl_build_cedt │ │ │ │ 23722: 012ba12c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_IRQ_EVENT │ │ │ │ - 23723: 006db429 126 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsldavsh │ │ │ │ + 23723: 006db431 126 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsldavsh │ │ │ │ 23724: 0130334c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_RAM_DEVICE_READ_DSTATE │ │ │ │ 23725: 011ee1ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrunth │ │ │ │ 23726: 004da2fd 116 FUNC GLOBAL DEFAULT 12 vfio_cpr_ram_discard_replay_populated │ │ │ │ - 23727: 006eda3d 146 FUNC GLOBAL DEFAULT 12 helper_gvec_usdot_4b │ │ │ │ + 23727: 006eda45 146 FUNC GLOBAL DEFAULT 12 helper_gvec_usdot_4b │ │ │ │ 23728: 00326899 24 FUNC GLOBAL DEFAULT 12 omap_uart_reset │ │ │ │ - 23729: 007bb225 288 FUNC GLOBAL DEFAULT 12 bdrv_all_has_snapshot │ │ │ │ - 23730: 007572c1 100 FUNC GLOBAL DEFAULT 12 blk_exp_request_shutdown │ │ │ │ + 23729: 007bb22d 288 FUNC GLOBAL DEFAULT 12 bdrv_all_has_snapshot │ │ │ │ + 23730: 007572c9 100 FUNC GLOBAL DEFAULT 12 blk_exp_request_shutdown │ │ │ │ 23731: 0130127c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 23732: 0044c111 26 FUNC GLOBAL DEFAULT 12 pcie_acs_reset │ │ │ │ - 23733: 0071ce5d 72 FUNC GLOBAL DEFAULT 12 virtqueue_unpop │ │ │ │ - 23734: 00871f71 200 FUNC GLOBAL DEFAULT 12 json_parser_parse │ │ │ │ + 23733: 0071ce65 72 FUNC GLOBAL DEFAULT 12 virtqueue_unpop │ │ │ │ + 23734: 00871f79 200 FUNC GLOBAL DEFAULT 12 json_parser_parse │ │ │ │ 23735: 013022de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_REJECT_DSTATE │ │ │ │ 23736: 002ce2c1 252 FUNC GLOBAL DEFAULT 12 hmp_screendump │ │ │ │ - 23737: 0089b245 384 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_genrev │ │ │ │ - 23738: 0073f26d 14 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_remote_address │ │ │ │ - 23739: 00842641 58 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevVhostUserProperties │ │ │ │ + 23737: 0089b24d 384 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_genrev │ │ │ │ + 23738: 0073f275 14 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_remote_address │ │ │ │ + 23739: 00842649 58 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevVhostUserProperties │ │ │ │ 23740: 00525cf1 228 FUNC GLOBAL DEFAULT 12 hmp_set_vcpu_dirty_limit │ │ │ │ 23741: 005e21fd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_le_mmu │ │ │ │ - 23742: 006db535 126 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsldavsw │ │ │ │ - 23743: 008700e1 84 FUNC GLOBAL DEFAULT 12 qdict_from_vjsonf_nofail │ │ │ │ + 23742: 006db53d 126 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsldavsw │ │ │ │ + 23743: 008700e9 84 FUNC GLOBAL DEFAULT 12 qdict_from_vjsonf_nofail │ │ │ │ 23744: 013037aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_NAME_DSTATE │ │ │ │ 23745: 003c84c1 92 FUNC GLOBAL DEFAULT 12 imx_ccm_get_clock_frequency │ │ │ │ 23746: 01301bfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_DISCARD_DSTATE │ │ │ │ 23747: 012b5988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_WRITE_EVENT │ │ │ │ 23748: 012b0a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_DATA_RUN_EVENT │ │ │ │ 23749: 01303166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_GLOBAL_STATE_PRE_SAVE_DSTATE │ │ │ │ 23750: 01301ff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_PACKET_FILTERED_OUT_DSTATE │ │ │ │ 23751: 0058fe11 1312 FUNC GLOBAL DEFAULT 12 net_init_l2tpv3 │ │ │ │ 23752: 005cd779 28 FUNC GLOBAL DEFAULT 12 current_accel │ │ │ │ 23753: 012a3630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ 23754: 005e4c79 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andq_be │ │ │ │ - 23755: 007fdd41 196 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo_members │ │ │ │ + 23755: 007fdd49 196 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo_members │ │ │ │ 23756: 004b1d35 100 FUNC GLOBAL DEFAULT 12 usb_device_handle_reset │ │ │ │ 23757: 01301f94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ETHLITE_PKT_LOST_DSTATE │ │ │ │ 23758: 00440bb5 106 FUNC GLOBAL DEFAULT 12 msix_unuse_all_vectors │ │ │ │ 23759: 012ad5a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_SET_PARAMS_EVENT │ │ │ │ 23760: 00338bb5 100 FUNC GLOBAL DEFAULT 12 qemu_register_resettable │ │ │ │ - 23761: 008a69ad 8 FUNC GLOBAL DEFAULT 12 vduse_get_virtio_features │ │ │ │ + 23761: 008a69b5 8 FUNC GLOBAL DEFAULT 12 vduse_get_virtio_features │ │ │ │ 23762: 01301f88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_ENABLE_DSTATE │ │ │ │ - 23763: 00746165 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_signature_len │ │ │ │ + 23763: 0074616d 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_signature_len │ │ │ │ 23764: 01302bc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_SERVICE_DSTATE │ │ │ │ 23765: 00553451 328 FUNC GLOBAL DEFAULT 12 cpr_state_save │ │ │ │ 23766: 00678819 312 FUNC GLOBAL DEFAULT 12 arm_cpu_gdb_read_register │ │ │ │ 23767: 005ea755 572 FUNC GLOBAL DEFAULT 12 ebpf_rss_set_all │ │ │ │ - 23768: 00802559 468 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobInfo_base_members │ │ │ │ + 23768: 00802561 468 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobInfo_base_members │ │ │ │ 23769: 01219fcc 8 OBJECT GLOBAL DEFAULT 24 qcrypto_hmac_lib_driver │ │ │ │ 23770: 012a8cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_NO_KEY_EVENT │ │ │ │ 23771: 013032f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_MAIN_DSTATE │ │ │ │ - 23772: 0072bed9 4 FUNC GLOBAL DEFAULT 12 kvm_hwpoisoned_mem │ │ │ │ + 23772: 0072bee1 4 FUNC GLOBAL DEFAULT 12 kvm_hwpoisoned_mem │ │ │ │ 23773: 012ab59c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_POWER_FAIL_EVENT │ │ │ │ 23774: 011fa7ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxub │ │ │ │ 23775: 012b36d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_NEXT_EVENT │ │ │ │ 23776: 005e9c21 244 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_mem_cb │ │ │ │ 23777: 012b1a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_DMA_RW_EVENT │ │ │ │ - 23778: 006fb1b1 114 FUNC GLOBAL DEFAULT 12 helper_gvec_urecpe_s │ │ │ │ + 23778: 006fb1b9 114 FUNC GLOBAL DEFAULT 12 helper_gvec_urecpe_s │ │ │ │ 23779: 00542311 120 FUNC GLOBAL DEFAULT 12 qemu_system_shutdown_request │ │ │ │ 23780: 011f4468 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubu_scalarb │ │ │ │ 23781: 01178710 12 OBJECT GLOBAL DEFAULT 21 OnOffSplit_lookup │ │ │ │ 23782: 011e1608 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchw_be │ │ │ │ - 23783: 0087e51d 4 FUNC GLOBAL DEFAULT 12 error_get_pretty │ │ │ │ - 23784: 00742e35 216 FUNC GLOBAL DEFAULT 12 qio_channel_websock_new_server │ │ │ │ - 23785: 0089fb99 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceList │ │ │ │ + 23783: 0087e525 4 FUNC GLOBAL DEFAULT 12 error_get_pretty │ │ │ │ + 23784: 00742e3d 216 FUNC GLOBAL DEFAULT 12 qio_channel_websock_new_server │ │ │ │ + 23785: 0089fba1 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceList │ │ │ │ 23786: 0130142c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_INVALIDATE_CACHE_DSTATE │ │ │ │ 23787: 01302442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_PRI_CTRL_CAP_DSTATE │ │ │ │ 23788: 00517ce1 112 FUNC GLOBAL DEFAULT 12 qmp_query_dump_guest_memory_capability │ │ │ │ 23789: 0052ef29 164 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu │ │ │ │ 23790: 011fa768 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxuh │ │ │ │ 23791: 01301860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DPCD_WRITE_DSTATE │ │ │ │ 23792: 005e39f9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_be │ │ │ │ @@ -23803,15 +23803,15 @@ │ │ │ │ 23799: 0130150c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_OVERSIZE_DSTATE │ │ │ │ 23800: 011f43e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubu_scalarh │ │ │ │ 23801: 01302ab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_UNREALIZE_DSTATE │ │ │ │ 23802: 0043edd5 104 FUNC GLOBAL DEFAULT 12 pcie_find_port_first │ │ │ │ 23803: 011f4780 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhaddu_scalarb │ │ │ │ 23804: 01303e58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDMON_IO_URING_CQE_HANDLER_DSTATE │ │ │ │ 23805: 012a3d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 23806: 0071d1ad 1312 FUNC GLOBAL DEFAULT 12 virtqueue_flush │ │ │ │ + 23806: 0071d1b5 1312 FUNC GLOBAL DEFAULT 12 virtqueue_flush │ │ │ │ 23807: 00522e6d 28 FUNC GLOBAL DEFAULT 12 cpu_synchronize_state │ │ │ │ 23808: 0130194e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SETMODE_DSTATE │ │ │ │ 23809: 005fab15 100 FUNC GLOBAL DEFAULT 12 arm_log_exception │ │ │ │ 23810: 011f46fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhaddu_scalarh │ │ │ │ 23811: 002a87a9 228 FUNC GLOBAL DEFAULT 12 float64r32_add │ │ │ │ 23812: 012a9ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLIC_RESET_FAILED_EVENT │ │ │ │ 23813: 01301f8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_READ_DSTATE │ │ │ │ @@ -23820,487 +23820,487 @@ │ │ │ │ 23816: 011fa6e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxuw │ │ │ │ 23817: 012aae4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_NS_WRITE_EVENT │ │ │ │ 23818: 005e4469 224 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxq_le_mmu │ │ │ │ 23819: 012b11c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_ALLOC_EVENT │ │ │ │ 23820: 01302c76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QUEUE_DEL_DSTATE │ │ │ │ 23821: 011f4360 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubu_scalarw │ │ │ │ 23822: 013015be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CONFIG_CACHE_HIT_DSTATE │ │ │ │ - 23823: 00745779 18 FUNC GLOBAL DEFAULT 12 qio_net_listener_disconnect │ │ │ │ + 23823: 00745781 18 FUNC GLOBAL DEFAULT 12 qio_net_listener_disconnect │ │ │ │ 23824: 012b86bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_VENCRYPT_VERSION_EVENT │ │ │ │ - 23825: 00891535 136 FUNC GLOBAL DEFAULT 12 socket_listen_cleanup │ │ │ │ + 23825: 0089153d 136 FUNC GLOBAL DEFAULT 12 socket_listen_cleanup │ │ │ │ 23826: 005e3199 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_be │ │ │ │ 23827: 012a3400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_UNREF_L2_CACHE_ENTRY_EVENT │ │ │ │ 23828: 005d14e1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_shr8i │ │ │ │ - 23829: 006f02c5 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_b16 │ │ │ │ + 23829: 006f02cd 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_b16 │ │ │ │ 23830: 011f4678 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhaddu_scalarw │ │ │ │ 23831: 01302fcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_EXPIRED_DSTATE │ │ │ │ - 23832: 00862e29 240 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa_members │ │ │ │ + 23832: 00862e31 240 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa_members │ │ │ │ 23833: 012a48b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DONE_EVENT │ │ │ │ 23834: 0066fa7d 268 FUNC GLOBAL DEFAULT 12 aspeed_soc_uart_realize │ │ │ │ 23835: 002c8e55 84 FUNC GLOBAL DEFAULT 12 qemu_display_register │ │ │ │ - 23836: 0082b251 112 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo_members │ │ │ │ + 23836: 0082b259 112 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo_members │ │ │ │ 23837: 0130307a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FAILOVER_SET_STATE_DSTATE │ │ │ │ 23838: 013032d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_STARTFULL_DSTATE │ │ │ │ 23839: 013006b8 148 OBJECT GLOBAL DEFAULT 25 arm_elf_prstatus │ │ │ │ 23840: 012b48ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_LISTENER_REGION_DEL_SKIP_EVENT │ │ │ │ 23841: 013019de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_RECV_BYTE_DSTATE │ │ │ │ 23842: 0053bef1 64 FUNC GLOBAL DEFAULT 12 address_space_stw_le_cached_slow │ │ │ │ 23843: 013027a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSI_RAISE_DSTATE │ │ │ │ - 23844: 0081025d 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_ERROR_arg_members │ │ │ │ + 23844: 00810265 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_ERROR_arg_members │ │ │ │ 23845: 002c2d65 216 FUNC GLOBAL DEFAULT 12 qemu_plugin_add_dyn_cb_arr │ │ │ │ - 23846: 0083afed 276 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo │ │ │ │ + 23846: 0083aff5 276 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo │ │ │ │ 23847: 01303894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_DSTATE │ │ │ │ 23848: 005d1d71 136 FUNC GLOBAL DEFAULT 12 helper_gvec_shr8v │ │ │ │ 23849: 01303e78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUN_POLL_HANDLERS_END_DSTATE │ │ │ │ - 23850: 0076d8b1 6 FUNC GLOBAL DEFAULT 12 bdrv_skip_filters │ │ │ │ - 23851: 0071f76d 556 FUNC GLOBAL DEFAULT 12 virtio_init_region_cache │ │ │ │ + 23850: 0076d8b9 6 FUNC GLOBAL DEFAULT 12 bdrv_skip_filters │ │ │ │ + 23851: 0071f775 556 FUNC GLOBAL DEFAULT 12 virtio_init_region_cache │ │ │ │ 23852: 0130129c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_DRAIN_DSTATE │ │ │ │ 23853: 01301704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_DONE_DSTATE │ │ │ │ 23854: 01301fa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_CREATE_DSTATE │ │ │ │ - 23855: 0083bdcd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_command_line_options_arg_members │ │ │ │ + 23855: 0083bdd5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_command_line_options_arg_members │ │ │ │ 23856: 01302394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_OFFLINE_DSTATE │ │ │ │ 23857: 003059a5 108 FUNC GLOBAL DEFAULT 12 acpi_dsdt_add_power_button │ │ │ │ - 23858: 0084f5bd 200 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper │ │ │ │ + 23858: 0084f5c5 200 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper │ │ │ │ 23859: 012b3ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_HDR_EVENT │ │ │ │ - 23860: 00850205 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_transaction_arg_members │ │ │ │ - 23861: 00847951 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_object_del_arg_members │ │ │ │ + 23860: 0085020d 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_transaction_arg_members │ │ │ │ + 23861: 00847959 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_object_del_arg_members │ │ │ │ 23862: 012b4eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_FIXUP_EVENT │ │ │ │ 23863: 012ae4f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZASL_EVENT │ │ │ │ 23864: 005b407d 128 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i32 │ │ │ │ - 23865: 008708e1 56 FUNC GLOBAL DEFAULT 12 json_writer_get_and_free │ │ │ │ + 23865: 008708e9 56 FUNC GLOBAL DEFAULT 12 json_writer_get_and_free │ │ │ │ 23866: 0130352c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_OPEN_TRAY_DSTATE │ │ │ │ - 23867: 0083a835 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_load │ │ │ │ + 23867: 0083a83d 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_load │ │ │ │ 23868: 005b74ad 112 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i64 │ │ │ │ - 23869: 00860e1d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_DISCONNECTED_arg_members │ │ │ │ + 23869: 00860e25 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_DISCONNECTED_arg_members │ │ │ │ 23870: 012b17c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_WRITE_EVENT │ │ │ │ 23871: 005cc595 160 FUNC GLOBAL DEFAULT 12 tcg_gen_rotrv_vec │ │ │ │ 23872: 01302df4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_GROUP_ATTACH_DSTATE │ │ │ │ 23873: 01302736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_COMMAND_PHASE_DSTATE │ │ │ │ 23874: 012b3444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_RESET_EVENT │ │ │ │ 23875: 004f4ce1 156 FUNC GLOBAL DEFAULT 12 vhost_toggle_device_iotlb │ │ │ │ 23876: 005ca7fd 106 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i32 │ │ │ │ 23877: 00559df9 228 FUNC GLOBAL DEFAULT 12 migrate_send_rp_message_req_pages │ │ │ │ - 23878: 00851fe9 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_element_arg_members │ │ │ │ - 23879: 00811abd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block │ │ │ │ + 23878: 00851ff1 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_element_arg_members │ │ │ │ + 23879: 00811ac5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block │ │ │ │ 23880: 00439efd 436 FUNC GLOBAL DEFAULT 12 nvme_subsys_register_ctrl │ │ │ │ 23881: 0130280e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_FRAME_BUSY_DSTATE │ │ │ │ 23882: 0057c42d 508 FUNC GLOBAL DEFAULT 12 rdma_start_outgoing_migration │ │ │ │ - 23883: 0087394d 4 FUNC GLOBAL DEFAULT 12 socket_init │ │ │ │ + 23883: 00873955 4 FUNC GLOBAL DEFAULT 12 socket_init │ │ │ │ 23884: 01301cc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_PENDING_IRQ_DSTATE │ │ │ │ 23885: 01302dc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SPARSE_MMAP_HEADER_DSTATE │ │ │ │ 23886: 012aafbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_REG_WRITE_EVENT │ │ │ │ - 23887: 007bc9cd 6 FUNC GLOBAL DEFAULT 12 throttle_group_unref │ │ │ │ - 23888: 00782d7d 6 FUNC GLOBAL DEFAULT 12 blk_enable_write_cache │ │ │ │ + 23887: 007bc9d5 6 FUNC GLOBAL DEFAULT 12 throttle_group_unref │ │ │ │ + 23888: 00782d85 6 FUNC GLOBAL DEFAULT 12 blk_enable_write_cache │ │ │ │ 23889: 012b9330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_EVENT │ │ │ │ - 23890: 0084ad3d 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_wakeup │ │ │ │ - 23891: 0082f1d1 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_memsave │ │ │ │ + 23890: 0084ad45 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_wakeup │ │ │ │ + 23891: 0082f1d9 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_memsave │ │ │ │ 23892: 012aae3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PERIPH_CLK_EVENT │ │ │ │ 23893: 01303444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_KEY_EVENT_DSTATE │ │ │ │ - 23894: 0086e2ed 84 FUNC GLOBAL DEFAULT 12 qnum_get_try_uint │ │ │ │ + 23894: 0086e2f5 84 FUNC GLOBAL DEFAULT 12 qnum_get_try_uint │ │ │ │ 23895: 012b9ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_EVENT │ │ │ │ 23896: 01302362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SETFEAT_DSTATE │ │ │ │ 23897: 005b4941 76 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i32 │ │ │ │ 23898: 01301170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_CONTINUE_CPU_DSTATE │ │ │ │ 23899: 01179038 12 OBJECT GLOBAL DEFAULT 21 NotifyVmexitOption_lookup │ │ │ │ 23900: 012ad0c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_IAME_EVENT │ │ │ │ 23901: 0130356a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ - 23902: 0087d109 108 FUNC GLOBAL DEFAULT 12 slow_bitmap_equal │ │ │ │ - 23903: 00801e61 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific │ │ │ │ + 23902: 0087d111 108 FUNC GLOBAL DEFAULT 12 slow_bitmap_equal │ │ │ │ + 23903: 00801e69 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific │ │ │ │ 23904: 013012b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PWRITEV_PART_DSTATE │ │ │ │ 23905: 012ae2b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SQID_EVENT │ │ │ │ 23906: 002b2d71 2340 FUNC GLOBAL DEFAULT 12 bfloat16_div │ │ │ │ 23907: 013018e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_POST_LOAD_DSTATE │ │ │ │ - 23908: 0078f375 210 FUNC GLOBAL DEFAULT 12 bdrv_co_readv_vmstate │ │ │ │ - 23909: 00a64718 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SIGHAND │ │ │ │ + 23908: 0078f37d 210 FUNC GLOBAL DEFAULT 12 bdrv_co_readv_vmstate │ │ │ │ + 23909: 00a64730 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SIGHAND │ │ │ │ 23910: 012ae044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_UNSUPPORTED_EVENT │ │ │ │ - 23911: 0086f951 108 FUNC GLOBAL DEFAULT 12 qbool_is_equal │ │ │ │ - 23912: 0078a6f1 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_size │ │ │ │ + 23911: 0086f959 108 FUNC GLOBAL DEFAULT 12 qbool_is_equal │ │ │ │ + 23912: 0078a6f9 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_size │ │ │ │ 23913: 01301eda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_GPR_READ_DSTATE │ │ │ │ - 23914: 0075b2d1 276 FUNC GLOBAL DEFAULT 12 drive_check_orphaned │ │ │ │ + 23914: 0075b2d9 276 FUNC GLOBAL DEFAULT 12 drive_check_orphaned │ │ │ │ 23915: 01303352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_OPS_WRITE_DSTATE │ │ │ │ - 23916: 0081b56d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper_members │ │ │ │ - 23917: 007bcb61 120 FUNC GLOBAL DEFAULT 12 throttle_group_config │ │ │ │ + 23916: 0081b575 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper_members │ │ │ │ + 23917: 007bcb69 120 FUNC GLOBAL DEFAULT 12 throttle_group_config │ │ │ │ 23918: 011589b4 64 OBJECT GLOBAL DEFAULT 21 vfio_display_vmstate │ │ │ │ 23919: 012b8b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_PUTCHAR_CSI_EVENT │ │ │ │ - 23920: 0084eaf1 142 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfoList │ │ │ │ + 23920: 0084eaf9 142 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfoList │ │ │ │ 23921: 004457dd 84 FUNC GLOBAL DEFAULT 12 pci_setup_iommu_per_bus │ │ │ │ 23922: 012b94a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ 23923: 012047c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sli_b │ │ │ │ - 23924: 00836319 232 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu │ │ │ │ + 23924: 00836321 232 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu │ │ │ │ 23925: 013029f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_RESTART_DSTATE │ │ │ │ 23926: 012a4e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WALK_RETURN_EVENT │ │ │ │ 23927: 0130192e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_BACK_ATTACH_DSTATE │ │ │ │ - 23928: 00863dc5 276 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_client_migrate_info_arg_members │ │ │ │ + 23928: 00863dcd 276 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_client_migrate_info_arg_members │ │ │ │ 23929: 01204638 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sli_d │ │ │ │ 23930: 012a5994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_PTW_BLOCK_PTE_EVENT │ │ │ │ 23931: 01302636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_REG_WRITE_DSTATE │ │ │ │ - 23932: 0080d82d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster │ │ │ │ + 23932: 0080d835 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster │ │ │ │ 23933: 01204740 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sli_h │ │ │ │ 23934: 005887f5 160 FUNC GLOBAL DEFAULT 12 show_netdevs │ │ │ │ 23935: 01302328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRSTS_READONLY_DSTATE │ │ │ │ 23936: 01301c68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_AP_READ_DSTATE │ │ │ │ 23937: 012bbd1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DO_MAPPING_EVENT │ │ │ │ 23938: 012b898c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_DESKTOP_RESIZE_EVENT │ │ │ │ 23939: 01303e84 0 NOTYPE GLOBAL DEFAULT 25 __end__ │ │ │ │ 23940: 01301c58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LRC_READ_DSTATE │ │ │ │ 23941: 00329ea1 172 FUNC GLOBAL DEFAULT 12 ptimer_init │ │ │ │ 23942: 00514525 824 FUNC GLOBAL DEFAULT 12 v9fs_iov_vmarshal │ │ │ │ 23943: 00522341 100 FUNC GLOBAL DEFAULT 12 restore_boot_order │ │ │ │ 23944: 01303146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_ISSUE_CALLBACK_DSTATE │ │ │ │ 23945: 003ab5cd 368 FUNC GLOBAL DEFAULT 12 gicv3_redist_send_sgi │ │ │ │ - 23946: 0071f215 488 FUNC GLOBAL DEFAULT 12 virtio_queue_update_used_idx │ │ │ │ + 23946: 0071f21d 488 FUNC GLOBAL DEFAULT 12 virtio_queue_update_used_idx │ │ │ │ 23947: 005d4ab9 122 FUNC GLOBAL DEFAULT 12 helper_gvec_umin16 │ │ │ │ 23948: 013011ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DSM_DONE_DSTATE │ │ │ │ - 23949: 0078b161 112 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap │ │ │ │ + 23949: 0078b169 112 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap │ │ │ │ 23950: 012046bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sli_s │ │ │ │ 23951: 012b0ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INVALID_SGE_EVENT │ │ │ │ 23952: 01302a70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_OPCODE_DSTATE │ │ │ │ 23953: 013027ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_WRITE_START_DSTATE │ │ │ │ - 23954: 007a7fc1 1260 FUNC GLOBAL DEFAULT 12 qcow2_load_dirty_bitmaps │ │ │ │ - 23955: 0089fd3d 200 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev │ │ │ │ + 23954: 007a7fc9 1260 FUNC GLOBAL DEFAULT 12 qcow2_load_dirty_bitmaps │ │ │ │ + 23955: 0089fd45 200 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev │ │ │ │ 23956: 012a3020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_BUF_EVENT │ │ │ │ 23957: 00539785 58 FUNC GLOBAL DEFAULT 12 address_space_ldl_be │ │ │ │ 23958: 012a2a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_COMMAND_EVENT │ │ │ │ 23959: 013028ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_SET_INSERTED_DSTATE │ │ │ │ 23960: 004daf25 48 FUNC GLOBAL DEFAULT 12 vfio_device_set_fd │ │ │ │ - 23961: 0082e759 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_uuid │ │ │ │ + 23961: 0082e761 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_uuid │ │ │ │ 23962: 005db8b1 88 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx_all_cpus_synced │ │ │ │ - 23963: 00734d6d 136 FUNC GLOBAL DEFAULT 12 object_property_set_default_int │ │ │ │ + 23963: 00734d75 136 FUNC GLOBAL DEFAULT 12 object_property_set_default_int │ │ │ │ 23964: 013026f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DMA_DSTATE │ │ │ │ 23965: 0130317e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_POSTCOPY_PACKAGE_LOADED_DSTATE │ │ │ │ 23966: 01302e74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_ROM_READ_DSTATE │ │ │ │ 23967: 01302e5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_HAS_DEP_DEVICES_DSTATE │ │ │ │ 23968: 0043de21 92 FUNC GLOBAL DEFAULT 12 npcm7xx_otp_array_write │ │ │ │ - 23969: 007ae45d 1576 FUNC GLOBAL DEFAULT 12 qcow2_subcluster_zeroize │ │ │ │ - 23970: 008a1689 8 FUNC GLOBAL DEFAULT 12 json_lexer_destroy │ │ │ │ + 23969: 007ae465 1576 FUNC GLOBAL DEFAULT 12 qcow2_subcluster_zeroize │ │ │ │ + 23970: 008a1691 8 FUNC GLOBAL DEFAULT 12 json_lexer_destroy │ │ │ │ 23971: 00588691 64 FUNC GLOBAL DEFAULT 12 qemu_create_nic_device │ │ │ │ 23972: 012ae284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_QFLAGS_EVENT │ │ │ │ 23973: 004b4e25 178 FUNC GLOBAL DEFAULT 12 usb_desc_iface │ │ │ │ 23974: 00506dd5 16 FUNC GLOBAL DEFAULT 12 get_watchdog_action │ │ │ │ 23975: 012b6bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_BLOCK_NOTIFICATION_HANDLE_EVENT │ │ │ │ 23976: 01302bae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PCGREG_WRITE_DSTATE │ │ │ │ 23977: 012adb18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_RESET_EVENT │ │ │ │ 23978: 012df3e4 4 OBJECT GLOBAL DEFAULT 25 xen_evtchn_ops │ │ │ │ 23979: 00574121 38 FUNC GLOBAL DEFAULT 12 vmstate_unregister_ram │ │ │ │ 23980: 005467c1 180 FUNC GLOBAL DEFAULT 12 cryptodev_backend_crypto_operation │ │ │ │ 23981: 012ae364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_OFFLINE_EVENT │ │ │ │ 23982: 005dbc5d 68 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx_all_cpus_synced │ │ │ │ 23983: 01303074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_FIND_FD_DSTATE │ │ │ │ 23984: 002db1c1 6 FUNC GLOBAL DEFAULT 12 vnc_zlib_zfree │ │ │ │ - 23985: 007fd2fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow │ │ │ │ + 23985: 007fd305 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow │ │ │ │ 23986: 013026fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_SET_PHASE_DSTATE │ │ │ │ 23987: 013028d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_GET_DAT_LINES_DSTATE │ │ │ │ 23988: 012ba5cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 23989: 002a7d8d 82 FUNC GLOBAL DEFAULT 12 float16_is_quiet_nan │ │ │ │ 23990: 012a923c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_READ_EVENT │ │ │ │ 23991: 00447065 94 FUNC GLOBAL DEFAULT 12 pci_bridge_update_mappings │ │ │ │ 23992: 005b6c71 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i32 │ │ │ │ 23993: 01302d98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_STARVED_DSTATE │ │ │ │ 23994: 012b832c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_KBD_PRESS_EVENT │ │ │ │ - 23995: 00767b8d 1012 FUNC GLOBAL DEFAULT 12 bdrv_unref │ │ │ │ - 23996: 0076006d 196 FUNC GLOBAL DEFAULT 12 qmp_job_pause │ │ │ │ - 23997: 006df2a5 158 FUNC GLOBAL DEFAULT 12 helper_mve_vqshruntb │ │ │ │ + 23995: 00767b95 1012 FUNC GLOBAL DEFAULT 12 bdrv_unref │ │ │ │ + 23996: 00760075 196 FUNC GLOBAL DEFAULT 12 qmp_job_pause │ │ │ │ + 23997: 006df2ad 158 FUNC GLOBAL DEFAULT 12 helper_mve_vqshruntb │ │ │ │ 23998: 012b5568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DEVICE_RESET_EXIT_EVENT │ │ │ │ 23999: 013023c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ADDR_READ_DSTATE │ │ │ │ - 24000: 0074a3b1 116 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytes │ │ │ │ + 24000: 0074a3b9 116 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytes │ │ │ │ 24001: 013028aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RESET_DSTATE │ │ │ │ 24002: 0130204e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_S_RESET_DSTATE │ │ │ │ 24003: 0130146a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_CANCEL_CMD_NOT_SUPT_DSTATE │ │ │ │ 24004: 00554101 348 FUNC GLOBAL DEFAULT 12 cpu_throttle_dirty_sync_timer_tick │ │ │ │ - 24005: 00877add 144 FUNC GLOBAL DEFAULT 12 qemu_set_tty_echo │ │ │ │ + 24005: 00877ae5 144 FUNC GLOBAL DEFAULT 12 qemu_set_tty_echo │ │ │ │ 24006: 006138f1 4 FUNC GLOBAL DEFAULT 12 helper_vfp_muld │ │ │ │ 24007: 005df989 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchb │ │ │ │ - 24008: 0073c2e5 332 FUNC GLOBAL DEFAULT 12 qemu_file_get_fd │ │ │ │ + 24008: 0073c2ed 332 FUNC GLOBAL DEFAULT 12 qemu_file_get_fd │ │ │ │ 24009: 00522699 44 FUNC GLOBAL DEFAULT 12 get_boot_device │ │ │ │ - 24010: 006df411 204 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrunth │ │ │ │ + 24010: 006df419 204 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrunth │ │ │ │ 24011: 006138c5 38 FUNC GLOBAL DEFAULT 12 helper_vfp_mulh │ │ │ │ 24012: 013010e4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_ui_c │ │ │ │ 24013: 012dd034 4 OBJECT GLOBAL DEFAULT 25 TWI_STAT_STA │ │ │ │ 24014: 003830e9 62 FUNC GLOBAL DEFAULT 12 i2c_bus_master │ │ │ │ - 24015: 0086e9d9 4 FUNC GLOBAL DEFAULT 12 qdict_entry_key │ │ │ │ + 24015: 0086e9e1 4 FUNC GLOBAL DEFAULT 12 qdict_entry_key │ │ │ │ 24016: 01301ae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HID_KBD_QUEUE_EMPTY_DSTATE │ │ │ │ - 24017: 0076f3dd 24 FUNC GLOBAL DEFAULT 12 job_unlock │ │ │ │ + 24017: 0076f3e5 24 FUNC GLOBAL DEFAULT 12 job_unlock │ │ │ │ 24018: 012a944c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_SOURCE_CONFIG_EVENT │ │ │ │ 24019: 011d049c 20 OBJECT GLOBAL DEFAULT 24 passthrough_acl_xattr │ │ │ │ 24020: 01302b8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_ADDR_DSTATE │ │ │ │ 24021: 01301cd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_UPDATE_IRQ_DSTATE │ │ │ │ 24022: 011781fc 12 OBJECT GLOBAL DEFAULT 21 QuorumReadPattern_lookup │ │ │ │ 24023: 012ba20c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_HOTPLUGGABLE_CPUS_EVENT │ │ │ │ 24024: 005e0c09 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_le │ │ │ │ 24025: 006138ed 4 FUNC GLOBAL DEFAULT 12 helper_vfp_muls │ │ │ │ 24026: 00587df9 4 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_le │ │ │ │ - 24027: 006fb299 268 FUNC GLOBAL DEFAULT 12 helper_sme2_luti2_1b │ │ │ │ + 24027: 006fb2a1 268 FUNC GLOBAL DEFAULT 12 helper_sme2_luti2_1b │ │ │ │ 24028: 002bb4f1 276 FUNC GLOBAL DEFAULT 12 int32_to_float16_scalbn │ │ │ │ 24029: 013020e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_RINGFULL_DSTATE │ │ │ │ 24030: 01303874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_EVENT_INJECT_DSTATE │ │ │ │ 24031: 013017da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_CAN_RECEIVE_DSTATE │ │ │ │ - 24032: 0071fc45 104 FUNC GLOBAL DEFAULT 12 virtio_set_features │ │ │ │ + 24032: 0071fc4d 104 FUNC GLOBAL DEFAULT 12 virtio_set_features │ │ │ │ 24033: 01301cfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_SET_IRQ_DSTATE │ │ │ │ 24034: 0120f2f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_widen_s16 │ │ │ │ - 24035: 006fb3a5 272 FUNC GLOBAL DEFAULT 12 helper_sme2_luti2_1h │ │ │ │ + 24035: 006fb3ad 272 FUNC GLOBAL DEFAULT 12 helper_sme2_luti2_1h │ │ │ │ 24036: 01303358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_IN_DSTATE │ │ │ │ 24037: 005b783d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i64 │ │ │ │ 24038: 01303024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPIO_WRITE_DSTATE │ │ │ │ 24039: 002f0b01 32 FUNC GLOBAL DEFAULT 12 cred_init │ │ │ │ 24040: 012ac2f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_PACKET_FILTERED_OUT_EVENT │ │ │ │ 24041: 01302c0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_START_DSTATE │ │ │ │ 24042: 011fac90 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmulhsb │ │ │ │ 24043: 005d4b35 126 FUNC GLOBAL DEFAULT 12 helper_gvec_umin32 │ │ │ │ 24044: 012ae974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CREATE_SQ_EVENT │ │ │ │ 24045: 01302960 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_INVALID_TN_CMP_DSTATE │ │ │ │ 24046: 013032ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_OLD_PACKET_CHECK_FOUND_DSTATE │ │ │ │ 24047: 005c6249 146 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i64 │ │ │ │ - 24048: 0077b26d 152 FUNC GLOBAL DEFAULT 12 pr_manager_lookup │ │ │ │ + 24048: 0077b275 152 FUNC GLOBAL DEFAULT 12 pr_manager_lookup │ │ │ │ 24049: 00600f81 4 FUNC GLOBAL DEFAULT 12 arm_gt_ptimer_cb │ │ │ │ 24050: 0060237d 318 FUNC GLOBAL DEFAULT 12 aarch64_sve_change_el │ │ │ │ 24051: 011fac0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmulhsh │ │ │ │ 24052: 012b7458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_REQUEST_EVENT │ │ │ │ 24053: 01302646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_INTERRUPT_DSTATE │ │ │ │ 24054: 002f0e25 472 FUNC GLOBAL DEFAULT 12 v9fs_reclaim_fd │ │ │ │ - 24055: 006fb4b5 248 FUNC GLOBAL DEFAULT 12 helper_sme2_luti2_1s │ │ │ │ - 24056: 00786809 124 FUNC GLOBAL DEFAULT 12 block_copy_async │ │ │ │ + 24055: 006fb4bd 248 FUNC GLOBAL DEFAULT 12 helper_sme2_luti2_1s │ │ │ │ + 24056: 00786811 124 FUNC GLOBAL DEFAULT 12 block_copy_async │ │ │ │ 24057: 0130129a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_SLEEP_DSTATE │ │ │ │ 24058: 011dcd54 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr16v │ │ │ │ - 24059: 00819c51 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_write_arg_members │ │ │ │ + 24059: 00819c59 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_write_arg_members │ │ │ │ 24060: 01301b7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_XIVE_CPU_CONNECT_DSTATE │ │ │ │ - 24061: 007e1c99 4 FUNC GLOBAL DEFAULT 12 luring_has_fua │ │ │ │ + 24061: 007e1ca1 4 FUNC GLOBAL DEFAULT 12 luring_has_fua │ │ │ │ 24062: 01301624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_EVENT_DSTATE │ │ │ │ 24063: 005b76b5 92 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i64 │ │ │ │ 24064: 012a769c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_CHECK_EVENT │ │ │ │ - 24065: 0088b6a1 224 FUNC GLOBAL DEFAULT 12 aio_co_schedule │ │ │ │ + 24065: 0088b6a9 224 FUNC GLOBAL DEFAULT 12 aio_co_schedule │ │ │ │ 24066: 005e19fd 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_be │ │ │ │ - 24067: 007661e1 180 FUNC GLOBAL DEFAULT 12 bdrv_co_invalidate_cache │ │ │ │ - 24068: 008296e9 142 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptionsList │ │ │ │ + 24067: 007661e9 180 FUNC GLOBAL DEFAULT 12 bdrv_co_invalidate_cache │ │ │ │ + 24068: 008296f1 142 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptionsList │ │ │ │ 24069: 0120f168 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_addl_saturate_s32 │ │ │ │ - 24070: 00880ed5 58 FUNC GLOBAL DEFAULT 12 qemu_opt_find │ │ │ │ - 24071: 008062a5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_resume_arg_members │ │ │ │ + 24070: 00880edd 58 FUNC GLOBAL DEFAULT 12 qemu_opt_find │ │ │ │ + 24071: 008062ad 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_resume_arg_members │ │ │ │ 24072: 012a56c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_NOTIFY_FLAG_DEL_EVENT │ │ │ │ - 24073: 006da0a9 182 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlahb │ │ │ │ + 24073: 006da0b1 182 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlahb │ │ │ │ 24074: 0130158a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_ADDR_HI_DSTATE │ │ │ │ 24075: 01301234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_ALLOC_L2_CACHE_ENTRY_DSTATE │ │ │ │ 24076: 01301762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_ERROR_DSTATE │ │ │ │ 24077: 01302d90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_REALIZE_DSTATE │ │ │ │ 24078: 012b6cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_REGISTER_AND_GET_KEYS_EVENT │ │ │ │ 24079: 012ba1ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_NUMA_NODE_EVENT │ │ │ │ 24080: 012aa7bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_SUCCESS_EVENT │ │ │ │ 24081: 004b2405 436 FUNC GLOBAL DEFAULT 12 usb_claim_port │ │ │ │ - 24082: 0077a16d 256 FUNC GLOBAL DEFAULT 12 nbd_drop │ │ │ │ + 24082: 0077a175 256 FUNC GLOBAL DEFAULT 12 nbd_drop │ │ │ │ 24083: 002e84c5 232 FUNC GLOBAL DEFAULT 12 gdb_memtox │ │ │ │ 24084: 005e0a51 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_le │ │ │ │ 24085: 005db721 324 FUNC GLOBAL DEFAULT 12 tlb_init │ │ │ │ 24086: 002be1b9 204 FUNC GLOBAL DEFAULT 12 uint64_to_float128 │ │ │ │ - 24087: 00737089 332 FUNC GLOBAL DEFAULT 12 user_creatable_add_qapi │ │ │ │ + 24087: 00737091 332 FUNC GLOBAL DEFAULT 12 user_creatable_add_qapi │ │ │ │ 24088: 011fab88 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmulhsw │ │ │ │ 24089: 002f7905 152 FUNC GLOBAL DEFAULT 12 v9fs_co_ftruncate │ │ │ │ - 24090: 006da161 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlahh │ │ │ │ - 24091: 006fb5ad 356 FUNC GLOBAL DEFAULT 12 helper_sme2_luti2_2b │ │ │ │ - 24092: 00824e91 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray_members │ │ │ │ + 24090: 006da169 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlahh │ │ │ │ + 24091: 006fb5b5 356 FUNC GLOBAL DEFAULT 12 helper_sme2_luti2_2b │ │ │ │ + 24092: 00824e99 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray_members │ │ │ │ 24093: 012ab45c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SBC_OTP_PROG_EVENT │ │ │ │ - 24094: 00842d0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestProperties │ │ │ │ + 24094: 00842d15 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestProperties │ │ │ │ 24095: 011e8ee8 132 OBJECT GLOBAL DEFAULT 24 helper_info_uhadd16 │ │ │ │ 24096: 012ba9b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CLOSEFD_EVENT │ │ │ │ - 24097: 006fb711 348 FUNC GLOBAL DEFAULT 12 helper_sme2_luti2_2h │ │ │ │ + 24097: 006fb719 348 FUNC GLOBAL DEFAULT 12 helper_sme2_luti2_2h │ │ │ │ 24098: 012a940c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_QUEUE_CONFIG_EVENT │ │ │ │ 24099: 00631005 26 FUNC GLOBAL DEFAULT 12 omap_mpu_wakeup │ │ │ │ 24100: 012b4b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_MSIX_READ_EVENT │ │ │ │ 24101: 011e1374 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchb │ │ │ │ 24102: 01302dd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAP_FAULT_DSTATE │ │ │ │ 24103: 012a80b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPC_I2C_WRITE_EVENT │ │ │ │ 24104: 005288b9 88 FUNC GLOBAL DEFAULT 12 ram_block_attributes_destroy │ │ │ │ 24105: 0044c255 40 FUNC GLOBAL DEFAULT 12 pcie_pri_enabled │ │ │ │ - 24106: 006da235 184 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlahw │ │ │ │ + 24106: 006da23d 184 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlahw │ │ │ │ 24107: 0059d009 200 FUNC GLOBAL DEFAULT 12 qmp_replay_break │ │ │ │ 24108: 0130235c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQ_DSTATE │ │ │ │ - 24109: 0083b83d 228 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo │ │ │ │ + 24109: 0083b845 228 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo │ │ │ │ 24110: 012a3750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_DRAIN_EVENT │ │ │ │ 24111: 012b6bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_TOP_EVENT │ │ │ │ - 24112: 006fb86d 324 FUNC GLOBAL DEFAULT 12 helper_sme2_luti2_2s │ │ │ │ + 24112: 006fb875 324 FUNC GLOBAL DEFAULT 12 helper_sme2_luti2_2s │ │ │ │ 24113: 012a9f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_ACCEPT_EVENT │ │ │ │ 24114: 012ad4c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NFSR_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ - 24115: 0078a541 432 FUNC GLOBAL DEFAULT 12 bdrv_create_dirty_bitmap │ │ │ │ - 24116: 0073550d 68 FUNC GLOBAL DEFAULT 12 object_initialize_child_internal │ │ │ │ + 24115: 0078a549 432 FUNC GLOBAL DEFAULT 12 bdrv_create_dirty_bitmap │ │ │ │ + 24116: 00735515 68 FUNC GLOBAL DEFAULT 12 object_initialize_child_internal │ │ │ │ 24117: 012b7728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_INCOMING_CONTINUED_EVENT │ │ │ │ 24118: 012b5628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_HANDLE_OUTPUT_EVENT │ │ │ │ 24119: 01303852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_DEL_DSTATE │ │ │ │ 24120: 0130331a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_PUT_BYTE_DSTATE │ │ │ │ 24121: 012b4f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_ENABLE_KVM_EVENT │ │ │ │ 24122: 005cba81 80 FUNC GLOBAL DEFAULT 12 tcg_gen_st_vec │ │ │ │ 24123: 011d06b8 20 OBJECT GLOBAL DEFAULT 24 mapped_user_xattr │ │ │ │ 24124: 012120d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrshl_s16 │ │ │ │ 24125: 0130370e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_SAVE_DSTATE │ │ │ │ 24126: 004e644d 72 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_config_len │ │ │ │ 24127: 01302914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_TX_APPEND_DSTATE │ │ │ │ 24128: 012bb5bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INPUT_SEND_EVENT_EVENT │ │ │ │ 24129: 004fd5e9 6 FUNC GLOBAL DEFAULT 12 vhost_svq_available_slots │ │ │ │ 24130: 012ba65c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_RECOVER_EVENT │ │ │ │ - 24131: 00844dbd 176 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties_members │ │ │ │ + 24131: 00844dc5 176 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties_members │ │ │ │ 24132: 0120c384 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sudot_idx_4b │ │ │ │ 24133: 0055a725 492 FUNC GLOBAL DEFAULT 12 qmp_query_migrate │ │ │ │ 24134: 01302ce2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_BAD_OFFSET_DSTATE │ │ │ │ 24135: 005af5e5 52 FUNC GLOBAL DEFAULT 12 tcg_constant_ptr_int │ │ │ │ 24136: 01301bee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INVALL_DSTATE │ │ │ │ 24137: 01301b4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_READ_DSTATE │ │ │ │ 24138: 01301b2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_MSI_SET_IRQ_DSTATE │ │ │ │ 24139: 002bd021 212 FUNC GLOBAL DEFAULT 12 uint64_to_float16 │ │ │ │ 24140: 01215eb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toulh_round_to_zero │ │ │ │ - 24141: 0089933d 356 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_map_bar │ │ │ │ + 24141: 00899345 356 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_map_bar │ │ │ │ 24142: 00588249 64 FUNC GLOBAL DEFAULT 12 qemu_find_netdev │ │ │ │ - 24143: 00a7e98c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_TAG │ │ │ │ + 24143: 00a7e9a4 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_TAG │ │ │ │ 24144: 00446b69 24 FUNC GLOBAL DEFAULT 12 pci_set_enabled │ │ │ │ - 24145: 0086f249 328 FUNC GLOBAL DEFAULT 12 qdict_is_equal │ │ │ │ + 24145: 0086f251 328 FUNC GLOBAL DEFAULT 12 qdict_is_equal │ │ │ │ 24146: 012aa240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_PC_DIMM_ASSIGNED_SLOT_EVENT │ │ │ │ 24147: 012bb6ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_EXPIRE_PASSWORD_EVENT │ │ │ │ - 24148: 0085e39d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptions │ │ │ │ + 24148: 0085e3a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptions │ │ │ │ 24149: 01210374 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_clz_u16 │ │ │ │ 24150: 005d5a49 44 FUNC GLOBAL DEFAULT 12 tb_htable_init │ │ │ │ 24151: 012a2770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_PARAMETERS_EVENT │ │ │ │ 24152: 012ad508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NO_TS_SUPPORT_EVENT │ │ │ │ - 24153: 006d2b89 140 FUNC GLOBAL DEFAULT 12 helper_mve_vand │ │ │ │ + 24153: 006d2b91 140 FUNC GLOBAL DEFAULT 12 helper_mve_vand │ │ │ │ 24154: 01301288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_COPY_RANGE_FAIL_DSTATE │ │ │ │ 24155: 012afcd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_16_EVENT │ │ │ │ 24156: 011fab04 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmulhub │ │ │ │ 24157: 012b9ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_ADD_DYNAMIC_CAPACITY_EVENT │ │ │ │ 24158: 012b0478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_TRANSFER_DATA_EVENT │ │ │ │ 24159: 012b1df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_STATUS_READ_EVENT │ │ │ │ 24160: 012b989c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_EXPORT_DEL_EVENT │ │ │ │ - 24161: 00a64640 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT │ │ │ │ + 24161: 00a64658 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT │ │ │ │ 24162: 005b7069 108 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i64 │ │ │ │ 24163: 01301bf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPC_DSTATE │ │ │ │ 24164: 011faa80 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmulhuh │ │ │ │ - 24165: 00763119 44 FUNC GLOBAL DEFAULT 12 bdrv_is_whitelisted │ │ │ │ + 24165: 00763121 44 FUNC GLOBAL DEFAULT 12 bdrv_is_whitelisted │ │ │ │ 24166: 012b8d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_EVENT │ │ │ │ 24167: 00534109 480 FUNC GLOBAL DEFAULT 12 physical_memory_set_dirty_range │ │ │ │ 24168: 01303044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_CALCULATE_DSTATE │ │ │ │ 24169: 0057e021 88 FUNC GLOBAL DEFAULT 12 hmp_info_sync_profile │ │ │ │ 24170: 005e341d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_be_mmu │ │ │ │ 24171: 00444eb9 108 FUNC GLOBAL DEFAULT 12 pci_address_space_io │ │ │ │ - 24172: 0084c391 16 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress_members │ │ │ │ - 24173: 00878cb5 64 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_destroy │ │ │ │ + 24172: 0084c399 16 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress_members │ │ │ │ + 24173: 00878cbd 64 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_destroy │ │ │ │ 24174: 01302a68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_SQID_DSTATE │ │ │ │ - 24175: 008637cd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayReloadOptions_base_members │ │ │ │ + 24175: 008637d5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayReloadOptions_base_members │ │ │ │ 24176: 012bbecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MEMALIGN_EVENT │ │ │ │ - 24177: 0088e759 64 FUNC GLOBAL DEFAULT 12 timer_init_full │ │ │ │ + 24177: 0088e761 64 FUNC GLOBAL DEFAULT 12 timer_init_full │ │ │ │ 24178: 012a3e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_NULL_NEW_EVENT │ │ │ │ 24179: 005633ad 34 FUNC GLOBAL DEFAULT 12 migrate_max_postcopy_bandwidth │ │ │ │ - 24180: 007ff56d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfoList │ │ │ │ + 24180: 007ff575 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfoList │ │ │ │ 24181: 01301b46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_INSTANCE_INIT_DSTATE │ │ │ │ 24182: 012b8f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_POWERCTL_SET_CPU_ON_AND_RESET_EVENT │ │ │ │ - 24183: 0081965d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdioWrapper │ │ │ │ + 24183: 00819665 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdioWrapper │ │ │ │ 24184: 012b896c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_ENABLE_EVENT │ │ │ │ 24185: 012b230c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_UNKNOWN_MSG_TYPE_EVENT │ │ │ │ 24186: 012ac428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_READ_BD_EVENT │ │ │ │ - 24187: 0082bec1 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper │ │ │ │ + 24187: 0082bec9 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper │ │ │ │ 24188: 0050f55d 178 FUNC GLOBAL DEFAULT 12 AUD_set_volume_in │ │ │ │ 24189: 011fa9fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmulhuw │ │ │ │ 24190: 01302042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_NEW_MAC_DSTATE │ │ │ │ - 24191: 006fb9b1 328 FUNC GLOBAL DEFAULT 12 helper_sme2_luti2_4b │ │ │ │ + 24191: 006fb9b9 328 FUNC GLOBAL DEFAULT 12 helper_sme2_luti2_4b │ │ │ │ 24192: 00524b21 68 FUNC GLOBAL DEFAULT 12 qemu_add_default_firmwarepath │ │ │ │ 24193: 0057d945 160 FUNC GLOBAL DEFAULT 12 hmp_split_at_comma │ │ │ │ 24194: 01302028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RX_INCOMPLETE_DSTATE │ │ │ │ 24195: 012ae824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_NUMQ_EVENT │ │ │ │ 24196: 01301632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_SET_PARAMS_DSTATE │ │ │ │ 24197: 01302aaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MMIO_READ_DSTATE │ │ │ │ 24198: 013028f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TMP105_WRITE_DSTATE │ │ │ │ 24199: 013036a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_NUMA_DSTATE │ │ │ │ - 24200: 006fbaf9 344 FUNC GLOBAL DEFAULT 12 helper_sme2_luti2_4h │ │ │ │ - 24201: 0089ab71 184 FUNC GLOBAL DEFAULT 12 yank_unregister_instance │ │ │ │ + 24200: 006fbb01 344 FUNC GLOBAL DEFAULT 12 helper_sme2_luti2_4h │ │ │ │ + 24201: 0089ab79 184 FUNC GLOBAL DEFAULT 12 yank_unregister_instance │ │ │ │ 24202: 012a772c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_WRITE_EVENT │ │ │ │ 24203: 0041f76d 4 FUNC GLOBAL DEFAULT 12 desc_ring_get_tail │ │ │ │ 24204: 012a6c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_CHR_EVENT_EVENT │ │ │ │ 24205: 005b40fd 124 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i32 │ │ │ │ 24206: 01301e02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_RESET_DSTATE │ │ │ │ 24207: 00462c49 74 FUNC GLOBAL DEFAULT 12 esp_request_cancelled │ │ │ │ 24208: 005d4bb5 138 FUNC GLOBAL DEFAULT 12 helper_gvec_umin64 │ │ │ │ 24209: 002f7c89 136 FUNC GLOBAL DEFAULT 12 v9fs_co_rename │ │ │ │ - 24210: 006ea119 42 FUNC GLOBAL DEFAULT 12 helper_cpsr_read │ │ │ │ - 24211: 009f783c 64 OBJECT GLOBAL DEFAULT 14 vmstate_cpu_hotplug │ │ │ │ + 24210: 006ea121 42 FUNC GLOBAL DEFAULT 12 helper_cpsr_read │ │ │ │ + 24211: 009f7854 64 OBJECT GLOBAL DEFAULT 14 vmstate_cpu_hotplug │ │ │ │ 24212: 0130365a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_JOBS_DSTATE │ │ │ │ 24213: 013027c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_ENTER_DSTATE │ │ │ │ - 24214: 006fbc51 316 FUNC GLOBAL DEFAULT 12 helper_sme2_luti2_4s │ │ │ │ + 24214: 006fbc59 316 FUNC GLOBAL DEFAULT 12 helper_sme2_luti2_4s │ │ │ │ 24215: 012a99dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_BPR_WRITE_EVENT │ │ │ │ 24216: 0120fa2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_sat_s8 │ │ │ │ - 24217: 0082bd09 204 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper │ │ │ │ + 24217: 0082bd11 204 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper │ │ │ │ 24218: 0130123e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_READ_DSTATE │ │ │ │ 24219: 0130328a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_ITERATE_DSTATE │ │ │ │ 24220: 0130162a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_RELEASE_DSTATE │ │ │ │ 24221: 01303872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_EVENT_INJECT_DSTATE │ │ │ │ 24222: 01211fd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrshl_s32 │ │ │ │ - 24223: 007e7f69 408 FUNC GLOBAL DEFAULT 12 blk_pdiscard │ │ │ │ + 24223: 007e7f71 408 FUNC GLOBAL DEFAULT 12 blk_pdiscard │ │ │ │ 24224: 005d8845 132 FUNC GLOBAL DEFAULT 12 translator_fake_ld │ │ │ │ - 24225: 0072db0d 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_int32 │ │ │ │ + 24225: 0072db15 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_int32 │ │ │ │ 24226: 004e67b5 92 FUNC GLOBAL DEFAULT 12 virtio_bus_release_ioeventfd │ │ │ │ 24227: 00613f4d 4 FUNC GLOBAL DEFAULT 12 helper_vfp_fcvtsd │ │ │ │ - 24228: 008a0321 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_sync_config_arg_members │ │ │ │ + 24228: 008a0329 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_sync_config_arg_members │ │ │ │ 24229: 0120f0e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_addl_saturate_s64 │ │ │ │ 24230: 012a7b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZ_LED_READ_EVENT │ │ │ │ - 24231: 00857d1d 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClientList │ │ │ │ + 24231: 00857d25 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClientList │ │ │ │ 24232: 012bbc8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_QUERY_FEATURES_NOSYS_EVENT │ │ │ │ - 24233: 0088cbd9 70 FUNC GLOBAL DEFAULT 12 qemu_co_queue_restart_all │ │ │ │ + 24233: 0088cbe1 70 FUNC GLOBAL DEFAULT 12 qemu_co_queue_restart_all │ │ │ │ 24234: 012b2124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_DISABLED_EVENT │ │ │ │ 24235: 002bd5e5 232 FUNC GLOBAL DEFAULT 12 uint64_to_float32 │ │ │ │ - 24236: 00891b4d 144 FUNC GLOBAL DEFAULT 12 buffer_free │ │ │ │ + 24236: 00891b55 144 FUNC GLOBAL DEFAULT 12 buffer_free │ │ │ │ 24237: 012b2db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_REALIZE_EVENT │ │ │ │ 24238: 012b73f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_STATE_RESUME_PREPARE_EVENT │ │ │ │ 24239: 00300501 2 FUNC GLOBAL DEFAULT 12 acpi_cpu_ospm_status │ │ │ │ - 24240: 0070309d 52 FUNC GLOBAL DEFAULT 12 virtio_serial_open │ │ │ │ + 24240: 007030a5 52 FUNC GLOBAL DEFAULT 12 virtio_serial_open │ │ │ │ 24241: 01301ba4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SYSREG_WRITE_DSTATE │ │ │ │ 24242: 00542651 20 FUNC GLOBAL DEFAULT 12 qemu_register_shutdown_notifier │ │ │ │ 24243: 01302392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_BOUNDARY_DSTATE │ │ │ │ - 24244: 00873621 4 FUNC GLOBAL DEFAULT 12 qemu_has_direct_io │ │ │ │ + 24244: 00873629 4 FUNC GLOBAL DEFAULT 12 qemu_has_direct_io │ │ │ │ 24245: 012b8e10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_EXEC_EVENT │ │ │ │ 24246: 012a960c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_READ_FAULT_EVENT │ │ │ │ 24247: 012b840c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_FE_OPEN_EVENT │ │ │ │ 24248: 013016e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_STATE_DSTATE │ │ │ │ 24249: 01302af6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_START_DSTATE │ │ │ │ - 24250: 0073f3b9 132 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new_fd │ │ │ │ - 24251: 00748ee1 68 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_ivgen │ │ │ │ + 24250: 0073f3c1 132 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new_fd │ │ │ │ + 24251: 00748ee9 68 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_ivgen │ │ │ │ 24252: 0120fb34 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_unarrow_sat8 │ │ │ │ 24253: 005e96c5 124 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_trans_cb │ │ │ │ - 24254: 0072becd 4 FUNC GLOBAL DEFAULT 12 kvm_arm_supports_user_irq │ │ │ │ + 24254: 0072bed5 4 FUNC GLOBAL DEFAULT 12 kvm_arm_supports_user_irq │ │ │ │ 24255: 002fd1a5 440 FUNC GLOBAL DEFAULT 12 build_srat_memory │ │ │ │ - 24256: 007f7f95 58 FUNC GLOBAL DEFAULT 12 qapi_free_int8List │ │ │ │ + 24256: 007f7f9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_int8List │ │ │ │ 24257: 00575fad 136 FUNC GLOBAL DEFAULT 12 qmp_query_xen_replication_status │ │ │ │ 24258: 01302a5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_SQ_INVALID_SQID_DSTATE │ │ │ │ 24259: 012b9bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_CORRECTABLE_ERROR_EVENT │ │ │ │ 24260: 012b8afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_PIXMAN_EVENT │ │ │ │ 24261: 0130374a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SAVE_DEVICES_STATE_DSTATE │ │ │ │ - 24262: 0089b5e5 276 FUNC GLOBAL DEFAULT 12 aesdec_IMC_gen │ │ │ │ - 24263: 00881c61 116 FUNC GLOBAL DEFAULT 12 qemu_opts_from_qdict │ │ │ │ + 24262: 0089b5ed 276 FUNC GLOBAL DEFAULT 12 aesdec_IMC_gen │ │ │ │ + 24263: 00881c69 116 FUNC GLOBAL DEFAULT 12 qemu_opts_from_qdict │ │ │ │ 24264: 01301d88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_INSTANCE_INIT_DSTATE │ │ │ │ - 24265: 00859c6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPort │ │ │ │ + 24265: 00859c75 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPort │ │ │ │ 24266: 005e05ad 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_le_mmu │ │ │ │ 24267: 005c12f9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i32_chk │ │ │ │ 24268: 01302c20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_CONFIGURE_DSTATE │ │ │ │ 24269: 012b1804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_BURST_LENGTH_EVENT │ │ │ │ 24270: 012b5ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_UPDATE_EVENTS_EVENT │ │ │ │ 24271: 005571a1 1976 FUNC GLOBAL DEFAULT 12 hmp_info_migrate │ │ │ │ 24272: 00583641 144 FUNC GLOBAL DEFAULT 12 eth_calc_ip6_pseudo_hdr_csum │ │ │ │ - 24273: 0078dac5 68 FUNC GLOBAL DEFAULT 12 bdrv_drain_all │ │ │ │ + 24273: 0078dacd 68 FUNC GLOBAL DEFAULT 12 bdrv_drain_all │ │ │ │ 24274: 01303322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_THROTTLE_PCT_DSTATE │ │ │ │ 24275: 004b37d1 184 FUNC GLOBAL DEFAULT 12 usb_packet_complete_one │ │ │ │ 24276: 005e3db9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andq_le │ │ │ │ 24277: 01303536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_DSTATE │ │ │ │ 24278: 013030d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PLACE_PAGE_ZERO_DSTATE │ │ │ │ 24279: 012a4ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_VERSION_EVENT │ │ │ │ - 24280: 008415c9 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_disconnected │ │ │ │ + 24280: 008415d1 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_disconnected │ │ │ │ 24281: 012b31c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_OPEN_SESSION_EVENT │ │ │ │ 24282: 013034a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM4_FALLBACK_DSTATE │ │ │ │ 24283: 01302866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_BUS_DRAINED_BEGIN_DSTATE │ │ │ │ 24284: 012b7a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_EVENT │ │ │ │ - 24285: 0078b439 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_finish │ │ │ │ + 24285: 0078b441 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_finish │ │ │ │ 24286: 0051ab29 880 FUNC GLOBAL DEFAULT 12 hmp_info_snapshots │ │ │ │ 24287: 012bc00c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_MOVE_EMPTY_EVENT │ │ │ │ 24288: 01303844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INJECT_GHES_V2_ERROR_DSTATE │ │ │ │ - 24289: 00a7e988 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_FAILURE │ │ │ │ - 24290: 0076e249 4 FUNC GLOBAL DEFAULT 12 block_job_driver │ │ │ │ + 24289: 00a7e9a0 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_FAILURE │ │ │ │ + 24290: 0076e251 4 FUNC GLOBAL DEFAULT 12 block_job_driver │ │ │ │ 24291: 00570c4d 100 FUNC GLOBAL DEFAULT 12 qemu_savevm_non_migratable_list │ │ │ │ 24292: 013019d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_I2C_READ_DSTATE │ │ │ │ 24293: 012bb16c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_DEL_EVENT │ │ │ │ 24294: 013026de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_NO_DATA_DSTATE │ │ │ │ - 24295: 00804119 232 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph │ │ │ │ + 24295: 00804121 232 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph │ │ │ │ 24296: 012ae324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_READ_NOT_OK_EVENT │ │ │ │ 24297: 012b1304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_TRANSFER_COMPLETE_EVENT │ │ │ │ 24298: 005ee839 44 FUNC GLOBAL DEFAULT 12 kvm_arm_pmu_set_irq │ │ │ │ 24299: 0032b109 26 FUNC GLOBAL DEFAULT 12 cpu_write_elf32_qemunote │ │ │ │ 24300: 013016aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DEVICE_CREATE_DSTATE │ │ │ │ 24301: 012baa50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CONT_EVENT │ │ │ │ 24302: 01302d88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_BLOCK_DSTATE │ │ │ │ @@ -24311,76 +24311,76 @@ │ │ │ │ 24307: 0120fab0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_sat_u8 │ │ │ │ 24308: 011e168c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchw_le │ │ │ │ 24309: 012a5be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_VM_STATE_RUNNING_EVENT │ │ │ │ 24310: 011e8180 132 OBJECT GLOBAL DEFAULT 24 helper_info_sadd16 │ │ │ │ 24311: 0055a4e1 112 FUNC GLOBAL DEFAULT 12 migrate_send_rp_pong │ │ │ │ 24312: 012aec44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DBBUF_CONFIG_EVENT │ │ │ │ 24313: 013035d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_DSTATE │ │ │ │ - 24314: 0089aff9 220 FUNC GLOBAL DEFAULT 12 aesenc_MC_genrev │ │ │ │ + 24314: 0089b001 220 FUNC GLOBAL DEFAULT 12 aesenc_MC_genrev │ │ │ │ 24315: 005e2069 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_le │ │ │ │ - 24316: 007e57b5 400 FUNC GLOBAL DEFAULT 12 bdrv_readv_vmstate │ │ │ │ + 24316: 007e57bd 400 FUNC GLOBAL DEFAULT 12 bdrv_readv_vmstate │ │ │ │ 24317: 012b4244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_EXIT_EVENT │ │ │ │ 24318: 002fbaa9 116 FUNC GLOBAL DEFAULT 12 aml_create_qword_field │ │ │ │ 24319: 0130168c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_BINDING_DSTATE │ │ │ │ 24320: 00442319 132 FUNC GLOBAL DEFAULT 12 pci_bus_bypass_iommu │ │ │ │ 24321: 005cf605 84 FUNC GLOBAL DEFAULT 12 curr_cflags │ │ │ │ 24322: 012ab04c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_SET_FACTOR_EVENT │ │ │ │ - 24323: 0086d685 64 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_qmp │ │ │ │ + 24323: 0086d68d 64 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_qmp │ │ │ │ 24324: 0055f805 76 FUNC GLOBAL DEFAULT 12 multifd_send_data_free │ │ │ │ 24325: 002b9359 160 FUNC GLOBAL DEFAULT 12 float64_to_int64_modulo │ │ │ │ 24326: 013033bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_RENDER_DMABUF_DSTATE │ │ │ │ 24327: 0055ca19 48 FUNC GLOBAL DEFAULT 12 migration_shutdown │ │ │ │ 24328: 011e8f6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_uqaddsubx │ │ │ │ 24329: 0059ee29 348 FUNC GLOBAL DEFAULT 12 semihost_sys_rename │ │ │ │ - 24330: 00829e5d 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions │ │ │ │ + 24330: 00829e65 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions │ │ │ │ 24331: 012b9ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUIT_EVENT │ │ │ │ 24332: 012aa7dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_NEW_PEER_EVENT │ │ │ │ - 24333: 00882e2d 42 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_equal │ │ │ │ + 24333: 00882e35 42 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_equal │ │ │ │ 24334: 011fafa8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulhsb │ │ │ │ 24335: 0130132e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_START_DSTATE │ │ │ │ 24336: 011eb8ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfma_scalarh │ │ │ │ 24337: 012a5084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_XFER_EXCEED_EVENT │ │ │ │ 24338: 012b0ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_WRITEL_EVENT │ │ │ │ 24339: 012afd08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_READ_TOC_EVENT │ │ │ │ 24340: 0130226c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_UCAST_MISMATCH_DSTATE │ │ │ │ 24341: 012a3cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_PENDING_EVENT │ │ │ │ 24342: 012b1ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_IRQ_ACK_EVENT │ │ │ │ 24343: 00395c7d 208 FUNC GLOBAL DEFAULT 12 ide_buffered_readv │ │ │ │ 24344: 01301084 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_char_c │ │ │ │ - 24345: 0078b07d 38 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_granularity │ │ │ │ + 24345: 0078b085 38 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_granularity │ │ │ │ 24346: 01215ca8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touls_round_to_zero │ │ │ │ 24347: 0114bda4 12 OBJECT GLOBAL DEFAULT 21 shpc_vmstate_info │ │ │ │ 24348: 011faf24 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulhsh │ │ │ │ 24349: 002c3865 112 FUNC GLOBAL DEFAULT 12 helper_sadd8 │ │ │ │ 24350: 005e24e9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_le │ │ │ │ 24351: 012b7f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_OUT_EVENT │ │ │ │ 24352: 0054db31 76 FUNC GLOBAL DEFAULT 12 tpm_backend_get_buffer_size │ │ │ │ - 24353: 00764add 228 FUNC GLOBAL DEFAULT 12 bdrv_child_refresh_perms │ │ │ │ - 24354: 0087f045 8 FUNC GLOBAL DEFAULT 12 error_vreport │ │ │ │ + 24353: 00764ae5 228 FUNC GLOBAL DEFAULT 12 bdrv_child_refresh_perms │ │ │ │ + 24354: 0087f04d 8 FUNC GLOBAL DEFAULT 12 error_vreport │ │ │ │ 24355: 01303008 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_SET_OUTPUT_DSTATE │ │ │ │ 24356: 01176320 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_unused_buffer │ │ │ │ 24357: 012bad84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_REPLAY_EVENT │ │ │ │ 24358: 005b78c5 90 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i64 │ │ │ │ - 24359: 007fea99 142 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfoList │ │ │ │ + 24359: 007feaa1 142 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfoList │ │ │ │ 24360: 012a9cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_LR_ENTRY_EVENT │ │ │ │ 24361: 011eb828 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfma_scalars │ │ │ │ 24362: 00308075 204 FUNC GLOBAL DEFAULT 12 build_append_pcihp_resources │ │ │ │ 24363: 002c5dd9 124 FUNC GLOBAL DEFAULT 12 hmp_object_del │ │ │ │ - 24364: 0085a565 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey │ │ │ │ - 24365: 0072c961 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_uint │ │ │ │ + 24364: 0085a56d 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey │ │ │ │ + 24365: 0072c969 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_uint │ │ │ │ 24366: 012ac7a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_REJECT_EVENT │ │ │ │ 24367: 0032ebfd 412 FUNC GLOBAL DEFAULT 12 rom_check_and_register_reset │ │ │ │ - 24368: 0084fdd9 176 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction_members │ │ │ │ + 24368: 0084fde1 176 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction_members │ │ │ │ 24369: 005dedd1 184 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_be │ │ │ │ - 24370: 006fc8a5 2 FUNC GLOBAL DEFAULT 12 xen_evtchn_snoop_msi │ │ │ │ + 24370: 006fc8ad 2 FUNC GLOBAL DEFAULT 12 xen_evtchn_snoop_msi │ │ │ │ 24371: 012ae494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_COPY_INVALID_FORMAT_EVENT │ │ │ │ - 24372: 0080ee35 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi │ │ │ │ + 24372: 0080ee3d 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi │ │ │ │ 24373: 01301166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_PAUSED_DSTATE │ │ │ │ - 24374: 00898a09 54 FUNC GLOBAL DEFAULT 12 vhost_user_server_dec_in_flight │ │ │ │ - 24375: 00862c85 140 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses_members │ │ │ │ + 24374: 00898a11 54 FUNC GLOBAL DEFAULT 12 vhost_user_server_dec_in_flight │ │ │ │ + 24375: 00862c8d 140 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses_members │ │ │ │ 24376: 005ee785 4 FUNC GLOBAL DEFAULT 12 kvm_arm_el2_supported │ │ │ │ 24377: 012a5154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_PCI_BAR_0_EVENT │ │ │ │ 24378: 011faea0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulhsw │ │ │ │ 24379: 012b889c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_XVP_EVENT │ │ │ │ 24380: 012afcc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_UNSUPPORTED_EVENT │ │ │ │ 24381: 01302d48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_DETACH_DSTATE │ │ │ │ 24382: 003efb51 46 FUNC GLOBAL DEFAULT 12 net_rx_pkt_init │ │ │ │ @@ -24399,168 +24399,168 @@ │ │ │ │ 24395: 011e8ff0 132 OBJECT GLOBAL DEFAULT 24 helper_info_uhaddsubx │ │ │ │ 24396: 013037bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NETDEV_DEL_DSTATE │ │ │ │ 24397: 01301ba6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SYSREG_READ_DSTATE │ │ │ │ 24398: 005b4d5d 180 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i32 │ │ │ │ 24399: 0130111a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_BASIC_CONSTRAINTS_DSTATE │ │ │ │ 24400: 012acf68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PCI_UNINIT_EVENT │ │ │ │ 24401: 0130330c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_GET_DWORD_DSTATE │ │ │ │ - 24402: 00748d15 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt │ │ │ │ + 24402: 00748d1d 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt │ │ │ │ 24403: 003004fd 2 FUNC GLOBAL DEFAULT 12 cpu_hotplug_hw_init │ │ │ │ 24404: 01302cf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_READ_ERROR_DSTATE │ │ │ │ 24405: 01301148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_CHECKSUM_INVALID_DSTATE │ │ │ │ 24406: 01302100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_PROCESS_DSTATE │ │ │ │ - 24407: 00733559 80 FUNC GLOBAL DEFAULT 12 object_ref │ │ │ │ + 24407: 00733561 80 FUNC GLOBAL DEFAULT 12 object_ref │ │ │ │ 24408: 01303ab4 1 OBJECT GLOBAL DEFAULT 25 message_with_timestamp │ │ │ │ - 24409: 0085eb95 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayDBus │ │ │ │ + 24409: 0085eb9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayDBus │ │ │ │ 24410: 00423545 6 FUNC GLOBAL DEFAULT 12 can_sja_disconnect │ │ │ │ 24411: 005cf799 36 FUNC GLOBAL DEFAULT 12 helper_shl_i64 │ │ │ │ 24412: 01302568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PCIE_RC_MSI_NOTIFY_DSTATE │ │ │ │ 24413: 00574dbd 300 FUNC GLOBAL DEFAULT 12 migration_tls_channel_connect │ │ │ │ 24414: 012baa60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_STOP_EVENT │ │ │ │ - 24415: 0082810d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfo │ │ │ │ + 24415: 00828115 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfo │ │ │ │ 24416: 01302518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_REG_WRITE_DSTATE │ │ │ │ 24417: 01301dd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_PROPERTY_DSTATE │ │ │ │ 24418: 012a39ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_OTHER_EVENT │ │ │ │ - 24419: 00856f75 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions │ │ │ │ + 24419: 00856f7d 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions │ │ │ │ 24420: 013021ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_PROTOCOLS_DSTATE │ │ │ │ - 24421: 0086f8c5 86 FUNC GLOBAL DEFAULT 12 qlist_unref │ │ │ │ - 24422: 00a7e96c 3 OBJECT GLOBAL DEFAULT 14 sense_code_REPORTED_LUNS_CHANGED │ │ │ │ + 24421: 0086f8cd 86 FUNC GLOBAL DEFAULT 12 qlist_unref │ │ │ │ + 24422: 00a7e984 3 OBJECT GLOBAL DEFAULT 14 sense_code_REPORTED_LUNS_CHANGED │ │ │ │ 24423: 002c8865 108 FUNC GLOBAL DEFAULT 12 qemu_console_get_head │ │ │ │ - 24424: 006e0015 80 FUNC GLOBAL DEFAULT 12 helper_mve_vmovntb │ │ │ │ + 24424: 006e001d 80 FUNC GLOBAL DEFAULT 12 helper_mve_vmovntb │ │ │ │ 24425: 012b30b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_FAILURE_EVENT │ │ │ │ 24426: 01302f18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_GUEST_PAGE_DSTATE │ │ │ │ 24427: 012acef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_READ_DATA_EVENT │ │ │ │ 24428: 002c822d 74 FUNC GLOBAL DEFAULT 12 dpy_gl_cursor_position │ │ │ │ - 24429: 007c00f5 60 FUNC GLOBAL DEFAULT 12 vhdx_header_le_import │ │ │ │ + 24429: 007c00fd 60 FUNC GLOBAL DEFAULT 12 vhdx_header_le_import │ │ │ │ 24430: 00554e05 148 FUNC GLOBAL DEFAULT 12 global_dirty_log_change │ │ │ │ 24431: 012df3f4 1 OBJECT GLOBAL DEFAULT 25 qemu_uuid_set │ │ │ │ 24432: 012b90b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_LATENCY_HISTOGRAM_SET_EVENT │ │ │ │ - 24433: 006e0065 100 FUNC GLOBAL DEFAULT 12 helper_mve_vmovnth │ │ │ │ + 24433: 006e006d 100 FUNC GLOBAL DEFAULT 12 helper_mve_vmovnth │ │ │ │ 24434: 0130231e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_TOOSMALL_DSTATE │ │ │ │ 24435: 012b6b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_WAIT_EVENT │ │ │ │ - 24436: 00817fa1 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo_members │ │ │ │ + 24436: 00817fa9 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo_members │ │ │ │ 24437: 00605731 32 FUNC GLOBAL DEFAULT 12 stage_1_mmu_idx │ │ │ │ 24438: 002e5a25 68 FUNC GLOBAL DEFAULT 12 vnc_client_cut_text │ │ │ │ - 24439: 0080ddb1 260 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow_members │ │ │ │ - 24440: 00895ab9 92 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_wake │ │ │ │ + 24439: 0080ddb9 260 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow_members │ │ │ │ + 24440: 00895ac1 92 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_wake │ │ │ │ 24441: 01301456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_ERROR_DSTATE │ │ │ │ 24442: 005441b5 188 FUNC GLOBAL DEFAULT 12 qemu_fdt_getprop_cell │ │ │ │ 24443: 012a3e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_ASYNC_EVENT │ │ │ │ 24444: 012ba36c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CURRENT_MACHINE_EVENT │ │ │ │ - 24445: 00a7e954 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_COMM_FAILURE │ │ │ │ + 24445: 00a7e96c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_COMM_FAILURE │ │ │ │ 24446: 012aaaec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_READ_EVENT │ │ │ │ 24447: 012ac058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_DISCONNECT_EVENT │ │ │ │ 24448: 00335009 20 FUNC GLOBAL DEFAULT 12 numa_uses_legacy_mem │ │ │ │ 24449: 012b283c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_IRQ_LOWER_EVENT │ │ │ │ - 24450: 0080a819 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp_members │ │ │ │ - 24451: 00a64730 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FILES │ │ │ │ + 24450: 0080a821 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp_members │ │ │ │ + 24451: 00a64748 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FILES │ │ │ │ 24452: 012b493c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAP_FAULT_EVENT │ │ │ │ 24453: 012a2f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_HDEV_IS_SG_EVENT │ │ │ │ 24454: 002b8461 192 FUNC GLOBAL DEFAULT 12 float32_to_int16_round_to_zero │ │ │ │ 24455: 0130302c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_THROTTLE_SET_DSTATE │ │ │ │ 24456: 0130388e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_LAUNCH_MEASURE_DSTATE │ │ │ │ 24457: 012b4104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_SUSPEND_EVENT │ │ │ │ - 24458: 007335d9 160 FUNC GLOBAL DEFAULT 12 object_property_iter_next │ │ │ │ - 24459: 00863ac1 220 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC │ │ │ │ - 24460: 007f1749 188 FUNC GLOBAL DEFAULT 12 qmp_chardev_send_break │ │ │ │ + 24458: 007335e1 160 FUNC GLOBAL DEFAULT 12 object_property_iter_next │ │ │ │ + 24459: 00863ac9 220 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC │ │ │ │ + 24460: 007f1751 188 FUNC GLOBAL DEFAULT 12 qmp_chardev_send_break │ │ │ │ 24461: 011fae1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulhub │ │ │ │ 24462: 01303332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VM_STATE_NOTIFY_DSTATE │ │ │ │ 24463: 006091f9 118 FUNC GLOBAL DEFAULT 12 vfp_get_fpscr │ │ │ │ - 24464: 0086d5a9 122 FUNC GLOBAL DEFAULT 12 strv_from_str_list │ │ │ │ + 24464: 0086d5b1 122 FUNC GLOBAL DEFAULT 12 strv_from_str_list │ │ │ │ 24465: 0130261a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_DEVICE_RESET_DSTATE │ │ │ │ - 24466: 0084bcc9 132 FUNC GLOBAL DEFAULT 12 visit_type_NetworkAddressFamily │ │ │ │ + 24466: 0084bcd1 132 FUNC GLOBAL DEFAULT 12 visit_type_NetworkAddressFamily │ │ │ │ 24467: 011fad98 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulhuh │ │ │ │ 24468: 012ab16c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_SET_IRQ_EVENT │ │ │ │ 24469: 01301aa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_VIA_DSTATE │ │ │ │ 24470: 012a736c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_VRAM_WRITE_EVENT │ │ │ │ 24471: 011f4fc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmla180h │ │ │ │ 24472: 011d1fdc 32 OBJECT GLOBAL DEFAULT 24 ATA_IOPORT_WR_lookup │ │ │ │ 24473: 013023ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FDP_RUH_CHANGE_DSTATE │ │ │ │ 24474: 003b7841 132 FUNC GLOBAL DEFAULT 12 ct3_clear_region_block_backed │ │ │ │ 24475: 012b855c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_CREATE_UPDATE_EVENT │ │ │ │ 24476: 005f2385 10 FUNC GLOBAL DEFAULT 12 pmu_post_el_change │ │ │ │ 24477: 012a57f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_GET_STE_EVENT │ │ │ │ 24478: 012b3de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_STATE_EVENT │ │ │ │ 24479: 012a978c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPD_EVENT │ │ │ │ - 24480: 00809af1 540 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd_members │ │ │ │ + 24480: 00809af9 540 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd_members │ │ │ │ 24481: 005395cd 440 FUNC GLOBAL DEFAULT 12 address_space_ldl_le │ │ │ │ 24482: 01301176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_START_DSTATE │ │ │ │ 24483: 0121cc60 424 OBJECT GLOBAL DEFAULT 24 bdrv_raw │ │ │ │ 24484: 012b4ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_DISABLE_EVENT │ │ │ │ 24485: 005b4179 40 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i32 │ │ │ │ 24486: 01301f3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFSR_DSTATE │ │ │ │ 24487: 013036ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMORY_DEVICES_DSTATE │ │ │ │ - 24488: 00765c45 76 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init_1 │ │ │ │ + 24488: 00765c4d 76 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init_1 │ │ │ │ 24489: 011f4f3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmla180s │ │ │ │ 24490: 004fb869 316 FUNC GLOBAL DEFAULT 12 vhost_vdpa_dma_map │ │ │ │ 24491: 011fad14 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulhuw │ │ │ │ 24492: 01302356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_SMALL_DSTATE │ │ │ │ 24493: 01179894 12 OBJECT GLOBAL DEFAULT 21 DisplayProtocol_lookup │ │ │ │ 24494: 01302d6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VMSTATE_CHANGE_PREPARE_DSTATE │ │ │ │ 24495: 012b8a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GL_AREA_DESTROY_CONTEXT_EVENT │ │ │ │ 24496: 012ba9c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_GET_WIN32_SOCKET_EVENT │ │ │ │ 24497: 0120f8a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_sat_s16 │ │ │ │ 24498: 012a72cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_I2C_READ_EVENT │ │ │ │ 24499: 0044035d 116 FUNC GLOBAL DEFAULT 12 msix_set_mask │ │ │ │ - 24500: 0080912d 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS_members │ │ │ │ + 24500: 00809135 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS_members │ │ │ │ 24501: 0130153a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_SEL_READ_DSTATE │ │ │ │ 24502: 01303e1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_RESUME_DSTATE │ │ │ │ 24503: 005831e5 172 FUNC GLOBAL DEFAULT 12 eth_get_l3_proto │ │ │ │ 24504: 0055f8d5 260 FUNC GLOBAL DEFAULT 12 multifd_send_fill_packet │ │ │ │ - 24505: 007ba31d 140 FUNC GLOBAL DEFAULT 12 bdrv_can_snapshot │ │ │ │ - 24506: 0089459d 116 FUNC GLOBAL DEFAULT 12 iova_tree_find_iova │ │ │ │ - 24507: 007baf2d 416 FUNC GLOBAL DEFAULT 12 bdrv_all_delete_snapshot │ │ │ │ + 24505: 007ba325 140 FUNC GLOBAL DEFAULT 12 bdrv_can_snapshot │ │ │ │ + 24506: 008945a5 116 FUNC GLOBAL DEFAULT 12 iova_tree_find_iova │ │ │ │ + 24507: 007baf35 416 FUNC GLOBAL DEFAULT 12 bdrv_all_delete_snapshot │ │ │ │ 24508: 004f69d5 6 FUNC GLOBAL DEFAULT 12 vhost_dev_force_stop │ │ │ │ - 24509: 00749bf1 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_octet_str │ │ │ │ + 24509: 00749bf9 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_octet_str │ │ │ │ 24510: 005b379d 812 FUNC GLOBAL DEFAULT 12 tcg_register_jit │ │ │ │ - 24511: 0087967d 36 FUNC GLOBAL DEFAULT 12 qemu_thread_get_self │ │ │ │ + 24511: 00879685 36 FUNC GLOBAL DEFAULT 12 qemu_thread_get_self │ │ │ │ 24512: 012a8a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_REG_READ_EVENT │ │ │ │ 24513: 0059e415 400 FUNC GLOBAL DEFAULT 12 semihost_sys_read_gf │ │ │ │ 24514: 0043705d 112 FUNC GLOBAL DEFAULT 12 nvme_check_prinfo │ │ │ │ 24515: 003ef281 100 FUNC GLOBAL DEFAULT 12 net_tx_pkt_setup_vlan_header_ex │ │ │ │ - 24516: 0080bfdd 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw_members │ │ │ │ + 24516: 0080bfe5 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw_members │ │ │ │ 24517: 013036f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MACHINES_DSTATE │ │ │ │ - 24518: 00768d35 132 FUNC GLOBAL DEFAULT 12 bdrv_add_aio_context_notifier │ │ │ │ + 24518: 00768d3d 132 FUNC GLOBAL DEFAULT 12 bdrv_add_aio_context_notifier │ │ │ │ 24519: 01301d12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_READL_DSTATE │ │ │ │ 24520: 0063890d 192 FUNC GLOBAL DEFAULT 12 omap_badwidth_write16 │ │ │ │ 24521: 012b16d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TMP105_WRITE_EVENT │ │ │ │ - 24522: 007feffd 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo_members │ │ │ │ + 24522: 007ff005 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo_members │ │ │ │ 24523: 004f61dd 166 FUNC GLOBAL DEFAULT 12 vhost_ack_features_ex │ │ │ │ 24524: 012123f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshlu_s16 │ │ │ │ 24525: 0130149c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_CONNECT_DSTATE │ │ │ │ - 24526: 0089df15 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_attestation_report │ │ │ │ + 24526: 0089df1d 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_attestation_report │ │ │ │ 24527: 012b41b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_CC_OVERRUN_EVENT │ │ │ │ 24528: 013017ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_KBD_COMMAND_DSTATE │ │ │ │ - 24529: 0078a4a5 40 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_lock │ │ │ │ + 24529: 0078a4ad 40 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_lock │ │ │ │ 24530: 012bbd7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_RESET_TEMPORARY_EVENT │ │ │ │ 24531: 005dfc01 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminb │ │ │ │ 24532: 002e51d1 128 FUNC GLOBAL DEFAULT 12 vnc_job_push │ │ │ │ - 24533: 0071cf01 684 FUNC GLOBAL DEFAULT 12 virtqueue_fill │ │ │ │ + 24533: 0071cf09 684 FUNC GLOBAL DEFAULT 12 virtqueue_fill │ │ │ │ 24534: 0130223e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_RO_DSTATE │ │ │ │ 24535: 01301d7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DJMEMC_WRITE_DSTATE │ │ │ │ 24536: 0130195a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VALUE_READ_DSTATE │ │ │ │ 24537: 012a7d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_ENABLE_LOWER_EVENT │ │ │ │ 24538: 01302dfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_LPC_BRIDGE_ENABLED_DSTATE │ │ │ │ 24539: 012b1314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_POP_EVENT │ │ │ │ 24540: 012bb33c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SGX_CAPABILITIES_EVENT │ │ │ │ 24541: 005448bd 336 FUNC GLOBAL DEFAULT 12 qmp_dumpdtb │ │ │ │ 24542: 00569185 4 FUNC GLOBAL DEFAULT 12 precopy_remove_notifier │ │ │ │ - 24543: 0084f695 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper │ │ │ │ + 24543: 0084f69d 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper │ │ │ │ 24544: 0130220c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_FLT_DROPPED_DSTATE │ │ │ │ - 24545: 008076bd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcowEncryption_base_members │ │ │ │ + 24545: 008076c5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcowEncryption_base_members │ │ │ │ 24546: 005b8151 48 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i64 │ │ │ │ 24547: 013032f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_ICMP_MISCOMPARE_DSTATE │ │ │ │ 24548: 0052f0f5 272 FUNC GLOBAL DEFAULT 12 memory_region_register_iommu_notifier │ │ │ │ - 24549: 006e3009 240 FUNC GLOBAL DEFAULT 12 helper_mve_vfaddh │ │ │ │ + 24549: 006e3011 240 FUNC GLOBAL DEFAULT 12 helper_mve_vfaddh │ │ │ │ 24550: 0130317c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_LOW_PENDING_DSTATE │ │ │ │ 24551: 002e68c9 420 FUNC GLOBAL DEFAULT 12 vnc_client_write_sasl │ │ │ │ 24552: 01303552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SET_ACTIVE_DSTATE │ │ │ │ 24553: 01303e28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_SET_DSTATE │ │ │ │ 24554: 013029f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_DISABLED_DSTATE │ │ │ │ - 24555: 009b8640 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode_len │ │ │ │ + 24555: 009b8658 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode_len │ │ │ │ 24556: 01183700 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_granule_mode │ │ │ │ 24557: 013014a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READLINK_RETURN_DSTATE │ │ │ │ 24558: 012ae834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_VWCACHE_EVENT │ │ │ │ 24559: 0039c019 12 FUNC GLOBAL DEFAULT 12 ps2_queue_empty │ │ │ │ 24560: 01301f42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MER_DSTATE │ │ │ │ 24561: 012b06b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_PAD_EVENT │ │ │ │ 24562: 0050f919 240 FUNC GLOBAL DEFAULT 12 audio_parse_option │ │ │ │ @@ -24569,348 +24569,348 @@ │ │ │ │ 24565: 005e56e1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchq_be │ │ │ │ 24566: 012b49ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_UPDATE_EVENT │ │ │ │ 24567: 0054a339 660 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_start │ │ │ │ 24568: 002db059 104 FUNC GLOBAL DEFAULT 12 vnc_parse │ │ │ │ 24569: 00610381 30 FUNC GLOBAL DEFAULT 12 helper_neon_negl_u16 │ │ │ │ 24570: 012bbdcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAKE_EVENT │ │ │ │ 24571: 01302084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_DESC_DSTATE │ │ │ │ - 24572: 0088852d 74 FUNC GLOBAL DEFAULT 12 tran_commit │ │ │ │ - 24573: 006e30f9 236 FUNC GLOBAL DEFAULT 12 helper_mve_vfadds │ │ │ │ + 24572: 00888535 74 FUNC GLOBAL DEFAULT 12 tran_commit │ │ │ │ + 24573: 006e3101 236 FUNC GLOBAL DEFAULT 12 helper_mve_vfadds │ │ │ │ 24574: 012b0508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_RANGE_EVENT │ │ │ │ 24575: 012b4274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_ATTACH_EVENT │ │ │ │ 24576: 01212d38 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_shl_s16 │ │ │ │ - 24577: 0082d341 16 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelBaselineInfo_members │ │ │ │ + 24577: 0082d349 16 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelBaselineInfo_members │ │ │ │ 24578: 01303482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_FREE_DSTATE │ │ │ │ 24579: 01302bee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_BUS_STOP_DSTATE │ │ │ │ - 24580: 00878e39 96 FUNC GLOBAL DEFAULT 12 qemu_cond_broadcast │ │ │ │ + 24580: 00878e41 96 FUNC GLOBAL DEFAULT 12 qemu_cond_broadcast │ │ │ │ 24581: 01301ae0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_REG_READ_DSTATE │ │ │ │ 24582: 012aa0ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_GET_IRQ_DELIVERED_EVENT │ │ │ │ - 24583: 00762fe1 312 FUNC GLOBAL DEFAULT 12 bdrv_find_format │ │ │ │ + 24583: 00762fe9 312 FUNC GLOBAL DEFAULT 12 bdrv_find_format │ │ │ │ 24584: 0035fd55 784 FUNC GLOBAL DEFAULT 12 cirrus_init_common │ │ │ │ 24585: 013023f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_START_SUCCESS_DSTATE │ │ │ │ 24586: 00532ce5 280 FUNC GLOBAL DEFAULT 12 flatview_translate │ │ │ │ - 24587: 0088b509 408 FUNC GLOBAL DEFAULT 12 aio_context_new │ │ │ │ + 24587: 0088b511 408 FUNC GLOBAL DEFAULT 12 aio_context_new │ │ │ │ 24588: 012a992c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_NMIAR1_READ_EVENT │ │ │ │ 24589: 01302478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_DSTATE │ │ │ │ - 24590: 00824449 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfo │ │ │ │ + 24590: 00824451 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfo │ │ │ │ 24591: 012b53b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SWITCH_ADDRESS_SPACE_EVENT │ │ │ │ - 24592: 0089daa1 4 FUNC GLOBAL DEFAULT 12 trace_get_vcpu_event_count │ │ │ │ + 24592: 0089daa9 4 FUNC GLOBAL DEFAULT 12 trace_get_vcpu_event_count │ │ │ │ 24593: 005e0ce9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_le │ │ │ │ 24594: 012b7058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_SETUP_COMPLETE_EVENT │ │ │ │ 24595: 0120f714 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_sat_s32 │ │ │ │ 24596: 002c1591 92 FUNC GLOBAL DEFAULT 12 float16_default_nan │ │ │ │ 24597: 01301130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_ERR_IN_BAND_DSTATE │ │ │ │ - 24598: 0081b9b9 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper_members │ │ │ │ + 24598: 0081b9c1 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper_members │ │ │ │ 24599: 005e9971 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_interrupt_cb │ │ │ │ 24600: 013032b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_HEADER_DSTATE │ │ │ │ 24601: 012a4af8 208 OBJECT GLOBAL DEFAULT 24 hw_9pfs_trace_events │ │ │ │ 24602: 012b3a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUNTIME_READ_EVENT │ │ │ │ 24603: 012a54b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_INVALID_SLOT_SELECTED_EVENT │ │ │ │ 24604: 0043b311 220 FUNC GLOBAL DEFAULT 12 fw_cfg_add_bytes │ │ │ │ 24605: 01301c32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_HPPIR_READ_DSTATE │ │ │ │ - 24606: 0085e799 58 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfoList │ │ │ │ - 24607: 0086e05d 6 FUNC GLOBAL DEFAULT 12 qmp_command_is_enabled │ │ │ │ + 24606: 0085e7a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfoList │ │ │ │ + 24607: 0086e065 6 FUNC GLOBAL DEFAULT 12 qmp_command_is_enabled │ │ │ │ 24608: 01302292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_NOT_IP4_DSTATE │ │ │ │ 24609: 012aadbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_PER_CLK_EVENT │ │ │ │ 24610: 01301458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DSTATE │ │ │ │ 24611: 0055465d 120 FUNC GLOBAL DEFAULT 12 cpu_throttle_init │ │ │ │ 24612: 011ef500 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsrib │ │ │ │ - 24613: 00856ccd 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions │ │ │ │ + 24613: 00856cd5 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions │ │ │ │ 24614: 00567765 70 FUNC GLOBAL DEFAULT 12 postcopy_incoming_cleanup │ │ │ │ - 24615: 00827c99 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatCacheOptions │ │ │ │ - 24616: 006f3315 246 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_idx_d │ │ │ │ - 24617: 007ea045 68 FUNC GLOBAL DEFAULT 12 mux_chr_detach_frontend │ │ │ │ - 24618: 00844375 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties │ │ │ │ + 24615: 00827ca1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatCacheOptions │ │ │ │ + 24616: 006f331d 246 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_idx_d │ │ │ │ + 24617: 007ea04d 68 FUNC GLOBAL DEFAULT 12 mux_chr_detach_frontend │ │ │ │ + 24618: 0084437d 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties │ │ │ │ 24619: 00638a95 124 FUNC GLOBAL DEFAULT 12 omap_badwidth_write32 │ │ │ │ - 24620: 0085b545 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_flows │ │ │ │ + 24620: 0085b54d 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_flows │ │ │ │ 24621: 01303556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_DEL_DSTATE │ │ │ │ - 24622: 006f3165 214 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_idx_h │ │ │ │ + 24622: 006f316d 214 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_idx_h │ │ │ │ 24623: 01303128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_INFLIGHT_DSTATE │ │ │ │ - 24624: 007e8c29 128 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_msgfds │ │ │ │ + 24624: 007e8c31 128 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_msgfds │ │ │ │ 24625: 011ef47c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsrih │ │ │ │ - 24626: 0088e519 76 FUNC GLOBAL DEFAULT 12 qemu_clock_notify │ │ │ │ + 24626: 0088e521 76 FUNC GLOBAL DEFAULT 12 qemu_clock_notify │ │ │ │ 24627: 012a968c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_READ_EVENT │ │ │ │ 24628: 01301e22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_WRITE_DSTATE │ │ │ │ - 24629: 0086e075 46 FUNC GLOBAL DEFAULT 12 qmp_for_each_command │ │ │ │ + 24629: 0086e07d 46 FUNC GLOBAL DEFAULT 12 qmp_for_each_command │ │ │ │ 24630: 012b9500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_RESUME_EVENT │ │ │ │ - 24631: 00889b09 10 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_init │ │ │ │ + 24631: 00889b11 10 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_init │ │ │ │ 24632: 013017dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_WRITE_DSTATE │ │ │ │ 24633: 0121236c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshlu_s32 │ │ │ │ 24634: 01301d64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_SHMEM_SIZE_DSTATE │ │ │ │ 24635: 012a6924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_UART_WRITE_EVENT │ │ │ │ 24636: 0114d1c4 64 OBJECT GLOBAL DEFAULT 21 vmstate_scsi_device │ │ │ │ 24637: 012b3414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_SET_PORT_FEATURE_EVENT │ │ │ │ 24638: 01301aac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_DSTATE │ │ │ │ 24639: 012ad638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_READ_EVENT │ │ │ │ - 24640: 006f323d 214 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_idx_s │ │ │ │ + 24640: 006f3245 214 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_idx_s │ │ │ │ 24641: 01301d92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_WRITE_INVALID_MAGIC_DSTATE │ │ │ │ 24642: 00561105 112 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_setup │ │ │ │ 24643: 01303242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_FCLOSE_DSTATE │ │ │ │ 24644: 012b3db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_BITS_EVENT │ │ │ │ 24645: 005c0801 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i32_chk │ │ │ │ 24646: 005607d9 44 FUNC GLOBAL DEFAULT 12 multifd_recv_shutdown │ │ │ │ 24647: 012a959c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_IRQ_UPDATE_EVENT │ │ │ │ 24648: 012b868c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_MECH_CHOOSE_EVENT │ │ │ │ 24649: 011ef3f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsriw │ │ │ │ - 24650: 007fb935 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevChild │ │ │ │ + 24650: 007fb93d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevChild │ │ │ │ 24651: 012f0f98 4 OBJECT GLOBAL DEFAULT 25 replay_mode │ │ │ │ 24652: 012bb060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_KVM_EVENT │ │ │ │ 24653: 00444939 144 FUNC GLOBAL DEFAULT 12 pci_create_simple │ │ │ │ 24654: 01301996 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_FAULT_DSTATE │ │ │ │ 24655: 005b7921 70 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i64 │ │ │ │ 24656: 004370cd 808 FUNC GLOBAL DEFAULT 12 nvme_dif_pract_generate_dif │ │ │ │ - 24657: 00828329 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelInfo │ │ │ │ + 24657: 00828331 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelInfo │ │ │ │ 24658: 01301dfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPUID_READ_DSTATE │ │ │ │ - 24659: 00784541 80 FUNC GLOBAL DEFAULT 12 blk_get_root_state │ │ │ │ - 24660: 0084d6f1 216 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter │ │ │ │ + 24659: 00784549 80 FUNC GLOBAL DEFAULT 12 blk_get_root_state │ │ │ │ + 24660: 0084d6f9 216 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter │ │ │ │ 24661: 003409ed 60 FUNC GLOBAL DEFAULT 12 cxl_initialize_mailbox_swcci │ │ │ │ 24662: 013024de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_UNREGISTER_VFS_DSTATE │ │ │ │ 24663: 01302000 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_UPDATE_TX_IRQ_DSTATE │ │ │ │ 24664: 002bb9fd 244 FUNC GLOBAL DEFAULT 12 int8_to_float16 │ │ │ │ 24665: 012a5404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_CLEAR_INSERT_EVT_EVENT │ │ │ │ 24666: 013034b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_NOTDIRTY_WRITE_ACCESS_DSTATE │ │ │ │ - 24667: 0077ac25 120 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_to_errno │ │ │ │ + 24667: 0077ac2d 120 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_to_errno │ │ │ │ 24668: 012a25c8 60 OBJECT GLOBAL DEFAULT 24 root_trace_events │ │ │ │ 24669: 012a972c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MOVALL_EVENT │ │ │ │ - 24670: 0080d3bd 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefOrNull │ │ │ │ + 24670: 0080d3c5 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefOrNull │ │ │ │ 24671: 005bb41d 116 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32_i64 │ │ │ │ - 24672: 007fba9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfo │ │ │ │ + 24672: 007fbaa5 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfo │ │ │ │ 24673: 012a88e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_BUS_RESET_AIO_EVENT │ │ │ │ - 24674: 0088b25d 68 FUNC GLOBAL DEFAULT 12 aio_get_linux_aio │ │ │ │ + 24674: 0088b265 68 FUNC GLOBAL DEFAULT 12 aio_get_linux_aio │ │ │ │ 24675: 00536c7d 40 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize_largest │ │ │ │ - 24676: 007186dd 152 FUNC GLOBAL DEFAULT 12 vfio_sub_page_bar_update_mappings │ │ │ │ + 24676: 007186e5 152 FUNC GLOBAL DEFAULT 12 vfio_sub_page_bar_update_mappings │ │ │ │ 24677: 0130261e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_DEVICE_REALIZE_DSTATE │ │ │ │ - 24678: 00766659 54 FUNC GLOBAL DEFAULT 12 bdrv_ref │ │ │ │ + 24678: 00766661 54 FUNC GLOBAL DEFAULT 12 bdrv_ref │ │ │ │ 24679: 01302c50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUN_DSTATE │ │ │ │ 24680: 012b7b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_MAIN_EVENT │ │ │ │ 24681: 006103a1 6 FUNC GLOBAL DEFAULT 12 helper_neon_negl_u32 │ │ │ │ 24682: 013011aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_AUTH_METHODS_DSTATE │ │ │ │ 24683: 01302fe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_READ_DSTATE │ │ │ │ 24684: 013016fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_RESET_DSTATE │ │ │ │ - 24685: 0082488d 236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SchemaInfo_base_members │ │ │ │ + 24685: 00824895 236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SchemaInfo_base_members │ │ │ │ 24686: 0050d741 8 FUNC GLOBAL DEFAULT 12 AUD_is_active_out │ │ │ │ 24687: 012b15c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_GET_CMD_LINE_EVENT │ │ │ │ 24688: 012b6d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_ISSUE_CALLBACK_EVENT │ │ │ │ - 24689: 0082bbb1 196 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo │ │ │ │ + 24689: 0082bbb9 196 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo │ │ │ │ 24690: 002a80e9 94 FUNC GLOBAL DEFAULT 12 floatx80_is_signaling_nan │ │ │ │ 24691: 013035a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DRIVE_MIRROR_DSTATE │ │ │ │ 24692: 013037d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_PROPERTIES_DSTATE │ │ │ │ 24693: 013021cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_POSTPONED_DSTATE │ │ │ │ - 24694: 00827b31 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFMWProperties │ │ │ │ - 24695: 006d24fd 76 FUNC GLOBAL DEFAULT 12 helper_mve_vabsb │ │ │ │ + 24694: 00827b39 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFMWProperties │ │ │ │ + 24695: 006d2505 76 FUNC GLOBAL DEFAULT 12 helper_mve_vabsb │ │ │ │ 24696: 005e9291 48 FUNC GLOBAL DEFAULT 12 plugin_register_cb │ │ │ │ - 24697: 00887d41 192 FUNC GLOBAL DEFAULT 12 range_compare │ │ │ │ + 24697: 00887d49 192 FUNC GLOBAL DEFAULT 12 range_compare │ │ │ │ 24698: 01302bf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_BUS_START_DSTATE │ │ │ │ 24699: 01303dba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT32_DSTATE │ │ │ │ - 24700: 0072e129 168 FUNC GLOBAL DEFAULT 12 qdev_alias_all_properties │ │ │ │ + 24700: 0072e131 168 FUNC GLOBAL DEFAULT 12 qdev_alias_all_properties │ │ │ │ 24701: 012121e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrshl_s8 │ │ │ │ 24702: 0059c679 212 FUNC GLOBAL DEFAULT 12 replay_audio_out │ │ │ │ 24703: 012acfe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIRE_ALL_TIMERS_EVENT │ │ │ │ 24704: 002bdec9 10 FUNC GLOBAL DEFAULT 12 uint8_to_bfloat16_scalbn │ │ │ │ - 24705: 00737cf9 152 FUNC GLOBAL DEFAULT 12 migration_transferred_bytes │ │ │ │ + 24705: 00737d01 152 FUNC GLOBAL DEFAULT 12 migration_transferred_bytes │ │ │ │ 24706: 012aec84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_MSIX_EVENT │ │ │ │ - 24707: 006d2549 108 FUNC GLOBAL DEFAULT 12 helper_mve_vabsh │ │ │ │ + 24707: 006d2551 108 FUNC GLOBAL DEFAULT 12 helper_mve_vabsh │ │ │ │ 24708: 0121026c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_cls_s16 │ │ │ │ 24709: 005ee779 4 FUNC GLOBAL DEFAULT 12 kvm_arm_pmu_supported │ │ │ │ 24710: 0054b011 200 FUNC GLOBAL DEFAULT 12 iommufd_backend_free_id │ │ │ │ - 24711: 0088b1ad 32 FUNC GLOBAL DEFAULT 12 aio_get_g_source │ │ │ │ + 24711: 0088b1b5 32 FUNC GLOBAL DEFAULT 12 aio_get_g_source │ │ │ │ 24712: 013021b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_NONMSIX_ICR_READ_DSTATE │ │ │ │ 24713: 0120d590 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha512h2 │ │ │ │ - 24714: 00791af1 58 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv │ │ │ │ + 24714: 00791af9 58 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv │ │ │ │ 24715: 0130360c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RINGBUF_WRITE_DSTATE │ │ │ │ 24716: 012bb8f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_NULL_EVENT │ │ │ │ 24717: 012aaccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SRC_WRITE_EVENT │ │ │ │ 24718: 004d002d 100 FUNC GLOBAL DEFAULT 12 usb_msd_load_request │ │ │ │ 24719: 002c353d 190 FUNC GLOBAL DEFAULT 12 helper_qsub8 │ │ │ │ - 24720: 009d8f68 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1 │ │ │ │ + 24720: 009d8f80 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1 │ │ │ │ 24721: 002c711d 4 FUNC GLOBAL DEFAULT 12 qemu_console_get_window_id │ │ │ │ - 24722: 009d8e20 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2 │ │ │ │ + 24722: 009d8e38 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2 │ │ │ │ 24723: 002cd7d9 92 FUNC GLOBAL DEFAULT 12 hmp_mouse_button │ │ │ │ - 24724: 007369a1 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint64_ptr │ │ │ │ + 24724: 007369a9 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint64_ptr │ │ │ │ 24725: 01302fd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_WRITE_DSTATE │ │ │ │ - 24726: 009d8cd8 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3 │ │ │ │ + 24726: 009d8cf0 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3 │ │ │ │ 24727: 012df6b8 4 OBJECT GLOBAL DEFAULT 25 keyboard_layout │ │ │ │ 24728: 012a97dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_PROCESS_COMMAND_EVENT │ │ │ │ - 24729: 0089a931 148 FUNC GLOBAL DEFAULT 12 open_cdev │ │ │ │ + 24729: 0089a939 148 FUNC GLOBAL DEFAULT 12 open_cdev │ │ │ │ 24730: 01302a82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UTRL_SLOT_ERROR_DSTATE │ │ │ │ - 24731: 00852c5d 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_vhost_queue_status │ │ │ │ + 24731: 00852c65 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_vhost_queue_status │ │ │ │ 24732: 004741a9 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_task_mgmt_endianness │ │ │ │ 24733: 012b0278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_STATUS_EVENT │ │ │ │ - 24734: 006d25b5 108 FUNC GLOBAL DEFAULT 12 helper_mve_vabsw │ │ │ │ + 24734: 006d25bd 108 FUNC GLOBAL DEFAULT 12 helper_mve_vabsw │ │ │ │ 24735: 012aed74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVRAM_WRITE_EVENT │ │ │ │ - 24736: 0089b3c5 264 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_gen │ │ │ │ - 24737: 0073b725 132 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj │ │ │ │ + 24736: 0089b3cd 264 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_gen │ │ │ │ + 24737: 0073b72d 132 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj │ │ │ │ 24738: 012b6a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_CONNECT_EVENT │ │ │ │ 24739: 012b5478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_PUT_ENDPOINT_EVENT │ │ │ │ 24740: 012ae0e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ZASL_TOO_SMALL_EVENT │ │ │ │ 24741: 005539c1 320 FUNC GLOBAL DEFAULT 12 cpr_transfer_input │ │ │ │ 24742: 005c1629 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i32_chk │ │ │ │ - 24743: 0076e19d 160 FUNC GLOBAL DEFAULT 12 block_job_add_bdrv │ │ │ │ + 24743: 0076e1a5 160 FUNC GLOBAL DEFAULT 12 block_job_add_bdrv │ │ │ │ 24744: 013035b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_BACKUP_DSTATE │ │ │ │ 24745: 013024d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_OTP_PROG_CONFLICT_DSTATE │ │ │ │ 24746: 013038c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHANGE_VNC_PASSWORD_DSTATE │ │ │ │ 24747: 01302e94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_DISABLE_KVM_DSTATE │ │ │ │ - 24748: 00854781 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_acpi_ospm_status │ │ │ │ + 24748: 00854789 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_acpi_ospm_status │ │ │ │ 24749: 002f8529 176 FUNC GLOBAL DEFAULT 12 qbus_build_aml │ │ │ │ 24750: 012b6fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_END_EVENT │ │ │ │ 24751: 004427b9 68 FUNC GLOBAL DEFAULT 12 pci_bus_irqs │ │ │ │ - 24752: 00850e91 188 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures_members │ │ │ │ + 24752: 00850e99 188 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures_members │ │ │ │ 24753: 013011ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_HANDSHAKE_SUCCESS_DSTATE │ │ │ │ - 24754: 007fbfc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfoList │ │ │ │ + 24754: 007fbfcd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfoList │ │ │ │ 24755: 002ca499 116 FUNC GLOBAL DEFAULT 12 qemu_add_mouse_event_handler │ │ │ │ 24756: 003a40dd 48 FUNC GLOBAL DEFAULT 12 its_class_name │ │ │ │ - 24757: 007307b5 48 FUNC GLOBAL DEFAULT 12 qemu_free_irqs │ │ │ │ + 24757: 007307bd 48 FUNC GLOBAL DEFAULT 12 qemu_free_irqs │ │ │ │ 24758: 005632ed 48 FUNC GLOBAL DEFAULT 12 migrate_direct_io │ │ │ │ 24759: 0058edf5 38 FUNC GLOBAL DEFAULT 12 connection_has_tracked │ │ │ │ 24760: 012af0c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_PHB4_XIVE_NOTIFY_ABT_EVENT │ │ │ │ - 24761: 00828f6d 200 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo │ │ │ │ + 24761: 00828f75 200 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo │ │ │ │ 24762: 012bb21c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_FLOWS_EVENT │ │ │ │ 24763: 0130217a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_POST_LOAD_DSTATE │ │ │ │ - 24764: 00760679 148 FUNC GLOBAL DEFAULT 12 os_setup_signal_handling │ │ │ │ + 24764: 00760681 148 FUNC GLOBAL DEFAULT 12 os_setup_signal_handling │ │ │ │ 24765: 0043b49d 62 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_string │ │ │ │ 24766: 012a74ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_DEVICE_EVENT │ │ │ │ 24767: 0043ee3d 80 FUNC GLOBAL DEFAULT 12 pcie_count_ds_ports │ │ │ │ 24768: 012aac7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_RESET_EVENT │ │ │ │ 24769: 00544745 188 FUNC GLOBAL DEFAULT 12 qemu_fdt_add_path │ │ │ │ 24770: 012aa7ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_IRQ_HANDLER_EVENT │ │ │ │ 24771: 012b33c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_RESET_EVENT │ │ │ │ 24772: 012b9aa0 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_control_trace_events_trace_events │ │ │ │ 24773: 012a982c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_READ_EVENT │ │ │ │ 24774: 012aeb24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC16_EVENT │ │ │ │ - 24775: 00897b65 52 FUNC GLOBAL DEFAULT 12 timed_average_sum │ │ │ │ - 24776: 00893f09 124 FUNC GLOBAL DEFAULT 12 hbitmap_sha256 │ │ │ │ + 24775: 00897b6d 52 FUNC GLOBAL DEFAULT 12 timed_average_sum │ │ │ │ + 24776: 00893f11 124 FUNC GLOBAL DEFAULT 12 hbitmap_sha256 │ │ │ │ 24777: 012aad5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_FREQ_EVENT │ │ │ │ 24778: 01303e34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFREE_DSTATE │ │ │ │ 24779: 00300d35 176 FUNC GLOBAL DEFAULT 12 acpi_memory_hotplug_init │ │ │ │ 24780: 012b6b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_FINISHED_EVENT │ │ │ │ 24781: 012b0a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_FLUSH_MSG_EVENT │ │ │ │ 24782: 01301f10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APC_MEM_WRITEB_DSTATE │ │ │ │ 24783: 012aaf4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_CFG_SEC_RESP_EVENT │ │ │ │ 24784: 005e402d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchq_le_mmu │ │ │ │ 24785: 01301976 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_EXEC_DSTATE │ │ │ │ 24786: 013025bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_DMA_COMMAND_WRITE_DSTATE │ │ │ │ 24787: 013028da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_COMMAND_DSTATE │ │ │ │ 24788: 002cc259 46 FUNC GLOBAL DEFAULT 12 qemu_input_is_absolute │ │ │ │ 24789: 012a9f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_SET_IRQ_LSI_EVENT │ │ │ │ 24790: 012bbf3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_COROUTINE_YIELD_EVENT │ │ │ │ - 24791: 00842515 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfo │ │ │ │ + 24791: 0084251d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfo │ │ │ │ 24792: 01303850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_SYNC_CONFIG_DSTATE │ │ │ │ - 24793: 0080f239 300 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc_members │ │ │ │ + 24793: 0080f241 300 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc_members │ │ │ │ 24794: 012a5374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_FLAGS_EVENT │ │ │ │ - 24795: 00736811 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint16_ptr │ │ │ │ - 24796: 0088a6e1 56 FUNC GLOBAL DEFAULT 12 uffd_close_fd │ │ │ │ - 24797: 00765409 94 FUNC GLOBAL DEFAULT 12 bdrv_supports_compressed_writes │ │ │ │ + 24795: 00736819 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint16_ptr │ │ │ │ + 24796: 0088a6e9 56 FUNC GLOBAL DEFAULT 12 uffd_close_fd │ │ │ │ + 24797: 00765411 94 FUNC GLOBAL DEFAULT 12 bdrv_supports_compressed_writes │ │ │ │ 24798: 003ffebd 292 FUNC GLOBAL DEFAULT 12 igb_core_read │ │ │ │ 24799: 00574fa5 128 FUNC GLOBAL DEFAULT 12 migration_threads_add │ │ │ │ - 24800: 007605fd 124 FUNC GLOBAL DEFAULT 12 os_setup_early_signal_handling │ │ │ │ + 24800: 00760605 124 FUNC GLOBAL DEFAULT 12 os_setup_early_signal_handling │ │ │ │ 24801: 012a70ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_RAISE_IRQ_EVENT │ │ │ │ 24802: 00543315 192 FUNC GLOBAL DEFAULT 12 qmp_query_tpm_models │ │ │ │ - 24803: 00786999 14 FUNC GLOBAL DEFAULT 12 block_copy_call_cancel │ │ │ │ + 24803: 007869a1 14 FUNC GLOBAL DEFAULT 12 block_copy_call_cancel │ │ │ │ 24804: 012122e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshlu_s64 │ │ │ │ 24805: 01302068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_REG_READ_DSTATE │ │ │ │ 24806: 01302258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_READ_DSTATE │ │ │ │ 24807: 011e4cb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_exit_atomic │ │ │ │ - 24808: 00a77198 688 OBJECT GLOBAL DEFAULT 14 expand_pred_h_data │ │ │ │ + 24808: 00a771b0 688 OBJECT GLOBAL DEFAULT 14 expand_pred_h_data │ │ │ │ 24809: 012aeba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_WRITE_EVENT │ │ │ │ 24810: 0036a219 320 FUNC GLOBAL DEFAULT 12 vbe_ioport_write_data │ │ │ │ 24811: 013035d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_DSTATE │ │ │ │ 24812: 012101e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_cls_s32 │ │ │ │ 24813: 01212264 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrshl_u8 │ │ │ │ - 24814: 0082d4d5 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareInfo │ │ │ │ - 24815: 0085bbd1 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_rtc_reset_reinjection │ │ │ │ + 24814: 0082d4dd 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareInfo │ │ │ │ + 24815: 0085bbd9 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_rtc_reset_reinjection │ │ │ │ 24816: 005cd641 120 FUNC GLOBAL DEFAULT 12 perf_exit │ │ │ │ 24817: 005627a9 34 FUNC GLOBAL DEFAULT 12 migrate_colo │ │ │ │ - 24818: 006ec335 196 FUNC GLOBAL DEFAULT 12 helper_neon_sqdmulh_idx_h │ │ │ │ - 24819: 008191e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocket │ │ │ │ - 24820: 00802a2d 392 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync_members │ │ │ │ - 24821: 0072ef2d 46 FUNC GLOBAL DEFAULT 12 qdev_realize_and_unref │ │ │ │ + 24818: 006ec33d 196 FUNC GLOBAL DEFAULT 12 helper_neon_sqdmulh_idx_h │ │ │ │ + 24819: 008191f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocket │ │ │ │ + 24820: 00802a35 392 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync_members │ │ │ │ + 24821: 0072ef35 46 FUNC GLOBAL DEFAULT 12 qdev_realize_and_unref │ │ │ │ 24822: 003ef3d1 240 FUNC GLOBAL DEFAULT 12 net_tx_pkt_reset │ │ │ │ 24823: 012ae8c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_SEC_CTRL_LIST_EVENT │ │ │ │ 24824: 012b0e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_WRITE_OVERFLOW_EVENT │ │ │ │ 24825: 012acfb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_MSIX_INVALID_EVENT │ │ │ │ 24826: 003b7369 128 FUNC GLOBAL DEFAULT 12 ct3_set_region_block_backed │ │ │ │ 24827: 012a6954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_TX_EVENT │ │ │ │ - 24828: 007820e5 116 FUNC GLOBAL DEFAULT 12 blk_abort_aio_request │ │ │ │ - 24829: 0082a219 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_memsave_arg_members │ │ │ │ - 24830: 006ecc35 206 FUNC GLOBAL DEFAULT 12 helper_neon_sqdmulh_idx_s │ │ │ │ - 24831: 00765d85 66 FUNC GLOBAL DEFAULT 12 bdrv_co_debug_event │ │ │ │ + 24828: 007820ed 116 FUNC GLOBAL DEFAULT 12 blk_abort_aio_request │ │ │ │ + 24829: 0082a221 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_memsave_arg_members │ │ │ │ + 24830: 006ecc3d 206 FUNC GLOBAL DEFAULT 12 helper_neon_sqdmulh_idx_s │ │ │ │ + 24831: 00765d8d 66 FUNC GLOBAL DEFAULT 12 bdrv_co_debug_event │ │ │ │ 24832: 013022ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_UDP_DSTATE │ │ │ │ 24833: 0130232e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_CMBLOC_RESERVED_DSTATE │ │ │ │ - 24834: 00744671 52 FUNC GLOBAL DEFAULT 12 qio_channel_wait_cond │ │ │ │ + 24834: 00744679 52 FUNC GLOBAL DEFAULT 12 qio_channel_wait_cond │ │ │ │ 24835: 0052fbb5 72 FUNC GLOBAL DEFAULT 12 memory_region_reset_dirty │ │ │ │ 24836: 01301e78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_UPDATE_DSTATE │ │ │ │ 24837: 012aa78c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_SHMEM_SIZE_EVENT │ │ │ │ 24838: 005b4bf5 180 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i32 │ │ │ │ 24839: 01210dc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_urshl_b │ │ │ │ 24840: 005aece9 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec │ │ │ │ 24841: 013010e5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_ui_c │ │ │ │ - 24842: 009fa9d0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_0_len │ │ │ │ - 24843: 00816755 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_delete_internal_sync │ │ │ │ - 24844: 007f8b95 58 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRuleList │ │ │ │ - 24845: 006dbb51 124 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavxb │ │ │ │ + 24842: 009fa9e8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_0_len │ │ │ │ + 24843: 0081675d 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_delete_internal_sync │ │ │ │ + 24844: 007f8b9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRuleList │ │ │ │ + 24845: 006dbb59 124 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavxb │ │ │ │ 24846: 0130197c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_CHAN_EXEC_UNDEF_DSTATE │ │ │ │ 24847: 01210c38 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_urshl_d │ │ │ │ 24848: 013034f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_POWERCTL_SET_CPU_ON_AND_RESET_DSTATE │ │ │ │ 24849: 01303072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_STATE_SAVE_DSTATE │ │ │ │ - 24850: 009fa9c8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_1_len │ │ │ │ - 24851: 007b6b79 440 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_load_tmp │ │ │ │ + 24850: 009fa9e0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_1_len │ │ │ │ + 24851: 007b6b81 440 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_load_tmp │ │ │ │ 24852: 01210d40 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_urshl_h │ │ │ │ - 24853: 006f0b1d 148 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq_d │ │ │ │ + 24853: 006f0b25 148 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq_d │ │ │ │ 24854: 012b25ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_CQ_INVALID_CQID_EVENT │ │ │ │ 24855: 0121a268 8 OBJECT GLOBAL DEFAULT 24 monitor_bdrv_states │ │ │ │ - 24856: 006dbbcd 124 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavxh │ │ │ │ - 24857: 007fcec5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttp │ │ │ │ - 24858: 006f0a0d 136 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq_h │ │ │ │ - 24859: 009fa9c0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_2_len │ │ │ │ + 24856: 006dbbd5 124 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavxh │ │ │ │ + 24857: 007fcecd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttp │ │ │ │ + 24858: 006f0a15 136 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq_h │ │ │ │ + 24859: 009fa9d8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_2_len │ │ │ │ 24860: 013036e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_POWERDOWN_DSTATE │ │ │ │ 24861: 0130214e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_LINK_SET_EXT_PARAMS_DSTATE │ │ │ │ 24862: 0130290a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RX_READ_N2FRAME_DSTATE │ │ │ │ - 24863: 0072b521 58 FUNC GLOBAL DEFAULT 12 monitor_get_cpu_index │ │ │ │ + 24863: 0072b529 58 FUNC GLOBAL DEFAULT 12 monitor_get_cpu_index │ │ │ │ 24864: 012a927c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ESCALATE_END_EVENT │ │ │ │ 24865: 012ac888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MII_READ_EVENT │ │ │ │ 24866: 01302c74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_ADD_DSTATE │ │ │ │ 24867: 01210cbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_urshl_s │ │ │ │ 24868: 005d4261 128 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd16 │ │ │ │ 24869: 01206630 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmlal_idx_a32 │ │ │ │ - 24870: 007f303d 268 FUNC GLOBAL DEFAULT 12 qmp_qom_list_get │ │ │ │ + 24870: 007f3045 268 FUNC GLOBAL DEFAULT 12 qmp_qom_list_get │ │ │ │ 24871: 012b6578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_CALCULATE_EVENT │ │ │ │ 24872: 012b22fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_UNKNOWN_CRQ_EVENT │ │ │ │ - 24873: 006f0a95 136 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq_s │ │ │ │ + 24873: 006f0a9d 136 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq_s │ │ │ │ 24874: 01301866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CG3_READ_DSTATE │ │ │ │ 24875: 01301a2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PIO_TRANSFER_DSTATE │ │ │ │ 24876: 0044c725 1500 FUNC GLOBAL DEFAULT 12 pcie_aer_inject_error │ │ │ │ 24877: 002c7dd1 80 FUNC GLOBAL DEFAULT 12 dpy_text_cursor │ │ │ │ 24878: 005e4285 224 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminq_le_mmu │ │ │ │ - 24879: 006dbc49 122 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavxw │ │ │ │ + 24879: 006dbc51 122 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavxw │ │ │ │ 24880: 01302dd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_PUT_DSTATE │ │ │ │ 24881: 00442921 176 FUNC GLOBAL DEFAULT 12 pci_bus_range │ │ │ │ 24882: 012a97cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INT_EVENT │ │ │ │ 24883: 0130215c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_WRITE_CONFIG_DSTATE │ │ │ │ 24884: 012141d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uhtoh_round_to_nearest │ │ │ │ 24885: 013014ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKNOD_RETURN_DSTATE │ │ │ │ - 24886: 007c0289 64 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_import │ │ │ │ + 24886: 007c0291 64 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_import │ │ │ │ 24887: 011e1710 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchb │ │ │ │ 24888: 00614051 98 FUNC GLOBAL DEFAULT 12 helper_vfp_toshd │ │ │ │ 24889: 013019ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_SLAVE_READ_DSTATE │ │ │ │ - 24890: 00882df9 52 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_null │ │ │ │ + 24890: 00882e01 52 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_null │ │ │ │ 24891: 004e6811 18 FUNC GLOBAL DEFAULT 12 virtio_bus_stop_ioeventfd │ │ │ │ 24892: 00614859 74 FUNC GLOBAL DEFAULT 12 helper_vfp_toshh │ │ │ │ - 24893: 00843e7d 196 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties │ │ │ │ - 24894: 0082a155 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions │ │ │ │ + 24893: 00843e85 196 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties │ │ │ │ + 24894: 0082a15d 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions │ │ │ │ 24895: 01302a06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_DSTATE │ │ │ │ 24896: 002e7775 254 FUNC GLOBAL DEFAULT 12 gdb_memtohex │ │ │ │ - 24897: 007aa3c1 78 FUNC GLOBAL DEFAULT 12 qcow2_cache_is_table_offset │ │ │ │ + 24897: 007aa3c9 78 FUNC GLOBAL DEFAULT 12 qcow2_cache_is_table_offset │ │ │ │ 24898: 013037e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_SEEK_DSTATE │ │ │ │ 24899: 012096a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fceq_d │ │ │ │ 24900: 01303d98 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_cxl_c │ │ │ │ 24901: 01302640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_MM_LOAD_DSTATE │ │ │ │ - 24902: 0082754d 188 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties │ │ │ │ + 24902: 00827555 188 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties │ │ │ │ 24903: 0059aead 192 FUNC GLOBAL DEFAULT 12 replay_mutex_unlock │ │ │ │ 24904: 00518ba9 396 FUNC GLOBAL DEFAULT 12 qmp_blockdev_change_medium │ │ │ │ - 24905: 00851555 412 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus_members │ │ │ │ + 24905: 0085155d 412 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus_members │ │ │ │ 24906: 012097b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fceq_h │ │ │ │ 24907: 00531479 112 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_guest_memfd │ │ │ │ 24908: 00614505 72 FUNC GLOBAL DEFAULT 12 helper_vfp_toshs │ │ │ │ 24909: 0130169a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_CHIP_ERASE_DSTATE │ │ │ │ 24910: 01302906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SEQUENCER_STOP_REQUESTED_DSTATE │ │ │ │ 24911: 002ef8f5 4 FUNC GLOBAL DEFAULT 12 pt_getxattr │ │ │ │ 24912: 01302eb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_RECV_READ_DSTATE │ │ │ │ @@ -24919,39 +24919,39 @@ │ │ │ │ 24915: 00522d95 72 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_post_reset │ │ │ │ 24916: 005dee89 184 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_le │ │ │ │ 24917: 013022a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_TCP_DSTATE │ │ │ │ 24918: 013027f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_IO_DSTATE │ │ │ │ 24919: 0120972c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fceq_s │ │ │ │ 24920: 0130364c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DUMP_DSTATE │ │ │ │ 24921: 0044bbfd 84 FUNC GLOBAL DEFAULT 12 pcie_cap_flr_write_config │ │ │ │ - 24922: 00763285 768 FUNC GLOBAL DEFAULT 12 bdrv_co_create_opts_simple │ │ │ │ + 24922: 0076328d 768 FUNC GLOBAL DEFAULT 12 bdrv_co_create_opts_simple │ │ │ │ 24923: 012ad8d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_UDP_EVENT │ │ │ │ 24924: 012b8e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_BEGIN_EVENT │ │ │ │ 24925: 012ae034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_CMBLOC_RESERVED_EVENT │ │ │ │ 24926: 0130236e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ADDR_DSTATE │ │ │ │ 24927: 0053c75d 10 FUNC GLOBAL DEFAULT 12 ram_block_is_pmem │ │ │ │ 24928: 01301ed6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SNVS_READ_DSTATE │ │ │ │ 24929: 01301280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 24930: 002fcc01 80 FUNC GLOBAL DEFAULT 12 acpi_data_len │ │ │ │ 24931: 01301be2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMOVP_DSTATE │ │ │ │ 24932: 005e1f01 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_le_mmu │ │ │ │ 24933: 012bab9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_LINK_EVENT │ │ │ │ 24934: 013036a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_NUMA_DSTATE │ │ │ │ - 24935: 0085d625 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions │ │ │ │ + 24935: 0085d62d 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions │ │ │ │ 24936: 01302e2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_STATE_DSTATE │ │ │ │ 24937: 00613db1 54 FUNC GLOBAL DEFAULT 12 helper_vfp_tosid │ │ │ │ 24938: 011d03e8 160 OBJECT GLOBAL DEFAULT 24 local_ops │ │ │ │ 24939: 002c6f7d 20 FUNC GLOBAL DEFAULT 12 graphic_hw_update_done │ │ │ │ 24940: 01301082 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_char_c │ │ │ │ 24941: 00613d19 36 FUNC GLOBAL DEFAULT 12 helper_vfp_tosih │ │ │ │ 24942: 012ae254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_CQID_EVENT │ │ │ │ 24943: 012acd88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_SET_IAM_EVENT │ │ │ │ - 24944: 0080d375 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRef │ │ │ │ + 24944: 0080d37d 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRef │ │ │ │ 24945: 00536af9 352 FUNC GLOBAL DEFAULT 12 qemu_ram_set_idstr │ │ │ │ - 24946: 0081fb61 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherMode │ │ │ │ + 24946: 0081fb69 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherMode │ │ │ │ 24947: 00306755 116 FUNC GLOBAL DEFAULT 12 acpi_ghes_get_state │ │ │ │ 24948: 012a8640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_HOST_UNIMPL_EVENT │ │ │ │ 24949: 012ae5c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FINISH_ZONE_EVENT │ │ │ │ 24950: 0130347e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYCHANGELISTENER_UNREGISTER_DSTATE │ │ │ │ 24951: 01301b0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_CB_DONE_DSTATE │ │ │ │ 24952: 002cb7b5 68 FUNC GLOBAL DEFAULT 12 qemu_input_handler_unregister │ │ │ │ 24953: 013014f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_VERSION_DSTATE │ │ │ │ @@ -24959,1025 +24959,1025 @@ │ │ │ │ 24955: 00613d65 34 FUNC GLOBAL DEFAULT 12 helper_vfp_tosis │ │ │ │ 24956: 012b9c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_DRAM_EVENT_EVENT │ │ │ │ 24957: 01302774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_CONVERT_SGLIST_DSTATE │ │ │ │ 24958: 005d42e1 132 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd32 │ │ │ │ 24959: 011e3ec4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orb │ │ │ │ 24960: 011ebccc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmple_scalarh │ │ │ │ 24961: 0120cf60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_qrdmlah_s16 │ │ │ │ - 24962: 008a3b0d 296 FUNC GLOBAL DEFAULT 12 vu_set_queue_host_notifier │ │ │ │ - 24963: 007fbf4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackup │ │ │ │ + 24962: 008a3b15 296 FUNC GLOBAL DEFAULT 12 vu_set_queue_host_notifier │ │ │ │ + 24963: 007fbf55 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackup │ │ │ │ 24964: 00581791 74 FUNC GLOBAL DEFAULT 12 net_checksum_add_cont │ │ │ │ 24965: 005999f9 68 FUNC GLOBAL DEFAULT 12 replay_has_exception │ │ │ │ 24966: 0056c6ad 188 FUNC GLOBAL DEFAULT 12 colo_record_bitmap │ │ │ │ 24967: 01301162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_IO_ERROR_DSTATE │ │ │ │ 24968: 01302a54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_NOT_EXISTS_DSTATE │ │ │ │ 24969: 0050fd01 136 FUNC GLOBAL DEFAULT 12 audio_be_set_dbus_server │ │ │ │ 24970: 01302d2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_DATA_UNDERRUN_DSTATE │ │ │ │ 24971: 012a9f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_IRQ_EVENT │ │ │ │ 24972: 01302604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_HANDLE_LEGACY_CMDLINE_DSTATE │ │ │ │ 24973: 012a4250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_INFO_EVENT │ │ │ │ 24974: 012b71b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_ERROR_EVENT │ │ │ │ 24975: 00343219 76 FUNC GLOBAL DEFAULT 12 ramfb_display_update │ │ │ │ 24976: 012b5978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_CREATE_NOTIFIER_EVENT │ │ │ │ 24977: 011ebc48 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmple_scalars │ │ │ │ - 24978: 0077a835 78 FUNC GLOBAL DEFAULT 12 scsi_cmd_lba │ │ │ │ + 24978: 0077a83d 78 FUNC GLOBAL DEFAULT 12 scsi_cmd_lba │ │ │ │ 24979: 013029ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_TIMER_SET_COUNT_DSTATE │ │ │ │ 24980: 012ae4d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ADDR_READ_EVENT │ │ │ │ 24981: 00523381 36 FUNC GLOBAL DEFAULT 12 qemu_in_vcpu_thread │ │ │ │ 24982: 0059dcad 132 FUNC GLOBAL DEFAULT 12 qemu_semihosting_guestfd_init │ │ │ │ - 24983: 0087381d 94 FUNC GLOBAL DEFAULT 12 qemu_socket │ │ │ │ - 24984: 0081d065 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_add │ │ │ │ + 24983: 00873825 94 FUNC GLOBAL DEFAULT 12 qemu_socket │ │ │ │ + 24984: 0081d06d 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_add │ │ │ │ 24985: 01303608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RINGBUF_READ_DSTATE │ │ │ │ - 24986: 00822049 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA │ │ │ │ + 24986: 00822051 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA │ │ │ │ 24987: 01212bac 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_rshl_u16 │ │ │ │ 24988: 01302694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_ADD_MSG_BYTE_DSTATE │ │ │ │ 24989: 004b230d 168 FUNC GLOBAL DEFAULT 12 usb_port_location │ │ │ │ - 24990: 006f6c39 120 FUNC GLOBAL DEFAULT 12 helper_gvec_saba_b │ │ │ │ + 24990: 006f6c41 120 FUNC GLOBAL DEFAULT 12 helper_gvec_saba_b │ │ │ │ 24991: 002f0da5 58 FUNC GLOBAL DEFAULT 12 v9fs_path_copy │ │ │ │ 24992: 005ee77d 4 FUNC GLOBAL DEFAULT 12 kvm_arm_sve_supported │ │ │ │ 24993: 012a8c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_AND_HANDLER_EVENT │ │ │ │ - 24994: 006f6d99 146 FUNC GLOBAL DEFAULT 12 helper_gvec_saba_d │ │ │ │ + 24994: 006f6da1 146 FUNC GLOBAL DEFAULT 12 helper_gvec_saba_d │ │ │ │ 24995: 013019ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_SCRATCHPAD_READ_DSTATE │ │ │ │ 24996: 004b5275 228 FUNC GLOBAL DEFAULT 12 usb_desc_string │ │ │ │ 24997: 005e98b1 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_idle_cb │ │ │ │ 24998: 012b1f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_TIMER_SET_COUNT_EVENT │ │ │ │ 24999: 005e2845 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_le_mmu │ │ │ │ 25000: 013017a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_WRITE_DSTATE │ │ │ │ 25001: 002c7039 228 FUNC GLOBAL DEFAULT 12 graphic_hw_gl_block │ │ │ │ 25002: 005b7ef9 300 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i64 │ │ │ │ - 25003: 0083dfd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfo │ │ │ │ - 25004: 006f6cb1 120 FUNC GLOBAL DEFAULT 12 helper_gvec_saba_h │ │ │ │ - 25005: 00804859 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd │ │ │ │ + 25003: 0083dfe1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfo │ │ │ │ + 25004: 006f6cb9 120 FUNC GLOBAL DEFAULT 12 helper_gvec_saba_h │ │ │ │ + 25005: 00804861 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd │ │ │ │ 25006: 002b5501 252 FUNC GLOBAL DEFAULT 12 float32_to_float16 │ │ │ │ 25007: 012b37d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RAISE_HOST_IRQ_EVENT │ │ │ │ 25008: 012ad208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IPV6_FILTERING_DISABLED_EVENT │ │ │ │ - 25009: 00825b91 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent_members │ │ │ │ + 25009: 00825b99 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent_members │ │ │ │ 25010: 0059e349 204 FUNC GLOBAL DEFAULT 12 semihost_sys_close │ │ │ │ 25011: 012ad358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RFCTL_EVENT │ │ │ │ - 25012: 008a3531 32 FUNC GLOBAL DEFAULT 12 vu_request_to_string │ │ │ │ + 25012: 008a3539 32 FUNC GLOBAL DEFAULT 12 vu_request_to_string │ │ │ │ 25013: 012b66d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_STATE_LOAD_EVENT │ │ │ │ 25014: 012b9700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_BACKUP_EVENT │ │ │ │ 25015: 004db031 120 FUNC GLOBAL DEFAULT 12 vfio_device_is_mdev │ │ │ │ - 25016: 0080f4e1 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc │ │ │ │ + 25016: 0080f4e9 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc │ │ │ │ 25017: 005faa99 4 FUNC GLOBAL DEFAULT 12 get_arm_cp_reginfo │ │ │ │ 25018: 013022b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_NOT_XXP_DSTATE │ │ │ │ 25019: 0059bf9d 56 FUNC GLOBAL DEFAULT 12 replay_event_char_read_load │ │ │ │ - 25020: 006f6d29 112 FUNC GLOBAL DEFAULT 12 helper_gvec_saba_s │ │ │ │ + 25020: 006f6d31 112 FUNC GLOBAL DEFAULT 12 helper_gvec_saba_s │ │ │ │ 25021: 00563239 34 FUNC GLOBAL DEFAULT 12 migrate_has_block_bitmap_mapping │ │ │ │ 25022: 012ad1e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSI_NOTIFY_EVENT │ │ │ │ 25023: 005b6e21 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i32 │ │ │ │ 25024: 012b82ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_SET_POS_EVENT │ │ │ │ 25025: 012abff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ETHLITE_PKT_SIZE_TOO_BIG_EVENT │ │ │ │ 25026: 012065ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmlal_idx_a64 │ │ │ │ 25027: 0059a419 152 FUNC GLOBAL DEFAULT 12 replay_put_byte │ │ │ │ - 25028: 006ea2c5 82 FUNC GLOBAL DEFAULT 12 helper_set_user_reg │ │ │ │ + 25028: 006ea2cd 82 FUNC GLOBAL DEFAULT 12 helper_set_user_reg │ │ │ │ 25029: 011e1b30 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchq_be │ │ │ │ 25030: 003f142d 76 FUNC GLOBAL DEFAULT 12 net_rx_pkt_unset_vhdr │ │ │ │ 25031: 013031a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RETURN_PATH_END_BEFORE_DSTATE │ │ │ │ - 25032: 0083bc05 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfoList │ │ │ │ + 25032: 0083bc0d 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfoList │ │ │ │ 25033: 00300fc5 3680 FUNC GLOBAL DEFAULT 12 build_memory_hotplug_aml │ │ │ │ - 25034: 006e0f55 96 FUNC GLOBAL DEFAULT 12 helper_mve_sqrshr │ │ │ │ + 25034: 006e0f5d 96 FUNC GLOBAL DEFAULT 12 helper_mve_sqrshr │ │ │ │ 25035: 00525dd5 84 FUNC GLOBAL DEFAULT 12 dirtylimit_throttle_time_per_round │ │ │ │ 25036: 012ab7fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_WRITE_EVENT │ │ │ │ 25037: 013018e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_PRE_LOAD_DSTATE │ │ │ │ 25038: 01301920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_DESTROY_DSTATE │ │ │ │ 25039: 01204194 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_saba_b │ │ │ │ - 25040: 0077ac9d 300 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_is_guest_recoverable │ │ │ │ + 25040: 0077aca5 300 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_is_guest_recoverable │ │ │ │ 25041: 01204008 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_saba_d │ │ │ │ 25042: 012aecf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I64_EVENT │ │ │ │ - 25043: 006ea42d 444 FUNC GLOBAL DEFAULT 12 helper_msr_banked │ │ │ │ - 25044: 007e6c11 372 FUNC GLOBAL DEFAULT 12 blk_getlength │ │ │ │ + 25043: 006ea435 444 FUNC GLOBAL DEFAULT 12 helper_msr_banked │ │ │ │ + 25044: 007e6c19 372 FUNC GLOBAL DEFAULT 12 blk_getlength │ │ │ │ 25045: 01302654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_DELAYEDSELECT_TIMEOUT_DSTATE │ │ │ │ 25046: 012ac928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_PCS_READ_EVENT │ │ │ │ - 25047: 00884a7d 172 FUNC GLOBAL DEFAULT 12 qdist_add │ │ │ │ + 25047: 00884a85 172 FUNC GLOBAL DEFAULT 12 qdist_add │ │ │ │ 25048: 004de899 612 FUNC GLOBAL DEFAULT 12 vfio_region_setup │ │ │ │ 25049: 0130164e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_FIFO_DSTATE │ │ │ │ 25050: 01204110 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_saba_h │ │ │ │ - 25051: 007b7301 160 FUNC GLOBAL DEFAULT 12 qcow2_co_compress │ │ │ │ + 25051: 007b7309 160 FUNC GLOBAL DEFAULT 12 qcow2_co_compress │ │ │ │ 25052: 01302bbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_GLBREG_WRITE_DSTATE │ │ │ │ 25053: 01301710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_ERASE_TIMEOUT_DSTATE │ │ │ │ - 25054: 0075fef9 84 FUNC GLOBAL DEFAULT 12 iothread_by_id │ │ │ │ + 25054: 0075ff01 84 FUNC GLOBAL DEFAULT 12 iothread_by_id │ │ │ │ 25055: 012b6e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_ACCEPTED_EVENT │ │ │ │ 25056: 010aa764 64 OBJECT GLOBAL DEFAULT 21 vmstate_gicv3_gicv4 │ │ │ │ 25057: 004741a5 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_io_reply_endianness │ │ │ │ 25058: 011e4c2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_lookup_tb_ptr │ │ │ │ 25059: 0130198e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALD_DSTATE │ │ │ │ 25060: 0120ce58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_qrdmlah_s32 │ │ │ │ 25061: 00363991 320 FUNC GLOBAL DEFAULT 12 pci_std_vga_mmio_region_init │ │ │ │ - 25062: 008a2199 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecordList │ │ │ │ + 25062: 008a21a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecordList │ │ │ │ 25063: 01213f44 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_fcvt_f32_to_f16 │ │ │ │ - 25064: 0072b55d 252 FUNC GLOBAL DEFAULT 12 hmp_info_registers │ │ │ │ + 25064: 0072b565 252 FUNC GLOBAL DEFAULT 12 hmp_info_registers │ │ │ │ 25065: 003f99a9 10 FUNC GLOBAL DEFAULT 12 igb_vf_reset │ │ │ │ 25066: 0120408c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_saba_s │ │ │ │ - 25067: 00844861 428 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties_members │ │ │ │ - 25068: 0074a32d 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64 │ │ │ │ + 25067: 00844869 428 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties_members │ │ │ │ + 25068: 0074a335 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64 │ │ │ │ 25069: 012bbac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_FREE_EVENT │ │ │ │ 25070: 01301990 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAGO_DSTATE │ │ │ │ 25071: 00aa3928 64 OBJECT GLOBAL DEFAULT 21 vmstate_serial │ │ │ │ 25072: 01301b98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_CLAIM_IRQ_DSTATE │ │ │ │ 25073: 012a33a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_NEED_CHECK_TIMER_CB_EVENT │ │ │ │ 25074: 013021c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_DSTATE │ │ │ │ 25075: 012b4dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_EARLY_SETUP_EVENT │ │ │ │ - 25076: 00895681 108 FUNC GLOBAL DEFAULT 12 iov_discard_front_undoable │ │ │ │ - 25077: 00894ef1 50 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_external │ │ │ │ + 25076: 00895689 108 FUNC GLOBAL DEFAULT 12 iov_discard_front_undoable │ │ │ │ + 25077: 00894ef9 50 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_external │ │ │ │ 25078: 012a3840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_ROOT_ATTACH_EVENT │ │ │ │ 25079: 012a8860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_EVENT │ │ │ │ 25080: 002fff4d 152 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_init │ │ │ │ 25081: 01212aa4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_rshl_u32 │ │ │ │ 25082: 00588d49 392 FUNC GLOBAL DEFAULT 12 print_net_client │ │ │ │ 25083: 01208a48 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fminnum_d │ │ │ │ 25084: 0033be8d 316 FUNC GLOBAL DEFAULT 12 cxl_device_register_init_t3 │ │ │ │ - 25085: 006f2fc5 206 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_nf_idx_h │ │ │ │ + 25085: 006f2fcd 206 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_nf_idx_h │ │ │ │ 25086: 012acb38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_DISABLED_EVENT │ │ │ │ 25087: 01302e88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_VECTOR_RELEASE_DSTATE │ │ │ │ 25088: 00614151 98 FUNC GLOBAL DEFAULT 12 helper_vfp_tosld │ │ │ │ 25089: 01302676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_SIMPLEQUEUE_DSTATE │ │ │ │ 25090: 01208b50 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fminnum_h │ │ │ │ - 25091: 008953d5 76 FUNC GLOBAL DEFAULT 12 qemu_iovec_reset │ │ │ │ - 25092: 008410f5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_DISCONNECTED_arg_members │ │ │ │ + 25091: 008953dd 76 FUNC GLOBAL DEFAULT 12 qemu_iovec_reset │ │ │ │ + 25092: 008410fd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_DISCONNECTED_arg_members │ │ │ │ 25093: 00614929 46 FUNC GLOBAL DEFAULT 12 helper_vfp_toslh │ │ │ │ 25094: 0130271c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_DSTATE │ │ │ │ 25095: 012a6310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNSUPPORTED_DEVICE_CONFIGURATION_EVENT │ │ │ │ - 25096: 0089f445 264 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_cpu_topology_arg_members │ │ │ │ - 25097: 00857e11 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo │ │ │ │ + 25096: 0089f44d 264 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_cpu_topology_arg_members │ │ │ │ + 25097: 00857e19 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo │ │ │ │ 25098: 012a68d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_IRQ_RAISED_EVENT │ │ │ │ - 25099: 0079bf45 452 FUNC GLOBAL DEFAULT 12 bdrv_query_snapshot_info_list │ │ │ │ - 25100: 00740ca5 176 FUNC GLOBAL DEFAULT 12 qio_channel_tls_handshake │ │ │ │ + 25099: 0079bf4d 452 FUNC GLOBAL DEFAULT 12 bdrv_query_snapshot_info_list │ │ │ │ + 25100: 00740cad 176 FUNC GLOBAL DEFAULT 12 qio_channel_tls_handshake │ │ │ │ 25101: 012b34a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_MSOS_EVENT │ │ │ │ - 25102: 0073be45 208 FUNC GLOBAL DEFAULT 12 qemu_get_offset │ │ │ │ + 25102: 0073be4d 208 FUNC GLOBAL DEFAULT 12 qemu_get_offset │ │ │ │ 25103: 005410d5 24 FUNC GLOBAL DEFAULT 12 qtest_server_set_send_handler │ │ │ │ 25104: 004deded 140 FUNC GLOBAL DEFAULT 12 vfio_region_exit │ │ │ │ - 25105: 006f3095 206 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_nf_idx_s │ │ │ │ + 25105: 006f309d 206 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_nf_idx_s │ │ │ │ 25106: 004eb099 88 FUNC GLOBAL DEFAULT 12 virtio_pci_get_trans_devid │ │ │ │ - 25107: 0084a79d 132 FUNC GLOBAL DEFAULT 12 visit_type_NotifyVmexitOption │ │ │ │ + 25107: 0084a7a5 132 FUNC GLOBAL DEFAULT 12 visit_type_NotifyVmexitOption │ │ │ │ 25108: 005e4821 28 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchq_le │ │ │ │ 25109: 005e2e99 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_be │ │ │ │ 25110: 005710c9 484 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_iterate │ │ │ │ - 25111: 0072f325 100 FUNC GLOBAL DEFAULT 12 device_class_set_legacy_reset │ │ │ │ + 25111: 0072f32d 100 FUNC GLOBAL DEFAULT 12 device_class_set_legacy_reset │ │ │ │ 25112: 01208acc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fminnum_s │ │ │ │ - 25113: 00847dd5 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_get │ │ │ │ - 25114: 00825741 136 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand_members │ │ │ │ + 25113: 00847ddd 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_get │ │ │ │ + 25114: 00825749 136 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand_members │ │ │ │ 25115: 005d4415 124 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub8 │ │ │ │ 25116: 006145b5 44 FUNC GLOBAL DEFAULT 12 helper_vfp_tosls │ │ │ │ 25117: 012a724c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_CTRL_READ_EVENT │ │ │ │ 25118: 012a991c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_EOIR_WRITE_EVENT │ │ │ │ 25119: 012a9c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN_WRITE_EVENT │ │ │ │ - 25120: 0073ce39 128 FUNC GLOBAL DEFAULT 12 qio_channel_buffer_new │ │ │ │ + 25120: 0073ce41 128 FUNC GLOBAL DEFAULT 12 qio_channel_buffer_new │ │ │ │ 25121: 005d4365 176 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd64 │ │ │ │ 25122: 005e302d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_be_mmu │ │ │ │ 25123: 012b57c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_ADDR_EVENT │ │ │ │ 25124: 013016ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_SUBMIT_MULTIREQ_DSTATE │ │ │ │ 25125: 00333915 1128 FUNC GLOBAL DEFAULT 12 machine_set_cpu_numa_node │ │ │ │ - 25126: 0070f59d 168 FUNC GLOBAL DEFAULT 12 vfio_container_set_dirty_page_tracking │ │ │ │ - 25127: 007ffe3d 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific │ │ │ │ + 25126: 0070f5a5 168 FUNC GLOBAL DEFAULT 12 vfio_container_set_dirty_page_tracking │ │ │ │ + 25127: 007ffe45 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific │ │ │ │ 25128: 012a733c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_DRAW_LINE_EVENT │ │ │ │ - 25129: 006f2131 148 FUNC GLOBAL DEFAULT 12 helper_gvec_vfms_d │ │ │ │ + 25129: 006f2139 148 FUNC GLOBAL DEFAULT 12 helper_gvec_vfms_d │ │ │ │ 25130: 01301fec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RECEIVED_PACKET_DSTATE │ │ │ │ - 25131: 006f4de9 120 FUNC GLOBAL DEFAULT 12 helper_gvec_srshr_b │ │ │ │ + 25131: 006f4df1 120 FUNC GLOBAL DEFAULT 12 helper_gvec_srshr_b │ │ │ │ 25132: 012ae424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_OPC_EVENT │ │ │ │ - 25133: 006f4f41 162 FUNC GLOBAL DEFAULT 12 helper_gvec_srshr_d │ │ │ │ + 25133: 006f4f49 162 FUNC GLOBAL DEFAULT 12 helper_gvec_srshr_d │ │ │ │ 25134: 012b21f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_IRQ_EVENT │ │ │ │ 25135: 0057da21 80 FUNC GLOBAL DEFAULT 12 hmp_info_version │ │ │ │ - 25136: 006f2021 134 FUNC GLOBAL DEFAULT 12 helper_gvec_vfms_h │ │ │ │ - 25137: 0084800d 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_set │ │ │ │ + 25136: 006f2029 134 FUNC GLOBAL DEFAULT 12 helper_gvec_vfms_h │ │ │ │ + 25137: 00848015 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_set │ │ │ │ 25138: 012b3474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_INTERFACE_EVENT │ │ │ │ - 25139: 006f4e61 112 FUNC GLOBAL DEFAULT 12 helper_gvec_srshr_h │ │ │ │ + 25139: 006f4e69 112 FUNC GLOBAL DEFAULT 12 helper_gvec_srshr_h │ │ │ │ 25140: 00519521 524 FUNC GLOBAL DEFAULT 12 hmp_drive_add │ │ │ │ 25141: 012a5944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_IOTLB_INV_VMID_S1_EVENT │ │ │ │ 25142: 012b9600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_DISABLE_EVENT │ │ │ │ - 25143: 0089de0d 72 FUNC GLOBAL DEFAULT 12 qmp_query_sev │ │ │ │ + 25143: 0089de15 72 FUNC GLOBAL DEFAULT 12 qmp_query_sev │ │ │ │ 25144: 01303004 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_UPDATE_ISTATE_DSTATE │ │ │ │ 25145: 00446b41 40 FUNC GLOBAL DEFAULT 12 pci_set_power │ │ │ │ - 25146: 006e2ec9 98 FUNC GLOBAL DEFAULT 12 helper_mve_vminab │ │ │ │ + 25146: 006e2ed1 98 FUNC GLOBAL DEFAULT 12 helper_mve_vminab │ │ │ │ 25147: 012b1684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_READ_EVENT │ │ │ │ 25148: 00563111 260 FUNC GLOBAL DEFAULT 12 qmp_migrate_set_capabilities │ │ │ │ 25149: 012ab3cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_RESET_EVENT │ │ │ │ 25150: 012a4d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_REMOVE_EVENT │ │ │ │ 25151: 012af428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_RTC_READ_EVENT │ │ │ │ - 25152: 00857275 132 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDriver │ │ │ │ - 25153: 006f20a9 134 FUNC GLOBAL DEFAULT 12 helper_gvec_vfms_s │ │ │ │ + 25152: 0085727d 132 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDriver │ │ │ │ + 25153: 006f20b1 134 FUNC GLOBAL DEFAULT 12 helper_gvec_vfms_s │ │ │ │ 25154: 00536a79 6 FUNC GLOBAL DEFAULT 12 qemu_ram_get_fd_offset │ │ │ │ - 25155: 006f4ed1 112 FUNC GLOBAL DEFAULT 12 helper_gvec_srshr_s │ │ │ │ + 25155: 006f4ed9 112 FUNC GLOBAL DEFAULT 12 helper_gvec_srshr_s │ │ │ │ 25156: 01302ac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_THREAD_STOP_DSTATE │ │ │ │ 25157: 0130168e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_SFDP_DSTATE │ │ │ │ - 25158: 006e2f2d 112 FUNC GLOBAL DEFAULT 12 helper_mve_vminah │ │ │ │ + 25158: 006e2f35 112 FUNC GLOBAL DEFAULT 12 helper_mve_vminah │ │ │ │ 25159: 0032c255 476 FUNC GLOBAL DEFAULT 12 load_elf_hdr │ │ │ │ 25160: 012b37f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RAISE_GLOBAL_IRQ_EVENT │ │ │ │ 25161: 00536af1 6 FUNC GLOBAL DEFAULT 12 qemu_ram_get_fd │ │ │ │ 25162: 0053e345 52 FUNC GLOBAL DEFAULT 12 qmp_device_add │ │ │ │ 25163: 0052365d 24 FUNC GLOBAL DEFAULT 12 cpu_thread_signal_destroyed │ │ │ │ 25164: 011f2e3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlashb │ │ │ │ 25165: 003b4065 436 FUNC GLOBAL DEFAULT 12 memory_device_unplug │ │ │ │ - 25166: 00870135 152 FUNC GLOBAL DEFAULT 12 qdict_from_jsonf_nofail │ │ │ │ + 25166: 0087013d 152 FUNC GLOBAL DEFAULT 12 qdict_from_jsonf_nofail │ │ │ │ 25167: 012b6a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_DISCARD_SEND_FINISH_EVENT │ │ │ │ 25168: 011e3810 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorq_be │ │ │ │ 25169: 013036f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TARGET_DSTATE │ │ │ │ 25170: 0059b489 72 FUNC GLOBAL DEFAULT 12 replay_bh_schedule_event │ │ │ │ 25171: 01301b20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_DSTATE │ │ │ │ 25172: 00306311 648 FUNC GLOBAL DEFAULT 12 ghes_record_cper_errors │ │ │ │ - 25173: 007fc99d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlklogwrites │ │ │ │ - 25174: 006eb1e1 84 FUNC GLOBAL DEFAULT 12 helper_set_cp_reg64 │ │ │ │ + 25173: 007fc9a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlklogwrites │ │ │ │ + 25174: 006eb1e9 84 FUNC GLOBAL DEFAULT 12 helper_set_cp_reg64 │ │ │ │ 25175: 012af244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_SET_REQUEST_EVENT │ │ │ │ - 25176: 0086ecdd 76 FUNC GLOBAL DEFAULT 12 qdict_get_double │ │ │ │ + 25176: 0086ece5 76 FUNC GLOBAL DEFAULT 12 qdict_get_double │ │ │ │ 25177: 011f2db8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlashh │ │ │ │ 25178: 01301a24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_RW_BUF_DSTATE │ │ │ │ 25179: 005b73cd 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i64 │ │ │ │ 25180: 012b9480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_CHANGE_EVENT │ │ │ │ - 25181: 006e2f9d 108 FUNC GLOBAL DEFAULT 12 helper_mve_vminaw │ │ │ │ - 25182: 0072bec9 4 FUNC GLOBAL DEFAULT 12 kvm_get_free_memslots │ │ │ │ + 25181: 006e2fa5 108 FUNC GLOBAL DEFAULT 12 helper_mve_vminaw │ │ │ │ + 25182: 0072bed1 4 FUNC GLOBAL DEFAULT 12 kvm_get_free_memslots │ │ │ │ 25183: 003ee389 240 FUNC GLOBAL DEFAULT 12 e1000x_update_rx_total_stats │ │ │ │ 25184: 013014e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_OPEN_RETURN_DSTATE │ │ │ │ - 25185: 00856c11 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions_members │ │ │ │ + 25185: 00856c19 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions_members │ │ │ │ 25186: 0058ecc5 4 FUNC GLOBAL DEFAULT 12 connection_hashtable_reset │ │ │ │ - 25187: 006cff95 142 FUNC GLOBAL DEFAULT 12 helper_mve_vldrd_sg_os_ud │ │ │ │ + 25187: 006cff9d 142 FUNC GLOBAL DEFAULT 12 helper_mve_vldrd_sg_os_ud │ │ │ │ 25188: 0066e41d 62 FUNC GLOBAL DEFAULT 12 board_ram_size │ │ │ │ 25189: 0130335a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_MAP_WAIT_DSTATE │ │ │ │ - 25190: 006ee1f5 138 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_2h │ │ │ │ + 25190: 006ee1fd 138 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_2h │ │ │ │ 25191: 013026f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_READ_DSTATE │ │ │ │ 25192: 01302146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_ICR_CLEAR_GPIE_NSICR_DSTATE │ │ │ │ 25193: 0031b3ad 492 FUNC GLOBAL DEFAULT 12 pflash_cfi02_register │ │ │ │ - 25194: 0077a8ad 164 FUNC GLOBAL DEFAULT 12 scsi_parse_sense_buf │ │ │ │ + 25194: 0077a8b5 164 FUNC GLOBAL DEFAULT 12 scsi_parse_sense_buf │ │ │ │ 25195: 0130236a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_QFLAGS_DSTATE │ │ │ │ 25196: 011f2d34 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlashw │ │ │ │ 25197: 01302140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EICS_DSTATE │ │ │ │ 25198: 0130375e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_COLO_LOST_HEARTBEAT_DSTATE │ │ │ │ 25199: 005e77f9 60 FUNC GLOBAL DEFAULT 12 rr_kick_vcpu_thread │ │ │ │ - 25200: 0086e621 116 FUNC GLOBAL DEFAULT 12 qnum_unref │ │ │ │ + 25200: 0086e629 116 FUNC GLOBAL DEFAULT 12 qnum_unref │ │ │ │ 25201: 01303436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_EOF_DSTATE │ │ │ │ 25202: 012af3f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS5C372_SEND_EVENT │ │ │ │ - 25203: 0084b9f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddress │ │ │ │ + 25203: 0084ba01 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddress │ │ │ │ 25204: 01301332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_NEW_CLIENT_DSTATE │ │ │ │ 25205: 005e326d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_be_mmu │ │ │ │ - 25206: 0080dced 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels │ │ │ │ + 25206: 0080dcf5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels │ │ │ │ 25207: 002f9c71 84 FUNC GLOBAL DEFAULT 12 aml_int │ │ │ │ 25208: 0054c1e1 132 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_user_get_vhost │ │ │ │ - 25209: 0080e395 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2 │ │ │ │ + 25209: 0080e39d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2 │ │ │ │ 25210: 002bcc99 220 FUNC GLOBAL DEFAULT 12 int32_to_floatx80 │ │ │ │ 25211: 01303dc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_POLICY_SKIP_DSTATE │ │ │ │ 25212: 012bb298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_GIC_CAPABILITIES_EVENT │ │ │ │ - 25213: 00835f9d 172 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus_members │ │ │ │ - 25214: 0082253d 604 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_dram_event │ │ │ │ - 25215: 00836875 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_calc_dirty_rate_arg_members │ │ │ │ + 25213: 00835fa5 172 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus_members │ │ │ │ + 25214: 00822545 604 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_dram_event │ │ │ │ + 25215: 0083687d 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_calc_dirty_rate_arg_members │ │ │ │ 25216: 0130263e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_MM_STORE_DSTATE │ │ │ │ 25217: 012acbf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_BUF_DESC_EVENT │ │ │ │ - 25218: 00894b9d 106 FUNC GLOBAL DEFAULT 12 iov_hexdump │ │ │ │ - 25219: 0081a9ed 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel_members │ │ │ │ - 25220: 00868c2d 236 FUNC GLOBAL DEFAULT 12 visit_start_list │ │ │ │ + 25218: 00894ba5 106 FUNC GLOBAL DEFAULT 12 iov_hexdump │ │ │ │ + 25219: 0081a9f5 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel_members │ │ │ │ + 25220: 00868c35 236 FUNC GLOBAL DEFAULT 12 visit_start_list │ │ │ │ 25221: 005e8441 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_outs │ │ │ │ 25222: 012a91ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_WRITE_EVENT │ │ │ │ - 25223: 009fa9ec 4 OBJECT GLOBAL DEFAULT 14 hw_compat_10_1_len │ │ │ │ + 25223: 009faa04 4 OBJECT GLOBAL DEFAULT 14 hw_compat_10_1_len │ │ │ │ 25224: 01202d78 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqdmulh_idx_d │ │ │ │ - 25225: 0083c8b1 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_stop │ │ │ │ - 25226: 0087dff5 68 FUNC GLOBAL DEFAULT 12 fifo8_peek │ │ │ │ - 25227: 007fd249 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsLUKS │ │ │ │ - 25228: 0088b979 140 FUNC GLOBAL DEFAULT 12 aio_context_set_thread_pool_params │ │ │ │ + 25225: 0083c8b9 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_stop │ │ │ │ + 25226: 0087dffd 68 FUNC GLOBAL DEFAULT 12 fifo8_peek │ │ │ │ + 25227: 007fd251 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsLUKS │ │ │ │ + 25228: 0088b981 140 FUNC GLOBAL DEFAULT 12 aio_context_set_thread_pool_params │ │ │ │ 25229: 013016ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_UNREALIZE_DSTATE │ │ │ │ 25230: 01202e80 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqdmulh_idx_h │ │ │ │ 25231: 012a2ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_IO_ERROR_EVENT │ │ │ │ - 25232: 007adf59 1284 FUNC GLOBAL DEFAULT 12 qcow2_cluster_discard │ │ │ │ - 25233: 0084ee3d 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_set_state │ │ │ │ + 25232: 007adf61 1284 FUNC GLOBAL DEFAULT 12 qcow2_cluster_discard │ │ │ │ + 25233: 0084ee45 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_set_state │ │ │ │ 25234: 012a9f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_CHECK_IPI_EVENT │ │ │ │ - 25235: 006891e1 68 FUNC GLOBAL DEFAULT 12 gen_update_pc │ │ │ │ + 25235: 006891f1 68 FUNC GLOBAL DEFAULT 12 gen_update_pc │ │ │ │ 25236: 0121299c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_rshl_u64 │ │ │ │ 25237: 012b3324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_FATAL_ERROR_EVENT │ │ │ │ 25238: 002d1259 56 FUNC GLOBAL DEFAULT 12 qmp_query_spice │ │ │ │ 25239: 00556c29 100 FUNC GLOBAL DEFAULT 12 multifd_file_recv_data │ │ │ │ - 25240: 009b8644 0x20000 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode │ │ │ │ + 25240: 009b865c 0x20000 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode │ │ │ │ 25241: 012b4054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_STALL_EVENT │ │ │ │ - 25242: 008280d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfoWrapper │ │ │ │ + 25242: 008280d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfoWrapper │ │ │ │ 25243: 013026ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_BLAST_DSTATE │ │ │ │ - 25244: 0089df61 72 FUNC GLOBAL DEFAULT 12 qmp_query_sgx │ │ │ │ + 25244: 0089df69 72 FUNC GLOBAL DEFAULT 12 qmp_query_sgx │ │ │ │ 25245: 01202dfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqdmulh_idx_s │ │ │ │ 25246: 002b55fd 66 FUNC GLOBAL DEFAULT 12 float32_to_float64 │ │ │ │ 25247: 012b9320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_EVENT │ │ │ │ 25248: 005eeb61 108 FUNC GLOBAL DEFAULT 12 common_semi_stack_bottom │ │ │ │ 25249: 01302e10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_NO_SMC_DSTATE │ │ │ │ 25250: 0130200e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_DSTATE │ │ │ │ 25251: 01301224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_START_NEED_CHECK_TIMER_DSTATE │ │ │ │ - 25252: 0075da3d 116 FUNC GLOBAL DEFAULT 12 qmp_drive_backup │ │ │ │ + 25252: 0075da45 116 FUNC GLOBAL DEFAULT 12 qmp_drive_backup │ │ │ │ 25253: 002c41ed 108 FUNC GLOBAL DEFAULT 12 helper_crypto_aesimc │ │ │ │ - 25254: 00858c51 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfo │ │ │ │ - 25255: 006e0809 118 FUNC GLOBAL DEFAULT 12 helper_mve_sshrl │ │ │ │ - 25256: 007f0009 24 FUNC GLOBAL DEFAULT 12 qemu_chr_be_can_write │ │ │ │ + 25254: 00858c59 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfo │ │ │ │ + 25255: 006e0811 118 FUNC GLOBAL DEFAULT 12 helper_mve_sshrl │ │ │ │ + 25256: 007f0011 24 FUNC GLOBAL DEFAULT 12 qemu_chr_be_can_write │ │ │ │ 25257: 005cddf5 136 FUNC GLOBAL DEFAULT 12 accel_irqchip_release_virq │ │ │ │ 25258: 01302f84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_COMMIT_DSTATE │ │ │ │ 25259: 012b3b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_DEL_EVENT │ │ │ │ - 25260: 007ffbe5 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper │ │ │ │ - 25261: 008a73c9 236 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_name │ │ │ │ + 25260: 007ffbed 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper │ │ │ │ + 25261: 008a73d1 236 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_name │ │ │ │ 25262: 0052e68d 424 FUNC GLOBAL DEFAULT 12 memory_region_transaction_commit │ │ │ │ 25263: 01301c88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN1_EL3_WRITE_DSTATE │ │ │ │ 25264: 004f643d 104 FUNC GLOBAL DEFAULT 12 vhost_dev_set_inflight │ │ │ │ - 25265: 0071df0d 28 FUNC GLOBAL DEFAULT 12 virtio_queue_vector │ │ │ │ + 25265: 0071df15 28 FUNC GLOBAL DEFAULT 12 virtio_queue_vector │ │ │ │ 25266: 013017fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_REGION_DSTATE │ │ │ │ 25267: 002d0ec5 540 FUNC GLOBAL DEFAULT 12 qemu_text_console_handle_keysym │ │ │ │ 25268: 012aa13c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_SET_REMOTE_IRR_EVENT │ │ │ │ 25269: 011e9ddc 132 OBJECT GLOBAL DEFAULT 24 helper_info_sel_flags │ │ │ │ 25270: 00614215 10 FUNC GLOBAL DEFAULT 12 helper_vfp_uhtod │ │ │ │ 25271: 012b854c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_UPDATE_EVENT │ │ │ │ 25272: 0130296e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_READ_DSTATE │ │ │ │ - 25273: 00743765 72 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch │ │ │ │ + 25273: 0074376d 72 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch │ │ │ │ 25274: 004ac1ed 200 FUNC GLOBAL DEFAULT 12 tpm_tis_request_completed │ │ │ │ 25275: 0130385a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_PCI_DSTATE │ │ │ │ 25276: 0058ecc9 300 FUNC GLOBAL DEFAULT 12 connection_get │ │ │ │ 25277: 01303108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_FINISHED_DSTATE │ │ │ │ - 25278: 006ed90d 156 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_4b │ │ │ │ + 25278: 006ed915 156 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_4b │ │ │ │ 25279: 012ae0f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQENT_SZ_ZERO_EVENT │ │ │ │ 25280: 011f7900 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmladhb │ │ │ │ 25281: 012b57a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_DEV_VRING_BASE_EVENT │ │ │ │ 25282: 012ac248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_SET_LINK_EVENT │ │ │ │ 25283: 012a5d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_TRANSFER_AUDIO_EVENT │ │ │ │ 25284: 00558491 216 FUNC GLOBAL DEFAULT 12 hmp_migrate_set_capability │ │ │ │ 25285: 006149ad 38 FUNC GLOBAL DEFAULT 12 helper_vfp_uhtoh │ │ │ │ 25286: 01303734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COLO_STATUS_DSTATE │ │ │ │ 25287: 012a766c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUSH_EVENT │ │ │ │ - 25288: 00a7e968 3 OBJECT GLOBAL DEFAULT 14 sense_code_DEVICE_INTERNAL_RESET │ │ │ │ + 25288: 00a7e980 3 OBJECT GLOBAL DEFAULT 14 sense_code_DEVICE_INTERNAL_RESET │ │ │ │ 25289: 0052c061 184 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_device_ptr │ │ │ │ 25290: 01301a66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_UNIMPL_DSTATE │ │ │ │ - 25291: 006edad1 184 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_4h │ │ │ │ + 25291: 006edad9 184 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_4h │ │ │ │ 25292: 01303dbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT16_DSTATE │ │ │ │ 25293: 005cdb0d 76 FUNC GLOBAL DEFAULT 12 accel_ioctl_inhibit_end │ │ │ │ 25294: 012ac488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_IOV_EVENT │ │ │ │ 25295: 011f787c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmladhh │ │ │ │ 25296: 013022a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_TCP_DSTATE │ │ │ │ 25297: 002e9be1 48 FUNC GLOBAL DEFAULT 12 gdb_extend_query_table │ │ │ │ 25298: 012a773c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_UNEXPECTED_VGA_MODE_EVENT │ │ │ │ 25299: 013023dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZNS_ZONE_RESET_DSTATE │ │ │ │ - 25300: 0089f3c1 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuPolarization │ │ │ │ + 25300: 0089f3c9 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuPolarization │ │ │ │ 25301: 012a34d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_EVENT │ │ │ │ 25302: 012ba61c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CALC_DIRTY_RATE_EVENT │ │ │ │ 25303: 0059e771 260 FUNC GLOBAL DEFAULT 12 semihost_sys_lseek │ │ │ │ - 25304: 0082d069 80 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_firmware_log_arg_members │ │ │ │ - 25305: 0087de85 6 FUNC GLOBAL DEFAULT 12 fifo8_destroy │ │ │ │ + 25304: 0082d071 80 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_firmware_log_arg_members │ │ │ │ + 25305: 0087de8d 6 FUNC GLOBAL DEFAULT 12 fifo8_destroy │ │ │ │ 25306: 012bae98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRACE_EVENT_GET_STATE_EVENT │ │ │ │ 25307: 01301454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DONE_DSTATE │ │ │ │ 25308: 00614615 8 FUNC GLOBAL DEFAULT 12 helper_vfp_uhtos │ │ │ │ 25309: 012b15b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_SET_INSERTED_EVENT │ │ │ │ 25310: 002be4c1 48 FUNC GLOBAL DEFAULT 12 float64_max │ │ │ │ 25311: 01302cae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_FIELDS_DSTATE │ │ │ │ - 25312: 006f7f4d 292 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnump_d │ │ │ │ + 25312: 006f7f55 292 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnump_d │ │ │ │ 25313: 013012b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PREADV_PART_DSTATE │ │ │ │ 25314: 00605389 84 FUNC GLOBAL DEFAULT 12 round_down_to_parange_index │ │ │ │ 25315: 005235b5 52 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_bql │ │ │ │ - 25316: 006f7d2d 272 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnump_h │ │ │ │ + 25316: 006f7d35 272 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnump_h │ │ │ │ 25317: 0060f7f5 100 FUNC GLOBAL DEFAULT 12 helper_neon_tst_u8 │ │ │ │ 25318: 012aceb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_FLASH_EVENT │ │ │ │ 25319: 012ad238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L4_CSUM_VALIDATION_FAILED_EVENT │ │ │ │ 25320: 013026b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_LOAD_REQUEST_DSTATE │ │ │ │ 25321: 005221c5 20 FUNC GLOBAL DEFAULT 12 qemu_register_boot_set │ │ │ │ - 25322: 0081fd79 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase │ │ │ │ + 25322: 0081fd81 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase │ │ │ │ 25323: 012a3300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_MAIN_EVENT │ │ │ │ 25324: 011f77f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmladhw │ │ │ │ 25325: 005c0329 2 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i64_chk │ │ │ │ 25326: 013017aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_READ_DSTATE │ │ │ │ - 25327: 0085d559 188 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions │ │ │ │ + 25327: 0085d561 188 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions │ │ │ │ 25328: 012a8074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_SEND_ADDRESS_EVENT │ │ │ │ 25329: 012b6538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_DEVICE_DIRTY_EVENT │ │ │ │ 25330: 01302408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_READ_DSTATE │ │ │ │ 25331: 01302782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_MSG_RING_PUT_DSTATE │ │ │ │ - 25332: 006f7e3d 272 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnump_s │ │ │ │ + 25332: 006f7e45 272 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnump_s │ │ │ │ 25333: 01301aaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_READ_DSTATE │ │ │ │ 25334: 01302f40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_FILL_DSTATE │ │ │ │ - 25335: 006cf861 132 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_sh │ │ │ │ + 25335: 006cf869 132 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_sh │ │ │ │ 25336: 00531059 196 FUNC GLOBAL DEFAULT 12 address_space_init │ │ │ │ 25337: 01301854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_PALETTE_WRITE_DSTATE │ │ │ │ 25338: 0054b49d 308 FUNC GLOBAL DEFAULT 12 iommufd_backend_alloc_hwpt │ │ │ │ 25339: 01302962 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_TN_CMP_DSTATE │ │ │ │ 25340: 012b4e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_LOAD_ROM_EVENT │ │ │ │ 25341: 01301e94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_EXTI_WRITE_DSTATE │ │ │ │ 25342: 01302c84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_START_DSTATE │ │ │ │ 25343: 012b9af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COMMANDS_EVENT │ │ │ │ 25344: 0055dd01 304 FUNC GLOBAL DEFAULT 12 migration_rate_limit │ │ │ │ 25345: 00331299 124 FUNC GLOBAL DEFAULT 12 qmp_query_memory_size_summary │ │ │ │ 25346: 013014b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETLOCK_DSTATE │ │ │ │ - 25347: 00840d85 142 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfoList │ │ │ │ + 25347: 00840d8d 142 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfoList │ │ │ │ 25348: 003b427d 240 FUNC GLOBAL DEFAULT 12 machine_memory_devices_init │ │ │ │ 25349: 012ad6d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_UCAST_MATCH_EVENT │ │ │ │ 25350: 01301be0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VSYNC_DSTATE │ │ │ │ 25351: 006141bd 88 FUNC GLOBAL DEFAULT 12 helper_vfp_tosqd │ │ │ │ 25352: 013038ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SEND_KEY_DSTATE │ │ │ │ 25353: 013037e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_SEEK_DSTATE │ │ │ │ 25354: 005e9f71 24 FUNC GLOBAL DEFAULT 12 tcg_call_to_qemu_plugin_cb_flags │ │ │ │ 25355: 0061497d 46 FUNC GLOBAL DEFAULT 12 helper_vfp_tosqh │ │ │ │ - 25356: 006cf8e5 130 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_sw │ │ │ │ + 25356: 006cf8ed 130 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_sw │ │ │ │ 25357: 012a988c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_READ_EVENT │ │ │ │ 25358: 012a41f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_CONTEXT_EVENT │ │ │ │ 25359: 012adf54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQTAIL_EVENT │ │ │ │ 25360: 01301db2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_READ_DSTATE │ │ │ │ - 25361: 0089ae4d 216 FUNC GLOBAL DEFAULT 12 qmp_query_yank │ │ │ │ + 25361: 0089ae55 216 FUNC GLOBAL DEFAULT 12 qmp_query_yank │ │ │ │ 25362: 012b3734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_MEMORY_READ_EVENT │ │ │ │ 25363: 0130273e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DMA_DISABLE_DSTATE │ │ │ │ 25364: 002cc509 236 FUNC GLOBAL DEFAULT 12 qemu_input_queue_mtt_abs │ │ │ │ - 25365: 0072b4f1 46 FUNC GLOBAL DEFAULT 12 mon_get_cpu_env │ │ │ │ + 25365: 0072b4f9 46 FUNC GLOBAL DEFAULT 12 mon_get_cpu_env │ │ │ │ 25366: 006145e9 44 FUNC GLOBAL DEFAULT 12 helper_vfp_tosqs │ │ │ │ 25367: 012acb48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_RESET_EVENT │ │ │ │ - 25368: 00857859 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendServiceTypeList │ │ │ │ + 25368: 00857861 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendServiceTypeList │ │ │ │ 25369: 012a787c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_DEC_INFLIGHT_FENCES_EVENT │ │ │ │ 25370: 003b34fd 2512 FUNC GLOBAL DEFAULT 12 memory_device_pre_plug │ │ │ │ 25371: 002be401 6 FUNC GLOBAL DEFAULT 12 float16_max │ │ │ │ - 25372: 007fb791 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfo │ │ │ │ + 25372: 007fb799 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfo │ │ │ │ 25373: 004f6379 10 FUNC GLOBAL DEFAULT 12 vhost_dev_set_config_notifier │ │ │ │ - 25374: 00881cd5 116 FUNC GLOBAL DEFAULT 12 qemu_opts_absorb_qdict │ │ │ │ + 25374: 00881cdd 116 FUNC GLOBAL DEFAULT 12 qemu_opts_absorb_qdict │ │ │ │ 25375: 012a6300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_EVENT │ │ │ │ 25376: 012ba84c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_CAPABILITIES_EVENT │ │ │ │ 25377: 013020a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MAC_READ_DSTATE │ │ │ │ - 25378: 00822315 552 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_general_media_event │ │ │ │ + 25378: 0082231d 552 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_general_media_event │ │ │ │ 25379: 01301dd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_WRITE_DSTATE │ │ │ │ 25380: 012b4b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_FAKE_LATCH_EVENT │ │ │ │ 25381: 01301fc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RAISE_IRQ_DSTATE │ │ │ │ 25382: 0041bd35 664 FUNC GLOBAL DEFAULT 12 vhost_net_init │ │ │ │ 25383: 01303790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_GET_WIN32_SOCKET_DSTATE │ │ │ │ - 25384: 008a0285 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_UNPLUG_GUEST_ERROR_arg_members │ │ │ │ + 25384: 008a028d 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_UNPLUG_GUEST_ERROR_arg_members │ │ │ │ 25385: 012a4cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKNOD_RETURN_EVENT │ │ │ │ 25386: 01302c06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_RETRY_DSTATE │ │ │ │ 25387: 01215ba0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosld_round_to_zero │ │ │ │ 25388: 013022ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_TCP_DSTATE │ │ │ │ 25389: 0050c0a5 108 FUNC GLOBAL DEFAULT 12 audio_generic_get_buffer_in │ │ │ │ 25390: 012adbb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_MII_READ_REG_EVENT │ │ │ │ - 25391: 0073771d 232 FUNC GLOBAL DEFAULT 12 user_creatable_del │ │ │ │ + 25391: 00737725 232 FUNC GLOBAL DEFAULT 12 user_creatable_del │ │ │ │ 25392: 013035a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DRIVE_MIRROR_DSTATE │ │ │ │ - 25393: 0078af75 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_locked │ │ │ │ + 25393: 0078af7d 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_locked │ │ │ │ 25394: 003ef4c1 64 FUNC GLOBAL DEFAULT 12 net_tx_pkt_unmap_frag_pci │ │ │ │ 25395: 01300f60 4 OBJECT GLOBAL DEFAULT 25 bdrv_drain_all_count │ │ │ │ 25396: 01301dba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_SECONDS_READ_DSTATE │ │ │ │ - 25397: 009d8840 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode_len │ │ │ │ - 25398: 00819801 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPtyWrapper │ │ │ │ - 25399: 00784425 120 FUNC GLOBAL DEFAULT 12 blk_remove_all_bs │ │ │ │ - 25400: 00863b9d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayUpdateOptions_base_members │ │ │ │ + 25397: 009d8858 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode_len │ │ │ │ + 25398: 00819809 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPtyWrapper │ │ │ │ + 25399: 0078442d 120 FUNC GLOBAL DEFAULT 12 blk_remove_all_bs │ │ │ │ + 25400: 00863ba5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayUpdateOptions_base_members │ │ │ │ 25401: 012ba7dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_COLO_LOST_HEARTBEAT_EVENT │ │ │ │ 25402: 012bbd8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_UNLOCK_EVENT │ │ │ │ 25403: 005e8231 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_size │ │ │ │ 25404: 0060fa8d 112 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmulh_s16 │ │ │ │ 25405: 012a8b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_SET_LEDSTATE_EVENT │ │ │ │ 25406: 012a5834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_WRITE_MMIO_EVENT │ │ │ │ 25407: 01302168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_UNKNOWN_DSTATE │ │ │ │ - 25408: 0083d361 592 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_fd │ │ │ │ + 25408: 0083d369 592 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_fd │ │ │ │ 25409: 012b7bc4 52 OBJECT GLOBAL DEFAULT 24 replay_trace_events │ │ │ │ - 25410: 0075b241 144 FUNC GLOBAL DEFAULT 12 drive_get │ │ │ │ - 25411: 006cf9ed 130 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_ub │ │ │ │ - 25412: 007e70cd 428 FUNC GLOBAL DEFAULT 12 blk_preadv_part │ │ │ │ - 25413: 00711831 122 FUNC GLOBAL DEFAULT 12 vfio_bitmap_alloc │ │ │ │ - 25414: 0072da2d 32 FUNC GLOBAL DEFAULT 12 qdev_prop_set_bit │ │ │ │ + 25410: 0075b249 144 FUNC GLOBAL DEFAULT 12 drive_get │ │ │ │ + 25411: 006cf9f5 130 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_ub │ │ │ │ + 25412: 007e70d5 428 FUNC GLOBAL DEFAULT 12 blk_preadv_part │ │ │ │ + 25413: 00711839 122 FUNC GLOBAL DEFAULT 12 vfio_bitmap_alloc │ │ │ │ + 25414: 0072da35 32 FUNC GLOBAL DEFAULT 12 qdev_prop_set_bit │ │ │ │ 25415: 0059db15 120 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_init │ │ │ │ 25416: 012a3e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_FAIL_EVENT │ │ │ │ - 25417: 006cfa71 130 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_uh │ │ │ │ - 25418: 00782055 76 FUNC GLOBAL DEFAULT 12 blk_make_zero │ │ │ │ - 25419: 0080b9e5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum │ │ │ │ - 25420: 0084a2f5 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_CRASHLOADED_arg_members │ │ │ │ - 25421: 00850885 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingUsed │ │ │ │ - 25422: 007afb31 300 FUNC GLOBAL DEFAULT 12 qcow2_get_refcount │ │ │ │ + 25417: 006cfa79 130 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_uh │ │ │ │ + 25418: 0078205d 76 FUNC GLOBAL DEFAULT 12 blk_make_zero │ │ │ │ + 25419: 0080b9ed 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum │ │ │ │ + 25420: 0084a2fd 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_CRASHLOADED_arg_members │ │ │ │ + 25421: 0085088d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingUsed │ │ │ │ + 25422: 007afb39 300 FUNC GLOBAL DEFAULT 12 qcow2_get_refcount │ │ │ │ 25423: 002e6875 84 FUNC GLOBAL DEFAULT 12 vnc_sasl_client_cleanup │ │ │ │ 25424: 01302d1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_SUSPEND_DSTATE │ │ │ │ - 25425: 00804785 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd_members │ │ │ │ + 25425: 0080478d 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd_members │ │ │ │ 25426: 01302632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPTS_TIMER_START_DSTATE │ │ │ │ 25427: 00670051 148 FUNC GLOBAL DEFAULT 12 aspeed_install_boot_rom │ │ │ │ 25428: 012b4fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_DMA_MAP_EVENT │ │ │ │ - 25429: 0084e889 58 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfo │ │ │ │ - 25430: 006cfaf5 128 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_uw │ │ │ │ + 25429: 0084e891 58 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfo │ │ │ │ + 25430: 006cfafd 128 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_uw │ │ │ │ 25431: 01302fbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ 25432: 005c0325 2 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i32_chk │ │ │ │ 25433: 01302b94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_STRING_DSTATE │ │ │ │ 25434: 012bae00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATUS_EVENT │ │ │ │ 25435: 01217d24 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_set_fpscr │ │ │ │ 25436: 01301256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_HANDLE_COPIED_DSTATE │ │ │ │ 25437: 012a9b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_RPR_READ_EVENT │ │ │ │ 25438: 012a2740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_INFO_EVENT │ │ │ │ 25439: 012b32c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_WRITE_READY_EVENT │ │ │ │ - 25440: 00864fb9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc │ │ │ │ + 25440: 00864fc1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc │ │ │ │ 25441: 01301c90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_AP_WRITE_DSTATE │ │ │ │ - 25442: 00770225 76 FUNC GLOBAL DEFAULT 12 job_enter │ │ │ │ + 25442: 0077022d 76 FUNC GLOBAL DEFAULT 12 job_enter │ │ │ │ 25443: 01303794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_GETFD_DSTATE │ │ │ │ - 25444: 0073d59d 364 FUNC GLOBAL DEFAULT 12 qio_channel_command_new_spawn │ │ │ │ + 25444: 0073d5a5 364 FUNC GLOBAL DEFAULT 12 qio_channel_command_new_spawn │ │ │ │ 25445: 012ab75c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SRAMC_READ_EVENT │ │ │ │ 25446: 005e276d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_le_mmu │ │ │ │ 25447: 01301dc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_INVALID_DSTATE │ │ │ │ 25448: 0056285d 34 FUNC GLOBAL DEFAULT 12 migrate_ignore_shared │ │ │ │ 25449: 0053bca5 60 FUNC GLOBAL DEFAULT 12 address_space_stl_be_cached_slow │ │ │ │ 25450: 01301184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_IS_ALLOWED_DSTATE │ │ │ │ 25451: 00338fd1 196 FUNC GLOBAL DEFAULT 12 foreach_dynamic_sysbus_device │ │ │ │ - 25452: 007fbc41 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceStats │ │ │ │ - 25453: 006e5f05 244 FUNC GLOBAL DEFAULT 12 helper_mve_vfadd_scalarh │ │ │ │ - 25454: 006dc741 90 FUNC GLOBAL DEFAULT 12 helper_mve_vminavb │ │ │ │ + 25452: 007fbc49 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceStats │ │ │ │ + 25453: 006e5f0d 244 FUNC GLOBAL DEFAULT 12 helper_mve_vfadd_scalarh │ │ │ │ + 25454: 006dc749 90 FUNC GLOBAL DEFAULT 12 helper_mve_vminavb │ │ │ │ 25455: 012b282c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MMIO_READ_EVENT │ │ │ │ 25456: 00614bad 86 FUNC GLOBAL DEFAULT 12 helper_vfp_tosqd_round_to_zero │ │ │ │ 25457: 0059e71d 82 FUNC GLOBAL DEFAULT 12 semihost_sys_write │ │ │ │ - 25458: 0087b2fd 18 FUNC GLOBAL DEFAULT 12 qemu_event_init │ │ │ │ - 25459: 0081aef5 96 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf_members │ │ │ │ + 25458: 0087b305 18 FUNC GLOBAL DEFAULT 12 qemu_event_init │ │ │ │ + 25459: 0081aefd 96 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf_members │ │ │ │ 25460: 013010ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_RESUME_DSTATE │ │ │ │ - 25461: 008163a5 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_set_iothread │ │ │ │ + 25461: 008163ad 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_set_iothread │ │ │ │ 25462: 012b6c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_PROC_EVENT │ │ │ │ - 25463: 006dc79d 90 FUNC GLOBAL DEFAULT 12 helper_mve_vminavh │ │ │ │ - 25464: 0071ef3d 44 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_size │ │ │ │ + 25463: 006dc7a5 90 FUNC GLOBAL DEFAULT 12 helper_mve_vminavh │ │ │ │ + 25464: 0071ef45 44 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_size │ │ │ │ 25465: 01302c92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DOORBELL_RING_DSTATE │ │ │ │ 25466: 012a5dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_WRITEL_REG_EVENT │ │ │ │ - 25467: 0080fdcd 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockErrorAction │ │ │ │ + 25467: 0080fdd5 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockErrorAction │ │ │ │ 25468: 002c6661 58 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_unref │ │ │ │ 25469: 01302714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_BUS_RESET_DSTATE │ │ │ │ 25470: 005e1ca5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_be_mmu │ │ │ │ 25471: 012a4340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_FINISH_EVENT │ │ │ │ - 25472: 008409ed 132 FUNC GLOBAL DEFAULT 12 visit_type_RxState │ │ │ │ - 25473: 0089a80d 122 FUNC GLOBAL DEFAULT 12 qemu_vfio_close │ │ │ │ - 25474: 006e5ff9 232 FUNC GLOBAL DEFAULT 12 helper_mve_vfadd_scalars │ │ │ │ + 25472: 008409f5 132 FUNC GLOBAL DEFAULT 12 visit_type_RxState │ │ │ │ + 25473: 0089a815 122 FUNC GLOBAL DEFAULT 12 qemu_vfio_close │ │ │ │ + 25474: 006e6001 232 FUNC GLOBAL DEFAULT 12 helper_mve_vfadd_scalars │ │ │ │ 25475: 012af384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PCIE_RC_INTX_SET_IRQ_EVENT │ │ │ │ - 25476: 006fb225 114 FUNC GLOBAL DEFAULT 12 helper_gvec_ursqrte_s │ │ │ │ + 25476: 006fb22d 114 FUNC GLOBAL DEFAULT 12 helper_gvec_ursqrte_s │ │ │ │ 25477: 0032af59 92 FUNC GLOBAL DEFAULT 12 cpu_get_memory_mapping │ │ │ │ - 25478: 006e9aa1 38 FUNC GLOBAL DEFAULT 12 helper_sub_saturate │ │ │ │ - 25479: 00826e85 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_finalize │ │ │ │ + 25478: 006e9aa9 38 FUNC GLOBAL DEFAULT 12 helper_sub_saturate │ │ │ │ + 25479: 00826e8d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_finalize │ │ │ │ 25480: 01302644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_ILLEGAL_DSTATE │ │ │ │ 25481: 005c9aed 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ssadd │ │ │ │ 25482: 00587eb9 102 FUNC GLOBAL DEFAULT 12 qemu_flush_or_purge_queued_packets │ │ │ │ 25483: 01301ac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CANCEL_DMA_SYNC_BUFFERED_DSTATE │ │ │ │ - 25484: 006ea0d9 24 FUNC GLOBAL DEFAULT 12 helper_exception_with_syndrome_el │ │ │ │ + 25484: 006ea0e1 24 FUNC GLOBAL DEFAULT 12 helper_exception_with_syndrome_el │ │ │ │ 25485: 012b1394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SWITCH_EVENT │ │ │ │ 25486: 003268b1 152 FUNC GLOBAL DEFAULT 12 omap_uart_init │ │ │ │ 25487: 005229ad 172 FUNC GLOBAL DEFAULT 12 get_boot_devices_lchs_list │ │ │ │ - 25488: 006e9a79 38 FUNC GLOBAL DEFAULT 12 helper_add_saturate │ │ │ │ - 25489: 006dc7f9 90 FUNC GLOBAL DEFAULT 12 helper_mve_vminavw │ │ │ │ + 25488: 006e9a81 38 FUNC GLOBAL DEFAULT 12 helper_add_saturate │ │ │ │ + 25489: 006dc801 90 FUNC GLOBAL DEFAULT 12 helper_mve_vminavw │ │ │ │ 25490: 005b3ea9 32 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_mem_cb │ │ │ │ 25491: 0060fb25 92 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmulh_s32 │ │ │ │ 25492: 01303276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_FIELD_ERROR_DSTATE │ │ │ │ 25493: 01301d14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_SET_DSTATE │ │ │ │ 25494: 0117638c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint32_equal │ │ │ │ 25495: 01178df0 12 OBJECT GLOBAL DEFAULT 21 MigMode_lookup │ │ │ │ 25496: 01302464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_SINGLE_RANGE_LIMIT_EXCEEDED_DSTATE │ │ │ │ 25497: 005709c9 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_run │ │ │ │ 25498: 0130223c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_UNKNOWN_DSTATE │ │ │ │ 25499: 01303454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_EXT_DESKTOP_RESIZE_DSTATE │ │ │ │ 25500: 012a8730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_PACKET_EVENT │ │ │ │ - 25501: 0070975d 2312 FUNC GLOBAL DEFAULT 12 virtio_net_handle_ctrl_iov │ │ │ │ - 25502: 006d229d 148 FUNC GLOBAL DEFAULT 12 helper_mve_vrev64b │ │ │ │ + 25501: 00709765 2312 FUNC GLOBAL DEFAULT 12 virtio_net_handle_ctrl_iov │ │ │ │ + 25502: 006d22a5 148 FUNC GLOBAL DEFAULT 12 helper_mve_vrev64b │ │ │ │ 25503: 01302b06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_INTERFACE_DSTATE │ │ │ │ 25504: 012b7368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_STOP_EVENT │ │ │ │ - 25505: 00860c11 196 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2 │ │ │ │ + 25505: 00860c19 196 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2 │ │ │ │ 25506: 005d3535 130 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs16 │ │ │ │ 25507: 013028ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_PROCESS_DESC_DSTATE │ │ │ │ 25508: 012a8bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_BLOCK_EVENT │ │ │ │ 25509: 01302864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_BUS_DRAINED_END_DSTATE │ │ │ │ 25510: 005d4025 134 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub16 │ │ │ │ 25511: 0032b24d 32 FUNC GLOBAL DEFAULT 12 cpu_exec_initfn │ │ │ │ 25512: 004e5f35 196 FUNC GLOBAL DEFAULT 12 vfio_user_add_multi │ │ │ │ - 25513: 007495b1 52 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_iv_len │ │ │ │ + 25513: 007495b9 52 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_iv_len │ │ │ │ 25514: 012b3594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PCGREG_WRITE_EVENT │ │ │ │ 25515: 012a707c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_SET_EVENT │ │ │ │ 25516: 01301490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_MMAP_ERROR_DSTATE │ │ │ │ - 25517: 006d2331 160 FUNC GLOBAL DEFAULT 12 helper_mve_vrev64h │ │ │ │ + 25517: 006d2339 160 FUNC GLOBAL DEFAULT 12 helper_mve_vrev64h │ │ │ │ 25518: 003aadb5 1108 FUNC GLOBAL DEFAULT 12 gicv3_redist_movall_lpis │ │ │ │ 25519: 012b3464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_CLEAR_DEVICE_FEATURE_EVENT │ │ │ │ 25520: 011e1bb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchq_le │ │ │ │ - 25521: 006e1fcd 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpge_scalarb │ │ │ │ - 25522: 0086fbbd 296 FUNC GLOBAL DEFAULT 12 qobject_from_qlit │ │ │ │ + 25521: 006e1fd5 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpge_scalarb │ │ │ │ + 25522: 0086fbc5 296 FUNC GLOBAL DEFAULT 12 qobject_from_qlit │ │ │ │ 25523: 01302b22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_UNKNOWN_DSTATE │ │ │ │ 25524: 002e9119 144 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_reg │ │ │ │ 25525: 012b5a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_EVENT │ │ │ │ 25526: 0130138e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SUCCESS_DSTATE │ │ │ │ - 25527: 006e203d 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpge_scalarh │ │ │ │ + 25527: 006e2045 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpge_scalarh │ │ │ │ 25528: 0047ef01 196 FUNC GLOBAL DEFAULT 12 sdbus_read_byte │ │ │ │ 25529: 011fd96c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_viwdupb │ │ │ │ 25530: 01301ee6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_READ_DSTATE │ │ │ │ 25531: 012a77ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_EVENT │ │ │ │ 25532: 013034f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_PSCI_CALL_DSTATE │ │ │ │ 25533: 011547a4 64 OBJECT GLOBAL DEFAULT 21 vmstate_xhci │ │ │ │ 25534: 01175f14 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_usize │ │ │ │ 25535: 012a5b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_START_STOP_EVENT │ │ │ │ 25536: 012a6a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_PUT_DATA_EVENT │ │ │ │ - 25537: 0082c1d1 396 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo_members │ │ │ │ + 25537: 0082c1d9 396 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo_members │ │ │ │ 25538: 0050ea25 452 FUNC GLOBAL DEFAULT 12 AUD_read │ │ │ │ - 25539: 0085d929 244 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions_members │ │ │ │ + 25539: 0085d931 244 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions_members │ │ │ │ 25540: 012b1058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_READ_EVENT │ │ │ │ - 25541: 006d23d1 148 FUNC GLOBAL DEFAULT 12 helper_mve_vrev64w │ │ │ │ + 25541: 006d23d9 148 FUNC GLOBAL DEFAULT 12 helper_mve_vrev64w │ │ │ │ 25542: 011fd8e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_viwduph │ │ │ │ - 25543: 0080ac8d 132 FUNC GLOBAL DEFAULT 12 visit_type_OnCbwError │ │ │ │ - 25544: 0085e8c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEvent │ │ │ │ - 25545: 00875ad9 164 FUNC GLOBAL DEFAULT 12 aio_dispatch │ │ │ │ - 25546: 0081e5c1 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qmp_capabilities_arg_members │ │ │ │ + 25543: 0080ac95 132 FUNC GLOBAL DEFAULT 12 visit_type_OnCbwError │ │ │ │ + 25544: 0085e8cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEvent │ │ │ │ + 25545: 00875ae1 164 FUNC GLOBAL DEFAULT 12 aio_dispatch │ │ │ │ + 25546: 0081e5c9 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qmp_capabilities_arg_members │ │ │ │ 25547: 005766b5 108 FUNC GLOBAL DEFAULT 12 colo_shutdown │ │ │ │ 25548: 0130378e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_GET_WIN32_SOCKET_DSTATE │ │ │ │ 25549: 013026a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_UPDATE_IRQ_DISCONNECTED_DSTATE │ │ │ │ 25550: 01301e48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_UPDATE_IRQ_DSTATE │ │ │ │ - 25551: 006e20ad 108 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpge_scalarw │ │ │ │ + 25551: 006e20b5 108 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpge_scalarw │ │ │ │ 25552: 012ac868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MIF_READ_EVENT │ │ │ │ 25553: 00537915 52 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_resizeable │ │ │ │ 25554: 01214cac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_shtod │ │ │ │ 25555: 01301ac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_RESET_DSTATE │ │ │ │ - 25556: 006e9a59 30 FUNC GLOBAL DEFAULT 12 helper_add_setq │ │ │ │ - 25557: 006ec029 110 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmlah_s16 │ │ │ │ + 25556: 006e9a61 30 FUNC GLOBAL DEFAULT 12 helper_add_setq │ │ │ │ + 25557: 006ec031 110 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmlah_s16 │ │ │ │ 25558: 01214994 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_shtoh │ │ │ │ 25559: 012b17f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_TX_EVENT │ │ │ │ 25560: 013022b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_ENTRY_DSTATE │ │ │ │ 25561: 01301522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_PCI_BAR_1_DSTATE │ │ │ │ 25562: 01301210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_CAPABILITY_RAW_DSTATE │ │ │ │ - 25563: 0076385d 532 FUNC GLOBAL DEFAULT 12 bdrv_find_protocol │ │ │ │ + 25563: 00763865 532 FUNC GLOBAL DEFAULT 12 bdrv_find_protocol │ │ │ │ 25564: 011fd864 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_viwdupw │ │ │ │ 25565: 00589551 160 FUNC GLOBAL DEFAULT 12 netdev_is_modern │ │ │ │ - 25566: 0072ee1d 68 FUNC GLOBAL DEFAULT 12 qdev_set_legacy_instance_id │ │ │ │ + 25566: 0072ee25 68 FUNC GLOBAL DEFAULT 12 qdev_set_legacy_instance_id │ │ │ │ 25567: 012a5754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_CFGI_CD_EVENT │ │ │ │ 25568: 012ad748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_HASH_EVENT │ │ │ │ 25569: 005270dd 484 FUNC GLOBAL DEFAULT 12 cpu_inb │ │ │ │ 25570: 01302286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_UDP_DSTATE │ │ │ │ 25571: 005df21d 208 FUNC GLOBAL DEFAULT 12 helper_nonatomic_cmpxchgo │ │ │ │ - 25572: 0078cf71 18 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_poll_single │ │ │ │ - 25573: 006d66a5 140 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddsb │ │ │ │ + 25572: 0078cf79 18 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_poll_single │ │ │ │ + 25573: 006d66ad 140 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddsb │ │ │ │ 25574: 01213e3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_fcvt_f64_to_f16 │ │ │ │ 25575: 011f3b20 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmulh_scalarb │ │ │ │ 25576: 0053155d 112 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device │ │ │ │ 25577: 01201224 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umaxp_b │ │ │ │ 25578: 013024a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FORMAT_SET_DSTATE │ │ │ │ 25579: 005e82f9 44 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_symbol │ │ │ │ 25580: 01214fc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_shtos │ │ │ │ - 25581: 006d6731 184 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddsh │ │ │ │ + 25581: 006d6739 184 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddsh │ │ │ │ 25582: 012a3e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_ASYNC_EVENT │ │ │ │ 25583: 013022ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_IOPORT_WRITE_DSTATE │ │ │ │ 25584: 012011a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umaxp_h │ │ │ │ 25585: 012b3d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_SITD_EVENT │ │ │ │ 25586: 011f3a9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmulh_scalarh │ │ │ │ - 25587: 0081eca5 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_qmp_capabilities │ │ │ │ + 25587: 0081ecad 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_qmp_capabilities │ │ │ │ 25588: 013030a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_BLOCKTIME_BEGIN_DSTATE │ │ │ │ - 25589: 0071df29 182 FUNC GLOBAL DEFAULT 12 virtio_queue_set_vector │ │ │ │ + 25589: 0071df31 182 FUNC GLOBAL DEFAULT 12 virtio_queue_set_vector │ │ │ │ 25590: 005274b1 480 FUNC GLOBAL DEFAULT 12 cpu_inl │ │ │ │ 25591: 00536c59 26 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_idstr │ │ │ │ 25592: 005b6735 392 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i32 │ │ │ │ 25593: 005c1739 172 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i32_chk │ │ │ │ 25594: 002b9979 176 FUNC GLOBAL DEFAULT 12 float64_to_uint32_scalbn │ │ │ │ 25595: 01302ca0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_SUSPEND_DSTATE │ │ │ │ 25596: 012b76b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_EVENT │ │ │ │ 25597: 0066ba2d 6 FUNC GLOBAL DEFAULT 12 armv7m_nvic_set_pending │ │ │ │ 25598: 012b9f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_DEFINITIONS_EVENT │ │ │ │ 25599: 002c9da5 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_backing_height │ │ │ │ 25600: 012b8e40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_EXEC_EVENT │ │ │ │ - 25601: 0075f629 136 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_stop │ │ │ │ + 25601: 0075f631 136 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_stop │ │ │ │ 25602: 012b16a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_SET_INSERTED_EVENT │ │ │ │ 25603: 012b897c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_EXT_DESKTOP_RESIZE_EVENT │ │ │ │ 25604: 01302d52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_DETACH_DSTATE │ │ │ │ 25605: 0120111c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umaxp_s │ │ │ │ - 25606: 008810dd 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number │ │ │ │ - 25607: 006d2c15 148 FUNC GLOBAL DEFAULT 12 helper_mve_vbic │ │ │ │ + 25606: 008810e5 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number │ │ │ │ + 25607: 006d2c1d 148 FUNC GLOBAL DEFAULT 12 helper_mve_vbic │ │ │ │ 25608: 0065af85 256 FUNC GLOBAL DEFAULT 12 create_unimp │ │ │ │ 25609: 012a3320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_PREFILL_EVENT │ │ │ │ 25610: 005272c1 496 FUNC GLOBAL DEFAULT 12 cpu_inw │ │ │ │ 25611: 01302b44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_COMMAND_DSTATE │ │ │ │ - 25612: 006d67e9 180 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddsw │ │ │ │ + 25612: 006d67f1 180 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddsw │ │ │ │ 25613: 002fbb1d 176 FUNC GLOBAL DEFAULT 12 aml_string │ │ │ │ 25614: 005e2129 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_le │ │ │ │ 25615: 01302444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_LIST_DSTATE │ │ │ │ 25616: 005dbb4d 272 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx_all_cpus_synced │ │ │ │ 25617: 01302424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_PROCESS_AERS_DSTATE │ │ │ │ 25618: 005d37c9 128 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs32 │ │ │ │ 25619: 011f3a18 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmulh_scalarw │ │ │ │ 25620: 005d40ad 136 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub32 │ │ │ │ 25621: 005892c1 148 FUNC GLOBAL DEFAULT 12 net_cleanup │ │ │ │ 25622: 005b7221 108 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32s_i64 │ │ │ │ - 25623: 00859fad 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_arg_members │ │ │ │ - 25624: 00778ea9 384 FUNC GLOBAL DEFAULT 12 nbd_send_request │ │ │ │ + 25623: 00859fb5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_arg_members │ │ │ │ + 25624: 00778eb1 384 FUNC GLOBAL DEFAULT 12 nbd_send_request │ │ │ │ 25625: 013027ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INVALID_XFER_LEN_DSTATE │ │ │ │ - 25626: 006f9e55 216 FUNC GLOBAL DEFAULT 12 helper_gvec_xar_d │ │ │ │ + 25626: 006f9e5d 216 FUNC GLOBAL DEFAULT 12 helper_gvec_xar_d │ │ │ │ 25627: 013014dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_FSYNC_DSTATE │ │ │ │ 25628: 012b4d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_EVENT │ │ │ │ 25629: 012f1188 4 OBJECT GLOBAL DEFAULT 25 tcg_max_ctxs │ │ │ │ 25630: 00538e45 176 FUNC GLOBAL DEFAULT 12 address_space_access_valid │ │ │ │ 25631: 002c62cd 72 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_owns │ │ │ │ 25632: 01303220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_REQUEST_DSTATE │ │ │ │ 25633: 01178bac 12 OBJECT GLOBAL DEFAULT 21 LostTickPolicy_lookup │ │ │ │ - 25634: 00874a79 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz_MiB │ │ │ │ + 25634: 00874a81 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz_MiB │ │ │ │ 25635: 005417b5 176 FUNC GLOBAL DEFAULT 12 hmp_one_insn_per_tb │ │ │ │ 25636: 012a68e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_DMAREADY_EVENT │ │ │ │ - 25637: 00736749 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint8_ptr │ │ │ │ - 25638: 00840365 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions │ │ │ │ + 25637: 00736751 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint8_ptr │ │ │ │ + 25638: 0084036d 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions │ │ │ │ 25639: 00565915 72 FUNC GLOBAL DEFAULT 12 postcopy_thread_create │ │ │ │ 25640: 012b465c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_SETUP_EVENT │ │ │ │ 25641: 00505e3d 232 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug │ │ │ │ - 25642: 0071db05 8 FUNC GLOBAL DEFAULT 12 virtio_update_irq │ │ │ │ + 25642: 0071db0d 8 FUNC GLOBAL DEFAULT 12 virtio_update_irq │ │ │ │ 25643: 005c6ced 120 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i_ool │ │ │ │ 25644: 0130151c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_RESET_IN_DSTATE │ │ │ │ 25645: 002cbae5 116 FUNC GLOBAL DEFAULT 12 qemu_input_event_send │ │ │ │ 25646: 002beba5 276 FUNC GLOBAL DEFAULT 12 float128_minnum │ │ │ │ - 25647: 007f95f5 84 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo_members │ │ │ │ + 25647: 007f95fd 84 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo_members │ │ │ │ 25648: 013031c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_CLEANUP_DSTATE │ │ │ │ 25649: 012ac128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_TRANSMIT_TXLEN_ERROR_EVENT │ │ │ │ 25650: 01302216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_LEN_DSTATE │ │ │ │ 25651: 012aaa9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_CMD_EVENT │ │ │ │ - 25652: 00812115 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_resize │ │ │ │ + 25652: 0081211d 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_resize │ │ │ │ 25653: 012a8054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_RECV_BYTE_EVENT │ │ │ │ 25654: 01301d90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_READ_DSTATE │ │ │ │ - 25655: 006ec929 68 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmlah_s32 │ │ │ │ + 25655: 006ec931 68 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmlah_s32 │ │ │ │ 25656: 011de380 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xor │ │ │ │ - 25657: 00848a05 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_replay │ │ │ │ + 25657: 00848a0d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_replay │ │ │ │ 25658: 0130248e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_CHECK_CB_DSTATE │ │ │ │ 25659: 00555125 2640 FUNC GLOBAL DEFAULT 12 get_dirtyrate_thread │ │ │ │ 25660: 012a3460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_READ_EVENT │ │ │ │ 25661: 011e3894 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorq_le │ │ │ │ 25662: 0130183e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_DCK_DSTATE │ │ │ │ 25663: 01303606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RINGBUF_READ_DSTATE │ │ │ │ 25664: 005b8a29 132 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap64_i64 │ │ │ │ - 25665: 006d64f5 118 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddub │ │ │ │ + 25665: 006d64fd 118 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddub │ │ │ │ 25666: 012b239c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_PRE_SAVE_EVENT │ │ │ │ 25667: 0120d1f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sm3partw1 │ │ │ │ 25668: 0120d170 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sm3partw2 │ │ │ │ 25669: 004c94e9 24 FUNC GLOBAL DEFAULT 12 xhci_get_flag │ │ │ │ 25670: 002be581 48 FUNC GLOBAL DEFAULT 12 float64_min │ │ │ │ 25671: 012b6928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_JOIN_EVENT │ │ │ │ 25672: 005b432d 64 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i32 │ │ │ │ - 25673: 0080b2f1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow │ │ │ │ + 25673: 0080b2f9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow │ │ │ │ 25674: 01301e16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_READ_DSTATE │ │ │ │ 25675: 0032a47d 180 FUNC GLOBAL DEFAULT 12 register_reset │ │ │ │ - 25676: 006d656d 160 FUNC GLOBAL DEFAULT 12 helper_mve_vqadduh │ │ │ │ + 25676: 006d6575 160 FUNC GLOBAL DEFAULT 12 helper_mve_vqadduh │ │ │ │ 25677: 005aeb49 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i32 │ │ │ │ 25678: 002968bd 28 FUNC GLOBAL DEFAULT 12 machine_topo_get_cores_per_socket │ │ │ │ 25679: 012baa70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_STOP_EVENT │ │ │ │ 25680: 012ae6b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_INTM_CLR_EVENT │ │ │ │ 25681: 013032da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_PARTEND_DSTATE │ │ │ │ 25682: 012ad488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_CAN_RECV_RINGS_FULL_EVENT │ │ │ │ - 25683: 0088aa5d 176 FUNC GLOBAL DEFAULT 12 uffd_zero_page │ │ │ │ + 25683: 0088aa65 176 FUNC GLOBAL DEFAULT 12 uffd_zero_page │ │ │ │ 25684: 013017d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_RESET_DSTATE │ │ │ │ 25685: 005524d1 104 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_cancel_incoming │ │ │ │ 25686: 002b89bd 200 FUNC GLOBAL DEFAULT 12 float128_to_int64_round_to_zero │ │ │ │ - 25687: 0073b87d 56 FUNC GLOBAL DEFAULT 12 qemu_file_set_error │ │ │ │ - 25688: 006e6681 248 FUNC GLOBAL DEFAULT 12 helper_mve_vfmas_scalarh │ │ │ │ + 25687: 0073b885 56 FUNC GLOBAL DEFAULT 12 qemu_file_set_error │ │ │ │ + 25688: 006e6689 248 FUNC GLOBAL DEFAULT 12 helper_mve_vfmas_scalarh │ │ │ │ 25689: 012a3230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PRW_ALIGNED_EVENT │ │ │ │ - 25690: 008082d5 436 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions_members │ │ │ │ + 25690: 008082dd 436 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions_members │ │ │ │ 25691: 005e6861 108 FUNC GLOBAL DEFAULT 12 icount_notify_exit │ │ │ │ 25692: 00397fc5 1208 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_reply_end │ │ │ │ 25693: 01302182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PCI_REALIZE_DSTATE │ │ │ │ - 25694: 0079ba6d 58 FUNC GLOBAL DEFAULT 12 progress_set_remaining │ │ │ │ + 25694: 0079ba75 58 FUNC GLOBAL DEFAULT 12 progress_set_remaining │ │ │ │ 25695: 013010e0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_tpm_c │ │ │ │ - 25696: 00856419 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions │ │ │ │ - 25697: 006d660d 152 FUNC GLOBAL DEFAULT 12 helper_mve_vqadduw │ │ │ │ + 25696: 00856421 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions │ │ │ │ + 25697: 006d6615 152 FUNC GLOBAL DEFAULT 12 helper_mve_vqadduw │ │ │ │ 25698: 012a33c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_WRITE_TABLE_EVENT │ │ │ │ 25699: 00523d99 504 FUNC GLOBAL DEFAULT 12 qmp_memsave │ │ │ │ 25700: 012058c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ushl_b │ │ │ │ - 25701: 008556f9 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions │ │ │ │ + 25701: 00855701 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions │ │ │ │ 25702: 002a7de1 100 FUNC GLOBAL DEFAULT 12 bfloat16_is_quiet_nan │ │ │ │ - 25703: 0087975d 368 FUNC GLOBAL DEFAULT 12 qemu_memfd_create │ │ │ │ - 25704: 008798cd 356 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc │ │ │ │ - 25705: 00734df5 136 FUNC GLOBAL DEFAULT 12 object_property_set_default_uint │ │ │ │ - 25706: 006ac9f9 80 FUNC GLOBAL DEFAULT 12 mve_eci_check │ │ │ │ + 25703: 00879765 368 FUNC GLOBAL DEFAULT 12 qemu_memfd_create │ │ │ │ + 25704: 008798d5 356 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc │ │ │ │ + 25705: 00734dfd 136 FUNC GLOBAL DEFAULT 12 object_property_set_default_uint │ │ │ │ + 25706: 006ac9bd 80 FUNC GLOBAL DEFAULT 12 mve_eci_check │ │ │ │ 25707: 012ac1a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PCS_REG_READ_EVENT │ │ │ │ 25708: 005c6c9d 80 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ool │ │ │ │ - 25709: 0071d7d9 488 FUNC GLOBAL DEFAULT 12 qemu_get_virtqueue_element │ │ │ │ - 25710: 006e6779 240 FUNC GLOBAL DEFAULT 12 helper_mve_vfmas_scalars │ │ │ │ + 25709: 0071d7e1 488 FUNC GLOBAL DEFAULT 12 qemu_get_virtqueue_element │ │ │ │ + 25710: 006e6781 240 FUNC GLOBAL DEFAULT 12 helper_mve_vfmas_scalars │ │ │ │ 25711: 01205844 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ushl_h │ │ │ │ 25712: 012b9430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_DEL_EVENT │ │ │ │ 25713: 012b7c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_PUT_EVENT_EVENT │ │ │ │ - 25714: 0076a5a5 296 FUNC GLOBAL DEFAULT 12 bdrv_dirname │ │ │ │ - 25715: 0087aaa9 1424 FUNC GLOBAL DEFAULT 12 module_load │ │ │ │ - 25716: 00896e49 80 FUNC GLOBAL DEFAULT 12 throttle_timers_init │ │ │ │ + 25714: 0076a5ad 296 FUNC GLOBAL DEFAULT 12 bdrv_dirname │ │ │ │ + 25715: 0087aab1 1424 FUNC GLOBAL DEFAULT 12 module_load │ │ │ │ + 25716: 00896e51 80 FUNC GLOBAL DEFAULT 12 throttle_timers_init │ │ │ │ 25717: 013022d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_REG_READ_DSTATE │ │ │ │ 25718: 013016c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_RESET_ALL_DSTATE │ │ │ │ - 25719: 00829489 100 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions_members │ │ │ │ + 25719: 00829491 100 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions_members │ │ │ │ 25720: 013033a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLIPBOARD_RESET_SERIAL_DSTATE │ │ │ │ 25721: 00342191 90 FUNC GLOBAL DEFAULT 12 cxl_event_irq_assert │ │ │ │ 25722: 0117843c 12 OBJECT GLOBAL DEFAULT 21 BlockdevDetectZeroesOptions_lookup │ │ │ │ 25723: 01301152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_GOT_NACK_DSTATE │ │ │ │ - 25724: 007f8c0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListFileProperties │ │ │ │ - 25725: 00876b55 16 FUNC GLOBAL DEFAULT 12 event_notifier_init_fd │ │ │ │ + 25724: 007f8c15 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListFileProperties │ │ │ │ + 25725: 00876b5d 16 FUNC GLOBAL DEFAULT 12 event_notifier_init_fd │ │ │ │ 25726: 01302ed4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_FREEZE_GRANULE_DSTATE │ │ │ │ 25727: 01301a42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_RARC_DSTATE │ │ │ │ 25728: 012ab8ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_ENABLE_EVENT │ │ │ │ 25729: 012a767c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_REQ_NOTIFICATION_EVENT │ │ │ │ 25730: 012a51b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_IO_WRITE_EVENT │ │ │ │ 25731: 0130231c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_INVALID_OFS_DSTATE │ │ │ │ 25732: 011ff85c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrb_sg_ub │ │ │ │ 25733: 01301da8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_RECEIVE_DSTATE │ │ │ │ 25734: 005b8905 144 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i64 │ │ │ │ - 25735: 00882cd5 48 FUNC GLOBAL DEFAULT 12 crc32c │ │ │ │ + 25735: 00882cdd 48 FUNC GLOBAL DEFAULT 12 crc32c │ │ │ │ 25736: 0066e8f5 208 FUNC GLOBAL DEFAULT 12 raspi_machine_class_common_init │ │ │ │ 25737: 013036d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INJECT_NMI_DSTATE │ │ │ │ 25738: 01301f02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SBC_HANDLE_CMD_DSTATE │ │ │ │ 25739: 013027fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_REQ_ALLOC_FAILED_DSTATE │ │ │ │ 25740: 011db4f4 4 OBJECT GLOBAL DEFAULT 24 arm_arch │ │ │ │ - 25741: 0085ac19 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowList │ │ │ │ + 25741: 0085ac21 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowList │ │ │ │ 25742: 013017f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PARALLEL_IOPORT_READ_DSTATE │ │ │ │ 25743: 012a4070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_TRIP_EVENT │ │ │ │ 25744: 012ab03c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_SET_SRC_EVENT │ │ │ │ 25745: 012a9aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_HCR_READ_EVENT │ │ │ │ 25746: 012a39cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_CHR_DISCARD_WRITE_EVENT │ │ │ │ 25747: 012b0488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_BUF_EVENT │ │ │ │ 25748: 011ff7d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrb_sg_uh │ │ │ │ 25749: 002be421 6 FUNC GLOBAL DEFAULT 12 float16_min │ │ │ │ 25750: 01303010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_GPIO_UPDATE_OUTPUT_IRQ_DSTATE │ │ │ │ 25751: 0047e97d 192 FUNC GLOBAL DEFAULT 12 sdbus_get_dat_lines │ │ │ │ - 25752: 00852279 142 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMappingList │ │ │ │ + 25752: 00852281 142 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMappingList │ │ │ │ 25753: 012a6854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_INTCLR_EVENT │ │ │ │ 25754: 012b1018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_PROCESS_MESSAGE_EVENT │ │ │ │ 25755: 01301c76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IAR1_READ_DSTATE │ │ │ │ 25756: 012b6738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_RECEIVE_MESSAGE_EVENT │ │ │ │ 25757: 01178be4 12 OBJECT GLOBAL DEFAULT 21 SysEmuTarget_lookup │ │ │ │ 25758: 0130275c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_WRITE_UNKNOWN_DSTATE │ │ │ │ 25759: 01301eee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_WRITE_DSTATE │ │ │ │ - 25760: 00811339 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_ready │ │ │ │ - 25761: 0084f845 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper │ │ │ │ + 25760: 00811341 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_ready │ │ │ │ + 25761: 0084f84d 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper │ │ │ │ 25762: 0130242a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_NUMQ_DSTATE │ │ │ │ 25763: 012ab1cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_UPDATE_FREQ_EVENT │ │ │ │ 25764: 012ad498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RING_FREE_SPACE_EVENT │ │ │ │ 25765: 005d3a49 160 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs64 │ │ │ │ - 25766: 0080c2f9 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle_members │ │ │ │ - 25767: 0086f9bd 100 FUNC GLOBAL DEFAULT 12 qbool_destroy_obj │ │ │ │ + 25766: 0080c301 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle_members │ │ │ │ + 25767: 0086f9c5 100 FUNC GLOBAL DEFAULT 12 qbool_destroy_obj │ │ │ │ 25768: 005d4135 158 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub64 │ │ │ │ 25769: 01301df6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_MHU_WRITE_DSTATE │ │ │ │ 25770: 002f7839 204 FUNC GLOBAL DEFAULT 12 v9fs_co_truncate │ │ │ │ 25771: 01301564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_CMD_DSTATE │ │ │ │ 25772: 003efe51 128 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_protocols │ │ │ │ 25773: 013030c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_CLOSEUF_DSTATE │ │ │ │ 25774: 01301f8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_WRITE_DSTATE │ │ │ │ 25775: 00523f91 328 FUNC GLOBAL DEFAULT 12 qmp_pmemsave │ │ │ │ - 25776: 008389d1 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_save_devices_state │ │ │ │ + 25776: 008389d9 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_save_devices_state │ │ │ │ 25777: 0060f8a1 114 FUNC GLOBAL DEFAULT 12 helper_neon_clz_u8 │ │ │ │ 25778: 011ff754 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrb_sg_uw │ │ │ │ - 25779: 00860409 196 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo │ │ │ │ - 25780: 006e4b49 376 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul90h │ │ │ │ + 25779: 00860411 196 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo │ │ │ │ + 25780: 006e4b51 376 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul90h │ │ │ │ 25781: 005254ad 124 FUNC GLOBAL DEFAULT 12 dirtylimit_state_finalize │ │ │ │ - 25782: 0077c209 160 FUNC GLOBAL DEFAULT 12 block_acct_invalid │ │ │ │ + 25782: 0077c211 160 FUNC GLOBAL DEFAULT 12 block_acct_invalid │ │ │ │ 25783: 010a4dfc 48 OBJECT GLOBAL DEFAULT 21 cfmws_ops │ │ │ │ 25784: 004b25b9 204 FUNC GLOBAL DEFAULT 12 usb_release_port │ │ │ │ 25785: 012ba27c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MEMSAVE_EVENT │ │ │ │ - 25786: 006d1f05 82 FUNC GLOBAL DEFAULT 12 helper_mve_vclsb │ │ │ │ - 25787: 0076956d 2800 FUNC GLOBAL DEFAULT 12 bdrv_reopen_multiple │ │ │ │ + 25786: 006d1f0d 82 FUNC GLOBAL DEFAULT 12 helper_mve_vclsb │ │ │ │ + 25787: 00769575 2800 FUNC GLOBAL DEFAULT 12 bdrv_reopen_multiple │ │ │ │ 25788: 004def25 156 FUNC GLOBAL DEFAULT 12 vfio_region_mmaps_set_enabled │ │ │ │ 25789: 01302c36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_DSTATE │ │ │ │ - 25790: 0072ba15 488 FUNC GLOBAL DEFAULT 12 hmp_gpa2hpa │ │ │ │ + 25790: 0072ba1d 488 FUNC GLOBAL DEFAULT 12 hmp_gpa2hpa │ │ │ │ 25791: 01216044 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toshh_round_to_zero │ │ │ │ 25792: 005628c9 34 FUNC GLOBAL DEFAULT 12 migrate_pause_before_switchover │ │ │ │ - 25793: 006e4cc1 340 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul90s │ │ │ │ - 25794: 006d1f59 112 FUNC GLOBAL DEFAULT 12 helper_mve_vclsh │ │ │ │ + 25793: 006e4cc9 340 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul90s │ │ │ │ + 25794: 006d1f61 112 FUNC GLOBAL DEFAULT 12 helper_mve_vclsh │ │ │ │ 25795: 013014ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKDIR_RETURN_DSTATE │ │ │ │ - 25796: 0084276d 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterMirrorProperties │ │ │ │ + 25796: 00842775 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterMirrorProperties │ │ │ │ 25797: 0054218d 20 FUNC GLOBAL DEFAULT 12 qemu_register_suspend_notifier │ │ │ │ - 25798: 00892eed 424 FUNC GLOBAL DEFAULT 12 hbitmap_set │ │ │ │ + 25798: 00892ef5 424 FUNC GLOBAL DEFAULT 12 hbitmap_set │ │ │ │ 25799: 012b0918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_READ_EVENT │ │ │ │ - 25800: 00765eb5 176 FUNC GLOBAL DEFAULT 12 bdrv_debug_resume │ │ │ │ + 25800: 00765ebd 176 FUNC GLOBAL DEFAULT 12 bdrv_debug_resume │ │ │ │ 25801: 01302584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_RTC_WRITE_DSTATE │ │ │ │ 25802: 00523945 152 FUNC GLOBAL DEFAULT 12 cpus_register_accel │ │ │ │ 25803: 012a8214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_STATE_EVENT │ │ │ │ 25804: 01302ee8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_TRANSLATE_OUT_DSTATE │ │ │ │ - 25805: 007fbe5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSync │ │ │ │ + 25805: 007fbe65 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSync │ │ │ │ 25806: 012b9450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_REOPEN_EVENT │ │ │ │ 25807: 01303da8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_NUMBER_DSTATE │ │ │ │ 25808: 012b3354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_SUBMIT_EVENT │ │ │ │ - 25809: 006dbd41 184 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlaldavhxsw │ │ │ │ + 25809: 006dbd49 184 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlaldavhxsw │ │ │ │ 25810: 012b9a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CHARDEV_EVENT │ │ │ │ - 25811: 0085f051 188 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions │ │ │ │ + 25811: 0085f059 188 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions │ │ │ │ 25812: 012a709c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_NEW_FRAME_EVENT │ │ │ │ 25813: 012a2bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_FILE_LOAD_EVENT │ │ │ │ - 25814: 0072c855 148 FUNC GLOBAL DEFAULT 12 qdev_prop_allow_set_link_before_realize │ │ │ │ - 25815: 008200b9 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS │ │ │ │ + 25814: 0072c85d 148 FUNC GLOBAL DEFAULT 12 qdev_prop_allow_set_link_before_realize │ │ │ │ + 25815: 008200c1 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS │ │ │ │ 25816: 012a5384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_INVALID_IDX_SELECTED_EVENT │ │ │ │ 25817: 012b07c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_WRITE_RESPONSE_EVENT │ │ │ │ 25818: 012a36a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_READ_FAIL_EVENT │ │ │ │ - 25819: 006d1fc9 116 FUNC GLOBAL DEFAULT 12 helper_mve_vclsw │ │ │ │ + 25819: 006d1fd1 116 FUNC GLOBAL DEFAULT 12 helper_mve_vclsw │ │ │ │ 25820: 01301c1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_SET_IRQ_DSTATE │ │ │ │ 25821: 012ad7b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_UDP_EVENT │ │ │ │ - 25822: 007c0489 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_import │ │ │ │ + 25822: 007c0491 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_import │ │ │ │ 25823: 01302766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_ARRIVED_DSTATE │ │ │ │ - 25824: 00819bcd 132 FUNC GLOBAL DEFAULT 12 visit_type_DataFormat │ │ │ │ - 25825: 007fd0e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptions │ │ │ │ + 25824: 00819bd5 132 FUNC GLOBAL DEFAULT 12 visit_type_DataFormat │ │ │ │ + 25825: 007fd0e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptions │ │ │ │ 25826: 005119dd 134 FUNC GLOBAL DEFAULT 12 mixeng_volume │ │ │ │ 25827: 005b8bc9 8 FUNC GLOBAL DEFAULT 12 tcg_gen_wswap_i64 │ │ │ │ 25828: 01301874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_REG_READ_DSTATE │ │ │ │ 25829: 012ba81c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_PARAMETERS_EVENT │ │ │ │ 25830: 012ae184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQ_MISALIGNED_EVENT │ │ │ │ 25831: 012103f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_clz_u8 │ │ │ │ 25832: 011596f8 220 OBJECT GLOBAL DEFAULT 21 vdpa_ops │ │ │ │ - 25833: 00845e1d 84 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties_members │ │ │ │ + 25833: 00845e25 84 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties_members │ │ │ │ 25834: 01303838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_ACCEL_STATS_DSTATE │ │ │ │ 25835: 012b232c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_GET_VERSION_EVENT │ │ │ │ 25836: 012a89a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_STATUS_READ_EVENT │ │ │ │ 25837: 010a58d0 64 OBJECT GLOBAL DEFAULT 21 vmstate_cirrus_vga │ │ │ │ 25838: 012b38a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_RESET_EVENT │ │ │ │ 25839: 012aaabc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_UPDATE_DATA_IN_EVENT │ │ │ │ 25840: 012aa75c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_MMR_EVENT │ │ │ │ 25841: 0032fe91 52 FUNC GLOBAL DEFAULT 12 hmp_info_uuid │ │ │ │ - 25842: 00768f21 132 FUNC GLOBAL DEFAULT 12 bdrv_recurse_can_replace │ │ │ │ + 25842: 00768f29 132 FUNC GLOBAL DEFAULT 12 bdrv_recurse_can_replace │ │ │ │ 25843: 005bfc81 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i128_chk │ │ │ │ 25844: 012b8ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_ASSERT_END_EVENT │ │ │ │ 25845: 005b79c9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i64 │ │ │ │ - 25846: 0078aa35 120 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap_locked │ │ │ │ + 25846: 0078aa3d 120 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap_locked │ │ │ │ 25847: 012ad698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_DISABLED_EVENT │ │ │ │ 25848: 005aebb1 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i64 │ │ │ │ 25849: 002f83a5 76 FUNC GLOBAL DEFAULT 12 flistxattrat_nofollow │ │ │ │ 25850: 012a83f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_RESET_EVENT │ │ │ │ 25851: 00682071 100 FUNC GLOBAL DEFAULT 12 gen_gvec_rbit │ │ │ │ 25852: 00569869 372 FUNC GLOBAL DEFAULT 12 ram_write_tracking_prepare │ │ │ │ 25853: 0032b859 232 FUNC GLOBAL DEFAULT 12 qdev_pass_gpios │ │ │ │ 25854: 012af1e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_PCI_SET_IRQ_EVENT │ │ │ │ 25855: 012bac50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_TYPES_EVENT │ │ │ │ - 25856: 00895bc5 180 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_ns_wakeable │ │ │ │ - 25857: 008195a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommonWrapper │ │ │ │ + 25856: 00895bcd 180 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_ns_wakeable │ │ │ │ + 25857: 008195b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommonWrapper │ │ │ │ 25858: 012b7098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RETURN_PATH_END_BEFORE_EVENT │ │ │ │ 25859: 01301774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_UPDATE_PARAMS_DSTATE │ │ │ │ 25860: 013036ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TARGET_DSTATE │ │ │ │ - 25861: 00734701 88 FUNC GLOBAL DEFAULT 12 object_apply_compat_props │ │ │ │ - 25862: 006f07bd 140 FUNC GLOBAL DEFAULT 12 helper_gvec_fabd_d │ │ │ │ - 25863: 0081a04d 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile │ │ │ │ + 25861: 00734709 88 FUNC GLOBAL DEFAULT 12 object_apply_compat_props │ │ │ │ + 25862: 006f07c5 140 FUNC GLOBAL DEFAULT 12 helper_gvec_fabd_d │ │ │ │ + 25863: 0081a055 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile │ │ │ │ 25864: 002bf659 272 FUNC GLOBAL DEFAULT 12 float128_scalbn │ │ │ │ 25865: 00313975 72 FUNC GLOBAL DEFAULT 12 lm4549_read │ │ │ │ 25866: 013023ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_COPY_INVALID_FORMAT_DSTATE │ │ │ │ - 25867: 006f06bd 128 FUNC GLOBAL DEFAULT 12 helper_gvec_fabd_h │ │ │ │ + 25867: 006f06c5 128 FUNC GLOBAL DEFAULT 12 helper_gvec_fabd_h │ │ │ │ 25868: 0054df71 212 FUNC GLOBAL DEFAULT 12 tpm_util_test_tpmdev │ │ │ │ - 25869: 0084a479 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureRecipient │ │ │ │ - 25870: 00792e29 58 FUNC GLOBAL DEFAULT 12 bdrv_co_parent_cb_resize │ │ │ │ + 25869: 0084a481 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureRecipient │ │ │ │ + 25870: 00792e31 58 FUNC GLOBAL DEFAULT 12 bdrv_co_parent_cb_resize │ │ │ │ 25871: 005658a1 4 FUNC GLOBAL DEFAULT 12 postcopy_remove_notifier │ │ │ │ - 25872: 008855d9 36 FUNC GLOBAL DEFAULT 12 qht_destroy │ │ │ │ + 25872: 008855e1 36 FUNC GLOBAL DEFAULT 12 qht_destroy │ │ │ │ 25873: 012a2f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_READ_CB_EVENT │ │ │ │ 25874: 0114bce4 48 OBJECT GLOBAL DEFAULT 21 pci_host_data_le_ops │ │ │ │ 25875: 012aae6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_S_WRITE_EVENT │ │ │ │ 25876: 00562761 34 FUNC GLOBAL DEFAULT 12 migrate_send_switchover_start │ │ │ │ - 25877: 00748a01 40 FUNC GLOBAL DEFAULT 12 qcrypto_block_has_format │ │ │ │ + 25877: 00748a09 40 FUNC GLOBAL DEFAULT 12 qcrypto_block_has_format │ │ │ │ 25878: 013033ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_KEY_NUMBER_DSTATE │ │ │ │ 25879: 01302294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_ENTRY_DSTATE │ │ │ │ 25880: 013032b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_PROCESS_COMMAND_PING_DSTATE │ │ │ │ 25881: 005e3771 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_be │ │ │ │ 25882: 011f4a98 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmul_scalarb │ │ │ │ - 25883: 006e0d7d 228 FUNC GLOBAL DEFAULT 12 helper_mve_uqrshll48 │ │ │ │ - 25884: 006f073d 128 FUNC GLOBAL DEFAULT 12 helper_gvec_fabd_s │ │ │ │ + 25883: 006e0d85 228 FUNC GLOBAL DEFAULT 12 helper_mve_uqrshll48 │ │ │ │ + 25884: 006f0745 128 FUNC GLOBAL DEFAULT 12 helper_gvec_fabd_s │ │ │ │ 25885: 01301646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_FIFO_DSTATE │ │ │ │ 25886: 012b5b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_QUERY_EVENT │ │ │ │ 25887: 012a3640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ - 25888: 0082c811 408 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration_members │ │ │ │ + 25888: 0082c819 408 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration_members │ │ │ │ 25889: 013036ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_IRQ_DSTATE │ │ │ │ 25890: 012b5ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_EVENT │ │ │ │ 25891: 012a4de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_FSYNC_EVENT │ │ │ │ 25892: 011f4a14 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmul_scalarh │ │ │ │ 25893: 012b00e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_DELAYEDSELECT_TIMEOUT_EVENT │ │ │ │ - 25894: 00818a89 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_add │ │ │ │ - 25895: 008785f9 260 FUNC GLOBAL DEFAULT 12 qemu_shm_alloc │ │ │ │ + 25894: 00818a91 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_add │ │ │ │ + 25895: 00878601 260 FUNC GLOBAL DEFAULT 12 qemu_shm_alloc │ │ │ │ 25896: 012a89c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_IOPORT_READ_EVENT │ │ │ │ 25897: 0130166a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_SAMPLE_COUNT_RD_DSTATE │ │ │ │ 25898: 012b4c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_WRITE_EVENT │ │ │ │ 25899: 0130107f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_export_c │ │ │ │ 25900: 002f7d11 152 FUNC GLOBAL DEFAULT 12 v9fs_co_renameat │ │ │ │ 25901: 01301b0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_CB_DSTATE │ │ │ │ 25902: 012a4730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_FREE_ID_EVENT │ │ │ │ 25903: 005627f1 34 FUNC GLOBAL DEFAULT 12 migrate_dirty_limit │ │ │ │ 25904: 005e9f89 72 FUNC GLOBAL DEFAULT 12 ebpf_register_binary_data │ │ │ │ 25905: 012ad158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIX_ICR_ASSERTED_EVENT │ │ │ │ - 25906: 00783011 118 FUNC GLOBAL DEFAULT 12 blk_co_preadv_part │ │ │ │ - 25907: 0072c581 328 FUNC GLOBAL DEFAULT 12 qbus_walk_children │ │ │ │ + 25906: 00783019 118 FUNC GLOBAL DEFAULT 12 blk_co_preadv_part │ │ │ │ + 25907: 0072c589 328 FUNC GLOBAL DEFAULT 12 qbus_walk_children │ │ │ │ 25908: 01301c16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_BADREAD_DSTATE │ │ │ │ 25909: 012ba980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ADD_FD_EVENT │ │ │ │ - 25910: 007f322d 120 FUNC GLOBAL DEFAULT 12 qmp_qom_list_types │ │ │ │ + 25910: 007f3235 120 FUNC GLOBAL DEFAULT 12 qmp_qom_list_types │ │ │ │ 25911: 012a91bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_READ_EVENT │ │ │ │ 25912: 013017b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNKBD_EVENT_IN_DSTATE │ │ │ │ - 25913: 00781091 80 FUNC GLOBAL DEFAULT 12 blk_get_refcnt │ │ │ │ + 25913: 00781099 80 FUNC GLOBAL DEFAULT 12 blk_get_refcnt │ │ │ │ 25914: 012b497c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_PUT_EVENT │ │ │ │ - 25915: 008724bd 348 FUNC GLOBAL DEFAULT 12 qdict_array_split │ │ │ │ + 25915: 008724c5 348 FUNC GLOBAL DEFAULT 12 qdict_array_split │ │ │ │ 25916: 012b33e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_DETACH_EVENT │ │ │ │ 25917: 00614eb1 6 FUNC GLOBAL DEFAULT 12 helper_recpe_rpres_f32 │ │ │ │ 25918: 005f7d49 62 FUNC GLOBAL DEFAULT 12 gt_get_countervalue │ │ │ │ 25919: 012099c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fabd_d │ │ │ │ 25920: 012bae34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATS_SCHEMAS_EVENT │ │ │ │ 25921: 002f7bbd 204 FUNC GLOBAL DEFAULT 12 v9fs_co_unlinkat │ │ │ │ 25922: 011f4990 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmul_scalarw │ │ │ │ 25923: 012bb104 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_cryptodev_trace_events_trace_events │ │ │ │ 25924: 012df6e8 60 OBJECT GLOBAL DEFAULT 25 ram_list │ │ │ │ - 25925: 0084d5e5 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest │ │ │ │ - 25926: 00746161 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_ciphertext_len │ │ │ │ + 25925: 0084d5ed 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest │ │ │ │ + 25926: 00746169 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_ciphertext_len │ │ │ │ 25927: 01209ac8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fabd_h │ │ │ │ 25928: 01301b92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_SOURCE_INFO_DSTATE │ │ │ │ - 25929: 0078b42d 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_ones │ │ │ │ + 25929: 0078b435 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_ones │ │ │ │ 25930: 012b8e20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_BEGIN_EVENT │ │ │ │ 25931: 005eebcd 6 FUNC GLOBAL DEFAULT 12 common_semi_has_synccache │ │ │ │ 25932: 01302844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_IRQ_MSI_DSTATE │ │ │ │ 25933: 0130210e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_CHECKSUM_DSTATE │ │ │ │ 25934: 01301450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_INST_INIT_DSTATE │ │ │ │ - 25935: 007fba25 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfo │ │ │ │ + 25935: 007fba2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfo │ │ │ │ 25936: 01301b28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_WRITEW_DSTATE │ │ │ │ 25937: 012ba75c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_INCOMING_EVENT │ │ │ │ 25938: 002970d1 220 FUNC GLOBAL DEFAULT 12 cpu_exec_end │ │ │ │ - 25939: 008a0f21 142 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSectionList │ │ │ │ + 25939: 008a0f29 142 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSectionList │ │ │ │ 25940: 012b9410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SET_ACTIVE_EVENT │ │ │ │ 25941: 01302588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_SET_ALARM_DSTATE │ │ │ │ - 25942: 00821681 196 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties │ │ │ │ + 25942: 00821689 196 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties │ │ │ │ 25943: 01209a44 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fabd_s │ │ │ │ 25944: 012b3cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_IRQ_EVENT │ │ │ │ 25945: 00560d25 740 FUNC GLOBAL DEFAULT 12 multifd_recv_new_channel │ │ │ │ 25946: 00571361 320 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_postcopy_prepare │ │ │ │ 25947: 01302272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_VLAN_MISMATCH_DSTATE │ │ │ │ 25948: 013013ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_WRONG_HEADER_DSTATE │ │ │ │ 25949: 002cbd45 224 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key │ │ │ │ 25950: 0130327e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_CHECKPOINT_DSTATE │ │ │ │ - 25951: 0082b83d 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo │ │ │ │ + 25951: 0082b845 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo │ │ │ │ 25952: 01202850 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bfdot │ │ │ │ 25953: 012a8960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_READL_EVENT │ │ │ │ 25954: 01302ede 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_REMAP_DSTATE │ │ │ │ 25955: 012deeac 16 OBJECT GLOBAL DEFAULT 25 smbios_have_binfile_bitmap │ │ │ │ 25956: 01302fb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_ALIGNED_DSTATE │ │ │ │ - 25957: 0088cc45 648 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_lock │ │ │ │ + 25957: 0088cc4d 648 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_lock │ │ │ │ 25958: 013032c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_RECV_BITMAP_DSTATE │ │ │ │ 25959: 012b09b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_INVALID_DIR_EVENT │ │ │ │ 25960: 012b7088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RETURN_PATH_END_AFTER_EVENT │ │ │ │ - 25961: 0089e0d5 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_baseline │ │ │ │ - 25962: 0084b209 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_pvshutdown │ │ │ │ + 25961: 0089e0dd 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_baseline │ │ │ │ + 25962: 0084b211 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_pvshutdown │ │ │ │ 25963: 012b3834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_ERROR_EVENT │ │ │ │ 25964: 012ab4fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX2_MEM_READB_EVENT │ │ │ │ - 25965: 00820e21 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo_members │ │ │ │ + 25965: 00820e29 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo_members │ │ │ │ 25966: 012b7418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_WAIT_EVENT │ │ │ │ 25967: 01217880 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_muld │ │ │ │ 25968: 005d8bf5 40 FUNC GLOBAL DEFAULT 12 plugin_gen_disable_mem_helpers │ │ │ │ 25969: 004741c9 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_facts_endianness │ │ │ │ - 25970: 00745ad5 220 FUNC GLOBAL DEFAULT 12 qio_task_complete │ │ │ │ + 25970: 00745add 220 FUNC GLOBAL DEFAULT 12 qio_task_complete │ │ │ │ 25971: 012a5104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_RESET_OUT_EVENT │ │ │ │ - 25972: 00884f75 68 FUNC GLOBAL DEFAULT 12 qdist_avg │ │ │ │ + 25972: 00884f7d 68 FUNC GLOBAL DEFAULT 12 qdist_avg │ │ │ │ 25973: 012b5428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_FILL_RESV_PROPERTY_EVENT │ │ │ │ 25974: 01301a08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_SEND_ASYNC_DSTATE │ │ │ │ 25975: 01217988 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_mulh │ │ │ │ 25976: 012b877c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_SERVER_DPY_PAGEFLIP_EVENT │ │ │ │ 25977: 005ee7e1 44 FUNC GLOBAL DEFAULT 12 kvm_arm_get_max_vm_ipa_size │ │ │ │ 25978: 00329255 96 FUNC GLOBAL DEFAULT 12 platform_bus_get_irqn │ │ │ │ 25979: 012ab2ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_CLK_READ_EVENT │ │ │ │ @@ -25991,490 +25991,490 @@ │ │ │ │ 25987: 012b35a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PCGREG_READ_EVENT │ │ │ │ 25988: 0050e79d 126 FUNC GLOBAL DEFAULT 12 AUD_get_elapsed_usec_in │ │ │ │ 25989: 012a9d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ALL_ISR_DONE_BIT_EVENT │ │ │ │ 25990: 005d846d 18 FUNC GLOBAL DEFAULT 12 translator_st_len │ │ │ │ 25991: 012b5328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_STATE_REQUEST_EVENT │ │ │ │ 25992: 01302b6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_DATA_IN_DSTATE │ │ │ │ 25993: 01217904 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_muls │ │ │ │ - 25994: 006f2d51 212 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_idx_d │ │ │ │ - 25995: 0076d17d 140 FUNC GLOBAL DEFAULT 12 bdrv_filter_child │ │ │ │ + 25994: 006f2d59 212 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_idx_d │ │ │ │ + 25995: 0076d185 140 FUNC GLOBAL DEFAULT 12 bdrv_filter_child │ │ │ │ 25996: 011ff334 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrw_sg_os_uw │ │ │ │ 25997: 006820d5 104 FUNC GLOBAL DEFAULT 12 gen_gvec_rev16 │ │ │ │ 25998: 0130329c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_LISTEN_DSTATE │ │ │ │ - 25999: 00748f31 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_sector_size │ │ │ │ + 25999: 00748f39 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_sector_size │ │ │ │ 26000: 003002c5 208 FUNC GLOBAL DEFAULT 12 acpi_gpe_ioport_readb │ │ │ │ 26001: 013036fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPUS_FAST_DSTATE │ │ │ │ - 26002: 006f2bd9 186 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_idx_h │ │ │ │ - 26003: 00883405 52 FUNC GLOBAL DEFAULT 12 get_rcu_reader │ │ │ │ + 26002: 006f2be1 186 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_idx_h │ │ │ │ + 26003: 0088340d 52 FUNC GLOBAL DEFAULT 12 get_rcu_reader │ │ │ │ 26004: 0053cc25 40 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_required │ │ │ │ 26005: 0130255a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PCIE_PHY_WRITE_DSTATE │ │ │ │ 26006: 012bb4a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_MODELS_EVENT │ │ │ │ - 26007: 00844111 196 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties │ │ │ │ + 26007: 00844119 196 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties │ │ │ │ 26008: 01301896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_BLIT_DSTATE │ │ │ │ 26009: 01303050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_SET_STATE_DSTATE │ │ │ │ 26010: 005ee749 44 FUNC GLOBAL DEFAULT 12 write_list_to_kvmstate │ │ │ │ 26011: 002fb251 88 FUNC GLOBAL DEFAULT 12 aml_if │ │ │ │ - 26012: 006f2c95 186 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_idx_s │ │ │ │ + 26012: 006f2c9d 186 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_idx_s │ │ │ │ 26013: 01301a00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_IOPORT_WRITEB_DSTATE │ │ │ │ - 26014: 00811631 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_write_threshold │ │ │ │ + 26014: 00811639 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_write_threshold │ │ │ │ 26015: 002d4fa9 166 FUNC GLOBAL DEFAULT 12 vnc_convert_pixel │ │ │ │ 26016: 012b9e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_CANCEL_EVENT │ │ │ │ 26017: 012b87ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_THRESHOLD_EVENT │ │ │ │ - 26018: 007f89b5 142 FUNC GLOBAL DEFAULT 12 visit_type_anyList │ │ │ │ + 26018: 007f89bd 142 FUNC GLOBAL DEFAULT 12 visit_type_anyList │ │ │ │ 26019: 013016ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_BLOCKDEV_ADD_DSTATE │ │ │ │ 26020: 0043cef5 460 FUNC GLOBAL DEFAULT 12 eeprom93xx_write │ │ │ │ 26021: 012b0288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_COMMAND_EVENT │ │ │ │ 26022: 00522f61 34 FUNC GLOBAL DEFAULT 12 cpu_set_interrupt │ │ │ │ 26023: 0130222e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NFSW_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ - 26024: 0084e13d 228 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema_members │ │ │ │ + 26024: 0084e145 228 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema_members │ │ │ │ 26025: 012074a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_fmls_idx_d │ │ │ │ 26026: 01303e10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_UNLOCK_DSTATE │ │ │ │ 26027: 013032cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_DSTATE │ │ │ │ 26028: 01215e34 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toshs_round_to_zero │ │ │ │ - 26029: 0088f279 144 FUNC GLOBAL DEFAULT 12 qemu_init_clocks │ │ │ │ + 26029: 0088f281 144 FUNC GLOBAL DEFAULT 12 qemu_init_clocks │ │ │ │ 26030: 0054b889 284 FUNC GLOBAL DEFAULT 12 iommufd_backend_get_device_info │ │ │ │ 26031: 002fae95 280 FUNC GLOBAL DEFAULT 12 aml_io │ │ │ │ 26032: 012a5804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_FIND_STE_2LVL_EVENT │ │ │ │ 26033: 012075a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_fmls_idx_h │ │ │ │ 26034: 0043c859 92 FUNC GLOBAL DEFAULT 12 fw_cfg_find │ │ │ │ 26035: 01301e72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_DISABLE_DSTATE │ │ │ │ 26036: 01176004 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint16 │ │ │ │ - 26037: 008457b5 16 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties_members │ │ │ │ - 26038: 006d0511 132 FUNC GLOBAL DEFAULT 12 helper_mve_vstrw_sg_os_uw │ │ │ │ + 26037: 008457bd 16 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties_members │ │ │ │ + 26038: 006d0519 132 FUNC GLOBAL DEFAULT 12 helper_mve_vstrw_sg_os_uw │ │ │ │ 26039: 01301ea4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_PULSE_ENABLE_DSTATE │ │ │ │ 26040: 004e5119 580 FUNC GLOBAL DEFAULT 12 vfio_user_disconnect │ │ │ │ - 26041: 00832a3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationExecCommand │ │ │ │ + 26041: 00832a45 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationExecCommand │ │ │ │ 26042: 012b258c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_INVALID_CQID_EVENT │ │ │ │ 26043: 012b0908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_READ_UNKNOWN_EVENT │ │ │ │ 26044: 011ee9a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrunbb │ │ │ │ 26045: 00448bf9 344 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_init │ │ │ │ 26046: 002b6481 240 FUNC GLOBAL DEFAULT 12 float64_to_floatx80 │ │ │ │ - 26047: 00770429 28 FUNC GLOBAL DEFAULT 12 job_pause_locked │ │ │ │ + 26047: 00770431 28 FUNC GLOBAL DEFAULT 12 job_pause_locked │ │ │ │ 26048: 01207524 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_fmls_idx_s │ │ │ │ 26049: 0059be85 188 FUNC GLOBAL DEFAULT 12 replay_chr_be_write │ │ │ │ 26050: 003ef32d 10 FUNC GLOBAL DEFAULT 12 net_tx_pkt_has_fragments │ │ │ │ 26051: 012ae5d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLOSE_ZONE_EVENT │ │ │ │ 26052: 0053e8dd 164 FUNC GLOBAL DEFAULT 12 blk_by_qdev_id │ │ │ │ - 26053: 008332a5 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStatus │ │ │ │ + 26053: 008332ad 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStatus │ │ │ │ 26054: 012a728c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_DISP_CTRL_READ_EVENT │ │ │ │ 26055: 01176658 32 OBJECT GLOBAL DEFAULT 21 qcrypto_block_driver_qcow │ │ │ │ 26056: 011ee924 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrunbh │ │ │ │ 26057: 01211c34 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqshl_b │ │ │ │ - 26058: 0086fa21 116 FUNC GLOBAL DEFAULT 12 qbool_unref │ │ │ │ + 26058: 0086fa29 116 FUNC GLOBAL DEFAULT 12 qbool_unref │ │ │ │ 26059: 00421c3d 16 FUNC GLOBAL DEFAULT 12 of_dpa_world_alloc │ │ │ │ 26060: 005cc635 48 FUNC GLOBAL DEFAULT 12 tcg_gen_shls_vec │ │ │ │ 26061: 011ffe08 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrh_w │ │ │ │ 26062: 01211aa8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqshl_d │ │ │ │ 26063: 0130228a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_UDP_DSTATE │ │ │ │ 26064: 005e8b59 108 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_get │ │ │ │ - 26065: 00874a41 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz │ │ │ │ + 26065: 00874a49 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz │ │ │ │ 26066: 01301910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_DEC_INFLIGHT_FENCES_DSTATE │ │ │ │ 26067: 005e81a9 28 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_vaddr │ │ │ │ - 26068: 0083bee9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RTC_CHANGE_arg_members │ │ │ │ - 26069: 009b7ef0 528 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode │ │ │ │ + 26068: 0083bef1 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RTC_CHANGE_arg_members │ │ │ │ + 26069: 009b7f08 528 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode │ │ │ │ 26070: 01301b16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_DSTATE │ │ │ │ 26071: 01211bb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqshl_h │ │ │ │ 26072: 004b1f2d 108 FUNC GLOBAL DEFAULT 12 usb_device_set_interface │ │ │ │ 26073: 01303e3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_RETURN_DSTATE │ │ │ │ - 26074: 0071efcd 96 FUNC GLOBAL DEFAULT 12 virtio_queue_set_last_avail_idx │ │ │ │ + 26074: 0071efd5 96 FUNC GLOBAL DEFAULT 12 virtio_queue_set_last_avail_idx │ │ │ │ 26075: 00548411 144 FUNC GLOBAL DEFAULT 12 rng_backend_request_entropy │ │ │ │ 26076: 002beee1 6 FUNC GLOBAL DEFAULT 12 float16_compare │ │ │ │ 26077: 013012cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_DISCONNECT_DSTATE │ │ │ │ 26078: 012ad228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_STATUS_FLAGS_EVENT │ │ │ │ - 26079: 006d4185 88 FUNC GLOBAL DEFAULT 12 helper_mve_vminsb │ │ │ │ + 26079: 006d418d 88 FUNC GLOBAL DEFAULT 12 helper_mve_vminsb │ │ │ │ 26080: 01303150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_ID_FAILED_DSTATE │ │ │ │ 26081: 01302a14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_I2C_SEND_DSTATE │ │ │ │ 26082: 002bc7d9 10 FUNC GLOBAL DEFAULT 12 int16_to_bfloat16 │ │ │ │ - 26083: 008430b1 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValue │ │ │ │ + 26083: 008430b9 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValue │ │ │ │ 26084: 0054b331 364 FUNC GLOBAL DEFAULT 12 iommufd_backend_unmap_dma │ │ │ │ 26085: 01211b2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqshl_s │ │ │ │ - 26086: 006d41dd 112 FUNC GLOBAL DEFAULT 12 helper_mve_vminsh │ │ │ │ + 26086: 006d41e5 112 FUNC GLOBAL DEFAULT 12 helper_mve_vminsh │ │ │ │ 26087: 01303d9b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_replay_c │ │ │ │ 26088: 012ac6f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ATTACH_EBPF_EVENT │ │ │ │ 26089: 01303540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_SET_IOTHREAD_DSTATE │ │ │ │ - 26090: 0089bc15 288 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_genrev │ │ │ │ + 26090: 0089bc1d 288 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_genrev │ │ │ │ 26091: 0057047d 120 FUNC GLOBAL DEFAULT 12 vmstate_unregister │ │ │ │ 26092: 00559ba1 96 FUNC GLOBAL DEFAULT 12 migration_bh_schedule │ │ │ │ 26093: 011e8390 132 OBJECT GLOBAL DEFAULT 24 helper_info_ssubaddx │ │ │ │ 26094: 005e1d69 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_be │ │ │ │ - 26095: 007e1645 112 FUNC GLOBAL DEFAULT 12 laio_attach_aio_context │ │ │ │ - 26096: 00870ce1 38 FUNC GLOBAL DEFAULT 12 json_writer_str │ │ │ │ + 26095: 007e164d 112 FUNC GLOBAL DEFAULT 12 laio_attach_aio_context │ │ │ │ + 26096: 00870ce9 38 FUNC GLOBAL DEFAULT 12 json_writer_str │ │ │ │ 26097: 012af074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASTRO_CHIP_READ_EVENT │ │ │ │ 26098: 0130210a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_UNFINISHED_DSTATE │ │ │ │ 26099: 002c65f1 44 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info │ │ │ │ 26100: 0068213d 144 FUNC GLOBAL DEFAULT 12 gen_gvec_rev32 │ │ │ │ 26101: 012aaf3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_IRQ_CLEAR_EVENT │ │ │ │ 26102: 012a6ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_WRITEB_DATA_EVENT │ │ │ │ 26103: 01176be4 64 OBJECT GLOBAL DEFAULT 21 child_of_bds │ │ │ │ 26104: 012b0968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_ABORT_EVENT │ │ │ │ 26105: 005d04ed 132 FUNC GLOBAL DEFAULT 12 helper_gvec_muls16 │ │ │ │ 26106: 0130270a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_RSTATN_DSTATE │ │ │ │ 26107: 012b4efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_VECTOR_RELEASE_EVENT │ │ │ │ 26108: 012a5cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_FETCH_EVENT │ │ │ │ 26109: 01303866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_PORTS_DSTATE │ │ │ │ 26110: 0051557d 126 FUNC GLOBAL DEFAULT 12 dump_filtered_memblock_start │ │ │ │ - 26111: 0081c699 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_vserport_change │ │ │ │ - 26112: 0085f415 192 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions │ │ │ │ - 26113: 0087f4ed 148 FUNC GLOBAL DEFAULT 12 qemu_printf │ │ │ │ - 26114: 007435a1 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_blocking │ │ │ │ + 26111: 0081c6a1 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_vserport_change │ │ │ │ + 26112: 0085f41d 192 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions │ │ │ │ + 26113: 0087f4f5 148 FUNC GLOBAL DEFAULT 12 qemu_printf │ │ │ │ + 26114: 007435a9 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_blocking │ │ │ │ 26115: 012a9acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VMCR_READ_EVENT │ │ │ │ 26116: 012a67f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_CHANNEL_ERROR_EVENT │ │ │ │ - 26117: 006d424d 112 FUNC GLOBAL DEFAULT 12 helper_mve_vminsw │ │ │ │ - 26118: 007b62e9 804 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_create │ │ │ │ + 26117: 006d4255 112 FUNC GLOBAL DEFAULT 12 helper_mve_vminsw │ │ │ │ + 26118: 007b62f1 804 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_create │ │ │ │ 26119: 01207bd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmla_nf_idx_h │ │ │ │ 26120: 0065f0bd 760 FUNC GLOBAL DEFAULT 12 sa1110_init │ │ │ │ 26121: 0130174a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_TX_PENDING_DSTATE │ │ │ │ 26122: 0057b855 368 FUNC GLOBAL DEFAULT 12 rdma_registration_start │ │ │ │ - 26123: 0081fc69 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockFormat │ │ │ │ - 26124: 0072b8c9 184 FUNC GLOBAL DEFAULT 12 hmp_gpa2hva │ │ │ │ + 26123: 0081fc71 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockFormat │ │ │ │ + 26124: 0072b8d1 184 FUNC GLOBAL DEFAULT 12 hmp_gpa2hva │ │ │ │ 26125: 005e14d1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_be │ │ │ │ 26126: 013037f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_ACTION_DSTATE │ │ │ │ 26127: 01209d5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bfsub │ │ │ │ 26128: 01301da4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_NETBSD_ENUM_HACK_DSTATE │ │ │ │ 26129: 01207b54 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmla_nf_idx_s │ │ │ │ - 26130: 007452e1 92 FUNC GLOBAL DEFAULT 12 qio_net_listener_new │ │ │ │ - 26131: 0078d281 36 FUNC GLOBAL DEFAULT 12 bdrv_enable_copy_on_read │ │ │ │ + 26130: 007452e9 92 FUNC GLOBAL DEFAULT 12 qio_net_listener_new │ │ │ │ + 26131: 0078d289 36 FUNC GLOBAL DEFAULT 12 bdrv_enable_copy_on_read │ │ │ │ 26132: 002efa55 42 FUNC GLOBAL DEFAULT 12 notsup_removexattr │ │ │ │ 26133: 002b9a29 168 FUNC GLOBAL DEFAULT 12 float64_to_uint64_scalbn │ │ │ │ 26134: 01175fdc 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint32 │ │ │ │ 26135: 002c3ab5 120 FUNC GLOBAL DEFAULT 12 helper_usub8 │ │ │ │ 26136: 0121ce3c 68 OBJECT GLOBAL DEFAULT 24 internal_snapshot_opts │ │ │ │ 26137: 01301530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_IO_WRITE_DSTATE │ │ │ │ 26138: 002b8831 192 FUNC GLOBAL DEFAULT 12 float64_to_int64_round_to_zero │ │ │ │ 26139: 013035be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHANGE_BACKING_FILE_DSTATE │ │ │ │ - 26140: 0076c2ad 112 FUNC GLOBAL DEFAULT 12 bdrv_open │ │ │ │ + 26140: 0076c2b5 112 FUNC GLOBAL DEFAULT 12 bdrv_open │ │ │ │ 26141: 0130315e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_PIN_VERBSC_DSTATE │ │ │ │ 26142: 013032ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FILTER_REWRITER_PKT_INFO_DSTATE │ │ │ │ 26143: 0130237c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SIZE_DSTATE │ │ │ │ - 26144: 007f9ac5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_insert_medium_arg_members │ │ │ │ - 26145: 00873ed1 304 FUNC GLOBAL DEFAULT 12 qemu_strtoui │ │ │ │ + 26144: 007f9acd 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_insert_medium_arg_members │ │ │ │ + 26145: 00873ed9 304 FUNC GLOBAL DEFAULT 12 qemu_strtoui │ │ │ │ 26146: 01301a18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_AHCI_MEM_WRITE_DSTATE │ │ │ │ - 26147: 0081d9fd 132 FUNC GLOBAL DEFAULT 12 visit_type_OnOffSplit │ │ │ │ + 26147: 0081da05 132 FUNC GLOBAL DEFAULT 12 visit_type_OnOffSplit │ │ │ │ 26148: 002f8f61 44 FUNC GLOBAL DEFAULT 12 crs_range_set_free │ │ │ │ - 26149: 0073075d 88 FUNC GLOBAL DEFAULT 12 qemu_allocate_irq │ │ │ │ - 26150: 00748f25 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_kdf_hash │ │ │ │ + 26149: 00730765 88 FUNC GLOBAL DEFAULT 12 qemu_allocate_irq │ │ │ │ + 26150: 00748f2d 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_kdf_hash │ │ │ │ 26151: 002db1c9 508 FUNC GLOBAL DEFAULT 12 vnc_zlib_send_framebuffer_update │ │ │ │ 26152: 013010a3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_migration_c │ │ │ │ 26153: 005e7cd9 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_fillin_mode_info │ │ │ │ 26154: 012b65a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CALC_PAGE_DIRTY_RATE_EVENT │ │ │ │ - 26155: 008740c9 220 FUNC GLOBAL DEFAULT 12 qemu_strtoul │ │ │ │ + 26155: 008740d1 220 FUNC GLOBAL DEFAULT 12 qemu_strtoul │ │ │ │ 26156: 0052687d 68 FUNC GLOBAL DEFAULT 12 dma_blk_write │ │ │ │ - 26157: 0082a53d 142 FUNC GLOBAL DEFAULT 12 visit_type_MemdevList │ │ │ │ + 26157: 0082a545 142 FUNC GLOBAL DEFAULT 12 visit_type_MemdevList │ │ │ │ 26158: 01301134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_IN_BAND_DEQUEUE_DSTATE │ │ │ │ 26159: 011dfb38 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls16 │ │ │ │ 26160: 01302288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_TCP_DSTATE │ │ │ │ 26161: 0044fd81 84 FUNC GLOBAL DEFAULT 12 cxl_get_hb_passthrough │ │ │ │ 26162: 012a964c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_READ_FAULT_EVENT │ │ │ │ - 26163: 00833bd9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_set_capabilities_arg_members │ │ │ │ - 26164: 008a1f25 204 FUNC GLOBAL DEFAULT 12 thread_context_create_thread │ │ │ │ + 26163: 00833be1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_set_capabilities_arg_members │ │ │ │ + 26164: 008a1f2d 204 FUNC GLOBAL DEFAULT 12 thread_context_create_thread │ │ │ │ 26165: 012b4a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_ADD_RAM_EVENT │ │ │ │ - 26166: 00766a8d 96 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock_all │ │ │ │ + 26166: 00766a95 96 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock_all │ │ │ │ 26167: 01302792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_INVALID_WRITEL_DSTATE │ │ │ │ 26168: 00511969 108 FUNC GLOBAL DEFAULT 12 st_rate_frames_in │ │ │ │ 26169: 002b6299 264 FUNC GLOBAL DEFAULT 12 floatx80_to_float128 │ │ │ │ 26170: 0130302e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PAGECACHE_INSERT_DSTATE │ │ │ │ - 26171: 00697325 58 FUNC GLOBAL DEFAULT 12 vfp_reg_offset │ │ │ │ + 26171: 0069735d 58 FUNC GLOBAL DEFAULT 12 vfp_reg_offset │ │ │ │ 26172: 01301ace 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_READL_DSTATE │ │ │ │ 26173: 00680c79 120 FUNC GLOBAL DEFAULT 12 gen_gvec_sqrdmulh_qc │ │ │ │ 26174: 01303836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_ACCEL_STATS_DSTATE │ │ │ │ - 26175: 006d203d 78 FUNC GLOBAL DEFAULT 12 helper_mve_vclzb │ │ │ │ + 26175: 006d2045 78 FUNC GLOBAL DEFAULT 12 helper_mve_vclzb │ │ │ │ 26176: 013019f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_CMD_DSTATE │ │ │ │ 26177: 005562d5 228 FUNC GLOBAL DEFAULT 12 exec_start_incoming_migration │ │ │ │ 26178: 012b02a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_COMMAND_COMPLETE_EVENT │ │ │ │ 26179: 012b07d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_SATN_STOP_EVENT │ │ │ │ 26180: 01301f5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_POWER_READ_DSTATE │ │ │ │ 26181: 012b1f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_TIMER_READ_EVENT │ │ │ │ 26182: 01302044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RX_STATE_CHANGE_DSTATE │ │ │ │ 26183: 012aa16c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_DELIVER_IRQ_EVENT │ │ │ │ 26184: 002f6349 688 FUNC GLOBAL DEFAULT 12 v9fs_co_readdir_many │ │ │ │ - 26185: 006d208d 108 FUNC GLOBAL DEFAULT 12 helper_mve_vclzh │ │ │ │ + 26185: 006d2095 108 FUNC GLOBAL DEFAULT 12 helper_mve_vclzh │ │ │ │ 26186: 012ad0d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_ZERO_IMS_EVENT │ │ │ │ - 26187: 006d42bd 86 FUNC GLOBAL DEFAULT 12 helper_mve_vminub │ │ │ │ + 26187: 006d42c5 86 FUNC GLOBAL DEFAULT 12 helper_mve_vminub │ │ │ │ 26188: 003936b5 176 FUNC GLOBAL DEFAULT 12 ide_ctrl_write │ │ │ │ 26189: 00537aa9 300 FUNC GLOBAL DEFAULT 12 qemu_ram_block_from_host │ │ │ │ 26190: 012a61f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_READ_EVENT │ │ │ │ 26191: 012bab1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ANNOUNCE_SELF_EVENT │ │ │ │ 26192: 011e9fec 132 OBJECT GLOBAL DEFAULT 24 helper_info_usad8 │ │ │ │ 26193: 012b9420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_DEL_EVENT │ │ │ │ - 26194: 006d4315 112 FUNC GLOBAL DEFAULT 12 helper_mve_vminuh │ │ │ │ + 26194: 006d431d 112 FUNC GLOBAL DEFAULT 12 helper_mve_vminuh │ │ │ │ 26195: 002b9559 176 FUNC GLOBAL DEFAULT 12 float16_to_uint32_scalbn │ │ │ │ 26196: 013019d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA954X_READ_DATA_DSTATE │ │ │ │ 26197: 01301804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MMIO_IOSFC_READ_DSTATE │ │ │ │ - 26198: 0089dd95 4 FUNC GLOBAL DEFAULT 12 target_monitor_defs │ │ │ │ + 26198: 0089dd9d 4 FUNC GLOBAL DEFAULT 12 target_monitor_defs │ │ │ │ 26199: 013014cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CREATE_DSTATE │ │ │ │ 26200: 012ba16c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMORY_SIZE_SUMMARY_EVENT │ │ │ │ 26201: 012b5528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_CONFIG_EVENT │ │ │ │ 26202: 012bb39c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SEV_INJECT_LAUNCH_SECRET_EVENT │ │ │ │ 26203: 002eb3bd 84 FUNC GLOBAL DEFAULT 12 gdb_get_max_cpus │ │ │ │ 26204: 005d0571 136 FUNC GLOBAL DEFAULT 12 helper_gvec_muls32 │ │ │ │ 26205: 0130163e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_GET_CONFIG_DSTATE │ │ │ │ - 26206: 006d20f9 108 FUNC GLOBAL DEFAULT 12 helper_mve_vclzw │ │ │ │ + 26206: 006d2101 108 FUNC GLOBAL DEFAULT 12 helper_mve_vclzw │ │ │ │ 26207: 012bbd3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_FIND_MAPPING_EVENT │ │ │ │ 26208: 00307b51 1316 FUNC GLOBAL DEFAULT 12 build_acpi_pci_hotplug │ │ │ │ - 26209: 0083dd81 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevL2TPv3Options │ │ │ │ - 26210: 00743d41 744 FUNC GLOBAL DEFAULT 12 qio_channel_yield │ │ │ │ + 26209: 0083dd89 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevL2TPv3Options │ │ │ │ + 26210: 00743d49 744 FUNC GLOBAL DEFAULT 12 qio_channel_yield │ │ │ │ 26211: 005fb459 146 FUNC GLOBAL DEFAULT 12 arm_pan_enabled │ │ │ │ 26212: 00aa33c8 12 OBJECT GLOBAL DEFAULT 21 virtio_blk_cfg_size_params │ │ │ │ 26213: 012aca38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_WRITE_EVENT │ │ │ │ 26214: 013010b0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_qom_c │ │ │ │ 26215: 005d0879 128 FUNC GLOBAL DEFAULT 12 helper_gvec_abs8 │ │ │ │ 26216: 01301426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_SET_HANDLER_DSTATE │ │ │ │ 26217: 012b6648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_STATE_PENDING_EVENT │ │ │ │ 26218: 012af1b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_GET_CONFIG_REG_EVENT │ │ │ │ 26219: 01302e58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_RESULT_DSTATE │ │ │ │ 26220: 012b41e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_DIRECTION_EVENT │ │ │ │ - 26221: 006d4385 112 FUNC GLOBAL DEFAULT 12 helper_mve_vminuw │ │ │ │ + 26221: 006d438d 112 FUNC GLOBAL DEFAULT 12 helper_mve_vminuw │ │ │ │ 26222: 012ae1a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQ_EVENT │ │ │ │ 26223: 013014f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_VERSION_RETURN_DSTATE │ │ │ │ 26224: 012a3ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_SOURCE_CANCEL_EVENT │ │ │ │ 26225: 005114f5 26 FUNC GLOBAL DEFAULT 12 audio_sample_from_uint64 │ │ │ │ 26226: 012aa99c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_POLL_EVENT │ │ │ │ - 26227: 008281c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCProperties │ │ │ │ + 26227: 008281c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCProperties │ │ │ │ 26228: 013010fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_REMOVE_DSTATE │ │ │ │ 26229: 013015a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_Z2_AER915_SEND_TOO_LONG_DSTATE │ │ │ │ 26230: 0057a9d5 996 FUNC GLOBAL DEFAULT 12 rdma_control_save_page │ │ │ │ 26231: 012a6964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_TX_PENDING_EVENT │ │ │ │ 26232: 00589d99 154 FUNC GLOBAL DEFAULT 12 qemu_net_queue_send_iov │ │ │ │ 26233: 013021da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L4_CSUM_VALIDATION_FAILED_DSTATE │ │ │ │ - 26234: 007274a5 152 FUNC GLOBAL DEFAULT 12 vhost_user_gpu_set_socket │ │ │ │ + 26234: 007274ad 152 FUNC GLOBAL DEFAULT 12 vhost_user_gpu_set_socket │ │ │ │ 26235: 0053d815 272 FUNC GLOBAL DEFAULT 12 qdev_find_default_bus │ │ │ │ - 26236: 00765d55 24 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_info │ │ │ │ - 26237: 00833e9d 196 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias_members │ │ │ │ - 26238: 008100b9 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_COMPLETED_arg_members │ │ │ │ + 26236: 00765d5d 24 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_info │ │ │ │ + 26237: 00833ea5 196 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias_members │ │ │ │ + 26238: 008100c1 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_COMPLETED_arg_members │ │ │ │ 26239: 012af0a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DINO_CHIP_READ_EVENT │ │ │ │ 26240: 012a4050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CONNECT_THREAD_SLEEP_EVENT │ │ │ │ - 26241: 007fd555 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsLUKS │ │ │ │ + 26241: 007fd55d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsLUKS │ │ │ │ 26242: 01302300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_READ_DSTATE │ │ │ │ - 26243: 0084ccdd 196 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress │ │ │ │ - 26244: 0084f059 58 FUNC GLOBAL DEFAULT 12 qapi_free_AbortWrapper │ │ │ │ + 26243: 0084cce5 196 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress │ │ │ │ + 26244: 0084f061 58 FUNC GLOBAL DEFAULT 12 qapi_free_AbortWrapper │ │ │ │ 26245: 012b5788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_KICK_EVENT │ │ │ │ - 26246: 00898055 132 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_free │ │ │ │ - 26247: 006de10d 316 FUNC GLOBAL DEFAULT 12 helper_mve_vslib │ │ │ │ + 26246: 0089805d 132 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_free │ │ │ │ + 26247: 006de115 316 FUNC GLOBAL DEFAULT 12 helper_mve_vslib │ │ │ │ 26248: 0054d9d9 76 FUNC GLOBAL DEFAULT 12 tpm_backend_cancel_cmd │ │ │ │ 26249: 012a6a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNKBD_EVENT_OUT_EVENT │ │ │ │ 26250: 005cd6e9 144 FUNC GLOBAL DEFAULT 12 accel_init_machine │ │ │ │ 26251: 01303360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_AIO_CANCEL_DSTATE │ │ │ │ 26252: 0057d619 404 FUNC GLOBAL DEFAULT 12 monitor_fdset_dup_fd_add │ │ │ │ 26253: 002c2351 584 FUNC GLOBAL DEFAULT 12 float32_exp2 │ │ │ │ - 26254: 0086f741 160 FUNC GLOBAL DEFAULT 12 qlist_is_equal │ │ │ │ + 26254: 0086f749 160 FUNC GLOBAL DEFAULT 12 qlist_is_equal │ │ │ │ 26255: 01302de2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOMMU_MAP_DIRTY_NOTIFY_DSTATE │ │ │ │ 26256: 0050f611 172 FUNC GLOBAL DEFAULT 12 audio_create_pdos │ │ │ │ 26257: 012ab54c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MDM_MEM_WRITEB_EVENT │ │ │ │ 26258: 00519ddd 128 FUNC GLOBAL DEFAULT 12 hmp_block_job_resume │ │ │ │ - 26259: 0085071d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VhostDeviceProtocols │ │ │ │ + 26259: 00850725 58 FUNC GLOBAL DEFAULT 12 qapi_free_VhostDeviceProtocols │ │ │ │ 26260: 01301404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_STOP_DSTATE │ │ │ │ - 26261: 009fa98c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_10_len │ │ │ │ + 26261: 009fa9a4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_10_len │ │ │ │ 26262: 01302e6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_READ_CONFIG_DSTATE │ │ │ │ 26263: 012ac9a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_RXDMA_READ_EVENT │ │ │ │ 26264: 011dfab4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls32 │ │ │ │ 26265: 012b7388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_COMPLETE_EVENT │ │ │ │ - 26266: 006de249 356 FUNC GLOBAL DEFAULT 12 helper_mve_vslih │ │ │ │ + 26266: 006de251 356 FUNC GLOBAL DEFAULT 12 helper_mve_vslih │ │ │ │ 26267: 012b9e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_COMPLETE_EVENT │ │ │ │ 26268: 01303800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATUS_DSTATE │ │ │ │ 26269: 012a9a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VTR_READ_EVENT │ │ │ │ 26270: 006821cd 152 FUNC GLOBAL DEFAULT 12 gen_gvec_rev64 │ │ │ │ 26271: 01302a92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_CREATE_CQ_DSTATE │ │ │ │ 26272: 01159218 220 OBJECT GLOBAL DEFAULT 21 kernel_ops │ │ │ │ 26273: 012a4644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_XRUN_IN_EVENT │ │ │ │ 26274: 012b10b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQUEST_SENSE_EVENT │ │ │ │ - 26275: 007fe779 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ImageInfoSpecific_base_members │ │ │ │ + 26275: 007fe781 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ImageInfoSpecific_base_members │ │ │ │ 26276: 0045abe1 192 FUNC GLOBAL DEFAULT 12 scsi_req_alloc │ │ │ │ 26277: 01303e7d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_ebpf_c │ │ │ │ 26278: 0059b27d 180 FUNC GLOBAL DEFAULT 12 replay_flush_events │ │ │ │ - 26279: 007b9e1d 98 FUNC GLOBAL DEFAULT 12 reqlist_find_conflict │ │ │ │ + 26279: 007b9e25 98 FUNC GLOBAL DEFAULT 12 reqlist_find_conflict │ │ │ │ 26280: 0130110c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_CHECK_X509_DN_DSTATE │ │ │ │ - 26281: 008408e9 52 FUNC GLOBAL DEFAULT 12 visit_type_Netdev_members │ │ │ │ - 26282: 0072ac5d 4 FUNC GLOBAL DEFAULT 12 migration_legacy_page_bits │ │ │ │ + 26281: 008408f1 52 FUNC GLOBAL DEFAULT 12 visit_type_Netdev_members │ │ │ │ + 26282: 0072ac65 4 FUNC GLOBAL DEFAULT 12 migration_legacy_page_bits │ │ │ │ 26283: 012b6b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_RKEY_EVENT │ │ │ │ 26284: 01302e96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_ENABLE_KVM_DSTATE │ │ │ │ - 26285: 009b7b3c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode_len │ │ │ │ - 26286: 006de3ad 296 FUNC GLOBAL DEFAULT 12 helper_mve_vsliw │ │ │ │ + 26285: 009b7b54 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode_len │ │ │ │ + 26286: 006de3b5 296 FUNC GLOBAL DEFAULT 12 helper_mve_vsliw │ │ │ │ 26287: 012aa06c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_SET_EVENT │ │ │ │ 26288: 01301bd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_WRITE_DSTATE │ │ │ │ 26289: 013036b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMORY_SIZE_SUMMARY_DSTATE │ │ │ │ 26290: 0130254e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GT64120_WRITE_INTREG_DSTATE │ │ │ │ - 26291: 00796d99 364 FUNC GLOBAL DEFAULT 12 commit_active_start │ │ │ │ + 26291: 00796da1 364 FUNC GLOBAL DEFAULT 12 commit_active_start │ │ │ │ 26292: 01302b32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_CLOSE_SESSION_DSTATE │ │ │ │ - 26293: 00820af9 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlotList │ │ │ │ + 26293: 00820b01 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlotList │ │ │ │ 26294: 01303038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_DSTATE │ │ │ │ 26295: 003680c1 302 FUNC GLOBAL DEFAULT 12 framebuffer_update_display │ │ │ │ 26296: 012a6c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_PORT_EVENT │ │ │ │ 26297: 01301956 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_PALETTE_READ_DSTATE │ │ │ │ 26298: 01302b76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_STATUS_REPORT_DSTATE │ │ │ │ 26299: 012b9a60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CHARDEV_BACKENDS_EVENT │ │ │ │ 26300: 01175f8c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint64 │ │ │ │ 26301: 012b881c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_PIXEL_FORMAT_RED_EVENT │ │ │ │ 26302: 0120bd54 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sstoh │ │ │ │ 26303: 012a706c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_SHOW_EVENT │ │ │ │ - 26304: 0072efa9 20 FUNC GLOBAL DEFAULT 12 qdev_machine_modified │ │ │ │ - 26305: 00881b95 204 FUNC GLOBAL DEFAULT 12 qemu_opts_parse_noisily │ │ │ │ + 26304: 0072efb1 20 FUNC GLOBAL DEFAULT 12 qdev_machine_modified │ │ │ │ + 26305: 00881b9d 204 FUNC GLOBAL DEFAULT 12 qemu_opts_parse_noisily │ │ │ │ 26306: 0053c769 660 FUNC GLOBAL DEFAULT 12 mtree_print_dispatch │ │ │ │ 26307: 00561e59 50 FUNC GLOBAL DEFAULT 12 multifd_ram_sync_per_section │ │ │ │ 26308: 012bc03c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_COMPLETE_AIO_EVENT │ │ │ │ 26309: 012ac178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOWER_IRQ_EVENT │ │ │ │ - 26310: 00835671 204 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand │ │ │ │ + 26310: 00835679 204 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand │ │ │ │ 26311: 0054a229 6 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_get_max_queues │ │ │ │ 26312: 012b3384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_DATA_OUT_EVENT │ │ │ │ 26313: 013028d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_READ_DSTATE │ │ │ │ 26314: 012b7518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_SYNC_START_EVENT │ │ │ │ 26315: 013019b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZIO_READ_DSTATE │ │ │ │ 26316: 0055d151 88 FUNC GLOBAL DEFAULT 12 migrate_del_blocker │ │ │ │ 26317: 002a9479 352 FUNC GLOBAL DEFAULT 12 float64_mul │ │ │ │ - 26318: 0082eb71 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_reset │ │ │ │ - 26319: 00779cd9 244 FUNC GLOBAL DEFAULT 12 nbd_client_connection_release │ │ │ │ + 26318: 0082eb79 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_reset │ │ │ │ + 26319: 00779ce1 244 FUNC GLOBAL DEFAULT 12 nbd_client_connection_release │ │ │ │ 26320: 01302c9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QUEUE_ACTION_DSTATE │ │ │ │ 26321: 00541f65 260 FUNC GLOBAL DEFAULT 12 qemu_system_reset │ │ │ │ - 26322: 007f8175 58 FUNC GLOBAL DEFAULT 12 qapi_free_sizeList │ │ │ │ + 26322: 007f817d 58 FUNC GLOBAL DEFAULT 12 qapi_free_sizeList │ │ │ │ 26323: 011dbf68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs8 │ │ │ │ 26324: 0130385e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_GROUPS_DSTATE │ │ │ │ 26325: 01303452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_ENABLE_DSTATE │ │ │ │ 26326: 005b5c35 180 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i32 │ │ │ │ - 26327: 007185c9 256 FUNC GLOBAL DEFAULT 12 vfio_pci_get_pci_hot_reset_info │ │ │ │ + 26327: 007185d1 256 FUNC GLOBAL DEFAULT 12 vfio_pci_get_pci_hot_reset_info │ │ │ │ 26328: 012b59e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_SET_MEM_TABLE_POSTCOPY_EVENT │ │ │ │ 26329: 011fb134 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulb │ │ │ │ 26330: 0130280a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_SCSI_DSTATE │ │ │ │ 26331: 011e1c38 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchl_be │ │ │ │ - 26332: 0083ddf9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevBridgeOptions │ │ │ │ + 26332: 0083de01 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevBridgeOptions │ │ │ │ 26333: 01301af2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KEYBOARD_SET_TRANSLATION_DSTATE │ │ │ │ 26334: 01302d0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_DEV_ERROR_DSTATE │ │ │ │ 26335: 005dbcbd 6 FUNC GLOBAL DEFAULT 12 tlb_unprotect_code │ │ │ │ - 26336: 0087a88d 120 FUNC GLOBAL DEFAULT 12 defer_call_end │ │ │ │ + 26336: 0087a895 120 FUNC GLOBAL DEFAULT 12 defer_call_end │ │ │ │ 26337: 011fb0b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulh │ │ │ │ 26338: 002c47b9 172 FUNC GLOBAL DEFAULT 12 helper_crypto_sha256su0 │ │ │ │ - 26339: 0084abf9 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_resume │ │ │ │ + 26339: 0084ac01 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_resume │ │ │ │ 26340: 002c4865 192 FUNC GLOBAL DEFAULT 12 helper_crypto_sha256su1 │ │ │ │ - 26341: 006effbd 126 FUNC GLOBAL DEFAULT 12 helper_gvec_bfadd │ │ │ │ + 26341: 006effc5 126 FUNC GLOBAL DEFAULT 12 helper_gvec_bfadd │ │ │ │ 26342: 0051a73d 260 FUNC GLOBAL DEFAULT 12 hmp_qemu_io │ │ │ │ 26343: 01301f1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_DIAG_MEM_READB_DSTATE │ │ │ │ - 26344: 00868fd1 128 FUNC GLOBAL DEFAULT 12 visit_end_alternate │ │ │ │ + 26344: 00868fd9 128 FUNC GLOBAL DEFAULT 12 visit_end_alternate │ │ │ │ 26345: 0043f305 34 FUNC GLOBAL DEFAULT 12 msi_enabled │ │ │ │ 26346: 0041f9e1 28 FUNC GLOBAL DEFAULT 12 fp_port_set_settings │ │ │ │ 26347: 01212e40 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_pmax_s16 │ │ │ │ - 26348: 00861705 132 FUNC GLOBAL DEFAULT 12 visit_type_InputButton │ │ │ │ - 26349: 00733285 172 FUNC GLOBAL DEFAULT 12 object_class_get_parent │ │ │ │ + 26348: 0086170d 132 FUNC GLOBAL DEFAULT 12 visit_type_InputButton │ │ │ │ + 26349: 0073328d 172 FUNC GLOBAL DEFAULT 12 object_class_get_parent │ │ │ │ 26350: 002fa161 12 FUNC GLOBAL DEFAULT 12 aml_or │ │ │ │ 26351: 005e843d 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_num_vcpus │ │ │ │ - 26352: 008372a9 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_colo_exit │ │ │ │ - 26353: 0078a4cd 24 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_unlock │ │ │ │ + 26352: 008372b1 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_colo_exit │ │ │ │ + 26353: 0078a4d5 24 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_unlock │ │ │ │ 26354: 002b9139 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32_round_to_zero │ │ │ │ 26355: 0130155c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_CLEAR_INSERTING_EVT_DSTATE │ │ │ │ 26356: 005d05f9 136 FUNC GLOBAL DEFAULT 12 helper_gvec_muls64 │ │ │ │ 26357: 012a779c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_REST_EVENT │ │ │ │ 26358: 012a99cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_PMR_READ_EVENT │ │ │ │ 26359: 012ba2dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_POWERDOWN_EVENT │ │ │ │ 26360: 002c3cfd 30 FUNC GLOBAL DEFAULT 12 helper_uhsub16 │ │ │ │ 26361: 012a6150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DISCONNECT_EVENT │ │ │ │ 26362: 01302e12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_SKIPPED_DSTATE │ │ │ │ 26363: 00659101 280 FUNC GLOBAL DEFAULT 12 smmu_iotlb_inv_ipa │ │ │ │ - 26364: 0087634d 52 FUNC GLOBAL DEFAULT 12 aio_context_destroy │ │ │ │ + 26364: 00876355 52 FUNC GLOBAL DEFAULT 12 aio_context_destroy │ │ │ │ 26365: 01301a84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_READ_DEFAULT_DSTATE │ │ │ │ - 26366: 006efd29 138 FUNC GLOBAL DEFAULT 12 helper_gvec_fcle0_d │ │ │ │ + 26366: 006efd31 138 FUNC GLOBAL DEFAULT 12 helper_gvec_fcle0_d │ │ │ │ 26367: 011fb02c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulw │ │ │ │ 26368: 005b6d91 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i32 │ │ │ │ 26369: 013036aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_IRQ_DSTATE │ │ │ │ - 26370: 0072efc1 96 FUNC GLOBAL DEFAULT 12 qdev_get_child_bus │ │ │ │ - 26371: 00809219 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2 │ │ │ │ + 26370: 0072efc9 96 FUNC GLOBAL DEFAULT 12 qdev_get_child_bus │ │ │ │ + 26371: 00809221 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2 │ │ │ │ 26372: 0130277e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_GET_SG_LIST_DSTATE │ │ │ │ 26373: 005c9e0d 96 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg32_i64 │ │ │ │ - 26374: 006efc29 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fcle0_h │ │ │ │ + 26374: 006efc31 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fcle0_h │ │ │ │ 26375: 002cc78d 24 FUNC GLOBAL DEFAULT 12 qkbd_state_key_get │ │ │ │ 26376: 004b2195 108 FUNC GLOBAL DEFAULT 12 usb_register_port │ │ │ │ 26377: 0043f619 224 FUNC GLOBAL DEFAULT 12 msi_is_masked │ │ │ │ - 26378: 00893f85 512 FUNC GLOBAL DEFAULT 12 qemu_hexdump_line │ │ │ │ + 26378: 00893f8d 512 FUNC GLOBAL DEFAULT 12 qemu_hexdump_line │ │ │ │ 26379: 01301ad6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_STATUS_READ_DSTATE │ │ │ │ 26380: 0130279e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INTR_DISABLED_DSTATE │ │ │ │ 26381: 005de899 104 FUNC GLOBAL DEFAULT 12 cpu_ldw_mmu │ │ │ │ 26382: 012adff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMREBS_READONLY_EVENT │ │ │ │ - 26383: 00856b4d 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions │ │ │ │ + 26383: 00856b55 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions │ │ │ │ 26384: 012bc08c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_REMOVE_EVENT │ │ │ │ - 26385: 008251a5 84 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant_members │ │ │ │ - 26386: 006efca9 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fcle0_s │ │ │ │ + 26385: 008251ad 84 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant_members │ │ │ │ + 26386: 006efcb1 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fcle0_s │ │ │ │ 26387: 0057b9c5 1564 FUNC GLOBAL DEFAULT 12 rdma_registration_stop │ │ │ │ 26388: 002a8ba5 1996 FUNC GLOBAL DEFAULT 12 float16_mul │ │ │ │ 26389: 005e237d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_le_mmu │ │ │ │ 26390: 004b3591 44 FUNC GLOBAL DEFAULT 12 usb_find_device │ │ │ │ 26391: 012b4a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_HOST_BRIDGE_ENABLED_EVENT │ │ │ │ - 26392: 006f7581 292 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxp_d │ │ │ │ - 26393: 0078c199 112 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdunlock_main_loop │ │ │ │ + 26392: 006f7589 292 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxp_d │ │ │ │ + 26393: 0078c1a1 112 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdunlock_main_loop │ │ │ │ 26394: 01213050 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_pmin_s16 │ │ │ │ 26395: 013021ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_ZERO_IMS_DSTATE │ │ │ │ 26396: 012aa6ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_RECV_EVENT │ │ │ │ - 26397: 006f7361 272 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxp_h │ │ │ │ + 26397: 006f7369 272 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxp_h │ │ │ │ 26398: 012ae384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_FULL_EVENT │ │ │ │ 26399: 01302ac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_PREPARE_RECEIVE_DSTATE │ │ │ │ 26400: 003efe11 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_total_len │ │ │ │ 26401: 0120a59c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fceq0_d │ │ │ │ 26402: 012a6cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PARALLEL_IOPORT_READ_EVENT │ │ │ │ 26403: 00421d11 84 FUNC GLOBAL DEFAULT 12 world_reset │ │ │ │ 26404: 011dfa30 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls64 │ │ │ │ 26405: 0120a6a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fceq0_h │ │ │ │ 26406: 013036f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MACHINES_DSTATE │ │ │ │ 26407: 012b95d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_EVENT │ │ │ │ 26408: 01302668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_DSTATE │ │ │ │ 26409: 0130354e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CREATE_DSTATE │ │ │ │ - 26410: 006fa5d9 572 FUNC GLOBAL DEFAULT 12 helper_sme2_bfvdot_idx │ │ │ │ + 26410: 006fa5e1 572 FUNC GLOBAL DEFAULT 12 helper_sme2_bfvdot_idx │ │ │ │ 26411: 004b5e7d 116 FUNC GLOBAL DEFAULT 12 usb_packet_unmap │ │ │ │ 26412: 005e2ab9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_le │ │ │ │ - 26413: 00766aed 116 FUNC GLOBAL DEFAULT 12 bdrv_op_blocker_is_empty │ │ │ │ - 26414: 006f7471 272 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxp_s │ │ │ │ + 26413: 00766af5 116 FUNC GLOBAL DEFAULT 12 bdrv_op_blocker_is_empty │ │ │ │ + 26414: 006f7479 272 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxp_s │ │ │ │ 26415: 012bb61c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHANGE_VNC_PASSWORD_EVENT │ │ │ │ 26416: 0066da5d 256 FUNC GLOBAL DEFAULT 12 bcm283x_common_realize │ │ │ │ - 26417: 00829045 200 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo │ │ │ │ + 26417: 0082904d 200 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo │ │ │ │ 26418: 005cbc25 84 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_vec │ │ │ │ 26419: 005ed249 86 FUNC GLOBAL DEFAULT 12 arm_register_pre_el_change_hook │ │ │ │ 26420: 013033ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_REFRESH_DSTATE │ │ │ │ 26421: 012b02f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_ADD_MSG_BYTE_ERROR_EVENT │ │ │ │ - 26422: 006ea079 18 FUNC GLOBAL DEFAULT 12 helper_wfe │ │ │ │ + 26422: 006ea081 18 FUNC GLOBAL DEFAULT 12 helper_wfe │ │ │ │ 26423: 012b15a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_SEND_COMMAND_EVENT │ │ │ │ 26424: 013019fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_TRANSACTION_DSTATE │ │ │ │ 26425: 012ad308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP4_EVENT │ │ │ │ 26426: 01301554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_FW_REMOVE_INVALID_CPU_DSTATE │ │ │ │ 26427: 005228fd 176 FUNC GLOBAL DEFAULT 12 del_boot_device_lchs │ │ │ │ - 26428: 00891005 836 FUNC GLOBAL DEFAULT 12 socket_dgram │ │ │ │ + 26428: 0089100d 836 FUNC GLOBAL DEFAULT 12 socket_dgram │ │ │ │ 26429: 013033fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_VENCRYPT_VERSION_DSTATE │ │ │ │ 26430: 01301bb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_CLEAR_PENDING_DSTATE │ │ │ │ - 26431: 0072ef5d 40 FUNC GLOBAL DEFAULT 12 qdev_unrealize │ │ │ │ + 26431: 0072ef65 40 FUNC GLOBAL DEFAULT 12 qdev_unrealize │ │ │ │ 26432: 0120a620 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fceq0_s │ │ │ │ - 26433: 008904c1 72 FUNC GLOBAL DEFAULT 12 unix_connect │ │ │ │ - 26434: 006e9c69 416 FUNC GLOBAL DEFAULT 12 helper_wfi │ │ │ │ - 26435: 0074ffa1 212 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed_by_id │ │ │ │ + 26433: 008904c9 72 FUNC GLOBAL DEFAULT 12 unix_connect │ │ │ │ + 26434: 006e9c71 416 FUNC GLOBAL DEFAULT 12 helper_wfi │ │ │ │ + 26435: 0074ffa9 212 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed_by_id │ │ │ │ 26436: 0053b6fd 412 FUNC GLOBAL DEFAULT 12 address_space_lduw_le_cached_slow │ │ │ │ 26437: 012b1d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_TIMER_ID_OUT_OF_RANGE_EVENT │ │ │ │ 26438: 012b6858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_BLOCKTIME_END_ONE_EVENT │ │ │ │ 26439: 011e79c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_uqrshll │ │ │ │ - 26440: 0087b039 320 FUNC GLOBAL DEFAULT 12 module_load_qom │ │ │ │ + 26440: 0087b041 320 FUNC GLOBAL DEFAULT 12 module_load_qom │ │ │ │ 26441: 013021d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_STATUS_FLAGS_DSTATE │ │ │ │ 26442: 012b06d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_ICCS_EVENT │ │ │ │ 26443: 012b54f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DETACH_EVENT │ │ │ │ 26444: 01302b8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_INTERFACE_DSTATE │ │ │ │ 26445: 01302ae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REMOTE_WAKEUP_REMOVED_DSTATE │ │ │ │ 26446: 00600f91 4 FUNC GLOBAL DEFAULT 12 arm_gt_sel2timer_cb │ │ │ │ 26447: 005d1901 128 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl8i │ │ │ │ - 26448: 007f97b9 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_eject_arg_members │ │ │ │ - 26449: 00782dd1 102 FUNC GLOBAL DEFAULT 12 blk_co_is_available │ │ │ │ + 26448: 007f97c1 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_eject_arg_members │ │ │ │ + 26449: 00782dd9 102 FUNC GLOBAL DEFAULT 12 blk_co_is_available │ │ │ │ 26450: 012b0a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_CMP_RING_PUT_EVENT │ │ │ │ - 26451: 00784385 160 FUNC GLOBAL DEFAULT 12 blk_remove_bs │ │ │ │ + 26451: 0078438d 160 FUNC GLOBAL DEFAULT 12 blk_remove_bs │ │ │ │ 26452: 00553fc1 280 FUNC GLOBAL DEFAULT 12 cpr_exec_input │ │ │ │ 26453: 012b26cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UNSUPPORT_REGISTER_OFFSET_EVENT │ │ │ │ 26454: 01302fc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WATCHDOG_PERFORM_ACTION_DSTATE │ │ │ │ 26455: 005eaf09 52 FUNC GLOBAL DEFAULT 12 arm_cpu_synchronize_from_tb │ │ │ │ 26456: 005d6b91 1364 FUNC GLOBAL DEFAULT 12 tcg_get_stats │ │ │ │ 26457: 005865a1 288 FUNC GLOBAL DEFAULT 12 set_link_completion │ │ │ │ 26458: 01178af0 12 OBJECT GLOBAL DEFAULT 21 HmatCacheWritePolicy_lookup │ │ │ │ 26459: 01217da8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_get_fpscr │ │ │ │ 26460: 005d21a1 136 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl8v │ │ │ │ 26461: 00537f05 116 FUNC GLOBAL DEFAULT 12 prepare_mmio_access │ │ │ │ - 26462: 007e657d 172 FUNC GLOBAL DEFAULT 12 blk_co_unref │ │ │ │ + 26462: 007e6585 172 FUNC GLOBAL DEFAULT 12 blk_co_unref │ │ │ │ 26463: 005df509 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addb │ │ │ │ 26464: 012b7c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_GET_WORD_EVENT │ │ │ │ - 26465: 0089f54d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CPU_POLARIZATION_CHANGE_arg_members │ │ │ │ - 26466: 0084c619 16 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper_members │ │ │ │ - 26467: 0087336d 108 FUNC GLOBAL DEFAULT 12 socket_set_nodelay │ │ │ │ - 26468: 007fc691 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcowEncryption │ │ │ │ - 26469: 0083acd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfo │ │ │ │ + 26465: 0089f555 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CPU_POLARIZATION_CHANGE_arg_members │ │ │ │ + 26466: 0084c621 16 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper_members │ │ │ │ + 26467: 00873375 108 FUNC GLOBAL DEFAULT 12 socket_set_nodelay │ │ │ │ + 26468: 007fc699 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcowEncryption │ │ │ │ + 26469: 0083acdd 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfo │ │ │ │ 26470: 01302342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_DSTATE │ │ │ │ 26471: 012b03b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_DO_CRQ_EVENT │ │ │ │ 26472: 012b34f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_DEVICE_QUALIFIER_EVENT │ │ │ │ 26473: 012acc98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_FOUND_EVENT │ │ │ │ 26474: 012b08c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_TX_RINGS_NUM_PAGES_EVENT │ │ │ │ 26475: 0039d7f5 140 FUNC GLOBAL DEFAULT 12 virtio_input_idstr_config │ │ │ │ 26476: 012adb38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_WRITE_EVENT │ │ │ │ @@ -26483,342 +26483,342 @@ │ │ │ │ 26479: 01301b8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_QUEUE_INFO_DSTATE │ │ │ │ 26480: 002f0b21 12 FUNC GLOBAL DEFAULT 12 v9fs_path_init │ │ │ │ 26481: 005ba1a9 448 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i64 │ │ │ │ 26482: 004243ed 66 FUNC GLOBAL DEFAULT 12 ctucan_hardware_reset │ │ │ │ 26483: 0052fb0d 84 FUNC GLOBAL DEFAULT 12 memory_region_set_nonvolatile │ │ │ │ 26484: 01301414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_READ_DSTATE │ │ │ │ 26485: 01302b48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_UNSUPPORTED_DSTATE │ │ │ │ - 26486: 00722b69 2312 FUNC GLOBAL DEFAULT 12 qmp_decode_features │ │ │ │ + 26486: 00722b71 2312 FUNC GLOBAL DEFAULT 12 qmp_decode_features │ │ │ │ 26487: 011dd828 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl8i │ │ │ │ 26488: 012aa83c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSB_WRITE_EVENT │ │ │ │ 26489: 0054e2f9 42 FUNC GLOBAL DEFAULT 12 tpm_sized_buffer_reset │ │ │ │ - 26490: 008801c1 52 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_notify │ │ │ │ - 26491: 008595bd 108 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo_members │ │ │ │ + 26490: 008801c9 52 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_notify │ │ │ │ + 26491: 008595c5 108 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo_members │ │ │ │ 26492: 002bb279 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32_round_to_zero │ │ │ │ - 26493: 00832a01 58 FUNC GLOBAL DEFAULT 12 qapi_free_FileMigrationArgs │ │ │ │ - 26494: 0081f681 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfo │ │ │ │ + 26493: 00832a09 58 FUNC GLOBAL DEFAULT 12 qapi_free_FileMigrationArgs │ │ │ │ + 26494: 0081f689 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfo │ │ │ │ 26495: 012ab4ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_LED_MEM_WRITEW_EVENT │ │ │ │ 26496: 012a6020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_PAGE_PROGRAM_EVENT │ │ │ │ 26497: 013013a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_DSTATE │ │ │ │ - 26498: 006d98f5 140 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubs_scalarb │ │ │ │ + 26498: 006d98fd 140 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubs_scalarb │ │ │ │ 26499: 01301b42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_PENDING_DSTATE │ │ │ │ - 26500: 00850dd1 192 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols │ │ │ │ + 26500: 00850dd9 192 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols │ │ │ │ 26501: 00512ad9 128 FUNC GLOBAL DEFAULT 12 hmp_chardev_send_break │ │ │ │ 26502: 011dcfe8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl8v │ │ │ │ - 26503: 006d9981 176 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubs_scalarh │ │ │ │ + 26503: 006d9989 176 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubs_scalarh │ │ │ │ 26504: 012baa80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_IOTHREADS_EVENT │ │ │ │ 26505: 012b9184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_OPEN_TRAY_EVENT │ │ │ │ 26506: 005b72f5 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i64 │ │ │ │ - 26507: 006d9581 136 FUNC GLOBAL DEFAULT 12 helper_mve_vqadds_scalarb │ │ │ │ - 26508: 007f9199 108 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties_members │ │ │ │ + 26507: 006d9589 136 FUNC GLOBAL DEFAULT 12 helper_mve_vqadds_scalarb │ │ │ │ + 26508: 007f91a1 108 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties_members │ │ │ │ 26509: 012a6674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_RECEIVE_EVENT │ │ │ │ 26510: 0055cef9 252 FUNC GLOBAL DEFAULT 12 migrate_init │ │ │ │ 26511: 012a4e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_STAT_EVENT │ │ │ │ - 26512: 00736cb9 196 FUNC GLOBAL DEFAULT 12 user_creatable_complete │ │ │ │ + 26512: 00736cc1 196 FUNC GLOBAL DEFAULT 12 user_creatable_complete │ │ │ │ 26513: 012b7778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_EVENT │ │ │ │ - 26514: 0088c589 736 FUNC GLOBAL DEFAULT 12 qemu_aio_coroutine_enter │ │ │ │ - 26515: 008235b1 132 FUNC GLOBAL DEFAULT 12 visit_type_DumpStatus │ │ │ │ + 26514: 0088c591 736 FUNC GLOBAL DEFAULT 12 qemu_aio_coroutine_enter │ │ │ │ + 26515: 008235b9 132 FUNC GLOBAL DEFAULT 12 visit_type_DumpStatus │ │ │ │ 26516: 004400e5 34 FUNC GLOBAL DEFAULT 12 msix_enabled │ │ │ │ - 26517: 006d9609 176 FUNC GLOBAL DEFAULT 12 helper_mve_vqadds_scalarh │ │ │ │ + 26517: 006d9611 176 FUNC GLOBAL DEFAULT 12 helper_mve_vqadds_scalarh │ │ │ │ 26518: 013005fc 4 OBJECT GLOBAL DEFAULT 25 use_icount │ │ │ │ 26519: 01302630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_RESET_DSTATE │ │ │ │ 26520: 005f8521 9244 FUNC GLOBAL DEFAULT 12 register_cp_regs_for_features │ │ │ │ 26521: 012bbd6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_RAM_BLOCK_ADDED_EVENT │ │ │ │ 26522: 012a450c 88 OBJECT GLOBAL DEFAULT 24 audio_trace_events │ │ │ │ - 26523: 008351dd 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOMode │ │ │ │ + 26523: 008351e5 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOMode │ │ │ │ 26524: 013026be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA2_DSTATE │ │ │ │ 26525: 0055ca95 76 FUNC GLOBAL DEFAULT 12 migration_add_notifier_mode │ │ │ │ 26526: 012b1884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RX_READ_N1FRAME_EVENT │ │ │ │ - 26527: 006d9a31 184 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubs_scalarw │ │ │ │ + 26527: 006d9a39 184 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubs_scalarw │ │ │ │ 26528: 004b6e99 544 FUNC GLOBAL DEFAULT 12 usb_uhci_common_realize │ │ │ │ 26529: 012b846c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_EXTENSION_EVENT │ │ │ │ 26530: 0130147c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_DSTATE │ │ │ │ 26531: 012bbd2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_NEW_MAPPING_EVENT │ │ │ │ 26532: 011d0d40 48 OBJECT GLOBAL DEFAULT 24 hw_compat_2_6 │ │ │ │ - 26533: 0084ddf1 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsResultList │ │ │ │ + 26533: 0084ddf9 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsResultList │ │ │ │ 26534: 0059b8f5 56 FUNC GLOBAL DEFAULT 12 blkreplay_next_id │ │ │ │ 26535: 012b6e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CLEANUP_DISCONNECT_EVENT │ │ │ │ 26536: 011d0d70 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_7 │ │ │ │ 26537: 012b876c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_SERVER_DPY_RECREATE_EVENT │ │ │ │ - 26538: 0088a405 324 FUNC GLOBAL DEFAULT 12 uffd_query_features │ │ │ │ - 26539: 007c0131 216 FUNC GLOBAL DEFAULT 12 vhdx_header_le_export │ │ │ │ + 26538: 0088a40d 324 FUNC GLOBAL DEFAULT 12 uffd_query_features │ │ │ │ + 26539: 007c0139 216 FUNC GLOBAL DEFAULT 12 vhdx_header_le_export │ │ │ │ 26540: 011d0dc0 160 OBJECT GLOBAL DEFAULT 24 hw_compat_2_8 │ │ │ │ 26541: 011d0e60 64 OBJECT GLOBAL DEFAULT 24 hw_compat_2_9 │ │ │ │ 26542: 012a41e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_SKIP_EVENT │ │ │ │ - 26543: 006d96b9 172 FUNC GLOBAL DEFAULT 12 helper_mve_vqadds_scalarw │ │ │ │ + 26543: 006d96c1 172 FUNC GLOBAL DEFAULT 12 helper_mve_vqadds_scalarw │ │ │ │ 26544: 013032e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_MQ_DSTATE │ │ │ │ - 26545: 008a58c9 6 FUNC GLOBAL DEFAULT 12 vu_queue_notify_sync │ │ │ │ + 26545: 008a58d1 6 FUNC GLOBAL DEFAULT 12 vu_queue_notify_sync │ │ │ │ 26546: 005c978d 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_addi │ │ │ │ 26547: 002c604d 492 FUNC GLOBAL DEFAULT 12 qcrypto_tls_cipher_suites_get_data │ │ │ │ 26548: 005e4ef9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchq_be │ │ │ │ - 26549: 007356d5 32 FUNC GLOBAL DEFAULT 12 object_property_add_child │ │ │ │ + 26549: 007356dd 32 FUNC GLOBAL DEFAULT 12 object_property_add_child │ │ │ │ 26550: 01302ad0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_DATA_DSTATE │ │ │ │ 26551: 002c3eb9 100 FUNC GLOBAL DEFAULT 12 helper_crc32c │ │ │ │ 26552: 0047eafd 280 FUNC GLOBAL DEFAULT 12 sdbus_set_voltage │ │ │ │ 26553: 012b4fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_DMA_UNMAP_EVENT │ │ │ │ 26554: 01302404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_DOORBELL_CQ_DSTATE │ │ │ │ 26555: 0130185e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_SYSTEM_CONFIG_READ_DSTATE │ │ │ │ 26556: 01303066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SEND_BITMAP_BITS_DSTATE │ │ │ │ 26557: 012ac618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_SETUP_FRAME_EVENT │ │ │ │ - 26558: 0083394d 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapability │ │ │ │ - 26559: 0075e37d 228 FUNC GLOBAL DEFAULT 12 qmp_block_job_dismiss │ │ │ │ + 26558: 00833955 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapability │ │ │ │ + 26559: 0075e385 228 FUNC GLOBAL DEFAULT 12 qmp_block_job_dismiss │ │ │ │ 26560: 012b26dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UTRL_SLOT_BUSY_EVENT │ │ │ │ 26561: 0039436d 428 FUNC GLOBAL DEFAULT 12 ide_ioport_read │ │ │ │ 26562: 013037dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_GET_DSTATE │ │ │ │ 26563: 012b5e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_GPIO_UPDATE_OUTPUT_IRQ_EVENT │ │ │ │ - 26564: 006d6c25 186 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlsb │ │ │ │ + 26564: 006d6c2d 186 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlsb │ │ │ │ 26565: 005c975d 48 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_adds │ │ │ │ - 26566: 00836fc9 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration │ │ │ │ + 26566: 00836fd1 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration │ │ │ │ 26567: 002fb1a9 168 FUNC GLOBAL DEFAULT 12 aml_lgreater_equal │ │ │ │ 26568: 013012a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COMMIT_START_DSTATE │ │ │ │ - 26569: 00746109 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_supports │ │ │ │ + 26569: 00746111 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_supports │ │ │ │ 26570: 005e946d 148 FUNC GLOBAL DEFAULT 12 plugin_register_inline_op_on_entry │ │ │ │ - 26571: 006d6ce1 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlsh │ │ │ │ + 26571: 006d6ce9 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlsh │ │ │ │ 26572: 005cb319 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmpi │ │ │ │ 26573: 012a71fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_REDRAW_EVENT │ │ │ │ - 26574: 00736239 184 FUNC GLOBAL DEFAULT 12 object_resolve_path_at │ │ │ │ - 26575: 0089fbd5 132 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceType │ │ │ │ + 26574: 00736241 184 FUNC GLOBAL DEFAULT 12 object_resolve_path_at │ │ │ │ + 26575: 0089fbdd 132 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceType │ │ │ │ 26576: 0054b9a5 408 FUNC GLOBAL DEFAULT 12 iommufd_backend_invalidate_cache │ │ │ │ 26577: 012a7ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_I2C_READ_EVENT │ │ │ │ - 26578: 0076602d 16 FUNC GLOBAL DEFAULT 12 bdrv_init_with_whitelist │ │ │ │ - 26579: 008190f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfoList │ │ │ │ + 26578: 00766035 16 FUNC GLOBAL DEFAULT 12 bdrv_init_with_whitelist │ │ │ │ + 26579: 00819101 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfoList │ │ │ │ 26580: 0045c949 248 FUNC GLOBAL DEFAULT 12 scsi_req_cancel │ │ │ │ - 26581: 008433dd 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValuesList │ │ │ │ - 26582: 0081f89d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsX509Properties │ │ │ │ + 26581: 008433e5 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValuesList │ │ │ │ + 26582: 0081f8a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsX509Properties │ │ │ │ 26583: 012b829c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_GRAB_EVENT │ │ │ │ 26584: 005cb081 664 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmps │ │ │ │ 26585: 01301548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UNPLUG_REQUEST_DSTATE │ │ │ │ 26586: 012b2f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_ENDPOINT_EVENT │ │ │ │ - 26587: 008491d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationHyperV │ │ │ │ + 26587: 008491d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationHyperV │ │ │ │ 26588: 013020fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_RESET_DSTATE │ │ │ │ 26589: 012ab66c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MDR_EVENT │ │ │ │ 26590: 005cc3b5 160 FUNC GLOBAL DEFAULT 12 tcg_gen_shrv_vec │ │ │ │ 26591: 01302d2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_NAK_DSTATE │ │ │ │ 26592: 01302c24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_DISABLE_DSTATE │ │ │ │ 26593: 005cb709 62 FUNC GLOBAL DEFAULT 12 vec_gen_2 │ │ │ │ - 26594: 00788155 492 FUNC GLOBAL DEFAULT 12 bdrv_cbw_append │ │ │ │ - 26595: 006d6db1 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlsw │ │ │ │ + 26594: 0078815d 492 FUNC GLOBAL DEFAULT 12 bdrv_cbw_append │ │ │ │ + 26595: 006d6db9 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlsw │ │ │ │ 26596: 005cb749 66 FUNC GLOBAL DEFAULT 12 vec_gen_3 │ │ │ │ 26597: 005cb78d 70 FUNC GLOBAL DEFAULT 12 vec_gen_4 │ │ │ │ 26598: 01301160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_WATCHDOG_DSTATE │ │ │ │ 26599: 012b2204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_GET_OUT_EVENT │ │ │ │ 26600: 01301cb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DISABLE_IRQ_DSTATE │ │ │ │ 26601: 01178b08 12 OBJECT GLOBAL DEFAULT 21 HmatCacheAssociativity_lookup │ │ │ │ 26602: 005e0359 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_le │ │ │ │ 26603: 01302c28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_NOTIFY_DSTATE │ │ │ │ 26604: 005cb7d5 78 FUNC GLOBAL DEFAULT 12 vec_gen_6 │ │ │ │ 26605: 013013fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_OPTION_REPLY_DSTATE │ │ │ │ 26606: 013038b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INPUT_SEND_EVENT_DSTATE │ │ │ │ - 26607: 0071c9b9 6 FUNC GLOBAL DEFAULT 12 virtio_queue_get_notification │ │ │ │ + 26607: 0071c9c1 6 FUNC GLOBAL DEFAULT 12 virtio_queue_get_notification │ │ │ │ 26608: 012ae414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_ADMIN_OPC_EVENT │ │ │ │ - 26609: 0075e8f1 400 FUNC GLOBAL DEFAULT 12 qmp_blockdev_del │ │ │ │ + 26609: 0075e8f9 400 FUNC GLOBAL DEFAULT 12 qmp_blockdev_del │ │ │ │ 26610: 012b3f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_EVENT │ │ │ │ - 26611: 00816995 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsBase │ │ │ │ + 26611: 0081699d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsBase │ │ │ │ 26612: 012ad138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_PENDING_INTERRUPTS_EVENT │ │ │ │ 26613: 0121a614 88 OBJECT GLOBAL DEFAULT 24 JobVerbTable │ │ │ │ 26614: 012ac528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_TX_TFD_EVENT │ │ │ │ 26615: 0130232c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_CMBSZ_READONLY_DSTATE │ │ │ │ 26616: 0130349e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM8_FALLBACK_DSTATE │ │ │ │ 26617: 012aa7cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_FAILURE_EVENT │ │ │ │ - 26618: 0084c479 200 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper │ │ │ │ + 26618: 0084c481 200 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper │ │ │ │ 26619: 01302214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_BUFF_WRITE_DSTATE │ │ │ │ 26620: 003aab85 138 FUNC GLOBAL DEFAULT 12 gicv3_redist_lpi_pending │ │ │ │ 26621: 012ad248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L3_CSUM_VALIDATION_FAILED_EVENT │ │ │ │ - 26622: 0080a81d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp │ │ │ │ - 26623: 0084dd31 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult │ │ │ │ + 26622: 0080a825 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp │ │ │ │ + 26623: 0084dd39 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult │ │ │ │ 26624: 01303892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_DSTATE │ │ │ │ 26625: 012b76c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_N_ELEMS_EVENT │ │ │ │ 26626: 012a5c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_REG_EVENT │ │ │ │ 26627: 012a80d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_RECV_EVENT │ │ │ │ 26628: 01301e86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_WRITE_DSTATE │ │ │ │ 26629: 0055dcd9 40 FUNC GLOBAL DEFAULT 12 migration_consume_urgent_request │ │ │ │ 26630: 00599b51 116 FUNC GLOBAL DEFAULT 12 replay_shutdown_request │ │ │ │ - 26631: 006e152d 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeq_scalarb │ │ │ │ + 26631: 006e1535 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeq_scalarb │ │ │ │ 26632: 013010f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_CANCEL_DSTATE │ │ │ │ 26633: 012b5df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_READ_EVENT │ │ │ │ 26634: 005e07d9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_le │ │ │ │ - 26635: 0081c3d9 140 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn_members │ │ │ │ + 26635: 0081c3e1 140 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn_members │ │ │ │ 26636: 012b0138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_DISCONNECT_EVENT │ │ │ │ 26637: 01302232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NO_SNAP_SUPPORT_DSTATE │ │ │ │ - 26638: 007348b5 146 FUNC GLOBAL DEFAULT 12 object_property_set_bool │ │ │ │ + 26638: 007348bd 146 FUNC GLOBAL DEFAULT 12 object_property_set_bool │ │ │ │ 26639: 012a6be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_CAN_RECEIVE_EVENT │ │ │ │ 26640: 01302836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_RESET_DSTATE │ │ │ │ - 26641: 006e159d 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeq_scalarh │ │ │ │ + 26641: 006e15a5 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeq_scalarh │ │ │ │ 26642: 005ed665 36 FUNC GLOBAL DEFAULT 12 arm_build_mp_affinity │ │ │ │ 26643: 00558425 108 FUNC GLOBAL DEFAULT 12 hmp_migrate_pause │ │ │ │ 26644: 012a6030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_SELECT_EVENT │ │ │ │ - 26645: 0076cd75 120 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init │ │ │ │ - 26646: 00713c69 96 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_exit │ │ │ │ + 26645: 0076cd7d 120 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init │ │ │ │ + 26646: 00713c71 96 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_exit │ │ │ │ 26647: 01301286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_READ_FAIL_DSTATE │ │ │ │ 26648: 0054df55 26 FUNC GLOBAL DEFAULT 12 tpm_util_is_selftest │ │ │ │ 26649: 005e4d51 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orq_be │ │ │ │ 26650: 01302122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_DMA_COMPLETED_DSTATE │ │ │ │ 26651: 013014c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_FLUSH_DSTATE │ │ │ │ 26652: 0130283a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_PROCESS_MESSAGE_DSTATE │ │ │ │ - 26653: 0084f5ad 16 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper_members │ │ │ │ + 26653: 0084f5b5 16 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper_members │ │ │ │ 26654: 005dbab9 148 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx │ │ │ │ 26655: 011e7940 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_ushll │ │ │ │ 26656: 012b0258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGIN_EVENT │ │ │ │ 26657: 0053a3c1 64 FUNC GLOBAL DEFAULT 12 address_space_stq_be │ │ │ │ 26658: 01302b2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_HANDLES_DSTATE │ │ │ │ - 26659: 007574a9 4 FUNC GLOBAL DEFAULT 12 qmp_block_export_add │ │ │ │ - 26660: 007bcc2d 176 FUNC GLOBAL DEFAULT 12 throttle_group_register_tgm │ │ │ │ + 26659: 007574b1 4 FUNC GLOBAL DEFAULT 12 qmp_block_export_add │ │ │ │ + 26660: 007bcc35 176 FUNC GLOBAL DEFAULT 12 throttle_group_register_tgm │ │ │ │ 26661: 010a9194 64 OBJECT GLOBAL DEFAULT 21 vmstate_ide_drive │ │ │ │ 26662: 012a962c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_READ_EVENT │ │ │ │ 26663: 01302314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQ_DSTATE │ │ │ │ - 26664: 006e160d 108 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeq_scalarw │ │ │ │ - 26665: 007f361d 4 FUNC GLOBAL DEFAULT 12 qmp_object_add │ │ │ │ + 26664: 006e1615 108 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeq_scalarw │ │ │ │ + 26665: 007f3625 4 FUNC GLOBAL DEFAULT 12 qmp_object_add │ │ │ │ 26666: 005de0ed 224 FUNC GLOBAL DEFAULT 12 get_page_addr_code_hostp │ │ │ │ 26667: 012b9114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_INSERT_MEDIUM_EVENT │ │ │ │ 26668: 013022e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_UPDATE_IRQ_DSTATE │ │ │ │ - 26669: 007fcc31 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSAny │ │ │ │ + 26669: 007fcc39 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSAny │ │ │ │ 26670: 0044d261 316 FUNC GLOBAL DEFAULT 12 pcie_doe_read_config │ │ │ │ - 26671: 0085fc69 142 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannelList │ │ │ │ - 26672: 006d6e75 176 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlub │ │ │ │ + 26671: 0085fc71 142 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannelList │ │ │ │ + 26672: 006d6e7d 176 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlub │ │ │ │ 26673: 01301b96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_FREE_IRQ_DSTATE │ │ │ │ 26674: 011f8878 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshlsb │ │ │ │ 26675: 00600b21 12 FUNC GLOBAL DEFAULT 12 sve_vqm1_for_el │ │ │ │ 26676: 012b7918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_HEADER_EVENT │ │ │ │ - 26677: 0088b841 164 FUNC GLOBAL DEFAULT 12 aio_co_enter │ │ │ │ + 26677: 0088b849 164 FUNC GLOBAL DEFAULT 12 aio_co_enter │ │ │ │ 26678: 011de2fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_andc │ │ │ │ - 26679: 007e7279 420 FUNC GLOBAL DEFAULT 12 blk_pwrite │ │ │ │ - 26680: 006d6f25 200 FUNC GLOBAL DEFAULT 12 helper_mve_vqshluh │ │ │ │ + 26679: 007e7281 420 FUNC GLOBAL DEFAULT 12 blk_pwrite │ │ │ │ + 26680: 006d6f2d 200 FUNC GLOBAL DEFAULT 12 helper_mve_vqshluh │ │ │ │ 26681: 011f87f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshlsh │ │ │ │ 26682: 005af291 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_ptr │ │ │ │ 26683: 01202ae4 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_fmlal_zzxw_s │ │ │ │ 26684: 004daf55 52 FUNC GLOBAL DEFAULT 12 vfio_device_init │ │ │ │ 26685: 002ca0d9 100 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_qcode │ │ │ │ - 26686: 0071cea5 92 FUNC GLOBAL DEFAULT 12 virtqueue_rewind │ │ │ │ + 26686: 0071cead 92 FUNC GLOBAL DEFAULT 12 virtqueue_rewind │ │ │ │ 26687: 01301a54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_BAD_OFFSET_DSTATE │ │ │ │ 26688: 012a391c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_HANGUP_EVENT │ │ │ │ 26689: 013029e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_WRITEL_DSTATE │ │ │ │ 26690: 005c0eb9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i32_chk │ │ │ │ 26691: 00569355 164 FUNC GLOBAL DEFAULT 12 ramblock_page_is_discarded │ │ │ │ 26692: 005309b1 52 FUNC GLOBAL DEFAULT 12 memory_global_after_dirty_log_sync │ │ │ │ 26693: 012b9df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_COMPLETE_EVENT │ │ │ │ - 26694: 00832b2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ReplicationStatus │ │ │ │ - 26695: 008426f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterBufferProperties │ │ │ │ - 26696: 007f5b15 528 FUNC GLOBAL DEFAULT 12 qmp_query_qmp_schema │ │ │ │ - 26697: 007bcfe5 12 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_get │ │ │ │ - 26698: 006d6fed 204 FUNC GLOBAL DEFAULT 12 helper_mve_vqshluw │ │ │ │ - 26699: 008a2289 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuPolarizationInfo │ │ │ │ + 26694: 00832b35 58 FUNC GLOBAL DEFAULT 12 qapi_free_ReplicationStatus │ │ │ │ + 26695: 008426fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterBufferProperties │ │ │ │ + 26696: 007f5b1d 528 FUNC GLOBAL DEFAULT 12 qmp_query_qmp_schema │ │ │ │ + 26697: 007bcfed 12 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_get │ │ │ │ + 26698: 006d6ff5 204 FUNC GLOBAL DEFAULT 12 helper_mve_vqshluw │ │ │ │ + 26699: 008a2291 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuPolarizationInfo │ │ │ │ 26700: 011de068 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ands │ │ │ │ - 26701: 0084e40d 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats │ │ │ │ + 26701: 0084e415 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats │ │ │ │ 26702: 011f8770 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshlsw │ │ │ │ 26703: 00297d79 412 FUNC GLOBAL DEFAULT 12 cap_disas_monitor │ │ │ │ 26704: 01301c24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_SET_MAINT_IRQ_DSTATE │ │ │ │ 26705: 012ae4e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_REQ_STATUS_EVENT │ │ │ │ 26706: 012b0d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_REQ_ALLOC_FAILED_EVENT │ │ │ │ 26707: 013031b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SEND_RP_RECV_BITMAP_DSTATE │ │ │ │ - 26708: 00885f99 34 FUNC GLOBAL DEFAULT 12 qht_statistics_destroy │ │ │ │ + 26708: 00885fa1 34 FUNC GLOBAL DEFAULT 12 qht_statistics_destroy │ │ │ │ 26709: 012b6e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_BLOCK_FOR_WRID_MISS_EVENT │ │ │ │ - 26710: 0073b871 10 FUNC GLOBAL DEFAULT 12 qemu_file_get_error │ │ │ │ + 26710: 0073b879 10 FUNC GLOBAL DEFAULT 12 qemu_file_get_error │ │ │ │ 26711: 0130107d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_export_c │ │ │ │ 26712: 003eb67d 82 FUNC GLOBAL DEFAULT 12 pcnet_bcr_readw │ │ │ │ 26713: 013011ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DMA_MAP_FLUSH_DSTATE │ │ │ │ 26714: 002b9609 176 FUNC GLOBAL DEFAULT 12 float16_to_uint64_scalbn │ │ │ │ 26715: 012a60f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CDROM_UNREALIZE_EVENT │ │ │ │ 26716: 012b0958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_UNKNOWN_EVENT │ │ │ │ 26717: 01302b04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_CLAIM_INTERFACE_DSTATE │ │ │ │ 26718: 01301ce4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_EOI_DSTATE │ │ │ │ 26719: 012b1694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_PROCESS_DESC_EVENT │ │ │ │ 26720: 005d7e21 34 FUNC GLOBAL DEFAULT 12 tcg_flush_jmp_cache │ │ │ │ 26721: 01303de2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MODULE_LOAD_MODULE_DSTATE │ │ │ │ 26722: 0130238a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INSUFF_ACTIVE_RES_DSTATE │ │ │ │ - 26723: 00862485 196 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent │ │ │ │ + 26723: 0086248d 196 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent │ │ │ │ 26724: 012a3d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_FAIL_EVENT │ │ │ │ 26725: 012ad458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_NULL_DESCRIPTOR_EVENT │ │ │ │ 26726: 012ada48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_DESC_EVENT │ │ │ │ - 26727: 007f3e39 172 FUNC GLOBAL DEFAULT 12 monitor_printc │ │ │ │ + 26727: 007f3e41 172 FUNC GLOBAL DEFAULT 12 monitor_printc │ │ │ │ 26728: 012baec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRANSACTION_EVENT │ │ │ │ - 26729: 00887911 916 FUNC GLOBAL DEFAULT 12 qsp_report │ │ │ │ + 26729: 00887919 916 FUNC GLOBAL DEFAULT 12 qsp_report │ │ │ │ 26730: 01301766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RO_WRITE_DSTATE │ │ │ │ - 26731: 007f3dad 140 FUNC GLOBAL DEFAULT 12 monitor_printf │ │ │ │ + 26731: 007f3db5 140 FUNC GLOBAL DEFAULT 12 monitor_printf │ │ │ │ 26732: 013010bd 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_trace_c │ │ │ │ 26733: 003a3a55 580 FUNC GLOBAL DEFAULT 12 gicv3_init_irqs_and_mmio │ │ │ │ - 26734: 00778d45 296 FUNC GLOBAL DEFAULT 12 nbd_client │ │ │ │ + 26734: 00778d4d 296 FUNC GLOBAL DEFAULT 12 nbd_client │ │ │ │ 26735: 012ad148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ADD_MSI_OTHER_EVENT │ │ │ │ 26736: 012b4a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_SKIP_EVENT │ │ │ │ - 26737: 007ff681 236 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlagsList │ │ │ │ - 26738: 008a3aa9 100 FUNC GLOBAL DEFAULT 12 vu_set_queue_handler │ │ │ │ + 26737: 007ff689 236 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlagsList │ │ │ │ + 26738: 008a3ab1 100 FUNC GLOBAL DEFAULT 12 vu_set_queue_handler │ │ │ │ 26739: 013011f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_WRITE_ZEROES_DSTATE │ │ │ │ 26740: 012ab70c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_SELECT_EVENT │ │ │ │ 26741: 012ae554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLEAR_NS_RESET_EVENT │ │ │ │ 26742: 012ab2cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_WRITE_EVENT │ │ │ │ 26743: 012b32d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_READ_READY_EVENT │ │ │ │ 26744: 005e02ad 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_le_mmu │ │ │ │ 26745: 01302e82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_PBA_ENABLE_DSTATE │ │ │ │ 26746: 012adf44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_UNKNOWN_CSS_VALUE_EVENT │ │ │ │ 26747: 005563e5 344 FUNC GLOBAL DEFAULT 12 fd_start_outgoing_migration │ │ │ │ 26748: 0130268e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_REQ_DSTATE │ │ │ │ - 26749: 007a84ad 296 FUNC GLOBAL DEFAULT 12 qcow2_get_bitmap_info_list │ │ │ │ + 26749: 007a84b5 296 FUNC GLOBAL DEFAULT 12 qcow2_get_bitmap_info_list │ │ │ │ 26750: 004f6319 96 FUNC GLOBAL DEFAULT 12 vhost_dev_set_config │ │ │ │ 26751: 01303e1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_PREPARE_DSTATE │ │ │ │ 26752: 0130170a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_MANUFACTURER_ID_DSTATE │ │ │ │ 26753: 013010cc 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_acpi_c │ │ │ │ 26754: 012ac778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_XSUM_CALC_EVENT │ │ │ │ 26755: 00613a0d 4 FUNC GLOBAL DEFAULT 12 helper_vfp_sqrtd │ │ │ │ 26756: 012aa00c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CHECK_INTERRUPTS_EVENT │ │ │ │ - 26757: 00736bb9 58 FUNC GLOBAL DEFAULT 12 object_class_property_set_description │ │ │ │ + 26757: 00736bc1 58 FUNC GLOBAL DEFAULT 12 object_class_property_set_description │ │ │ │ 26758: 01302fa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_LOOP_DSTATE │ │ │ │ 26759: 012ae444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_PRPLIST_ENT_EVENT │ │ │ │ 26760: 012a6240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_RW_COMPLETE_EVENT │ │ │ │ 26761: 0032d4dd 5608 FUNC GLOBAL DEFAULT 12 load_elf_ram_sym │ │ │ │ - 26762: 00798c21 612 FUNC GLOBAL DEFAULT 12 nbd_co_do_establish_connection │ │ │ │ + 26762: 00798c29 612 FUNC GLOBAL DEFAULT 12 nbd_co_do_establish_connection │ │ │ │ 26763: 01200f0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_urecpe_s │ │ │ │ 26764: 006139e5 34 FUNC GLOBAL DEFAULT 12 helper_vfp_sqrth │ │ │ │ 26765: 011f86ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshlub │ │ │ │ 26766: 005c9d45 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smax │ │ │ │ 26767: 012b5928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_COMMIT_EVENT │ │ │ │ 26768: 012a67d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CADENCE_UART_BAUDRATE_EVENT │ │ │ │ 26769: 012bb09c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ACPI_OSPM_STATUS_EVENT │ │ │ │ 26770: 012ba0cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_RAMBLOCK_EVENT │ │ │ │ 26771: 002b94a9 176 FUNC GLOBAL DEFAULT 12 float16_to_uint16_scalbn │ │ │ │ 26772: 002f6201 168 FUNC GLOBAL DEFAULT 12 v9fs_reset │ │ │ │ 26773: 012a7b4c 156 OBJECT GLOBAL DEFAULT 24 hw_dma_trace_events │ │ │ │ 26774: 01302412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_MASKED_DSTATE │ │ │ │ 26775: 002f9f91 176 FUNC GLOBAL DEFAULT 12 aml_to_buffer │ │ │ │ - 26776: 00832cd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfo │ │ │ │ + 26776: 00832cd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfo │ │ │ │ 26777: 011f8668 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshluh │ │ │ │ - 26778: 007a94f1 528 FUNC GLOBAL DEFAULT 12 qcow2_co_can_store_new_dirty_bitmap │ │ │ │ + 26778: 007a94f9 528 FUNC GLOBAL DEFAULT 12 qcow2_co_can_store_new_dirty_bitmap │ │ │ │ 26779: 011fbc08 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovnbsb │ │ │ │ 26780: 003efcc1 204 FUNC GLOBAL DEFAULT 12 net_rx_pkt_attach_iovec_ex │ │ │ │ 26781: 00613a09 4 FUNC GLOBAL DEFAULT 12 helper_vfp_sqrts │ │ │ │ - 26782: 00836ca1 84 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo_members │ │ │ │ - 26783: 0082e341 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_current_machine │ │ │ │ - 26784: 007fb5b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdkWrapper │ │ │ │ + 26782: 00836ca9 84 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo_members │ │ │ │ + 26783: 0082e349 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_current_machine │ │ │ │ + 26784: 007fb5b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdkWrapper │ │ │ │ 26785: 00556ee9 4 FUNC GLOBAL DEFAULT 12 global_state_store_running │ │ │ │ - 26786: 007f3c31 238 FUNC GLOBAL DEFAULT 12 monitor_puts_locked │ │ │ │ + 26786: 007f3c39 238 FUNC GLOBAL DEFAULT 12 monitor_puts_locked │ │ │ │ 26787: 012a6904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHAKTI_UART_WRITE_EVENT │ │ │ │ 26788: 011ee690 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrnt_sb │ │ │ │ 26789: 0052ff55 10 FUNC GLOBAL DEFAULT 12 memory_region_set_flush_coalesced │ │ │ │ 26790: 012b8a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_GUEST_LEDS_EVENT │ │ │ │ 26791: 0130131e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_COMPLETE_DSTATE │ │ │ │ 26792: 011fbb84 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovnbsh │ │ │ │ - 26793: 00889859 60 FUNC GLOBAL DEFAULT 12 interval_tree_iter_first │ │ │ │ - 26794: 0078ab11 228 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_truncate │ │ │ │ + 26793: 00889861 60 FUNC GLOBAL DEFAULT 12 interval_tree_iter_first │ │ │ │ + 26794: 0078ab19 228 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_truncate │ │ │ │ 26795: 012b1188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DEQUEUE_EVENT │ │ │ │ - 26796: 008810d5 6 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool_del │ │ │ │ + 26796: 008810dd 6 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool_del │ │ │ │ 26797: 011ee60c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrnt_sh │ │ │ │ 26798: 003cdb09 12 FUNC GLOBAL DEFAULT 12 omap_clk_get │ │ │ │ 26799: 002b7fa9 136 FUNC GLOBAL DEFAULT 12 float128_to_int128 │ │ │ │ 26800: 00343029 72 FUNC GLOBAL DEFAULT 12 qemu_edid_region_io │ │ │ │ 26801: 0130236c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_VECTOR_DSTATE │ │ │ │ 26802: 011f85e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshluw │ │ │ │ 26803: 013020ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_BAD_FRAME_SIZE_DSTATE │ │ │ │ 26804: 002c8631 92 FUNC GLOBAL DEFAULT 12 qemu_console_is_fixedsize │ │ │ │ 26805: 0032a9cd 84 FUNC GLOBAL DEFAULT 12 stream_push │ │ │ │ 26806: 004dabf1 216 FUNC GLOBAL DEFAULT 12 vfio_device_get_region_info_type │ │ │ │ 26807: 012baf80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_STATUS_EVENT │ │ │ │ 26808: 00598d91 4 FUNC GLOBAL DEFAULT 12 can_bus_client_set_filters │ │ │ │ 26809: 01209cd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmul_b16 │ │ │ │ - 26810: 008341d9 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameter │ │ │ │ + 26810: 008341e1 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameter │ │ │ │ 26811: 013013f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_REPLY_ERR_IGNORED_DSTATE │ │ │ │ 26812: 004fdcad 218 FUNC GLOBAL DEFAULT 12 vhost_svq_stop │ │ │ │ - 26813: 0087d175 74 FUNC GLOBAL DEFAULT 12 slow_bitmap_complement │ │ │ │ + 26813: 0087d17d 74 FUNC GLOBAL DEFAULT 12 slow_bitmap_complement │ │ │ │ 26814: 012aeb84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MISC_CB_EVENT │ │ │ │ 26815: 01303aa8 4 OBJECT GLOBAL DEFAULT 25 qemu_dcache_linesize_log │ │ │ │ 26816: 006153c1 34 FUNC GLOBAL DEFAULT 12 helper_rinth_exact │ │ │ │ 26817: 010a92cc 40 OBJECT GLOBAL DEFAULT 21 ide_portio2_list │ │ │ │ 26818: 004495f9 34 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_add_sup_pgsize │ │ │ │ 26819: 01303618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUIT_DSTATE │ │ │ │ 26820: 0055d5b5 1352 FUNC GLOBAL DEFAULT 12 qmp_migrate │ │ │ ├── readelf --wide --dynamic {} │ │ │ │ @@ -25,15 +25,15 @@ │ │ │ │ 0x00000001 (NEEDED) Shared library: [libaio.so.1t64] │ │ │ │ 0x00000001 (NEEDED) Shared library: [liburing.so.2] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libgmodule-2.0.so.0] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libm.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libc.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [ld-linux-armhf.so.3] │ │ │ │ 0x0000000c (INIT) 0x28b21c │ │ │ │ - 0x0000000d (FINI) 0x8a8688 │ │ │ │ + 0x0000000d (FINI) 0x8a869c │ │ │ │ 0x00000019 (INIT_ARRAY) 0xa99958 │ │ │ │ 0x0000001b (INIT_ARRAYSZ) 3428 (bytes) │ │ │ │ 0x0000001a (FINI_ARRAY) 0xa9a6bc │ │ │ │ 0x0000001c (FINI_ARRAYSZ) 4 (bytes) │ │ │ │ 0x6ffffef5 (GNU_HASH) 0x1d4 │ │ │ │ 0x00000005 (STRTAB) 0x9a278 │ │ │ │ 0x00000006 (SYMTAB) 0x31608 │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 873c3bb87754eaa93ce2d7e9fe419a3133fbcff6 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 3cd7df30a6e0be6b73cbe209b489f8862f16d5bc │ │ │ │ │ │ │ │ Displaying notes found in: .note.ABI-tag │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000010 NT_GNU_ABI_TAG (ABI version tag) OS: Linux, ABI: 3.2.0 │ │ │ ├── strings --all --bytes=8 {} │ │ │ │ @@ -29344,15 +29344,15 @@ │ │ │ │ IzDM#0FyD │ │ │ │ (FHJIIzD │ │ │ │ FTJTI{D|D │ │ │ │ ;AG&MS&&&&&&&&&&&&&&&&&&&&&&&&bh&&n │ │ │ │ 2I2HyDxD │ │ │ │ LM# J!I|DzD │ │ │ │ 0}D(N|D(I"F~D │ │ │ │ -010101018 │ │ │ │ +01010101P │ │ │ │ I HyDxD$1 │ │ │ │ F84zDyDO │ │ │ │ IzDM#0FyDp4 │ │ │ │ ,I-JyDzD │ │ │ │ UXgjmpad.[^JK}D │ │ │ │ rCLDI{D|D │ │ │ │ K J I{DzD │ │ │ │ H+F5"xD │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.text {} │ │ │ │ @@ -9,3496 +9,3496 @@ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d214c │ │ │ │ adcsvc pc, fp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ed10 │ │ │ │ - rsbseq r6, r2, r8, ror #20 │ │ │ │ - rsbeq sl, r1, r6, lsr #14 │ │ │ │ - rsbeq sl, r1, ip, lsr r7 │ │ │ │ + rsbseq r6, r2, r0, lsl #21 │ │ │ │ + rsbeq sl, r1, lr, lsr r7 │ │ │ │ + rsbeq sl, r1, r4, asr r7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5394 <__bss_end__@@Base+0xfdae1510> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39217c │ │ │ │ stmdbmi r4, {r2, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [r8], #1012 @ 0x3f4 │ │ │ │ - ldrsbteq r7, [r2], #-86 @ 0xffffffaa │ │ │ │ - rsbeq fp, r1, r0, lsr r5 │ │ │ │ - rsbeq fp, r1, sl, asr #10 │ │ │ │ + rsbseq r7, r2, lr, ror #11 │ │ │ │ + rsbeq fp, r1, r8, asr #10 │ │ │ │ + rsbeq fp, r1, r2, ror #10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede53c0 <__bss_end__@@Base+0xfdae153c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3921a8 │ │ │ │ stmdbmi r4, {r0, r3, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stcl 7, cr15, [r2], #1012 @ 0x3f4 │ │ │ │ - ldrsbteq r7, [r2], #-106 @ 0xffffff96 │ │ │ │ - rsbeq fp, r1, r4, lsl r8 │ │ │ │ - rsbeq fp, r1, r2, lsr #16 │ │ │ │ + ldrshteq r7, [r2], #-98 @ 0xffffff9e │ │ │ │ + rsbeq fp, r1, ip, lsr #16 │ │ │ │ + rsbeq fp, r1, sl, lsr r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede53ec <__bss_end__@@Base+0xfdae1568> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3921d4 │ │ │ │ stmdbmi r4, {r0, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stcl 7, cr15, [ip], {253} @ 0xfd │ │ │ │ - rsbseq r9, r2, r6, lsr #3 │ │ │ │ - rsbeq ip, r1, ip, lsr r3 │ │ │ │ - rsbeq ip, r1, lr, asr #6 │ │ │ │ + ldrhteq r9, [r2], #-30 @ 0xffffffe2 │ │ │ │ + rsbeq ip, r1, r4, asr r3 │ │ │ │ + rsbeq ip, r1, r6, ror #6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5418 <__bss_end__@@Base+0xfdae1594> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2200 │ │ │ │ stmdbmi r5, {r1, r3, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ecb6 │ │ │ │ - rsbseq r7, r6, r6, ror #5 │ │ │ │ - rsbeq lr, r1, ip, asr #24 │ │ │ │ - rsbeq lr, r1, r8, asr ip │ │ │ │ + ldrshteq r7, [r6], #-46 @ 0xffffffd2 │ │ │ │ + rsbeq lr, r1, r4, ror #24 │ │ │ │ + rsbeq lr, r1, r0, ror ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5448 <__bss_end__@@Base+0xfdae15c4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2230 │ │ │ │ stmdbmi r5, {r4, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ec9e │ │ │ │ - rsbseq r9, r6, sl, lsr r1 │ │ │ │ - mlseq r2, r4, r5, r2 │ │ │ │ - rsbeq r2, r2, r4, lsr #11 │ │ │ │ + rsbseq r9, r6, r2, asr r1 │ │ │ │ + rsbeq r2, r2, ip, lsr #11 │ │ │ │ + strhteq r2, [r2], #-92 @ 0xffffffa4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5478 <__bss_end__@@Base+0xfdae15f4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 392260 │ │ │ │ stmdbmi r4, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [r6], {253} @ 0xfd │ │ │ │ - @ instruction: 0x0076919a │ │ │ │ - rsbeq r2, r2, r4, lsl #15 │ │ │ │ - mlseq r2, sl, r7, r2 │ │ │ │ + ldrhteq r9, [r6], #-18 @ 0xffffffee │ │ │ │ + mlseq r2, ip, r7, r2 │ │ │ │ + strhteq r2, [r2], #-114 @ 0xffffff8e │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede54a4 <__bss_end__@@Base+0xfdae1620> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39228c │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [r0], #-1012 @ 0xfffffc0c │ │ │ │ - rsbseq r9, r6, r2, lsl #17 │ │ │ │ - rsbeq fp, r1, r8, asr #9 │ │ │ │ - rsbeq fp, r1, r2, ror #9 │ │ │ │ + @ instruction: 0x0076989a │ │ │ │ + rsbeq fp, r1, r0, ror #9 │ │ │ │ + strdeq fp, [r1], #-74 @ 0xffffffb6 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede54d0 <__bss_end__@@Base+0xfdae164c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d22b8 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ mrrc 7, 15, pc, r8, cr13 @ │ │ │ │ - rsbseq sl, r6, ip, lsl #19 │ │ │ │ - rsbeq r8, r2, r2, lsr #28 │ │ │ │ - rsbeq r8, r2, r6, lsr lr │ │ │ │ + rsbseq sl, r6, r4, lsr #19 │ │ │ │ + rsbeq r8, r2, sl, lsr lr │ │ │ │ + rsbeq r8, r2, lr, asr #28 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5500 <__bss_end__@@Base+0xfdae167c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d22e8 │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ mcrr 7, 15, pc, r0, cr13 @ │ │ │ │ - rsbseq sl, r6, ip, asr r9 │ │ │ │ - strdeq r8, [r2], #-210 @ 0xffffff2e @ │ │ │ │ - rsbeq r8, r2, r6, lsl #28 │ │ │ │ + rsbseq sl, r6, r4, ror r9 │ │ │ │ + rsbeq r8, r2, sl, lsl #28 │ │ │ │ + rsbeq r8, r2, lr, lsl lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5530 <__bss_end__@@Base+0xfdae16ac> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2318 │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ stc 7, cr15, [r8], #-1012 @ 0xfffffc0c │ │ │ │ - rsbseq fp, r6, r8, asr #20 │ │ │ │ - rsbeq r8, r2, r2, asr #27 │ │ │ │ - ldrdeq r8, [r2], #-214 @ 0xffffff2a @ │ │ │ │ + rsbseq fp, r6, r0, ror #20 │ │ │ │ + ldrdeq r8, [r2], #-218 @ 0xffffff26 @ │ │ │ │ + rsbeq r8, r2, lr, ror #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5560 <__bss_end__@@Base+0xfdae16dc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2348 │ │ │ │ eorcs pc, fp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ ldc 7, cr15, [r0], {253} @ 0xfd │ │ │ │ - rsbseq fp, r6, r8, lsl sl │ │ │ │ - mlseq r2, r2, sp, r8 │ │ │ │ - rsbeq fp, r2, sl, lsl #12 │ │ │ │ + rsbseq fp, r6, r0, lsr sl │ │ │ │ + rsbeq r8, r2, sl, lsr #27 │ │ │ │ + rsbeq fp, r2, r2, lsr #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5590 <__bss_end__@@Base+0xfdae170c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2378 │ │ │ │ sbcsvc pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ebfa │ │ │ │ - ldrhteq fp, [r6], #-244 @ 0xffffff0c │ │ │ │ - rsbeq ip, r2, lr, lsr #28 │ │ │ │ - rsbeq ip, r2, r0, asr #28 │ │ │ │ + rsbseq fp, r6, ip, asr #31 │ │ │ │ + rsbeq ip, r2, r6, asr #28 │ │ │ │ + rsbeq ip, r2, r8, asr lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede55c0 <__bss_end__@@Base+0xfdae173c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3923a8 │ │ │ │ stmdbmi r4, {r2, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl ffb4c3cc <__bss_end__@@Base+0xfe848548> │ │ │ │ - rsbseq ip, r6, sl, ror #3 │ │ │ │ - rsbeq sp, r2, r0, lsl #8 │ │ │ │ - rsbeq sp, r2, lr, lsl #8 │ │ │ │ + rsbseq ip, r6, r2, lsl #4 │ │ │ │ + rsbeq sp, r2, r8, lsl r4 │ │ │ │ + rsbeq sp, r2, r6, lsr #8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede55ec <__bss_end__@@Base+0xfdae1768> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d23d4 │ │ │ │ eorcs pc, sp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-980 @ 0xfffffc2c │ │ │ │ bl ff54c3fc <__bss_end__@@Base+0xfe248578> │ │ │ │ - ldrhteq ip, [r6], #-124 @ 0xffffff84 │ │ │ │ - mlseq r3, lr, r8, r0 │ │ │ │ - strdeq r0, [r3], #-194 @ 0xffffff3e @ │ │ │ │ + ldrsbteq ip, [r6], #-116 @ 0xffffff8c │ │ │ │ + strhteq r0, [r3], #-134 @ 0xffffff7a │ │ │ │ + rsbeq r0, r3, sl, lsl #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede561c <__bss_end__@@Base+0xfdae1798> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 392404 │ │ │ │ stmdbmi r4, {r0, r2, r3, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl fefcc428 <__bss_end__@@Base+0xfdcc85a4> │ │ │ │ - ldrhteq ip, [r6], #-154 @ 0xffffff66 │ │ │ │ - strhteq r1, [r3], #-68 @ 0xffffffbc │ │ │ │ - ldrdeq r1, [r3], #-70 @ 0xffffffba @ │ │ │ │ + ldrsbteq ip, [r6], #-146 @ 0xffffff6e │ │ │ │ + rsbeq r1, r3, ip, asr #9 │ │ │ │ + rsbeq r1, r3, lr, ror #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5648 <__bss_end__@@Base+0xfdae17c4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2430 │ │ │ │ stmdbmi r5, {r0, r1, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000eb9e │ │ │ │ - @ instruction: 0x0076cd92 │ │ │ │ - rsbeq r0, r3, ip, asr #22 │ │ │ │ - rsbeq r0, r3, r0, ror #22 │ │ │ │ + rsbseq ip, r6, sl, lsr #27 │ │ │ │ + rsbeq r0, r3, r4, ror #22 │ │ │ │ + rsbeq r0, r3, r8, ror fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5678 <__bss_end__@@Base+0xfdae17f4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2460 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-840 @ 0xfffffcb8 │ │ │ │ bl fe3cc488 <__bss_end__@@Base+0xfd0c8604> │ │ │ │ - @ instruction: 0x0076ce9c │ │ │ │ - rsbeq r8, r2, sl, ror ip │ │ │ │ - rsbeq r8, r2, lr, lsl #25 │ │ │ │ + ldrhteq ip, [r6], #-228 @ 0xffffff1c │ │ │ │ + mlseq r2, r2, ip, r8 │ │ │ │ + rsbeq r8, r2, r6, lsr #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede56a8 <__bss_end__@@Base+0xfdae1824> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2490 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-812 @ 0xfffffcd4 │ │ │ │ bl 1dcc4b8 <__bss_end__@@Base+0xac8634> │ │ │ │ - rsbseq sp, r6, ip, lsl r7 │ │ │ │ - rsbeq r8, r2, sl, asr #24 │ │ │ │ - rsbeq r8, r2, lr, asr ip │ │ │ │ + rsbseq sp, r6, r4, lsr r7 │ │ │ │ + rsbeq r8, r2, r2, ror #24 │ │ │ │ + rsbeq r8, r2, r6, ror ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede56d8 <__bss_end__@@Base+0xfdae1854> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d24c0 │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-824 @ 0xfffffcc8 │ │ │ │ bl 17cc4e8 <__bss_end__@@Base+0x4c8664> │ │ │ │ - rsbseq sp, r6, ip, ror #13 │ │ │ │ - rsbeq r8, r2, sl, lsl ip │ │ │ │ - rsbeq r8, r2, lr, lsr #24 │ │ │ │ + rsbseq sp, r6, r4, lsl #14 │ │ │ │ + rsbeq r8, r2, r2, lsr ip │ │ │ │ + rsbeq r8, r2, r6, asr #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5708 <__bss_end__@@Base+0xfdae1884> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d24f0 │ │ │ │ eorscs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-836 @ 0xfffffcbc │ │ │ │ bl 11cc518 │ │ │ │ - ldrhteq sp, [r6], #-108 @ 0xffffff94 │ │ │ │ - rsbeq r8, r2, sl, ror #23 │ │ │ │ - rsbeq ip, r2, lr, ror pc │ │ │ │ + ldrsbteq sp, [r6], #-100 @ 0xffffff9c │ │ │ │ + rsbeq r8, r2, r2, lsl #24 │ │ │ │ + mlseq r2, r6, pc, ip @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5738 <__bss_end__@@Base+0xfdae18b4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2520 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-800 @ 0xfffffce0 │ │ │ │ bl bcc548 │ │ │ │ - rsbseq sp, r6, r0, asr #21 │ │ │ │ - strhteq r8, [r2], #-186 @ 0xffffff46 │ │ │ │ - rsbeq r8, r2, lr, asr #23 │ │ │ │ + ldrsbteq sp, [r6], #-168 @ 0xffffff58 │ │ │ │ + ldrdeq r8, [r2], #-178 @ 0xffffff4e @ │ │ │ │ + rsbeq r8, r2, r6, ror #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5768 <__bss_end__@@Base+0xfdae18e4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2550 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ bl 5cc578 │ │ │ │ - ldrsbteq sp, [r6], #-176 @ 0xffffff50 │ │ │ │ - rsbeq r8, r2, sl, lsl #23 │ │ │ │ - mlseq r2, lr, fp, r8 │ │ │ │ + rsbseq sp, r6, r8, ror #23 │ │ │ │ + rsbeq r8, r2, r2, lsr #23 │ │ │ │ + strhteq r8, [r2], #-182 @ 0xffffff4a │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5798 <__bss_end__@@Base+0xfdae1914> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2580 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ b fffcc5a8 <__bss_end__@@Base+0xfecc8724> │ │ │ │ - rsbseq sp, r6, r8, asr #24 │ │ │ │ - rsbeq r8, r2, sl, asr fp │ │ │ │ - rsbeq r8, r2, lr, ror #22 │ │ │ │ + rsbseq sp, r6, r0, ror #24 │ │ │ │ + rsbeq r8, r2, r2, ror fp │ │ │ │ + rsbeq r8, r2, r6, lsl #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede57c8 <__bss_end__@@Base+0xfdae1944> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d25b0 │ │ │ │ eorscs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ b ff9cc5d8 <__bss_end__@@Base+0xfe6c8754> │ │ │ │ - rsbseq sp, r6, r8, lsl ip │ │ │ │ - rsbeq r8, r2, sl, lsr #22 │ │ │ │ - strhteq ip, [r2], #-238 @ 0xffffff12 │ │ │ │ + rsbseq sp, r6, r0, lsr ip │ │ │ │ + rsbeq r8, r2, r2, asr #22 │ │ │ │ + ldrdeq ip, [r2], #-230 @ 0xffffff1a @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede57f8 <__bss_end__@@Base+0xfdae1974> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d25e0 │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-808 @ 0xfffffcd8 │ │ │ │ b ff3cc608 <__bss_end__@@Base+0xfe0c8784> │ │ │ │ - rsbseq sp, r6, r8, ror #23 │ │ │ │ - strdeq r8, [r2], #-170 @ 0xffffff56 @ │ │ │ │ - rsbeq r8, r2, lr, lsl #22 │ │ │ │ + rsbseq sp, r6, r0, lsl #24 │ │ │ │ + rsbeq r8, r2, r2, lsl fp │ │ │ │ + rsbeq r8, r2, r6, lsr #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5828 <__bss_end__@@Base+0xfdae19a4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2610 │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-832 @ 0xfffffcc0 │ │ │ │ b fedcc638 <__bss_end__@@Base+0xfdac87b4> │ │ │ │ - rsbseq sp, r6, r0, lsr ip │ │ │ │ - rsbeq r8, r2, sl, asr #21 │ │ │ │ - ldrdeq r8, [r2], #-174 @ 0xffffff52 @ │ │ │ │ + rsbseq sp, r6, r8, asr #24 │ │ │ │ + rsbeq r8, r2, r2, ror #21 │ │ │ │ + strdeq r8, [r2], #-166 @ 0xffffff5a @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5858 <__bss_end__@@Base+0xfdae19d4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2640 │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ b fe7cc668 <__bss_end__@@Base+0xfd4c87e4> │ │ │ │ - rsbseq sp, r6, r0, asr #25 │ │ │ │ - mlseq r2, sl, sl, r8 │ │ │ │ - rsbeq r8, r2, lr, lsr #21 │ │ │ │ + ldrsbteq sp, [r6], #-200 @ 0xffffff38 │ │ │ │ + strhteq r8, [r2], #-162 @ 0xffffff5e │ │ │ │ + rsbeq r8, r2, r6, asr #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5888 <__bss_end__@@Base+0xfdae1a04> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2670 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ b 21cc698 <__bss_end__@@Base+0xec8814> │ │ │ │ - @ instruction: 0x0076dc90 │ │ │ │ - rsbeq r8, r2, sl, ror #20 │ │ │ │ - rsbeq r8, r2, lr, ror sl │ │ │ │ + rsbseq sp, r6, r8, lsr #25 │ │ │ │ + rsbeq r8, r2, r2, lsl #21 │ │ │ │ + mlseq r2, r6, sl, r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede58b8 <__bss_end__@@Base+0xfdae1a34> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d26a0 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-824 @ 0xfffffcc8 │ │ │ │ b 1bcc6c8 <__bss_end__@@Base+0x8c8844> │ │ │ │ - rsbseq sp, r6, r8, lsl lr │ │ │ │ - rsbeq r8, r2, sl, lsr sl │ │ │ │ - rsbeq r8, r2, lr, asr #20 │ │ │ │ + rsbseq sp, r6, r0, lsr lr │ │ │ │ + rsbeq r8, r2, r2, asr sl │ │ │ │ + rsbeq r8, r2, r6, ror #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede58e8 <__bss_end__@@Base+0xfdae1a64> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 4126d0 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ bicmi pc, r4, #805306368 @ 0x30000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ea4c │ │ │ │ - rsbseq sp, r6, r4, lsl #29 │ │ │ │ - rsbeq r8, r2, sl, lsl #20 │ │ │ │ - rsbeq r8, r2, ip, lsl sl │ │ │ │ + @ instruction: 0x0076de9c │ │ │ │ + rsbeq r8, r2, r2, lsr #20 │ │ │ │ + rsbeq r8, r2, r4, lsr sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede591c <__bss_end__@@Base+0xfdae1a98> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 412704 │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ orrsvs pc, sl, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ea32 │ │ │ │ - rsbseq sp, r6, r0, asr lr │ │ │ │ - ldrdeq r8, [r2], #-150 @ 0xffffff6a @ │ │ │ │ - rsbeq r8, r2, r8, ror #19 │ │ │ │ + rsbseq sp, r6, r8, ror #28 │ │ │ │ + rsbeq r8, r2, lr, ror #19 │ │ │ │ + rsbeq r8, r2, r0, lsl #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5950 <__bss_end__@@Base+0xfdae1acc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2738 │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-800 @ 0xfffffce0 │ │ │ │ - b 8cc760 <_IO_stdin_used@@Base+0x240d0> │ │ │ │ - rsbseq pc, r6, r4, lsr #21 │ │ │ │ - rsbeq r8, r2, r2, lsr #19 │ │ │ │ - strhteq r8, [r2], #-150 @ 0xffffff6a │ │ │ │ + b 8cc760 <_IO_stdin_used@@Base+0x240b8> │ │ │ │ + ldrhteq pc, [r6], #-172 @ 0xffffff54 @ │ │ │ │ + strhteq r8, [r2], #-154 @ 0xffffff66 │ │ │ │ + rsbeq r8, r2, lr, asr #19 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5980 <__bss_end__@@Base+0xfdae1afc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2768 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-872 @ 0xfffffc98 │ │ │ │ b 2cc790 │ │ │ │ - rsbseq pc, r6, r0, asr #26 │ │ │ │ - rsbeq r8, r2, r2, ror r9 │ │ │ │ - rsbeq r8, r2, r6, lsl #19 │ │ │ │ + rsbseq pc, r6, r8, asr sp @ │ │ │ │ + rsbeq r8, r2, sl, lsl #19 │ │ │ │ + mlseq r2, lr, r9, r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede59b0 <__bss_end__@@Base+0xfdae1b2c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2798 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e9ea │ │ │ │ - @ instruction: 0x0076fd9c │ │ │ │ - rsbeq r8, r2, r2, asr #18 │ │ │ │ - rsbeq r8, r2, r8, asr r9 │ │ │ │ + ldrhteq pc, [r6], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq r8, r2, sl, asr r9 │ │ │ │ + rsbeq r8, r2, r0, ror r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede59e0 <__bss_end__@@Base+0xfdae1b5c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d27c8 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e9d2 │ │ │ │ - @ instruction: 0x0076ff98 │ │ │ │ - rsbeq r8, r2, r2, lsl r9 │ │ │ │ - rsbeq r8, r2, r8, lsr #18 │ │ │ │ + ldrhteq pc, [r6], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq r8, r2, sl, lsr #18 │ │ │ │ + rsbeq r8, r2, r0, asr #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5a10 <__bss_end__@@Base+0xfdae1b8c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d27f8 │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-780 @ 0xfffffcf4 │ │ │ │ ldmib r8!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq pc, r6, r8, ror #30 │ │ │ │ - rsbeq r8, r2, r2, ror #17 │ │ │ │ - strdeq r8, [r2], #-134 @ 0xffffff7a @ │ │ │ │ + rsbseq pc, r6, r0, lsl #31 │ │ │ │ + strdeq r8, [r2], #-138 @ 0xffffff76 @ │ │ │ │ + rsbeq r8, r2, lr, lsl #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5a40 <__bss_end__@@Base+0xfdae1bbc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2828 │ │ │ │ adccs pc, r3, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-848 @ 0xfffffcb0 │ │ │ │ stmib r0!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq r0, r7, r4, rrx │ │ │ │ - strhteq r8, [r2], #-130 @ 0xffffff7e │ │ │ │ - rsbeq ip, r2, r6, asr #24 │ │ │ │ + rsbseq r0, r7, ip, ror r0 │ │ │ │ + rsbeq r8, r2, sl, asr #17 │ │ │ │ + rsbeq ip, r2, lr, asr ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5a70 <__bss_end__@@Base+0xfdae1bec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 392858 │ │ │ │ stmdbmi r4, {r0, r1, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stmib sl, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq r0, r7, lr, lsl #14 │ │ │ │ - rsbeq r0, r3, r4, lsr #14 │ │ │ │ - rsbeq r0, r3, sl, lsr r7 │ │ │ │ + rsbseq r0, r7, r6, lsr #14 │ │ │ │ + rsbeq r0, r3, ip, lsr r7 │ │ │ │ + rsbeq r0, r3, r2, asr r7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5a9c <__bss_end__@@Base+0xfdae1c18> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2884 │ │ │ │ stmdbmi r5, {r1, r2, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e974 │ │ │ │ - rsbseq r0, r7, r2, ror #13 │ │ │ │ - strdeq r0, [r3], #-104 @ 0xffffff98 @ │ │ │ │ - rsbeq r0, r3, r8, asr #14 │ │ │ │ + ldrshteq r0, [r7], #-106 @ 0xffffff96 │ │ │ │ + rsbeq r0, r3, r0, lsl r7 │ │ │ │ + rsbeq r0, r3, r0, ror #14 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5acc <__bss_end__@@Base+0xfdae1c48> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d28b4 │ │ │ │ stmdbmi r5, {r0, r1, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e95c │ │ │ │ - ldrhteq r0, [r7], #-98 @ 0xffffff9e │ │ │ │ - rsbeq r0, r3, r8, asr #13 │ │ │ │ - rsbeq r0, r3, r8, lsl r7 │ │ │ │ + rsbseq r0, r7, sl, asr #13 │ │ │ │ + rsbeq r0, r3, r0, ror #13 │ │ │ │ + rsbeq r0, r3, r0, lsr r7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5afc <__bss_end__@@Base+0xfdae1c78> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d28e4 │ │ │ │ stmdbmi r5, {r0, r1, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e944 │ │ │ │ - ldrsbteq r0, [r7], #-154 @ 0xffffff66 │ │ │ │ - mlseq r3, r8, r6, r0 │ │ │ │ - rsbeq r0, r3, ip, lsr #13 │ │ │ │ + ldrshteq r0, [r7], #-146 @ 0xffffff6e │ │ │ │ + strhteq r0, [r3], #-96 @ 0xffffffa0 │ │ │ │ + rsbeq r0, r3, r4, asr #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5b2c <__bss_end__@@Base+0xfdae1ca8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2914 │ │ │ │ andspl pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-892 @ 0xfffffc84 │ │ │ │ stmdb sl!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq r0, r7, r8, lsr #19 │ │ │ │ - rsbeq lr, r3, r6, ror #13 │ │ │ │ - rsbeq lr, r3, sl, asr #14 │ │ │ │ + rsbseq r0, r7, r0, asr #19 │ │ │ │ + strdeq lr, [r3], #-110 @ 0xffffff92 @ │ │ │ │ + rsbeq lr, r3, r2, ror #14 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5b5c <__bss_end__@@Base+0xfdae1cd8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2944 │ │ │ │ stmdbmi r5, {r0, r3, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e914 │ │ │ │ - rsbseq r0, r7, r6, ror #28 │ │ │ │ - rsbeq pc, r3, r0, lsl #10 │ │ │ │ - mlseq r3, r0, r5, pc @ │ │ │ │ + rsbseq r0, r7, lr, ror lr │ │ │ │ + rsbeq pc, r3, r8, lsl r5 @ │ │ │ │ + rsbeq pc, r3, r8, lsr #11 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5b8c <__bss_end__@@Base+0xfdae1d08> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2974 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-860 @ 0xfffffca4 │ │ │ │ ldm sl!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - ldrsbteq r1, [r7], #-76 @ 0xffffffb4 │ │ │ │ - rsbeq r8, r2, r6, ror #14 │ │ │ │ - rsbeq r8, r2, sl, ror r7 │ │ │ │ + ldrshteq r1, [r7], #-68 @ 0xffffffbc │ │ │ │ + rsbeq r8, r2, lr, ror r7 │ │ │ │ + mlseq r2, r2, r7, r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5bbc <__bss_end__@@Base+0xfdae1d38> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d29a4 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ stmia r2!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq r5, r7, ip, ror #27 │ │ │ │ - rsbeq r8, r2, r6, lsr r7 │ │ │ │ - rsbeq r8, r2, sl, asr #14 │ │ │ │ + rsbseq r5, r7, r4, lsl #28 │ │ │ │ + rsbeq r8, r2, lr, asr #14 │ │ │ │ + rsbeq r8, r2, r2, ror #14 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5bec <__bss_end__@@Base+0xfdae1d68> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d29d4 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-844 @ 0xfffffcb4 │ │ │ │ stmia sl, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq r7, r7, r8, asr #4 │ │ │ │ - rsbeq r8, r2, r6, lsl #14 │ │ │ │ - rsbeq r8, r2, sl, lsl r7 │ │ │ │ + rsbseq r7, r7, r0, ror #4 │ │ │ │ + rsbeq r8, r2, lr, lsl r7 │ │ │ │ + rsbeq r8, r2, r2, lsr r7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5c1c <__bss_end__@@Base+0xfdae1d98> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2a04 │ │ │ │ stmdbmi r5, {r0, r1, r3, r4, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e8b4 │ │ │ │ - @ instruction: 0x0077739a │ │ │ │ - rsbeq r3, r4, r0, asr #16 │ │ │ │ - rsbeq r3, r4, r4, asr r8 │ │ │ │ + ldrhteq r7, [r7], #-50 @ 0xffffffce │ │ │ │ + rsbeq r3, r4, r8, asr r8 │ │ │ │ + rsbeq r3, r4, ip, ror #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5c4c <__bss_end__@@Base+0xfdae1dc8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2a34 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ ldm sl, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq r7, r7, r0, lsr #17 │ │ │ │ - rsbeq r8, r2, r6, lsr #13 │ │ │ │ - strhteq r8, [r2], #-106 @ 0xffffff96 │ │ │ │ + ldrhteq r7, [r7], #-136 @ 0xffffff78 │ │ │ │ + strhteq r8, [r2], #-110 @ 0xffffff92 │ │ │ │ + ldrdeq r8, [r2], #-98 @ 0xffffff9e @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5c7c <__bss_end__@@Base+0xfdae1df8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2a64 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ stm r2, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - ldrshteq r7, [r7], #-148 @ 0xffffff6c │ │ │ │ - rsbeq r8, r2, r6, ror r6 │ │ │ │ - rsbeq r8, r2, sl, lsl #13 │ │ │ │ + rsbseq r7, r7, ip, lsl #20 │ │ │ │ + rsbeq r8, r2, lr, lsl #13 │ │ │ │ + rsbeq r8, r2, r2, lsr #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5cac <__bss_end__@@Base+0xfdae1e28> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2a94 │ │ │ │ rsbne pc, r7, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-812 @ 0xfffffcd4 │ │ │ │ stmda sl!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq r7, r7, r4, ror ip │ │ │ │ - ldrdeq r5, [r4], #-190 @ 0xffffff42 @ │ │ │ │ - rsbeq r5, r4, lr, ror #23 │ │ │ │ + rsbseq r7, r7, ip, lsl #25 │ │ │ │ + strdeq r5, [r4], #-182 @ 0xffffff4a @ │ │ │ │ + rsbeq r5, r4, r6, lsl #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5cdc <__bss_end__@@Base+0xfdae1e58> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2ac4 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ ldmda r2, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq r7, r7, ip, lsl lr │ │ │ │ - rsbeq r8, r2, r6, lsl r6 │ │ │ │ - rsbeq r8, r2, sl, lsr #12 │ │ │ │ + rsbseq r7, r7, r4, lsr lr │ │ │ │ + rsbeq r8, r2, lr, lsr #12 │ │ │ │ + rsbeq r8, r2, r2, asr #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5d0c <__bss_end__@@Base+0xfdae1e88> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2af4 │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ ldmda sl!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq r7, r7, ip, ror #27 │ │ │ │ - rsbeq r8, r2, r6, ror #11 │ │ │ │ - strdeq r8, [r2], #-90 @ 0xffffffa6 @ │ │ │ │ + rsbseq r7, r7, r4, lsl #28 │ │ │ │ + strdeq r8, [r2], #-94 @ 0xffffffa2 @ │ │ │ │ + rsbeq r8, r2, r2, lsl r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5d3c <__bss_end__@@Base+0xfdae1eb8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2b24 │ │ │ │ subsne pc, r7, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ stmda r2!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq ip, r7, r8, ror #18 │ │ │ │ - rsbeq r8, r4, sl, lsr #31 │ │ │ │ - rsbeq r8, r4, r6, asr #31 │ │ │ │ + rsbseq ip, r7, r0, lsl #19 │ │ │ │ + rsbeq r8, r4, r2, asr #31 │ │ │ │ + ldrdeq r8, [r4], #-254 @ 0xffffff02 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5d6c <__bss_end__@@Base+0xfdae1ee8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2b54 │ │ │ │ rsbne pc, r7, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-820 @ 0xfffffccc │ │ │ │ stmda sl, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq ip, r7, r8, lsr r9 │ │ │ │ - rsbeq r8, r4, sl, ror pc │ │ │ │ - mlseq r4, r6, pc, r8 @ │ │ │ │ + rsbseq ip, r7, r0, asr r9 │ │ │ │ + mlseq r4, r2, pc, r8 @ │ │ │ │ + rsbeq r8, r4, lr, lsr #31 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5d9c <__bss_end__@@Base+0xfdae1f18> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2b84 │ │ │ │ adcvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-900 @ 0xfffffc7c │ │ │ │ svc 0x00f2f7fc │ │ │ │ - rsbseq ip, r7, r8, lsl #18 │ │ │ │ - rsbeq r8, r4, sl, asr #30 │ │ │ │ - rsbeq r8, r4, r6, lsl #31 │ │ │ │ + rsbseq ip, r7, r0, lsr #18 │ │ │ │ + rsbeq r8, r4, r2, ror #30 │ │ │ │ + mlseq r4, lr, pc, r8 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5dcc <__bss_end__@@Base+0xfdae1f48> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2bb4 │ │ │ │ andeq pc, r1, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-980 @ 0xfffffc2c │ │ │ │ svc 0x00daf7fc │ │ │ │ - ldrsbteq ip, [r7], #-136 @ 0xffffff78 │ │ │ │ - rsbeq r8, r4, sl, lsl pc │ │ │ │ - strdeq r8, [r4], #-250 @ 0xffffff06 @ │ │ │ │ + ldrshteq ip, [r7], #-128 @ 0xffffff80 │ │ │ │ + rsbeq r8, r4, r2, lsr pc │ │ │ │ + rsbeq r9, r4, r2, lsl r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5dfc <__bss_end__@@Base+0xfdae1f78> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2be4 │ │ │ │ addsne pc, r1, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000efc4 │ │ │ │ - rsbseq sl, r8, r0, lsl #16 │ │ │ │ - rsbeq sl, r4, lr, lsr #8 │ │ │ │ - rsbseq r3, r1, r8, ror r4 │ │ │ │ + rsbseq sl, r8, r8, lsl r8 │ │ │ │ + rsbeq sl, r4, r6, asr #8 │ │ │ │ + @ instruction: 0x00713490 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5e2c <__bss_end__@@Base+0xfdae1fa8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2c14 │ │ │ │ rsbpl pc, r3, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000efac │ │ │ │ - rsbseq sl, r8, r4, lsr ip │ │ │ │ - rsbeq fp, r4, lr, ror #18 │ │ │ │ - rsbeq fp, r4, r4, lsl #19 │ │ │ │ + rsbseq sl, r8, ip, asr #24 │ │ │ │ + rsbeq fp, r4, r6, lsl #19 │ │ │ │ + mlseq r4, ip, r9, fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5e5c <__bss_end__@@Base+0xfdae1fd8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2c44 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ svc 0x0092f7fc │ │ │ │ - rsbseq r5, ip, r8, lsl #14 │ │ │ │ - mlseq r2, r6, r4, r8 │ │ │ │ - rsbeq r8, r2, sl, lsr #9 │ │ │ │ + rsbseq r5, ip, r0, lsr #14 │ │ │ │ + rsbeq r8, r2, lr, lsr #9 │ │ │ │ + rsbeq r8, r2, r2, asr #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5e8c <__bss_end__@@Base+0xfdae2008> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2c74 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ svc 0x007af7fc │ │ │ │ - rsbseq r5, ip, r0, asr #19 │ │ │ │ - rsbeq r8, r2, r6, ror #8 │ │ │ │ - rsbeq r8, r2, sl, ror r4 │ │ │ │ + ldrsbteq r5, [ip], #-152 @ 0xffffff68 │ │ │ │ + rsbeq r8, r2, lr, ror r4 │ │ │ │ + mlseq r2, r2, r4, r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5ebc <__bss_end__@@Base+0xfdae2038> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2ca4 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-944 @ 0xfffffc50 │ │ │ │ svc 0x0062f7fc │ │ │ │ - rsbseq r6, ip, r4, ror #27 │ │ │ │ - strdeq sp, [r2], #-42 @ 0xffffffd6 @ │ │ │ │ - rsbeq sp, r2, lr, lsl #6 │ │ │ │ + ldrshteq r6, [ip], #-220 @ 0xffffff24 │ │ │ │ + rsbeq sp, r2, r2, lsl r3 │ │ │ │ + rsbeq sp, r2, r6, lsr #6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5eec <__bss_end__@@Base+0xfdae2068> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2cd4 │ │ │ │ adcsvc pc, ip, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-960 @ 0xfffffc40 │ │ │ │ svc 0x004af7fc │ │ │ │ - ldrhteq r6, [ip], #-212 @ 0xffffff2c │ │ │ │ - rsbeq r2, r5, sl, lsr #14 │ │ │ │ - rsbeq r2, r5, r6, lsr r7 │ │ │ │ + rsbseq r6, ip, ip, asr #27 │ │ │ │ + rsbeq r2, r5, r2, asr #14 │ │ │ │ + rsbeq r2, r5, lr, asr #14 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5f1c <__bss_end__@@Base+0xfdae2098> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2d04 │ │ │ │ addne pc, fp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-980 @ 0xfffffc2c │ │ │ │ svc 0x0032f7fc │ │ │ │ - rsbseq r6, ip, r4, lsl #27 │ │ │ │ - strdeq r2, [r5], #-106 @ 0xffffff96 @ │ │ │ │ - rsbeq r2, r5, lr, lsl r7 │ │ │ │ + @ instruction: 0x007c6d9c │ │ │ │ + rsbeq r2, r5, r2, lsl r7 │ │ │ │ + rsbeq r2, r5, r6, lsr r7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5f4c <__bss_end__@@Base+0xfdae20c8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2d34 │ │ │ │ sbcvc pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-1000 @ 0xfffffc18 │ │ │ │ svc 0x001af7fc │ │ │ │ - rsbseq r6, ip, r4, asr sp │ │ │ │ - rsbeq r2, r5, sl, asr #13 │ │ │ │ - rsbeq r2, r5, sl, lsl #14 │ │ │ │ + rsbseq r6, ip, ip, ror #26 │ │ │ │ + rsbeq r2, r5, r2, ror #13 │ │ │ │ + rsbeq r2, r5, r2, lsr #14 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5f7c <__bss_end__@@Base+0xfdae20f8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 412d64 │ │ │ │ adcspl pc, r4, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ orrsvc pc, r6, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ef02 │ │ │ │ - rsbseq r6, ip, r4, lsr #26 │ │ │ │ - rsbeq r2, r5, r2, ror r2 │ │ │ │ - rsbeq r2, r5, r8, asr #14 │ │ │ │ + rsbseq r6, ip, ip, lsr sp │ │ │ │ + rsbeq r2, r5, sl, lsl #5 │ │ │ │ + rsbeq r2, r5, r0, ror #14 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5fb0 <__bss_end__@@Base+0xfdae212c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 412d98 │ │ │ │ sbcpl pc, r1, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ orrsvc pc, lr, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eee8 │ │ │ │ - ldrshteq r6, [ip], #-192 @ 0xffffff40 │ │ │ │ - rsbeq r2, r5, lr, lsr r2 │ │ │ │ - rsbeq r2, r5, r4, lsl r7 │ │ │ │ + rsbseq r6, ip, r8, lsl #26 │ │ │ │ + rsbeq r2, r5, r6, asr r2 │ │ │ │ + rsbeq r2, r5, ip, lsr #14 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5fe4 <__bss_end__@@Base+0xfdae2160> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 412dcc │ │ │ │ eormi pc, r6, #536870916 @ 0x20000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0x73a6f503 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eece │ │ │ │ - ldrhteq r6, [ip], #-204 @ 0xffffff34 │ │ │ │ - rsbeq r2, r5, sl, lsl #4 │ │ │ │ - rsbeq r2, r5, r0, lsl #14 │ │ │ │ + ldrsbteq r6, [ip], #-196 @ 0xffffff3c │ │ │ │ + rsbeq r2, r5, r2, lsr #4 │ │ │ │ + rsbeq r2, r5, r8, lsl r7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6018 <__bss_end__@@Base+0xfdae2194> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2e00 │ │ │ │ adcsvc pc, ip, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-836 @ 0xfffffcbc │ │ │ │ mrc 7, 5, APSR_nzcv, cr4, cr12, {7} │ │ │ │ - rsbseq r9, ip, r0, lsl #2 │ │ │ │ - strdeq r2, [r5], #-94 @ 0xffffffa2 @ │ │ │ │ - rsbeq r2, r5, sl, lsl #12 │ │ │ │ + rsbseq r9, ip, r8, lsl r1 │ │ │ │ + rsbeq r2, r5, r6, lsl r6 │ │ │ │ + rsbeq r2, r5, r2, lsr #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6048 <__bss_end__@@Base+0xfdae21c4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2e30 │ │ │ │ addne pc, fp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-856 @ 0xfffffca8 │ │ │ │ mrc 7, 4, APSR_nzcv, cr12, cr12, {7} │ │ │ │ - ldrsbteq r9, [ip], #-0 │ │ │ │ - rsbeq r2, r5, lr, asr #11 │ │ │ │ - strdeq r2, [r5], #-82 @ 0xffffffae @ │ │ │ │ + rsbseq r9, ip, r8, ror #1 │ │ │ │ + rsbeq r2, r5, r6, ror #11 │ │ │ │ + rsbeq r2, r5, sl, lsl #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6078 <__bss_end__@@Base+0xfdae21f4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2e60 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-928 @ 0xfffffc60 │ │ │ │ mcr 7, 4, pc, cr4, cr12, {7} @ │ │ │ │ - rsbseq r9, ip, ip, lsr r5 │ │ │ │ - rsbeq r8, r2, sl, ror r2 │ │ │ │ - rsbeq r8, r2, lr, lsl #5 │ │ │ │ + rsbseq r9, ip, r4, asr r5 │ │ │ │ + mlseq r2, r2, r2, r8 │ │ │ │ + rsbeq r8, r2, r6, lsr #5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede60a8 <__bss_end__@@Base+0xfdae2224> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2e90 │ │ │ │ stmdbmi r5, {r0, r1, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ee6e │ │ │ │ - @ instruction: 0x007c999a │ │ │ │ - rsbeq r0, r3, ip, ror #1 │ │ │ │ - rsbeq r0, r3, r0, lsl #2 │ │ │ │ + ldrhteq r9, [ip], #-146 @ 0xffffff6e │ │ │ │ + rsbeq r0, r3, r4, lsl #2 │ │ │ │ + rsbeq r0, r3, r8, lsl r1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede60d8 <__bss_end__@@Base+0xfdae2254> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2ec0 │ │ │ │ addscs pc, fp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-900 @ 0xfffffc7c │ │ │ │ mrc 7, 2, APSR_nzcv, cr4, cr12, {7} │ │ │ │ - rsbseq r9, ip, r8, ror #18 │ │ │ │ - rsbeq r8, r5, r6, lsl #13 │ │ │ │ - rsbeq r8, r5, r2, lsr r7 │ │ │ │ + rsbseq r9, ip, r0, lsl #19 │ │ │ │ + mlseq r5, lr, r6, r8 │ │ │ │ + rsbeq r8, r5, sl, asr #14 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6108 <__bss_end__@@Base+0xfdae2284> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2ef0 │ │ │ │ rsbsmi pc, r5, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-980 @ 0xfffffc2c │ │ │ │ mrc 7, 1, APSR_nzcv, cr12, cr12, {7} │ │ │ │ - rsbseq r9, ip, r8, lsr r9 │ │ │ │ - rsbeq r8, r5, r6, asr r6 │ │ │ │ - rsbeq r8, r5, sl, ror r7 │ │ │ │ + rsbseq r9, ip, r0, asr r9 │ │ │ │ + rsbeq r8, r5, lr, ror #12 │ │ │ │ + mlseq r5, r2, r7, r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6138 <__bss_end__@@Base+0xfdae22b4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2f20 │ │ │ │ subne pc, fp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ee26 │ │ │ │ - rsbseq r9, ip, r0, ror #30 │ │ │ │ - rsbeq sl, r5, r6, lsl #5 │ │ │ │ - mlseq r5, r4, r2, sl │ │ │ │ + rsbseq r9, ip, r8, ror pc │ │ │ │ + mlseq r5, lr, r2, sl │ │ │ │ + rsbeq sl, r5, ip, lsr #5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6168 <__bss_end__@@Base+0xfdae22e4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2f50 │ │ │ │ adccs pc, r3, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-916 @ 0xfffffc6c │ │ │ │ mcr 7, 0, pc, cr12, cr12, {7} @ │ │ │ │ - rsbseq sl, ip, ip, lsr sl │ │ │ │ - rsbeq r8, r2, sl, lsl #3 │ │ │ │ - rsbeq ip, r2, lr, lsl r5 │ │ │ │ + rsbseq sl, ip, r4, asr sl │ │ │ │ + rsbeq r8, r2, r2, lsr #3 │ │ │ │ + rsbeq ip, r2, r6, lsr r5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6198 <__bss_end__@@Base+0xfdae2314> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2f80 │ │ │ │ adcsvs pc, fp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-820 @ 0xfffffccc │ │ │ │ ldcl 7, cr15, [r4, #1008]! @ 0x3f0 │ │ │ │ - rsbseq fp, ip, ip, lsr #32 │ │ │ │ - strdeq fp, [r5], #-250 @ 0xffffff06 @ │ │ │ │ - rsbeq ip, r5, sl │ │ │ │ + rsbseq fp, ip, r4, asr #32 │ │ │ │ + rsbeq ip, r5, r2, lsl r0 │ │ │ │ + rsbeq ip, r5, r2, lsr #32 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede61c8 <__bss_end__@@Base+0xfdae2344> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2fb0 │ │ │ │ andne pc, sp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ ldcl 7, cr15, [ip, #1008] @ 0x3f0 │ │ │ │ - ldrsbteq fp, [ip], #-236 @ 0xffffff14 │ │ │ │ - rsbeq r2, r6, sl, lsl #31 │ │ │ │ - mlseq r6, r2, pc, r2 @ │ │ │ │ + ldrshteq fp, [ip], #-228 @ 0xffffff1c │ │ │ │ + rsbeq r2, r6, r2, lsr #31 │ │ │ │ + rsbeq r2, r6, sl, lsr #31 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede61f8 <__bss_end__@@Base+0xfdae2374> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2fe0 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ stcl 7, cr15, [r4, #1008] @ 0x3f0 │ │ │ │ - rsbseq sp, ip, ip, ror #13 │ │ │ │ - strdeq r8, [r2], #-10 @ │ │ │ │ - rsbeq r8, r2, lr, lsl #2 │ │ │ │ + rsbseq sp, ip, r4, lsl #14 │ │ │ │ + rsbeq r8, r2, r2, lsl r1 │ │ │ │ + rsbeq r8, r2, r6, lsr #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6228 <__bss_end__@@Base+0xfdae23a4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3010 │ │ │ │ sbcsvc pc, sl, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ stc 7, cr15, [ip, #1008]! @ 0x3f0 │ │ │ │ - rsbseq sp, ip, ip, lsr r9 │ │ │ │ - strhteq r7, [r6], #-234 @ 0xffffff16 │ │ │ │ - rsbeq r7, r6, lr, asr #29 │ │ │ │ + rsbseq sp, ip, r4, asr r9 │ │ │ │ + ldrdeq r7, [r6], #-226 @ 0xffffff1e @ │ │ │ │ + rsbeq r7, r6, r6, ror #29 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6258 <__bss_end__@@Base+0xfdae23d4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3040 │ │ │ │ adccs pc, r3, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ ldc 7, cr15, [r4, #1008] @ 0x3f0 │ │ │ │ - rsbseq sp, ip, r0, lsr #21 │ │ │ │ - mlseq r2, sl, r0, r8 │ │ │ │ - rsbeq ip, r2, lr, lsr #8 │ │ │ │ + ldrhteq sp, [ip], #-168 @ 0xffffff58 │ │ │ │ + strhteq r8, [r2], #-2 │ │ │ │ + rsbeq ip, r2, r6, asr #8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6288 <__bss_end__@@Base+0xfdae2404> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3070 │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-872 @ 0xfffffc98 │ │ │ │ ldcl 7, cr15, [ip, #-1008]! @ 0xfffffc10 │ │ │ │ - rsbseq sp, ip, r4, lsr ip │ │ │ │ - rsbeq r8, r2, sl, rrx │ │ │ │ - rsbeq r8, r2, lr, ror r0 │ │ │ │ + rsbseq sp, ip, ip, asr #24 │ │ │ │ + rsbeq r8, r2, r2, lsl #1 │ │ │ │ + mlseq r2, r6, r0, r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede62b8 <__bss_end__@@Base+0xfdae2434> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d30a0 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-884 @ 0xfffffc8c │ │ │ │ stcl 7, cr15, [r4, #-1008]! @ 0xfffffc10 │ │ │ │ - rsbseq sp, ip, r4, lsl #24 │ │ │ │ - rsbeq r8, r2, sl, lsr r0 │ │ │ │ - rsbeq r8, r2, lr, asr #32 │ │ │ │ + rsbseq sp, ip, ip, lsl ip │ │ │ │ + rsbeq r8, r2, r2, asr r0 │ │ │ │ + rsbeq r8, r2, r6, rrx │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede62e8 <__bss_end__@@Base+0xfdae2464> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3930d0 │ │ │ │ stmdbmi r4, {r1, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stcl 7, cr15, [lr, #-1008] @ 0xfffffc10 │ │ │ │ - ldrsbteq lr, [ip], #-94 @ 0xffffffa2 │ │ │ │ - rsbeq sl, r6, r8, lsl r4 │ │ │ │ - rsbeq sl, r6, lr, lsr #8 │ │ │ │ + ldrshteq lr, [ip], #-86 @ 0xffffffaa │ │ │ │ + rsbeq sl, r6, r0, lsr r4 │ │ │ │ + rsbeq sl, r6, r6, asr #8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6314 <__bss_end__@@Base+0xfdae2490> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d30fc │ │ │ │ stmdbmi r5, {r1, r2, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ed38 │ │ │ │ - rsbseq lr, ip, r6, ror r6 │ │ │ │ - rsbeq sl, r6, r8, lsr #18 │ │ │ │ - rsbeq sl, r6, r0, ror r9 │ │ │ │ + rsbseq lr, ip, lr, lsl #13 │ │ │ │ + rsbeq sl, r6, r0, asr #18 │ │ │ │ + rsbeq sl, r6, r8, lsl #19 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6344 <__bss_end__@@Base+0xfdae24c0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d312c │ │ │ │ andscc pc, pc, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ ldc 7, cr15, [lr, #-1008] @ 0xfffffc10 │ │ │ │ - rsbseq pc, ip, r0, ror #25 │ │ │ │ - rsbeq r2, r7, r2, ror #6 │ │ │ │ - rsbeq r2, r7, r2, ror r3 │ │ │ │ + ldrshteq pc, [ip], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq r2, r7, sl, ror r3 │ │ │ │ + rsbeq r2, r7, sl, lsl #7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6374 <__bss_end__@@Base+0xfdae24f0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39315c │ │ │ │ stmdbmi r4, {r1, r2, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [r8, #-1008] @ 0xfffffc10 │ │ │ │ - rsbseq r0, sp, r6, ror r3 │ │ │ │ - strdeq r4, [r7], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbeq r4, r7, sl, lsl #10 │ │ │ │ + rsbseq r0, sp, lr, lsl #7 │ │ │ │ + rsbeq r4, r7, r8, lsl #10 │ │ │ │ + rsbeq r4, r7, r2, lsr #10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede63a0 <__bss_end__@@Base+0xfdae251c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 393188 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [r2], #1008 @ 0x3f0 │ │ │ │ - rsbseq r0, sp, r6, lsr fp │ │ │ │ - rsbeq sl, r1, ip, asr #11 │ │ │ │ - rsbeq sl, r1, r6, ror #11 │ │ │ │ + rsbseq r0, sp, lr, asr #22 │ │ │ │ + rsbeq sl, r1, r4, ror #11 │ │ │ │ + strdeq sl, [r1], #-94 @ 0xffffffa2 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede63cc <__bss_end__@@Base+0xfdae2548> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d31b4 │ │ │ │ rscvc pc, sp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-928 @ 0xfffffc60 │ │ │ │ ldcl 7, cr15, [sl], {252} @ 0xfc │ │ │ │ - rsbseq r0, sp, r4, asr lr │ │ │ │ - rsbeq r7, r2, sl, ror r5 │ │ │ │ - rsbeq r6, r7, r2, lsr r6 │ │ │ │ + rsbseq r0, sp, ip, ror #28 │ │ │ │ + mlseq r2, r2, r5, r7 │ │ │ │ + rsbeq r6, r7, sl, asr #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede63fc <__bss_end__@@Base+0xfdae2578> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d31e4 │ │ │ │ addcc pc, sp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-976 @ 0xfffffc30 │ │ │ │ stcl 7, cr15, [r2], {252} @ 0xfc │ │ │ │ - rsbseq r0, sp, r4, lsr #28 │ │ │ │ - rsbeq r6, r7, r6, ror #11 │ │ │ │ - rsbeq r1, r2, sl, lsr #14 │ │ │ │ + rsbseq r0, sp, ip, lsr lr │ │ │ │ + strdeq r6, [r7], #-94 @ 0xffffffa2 @ │ │ │ │ + rsbeq r1, r2, r2, asr #14 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede642c <__bss_end__@@Base+0xfdae25a8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3214 │ │ │ │ stmdbmi r5, {r0, r1, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ecac │ │ │ │ - rsbseq r1, sp, r2, lsl #6 │ │ │ │ - rsbeq pc, r2, r8, ror #26 │ │ │ │ - strhteq pc, [r2], #-216 @ 0xffffff28 @ │ │ │ │ + rsbseq r1, sp, sl, lsl r3 │ │ │ │ + rsbeq pc, r2, r0, lsl #27 │ │ │ │ + ldrdeq pc, [r2], #-208 @ 0xffffff30 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede645c <__bss_end__@@Base+0xfdae25d8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3244 │ │ │ │ stmdbmi r5, {r1, r2, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ec94 │ │ │ │ - ldrsbteq r1, [sp], #-34 @ 0xffffffde │ │ │ │ - rsbeq pc, r2, r8, lsr sp @ │ │ │ │ - rsbeq pc, r2, r8, lsl #27 │ │ │ │ + rsbseq r1, sp, sl, ror #5 │ │ │ │ + rsbeq pc, r2, r0, asr sp @ │ │ │ │ + rsbeq pc, r2, r0, lsr #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede648c <__bss_end__@@Base+0xfdae2608> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3274 │ │ │ │ rscvc pc, sp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-808 @ 0xfffffcd8 │ │ │ │ ldcl 7, cr15, [sl], #-1008 @ 0xfffffc10 │ │ │ │ - rsbseq r1, sp, r0, asr #11 │ │ │ │ - strhteq r7, [r2], #-74 @ 0xffffffb6 │ │ │ │ - rsbeq r6, r7, r2, ror r5 │ │ │ │ + ldrsbteq r1, [sp], #-88 @ 0xffffffa8 │ │ │ │ + ldrdeq r7, [r2], #-66 @ 0xffffffbe @ │ │ │ │ + rsbeq r6, r7, sl, lsl #11 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede64bc <__bss_end__@@Base+0xfdae2638> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d32a4 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-832 @ 0xfffffcc0 │ │ │ │ stcl 7, cr15, [r2], #-1008 @ 0xfffffc10 │ │ │ │ - @ instruction: 0x007d1590 │ │ │ │ - strdeq ip, [r2], #-202 @ 0xffffff36 @ │ │ │ │ - rsbeq ip, r2, lr, lsl #26 │ │ │ │ + rsbseq r1, sp, r8, lsr #11 │ │ │ │ + rsbeq ip, r2, r2, lsl sp │ │ │ │ + rsbeq ip, r2, r6, lsr #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede64ec <__bss_end__@@Base+0xfdae2668> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d32d4 │ │ │ │ stmdbmi r5, {r0, r2, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ec4c │ │ │ │ - rsbseq r1, sp, r2, ror #10 │ │ │ │ - rsbeq r8, r7, r0, lsl r5 │ │ │ │ - rsbeq r8, r7, r8, ror r8 │ │ │ │ + rsbseq r1, sp, sl, ror r5 │ │ │ │ + rsbeq r8, r7, r8, lsr #10 │ │ │ │ + mlseq r7, r0, r8, r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede651c <__bss_end__@@Base+0xfdae2698> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3304 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ec34 │ │ │ │ - rsbseq r1, sp, r2, lsr r5 │ │ │ │ - rsbeq r8, r7, r0, asr r5 │ │ │ │ - rsbeq r8, r7, r4, ror r5 │ │ │ │ + rsbseq r1, sp, sl, asr #10 │ │ │ │ + rsbeq r8, r7, r8, ror #10 │ │ │ │ + rsbeq r8, r7, ip, lsl #11 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede654c <__bss_end__@@Base+0xfdae26c8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3334 │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrscc r4, r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ec1c │ │ │ │ - rsbseq r1, sp, r2, lsl #10 │ │ │ │ - strhteq r1, [r2], #-96 @ 0xffffffa0 │ │ │ │ - rsbeq r1, r2, r4, asr #13 │ │ │ │ + rsbseq r1, sp, sl, lsl r5 │ │ │ │ + rsbeq r1, r2, r8, asr #13 │ │ │ │ + ldrdeq r1, [r2], #-108 @ 0xffffff94 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede657c <__bss_end__@@Base+0xfdae26f8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3364 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-816 @ 0xfffffcd0 │ │ │ │ stc 7, cr15, [r2], {252} @ 0xfc │ │ │ │ - ldrsbteq r1, [sp], #-200 @ 0xffffff38 │ │ │ │ - rsbeq ip, r2, sl, lsr ip │ │ │ │ - rsbeq ip, r2, lr, asr #24 │ │ │ │ + ldrshteq r1, [sp], #-192 @ 0xffffff40 │ │ │ │ + rsbeq ip, r2, r2, asr ip │ │ │ │ + rsbeq ip, r2, r6, ror #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede65ac <__bss_end__@@Base+0xfdae2728> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3394 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ebec │ │ │ │ - rsbseq r3, sp, sl, lsr #22 │ │ │ │ - rsbeq sl, r1, r0, asr #7 │ │ │ │ - mlseq r2, ip, fp, r4 │ │ │ │ + rsbseq r3, sp, r2, asr #22 │ │ │ │ + ldrdeq sl, [r1], #-56 @ 0xffffffc8 @ │ │ │ │ + strhteq r4, [r2], #-180 @ 0xffffff4c │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede65dc <__bss_end__@@Base+0xfdae2758> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d33c4 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmpcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ebd4 │ │ │ │ - ldrshteq r3, [sp], #-170 @ 0xffffff56 │ │ │ │ - mlseq r1, r0, r3, sl │ │ │ │ + rsbseq r3, sp, r2, lsl fp │ │ │ │ rsbeq sl, r1, r8, lsr #7 │ │ │ │ + rsbeq sl, r1, r0, asr #7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede660c <__bss_end__@@Base+0xfdae2788> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d33f4 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ bl ff14d418 <__bss_end__@@Base+0xfde49594> │ │ │ │ - rsbseq r3, sp, r0, lsl #30 │ │ │ │ - rsbeq ip, r2, sl, lsr #23 │ │ │ │ - strhteq ip, [r2], #-190 @ 0xffffff42 │ │ │ │ + rsbseq r3, sp, r8, lsl pc │ │ │ │ + rsbeq ip, r2, r2, asr #23 │ │ │ │ + ldrdeq ip, [r2], #-182 @ 0xffffff4a @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede663c <__bss_end__@@Base+0xfdae27b8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3424 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-792 @ 0xfffffce8 │ │ │ │ bl feb4d448 <__bss_end__@@Base+0xfd8495c4> │ │ │ │ - rsbseq r4, sp, r4, lsl #2 │ │ │ │ - rsbeq ip, r2, sl, ror fp │ │ │ │ - rsbeq ip, r2, lr, lsl #23 │ │ │ │ + rsbseq r4, sp, ip, lsl r1 │ │ │ │ + mlseq r2, r2, fp, ip │ │ │ │ + rsbeq ip, r2, r6, lsr #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede666c <__bss_end__@@Base+0xfdae27e8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3454 │ │ │ │ sbcscc pc, r6, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-824 @ 0xfffffcc8 │ │ │ │ bl fe54d478 <__bss_end__@@Base+0xfd2495f4> │ │ │ │ - ldrsbteq r4, [sp], #-4 │ │ │ │ - rsbeq fp, r8, r6, lsl #12 │ │ │ │ - rsbeq fp, r8, r6, lsr #12 │ │ │ │ + rsbseq r4, sp, ip, ror #1 │ │ │ │ + rsbeq fp, r8, lr, lsl r6 │ │ │ │ + rsbeq fp, r8, lr, lsr r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede669c <__bss_end__@@Base+0xfdae2818> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3484 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ bl 1f4d4a8 <__bss_end__@@Base+0xc49624> │ │ │ │ - ldrshteq r4, [sp], #-88 @ 0xffffffa8 │ │ │ │ - rsbeq ip, r2, sl, lsl fp │ │ │ │ - rsbeq ip, r2, lr, lsr #22 │ │ │ │ + rsbseq r4, sp, r0, lsl r6 │ │ │ │ + rsbeq ip, r2, r2, lsr fp │ │ │ │ + rsbeq ip, r2, r6, asr #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede66cc <__bss_end__@@Base+0xfdae2848> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d34b4 │ │ │ │ stmdbmi r5, {r0, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movtcc r4, #50297 @ 0xc479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eb5c │ │ │ │ - rsbseq r4, sp, sl, asr #11 │ │ │ │ - rsbeq fp, r8, r4, asr #4 │ │ │ │ - mlseq r8, r0, pc, fp @ │ │ │ │ + rsbseq r4, sp, r2, ror #11 │ │ │ │ + rsbeq fp, r8, ip, asr r2 │ │ │ │ + rsbeq fp, r8, r8, lsr #31 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede66fc <__bss_end__@@Base+0xfdae2878> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d34e4 │ │ │ │ subsvc pc, r4, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-860 @ 0xfffffca4 │ │ │ │ bl 134d508 <__bss_end__@@Base+0x49684> │ │ │ │ - @ instruction: 0x007d4598 │ │ │ │ - rsbeq fp, r8, lr, asr lr │ │ │ │ - rsbeq fp, r8, r2, lsl #31 │ │ │ │ + ldrhteq r4, [sp], #-80 @ 0xffffffb0 │ │ │ │ + rsbeq fp, r8, r6, ror lr │ │ │ │ + mlseq r8, sl, pc, fp @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede672c <__bss_end__@@Base+0xfdae28a8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3514 │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eb2c │ │ │ │ - rsbseq r4, sp, sl, ror #10 │ │ │ │ - ldrdeq r1, [r2], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbeq r1, r2, r4, ror #9 │ │ │ │ + rsbseq r4, sp, r2, lsl #11 │ │ │ │ + rsbeq r1, r2, r8, ror #9 │ │ │ │ + strdeq r1, [r2], #-76 @ 0xffffffb4 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fede675c <__bss_end__@@Base+0xfdae28d8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdami r8, {r3, r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ ldrbtmi r4, [r8], #-3080 @ 0xfffff3f8 │ │ │ │ mcr 7, 2, pc, cr0, cr13, {7} @ │ │ │ │ ldrbtmi r4, [ip], #-2823 @ 0xfffff4f9 │ │ │ │ subcs r4, r9, #458752 @ 0x70000 │ │ │ │ ldrbtmi r2, [r8], #-257 @ 0xfffffeff │ │ │ │ pop {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ ldmdavs fp, {r4, lr} │ │ │ │ mrclt 7, 6, APSR_nzcv, cr0, cr11, {7} │ │ │ │ - rsbeq fp, r8, sl, asr #30 │ │ │ │ + rsbeq fp, r8, r2, ror #30 │ │ │ │ ldrsbteq r9, [r3], #98 @ 0x62 │ │ │ │ @ instruction: 0x000061b0 │ │ │ │ - rsbeq fp, r8, sl, asr #30 │ │ │ │ + rsbeq fp, r8, r2, ror #30 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede679c <__bss_end__@@Base+0xfdae2918> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3584 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eaf4 │ │ │ │ - rsbseq r4, sp, sl, lsr #19 │ │ │ │ - ldrdeq sl, [r1], #-16 @ │ │ │ │ + rsbseq r4, sp, r2, asr #19 │ │ │ │ rsbeq sl, r1, r8, ror #3 │ │ │ │ + rsbeq sl, r1, r0, lsl #4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede67cc <__bss_end__@@Base+0xfdae2948> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d35b4 │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eadc │ │ │ │ - rsbseq r6, sp, r2, asr r3 │ │ │ │ - rsbeq r1, r2, r0, lsr r4 │ │ │ │ - rsbeq r1, r2, r4, asr #8 │ │ │ │ + rsbseq r6, sp, sl, ror #6 │ │ │ │ + rsbeq r1, r2, r8, asr #8 │ │ │ │ + rsbeq r1, r2, ip, asr r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede67fc <__bss_end__@@Base+0xfdae2978> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d35e4 │ │ │ │ sbcsvc pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ b ff34d608 <__bss_end__@@Base+0xfe049784> │ │ │ │ - rsbseq r6, sp, r8, asr r4 │ │ │ │ - rsbeq r3, r9, sl, ror r6 │ │ │ │ - rsbeq r3, r9, lr, lsl #13 │ │ │ │ + rsbseq r6, sp, r0, ror r4 │ │ │ │ + mlseq r9, r2, r6, r3 │ │ │ │ + rsbeq r3, r9, r6, lsr #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede682c <__bss_end__@@Base+0xfdae29a8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3614 │ │ │ │ sbcsvc pc, r3, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ b fed4d638 <__bss_end__@@Base+0xfda497b4> │ │ │ │ - rsbseq r6, sp, r8, lsr #8 │ │ │ │ - rsbeq r3, r9, sl, asr #12 │ │ │ │ - rsbeq r3, r9, r2, ror r6 │ │ │ │ + rsbseq r6, sp, r0, asr #8 │ │ │ │ + rsbeq r3, r9, r2, ror #12 │ │ │ │ + rsbeq r3, r9, sl, lsl #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede685c <__bss_end__@@Base+0xfdae29d8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3644 │ │ │ │ adccc pc, pc, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-836 @ 0xfffffcbc │ │ │ │ b fe74d668 <__bss_end__@@Base+0xfd4497e4> │ │ │ │ - ldrshteq r6, [sp], #-56 @ 0xffffffc8 │ │ │ │ - rsbeq r3, r9, sl, lsl r6 │ │ │ │ - rsbeq r3, r9, r6, asr r6 │ │ │ │ + rsbseq r6, sp, r0, lsl r4 │ │ │ │ + rsbeq r3, r9, r2, lsr r6 │ │ │ │ + rsbeq r3, r9, lr, ror #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede688c <__bss_end__@@Base+0xfdae2a08> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 393674 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b 21cd694 <__bss_end__@@Base+0xec9810> │ │ │ │ - ldrhteq r6, [sp], #-190 @ 0xffffff42 │ │ │ │ - rsbeq sl, r1, r0, ror #1 │ │ │ │ - strdeq sl, [r1], #-10 @ │ │ │ │ + ldrsbteq r6, [sp], #-182 @ 0xffffff4a │ │ │ │ + strdeq sl, [r1], #-8 @ │ │ │ │ + rsbeq sl, r1, r2, lsl r1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede68b8 <__bss_end__@@Base+0xfdae2a34> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d36a0 │ │ │ │ eorscc pc, sp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-788 @ 0xfffffcec │ │ │ │ b 1bcd6c4 <__bss_end__@@Base+0x8c9840> │ │ │ │ - @ instruction: 0x007d6b90 │ │ │ │ - rsbeq r5, r9, sl, asr r9 │ │ │ │ - rsbeq r5, r9, sl, ror #18 │ │ │ │ + rsbseq r6, sp, r8, lsr #23 │ │ │ │ + rsbeq r5, r9, r2, ror r9 │ │ │ │ + rsbeq r5, r9, r2, lsl #19 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede68e8 <__bss_end__@@Base+0xfdae2a64> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d36d0 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea4e │ │ │ │ - rsbseq r6, sp, ip, ror #28 │ │ │ │ - rsbeq ip, r2, lr, asr #17 │ │ │ │ - rsbeq ip, r2, r4, ror #17 │ │ │ │ + rsbseq r6, sp, r4, lsl #29 │ │ │ │ + rsbeq ip, r2, r6, ror #17 │ │ │ │ + strdeq ip, [r2], #-140 @ 0xffffff74 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6918 <__bss_end__@@Base+0xfdae2a94> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3700 │ │ │ │ andvs pc, r5, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ b fcd724 │ │ │ │ - rsbseq r6, sp, ip, lsr lr │ │ │ │ - mlseq r9, sl, r3, r7 │ │ │ │ - rsbeq r7, r9, r6, lsr #7 │ │ │ │ + rsbseq r6, sp, r4, asr lr │ │ │ │ + strhteq r7, [r9], #-50 @ 0xffffffce │ │ │ │ + strhteq r7, [r9], #-62 @ 0xffffffc2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6948 <__bss_end__@@Base+0xfdae2ac4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 393730 │ │ │ │ stmdbmi r4, {r0, r2, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ - b a4d750 │ │ │ │ - rsbseq r7, sp, lr, asr #21 │ │ │ │ - rsbeq ip, r9, ip, lsr #19 │ │ │ │ - rsbeq ip, r9, lr, ror #19 │ │ │ │ + b a4d750 │ │ │ │ + rsbseq r7, sp, r6, ror #21 │ │ │ │ + rsbeq ip, r9, r4, asr #19 │ │ │ │ + rsbeq ip, r9, r6, lsl #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6974 <__bss_end__@@Base+0xfdae2af0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d375c │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea08 │ │ │ │ - rsbseq r7, sp, r2, lsr #21 │ │ │ │ - strdeq r9, [r1], #-248 @ 0xffffff08 @ │ │ │ │ + ldrhteq r7, [sp], #-170 @ 0xffffff56 │ │ │ │ rsbeq sl, r1, r0, lsl r0 │ │ │ │ + rsbeq sl, r1, r8, lsr #32 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede69a4 <__bss_end__@@Base+0xfdae2b20> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d378c │ │ │ │ addvc pc, r4, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ stmib lr!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq r8, sp, r4, asr #13 │ │ │ │ - rsbeq pc, r9, lr, lsr #26 │ │ │ │ - rsbeq pc, r9, r2, lsr #28 │ │ │ │ + ldrsbteq r8, [sp], #-108 @ 0xffffff94 │ │ │ │ + rsbeq pc, r9, r6, asr #26 │ │ │ │ + rsbeq pc, r9, sl, lsr lr @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede69d4 <__bss_end__@@Base+0xfdae2b50> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d37bc │ │ │ │ sbcsvc pc, ip, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-948 @ 0xfffffc4c │ │ │ │ ldmib r6, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - ldrshteq r8, [sp], #-124 @ 0xffffff84 │ │ │ │ - rsbeq r0, sl, r2, lsl r4 │ │ │ │ - rsbeq r0, sl, r2, lsr #8 │ │ │ │ + rsbseq r8, sp, r4, lsl r8 │ │ │ │ + rsbeq r0, sl, sl, lsr #8 │ │ │ │ + rsbeq r0, sl, sl, lsr r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6a04 <__bss_end__@@Base+0xfdae2b80> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d37ec │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e9c0 │ │ │ │ - rsbseq r9, sp, r8, asr #4 │ │ │ │ - strhteq ip, [r2], #-114 @ 0xffffff8e │ │ │ │ - rsbeq ip, r2, r8, asr #15 │ │ │ │ + rsbseq r9, sp, r0, ror #4 │ │ │ │ + rsbeq ip, r2, sl, asr #15 │ │ │ │ + rsbeq ip, r2, r0, ror #15 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6a34 <__bss_end__@@Base+0xfdae2bb0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d381c │ │ │ │ adccs pc, r3, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-860 @ 0xfffffca4 │ │ │ │ stmib r6!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq r9, sp, r4, ror r2 │ │ │ │ - strhteq r7, [r2], #-142 @ 0xffffff72 │ │ │ │ - rsbeq fp, r2, r2, asr ip │ │ │ │ + rsbseq r9, sp, ip, lsl #5 │ │ │ │ + ldrdeq r7, [r2], #-134 @ 0xffffff7a @ │ │ │ │ + rsbeq fp, r2, sl, ror #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6a64 <__bss_end__@@Base+0xfdae2be0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d384c │ │ │ │ eorscs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-872 @ 0xfffffc98 │ │ │ │ stmib lr, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq r9, sp, r4, asr #4 │ │ │ │ - rsbeq r7, r2, lr, lsl #17 │ │ │ │ - rsbeq fp, r2, r2, lsr #24 │ │ │ │ + rsbseq r9, sp, ip, asr r2 │ │ │ │ + rsbeq r7, r2, r6, lsr #17 │ │ │ │ + rsbeq fp, r2, sl, lsr ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6a94 <__bss_end__@@Base+0xfdae2c10> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d387c │ │ │ │ rsbcs pc, sp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-884 @ 0xfffffc8c │ │ │ │ ldmdb r6!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq r9, sp, r4, lsl r2 │ │ │ │ - rsbeq r7, r2, lr, asr r8 │ │ │ │ - strdeq fp, [r2], #-178 @ 0xffffff4e @ │ │ │ │ + rsbseq r9, sp, ip, lsr #4 │ │ │ │ + rsbeq r7, r2, r6, ror r8 │ │ │ │ + rsbeq fp, r2, sl, lsl #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6ac4 <__bss_end__@@Base+0xfdae2c40> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d38ac │ │ │ │ andne pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ ldmdb lr, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq r9, sp, ip, asr #31 │ │ │ │ - rsbeq r2, sl, r2, lsr r7 │ │ │ │ - mlseq sl, r2, r7, r2 │ │ │ │ + rsbseq r9, sp, r4, ror #31 │ │ │ │ + rsbeq r2, sl, sl, asr #14 │ │ │ │ + rsbeq r2, sl, sl, lsr #15 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6af4 <__bss_end__@@Base+0xfdae2c70> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3938dc │ │ │ │ stmdbmi r4, {r0, r2, r3, r4, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stmdb r8, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - ldrhteq sl, [sp], #-106 @ 0xffffff96 │ │ │ │ - rsbeq r4, sl, ip, lsl #26 │ │ │ │ - rsbeq sl, sl, r2, lsr r3 │ │ │ │ + ldrsbteq sl, [sp], #-98 @ 0xffffff9e │ │ │ │ + rsbeq r4, sl, r4, lsr #26 │ │ │ │ + rsbeq sl, sl, sl, asr #6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6b20 <__bss_end__@@Base+0xfdae2c9c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3908 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-904 @ 0xfffffc78 │ │ │ │ ldmdb r0!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq pc, sp, r8, lsl sp @ │ │ │ │ - ldrdeq r7, [r2], #-114 @ 0xffffff8e @ │ │ │ │ - rsbeq r7, r2, r6, ror #15 │ │ │ │ + rsbseq pc, sp, r0, lsr sp @ │ │ │ │ + rsbeq r7, r2, sl, ror #15 │ │ │ │ + strdeq r7, [r2], #-126 @ 0xffffff82 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6b50 <__bss_end__@@Base+0xfdae2ccc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3938 │ │ │ │ sbcne pc, r1, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-952 @ 0xfffffc48 │ │ │ │ ldmdb r8, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq pc, sp, r8, ror #25 │ │ │ │ - rsbeq r6, sl, lr, ror #6 │ │ │ │ - rsbeq r6, sl, r2, lsl #7 │ │ │ │ + rsbseq pc, sp, r0, lsl #26 │ │ │ │ + rsbeq r6, sl, r6, lsl #7 │ │ │ │ + mlseq sl, sl, r3, r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6b80 <__bss_end__@@Base+0xfdae2cfc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3968 │ │ │ │ eorscs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-872 @ 0xfffffc98 │ │ │ │ stmdb r0, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq r0, lr, r8, rrx │ │ │ │ - rsbeq r7, r2, r2, ror r7 │ │ │ │ - rsbeq fp, r2, r6, lsl #22 │ │ │ │ + rsbseq r0, lr, r0, lsl #1 │ │ │ │ + rsbeq r7, r2, sl, lsl #15 │ │ │ │ + rsbeq fp, r2, lr, lsl fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6bb0 <__bss_end__@@Base+0xfdae2d2c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3998 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-884 @ 0xfffffc8c │ │ │ │ stmia r8!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq r0, lr, r8, lsr r0 │ │ │ │ - rsbeq r7, r2, r2, asr #14 │ │ │ │ - rsbeq r7, r2, r6, asr r7 │ │ │ │ + rsbseq r0, lr, r0, asr r0 │ │ │ │ + rsbeq r7, r2, sl, asr r7 │ │ │ │ + rsbeq r7, r2, lr, ror #14 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6be0 <__bss_end__@@Base+0xfdae2d5c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d39c8 │ │ │ │ sbccc pc, sp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-896 @ 0xfffffc80 │ │ │ │ ldm r0, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq r0, lr, r8 │ │ │ │ - ldrdeq r6, [sl], #-46 @ 0xffffffd2 @ │ │ │ │ - strdeq r8, [sl], #-230 @ 0xffffff1a @ │ │ │ │ + rsbseq r0, lr, r0, lsr #32 │ │ │ │ + strdeq r6, [sl], #-38 @ 0xffffffda @ │ │ │ │ + rsbeq r8, sl, lr, lsl #30 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6c10 <__bss_end__@@Base+0xfdae2d8c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d39f8 │ │ │ │ addvc pc, pc, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-812 @ 0xfffffcd4 │ │ │ │ ldm r8!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq r0, lr, r4, ror #7 │ │ │ │ - rsbeq r9, sl, r2, asr #7 │ │ │ │ + ldrshteq r0, [lr], #-60 @ 0xffffffc4 │ │ │ │ ldrdeq r9, [sl], #-58 @ 0xffffffc6 @ │ │ │ │ + strdeq r9, [sl], #-50 @ 0xffffffce @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6c40 <__bss_end__@@Base+0xfdae2dbc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3a28 │ │ │ │ stmdbmi r5, {r0, r1, r4, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e8a2 │ │ │ │ - rsbseq r0, lr, sl, lsr #9 │ │ │ │ - rsbeq sl, r6, r8, ror r2 │ │ │ │ - rsbeq sl, sl, ip, ror #4 │ │ │ │ + rsbseq r0, lr, r2, asr #9 │ │ │ │ + mlseq r6, r0, r2, sl │ │ │ │ + rsbeq sl, sl, r4, lsl #5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6c70 <__bss_end__@@Base+0xfdae2dec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3a58 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-820 @ 0xfffffccc │ │ │ │ stm r8, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - ldrshteq r1, [lr], #-64 @ 0xffffffc0 │ │ │ │ - rsbeq r7, r2, r2, lsl #13 │ │ │ │ - mlseq r2, r6, r6, r7 │ │ │ │ + rsbseq r1, lr, r8, lsl #10 │ │ │ │ + mlseq r2, sl, r6, r7 │ │ │ │ + rsbeq r7, r2, lr, lsr #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6ca0 <__bss_end__@@Base+0xfdae2e1c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3a88 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-892 @ 0xfffffc84 │ │ │ │ ldmda r0!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq r3, lr, r0, asr fp │ │ │ │ - rsbeq r7, r2, r2, asr r6 │ │ │ │ - rsbeq r7, r2, r6, ror #12 │ │ │ │ + rsbseq r3, lr, r8, ror #22 │ │ │ │ + rsbeq r7, r2, sl, ror #12 │ │ │ │ + rsbeq r7, r2, lr, ror r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6cd0 <__bss_end__@@Base+0xfdae2e4c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3ab8 │ │ │ │ eorscs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-888 @ 0xfffffc88 │ │ │ │ ldmda r8, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq r3, lr, r4, lsr #31 │ │ │ │ - rsbeq r7, r2, r2, lsr #12 │ │ │ │ - strhteq fp, [r2], #-150 @ 0xffffff6a │ │ │ │ + ldrhteq r3, [lr], #-252 @ 0xffffff04 │ │ │ │ + rsbeq r7, r2, sl, lsr r6 │ │ │ │ + rsbeq fp, r2, lr, asr #19 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6d00 <__bss_end__@@Base+0xfdae2e7c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3ae8 │ │ │ │ stmdbmi r5, {r2, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e842 │ │ │ │ - @ instruction: 0x007e4796 │ │ │ │ - rsbeq r2, fp, r4, lsr sl │ │ │ │ - rsbeq r2, fp, ip, lsr sp │ │ │ │ + rsbseq r4, lr, lr, lsr #15 │ │ │ │ + rsbeq r2, fp, ip, asr #20 │ │ │ │ + rsbeq r2, fp, r4, asr sp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6d30 <__bss_end__@@Base+0xfdae2eac> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3b18 │ │ │ │ addcc pc, sl, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-800 @ 0xfffffce0 │ │ │ │ stmda r8!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq r4, lr, r4, ror #14 │ │ │ │ - rsbeq r2, fp, r2, lsl #20 │ │ │ │ - rsbeq r2, fp, r2, lsr sp │ │ │ │ + rsbseq r4, lr, ip, ror r7 │ │ │ │ + rsbeq r2, fp, sl, lsl sl │ │ │ │ + rsbeq r2, fp, sl, asr #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6d60 <__bss_end__@@Base+0xfdae2edc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3b48 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-816 @ 0xfffffcd0 │ │ │ │ ldmda r0, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq r4, lr, r4, lsr r7 │ │ │ │ - mlseq r2, r2, r5, r7 │ │ │ │ - rsbeq r7, r2, r6, lsr #11 │ │ │ │ + rsbseq r4, lr, ip, asr #14 │ │ │ │ + rsbeq r7, r2, sl, lsr #11 │ │ │ │ + strhteq r7, [r2], #-94 @ 0xffffffa2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6d90 <__bss_end__@@Base+0xfdae2f0c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3b78 │ │ │ │ adccs pc, r3, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ svc 0x00f8f7fb │ │ │ │ - rsbseq r4, lr, r4, lsl #14 │ │ │ │ - rsbeq r7, r2, r2, ror #10 │ │ │ │ - strdeq fp, [r2], #-134 @ 0xffffff7a @ │ │ │ │ + rsbseq r4, lr, ip, lsl r7 │ │ │ │ + rsbeq r7, r2, sl, ror r5 │ │ │ │ + rsbeq fp, r2, lr, lsl #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6dc0 <__bss_end__@@Base+0xfdae2f3c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3ba8 │ │ │ │ rsbeq pc, sp, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-840 @ 0xfffffcb8 │ │ │ │ svc 0x00e0f7fb │ │ │ │ - ldrsbteq r4, [lr], #-100 @ 0xffffff9c │ │ │ │ - rsbeq r5, sl, lr, asr #22 │ │ │ │ - strhteq r5, [sl], #-214 @ 0xffffff2a │ │ │ │ + rsbseq r4, lr, ip, ror #13 │ │ │ │ + rsbeq r5, sl, r6, ror #22 │ │ │ │ + rsbeq r5, sl, lr, asr #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6df0 <__bss_end__@@Base+0xfdae2f6c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3bd8 │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-860 @ 0xfffffca4 │ │ │ │ svc 0x00c8f7fb │ │ │ │ - rsbseq r4, lr, r4, lsr #13 │ │ │ │ - rsbeq r7, r2, r2, lsl #10 │ │ │ │ - rsbeq r7, r2, r6, lsl r5 │ │ │ │ + ldrhteq r4, [lr], #-108 @ 0xffffff94 │ │ │ │ + rsbeq r7, r2, sl, lsl r5 │ │ │ │ + rsbeq r7, r2, lr, lsr #10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6e20 <__bss_end__@@Base+0xfdae2f9c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3c08 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-840 @ 0xfffffcb8 │ │ │ │ svc 0x00b0f7fb │ │ │ │ - rsbseq r4, lr, ip, lsl #15 │ │ │ │ - ldrdeq r7, [r2], #-66 @ 0xffffffbe @ │ │ │ │ - rsbeq r7, r2, r6, ror #9 │ │ │ │ + rsbseq r4, lr, r4, lsr #15 │ │ │ │ + rsbeq r7, r2, sl, ror #9 │ │ │ │ + strdeq r7, [r2], #-78 @ 0xffffffb2 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6e50 <__bss_end__@@Base+0xfdae2fcc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3c38 │ │ │ │ stmdbmi r5, {r1, r2, r3, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-938 @ 0xfffffc56 │ │ │ │ svc 0x0098f7fb │ │ │ │ - rsbseq r4, lr, sl, ror #20 │ │ │ │ - rsbeq r4, fp, ip, lsl #21 │ │ │ │ - mlseq fp, r6, sl, r4 │ │ │ │ + rsbseq r4, lr, r2, lsl #21 │ │ │ │ + rsbeq r4, fp, r4, lsr #21 │ │ │ │ + rsbeq r4, fp, lr, lsr #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6e80 <__bss_end__@@Base+0xfdae2ffc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3c68 │ │ │ │ sbccc pc, sp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-812 @ 0xfffffcd4 │ │ │ │ svc 0x0080f7fb │ │ │ │ - rsbseq r6, lr, r8, asr sp │ │ │ │ - rsbeq r6, sl, lr, lsr r0 │ │ │ │ - rsbeq r8, sl, r6, asr ip │ │ │ │ + rsbseq r6, lr, r0, ror sp │ │ │ │ + rsbeq r6, sl, r6, asr r0 │ │ │ │ + rsbeq r8, sl, lr, ror #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6eb0 <__bss_end__@@Base+0xfdae302c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3c98 │ │ │ │ adcsvc pc, sp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-856 @ 0xfffffca8 │ │ │ │ svc 0x0068f7fb │ │ │ │ - rsbseq r6, lr, r8, lsr #26 │ │ │ │ - rsbeq r5, fp, sl, ror sp │ │ │ │ - rsbeq r5, fp, r6, lsr #27 │ │ │ │ + rsbseq r6, lr, r0, asr #26 │ │ │ │ + mlseq fp, r2, sp, r5 │ │ │ │ + strhteq r5, [fp], #-222 @ 0xffffff22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6ee0 <__bss_end__@@Base+0xfdae305c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3cc8 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ef52 │ │ │ │ - rsbseq r6, lr, r0, lsr #31 │ │ │ │ - rsbeq r7, r2, r2, lsl r4 │ │ │ │ - rsbeq r7, r2, r8, lsr #8 │ │ │ │ + ldrhteq r6, [lr], #-248 @ 0xffffff08 │ │ │ │ + rsbeq r7, r2, sl, lsr #8 │ │ │ │ + rsbeq r7, r2, r0, asr #8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6f10 <__bss_end__@@Base+0xfdae308c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3cf8 │ │ │ │ sbccc pc, sp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ef3a │ │ │ │ - ldrshteq r7, [lr], #-8 │ │ │ │ - rsbeq r5, sl, lr, lsr #31 │ │ │ │ - rsbeq r8, sl, r8, asr #23 │ │ │ │ + rsbseq r7, lr, r0, lsl r1 │ │ │ │ + rsbeq r5, sl, r6, asr #31 │ │ │ │ + rsbeq r8, sl, r0, ror #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6f40 <__bss_end__@@Base+0xfdae30bc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3d28 │ │ │ │ sbccc pc, sp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ef22 │ │ │ │ - @ instruction: 0x007e719c │ │ │ │ - rsbeq r5, sl, lr, ror pc │ │ │ │ - mlseq sl, r8, fp, r8 │ │ │ │ + ldrhteq r7, [lr], #-20 @ 0xffffffec │ │ │ │ + mlseq sl, r6, pc, r5 @ │ │ │ │ + strhteq r8, [sl], #-176 @ 0xffffff50 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6f70 <__bss_end__@@Base+0xfdae30ec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3d58 │ │ │ │ eorscs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ef0a │ │ │ │ - rsbseq r7, lr, r0, lsl #8 │ │ │ │ - rsbeq r7, r2, r2, lsl #7 │ │ │ │ - rsbeq fp, r2, r8, lsl r7 │ │ │ │ + rsbseq r7, lr, r8, lsl r4 │ │ │ │ + mlseq r2, sl, r3, r7 │ │ │ │ + rsbeq fp, r2, r0, lsr r7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6fa0 <__bss_end__@@Base+0xfdae311c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3d88 │ │ │ │ adccs pc, r3, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-780 @ 0xfffffcf4 │ │ │ │ mrc 7, 7, APSR_nzcv, cr0, cr11, {7} │ │ │ │ - ldrsbteq r7, [lr], #-48 @ 0xffffffd0 │ │ │ │ - rsbeq r7, r2, r2, asr r3 │ │ │ │ - rsbeq fp, r2, r6, ror #13 │ │ │ │ + rsbseq r7, lr, r8, ror #7 │ │ │ │ + rsbeq r7, r2, sl, ror #6 │ │ │ │ + strdeq fp, [r2], #-110 @ 0xffffff92 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede6fd0 <__bss_end__@@Base+0xfdae314c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3db8 │ │ │ │ rscvc pc, sp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-904 @ 0xfffffc78 │ │ │ │ mrc 7, 6, APSR_nzcv, cr8, cr11, {7} │ │ │ │ - rsbseq r8, lr, r8, lsl r4 │ │ │ │ - rsbeq r6, r2, r6, ror r9 │ │ │ │ - rsbeq r5, r7, lr, lsr #20 │ │ │ │ + rsbseq r8, lr, r0, lsr r4 │ │ │ │ + rsbeq r6, r2, lr, lsl #19 │ │ │ │ + rsbeq r5, r7, r6, asr #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7000 <__bss_end__@@Base+0xfdae317c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3de8 │ │ │ │ stmdbmi r5, {r0, r3, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33b44479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eec2 │ │ │ │ - rsbseq r8, lr, sl, ror #7 │ │ │ │ - rsbeq sp, fp, r4, asr #11 │ │ │ │ - strhteq sp, [fp], #-100 @ 0xffffff9c │ │ │ │ + rsbseq r8, lr, r2, lsl #8 │ │ │ │ + ldrdeq sp, [fp], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq sp, fp, ip, asr #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7030 <__bss_end__@@Base+0xfdae31ac> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3e18 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ bicscc r4, r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eeaa │ │ │ │ - ldrhteq r8, [lr], #-58 @ 0xffffffc6 │ │ │ │ - rsbeq r9, r1, ip, lsr r9 │ │ │ │ + ldrsbteq r8, [lr], #-50 @ 0xffffffce │ │ │ │ rsbeq r9, r1, r4, asr r9 │ │ │ │ + rsbeq r9, r1, ip, ror #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7060 <__bss_end__@@Base+0xfdae31dc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3e48 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-792 @ 0xfffffce8 │ │ │ │ mrc 7, 4, APSR_nzcv, cr0, cr11, {7} │ │ │ │ - rsbseq r8, lr, r4, asr #19 │ │ │ │ - rsbeq ip, r2, r6, asr r1 │ │ │ │ - rsbeq ip, r2, sl, ror #2 │ │ │ │ + ldrsbteq r8, [lr], #-156 @ 0xffffff64 │ │ │ │ + rsbeq ip, r2, lr, ror #2 │ │ │ │ + rsbeq ip, r2, r2, lsl #3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7090 <__bss_end__@@Base+0xfdae320c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3e78 │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ee7a │ │ │ │ - @ instruction: 0x007e8996 │ │ │ │ - rsbeq r0, r2, ip, ror #22 │ │ │ │ - rsbeq r0, r2, r0, lsl #23 │ │ │ │ + rsbseq r8, lr, lr, lsr #19 │ │ │ │ + rsbeq r0, r2, r4, lsl #23 │ │ │ │ + mlseq r2, r8, fp, r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede70c0 <__bss_end__@@Base+0xfdae323c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3ea8 │ │ │ │ andscc pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-892 @ 0xfffffc84 │ │ │ │ mcr 7, 3, pc, cr0, cr11, {7} @ │ │ │ │ - rsbseq r8, lr, r8, ror #29 │ │ │ │ - ldrdeq r0, [ip], #-46 @ 0xffffffd2 @ │ │ │ │ - rsbeq r1, ip, lr, lsl #3 │ │ │ │ + rsbseq r8, lr, r0, lsl #30 │ │ │ │ + strdeq r0, [ip], #-38 @ 0xffffffda @ │ │ │ │ + rsbeq r1, ip, r6, lsr #3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede70f0 <__bss_end__@@Base+0xfdae326c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3ed8 │ │ │ │ addsmi pc, r6, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-856 @ 0xfffffca8 │ │ │ │ mcr 7, 2, pc, cr8, cr11, {7} @ │ │ │ │ - rsbseq r9, lr, r4, lsl r1 │ │ │ │ - strdeq r1, [r3], #-162 @ 0xffffff5e @ │ │ │ │ - rsbeq r2, ip, r2, lsl r5 │ │ │ │ + rsbseq r9, lr, ip, lsr #2 │ │ │ │ + rsbeq r1, r3, sl, lsl #22 │ │ │ │ + rsbeq r2, ip, sl, lsr #10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7120 <__bss_end__@@Base+0xfdae329c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3f08 │ │ │ │ adcmi pc, ip, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-884 @ 0xfffffc8c │ │ │ │ mrc 7, 1, APSR_nzcv, cr0, cr11, {7} │ │ │ │ - rsbseq r9, lr, r4, ror #1 │ │ │ │ - rsbeq r1, r3, r2, asr #21 │ │ │ │ - rsbeq r2, ip, r2, ror #9 │ │ │ │ + ldrshteq r9, [lr], #-12 │ │ │ │ + ldrdeq r1, [r3], #-170 @ 0xffffff56 @ │ │ │ │ + strdeq r2, [ip], #-74 @ 0xffffffb6 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7150 <__bss_end__@@Base+0xfdae32cc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3f38 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ee1a │ │ │ │ - rsbseq r9, lr, sl, lsl #8 │ │ │ │ - rsbeq r7, r7, ip, lsl r9 │ │ │ │ - rsbeq r7, r7, r0, asr #18 │ │ │ │ + rsbseq r9, lr, r2, lsr #8 │ │ │ │ + rsbeq r7, r7, r4, lsr r9 │ │ │ │ + rsbeq r7, r7, r8, asr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7180 <__bss_end__@@Base+0xfdae32fc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3f68 │ │ │ │ stmdbmi r5, {r0, r2, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ee02 │ │ │ │ - ldrsbteq r9, [lr], #-58 @ 0xffffffc6 │ │ │ │ - rsbeq r7, r7, ip, ror #17 │ │ │ │ - rsbeq r7, r7, r0, lsl r9 │ │ │ │ + ldrshteq r9, [lr], #-50 @ 0xffffffce │ │ │ │ + rsbeq r7, r7, r4, lsl #18 │ │ │ │ + rsbeq r7, r7, r8, lsr #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede71b0 <__bss_end__@@Base+0xfdae332c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3f98 │ │ │ │ rscsvc pc, r9, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-888 @ 0xfffffc88 │ │ │ │ stcl 7, cr15, [r8, #1004]! @ 0x3ec │ │ │ │ - rsbseq r9, lr, r4, ror r4 │ │ │ │ - rsbeq r5, ip, r6, lsr #32 │ │ │ │ - rsbeq r5, ip, r2, lsl #4 │ │ │ │ + rsbseq r9, lr, ip, lsl #9 │ │ │ │ + rsbeq r5, ip, lr, lsr r0 │ │ │ │ + rsbeq r5, ip, sl, lsl r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede71e0 <__bss_end__@@Base+0xfdae335c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3fc8 │ │ │ │ rscsvc pc, r3, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-916 @ 0xfffffc6c │ │ │ │ ldcl 7, cr15, [r0, #1004] @ 0x3ec │ │ │ │ - rsbseq r9, lr, r4, asr #8 │ │ │ │ - strdeq r4, [ip], #-246 @ 0xffffff0a @ │ │ │ │ - rsbeq r5, ip, lr, ror #3 │ │ │ │ + rsbseq r9, lr, ip, asr r4 │ │ │ │ + rsbeq r5, ip, lr │ │ │ │ + rsbeq r5, ip, r6, lsl #4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7210 <__bss_end__@@Base+0xfdae338c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d3ff8 │ │ │ │ stmdbmi r5, {r1, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000edba │ │ │ │ - rsbseq r9, lr, r2, ror #19 │ │ │ │ - rsbeq sp, ip, r4, lsl #4 │ │ │ │ - rsbeq sp, ip, ip, lsr #6 │ │ │ │ + ldrshteq r9, [lr], #-154 @ 0xffffff66 │ │ │ │ + rsbeq sp, ip, ip, lsl r2 │ │ │ │ + rsbeq sp, ip, r4, asr #6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7240 <__bss_end__@@Base+0xfdae33bc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4028 │ │ │ │ stmdbmi r5, {r3, r4, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eda2 │ │ │ │ - ldrhteq r9, [lr], #-146 @ 0xffffff6e │ │ │ │ - ldrdeq sp, [ip], #-20 @ 0xffffffec @ │ │ │ │ - rsbeq sp, ip, ip, lsl r3 │ │ │ │ + rsbseq r9, lr, sl, asr #19 │ │ │ │ + rsbeq sp, ip, ip, ror #3 │ │ │ │ + rsbeq sp, ip, r4, lsr r3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7270 <__bss_end__@@Base+0xfdae33ec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4058 │ │ │ │ subscc pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-824 @ 0xfffffcc8 │ │ │ │ stc 7, cr15, [r8, #1004] @ 0x3ec │ │ │ │ - ldrsbteq r9, [lr], #-164 @ 0xffffff5c │ │ │ │ - rsbeq sp, ip, lr, ror #9 │ │ │ │ - strdeq pc, [sp], #-138 @ 0xffffff76 @ │ │ │ │ + rsbseq r9, lr, ip, ror #21 │ │ │ │ + rsbeq sp, ip, r6, lsl #10 │ │ │ │ + rsbeq pc, sp, r2, lsl r9 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede72a0 <__bss_end__@@Base+0xfdae341c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 394088 │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [r2, #-1004]! @ 0xfffffc14 │ │ │ │ - rsbseq r9, lr, sl, asr sp │ │ │ │ - mlseq ip, r8, sl, sp │ │ │ │ - rsbeq sp, ip, r6, lsr #21 │ │ │ │ + rsbseq r9, lr, r2, ror sp │ │ │ │ + strhteq sp, [ip], #-160 @ 0xffffff60 │ │ │ │ + strhteq sp, [ip], #-174 @ 0xffffff52 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede72cc <__bss_end__@@Base+0xfdae3448> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3940b4 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [ip, #-1004] @ 0xfffffc14 │ │ │ │ - rsbseq r9, lr, r2, ror #27 │ │ │ │ - rsbeq r9, r1, r0, lsr #13 │ │ │ │ - strhteq r9, [r1], #-106 @ 0xffffff96 │ │ │ │ + ldrshteq r9, [lr], #-218 @ 0xffffff26 │ │ │ │ + strhteq r9, [r1], #-104 @ 0xffffff98 │ │ │ │ + ldrdeq r9, [r1], #-98 @ 0xffffff9e @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede72f8 <__bss_end__@@Base+0xfdae3474> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d40e0 │ │ │ │ stmdbmi r5, {r2, r4, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ed46 │ │ │ │ - ldrhteq r9, [lr], #-214 @ 0xffffff2a │ │ │ │ - rsbeq sp, ip, r0, ror #24 │ │ │ │ - rsbeq sp, ip, r0, lsl #25 │ │ │ │ + rsbseq r9, lr, lr, asr #27 │ │ │ │ + rsbeq sp, ip, r8, ror ip │ │ │ │ + mlseq ip, r8, ip, sp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7328 <__bss_end__@@Base+0xfdae34a4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4110 │ │ │ │ sbcsvs pc, ip, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-852 @ 0xfffffcac │ │ │ │ stc 7, cr15, [ip, #-1004]! @ 0xfffffc14 │ │ │ │ - rsbseq r9, lr, r4, lsl #27 │ │ │ │ - rsbeq sp, ip, lr, lsr #24 │ │ │ │ - rsbeq sp, ip, r6, lsl #11 │ │ │ │ + @ instruction: 0x007e9d9c │ │ │ │ + rsbeq sp, ip, r6, asr #24 │ │ │ │ + mlseq ip, lr, r5, sp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7358 <__bss_end__@@Base+0xfdae34d4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 394140 │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [r6, #-1004] @ 0xfffffc14 │ │ │ │ - rsbseq sl, lr, r6, lsl r1 │ │ │ │ - rsbeq r9, r1, r4, lsl r6 │ │ │ │ - strdeq r3, [r2], #-210 @ 0xffffff2e @ │ │ │ │ + rsbseq sl, lr, lr, lsr #2 │ │ │ │ + rsbeq r9, r1, ip, lsr #12 │ │ │ │ + rsbeq r3, r2, sl, lsl #28 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7384 <__bss_end__@@Base+0xfdae3500> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d416c │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ed00 │ │ │ │ - rsbseq sl, lr, sl, ror #1 │ │ │ │ - rsbeq r9, r1, r8, ror #11 │ │ │ │ + rsbseq sl, lr, r2, lsl #2 │ │ │ │ rsbeq r9, r1, r0, lsl #12 │ │ │ │ + rsbeq r9, r1, r8, lsl r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede73b4 <__bss_end__@@Base+0xfdae3530> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39419c │ │ │ │ stmdbmi r4, {r0, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stcl 7, cr15, [r8], #1004 @ 0x3ec │ │ │ │ - ldrshteq sl, [lr], #-86 @ 0xffffffaa │ │ │ │ - mlseq ip, r8, r9, lr │ │ │ │ - rsbeq lr, ip, sl, lsr #19 │ │ │ │ + rsbseq sl, lr, lr, lsl #12 │ │ │ │ + strhteq lr, [ip], #-144 @ 0xffffff70 │ │ │ │ + rsbeq lr, ip, r2, asr #19 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede73e0 <__bss_end__@@Base+0xfdae355c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d41c8 │ │ │ │ eorseq pc, r9, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-960 @ 0xfffffc40 │ │ │ │ ldcl 7, cr15, [r0], {251} @ 0xfb │ │ │ │ - ldrhteq fp, [lr], #-232 @ 0xffffff18 │ │ │ │ - rsbeq r4, sp, r6, lsr r0 │ │ │ │ - rsbeq r4, sp, r2, asr #5 │ │ │ │ + ldrsbteq fp, [lr], #-224 @ 0xffffff20 │ │ │ │ + rsbeq r4, sp, lr, asr #32 │ │ │ │ + ldrdeq r4, [sp], #-42 @ 0xffffffd6 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7410 <__bss_end__@@Base+0xfdae358c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d41f8 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ecba │ │ │ │ - rsbseq ip, lr, r6, asr #8 │ │ │ │ - rsbeq r9, r1, ip, asr r5 │ │ │ │ - rsbeq r3, r2, r8, lsr sp │ │ │ │ + rsbseq ip, lr, lr, asr r4 │ │ │ │ + rsbeq r9, r1, r4, ror r5 │ │ │ │ + rsbeq r3, r2, r0, asr sp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7440 <__bss_end__@@Base+0xfdae35bc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4228 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ biccc r4, ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eca2 │ │ │ │ - rsbseq ip, lr, r6, lsl r4 │ │ │ │ - rsbeq r9, r1, ip, lsr #10 │ │ │ │ + rsbseq ip, lr, lr, lsr #8 │ │ │ │ rsbeq r9, r1, r4, asr #10 │ │ │ │ + rsbeq r9, r1, ip, asr r5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7470 <__bss_end__@@Base+0xfdae35ec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4258 │ │ │ │ stmdbmi r5, {r0, r3, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-938 @ 0xfffffc56 │ │ │ │ stc 7, cr15, [r8], {251} @ 0xfb │ │ │ │ - rsbseq ip, lr, r6, ror #7 │ │ │ │ - rsbeq r5, sp, r0, lsr lr │ │ │ │ - rsbeq sl, r5, r6, lsr #28 │ │ │ │ + ldrshteq ip, [lr], #-62 @ 0xffffffc2 │ │ │ │ + rsbeq r5, sp, r8, asr #28 │ │ │ │ + rsbeq sl, r5, lr, lsr lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede74a0 <__bss_end__@@Base+0xfdae361c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4288 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ mvnscc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ec72 │ │ │ │ - rsbseq ip, lr, sl, lsl #20 │ │ │ │ - rsbeq r9, r1, ip, asr #9 │ │ │ │ - rsbeq r3, r2, r8, lsr #25 │ │ │ │ + rsbseq ip, lr, r2, lsr #20 │ │ │ │ + rsbeq r9, r1, r4, ror #9 │ │ │ │ + rsbeq r3, r2, r0, asr #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede74d0 <__bss_end__@@Base+0xfdae364c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 4142b8 │ │ │ │ adcseq pc, r5, #64, 12 @ 0x4000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ orrvc pc, r0, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ec58 │ │ │ │ - ldrsbteq ip, [lr], #-152 @ 0xffffff68 │ │ │ │ - rsbeq r8, pc, lr, asr #12 │ │ │ │ - rsbeq sl, r5, r4, asr #27 │ │ │ │ + ldrshteq ip, [lr], #-144 @ 0xffffff70 │ │ │ │ + rsbeq r8, pc, r6, ror #12 │ │ │ │ + ldrdeq sl, [r5], #-220 @ 0xffffff24 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7504 <__bss_end__@@Base+0xfdae3680> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 4142ec │ │ │ │ rsccs pc, r5, #64, 12 @ 0x4000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0x73b4f503 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ec3e │ │ │ │ - rsbseq ip, lr, r4, lsr #19 │ │ │ │ - rsbeq r8, pc, sl, lsl r6 @ │ │ │ │ - mlseq r5, r0, sp, sl │ │ │ │ + ldrhteq ip, [lr], #-156 @ 0xffffff64 │ │ │ │ + rsbeq r8, pc, r2, lsr r6 @ │ │ │ │ + rsbeq sl, r5, r8, lsr #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7538 <__bss_end__@@Base+0xfdae36b4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 414320 │ │ │ │ eorscc pc, r5, #68157440 @ 0x4100000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ bicvc pc, r2, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ec24 │ │ │ │ - rsbseq ip, lr, r0, ror r9 │ │ │ │ - rsbeq r8, pc, r6, ror #11 │ │ │ │ - rsbeq sl, r5, ip, asr sp │ │ │ │ + rsbseq ip, lr, r8, lsl #19 │ │ │ │ + strdeq r8, [pc], #-94 @ │ │ │ │ + rsbeq sl, r5, r4, ror sp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede756c <__bss_end__@@Base+0xfdae36e8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 414354 │ │ │ │ adcsne pc, sp, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ mvnsvc pc, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ec0a │ │ │ │ - rsbseq ip, lr, ip, lsr r9 │ │ │ │ - strhteq r8, [pc], #-82 │ │ │ │ - rsbeq sl, r5, r8, lsr #26 │ │ │ │ + rsbseq ip, lr, r4, asr r9 │ │ │ │ + rsbeq r8, pc, sl, asr #11 │ │ │ │ + rsbeq sl, r5, r0, asr #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede75a0 <__bss_end__@@Base+0xfdae371c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 414388 │ │ │ │ subsvc pc, r1, #68157440 @ 0x4100000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ movwvc pc, #25859 @ 0x6503 @ │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ebf0 │ │ │ │ - rsbseq ip, lr, r8, lsl #18 │ │ │ │ - rsbeq r8, pc, lr, ror r5 @ │ │ │ │ - strdeq sl, [r5], #-196 @ 0xffffff3c @ │ │ │ │ + rsbseq ip, lr, r0, lsr #18 │ │ │ │ + mlseq pc, r6, r5, r8 @ │ │ │ │ + rsbeq sl, r5, ip, lsl #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede75d4 <__bss_end__@@Base+0xfdae3750> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d43bc │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-780 @ 0xfffffcf4 │ │ │ │ bl ff84e3dc <__bss_end__@@Base+0xfe54a558> │ │ │ │ - ldrsbteq ip, [lr], #-134 @ 0xffffff7a │ │ │ │ - mlseq r1, r8, r3, r9 │ │ │ │ - rsbeq r9, r1, lr, lsr #7 │ │ │ │ + rsbseq ip, lr, lr, ror #17 │ │ │ │ + strhteq r9, [r1], #-48 @ 0xffffffd0 │ │ │ │ + rsbeq r9, r1, r6, asr #7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7604 <__bss_end__@@Base+0xfdae3780> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 4143ec │ │ │ │ andcs pc, sp, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ tstpvc sp, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ebbe │ │ │ │ - rsbseq ip, lr, r4, lsr #17 │ │ │ │ - rsbeq r8, pc, sl, lsl r5 @ │ │ │ │ - mlseq r5, r0, ip, sl │ │ │ │ + ldrhteq ip, [lr], #-140 @ 0xffffff74 │ │ │ │ + rsbeq r8, pc, r2, lsr r5 @ │ │ │ │ + rsbeq sl, r5, r8, lsr #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7638 <__bss_end__@@Base+0xfdae37b4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 414420 │ │ │ │ sbcne pc, r2, #268435460 @ 0x10000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ msrvc CPSR_x, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eba4 │ │ │ │ - rsbseq ip, lr, r0, ror r8 │ │ │ │ - rsbeq r8, pc, r6, ror #9 │ │ │ │ - rsbeq sl, r5, ip, asr ip │ │ │ │ + rsbseq ip, lr, r8, lsl #17 │ │ │ │ + strdeq r8, [pc], #-78 @ │ │ │ │ + rsbeq sl, r5, r4, ror ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede766c <__bss_end__@@Base+0xfdae37e8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 414454 │ │ │ │ rscscc pc, sp, #68157440 @ 0x4100000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ msrvc CPSR_sxc, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eb8a │ │ │ │ - rsbseq ip, lr, ip, lsr r8 │ │ │ │ - strhteq r8, [pc], #-66 │ │ │ │ - rsbeq sl, r5, r8, lsr #24 │ │ │ │ + rsbseq ip, lr, r4, asr r8 │ │ │ │ + rsbeq r8, pc, sl, asr #9 │ │ │ │ + rsbeq sl, r5, r0, asr #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede76a0 <__bss_end__@@Base+0xfdae381c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 414488 │ │ │ │ rsbpl pc, sp, #64, 12 @ 0x4000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ msrvc CPSR_fx, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eb70 │ │ │ │ - rsbseq ip, lr, r8, lsl #16 │ │ │ │ - rsbeq r8, pc, lr, ror r4 @ │ │ │ │ - strdeq sl, [r5], #-180 @ 0xffffff4c @ │ │ │ │ + rsbseq ip, lr, r0, lsr #16 │ │ │ │ + mlseq pc, r6, r4, r8 @ │ │ │ │ + rsbeq sl, r5, ip, lsl #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede76d4 <__bss_end__@@Base+0xfdae3850> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 4144bc │ │ │ │ sbcseq pc, pc, #536870916 @ 0x20000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ teqpvc r4, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eb56 │ │ │ │ - ldrsbteq ip, [lr], #-116 @ 0xffffff8c │ │ │ │ - rsbeq r8, pc, sl, asr #8 │ │ │ │ - mlseq sp, r0, r5, r7 │ │ │ │ + rsbseq ip, lr, ip, ror #15 │ │ │ │ + rsbeq r8, pc, r2, ror #8 │ │ │ │ + rsbeq r7, sp, r8, lsr #11 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7708 <__bss_end__@@Base+0xfdae3884> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 4144f0 │ │ │ │ sbceq pc, r5, #536870916 @ 0x20000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ teqpvc sl, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eb3c │ │ │ │ - rsbseq ip, lr, r0, lsr #15 │ │ │ │ - rsbeq r8, pc, r6, lsl r4 @ │ │ │ │ - rsbeq lr, sl, r8, ror #15 │ │ │ │ + ldrhteq ip, [lr], #-120 @ 0xffffff88 │ │ │ │ + rsbeq r8, pc, lr, lsr #8 │ │ │ │ + rsbeq lr, sl, r0, lsl #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede773c <__bss_end__@@Base+0xfdae38b8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 414524 │ │ │ │ sbcvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ teqpvc pc, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eb22 │ │ │ │ - rsbseq ip, lr, ip, ror #14 │ │ │ │ - rsbeq r8, pc, r2, ror #7 │ │ │ │ - rsbeq sl, r5, r8, asr fp │ │ │ │ + rsbseq ip, lr, r4, lsl #15 │ │ │ │ + strdeq r8, [pc], #-58 @ │ │ │ │ + rsbeq sl, r5, r0, ror fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7770 <__bss_end__@@Base+0xfdae38ec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 414558 │ │ │ │ rscseq pc, r6, #536870916 @ 0x20000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ movtvc pc, #29955 @ 0x7503 @ │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eb08 │ │ │ │ - rsbseq ip, lr, r8, lsr r7 │ │ │ │ - rsbeq r8, pc, lr, lsr #7 │ │ │ │ - rsbeq sl, r5, r4, lsr #22 │ │ │ │ + rsbseq ip, lr, r0, asr r7 │ │ │ │ + rsbeq r8, pc, r6, asr #7 │ │ │ │ + rsbeq sl, r5, ip, lsr fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede77a4 <__bss_end__@@Base+0xfdae3920> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 41458c │ │ │ │ subscs pc, fp, #268435460 @ 0x10000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ movtvc pc, #58627 @ 0xe503 @ │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eaee │ │ │ │ - rsbseq ip, lr, r4, lsl #14 │ │ │ │ - rsbeq r8, pc, sl, ror r3 @ │ │ │ │ - strdeq sl, [r5], #-160 @ 0xffffff60 @ │ │ │ │ + rsbseq ip, lr, ip, lsl r7 │ │ │ │ + mlseq pc, r2, r3, r8 @ │ │ │ │ + rsbeq sl, r5, r8, lsl #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede77d8 <__bss_end__@@Base+0xfdae3954> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3945c0 │ │ │ │ stmdbmi r4, {r1, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b ff84e5dc <__bss_end__@@Base+0xfe54a758> │ │ │ │ - rsbseq sp, lr, sl, lsl fp │ │ │ │ - rsbeq r9, sp, ip, lsl r4 │ │ │ │ - rsbeq r9, sp, r6, lsr r4 │ │ │ │ + rsbseq sp, lr, r2, lsr fp │ │ │ │ + rsbeq r9, sp, r4, lsr r4 │ │ │ │ + rsbeq r9, sp, lr, asr #8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7804 <__bss_end__@@Base+0xfdae3980> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d45ec │ │ │ │ stmdbmi r5, {r1, r2, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eac0 │ │ │ │ - rsbseq sp, lr, lr, ror #21 │ │ │ │ - rsbeq r9, sp, ip, lsl r4 │ │ │ │ - mlseq r5, r4, sl, sl │ │ │ │ + rsbseq sp, lr, r6, lsl #22 │ │ │ │ + rsbeq r9, sp, r4, lsr r4 │ │ │ │ + rsbeq sl, r5, ip, lsr #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7834 <__bss_end__@@Base+0xfdae39b0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d461c │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eaa8 │ │ │ │ - rsbseq sp, lr, r2, ror ip │ │ │ │ - rsbeq r9, pc, r8, asr lr @ │ │ │ │ - rsbeq r9, sp, r4, lsr #11 │ │ │ │ + rsbseq sp, lr, sl, lsl #25 │ │ │ │ + rsbeq r9, pc, r0, ror lr @ │ │ │ │ + strhteq r9, [sp], #-92 @ 0xffffffa4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7864 <__bss_end__@@Base+0xfdae39e0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d464c │ │ │ │ stmdbmi r5, {r1, r3, r4, r5, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ea90 │ │ │ │ - rsbseq sp, lr, r2, asr #24 │ │ │ │ - rsbeq r9, pc, r8, lsr #28 │ │ │ │ - rsbeq r9, sp, r0, lsl #11 │ │ │ │ + rsbseq sp, lr, sl, asr ip │ │ │ │ + rsbeq r9, pc, r0, asr #28 │ │ │ │ + mlseq sp, r8, r5, r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7894 <__bss_end__@@Base+0xfdae3a10> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d467c │ │ │ │ sbccs pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-888 @ 0xfffffc88 │ │ │ │ b 204e69c <__bss_end__@@Base+0xd4a818> │ │ │ │ - rsbseq sp, lr, r0, lsl ip │ │ │ │ - strdeq r9, [pc], #-214 @ │ │ │ │ - rsbeq r9, sp, r6, ror r5 │ │ │ │ + rsbseq sp, lr, r8, lsr #24 │ │ │ │ + rsbeq r9, pc, lr, lsl #28 │ │ │ │ + rsbeq r9, sp, lr, lsl #11 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede78c4 <__bss_end__@@Base+0xfdae3a40> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf7fd0ff8 │ │ │ │ strdeq lr, [r0], -r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede78d8 <__bss_end__@@Base+0xfdae3a54> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d46c0 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33244479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ea56 │ │ │ │ - rsbseq lr, lr, r2, lsl r5 │ │ │ │ - mlseq r1, r4, r0, r9 │ │ │ │ + rsbseq lr, lr, sl, lsr #10 │ │ │ │ rsbeq r9, r1, ip, lsr #1 │ │ │ │ + rsbeq r9, r1, r4, asr #1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7908 <__bss_end__@@Base+0xfdae3a84> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf7fd0ff8 │ │ │ │ strlt lr, [r8, #-2262] @ 0xfffff72a │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00f8f8cc │ │ │ │ vqdmulh.s d20, d0, d5 │ │ │ │ stmdbmi r5, {r0, r9, ip, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x332c4479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ea34 │ │ │ │ - rsbseq lr, lr, r2, lsr r6 │ │ │ │ - rsbeq lr, sp, r4, lsr lr │ │ │ │ - rsbeq sl, r5, ip, ror r9 │ │ │ │ + rsbseq lr, lr, sl, asr #12 │ │ │ │ + rsbeq lr, sp, ip, asr #28 │ │ │ │ + mlseq r5, r4, r9, sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede794c <__bss_end__@@Base+0xfdae3ac8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4734 │ │ │ │ eorcs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-852 @ 0xfffffcac │ │ │ │ - b 94e754 <_IO_stdin_used@@Base+0xa60c4> │ │ │ │ - rsbseq lr, lr, r0, lsl #12 │ │ │ │ - rsbeq lr, sp, r2, lsl #28 │ │ │ │ - rsbeq sl, r5, sl, asr #18 │ │ │ │ + b 94e754 <_IO_stdin_used@@Base+0xa60ac> │ │ │ │ + rsbseq lr, lr, r8, lsl r6 │ │ │ │ + rsbeq lr, sp, sl, lsl lr │ │ │ │ + rsbeq sl, r5, r2, ror #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede797c <__bss_end__@@Base+0xfdae3af8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4764 │ │ │ │ andsvc pc, r3, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-868 @ 0xfffffc9c │ │ │ │ b 34e784 │ │ │ │ - ldrsbteq lr, [lr], #-80 @ 0xffffffb0 │ │ │ │ - ldrdeq lr, [sp], #-210 @ 0xffffff2e @ │ │ │ │ - rsbeq sl, r5, sl, lsl r9 │ │ │ │ + rsbseq lr, lr, r8, ror #11 │ │ │ │ + rsbeq lr, sp, sl, ror #27 │ │ │ │ + rsbeq sl, r5, r2, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede79ac <__bss_end__@@Base+0xfdae3b28> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4794 │ │ │ │ andscc pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-880 @ 0xfffffc90 │ │ │ │ stmib sl!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq lr, lr, r0, lsr #11 │ │ │ │ - rsbeq lr, sp, r2, lsr #27 │ │ │ │ - rsbeq sl, r5, sl, ror #17 │ │ │ │ + ldrhteq lr, [lr], #-88 @ 0xffffffa8 │ │ │ │ + strhteq lr, [sp], #-218 @ 0xffffff26 │ │ │ │ + rsbeq sl, r5, r2, lsl #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede79dc <__bss_end__@@Base+0xfdae3b58> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d47c4 │ │ │ │ sbccc pc, sl, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-896 @ 0xfffffc80 │ │ │ │ ldmib r2, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq lr, lr, r0, ror r5 │ │ │ │ - rsbeq lr, sp, r2, ror sp │ │ │ │ - strhteq sl, [r5], #-138 @ 0xffffff76 │ │ │ │ + rsbseq lr, lr, r8, lsl #11 │ │ │ │ + rsbeq lr, sp, sl, lsl #27 │ │ │ │ + ldrdeq sl, [r5], #-130 @ 0xffffff7e @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7a0c <__bss_end__@@Base+0xfdae3b88> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d47f4 │ │ │ │ sbcsmi pc, r4, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-912 @ 0xfffffc70 │ │ │ │ ldmib sl!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq lr, lr, r0, asr #10 │ │ │ │ - rsbeq lr, sp, r2, asr #26 │ │ │ │ - rsbeq sl, r5, sl, lsl #17 │ │ │ │ + rsbseq lr, lr, r8, asr r5 │ │ │ │ + rsbeq lr, sp, sl, asr sp │ │ │ │ + rsbeq sl, r5, r2, lsr #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7a3c <__bss_end__@@Base+0xfdae3bb8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 394824 │ │ │ │ stmdbmi r4, {r1, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stmib r4!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - @ instruction: 0x007eeb9e │ │ │ │ - strhteq r9, [sp], #-24 @ 0xffffffe8 │ │ │ │ - ldrdeq r9, [sp], #-18 @ 0xffffffee @ │ │ │ │ + ldrhteq lr, [lr], #-182 @ 0xffffff4a │ │ │ │ + ldrdeq r9, [sp], #-16 @ │ │ │ │ + rsbeq r9, sp, sl, ror #3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7a68 <__bss_end__@@Base+0xfdae3be4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4850 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ mvnscc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e98e │ │ │ │ - ldrshteq lr, [lr], #-210 @ 0xffffff2e │ │ │ │ - rsbeq r8, r1, r4, lsl #30 │ │ │ │ + rsbseq lr, lr, sl, lsl #28 │ │ │ │ rsbeq r8, r1, ip, lsl pc │ │ │ │ + rsbeq r8, r1, r4, lsr pc │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7a98 <__bss_end__@@Base+0xfdae3c14> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4880 │ │ │ │ eorcs pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ ldmdb r4!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - ldrsbteq lr, [lr], #-248 @ 0xffffff08 │ │ │ │ - rsbeq pc, sp, r2, lsr #28 │ │ │ │ - mlseq sp, lr, lr, pc @ │ │ │ │ + ldrshteq lr, [lr], #-240 @ 0xffffff10 │ │ │ │ + rsbeq pc, sp, sl, lsr lr @ │ │ │ │ + strhteq pc, [sp], #-230 @ 0xffffff1a @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7ac8 <__bss_end__@@Base+0xfdae3c44> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d48b0 │ │ │ │ eorscs pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-836 @ 0xfffffcbc │ │ │ │ ldmdb ip, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq lr, lr, r8, lsr #31 │ │ │ │ - strdeq pc, [sp], #-210 @ 0xffffff2e @ │ │ │ │ - rsbeq pc, sp, lr, ror #28 │ │ │ │ + rsbseq lr, lr, r0, asr #31 │ │ │ │ + rsbeq pc, sp, sl, lsl #28 │ │ │ │ + rsbeq pc, sp, r6, lsl #29 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7af8 <__bss_end__@@Base+0xfdae3c74> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d48e0 │ │ │ │ andsne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-816 @ 0xfffffcd0 │ │ │ │ stmdb r4, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq pc, lr, r4, asr #5 │ │ │ │ - rsbeq r0, lr, sl, lsl r3 │ │ │ │ - mlseq r5, lr, r7, sl │ │ │ │ + ldrsbteq pc, [lr], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbeq r0, lr, r2, lsr r3 │ │ │ │ + strhteq sl, [r5], #-118 @ 0xffffff8a │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7b28 <__bss_end__@@Base+0xfdae3ca4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4910 │ │ │ │ eorpl pc, r5, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-844 @ 0xfffffcb4 │ │ │ │ stmdb ip!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - @ instruction: 0x007ef294 │ │ │ │ - rsbeq r0, lr, sl, ror #5 │ │ │ │ - rsbeq r0, lr, r2, lsr #6 │ │ │ │ + rsbseq pc, lr, ip, lsr #5 │ │ │ │ + rsbeq r0, lr, r2, lsl #6 │ │ │ │ + rsbeq r0, lr, sl, lsr r3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7b58 <__bss_end__@@Base+0xfdae3cd4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 394940 │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldmdb r6, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - @ instruction: 0x007efd96 │ │ │ │ - rsbeq r8, r1, r4, lsl lr │ │ │ │ - strdeq r3, [r2], #-82 @ 0xffffffae @ │ │ │ │ + rsbseq pc, lr, lr, lsr #27 │ │ │ │ + rsbeq r8, r1, ip, lsr #28 │ │ │ │ + rsbeq r3, r2, sl, lsl #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7b84 <__bss_end__@@Base+0xfdae3d00> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d496c │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e900 │ │ │ │ - rsbseq pc, lr, sl, ror #26 │ │ │ │ - rsbeq r8, r1, r8, ror #27 │ │ │ │ + rsbseq pc, lr, r2, lsl #27 │ │ │ │ rsbeq r8, r1, r0, lsl #28 │ │ │ │ + rsbeq r8, r1, r8, lsl lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7bb4 <__bss_end__@@Base+0xfdae3d30> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d499c │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-972 @ 0xfffffc34 │ │ │ │ stmia r6!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq pc, lr, lr, lsr #27 │ │ │ │ - strhteq r8, [r1], #-216 @ 0xffffff28 │ │ │ │ - rsbeq r8, r1, lr, asr #27 │ │ │ │ + rsbseq pc, lr, r6, asr #27 │ │ │ │ + ldrdeq r8, [r1], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq r8, r1, r6, ror #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7be4 <__bss_end__@@Base+0xfdae3d60> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 4149cc │ │ │ │ rsbcc pc, r7, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ mvnvc pc, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e8ce │ │ │ │ - rsbseq pc, lr, ip, ror sp @ │ │ │ │ - rsbeq r2, lr, sl, ror #28 │ │ │ │ - rsbeq r3, lr, r4, ror r6 │ │ │ │ + @ instruction: 0x007efd94 │ │ │ │ + rsbeq r2, lr, r2, lsl #29 │ │ │ │ + rsbeq r3, lr, ip, lsl #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7c18 <__bss_end__@@Base+0xfdae3d94> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 394a00 │ │ │ │ stmdbmi r4, {r1, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldm r6!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - ldrshteq r0, [pc], #-74 │ │ │ │ - rsbeq r6, lr, ip, asr #11 │ │ │ │ - ldrdeq r6, [lr], #-94 @ 0xffffffa2 @ │ │ │ │ + rsbseq r0, pc, r2, lsl r5 @ │ │ │ │ + rsbeq r6, lr, r4, ror #11 │ │ │ │ + strdeq r6, [lr], #-86 @ 0xffffffaa @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7c44 <__bss_end__@@Base+0xfdae3dc0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4a2c │ │ │ │ addcs pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-788 @ 0xfffffcec │ │ │ │ ldm lr, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq r0, pc, ip, ror r5 @ │ │ │ │ - ldrdeq r6, [lr], #-130 @ 0xffffff7e @ │ │ │ │ - ldrdeq r6, [lr], #-142 @ 0xffffff72 @ │ │ │ │ + @ instruction: 0x007f0594 │ │ │ │ + rsbeq r6, lr, sl, ror #17 │ │ │ │ + strdeq r6, [lr], #-134 @ 0xffffff7a @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7c74 <__bss_end__@@Base+0xfdae3df0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4a5c │ │ │ │ sbcpl pc, r7, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-884 @ 0xfffffc8c │ │ │ │ stm r6, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq r0, pc, r8, lsl #15 │ │ │ │ - rsbeq r7, lr, r2, lsr #10 │ │ │ │ - rsbeq r7, lr, lr, asr #13 │ │ │ │ + rsbseq r0, pc, r0, lsr #15 │ │ │ │ + rsbeq r7, lr, sl, lsr r5 │ │ │ │ + rsbeq r7, lr, r6, ror #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7ca4 <__bss_end__@@Base+0xfdae3e20> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4a8c │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33204479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e870 │ │ │ │ - rsbseq r0, pc, sl, ror ip @ │ │ │ │ - rsbeq r9, lr, ip, lsr r6 │ │ │ │ - strdeq sl, [r5], #-84 @ 0xffffffac @ │ │ │ │ + @ instruction: 0x007f0c92 │ │ │ │ + rsbeq r9, lr, r4, asr r6 │ │ │ │ + rsbeq sl, r5, ip, lsl #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7cd4 <__bss_end__@@Base+0xfdae3e50> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4abc │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e858 │ │ │ │ - rsbseq r0, pc, sl, asr #24 │ │ │ │ - mlseq r1, r8, ip, r8 │ │ │ │ + rsbseq r0, pc, r2, ror #24 │ │ │ │ strhteq r8, [r1], #-192 @ 0xffffff40 │ │ │ │ + rsbeq r8, r1, r8, asr #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7d04 <__bss_end__@@Base+0xfdae3e80> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4aec │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33204479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e840 │ │ │ │ - rsbseq r1, pc, r6, lsl #1 │ │ │ │ - rsbeq r8, r1, r8, ror #24 │ │ │ │ + @ instruction: 0x007f109e │ │ │ │ rsbeq r8, r1, r0, lsl #25 │ │ │ │ + mlseq r1, r8, ip, r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7d34 <__bss_end__@@Base+0xfdae3eb0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4b1c │ │ │ │ stmdbmi r5, {r1, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e828 │ │ │ │ - rsbseq r1, pc, lr, lsr #16 │ │ │ │ - rsbeq ip, lr, ip, ror #10 │ │ │ │ - rsbeq ip, lr, r0, ror #11 │ │ │ │ + rsbseq r1, pc, r6, asr #16 │ │ │ │ + rsbeq ip, lr, r4, lsl #11 │ │ │ │ + strdeq ip, [lr], #-88 @ 0xffffffa8 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7d64 <__bss_end__@@Base+0xfdae3ee0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4b4c │ │ │ │ adcvs pc, r7, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ stmda lr, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - ldrshteq r1, [pc], #-124 │ │ │ │ - rsbeq ip, lr, sl, lsr r5 │ │ │ │ - strhteq ip, [lr], #-94 @ 0xffffffa2 │ │ │ │ + rsbseq r1, pc, r4, lsl r8 @ │ │ │ │ + rsbeq ip, lr, r2, asr r5 │ │ │ │ + ldrdeq ip, [lr], #-86 @ 0xffffffaa @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7d94 <__bss_end__@@Base+0xfdae3f10> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4b7c │ │ │ │ subpl pc, sl, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-860 @ 0xfffffca4 │ │ │ │ svc 0x00f6f7fa │ │ │ │ - rsbseq r1, pc, ip, asr #15 │ │ │ │ - rsbeq ip, lr, sl, lsl #10 │ │ │ │ - mlseq lr, lr, r5, ip │ │ │ │ + rsbseq r1, pc, r4, ror #15 │ │ │ │ + rsbeq ip, lr, r2, lsr #10 │ │ │ │ + strhteq ip, [lr], #-86 @ 0xffffffaa │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7dc4 <__bss_end__@@Base+0xfdae3f40> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4bac │ │ │ │ stmdbmi r5, {r0, r3, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000efe0 │ │ │ │ - @ instruction: 0x007f179e │ │ │ │ - ldrdeq ip, [lr], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbeq ip, lr, r8, lsr #11 │ │ │ │ + ldrhteq r1, [pc], #-118 │ │ │ │ + strdeq ip, [lr], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq ip, lr, r0, asr #11 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7df4 <__bss_end__@@Base+0xfdae3f70> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4bdc │ │ │ │ stmdbmi r5, {r0, r1, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrscc r4, r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000efc8 │ │ │ │ - rsbseq r1, pc, lr, ror #14 │ │ │ │ - rsbeq ip, lr, ip, lsr #9 │ │ │ │ - rsbeq ip, lr, r0, lsr #10 │ │ │ │ + rsbseq r1, pc, r6, lsl #15 │ │ │ │ + rsbeq ip, lr, r4, asr #9 │ │ │ │ + rsbeq ip, lr, r8, lsr r5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7e24 <__bss_end__@@Base+0xfdae3fa0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4c0c │ │ │ │ stmdbmi r5, {r0, r2, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movscc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000efb0 │ │ │ │ - rsbseq r1, pc, lr, lsr r7 @ │ │ │ │ - rsbeq ip, lr, ip, ror r4 │ │ │ │ - rsbeq ip, lr, r8, lsl #11 │ │ │ │ + rsbseq r1, pc, r6, asr r7 @ │ │ │ │ + mlseq lr, r4, r4, ip │ │ │ │ + rsbeq ip, lr, r0, lsr #11 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7e54 <__bss_end__@@Base+0xfdae3fd0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4c3c │ │ │ │ addvc pc, ip, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ svc 0x0096f7fa │ │ │ │ - rsbseq r1, pc, r4, ror r9 @ │ │ │ │ - rsbeq sp, lr, r2, ror #6 │ │ │ │ - mlseq lr, r6, r3, sp │ │ │ │ + rsbseq r1, pc, ip, lsl #19 │ │ │ │ + rsbeq sp, lr, sl, ror r3 │ │ │ │ + rsbeq sp, lr, lr, lsr #7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7e84 <__bss_end__@@Base+0xfdae4000> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 394c6c │ │ │ │ stmdbmi r4, {r0, r1, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ svc 0x0080f7fa │ │ │ │ - rsbseq r2, pc, r2, lsr #3 │ │ │ │ - rsbeq r0, pc, r0, ror r6 @ │ │ │ │ - rsbeq sl, r5, sl, asr #19 │ │ │ │ + ldrhteq r2, [pc], #-26 │ │ │ │ + rsbeq r0, pc, r8, lsl #13 │ │ │ │ + rsbeq sl, r5, r2, ror #19 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7eb0 <__bss_end__@@Base+0xfdae402c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf7fc0ff8 │ │ │ │ andeq lr, r0, r2, lsl #28 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7ec4 <__bss_end__@@Base+0xfdae4040> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4cac │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000ef60 │ │ │ │ - rsbseq r2, pc, lr, lsr #20 │ │ │ │ - rsbeq r8, r1, r8, lsr #21 │ │ │ │ + rsbseq r2, pc, r6, asr #20 │ │ │ │ rsbeq r8, r1, r0, asr #21 │ │ │ │ + ldrdeq r8, [r1], #-168 @ 0xffffff58 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7ef4 <__bss_end__@@Base+0xfdae4070> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4cdc │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33204479 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000ef48 │ │ │ │ - rsbseq r2, pc, sl, asr #24 │ │ │ │ - rsbeq r8, r1, r8, ror sl │ │ │ │ + rsbseq r2, pc, r2, ror #24 │ │ │ │ mlseq r1, r0, sl, r8 │ │ │ │ + rsbeq r8, r1, r8, lsr #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7f24 <__bss_end__@@Base+0xfdae40a0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 394d0c │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ svc 0x0030f7fa │ │ │ │ - rsbseq r2, pc, r2, lsl #28 │ │ │ │ - rsbeq r8, r1, r8, asr #20 │ │ │ │ - rsbeq r8, r1, r2, ror #20 │ │ │ │ + rsbseq r2, pc, sl, lsl lr @ │ │ │ │ + rsbeq r8, r1, r0, ror #20 │ │ │ │ + rsbeq r8, r1, sl, ror sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7f50 <__bss_end__@@Base+0xfdae40cc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 394d38 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ svc 0x001af7fa │ │ │ │ - rsbseq r4, pc, r2, lsl #2 │ │ │ │ - rsbeq r8, r1, ip, lsl sl │ │ │ │ - rsbeq r8, r1, r6, lsr sl │ │ │ │ + rsbseq r4, pc, sl, lsl r1 @ │ │ │ │ + rsbeq r8, r1, r4, lsr sl │ │ │ │ + rsbeq r8, r1, lr, asr #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7f7c <__bss_end__@@Base+0xfdae40f8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 394d64 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ svc 0x0004f7fa │ │ │ │ - rsbseq r4, pc, sl, ror r2 @ │ │ │ │ - strdeq r8, [r1], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq r8, r1, sl, lsl #20 │ │ │ │ + @ instruction: 0x007f4292 │ │ │ │ + rsbeq r8, r1, r8, lsl #20 │ │ │ │ + rsbeq r8, r1, r2, lsr #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7fa8 <__bss_end__@@Base+0xfdae4124> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 394d90 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mcr 7, 7, pc, cr14, cr10, {7} @ │ │ │ │ - rsbseq r4, pc, r6, lsl r7 @ │ │ │ │ - rsbeq r8, r1, r4, asr #19 │ │ │ │ - ldrdeq r8, [r1], #-158 @ 0xffffff62 @ │ │ │ │ + rsbseq r4, pc, lr, lsr #14 │ │ │ │ + ldrdeq r8, [r1], #-156 @ 0xffffff64 @ │ │ │ │ + strdeq r8, [r1], #-150 @ 0xffffff6a @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede7fd4 <__bss_end__@@Base+0xfdae4150> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 394dbc │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mrc 7, 6, APSR_nzcv, cr8, cr10, {7} │ │ │ │ - rsbseq r4, pc, lr, lsl #22 │ │ │ │ - mlseq r1, r8, r9, r8 │ │ │ │ - strhteq r8, [r1], #-146 @ 0xffffff6e │ │ │ │ + rsbseq r4, pc, r6, lsr #22 │ │ │ │ + strhteq r8, [r1], #-144 @ 0xffffff70 │ │ │ │ + rsbeq r8, r1, sl, asr #19 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede8000 <__bss_end__@@Base+0xfdae417c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 394de8 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mcr 7, 6, pc, cr2, cr10, {7} @ │ │ │ │ - @ instruction: 0x007f4c92 │ │ │ │ - rsbeq r8, r1, ip, ror #18 │ │ │ │ - rsbeq r8, r1, r6, lsl #19 │ │ │ │ + rsbseq r4, pc, sl, lsr #25 │ │ │ │ + rsbeq r8, r1, r4, lsl #19 │ │ │ │ + mlseq r1, lr, r9, r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede802c <__bss_end__@@Base+0xfdae41a8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 394e14 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mcr 7, 5, pc, cr12, cr10, {7} @ │ │ │ │ - rsbseq r5, pc, r2, lsr #4 │ │ │ │ - rsbeq r8, r1, r0, asr #18 │ │ │ │ - rsbeq r8, r1, sl, asr r9 │ │ │ │ + rsbseq r5, pc, sl, lsr r2 @ │ │ │ │ + rsbeq r8, r1, r8, asr r9 │ │ │ │ + rsbeq r8, r1, r2, ror r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede8058 <__bss_end__@@Base+0xfdae41d4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 394e40 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mrc 7, 4, APSR_nzcv, cr6, cr10, {7} │ │ │ │ - rsbseq r5, pc, sl, asr #12 │ │ │ │ - rsbeq r8, r1, r4, lsl r9 │ │ │ │ - rsbeq r8, r1, lr, lsr #18 │ │ │ │ + rsbseq r5, pc, r2, ror #12 │ │ │ │ + rsbeq r8, r1, ip, lsr #18 │ │ │ │ + rsbeq r8, r1, r6, asr #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede8084 <__bss_end__@@Base+0xfdae4200> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 394e6c │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mcr 7, 4, pc, cr0, cr10, {7} @ │ │ │ │ - ldrshteq r5, [pc], #-110 │ │ │ │ - rsbeq r8, r1, r8, ror #17 │ │ │ │ - rsbeq r8, r1, r2, lsl #18 │ │ │ │ + rsbseq r5, pc, r6, lsl r7 @ │ │ │ │ + rsbeq r8, r1, r0, lsl #18 │ │ │ │ + rsbeq r8, r1, sl, lsl r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede80b0 <__bss_end__@@Base+0xfdae422c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 394e98 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mcr 7, 3, pc, cr10, cr10, {7} @ │ │ │ │ - rsbseq r5, pc, r6, lsl r9 @ │ │ │ │ - strhteq r8, [r1], #-140 @ 0xffffff74 │ │ │ │ - ldrdeq r8, [r1], #-134 @ 0xffffff7a @ │ │ │ │ + rsbseq r5, pc, lr, lsr #18 │ │ │ │ + ldrdeq r8, [r1], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq r8, r1, lr, ror #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede80dc <__bss_end__@@Base+0xfdae4258> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 394ec4 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mrc 7, 2, APSR_nzcv, cr4, cr10, {7} │ │ │ │ - rsbseq r6, pc, sl, lsl #2 │ │ │ │ - mlseq r1, r0, r8, r8 │ │ │ │ - rsbeq r8, r1, sl, lsr #17 │ │ │ │ + rsbseq r6, pc, r2, lsr #2 │ │ │ │ + rsbeq r8, r1, r8, lsr #17 │ │ │ │ + rsbeq r8, r1, r2, asr #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede8108 <__bss_end__@@Base+0xfdae4284> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 394ef0 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mrc 7, 1, APSR_nzcv, cr14, cr10, {7} │ │ │ │ - rsbseq r6, pc, sl, ror #10 │ │ │ │ - rsbeq r8, r1, r4, ror #16 │ │ │ │ - rsbeq r8, r1, lr, ror r8 │ │ │ │ + rsbseq r6, pc, r2, lsl #11 │ │ │ │ + rsbeq r8, r1, ip, ror r8 │ │ │ │ + mlseq r1, r6, r8, r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede8134 <__bss_end__@@Base+0xfdae42b0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 394f1c │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mcr 7, 1, pc, cr8, cr10, {7} @ │ │ │ │ - rsbseq r6, pc, r2, lsl #15 │ │ │ │ - rsbeq r8, r1, r8, lsr r8 │ │ │ │ - rsbeq r8, r1, r2, asr r8 │ │ │ │ + @ instruction: 0x007f679a │ │ │ │ + rsbeq r8, r1, r0, asr r8 │ │ │ │ + rsbeq r8, r1, sl, ror #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede8160 <__bss_end__@@Base+0xfdae42dc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 394f48 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mrc 7, 0, APSR_nzcv, cr2, cr10, {7} │ │ │ │ - rsbseq r6, pc, r2, asr #21 │ │ │ │ - rsbeq r8, r1, ip, lsl #16 │ │ │ │ - rsbeq r8, r1, r6, lsr #16 │ │ │ │ + ldrsbteq r6, [pc], #-170 │ │ │ │ + rsbeq r8, r1, r4, lsr #16 │ │ │ │ + rsbeq r8, r1, lr, lsr r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede818c <__bss_end__@@Base+0xfdae4308> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 394f74 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [ip, #1000]! @ 0x3e8 │ │ │ │ - rsbseq r7, pc, sl, asr r1 @ │ │ │ │ - rsbeq r8, r1, r0, ror #15 │ │ │ │ - strdeq r8, [r1], #-122 @ 0xffffff86 @ │ │ │ │ + rsbseq r7, pc, r2, ror r1 @ │ │ │ │ + strdeq r8, [r1], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq r8, r1, r2, lsl r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede81b8 <__bss_end__@@Base+0xfdae4334> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4fa0 │ │ │ │ adcvc pc, ip, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ stcl 7, cr15, [r4, #1000]! @ 0x3e8 │ │ │ │ - rsbseq r7, pc, r0, asr r1 @ │ │ │ │ - rsbseq fp, r1, sl, ror #1 │ │ │ │ - rsbseq fp, r1, lr, lsl #4 │ │ │ │ + rsbseq r7, pc, r8, ror #2 │ │ │ │ + rsbseq fp, r1, r2, lsl #2 │ │ │ │ + rsbseq fp, r1, r6, lsr #4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede81e8 <__bss_end__@@Base+0xfdae4364> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d4fd0 │ │ │ │ stmdbmi r5, {r0, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrscc r4, ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000edce │ │ │ │ - rsbseq r7, pc, r2, lsr #4 │ │ │ │ - rsbseq fp, r1, r8, ror r2 │ │ │ │ + rsbseq r7, pc, sl, lsr r2 @ │ │ │ │ @ instruction: 0x0071b290 │ │ │ │ + rsbseq fp, r1, r8, lsr #5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede8218 <__bss_end__@@Base+0xfdae4394> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 395000 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [r6, #1000]! @ 0x3e8 │ │ │ │ - ldrhteq r7, [pc], #-46 │ │ │ │ - rsbeq r8, r1, r4, asr r7 │ │ │ │ - rsbeq r8, r1, lr, ror #14 │ │ │ │ + ldrsbteq r7, [pc], #-38 │ │ │ │ + rsbeq r8, r1, ip, ror #14 │ │ │ │ + rsbeq r8, r1, r6, lsl #15 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede8244 <__bss_end__@@Base+0xfdae43c0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39502c │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [r0, #1000]! @ 0x3e8 │ │ │ │ - rsbseq r7, pc, r6, ror #9 │ │ │ │ - rsbeq r8, r1, r8, lsr #14 │ │ │ │ - rsbeq r2, r2, r6, lsl #30 │ │ │ │ + ldrshteq r7, [pc], #-78 │ │ │ │ + rsbeq r8, r1, r0, asr #14 │ │ │ │ + rsbeq r2, r2, lr, lsl pc │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede8270 <__bss_end__@@Base+0xfdae43ec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d5058 │ │ │ │ andsne pc, r1, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-856 @ 0xfffffca8 │ │ │ │ stc 7, cr15, [r8, #1000] @ 0x3e8 │ │ │ │ - ldrhteq r7, [pc], #-72 │ │ │ │ - rsbseq fp, r1, sl, lsr #19 │ │ │ │ - ldrshteq fp, [r1], #-158 @ 0xffffff62 │ │ │ │ + ldrsbteq r7, [pc], #-64 │ │ │ │ + rsbseq fp, r1, r2, asr #19 │ │ │ │ + rsbseq fp, r1, r6, lsl sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede82a0 <__bss_end__@@Base+0xfdae441c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d5088 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000ed72 │ │ │ │ - rsbseq r7, pc, sl, lsl #9 │ │ │ │ - rsbeq r8, r1, ip, asr #13 │ │ │ │ + rsbseq r7, pc, r2, lsr #9 │ │ │ │ rsbeq r8, r1, r4, ror #13 │ │ │ │ + strdeq r8, [r1], #-108 @ 0xffffff94 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede82d0 <__bss_end__@@Base+0xfdae444c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3950b8 │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [sl, #-1000] @ 0xfffffc18 │ │ │ │ - rsbseq r7, pc, r6, lsl #15 │ │ │ │ - mlseq r1, ip, r6, r8 │ │ │ │ - rsbeq r2, r2, sl, ror lr │ │ │ │ + @ instruction: 0x007f779e │ │ │ │ + strhteq r8, [r1], #-100 @ 0xffffff9c │ │ │ │ + mlseq r2, r2, lr, r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede82fc <__bss_end__@@Base+0xfdae4478> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d50e4 │ │ │ │ stmdbmi r5, {r1, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000ed44 │ │ │ │ - rsbseq r7, pc, sl, asr r7 @ │ │ │ │ - rsbseq fp, r1, ip, asr #23 │ │ │ │ - rsbeq r8, sl, r4, lsr #31 │ │ │ │ + rsbseq r7, pc, r2, ror r7 @ │ │ │ │ + rsbseq fp, r1, r4, ror #23 │ │ │ │ + strhteq r8, [sl], #-252 @ 0xffffff04 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede832c <__bss_end__@@Base+0xfdae44a8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d5114 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000ed2c │ │ │ │ - rsbseq r7, pc, r2, ror r9 @ │ │ │ │ - rsbeq r8, r1, r0, asr #12 │ │ │ │ - rsbeq r2, r2, ip, lsl lr │ │ │ │ + rsbseq r7, pc, sl, lsl #19 │ │ │ │ + rsbeq r8, r1, r8, asr r6 │ │ │ │ + rsbeq r2, r2, r4, lsr lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede835c <__bss_end__@@Base+0xfdae44d8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d5144 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33244479 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000ed14 │ │ │ │ - rsbseq r7, pc, r2, asr #18 │ │ │ │ - rsbeq r8, r1, r0, lsl r6 │ │ │ │ + rsbseq r7, pc, sl, asr r9 @ │ │ │ │ rsbeq r8, r1, r8, lsr #12 │ │ │ │ + rsbeq r8, r1, r0, asr #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede838c <__bss_end__@@Base+0xfdae4508> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 395174 │ │ │ │ stmdbmi r4, {r2, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [ip], #1000 @ 0x3e8 │ │ │ │ - rsbseq r7, pc, lr, asr #20 │ │ │ │ - rsbseq ip, r1, r0, asr #2 │ │ │ │ - rsbseq ip, r1, r2, asr r1 │ │ │ │ + rsbseq r7, pc, r6, ror #20 │ │ │ │ + rsbseq ip, r1, r8, asr r1 │ │ │ │ + rsbseq ip, r1, sl, ror #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede83b8 <__bss_end__@@Base+0xfdae4534> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3951a0 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stcl 7, cr15, [r6], #1000 @ 0x3e8 │ │ │ │ - rsbseq r7, pc, lr, ror #20 │ │ │ │ - strhteq r8, [r1], #-84 @ 0xffffffac │ │ │ │ - rsbeq r8, r1, lr, asr #11 │ │ │ │ + rsbseq r7, pc, r6, lsl #21 │ │ │ │ + rsbeq r8, r1, ip, asr #11 │ │ │ │ + rsbeq r8, r1, r6, ror #11 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede83e4 <__bss_end__@@Base+0xfdae4560> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3951cc │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [r0], {250} @ 0xfa │ │ │ │ - rsbseq r7, pc, sl, lsl #21 │ │ │ │ - rsbeq r8, r1, r8, lsl #11 │ │ │ │ - rsbeq r8, r1, r2, lsr #11 │ │ │ │ + rsbseq r7, pc, r2, lsr #21 │ │ │ │ + rsbeq r8, r1, r0, lsr #11 │ │ │ │ + strhteq r8, [r1], #-90 @ 0xffffffa6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede8410 <__bss_end__@@Base+0xfdae458c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3951f8 │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [sl], #1000 @ 0x3e8 │ │ │ │ - rsbseq r7, pc, lr, asr #21 │ │ │ │ - rsbeq r8, r1, ip, asr r5 │ │ │ │ - rsbeq r2, r2, sl, lsr sp │ │ │ │ + rsbseq r7, pc, r6, ror #21 │ │ │ │ + rsbeq r8, r1, r4, ror r5 │ │ │ │ + rsbeq r2, r2, r2, asr sp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede843c <__bss_end__@@Base+0xfdae45b8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d5224 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000eca4 │ │ │ │ - rsbseq r7, pc, r6, asr #21 │ │ │ │ - rsbeq r8, r1, r0, lsr r5 │ │ │ │ - rsbeq r2, r2, ip, lsl #26 │ │ │ │ + ldrsbteq r7, [pc], #-174 │ │ │ │ + rsbeq r8, r1, r8, asr #10 │ │ │ │ + rsbeq r2, r2, r4, lsr #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede846c <__bss_end__@@Base+0xfdae45e8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d5254 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33244479 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000ec8c │ │ │ │ - @ instruction: 0x007f7a96 │ │ │ │ - rsbeq r8, r1, r0, lsl #10 │ │ │ │ + rsbseq r7, pc, lr, lsr #21 │ │ │ │ rsbeq r8, r1, r8, lsl r5 │ │ │ │ + rsbeq r8, r1, r0, lsr r5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede849c <__bss_end__@@Base+0xfdae4618> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d5284 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movwcc r4, #50297 @ 0xc479 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000ec74 │ │ │ │ - rsbseq r7, pc, r2, ror fp @ │ │ │ │ - ldrdeq r8, [r1], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbseq r7, pc, sl, lsl #23 │ │ │ │ rsbeq r8, r1, r8, ror #9 │ │ │ │ + rsbeq r8, r1, r0, lsl #10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede84cc <__bss_end__@@Base+0xfdae4648> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3952b4 │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mrrc 7, 15, pc, ip, cr10 @ │ │ │ │ - rsbseq r7, pc, r6, ror #23 │ │ │ │ - rsbeq r8, r1, r0, lsr #9 │ │ │ │ - rsbeq r2, r2, lr, ror ip │ │ │ │ + ldrshteq r7, [pc], #-190 │ │ │ │ + strhteq r8, [r1], #-72 @ 0xffffffb8 │ │ │ │ + mlseq r2, r6, ip, r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede84f8 <__bss_end__@@Base+0xfdae4674> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d52e0 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000ec46 │ │ │ │ - ldrhteq r7, [pc], #-186 │ │ │ │ - rsbeq r8, r1, r4, ror r4 │ │ │ │ + ldrsbteq r7, [pc], #-178 │ │ │ │ rsbeq r8, r1, ip, lsl #9 │ │ │ │ + rsbeq r8, r1, r4, lsr #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede8528 <__bss_end__@@Base+0xfdae46a4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d5310 │ │ │ │ adcscc pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-788 @ 0xfffffcec │ │ │ │ stc 7, cr15, [ip], #-1000 @ 0xfffffc18 │ │ │ │ - rsbseq r7, pc, r8, lsl #25 │ │ │ │ - rsbseq ip, r1, sl, lsr r8 │ │ │ │ + rsbseq r7, pc, r0, lsr #25 │ │ │ │ rsbseq ip, r1, r2, asr r8 │ │ │ │ + rsbseq ip, r1, sl, ror #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede8558 <__bss_end__@@Base+0xfdae46d4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d5340 │ │ │ │ sbccc pc, r6, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-800 @ 0xfffffce0 │ │ │ │ ldc 7, cr15, [r4], {250} @ 0xfa │ │ │ │ - rsbseq r7, pc, r8, asr ip @ │ │ │ │ - rsbseq ip, r1, sl, lsl #16 │ │ │ │ - rsbseq ip, r1, r6, asr r8 │ │ │ │ + rsbseq r7, pc, r0, ror ip @ │ │ │ │ + rsbseq ip, r1, r2, lsr #16 │ │ │ │ + rsbseq ip, r1, lr, ror #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede8588 <__bss_end__@@Base+0xfdae4704> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 395370 │ │ │ │ stmdbmi r4, {r0, r4, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl 24f388 │ │ │ │ - @ instruction: 0x007f7e9e │ │ │ │ - rsbseq sp, r1, r8, asr #32 │ │ │ │ - rsbseq sp, r1, r2, rrx │ │ │ │ + ldrhteq r7, [pc], #-230 │ │ │ │ + rsbseq sp, r1, r0, rrx │ │ │ │ + rsbseq sp, r1, sl, ror r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede85b4 <__bss_end__@@Base+0xfdae4730> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d539c │ │ │ │ stmdbmi r5, {r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000ebe8 │ │ │ │ - rsbseq r7, pc, r2, ror lr @ │ │ │ │ - rsbseq sp, r1, ip, lsl r0 │ │ │ │ - rsbseq sp, r1, r8, asr #32 │ │ │ │ + rsbseq r7, pc, sl, lsl #29 │ │ │ │ + rsbseq sp, r1, r4, lsr r0 │ │ │ │ + rsbseq sp, r1, r0, rrx │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede85e4 <__bss_end__@@Base+0xfdae4760> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d53cc │ │ │ │ stmdbmi r5, {r0, r1, r3, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33284479 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000ebd0 │ │ │ │ - rsbseq r7, pc, r2, asr #28 │ │ │ │ - rsbseq ip, r1, ip, ror #31 │ │ │ │ - rsbseq sp, r1, r8, lsl r0 │ │ │ │ + rsbseq r7, pc, sl, asr lr @ │ │ │ │ + rsbseq sp, r1, r4 │ │ │ │ + rsbseq sp, r1, r0, lsr r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede8614 <__bss_end__@@Base+0xfdae4790> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d53fc │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movwcc r4, #50297 @ 0xc479 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000ebb8 │ │ │ │ - rsbseq r8, pc, sl, lsr #6 │ │ │ │ - rsbeq r8, r1, r8, asr r3 │ │ │ │ + rsbseq r8, pc, r2, asr #6 │ │ │ │ rsbeq r8, r1, r0, ror r3 │ │ │ │ + rsbeq r8, r1, r8, lsl #7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede8644 <__bss_end__@@Base+0xfdae47c0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d542c │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000eba0 │ │ │ │ - rsbseq r8, pc, lr, lsl #7 │ │ │ │ - rsbeq r8, r1, r8, lsr #6 │ │ │ │ - rsbeq r2, r2, r4, lsl #22 │ │ │ │ + rsbseq r8, pc, r6, lsr #7 │ │ │ │ + rsbeq r8, r1, r0, asr #6 │ │ │ │ + rsbeq r2, r2, ip, lsl fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede8674 <__bss_end__@@Base+0xfdae47f0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39545c │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl fe4cf474 <__bss_end__@@Base+0xfd1cb5f0> │ │ │ │ - rsbseq r8, pc, lr, lsl #10 │ │ │ │ - strdeq r8, [r1], #-40 @ 0xffffffd8 @ │ │ │ │ - ldrdeq r2, [r2], #-166 @ 0xffffff5a @ │ │ │ │ + rsbseq r8, pc, r6, lsr #10 │ │ │ │ + rsbeq r8, r1, r0, lsl r3 │ │ │ │ + rsbeq r2, r2, lr, ror #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede86a0 <__bss_end__@@Base+0xfdae481c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d5488 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000eb72 │ │ │ │ - rsbseq r8, pc, r2, ror #9 │ │ │ │ - rsbeq r8, r1, ip, asr #5 │ │ │ │ + ldrshteq r8, [pc], #-74 │ │ │ │ rsbeq r8, r1, r4, ror #5 │ │ │ │ + strdeq r8, [r1], #-44 @ 0xffffffd4 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede86d0 <__bss_end__@@Base+0xfdae484c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d54b8 │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000eb5a │ │ │ │ - rsbseq r8, pc, lr, lsl #19 │ │ │ │ - rsbeq pc, r1, ip, lsr #10 │ │ │ │ - rsbeq pc, r1, r0, asr #10 │ │ │ │ + rsbseq r8, pc, r6, lsr #19 │ │ │ │ + rsbeq pc, r1, r4, asr #10 │ │ │ │ + rsbeq pc, r1, r8, asr r5 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede8700 <__bss_end__@@Base+0xfdae487c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3954e8 │ │ │ │ stmdbmi r4, {r0, r1, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl 134f500 <__bss_end__@@Base+0x4b67c> │ │ │ │ - rsbseq r8, pc, sl, asr sl @ │ │ │ │ - mlseq r2, r4, sl, sp │ │ │ │ - rsbeq sp, r2, sl, lsr #21 │ │ │ │ + rsbseq r8, pc, r2, ror sl @ │ │ │ │ + rsbeq sp, r2, ip, lsr #21 │ │ │ │ + rsbeq sp, r2, r2, asr #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede872c <__bss_end__@@Base+0xfdae48a8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d5514 │ │ │ │ stmdbmi r5, {r0, r1, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000eb2c │ │ │ │ - rsbseq r8, pc, lr, lsr #20 │ │ │ │ - rsbeq sp, r2, r8, ror #20 │ │ │ │ - strhteq sp, [r2], #-168 @ 0xffffff58 │ │ │ │ + rsbseq r8, pc, r6, asr #20 │ │ │ │ + rsbeq sp, r2, r0, lsl #21 │ │ │ │ + ldrdeq sp, [r2], #-160 @ 0xffffff60 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede875c <__bss_end__@@Base+0xfdae48d8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d5544 │ │ │ │ stmdbmi r5, {r1, r2, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000eb14 │ │ │ │ - ldrshteq r8, [pc], #-158 │ │ │ │ - rsbeq sp, r2, r8, lsr sl │ │ │ │ - rsbeq sp, r2, r8, lsl #21 │ │ │ │ + rsbseq r8, pc, r6, lsl sl @ │ │ │ │ + rsbeq sp, r2, r0, asr sl │ │ │ │ + rsbeq sp, r2, r0, lsr #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede878c <__bss_end__@@Base+0xfdae4908> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 395574 │ │ │ │ stmdbmi r4, {r1, r2, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b 1cf58c │ │ │ │ - rsbseq r8, pc, lr, lsr #20 │ │ │ │ - rsbeq sp, r2, r8, lsl #20 │ │ │ │ - rsbeq sp, r2, sl, asr sl │ │ │ │ + rsbseq r8, pc, r6, asr #20 │ │ │ │ + rsbeq sp, r2, r0, lsr #20 │ │ │ │ + rsbeq sp, r2, r2, ror sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede87b8 <__bss_end__@@Base+0xfdae4934> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d55a0 │ │ │ │ stmdbmi r5, {r0, r1, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movwcc r4, #50297 @ 0xc479 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000eae6 │ │ │ │ - rsbseq r8, pc, r2, lsl #20 │ │ │ │ - ldrdeq sp, [r2], #-156 @ 0xffffff64 @ │ │ │ │ - rsbeq sp, r2, ip, lsr #20 │ │ │ │ + rsbseq r8, pc, sl, lsl sl @ │ │ │ │ + strdeq sp, [r2], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq sp, r2, r4, asr #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede87e8 <__bss_end__@@Base+0xfdae4964> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d55d0 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000eace │ │ │ │ - ldrsbteq r8, [pc], #-146 │ │ │ │ - rsbeq sp, r2, ip, lsr #19 │ │ │ │ - strdeq sp, [r2], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq r8, pc, sl, ror #19 │ │ │ │ + rsbeq sp, r2, r4, asr #19 │ │ │ │ + rsbeq sp, r2, r4, lsl sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede8818 <__bss_end__@@Base+0xfdae4994> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d5600 │ │ │ │ rscne pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000eab6 │ │ │ │ - rsbseq r9, pc, r4, asr #1 │ │ │ │ - rsbseq pc, r1, r6, lsr r2 @ │ │ │ │ - rsbseq pc, r1, r4, lsl #5 │ │ │ │ + ldrsbteq r9, [pc], #-12 │ │ │ │ + rsbseq pc, r1, lr, asr #4 │ │ │ │ + @ instruction: 0x0071f29c │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede8848 <__bss_end__@@Base+0xfdae49c4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d5630 │ │ │ │ sbcsvc pc, r2, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-792 @ 0xfffffce8 │ │ │ │ b fe9cf64c <__bss_end__@@Base+0xfd6cb7c8> │ │ │ │ - rsbseq r9, pc, r0, lsr r3 @ │ │ │ │ - rsbseq pc, r1, r2, lsl sl @ │ │ │ │ - rsbeq r2, sl, lr, lsl r1 │ │ │ │ + rsbseq r9, pc, r8, asr #6 │ │ │ │ + rsbseq pc, r1, sl, lsr #20 │ │ │ │ + rsbeq r2, sl, r6, lsr r1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede8878 <__bss_end__@@Base+0xfdae49f4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d5660 │ │ │ │ rscsvc pc, r9, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ b fe3cf67c <__bss_end__@@Base+0xfd0cb7f8> │ │ │ │ - rsbseq r9, pc, r0, lsl #6 │ │ │ │ - rsbseq pc, r1, r2, ror #19 │ │ │ │ - rsbeq r2, sl, lr, ror #1 │ │ │ │ + rsbseq r9, pc, r8, lsl r3 @ │ │ │ │ + ldrshteq pc, [r1], #-154 @ 0xffffff66 @ │ │ │ │ + rsbeq r2, sl, r6, lsl #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede88a8 <__bss_end__@@Base+0xfdae4a24> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d5690 │ │ │ │ rsbscs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-820 @ 0xfffffccc │ │ │ │ b 1dcf6ac <__bss_end__@@Base+0xacb828> │ │ │ │ - ldrsbteq r9, [pc], #-32 │ │ │ │ - ldrhteq pc, [r1], #-146 @ 0xffffff6e @ │ │ │ │ - ldrshteq pc, [r1], #-154 @ 0xffffff66 @ │ │ │ │ + rsbseq r9, pc, r8, ror #5 │ │ │ │ + rsbseq pc, r1, sl, asr #19 │ │ │ │ + rsbseq pc, r1, r2, lsl sl @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede88d8 <__bss_end__@@Base+0xfdae4a54> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3956c0 │ │ │ │ stmdbmi r4, {r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b 184f6d8 <__bss_end__@@Base+0x54b854> │ │ │ │ - rsbseq r9, pc, sl, lsl #10 │ │ │ │ - rsbseq pc, r1, ip, lsl #30 │ │ │ │ - rsbseq pc, r1, r6, lsr #30 │ │ │ │ + rsbseq r9, pc, r2, lsr #10 │ │ │ │ + rsbseq pc, r1, r4, lsr #30 │ │ │ │ + rsbseq pc, r1, lr, lsr pc @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede8904 <__bss_end__@@Base+0xfdae4a80> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d56ec │ │ │ │ stmdbmi r5, {r1, r4, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000ea40 │ │ │ │ - rsbseq ip, pc, r2, asr #27 │ │ │ │ - rsbseq r1, r2, ip, asr #7 │ │ │ │ + ldrsbteq ip, [pc], #-218 │ │ │ │ rsbseq r1, r2, r4, ror #7 │ │ │ │ + ldrshteq r1, [r2], #-60 @ 0xffffffc4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b0e9 │ │ │ │ + svclt 0x0000b0ed │ │ │ │ muleq r0, sp, ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b0e1 │ │ │ │ + svclt 0x0000b0e5 │ │ │ │ andeq r0, r3, r5, ror #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b0d9 │ │ │ │ + svclt 0x0000b0dd │ │ │ │ andeq r4, r3, r9, lsl #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b0d1 │ │ │ │ + svclt 0x0000b0d5 │ │ │ │ andeq r5, r3, sp, lsl #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b0c9 │ │ │ │ + svclt 0x0000b0cd │ │ │ │ andeq r5, r3, r9, lsl #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b0c1 │ │ │ │ + svclt 0x0000b0c5 │ │ │ │ andeq r8, r3, r5, ror lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b0b9 │ │ │ │ + svclt 0x0000b0bd │ │ │ │ andeq sp, r3, r5, asr #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b0b1 │ │ │ │ + svclt 0x0000b0b5 │ │ │ │ andeq sp, r3, r1, asr #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b0a9 │ │ │ │ + svclt 0x0000b0ad │ │ │ │ andeq pc, r3, r1, ror #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b0a1 │ │ │ │ + svclt 0x0000b0a5 │ │ │ │ andeq r0, r4, r9, asr pc │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b099 │ │ │ │ + svclt 0x0000b09d │ │ │ │ muleq r4, r5, r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b091 │ │ │ │ + svclt 0x0000b095 │ │ │ │ andeq r9, r5, sp, lsr #2 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fede89f4 <__bss_end__@@Base+0xfdae4b70> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [pc], #-864 @ 29149c │ │ │ │ bmi e7da18 │ │ │ │ ldrbtmi r2, [ip], #-7 │ │ │ │ @@ -3526,2156 +3526,2156 @@ │ │ │ │ blx 64dc62 │ │ │ │ blx feb55c76 <__bss_end__@@Base+0xfd851df2> │ │ │ │ adcmi r3, r3, #14, 28 @ 0xe0 │ │ │ │ @ instruction: 0xf1714471 │ │ │ │ svclt 0x00280100 │ │ │ │ bicvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0xf8cc1ad3 │ │ │ │ - blmi 75d8c8 │ │ │ │ + blmi 75d8c8 │ │ │ │ b 13139c4 <__bss_end__@@Base+0xfb40> │ │ │ │ ldrbtmi r7, [fp], #-704 @ 0xfffffd40 │ │ │ │ - bmi 6e99ec │ │ │ │ + bmi 6e99ec │ │ │ │ ldrbtmi r4, [sl], #-2829 @ 0xfffff4f3 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r5, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r6, lr, lsl #2 │ │ │ │ mrscs r2, (UNDEF: 0) │ │ │ │ movwcs r2, #512 @ 0x200 │ │ │ │ stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ stmdami r9, {r4, r5, r6, r8, sl, fp, ip, sp, pc} │ │ │ │ @ instruction: 0xf1ed4478 │ │ │ │ - ldrdcs pc, [r1], -r9 │ │ │ │ + ldrdcs pc, [r1], -sp │ │ │ │ stmia r4!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ stmib sl, {r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ rscseq r7, r3, lr, lsr r4 │ │ │ │ andeq r5, r0, r0, lsl #18 │ │ │ │ ldrdeq sl, [r4, -r4] │ │ │ │ @ instruction: 0x0104af96 │ │ │ │ ldrhteq r7, [r3], #58 @ 0x3a │ │ │ │ - rsbeq r0, r2, r4, lsl r5 │ │ │ │ + rsbeq r0, r2, ip, lsr #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b017 │ │ │ │ + svclt 0x0000b01b │ │ │ │ @ instruction: 0x00066bb5 │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b00f │ │ │ │ + svclt 0x0000b013 │ │ │ │ ldrdeq sp, [r6], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e94478 │ │ │ │ - svclt 0x0000b007 │ │ │ │ + svclt 0x0000b00b │ │ │ │ andeq r2, r7, sp, asr r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b7ff │ │ │ │ + @ instruction: 0xf1e94478 │ │ │ │ + svclt 0x0000b003 │ │ │ │ andeq r2, r7, r9, asr r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b7f7 │ │ │ │ + svclt 0x0000b7fb │ │ │ │ andeq r3, r7, r9, ror #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b7ef │ │ │ │ + svclt 0x0000b7f3 │ │ │ │ andeq r7, r7, r5, asr #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b7e7 │ │ │ │ + svclt 0x0000b7eb │ │ │ │ andeq r8, r7, r5, lsr #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b7df │ │ │ │ + svclt 0x0000b7e3 │ │ │ │ strdeq r9, [r7], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b7d7 │ │ │ │ + svclt 0x0000b7db │ │ │ │ andeq sl, r7, r5, asr #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b7cf │ │ │ │ + svclt 0x0000b7d3 │ │ │ │ strdeq sl, [r7], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b7c7 │ │ │ │ + svclt 0x0000b7cb │ │ │ │ andeq fp, r7, sp, asr #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b7bf │ │ │ │ + svclt 0x0000b7c3 │ │ │ │ andeq ip, r7, r5, ror #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b7b7 │ │ │ │ + svclt 0x0000b7bb │ │ │ │ andeq sp, r7, r9, ror #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b7af │ │ │ │ + svclt 0x0000b7b3 │ │ │ │ ldrdeq pc, [r7], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b7a7 │ │ │ │ + svclt 0x0000b7ab │ │ │ │ andeq r1, r8, r1, asr #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b79f │ │ │ │ + svclt 0x0000b7a3 │ │ │ │ andeq r1, r8, sp, lsl #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b797 │ │ │ │ + svclt 0x0000b79b │ │ │ │ andeq r2, r8, sp, asr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b78f │ │ │ │ + svclt 0x0000b793 │ │ │ │ @ instruction: 0x000832b5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b787 │ │ │ │ + svclt 0x0000b78b │ │ │ │ andeq r5, r8, r9, ror #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b77f │ │ │ │ + svclt 0x0000b783 │ │ │ │ andeq r6, r8, r1, lsl r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b777 │ │ │ │ + svclt 0x0000b77b │ │ │ │ andeq r7, r8, sp, lsr #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b76f │ │ │ │ + svclt 0x0000b773 │ │ │ │ andeq r9, r8, sp, asr #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b767 │ │ │ │ + svclt 0x0000b76b │ │ │ │ andeq fp, r8, r5, ror pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b75f │ │ │ │ + svclt 0x0000b763 │ │ │ │ andeq ip, r8, sp, ror #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b757 │ │ │ │ + svclt 0x0000b75b │ │ │ │ strdeq sp, [r8], -sp @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b74f │ │ │ │ + svclt 0x0000b753 │ │ │ │ andeq lr, r8, r9, ror #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b747 │ │ │ │ + svclt 0x0000b74b │ │ │ │ andeq lr, r8, sp, lsr #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b73f │ │ │ │ + svclt 0x0000b743 │ │ │ │ muleq r8, r9, r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b737 │ │ │ │ + svclt 0x0000b73b │ │ │ │ andeq r0, r9, r9, lsl r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b72f │ │ │ │ + svclt 0x0000b733 │ │ │ │ andeq r1, r9, r1, asr r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b727 │ │ │ │ + svclt 0x0000b72b │ │ │ │ andeq r1, r9, sp, lsr #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b71f │ │ │ │ + svclt 0x0000b723 │ │ │ │ andeq r1, r9, sp, asr #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b717 │ │ │ │ + svclt 0x0000b71b │ │ │ │ @ instruction: 0x000922bd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b70f │ │ │ │ + svclt 0x0000b713 │ │ │ │ muleq r9, r1, fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b707 │ │ │ │ + svclt 0x0000b70b │ │ │ │ andeq r3, r9, r5, ror r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b6ff │ │ │ │ + svclt 0x0000b703 │ │ │ │ andeq r3, r9, sp, asr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b6f7 │ │ │ │ + svclt 0x0000b6fb │ │ │ │ andeq r4, r9, sp, lsr r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b6ef │ │ │ │ + svclt 0x0000b6f3 │ │ │ │ andeq r4, r9, r1, lsr lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b6e7 │ │ │ │ + svclt 0x0000b6eb │ │ │ │ andeq r5, r9, r5, ror #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b6df │ │ │ │ + svclt 0x0000b6e3 │ │ │ │ andeq r5, r9, sp, asr #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b6d7 │ │ │ │ + svclt 0x0000b6db │ │ │ │ muleq r9, r5, sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b6cf │ │ │ │ + svclt 0x0000b6d3 │ │ │ │ andeq r6, r9, r9, lsr #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b6c7 │ │ │ │ + svclt 0x0000b6cb │ │ │ │ @ instruction: 0x000972b9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b6bf │ │ │ │ + svclt 0x0000b6c3 │ │ │ │ andeq r7, r9, sp, lsl #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b6b7 │ │ │ │ + svclt 0x0000b6bb │ │ │ │ andeq r8, r9, r9, ror #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b6af │ │ │ │ + svclt 0x0000b6b3 │ │ │ │ andeq r8, r9, r1, ror #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b6a7 │ │ │ │ + svclt 0x0000b6ab │ │ │ │ andeq r8, r9, sp, lsl #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b69f │ │ │ │ + svclt 0x0000b6a3 │ │ │ │ @ instruction: 0x000997b5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b697 │ │ │ │ + svclt 0x0000b69b │ │ │ │ andeq r9, r9, sp, ror #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b68f │ │ │ │ + svclt 0x0000b693 │ │ │ │ andeq pc, r9, r1, ror #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b687 │ │ │ │ + svclt 0x0000b68b │ │ │ │ andeq r2, sl, sp, asr lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b67f │ │ │ │ + svclt 0x0000b683 │ │ │ │ andeq r2, sl, r5, lsl #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b677 │ │ │ │ + svclt 0x0000b67b │ │ │ │ muleq sl, r1, fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b66f │ │ │ │ + svclt 0x0000b673 │ │ │ │ andeq r7, sl, r9, lsl #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b667 │ │ │ │ + svclt 0x0000b66b │ │ │ │ andeq r7, sl, r5, lsl lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b65f │ │ │ │ + svclt 0x0000b663 │ │ │ │ andeq r8, sl, r5, ror #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b657 │ │ │ │ + svclt 0x0000b65b │ │ │ │ andeq r8, sl, sp, ror #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b64f │ │ │ │ + svclt 0x0000b653 │ │ │ │ andeq r8, sl, r1, ror r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b647 │ │ │ │ + svclt 0x0000b64b │ │ │ │ andeq r8, sl, r9, lsl ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b63f │ │ │ │ + svclt 0x0000b643 │ │ │ │ andeq pc, sl, r9, ror #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b637 │ │ │ │ + svclt 0x0000b63b │ │ │ │ andeq r0, fp, r1, lsl #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b62f │ │ │ │ + svclt 0x0000b633 │ │ │ │ andeq r0, fp, sp, ror #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b627 │ │ │ │ + svclt 0x0000b62b │ │ │ │ andeq r1, fp, r5, ror #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b61f │ │ │ │ + svclt 0x0000b623 │ │ │ │ strheq r7, [fp], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b617 │ │ │ │ + svclt 0x0000b61b │ │ │ │ andeq pc, ip, r5, ror #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b60f │ │ │ │ + svclt 0x0000b613 │ │ │ │ ldrdeq r0, [sp], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b607 │ │ │ │ + svclt 0x0000b60b │ │ │ │ ldrdeq r0, [sp], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b5ff │ │ │ │ + svclt 0x0000b603 │ │ │ │ muleq sp, r9, sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b5f7 │ │ │ │ + svclt 0x0000b5fb │ │ │ │ andeq r1, sp, r5, lsr r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b5ef │ │ │ │ + svclt 0x0000b5f3 │ │ │ │ andeq r2, sp, r1, ror #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b5e7 │ │ │ │ + svclt 0x0000b5eb │ │ │ │ strdeq r2, [sp], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b5df │ │ │ │ + svclt 0x0000b5e3 │ │ │ │ andeq r6, sp, sp, lsr #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b5d7 │ │ │ │ + svclt 0x0000b5db │ │ │ │ andeq sl, sp, r1, asr #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b5cf │ │ │ │ + svclt 0x0000b5d3 │ │ │ │ andeq fp, sp, r5, lsl #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b5c7 │ │ │ │ + svclt 0x0000b5cb │ │ │ │ andeq pc, sp, sp, asr #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b5bf │ │ │ │ + svclt 0x0000b5c3 │ │ │ │ andeq r0, lr, r5, ror #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b5b7 │ │ │ │ + svclt 0x0000b5bb │ │ │ │ andeq r3, lr, r5, lsl #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b5af │ │ │ │ + svclt 0x0000b5b3 │ │ │ │ muleq lr, r9, sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b5a7 │ │ │ │ + svclt 0x0000b5ab │ │ │ │ ldrdeq r7, [lr], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b59f │ │ │ │ + svclt 0x0000b5a3 │ │ │ │ andeq r8, lr, sp, lsl r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b597 │ │ │ │ + svclt 0x0000b59b │ │ │ │ ldrdeq r8, [lr], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b58f │ │ │ │ + svclt 0x0000b593 │ │ │ │ andeq r8, lr, r9, ror r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b587 │ │ │ │ + svclt 0x0000b58b │ │ │ │ andeq r9, lr, r9, lsr #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b57f │ │ │ │ + svclt 0x0000b583 │ │ │ │ andeq r9, lr, sp, ror fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b577 │ │ │ │ + svclt 0x0000b57b │ │ │ │ andeq sl, lr, r9, lsr ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b56f │ │ │ │ + svclt 0x0000b573 │ │ │ │ andeq fp, lr, r9, lsl #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b567 │ │ │ │ + svclt 0x0000b56b │ │ │ │ andeq fp, lr, sp, lsl fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b55f │ │ │ │ + svclt 0x0000b563 │ │ │ │ andeq ip, lr, r5, lsr #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b557 │ │ │ │ + svclt 0x0000b55b │ │ │ │ andeq ip, lr, r1, ror #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b54f │ │ │ │ + svclt 0x0000b553 │ │ │ │ muleq lr, r5, r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b547 │ │ │ │ + svclt 0x0000b54b │ │ │ │ andeq sp, lr, r5, lsl fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b53f │ │ │ │ + svclt 0x0000b543 │ │ │ │ strdeq lr, [lr], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b537 │ │ │ │ + svclt 0x0000b53b │ │ │ │ muleq lr, sp, r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b52f │ │ │ │ + svclt 0x0000b533 │ │ │ │ andeq r0, pc, sp, asr #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b527 │ │ │ │ + svclt 0x0000b52b │ │ │ │ andeq r1, pc, r5, asr #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b51f │ │ │ │ + svclt 0x0000b523 │ │ │ │ strdeq r2, [pc], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b517 │ │ │ │ + svclt 0x0000b51b │ │ │ │ andeq r5, pc, r9, lsl r4 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b50f │ │ │ │ + svclt 0x0000b513 │ │ │ │ andeq r5, pc, r5, lsl r8 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b507 │ │ │ │ + svclt 0x0000b50b │ │ │ │ ldrdeq r5, [pc], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b4ff │ │ │ │ + svclt 0x0000b503 │ │ │ │ andeq r6, pc, r1, lsr #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b4f7 │ │ │ │ + svclt 0x0000b4fb │ │ │ │ andeq r7, pc, r5, rrx │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b4ef │ │ │ │ + svclt 0x0000b4f3 │ │ │ │ andeq r7, pc, sp, lsr #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b4e7 │ │ │ │ + svclt 0x0000b4eb │ │ │ │ @ instruction: 0x000f87bd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b4df │ │ │ │ + svclt 0x0000b4e3 │ │ │ │ andeq r8, pc, r5, lsr #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b4d7 │ │ │ │ + svclt 0x0000b4db │ │ │ │ strdeq r8, [pc], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b4cf │ │ │ │ + svclt 0x0000b4d3 │ │ │ │ andeq r9, pc, r1, lsl #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b4c7 │ │ │ │ + svclt 0x0000b4cb │ │ │ │ andeq sl, pc, r9, ror r3 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b4bf │ │ │ │ + svclt 0x0000b4c3 │ │ │ │ andeq sp, pc, sp, lsr #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b4b7 │ │ │ │ + svclt 0x0000b4bb │ │ │ │ @ instruction: 0x001008d1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b4af │ │ │ │ + svclt 0x0000b4b3 │ │ │ │ andseq r0, r0, r9, lsl ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b4a7 │ │ │ │ + svclt 0x0000b4ab │ │ │ │ @ instruction: 0x00100dd9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b49f │ │ │ │ + svclt 0x0000b4a3 │ │ │ │ andseq r1, r0, r1, asr r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b497 │ │ │ │ + svclt 0x0000b49b │ │ │ │ andseq r1, r0, r5, asr #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b48f │ │ │ │ + svclt 0x0000b493 │ │ │ │ andseq r7, r0, r9, lsl #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b487 │ │ │ │ + svclt 0x0000b48b │ │ │ │ andseq r8, r0, sp, asr #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b47f │ │ │ │ + svclt 0x0000b483 │ │ │ │ andseq r8, r0, sp, asr sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b477 │ │ │ │ + svclt 0x0000b47b │ │ │ │ @ instruction: 0x0010abb9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b46f │ │ │ │ + svclt 0x0000b473 │ │ │ │ andseq sl, r0, sp, lsl lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b467 │ │ │ │ + svclt 0x0000b46b │ │ │ │ andseq fp, r0, sp, asr #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b45f │ │ │ │ + svclt 0x0000b463 │ │ │ │ andseq ip, r0, r1, ror #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b457 │ │ │ │ + svclt 0x0000b45b │ │ │ │ andseq ip, r0, r5, lsr fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b44f │ │ │ │ + svclt 0x0000b453 │ │ │ │ andseq ip, r0, r5, lsr ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b447 │ │ │ │ + svclt 0x0000b44b │ │ │ │ mulseq r1, r9, r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b43f │ │ │ │ + svclt 0x0000b443 │ │ │ │ @ instruction: 0x00110db5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b437 │ │ │ │ + svclt 0x0000b43b │ │ │ │ @ instruction: 0x001111f1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b42f │ │ │ │ + svclt 0x0000b433 │ │ │ │ @ instruction: 0x00111df1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b427 │ │ │ │ + svclt 0x0000b42b │ │ │ │ andseq r2, r1, r9, asr r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b41f │ │ │ │ + svclt 0x0000b423 │ │ │ │ andseq r3, r1, sp, lsr sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b417 │ │ │ │ + svclt 0x0000b41b │ │ │ │ andseq r9, r1, sp, ror #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b40f │ │ │ │ + svclt 0x0000b413 │ │ │ │ @ instruction: 0x00119bbd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b407 │ │ │ │ + svclt 0x0000b40b │ │ │ │ @ instruction: 0x0011aab5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b3ff │ │ │ │ + svclt 0x0000b403 │ │ │ │ andseq ip, r1, sp, ror #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b3f7 │ │ │ │ + svclt 0x0000b3fb │ │ │ │ andseq ip, r1, r1, lsr #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b3ef │ │ │ │ + svclt 0x0000b3f3 │ │ │ │ andseq ip, r1, r5, asr #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b3e7 │ │ │ │ + svclt 0x0000b3eb │ │ │ │ @ instruction: 0x0011d6f1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b3df │ │ │ │ + svclt 0x0000b3e3 │ │ │ │ andseq sp, r1, r1, asr #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b3d7 │ │ │ │ + svclt 0x0000b3db │ │ │ │ andseq lr, r1, sp, lsl #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b3cf │ │ │ │ + svclt 0x0000b3d3 │ │ │ │ @ instruction: 0x0011e8b5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b3c7 │ │ │ │ + svclt 0x0000b3cb │ │ │ │ andseq pc, r1, sp, asr r0 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b3bf │ │ │ │ + svclt 0x0000b3c3 │ │ │ │ @ instruction: 0x0011f9f5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b3b7 │ │ │ │ + svclt 0x0000b3bb │ │ │ │ andseq pc, r1, sp, lsr #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b3af │ │ │ │ + svclt 0x0000b3b3 │ │ │ │ andseq r0, r2, r5, asr #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b3a7 │ │ │ │ + svclt 0x0000b3ab │ │ │ │ andseq r0, r2, r5, lsr #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b39f │ │ │ │ + svclt 0x0000b3a3 │ │ │ │ andseq r0, r2, r5, asr #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b397 │ │ │ │ + svclt 0x0000b39b │ │ │ │ mulseq r2, sp, r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b38f │ │ │ │ + svclt 0x0000b393 │ │ │ │ andseq r2, r2, r9, asr ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b387 │ │ │ │ + svclt 0x0000b38b │ │ │ │ @ instruction: 0x00122ddd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b37f │ │ │ │ + svclt 0x0000b383 │ │ │ │ andseq r3, r2, r9, asr #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b377 │ │ │ │ + svclt 0x0000b37b │ │ │ │ andseq r6, r2, sp, asr sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b36f │ │ │ │ + svclt 0x0000b373 │ │ │ │ andseq r7, r2, r5, lsr #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b367 │ │ │ │ + svclt 0x0000b36b │ │ │ │ andseq r7, r2, r9, ror #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b35f │ │ │ │ + svclt 0x0000b363 │ │ │ │ andseq r8, r2, r1, lsr r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b357 │ │ │ │ + svclt 0x0000b35b │ │ │ │ @ instruction: 0x001284bd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b34f │ │ │ │ + svclt 0x0000b353 │ │ │ │ andseq r8, r2, r5, asr #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b347 │ │ │ │ + svclt 0x0000b34b │ │ │ │ andseq r8, r2, r5, lsl lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b33f │ │ │ │ + svclt 0x0000b343 │ │ │ │ andseq r8, r2, r1, asr #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b337 │ │ │ │ + svclt 0x0000b33b │ │ │ │ andseq r9, r2, r1, lsl r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b32f │ │ │ │ + svclt 0x0000b333 │ │ │ │ andseq r9, r2, r1, lsr #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b327 │ │ │ │ + svclt 0x0000b32b │ │ │ │ andseq r9, r2, r9, asr #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b31f │ │ │ │ + svclt 0x0000b323 │ │ │ │ andseq fp, r2, r5, ror r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b317 │ │ │ │ + svclt 0x0000b31b │ │ │ │ andseq fp, r2, r5, asr #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b30f │ │ │ │ + svclt 0x0000b313 │ │ │ │ andseq ip, r2, sp, asr #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b307 │ │ │ │ + svclt 0x0000b30b │ │ │ │ andseq ip, r2, r5, lsl #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b2ff │ │ │ │ + svclt 0x0000b303 │ │ │ │ mulseq r2, r5, r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b2f7 │ │ │ │ + svclt 0x0000b2fb │ │ │ │ mulseq r2, r5, ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b2ef │ │ │ │ + svclt 0x0000b2f3 │ │ │ │ andseq sp, r2, sp, lsl #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b2e7 │ │ │ │ + svclt 0x0000b2eb │ │ │ │ andseq sp, r2, sp, lsl #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b2df │ │ │ │ + svclt 0x0000b2e3 │ │ │ │ andseq sp, r2, r5, asr fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b2d7 │ │ │ │ + svclt 0x0000b2db │ │ │ │ andseq sp, r2, r1, lsl pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b2cf │ │ │ │ + svclt 0x0000b2d3 │ │ │ │ andseq lr, r2, sp, ror #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b2c7 │ │ │ │ + svclt 0x0000b2cb │ │ │ │ andseq pc, r2, r5, lsr #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b2bf │ │ │ │ + svclt 0x0000b2c3 │ │ │ │ andseq pc, r2, r1, lsr #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b2b7 │ │ │ │ + svclt 0x0000b2bb │ │ │ │ andseq pc, r2, r1, ror #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b2af │ │ │ │ + svclt 0x0000b2b3 │ │ │ │ andseq r0, r3, r5, lsl #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b2a7 │ │ │ │ + svclt 0x0000b2ab │ │ │ │ andseq r0, r3, sp, asr r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b29f │ │ │ │ + svclt 0x0000b2a3 │ │ │ │ andseq r0, r3, r5, ror #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b297 │ │ │ │ + svclt 0x0000b29b │ │ │ │ @ instruction: 0x00130ebd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b28f │ │ │ │ + svclt 0x0000b293 │ │ │ │ andseq r2, r3, r5, lsl #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b287 │ │ │ │ + svclt 0x0000b28b │ │ │ │ andseq r2, r3, r5, lsl lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b27f │ │ │ │ + svclt 0x0000b283 │ │ │ │ @ instruction: 0x00134edd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b277 │ │ │ │ + svclt 0x0000b27b │ │ │ │ andseq r5, r3, r5, ror #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b26f │ │ │ │ + svclt 0x0000b273 │ │ │ │ andseq r5, r3, r5, ror #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b267 │ │ │ │ + svclt 0x0000b26b │ │ │ │ andseq r5, r3, sp, lsl #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b25f │ │ │ │ + svclt 0x0000b263 │ │ │ │ andseq r6, r3, r1, ror r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b257 │ │ │ │ + svclt 0x0000b25b │ │ │ │ andseq r6, r3, r5, lsl r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b24f │ │ │ │ + svclt 0x0000b253 │ │ │ │ andseq r6, r3, sp, lsr r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b247 │ │ │ │ + svclt 0x0000b24b │ │ │ │ @ instruction: 0x00136bd5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b23f │ │ │ │ + svclt 0x0000b243 │ │ │ │ andseq r7, r3, sp, ror #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b237 │ │ │ │ + svclt 0x0000b23b │ │ │ │ @ instruction: 0x001377dd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b22f │ │ │ │ + svclt 0x0000b233 │ │ │ │ @ instruction: 0x00137add │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b227 │ │ │ │ + svclt 0x0000b22b │ │ │ │ andseq r8, r3, r9, lsl #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b21f │ │ │ │ + svclt 0x0000b223 │ │ │ │ @ instruction: 0x001397dd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b217 │ │ │ │ + svclt 0x0000b21b │ │ │ │ @ instruction: 0x0013a2bd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b20f │ │ │ │ + svclt 0x0000b213 │ │ │ │ andseq fp, r3, r5, rrx │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b207 │ │ │ │ + svclt 0x0000b20b │ │ │ │ andseq fp, r3, sp, ror #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b1ff │ │ │ │ + svclt 0x0000b203 │ │ │ │ mulseq r3, r5, r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b1f7 │ │ │ │ + svclt 0x0000b1fb │ │ │ │ andseq ip, r3, r1, lsl #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b1ef │ │ │ │ + svclt 0x0000b1f3 │ │ │ │ @ instruction: 0x0013d8b5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b1e7 │ │ │ │ + svclt 0x0000b1eb │ │ │ │ andseq sp, r3, r9, lsl #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b1df │ │ │ │ + svclt 0x0000b1e3 │ │ │ │ andseq sp, r3, sp, lsl lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b1d7 │ │ │ │ + svclt 0x0000b1db │ │ │ │ andseq pc, r3, r5, ror #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b1cf │ │ │ │ + svclt 0x0000b1d3 │ │ │ │ @ instruction: 0x0013fcb5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b1c7 │ │ │ │ + svclt 0x0000b1cb │ │ │ │ andseq r0, r4, r9, lsl #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b1bf │ │ │ │ + svclt 0x0000b1c3 │ │ │ │ andseq r0, r4, sp, asr #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b1b7 │ │ │ │ + svclt 0x0000b1bb │ │ │ │ andseq r0, r4, sp, ror lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b1af │ │ │ │ + svclt 0x0000b1b3 │ │ │ │ andseq r1, r4, sp, ror r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b1a7 │ │ │ │ + svclt 0x0000b1ab │ │ │ │ @ instruction: 0x001419dd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b19f │ │ │ │ + svclt 0x0000b1a3 │ │ │ │ andseq r2, r4, r5, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b197 │ │ │ │ + svclt 0x0000b19b │ │ │ │ andseq r2, r4, r5, asr #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b18f │ │ │ │ + svclt 0x0000b193 │ │ │ │ andseq r5, r4, r5, ror #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b187 │ │ │ │ + svclt 0x0000b18b │ │ │ │ @ instruction: 0x00145df9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b17f │ │ │ │ + svclt 0x0000b183 │ │ │ │ andseq r6, r4, r5, ror #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b177 │ │ │ │ + svclt 0x0000b17b │ │ │ │ andseq r7, r4, r5, lsr r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b16f │ │ │ │ + svclt 0x0000b173 │ │ │ │ andseq r7, r4, r5, lsr #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b167 │ │ │ │ + svclt 0x0000b16b │ │ │ │ andseq r8, r4, r9, ror r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b15f │ │ │ │ + svclt 0x0000b163 │ │ │ │ @ instruction: 0x00149dfd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b157 │ │ │ │ + svclt 0x0000b15b │ │ │ │ andseq fp, r4, r5, asr #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b14f │ │ │ │ + svclt 0x0000b153 │ │ │ │ andseq fp, r4, sp, lsl #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b147 │ │ │ │ + svclt 0x0000b14b │ │ │ │ andseq fp, r4, r5, lsr #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b13f │ │ │ │ + svclt 0x0000b143 │ │ │ │ andseq fp, r4, r5, lsl #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b137 │ │ │ │ + svclt 0x0000b13b │ │ │ │ andseq ip, r4, r1, rrx │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b12f │ │ │ │ + svclt 0x0000b133 │ │ │ │ andseq ip, r4, sp, ror r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b127 │ │ │ │ + svclt 0x0000b12b │ │ │ │ @ instruction: 0x0014d4b5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b11f │ │ │ │ + svclt 0x0000b123 │ │ │ │ andseq sp, r4, r5, lsl #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b117 │ │ │ │ + svclt 0x0000b11b │ │ │ │ andseq lr, r4, sp, lsr r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b10f │ │ │ │ + svclt 0x0000b113 │ │ │ │ andseq r0, r5, r5, asr r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b107 │ │ │ │ + svclt 0x0000b10b │ │ │ │ @ instruction: 0x00150bf5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b0ff │ │ │ │ + svclt 0x0000b103 │ │ │ │ andseq r1, r5, r9, lsl #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b0f7 │ │ │ │ + svclt 0x0000b0fb │ │ │ │ andseq r2, r5, sp, lsr r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b0ef │ │ │ │ + svclt 0x0000b0f3 │ │ │ │ @ instruction: 0x001524fd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b0e7 │ │ │ │ + svclt 0x0000b0eb │ │ │ │ andseq r2, r5, sp, ror #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b0df │ │ │ │ + svclt 0x0000b0e3 │ │ │ │ andseq r2, r5, r5, lsr pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b0d7 │ │ │ │ + svclt 0x0000b0db │ │ │ │ andseq r3, r5, r1, asr #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b0cf │ │ │ │ + svclt 0x0000b0d3 │ │ │ │ andseq r4, r5, sp, asr #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b0c7 │ │ │ │ + svclt 0x0000b0cb │ │ │ │ @ instruction: 0x001547bd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b0bf │ │ │ │ + svclt 0x0000b0c3 │ │ │ │ andseq r6, r5, r5, ror #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b0b7 │ │ │ │ + svclt 0x0000b0bb │ │ │ │ andseq r9, r5, r5, asr #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b0af │ │ │ │ + svclt 0x0000b0b3 │ │ │ │ andseq pc, r5, r9, ror #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b0a7 │ │ │ │ + svclt 0x0000b0ab │ │ │ │ andseq r6, r6, r1, lsl #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b09f │ │ │ │ + svclt 0x0000b0a3 │ │ │ │ @ instruction: 0x001671f1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b097 │ │ │ │ + svclt 0x0000b09b │ │ │ │ andseq sp, r6, r1, asr #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b08f │ │ │ │ + svclt 0x0000b093 │ │ │ │ andseq r1, r7, r5, lsl #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b087 │ │ │ │ + svclt 0x0000b08b │ │ │ │ andseq r2, r7, r5, lsl #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b07f │ │ │ │ + svclt 0x0000b083 │ │ │ │ mulseq r7, sp, fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b077 │ │ │ │ + svclt 0x0000b07b │ │ │ │ andseq r7, r7, r5, lsr lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b06f │ │ │ │ + svclt 0x0000b073 │ │ │ │ @ instruction: 0x001798d1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b067 │ │ │ │ + svclt 0x0000b06b │ │ │ │ andseq r9, r7, r9, asr lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b05f │ │ │ │ + svclt 0x0000b063 │ │ │ │ andseq sl, r7, r9, asr #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b057 │ │ │ │ + svclt 0x0000b05b │ │ │ │ andseq fp, r7, r5, asr #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b04f │ │ │ │ + svclt 0x0000b053 │ │ │ │ andseq ip, r7, sp, ror #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b047 │ │ │ │ + svclt 0x0000b04b │ │ │ │ @ instruction: 0x0017dbbd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b03f │ │ │ │ + svclt 0x0000b043 │ │ │ │ andseq r0, r8, sp, lsl #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b037 │ │ │ │ + svclt 0x0000b03b │ │ │ │ andseq r1, r8, r5, ror r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b02f │ │ │ │ + svclt 0x0000b033 │ │ │ │ andseq r1, r8, r5, asr r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b027 │ │ │ │ + svclt 0x0000b02b │ │ │ │ andseq r3, r8, r5, lsl #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b01f │ │ │ │ + svclt 0x0000b023 │ │ │ │ andseq r3, r8, sp, lsl #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b017 │ │ │ │ + svclt 0x0000b01b │ │ │ │ ldrsheq r6, [r8], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b00f │ │ │ │ + svclt 0x0000b013 │ │ │ │ andseq r7, r8, r1, lsr #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e84478 │ │ │ │ - svclt 0x0000b007 │ │ │ │ + svclt 0x0000b00b │ │ │ │ andseq sl, r8, sp, asr #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b7ff │ │ │ │ + @ instruction: 0xf1e84478 │ │ │ │ + svclt 0x0000b003 │ │ │ │ @ instruction: 0x00190cb5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b7f7 │ │ │ │ + svclt 0x0000b7fb │ │ │ │ ldrheq r1, [r9], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b7ef │ │ │ │ + svclt 0x0000b7f3 │ │ │ │ andseq r1, r9, sp, asr r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b7e7 │ │ │ │ + svclt 0x0000b7eb │ │ │ │ andseq r2, r9, r9, ror #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b7df │ │ │ │ + svclt 0x0000b7e3 │ │ │ │ @ instruction: 0x00192fd5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b7d7 │ │ │ │ + svclt 0x0000b7db │ │ │ │ mulseq sl, sp, sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b7cf │ │ │ │ + svclt 0x0000b7d3 │ │ │ │ andseq r7, sl, r1, lsr #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b7c7 │ │ │ │ + svclt 0x0000b7cb │ │ │ │ andseq r7, sl, sp, lsr #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b7bf │ │ │ │ + svclt 0x0000b7c3 │ │ │ │ andseq r7, sl, r5, lsr #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b7b7 │ │ │ │ + svclt 0x0000b7bb │ │ │ │ andseq r9, sl, sp, ror #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b7af │ │ │ │ + svclt 0x0000b7b3 │ │ │ │ andseq sl, sl, r1, asr #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b7a7 │ │ │ │ + svclt 0x0000b7ab │ │ │ │ andseq sl, sl, sp, lsl #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b79f │ │ │ │ + svclt 0x0000b7a3 │ │ │ │ andseq fp, sl, r1, asr #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b797 │ │ │ │ + svclt 0x0000b79b │ │ │ │ andseq fp, sl, sp, lsl ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b78f │ │ │ │ + svclt 0x0000b793 │ │ │ │ mulseq sl, r5, r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b787 │ │ │ │ + svclt 0x0000b78b │ │ │ │ mulseq sl, sp, r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b77f │ │ │ │ + svclt 0x0000b783 │ │ │ │ andseq lr, sl, sp, lsl #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b777 │ │ │ │ + svclt 0x0000b77b │ │ │ │ andseq r4, fp, sp, ror #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b76f │ │ │ │ + svclt 0x0000b773 │ │ │ │ andseq r4, fp, r9, ror sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b767 │ │ │ │ + svclt 0x0000b76b │ │ │ │ andseq sl, fp, r5, lsl #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b75f │ │ │ │ + svclt 0x0000b763 │ │ │ │ andseq fp, fp, r1, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b757 │ │ │ │ + svclt 0x0000b75b │ │ │ │ andseq fp, fp, sp, ror #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b74f │ │ │ │ + svclt 0x0000b753 │ │ │ │ andseq fp, fp, r1, ror #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b747 │ │ │ │ + svclt 0x0000b74b │ │ │ │ andseq fp, fp, r5, asr sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b73f │ │ │ │ + svclt 0x0000b743 │ │ │ │ andseq fp, fp, r5, asr #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b737 │ │ │ │ + svclt 0x0000b73b │ │ │ │ andseq ip, fp, r9, asr #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b72f │ │ │ │ + svclt 0x0000b733 │ │ │ │ andseq sp, fp, r1, lsl #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b727 │ │ │ │ + svclt 0x0000b72b │ │ │ │ andseq sp, fp, sp, ror #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b71f │ │ │ │ + svclt 0x0000b723 │ │ │ │ andseq sp, fp, r9, ror #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b717 │ │ │ │ + svclt 0x0000b71b │ │ │ │ andseq sp, fp, sp, ror #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b70f │ │ │ │ + svclt 0x0000b713 │ │ │ │ andseq lr, fp, sp, lsr #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b707 │ │ │ │ + svclt 0x0000b70b │ │ │ │ andseq lr, fp, sp, lsr #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b6ff │ │ │ │ + svclt 0x0000b703 │ │ │ │ @ instruction: 0x001c0ad9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b6f7 │ │ │ │ + svclt 0x0000b6fb │ │ │ │ andseq r1, ip, r5, ror #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b6ef │ │ │ │ + svclt 0x0000b6f3 │ │ │ │ andseq r2, ip, sp, asr ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b6e7 │ │ │ │ + svclt 0x0000b6eb │ │ │ │ @ instruction: 0x001c35b5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b6df │ │ │ │ + svclt 0x0000b6e3 │ │ │ │ @ instruction: 0x001c3bf1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b6d7 │ │ │ │ + svclt 0x0000b6db │ │ │ │ andseq r3, ip, r1, lsl #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b6cf │ │ │ │ + svclt 0x0000b6d3 │ │ │ │ andseq r4, ip, r5, ror #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b6c7 │ │ │ │ + svclt 0x0000b6cb │ │ │ │ mulseq ip, sp, r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b6bf │ │ │ │ + svclt 0x0000b6c3 │ │ │ │ andseq r5, ip, r1, ror #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b6b7 │ │ │ │ + svclt 0x0000b6bb │ │ │ │ andseq r6, ip, sp, ror #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b6af │ │ │ │ + svclt 0x0000b6b3 │ │ │ │ andseq r6, ip, r1, asr #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b6a7 │ │ │ │ + svclt 0x0000b6ab │ │ │ │ andseq sl, ip, r9, asr #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b69f │ │ │ │ + svclt 0x0000b6a3 │ │ │ │ andseq pc, ip, r5, asr r1 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b697 │ │ │ │ + svclt 0x0000b69b │ │ │ │ @ instruction: 0x001d01f9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b68f │ │ │ │ + svclt 0x0000b693 │ │ │ │ andseq r3, sp, r5, lsl #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b687 │ │ │ │ + svclt 0x0000b68b │ │ │ │ andseq r3, sp, sp, asr pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b67f │ │ │ │ + svclt 0x0000b683 │ │ │ │ andseq r8, sp, sp, lsl #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b677 │ │ │ │ + svclt 0x0000b67b │ │ │ │ andseq sp, sp, r9, lsl #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b66f │ │ │ │ + svclt 0x0000b673 │ │ │ │ @ instruction: 0x001e15bd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b667 │ │ │ │ + svclt 0x0000b66b │ │ │ │ andseq r4, lr, r9, lsl ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b65f │ │ │ │ + svclt 0x0000b663 │ │ │ │ andseq r5, lr, sp, lsl #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b657 │ │ │ │ + svclt 0x0000b65b │ │ │ │ ldrsbeq r6, [lr], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b64f │ │ │ │ + svclt 0x0000b653 │ │ │ │ andseq r6, lr, r5, lsl #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b647 │ │ │ │ + svclt 0x0000b64b │ │ │ │ @ instruction: 0x001ebcf9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b63f │ │ │ │ + svclt 0x0000b643 │ │ │ │ andseq ip, lr, r1, asr r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b637 │ │ │ │ + svclt 0x0000b63b │ │ │ │ andseq pc, lr, r5, lsl #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b62f │ │ │ │ + svclt 0x0000b633 │ │ │ │ andseq r0, pc, r5, asr r1 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b627 │ │ │ │ + svclt 0x0000b62b │ │ │ │ andseq r0, pc, sp, lsl r6 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b61f │ │ │ │ + svclt 0x0000b623 │ │ │ │ andseq r1, pc, sp, lsl r6 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b617 │ │ │ │ + svclt 0x0000b61b │ │ │ │ andseq r2, pc, sp, asr r2 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b60f │ │ │ │ + svclt 0x0000b613 │ │ │ │ andseq r2, pc, sp, lsl #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b607 │ │ │ │ + svclt 0x0000b60b │ │ │ │ andseq r4, pc, r5, lsr #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b5ff │ │ │ │ + svclt 0x0000b603 │ │ │ │ andseq r4, pc, sp, ror #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b5f7 │ │ │ │ + svclt 0x0000b5fb │ │ │ │ andseq r4, pc, sp, asr #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b5ef │ │ │ │ + svclt 0x0000b5f3 │ │ │ │ andseq r5, pc, r1, lsl #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b5e7 │ │ │ │ + svclt 0x0000b5eb │ │ │ │ andseq r5, pc, sp, lsl fp @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b5df │ │ │ │ + svclt 0x0000b5e3 │ │ │ │ @ instruction: 0x001f62d1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b5d7 │ │ │ │ + svclt 0x0000b5db │ │ │ │ @ instruction: 0x001f68d5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b5cf │ │ │ │ + svclt 0x0000b5d3 │ │ │ │ andseq r7, pc, sp, lsl r4 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b5c7 │ │ │ │ + svclt 0x0000b5cb │ │ │ │ andseq r8, pc, r5, lsl #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b5bf │ │ │ │ + svclt 0x0000b5c3 │ │ │ │ @ instruction: 0x001f8df5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b5b7 │ │ │ │ + svclt 0x0000b5bb │ │ │ │ andseq r9, pc, r5, asr #19 │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b5af │ │ │ │ + svclt 0x0000b5b3 │ │ │ │ andseq sl, pc, r5, lsl #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b5a7 │ │ │ │ + svclt 0x0000b5ab │ │ │ │ andseq sp, pc, r1, ror r7 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b59f │ │ │ │ + svclt 0x0000b5a3 │ │ │ │ andseq lr, pc, sp, lsr #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b597 │ │ │ │ + svclt 0x0000b59b │ │ │ │ eoreq r1, r0, r5, lsl r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b58f │ │ │ │ + svclt 0x0000b593 │ │ │ │ eoreq r1, r0, r5, asr sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b587 │ │ │ │ + svclt 0x0000b58b │ │ │ │ eoreq r2, r0, sp, ror #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b57f │ │ │ │ + svclt 0x0000b583 │ │ │ │ eoreq r3, r0, r9, ror #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b577 │ │ │ │ + svclt 0x0000b57b │ │ │ │ eoreq r3, r0, sp, asr #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b56f │ │ │ │ + svclt 0x0000b573 │ │ │ │ eoreq r3, r0, r5, lsl #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b567 │ │ │ │ + svclt 0x0000b56b │ │ │ │ mlaeq r0, r5, r4, r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b55f │ │ │ │ + svclt 0x0000b563 │ │ │ │ eoreq r4, r0, r5, lsr #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b557 │ │ │ │ + svclt 0x0000b55b │ │ │ │ eoreq r7, r0, sp, lsl r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b54f │ │ │ │ + svclt 0x0000b553 │ │ │ │ eoreq r7, r0, sp, asr #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b547 │ │ │ │ + svclt 0x0000b54b │ │ │ │ eoreq r7, r0, r1, asr #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b53f │ │ │ │ + svclt 0x0000b543 │ │ │ │ eoreq r8, r0, r5, asr #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b537 │ │ │ │ + svclt 0x0000b53b │ │ │ │ eoreq r9, r0, r5, lsl #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b52f │ │ │ │ + svclt 0x0000b533 │ │ │ │ eoreq r9, r0, sp, asr r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b527 │ │ │ │ + svclt 0x0000b52b │ │ │ │ eoreq sl, r0, sp, lsr r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b51f │ │ │ │ + svclt 0x0000b523 │ │ │ │ eoreq sl, r0, r5, lsr r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b517 │ │ │ │ + svclt 0x0000b51b │ │ │ │ strdeq ip, [r0], -sp @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b50f │ │ │ │ + svclt 0x0000b513 │ │ │ │ eoreq ip, r0, r5, lsr #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b507 │ │ │ │ + svclt 0x0000b50b │ │ │ │ eoreq sp, r0, r5, ror #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b4ff │ │ │ │ + svclt 0x0000b503 │ │ │ │ mlaeq r0, r1, pc, sp @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b4f7 │ │ │ │ + svclt 0x0000b4fb │ │ │ │ eoreq lr, r0, r5, asr #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b4ef │ │ │ │ + svclt 0x0000b4f3 │ │ │ │ eoreq pc, r0, r9, lsr #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b4e7 │ │ │ │ + svclt 0x0000b4eb │ │ │ │ eoreq r0, r1, sp, lsl #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b4df │ │ │ │ + svclt 0x0000b4e3 │ │ │ │ eoreq r0, r1, r1, asr #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b4d7 │ │ │ │ + svclt 0x0000b4db │ │ │ │ mlaeq r1, r1, r9, r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b4cf │ │ │ │ + svclt 0x0000b4d3 │ │ │ │ ldrdeq r1, [r1], -sp @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b4c7 │ │ │ │ + svclt 0x0000b4cb │ │ │ │ strhteq r2, [r1], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b4bf │ │ │ │ + svclt 0x0000b4c3 │ │ │ │ eoreq r3, r1, r1, ror sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b4b7 │ │ │ │ + svclt 0x0000b4bb │ │ │ │ eoreq r4, r1, r5, lsl #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b4af │ │ │ │ + svclt 0x0000b4b3 │ │ │ │ eoreq r5, r1, r5, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b4a7 │ │ │ │ + svclt 0x0000b4ab │ │ │ │ eoreq r5, r1, r5, lsl #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b49f │ │ │ │ + svclt 0x0000b4a3 │ │ │ │ eoreq r6, r1, r5, ror #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b497 │ │ │ │ + svclt 0x0000b49b │ │ │ │ eoreq r7, r1, sp, lsr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b48f │ │ │ │ + svclt 0x0000b493 │ │ │ │ eoreq r7, r1, sp, asr #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b487 │ │ │ │ + svclt 0x0000b48b │ │ │ │ strdeq r9, [r1], -sp @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b47f │ │ │ │ + svclt 0x0000b483 │ │ │ │ eoreq r9, r1, r5, lsl #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b477 │ │ │ │ + svclt 0x0000b47b │ │ │ │ eoreq sl, r1, sp, asr #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b46f │ │ │ │ + svclt 0x0000b473 │ │ │ │ eoreq sp, r1, sp, lsl #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b467 │ │ │ │ + svclt 0x0000b46b │ │ │ │ eoreq lr, r1, r1, asr #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b45f │ │ │ │ + svclt 0x0000b463 │ │ │ │ strdeq r3, [r2], -sp @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b457 │ │ │ │ + svclt 0x0000b45b │ │ │ │ eoreq r8, r2, r5, lsr #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b44f │ │ │ │ + svclt 0x0000b453 │ │ │ │ eoreq r8, r2, sp, ror pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b447 │ │ │ │ + svclt 0x0000b44b │ │ │ │ eoreq lr, r2, r1, lsl lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b43f │ │ │ │ + svclt 0x0000b443 │ │ │ │ eoreq pc, r2, sp, ror #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b437 │ │ │ │ + svclt 0x0000b43b │ │ │ │ eoreq pc, r2, sp, asr #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b42f │ │ │ │ + svclt 0x0000b433 │ │ │ │ eoreq r6, r3, r5, ror r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b427 │ │ │ │ + svclt 0x0000b42b │ │ │ │ eoreq r6, r3, r1, lsl sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b41f │ │ │ │ + svclt 0x0000b423 │ │ │ │ eoreq r6, r3, sp, lsl #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b417 │ │ │ │ + svclt 0x0000b41b │ │ │ │ mlaeq r3, r9, r2, sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b40f │ │ │ │ + svclt 0x0000b413 │ │ │ │ eoreq sl, r3, r9, lsl r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b407 │ │ │ │ + svclt 0x0000b40b │ │ │ │ strdeq sl, [r3], -sp @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b3ff │ │ │ │ + svclt 0x0000b403 │ │ │ │ eoreq fp, r3, r9, ror #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b3f7 │ │ │ │ + svclt 0x0000b3fb │ │ │ │ eoreq fp, r3, r5, lsl #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b3ef │ │ │ │ + svclt 0x0000b3f3 │ │ │ │ eoreq ip, r3, r5, lsl #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b3e7 │ │ │ │ + svclt 0x0000b3eb │ │ │ │ eoreq ip, r3, sp, asr pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b3df │ │ │ │ + svclt 0x0000b3e3 │ │ │ │ eoreq sp, r3, r1, ror r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b3d7 │ │ │ │ + svclt 0x0000b3db │ │ │ │ strdeq sp, [r3], -r9 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b3cf │ │ │ │ + svclt 0x0000b3d3 │ │ │ │ eoreq lr, r3, r5, lsl #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b3c7 │ │ │ │ + svclt 0x0000b3cb │ │ │ │ eoreq pc, r3, r1, lsl r0 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b3bf │ │ │ │ + svclt 0x0000b3c3 │ │ │ │ ldrdeq pc, [r3], -r1 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b3b7 │ │ │ │ + svclt 0x0000b3bb │ │ │ │ eoreq r0, r4, r5, lsr #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b3af │ │ │ │ + svclt 0x0000b3b3 │ │ │ │ eoreq r3, r4, r1, asr #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b3a7 │ │ │ │ + svclt 0x0000b3ab │ │ │ │ strdeq r5, [r4], -sp @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b39f │ │ │ │ + svclt 0x0000b3a3 │ │ │ │ eoreq r5, r4, r5, lsr fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b397 │ │ │ │ + svclt 0x0000b39b │ │ │ │ eoreq fp, r4, sp, ror #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b38f │ │ │ │ + svclt 0x0000b393 │ │ │ │ eoreq lr, r4, sp, lsr #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b387 │ │ │ │ + svclt 0x0000b38b │ │ │ │ mlaeq r4, r5, sp, pc @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b37f │ │ │ │ + svclt 0x0000b383 │ │ │ │ eoreq r2, r5, r5, asr lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b377 │ │ │ │ + svclt 0x0000b37b │ │ │ │ ldrdeq r4, [r5], -r5 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b36f │ │ │ │ + svclt 0x0000b373 │ │ │ │ eoreq r8, r5, sp, ror #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b367 │ │ │ │ + svclt 0x0000b36b │ │ │ │ eoreq r9, r5, sp, lsl #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b35f │ │ │ │ + svclt 0x0000b363 │ │ │ │ eoreq fp, r5, r9, asr #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b357 │ │ │ │ + svclt 0x0000b35b │ │ │ │ eoreq fp, r5, r5, asr #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b34f │ │ │ │ + svclt 0x0000b353 │ │ │ │ eoreq lr, r5, r9, ror #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b347 │ │ │ │ + svclt 0x0000b34b │ │ │ │ ldrdeq r5, [r6], -r5 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b33f │ │ │ │ + svclt 0x0000b343 │ │ │ │ eoreq r5, r6, r1, lsr #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b337 │ │ │ │ + svclt 0x0000b33b │ │ │ │ eoreq r5, r6, sp, lsl #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b32f │ │ │ │ + svclt 0x0000b333 │ │ │ │ eoreq r5, r6, sp, lsl lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b327 │ │ │ │ + svclt 0x0000b32b │ │ │ │ eoreq r5, r6, r9, lsr #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b31f │ │ │ │ + svclt 0x0000b323 │ │ │ │ eoreq r6, r6, r5, lsr r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b317 │ │ │ │ + svclt 0x0000b31b │ │ │ │ eoreq r6, r6, r9, asr r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b30f │ │ │ │ + svclt 0x0000b313 │ │ │ │ eoreq r6, r6, r9, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b307 │ │ │ │ + svclt 0x0000b30b │ │ │ │ strdeq r6, [r6], -r5 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b2ff │ │ │ │ + svclt 0x0000b303 │ │ │ │ eoreq r6, r6, r1, lsl #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b2f7 │ │ │ │ + svclt 0x0000b2fb │ │ │ │ eoreq r6, r6, sp, lsl #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b2ef │ │ │ │ + svclt 0x0000b2f3 │ │ │ │ eoreq r6, r6, r1, asr #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b2e7 │ │ │ │ + svclt 0x0000b2eb │ │ │ │ eoreq r6, r6, sp, asr #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b2df │ │ │ │ + svclt 0x0000b2e3 │ │ │ │ eoreq sl, r6, r1, lsr #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b2d7 │ │ │ │ + svclt 0x0000b2db │ │ │ │ eoreq sl, r6, r5, ror #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b2cf │ │ │ │ + svclt 0x0000b2d3 │ │ │ │ eoreq fp, r6, sp, lsr r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b2c7 │ │ │ │ + svclt 0x0000b2cb │ │ │ │ eoreq fp, r6, r9, lsr r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b2bf │ │ │ │ + svclt 0x0000b2c3 │ │ │ │ eoreq pc, r6, r9, asr #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b2b7 │ │ │ │ + svclt 0x0000b2bb │ │ │ │ eoreq pc, r6, r5, asr #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b2af │ │ │ │ + svclt 0x0000b2b3 │ │ │ │ eoreq pc, r6, r9, lsl sp @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b2a7 │ │ │ │ + svclt 0x0000b2ab │ │ │ │ eoreq pc, r6, r5, asr #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b29f │ │ │ │ + svclt 0x0000b2a3 │ │ │ │ strhteq r0, [r7], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b297 │ │ │ │ + svclt 0x0000b29b │ │ │ │ eoreq r0, r7, r1, lsr #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b28f │ │ │ │ + svclt 0x0000b293 │ │ │ │ eoreq r0, r7, sp, lsl #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b287 │ │ │ │ + svclt 0x0000b28b │ │ │ │ eoreq r0, r7, r5, ror #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b27f │ │ │ │ + svclt 0x0000b283 │ │ │ │ strdeq r0, [r7], -r1 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b277 │ │ │ │ + svclt 0x0000b27b │ │ │ │ eoreq r0, r7, r9, asr #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b26f │ │ │ │ + svclt 0x0000b273 │ │ │ │ eoreq r0, r7, r9, lsl sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b267 │ │ │ │ + svclt 0x0000b26b │ │ │ │ mlaeq r7, r9, sp, r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b25f │ │ │ │ + svclt 0x0000b263 │ │ │ │ eoreq r0, r7, r5, asr #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b257 │ │ │ │ + svclt 0x0000b25b │ │ │ │ eoreq r1, r7, r5, lsl r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b24f │ │ │ │ + svclt 0x0000b253 │ │ │ │ eoreq r1, r7, r1, lsr #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b247 │ │ │ │ + svclt 0x0000b24b │ │ │ │ ldrdeq r1, [r7], -r1 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b23f │ │ │ │ + svclt 0x0000b243 │ │ │ │ eoreq r1, r7, r1, asr #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b237 │ │ │ │ + svclt 0x0000b23b │ │ │ │ strdeq r1, [r7], -r9 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b22f │ │ │ │ + svclt 0x0000b233 │ │ │ │ eoreq r1, r7, sp, lsr #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b227 │ │ │ │ + svclt 0x0000b22b │ │ │ │ eoreq r1, r7, r5, ror lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b21f │ │ │ │ + svclt 0x0000b223 │ │ │ │ ldrdeq r2, [r7], -r1 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b217 │ │ │ │ + svclt 0x0000b21b │ │ │ │ mlaeq r7, r1, r7, r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b20f │ │ │ │ + svclt 0x0000b213 │ │ │ │ eoreq r3, r7, r5, asr #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b207 │ │ │ │ + svclt 0x0000b20b │ │ │ │ eoreq r4, r7, sp, ror #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b1ff │ │ │ │ + svclt 0x0000b203 │ │ │ │ eoreq r4, r7, r5, lsr #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b1f7 │ │ │ │ + svclt 0x0000b1fb │ │ │ │ eoreq r5, r7, sp, asr #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b1ef │ │ │ │ + svclt 0x0000b1f3 │ │ │ │ eoreq r6, r7, r5, rrx │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b1e7 │ │ │ │ + svclt 0x0000b1eb │ │ │ │ eoreq r6, r7, sp, ror r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b1df │ │ │ │ + svclt 0x0000b1e3 │ │ │ │ eoreq r6, r7, r5, lsl #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b1d7 │ │ │ │ + svclt 0x0000b1db │ │ │ │ eoreq r7, r7, sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b1cf │ │ │ │ + svclt 0x0000b1d3 │ │ │ │ eoreq r7, r7, r9, asr r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b1c7 │ │ │ │ + svclt 0x0000b1cb │ │ │ │ eoreq r7, r7, r5, ror #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b1bf │ │ │ │ + svclt 0x0000b1c3 │ │ │ │ eoreq r7, r7, r1, ror #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b1b7 │ │ │ │ + svclt 0x0000b1bb │ │ │ │ eoreq r8, r7, r1, ror #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b1af │ │ │ │ + svclt 0x0000b1b3 │ │ │ │ ldrdeq lr, [r7], -r1 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b1a7 │ │ │ │ + svclt 0x0000b1ab │ │ │ │ strhteq lr, [r7], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b19f │ │ │ │ + svclt 0x0000b1a3 │ │ │ │ eoreq pc, r7, r5, lsl r7 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b197 │ │ │ │ + svclt 0x0000b19b │ │ │ │ eoreq pc, r7, r5, ror ip @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b18f │ │ │ │ + svclt 0x0000b193 │ │ │ │ eoreq r0, r8, r1, asr #10 │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b187 │ │ │ │ + svclt 0x0000b18b │ │ │ │ eoreq r0, r8, r1, asr #13 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b17f │ │ │ │ + svclt 0x0000b183 │ │ │ │ eoreq r4, r8, sp, lsr #21 │ │ │ │ ldrbtmi r4, [r8], #-2050 @ 0xfffff7fe │ │ │ │ @ instruction: 0xf1e53008 │ │ │ │ - svclt 0x0000b18f │ │ │ │ + svclt 0x0000b193 │ │ │ │ @ instruction: 0x0104bd96 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b16f │ │ │ │ + svclt 0x0000b173 │ │ │ │ mlaeq r9, r9, r5, r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b167 │ │ │ │ + svclt 0x0000b16b │ │ │ │ eoreq r4, r9, sp, lsl #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b15f │ │ │ │ + svclt 0x0000b163 │ │ │ │ ldrdeq r6, [r9], -sp @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b157 │ │ │ │ + svclt 0x0000b15b │ │ │ │ eoreq fp, sl, r5, lsl #13 │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b14f │ │ │ │ + svclt 0x0000b153 │ │ │ │ eoreq pc, sl, r1, ror sp @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b147 │ │ │ │ + svclt 0x0000b14b │ │ │ │ eoreq r1, fp, sp, lsl #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b13f │ │ │ │ + svclt 0x0000b143 │ │ │ │ eoreq r1, fp, sp, lsl #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b137 │ │ │ │ + svclt 0x0000b13b │ │ │ │ eoreq r2, fp, r1, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b12f │ │ │ │ + svclt 0x0000b133 │ │ │ │ eoreq r3, fp, r9, ror #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b127 │ │ │ │ + svclt 0x0000b12b │ │ │ │ eoreq r3, fp, r1, lsl #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b11f │ │ │ │ + svclt 0x0000b123 │ │ │ │ eoreq r4, fp, sp, asr #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b117 │ │ │ │ + svclt 0x0000b11b │ │ │ │ eoreq r4, fp, r5, asr r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b10f │ │ │ │ + svclt 0x0000b113 │ │ │ │ strdeq r4, [fp], -sp @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b107 │ │ │ │ + svclt 0x0000b10b │ │ │ │ eoreq r4, fp, r9, lsl #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b0ff │ │ │ │ + svclt 0x0000b103 │ │ │ │ eoreq r4, fp, sp, ror #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b0f7 │ │ │ │ + svclt 0x0000b0fb │ │ │ │ eoreq r5, fp, r1, ror #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b0ef │ │ │ │ + svclt 0x0000b0f3 │ │ │ │ eoreq r5, fp, r1, ror lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b0e7 │ │ │ │ + svclt 0x0000b0eb │ │ │ │ eoreq r6, fp, r1, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b0df │ │ │ │ + svclt 0x0000b0e3 │ │ │ │ strdeq r6, [fp], -r5 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b0d7 │ │ │ │ + svclt 0x0000b0db │ │ │ │ eoreq r6, fp, r1, lsr r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b0cf │ │ │ │ + svclt 0x0000b0d3 │ │ │ │ eoreq r7, fp, r9, lsl #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b0c7 │ │ │ │ + svclt 0x0000b0cb │ │ │ │ strhteq r8, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b0bf │ │ │ │ + svclt 0x0000b0c3 │ │ │ │ eoreq r8, fp, sp, lsl ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b0b7 │ │ │ │ + svclt 0x0000b0bb │ │ │ │ eoreq r9, fp, sp, lsl #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b0af │ │ │ │ + svclt 0x0000b0b3 │ │ │ │ eoreq sl, fp, r1, asr #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b0a7 │ │ │ │ + svclt 0x0000b0ab │ │ │ │ strhteq fp, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b09f │ │ │ │ + svclt 0x0000b0a3 │ │ │ │ eoreq pc, fp, sp, lsr #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b097 │ │ │ │ + svclt 0x0000b09b │ │ │ │ eoreq r5, ip, r1, asr r8 │ │ │ │ tstcs r0, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b08f │ │ │ │ + svclt 0x0000b093 │ │ │ │ eoreq sp, ip, sp, asr pc │ │ │ │ tstcs r0, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b087 │ │ │ │ + svclt 0x0000b08b │ │ │ │ ldrdeq lr, [ip], -r9 @ │ │ │ │ ldrbtmi r4, [r8], #-2049 @ 0xfffff7ff │ │ │ │ - addslt pc, r8, r5, ror #3 │ │ │ │ + addslt pc, ip, r5, ror #3 │ │ │ │ ldrdeq ip, [r4, -r2] │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b079 │ │ │ │ + svclt 0x0000b07d │ │ │ │ eoreq r3, lr, sp, lsl #3 │ │ │ │ tstcs r0, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b071 │ │ │ │ + svclt 0x0000b075 │ │ │ │ eoreq r8, lr, r9, lsl #28 │ │ │ │ ldrbtmi r4, [r8], #-2049 @ 0xfffff7ff │ │ │ │ - addlt pc, r2, r5, ror #3 │ │ │ │ + addlt pc, r6, r5, ror #3 │ │ │ │ smlatteq r5, r2, pc, ip @ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fedeaa40 <__bss_end__@@Base+0xfdae6bbc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r8], {216} @ 0xd8 │ │ │ │ - blmi 8bfa60 <_IO_stdin_used@@Base+0x173d0> │ │ │ │ + blmi 8bfa60 <_IO_stdin_used@@Base+0x173b8> │ │ │ │ ldrbtmi r2, [ip], #-1536 @ 0xfffffa00 │ │ │ │ stmiapl r3!, {r8, r9, sl, sp}^ │ │ │ │ @ instruction: 0x461d4618 │ │ │ │ - vmla.f d15, d4, d2[4] │ │ │ │ + vmla.f d15, d8, d2[4] │ │ │ │ ldmdbmi r5, {r2, r4, r8, r9, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ movwls r5, #14563 @ 0x38e3 │ │ │ │ stmib sp, {r1, r3, r4, r9, sl, lr}^ │ │ │ │ movwcs r6, #1792 @ 0x700 │ │ │ │ - vbsl , q13, q5 │ │ │ │ + vbsl , q15, q5 │ │ │ │ andcs r4, r0, #16, 22 @ 0x4000 │ │ │ │ ldrbtmi r4, [r9], #-2320 @ 0xfffff6f0 │ │ │ │ - blmi 6a9c00 │ │ │ │ + blmi 6a9c00 │ │ │ │ subvs r6, r0, r2 │ │ │ │ movwls r5, #14563 @ 0x38e3 │ │ │ │ bls 35c49c │ │ │ │ strvs lr, [r0, -sp, asr #19] │ │ │ │ - veor , q13, q5 │ │ │ │ + veor , q15, q5 │ │ │ │ andcs fp, r0, r5 │ │ │ │ andcs r2, r0, #0, 2 │ │ │ │ @ instruction: 0xf04f2300 │ │ │ │ @ instruction: 0xf04f0c00 │ │ │ │ ldcllt 14, cr0, [r0] │ │ │ │ ldrshteq r5, [r3], #50 @ 0x32 │ │ │ │ andeq r1, r0, r0, lsr #22 │ │ │ │ andeq r6, r0, r0, lsr r0 │ │ │ │ - rsbeq r8, r9, lr, ror #28 │ │ │ │ + rsbeq r8, r9, r6, lsl #29 │ │ │ │ andeq r1, r0, r8, lsl #29 │ │ │ │ - rsbeq r8, r9, r2, ror #28 │ │ │ │ + rsbeq r8, r9, sl, ror lr │ │ │ │ andeq r5, r0, ip, asr #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b01d │ │ │ │ + svclt 0x0000b021 │ │ │ │ eoreq pc, lr, r9, ror r1 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b015 │ │ │ │ + svclt 0x0000b019 │ │ │ │ eoreq r0, pc, r9, lsl #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b00d │ │ │ │ + svclt 0x0000b011 │ │ │ │ eoreq r0, pc, sp, asr #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b005 │ │ │ │ + svclt 0x0000b009 │ │ │ │ ldrdeq r1, [pc], -r1 @ │ │ │ │ andcs r4, r0, #4, 22 @ 0x1000 │ │ │ │ @ instruction: 0xf103447b │ │ │ │ @ instruction: 0xf8830060 │ │ │ │ @ instruction: 0xf1e5207c │ │ │ │ - svclt 0x0000b011 │ │ │ │ + svclt 0x0000b015 │ │ │ │ tsteq r5, r8, lsl #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b7f1 │ │ │ │ + svclt 0x0000b7f5 │ │ │ │ eoreq r8, pc, r5, asr r5 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b7e9 │ │ │ │ + svclt 0x0000b7ed │ │ │ │ eoreq fp, pc, r5, lsl #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b7e1 │ │ │ │ + svclt 0x0000b7e5 │ │ │ │ eoreq fp, pc, r5, asr #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b7d9 │ │ │ │ + svclt 0x0000b7dd │ │ │ │ eorseq r5, r0, r9, lsl #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b7d1 │ │ │ │ + svclt 0x0000b7d5 │ │ │ │ eorseq r5, r0, r5, lsr r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b7c9 │ │ │ │ + svclt 0x0000b7cd │ │ │ │ eorseq r5, r0, r1, lsl #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b7c1 │ │ │ │ + svclt 0x0000b7c5 │ │ │ │ eorseq r9, r3, r9, lsr sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b7b9 │ │ │ │ + svclt 0x0000b7bd │ │ │ │ eorseq r2, r4, sp, asr sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b7b1 │ │ │ │ + svclt 0x0000b7b5 │ │ │ │ eorseq r2, r5, sp, lsr #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b7a9 │ │ │ │ + svclt 0x0000b7ad │ │ │ │ ldrhteq r2, [r5], -r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fedeabc4 <__bss_end__@@Base+0xfdae6d40> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [ip], {232} @ 0xe8 │ │ │ │ eorscs fp, r0, #131 @ 0x83 │ │ │ │ ldrbtmi r2, [ip], #-256 @ 0xffffff00 │ │ │ │ @ instruction: 0xf1044d1a │ │ │ │ @ instruction: 0xf7f90008 │ │ │ │ @ instruction: 0xf104ed5a │ │ │ │ @ instruction: 0xf1e5004c │ │ │ │ - bmi 88fe64 │ │ │ │ - blmi 864be0 │ │ │ │ + bmi 88fe74 │ │ │ │ + blmi 864be0 │ │ │ │ andls r5, r0, #11141120 @ 0xaa0000 │ │ │ │ stmiapl fp!, {r0, r4, r9, sl, lr}^ │ │ │ │ ldrmi r9, [r8], -r1, lsl #6 │ │ │ │ b 14d19e0 <__bss_end__@@Base+0x1cdb5c> │ │ │ │ movvs r4, #77824 @ 0x13000 │ │ │ │ stmiapl sl!, {r0, r1, r4, r8, r9, fp, lr} │ │ │ │ ldrmi r9, [r1], -r0, lsl #4 │ │ │ │ @@ -5684,982 +5684,982 @@ │ │ │ │ tstcs r0, lr, lsr sl │ │ │ │ smlabteq pc, r4, r9, lr @ │ │ │ │ eorvs r2, r1, r0, lsl r2 │ │ │ │ rsbeq pc, r8, r4, lsl #2 │ │ │ │ movwcs r4, #6412 @ 0x190c │ │ │ │ ldrbtmi r6, [r9], #-1122 @ 0xfffffb9e │ │ │ │ @ instruction: 0xf1f16064 │ │ │ │ - stmdami sl, {r0, r1, r2, r4, r5, r6, r8, sl, ip, sp, lr, pc} │ │ │ │ + stmdami sl, {r0, r1, r3, r4, r5, r6, r8, sl, ip, sp, lr, pc} │ │ │ │ andlt r4, r3, r8, ror r4 │ │ │ │ ldrhtmi lr, [r0], -sp │ │ │ │ - @ instruction: 0xb618f214 │ │ │ │ + @ instruction: 0xb61cf214 │ │ │ │ tsteq r6, lr, asr #24 │ │ │ │ rscseq r5, r3, r8, asr r2 │ │ │ │ andeq r6, r0, ip, lsr #22 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0x00003bb4 │ │ │ │ andeq r6, r0, ip, lsl #4 │ │ │ │ ldrsbteq r5, [r5], -r3 │ │ │ │ eorseq r5, r5, sp, lsl #9 │ │ │ │ andcs r4, r0, r3, lsl #18 │ │ │ │ rscsvs pc, r0, #68, 12 @ 0x4400000 │ │ │ │ vqshl.u16 q10, , q3 │ │ │ │ svclt 0x0000ba91 │ │ │ │ - rsbseq r6, sp, r4, lsl #14 │ │ │ │ + rsbseq r6, sp, ip, lsl r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b747 │ │ │ │ + svclt 0x0000b74b │ │ │ │ eorseq r7, r5, r1, ror #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b73f │ │ │ │ + svclt 0x0000b743 │ │ │ │ eorseq r1, r8, r9, lsr sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b737 │ │ │ │ + svclt 0x0000b73b │ │ │ │ eorseq r1, r8, r5, lsr sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b72f │ │ │ │ + svclt 0x0000b733 │ │ │ │ eorseq r1, r8, r1, lsr sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b727 │ │ │ │ + svclt 0x0000b72b │ │ │ │ eorseq r1, r8, r1, lsr sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b71f │ │ │ │ + svclt 0x0000b723 │ │ │ │ eorseq r1, r8, r1, lsr sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b717 │ │ │ │ + svclt 0x0000b71b │ │ │ │ eorseq r1, r8, r1, lsr sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b70f │ │ │ │ + svclt 0x0000b713 │ │ │ │ eorseq r1, r8, r1, lsr sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b707 │ │ │ │ + svclt 0x0000b70b │ │ │ │ eorseq r1, r8, r1, lsr sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b6ff │ │ │ │ + svclt 0x0000b703 │ │ │ │ eorseq r1, r8, r1, lsr sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b6f7 │ │ │ │ + svclt 0x0000b6fb │ │ │ │ eorseq r1, r8, r1, lsr sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b6ef │ │ │ │ + svclt 0x0000b6f3 │ │ │ │ eorseq r1, r8, r1, lsr sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b6e7 │ │ │ │ + svclt 0x0000b6eb │ │ │ │ eorseq r1, r8, r1, lsr sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b6df │ │ │ │ + svclt 0x0000b6e3 │ │ │ │ eorseq r1, r8, r1, lsr sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b6d7 │ │ │ │ + svclt 0x0000b6db │ │ │ │ eorseq r1, r8, r1, lsr sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b6cf │ │ │ │ + svclt 0x0000b6d3 │ │ │ │ eorseq r1, r8, r1, lsr sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b6c7 │ │ │ │ + svclt 0x0000b6cb │ │ │ │ eorseq r1, r8, r1, lsr sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b6bf │ │ │ │ + svclt 0x0000b6c3 │ │ │ │ eorseq r1, r8, r1, lsr sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b6b7 │ │ │ │ + svclt 0x0000b6bb │ │ │ │ eorseq r1, r8, r1, lsr sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b6af │ │ │ │ + svclt 0x0000b6b3 │ │ │ │ eorseq r1, r8, r1, lsr sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b6a7 │ │ │ │ + svclt 0x0000b6ab │ │ │ │ ldrsbteq ip, [r8], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b69f │ │ │ │ + svclt 0x0000b6a3 │ │ │ │ eorseq ip, r8, r5, ror r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b697 │ │ │ │ + svclt 0x0000b69b │ │ │ │ eorseq ip, r8, r5, lsl #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b68f │ │ │ │ + svclt 0x0000b693 │ │ │ │ eorseq ip, r8, r1, lsl #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b687 │ │ │ │ + svclt 0x0000b68b │ │ │ │ ldrhteq sp, [r8], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b67f │ │ │ │ + svclt 0x0000b683 │ │ │ │ ldrhteq sp, [r8], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b677 │ │ │ │ + svclt 0x0000b67b │ │ │ │ eorseq lr, r8, r1, ror r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b66f │ │ │ │ + svclt 0x0000b673 │ │ │ │ eorseq lr, r8, r9, asr fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b667 │ │ │ │ + svclt 0x0000b66b │ │ │ │ ldrshteq r0, [r9], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b65f │ │ │ │ + svclt 0x0000b663 │ │ │ │ eorseq r0, r9, sp, ror #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b657 │ │ │ │ + svclt 0x0000b65b │ │ │ │ mlaseq r9, r5, sl, r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b64f │ │ │ │ + svclt 0x0000b653 │ │ │ │ eorseq r1, r9, r5, ror #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b647 │ │ │ │ + svclt 0x0000b64b │ │ │ │ ldrhteq r1, [r9], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b63f │ │ │ │ + svclt 0x0000b643 │ │ │ │ eorseq r4, r9, sp, ror #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b637 │ │ │ │ + svclt 0x0000b63b │ │ │ │ eorseq r5, r9, r5, ror #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b62f │ │ │ │ + svclt 0x0000b633 │ │ │ │ eorseq r6, r9, r9, lsl #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b627 │ │ │ │ + svclt 0x0000b62b │ │ │ │ eorseq r6, r9, r1, lsr #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b61f │ │ │ │ + svclt 0x0000b623 │ │ │ │ eorseq r8, r9, sp, lsr #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b617 │ │ │ │ + svclt 0x0000b61b │ │ │ │ eorseq r8, r9, r5, ror sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b60f │ │ │ │ + svclt 0x0000b613 │ │ │ │ ldrhteq sl, [r9], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b607 │ │ │ │ + svclt 0x0000b60b │ │ │ │ eorseq sl, r9, r1, asr #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b5ff │ │ │ │ + svclt 0x0000b603 │ │ │ │ eorseq fp, r9, r5, lsl #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b5f7 │ │ │ │ + svclt 0x0000b5fb │ │ │ │ eorseq ip, r9, sp, lsl #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b5ef │ │ │ │ + svclt 0x0000b5f3 │ │ │ │ eorseq r6, sl, sp, ror r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b5e7 │ │ │ │ + svclt 0x0000b5eb │ │ │ │ eorseq r6, sl, sp, lsr ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b5df │ │ │ │ + svclt 0x0000b5e3 │ │ │ │ eorseq r7, sl, sp, lsl r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b5d7 │ │ │ │ + svclt 0x0000b5db │ │ │ │ ldrhteq r8, [sl], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b5cf │ │ │ │ + svclt 0x0000b5d3 │ │ │ │ eorseq r8, sl, r5, asr #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b5c7 │ │ │ │ + svclt 0x0000b5cb │ │ │ │ eorseq r9, sl, sp, lsr #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b5bf │ │ │ │ + svclt 0x0000b5c3 │ │ │ │ eorseq r9, sl, r5, lsl fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b5b7 │ │ │ │ + svclt 0x0000b5bb │ │ │ │ eorseq fp, sl, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b5af │ │ │ │ + svclt 0x0000b5b3 │ │ │ │ eorseq ip, sl, r5, asr #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b5a7 │ │ │ │ + svclt 0x0000b5ab │ │ │ │ eorseq ip, sl, sp, lsl #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b59f │ │ │ │ + svclt 0x0000b5a3 │ │ │ │ eorseq sp, sl, r5, ror #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b597 │ │ │ │ + svclt 0x0000b59b │ │ │ │ eorseq sp, sl, sp, lsl #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b58f │ │ │ │ + svclt 0x0000b593 │ │ │ │ ldrhteq pc, [sl], -sp @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b587 │ │ │ │ + svclt 0x0000b58b │ │ │ │ eorseq r0, fp, sp, asr r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b57f │ │ │ │ + svclt 0x0000b583 │ │ │ │ eorseq r0, fp, r1, lsl fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b577 │ │ │ │ + svclt 0x0000b57b │ │ │ │ ldrhteq r1, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b56f │ │ │ │ + svclt 0x0000b573 │ │ │ │ eorseq r1, fp, sp, ror r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b567 │ │ │ │ + svclt 0x0000b56b │ │ │ │ eorseq r2, fp, r5, ror sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b55f │ │ │ │ + svclt 0x0000b563 │ │ │ │ eorseq r4, fp, r5, ror #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b557 │ │ │ │ + svclt 0x0000b55b │ │ │ │ eorseq r7, fp, r5, ror #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b54f │ │ │ │ + svclt 0x0000b553 │ │ │ │ eorseq r8, fp, sp, ror #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b547 │ │ │ │ + svclt 0x0000b54b │ │ │ │ mlaseq fp, sp, fp, r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b53f │ │ │ │ + svclt 0x0000b543 │ │ │ │ eorseq ip, fp, sp, lsr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b537 │ │ │ │ + svclt 0x0000b53b │ │ │ │ eorseq sp, fp, r5, lsl #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b52f │ │ │ │ + svclt 0x0000b533 │ │ │ │ eorseq lr, fp, r1, asr #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b527 │ │ │ │ + svclt 0x0000b52b │ │ │ │ ldrshteq r1, [ip], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b51f │ │ │ │ + svclt 0x0000b523 │ │ │ │ ldrhteq r3, [ip], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b517 │ │ │ │ + svclt 0x0000b51b │ │ │ │ eorseq r3, ip, sp, lsl #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b50f │ │ │ │ + svclt 0x0000b513 │ │ │ │ eorseq r4, ip, r9, lsl r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b507 │ │ │ │ + svclt 0x0000b50b │ │ │ │ eorseq r6, ip, sp, ror #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b4ff │ │ │ │ + svclt 0x0000b503 │ │ │ │ eorseq r6, ip, r5, lsr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b4f7 │ │ │ │ + svclt 0x0000b4fb │ │ │ │ ldrshteq r6, [ip], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b4ef │ │ │ │ + svclt 0x0000b4f3 │ │ │ │ eorseq r6, ip, sp, lsr r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b4e7 │ │ │ │ + svclt 0x0000b4eb │ │ │ │ eorseq r6, ip, r1, lsr #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b4df │ │ │ │ + svclt 0x0000b4e3 │ │ │ │ eorseq r8, ip, r5, lsr r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b4d7 │ │ │ │ + svclt 0x0000b4db │ │ │ │ mlaseq ip, r9, r8, r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b4cf │ │ │ │ + svclt 0x0000b4d3 │ │ │ │ mlaseq ip, r5, r4, fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b4c7 │ │ │ │ + svclt 0x0000b4cb │ │ │ │ eorseq fp, ip, r5, asr #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b4bf │ │ │ │ + svclt 0x0000b4c3 │ │ │ │ eorseq fp, ip, sp, asr r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b4b7 │ │ │ │ + svclt 0x0000b4bb │ │ │ │ eorseq ip, ip, sp, lsr #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b4af │ │ │ │ + svclt 0x0000b4b3 │ │ │ │ eorseq sp, ip, sp, ror pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b4a7 │ │ │ │ + svclt 0x0000b4ab │ │ │ │ eorseq r4, sp, r9, ror #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b49f │ │ │ │ + svclt 0x0000b4a3 │ │ │ │ eorseq r8, sp, r5, lsl lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b497 │ │ │ │ + svclt 0x0000b49b │ │ │ │ eorseq r9, sp, r1, lsr #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b48f │ │ │ │ + svclt 0x0000b493 │ │ │ │ eorseq sl, sp, r9, asr #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b487 │ │ │ │ + svclt 0x0000b48b │ │ │ │ ldrsbteq sl, [sp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b47f │ │ │ │ + svclt 0x0000b483 │ │ │ │ eorseq fp, sp, r5, ror #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b477 │ │ │ │ + svclt 0x0000b47b │ │ │ │ eorseq ip, sp, sp, ror #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b46f │ │ │ │ + svclt 0x0000b473 │ │ │ │ mlaseq sp, r5, r7, sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b467 │ │ │ │ + svclt 0x0000b46b │ │ │ │ eorseq sp, sp, r5, asr #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b45f │ │ │ │ + svclt 0x0000b463 │ │ │ │ eorseq sp, sp, r5, lsl #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b457 │ │ │ │ + svclt 0x0000b45b │ │ │ │ eorseq sp, sp, r9, lsr ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b44f │ │ │ │ + svclt 0x0000b453 │ │ │ │ eorseq sp, sp, r1, lsr sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b447 │ │ │ │ + svclt 0x0000b44b │ │ │ │ mlaseq sp, r1, lr, sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b43f │ │ │ │ + svclt 0x0000b443 │ │ │ │ ldrhteq lr, [sp], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b437 │ │ │ │ + svclt 0x0000b43b │ │ │ │ mlaseq sp, r1, r1, lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b42f │ │ │ │ + svclt 0x0000b433 │ │ │ │ eorseq lr, sp, r1, lsl r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b427 │ │ │ │ + svclt 0x0000b42b │ │ │ │ eorseq lr, sp, r5, asr #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b41f │ │ │ │ + svclt 0x0000b423 │ │ │ │ eorseq lr, sp, sp, lsl #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b417 │ │ │ │ + svclt 0x0000b41b │ │ │ │ eorseq lr, sp, sp, lsr #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b40f │ │ │ │ + svclt 0x0000b413 │ │ │ │ ldrshteq lr, [sp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b407 │ │ │ │ + svclt 0x0000b40b │ │ │ │ eorseq r0, lr, r5, lsl #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b3ff │ │ │ │ + svclt 0x0000b403 │ │ │ │ ldrsbteq r0, [lr], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b3f7 │ │ │ │ + svclt 0x0000b3fb │ │ │ │ eorseq r0, lr, r5, lsl #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b3ef │ │ │ │ + svclt 0x0000b3f3 │ │ │ │ eorseq r0, lr, sp, lsl #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b3e7 │ │ │ │ + svclt 0x0000b3eb │ │ │ │ mlaseq lr, r5, r1, r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b3df │ │ │ │ + svclt 0x0000b3e3 │ │ │ │ eorseq r1, lr, r5, lsl #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b3d7 │ │ │ │ + svclt 0x0000b3db │ │ │ │ eorseq r1, lr, r1, lsr r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b3cf │ │ │ │ + svclt 0x0000b3d3 │ │ │ │ eorseq r1, lr, r5, lsl r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b3c7 │ │ │ │ + svclt 0x0000b3cb │ │ │ │ eorseq r1, lr, r9, ror #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b3bf │ │ │ │ + svclt 0x0000b3c3 │ │ │ │ ldrsbteq r1, [lr], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b3b7 │ │ │ │ + svclt 0x0000b3bb │ │ │ │ eorseq r3, lr, r5, lsl #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b3af │ │ │ │ + svclt 0x0000b3b3 │ │ │ │ eorseq r3, lr, sp, lsl #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b3a7 │ │ │ │ + svclt 0x0000b3ab │ │ │ │ eorseq r4, lr, r5, asr sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b39f │ │ │ │ - subeq r8, r6, r1, lsl #14 │ │ │ │ + svclt 0x0000b3a3 │ │ │ │ + subeq r8, r6, r9, lsl #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b397 │ │ │ │ - ldrdeq r8, [r6], #-229 @ 0xffffff1b │ │ │ │ + svclt 0x0000b39b │ │ │ │ + ldrdeq r8, [r6], #-237 @ 0xffffff13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b38f │ │ │ │ - ldrdeq ip, [r6], #-21 @ 0xffffffeb │ │ │ │ + svclt 0x0000b393 │ │ │ │ + ldrdeq ip, [r6], #-29 @ 0xffffffe3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b387 │ │ │ │ - ldrdeq sp, [r6], #-53 @ 0xffffffcb │ │ │ │ + svclt 0x0000b38b │ │ │ │ + ldrdeq sp, [r6], #-61 @ 0xffffffc3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b37f │ │ │ │ - subeq pc, r6, sp, lsl r3 @ │ │ │ │ + svclt 0x0000b383 │ │ │ │ + subeq pc, r6, r5, lsr #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b377 │ │ │ │ - subeq pc, r6, sp, lsl #16 │ │ │ │ + svclt 0x0000b37b │ │ │ │ + subeq pc, r6, r5, lsl r8 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b36f │ │ │ │ - subeq r0, r7, r1, asr #1 │ │ │ │ + svclt 0x0000b373 │ │ │ │ + subeq r0, r7, r9, asr #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b367 │ │ │ │ - subeq r5, r7, r9, ror #31 │ │ │ │ + svclt 0x0000b36b │ │ │ │ + strdeq r5, [r7], #-241 @ 0xffffff0f │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b35f │ │ │ │ - subeq r8, r7, r1, asr #16 │ │ │ │ + svclt 0x0000b363 │ │ │ │ + subeq r8, r7, r9, asr #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b357 │ │ │ │ - strdeq sl, [r7], #-213 @ 0xffffff2b │ │ │ │ + svclt 0x0000b35b │ │ │ │ + strdeq sl, [r7], #-221 @ 0xffffff23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b34f │ │ │ │ - subeq fp, r7, sp, lsr r7 │ │ │ │ + svclt 0x0000b353 │ │ │ │ + subeq fp, r7, r5, asr #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b347 │ │ │ │ - subeq r0, r8, r9, lsr r7 │ │ │ │ + svclt 0x0000b34b │ │ │ │ + subeq r0, r8, r1, asr #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b33f │ │ │ │ - subeq r6, r8, r9, asr #9 │ │ │ │ + svclt 0x0000b343 │ │ │ │ + ldrdeq r6, [r8], #-65 @ 0xffffffbf │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b337 │ │ │ │ - subeq r3, r9, sp, lsl #19 │ │ │ │ + svclt 0x0000b33b │ │ │ │ + umaaleq r3, r9, r5, r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b32f │ │ │ │ - subeq r5, r9, r1, lsr #14 │ │ │ │ + svclt 0x0000b333 │ │ │ │ + subeq r5, r9, r9, lsr #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b327 │ │ │ │ - subeq r6, r9, r5, asr r3 │ │ │ │ + svclt 0x0000b32b │ │ │ │ + subeq r6, r9, sp, asr r3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ bl fedeb4c8 <__bss_end__@@Base+0xfdae7644> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 518290 │ │ │ │ stmdami sl, {r0, r1, r7, ip, sp, pc} │ │ │ │ ldrbtmi r2, [fp], #-552 @ 0xfffffdd8 │ │ │ │ ldrbtmi r2, [r8], #-363 @ 0xfffffe95 │ │ │ │ @ instruction: 0xf7f79301 │ │ │ │ stmdami r7, {r1, r2, r4, r6, r7, r9, fp, sp, lr, pc} │ │ │ │ eorcs r9, r8, #1024 @ 0x400 │ │ │ │ teqcs pc, r8, ror r4 @ │ │ │ │ @ instruction: 0xf85db003 │ │ │ │ @ instruction: 0xf7f7eb04 │ │ │ │ svclt 0x0000bac9 │ │ │ │ - subeq r7, r9, r7, lsr #18 │ │ │ │ + subeq r7, r9, pc, lsr #18 │ │ │ │ rscseq r4, r8, r6, lsl fp │ │ │ │ rscseq r4, r8, r8, lsl #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b2fd │ │ │ │ - subeq r7, r9, r9, asr fp │ │ │ │ + svclt 0x0000b301 │ │ │ │ + subeq r7, r9, r1, ror #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b2f5 │ │ │ │ - ldrdeq r7, [r9], #-217 @ 0xffffff27 │ │ │ │ + svclt 0x0000b2f9 │ │ │ │ + subeq r7, r9, r1, ror #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b2ed │ │ │ │ - strheq r9, [r9], #-253 @ 0xffffff03 │ │ │ │ + svclt 0x0000b2f1 │ │ │ │ + subeq r9, r9, r5, asr #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b2e5 │ │ │ │ - subeq fp, r9, r5, lsr #13 │ │ │ │ + svclt 0x0000b2e9 │ │ │ │ + subeq fp, r9, sp, lsr #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b2dd │ │ │ │ - subeq fp, r9, sp, ror r8 │ │ │ │ + svclt 0x0000b2e1 │ │ │ │ + subeq fp, r9, r5, lsl #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b2d5 │ │ │ │ - subeq ip, r9, sp, lsl #4 │ │ │ │ + svclt 0x0000b2d9 │ │ │ │ + subeq ip, r9, r5, lsl r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b2cd │ │ │ │ - subeq ip, r9, r9, lsl r2 │ │ │ │ + svclt 0x0000b2d1 │ │ │ │ + subeq ip, r9, r1, lsr #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b2c5 │ │ │ │ - subeq ip, r9, r1, ror #10 │ │ │ │ + svclt 0x0000b2c9 │ │ │ │ + subeq ip, r9, r9, ror #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b2bd │ │ │ │ - subeq sp, r9, r1, asr #3 │ │ │ │ + svclt 0x0000b2c1 │ │ │ │ + subeq sp, r9, r9, asr #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b2b5 │ │ │ │ - subeq lr, r9, sp, lsl #1 │ │ │ │ + svclt 0x0000b2b9 │ │ │ │ + umaaleq lr, r9, r5, r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b2ad │ │ │ │ - subeq r2, sl, r1, lsr #17 │ │ │ │ + svclt 0x0000b2b1 │ │ │ │ + subeq r2, sl, r9, lsr #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b2a5 │ │ │ │ - subeq r3, sl, r9, lsr r5 │ │ │ │ + svclt 0x0000b2a9 │ │ │ │ + subeq r3, sl, r1, asr #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b29d │ │ │ │ - subeq r8, sl, r1, lsl r7 │ │ │ │ + svclt 0x0000b2a1 │ │ │ │ + subeq r8, sl, r9, lsl r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b295 │ │ │ │ - subeq r8, sl, r1, ror #21 │ │ │ │ + svclt 0x0000b299 │ │ │ │ + subeq r8, sl, r9, ror #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b28d │ │ │ │ - subeq r9, sl, r1, lsr #6 │ │ │ │ + svclt 0x0000b291 │ │ │ │ + subeq r9, sl, r9, lsr #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b285 │ │ │ │ - strheq r9, [sl], #-193 @ 0xffffff3f │ │ │ │ + svclt 0x0000b289 │ │ │ │ + strheq r9, [sl], #-201 @ 0xffffff37 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b27d │ │ │ │ - subeq sl, sl, r9 │ │ │ │ + svclt 0x0000b281 │ │ │ │ + subeq sl, sl, r1, lsl r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b275 │ │ │ │ - strheq fp, [sl], #-217 @ 0xffffff27 │ │ │ │ + svclt 0x0000b279 │ │ │ │ + subeq fp, sl, r1, asr #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b26d │ │ │ │ - umaaleq ip, sl, sp, sp │ │ │ │ + svclt 0x0000b271 │ │ │ │ + subeq ip, sl, r5, lsr #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b265 │ │ │ │ - strheq lr, [sl], #-181 @ 0xffffff4b │ │ │ │ + svclt 0x0000b269 │ │ │ │ + strheq lr, [sl], #-189 @ 0xffffff43 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b25d │ │ │ │ - umaaleq r0, fp, sp, r2 │ │ │ │ + svclt 0x0000b261 │ │ │ │ + subeq r0, fp, r5, lsr #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b255 │ │ │ │ - subeq r0, fp, r9, lsr #16 │ │ │ │ + svclt 0x0000b259 │ │ │ │ + subeq r0, fp, r1, lsr r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b24d │ │ │ │ - umaaleq r6, fp, r5, r8 │ │ │ │ + svclt 0x0000b251 │ │ │ │ + umaaleq r6, fp, sp, r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b245 │ │ │ │ - strheq r7, [fp], #-5 │ │ │ │ + svclt 0x0000b249 │ │ │ │ + strheq r7, [fp], #-13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b23d │ │ │ │ - subeq r7, fp, r9, ror #7 │ │ │ │ + svclt 0x0000b241 │ │ │ │ + strdeq r7, [fp], #-49 @ 0xffffffcf │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b235 │ │ │ │ - subeq r7, fp, sp, ror #23 │ │ │ │ + svclt 0x0000b239 │ │ │ │ + strdeq r7, [fp], #-181 @ 0xffffff4b │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b22d │ │ │ │ - subeq r7, fp, r1, lsr #28 │ │ │ │ + svclt 0x0000b231 │ │ │ │ + subeq r7, fp, r9, lsr #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b225 │ │ │ │ - subeq r8, fp, r9, lsl #7 │ │ │ │ + svclt 0x0000b229 │ │ │ │ + umaaleq r8, fp, r1, r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b21d │ │ │ │ - subeq fp, fp, r9, lsl r7 │ │ │ │ + svclt 0x0000b221 │ │ │ │ + subeq fp, fp, r1, lsr #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b215 │ │ │ │ - subeq fp, fp, sp, lsl sl │ │ │ │ + svclt 0x0000b219 │ │ │ │ + subeq fp, fp, r5, lsr #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b20d │ │ │ │ - subeq fp, fp, sp, lsl #23 │ │ │ │ + svclt 0x0000b211 │ │ │ │ + umaaleq fp, fp, r5, fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b205 │ │ │ │ - subeq ip, fp, r1, ror r1 │ │ │ │ + svclt 0x0000b209 │ │ │ │ + subeq ip, fp, r9, ror r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b1fd │ │ │ │ - subeq ip, fp, r1, lsl #18 │ │ │ │ + svclt 0x0000b201 │ │ │ │ + subeq ip, fp, r9, lsl #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b1f5 │ │ │ │ - strheq fp, [ip], #-21 @ 0xffffffeb │ │ │ │ + svclt 0x0000b1f9 │ │ │ │ + strheq fp, [ip], #-29 @ 0xffffffe3 │ │ │ │ ldrbtmi r4, [r8], #-2049 @ 0xfffff7ff │ │ │ │ - andlt pc, r6, #228, 2 @ 0x39 │ │ │ │ + andlt pc, sl, #228, 2 @ 0x39 │ │ │ │ ldrdeq ip, [r6, -r6] │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fedeb738 <__bss_end__@@Base+0xfdae78b4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [fp], #-992 @ 0xfffffc20 │ │ │ │ @ instruction: 0xf104447c │ │ │ │ @ instruction: 0xf0e00090 │ │ │ │ - @ instruction: 0xf104f567 │ │ │ │ + @ instruction: 0xf104f56b │ │ │ │ @ instruction: 0xf0e00060 │ │ │ │ - @ instruction: 0xf104f563 │ │ │ │ + @ instruction: 0xf104f567 │ │ │ │ @ instruction: 0xf0e000c0 │ │ │ │ - @ instruction: 0xf104f55f │ │ │ │ + @ instruction: 0xf104f563 │ │ │ │ @ instruction: 0xf0e000f0 │ │ │ │ - @ instruction: 0xf504f55b │ │ │ │ + @ instruction: 0xf504f55f │ │ │ │ @ instruction: 0xf0e07090 │ │ │ │ - @ instruction: 0xf104f557 │ │ │ │ + @ instruction: 0xf104f55b │ │ │ │ @ instruction: 0xf0e00030 │ │ │ │ - @ instruction: 0x4620f553 │ │ │ │ - pld [r0, #-224] @ 0xffffff20 │ │ │ │ + @ instruction: 0x4620f557 │ │ │ │ + pld [r4, #-224] @ 0xffffff20 │ │ │ │ adcvc pc, r8, r4, lsl #10 │ │ │ │ - @ instruction: 0xf54cf0e0 │ │ │ │ + pld [r0, #-224] @ 0xffffff20 │ │ │ │ sbcvc pc, r0, r4, lsl #10 │ │ │ │ - @ instruction: 0xf548f0e0 │ │ │ │ + @ instruction: 0xf54cf0e0 │ │ │ │ sbcsvc pc, r8, r4, lsl #10 │ │ │ │ - @ instruction: 0xf544f0e0 │ │ │ │ + @ instruction: 0xf548f0e0 │ │ │ │ rscsvc pc, r0, r4, lsl #10 │ │ │ │ - @ instruction: 0xf540f0e0 │ │ │ │ + @ instruction: 0xf544f0e0 │ │ │ │ andvc pc, r4, r4, lsl #10 │ │ │ │ - @ instruction: 0xf53cf0e0 │ │ │ │ + @ instruction: 0xf540f0e0 │ │ │ │ andsvc pc, r0, r4, lsl #10 │ │ │ │ - @ instruction: 0xf538f0e0 │ │ │ │ + @ instruction: 0xf53cf0e0 │ │ │ │ andsvc pc, ip, r4, lsl #10 │ │ │ │ - @ instruction: 0xf534f0e0 │ │ │ │ + @ instruction: 0xf538f0e0 │ │ │ │ eorvc pc, r8, r4, lsl #10 │ │ │ │ - @ instruction: 0xf530f0e0 │ │ │ │ + @ instruction: 0xf534f0e0 │ │ │ │ eorsvc pc, r4, r4, lsl #10 │ │ │ │ - @ instruction: 0xf52cf0e0 │ │ │ │ + @ instruction: 0xf530f0e0 │ │ │ │ subvc pc, r0, r4, lsl #10 │ │ │ │ - @ instruction: 0xf528f0e0 │ │ │ │ + @ instruction: 0xf52cf0e0 │ │ │ │ subvc pc, ip, r4, lsl #10 │ │ │ │ - @ instruction: 0xf524f0e0 │ │ │ │ + @ instruction: 0xf528f0e0 │ │ │ │ subsvc pc, r8, r4, lsl #10 │ │ │ │ - @ instruction: 0xf520f0e0 │ │ │ │ + @ instruction: 0xf524f0e0 │ │ │ │ rsbvc pc, r4, r4, lsl #10 │ │ │ │ - pldw [ip, #-224] @ 0xffffff20 │ │ │ │ + @ instruction: 0xf520f0e0 │ │ │ │ rsbsvc pc, r0, r4, lsl #10 │ │ │ │ - pldw [r8, #-224] @ 0xffffff20 │ │ │ │ + pldw [ip, #-224] @ 0xffffff20 │ │ │ │ rsbsvc pc, ip, r4, lsl #10 │ │ │ │ - pldw [r4, #-224] @ 0xffffff20 │ │ │ │ + pldw [r8, #-224] @ 0xffffff20 │ │ │ │ addvs pc, r4, r4, lsl #10 │ │ │ │ - pldw [r0, #-224] @ 0xffffff20 │ │ │ │ + pldw [r4, #-224] @ 0xffffff20 │ │ │ │ addvs pc, sl, r4, lsl #10 │ │ │ │ - @ instruction: 0xf50cf0e0 │ │ │ │ + pldw [r0, #-224] @ 0xffffff20 │ │ │ │ addsvs pc, r0, r4, lsl #10 │ │ │ │ - @ instruction: 0xf508f0e0 │ │ │ │ + @ instruction: 0xf50cf0e0 │ │ │ │ addsvs pc, r6, r4, lsl #10 │ │ │ │ - @ instruction: 0xf504f0e0 │ │ │ │ + @ instruction: 0xf508f0e0 │ │ │ │ addsvs pc, ip, r4, lsl #10 │ │ │ │ - @ instruction: 0xf500f0e0 │ │ │ │ + @ instruction: 0xf504f0e0 │ │ │ │ adcvs pc, r2, r4, lsl #10 │ │ │ │ - @ instruction: 0xf4fcf0e0 │ │ │ │ + @ instruction: 0xf500f0e0 │ │ │ │ adcvs pc, r8, r4, lsl #10 │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ - ldrbtlt pc, [r6], #224 @ 0xe0 @ │ │ │ │ + ldrbtlt pc, [sl], #224 @ 0xe0 @ │ │ │ │ rsceq r2, lr, r0, lsr r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b167 │ │ │ │ - umaaleq r6, lr, r9, sl │ │ │ │ + svclt 0x0000b16b │ │ │ │ + subeq r6, lr, r1, lsr #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b15f │ │ │ │ - subeq r6, lr, sp, lsr sp │ │ │ │ + svclt 0x0000b163 │ │ │ │ + subeq r6, lr, r5, asr #26 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b157 │ │ │ │ - subeq r8, lr, r1, lsl #30 │ │ │ │ + svclt 0x0000b15b │ │ │ │ + subeq r8, lr, r9, lsl #30 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b14f │ │ │ │ - subeq sl, lr, r1, ror #18 │ │ │ │ + svclt 0x0000b153 │ │ │ │ + subeq sl, lr, r9, ror #18 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b147 │ │ │ │ - subeq fp, lr, r1, asr r6 │ │ │ │ + svclt 0x0000b14b │ │ │ │ + subeq fp, lr, r9, asr r6 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b13f │ │ │ │ - subeq r3, pc, sp, asr #32 │ │ │ │ + svclt 0x0000b143 │ │ │ │ + subeq r3, pc, r5, asr r0 @ │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b137 │ │ │ │ - subeq r3, pc, sp, lsl #26 │ │ │ │ + svclt 0x0000b13b │ │ │ │ + subeq r3, pc, r5, lsl sp @ │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b12f │ │ │ │ - subeq r4, pc, r1, lsr #7 │ │ │ │ + svclt 0x0000b133 │ │ │ │ + subeq r4, pc, r9, lsr #7 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b127 │ │ │ │ - ldrdeq r7, [pc], #-45 @ │ │ │ │ + svclt 0x0000b12b │ │ │ │ + subeq r7, pc, r5, ror #5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ bl fedeb8c8 <__bss_end__@@Base+0xfdae7a44> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdami r6, {r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ ldrbtmi fp, [r8], #-131 @ 0xffffff7d │ │ │ │ @ instruction: 0xf1e49001 │ │ │ │ - stmdals r1, {r0, r1, r2, r3, r5, r8, ip, sp, lr, pc} │ │ │ │ + stmdals r1, {r0, r1, r4, r5, r8, ip, sp, lr, pc} │ │ │ │ andlt r3, r3, r0, lsr #32 │ │ │ │ bl 3d2858 │ │ │ │ - @ instruction: 0xb194f1f8 │ │ │ │ + @ instruction: 0xb198f1f8 │ │ │ │ tsteq r6, lr, asr r8 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b109 │ │ │ │ - subseq r2, r0, sp, ror #18 │ │ │ │ + svclt 0x0000b10d │ │ │ │ + subseq r2, r0, r5, ror r9 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b101 │ │ │ │ - subseq r6, r0, r5, asr #32 │ │ │ │ + svclt 0x0000b105 │ │ │ │ + subseq r6, r0, sp, asr #32 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b0f9 │ │ │ │ - ldrheq r6, [r0], #-97 @ 0xffffff9f │ │ │ │ + svclt 0x0000b0fd │ │ │ │ + ldrheq r6, [r0], #-105 @ 0xffffff97 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b0f1 │ │ │ │ - ldrsbeq sl, [r0], #-241 @ 0xffffff0f │ │ │ │ + svclt 0x0000b0f5 │ │ │ │ + ldrsbeq sl, [r0], #-249 @ 0xffffff07 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b0e9 │ │ │ │ - subseq r3, r2, sp, asr r8 │ │ │ │ + svclt 0x0000b0ed │ │ │ │ + subseq r3, r2, r5, ror #16 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b0e1 │ │ │ │ - ldrsbeq r4, [r2], #-193 @ 0xffffff3f │ │ │ │ + svclt 0x0000b0e5 │ │ │ │ + ldrsbeq r4, [r2], #-201 @ 0xffffff37 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b0d9 │ │ │ │ - subseq r6, r2, sp, ror #30 │ │ │ │ + svclt 0x0000b0dd │ │ │ │ + subseq r6, r2, r5, ror pc │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b0d1 │ │ │ │ - subseq r7, r2, r9, asr #32 │ │ │ │ + svclt 0x0000b0d5 │ │ │ │ + subseq r7, r2, r1, asr r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b0c9 │ │ │ │ - @ instruction: 0x00527895 │ │ │ │ + svclt 0x0000b0cd │ │ │ │ + @ instruction: 0x0052789d │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b0c1 │ │ │ │ - subseq r8, r2, sp, asr #19 │ │ │ │ + svclt 0x0000b0c5 │ │ │ │ + ldrsbeq r8, [r2], #-149 @ 0xffffff6b │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b0b9 │ │ │ │ - ldrsbeq sl, [r2], #-125 @ 0xffffff83 │ │ │ │ + svclt 0x0000b0bd │ │ │ │ + subseq sl, r2, r5, ror #15 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b0b1 │ │ │ │ - subseq sp, r2, sp, lsl #4 │ │ │ │ + svclt 0x0000b0b5 │ │ │ │ + subseq sp, r2, r5, lsl r2 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b0a9 │ │ │ │ - subseq pc, r2, r1, lsr #23 │ │ │ │ + svclt 0x0000b0ad │ │ │ │ + subseq pc, r2, r9, lsr #23 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b0a1 │ │ │ │ - subseq r4, r3, r1, asr r5 │ │ │ │ + svclt 0x0000b0a5 │ │ │ │ + subseq r4, r3, r9, asr r5 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b099 │ │ │ │ - subseq r5, r3, r1, ror #29 │ │ │ │ + svclt 0x0000b09d │ │ │ │ + subseq r5, r3, r9, ror #29 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b091 │ │ │ │ - subseq r6, r3, r9, lsl r5 │ │ │ │ + svclt 0x0000b095 │ │ │ │ + subseq r6, r3, r1, lsr #10 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b089 │ │ │ │ - subseq r6, r3, r9, lsr #23 │ │ │ │ + svclt 0x0000b08d │ │ │ │ + ldrheq r6, [r3], #-177 @ 0xffffff4f │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b081 │ │ │ │ - subseq ip, r3, r1, asr #11 │ │ │ │ + svclt 0x0000b085 │ │ │ │ + subseq ip, r3, r9, asr #11 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b079 │ │ │ │ - subseq lr, r3, r1, ror r5 │ │ │ │ + svclt 0x0000b07d │ │ │ │ + subseq lr, r3, r9, ror r5 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b071 │ │ │ │ - subseq r0, r4, r1, asr #25 │ │ │ │ + svclt 0x0000b075 │ │ │ │ + subseq r0, r4, r9, asr #25 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b069 │ │ │ │ - subseq r4, r4, r5, asr sp │ │ │ │ + svclt 0x0000b06d │ │ │ │ + subseq r4, r4, sp, asr sp │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b061 │ │ │ │ - ldrsheq r8, [r4], #-93 @ 0xffffffa3 │ │ │ │ + svclt 0x0000b065 │ │ │ │ + subseq r8, r4, r5, lsl #12 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b059 │ │ │ │ - subseq r8, r4, sp, lsl r7 │ │ │ │ + svclt 0x0000b05d │ │ │ │ + subseq r8, r4, r5, lsr #14 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b051 │ │ │ │ - subseq fp, r4, sp, lsr #16 │ │ │ │ + svclt 0x0000b055 │ │ │ │ + subseq fp, r4, r5, lsr r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b049 │ │ │ │ - subseq r4, r5, r5, asr #22 │ │ │ │ + svclt 0x0000b04d │ │ │ │ + subseq r4, r5, sp, asr #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b041 │ │ │ │ - subseq r4, r5, r9, ror #30 │ │ │ │ + svclt 0x0000b045 │ │ │ │ + subseq r4, r5, r1, ror pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b039 │ │ │ │ - subseq r5, r5, r5, lsr #26 │ │ │ │ + svclt 0x0000b03d │ │ │ │ + subseq r5, r5, sp, lsr #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b031 │ │ │ │ - subseq r6, r5, sp, asr #5 │ │ │ │ + svclt 0x0000b035 │ │ │ │ + ldrsbeq r6, [r5], #-37 @ 0xffffffdb │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b029 │ │ │ │ - subseq r6, r5, sp, lsl r3 │ │ │ │ + svclt 0x0000b02d │ │ │ │ + subseq r6, r5, r5, lsr #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b021 │ │ │ │ - subseq r6, r5, r1, ror #10 │ │ │ │ + svclt 0x0000b025 │ │ │ │ + subseq r6, r5, r9, ror #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b019 │ │ │ │ - ldrheq r6, [r5], #-165 @ 0xffffff5b │ │ │ │ + svclt 0x0000b01d │ │ │ │ + ldrheq r6, [r5], #-173 @ 0xffffff53 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b011 │ │ │ │ - ldrsheq r7, [r5], #-9 │ │ │ │ + svclt 0x0000b015 │ │ │ │ + subseq r7, r5, r1, lsl #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b009 │ │ │ │ - subseq sl, r5, r9, lsl #5 │ │ │ │ + svclt 0x0000b00d │ │ │ │ + @ instruction: 0x0055a291 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b001 │ │ │ │ - subseq sl, r5, r9, asr #12 │ │ │ │ + svclt 0x0000b005 │ │ │ │ + subseq sl, r5, r1, asr r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b7f9 │ │ │ │ - subseq sl, r5, r9, lsl #29 │ │ │ │ + svclt 0x0000b7fd │ │ │ │ + @ instruction: 0x0055ae91 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b7f1 │ │ │ │ - ldrheq sp, [r5], #-1 │ │ │ │ + svclt 0x0000b7f5 │ │ │ │ + ldrheq sp, [r5], #-9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b7e9 │ │ │ │ - @ instruction: 0x0055d791 │ │ │ │ + svclt 0x0000b7ed │ │ │ │ + @ instruction: 0x0055d799 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b7e1 │ │ │ │ - ldrsheq sp, [r5], #-177 @ 0xffffff4f │ │ │ │ + svclt 0x0000b7e5 │ │ │ │ + ldrsheq sp, [r5], #-185 @ 0xffffff47 │ │ │ │ │ │ │ │ 00294948 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #96] @ (2949b8 ) │ │ │ │ @@ -6682,693 +6682,693 @@ │ │ │ │ ldr r1, [pc, #68] @ (2949c8 ) │ │ │ │ movs r0, #1 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 8793a8 │ │ │ │ + bl 8793b0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #52] @ (2949cc ) │ │ │ │ ldr r3, [pc, #32] @ (2949bc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 2949b2 │ │ │ │ add sp, #16 │ │ │ │ pop {r4, pc} │ │ │ │ - bl 7f5d24 │ │ │ │ + bl 7f5d2c │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmn r0, r4 │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ stmia r6!, {r5, r6, r7} │ │ │ │ lsls r6, r0, #4 │ │ │ │ - asrs r5, r3, #14 │ │ │ │ + asrs r5, r4, #14 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - b.n 294214 │ │ │ │ + b.n 294244 │ │ │ │ lsls r6, r5, #1 │ │ │ │ cmp r2, r4 │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r0, [pc, #8] @ (2949dc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - adds r5, r0, r5 │ │ │ │ + adds r5, r1, r5 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (2949ec ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - adds r1, r0, r5 │ │ │ │ + adds r1, r1, r5 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (2949fc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - adds r5, r7, r4 │ │ │ │ + adds r5, r0, r5 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294a0c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - adds r1, r7, r4 │ │ │ │ + adds r1, r0, r5 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294a1c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - adds r5, r6, r4 │ │ │ │ + adds r5, r7, r4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294a2c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - adds r1, r6, r4 │ │ │ │ + adds r1, r7, r4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294a3c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - adds r5, r5, r4 │ │ │ │ + adds r5, r6, r4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294a4c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - adds r1, r5, r4 │ │ │ │ + adds r1, r6, r4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294a5c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - adds r5, r4, r4 │ │ │ │ + adds r5, r5, r4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294a6c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - adds r1, r4, r4 │ │ │ │ + adds r1, r5, r4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294a7c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - adds r5, r3, r4 │ │ │ │ + adds r5, r4, r4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294a8c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - adds r1, r3, r4 │ │ │ │ + adds r1, r4, r4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294a9c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - adds r5, r2, r4 │ │ │ │ + adds r5, r3, r4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294aac ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - adds r1, r2, r4 │ │ │ │ + adds r1, r3, r4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294abc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - adds r5, r1, r4 │ │ │ │ + adds r5, r2, r4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294acc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - adds r1, r1, r4 │ │ │ │ + adds r1, r2, r4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294adc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - adds r5, r0, r4 │ │ │ │ + adds r5, r1, r4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294aec ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - adds r1, r0, r4 │ │ │ │ + adds r1, r1, r4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294afc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - adds r5, r7, r3 │ │ │ │ + adds r5, r0, r4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294b0c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - adds r1, r7, r3 │ │ │ │ + adds r1, r0, r4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294b1c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - adds r5, r6, r3 │ │ │ │ + adds r5, r7, r3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294b2c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - adds r1, r6, r3 │ │ │ │ + adds r1, r7, r3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294b3c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - adds r5, r5, r3 │ │ │ │ + adds r5, r6, r3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294b4c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - adds r1, r5, r3 │ │ │ │ + adds r1, r6, r3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294b5c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - adds r5, r4, r3 │ │ │ │ + adds r5, r5, r3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294b6c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - adds r1, r4, r3 │ │ │ │ + adds r1, r5, r3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294b7c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - adds r5, r3, r3 │ │ │ │ + adds r5, r4, r3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294b8c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - adds r1, r3, r3 │ │ │ │ + adds r1, r4, r3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294b9c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - adds r5, r2, r3 │ │ │ │ + adds r5, r3, r3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294bac ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - adds r1, r2, r3 │ │ │ │ + adds r1, r3, r3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294bbc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - adds r5, r1, r3 │ │ │ │ + adds r5, r2, r3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294bcc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - adds r1, r1, r3 │ │ │ │ + adds r1, r2, r3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294bdc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - adds r5, r0, r3 │ │ │ │ + adds r5, r1, r3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294bec ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - adds r1, r0, r3 │ │ │ │ + adds r1, r1, r3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294bfc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - adds r5, r7, r2 │ │ │ │ + adds r5, r0, r3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294c0c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - adds r1, r7, r2 │ │ │ │ + adds r1, r0, r3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294c1c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - adds r5, r6, r2 │ │ │ │ + adds r5, r7, r2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294c2c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - adds r1, r6, r2 │ │ │ │ + adds r1, r7, r2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294c3c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - adds r5, r5, r2 │ │ │ │ + adds r5, r6, r2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294c4c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - adds r1, r5, r2 │ │ │ │ + adds r1, r6, r2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294c5c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - adds r5, r4, r2 │ │ │ │ + adds r5, r5, r2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294c6c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - adds r1, r4, r2 │ │ │ │ + adds r1, r5, r2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294c7c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - adds r5, r3, r2 │ │ │ │ + adds r5, r4, r2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294c8c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - adds r1, r3, r2 │ │ │ │ + adds r1, r4, r2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294c9c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - adds r5, r2, r2 │ │ │ │ + adds r5, r3, r2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294cac ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - adds r1, r2, r2 │ │ │ │ + adds r1, r3, r2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294cbc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - adds r5, r1, r2 │ │ │ │ + adds r5, r2, r2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294ccc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - adds r1, r1, r2 │ │ │ │ + adds r1, r2, r2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294cdc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - adds r5, r0, r2 │ │ │ │ + adds r5, r1, r2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294cec ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - adds r1, r0, r2 │ │ │ │ + adds r1, r1, r2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294cfc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - adds r5, r7, r1 │ │ │ │ + adds r5, r0, r2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294d0c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - adds r1, r7, r1 │ │ │ │ + adds r1, r0, r2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294d1c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - adds r5, r6, r1 │ │ │ │ + adds r5, r7, r1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294d2c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - adds r1, r6, r1 │ │ │ │ + adds r1, r7, r1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294d3c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - adds r5, r5, r1 │ │ │ │ + adds r5, r6, r1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294d4c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - adds r1, r5, r1 │ │ │ │ + adds r1, r6, r1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294d5c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - adds r5, r4, r1 │ │ │ │ + adds r5, r5, r1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294d6c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - adds r1, r4, r1 │ │ │ │ + adds r1, r5, r1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294d7c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - adds r5, r3, r1 │ │ │ │ + adds r5, r4, r1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294d8c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - adds r1, r3, r1 │ │ │ │ + adds r1, r4, r1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294d9c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - adds r5, r2, r1 │ │ │ │ + adds r5, r3, r1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294dac ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - adds r1, r2, r1 │ │ │ │ + adds r1, r3, r1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294dbc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - adds r5, r1, r1 │ │ │ │ + adds r5, r2, r1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294dcc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - adds r1, r1, r1 │ │ │ │ + adds r1, r2, r1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294ddc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - adds r5, r0, r1 │ │ │ │ + adds r5, r1, r1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294dec ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - adds r1, r0, r1 │ │ │ │ + adds r1, r1, r1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294dfc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - adds r5, r7, r0 │ │ │ │ + adds r5, r0, r1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294e0c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - adds r1, r7, r0 │ │ │ │ + adds r1, r0, r1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294e1c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - adds r5, r6, r0 │ │ │ │ + adds r5, r7, r0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294e2c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - adds r1, r6, r0 │ │ │ │ + adds r1, r7, r0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294e3c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - adds r5, r5, r0 │ │ │ │ + adds r5, r6, r0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294e4c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - adds r1, r5, r0 │ │ │ │ + adds r1, r6, r0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294e5c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - adds r5, r4, r0 │ │ │ │ + adds r5, r5, r0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294e6c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - adds r1, r4, r0 │ │ │ │ + adds r1, r5, r0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294e7c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - adds r5, r3, r0 │ │ │ │ + adds r5, r4, r0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294e8c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - adds r1, r3, r0 │ │ │ │ + adds r1, r4, r0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294e9c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - adds r5, r2, r0 │ │ │ │ + adds r5, r3, r0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294eac ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - adds r1, r2, r0 │ │ │ │ + adds r1, r3, r0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294ebc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - adds r5, r1, r0 │ │ │ │ + adds r5, r2, r0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294ecc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - adds r1, r1, r0 │ │ │ │ + adds r1, r2, r0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294edc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - adds r5, r0, r0 │ │ │ │ + adds r5, r1, r0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294eec ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - adds r1, r0, r0 │ │ │ │ + adds r1, r1, r0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294efc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - asrs r5, r7, #31 │ │ │ │ + adds r5, r0, r0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294f0c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - asrs r1, r7, #31 │ │ │ │ + adds r1, r0, r0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294f1c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - asrs r5, r6, #31 │ │ │ │ + asrs r5, r7, #31 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294f2c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - asrs r1, r6, #31 │ │ │ │ + asrs r1, r7, #31 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294f3c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - asrs r5, r5, #31 │ │ │ │ + asrs r5, r6, #31 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294f4c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - asrs r1, r5, #31 │ │ │ │ + asrs r1, r6, #31 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294f5c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - asrs r5, r4, #31 │ │ │ │ + asrs r5, r5, #31 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294f6c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - asrs r1, r4, #31 │ │ │ │ + asrs r1, r5, #31 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294f7c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - asrs r5, r3, #31 │ │ │ │ + asrs r5, r4, #31 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294f8c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - asrs r1, r3, #31 │ │ │ │ + asrs r1, r4, #31 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (294f9c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - asrs r5, r2, #31 │ │ │ │ + asrs r5, r3, #31 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w ip, [pc, #212] @ 295084 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -7517,58 +7517,58 @@ │ │ │ │ ldr r1, [pc, #32] @ (29514c ) │ │ │ │ ldr r0, [pc, #32] @ (295150 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ @ instruction: 0xe9ba0106 │ │ │ │ - cmp r0, sp │ │ │ │ + cmp r8, r0 │ │ │ │ lsls r7, r7, #1 │ │ │ │ - ldr r1, [sp, #712] @ 0x2c8 │ │ │ │ + ldr r1, [sp, #808] @ 0x328 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r1, [sp, #784] @ 0x310 │ │ │ │ + ldr r1, [sp, #880] @ 0x370 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - cmp r6, sl │ │ │ │ + cmp r6, sp │ │ │ │ lsls r7, r7, #1 │ │ │ │ - ldr r1, [sp, #640] @ 0x280 │ │ │ │ + ldr r1, [sp, #736] @ 0x2e0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r1, [sp, #824] @ 0x338 │ │ │ │ + ldr r1, [sp, #920] @ 0x398 │ │ │ │ lsls r1, r6, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #24] @ (29517c ) │ │ │ │ ldr r1, [pc, #24] @ (295180 ) │ │ │ │ ldr r0, [pc, #28] @ (295184 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 8a8678 │ │ │ │ + bl 8a8680 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ - b.w 8837b4 │ │ │ │ + b.w 8837bc │ │ │ │ nop │ │ │ │ - b.n 294f62 │ │ │ │ + b.n 294f72 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - b.n 2953e2 <_start@@Base+0x122> │ │ │ │ + b.n 2953f2 <_start@@Base+0x132> │ │ │ │ lsls r6, r3, #1 │ │ │ │ - b.n 2954aa <_start@@Base+0x1ea> │ │ │ │ + b.n 2954ba <_start@@Base+0x1fa> │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (295194 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #12 │ │ │ │ - b.w 878934 │ │ │ │ + b.w 87893c │ │ │ │ nop │ │ │ │ @ instruction: 0xeaa20106 │ │ │ │ ldr r0, [pc, #8] @ (2951a4 ) │ │ │ │ movs r1, #3 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - ldr r1, [r6, #32] │ │ │ │ + ldr r1, [r7, #32] │ │ │ │ lsls r7, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #144] @ (295248 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -7577,15 +7577,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #140] @ (295250 ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 878934 │ │ │ │ + bl 87893c │ │ │ │ ldr r0, [pc, #128] @ (295254 ) │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r4 │ │ │ │ add r1, sp, #4 │ │ │ │ add r0, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ blx 28d11c │ │ │ │ @@ -7613,15 +7613,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add r3, sp, #8 │ │ │ │ movs r2, #10 │ │ │ │ mov r1, r4 │ │ │ │ - bl 873dd4 │ │ │ │ + bl 873ddc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2951e6 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ movw r2, #5000 @ 0x1388 │ │ │ │ cmp r3, r2 │ │ │ │ itet gt │ │ │ │ asrgt r3, r3, #1 │ │ │ │ @@ -7631,15 +7631,15 @@ │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r2, #126 @ 0x7e │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xeb2a0106 │ │ │ │ - push {r1, r2, r3, r6, r7} │ │ │ │ + push {r1, r2, r5, r6, r7} │ │ │ │ lsls r1, r6, #1 │ │ │ │ @ instruction: 0xeaf80106 │ │ │ │ subs r2, #70 @ 0x46 │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r3, [pc, #20] @ (295278 ) │ │ │ │ movs r1, #0 │ │ │ │ ldr r2, [pc, #20] @ (29527c ) │ │ │ │ @@ -7648,42 +7648,42 @@ │ │ │ │ strd r2, r1, [r3] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @ instruction: 0xeaf20106 │ │ │ │ - ldmia r3, {r0, r2, r3, r7} │ │ │ │ + ldmia r3!, {r0, r2, r4, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (29528c ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #4 │ │ │ │ - b.w 878934 │ │ │ │ + b.w 87893c │ │ │ │ nop │ │ │ │ @ instruction: 0xeade0106 │ │ │ │ ldr r0, [pc, #8] @ (29529c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - stmia r1!, {r0, r2, r3, r4, r5, r6} │ │ │ │ + stmia r1!, {r0, r2, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldr r0, [pc, #8] @ (2952ac ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - stmia r1!, {r0, r3, r4, r5, r6} │ │ │ │ + stmia r1!, {r0, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldr r0, [pc, #8] @ (2952bc ) │ │ │ │ movs r1, #3 │ │ │ │ add r0, pc │ │ │ │ - b.w 87a904 │ │ │ │ + b.w 87a90c │ │ │ │ nop │ │ │ │ - stmia r3!, {r0, r3, r4, r6, r7} │ │ │ │ + stmia r3!, {r0, r5, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 002952c0 <_start@@Base>: │ │ │ │ mov.w fp, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r1} │ │ │ │ mov r2, sp │ │ │ │ @@ -7802,15 +7802,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r0, #708] @ 0x2c4 │ │ │ │ asrs r1, r0, #31 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (2953d4 <_start@@Base+0x114>) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ strh r6, [r5, r3] │ │ │ │ lsls r0, r0, #2 │ │ │ │ vldr d7, [pc, #60] @ 295418 <_start@@Base+0x158> │ │ │ │ movs r3, #0 │ │ │ │ ldrb.w r2, [r0, #124] @ 0x7c │ │ │ │ str.w r2, [r0, #720] @ 0x2d0 │ │ │ │ add.w r2, r0, #8192 @ 0x2000 │ │ │ │ @@ -7863,15 +7863,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r6, #4] │ │ │ │ blx 28dc3c │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r6, #8] │ │ │ │ - bl 72dd10 │ │ │ │ + bl 72dd18 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ blx 28de44 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2954be <_start@@Base+0x1fe> │ │ │ │ movs r1, #61 @ 0x3d │ │ │ │ mov r0, r5 │ │ │ │ @@ -7885,15 +7885,15 @@ │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #100] @ (295514 <_start@@Base+0x254>) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -7915,27 +7915,27 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldr r1, [r7, #72] @ 0x48 │ │ │ │ lsls r2, r0, #4 │ │ │ │ - add r4, sp, #480 @ 0x1e0 │ │ │ │ + add r4, sp, #576 @ 0x240 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - add r4, sp, #392 @ 0x188 │ │ │ │ + add r4, sp, #488 @ 0x1e8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - @ instruction: 0xf6820071 │ │ │ │ - adds r2, #164 @ 0xa4 │ │ │ │ + @ instruction: 0xf69a0071 │ │ │ │ + adds r2, #188 @ 0xbc │ │ │ │ lsls r1, r4, #1 │ │ │ │ - adds r2, #108 @ 0x6c │ │ │ │ + adds r2, #132 @ 0x84 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - @ instruction: 0xf63c0071 │ │ │ │ - adds r2, #42 @ 0x2a │ │ │ │ + @ instruction: 0xf6540071 │ │ │ │ + adds r2, #66 @ 0x42 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - adds r2, #64 @ 0x40 │ │ │ │ + adds r2, #88 @ 0x58 │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #80] @ (295584 <_start@@Base+0x2c4>) │ │ │ │ mov r4, r0 │ │ │ │ @@ -7947,19 +7947,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2971e8 │ │ │ │ ldr.w r0, [r4, #616] @ 0x268 │ │ │ │ cbz r0, 295552 <_start@@Base+0x292> │ │ │ │ movs r1, #1 │ │ │ │ blx 28b3b4 │ │ │ │ add.w r0, r4, #700 @ 0x2bc │ │ │ │ - bl 889b14 │ │ │ │ + bl 889b1c │ │ │ │ add.w r0, r4, #560 @ 0x230 │ │ │ │ - bl 878970 │ │ │ │ + bl 878978 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ - bl 878db0 │ │ │ │ + bl 878db8 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ blx 28b964 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 28b960 │ │ │ │ ldr.w r0, [r0, #704] @ 0x2c0 │ │ │ │ blx 28b964 │ │ │ │ @@ -7972,31 +7972,31 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #104] @ (295604 <_start@@Base+0x344>) │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 72f3a8 │ │ │ │ + bl 72f3b0 │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ cbz r0, 2955da <_start@@Base+0x31a> │ │ │ │ mov r0, r6 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr.w ip, [pc, #80] @ 295608 <_start@@Base+0x348> │ │ │ │ ldr r2, [pc, #80] @ (29560c <_start@@Base+0x34c>) │ │ │ │ movs r3, #24 │ │ │ │ add ip, pc │ │ │ │ mov r1, r5 │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ cbz r0, 2955da <_start@@Base+0x31a> │ │ │ │ ldrb.w r3, [r0, #153] @ 0x99 │ │ │ │ strb.w r3, [r4, #752] @ 0x2f0 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ cbnz r3, 2955f2 <_start@@Base+0x332> │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -8008,67 +8008,67 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 522ea4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 5236c8 │ │ │ │ - lsls r4, r7, #12 │ │ │ │ + lsls r4, r2, #13 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - sbcs.w r0, r2, #15794176 @ 0xf10000 │ │ │ │ - adds r1, #182 @ 0xb6 │ │ │ │ + @ instruction: 0xf58a0071 │ │ │ │ + adds r1, #206 @ 0xce │ │ │ │ lsls r1, r4, #1 │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #196] @ (2956e8 <_start@@Base+0x428>) │ │ │ │ sub sp, #20 │ │ │ │ ldr r7, [pc, #196] @ (2956ec <_start@@Base+0x42c>) │ │ │ │ mov r4, r0 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr r2, [pc, #192] @ (2956f0 <_start@@Base+0x430>) │ │ │ │ add r5, pc │ │ │ │ add r7, pc │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ adds r7, #76 @ 0x4c │ │ │ │ str r7, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ bl 32b200 │ │ │ │ mov r0, r4 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ str r7, [sp, #0] │ │ │ │ movs r5, #0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r0, [r4, #96] @ 0x60 │ │ │ │ movs r0, #4 │ │ │ │ strd r3, r3, [r4, #708] @ 0x2c4 │ │ │ │ movs r3, #1 │ │ │ │ strd r5, r5, [r4, #600] @ 0x258 │ │ │ │ str r3, [r4, #100] @ 0x64 │ │ │ │ blx 28b624 │ │ │ │ str r0, [r4, #104] @ 0x68 │ │ │ │ movs r0, #56 @ 0x38 │ │ │ │ ldr r6, [pc, #120] @ (2956f4 <_start@@Base+0x434>) │ │ │ │ blx 28b624 │ │ │ │ str r0, [r4, #116] @ 0x74 │ │ │ │ - bl 878d00 │ │ │ │ + bl 878d08 │ │ │ │ add.w r0, r4, #560 @ 0x230 │ │ │ │ - bl 878934 │ │ │ │ + bl 87893c │ │ │ │ add.w r0, r4, #700 @ 0x2bc │ │ │ │ - bl 889b08 │ │ │ │ + bl 889b10 │ │ │ │ add.w r2, r4, #588 @ 0x24c │ │ │ │ add.w r3, r4, #636 @ 0x27c │ │ │ │ mov r0, r4 │ │ │ │ strd r5, r3, [r4, #636] @ 0x27c │ │ │ │ add.w r3, r4, #644 @ 0x284 │ │ │ │ strd r5, r2, [r4, #588] @ 0x24c │ │ │ │ add r6, pc │ │ │ │ @@ -8090,18 +8090,18 @@ │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r4, #704] @ 0x2c0 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 5e92cc │ │ │ │ nop │ │ │ │ - mov r4, r0 │ │ │ │ + mov r4, r3 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - @ instruction: 0xf4fe0071 │ │ │ │ - adds r1, #96 @ 0x60 │ │ │ │ + adds.w r0, r6, #15794176 @ 0xf10000 │ │ │ │ + adds r1, #120 @ 0x78 │ │ │ │ lsls r1, r4, #1 │ │ │ │ adds r5, #146 @ 0x92 │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r0, [r6, #16] │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -8114,35 +8114,35 @@ │ │ │ │ ldr r1, [pc, #160] @ (2957b4 <_start@@Base+0x4f4>) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ add.w r1, r4, #108 @ 0x6c │ │ │ │ ldr r2, [pc, #140] @ (2957b8 <_start@@Base+0x4f8>) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #136] @ (2957bc <_start@@Base+0x4fc>) │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ adds r4, #128 @ 0x80 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #124] @ (2957c0 <_start@@Base+0x500>) │ │ │ │ ldr r1, [pc, #128] @ (2957c4 <_start@@Base+0x504>) │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #112] @ (2957c8 <_start@@Base+0x508>) │ │ │ │ ldr r3, [pc, #116] @ (2957cc <_start@@Base+0x50c>) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #100] @ 0x64 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #112] @ (2957d0 <_start@@Base+0x510>) │ │ │ │ str r3, [r0, #116] @ 0x74 │ │ │ │ @@ -8173,26 +8173,26 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ands.w r0, ip, #15794176 @ 0xf10000 │ │ │ │ - adds r0, #146 @ 0x92 │ │ │ │ + bics.w r0, r4, #15794176 @ 0xf10000 │ │ │ │ + adds r0, #170 @ 0xaa │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldrb r6, [r6, #18] │ │ │ │ + ldrb r6, [r1, #19] │ │ │ │ lsls r3, r4, #1 │ │ │ │ - adds r0, #150 @ 0x96 │ │ │ │ + adds r0, #174 @ 0xae │ │ │ │ lsls r1, r4, #1 │ │ │ │ - adds r0, #172 @ 0xac │ │ │ │ + adds r0, #196 @ 0xc4 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - adds r0, #78 @ 0x4e │ │ │ │ + adds r0, #102 @ 0x66 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - add r8, sp │ │ │ │ + cmp r0, r0 │ │ │ │ lsls r2, r5, #1 │ │ │ │ stc2l 15, cr15, [r5], {255} @ 0xff │ │ │ │ stc2l 15, cr15, [r5], #-1020 @ 0xfffffc04 │ │ │ │ mrrc2 15, 15, pc, r9, cr15 @ │ │ │ │ mcr2 15, 5, pc, cr5, cr15, {7} @ │ │ │ │ lsls r5, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ @@ -8242,15 +8242,15 @@ │ │ │ │ bx lr │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ - bl 884198 │ │ │ │ + bl 8841a0 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 29589e <_start@@Base+0x5de> │ │ │ │ ldr r2, [pc, #84] @ (2958bc <_start@@Base+0x5fc>) │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r3, [r5, #708] @ 0x2c4 │ │ │ │ add r2, pc │ │ │ │ blx 28d804 <__fprintf_chk@plt+0x4> │ │ │ │ @@ -8266,29 +8266,29 @@ │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 88419c │ │ │ │ + b.w 8841a4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ adds r4, #8 │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #130 @ 0x82 │ │ │ │ + cmp r7, #154 @ 0x9a │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 002958c0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -8349,29 +8349,29 @@ │ │ │ │ movs r4, #0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 733c7c │ │ │ │ + bl 733c84 │ │ │ │ ldr r1, [pc, #100] @ (2959c4 ) │ │ │ │ ldr r2, [pc, #104] @ (2959c8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ adds r1, #140 @ 0x8c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #96] @ (2959cc ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r4 │ │ │ │ - bl 72ee6c │ │ │ │ + bl 72ee74 │ │ │ │ cbz r0, 2959a6 │ │ │ │ ldr r2, [pc, #80] @ (2959d0 ) │ │ │ │ ldr r3, [pc, #60] @ (2959c0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -8383,28 +8383,28 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 87e520 │ │ │ │ + bl 87e528 │ │ │ │ mov r0, r5 │ │ │ │ - bl 733678 │ │ │ │ + bl 733680 │ │ │ │ movs r0, #1 │ │ │ │ blx 28da78 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ adds r2, #242 @ 0xf2 │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - rsb r0, lr, #113 @ 0x71 │ │ │ │ - cmp r6, #64 @ 0x40 │ │ │ │ + @ instruction: 0xf1e60071 │ │ │ │ + cmp r6, #88 @ 0x58 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldrb r6, [r4, #9] │ │ │ │ + ldrb r6, [r7, #9] │ │ │ │ lsls r3, r4, #1 │ │ │ │ adds r2, #186 @ 0xba │ │ │ │ lsls r3, r6, #3 │ │ │ │ │ │ │ │ 002959d4 : │ │ │ │ mvns r1, r1 │ │ │ │ adds r0, #136 @ 0x88 │ │ │ │ @@ -8470,16 +8470,16 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #140 @ 0x8c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r4, [pc, #88] @ (295adc ) │ │ │ │ - bl 732eb4 │ │ │ │ - bl 72ee60 │ │ │ │ + bl 732ebc │ │ │ │ + bl 72ee68 │ │ │ │ ldr r3, [pc, #84] @ (295ae0 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 295aa8 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ @@ -8500,62 +8500,62 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 295a94 │ │ │ │ ldr r0, [pc, #44] @ (295aec ) │ │ │ │ ldr.w r1, [r5, #708] @ 0x2c4 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ nop │ │ │ │ - @ instruction: 0xf0be0071 │ │ │ │ - cmp r5, #52 @ 0x34 │ │ │ │ + @ instruction: 0xf0d60071 │ │ │ │ + cmp r5, #76 @ 0x4c │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldrb r2, [r3, #5] │ │ │ │ + ldrb r2, [r6, #5] │ │ │ │ lsls r3, r4, #1 │ │ │ │ adds r1, #176 @ 0xb0 │ │ │ │ lsls r3, r6, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r7, #28] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #66 @ 0x42 │ │ │ │ + cmp r5, #90 @ 0x5a │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 00295af0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #140] @ (295b8c ) │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 733130 │ │ │ │ + bl 733138 │ │ │ │ ldr r2, [pc, #132] @ (295b90 ) │ │ │ │ ldr r1, [pc, #132] @ (295b94 ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cbz r3, 295b66 │ │ │ │ cbz r4, 295b78 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r1, r6 │ │ │ │ mov r4, r0 │ │ │ │ - bl 732cc8 │ │ │ │ + bl 732cd0 │ │ │ │ cbz r0, 295b50 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73311c │ │ │ │ + bl 733124 │ │ │ │ cbnz r0, 295b50 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -8581,26 +8581,26 @@ │ │ │ │ add.w r3, r5, #148 @ 0x94 │ │ │ │ ldr r0, [pc, #36] @ (295ba4 ) │ │ │ │ movs r2, #147 @ 0x93 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bic.w r0, r2, #113 @ 0x71 │ │ │ │ - cmp r4, #128 @ 0x80 │ │ │ │ + bics.w r0, sl, #113 @ 0x71 │ │ │ │ + cmp r4, #152 @ 0x98 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - asrs r4, r3 │ │ │ │ + asrs r4, r6 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - cmp r3, #176 @ 0xb0 │ │ │ │ + cmp r3, #200 @ 0xc8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - cmp r4, #162 @ 0xa2 │ │ │ │ + cmp r4, #186 @ 0xba │ │ │ │ lsls r1, r4, #1 │ │ │ │ - cmp r3, #158 @ 0x9e │ │ │ │ + cmp r3, #182 @ 0xb6 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - cmp r4, #164 @ 0xa4 │ │ │ │ + cmp r4, #188 @ 0xbc │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 00295ba8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -8608,15 +8608,15 @@ │ │ │ │ bl 297674 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ (295c24 ) │ │ │ │ add r0, pc │ │ │ │ blx 28b698 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 733130 │ │ │ │ + bl 733138 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 295be4 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ blx 28be58 │ │ │ │ cbnz r0, 295bf8 │ │ │ │ mov r0, r5 │ │ │ │ @@ -8641,15 +8641,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ blx 28b964 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - orr.w r0, r8, #106 @ 0x6a │ │ │ │ + orn r0, r0, #106 @ 0x6a │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #100] @ 295c9c │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [pc, #96] @ (295ca0 ) │ │ │ │ @@ -8657,49 +8657,49 @@ │ │ │ │ ldr r1, [pc, #96] @ (295ca4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 733128 │ │ │ │ + bl 733130 │ │ │ │ bl 295ba8 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r3, [r4, #156] @ 0x9c │ │ │ │ cbz r3, 295c82 │ │ │ │ ldr r0, [pc, #60] @ (295ca8 ) │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 87f4ec │ │ │ │ + bl 87f4f4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 28b960 │ │ │ │ ldr r0, [pc, #40] @ (295cac ) │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 87f4ec │ │ │ │ + bl 87f4f4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 28b960 │ │ │ │ nop │ │ │ │ - mcr 0, 7, r0, cr14, cr1, {3} │ │ │ │ - cmp r3, #76 @ 0x4c │ │ │ │ + vqadd.s8 q0, q3, │ │ │ │ + cmp r3, #100 @ 0x64 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - subs r7, #234 @ 0xea │ │ │ │ + ands r2, r0 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - cmp r3, #198 @ 0xc6 │ │ │ │ + cmp r3, #222 @ 0xde │ │ │ │ lsls r1, r4, #1 │ │ │ │ - str r3, [sp, #56] @ 0x38 │ │ │ │ + str r3, [sp, #152] @ 0x98 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00295cb0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -8714,27 +8714,27 @@ │ │ │ │ cbz r3, 295d2a │ │ │ │ mov r4, r0 │ │ │ │ bl 297674 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ bl 295af0 │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 295d38 │ │ │ │ - bl 733128 │ │ │ │ + bl 733130 │ │ │ │ ldr r3, [pc, #112] @ (295d58 ) │ │ │ │ ldr r2, [pc, #112] @ (295d5c ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #112] @ (295d60 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [pc, #96] @ (295d64 ) │ │ │ │ ldr r7, [r0, #100] @ 0x64 │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ @@ -8747,40 +8747,40 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #60] @ (295d68 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f05c │ │ │ │ + bl 87f064 │ │ │ │ movs r0, #1 │ │ │ │ blx 28da78 │ │ │ │ ldr r0, [pc, #48] @ (295d6c ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87f05c │ │ │ │ + bl 87f064 │ │ │ │ mov r0, r4 │ │ │ │ blx 28e054 │ │ │ │ movs r0, #1 │ │ │ │ blx 28da78 │ │ │ │ nop │ │ │ │ - add r3, pc, #984 @ (adr r3, 29612c ) │ │ │ │ + add r4, pc, #56 @ (adr r4, 295d8c ) │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r7, #110 @ 0x6e │ │ │ │ lsls r3, r6, #3 │ │ │ │ - mcr 0, 2, r0, cr2, cr1, {3} │ │ │ │ - cmp r2, #160 @ 0xa0 │ │ │ │ + mrc 0, 2, r0, cr10, cr1, {3} │ │ │ │ + cmp r2, #184 @ 0xb8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - subs r7, #60 @ 0x3c │ │ │ │ + subs r7, #84 @ 0x54 │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr r5, [pc, #160] @ (295e08 ) │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #28 │ │ │ │ + cmp r3, #52 @ 0x34 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - cmp r3, #40 @ 0x28 │ │ │ │ + cmp r3, #64 @ 0x40 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 00295d70 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -8826,72 +8826,72 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r4, [pc, #84] @ (295e48 ) │ │ │ │ bl 297674 │ │ │ │ - bl 733130 │ │ │ │ + bl 733138 │ │ │ │ ldr r1, [pc, #80] @ (295e4c ) │ │ │ │ ldr r2, [pc, #80] @ (295e50 ) │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ add r2, pc │ │ │ │ adds r1, #128 @ 0x80 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ cbz r2, 295e1c │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r2 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7334dc │ │ │ │ + bl 7334e4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #40] @ (295e54 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f4ec │ │ │ │ + bl 87f4f4 │ │ │ │ ldr r1, [pc, #36] @ (295e58 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ blx 28d568 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 28c978 │ │ │ │ - subs r6, #54 @ 0x36 │ │ │ │ + subs r6, #78 @ 0x4e │ │ │ │ lsls r2, r5, #1 │ │ │ │ - ldc 0, cr0, [r0, #-452]! @ 0xfffffe3c │ │ │ │ - cmp r1, #144 @ 0x90 │ │ │ │ + stcl 0, cr0, [r8, #-452] @ 0xfffffe3c │ │ │ │ + cmp r1, #168 @ 0xa8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - cmp r2, #90 @ 0x5a │ │ │ │ + cmp r2, #114 @ 0x72 │ │ │ │ lsls r1, r4, #1 │ │ │ │ stc2l 15, cr15, [pc, #1020]! @ 296258 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #212] @ (295f40 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr r2, [pc, #204] @ (295f44 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #204] @ (295f48 ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ adds r4, #20 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #0 │ │ │ │ blx 28bddc │ │ │ │ mov r4, r0 │ │ │ │ ldrb.w r3, [r5, #189] @ 0xbd │ │ │ │ cbnz r3, 295eea │ │ │ │ ldrb.w r3, [r5, #188] @ 0xbc │ │ │ │ @@ -8951,55 +8951,55 @@ │ │ │ │ ldr r1, [pc, #56] @ (295f68 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r2, [r6, #196] @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ blx 28c0bc │ │ │ │ b.n 295eb4 │ │ │ │ nop │ │ │ │ - stcl 0, cr0, [r2, #-452]! @ 0xfffffe3c │ │ │ │ - cmp r1, #0 │ │ │ │ + ldcl 0, cr0, [sl, #-452]! @ 0xfffffe3c │ │ │ │ + cmp r1, #24 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - @ instruction: 0xfa600065 │ │ │ │ - cmp r2, #106 @ 0x6a │ │ │ │ + @ instruction: 0xfa780065 │ │ │ │ + cmp r2, #130 @ 0x82 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - cmp r2, #140 @ 0x8c │ │ │ │ + cmp r2, #164 @ 0xa4 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - cmp r2, #142 @ 0x8e │ │ │ │ + cmp r2, #166 @ 0xa6 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - cmp r2, #0 │ │ │ │ + cmp r2, #24 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - cmp r1, #250 @ 0xfa │ │ │ │ + cmp r2, #18 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - cmp r2, #46 @ 0x2e │ │ │ │ + cmp r2, #70 @ 0x46 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - cmp r2, #10 │ │ │ │ + cmp r2, #34 @ 0x22 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - cmp r1, #234 @ 0xea │ │ │ │ + cmp r2, #2 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 00295f6c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ mov r4, r1 │ │ │ │ mov r8, r0 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr.w r3, [pc, #1540] @ 296590 │ │ │ │ ldr.w r2, [pc, #1540] @ 296594 │ │ │ │ ldr.w r1, [pc, #1540] @ 296598 │ │ │ │ add r3, pc │ │ │ │ adds r3, #20 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldrb.w r9, [r4] │ │ │ │ str r0, [sp, #16] │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.w 29624c │ │ │ │ ldr r3, [r4, #8] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r7, [r4, #16] │ │ │ │ @@ -9188,30 +9188,30 @@ │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #968] @ (2965a4 ) │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 29620e │ │ │ │ ldrd r1, r5, [r4, #56] @ 0x38 │ │ │ │ orrs r5, r1 │ │ │ │ bne.w 296072 │ │ │ │ ldr r3, [pc, #944] @ (2965a8 ) │ │ │ │ movs r2, #115 @ 0x73 │ │ │ │ ldr r4, [pc, #944] @ (2965ac ) │ │ │ │ ldr r1, [pc, #944] @ (2965b0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -9270,15 +9270,15 @@ │ │ │ │ str r2, [sp, #32] │ │ │ │ mul.w r1, r0, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mul.w r1, r7, r1 │ │ │ │ mul.w r1, r6, r1 │ │ │ │ mul.w r1, sl, r1 │ │ │ │ mul.w r1, r2, r1 │ │ │ │ - bl 8a7840 │ │ │ │ + bl 8a7848 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #28] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r5, [sp, #24] │ │ │ │ mul.w r2, r2, r0 │ │ │ │ @@ -9320,15 +9320,15 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ strd r4, r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ movs r2, #240 @ 0xf0 │ │ │ │ str r5, [sp, #12] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 28b960 │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 2964d0 │ │ │ │ @@ -9343,15 +9343,15 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ cmp r5, #1 │ │ │ │ it cc │ │ │ │ movcc r5, #1 │ │ │ │ str r5, [sp, #32] │ │ │ │ mul.w r1, r2, r3 │ │ │ │ mul.w r1, r5, r1 │ │ │ │ - bl 8a7840 │ │ │ │ + bl 8a7848 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ b.n 2962c0 │ │ │ │ ldrd r1, r0, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [pc, #560] @ (2965c0 ) │ │ │ │ ldr r4, [pc, #564] @ (2965c4 ) │ │ │ │ @@ -9360,15 +9360,15 @@ │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #556] @ (2965c8 ) │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ movs r2, #248 @ 0xf8 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 29620e │ │ │ │ ldrd r1, r2, [r4, #104] @ 0x68 │ │ │ │ cmp r1, #2 │ │ │ │ sbcs.w r2, r2, #0 │ │ │ │ blt.w 2960d2 │ │ │ │ ldr r3, [pc, #528] @ (2965cc ) │ │ │ │ movs r2, #126 @ 0x7e │ │ │ │ @@ -9376,15 +9376,15 @@ │ │ │ │ ldr r1, [pc, #532] @ (2965d4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 29620e │ │ │ │ ldrd r2, r3, [r4, #88] @ 0x58 │ │ │ │ cmp r2, #2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.w 2960e2 │ │ │ │ ldr r3, [pc, #500] @ (2965d8 ) │ │ │ │ movs r2, #134 @ 0x86 │ │ │ │ @@ -9392,15 +9392,15 @@ │ │ │ │ ldr r1, [pc, #504] @ (2965e0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 29620e │ │ │ │ str r2, [sp, #24] │ │ │ │ strd r3, r9, [r8, #184] @ 0xb8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strd r3, r7, [r8, #192] @ 0xc0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ @@ -9425,15 +9425,15 @@ │ │ │ │ ldr r1, [pc, #424] @ (2965ec ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r2, #231 @ 0xe7 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 296346 │ │ │ │ ldrd r2, r3, [r4, #72] @ 0x48 │ │ │ │ cmp r2, #2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.w 2960f4 │ │ │ │ ldr r3, [pc, #392] @ (2965f0 ) │ │ │ │ movs r2, #142 @ 0x8e │ │ │ │ @@ -9441,15 +9441,15 @@ │ │ │ │ ldr r1, [pc, #392] @ (2965f8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 29620e │ │ │ │ ldrd r2, r3, [r4, #40] @ 0x28 │ │ │ │ cmp r2, #2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.w 296104 │ │ │ │ ldr r3, [pc, #364] @ (2965fc ) │ │ │ │ movs r2, #150 @ 0x96 │ │ │ │ @@ -9457,15 +9457,15 @@ │ │ │ │ ldr r1, [pc, #364] @ (296604 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 29620e │ │ │ │ ldrd r2, r3, [r4, #24] │ │ │ │ cmp r2, #2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.w 296114 │ │ │ │ ldr r3, [pc, #336] @ (296608 ) │ │ │ │ movs r2, #158 @ 0x9e │ │ │ │ @@ -9473,15 +9473,15 @@ │ │ │ │ ldr r1, [pc, #336] @ (296610 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 29620e │ │ │ │ ldr r2, [sp, #28] │ │ │ │ cbnz r2, 29652a │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mul.w r1, r0, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -9490,15 +9490,15 @@ │ │ │ │ it cc │ │ │ │ movcc r3, #1 │ │ │ │ str r3, [sp, #32] │ │ │ │ mul.w r1, r7, r1 │ │ │ │ mul.w r1, r6, r1 │ │ │ │ mul.w r1, sl, r1 │ │ │ │ mul.w r1, r3, r1 │ │ │ │ - bl 8a7840 │ │ │ │ + bl 8a7848 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #28] │ │ │ │ b.n 2962c0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ cbnz r2, 29652a │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ @@ -9507,15 +9507,15 @@ │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r3, #1 │ │ │ │ mul.w r1, r1, r2 │ │ │ │ it cc │ │ │ │ movcc r3, #1 │ │ │ │ str r3, [sp, #32] │ │ │ │ mul.w r1, r3, r1 │ │ │ │ - bl 8a7840 │ │ │ │ + bl 8a7848 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ b.n 2962c0 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 2962c0 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ @@ -9523,15 +9523,15 @@ │ │ │ │ mul.w r1, r0, r3 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mul.w r1, r7, r1 │ │ │ │ mul.w r1, r6, r1 │ │ │ │ mul.w r1, sl, r1 │ │ │ │ mul.w r1, r3, r1 │ │ │ │ - bl 8a7840 │ │ │ │ + bl 8a7848 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #32] │ │ │ │ b.n 2962c0 │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 2963fa │ │ │ │ strd r3, r9, [r8, #184] @ 0xb8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ @@ -9545,72 +9545,71 @@ │ │ │ │ str.w r3, [r8, #180] @ 0xb4 │ │ │ │ str.w r2, [r8, #216] @ 0xd8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldrb.w r3, [r4, #80] @ 0x50 │ │ │ │ strb.w r3, [r1, #187] @ 0xbb │ │ │ │ b.n 296314 │ │ │ │ nop │ │ │ │ - mcrr 0, 7, r0, r4, cr1 │ │ │ │ - movs r7, #228 @ 0xe4 │ │ │ │ + mrrc 0, 7, r0, ip, cr1 │ │ │ │ + movs r7, #252 @ 0xfc │ │ │ │ lsls r1, r4, #1 │ │ │ │ - vst4.16 {d16-d19}, [r4 :128], r5 │ │ │ │ - and.w r0, r6, r1, ror #1 │ │ │ │ - cmp r2, #12 │ │ │ │ + ldr??.w r0, [ip, r5, lsl #2] │ │ │ │ + ands.w r0, lr, r1, ror #1 │ │ │ │ + cmp r2, #36 @ 0x24 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - movs r6, #180 @ 0xb4 │ │ │ │ + movs r6, #204 @ 0xcc │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldrd r0, r0, [sl, #452] @ 0x1c4 │ │ │ │ - movs r7, #116 @ 0x74 │ │ │ │ + ldrd r0, r0, [r2, #452]! @ 0x1c4 │ │ │ │ + movs r7, #140 @ 0x8c │ │ │ │ lsls r1, r4, #1 │ │ │ │ - movs r6, #148 @ 0x94 │ │ │ │ + movs r6, #172 @ 0xac │ │ │ │ lsls r1, r4, #1 │ │ │ │ - cmp r0, #14 │ │ │ │ + cmp r0, #38 @ 0x26 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - stmia.w r8!, {r0, r4, r5, r6} │ │ │ │ - movs r5, #94 @ 0x5e │ │ │ │ + strexd r1, r0, r0, [r0] │ │ │ │ + movs r5, #118 @ 0x76 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - strex r0, r0, [r6, #452] @ 0x1c4 │ │ │ │ - cmp r0, #8 │ │ │ │ + @ instruction: 0xe85e0071 │ │ │ │ + cmp r0, #32 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - movs r4, #246 @ 0xf6 │ │ │ │ + movs r5, #14 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - @ instruction: 0xe8180071 │ │ │ │ - movs r5, #250 @ 0xfa │ │ │ │ + @ instruction: 0xe8300071 │ │ │ │ + movs r6, #18 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - movs r4, #210 @ 0xd2 │ │ │ │ + movs r4, #234 @ 0xea │ │ │ │ lsls r1, r4, #1 │ │ │ │ - b.n 2965bc │ │ │ │ - lsls r1, r6, #1 │ │ │ │ - movs r6, #14 │ │ │ │ + @ instruction: 0xe8080071 │ │ │ │ + movs r6, #38 @ 0x26 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - movs r4, #170 @ 0xaa │ │ │ │ + movs r4, #194 @ 0xc2 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - b.n 296510 │ │ │ │ + b.n 296540 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - movs r6, #154 @ 0x9a │ │ │ │ + movs r6, #178 @ 0xb2 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - movs r4, #74 @ 0x4a │ │ │ │ + movs r4, #98 @ 0x62 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - b.n 2964c8 │ │ │ │ + b.n 2964f8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - movs r5, #196 @ 0xc4 │ │ │ │ + movs r5, #220 @ 0xdc │ │ │ │ lsls r1, r4, #1 │ │ │ │ - movs r4, #36 @ 0x24 │ │ │ │ + movs r4, #60 @ 0x3c │ │ │ │ lsls r1, r4, #1 │ │ │ │ - b.n 296484 │ │ │ │ + b.n 2964b4 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - movs r5, #212 @ 0xd4 │ │ │ │ + movs r5, #236 @ 0xec │ │ │ │ lsls r1, r4, #1 │ │ │ │ - movs r3, #252 @ 0xfc │ │ │ │ + movs r4, #20 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - b.n 296440 │ │ │ │ + b.n 296470 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - movs r5, #228 @ 0xe4 │ │ │ │ + movs r5, #252 @ 0xfc │ │ │ │ lsls r1, r4, #1 │ │ │ │ - movs r3, #212 @ 0xd4 │ │ │ │ + movs r3, #236 @ 0xec │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 00296614 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -9623,25 +9622,25 @@ │ │ │ │ mov r5, r0 │ │ │ │ ldr r6, [pc, #548] @ (296858 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr r3, [pc, #532] @ (29685c ) │ │ │ │ ldr r2, [pc, #536] @ (296860 ) │ │ │ │ ldr r1, [pc, #536] @ (296864 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #20 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ movs r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ str r3, [sp, #16] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2966d2 │ │ │ │ add r0, sp, #16 │ │ │ │ movs r7, #1 │ │ │ │ @@ -9667,27 +9666,27 @@ │ │ │ │ lsr.w r3, r3, ip │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 29666a │ │ │ │ ldr r3, [pc, #444] @ (296868 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 8683d4 │ │ │ │ + bl 8683dc │ │ │ │ ldr r3, [pc, #436] @ (29686c ) │ │ │ │ ldr r2, [pc, #440] @ (296870 ) │ │ │ │ ldr r1, [pc, #440] @ (296874 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ movw r2, #297 @ 0x129 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 296774 │ │ │ │ ldr r3, [pc, #420] @ (296878 ) │ │ │ │ mov sl, r9 │ │ │ │ ldr r2, [pc, #420] @ (29687c ) │ │ │ │ mov r8, r6 │ │ │ │ add r3, pc │ │ │ │ mov r7, r5 │ │ │ │ @@ -9702,21 +9701,21 @@ │ │ │ │ add.w r3, sl, r1 │ │ │ │ ldrb.w r3, [r3, #191] @ 0xbf │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 296800 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2967d2 │ │ │ │ mov r0, r5 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr r1, [pc, #368] @ (296880 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ cmp r4, #2 │ │ │ │ beq.n 296740 │ │ │ │ cmp r4, #3 │ │ │ │ beq.n 2967ae │ │ │ │ cmp r4, #4 │ │ │ │ beq.n 29679e │ │ │ │ cmp r4, #6 │ │ │ │ @@ -9733,27 +9732,27 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 296732 │ │ │ │ ldr r3, [pc, #312] @ (296884 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 8683d4 │ │ │ │ + bl 8683dc │ │ │ │ ldr r3, [pc, #300] @ (296888 ) │ │ │ │ ldr r2, [pc, #304] @ (29688c ) │ │ │ │ ldr r1, [pc, #304] @ (296890 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ movw r2, #275 @ 0x113 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #284] @ (296894 ) │ │ │ │ ldr r3, [pc, #216] @ (296854 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -9791,112 +9790,112 @@ │ │ │ │ bne.n 2966ea │ │ │ │ b.n 296738 │ │ │ │ ldr r3, [pc, #176] @ (296884 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 8683d4 │ │ │ │ + bl 8683dc │ │ │ │ ldr r3, [pc, #180] @ (296898 ) │ │ │ │ ldr r2, [pc, #180] @ (29689c ) │ │ │ │ ldr r1, [pc, #184] @ (2968a0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ movw r2, #325 @ 0x145 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 296774 │ │ │ │ ldr r3, [pc, #100] @ (296868 ) │ │ │ │ ldr r4, [pc, #160] @ (2968a4 ) │ │ │ │ add r4, pc │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 8683d4 │ │ │ │ + bl 8683dc │ │ │ │ ldr r3, [pc, #148] @ (2968a8 ) │ │ │ │ ldr r1, [pc, #148] @ (2968ac ) │ │ │ │ mov.w r2, #318 @ 0x13e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 296774 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ mov r0, r5 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr r3, [pc, #120] @ (2968b0 ) │ │ │ │ ldr r2, [pc, #120] @ (2968b4 ) │ │ │ │ ldr r1, [pc, #124] @ (2968b8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #20 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ b.n 296732 │ │ │ │ nop │ │ │ │ movs r6, #16 │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #6 │ │ │ │ lsls r3, r6, #3 │ │ │ │ - b.n 29637c │ │ │ │ + b.n 2963ac │ │ │ │ lsls r1, r6, #1 │ │ │ │ - movs r1, #46 @ 0x2e │ │ │ │ + movs r1, #70 @ 0x46 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - @ instruction: 0xf28e0065 │ │ │ │ + subw r0, r6, #101 @ 0x65 │ │ │ │ str r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2962ac │ │ │ │ + b.n 2962dc │ │ │ │ lsls r1, r6, #1 │ │ │ │ - movs r5, #108 @ 0x6c │ │ │ │ + movs r5, #132 @ 0x84 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - movs r1, #214 @ 0xd6 │ │ │ │ + movs r1, #238 @ 0xee │ │ │ │ lsls r1, r4, #1 │ │ │ │ - b.n 296278 │ │ │ │ + b.n 2962a8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - movs r0, #150 @ 0x96 │ │ │ │ + movs r0, #174 @ 0xae │ │ │ │ lsls r1, r4, #1 │ │ │ │ - rsb r0, ip, #101 @ 0x65 │ │ │ │ + @ instruction: 0xf1e40065 │ │ │ │ movs r2, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 296180 │ │ │ │ + b.n 2961b0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - movs r5, #108 @ 0x6c │ │ │ │ + movs r5, #132 @ 0x84 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - movs r1, #50 @ 0x32 │ │ │ │ + movs r1, #74 @ 0x4a │ │ │ │ lsls r1, r4, #1 │ │ │ │ movs r4, #194 @ 0xc2 │ │ │ │ lsls r3, r6, #3 │ │ │ │ - b.n 29707c │ │ │ │ + b.n 2960ac │ │ │ │ lsls r1, r6, #1 │ │ │ │ - movs r4, #178 @ 0xb2 │ │ │ │ + movs r4, #202 @ 0xca │ │ │ │ lsls r1, r4, #1 │ │ │ │ - movs r0, #168 @ 0xa8 │ │ │ │ + movs r0, #192 @ 0xc0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - movs r4, #104 @ 0x68 │ │ │ │ + movs r4, #128 @ 0x80 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - b.n 297028 │ │ │ │ + b.n 297058 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - movs r0, #122 @ 0x7a │ │ │ │ + movs r0, #146 @ 0x92 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - b.n 296fec │ │ │ │ + b.n 29701c │ │ │ │ lsls r1, r6, #1 │ │ │ │ - subs r4, r7, #4 │ │ │ │ + subs r4, r2, #5 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - eors.w r0, ip, #101 @ 0x65 │ │ │ │ + @ instruction: 0xf0b40065 │ │ │ │ │ │ │ │ 002968bc : │ │ │ │ ldrd r1, r3, [r0, #204] @ 0xcc │ │ │ │ ldrd r0, r2, [r0, #196] @ 0xc4 │ │ │ │ mul.w r3, r1, r3 │ │ │ │ mul.w r3, r2, r3 │ │ │ │ mul.w r0, r3, r0 │ │ │ │ @@ -9970,15 +9969,15 @@ │ │ │ │ ldr r1, [pc, #80] @ (2969c0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #393 @ 0x189 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -9989,29 +9988,29 @@ │ │ │ │ ldr r1, [pc, #44] @ (2969cc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #401 @ 0x191 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 296982 │ │ │ │ bl 28e158 │ │ │ │ nop │ │ │ │ - b.n 296e8c │ │ │ │ + b.n 296ebc │ │ │ │ lsls r1, r6, #1 │ │ │ │ - movs r3, #170 @ 0xaa │ │ │ │ + movs r3, #194 @ 0xc2 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - subs r0, r4, #4 │ │ │ │ + subs r0, r7, #4 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - b.n 296e3c │ │ │ │ + b.n 296e6c │ │ │ │ lsls r1, r6, #1 │ │ │ │ - movs r3, #212 @ 0xd4 │ │ │ │ + movs r3, #236 @ 0xec │ │ │ │ lsls r1, r4, #1 │ │ │ │ - subs r2, r6, #3 │ │ │ │ + subs r2, r1, #4 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r3, [pc, #16] @ (2969e4 ) │ │ │ │ ldr r2, [pc, #20] @ (2969e8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (2969ec ) │ │ │ │ @@ -10019,22 +10018,22 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ movs r2, #104 @ 0x68 │ │ │ │ lsls r3, r6, #3 │ │ │ │ subs r6, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #238 @ 0xee │ │ │ │ + movs r4, #6 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r1, [pc, #8] @ (2969fc ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 878b68 │ │ │ │ + b.w 878b70 │ │ │ │ nop │ │ │ │ - movs r3, #216 @ 0xd8 │ │ │ │ + movs r3, #240 @ 0xf0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (296a54 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -10054,44 +10053,44 @@ │ │ │ │ str r3, [r5, #0] │ │ │ │ movs r2, #138 @ 0x8a │ │ │ │ ldrd r1, r0, [sp] │ │ │ │ ldr.w r6, [r4, #592] @ 0x250 │ │ │ │ str r5, [r6, #0] │ │ │ │ str.w r5, [r4, #592] @ 0x250 │ │ │ │ strb r3, [r5, #14] │ │ │ │ - bl 878b68 │ │ │ │ + bl 878b70 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2959f8 │ │ │ │ movs r2, #38 @ 0x26 │ │ │ │ lsls r3, r6, #3 │ │ │ │ subs r6, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r0, #4 │ │ │ │ + adds r2, r3, #4 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 00296a60 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #44] @ (296a9c ) │ │ │ │ movs r3, #0 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r0], #4 │ │ │ │ - bl 878934 │ │ │ │ + bl 87893c │ │ │ │ add.w r0, r4, #32 │ │ │ │ - bl 878d00 │ │ │ │ + bl 878d08 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ - bl 878d00 │ │ │ │ + bl 878d08 │ │ │ │ add.w r0, r4, #144 @ 0x90 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 878d00 │ │ │ │ + b.w 878d08 │ │ │ │ nop │ │ │ │ ldrsb r2, [r0, r2] │ │ │ │ lsls r2, r0, #4 │ │ │ │ │ │ │ │ 00296aa0 : │ │ │ │ ldr r3, [pc, #20] @ (296ab8 ) │ │ │ │ ldr r2, [pc, #24] @ (296abc ) │ │ │ │ @@ -10107,28 +10106,28 @@ │ │ │ │ bx r3 │ │ │ │ movs r1, #152 @ 0x98 │ │ │ │ lsls r3, r6, #3 │ │ │ │ subs r6, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r4, [r0, r1] │ │ │ │ lsls r2, r0, #4 │ │ │ │ - adds r6, r6, #1 │ │ │ │ + adds r6, r1, #2 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 00296ac8 : │ │ │ │ ldr r0, [pc, #12] @ (296ad8 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #12] @ (296adc ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #4 │ │ │ │ - b.w 878b68 │ │ │ │ + b.w 878b70 │ │ │ │ ldrsb r6, [r4, r0] │ │ │ │ lsls r2, r0, #4 │ │ │ │ - adds r0, r3, #1 │ │ │ │ + adds r0, r6, #1 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 00296ae0 : │ │ │ │ ldr r3, [pc, #40] @ (296b0c ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r3, 296b02 │ │ │ │ @@ -10240,33 +10239,33 @@ │ │ │ │ nop │ │ │ │ movs r1, #8 │ │ │ │ lsls r3, r6, #3 │ │ │ │ subs r6, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r6, r6] │ │ │ │ lsls r2, r0, #4 │ │ │ │ - movs r2, #138 @ 0x8a │ │ │ │ + movs r2, #162 @ 0xa2 │ │ │ │ lsls r1, r4, #1 │ │ │ │ str r4, [sp, #656] @ 0x290 │ │ │ │ lsls r3, r6, #3 │ │ │ │ strb r6, [r7, r5] │ │ │ │ lsls r2, r0, #4 │ │ │ │ str r4, [sp, #456] @ 0x1c8 │ │ │ │ lsls r3, r6, #3 │ │ │ │ - b.n 296d58 │ │ │ │ + b.n 296d88 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - subs r2, r5, r5 │ │ │ │ + subs r2, r0, r6 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - movs r2, #40 @ 0x28 │ │ │ │ + movs r2, #64 @ 0x40 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - b.n 296d34 │ │ │ │ + b.n 296d64 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - subs r2, r2, r5 │ │ │ │ + subs r2, r5, r5 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - movs r2, #56 @ 0x38 │ │ │ │ + movs r2, #80 @ 0x50 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 00296c14 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -10313,15 +10312,15 @@ │ │ │ │ nop │ │ │ │ movs r0, #18 │ │ │ │ lsls r3, r6, #3 │ │ │ │ subs r6, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r7, r2] │ │ │ │ lsls r2, r0, #4 │ │ │ │ - movs r1, #146 @ 0x92 │ │ │ │ + movs r1, #170 @ 0xaa │ │ │ │ lsls r1, r4, #1 │ │ │ │ strb r2, [r2, r2] │ │ │ │ lsls r2, r0, #4 │ │ │ │ str r3, [sp, #528] @ 0x210 │ │ │ │ lsls r3, r6, #3 │ │ │ │ │ │ │ │ 00296ca0 : │ │ │ │ @@ -10428,15 +10427,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r2, #5 │ │ │ │ lsls r3, r6, #3 │ │ │ │ subs r0, r6, #4 │ │ │ │ lsls r3, r6, #3 │ │ │ │ strh r6, [r5, r6] │ │ │ │ lsls r2, r0, #4 │ │ │ │ - adds r4, r1, r7 │ │ │ │ + adds r4, r4, r7 │ │ │ │ lsls r1, r4, #1 │ │ │ │ adds r4, r0, #7 │ │ │ │ ... │ │ │ │ │ │ │ │ 00296db0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -10559,15 +10558,15 @@ │ │ │ │ bgt.n 296eca │ │ │ │ ldr r0, [pc, #116] @ (296f54 ) │ │ │ │ movs r2, #230 @ 0xe6 │ │ │ │ ldr r1, [pc, #116] @ (296f58 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #4 │ │ │ │ - bl 878b68 │ │ │ │ + bl 878b70 │ │ │ │ ldr.w r3, [sl, r9] │ │ │ │ movs r2, #1 │ │ │ │ str.w r2, [r3, #128] @ 0x80 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -10593,35 +10592,35 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r2, r6, #0 │ │ │ │ lsls r3, r6, #3 │ │ │ │ subs r6, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r6, r2] │ │ │ │ lsls r2, r0, #4 │ │ │ │ - adds r2, r4, r3 │ │ │ │ + adds r2, r7, r3 │ │ │ │ lsls r1, r4, #1 │ │ │ │ adds r4, r0, #7 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r7, r1] │ │ │ │ lsls r2, r0, #4 │ │ │ │ str r1, [sp, #520] @ 0x208 │ │ │ │ lsls r3, r6, #3 │ │ │ │ strh r2, [r0, r1] │ │ │ │ lsls r2, r0, #4 │ │ │ │ - adds r4, r4, r1 │ │ │ │ + adds r4, r7, r1 │ │ │ │ lsls r1, r4, #1 │ │ │ │ strh r0, [r2, r0] │ │ │ │ lsls r2, r0, #4 │ │ │ │ - adds r2, r0, r1 │ │ │ │ + adds r2, r3, r1 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ble.n 296ff8 │ │ │ │ + ble.n 297028 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - subs r6, r1, #4 │ │ │ │ + subs r6, r4, #4 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - adds r6, r0, r0 │ │ │ │ + adds r6, r3, r0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 00296f68 : │ │ │ │ ldr r2, [pc, #104] @ (296fd4 ) │ │ │ │ mrc 15, 0, r3, cr13, cr0, {3} │ │ │ │ ldr r1, [pc, #104] @ (296fd8 ) │ │ │ │ add r1, pc │ │ │ │ @@ -10652,30 +10651,30 @@ │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ strd r1, r3, [sp] │ │ │ │ blx r5 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r0], #88 │ │ │ │ - bl 878e38 │ │ │ │ + bl 878e40 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ movs r2, #246 @ 0xf6 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 878b68 │ │ │ │ + b.w 878b70 │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r1, #3 │ │ │ │ lsls r3, r6, #3 │ │ │ │ subs r6, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r1, r5] │ │ │ │ lsls r2, r0, #4 │ │ │ │ - asrs r2, r7, #29 │ │ │ │ + asrs r2, r2, #30 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 00296fe8 : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -10708,15 +10707,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 297006 │ │ │ │ ldr.w r1, [r0, #708] @ 0x2c4 │ │ │ │ ldr r0, [pc, #116] @ (2970b8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 297006 │ │ │ │ ldr r3, [pc, #108] @ (2970bc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #108] @ (2970c0 ) │ │ │ │ adds r0, r6, #4 │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ @@ -10756,25 +10755,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r4, r3] │ │ │ │ lsls r2, r0, #4 │ │ │ │ cmp r6, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r0, #0 │ │ │ │ + subs r0, r3, #0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ subs r6, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r6, #5 │ │ │ │ + adds r2, r1, #6 │ │ │ │ lsls r1, r4, #1 │ │ │ │ str r2, [r1, r2] │ │ │ │ lsls r2, r0, #4 │ │ │ │ adds r4, r0, #7 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r5, #26 │ │ │ │ + asrs r2, r0, #27 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 002970d0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -10834,45 +10833,45 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 297100 │ │ │ │ ldr r0, [pc, #80] @ (2971a8 ) │ │ │ │ ldr.w r1, [r3, #708] @ 0x2c4 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ strb.w r6, [r3, #113] @ 0x71 │ │ │ │ subs r2, #1 │ │ │ │ str r2, [r5, #0] │ │ │ │ ldr r2, [r5, #0] │ │ │ │ cmp r2, #1 │ │ │ │ bne.n 29712a │ │ │ │ add.w r0, r5, #32 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 878df8 │ │ │ │ + bl 878e00 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 29712a │ │ │ │ nop │ │ │ │ subs r6, r2, r5 │ │ │ │ lsls r3, r6, #3 │ │ │ │ str r2, [r0, r0] │ │ │ │ lsls r2, r0, #4 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r5, #2 │ │ │ │ + adds r6, r0, #3 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r7, [pc, #792] @ (2974b8 ) │ │ │ │ lsls r2, r0, #4 │ │ │ │ adds r0, r3, #6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r0, #4 │ │ │ │ + adds r0, r3, #4 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 002971ac : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -10966,15 +10965,15 @@ │ │ │ │ mov.w r2, #364 @ 0x16c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ str.w r3, [r5, #588] @ 0x24c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 29731e │ │ │ │ str.w ip, [r4] │ │ │ │ - bl 878b68 │ │ │ │ + bl 878b70 │ │ │ │ ldrb r3, [r4, #13] │ │ │ │ mov r0, r5 │ │ │ │ cbnz r3, 2972fe │ │ │ │ ldrd r3, r1, [r4, #4] │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r8] │ │ │ │ mov.w r2, #380 @ 0x17c │ │ │ │ @@ -10990,20 +10989,20 @@ │ │ │ │ ldr.w r4, [r5, #588] @ 0x24c │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 297292 │ │ │ │ ldr r1, [pc, #96] @ (297344 ) │ │ │ │ mov r0, r7 │ │ │ │ movw r2, #387 @ 0x183 │ │ │ │ add r1, pc │ │ │ │ - bl 878b68 │ │ │ │ + bl 878b70 │ │ │ │ ldr r0, [pc, #84] @ (297348 ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ add r0, pc │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ - b.w 878e38 │ │ │ │ + b.w 878e40 │ │ │ │ bl 523528 │ │ │ │ bl 296dec │ │ │ │ mov r0, r5 │ │ │ │ ldrd r3, r1, [r4, #4] │ │ │ │ blx r3 │ │ │ │ bl 296f68 │ │ │ │ mov.w r1, #376 @ 0x178 │ │ │ │ @@ -11013,22 +11012,22 @@ │ │ │ │ add.w r3, r5, #588 @ 0x24c │ │ │ │ str.w r3, [r5, #592] @ 0x250 │ │ │ │ b.n 2972a8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov.w r2, #358 @ 0x166 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 878b68 │ │ │ │ + b.w 878b70 │ │ │ │ adds r6, r3, r7 │ │ │ │ lsls r3, r6, #3 │ │ │ │ subs r6, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r6, #18 │ │ │ │ + asrs r4, r1, #19 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - asrs r6, r7, #16 │ │ │ │ + asrs r6, r2, #17 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r5, [pc, #1016] @ (297744 ) │ │ │ │ lsls r2, r0, #4 │ │ │ │ │ │ │ │ 0029734c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -11096,25 +11095,25 @@ │ │ │ │ bpl.n 2973b0 │ │ │ │ ldr r0, [pc, #32] @ (29741c ) │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r1, [r5, #708] @ 0x2c4 │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2973b0 │ │ │ │ adds r0, r2, r3 │ │ │ │ lsls r3, r6, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r6, r1 │ │ │ │ + subs r2, r1, r2 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 00297420 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -11151,25 +11150,25 @@ │ │ │ │ bpl.n 297452 │ │ │ │ ldr.w r1, [r0, #708] @ 0x2c4 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ ldr r2, [r4, #0] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #24] @ (29749c ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 297452 │ │ │ │ adds r0, r1, r0 │ │ │ │ lsls r3, r6, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #24 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r4, r0 │ │ │ │ + subs r0, r7, r0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 002974a0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -11353,15 +11352,15 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 868420 │ │ │ │ + b.w 868428 │ │ │ │ asrs r6, r3, #24 │ │ │ │ lsls r3, r6, #3 │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r7, #60] @ 0x3c │ │ │ │ ... │ │ │ │ │ │ │ │ @@ -11449,15 +11448,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r4, [r4, ip] │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 868420 │ │ │ │ + bl 868428 │ │ │ │ b.n 297720 │ │ │ │ nop │ │ │ │ asrs r2, r5, #20 │ │ │ │ lsls r3, r6, #3 │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r7, #60] @ 0x3c │ │ │ │ @@ -11494,15 +11493,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r4, [r4, ip] │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 868420 │ │ │ │ + bl 868428 │ │ │ │ b.n 297790 │ │ │ │ nop │ │ │ │ asrs r2, r7, #18 │ │ │ │ lsls r3, r6, #3 │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r7, #60] @ 0x3c │ │ │ │ @@ -11538,15 +11537,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r4, [r4, ip] │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 868420 │ │ │ │ + bl 868428 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -11685,23 +11684,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - asrs r4, r6, #24 │ │ │ │ + asrs r4, r1, #25 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - asrs r6, r6, #23 │ │ │ │ + asrs r6, r1, #24 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - asrs r0, r1, #23 │ │ │ │ + asrs r0, r4, #23 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - asrs r6, r2, #22 │ │ │ │ + asrs r6, r5, #22 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - asrs r0, r4, #21 │ │ │ │ + asrs r0, r7, #21 │ │ │ │ lsls r1, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #204] @ (297a90 ) │ │ │ │ mov r5, r1 │ │ │ │ @@ -11726,15 +11725,15 @@ │ │ │ │ bl 29787c │ │ │ │ cmp r6, fp │ │ │ │ bge.n 297a2e │ │ │ │ ldr.w r4, [sl, #140] @ 0x8c │ │ │ │ sub.w r0, fp, r6 │ │ │ │ mov r1, r4 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - bl 8a7ab8 │ │ │ │ + bl 8a7ac0 │ │ │ │ ldr r1, [pc, #140] @ (297a94 ) │ │ │ │ ldr r3, [pc, #140] @ (297a98 ) │ │ │ │ mla r2, r4, r0, r0 │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ mov r0, r8 │ │ │ │ blx r7 │ │ │ │ @@ -11784,25 +11783,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - asrs r0, r4, #20 │ │ │ │ + asrs r0, r7, #20 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - asrs r2, r5, #19 │ │ │ │ + asrs r2, r0, #20 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - lsrs r4, r5, #22 │ │ │ │ + lsrs r4, r0, #23 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - asrs r2, r3, #19 │ │ │ │ + asrs r2, r6, #19 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - asrs r2, r0, #19 │ │ │ │ + asrs r2, r3, #19 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldrb r2, [r1, #13] │ │ │ │ + ldrb r2, [r4, #13] │ │ │ │ lsls r1, r6, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r0, #24] │ │ │ │ mov r2, r1 │ │ │ │ @@ -12001,17 +12000,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r2, r6, #2 │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r0, #32 │ │ │ │ lsls r3, r6, #3 │ │ │ │ - asrs r4, r4, #10 │ │ │ │ + asrs r4, r7, #10 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - asrs r4, r5, #11 │ │ │ │ + asrs r4, r0, #12 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 00297cb0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -12087,15 +12086,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r5, #29 │ │ │ │ lsls r3, r6, #3 │ │ │ │ lsrs r0, r2, #28 │ │ │ │ lsls r3, r6, #3 │ │ │ │ - asrs r6, r0, #9 │ │ │ │ + asrs r6, r3, #9 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 00297d78 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -12233,23 +12232,23 @@ │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ movs r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r5, #26 │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r4, #3 │ │ │ │ + asrs r0, r7, #3 │ │ │ │ lsls r1, r4, #1 │ │ │ │ lsrs r6, r1, #22 │ │ │ │ lsls r3, r6, #3 │ │ │ │ - ldmia r5!, {r1, r2, r3, r4, r7} │ │ │ │ + ldmia r5, {r1, r2, r4, r5, r7} │ │ │ │ lsls r1, r6, #1 │ │ │ │ - asrs r0, r3, #4 │ │ │ │ + asrs r0, r6, #4 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - asrs r2, r5, #4 │ │ │ │ + asrs r2, r0, #5 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 00297f14 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -12337,33 +12336,33 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r2, #20 │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r5, #18 │ │ │ │ lsls r3, r6, #3 │ │ │ │ - asrs r4, r7, #1 │ │ │ │ + asrs r4, r2, #2 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldmia r4, {r4, r5, r7} │ │ │ │ + ldmia r4!, {r3, r6, r7} │ │ │ │ lsls r1, r6, #1 │ │ │ │ - asrs r2, r5, #32 │ │ │ │ + asrs r2, r0, #1 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - asrs r6, r0, #1 │ │ │ │ + asrs r6, r3, #1 │ │ │ │ lsls r1, r4, #1 │ │ │ │ mov r3, r2 │ │ │ │ push {lr} │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [pc, #16] @ (29801c ) │ │ │ │ ldrd lr, r0, [r3] │ │ │ │ add r1, pc │ │ │ │ mov r3, lr │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ - strh r4, [r6, #2] │ │ │ │ + strh r4, [r1, #4] │ │ │ │ lsls r0, r5, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w lr, [sp, #24] │ │ │ │ mov r7, r2 │ │ │ │ @@ -12501,15 +12500,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r1, #14 │ │ │ │ lsls r3, r6, #3 │ │ │ │ vmaxnm.f16 , , │ │ │ │ asrs r4, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f32 , , │ │ │ │ - lsrs r2, r1, #29 │ │ │ │ + lsrs r2, r4, #29 │ │ │ │ lsls r1, r4, #1 │ │ │ │ lsrs r0, r1, #12 │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r4, [r2, #44] @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -12649,21 +12648,21 @@ │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r6, #8 │ │ │ │ lsls r3, r6, #3 │ │ │ │ asrs r4, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f16 , , │ │ │ │ - lsrs r2, r3, #24 │ │ │ │ + lsrs r2, r6, #24 │ │ │ │ lsls r1, r4, #1 │ │ │ │ lsrs r2, r0, #7 │ │ │ │ lsls r3, r6, #3 │ │ │ │ add r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r0, #17 │ │ │ │ + lsrs r6, r3, #17 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 002982f4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3888] @ 0xf30 │ │ │ │ @@ -12829,47 +12828,47 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - lsrs r0, r0, #17 │ │ │ │ + lsrs r0, r3, #17 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldrh r6, [r7, #48] @ 0x30 │ │ │ │ + ldrh r6, [r2, #50] @ 0x32 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - lsrs r0, r7, #15 │ │ │ │ + lsrs r0, r2, #16 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 002984a8 : │ │ │ │ ldr r3, [pc, #4] @ (2984b0 ) │ │ │ │ add r3, pc │ │ │ │ b.n 2983d8 │ │ │ │ nop │ │ │ │ - lsrs r2, r3, #15 │ │ │ │ + lsrs r2, r6, #15 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 002984b4 : │ │ │ │ ldr r3, [pc, #4] @ (2984bc ) │ │ │ │ add r3, pc │ │ │ │ b.n 2983d8 │ │ │ │ nop │ │ │ │ - lsrs r6, r2, #15 │ │ │ │ + lsrs r6, r5, #15 │ │ │ │ lsls r1, r4, #1 │ │ │ │ mov ip, r2 │ │ │ │ push {lr} │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #12] @ (2984d8 ) │ │ │ │ ldrd lr, r0, [ip] │ │ │ │ add r1, pc │ │ │ │ mov ip, lr │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ bx ip │ │ │ │ - ldr r0, [pc, #600] @ (298734 ) │ │ │ │ + ldr r0, [pc, #696] @ (298794 ) │ │ │ │ lsls r5, r5, #1 │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ mov ip, r0 │ │ │ │ push {lr} │ │ │ │ ldr r0, [sp, #4] │ │ │ │ cmp.w ip, #5 │ │ │ │ @@ -12885,17 +12884,17 @@ │ │ │ │ ldr r1, [pc, #16] @ (298514 ) │ │ │ │ mov ip, lr │ │ │ │ ldr r0, [r0, #4] │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ add r1, pc │ │ │ │ bx ip │ │ │ │ nop │ │ │ │ - lsrs r6, r3, #14 │ │ │ │ + lsrs r6, r6, #14 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - lsrs r6, r3, #14 │ │ │ │ + lsrs r6, r6, #14 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 00298518 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -12978,19 +12977,19 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 28b63c │ │ │ │ nop │ │ │ │ vmaxnm.f16 , , │ │ │ │ vmaxnm.f32 , , │ │ │ │ vminnm.f32 , , │ │ │ │ - lsrs r6, r0, #12 │ │ │ │ + lsrs r6, r3, #12 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - stmia r6!, {r4, r6, r7} │ │ │ │ + stmia r6!, {r3, r5, r6, r7} │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsrs r0, r5, #11 │ │ │ │ + lsrs r0, r0, #12 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 00298604 : │ │ │ │ push {r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -13069,15 +13068,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r6, r7, pc} │ │ │ │ subs r3, #80 @ 0x50 │ │ │ │ lsls r2, r0, #4 │ │ │ │ - lsls r6, r0, #4 │ │ │ │ + lsls r6, r3, #4 │ │ │ │ lsls r4, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 298798 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ cmp r1, #63 @ 0x3f │ │ │ │ @@ -13687,23 +13686,23 @@ │ │ │ │ ldr r0, [pc, #28] @ (298d68 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ittt ls │ │ │ │ - lslls r1, r6, #1 │ │ │ │ - lslls r2, r2, #15 │ │ │ │ - lslls r1, r4, #1 │ │ │ │ - itet hi │ │ │ │ - lslhi r1, r6, #1 │ │ │ │ - lslls r0, r0, #15 │ │ │ │ - lslhi r1, r4, #1 │ │ │ │ - lsls r0, r3, #15 │ │ │ │ + itet lt │ │ │ │ + lsllt r1, r6, #1 │ │ │ │ + lslge r2, r5, #15 │ │ │ │ + lsllt r1, r4, #1 │ │ │ │ + ittt ge │ │ │ │ + lslge r1, r6, #1 │ │ │ │ + lslge r0, r3, #15 │ │ │ │ + lslge r1, r4, #1 │ │ │ │ + lsls r0, r6, #15 │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb.w ip, [r0] │ │ │ │ movs r3, #1 │ │ │ │ @@ -13788,29 +13787,29 @@ │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #437 @ 0x1b5 │ │ │ │ blx 28b63c │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - bkpt 0x00d2 │ │ │ │ + bkpt 0x00ea │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsls r6, r0, #12 │ │ │ │ + lsls r6, r3, #12 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - bkpt 0x00ac │ │ │ │ + bkpt 0x00c4 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsls r6, r5, #12 │ │ │ │ + lsls r6, r0, #13 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - lsls r4, r3, #11 │ │ │ │ + lsls r4, r6, #11 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - bkpt 0x0092 │ │ │ │ + bkpt 0x00aa │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsls r4, r2, #12 │ │ │ │ + lsls r4, r5, #12 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - lsls r2, r0, #11 │ │ │ │ + lsls r2, r3, #11 │ │ │ │ lsls r1, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #64 @ 0x40 │ │ │ │ mov ip, r0 │ │ │ │ @@ -14774,47 +14773,47 @@ │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ ldc2 0, cr0, [ip, #968] @ 0x3c8 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldc2 0, cr0, [sl], {242} @ 0xf2 │ │ │ │ - @ instruction: 0xb7b4 │ │ │ │ + @ instruction: 0xb7cc │ │ │ │ lsls r1, r6, #1 │ │ │ │ - umaal r0, r0, sl, r0 │ │ │ │ stc2 0, cr0, [r2], {96} @ 0x60 │ │ │ │ - @ instruction: 0xb71c │ │ │ │ + ldc2 0, cr0, [sl], {96} @ 0x60 │ │ │ │ + @ instruction: 0xb734 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - umaal r0, r0, r2, r0 │ │ │ │ - @ instruction: 0xfb4c0060 │ │ │ │ + @ instruction: 0xfbfa0060 │ │ │ │ + @ instruction: 0xfb640060 │ │ │ │ + push {r1, r2, r6} │ │ │ │ + lsls r1, r6, #1 │ │ │ │ + vld4.16 {d0-d3}, [r0 :128], r0 │ │ │ │ + ldr??.w r0, [r6, r0, lsl #2] │ │ │ │ push {r1, r2, r3, r5} │ │ │ │ lsls r1, r6, #1 │ │ │ │ - vst4.16 {d0-d3}, [r8 :128], r0 │ │ │ │ + vld4.16 {d0-d3}, [r4 :128], r0 │ │ │ │ ldr.w r0, [lr, r0, lsl #2] │ │ │ │ - push {r1, r2, r4} │ │ │ │ - lsls r1, r6, #1 │ │ │ │ - vst4.16 {d0-d3}, [ip :128], r0 │ │ │ │ - str.w r0, [r6, r0, lsl #2] │ │ │ │ - cbz r2, 2999fe │ │ │ │ + push {r1, r4} │ │ │ │ lsls r1, r6, #1 │ │ │ │ - vst4.16 {d0-d3}, [r4 :128], r0 │ │ │ │ - strb.w r0, [r8, #96] @ 0x60 │ │ │ │ - cbz r4, 299a02 │ │ │ │ + ldrsb.w r0, [ip, r0, lsl #2] │ │ │ │ + strh.w r0, [r0, #96] @ 0x60 │ │ │ │ + cbz r4, 299a08 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrb.w r0, [r0, r0, lsl #2] │ │ │ │ - cbz r6, 299a04 │ │ │ │ + strh.w r0, [r8, r0, lsl #2] │ │ │ │ + cbz r6, 299a0a │ │ │ │ lsls r1, r6, #1 │ │ │ │ - @ instruction: 0xf7fa0060 │ │ │ │ - cbz r4, 299a08 │ │ │ │ + ldrb.w r0, [r2, r0, lsl #2] │ │ │ │ + cbz r4, 299a0e │ │ │ │ lsls r1, r6, #1 │ │ │ │ - @ instruction: 0xf7e80060 │ │ │ │ - cbz r0, 299a0c │ │ │ │ + strb.w r0, [r0, r0, lsl #2] │ │ │ │ + cbz r0, 299a12 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrh.w r0, [r2, r0, lsl #2] │ │ │ │ - str.w r0, [lr, r0, lsl #2] │ │ │ │ + str.w r0, [sl, r0, lsl #2] │ │ │ │ + str??.w r0, [r6, r0, lsl #2] │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr.w r5, [pc, #2700] @ 29a44c │ │ │ │ sub sp, #56 @ 0x38 │ │ │ │ ldr.w r4, [pc, #2700] @ 29a450 │ │ │ │ @@ -15761,47 +15760,47 @@ │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ blx 28b63c │ │ │ │ nop │ │ │ │ @ instruction: 0xf27400f2 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ sbc.w r0, r6, #242 @ 0xf2 │ │ │ │ - add r4, sp, #672 @ 0x2a0 │ │ │ │ + add r4, sp, #768 @ 0x300 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - @ instruction: 0xf0de0060 │ │ │ │ @ instruction: 0xf0f60060 │ │ │ │ - add r4, sp, #72 @ 0x48 │ │ │ │ + add.w r0, lr, #96 @ 0x60 │ │ │ │ + add r4, sp, #168 @ 0xa8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - @ instruction: 0xf0d80060 │ │ │ │ - orr.w r0, r2, #96 @ 0x60 │ │ │ │ - add r1, sp, #496 @ 0x1f0 │ │ │ │ + @ instruction: 0xf0f00060 │ │ │ │ + orrs.w r0, sl, #96 @ 0x60 │ │ │ │ + add r1, sp, #592 @ 0x250 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - cdp 0, 0, cr0, cr14, cr0, {3} │ │ │ │ - cdp 0, 2, cr0, cr10, cr0, {3} │ │ │ │ - add r1, sp, #72 @ 0x48 │ │ │ │ + cdp 0, 2, cr0, cr6, cr0, {3} │ │ │ │ + cdp 0, 4, cr0, cr2, cr0, {3} │ │ │ │ + add r1, sp, #168 @ 0xa8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - stcl 0, cr0, [ip, #384]! @ 0x180 │ │ │ │ - stcl 0, cr0, [r2, #-384] @ 0xfffffe80 │ │ │ │ - add r0, sp, #992 @ 0x3e0 │ │ │ │ + cdp 0, 0, cr0, cr4, cr0, {3} │ │ │ │ + ldcl 0, cr0, [sl, #-384] @ 0xfffffe80 │ │ │ │ + add r1, sp, #64 @ 0x40 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - stcl 0, cr0, [lr, #384]! @ 0x180 │ │ │ │ - stc 0, cr0, [r8, #-384]! @ 0xfffffe80 │ │ │ │ - add r0, sp, #880 @ 0x370 │ │ │ │ + cdp 0, 0, cr0, cr6, cr0, {3} │ │ │ │ + stcl 0, cr0, [r0, #-384] @ 0xfffffe80 │ │ │ │ + add r0, sp, #976 @ 0x3d0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - stcl 0, cr0, [r6, #384]! @ 0x180 │ │ │ │ - stcl 0, cr0, [sl, #-384]! @ 0xfffffe80 │ │ │ │ - add r0, sp, #760 @ 0x2f8 │ │ │ │ + ldcl 0, cr0, [lr, #384]! @ 0x180 │ │ │ │ + stc 0, cr0, [r2, #384] @ 0x180 │ │ │ │ + add r0, sp, #856 @ 0x358 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldcl 0, cr0, [r2], #384 @ 0x180 │ │ │ │ - add r0, sp, #672 @ 0x2a0 │ │ │ │ + stc 0, cr0, [sl, #-384] @ 0xfffffe80 │ │ │ │ + add r0, sp, #768 @ 0x300 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldcl 0, cr0, [ip], {96} @ 0x60 │ │ │ │ - add r0, sp, #600 @ 0x258 │ │ │ │ + ldcl 0, cr0, [r4], #384 @ 0x180 │ │ │ │ + add r0, sp, #696 @ 0x2b8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - stcl 0, cr0, [sl], {96} @ 0x60 │ │ │ │ + stcl 0, cr0, [r2], #384 @ 0x180 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ ldr.w r4, [pc, #2888] @ 29b014 │ │ │ │ mov r8, r0 │ │ │ │ @@ -16807,61 +16806,61 @@ │ │ │ │ blx 28b63c │ │ │ │ b.n 29aeec │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ b.n 29ac94 │ │ │ │ lsls r2, r6, #3 │ │ │ │ - add r0, pc, #840 @ (adr r0, 29b36c ) │ │ │ │ + add r0, pc, #936 @ (adr r0, 29b3cc ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ - b.n 29aa38 │ │ │ │ + b.n 29aa68 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - b.n 29aa6c │ │ │ │ + b.n 29aa9c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r0, pc, #80 @ (adr r0, 29b080 ) │ │ │ │ + add r0, pc, #176 @ (adr r0, 29b0e0 ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ - b.n 29a8c4 │ │ │ │ + b.n 29a8f4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r7, [sp, #408] @ 0x198 │ │ │ │ + ldr r7, [sp, #504] @ 0x1f8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - b.n 29a894 │ │ │ │ + b.n 29a8c4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - b.n 29b76c │ │ │ │ + b.n 29b79c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r5, [sp, #592] @ 0x250 │ │ │ │ + ldr r5, [sp, #688] @ 0x2b0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - b.n 29b494 │ │ │ │ + b.n 29b4c4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - b.n 29b4d0 │ │ │ │ + b.n 29b500 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r5, [sp, #168] @ 0xa8 │ │ │ │ + ldr r5, [sp, #264] @ 0x108 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - b.n 29b45c │ │ │ │ + b.n 29b48c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - b.n 29b30c │ │ │ │ + b.n 29b33c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r5, [sp, #72] @ 0x48 │ │ │ │ + ldr r5, [sp, #168] @ 0xa8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - b.n 29b470 │ │ │ │ + b.n 29b4a0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - b.n 29b2e8 │ │ │ │ + b.n 29b318 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r4, [sp, #984] @ 0x3d8 │ │ │ │ + ldr r5, [sp, #56] @ 0x38 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - b.n 29b46c │ │ │ │ + b.n 29b49c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - b.n 29b378 │ │ │ │ + b.n 29b3a8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r4, [sp, #888] @ 0x378 │ │ │ │ + ldr r4, [sp, #984] @ 0x3d8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - b.n 29b29c │ │ │ │ + b.n 29b2cc │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r4, [sp, #816] @ 0x330 │ │ │ │ + ldr r4, [sp, #912] @ 0x390 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - b.n 29b280 │ │ │ │ + b.n 29b2b0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr.w r5, [pc, #2708] @ 29bb28 │ │ │ │ sub sp, #64 @ 0x40 │ │ │ │ @@ -17814,61 +17813,61 @@ │ │ │ │ nop │ │ │ │ blt.n 29ba6c │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ bge.n 29ba68 │ │ │ │ lsls r2, r6, #3 │ │ │ │ - str r5, [sp, #752] @ 0x2f0 │ │ │ │ + str r5, [sp, #848] @ 0x350 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - bls.n 29bb20 │ │ │ │ + bge.n 29bb50 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bge.n 29bb54 │ │ │ │ + bge.n 29bb84 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r5, [sp, #160] @ 0xa0 │ │ │ │ + str r5, [sp, #256] @ 0x100 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - bls.n 29bb24 │ │ │ │ + bge.n 29bb54 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bls.n 29bbfc │ │ │ │ + bls.n 29bc2c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r2, [sp, #632] @ 0x278 │ │ │ │ + str r2, [sp, #728] @ 0x2d8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - bvc.n 29bbb4 │ │ │ │ + bvc.n 29bbe4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bvc.n 29bbf0 │ │ │ │ + bvc.n 29bc20 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r2, [sp, #208] @ 0xd0 │ │ │ │ + str r2, [sp, #304] @ 0x130 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - bvc.n 29bb7c │ │ │ │ + bvc.n 29bbac │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bvs.n 29bc2c │ │ │ │ + bvs.n 29bc5c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r2, [sp, #112] @ 0x70 │ │ │ │ + str r2, [sp, #208] @ 0xd0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - bvc.n 29bb90 │ │ │ │ + bvc.n 29bbc0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bvs.n 29bc08 │ │ │ │ + bvs.n 29bc38 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r2, [sp, #0] │ │ │ │ + str r2, [sp, #96] @ 0x60 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - bvc.n 29bb8c │ │ │ │ + bvc.n 29bbbc │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bvs.n 29ba98 │ │ │ │ + bvs.n 29bac8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r1, [sp, #904] @ 0x388 │ │ │ │ + str r1, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - bvs.n 29bbb0 │ │ │ │ + bvs.n 29bbe0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r1, [sp, #816] @ 0x330 │ │ │ │ + str r1, [sp, #912] @ 0x390 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - bvs.n 29bb8c │ │ │ │ + bvs.n 29bbbc │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r1, [sp, #744] @ 0x2e8 │ │ │ │ + str r1, [sp, #840] @ 0x348 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - bpl.n 29bb70 │ │ │ │ + bvs.n 29bba0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ mov r3, r0 │ │ │ │ subs r2, #1 │ │ │ │ cmp r2, #5 │ │ │ │ bhi.n 29bc7c │ │ │ │ tbb [pc, r2] │ │ │ │ @@ -17954,17 +17953,17 @@ │ │ │ │ add r3, pc │ │ │ │ movw r2, #1770 @ 0x6ea │ │ │ │ add r1, pc │ │ │ │ adds r3, #144 @ 0x90 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 28b63c │ │ │ │ nop │ │ │ │ - str r0, [sp, #264] @ 0x108 │ │ │ │ + str r0, [sp, #360] @ 0x168 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - bpl.n 29bd74 │ │ │ │ + bpl.n 29bda4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ @@ -19747,63 +19746,63 @@ │ │ │ │ ldr r1, [pc, #100] @ (29d1c4 ) │ │ │ │ ldr r0, [pc, #104] @ (29d1c8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ - strh r0, [r4, #20] │ │ │ │ + strh r0, [r7, #20] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - stmia r6!, {r2, r4, r6, r7} │ │ │ │ + stmia r6!, {r2, r3, r5, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r6, [r5, #10] │ │ │ │ + strh r6, [r0, #12] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - stmia r6!, {r2, r4, r5} │ │ │ │ + stmia r6!, {r2, r3, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - stmia r5!, {r1, r2, r3, r4, r7} │ │ │ │ + stmia r5!, {r1, r2, r4, r5, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r0, [r0, #16] │ │ │ │ + ldrb r0, [r3, #16] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - stmia r0!, {r1, r3, r4, r6, r7} │ │ │ │ + stmia r0!, {r1, r4, r5, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - stmia r0!, {r4, r5} │ │ │ │ + stmia r0!, {r3, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r4, [r4, #15] │ │ │ │ + ldrb r4, [r7, #15] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - stmia r0!, {r1, r2, r3, r5, r6, r7} │ │ │ │ + stmia r1!, {r1, r2} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - stmia r0!, {r1, r4, r5, r6} │ │ │ │ + stmia r0!, {r1, r3, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r1, #15] │ │ │ │ + ldrb r6, [r4, #15] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - stmia r0!, {r2, r6, r7} │ │ │ │ + stmia r0!, {r2, r3, r4, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ittt │ │ │ │ - lsl r0, r4, #1 │ │ │ │ - ldrb r4, [r6, #14] │ │ │ │ - lsl r1, r6, #1 │ │ │ │ - it al │ │ │ │ - lslal r0, r4, #1 │ │ │ │ - ldrb r0, [r4, #14] │ │ │ │ + stmia r0!, {r1, r2, r4} │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + ldrb r4, [r1, #15] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - stmia r0!, {r1, r4, r5} │ │ │ │ + stmia r0!, {} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - stmia r0!, {r1, r2, r3, r6} │ │ │ │ + ldrb r0, [r7, #14] │ │ │ │ + lsls r1, r6, #1 │ │ │ │ + stmia r0!, {r1, r3, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r1, #14] │ │ │ │ + stmia r0!, {r1, r2, r5, r6} │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + ldrb r2, [r4, #14] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ittt lt │ │ │ │ - lsllt r0, r4, #1 │ │ │ │ - ldrblt r4, [r6, #13] │ │ │ │ - lsllt r1, r6, #1 │ │ │ │ - itet ge │ │ │ │ - lslge r0, r4, #1 │ │ │ │ - ittt gt @ unpredictable │ │ │ │ + itet le │ │ │ │ + lslle r0, r4, #1 │ │ │ │ + ldrbgt r4, [r1, #14] │ │ │ │ + lslle r1, r6, #1 │ │ │ │ + ittt gt │ │ │ │ lslgt r0, r4, #1 │ │ │ │ - stmdbgt sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + itte le @ unpredictable │ │ │ │ + lslle r0, r4, #1 │ │ │ │ + stmdble sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ movgt.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ mov r4, r2 │ │ │ │ ldr.w r2, [pc, #2256] @ 29dab4 │ │ │ │ movs r6, #0 │ │ │ │ @@ -19880,15 +19879,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ movcs.w r9, r0, lsl #31 │ │ │ │ orrcs.w r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ it cc │ │ │ │ movcc.w r9, #0 │ │ │ │ - bl 8a8398 │ │ │ │ + bl 8a83a0 │ │ │ │ mov r6, r0 │ │ │ │ mov ip, r2 │ │ │ │ mov r0, r9 │ │ │ │ umull lr, r3, r5, r6 │ │ │ │ cmp r9, lr │ │ │ │ mla r3, r5, r1, r3 │ │ │ │ sbcs.w r1, r2, r3 │ │ │ │ @@ -19909,15 +19908,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 29d4ae │ │ │ │ subs r6, #1 │ │ │ │ subs.w r0, r0, lr │ │ │ │ mov r2, r7 │ │ │ │ sbc.w r1, ip, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 8a8398 │ │ │ │ + bl 8a83a0 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov sl, r1 │ │ │ │ mov r9, r2 │ │ │ │ umull ip, lr, r5, r3 │ │ │ │ cmp r0, ip │ │ │ │ mla lr, r5, r1, lr │ │ │ │ @@ -20648,49 +20647,49 @@ │ │ │ │ nop │ │ │ │ rev16 r0, r2 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb804 │ │ │ │ lsls r2, r6, #3 │ │ │ │ - strb r0, [r4, #24] │ │ │ │ + strb r0, [r7, #24] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - cbnz r6, 29db1c │ │ │ │ + cbnz r6, 29db22 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - rev16 r6, r1 │ │ │ │ + rev16 r6, r4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r0, [r0, #23] │ │ │ │ + strb r0, [r3, #23] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - cbnz r6, 29db10 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ rev r6, r1 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r0, [r6, #11] │ │ │ │ + rev r6, r4 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + strb r0, [r1, #12] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - @ instruction: 0xb782 │ │ │ │ + @ instruction: 0xb79a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - @ instruction: 0xb79e │ │ │ │ + @ instruction: 0xb7b6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r0, [r2, #10] │ │ │ │ + strb r0, [r5, #10] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - @ instruction: 0xb6c4 │ │ │ │ + @ instruction: 0xb6dc │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r0, [r4, #9] │ │ │ │ + strb r0, [r7, #9] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - @ instruction: 0xb76a │ │ │ │ + @ instruction: 0xb782 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - @ instruction: 0xb6ee │ │ │ │ + @ instruction: 0xb706 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r0, [r0, #9] │ │ │ │ + strb r0, [r3, #9] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - cpsid a │ │ │ │ + @ instruction: 0xb68c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r6, [r5, #8] │ │ │ │ + strb r6, [r0, #9] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - cpsie i │ │ │ │ + @ instruction: 0xb67a │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr.w r6, [pc, #2388] @ 29e470 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -20774,15 +20773,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ movcs.w r9, r0, lsl #31 │ │ │ │ orrcs.w r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ it cc │ │ │ │ movcc.w r9, #0 │ │ │ │ - bl 8a8398 │ │ │ │ + bl 8a83a0 │ │ │ │ mov r6, r0 │ │ │ │ mov ip, r2 │ │ │ │ mov r0, r9 │ │ │ │ umull lr, r3, r5, r6 │ │ │ │ cmp r9, lr │ │ │ │ mla r3, r5, r1, r3 │ │ │ │ sbcs.w r1, r2, r3 │ │ │ │ @@ -20803,15 +20802,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 29de18 │ │ │ │ subs r6, #1 │ │ │ │ subs.w r0, r0, lr │ │ │ │ mov r2, r7 │ │ │ │ sbc.w r1, ip, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 8a8398 │ │ │ │ + bl 8a83a0 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov sl, r1 │ │ │ │ mov r9, r2 │ │ │ │ umull ip, lr, r5, r3 │ │ │ │ cmp r0, ip │ │ │ │ mla lr, r5, r1, lr │ │ │ │ @@ -21571,41 +21570,41 @@ │ │ │ │ ... │ │ │ │ cbz r0, 29e47a │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ add r6, sp, #632 @ 0x278 │ │ │ │ lsls r2, r6, #3 │ │ │ │ - ldr r4, [r6, #68] @ 0x44 │ │ │ │ + ldr r4, [r1, #72] @ 0x48 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - cbz r2, 29e4ae │ │ │ │ + cbz r2, 29e4b4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - sub sp, #136 @ 0x88 │ │ │ │ + sub sp, #232 @ 0xe8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r4, [r1, #64] @ 0x40 │ │ │ │ + ldr r4, [r4, #64] @ 0x40 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add sp, #264 @ 0x108 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ add sp, #360 @ 0x168 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r0, [r2, #16] │ │ │ │ + add sp, #456 @ 0x1c8 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r5, sp, #648 @ 0x288 │ │ │ │ + add r5, sp, #744 @ 0x2e8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r5, sp, #760 @ 0x2f8 │ │ │ │ + add r5, sp, #856 @ 0x358 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r2, [r6, #8] │ │ │ │ + ldr r2, [r1, #12] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r4, sp, #920 @ 0x398 │ │ │ │ + add r4, sp, #1016 @ 0x3f8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r6, [r7, #4] │ │ │ │ + ldr r6, [r2, #8] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r5, sp, #544 @ 0x220 │ │ │ │ + add r5, sp, #640 @ 0x280 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r5, sp, #48 @ 0x30 │ │ │ │ + add r5, sp, #144 @ 0x90 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldr r3, [pc, #36] @ (29e4dc ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #36] @ (29e4e0 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ @@ -21616,21 +21615,21 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #24] @ (29e4e8 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 28b63c │ │ │ │ - ldr r0, [r3, #0] │ │ │ │ + ldr r0, [r6, #0] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r4, sp, #304 @ 0x130 │ │ │ │ + add r4, sp, #400 @ 0x190 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r2, [r0, #0] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r4, sp, #216 @ 0xd8 │ │ │ │ + add r4, sp, #312 @ 0x138 │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov.w lr, r0, lsr #31 │ │ │ │ ubfx r5, r0, #23, #8 │ │ │ │ @@ -21806,23 +21805,23 @@ │ │ │ │ ldr r0, [pc, #28] @ (29e6ec ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r0, [r3, #96] @ 0x60 │ │ │ │ + str r0, [r6, #96] @ 0x60 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r2, sp, #304 @ 0x130 │ │ │ │ + add r2, sp, #400 @ 0x190 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r6, [r0, #96] @ 0x60 │ │ │ │ + str r6, [r3, #96] @ 0x60 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r2, sp, #608 @ 0x260 │ │ │ │ + add r2, sp, #704 @ 0x2c0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r2, sp, #720 @ 0x2d0 │ │ │ │ + add r2, sp, #816 @ 0x330 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ subs r3, #1 │ │ │ │ cmp r3, #5 │ │ │ │ bhi.n 29e776 │ │ │ │ tbb [pc, r3] │ │ │ │ lsls r3, r0, #12 │ │ │ │ @@ -21885,17 +21884,17 @@ │ │ │ │ add r3, pc │ │ │ │ movw r2, #2758 @ 0xac6 │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 28b63c │ │ │ │ nop │ │ │ │ - str r0, [r1, #84] @ 0x54 │ │ │ │ + str r0, [r4, #84] @ 0x54 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r2, sp, #424 @ 0x1a8 │ │ │ │ + add r2, sp, #520 @ 0x208 │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov.w ip, #0 │ │ │ │ movt ip, #65535 @ 0xffff │ │ │ │ @@ -22063,21 +22062,21 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ blx 28b63c │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - str r6, [r7, #52] @ 0x34 │ │ │ │ + str r6, [r2, #56] @ 0x38 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r7, pc, #712 @ (adr r7, 29ec58 ) │ │ │ │ + add r7, pc, #808 @ (adr r7, 29ecb8 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r6, [r4, #52] @ 0x34 │ │ │ │ + str r6, [r7, #52] @ 0x34 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r7, pc, #616 @ (adr r7, 29ec00 ) │ │ │ │ + add r7, pc, #712 @ (adr r7, 29ec60 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ @@ -22175,17 +22174,17 @@ │ │ │ │ movw r2, #1276 @ 0x4fc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #328 @ 0x148 │ │ │ │ blx 28b63c │ │ │ │ nop │ │ │ │ - str r4, [r7, #32] │ │ │ │ + str r4, [r2, #36] @ 0x24 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r6, pc, #448 @ (adr r6, 29ec70 ) │ │ │ │ + add r6, pc, #544 @ (adr r6, 29ecd0 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r3 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ @@ -22300,17 +22299,17 @@ │ │ │ │ movw r2, #1421 @ 0x58d │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #352 @ 0x160 │ │ │ │ blx 28b63c │ │ │ │ nop │ │ │ │ - str r0, [r4, #12] │ │ │ │ + str r0, [r7, #12] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r5, pc, #80 @ (adr r5, 29ec5c ) │ │ │ │ + add r5, pc, #176 @ (adr r5, 29ecbc ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ sub sp, #8 │ │ │ │ @@ -22396,17 +22395,17 @@ │ │ │ │ ldr r1, [pc, #20] @ (29ecf4 ) │ │ │ │ movw r2, #1345 @ 0x541 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #384 @ 0x180 │ │ │ │ blx 28b63c │ │ │ │ - ldrsh r2, [r6, r7] │ │ │ │ + str r2, [r1, #0] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r4, pc, #152 @ (adr r4, 29ed90 ) │ │ │ │ + add r4, pc, #248 @ (adr r4, 29edf0 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ubfx lr, r0, #10, #5 │ │ │ │ lsrs r4, r0, #15 │ │ │ │ @@ -22636,19 +22635,19 @@ │ │ │ │ ldrh r1, [r2, #0] │ │ │ │ cmp r3, #1 │ │ │ │ orr.w r1, r1, #16384 @ 0x4000 │ │ │ │ strh r1, [r2, #0] │ │ │ │ bne.n 29eeb6 │ │ │ │ b.n 29ee16 │ │ │ │ nop │ │ │ │ - ldrsh r0, [r2, r0] │ │ │ │ + ldrsh r0, [r5, r0] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r3, pc, #392 @ (adr r3, 29f0f8 ) │ │ │ │ + add r3, pc, #488 @ (adr r3, 29f158 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r2, pc, #248 @ (adr r2, 29f06c ) │ │ │ │ + add r2, pc, #344 @ (adr r2, 29f0cc ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ubfx lr, r0, #23, #8 │ │ │ │ mov r9, r3 │ │ │ │ @@ -22879,19 +22878,19 @@ │ │ │ │ bne.n 29f0f2 │ │ │ │ ldrh r1, [r2, #0] │ │ │ │ cmp r5, #1 │ │ │ │ orr.w r1, r1, #16384 @ 0x4000 │ │ │ │ strh r1, [r2, #0] │ │ │ │ bne.n 29f118 │ │ │ │ b.n 29f094 │ │ │ │ - ldrh r6, [r5, r6] │ │ │ │ + ldrh r6, [r0, r7] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r1, pc, #0 @ (adr r1, 29f1ec ) │ │ │ │ + add r1, pc, #96 @ (adr r1, 29f24c ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r7, [sp, #880] @ 0x370 │ │ │ │ + ldr r7, [sp, #976] @ 0x3d0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ ubfx ip, r1, #20, #11 │ │ │ │ @@ -23164,19 +23163,19 @@ │ │ │ │ cmp r6, #1 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ orr.w r3, r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r2, #0] │ │ │ │ bne.n 29f400 │ │ │ │ b.n 29f33e │ │ │ │ - ldr r6, [r0, r3] │ │ │ │ + ldr r6, [r3, r3] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r6, [sp, #96] @ 0x60 │ │ │ │ + ldr r6, [sp, #192] @ 0xc0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r4, [sp, #976] @ 0x3d0 │ │ │ │ + ldr r5, [sp, #48] @ 0x30 │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ubfx lr, r0, #7, #8 │ │ │ │ mov r9, r3 │ │ │ │ @@ -23407,19 +23406,19 @@ │ │ │ │ bne.n 29f662 │ │ │ │ ldrh r1, [r2, #0] │ │ │ │ cmp r5, #1 │ │ │ │ orr.w r1, r1, #16384 @ 0x4000 │ │ │ │ strh r1, [r2, #0] │ │ │ │ bne.n 29f688 │ │ │ │ b.n 29f604 │ │ │ │ - ldrsb r6, [r7, r0] │ │ │ │ + ldrsb r6, [r2, r1] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r3, [sp, #576] @ 0x240 │ │ │ │ + ldr r3, [sp, #672] @ 0x2a0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r2, [sp, #432] @ 0x1b0 │ │ │ │ + ldr r2, [sp, #528] @ 0x210 │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ mov lr, r0 │ │ │ │ @@ -23854,19 +23853,19 @@ │ │ │ │ lsl.w lr, lr, r4 │ │ │ │ subs r1, r1, r4 │ │ │ │ b.n 29fab0 │ │ │ │ orr.w r6, r6, #4 │ │ │ │ movs r3, #2 │ │ │ │ b.n 29f950 │ │ │ │ nop │ │ │ │ - strh r2, [r4, r3] │ │ │ │ + strh r2, [r7, r3] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r0, [sp, #208] @ 0xd0 │ │ │ │ + ldr r0, [sp, #304] @ 0x130 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r7, [sp, #64] @ 0x40 │ │ │ │ + str r7, [sp, #160] @ 0xa0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ubfx ip, r0, #23, #8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -24100,25 +24099,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #32] @ (29ff3c ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 28b63c │ │ │ │ - str r6, [r4, r0] │ │ │ │ + str r6, [r7, r0] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r5, [pc, #976] @ (2a0300 ) │ │ │ │ + ldr r6, [pc, #48] @ (29ff60 ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r2, [sp, #536] @ 0x218 │ │ │ │ + str r2, [sp, #632] @ 0x278 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r2, [sp, #648] @ 0x288 │ │ │ │ + str r2, [sp, #744] @ 0x2e8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r5, [pc, #728] @ (2a0214 ) │ │ │ │ + ldr r5, [pc, #824] @ (2a0274 ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r1, [sp, #936] @ 0x3a8 │ │ │ │ + str r2, [sp, #8] │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ sub sp, #80 @ 0x50 │ │ │ │ mov r4, r2 │ │ │ │ @@ -24180,15 +24179,15 @@ │ │ │ │ bics.w r3, r5, #4 │ │ │ │ bne.n 2a0096 │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r1, r3 │ │ │ │ @@ -24830,57 +24829,57 @@ │ │ │ │ ... │ │ │ │ ldrh r2, [r3, #38] @ 0x26 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r0, #24] │ │ │ │ lsls r2, r6, #3 │ │ │ │ - ldr r1, [pc, #104] @ (2a0708 ) │ │ │ │ + ldr r1, [pc, #200] @ (2a0768 ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrh r0, [r2, #42] @ 0x2a │ │ │ │ - lsls r0, r4, #1 │ │ │ │ ldrh r0, [r5, #42] @ 0x2a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bx r8 │ │ │ │ + ldrh r0, [r0, #44] @ 0x2c │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + bx fp │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrh r2, [r7, #26] │ │ │ │ + ldrh r2, [r2, #28] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - mov r8, pc │ │ │ │ + bx r2 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrh r2, [r1, #28] │ │ │ │ + ldrh r2, [r4, #28] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r6, [r4, #28] │ │ │ │ + ldrh r6, [r7, #28] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - mov sl, r2 │ │ │ │ + mov sl, r5 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrh r4, [r3, #28] │ │ │ │ + ldrh r4, [r6, #28] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r0, [r4, #24] │ │ │ │ + ldrh r0, [r7, #24] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - mov r4, pc │ │ │ │ + mov ip, r2 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrh r2, [r5, #30] │ │ │ │ + ldrh r2, [r0, #32] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r5, #20] │ │ │ │ + ldrh r2, [r0, #22] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - mov r2, fp │ │ │ │ + mov r2, lr │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrh r6, [r1, #20] │ │ │ │ + ldrh r6, [r4, #20] │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldr r3, [pc, #16] @ (2a06f0 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #16] @ (2a06f4 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 28b63c │ │ │ │ - cmp lr, sp │ │ │ │ + mov r6, r0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrh r2, [r4, #16] │ │ │ │ + ldrh r2, [r7, #16] │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr.w r6, [pc, #2116] @ 2a0f50 │ │ │ │ sub sp, #80 @ 0x50 │ │ │ │ @@ -24947,15 +24946,15 @@ │ │ │ │ strd r2, r2, [sp, #64] @ 0x40 │ │ │ │ bne.n 2a088e │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r1, r3 │ │ │ │ @@ -25635,41 +25634,41 @@ │ │ │ │ ... │ │ │ │ strh r6, [r4, #40] @ 0x28 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r7, #22] │ │ │ │ lsls r2, r6, #3 │ │ │ │ - lsls r0, r2 │ │ │ │ + lsls r0, r5 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - strh r6, [r0, #38] @ 0x26 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ strh r6, [r3, #38] @ 0x26 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r6, #150 @ 0x96 │ │ │ │ + strh r6, [r6, #38] @ 0x26 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + subs r6, #174 @ 0xae │ │ │ │ lsls r1, r6, #1 │ │ │ │ - strh r2, [r1, #22] │ │ │ │ + strh r2, [r4, #22] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r6, #38 @ 0x26 │ │ │ │ + subs r6, #62 @ 0x3e │ │ │ │ lsls r1, r6, #1 │ │ │ │ - strh r0, [r7, #20] │ │ │ │ + strh r0, [r2, #22] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r4, [r2, #22] │ │ │ │ + strh r4, [r5, #22] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r5, #188 @ 0xbc │ │ │ │ + subs r5, #212 @ 0xd4 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - strh r6, [r0, #22] │ │ │ │ + strh r6, [r3, #22] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r1, #18] │ │ │ │ + strh r2, [r4, #18] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r5, #166 @ 0xa6 │ │ │ │ + subs r5, #190 @ 0xbe │ │ │ │ lsls r1, r6, #1 │ │ │ │ - strh r4, [r2, #24] │ │ │ │ + strh r4, [r5, #24] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r4, [r2, #14] │ │ │ │ + strh r4, [r5, #14] │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldr r3, [pc, #36] @ (2a0fbc ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #36] @ (2a0fc0 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ @@ -25680,21 +25679,21 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #24] @ (2a0fc8 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 28b63c │ │ │ │ - subs r5, #56 @ 0x38 │ │ │ │ + subs r5, #80 @ 0x50 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - strh r4, [r5, #10] │ │ │ │ + strh r4, [r0, #12] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r5, #34 @ 0x22 │ │ │ │ + subs r5, #58 @ 0x3a │ │ │ │ lsls r1, r6, #1 │ │ │ │ - strh r6, [r2, #10] │ │ │ │ + strh r6, [r5, #10] │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #936] @ (2a1388 ) │ │ │ │ @@ -25756,31 +25755,31 @@ │ │ │ │ rsb ip, ip, #3221225472 @ 0xc0000000 │ │ │ │ umull ip, r9, ip, r0 │ │ │ │ add r0, sp, #24 │ │ │ │ adds.w r4, ip, ip │ │ │ │ str r4, [sp, #0] │ │ │ │ adc.w r9, r9, r9 │ │ │ │ str.w r9, [sp, #4] │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ add r1, sp, #8 │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ add r0, sp, #24 │ │ │ │ strd r4, r9, [sp] │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov.w r2, #3221225472 @ 0xc0000000 │ │ │ │ add r1, sp, #16 │ │ │ │ negs r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r0, sp, #24 │ │ │ │ sbc.w r3, r2, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ ldrd r1, r3, [sp, #16] │ │ │ │ subs r1, #2 │ │ │ │ adc.w r3, r3, #4294967295 @ 0xffffffff │ │ │ │ lsrs r1, r1, #9 │ │ │ │ orr.w r1, r1, r3, lsl #23 │ │ │ │ lsrs r3, r3, #9 │ │ │ │ adds r0, r1, #1 │ │ │ │ @@ -26025,27 +26024,27 @@ │ │ │ │ add r1, pc │ │ │ │ blx 28b63c │ │ │ │ nop │ │ │ │ ldrb r0, [r3, #17] │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #138 @ 0x8a │ │ │ │ + subs r4, #162 @ 0xa2 │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldrb r4, [r6, #9] │ │ │ │ lsls r2, r6, #3 │ │ │ │ - subs r1, #168 @ 0xa8 │ │ │ │ + subs r1, #192 @ 0xc0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrb r2, [r7, #24] │ │ │ │ + ldrb r2, [r2, #25] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r2, #25] │ │ │ │ + ldrb r6, [r5, #25] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r1, #88 @ 0x58 │ │ │ │ + subs r1, #112 @ 0x70 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrb r4, [r1, #22] │ │ │ │ + ldrb r4, [r4, #22] │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #28] @ (2a13d8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -26055,19 +26054,19 @@ │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ movs r0, #0 │ │ │ │ str.w ip, [sp] │ │ │ │ blx 28b63c │ │ │ │ - subs r1, #14 │ │ │ │ + subs r1, #38 @ 0x26 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrb r0, [r3, #24] │ │ │ │ + ldrb r0, [r6, #24] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r4, [r3, #22] │ │ │ │ + ldrb r4, [r6, #22] │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov lr, r2 │ │ │ │ ldrb.w ip, [r2, #25] │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.n 2a13fa │ │ │ │ ldrb.w ip, [r1, #4] │ │ │ │ @@ -26545,23 +26544,23 @@ │ │ │ │ ldrh r3, [r0, #0] │ │ │ │ cmp r4, #1 │ │ │ │ orr.w r3, r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r0, #0] │ │ │ │ bne.n 2a1834 │ │ │ │ b.n 2a172e │ │ │ │ nop │ │ │ │ - adds r4, #146 @ 0x92 │ │ │ │ + adds r4, #170 @ 0xaa │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrb r4, [r4, #7] │ │ │ │ + ldrb r4, [r7, #7] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r0, [r0, #3] │ │ │ │ + ldrb r0, [r3, #3] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r3, #236 @ 0xec │ │ │ │ + adds r4, #4 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrb r0, [r2, #4] │ │ │ │ + ldrb r0, [r5, #4] │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, #140 @ 0x8c │ │ │ │ ldr.w r4, [pc, #3176] @ 2a25a4 │ │ │ │ @@ -27639,25 +27638,25 @@ │ │ │ │ b.n 2a1f20 │ │ │ │ strb r2, [r7, #11] │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r0, #3] │ │ │ │ lsls r2, r6, #3 │ │ │ │ - adds r0, #252 @ 0xfc │ │ │ │ + adds r1, #20 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - cmp r6, #222 @ 0xde │ │ │ │ + cmp r6, #246 @ 0xf6 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - cmp r6, #202 @ 0xca │ │ │ │ + cmp r6, #226 @ 0xe2 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - cmp r5, #156 @ 0x9c │ │ │ │ + cmp r5, #180 @ 0xb4 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - cmp r2, #44 @ 0x2c │ │ │ │ + cmp r2, #68 @ 0x44 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - cmp r1, #176 @ 0xb0 │ │ │ │ + cmp r1, #200 @ 0xc8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldrb r1, [r6, #17] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2a2e70 │ │ │ │ ldrb r4, [r6, #9] │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ cbz r4, 2a25e2 │ │ │ │ @@ -28756,77 +28755,77 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #136] @ (2a32c8 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 28b63c │ │ │ │ - movs r6, #234 @ 0xea │ │ │ │ + movs r7, #2 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - movs r5, #240 @ 0xf0 │ │ │ │ + movs r6, #8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r6, [r4, #32] │ │ │ │ - lsls r0, r4, #1 │ │ │ │ ldr r6, [r7, #32] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r6, r3, #2 │ │ │ │ + ldr r6, [r2, #36] @ 0x24 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + subs r6, r6, #2 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r0, [r6, #48] @ 0x30 │ │ │ │ + str r0, [r1, #52] @ 0x34 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r4, [r1, #52] @ 0x34 │ │ │ │ + str r4, [r4, #52] @ 0x34 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r2, r7, #0 │ │ │ │ + adds r2, r2, #1 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r6, [r3, #20] │ │ │ │ + str r6, [r6, #20] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r2, r6, r5 │ │ │ │ + subs r2, r1, r6 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r0, [r5, #4] │ │ │ │ + str r0, [r0, #8] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrsh r2, [r4, r6] │ │ │ │ + ldrsh r2, [r7, r6] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r0, r3, r5 │ │ │ │ + subs r0, r6, r5 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r2, [r6, #0] │ │ │ │ + str r2, [r1, #4] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrsh r0, [r1, r6] │ │ │ │ + ldrsh r0, [r4, r6] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r0, r0, r5 │ │ │ │ + subs r0, r3, r5 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r6, [r0, #0] │ │ │ │ + str r6, [r3, #0] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrsh r0, [r6, r5] │ │ │ │ + ldrsh r0, [r1, r6] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r2, r0, r4 │ │ │ │ + subs r2, r3, r4 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r4, [r1, #0] │ │ │ │ + str r4, [r4, #0] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrsh r0, [r2, r6] │ │ │ │ + ldrsh r0, [r5, r6] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r2, r5, r3 │ │ │ │ + subs r2, r0, r4 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r6, [r1, #0] │ │ │ │ + str r6, [r4, #0] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r4, r2, r3 │ │ │ │ + subs r4, r5, r3 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrsh r0, [r1, r4] │ │ │ │ + ldrsh r0, [r4, r4] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r6, r7, r2 │ │ │ │ + subs r6, r2, r3 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrsh r4, [r6, r3] │ │ │ │ - lsls r0, r4, #1 │ │ │ │ ldrsh r4, [r1, r4] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r0, r5, r2 │ │ │ │ + ldrsh r4, [r4, r4] │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + subs r0, r0, r3 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrsh r4, [r3, r3] │ │ │ │ + ldrsh r4, [r6, r3] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r2, r2, r2 │ │ │ │ + subs r2, r5, r2 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrsh r6, [r0, r3] │ │ │ │ + ldrsh r6, [r3, r3] │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov r9, r1 │ │ │ │ ldrb.w lr, [r2, #25] │ │ │ │ sub sp, #24 │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 2a32e6 │ │ │ │ @@ -29177,19 +29176,19 @@ │ │ │ │ ldr r1, [pc, #24] @ (2a36dc ) │ │ │ │ mov.w r2, #1808 @ 0x710 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #712 @ 0x2c8 │ │ │ │ blx 28b63c │ │ │ │ - asrs r4, r1, #26 │ │ │ │ + asrs r4, r4, #26 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - asrs r6, r1, #24 │ │ │ │ + asrs r6, r4, #24 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrh r2, [r6, r4] │ │ │ │ + ldrh r2, [r1, r5] │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ ldr r4, [r0, #4] │ │ │ │ ldr.w ip, [r1, #4] │ │ │ │ sub sp, #12 │ │ │ │ sub.w lr, r4, ip │ │ │ │ cmp.w lr, #0 │ │ │ │ @@ -29474,19 +29473,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2a3a48 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r2, r4, #10 │ │ │ │ + asrs r2, r7, #10 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrsb r4, [r6, r4] │ │ │ │ + ldrsb r4, [r1, r5] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrsb r0, [r2, r5] │ │ │ │ + ldrsb r0, [r5, r5] │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ cmp r2, #5 │ │ │ │ beq.n 2a3a86 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -29550,17 +29549,17 @@ │ │ │ │ movs r2, #35 @ 0x23 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #896 @ 0x380 │ │ │ │ blx 28b63c │ │ │ │ bl 2a13ac │ │ │ │ - asrs r6, r4, #7 │ │ │ │ + asrs r6, r7, #7 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrsb r2, [r3, r0] │ │ │ │ + ldrsb r2, [r6, r0] │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ sub sp, #16 │ │ │ │ @@ -29692,17 +29691,17 @@ │ │ │ │ ldr r1, [pc, #16] @ (2a3c60 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #180 @ 0xb4 │ │ │ │ blx 28b63c │ │ │ │ - asrs r4, r0, #2 │ │ │ │ + asrs r4, r3, #2 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - strb r0, [r7, r2] │ │ │ │ + strb r0, [r2, r3] │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w ip, [r1] │ │ │ │ mov r4, r2 │ │ │ │ @@ -29891,21 +29890,21 @@ │ │ │ │ ldr r1, [pc, #28] @ (2a3e88 ) │ │ │ │ movw r2, #1551 @ 0x60f │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #916 @ 0x394 │ │ │ │ blx 28b63c │ │ │ │ - lsrs r6, r3, #27 │ │ │ │ + lsrs r6, r6, #27 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - strh r2, [r2, r4] │ │ │ │ + strh r2, [r5, r4] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r6, r4, #25 │ │ │ │ + lsrs r6, r7, #25 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - strh r2, [r3, r2] │ │ │ │ + strh r2, [r6, r2] │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ @@ -30020,21 +30019,21 @@ │ │ │ │ it cs │ │ │ │ movcs.w r4, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 2a3fca │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, sl │ │ │ │ mov r1, r8 │ │ │ │ - bl 8a8398 │ │ │ │ + bl 8a83a0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r3, r6 │ │ │ │ ldrd r0, r1, [sp, #28] │ │ │ │ strd r5, r4, [sp] │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ ldr r7, [sp, #16] │ │ │ │ ldrd r3, r2, [sp, #112] @ 0x70 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r1, r0, [sp, #104] @ 0x68 │ │ │ │ subs r3, r7, r3 │ │ │ │ sbcs.w r2, fp, r2 │ │ │ │ it cc │ │ │ │ @@ -30065,15 +30064,15 @@ │ │ │ │ itt cs │ │ │ │ movcs.w r8, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 2a4050 │ │ │ │ mov r0, r2 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r6 │ │ │ │ - bl 8a8398 │ │ │ │ + bl 8a83a0 │ │ │ │ mov r8, r0 │ │ │ │ orrs r4, r1 │ │ │ │ cmp.w r8, #4 │ │ │ │ sbcs.w r3, r4, #0 │ │ │ │ itt cc │ │ │ │ movcc.w r8, #4 │ │ │ │ movcc r4, #0 │ │ │ │ @@ -30082,21 +30081,21 @@ │ │ │ │ ldrd r2, r3, [sp, #36] @ 0x24 │ │ │ │ strd r8, r4, [sp] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ vstr d8, [sp, #112] @ 0x70 │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ strd r8, r4, [sp] │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldrd r0, r3, [sp, #112] @ 0x70 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ adds r2, r2, r0 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ ldr r7, [sp, #16] │ │ │ │ @@ -30190,24 +30189,24 @@ │ │ │ │ movcs.w r3, #4294967295 @ 0xffffffff │ │ │ │ strcs r3, [sp, #12] │ │ │ │ bcs.n 2a41c6 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r8 │ │ │ │ - bl 8a8398 │ │ │ │ + bl 8a83a0 │ │ │ │ str r0, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r7 │ │ │ │ ldrd r0, r1, [sp, #28] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r6 │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r2, r3, [sp, #112] @ 0x70 │ │ │ │ ldrd r1, r5, [sp, #104] @ 0x68 │ │ │ │ subs.w r2, fp, r2 │ │ │ │ sbcs.w r0, sl, r3 │ │ │ │ it cc │ │ │ │ movcc.w ip, #1 │ │ │ │ @@ -30274,22 +30273,22 @@ │ │ │ │ strd r3, r5, [sp] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldrd r2, r3, [sp, #36] @ 0x24 │ │ │ │ vstr d7, [sp, #96] @ 0x60 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ vstr d7, [sp, #104] @ 0x68 │ │ │ │ vstr d7, [sp, #112] @ 0x70 │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, r7 │ │ │ │ strd r3, r5, [sp] │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ ldrd r0, r5, [sp, #112] @ 0x70 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r2, r3, [sp, #96] @ 0x60 │ │ │ │ adds r0, r1, r0 │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ adcs r5, r1 │ │ │ │ @@ -30672,15 +30671,15 @@ │ │ │ │ movw r2, #842 @ 0x34a │ │ │ │ blx 28b63c │ │ │ │ mov r7, r9 │ │ │ │ mov r6, r9 │ │ │ │ b.n 2a43c4 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 8a8398 │ │ │ │ + bl 8a83a0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp r0, #5 │ │ │ │ orr.w r2, r2, r1 │ │ │ │ sbcs.w r3, r2, #0 │ │ │ │ bcs.w 2a4842 │ │ │ │ movs r3, #0 │ │ │ │ rsb r2, r9, #0 │ │ │ │ @@ -30815,19 +30814,19 @@ │ │ │ │ orrs r0, r2 │ │ │ │ b.n 2a458a │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r2, #0] │ │ │ │ b.n 2a45a0 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ - lsls r4, r1, #23 │ │ │ │ + lsls r4, r4, #23 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r3, [pc, #344] @ (2a4a08 ) │ │ │ │ + ldr r3, [pc, #440] @ (2a4a68 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r1, [pc, #1000] @ (2a4c9c ) │ │ │ │ + ldr r2, [pc, #72] @ (2a48fc ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ add r6, r3 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -31171,21 +31170,21 @@ │ │ │ │ ldr r1, [pc, #28] @ (2a4c9c ) │ │ │ │ movw r2, #1108 @ 0x454 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #948 @ 0x3b4 │ │ │ │ blx 28b63c │ │ │ │ - lsls r2, r5, #1 │ │ │ │ + lsls r2, r0, #2 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add lr, r3 │ │ │ │ + add lr, r6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsls r2, r2, #1 │ │ │ │ + lsls r2, r5, #1 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add lr, r0 │ │ │ │ + add lr, r3 │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r2 │ │ │ │ @@ -31283,16 +31282,16 @@ │ │ │ │ ldr r1, [pc, #20] @ (2a4db0 ) │ │ │ │ movw r2, #1276 @ 0x4fc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #980 @ 0x3d4 │ │ │ │ blx 28b63c │ │ │ │ - vqadd.u64 q0, q3, q8 │ │ │ │ - muls r2, r5 │ │ │ │ + vqadd.u8 q8, q7, q8 │ │ │ │ + bics r2, r0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r2 │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ @@ -31383,16 +31382,16 @@ │ │ │ │ ldr r1, [pc, #20] @ (2a4eb0 ) │ │ │ │ movw r2, #1345 @ 0x541 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1004 @ 0x3ec │ │ │ │ blx 28b63c │ │ │ │ - mrc2 0, 1, r0, cr6, cr0, {3} │ │ │ │ - negs r2, r5 │ │ │ │ + mcr2 0, 2, r0, cr14, cr0, {3} │ │ │ │ + cmp r2, r0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -31584,19 +31583,19 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1072 @ 0x430 │ │ │ │ blx 28b63c │ │ │ │ subs r5, #98 @ 0x62 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stc2l 0, cr0, [r0, #448]! @ 0x1c0 │ │ │ │ + ldc2l 0, cr0, [r8, #448]! @ 0x1c0 │ │ │ │ subs r4, #88 @ 0x58 │ │ │ │ lsls r2, r6, #3 │ │ │ │ - stc2 0, cr0, [lr], {112} @ 0x70 │ │ │ │ - asrs r2, r6 │ │ │ │ + stc2 0, cr0, [r6], #-448 @ 0xfffffe40 │ │ │ │ + adcs r2, r1 │ │ │ │ lsls r0, r4, #1 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -31771,19 +31770,19 @@ │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1100 @ 0x44c │ │ │ │ blx 28b63c │ │ │ │ subs r3, #40 @ 0x28 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfba60070 │ │ │ │ + @ instruction: 0xfbbe0070 │ │ │ │ subs r1, #240 @ 0xf0 │ │ │ │ lsls r2, r6, #3 │ │ │ │ - @ instruction: 0xfa0e0070 │ │ │ │ - subs r7, #50 @ 0x32 │ │ │ │ + @ instruction: 0xfa260070 │ │ │ │ + subs r7, #74 @ 0x4a │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov ip, r2 │ │ │ │ ldr r2, [r2, #32] │ │ │ │ @@ -32408,21 +32407,21 @@ │ │ │ │ ldr r1, [pc, #32] @ (2a59f4 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ blx 28b63c │ │ │ │ - @ instruction: 0xf3120070 │ │ │ │ - adds r7, #72 @ 0x48 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ + @ instruction: 0xf32a0070 │ │ │ │ adds r7, #96 @ 0x60 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - @ instruction: 0xf2fc0070 │ │ │ │ - adds r7, #48 @ 0x30 │ │ │ │ + adds r7, #120 @ 0x78 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + @ instruction: 0xf3140070 │ │ │ │ + adds r7, #72 @ 0x48 │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #308] @ (2a5b40 ) │ │ │ │ @@ -32547,22 +32546,22 @@ │ │ │ │ add.w r3, r3, #864 @ 0x360 │ │ │ │ blx 28b63c │ │ │ │ nop │ │ │ │ adds r2, #46 @ 0x2e │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf29a0070 │ │ │ │ + @ instruction: 0xf2b20070 │ │ │ │ adds r1, #210 @ 0xd2 │ │ │ │ lsls r2, r6, #3 │ │ │ │ - movw r0, #24688 @ 0x6070 │ │ │ │ - @ instruction: 0xf1fa0070 │ │ │ │ - @ instruction: 0xf1e40070 │ │ │ │ - sub.w r0, r4, #112 @ 0x70 │ │ │ │ - adds r6, #200 @ 0xc8 │ │ │ │ + @ instruction: 0xf25e0070 │ │ │ │ + @ instruction: 0xf2120070 │ │ │ │ + @ instruction: 0xf1fc0070 │ │ │ │ + subs.w r0, ip, #112 @ 0x70 │ │ │ │ + adds r6, #224 @ 0xe0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w lr, [r1] │ │ │ │ mov.w ip, #1 │ │ │ │ @@ -32655,17 +32654,17 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #248 @ 0xf8 │ │ │ │ blx 28b63c │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - adc.w r0, r0, #112 @ 0x70 │ │ │ │ - orn r0, r6, #112 @ 0x70 │ │ │ │ - adds r4, #154 @ 0x9a │ │ │ │ + adcs.w r0, r8, #112 @ 0x70 │ │ │ │ + orns r0, lr, #112 @ 0x70 │ │ │ │ + adds r4, #178 @ 0xb2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ sub sp, #12 │ │ │ │ @@ -32762,21 +32761,21 @@ │ │ │ │ ldr r0, [pc, #28] @ (2a5db8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - vqadd.s16 q8, q2, q8 │ │ │ │ - adds r3, #136 @ 0x88 │ │ │ │ + vqadd.s32 q8, q6, q8 │ │ │ │ + adds r3, #160 @ 0xa0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - vqadd.s64 q0, q5, q8 │ │ │ │ - adds r3, #204 @ 0xcc │ │ │ │ + vqadd.s16 q8, q1, q8 │ │ │ │ + adds r3, #228 @ 0xe4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r3, #232 @ 0xe8 │ │ │ │ + adds r4, #0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ sub sp, #8 │ │ │ │ @@ -32923,21 +32922,21 @@ │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ blx 28b63c │ │ │ │ nop │ │ │ │ - ldc 0, cr0, [sl, #448]! @ 0x1c0 │ │ │ │ - adds r2, #76 @ 0x4c │ │ │ │ + ldcl 0, cr0, [r2, #448] @ 0x1c0 │ │ │ │ + adds r2, #100 @ 0x64 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r2, #104 @ 0x68 │ │ │ │ + adds r2, #128 @ 0x80 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - stc 0, cr0, [r6, #448]! @ 0x1c0 │ │ │ │ - adds r1, #218 @ 0xda │ │ │ │ + ldc 0, cr0, [lr, #448]! @ 0x1c0 │ │ │ │ + adds r1, #242 @ 0xf2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldrb r0, [r1, #1] │ │ │ │ @@ -33090,33 +33089,33 @@ │ │ │ │ ldr r0, [pc, #56] @ (2a6110 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - mcrr 0, 7, r0, ip, cr0 │ │ │ │ - adds r1, #18 │ │ │ │ + stcl 0, cr0, [r4], #-448 @ 0xfffffe40 │ │ │ │ + adds r1, #42 @ 0x2a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r0, #124 @ 0x7c │ │ │ │ + adds r0, #148 @ 0x94 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldc 0, cr0, [r2], #-448 @ 0xfffffe40 │ │ │ │ - adds r1, #12 │ │ │ │ + mcrr 0, 7, r0, sl, cr0 │ │ │ │ + adds r1, #36 @ 0x24 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r0, #98 @ 0x62 │ │ │ │ + adds r0, #122 @ 0x7a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldc 0, cr0, [r4], {112} @ 0x70 │ │ │ │ - adds r1, #10 │ │ │ │ + stc 0, cr0, [ip], #-448 @ 0xfffffe40 │ │ │ │ + adds r1, #34 @ 0x22 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r0, #70 @ 0x46 │ │ │ │ + adds r0, #94 @ 0x5e │ │ │ │ lsls r0, r4, #1 │ │ │ │ - @ instruction: 0xebfe0070 │ │ │ │ - adds r0, #144 @ 0x90 │ │ │ │ + ldc 0, cr0, [r6], {112} @ 0x70 │ │ │ │ + adds r0, #168 @ 0xa8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r0, #172 @ 0xac │ │ │ │ + adds r0, #196 @ 0xc4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w ip, [r1] │ │ │ │ mov r4, r2 │ │ │ │ @@ -33298,19 +33297,19 @@ │ │ │ │ movw r2, #1551 @ 0x60f │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1148 @ 0x47c │ │ │ │ blx 28b63c │ │ │ │ nop │ │ │ │ - bics.w r0, lr, r0, ror #1 │ │ │ │ - cmp r6, #114 @ 0x72 │ │ │ │ + orrs.w r0, r6, r0, ror #1 │ │ │ │ + cmp r6, #138 @ 0x8a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strd r0, r0, [ip, #448] @ 0x1c0 │ │ │ │ - cmp r6, #0 │ │ │ │ + strd r0, r0, [r4, #448]! @ 0x1c0 │ │ │ │ + cmp r6, #24 │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r7, r1 │ │ │ │ @@ -33389,15 +33388,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r0, #248 @ 0xf8 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe9800070 │ │ │ │ + @ instruction: 0xe9980070 │ │ │ │ cmp r0, #88 @ 0x58 │ │ │ │ lsls r2, r6, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -33477,15 +33476,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r0, #4 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia.w ip, {r4, r5, r6} │ │ │ │ + stmia.w r4!, {r4, r5, r6} │ │ │ │ movs r7, #100 @ 0x64 │ │ │ │ lsls r2, r6, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -33563,15 +33562,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ movs r7, #16 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2a652c │ │ │ │ + b.n 2a655c │ │ │ │ lsls r0, r6, #1 │ │ │ │ movs r6, #112 @ 0x70 │ │ │ │ lsls r2, r6, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -33654,15 +33653,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ movs r6, #32 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2a6440 │ │ │ │ + b.n 2a6470 │ │ │ │ lsls r0, r6, #1 │ │ │ │ movs r5, #118 @ 0x76 │ │ │ │ lsls r2, r6, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -33865,36 +33864,36 @@ │ │ │ │ vstr d8, [sp, #72] @ 0x48 │ │ │ │ vstr d8, [sp, #80] @ 0x50 │ │ │ │ vstr d8, [sp, #88] @ 0x58 │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ vstr d8, [sp, #112] @ 0x70 │ │ │ │ vstr d8, [sp, #120] @ 0x78 │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ strd r6, r7, [sp] │ │ │ │ add r1, sp, #112 @ 0x70 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r6, [sp, #0] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str.w r9, [sp] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ ldr r7, [sp, #120] @ 0x78 │ │ │ │ ldr r6, [sp, #104] @ 0x68 │ │ │ │ mov.w r9, #0 │ │ │ │ ldrd r1, r2, [sp, #112] @ 0x70 │ │ │ │ adds r6, r6, r7 │ │ │ │ ldrd r3, r0, [sp, #96] @ 0x60 │ │ │ │ str r6, [sp, #24] │ │ │ │ @@ -33947,15 +33946,15 @@ │ │ │ │ b.n 2a680c │ │ │ │ mov r3, r8 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ mov r2, r9 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ str.w r9, [sp] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ ldrd r3, r0, [sp, #48] @ 0x30 │ │ │ │ ldrd r6, r7, [sp, #56] @ 0x38 │ │ │ │ b.n 2a680c │ │ │ │ mov.w fp, #0 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w fp, [sp, #12] │ │ │ │ str r3, [sp, #32] │ │ │ │ @@ -34091,23 +34090,23 @@ │ │ │ │ ldr r1, [pc, #24] @ (2a6bf0 ) │ │ │ │ ldr r0, [pc, #28] @ (2a6bf4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ - b.n 2a6e14 │ │ │ │ + b.n 2a6e44 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - movs r5, #74 @ 0x4a │ │ │ │ + movs r5, #98 @ 0x62 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - b.n 2a6de8 │ │ │ │ + b.n 2a6e18 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - movs r5, #142 @ 0x8e │ │ │ │ + movs r5, #166 @ 0xa6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r5, #170 @ 0xaa │ │ │ │ + movs r5, #194 @ 0xc2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r4, [pc, #752] @ (2a6f00 ) │ │ │ │ @@ -34179,22 +34178,22 @@ │ │ │ │ it cs │ │ │ │ movcs.w r4, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 2a6cd6 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r9 │ │ │ │ - bl 8a8398 │ │ │ │ + bl 8a83a0 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ strd sl, r4, [sp] │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r3, r2, [sp, #64] @ 0x40 │ │ │ │ ldrd r1, r0, [sp, #56] @ 0x38 │ │ │ │ subs.w r3, ip, r3 │ │ │ │ sbcs.w r2, r8, r2 │ │ │ │ it cc │ │ │ │ movcc.w ip, #1 │ │ │ │ @@ -34222,28 +34221,28 @@ │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 2a6d54 │ │ │ │ mov r0, r2 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 8a8398 │ │ │ │ + bl 8a83a0 │ │ │ │ orrs r1, r4 │ │ │ │ cmp r0, #2 │ │ │ │ sbcs.w r3, r1, #0 │ │ │ │ itt cc │ │ │ │ movcc r0, #2 │ │ │ │ movcc r1, #0 │ │ │ │ subs r0, #2 │ │ │ │ adc.w r1, r1, #4294967295 @ 0xffffffff │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ strd r0, r1, [sp] │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ ldrd r1, r3, [sp, #48] @ 0x30 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ subs r1, r0, r1 │ │ │ │ sbcs.w r3, r8, r3 │ │ │ │ it cc │ │ │ │ movcc r0, #1 │ │ │ │ @@ -34400,23 +34399,23 @@ │ │ │ │ it cs │ │ │ │ movcs.w sl, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 2a6f56 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 8a8398 │ │ │ │ + bl 8a83a0 │ │ │ │ mov sl, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ strd r3, sl, [sp] │ │ │ │ mov r3, r5 │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r3, r1, [sp, #56] @ 0x38 │ │ │ │ ldrd r2, r0, [sp, #64] @ 0x40 │ │ │ │ subs.w r2, lr, r2 │ │ │ │ sbcs.w r0, r8, r0 │ │ │ │ it cc │ │ │ │ movcc.w lr, #1 │ │ │ │ @@ -34445,15 +34444,15 @@ │ │ │ │ sbcs.w r3, r1, r5 │ │ │ │ itt cs │ │ │ │ movcs r3, sl │ │ │ │ mvncs.w r0, #2 │ │ │ │ bcs.w 2a70da │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 8a8398 │ │ │ │ + bl 8a83a0 │ │ │ │ orr.w sl, r1, sl │ │ │ │ cmp r0, #3 │ │ │ │ sbcs.w r3, sl, #0 │ │ │ │ bcs.n 2a70d4 │ │ │ │ movs r2, #0 │ │ │ │ rsb sl, r9, #0 │ │ │ │ mov r3, r2 │ │ │ │ @@ -34462,15 +34461,15 @@ │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ sub.w r1, sl, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ strd r2, r3, [sp] │ │ │ │ mov r2, r6 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ mov r3, r5 │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ ldrd r1, r0, [sp, #40] @ 0x28 │ │ │ │ subs.w r2, ip, r2 │ │ │ │ sbcs.w r3, r8, r3 │ │ │ │ it cc │ │ │ │ movcc.w ip, #1 │ │ │ │ @@ -34678,29 +34677,29 @@ │ │ │ │ ldr r0, [pc, #40] @ (2a727c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - blt.n 2a7318 │ │ │ │ + blt.n 2a7348 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - movs r0, #228 @ 0xe4 │ │ │ │ + movs r0, #252 @ 0xfc │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r0, r1, #6 │ │ │ │ + subs r0, r4, #6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ subs r6, r7, r0 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 2a717c │ │ │ │ + bge.n 2a71ac │ │ │ │ lsls r0, r6, #1 │ │ │ │ - subs r4, r2, #4 │ │ │ │ + subs r4, r5, #4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r0, r6, #4 │ │ │ │ + subs r0, r1, #5 │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldrb.w ip, [r0] │ │ │ │ movs r6, #1 │ │ │ │ @@ -34742,15 +34741,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ movcs.w r8, r0, lsl #31 │ │ │ │ orrcs.w r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ it cc │ │ │ │ movcc.w r8, #0 │ │ │ │ - bl 8a8398 │ │ │ │ + bl 8a83a0 │ │ │ │ mov r6, r0 │ │ │ │ mov r9, r2 │ │ │ │ mov r0, r8 │ │ │ │ umull ip, r3, r4, r6 │ │ │ │ cmp r8, ip │ │ │ │ mla r3, r4, r1, r3 │ │ │ │ sbcs.w r1, r2, r3 │ │ │ │ @@ -34771,15 +34770,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2a73e6 │ │ │ │ subs r6, #1 │ │ │ │ subs.w r0, r0, ip │ │ │ │ mov r2, r7 │ │ │ │ sbc.w r1, r9, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 8a8398 │ │ │ │ + bl 8a83a0 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov r9, r1 │ │ │ │ mov r8, r2 │ │ │ │ umull ip, lr, r4, r3 │ │ │ │ cmp r0, ip │ │ │ │ mla lr, r4, r1, lr │ │ │ │ @@ -34916,25 +34915,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (2a74f8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bhi.n 2a751c │ │ │ │ + bhi.n 2a754c │ │ │ │ lsls r0, r6, #1 │ │ │ │ - adds r0, r2, #5 │ │ │ │ + adds r0, r5, #5 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r0, r1, #1 │ │ │ │ + adds r0, r4, #1 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bvc.n 2a74f0 │ │ │ │ + bhi.n 2a7520 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - adds r0, r2, #2 │ │ │ │ + adds r0, r5, #2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r4, r5, #2 │ │ │ │ + adds r4, r0, #3 │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #376] @ (2a7684 ) │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ @@ -34968,15 +34967,15 @@ │ │ │ │ orrmi.w r3, r3, #16384 @ 0x4000 │ │ │ │ strhmi r3, [r2, #0] │ │ │ │ strd ip, ip, [sp, #24] │ │ │ │ ldrd r2, r3, [r1, #8] │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r1, sp, #16 │ │ │ │ ldrd r2, r3, [r4, #8] │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ ldrd r3, r2, [sp, #24] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ orrs r3, r2 │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ str r2, [r4, #12] │ │ │ │ it ne │ │ │ │ orrne.w r3, r3, #1 │ │ │ │ @@ -35084,27 +35083,27 @@ │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ asrs r2, r5, #28 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r2, #26 │ │ │ │ lsls r2, r6, #3 │ │ │ │ - bvs.n 2a763c │ │ │ │ + bvs.n 2a766c │ │ │ │ lsls r0, r6, #1 │ │ │ │ - adds r2, r0, #1 │ │ │ │ + adds r2, r3, #1 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r2, r0, r4 │ │ │ │ + subs r2, r3, r4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ asrs r2, r5, #23 │ │ │ │ lsls r2, r6, #3 │ │ │ │ - bvs.n 2a775c │ │ │ │ + bvs.n 2a778c │ │ │ │ lsls r0, r6, #1 │ │ │ │ - subs r6, r5, r3 │ │ │ │ + subs r6, r0, r4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r2, r1, r4 │ │ │ │ + subs r2, r4, r4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [pc, #1508] @ 2a7ca4 │ │ │ │ @@ -35164,15 +35163,15 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ ldrd r2, r3, [r1, #8] │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r1, sp, #32 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ strb.w r3, [sp, #25] │ │ │ │ ldrd r2, r3, [r4, #8] │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ ldrd r2, r1, [sp, #32] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 2a77aa │ │ │ │ ldrd r0, lr, [sp, #40] @ 0x28 │ │ │ │ mov ip, sl │ │ │ │ subs r3, #1 │ │ │ │ @@ -35632,41 +35631,41 @@ │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ asrs r4, r6, #21 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r4, #14 │ │ │ │ lsls r2, r6, #3 │ │ │ │ - bne.n 2a7cd0 │ │ │ │ + bne.n 2a7d00 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - asrs r0, r6, #27 │ │ │ │ + asrs r0, r1, #28 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r4, r7, #20 │ │ │ │ + asrs r4, r2, #21 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - beq.n 2a7c7c │ │ │ │ + beq.n 2a7cac │ │ │ │ lsls r0, r6, #1 │ │ │ │ - asrs r0, r6, #21 │ │ │ │ + asrs r0, r1, #22 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r4, r1, #22 │ │ │ │ + asrs r4, r4, #22 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - beq.n 2a7bfc │ │ │ │ + beq.n 2a7c2c │ │ │ │ lsls r0, r6, #1 │ │ │ │ - asrs r4, r1, #19 │ │ │ │ + asrs r4, r4, #19 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - beq.n 2a7d88 │ │ │ │ + beq.n 2a7db8 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - asrs r0, r1, #23 │ │ │ │ + asrs r0, r4, #23 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r2, r1, #18 │ │ │ │ + asrs r2, r4, #18 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - beq.n 2a7d5c │ │ │ │ + beq.n 2a7d8c │ │ │ │ lsls r0, r6, #1 │ │ │ │ - asrs r4, r6, #17 │ │ │ │ + asrs r4, r1, #18 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r2, r7, #23 │ │ │ │ + asrs r2, r2, #24 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 002a7ce8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -35696,19 +35695,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2a7d4c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r7, {r1, r2, r3, r4, r7} │ │ │ │ + ldmia r7, {r1, r2, r4, r5, r7} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - asrs r0, r6, #16 │ │ │ │ + asrs r0, r1, #17 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r4, r1, #17 │ │ │ │ + asrs r4, r4, #17 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 002a7d50 : │ │ │ │ ldrb r2, [r2, #4] │ │ │ │ sub sp, #16 │ │ │ │ movw r3, #32767 @ 0x7fff │ │ │ │ mov ip, r0 │ │ │ │ @@ -36174,19 +36173,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2a81a8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1432 @ 0x598 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r3!, {r2, r6} │ │ │ │ + ldmia r3, {r2, r3, r4, r6} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - lsrs r6, r2, #31 │ │ │ │ + lsrs r6, r5, #31 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r4, r7, #4 │ │ │ │ + asrs r4, r2, #5 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 002a81ac : │ │ │ │ push {r4, lr} │ │ │ │ mov r4, r0 │ │ │ │ mov lr, r1 │ │ │ │ sub sp, #16 │ │ │ │ @@ -36826,15 +36825,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ lsls r0, r7, #17 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r5!, {r1, r2, r4} │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r2, r4, #15 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002a888c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -36910,15 +36909,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ lsls r4, r2, #14 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r1, r3, r4} │ │ │ │ + stmia r4!, {r1, r4, r5} │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r2, r0, #12 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002a896c : │ │ │ │ movs r3, #0 │ │ │ │ b.w 29b080 │ │ │ │ @@ -37210,15 +37209,15 @@ │ │ │ │ bics.w r3, r5, #4 │ │ │ │ bne.n 2a8cf8 │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r1, r3 │ │ │ │ @@ -37865,49 +37864,49 @@ │ │ │ │ nop │ │ │ │ ... │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ mrc2 0, 4, r0, cr14, cr1, {7} │ │ │ │ - pop {r2, r5, r7} │ │ │ │ + pop {r2, r3, r4, r5, r7} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - lsls r2, r3, #3 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ lsls r2, r6, #3 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - revsh r4, r1 │ │ │ │ + lsls r2, r1, #4 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + revsh r4, r4 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - vqadd.u8 q0, q0, │ │ │ │ - hlt 0x0000 │ │ │ │ + vqadd.u16 q0, q4, │ │ │ │ + hlt 0x0018 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - vqadd.u16 q0, q1, │ │ │ │ - vqadd.u32 q0, q7, │ │ │ │ - rev r2, r3 │ │ │ │ + vqadd.u32 q0, q5, │ │ │ │ + vqadd.u8 q8, q3, │ │ │ │ + rev r2, r6 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - vqadd.u32 q0, q2, │ │ │ │ - mcr2 0, 5, r0, cr8, cr15, {2} │ │ │ │ - rev r4, r0 │ │ │ │ + vqadd.u64 q0, q6, │ │ │ │ + mcr2 0, 6, r0, cr0, cr15, {2} │ │ │ │ + rev r4, r3 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - vqadd.u64 q8, q1, │ │ │ │ - mrc2 0, 1, r0, cr2, cr15, {2} │ │ │ │ - cbnz r2, 2a9388 │ │ │ │ + vshr.u8 q0, , #6 │ │ │ │ + mcr2 0, 2, r0, cr10, cr15, {2} │ │ │ │ + cbnz r2, 2a938e │ │ │ │ lsls r0, r6, #1 │ │ │ │ - mrc2 0, 0, r0, cr6, cr15, {2} │ │ │ │ + mcr2 0, 1, r0, cr14, cr15, {2} │ │ │ │ ldr r3, [pc, #16] @ (2a9368 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #16] @ (2a936c ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 28b63c │ │ │ │ - cbnz r6, 2a9388 │ │ │ │ + cbnz r6, 2a938e │ │ │ │ lsls r0, r6, #1 │ │ │ │ - stc2 0, cr0, [sl, #380]! @ 0x17c │ │ │ │ + stc2l 0, cr0, [r2, #380] @ 0x17c │ │ │ │ │ │ │ │ 002a9370 : │ │ │ │ mov r3, r0 │ │ │ │ ldrh r0, [r2, #0] │ │ │ │ tst.w r0, #16 │ │ │ │ beq.n 2a944c │ │ │ │ ldrb.w ip, [r2, #2] │ │ │ │ @@ -38194,15 +38193,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movw r0, #35057 @ 0x88f1 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb6ce │ │ │ │ + @ instruction: 0xb6e6 │ │ │ │ lsls r0, r6, #1 │ │ │ │ subs.w r0, r8, #7897088 @ 0x788000 │ │ │ │ │ │ │ │ 002a96b8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -38267,15 +38266,15 @@ │ │ │ │ bics.w r3, r5, #4 │ │ │ │ bne.n 2a980e │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r1, r3 │ │ │ │ @@ -38915,47 +38914,47 @@ │ │ │ │ blx 28b63c │ │ │ │ nop │ │ │ │ ... │ │ │ │ sbc.w r0, r2, #7897088 @ 0x788000 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf38a00f1 │ │ │ │ - cbz r6, 2a9e40 │ │ │ │ + cbz r6, 2a9e46 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - rsbs r0, ip, #14614528 @ 0xdf0000 │ │ │ │ @ instruction: 0xf5f4005f │ │ │ │ - add r7, sp, #824 @ 0x338 │ │ │ │ + addw r0, ip, #2143 @ 0x85f │ │ │ │ + add r7, sp, #920 @ 0x398 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - and.w r0, r2, #14614528 @ 0xdf0000 │ │ │ │ - add r7, sp, #512 @ 0x200 │ │ │ │ + ands.w r0, sl, #14614528 @ 0xdf0000 │ │ │ │ + add r7, sp, #608 @ 0x260 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ands.w r0, r2, #14614528 @ 0xdf0000 │ │ │ │ - bic.w r0, lr, #14614528 @ 0xdf0000 │ │ │ │ - add r7, sp, #104 @ 0x68 │ │ │ │ + bic.w r0, sl, #14614528 @ 0xdf0000 │ │ │ │ + orr.w r0, r6, #14614528 @ 0xdf0000 │ │ │ │ + add r7, sp, #200 @ 0xc8 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - bic.w r0, r4, #14614528 @ 0xdf0000 │ │ │ │ - usat r0, #31, r8, asr #1 │ │ │ │ - add r7, sp, #16 │ │ │ │ + bics.w r0, ip, #14614528 @ 0xdf0000 │ │ │ │ + ubfx r0, r0, #1, #32 │ │ │ │ + add r7, sp, #112 @ 0x70 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - orns r0, r2, #14614528 @ 0xdf0000 │ │ │ │ - @ instruction: 0xf332005f │ │ │ │ - add r6, sp, #904 @ 0x388 │ │ │ │ + eor.w r0, sl, #14614528 @ 0xdf0000 │ │ │ │ + sbfx r0, sl, #1, #32 │ │ │ │ + add r6, sp, #1000 @ 0x3e8 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - @ instruction: 0xf316005f │ │ │ │ + ssat r0, #32, lr, asr #1 │ │ │ │ ldr r3, [pc, #16] @ (2a9e68 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #16] @ (2a9e6c ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 28b63c │ │ │ │ - add r6, sp, #472 @ 0x1d8 │ │ │ │ + add r6, sp, #568 @ 0x238 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - subw r0, sl, #95 @ 0x5f │ │ │ │ + movt r0, #8287 @ 0x205f │ │ │ │ │ │ │ │ 002a9e70 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -39066,35 +39065,35 @@ │ │ │ │ strd r2, r3, [sp, #88] @ 0x58 │ │ │ │ strd r2, r3, [sp, #96] @ 0x60 │ │ │ │ strd r2, r3, [sp, #104] @ 0x68 │ │ │ │ strd r2, r3, [sp, #112] @ 0x70 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ vstr d8, [sp] │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ add r0, sp, #200 @ 0xc8 │ │ │ │ vstr d8, [sp] │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ vldr d7, [sp, #8] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ vstr d7, [sp] │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ ldr r5, [sp, #112] @ 0x70 │ │ │ │ ldrd r2, r6, [sp, #96] @ 0x60 │ │ │ │ ldrd r9, r7, [sp, #104] @ 0x68 │ │ │ │ adds r2, r2, r5 │ │ │ │ ldrd r3, r1, [sp, #88] @ 0x58 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ ldr r5, [sp, #80] @ 0x50 │ │ │ │ @@ -40058,23 +40057,22 @@ │ │ │ │ orr.w r2, r2, #1073741824 @ 0x40000000 │ │ │ │ b.n 2aa642 │ │ │ │ nop │ │ │ │ stc 0, cr0, [lr, #964]! @ 0x3c4 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ strd r0, r0, [r6, #964]! @ 0x3c4 │ │ │ │ - add r3, pc, #728 @ (adr r3, 2aadd0 ) │ │ │ │ + add r3, pc, #824 @ (adr r3, 2aae30 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ - b.n 2aaad0 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - add r3, pc, #88 @ (adr r3, 2aab58 ) │ │ │ │ + @ instruction: 0xe802005f │ │ │ │ + add r3, pc, #184 @ (adr r3, 2aabb8 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ - b.n 2aaa54 │ │ │ │ + b.n 2aaa84 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 2aaa90 │ │ │ │ + b.n 2aaac0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ orr.w r6, r2, lr │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov.w lr, #0 │ │ │ │ strd lr, lr, [sp, #16] │ │ │ │ orr.w ip, r2, r8 │ │ │ │ @@ -40166,39 +40164,39 @@ │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #180 @ 0xb4 │ │ │ │ blx 28b63c │ │ │ │ nop │ │ │ │ - add r1, pc, #328 @ (adr r1, 2aad48 ) │ │ │ │ + add r1, pc, #424 @ (adr r1, 2aada8 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ - b.n 2aa984 │ │ │ │ + b.n 2aa9b4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 2aa708 │ │ │ │ + b.n 2aa738 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r1, pc, #160 @ (adr r1, 2aacac ) │ │ │ │ + add r1, pc, #256 @ (adr r1, 2aad0c ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ - b.n 2aa874 │ │ │ │ + b.n 2aa8a4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 2aa780 │ │ │ │ + b.n 2aa7b0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r1, pc, #64 @ (adr r1, 2aac58 ) │ │ │ │ + add r1, pc, #160 @ (adr r1, 2aacb8 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ - b.n 2aa6a4 │ │ │ │ + b.n 2aa6d4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r0, pc, #1000 @ (adr r0, 2ab008 ) │ │ │ │ + add r1, pc, #72 @ (adr r1, 2aac68 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ - b.n 2aa684 │ │ │ │ + b.n 2aa6b4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 2aa6b8 │ │ │ │ + b.n 2aa6e8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r0, pc, #920 @ (adr r0, 2aafc4 ) │ │ │ │ + add r0, pc, #1016 @ (adr r0, 2ab024 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ - b.n 2aa664 │ │ │ │ + b.n 2aa694 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002aac30 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -40325,35 +40323,35 @@ │ │ │ │ strd r4, r5, [sp, #64] @ 0x40 │ │ │ │ strd r4, r5, [sp, #72] @ 0x48 │ │ │ │ strd r4, r5, [sp, #80] @ 0x50 │ │ │ │ strd r4, r5, [sp, #88] @ 0x58 │ │ │ │ strd r4, r5, [sp, #96] @ 0x60 │ │ │ │ strd r4, r5, [sp, #104] @ 0x68 │ │ │ │ strd r4, r5, [sp, #112] @ 0x70 │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ add r0, sp, #200 @ 0xc8 │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ vldr d7, [sp, #16] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ vstr d7, [sp] │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ ldr r0, [sp, #112] @ 0x70 │ │ │ │ ldrd r2, r4, [sp, #96] @ 0x60 │ │ │ │ ldrd r9, r5, [sp, #104] @ 0x68 │ │ │ │ adds r2, r2, r0 │ │ │ │ ldrd r3, r1, [sp, #88] @ 0x58 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ adcs.w ip, r4, r0 │ │ │ │ @@ -41287,41 +41285,41 @@ │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ b.n 2ab374 │ │ │ │ svc 244 @ 0xf4 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #512] @ 0x200 │ │ │ │ + ldr r5, [sp, #608] @ 0x260 │ │ │ │ lsls r0, r6, #1 │ │ │ │ bgt.n 2ab840 │ │ │ │ lsls r1, r6, #3 │ │ │ │ - ldr r5, [sp, #128] @ 0x80 │ │ │ │ + ldr r5, [sp, #224] @ 0xe0 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r4, [sp, #192] @ 0xc0 │ │ │ │ + ldr r4, [sp, #288] @ 0x120 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - b.n 2abc14 │ │ │ │ + b.n 2abc44 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 2ab998 │ │ │ │ + b.n 2ab9c8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r3, [sp, #752] @ 0x2f0 │ │ │ │ + ldr r3, [sp, #848] @ 0x350 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r1, [sp, #352] @ 0x160 │ │ │ │ + ldr r1, [sp, #448] @ 0x1c0 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r0, [sp, #896] @ 0x380 │ │ │ │ + ldr r0, [sp, #992] @ 0x3e0 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - str r7, [sp, #424] @ 0x1a8 │ │ │ │ + str r7, [sp, #520] @ 0x208 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - str r5, [sp, #504] @ 0x1f8 │ │ │ │ + str r5, [sp, #600] @ 0x258 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - str r4, [sp, #592] @ 0x250 │ │ │ │ + str r4, [sp, #688] @ 0x2b0 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - bhi.n 2ab88c │ │ │ │ + bhi.n 2ab8bc │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bhi.n 2ab8c0 │ │ │ │ + bhi.n 2ab8f0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ mvns r6, r6 │ │ │ │ rsb r0, r2, #32 │ │ │ │ mvns r1, r5 │ │ │ │ mov r8, r3 │ │ │ │ lsl.w r0, r6, r0 │ │ │ │ movs r7, #1 │ │ │ │ @@ -41909,51 +41907,51 @@ │ │ │ │ ldr r1, [pc, #80] @ (2abfcc ) │ │ │ │ ldr r0, [pc, #84] @ (2abfd0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ - str r1, [sp, #80] @ 0x50 │ │ │ │ + str r1, [sp, #176] @ 0xb0 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - bpl.n 2abedc │ │ │ │ + bpl.n 2abf0c │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bpl.n 2abf18 │ │ │ │ + bpl.n 2abf48 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrh r2, [r6, #54] @ 0x36 │ │ │ │ + ldrh r2, [r1, #56] @ 0x38 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - bmi.n 2abfc8 │ │ │ │ + bmi.n 2abff8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrh r0, [r7, #46] @ 0x2e │ │ │ │ + ldrh r0, [r2, #48] @ 0x30 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - bcc.n 2abfa8 │ │ │ │ + bcc.n 2abfd8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bcs.n 2abeb4 │ │ │ │ + bcs.n 2abee4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrh r6, [r5, #44] @ 0x2c │ │ │ │ + ldrh r6, [r0, #46] @ 0x2e │ │ │ │ lsls r0, r6, #1 │ │ │ │ - bcs.n 2abf54 │ │ │ │ + bcs.n 2abf84 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrh r6, [r2, #44] @ 0x2c │ │ │ │ + ldrh r6, [r5, #44] @ 0x2c │ │ │ │ lsls r0, r6, #1 │ │ │ │ - bne.n 2abf4c │ │ │ │ + bne.n 2abf7c │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrh r4, [r0, #44] @ 0x2c │ │ │ │ + ldrh r4, [r3, #44] @ 0x2c │ │ │ │ lsls r0, r6, #1 │ │ │ │ - bne.n 2abf30 │ │ │ │ + bne.n 2abf60 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrh r6, [r5, #42] @ 0x2a │ │ │ │ + ldrh r6, [r0, #44] @ 0x2c │ │ │ │ lsls r0, r6, #1 │ │ │ │ - bne.n 2abf0c │ │ │ │ + bne.n 2abf3c │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrh r0, [r3, #42] @ 0x2a │ │ │ │ + ldrh r0, [r6, #42] @ 0x2a │ │ │ │ lsls r0, r6, #1 │ │ │ │ - bne.n 2abeec │ │ │ │ + bne.n 2abf1c │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bne.n 2abf20 │ │ │ │ + bne.n 2abf50 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002abfd4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3904] @ 0xf40 │ │ │ │ @@ -42069,15 +42067,15 @@ │ │ │ │ add r3, r2 │ │ │ │ strb.w r7, [sp, #105] @ 0x69 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #64] @ 0x40 │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ ldrd r3, r2, [sp, #112] @ 0x70 │ │ │ │ ldrd r1, r0, [sp, #120] @ 0x78 │ │ │ │ cmp r2, #0 │ │ │ │ ldr.w ip, [sp, #108] @ 0x6c │ │ │ │ blt.n 2ac16a │ │ │ │ adds r1, r1, r1 │ │ │ │ mov lr, r6 │ │ │ │ @@ -43028,29 +43026,29 @@ │ │ │ │ b.w 2ac224 │ │ │ │ ldmia r4!, {r2, r3, r6} │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldmia r0!, {r1, r2, r3, r5, r6} │ │ │ │ lsls r1, r6, #3 │ │ │ │ - strh r4, [r6, #24] │ │ │ │ + strh r4, [r1, #26] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - stmia r7!, {r3, r5, r6} │ │ │ │ + stmia r7!, {r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strh r6, [r4, #22] │ │ │ │ + strh r6, [r7, #22] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldmia r0!, {r3, r6, r7} │ │ │ │ + ldmia r0!, {r5, r6, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - stmia r7!, {r1, r2, r4} │ │ │ │ + stmia r7!, {r1, r2, r3, r5} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strh r2, [r0, #22] │ │ │ │ + strh r2, [r3, #22] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - stmia r7!, {r2, r4, r6} │ │ │ │ + stmia r7!, {r2, r3, r5, r6} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - stmia r7!, {r4, r5, r6} │ │ │ │ + stmia r7!, {r3, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ cmp.w lr, #127 @ 0x7f │ │ │ │ bgt.w 2acfc4 │ │ │ │ ands.w ip, lr, #63 @ 0x3f │ │ │ │ beq.w 2acf5c │ │ │ │ ldr r6, [sp, #8] │ │ │ │ rsb r5, ip, #32 │ │ │ │ @@ -43473,45 +43471,45 @@ │ │ │ │ ldr r1, [pc, #72] @ (2ad104 ) │ │ │ │ ldr r0, [pc, #72] @ (2ad108 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1384 @ 0x568 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ - ldrb r6, [r2, #18] │ │ │ │ + ldrb r6, [r5, #18] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - stmia r2!, {r2} │ │ │ │ + stmia r2!, {r2, r3, r4} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - stmia r0!, {r1, r2, r6, r7} │ │ │ │ + stmia r0!, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrb r6, [r7, #17] │ │ │ │ + ldrb r6, [r2, #18] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - stmia r0!, {r1, r4, r5, r7} │ │ │ │ + stmia r0!, {r1, r3, r6, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrb r6, [r2, #17] │ │ │ │ + ldrb r6, [r5, #17] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - stmia r1!, {r5, r6} │ │ │ │ + stmia r1!, {r3, r4, r5, r6} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - stmia r0!, {r2, r5, r6, r7} │ │ │ │ + stmia r0!, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrb r6, [r7, #16] │ │ │ │ + ldrb r6, [r2, #17] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - stmia r0!, {r1, r4, r5, r6} │ │ │ │ + stmia r0!, {r1, r3, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrb r2, [r5, #16] │ │ │ │ + ldrb r2, [r0, #17] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - stmia r0!, {r5, r6} │ │ │ │ - lsls r7, r3, #1 │ │ │ │ stmia r0!, {r3, r4, r5, r6} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrb r6, [r2, #16] │ │ │ │ + stmia r0!, {r4, r7} │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + ldrb r6, [r5, #16] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - stmia r0!, {r2, r3, r6} │ │ │ │ + stmia r0!, {r2, r5, r6} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - stmia r1!, {r1, r4, r6, r7} │ │ │ │ + stmia r1!, {r1, r3, r5, r6, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002ad10c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -43648,15 +43646,15 @@ │ │ │ │ add r3, r2 │ │ │ │ strb.w r7, [sp, #105] @ 0x69 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #64] @ 0x40 │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ ldrd r3, r2, [sp, #112] @ 0x70 │ │ │ │ ldrd r1, r0, [sp, #120] @ 0x78 │ │ │ │ cmp r2, #0 │ │ │ │ ldr.w ip, [sp, #108] @ 0x6c │ │ │ │ blt.n 2ad2d6 │ │ │ │ adds r1, r1, r1 │ │ │ │ mov lr, r6 │ │ │ │ @@ -44602,29 +44600,29 @@ │ │ │ │ nop │ │ │ │ revsh r0, r4 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb6fe │ │ │ │ lsls r1, r6, #3 │ │ │ │ - strb r0, [r3, #7] │ │ │ │ + strb r0, [r6, #7] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - @ instruction: 0xb60c │ │ │ │ + @ instruction: 0xb624 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strb r2, [r1, #6] │ │ │ │ + strb r2, [r4, #6] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - @ instruction: 0xb76c │ │ │ │ + @ instruction: 0xb784 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - push {r1, r3, r4, r5, r7, lr} │ │ │ │ + push {r1, r4, r6, r7, lr} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strb r6, [r4, #5] │ │ │ │ + strb r6, [r7, #5] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - push {r3, r4, r5, r6, r7, lr} │ │ │ │ + setpan #0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - @ instruction: 0xb614 │ │ │ │ + @ instruction: 0xb62c │ │ │ │ lsls r7, r3, #1 │ │ │ │ cmp.w lr, #127 @ 0x7f │ │ │ │ bgt.w 2ae12e │ │ │ │ ands.w ip, lr, #63 @ 0x3f │ │ │ │ beq.w 2ae0c6 │ │ │ │ ldr r6, [sp, #8] │ │ │ │ rsb r5, ip, #32 │ │ │ │ @@ -45049,45 +45047,45 @@ │ │ │ │ ldr r1, [pc, #72] @ (2ae26c ) │ │ │ │ ldr r0, [pc, #72] @ (2ae270 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1384 @ 0x568 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ - ldr r6, [r5, #48] @ 0x30 │ │ │ │ + ldr r6, [r0, #52] @ 0x34 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - sub sp, #112 @ 0x70 │ │ │ │ + sub sp, #208 @ 0xd0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r7, sp, #376 @ 0x178 │ │ │ │ + add r7, sp, #472 @ 0x1d8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r6, [r2, #48] @ 0x30 │ │ │ │ + ldr r6, [r5, #48] @ 0x30 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - add r7, sp, #296 @ 0x128 │ │ │ │ + add r7, sp, #392 @ 0x188 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r6, [r5, #44] @ 0x2c │ │ │ │ + ldr r6, [r0, #48] @ 0x30 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - add r7, sp, #992 @ 0x3e0 │ │ │ │ + add sp, #64 @ 0x40 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r7, sp, #496 @ 0x1f0 │ │ │ │ + add r7, sp, #592 @ 0x250 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r6, [r2, #44] @ 0x2c │ │ │ │ + ldr r6, [r5, #44] @ 0x2c │ │ │ │ lsls r0, r6, #1 │ │ │ │ - add r7, sp, #40 @ 0x28 │ │ │ │ + add r7, sp, #136 @ 0x88 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r2, [r0, #44] @ 0x2c │ │ │ │ + ldr r2, [r3, #44] @ 0x2c │ │ │ │ lsls r0, r6, #1 │ │ │ │ - add r6, sp, #992 @ 0x3e0 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ add r7, sp, #64 @ 0x40 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r6, [r5, #40] @ 0x28 │ │ │ │ + add r7, sp, #160 @ 0xa0 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + ldr r6, [r0, #44] @ 0x2c │ │ │ │ lsls r0, r6, #1 │ │ │ │ - add r6, sp, #912 @ 0x390 │ │ │ │ + add r6, sp, #1008 @ 0x3f0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add sp, #424 @ 0x1a8 │ │ │ │ + sub sp, #8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002ae274 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -45210,15 +45208,15 @@ │ │ │ │ add r3, r2 │ │ │ │ strb.w r7, [sp, #97] @ 0x61 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #56] @ 0x38 │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ ldrd r3, r2, [sp, #104] @ 0x68 │ │ │ │ ldrd ip, lr, [sp, #112] @ 0x70 │ │ │ │ cmp r2, #0 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ blt.n 2ae42e │ │ │ │ adds.w ip, ip, ip │ │ │ │ mov r1, r9 │ │ │ │ @@ -46190,29 +46188,29 @@ │ │ │ │ b.n 2aed46 │ │ │ │ add r1, sp, #680 @ 0x2a8 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ add r5, pc, #648 @ (adr r5, 2af1bc ) │ │ │ │ lsls r1, r6, #3 │ │ │ │ - str r4, [r1, #4] │ │ │ │ + str r4, [r4, #4] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - add r4, pc, #512 @ (adr r4, 2af13c ) │ │ │ │ + add r4, pc, #608 @ (adr r4, 2af19c ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r2, [r2, #0] │ │ │ │ + str r2, [r5, #0] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - add r5, pc, #976 @ (adr r5, 2af314 ) │ │ │ │ + add r6, pc, #48 @ (adr r6, 2aef74 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r4, pc, #256 @ (adr r4, 2af048 ) │ │ │ │ + add r4, pc, #352 @ (adr r4, 2af0a8 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrsh r0, [r5, r7] │ │ │ │ + str r0, [r0, #0] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - add r4, pc, #488 @ (adr r4, 2af138 ) │ │ │ │ + add r4, pc, #584 @ (adr r4, 2af198 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r4, pc, #600 @ (adr r4, 2af1ac ) │ │ │ │ + add r4, pc, #696 @ (adr r4, 2af20c ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ mov r5, lr │ │ │ │ movs r2, #1 │ │ │ │ ubfx r1, r2, #0, #12 │ │ │ │ subs.w r1, r1, #1024 @ 0x400 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ @@ -46613,46 +46611,46 @@ │ │ │ │ ldr r0, [pc, #72] @ (2af44c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r6, [r2, r5] │ │ │ │ + ldr r6, [r5, r5] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r6, [sp, #784] @ 0x310 │ │ │ │ + ldr r6, [sp, #880] @ 0x370 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r5, [sp, #536] @ 0x218 │ │ │ │ + ldr r5, [sp, #632] @ 0x278 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r4, [r7, r4] │ │ │ │ + ldr r4, [r2, r5] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r6, [sp, #280] @ 0x118 │ │ │ │ + ldr r6, [sp, #376] @ 0x178 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r5, [sp, #808] @ 0x328 │ │ │ │ + ldr r5, [sp, #904] @ 0x388 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r6, [r4, r4] │ │ │ │ + ldr r6, [r7, r4] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r5, [sp, #360] @ 0x168 │ │ │ │ + ldr r5, [sp, #456] @ 0x1c8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r4, [r7, r3] │ │ │ │ + ldr r4, [r2, r4] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r5, [sp, #192] @ 0xc0 │ │ │ │ + ldr r5, [sp, #288] @ 0x120 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r2, [r5, r3] │ │ │ │ + ldr r2, [r0, r4] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r5, [sp, #128] @ 0x80 │ │ │ │ + ldr r5, [sp, #224] @ 0xe0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r6, [sp, #664] @ 0x298 │ │ │ │ + ldr r6, [sp, #760] @ 0x2f8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r2, [r2, r3] │ │ │ │ + ldr r2, [r5, r3] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r5, [sp, #32] │ │ │ │ - lsls r7, r3, #1 │ │ │ │ ldr r5, [sp, #128] @ 0x80 │ │ │ │ lsls r7, r3, #1 │ │ │ │ + ldr r5, [sp, #224] @ 0xe0 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002af450 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #28 │ │ │ │ @@ -47074,15 +47072,15 @@ │ │ │ │ add sp, #84 @ 0x54 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ - strb r4, [r3, r2] │ │ │ │ + strb r4, [r6, r2] │ │ │ │ lsls r0, r6, #1 │ │ │ │ str r3, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ str r3, [sp, #136] @ 0x88 │ │ │ │ lsls r1, r6, #3 │ │ │ │ @@ -47203,15 +47201,15 @@ │ │ │ │ add r3, r2 │ │ │ │ strb.w r8, [sp, #113] @ 0x71 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ ldrd r2, r3, [sp, #88] @ 0x58 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ ldrd r3, r2, [sp, #120] @ 0x78 │ │ │ │ ldrd r1, r0, [sp, #128] @ 0x80 │ │ │ │ cmp r2, #0 │ │ │ │ ldr.w ip, [sp, #116] @ 0x74 │ │ │ │ blt.n 2afaee │ │ │ │ adds r1, r1, r1 │ │ │ │ mov lr, r5 │ │ │ │ @@ -48172,29 +48170,29 @@ │ │ │ │ nop │ │ │ │ str r2, [sp, #832] @ 0x340 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r2, #54] @ 0x36 │ │ │ │ lsls r1, r6, #3 │ │ │ │ - ldr r5, [pc, #432] @ (2b079c ) │ │ │ │ + ldr r5, [pc, #528] @ (2b07fc ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ - str r1, [sp, #640] @ 0x280 │ │ │ │ + str r1, [sp, #736] @ 0x2e0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r1, [pc, #384] @ (2b0774 ) │ │ │ │ + ldr r1, [pc, #480] @ (2b07d4 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrh r2, [r0, #58] @ 0x3a │ │ │ │ + ldrh r2, [r3, #58] @ 0x3a │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrh r0, [r2, #44] @ 0x2c │ │ │ │ + ldrh r0, [r5, #44] @ 0x2c │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r1, [pc, #240] @ (2b06f0 ) │ │ │ │ + ldr r1, [pc, #336] @ (2b0750 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrh r6, [r1, #46] @ 0x2e │ │ │ │ + ldrh r6, [r4, #46] @ 0x2e │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrh r2, [r5, #46] @ 0x2e │ │ │ │ + ldrh r2, [r0, #48] @ 0x30 │ │ │ │ lsls r7, r3, #1 │ │ │ │ orrs r7, r1 │ │ │ │ bne.w 2afd3a │ │ │ │ b.n 2b03ec │ │ │ │ mov r3, ip │ │ │ │ movs r1, #1 │ │ │ │ bic.w r0, r3, #4261412864 @ 0xfe000000 │ │ │ │ @@ -48581,46 +48579,46 @@ │ │ │ │ ldr r0, [pc, #72] @ (2b0a9c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - orrs r4, r0 │ │ │ │ + orrs r4, r3 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrh r2, [r6, #2] │ │ │ │ + ldrh r2, [r1, #4] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strh r4, [r6, #56] @ 0x38 │ │ │ │ + strh r4, [r1, #58] @ 0x3a │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cmn r2, r5 │ │ │ │ + orrs r2, r0 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strh r4, [r6, #62] @ 0x3e │ │ │ │ + ldrh r4, [r1, #0] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strh r0, [r7, #58] @ 0x3a │ │ │ │ + strh r0, [r2, #60] @ 0x3c │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cmn r4, r2 │ │ │ │ + cmn r4, r5 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strh r0, [r1, #56] @ 0x38 │ │ │ │ + strh r0, [r4, #56] @ 0x38 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cmp r6, r5 │ │ │ │ + cmn r6, r0 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strh r4, [r4, #54] @ 0x36 │ │ │ │ + strh r4, [r7, #54] @ 0x36 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrh r2, [r5, #2] │ │ │ │ + ldrh r2, [r0, #4] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cmp r6, r2 │ │ │ │ + cmp r6, r5 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strh r2, [r1, #54] @ 0x36 │ │ │ │ + strh r2, [r4, #54] @ 0x36 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cmp r2, r0 │ │ │ │ + cmp r2, r3 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strh r0, [r7, #52] @ 0x34 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ strh r0, [r2, #54] @ 0x36 │ │ │ │ lsls r7, r3, #1 │ │ │ │ + strh r0, [r5, #54] @ 0x36 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002b0aa0 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -48801,35 +48799,35 @@ │ │ │ │ strd r2, r3, [sp, #144] @ 0x90 │ │ │ │ strd r2, r3, [sp, #152] @ 0x98 │ │ │ │ strd r2, r3, [sp, #160] @ 0xa0 │ │ │ │ strd r2, r3, [sp, #168] @ 0xa8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #160 @ 0xa0 │ │ │ │ add r0, sp, #168 @ 0xa8 │ │ │ │ vstr d8, [sp] │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, sp, #136 @ 0x88 │ │ │ │ add r0, sp, #280 @ 0x118 │ │ │ │ vstr d8, [sp] │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ vldr d7, [sp, #16] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #120 @ 0x78 │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ vstr d7, [sp] │ │ │ │ mov.w r9, #0 │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ ldr r5, [sp, #168] @ 0xa8 │ │ │ │ ldrd r2, r1, [sp, #152] @ 0x98 │ │ │ │ mov ip, sl │ │ │ │ ldrd r7, r6, [sp, #160] @ 0xa0 │ │ │ │ adds r2, r2, r5 │ │ │ │ ldrd r0, r3, [sp, #144] @ 0x90 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -51224,29 +51222,29 @@ │ │ │ │ mov sl, r8 │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, fp │ │ │ │ b.n 2b220e │ │ │ │ nop │ │ │ │ - adds r1, #184 @ 0xb8 │ │ │ │ + adds r1, #208 @ 0xd0 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strb r4, [r5, #23] │ │ │ │ + strb r4, [r0, #24] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - adds r1, #130 @ 0x82 │ │ │ │ + adds r1, #154 @ 0x9a │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strb r4, [r4, #29] │ │ │ │ + strb r4, [r7, #29] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strb r0, [r6, #22] │ │ │ │ + strb r0, [r1, #23] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - adds r1, #56 @ 0x38 │ │ │ │ + adds r1, #80 @ 0x50 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strb r2, [r1, #23] │ │ │ │ + strb r2, [r4, #23] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strb r6, [r4, #23] │ │ │ │ + strb r6, [r7, #23] │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ orrs r2, r3 │ │ │ │ ldrd r3, r1, [sp, #40] @ 0x28 │ │ │ │ orrs r3, r1 │ │ │ │ orrs r3, r2 │ │ │ │ @@ -51396,45 +51394,45 @@ │ │ │ │ ldr r1, [pc, #72] @ (2b2950 ) │ │ │ │ ldr r0, [pc, #72] @ (2b2954 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1500 @ 0x5dc │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ - movs r4, #64 @ 0x40 │ │ │ │ + movs r4, #88 @ 0x58 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r4, [r6, #4] │ │ │ │ + ldr r4, [r1, #8] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - movs r4, #40 @ 0x28 │ │ │ │ + movs r4, #64 @ 0x40 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r2, [r6, #16] │ │ │ │ + ldr r2, [r1, #20] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r6, [r6, #8] │ │ │ │ + ldr r6, [r1, #12] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - movs r4, #14 │ │ │ │ + movs r4, #38 @ 0x26 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r4, [r7, #20] │ │ │ │ + ldr r4, [r2, #24] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r6, [r7, #0] │ │ │ │ + ldr r6, [r2, #4] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - movs r3, #244 @ 0xf4 │ │ │ │ + movs r4, #12 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ - lsls r7, r3, #1 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - movs r3, #222 @ 0xde │ │ │ │ + ldr r2, [r3, #4] │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + movs r3, #246 @ 0xf6 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - movs r3, #202 @ 0xca │ │ │ │ + movs r3, #226 @ 0xe2 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r0, [r0, #0] │ │ │ │ + ldr r0, [r3, #0] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r6, [r0, #24] │ │ │ │ + ldr r6, [r3, #24] │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002b2958 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -51514,15 +51512,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ str r4, [r1, #44] @ 0x2c │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #92 @ 0x5c │ │ │ │ + movs r3, #116 @ 0x74 │ │ │ │ lsls r0, r6, #1 │ │ │ │ str r6, [r5, #32] │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b2a48 : │ │ │ │ mov r3, r0 │ │ │ │ ldrh r0, [r2, #0] │ │ │ │ @@ -51806,15 +51804,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrsh r0, [r2, r6] │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #22 │ │ │ │ + movs r0, #46 @ 0x2e │ │ │ │ lsls r0, r6, #1 │ │ │ │ ldrsh r0, [r0, r4] │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b2d70 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -51897,15 +51895,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ movcs.w r9, r0, lsl #31 │ │ │ │ orrcs.w r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ it cc │ │ │ │ movcc.w r9, #0 │ │ │ │ - bl 8a8398 │ │ │ │ + bl 8a83a0 │ │ │ │ mov r6, r0 │ │ │ │ mov ip, r2 │ │ │ │ mov r0, r9 │ │ │ │ umull lr, r3, r5, r6 │ │ │ │ cmp r9, lr │ │ │ │ mla r3, r5, r1, r3 │ │ │ │ sbcs.w r1, r2, r3 │ │ │ │ @@ -51926,15 +51924,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2b3054 │ │ │ │ subs r6, #1 │ │ │ │ subs.w r0, r0, lr │ │ │ │ mov r2, r7 │ │ │ │ sbc.w r1, ip, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 8a8398 │ │ │ │ + bl 8a83a0 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov sl, r1 │ │ │ │ mov r9, r2 │ │ │ │ umull ip, lr, r5, r3 │ │ │ │ cmp r0, ip │ │ │ │ mla lr, r5, r1, lr │ │ │ │ @@ -52664,49 +52662,49 @@ │ │ │ │ nop │ │ │ │ ldrsh r4, [r5, r2] │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r4, r1] │ │ │ │ lsls r1, r6, #3 │ │ │ │ - subs r6, r0, r2 │ │ │ │ + subs r6, r3, r2 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrsh r4, [r7, r6] │ │ │ │ + ldrsh r4, [r2, r7] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrsh r4, [r6, r2] │ │ │ │ + ldrsh r4, [r1, r3] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - subs r6, r4, r0 │ │ │ │ + subs r6, r7, r0 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrsh r4, [r3, r1] │ │ │ │ - lsls r7, r3, #1 │ │ │ │ ldrsh r4, [r6, r1] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - asrs r0, r4, #29 │ │ │ │ + ldrsh r4, [r1, r2] │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + asrs r0, r7, #29 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrh r2, [r6, r7] │ │ │ │ + ldrb r2, [r1, r0] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrb r6, [r1, r0] │ │ │ │ + ldrb r6, [r4, r0] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - asrs r4, r0, #28 │ │ │ │ + asrs r4, r3, #28 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrh r0, [r7, r4] │ │ │ │ + ldrh r0, [r2, r5] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - asrs r4, r2, #27 │ │ │ │ + asrs r4, r5, #27 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrh r6, [r3, r7] │ │ │ │ + ldrh r6, [r6, r7] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrh r2, [r4, r5] │ │ │ │ + ldrh r2, [r7, r5] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - asrs r4, r6, #26 │ │ │ │ + asrs r4, r1, #27 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrh r0, [r5, r3] │ │ │ │ + ldrh r0, [r0, r4] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - asrs r2, r4, #26 │ │ │ │ + asrs r2, r7, #26 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrh r6, [r2, r3] │ │ │ │ + ldrh r6, [r5, r3] │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002b3694 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -52842,25 +52840,25 @@ │ │ │ │ it cs │ │ │ │ movcs.w r4, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 2b381e │ │ │ │ mov r2, sl │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ - bl 8a8398 │ │ │ │ + bl 8a83a0 │ │ │ │ mov r4, r0 │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ mov r2, fp │ │ │ │ mov r3, sl │ │ │ │ strd r5, r4, [sp] │ │ │ │ movs r7, #0 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ ldrd r2, r0, [sp, #104] @ 0x68 │ │ │ │ ldrd r1, r6, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ subs r2, r3, r2 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ sbcs.w r0, r3, r0 │ │ │ │ it cc │ │ │ │ @@ -52888,36 +52886,36 @@ │ │ │ │ sbcs.w r3, r1, sl │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 2b389a │ │ │ │ mov r2, sl │ │ │ │ movs r3, #0 │ │ │ │ - bl 8a8398 │ │ │ │ + bl 8a83a0 │ │ │ │ orr.w r3, r1, r4 │ │ │ │ strd r0, r3, [sp, #20] │ │ │ │ vldr d8, [pc, #764] @ 2b3ba0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr r5, [sp, #24] │ │ │ │ ldrd r2, r3, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #4] │ │ │ │ vstr d8, [sp, #88] @ 0x58 │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, sl │ │ │ │ strd r4, r5, [sp] │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ ldrd r5, r4, [sp, #100] @ 0x64 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r3, r0, [sp, #88] @ 0x58 │ │ │ │ adds r2, r2, r4 │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ @@ -52991,21 +52989,21 @@ │ │ │ │ it cs │ │ │ │ movcs.w r8, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 2b39e0 │ │ │ │ mov r2, sl │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 8a8398 │ │ │ │ + bl 8a83a0 │ │ │ │ mov r8, r0 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, sl │ │ │ │ strd r9, r8, [sp] │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r2, r0, [sp, #104] @ 0x68 │ │ │ │ ldrd r1, r3, [sp, #96] @ 0x60 │ │ │ │ subs r2, r6, r2 │ │ │ │ sbcs.w r0, r7, r0 │ │ │ │ it cc │ │ │ │ movcc.w lr, #1 │ │ │ │ @@ -53035,31 +53033,31 @@ │ │ │ │ sbcs.w r3, r1, sl │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 2b3a66 │ │ │ │ mov r2, sl │ │ │ │ movs r3, #0 │ │ │ │ - bl 8a8398 │ │ │ │ + bl 8a83a0 │ │ │ │ orr.w r9, r1, r8 │ │ │ │ mov r8, r0 │ │ │ │ ldrd r2, r3, [sp, #12] │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ strd r8, r9, [sp] │ │ │ │ vstr d8, [sp, #88] @ 0x58 │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, sl │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldmia r0, {r0, r1, r3} │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ @@ -54251,49 +54249,49 @@ │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldr r7, [pc, #288] @ (2b4868 ) │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r4, #16 │ │ │ │ + lsrs r0, r7, #16 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - str r6, [r2, r5] │ │ │ │ + str r6, [r5, r5] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r6, [r1, r1] │ │ │ │ + str r6, [r4, r1] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsls r6, r2, #30 │ │ │ │ + lsls r6, r5, #30 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r4, [pc, #160] @ (2b4800 ) │ │ │ │ + ldr r4, [pc, #256] @ (2b4860 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r4, [pc, #272] @ (2b4874 ) │ │ │ │ + ldr r4, [pc, #368] @ (2b48d4 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsls r2, r2, #24 │ │ │ │ + lsls r2, r5, #24 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r3, [pc, #112] @ (2b47dc ) │ │ │ │ + ldr r3, [pc, #208] @ (2b483c ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r2, [pc, #640] @ (2b49f0 ) │ │ │ │ + ldr r2, [pc, #736] @ (2b4a50 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsls r2, r7, #23 │ │ │ │ + lsls r2, r2, #24 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r2, [pc, #184] @ (2b4830 ) │ │ │ │ + ldr r2, [pc, #280] @ (2b4890 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsls r0, r1, #23 │ │ │ │ + lsls r0, r4, #23 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r1, [pc, #1008] @ (2b4b70 ) │ │ │ │ + ldr r2, [pc, #80] @ (2b47d0 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsls r4, r6, #22 │ │ │ │ + lsls r4, r1, #23 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r1, [pc, #928] @ (2b4b28 ) │ │ │ │ + ldr r2, [pc, #0] @ (2b4788 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsls r6, r3, #22 │ │ │ │ + lsls r6, r6, #22 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r1, [pc, #848] @ (2b4ae0 ) │ │ │ │ + ldr r1, [pc, #944] @ (2b4b40 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r1, [pc, #944] @ (2b4b44 ) │ │ │ │ + ldr r2, [pc, #16] @ (2b47a4 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002b4794 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -54428,24 +54426,24 @@ │ │ │ │ it cs │ │ │ │ movcs.w r4, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 2b492e │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, sl │ │ │ │ - bl 8a8398 │ │ │ │ + bl 8a83a0 │ │ │ │ mov r4, r0 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ strd r5, r4, [sp] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ ldrd r2, r0, [sp, #96] @ 0x60 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r1, r7, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ subs r2, r3, r2 │ │ │ │ sbcs.w r0, r8, r0 │ │ │ │ it cc │ │ │ │ @@ -54474,15 +54472,15 @@ │ │ │ │ sbcs.w r3, r1, r6 │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 2b49b2 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 8a8398 │ │ │ │ + bl 8a83a0 │ │ │ │ orr.w r3, r1, r4 │ │ │ │ strd r0, r3, [sp, #24] │ │ │ │ vldr d7, [pc, #780] @ 2b4cc8 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ movs r7, #0 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ @@ -54490,22 +54488,22 @@ │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r5, [sp, #4] │ │ │ │ vstr d7, [sp, #80] @ 0x50 │ │ │ │ vstr d7, [sp, #88] @ 0x58 │ │ │ │ vstr d7, [sp, #96] @ 0x60 │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ strd r4, r5, [sp] │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ ldrd r5, r4, [sp, #92] @ 0x5c │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r1, [sp, #100] @ 0x64 │ │ │ │ mov.w lr, #0 │ │ │ │ adds r0, r0, r4 │ │ │ │ @@ -54581,21 +54579,21 @@ │ │ │ │ it cs │ │ │ │ movcs.w r8, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 2b4af4 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 8a8398 │ │ │ │ + bl 8a83a0 │ │ │ │ mov r8, r0 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ strd r9, r8, [sp] │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r2, r0, [sp, #96] @ 0x60 │ │ │ │ ldrd r1, r3, [sp, #88] @ 0x58 │ │ │ │ subs r2, r7, r2 │ │ │ │ sbcs.w r0, sl, r0 │ │ │ │ it cc │ │ │ │ movcc.w lr, #1 │ │ │ │ @@ -54626,33 +54624,33 @@ │ │ │ │ sbcs.w r3, r1, r6 │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 2b4b80 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 8a8398 │ │ │ │ + bl 8a83a0 │ │ │ │ vldr d7, [pc, #328] @ 2b4cc8 │ │ │ │ orr.w r9, r1, r8 │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ strd r8, r9, [sp] │ │ │ │ vstr d7, [sp, #80] @ 0x50 │ │ │ │ vstr d7, [sp, #88] @ 0x58 │ │ │ │ vstr d7, [sp, #96] @ 0x60 │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, r6 │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldmia r0, {r0, r1, r3} │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ @@ -54840,18 +54838,18 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 2a3b08 │ │ │ │ mov r1, r0 │ │ │ │ b.n 2b4c8e │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - vrev64.32 q0, │ │ │ │ - add lr, sp │ │ │ │ + vmla.i16 q8, q0, d7[3] │ │ │ │ + cmp r6, r0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - mvns r6, r4 │ │ │ │ + mvns r6, r7 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002b4dac : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -54931,15 +54929,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r6, #120 @ 0x78 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.u8 q0, q4, │ │ │ │ + vhadd.u32 q0, q0, │ │ │ │ subs r5, #218 @ 0xda │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b4e9c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -55023,15 +55021,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r5, #132 @ 0x84 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cdp2 0, 0, cr0, cr10, cr15, {3} │ │ │ │ + cdp2 0, 2, cr0, cr2, cr15, {3} │ │ │ │ subs r4, #220 @ 0xdc │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b4f94 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -55116,15 +55114,15 @@ │ │ │ │ bx lr │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r4, #132 @ 0x84 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stc2 0, cr0, [r2, #-444] @ 0xfffffe44 │ │ │ │ + ldc2 0, cr0, [sl, #-444] @ 0xfffffe44 │ │ │ │ subs r3, #232 @ 0xe8 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b5090 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ @@ -55463,19 +55461,19 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ b.n 2b5378 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ subs r1, #14 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb.w r0, [r2, #111] @ 0x6f │ │ │ │ - ldr??.w r0, [r6, pc, lsl #2] │ │ │ │ + vld1.8 {d0[3]}, [sl] │ │ │ │ + vld4.16 {d16-d19}, [lr :128] │ │ │ │ subs r0, #142 @ 0x8e │ │ │ │ lsls r1, r6, #3 │ │ │ │ - vst4.16 {d0-d3}, [r2 :128] │ │ │ │ + ldrsb.w r0, [sl, pc, lsl #2] │ │ │ │ │ │ │ │ 002b5408 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r3, r0 │ │ │ │ @@ -55560,19 +55558,19 @@ │ │ │ │ b.n 2b5468 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r0, #30 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strh.w r0, [r2, #111] @ 0x6f │ │ │ │ - str??.w r0, [r6, pc, lsl #2] │ │ │ │ + ldrh.w r0, [sl, #111] @ 0x6f │ │ │ │ + ldr??.w r0, [lr, pc, lsl #2] │ │ │ │ adds r7, #150 @ 0x96 │ │ │ │ lsls r1, r6, #3 │ │ │ │ - strb.w r0, [ip, pc, lsl #2] │ │ │ │ + strh.w r0, [r4, pc, lsl #2] │ │ │ │ │ │ │ │ 002b5500 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -55658,16 +55656,16 @@ │ │ │ │ b.n 2b5564 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r7, #36 @ 0x24 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7ae006f │ │ │ │ - @ instruction: 0xf76c006f │ │ │ │ + @ instruction: 0xf7c6006f │ │ │ │ + @ instruction: 0xf784006f │ │ │ │ adds r6, #160 @ 0xa0 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b55fc : │ │ │ │ lsrs r2, r0, #23 │ │ │ │ adds r2, #1 │ │ │ │ tst.w r2, #254 @ 0xfe │ │ │ │ @@ -55780,16 +55778,16 @@ │ │ │ │ ldrb.w r4, [sp, #1] │ │ │ │ b.n 2b56a6 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ adds r5, #224 @ 0xe0 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf668006f │ │ │ │ - @ instruction: 0xf62a006f │ │ │ │ + @ instruction: 0xf680006f │ │ │ │ + movw r0, #10351 @ 0x286f │ │ │ │ adds r5, #98 @ 0x62 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b573c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -55864,18 +55862,18 @@ │ │ │ │ ldrb.w r4, [sp, #9] │ │ │ │ ldrb.w r3, [sp, #8] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 2b5798 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ adds r4, #234 @ 0xea │ │ │ │ lsls r1, r6, #3 │ │ │ │ - sbcs.w r0, r8, #15663104 @ 0xef0000 │ │ │ │ + @ instruction: 0xf590006f │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf532006f │ │ │ │ + adc.w r0, sl, #15663104 @ 0xef0000 │ │ │ │ adds r4, #112 @ 0x70 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b581c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -55949,16 +55947,16 @@ │ │ │ │ ldrd r0, r1, [sp] │ │ │ │ b.n 2b587c │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ adds r4, #8 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - orns r0, r4, #15663104 @ 0xef0000 │ │ │ │ - orrs.w r0, r4, #15663104 @ 0xef0000 │ │ │ │ + eor.w r0, ip, #15663104 @ 0xef0000 │ │ │ │ + orn r0, ip, #15663104 @ 0xef0000 │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b58fc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -56035,16 +56033,16 @@ │ │ │ │ b.n 2b595c │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf394006f │ │ │ │ - @ instruction: 0xf374006f │ │ │ │ + @ instruction: 0xf3ac006f │ │ │ │ + @ instruction: 0xf38c006f │ │ │ │ adds r2, #164 @ 0xa4 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b59e4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -56120,16 +56118,16 @@ │ │ │ │ b.n 2b5a44 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r2, #64 @ 0x40 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subw r0, sl, #111 @ 0x6f │ │ │ │ - @ instruction: 0xf28c006f │ │ │ │ + movt r0, #8303 @ 0x206f │ │ │ │ + subw r0, r4, #111 @ 0x6f │ │ │ │ adds r1, #196 @ 0xc4 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b5ac8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -56206,18 +56204,18 @@ │ │ │ │ ldrb.w r3, [sp, #8] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 2b5b24 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r1, #94 @ 0x5e │ │ │ │ lsls r1, r6, #3 │ │ │ │ - @ instruction: 0xf1ec006f │ │ │ │ + addw r0, r4, #111 @ 0x6f │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - sub.w r0, r6, #111 @ 0x6f │ │ │ │ + subs.w r0, lr, #111 @ 0x6f │ │ │ │ adds r0, #230 @ 0xe6 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b5bac : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -56317,16 +56315,16 @@ │ │ │ │ strh r3, [r1, #0] │ │ │ │ b.n 2b5c9c │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ adds r0, #120 @ 0x78 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf0f6006f │ │ │ │ - eor.w r0, r2, #111 @ 0x6f │ │ │ │ + add.w r0, lr, #111 @ 0x6f │ │ │ │ + eors.w r0, sl, #111 @ 0x6f │ │ │ │ cmp r7, #198 @ 0xc6 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b5cd0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -56429,16 +56427,16 @@ │ │ │ │ b.n 2b5dc6 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r7, #84 @ 0x54 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - vmla.i16 d16, d2, d7[3] │ │ │ │ - vhadd.s16 q8, q7, │ │ │ │ + vmla.i32 d16, d10, d15[1] │ │ │ │ + vhadd.s q8, q3, │ │ │ │ cmp r6, #154 @ 0x9a │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b5dfc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -56517,15 +56515,15 @@ │ │ │ │ b.n 2b5e7a │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r6, #42 @ 0x2a │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cdp 0, 10, cr0, cr8, cr15, {3} │ │ │ │ + cdp 0, 12, cr0, cr0, cr15, {3} │ │ │ │ cmp r5, #168 @ 0xa8 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b5edc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -56606,15 +56604,15 @@ │ │ │ │ b.n 2b5f6a │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r5, #70 @ 0x46 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stcl 0, cr0, [r8, #444] @ 0x1bc │ │ │ │ + stcl 0, cr0, [r0, #444]! @ 0x1bc │ │ │ │ cmp r4, #184 @ 0xb8 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b5fcc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -56735,21 +56733,21 @@ │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ cmp r4, #88 @ 0x58 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - mcrr 0, 6, r0, r4, cr15 │ │ │ │ + mrrc 0, 6, r0, ip, cr15 │ │ │ │ cmp r3, #142 @ 0x8e │ │ │ │ lsls r1, r6, #3 │ │ │ │ - rsb r0, ip, pc, asr #1 │ │ │ │ - adds r0, #94 @ 0x5e │ │ │ │ + @ instruction: 0xebe4006f │ │ │ │ + adds r0, #118 @ 0x76 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - adds r0, #122 @ 0x7a │ │ │ │ + adds r0, #146 @ 0x92 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002b6130 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -56871,21 +56869,21 @@ │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ cmp r2, #244 @ 0xf4 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xeae0006f │ │ │ │ + @ instruction: 0xeaf8006f │ │ │ │ cmp r2, #32 │ │ │ │ lsls r1, r6, #3 │ │ │ │ - orn r0, r4, pc, asr #1 │ │ │ │ - cmp r6, #246 @ 0xf6 │ │ │ │ + orns r0, ip, pc, asr #1 │ │ │ │ + cmp r7, #14 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cmp r7, #18 │ │ │ │ + cmp r7, #42 @ 0x2a │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002b6298 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -56979,18 +56977,18 @@ │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ cmp r1, #122 @ 0x7a │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #62 @ 0x3e │ │ │ │ lsls r1, r6, #3 │ │ │ │ - ldrd r0, r0, [r8, #-444] @ 0x1bc │ │ │ │ - cmp r5, #234 @ 0xea │ │ │ │ + ldrd r0, r0, [r0, #-444]! @ 0x1bc │ │ │ │ + cmp r6, #2 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cmp r6, #6 │ │ │ │ + cmp r6, #30 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002b63a0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -57068,15 +57066,15 @@ │ │ │ │ b.n 2b641e │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r0, #134 @ 0x86 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmdb r4, {r0, r1, r2, r3, r5, r6} │ │ │ │ + ldmdb ip, {r0, r1, r2, r3, r5, r6} │ │ │ │ cmp r0, #4 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b6480 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -57157,15 +57155,15 @@ │ │ │ │ b.n 2b650e │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r7, #162 @ 0xa2 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe824006f │ │ │ │ + @ instruction: 0xe83c006f │ │ │ │ movs r7, #20 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b6570 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -57239,15 +57237,15 @@ │ │ │ │ b.n 2b65dc │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r6, #182 @ 0xb6 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2b648c │ │ │ │ + b.n 2b64bc │ │ │ │ lsls r7, r5, #1 │ │ │ │ movs r6, #70 @ 0x46 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b6640 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -57341,23 +57339,23 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1608 @ 0x648 │ │ │ │ blx 28b63c │ │ │ │ movs r5, #230 @ 0xe6 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2b63f0 │ │ │ │ + b.n 2b6420 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - b.n 2b6380 │ │ │ │ + b.n 2b63b0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ movs r5, #106 @ 0x6a │ │ │ │ lsls r1, r6, #3 │ │ │ │ - b.n 2b62ac │ │ │ │ + b.n 2b62dc │ │ │ │ lsls r7, r5, #1 │ │ │ │ - cmp r1, #230 @ 0xe6 │ │ │ │ + cmp r1, #254 @ 0xfe │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002b674c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -57449,23 +57447,23 @@ │ │ │ │ add.w r3, r3, #1608 @ 0x648 │ │ │ │ blx 28b63c │ │ │ │ nop │ │ │ │ movs r4, #218 @ 0xda │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2b62e4 │ │ │ │ + b.n 2b6314 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - b.n 2b6274 │ │ │ │ + b.n 2b62a4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ movs r4, #94 @ 0x5e │ │ │ │ lsls r1, r6, #3 │ │ │ │ - b.n 2b61a4 │ │ │ │ + b.n 2b61d4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - cmp r0, #220 @ 0xdc │ │ │ │ + cmp r0, #244 @ 0xf4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002b6858 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -57558,25 +57556,25 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1608 @ 0x648 │ │ │ │ blx 28b63c │ │ │ │ movs r3, #206 @ 0xce │ │ │ │ lsls r1, r6, #3 │ │ │ │ - b.n 2b6210 │ │ │ │ + b.n 2b6240 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2b6164 │ │ │ │ + b.n 2b6194 │ │ │ │ lsls r7, r5, #1 │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ lsls r1, r6, #3 │ │ │ │ - b.n 2b708c │ │ │ │ + b.n 2b70bc │ │ │ │ lsls r7, r5, #1 │ │ │ │ - movs r7, #198 @ 0xc6 │ │ │ │ + movs r7, #222 @ 0xde │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002b696c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -57668,23 +57666,23 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1608 @ 0x648 │ │ │ │ blx 28b63c │ │ │ │ movs r2, #186 @ 0xba │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2b70c4 │ │ │ │ + b.n 2b70f4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - b.n 2b7054 │ │ │ │ + b.n 2b7084 │ │ │ │ lsls r7, r5, #1 │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ lsls r1, r6, #3 │ │ │ │ - b.n 2b6f80 │ │ │ │ + b.n 2b6fb0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - movs r6, #186 @ 0xba │ │ │ │ + movs r6, #210 @ 0xd2 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002b6a78 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -57773,21 +57771,21 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1632 @ 0x660 │ │ │ │ blx 28b63c │ │ │ │ movs r1, #174 @ 0xae │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2b6fac │ │ │ │ + b.n 2b6fdc │ │ │ │ lsls r7, r5, #1 │ │ │ │ movs r1, #54 @ 0x36 │ │ │ │ lsls r1, r6, #3 │ │ │ │ - b.n 2b6e78 │ │ │ │ + b.n 2b6ea8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - movs r5, #182 @ 0xb6 │ │ │ │ + movs r5, #206 @ 0xce │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002b6b78 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -57881,19 +57879,19 @@ │ │ │ │ nop │ │ │ │ movs r0, #154 @ 0x9a │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #76 @ 0x4c │ │ │ │ lsls r1, r6, #3 │ │ │ │ - b.n 2b6de0 │ │ │ │ + b.n 2b6e10 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - b.n 2b6d78 │ │ │ │ + b.n 2b6da8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - movs r4, #180 @ 0xb4 │ │ │ │ + movs r4, #204 @ 0xcc │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002b6c7c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -57960,15 +57958,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xff80ffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ subs r2, r5, #6 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2b6d84 │ │ │ │ + b.n 2b6db4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ subs r0, r1, #5 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b6d40 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58036,15 +58034,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vqrdmlah.s , , d22[0] │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - svc 96 @ 0x60 │ │ │ │ + svc 120 @ 0x78 │ │ │ │ lsls r7, r5, #1 │ │ │ │ subs r4, r0, #2 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b6e00 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58112,15 +58110,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ subs r6, r4, #0 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - udf #160 @ 0xa0 │ │ │ │ + udf #184 @ 0xb8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adds r4, r0, #7 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b6ec0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58187,15 +58185,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ adds r6, r4, #5 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 2b6f3c │ │ │ │ + ble.n 2b6f6c │ │ │ │ lsls r7, r5, #1 │ │ │ │ adds r4, r0, #4 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b6f80 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58263,15 +58261,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vmull.u , d31, d22 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 2b707c │ │ │ │ + ble.n 2b70ac │ │ │ │ lsls r7, r5, #1 │ │ │ │ adds r4, r0, #1 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b7040 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58339,15 +58337,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ subs r6, r4, r7 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 2b71bc │ │ │ │ + bgt.n 2b71ec │ │ │ │ lsls r7, r5, #1 │ │ │ │ subs r4, r0, r6 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b7100 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58414,15 +58412,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ subs r6, r4, r4 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 2b70fc │ │ │ │ + blt.n 2b712c │ │ │ │ lsls r7, r5, #1 │ │ │ │ subs r4, r0, r3 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b71c0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58488,15 +58486,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vtbl.8 d21, {d15-d16}, d0 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 2b7260 │ │ │ │ + blt.n 2b7290 │ │ │ │ lsls r7, r5, #1 │ │ │ │ subs r4, r2, r1 │ │ │ │ lsls r1, r6, #3 │ │ │ │ subs r4, r0, r0 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b7280 : │ │ │ │ @@ -58564,15 +58562,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 2b73a0 │ │ │ │ + bge.n 2b73d0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adds r4, r2, r6 │ │ │ │ lsls r1, r6, #3 │ │ │ │ adds r4, r0, r5 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b7340 : │ │ │ │ @@ -58637,15 +58635,15 @@ │ │ │ │ @ instruction: 0xffff7fff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 2b74d8 │ │ │ │ + bls.n 2b7308 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adds r4, r2, r3 │ │ │ │ lsls r1, r6, #3 │ │ │ │ adds r4, r0, r2 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b73f8 : │ │ │ │ @@ -58715,15 +58713,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xff80ffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ adds r6, r5, r0 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 2b7404 │ │ │ │ + bhi.n 2b7434 │ │ │ │ lsls r7, r5, #1 │ │ │ │ asrs r4, r1, #31 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b74b8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58791,15 +58789,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffff176e │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 2b7544 │ │ │ │ + bhi.n 2b7574 │ │ │ │ lsls r7, r5, #1 │ │ │ │ asrs r4, r1, #28 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b7578 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58867,15 +58865,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ asrs r6, r5, #26 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 2b7684 │ │ │ │ + bvc.n 2b76b4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ asrs r4, r1, #25 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b7638 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58942,15 +58940,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ asrs r6, r5, #23 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 2b77c4 │ │ │ │ + bvs.n 2b75f4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ asrs r4, r1, #22 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b76f8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59013,15 +59011,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r6, r5, #20 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 2b76fc │ │ │ │ + bpl.n 2b772c │ │ │ │ lsls r7, r5, #1 │ │ │ │ asrs r2, r1, #19 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b77ac : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59084,15 +59082,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ asrs r2, r7, #17 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 2b784c │ │ │ │ + bpl.n 2b787c │ │ │ │ lsls r7, r5, #1 │ │ │ │ asrs r0, r2, #16 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b7864 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59154,15 +59152,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r2, r0, #15 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 2b7990 │ │ │ │ + bmi.n 2b79c0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ asrs r4, r3, #13 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b7918 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59222,15 +59220,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ asrs r6, r1, #12 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 2b78d8 │ │ │ │ + bcc.n 2b7908 │ │ │ │ lsls r7, r5, #1 │ │ │ │ asrs r0, r5, #10 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b79c8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59293,15 +59291,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ asrs r6, r3, #9 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 2b7a30 │ │ │ │ + bcs.n 2b7a60 │ │ │ │ lsls r7, r5, #1 │ │ │ │ asrs r4, r6, #7 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b7a80 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59363,15 +59361,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r6, r4, #6 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 2b7b74 │ │ │ │ + bcs.n 2b7ba4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ asrs r0, r0, #5 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b7b34 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59431,15 +59429,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ asrs r2, r6, #3 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 2b7cbc │ │ │ │ + bne.n 2b7aec │ │ │ │ lsls r7, r5, #1 │ │ │ │ asrs r4, r1, #2 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b7be4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59502,15 +59500,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r0, r0, #1 │ │ │ │ lsls r1, r6, #3 │ │ │ │ - beq.n 2b7c38 │ │ │ │ + beq.n 2b7c68 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r2, #31 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b7ca4 : │ │ │ │ @@ -59572,15 +59570,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ lsrs r0, r0, #30 │ │ │ │ lsls r1, r6, #3 │ │ │ │ - beq.n 2b7d70 │ │ │ │ + beq.n 2b7da0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r2, #28 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b7d5c : │ │ │ │ @@ -59642,15 +59640,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r0, r1, #27 │ │ │ │ lsls r1, r6, #3 │ │ │ │ - ldmia r7!, {r1, r2, r4, r6} │ │ │ │ + ldmia r7!, {r1, r2, r3, r5, r6} │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r3, #25 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b7e14 : │ │ │ │ @@ -59719,15 +59717,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r2, r2, #24 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6!, {r2, r5, r7} │ │ │ │ + ldmia r6!, {r2, r3, r4, r5, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsrs r0, r2, #22 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b7ee0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59792,15 +59790,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ lsrs r6, r0, #21 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5!, {r3, r4, r6, r7} │ │ │ │ + ldmia r5, {r4, r5, r6, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsrs r4, r0, #19 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b7fa8 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59936,19 +59934,19 @@ │ │ │ │ nop │ │ │ │ lsrs r0, r7, #15 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r3, #14 │ │ │ │ lsls r1, r6, #3 │ │ │ │ - ldmia r3!, {r1, r4, r6, r7} │ │ │ │ + ldmia r3, {r1, r3, r5, r6, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ - asrs r4, r4, #1 │ │ │ │ + asrs r4, r7, #1 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - asrs r0, r0, #2 │ │ │ │ + asrs r0, r3, #2 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002b8128 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -60029,19 +60027,19 @@ │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ lsrs r0, r0, #12 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r4, #10 │ │ │ │ lsls r1, r6, #3 │ │ │ │ - ldmia r2, {r2, r3, r4, r6, r7} │ │ │ │ + ldmia r2, {r2, r4, r5, r6, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ - lsrs r6, r5, #29 │ │ │ │ + lsrs r6, r0, #30 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsrs r2, r1, #30 │ │ │ │ + lsrs r2, r4, #30 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002b821c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -60105,15 +60103,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vtbl.8 d16, {d15-d17}, d4 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2, {r2, r3, r4, r5, r6} │ │ │ │ + ldmia r2, {r2, r4, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsrs r2, r5, #6 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b82e0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60177,15 +60175,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ lsrs r0, r0, #5 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1!, {r3, r4, r5, r7} │ │ │ │ + ldmia r1!, {r4, r6, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsrs r6, r4, #3 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b83a0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60249,15 +60247,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ lsrs r0, r0, #2 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r3, r4, r5, r6, r7} │ │ │ │ + ldmia r1!, {r4} │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsrs r6, r4, #32 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b8460 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60322,15 +60320,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffff07c0 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r3, r4, r5} │ │ │ │ + ldmia r0!, {r4, r6} │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r6, r4, #29 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b8520 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60394,15 +60392,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ lsls r0, r0, #28 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r3, r4, r5, r6} │ │ │ │ + stmia r7!, {r4, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r6, r4, #26 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b85e0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60466,15 +60464,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ lsls r0, r0, #25 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r3, r4, r5, r7} │ │ │ │ + stmia r6!, {r4, r6, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r6, r4, #23 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b86a0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60541,15 +60539,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vabal.u q8, d31, d4 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r1} │ │ │ │ + stmia r6!, {r1, r3, r4} │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r0, r4, #20 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b8768 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60616,15 +60614,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ lsls r4, r7, #18 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r1, r3, r4, r5} │ │ │ │ + stmia r5!, {r1, r4, r6} │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r0, r3, #17 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b8830 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60688,15 +60686,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ lsls r4, r6, #15 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r1, r4, r5, r6} │ │ │ │ + stmia r4!, {r1, r3, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r0, r2, #14 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b88f0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60763,15 +60761,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r6, r6, #12 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r3, r6, r7} │ │ │ │ + stmia r3!, {r5, r6, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r4, r6, #10 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b89bc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60836,15 +60834,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ lsls r2, r5, #9 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r3!, {r2, r4} │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r0, r5, #7 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b8a84 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60977,19 +60975,19 @@ │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ lsls r4, r4, #4 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r1, #3 │ │ │ │ lsls r1, r6, #3 │ │ │ │ - stmia r1!, {r2} │ │ │ │ + stmia r1!, {r2, r3, r4} │ │ │ │ lsls r7, r5, #1 │ │ │ │ - lsls r6, r2, #22 │ │ │ │ + lsls r6, r5, #22 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsls r2, r6, #22 │ │ │ │ + lsls r2, r1, #23 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002b8bf4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -61068,19 +61066,19 @@ │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ movs r4, r6 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ vshr.u64 q8, q8, #34 │ │ │ │ - stmia r0!, {r1, r2, r4} │ │ │ │ + stmia r0!, {r1, r2, r3, r5} │ │ │ │ lsls r7, r5, #1 │ │ │ │ - lsls r0, r5, #18 │ │ │ │ + lsls r0, r0, #19 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsls r4, r0, #19 │ │ │ │ + lsls r4, r3, #19 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002b8ce4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -61140,20 +61138,20 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ vqadd.u8 q8, q9, q8 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ittt lt │ │ │ │ - lsllt r7, r5, #1 │ │ │ │ - mrc2lt 0, 6, r0, cr14, cr0, {7} │ │ │ │ + itet le │ │ │ │ + lslle r7, r5, #1 │ │ │ │ + mrc2gt 0, 6, r0, cr14, cr0, {7} │ │ │ │ │ │ │ │ 002b8d98 : │ │ │ │ - pushlt {r4, r5, r6, lr} │ │ │ │ + pushle {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #148] @ (2b8e40 ) │ │ │ │ ldr r2, [pc, #152] @ (2b8e44 ) │ │ │ │ sub sp, #56 @ 0x38 │ │ │ │ @@ -61209,20 +61207,20 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ mcr2 0, 4, r0, cr14, cr0, {7} │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - itet eq │ │ │ │ - lsleq r7, r5, #1 │ │ │ │ - mcr2ne 0, 1, r0, cr4, cr0, {7} │ │ │ │ + ittt cs │ │ │ │ + lslcs r7, r5, #1 │ │ │ │ + mcr2cs 0, 1, r0, cr4, cr0, {7} │ │ │ │ │ │ │ │ 002b8e50 : │ │ │ │ - pusheq {r4, r5, r6, lr} │ │ │ │ + pushcs {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #144] @ (2b8ef4 ) │ │ │ │ ldr r2, [pc, #148] @ (2b8ef8 ) │ │ │ │ sub sp, #56 @ 0x38 │ │ │ │ @@ -61277,15 +61275,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldc2l 0, cr0, [r6, #960] @ 0x3c0 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x0052 │ │ │ │ + bkpt 0x006a │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldc2l 0, cr0, [r0, #-960]! @ 0xfffffc40 │ │ │ │ │ │ │ │ 002b8f04 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -61343,15 +61341,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ stc2 0, cr0, [r2, #-960]! @ 0xfffffc40 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, r3, r4, r7, pc} │ │ │ │ + pop {r1, r2, r4, r5, r7, pc} │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldc2 0, cr0, [ip], #960 @ 0x3c0 │ │ │ │ │ │ │ │ 002b8fb4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -61415,15 +61413,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xff80ffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ stc2l 0, cr0, [ip], #-960 @ 0xfffffc40 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - pop {r2, r5, r6, r7} │ │ │ │ + pop {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldc2 0, cr0, [r2], {240} @ 0xf0 │ │ │ │ │ │ │ │ 002b9078 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -61487,15 +61485,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vtbl.8 d31, {d31- instruction: 0xfb4e00f0 │ │ │ │ │ │ │ │ 002b9138 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -61557,15 +61555,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xfae800f0 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 2b924c │ │ │ │ + cbnz r0, 2b9252 │ │ │ │ lsls r7, r5, #1 │ │ │ │ @ instruction: 0xfa8e00f0 │ │ │ │ │ │ │ │ 002b91f8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -61627,15 +61625,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xfa2800f0 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - hlt 0x0020 │ │ │ │ + hlt 0x0038 │ │ │ │ lsls r7, r5, #1 │ │ │ │ vst1.8 @ instruction: 0xf9ce00f0 │ │ │ │ │ │ │ │ 002b92b8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -61688,15 +61686,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ vld4. {d16-d19}, [r8 :256], r0 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 2b9392 │ │ │ │ + rev r0, r2 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldrsb.w r0, [r6, r0, lsl #3] │ │ │ │ │ │ │ │ 002b9358 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -61749,15 +61747,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str.w r0, [r8, #240] @ 0xf0 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 2b940a │ │ │ │ + cbnz r0, 2b9410 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr??.w r0, [r6, r0, lsl #3] │ │ │ │ │ │ │ │ 002b93f8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -61819,15 +61817,15 @@ │ │ │ │ lsls r7, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh.w r0, [lr, r0, lsl #3] │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb8a8 │ │ │ │ + @ instruction: 0xb8c0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ @ instruction: 0xf7d400f0 │ │ │ │ │ │ │ │ 002b94a8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -61888,15 +61886,15 @@ │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf77e00f0 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb7f8 │ │ │ │ + @ instruction: 0xb810 │ │ │ │ lsls r7, r5, #1 │ │ │ │ @ instruction: 0xf72400f0 │ │ │ │ │ │ │ │ 002b9558 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -61957,15 +61955,15 @@ │ │ │ │ nop │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movt r0, #59632 @ 0xe8f0 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb748 │ │ │ │ + @ instruction: 0xb760 │ │ │ │ lsls r7, r5, #1 │ │ │ │ @ instruction: 0xf67400f0 │ │ │ │ │ │ │ │ 002b9608 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -62024,15 +62022,15 @@ │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xf61e00f0 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb698 │ │ │ │ + @ instruction: 0xb6b0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ rsb r0, r4, #7864320 @ 0x780000 │ │ │ │ │ │ │ │ 002b96b8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -62093,15 +62091,15 @@ │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ sbc.w r0, lr, #7864320 @ 0x780000 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - push {r3, r5, r6, r7, lr} │ │ │ │ + @ instruction: 0xb600 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adds.w r0, r4, #7864320 @ 0x780000 │ │ │ │ │ │ │ │ 002b9768 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -62162,15 +62160,15 @@ │ │ │ │ nop │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf4be00f0 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - push {r3, r4, r5, lr} │ │ │ │ + push {r4, r6, lr} │ │ │ │ lsls r7, r5, #1 │ │ │ │ orn r0, r4, #7864320 @ 0x780000 │ │ │ │ │ │ │ │ 002b9818 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -62229,15 +62227,15 @@ │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ and.w r0, lr, #7864320 @ 0x780000 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - push {r3, r7} │ │ │ │ + push {r5, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ @ instruction: 0xf3b400f0 │ │ │ │ │ │ │ │ 002b98c8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -62297,15 +62295,15 @@ │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cbz r4, 2b99ea │ │ │ │ + push {r2} │ │ │ │ lsls r7, r5, #1 │ │ │ │ @ instruction: 0xf34c00f0 │ │ │ │ @ instruction: 0xf30400f0 │ │ │ │ │ │ │ │ 002b9978 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -62366,15 +62364,15 @@ │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cbz r4, 2b9a6e │ │ │ │ + cbz r4, 2b9a74 │ │ │ │ lsls r7, r5, #1 │ │ │ │ @ instruction: 0xf29c00f0 │ │ │ │ @ instruction: 0xf25400f0 │ │ │ │ │ │ │ │ 002b9a28 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -62431,15 +62429,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - uxth r4, r1 │ │ │ │ + uxth r4, r4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ @ instruction: 0xf1ec00f0 │ │ │ │ sub.w r0, r4, #240 @ 0xf0 │ │ │ │ │ │ │ │ 002b9ad0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -62502,15 +62500,15 @@ │ │ │ │ lsls r7, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ adcs.w r0, r6, #240 @ 0xf0 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 2b9bb0 │ │ │ │ + cbz r0, 2b9bb6 │ │ │ │ lsls r7, r5, #1 │ │ │ │ @ instruction: 0xf0fc00f0 │ │ │ │ │ │ │ │ 002b9b80 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -62571,15 +62569,15 @@ │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf0a600f0 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 2b9c34 │ │ │ │ + cbz r0, 2b9c3a │ │ │ │ lsls r7, r5, #1 │ │ │ │ orr.w r0, ip, #240 @ 0xf0 │ │ │ │ │ │ │ │ 002b9c30 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -62640,15 +62638,15 @@ │ │ │ │ nop │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ vshr.s64 q8, q8, #10 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add sp, #448 @ 0x1c0 │ │ │ │ + sub sp, #32 │ │ │ │ lsls r7, r5, #1 │ │ │ │ vshr.s64 q0, q8, #36 │ │ │ │ │ │ │ │ 002b9ce0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -62707,15 +62705,15 @@ │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vqadd.s8 q8, q11, q8 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #768 @ 0x300 │ │ │ │ + add r7, sp, #864 @ 0x360 │ │ │ │ lsls r7, r5, #1 │ │ │ │ mcr 0, 7, r0, cr12, cr0, {7} │ │ │ │ │ │ │ │ 002b9d90 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -62773,15 +62771,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ mrc 0, 4, r0, cr6, cr0, {7} │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #72 @ 0x48 │ │ │ │ + add r7, sp, #168 @ 0xa8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ mrc 0, 1, r0, cr14, cr0, {7} │ │ │ │ │ │ │ │ 002b9e38 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -62838,15 +62836,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ stcl 0, cr0, [lr, #960]! @ 0x3c0 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #424 @ 0x1a8 │ │ │ │ + add r6, sp, #520 @ 0x208 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldc 0, cr0, [r4, #960] @ 0x3c0 │ │ │ │ │ │ │ │ 002b9ee0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -62903,15 +62901,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stcl 0, cr0, [r6, #-960] @ 0xfffffc40 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #776 @ 0x308 │ │ │ │ + add r5, sp, #872 @ 0x368 │ │ │ │ lsls r7, r5, #1 │ │ │ │ stcl 0, cr0, [ip], #960 @ 0x3c0 │ │ │ │ │ │ │ │ 002b9f88 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -62967,15 +62965,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldc 0, cr0, [lr], {240} @ 0xf0 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #104 @ 0x68 │ │ │ │ + add r5, sp, #200 @ 0xc8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ mcrr 0, 15, r0, r2, cr0 │ │ │ │ │ │ │ │ 002ba030 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -63032,15 +63030,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xebf600f0 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #456 @ 0x1c8 │ │ │ │ + add r4, sp, #552 @ 0x228 │ │ │ │ lsls r7, r5, #1 │ │ │ │ @ instruction: 0xeb9c00f0 │ │ │ │ │ │ │ │ 002ba0d8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -63097,15 +63095,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adc.w r0, lr, r0, ror #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #808 @ 0x328 │ │ │ │ + add r3, sp, #904 @ 0x388 │ │ │ │ lsls r7, r5, #1 │ │ │ │ @ instruction: 0xeaf400f0 │ │ │ │ │ │ │ │ 002ba180 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -63161,15 +63159,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xeaa600f0 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #136 @ 0x88 │ │ │ │ + add r3, sp, #232 @ 0xe8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ orr.w r0, sl, r0, ror #3 │ │ │ │ │ │ │ │ 002ba228 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -63226,15 +63224,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrd r0, r0, [ip, #960]! @ 0x3c0 │ │ │ │ - add r2, sp, #552 @ 0x228 │ │ │ │ + add r2, sp, #648 @ 0x288 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xe99e00f0 │ │ │ │ │ │ │ │ 002ba2d8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -63291,15 +63289,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ strd r0, r0, [ip, #-960] @ 0x3c0 │ │ │ │ - add r1, sp, #872 @ 0x368 │ │ │ │ + add r1, sp, #968 @ 0x3c8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ strd r0, r0, [lr], #960 @ 0x3c0 │ │ │ │ │ │ │ │ 002ba384 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -63355,15 +63353,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ stmia.w r0!, {r4, r5, r6, r7} │ │ │ │ - add r1, sp, #184 @ 0xb8 │ │ │ │ + add r1, sp, #280 @ 0x118 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ strex r0, r0, [r0, #960] @ 0x3c0 │ │ │ │ │ │ │ │ 002ba430 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -63428,15 +63426,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 2ba4d0 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #544 @ 0x220 │ │ │ │ + add r0, sp, #640 @ 0x280 │ │ │ │ lsls r7, r5, #1 │ │ │ │ b.n 2ba3f0 │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002ba4f0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -63499,15 +63497,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 2ba410 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #800 @ (adr r7, 2ba8cc ) │ │ │ │ + add r7, pc, #896 @ (adr r7, 2ba92c ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ b.n 2ba32c │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002ba5b0 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -63618,15 +63616,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2ba2ac │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #384 @ (adr r6, 2ba864 ) │ │ │ │ + add r6, pc, #480 @ (adr r6, 2ba8c4 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ b.n 2ba214 │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002ba6e8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -63685,15 +63683,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2ba1fc │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #704 @ (adr r5, 2baa54 ) │ │ │ │ + add r5, pc, #800 @ (adr r5, 2baab4 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ b.n 2ba164 │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002ba798 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -63751,15 +63749,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ b.n 2ba14c │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #0 @ (adr r5, 2ba844 ) │ │ │ │ + add r5, pc, #96 @ (adr r5, 2ba8a4 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ b.n 2ba0b4 │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002ba848 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -63819,15 +63817,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2bb09c │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #320 @ (adr r4, 2baa34 ) │ │ │ │ + add r4, pc, #416 @ (adr r4, 2baa94 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ b.n 2bb004 │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002ba8f8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -63886,15 +63884,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2bafec │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #640 @ (adr r3, 2bac24 ) │ │ │ │ + add r3, pc, #736 @ (adr r3, 2bac84 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ b.n 2baf54 │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002ba9a8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -63952,15 +63950,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ b.n 2baf3c │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #960 @ (adr r2, 2bae14 ) │ │ │ │ + add r3, pc, #32 @ (adr r3, 2baa74 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ b.n 2baea4 │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002baa58 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64022,15 +64020,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2bae9c │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #296 @ (adr r2, 2bac34 ) │ │ │ │ + add r2, pc, #392 @ (adr r2, 2bac94 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ b.n 2badf0 │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002bab10 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64092,15 +64090,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2bade4 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #584 @ (adr r1, 2bae0c ) │ │ │ │ + add r1, pc, #680 @ (adr r1, 2bae6c ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ b.n 2bad38 │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002babc8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64158,15 +64156,15 @@ │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ b.n 2bad24 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #872 @ (adr r0, 2bafdc ) │ │ │ │ + add r0, pc, #968 @ (adr r0, 2bb03c ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ b.n 2bac78 │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002bac78 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64230,15 +64228,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ svc 174 @ 0xae │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #256 @ (adr r0, 2bae34 ) │ │ │ │ + add r0, pc, #352 @ (adr r0, 2bae94 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ svc 56 @ 0x38 │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002bad38 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64301,15 +64299,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ udf #238 @ 0xee │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #512] @ 0x200 │ │ │ │ + ldr r7, [sp, #608] @ 0x260 │ │ │ │ lsls r7, r5, #1 │ │ │ │ udf #118 @ 0x76 │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002badf8 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64420,15 +64418,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ble.n 2bae70 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #168] @ 0xa8 │ │ │ │ + ldr r6, [sp, #264] @ 0x108 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ble.n 2bafcc │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002baf20 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64487,15 +64485,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ ble.n 2bafc8 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #520] @ 0x208 │ │ │ │ + ldr r5, [sp, #616] @ 0x268 │ │ │ │ lsls r7, r5, #1 │ │ │ │ bgt.n 2baf20 │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002bafc8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64554,15 +64552,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bgt.n 2bb120 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #872] @ 0x368 │ │ │ │ + ldr r4, [sp, #968] @ 0x3c8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ bgt.n 2bb078 │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002bb070 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64620,15 +64618,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ blt.n 2bb078 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #200] @ 0xc8 │ │ │ │ + ldr r4, [sp, #296] @ 0x128 │ │ │ │ lsls r7, r5, #1 │ │ │ │ blt.n 2bb1cc │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002bb118 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64689,15 +64687,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ blt.n 2bb1cc │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #512] @ 0x200 │ │ │ │ + ldr r3, [sp, #608] @ 0x260 │ │ │ │ lsls r7, r5, #1 │ │ │ │ bge.n 2bb134 │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002bb1c8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64757,15 +64755,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bge.n 2bb31c │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #832] @ 0x340 │ │ │ │ + ldr r2, [sp, #928] @ 0x3a0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ bge.n 2bb284 │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002bb278 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64824,15 +64822,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bls.n 2bb26c │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #128] @ 0x80 │ │ │ │ + ldr r2, [sp, #224] @ 0xe0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ bls.n 2bb3d4 │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002bb328 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64890,15 +64888,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ bhi.n 2bb3bc │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #448] @ 0x1c0 │ │ │ │ + ldr r1, [sp, #544] @ 0x220 │ │ │ │ lsls r7, r5, #1 │ │ │ │ bhi.n 2bb324 │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002bb3d8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64993,15 +64991,15 @@ │ │ │ │ b.n 2bb4b4 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bhi.n 2bb57c │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #400] @ 0x190 │ │ │ │ + ldr r0, [sp, #496] @ 0x1f0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ bvc.n 2bb468 │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002bb4f0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -65096,15 +65094,15 @@ │ │ │ │ b.n 2bb5ca │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bvc.n 2bb664 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #312] @ 0x138 │ │ │ │ + str r7, [sp, #408] @ 0x198 │ │ │ │ lsls r7, r5, #1 │ │ │ │ bvs.n 2bb550 │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002bb604 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -65199,15 +65197,15 @@ │ │ │ │ b.n 2bb6de │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bvs.n 2bb750 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #232] @ 0xe8 │ │ │ │ + str r6, [sp, #328] @ 0x148 │ │ │ │ lsls r7, r5, #1 │ │ │ │ bpl.n 2bb63c │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002bb718 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -65291,15 +65289,15 @@ │ │ │ │ bne.n 2bb76a │ │ │ │ b.n 2bb7da │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ bpl.n 2bb820 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #248] @ 0xf8 │ │ │ │ + str r5, [sp, #344] @ 0x158 │ │ │ │ lsls r7, r5, #1 │ │ │ │ bmi.n 2bb740 │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002bb814 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -65382,15 +65380,15 @@ │ │ │ │ b.n 2bb8ce │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bmi.n 2bb920 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #296] @ 0x128 │ │ │ │ + str r4, [sp, #392] @ 0x188 │ │ │ │ lsls r7, r5, #1 │ │ │ │ bcc.n 2bb84c │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002bb908 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -65473,15 +65471,15 @@ │ │ │ │ b.n 2bb9c2 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bcc.n 2bba2c │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #344] @ 0x158 │ │ │ │ + str r3, [sp, #440] @ 0x1b8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ bcs.n 2bb958 │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002bb9fc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -65564,15 +65562,15 @@ │ │ │ │ b.n 2bbab6 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bcs.n 2bbb38 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #392] @ 0x188 │ │ │ │ + str r2, [sp, #488] @ 0x1e8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ bne.n 2bba64 │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002bbaf0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -65591,15 +65589,15 @@ │ │ │ │ cbnz r2, 2bbb5e │ │ │ │ ldrh.w lr, [r3] │ │ │ │ tst.w lr, #16 │ │ │ │ beq.n 2bbb5e │ │ │ │ ldrb.w lr, [r3, #2] │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.n 2bbb5e │ │ │ │ - bl 8a827c │ │ │ │ + bl 8a8284 │ │ │ │ ldr r2, [pc, #240] @ (2bbc2c ) │ │ │ │ ldr r3, [pc, #236] @ (2bbc28 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -65678,15 +65676,15 @@ │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ bne.n 2bbc8c │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ bne.n 2bbc30 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - str r0, [sp, #848] @ 0x350 │ │ │ │ + str r0, [sp, #944] @ 0x3b0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002bbc34 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ asrs r1, r0, #31 │ │ │ │ b.w 2bbaf0 │ │ │ │ @@ -65716,15 +65714,15 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ mov r3, r1 │ │ │ │ tst.w ip, #16 │ │ │ │ beq.n 2bbcb2 │ │ │ │ ldrb.w ip, [r2, #2] │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 2bbcb2 │ │ │ │ - bl 8a827c │ │ │ │ + bl 8a8284 │ │ │ │ ldr r2, [pc, #204] @ (2bbd5c ) │ │ │ │ ldr r3, [pc, #200] @ (2bbd58 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -65793,15 +65791,15 @@ │ │ │ │ nop │ │ │ │ ldmia r7, {r3, r4, r6, r7} │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldmia r7, {r2, r3, r5, r7} │ │ │ │ lsls r0, r6, #3 │ │ │ │ - ldrh r6, [r4, #60] @ 0x3c │ │ │ │ + ldrh r6, [r7, #60] @ 0x3c │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002bbd64 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65892,15 +65890,15 @@ │ │ │ │ nop │ │ │ │ ldmia r6, {r2, r6, r7} │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldmia r6!, {r1, r2, r3, r4, r7} │ │ │ │ lsls r0, r6, #3 │ │ │ │ - ldrh r2, [r3, #52] @ 0x34 │ │ │ │ + ldrh r2, [r6, #52] @ 0x34 │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002bbe70 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65991,15 +65989,15 @@ │ │ │ │ nop │ │ │ │ ldmia r5, {r3, r4, r5, r7} │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldmia r5!, {r1, r4, r7} │ │ │ │ lsls r0, r6, #3 │ │ │ │ - ldrh r6, [r1, #44] @ 0x2c │ │ │ │ + ldrh r6, [r4, #44] @ 0x2c │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002bbf7c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -66016,15 +66014,15 @@ │ │ │ │ cbnz r2, 2bbfe8 │ │ │ │ ldrh.w lr, [r3] │ │ │ │ tst.w lr, #16 │ │ │ │ beq.n 2bbfe8 │ │ │ │ ldrb.w lr, [r3, #2] │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.n 2bbfe8 │ │ │ │ - bl 8a8080 │ │ │ │ + bl 8a8088 │ │ │ │ ldr r2, [pc, #244] @ (2bc0bc ) │ │ │ │ ldr r3, [pc, #240] @ (2bc0b8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -66106,15 +66104,15 @@ │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ ldmia r4!, {r1, r2, r5, r7} │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldmia r4, {r2, r4, r5, r6} │ │ │ │ lsls r0, r6, #3 │ │ │ │ - ldrh r2, [r1, #34] @ 0x22 │ │ │ │ + ldrh r2, [r4, #34] @ 0x22 │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002bc0c4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -66221,15 +66219,15 @@ │ │ │ │ nop │ │ │ │ ldmia r3!, {r1, r5, r6} │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldmia r3!, {r2, r4, r5} │ │ │ │ lsls r0, r6, #3 │ │ │ │ - ldrh r4, [r1, #24] │ │ │ │ + ldrh r4, [r4, #24] │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002bc204 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -66336,15 +66334,15 @@ │ │ │ │ nop │ │ │ │ ldmia r2!, {r1, r5} │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldmia r1!, {r2, r4, r5, r6, r7} │ │ │ │ lsls r0, r6, #3 │ │ │ │ - ldrh r4, [r1, #14] │ │ │ │ + ldrh r4, [r4, #14] │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002bc344 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -66360,15 +66358,15 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ mov r3, r1 │ │ │ │ tst.w ip, #16 │ │ │ │ beq.n 2bc3a8 │ │ │ │ ldrb.w ip, [r2, #2] │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 2bc3a8 │ │ │ │ - bl 8a8080 │ │ │ │ + bl 8a8088 │ │ │ │ ldr r2, [pc, #208] @ (2bc458 ) │ │ │ │ ldr r3, [pc, #204] @ (2bc454 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -66440,15 +66438,15 @@ │ │ │ │ nop │ │ │ │ ldmia r0!, {r5, r6, r7} │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldmia r0!, {r2, r4, r5, r7} │ │ │ │ lsls r0, r6, #3 │ │ │ │ - ldrh r0, [r6, #4] │ │ │ │ + ldrh r0, [r1, #6] │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002bc460 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -66543,15 +66541,15 @@ │ │ │ │ nop │ │ │ │ stmia r7!, {r3, r6, r7} │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ stmia r7!, {r1, r2, r3, r4, r7} │ │ │ │ lsls r0, r6, #3 │ │ │ │ - strh r4, [r3, #60] @ 0x3c │ │ │ │ + strh r4, [r6, #60] @ 0x3c │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002bc574 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -66646,15 +66644,15 @@ │ │ │ │ nop │ │ │ │ stmia r6!, {r2, r4, r5, r7} │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ stmia r6!, {r1, r3, r7} │ │ │ │ lsls r0, r6, #3 │ │ │ │ - strh r0, [r1, #52] @ 0x34 │ │ │ │ + strh r0, [r4, #52] @ 0x34 │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002bc688 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -66747,15 +66745,15 @@ │ │ │ │ b.n 2bc764 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stmia r5!, {r2, r3, r4, r7} │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r6, #44] @ 0x2c │ │ │ │ + strh r4, [r1, #46] @ 0x2e │ │ │ │ lsls r7, r5, #1 │ │ │ │ stmia r5!, {r2, r3} │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002bc7a0 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ @@ -67382,15 +67380,15 @@ │ │ │ │ add.w lr, lr, #32 │ │ │ │ b.n 2bcdb8 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ bkpt 0x00b2 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r2, #27] │ │ │ │ + ldrb r2, [r5, #27] │ │ │ │ lsls r7, r5, #1 │ │ │ │ bkpt 0x0022 │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002bce68 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -67461,15 +67459,15 @@ │ │ │ │ mov.w lr, #1 │ │ │ │ b.n 2bced6 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ pop {r2, r3, r4, r5, r7, pc} │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r6, #23] │ │ │ │ + ldrb r4, [r1, #24] │ │ │ │ lsls r7, r5, #1 │ │ │ │ pop {r2, r6, pc} │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002bcf44 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -67540,15 +67538,15 @@ │ │ │ │ mov.w lr, #1 │ │ │ │ b.n 2bcfb2 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ pop {r5, r6, r7} │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r3, #20] │ │ │ │ + ldrb r0, [r6, #20] │ │ │ │ lsls r7, r5, #1 │ │ │ │ pop {r3, r5, r6} │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002bd020 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -67618,15 +67616,15 @@ │ │ │ │ b.n 2bd060 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ pop {r2} │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r0, #17] │ │ │ │ + ldrb r6, [r3, #17] │ │ │ │ lsls r7, r5, #1 │ │ │ │ cbnz r0, 2bd15a │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002bd0f4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -67685,15 +67683,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cbnz r0, 2bd1e4 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r1, #14] │ │ │ │ + ldrb r0, [r4, #14] │ │ │ │ lsls r7, r5, #1 │ │ │ │ revsh r6, r3 │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002bd1a4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -67752,15 +67750,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ hlt 0x0000 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r3, #11] │ │ │ │ + ldrb r0, [r6, #11] │ │ │ │ lsls r7, r5, #1 │ │ │ │ rev r6, r5 │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002bd254 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -67819,15 +67817,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cbnz r0, 2bd32c │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r5, #8] │ │ │ │ + ldrb r0, [r0, #9] │ │ │ │ lsls r7, r5, #1 │ │ │ │ cbnz r6, 2bd322 │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002bd304 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -67845,15 +67843,15 @@ │ │ │ │ mov ip, r1 │ │ │ │ cbnz r2, 2bd366 │ │ │ │ ldrh r4, [r3, #0] │ │ │ │ lsls r4, r4, #27 │ │ │ │ bpl.n 2bd366 │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cbnz r4, 2bd366 │ │ │ │ - bl 8a826c │ │ │ │ + bl 8a8274 │ │ │ │ ldr r2, [pc, #184] @ (2bd3fc ) │ │ │ │ ldr r3, [pc, #180] @ (2bd3f8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -67915,15 +67913,15 @@ │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ cbnz r0, 2bd400 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb8f8 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - ldrb r0, [r1, #4] │ │ │ │ + ldrb r0, [r4, #4] │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002bd404 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -68002,15 +68000,15 @@ │ │ │ │ nop │ │ │ │ @ instruction: 0xb822 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb7f8 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - ldrb r0, [r3, #1] │ │ │ │ + ldrb r0, [r6, #1] │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002bd4f4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -68089,15 +68087,15 @@ │ │ │ │ nop │ │ │ │ @ instruction: 0xb732 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb708 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - strb r0, [r5, #29] │ │ │ │ + strb r0, [r0, #30] │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002bd5e4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -68112,15 +68110,15 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ ldrh r3, [r2, #0] │ │ │ │ lsls r3, r3, #27 │ │ │ │ bpl.n 2bd640 │ │ │ │ ldrb r3, [r2, #2] │ │ │ │ cbnz r3, 2bd640 │ │ │ │ - bl 8a826c │ │ │ │ + bl 8a8274 │ │ │ │ ldr r2, [pc, #168] @ (2bd6c4 ) │ │ │ │ ldr r3, [pc, #160] @ (2bd6c0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -68174,15 +68172,15 @@ │ │ │ │ nop │ │ │ │ @ instruction: 0xb640 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb61e │ │ │ │ lsls r0, r6, #3 │ │ │ │ - strb r2, [r1, #25] │ │ │ │ + strb r2, [r4, #25] │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002bd6cc : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -68249,15 +68247,15 @@ │ │ │ │ nop │ │ │ │ push {r2, r3, r4, r6, lr} │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ push {r1, r2, r4, r5, lr} │ │ │ │ lsls r0, r6, #3 │ │ │ │ - strb r4, [r7, #21] │ │ │ │ + strb r4, [r2, #22] │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002bd78c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -68324,15 +68322,15 @@ │ │ │ │ nop │ │ │ │ push {r2, r3, r4, r7} │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ push {r1, r2, r4, r5, r6} │ │ │ │ lsls r0, r6, #3 │ │ │ │ - strb r4, [r7, #18] │ │ │ │ + strb r4, [r2, #19] │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002bd84c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -68348,15 +68346,15 @@ │ │ │ │ mov ip, r1 │ │ │ │ cbnz r2, 2bd8ac │ │ │ │ ldrh r4, [r3, #0] │ │ │ │ lsls r4, r4, #27 │ │ │ │ bpl.n 2bd8ac │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cbnz r4, 2bd8ac │ │ │ │ - bl 8a8070 │ │ │ │ + bl 8a8078 │ │ │ │ ldr r2, [pc, #188] @ (2bd948 ) │ │ │ │ ldr r3, [pc, #184] @ (2bd944 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -68420,15 +68418,15 @@ │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ cbz r0, 2bd9ba │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ cbz r0, 2bd9b8 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - strb r2, [r0, #15] │ │ │ │ + strb r2, [r3, #15] │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002bd950 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -68510,15 +68508,15 @@ │ │ │ │ nop │ │ │ │ uxtb r6, r2 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ uxth r0, r5 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - strb r2, [r1, #12] │ │ │ │ + strb r2, [r4, #12] │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002bda48 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -68600,15 +68598,15 @@ │ │ │ │ nop │ │ │ │ cbz r6, 2bdb6a │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ cbz r0, 2bdb68 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - strb r2, [r2, #8] │ │ │ │ + strb r2, [r5, #8] │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002bdb40 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -68623,15 +68621,15 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ ldrh r3, [r2, #0] │ │ │ │ lsls r3, r3, #27 │ │ │ │ bpl.n 2bdb9a │ │ │ │ ldrb r3, [r2, #2] │ │ │ │ cbnz r3, 2bdb9a │ │ │ │ - bl 8a8070 │ │ │ │ + bl 8a8078 │ │ │ │ ldr r2, [pc, #172] @ (2bdc24 ) │ │ │ │ ldr r3, [pc, #164] @ (2bdc20 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -68687,15 +68685,15 @@ │ │ │ │ nop │ │ │ │ sub sp, #400 @ 0x190 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ sub sp, #264 @ 0x108 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - strb r0, [r6, #3] │ │ │ │ + strb r0, [r1, #4] │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002bdc2c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -68765,15 +68763,15 @@ │ │ │ │ nop │ │ │ │ add r7, sp, #1008 @ 0x3f0 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ add r7, sp, #840 @ 0x348 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - strb r2, [r3, #0] │ │ │ │ + strb r2, [r6, #0] │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002bdcf4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -68843,15 +68841,15 @@ │ │ │ │ nop │ │ │ │ add r7, sp, #208 @ 0xd0 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ add r7, sp, #40 @ 0x28 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - ldr r2, [r2, #116] @ 0x74 │ │ │ │ + ldr r2, [r5, #116] @ 0x74 │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002bddbc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -68928,15 +68926,15 @@ │ │ │ │ add.w lr, lr, #32 │ │ │ │ b.n 2bde00 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ add r6, sp, #424 @ 0x1a8 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r1, #104] @ 0x68 │ │ │ │ + ldr r2, [r4, #104] @ 0x68 │ │ │ │ lsls r7, r5, #1 │ │ │ │ add r5, sp, #872 @ 0x368 │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002bdeb0 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ @@ -69027,15 +69025,15 @@ │ │ │ │ b.n 2bdf14 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r5, sp, #320 @ 0x140 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r2, #88] @ 0x58 │ │ │ │ + ldr r2, [r5, #88] @ 0x58 │ │ │ │ lsls r7, r5, #1 │ │ │ │ add r4, sp, #912 @ 0x390 │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002bdfa8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -69094,15 +69092,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r4, sp, #496 @ 0x1f0 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r2, #76] @ 0x4c │ │ │ │ + ldr r4, [r5, #76] @ 0x4c │ │ │ │ lsls r7, r5, #1 │ │ │ │ add r4, sp, #168 @ 0xa8 │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002be058 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -69161,15 +69159,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r3, sp, #816 @ 0x330 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r4, #64] @ 0x40 │ │ │ │ + ldr r4, [r7, #64] @ 0x40 │ │ │ │ lsls r7, r5, #1 │ │ │ │ add r3, sp, #488 @ 0x1e8 │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002be108 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -69228,15 +69226,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r3, sp, #112 @ 0x70 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r6, #52] @ 0x34 │ │ │ │ + ldr r4, [r1, #56] @ 0x38 │ │ │ │ lsls r7, r5, #1 │ │ │ │ add r2, sp, #808 @ 0x328 │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002be1b8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -69799,15 +69797,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - str r4, [r5, #100] @ 0x64 │ │ │ │ + str r4, [r0, #104] @ 0x68 │ │ │ │ lsls r7, r5, #1 │ │ │ │ add r5, pc, #816 @ (adr r5, 2bea7c ) │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ add r5, pc, #144 @ (adr r5, 2be7e4 ) │ │ │ │ lsls r0, r6, #3 │ │ │ │ @@ -69902,15 +69900,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - str r0, [r3, #84] @ 0x54 │ │ │ │ + str r0, [r6, #84] @ 0x54 │ │ │ │ lsls r7, r5, #1 │ │ │ │ add r4, pc, #736 @ (adr r4, 2beb40 ) │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ add r4, pc, #64 @ (adr r4, 2be8a8 ) │ │ │ │ lsls r0, r6, #3 │ │ │ │ @@ -70005,15 +70003,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - str r4, [r0, #68] @ 0x44 │ │ │ │ + str r4, [r3, #68] @ 0x44 │ │ │ │ lsls r7, r5, #1 │ │ │ │ add r3, pc, #656 @ (adr r3, 2bec04 ) │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ add r2, pc, #1008 @ (adr r2, 2bed6c ) │ │ │ │ lsls r0, r6, #3 │ │ │ │ @@ -70108,15 +70106,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - str r0, [r6, #48] @ 0x30 │ │ │ │ + str r0, [r1, #52] @ 0x34 │ │ │ │ lsls r7, r5, #1 │ │ │ │ add r2, pc, #576 @ (adr r2, 2becc8 ) │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ add r1, pc, #928 @ (adr r1, 2bee30 ) │ │ │ │ lsls r0, r6, #3 │ │ │ │ @@ -70211,15 +70209,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - str r4, [r3, #32] │ │ │ │ + str r4, [r6, #32] │ │ │ │ lsls r7, r5, #1 │ │ │ │ add r1, pc, #496 @ (adr r1, 2bed8c ) │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ add r0, pc, #848 @ (adr r0, 2beef4 ) │ │ │ │ lsls r0, r6, #3 │ │ │ │ @@ -70314,15 +70312,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - str r0, [r1, #16] │ │ │ │ + str r0, [r4, #16] │ │ │ │ lsls r7, r5, #1 │ │ │ │ add r0, pc, #416 @ (adr r0, 2bee50 ) │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [sp, #768] @ 0x300 │ │ │ │ lsls r0, r6, #3 │ │ │ │ @@ -70417,15 +70415,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldrsh r4, [r6, r7] │ │ │ │ + str r4, [r1, #0] │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r7, [sp, #336] @ 0x150 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [sp, #688] @ 0x2b0 │ │ │ │ lsls r0, r6, #3 │ │ │ │ @@ -70520,15 +70518,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldrsh r0, [r4, r3] │ │ │ │ + ldrsh r0, [r7, r3] │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r6, [sp, #256] @ 0x100 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [sp, #608] @ 0x260 │ │ │ │ lsls r0, r6, #3 │ │ │ │ @@ -70926,23 +70924,23 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1656 @ 0x678 │ │ │ │ blx 28b63c │ │ │ │ ldr r2, [sp, #344] @ 0x158 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r2, r3] │ │ │ │ + ldrh r6, [r5, r3] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrh r0, [r6, r1] │ │ │ │ + ldrh r0, [r1, r2] │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r1, [sp, #744] @ 0x2e8 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - ldrh r6, [r1, r0] │ │ │ │ + ldrh r6, [r4, r0] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r6, [sp, #264] @ 0x108 │ │ │ │ + ldr r6, [sp, #360] @ 0x168 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002bf2f0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -71042,23 +71040,23 @@ │ │ │ │ add.w r3, r3, #1656 @ 0x678 │ │ │ │ blx 28b63c │ │ │ │ nop │ │ │ │ ldr r1, [sp, #216] @ 0xd8 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r6, r6] │ │ │ │ + ldr r6, [r1, r7] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r0, [r2, r5] │ │ │ │ + ldr r0, [r5, r5] │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r0, [sp, #616] @ 0x268 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - ldr r0, [r6, r3] │ │ │ │ + ldr r0, [r1, r4] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r5, [sp, #144] @ 0x90 │ │ │ │ + ldr r5, [sp, #240] @ 0xf0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002bf410 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -71159,25 +71157,25 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1656 @ 0x678 │ │ │ │ blx 28b63c │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r4, r2] │ │ │ │ + ldr r2, [r7, r2] │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ lsls r0, r6, #3 │ │ │ │ - ldr r4, [r5, r0] │ │ │ │ + ldr r4, [r0, r1] │ │ │ │ lsls r7, r5, #1 │ │ │ │ str r7, [sp, #432] @ 0x1b0 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - ldrsb r6, [r0, r7] │ │ │ │ + ldrsb r6, [r3, r7] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r3, [sp, #1000] @ 0x3e8 │ │ │ │ + ldr r4, [sp, #72] @ 0x48 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002bf538 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -71277,23 +71275,23 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1656 @ 0x678 │ │ │ │ blx 28b63c │ │ │ │ str r6, [sp, #952] @ 0x3b8 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r6, [r5, r5] │ │ │ │ + ldrsb r6, [r0, r6] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrsb r0, [r1, r4] │ │ │ │ + ldrsb r0, [r4, r4] │ │ │ │ lsls r7, r5, #1 │ │ │ │ str r6, [sp, #336] @ 0x150 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - ldrsb r6, [r4, r2] │ │ │ │ + ldrsb r6, [r7, r2] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r2, [sp, #872] @ 0x368 │ │ │ │ + ldr r2, [sp, #968] @ 0x3c8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002bf658 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -71388,21 +71386,21 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1672 @ 0x688 │ │ │ │ blx 28b63c │ │ │ │ str r5, [sp, #792] @ 0x318 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r6, [r1, r1] │ │ │ │ + ldrsb r6, [r4, r1] │ │ │ │ lsls r7, r5, #1 │ │ │ │ str r5, [sp, #224] @ 0xe0 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - strb r2, [r2, r6] │ │ │ │ + strb r2, [r5, r6] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r1, [sp, #792] @ 0x318 │ │ │ │ + ldr r1, [sp, #888] @ 0x378 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002bf768 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -71496,17 +71494,17 @@ │ │ │ │ blx 28b63c │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ str r4, [sp, #680] @ 0x2a8 │ │ │ │ lsls r0, r6, #3 │ │ │ │ str r4, [sp, #232] @ 0xe8 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - strb r6, [r0, r2] │ │ │ │ + strb r6, [r3, r2] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r0, [sp, #744] @ 0x2e8 │ │ │ │ + ldr r0, [sp, #840] @ 0x348 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002bf870 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -71743,25 +71741,25 @@ │ │ │ │ ldr r1, [pc, #36] @ (2bfb54 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 28b63c │ │ │ │ nop │ │ │ │ - strb r2, [r2, r0] │ │ │ │ + strb r2, [r5, r0] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r6, [r3, r7] │ │ │ │ + str r6, [r6, r7] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r6, [sp, #448] @ 0x1c0 │ │ │ │ + str r6, [sp, #544] @ 0x220 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r6, [sp, #560] @ 0x230 │ │ │ │ + str r6, [sp, #656] @ 0x290 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r0, [r4, r6] │ │ │ │ + str r0, [r7, r6] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r5, [sp, #848] @ 0x350 │ │ │ │ + str r5, [sp, #944] @ 0x3b0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002bfb58 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -71934,31 +71932,31 @@ │ │ │ │ rsb ip, ip, #3221225472 @ 0xc0000000 │ │ │ │ umull ip, r9, ip, r0 │ │ │ │ add r0, sp, #24 │ │ │ │ adds.w sl, ip, ip │ │ │ │ str.w sl, [sp] │ │ │ │ adc.w r9, r9, r9 │ │ │ │ str.w r9, [sp, #4] │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ add r1, sp, #8 │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ add r0, sp, #24 │ │ │ │ strd sl, r9, [sp] │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov.w r2, #3221225472 @ 0xc0000000 │ │ │ │ add r1, sp, #16 │ │ │ │ negs r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r0, sp, #24 │ │ │ │ sbc.w r3, r2, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ subs r2, #2 │ │ │ │ adc.w r1, r1, #4294967295 @ 0xffffffff │ │ │ │ lsrs r2, r2, #9 │ │ │ │ orr.w r2, r2, r1, lsl #23 │ │ │ │ lsrs r1, r1, #9 │ │ │ │ @@ -72096,33 +72094,33 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r4, [r5, #60] @ 0x3c │ │ │ │ lsls r0, r6, #3 │ │ │ │ - str r4, [r6, r0] │ │ │ │ + str r4, [r1, r1] │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #824] @ (2c0258 ) │ │ │ │ + ldr r7, [pc, #920] @ (2c02b8 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r6, [pc, #712] @ (2c01ec ) │ │ │ │ + ldr r6, [pc, #808] @ (2c024c ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldrh r6, [r0, #48] @ 0x30 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - ldr r5, [pc, #944] @ (2c02dc ) │ │ │ │ + ldr r6, [pc, #16] @ (2bff3c ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r2, [sp, #128] @ 0x80 │ │ │ │ + str r2, [sp, #224] @ 0xe0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r5, [pc, #840] @ (2c027c ) │ │ │ │ + ldr r5, [pc, #936] @ (2c02dc ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r2, [sp, #400] @ 0x190 │ │ │ │ + str r2, [sp, #496] @ 0x1f0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r2, [sp, #512] @ 0x200 │ │ │ │ + str r2, [sp, #608] @ 0x260 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002bff3c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -72357,25 +72355,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #32] @ (2c0220 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 28b63c │ │ │ │ - ldr r5, [pc, #296] @ (2c0338 ) │ │ │ │ + ldr r5, [pc, #392] @ (2c0398 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r3, [pc, #64] @ (2c0254 ) │ │ │ │ + ldr r3, [pc, #160] @ (2c02b4 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrh r2, [r4, #60] @ 0x3c │ │ │ │ + ldrh r2, [r7, #60] @ 0x3c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrh r6, [r7, #60] @ 0x3c │ │ │ │ + ldrh r6, [r2, #62] @ 0x3e │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r2, [pc, #840] @ (2c0568 ) │ │ │ │ + ldr r2, [pc, #936] @ (2c05c8 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrh r6, [r0, #56] @ 0x38 │ │ │ │ + ldrh r6, [r3, #56] @ 0x38 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c0224 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -72466,59 +72464,59 @@ │ │ │ │ adds r0, r0, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ adcs r7, r7 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r0, r8 │ │ │ │ str r7, [sp, #76] @ 0x4c │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ add r7, sp, #64 @ 0x40 │ │ │ │ mov r0, r8 │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r7 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ vldr d7, [sp, #72] @ 0x48 │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ negs r2, r2 │ │ │ │ vstr d7, [sp] │ │ │ │ sbc.w r3, r9, r3 │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r8 │ │ │ │ adds r3, r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ adcs r3, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r3, r5 │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ mov r1, r7 │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ mov r0, r8 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ ldrd r6, r7, [sp, #72] @ 0x48 │ │ │ │ negs r2, r2 │ │ │ │ sbc.w r3, r9, r3 │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ movs r2, #0 │ │ │ │ ldrd r7, r1, [sp, #96] @ 0x60 │ │ │ │ add r0, sp, #160 @ 0xa0 │ │ │ │ ldrd r6, r3, [sp, #88] @ 0x58 │ │ │ │ adds r7, r7, r7 │ │ │ │ adcs.w sl, r1, r1 │ │ │ │ add r1, sp, #152 @ 0x98 │ │ │ │ @@ -72539,38 +72537,38 @@ │ │ │ │ vstr d8, [sp, #128] @ 0x80 │ │ │ │ vstr d8, [sp, #136] @ 0x88 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #152] @ 0x98 │ │ │ │ vstr d8, [sp, #160] @ 0xa0 │ │ │ │ vstr d8, [sp, #168] @ 0xa8 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ add r1, sp, #168 @ 0xa8 │ │ │ │ add r0, sp, #176 @ 0xb0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ strd r7, sl, [sp] │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ mov r3, fp │ │ │ │ add r1, sp, #144 @ 0x90 │ │ │ │ mov r0, r8 │ │ │ │ strd r7, sl, [sp] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ mov r2, r4 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ strd r6, r9, [sp] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ ldr r0, [sp, #176] @ 0xb0 │ │ │ │ movs r1, #0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r6, r7, [sp, #168] @ 0xa8 │ │ │ │ adds r2, r2, r0 │ │ │ │ ldr r4, [sp, #180] @ 0xb4 │ │ │ │ @@ -72626,33 +72624,33 @@ │ │ │ │ strd r4, r5, [sp] │ │ │ │ ldrd r6, r7, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #136] @ 0x88 │ │ │ │ ldrd r1, r0, [sp, #48] @ 0x30 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #160] @ 0xa0 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ ldrd r1, r0, [sp, #56] @ 0x38 │ │ │ │ mov r2, sl │ │ │ │ strd r6, r7, [sp] │ │ │ │ mov r3, fp │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r8 │ │ │ │ strd r6, r7, [sp] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r7, #0 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov.w r9, #0 │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ mov r2, sl │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ strd r4, r5, [sp] │ │ │ │ mov r3, fp │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ ldr r4, [sp, #176] @ 0xb0 │ │ │ │ ldr r6, [sp, #160] @ 0xa0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r1, r5, [sp, #168] @ 0xa8 │ │ │ │ adds r6, r6, r4 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ ldrd r2, r3, [sp, #152] @ 0x98 │ │ │ │ @@ -72712,53 +72710,53 @@ │ │ │ │ sbc.w r4, r4, #0 │ │ │ │ subs r7, r7, r3 │ │ │ │ mov r3, r5 │ │ │ │ sbc.w r4, r4, #0 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #168] @ 0xa8 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldrd r1, r0, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r7 │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ mov r2, r7 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, r4 │ │ │ │ strd sl, fp, [sp] │ │ │ │ movs r4, #0 │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ ldr r5, [sp, #176] @ 0xb0 │ │ │ │ ldr r0, [sp, #160] @ 0xa0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r1, r6, [sp, #168] @ 0xa8 │ │ │ │ adds r0, r0, r5 │ │ │ │ ldr r7, [sp, #164] @ 0xa4 │ │ │ │ mov r8, ip │ │ │ │ b.n 2c067c │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ ldrh r4, [r5, #14] │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #784] @ (2c098c ) │ │ │ │ + ldr r1, [pc, #880] @ (2c09ec ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r5, [sp, #180] @ 0xb4 │ │ │ │ mov.w lr, #0 │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ adcs r7, r5 │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ it cs │ │ │ │ @@ -72809,15 +72807,15 @@ │ │ │ │ mov.w r4, r4, lsr #13 │ │ │ │ mov r2, r6 │ │ │ │ orr.w r4, r4, r5, lsl #19 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ str r4, [sp, #4] │ │ │ │ sbc.w r7, r7, #0 │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ ldrd r1, r2, [sp, #112] @ 0x70 │ │ │ │ lsrs r5, r5, #13 │ │ │ │ ldrd ip, r0, [sp, #104] @ 0x68 │ │ │ │ orr.w r5, r5, r7, lsl #19 │ │ │ │ movs r3, #0 │ │ │ │ lsrs r7, r7, #13 │ │ │ │ negs r1, r1 │ │ │ │ @@ -73333,33 +73331,33 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ blx 28b63c │ │ │ │ strh r2, [r0, #26] │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - rors r4, r2 │ │ │ │ + rors r4, r5 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strh r6, [r4, #50] @ 0x32 │ │ │ │ + strh r6, [r7, #50] @ 0x32 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strh r2, [r0, #52] @ 0x34 │ │ │ │ + strh r2, [r3, #52] @ 0x34 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - sbcs r0, r1 │ │ │ │ + sbcs r0, r4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strh r4, [r7, #44] @ 0x2c │ │ │ │ + strh r4, [r2, #46] @ 0x2e │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ands r0, r7 │ │ │ │ + eors r0, r2 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strh r2, [r0, #42] @ 0x2a │ │ │ │ + strh r2, [r3, #42] @ 0x2a │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strh r6, [r0, #38] @ 0x26 │ │ │ │ + strh r6, [r3, #38] @ 0x26 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ands r0, r4 │ │ │ │ + ands r0, r7 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strh r4, [r2, #34] @ 0x22 │ │ │ │ + strh r4, [r5, #34] @ 0x22 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c0cf0 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -73446,58 +73444,58 @@ │ │ │ │ adds r0, r0, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ adcs r6, r6 │ │ │ │ str r0, [sp, #80] @ 0x50 │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r0, fp │ │ │ │ str r6, [sp, #84] @ 0x54 │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ mov r0, fp │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #88] @ 0x58 │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ vldr d7, [sp, #80] @ 0x50 │ │ │ │ mov r0, fp │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ negs r2, r2 │ │ │ │ vstr d7, [sp] │ │ │ │ sbc.w r3, r4, r3 │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, fp │ │ │ │ adds r3, r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ adcs r3, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ mov r3, r8 │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ mov r0, fp │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #88] @ 0x58 │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ ldrd r6, r7, [sp, #80] @ 0x50 │ │ │ │ negs r2, r2 │ │ │ │ sbc.w r3, r4, r3 │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldrd r6, r2, [sp, #104] @ 0x68 │ │ │ │ movs r3, #0 │ │ │ │ ldrd r5, r7, [sp, #96] @ 0x60 │ │ │ │ adds r6, r6, r6 │ │ │ │ adcs r2, r2 │ │ │ │ str r2, [sp, #16] │ │ │ │ @@ -73521,42 +73519,42 @@ │ │ │ │ vstr d8, [sp, #136] @ 0x88 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #152] @ 0x98 │ │ │ │ vstr d8, [sp, #160] @ 0xa0 │ │ │ │ vstr d8, [sp, #168] @ 0xa8 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ vstr d8, [sp, #184] @ 0xb8 │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r1, sp, #176 @ 0xb0 │ │ │ │ add r0, sp, #184 @ 0xb8 │ │ │ │ mov r2, r9 │ │ │ │ str r6, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r8 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r1, sp, #152 @ 0x98 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, fp │ │ │ │ str r6, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, sl │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ add r1, sp, #136 @ 0x88 │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ strd r5, r7, [sp] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ ldrd r2, r0, [sp, #168] @ 0xa8 │ │ │ │ movs r1, #0 │ │ │ │ ldr r4, [sp, #184] @ 0xb8 │ │ │ │ ldrd lr, r7, [sp, #176] @ 0xb0 │ │ │ │ adds r2, r2, r4 │ │ │ │ ldr r5, [sp, #188] @ 0xbc │ │ │ │ ldrd r6, r3, [sp, #160] @ 0xa0 │ │ │ │ @@ -73613,33 +73611,33 @@ │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #152] @ 0x98 │ │ │ │ vstr d8, [sp, #160] @ 0xa0 │ │ │ │ vstr d8, [sp, #168] @ 0xa8 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ vstr d8, [sp, #184] @ 0xb8 │ │ │ │ ldrd r8, r9, [sp, #104] @ 0x68 │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ ldrd r1, r0, [sp, #60] @ 0x3c │ │ │ │ mov r2, r5 │ │ │ │ mov r3, sl │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, fp │ │ │ │ strd r8, r9, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov.w r8, #0 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov.w r9, #0 │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ mov r2, r5 │ │ │ │ ldrd r1, r0, [sp, #40] @ 0x28 │ │ │ │ mov r3, sl │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ ldr r5, [sp, #184] @ 0xb8 │ │ │ │ ldr r7, [sp, #168] @ 0xa8 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r1, r6, [sp, #176] @ 0xb0 │ │ │ │ adds r7, r7, r5 │ │ │ │ ldr r0, [sp, #172] @ 0xac │ │ │ │ ldrd r2, r3, [sp, #160] @ 0xa0 │ │ │ │ @@ -73701,44 +73699,44 @@ │ │ │ │ sbc.w r5, r5, #0 │ │ │ │ vstr d8, [sp, #136] @ 0x88 │ │ │ │ mov.w r9, #0 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #152] @ 0x98 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ vstr d8, [sp, #184] @ 0xb8 │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldrd r1, r0, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #0] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r2, r8 │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r3, r6 │ │ │ │ mov r0, fp │ │ │ │ strd r2, r4, [sp] │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldrd r1, r0, [sp, #40] @ 0x28 │ │ │ │ mov r2, r8 │ │ │ │ b.n 2c1134 │ │ │ │ ... │ │ │ │ ldrb r2, [r3, #28] │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #0 │ │ │ │ + subs r7, #24 │ │ │ │ lsls r7, r5, #1 │ │ │ │ strd r3, sl, [sp] │ │ │ │ mov r3, r5 │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ ldr r7, [sp, #184] @ 0xb8 │ │ │ │ ldr r2, [sp, #168] @ 0xa8 │ │ │ │ movs r0, #0 │ │ │ │ ldrd r6, r5, [sp, #176] @ 0xb0 │ │ │ │ adds r2, r2, r7 │ │ │ │ ldrd r3, r1, [sp, #160] @ 0xa0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -73796,15 +73794,15 @@ │ │ │ │ mov.w r3, r3, lsr #13 │ │ │ │ mov r2, r7 │ │ │ │ orr.w r5, r3, r6, lsl #19 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ str r5, [sp, #4] │ │ │ │ sbc.w r8, r8, #0 │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ ldrd r2, r1, [sp, #120] @ 0x78 │ │ │ │ lsrs r6, r6, #13 │ │ │ │ orr.w r6, r6, r8, lsl #19 │ │ │ │ mov.w r8, r8, lsr #13 │ │ │ │ ldrd lr, r0, [sp, #112] @ 0x70 │ │ │ │ negs r2, r2 │ │ │ │ mov.w r3, #0 │ │ │ │ @@ -73986,17 +73984,17 @@ │ │ │ │ blx 28b63c │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r4, [r0, #4] │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #228 @ 0xe4 │ │ │ │ + subs r0, #252 @ 0xfc │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrb r0, [r3, #20] │ │ │ │ + ldrb r0, [r6, #20] │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c1414 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -74057,15 +74055,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ ldrb r2, [r2, #0] │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #140 @ 0x8c │ │ │ │ + subs r0, #164 @ 0xa4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ strb r6, [r4, #30] │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002c14cc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -74131,15 +74129,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #230 @ 0xe6 │ │ │ │ + adds r7, #254 @ 0xfe │ │ │ │ lsls r7, r5, #1 │ │ │ │ strb r4, [r1, #29] │ │ │ │ lsls r0, r6, #3 │ │ │ │ strb r0, [r4, #27] │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002c1590 : │ │ │ │ @@ -74169,19 +74167,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2c15e8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r7, #2 │ │ │ │ + adds r7, #26 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrb r4, [r2, #14] │ │ │ │ + ldrb r4, [r5, #14] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrb r0, [r6, #14] │ │ │ │ + ldrb r0, [r1, #15] │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c15ec : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -74207,19 +74205,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2c1644 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r6, #166 @ 0xa6 │ │ │ │ + adds r6, #190 @ 0xbe │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrb r0, [r7, #12] │ │ │ │ + ldrb r0, [r2, #13] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrb r4, [r2, #13] │ │ │ │ + ldrb r4, [r5, #13] │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c1648 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -74248,19 +74246,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2c16ac ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r6, #62 @ 0x3e │ │ │ │ + adds r6, #86 @ 0x56 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrb r0, [r2, #11] │ │ │ │ + ldrb r0, [r5, #11] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrb r4, [r5, #11] │ │ │ │ + ldrb r4, [r0, #12] │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c16b0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -74293,19 +74291,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2c1720 ) │ │ │ │ ldr r0, [pc, #20] @ (2c1724 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ - adds r5, #196 @ 0xc4 │ │ │ │ + adds r5, #220 @ 0xdc │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrb r6, [r2, #9] │ │ │ │ + ldrb r6, [r5, #9] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrb r2, [r6, #9] │ │ │ │ + ldrb r2, [r1, #10] │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c1728 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -74326,19 +74324,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2c176c ) │ │ │ │ ldr r0, [pc, #20] @ (2c1770 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ - adds r5, #120 @ 0x78 │ │ │ │ + adds r5, #144 @ 0x90 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrb r2, [r1, #8] │ │ │ │ + ldrb r2, [r4, #8] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrb r6, [r4, #8] │ │ │ │ + ldrb r6, [r7, #8] │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c1774 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -75311,17 +75309,17 @@ │ │ │ │ orrs.w r1, r3, r6 │ │ │ │ orr.w r7, r7, r0, lsl #31 │ │ │ │ mov.w r0, r0, lsr #1 │ │ │ │ bne.w 2c2036 │ │ │ │ b.n 2c1f6a │ │ │ │ blx 28d8b8 │ │ │ │ nop │ │ │ │ - cmp r2, #224 @ 0xe0 │ │ │ │ + cmp r2, #248 @ 0xf8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strb r4, [r0, #0] │ │ │ │ + strb r4, [r3, #0] │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c2224 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -75622,25 +75620,25 @@ │ │ │ │ bne.n 2c2514 │ │ │ │ asrs r7, r6, #31 │ │ │ │ cbz r2, 2c2596 │ │ │ │ ldr r0, [r2, #12] │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #46 @ 0x2e │ │ │ │ + cmp r1, #70 @ 0x46 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - cmp r0, #208 @ 0xd0 │ │ │ │ + cmp r0, #232 @ 0xe8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ str r6, [r0, #120] @ 0x78 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - movs r7, #194 @ 0xc2 │ │ │ │ + movs r7, #218 @ 0xda │ │ │ │ lsls r7, r5, #1 │ │ │ │ - movs r7, #126 @ 0x7e │ │ │ │ + movs r7, #150 @ 0x96 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r2, [r4, #72] @ 0x48 │ │ │ │ + ldr r2, [r7, #72] @ 0x48 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c2598 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -75714,15 +75712,15 @@ │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ ldr r2, [pc, #72] @ (2c269c ) │ │ │ │ ldr r1, [pc, #76] @ (2c26a0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ str.w r4, [r0, #160] @ 0xa0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ cbz r3, 2c2672 │ │ │ │ str r0, [sp, #12] │ │ │ │ blx r3 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ @@ -75737,24 +75735,24 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - cmp r5, #216 @ 0xd8 │ │ │ │ + cmp r5, #240 @ 0xf0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r6, [r7, #16] │ │ │ │ + str r6, [r2, #20] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strb r0, [r3, #23] │ │ │ │ + strb r0, [r6, #23] │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldr r0, [pc, #8] @ (2c26b0 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 732a90 │ │ │ │ + b.w 732a98 │ │ │ │ nop │ │ │ │ strh r4, [r2, #2] │ │ │ │ lsls r5, r7, #1 │ │ │ │ │ │ │ │ 002c26b4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -75762,110 +75760,110 @@ │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ (2c270c ) │ │ │ │ sub sp, #12 │ │ │ │ add r0, pc │ │ │ │ blx 28b698 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7331e4 │ │ │ │ + bl 7331ec │ │ │ │ ldr.w ip, [pc, #56] @ 2c2710 │ │ │ │ ldr r2, [pc, #56] @ (2c2714 ) │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #56] @ (2c2718 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #12 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ blx 28b964 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r0, [r5, #64] @ 0x40 │ │ │ │ + ldr r0, [r0, #68] @ 0x44 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp r5, #78 @ 0x4e │ │ │ │ + cmp r5, #102 @ 0x66 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r0, [r3, #64] @ 0x40 │ │ │ │ + ldr r0, [r6, #64] @ 0x40 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r2, r2, #8 │ │ │ │ + asrs r2, r5, #8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 002c271c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ bl 5cd778 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr.w ip, [pc, #44] @ 2c2764 │ │ │ │ ldr r2, [pc, #44] @ (2c2768 ) │ │ │ │ movs r3, #30 │ │ │ │ ldr r1, [pc, #44] @ (2c276c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - cmp r4, #238 @ 0xee │ │ │ │ + cmp r5, #6 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r0, [r7, #56] @ 0x38 │ │ │ │ + ldr r0, [r2, #60] @ 0x3c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r2, r6, #6 │ │ │ │ + asrs r2, r1, #7 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 002c2770 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ bl 5cd85c │ │ │ │ bl 297674 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 733128 │ │ │ │ + bl 733130 │ │ │ │ cbz r0, 2c27d8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ (2c27f0 ) │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ blx 28b698 │ │ │ │ mov r5, r0 │ │ │ │ - bl 733130 │ │ │ │ + bl 733138 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ blx 28b964 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cbz r3, 2c27c4 │ │ │ │ ldr r0, [pc, #64] @ (2c27f4 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 733330 │ │ │ │ + b.w 733338 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -75877,21 +75875,21 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 28b63c │ │ │ │ nop │ │ │ │ - and.w r0, sl, #15400960 @ 0xeb0000 │ │ │ │ + bic.w r0, r2, #15400960 @ 0xeb0000 │ │ │ │ mrc2 15, 3, pc, cr13, cr15, {7} │ │ │ │ - cmp r4, #76 @ 0x4c │ │ │ │ + cmp r4, #100 @ 0x64 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r2, [r6, #48] @ 0x30 │ │ │ │ + ldr r2, [r1, #52] @ 0x34 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r6, [r2, #48] @ 0x30 │ │ │ │ + ldr r6, [r5, #48] @ 0x30 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c2804 : │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ ldr.w r3, [r3, #160] @ 0xa0 │ │ │ │ cbz r3, 2c2812 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ @@ -75907,25 +75905,25 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ bl 5cd778 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr r1, [pc, #80] @ (2c288c ) │ │ │ │ ldr r2, [pc, #84] @ (2c2890 ) │ │ │ │ movs r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #76] @ (2c2894 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r3, [r3, #160] @ 0xa0 │ │ │ │ cbz r3, 2c2868 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ cbz r3, 2c2868 │ │ │ │ str r0, [sp, #12] │ │ │ │ @@ -75945,99 +75943,99 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - cmp r3, #238 @ 0xee │ │ │ │ + cmp r4, #6 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r6, [r6, #40] @ 0x28 │ │ │ │ + ldr r6, [r1, #44] @ 0x2c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r0, r6, #2 │ │ │ │ + asrs r0, r1, #3 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 002c2898 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ bl 5cd778 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr.w ip, [pc, #60] @ 2c28f0 │ │ │ │ ldr r2, [pc, #60] @ (2c28f4 ) │ │ │ │ movs r3, #116 @ 0x74 │ │ │ │ ldr r1, [pc, #60] @ (2c28f8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ cbz r3, 2c28dc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - cmp r3, #112 @ 0x70 │ │ │ │ + cmp r3, #136 @ 0x88 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r2, [r7, #32] │ │ │ │ + ldr r2, [r2, #36] @ 0x24 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r4, r6, #32 │ │ │ │ + asrs r4, r1, #1 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 002c28fc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ bl 5cd778 │ │ │ │ mov r4, r0 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr.w ip, [pc, #60] @ 2c2954 │ │ │ │ ldr r2, [pc, #60] @ (2c2958 ) │ │ │ │ movs r3, #127 @ 0x7f │ │ │ │ ldr r1, [pc, #60] @ (2c295c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [r0, #84] @ 0x54 │ │ │ │ cbz r3, 2c2940 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - cmp r3, #12 │ │ │ │ + cmp r3, #36 @ 0x24 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r6, [r2, #28] │ │ │ │ + ldr r6, [r5, #28] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r0, r2, #31 │ │ │ │ + lsrs r0, r5, #31 │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldr r3, [pc, #16] @ (2c2974 ) │ │ │ │ ldr r2, [pc, #20] @ (2c2978 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (2c297c ) │ │ │ │ @@ -76045,22 +76043,22 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ str r0, [r3, #44] @ 0x2c │ │ │ │ lsls r0, r6, #3 │ │ │ │ cmp r8, pc │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r3, #68] @ 0x44 │ │ │ │ + str r6, [r6, #68] @ 0x44 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r1, [pc, #8] @ (2c298c ) │ │ │ │ movs r2, #57 @ 0x39 │ │ │ │ add r1, pc │ │ │ │ - b.w 878cfc │ │ │ │ + b.w 878d04 │ │ │ │ nop │ │ │ │ - str r0, [r1, #68] @ 0x44 │ │ │ │ + str r0, [r4, #68] @ 0x44 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [r0, #0] │ │ │ │ sub sp, #12 │ │ │ │ @@ -76134,26 +76132,26 @@ │ │ │ │ ldr r0, [r6, #4] │ │ │ │ blx 28b964 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ blx 28b964 │ │ │ │ mov r0, r6 │ │ │ │ blx 28b964 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8890f4 │ │ │ │ + bl 8890fc │ │ │ │ mov r0, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 28b960 │ │ │ │ blx 28c42c │ │ │ │ ldr r1, [pc, #104] @ (2c2adc ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #104] @ (2c2ae0 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87f0c8 │ │ │ │ + bl 87f0d0 │ │ │ │ b.n 2c2a2a │ │ │ │ str r2, [r4, #4] │ │ │ │ b.n 2c2a0e │ │ │ │ ldr r2, [pc, #92] @ (2c2ae4 ) │ │ │ │ ldr r3, [pc, #96] @ (2c2ae8 ) │ │ │ │ ldr r1, [pc, #96] @ (2c2aec ) │ │ │ │ add r2, pc │ │ │ │ @@ -76178,44 +76176,44 @@ │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 28b63c │ │ │ │ ldr r0, [pc, #64] @ (2c2b08 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f05c │ │ │ │ + bl 87f064 │ │ │ │ blx 28d8b8 │ │ │ │ nop │ │ │ │ str r4, [r2, #40] @ 0x28 │ │ │ │ lsls r0, r6, #3 │ │ │ │ strb r4, [r2, #2] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #90 @ 0x5a │ │ │ │ + cmp r2, #114 @ 0x72 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - lsrs r4, r0, #30 │ │ │ │ + lsrs r4, r3, #30 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - ldmia r5!, {r1, r2, r6, r7} │ │ │ │ + ldmia r5!, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - cmp r2, #68 @ 0x44 │ │ │ │ + cmp r2, #92 @ 0x5c │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r4, [r2, #8] │ │ │ │ + ldr r4, [r5, #8] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r0, [r3, #8] │ │ │ │ + ldr r0, [r6, #8] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp r2, #46 @ 0x2e │ │ │ │ + cmp r2, #70 @ 0x46 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r6, [r7, #4] │ │ │ │ + ldr r6, [r2, #8] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r6, [r1, #8] │ │ │ │ + ldr r6, [r4, #8] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp r2, #20 │ │ │ │ + cmp r2, #44 @ 0x2c │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r4, [r4, #4] │ │ │ │ + ldr r4, [r7, #4] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r4, [r2, #8] │ │ │ │ + ldr r4, [r5, #8] │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #408] @ (2c2cb4 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -76318,58 +76316,58 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r3, r0 │ │ │ │ add.w r2, sp, #11 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8684ac │ │ │ │ + bl 8684b4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2c2bb2 │ │ │ │ movs r1, #61 @ 0x3d │ │ │ │ mov r0, r5 │ │ │ │ blx 28bf2c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c2c9e │ │ │ │ mov r0, r5 │ │ │ │ blx 28dc3c │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #172] @ (2c2cdc ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 87f0c8 │ │ │ │ + bl 87f0d0 │ │ │ │ ldr r0, [pc, #168] @ (2c2ce0 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 87ec74 │ │ │ │ + bl 87ec7c │ │ │ │ b.n 2c2bc0 │ │ │ │ ldr r3, [pc, #160] @ (2c2ce4 ) │ │ │ │ movs r2, #106 @ 0x6a │ │ │ │ ldr r4, [pc, #160] @ (2c2ce8 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #160] @ (2c2cec ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ movs r0, #1 │ │ │ │ b.n 2c2be0 │ │ │ │ ldr r3, [pc, #144] @ (2c2cf0 ) │ │ │ │ movs r2, #118 @ 0x76 │ │ │ │ ldr r4, [pc, #144] @ (2c2cf4 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #144] @ (2c2cf8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 2c2c5a │ │ │ │ movs r0, #20 │ │ │ │ blx 28b624 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ blx 28dc3c │ │ │ │ ldr r3, [r6, #0] │ │ │ │ @@ -76392,49 +76390,49 @@ │ │ │ │ mov r7, r0 │ │ │ │ b.n 2c2c2c │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ str r2, [r3, #16] │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r1, #8] │ │ │ │ + ldr r6, [r4, #8] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r6, [r2, #8] │ │ │ │ + ldr r6, [r5, #8] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ + ldr r2, [r0, #12] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r6, [r4, #4] │ │ │ │ + ldr r6, [r7, #4] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r1, [sp, #80] @ 0x50 │ │ │ │ + ldr r1, [sp, #176] @ 0xb0 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - asrs r2, r7, #31 │ │ │ │ + adds r2, r2, r0 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ldr r4, [r5, #8] │ │ │ │ + ldr r4, [r0, #12] │ │ │ │ lsls r6, r3, #1 │ │ │ │ str r0, [r3, #4] │ │ │ │ lsls r0, r6, #3 │ │ │ │ - ldr r4, [r7, #0] │ │ │ │ + ldr r4, [r2, #4] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r2, [r2, #4] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp r0, #132 @ 0x84 │ │ │ │ + cmp r0, #156 @ 0x9c │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r6, [r1, #124] @ 0x7c │ │ │ │ + str r6, [r4, #124] @ 0x7c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r2, [r2, #108] @ 0x6c │ │ │ │ + str r2, [r5, #108] @ 0x6c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp r0, #104 @ 0x68 │ │ │ │ + cmp r0, #128 @ 0x80 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r2, [r2, #124] @ 0x7c │ │ │ │ + str r2, [r5, #124] @ 0x7c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r6, [r6, #104] @ 0x68 │ │ │ │ + str r6, [r1, #108] @ 0x6c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp r5, #220 @ 0xdc │ │ │ │ + cmp r5, #244 @ 0xf4 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - str r6, [r7, #120] @ 0x78 │ │ │ │ + str r6, [r2, #124] @ 0x7c │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #64] @ (2c2d54 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -76455,23 +76453,23 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 2c2990 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov.w r2, #374 @ 0x176 │ │ │ │ add.w r0, r4, #76 @ 0x4c │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 878cfc │ │ │ │ + b.w 878d04 │ │ │ │ nop │ │ │ │ ldrsh r6, [r3, r4] │ │ │ │ lsls r0, r6, #3 │ │ │ │ cmp r8, pc │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r2, #2] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r7, #92] @ 0x5c │ │ │ │ + str r0, [r2, #96] @ 0x60 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c2d64 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -76508,15 +76506,15 @@ │ │ │ │ ldr r0, [r0, r3] │ │ │ │ movs r3, #0 │ │ │ │ mul.w r2, ip, r2 │ │ │ │ adds r0, #104 @ 0x68 │ │ │ │ eor.w r2, r2, r2, lsr #13 │ │ │ │ mul.w r2, lr, r2 │ │ │ │ eor.w r2, r2, r2, lsr #16 │ │ │ │ - bl 88584c │ │ │ │ + bl 885854 │ │ │ │ cbz r0, 2c2e0c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -76532,19 +76530,19 @@ │ │ │ │ str.w ip, [sp] │ │ │ │ blx 28b63c │ │ │ │ nop │ │ │ │ ldrsh r0, [r4, r2] │ │ │ │ lsls r0, r6, #3 │ │ │ │ strb r4, [r2, #2] │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #186 @ 0xba │ │ │ │ + movs r6, #210 @ 0xd2 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - stmia r1!, {r2, r3} │ │ │ │ + stmia r1!, {r2, r5} │ │ │ │ lsls r4, r4, #1 │ │ │ │ - str r0, [r1, #80] @ 0x50 │ │ │ │ + str r0, [r4, #80] @ 0x50 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c2e3c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -76561,31 +76559,31 @@ │ │ │ │ ldr r0, [pc, #116] @ (2c2ed8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [pc, #116] @ (2c2edc ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 87fb2c │ │ │ │ + bl 87fb34 │ │ │ │ mov r1, r5 │ │ │ │ movs r2, #1 │ │ │ │ add r6, pc │ │ │ │ - bl 881b94 │ │ │ │ + bl 881b9c │ │ │ │ cbz r0, 2c2ec6 │ │ │ │ ldr r3, [pc, #92] @ (2c2ee0 ) │ │ │ │ mov r2, r7 │ │ │ │ strd r8, r4, [sp, #8] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #88] @ (2c2ee4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 88155c │ │ │ │ + bl 881564 │ │ │ │ mov r0, r5 │ │ │ │ - bl 881908 │ │ │ │ + bl 881910 │ │ │ │ ldr r2, [pc, #72] @ (2c2ee8 ) │ │ │ │ ldr r3, [pc, #52] @ (2c2ed4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -76602,15 +76600,15 @@ │ │ │ │ movs r0, #1 │ │ │ │ blx 28da78 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ ldrb r0, [r5, r7] │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r0, #100] @ 0x64 │ │ │ │ + str r2, [r3, #100] @ 0x64 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldrb r4, [r0, r7] │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r5, [pc, #160] @ (2c2f84 ) │ │ │ │ movs r0, r0 │ │ │ │ ldc2l 15, cr15, [fp], #-1020 @ 0xfffffc04 │ │ │ │ ldrb r4, [r3, r6] │ │ │ │ @@ -76688,27 +76686,27 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ bl 2c2990 │ │ │ │ mov.w r2, #374 @ 0x176 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 878cfc │ │ │ │ + b.w 878d04 │ │ │ │ add r3, pc, #80 @ (adr r3, 2c3008 ) │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldrb r0, [r7, r4] │ │ │ │ lsls r0, r6, #3 │ │ │ │ cmp r8, pc │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r2, #2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r6, [r5, r2] │ │ │ │ + ldrsh r6, [r0, r3] │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldc2 15, cr15, [r9, #1020] @ 0x3fc │ │ │ │ - str r6, [r1, #56] @ 0x38 │ │ │ │ + str r6, [r4, #56] @ 0x38 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c2fd0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -76758,15 +76756,15 @@ │ │ │ │ beq.w 2c32f8 │ │ │ │ movs r1, #80 @ 0x50 │ │ │ │ ldr.w r0, [r9] │ │ │ │ movs r3, #0 │ │ │ │ mov r4, r6 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr r6, [r6, #8] │ │ │ │ - bl 889090 │ │ │ │ + bl 889098 │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ movs r1, #0 │ │ │ │ blx 28d48c │ │ │ │ movs r1, #2 │ │ │ │ str r4, [r5, #72] @ 0x48 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ @@ -76865,15 +76863,15 @@ │ │ │ │ strb.w r3, [r5, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2c329a │ │ │ │ ldr r1, [pc, #464] @ (2c335c ) │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ add.w r0, r7, #76 @ 0x4c │ │ │ │ add r1, pc │ │ │ │ - bl 878cfc │ │ │ │ + bl 878d04 │ │ │ │ ldrd r3, r2, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2c3048 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [r3, #4] │ │ │ │ b.n 2c304a │ │ │ │ ldr r6, [r4, #0] │ │ │ │ @@ -76886,18 +76884,18 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ strd r6, r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ movs r7, #1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8890f4 │ │ │ │ + bl 8890fc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ blx 28b964 │ │ │ │ ldr r2, [pc, #396] @ (2c336c ) │ │ │ │ ldr r3, [pc, #348] @ (2c333c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -76923,15 +76921,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ strd r6, r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 28d68c │ │ │ │ b.n 2c31ce │ │ │ │ str r3, [sp, #8] │ │ │ │ movs r2, #5 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, sl │ │ │ │ @@ -76941,43 +76939,43 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ ldr r1, [pc, #312] @ (2c3384 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 2c322c │ │ │ │ ldr r2, [pc, #300] @ (2c3388 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr r3, [pc, #300] @ (2c338c ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movs r2, #203 @ 0xcb │ │ │ │ ldr r1, [pc, #292] @ (2c3390 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 2c322c │ │ │ │ ldr r4, [r4, #0] │ │ │ │ blx 28c42c │ │ │ │ ldr r3, [pc, #276] @ (2c3394 ) │ │ │ │ movs r2, #209 @ 0xd1 │ │ │ │ ldr r1, [pc, #276] @ (2c3398 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #276] @ (2c339c ) │ │ │ │ add r1, pc │ │ │ │ strd r4, r0, [sp, #4] │ │ │ │ mov r0, sl │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 2c322c │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r6, r7 │ │ │ │ ldr r2, [pc, #256] @ (2c33a0 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r0, sl │ │ │ │ @@ -76987,21 +76985,21 @@ │ │ │ │ ldr r4, [pc, #248] @ (2c33a8 ) │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ movs r2, #249 @ 0xf9 │ │ │ │ mov r1, r4 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ ldrb.w r3, [r5, #77] @ 0x4d │ │ │ │ cbz r3, 2c32fc │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r6, #76 @ 0x4c │ │ │ │ - bl 878cfc │ │ │ │ + bl 878d04 │ │ │ │ b.n 2c31d6 │ │ │ │ str r3, [sp, #8] │ │ │ │ movs r2, #2 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [pc, #204] @ (2c33ac ) │ │ │ │ ldr r2, [r4, #0] │ │ │ │ @@ -77009,25 +77007,25 @@ │ │ │ │ strd r3, r2, [sp] │ │ │ │ ldr r3, [pc, #200] @ (2c33b0 ) │ │ │ │ movs r2, #215 @ 0xd7 │ │ │ │ ldr r1, [pc, #200] @ (2c33b4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 2c322c │ │ │ │ movs r7, #0 │ │ │ │ b.n 2c31d6 │ │ │ │ ldrd r0, r1, [r5, #8] │ │ │ │ mov r2, r3 │ │ │ │ bl 2c2eec │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r6, #76 @ 0x4c │ │ │ │ - bl 878cfc │ │ │ │ + bl 878d04 │ │ │ │ b.n 2c31d6 │ │ │ │ ldrd r3, r0, [r5, #8] │ │ │ │ b.n 2c30ee │ │ │ │ ldr r3, [pc, #152] @ (2c33b8 ) │ │ │ │ movs r2, #240 @ 0xf0 │ │ │ │ ldr r4, [pc, #152] @ (2c33bc ) │ │ │ │ ldr r1, [pc, #156] @ (2c33c0 ) │ │ │ │ @@ -77043,75 +77041,75 @@ │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r0, r1] │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r2, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r0, #68] @ 0x44 │ │ │ │ + str r0, [r3, #68] @ 0x44 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r6, [r5, #68] @ 0x44 │ │ │ │ + str r6, [r0, #72] @ 0x48 │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r8, pc │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r2, #2] │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r1, #36] @ 0x24 │ │ │ │ + str r6, [r4, #36] @ 0x24 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r0, [r2, #24] │ │ │ │ + str r0, [r5, #24] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r3, #22 │ │ │ │ + movs r3, #46 @ 0x2e │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r4, [r6, #44] @ 0x2c │ │ │ │ + str r4, [r1, #48] @ 0x30 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r4, [r4, #20] │ │ │ │ + str r4, [r7, #20] │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldrh r4, [r3, r1] │ │ │ │ lsls r0, r6, #3 │ │ │ │ - movs r2, #184 @ 0xb8 │ │ │ │ + movs r2, #208 @ 0xd0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r6, [r2, #40] @ 0x28 │ │ │ │ + str r6, [r5, #40] @ 0x28 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r6, [r0, #16] │ │ │ │ + str r6, [r3, #16] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r2, [r4, #56] @ 0x38 │ │ │ │ + str r2, [r7, #56] @ 0x38 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r2, #132 @ 0x84 │ │ │ │ + movs r2, #156 @ 0x9c │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r4, [r2, #12] │ │ │ │ + str r4, [r5, #12] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r4, [r0, #40] @ 0x28 │ │ │ │ + str r4, [r3, #40] @ 0x28 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r2, #102 @ 0x66 │ │ │ │ + movs r2, #126 @ 0x7e │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r6, [r6, #8] │ │ │ │ + str r6, [r1, #12] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r6, [r5, #40] @ 0x28 │ │ │ │ + str r6, [r0, #44] @ 0x2c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r4, [r3, #8] │ │ │ │ + str r4, [r6, #8] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r2, #64 @ 0x40 │ │ │ │ + movs r2, #88 @ 0x58 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r4, [r4, #56] @ 0x38 │ │ │ │ + str r4, [r7, #56] @ 0x38 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r2, #34 @ 0x22 │ │ │ │ + movs r2, #58 @ 0x3a │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r2, [r6, #4] │ │ │ │ + str r2, [r1, #8] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r4, [r2, #40] @ 0x28 │ │ │ │ + str r4, [r5, #40] @ 0x28 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r1, #228 @ 0xe4 │ │ │ │ + movs r1, #252 @ 0xfc │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r4, [r6, #0] │ │ │ │ + str r4, [r1, #4] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r1, #172 @ 0xac │ │ │ │ + movs r1, #196 @ 0xc4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - stmia r5!, {r1, r3, r5} │ │ │ │ + stmia r5!, {r1, r6} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrsh r2, [r7, r7] │ │ │ │ + str r2, [r2, #0] │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c33c4 : │ │ │ │ uxth r2, r0 │ │ │ │ push {lr} │ │ │ │ adds r3, r2, r1 │ │ │ │ uxth r3, r3 │ │ │ │ @@ -78212,15 +78210,15 @@ │ │ │ │ add ip, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, sp │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 882cd4 │ │ │ │ + bl 882cdc │ │ │ │ ldr r2, [pc, #48] @ (2c3f18 ) │ │ │ │ ldr r3, [pc, #44] @ (2c3f14 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -78280,19 +78278,19 @@ │ │ │ │ movs r2, #46 @ 0x2e │ │ │ │ ldr r1, [pc, #16] @ (2c3f90 ) │ │ │ │ ldr r0, [pc, #16] @ (2c3f94 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ - asrs r2, r0, #31 │ │ │ │ + asrs r2, r3, #31 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrsb r0, [r2, r4] │ │ │ │ + ldrsb r0, [r5, r4] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrsb r6, [r5, r4] │ │ │ │ + ldrsb r6, [r0, r5] │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c3f98 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -78346,15 +78344,15 @@ │ │ │ │ eors r1, r2 │ │ │ │ adds r5, #16 │ │ │ │ str r1, [sp, #20] │ │ │ │ mov r2, r9 │ │ │ │ add r1, sp, #8 │ │ │ │ eor.w r3, r3, ip │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 89b0d4 │ │ │ │ + bl 89b0dc │ │ │ │ cmp r5, sl │ │ │ │ blt.n 2c3ff6 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r8, r3 │ │ │ │ bls.n 2c404c │ │ │ │ add r3, fp │ │ │ │ movs r0, #0 │ │ │ │ @@ -78382,15 +78380,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [pc, #544] @ (2c42a0 ) │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r6, #29 │ │ │ │ + asrs r2, r1, #30 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r3, [pc, #944] @ (2c443c ) │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002c408c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -78446,15 +78444,15 @@ │ │ │ │ eors r1, r2 │ │ │ │ adds r5, #16 │ │ │ │ str r1, [sp, #20] │ │ │ │ mov r2, r9 │ │ │ │ add r1, sp, #8 │ │ │ │ eor.w r3, r3, ip │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 89b814 │ │ │ │ + bl 89b81c │ │ │ │ cmp r5, sl │ │ │ │ blt.n 2c40ea │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r8, r3 │ │ │ │ bls.n 2c4140 │ │ │ │ add r3, fp │ │ │ │ movs r0, #0 │ │ │ │ @@ -78482,15 +78480,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r3, [pc, #592] @ (2c43c4 ) │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r7, #25 │ │ │ │ + asrs r6, r2, #26 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r2, [pc, #992] @ (2c4560 ) │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002c4180 : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -78510,15 +78508,15 @@ │ │ │ │ moveq r9, r7 │ │ │ │ movne r9, r5 │ │ │ │ moveq r5, r7 │ │ │ │ movs r4, #0 │ │ │ │ add.w r1, r8, r4 │ │ │ │ adds r0, r6, r4 │ │ │ │ adds r4, #16 │ │ │ │ - bl 89af24 │ │ │ │ + bl 89af2c │ │ │ │ cmp r4, r9 │ │ │ │ blt.n 2c41b4 │ │ │ │ cmp r7, r5 │ │ │ │ bls.n 2c41d8 │ │ │ │ adds r3, r6, r5 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -78553,15 +78551,15 @@ │ │ │ │ moveq r9, r7 │ │ │ │ movne r9, r5 │ │ │ │ moveq r5, r7 │ │ │ │ movs r4, #0 │ │ │ │ add.w r1, r8, r4 │ │ │ │ adds r0, r6, r4 │ │ │ │ adds r4, #16 │ │ │ │ - bl 89b5e4 │ │ │ │ + bl 89b5ec │ │ │ │ cmp r4, r9 │ │ │ │ blt.n 2c4220 │ │ │ │ cmp r7, r5 │ │ │ │ bls.n 2c4244 │ │ │ │ adds r3, r6, r5 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -79669,19 +79667,19 @@ │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ subs r6, #98 @ 0x62 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #250 @ 0xfa │ │ │ │ lsls r0, r6, #3 │ │ │ │ - lsrs r0, r3, #3 │ │ │ │ + lsrs r0, r6, #3 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r0, [pc, #152] @ (2c4f24 ) │ │ │ │ + ldr r0, [pc, #248] @ (2c4f84 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r0, [pc, #328] @ (2c4fd8 ) │ │ │ │ + ldr r0, [pc, #424] @ (2c5038 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c4e90 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -79748,19 +79746,19 @@ │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ subs r5, #150 @ 0x96 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #38 @ 0x26 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - lsrs r4, r0, #32 │ │ │ │ + lsrs r4, r3, #32 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - bx sl │ │ │ │ + bx sp │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bx pc │ │ │ │ + @ instruction: 0x4796 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c4f64 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -79828,19 +79826,19 @@ │ │ │ │ nop │ │ │ │ subs r4, #194 @ 0xc2 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #116 @ 0x74 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - lsls r2, r6, #28 │ │ │ │ + lsls r2, r1, #29 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - mov r8, r0 │ │ │ │ + mov r8, r3 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - mov ip, r5 │ │ │ │ + mov ip, r8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c5038 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -79908,19 +79906,19 @@ │ │ │ │ nop │ │ │ │ subs r3, #236 @ 0xec │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #148 @ 0x94 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - lsls r2, r3, #25 │ │ │ │ + lsls r2, r6, #25 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - cmp r8, r5 │ │ │ │ + cmp r8, r8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp ip, sl │ │ │ │ + cmp ip, sp │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c5110 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -80302,19 +80300,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ bl 28e188 │ │ │ │ adds r7, #98 @ 0x62 │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r1, #9 │ │ │ │ + lsls r0, r4, #9 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - rors r2, r1 │ │ │ │ + rors r2, r4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - rors r6, r3 │ │ │ │ + rors r6, r6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c5550 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -80363,19 +80361,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ bl 28e188 │ │ │ │ adds r6, #218 @ 0xda │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r0, #7 │ │ │ │ + lsls r0, r3, #7 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adcs r2, r0 │ │ │ │ + adcs r2, r3 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adcs r6, r2 │ │ │ │ + adcs r6, r5 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c55d8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -80387,32 +80385,32 @@ │ │ │ │ ldr r1, [pc, #108] @ (2c5660 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 86eeb4 │ │ │ │ + bl 86eebc │ │ │ │ ldr r1, [pc, #92] @ (2c5664 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r4, sp, #8 │ │ │ │ add r1, pc │ │ │ │ - bl 86edc0 │ │ │ │ + bl 86edc8 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r3 │ │ │ │ movs r4, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 89dcc8 │ │ │ │ + bl 89dcd0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cbz r0, 2c562c │ │ │ │ - bl 87e520 │ │ │ │ + bl 87e528 │ │ │ │ ldr r2, [pc, #56] @ (2c5668 ) │ │ │ │ ldr r3, [pc, #44] @ (2c565c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -80427,17 +80425,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ adds r6, #78 @ 0x4e │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #288] @ (2c5784 ) │ │ │ │ + ldr r2, [pc, #384] @ (2c57e4 ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ - subs r6, #80 @ 0x50 │ │ │ │ + subs r6, #104 @ 0x68 │ │ │ │ lsls r6, r3, #1 │ │ │ │ adds r6, #12 │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002c566c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -80451,40 +80449,40 @@ │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #144] @ (2c5718 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 86f000 │ │ │ │ + bl 86f008 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ cbz r0, 2c5704 │ │ │ │ mov r1, sp │ │ │ │ - bl 89dbd4 │ │ │ │ + bl 89dbdc │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ cbnz r0, 2c56fe │ │ │ │ cbz r7, 2c56d0 │ │ │ │ ldr r6, [pc, #108] @ (2c571c ) │ │ │ │ mov r4, r7 │ │ │ │ add r6, pc │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r2] │ │ │ │ sub.w r3, r3, #2 │ │ │ │ clz r3, r3 │ │ │ │ lsrs r3, r3, #5 │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2c56b2 │ │ │ │ mov r0, r7 │ │ │ │ - bl 84e8c4 │ │ │ │ + bl 84e8cc │ │ │ │ ldr r2, [pc, #72] @ (2c5720 ) │ │ │ │ ldr r3, [pc, #56] @ (2c5714 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -80494,32 +80492,32 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bl 87e520 │ │ │ │ + bl 87e528 │ │ │ │ b.n 2c56d6 │ │ │ │ ldr r0, [pc, #28] @ (2c5724 ) │ │ │ │ add r0, pc │ │ │ │ b.n 2c569e │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r5, #186 @ 0xba │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #712] @ (2c59e4 ) │ │ │ │ + ldr r1, [pc, #808] @ (2c5a44 ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ - lsls r4, r0 │ │ │ │ + lsls r4, r3 │ │ │ │ lsls r6, r3, #1 │ │ │ │ adds r5, #98 @ 0x62 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - strh r2, [r4, #60] @ 0x3c │ │ │ │ + strh r2, [r7, #60] @ 0x3c │ │ │ │ lsls r2, r5, #1 │ │ │ │ │ │ │ │ 002c5728 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -80534,15 +80532,15 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ blx 28cc90 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 896224 │ │ │ │ + bl 89622c │ │ │ │ cmp r5, #2 │ │ │ │ beq.n 2c5788 │ │ │ │ ldr r2, [pc, #108] @ (2c57d0 ) │ │ │ │ ldr r3, [pc, #104] @ (2c57cc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -80564,35 +80562,35 @@ │ │ │ │ add r0, pc │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ strd r3, r3, [sp, #20] │ │ │ │ blx 28b698 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ add r0, sp, #12 │ │ │ │ - bl 89d540 │ │ │ │ + bl 89d548 │ │ │ │ b.n 2c57b0 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 896160 │ │ │ │ + bl 896168 │ │ │ │ add r0, sp, #12 │ │ │ │ - bl 89d56c │ │ │ │ + bl 89d574 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2c57a8 │ │ │ │ mov r0, r6 │ │ │ │ blx 28b964 │ │ │ │ b.n 2c5760 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r4, #250 @ 0xfa │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #216 @ 0xd8 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - subs r7, #182 @ 0xb6 │ │ │ │ + subs r7, #206 @ 0xce │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c57d8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -80607,15 +80605,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ blx 28cc90 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 896224 │ │ │ │ + bl 89622c │ │ │ │ cmp r5, #2 │ │ │ │ beq.n 2c583c │ │ │ │ cmp r5, #3 │ │ │ │ beq.n 2c5876 │ │ │ │ ldr r2, [pc, #156] @ (2c58b4 ) │ │ │ │ ldr r3, [pc, #152] @ (2c58b0 ) │ │ │ │ add r2, pc │ │ │ │ @@ -80639,31 +80637,31 @@ │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ blx 28b698 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r0 │ │ │ │ add r0, sp, #4 │ │ │ │ - bl 89d540 │ │ │ │ + bl 89d548 │ │ │ │ b.n 2c5864 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 896160 │ │ │ │ + bl 896168 │ │ │ │ add r0, sp, #4 │ │ │ │ - bl 89d56c │ │ │ │ + bl 89d574 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2c585c │ │ │ │ mov r0, r6 │ │ │ │ blx 28b964 │ │ │ │ b.n 2c5814 │ │ │ │ ldr r2, [pc, #68] @ (2c58bc ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 8961dc │ │ │ │ + bl 8961e4 │ │ │ │ ldr r2, [pc, #60] @ (2c58c0 ) │ │ │ │ ldr r3, [pc, #40] @ (2c58b0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -80671,65 +80669,65 @@ │ │ │ │ bne.n 2c58a8 │ │ │ │ ldr r2, [pc, #44] @ (2c58c4 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 8961dc │ │ │ │ + b.w 8961e4 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ adds r4, #74 @ 0x4a │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - subs r6, #254 @ 0xfe │ │ │ │ + subs r7, #22 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsls r4, r0, #8 │ │ │ │ + lsls r4, r3, #8 │ │ │ │ lsls r1, r5, #1 │ │ │ │ adds r3, #182 @ 0xb6 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - ldr r7, [pc, #96] @ (2c5928 ) │ │ │ │ + ldr r7, [pc, #192] @ (2c5988 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r1 │ │ │ │ movs r1, #0 │ │ │ │ sub sp, #8 │ │ │ │ mov r7, r0 │ │ │ │ mov r6, r2 │ │ │ │ mov r0, r1 │ │ │ │ movs r2, #4 │ │ │ │ blx 28db20 │ │ │ │ mov r5, r0 │ │ │ │ - bl 73521c │ │ │ │ + bl 735224 │ │ │ │ cmp r0, r4 │ │ │ │ beq.n 2c5958 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7357c4 │ │ │ │ + bl 7357cc │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73310c │ │ │ │ + bl 733114 │ │ │ │ ldr r3, [pc, #92] @ (2c5960 ) │ │ │ │ ldr r1, [pc, #92] @ (2c5964 ) │ │ │ │ mov r2, r6 │ │ │ │ add r3, pc │ │ │ │ strd r8, r0, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ ldr r1, [pc, #80] @ (2c5968 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ adds r6, #2 │ │ │ │ - bl 7333fc │ │ │ │ + bl 733404 │ │ │ │ ldr r1, [pc, #68] @ (2c596c ) │ │ │ │ mov r0, r5 │ │ │ │ movs r4, #0 │ │ │ │ add r1, pc │ │ │ │ blx 28c74c │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cbz r3, 2c594a │ │ │ │ @@ -80746,36 +80744,36 @@ │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 28b3b0 │ │ │ │ ldr.w r8, [pc, #20] @ 2c5970 │ │ │ │ add r8, pc │ │ │ │ b.n 2c58fc │ │ │ │ - cmp r6, #180 @ 0xb4 │ │ │ │ + cmp r6, #204 @ 0xcc │ │ │ │ lsls r1, r5, #1 │ │ │ │ - subs r6, #58 @ 0x3a │ │ │ │ + subs r6, #82 @ 0x52 │ │ │ │ lsls r6, r3, #1 │ │ │ │ lsls r5, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #96 @ 0x60 │ │ │ │ + cmp r6, #120 @ 0x78 │ │ │ │ lsls r1, r5, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 7357c4 │ │ │ │ + bl 7357cc │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r1, #0] │ │ │ │ - bl 7357c4 │ │ │ │ + bl 7357cc │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 28d088 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -80809,20 +80807,20 @@ │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #144] @ (2c5a80 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 86f000 │ │ │ │ + bl 86f008 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ cbz r0, 2c5a66 │ │ │ │ mov r1, sp │ │ │ │ - bl 7f2f88 │ │ │ │ + bl 7f2f90 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ cbz r1, 2c5a40 │ │ │ │ mov r0, r5 │ │ │ │ bl 57d908 │ │ │ │ ldr r2, [pc, #104] @ (2c5a84 ) │ │ │ │ ldr r3, [pc, #96] @ (2c5a7c ) │ │ │ │ @@ -80845,40 +80843,40 @@ │ │ │ │ ldr r6, [pc, #68] @ (2c5a88 ) │ │ │ │ mov r4, r0 │ │ │ │ add r6, pc │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r2] │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2c5a48 │ │ │ │ mov r0, r7 │ │ │ │ - bl 84249c │ │ │ │ + bl 8424a4 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ b.n 2c5a12 │ │ │ │ ldr r1, [pc, #36] @ (2c5a8c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ b.n 2c5a18 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r2, #82 @ 0x52 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #472 @ (adr r2, 2c5c5c ) │ │ │ │ + add r2, pc, #568 @ (adr r2, 2c5cbc ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ adds r2, #32 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - subs r5, #6 │ │ │ │ + subs r5, #30 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r4, #238 @ 0xee │ │ │ │ + subs r5, #6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c5a90 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -80892,42 +80890,42 @@ │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 86efa4 │ │ │ │ + bl 86efac │ │ │ │ ldr r1, [pc, #188] @ (2c5b80 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 86eeb4 │ │ │ │ + bl 86eebc │ │ │ │ ldr r1, [pc, #180] @ (2c5b84 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 86eeb4 │ │ │ │ + bl 86eebc │ │ │ │ ldr r1, [pc, #172] @ (2c5b88 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 86eeb4 │ │ │ │ + bl 86eebc │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ cbnz r5, 2c5b34 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 736228 │ │ │ │ + bl 736230 │ │ │ │ cbz r0, 2c5b50 │ │ │ │ mov r1, r8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r2, r4 │ │ │ │ - bl 7350c0 │ │ │ │ + bl 7350c8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r7 │ │ │ │ bl 57d908 │ │ │ │ ldr r2, [pc, #128] @ (2c5b8c ) │ │ │ │ ldr r3, [pc, #104] @ (2c5b78 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -80941,58 +80939,58 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add r1, sp, #16 │ │ │ │ - bl 86ffd8 │ │ │ │ + bl 86ffe0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2c5b04 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7f3148 │ │ │ │ + bl 7f3150 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 2c5b04 │ │ │ │ ldr r2, [pc, #60] @ (2c5b90 ) │ │ │ │ movs r0, #3 │ │ │ │ ldr r3, [pc, #60] @ (2c5b94 ) │ │ │ │ ldr r1, [pc, #64] @ (2c5b98 ) │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, r6, [sp, #4] │ │ │ │ add r0, sp, #16 │ │ │ │ movs r2, #58 @ 0x3a │ │ │ │ - bl 87e67c │ │ │ │ + bl 87e684 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 2c5b04 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ adds r1, #148 @ 0x94 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #172 @ 0xac │ │ │ │ + subs r4, #196 @ 0xc4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r1, pc, #640 @ (adr r1, 2c5e04 ) │ │ │ │ + add r1, pc, #736 @ (adr r1, 2c5e64 ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ - lsrs r4, r1, #8 │ │ │ │ + lsrs r4, r4, #8 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - cmp r8, sl │ │ │ │ + cmp r8, sp │ │ │ │ lsls r7, r4, #1 │ │ │ │ adds r1, #46 @ 0x2e │ │ │ │ lsls r0, r6, #3 │ │ │ │ - strb r0, [r1, #8] │ │ │ │ + strb r0, [r4, #8] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldc2l 0, cr0, [ip], #-440 @ 0xfffffe48 │ │ │ │ - subs r4, #6 │ │ │ │ + ldc2 0, cr0, [r4], {110} @ 0x6e │ │ │ │ + subs r4, #30 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c5b9c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -81005,26 +81003,26 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 86eeb4 │ │ │ │ + bl 86eebc │ │ │ │ ldr r1, [pc, #192] @ (2c5c8c ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 86eeb4 │ │ │ │ + bl 86eebc │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 7f31bc │ │ │ │ + bl 7f31c4 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r3, r0 │ │ │ │ cbz r2, 2c5c44 │ │ │ │ cbz r3, 2c5c0c │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2c5c6a │ │ │ │ @@ -81054,25 +81052,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r3 │ │ │ │ - bl 87022c │ │ │ │ + bl 870234 │ │ │ │ b.n 2c5c0c │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 8701cc │ │ │ │ + bl 8701d4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #68] @ (2c5c94 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ blx 28b4a8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2c5bea │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #44] @ (2c5c98 ) │ │ │ │ @@ -81085,27 +81083,27 @@ │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ adds r0, #138 @ 0x8a │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #696 @ (adr r0, 2c5f44 ) │ │ │ │ + add r0, pc, #792 @ (adr r0, 2c5fa4 ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ - lsrs r0, r2, #4 │ │ │ │ + lsrs r0, r5, #4 │ │ │ │ lsls r1, r5, #1 │ │ │ │ adds r0, #36 @ 0x24 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - ldrsh r0, [r1, r0] │ │ │ │ + ldrsh r0, [r4, r0] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - @ instruction: 0xfb66006e │ │ │ │ - subs r3, #4 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ + @ instruction: 0xfb7e006e │ │ │ │ subs r3, #28 │ │ │ │ lsls r6, r3, #1 │ │ │ │ + subs r3, #52 @ 0x34 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c5ca4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #144] @ (2c5d44 ) │ │ │ │ @@ -81116,21 +81114,21 @@ │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #140] @ (2c5d4c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 86f000 │ │ │ │ + bl 86f008 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [sp, #11] │ │ │ │ cbz r0, 2c5d1e │ │ │ │ add.w r1, sp, #11 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 736228 │ │ │ │ + bl 736230 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ cbz r0, 2c5d32 │ │ │ │ ldrb.w r3, [sp, #11] │ │ │ │ cbnz r3, 2c5d26 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -81148,40 +81146,40 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - bl 72f3a8 │ │ │ │ + bl 72f3b0 │ │ │ │ mov r1, r0 │ │ │ │ b.n 2c5cee │ │ │ │ ldr r1, [pc, #44] @ (2c5d54 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ b.n 2c5cf6 │ │ │ │ ldr r1, [pc, #36] @ (2c5d58 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ b.n 2c5cf6 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r7, #130 @ 0x82 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #664] @ 0x298 │ │ │ │ + ldr r7, [sp, #760] @ 0x2f8 │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r7, #66 @ 0x42 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - subs r2, #170 @ 0xaa │ │ │ │ + subs r2, #194 @ 0xc2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r2, #122 @ 0x7a │ │ │ │ + subs r2, #146 @ 0x92 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c5d5c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -81193,19 +81191,19 @@ │ │ │ │ ldr r1, [pc, #88] @ (2c5dd0 ) │ │ │ │ sub sp, #8 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 86eeb4 │ │ │ │ + bl 86eebc │ │ │ │ mov r1, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 73762c │ │ │ │ + bl 737634 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 57d908 │ │ │ │ ldr r2, [pc, #56] @ (2c5dd4 ) │ │ │ │ ldr r3, [pc, #44] @ (2c5dcc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -81224,15 +81222,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r6, #202 @ 0xca │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #144 @ 0x90 │ │ │ │ + adds r0, #168 @ 0xa8 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r6, #158 @ 0x9e │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002c5dd8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -81246,19 +81244,19 @@ │ │ │ │ ldr r1, [pc, #88] @ (2c5e4c ) │ │ │ │ sub sp, #8 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 86eeb4 │ │ │ │ + bl 86eebc │ │ │ │ mov r1, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 73771c │ │ │ │ + bl 737724 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 57d908 │ │ │ │ ldr r2, [pc, #56] @ (2c5e50 ) │ │ │ │ ldr r3, [pc, #44] @ (2c5e48 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -81277,15 +81275,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r6, #78 @ 0x4e │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r6, #14 │ │ │ │ + lsls r4, r1, #15 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r6, #34 @ 0x22 │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002c5e54 : │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 2c5e66 │ │ │ │ @@ -81304,43 +81302,43 @@ │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r8, r2 │ │ │ │ add r6, pc │ │ │ │ blx 28cc90 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 896224 │ │ │ │ + bl 89622c │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 73340c │ │ │ │ + bl 733414 │ │ │ │ mov r9, r0 │ │ │ │ cbz r0, 2c5ec4 │ │ │ │ mov r4, r0 │ │ │ │ b.n 2c5ea2 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cbz r4, 2c5ec4 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 733128 │ │ │ │ + bl 733130 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ blx 28d2ec │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c5e9e │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8961dc │ │ │ │ + bl 8961e4 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2c5ea2 │ │ │ │ mov r0, r9 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 28c978 │ │ │ │ nop │ │ │ │ - subs r1, #120 @ 0x78 │ │ │ │ + subs r1, #144 @ 0x90 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c5ed4 : │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 2c5ee6 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -81355,19 +81353,19 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r8, r2 │ │ │ │ blx 28cc90 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 896224 │ │ │ │ + bl 89622c │ │ │ │ ldr r0, [pc, #68] @ (2c5f50 ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 7f2f88 │ │ │ │ + bl 7f2f90 │ │ │ │ mov r9, r0 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 2c5f44 │ │ │ │ ldr r6, [pc, #56] @ (2c5f54 ) │ │ │ │ add r6, pc │ │ │ │ b.n 2c5f24 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ @@ -81378,29 +81376,29 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ blx 28ba0c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2c5f20 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8961dc │ │ │ │ + bl 8961e4 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2c5f24 │ │ │ │ mov r0, r9 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 84249c │ │ │ │ + b.w 8424a4 │ │ │ │ nop │ │ │ │ - subs r0, #250 @ 0xfa │ │ │ │ + subs r1, #18 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r0, #248 @ 0xf8 │ │ │ │ + subs r1, #16 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (2c5f60 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ @ instruction: 0x47d6 │ │ │ │ lsls r5, r7, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -81409,47 +81407,47 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #76] @ (2c5fc8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #64] @ (2c5fcc ) │ │ │ │ ldr r1, [pc, #64] @ (2c5fd0 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #48] @ (2c5fd4 ) │ │ │ │ ldr r3, [pc, #52] @ (2c5fd8 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr??.w r0, [ip, lr, lsl #2] │ │ │ │ - subs r0, #158 @ 0x9e │ │ │ │ + ldrb.w r0, [r4, #110] @ 0x6e │ │ │ │ + subs r0, #182 @ 0xb6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r0, #118 @ 0x76 │ │ │ │ + subs r0, #142 @ 0x8e │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r0, #174 @ 0xae │ │ │ │ + subs r0, #198 @ 0xc6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r0, #200 @ 0xc8 │ │ │ │ + subs r0, #224 @ 0xe0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ movs r5, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r1, #10 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -81462,15 +81460,15 @@ │ │ │ │ ldr r1, [pc, #76] @ (2c6040 ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #30 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cbz r3, 2c601e │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -81481,26 +81479,26 @@ │ │ │ │ ldr r1, [pc, #32] @ (2c6044 ) │ │ │ │ ldr r4, [pc, #32] @ (2c6048 ) │ │ │ │ movs r2, #93 @ 0x5d │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 2c600a │ │ │ │ nop │ │ │ │ - strb.w r0, [r4, lr, lsl #2] │ │ │ │ - subs r0, #122 @ 0x7a │ │ │ │ - lsls r6, r3, #1 │ │ │ │ + ldrb.w r0, [ip, lr, lsl #2] │ │ │ │ subs r0, #146 @ 0x92 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r0, #116 @ 0x74 │ │ │ │ + subs r0, #170 @ 0xaa │ │ │ │ lsls r6, r3, #1 │ │ │ │ subs r0, #140 @ 0x8c │ │ │ │ lsls r6, r3, #1 │ │ │ │ + subs r0, #164 @ 0xa4 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c604c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r4, [pc, #400] @ (2c61f0 ) │ │ │ │ @@ -81519,15 +81517,15 @@ │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r6, r4] │ │ │ │ add fp, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #24] │ │ │ │ ldr r3, [pc, #372] @ (2c6208 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r0, #32] │ │ │ │ ldr.w r9, [fp, r3] │ │ │ │ ldr.w r3, [r9] │ │ │ │ @@ -81609,15 +81607,15 @@ │ │ │ │ blx 28db14 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #180] @ (2c6218 ) │ │ │ │ ldrb.w r2, [sp, #41] @ 0x29 │ │ │ │ ldrb.w r1, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2c60ee │ │ │ │ blx 28c9d0 │ │ │ │ ldr r3, [pc, #160] @ (2c621c ) │ │ │ │ ldr r6, [r4, #32] │ │ │ │ movs r2, #47 @ 0x2f │ │ │ │ ldr r4, [pc, #156] @ (2c6220 ) │ │ │ │ add r3, pc │ │ │ │ @@ -81625,15 +81623,15 @@ │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ str r0, [sp, #8] │ │ │ │ add r4, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 2c6116 │ │ │ │ ldr r3, [pc, #136] @ (2c6228 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -81641,15 +81639,15 @@ │ │ │ │ ldr r3, [pc, #100] @ (2c6214 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2c60a4 │ │ │ │ ldr r0, [pc, #112] @ (2c622c ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r1, [r4, #32] │ │ │ │ b.n 2c60a4 │ │ │ │ ldr r3, [pc, #104] @ (2c6230 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c6110 │ │ │ │ @@ -81658,50 +81656,50 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2c6110 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [pc, #80] @ (2c6234 ) │ │ │ │ ldr r1, [r3, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2c6110 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0xf794006e │ │ │ │ + @ instruction: 0xf7ac006e │ │ │ │ cmp r3, #206 @ 0xce │ │ │ │ lsls r0, r6, #3 │ │ │ │ - adds r7, #252 @ 0xfc │ │ │ │ + subs r0, #20 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #22 │ │ │ │ + subs r0, #46 @ 0x2e │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #190 @ 0xbe │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #34 @ 0x22 │ │ │ │ lsls r0, r6, #3 │ │ │ │ adds r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #198 @ 0xc6 │ │ │ │ + adds r7, #222 @ 0xde │ │ │ │ lsls r6, r3, #1 │ │ │ │ - @ instruction: 0xf676006e │ │ │ │ - adds r7, #126 @ 0x7e │ │ │ │ + @ instruction: 0xf68e006e │ │ │ │ + adds r7, #150 @ 0x96 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adds r7, #14 │ │ │ │ + adds r7, #38 @ 0x26 │ │ │ │ lsls r6, r3, #1 │ │ │ │ strb r0, [r4, #13] │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #28 │ │ │ │ + adds r7, #52 @ 0x34 │ │ │ │ lsls r6, r3, #1 │ │ │ │ bics r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #148 @ 0x94 │ │ │ │ + adds r7, #172 @ 0xac │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 2c6274 │ │ │ │ sub sp, #8 │ │ │ │ @@ -81710,24 +81708,24 @@ │ │ │ │ ldr r1, [pc, #40] @ (2c627c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #144 @ 0x90 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r1, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2c604c │ │ │ │ nop │ │ │ │ - sub.w r0, r6, #15597568 @ 0xee0000 │ │ │ │ - adds r7, #76 @ 0x4c │ │ │ │ + subs.w r0, lr, #15597568 @ 0xee0000 │ │ │ │ + adds r7, #100 @ 0x64 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adds r7, #114 @ 0x72 │ │ │ │ + adds r7, #138 @ 0x8a │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c6280 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -81739,15 +81737,15 @@ │ │ │ │ cbz r1, 2c62ac │ │ │ │ ldr r0, [pc, #40] @ (2c62c4 ) │ │ │ │ adds r1, r2, #4 │ │ │ │ add r0, pc │ │ │ │ adds r0, #4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 880108 │ │ │ │ + b.w 880110 │ │ │ │ strd r3, r0, [sp] │ │ │ │ ldr r0, [pc, #20] @ (2c62c8 ) │ │ │ │ add r0, pc │ │ │ │ bl 541d94 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r0, [r3, #0] │ │ │ │ @@ -81827,15 +81825,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 2c638c │ │ │ │ ldr r0, [pc, #112] @ (2c63e4 ) │ │ │ │ mov r1, lr │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2c638c │ │ │ │ ldr r3, [pc, #84] @ (2c63d8 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2c63a6 │ │ │ │ movs r3, #1 │ │ │ │ @@ -81862,29 +81860,29 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2c638a │ │ │ │ ldr r0, [pc, #40] @ (2c63e8 ) │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2c638a │ │ │ │ cmp r1, #18 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldrsh r6, [r4, r2] │ │ │ │ lsls r7, r7, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #976] @ (2c67b0 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #166 @ 0xa6 │ │ │ │ + adds r6, #190 @ 0xbe │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adds r6, #84 @ 0x54 │ │ │ │ + adds r6, #108 @ 0x6c │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c63ec : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -81958,15 +81956,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #84] @ (2c64f0 ) │ │ │ │ add r1, sp, #12 │ │ │ │ add r0, pc │ │ │ │ adds r0, #4 │ │ │ │ - bl 880140 │ │ │ │ + bl 880148 │ │ │ │ b.n 2c6436 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbz r3, 2c64b0 │ │ │ │ ldr r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2c6424 │ │ │ │ ldr r3, [pc, #64] @ (2c64f4 ) │ │ │ │ @@ -81996,23 +81994,23 @@ │ │ │ │ lsls r7, r7, #3 │ │ │ │ ldrb r2, [r6, r5] │ │ │ │ lsls r7, r7, #3 │ │ │ │ movs r7, #200 @ 0xc8 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldrb r4, [r7, r4] │ │ │ │ lsls r7, r7, #3 │ │ │ │ - @ instruction: 0xf3ec006e │ │ │ │ - adds r5, #38 @ 0x26 │ │ │ │ + and.w r0, r4, #15597568 @ 0xee0000 │ │ │ │ + adds r5, #62 @ 0x3e │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adds r5, #190 @ 0xbe │ │ │ │ + adds r5, #214 @ 0xd6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - @ instruction: 0xf3d4006e │ │ │ │ - adds r5, #14 │ │ │ │ + @ instruction: 0xf3ec006e │ │ │ │ + adds r5, #38 @ 0x26 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adds r5, #114 @ 0x72 │ │ │ │ + adds r5, #138 @ 0x8a │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c650c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -82078,15 +82076,15 @@ │ │ │ │ cmp r7, r3 │ │ │ │ beq.n 2c65bc │ │ │ │ adds r5, #1 │ │ │ │ cmp r5, #3 │ │ │ │ bne.n 2c65a0 │ │ │ │ adds r0, r7, #4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ - b.w 880120 │ │ │ │ + b.w 880128 │ │ │ │ movs r0, #32 │ │ │ │ blx 28b624 │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r5, [r0, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r0, #0] │ │ │ │ @@ -82216,18 +82214,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (2c6708 ) │ │ │ │ ldr r0, [pc, #20] @ (2c670c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ - sub.w r0, ip, #110 @ 0x6e │ │ │ │ - adds r2, #230 @ 0xe6 │ │ │ │ + rsb r0, r4, #110 @ 0x6e │ │ │ │ + adds r2, #254 @ 0xfe │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adds r3, #162 @ 0xa2 │ │ │ │ + adds r3, #186 @ 0xba │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c6710 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -82272,15 +82270,15 @@ │ │ │ │ movs r0, #12 │ │ │ │ bl 5419e4 │ │ │ │ cbz r0, 2c67ac │ │ │ │ ldr r0, [pc, #120] @ (2c67f4 ) │ │ │ │ add r1, sp, #4 │ │ │ │ add r0, pc │ │ │ │ adds r0, #4 │ │ │ │ - bl 880140 │ │ │ │ + bl 880148 │ │ │ │ ldr r2, [pc, #112] @ (2c67f8 ) │ │ │ │ ldr r3, [pc, #92] @ (2c67e4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -82307,15 +82305,15 @@ │ │ │ │ ldr r3, [pc, #64] @ (2c6804 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2c6746 │ │ │ │ ldr r0, [pc, #60] @ (2c6808 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2c6746 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ movs r5, #16 │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #10 │ │ │ │ @@ -82334,15 +82332,15 @@ │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldrh r0, [r5, r0] │ │ │ │ lsls r7, r7, #3 │ │ │ │ subs r4, r2, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #236 @ 0xec │ │ │ │ + adds r3, #4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ cbz r1, 2c684e │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #60] @ (2c685c ) │ │ │ │ @@ -82427,21 +82425,21 @@ │ │ │ │ b.n 2c68b0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2c68f4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ subs r7, #2 │ │ │ │ lsls r5, r7, #1 │ │ │ │ ldr r0, [pc, #8] @ (2c6904 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ nop │ │ │ │ subs r6, #246 @ 0xf6 │ │ │ │ lsls r5, r7, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -82454,51 +82452,51 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [pc, #72] @ (2c6970 ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ movs r3, #144 @ 0x90 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r2 │ │ │ │ - bl 7356fc │ │ │ │ + bl 735704 │ │ │ │ ldr r3, [pc, #60] @ (2c6974 ) │ │ │ │ ldr r2, [pc, #64] @ (2c6978 ) │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r1, [pc, #60] @ (2c697c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strd ip, ip, [sp, #4] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 733e00 │ │ │ │ + bl 733e08 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ movs r3, #30 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r4, [r3, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r5, #40] @ 0x28 │ │ │ │ + ldr r2, [r0, #44] @ 0x2c │ │ │ │ lsls r0, r4, #1 │ │ │ │ lsls r7, r7, #18 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #192 @ 0xc0 │ │ │ │ + adds r1, #216 @ 0xd8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrb r4, [r3, #18] │ │ │ │ + ldrb r4, [r6, #18] │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r0, [pc, #4] @ (2c6988 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 87f0c8 │ │ │ │ - adds r1, #134 @ 0x86 │ │ │ │ + b.w 87f0d0 │ │ │ │ + adds r1, #158 @ 0x9e │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ sub sp, #16 │ │ │ │ @@ -82557,25 +82555,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2c69fc │ │ │ │ ldr r0, [pc, #24] @ (2c6a3c ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2c69fc │ │ │ │ movs r2, #72 @ 0x48 │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #16 │ │ │ │ + adds r1, #40 @ 0x28 │ │ │ │ lsls r6, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [r0, #28] │ │ │ │ movs r3, #1 │ │ │ │ @@ -82613,26 +82611,26 @@ │ │ │ │ bne.n 2c6a7c │ │ │ │ ldrd r2, r3, [r5, #16] │ │ │ │ cmp r3, r4 │ │ │ │ it eq │ │ │ │ cmpeq r2, r7 │ │ │ │ bne.n 2c6ad0 │ │ │ │ movs r0, #0 │ │ │ │ - bl 88eba8 │ │ │ │ + bl 88ebb0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 8a82f8 │ │ │ │ + bl 8a8300 │ │ │ │ str r0, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ adds r2, r7, r0 │ │ │ │ adc.w r3, r4, r1 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 88ead4 │ │ │ │ + b.w 88eadc │ │ │ │ ldr r3, [pc, #56] @ (2c6b0c ) │ │ │ │ strd r7, r4, [r5, #16] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c6aa8 │ │ │ │ ldr r3, [pc, #48] @ (2c6b10 ) │ │ │ │ @@ -82644,29 +82642,29 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2c6aa8 │ │ │ │ ldr r0, [pc, #36] @ (2c6b18 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2c6aa8 │ │ │ │ strb r4, [r0, #24] │ │ │ │ movs r4, #0 │ │ │ │ movw r7, #3000 @ 0xbb8 │ │ │ │ b.n 2c6a9c │ │ │ │ movs r1, #226 @ 0xe2 │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r0, [r6, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #94 @ 0x5e │ │ │ │ + adds r0, #118 @ 0x76 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ sub sp, #28 │ │ │ │ @@ -82691,15 +82689,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c6b4c │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 88e7ec │ │ │ │ + bl 88e7f4 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ blx 28b964 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -82716,79 +82714,79 @@ │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ - bl 88e758 │ │ │ │ + bl 88e760 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r5, [r4, #0] │ │ │ │ - bl 88eba8 │ │ │ │ + bl 88ebb0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 8a82f8 │ │ │ │ + bl 8a8300 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 88ead4 │ │ │ │ + b.w 88eadc │ │ │ │ mcr2 15, 5, pc, cr5, cr15, {7} @ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r4, [pc, #96] @ (2c6c48 ) │ │ │ │ ldr r2, [pc, #100] @ (2c6c4c ) │ │ │ │ movs r3, #13 │ │ │ │ ldr r1, [pc, #100] @ (2c6c50 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #28] │ │ │ │ cbz r0, 2c6c06 │ │ │ │ bl 2c69e0 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cbz r0, 2c6c1a │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 88e7ec │ │ │ │ + bl 88e7f4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 28b964 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #116] @ 0x74 │ │ │ │ cbz r0, 2c6c34 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 88e7ec │ │ │ │ + bl 88e7f4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 28b960 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldcl 0, cr0, [ip], #440 @ 0x1b8 │ │ │ │ - cmp r7, #134 @ 0x86 │ │ │ │ + ldc 0, cr0, [r4, #-440] @ 0xfffffe48 │ │ │ │ + cmp r7, #158 @ 0x9e │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp r7, #154 @ 0x9a │ │ │ │ + cmp r7, #178 @ 0xb2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #372] @ (2c6dd8 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -82797,21 +82795,21 @@ │ │ │ │ ldr r2, [pc, #372] @ (2c6de0 ) │ │ │ │ add r6, pc │ │ │ │ ldr r1, [pc, #372] @ (2c6de4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r5, [r6, #0] │ │ │ │ mov r4, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 2c6d96 │ │ │ │ add.w r0, r4, #128 @ 0x80 │ │ │ │ - bl 88ca0c │ │ │ │ + bl 88ca14 │ │ │ │ str r5, [r4, #24] │ │ │ │ ldr r5, [pc, #340] @ (2c6de8 ) │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ movs r0, #32 │ │ │ │ str r3, [r4, #88] @ 0x58 │ │ │ │ blx 28b624 │ │ │ │ add r5, pc │ │ │ │ @@ -82820,45 +82818,45 @@ │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ mov r6, r0 │ │ │ │ - bl 88e758 │ │ │ │ + bl 88e760 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str r6, [r4, #116] @ 0x74 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c6d72 │ │ │ │ ldr r6, [pc, #296] @ (2c6df0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c6d40 │ │ │ │ movs r0, #5 │ │ │ │ - bl 72f96c │ │ │ │ + bl 72f974 │ │ │ │ cbnz r0, 2c6d40 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ ldr.w r3, [r5, #136] @ 0x88 │ │ │ │ cbnz r3, 2c6cf0 │ │ │ │ b.n 2c6cfc │ │ │ │ ldr.w r5, [r5, #136] @ 0x88 │ │ │ │ ldr.w r3, [r5, #136] @ 0x88 │ │ │ │ cbz r3, 2c6cfc │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2c6ce6 │ │ │ │ ldr r1, [pc, #244] @ (2c6df4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c6da2 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr.w r3, [r5, #136] @ 0x88 │ │ │ │ str.w r3, [r4, #136] @ 0x88 │ │ │ │ @@ -82934,26 +82932,26 @@ │ │ │ │ ldr r3, [pc, #44] @ (2c6dfc ) │ │ │ │ add.w r2, r4, #136 @ 0x88 │ │ │ │ add r3, pc │ │ │ │ str r2, [r3, #4] │ │ │ │ b.n 2c6d24 │ │ │ │ strb r4, [r0, r6] │ │ │ │ lsls r7, r7, #3 │ │ │ │ - ldcl 0, cr0, [r8], #-440 @ 0xfffffe48 │ │ │ │ - cmp r7, #2 │ │ │ │ + ldc 0, cr0, [r0], {110} @ 0x6e │ │ │ │ + cmp r7, #26 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp r7, #22 │ │ │ │ + cmp r7, #46 @ 0x2e │ │ │ │ lsls r6, r3, #1 │ │ │ │ str r3, [sp, #584] @ 0x248 │ │ │ │ lsls r0, r6, #3 │ │ │ │ lsls r5, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #212 @ 0xd4 │ │ │ │ + cmp r6, #236 @ 0xec │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp r6, #156 @ 0x9c │ │ │ │ + cmp r6, #180 @ 0xb4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ str r2, [sp, #928] @ 0x3a0 │ │ │ │ lsls r0, r6, #3 │ │ │ │ str r2, [sp, #376] @ 0x178 │ │ │ │ lsls r0, r6, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -82968,27 +82966,27 @@ │ │ │ │ ldr r2, [pc, #48] @ (2c6e50 ) │ │ │ │ add.w ip, ip, #16 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #16 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r3, r4 │ │ │ │ add.w r2, r0, #148 @ 0x94 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 86948c │ │ │ │ + b.w 869494 │ │ │ │ nop │ │ │ │ - pkhtb r0, lr, lr, asr #1 │ │ │ │ - cmp r5, #120 @ 0x78 │ │ │ │ + @ instruction: 0xeae6006e │ │ │ │ + cmp r5, #144 @ 0x90 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp r5, #78 @ 0x4e │ │ │ │ + cmp r5, #102 @ 0x66 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 2c6eac │ │ │ │ sub sp, #12 │ │ │ │ @@ -82996,49 +82994,49 @@ │ │ │ │ movs r3, #16 │ │ │ │ ldr r1, [pc, #68] @ (2c6eb4 ) │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r3, [r0, #144] @ 0x90 │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r0, #144] @ 0x90 │ │ │ │ cbz r3, 2c6e96 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 733678 │ │ │ │ + b.w 733680 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - orns r0, sl, lr, asr #1 │ │ │ │ - cmp r5, #2 │ │ │ │ + eors.w r0, r2, lr, asr #1 │ │ │ │ + cmp r5, #26 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp r5, #40 @ 0x28 │ │ │ │ + cmp r5, #64 @ 0x40 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 2c6ee0 │ │ │ │ ldr r1, [pc, #56] @ (2c6f0c ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbnz r0, 2c6ef2 │ │ │ │ mov r1, r0 │ │ │ │ ldrd r3, r0, [r4, #120] @ 0x78 │ │ │ │ add.w r2, r4, #92 @ 0x5c │ │ │ │ ldr r3, [r3, #20] │ │ │ │ add sp, #16 │ │ │ │ @@ -83048,21 +83046,21 @@ │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #28] @ (2c6f14 ) │ │ │ │ add r0, pc │ │ │ │ add r0, r3 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r1, [r0, #148] @ 0x94 │ │ │ │ b.n 2c6ee0 │ │ │ │ - cmp r4, #202 @ 0xca │ │ │ │ + cmp r4, #226 @ 0xe2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrd r0, r0, [r0, #440]! @ 0x1b8 │ │ │ │ - cmp r4, #120 @ 0x78 │ │ │ │ + and.w r0, r8, lr, asr #1 │ │ │ │ + cmp r4, #144 @ 0x90 │ │ │ │ lsls r6, r3, #1 │ │ │ │ cbz r0, 2c6f64 │ │ │ │ ldr r2, [r0, #120] @ 0x78 │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r2, #8] │ │ │ │ cbz r2, 2c6f72 │ │ │ │ push {lr} │ │ │ │ @@ -83077,15 +83075,15 @@ │ │ │ │ ldr r2, [r3, #120] @ 0x78 │ │ │ │ ldrb r2, [r2, #12] │ │ │ │ cbnz r2, 2c6f50 │ │ │ │ mov r1, r2 │ │ │ │ add.w r0, r3, #128 @ 0x80 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 88cb7c │ │ │ │ + b.w 88cb84 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -83094,22 +83092,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ mov r1, r2 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - b.w 88cb7c │ │ │ │ + b.w 88cb84 │ │ │ │ nop │ │ │ │ │ │ │ │ 002c6f7c : │ │ │ │ cbz r0, 2c6f86 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - b.w 88cb7c │ │ │ │ + b.w 88cb84 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002c6f90 : │ │ │ │ cbz r0, 2c6fdc │ │ │ │ @@ -83129,15 +83127,15 @@ │ │ │ │ ldr r2, [r3, #120] @ 0x78 │ │ │ │ ldrb r2, [r2, #12] │ │ │ │ cbnz r2, 2c6fc8 │ │ │ │ mov r1, r2 │ │ │ │ add.w r0, r3, #128 @ 0x80 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 88cb7c │ │ │ │ + b.w 88cb84 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -83146,40 +83144,40 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ mov r1, r2 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - b.w 88cb7c │ │ │ │ + b.w 88cb84 │ │ │ │ nop │ │ │ │ │ │ │ │ 002c6ff4 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - bl 88cc20 │ │ │ │ + bl 88cc28 │ │ │ │ cbnz r0, 2c701c │ │ │ │ movs r2, #0 │ │ │ │ add.w r0, r5, #128 @ 0x80 │ │ │ │ mov r1, r2 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 88ca18 │ │ │ │ - bl 88bdc0 │ │ │ │ + b.w 88ca20 │ │ │ │ + bl 88bdc8 │ │ │ │ ldr r3, [pc, #12] @ (2c7030 ) │ │ │ │ ldr r1, [pc, #16] @ (2c7034 ) │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 88b354 │ │ │ │ + bl 88b35c │ │ │ │ b.n 2c700c │ │ │ │ - cmp r3, #142 @ 0x8e │ │ │ │ + cmp r3, #166 @ 0xa6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ mcr2 15, 7, pc, cr13, cr15, {7} @ │ │ │ │ │ │ │ │ 002c7038 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -83225,31 +83223,31 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2c706e │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 88e7ec │ │ │ │ + b.w 88e7f4 │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ movs r1, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ blx r2 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 88eba8 │ │ │ │ + bl 88ebb0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 8a82f8 │ │ │ │ + bl 8a8300 │ │ │ │ adds.w r2, r0, #1000 @ 0x3e8 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 88ead4 │ │ │ │ + b.w 88eadc │ │ │ │ ldr r3, [pc, #36] @ (2c7104 ) │ │ │ │ movs r2, #182 @ 0xb6 │ │ │ │ ldr r1, [pc, #36] @ (2c7108 ) │ │ │ │ ldr r0, [pc, #40] @ (2c710c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ @@ -83260,24 +83258,23 @@ │ │ │ │ ldr r1, [pc, #28] @ (2c7114 ) │ │ │ │ ldr r0, [pc, #32] @ (2c7118 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ - @ instruction: 0xe804006e │ │ │ │ - cmp r2, #230 @ 0xe6 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ + @ instruction: 0xe81c006e │ │ │ │ cmp r2, #254 @ 0xfe │ │ │ │ lsls r6, r3, #1 │ │ │ │ - b.n 2c70f4 │ │ │ │ - lsls r6, r5, #1 │ │ │ │ - cmp r2, #210 @ 0xd2 │ │ │ │ + cmp r3, #22 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp r2, #222 @ 0xde │ │ │ │ + @ instruction: 0xe808006e │ │ │ │ + cmp r2, #234 @ 0xea │ │ │ │ + lsls r6, r3, #1 │ │ │ │ + cmp r2, #246 @ 0xf6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c711c : │ │ │ │ ldr r0, [r0, #88] @ 0x58 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002c7120 : │ │ │ │ @@ -83342,17 +83339,17 @@ │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - b.n 2c70a4 │ │ │ │ + b.n 2c70d4 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - b.n 2c7074 │ │ │ │ + b.n 2c70a4 │ │ │ │ lsls r6, r5, #1 │ │ │ │ │ │ │ │ 002c71b4 : │ │ │ │ cmp r2, #0 │ │ │ │ ble.n 2c71ec │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -83401,19 +83398,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2c7240 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1356 @ 0x54c │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - b.n 2c6fbc │ │ │ │ + b.n 2c6fec │ │ │ │ lsls r6, r5, #1 │ │ │ │ - cmp r1, #162 @ 0xa2 │ │ │ │ + cmp r1, #186 @ 0xba │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp r1, #204 @ 0xcc │ │ │ │ + cmp r1, #228 @ 0xe4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c7244 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -83478,15 +83475,15 @@ │ │ │ │ bpl.n 2c7272 │ │ │ │ ldr r0, [pc, #64] @ (2c7324 ) │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2c7272 │ │ │ │ ldr r3, [pc, #48] @ (2c7328 ) │ │ │ │ movw r2, #503 @ 0x1f7 │ │ │ │ ldr r1, [pc, #48] @ (2c732c ) │ │ │ │ ldr r0, [pc, #48] @ (2c7330 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -83495,27 +83492,27 @@ │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ adds r4, r2, r7 │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #162 @ 0xa2 │ │ │ │ + cmp r1, #186 @ 0xba │ │ │ │ lsls r6, r3, #1 │ │ │ │ strb r4, [r7, #7] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #60 @ 0x3c │ │ │ │ + cmp r1, #84 @ 0x54 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - b.n 2c6f00 │ │ │ │ + b.n 2c6f30 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - cmp r0, #204 @ 0xcc │ │ │ │ + cmp r0, #228 @ 0xe4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp r1, #106 @ 0x6a │ │ │ │ + cmp r1, #130 @ 0x82 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c7334 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -83553,26 +83550,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2c7354 │ │ │ │ ldr r0, [pc, #28] @ (2c73b4 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2c7354 │ │ │ │ nop │ │ │ │ adds r2, r6, r3 │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r3, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #238 @ 0xee │ │ │ │ + cmp r1, #6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c73b8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -83607,25 +83604,25 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2c73dc │ │ │ │ ldr r0, [pc, #24] @ (2c742c ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2c73dc │ │ │ │ adds r2, r5, r1 │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #148 @ 0x94 │ │ │ │ + cmp r0, #172 @ 0xac │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c7430 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -83718,17 +83715,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ asrs r4, r6, #31 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2c6e34 │ │ │ │ + b.n 2c6e64 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - mrrc 0, 6, r0, r8, cr14 │ │ │ │ + ldcl 0, cr0, [r0], #-440 @ 0xfffffe48 │ │ │ │ asrs r2, r7, #28 │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002c7540 : │ │ │ │ cbz r0, 2c7546 │ │ │ │ b.w 2c69e0 │ │ │ │ movs r0, #0 │ │ │ │ @@ -83851,29 +83848,29 @@ │ │ │ │ ldr r2, [pc, #52] @ (2c76a4 ) │ │ │ │ addw r3, r3, #1436 @ 0x59c │ │ │ │ add r1, pc │ │ │ │ strd r8, r9, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #614 @ 0x266 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - b.n 2c7b9c │ │ │ │ + b.n 2c7bcc │ │ │ │ lsls r6, r5, #1 │ │ │ │ - movs r5, #90 @ 0x5a │ │ │ │ + movs r5, #114 @ 0x72 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r6, #92 @ 0x5c │ │ │ │ + movs r6, #116 @ 0x74 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c76a8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -83885,34 +83882,34 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #36] @ (2c76f4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f05c │ │ │ │ + bl 87f064 │ │ │ │ movs r0, #1 │ │ │ │ blx 28da78 │ │ │ │ ldr r3, [pc, #28] @ (2c76f8 ) │ │ │ │ mov.w r2, #668 @ 0x29c │ │ │ │ ldr r1, [pc, #24] @ (2c76fc ) │ │ │ │ ldr r0, [pc, #28] @ (2c7700 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1464 @ 0x5b8 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - movs r6, #50 @ 0x32 │ │ │ │ + movs r6, #74 @ 0x4a │ │ │ │ lsls r6, r3, #1 │ │ │ │ - b.n 2c7b04 │ │ │ │ + b.n 2c7b34 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - movs r4, #230 @ 0xe6 │ │ │ │ + movs r4, #254 @ 0xfe │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r1, pc, #160 @ (adr r1, 2c77a4 ) │ │ │ │ + add r1, pc, #256 @ (adr r1, 2c7804 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002c7704 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -83999,28 +83996,28 @@ │ │ │ │ beq.w 2c79a2 │ │ │ │ cmp r3, #2 │ │ │ │ beq.w 2c790c │ │ │ │ ldr r6, [pc, #580] @ (2c7a20 ) │ │ │ │ ldr r0, [r4, #16] │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c78a2 │ │ │ │ ldr r5, [pc, #564] @ (2c7a24 ) │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #564] @ (2c7a28 ) │ │ │ │ mov r1, r6 │ │ │ │ add r5, pc │ │ │ │ add r5, r3 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2c7828 │ │ │ │ ldr.w r1, [r0, #152] @ 0x98 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cbz r1, 2c7818 │ │ │ │ ldr r2, [r3, #36] @ 0x24 │ │ │ │ cbz r2, 2c7818 │ │ │ │ @@ -84057,15 +84054,15 @@ │ │ │ │ ldr r1, [pc, #472] @ (2c7a34 ) │ │ │ │ ldr r2, [pc, #476] @ (2c7a38 ) │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #579 @ 0x243 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ ldr r6, [pc, #460] @ (2c7a3c ) │ │ │ │ add r6, pc │ │ │ │ ldr r1, [r6, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 2c79b2 │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ cbz r0, 2c7898 │ │ │ │ @@ -84085,27 +84082,27 @@ │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c698c │ │ │ │ b.n 2c77da │ │ │ │ ldr r6, [pc, #420] @ (2c7a48 ) │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c7828 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ movs r3, #19 │ │ │ │ ldr r4, [pc, #404] @ (2c7a4c ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #404] @ (2c7a50 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #1552 @ 0x610 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ bl 2d1144 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2d10e0 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r2, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -84123,15 +84120,15 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #352] @ (2c7a5c ) │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #593 @ 0x251 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 2c786c │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r6, [r3, #44] @ 0x2c │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 2c77da │ │ │ │ ldr r0, [r5, #68] @ 0x44 │ │ │ │ ldrb.w r2, [r5, #40] @ 0x28 │ │ │ │ @@ -84166,15 +84163,15 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #264] @ (2c7a68 ) │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #586 @ 0x24a │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 2c786c │ │ │ │ ldr r3, [pc, #248] @ (2c7a6c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2c772e │ │ │ │ ldr r3, [pc, #240] @ (2c7a70 ) │ │ │ │ @@ -84183,15 +84180,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2c772e │ │ │ │ ldr r3, [r4, #8] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #228] @ (2c7a74 ) │ │ │ │ ldr r2, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2c772e │ │ │ │ ldr r3, [r2, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2c77aa │ │ │ │ b.n 2c78e8 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r2, #48] @ 0x30 │ │ │ │ @@ -84240,67 +84237,67 @@ │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ asrs r4, r4, #20 │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #768] @ (2c7d20 ) │ │ │ │ lsls r7, r7, #3 │ │ │ │ - movs r3, #190 @ 0xbe │ │ │ │ + movs r3, #214 @ 0xd6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - b.n 2c7c0c │ │ │ │ + b.n 2c7c3c │ │ │ │ lsls r6, r5, #1 │ │ │ │ - movs r3, #122 @ 0x7a │ │ │ │ + movs r3, #146 @ 0x92 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r5, [pc, #160] @ (2c7ad0 ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2c7b6c │ │ │ │ + b.n 2c7b9c │ │ │ │ lsls r6, r5, #1 │ │ │ │ - movs r3, #110 @ 0x6e │ │ │ │ + movs r3, #134 @ 0x86 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r5, #4 │ │ │ │ + movs r5, #28 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r1, [pc, #520] @ (2c7c48 ) │ │ │ │ lsls r7, r7, #3 │ │ │ │ ldr r1, [pc, #424] @ (2c7bec ) │ │ │ │ lsls r7, r7, #3 │ │ │ │ ldr r1, [pc, #392] @ (2c7bd0 ) │ │ │ │ lsls r7, r7, #3 │ │ │ │ - movs r5, #68 @ 0x44 │ │ │ │ + movs r5, #92 @ 0x5c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - b.n 2c7aac │ │ │ │ + b.n 2c7adc │ │ │ │ lsls r6, r5, #1 │ │ │ │ - movs r2, #184 @ 0xb8 │ │ │ │ + movs r2, #208 @ 0xd0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - svc 250 @ 0xfa │ │ │ │ + b.n 2c7a7c │ │ │ │ lsls r6, r5, #1 │ │ │ │ - movs r2, #212 @ 0xd4 │ │ │ │ + movs r2, #236 @ 0xec │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r4, #186 @ 0xba │ │ │ │ + movs r4, #210 @ 0xd2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - svc 150 @ 0x96 │ │ │ │ + svc 174 @ 0xae │ │ │ │ lsls r6, r5, #1 │ │ │ │ - movs r2, #112 @ 0x70 │ │ │ │ + movs r2, #136 @ 0x88 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r4, #50 @ 0x32 │ │ │ │ + movs r4, #74 @ 0x4a │ │ │ │ lsls r6, r3, #1 │ │ │ │ sbcs r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #168 @ 0xa8 │ │ │ │ + movs r3, #192 @ 0xc0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - svc 44 @ 0x2c │ │ │ │ + svc 68 @ 0x44 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - svc 18 │ │ │ │ + svc 42 @ 0x2a │ │ │ │ lsls r6, r5, #1 │ │ │ │ - udf #226 @ 0xe2 │ │ │ │ + udf #250 @ 0xfa │ │ │ │ lsls r6, r5, #1 │ │ │ │ - movs r1, #196 @ 0xc4 │ │ │ │ + movs r1, #220 @ 0xdc │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r3, #30 │ │ │ │ + movs r3, #54 @ 0x36 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c7a8c : │ │ │ │ ldr r1, [r0, #12] │ │ │ │ strd r2, r3, [r0] │ │ │ │ ldrb r0, [r1, #24] │ │ │ │ cbz r0, 2c7aa4 │ │ │ │ @@ -84322,15 +84319,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrd ip, lr, [r1, #8] │ │ │ │ ldr r0, [r1, #0] │ │ │ │ adds.w r2, r2, ip │ │ │ │ adc.w r3, lr, r3 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 88ead4 │ │ │ │ + b.w 88eadc │ │ │ │ nop │ │ │ │ │ │ │ │ 002c7ad8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -84374,26 +84371,26 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2c7afa │ │ │ │ ldr r3, [r1, #8] │ │ │ │ ldr r0, [pc, #28] @ (2c7b5c ) │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 2c7afa │ │ │ │ asrs r6, r1, #5 │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #186 @ 0xba │ │ │ │ + movs r2, #210 @ 0xd2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c7b60 : │ │ │ │ cbz r0, 2c7b6c │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ ldr r0, [r3, #20] │ │ │ │ subs r0, #0 │ │ │ │ @@ -84422,19 +84419,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (2c7bb0 ) │ │ │ │ ldr r0, [pc, #20] @ (2c7bb4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1612 @ 0x64c │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ - ble.n 2c7c44 │ │ │ │ + ble.n 2c7c74 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - movs r0, #44 @ 0x2c │ │ │ │ + movs r0, #68 @ 0x44 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r2, #130 @ 0x82 │ │ │ │ + movs r2, #154 @ 0x9a │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c7bb8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c7c4c │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ ldr r3, [r3, #20] │ │ │ │ @@ -84466,25 +84463,25 @@ │ │ │ │ ldr.w lr, [sp, #4] │ │ │ │ ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ stmia.w lr!, {r0, r1, r2, r3} │ │ │ │ ldmia.w ip, {r0, r1} │ │ │ │ stmia.w lr, {r0, r1} │ │ │ │ movs r0, #0 │ │ │ │ ldr r5, [r4, #116] @ 0x74 │ │ │ │ - bl 88eba8 │ │ │ │ + bl 88ebb0 │ │ │ │ negs r4, r6 │ │ │ │ movs r3, #0 │ │ │ │ and.w r4, r4, #1000 @ 0x3e8 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 8a82f8 │ │ │ │ + bl 8a8300 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 88ead4 │ │ │ │ + bl 88eadc │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -84590,23 +84587,23 @@ │ │ │ │ ldr r1, [pc, #28] @ (2c7d60 ) │ │ │ │ ldr r0, [pc, #28] @ (2c7d64 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1660 @ 0x67c │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ - blt.n 2c7d0c │ │ │ │ + blt.n 2c7d3c │ │ │ │ lsls r6, r5, #1 │ │ │ │ - blt.n 2c7cd0 │ │ │ │ + blt.n 2c7d00 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - blt.n 2c7ca4 │ │ │ │ + blt.n 2c7cd4 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - subs r4, r0, #2 │ │ │ │ + subs r4, r3, #2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r0, #246 @ 0xf6 │ │ │ │ + movs r1, #14 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c7d68 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -84787,15 +84784,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #100] @ (2c7f5c ) │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #16 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [r5, #24] │ │ │ │ strd r7, r8, [r0, #156] @ 0x9c │ │ │ │ strb.w r9, [r0, #164] @ 0xa4 │ │ │ │ ldr r3, [r5, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 2c7f3c │ │ │ │ ldr r4, [r2, #28] │ │ │ │ @@ -84823,19 +84820,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - bls.n 2c7f44 │ │ │ │ + bge.n 2c7f74 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - adds r4, r4, #2 │ │ │ │ + adds r4, r7, #2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adds r0, r7, #1 │ │ │ │ + adds r0, r2, #2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c7f60 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -84847,15 +84844,15 @@ │ │ │ │ add r4, pc │ │ │ │ movs r3, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #152] @ 0x98 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ bl 2c9688 │ │ │ │ mov r0, r6 │ │ │ │ bl 2c967c │ │ │ │ str.w r0, [r4, #152] @ 0x98 │ │ │ │ @@ -84885,19 +84882,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - bls.n 2c80c4 │ │ │ │ + bls.n 2c7ef4 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - subs r0, r7, r7 │ │ │ │ + adds r0, r2, #0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adds r6, r3, #0 │ │ │ │ + adds r6, r6, #0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c7fec : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cbz r0, 2c7ff6 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -84911,19 +84908,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (2c8020 ) │ │ │ │ ldr r0, [pc, #20] @ (2c8024 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1684 @ 0x694 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ - bhi.n 2c7fd4 │ │ │ │ + bhi.n 2c8004 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - subs r4, r7, r6 │ │ │ │ + subs r4, r2, r7 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r2, r1, #1 │ │ │ │ + subs r2, r4, #1 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c8028 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cbz r0, 2c8032 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ @@ -84937,19 +84934,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (2c805c ) │ │ │ │ ldr r0, [pc, #20] @ (2c8060 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1704 @ 0x6a8 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ - bhi.n 2c7f98 │ │ │ │ + bhi.n 2c7fc8 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - subs r0, r0, r6 │ │ │ │ + subs r0, r3, r6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r6, r1, #0 │ │ │ │ + subs r6, r4, #0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c8064 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cbz r0, 2c806e │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ @@ -84963,19 +84960,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (2c8098 ) │ │ │ │ ldr r0, [pc, #20] @ (2c809c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1724 @ 0x6bc │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ - bhi.n 2c815c │ │ │ │ + bhi.n 2c818c │ │ │ │ lsls r6, r5, #1 │ │ │ │ - subs r4, r0, r5 │ │ │ │ + subs r4, r3, r5 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adds r2, r2, #7 │ │ │ │ + adds r2, r5, #7 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c80a0 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -85271,19 +85268,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (2c8338 ) │ │ │ │ ldr r0, [pc, #20] @ (2c833c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1748 @ 0x6d4 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ - bpl.n 2c82bc │ │ │ │ + bpl.n 2c82ec │ │ │ │ lsls r6, r5, #1 │ │ │ │ - adds r4, r4, r2 │ │ │ │ + adds r4, r7, r2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r2, r6, r4 │ │ │ │ + subs r2, r1, r5 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c8340 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -85296,18 +85293,18 @@ │ │ │ │ add r7, pc │ │ │ │ add r6, pc │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r0, r7 │ │ │ │ blx 28b698 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 735bbc │ │ │ │ + bl 735bc4 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7356d4 │ │ │ │ + bl 7356dc │ │ │ │ mov r0, r5 │ │ │ │ blx 28b964 │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2c835e │ │ │ │ ldr r3, [pc, #28] @ (2c83a4 ) │ │ │ │ add r3, pc │ │ │ │ @@ -85316,17 +85313,17 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ ldrb r0, [r4, #19] │ │ │ │ lsls r0, r6, #3 │ │ │ │ - subs r6, r1, r4 │ │ │ │ + subs r6, r4, r4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrb r4, [r0, #14] │ │ │ │ + ldrb r4, [r3, #14] │ │ │ │ lsls r5, r4, #1 │ │ │ │ subs r6, #106 @ 0x6a │ │ │ │ lsls r7, r7, #3 │ │ │ │ │ │ │ │ 002c83a8 : │ │ │ │ strd r1, r2, [r0, #120] @ 0x78 │ │ │ │ movs r0, #0 │ │ │ │ @@ -85346,15 +85343,15 @@ │ │ │ │ ldr r5, [pc, #60] @ (2c8408 ) │ │ │ │ add r5, pc │ │ │ │ b.n 2c83d6 │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cbz r4, 2c83ee │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c83d0 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ @@ -85365,15 +85362,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldrb r4, [r5, #17] │ │ │ │ lsls r0, r6, #3 │ │ │ │ - asrs r0, r2, #31 │ │ │ │ + asrs r0, r5, #31 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldrb r0, [r0, #17] │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002c8410 : │ │ │ │ ldr r3, [pc, #28] @ (2c8430 ) │ │ │ │ add r3, pc │ │ │ │ @@ -85418,27 +85415,27 @@ │ │ │ │ add r9, pc │ │ │ │ b.n 2c8476 │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cbz r4, 2c84b6 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 735f9c │ │ │ │ + bl 735fa4 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ cmp r6, r0 │ │ │ │ bne.n 2c8470 │ │ │ │ ldr r1, [pc, #80] @ (2c84e4 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 734f14 │ │ │ │ + bl 734f1c │ │ │ │ cmp sl, r0 │ │ │ │ bne.n 2c8470 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -85456,36 +85453,36 @@ │ │ │ │ nop │ │ │ │ ldrb r6, [r4, #15] │ │ │ │ lsls r0, r6, #3 │ │ │ │ lsls r0, r6, #31 │ │ │ │ lsls r0, r6, #3 │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 2c83ec │ │ │ │ + bmi.n 2c841c │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r7, [pc, #440] @ (2c8698 ) │ │ │ │ + ldr r7, [pc, #536] @ (2c86f8 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsls r0, r0, #13 │ │ │ │ + lsls r0, r3, #13 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r2, [r1, #20] │ │ │ │ + str r2, [r4, #20] │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 002c84e8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r2 │ │ │ │ bl 3398dc │ │ │ │ mov r1, r4 │ │ │ │ - bl 72f09c │ │ │ │ + bl 72f0a4 │ │ │ │ cbz r0, 2c852a │ │ │ │ mov r1, r5 │ │ │ │ bl 2c8434 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 2c8550 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ @@ -85505,79 +85502,79 @@ │ │ │ │ addw r3, r3, #1772 @ 0x6ec │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ movs r2, #3 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1290 @ 0x50a │ │ │ │ - bl 87e67c │ │ │ │ + bl 87e684 │ │ │ │ b.n 2c8516 │ │ │ │ ldr r3, [pc, #44] @ (2c8580 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #44] @ (2c8584 ) │ │ │ │ ldr r1, [pc, #48] @ (2c8588 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ addw r3, r3, #1772 @ 0x6ec │ │ │ │ strd r2, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ movw r2, #1297 @ 0x511 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 2c8516 │ │ │ │ nop │ │ │ │ - bcc.n 2c84e0 │ │ │ │ + bcc.n 2c8510 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r0, [pc, #168] @ (2c8624 ) │ │ │ │ + ldr r0, [pc, #264] @ (2c8684 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ - asrs r6, r1, #26 │ │ │ │ + asrs r6, r4, #26 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bcc.n 2c84a4 │ │ │ │ + bcc.n 2c84d4 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - adds r2, r3, r4 │ │ │ │ + adds r2, r6, r4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r0, r5, #25 │ │ │ │ + asrs r0, r0, #26 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c858c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #64] @ (2c85dc ) │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ cbz r0, 2c85c8 │ │ │ │ ldr.w ip, [pc, #52] @ 2c85e0 │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #48] @ (2c85e4 ) │ │ │ │ mov r0, r4 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r0, [r0, #152] @ 0x98 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - asrs r4, r7, #23 │ │ │ │ + asrs r4, r2, #24 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bcc.n 2c864c │ │ │ │ + bcc.n 2c867c │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r2, r7, #22 │ │ │ │ + asrs r2, r2, #23 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c85e8 : │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ cmp r0, #0 │ │ │ │ ite le │ │ │ │ movle r0, #0 │ │ │ │ @@ -85588,67 +85585,67 @@ │ │ │ │ cbz r0, 2c8620 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #36] @ (2c862c ) │ │ │ │ add r1, pc │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - asrs r6, r2, #22 │ │ │ │ + asrs r6, r5, #22 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c8630 : │ │ │ │ cbz r0, 2c865c │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #64] @ (2c8684 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ cbz r0, 2c8666 │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r1, [pc, #32] @ (2c8688 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - asrs r0, r3, #21 │ │ │ │ + asrs r0, r6, #21 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adds r6, r7, r0 │ │ │ │ + adds r6, r2, r1 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c868c : │ │ │ │ cbz r0, 2c86a2 │ │ │ │ ldr r0, [r0, #80] @ 0x50 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ @@ -85667,56 +85664,56 @@ │ │ │ │ ldr r1, [pc, #20] @ (2c86cc ) │ │ │ │ ldr r0, [pc, #20] @ (2c86d0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1808 @ 0x710 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ - bcs.n 2c8728 │ │ │ │ + bcs.n 2c8758 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r0, r2, #20 │ │ │ │ + asrs r0, r5, #20 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r2, r3, #20 │ │ │ │ + asrs r2, r6, #20 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c86d4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #312] @ (2c8820 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c8794 │ │ │ │ ldr r4, [pc, #300] @ (2c8824 ) │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #300] @ (2c8828 ) │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ adds r1, r4, r3 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r0, [r0, #144] @ 0x90 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c87ec │ │ │ │ ldr r2, [pc, #276] @ (2c882c ) │ │ │ │ addw r4, r4, #1764 @ 0x6e4 │ │ │ │ ldr r1, [pc, #272] @ (2c8830 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [pc, #264] @ (2c8834 ) │ │ │ │ mov r8, r0 │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r3, #0] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2c87ca │ │ │ │ ldr r7, [pc, #256] @ (2c8838 ) │ │ │ │ @@ -85724,25 +85721,25 @@ │ │ │ │ adds r7, #16 │ │ │ │ b.n 2c8746 │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2c87ca │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ ldr r2, [pc, #236] @ (2c883c ) │ │ │ │ mov ip, r0 │ │ │ │ movs r3, #16 │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.n 2c873e │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r2, [r6, #144] @ 0x90 │ │ │ │ ldr.w r3, [r0, #144] @ 0x90 │ │ │ │ cmp r3, r2 │ │ │ │ bne.n 2c873e │ │ │ │ ldr.w r1, [r0, #148] @ 0x94 │ │ │ │ ldr.w r2, [r6, #148] @ 0x94 │ │ │ │ cmp r1, r2 │ │ │ │ @@ -85755,36 +85752,36 @@ │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 28b694 │ │ │ │ ldr r4, [pc, #172] @ (2c8844 ) │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ cbz r0, 2c87dc │ │ │ │ ldr r0, [pc, #164] @ (2c8848 ) │ │ │ │ movs r3, #19 │ │ │ │ ldr r2, [pc, #164] @ (2c884c ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add.w r0, r0, #1552 @ 0x610 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ bl 2d0eb8 │ │ │ │ cbz r0, 2c87dc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 28dc38 │ │ │ │ ldr.w r0, [r8, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2c87c0 │ │ │ │ ldr.w r0, [r6, #144] @ 0x90 │ │ │ │ - bl 73310c │ │ │ │ + bl 733114 │ │ │ │ b.n 2c87c0 │ │ │ │ ldr r0, [pc, #112] @ (2c8850 ) │ │ │ │ ldr r1, [r6, #20] │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 28b694 │ │ │ │ @@ -85800,45 +85797,45 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r3 │ │ │ │ - bl 73310c │ │ │ │ + bl 733114 │ │ │ │ ldr.w r2, [r6, #148] @ 0x94 │ │ │ │ mov r1, r0 │ │ │ │ b.n 2c8786 │ │ │ │ - asrs r2, r6, #18 │ │ │ │ + asrs r2, r1, #19 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bne.n 2c87fc │ │ │ │ + bcs.n 2c882c │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r2, r6, #17 │ │ │ │ + asrs r2, r1, #18 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsls r2, r1, #2 │ │ │ │ + lsls r2, r4, #2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r4, [pc, #704] @ (2c8af4 ) │ │ │ │ + ldr r4, [pc, #800] @ (2c8b54 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrb r2, [r0, #4] │ │ │ │ lsls r0, r6, #3 │ │ │ │ - bne.n 2c879c │ │ │ │ + bne.n 2c87cc │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r0, r4, #16 │ │ │ │ + asrs r0, r7, #16 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r0, r7, #28 │ │ │ │ + asrs r0, r2, #29 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r0, r2, #25 │ │ │ │ + asrs r0, r5, #25 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bne.n 2c88c8 │ │ │ │ + bne.n 2c88f8 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r4, r0, #15 │ │ │ │ + asrs r4, r3, #15 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r0, r5, #27 │ │ │ │ + asrs r0, r0, #28 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r6, r7, #26 │ │ │ │ + lsrs r6, r2, #27 │ │ │ │ lsls r5, r4, #1 │ │ │ │ │ │ │ │ 002c8858 : │ │ │ │ cbz r0, 2c885e │ │ │ │ ldr r0, [r0, #20] │ │ │ │ bx lr │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ @@ -85851,45 +85848,45 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #76] @ (2c88c4 ) │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbz r0, 2c88a2 │ │ │ │ ldr.w ip, [pc, #64] @ 2c88c8 │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #60] @ (2c88cc ) │ │ │ │ mov r0, r4 │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r0, [r0, #148] @ 0x94 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ - asrs r2, r4, #12 │ │ │ │ + asrs r2, r7, #12 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - beq.n 2c897c │ │ │ │ + beq.n 2c89ac │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r0, r4, #11 │ │ │ │ + asrs r0, r7, #11 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c88d0 : │ │ │ │ cbz r0, 2c88ee │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2c88fa │ │ │ │ @@ -86071,28 +86068,28 @@ │ │ │ │ add r6, pc │ │ │ │ b.n 2c8a86 │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2c8b56 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c8a7e │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ cmp r3, r5 │ │ │ │ bne.n 2c8a7e │ │ │ │ ldr r3, [pc, #292] @ (2c8bc0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #292] @ (2c8bc4 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ - bl 735f9c │ │ │ │ + bl 735fa4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2c8a7e │ │ │ │ ldr r3, [pc, #280] @ (2c8bc8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2c8b72 │ │ │ │ @@ -86110,27 +86107,27 @@ │ │ │ │ ldr r1, [pc, #256] @ (2c8bd4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #16 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ str.w r9, [r0, #148] @ 0x94 │ │ │ │ strd sl, fp, [r4, #120] @ 0x78 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 2c8b04 │ │ │ │ ldr r3, [pc, #204] @ (2c8bc0 ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r1, [pc, #224] @ (2c8bd8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 73594c │ │ │ │ + bl 735954 │ │ │ │ ldr r2, [pc, #212] @ (2c8bdc ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add.w r2, r2, #1864 @ 0x748 │ │ │ │ bl 2c7430 │ │ │ │ mov r1, r0 │ │ │ │ @@ -86143,15 +86140,15 @@ │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ mov r1, r2 │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ mov r5, r0 │ │ │ │ - bl 88e758 │ │ │ │ + bl 88e760 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [r4, #84] @ 0x54 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -86161,15 +86158,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2c8b92 │ │ │ │ ldr r0, [pc, #132] @ (2c8be4 ) │ │ │ │ mov.w r6, #480 @ 0x1e0 │ │ │ │ mov.w r5, #640 @ 0x280 │ │ │ │ add r0, pc │ │ │ │ - bl 733c7c │ │ │ │ + bl 733c84 │ │ │ │ mov r4, r0 │ │ │ │ b.n 2c8acc │ │ │ │ ldr r3, [pc, #116] @ (2c8be8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c8ab8 │ │ │ │ @@ -86177,66 +86174,66 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2c8ab8 │ │ │ │ ldr r0, [pc, #104] @ (2c8bf0 ) │ │ │ │ ldr r1, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2c8ab8 │ │ │ │ ldr r3, [pc, #96] @ (2c8bf4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c8b5e │ │ │ │ ldr r3, [pc, #76] @ (2c8bec ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2c8b5e │ │ │ │ ldr r0, [pc, #80] @ (2c8bf8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2c8b5e │ │ │ │ strb r0, [r2, #23] │ │ │ │ lsls r0, r6, #3 │ │ │ │ lsls r0, r3, #7 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - ldmia r6, {r2, r4, r5, r6} │ │ │ │ + ldmia r6!, {r2, r3, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r2, r4, #4 │ │ │ │ + asrs r2, r7, #4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #216] @ (2c8ca0 ) │ │ │ │ + ldr r1, [pc, #312] @ (2c8d00 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6!, {r2, r4} │ │ │ │ + ldmia r6!, {r2, r3, r5} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r4, r3, #2 │ │ │ │ + asrs r4, r6, #2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r0, r0, #3 │ │ │ │ + asrs r0, r3, #3 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r0, [pc, #872] @ (2c8f44 ) │ │ │ │ + ldr r0, [pc, #968] @ (2c8fa4 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldmia r5!, {r1, r2, r3, r4, r6, r7} │ │ │ │ + ldmia r5, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ udf #85 @ 0x55 │ │ │ │ - vshr.u32 d17, d20, #1 │ │ │ │ + vmla.i , , d12[0] │ │ │ │ lsls r6, r3, #1 │ │ │ │ str r4, [r2, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r0, #13 │ │ │ │ + asrs r6, r3, #13 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r4, [pc, #384] @ (2c8d78 ) │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r0, #13 │ │ │ │ + asrs r0, r3, #13 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c8bfc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -86258,15 +86255,15 @@ │ │ │ │ ldr r3, [pc, #108] @ (2c8ca0 ) │ │ │ │ movs r2, #0 │ │ │ │ ldr r1, [pc, #108] @ (2c8ca4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 73594c │ │ │ │ + bl 735954 │ │ │ │ ldr r2, [r4, #76] @ 0x4c │ │ │ │ ldr r3, [pc, #96] @ (2c8ca8 ) │ │ │ │ add r3, pc │ │ │ │ addw r3, r3, #1836 @ 0x72c │ │ │ │ str r3, [r4, #120] @ 0x78 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #124] @ 0x7c │ │ │ │ @@ -86293,33 +86290,33 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2c8c30 │ │ │ │ ldr r0, [pc, #40] @ (2c8cb8 ) │ │ │ │ ldr r1, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2c8c30 │ │ │ │ movs r6, r2 │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - blxns r3 │ │ │ │ + blxns r6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldmia r4!, {r1, r5, r7} │ │ │ │ + ldmia r4, {r1, r3, r4, r5, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldmia r4!, {r3, r7} │ │ │ │ + ldmia r4!, {r5, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ adds r1, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r5, #9 │ │ │ │ + asrs r4, r0, #10 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c8cbc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -86331,15 +86328,15 @@ │ │ │ │ movs r5, #0 │ │ │ │ add r6, pc │ │ │ │ b.n 2c8ce0 │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cbz r4, 2c8d08 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2c8cda │ │ │ │ ldr r3, [r4, #72] @ 0x48 │ │ │ │ cmp r3, r0 │ │ │ │ ble.n 2c8cda │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ adds r5, #1 │ │ │ │ @@ -86362,15 +86359,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ strb r4, [r4, #13] │ │ │ │ lsls r0, r6, #3 │ │ │ │ - lsrs r6, r0, #27 │ │ │ │ + lsrs r6, r3, #27 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c8d30 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -86381,15 +86378,15 @@ │ │ │ │ cmp r3, #1 │ │ │ │ mov r6, r2 │ │ │ │ add r1, pc │ │ │ │ itee ne │ │ │ │ movne r7, #0 │ │ │ │ ldreq r3, [r0, #28] │ │ │ │ moveq r7, r3 │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ cbz r0, 2c8dae │ │ │ │ ldr r3, [r4, #32] │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 2c8d80 │ │ │ │ cbz r7, 2c8d6c │ │ │ │ ldrb r3, [r7, #4] │ │ │ │ and.w r3, r3, #3 │ │ │ │ @@ -86425,21 +86422,21 @@ │ │ │ │ ldr r0, [pc, #28] @ (2c8dd4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1948 @ 0x79c │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - lsrs r2, r2, #25 │ │ │ │ + lsrs r2, r5, #25 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldmia r3!, {r4, r5} │ │ │ │ + ldmia r3, {r3, r6} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r2, r2, #24 │ │ │ │ + lsrs r2, r5, #24 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r4, r2, #5 │ │ │ │ + asrs r4, r5, #5 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c8dd8 : │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #1 │ │ │ │ ite eq │ │ │ │ ldreq r0, [r0, #28] │ │ │ │ @@ -86517,19 +86514,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1968 @ 0x7b0 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ adds r3, #134 @ 0x86 │ │ │ │ lsls r7, r7, #3 │ │ │ │ - ldmia r2, {r1, r2, r3, r4, r6} │ │ │ │ + ldmia r2, {r1, r2, r4, r5, r6} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r0, r0, #21 │ │ │ │ + lsrs r0, r3, #21 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r6, r3, #2 │ │ │ │ + asrs r6, r6, #2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c8ea8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -86576,51 +86573,51 @@ │ │ │ │ strd r3, r2, [sp, #4] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #92] @ (2c8f78 ) │ │ │ │ adds r5, #4 │ │ │ │ ldr.w r3, [r9, r2] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ - bl 8683d4 │ │ │ │ + bl 8683dc │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ (2c8f7c ) │ │ │ │ add r2, sp, #8 │ │ │ │ add r0, pc │ │ │ │ - bl 87aaa8 │ │ │ │ + bl 87aab0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2c8f4e │ │ │ │ ldr r2, [pc, #64] @ (2c8f80 ) │ │ │ │ add r2, pc │ │ │ │ add r2, r3 │ │ │ │ ldr r0, [r2, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2c8eec │ │ │ │ cmp r5, r8 │ │ │ │ beq.n 2c8ef0 │ │ │ │ b.n 2c8ede │ │ │ │ ldr r0, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 87e520 │ │ │ │ + bl 87e528 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 2c8f3c │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldc2l 0, cr0, [ip, #-956]! @ 0xfffffc44 │ │ │ │ ldc2l 0, cr0, [r4, #-956]! @ 0xfffffc44 │ │ │ │ - ldmia r2, {r1, r2, r3, r4} │ │ │ │ + ldmia r2, {r1, r2, r4, r5} │ │ │ │ lsls r6, r5, #1 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #12 │ │ │ │ lsls r7, r7, #3 │ │ │ │ stc2l 0, cr0, [r8, #-956] @ 0xfffffc44 │ │ │ │ str r4, [r5, #40] @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r4, #32 │ │ │ │ + asrs r0, r7, #32 │ │ │ │ lsls r6, r3, #1 │ │ │ │ adds r2, #178 @ 0xb2 │ │ │ │ lsls r7, r7, #3 │ │ │ │ │ │ │ │ 002c8f84 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -86679,54 +86676,54 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #176] @ (2c90b8 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r2, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 8683d4 │ │ │ │ + bl 8683dc │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #164] @ (2c90bc ) │ │ │ │ add r2, sp, #8 │ │ │ │ add r0, pc │ │ │ │ - bl 87aaa8 │ │ │ │ + bl 87aab0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2c9062 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr r3, [pc, #152] @ (2c90c0 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r1, lsl #2 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2c8fc0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 8683d4 │ │ │ │ + bl 8683dc │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 8683d4 │ │ │ │ + bl 8683dc │ │ │ │ ldr r1, [pc, #124] @ (2c90c4 ) │ │ │ │ add r1, pc │ │ │ │ blx 28d2ec │ │ │ │ cbnz r0, 2c906e │ │ │ │ ldr r2, [pc, #120] @ (2c90c8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #120] @ (2c90cc ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 87f05c │ │ │ │ + bl 87f064 │ │ │ │ movs r0, #1 │ │ │ │ blx 28da78 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 87e520 │ │ │ │ + bl 87e528 │ │ │ │ b.n 2c9024 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 8683d4 │ │ │ │ + bl 8683dc │ │ │ │ ldr r1, [pc, #88] @ (2c90d0 ) │ │ │ │ add r1, pc │ │ │ │ blx 28d2ec │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c904e │ │ │ │ ldr r2, [pc, #80] @ (2c90d4 ) │ │ │ │ add r2, pc │ │ │ │ @@ -86746,33 +86743,33 @@ │ │ │ │ stc2 0, cr0, [r0], #956 @ 0x3bc │ │ │ │ adds r2, #58 @ 0x3a │ │ │ │ lsls r7, r7, #3 │ │ │ │ ldc2l 0, cr0, [r4], #-956 @ 0xfffffc44 │ │ │ │ mrrc2 0, 14, r0, r6, cr15 │ │ │ │ str r4, [r5, #40] @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r6, #28 │ │ │ │ + lsrs r6, r1, #29 │ │ │ │ lsls r6, r3, #1 │ │ │ │ adds r1, #200 @ 0xc8 │ │ │ │ lsls r7, r7, #3 │ │ │ │ - strh r2, [r1, #38] @ 0x26 │ │ │ │ + strh r2, [r4, #38] @ 0x26 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsrs r4, r0, #28 │ │ │ │ + lsrs r4, r3, #28 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r2, r3, #29 │ │ │ │ + lsrs r2, r6, #29 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r0, r5, #28 │ │ │ │ + lsrs r0, r0, #29 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r4, r5, #27 │ │ │ │ + lsrs r4, r0, #28 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldmia r0!, {r1, r2, r4, r6} │ │ │ │ + ldmia r0!, {r1, r2, r3, r5, r6} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r0, r7, #12 │ │ │ │ + lsrs r0, r2, #13 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r6, r4, #27 │ │ │ │ + lsrs r6, r7, #27 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c90e4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -86812,25 +86809,25 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #2024 @ 0x7e8 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ adds r0, #242 @ 0xf2 │ │ │ │ lsls r7, r7, #3 │ │ │ │ - stmia r7!, {r6, r7} │ │ │ │ + stmia r7!, {r3, r4, r6, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r2, r4, #10 │ │ │ │ + lsrs r2, r7, #10 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r0, r2, #25 │ │ │ │ + lsrs r0, r5, #25 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - stmia r7!, {r3, r5, r7} │ │ │ │ + stmia r7!, {r6, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r2, r1, #10 │ │ │ │ + lsrs r2, r4, #10 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r0, r6, #26 │ │ │ │ + lsrs r0, r1, #27 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c916c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -86870,23 +86867,23 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #2044 @ 0x7fc │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ adds r0, #110 @ 0x6e │ │ │ │ lsls r7, r7, #3 │ │ │ │ - lsrs r6, r6, #25 │ │ │ │ + lsrs r6, r1, #26 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r6, r4, #25 │ │ │ │ + lsrs r6, r7, #25 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - stmia r7!, {r1, r5} │ │ │ │ + stmia r7!, {r1, r3, r4, r5} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r4, r0, #8 │ │ │ │ + lsrs r4, r3, #8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r2, r6, #22 │ │ │ │ + lsrs r2, r1, #23 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c91ec : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -86913,30 +86910,30 @@ │ │ │ │ add r0, pc │ │ │ │ blx 28be4c │ │ │ │ ldr r3, [pc, #140] @ (2c92bc ) │ │ │ │ ldr r6, [r6, r3] │ │ │ │ b.n 2c9246 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 8683d4 │ │ │ │ + bl 8683dc │ │ │ │ adds r4, #1 │ │ │ │ blx 28be4c │ │ │ │ cmp r4, #8 │ │ │ │ beq.n 2c9272 │ │ │ │ ldr.w r3, [r5, #4]! │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2c9234 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 8683d4 │ │ │ │ + bl 8683dc │ │ │ │ mov r2, sp │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 87aaa8 │ │ │ │ + bl 87aab0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2c9294 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2c9234 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #8 │ │ │ │ @@ -86952,33 +86949,33 @@ │ │ │ │ bne.n 2c929c │ │ │ │ ldr r0, [pc, #60] @ (2c92c4 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 28be48 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 87e520 │ │ │ │ + bl 87e528 │ │ │ │ b.n 2c9266 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xfa3800ef │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r2, #24 │ │ │ │ + lsrs r6, r5, #24 │ │ │ │ lsls r6, r3, #1 │ │ │ │ @ instruction: 0xfa2c00ef │ │ │ │ cmp r7, #220 @ 0xdc │ │ │ │ lsls r7, r7, #3 │ │ │ │ - lsrs r4, r5, #20 │ │ │ │ + lsrs r4, r0, #21 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adds r0, r5, #6 │ │ │ │ + adds r0, r0, #7 │ │ │ │ lsls r7, r3, #1 │ │ │ │ str r4, [r5, #40] @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ vst1.8 {d16[7]}, [r6] │ │ │ │ - lsrs r4, r7, #22 │ │ │ │ + lsrs r4, r2, #23 │ │ │ │ lsls r6, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3448] @ 0xd78 │ │ │ │ ldr r4, [pc, #532] @ (2c94f0 ) │ │ │ │ sub.w sp, sp, #612 @ 0x264 │ │ │ │ @@ -87195,40 +87192,40 @@ │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ ldr??.w r0, [r8, pc, lsl #2] │ │ │ │ ldr??.w r0, [r4, pc, lsl #2] │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r5, #23 │ │ │ │ + lsrs r2, r0, #24 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r2, r1, #24 │ │ │ │ + lsrs r2, r4, #24 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r4, r1, #24 │ │ │ │ + lsrs r4, r4, #24 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ble.n 2c9598 │ │ │ │ + ble.n 2c95c8 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r2, r3, #23 │ │ │ │ + lsrs r2, r6, #23 │ │ │ │ lsls r6, r3, #1 │ │ │ │ str r0, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ str??.w r0, [r8, pc, lsl #2] │ │ │ │ - lsrs r6, r7, #19 │ │ │ │ + lsrs r6, r2, #20 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bgt.n 2c949c │ │ │ │ + bgt.n 2c94cc │ │ │ │ lsls r6, r5, #1 │ │ │ │ - bgt.n 2c9480 │ │ │ │ + bgt.n 2c94b0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r0, r1, #20 │ │ │ │ + lsrs r0, r4, #20 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bgt.n 2c9564 │ │ │ │ + bgt.n 2c9594 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r2, r2, #19 │ │ │ │ + lsrs r2, r5, #19 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r2, r3, #19 │ │ │ │ + lsrs r2, r6, #19 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c9534 : │ │ │ │ ldrh r2, [r0, #2] │ │ │ │ ldr r3, [pc, #192] @ (2c95f8 ) │ │ │ │ add r3, pc │ │ │ │ cmp r2, #0 │ │ │ │ @@ -87303,17 +87300,17 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @ instruction: 0xf70400ef │ │ │ │ str r0, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r5, #17 │ │ │ │ + lsrs r4, r0, #18 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r6, r6, #17 │ │ │ │ + lsrs r6, r1, #18 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c9608 : │ │ │ │ ldr r0, [pc, #4] @ (2c9610 ) │ │ │ │ add r0, pc │ │ │ │ b.n 2c92c8 │ │ │ │ nop │ │ │ │ @@ -87680,19 +87677,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2c9990 ) │ │ │ │ ldr r0, [pc, #20] @ (2c9994 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bvc.n 2c98e0 │ │ │ │ + bvc.n 2c9910 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r6, r0, #13 │ │ │ │ + lsrs r6, r3, #13 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r0, r2, #13 │ │ │ │ + lsrs r0, r5, #13 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c9998 : │ │ │ │ cbz r0, 2c999e │ │ │ │ b.w 28b960 │ │ │ │ movs r0, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -87719,19 +87716,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2c99e8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bvc.n 2c9a90 │ │ │ │ + bvc.n 2c9ac0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r4, r6, #11 │ │ │ │ + lsrs r4, r1, #12 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r0, r6, #12 │ │ │ │ + lsrs r0, r1, #13 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c99ec : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -87775,25 +87772,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (2c9a74 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bvs.n 2c9a38 │ │ │ │ + bvc.n 2c9a68 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r0, r1, #10 │ │ │ │ + lsrs r0, r4, #10 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r4, r0, #11 │ │ │ │ + lsrs r4, r3, #11 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bvs.n 2c9a1c │ │ │ │ + bvs.n 2c9a4c │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r4, r6, #9 │ │ │ │ + lsrs r4, r1, #10 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r0, r0, #11 │ │ │ │ + lsrs r0, r3, #11 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c9a78 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -87825,19 +87822,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2c9ad8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bvs.n 2c9ba0 │ │ │ │ + bvs.n 2c9bd0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r4, r0, #8 │ │ │ │ + lsrs r4, r3, #8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r0, r0, #9 │ │ │ │ + lsrs r0, r3, #9 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c9adc : │ │ │ │ cbz r0, 2c9aec │ │ │ │ ldr r0, [r0, #16] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -87854,19 +87851,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2c9b18 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bvs.n 2c9b60 │ │ │ │ + bvs.n 2c9b90 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r4, r0, #7 │ │ │ │ + lsrs r4, r3, #7 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r0, r0, #8 │ │ │ │ + lsrs r0, r3, #8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c9b1c : │ │ │ │ cbz r0, 2c9b2c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -87883,19 +87880,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2c9b58 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bpl.n 2c9b20 │ │ │ │ + bpl.n 2c9b50 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r4, r0, #6 │ │ │ │ + lsrs r4, r3, #6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r0, r0, #7 │ │ │ │ + lsrs r0, r3, #7 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c9b5c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -87914,19 +87911,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2c9b98 ) │ │ │ │ ldr r0, [pc, #20] @ (2c9b9c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ - bpl.n 2c9ad8 │ │ │ │ + bpl.n 2c9b08 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r6, r7, #4 │ │ │ │ + lsrs r6, r2, #5 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r2, r7, #5 │ │ │ │ + lsrs r2, r2, #6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c9ba0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -87945,19 +87942,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2c9bdc ) │ │ │ │ ldr r0, [pc, #20] @ (2c9be0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ - bpl.n 2c9c94 │ │ │ │ + bpl.n 2c9cc4 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r2, r7, #3 │ │ │ │ + lsrs r2, r2, #4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r6, r6, #4 │ │ │ │ + lsrs r6, r1, #5 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c9be4 : │ │ │ │ cbz r0, 2c9bf4 │ │ │ │ ldr r0, [r0, #56] @ 0x38 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -87974,19 +87971,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2c9c20 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bpl.n 2c9c58 │ │ │ │ + bpl.n 2c9c88 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r4, r7, #2 │ │ │ │ + lsrs r4, r2, #3 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r0, r7, #3 │ │ │ │ + lsrs r0, r2, #4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c9c24 : │ │ │ │ cbz r0, 2c9c34 │ │ │ │ ldr r0, [r0, #60] @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -88003,19 +88000,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2c9c60 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bmi.n 2c9c18 │ │ │ │ + bmi.n 2c9c48 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r4, r7, #1 │ │ │ │ + lsrs r4, r2, #2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r0, r7, #2 │ │ │ │ + lsrs r0, r2, #3 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c9c64 : │ │ │ │ cbz r0, 2c9c74 │ │ │ │ ldrd r0, r1, [r0, #64] @ 0x40 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -88031,19 +88028,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2c9ca0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bmi.n 2c9bd8 │ │ │ │ + bmi.n 2c9c08 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r4, r7, #32 │ │ │ │ + lsrs r4, r2, #1 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r0, r7, #1 │ │ │ │ + lsrs r0, r2, #2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c9ca4 : │ │ │ │ cbz r0, 2c9cb4 │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -88060,19 +88057,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2c9ce0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #252 @ 0xfc │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bmi.n 2c9d98 │ │ │ │ + bmi.n 2c9dc8 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r4, r7, #31 │ │ │ │ + lsrs r4, r2, #32 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r0, r7, #32 │ │ │ │ + lsrs r0, r2, #1 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c9ce4 : │ │ │ │ cbz r0, 2c9cf4 │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -88088,19 +88085,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (2c9d1c ) │ │ │ │ ldr r0, [pc, #20] @ (2c9d20 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #276 @ 0x114 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ - bmi.n 2c9d58 │ │ │ │ + bmi.n 2c9d88 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r4, r7, #30 │ │ │ │ + lsls r4, r2, #31 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsls r6, r6, #31 │ │ │ │ + lsrs r6, r1, #32 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c9d24 : │ │ │ │ cbz r0, 2c9d34 │ │ │ │ ldr r0, [r0, #80] @ 0x50 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -88116,19 +88113,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (2c9d5c ) │ │ │ │ ldr r0, [pc, #20] @ (2c9d60 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #296 @ 0x128 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ - bcc.n 2c9d18 │ │ │ │ + bcc.n 2c9d48 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r4, r7, #29 │ │ │ │ + lsls r4, r2, #30 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsls r6, r6, #30 │ │ │ │ + lsls r6, r1, #31 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c9d64 : │ │ │ │ cbz r0, 2c9d74 │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -88144,19 +88141,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (2c9d9c ) │ │ │ │ ldr r0, [pc, #20] @ (2c9da0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ - bcc.n 2c9cd8 │ │ │ │ + bcc.n 2c9d08 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r4, r7, #28 │ │ │ │ + lsls r4, r2, #29 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsls r6, r6, #29 │ │ │ │ + lsls r6, r1, #30 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c9da4 : │ │ │ │ cbz r0, 2c9db4 │ │ │ │ ldr r0, [r0, #88] @ 0x58 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -88172,19 +88169,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (2c9ddc ) │ │ │ │ ldr r0, [pc, #20] @ (2c9de0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #348 @ 0x15c │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ - bcc.n 2c9e98 │ │ │ │ + bcc.n 2c9ec8 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r4, r7, #27 │ │ │ │ + lsls r4, r2, #28 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsls r6, r6, #28 │ │ │ │ + lsls r6, r1, #29 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c9de4 : │ │ │ │ cbz r0, 2c9df6 │ │ │ │ ldrb.w r0, [r0, #92] @ 0x5c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -88201,19 +88198,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2c9e24 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #380 @ 0x17c │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bcc.n 2c9e58 │ │ │ │ + bcc.n 2c9e88 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r2, r7, #26 │ │ │ │ + lsls r2, r2, #27 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsls r4, r6, #27 │ │ │ │ + lsls r4, r1, #28 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c9e28 : │ │ │ │ cbz r0, 2c9e38 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -88229,19 +88226,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (2c9e60 ) │ │ │ │ ldr r0, [pc, #20] @ (2c9e64 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ - bcs.n 2c9e14 │ │ │ │ + bcs.n 2c9e44 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r0, r7, #25 │ │ │ │ + lsls r0, r2, #26 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsls r2, r6, #26 │ │ │ │ + lsls r2, r1, #27 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c9e68 : │ │ │ │ cbz r0, 2c9e78 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -88257,19 +88254,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (2c9ea0 ) │ │ │ │ ldr r0, [pc, #20] @ (2c9ea4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #428 @ 0x1ac │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ - bcs.n 2c9dd4 │ │ │ │ + bcs.n 2c9e04 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r0, r7, #24 │ │ │ │ + lsls r0, r2, #25 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsls r2, r6, #25 │ │ │ │ + lsls r2, r1, #26 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c9ea8 : │ │ │ │ cbz r0, 2c9eba │ │ │ │ ldrb.w r0, [r0, #104] @ 0x68 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -88286,19 +88283,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2c9ee8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bcs.n 2c9f94 │ │ │ │ + bcs.n 2c9fc4 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r6, r6, #23 │ │ │ │ + lsls r6, r1, #24 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsls r0, r6, #24 │ │ │ │ + lsls r0, r1, #25 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c9eec : │ │ │ │ cbz r0, 2c9efe │ │ │ │ ldrb.w r0, [r0, #105] @ 0x69 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -88315,19 +88312,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2c9f2c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #488 @ 0x1e8 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bcs.n 2c9f50 │ │ │ │ + bcs.n 2c9f80 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r2, r6, #22 │ │ │ │ + lsls r2, r1, #23 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsls r4, r5, #23 │ │ │ │ + lsls r4, r0, #24 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c9f30 : │ │ │ │ cbz r0, 2c9f42 │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -88345,19 +88342,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2c9f70 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #520 @ 0x208 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bne.n 2c9f0c │ │ │ │ + bne.n 2c9f3c │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r6, r5, #21 │ │ │ │ + lsls r6, r0, #22 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsls r0, r5, #22 │ │ │ │ + lsls r0, r0, #23 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c9f74 : │ │ │ │ cbz r0, 2c9f86 │ │ │ │ str r1, [r0, #100] @ 0x64 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -88375,19 +88372,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2c9fb4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #544 @ 0x220 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bne.n 2c9ec8 │ │ │ │ + bne.n 2c9ef8 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r2, r5, #20 │ │ │ │ + lsls r2, r0, #21 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsls r4, r4, #21 │ │ │ │ + lsls r4, r7, #21 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c9fb8 : │ │ │ │ cbz r0, 2c9fca │ │ │ │ str r1, [r0, #96] @ 0x60 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -88405,19 +88402,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2c9ff8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #572 @ 0x23c │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bne.n 2ca084 │ │ │ │ + bne.n 2ca0b4 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r6, r4, #19 │ │ │ │ + lsls r6, r7, #19 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsls r0, r4, #20 │ │ │ │ + lsls r0, r7, #20 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c9ffc : │ │ │ │ cbz r0, 2ca010 │ │ │ │ strb.w r1, [r0, #105] @ 0x69 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -88435,19 +88432,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2ca040 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #596 @ 0x254 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bne.n 2ca03c │ │ │ │ + bne.n 2ca06c │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r6, r3, #18 │ │ │ │ + lsls r6, r6, #18 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsls r0, r3, #19 │ │ │ │ + lsls r0, r6, #19 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002ca044 : │ │ │ │ cmp.w r0, #524 @ 0x20c │ │ │ │ bhi.n 2ca058 │ │ │ │ ldr r3, [pc, #20] @ (2ca060 ) │ │ │ │ add r3, pc │ │ │ │ @@ -88455,15 +88452,15 @@ │ │ │ │ ldrh r0, [r3, #32] │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - bcc.n 2ca104 │ │ │ │ + bcc.n 2ca134 │ │ │ │ lsls r6, r5, #1 │ │ │ │ │ │ │ │ 002ca064 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -88490,15 +88487,15 @@ │ │ │ │ add.w r3, r2, r3, lsl #1 │ │ │ │ ldrh.w r0, [r3, #1084] @ 0x43c │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ bl 28e1e0 │ │ │ │ - bcc.n 2ca0b8 │ │ │ │ + bcc.n 2ca0e8 │ │ │ │ lsls r6, r5, #1 │ │ │ │ │ │ │ │ 002ca0b8 : │ │ │ │ cmp r0, #253 @ 0xfd │ │ │ │ bhi.n 2ca0cc │ │ │ │ ldr r3, [pc, #20] @ (2ca0d4 ) │ │ │ │ add r3, pc │ │ │ │ @@ -88506,15 +88503,15 @@ │ │ │ │ ldrh.w r0, [r3, #1408] @ 0x580 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - bcs.n 2ca094 │ │ │ │ + bcs.n 2ca0c4 │ │ │ │ lsls r6, r5, #1 │ │ │ │ │ │ │ │ 002ca0d8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -88544,21 +88541,21 @@ │ │ │ │ ldr r0, [pc, #28] @ (2ca138 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1916 @ 0x77c │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bcs.n 2ca06c │ │ │ │ + bcs.n 2ca09c │ │ │ │ lsls r6, r5, #1 │ │ │ │ - bcs.n 2ca034 │ │ │ │ + bcs.n 2ca064 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r6, r2, #16 │ │ │ │ + lsls r6, r5, #16 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsls r4, r4, #16 │ │ │ │ + lsls r4, r7, #16 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002ca13c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -88617,15 +88614,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ bl 28e1e0 │ │ │ │ nop │ │ │ │ - bcs.n 2ca264 │ │ │ │ + bcs.n 2ca294 │ │ │ │ lsls r6, r5, #1 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2ca282 │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 2ca25a │ │ │ │ cmp r3, #1 │ │ │ │ @@ -88741,17 +88738,17 @@ │ │ │ │ blx r4 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ca24a │ │ │ │ ldr r3, [r5, #0] │ │ │ │ b.n 2ca22a │ │ │ │ nop │ │ │ │ - add r7, sp, #616 @ 0x268 │ │ │ │ + add r7, sp, #712 @ 0x2c8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r7, sp, #32 │ │ │ │ + add r7, sp, #128 @ 0x80 │ │ │ │ lsls r2, r6, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [r0, #40] @ 0x28 │ │ │ │ @@ -88833,24 +88830,24 @@ │ │ │ │ ldr r5, [r3, r2] │ │ │ │ b.n 2ca3d4 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ beq.n 2ca3f8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8683d4 │ │ │ │ + bl 8683dc │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ blx 28ba0c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2ca3ce │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8683d4 │ │ │ │ + bl 8683dc │ │ │ │ ldrb r3, [r0, r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2ca3ce │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -89057,15 +89054,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ nop │ │ │ │ ldrh r4, [r0, r6] │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [pc, #4] @ (2ca5fc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ lsls r2, r4, #9 │ │ │ │ lsls r5, r7, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w lr, [pc, #116] @ 2ca684 │ │ │ │ @@ -89131,120 +89128,120 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #160] @ (2ca750 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r1, [pc, #148] @ (2ca754 ) │ │ │ │ ldr r3, [pc, #148] @ (2ca758 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #148] @ (2ca75c ) │ │ │ │ str r1, [r0, #52] @ 0x34 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #148] @ (2ca760 ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 736448 │ │ │ │ + bl 736450 │ │ │ │ ldr r3, [pc, #140] @ (2ca764 ) │ │ │ │ ldr r2, [pc, #140] @ (2ca768 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #140] @ (2ca76c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 736448 │ │ │ │ + bl 736450 │ │ │ │ ldr r3, [pc, #132] @ (2ca770 ) │ │ │ │ ldr r2, [pc, #136] @ (2ca774 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #136] @ (2ca778 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 736448 │ │ │ │ + bl 736450 │ │ │ │ ldr r3, [pc, #128] @ (2ca77c ) │ │ │ │ ldr r2, [pc, #128] @ (2ca780 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #128] @ (2ca784 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 736448 │ │ │ │ + bl 736450 │ │ │ │ ldr r3, [pc, #120] @ (2ca788 ) │ │ │ │ ldr r2, [pc, #124] @ (2ca78c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #124] @ (2ca790 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 736448 │ │ │ │ + bl 736450 │ │ │ │ ldr r3, [pc, #116] @ (2ca794 ) │ │ │ │ ldr r2, [pc, #116] @ (2ca798 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #116] @ (2ca79c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 736448 │ │ │ │ + bl 736450 │ │ │ │ ldr r3, [pc, #108] @ (2ca7a0 ) │ │ │ │ ldr r2, [pc, #112] @ (2ca7a4 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #112] @ (2ca7a8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 736448 │ │ │ │ - add r3, sp, #144 @ 0x90 │ │ │ │ + b.w 736450 │ │ │ │ + add r3, sp, #240 @ 0xf0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - sbc.w r0, sl, #93 @ 0x5d │ │ │ │ - adc.w r0, r2, #93 @ 0x5d │ │ │ │ + @ instruction: 0xf182005d │ │ │ │ + adcs.w r0, sl, #93 @ 0x5d │ │ │ │ lsls r7, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r6, #27 │ │ │ │ movs r0, r0 │ │ │ │ - vld4.16 {d16-d19}, [ip :128], r8 │ │ │ │ + vst1.8 {d0[3]}, [r4], r8 │ │ │ │ lsls r7, r7, #29 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r3, #26 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r6, #16] │ │ │ │ + ldrb r2, [r1, #17] │ │ │ │ lsls r2, r5, #1 │ │ │ │ lsls r1, r2, #28 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r6, #116] @ 0x74 │ │ │ │ + str r4, [r1, #120] @ 0x78 │ │ │ │ lsls r6, r5, #1 │ │ │ │ lsls r3, r6, #11 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r4, #10 │ │ │ │ movs r0, r0 │ │ │ │ - mcr2 0, 3, r0, cr10, cr13, {2} │ │ │ │ + mcr2 0, 4, r0, cr2, cr13, {2} │ │ │ │ lsls r1, r2, #21 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r7, #8 │ │ │ │ movs r0, r0 │ │ │ │ - mcr2 0, 3, r0, cr4, cr13, {2} │ │ │ │ + mrc2 0, 3, r0, cr12, cr13, {2} │ │ │ │ lsls r7, r5, #17 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r3, #7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #312] @ 0x138 │ │ │ │ + ldr r4, [sp, #408] @ 0x198 │ │ │ │ lsls r2, r4, #1 │ │ │ │ lsls r5, r1, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ - mcr2 0, 2, r0, cr12, cr13, {2} │ │ │ │ + mcr2 0, 3, r0, cr4, cr13, {2} │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #212] @ (2ca894 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r5, [pc, #212] @ (2ca898 ) │ │ │ │ @@ -89253,61 +89250,61 @@ │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ mov r2, r6 │ │ │ │ add.w r3, r5, #24 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #28 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [r0, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ca860 │ │ │ │ mov r4, r0 │ │ │ │ ldr r7, [pc, #188] @ (2ca8a0 ) │ │ │ │ ldr r6, [pc, #188] @ (2ca8a4 ) │ │ │ │ - bl 73f27c │ │ │ │ + bl 73f284 │ │ │ │ add r7, pc │ │ │ │ movs r3, #29 │ │ │ │ add r6, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [r4, #20] │ │ │ │ adds r5, #64 @ 0x40 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [pc, #168] @ (2ca8a8 ) │ │ │ │ add r1, pc │ │ │ │ - bl 74318c │ │ │ │ + bl 743194 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r2, r8 │ │ │ │ add.w r1, r4, #40 @ 0x28 │ │ │ │ - bl 73f43c │ │ │ │ + bl 73f444 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2ca84a │ │ │ │ movs r3, #29 │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movs r1, #0 │ │ │ │ - bl 743b00 │ │ │ │ + bl 743b08 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #29 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #112] @ (2ca8ac ) │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r1, #1 │ │ │ │ - bl 743764 │ │ │ │ + bl 74376c │ │ │ │ str r0, [r4, #24] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -89318,62 +89315,62 @@ │ │ │ │ ldr r2, [pc, #76] @ (2ca8b4 ) │ │ │ │ mov r1, r6 │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ movw r2, #495 @ 0x1ef │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - stc2l 0, cr0, [sl, #372] @ 0x174 │ │ │ │ - add r2, sp, #48 @ 0x30 │ │ │ │ + stc2l 0, cr0, [r2, #372]! @ 0x174 │ │ │ │ + add r2, sp, #144 @ 0x90 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldc2l 0, cr0, [r4, #372] @ 0x174 │ │ │ │ - stc2l 0, cr0, [r6, #372]! @ 0x174 │ │ │ │ - ldc2l 0, cr0, [sl, #372]! @ 0x174 │ │ │ │ - ldc2l 0, cr0, [r4, #372]! @ 0x174 │ │ │ │ + stc2l 0, cr0, [ip, #372]! @ 0x174 │ │ │ │ + ldc2l 0, cr0, [lr, #372]! @ 0x174 │ │ │ │ + mrc2 0, 0, r0, cr2, cr13, {2} │ │ │ │ + mcr2 0, 0, r0, cr12, cr13, {2} │ │ │ │ lsrs r1, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7d20068 │ │ │ │ - stc2l 0, cr0, [r6, #-372] @ 0xfffffe8c │ │ │ │ + @ instruction: 0xf7ea0068 │ │ │ │ + ldc2l 0, cr0, [lr, #-372] @ 0xfffffe8c │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2ca8f8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #44] @ (2ca8fc ) │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #44] @ (2ca900 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #28] @ (2ca904 ) │ │ │ │ ldrsh.w r1, [r3, #38] @ 0x26 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28b694 │ │ │ │ - add r1, sp, #8 │ │ │ │ + add r1, sp, #104 @ 0x68 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldc2 0, cr0, [r8], #372 @ 0x174 │ │ │ │ - stc2l 0, cr0, [sl], {93} @ 0x5d │ │ │ │ - bvc.n 2ca930 │ │ │ │ + ldc2l 0, cr0, [r0], {93} @ 0x5d │ │ │ │ + stc2l 0, cr0, [r2], #372 @ 0x174 │ │ │ │ + bvc.n 2ca960 │ │ │ │ lsls r5, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2ca948 │ │ │ │ sub sp, #12 │ │ │ │ @@ -89381,27 +89378,27 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #44] @ (2ca950 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #28] @ (2ca954 ) │ │ │ │ ldrsh.w r1, [r3, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28b694 │ │ │ │ - add r0, sp, #712 @ 0x2c8 │ │ │ │ + add r0, sp, #808 @ 0x328 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - stc2l 0, cr0, [r8], #-372 @ 0xfffffe8c │ │ │ │ - ldc2l 0, cr0, [sl], #-372 @ 0xfffffe8c │ │ │ │ - bvs.n 2ca8e0 │ │ │ │ + stc2 0, cr0, [r0], {93} @ 0x5d │ │ │ │ + ldc2 0, cr0, [r2], {93} @ 0x5d │ │ │ │ + bvs.n 2ca910 │ │ │ │ lsls r5, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2ca998 │ │ │ │ sub sp, #12 │ │ │ │ @@ -89409,27 +89406,27 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #44] @ (2ca9a0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #28] @ (2ca9a4 ) │ │ │ │ ldrsh.w r1, [r3, #34] @ 0x22 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28b694 │ │ │ │ - add r0, sp, #392 @ 0x188 │ │ │ │ + add r0, sp, #488 @ 0x1e8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldc2 0, cr0, [r8], {93} @ 0x5d │ │ │ │ - stc2 0, cr0, [sl], #-372 @ 0xfffffe8c │ │ │ │ - bvs.n 2caa90 │ │ │ │ + ldc2 0, cr0, [r0], #-372 @ 0xfffffe8c │ │ │ │ + mcrr2 0, 5, r0, r2, cr13 │ │ │ │ + bvs.n 2ca8c0 │ │ │ │ lsls r5, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2ca9e8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -89437,27 +89434,27 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #44] @ (2ca9f0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #28] @ (2ca9f4 ) │ │ │ │ ldrsh.w r1, [r3, #32] │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28b694 │ │ │ │ - add r0, sp, #72 @ 0x48 │ │ │ │ + add r0, sp, #168 @ 0xa8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - @ instruction: 0xfbc8005d │ │ │ │ - @ instruction: 0xfbda005d │ │ │ │ - bvs.n 2caa40 │ │ │ │ + @ instruction: 0xfbe0005d │ │ │ │ + @ instruction: 0xfbf2005d │ │ │ │ + bvs.n 2caa70 │ │ │ │ lsls r5, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #156] @ 2caaa4 │ │ │ │ sub sp, #16 │ │ │ │ @@ -89474,22 +89471,22 @@ │ │ │ │ ldr r1, [pc, #140] @ (2caab0 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #132] @ (2caab4 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 873dd4 │ │ │ │ + bl 873ddc │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2caa56 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ it cc │ │ │ │ strhcc r3, [r6, #32] │ │ │ │ bcc.n 2caa76 │ │ │ │ @@ -89500,15 +89497,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (2caac0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #595 @ 0x253 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ ldr r2, [pc, #76] @ (2caac4 ) │ │ │ │ ldr r3, [pc, #48] @ (2caaac ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -89520,26 +89517,26 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - add r7, pc, #784 @ (adr r7, 2cadb8 ) │ │ │ │ + add r7, pc, #880 @ (adr r7, 2cae18 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ b.n 2caeec │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb76005d │ │ │ │ - @ instruction: 0xfb60005d │ │ │ │ - add r7, pc, #456 @ (adr r7, 2cac84 ) │ │ │ │ + @ instruction: 0xfb8e005d │ │ │ │ + @ instruction: 0xfb78005d │ │ │ │ + add r7, pc, #552 @ (adr r7, 2cace4 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - @ instruction: 0xfba0005d │ │ │ │ - @ instruction: 0xfb24005d │ │ │ │ + @ instruction: 0xfbb8005d │ │ │ │ + @ instruction: 0xfb3c005d │ │ │ │ b.n 2cae4c │ │ │ │ lsls r7, r5, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #156] @ 2cab74 │ │ │ │ @@ -89557,22 +89554,22 @@ │ │ │ │ ldr r1, [pc, #140] @ (2cab80 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #132] @ (2cab84 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 873dd4 │ │ │ │ + bl 873ddc │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2cab26 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ it cc │ │ │ │ strhcc r3, [r6, #38] @ 0x26 │ │ │ │ bcc.n 2cab46 │ │ │ │ @@ -89583,15 +89580,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (2cab90 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #661 @ 0x295 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ ldr r2, [pc, #76] @ (2cab94 ) │ │ │ │ ldr r3, [pc, #48] @ (2cab7c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -89603,26 +89600,26 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - add r6, pc, #976 @ (adr r6, 2caf48 ) │ │ │ │ + add r7, pc, #48 @ (adr r7, 2caba8 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ b.n 2cae1c │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfaa6005d │ │ │ │ - @ instruction: 0xfa90005d │ │ │ │ - add r6, pc, #648 @ (adr r6, 2cae14 ) │ │ │ │ + @ instruction: 0xfabe005d │ │ │ │ + @ instruction: 0xfaa8005d │ │ │ │ + add r6, pc, #744 @ (adr r6, 2cae74 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - @ instruction: 0xfb00005d │ │ │ │ - @ instruction: 0xfa54005d │ │ │ │ + @ instruction: 0xfb18005d │ │ │ │ + @ instruction: 0xfa6c005d │ │ │ │ b.n 2cad7c │ │ │ │ lsls r7, r5, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #156] @ 2cac44 │ │ │ │ @@ -89640,22 +89637,22 @@ │ │ │ │ ldr r1, [pc, #140] @ (2cac50 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #132] @ (2cac54 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 873dd4 │ │ │ │ + bl 873ddc │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2cabf6 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ it cc │ │ │ │ strhcc r3, [r6, #36] @ 0x24 │ │ │ │ bcc.n 2cac16 │ │ │ │ @@ -89666,15 +89663,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (2cac60 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #639 @ 0x27f │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ ldr r2, [pc, #76] @ (2cac64 ) │ │ │ │ ldr r3, [pc, #48] @ (2cac4c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -89686,26 +89683,26 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - add r6, pc, #144 @ (adr r6, 2cacd8 ) │ │ │ │ + add r6, pc, #240 @ (adr r6, 2cad38 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ b.n 2cad4c │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr??.w r0, [r6, #93] @ 0x5d │ │ │ │ - vst1.8 @ instruction: 0xf9c0005d │ │ │ │ - add r5, pc, #840 @ (adr r5, 2cafa4 ) │ │ │ │ + vld1.8 @ instruction: 0xf9ee005d │ │ │ │ + ldr??.w r0, [r8, #93] @ 0x5d │ │ │ │ + add r5, pc, #936 @ (adr r5, 2cb004 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - @ instruction: 0xfa60005d │ │ │ │ - vst1.8 @ instruction: 0xf984005d │ │ │ │ + @ instruction: 0xfa78005d │ │ │ │ + ldrsb.w r0, [ip, #93] @ 0x5d │ │ │ │ b.n 2cacac │ │ │ │ lsls r7, r5, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #156] @ 2cad14 │ │ │ │ @@ -89723,22 +89720,22 @@ │ │ │ │ ldr r1, [pc, #140] @ (2cad20 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #132] @ (2cad24 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 873dd4 │ │ │ │ + bl 873ddc │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2cacc6 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ it cc │ │ │ │ strhcc r3, [r6, #34] @ 0x22 │ │ │ │ bcc.n 2cace6 │ │ │ │ @@ -89749,15 +89746,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (2cad30 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #617 @ 0x269 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ ldr r2, [pc, #76] @ (2cad34 ) │ │ │ │ ldr r3, [pc, #48] @ (2cad1c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -89769,26 +89766,26 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - add r5, pc, #336 @ (adr r5, 2cae68 ) │ │ │ │ + add r5, pc, #432 @ (adr r5, 2caec8 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ svc 176 @ 0xb0 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - vst4.16 {d0-d3}, [r6 :64]! │ │ │ │ - ldr??.w r0, [r0, #93] @ 0x5d │ │ │ │ - add r5, pc, #8 @ (adr r5, 2cad34 ) │ │ │ │ + ldrsb.w r0, [lr, sp, lsl #1] │ │ │ │ + vst4.16 {d0-d3}, [r8 :64]! │ │ │ │ + add r5, pc, #104 @ (adr r5, 2cad94 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrsh.w r0, [ip, #93] @ 0x5d │ │ │ │ - ldrh.w r0, [r4, #93] @ 0x5d │ │ │ │ + ldr??.w r0, [r4, #93] @ 0x5d │ │ │ │ + str.w r0, [ip, #93] @ 0x5d │ │ │ │ svc 82 @ 0x52 │ │ │ │ lsls r7, r5, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2cad70 │ │ │ │ @@ -89797,69 +89794,69 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #36] @ (2cad78 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28dc38 │ │ │ │ - add r4, pc, #520 @ (adr r4, 2caf7c ) │ │ │ │ + add r4, pc, #616 @ (adr r4, 2cafdc ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrh.w r0, [r8, sp, lsl #1] │ │ │ │ - str.w r0, [sl, sp, lsl #1] │ │ │ │ + ldr.w r0, [r0, sp, lsl #1] │ │ │ │ + str??.w r0, [r2, sp, lsl #1] │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2cadb4 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #36] @ (2cadb8 ) │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #36] @ (2cadbc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28dc38 │ │ │ │ - add r4, pc, #248 @ (adr r4, 2caeb0 ) │ │ │ │ + add r4, pc, #344 @ (adr r4, 2caf10 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - @ instruction: 0xf7f4005d │ │ │ │ - strb.w r0, [r6, sp, lsl #1] │ │ │ │ + strb.w r0, [ip, sp, lsl #1] │ │ │ │ + ldrb.w r0, [lr, sp, lsl #1] │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2cadf8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #36] @ (2cadfc ) │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #36] @ (2cae00 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28dc38 │ │ │ │ - add r3, pc, #1000 @ (adr r3, 2cb1e4 ) │ │ │ │ + add r4, pc, #72 @ (adr r4, 2cae44 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - @ instruction: 0xf7b0005d │ │ │ │ - @ instruction: 0xf7c2005d │ │ │ │ + @ instruction: 0xf7c8005d │ │ │ │ + @ instruction: 0xf7da005d │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 2cae54 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r1 │ │ │ │ @@ -89867,33 +89864,33 @@ │ │ │ │ ldr r1, [pc, #60] @ (2cae5c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ blx 28b964 │ │ │ │ mov r0, r5 │ │ │ │ blx 28dc3c │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - add r3, pc, #728 @ (adr r3, 2cb130 ) │ │ │ │ + add r3, pc, #824 @ (adr r3, 2cb190 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - @ instruction: 0xf76c005d │ │ │ │ - @ instruction: 0xf77e005d │ │ │ │ + @ instruction: 0xf784005d │ │ │ │ + @ instruction: 0xf796005d │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 2caeb0 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r1 │ │ │ │ @@ -89901,88 +89898,88 @@ │ │ │ │ ldr r1, [pc, #60] @ (2caeb8 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ blx 28b964 │ │ │ │ mov r0, r5 │ │ │ │ blx 28dc3c │ │ │ │ str r0, [r4, #44] @ 0x2c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - add r3, pc, #360 @ (adr r3, 2cb01c ) │ │ │ │ + add r3, pc, #456 @ (adr r3, 2cb07c ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - @ instruction: 0xf710005d │ │ │ │ - @ instruction: 0xf722005d │ │ │ │ + @ instruction: 0xf728005d │ │ │ │ + @ instruction: 0xf73a005d │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #108] @ (2caf38 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #108] @ (2caf3c ) │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #108] @ (2caf40 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ cbnz r0, 2caf2c │ │ │ │ ldr r0, [r4, #20] │ │ │ │ cbz r0, 2caf14 │ │ │ │ ldr.w ip, [pc, #84] @ 2caf44 │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [pc, #84] @ (2caf48 ) │ │ │ │ ldr r1, [pc, #84] @ (2caf4c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movs r1, #0 │ │ │ │ - bl 74360c │ │ │ │ + bl 743614 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 733678 │ │ │ │ + bl 733680 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ blx 28b964 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ blx 28b964 │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 28b960 │ │ │ │ blx 28bc8c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #24] │ │ │ │ b.n 2caee8 │ │ │ │ nop │ │ │ │ - add r3, pc, #0 @ (adr r3, 2caf3c ) │ │ │ │ + add r3, pc, #96 @ (adr r3, 2caf9c ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - @ instruction: 0xf6b8005d │ │ │ │ - movt r0, #34909 @ 0x885d │ │ │ │ - add r2, pc, #888 @ (adr r2, 2cb2c0 ) │ │ │ │ + @ instruction: 0xf6d0005d │ │ │ │ + @ instruction: 0xf6e0005d │ │ │ │ + add r2, pc, #984 @ (adr r2, 2cb320 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - @ instruction: 0xf6d4005d │ │ │ │ - @ instruction: 0xf6ea005d │ │ │ │ + @ instruction: 0xf6ec005d │ │ │ │ + @ instruction: 0xf702005d │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #108] @ (2cafcc ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r5, [pc, #108] @ (2cafd0 ) │ │ │ │ @@ -89992,15 +89989,15 @@ │ │ │ │ add r5, pc │ │ │ │ mov r7, r2 │ │ │ │ add.w r3, r5, #24 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [r0, #28] │ │ │ │ cbnz r2, 2cafa2 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ blx 28dc3c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r3, #28] │ │ │ │ @@ -90015,28 +90012,28 @@ │ │ │ │ ldr r2, [pc, #52] @ (2cafd8 ) │ │ │ │ add.w r3, r5, #184 @ 0xb8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #549 @ 0x225 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - @ instruction: 0xf628005d │ │ │ │ - add r2, pc, #424 @ (adr r2, 2cb17c ) │ │ │ │ + movw r0, #2141 @ 0x85d │ │ │ │ + add r2, pc, #520 @ (adr r2, 2cb1dc ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - @ instruction: 0xf62e005d │ │ │ │ - @ instruction: 0xf714005d │ │ │ │ + movw r0, #26717 @ 0x685d │ │ │ │ + @ instruction: 0xf72c005d │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #152] @ (2cb084 ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [pc, #152] @ (2cb088 ) │ │ │ │ @@ -90045,15 +90042,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r4, #24 │ │ │ │ ldr r5, [pc, #148] @ (2cb090 ) │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r5, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [pc, #140] @ (2cb094 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cbz r1, 2cb018 │ │ │ │ ldr r3, [pc, #132] @ (2cb098 ) │ │ │ │ add r3, pc │ │ │ │ @@ -90101,26 +90098,26 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ bl 2ccdb0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r3, #0] │ │ │ │ b.n 2cb018 │ │ │ │ nop │ │ │ │ - add r1, pc, #896 @ (adr r1, 2cb408 ) │ │ │ │ + add r1, pc, #992 @ (adr r1, 2cb468 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - @ instruction: 0xf592005d │ │ │ │ sub.w r0, sl, #14483456 @ 0xdd0000 │ │ │ │ + rsb r0, r2, #14483456 @ 0xdd0000 │ │ │ │ bgt.n 2cb10c │ │ │ │ lsls r7, r5, #3 │ │ │ │ mov r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r0, #8 │ │ │ │ lsls r7, r7, #3 │ │ │ │ - @ instruction: 0xf6b6005d │ │ │ │ - subw r0, sl, #2141 @ 0x85d │ │ │ │ + movt r0, #59485 @ 0xe85d │ │ │ │ + movt r0, #10333 @ 0x285d │ │ │ │ ldr r5, [pc, #160] @ (2cb148 ) │ │ │ │ movs r0, r0 │ │ │ │ ldrb.w r0, [r6, #124] @ 0x7c │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3656] @ 0xe48 │ │ │ │ @@ -90149,19 +90146,19 @@ │ │ │ │ add r9, pc │ │ │ │ movs r3, #29 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ add r7, sp, #8 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r3, r8 │ │ │ │ movs r2, #4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 743470 │ │ │ │ + bl 743478 │ │ │ │ cmp r0, r8 │ │ │ │ blt.n 2cb128 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ rev r3, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ cmp.w r3, #1024 @ 0x400 │ │ │ │ ble.n 2cb158 │ │ │ │ @@ -90184,20 +90181,20 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ movs r3, #29 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r3, r8 │ │ │ │ add.w r8, r5, #92 @ 0x5c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r8 │ │ │ │ - bl 743470 │ │ │ │ + bl 743478 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2cb128 │ │ │ │ ldr r7, [sp, #8] │ │ │ │ cmp r7, #6 │ │ │ │ bhi.n 2cb244 │ │ │ │ ldr.w r2, [pc, #1192] @ 2cb628 │ │ │ │ movs r4, #0 │ │ │ │ @@ -90341,19 +90338,19 @@ │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ ldr r1, [pc, #864] @ (2cb63c ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ - bl 743508 │ │ │ │ + bl 743510 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 2cb128 │ │ │ │ movs r0, #1 │ │ │ │ b.n 2cb12e │ │ │ │ cmp r2, #0 │ │ │ │ ble.w 2cb128 │ │ │ │ ldrb.w r3, [r5, #96] @ 0x60 │ │ │ │ @@ -90653,34 +90650,34 @@ │ │ │ │ b.n 2cb4da │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ blt.n 2cb6fc │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf4ee005d │ │ │ │ - add r0, pc, #912 @ (adr r0, 2cb9b0 ) │ │ │ │ + add.w r0, r6, #14483456 @ 0xdd0000 │ │ │ │ + add r0, pc, #1008 @ (adr r0, 2cba10 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - @ instruction: 0xf4ee005d │ │ │ │ + add.w r0, r6, #14483456 @ 0xdd0000 │ │ │ │ blt.n 2cb634 │ │ │ │ lsls r7, r5, #3 │ │ │ │ @ instruction: 0xf6d0007c │ │ │ │ - @ instruction: 0xf4a6005d │ │ │ │ - orn r0, lr, #14483456 @ 0xdd0000 │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ + @ instruction: 0xf4be005d │ │ │ │ + eor.w r0, r6, #14483456 @ 0xdd0000 │ │ │ │ + ldr r7, [sp, #104] @ 0x68 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - @ instruction: 0xf2f4005d │ │ │ │ - ssat r0, #30, sl, lsl #1 │ │ │ │ - @ instruction: 0xf37e005d │ │ │ │ - @ instruction: 0xf358005d │ │ │ │ - ldr r5, [sp, #680] @ 0x2a8 │ │ │ │ + ssat r0, #30, ip, lsl #1 │ │ │ │ + ssat r0, #30, r2, asr #1 │ │ │ │ + @ instruction: 0xf396005d │ │ │ │ + @ instruction: 0xf370005d │ │ │ │ + ldr r5, [sp, #776] @ 0x308 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r5, [sp, #536] @ 0x218 │ │ │ │ + ldr r5, [sp, #632] @ 0x278 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - @ instruction: 0xf270005d │ │ │ │ + @ instruction: 0xf288005d │ │ │ │ ldr r3, [pc, #88] @ (2cb6b0 ) │ │ │ │ push {lr} │ │ │ │ mov lr, r0 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 2cb68a │ │ │ │ mov ip, r1 │ │ │ │ @@ -90747,15 +90744,15 @@ │ │ │ │ ldr r3, [r2, #4] │ │ │ │ add.w r0, r4, #20 │ │ │ │ strd r1, r3, [r4, #20] │ │ │ │ str r4, [r3, #0] │ │ │ │ str r0, [r2, #4] │ │ │ │ ldr r0, [pc, #36] @ (2cb71c ) │ │ │ │ add r0, pc │ │ │ │ - bl 880140 │ │ │ │ + bl 880148 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -90787,15 +90784,15 @@ │ │ │ │ ldr r2, [pc, #36] @ (2cb768 ) │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [pc, #36] @ (2cb76c ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r3, #24] │ │ │ │ add r0, pc │ │ │ │ str r3, [r2, #0] │ │ │ │ - b.w 880140 │ │ │ │ + b.w 880148 │ │ │ │ ldr r0, [pc, #24] @ (2cb770 ) │ │ │ │ add r0, pc │ │ │ │ str r1, [r0, #4] │ │ │ │ b.n 2cb72c │ │ │ │ add.w r2, r3, #20 │ │ │ │ str r2, [r0, #4] │ │ │ │ b.n 2cb742 │ │ │ │ @@ -90821,15 +90818,15 @@ │ │ │ │ str r1, [r0, #20] │ │ │ │ ldr r3, [r2, #4] │ │ │ │ str r3, [r0, #24] │ │ │ │ str r0, [r3, #0] │ │ │ │ ldr r0, [pc, #24] @ (2cb7ac ) │ │ │ │ str.w ip, [r2, #4] │ │ │ │ add r0, pc │ │ │ │ - b.w 880140 │ │ │ │ + b.w 880148 │ │ │ │ ldr r2, [pc, #16] @ (2cb7b0 ) │ │ │ │ add r2, pc │ │ │ │ str r1, [r2, #4] │ │ │ │ b.n 2cb77e │ │ │ │ nop │ │ │ │ ldr r1, [pc, #848] @ (2cbafc ) │ │ │ │ lsls r0, r6, #3 │ │ │ │ @@ -90851,15 +90848,15 @@ │ │ │ │ str r3, [r2, #0] │ │ │ │ strd r1, r1, [r0, #20] │ │ │ │ blx 28b964 │ │ │ │ ldr r0, [pc, #20] @ (2cb7f0 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - b.w 880140 │ │ │ │ + b.w 880148 │ │ │ │ ldr r1, [pc, #12] @ (2cb7f4 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [r1, #4] │ │ │ │ b.n 2cb7cc │ │ │ │ nop │ │ │ │ lsrs r4, r7, #8 │ │ │ │ lsls r7, r7, #3 │ │ │ │ @@ -90904,15 +90901,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 87eb14 │ │ │ │ + bl 87eb1c │ │ │ │ b.n 2cb834 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ bmi.n 2cb8c4 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ bmi.n 2cb87c │ │ │ │ @@ -90941,15 +90938,15 @@ │ │ │ │ movs r3, r0 │ │ │ │ ldr r2, [pc, #500] @ (2cbaa0 ) │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r1, [r3, #24] │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 8683d4 │ │ │ │ + bl 8683dc │ │ │ │ ldr r1, [pc, #488] @ (2cbaa4 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2cba72 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ @@ -90984,15 +90981,15 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bne.n 2cb8ca │ │ │ │ ldr r3, [pc, #404] @ (2cbaa8 ) │ │ │ │ ldr r1, [r1, #8] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 8683d4 │ │ │ │ + bl 8683dc │ │ │ │ ldr r3, [pc, #384] @ (2cbaa4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2cb8c8 │ │ │ │ ldr r3, [pc, #384] @ (2cbaac ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -91005,24 +91002,24 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 2cb8c8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #368] @ (2cbab4 ) │ │ │ │ ldrb.w r3, [r8, #4] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 2cb8ca │ │ │ │ ldr r2, [pc, #356] @ (2cbab8 ) │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 8683d4 │ │ │ │ + bl 8683dc │ │ │ │ ldr r1, [pc, #320] @ (2cbaa4 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2cb8c8 │ │ │ │ ldr r2, [pc, #332] @ (2cbabc ) │ │ │ │ @@ -91036,24 +91033,24 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2cb8c8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #312] @ (2cbac0 ) │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 2cb8ca │ │ │ │ ldr r2, [pc, #264] @ (2cbaa0 ) │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 8683d4 │ │ │ │ + bl 8683dc │ │ │ │ ldr r1, [pc, #252] @ (2cbaa4 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2cb8c8 │ │ │ │ ldr r2, [pc, #272] @ (2cbac4 ) │ │ │ │ @@ -91067,24 +91064,24 @@ │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.n 2cb8c8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #256] @ (2cbac8 ) │ │ │ │ ldr r3, [r3, #8] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 2cb8ca │ │ │ │ ldr r2, [pc, #200] @ (2cbaa0 ) │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 8683d4 │ │ │ │ + bl 8683dc │ │ │ │ ldr r1, [pc, #188] @ (2cbaa4 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 2cb8c8 │ │ │ │ ldr r2, [pc, #212] @ (2cbacc ) │ │ │ │ @@ -91098,25 +91095,25 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 2cb8c8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #192] @ (2cbad0 ) │ │ │ │ ldr r3, [r3, #8] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 2cb8ca │ │ │ │ ldr r0, [r1, #8] │ │ │ │ bl 2ca0b8 │ │ │ │ ldr r3, [pc, #128] @ (2cbaa8 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 8683d4 │ │ │ │ + bl 8683dc │ │ │ │ ldr r2, [pc, #112] @ (2cbaa4 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2cb8c8 │ │ │ │ ldr r3, [pc, #148] @ (2cbad4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -91132,15 +91129,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ ldrb.w r0, [r8, #4] │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #112] @ (2cbad8 ) │ │ │ │ ldr r2, [r2, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 2cb8ca │ │ │ │ ldr r2, [pc, #104] @ (2cbadc ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2cb8c8 │ │ │ │ @@ -91150,52 +91147,52 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 2cb8c8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #80] @ (2cbae0 ) │ │ │ │ ldr r3, [r3, #32] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2cb8c8 │ │ │ │ nop │ │ │ │ bcc.n 2cba00 │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r4, r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ mov r8, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r6, #96] @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r6, #7 │ │ │ │ + lsrs r0, r1, #8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldrh r4, [r5, r4] │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #13 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r4, #7 │ │ │ │ + lsrs r6, r7, #7 │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r2, #7 │ │ │ │ + lsrs r0, r5, #7 │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r2, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r6, #6 │ │ │ │ + lsrs r4, r1, #7 │ │ │ │ lsls r6, r3, #1 │ │ │ │ orrs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r2, #2 │ │ │ │ + lsrs r0, r5, #2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ str r0, [r4, #24] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r4, #5 │ │ │ │ + lsrs r6, r7, #5 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002cbae4 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -91232,19 +91229,19 @@ │ │ │ │ movw r2, #325 @ 0x145 │ │ │ │ ldr r1, [pc, #16] @ (2cbb50 ) │ │ │ │ ldr r0, [pc, #16] @ (2cbb54 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ - str r7, [sp, #456] @ 0x1c8 │ │ │ │ + str r7, [sp, #552] @ 0x228 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - lsrs r4, r4, #3 │ │ │ │ + lsrs r4, r7, #3 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r6, r5, #3 │ │ │ │ + lsrs r6, r0, #4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ @@ -91277,30 +91274,30 @@ │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 2cbbda │ │ │ │ cmp r0, #3 │ │ │ │ beq.n 2cbc20 │ │ │ │ cmp r0, #1 │ │ │ │ bne.n 2cbbe8 │ │ │ │ ldr r5, [r4, #4] │ │ │ │ - bl 88eba8 │ │ │ │ + bl 88ebb0 │ │ │ │ ldr r4, [r4, #8] │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 8a82f8 │ │ │ │ + bl 8a8300 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 88ead4 │ │ │ │ + b.w 88eadc │ │ │ │ ldrd r0, r1, [r4, #12] │ │ │ │ bl 2cbae4 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - bl 85eaa4 │ │ │ │ + bl 85eaac │ │ │ │ ldrd r3, r2, [r4, #20] │ │ │ │ cbz r3, 2cbc3c │ │ │ │ str r2, [r3, #24] │ │ │ │ ldrd r1, r2, [r4, #20] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ str r1, [r2, #0] │ │ │ │ @@ -91355,25 +91352,25 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 28b63c │ │ │ │ nop │ │ │ │ lsls r4, r2, #26 │ │ │ │ lsls r7, r7, #3 │ │ │ │ lsls r2, r7, #25 │ │ │ │ lsls r7, r7, #3 │ │ │ │ - str r6, [sp, #416] @ 0x1a0 │ │ │ │ + str r6, [sp, #512] @ 0x200 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - lsrs r2, r0, #1 │ │ │ │ + lsrs r2, r3, #1 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsls r6, r2, #31 │ │ │ │ + lsls r6, r5, #31 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r6, [sp, #320] @ 0x140 │ │ │ │ + str r6, [sp, #416] @ 0x1a0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - lsrs r2, r0, #1 │ │ │ │ + lsrs r2, r3, #1 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsls r6, r7, #30 │ │ │ │ + lsls r6, r2, #31 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002cbc94 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -91412,27 +91409,27 @@ │ │ │ │ ldr r3, [pc, #32] @ (2cbd08 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2cbcae │ │ │ │ ldr r0, [pc, #28] @ (2cbd0c ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2cbcae │ │ │ │ ldmia r7, {r1, r2, r4, r7} │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ add ip, r5 │ │ │ │ lsls r0, r6, #3 │ │ │ │ asrs r0, r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r4, #31 │ │ │ │ + lsls r0, r7, #31 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002cbd10 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -91531,15 +91528,15 @@ │ │ │ │ movs r0, #12 │ │ │ │ bl 5419e4 │ │ │ │ cbz r0, 2cbe0e │ │ │ │ bl 59bdec │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 85eaa4 │ │ │ │ + b.w 85eaac │ │ │ │ nop │ │ │ │ mvns r0, r6 │ │ │ │ lsls r0, r6, #3 │ │ │ │ lsls r2, r3, #18 │ │ │ │ lsls r7, r7, #3 │ │ │ │ │ │ │ │ 002cbe24 : │ │ │ │ @@ -91594,25 +91591,25 @@ │ │ │ │ ldr r3, [pc, #240] @ (2cbf90 ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r4, [pc, #240] @ (2cbf94 ) │ │ │ │ add r4, pc │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 8683d4 │ │ │ │ + bl 8683dc │ │ │ │ ldr r3, [pc, #228] @ (2cbf98 ) │ │ │ │ ldr r1, [pc, #232] @ (2cbf9c ) │ │ │ │ movs r2, #154 @ 0x9a │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ ldr r2, [pc, #216] @ (2cbfa0 ) │ │ │ │ ldr r3, [pc, #188] @ (2cbf88 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -91636,26 +91633,26 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #168] @ (2cbfac ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 2cbec6 │ │ │ │ bl 541b7c │ │ │ │ cbnz r0, 2cbf24 │ │ │ │ movs r0, #12 │ │ │ │ bl 5419e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2cbec6 │ │ │ │ bl 59bdec │ │ │ │ b.n 2cbec6 │ │ │ │ mov r0, r9 │ │ │ │ - bl 87eb14 │ │ │ │ + bl 87eb1c │ │ │ │ b.n 2cbec6 │ │ │ │ movs r7, #1 │ │ │ │ b.n 2cbf44 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2cbae4 │ │ │ │ ldr r6, [r6, #0] │ │ │ │ @@ -91692,27 +91689,27 @@ │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldmia r5, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r4, [r1, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r2, #25 │ │ │ │ + lsls r2, r5, #25 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r3, [sp, #1016] @ 0x3f8 │ │ │ │ + str r4, [sp, #88] @ 0x58 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - lsls r6, r5, #21 │ │ │ │ + lsls r6, r0, #22 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldmia r5, {r1, r4, r5, r6} │ │ │ │ lsls r7, r5, #3 │ │ │ │ - str r3, [sp, #704] @ 0x2c0 │ │ │ │ + str r3, [sp, #800] @ 0x320 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - lsls r6, r3, #23 │ │ │ │ + lsls r6, r6, #23 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsls r6, r3, #20 │ │ │ │ + lsls r6, r6, #20 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002cbfb0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -91817,26 +91814,26 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ movs r0, #12 │ │ │ │ bl 5419e4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2cc036 │ │ │ │ b.n 2cc090 │ │ │ │ ldr r5, [r4, #4] │ │ │ │ - bl 88eba8 │ │ │ │ + bl 88ebb0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 8a82f8 │ │ │ │ + bl 8a8300 │ │ │ │ ldr r4, [r4, #8] │ │ │ │ adds r2, r0, r4 │ │ │ │ mov r0, r5 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 88ead4 │ │ │ │ + b.w 88eadc │ │ │ │ movs r0, #32 │ │ │ │ str r1, [sp, #20] │ │ │ │ blx 28b624 │ │ │ │ ldr r3, [pc, #48] @ (2cc114 ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ @@ -91845,15 +91842,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #40] @ (2cc118 ) │ │ │ │ str r0, [sp, #16] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ - bl 88e758 │ │ │ │ + bl 88e760 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r0, [r5, #8] │ │ │ │ b.n 2cc040 │ │ │ │ lsls r4, r4, #7 │ │ │ │ lsls r7, r7, #3 │ │ │ │ lsls r2, r3, #7 │ │ │ │ lsls r7, r7, #3 │ │ │ │ @@ -92029,15 +92026,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ mul.w r1, ip, r5 │ │ │ │ mla r1, lr, r0, r1 │ │ │ │ umull r0, lr, ip, lr │ │ │ │ add r1, lr │ │ │ │ - bl 8a82f8 │ │ │ │ + bl 8a8300 │ │ │ │ add r0, r8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ lsrs r2, r5, #31 │ │ │ │ @@ -92138,15 +92135,15 @@ │ │ │ │ mov r2, r0 │ │ │ │ mov r3, lr │ │ │ │ mov.w r0, ip, lsl #15 │ │ │ │ mov.w lr, r1, lsl #15 │ │ │ │ subs.w r0, r0, ip │ │ │ │ orr.w lr, lr, ip, lsr #17 │ │ │ │ sbc.w r1, lr, r1 │ │ │ │ - bl 8a82f8 │ │ │ │ + bl 8a8300 │ │ │ │ asrs r1, r0, #31 │ │ │ │ movs r3, #3 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #8 │ │ │ │ strd r0, r1, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ @@ -92291,15 +92288,15 @@ │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov.w r0, ip, lsl #15 │ │ │ │ lsls r4, r1, #15 │ │ │ │ subs.w r0, r0, ip │ │ │ │ orr.w r4, r4, ip, lsr #17 │ │ │ │ sbc.w r1, r4, r1 │ │ │ │ - bl 8a82f8 │ │ │ │ + bl 8a8300 │ │ │ │ asrs r1, r0, #31 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #4 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r3, sp, #8 │ │ │ │ strd r0, r1, [sp, #40] @ 0x28 │ │ │ │ @@ -92342,20 +92339,20 @@ │ │ │ │ stmia r6!, {r1, r2, r7} │ │ │ │ lsls r7, r5, #3 │ │ │ │ │ │ │ │ 002cc5f4 : │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #8] @ (2cc600 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 880108 │ │ │ │ + b.w 880110 │ │ │ │ nop │ │ │ │ stc2 0, cr0, [r4], #-1016 @ 0xfffffc08 │ │ │ │ │ │ │ │ 002cc604 : │ │ │ │ - b.w 880120 │ │ │ │ + b.w 880128 │ │ │ │ │ │ │ │ 002cc608 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #108] @ (2cc684 ) │ │ │ │ @@ -92430,15 +92427,15 @@ │ │ │ │ ldr r3, [r2, #4] │ │ │ │ tst.w r3, #12 │ │ │ │ beq.n 2cc6dc │ │ │ │ bl 2cb720 │ │ │ │ ldr r0, [pc, #96] @ (2cc720 ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 880140 │ │ │ │ + bl 880148 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -92451,41 +92448,41 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #64] @ (2cc72c ) │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #603 @ 0x25b │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ movs r0, #0 │ │ │ │ b.n 2cc6ca │ │ │ │ ldr r3, [pc, #48] @ (2cc730 ) │ │ │ │ mov r0, ip │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r1, [pc, #44] @ (2cc734 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #44] @ (2cc738 ) │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #597 @ 0x255 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 2cc6fa │ │ │ │ subs r2, #190 @ 0xbe │ │ │ │ lsls r0, r6, #3 │ │ │ │ @ instruction: 0xfb5a00fe │ │ │ │ - ldrh r6, [r1, #30] │ │ │ │ + ldrh r6, [r4, #30] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldc2 0, cr0, [lr, #-372]! @ 0xfffffe8c │ │ │ │ - mrc2 0, 2, r0, cr2, cr13, {2} │ │ │ │ - ldrh r6, [r5, #28] │ │ │ │ + ldc2l 0, cr0, [r6, #-372] @ 0xfffffe8c │ │ │ │ + mcr2 0, 3, r0, cr10, cr13, {2} │ │ │ │ + ldrh r6, [r0, #30] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldc2 0, cr0, [ip, #-372] @ 0xfffffe8c │ │ │ │ - mrc2 0, 0, r0, cr2, cr13, {2} │ │ │ │ + ldc2 0, cr0, [r4, #-372]! @ 0xfffffe8c │ │ │ │ + mcr2 0, 1, r0, cr10, cr13, {2} │ │ │ │ ldr.w ip, [r0, #8] │ │ │ │ lsr.w r1, ip, r1 │ │ │ │ lsr.w ip, ip, r2 │ │ │ │ ldr r2, [r0, #32] │ │ │ │ orr.w r1, r1, ip │ │ │ │ mov.w ip, #1 │ │ │ │ lsl.w ip, ip, r3 │ │ │ │ @@ -92748,15 +92745,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #88] @ (2cca18 ) │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 87f0c8 │ │ │ │ + b.w 87f0d0 │ │ │ │ movs r0, #12 │ │ │ │ blx 28b624 │ │ │ │ mov r2, r0 │ │ │ │ movs r3, #1 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ mov r1, r6 │ │ │ │ str r3, [r2, #0] │ │ │ │ @@ -92779,25 +92776,25 @@ │ │ │ │ bpl.n 2cc9aa │ │ │ │ ldr r0, [pc, #36] @ (2cca28 ) │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ stmia r2!, {r4, r5, r7} │ │ │ │ lsls r7, r5, #3 │ │ │ │ - @ instruction: 0xfb9c005d │ │ │ │ + @ instruction: 0xfbb4005d │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb82005d │ │ │ │ + @ instruction: 0xfb9a005d │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #144] @ (2ccacc ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #144] @ (2ccad0 ) │ │ │ │ @@ -93067,93 +93064,94 @@ │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r1, [pc, #176] @ (2ccd8c ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #126 @ 0x7e │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 2ccc96 │ │ │ │ ldr r3, [pc, #160] @ (2ccd90 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2ccb40 │ │ │ │ ldr r3, [pc, #152] @ (2ccd94 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2ccb40 │ │ │ │ ldr r0, [pc, #144] @ (2ccd98 ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2ccb40 │ │ │ │ ldr r2, [pc, #136] @ (2ccd9c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #136] @ (2ccda0 ) │ │ │ │ ldr r1, [pc, #140] @ (2ccda4 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r8, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r2, #98 @ 0x62 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 2ccc9c │ │ │ │ blx 28bf80 <__errno_location@plt> │ │ │ │ mov r1, r0 │ │ │ │ str.w sl, [sp, #4] │ │ │ │ movs r2, #107 @ 0x6b │ │ │ │ ldr r3, [pc, #108] @ (2ccda8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #100] @ (2ccdac ) │ │ │ │ add r1, pc │ │ │ │ - bl 87e814 │ │ │ │ + bl 87e81c │ │ │ │ b.n 2ccd28 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stmia r1!, {r1, r2, r6} │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ stmia r1!, {r1, r4, r5} │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r5, #7] │ │ │ │ + strb r0, [r0, #8] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - @ instruction: 0xfaba005d │ │ │ │ - @ instruction: 0xfac0005d │ │ │ │ - bpl.n 2ccd74 │ │ │ │ + @ instruction: 0xfad2005d │ │ │ │ + @ instruction: 0xfad8005d │ │ │ │ + bpl.n 2ccda4 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - @ instruction: 0xfa3e005d │ │ │ │ - vshr.u32 q8, q7, #18 │ │ │ │ - @ instruction: 0xfa12005d │ │ │ │ + @ instruction: 0xfa56005d │ │ │ │ + movs r6, r0 │ │ │ │ + lsls r7, r3, #1 │ │ │ │ + @ instruction: 0xfa2a005d │ │ │ │ itet ls │ │ │ │ lslls r7, r5, #3 │ │ │ │ - vst4hi.16 {d16-d19}, [ip :64]! │ │ │ │ - strhls r2, [r6, #48] @ 0x30 │ │ │ │ + vld4hi.16 {d16-d19}, [r4 :64]! │ │ │ │ + strhls r2, [r1, #50] @ 0x32 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr.w r0, [sl, #93] @ 0x5d │ │ │ │ + ldr??.w r0, [r2, #93] @ 0x5d │ │ │ │ asrs r0, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr??.w r0, [r4, #93] @ 0x5d │ │ │ │ - ldrh.w r0, [r4, #93] @ 0x5d │ │ │ │ - strh r6, [r6, #46] @ 0x2e │ │ │ │ + vst4.16 {d0-d3}, [ip :64]! │ │ │ │ + str.w r0, [ip, #93] @ 0x5d │ │ │ │ + strh r6, [r1, #48] @ 0x30 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrb.w r0, [ip, #93] @ 0x5d │ │ │ │ - strh r6, [r1, #46] @ 0x2e │ │ │ │ + ldrh.w r0, [r4, #93] @ 0x5d │ │ │ │ + strh r6, [r4, #46] @ 0x2e │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr??.w r0, [r6, sp, lsl #1] │ │ │ │ + strb.w r0, [lr, #93] @ 0x5d │ │ │ │ │ │ │ │ 002ccdb0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -93267,15 +93265,15 @@ │ │ │ │ ldr r3, [pc, #56] @ (2ccf08 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2ccee2 │ │ │ │ ldr r0, [pc, #52] @ (2ccf0c ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 87f0c8 │ │ │ │ + bl 87f0d0 │ │ │ │ movs r0, #0 │ │ │ │ b.n 2cce5c │ │ │ │ ldr r3, [pc, #44] @ (2ccf10 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2cced4 │ │ │ │ @@ -93283,27 +93281,27 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2cced4 │ │ │ │ ldr r0, [pc, #32] @ (2ccf18 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2cced4 │ │ │ │ nop │ │ │ │ bkpt 0x0016 │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7b0005d │ │ │ │ + @ instruction: 0xf7c8005d │ │ │ │ asrs r4, r6, #32 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf772005d │ │ │ │ + @ instruction: 0xf78a005d │ │ │ │ │ │ │ │ 002ccf1c : │ │ │ │ sub.w r0, r1, #71 @ 0x47 │ │ │ │ cmp r0, #12 │ │ │ │ ite hi │ │ │ │ movhi r0, #0 │ │ │ │ movls r0, #1 │ │ │ │ @@ -93338,15 +93336,15 @@ │ │ │ │ blx 28b4e0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r0, r6 │ │ │ │ mul.w r1, r1, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 879a30 │ │ │ │ + b.w 879a38 │ │ │ │ │ │ │ │ 002ccf84 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ubfx lr, r1, #22, #2 │ │ │ │ @@ -93483,17 +93481,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #16] @ (2cd120 ) │ │ │ │ movs r2, #53 @ 0x35 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 28b63c │ │ │ │ - strh r6, [r2, #16] │ │ │ │ + strh r6, [r5, #16] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - @ instruction: 0xf592005d │ │ │ │ + sub.w r0, sl, #14483456 @ 0xdd0000 │ │ │ │ │ │ │ │ 002cd124 : │ │ │ │ cbz r1, 2cd134 │ │ │ │ subs r0, #15 │ │ │ │ cmp r0, #17 │ │ │ │ bls.n 2cd14c │ │ │ │ movs r0, #0 │ │ │ │ @@ -93519,15 +93517,15 @@ │ │ │ │ bx lr │ │ │ │ movw r0, #2184 @ 0x888 │ │ │ │ movt r0, #6147 @ 0x1803 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - strh r2, [r3, #14] │ │ │ │ + strh r2, [r6, #14] │ │ │ │ lsls r2, r6, #1 │ │ │ │ │ │ │ │ 002cd170 : │ │ │ │ movw r2, #18258 @ 0x4752 │ │ │ │ movt r2, #13362 @ 0x3432 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, r2 │ │ │ │ @@ -93793,18 +93791,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (2cd418 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r6, [r4, #28] │ │ │ │ + ldrb r6, [r7, #28] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - subw r0, r4, #93 @ 0x5d │ │ │ │ - @ instruction: 0xf2b4005d │ │ │ │ + @ instruction: 0xf2bc005d │ │ │ │ + movt r0, #49245 @ 0xc05d │ │ │ │ │ │ │ │ 002cd41c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -94007,15 +94005,15 @@ │ │ │ │ mov r0, r2 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldrd r3, r2, [sp, #60] @ 0x3c │ │ │ │ mul.w r1, r2, r3 │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #0 │ │ │ │ mov r9, r1 │ │ │ │ - bl 8798cc │ │ │ │ + bl 8798d4 │ │ │ │ mov r8, r0 │ │ │ │ cbz r0, 2cd69a │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ @@ -94025,15 +94023,15 @@ │ │ │ │ cbz r0, 2cd69e │ │ │ │ ldr r1, [pc, #156] @ (2cd6ec ) │ │ │ │ movs r4, #1 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ add r1, pc │ │ │ │ blx 28c518 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 87eb14 │ │ │ │ + bl 87eb1c │ │ │ │ ldr r2, [pc, #140] @ (2cd6f0 ) │ │ │ │ ldr r3, [pc, #124] @ (2cd6e0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -94062,19 +94060,19 @@ │ │ │ │ ldr r1, [pc, #92] @ (2cd704 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #336 @ 0x150 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ - bl 879a30 │ │ │ │ + bl 879a38 │ │ │ │ b.n 2cd69a │ │ │ │ ldr r1, [pc, #64] @ (2cd708 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #64] @ (2cd70c ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ @@ -94089,24 +94087,24 @@ │ │ │ │ ldr r5, [pc, #160] @ (2cd788 ) │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb638 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr??.w pc, [r3, #4095] @ 0xfff │ │ │ │ push {r3, r4, r6, r7, lr} │ │ │ │ lsls r7, r5, #3 │ │ │ │ - ldrb r0, [r3, #18] │ │ │ │ + ldrb r0, [r6, #18] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - bics.w r0, sl, #93 @ 0x5d │ │ │ │ - ldrb r2, [r0, #18] │ │ │ │ + orrs.w r0, r2, #93 @ 0x5d │ │ │ │ + ldrb r2, [r3, #18] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - bics.w r0, r2, #93 @ 0x5d │ │ │ │ - vshr.s32 q8, , #4 │ │ │ │ - ldrb r6, [r3, #17] │ │ │ │ + orr.w r0, sl, #93 @ 0x5d │ │ │ │ + ands.w r0, r4, #93 @ 0x5d │ │ │ │ + ldrb r6, [r6, #17] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - vshr.s32 q8, , #16 │ │ │ │ + and.w r0, r8, #93 @ 0x5d │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ @@ -94121,25 +94119,25 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #132] @ (2cd7cc ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 86eeb4 │ │ │ │ + bl 86eebc │ │ │ │ ldr r1, [pc, #128] @ (2cd7d0 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 86eeb4 │ │ │ │ + bl 86eebc │ │ │ │ ldr r1, [pc, #120] @ (2cd7d4 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 86f000 │ │ │ │ + bl 86f008 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ blx 28d2c4 <__isoc23_strtol@plt> │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ @@ -94173,30 +94171,30 @@ │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r2 │ │ │ │ bl 2cc11c │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2cbd10 │ │ │ │ nop │ │ │ │ - vshr.s32 q0, , #16 │ │ │ │ - vshr.s32 q0, , #20 │ │ │ │ - vshr.s32 q0, , #24 │ │ │ │ + vshr.s8 q8, , #8 │ │ │ │ + vmov.i32 q8, #77 @ 0x0000004d │ │ │ │ + vmov.i32 q8, #13 @ 0x0000000d │ │ │ │ │ │ │ │ 002cd7d8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #64] @ (2cd828 ) │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #64] @ (2cd82c ) │ │ │ │ sub sp, #8 │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ - bl 86ed28 │ │ │ │ + bl 86ed30 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ cmp r2, r0 │ │ │ │ beq.n 2cd812 │ │ │ │ ldr r1, [pc, #48] @ (2cd830 ) │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -94211,15 +94209,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ bics.w r0, sl, lr, ror #3 │ │ │ │ - vqadd.s32 q0, q0, │ │ │ │ + vqadd.s64 q0, q4, │ │ │ │ cmp r1, #104 @ 0x68 │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002cd834 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -94234,15 +94232,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 86ed28 │ │ │ │ + bl 86ed30 │ │ │ │ mov r1, sp │ │ │ │ bl 2cc688 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 57d908 │ │ │ │ ldr r2, [pc, #56] @ (2cd8b0 ) │ │ │ │ ldr r3, [pc, #44] @ (2cd8a8 ) │ │ │ │ @@ -94263,15 +94261,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cbz r0, 2cd924 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #896] @ 0x380 │ │ │ │ + ldr r7, [sp, #992] @ 0x3e0 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cbz r2, 2cd924 │ │ │ │ lsls r7, r5, #3 │ │ │ │ │ │ │ │ 002cd8b4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -94304,33 +94302,33 @@ │ │ │ │ vstr d7, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, r8 │ │ │ │ movne r3, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2cd8e2 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 85e798 │ │ │ │ + b.w 85e7a0 │ │ │ │ ldr r1, [pc, #24] @ (2cd93c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 7f3dac │ │ │ │ - add r6, sp, #896 @ 0x380 │ │ │ │ + b.w 7f3db4 │ │ │ │ + add r6, sp, #992 @ 0x3e0 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - mcr 0, 2, r0, cr2, cr13, {2} │ │ │ │ - mcr 0, 3, r0, cr8, cr13, {2} │ │ │ │ - mcr 0, 0, r0, cr8, cr13, {2} │ │ │ │ + mrc 0, 2, r0, cr10, cr13, {2} │ │ │ │ + mcr 0, 4, r0, cr0, cr13, {2} │ │ │ │ + mcr 0, 1, r0, cr0, cr13, {2} │ │ │ │ │ │ │ │ 002cd940 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ @@ -94373,15 +94371,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3, #4] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r4, r3 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ ldr r7, [r4, #4] │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 2cdb1c │ │ │ │ ldr r3, [pc, #480] @ (2cdba4 ) │ │ │ │ ldr r1, [pc, #484] @ (2cdba8 ) │ │ │ │ ldr.w r9, [pc, #484] @ 2cdbac │ │ │ │ ldr.w r2, [sl, r3] │ │ │ │ @@ -94392,100 +94390,100 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [pc, #472] @ (2cdbb4 ) │ │ │ │ str r6, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ b.n 2cda04 │ │ │ │ - bl 8683d4 │ │ │ │ + bl 8683dc │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #460] @ (2cdbb8 ) │ │ │ │ add r0, pc │ │ │ │ ldr r2, [pc, #460] @ (2cdbbc ) │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [pc, #460] @ (2cdbc0 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ ldr r7, [r7, #0] │ │ │ │ cbz r7, 2cda52 │ │ │ │ ldr r4, [r7, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldrd fp, r6, [r4] │ │ │ │ - bl 8683d4 │ │ │ │ + bl 8683dc │ │ │ │ ldrb r1, [r4, #12] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r3, fp │ │ │ │ cmp r1, #0 │ │ │ │ ldr r1, [pc, #424] @ (2cdbc4 ) │ │ │ │ it eq │ │ │ │ moveq r2, r9 │ │ │ │ strd r6, r0, [sp] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ ldrb r3, [r4, #20] │ │ │ │ ldr r1, [r4, #16] │ │ │ │ mov r0, r8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2cd9e4 │ │ │ │ - bl 8683d4 │ │ │ │ + bl 8683dc │ │ │ │ ldr r3, [pc, #392] @ (2cdbc8 ) │ │ │ │ ldr r1, [r4, #24] │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #32] │ │ │ │ mov r0, r3 │ │ │ │ - bl 8683d4 │ │ │ │ + bl 8683dc │ │ │ │ b.n 2cd9ee │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r6, [sp, #20] │ │ │ │ ldr r4, [r3, #8] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2cdaca │ │ │ │ ldr.w r8, [pc, #364] @ 2cdbcc │ │ │ │ ldrd r9, fp, [sp, #48] @ 0x30 │ │ │ │ add r8, pc │ │ │ │ strd r6, sl, [sp, #20] │ │ │ │ b.n 2cda88 │ │ │ │ ldr r1, [pc, #352] @ (2cdbd0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ ldr r2, [r7, #20] │ │ │ │ cbz r2, 2cdac0 │ │ │ │ ldr r1, [pc, #344] @ (2cdbd4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 2cdac6 │ │ │ │ ldr r7, [r4, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldrd r6, sl, [r7] │ │ │ │ - bl 8683d4 │ │ │ │ + bl 8683dc │ │ │ │ ldrb r1, [r7, #12] │ │ │ │ mov r3, r6 │ │ │ │ strd sl, r0, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ ite eq │ │ │ │ moveq r2, r9 │ │ │ │ movne r2, fp │ │ │ │ ldr r1, [pc, #304] @ (2cdbd8 ) │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ ldr r2, [r7, #16] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2cda6c │ │ │ │ ldr r2, [pc, #288] @ (2cdbdc ) │ │ │ │ add r2, pc │ │ │ │ b.n 2cda6c │ │ │ │ ldr r2, [pc, #284] @ (2cdbe0 ) │ │ │ │ @@ -94497,22 +94495,22 @@ │ │ │ │ cbz r3, 2cdb22 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r3, #24] │ │ │ │ cbz r2, 2cdae0 │ │ │ │ ldr r1, [pc, #268] @ (2cdbe4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2cd9a6 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 85e720 │ │ │ │ + bl 85e728 │ │ │ │ ldr r2, [pc, #244] @ (2cdbe8 ) │ │ │ │ ldr r3, [pc, #152] @ (2cdb90 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3 │ │ │ │ @@ -94532,91 +94530,91 @@ │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r2, #16] │ │ │ │ ldr r1, [r2, #12] │ │ │ │ cbnz r3, 2cdb4e │ │ │ │ ldr r3, [pc, #120] @ (2cdba4 ) │ │ │ │ ldr.w r2, [sl, r3] │ │ │ │ mov r0, r2 │ │ │ │ - bl 8683d4 │ │ │ │ + bl 8683dc │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #176] @ (2cdbec ) │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #176] @ (2cdbf0 ) │ │ │ │ mov r3, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ b.n 2cdad0 │ │ │ │ ldr r3, [pc, #84] @ (2cdba4 ) │ │ │ │ ldr.w r2, [sl, r3] │ │ │ │ mov r0, r2 │ │ │ │ - bl 8683d4 │ │ │ │ + bl 8683dc │ │ │ │ ldr r3, [pc, #108] @ (2cdbc8 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r3, #20] │ │ │ │ - bl 8683d4 │ │ │ │ + bl 8683dc │ │ │ │ b.n 2cdb3c │ │ │ │ ldr r2, [pc, #52] @ (2cdba8 ) │ │ │ │ ldr.w r6, [sl, r2] │ │ │ │ b.n 2cda5c │ │ │ │ ldr r1, [pc, #120] @ (2cdbf4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ b.n 2cdaf2 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ uxtb r4, r4 │ │ │ │ lsls r7, r5, #3 │ │ │ │ uxtb r0, r3 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stcl 0, cr0, [sl, #372]! @ 0x174 │ │ │ │ - pop {r1, r3, r4, r6} │ │ │ │ + mcr 0, 0, r0, cr2, cr13, {2} │ │ │ │ + pop {r1, r4, r5, r6} │ │ │ │ lsls r2, r4, #1 │ │ │ │ - add r6, sp, #128 @ 0x80 │ │ │ │ + add r6, sp, #224 @ 0xe0 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldc 0, cr0, [lr, #372]! @ 0x174 │ │ │ │ + ldcl 0, cr0, [r6, #372] @ 0x174 │ │ │ │ strb r0, [r3, #10] │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r5, #100] @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #960 @ 0x3c0 │ │ │ │ + add r6, sp, #32 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - stc 0, cr0, [sl, #372] @ 0x174 │ │ │ │ stc 0, cr0, [r2, #372]! @ 0x174 │ │ │ │ - bpl.n 2cdb84 │ │ │ │ + ldc 0, cr0, [sl, #372]! @ 0x174 │ │ │ │ + bpl.n 2cdbb4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldmia r2, {r1, r2, r3, r4, r5, r7} │ │ │ │ + ldmia r2, {r1, r2, r4, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stc 0, cr0, [r4, #372]! @ 0x174 │ │ │ │ - stcl 0, cr0, [r4, #-372]! @ 0xfffffe8c │ │ │ │ + ldc 0, cr0, [ip, #372]! @ 0x174 │ │ │ │ + ldcl 0, cr0, [ip, #-372]! @ 0xfffffe8c │ │ │ │ ldrsb r4, [r3, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldcl 0, cr0, [r0, #-372] @ 0xfffffe8c │ │ │ │ - stcl 0, cr0, [ip, #-372] @ 0xfffffe8c │ │ │ │ - ldcl 0, cr0, [r2, #-372] @ 0xfffffe8c │ │ │ │ - ldcl 0, cr0, [sl], {93} @ 0x5d │ │ │ │ - bpl.n 2cdc08 │ │ │ │ + stcl 0, cr0, [r8, #-372]! @ 0xfffffe8c │ │ │ │ + stcl 0, cr0, [r4, #-372]! @ 0xfffffe8c │ │ │ │ + stcl 0, cr0, [sl, #-372]! @ 0xfffffe8c │ │ │ │ + ldcl 0, cr0, [r2], #372 @ 0x174 │ │ │ │ + bpl.n 2cdc38 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bpl.n 2cdc00 │ │ │ │ + bpl.n 2cdc30 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - stc 0, cr0, [lr, #-372] @ 0xfffffe8c │ │ │ │ + stc 0, cr0, [r6, #-372]! @ 0xfffffe8c │ │ │ │ cbz r6, 2cdbfc │ │ │ │ lsls r7, r5, #3 │ │ │ │ - bmi.n 2cdb1c │ │ │ │ + bmi.n 2cdb4c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - mrrc 0, 5, r0, r6, cr13 │ │ │ │ - @ instruction: 0xebf4005d │ │ │ │ + stcl 0, cr0, [lr], #-372 @ 0xfffffe8c │ │ │ │ + stc 0, cr0, [ip], {93} @ 0x5d │ │ │ │ │ │ │ │ 002cdbf8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -94628,51 +94626,51 @@ │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2cdd84 │ │ │ │ ldr r1, [pc, #380] @ (2cdda0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ ldrb r3, [r6, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2cdd50 │ │ │ │ ldrb r3, [r6, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2cdd32 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2cdd2c │ │ │ │ ldr r2, [pc, #356] @ (2cdda4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #356] @ (2cdda8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ ldr r1, [pc, #348] @ (2cddac ) │ │ │ │ ldr r2, [r6, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ ldr r1, [pc, #340] @ (2cddb0 ) │ │ │ │ ldr r2, [r6, #44] @ 0x2c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ ldr r3, [pc, #332] @ (2cddb4 ) │ │ │ │ ldr r1, [r6, #48] @ 0x30 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 8683d4 │ │ │ │ + bl 8683dc │ │ │ │ ldr r1, [pc, #324] @ (2cddb8 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ ldrb.w r3, [r6, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2cdd6e │ │ │ │ ldr r4, [r6, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2cdd6e │ │ │ │ ldr.w r9, [pc, #300] @ 2cddbc │ │ │ │ @@ -94681,47 +94679,47 @@ │ │ │ │ add r9, pc │ │ │ │ add r8, pc │ │ │ │ add r7, pc │ │ │ │ b.n 2cdcae │ │ │ │ ldr r1, [pc, #296] @ (2cddc8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2cdd78 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [pc, #272] @ (2cddcc ) │ │ │ │ mov r0, r5 │ │ │ │ ldrb.w ip, [r3, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ cmp.w ip, #0 │ │ │ │ ite eq │ │ │ │ moveq ip, r8 │ │ │ │ movne ip, r7 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [pc, #244] @ (2cddd0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3, #16] │ │ │ │ add r1, pc │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r1, #24] │ │ │ │ vldr d7, [r1, #32] │ │ │ │ ldr r1, [pc, #220] @ (2cddd4 ) │ │ │ │ vstr d7, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr.w ip, [pc, #212] @ 2cddd8 │ │ │ │ ldr r2, [pc, #212] @ (2cdddc ) │ │ │ │ ldrd r1, r3, [r3, #24] │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ subs r0, r1, #1 │ │ │ │ @@ -94740,77 +94738,77 @@ │ │ │ │ b.n 2cdc42 │ │ │ │ ldrd r0, r1, [r6, #32] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #168] @ (2cdde8 ) │ │ │ │ add r1, pc │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2cdc3e │ │ │ │ b.n 2cdd2c │ │ │ │ ldrd r0, r1, [r6, #16] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #140] @ (2cddec ) │ │ │ │ add r1, pc │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ ldrb r3, [r6, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2cdc38 │ │ │ │ b.n 2cdd32 │ │ │ │ ldr r1, [pc, #128] @ (2cddf0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 85e504 │ │ │ │ + b.w 85e50c │ │ │ │ ldr r1, [pc, #108] @ (2cddf4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 85e504 │ │ │ │ + b.w 85e50c │ │ │ │ nop │ │ │ │ add sp, #152 @ 0x98 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - @ instruction: 0xebf8005d │ │ │ │ - subs.w r0, r8, sp, lsr #1 │ │ │ │ - ldc 0, cr0, [sl], {93} @ 0x5d │ │ │ │ - stc 0, cr0, [r2], #-372 @ 0xfffffe8c │ │ │ │ - stc 0, cr0, [sl], #-372 @ 0xfffffe8c │ │ │ │ + ldc 0, cr0, [r0], {93} @ 0x5d │ │ │ │ + rsbs r0, r0, sp, lsr #1 │ │ │ │ + ldc 0, cr0, [r2], #-372 @ 0xfffffe8c │ │ │ │ + ldc 0, cr0, [sl], #-372 @ 0xfffffe8c │ │ │ │ + mcrr 0, 5, r0, r2, cr13 │ │ │ │ strb r0, [r3, #9] │ │ │ │ movs r0, r0 │ │ │ │ - stc 0, cr0, [r4], #-372 @ 0xfffffe8c │ │ │ │ - stc 0, cr0, [sl], #-372 @ 0xfffffe8c │ │ │ │ - add r3, sp, #144 @ 0x90 │ │ │ │ + ldc 0, cr0, [ip], #-372 @ 0xfffffe8c │ │ │ │ + mcrr 0, 5, r0, r2, cr13 │ │ │ │ + add r3, sp, #240 @ 0xf0 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - sbc.w r0, r6, sp, lsr #1 │ │ │ │ - ldcl 0, cr0, [r2], #-372 @ 0xfffffe8c │ │ │ │ - stc 0, cr0, [ip], {93} @ 0x5d │ │ │ │ - stc 0, cr0, [r2], {93} @ 0x5d │ │ │ │ - @ instruction: 0xebfe005d │ │ │ │ + sbcs.w r0, lr, sp, lsr #1 │ │ │ │ + stc 0, cr0, [sl], {93} @ 0x5d │ │ │ │ + stc 0, cr0, [r4], #-372 @ 0xfffffe8c │ │ │ │ + ldc 0, cr0, [sl], {93} @ 0x5d │ │ │ │ + ldc 0, cr0, [r6], {93} @ 0x5d │ │ │ │ b.n 2ce184 │ │ │ │ lsls r4, r7, #1 │ │ │ │ - lsls r2, r0, #8 │ │ │ │ + lsls r2, r3, #8 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - lsls r0, r5, #7 │ │ │ │ + lsls r0, r0, #8 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - subs r6, r5, r0 │ │ │ │ + subs r6, r0, r1 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - add.w r0, r0, sp, lsr #1 │ │ │ │ - @ instruction: 0xeaca005d │ │ │ │ - @ instruction: 0xeb3e005d │ │ │ │ - eor.w r0, r0, sp, lsr #1 │ │ │ │ + adds.w r0, r8, sp, lsr #1 │ │ │ │ + @ instruction: 0xeae2005d │ │ │ │ + adcs.w r0, r6, sp, lsr #1 │ │ │ │ + eors.w r0, r8, sp, lsr #1 │ │ │ │ │ │ │ │ 002cddf8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #212] @ (2cdee0 ) │ │ │ │ @@ -94824,30 +94822,30 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #208] @ (2cdeec ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 86eeb4 │ │ │ │ + bl 86eebc │ │ │ │ ldr r1, [pc, #192] @ (2cdef0 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 86eeb4 │ │ │ │ + bl 86eebc │ │ │ │ ldr r1, [pc, #184] @ (2cdef4 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 86f000 │ │ │ │ + bl 86f008 │ │ │ │ ldr r1, [pc, #176] @ (2cdef8 ) │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 86f000 │ │ │ │ + bl 86f008 │ │ │ │ movs r2, #0 │ │ │ │ ldr r3, [pc, #168] @ (2cdefc ) │ │ │ │ mov r1, r0 │ │ │ │ subs r0, r0, r2 │ │ │ │ strd r2, r2, [sp, #24] │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ @@ -94855,15 +94853,15 @@ │ │ │ │ strb.w r0, [sp, #24] │ │ │ │ strd r2, r2, [sp, #12] │ │ │ │ str r2, [sp, #32] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 868420 │ │ │ │ + bl 868428 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [sp, #28] │ │ │ │ cbz r1, 2cdeae │ │ │ │ mov r0, r7 │ │ │ │ bl 57d908 │ │ │ │ ldr r2, [pc, #120] @ (2cdf00 ) │ │ │ │ ldr r3, [pc, #92] @ (2cdee4 ) │ │ │ │ @@ -94885,15 +94883,15 @@ │ │ │ │ ldr r3, [pc, #84] @ (2cdf04 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 868420 │ │ │ │ + bl 868428 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2cde7e │ │ │ │ cbnz r0, 2cdece │ │ │ │ str.w r9, [sp, #32] │ │ │ │ add r1, sp, #12 │ │ │ │ @@ -94903,22 +94901,22 @@ │ │ │ │ b.n 2cde7e │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r6, sp, #176 @ 0xb0 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cbz r4, 2cdf0a │ │ │ │ + cbz r4, 2cdf10 │ │ │ │ lsls r1, r5, #1 │ │ │ │ add r6, sp, #120 @ 0x78 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - movs r7, #26 │ │ │ │ + movs r7, #50 @ 0x32 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - @ instruction: 0xeaee005d │ │ │ │ - lsls r2, r1, #23 │ │ │ │ + add.w r0, r6, sp, lsr #1 │ │ │ │ + lsls r2, r4, #23 │ │ │ │ lsls r6, r4, #1 │ │ │ │ asrs r0, r6, #27 │ │ │ │ movs r0, r0 │ │ │ │ add r5, sp, #720 @ 0x2d0 │ │ │ │ lsls r7, r5, #3 │ │ │ │ strh r4, [r5, r6] │ │ │ │ ... │ │ │ │ @@ -94939,37 +94937,37 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #160] @ (2cdfcc ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 86eeb4 │ │ │ │ + bl 86eebc │ │ │ │ ldr r1, [pc, #144] @ (2cdfd0 ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 86eeb4 │ │ │ │ + bl 86eebc │ │ │ │ ldr r1, [pc, #136] @ (2cdfd4 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 86f000 │ │ │ │ + bl 86f008 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #128] @ (2cdfd8 ) │ │ │ │ movs r2, #0 │ │ │ │ str r6, [sp, #20] │ │ │ │ add r3, sp, #12 │ │ │ │ strd r2, r2, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r4, [r4, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 868420 │ │ │ │ + bl 868428 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ cbz r1, 2cdfa6 │ │ │ │ mov r0, r9 │ │ │ │ bl 57d908 │ │ │ │ ldr r2, [pc, #92] @ (2cdfdc ) │ │ │ │ ldr r3, [pc, #68] @ (2cdfc4 ) │ │ │ │ @@ -94998,21 +94996,21 @@ │ │ │ │ b.n 2cdf76 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r5, sp, #112 @ 0x70 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add sp, #432 @ 0x1b0 │ │ │ │ + sub sp, #16 │ │ │ │ lsls r1, r5, #1 │ │ │ │ add r5, sp, #56 @ 0x38 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - subs r5, #2 │ │ │ │ + subs r5, #26 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrd r0, r0, [lr, #372] @ 0x174 │ │ │ │ + ldrd r0, r0, [r6, #372]! @ 0x174 │ │ │ │ strh r4, [r5, r6] │ │ │ │ movs r0, r0 │ │ │ │ add r4, sp, #752 @ 0x2f0 │ │ │ │ lsls r7, r5, #3 │ │ │ │ │ │ │ │ 002cdfe0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -95049,15 +95047,15 @@ │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w ip, [sp, #24] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 87e6fc │ │ │ │ + b.w 87e704 │ │ │ │ ldr r1, [pc, #56] @ (2ce080 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 580314 │ │ │ │ @@ -95065,26 +95063,26 @@ │ │ │ │ mov.w r2, #340 @ 0x154 │ │ │ │ ldr r3, [pc, #36] @ (2ce088 ) │ │ │ │ ldr r1, [pc, #40] @ (2ce08c ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ b.n 2ce036 │ │ │ │ - ldrd r0, r0, [sl, #-372]! @ 0x174 │ │ │ │ - movs r5, #64 @ 0x40 │ │ │ │ + @ instruction: 0xe992005d │ │ │ │ + movs r5, #88 @ 0x58 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - ldmdb r8, {r0, r2, r3, r4, r6} │ │ │ │ - strb r2, [r3, #14] │ │ │ │ + ldmdb r0!, {r0, r2, r3, r4, r6} │ │ │ │ + strb r2, [r6, #14] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - stmdb r0, {r0, r2, r3, r4, r6} │ │ │ │ + ldmdb r8, {r0, r2, r3, r4, r6} │ │ │ │ bl 190082 │ │ │ │ - ldmdb ip, {r0, r2, r3, r4, r6} │ │ │ │ - strb r6, [r4, #13] │ │ │ │ + ldmdb r4!, {r0, r2, r3, r4, r6} │ │ │ │ + strb r6, [r7, #13] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - @ instruction: 0xe8cc005d │ │ │ │ + strd r0, r0, [r4], #372 @ 0x174 │ │ │ │ │ │ │ │ 002ce090 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #356] @ (2ce208 ) │ │ │ │ @@ -95100,38 +95098,38 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ movs r7, #0 │ │ │ │ add r4, pc │ │ │ │ ldr.w r9, [pc, #348] @ 2ce218 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 86eeb4 │ │ │ │ + bl 86eebc │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #28] │ │ │ │ - bl 86ec38 │ │ │ │ + bl 86ec40 │ │ │ │ mov r1, r4 │ │ │ │ mov fp, r0 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r6 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ - bl 86ef00 │ │ │ │ + bl 86ef08 │ │ │ │ add r9, pc │ │ │ │ add r6, sp, #28 │ │ │ │ str r7, [sp, #32] │ │ │ │ strd fp, r0, [sp, #16] │ │ │ │ b.n 2ce13a │ │ │ │ mov.w r8, #0 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ mov r2, r8 │ │ │ │ add r1, sp, #36 @ 0x24 │ │ │ │ mov r0, r5 │ │ │ │ strd r8, r8, [sp, #36] @ 0x24 │ │ │ │ - bl 873dd4 │ │ │ │ + bl 873ddc │ │ │ │ cmp r0, r8 │ │ │ │ blt.n 2ce182 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ adds r3, r5, r7 │ │ │ │ cmp r3, r1 │ │ │ │ bcc.n 2ce1f2 │ │ │ │ bne.n 2ce182 │ │ │ │ @@ -95161,15 +95159,15 @@ │ │ │ │ beq.n 2ce17a │ │ │ │ movs r0, #16 │ │ │ │ blx 28b624 │ │ │ │ movs r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 873c10 │ │ │ │ + bl 873c18 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2ce0f4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 2ca3b0 │ │ │ │ cmp r0, #162 @ 0xa2 │ │ │ │ beq.n 2ce182 │ │ │ │ @@ -95182,20 +95180,20 @@ │ │ │ │ add r5, pc │ │ │ │ b.n 2ce150 │ │ │ │ ldr r1, [pc, #156] @ (2ce220 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ mov r0, r4 │ │ │ │ - bl 85e84c │ │ │ │ + bl 85e854 │ │ │ │ mov r0, r5 │ │ │ │ - bl 85e888 │ │ │ │ + bl 85e890 │ │ │ │ ldr r2, [pc, #132] @ (2ce224 ) │ │ │ │ ldr r3, [pc, #104] @ (2ce20c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -95234,28 +95232,28 @@ │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ add r3, sp, #592 @ 0x250 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r7, #21 │ │ │ │ + lsrs r6, r2, #22 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strd r0, r0, [r8], #372 @ 0x174 │ │ │ │ - @ instruction: 0xe8c4005d │ │ │ │ - bkpt 0x002a │ │ │ │ + stmdb r0, {r0, r2, r3, r4, r6} │ │ │ │ + @ instruction: 0xe8dc005d │ │ │ │ + bkpt 0x0042 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strex r0, r0, [r2, #372] @ 0x174 │ │ │ │ + @ instruction: 0xe85a005d │ │ │ │ add r2, sp, #616 @ 0x268 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - strb r0, [r2, #7] │ │ │ │ + strb r0, [r5, #7] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2ce09c │ │ │ │ + b.n 2ce0cc │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2ce190 │ │ │ │ + b.n 2ce1c0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002ce234 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -95272,37 +95270,37 @@ │ │ │ │ adds r6, r0, #1 │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #0 │ │ │ │ blx 28cc90 │ │ │ │ mov r1, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 896224 │ │ │ │ + bl 89622c │ │ │ │ ldr r3, [pc, #76] @ (2ce2bc ) │ │ │ │ ldr r5, [r5, r3] │ │ │ │ b.n 2ce27a │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ beq.n 2ce2a6 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8683d4 │ │ │ │ + bl 8683dc │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ blx 28ba0c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2ce274 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8683d4 │ │ │ │ + bl 8683dc │ │ │ │ adds r4, #1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 896160 │ │ │ │ + bl 896168 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ bne.n 2ce27a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -95329,44 +95327,44 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #192] @ (2ce3a4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 86eeb4 │ │ │ │ + bl 86eebc │ │ │ │ ldr r1, [pc, #176] @ (2ce3a8 ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 86f000 │ │ │ │ + bl 86f008 │ │ │ │ ldr r1, [pc, #168] @ (2ce3ac ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 86ef00 │ │ │ │ + bl 86ef08 │ │ │ │ mov sl, r1 │ │ │ │ ldr r1, [pc, #156] @ (2ce3b0 ) │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 86f000 │ │ │ │ + bl 86f008 │ │ │ │ ldr r3, [pc, #148] @ (2ce3b4 ) │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #32] │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r4, sp, #32 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r4 │ │ │ │ - bl 868420 │ │ │ │ + bl 868428 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ cbz r1, 2ce36a │ │ │ │ mov r0, r6 │ │ │ │ bl 57d908 │ │ │ │ ldr r2, [pc, #116] @ (2ce3b8 ) │ │ │ │ ldr r3, [pc, #88] @ (2ce39c ) │ │ │ │ add r2, pc │ │ │ │ @@ -95403,22 +95401,22 @@ │ │ │ │ b.n 2ce33a │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r1, sp, #400 @ 0x190 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r0, #21 │ │ │ │ + lsls r4, r3, #21 │ │ │ │ lsls r5, r4, #1 │ │ │ │ add r1, sp, #344 @ 0x158 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - @ instruction: 0xf0da005f │ │ │ │ - lsls r0, r3, #11 │ │ │ │ + @ instruction: 0xf0f2005f │ │ │ │ + lsls r0, r6, #11 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - subs r5, #156 @ 0x9c │ │ │ │ + subs r5, #180 @ 0xb4 │ │ │ │ lsls r1, r5, #1 │ │ │ │ adds r2, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ add r0, sp, #992 @ 0x3e0 │ │ │ │ lsls r7, r5, #3 │ │ │ │ │ │ │ │ 002ce3bc : │ │ │ │ @@ -95438,48 +95436,48 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r5, [pc, #208] @ (2ce4b4 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 86eeb4 │ │ │ │ + bl 86eebc │ │ │ │ ldr r1, [pc, #196] @ (2ce4b8 ) │ │ │ │ add r5, pc │ │ │ │ mov sl, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #192] @ (2ce4bc ) │ │ │ │ mov r0, r4 │ │ │ │ - bl 86eeb4 │ │ │ │ + bl 86eebc │ │ │ │ mov r1, r5 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 86ec38 │ │ │ │ + bl 86ec40 │ │ │ │ add r6, pc │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 86ef00 │ │ │ │ + bl 86ef08 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 86ec38 │ │ │ │ + bl 86ec40 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 86ef00 │ │ │ │ + bl 86ef08 │ │ │ │ ldr r1, [pc, #128] @ (2ce4c0 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 86f000 │ │ │ │ + bl 86f008 │ │ │ │ subs r3, r7, #0 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ subs.w r2, r8, #0 │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ mov r1, r9 │ │ │ │ @@ -95516,23 +95514,23 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ add r0, sp, #416 @ 0x1a0 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #736 @ 0x2e0 │ │ │ │ + add r3, sp, #832 @ 0x340 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - cmp r2, #116 @ 0x74 │ │ │ │ + cmp r2, #140 @ 0x8c │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strb r4, [r1, #27] │ │ │ │ + strb r4, [r4, #27] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - b.n 2ce078 │ │ │ │ + b.n 2ce0a8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r2, [sp, #504] @ 0x1f8 │ │ │ │ + ldr r2, [sp, #600] @ 0x258 │ │ │ │ lsls r0, r5, #1 │ │ │ │ add r7, pc, #760 @ (adr r7, 2ce7c0 ) │ │ │ │ lsls r7, r5, #3 │ │ │ │ │ │ │ │ 002ce4c8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -95568,15 +95566,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #192] @ (2ce5d8 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -95605,15 +95603,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #120] @ (2ce5ec ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -95624,55 +95622,55 @@ │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ add r1, pc │ │ │ │ strd ip, r1, [sp] │ │ │ │ ldr r1, [pc, #76] @ (2ce5f8 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 87e67c │ │ │ │ + bl 87e684 │ │ │ │ b.n 2ce4f8 │ │ │ │ ldr r3, [pc, #68] @ (2ce5fc ) │ │ │ │ movs r2, #44 @ 0x2c │ │ │ │ ldr r1, [pc, #68] @ (2ce600 ) │ │ │ │ ldr r0, [pc, #68] @ (2ce604 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ add r7, pc, #376 @ (adr r7, 2ce748 ) │ │ │ │ lsls r7, r5, #3 │ │ │ │ - ldr r0, [r2, #108] @ 0x6c │ │ │ │ + ldr r0, [r5, #108] @ 0x6c │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2ce0ec │ │ │ │ + b.n 2ce11c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2ce070 │ │ │ │ + b.n 2ce0a0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ subs r4, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r6, #100] @ 0x64 │ │ │ │ + ldr r4, [r1, #104] @ 0x68 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2ce0c8 │ │ │ │ + b.n 2ce0f8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2cdfcc │ │ │ │ + b.n 2cdffc │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2cdf58 │ │ │ │ + b.n 2cdf88 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r6, [r7, #96] @ 0x60 │ │ │ │ + ldr r6, [r2, #100] @ 0x64 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2cdf10 │ │ │ │ + b.n 2cdf40 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r2, [r5, #96] @ 0x60 │ │ │ │ + ldr r2, [r0, #100] @ 0x64 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2cdf54 │ │ │ │ + b.n 2cdf84 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2cdf78 │ │ │ │ + b.n 2cdfa8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002ce608 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -95755,27 +95753,27 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #196] @ (2ce790 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 2ce67e │ │ │ │ ldrb r3, [r5, #0] │ │ │ │ cmp r3, #43 @ 0x2b │ │ │ │ ittt ne │ │ │ │ movne r0, r5 │ │ │ │ movne.w r8, #0 │ │ │ │ movne.w r9, #0 │ │ │ │ beq.n 2ce70a │ │ │ │ add r3, sp, #8 │ │ │ │ movs r2, #10 │ │ │ │ movs r1, #0 │ │ │ │ - bl 87427c │ │ │ │ + bl 874284 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2ce734 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ adds.w r0, r8, r3 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r0 │ │ │ │ adc.w r3, r3, r9 │ │ │ │ @@ -95792,27 +95790,27 @@ │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ add r1, pc │ │ │ │ strd r4, r1, [sp] │ │ │ │ ldr r1, [pc, #116] @ (2ce79c ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 87e67c │ │ │ │ + bl 87e684 │ │ │ │ b.n 2ce67e │ │ │ │ ldr r3, [pc, #104] @ (2ce7a0 ) │ │ │ │ movs r2, #85 @ 0x55 │ │ │ │ ldr r4, [pc, #104] @ (2ce7a4 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #104] @ (2ce7a8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 2ce67e │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ (2ce7ac ) │ │ │ │ movs r2, #98 @ 0x62 │ │ │ │ ldr r1, [pc, #84] @ (2ce7b0 ) │ │ │ │ ldr r0, [pc, #88] @ (2ce7b4 ) │ │ │ │ add r3, pc │ │ │ │ @@ -95820,49 +95818,49 @@ │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ add r6, pc, #112 @ (adr r6, 2ce7dc ) │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2ce110 │ │ │ │ + b.n 2ce140 │ │ │ │ lsls r5, r3, #1 │ │ │ │ add r6, pc, #48 @ (adr r6, 2ce7a8 ) │ │ │ │ lsls r7, r5, #3 │ │ │ │ - b.n 2ce0e0 │ │ │ │ + b.n 2ce110 │ │ │ │ lsls r5, r3, #1 │ │ │ │ subs r4, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #8 │ │ │ │ movs r0, r0 │ │ │ │ add r5, pc, #744 @ (adr r5, 2cea70 ) │ │ │ │ lsls r7, r5, #3 │ │ │ │ - ldr r6, [r3, #80] @ 0x50 │ │ │ │ + ldr r6, [r6, #80] @ 0x50 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2ce060 │ │ │ │ + b.n 2ce090 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2ceec4 │ │ │ │ + b.n 2ceef4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2cee00 │ │ │ │ + b.n 2cee30 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r0, [r0, #76] @ 0x4c │ │ │ │ + ldr r0, [r3, #76] @ 0x4c │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2cedb8 │ │ │ │ + b.n 2cede8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r2, [r5, #72] @ 0x48 │ │ │ │ + ldr r2, [r0, #76] @ 0x4c │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2cef38 │ │ │ │ + b.n 2cef68 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2cedf4 │ │ │ │ + b.n 2cee24 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r4, [r1, #72] @ 0x48 │ │ │ │ + ldr r4, [r4, #72] @ 0x48 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2cedc8 │ │ │ │ + b.n 2cedf8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2cedec │ │ │ │ + b.n 2cee1c │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002ce7b8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -95887,29 +95885,29 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #44] @ (2ce824 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r2, [r6, #60] @ 0x3c │ │ │ │ + ldr r2, [r1, #64] @ 0x40 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2cedfc │ │ │ │ + b.n 2cee2c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2ced00 │ │ │ │ + b.n 2ced30 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002ce828 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -95946,15 +95944,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (2ce8dc ) │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 87e67c │ │ │ │ + bl 87e684 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -95965,33 +95963,33 @@ │ │ │ │ ldr r1, [pc, #52] @ (2ce8e8 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 2ce896 │ │ │ │ add r3, pc, #1000 @ (adr r3, 2cecb4 ) │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r4, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #8 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2cec78 │ │ │ │ + b.n 2ceca8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r2, [r4, #52] @ 0x34 │ │ │ │ + ldr r2, [r7, #52] @ 0x34 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2cec3c │ │ │ │ + b.n 2cec6c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r4, [r6, #48] @ 0x30 │ │ │ │ + ldr r4, [r1, #52] @ 0x34 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2cee2c │ │ │ │ + b.n 2cee5c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2cec48 │ │ │ │ + b.n 2cec78 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002ce8ec : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -96034,15 +96032,15 @@ │ │ │ │ ldr r1, [pc, #60] @ (2ce98c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ strd ip, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r2, #10 │ │ │ │ - bl 87e67c │ │ │ │ + bl 87e684 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -96050,19 +96048,19 @@ │ │ │ │ nop │ │ │ │ add r3, pc, #64 @ (adr r3, 2ce9bc ) │ │ │ │ lsls r7, r5, #3 │ │ │ │ adds r6, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r3, #40] @ 0x28 │ │ │ │ + ldr r0, [r6, #40] @ 0x28 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2cee08 │ │ │ │ + b.n 2cee38 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2cedc4 │ │ │ │ + b.n 2cedf4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002ce990 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -96153,15 +96151,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movs r2, #213 @ 0xd5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 87e6fc │ │ │ │ + b.w 87e704 │ │ │ │ cmp r5, #0 │ │ │ │ mov r1, sl │ │ │ │ ite ne │ │ │ │ movne r2, r8 │ │ │ │ moveq.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r9 │ │ │ │ @@ -96184,62 +96182,62 @@ │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 87e6fc │ │ │ │ + b.w 87e704 │ │ │ │ ldr r1, [pc, #88] @ (2ceb24 ) │ │ │ │ movs r4, #2 │ │ │ │ ldr r3, [pc, #88] @ (2ceb28 ) │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ add r1, pc │ │ │ │ strd r4, r1, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [pc, #84] @ (2ceb2c ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 87e67c │ │ │ │ - orns r0, r0, r3, asr #1 │ │ │ │ + b.w 87e684 │ │ │ │ + eor.w r0, r8, r3, asr #1 │ │ │ │ add r2, pc, #216 @ (adr r2, 2cebc8 ) │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r4, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #8 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2cee38 │ │ │ │ + b.n 2cee68 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r5, pc, #192 @ (adr r5, 2cebc0 ) │ │ │ │ + add r5, pc, #288 @ (adr r5, 2cec20 ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldr r4, [r7, #20] │ │ │ │ + ldr r4, [r2, #24] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2cee38 │ │ │ │ + b.n 2cee68 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - svc 242 @ 0xf2 │ │ │ │ + b.n 2ceb20 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r6, [r0, #20] │ │ │ │ + ldr r6, [r3, #20] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2ced7c │ │ │ │ + b.n 2cedac │ │ │ │ lsls r5, r3, #1 │ │ │ │ - svc 194 @ 0xc2 │ │ │ │ + svc 218 @ 0xda │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r6, [r6, #16] │ │ │ │ + ldr r6, [r1, #20] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2ced10 │ │ │ │ + b.n 2ced40 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - svc 178 @ 0xb2 │ │ │ │ + svc 202 @ 0xca │ │ │ │ lsls r5, r3, #1 │ │ │ │ - svc 132 @ 0x84 │ │ │ │ + svc 156 @ 0x9c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r0, [r2, #16] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - svc 92 @ 0x5c │ │ │ │ + svc 116 @ 0x74 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002ceb30 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -96277,15 +96275,15 @@ │ │ │ │ beq.w 2cee7e │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 28cda8 │ │ │ │ mov.w r2, #438 @ 0x1b6 │ │ │ │ mov r5, r0 │ │ │ │ movw r1, #577 @ 0x241 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 87369c │ │ │ │ + bl 8736a4 │ │ │ │ mov fp, r0 │ │ │ │ cmp.w r0, #4294967295 @ 0xffffffff │ │ │ │ beq.w 2ceeb8 │ │ │ │ cmp.w r8, #1 │ │ │ │ ite ne │ │ │ │ movne r7, #0 │ │ │ │ andeq.w r7, r7, #1 │ │ │ │ @@ -96385,15 +96383,15 @@ │ │ │ │ b.w 2cd4b0 │ │ │ │ blx 28bd7c │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r5 │ │ │ │ blx 28e0c0 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 73ddfc │ │ │ │ + bl 73de04 │ │ │ │ ldr r3, [pc, #828] @ (2cf01c ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2cef34 │ │ │ │ ldr r0, [pc, #820] @ (2cf020 ) │ │ │ │ @@ -96413,23 +96411,23 @@ │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r4, r0 │ │ │ │ mov r0, fp │ │ │ │ blx 28cc90 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ - bl 7441dc │ │ │ │ + bl 7441e4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2cee30 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ movw r0, #2184 @ 0x888 │ │ │ │ movt r0, #6147 @ 0x1803 │ │ │ │ bl 2cd3cc │ │ │ │ cmp.w r9, #0 │ │ │ │ @@ -96449,40 +96447,40 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 2cd41c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldrd r2, r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #29 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r7, r0 │ │ │ │ mov r0, fp │ │ │ │ blx 28b750 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, fp │ │ │ │ blx 28b4e0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7441dc │ │ │ │ + bl 7441e4 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 2ced56 │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ mov r5, sl │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.n 2cedac │ │ │ │ mov r0, fp │ │ │ │ bl 2cd4b0 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ blx 28b964 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 2cedbe │ │ │ │ mov r0, r8 │ │ │ │ - bl 733678 │ │ │ │ + bl 733680 │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 2cee42 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 2ceca6 │ │ │ │ ldr r2, [pc, #612] @ (2cf030 ) │ │ │ │ ldr r3, [pc, #572] @ (2cf008 ) │ │ │ │ add r2, pc │ │ │ │ @@ -96527,17 +96525,17 @@ │ │ │ │ movw r2, #353 @ 0x161 │ │ │ │ b.n 2cee74 │ │ │ │ mov r0, fp │ │ │ │ blx 28b964 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 2cee42 │ │ │ │ mov r0, r8 │ │ │ │ - bl 733678 │ │ │ │ + bl 733680 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 87376c │ │ │ │ + bl 873774 │ │ │ │ b.n 2ceca0 │ │ │ │ ldr r2, [pc, #504] @ (2cf044 ) │ │ │ │ ldr r3, [pc, #440] @ (2cf008 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ @@ -96552,15 +96550,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #112] @ 0x70 │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 87e6fc │ │ │ │ + b.w 87e704 │ │ │ │ ldr r2, [pc, #468] @ (2cf054 ) │ │ │ │ ldr r3, [pc, #388] @ (2cf008 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3 │ │ │ │ @@ -96574,15 +96572,15 @@ │ │ │ │ add r2, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ str r2, [sp, #112] @ 0x70 │ │ │ │ add r1, pc │ │ │ │ movw r2, #367 @ 0x16f │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 87e6fc │ │ │ │ + b.w 87e704 │ │ │ │ mov r5, sl │ │ │ │ movs r7, #1 │ │ │ │ b.n 2ceda0 │ │ │ │ blx 28bf80 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 28bcd8 │ │ │ │ ldr r2, [pc, #416] @ (2cf064 ) │ │ │ │ @@ -96593,15 +96591,15 @@ │ │ │ │ mov.w r2, #374 @ 0x176 │ │ │ │ ldr r1, [pc, #408] @ (2cf06c ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 2cedc8 │ │ │ │ ldr r2, [pc, #388] @ (2cf070 ) │ │ │ │ ldr r3, [pc, #284] @ (2cf008 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -96620,15 +96618,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ movw r2, #281 @ 0x119 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #348] @ (2cf07c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ - bl 87e778 │ │ │ │ + bl 87e780 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 2cee42 │ │ │ │ mov r0, r9 │ │ │ │ bl 2cd4b0 │ │ │ │ b.n 2cee42 │ │ │ │ ldr r3, [pc, #328] @ (2cf080 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -96640,24 +96638,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2cecea │ │ │ │ ldr r0, [pc, #312] @ (2cf088 ) │ │ │ │ mov r1, fp │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2cecea │ │ │ │ cbz r0, 2cef76 │ │ │ │ bl 2cd4b0 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ blx 28b964 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.w 2ceca0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 733678 │ │ │ │ + bl 733680 │ │ │ │ b.n 2ceca0 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ blx 28b964 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 2cef6e │ │ │ │ b.n 2ceca0 │ │ │ │ blx 28bf80 <__errno_location@plt> │ │ │ │ @@ -96670,29 +96668,29 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ movs r2, #241 @ 0xf1 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #244] @ (2cf094 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ - bl 87e778 │ │ │ │ + bl 87e780 │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 2cef2c │ │ │ │ b.n 2cee42 │ │ │ │ ldr r3, [pc, #232] @ (2cf098 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #232] @ (2cf09c ) │ │ │ │ ldr r1, [pc, #232] @ (2cf0a0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #249 @ 0xf9 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ mov r0, fp │ │ │ │ blx 28b860 │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 2cef2c │ │ │ │ b.n 2cee42 │ │ │ │ ldr r3, [pc, #204] @ (2cf0a4 ) │ │ │ │ mov r0, r6 │ │ │ │ @@ -96700,108 +96698,108 @@ │ │ │ │ ldr r1, [pc, #208] @ (2cf0ac ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #257 @ 0x101 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ mov r0, fp │ │ │ │ blx 28b860 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #60 @ 0x3c │ │ │ │ blx 28b474 │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 2cef2c │ │ │ │ b.n 2cee42 │ │ │ │ add r0, pc, #984 @ (adr r0, 2cf3e0 ) │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ add r0, pc, #856 @ (adr r0, 2cf368 ) │ │ │ │ lsls r7, r5, #3 │ │ │ │ - b.n 2cf180 │ │ │ │ + b.n 2cf1b0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2cf1b4 │ │ │ │ + b.n 2cf1e4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r7, [sp, #584] @ 0x248 │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2cf148 │ │ │ │ + b.n 2cf178 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r0, [r5, #108] @ 0x6c │ │ │ │ + str r0, [r0, #112] @ 0x70 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - @ instruction: 0xb8ce │ │ │ │ + @ instruction: 0xb8e6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xb8e2 │ │ │ │ + @ instruction: 0xb8fa │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r6, [sp, #448] @ 0x1c0 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r6, [sp, #208] @ 0xd0 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - str r0, [r1, #92] @ 0x5c │ │ │ │ + str r0, [r4, #92] @ 0x5c │ │ │ │ lsls r2, r6, #1 │ │ │ │ - udf #50 @ 0x32 │ │ │ │ + udf #74 @ 0x4a │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bgt.n 2cf0c4 │ │ │ │ + bgt.n 2cf0f4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r5, [sp, #952] @ 0x3b8 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - str r6, [r7, #84] @ 0x54 │ │ │ │ + str r6, [r2, #88] @ 0x58 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - blt.n 2cf048 │ │ │ │ + bgt.n 2cf078 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ble.n 2cefbc │ │ │ │ + ble.n 2cefec │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r5, [sp, #744] @ 0x2e8 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - str r6, [r1, #84] @ 0x54 │ │ │ │ + str r6, [r4, #84] @ 0x54 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ble.n 2cf030 │ │ │ │ + udf #0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - blt.n 2ceff0 │ │ │ │ + blt.n 2cf020 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ble.n 2ceff8 │ │ │ │ + ble.n 2cf028 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r4, [r2, #80] @ 0x50 │ │ │ │ + str r4, [r5, #80] @ 0x50 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - blt.n 2cef88 │ │ │ │ + blt.n 2cefb8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r5, [sp, #320] @ 0x140 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - udf #52 @ 0x34 │ │ │ │ + udf #76 @ 0x4c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - blt.n 2cf128 │ │ │ │ + blt.n 2cf158 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r2, [r1, #76] @ 0x4c │ │ │ │ + str r2, [r4, #76] @ 0x4c │ │ │ │ lsls r2, r6, #1 │ │ │ │ str r0, [r1, #88] @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - udf #26 │ │ │ │ + udf #50 @ 0x32 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ble.n 2cf0dc │ │ │ │ + ble.n 2cf10c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bge.n 2cf03c │ │ │ │ + bge.n 2cf06c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r2, [r1, #68] @ 0x44 │ │ │ │ + str r2, [r4, #68] @ 0x44 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - str r2, [r6, #64] @ 0x40 │ │ │ │ + str r2, [r1, #68] @ 0x44 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ble.n 2cf100 │ │ │ │ + ble.n 2cf130 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bge.n 2ceff8 │ │ │ │ + bge.n 2cf028 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r4, [r1, #64] @ 0x40 │ │ │ │ + str r4, [r4, #64] @ 0x40 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ble.n 2cf114 │ │ │ │ + ble.n 2cf144 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bge.n 2cefbc │ │ │ │ + bge.n 2cefec │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r2 │ │ │ │ @@ -96813,23 +96811,23 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #8 │ │ │ │ - bl 732eb4 │ │ │ │ - bl 72efbc │ │ │ │ + bl 732ebc │ │ │ │ + bl 72efc4 │ │ │ │ ldr r2, [pc, #120] @ (2cf15c ) │ │ │ │ ldr r1, [pc, #120] @ (2cf160 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r2, [r0, #1128] @ 0x468 │ │ │ │ cbz r2, 2cf102 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 2cf0b0 │ │ │ │ mov r0, r6 │ │ │ │ blx 28cc90 │ │ │ │ @@ -96858,25 +96856,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - str r0, [r1, #64] @ 0x40 │ │ │ │ + str r0, [r4, #64] @ 0x40 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - str r6, [sp, #888] @ 0x378 │ │ │ │ + str r6, [sp, #984] @ 0x3d8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2cf760 │ │ │ │ + b.n 2cf790 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bgt.n 2cf0bc │ │ │ │ + bgt.n 2cf0ec │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r6, r4, #1 │ │ │ │ + subs r6, r7, #1 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - bgt.n 2cf0a0 │ │ │ │ + bgt.n 2cf0d0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002cf168 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -96889,26 +96887,26 @@ │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r1 │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 735f9c │ │ │ │ + bl 735fa4 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #148] @ (2cf22c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r6, [pc, #148] @ (2cf230 ) │ │ │ │ add r2, pc │ │ │ │ add r6, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [pc, #140] @ (2cf234 ) │ │ │ │ add r1, pc │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ cbz r0, 2cf1dc │ │ │ │ ldr r1, [pc, #132] @ (2cf238 ) │ │ │ │ mov r2, r5 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 28c48c │ │ │ │ @@ -96928,15 +96926,15 @@ │ │ │ │ add.w r3, r6, #16 │ │ │ │ ldr r1, [pc, #92] @ (2cf240 ) │ │ │ │ movs r2, #61 @ 0x3d │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -96945,52 +96943,52 @@ │ │ │ │ add.w r3, r6, #16 │ │ │ │ ldr r1, [pc, #56] @ (2cf248 ) │ │ │ │ movs r2, #68 @ 0x44 │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 2cf1f2 │ │ │ │ nop │ │ │ │ ldr r2, [sp, #760] @ 0x2f8 │ │ │ │ lsls r7, r5, #3 │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2cf6c8 │ │ │ │ + b.n 2cf6f8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r6, [sp, #64] @ 0x40 │ │ │ │ + str r6, [sp, #160] @ 0xa0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r6, [r6, #48] @ 0x30 │ │ │ │ + str r6, [r1, #52] @ 0x34 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - bgt.n 2cf260 │ │ │ │ + bgt.n 2cf290 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bgt.n 2cf2f4 │ │ │ │ + bgt.n 2cf324 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - blt.n 2cf21c │ │ │ │ + bgt.n 2cf24c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - blt.n 2cf200 │ │ │ │ + blt.n 2cf230 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bgt.n 2cf268 │ │ │ │ + bgt.n 2cf298 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - blt.n 2cf1b4 │ │ │ │ + blt.n 2cf1e4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2cf25c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ ldmia r4, {r1, r3, r4, r5, r7} │ │ │ │ lsls r4, r7, #1 │ │ │ │ ldr r0, [pc, #8] @ (2cf26c ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ nop │ │ │ │ ldmia r4!, {r1, r2, r3, r5, r7} │ │ │ │ lsls r4, r7, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -97094,29 +97092,29 @@ │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldr r1, [sp, #720] @ 0x2d0 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r7, #32] │ │ │ │ + str r2, [r2, #36] @ 0x24 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldmia r7!, {r6} │ │ │ │ lsls r6, r7, #3 │ │ │ │ ldr r1, [sp, #176] @ 0xb0 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - str r0, [r2, #28] │ │ │ │ + str r0, [r5, #28] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - str r2, [r2, #44] @ 0x2c │ │ │ │ + str r2, [r5, #44] @ 0x2c │ │ │ │ lsls r2, r6, #1 │ │ │ │ - str r0, [r2, #24] │ │ │ │ + str r0, [r5, #24] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - bge.n 2cf394 │ │ │ │ + blt.n 2cf3c4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - blt.n 2cf3b4 │ │ │ │ + blt.n 2cf3e4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #164] @ (2cf464 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -97124,39 +97122,39 @@ │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ ldr.w r0, [r0, #220] @ 0xdc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 7f0008 │ │ │ │ + bl 7f0010 │ │ │ │ str r0, [sp, #4] │ │ │ │ add.w r0, r5, #224 @ 0xe0 │ │ │ │ - bl 87e200 │ │ │ │ + bl 87e208 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r1, #0 │ │ │ │ it ne │ │ │ │ cmpne r0, #0 │ │ │ │ beq.n 2cf436 │ │ │ │ mov r4, r0 │ │ │ │ mov.w r8, #0 │ │ │ │ add r7, sp, #8 │ │ │ │ cmp r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ it cs │ │ │ │ movcs r1, r4 │ │ │ │ add.w r0, r5, #224 @ 0xe0 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ - bl 87e0a4 │ │ │ │ + bl 87e0ac │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r0, [r5, #220] @ 0xdc │ │ │ │ - bl 7f0058 │ │ │ │ + bl 7f0060 │ │ │ │ ldr.w r0, [r5, #220] @ 0xdc │ │ │ │ - bl 7f0008 │ │ │ │ + bl 7f0010 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ subs r4, r4, r3 │ │ │ │ ite ne │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -97199,74 +97197,74 @@ │ │ │ │ str r3, [r1, #0] │ │ │ │ movs r0, #64 @ 0x40 │ │ │ │ blx 28b624 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [r6, #4] │ │ │ │ - bl 7f0988 │ │ │ │ + bl 7f0990 │ │ │ │ ldr r1, [pc, #124] @ (2cf518 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 8810dc │ │ │ │ + bl 8810e4 │ │ │ │ cbz r0, 2cf4b2 │ │ │ │ movs r2, #1 │ │ │ │ asrs r3, r0, #31 │ │ │ │ strb r2, [r4, #6] │ │ │ │ strd r0, r3, [r4, #8] │ │ │ │ ldr r1, [pc, #104] @ (2cf51c ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 8810dc │ │ │ │ + bl 8810e4 │ │ │ │ cbz r0, 2cf4cc │ │ │ │ movs r2, #1 │ │ │ │ asrs r3, r0, #31 │ │ │ │ strb r2, [r4, #16] │ │ │ │ strd r0, r3, [r4, #24] │ │ │ │ ldr r1, [pc, #80] @ (2cf520 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 8810dc │ │ │ │ + bl 8810e4 │ │ │ │ cbz r0, 2cf4e8 │ │ │ │ movs r2, #1 │ │ │ │ asrs r3, r0, #31 │ │ │ │ strb.w r2, [r4, #32] │ │ │ │ strd r0, r3, [r4, #40] @ 0x28 │ │ │ │ ldr r1, [pc, #56] @ (2cf524 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 8810dc │ │ │ │ + bl 8810e4 │ │ │ │ cbz r0, 2cf504 │ │ │ │ movs r2, #1 │ │ │ │ asrs r3, r0, #31 │ │ │ │ strb.w r2, [r4, #48] @ 0x30 │ │ │ │ strd r0, r3, [r4, #56] @ 0x38 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldr r6, [pc, #872] @ (2cf884 ) │ │ │ │ + ldr r6, [pc, #968] @ (2cf8e4 ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ - sub sp, #312 @ 0x138 │ │ │ │ + sub sp, #408 @ 0x198 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r3, pc, #336 @ (adr r3, 2cf674 ) │ │ │ │ + add r3, pc, #432 @ (adr r3, 2cf6d4 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - adds r4, #52 @ 0x34 │ │ │ │ + adds r4, #76 @ 0x4c │ │ │ │ lsls r4, r5, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 2cf588 │ │ │ │ sub sp, #12 │ │ │ │ @@ -97274,15 +97272,15 @@ │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ ldr r1, [pc, #76] @ (2cf590 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #144 @ 0x90 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr.w ip, [pc, #60] @ 2cf594 │ │ │ │ ldr r3, [pc, #60] @ (2cf598 ) │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #60] @ (2cf59c ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #60] @ (2cf5a0 ) │ │ │ │ strd ip, r3, [r0, #52] @ 0x34 │ │ │ │ @@ -97296,19 +97294,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldrsh r6, [r0, r7] │ │ │ │ + ldrsh r6, [r3, r7] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - bls.n 2cf610 │ │ │ │ + bls.n 2cf640 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r7, [sp, #40] @ 0x28 │ │ │ │ + ldr r7, [sp, #136] @ 0x88 │ │ │ │ lsls r0, r5, #1 │ │ │ │ vmaxnm.f16 , , │ │ │ │ lsls r3, r4, #22 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r3, #27 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r1, #4 │ │ │ │ @@ -97339,15 +97337,15 @@ │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 88e758 │ │ │ │ + bl 88e760 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str.w r0, [r4, #1024] @ 0x400 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -97373,31 +97371,31 @@ │ │ │ │ ldr r1, [pc, #56] @ (2cf674 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #184 @ 0xb8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movw r3, #981 @ 0x3d5 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [r0, #84] @ 0x54 │ │ │ │ str.w r4, [r3, #200] @ 0xc8 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrsh r6, [r1, r3] │ │ │ │ + ldrsh r6, [r4, r3] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - bhi.n 2cf6d4 │ │ │ │ + bhi.n 2cf704 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bhi.n 2cf73c │ │ │ │ + bhi.n 2cf76c │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2cf6b0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -97405,24 +97403,24 @@ │ │ │ │ movw r3, #981 @ 0x3d5 │ │ │ │ ldr r1, [pc, #36] @ (2cf6b8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #184 @ 0xb8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 2cf3ac │ │ │ │ - ldrsh r4, [r6, r1] │ │ │ │ + ldrsh r4, [r1, r2] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - bvc.n 2cf664 │ │ │ │ + bvc.n 2cf694 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bhi.n 2cf6cc │ │ │ │ + bhi.n 2cf6fc │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #80] @ (2cf71c ) │ │ │ │ add r4, pc │ │ │ │ @@ -97436,24 +97434,24 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r0, #0 │ │ │ │ ldr.w r4, [r4, #1024] @ 0x400 │ │ │ │ - bl 88eba8 │ │ │ │ + bl 88ebb0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 8a82f8 │ │ │ │ + bl 8a8300 │ │ │ │ adds.w r2, r0, #250 @ 0xfa │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 88ead4 │ │ │ │ + b.w 88eadc │ │ │ │ ldmia r3!, {r5, r6} │ │ │ │ lsls r6, r7, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #108] @ (2cf79c ) │ │ │ │ @@ -97463,56 +97461,56 @@ │ │ │ │ ldr r1, [pc, #108] @ (2cf7a4 ) │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ add.w r2, r4, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movs r1, #16 │ │ │ │ mov r6, r0 │ │ │ │ adds r0, #224 @ 0xe0 │ │ │ │ - bl 87de4c │ │ │ │ + bl 87de54 │ │ │ │ ldr r1, [pc, #80] @ (2cf7a8 ) │ │ │ │ adds r4, #216 @ 0xd8 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #512 @ 0x200 │ │ │ │ mov r0, r6 │ │ │ │ str.w r3, [r6, #152] @ 0x98 │ │ │ │ movs r3, #13 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [pc, #56] @ (2cf7ac ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ movs r3, #13 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ str r6, [r0, #124] @ 0x7c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - add r4, pc, #240 @ (adr r4, 2cf890 ) │ │ │ │ + add r4, pc, #336 @ (adr r4, 2cf8f0 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r6, [r1, r7] │ │ │ │ + ldrb r6, [r4, r7] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r6, pc, #672 @ (adr r6, 2cfa48 ) │ │ │ │ + add r6, pc, #768 @ (adr r6, 2cfaa8 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r4, pc, #200 @ (adr r4, 2cf874 ) │ │ │ │ + add r4, pc, #296 @ (adr r4, 2cf8d4 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmia r7!, {r1, r3, r4, r7} │ │ │ │ lsls r4, r7, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -97525,15 +97523,15 @@ │ │ │ │ ldr r2, [pc, #108] @ (2cf83c ) │ │ │ │ add.w r4, ip, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ movs r3, #13 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ bl 2c85e8 │ │ │ │ cbz r0, 2cf81e │ │ │ │ ldr.w r3, [r4, #204] @ 0xcc │ │ │ │ lsls r1, r5, #3 │ │ │ │ lsls r2, r6, #4 │ │ │ │ cmp r3, r1 │ │ │ │ ldr.w r3, [r4, #208] @ 0xd0 │ │ │ │ @@ -97557,19 +97555,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldrb r6, [r7, r4] │ │ │ │ + ldrb r6, [r2, r5] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r3, pc, #744 @ (adr r3, 2cfb24 ) │ │ │ │ + add r3, pc, #840 @ (adr r3, 2cfb84 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r3, pc, #632 @ (adr r3, 2cfab8 ) │ │ │ │ + add r3, pc, #728 @ (adr r3, 2cfb18 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r6, [pc, #348] @ (2cf9b0 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -97578,15 +97576,15 @@ │ │ │ │ ldr r1, [pc, #348] @ (2cf9b8 ) │ │ │ │ add r6, pc │ │ │ │ add.w r4, r6, #216 @ 0xd8 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #1 │ │ │ │ bne.w 2cf99c │ │ │ │ ldr r3, [r0, #28] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ blx 28bd7c │ │ │ │ @@ -97696,23 +97694,23 @@ │ │ │ │ ldr r1, [pc, #28] @ (2cf9bc ) │ │ │ │ add.w r3, r6, #232 @ 0xe8 │ │ │ │ ldr r0, [pc, #28] @ (2cf9c0 ) │ │ │ │ mov.w r2, #386 @ 0x182 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ - ldrb r6, [r5, r2] │ │ │ │ + ldrb r6, [r0, r3] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r3, pc, #80 @ (adr r3, 2cfa08 ) │ │ │ │ + add r3, pc, #176 @ (adr r3, 2cfa68 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r3, pc, #160 @ (adr r3, 2cfa5c ) │ │ │ │ + add r3, pc, #256 @ (adr r3, 2cfabc ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bmi.n 2cf950 │ │ │ │ + bmi.n 2cf980 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bpl.n 2cf9d0 │ │ │ │ + bpl.n 2cfa00 │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r1 │ │ │ │ sub sp, #16 │ │ │ │ @@ -97733,15 +97731,15 @@ │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ strd r1, r3, [r0, #188] @ 0xbc │ │ │ │ ldr.w r0, [r0, #172] @ 0xac │ │ │ │ mov r1, r7 │ │ │ │ add r0, r2 │ │ │ │ - bl 8a7d4c │ │ │ │ + bl 8a7d54 │ │ │ │ ldr.w r6, [r4, #168] @ 0xa8 │ │ │ │ ldr.w r3, [r4, #148] @ 0x94 │ │ │ │ subs.w r8, r1, r6 │ │ │ │ it mi │ │ │ │ addmi r8, r7 │ │ │ │ cmp r3, r8 │ │ │ │ ble.n 2cfa7e │ │ │ │ @@ -97762,15 +97760,15 @@ │ │ │ │ str r6, [sp, #8] │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #13 │ │ │ │ add r6, r7 │ │ │ │ str r6, [sp, #12] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r6, [sp, #8] │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ ldrb r3, [r6, r7] │ │ │ │ ldr r6, [sp, #12] │ │ │ │ adds r7, r6, #1 │ │ │ │ str r7, [sp, #0] │ │ │ │ @@ -97785,33 +97783,33 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - add r1, pc, #248 @ (adr r1, 2cfb90 ) │ │ │ │ + add r1, pc, #344 @ (adr r1, 2cfbf0 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r6, [r7, r2] │ │ │ │ + ldrh r6, [r2, r3] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r1, pc, #240 @ (adr r1, 2cfb90 ) │ │ │ │ + add r1, pc, #336 @ (adr r1, 2cfbf0 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [r0, #84] @ 0x54 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r4, r1 │ │ │ │ ldr.w r0, [r5, #172] @ 0xac │ │ │ │ ldr.w r1, [r5, #152] @ 0x98 │ │ │ │ add r0, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 8a7d4c │ │ │ │ + bl 8a7d54 │ │ │ │ ldr.w r3, [r5, #144] @ 0x90 │ │ │ │ ldr.w r0, [r5, #176] @ 0xb0 │ │ │ │ cmp r3, r4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ it le │ │ │ │ addle.w r4, r3, #4294967295 @ 0xffffffff │ │ │ │ mla r3, r1, r3, r4 │ │ │ │ @@ -97845,15 +97843,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movw r3, #981 @ 0x3d5 │ │ │ │ ldr r4, [r1, #4] │ │ │ │ ldr r1, [pc, #400] @ (2cfcc0 ) │ │ │ │ ldr r7, [pc, #404] @ (2cfcc4 ) │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldrb r3, [r4, #6] │ │ │ │ add r7, pc │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2cfc54 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ mov r9, r3 │ │ │ │ @@ -97872,37 +97870,37 @@ │ │ │ │ movne r4, #0 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2cfc70 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2cfc2a │ │ │ │ ldr r0, [pc, #348] @ (2cfccc ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c7c │ │ │ │ + bl 733c84 │ │ │ │ ldr r3, [pc, #344] @ (2cfcd0 ) │ │ │ │ ldr r2, [pc, #344] @ (2cfcd4 ) │ │ │ │ ldr r1, [pc, #348] @ (2cfcd8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #332] @ (2cfcdc ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #332] @ (2cfce0 ) │ │ │ │ ldr r1, [pc, #332] @ (2cfce4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #13 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r1, r8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 2c7334 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ movs r7, #7 │ │ │ │ @@ -97924,15 +97922,15 @@ │ │ │ │ blx 28b698 │ │ │ │ mov r4, r0 │ │ │ │ blx 28cc90 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7eff00 │ │ │ │ + bl 7eff08 │ │ │ │ mov r0, r4 │ │ │ │ blx 28b964 │ │ │ │ strh.w r7, [r5, #108] @ 0x6c │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [sl] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -97947,24 +97945,24 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2cfc96 │ │ │ │ ldr r4, [pc, #192] @ (2cfcec ) │ │ │ │ mov.w r8, #384 @ 0x180 │ │ │ │ mov.w r9, #640 @ 0x280 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 733c7c │ │ │ │ + bl 733c84 │ │ │ │ ldr r3, [pc, #176] @ (2cfcf0 ) │ │ │ │ ldr r2, [pc, #180] @ (2cfcf4 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r4, r0 │ │ │ │ b.n 2cfb8e │ │ │ │ ldrb.w r3, [r4, #32] │ │ │ │ mov r9, r3 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2cfb46 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ @@ -97984,71 +97982,71 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2cfb6a │ │ │ │ ldr r0, [pc, #116] @ (2cfd00 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2cfb6a │ │ │ │ ldr r3, [pc, #96] @ (2cfcf8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2cfc2a │ │ │ │ ldr r3, [pc, #88] @ (2cfcfc ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2cfc2a │ │ │ │ ldr r0, [pc, #88] @ (2cfd04 ) │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2cfc2a │ │ │ │ nop │ │ │ │ - ldr r4, [r5, r7] │ │ │ │ + ldrh r4, [r0, r0] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - bcc.n 2cfd58 │ │ │ │ + bcc.n 2cfd88 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bcc.n 2cfdac │ │ │ │ + bcc.n 2cfbdc │ │ │ │ lsls r5, r3, #1 │ │ │ │ str r1, [sp, #16] │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #224 @ (adr r3, 2cfdb0 ) │ │ │ │ + add r3, pc, #320 @ (adr r3, 2cfe10 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r4, [r1, r6] │ │ │ │ + ldr r4, [r4, r6] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r7, [sp, #976] @ 0x3d0 │ │ │ │ + add r0, pc, #48 @ (adr r0, 2cfd08 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r2, pc, #400 @ (adr r2, 2cfe6c ) │ │ │ │ + add r2, pc, #496 @ (adr r2, 2cfecc ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r2, [r6, r5] │ │ │ │ + ldr r2, [r1, r6] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r7, [sp, #880] @ 0x370 │ │ │ │ + ldr r7, [sp, #976] @ 0x3d0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r7, [sp, #960] @ 0x3c0 │ │ │ │ + add r0, pc, #32 @ (adr r0, 2cfd08 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bcc.n 2cfd04 │ │ │ │ + bcc.n 2cfd34 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r1, pc, #720 @ (adr r1, 2cffc0 ) │ │ │ │ + add r1, pc, #816 @ (adr r1, 2d0020 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r6, [r0, r3] │ │ │ │ + ldr r6, [r3, r3] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r7, [sp, #184] @ 0xb8 │ │ │ │ + ldr r7, [sp, #280] @ 0x118 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r8, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 2cfd90 │ │ │ │ + bcs.n 2cfdc0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bcs.n 2cfd54 │ │ │ │ + bcs.n 2cfd84 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #288] @ (2cfe38 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -98057,15 +98055,15 @@ │ │ │ │ ldr r1, [pc, #288] @ (2cfe40 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #196 @ 0xc4 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r4, r0 │ │ │ │ ldrd r2, r3, [r0, #180] @ 0xb4 │ │ │ │ cmp r2, r3 │ │ │ │ bgt.n 2cfde2 │ │ │ │ ldrd r5, r2, [r0, #188] @ 0xbc │ │ │ │ cmp r5, r2 │ │ │ │ bgt.n 2cfda2 │ │ │ │ @@ -98109,15 +98107,15 @@ │ │ │ │ ldr r1, [pc, #160] @ (2cfe4c ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r1, [r4, #180] @ 0xb4 │ │ │ │ ldr.w r2, [r4, #188] @ 0xbc │ │ │ │ ldr.w r3, [r4, #184] @ 0xb8 │ │ │ │ subs r5, r5, r2 │ │ │ │ str r5, [sp, #0] │ │ │ │ subs r3, r3, r1 │ │ │ │ bl 2c7e20 │ │ │ │ @@ -98142,45 +98140,45 @@ │ │ │ │ ldr r1, [pc, #84] @ (2cfe58 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldrd r1, r2, [r4, #160] @ 0xa0 │ │ │ │ bl 2c7dd0 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #196] @ 0xc4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - ldrsb r0, [r5, r7] │ │ │ │ + ldr r0, [r0, r0] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r6, [sp, #328] @ 0x148 │ │ │ │ + ldr r6, [sp, #424] @ 0x1a8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r0, pc, #760 @ (adr r0, 2d013c ) │ │ │ │ + add r0, pc, #856 @ (adr r0, 2d019c ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrsb r6, [r3, r5] │ │ │ │ + ldrsb r6, [r6, r5] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r5, [sp, #800] @ 0x320 │ │ │ │ + ldr r5, [sp, #896] @ 0x380 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r5, [sp, #880] @ 0x370 │ │ │ │ + ldr r5, [sp, #976] @ 0x3d0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrsb r4, [r0, r4] │ │ │ │ + ldrsb r4, [r3, r4] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r5, [sp, #440] @ 0x1b8 │ │ │ │ + ldr r5, [sp, #536] @ 0x218 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r5, [sp, #520] @ 0x208 │ │ │ │ + ldr r5, [sp, #616] @ 0x268 │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #292] @ (2cff94 ) │ │ │ │ @@ -98201,15 +98199,15 @@ │ │ │ │ str.w r3, [r4, #196] @ 0xc4 │ │ │ │ it le │ │ │ │ addle.w r7, r6, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r3, [r4, #152] @ 0x98 │ │ │ │ add r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ - bl 8a7d4c │ │ │ │ + bl 8a7d54 │ │ │ │ ldr.w r5, [r4, #168] @ 0xa8 │ │ │ │ subs r5, r1, r5 │ │ │ │ itt mi │ │ │ │ ldrmi r3, [sp, #12] │ │ │ │ addmi r5, r5, r3 │ │ │ │ ldr.w r3, [r4, #148] @ 0x94 │ │ │ │ cmp r3, r5 │ │ │ │ @@ -98232,15 +98230,15 @@ │ │ │ │ ldr r1, [pc, #184] @ (2cffa8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #13 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r2, sl, #1 │ │ │ │ ldrb.w r3, [r9, r6] │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ bl 2cf270 │ │ │ │ ldr r2, [pc, #152] @ (2cffac ) │ │ │ │ @@ -98283,15 +98281,15 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #13 │ │ │ │ strh.w ip, [sp, #16] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add r2, sp, #16 │ │ │ │ ldrb.w r3, [r9, r6] │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ bl 2cf270 │ │ │ │ b.n 2cff10 │ │ │ │ @@ -98299,29 +98297,29 @@ │ │ │ │ nop │ │ │ │ ldrh r0, [r1, #46] @ 0x2e │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ stmia r3!, {r4, r6} │ │ │ │ lsls r6, r7, #3 │ │ │ │ - ldrsb r2, [r3, r0] │ │ │ │ + ldrsb r2, [r6, r0] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r4, [sp, #520] @ 0x208 │ │ │ │ + ldr r4, [sp, #616] @ 0x268 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r4, [sp, #608] @ 0x260 │ │ │ │ + ldr r4, [sp, #704] @ 0x2c0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrh r0, [r5, #40] @ 0x28 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldrh r6, [r0, #40] @ 0x28 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - strb r0, [r4, r6] │ │ │ │ + strb r0, [r7, r6] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r4, [sp, #32] │ │ │ │ + ldr r4, [sp, #128] @ 0x80 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r4, [sp, #112] @ 0x70 │ │ │ │ + ldr r4, [sp, #208] @ 0xd0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #448] @ (2d0194 ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -98339,15 +98337,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r9, r4, #216 @ 0xd8 │ │ │ │ movs r3, #13 │ │ │ │ mov r1, r7 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ bl 2c8dd8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2d0182 │ │ │ │ str.w r9, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ @@ -98360,15 +98358,15 @@ │ │ │ │ ldr.w r3, [r6, #148] @ 0x94 │ │ │ │ str.w r7, [r6, #180] @ 0xb4 │ │ │ │ subs r3, #1 │ │ │ │ str.w r7, [r6, #188] @ 0xbc │ │ │ │ str.w r3, [r6, #192] @ 0xc0 │ │ │ │ movs r3, #13 │ │ │ │ str.w r8, [r6, #196] @ 0xc4 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 28bd7c │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 28e0c0 │ │ │ │ add r2, sp, #20 │ │ │ │ @@ -98414,15 +98412,15 @@ │ │ │ │ add r4, r3 │ │ │ │ adds r4, #1 │ │ │ │ movs r3, #13 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldrb.w r3, [r4, #-1] │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r2, fp │ │ │ │ adds r7, #1 │ │ │ │ bl 2cf270 │ │ │ │ ldr.w r3, [r6, #144] @ 0x90 │ │ │ │ @@ -98448,15 +98446,15 @@ │ │ │ │ ldr r1, [pc, #152] @ (2d01bc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #216 @ 0xd8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 28bd7c │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 28e0c0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -98491,37 +98489,37 @@ │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ ldrh r4, [r4, #34] @ 0x22 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #584] @ 0x248 │ │ │ │ + ldr r3, [sp, #680] @ 0x2a8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r3, [sp, #664] @ 0x298 │ │ │ │ + ldr r3, [sp, #760] @ 0x2f8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r0, [r4, r4] │ │ │ │ + strb r0, [r7, r4] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - strb r2, [r5, r1] │ │ │ │ + strb r2, [r0, r2] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r2, [sp, #816] @ 0x330 │ │ │ │ + ldr r2, [sp, #912] @ 0x390 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r2, [sp, #792] @ 0x318 │ │ │ │ + ldr r2, [sp, #888] @ 0x378 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r6, [r4, r7] │ │ │ │ + strh r6, [r7, r7] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r2, [sp, #320] @ 0x140 │ │ │ │ + ldr r2, [sp, #416] @ 0x1a0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r2, [sp, #400] @ 0x190 │ │ │ │ + ldr r2, [sp, #496] @ 0x1f0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrh r0, [r5, #22] │ │ │ │ lsls r7, r5, #3 │ │ │ │ - ldmia r4!, {r2, r5, r6, r7} │ │ │ │ + ldmia r4, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r4, {r1, r4, r5, r6, r7} │ │ │ │ + ldmia r5!, {r1, r3} │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #76] @ (2d0228 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -98531,42 +98529,42 @@ │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ adds r4, #196 @ 0xc4 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [pc, #60] @ (2d0234 ) │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cbz r0, 2d020e │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 2cffc0 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ bl 2cf840 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 2cffc0 │ │ │ │ - ldr r4, [sp, #16] │ │ │ │ + ldr r4, [sp, #112] @ 0x70 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r2, [r4, r4] │ │ │ │ + strh r2, [r7, r4] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r1, [sp, #552] @ 0x228 │ │ │ │ + ldr r1, [sp, #648] @ 0x288 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r4, [sp, #696] @ 0x2b8 │ │ │ │ + ldr r4, [sp, #792] @ 0x318 │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #476] @ (2d0428 ) │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -98601,15 +98599,15 @@ │ │ │ │ it lt │ │ │ │ addlt r2, #1 │ │ │ │ str.w r3, [r4, #172] @ 0xac │ │ │ │ it lt │ │ │ │ strlt.w r2, [r4, #156] @ 0x9c │ │ │ │ cmp r5, #0 │ │ │ │ ble.n 2d02e8 │ │ │ │ - bl 8a7d4c │ │ │ │ + bl 8a7d54 │ │ │ │ mul.w r1, r5, r1 │ │ │ │ ldr.w r3, [r4, #176] @ 0xb0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w lr, #32 │ │ │ │ mov ip, r2 │ │ │ │ add.w r1, r1, r1, lsl #1 │ │ │ │ movs r0, #7 │ │ │ │ @@ -98668,15 +98666,15 @@ │ │ │ │ add r1, pc │ │ │ │ str.w r5, [r4, #184] @ 0xb8 │ │ │ │ mov r9, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r3, [r4, #148] @ 0x94 │ │ │ │ subs r3, #1 │ │ │ │ lsls r5, r3, #4 │ │ │ │ ldr.w r3, [r4, #144] @ 0x90 │ │ │ │ lsls r2, r3, #3 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ bl 2c8dd8 │ │ │ │ @@ -98698,15 +98696,15 @@ │ │ │ │ str r2, [sp, #0] │ │ │ │ blx 28c5bc │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ movs r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r2, [r4, #148] @ 0x94 │ │ │ │ adds r3, r6, r5 │ │ │ │ ldr.w r1, [r4, #144] @ 0x90 │ │ │ │ subs r2, #1 │ │ │ │ mov ip, r0 │ │ │ │ lsls r6, r2, #4 │ │ │ │ add r2, sp, #44 @ 0x2c │ │ │ │ @@ -98748,23 +98746,23 @@ │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ ldrh r4, [r5, #14] │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r1, #10] │ │ │ │ lsls r7, r5, #3 │ │ │ │ - str r6, [r0, r7] │ │ │ │ + str r6, [r3, r7] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r0, [sp, #168] @ 0xa8 │ │ │ │ + ldr r0, [sp, #264] @ 0x108 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r0, [sp, #256] @ 0x100 │ │ │ │ + ldr r0, [sp, #352] @ 0x160 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r2!, {r4, r6} │ │ │ │ + ldmia r2!, {r3, r5, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r2, {r1, r2, r3, r4, r6} │ │ │ │ + ldmia r2, {r1, r2, r4, r5, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w r3, [pc, #2592] @ 2d0e7c │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -98778,15 +98776,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [pc, #2580] @ 2d0e88 │ │ │ │ add r2, pc │ │ │ │ mov.w r8, #0 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ movw r3, #981 @ 0x3d5 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r6, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r6, #144] @ 0x90 │ │ │ │ strd r8, r8, [r6, #212] @ 0xd4 │ │ │ │ lsls r3, r3, #3 │ │ │ │ @@ -99003,15 +99001,15 @@ │ │ │ │ cmp r3, r2 │ │ │ │ bge.w 2d07d6 │ │ │ │ ldr.w r1, [r7, #164] @ 0xa4 │ │ │ │ ldr.w r0, [r7, #172] @ 0xac │ │ │ │ strd r3, r2, [sp, #12] │ │ │ │ add r0, r1 │ │ │ │ ldr.w r1, [r7, #152] @ 0x98 │ │ │ │ - bl 8a7d4c │ │ │ │ + bl 8a7d54 │ │ │ │ ldrd r3, r2, [sp, #12] │ │ │ │ mla r3, r2, r1, r3 │ │ │ │ ldr.w r2, [r7, #176] @ 0xb0 │ │ │ │ add.w r3, r3, r3, lsl #1 │ │ │ │ strb r6, [r2, r3] │ │ │ │ add r2, r3 │ │ │ │ ldrh.w r3, [r4, #108] @ 0x6c │ │ │ │ @@ -99095,15 +99093,15 @@ │ │ │ │ ldr.w r1, [pc, #1788] @ 2d0e98 │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldrd r1, r2, [r6, #204] @ 0xcc │ │ │ │ ldrd r3, r4, [r6, #212] @ 0xd4 │ │ │ │ subs r4, r4, r2 │ │ │ │ subs r3, r3, r1 │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 2c8940 │ │ │ │ mov r0, r9 │ │ │ │ @@ -99135,15 +99133,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2d04d6 │ │ │ │ ldr.w r0, [pc, #1676] @ 2d0ea4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2d04d6 │ │ │ │ ldr r1, [r4, #84] @ 0x54 │ │ │ │ ldr r3, [r4, #92] @ 0x5c │ │ │ │ ldr r2, [r4, #96] @ 0x60 │ │ │ │ subs r3, #1 │ │ │ │ ldr.w r0, [r1, #148] @ 0x94 │ │ │ │ subs r2, #1 │ │ │ │ @@ -99277,15 +99275,15 @@ │ │ │ │ blx 28b698 │ │ │ │ mov r6, r0 │ │ │ │ blx 28cc90 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr.w r0, [r3, #220] @ 0xdc │ │ │ │ - bl 7f0058 │ │ │ │ + bl 7f0060 │ │ │ │ b.n 2d04d8 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ ldrh.w r2, [r4, #108] @ 0x6c │ │ │ │ ldr.w r1, [r3, #160] @ 0xa0 │ │ │ │ str r1, [r4, #112] @ 0x70 │ │ │ │ ldr.w r3, [r3, #164] @ 0xa4 │ │ │ │ str r3, [r4, #116] @ 0x74 │ │ │ │ @@ -99548,22 +99546,22 @@ │ │ │ │ bpl.w 2d060c │ │ │ │ ldr r0, [pc, #536] @ (2d0eb0 ) │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ ldrd r1, r2, [r4, #92] @ 0x5c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2d060c │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ movs r2, #4 │ │ │ │ ldr r1, [pc, #516] @ (2d0eb4 ) │ │ │ │ ldr.w r0, [r3, #220] @ 0xdc │ │ │ │ add r1, pc │ │ │ │ - bl 7f0058 │ │ │ │ + bl 7f0060 │ │ │ │ b.n 2d04d6 │ │ │ │ ldr.w r3, [r7, #164] @ 0xa4 │ │ │ │ cmp r3, #0 │ │ │ │ blt.w 2d04d6 │ │ │ │ ldr.w r0, [r7, #144] @ 0x90 │ │ │ │ str r5, [sp, #16] │ │ │ │ mov r5, r4 │ │ │ │ @@ -99619,15 +99617,15 @@ │ │ │ │ ldr.w r1, [r7, #164] @ 0xa4 │ │ │ │ ldr.w r0, [r7, #172] @ 0xac │ │ │ │ strd r3, r2, [sp, #24] │ │ │ │ add r0, r1 │ │ │ │ ldr.w r3, [r7, #176] @ 0xb0 │ │ │ │ ldr.w r1, [r7, #152] @ 0x98 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 8a7d4c │ │ │ │ + bl 8a7d54 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mla r6, r0, r1, r6 │ │ │ │ mla r0, r0, r1, r3 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w r2, r2, r2, lsl #1 │ │ │ │ @@ -99660,15 +99658,15 @@ │ │ │ │ ldr.w r1, [r7, #164] @ 0xa4 │ │ │ │ ldr.w r0, [r7, #172] @ 0xac │ │ │ │ strd r2, r3, [sp, #20] │ │ │ │ add r0, r1 │ │ │ │ ldr.w r3, [r7, #176] @ 0xb0 │ │ │ │ ldr.w r1, [r7, #152] @ 0x98 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 8a7d4c │ │ │ │ + bl 8a7d54 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mul.w r0, r2, r1 │ │ │ │ adds r1, r3, r0 │ │ │ │ add r0, r6 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add.w r1, r1, r1, lsl #1 │ │ │ │ @@ -99726,43 +99724,43 @@ │ │ │ │ bgt.w 2d04d6 │ │ │ │ ldr.w r3, [r7, #144] @ 0x90 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ cmp r3, r6 │ │ │ │ bgt.n 2d0e58 │ │ │ │ b.w 2d04d6 │ │ │ │ - str r6, [r4, r2] │ │ │ │ + str r6, [r7, r2] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldmia r2, {r2, r4, r5} │ │ │ │ + ldmia r2, {r2, r3, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r1, {r1, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r2!, {r1, r4} │ │ │ │ lsls r5, r3, #1 │ │ │ │ strh r0, [r0, #62] @ 0x3e │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #424] @ (2d103c ) │ │ │ │ + ldr r5, [pc, #520] @ (2d109c ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - str r3, [sp, #848] @ 0x350 │ │ │ │ + str r3, [sp, #944] @ 0x3b0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r3, [sp, #928] @ 0x3a0 │ │ │ │ + str r4, [sp, #0] │ │ │ │ lsls r5, r3, #1 │ │ │ │ movs r0, #12 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r2, r4, r5} │ │ │ │ + stmia r7!, {r1, r2, r3, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r5!, {r3, r6, r7} │ │ │ │ + stmia r5!, {r5, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ adds r4, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r5, r6} │ │ │ │ + stmia r2!, {r3, r4, r5, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r2!, {r1, r3, r7} │ │ │ │ + stmia r2!, {r1, r5, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002d0eb8 : │ │ │ │ ldr.w r0, [r0, #220] @ 0xdc │ │ │ │ cbz r0, 2d0ec0 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ bx lr │ │ │ │ @@ -99808,22 +99806,22 @@ │ │ │ │ strb.w r1, [sp, #14] │ │ │ │ strh.w r3, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2d1094 │ │ │ │ add.w r3, r4, #224 @ 0xe0 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 87e1f4 │ │ │ │ + bl 87e1fc │ │ │ │ cmp r6, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ it cs │ │ │ │ movcs r2, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 87deec │ │ │ │ + bl 87def4 │ │ │ │ mov r0, r4 │ │ │ │ bl 2cf3ac │ │ │ │ b.n 2d0f7a │ │ │ │ ldrd r3, r0, [r4, #168] @ 0xa8 │ │ │ │ movs r2, #10 │ │ │ │ cmp r3, r0 │ │ │ │ beq.n 2d0f74 │ │ │ │ @@ -99942,40 +99940,40 @@ │ │ │ │ beq.n 2d10aa │ │ │ │ movs r2, #1 │ │ │ │ strb.w r1, [sp, #12] │ │ │ │ mov r6, r2 │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7eff00 │ │ │ │ + bl 7eff08 │ │ │ │ b.n 2d0f32 │ │ │ │ movs r6, #1 │ │ │ │ strb.w r1, [sp, #12] │ │ │ │ b.n 2d0f32 │ │ │ │ ldr r1, [pc, #48] @ (2d10dc ) │ │ │ │ movs r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ add r1, pc │ │ │ │ - bl 7eff00 │ │ │ │ + bl 7eff08 │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #10 │ │ │ │ ldr.w r0, [r4, #200] @ 0xc8 │ │ │ │ mov r6, r2 │ │ │ │ strb.w r3, [sp, #12] │ │ │ │ b.n 2d0f2c │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r2, [r3, #21] │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r7, #18] │ │ │ │ lsls r7, r5, #3 │ │ │ │ - lsls r0, r6, #24 │ │ │ │ + lsls r0, r1, #25 │ │ │ │ lsls r3, r5, #1 │ │ │ │ │ │ │ │ 002d10e0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -99991,24 +99989,24 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r0, #0 │ │ │ │ ldr.w r4, [r4, #1024] @ 0x400 │ │ │ │ - bl 88eba8 │ │ │ │ + bl 88ebb0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 8a82f8 │ │ │ │ + bl 8a8300 │ │ │ │ adds.w r2, r0, #250 @ 0xfa │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 88ead4 │ │ │ │ + b.w 88eadc │ │ │ │ cbz r4, 2d1152 │ │ │ │ lsls r6, r7, #3 │ │ │ │ │ │ │ │ 002d1144 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -100020,47 +100018,47 @@ │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #40] @ (2d1188 ) │ │ │ │ add.w r4, ip, #216 @ 0xd8 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldrd r1, r2, [r4, #144] @ 0x90 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2c7e84 │ │ │ │ nop │ │ │ │ - bics r4, r5 │ │ │ │ + mvns r4, r0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrh r4, [r1, #16] │ │ │ │ + ldrh r4, [r4, #16] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r2, [r4, #16] │ │ │ │ + ldrh r2, [r7, #16] │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002d118c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #36] @ (2d11c0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733130 │ │ │ │ + bl 733138 │ │ │ │ cbz r0, 2d11b2 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #16] @ (2d11c4 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ adds r0, #132 @ 0x84 │ │ │ │ - b.w 732a74 │ │ │ │ - pop {r3, pc} │ │ │ │ + b.w 732a7c │ │ │ │ + pop {r5, pc} │ │ │ │ lsls r5, r3, #1 │ │ │ │ add r5, sp, #352 @ 0x160 │ │ │ │ lsls r4, r7, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -100070,29 +100068,29 @@ │ │ │ │ movs r2, #29 │ │ │ │ ldr r3, [pc, #40] @ (2d120c ) │ │ │ │ ldr r1, [pc, #44] @ (2d1210 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - pop {r2, r3, r4, r5, r7, pc} │ │ │ │ + pop {r2, r4, r6, r7, pc} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r2, [r1, r1] │ │ │ │ + strb r2, [r4, r1] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - pop {r5, r7, pc} │ │ │ │ + pop {r3, r4, r5, r7, pc} │ │ │ │ lsls r5, r3, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ @@ -100106,18 +100104,18 @@ │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #12] @ (2d1254 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f05c │ │ │ │ + bl 87f064 │ │ │ │ blx 28d8b8 │ │ │ │ nop │ │ │ │ - pop {r2, r4, r5, r6, pc} │ │ │ │ + pop {r2, r3, r7, pc} │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002d1258 : │ │ │ │ ldr r3, [pc, #48] @ (2d128c ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #28] │ │ │ │ cbz r3, 2d1262 │ │ │ │ @@ -100136,15 +100134,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ vhadd.s q0, q15, │ │ │ │ ldr r0, [pc, #4] @ (2d1298 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ add r5, sp, #216 @ 0xd8 │ │ │ │ lsls r4, r7, #1 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2d1308 │ │ │ │ cmp r3, #3 │ │ │ │ bne.n 2d12fa │ │ │ │ @@ -100232,15 +100230,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r2 │ │ │ │ movw r2, #32767 @ 0x7fff │ │ │ │ bl 2cc288 │ │ │ │ str r0, [r5, #100] @ 0x64 │ │ │ │ b.n 2d12de │ │ │ │ - strh r6, [r7, r4] │ │ │ │ + strh r6, [r2, r5] │ │ │ │ lsls r2, r6, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r1 │ │ │ │ movs r3, #17 │ │ │ │ @@ -100249,57 +100247,57 @@ │ │ │ │ movs r0, #12 │ │ │ │ blx 28b624 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ str r4, [r5, #4] │ │ │ │ mov r0, r6 │ │ │ │ movs r5, #1 │ │ │ │ - bl 7f0988 │ │ │ │ + bl 7f0990 │ │ │ │ ldr r1, [pc, #52] @ (2d13e8 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ strb r5, [r4, #6] │ │ │ │ - bl 8810cc │ │ │ │ + bl 8810d4 │ │ │ │ ldr r1, [pc, #40] @ (2d13ec ) │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ strb r3, [r4, #7] │ │ │ │ strb r5, [r4, #8] │ │ │ │ - bl 8810cc │ │ │ │ + bl 8810d4 │ │ │ │ strb r0, [r4, #9] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - bkpt 0x00f0 │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - itee le │ │ │ │ - lslle r5, r3, #1 │ │ │ │ - pushgt {lr} │ │ │ │ - movgt.w ip, #4096 @ 0x1000 │ │ │ │ + it eq │ │ │ │ + lsleq r5, r3, #1 │ │ │ │ + itet al │ │ │ │ + lslal r5, r3, #1 │ │ │ │ + push {lr} │ │ │ │ + moval.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 2d1450 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #76] @ (2d1454 ) │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ ldr r1, [pc, #76] @ (2d1458 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr.w ip, [pc, #60] @ 2d145c │ │ │ │ ldr r3, [pc, #60] @ (2d1460 ) │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #60] @ (2d1464 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #60] @ (2d1468 ) │ │ │ │ strd ip, r3, [r0, #52] @ 0x34 │ │ │ │ @@ -100314,19 +100312,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - strh r6, [r0, r1] │ │ │ │ + strh r6, [r3, r1] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - rev16 r0, r7 │ │ │ │ + hlt 0x0010 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r2, [r0, #2] │ │ │ │ + strh r2, [r3, #2] │ │ │ │ lsls r0, r5, #1 │ │ │ │ vminnm.f32 , , │ │ │ │ lsrs r7, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r4, #12 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r4, #30 │ │ │ │ @@ -100384,26 +100382,26 @@ │ │ │ │ ldr r3, [pc, #32] @ (2d1518 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2d148c │ │ │ │ ldr r0, [pc, #24] @ (2d151c ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2d148c │ │ │ │ nop │ │ │ │ strb r0, [r7, #30] │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - revsh r6, r2 │ │ │ │ + revsh r6, r5 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r3, [r0, #124] @ 0x7c │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d15b0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -100421,33 +100419,33 @@ │ │ │ │ b.n 2d1578 │ │ │ │ ldr r5, [r4, #124] @ 0x7c │ │ │ │ ldr r5, [r5, #4] │ │ │ │ str r6, [sp, #0] │ │ │ │ cmp r5, ip │ │ │ │ it cs │ │ │ │ movcs r5, ip │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ - bl 7f0058 │ │ │ │ + bl 7f0060 │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ blx 28cae4 │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cbz r3, 2d159a │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ - bl 7f0008 │ │ │ │ + bl 732ebc │ │ │ │ + bl 7f0010 │ │ │ │ mov ip, r0 │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 2d154e │ │ │ │ @@ -100462,19 +100460,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - str r4, [r1, r4] │ │ │ │ + str r4, [r4, r4] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - cbnz r2, 2d15d8 │ │ │ │ + cbnz r2, 2d15de │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r6, [r1, #28] │ │ │ │ + ldrb r6, [r4, #28] │ │ │ │ lsls r0, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ movs r2, #0 │ │ │ │ @@ -100570,19 +100568,19 @@ │ │ │ │ ldr r2, [pc, #68] @ (2d16fc ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2d1620 │ │ │ │ ldr r0, [pc, #64] @ (2d1700 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2d1620 │ │ │ │ ldr r0, [pc, #56] @ (2d1704 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f05c │ │ │ │ + bl 87f064 │ │ │ │ b.n 2d1672 │ │ │ │ ldr r1, [pc, #52] @ (2d1708 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2d1616 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ strb r0, [r2, #25] │ │ │ │ lsls r7, r5, #3 │ │ │ │ @@ -100592,25 +100590,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r1, sp, #760 @ 0x2f8 │ │ │ │ lsls r4, r7, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r0, #23] │ │ │ │ lsls r7, r5, #3 │ │ │ │ - cbnz r0, 2d170c │ │ │ │ + cbnz r0, 2d1712 │ │ │ │ lsls r5, r3, #1 │ │ │ │ str r0, [r7, #112] @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 2d1710 │ │ │ │ + cbnz r4, 2d1716 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cbnz r2, 2d1718 │ │ │ │ + cbnz r2, 2d171e │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cbnz r4, 2d1712 │ │ │ │ + cbnz r4, 2d1718 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -100938,15 +100936,15 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2d19c4 │ │ │ │ ldr r0, [pc, #804] @ (2d1d84 ) │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r0, [r7, #24] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2d19c4 │ │ │ │ ldr r3, [pc, #792] @ (2d1d88 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -100955,15 +100953,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2d192e │ │ │ │ ldr r0, [pc, #772] @ (2d1d8c ) │ │ │ │ ldr r2, [r7, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ b.n 2d192e │ │ │ │ subs r2, #4 │ │ │ │ adds r7, #20 │ │ │ │ cmp r2, #5 │ │ │ │ bhi.w 2d1bfe │ │ │ │ tbb [pc, r2] │ │ │ │ @@ -101142,15 +101140,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 2d1b94 │ │ │ │ ldr r1, [pc, #316] @ (2d1db4 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [pc, #316] @ (2d1db8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ b.n 2d1bb4 │ │ │ │ ldr r2, [pc, #296] @ (2d1db0 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2d1bb4 │ │ │ │ @@ -101168,15 +101166,15 @@ │ │ │ │ ldr r3, [pc, #212] @ (2d1d80 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2d1b2e │ │ │ │ ldr r0, [pc, #264] @ (2d1dc0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2d1b2e │ │ │ │ add.w r2, r6, #244 @ 0xf4 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r2 │ │ │ │ bl 2c661c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r7, r0 │ │ │ │ @@ -101203,15 +101201,15 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 2d1c4c │ │ │ │ ldr r0, [pc, #192] @ (2d1dc8 ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2d1c4c │ │ │ │ bl 2c63ec │ │ │ │ b.n 2d1c4c │ │ │ │ ldr.w sl, [pc, #180] @ 2d1dcc │ │ │ │ add sl, pc │ │ │ │ b.n 2d1cea │ │ │ │ add.w r8, r6, r8, lsl #2 │ │ │ │ @@ -101229,79 +101227,79 @@ │ │ │ │ ldr r3, [pc, #60] @ (2d1d80 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2d1cd2 │ │ │ │ ldr r0, [pc, #132] @ (2d1dd4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2d1cd2 │ │ │ │ nop │ │ │ │ strb r6, [r2, #13] │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ add r6, pc, #728 @ (adr r6, 2d203c ) │ │ │ │ lsls r4, r7, #1 │ │ │ │ add r6, pc, #152 @ (adr r6, 2d1e00 ) │ │ │ │ lsls r4, r7, #1 │ │ │ │ - @ instruction: 0xb646 │ │ │ │ + @ instruction: 0xb65e │ │ │ │ lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xb64c │ │ │ │ + cpsie a │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsls r3, r6, #14 │ │ │ │ movs r0, r0 │ │ │ │ stc2l 15, cr15, [r9, #-1020] @ 0xfffffc04 │ │ │ │ - push {r1, r2, r4, r5, r7, lr} │ │ │ │ + push {r1, r2, r3, r6, r7, lr} │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrsh r0, [r4, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ + @ instruction: 0xb608 │ │ │ │ lsls r5, r3, #1 │ │ │ │ str r4, [r0, #72] @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r5, r7, lr} │ │ │ │ + push {r2, r3, r4, r5, r7, lr} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - push {r4, r5, lr} │ │ │ │ + push {r3, r6, lr} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xb876 │ │ │ │ + @ instruction: 0xb88e │ │ │ │ lsls r5, r3, #1 │ │ │ │ add r4, pc, #264 @ (adr r4, 2d1ea4 ) │ │ │ │ lsls r4, r7, #1 │ │ │ │ - push {r1, r2, r5, r6} │ │ │ │ + push {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r2, [pc, #288] @ (2d1ec4 ) │ │ │ │ + ldr r2, [pc, #384] @ (2d1f24 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - push {r3, lr} │ │ │ │ + push {r5, lr} │ │ │ │ lsls r5, r3, #1 │ │ │ │ add r3, pc, #704 @ (adr r3, 2d206c ) │ │ │ │ lsls r4, r7, #1 │ │ │ │ - cbz r2, 2d1e20 │ │ │ │ + cbz r2, 2d1e26 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r1, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 2d1e16 │ │ │ │ + cbz r0, 2d1e1c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - push {r3, r4, r6} │ │ │ │ + push {r4, r5, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ subs r4, r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r6, 2d1e32 │ │ │ │ + cbz r6, 2d1e38 │ │ │ │ lsls r5, r3, #1 │ │ │ │ str r4, [r0, #12] │ │ │ │ movs r0, r0 │ │ │ │ - cbz r4, 2d1e30 │ │ │ │ + cbz r4, 2d1e36 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - uxtb r6, r2 │ │ │ │ + uxtb r6, r5 │ │ │ │ lsls r5, r3, #1 │ │ │ │ strb r0, [r1, #6] │ │ │ │ movs r0, r0 │ │ │ │ - cbz r6, 2d1e40 │ │ │ │ + cbz r6, 2d1e46 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ sub sp, #28 │ │ │ │ @@ -101323,22 +101321,22 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #320] @ (2d1f54 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r3, [r4, #-160] │ │ │ │ lsls r1, r3, #14 │ │ │ │ bpl.n 2d1df6 │ │ │ │ movs r1, #4 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 7efea4 │ │ │ │ + b.w 7efeac │ │ │ │ ldr r1, [r1, #4] │ │ │ │ subs r7, r0, #4 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldrd r6, r2, [r1, #4] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, r2 │ │ │ │ @@ -101446,19 +101444,19 @@ │ │ │ │ str.w lr, [r4, #16] │ │ │ │ strb.w ip, [r1, #12] │ │ │ │ str r3, [r1, #16] │ │ │ │ b.n 2d1e92 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2d1f16 │ │ │ │ b.n 2d1ec2 │ │ │ │ - ldr r0, [pc, #248] @ (2d2048 ) │ │ │ │ + ldr r0, [pc, #344] @ (2d20a8 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add sp, #448 @ 0x1c0 │ │ │ │ + sub sp, #32 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r6, [r7, #24] │ │ │ │ + strb r6, [r2, #25] │ │ │ │ lsls r0, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #420] @ (2d2110 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -101470,15 +101468,15 @@ │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ ldr.w r9, [pc, #416] @ 2d211c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r9, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 2d2006 │ │ │ │ mov r5, r0 │ │ │ │ mov r4, sl │ │ │ │ add.w r8, r0, #92 @ 0x5c │ │ │ │ movs r7, #0 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ @@ -101593,86 +101591,86 @@ │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [pc, #128] @ (2d2124 ) │ │ │ │ ldr r0, [pc, #132] @ (2d2128 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #136 @ 0x88 │ │ │ │ - bl 87f05c │ │ │ │ + bl 87f064 │ │ │ │ ldr r0, [r5, #112] @ 0x70 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #112] @ 0x70 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2d2076 │ │ │ │ b.n 2d207a │ │ │ │ ldr r1, [pc, #112] @ (2d212c ) │ │ │ │ movs r3, #20 │ │ │ │ ldr r0, [pc, #112] @ (2d2130 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #136 @ 0x88 │ │ │ │ add r0, pc │ │ │ │ - bl 87f05c │ │ │ │ + bl 87f064 │ │ │ │ b.n 2d2080 │ │ │ │ ldr r3, [pc, #100] @ (2d2134 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d2028 │ │ │ │ ldr r3, [pc, #92] @ (2d2138 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2d2028 │ │ │ │ ldr r0, [pc, #84] @ (2d213c ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r2, [r5, #108] @ 0x6c │ │ │ │ b.n 2d2028 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d18cc │ │ │ │ b.n 2d2080 │ │ │ │ ldr r3, [pc, #68] @ (2d2140 ) │ │ │ │ movw r2, #837 @ 0x345 │ │ │ │ ldr r1, [pc, #64] @ (2d2144 ) │ │ │ │ ldr r0, [pc, #68] @ (2d2148 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ - mov lr, fp │ │ │ │ + mov lr, lr │ │ │ │ lsls r2, r6, #1 │ │ │ │ - cbz r0, 2d213e │ │ │ │ + cbz r0, 2d2144 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cbz r6, 2d2144 │ │ │ │ + cbz r6, 2d214a │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [r7, #72] @ 0x48 │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - cmp ip, r5 │ │ │ │ + cmp ip, r8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - sub sp, #408 @ 0x198 │ │ │ │ + sub sp, #504 @ 0x1f8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r8, r2 │ │ │ │ + cmp r8, r5 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - sub sp, #160 @ 0xa0 │ │ │ │ + sub sp, #256 @ 0x100 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r0, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - add sp, #416 @ 0x1a0 │ │ │ │ + sub sp, #0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r4, r9 │ │ │ │ + cmp r4, ip │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add sp, #56 @ 0x38 │ │ │ │ + add sp, #152 @ 0x98 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add sp, #200 @ 0xc8 │ │ │ │ + add sp, #296 @ 0x128 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2d2184 │ │ │ │ sub sp, #12 │ │ │ │ @@ -101680,24 +101678,24 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #36] @ (2d218c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2d1520 │ │ │ │ nop │ │ │ │ - add sl, sp │ │ │ │ + cmp r2, r0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r7, sp, #672 @ 0x2a0 │ │ │ │ + add r7, sp, #768 @ 0x300 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r7, sp, #728 @ 0x2d8 │ │ │ │ + add r7, sp, #824 @ 0x338 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #84] @ 2d21f4 │ │ │ │ sub sp, #28 │ │ │ │ @@ -101705,15 +101703,15 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #80] @ (2d21fc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ str r0, [sp, #20] │ │ │ │ blx 28d4a4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [pc, #56] @ (2d2200 ) │ │ │ │ mov ip, r0 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ movs r0, #0 │ │ │ │ @@ -101727,19 +101725,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - add lr, r4 │ │ │ │ + add lr, r7 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r7, sp, #400 @ 0x190 │ │ │ │ + add r7, sp, #496 @ 0x1f0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r7, sp, #440 @ 0x1b8 │ │ │ │ + add r7, sp, #536 @ 0x218 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r5, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r4, r7, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -101749,15 +101747,15 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #76] @ (2d226c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r4, r0 │ │ │ │ bl 2d1470 │ │ │ │ ldr.w r0, [r4, #240] @ 0xf0 │ │ │ │ cbz r0, 2d223e │ │ │ │ bl 2cb7b4 │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ movs r3, #0 │ │ │ │ @@ -101770,19 +101768,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - add r2, r6 │ │ │ │ + add r2, r9 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r6, sp, #960 @ 0x3c0 │ │ │ │ + add r7, sp, #32 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r6, sp, #1016 @ 0x3f8 │ │ │ │ + add r7, sp, #88 @ 0x58 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #156] @ 2d231c │ │ │ │ sub sp, #20 │ │ │ │ @@ -101792,15 +101790,15 @@ │ │ │ │ ldr r1, [pc, #148] @ (2d2320 ) │ │ │ │ add.w r2, ip, #92 @ 0x5c │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #144] @ (2d2324 ) │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [r4, #4] │ │ │ │ movs r1, #1 │ │ │ │ strb.w r1, [r0, #84] @ 0x54 │ │ │ │ mov r3, r0 │ │ │ │ ldrb r1, [r2, #6] │ │ │ │ cbnz r1, 2d22ea │ │ │ │ strb.w r1, [r0, #85] @ 0x55 │ │ │ │ @@ -101842,19 +101840,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - mvns r0, r1 │ │ │ │ + mvns r0, r4 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r6, sp, #568 @ 0x238 │ │ │ │ + add r6, sp, #664 @ 0x298 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r6, sp, #496 @ 0x1f0 │ │ │ │ + add r6, sp, #592 @ 0x250 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ lsls r4, r7, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -101864,15 +101862,15 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #128] @ (2d23c8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldrb.w r2, [r0, #84] @ 0x54 │ │ │ │ mov r3, r0 │ │ │ │ cbz r2, 2d2366 │ │ │ │ ldr r2, [r0, #88] @ 0x58 │ │ │ │ lsls r1, r2, #31 │ │ │ │ bmi.n 2d238c │ │ │ │ ldrb.w r2, [r3, #85] @ 0x55 │ │ │ │ @@ -101905,24 +101903,24 @@ │ │ │ │ add r1, pc │ │ │ │ strd ip, r1, [r3, #244] @ 0xf4 │ │ │ │ add r2, pc │ │ │ │ str.w r2, [r3, #260] @ 0x104 │ │ │ │ bl 2c6280 │ │ │ │ b.n 2d2378 │ │ │ │ nop │ │ │ │ - orrs r2, r1 │ │ │ │ + orrs r2, r4 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r5, sp, #816 @ 0x330 │ │ │ │ + add r5, sp, #912 @ 0x390 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r5, sp, #856 @ 0x358 │ │ │ │ + add r5, sp, #952 @ 0x3b8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r4, sp, #776 @ 0x308 │ │ │ │ + add r4, sp, #872 @ 0x368 │ │ │ │ lsls r5, r3, #1 │ │ │ │ @ instruction: 0xfa29ffff │ │ │ │ - bl 6923d6 │ │ │ │ + bl 6923d6 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #196] @ 2d24ac │ │ │ │ sub sp, #16 │ │ │ │ ldr r2, [pc, #192] @ (2d24b0 ) │ │ │ │ @@ -101932,15 +101930,15 @@ │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ ldr r4, [pc, #180] @ (2d24b8 ) │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #176] @ (2d24bc ) │ │ │ │ mov r3, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ cbnz r1, 2d245c │ │ │ │ ldrb.w r1, [r3, #86] @ 0x56 │ │ │ │ @@ -101957,15 +101955,15 @@ │ │ │ │ cbnz r2, 2d2488 │ │ │ │ mov r0, r3 │ │ │ │ bl 2d1470 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 7efea4 │ │ │ │ + b.w 7efeac │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -101982,15 +101980,15 @@ │ │ │ │ bpl.n 2d2414 │ │ │ │ strd r2, r0, [sp, #8] │ │ │ │ subs r1, r5, #0 │ │ │ │ ldr r0, [pc, #80] @ (2d24c8 ) │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ b.n 2d2414 │ │ │ │ ldr r2, [pc, #64] @ (2d24cc ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2d2434 │ │ │ │ @@ -101998,37 +101996,37 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2d2434 │ │ │ │ ldr r0, [pc, #48] @ (2d24d0 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 2d2434 │ │ │ │ nop │ │ │ │ - negs r6, r3 │ │ │ │ + negs r6, r6 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r5, sp, #112 @ 0x70 │ │ │ │ + add r5, sp, #208 @ 0xd0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r5, sp, #168 @ 0xa8 │ │ │ │ + add r5, sp, #264 @ 0x108 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #9 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #160 @ 0xa0 │ │ │ │ + add r5, sp, #256 @ 0x100 │ │ │ │ lsls r5, r3, #1 │ │ │ │ strb r4, [r5, #8] │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #128 @ 0x80 │ │ │ │ + add r5, sp, #224 @ 0xe0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ ldr.w ip, [pc, #212] @ 2d25bc │ │ │ │ sub sp, #116 @ 0x74 │ │ │ │ @@ -102049,15 +102047,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r6, [sp, #144] @ 0x90 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #100 @ 0x64 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ blx 28d48c │ │ │ │ ldrb.w r0, [r5, #85] @ 0x55 │ │ │ │ cbz r0, 2d2564 │ │ │ │ @@ -102078,15 +102076,15 @@ │ │ │ │ ldr r1, [pc, #132] @ (2d25d8 ) │ │ │ │ add r2, sp, #8 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r7, r4] │ │ │ │ add.w r1, r1, #312 @ 0x138 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73b01c │ │ │ │ + bl 73b024 │ │ │ │ ldr r2, [pc, #116] @ (2d25dc ) │ │ │ │ ldr r3, [pc, #96] @ (2d25c8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3 │ │ │ │ @@ -102111,25 +102109,25 @@ │ │ │ │ sub.w ip, ip, #100 @ 0x64 │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ ldmia.w lr, {r0, r1, r2, r3} │ │ │ │ stmia.w ip, {r0, r1, r2, r3} │ │ │ │ b.n 2d2546 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - adcs r2, r4 │ │ │ │ + adcs r2, r7 │ │ │ │ lsls r2, r6, #1 │ │ │ │ str r6, [r0, #116] @ 0x74 │ │ │ │ lsls r7, r5, #3 │ │ │ │ str r2, [r7, #112] @ 0x70 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #48 @ 0x30 │ │ │ │ + add r4, sp, #144 @ 0x90 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r4, sp, #88 @ 0x58 │ │ │ │ + add r4, sp, #184 @ 0xb8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r5, [pc, #160] @ (2d2678 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [sp, #456] @ 0x1c8 │ │ │ │ lsls r4, r7, #1 │ │ │ │ str r4, [r2, #108] @ 0x6c │ │ │ │ lsls r7, r5, #3 │ │ │ │ @@ -102152,15 +102150,15 @@ │ │ │ │ ldr r1, [pc, #240] @ (2d26fc ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #116] @ 0x74 │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #100 @ 0x64 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ blx 28d48c │ │ │ │ movs r2, #0 │ │ │ │ ldrb.w r3, [r5, #85] @ 0x55 │ │ │ │ @@ -102193,15 +102191,15 @@ │ │ │ │ add r3, sp, #12 │ │ │ │ add r2, sp, #16 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ add.w r1, r1, #312 @ 0x138 │ │ │ │ movs r3, #0 │ │ │ │ - bl 739cc8 │ │ │ │ + bl 739cd0 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r0, 2d26e0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r6, sp, #40 @ 0x28 │ │ │ │ add.w r7, r5, #244 @ 0xf4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d263a │ │ │ │ @@ -102233,40 +102231,40 @@ │ │ │ │ strd r2, r3, [r5, #244] @ 0xf4 │ │ │ │ ldr r3, [pc, #60] @ (2d2710 ) │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r5, #260] @ 0x104 │ │ │ │ bl 2c6280 │ │ │ │ b.n 2d266a │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 87e520 │ │ │ │ + bl 87e528 │ │ │ │ b.n 2d263c │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ - eors r0, r3 │ │ │ │ + eors r0, r6 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r6, #96] @ 0x60 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - add r3, sp, #32 │ │ │ │ + add r3, sp, #128 @ 0x80 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r3, sp, #88 @ 0x58 │ │ │ │ + add r3, sp, #184 @ 0xb8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ str r4, [r7, #92] @ 0x5c │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r1, [sp, #344] @ 0x158 │ │ │ │ lsls r4, r7, #1 │ │ │ │ - add r1, sp, #648 @ 0x288 │ │ │ │ + add r1, sp, #744 @ 0x2e8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ bl 1dc70e │ │ │ │ bl 370712 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2d2720 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ ldr r2, [sp, #712] @ 0x2c8 │ │ │ │ lsls r4, r7, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -102275,44 +102273,44 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #140] @ (2d27c8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #128] @ (2d27cc ) │ │ │ │ ldr r3, [pc, #128] @ (2d27d0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #128] @ (2d27d4 ) │ │ │ │ str r2, [r0, #52] @ 0x34 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #128] @ (2d27d8 ) │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ ldr r4, [pc, #124] @ (2d27dc ) │ │ │ │ add r2, pc │ │ │ │ - bl 736448 │ │ │ │ + bl 736450 │ │ │ │ ldr r3, [pc, #120] @ (2d27e0 ) │ │ │ │ ldr r2, [pc, #124] @ (2d27e4 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #124] @ (2d27e8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ - bl 736530 │ │ │ │ + bl 736538 │ │ │ │ ldr r3, [pc, #112] @ (2d27ec ) │ │ │ │ ldr r2, [pc, #116] @ (2d27f0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #116] @ (2d27f4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 736530 │ │ │ │ + bl 736538 │ │ │ │ ldr r2, [pc, #108] @ (2d27f8 ) │ │ │ │ ldr r3, [pc, #108] @ (2d27fc ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #108] @ (2d2800 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [r4, r2] │ │ │ │ add r1, pc │ │ │ │ @@ -102320,60 +102318,60 @@ │ │ │ │ ldr r4, [pc, #104] @ (2d2804 ) │ │ │ │ ldr r2, [pc, #104] @ (2d2808 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r4, pc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 736618 │ │ │ │ + bl 736620 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - subs r7, #180 @ 0xb4 │ │ │ │ + subs r7, #204 @ 0xcc │ │ │ │ lsls r2, r6, #1 │ │ │ │ - strb r6, [r3, #3] │ │ │ │ + strb r6, [r6, #3] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r6, [r6, #2] │ │ │ │ + strb r6, [r1, #3] │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsls r3, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r0, #12 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #400 @ 0x190 │ │ │ │ + add r5, sp, #496 @ 0x1f0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsrs r3, r7, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r1, #76] @ 0x4c │ │ │ │ lsls r7, r5, #3 │ │ │ │ lsrs r1, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r3, #7 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #328 @ 0x148 │ │ │ │ + add r5, sp, #424 @ 0x1a8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsrs r1, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ - add sp, #256 @ 0x100 │ │ │ │ + add sp, #352 @ 0x160 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r2, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r5, #32 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #296 @ 0x128 │ │ │ │ + add r5, sp, #392 @ 0x188 │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsrs r1, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #176 @ 0xb0 │ │ │ │ + add r5, sp, #272 @ 0x110 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r2, [r0, #30] │ │ │ │ sub sp, #8 │ │ │ │ @@ -102439,15 +102437,15 @@ │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #236] @ 0xec │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r7, #24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ strb.w r4, [sp, #13] │ │ │ │ strb.w r4, [sp, #14] │ │ │ │ strb.w r4, [sp, #15] │ │ │ │ @@ -102466,15 +102464,15 @@ │ │ │ │ movs r1, #2 │ │ │ │ blx 28dfe4 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r5, #24] │ │ │ │ blt.w 2d2a24 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ - bl 877804 │ │ │ │ + bl 87780c │ │ │ │ cbnz r0, 2d2940 │ │ │ │ ldr r2, [pc, #744] @ (2d2c00 ) │ │ │ │ ldr r3, [pc, #728] @ (2d2bf0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #236] @ 0xec │ │ │ │ @@ -102575,15 +102573,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add.w r3, r7, #36 @ 0x24 │ │ │ │ mov.w r2, #316 @ 0x13c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e814 │ │ │ │ + bl 87e81c │ │ │ │ b.n 2d2914 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ add.w r2, sp, #14 │ │ │ │ movw r1, #17698 @ 0x4522 │ │ │ │ movt r1, #32769 @ 0x8001 │ │ │ │ strb.w r4, [sp, #14] │ │ │ │ blx 28c900 <__ioctl_time64@plt+0x4> │ │ │ │ @@ -102596,33 +102594,33 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ mov.w r2, #410 @ 0x19a │ │ │ │ ldr r1, [pc, #408] @ (2d2c0c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ blx 28c380 │ │ │ │ b.n 2d2914 │ │ │ │ ldr r4, [pc, #392] @ (2d2c10 ) │ │ │ │ add.w r3, r7, #36 @ 0x24 │ │ │ │ mov.w r2, #310 @ 0x136 │ │ │ │ mov r1, r6 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 2d2914 │ │ │ │ ldr r1, [pc, #372] @ (2d2c14 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 88c2a8 │ │ │ │ + bl 88c2b0 │ │ │ │ ldr.w r3, [r5, #800] @ 0x320 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d2b32 │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r5, #29] │ │ │ │ ldr r3, [pc, #352] @ (2d2c18 ) │ │ │ │ movs r2, #0 │ │ │ │ @@ -102641,15 +102639,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #312] @ (2d2c1c ) │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #325 @ 0x145 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 2d2a7c │ │ │ │ ldrb.w r3, [sp, #14] │ │ │ │ tst.w r3, #1 │ │ │ │ ldrb.w r3, [sp, #13] │ │ │ │ itt ne │ │ │ │ movne r2, #1 │ │ │ │ strbne.w r2, [r5, #809] @ 0x329 │ │ │ │ @@ -102704,87 +102702,87 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ mov.w r2, #380 @ 0x17c │ │ │ │ ldr r1, [pc, #140] @ (2d2c28 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 2d2a7c │ │ │ │ ldr r2, [pc, #132] @ (2d2c2c ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr r3, [pc, #128] @ (2d2c30 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #355 @ 0x163 │ │ │ │ ldr r1, [pc, #120] @ (2d2c34 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 2d2a7c │ │ │ │ ldr r2, [pc, #112] @ (2d2c38 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr r3, [pc, #108] @ (2d2c3c ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #363 @ 0x16b │ │ │ │ ldr r1, [pc, #100] @ (2d2c40 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 2d2a7c │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #280 @ 0x118 │ │ │ │ + add r4, sp, #376 @ 0x178 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r6, #70 @ 0x46 │ │ │ │ + subs r6, #94 @ 0x5e │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r4, sp, #336 @ 0x150 │ │ │ │ + add r4, sp, #432 @ 0x1b0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ str r4, [r4, #48] @ 0x30 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - add r3, sp, #328 @ 0x148 │ │ │ │ + add r3, sp, #424 @ 0x1a8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r4, #126 @ 0x7e │ │ │ │ + subs r4, #150 @ 0x96 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r2, sp, #472 @ 0x1d8 │ │ │ │ + add r2, sp, #568 @ 0x238 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r2, sp, #496 @ 0x1f0 │ │ │ │ + add r2, sp, #592 @ 0x250 │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsls r5, r3, #6 │ │ │ │ movs r0, r0 │ │ │ │ bvs.n 2d2c08 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - add r2, sp, #272 @ 0x110 │ │ │ │ + add r2, sp, #368 @ 0x170 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r2, sp, #24 │ │ │ │ + add r2, sp, #120 @ 0x78 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r3, #86 @ 0x56 │ │ │ │ + subs r3, #110 @ 0x6e │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r1, sp, #312 @ 0x138 │ │ │ │ + add r1, sp, #408 @ 0x198 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r1, sp, #600 @ 0x258 │ │ │ │ + add r1, sp, #696 @ 0x2b8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r3, #54 @ 0x36 │ │ │ │ + subs r3, #78 @ 0x4e │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r1, sp, #184 @ 0xb8 │ │ │ │ + add r1, sp, #280 @ 0x118 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r1, sp, #632 @ 0x278 │ │ │ │ + add r1, sp, #728 @ 0x2d8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r3, #22 │ │ │ │ + subs r3, #46 @ 0x2e │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r1, sp, #56 @ 0x38 │ │ │ │ + add r1, sp, #152 @ 0x98 │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #856] @ (2d2fb0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -102973,15 +102971,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ blx 28d804 <__fprintf_chk@plt+0x4> │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 88c2a8 │ │ │ │ + bl 88c2b0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 28c37c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2d2cea │ │ │ │ b.n 2d2e20 │ │ │ │ @@ -103101,17 +103099,17 @@ │ │ │ │ movne r2, #1 │ │ │ │ bl 2cc11c │ │ │ │ b.n 2d2c64 │ │ │ │ ldrsh r0, [r4, r7] │ │ │ │ lsls r7, r5, #3 │ │ │ │ str r0, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #162 @ 0xa2 │ │ │ │ + subs r0, #186 @ 0xba │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r7, pc, #536 @ (adr r7, 2d31d8 ) │ │ │ │ + add r7, pc, #632 @ (adr r7, 2d3238 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2d3008 │ │ │ │ sub sp, #8 │ │ │ │ @@ -103120,30 +103118,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (2d3010 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ str.w r4, [r0, #856] @ 0x358 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - adds r7, #22 │ │ │ │ + adds r7, #46 @ 0x2e │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r5, pc, #48 @ (adr r5, 2d3040 ) │ │ │ │ + add r5, pc, #144 @ (adr r5, 2d30a0 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r5, pc, #120 @ (adr r5, 2d308c ) │ │ │ │ + add r5, pc, #216 @ (adr r5, 2d30ec ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2d3058 │ │ │ │ sub sp, #12 │ │ │ │ @@ -103151,29 +103149,29 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #48] @ (2d3060 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r0, [r0, #856] @ 0x358 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - adds r6, #194 @ 0xc2 │ │ │ │ + adds r6, #218 @ 0xda │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r4, pc, #736 @ (adr r4, 2d3340 ) │ │ │ │ + add r4, pc, #832 @ (adr r4, 2d33a0 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r4, pc, #808 @ (adr r4, 2d338c ) │ │ │ │ + add r4, pc, #904 @ (adr r4, 2d33ec ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2d30a8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -103182,29 +103180,29 @@ │ │ │ │ ldr r1, [pc, #48] @ (2d30b0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ strb r4, [r0, #28] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - adds r6, #114 @ 0x72 │ │ │ │ + adds r6, #138 @ 0x8a │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r4, pc, #416 @ (adr r4, 2d3250 ) │ │ │ │ + add r4, pc, #512 @ (adr r4, 2d32b0 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r4, pc, #488 @ (adr r4, 2d329c ) │ │ │ │ + add r4, pc, #584 @ (adr r4, 2d32fc ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2d30f4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -103212,28 +103210,28 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #44] @ (2d30fc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldrb r0, [r0, #28] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - adds r6, #34 @ 0x22 │ │ │ │ + adds r6, #58 @ 0x3a │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r4, pc, #96 @ (adr r4, 2d315c ) │ │ │ │ + add r4, pc, #192 @ (adr r4, 2d31bc ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r4, pc, #168 @ (adr r4, 2d31a8 ) │ │ │ │ + add r4, pc, #264 @ (adr r4, 2d3208 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2d3144 │ │ │ │ sub sp, #8 │ │ │ │ @@ -103242,29 +103240,29 @@ │ │ │ │ ldr r1, [pc, #48] @ (2d314c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ strb r4, [r0, #31] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - adds r5, #214 @ 0xd6 │ │ │ │ + adds r5, #238 @ 0xee │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r3, pc, #816 @ (adr r3, 2d347c ) │ │ │ │ + add r3, pc, #912 @ (adr r3, 2d34dc ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r3, pc, #888 @ (adr r3, 2d34c8 ) │ │ │ │ + add r3, pc, #984 @ (adr r3, 2d3528 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2d3190 │ │ │ │ sub sp, #12 │ │ │ │ @@ -103272,28 +103270,28 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #44] @ (2d3198 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldrb r0, [r0, #31] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - adds r5, #134 @ 0x86 │ │ │ │ + adds r5, #158 @ 0x9e │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r3, pc, #496 @ (adr r3, 2d3388 ) │ │ │ │ + add r3, pc, #592 @ (adr r3, 2d33e8 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r3, pc, #568 @ (adr r3, 2d33d4 ) │ │ │ │ + add r3, pc, #664 @ (adr r3, 2d3434 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2d31d4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -103301,24 +103299,24 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #36] @ (2d31dc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28dc38 │ │ │ │ - adds r5, #58 @ 0x3a │ │ │ │ + adds r5, #82 @ 0x52 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r3, pc, #192 @ (adr r3, 2d329c ) │ │ │ │ + add r3, pc, #288 @ (adr r3, 2d32fc ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r3, pc, #264 @ (adr r3, 2d32e8 ) │ │ │ │ + add r3, pc, #360 @ (adr r3, 2d3348 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #88] @ (2d3248 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -103326,44 +103324,44 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #88] @ (2d3250 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldrb.w r3, [r0, #808] @ 0x328 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 2d3234 │ │ │ │ ldrd r3, r2, [r0, #860] @ 0x35c │ │ │ │ cbz r3, 2d3240 │ │ │ │ str.w r2, [r3, #864] @ 0x360 │ │ │ │ ldr.w r3, [r0, #860] @ 0x35c │ │ │ │ str r3, [r2, #0] │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ strd r3, r3, [r4, #860] @ 0x35c │ │ │ │ - bl 88c2a8 │ │ │ │ + bl 88c2b0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ blx 28c380 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 28b960 │ │ │ │ ldr r1, [pc, #16] @ (2d3254 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [r1, #4] │ │ │ │ b.n 2d321c │ │ │ │ - adds r4, #248 @ 0xf8 │ │ │ │ + adds r5, #16 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r2, pc, #960 @ (adr r2, 2d3610 ) │ │ │ │ + add r3, pc, #32 @ (adr r3, 2d3270 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r3, pc, #0 @ (adr r3, 2d3254 ) │ │ │ │ + add r3, pc, #96 @ (adr r3, 2d32b4 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldmia r7!, {r1, r2, r4, r5, r6} │ │ │ │ lsls r7, r5, #3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -103376,15 +103374,15 @@ │ │ │ │ add r5, pc │ │ │ │ mov r7, r2 │ │ │ │ add.w r3, r5, #24 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [r0, #20] │ │ │ │ cbnz r2, 2d32aa │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ blx 28dc3c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r3, #20] │ │ │ │ @@ -103399,30 +103397,30 @@ │ │ │ │ ldr r2, [pc, #52] @ (2d32e0 ) │ │ │ │ add.w r3, r5, #80 @ 0x50 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #441 @ 0x1b9 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - add r2, pc, #496 @ (adr r2, 2d34c8 ) │ │ │ │ + add r2, pc, #592 @ (adr r2, 2d3528 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r4, #126 @ 0x7e │ │ │ │ + adds r4, #150 @ 0x96 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r2, pc, #520 @ (adr r2, 2d34e8 ) │ │ │ │ + add r2, pc, #616 @ (adr r2, 2d3548 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r3, pc, #208 @ (adr r3, 2d33b4 ) │ │ │ │ + add r3, pc, #304 @ (adr r3, 2d3414 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002d32e4 : │ │ │ │ ldr r3, [pc, #124] @ (2d3364 ) │ │ │ │ add r3, pc │ │ │ │ ldrb r2, [r3, #0] │ │ │ │ cbnz r2, 2d32fe │ │ │ │ @@ -103460,33 +103458,33 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ blx 28bf80 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 28bcd8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #44] @ (2d3374 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f0c8 │ │ │ │ + bl 87f0d0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldmia r6, {r1, r3, r4, r6, r7} │ │ │ │ lsls r7, r5, #3 │ │ │ │ str r3, [sp, #312] @ 0x138 │ │ │ │ lsls r6, r7, #3 │ │ │ │ - add r2, pc, #960 @ (adr r2, 2d3730 ) │ │ │ │ + add r3, pc, #32 @ (adr r3, 2d3390 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ lsls r6, r7, #3 │ │ │ │ - add r2, pc, #816 @ (adr r2, 2d36a8 ) │ │ │ │ + add r2, pc, #912 @ (adr r2, 2d3708 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ add.w r0, r0, #86016 @ 0x15000 │ │ │ │ ldr.w r3, [r0, #452] @ 0x1c4 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2d33f6 │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 2d33ba │ │ │ │ @@ -103665,53 +103663,53 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #84] @ (2d3558 ) │ │ │ │ add r0, pc │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - add r2, sp, #912 @ 0x390 │ │ │ │ + add r2, sp, #1008 @ 0x3f0 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - movs r2, #206 @ 0xce │ │ │ │ + movs r2, #230 @ 0xe6 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - add r2, pc, #0 @ (adr r2, 2d3518 ) │ │ │ │ + add r2, pc, #96 @ (adr r2, 2d3578 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r1, pc, #1000 @ (adr r1, 2d3904 ) │ │ │ │ + add r2, pc, #72 @ (adr r2, 2d3564 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r1, pc, #992 @ (adr r1, 2d3900 ) │ │ │ │ + add r2, pc, #64 @ (adr r2, 2d3560 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r1, pc, #984 @ (adr r1, 2d38fc ) │ │ │ │ + add r2, pc, #56 @ (adr r2, 2d355c ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - asrs r4, r5, #15 │ │ │ │ + asrs r4, r0, #16 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - movs r2, #164 @ 0xa4 │ │ │ │ + movs r2, #188 @ 0xbc │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldrb r2, [r7, #12] │ │ │ │ + ldrb r2, [r2, #13] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r5, [sp, #624] @ 0x270 │ │ │ │ + ldr r5, [sp, #720] @ 0x2d0 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - add r1, pc, #520 @ (adr r1, 2d3740 ) │ │ │ │ + add r1, pc, #616 @ (adr r1, 2d37a0 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r1, pc, #672 @ (adr r1, 2d37dc ) │ │ │ │ + add r1, pc, #768 @ (adr r1, 2d383c ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r1, pc, #696 @ (adr r1, 2d37f8 ) │ │ │ │ + add r1, pc, #792 @ (adr r1, 2d3858 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r2, pc, #32 @ (adr r2, 2d3564 ) │ │ │ │ + add r2, pc, #128 @ (adr r2, 2d35c4 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r2, pc, #72 @ (adr r2, 2d3590 ) │ │ │ │ + add r2, pc, #168 @ (adr r2, 2d35f0 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r1, pc, #896 @ (adr r1, 2d38cc ) │ │ │ │ + add r1, pc, #992 @ (adr r1, 2d392c ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r1, pc, #776 @ (adr r1, 2d3858 ) │ │ │ │ + add r1, pc, #872 @ (adr r1, 2d38b8 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r1, pc, #656 @ (adr r1, 2d37e4 ) │ │ │ │ + add r1, pc, #752 @ (adr r1, 2d3844 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r1, pc, #536 @ (adr r1, 2d3770 ) │ │ │ │ + add r1, pc, #632 @ (adr r1, 2d37d0 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r1, pc, #976 @ (adr r1, 2d392c ) │ │ │ │ + add r2, pc, #48 @ (adr r2, 2d358c ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ subs r0, #2 │ │ │ │ cmp r0, #18 │ │ │ │ bhi.n 2d357a │ │ │ │ tbb [pc, r0] │ │ │ │ lsrs r3, r2, #8 │ │ │ │ adds r2, r1, #0 │ │ │ │ @@ -103904,26 +103902,26 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bhi.n 2d37a6 │ │ │ │ ldr r2, [pc, #152] @ (2d37b0 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 8683d4 │ │ │ │ + bl 8683dc │ │ │ │ ldr r1, [pc, #144] @ (2d37b4 ) │ │ │ │ ldr r3, [pc, #144] @ (2d37b8 ) │ │ │ │ movs r2, #143 @ 0x8f │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #140] @ (2d37bc ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -103966,19 +103964,19 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28d8b8 │ │ │ │ nop │ │ │ │ strb r2, [r7, r4] │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r2, [pc, #64] @ (2d37f4 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #928] @ 0x3a0 │ │ │ │ + add r0, pc, #0 @ (adr r0, 2d37b8 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r0, #42 @ 0x2a │ │ │ │ + adds r0, #66 @ 0x42 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r7, [sp, #832] @ 0x340 │ │ │ │ + ldr r7, [sp, #928] @ 0x3a0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #156] @ (2d3870 ) │ │ │ │ @@ -103990,32 +103988,32 @@ │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 73f25c │ │ │ │ + bl 73f264 │ │ │ │ cbz r0, 2d381e │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #28 │ │ │ │ blx 28b624 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d36ec │ │ │ │ mov r0, r4 │ │ │ │ - bl 84bc14 │ │ │ │ + bl 84bc1c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cbz r3, 2d3848 │ │ │ │ mov r0, r5 │ │ │ │ - bl 85e66c │ │ │ │ + bl 85e674 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 87ea6c │ │ │ │ + bl 87ea74 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #84] @ (2d3878 ) │ │ │ │ ldr r3, [pc, #80] @ (2d3874 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -104111,25 +104109,25 @@ │ │ │ │ strd r1, lr, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ strd r6, r7, [sp, #12] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r0, [pc, #24] @ (2d3954 ) │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2d38e4 │ │ │ │ strh r6, [r4, r6] │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #992] @ 0x3e0 │ │ │ │ + ldr r6, [sp, #64] @ 0x40 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #180] @ (2d3a1c ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -104141,35 +104139,35 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ str r4, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2d39fa │ │ │ │ - bl 745794 │ │ │ │ + bl 74579c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2d39fa │ │ │ │ movs r0, #20 │ │ │ │ blx 28b624 │ │ │ │ mov r1, r4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, #28] │ │ │ │ - bl 745798 │ │ │ │ + bl 7457a0 │ │ │ │ cbz r0, 2d39fe │ │ │ │ add r2, sp, #16 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r1, r2 │ │ │ │ - bl 73f25c │ │ │ │ + bl 73f264 │ │ │ │ cbz r0, 2d39ba │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 2d36ec │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 84bc14 │ │ │ │ + bl 84bc1c │ │ │ │ mov r0, r5 │ │ │ │ bl 2d3404 │ │ │ │ blx 28dc3c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r0, [r4, #16] │ │ │ │ cbnz r3, 2d39ee │ │ │ │ ldr r2, [pc, #88] @ (2d3a24 ) │ │ │ │ @@ -104185,114 +104183,114 @@ │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 85e57c │ │ │ │ + bl 85e584 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 87ea6c │ │ │ │ + bl 87ea74 │ │ │ │ movs r4, #0 │ │ │ │ b.n 2d39ca │ │ │ │ ldr r3, [pc, #40] @ (2d3a28 ) │ │ │ │ movs r2, #158 @ 0x9e │ │ │ │ ldr r0, [pc, #40] @ (2d3a2c ) │ │ │ │ ldr r1, [pc, #40] @ (2d3a30 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ adds r3, #20 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #16 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 2d39ba │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ strh r6, [r1, r3] │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r5, r1] │ │ │ │ lsls r7, r5, #3 │ │ │ │ - cmp r5, #82 @ 0x52 │ │ │ │ + cmp r5, #106 @ 0x6a │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r5, [sp, #736] @ 0x2e0 │ │ │ │ + ldr r5, [sp, #832] @ 0x340 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r4, [sp, #984] @ 0x3d8 │ │ │ │ + ldr r5, [sp, #56] @ 0x38 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ cbz r1, 2d3a7e │ │ │ │ mov r4, r1 │ │ │ │ - bl 7452e0 │ │ │ │ + bl 7452e8 │ │ │ │ ldr r1, [pc, #128] @ (2d3ad4 ) │ │ │ │ str r0, [r6, #28] │ │ │ │ add r1, pc │ │ │ │ - bl 74533c │ │ │ │ + bl 745344 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [r6, #28] │ │ │ │ movs r2, #1 │ │ │ │ - bl 745418 │ │ │ │ + bl 745420 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2d3ac0 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2d3a5a │ │ │ │ ldr r1, [pc, #100] @ (2d3ad8 ) │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r6, #28] │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 745548 │ │ │ │ + bl 745550 │ │ │ │ cbz r5, 2d3ab2 │ │ │ │ - bl 7452e0 │ │ │ │ + bl 7452e8 │ │ │ │ ldr r1, [pc, #84] @ (2d3adc ) │ │ │ │ str r0, [r6, #32] │ │ │ │ add r1, pc │ │ │ │ - bl 74533c │ │ │ │ + bl 745344 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [r6, #32] │ │ │ │ movs r2, #1 │ │ │ │ - bl 745418 │ │ │ │ + bl 745420 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2d3ac0 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2d3a8e │ │ │ │ ldr r1, [pc, #56] @ (2d3ae0 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r6, #32] │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 745548 │ │ │ │ + bl 745550 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ - ldr r5, [sp, #560] @ 0x230 │ │ │ │ + ldr r5, [sp, #656] @ 0x290 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrsh r1, [r4, r3] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #400] @ 0x190 │ │ │ │ + ldr r5, [sp, #496] @ 0x1f0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrsh r5, [r5, r2] │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -104377,15 +104375,15 @@ │ │ │ │ add r2, sp, #24 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ movs r1, #10 │ │ │ │ cmp r3, #0 │ │ │ │ movw r5, #5900 @ 0x170c │ │ │ │ it ne │ │ │ │ movne r5, #0 │ │ │ │ - bl 874ae8 │ │ │ │ + bl 874af0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 2d3d2e │ │ │ │ ldrd r3, r0, [sp, #24] │ │ │ │ adds r1, r5, r3 │ │ │ │ adc.w r2, r0, #0 │ │ │ │ orrs r3, r1 │ │ │ │ orrs r2, r0 │ │ │ │ @@ -104452,18 +104450,18 @@ │ │ │ │ ldr r1, [pc, #252] @ (2d3d70 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3794 @ 0xed2 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r4 │ │ │ │ - bl 84bc14 │ │ │ │ + bl 84bc1c │ │ │ │ b.n 2d3b54 │ │ │ │ cmp.w r9, #4294967295 @ 0xffffffff │ │ │ │ beq.n 2d3cf6 │ │ │ │ ldr r0, [pc, #220] @ (2d3d74 ) │ │ │ │ add.w r1, r9, #5696 @ 0x1640 │ │ │ │ adds r1, #4 │ │ │ │ add r0, pc │ │ │ │ @@ -104486,115 +104484,115 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #184] @ (2d3d80 ) │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3855 @ 0xf0f │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 2d3c84 │ │ │ │ ldr r3, [pc, #168] @ (2d3d84 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #168] @ (2d3d88 ) │ │ │ │ ldr r1, [pc, #168] @ (2d3d8c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3817 @ 0xee9 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 2d3c84 │ │ │ │ ldr r3, [pc, #152] @ (2d3d90 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #152] @ (2d3d94 ) │ │ │ │ ldr r1, [pc, #152] @ (2d3d98 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3835 @ 0xefb │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 2d3c84 │ │ │ │ ldr r3, [pc, #136] @ (2d3d9c ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #136] @ (2d3da0 ) │ │ │ │ ldr r1, [pc, #136] @ (2d3da4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3810 @ 0xee2 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 2d3c84 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [pc, #116] @ (2d3da8 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r2, [pc, #116] @ (2d3dac ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #116] @ (2d3db0 ) │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3850 @ 0xf0a │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 2d3c84 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r6, r4] │ │ │ │ lsls r7, r5, #3 │ │ │ │ - ldr r4, [sp, #800] @ 0x320 │ │ │ │ + ldr r4, [sp, #896] @ 0x380 │ │ │ │ lsls r5, r3, #1 │ │ │ │ str r4, [r4, r3] │ │ │ │ lsls r7, r5, #3 │ │ │ │ - add r4, r2 │ │ │ │ + add r4, r5 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - cmp r2, #230 @ 0xe6 │ │ │ │ + cmp r2, #254 @ 0xfe │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r3, [sp, #576] @ 0x240 │ │ │ │ + ldr r3, [sp, #672] @ 0x2a0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r2, [sp, #552] @ 0x228 │ │ │ │ + ldr r2, [sp, #648] @ 0x288 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - muls r2, r4 │ │ │ │ + muls r2, r7 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - cmp r2, #148 @ 0x94 │ │ │ │ + cmp r2, #172 @ 0xac │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r3, [sp, #872] @ 0x368 │ │ │ │ + ldr r3, [sp, #968] @ 0x3c8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r2, [sp, #216] @ 0xd8 │ │ │ │ + ldr r2, [sp, #312] @ 0x138 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r2, #118 @ 0x76 │ │ │ │ + cmp r2, #142 @ 0x8e │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r3, [sp, #384] @ 0x180 │ │ │ │ + ldr r3, [sp, #480] @ 0x1e0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r2, [sp, #104] @ 0x68 │ │ │ │ + ldr r2, [sp, #200] @ 0xc8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r2, #90 @ 0x5a │ │ │ │ + cmp r2, #114 @ 0x72 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r3, [sp, #384] @ 0x180 │ │ │ │ + ldr r3, [sp, #480] @ 0x1e0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r1, [sp, #1016] @ 0x3f8 │ │ │ │ + ldr r2, [sp, #88] @ 0x58 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r2, #62 @ 0x3e │ │ │ │ + cmp r2, #86 @ 0x56 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ + ldr r3, [sp, #160] @ 0xa0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r1, [sp, #904] @ 0x388 │ │ │ │ + ldr r1, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r2, #32 │ │ │ │ + cmp r2, #56 @ 0x38 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r3, [sp, #280] @ 0x118 │ │ │ │ + ldr r3, [sp, #376] @ 0x178 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r1, [sp, #776] @ 0x308 │ │ │ │ + ldr r1, [sp, #872] @ 0x368 │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ ldrb.w ip, [sp, #44] @ 0x2c │ │ │ │ @@ -104625,20 +104623,20 @@ │ │ │ │ ldr r1, [pc, #148] @ (2d3e9c ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r2 │ │ │ │ add r1, pc │ │ │ │ mov r7, r3 │ │ │ │ mov r5, r4 │ │ │ │ mov r4, r2 │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ ldr r1, [pc, #136] @ (2d3ea0 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ orrs r0, r3 │ │ │ │ beq.n 2d3e72 │ │ │ │ movs r2, #19 │ │ │ │ str r2, [r6, #0] │ │ │ │ cbnz r7, 2d3e3c │ │ │ │ cbz r5, 2d3e48 │ │ │ │ @@ -104660,82 +104658,82 @@ │ │ │ │ mov.w r3, #264 @ 0x108 │ │ │ │ str.w r3, [r8] │ │ │ │ b.n 2d3de6 │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ str.w r3, [r8] │ │ │ │ b.n 2d3de6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73310c │ │ │ │ + bl 733114 │ │ │ │ ldr r3, [pc, #40] @ (2d3ea4 ) │ │ │ │ ldr r2, [pc, #44] @ (2d3ea8 ) │ │ │ │ mov ip, r0 │ │ │ │ ldr r1, [pc, #44] @ (2d3eac ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, ip, [sp] │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ movw r2, #3735 @ 0xe97 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2d3de8 │ │ │ │ - ldr r2, [sp, #712] @ 0x2c8 │ │ │ │ + ldr r2, [sp, #808] @ 0x328 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r2, [sp, #704] @ 0x2c0 │ │ │ │ + ldr r2, [sp, #800] @ 0x320 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r0, #216 @ 0xd8 │ │ │ │ + cmp r0, #240 @ 0xf0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r2, [sp, #352] @ 0x160 │ │ │ │ + ldr r2, [sp, #448] @ 0x1c0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r0, [sp, #504] @ 0x1f8 │ │ │ │ + ldr r0, [sp, #600] @ 0x258 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ cbz r0, 2d3ece │ │ │ │ - bl 745778 │ │ │ │ + bl 745780 │ │ │ │ ldr r0, [r5, #28] │ │ │ │ - bl 733678 │ │ │ │ + bl 733680 │ │ │ │ ldr r0, [r5, #32] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #28] │ │ │ │ cbz r0, 2d3ee0 │ │ │ │ - bl 745778 │ │ │ │ + bl 745780 │ │ │ │ ldr r0, [r5, #32] │ │ │ │ - bl 733678 │ │ │ │ + bl 733680 │ │ │ │ add.w r4, r5, #569344 @ 0x8b000 │ │ │ │ movs r0, #0 │ │ │ │ add.w r2, r4, #3008 @ 0xbc0 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #0 │ │ │ │ str r3, [r5, #32] │ │ │ │ strd r0, r1, [r2, #-8] │ │ │ │ ldr.w r0, [r4, #3020] @ 0xbcc │ │ │ │ cbz r0, 2d3f04 │ │ │ │ - bl 733678 │ │ │ │ + bl 733680 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3020] @ 0xbcc │ │ │ │ ldr.w r0, [r4, #3024] @ 0xbd0 │ │ │ │ cbz r0, 2d3f14 │ │ │ │ - bl 732bcc │ │ │ │ + bl 732bd4 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3024] @ 0xbd0 │ │ │ │ ldr.w r0, [r4, #3028] @ 0xbd4 │ │ │ │ blx 28b964 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3028] @ 0xbd4 │ │ │ │ ldr r2, [r5, #76] @ 0x4c │ │ │ │ cbnz r2, 2d3f56 │ │ │ │ ldr.w r0, [r4, #3032] @ 0xbd8 │ │ │ │ cbz r0, 2d3f36 │ │ │ │ - bl 732bcc │ │ │ │ + bl 732bd4 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3032] @ 0xbd8 │ │ │ │ ldr.w r0, [r4, #3036] @ 0xbdc │ │ │ │ blx 28b964 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3036] @ 0xbdc │ │ │ │ movs r0, #0 │ │ │ │ @@ -104749,15 +104747,15 @@ │ │ │ │ bl 2ca580 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #80] @ 0x50 │ │ │ │ b.n 2d3f26 │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2d3f6c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 87fd08 │ │ │ │ + b.w 87fd10 │ │ │ │ stmia r2!, {r1, r2, r7} │ │ │ │ lsls r7, r5, #3 │ │ │ │ cmp r2, #9 │ │ │ │ beq.n 2d3f80 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -104788,19 +104786,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2d3fd8 ) │ │ │ │ ldr r0, [pc, #20] @ (2d3fdc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ - movs r7, #144 @ 0x90 │ │ │ │ + movs r7, #168 @ 0xa8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - str r7, [sp, #232] @ 0xe8 │ │ │ │ + str r7, [sp, #328] @ 0x148 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r1, [sp, #184] @ 0xb8 │ │ │ │ + ldr r1, [sp, #280] @ 0x118 │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #208] @ (2d40c4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -104817,15 +104815,15 @@ │ │ │ │ mov sl, r6 │ │ │ │ b.n 2d4044 │ │ │ │ add.w r7, r4, #86016 @ 0x15000 │ │ │ │ ldrb.w r3, [r7, #533] @ 0x215 │ │ │ │ strb r3, [r5, #12] │ │ │ │ ldr.w r0, [r7, #492] @ 0x1ec │ │ │ │ cbz r0, 2d4024 │ │ │ │ - bl 74ed48 │ │ │ │ + bl 74ed50 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr.w r3, [r7, #496] @ 0x1f0 │ │ │ │ cbz r3, 2d4036 │ │ │ │ ldr.w r0, [r7, #524] @ 0x20c │ │ │ │ cbz r0, 2d4036 │ │ │ │ blx 28dc3c │ │ │ │ str r0, [r5, #20] │ │ │ │ @@ -104839,30 +104837,30 @@ │ │ │ │ mov r6, r0 │ │ │ │ movs r0, #24 │ │ │ │ str.w sl, [sp] │ │ │ │ blx 28b624 │ │ │ │ mov r1, sp │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 73f26c │ │ │ │ + bl 73f274 │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 2d4074 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ bl 2d36ec │ │ │ │ mov r0, r7 │ │ │ │ - bl 84bc14 │ │ │ │ + bl 84bc1c │ │ │ │ ldr r0, [sp, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2d400e │ │ │ │ add.w r4, r4, #102400 @ 0x19000 │ │ │ │ - bl 87ea6c │ │ │ │ + bl 87ea74 │ │ │ │ mov r0, r5 │ │ │ │ movs r5, #0 │ │ │ │ - bl 85e5b8 │ │ │ │ + bl 85e5c0 │ │ │ │ strd r8, r5, [r6] │ │ │ │ ldr.w r4, [r4, #804] @ 0x324 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2d4044 │ │ │ │ ldr r2, [pc, #52] @ (2d40cc ) │ │ │ │ ldr r3, [pc, #44] @ (2d40c8 ) │ │ │ │ add r2, pc │ │ │ │ @@ -104951,15 +104949,15 @@ │ │ │ │ movcc r7, r1 │ │ │ │ mov.w r8, r8, asr #4 │ │ │ │ asrs r7, r7, #4 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ adds r4, #1 │ │ │ │ - bl 87d2d8 │ │ │ │ + bl 87d2e0 │ │ │ │ adds r5, #40 @ 0x28 │ │ │ │ cmp r6, r4 │ │ │ │ bne.n 2d417a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -105078,15 +105076,15 @@ │ │ │ │ str r2, [r1, #8] │ │ │ │ movs r2, #4 │ │ │ │ str.w r2, [r3, #452] @ 0x1c4 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbnz r0, 2d431a │ │ │ │ ldr r0, [r4, #12] │ │ │ │ movs r1, #0 │ │ │ │ - bl 74360c │ │ │ │ + bl 743614 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r4, #20] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -105120,26 +105118,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2d42be │ │ │ │ ldr r2, [r0, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #24] @ (2d4364 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2d42be │ │ │ │ nop │ │ │ │ ldr r1, [pc, #544] @ (2d4578 ) │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #304] @ (2d4490 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #808] @ 0x328 │ │ │ │ + str r5, [sp, #904] @ 0x388 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #160] @ (2d441c ) │ │ │ │ @@ -105151,26 +105149,26 @@ │ │ │ │ beq.n 2d43aa │ │ │ │ ldr r3, [r0, #12] │ │ │ │ mov r6, r3 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2d43f0 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 87e51c │ │ │ │ + bl 87e524 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [pc, #132] @ (2d4420 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2d43f6 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cbnz r3, 2d43aa │ │ │ │ mov r0, r5 │ │ │ │ bl 2d42a0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 87ea6c │ │ │ │ + bl 87ea74 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -105190,15 +105188,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2d43a0 │ │ │ │ ldr r2, [r0, #12] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #68] @ (2d442c ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2d43a0 │ │ │ │ ldr r0, [pc, #60] @ (2d4430 ) │ │ │ │ add r0, pc │ │ │ │ b.n 2d4398 │ │ │ │ ldr r3, [pc, #60] @ (2d4434 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -105210,32 +105208,32 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2d43a0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #40] @ (2d4438 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2d43a0 │ │ │ │ nop │ │ │ │ ldr r0, [pc, #760] @ (2d4718 ) │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r2, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #512] @ 0x200 │ │ │ │ + str r5, [sp, #608] @ 0x260 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r5, [sp, #440] @ 0x1b8 │ │ │ │ + str r5, [sp, #536] @ 0x218 │ │ │ │ lsls r5, r3, #1 │ │ │ │ strb r4, [r7, r5] │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #536] @ 0x218 │ │ │ │ + str r5, [sp, #632] @ 0x278 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #356] @ (2d45b0 ) │ │ │ │ add.w r4, r0, #86016 @ 0x15000 │ │ │ │ @@ -105257,15 +105255,15 @@ │ │ │ │ ldrb.w r3, [r4, #501] @ 0x1f5 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2d450e │ │ │ │ add r3, sp, #16 │ │ │ │ ldr.w r2, [r4, #560] @ 0x230 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 743508 │ │ │ │ + bl 743510 │ │ │ │ subs r3, r0, #0 │ │ │ │ ble.n 2d4534 │ │ │ │ ldr.w r2, [r4, #540] @ 0x21c │ │ │ │ cmp r2, r3 │ │ │ │ it hi │ │ │ │ subhi r2, r2, r3 │ │ │ │ bhi.n 2d44a4 │ │ │ │ @@ -105274,15 +105272,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r3 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ str.w r2, [r4, #540] @ 0x21c │ │ │ │ mov r6, r3 │ │ │ │ - bl 891c18 │ │ │ │ + bl 891c20 │ │ │ │ ldr.w r2, [r4, #544] @ 0x220 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ cmp r6, r2 │ │ │ │ bcc.n 2d44ca │ │ │ │ cmp r2, r3 │ │ │ │ bhi.n 2d4540 │ │ │ │ cbnz r3, 2d44e6 │ │ │ │ @@ -105292,15 +105290,15 @@ │ │ │ │ ldr r2, [pc, #232] @ (2d45bc ) │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r1, #25 │ │ │ │ - bl 743764 │ │ │ │ + bl 74376c │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r2, [pc, #216] @ (2d45c0 ) │ │ │ │ ldr r3, [pc, #204] @ (2d45b8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -105317,15 +105315,15 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr.w r2, [r4, #504] @ 0x1f8 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2d447c │ │ │ │ add r3, sp, #16 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 743508 │ │ │ │ + bl 743510 │ │ │ │ subs r3, r0, #0 │ │ │ │ ble.n 2d4534 │ │ │ │ ldr.w r2, [r4, #504] @ 0x1f8 │ │ │ │ subs r2, r2, r3 │ │ │ │ str.w r2, [r4, #504] @ 0x1f8 │ │ │ │ b.n 2d4492 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ @@ -105348,15 +105346,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2d44ca │ │ │ │ ldr r0, [pc, #112] @ (2d45d0 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2d44e6 │ │ │ │ b.n 2d44cc │ │ │ │ blx 28bc8c │ │ │ │ b.n 2d44d2 │ │ │ │ ldr r2, [pc, #72] @ (2d45c4 ) │ │ │ │ @@ -105375,15 +105373,15 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 2d44a2 │ │ │ │ ldr r0, [pc, #60] @ (2d45d8 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2d44a2 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ blx sp │ │ │ │ lsls r7, r5, #3 │ │ │ │ blx ip │ │ │ │ @@ -105396,19 +105394,19 @@ │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #816] @ 0x330 │ │ │ │ + str r4, [sp, #912] @ 0x390 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r7, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #248] @ 0xf8 │ │ │ │ + str r4, [sp, #344] @ 0x158 │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r6, r2 │ │ │ │ ldr.w r2, [pc, #1364] @ 2d4b44 │ │ │ │ @@ -105434,28 +105432,28 @@ │ │ │ │ movne r2, #1 │ │ │ │ bl 2cc7a4 │ │ │ │ ldr.w r7, [pc, #1308] @ 2d4b48 │ │ │ │ ldr.w r3, [r4, #408] @ 0x198 │ │ │ │ add r7, pc │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [r3, #56] @ 0x38 │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2d47fc │ │ │ │ ldr.w r3, [r4, #408] @ 0x198 │ │ │ │ mov r1, r7 │ │ │ │ ldr.w r2, [pc, #1280] @ 2d4b4c │ │ │ │ ldr r0, [r3, #56] @ 0x38 │ │ │ │ add r2, pc │ │ │ │ ldr.w r3, [pc, #1276] @ 2d4b50 │ │ │ │ add r3, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r3, [r4, #408] @ 0x198 │ │ │ │ movs r1, #5 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r3, #88] @ 0x58 │ │ │ │ bl 2cc774 │ │ │ │ ldr.w r3, [r4, #408] @ 0x198 │ │ │ │ mov r8, r0 │ │ │ │ @@ -105901,15 +105899,15 @@ │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2d48f8 │ │ │ │ ldr r0, [pc, #188] @ (2d4b60 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2d48f8 │ │ │ │ movs r1, #5 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 2cc774 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2d4894 │ │ │ │ @@ -105927,70 +105925,70 @@ │ │ │ │ ldr.w r2, [sl, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 2d495e │ │ │ │ ldr r0, [pc, #128] @ (2d4b68 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2d495e │ │ │ │ ldr r3, [pc, #100] @ (2d4b58 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2d48f8 │ │ │ │ ldr r3, [pc, #88] @ (2d4b5c ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2d48f8 │ │ │ │ ldr r0, [pc, #92] @ (2d4b6c ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2d48f8 │ │ │ │ ldr r3, [pc, #72] @ (2d4b64 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2d495e │ │ │ │ ldr r3, [pc, #48] @ (2d4b5c ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2d495e │ │ │ │ ldr r0, [pc, #56] @ (2d4b70 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2d495e │ │ │ │ nop │ │ │ │ mov r4, r8 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - ldrsb r6, [r6, r6] │ │ │ │ + ldrsb r6, [r1, r7] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r6, [r4, r4] │ │ │ │ + strb r6, [r7, r4] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r1, #4 │ │ │ │ + movs r1, #28 │ │ │ │ lsls r2, r6, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #32] │ │ │ │ + str r0, [sp, #128] @ 0x80 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r8, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r4, #60] @ 0x3c │ │ │ │ + ldrh r6, [r7, #60] @ 0x3c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r2, [r3, #60] @ 0x3c │ │ │ │ + ldrh r2, [r6, #60] @ 0x3c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r6, [r2, #58] @ 0x3a │ │ │ │ + ldrh r6, [r5, #58] @ 0x3a │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #152] @ (2d4c20 ) │ │ │ │ sub.w r3, r2, #65 @ 0x41 │ │ │ │ @@ -106015,15 +106013,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2ca0b8 │ │ │ │ ldr r2, [pc, #100] @ (2d4c24 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r5, r2] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r3 │ │ │ │ - bl 8683d4 │ │ │ │ + bl 8683dc │ │ │ │ ldr r2, [pc, #92] @ (2d4c28 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 2d4bfa │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ @@ -106050,27 +106048,27 @@ │ │ │ │ bpl.n 2d4bd2 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [pc, #32] @ (2d4c34 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2d4bd2 │ │ │ │ lsls r6, r5 │ │ │ │ lsls r7, r5, #3 │ │ │ │ mov r8, r6 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #704] @ (2d4ef0 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r6, #52] @ 0x34 │ │ │ │ + ldrh r0, [r1, #54] @ 0x36 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002d4c38 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -106085,21 +106083,21 @@ │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ ldr.w r3, [r3, #388] @ 0x184 │ │ │ │ cbz r3, 2d4c6e │ │ │ │ ldr r0, [r3, #28] │ │ │ │ cbz r0, 2d4c6e │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 745794 │ │ │ │ + bl 74579c │ │ │ │ cbnz r0, 2d4c8e │ │ │ │ movs r0, #0 │ │ │ │ strb r0, [r4, #0] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 84bc14 │ │ │ │ + bl 84bc1c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -106110,46 +106108,46 @@ │ │ │ │ strb r2, [r4, #24] │ │ │ │ bl 2d3fe0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r4, #28] │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [r3, #28] │ │ │ │ - bl 7457b0 │ │ │ │ + bl 7457b8 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2d4ce4 │ │ │ │ ldr r1, [r0, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r1, #1 │ │ │ │ beq.n 2d4d1e │ │ │ │ bls.n 2d4cf4 │ │ │ │ subs r3, r1, #2 │ │ │ │ cmp r3, #1 │ │ │ │ bhi.n 2d4d3a │ │ │ │ ldr r3, [pc, #136] @ (2d4d48 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 8683d4 │ │ │ │ + bl 8683dc │ │ │ │ ldr r3, [pc, #128] @ (2d4d4c ) │ │ │ │ ldr r2, [pc, #132] @ (2d4d50 ) │ │ │ │ ldr r1, [pc, #132] @ (2d4d54 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ movw r2, #413 @ 0x19d │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ mov r0, r5 │ │ │ │ - bl 84bc14 │ │ │ │ + bl 84bc1c │ │ │ │ mov r0, r4 │ │ │ │ - bl 85e630 │ │ │ │ + bl 85e638 │ │ │ │ movs r4, #0 │ │ │ │ b.n 2d4c7a │ │ │ │ ldr r0, [r0, #4] │ │ │ │ str r3, [sp, #12] │ │ │ │ blx 28dc3c │ │ │ │ str r0, [r4, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ @@ -106181,19 +106179,19 @@ │ │ │ │ nop │ │ │ │ subs r7, #238 @ 0xee │ │ │ │ lsls r7, r5, #3 │ │ │ │ push {r1, r4, r7, lr} │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r2, [pc, #64] @ (2d4d8c ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r1, r2 │ │ │ │ + subs r2, r4, r2 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrh r0, [r0, #18] │ │ │ │ + ldrh r0, [r3, #18] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r2, [r5, #16] │ │ │ │ + ldrh r2, [r0, #18] │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002d4d58 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -106229,58 +106227,58 @@ │ │ │ │ add.w r2, r4, #12 │ │ │ │ str r6, [sp, #0] │ │ │ │ bl 2d355c │ │ │ │ ldr r0, [r7, #56] @ 0x38 │ │ │ │ cbz r0, 2d4dee │ │ │ │ movs r2, #0 │ │ │ │ mov r1, sl │ │ │ │ - bl 735f9c │ │ │ │ + bl 735fa4 │ │ │ │ cbz r0, 2d4dee │ │ │ │ ldr r2, [pc, #184] @ (2d4e90 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r1, sl │ │ │ │ str.w fp, [sp] │ │ │ │ add r2, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r0, [r0, #20] │ │ │ │ blx 28dc3c │ │ │ │ str r0, [r4, #24] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r0, [r3, #28] │ │ │ │ cbz r0, 2d4e22 │ │ │ │ - bl 745794 │ │ │ │ + bl 74579c │ │ │ │ mov r8, r0 │ │ │ │ cbz r0, 2d4e22 │ │ │ │ movs r6, #0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ adds r6, #1 │ │ │ │ ldr r0, [r3, #28] │ │ │ │ - bl 745798 │ │ │ │ + bl 7457a0 │ │ │ │ ldr r7, [r4, #4] │ │ │ │ ldr.w r3, [r5, #3004] @ 0xbbc │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r2, [r5, #3000] @ 0xbb8 │ │ │ │ str r7, [sp, #0] │ │ │ │ bl 2d37c0 │ │ │ │ cmp r8, r6 │ │ │ │ str r0, [r4, #4] │ │ │ │ bne.n 2d4dfe │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ cbz r0, 2d4e56 │ │ │ │ - bl 745794 │ │ │ │ + bl 74579c │ │ │ │ mov r8, r0 │ │ │ │ cbz r0, 2d4e56 │ │ │ │ movs r6, #0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ adds r6, #1 │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 745798 │ │ │ │ + bl 7457a0 │ │ │ │ ldr r7, [r4, #4] │ │ │ │ ldr.w r3, [r5, #3012] @ 0xbc4 │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r2, [r5, #3008] @ 0xbc0 │ │ │ │ str r7, [sp, #0] │ │ │ │ bl 2d37c0 │ │ │ │ cmp r8, r6 │ │ │ │ @@ -106302,19 +106300,19 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ push {r7} │ │ │ │ lsls r7, r5, #3 │ │ │ │ - adds r4, r2, r7 │ │ │ │ + adds r4, r5, r7 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - strh r6, [r1, #50] @ 0x32 │ │ │ │ + strh r6, [r4, #50] @ 0x32 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - subs r1, #204 @ 0xcc │ │ │ │ + subs r1, #228 @ 0xe4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002d4e94 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -106336,15 +106334,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2d4eb6 │ │ │ │ ldr.w r0, [r4, #3020] @ 0xbcc │ │ │ │ cbz r0, 2d4eee │ │ │ │ mov r1, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 74bff8 │ │ │ │ + b.w 74c000 │ │ │ │ cbz r4, 2d4f1c │ │ │ │ add.w r4, r4, #569344 @ 0x8b000 │ │ │ │ ldr.w r0, [r4, #3020] @ 0xbcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2d4ed4 │ │ │ │ ldr r3, [pc, #76] @ (2d4f3c ) │ │ │ │ mov r0, r6 │ │ │ │ @@ -106352,15 +106350,15 @@ │ │ │ │ ldr r1, [pc, #76] @ (2d4f44 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #164 @ 0xa4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #599 @ 0x257 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -106371,29 +106369,29 @@ │ │ │ │ ldr r1, [pc, #44] @ (2d4f50 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #164 @ 0xa4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #594 @ 0x252 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 2d4f08 │ │ │ │ cbz r4, 2d4f8c │ │ │ │ lsls r7, r5, #3 │ │ │ │ - adds r2, r4, r1 │ │ │ │ + adds r2, r7, r1 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrh r0, [r5, #32] │ │ │ │ + ldrh r0, [r0, #34] @ 0x22 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r6, [r0, #0] │ │ │ │ + ldrh r6, [r3, #0] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r4, r6, r0 │ │ │ │ + adds r4, r1, r1 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrh r6, [r3, #30] │ │ │ │ + ldrh r6, [r6, #30] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r0, [r3, #62] @ 0x3e │ │ │ │ + strh r0, [r6, #62] @ 0x3e │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002d4f54 : │ │ │ │ add.w r0, r0, #569344 @ 0x8b000 │ │ │ │ ldr.w r0, [r0, #2968] @ 0xb98 │ │ │ │ b.w 28b4dc │ │ │ │ │ │ │ │ @@ -106558,24 +106556,24 @@ │ │ │ │ ldr.w r3, [r5, #536] @ 0x218 │ │ │ │ cbz r3, 2d5136 │ │ │ │ ldr.w r0, [r5, #408] @ 0x198 │ │ │ │ bl 2d3958 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 2d5136 │ │ │ │ ldr.w r1, [r5, #536] @ 0x218 │ │ │ │ - bl 86469c │ │ │ │ + bl 8646a4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 85e57c │ │ │ │ + bl 85e584 │ │ │ │ add.w r0, r8, #72 @ 0x48 │ │ │ │ add.w r7, r4, #102912 @ 0x19200 │ │ │ │ - bl 891b4c │ │ │ │ + bl 891b54 │ │ │ │ add.w r0, r8, #40 @ 0x28 │ │ │ │ - bl 891b4c │ │ │ │ + bl 891b54 │ │ │ │ ldr.w r0, [r5, #536] @ 0x218 │ │ │ │ - bl 85e5b8 │ │ │ │ + bl 85e5c0 │ │ │ │ add.w r0, r7, #304 @ 0x130 │ │ │ │ bl 2db3c4 │ │ │ │ add.w r0, r7, #304 @ 0x130 │ │ │ │ bl 2dee78 │ │ │ │ add.w r0, r7, #304 @ 0x130 │ │ │ │ bl 2e4068 │ │ │ │ mov r0, r4 │ │ │ │ @@ -106606,32 +106604,32 @@ │ │ │ │ ldr.w r0, [r5, #408] @ 0x198 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbz r3, 2d5224 │ │ │ │ ldr r1, [pc, #156] @ (2d5260 ) │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add.w r0, r8, #180 @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ - bl 878b68 │ │ │ │ + bl 878b70 │ │ │ │ ldr.w r3, [r6, #780] @ 0x30c │ │ │ │ cbz r3, 2d51de │ │ │ │ add.w r0, r7, #264 @ 0x108 │ │ │ │ bl 2c6588 │ │ │ │ add.w r0, r8, #180 @ 0xb4 │ │ │ │ - bl 878970 │ │ │ │ + bl 878978 │ │ │ │ ldr.w r0, [r5, #720] @ 0x2d0 │ │ │ │ cbz r0, 2d51f0 │ │ │ │ - bl 88b398 │ │ │ │ + bl 88b3a0 │ │ │ │ add.w r0, r8, #216 @ 0xd8 │ │ │ │ movs r5, #0 │ │ │ │ - bl 891b4c │ │ │ │ + bl 891b54 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 733678 │ │ │ │ + bl 733680 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ str r5, [r4, #12] │ │ │ │ - bl 733678 │ │ │ │ + bl 733680 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #0 │ │ │ │ str r5, [r4, #8] │ │ │ │ strd r2, r3, [r4] │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 28b960 │ │ │ │ @@ -106650,31 +106648,31 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2d50f6 │ │ │ │ ldr r2, [r0, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #36] @ (2d526c ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2d50f6 │ │ │ │ subs r3, #82 @ 0x52 │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r6, #18] │ │ │ │ + ldrh r6, [r1, #20] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r2, [r7, #12] │ │ │ │ + ldrh r2, [r2, #14] │ │ │ │ lsls r5, r3, #1 │ │ │ │ movs r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r6, #6] │ │ │ │ + ldrh r0, [r1, #8] │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr.w r2, [pc, #2624] @ 2d5cc8 │ │ │ │ @@ -106809,15 +106807,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ mul.w r4, r3, r8 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ - bl 87dafc │ │ │ │ + bl 87db04 │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, r0 │ │ │ │ beq.w 2d5600 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr.w r0, [r7, #2928] @ 0xb70 │ │ │ │ cmp r3, r9 │ │ │ │ @@ -106995,25 +106993,25 @@ │ │ │ │ b.n 2d53a4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov.w r2, #320 @ 0x140 │ │ │ │ ldr r4, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ mov r1, r4 │ │ │ │ mla r2, r3, r2, r2 │ │ │ │ - bl 87dafc │ │ │ │ + bl 87db04 │ │ │ │ cmp r4, r0 │ │ │ │ bne.w 2d549a │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ ldrd sl, r6, [sp, #96] @ 0x60 │ │ │ │ bl 2cd4b0 │ │ │ │ ldr.w r1, [pc, #1756] @ 2d5ce0 │ │ │ │ mov r0, sl │ │ │ │ movs r2, #55 @ 0x37 │ │ │ │ add r1, pc │ │ │ │ - bl 878b68 │ │ │ │ + bl 878b70 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r7, [r3, #-40] │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 2d5904 │ │ │ │ movw r3, #52429 @ 0xcccd │ │ │ │ movt r3, #52428 @ 0xcccc │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ @@ -107165,35 +107163,35 @@ │ │ │ │ add.w r3, r6, #24 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r5, #320 @ 0x140 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r1, r4 │ │ │ │ mul.w r2, r5, r8 │ │ │ │ - bl 87dafc │ │ │ │ + bl 87db04 │ │ │ │ cmp r4, r0 │ │ │ │ beq.n 2d5872 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r5 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ umull r3, r8, r3, r0 │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ mov.w r8, r8, lsr #8 │ │ │ │ mul.w r6, r3, r8 │ │ │ │ mls r7, r5, r8, r0 │ │ │ │ add.w r5, r6, #24 │ │ │ │ mov r2, r7 │ │ │ │ adds r0, r5, r4 │ │ │ │ - bl 87dbb4 │ │ │ │ + bl 87dbbc │ │ │ │ sub.w sl, r0, r7 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r2, sl │ │ │ │ adds r0, r5, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 87d474 │ │ │ │ + bl 87d47c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ movs r5, #1 │ │ │ │ sub.w fp, r3, r8 │ │ │ │ cmp.w fp, #1 │ │ │ │ ble.n 2d5850 │ │ │ │ and.w r9, r7, #31 │ │ │ │ add.w r0, r4, #64 @ 0x40 │ │ │ │ @@ -107201,15 +107199,15 @@ │ │ │ │ lsrs r4, r7, #5 │ │ │ │ lsl.w r9, r5, r9 │ │ │ │ b.n 2d5846 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ adds r5, #1 │ │ │ │ - bl 87d474 │ │ │ │ + bl 87d47c │ │ │ │ adds r6, #40 @ 0x28 │ │ │ │ cmp fp, r5 │ │ │ │ beq.n 2d5850 │ │ │ │ ldr.w r3, [r6, r4, lsl #2] │ │ │ │ tst.w r9, r3 │ │ │ │ bne.n 2d5834 │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ @@ -107276,15 +107274,15 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 2d566e │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r2, [r1, #12] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #1016] @ (2d5cf4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2d566e │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ movw r1, #3001 @ 0xbb9 │ │ │ │ ldrd r3, r2, [r0] │ │ │ │ adds r3, #50 @ 0x32 │ │ │ │ adc.w r2, r2, #0 │ │ │ │ cmp r3, r1 │ │ │ │ @@ -107410,21 +107408,21 @@ │ │ │ │ movt r3, #15 │ │ │ │ sbc.w r9, r9, #0 │ │ │ │ adds r3, r0, r3 │ │ │ │ mov r0, r3 │ │ │ │ adc.w r1, r1, #0 │ │ │ │ movs r3, #184 @ 0xb8 │ │ │ │ mla r4, r3, r4, r7 │ │ │ │ - bl 8a8080 │ │ │ │ + bl 8a8088 │ │ │ │ vmov d7, r0, r1 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r9 │ │ │ │ add r4, r6 │ │ │ │ vdiv.f64 d8, d7, d9 │ │ │ │ - bl 8a8080 │ │ │ │ + bl 8a8088 │ │ │ │ vmov d6, r0, r1 │ │ │ │ vmov.f64 d7, #36 @ 0x41200000 10.0 │ │ │ │ vmov.f64 d5, #112 @ 0x3f800000 1.0 │ │ │ │ add.w r4, r4, #86528 @ 0x15200 │ │ │ │ vadd.f64 d8, d8, d6 │ │ │ │ vdiv.f64 d6, d8, d7 │ │ │ │ vdiv.f64 d7, d5, d6 │ │ │ │ @@ -107527,15 +107525,15 @@ │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r5, r4 │ │ │ │ add.w r8, r3, r4 │ │ │ │ mov r0, r8 │ │ │ │ movs r2, #4 │ │ │ │ mov r1, r9 │ │ │ │ add.w r8, r8, #40 @ 0x28 │ │ │ │ - bl 87d2d8 │ │ │ │ + bl 87d2e0 │ │ │ │ cmp r8, r5 │ │ │ │ bne.n 2d5bee │ │ │ │ add.w r3, r4, #102400 @ 0x19000 │ │ │ │ adds r7, #1 │ │ │ │ ldr.w r4, [r3, #804] @ 0x324 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2d5bbe │ │ │ │ @@ -107587,15 +107585,15 @@ │ │ │ │ bpl.w 2d566e │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ (2d5d00 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2d566e │ │ │ │ ldr r3, [pc, #92] @ (2d5d04 ) │ │ │ │ movw r2, #3227 @ 0xc9b │ │ │ │ ldr r1, [pc, #92] @ (2d5d08 ) │ │ │ │ ldr r0, [pc, #92] @ (2d5d0c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -107612,41 +107610,41 @@ │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r1, #168 @ 0xa8 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r7, #4] │ │ │ │ + ldrh r0, [r2, #6] │ │ │ │ lsls r5, r3, #1 │ │ │ │ adds r6, #154 @ 0x9a │ │ │ │ lsls r7, r5, #3 │ │ │ │ - strh r4, [r7, #42] @ 0x2a │ │ │ │ + strh r4, [r2, #44] @ 0x2c │ │ │ │ lsls r5, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #110 @ 0x6e │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r4, [r2, r1] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r5, #20] │ │ │ │ + strh r0, [r0, #22] │ │ │ │ lsls r5, r3, #1 │ │ │ │ adds r3, #8 │ │ │ │ lsls r7, r5, #3 │ │ │ │ bx lr │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r6, #29] │ │ │ │ + ldrb r4, [r1, #30] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsrs r2, r5, #10 │ │ │ │ + lsrs r2, r0, #11 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrb r4, [r2, #9] │ │ │ │ + ldrb r4, [r5, #9] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r0, [r4, #27] │ │ │ │ + ldrb r0, [r7, #27] │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002d5d10 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -107708,24 +107706,24 @@ │ │ │ │ ldrb.w r3, [r5, #501] @ 0x1f5 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2d5e4a │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ mov.w r1, #4096 @ 0x1000 │ │ │ │ adds r0, #72 @ 0x48 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 891b10 │ │ │ │ + bl 891b18 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 891b38 │ │ │ │ + bl 891b40 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r1, r0 │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 743470 │ │ │ │ + bl 743478 │ │ │ │ subs r1, r0, #0 │ │ │ │ ble.w 2d5ef0 │ │ │ │ ldr.w r3, [r5, #592] @ 0x250 │ │ │ │ add r3, r1 │ │ │ │ str.w r3, [r5, #592] @ 0x250 │ │ │ │ ldr.w r3, [r5, #680] @ 0x2a8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -107748,15 +107746,15 @@ │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2d5efa │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2d5e06 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r8 │ │ │ │ - bl 891c18 │ │ │ │ + bl 891c20 │ │ │ │ b.n 2d5e0a │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2d5d7e │ │ │ │ mov r0, r4 │ │ │ │ bl 2d42a0 │ │ │ │ b.n 2d5d7e │ │ │ │ @@ -107795,22 +107793,22 @@ │ │ │ │ cbnz r3, 2d5f02 │ │ │ │ ldr r2, [pc, #180] @ (2d5f54 ) │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r1, #25 │ │ │ │ - bl 743764 │ │ │ │ + bl 74376c │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r1, [pc, #168] @ (2d5f58 ) │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ - bl 878b68 │ │ │ │ + bl 878b70 │ │ │ │ b.n 2d5d6e │ │ │ │ ldr.w r3, [r5, #496] @ 0x1f0 │ │ │ │ cbz r3, 2d5eda │ │ │ │ ldrb.w r3, [r5, #501] @ 0x1f5 │ │ │ │ cbz r3, 2d5eda │ │ │ │ ldr.w r3, [r5, #504] @ 0x1f8 │ │ │ │ cbnz r3, 2d5eda │ │ │ │ @@ -107861,30 +107859,30 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #252 @ 0xfc │ │ │ │ lsls r7, r5, #3 │ │ │ │ cmp r6, #186 @ 0xba │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r6, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r7, #19] │ │ │ │ + ldrb r2, [r2, #20] │ │ │ │ lsls r5, r3, #1 │ │ │ │ mcr2 15, 3, pc, cr9, cr15, {7} @ │ │ │ │ - ldrb r4, [r1, #19] │ │ │ │ + ldrb r4, [r4, #19] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsrs r6, r7, #32 │ │ │ │ + lsrs r6, r2, #1 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - strb r0, [r5, #31] │ │ │ │ + ldrb r0, [r0, #0] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r4, [r3, #7] │ │ │ │ + ldrb r4, [r6, #7] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsrs r0, r5, #32 │ │ │ │ + lsrs r0, r0, #1 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - strb r2, [r2, #31] │ │ │ │ + strb r2, [r5, #31] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r6, [r0, #7] │ │ │ │ + ldrb r6, [r3, #7] │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002d5f74 : │ │ │ │ subs r3, r1, #0 │ │ │ │ ble.n 2d5f86 │ │ │ │ mov r0, r3 │ │ │ │ movs r1, #0 │ │ │ │ @@ -107919,15 +107917,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov.w r0, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 743508 │ │ │ │ + bl 743510 │ │ │ │ cmp r0, #0 │ │ │ │ ble.n 2d5ffc │ │ │ │ ldr r2, [pc, #64] @ (2d6018 ) │ │ │ │ ldr r3, [pc, #56] @ (2d6014 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -107979,15 +107977,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov.w r0, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 743470 │ │ │ │ + bl 743478 │ │ │ │ cmp r0, #0 │ │ │ │ ble.n 2d6088 │ │ │ │ ldr r2, [pc, #64] @ (2d60a4 ) │ │ │ │ ldr r3, [pc, #56] @ (2d60a0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -108049,53 +108047,53 @@ │ │ │ │ umull r1, r2, r2, r3 │ │ │ │ cmp.w r0, r2, lsr #2 │ │ │ │ bcc.n 2d617c │ │ │ │ add.w r5, r4, #86528 @ 0x15200 │ │ │ │ mov r1, r6 │ │ │ │ adds r5, #40 @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ - bl 891b10 │ │ │ │ + bl 891b18 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cbz r3, 2d6138 │ │ │ │ mov r0, r5 │ │ │ │ - bl 891b2c │ │ │ │ + bl 891b34 │ │ │ │ cbz r0, 2d6138 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2d6192 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #140] @ (2d61b4 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r1, #29 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 743764 │ │ │ │ + bl 74376c │ │ │ │ str r0, [r4, #16] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 891bdc │ │ │ │ + b.w 891be4 │ │ │ │ ldr r2, [pc, #108] @ (2d61b8 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cbz r2, 2d6186 │ │ │ │ ldr r2, [pc, #104] @ (2d61bc ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2d6186 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #92] @ (2d61c0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cbz r3, 2d6186 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -108124,23 +108122,23 @@ │ │ │ │ cmp r3, #106 @ 0x6a │ │ │ │ lsls r7, r5, #3 │ │ │ │ @ instruction: 0xfbdfffff │ │ │ │ str r4, [r4, #92] @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r1, #12] │ │ │ │ + ldrb r6, [r4, #12] │ │ │ │ lsls r5, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r6, #22 │ │ │ │ + lsls r6, r1, #23 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - strb r0, [r4, #21] │ │ │ │ + strb r0, [r7, #21] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r2, [r2, #29] │ │ │ │ + strb r2, [r5, #29] │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #108] @ (2d6254 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -108581,15 +108579,15 @@ │ │ │ │ ldr r1, [pc, #260] @ (2d6788 ) │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 878b68 │ │ │ │ + b.w 878b70 │ │ │ │ ldr r3, [pc, #228] @ (2d677c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r8, [pc, #236] @ 2d678c │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ add.w r7, sp, #15 │ │ │ │ movs r2, #60 @ 0x3c │ │ │ │ @@ -108671,21 +108669,21 @@ │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #164 @ 0xa4 │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r6, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r5, #22] │ │ │ │ + strb r6, [r0, #23] │ │ │ │ lsls r5, r3, #1 │ │ │ │ movs r5, #204 @ 0xcc │ │ │ │ lsls r7, r5, #3 │ │ │ │ - strb r0, [r0, #20] │ │ │ │ + strb r0, [r3, #20] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r2, [r3, #19] │ │ │ │ + strb r2, [r6, #19] │ │ │ │ lsls r5, r3, #1 │ │ │ │ movs r5, #18 │ │ │ │ lsls r7, r5, #3 │ │ │ │ movs r4, #244 @ 0xf4 │ │ │ │ lsls r7, r5, #3 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -108900,15 +108898,15 @@ │ │ │ │ str r3, [r4, #16] │ │ │ │ ldr r1, [pc, #72] @ (2d69fc ) │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r1, pc │ │ │ │ - b.w 878b68 │ │ │ │ + b.w 878b70 │ │ │ │ ldr.w r2, [r3, #496] @ 0x1f0 │ │ │ │ cbz r2, 2d69d8 │ │ │ │ ldrb.w r2, [r3, #501] @ 0x1f5 │ │ │ │ cbz r2, 2d69d8 │ │ │ │ ldr.w r3, [r3, #504] @ 0x1f8 │ │ │ │ cbz r3, 2d69e6 │ │ │ │ mov r0, r4 │ │ │ │ @@ -108920,17 +108918,17 @@ │ │ │ │ bl 2e68c8 │ │ │ │ b.n 2d69a6 │ │ │ │ nop │ │ │ │ movs r2, #184 @ 0xb8 │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r6, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r6, #7] │ │ │ │ + strb r0, [r1, #8] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r4, [r0, #7] │ │ │ │ + strb r4, [r3, #7] │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3024] @ 0xbd0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #672] @ (2d6cb4 ) │ │ │ │ @@ -109070,15 +109068,15 @@ │ │ │ │ bl 2d60a8 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d6970 │ │ │ │ ldr.w r5, [r4, #536] @ 0x218 │ │ │ │ cbz r5, 2d6bf0 │ │ │ │ ldr.w r0, [r4, #492] @ 0x1ec │ │ │ │ cbz r0, 2d6c28 │ │ │ │ - bl 74ed48 │ │ │ │ + bl 74ed50 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr.w r3, [r4, #496] @ 0x1f0 │ │ │ │ ldr.w r5, [r4, #536] @ 0x218 │ │ │ │ cbz r3, 2d6bd4 │ │ │ │ ldr.w r0, [r4, #524] @ 0x20c │ │ │ │ cbz r0, 2d6bd4 │ │ │ │ blx 28dc3c │ │ │ │ @@ -109086,17 +109084,17 @@ │ │ │ │ ldr.w r5, [r4, #536] @ 0x218 │ │ │ │ cbz r5, 2d6bf0 │ │ │ │ ldr.w r0, [r4, #408] @ 0x198 │ │ │ │ bl 2d3958 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2d6bf0 │ │ │ │ ldr.w r1, [r4, #536] @ 0x218 │ │ │ │ - bl 864524 │ │ │ │ + bl 86452c │ │ │ │ mov r0, r5 │ │ │ │ - bl 85e57c │ │ │ │ + bl 85e584 │ │ │ │ ldr r3, [pc, #216] @ (2d6ccc ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [r4, #680] @ 0x2a8 │ │ │ │ b.n 2d6a72 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d42a0 │ │ │ │ @@ -109175,29 +109173,29 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #24 │ │ │ │ lsls r7, r5, #3 │ │ │ │ movs r1, #198 @ 0xc6 │ │ │ │ lsls r7, r5, #3 │ │ │ │ adds r0, r7, #0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r5, #8] │ │ │ │ + strb r2, [r0, #9] │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsrs r1, r4, #17 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #222 @ 0xde │ │ │ │ + cmp r5, #246 @ 0xf6 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - @ instruction: 0xfacc0071 │ │ │ │ - ldr r6, [r6, #36] @ 0x24 │ │ │ │ + @ instruction: 0xfae40071 │ │ │ │ + ldr r6, [r1, #40] @ 0x28 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r0, [r7, #0] │ │ │ │ + strb r0, [r2, #1] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xfab40071 │ │ │ │ - ldr r6, [r3, #36] @ 0x24 │ │ │ │ + @ instruction: 0xfacc0071 │ │ │ │ + ldr r6, [r6, #36] @ 0x24 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r0, [r0, #2] │ │ │ │ + strb r0, [r3, #2] │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #268] @ (2d6e0c ) │ │ │ │ sub.w r5, r0, #17024 @ 0x4280 │ │ │ │ @@ -109288,30 +109286,30 @@ │ │ │ │ mvn.w r1, #256 @ 0x100 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ bl 2d63dc │ │ │ │ mov r0, r9 │ │ │ │ mov r1, sl │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ - bl 878b68 │ │ │ │ + bl 878b70 │ │ │ │ mov r0, r7 │ │ │ │ bl 2d6970 │ │ │ │ b.n 2d6d38 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ subs r6, r6, #4 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r2, r5, #4 │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r4, r7, #3 │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r6, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r0, #96] @ 0x60 │ │ │ │ + ldr r2, [r3, #96] @ 0x60 │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #192] @ (2d6ef8 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -109366,15 +109364,15 @@ │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ strb.w r3, [sp, #15] │ │ │ │ bl 2d60a8 │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 878b68 │ │ │ │ + bl 878b70 │ │ │ │ ldr r2, [pc, #52] @ (2d6f0c ) │ │ │ │ ldr r3, [pc, #36] @ (2d6efc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -109389,15 +109387,15 @@ │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r7, #7 │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r6, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r5, #80] @ 0x50 │ │ │ │ + ldr r0, [r0, #84] @ 0x54 │ │ │ │ lsls r5, r3, #1 │ │ │ │ adds r4, r4, #5 │ │ │ │ lsls r7, r5, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -109442,25 +109440,25 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2d6f2e │ │ │ │ ldr r0, [pc, #36] @ (2d6fa0 ) │ │ │ │ and.w r3, r1, #1 │ │ │ │ ubfx r2, r1, #1, #1 │ │ │ │ ubfx r1, r1, #2, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2d6f2e │ │ │ │ adds r6, r2, #4 │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r7, #92] @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r2, #96] @ 0x60 │ │ │ │ + ldr r0, [r5, #96] @ 0x60 │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #164] @ (2d705c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -109506,15 +109504,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ strb.w r8, [sp, #3] │ │ │ │ bl 2d60a8 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 878b68 │ │ │ │ + bl 878b70 │ │ │ │ ldr r2, [pc, #56] @ (2d7070 ) │ │ │ │ ldr r3, [pc, #36] @ (2d7060 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -109530,15 +109528,15 @@ │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ adds r2, r7, #1 │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r6, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r4, #56] @ 0x38 │ │ │ │ + ldr r6, [r7, #56] @ 0x38 │ │ │ │ lsls r5, r3, #1 │ │ │ │ adds r2, r0, #0 │ │ │ │ lsls r7, r5, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -109612,15 +109610,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2d60a8 │ │ │ │ ldr r1, [pc, #180] @ (2d71f8 ) │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ - bl 878b68 │ │ │ │ + bl 878b70 │ │ │ │ ldr r2, [pc, #168] @ (2d71fc ) │ │ │ │ ldr r3, [pc, #144] @ (2d71e4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -109643,15 +109641,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2d7140 │ │ │ │ ldr r0, [pc, #120] @ (2d7208 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2d7140 │ │ │ │ ldr r3, [pc, #112] @ (2d720c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d70ce │ │ │ │ ldr r3, [pc, #92] @ (2d7204 ) │ │ │ │ @@ -109661,15 +109659,15 @@ │ │ │ │ bpl.n 2d70ce │ │ │ │ str.w r8, [sp] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [pc, #88] @ (2d7210 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2d70ce │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #76] @ (2d7214 ) │ │ │ │ movw r2, #1254 @ 0x4e6 │ │ │ │ ldr r1, [pc, #72] @ (2d7218 ) │ │ │ │ ldr r0, [pc, #76] @ (2d721c ) │ │ │ │ add r3, pc │ │ │ │ @@ -109684,34 +109682,34 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r6, r1, r6 │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r4, #40] @ 0x28 │ │ │ │ + ldr r6, [r7, #40] @ 0x28 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r2, [r7, #32] │ │ │ │ + ldr r2, [r2, #36] @ 0x24 │ │ │ │ lsls r5, r3, #1 │ │ │ │ subs r0, r5, r3 │ │ │ │ lsls r7, r5, #3 │ │ │ │ strb r0, [r7, #1] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r1, #72] @ 0x48 │ │ │ │ + ldr r2, [r4, #72] @ 0x48 │ │ │ │ lsls r5, r3, #1 │ │ │ │ adds r4, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r1, #64] @ 0x40 │ │ │ │ + ldr r6, [r4, #64] @ 0x40 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xf5880071 │ │ │ │ - str r2, [r6, #80] @ 0x50 │ │ │ │ + sub.w r0, r0, #15794176 @ 0xf10000 │ │ │ │ + str r2, [r1, #84] @ 0x54 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r4, [r4, #112] @ 0x70 │ │ │ │ + str r4, [r7, #112] @ 0x70 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w lr, [pc, #464] @ 2d7400 │ │ │ │ mov r4, r0 │ │ │ │ @@ -109771,15 +109769,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ strh.w r0, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ bl 2d60a8 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ - bl 878b68 │ │ │ │ + bl 878b70 │ │ │ │ ldr r2, [pc, #316] @ (2d7418 ) │ │ │ │ ldr r3, [pc, #296] @ (2d7404 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -109839,15 +109837,15 @@ │ │ │ │ mov.w r0, #256 @ 0x100 │ │ │ │ strh.w r0, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ bl 2d60a8 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ - bl 878b68 │ │ │ │ + bl 878b70 │ │ │ │ ldr r2, [pc, #164] @ (2d7424 ) │ │ │ │ ldr r3, [pc, #128] @ (2d7404 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -109865,15 +109863,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2d7326 │ │ │ │ ldr r0, [pc, #132] @ (2d7430 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 2d7326 │ │ │ │ ldr r2, [pc, #116] @ (2d7434 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2d7282 │ │ │ │ @@ -109883,15 +109881,15 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 2d7282 │ │ │ │ ldr r0, [pc, #96] @ (2d7438 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 2d7282 │ │ │ │ ldr r3, [pc, #84] @ (2d743c ) │ │ │ │ movw r2, #1222 @ 0x4c6 │ │ │ │ ldr r1, [pc, #80] @ (2d7440 ) │ │ │ │ ldr r0, [pc, #84] @ (2d7444 ) │ │ │ │ add r3, pc │ │ │ │ @@ -109906,38 +109904,38 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r6, r4, r7 │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r6, #12] │ │ │ │ + ldr r0, [r1, #16] │ │ │ │ lsls r5, r3, #1 │ │ │ │ adds r0, r4, r5 │ │ │ │ lsls r7, r5, #3 │ │ │ │ adds r0, r0, r5 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - ldr r4, [r1, #4] │ │ │ │ + ldr r4, [r4, #4] │ │ │ │ lsls r5, r3, #1 │ │ │ │ adds r2, r7, r2 │ │ │ │ lsls r7, r5, #3 │ │ │ │ strh r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r0, #48] @ 0x30 │ │ │ │ + ldr r0, [r3, #48] @ 0x30 │ │ │ │ lsls r5, r3, #1 │ │ │ │ strb r0, [r0, #13] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r2, #40] @ 0x28 │ │ │ │ + ldr r2, [r5, #40] @ 0x28 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xf3680071 │ │ │ │ - str r2, [r2, #48] @ 0x30 │ │ │ │ + @ instruction: 0xf3800071 │ │ │ │ + str r2, [r5, #48] @ 0x30 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r4, [r0, #80] @ 0x50 │ │ │ │ + str r4, [r3, #80] @ 0x50 │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #408] @ (2d75f4 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -110052,15 +110050,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #16] │ │ │ │ bl 2d60a8 │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, fp │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 878b68 │ │ │ │ + bl 878b70 │ │ │ │ ldr r2, [pc, #112] @ (2d760c ) │ │ │ │ ldr r3, [pc, #88] @ (2d75f8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -110085,36 +110083,36 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r3, [r9, #448] @ 0x1c0 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r0, [pc, #52] @ (2d7618 ) │ │ │ │ ldr.w r3, [r9, #444] @ 0x1bc │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2d7482 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ asrs r4, r3, #31 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r2, #31 │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r5, #108] @ 0x6c │ │ │ │ + str r6, [r0, #112] @ 0x70 │ │ │ │ lsls r5, r3, #1 │ │ │ │ asrs r6, r3, #26 │ │ │ │ lsls r7, r5, #3 │ │ │ │ str r4, [r2, #124] @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r2, #16] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #480] @ (2d7810 ) │ │ │ │ add.w r4, r0, #86016 @ 0x15000 │ │ │ │ @@ -110198,15 +110196,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, r7 │ │ │ │ bl 2d63dc │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r8 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 878b68 │ │ │ │ + bl 878b70 │ │ │ │ ldr r2, [pc, #248] @ (2d7828 ) │ │ │ │ ldr r3, [pc, #228] @ (2d7814 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -110251,15 +110249,15 @@ │ │ │ │ bpl.n 2d76ba │ │ │ │ ldr.w r3, [r4, #444] @ 0x1bc │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #144] @ (2d7838 ) │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2d76ba │ │ │ │ ldr r2, [pc, #136] @ (2d783c ) │ │ │ │ ldr r3, [pc, #92] @ (2d7814 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -110299,37 +110297,37 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #23 │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r7, #72] @ 0x48 │ │ │ │ + str r2, [r2, #76] @ 0x4c │ │ │ │ lsls r5, r3, #1 │ │ │ │ asrs r4, r1, #20 │ │ │ │ lsls r7, r5, #3 │ │ │ │ asrs r4, r5, #19 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r4, [r3, r1] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r5, #124] @ 0x7c │ │ │ │ + ldr r2, [r0, #0] │ │ │ │ lsls r5, r3, #1 │ │ │ │ asrs r6, r0, #18 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - vqadd.s32 q8, q7, │ │ │ │ - ldrsh r0, [r3, r4] │ │ │ │ + vmvn.i32 q0, #97 @ 0x00000061 │ │ │ │ + ldrsh r0, [r6, r4] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r2, [r7, #80] @ 0x50 │ │ │ │ + str r2, [r2, #84] @ 0x54 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - vqadd.s16 q8, q3, │ │ │ │ - ldrsh r0, [r0, r4] │ │ │ │ + vqadd.s32 q8, q7, │ │ │ │ + ldrsh r0, [r3, r4] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r2, [r2, #116] @ 0x74 │ │ │ │ + str r2, [r5, #116] @ 0x74 │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r6, r1 │ │ │ │ ldr.w r1, [pc, #3076] @ 2d8470 │ │ │ │ @@ -110387,15 +110385,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2d8a62 │ │ │ │ cmp r4, #1 │ │ │ │ beq.w 2d877e │ │ │ │ ldr.w r0, [pc, #2940] @ 2d8480 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 87f05c │ │ │ │ + bl 87f064 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2d7cea │ │ │ │ b.n 2d7ef0 │ │ │ │ cmp r4, #1 │ │ │ │ beq.w 2d85f8 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ @@ -110426,15 +110424,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ strd r3, r3, [r2, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 2d896c │ │ │ │ ldr.w r0, [pc, #2828] @ 2d8484 │ │ │ │ add r0, pc │ │ │ │ - bl 87f05c │ │ │ │ + bl 87f064 │ │ │ │ b.n 2d7cea │ │ │ │ cmp r4, #1 │ │ │ │ beq.w 2d835e │ │ │ │ ldr r3, [r6, #4] │ │ │ │ cmp r4, #8 │ │ │ │ rev r1, r3 │ │ │ │ eor.w r7, r1, r1, asr #31 │ │ │ │ @@ -110510,15 +110508,15 @@ │ │ │ │ it eq │ │ │ │ moveq r3, #255 @ 0xff │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #32] │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str.w sl, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #64] @ 0x40 │ │ │ │ - bl 8a83e8 │ │ │ │ + bl 8a83f0 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ lsl.w r3, r7, r9 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ cmp r2, #0 │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #32] │ │ │ │ lsl.w r3, r2, sl │ │ │ │ @@ -110526,18 +110524,18 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ite ne │ │ │ │ movne r3, r2 │ │ │ │ moveq r3, #255 @ 0xff │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ lsrs r3, r6, #3 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ - bl 8a83e8 │ │ │ │ + bl 8a83f0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 8a83e8 │ │ │ │ + bl 8a83f0 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov lr, r0 │ │ │ │ lsl.w ip, r1, fp │ │ │ │ cbnz r1, 2d7aa6 │ │ │ │ mov ip, r1 │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ mov r7, r9 │ │ │ │ @@ -110910,15 +110908,15 @@ │ │ │ │ movw ip, #65278 @ 0xfefe │ │ │ │ movt ip, #65535 @ 0xffff │ │ │ │ str.w ip, [sp, #4] │ │ │ │ bl 2d63dc │ │ │ │ mov r0, r7 │ │ │ │ mov r1, sl │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ - bl 878b68 │ │ │ │ + bl 878b70 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d6970 │ │ │ │ cmp r4, r6 │ │ │ │ bne.w 2d7be8 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cbz r3, 2d7ec6 │ │ │ │ ldr.w r3, [r9, #424] @ 0x1a8 │ │ │ │ @@ -111138,15 +111136,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #884] @ (2d84a8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldrh r2, [r6, #2] │ │ │ │ ldrh r3, [r6, #4] │ │ │ │ rev16 r2, r2 │ │ │ │ ldrh r1, [r6, #6] │ │ │ │ rev16 r3, r3 │ │ │ │ ldrb r4, [r6, #1] │ │ │ │ uxth r0, r2 │ │ │ │ @@ -111305,15 +111303,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 2d7b20 │ │ │ │ strd r6, r0, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #404] @ (2d84c0 ) │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.w 2d7b20 │ │ │ │ add.w r2, r3, #32 │ │ │ │ cmp r2, #9 │ │ │ │ bhi.w 2d7eae │ │ │ │ ldr.w r2, [r9, #408] @ 0x198 │ │ │ │ add.w r2, r2, #569344 @ 0x8b000 │ │ │ │ ldrb.w r2, [r2, #3016] @ 0xbc8 │ │ │ │ @@ -111323,15 +111321,15 @@ │ │ │ │ and.w r3, r3, #15 │ │ │ │ strb.w r3, [r2, #3460] @ 0xd84 │ │ │ │ b.n 2d7eae │ │ │ │ movs r0, #8 │ │ │ │ b.n 2d7cfe │ │ │ │ ldr r0, [pc, #352] @ (2d84c4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f05c │ │ │ │ + bl 87f064 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2d7cea │ │ │ │ b.n 2d7ef0 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 2d85fe │ │ │ │ ldr r3, [pc, #256] @ (2d847c ) │ │ │ │ @@ -111347,15 +111345,15 @@ │ │ │ │ strh.w r1, [r3, #3460] @ 0xd84 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r9, #428] @ 0x1ac │ │ │ │ b.n 2d7ec6 │ │ │ │ ldr r0, [pc, #284] @ (2d84c8 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 87f05c │ │ │ │ + bl 87f064 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ add.w r9, r5, #86016 @ 0x15000 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2d7cea │ │ │ │ b.n 2d7ef0 │ │ │ │ cmp r4, #2 │ │ │ │ it eq │ │ │ │ @@ -111427,49 +111425,49 @@ │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r7, #14 │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r4, #80] @ 0x50 │ │ │ │ + ldr r6, [r7, #80] @ 0x50 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r0, [r6, #92] @ 0x5c │ │ │ │ + ldr r0, [r1, #96] @ 0x60 │ │ │ │ lsls r5, r3, #1 │ │ │ │ b.n 2d8196 │ │ │ │ @ instruction: 0xfffffb5d │ │ │ │ vcvt.u32.f32 d16, d22, #1 │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r6, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r3, r5] │ │ │ │ + ldrb r6, [r6, r5] │ │ │ │ lsls r5, r3, #1 │ │ │ │ strh r0, [r4, #12] │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r1, [pc, #480] @ (2d8684 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r1, #28] │ │ │ │ + str r0, [r4, #28] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r4, [r2, r7] │ │ │ │ + ldr r4, [r5, r7] │ │ │ │ lsls r5, r3, #1 │ │ │ │ subs r3, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ add r8, r9 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r0, [r2, r4] │ │ │ │ + ldrsh r0, [r5, r4] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r4, [r2, #36] @ 0x24 │ │ │ │ + str r4, [r5, #36] @ 0x24 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r6, [r1, #8] │ │ │ │ + str r6, [r4, #8] │ │ │ │ lsls r5, r3, #1 │ │ │ │ mov r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ble.n 2d84ca │ │ │ │ @ instruction: 0xfffff8df │ │ │ │ adds r6, #232 @ 0xe8 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -111544,45 +111542,45 @@ │ │ │ │ bl 2d60a8 │ │ │ │ cmp.w r4, #256 @ 0x100 │ │ │ │ bne.n 2d852c │ │ │ │ ldr.w r1, [pc, #1560] @ 2d8bc8 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ - bl 878b68 │ │ │ │ + bl 878b70 │ │ │ │ b.w 2d7b2a │ │ │ │ movs r1, #3 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d7448 │ │ │ │ b.w 2d7cea │ │ │ │ movs r0, #4 │ │ │ │ b.w 2d7cfe │ │ │ │ ldr.w r0, [pc, #1528] @ 2d8bcc │ │ │ │ add r0, pc │ │ │ │ - bl 87f05c │ │ │ │ + bl 87f064 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2d7cea │ │ │ │ b.n 2d7ef0 │ │ │ │ ldr.w r0, [pc, #1512] @ 2d8bd0 │ │ │ │ add r0, pc │ │ │ │ - bl 87f05c │ │ │ │ + bl 87f064 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2d7cea │ │ │ │ b.n 2d7ef0 │ │ │ │ movs r0, #2 │ │ │ │ b.w 2d7cfe │ │ │ │ adds r3, #1 │ │ │ │ lsls r0, r3, #2 │ │ │ │ b.w 2d7cfe │ │ │ │ ldr.w r0, [pc, #1484] @ 2d8bd4 │ │ │ │ ldrb r1, [r6, #2] │ │ │ │ add r0, pc │ │ │ │ - bl 87f05c │ │ │ │ + bl 87f064 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2d7cea │ │ │ │ b.n 2d7ef0 │ │ │ │ mov r2, r6 │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ b.w 2d7ab4 │ │ │ │ @@ -111598,15 +111596,15 @@ │ │ │ │ bpl.w 2d7d98 │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r0, [pc, #1428] @ 2d8be0 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldrh r7, [r6, #2] │ │ │ │ ldrh r4, [r6, #4] │ │ │ │ rev16 r7, r7 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ rev16 r4, r4 │ │ │ │ uxth r7, r7 │ │ │ │ uxth r4, r4 │ │ │ │ @@ -111648,15 +111646,15 @@ │ │ │ │ mov r3, ip │ │ │ │ strd sl, fp, [sp, #12] │ │ │ │ strd r1, r9, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ mov r1, r5 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldrh r3, [r6, #10] │ │ │ │ ldrh.w ip, [r6, #8] │ │ │ │ rev16 r3, r3 │ │ │ │ ldrh r1, [r6, #12] │ │ │ │ rev16.w ip, ip │ │ │ │ ldrb.w r9, [r6, #14] │ │ │ │ uxth r2, r3 │ │ │ │ @@ -111680,28 +111678,28 @@ │ │ │ │ bpl.w 2d7cde │ │ │ │ ldr r2, [r5, #12] │ │ │ │ mov r3, r1 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r0, [pc, #1212] @ 2d8bf4 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r0, [r6, #4] │ │ │ │ ldrb r1, [r6, #1] │ │ │ │ rev r0, r0 │ │ │ │ b.w 2d7cde │ │ │ │ uxth r6, r2 │ │ │ │ mov r0, r6 │ │ │ │ bl 2ca0b8 │ │ │ │ ldr.w r3, [pc, #1188] @ 2d8bf8 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl 8683d4 │ │ │ │ + bl 8683dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2d8b24 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ @@ -111777,15 +111775,15 @@ │ │ │ │ bpl.w 2d7cea │ │ │ │ ldr.w r3, [r9, #672] @ 0x2a0 │ │ │ │ ldr r0, [pc, #948] @ (2d8c08 ) │ │ │ │ strd r1, r2, [sp] │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ ldr r2, [r5, #12] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.w 2d7cea │ │ │ │ movs r3, #4 │ │ │ │ str.w r3, [r9, #672] @ 0x2a0 │ │ │ │ b.n 2d8800 │ │ │ │ movs r3, #3 │ │ │ │ str.w r3, [r9, #672] @ 0x2a0 │ │ │ │ b.n 2d8800 │ │ │ │ @@ -111824,15 +111822,15 @@ │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r3, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #820] @ (2d8c10 ) │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.w 2d7f84 │ │ │ │ ldr r2, [pc, #812] @ (2d8c14 ) │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2d806a │ │ │ │ ldr r2, [pc, #740] @ (2d8bdc ) │ │ │ │ @@ -111841,15 +111839,15 @@ │ │ │ │ lsls r3, r2, #16 │ │ │ │ bpl.w 2d806a │ │ │ │ ldr r0, [pc, #788] @ (2d8c18 ) │ │ │ │ mov r3, r1 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ rev r1, r3 │ │ │ │ b.w 2d806a │ │ │ │ ldr r3, [pc, #768] @ (2d8c1c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -111861,15 +111859,15 @@ │ │ │ │ bpl.w 2d83ea │ │ │ │ strd r7, r2, [sp] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [pc, #740] @ (2d8c20 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldrh r4, [r6, #2] │ │ │ │ ldr r3, [r6, #8] │ │ │ │ ldr r7, [r6, #4] │ │ │ │ rev16 r4, r4 │ │ │ │ rev r2, r3 │ │ │ │ uxth r4, r4 │ │ │ │ rev r7, r7 │ │ │ │ @@ -111899,15 +111897,15 @@ │ │ │ │ mov r3, r5 │ │ │ │ bl 50f174 │ │ │ │ str.w r0, [r9, #660] @ 0x294 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2d7cea │ │ │ │ ldr r0, [pc, #652] @ (2d8c30 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f05c │ │ │ │ + bl 87f064 │ │ │ │ b.w 2d7cea │ │ │ │ ldr r2, [pc, #592] @ (2d8c00 ) │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2d87b6 │ │ │ │ @@ -111942,34 +111940,34 @@ │ │ │ │ bpl.w 2d79c6 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [pc, #532] @ (2d8c38 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r2, [r6, #8] │ │ │ │ rev r2, r2 │ │ │ │ b.w 2d79c6 │ │ │ │ ldr r0, [pc, #516] @ (2d8c3c ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2d87b6 │ │ │ │ ldrb r3, [r6, #7] │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #500] @ (2d8c40 ) │ │ │ │ ldrb r3, [r6, #6] │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r4, [r5, #12] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ b.w 2d79f2 │ │ │ │ ldr r3, [pc, #480] @ (2d8c44 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -111982,22 +111980,22 @@ │ │ │ │ bpl.w 2d78fa │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [pc, #452] @ (2d8c48 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.w 2d78fa │ │ │ │ strd r6, r0, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #432] @ (2d8c4c ) │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldrb.w r7, [r9, #649] @ 0x289 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldrb.w r6, [r9, #641] @ 0x281 │ │ │ │ ldrb.w r3, [r9, #645] @ 0x285 │ │ │ │ ldr.w r0, [r9, #628] @ 0x274 │ │ │ │ @@ -112005,15 +112003,15 @@ │ │ │ │ bne.w 2d82de │ │ │ │ b.w 2d7b20 │ │ │ │ strd r6, r0, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #388] @ (2d8c50 ) │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldrb.w r7, [r9, #650] @ 0x28a │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldrb.w r6, [r9, #642] @ 0x282 │ │ │ │ ldrb.w r3, [r9, #646] @ 0x286 │ │ │ │ ldr.w r0, [r9, #632] @ 0x278 │ │ │ │ @@ -112023,15 +112021,15 @@ │ │ │ │ ldr r0, [pc, #352] @ (2d8c54 ) │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldrb.w r7, [r9, #648] @ 0x288 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldrb.w r6, [r9, #640] @ 0x280 │ │ │ │ ldrb.w r3, [r9, #644] @ 0x284 │ │ │ │ ldr.w r0, [r9, #624] @ 0x270 │ │ │ │ @@ -112052,15 +112050,15 @@ │ │ │ │ subs r1, r4, #0 │ │ │ │ ldr r0, [pc, #276] @ (2d8c5c ) │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2d876e │ │ │ │ ldr r3, [pc, #264] @ (2d8c60 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2d7960 │ │ │ │ ldr r3, [pc, #116] @ (2d8bdc ) │ │ │ │ @@ -112068,15 +112066,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 2d7960 │ │ │ │ ldr r0, [pc, #240] @ (2d8c64 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.w 2d7960 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #224] @ (2d8c68 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2d889a │ │ │ │ @@ -112085,106 +112083,106 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 2d889a │ │ │ │ ldr r0, [pc, #200] @ (2d8c6c ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2d889a │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2d8800 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d42a0 │ │ │ │ b.n 2d8800 │ │ │ │ subs r6, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r0, [r3, r2] │ │ │ │ + ldrsb r0, [r6, r2] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r0, [r2, r7] │ │ │ │ + strb r0, [r5, r7] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrsh r0, [r5, r3] │ │ │ │ + ldrsh r0, [r0, r4] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrsh r4, [r4, r2] │ │ │ │ + ldrsh r4, [r7, r2] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r0, [r5, #12] │ │ │ │ + str r0, [r0, #16] │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r5, [pc, #544] @ (2d8dfc ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r1, r6] │ │ │ │ + ldrb r2, [r4, r6] │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrsh r4, [r2, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r5, #36] @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r0, r6] │ │ │ │ + ldr r4, [r3, r6] │ │ │ │ lsls r5, r3, #1 │ │ │ │ adds r1, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r1, r1] │ │ │ │ + ldrb r2, [r4, r1] │ │ │ │ lsls r5, r3, #1 │ │ │ │ mov r8, r6 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r4, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r4, #6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r0, [r2, r6] │ │ │ │ + ldrsh r0, [r5, r6] │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrsh r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r0, [r6, r5] │ │ │ │ + ldrsh r0, [r1, r6] │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [r6, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r4, r1] │ │ │ │ + ldrb r6, [r7, r1] │ │ │ │ lsls r5, r3, #1 │ │ │ │ str r0, [r0, #104] @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r2, r4] │ │ │ │ + ldrb r4, [r5, r4] │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmia.w fp!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ add r5, sp, #420 @ 0x1a4 │ │ │ │ vmlsl.u q15, d31, d31[0] │ │ │ │ - @ instruction: 0xffff5dde │ │ │ │ + @ instruction: 0xffff5df6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ subs r0, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r6, r3] │ │ │ │ + ldrh r2, [r1, r4] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r6, [r5, r1] │ │ │ │ + ldr r6, [r0, r2] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r0, [r3, r6] │ │ │ │ + strb r0, [r6, r6] │ │ │ │ lsls r5, r3, #1 │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r3, r5] │ │ │ │ + ldrh r0, [r6, r5] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrsb r4, [r0, r3] │ │ │ │ + ldrsb r4, [r3, r3] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrsb r0, [r0, r4] │ │ │ │ + ldrsb r0, [r3, r4] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrsb r6, [r1, r0] │ │ │ │ + ldrsb r6, [r4, r0] │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrsh r0, [r3, r5] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r5, r5] │ │ │ │ + ldrh r6, [r0, r6] │ │ │ │ lsls r5, r3, #1 │ │ │ │ movs r5, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r4, r6] │ │ │ │ + ldrh r4, [r7, r6] │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [r1, r3] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r6, r7] │ │ │ │ + ldrb r4, [r1, r0] │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr.w ip, [pc, #168] @ 2d8d2c │ │ │ │ @@ -112255,15 +112253,15 @@ │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ vtrn.8 q0, q15 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ vhadd.u q8, q13, q15 │ │ │ │ vhadd.u16 q8, q9, q15 │ │ │ │ - bge.n 2d8dbc │ │ │ │ + bge.n 2d8dec │ │ │ │ lsls r1, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #960] @ (2d9114 ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -112303,15 +112301,15 @@ │ │ │ │ add.w r3, r4, #86016 @ 0x15000 │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ add.w r4, r4, #102400 @ 0x19000 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ strb.w r9, [r3, #688] @ 0x2b0 │ │ │ │ - bl 878b68 │ │ │ │ + bl 878b70 │ │ │ │ ldr.w r4, [r4, #804] @ 0x324 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2d8d9a │ │ │ │ ldr r5, [sp, #16] │ │ │ │ ldr.w r4, [r5, #-40] │ │ │ │ cbz r4, 2d8e32 │ │ │ │ mov r0, r4 │ │ │ │ @@ -112339,15 +112337,15 @@ │ │ │ │ strd r1, r2, [r3, #412] @ 0x19c │ │ │ │ add.w r4, r4, #102400 @ 0x19000 │ │ │ │ mov.w ip, #0 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ strb.w ip, [r3, #688] @ 0x2b0 │ │ │ │ - bl 878b68 │ │ │ │ + bl 878b70 │ │ │ │ ldr.w r4, [r4, #804] @ 0x324 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2d8dee │ │ │ │ add.w r4, r5, #569344 @ 0x8b000 │ │ │ │ str.w r8, [r5, #-4] │ │ │ │ ldr.w r0, [r4, #2920] @ 0xb68 │ │ │ │ bl 2cd4b0 │ │ │ │ @@ -112423,15 +112421,15 @@ │ │ │ │ mov r1, r2 │ │ │ │ bl 2d63dc │ │ │ │ mov r0, r4 │ │ │ │ bl 2d6264 │ │ │ │ mov r0, r7 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r9 │ │ │ │ - bl 878b68 │ │ │ │ + bl 878b70 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d6970 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cbz r3, 2d8f44 │ │ │ │ ldr.w r3, [r6, #424] @ 0x1a8 │ │ │ │ lsls r3, r3, #30 │ │ │ │ beq.n 2d8f44 │ │ │ │ @@ -112574,15 +112572,15 @@ │ │ │ │ bpl.w 2d8e8c │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [pc, #112] @ (2d9148 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2d8e8c │ │ │ │ ldr r3, [pc, #100] @ (2d914c ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d900e │ │ │ │ ldr r3, [pc, #80] @ (2d9144 ) │ │ │ │ @@ -112592,45 +112590,45 @@ │ │ │ │ bpl.n 2d900e │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [pc, #76] @ (2d9150 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2d900e │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cdp2 0, 14, cr0, cr4, cr14, {7} │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ cdp2 0, 13, cr0, cr8, cr14, {7} │ │ │ │ subs r6, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #968] @ (2d94f0 ) │ │ │ │ + ldr r6, [pc, #40] @ (2d9150 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r5, [pc, #608] @ (2d938c ) │ │ │ │ + ldr r5, [pc, #704] @ (2d93ec ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #744] @ (2d941c ) │ │ │ │ + ldr r4, [pc, #840] @ (2d947c ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ bne.n 2d911e │ │ │ │ vdup.8 d31, d6[7] │ │ │ │ lsls r6, r5, #3 │ │ │ │ bne.n 2d9136 │ │ │ │ vcvt.u16.f16 d22, d24, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r4, r0] │ │ │ │ + ldr r4, [r7, r0] │ │ │ │ lsls r5, r3, #1 │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r6, [r5, r6] │ │ │ │ + ldrsb r6, [r0, r7] │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r2, [pc, #748] @ (2d9454 ) │ │ │ │ @@ -112702,23 +112700,23 @@ │ │ │ │ bne.n 2d9206 │ │ │ │ mov r2, r6 │ │ │ │ add.w r9, sp, #8 │ │ │ │ movs r3, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #3 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 749614 │ │ │ │ + bl 74961c │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2d92f2 │ │ │ │ str.w r9, [sp] │ │ │ │ movs r3, #16 │ │ │ │ add r2, sp, #28 │ │ │ │ add.w r1, r4, #476 @ 0x1dc │ │ │ │ - bl 749898 │ │ │ │ + bl 7498a0 │ │ │ │ ldr.w r9, [r4, #468] @ 0x1d4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2d934e │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #28 │ │ │ │ movs r2, #16 │ │ │ │ blx 28d3ec │ │ │ │ @@ -112737,15 +112735,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ bl 2d6970 │ │ │ │ ldr r3, [pc, #460] @ (2d9464 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [r4, #680] @ 0x2a8 │ │ │ │ - bl 7498d4 │ │ │ │ + bl 7498dc │ │ │ │ ldr r2, [pc, #448] @ (2d9468 ) │ │ │ │ ldr r3, [pc, #432] @ (2d9458 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -112760,33 +112758,33 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2d93c2 │ │ │ │ mov r0, r7 │ │ │ │ bl 2d8c70 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7498d4 │ │ │ │ + bl 7498dc │ │ │ │ b.n 2d92a4 │ │ │ │ ldr r3, [pc, #380] @ (2d9460 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2d9390 │ │ │ │ movs r6, #0 │ │ │ │ b.n 2d92d4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldr.w r4, [r4, #468] @ 0x1d4 │ │ │ │ - bl 87e51c │ │ │ │ + bl 87e524 │ │ │ │ ldr r3, [pc, #352] @ (2d9460 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2d93f4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 87ea6c │ │ │ │ + bl 87ea74 │ │ │ │ b.n 2d92ee │ │ │ │ ldr r3, [pc, #332] @ (2d9460 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d92ee │ │ │ │ ldr r3, [pc, #332] @ (2d946c ) │ │ │ │ @@ -112804,25 +112802,25 @@ │ │ │ │ ldr.w r2, [r4, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ ldr r3, [pc, #312] @ (2d9478 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #312] @ (2d947c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2d92ee │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 87e51c │ │ │ │ + bl 87e524 │ │ │ │ ldr r3, [pc, #264] @ (2d9460 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2d9422 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 87ea6c │ │ │ │ + bl 87ea74 │ │ │ │ b.n 2d92d4 │ │ │ │ ldr r3, [pc, #276] @ (2d9480 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d9280 │ │ │ │ ldr r3, [pc, #248] @ (2d9470 ) │ │ │ │ @@ -112830,15 +112828,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2d9280 │ │ │ │ ldr r0, [pc, #256] @ (2d9484 ) │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2d9280 │ │ │ │ ldr r3, [pc, #216] @ (2d946c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d92ee │ │ │ │ ldr r3, [pc, #208] @ (2d9470 ) │ │ │ │ @@ -112851,15 +112849,15 @@ │ │ │ │ ldr.w r2, [r4, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ ldr r3, [pc, #216] @ (2d948c ) │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #216] @ (2d9490 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2d92ee │ │ │ │ ldr r3, [pc, #168] @ (2d946c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d92d4 │ │ │ │ ldr r3, [pc, #160] @ (2d9470 ) │ │ │ │ @@ -112872,15 +112870,15 @@ │ │ │ │ ldr r3, [pc, #180] @ (2d9498 ) │ │ │ │ ldr r0, [pc, #184] @ (2d949c ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r7 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2d92d4 │ │ │ │ ldr r3, [pc, #116] @ (2d946c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d9308 │ │ │ │ ldr r3, [pc, #108] @ (2d9470 ) │ │ │ │ @@ -112891,15 +112889,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #140] @ (2d94a0 ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [pc, #140] @ (2d94a4 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2d9308 │ │ │ │ ldr r3, [pc, #72] @ (2d946c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d9360 │ │ │ │ ldr r3, [pc, #64] @ (2d9470 ) │ │ │ │ @@ -112910,15 +112908,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [pc, #104] @ (2d94a8 ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [pc, #104] @ (2d94ac ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2d9360 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xfad000ee │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfaaa00ee │ │ │ │ @@ -112927,40 +112925,40 @@ │ │ │ │ bvc.n 2d952e │ │ │ │ @ instruction: 0xfffff994 │ │ │ │ lsls r6, r5, #3 │ │ │ │ strb r0, [r7, #7] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - eor.w r0, r0, #15138816 @ 0xe70000 │ │ │ │ - ldrsb r0, [r1, r0] │ │ │ │ + eors.w r0, r8, #15138816 @ 0xe70000 │ │ │ │ + ldrsb r0, [r4, r0] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrsb r2, [r3, r0] │ │ │ │ + ldrsb r2, [r6, r0] │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r0, [r3, r2] │ │ │ │ + ldrsb r0, [r6, r2] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - and.w r0, ip, #15138816 @ 0xe70000 │ │ │ │ - strb r0, [r7, r7] │ │ │ │ + bic.w r0, r4, #15138816 @ 0xe70000 │ │ │ │ + ldrsb r0, [r2, r0] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r6, [r4, r6] │ │ │ │ + strb r6, [r7, r6] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xf3d80067 │ │ │ │ - ldrsb r2, [r3, r0] │ │ │ │ + @ instruction: 0xf3f00067 │ │ │ │ + ldrsb r2, [r6, r0] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r6, [r6, r5] │ │ │ │ + strb r6, [r1, r6] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r4, [r5, r6] │ │ │ │ + strb r4, [r0, r7] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r6, [r0, r5] │ │ │ │ + strb r6, [r3, r5] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r0, [r3, r6] │ │ │ │ + strb r0, [r6, r6] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r2, [r3, r4] │ │ │ │ + strb r2, [r6, r4] │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov fp, r2 │ │ │ │ @@ -112988,94 +112986,94 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2d98a2 │ │ │ │ add r3, pc, #968 @ (adr r3, 2d98d0 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ strd r2, r3, [r4] │ │ │ │ mov r0, r6 │ │ │ │ str r6, [r4, #8] │ │ │ │ - bl 733558 │ │ │ │ + bl 733560 │ │ │ │ ldr r3, [pc, #976] @ (2d98e8 ) │ │ │ │ ldr r2, [pc, #976] @ (2d98ec ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #976] @ (2d98f0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #376 @ 0x178 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ add.w r5, r4, #86016 @ 0x15000 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ str r0, [r4, #12] │ │ │ │ - bl 733558 │ │ │ │ + bl 733560 │ │ │ │ ldr r1, [pc, #952] @ (2d98f4 ) │ │ │ │ add.w r9, r4, #86528 @ 0x15200 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ add.w r0, r9, #72 @ 0x48 │ │ │ │ str.w r7, [r5, #408] @ 0x198 │ │ │ │ add.w r8, r4, #105472 @ 0x19c00 │ │ │ │ - bl 891998 │ │ │ │ + bl 8919a0 │ │ │ │ ldr r1, [pc, #928] @ (2d98f8 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r9, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 891998 │ │ │ │ + bl 8919a0 │ │ │ │ ldr r1, [pc, #920] @ (2d98fc ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r9, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ - bl 891998 │ │ │ │ + bl 8919a0 │ │ │ │ ldr r1, [pc, #908] @ (2d9900 ) │ │ │ │ add.w r0, r8, #392 @ 0x188 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 891998 │ │ │ │ + bl 8919a0 │ │ │ │ ldr r1, [pc, #900] @ (2d9904 ) │ │ │ │ add.w r0, r8, #456 @ 0x1c8 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 891998 │ │ │ │ + bl 8919a0 │ │ │ │ ldr r1, [pc, #888] @ (2d9908 ) │ │ │ │ add.w r0, r8, #488 @ 0x1e8 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ add.w r8, r4, #105984 @ 0x19e00 │ │ │ │ - bl 891998 │ │ │ │ + bl 8919a0 │ │ │ │ ldr r1, [pc, #876] @ (2d990c ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #8 │ │ │ │ add r1, pc │ │ │ │ - bl 891998 │ │ │ │ + bl 8919a0 │ │ │ │ ldr r1, [pc, #864] @ (2d9910 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 891998 │ │ │ │ + bl 8919a0 │ │ │ │ ldr r1, [pc, #856] @ (2d9914 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #312 @ 0x138 │ │ │ │ add r1, pc │ │ │ │ - bl 891998 │ │ │ │ + bl 8919a0 │ │ │ │ ldr r1, [pc, #844] @ (2d9918 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #480 @ 0x1e0 │ │ │ │ add r1, pc │ │ │ │ - bl 891998 │ │ │ │ + bl 8919a0 │ │ │ │ ldr r1, [pc, #836] @ (2d991c ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #448 @ 0x1c0 │ │ │ │ add r1, pc │ │ │ │ - bl 891998 │ │ │ │ + bl 8919a0 │ │ │ │ ldr r1, [pc, #824] @ (2d9920 ) │ │ │ │ add.w r0, r4, #106496 @ 0x1a000 │ │ │ │ mov r2, r6 │ │ │ │ adds r0, #32 │ │ │ │ add r1, pc │ │ │ │ - bl 891998 │ │ │ │ + bl 8919a0 │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.w 2d9792 │ │ │ │ movs r3, #1 │ │ │ │ movs r6, #0 │ │ │ │ add.w r0, r7, #40 @ 0x28 │ │ │ │ movs r2, #30 │ │ │ │ strd r3, r6, [r5, #468] @ 0x1d4 │ │ │ │ @@ -113083,15 +113081,15 @@ │ │ │ │ bl 2c7a8c │ │ │ │ ldr r3, [pc, #784] @ (2d9924 ) │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r1, r6 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ - bl 7435a0 │ │ │ │ + bl 7435a8 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2d9864 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add.w r6, r7, #569344 @ 0x8b000 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2d980a │ │ │ │ @@ -113105,75 +113103,75 @@ │ │ │ │ movs r1, #25 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ - bl 743764 │ │ │ │ + bl 74376c │ │ │ │ str r0, [r4, #16] │ │ │ │ movs r0, #24 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ blx 28b624 │ │ │ │ str.w r0, [r5, #536] @ 0x218 │ │ │ │ mov r8, r0 │ │ │ │ add r1, sp, #24 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 73f26c │ │ │ │ + bl 73f274 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 2d968a │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, r8 │ │ │ │ bl 2d36ec │ │ │ │ mov r0, r6 │ │ │ │ - bl 84bc14 │ │ │ │ + bl 84bc1c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr.w r2, [r5, #536] @ 0x218 │ │ │ │ ldrb.w r1, [r5, #533] @ 0x215 │ │ │ │ strb r1, [r2, #12] │ │ │ │ cbz r3, 2d96ac │ │ │ │ ldr.w r0, [r5, #536] @ 0x218 │ │ │ │ - bl 85e5b8 │ │ │ │ + bl 85e5c0 │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str.w r3, [r5, #536] @ 0x218 │ │ │ │ - bl 87ea6c │ │ │ │ + bl 87ea74 │ │ │ │ ldr.w r3, [r5, #536] @ 0x218 │ │ │ │ cbz r3, 2d96cc │ │ │ │ ldr.w r0, [r5, #408] @ 0x198 │ │ │ │ bl 2d3958 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 2d96cc │ │ │ │ ldr.w r1, [r5, #536] @ 0x218 │ │ │ │ - bl 8643ac │ │ │ │ + bl 8643b4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 85e57c │ │ │ │ + bl 85e584 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d3378 │ │ │ │ movs r6, #0 │ │ │ │ movs r2, #2 │ │ │ │ add.w r0, r9, #180 @ 0xb4 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r6, [r5, #676] @ 0x2a4 │ │ │ │ strd r3, r3, [r5, #432] @ 0x1b0 │ │ │ │ movs r3, #3 │ │ │ │ strd r2, r3, [r5, #668] @ 0x29c │ │ │ │ movw r3, #44100 @ 0xac44 │ │ │ │ str.w r3, [r5, #664] @ 0x298 │ │ │ │ add.w r8, r4, #102400 @ 0x19000 │ │ │ │ - bl 878934 │ │ │ │ + bl 87893c │ │ │ │ ldr r2, [pc, #556] @ (2d992c ) │ │ │ │ ldr r0, [pc, #556] @ (2d9930 ) │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 88c1cc │ │ │ │ + bl 88c1d4 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ str.w r0, [r5, #720] @ 0x2d0 │ │ │ │ strd r6, r3, [r8, #804] @ 0x324 │ │ │ │ add.w r6, r4, #102912 @ 0x19200 │ │ │ │ str r4, [r3, #0] │ │ │ │ add.w r3, r6, #292 @ 0x124 │ │ │ │ str r3, [r7, #4] │ │ │ │ @@ -113231,15 +113229,15 @@ │ │ │ │ bl 2c7a8c │ │ │ │ ldr r3, [pc, #368] @ (2d9924 ) │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r1, fp │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 7435a0 │ │ │ │ + bl 7435a8 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2d9636 │ │ │ │ blx 28bc8c │ │ │ │ b.n 2d9636 │ │ │ │ add.w r3, r7, #569344 @ 0x8b000 │ │ │ │ add.w r0, r7, #40 @ 0x28 │ │ │ │ @@ -113252,34 +113250,34 @@ │ │ │ │ bl 2c7a8c │ │ │ │ ldr r3, [pc, #304] @ (2d9924 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 7435a0 │ │ │ │ + bl 7435a8 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2d9894 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #296] @ (2d9938 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r1, #25 │ │ │ │ add r2, pc │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 743764 │ │ │ │ + bl 74376c │ │ │ │ b.n 2d965e │ │ │ │ ldr r2, [pc, #284] @ (2d993c ) │ │ │ │ movs r1, #25 │ │ │ │ ldr.w r2, [sl, r2] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 743764 │ │ │ │ + bl 74376c │ │ │ │ b.n 2d965e │ │ │ │ ldr r1, [pc, #268] @ (2d9940 ) │ │ │ │ movs r2, #12 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 2d60a8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -113328,80 +113326,80 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2d9504 │ │ │ │ ldr r0, [pc, #152] @ (2d9958 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2d9504 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ lsls r3, r7, #18 │ │ │ │ cbz r2, 2d994a │ │ │ │ orn r5, r9, #179 @ 0xb3 │ │ │ │ @ instruction: 0xf76000ee │ │ │ │ @ instruction: 0xf75c00ee │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 2d9960 │ │ │ │ + bcs.n 2d9990 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - asrs r0, r6, #2 │ │ │ │ + asrs r0, r1, #3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - asrs r2, r0, #3 │ │ │ │ + asrs r2, r3, #3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r2, [r2, r5] │ │ │ │ + strb r2, [r5, r5] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r0, [r1, r5] │ │ │ │ + strb r0, [r4, r5] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r2, [r1, r5] │ │ │ │ + strb r2, [r4, r5] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r0, [r2, r5] │ │ │ │ + strb r0, [r5, r5] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r2, [r2, r5] │ │ │ │ + strb r2, [r5, r5] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r0, [r3, r5] │ │ │ │ + strb r0, [r6, r5] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r6, [r3, r5] │ │ │ │ + strb r6, [r6, r5] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r4, [r4, r5] │ │ │ │ + strb r4, [r7, r5] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r2, [r5, r5] │ │ │ │ + strb r2, [r0, r6] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r0, [r5, r5] │ │ │ │ + strb r0, [r0, r6] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r6, [r4, r5] │ │ │ │ + strb r6, [r7, r5] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r6, [r4, r5] │ │ │ │ + strb r6, [r7, r5] │ │ │ │ lsls r5, r3, #1 │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r1, #5] │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r4, r1] │ │ │ │ + strb r4, [r7, r1] │ │ │ │ lsls r5, r3, #1 │ │ │ │ add r0, sp, #516 @ 0x204 │ │ │ │ vsri.64 , q1, #1 │ │ │ │ lsls r6, r5, #3 │ │ │ │ stmia r4!, {r0, r1, r3, r4, r5, r6, r7} │ │ │ │ vqrdmlah.s q9, , d8[0] │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r7, r4] │ │ │ │ + strh r4, [r2, r5] │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsls r7, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ bmi.n 2d986e │ │ │ │ @ instruction: 0xfffff3c2 │ │ │ │ lsls r6, r5, #3 │ │ │ │ str r0, [r6, #104] @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r3, r6] │ │ │ │ + str r0, [r6, r6] │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #104] @ (2d99d8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -113414,60 +113412,60 @@ │ │ │ │ mov r6, r0 │ │ │ │ add.w r3, r3, #376 @ 0x178 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ mov r0, r4 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ cmp r7, r6 │ │ │ │ beq.n 2d99d2 │ │ │ │ ldr r1, [pc, #76] @ (2d99e4 ) │ │ │ │ add r1, pc │ │ │ │ - bl 74318c │ │ │ │ + bl 743194 │ │ │ │ ldr r1, [pc, #72] @ (2d99e8 ) │ │ │ │ ldr r2, [pc, #76] @ (2d99ec ) │ │ │ │ movs r3, #29 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ add.w r1, r1, #376 @ 0x178 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #64] @ (2d99f0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movs r1, #0 │ │ │ │ - bl 743b00 │ │ │ │ + bl 743b08 │ │ │ │ subs r3, r7, r6 │ │ │ │ clz r3, r3 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ lsrs r3, r3, #5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.n 2d94b0 │ │ │ │ ldr r1, [pc, #32] @ (2d99f4 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2d9998 │ │ │ │ - ldmia r5!, {r1, r2, r3, r4, r6, r7} │ │ │ │ + ldmia r5, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsrs r2, r4, #17 │ │ │ │ + lsrs r2, r7, #17 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsrs r6, r1, #17 │ │ │ │ + lsrs r6, r4, #17 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r6, [r7, r7] │ │ │ │ + strh r6, [r2, r0] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r5, {r1, r2, r4, r5, r7} │ │ │ │ + ldmia r5!, {r1, r2, r3, r6, r7} │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsrs r2, r4, #16 │ │ │ │ + lsrs r2, r7, #16 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsrs r0, r7, #16 │ │ │ │ + lsrs r0, r2, #17 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r0, [r6, r6] │ │ │ │ + str r0, [r1, r7] │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002d99f8 : │ │ │ │ adds r2, r0, r1 │ │ │ │ ldrb r3, [r0, r1] │ │ │ │ ldrb.w ip, [r2, #1] │ │ │ │ lsls r3, r3, #24 │ │ │ │ @@ -113515,15 +113513,15 @@ │ │ │ │ ldr r3, [r0, r3] │ │ │ │ add.w r0, r5, #476 @ 0x1dc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 89d454 │ │ │ │ + bl 89d45c │ │ │ │ cbnz r0, 2d9ab8 │ │ │ │ movs r2, #16 │ │ │ │ add.w r1, r5, #476 @ 0x1dc │ │ │ │ mov r0, r4 │ │ │ │ bl 2d60a8 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d6970 │ │ │ │ @@ -113546,21 +113544,21 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldr.w r5, [r5, #468] @ 0x1d4 │ │ │ │ - bl 87e51c │ │ │ │ + bl 87e524 │ │ │ │ ldr r3, [pc, #84] @ (2d9b18 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2d9ad8 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 87ea6c │ │ │ │ + bl 87ea74 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d8c70 │ │ │ │ b.n 2d9a90 │ │ │ │ ldr r3, [pc, #64] @ (2d9b1c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -113573,32 +113571,32 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #48] @ (2d9b24 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #48] @ (2d9b28 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2d9aca │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xf1e800ee │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf1e200ee │ │ │ │ bl 1a1b12 │ │ │ │ sub.w r0, r8, #238 @ 0xee │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r7, #7] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r5, r2] │ │ │ │ + str r2, [r0, r3] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r6, [pc, #416] @ (2d9ccc ) │ │ │ │ + ldr r6, [pc, #512] @ (2d9d2c ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #460] @ (2d9d0c ) │ │ │ │ @@ -113668,15 +113666,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [pc, #340] @ (2d9d2c ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #340] @ (2d9d30 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #4 │ │ │ │ add r1, sp, #24 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 2d60a8 │ │ │ │ mov r0, r5 │ │ │ │ @@ -113766,15 +113764,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 2d9bb2 │ │ │ │ ldr r0, [pc, #112] @ (2d9d44 ) │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr.w r2, [r4, #468] @ 0x1d4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2d9bb2 │ │ │ │ ldr r3, [pc, #96] @ (2d9d48 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -113784,45 +113782,45 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2d9cac │ │ │ │ ldr r0, [pc, #80] @ (2d9d4c ) │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r2, [r4, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2d9cac │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xf0fa00ee │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf0f000ee │ │ │ │ - str r6, [r0, r1] │ │ │ │ + str r6, [r3, r1] │ │ │ │ lsls r5, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r7, #7] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xebe60067 │ │ │ │ - str r0, [r5, r0] │ │ │ │ + @ instruction: 0xebfe0067 │ │ │ │ + str r0, [r0, r1] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r5, [pc, #520] @ (2d9f3c ) │ │ │ │ + ldr r5, [pc, #616] @ (2d9f9c ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ bics.w r0, ip, #238 @ 0xee │ │ │ │ lsls r7, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r5!, {r0, r2, r3, r6} │ │ │ │ @ instruction: 0xffff5b3c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #968] @ (2da110 ) │ │ │ │ + ldr r7, [pc, #40] @ (2d9d70 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #128] @ (2d9dd0 ) │ │ │ │ + ldr r5, [pc, #224] @ (2d9e30 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #620] @ (2d9fcc ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -113926,15 +113924,15 @@ │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 2d9d90 │ │ │ │ ldr r0, [pc, #388] @ (2d9fec ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2d9d90 │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #4 │ │ │ │ add r1, sp, #8 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 2d60a8 │ │ │ │ @@ -114011,15 +114009,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [pc, #216] @ (2d9ffc ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #216] @ (2da000 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2d9d90 │ │ │ │ ldr r3, [pc, #208] @ (2da004 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d9e46 │ │ │ │ ldr r3, [pc, #168] @ (2d9fe8 ) │ │ │ │ @@ -114027,20 +114025,20 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2d9e46 │ │ │ │ ldr r0, [pc, #188] @ (2da008 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r2, [r6, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2d9e46 │ │ │ │ ldr r0, [pc, #176] @ (2da00c ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr.w r2, [r6, #468] @ 0x1d4 │ │ │ │ subs r3, r2, #1 │ │ │ │ cmp r3, #19 │ │ │ │ bhi.n 2d9efc │ │ │ │ add r1, pc, #8 @ (adr r1, 2d9f78 ) │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ add r1, r3 │ │ │ │ @@ -114075,30 +114073,30 @@ │ │ │ │ movs r0, r0 │ │ │ │ cdp 0, 10, cr0, cr2, cr14, {7} │ │ │ │ ldmia r3!, {r0, r1, r4, r5, r7} │ │ │ │ @ instruction: 0xffff6fb8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #760] @ (2da2e8 ) │ │ │ │ + ldr r5, [pc, #856] @ (2da348 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrh r4, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r7, #7] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia.w sl, {r0, r1, r2, r5, r6} │ │ │ │ - ldr r5, [pc, #320] @ (2da140 ) │ │ │ │ + ldmia.w r2!, {r0, r1, r2, r5, r6} │ │ │ │ + ldr r5, [pc, #416] @ (2da1a0 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r2, [pc, #216] @ (2da0dc ) │ │ │ │ + ldr r2, [pc, #312] @ (2da13c ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #832] @ (2da34c ) │ │ │ │ + ldr r2, [pc, #928] @ (2da3ac ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r4, [pc, #432] @ (2da1c0 ) │ │ │ │ + ldr r4, [pc, #528] @ (2da220 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002da010 : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -114231,15 +114229,15 @@ │ │ │ │ movs r4, #12 │ │ │ │ add r3, pc │ │ │ │ strd r2, r4, [r1, #680] @ 0x2a8 │ │ │ │ str.w r3, [ip, #764] @ 0x2fc │ │ │ │ adds r0, #252 @ 0xfc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2cc5f4 │ │ │ │ - ldr r2, [pc, #96] @ (2da1f4 ) │ │ │ │ + ldr r2, [pc, #192] @ (2da254 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrsh.w pc, [r1, #4095] @ 0xfff │ │ │ │ ldmia r3, {r0, r2, r3, r5, r6} │ │ │ │ Address 0x2da19a is out of bounds. │ │ │ │ │ │ │ │ │ │ │ │ 002da19c : │ │ │ │ @@ -114315,15 +114313,15 @@ │ │ │ │ str r0, [r4, #72] @ 0x48 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2da1da │ │ │ │ movs r1, #2 │ │ │ │ movs r2, #32 │ │ │ │ add.w r0, r4, #92 @ 0x5c │ │ │ │ strd r2, r1, [r4, #20] │ │ │ │ - bl 878934 │ │ │ │ + bl 87893c │ │ │ │ bl 2e53e0 │ │ │ │ ldr r2, [pc, #132] @ (2da2fc ) │ │ │ │ add.w r0, r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ bl 2c7704 │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ @@ -114358,15 +114356,15 @@ │ │ │ │ ldr r2, [pc, #68] @ (2da310 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r3, r2, #16 │ │ │ │ bpl.n 2da252 │ │ │ │ ldr r0, [pc, #60] @ (2da314 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ b.n 2da252 │ │ │ │ nop │ │ │ │ str r2, [r7, #0] │ │ │ │ lsls r7, r5, #3 │ │ │ │ eor.w r0, r6, lr, asr #3 │ │ │ │ @@ -114377,23 +114375,23 @@ │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, r6, #6 │ │ │ │ lsls r4, r7, #1 │ │ │ │ lsls r4, r3, #11 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [sp, #876] @ 0x36c │ │ │ │ - @ instruction: 0xffff49f2 │ │ │ │ + vtbl.8 d20, {d15-d17}, d10 │ │ │ │ lsls r5, r3, #1 │ │ │ │ subs r0, r2, #5 │ │ │ │ lsls r4, r7, #1 │ │ │ │ adds r1, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #744] @ (2da600 ) │ │ │ │ + ldr r1, [pc, #840] @ (2da660 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002da318 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -114429,24 +114427,24 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ cbz r4, 2da38c │ │ │ │ add.w r4, r4, #569344 @ 0x8b000 │ │ │ │ b.n 2da350 │ │ │ │ ldr r0, [pc, #24] @ (2da3a0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7f4004 │ │ │ │ + bl 7f400c │ │ │ │ mvn.w r0, #21 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ ldrsh r2, [r0, r3] │ │ │ │ lsls r7, r5, #3 │ │ │ │ - ldr r1, [pc, #168] @ (2da44c ) │ │ │ │ + ldr r1, [pc, #264] @ (2da4ac ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002da3a4 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -114509,17 +114507,17 @@ │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ mov r2, r0 │ │ │ │ movs r0, #1 │ │ │ │ cbz r3, 2da470 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cbz r0, 2da45e │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 745778 │ │ │ │ + bl 745780 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ - bl 733678 │ │ │ │ + bl 733680 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #28] │ │ │ │ ldr r1, [r2, #4] │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -114539,25 +114537,25 @@ │ │ │ │ mov.w r2, #4048 @ 0xfd0 │ │ │ │ ldr r1, [pc, #36] @ (2da4b0 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ add.w r3, r3, #388 @ 0x184 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ mov r0, r4 │ │ │ │ b.n 2da470 │ │ │ │ nop │ │ │ │ ldrb r4, [r6, r6] │ │ │ │ lsls r7, r5, #3 │ │ │ │ - stmia r2!, {r2, r3, r6, r7} │ │ │ │ + stmia r2!, {r2, r5, r6, r7} │ │ │ │ lsls r1, r6, #1 │ │ │ │ - adds r6, #118 @ 0x76 │ │ │ │ + adds r6, #142 @ 0x8e │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r2, #112 @ 0x70 │ │ │ │ + adds r2, #136 @ 0x88 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002da4b4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ @@ -114589,94 +114587,94 @@ │ │ │ │ ldr.w r1, [r5, #2976] @ 0xba0 │ │ │ │ blx 28d2ec │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2da4fa │ │ │ │ ldr.w r0, [pc, #2368] @ 2dae58 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 8815d0 │ │ │ │ + bl 8815d8 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d3eb0 │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.w 2da716 │ │ │ │ ldr.w r1, [pc, #2344] @ 2dae5c │ │ │ │ movs r2, #0 │ │ │ │ mov r0, fp │ │ │ │ ldr.w r9, [pc, #2340] @ 2dae60 │ │ │ │ add r1, pc │ │ │ │ ldr.w sl, [pc, #2336] @ 2dae64 │ │ │ │ - bl 8810cc │ │ │ │ + bl 8810d4 │ │ │ │ ldr.w r1, [pc, #2332] @ 2dae68 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #0 │ │ │ │ add r9, pc │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ movs r6, #0 │ │ │ │ add sl, pc │ │ │ │ strd r6, r6, [sp, #72] @ 0x48 │ │ │ │ strd r6, r6, [sp, #80] @ 0x50 │ │ │ │ strd r6, r6, [sp, #88] @ 0x58 │ │ │ │ str r6, [sp, #96] @ 0x60 │ │ │ │ - bl 8810dc │ │ │ │ + bl 8810e4 │ │ │ │ mov r1, r9 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ mov r0, fp │ │ │ │ - bl 880f10 │ │ │ │ + bl 880f18 │ │ │ │ mov r1, sl │ │ │ │ mov r5, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 880f10 │ │ │ │ + bl 880f18 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 8810cc │ │ │ │ + bl 8810d4 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r6 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 8810cc │ │ │ │ + bl 8810d4 │ │ │ │ ldr.w r1, [pc, #2256] @ 2dae6c │ │ │ │ mov sl, r0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 880f10 │ │ │ │ + bl 880f18 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2dab8c │ │ │ │ ldr.w r1, [pc, #2236] @ 2dae70 │ │ │ │ add r1, pc │ │ │ │ blx 28d2ec │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2da746 │ │ │ │ ldr.w r1, [pc, #2224] @ 2dae74 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 880f10 │ │ │ │ + bl 880f18 │ │ │ │ cbz r0, 2da5da │ │ │ │ movs r0, #1 │ │ │ │ - bl 74f79c │ │ │ │ + bl 74f7a4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2dac0c │ │ │ │ ldr.w r2, [pc, #2204] @ 2dae78 │ │ │ │ subs r3, r5, #0 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ mov r1, fp │ │ │ │ subs r7, #0 │ │ │ │ add r2, pc │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ it ne │ │ │ │ movne r7, #1 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ - bl 880f88 │ │ │ │ + bl 880f90 │ │ │ │ add r6, sp, #80 @ 0x50 │ │ │ │ strd r4, fp, [sp, #44] @ 0x2c │ │ │ │ add r4, sp, #72 @ 0x48 │ │ │ │ ldr.w fp, [sp, #60] @ 0x3c │ │ │ │ b.n 2da640 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r4, r3, [sp, #20] │ │ │ │ @@ -114696,15 +114694,15 @@ │ │ │ │ movs r0, #8 │ │ │ │ blx 28b624 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r0, [r6, #0] │ │ │ │ str r3, [r0, #4] │ │ │ │ ldr r6, [r6, #0] │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ - bl 880f9c │ │ │ │ + bl 880fa4 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2da608 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldrd r4, fp, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ cbz r2, 2da65e │ │ │ │ @@ -114714,15 +114712,15 @@ │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r2, [pc, #2072] @ 2dae7c │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r6, sp, #84 @ 0x54 │ │ │ │ - bl 880f88 │ │ │ │ + bl 880f90 │ │ │ │ strd r4, fp, [sp, #64] @ 0x40 │ │ │ │ add r3, sp, #76 @ 0x4c │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ ldr.w fp, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ b.n 2da6d2 │ │ │ │ @@ -114754,37 +114752,37 @@ │ │ │ │ bne.w 2dac84 │ │ │ │ movs r0, #8 │ │ │ │ blx 28b624 │ │ │ │ str r0, [r6, #0] │ │ │ │ str r5, [r0, #4] │ │ │ │ ldr r6, [r6, #0] │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ - bl 880f9c │ │ │ │ + bl 880fa4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2da686 │ │ │ │ ldrd r4, fp, [sp, #64] @ 0x40 │ │ │ │ ldr r7, [sp, #84] @ 0x54 │ │ │ │ b.n 2da74a │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 8815d0 │ │ │ │ + bl 8815d8 │ │ │ │ mov fp, r0 │ │ │ │ cmp r4, #0 │ │ │ │ bne.w 2da524 │ │ │ │ ldr.w r3, [pc, #1928] @ 2dae80 │ │ │ │ ldr.w r2, [pc, #1928] @ 2dae84 │ │ │ │ ldr.w r1, [pc, #1928] @ 2dae88 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ movw r2, #4087 @ 0xff7 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ ldr.w r2, [pc, #1908] @ 2dae8c │ │ │ │ ldr.w r3, [pc, #1848] @ 2dae54 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -114799,39 +114797,39 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r7, r0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ ldr.w r1, [pc, #1860] @ 2dae90 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 880f10 │ │ │ │ + bl 880f18 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2dab48 │ │ │ │ ldr.w r1, [pc, #1844] @ 2dae94 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 880f10 │ │ │ │ + bl 880f18 │ │ │ │ cbz r0, 2da7c8 │ │ │ │ ldr.w r3, [pc, #1832] @ 2dae98 │ │ │ │ ldr.w r2, [pc, #1832] @ 2dae9c │ │ │ │ ldr.w r1, [pc, #1832] @ 2daea0 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4106 @ 0x100a │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d3eb0 │ │ │ │ cbz r7, 2da79c │ │ │ │ mov r0, r7 │ │ │ │ - bl 84bc50 │ │ │ │ + bl 84bc58 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2da716 │ │ │ │ ldr.w r2, [pc, #1792] @ 2daea4 │ │ │ │ ldr.w r3, [pc, #1708] @ 2dae54 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -114839,98 +114837,98 @@ │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 2dabbc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add sp, #108 @ 0x6c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 84bc50 │ │ │ │ + b.w 84bc58 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r0, r5 │ │ │ │ - bl 74b3f4 │ │ │ │ + bl 74b3fc │ │ │ │ add.w r3, r4, #569344 @ 0x8b000 │ │ │ │ str.w r0, [r3, #2988] @ 0xbac │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2da78e │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #3 │ │ │ │ - bl 7495e4 │ │ │ │ + bl 7495ec │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2dac66 │ │ │ │ ldr.w r1, [pc, #1720] @ 2daea8 │ │ │ │ movs r2, #1 │ │ │ │ mov r0, fp │ │ │ │ ldr.w r6, [pc, #1716] @ 2daeac │ │ │ │ add r1, pc │ │ │ │ - bl 8810cc │ │ │ │ + bl 8810d4 │ │ │ │ ldr.w r1, [pc, #1712] @ 2daeb0 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #10 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ add r6, pc │ │ │ │ - bl 8810dc │ │ │ │ + bl 8810e4 │ │ │ │ ldr.w r1, [pc, #1696] @ 2daeb4 │ │ │ │ movs r2, #0 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ - bl 8810cc │ │ │ │ + bl 8810d4 │ │ │ │ mov r1, r6 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 880f10 │ │ │ │ + bl 880f18 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2da868 │ │ │ │ - bl 735da4 │ │ │ │ + bl 735dac │ │ │ │ mov r1, r5 │ │ │ │ - bl 735b74 │ │ │ │ + bl 735b7c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2dac9c │ │ │ │ mov r1, r6 │ │ │ │ add.w r6, r4, #569344 @ 0x8b000 │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ str.w r0, [r6, #3020] @ 0xbcc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2dacbc │ │ │ │ - bl 733558 │ │ │ │ + bl 733560 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr.w r0, [r6, #3020] @ 0xbcc │ │ │ │ movs r1, #1 │ │ │ │ - bl 74bf0c │ │ │ │ + bl 74bf14 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2da78e │ │ │ │ ldr.w r1, [pc, #1612] @ 2daeb8 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 880f10 │ │ │ │ + bl 880f18 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2da886 │ │ │ │ add.w r3, r4, #569344 @ 0x8b000 │ │ │ │ ldr.w r3, [r3, #3020] @ 0xbcc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2dacdc │ │ │ │ ldr.w r1, [pc, #1588] @ 2daebc │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 880f10 │ │ │ │ + bl 880f18 │ │ │ │ subs r2, r0, #0 │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ eor.w r3, r9, #1 │ │ │ │ tst r2, r3 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ bne.w 2dac48 │ │ │ │ ldr.w r1, [pc, #1560] @ 2daec0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 880f10 │ │ │ │ + bl 880f18 │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2dabd6 │ │ │ │ ldr.w r1, [pc, #1544] @ 2daec4 │ │ │ │ add r1, pc │ │ │ │ blx 28d2ec │ │ │ │ cmp r0, #0 │ │ │ │ @@ -114950,37 +114948,37 @@ │ │ │ │ bne.w 2dadbe │ │ │ │ ldr.w r1, [pc, #1500] @ 2daed0 │ │ │ │ movs r2, #32 │ │ │ │ str r3, [r4, #24] │ │ │ │ mov r0, fp │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 8810dc │ │ │ │ + bl 8810e4 │ │ │ │ ldr.w r1, [pc, #1488] @ 2daed4 │ │ │ │ add.w r6, r4, #569344 @ 0x8b000 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ str r0, [r4, #20] │ │ │ │ mov r0, fp │ │ │ │ - bl 8810cc │ │ │ │ + bl 8810d4 │ │ │ │ ldr.w r1, [pc, #1472] @ 2daed8 │ │ │ │ movs r2, #0 │ │ │ │ strb.w r0, [r6, #3016] @ 0xbc8 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ - bl 8810cc │ │ │ │ + bl 8810d4 │ │ │ │ ldrb.w r3, [r6, #3016] @ 0xbc8 │ │ │ │ ldr.w r1, [pc, #1452] @ 2daedc │ │ │ │ movs r2, #0 │ │ │ │ eor.w r3, r3, #1 │ │ │ │ orrs r3, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ strb.w r3, [r6, #3017] @ 0xbc9 │ │ │ │ - bl 8810cc │ │ │ │ + bl 8810d4 │ │ │ │ strb.w r0, [r6, #3018] @ 0xbca │ │ │ │ cbz r5, 2da954 │ │ │ │ mov r0, r5 │ │ │ │ blx 28dc3c │ │ │ │ str.w r0, [r6, #3028] @ 0xbd4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ tst.w r3, r9 │ │ │ │ @@ -115030,35 +115028,35 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2dad08 │ │ │ │ ldr.w r1, [pc, #1284] @ 2daee4 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, fp │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc │ │ │ │ - bl 880f10 │ │ │ │ + bl 880f18 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2dad16 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ bl 50fc5c │ │ │ │ str.w r0, [r6, #3040] @ 0xbe0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2da78e │ │ │ │ ldr.w r1, [pc, #1252] @ 2daee8 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 880f10 │ │ │ │ + bl 880f18 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2dad20 │ │ │ │ ldr.w r1, [pc, #1236] @ 2daeec │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 8810dc │ │ │ │ + bl 8810e4 │ │ │ │ add r2, sp, #88 @ 0x58 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ bl 2c84e8 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ @@ -115088,100 +115086,100 @@ │ │ │ │ beq.w 2dad28 │ │ │ │ cmp r7, #0 │ │ │ │ bne.w 2dadf0 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2dae28 │ │ │ │ - bl 73f27c │ │ │ │ + bl 73f284 │ │ │ │ ldr.w r3, [pc, #1120] @ 2daef0 │ │ │ │ ldr.w r2, [pc, #1120] @ 2daef4 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r1, [pc, #1116] @ 2daef8 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #376 @ 0x178 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r1, [pc, #1100] @ 2daefc │ │ │ │ add r1, pc │ │ │ │ - bl 74318c │ │ │ │ + bl 743194 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ - bl 73f43c │ │ │ │ + bl 73f444 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 2dae1a │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d94b0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 733678 │ │ │ │ + bl 733680 │ │ │ │ ldr.w r1, [pc, #1056] @ 2daf00 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 880f10 │ │ │ │ + bl 880f18 │ │ │ │ cbz r0, 2dab24 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cbz r0, 2dab24 │ │ │ │ - bl 745794 │ │ │ │ + bl 74579c │ │ │ │ cbz r0, 2dab24 │ │ │ │ movs r2, #0 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ mov r1, r2 │ │ │ │ - bl 7457b0 │ │ │ │ + bl 7457b8 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2dad44 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbnz r3, 2dab18 │ │ │ │ ldrd r1, r2, [r0, #4] │ │ │ │ ldr r0, [pc, #1012] @ (2daf04 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7f4004 │ │ │ │ + bl 7f400c │ │ │ │ mov r0, r4 │ │ │ │ - bl 84bc14 │ │ │ │ + bl 84bc1c │ │ │ │ cbz r7, 2dab24 │ │ │ │ mov r0, r7 │ │ │ │ - bl 84bc50 │ │ │ │ + bl 84bc58 │ │ │ │ ldr r2, [pc, #992] @ (2daf08 ) │ │ │ │ ldr r3, [pc, #812] @ (2dae54 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ beq.w 2da7bc │ │ │ │ b.n 2dabbc │ │ │ │ ldr r0, [pc, #972] @ (2daf0c ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 8815d0 │ │ │ │ + bl 8815d8 │ │ │ │ b.n 2da6f4 │ │ │ │ ldr r1, [pc, #964] @ (2daf10 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 8810cc │ │ │ │ + bl 8810d4 │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2da7dc │ │ │ │ b.n 2da7ec │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ cbz r0, 2dabc0 │ │ │ │ - bl 84bc50 │ │ │ │ + bl 84bc58 │ │ │ │ ldr r2, [pc, #932] @ (2daf14 ) │ │ │ │ ldr r3, [pc, #740] @ (2dae54 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -115193,20 +115191,20 @@ │ │ │ │ b.w 2d3eb0 │ │ │ │ ldr r7, [sp, #44] @ 0x2c │ │ │ │ b.n 2da74a │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2dab64 │ │ │ │ - bl 84bc50 │ │ │ │ + bl 84bc58 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2dab6c │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 84bc50 │ │ │ │ + bl 84bc58 │ │ │ │ ldr r2, [pc, #876] @ (2daf18 ) │ │ │ │ ldr r3, [pc, #680] @ (2dae54 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -115239,64 +115237,64 @@ │ │ │ │ ldr.w r3, [r6, #3012] @ 0xbc4 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #808] @ (2daf28 ) │ │ │ │ ldr.w r3, [r6, #3008] @ 0xbc0 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2da9ca │ │ │ │ ldr r3, [pc, #796] @ (2daf2c ) │ │ │ │ ldr r2, [pc, #800] @ (2daf30 ) │ │ │ │ ldr r1, [pc, #800] @ (2daf34 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #428 @ 0x1ac │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3912 @ 0xf48 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ ldr r2, [pc, #780] @ (2daf38 ) │ │ │ │ ldr r3, [pc, #552] @ (2dae54 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ beq.n 2dab80 │ │ │ │ b.n 2dabbc │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 8815d0 │ │ │ │ + bl 8815d8 │ │ │ │ b.n 2da6f4 │ │ │ │ ldr r3, [pc, #752] @ (2daf3c ) │ │ │ │ ldr r2, [pc, #756] @ (2daf40 ) │ │ │ │ ldr r1, [pc, #756] @ (2daf44 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4171 @ 0x104b │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 2da78e │ │ │ │ ldr r3, [pc, #736] @ (2daf48 ) │ │ │ │ ldr r2, [pc, #736] @ (2daf4c ) │ │ │ │ ldr r1, [pc, #740] @ (2daf50 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4122 @ 0x101a │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 2da78e │ │ │ │ blx 28b964 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx 28dc3c │ │ │ │ str r0, [r5, #4] │ │ │ │ b.n 2da6c6 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -115311,40 +115309,40 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #688] @ (2daf5c ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 2da78e │ │ │ │ ldr r3, [pc, #672] @ (2daf60 ) │ │ │ │ movw r2, #4151 @ 0x1037 │ │ │ │ ldr r1, [pc, #672] @ (2daf64 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #668] @ (2daf68 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 2da78e │ │ │ │ ldr r3, [pc, #652] @ (2daf6c ) │ │ │ │ ldr r2, [pc, #656] @ (2daf70 ) │ │ │ │ ldr r1, [pc, #656] @ (2daf74 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4165 @ 0x1045 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 2da78e │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 2e67fc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2da9d2 │ │ │ │ b.n 2da78e │ │ │ │ ldr r0, [pc, #620] @ (2daf78 ) │ │ │ │ @@ -115365,30 +115363,30 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2d3a34 │ │ │ │ adds r0, #1 │ │ │ │ beq.n 2daddc │ │ │ │ ldr r1, [pc, #576] @ (2daf7c ) │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 880f10 │ │ │ │ + bl 880f18 │ │ │ │ cbnz r0, 2dad4c │ │ │ │ cmp r7, #0 │ │ │ │ bne.w 2dab1e │ │ │ │ b.n 2dab24 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2dad44 │ │ │ │ - bl 745794 │ │ │ │ + bl 74579c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2daaf4 │ │ │ │ cmp r7, #0 │ │ │ │ bne.w 2dab1e │ │ │ │ b.n 2dab24 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 87eb14 │ │ │ │ + bl 87eb1c │ │ │ │ b.n 2da78e │ │ │ │ ldr r3, [pc, #432] @ (2daf20 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2da99c │ │ │ │ ldr r3, [pc, #424] @ (2daf24 ) │ │ │ │ @@ -115399,15 +115397,15 @@ │ │ │ │ ldr.w r3, [r6, #3004] @ 0xbbc │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #496] @ (2daf80 ) │ │ │ │ ldr.w r3, [r6, #3000] @ 0xbb8 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2da99c │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 2da716 │ │ │ │ ldr r2, [pc, #480] @ (2daf84 ) │ │ │ │ ldr r3, [pc, #172] @ (2dae54 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -115425,230 +115423,230 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4184 @ 0x1058 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 2da78e │ │ │ │ mov r0, r4 │ │ │ │ bl 2d3eb0 │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 2da7a2 │ │ │ │ mov r0, r7 │ │ │ │ - bl 84bc50 │ │ │ │ + bl 84bc58 │ │ │ │ b.n 2da7a2 │ │ │ │ ldr r3, [pc, #416] @ (2daf94 ) │ │ │ │ ldr r2, [pc, #420] @ (2daf98 ) │ │ │ │ ldr r1, [pc, #420] @ (2daf9c ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #3984 @ 0xf90 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d3eb0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 84bc50 │ │ │ │ + bl 84bc58 │ │ │ │ b.n 2da7a2 │ │ │ │ mov r0, r5 │ │ │ │ - bl 733678 │ │ │ │ + bl 733680 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d3eb0 │ │ │ │ b.n 2da7a2 │ │ │ │ ldr r3, [pc, #372] @ (2dafa0 ) │ │ │ │ ldr r2, [pc, #376] @ (2dafa4 ) │ │ │ │ ldr r1, [pc, #376] @ (2dafa8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ add r1, pc │ │ │ │ movw r2, #3988 @ 0xf94 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 2dae20 │ │ │ │ nop │ │ │ │ b.n 2dad24 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldrb r0, [r3, r4] │ │ │ │ lsls r7, r5, #3 │ │ │ │ b.n 2dad0c │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r2, r3] │ │ │ │ lsls r7, r5, #3 │ │ │ │ - ldr r2, [pc, #616] @ (2db0c8 ) │ │ │ │ + ldr r2, [pc, #712] @ (2db128 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - blx sl │ │ │ │ + blx sp │ │ │ │ lsls r5, r3, #1 │ │ │ │ - @ instruction: 0x47ce │ │ │ │ + @ instruction: 0x47e6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r4, [r6, #8] │ │ │ │ + ldrh r4, [r1, #10] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - cbz r2, 2dae88 │ │ │ │ + cbz r2, 2dae8e │ │ │ │ lsls r2, r5, #1 │ │ │ │ - lsrs r4, r3, #8 │ │ │ │ + lsrs r4, r6, #8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bx sp │ │ │ │ + @ instruction: 0x4782 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cbz r4, 2dae82 │ │ │ │ + cbz r4, 2dae88 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - mov ip, r8 │ │ │ │ + mov ip, fp │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r0!, {r3, r4, r6} │ │ │ │ + stmia r0!, {r4, r5, r6} │ │ │ │ lsls r1, r6, #1 │ │ │ │ - mov r6, r0 │ │ │ │ + mov r6, r3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r7, #252 @ 0xfc │ │ │ │ + adds r0, #20 │ │ │ │ lsls r5, r3, #1 │ │ │ │ b.n 2da8cc │ │ │ │ lsls r6, r5, #3 │ │ │ │ - mov r4, r3 │ │ │ │ + mov r4, r6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r0, [r5, r7] │ │ │ │ + ldrsh r0, [r0, r0] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - nop {14} │ │ │ │ - lsls r1, r6, #1 │ │ │ │ - mov r2, r0 │ │ │ │ + it │ │ │ │ + lsl r1, r6, #1 │ │ │ │ + mov r2, r3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r7, #128 @ 0x80 │ │ │ │ + cmp r7, #152 @ 0x98 │ │ │ │ lsls r5, r3, #1 │ │ │ │ b.n 2da7cc │ │ │ │ lsls r6, r5, #3 │ │ │ │ - cmp r8, sp │ │ │ │ + mov r0, r0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - eor.w r0, r4, #92 @ 0x5c │ │ │ │ - cmp r8, sp │ │ │ │ + eors.w r0, ip, #92 @ 0x5c │ │ │ │ + mov r0, r0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r7, sp, #88 @ 0x58 │ │ │ │ + add r7, sp, #184 @ 0xb8 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - cmp sl, r2 │ │ │ │ + cmp sl, r5 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r8, pc │ │ │ │ + mov r0, r2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r0, #20 │ │ │ │ + movs r0, #44 @ 0x2c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - mov r6, r0 │ │ │ │ + mov r6, r3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp ip, pc │ │ │ │ + mov r4, r2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp sl, pc │ │ │ │ + mov r2, r2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r0!, {r2, r3, r5, r6, r7} │ │ │ │ + ldmia r1!, {r2} │ │ │ │ lsls r2, r5, #1 │ │ │ │ - cmp ip, pc │ │ │ │ + mov r4, r2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r8, lr │ │ │ │ + mov r0, r1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r8, sp │ │ │ │ + mov r0, r0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - cmp lr, r1 │ │ │ │ + cmp lr, r4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r4, r4, #4 │ │ │ │ + subs r4, r7, #4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r3, #192 @ 0xc0 │ │ │ │ + subs r3, #216 @ 0xd8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - pop {r2, r3, r4, r5, r7} │ │ │ │ + pop {r2, r4, r6, r7} │ │ │ │ lsls r1, r6, #1 │ │ │ │ - @ instruction: 0xfb32005c │ │ │ │ - @ instruction: 0xfb44005c │ │ │ │ - cmp r2, r4 │ │ │ │ + @ instruction: 0xfb4a005c │ │ │ │ + @ instruction: 0xfb5c005c │ │ │ │ + cmp r2, r7 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r6, [r4, #28] │ │ │ │ + strh r6, [r7, #28] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - add r8, sl │ │ │ │ + add r8, sp │ │ │ │ lsls r5, r3, #1 │ │ │ │ b.n 2db134 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldrsb r4, [r5, r2] │ │ │ │ lsls r7, r5, #3 │ │ │ │ - ldr r6, [r7, r7] │ │ │ │ + ldrh r6, [r2, r0] │ │ │ │ lsls r1, r5, #1 │ │ │ │ b.n 2db0b0 │ │ │ │ lsls r6, r5, #3 │ │ │ │ b.n 2db03c │ │ │ │ lsls r6, r5, #3 │ │ │ │ b.n 2db010 │ │ │ │ lsls r6, r5, #3 │ │ │ │ strb r0, [r7, #12] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - orrs r4, r5 │ │ │ │ + muls r4, r0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cbnz r6, 2daf80 │ │ │ │ + cbnz r6, 2daf86 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - asrs r0, r5 │ │ │ │ + adcs r0, r0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r2, #232 @ 0xe8 │ │ │ │ + cmp r3, #0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ b.n 2daf5c │ │ │ │ lsls r6, r5, #3 │ │ │ │ - cbnz r2, 2daf82 │ │ │ │ + cbnz r2, 2daf88 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - negs r0, r0 │ │ │ │ + negs r0, r3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r2, #170 @ 0xaa │ │ │ │ + cmp r2, #194 @ 0xc2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - revsh r4, r5 │ │ │ │ + cbnz r4, 2daf8c │ │ │ │ lsls r1, r6, #1 │ │ │ │ - adcs r2, r0 │ │ │ │ + adcs r2, r3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r2, #140 @ 0x8c │ │ │ │ + cmp r2, #164 @ 0xa4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adcs r0, r5 │ │ │ │ + sbcs r0, r0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r2, #90 @ 0x5a │ │ │ │ + cmp r2, #114 @ 0x72 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - hlt 0x002a │ │ │ │ + revsh r2, r0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - adcs r0, r5 │ │ │ │ + sbcs r0, r0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r2, #58 @ 0x3a │ │ │ │ + cmp r2, #82 @ 0x52 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - hlt 0x000a │ │ │ │ + hlt 0x0022 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - rev16 r6, r6 │ │ │ │ + hlt 0x000e │ │ │ │ lsls r1, r6, #1 │ │ │ │ - adcs r4, r6 │ │ │ │ + sbcs r4, r1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r2, #22 │ │ │ │ + cmp r2, #46 @ 0x2e │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmia r2!, {r0} │ │ │ │ - @ instruction: 0xffff814c │ │ │ │ + @ instruction: 0xffff8164 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - sbcs r4, r3 │ │ │ │ + sbcs r4, r6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ udf #150 @ 0x96 │ │ │ │ lsls r6, r5, #3 │ │ │ │ - cbnz r4, 2dafb0 │ │ │ │ + cbnz r4, 2dafb6 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - asrs r6, r4 │ │ │ │ + asrs r6, r7 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r1, #52 @ 0x34 │ │ │ │ + cmp r1, #76 @ 0x4c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cbnz r2, 2dafb0 │ │ │ │ + cbnz r2, 2dafb6 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - sbcs r0, r0 │ │ │ │ + sbcs r0, r3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r1, #6 │ │ │ │ + cmp r1, #30 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cbnz r2, 2dafae │ │ │ │ + cbnz r2, 2dafb4 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - adcs r0, r7 │ │ │ │ + sbcs r0, r2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r0, #202 @ 0xca │ │ │ │ + cmp r0, #226 @ 0xe2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002dafac : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -115668,76 +115666,76 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r1, [r5, #2976] @ 0xba0 │ │ │ │ blx 28d2ec │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2dafd2 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 73f3b8 │ │ │ │ + bl 73f3c0 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2db032 │ │ │ │ ldr r3, [pc, #80] @ (2db048 ) │ │ │ │ ldr r2, [pc, #80] @ (2db04c ) │ │ │ │ ldr r1, [pc, #84] @ (2db050 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #376 @ 0x178 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [pc, #68] @ (2db054 ) │ │ │ │ add r1, pc │ │ │ │ - bl 74318c │ │ │ │ + bl 743194 │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ bl 2d94b0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 733678 │ │ │ │ + b.w 733680 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2dafea │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ strh r0, [r5, r0] │ │ │ │ lsls r7, r5, #3 │ │ │ │ - @ instruction: 0xb75c │ │ │ │ + @ instruction: 0xb774 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - rsbs r0, r2, #14417920 @ 0xdc0000 │ │ │ │ - @ instruction: 0xf5e4005c │ │ │ │ - subs r3, #132 @ 0x84 │ │ │ │ + @ instruction: 0xf5ea005c │ │ │ │ + @ instruction: 0xf5fc005c │ │ │ │ + subs r3, #156 @ 0x9c │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002db058 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #76] @ (2db0b8 ) │ │ │ │ sub sp, #8 │ │ │ │ add r0, pc │ │ │ │ - bl 87fb2c │ │ │ │ + bl 87fb34 │ │ │ │ ldrb r2, [r4, #0] │ │ │ │ mov r3, r0 │ │ │ │ cmp r2, #63 @ 0x3f │ │ │ │ bne.n 2db09c │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ cbnz r2, 2db09c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r3 │ │ │ │ - bl 881b94 │ │ │ │ + bl 881b9c │ │ │ │ cbz r0, 2db0b2 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -115751,17 +115749,17 @@ │ │ │ │ subs r2, r0, #0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ b.n 2db07e │ │ │ │ movs r0, #1 │ │ │ │ blx 28da78 │ │ │ │ - add r6, pc, #608 @ (adr r6, 2db31c ) │ │ │ │ + add r6, pc, #704 @ (adr r6, 2db37c ) │ │ │ │ lsls r2, r5, #1 │ │ │ │ - b.n 2db714 │ │ │ │ + b.n 2db744 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002db0c0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -115774,15 +115772,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #184] @ (2db19c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 8818fc │ │ │ │ + bl 881904 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 2db138 │ │ │ │ mov r1, sp │ │ │ │ mov r0, r4 │ │ │ │ bl 2da19c │ │ │ │ ldr r1, [sp, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -115809,15 +115807,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r0, [pc, #104] @ (2db1a4 ) │ │ │ │ movs r5, #2 │ │ │ │ ldr r7, [pc, #104] @ (2db1a8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fb2c │ │ │ │ + bl 87fb34 │ │ │ │ mov r6, r0 │ │ │ │ movs r0, #8 │ │ │ │ add r7, pc │ │ │ │ blx 28de6c │ │ │ │ ldr r3, [pc, #92] @ (2db1ac ) │ │ │ │ mov r2, r0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -115831,38 +115829,38 @@ │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ adds r5, #1 │ │ │ │ blx 28b698 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8815d0 │ │ │ │ + bl 8815d8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2db15e │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 881900 │ │ │ │ + bl 881908 │ │ │ │ b.n 2db0f4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 87eb14 │ │ │ │ + bl 87eb1c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2db110 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ blt.n 2db258 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ blt.n 2db1f4 │ │ │ │ lsls r6, r5, #3 │ │ │ │ - add r5, pc, #792 @ (adr r5, 2db4c0 ) │ │ │ │ + add r5, pc, #888 @ (adr r5, 2db520 ) │ │ │ │ lsls r2, r5, #1 │ │ │ │ - subs r6, #192 @ 0xc0 │ │ │ │ + subs r6, #216 @ 0xd8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r6, #172 @ 0xac │ │ │ │ + subs r6, #196 @ 0xc4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002db1b0 : │ │ │ │ mul.w r2, r1, r2 │ │ │ │ add.w r0, r2, #15 │ │ │ │ bic.w r0, r0, #15 │ │ │ │ b.w 28b620 │ │ │ │ @@ -115901,15 +115899,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #24] │ │ │ │ addw r9, r5, #3144 @ 0xc48 │ │ │ │ str r6, [sp, #20] │ │ │ │ bl 2d67f8 │ │ │ │ addw r0, r5, #3080 @ 0xc08 │ │ │ │ addw r6, r5, #3080 @ 0xc08 │ │ │ │ - bl 891b44 │ │ │ │ + bl 891b4c │ │ │ │ mov ip, r4 │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ stmia.w r8, {r0, r1, r2, r3} │ │ │ │ ldmia r6!, {r0, r1, r2, r3} │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ @@ -115965,15 +115963,15 @@ │ │ │ │ str.w r3, [r5, #3200] @ 0xc80 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ movs r6, #0 │ │ │ │ ldr.w r1, [r5, #3088] @ 0xc10 │ │ │ │ add.w r0, r3, #86528 @ 0x15200 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ - bl 891b10 │ │ │ │ + bl 891b18 │ │ │ │ ldr.w r3, [r5, #3104] @ 0xc20 │ │ │ │ str.w r3, [r5, #3144] @ 0xc48 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r3, [r5, #3088] @ 0xc10 │ │ │ │ movs r1, #2 │ │ │ │ str.w r3, [r5, #3148] @ 0xc4c │ │ │ │ ldr.w r3, [r7, #576] @ 0x240 │ │ │ │ @@ -116039,21 +116037,21 @@ │ │ │ │ add r0, pc │ │ │ │ b.n 2db37a │ │ │ │ nop │ │ │ │ bge.n 2db450 │ │ │ │ lsls r6, r5, #3 │ │ │ │ vmaxnm.f16 , , │ │ │ │ vmaxnm.f16 , , │ │ │ │ - subs r5, #106 @ 0x6a │ │ │ │ + subs r5, #130 @ 0x82 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r4, #192 @ 0xc0 │ │ │ │ + subs r4, #216 @ 0xd8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ str r0, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #118 @ 0x76 │ │ │ │ + subs r4, #142 @ 0x8e │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002db3c4 : │ │ │ │ ldr.w r2, [r0, #3184] @ 0xc70 │ │ │ │ mov r3, r0 │ │ │ │ cbz r2, 2db3f6 │ │ │ │ push {lr} │ │ │ │ @@ -116064,17 +116062,17 @@ │ │ │ │ addw r0, r0, #3144 @ 0xc48 │ │ │ │ str r3, [sp, #4] │ │ │ │ blx 28d9b4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ addw r0, r3, #3080 @ 0xc08 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 891b4c │ │ │ │ + b.w 891b54 │ │ │ │ addw r0, r0, #3080 @ 0xc08 │ │ │ │ - b.w 891b4c │ │ │ │ + b.w 891b54 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2456] @ 0x998 │ │ │ │ subw sp, sp, #1604 @ 0x644 │ │ │ │ mov r5, r0 │ │ │ │ @@ -116636,19 +116634,19 @@ │ │ │ │ nop │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ bhi.n 2db9f0 │ │ │ │ lsls r6, r5, #3 │ │ │ │ bpl.n 2db958 │ │ │ │ lsls r6, r5, #3 │ │ │ │ - add r7, sp, #496 @ 0x1f0 │ │ │ │ + add r7, sp, #592 @ 0x250 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - adds r6, #162 @ 0xa2 │ │ │ │ + adds r6, #186 @ 0xba │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r6, #192 @ 0xc0 │ │ │ │ + adds r6, #216 @ 0xd8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2464] @ 0x9a0 │ │ │ │ subw sp, sp, #1596 @ 0x63c │ │ │ │ mov r5, r0 │ │ │ │ @@ -117177,19 +117175,19 @@ │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ bcs.n 2dbfb4 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldmia r7, {r2, r3, r5, r6, r7} │ │ │ │ lsls r6, r5, #3 │ │ │ │ - add r2, sp, #16 │ │ │ │ + add r2, sp, #112 @ 0x70 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - adds r1, #42 @ 0x2a │ │ │ │ + adds r1, #66 @ 0x42 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r1, #70 @ 0x46 │ │ │ │ + adds r1, #94 @ 0x5e │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002dbf54 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -117447,28 +117445,28 @@ │ │ │ │ lsr.w ip, ip, lr │ │ │ │ ldrb.w lr, [r4, #645] @ 0x285 │ │ │ │ and.w r2, r2, lr │ │ │ │ ldrb.w lr, [r4, #646] @ 0x286 │ │ │ │ str r2, [sp, #8] │ │ │ │ and.w r3, ip, lr │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 8a7ab8 │ │ │ │ + bl 8a7ac0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ strb r0, [r6, r3] │ │ │ │ ldrb.w r1, [r4, #645] @ 0x285 │ │ │ │ lsrs r3, r1, #1 │ │ │ │ smlabb r0, r2, r7, r3 │ │ │ │ - bl 8a7ab8 │ │ │ │ + bl 8a7ac0 │ │ │ │ strb r0, [r5, #1] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldrb.w r1, [r4, #646] @ 0x286 │ │ │ │ lsrs r3, r1, #1 │ │ │ │ smlabb r0, r2, r7, r3 │ │ │ │ - bl 8a7ab8 │ │ │ │ + bl 8a7ac0 │ │ │ │ strb r0, [r5, #2] │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -117794,15 +117792,15 @@ │ │ │ │ bl 2dc3cc │ │ │ │ ldrd r0, r1, [sp, #52] @ 0x34 │ │ │ │ blx 28e060 │ │ │ │ addw r3, r8, #2808 @ 0xaf8 │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 891b10 │ │ │ │ + bl 891b18 │ │ │ │ mov r1, r5 │ │ │ │ movw r0, #2184 @ 0x888 │ │ │ │ movt r0, #6147 @ 0x1803 │ │ │ │ bl 2cd3cc │ │ │ │ str r0, [sp, #24] │ │ │ │ blx 28b750 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -117822,15 +117820,15 @@ │ │ │ │ blx 28d254 │ │ │ │ ldrd r0, r1, [sp, #52] @ 0x34 │ │ │ │ blx 28e060 │ │ │ │ addw r3, r8, #2808 @ 0xaf8 │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 891b10 │ │ │ │ + bl 891b18 │ │ │ │ mov r1, r5 │ │ │ │ movw r0, #2184 @ 0x888 │ │ │ │ movt r0, #6147 @ 0x1803 │ │ │ │ bl 2cd3cc │ │ │ │ str r0, [sp, #24] │ │ │ │ blx 28b750 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -117884,15 +117882,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2dc290 │ │ │ │ ldr.w r2, [r8, #2816] @ 0xb00 │ │ │ │ ldr.w r1, [r8, #2832] @ 0xb10 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d60a8 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 891b44 │ │ │ │ + bl 891b4c │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #144] @ (2dc72c ) │ │ │ │ ldr r3, [pc, #108] @ (2dc70c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -117932,17 +117930,17 @@ │ │ │ │ b.n 2dc69a │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stmia r7!, {r1, r6, r7} │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r3, #1 │ │ │ │ + lsrs r4, r6, #1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r4, pc, #848 @ (adr r4, 2dca68 ) │ │ │ │ + add r4, pc, #944 @ (adr r4, 2dcac8 ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldc2l 15, cr15, [r1, #1020] @ 0x3fc │ │ │ │ ldc2 15, cr15, [r3, #1020] @ 0x3fc │ │ │ │ stc2l 15, cr15, [fp, #-1020]! @ 0xfffffc04 │ │ │ │ lsls r3, r1, #9 │ │ │ │ movs r0, r0 │ │ │ │ ldc2 15, cr15, [r5], #-1020 @ 0xfffffc04 │ │ │ │ @@ -117955,15 +117953,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ blx 28b6ec │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2808 @ 0xaf8 │ │ │ │ ldr.w r1, [r4, #2816] @ 0xb00 │ │ │ │ add r1, r5 │ │ │ │ - bl 891b10 │ │ │ │ + bl 891b18 │ │ │ │ ldr.w r3, [r4, #2816] @ 0xb00 │ │ │ │ ldr.w r0, [r4, #2832] @ 0xb10 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r0, r3 │ │ │ │ blx 28c43c │ │ │ │ ldr.w r3, [r4, #2816] @ 0xb00 │ │ │ │ @@ -118008,15 +118006,15 @@ │ │ │ │ blx 28ba74 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2dc8da │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str.w r3, [r8, #200] @ 0xc8 │ │ │ │ add.w r1, r4, #64 @ 0x40 │ │ │ │ add.w r0, r5, #72 @ 0x48 │ │ │ │ - bl 891b10 │ │ │ │ + bl 891b18 │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r3, [r5, #32] │ │ │ │ mov.w ip, #0 │ │ │ │ mov r0, r9 │ │ │ │ movs r1, #2 │ │ │ │ mla r2, r2, r7, r5 │ │ │ │ str r2, [sp, #20] │ │ │ │ @@ -118044,15 +118042,15 @@ │ │ │ │ str r3, [r5, #80] @ 0x50 │ │ │ │ bl 2dc290 │ │ │ │ ldr r1, [r5, #96] @ 0x60 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 2d60a8 │ │ │ │ add.w r0, r5, #72 @ 0x48 │ │ │ │ - bl 891b44 │ │ │ │ + bl 891b4c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -118115,21 +118113,21 @@ │ │ │ │ nop │ │ │ │ stmia r4!, {r5, r7} │ │ │ │ lsls r6, r5, #3 │ │ │ │ subs r4, r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #106 @ 0x6a │ │ │ │ + movs r7, #130 @ 0x82 │ │ │ │ lsls r5, r3, #1 │ │ │ │ str r0, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #230 @ 0xe6 │ │ │ │ + movs r7, #254 @ 0xfe │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r7, #48 @ 0x30 │ │ │ │ + movs r7, #72 @ 0x48 │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2944] @ 0xb80 │ │ │ │ mov fp, r2 │ │ │ │ ldr r2, [pc, #488] @ (2dcb10 ) │ │ │ │ @@ -118263,15 +118261,15 @@ │ │ │ │ bgt.n 2dc9a6 │ │ │ │ cbz r5, 2dcae0 │ │ │ │ ldrd r4, r3, [r8] │ │ │ │ movs r0, #100 @ 0x64 │ │ │ │ mov r1, r5 │ │ │ │ add r3, r4 │ │ │ │ mul.w r0, r3, r0 │ │ │ │ - bl 8a7840 │ │ │ │ + bl 8a7848 │ │ │ │ cmp r0, #89 @ 0x59 │ │ │ │ bhi.n 2dcae0 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r4 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ mov r6, r2 │ │ │ │ @@ -118288,15 +118286,15 @@ │ │ │ │ mul.w r2, r3, r3 │ │ │ │ ldr.w r1, [r8, #4]! │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #256 @ 0x100 │ │ │ │ mla r0, r1, r2, r0 │ │ │ │ bne.n 2dcac4 │ │ │ │ subs r1, r5, r4 │ │ │ │ - bl 8a7840 │ │ │ │ + bl 8a7848 │ │ │ │ b.n 2dcae2 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #52] @ (2dcb18 ) │ │ │ │ ldr r3, [pc, #44] @ (2dcb14 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -118452,15 +118450,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r0 │ │ │ │ cbz r0, 2dcce8 │ │ │ │ ldrd r4, r3, [r8] │ │ │ │ movs r0, #100 @ 0x64 │ │ │ │ add r3, r4 │ │ │ │ mul.w r0, r3, r0 │ │ │ │ - bl 8a7840 │ │ │ │ + bl 8a7848 │ │ │ │ cmp r0, #89 @ 0x59 │ │ │ │ bhi.n 2dcce8 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r4 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ mov r5, r2 │ │ │ │ @@ -118477,15 +118475,15 @@ │ │ │ │ mul.w r2, r3, r3 │ │ │ │ ldr.w r1, [r8, #4]! │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #256 @ 0x100 │ │ │ │ mla r0, r1, r2, r0 │ │ │ │ bne.n 2dcccc │ │ │ │ subs r1, r6, r4 │ │ │ │ - bl 8a7840 │ │ │ │ + bl 8a7848 │ │ │ │ b.n 2dccea │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #52] @ (2dcd20 ) │ │ │ │ ldr r3, [pc, #44] @ (2dcd1c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -118606,15 +118604,15 @@ │ │ │ │ add r3, r2 │ │ │ │ cmp fp, r3 │ │ │ │ bgt.n 2dcd9e │ │ │ │ cbz r6, 2dce8c │ │ │ │ ldr r5, [r4, #0] │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r5, r5, lsl #5 │ │ │ │ - bl 8a7840 │ │ │ │ + bl 8a7848 │ │ │ │ cmp r0, #94 @ 0x5e │ │ │ │ bhi.n 2dce8c │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r5 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ mov r7, r2 │ │ │ │ @@ -118632,15 +118630,15 @@ │ │ │ │ ldr.w r1, [r4, #4]! │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #256 @ 0x100 │ │ │ │ mla r0, r1, r2, r0 │ │ │ │ bne.n 2dce6c │ │ │ │ add.w r6, r6, r6, lsl #1 │ │ │ │ subs r1, r6, r5 │ │ │ │ - bl 8a7840 │ │ │ │ + bl 8a7848 │ │ │ │ b.n 2dce8e │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #52] @ (2dcec4 ) │ │ │ │ ldr r3, [pc, #44] @ (2dcec0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -118668,15 +118666,15 @@ │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ add.w r0, r3, #136 @ 0x88 │ │ │ │ ldr.w r2, [r3, #140] @ 0x8c │ │ │ │ str.w r2, [r3, #144] @ 0x90 │ │ │ │ - bl 891b10 │ │ │ │ + bl 891b18 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r1, [r4, #24] │ │ │ │ ldr.w r0, [r3, #144] @ 0x90 │ │ │ │ ldr.w r2, [r3, #160] @ 0xa0 │ │ │ │ add r2, r0 │ │ │ │ str r2, [r1, #0] │ │ │ │ movs r0, #1 │ │ │ │ @@ -118814,23 +118812,23 @@ │ │ │ │ mla r3, r2, r9, r3 │ │ │ │ ldr r3, [r3, #116] @ 0x74 │ │ │ │ cmp r3, r0 │ │ │ │ ite ls │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ b.n 2dcf46 │ │ │ │ - ldr r1, [sp, #576] @ 0x240 │ │ │ │ + ldr r1, [sp, #672] @ 0x2a0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r1, [sp, #472] @ 0x1d8 │ │ │ │ + ldr r1, [sp, #568] @ 0x238 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r1, [sp, #328] @ 0x148 │ │ │ │ + ldr r1, [sp, #424] @ 0x1a8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r1, [sp, #232] @ 0xe8 │ │ │ │ + ldr r1, [sp, #328] @ 0x148 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r1, [sp, #104] @ 0x68 │ │ │ │ + ldr r1, [sp, #200] @ 0xc8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #236] @ (2dd178 ) │ │ │ │ @@ -118915,15 +118913,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 2dc090 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #3 │ │ │ │ b.n 2dd0d0 │ │ │ │ nop │ │ │ │ - ldr r0, [sp, #872] @ 0x368 │ │ │ │ + ldr r0, [sp, #968] @ 0x3c8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3488] @ 0xda0 │ │ │ │ sub.w sp, sp, #572 @ 0x23c │ │ │ │ mov fp, r2 │ │ │ │ @@ -118970,15 +118968,15 @@ │ │ │ │ cmp r4, #1 │ │ │ │ beq.w 2dd322 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ addw r3, r4, #2776 @ 0xad8 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ - bl 891b10 │ │ │ │ + bl 891b18 │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ blx 28d370 │ │ │ │ movs r1, #62 @ 0x3e │ │ │ │ mov.w r2, #376 @ 0x178 │ │ │ │ str r0, [r5, #0] │ │ │ │ mov r0, r5 │ │ │ │ blx 28d334 │ │ │ │ @@ -119051,15 +119049,15 @@ │ │ │ │ ldr.w r1, [r4, #2784] @ 0xae0 │ │ │ │ bl 2dc290 │ │ │ │ ldr.w r2, [r4, #2784] @ 0xae0 │ │ │ │ ldr.w r1, [r4, #2800] @ 0xaf0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d60a8 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 891b44 │ │ │ │ + bl 891b4c │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #84] @ (2dd350 ) │ │ │ │ ldr r3, [pc, #68] @ (2dd340 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #564] @ 0x234 │ │ │ │ @@ -119288,15 +119286,15 @@ │ │ │ │ b.n 2dd454 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xb8d0 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #920] @ 0x398 │ │ │ │ + str r5, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ @ instruction: 0xb854 │ │ │ │ lsls r6, r5, #3 │ │ │ │ stcl 15, cr15, [r1], #1020 @ 0x3fc │ │ │ │ @ instruction: 0xb76e │ │ │ │ lsls r6, r5, #3 │ │ │ │ @ instruction: 0xebf3ffff │ │ │ │ @@ -119831,15 +119829,15 @@ │ │ │ │ mov.w fp, #0 │ │ │ │ b.n 2ddac8 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #96] @ 0x60 │ │ │ │ + str r3, [sp, #192] @ 0xc0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ cbz r4, 2ddbe2 │ │ │ │ lsls r6, r5, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3904] @ 0xf40 │ │ │ │ @@ -119873,15 +119871,15 @@ │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w r8, r4, #86016 @ 0x15000 │ │ │ │ bl 2d63dc │ │ │ │ addw r0, r5, #2648 @ 0xa58 │ │ │ │ - bl 891b44 │ │ │ │ + bl 891b4c │ │ │ │ str r4, [sp, #24] │ │ │ │ add.w r4, r8, #552 @ 0x228 │ │ │ │ addw sl, r5, #2680 @ 0xa78 │ │ │ │ mov ip, r4 │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia r6!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ @@ -119933,15 +119931,15 @@ │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ mul.w r4, r2, r3 │ │ │ │ ldr r3, [pc, #420] @ (2dde2c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r3, [r3, r9] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 8a7840 │ │ │ │ + bl 8a7848 │ │ │ │ cmp r0, #1 │ │ │ │ ble.w 2dde04 │ │ │ │ ldrb.w r3, [r8, #621] @ 0x26d │ │ │ │ cmp.w r0, #256 @ 0x100 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w sl, [r5, #2672] @ 0xa70 │ │ │ │ it ge │ │ │ │ @@ -120090,17 +120088,17 @@ │ │ │ │ b.n 2dde48 │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ sub sp, #184 @ 0xb8 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r7, #38] @ 0x26 │ │ │ │ + ldrh r0, [r2, #40] @ 0x28 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrh r2, [r3, #28] │ │ │ │ + ldrh r2, [r6, #28] │ │ │ │ lsls r1, r6, #1 │ │ │ │ adds r3, #1 │ │ │ │ cmp r4, r3 │ │ │ │ beq.w 2de134 │ │ │ │ ldrh.w r0, [r2, #2]! │ │ │ │ cmp r0, r7 │ │ │ │ beq.n 2dde40 │ │ │ │ @@ -120254,15 +120252,15 @@ │ │ │ │ bl 2d693c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mul.w r7, r3, r7 │ │ │ │ addw r3, r5, #2744 @ 0xab8 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r1, r7 │ │ │ │ - bl 891b10 │ │ │ │ + bl 891b18 │ │ │ │ ldrb.w r6, [r5, #2646] @ 0xa56 │ │ │ │ ldr.w r3, [r5, #2672] @ 0xa70 │ │ │ │ ldr.w r0, [r5, #2768] @ 0xad0 │ │ │ │ str r3, [sp, #32] │ │ │ │ cmp r6, #0 │ │ │ │ bne.w 2de480 │ │ │ │ ldrb.w r3, [r8, #621] @ 0x26d │ │ │ │ @@ -120362,15 +120360,15 @@ │ │ │ │ blx 28de6c │ │ │ │ ldr r3, [pc, #456] @ (2de2e0 ) │ │ │ │ str.w r0, [r3, r9] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #476] @ (2de2fc ) │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r0, #4]! │ │ │ │ - bl 879390 │ │ │ │ + bl 879398 │ │ │ │ b.n 2ddbb2 │ │ │ │ mov r3, r4 │ │ │ │ b.n 2ddd62 │ │ │ │ mov r2, r4 │ │ │ │ b.n 2ddcd8 │ │ │ │ mov r2, r4 │ │ │ │ b.n 2dde52 │ │ │ │ @@ -120536,28 +120534,28 @@ │ │ │ │ ... │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ add r5, sp, #504 @ 0x1f8 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r2, #18] │ │ │ │ + ldrh r0, [r5, #18] │ │ │ │ lsls r1, r6, #1 │ │ │ │ add r5, sp, #0 │ │ │ │ lsls r6, r5, #3 │ │ │ │ - ldrh r0, [r6, #14] │ │ │ │ + ldrh r0, [r1, #16] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrh r2, [r6, #12] │ │ │ │ + ldrh r2, [r1, #14] │ │ │ │ lsls r1, r6, #1 │ │ │ │ b.n 2de56a │ │ │ │ vtbx.8 d26, {d31- │ │ │ │ ldrb.w r2, [r8, #645] @ 0x285 │ │ │ │ str r2, [sp, #92] @ 0x5c │ │ │ │ ldrb.w r2, [r8, #646] @ 0x286 │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ ldrb.w r2, [r8, #640] @ 0x280 │ │ │ │ @@ -120643,15 +120641,15 @@ │ │ │ │ adds r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ bne.w 2de078 │ │ │ │ ldr r4, [sp, #68] @ 0x44 │ │ │ │ ldr.w r9, [sp, #80] @ 0x50 │ │ │ │ movs r6, #2 │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ - bl 891b44 │ │ │ │ + bl 891b4c │ │ │ │ mul.w r3, r6, r4 │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ movs r2, #1 │ │ │ │ str.w r3, [r5, #2656] @ 0xa60 │ │ │ │ mov r1, r9 │ │ │ │ str r2, [sp, #4] │ │ │ │ movs r2, #3 │ │ │ │ @@ -120839,15 +120837,15 @@ │ │ │ │ movge fp, r5 │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #16] │ │ │ │ mov sl, r2 │ │ │ │ str r6, [sp, #28] │ │ │ │ - bl 8a7ab8 │ │ │ │ + bl 8a7ac0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov ip, r0 │ │ │ │ cmp r5, #0 │ │ │ │ ble.n 2de6b2 │ │ │ │ movs r6, #0 │ │ │ │ mov r1, r6 │ │ │ │ subs r7, r3, r1 │ │ │ │ @@ -120906,15 +120904,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - strh r2, [r5, #26] │ │ │ │ + strh r2, [r0, #28] │ │ │ │ lsls r1, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ sub sp, #100 @ 0x64 │ │ │ │ add.w sl, r0, #86016 @ 0x15000 │ │ │ │ @@ -120966,15 +120964,15 @@ │ │ │ │ mov r9, r8 │ │ │ │ mla r3, r1, r2, r3 │ │ │ │ ldrd r0, r1, [r3, #80] @ 0x50 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ cmp r1, r3 │ │ │ │ it ge │ │ │ │ movge r1, r3 │ │ │ │ - bl 8a7ab8 │ │ │ │ + bl 8a7ac0 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ mov r5, r0 │ │ │ │ str.w fp, [sp, #36] @ 0x24 │ │ │ │ add r3, r2 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ movs r3, #0 │ │ │ │ @@ -121289,15 +121287,15 @@ │ │ │ │ mov r1, sl │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ bl 2d63dc │ │ │ │ addw r0, r8, #2648 @ 0xa58 │ │ │ │ - bl 891b44 │ │ │ │ + bl 891b4c │ │ │ │ ldr r6, [sp, #20] │ │ │ │ add.w r1, r6, #552 @ 0x228 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r1 │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ str r4, [sp, #24] │ │ │ │ @@ -121650,17 +121648,17 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2d4f54 │ │ │ │ add.w r3, r9, #1 │ │ │ │ mov r0, r4 │ │ │ │ cmp sl, r3 │ │ │ │ bgt.n 2dee34 │ │ │ │ b.n 2de888 │ │ │ │ - strh r6, [r6, #16] │ │ │ │ + strh r6, [r1, #18] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - strh r2, [r7, #14] │ │ │ │ + strh r2, [r2, #16] │ │ │ │ lsls r1, r6, #1 │ │ │ │ │ │ │ │ 002dee5c : │ │ │ │ mov.w ip, #7 │ │ │ │ str.w ip, [r1, #2640] @ 0xa50 │ │ │ │ b.n 2de6dc │ │ │ │ nop │ │ │ │ @@ -121684,24 +121682,24 @@ │ │ │ │ mov r0, r4 │ │ │ │ cbz r3, 2dee9a │ │ │ │ blx 28d9b4 │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 2dee90 │ │ │ │ addw r0, r5, #2648 @ 0xa58 │ │ │ │ - bl 891b4c │ │ │ │ + bl 891b54 │ │ │ │ addw r0, r5, #2712 @ 0xa98 │ │ │ │ - bl 891b4c │ │ │ │ + bl 891b54 │ │ │ │ addw r0, r5, #2744 @ 0xab8 │ │ │ │ - bl 891b4c │ │ │ │ + bl 891b54 │ │ │ │ addw r0, r5, #2776 @ 0xad8 │ │ │ │ - bl 891b4c │ │ │ │ + bl 891b54 │ │ │ │ addw r0, r5, #2808 @ 0xaf8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 891b4c │ │ │ │ + b.w 891b54 │ │ │ │ │ │ │ │ 002deecc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -121975,23 +121973,23 @@ │ │ │ │ add.w r5, r1, #8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ mov fp, r2 │ │ │ │ mov r6, r1 │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ mov sl, r3 │ │ │ │ - bl 891b44 │ │ │ │ + bl 891b4c │ │ │ │ add.w r8, sp, #8 │ │ │ │ ldrd r0, r3, [sp, #80] @ 0x50 │ │ │ │ mul.w r1, r3, r0 │ │ │ │ mov r0, r5 │ │ │ │ mla r1, r1, r4, r4 │ │ │ │ add.w r4, r7, #86016 @ 0x15000 │ │ │ │ add.w r9, r4, #552 @ 0x228 │ │ │ │ - bl 891b10 │ │ │ │ + bl 891b18 │ │ │ │ mov ip, r9 │ │ │ │ mov lr, r5 │ │ │ │ ldmia.w r9!, {r0, r1, r2, r3} │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r9, {r0, r1, r2, r3} │ │ │ │ stmia.w r8, {r0, r1, r2, r3} │ │ │ │ ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ @@ -122101,15 +122099,15 @@ │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #1 │ │ │ │ strb r2, [r1, #0] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ strb r3, [r2, #0] │ │ │ │ b.n 2df256 │ │ │ │ - ldrb r6, [r6, #8] │ │ │ │ + ldrb r6, [r1, #9] │ │ │ │ lsls r1, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r4, r2 │ │ │ │ @@ -122414,22 +122412,22 @@ │ │ │ │ nop │ │ │ │ ldr r1, [sp, #272] @ 0x110 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ str r7, [sp, #992] @ 0x3e0 │ │ │ │ lsls r6, r5, #3 │ │ │ │ - strb r0, [r7, #30] │ │ │ │ + strb r0, [r2, #31] │ │ │ │ lsls r1, r6, #1 │ │ │ │ str r6, [sp, #584] @ 0x248 │ │ │ │ lsls r6, r5, #3 │ │ │ │ - strb r6, [r3, #27] │ │ │ │ + strb r6, [r6, #27] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - @ instruction: 0xfadc005c │ │ │ │ - @ instruction: 0xfaf0005c │ │ │ │ + @ instruction: 0xfaf4005c │ │ │ │ + @ instruction: 0xfb08005c │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov fp, r1 │ │ │ │ mov r1, r0 │ │ │ │ @@ -122646,23 +122644,23 @@ │ │ │ │ movs r3, #2 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ lsl.w r9, r3, r1 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r9 │ │ │ │ add.w r3, r3, r9, lsl #1 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 8a7ab8 │ │ │ │ + bl 8a7ac0 │ │ │ │ subs r5, r0, #0 │ │ │ │ itt gt │ │ │ │ movgt r6, #1 │ │ │ │ ldrgt r4, [sp, #28] │ │ │ │ ble.n 2df99c │ │ │ │ mov r1, r9 │ │ │ │ mov r0, fp │ │ │ │ - bl 8a7ab8 │ │ │ │ + bl 8a7ac0 │ │ │ │ subs r7, r0, #0 │ │ │ │ ble.n 2df948 │ │ │ │ add.w lr, r9, #4294967295 @ 0xffffffff │ │ │ │ mov.w r0, r9, lsl #2 │ │ │ │ add.w r8, r7, #4294967295 @ 0xffffffff │ │ │ │ mov.w ip, #0 │ │ │ │ str r6, [sp, #4] │ │ │ │ @@ -122706,15 +122704,15 @@ │ │ │ │ cmp r5, #0 │ │ │ │ ble.n 2df998 │ │ │ │ mov.w r2, r9, asr #1 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, fp │ │ │ │ mul.w r2, fp, r2 │ │ │ │ add.w r4, r4, r2, lsl #2 │ │ │ │ - bl 8a7ab8 │ │ │ │ + bl 8a7ac0 │ │ │ │ subs r7, r0, #0 │ │ │ │ bgt.n 2df8ba │ │ │ │ movs r1, #0 │ │ │ │ adds r2, r1, #1 │ │ │ │ adds r1, #2 │ │ │ │ cmp r5, r2 │ │ │ │ beq.n 2df91e │ │ │ │ @@ -123495,24 +123493,24 @@ │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ ldrh r2, [r5, #48] @ 0x30 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r1, #84] @ 0x54 │ │ │ │ + ldr r0, [r4, #84] @ 0x54 │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldrh r4, [r7, #30] │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldrh r4, [r1, #30] │ │ │ │ lsls r6, r5, #3 │ │ │ │ - ldr r4, [r5, #52] @ 0x34 │ │ │ │ + ldr r4, [r0, #56] @ 0x38 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - vqadd.s32 q8, q5, q6 │ │ │ │ - vqadd.s64 q8, q7, q6 │ │ │ │ + vmov.i32 q0, #44 @ 0x0000002c │ │ │ │ + vshr.s16 q0, q6, #10 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #876] @ (2e0520 ) │ │ │ │ @@ -123844,22 +123842,22 @@ │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r4, [r7, #18] │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r4, #24] │ │ │ │ + ldr r2, [r7, #24] │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldrh r4, [r1, #4] │ │ │ │ lsls r6, r5, #3 │ │ │ │ - str r2, [r1, #124] @ 0x7c │ │ │ │ + str r2, [r4, #124] @ 0x7c │ │ │ │ lsls r1, r6, #1 │ │ │ │ - rsb r0, r8, ip, lsr #1 │ │ │ │ - rsbs r0, ip, ip, lsr #1 │ │ │ │ + @ instruction: 0xebe0005c │ │ │ │ + @ instruction: 0xebf4005c │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #868] @ (2e08b8 ) │ │ │ │ @@ -124191,22 +124189,22 @@ │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ strh r4, [r3, #54] @ 0x36 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r0, #96] @ 0x60 │ │ │ │ + str r4, [r3, #96] @ 0x60 │ │ │ │ lsls r1, r6, #1 │ │ │ │ strh r6, [r5, #38] @ 0x26 │ │ │ │ lsls r6, r5, #3 │ │ │ │ - str r0, [r6, #64] @ 0x40 │ │ │ │ + str r0, [r1, #68] @ 0x44 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - @ instruction: 0xe82e005c │ │ │ │ - strex r0, r0, [r2, #368] @ 0x170 │ │ │ │ + strex r0, r0, [r6, #368] @ 0x170 │ │ │ │ + @ instruction: 0xe85a005c │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ @@ -124927,25 +124925,25 @@ │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ ldrb r2, [r6, #28] │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r0, [r2, r1] │ │ │ │ + ldrsh r0, [r5, r1] │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldrb r4, [r0, #20] │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldrb r4, [r2, #19] │ │ │ │ lsls r6, r5, #3 │ │ │ │ - ldrb r4, [r6, r1] │ │ │ │ + ldrb r4, [r1, r2] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - b.n 2e1174 │ │ │ │ + b.n 2e11a4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 2e11a0 │ │ │ │ + b.n 2e11d0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r7, r2 │ │ │ │ @@ -125278,23 +125276,23 @@ │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r4, [r0, #14] │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r5, r2] │ │ │ │ + ldrh r2, [r0, r3] │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldrb r4, [r2, #6] │ │ │ │ lsls r6, r5, #3 │ │ │ │ - ldr r2, [r2, r3] │ │ │ │ + ldr r2, [r5, r3] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - bgt.n 2e13d0 │ │ │ │ + bgt.n 2e1400 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bgt.n 2e13fc │ │ │ │ + bgt.n 2e142c │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r7, r2 │ │ │ │ @@ -125627,23 +125625,23 @@ │ │ │ │ adds r3, #204 @ 0xcc │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ strb r4, [r4, #31] │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r4, [r1, r4] │ │ │ │ + ldrsb r4, [r4, r4] │ │ │ │ lsls r1, r6, #1 │ │ │ │ strb r6, [r6, #23] │ │ │ │ lsls r6, r5, #3 │ │ │ │ - strb r0, [r7, r4] │ │ │ │ + strb r0, [r2, r5] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - bls.n 2e1834 │ │ │ │ + bls.n 2e1864 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bls.n 2e1860 │ │ │ │ + bls.n 2e1890 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2928] @ 0xb70 │ │ │ │ subw sp, sp, #1132 @ 0x46c │ │ │ │ mov r5, r2 │ │ │ │ @@ -126360,25 +126358,25 @@ │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ strb r6, [r7, #16] │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #80] @ (2e2014 ) │ │ │ │ + ldr r7, [pc, #176] @ (2e2074 ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r6, [r0, #92] @ 0x5c │ │ │ │ lsls r6, r5, #3 │ │ │ │ - ldr r5, [pc, #200] @ (2e2098 ) │ │ │ │ + ldr r5, [pc, #296] @ (2e20f8 ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ - bne.n 2e2034 │ │ │ │ + bne.n 2e2064 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bne.n 2e2060 │ │ │ │ + bne.n 2e2090 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2928] @ 0xb70 │ │ │ │ subw sp, sp, #1132 @ 0x46c │ │ │ │ mov r5, r2 │ │ │ │ @@ -127095,25 +127093,25 @@ │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldr r2, [r6, #64] @ 0x40 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bx r1 │ │ │ │ + bx r4 │ │ │ │ lsls r1, r6, #1 │ │ │ │ str r6, [r5, #92] @ 0x5c │ │ │ │ lsls r6, r5, #3 │ │ │ │ str r2, [r7, #88] @ 0x58 │ │ │ │ lsls r6, r5, #3 │ │ │ │ - cmp r6, r4 │ │ │ │ + cmp r6, r7 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldmia r1!, {r2, r5} │ │ │ │ + ldmia r1!, {r2, r3, r4, r5} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldmia r1!, {r3, r4, r5} │ │ │ │ + ldmia r1!, {r4, r6} │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2920] @ 0xb68 │ │ │ │ subw sp, sp, #1140 @ 0x474 │ │ │ │ mov r5, r2 │ │ │ │ @@ -127832,25 +127830,25 @@ │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ str r6, [r4, #64] @ 0x40 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #246 @ 0xf6 │ │ │ │ + subs r7, #14 │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldrb r4, [r3, r7] │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldrb r0, [r5, r6] │ │ │ │ lsls r6, r5, #3 │ │ │ │ - subs r5, #20 │ │ │ │ + subs r5, #44 @ 0x2c │ │ │ │ lsls r1, r6, #1 │ │ │ │ - stmia r1!, {r1, r4} │ │ │ │ + stmia r1!, {r1, r3, r5} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r1!, {r2, r5} │ │ │ │ + stmia r1!, {r2, r3, r4, r5} │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2920] @ 0xb68 │ │ │ │ subw sp, sp, #1140 @ 0x474 │ │ │ │ mov r5, r2 │ │ │ │ @@ -128569,25 +128567,25 @@ │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r2, [r2, r0] │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #226 @ 0xe2 │ │ │ │ + adds r6, #250 @ 0xfa │ │ │ │ lsls r1, r6, #1 │ │ │ │ strb r0, [r1, r7] │ │ │ │ lsls r6, r5, #3 │ │ │ │ strb r4, [r2, r6] │ │ │ │ lsls r6, r5, #3 │ │ │ │ - adds r5, #0 │ │ │ │ + adds r5, #24 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - @ instruction: 0xb8fe │ │ │ │ + cbnz r6, 2e380c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cbnz r0, 2e3810 │ │ │ │ + cbnz r0, 2e3816 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ mov r7, r1 │ │ │ │ @@ -128608,15 +128606,15 @@ │ │ │ │ str r1, [sp, #32] │ │ │ │ beq.w 2e3b74 │ │ │ │ movs r6, #0 │ │ │ │ add.w r3, r7, #3248 @ 0xcb0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r0, r3 │ │ │ │ mov sl, r3 │ │ │ │ - bl 891b44 │ │ │ │ + bl 891b4c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov ip, sl │ │ │ │ add.w lr, r7, #3280 @ 0xcd0 │ │ │ │ add.w r8, r3, #552 @ 0x228 │ │ │ │ addw r5, r7, #3208 @ 0xc88 │ │ │ │ mov sl, r8 │ │ │ │ ldmia.w r8!, {r0, r1, r2, r3} │ │ │ │ @@ -128697,15 +128695,15 @@ │ │ │ │ ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ stmia.w ip, {r0, r1, r2, r3} │ │ │ │ ldmia r6!, {r0, r1, r2, r3} │ │ │ │ stmia.w lr!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r6, {r0, r1, r2, r3} │ │ │ │ stmia.w r5, {r0, r1, r2, r3} │ │ │ │ mov r0, r8 │ │ │ │ - bl 891b44 │ │ │ │ + bl 891b4c │ │ │ │ ldr.w r3, [r7, #3384] @ 0xd38 │ │ │ │ cmp r4, r3 │ │ │ │ beq.n 2e39a4 │ │ │ │ ldr.w r3, [pc, #1660] @ 2e3fe0 │ │ │ │ movs r1, #0 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r0, r9 │ │ │ │ @@ -128727,15 +128725,15 @@ │ │ │ │ blx 28cd20 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2e3fc6 │ │ │ │ str.w r4, [r7, #3384] @ 0xd38 │ │ │ │ ldr.w r1, [r7, #3256] @ 0xcb8 │ │ │ │ mov r0, r8 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ - bl 891b10 │ │ │ │ + bl 891b18 │ │ │ │ ldr.w r3, [r7, #3272] @ 0xcc8 │ │ │ │ str.w r3, [r7, #3344] @ 0xd10 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r3, [r7, #3256] @ 0xcb8 │ │ │ │ movs r1, #2 │ │ │ │ str.w r3, [r7, #3348] @ 0xd14 │ │ │ │ ldr.w r3, [r7, #3336] @ 0xd08 │ │ │ │ @@ -129352,21 +129350,21 @@ │ │ │ │ b.n 2e3fc0 │ │ │ │ strb r6, [r0, r0] │ │ │ │ lsls r6, r5, #3 │ │ │ │ subs r4, r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb68e │ │ │ │ + @ instruction: 0xb6a6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ str r0, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - cbz r2, 2e400a │ │ │ │ + cbz r2, 2e4010 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add sp, #288 @ 0x120 │ │ │ │ + add sp, #384 @ 0x180 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e3ff8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -129416,20 +129414,20 @@ │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #3384] @ 0xd38 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 2e4086 │ │ │ │ add.w r0, r0, #3344 @ 0xd10 │ │ │ │ blx 28d9b4 │ │ │ │ add.w r0, r4, #3248 @ 0xcb0 │ │ │ │ - bl 891b4c │ │ │ │ + bl 891b54 │ │ │ │ add.w r0, r4, #3216 @ 0xc90 │ │ │ │ - bl 891b4c │ │ │ │ + bl 891b54 │ │ │ │ add.w r0, r4, #3312 @ 0xcf0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 891b4c │ │ │ │ + b.w 891b54 │ │ │ │ nop │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #236] @ (2e41a0 ) │ │ │ │ mov r6, r1 │ │ │ │ @@ -129497,15 +129495,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #92] @ (2e41b4 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldrb r3, [r6, #0] │ │ │ │ cbnz r3, 2e4168 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2e4110 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -129526,35 +129524,35 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #48] @ (2e41c0 ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #44] @ (2e41c4 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2e40d0 │ │ │ │ ldr r3, [pc, #512] @ (2e43a4 ) │ │ │ │ lsls r6, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r1, #2 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #880 @ 0x370 │ │ │ │ + add r7, sp, #976 @ 0x3d0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ strb r0, [r7, #7] │ │ │ │ movs r0, r0 │ │ │ │ - mov r4, r5 │ │ │ │ + mov r4, r8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r7, sp, #984 @ 0x3d8 │ │ │ │ + add sp, #56 @ 0x38 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r7, pc, #800 @ (adr r7, 2e44e8 ) │ │ │ │ + add r7, pc, #896 @ (adr r7, 2e4548 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #512] @ (2e43dc ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -129617,55 +129615,55 @@ │ │ │ │ bne.n 2e42e4 │ │ │ │ ldr.w r1, [r6, #408] @ 0x198 │ │ │ │ add r3, sp, #16 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add.w r1, r1, #569344 @ 0x8b000 │ │ │ │ ldr.w r2, [r1, #3028] @ 0xbd4 │ │ │ │ ldr.w r1, [r1, #3020] @ 0xbcc │ │ │ │ - bl 740a6c │ │ │ │ + bl 740a74 │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2e4340 │ │ │ │ ldr r2, [pc, #356] @ (2e43f0 ) │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #356] @ (2e43f4 ) │ │ │ │ ldr r7, [pc, #360] @ (2e43f8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ add r7, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r8, r1 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [pc, #344] @ (2e43fc ) │ │ │ │ add r1, pc │ │ │ │ - bl 74318c │ │ │ │ + bl 743194 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 733678 │ │ │ │ + bl 733680 │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, sl │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r3, [r9] │ │ │ │ str r0, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e438a │ │ │ │ mov r0, sl │ │ │ │ - bl 740dcc │ │ │ │ + bl 740dd4 │ │ │ │ mov r1, r0 │ │ │ │ str.w r1, [r6, #492] @ 0x1ec │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #296] @ (2e4400 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 740ca4 │ │ │ │ + bl 740cac │ │ │ │ b.n 2e4226 │ │ │ │ blx 28bc8c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #16] │ │ │ │ b.n 2e426a │ │ │ │ ldr r3, [pc, #276] @ (2e4404 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -129696,33 +129694,33 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #228] @ (2e4414 ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #224] @ (2e4418 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2e4212 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr.w r6, [r6, #468] @ 0x1d4 │ │ │ │ - bl 87e51c │ │ │ │ + bl 87e524 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e43b0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 87ea6c │ │ │ │ + bl 87ea74 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d5f8c │ │ │ │ b.n 2e4226 │ │ │ │ ldr r0, [pc, #184] @ (2e441c ) │ │ │ │ add.w r6, r4, #86016 @ 0x15000 │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr.w r3, [r6, #472] @ 0x1d8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp r3, r2 │ │ │ │ beq.w 2e4252 │ │ │ │ ldr.w r3, [r9] │ │ │ │ ldr.w r2, [r6, #468] @ 0x1d4 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -129740,15 +129738,15 @@ │ │ │ │ bpl.n 2e42c6 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #128] @ (2e4424 ) │ │ │ │ ldr r0, [pc, #132] @ (2e4428 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2e42c6 │ │ │ │ ldr r3, [pc, #88] @ (2e440c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e4352 │ │ │ │ ldr r3, [pc, #76] @ (2e4408 ) │ │ │ │ @@ -129759,60 +129757,60 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [pc, #96] @ (2e442c ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #96] @ (2e4430 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2e4352 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #368] @ (2e4550 ) │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #328] @ (2e4530 ) │ │ │ │ lsls r6, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #72] @ (2e4438 ) │ │ │ │ lsls r6, r5, #3 │ │ │ │ - str r0, [r0, #52] @ 0x34 │ │ │ │ + str r0, [r3, #52] @ 0x34 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r6, [r2, #52] @ 0x34 │ │ │ │ + str r6, [r5, #52] @ 0x34 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r7, #138 @ 0x8a │ │ │ │ + cmp r7, #162 @ 0xa2 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r7, sp, #520 @ 0x208 │ │ │ │ + add r7, sp, #616 @ 0x268 │ │ │ │ lsls r4, r3, #1 │ │ │ │ lsls r5, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #1008] @ (2e47f8 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r7, #7] │ │ │ │ movs r0, r0 │ │ │ │ - add ip, r1 │ │ │ │ + add ip, r4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r6, sp, #744 @ 0x2e8 │ │ │ │ + add r6, sp, #840 @ 0x348 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r6, pc, #160 @ (adr r6, 2e44bc ) │ │ │ │ + add r6, pc, #256 @ (adr r6, 2e451c ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r6, sp, #216 @ 0xd8 │ │ │ │ + add r6, sp, #312 @ 0x138 │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r7, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r5, #18 │ │ │ │ + lsls r6, r0, #19 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - add r6, sp, #560 @ 0x230 │ │ │ │ + add r6, sp, #656 @ 0x290 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r6, sp, #264 @ 0x108 │ │ │ │ + add r6, sp, #360 @ 0x168 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r5, pc, #576 @ (adr r5, 2e4674 ) │ │ │ │ + add r5, pc, #672 @ (adr r5, 2e46d4 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ ldr r2, [pc, #348] @ (2e45a4 ) │ │ │ │ @@ -129824,28 +129822,28 @@ │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r3, [pc, #344] @ (2e45ac ) │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 745d40 │ │ │ │ + bl 745d48 │ │ │ │ cbnz r0, 2e44a4 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbnz r0, 2e449e │ │ │ │ ldr r2, [pc, #324] @ (2e45b0 ) │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ add.w r6, r4, #86016 @ 0x15000 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r1, #29 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 743764 │ │ │ │ + bl 74376c │ │ │ │ str r0, [r4, #16] │ │ │ │ mvn.w r2, #256 @ 0x100 │ │ │ │ ldr.w r3, [r6, #472] @ 0x1d8 │ │ │ │ add r3, r2 │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 2e4510 │ │ │ │ tbb [pc, r3] │ │ │ │ @@ -129854,24 +129852,24 @@ │ │ │ │ subs r5, #57 @ 0x39 │ │ │ │ cmp r5, #45 @ 0x2d │ │ │ │ blx 28bc8c │ │ │ │ b.n 2e446a │ │ │ │ add.w r3, r4, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr.w r6, [r3, #468] @ 0x1d4 │ │ │ │ - bl 87e51c │ │ │ │ + bl 87e524 │ │ │ │ ldr r3, [pc, #256] @ (2e45b4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e4548 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d5f8c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 87ea6c │ │ │ │ + bl 87ea74 │ │ │ │ ldr r2, [pc, #236] @ (2e45b8 ) │ │ │ │ ldr r3, [pc, #224] @ (2e45ac ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -129933,15 +129931,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [pc, #100] @ (2e45c8 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #100] @ (2e45cc ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2e44bc │ │ │ │ ldr r3, [pc, #76] @ (2e45c0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e4518 │ │ │ │ ldr r3, [pc, #72] @ (2e45c4 ) │ │ │ │ @@ -129954,15 +129952,15 @@ │ │ │ │ ldr r0, [pc, #76] @ (2e45d8 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r6, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2e4518 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0x47f2 │ │ │ │ lsls r6, r5, #3 │ │ │ │ blx sp │ │ │ │ lsls r6, r5, #3 │ │ │ │ @@ -129970,29 +129968,29 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ lsls r6, r5, #3 │ │ │ │ - cmp r4, #226 @ 0xe2 │ │ │ │ + cmp r4, #250 @ 0xfa │ │ │ │ lsls r1, r6, #1 │ │ │ │ strb r0, [r7, #7] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #56 @ 0x38 │ │ │ │ + add r5, sp, #152 @ 0x98 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r3, pc, #992 @ (adr r3, 2e49b0 ) │ │ │ │ + add r4, pc, #64 @ (adr r4, 2e4610 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - tst r2, r6 │ │ │ │ + negs r2, r1 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r4, sp, #1008 @ 0x3f0 │ │ │ │ + add r5, sp, #80 @ 0x50 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r3, pc, #816 @ (adr r3, 2e490c ) │ │ │ │ + add r3, pc, #912 @ (adr r3, 2e496c ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e45dc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -130022,26 +130020,26 @@ │ │ │ │ add r1, sp, #8 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 745d40 │ │ │ │ + bl 745d48 │ │ │ │ cbnz r0, 2e4688 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbnz r0, 2e4682 │ │ │ │ ldr r2, [pc, #92] @ (2e46a4 ) │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r1, #25 │ │ │ │ - bl 743764 │ │ │ │ + bl 74376c │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r2, [pc, #76] @ (2e46a8 ) │ │ │ │ ldr r3, [pc, #64] @ (2e46a0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -130057,15 +130055,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 28bc8c │ │ │ │ b.n 2e4646 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d5f8c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 87ea6c │ │ │ │ + bl 87ea74 │ │ │ │ b.n 2e465a │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ mov r4, r2 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ @@ -130087,20 +130085,20 @@ │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r3, [pc, #124] @ (2e4748 ) │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 745d40 │ │ │ │ + bl 745d48 │ │ │ │ cbz r0, 2e4712 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d5f8c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 87ea6c │ │ │ │ + bl 87ea74 │ │ │ │ ldr r2, [pc, #96] @ (2e474c ) │ │ │ │ ldr r3, [pc, #88] @ (2e4748 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -130122,15 +130120,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r1, #25 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 743764 │ │ │ │ + bl 74376c │ │ │ │ str r0, [r4, #16] │ │ │ │ b.n 2e46ea │ │ │ │ blx 28bc8c │ │ │ │ b.n 2e471c │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r2, pc │ │ │ │ @@ -130156,49 +130154,49 @@ │ │ │ │ mov r6, r1 │ │ │ │ add r5, pc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2e4800 │ │ │ │ tst.w r6, #24 │ │ │ │ bne.n 2e47e4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 742e34 │ │ │ │ + bl 742e3c │ │ │ │ ldr r6, [pc, #176] @ (2e4834 ) │ │ │ │ ldr r2, [pc, #180] @ (2e4838 ) │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #180] @ (2e483c ) │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [pc, #164] @ (2e4840 ) │ │ │ │ add r1, pc │ │ │ │ - bl 74318c │ │ │ │ + bl 743194 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 733678 │ │ │ │ + bl 733680 │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [pc, #140] @ (2e4844 ) │ │ │ │ str r0, [r4, #12] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2e480a │ │ │ │ ldr r1, [pc, #132] @ (2e4848 ) │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 742f0c │ │ │ │ + bl 742f14 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -130229,36 +130227,36 @@ │ │ │ │ bpl.n 2e47c0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #48] @ (2e4854 ) │ │ │ │ ldr r0, [pc, #52] @ (2e4858 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2e47c0 │ │ │ │ add lr, r9 │ │ │ │ lsls r6, r5, #3 │ │ │ │ - cmp r2, #196 @ 0xc4 │ │ │ │ + cmp r2, #220 @ 0xdc │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrsh r6, [r0, r1] │ │ │ │ + ldrsh r6, [r3, r1] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrsh r2, [r3, r1] │ │ │ │ + ldrsh r2, [r6, r1] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r3, sp, #48 @ 0x30 │ │ │ │ + add r3, sp, #144 @ 0x90 │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 7, pc, cr1, cr15, {7} @ │ │ │ │ subs r7, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r4, r5, r6} │ │ │ │ + pop {r1, r3, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r2, sp, #48 @ 0x30 │ │ │ │ + add r2, sp, #144 @ 0x90 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e485c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -130284,58 +130282,58 @@ │ │ │ │ add.w r7, r4, #86016 @ 0x15000 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r3, sp, #16 │ │ │ │ ldr.w r1, [r7, #408] @ 0x198 │ │ │ │ add.w r1, r1, #569344 @ 0x8b000 │ │ │ │ ldr.w r2, [r1, #3028] @ 0xbd4 │ │ │ │ ldr.w r1, [r1, #3020] @ 0xbcc │ │ │ │ - bl 740a6c │ │ │ │ + bl 740a74 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2e4940 │ │ │ │ ldr r2, [pc, #208] @ (2e498c ) │ │ │ │ ldr r1, [pc, #212] @ (2e4990 ) │ │ │ │ ldr r3, [pc, #212] @ (2e4994 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ mov r8, r1 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [pc, #196] @ (2e4998 ) │ │ │ │ add r1, pc │ │ │ │ - bl 74318c │ │ │ │ + bl 743194 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 733678 │ │ │ │ + bl 733680 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r8 │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [pc, #168] @ (2e499c ) │ │ │ │ str r0, [r4, #12] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2e4956 │ │ │ │ mov r0, r5 │ │ │ │ - bl 740dcc │ │ │ │ + bl 740dd4 │ │ │ │ mov r1, r0 │ │ │ │ str.w r1, [r7, #492] @ 0x1ec │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #148] @ (2e49a0 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 740ca4 │ │ │ │ + bl 740cac │ │ │ │ ldr r2, [pc, #140] @ (2e49a4 ) │ │ │ │ ldr r3, [pc, #104] @ (2e4984 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -130346,15 +130344,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 87ea6c │ │ │ │ + bl 87ea74 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d5f8c │ │ │ │ b.n 2e4916 │ │ │ │ blx 28bc8c │ │ │ │ str r5, [r4, #16] │ │ │ │ b.n 2e4890 │ │ │ │ ldr r3, [pc, #80] @ (2e49a8 ) │ │ │ │ @@ -130369,42 +130367,42 @@ │ │ │ │ bpl.n 2e48fa │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #64] @ (2e49b0 ) │ │ │ │ ldr r0, [pc, #68] @ (2e49b4 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2e48fa │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ mvns r4, r0 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ bics r2, r7 │ │ │ │ lsls r6, r5, #3 │ │ │ │ - ldrb r2, [r2, r4] │ │ │ │ + ldrb r2, [r5, r4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r0, [r5, r4] │ │ │ │ + ldrb r0, [r0, r5] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r1, #136 @ 0x88 │ │ │ │ + cmp r1, #160 @ 0xa0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r1, sp, #944 @ 0x3b0 │ │ │ │ + add r2, sp, #16 │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldc2l 15, cr15, [sp], #1020 @ 0x3fc │ │ │ │ orrs r2, r4 │ │ │ │ lsls r6, r5, #3 │ │ │ │ subs r7, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - cdp2 0, 14, cr0, cr2, cr3, {3} │ │ │ │ - add r0, sp, #768 @ 0x300 │ │ │ │ + cdp2 0, 15, cr0, cr10, cr3, {3} │ │ │ │ + add r0, sp, #864 @ 0x360 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #102400 @ 0x19000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ sub.w lr, ip, lr │ │ │ │ sub.w ip, ip, #4096 @ 0x1000 │ │ │ │ @@ -130464,15 +130462,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e4a44 │ │ │ │ ldr.w r4, [pc, #1120] @ 2e4ecc │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ mov r0, r8 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 878b68 │ │ │ │ + bl 878b70 │ │ │ │ ldrb.w r3, [r5, #88] @ 0x58 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2e4fc2 │ │ │ │ ldr.w sl, [r7] │ │ │ │ movw r0, #1211 @ 0x4bb │ │ │ │ movt r0, #46034 @ 0xb3d2 │ │ │ │ movw r3, #61545 @ 0xf069 │ │ │ │ @@ -130498,15 +130496,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e4b52 │ │ │ │ ldr.w r1, [pc, #1032] @ 2e4ed4 │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ - bl 878b68 │ │ │ │ + bl 878b70 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #1012] @ (2e4ed8 ) │ │ │ │ movs r2, #74 @ 0x4a │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ @@ -130518,17 +130516,17 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #988] @ (2e4edc ) │ │ │ │ movs r4, #0 │ │ │ │ str r2, [r3, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ strd r4, r4, [r7, #8] │ │ │ │ - bl 878b68 │ │ │ │ + bl 878b70 │ │ │ │ mov r0, r5 │ │ │ │ - bl 878e38 │ │ │ │ + bl 878e40 │ │ │ │ mov r0, r7 │ │ │ │ blx 28b964 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #960] @ (2e4ee0 ) │ │ │ │ add.w r1, sp, #102912 @ 0x19200 │ │ │ │ ldr r3, [pc, #912] @ (2e4eb4 ) │ │ │ │ add.w r1, r1, #356 @ 0x164 │ │ │ │ @@ -130545,36 +130543,36 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ - bl 891b2c │ │ │ │ + bl 891b34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2e4f34 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r0, [r7, #0] │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r3, [pc, #888] @ (2e4ee4 ) │ │ │ │ mov.w fp, #0 │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ add r3, pc │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 878b68 │ │ │ │ + bl 878b70 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r1, [pc, #868] @ (2e4ee8 ) │ │ │ │ add.w r0, r3, #86528 @ 0x15200 │ │ │ │ ldr r4, [r7, #0] │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 891998 │ │ │ │ + bl 8919a0 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add.w r4, r4, #86016 @ 0x15000 │ │ │ │ vldr d7, [pc, #780] @ 2e4ea8 │ │ │ │ sub.w r3, r2, #824 @ 0x338 │ │ │ │ add.w lr, r4, #620 @ 0x26c │ │ │ │ add.w r9, r3, #86016 @ 0x15000 │ │ │ │ ldr.w r2, [r4, #616] @ 0x268 │ │ │ │ @@ -130694,15 +130692,15 @@ │ │ │ │ strd r1, r0, [sp, #4] │ │ │ │ ldr r0, [pc, #500] @ (2e4ef8 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r2 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ mov r2, r8 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2e4c7e │ │ │ │ mov r7, r3 │ │ │ │ b.n 2e4a68 │ │ │ │ ldr.w lr, [pc, #480] @ 2e4efc │ │ │ │ ldr.w r7, [r6, lr] │ │ │ │ ldrh.w lr, [r7] │ │ │ │ cmp.w lr, #0 │ │ │ │ @@ -130715,15 +130713,15 @@ │ │ │ │ strd r1, r0, [sp, #4] │ │ │ │ ldr r0, [pc, #444] @ (2e4f00 ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r8 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r7, [sp, #20] │ │ │ │ add.w r3, r3, #84992 @ 0x14c00 │ │ │ │ ldrd r1, r0, [r4, #8] │ │ │ │ ldr.w lr, [r3, #644] @ 0x284 │ │ │ │ ldrd r2, r3, [r4] │ │ │ │ ldr.w ip, [r7] │ │ │ │ @@ -130760,21 +130758,21 @@ │ │ │ │ movs r2, #55 @ 0x37 │ │ │ │ mov r7, r8 │ │ │ │ add r1, pc │ │ │ │ ldr.w r8, [sp, #40] @ 0x28 │ │ │ │ ldr.w r0, [r3, #408] @ 0x198 │ │ │ │ mov r5, sl │ │ │ │ adds r0, #92 @ 0x5c │ │ │ │ - bl 878b68 │ │ │ │ + bl 878b70 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r4, [r7, #0] │ │ │ │ add.w r0, r3, #86528 @ 0x15200 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ add.w r4, r4, #86016 @ 0x15000 │ │ │ │ - bl 891b4c │ │ │ │ + bl 891b54 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r3, r3, #84992 @ 0x14c00 │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ ldr.w r3, [r3, #760] @ 0x2f8 │ │ │ │ str.w r3, [r4, #760] @ 0x2f8 │ │ │ │ b.n 2e4adc │ │ │ │ mov r5, sl │ │ │ │ @@ -130790,15 +130788,15 @@ │ │ │ │ movs r2, #55 @ 0x37 │ │ │ │ ldr.w sl, [pc, #248] @ 2e4f08 │ │ │ │ add.w r3, r3, #86016 @ 0x15000 │ │ │ │ add sl, pc │ │ │ │ mov r1, sl │ │ │ │ ldr.w r0, [r3, #408] @ 0x198 │ │ │ │ adds r0, #92 @ 0x5c │ │ │ │ - bl 878b68 │ │ │ │ + bl 878b70 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add.w r6, r3, #84992 @ 0x14c00 │ │ │ │ adds r6, #200 @ 0xc8 │ │ │ │ ldr.w r3, [r6, #576] @ 0x240 │ │ │ │ strb.w r9, [r3, r2] │ │ │ │ ldr.w r3, [r6, #576] @ 0x240 │ │ │ │ @@ -130818,106 +130816,106 @@ │ │ │ │ beq.n 2e4f10 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ add.w r4, r3, #86528 @ 0x15200 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ mov r1, r4 │ │ │ │ - bl 891d10 │ │ │ │ + bl 891d18 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r7, #0] │ │ │ │ - bl 891b4c │ │ │ │ + bl 891b54 │ │ │ │ ldr.w r3, [r6, #760] @ 0x2f8 │ │ │ │ add.w r4, r4, #86016 @ 0x15000 │ │ │ │ str.w r3, [r4, #760] @ 0x2f8 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ add.w r3, r3, #86016 @ 0x15000 │ │ │ │ ldr.w r0, [r3, #720] @ 0x2d0 │ │ │ │ - bl 88b394 │ │ │ │ + bl 88b39c │ │ │ │ ldr r0, [r7, #0] │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r1, [pc, #120] @ (2e4f0c ) │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ - bl 878b68 │ │ │ │ + bl 878b70 │ │ │ │ b.n 2e4adc │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ lsls r3, r7, #18 │ │ │ │ cbz r2, 2e4f22 │ │ │ │ orn r5, r9, #179 @ 0xb3 │ │ │ │ negs r6, r1 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ tst r6, r5 │ │ │ │ lsls r6, r5, #3 │ │ │ │ subs r6, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #640 @ 0x280 │ │ │ │ + add r0, sp, #736 @ 0x2e0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r0, sp, #592 @ 0x250 │ │ │ │ + add r0, sp, #688 @ 0x2b0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ adds r4, r0, #7 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #400 @ 0x190 │ │ │ │ + add r0, sp, #496 @ 0x1f0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r0, [sp, #832] @ 0x340 │ │ │ │ + str r0, [sp, #928] @ 0x3a0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r0, [sp, #696] @ 0x2b8 │ │ │ │ + str r0, [sp, #792] @ 0x318 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r7, pc, #952 @ (adr r7, 2e5294 ) │ │ │ │ + add r0, sp, #24 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r7, pc, #840 @ (adr r7, 2e5228 ) │ │ │ │ + add r7, pc, #936 @ (adr r7, 2e5288 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ asrs r4, r2 │ │ │ │ lsls r6, r5, #3 │ │ │ │ - str r0, [sp, #64] @ 0x40 │ │ │ │ + str r0, [sp, #160] @ 0xa0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r7, pc, #464 @ (adr r7, 2e50bc ) │ │ │ │ + add r7, pc, #560 @ (adr r7, 2e511c ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #696 @ (adr r6, 2e51b4 ) │ │ │ │ + add r6, pc, #792 @ (adr r6, 2e5214 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ movs r4, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #832 @ (adr r5, 2e5244 ) │ │ │ │ + add r5, pc, #928 @ (adr r5, 2e52a4 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r4, [r1, #46] @ 0x2e │ │ │ │ + ldrh r4, [r4, #46] @ 0x2e │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r6, [r5, #42] @ 0x2a │ │ │ │ + ldrh r6, [r0, #44] @ 0x2c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r2, [r5, #38] @ 0x26 │ │ │ │ + ldrh r2, [r0, #40] @ 0x28 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add.w r4, r3, #86528 @ 0x15200 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ - bl 891b44 │ │ │ │ + bl 891b4c │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r7, #0] │ │ │ │ - bl 891b4c │ │ │ │ + bl 891b54 │ │ │ │ ldr.w r3, [r6, #760] @ 0x2f8 │ │ │ │ add.w r4, r4, #86016 @ 0x15000 │ │ │ │ str.w r3, [r4, #760] @ 0x2f8 │ │ │ │ b.n 2e4e8e │ │ │ │ ldr r1, [r7, #0] │ │ │ │ add.w r0, sp, #86528 @ 0x15200 │ │ │ │ adds r0, #88 @ 0x58 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ add.w r1, r1, #86528 @ 0x15200 │ │ │ │ str r3, [sp, #28] │ │ │ │ adds r1, #40 @ 0x28 │ │ │ │ - bl 891c48 │ │ │ │ + bl 891c50 │ │ │ │ b.n 2e4b66 │ │ │ │ ldr.w ip, [pc, #140] @ 2e4fdc │ │ │ │ ldr.w r7, [r6, ip] │ │ │ │ ldrh.w ip, [r7] │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.w 2e4c66 │ │ │ │ ldr.w ip, [pc, #124] @ 2e4fe0 │ │ │ │ @@ -130928,15 +130926,15 @@ │ │ │ │ strd r1, r0, [sp, #4] │ │ │ │ ldr r0, [pc, #104] @ (2e4fe4 ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r8 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldrd r3, r1, [r4, #4] │ │ │ │ b.n 2e4c66 │ │ │ │ ldr r3, [pc, #84] @ (2e4fe8 ) │ │ │ │ mov r9, r4 │ │ │ │ ldr.w sl, [r6, r3] │ │ │ │ b.n 2e4e00 │ │ │ │ @@ -130951,15 +130949,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2e4e0a │ │ │ │ ldr r0, [pc, #60] @ (2e4ff0 ) │ │ │ │ mov r3, fp │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2e4e0a │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2e4b1c │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #36] @ (2e4ff4 ) │ │ │ │ movs r2, #251 @ 0xfb │ │ │ │ ldr r0, [pc, #36] @ (2e4ff8 ) │ │ │ │ @@ -130967,44 +130965,44 @@ │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ movs r5, #12 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #928 @ (adr r3, 2e5388 ) │ │ │ │ + add r4, pc, #0 @ (adr r4, 2e4fe8 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r7, #96] @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #328 @ (adr r4, 2e513c ) │ │ │ │ + add r4, pc, #424 @ (adr r4, 2e519c ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r2, #132 @ 0x84 │ │ │ │ + movs r2, #156 @ 0x9c │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r3, pc, #56 @ (adr r3, 2e5034 ) │ │ │ │ + add r3, pc, #152 @ (adr r3, 2e5094 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ adds r0, #84 @ 0x54 │ │ │ │ - bl 87967c │ │ │ │ + bl 879684 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e49b8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2e5012 │ │ │ │ ldr r5, [pc, #36] @ (2e5044 ) │ │ │ │ add r5, pc │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 878db0 │ │ │ │ + bl 878db8 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ - bl 878970 │ │ │ │ + bl 878978 │ │ │ │ mov r0, r4 │ │ │ │ blx 28b964 │ │ │ │ movs r0, #0 │ │ │ │ str r0, [r5, #0] │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -131047,15 +131045,15 @@ │ │ │ │ blx r3 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ mov r1, r5 │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ str r3, [r4, #4] │ │ │ │ - bl 878b68 │ │ │ │ + bl 878b70 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ @@ -131070,21 +131068,21 @@ │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ subs r3, #202 @ 0xca │ │ │ │ lsls r6, r5, #3 │ │ │ │ strb r4, [r7, #22] │ │ │ │ lsls r5, r7, #3 │ │ │ │ subs r6, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #256 @ (adr r2, 2e51e0 ) │ │ │ │ + add r2, pc, #352 @ (adr r2, 2e5240 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r1, #148 @ 0x94 │ │ │ │ + movs r1, #172 @ 0xac │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r2, pc, #56 @ (adr r2, 2e5120 ) │ │ │ │ + add r2, pc, #152 @ (adr r2, 2e5180 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r2, [r6, #0] │ │ │ │ + ldrh r2, [r1, #2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e50ec : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -131127,15 +131125,15 @@ │ │ │ │ str.w r4, [r5, #4]! │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #108] @ (2e51c0 ) │ │ │ │ str r5, [r4, #20] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add.w r0, r3, #56 @ 0x38 │ │ │ │ - bl 878b68 │ │ │ │ + bl 878b70 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -131154,36 +131152,36 @@ │ │ │ │ mov r2, r5 │ │ │ │ strd r9, r3, [sp, #4] │ │ │ │ mov r3, r7 │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r0, [pc, #48] @ (2e51cc ) │ │ │ │ ldr r1, [r5, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2e511a │ │ │ │ nop │ │ │ │ subs r3, #44 @ 0x2c │ │ │ │ lsls r6, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r4, #20] │ │ │ │ lsls r5, r7, #3 │ │ │ │ subs r6, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #624 @ (adr r1, 2e542c ) │ │ │ │ + add r1, pc, #720 @ (adr r1, 2e548c ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ strb r0, [r6, #19] │ │ │ │ lsls r5, r7, #3 │ │ │ │ - add r1, pc, #504 @ (adr r1, 2e53bc ) │ │ │ │ + add r1, pc, #600 @ (adr r1, 2e541c ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r7, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #648 @ (adr r2, 2e5458 ) │ │ │ │ + add r2, pc, #744 @ (adr r2, 2e54b8 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e51d0 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -131208,39 +131206,39 @@ │ │ │ │ cbz r2, 2e521a │ │ │ │ str r3, [r4, #8] │ │ │ │ add.w r2, r4, #8 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ str r3, [r4, #12] │ │ │ │ str r4, [r3, #0] │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ - bl 878e38 │ │ │ │ + bl 878e40 │ │ │ │ b.n 2e5220 │ │ │ │ mov r0, r4 │ │ │ │ blx 28b964 │ │ │ │ ldr r3, [pc, #36] @ (2e5248 ) │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ ldr r1, [pc, #36] @ (2e524c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ - b.w 878b68 │ │ │ │ + b.w 878b70 │ │ │ │ nop │ │ │ │ subs r2, #86 @ 0x56 │ │ │ │ lsls r6, r5, #3 │ │ │ │ strb r0, [r3, #17] │ │ │ │ lsls r5, r7, #3 │ │ │ │ subs r6, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #888 @ (adr r0, 2e55c0 ) │ │ │ │ + add r0, pc, #984 @ (adr r0, 2e5620 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ strb r2, [r3, #16] │ │ │ │ lsls r5, r7, #3 │ │ │ │ - add r0, pc, #688 @ (adr r0, 2e5500 ) │ │ │ │ + add r0, pc, #784 @ (adr r0, 2e5560 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e5250 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -131261,19 +131259,19 @@ │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r5, #736] @ 0x2e0 │ │ │ │ cbz r3, 2e52bc │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r9, r8, #40 @ 0x28 │ │ │ │ cbz r3, 2e529c │ │ │ │ add.w r0, r8, #40 @ 0x28 │ │ │ │ - bl 891b2c │ │ │ │ + bl 891b34 │ │ │ │ cbnz r0, 2e52f0 │ │ │ │ add.w r1, r8, #216 @ 0xd8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 891d10 │ │ │ │ + bl 891d18 │ │ │ │ ldr.w r3, [r5, #416] @ 0x1a0 │ │ │ │ cmp r3, #2 │ │ │ │ itt eq │ │ │ │ ldreq.w r3, [r5, #560] @ 0x230 │ │ │ │ streq.w r3, [r5, #540] @ 0x21c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r5, #416] @ 0x1a0 │ │ │ │ @@ -131281,53 +131279,53 @@ │ │ │ │ cbz r3, 2e52de │ │ │ │ ldrb.w r3, [r5, #688] @ 0x2b0 │ │ │ │ cbnz r3, 2e52de │ │ │ │ ldr r1, [pc, #92] @ (2e5324 ) │ │ │ │ mov r0, r7 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ - bl 878b68 │ │ │ │ + bl 878b70 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 2d6970 │ │ │ │ ldr r1, [pc, #72] @ (2e5328 ) │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 878b68 │ │ │ │ + b.w 878b70 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbnz r0, 2e5310 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e529c │ │ │ │ ldr r2, [pc, #48] @ (2e532c ) │ │ │ │ movs r1, #29 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 743764 │ │ │ │ + bl 74376c │ │ │ │ str r0, [r4, #16] │ │ │ │ b.n 2e529c │ │ │ │ blx 28bc8c │ │ │ │ b.n 2e52f4 │ │ │ │ nop │ │ │ │ subs r1, #212 @ 0xd4 │ │ │ │ lsls r6, r5, #3 │ │ │ │ subs r6, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r1, #8] │ │ │ │ + ldrh r0, [r4, #8] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r0, [r7, #4] │ │ │ │ + ldrh r0, [r2, #6] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r0, [r4, #4] │ │ │ │ + ldrh r0, [r7, #4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r6, #208 @ 0xd0 │ │ │ │ ... │ │ │ │ │ │ │ │ 002e5330 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -131378,34 +131376,34 @@ │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e537a │ │ │ │ ldr r1, [pc, #48] @ (2e53dc ) │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ add r1, pc │ │ │ │ - bl 878b68 │ │ │ │ + bl 878b70 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 2e5250 │ │ │ │ nop │ │ │ │ subs r0, #244 @ 0xf4 │ │ │ │ lsls r6, r5, #3 │ │ │ │ strb r6, [r6, #11] │ │ │ │ lsls r5, r7, #3 │ │ │ │ subs r6, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #480] @ 0x1e0 │ │ │ │ + ldr r7, [sp, #576] @ 0x240 │ │ │ │ lsls r4, r3, #1 │ │ │ │ strb r6, [r2, #11] │ │ │ │ lsls r5, r7, #3 │ │ │ │ - ldr r7, [sp, #416] @ 0x1a0 │ │ │ │ + ldr r7, [sp, #512] @ 0x200 │ │ │ │ lsls r4, r3, #1 │ │ │ │ adds r4, r0, #7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #152] @ 0x98 │ │ │ │ + ldr r7, [sp, #248] @ 0xf8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e53e0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -131421,45 +131419,45 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r0, #104 @ 0x68 │ │ │ │ str r2, [sp, #12] │ │ │ │ blx 28b624 │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 878d00 │ │ │ │ + bl 878d08 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add.w r0, r3, #56 @ 0x38 │ │ │ │ - bl 878934 │ │ │ │ + bl 87893c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r0, #1 │ │ │ │ mov r1, r3 │ │ │ │ str.w r2, [r1, #92]! │ │ │ │ ldr r2, [pc, #44] @ (2e545c ) │ │ │ │ str r1, [r3, #96] @ 0x60 │ │ │ │ ldr r1, [pc, #44] @ (2e5460 ) │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r0, r3, #84 @ 0x54 │ │ │ │ add r1, pc │ │ │ │ - bl 8793a8 │ │ │ │ + bl 8793b0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r4, #0] │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ strb r6, [r1, #9] │ │ │ │ lsls r5, r7, #3 │ │ │ │ @ instruction: 0xfbc7ffff │ │ │ │ - add r0, pc, #312 @ (adr r0, 2e559c ) │ │ │ │ + add r0, pc, #408 @ (adr r0, 2e55fc ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -131556,15 +131554,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d60a8 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 878b68 │ │ │ │ + bl 878b70 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d6970 │ │ │ │ mov r0, r4 │ │ │ │ blx 28b964 │ │ │ │ ldr r2, [pc, #128] @ (2e5610 ) │ │ │ │ ldr r3, [pc, #108] @ (2e55fc ) │ │ │ │ add r2, pc │ │ │ │ @@ -131609,19 +131607,19 @@ │ │ │ │ b.n 2e54f8 │ │ │ │ adds r7, #188 @ 0xbc │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #176 @ 0xb0 │ │ │ │ lsls r6, r5, #3 │ │ │ │ - ldr r3, [sp, #256] @ 0x100 │ │ │ │ + ldr r3, [sp, #352] @ 0x160 │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r6, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r3, #50] @ 0x32 │ │ │ │ + strh r2, [r6, #50] @ 0x32 │ │ │ │ lsls r4, r3, #1 │ │ │ │ adds r6, #172 @ 0xac │ │ │ │ lsls r6, r5, #3 │ │ │ │ adds r6, #122 @ 0x7a │ │ │ │ lsls r6, r5, #3 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -131663,25 +131661,25 @@ │ │ │ │ bl 2d6864 │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 2e5670 │ │ │ │ ldr r1, [pc, #32] @ (2e56a0 ) │ │ │ │ mov r0, r7 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ - bl 878b68 │ │ │ │ + bl 878b70 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.w 2d6970 │ │ │ │ adds r6, #14 │ │ │ │ lsls r6, r5, #3 │ │ │ │ subs r6, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r0, #42] @ 0x2a │ │ │ │ + strh r2, [r3, #42] @ 0x2a │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r0, [r0, #40] @ 0x28 │ │ │ │ + strh r0, [r3, #40] @ 0x28 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #84] @ (2e5708 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -132028,15 +132026,15 @@ │ │ │ │ nop │ │ │ │ adds r4, #58 @ 0x3a │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ lsls r6, r5, #3 │ │ │ │ - str r7, [sp, #424] @ 0x1a8 │ │ │ │ + str r7, [sp, #520] @ 0x208 │ │ │ │ lsls r4, r3, #1 │ │ │ │ adds r3, #18 │ │ │ │ lsls r6, r5, #3 │ │ │ │ adds r2, #180 @ 0xb4 │ │ │ │ lsls r6, r5, #3 │ │ │ │ adds r2, #120 @ 0x78 │ │ │ │ lsls r6, r5, #3 │ │ │ │ @@ -132142,15 +132140,15 @@ │ │ │ │ adds r1, #192 @ 0xc0 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #164 @ 0xa4 │ │ │ │ lsls r6, r5, #3 │ │ │ │ @ instruction: 0xfbc1ffff │ │ │ │ - ldc2 0, cr0, [lr], {105} @ 0x69 │ │ │ │ + ldc2 0, cr0, [r6], #-420 @ 0xfffffe5c │ │ │ │ stc2 15, cr15, [r7], #-1020 @ 0xfffffc04 │ │ │ │ adds r1, #74 @ 0x4a │ │ │ │ lsls r6, r5, #3 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -132218,15 +132216,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 2e5bb4 │ │ │ │ ldr r0, [pc, #48] @ (2e5c0c ) │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 2e5bb4 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ adds r0, #232 @ 0xe8 │ │ │ │ lsls r6, r5, #3 │ │ │ │ adds r0, #222 @ 0xde │ │ │ │ lsls r6, r5, #3 │ │ │ │ @@ -132236,15 +132234,15 @@ │ │ │ │ lsls r6, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #728] @ 0x2d8 │ │ │ │ + ldr r0, [sp, #824] @ 0x338 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #232] @ (2e5d0c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -132319,15 +132317,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2e5c40 │ │ │ │ ldr r0, [pc, #76] @ (2e5d20 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2e5c40 │ │ │ │ ldr r3, [pc, #64] @ (2e5d24 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e5cac │ │ │ │ ldr r3, [pc, #48] @ (2e5d1c ) │ │ │ │ @@ -132338,34 +132336,34 @@ │ │ │ │ ldr r3, [pc, #48] @ (2e5d28 ) │ │ │ │ mov r1, r8 │ │ │ │ ldr r0, [pc, #48] @ (2e5d2c ) │ │ │ │ ldr.w r2, [r9, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2e5cac │ │ │ │ nop │ │ │ │ adds r0, #10 │ │ │ │ lsls r6, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r7, #27 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r2, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #1008] @ 0x3f0 │ │ │ │ + ldr r0, [sp, #80] @ 0x50 │ │ │ │ lsls r4, r3, #1 │ │ │ │ strb r0, [r7, #7] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #104] @ 0x68 │ │ │ │ + ldr r0, [sp, #200] @ 0xc8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r0, [r4, #34] @ 0x22 │ │ │ │ + ldrh r0, [r7, #34] @ 0x22 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #184] @ (2e5df8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -132420,15 +132418,15 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #92] @ (2e5e14 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r2, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2e5d7e │ │ │ │ ldr r3, [pc, #60] @ (2e5e04 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e5d7e │ │ │ │ ldr r3, [pc, #52] @ (2e5e08 ) │ │ │ │ @@ -132442,36 +132440,36 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #52] @ (2e5e20 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r2, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2e5d7e │ │ │ │ cmp r6, #246 @ 0xf6 │ │ │ │ lsls r6, r5, #3 │ │ │ │ mrc2 15, 5, pc, cr1, cr15, {7} │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r7, #7] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #10 │ │ │ │ + cmp r2, #34 @ 0x22 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r7, [sp, #480] @ 0x1e0 │ │ │ │ + str r7, [sp, #576] @ 0x240 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r2, [r4, #28] │ │ │ │ + ldrh r2, [r7, #28] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r1, #216 @ 0xd8 │ │ │ │ + cmp r1, #240 @ 0xf0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r7, [sp, #376] @ 0x178 │ │ │ │ + str r7, [sp, #472] @ 0x1d8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r0, [r6, #26] │ │ │ │ + ldrh r0, [r1, #28] │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #24 │ │ │ │ add.w r5, r0, #86016 @ 0x15000 │ │ │ │ @@ -132505,15 +132503,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2e5ed4 │ │ │ │ ldr.w r3, [r5, #408] @ 0x198 │ │ │ │ add.w r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr.w r0, [r3, #3036] @ 0xbdc │ │ │ │ cbz r0, 2e5ea8 │ │ │ │ add r2, sp, #16 │ │ │ │ - bl 74ffa0 │ │ │ │ + bl 74ffa8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2e5f5c │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e5f3a │ │ │ │ @@ -132544,15 +132542,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2e5f08 │ │ │ │ ldr r0, [pc, #344] @ (2e6040 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr.w r3, [r5, #408] @ 0x198 │ │ │ │ add.w r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr.w r0, [r3, #3036] @ 0xbdc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2e5fb8 │ │ │ │ ldr.w r1, [r5, #524] @ 0x20c │ │ │ │ b.n 2e5e92 │ │ │ │ @@ -132571,15 +132569,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 2e5ea8 │ │ │ │ ldr r0, [pc, #280] @ (2e6048 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2e5ea8 │ │ │ │ ldr r3, [pc, #264] @ (2e6044 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e5ea6 │ │ │ │ ldr r3, [pc, #244] @ (2e603c ) │ │ │ │ @@ -132587,24 +132585,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e5ea6 │ │ │ │ ldr r0, [pc, #252] @ (2e604c ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2e5ea6 │ │ │ │ ldr.w r5, [r5, #468] @ 0x1d4 │ │ │ │ - bl 87e51c │ │ │ │ + bl 87e524 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e5ff8 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 87ea6c │ │ │ │ + bl 87ea74 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 2e5ea8 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r5, [r5, #468] @ 0x1d4 │ │ │ │ mov r2, r1 │ │ │ │ blx 28c70c │ │ │ │ ldr r3, [pc, #168] @ (2e6030 ) │ │ │ │ @@ -132626,15 +132624,15 @@ │ │ │ │ ldr r3, [pc, #172] @ (2e6054 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #172] @ (2e6058 ) │ │ │ │ mov r1, r8 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2e5f72 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e5f18 │ │ │ │ b.n 2e5ea8 │ │ │ │ ldr r3, [pc, #108] @ (2e6030 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -132656,15 +132654,15 @@ │ │ │ │ ldr r3, [pc, #124] @ (2e6060 ) │ │ │ │ ldr r0, [pc, #124] @ (2e6064 ) │ │ │ │ add r4, pc │ │ │ │ ldr.w r2, [r5, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2e5f72 │ │ │ │ ldr r3, [pc, #84] @ (2e6050 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e5f6c │ │ │ │ ldr r3, [pc, #56] @ (2e603c ) │ │ │ │ @@ -132675,15 +132673,15 @@ │ │ │ │ ldr r3, [pc, #88] @ (2e6068 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #88] @ (2e606c ) │ │ │ │ mov r1, r8 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2e5f6c │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ cmp r5, #250 @ 0xfa │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #238 @ 0xee │ │ │ │ @@ -132692,37 +132690,37 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ lsls r6, r5, #3 │ │ │ │ strh r4, [r3, r3] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #672] @ 0x2a0 │ │ │ │ + str r6, [sp, #768] @ 0x300 │ │ │ │ lsls r4, r3, #1 │ │ │ │ asrs r0, r3, #28 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #664] @ 0x298 │ │ │ │ + str r6, [sp, #760] @ 0x2f8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r6, [sp, #528] @ 0x210 │ │ │ │ + str r6, [sp, #624] @ 0x270 │ │ │ │ lsls r4, r3, #1 │ │ │ │ strb r0, [r7, #7] │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #720] @ 0x2d0 │ │ │ │ + str r5, [sp, #816] @ 0x330 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r0, [r6, #12] │ │ │ │ + ldrh r0, [r1, #14] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r7, #214 @ 0xd6 │ │ │ │ + movs r7, #238 @ 0xee │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r5, [sp, #576] @ 0x240 │ │ │ │ + str r5, [sp, #672] @ 0x2a0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r2, [r6, #10] │ │ │ │ + ldrh r2, [r1, #12] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r6, [sp, #16] │ │ │ │ + str r6, [sp, #112] @ 0x70 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r0, [r1, #10] │ │ │ │ + ldrh r0, [r4, #10] │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #32 │ │ │ │ mov r6, r2 │ │ │ │ @@ -132845,15 +132843,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [pc, #384] @ (2e6328 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2e60d8 │ │ │ │ ldr r3, [pc, #368] @ (2e632c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e6134 │ │ │ │ ldr r3, [pc, #352] @ (2e6324 ) │ │ │ │ @@ -132861,15 +132859,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e6134 │ │ │ │ ldr r0, [pc, #352] @ (2e6330 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r2, [r8, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2e6134 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cbz r3, 2e620c │ │ │ │ ldr r3, [pc, #336] @ (2e6334 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 2e620c │ │ │ │ @@ -132883,15 +132881,15 @@ │ │ │ │ ldr r3, [pc, #320] @ (2e633c ) │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r8, #468] @ 0x1d4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r0, [pc, #312] @ (2e6340 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d6864 │ │ │ │ movs r1, #22 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d6864 │ │ │ │ ldr r1, [pc, #292] @ (2e6344 ) │ │ │ │ @@ -132936,15 +132934,15 @@ │ │ │ │ ldr r0, [pc, #200] @ (2e6350 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r8, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2e624e │ │ │ │ ldr r3, [pc, #120] @ (2e6314 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2e62d4 │ │ │ │ add.w r8, r4, #86016 @ 0x15000 │ │ │ │ b.n 2e624e │ │ │ │ @@ -132961,15 +132959,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #144] @ (2e6354 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #144] @ (2e6358 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2e624e │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #92] @ (2e6334 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e62a2 │ │ │ │ @@ -132984,15 +132982,15 @@ │ │ │ │ ldr r3, [pc, #108] @ (2e6360 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #108] @ (2e6364 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r8, #468] @ 0x1d4 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2e624e │ │ │ │ nop │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ lsls r6, r5, #3 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ @@ -133003,45 +133001,45 @@ │ │ │ │ lsls r6, r5, #3 │ │ │ │ lsls r1, r1, #23 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r7, #24] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #752] @ 0x2f0 │ │ │ │ + str r4, [sp, #848] @ 0x350 │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r1, #2] │ │ │ │ + ldrh r4, [r4, #2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ strb r0, [r7, #7] │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #194 @ 0xc2 │ │ │ │ + movs r5, #218 @ 0xda │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r5, [sp, #40] @ 0x28 │ │ │ │ + str r5, [sp, #136] @ 0x88 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r2, [r3, #58] @ 0x3a │ │ │ │ + strh r2, [r6, #58] @ 0x3a │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r4, [sp, #1016] @ 0x3f8 │ │ │ │ + str r5, [sp, #88] @ 0x58 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r5, #54 @ 0x36 │ │ │ │ + movs r5, #78 @ 0x4e │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r4, [sp, #432] @ 0x1b0 │ │ │ │ + str r4, [sp, #528] @ 0x210 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r0, [r2, #54] @ 0x36 │ │ │ │ + strh r0, [r5, #54] @ 0x36 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r4, [sp, #104] @ 0x68 │ │ │ │ + str r4, [sp, #200] @ 0xc8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r0, [r3, #52] @ 0x34 │ │ │ │ + strh r0, [r6, #52] @ 0x34 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r3, [sp, #344] @ 0x158 │ │ │ │ + str r3, [sp, #440] @ 0x1b8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r3, [sp, #208] @ 0xd0 │ │ │ │ + str r3, [sp, #304] @ 0x130 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r6, [r4, #50] @ 0x32 │ │ │ │ + strh r6, [r7, #50] @ 0x32 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #140] @ (2e6404 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -133097,30 +133095,30 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #40] @ (2e6420 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r2, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2e63c6 │ │ │ │ cmp r0, #190 @ 0xbe │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldc2l 15, cr15, [r7], {255} @ 0xff │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r7, #7] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #204 @ 0xcc │ │ │ │ + movs r3, #228 @ 0xe4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r3, [sp, #264] @ 0x108 │ │ │ │ + str r3, [sp, #360] @ 0x168 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r4, [r4, #42] @ 0x2a │ │ │ │ + strh r4, [r7, #42] @ 0x2a │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #32 │ │ │ │ mov r6, r2 │ │ │ │ @@ -133245,15 +133243,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [pc, #404] @ (2e6700 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2e6488 │ │ │ │ ldr r3, [pc, #388] @ (2e6704 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e64e4 │ │ │ │ ldr r3, [pc, #368] @ (2e66fc ) │ │ │ │ @@ -133261,15 +133259,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e64e4 │ │ │ │ ldr r0, [pc, #368] @ (2e6708 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2e64e4 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cbz r3, 2e65d8 │ │ │ │ ldr r3, [pc, #352] @ (2e670c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 2e65d8 │ │ │ │ @@ -133283,15 +133281,15 @@ │ │ │ │ ldr r3, [pc, #332] @ (2e6714 ) │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r0, [pc, #324] @ (2e6718 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d6864 │ │ │ │ movs r1, #22 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d6864 │ │ │ │ ldr r1, [pc, #304] @ (2e671c ) │ │ │ │ @@ -133336,15 +133334,15 @@ │ │ │ │ ldr r0, [pc, #208] @ (2e6728 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2e661a │ │ │ │ ldr r3, [pc, #128] @ (2e66ec ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2e66aa │ │ │ │ add.w r7, r4, #86016 @ 0x15000 │ │ │ │ b.n 2e661a │ │ │ │ @@ -133361,15 +133359,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #148] @ (2e672c ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #148] @ (2e6730 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2e661a │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #96] @ (2e670c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e6674 │ │ │ │ @@ -133384,15 +133382,15 @@ │ │ │ │ ldr r3, [pc, #108] @ (2e6738 ) │ │ │ │ ldr r0, [pc, #108] @ (2e673c ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2e661a │ │ │ │ movs r7, #246 @ 0xf6 │ │ │ │ lsls r6, r5, #3 │ │ │ │ movs r7, #242 @ 0xf2 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ @@ -133402,45 +133400,45 @@ │ │ │ │ lsls r6, r5, #3 │ │ │ │ lsls r1, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r4, #100] @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #912] @ 0x390 │ │ │ │ + str r1, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r0, #36] @ 0x24 │ │ │ │ + strh r4, [r3, #36] @ 0x24 │ │ │ │ lsls r4, r3, #1 │ │ │ │ strb r0, [r7, #7] │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #246 @ 0xf6 │ │ │ │ + movs r2, #14 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r1, [sp, #248] @ 0xf8 │ │ │ │ + str r1, [sp, #344] @ 0x158 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r6, [r1, #28] │ │ │ │ + strh r6, [r4, #28] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r1, [sp, #200] @ 0xc8 │ │ │ │ + str r1, [sp, #296] @ 0x128 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r1, #102 @ 0x66 │ │ │ │ + movs r1, #126 @ 0x7e │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r0, [sp, #624] @ 0x270 │ │ │ │ + str r0, [sp, #720] @ 0x2d0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r0, [r0, #24] │ │ │ │ + strh r0, [r3, #24] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r1, [sp, #192] @ 0xc0 │ │ │ │ + str r1, [sp, #288] @ 0x120 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r2, [r0, #22] │ │ │ │ + strh r2, [r3, #22] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r2, [r7, #58] @ 0x3a │ │ │ │ + ldrh r2, [r2, #60] @ 0x3c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r2, [r3, #58] @ 0x3a │ │ │ │ + ldrh r2, [r6, #58] @ 0x3a │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r0, [r1, #20] │ │ │ │ + strh r0, [r4, #20] │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #140] @ (2e67dc ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -133496,30 +133494,30 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #40] @ (2e67f8 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r2, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2e679e │ │ │ │ movs r4, #230 @ 0xe6 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldc2 15, cr15, [r3], #1020 @ 0x3fc │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r7, #7] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r6, #7 │ │ │ │ + movs r0, #12 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r0, [sp, #88] @ 0x58 │ │ │ │ + str r0, [sp, #184] @ 0xb8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r4, [r1, #12] │ │ │ │ + strh r4, [r4, #12] │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e67fc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -133547,30 +133545,30 @@ │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #44] @ (2e6870 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - stc2 0, cr0, [r6], #-408 @ 0xfffffe68 │ │ │ │ - ldrh r4, [r2, #62] @ 0x3e │ │ │ │ + ldc2 0, cr0, [lr], #-408 @ 0xfffffe68 │ │ │ │ + ldrh r4, [r5, #62] @ 0x3e │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r2, r7, #8 │ │ │ │ + lsrs r2, r2, #9 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrh r4, [r6, #60] @ 0x3c │ │ │ │ + ldrh r4, [r1, #62] @ 0x3e │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e6874 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -133633,15 +133631,15 @@ │ │ │ │ movs r1, #25 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r2, [sp, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ - bl 743764 │ │ │ │ + bl 74376c │ │ │ │ str r0, [r5, #16] │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -133658,15 +133656,15 @@ │ │ │ │ str.w r2, [r4, #540] @ 0x21c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e6a14 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ mov r7, r3 │ │ │ │ - bl 891c18 │ │ │ │ + bl 891c20 │ │ │ │ ldr.w r2, [r4, #544] @ 0x220 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ cmp r2, r7 │ │ │ │ bhi.n 2e6990 │ │ │ │ cmp r2, r3 │ │ │ │ bhi.n 2e69de │ │ │ │ movs r2, #0 │ │ │ │ @@ -133708,15 +133706,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2e6990 │ │ │ │ ldr r0, [pc, #92] @ (2e6a60 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ b.n 2e6990 │ │ │ │ ldr r3, [pc, #60] @ (2e6a54 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e6970 │ │ │ │ @@ -133730,33 +133728,33 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2e6970 │ │ │ │ ldr r0, [pc, #44] @ (2e6a68 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr.w r1, [r4, #516] @ 0x204 │ │ │ │ b.n 2e6970 │ │ │ │ nop │ │ │ │ movs r3, #90 @ 0x5a │ │ │ │ lsls r6, r5, #3 │ │ │ │ subs r6, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r5, #0] │ │ │ │ + strb r0, [r0, #1] │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r7, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r3, #120] @ 0x78 │ │ │ │ + ldr r6, [r6, #120] @ 0x78 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e6a6c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -133811,19 +133809,19 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #12 │ │ │ │ blx 28ce4c │ │ │ │ cbnz r0, 2e6b22 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ adds r0, #72 @ 0x48 │ │ │ │ - bl 891b10 │ │ │ │ + bl 891b18 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ adds r0, #72 @ 0x48 │ │ │ │ ldrd r1, r2, [sp, #12] │ │ │ │ - bl 891bdc │ │ │ │ + bl 891be4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ b.n 2e6abc │ │ │ │ mov r2, r7 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r5 │ │ │ │ bl 2d5f74 │ │ │ │ b.n 2e6abc │ │ │ │ @@ -133857,43 +133855,43 @@ │ │ │ │ ldr.w r8, [pc, #1192] @ 2e7020 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r0, [r0, #8] │ │ │ │ add r8, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 73f25c │ │ │ │ + bl 73f264 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2e6d12 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ mov r7, r0 │ │ │ │ cbnz r3, 2e6ba8 │ │ │ │ ldrd r1, r2, [r0, #4] │ │ │ │ ldr.w r0, [pc, #1160] @ 2e7024 │ │ │ │ add r0, pc │ │ │ │ blx 28b698 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 84bc14 │ │ │ │ + bl 84bc1c │ │ │ │ ldr r0, [r6, #8] │ │ │ │ add r1, sp, #32 │ │ │ │ - bl 73f26c │ │ │ │ + bl 73f274 │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2e6da6 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2e6d08 │ │ │ │ ldrd r1, r2, [r0, #4] │ │ │ │ ldr.w r0, [pc, #1116] @ 2e7028 │ │ │ │ add r0, pc │ │ │ │ blx 28b698 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r7 │ │ │ │ - bl 84bc14 │ │ │ │ + bl 84bc1c │ │ │ │ add.w r7, r6, #86016 @ 0x15000 │ │ │ │ ldr.w r0, [pc, #1100] @ 2e702c │ │ │ │ movs r2, #0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w r1, r7, #496 @ 0x1f0 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -133918,30 +133916,30 @@ │ │ │ │ bne.n 2e6c2e │ │ │ │ ldr.w r2, [r7, #472] @ 0x1d8 │ │ │ │ movw r3, #263 @ 0x107 │ │ │ │ cmp r2, r3 │ │ │ │ beq.w 2e6e24 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ movs r1, #0 │ │ │ │ - bl 73f25c │ │ │ │ + bl 73f264 │ │ │ │ movs r3, #1 │ │ │ │ cbz r0, 2e6c42 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ subs r3, #1 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ strb.w r3, [r7, #500] @ 0x1f4 │ │ │ │ movs r4, #0 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ strd r4, r4, [r5, #4] │ │ │ │ strd r4, r4, [r5, #12] │ │ │ │ str r4, [r5, #20] │ │ │ │ - bl 73f25c │ │ │ │ + bl 73f264 │ │ │ │ cbz r0, 2e6c66 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #1 │ │ │ │ beq.w 2e6dda │ │ │ │ ldr.w r3, [r7, #468] @ 0x1d4 │ │ │ │ cmp r3, #19 │ │ │ │ beq.w 2e6dca │ │ │ │ @@ -133998,29 +133996,29 @@ │ │ │ │ bl 2d6970 │ │ │ │ ldr r1, [pc, #832] @ (2e703c ) │ │ │ │ movs r2, #4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ bl 2d601c │ │ │ │ b.n 2e6d3a │ │ │ │ - bl 84bc14 │ │ │ │ + bl 84bc1c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ b.n 2e6bda │ │ │ │ add.w r3, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr.w r4, [r3, #468] @ 0x1d4 │ │ │ │ - bl 87e51c │ │ │ │ + bl 87e524 │ │ │ │ ldr r3, [pc, #788] @ (2e7038 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2e6e92 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 87ea6c │ │ │ │ + bl 87ea74 │ │ │ │ mov r0, r6 │ │ │ │ bl 2d5f8c │ │ │ │ ldr r2, [pc, #772] @ (2e7040 ) │ │ │ │ ldr r3, [pc, #732] @ (2e701c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -134058,15 +134056,15 @@ │ │ │ │ bne.w 2e6f18 │ │ │ │ mov r0, fp │ │ │ │ blx 28daf0 │ │ │ │ b.n 2e6d7c │ │ │ │ add.w r3, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr.w r5, [r3, #468] @ 0x1d4 │ │ │ │ - bl 87e51c │ │ │ │ + bl 87e524 │ │ │ │ ldr r3, [pc, #640] @ (2e7038 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2e6f90 │ │ │ │ mov r0, r4 │ │ │ │ blx 28b964 │ │ │ │ @@ -134100,20 +134098,20 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #564] @ (2e704c ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #564] @ (2e7050 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2e6d9e │ │ │ │ ldr.w r0, [r7, #492] @ 0x1ec │ │ │ │ add r1, sp, #32 │ │ │ │ str.w sl, [sp, #36] @ 0x24 │ │ │ │ - bl 74ece8 │ │ │ │ + bl 74ecf0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 2e6f48 │ │ │ │ lsls r0, r0, #3 │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ ldr.w r0, [r7, #496] @ 0x1f0 │ │ │ │ @@ -134142,15 +134140,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #464] @ (2e7054 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #464] @ (2e7058 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2e6d9e │ │ │ │ ldr r3, [pc, #432] @ (2e7044 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e6d2e │ │ │ │ ldr r3, [pc, #420] @ (2e7048 ) │ │ │ │ @@ -134161,15 +134159,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #424] @ (2e705c ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #424] @ (2e7060 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2e6d2e │ │ │ │ ldr r3, [pc, #416] @ (2e7064 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 2e6eda │ │ │ │ ldr r3, [pc, #376] @ (2e7048 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -134194,15 +134192,15 @@ │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #356] @ (2e706c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #352] @ (2e7070 ) │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2e6d9e │ │ │ │ ldr r3, [pc, #296] @ (2e7044 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e6d9e │ │ │ │ ldr r3, [pc, #288] @ (2e7048 ) │ │ │ │ @@ -134213,19 +134211,19 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #312] @ (2e7074 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #312] @ (2e7078 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2e6d9e │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr.w r4, [r7, #468] @ 0x1d4 │ │ │ │ - bl 87e51c │ │ │ │ + bl 87e524 │ │ │ │ ldr r3, [pc, #228] @ (2e7038 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e6d9e │ │ │ │ ldr r3, [pc, #224] @ (2e7044 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -134240,15 +134238,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #248] @ (2e707c ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #248] @ (2e7080 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2e6d9e │ │ │ │ ldr r3, [pc, #176] @ (2e7044 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e6dc2 │ │ │ │ ldr r3, [pc, #168] @ (2e7048 ) │ │ │ │ @@ -134259,15 +134257,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #208] @ (2e7084 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #208] @ (2e7088 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2e6dc2 │ │ │ │ ldr r3, [pc, #128] @ (2e7044 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e6d7c │ │ │ │ ldr r3, [pc, #120] @ (2e7048 ) │ │ │ │ @@ -134278,21 +134276,21 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #168] @ (2e708c ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #168] @ (2e7090 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2e6d7c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #160] @ (2e7094 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2e6cd0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -134301,69 +134299,69 @@ │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ movs r0, #224 @ 0xe0 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #192 @ 0xc0 │ │ │ │ lsls r6, r5, #3 │ │ │ │ - ldrh r6, [r2, #36] @ 0x24 │ │ │ │ + ldrh r6, [r5, #36] @ 0x24 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r0, [r5, #34] @ 0x22 │ │ │ │ + ldrh r0, [r0, #36] @ 0x24 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add.w r0, sl, r9, asr #1 │ │ │ │ - subs r0, r3, r4 │ │ │ │ + @ instruction: 0xeb220069 │ │ │ │ + subs r0, r6, r4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r4, [sp, #56] @ 0x38 │ │ │ │ + str r4, [sp, #152] @ 0x98 │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ bl 31503e │ │ │ │ subs r6, r7, #3 │ │ │ │ lsls r6, r5, #3 │ │ │ │ strb r0, [r7, #7] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r1, #22] │ │ │ │ + ldrh r2, [r4, #22] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r4, [r0, #13] │ │ │ │ + ldrb r4, [r3, #13] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r4, [r3, #16] │ │ │ │ + ldrh r4, [r6, #16] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r6, [r2, #11] │ │ │ │ + ldrb r6, [r5, #11] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r4, [r0, #12] │ │ │ │ + ldrh r4, [r3, #12] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r6, [r4, #10] │ │ │ │ + ldrb r6, [r7, #10] │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r4, [r4, r0] │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r6, r2 │ │ │ │ + adds r4, r1, r3 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrb r2, [r2, #9] │ │ │ │ + ldrb r2, [r5, #9] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r4, [r6, #16] │ │ │ │ + ldrh r4, [r1, #18] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r6, [r0, #12] │ │ │ │ + ldrh r6, [r3, #12] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r0, [r4, #8] │ │ │ │ + ldrb r0, [r7, #8] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r2, [r0, #8] │ │ │ │ + ldrh r2, [r3, #8] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r0, [r3, #7] │ │ │ │ + ldrb r0, [r6, #7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r6, [r3, #4] │ │ │ │ + ldrh r6, [r6, #4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r0, [r5, #6] │ │ │ │ + ldrb r0, [r0, #7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r6, [r0, #4] │ │ │ │ + ldrh r6, [r3, #4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r0, [r7, #5] │ │ │ │ + ldrb r0, [r2, #6] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r2, [r1, #8] │ │ │ │ + ldrh r2, [r4, #8] │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r0 │ │ │ │ @@ -134422,15 +134420,15 @@ │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ it ne │ │ │ │ addne r1, sp, #4 │ │ │ │ beq.n 2e7182 │ │ │ │ add r3, sp, #16 │ │ │ │ movs r2, #16 │ │ │ │ - bl 8740c8 │ │ │ │ + bl 8740d0 │ │ │ │ cbnz r0, 2e7196 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str r3, [r4, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ adds r2, r3, #1 │ │ │ │ beq.n 2e71a6 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ @@ -134457,15 +134455,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r1, sp, #4 │ │ │ │ adds r0, #1 │ │ │ │ add r3, sp, #12 │ │ │ │ movs r2, #16 │ │ │ │ str r1, [sp, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 8740c8 │ │ │ │ + bl 8740d0 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ cbz r0, 2e719a │ │ │ │ movs r0, #3 │ │ │ │ b.n 2e715c │ │ │ │ ldr r0, [sp, #4] │ │ │ │ adds r0, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ @@ -134547,15 +134545,15 @@ │ │ │ │ nop │ │ │ │ subs r0, r5, r1 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r5, r0 │ │ │ │ lsls r6, r5, #3 │ │ │ │ - lsls r0, r4, #1 │ │ │ │ + lsls r0, r7, #1 │ │ │ │ lsls r1, r6, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 2e727a │ │ │ │ @@ -134937,15 +134935,15 @@ │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ beq.n 2e7670 │ │ │ │ cmp r3, #76 @ 0x4c │ │ │ │ bne.n 2e762a │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #16 │ │ │ │ add r1, sp, #20 │ │ │ │ - bl 87427c │ │ │ │ + bl 874284 │ │ │ │ cbz r0, 2e766a │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r6 │ │ │ │ blx 28d6c8 │ │ │ │ b.n 2e75ec │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ @@ -134963,15 +134961,15 @@ │ │ │ │ b.n 2e75b2 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ strb.w r3, [sp, #24] │ │ │ │ b.n 2e75b2 │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #16 │ │ │ │ add r1, sp, #20 │ │ │ │ - bl 8740c8 │ │ │ │ + bl 8740d0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2e762a │ │ │ │ ldrb r1, [r7, #1] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ b.n 2e75b2 │ │ │ │ bl 2e71bc │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -135005,23 +135003,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r0, r2] │ │ │ │ lsls r5, r7, #3 │ │ │ │ str r6, [r6, r1] │ │ │ │ lsls r5, r7, #3 │ │ │ │ asrs r4, r1, #25 │ │ │ │ lsls r6, r5, #3 │ │ │ │ - ldc2 0, cr0, [r0], {112} @ 0x70 │ │ │ │ - strh r2, [r6, #22] │ │ │ │ + stc2 0, cr0, [r8], #-448 @ 0xfffffe40 │ │ │ │ + strh r2, [r1, #24] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r2, [r3, #22] │ │ │ │ + strh r2, [r6, #22] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xfbf20070 │ │ │ │ - strh r0, [r6, #22] │ │ │ │ + stc2 0, cr0, [sl], {112} @ 0x70 │ │ │ │ + strh r0, [r1, #24] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r4, [r7, #20] │ │ │ │ + strh r4, [r2, #22] │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e76dc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -135071,18 +135069,18 @@ │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 28b63c │ │ │ │ nop │ │ │ │ ldr r7, [pc, #392] @ (2e78f0 ) │ │ │ │ lsls r5, r7, #3 │ │ │ │ - @ instruction: 0xfb400070 │ │ │ │ - strh r2, [r2, #18] │ │ │ │ + @ instruction: 0xfb580070 │ │ │ │ + strh r2, [r5, #18] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r2, [r1, #16] │ │ │ │ + strh r2, [r4, #16] │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e7774 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -135433,15 +135431,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e7ad4 │ │ │ │ ldr r0, [pc, #100] @ (2e7b5c ) │ │ │ │ add r2, sp, #12 │ │ │ │ bic.w r1, r8, #15 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2e7ad4 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ and.w r3, r2, #15 │ │ │ │ adds r0, #87 @ 0x57 │ │ │ │ cmp r3, #9 │ │ │ │ mov.w r2, #46 @ 0x2e │ │ │ │ ite ls │ │ │ │ @@ -135463,23 +135461,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r7, #10 │ │ │ │ lsls r6, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #720] @ (2e7e1c ) │ │ │ │ lsls r5, r7, #3 │ │ │ │ - strh r6, [r0, #2] │ │ │ │ + strh r6, [r3, #2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ asrs r4, r3, #8 │ │ │ │ lsls r6, r5, #3 │ │ │ │ adds r1, #24 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r0, #27] │ │ │ │ + ldrb r2, [r3, #27] │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e7b60 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -135506,50 +135504,50 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e7b7c │ │ │ │ ldr r0, [pc, #24] @ (2e7bc0 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2e7b7c │ │ │ │ asrs r0, r1, #3 │ │ │ │ lsls r6, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r5, #64] @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r0, #25] │ │ │ │ + ldrb r0, [r3, #25] │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #32] @ (2e7bf4 ) │ │ │ │ add r0, pc │ │ │ │ bl 2e7b60 │ │ │ │ ldr r0, [pc, #28] @ (2e7bf8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f05c │ │ │ │ + bl 87f064 │ │ │ │ movs r0, #0 │ │ │ │ bl 2eb228 │ │ │ │ movs r0, #0 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ b.w 2eb31c │ │ │ │ nop │ │ │ │ - ldmia r7, {r7} │ │ │ │ + ldmia r7, {r3, r4, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r0, [r5, #24] │ │ │ │ + ldrb r0, [r0, #25] │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (2e7c04 ) │ │ │ │ add r0, pc │ │ │ │ b.w 2e7b60 │ │ │ │ - ldrb r6, [r4, #24] │ │ │ │ + ldrb r6, [r7, #24] │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 2eb410 │ │ │ │ @@ -135578,19 +135576,19 @@ │ │ │ │ bl 59d3d0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2e7c36 │ │ │ │ ldr r0, [pc, #16] @ (2e7c70 ) │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2e7b60 │ │ │ │ - lsrs r0, r7, #13 │ │ │ │ + lsrs r0, r2, #14 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrb r0, [r5, #23] │ │ │ │ + ldrb r0, [r0, #24] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r6, [r2, #23] │ │ │ │ + ldrb r6, [r5, #23] │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ sub sp, #28 │ │ │ │ @@ -135644,19 +135642,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2e7d10 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2e7b60 │ │ │ │ ldr r1, [pc, #648] @ (2e7f90 ) │ │ │ │ lsls r5, r7, #3 │ │ │ │ - ldmia r6, {r3, r4, r5, r6} │ │ │ │ + ldmia r6!, {r4, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r2, [r1, #21] │ │ │ │ + ldrb r2, [r4, #21] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r0, [r0, #21] │ │ │ │ + ldrb r0, [r3, #21] │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ sub sp, #28 │ │ │ │ @@ -135707,17 +135705,17 @@ │ │ │ │ add r0, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2e7b60 │ │ │ │ nop │ │ │ │ ldr r1, [pc, #48] @ (2e7ddc ) │ │ │ │ lsls r5, r7, #3 │ │ │ │ - ldrb r0, [r5, #18] │ │ │ │ + ldrb r0, [r0, #19] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r6, [r3, #18] │ │ │ │ + ldrb r6, [r6, #18] │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #132] @ (2e7e48 ) │ │ │ │ ldr r1, [pc, #132] @ (2e7e4c ) │ │ │ │ @@ -135768,23 +135766,23 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 28ced0 │ │ │ │ b.n 2e7e12 │ │ │ │ nop │ │ │ │ ldr r0, [pc, #552] @ (2e8074 ) │ │ │ │ lsls r5, r7, #3 │ │ │ │ - ldrb r0, [r6, #17] │ │ │ │ + ldrb r0, [r1, #18] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r2, [r4, #17] │ │ │ │ + ldrb r2, [r7, #17] │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r0, [pc, #240] @ (2e7f48 ) │ │ │ │ lsls r5, r7, #3 │ │ │ │ - ldrb r4, [r3, #16] │ │ │ │ + ldrb r4, [r6, #16] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r6, [r1, #16] │ │ │ │ + ldrb r6, [r4, #16] │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #604] @ (2e80d0 ) │ │ │ │ mov r6, r0 │ │ │ │ @@ -136017,53 +136015,53 @@ │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 28ced0 │ │ │ │ b.n 2e7f4a │ │ │ │ nop │ │ │ │ blxns sl │ │ │ │ lsls r5, r7, #3 │ │ │ │ - ldrb r6, [r2, #15] │ │ │ │ + ldrb r6, [r5, #15] │ │ │ │ lsls r4, r3, #1 │ │ │ │ lsrs r4, r6, #22 │ │ │ │ lsls r6, r5, #3 │ │ │ │ adds r4, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0x47aa │ │ │ │ lsls r5, r7, #3 │ │ │ │ - ldrb r4, [r3, #14] │ │ │ │ + ldrb r4, [r6, #14] │ │ │ │ lsls r4, r3, #1 │ │ │ │ bx sl │ │ │ │ lsls r5, r7, #3 │ │ │ │ - ldrb r0, [r4, #13] │ │ │ │ + ldrb r0, [r7, #13] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r4, [r1, #13] │ │ │ │ + ldrb r4, [r4, #13] │ │ │ │ lsls r4, r3, #1 │ │ │ │ mov r8, lr │ │ │ │ lsls r5, r7, #3 │ │ │ │ mov ip, ip │ │ │ │ lsls r5, r7, #3 │ │ │ │ - ldrb r2, [r4, #12] │ │ │ │ + ldrb r2, [r7, #12] │ │ │ │ lsls r4, r3, #1 │ │ │ │ mov r8, r1 │ │ │ │ lsls r5, r7, #3 │ │ │ │ mov r4, pc │ │ │ │ lsls r5, r7, #3 │ │ │ │ mov r6, r1 │ │ │ │ lsls r5, r7, #3 │ │ │ │ - ldrb r6, [r1, #8] │ │ │ │ - lsls r4, r3, #1 │ │ │ │ ldrb r6, [r4, #8] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r4, [r4, #7] │ │ │ │ + ldrb r6, [r7, #8] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r6, [r0, #8] │ │ │ │ + ldrb r4, [r7, #7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r0, [r6, #6] │ │ │ │ + ldrb r6, [r3, #8] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r2, [r7, #6] │ │ │ │ + ldrb r0, [r1, #7] │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + ldrb r2, [r2, #7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #40] @ (2e815c ) │ │ │ │ add r4, pc │ │ │ │ @@ -136079,17 +136077,17 @@ │ │ │ │ blx 28c50c │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 2e7b60 │ │ │ │ cmp r4, r3 │ │ │ │ lsls r5, r7, #3 │ │ │ │ - ldrb r0, [r1, #6] │ │ │ │ + ldrb r0, [r4, #6] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r6, [r1, #6] │ │ │ │ + ldrb r6, [r4, #6] │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #32] @ (2e8198 ) │ │ │ │ ldr r1, [pc, #32] @ (2e819c ) │ │ │ │ @@ -136102,15 +136100,15 @@ │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ ldr r0, [r3, #0] │ │ │ │ b.w 2e7b60 │ │ │ │ nop │ │ │ │ add lr, sl │ │ │ │ lsls r5, r7, #3 │ │ │ │ - ldrb r4, [r0, #28] │ │ │ │ + ldrb r4, [r3, #28] │ │ │ │ lsls r3, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #88] @ (2e8208 ) │ │ │ │ movs r2, #1 │ │ │ │ @@ -136147,23 +136145,23 @@ │ │ │ │ add.w r3, r3, #131072 @ 0x20000 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #84] @ 0x54 │ │ │ │ blx 28c0bc │ │ │ │ b.n 2e81cc │ │ │ │ add ip, r3 │ │ │ │ lsls r5, r7, #3 │ │ │ │ - ldrb r6, [r7, #4] │ │ │ │ + ldrb r6, [r2, #5] │ │ │ │ lsls r4, r3, #1 │ │ │ │ add r6, pc │ │ │ │ lsls r5, r7, #3 │ │ │ │ - ldrb r6, [r3, #4] │ │ │ │ + ldrb r6, [r6, #4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ add r0, fp │ │ │ │ lsls r5, r7, #3 │ │ │ │ - ldrb r2, [r2, #4] │ │ │ │ + ldrb r2, [r5, #4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbnz r3, 2e8232 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -136221,15 +136219,15 @@ │ │ │ │ b.w 2e7b60 │ │ │ │ strb r0, [r3, r6] │ │ │ │ lsls r3, r7, #1 │ │ │ │ movs r3, #68 @ 0x44 │ │ │ │ lsls r1, r5, #3 │ │ │ │ mvns r6, r3 │ │ │ │ lsls r5, r7, #3 │ │ │ │ - lsls r6, r2, #20 │ │ │ │ + lsls r6, r5, #20 │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbnz r3, 2e82ce │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -136289,15 +136287,15 @@ │ │ │ │ nop │ │ │ │ strb r4, [r7, r3] │ │ │ │ lsls r3, r7, #1 │ │ │ │ movs r2, #168 @ 0xa8 │ │ │ │ lsls r1, r5, #3 │ │ │ │ muls r0, r0 │ │ │ │ lsls r5, r7, #3 │ │ │ │ - lsls r0, r7, #17 │ │ │ │ + lsls r0, r2, #18 │ │ │ │ lsls r7, r4, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ @@ -136325,19 +136323,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2e83bc ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2e7b60 │ │ │ │ nop │ │ │ │ cmn r4, r3 │ │ │ │ lsls r5, r7, #3 │ │ │ │ - strb r4, [r4, #26] │ │ │ │ + strb r4, [r7, #26] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r7!, {r3, r4, r5, r7} │ │ │ │ + stmia r7!, {r4, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsls r4, r2, #16 │ │ │ │ + lsls r4, r5, #16 │ │ │ │ lsls r7, r4, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ @@ -136365,19 +136363,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2e8420 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2e7b60 │ │ │ │ nop │ │ │ │ negs r0, r7 │ │ │ │ lsls r5, r7, #3 │ │ │ │ - strb r0, [r0, #25] │ │ │ │ + strb r0, [r3, #25] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r7!, {r2, r4, r6} │ │ │ │ + stmia r7!, {r2, r3, r5, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsls r0, r6, #14 │ │ │ │ + lsls r0, r1, #15 │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 2e844e │ │ │ │ ldr r3, [pc, #48] @ (2e845c ) │ │ │ │ ldr r2, [r0, #0] │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #131072 @ 0x20000 │ │ │ │ @@ -136396,17 +136394,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ tst r4, r4 │ │ │ │ lsls r5, r7, #3 │ │ │ │ - stmia r7!, {r2, r4} │ │ │ │ + stmia r7!, {r2, r3, r5} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r4, [r5, #23] │ │ │ │ + strb r4, [r0, #24] │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbnz r3, 2e8488 │ │ │ │ @@ -136427,15 +136425,15 @@ │ │ │ │ bne.n 2e847a │ │ │ │ ldr r0, [pc, #12] @ (2e84ac ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2e7b60 │ │ │ │ strh r2, [r2, r5] │ │ │ │ lsls r3, r7, #1 │ │ │ │ - lsls r2, r3, #12 │ │ │ │ + lsls r2, r6, #12 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 002e84b0 : │ │ │ │ ldr r3, [pc, #12] @ (2e84c0 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #131072 @ 0x20000 │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ @@ -136770,23 +136768,23 @@ │ │ │ │ lsls r5, r7, #3 │ │ │ │ subs r7, #70 @ 0x46 │ │ │ │ lsls r5, r7, #3 │ │ │ │ subs r7, #30 │ │ │ │ lsls r5, r7, #3 │ │ │ │ subs r6, #246 @ 0xf6 │ │ │ │ lsls r5, r7, #3 │ │ │ │ - stmia r3!, {r1, r2, r3, r5, r6, r7} │ │ │ │ + stmia r4!, {r1, r2} │ │ │ │ lsls r5, r3, #1 │ │ │ │ adds r4, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #196 @ 0xc4 │ │ │ │ lsls r5, r7, #3 │ │ │ │ subs r6, #170 @ 0xaa │ │ │ │ lsls r5, r7, #3 │ │ │ │ - strb r0, [r7, #9] │ │ │ │ + strb r0, [r2, #10] │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #496] @ (2e8a08 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -136985,38 +136983,38 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 2e7b60 │ │ │ │ nop │ │ │ │ lsls r2, r4, #16 │ │ │ │ lsls r6, r5, #3 │ │ │ │ subs r6, #44 @ 0x2c │ │ │ │ lsls r5, r7, #3 │ │ │ │ - strb r2, [r7, #10] │ │ │ │ + strb r2, [r2, #11] │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r5, #142 @ 0x8e │ │ │ │ lsls r5, r7, #3 │ │ │ │ - ldr r0, [r2, #48] @ 0x30 │ │ │ │ + ldr r0, [r5, #48] @ 0x30 │ │ │ │ lsls r6, r4, #1 │ │ │ │ subs r5, #96 @ 0x60 │ │ │ │ lsls r5, r7, #3 │ │ │ │ - cdp2 0, 10, cr0, cr12, cr6, {3} │ │ │ │ - strb r6, [r2, #4] │ │ │ │ + cdp2 0, 12, cr0, cr4, cr6, {3} │ │ │ │ + strb r6, [r5, #4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r4, [r6, #22] │ │ │ │ + ldrb r4, [r1, #23] │ │ │ │ lsls r0, r4, #1 │ │ │ │ subs r4, r1, #3 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r1, #7] │ │ │ │ + strb r4, [r4, #7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r4, [r6, #7] │ │ │ │ + strb r4, [r1, #8] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r6, [r0, #8] │ │ │ │ + strb r6, [r3, #8] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r2, [r1, #7] │ │ │ │ + strb r2, [r4, #7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r2, [r7, #6] │ │ │ │ + strb r2, [r2, #7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #196] @ (2e8b18 ) │ │ │ │ orrs.w r2, r0, r1 │ │ │ │ @@ -137151,29 +137149,29 @@ │ │ │ │ ldr r2, [pc, #36] @ (2e8bb8 ) │ │ │ │ ldr r0, [pc, #36] @ (2e8bbc ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ str r3, [r2, #4] │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2e7b60 │ │ │ │ - ldr r2, [r2, #108] @ 0x6c │ │ │ │ + ldr r2, [r5, #108] @ 0x6c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - itte al │ │ │ │ - lslal r5, r3, #1 │ │ │ │ - ldral r2, [r7, #104] @ 0x68 │ │ │ │ + ittt │ │ │ │ + lsl r5, r3, #1 │ │ │ │ + ldr r2, [r2, #108] @ 0x6c │ │ │ │ lsl r4, r3, #1 │ │ │ │ subs r2, #204 @ 0xcc │ │ │ │ lsls r5, r7, #3 │ │ │ │ - itee gt │ │ │ │ - lslgt r5, r3, #1 │ │ │ │ - suble r2, #186 @ 0xba │ │ │ │ - lslle r5, r7, #3 │ │ │ │ - itt lt │ │ │ │ - lsllt r5, r3, #1 │ │ │ │ - pushlt {r3, lr} │ │ │ │ + itte al │ │ │ │ + lslal r5, r3, #1 │ │ │ │ + subal r2, #186 @ 0xba │ │ │ │ + lsl r5, r7, #3 │ │ │ │ + ite le │ │ │ │ + lslle r5, r3, #1 │ │ │ │ + pushgt {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 2e8bf0 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -137186,18 +137184,18 @@ │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2e7b60 │ │ │ │ ldr r0, [pc, #12] @ (2e8c00 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2e7b60 │ │ │ │ - itet vs │ │ │ │ - lslvs r5, r3, #1 │ │ │ │ - ldrvc r6, [r7, #96] @ 0x60 │ │ │ │ - lslvs r4, r3, #1 │ │ │ │ + ittt hi │ │ │ │ + lslhi r5, r3, #1 │ │ │ │ + ldrhi r6, [r2, #100] @ 0x64 │ │ │ │ + lslhi r4, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #260] @ (2e8d18 ) │ │ │ │ mov r5, r0 │ │ │ │ sub sp, #16 │ │ │ │ @@ -137222,19 +137220,19 @@ │ │ │ │ add.w r3, r3, #131072 @ 0x20000 │ │ │ │ ldrb.w r2, [r3, #72] @ 0x48 │ │ │ │ cbz r2, 2e8cb0 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ cmp r3, #1 │ │ │ │ ble.n 2e8cb0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 733118 │ │ │ │ - bl 733128 │ │ │ │ + bl 733120 │ │ │ │ + bl 733130 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 7357c4 │ │ │ │ + bl 7357cc │ │ │ │ ldr.w r1, [r5, #720] @ 0x2d0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r3, r0 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2e8cf2 │ │ │ │ ldr r1, [pc, #172] @ (2e8d20 ) │ │ │ │ add r1, pc │ │ │ │ @@ -137299,44 +137297,44 @@ │ │ │ │ ldr r3, [pc, #68] @ (2e8d48 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e8cd2 │ │ │ │ ldr r0, [pc, #60] @ (2e8d4c ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ b.n 2e8cd2 │ │ │ │ movs r2, r4 │ │ │ │ lsls r6, r5, #3 │ │ │ │ subs r2, #14 │ │ │ │ lsls r5, r7, #3 │ │ │ │ - lsls r4, r2, #27 │ │ │ │ + lsls r4, r5, #27 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldr r4, [r0, #116] @ 0x74 │ │ │ │ + ldr r4, [r3, #116] @ 0x74 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r6, [r5, #88] @ 0x58 │ │ │ │ + ldr r6, [r0, #92] @ 0x5c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r4, r1, #26 │ │ │ │ + lsls r4, r4, #26 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldr r2, [r1, #112] @ 0x70 │ │ │ │ + ldr r2, [r4, #112] @ 0x70 │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #122 @ 0x7a │ │ │ │ lsls r5, r7, #3 │ │ │ │ - ldr r2, [r1, #108] @ 0x6c │ │ │ │ + ldr r2, [r4, #108] @ 0x6c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r4, [r0, #108] @ 0x6c │ │ │ │ + ldr r4, [r3, #108] @ 0x6c │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r7, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r1, #108] @ 0x6c │ │ │ │ + ldr r2, [r4, #108] @ 0x6c │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #620] @ (2e8fd0 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -137483,15 +137481,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #16 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r5, [r3, r9, lsl #2] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ - bl 8740c8 │ │ │ │ + bl 8740d0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2e8fa6 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ uxtb.w r9, r5 │ │ │ │ bl 2eb76c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov fp, r0 │ │ │ │ @@ -137597,20 +137595,20 @@ │ │ │ │ adds r7, #222 @ 0xde │ │ │ │ lsls r5, r7, #3 │ │ │ │ adds r7, #214 @ 0xd6 │ │ │ │ lsls r5, r7, #3 │ │ │ │ adds r7, #88 @ 0x58 │ │ │ │ lsls r5, r7, #3 │ │ │ │ stc2l 0, cr0, [r8], #948 @ 0x3b4 │ │ │ │ - ldr r6, [r1, #44] @ 0x2c │ │ │ │ + ldr r6, [r4, #44] @ 0x2c │ │ │ │ lsls r4, r3, #1 │ │ │ │ adds r6, #220 @ 0xdc │ │ │ │ lsls r5, r7, #3 │ │ │ │ ldc2 0, cr0, [r4], #948 @ 0x3b4 │ │ │ │ - strh.w r0, [r2, r6, lsl #2] │ │ │ │ + ldrh.w r0, [sl, r6, lsl #2] │ │ │ │ │ │ │ │ 002e9004 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #44] @ (2e9040 ) │ │ │ │ @@ -137665,15 +137663,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r0, [r5, #56] @ 0x38 │ │ │ │ + ldr r0, [r0, #60] @ 0x3c │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e90a4 : │ │ │ │ push {r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -137770,17 +137768,17 @@ │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ str.w ip, [sp, #48] @ 0x30 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2e90a4 │ │ │ │ nop │ │ │ │ - ldr r2, [r1, #48] @ 0x30 │ │ │ │ + ldr r2, [r4, #48] @ 0x30 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r0, [r2, #48] @ 0x30 │ │ │ │ + ldr r0, [r5, #48] @ 0x30 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e91a8 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -137826,15 +137824,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ - ldr r4, [r2, #48] @ 0x30 │ │ │ │ + ldr r4, [r5, #48] @ 0x30 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e9228 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -137868,17 +137866,17 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ blx 28b63c │ │ │ │ ldr??.w r0, [lr, #237] @ 0xed │ │ │ │ cmp r0, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2e92cc │ │ │ │ + b.n 2e92fc │ │ │ │ lsls r0, r6, #1 │ │ │ │ - str r4, [r5, #108] @ 0x6c │ │ │ │ + str r4, [r0, #112] @ 0x70 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e9290 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -138049,19 +138047,19 @@ │ │ │ │ add r1, pc │ │ │ │ movw r2, #1347 @ 0x543 │ │ │ │ blx 28b63c │ │ │ │ adds r2, #142 @ 0x8e │ │ │ │ lsls r5, r7, #3 │ │ │ │ adds r2, #72 @ 0x48 │ │ │ │ lsls r5, r7, #3 │ │ │ │ - udf #102 @ 0x66 │ │ │ │ + udf #126 @ 0x7e │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r4, [r5, #8] │ │ │ │ + ldr r4, [r0, #12] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r6, [r5, #80] @ 0x50 │ │ │ │ + str r6, [r0, #84] @ 0x54 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ sub sp, #8 │ │ │ │ @@ -138093,15 +138091,15 @@ │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2e7b60 │ │ │ │ nop │ │ │ │ adds r1, #228 @ 0xe4 │ │ │ │ lsls r5, r7, #3 │ │ │ │ - str r2, [r2, #88] @ 0x58 │ │ │ │ + str r2, [r5, #88] @ 0x58 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e94bc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ ldr.w r6, [r3, #180] @ 0xb4 │ │ │ │ cmp r6, r2 │ │ │ │ @@ -138197,15 +138195,15 @@ │ │ │ │ bne.n 2e957a │ │ │ │ ldr r0, [pc, #12] @ (2e95b4 ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2e7b60 │ │ │ │ adds r1, #12 │ │ │ │ lsls r5, r7, #3 │ │ │ │ - push {r1, r3, r5, r7, lr} │ │ │ │ + push {r1, r6, r7, lr} │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2e95c6 │ │ │ │ ldr r0, [pc, #84] @ (2e9614 ) │ │ │ │ add r0, pc │ │ │ │ b.w 2e7b60 │ │ │ │ @@ -138235,19 +138233,19 @@ │ │ │ │ ldr r1, [r3, #0] │ │ │ │ bl 2e94bc │ │ │ │ ldr r0, [pc, #20] @ (2e961c ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2e7b60 │ │ │ │ - str r4, [r6, #68] @ 0x44 │ │ │ │ + str r4, [r1, #72] @ 0x48 │ │ │ │ lsls r4, r3, #1 │ │ │ │ adds r0, #118 @ 0x76 │ │ │ │ lsls r5, r7, #3 │ │ │ │ - push {r2, r3, r6, lr} │ │ │ │ + push {r2, r5, r6, lr} │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002e9620 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -138332,17 +138330,17 @@ │ │ │ │ addw r0, r4, #2285 @ 0x8ed │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf5fc00ed │ │ │ │ cmp r0, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf58c00ed │ │ │ │ - blt.n 2e966c │ │ │ │ + blt.n 2e969c │ │ │ │ lsls r0, r6, #1 │ │ │ │ - str r4, [r7, #36] @ 0x24 │ │ │ │ + str r4, [r2, #40] @ 0x28 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e9710 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -138419,22 +138417,22 @@ │ │ │ │ ldr r0, [pc, #36] @ (2e97f0 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 87f05c │ │ │ │ + b.w 87f064 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ adds.w r0, r6, #7766016 @ 0x768000 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf4dc00ed │ │ │ │ eor.w r0, r4, #7766016 @ 0x768000 │ │ │ │ - str r0, [r6, #80] @ 0x50 │ │ │ │ + str r0, [r1, #84] @ 0x54 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e97f4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -138491,17 +138489,17 @@ │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 28c0b8 │ │ │ │ nop │ │ │ │ cmp r6, #20 │ │ │ │ lsls r5, r7, #3 │ │ │ │ - str r0, [r2, #76] @ 0x4c │ │ │ │ + str r0, [r5, #76] @ 0x4c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r6, [r3, #7] │ │ │ │ + ldrb r6, [r6, #7] │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #124] @ (2e992c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -138553,15 +138551,15 @@ │ │ │ │ strb r1, [r2, r3] │ │ │ │ b.n 2e9900 │ │ │ │ nop │ │ │ │ cmp r5, #158 @ 0x9e │ │ │ │ lsls r5, r7, #3 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ lsls r5, r7, #3 │ │ │ │ - str r0, [r7, #68] @ 0x44 │ │ │ │ + str r0, [r2, #72] @ 0x48 │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r5, #78 @ 0x4e │ │ │ │ lsls r5, r7, #3 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -138655,19 +138653,19 @@ │ │ │ │ movs r2, #59 @ 0x3b │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ blx 28d4dc │ │ │ │ b.n 2e99f8 │ │ │ │ nop │ │ │ │ cmp r5, #0 │ │ │ │ lsls r5, r7, #3 │ │ │ │ - str r6, [r3, #12] │ │ │ │ + str r6, [r6, #12] │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r4, #172 @ 0xac │ │ │ │ lsls r5, r7, #3 │ │ │ │ - str r0, [r0, #56] @ 0x38 │ │ │ │ + str r0, [r3, #56] @ 0x38 │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r4, #84 @ 0x54 │ │ │ │ lsls r5, r7, #3 │ │ │ │ cmp r4, #72 @ 0x48 │ │ │ │ lsls r5, r7, #3 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -138699,17 +138697,17 @@ │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r0, [pc, #16] @ (2e9aa4 ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2e7b60 │ │ │ │ cmp r3, #252 @ 0xfc │ │ │ │ lsls r5, r7, #3 │ │ │ │ - ldr r4, [r1, r6] │ │ │ │ + ldr r4, [r4, r6] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r2, [r1, #68] @ 0x44 │ │ │ │ + ldr r2, [r4, #68] @ 0x44 │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #52] @ (2e9aec ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -138760,15 +138758,15 @@ │ │ │ │ bl 2e9828 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 2e7b60 │ │ │ │ cmp r3, #72 @ 0x48 │ │ │ │ lsls r5, r7, #3 │ │ │ │ - str r2, [r7, #32] │ │ │ │ + str r2, [r2, #36] @ 0x24 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e9b44 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -139015,15 +139013,15 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2e9d22 │ │ │ │ ldr.w r0, [pc, #1468] @ 2ea380 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2e9d22 │ │ │ │ str r3, [sp, #0] │ │ │ │ blx 28b8ac <__ctype_b_loc@plt> │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldrh.w r2, [r2, r3, lsl #1] │ │ │ │ lsls r1, r2, #19 │ │ │ │ @@ -139142,15 +139140,15 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.w 2e9cde │ │ │ │ ldr.w r0, [pc, #1156] @ 2ea3a0 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2e9cde │ │ │ │ cmp r3, #125 @ 0x7d │ │ │ │ beq.n 2ea008 │ │ │ │ cmp r3, #42 @ 0x2a │ │ │ │ beq.w 2ea280 │ │ │ │ cmp r3, #35 @ 0x23 │ │ │ │ beq.n 2e9e5c │ │ │ │ @@ -139207,15 +139205,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 2e9cda │ │ │ │ ldr r0, [pc, #1016] @ (2ea3b4 ) │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 2e9cda │ │ │ │ ldr r3, [pc, #1004] @ (2ea3b8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e9d32 │ │ │ │ @@ -139223,15 +139221,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 2e9d32 │ │ │ │ ldr r0, [pc, #984] @ (2ea3bc ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr r0, [r2, #64] @ 0x40 │ │ │ │ b.n 2e9d32 │ │ │ │ ldr r3, [pc, #888] @ (2ea36c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -139304,15 +139302,15 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 2e9e4c │ │ │ │ ldr r0, [pc, #812] @ (2ea3d0 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2e9e4c │ │ │ │ ldr r2, [r5, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2e9e4c │ │ │ │ b.n 2ea08a │ │ │ │ ldr r3, [pc, #792] @ (2ea3d4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -139323,15 +139321,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 2e9d96 │ │ │ │ ldr r0, [pc, #772] @ (2ea3d8 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr r0, [r2, #64] @ 0x40 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ b.n 2e9d96 │ │ │ │ movs r1, #1 │ │ │ │ add.w r0, sp, #11 │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ @@ -139438,15 +139436,15 @@ │ │ │ │ b.n 2ea174 │ │ │ │ ldr r4, [pc, #556] @ (2ea400 ) │ │ │ │ add r4, pc │ │ │ │ add.w r4, r4, #340 @ 0x154 │ │ │ │ b.n 2ea174 │ │ │ │ ldr r0, [pc, #548] @ (2ea404 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f05c │ │ │ │ + bl 87f064 │ │ │ │ movs r0, #0 │ │ │ │ bl 2eb228 │ │ │ │ movs r0, #0 │ │ │ │ bl 2eb31c │ │ │ │ b.n 2e9ffe │ │ │ │ ldr r4, [pc, #532] @ (2ea408 ) │ │ │ │ add r4, pc │ │ │ │ @@ -139530,74 +139528,74 @@ │ │ │ │ ldr r3, [pc, #204] @ (2ea37c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2e9e4c │ │ │ │ ldr r0, [pc, #400] @ (2ea44c ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2e9e4c │ │ │ │ ldr r2, [pc, #396] @ (2ea450 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2e9e4c │ │ │ │ ldr r2, [pc, #172] @ (2ea37c ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r4, r2, #16 │ │ │ │ bpl.w 2e9e4c │ │ │ │ ldr r0, [pc, #376] @ (2ea454 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2e9e4c │ │ │ │ ldr r3, [pc, #368] @ (2ea458 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e9eca │ │ │ │ ldr r3, [pc, #136] @ (2ea37c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2e9eca │ │ │ │ ldr r0, [pc, #348] @ (2ea45c ) │ │ │ │ uxtb r2, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2e9eca │ │ │ │ ldr r3, [pc, #340] @ (2ea460 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e9ffe │ │ │ │ ldr r3, [pc, #100] @ (2ea37c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 2e9ffe │ │ │ │ ldr r0, [pc, #320] @ (2ea464 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2e9ffe │ │ │ │ ldr r3, [pc, #312] @ (2ea468 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2ea0fa │ │ │ │ ldr r3, [pc, #64] @ (2ea37c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2ea0fa │ │ │ │ ldr r0, [pc, #292] @ (2ea46c ) │ │ │ │ add.w r1, r6, #20 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2ea0fa │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ blx 28d8b8 │ │ │ │ nop │ │ │ │ vmla.i32 d0, d22, d13[1] │ │ │ │ cmp r1, #182 @ 0xb6 │ │ │ │ lsls r5, r7, #3 │ │ │ │ @@ -139609,15 +139607,15 @@ │ │ │ │ vhadd.s16 q8, q11, │ │ │ │ cmp r0, #246 @ 0xf6 │ │ │ │ lsls r5, r7, #3 │ │ │ │ subs r7, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r4, #0] │ │ │ │ + str r4, [r7, #0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r0, #94 @ 0x5e │ │ │ │ lsls r5, r7, #3 │ │ │ │ cmp r0, #40 @ 0x28 │ │ │ │ lsls r5, r7, #3 │ │ │ │ movs r7, #254 @ 0xfe │ │ │ │ lsls r5, r7, #3 │ │ │ │ @@ -139625,65 +139623,65 @@ │ │ │ │ lsls r5, r7, #3 │ │ │ │ movs r7, #166 @ 0xa6 │ │ │ │ lsls r5, r7, #3 │ │ │ │ movs r7, #112 @ 0x70 │ │ │ │ lsls r5, r7, #3 │ │ │ │ subs r6, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r4, [r3, r4] │ │ │ │ + ldrsh r4, [r6, r4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ movs r7, #16 │ │ │ │ lsls r5, r7, #3 │ │ │ │ movs r6, #234 @ 0xea │ │ │ │ lsls r5, r7, #3 │ │ │ │ movs r6, #190 @ 0xbe │ │ │ │ lsls r5, r7, #3 │ │ │ │ adds r4, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r5, r7] │ │ │ │ + ldrsh r4, [r0, r0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ str r0, [r5, #108] @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r5, r6] │ │ │ │ + ldrb r2, [r0, r7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ movs r6, #78 @ 0x4e │ │ │ │ lsls r5, r7, #3 │ │ │ │ movs r6, #68 @ 0x44 │ │ │ │ lsls r5, r7, #3 │ │ │ │ movs r6, #24 │ │ │ │ lsls r5, r7, #3 │ │ │ │ bxns pc │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r6, [r0, r2] │ │ │ │ + ldrsh r6, [r3, r2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ mov r0, r8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r1, r2] │ │ │ │ + ldrb r4, [r4, r2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ movs r5, #84 @ 0x54 │ │ │ │ lsls r5, r7, #3 │ │ │ │ - b.n 2ea090 │ │ │ │ + b.n 2ea0c0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ adds r6, #112 @ 0x70 │ │ │ │ lsls r3, r7, #1 │ │ │ │ movs r4, #216 @ 0xd8 │ │ │ │ lsls r5, r7, #3 │ │ │ │ - b.n 2ea020 │ │ │ │ + b.n 2ea050 │ │ │ │ lsls r6, r4, #1 │ │ │ │ adds r6, #50 @ 0x32 │ │ │ │ lsls r3, r7, #1 │ │ │ │ adds r6, #40 @ 0x28 │ │ │ │ lsls r3, r7, #1 │ │ │ │ adds r6, #30 │ │ │ │ lsls r3, r7, #1 │ │ │ │ adds r6, #22 │ │ │ │ lsls r3, r7, #1 │ │ │ │ adds r6, #12 │ │ │ │ lsls r3, r7, #1 │ │ │ │ - ldr r6, [r4, r0] │ │ │ │ + ldr r6, [r7, r0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ adds r5, #236 @ 0xec │ │ │ │ lsls r3, r7, #1 │ │ │ │ adds r5, #226 @ 0xe2 │ │ │ │ lsls r3, r7, #1 │ │ │ │ adds r5, #216 @ 0xd8 │ │ │ │ lsls r3, r7, #1 │ │ │ │ @@ -139701,41 +139699,41 @@ │ │ │ │ lsls r3, r7, #1 │ │ │ │ lsls r6, r2, #13 │ │ │ │ lsls r1, r5, #3 │ │ │ │ adds r5, #140 @ 0x8c │ │ │ │ lsls r3, r7, #1 │ │ │ │ adds r5, #130 @ 0x82 │ │ │ │ lsls r3, r7, #1 │ │ │ │ - add r0, sp, #944 @ 0x3b0 │ │ │ │ + add r1, sp, #16 │ │ │ │ lsls r5, r3, #1 │ │ │ │ adds r5, #110 @ 0x6e │ │ │ │ lsls r3, r7, #1 │ │ │ │ adds r5, #102 @ 0x66 │ │ │ │ lsls r3, r7, #1 │ │ │ │ movs r3, #204 @ 0xcc │ │ │ │ lsls r5, r7, #3 │ │ │ │ adds r4, r1, #3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r7, r0] │ │ │ │ + ldrb r6, [r2, r1] │ │ │ │ lsls r4, r3, #1 │ │ │ │ movs r4, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r3, r7] │ │ │ │ + ldrh r6, [r6, r7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ adds r4, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r6, r1] │ │ │ │ + ldrb r6, [r1, r2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ strh r4, [r4, r0] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r3, r5] │ │ │ │ + ldrh r0, [r6, r5] │ │ │ │ lsls r4, r3, #1 │ │ │ │ asrs r4, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r3, r2] │ │ │ │ + ldrb r6, [r6, r2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002ea470 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -139784,19 +139782,19 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ movs r1, #204 @ 0xcc │ │ │ │ lsls r5, r7, #3 │ │ │ │ - ldmia r5, {r1, r4, r5, r7} │ │ │ │ + ldmia r5!, {r1, r3, r6, r7} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strb r0, [r0, r2] │ │ │ │ + strb r0, [r3, r2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r4, [r4, r4] │ │ │ │ + ldrh r4, [r7, r4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002ea500 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -139950,15 +139948,15 @@ │ │ │ │ beq.n 2ea6a4 │ │ │ │ adds r3, r5, #1 │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [pc, #272] @ (2ea770 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 87f05c │ │ │ │ + bl 87f064 │ │ │ │ ldrb r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2ea642 │ │ │ │ ldr r0, [pc, #260] @ (2ea774 ) │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ @@ -140059,31 +140057,31 @@ │ │ │ │ lsls r5, r5, #3 │ │ │ │ asrs r0, r2, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #150 @ 0x96 │ │ │ │ lsls r7, r7, #3 │ │ │ │ - ldrh r0, [r2, r4] │ │ │ │ + ldrh r0, [r5, r4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ movs r0, #70 @ 0x46 │ │ │ │ lsls r7, r7, #3 │ │ │ │ b.n 2ea2f8 │ │ │ │ lsls r5, r5, #3 │ │ │ │ subs r4, r7, #7 │ │ │ │ lsls r7, r7, #3 │ │ │ │ - lsrs r6, r3, #13 │ │ │ │ + lsrs r6, r6, #13 │ │ │ │ lsls r3, r4, #1 │ │ │ │ subs r4, r0, #7 │ │ │ │ lsls r7, r7, #3 │ │ │ │ - ldrb r6, [r4, #21] │ │ │ │ + ldrb r6, [r7, #21] │ │ │ │ lsls r5, r3, #1 │ │ │ │ subs r2, r2, #6 │ │ │ │ lsls r7, r7, #3 │ │ │ │ - ldrh r0, [r7, r0] │ │ │ │ + ldrh r0, [r2, r1] │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002ea794 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -140188,15 +140186,15 @@ │ │ │ │ lsls r5, r5, #3 │ │ │ │ subs r4, r0, #4 │ │ │ │ lsls r7, r7, #3 │ │ │ │ asrs r0, r2, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, r6, #1 │ │ │ │ lsls r7, r7, #3 │ │ │ │ - ldr r0, [r6, r4] │ │ │ │ + ldr r0, [r1, r5] │ │ │ │ lsls r4, r3, #1 │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r2, #0] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -140244,15 +140242,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2ea914 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ adds r0, #218 @ 0xda │ │ │ │ lsls r3, r7, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -140260,15 +140258,15 @@ │ │ │ │ ldr r2, [pc, #60] @ (2ea96c ) │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ ldr r1, [pc, #60] @ (2ea970 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #48] @ (2ea974 ) │ │ │ │ ldr r3, [pc, #52] @ (2ea978 ) │ │ │ │ movs r1, #1 │ │ │ │ add r2, pc │ │ │ │ strb.w r1, [r0, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ @@ -140278,19 +140276,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldmia r1, {r1, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r2!, {r1, r4} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - movs r5, #84 @ 0x54 │ │ │ │ + movs r5, #108 @ 0x6c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds.w r0, lr, r6, asr #1 │ │ │ │ + @ instruction: 0xeb360066 │ │ │ │ vmaxnm.f32 , , │ │ │ │ lsls r1, r1, #6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #1 │ │ │ │ beq.n 2ea98e │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -140350,28 +140348,28 @@ │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #152] @ (2eaac0 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ cbz r0, 2eaa98 │ │ │ │ ldr r3, [pc, #136] @ (2eaac4 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #136] @ (2eaac8 ) │ │ │ │ add.w r4, r6, #131072 @ 0x20000 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ mov r7, r3 │ │ │ │ adds r3, #16 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [r4, #80] @ 0x50 │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #12 │ │ │ │ adds r1, #1 │ │ │ │ ldr r0, [r4, #76] @ 0x4c │ │ │ │ str r1, [r4, #80] @ 0x50 │ │ │ │ blx 28b688 │ │ │ │ @@ -140399,33 +140397,33 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #48] @ (2eaacc ) │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 7333fc │ │ │ │ + b.w 733404 │ │ │ │ ldr r1, [pc, #36] @ (2eaad0 ) │ │ │ │ add.w r3, r7, #28 │ │ │ │ ldr r0, [pc, #32] @ (2eaad4 ) │ │ │ │ movw r2, #293 @ 0x125 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrsb r6, [r5, r5] │ │ │ │ + ldrsb r6, [r0, r6] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldmia r0!, {r1, r3, r5, r6, r7} │ │ │ │ + ldmia r1, {r1} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrsb r2, [r4, r5] │ │ │ │ + ldrsb r2, [r7, r5] │ │ │ │ lsls r4, r3, #1 │ │ │ │ vminnm.f16 , , │ │ │ │ - ldrsb r6, [r1, r4] │ │ │ │ + ldrsb r6, [r4, r4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrsb r0, [r4, r4] │ │ │ │ + ldrsb r0, [r7, r4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r0, [pc, #56] @ (2eab20 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -140446,15 +140444,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - ldr r4, [r6, r6] │ │ │ │ + ldr r4, [r1, r7] │ │ │ │ lsls r6, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #744] @ (2eae20 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -140658,85 +140656,85 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2eac0a │ │ │ │ ldr r0, [pc, #300] @ (2eae48 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2eac0a │ │ │ │ ldr r3, [pc, #292] @ (2eae4c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2eac4c │ │ │ │ ldr r3, [pc, #276] @ (2eae44 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 2eac4c │ │ │ │ ldr r0, [pc, #276] @ (2eae50 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2eac4c │ │ │ │ ldr r3, [pc, #272] @ (2eae54 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2eac5a │ │ │ │ ldr r3, [pc, #244] @ (2eae44 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 2eac5a │ │ │ │ ldr r0, [pc, #256] @ (2eae58 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2eac5a │ │ │ │ ldr r3, [pc, #248] @ (2eae5c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2eac78 │ │ │ │ ldr r3, [pc, #216] @ (2eae44 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2eac78 │ │ │ │ ldr r0, [pc, #232] @ (2eae60 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2eac78 │ │ │ │ ldr r3, [pc, #228] @ (2eae64 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2eac6a │ │ │ │ ldr r3, [pc, #184] @ (2eae44 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 2eac6a │ │ │ │ ldr r0, [pc, #208] @ (2eae68 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2eac6a │ │ │ │ ldr r3, [pc, #200] @ (2eae6c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2eac88 │ │ │ │ ldr r3, [pc, #148] @ (2eae44 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2eac88 │ │ │ │ ldr r0, [pc, #180] @ (2eae70 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2eac88 │ │ │ │ ldr r3, [pc, #176] @ (2eae74 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2eacb4 │ │ │ │ ldr r3, [pc, #116] @ (2eae44 ) │ │ │ │ @@ -140749,15 +140747,15 @@ │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr.w r3, [r4, #708] @ 0x2c4 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r2, r3, #1 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ b.n 2eacb4 │ │ │ │ ldr r3, [pc, #124] @ (2eae7c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -140766,66 +140764,66 @@ │ │ │ │ ldr r3, [pc, #56] @ (2eae44 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2eacf0 │ │ │ │ ldr r0, [pc, #104] @ (2eae80 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2eacf0 │ │ │ │ nop │ │ │ │ b.n 2eb024 │ │ │ │ lsls r5, r5, #3 │ │ │ │ asrs r0, r2, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r2, [r7, r5] │ │ │ │ + ldrsb r2, [r2, r6] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - blt.n 2eae58 │ │ │ │ + blt.n 2eae88 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - strb r2, [r0, r6] │ │ │ │ + strb r2, [r3, r6] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r0, [sp, #216] @ 0xd8 │ │ │ │ + str r0, [sp, #312] @ 0x138 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - svc 28 │ │ │ │ + svc 52 @ 0x34 │ │ │ │ lsls r4, r3, #1 │ │ │ │ movs r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r4, [r1, r1] │ │ │ │ + ldrsb r4, [r4, r1] │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r2, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r1, r7] │ │ │ │ + strb r2, [r4, r7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ asrs r4, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r2, r5] │ │ │ │ + strb r4, [r5, r5] │ │ │ │ lsls r4, r3, #1 │ │ │ │ str r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r7, r6] │ │ │ │ + strb r2, [r2, r7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ adds r0, r3, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r5, r3] │ │ │ │ + strb r4, [r0, r4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r4, r6, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r3, r4] │ │ │ │ + strb r6, [r6, r4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r1, #0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r3, r0] │ │ │ │ + strb r0, [r6, r0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r5, #28 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r1, r1] │ │ │ │ + strb r2, [r4, r1] │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002eae84 : │ │ │ │ ldr.w r0, [r0, #708] @ 0x2c4 │ │ │ │ adds r0, #1 │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -140834,15 +140832,15 @@ │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002eae90 : │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #4] @ (2eae9c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7e8908 │ │ │ │ + b.w 7e8910 │ │ │ │ adds r2, r5, r4 │ │ │ │ lsls r7, r7, #3 │ │ │ │ │ │ │ │ 002eaea0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -140926,24 +140924,24 @@ │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [pc, #580] @ (2eb1b0 ) │ │ │ │ mov r0, r3 │ │ │ │ ldr r7, [r4, r2] │ │ │ │ add r1, pc │ │ │ │ mov r2, r3 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 7f0c68 │ │ │ │ + bl 7f0c70 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r2, r7 │ │ │ │ mov sl, r0 │ │ │ │ bl 580878 │ │ │ │ - bl 73521c │ │ │ │ + bl 735224 │ │ │ │ ldr r1, [pc, #556] @ (2eb1b4 ) │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 7333fc │ │ │ │ + bl 733404 │ │ │ │ add.w r3, r8, #131072 @ 0x20000 │ │ │ │ ldr r0, [r3, #76] @ 0x4c │ │ │ │ cbz r0, 2eafa4 │ │ │ │ ldr r1, [r3, #80] @ 0x50 │ │ │ │ movs r2, #12 │ │ │ │ ldr r3, [pc, #536] @ (2eb1b8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -140956,29 +140954,29 @@ │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r4, [pc, #516] @ (2eb1bc ) │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 7e8e38 │ │ │ │ + bl 7e8e40 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #504] @ (2eb1c0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #504] @ (2eb1c4 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #492] @ (2eb1c8 ) │ │ │ │ str.w r8, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ - bl 7e9190 │ │ │ │ + bl 7e9198 │ │ │ │ ldr r3, [pc, #484] @ (2eb1cc ) │ │ │ │ str.w fp, [r8, #16] │ │ │ │ add r3, pc │ │ │ │ str.w sl, [r3, #32] │ │ │ │ bl 2ea594 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ @@ -140990,15 +140988,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #460] @ (2eb1d8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ mov r6, r5 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2eb0c6 │ │ │ │ ldr r2, [pc, #444] @ (2eb1dc ) │ │ │ │ ldr r3, [pc, #364] @ (2eb190 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -141021,15 +141019,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #400] @ (2eb1e8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 2eb018 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ mov r0, r3 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2eb178 │ │ │ │ str r3, [sp, #20] │ │ │ │ blx 28cc90 │ │ │ │ @@ -141048,49 +141046,49 @@ │ │ │ │ beq.n 2eb136 │ │ │ │ ldr r0, [pc, #348] @ (2eb1f0 ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ movs r2, #1 │ │ │ │ add r0, pc │ │ │ │ mov.w fp, #1 │ │ │ │ - bl 7f1070 │ │ │ │ + bl 7f1078 │ │ │ │ mov r9, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2eaf46 │ │ │ │ ldr r3, [pc, #324] @ (2eb1f4 ) │ │ │ │ mov.w r2, #378 @ 0x17a │ │ │ │ ldr r4, [pc, #324] @ (2eb1f8 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #324] @ (2eb1fc ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ movs r6, #0 │ │ │ │ b.n 2eaff4 │ │ │ │ ldr r3, [pc, #308] @ (2eb200 ) │ │ │ │ mov.w r2, #352 @ 0x160 │ │ │ │ ldr r4, [pc, #304] @ (2eb204 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #304] @ (2eb208 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r6, #0 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 2eaff4 │ │ │ │ ldr r0, [pc, #288] @ (2eb20c ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 7e91d4 │ │ │ │ + bl 7e91dc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add.w r3, r8, #131072 @ 0x20000 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr.w sl, [r0, #32] │ │ │ │ ldr r0, [r3, #76] @ 0x4c │ │ │ │ blx 28b964 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -141134,15 +141132,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2eaf34 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #176] @ (2eb220 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ b.n 2eaf34 │ │ │ │ ldr r1, [pc, #168] @ (2eb224 ) │ │ │ │ add r1, pc │ │ │ │ blx 28cee8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2eb082 │ │ │ │ @@ -141154,74 +141152,74 @@ │ │ │ │ movs r0, r0 │ │ │ │ ble.n 2eb234 │ │ │ │ lsls r5, r5, #3 │ │ │ │ adds r4, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r3, #2 │ │ │ │ + lsls r2, r6, #2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ asrs r0, r2, #20 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfbc3ffff │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r3, r5] │ │ │ │ + strb r6, [r6, r5] │ │ │ │ lsls r4, r3, #1 │ │ │ │ @ instruction: 0xfa8bffff │ │ │ │ @ instruction: 0xf903ffff │ │ │ │ adds r4, r0, r0 │ │ │ │ lsls r7, r7, #3 │ │ │ │ ldr??.w pc, [r7, #4095] @ 0xfff │ │ │ │ str.w pc, [r3, #4095] @ 0xfff │ │ │ │ pli [fp, #4095] @ 0xfff │ │ │ │ asrs r6, r2, #31 │ │ │ │ lsls r7, r7, #3 │ │ │ │ - stmia r3!, {r1, r5} │ │ │ │ + stmia r3!, {r1, r3, r4, r5} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strh r4, [r3, r7] │ │ │ │ + strh r4, [r6, r7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r4, [r6, r6] │ │ │ │ + str r4, [r1, r7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ bgt.n 2eb214 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - stmia r2!, {r1, r2, r4, r6, r7} │ │ │ │ + stmia r2!, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strh r4, [r1, r5] │ │ │ │ + strh r4, [r4, r5] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r0, [r5, r5] │ │ │ │ + str r0, [r0, r6] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r6, [r4, #6] │ │ │ │ + strb r6, [r7, #6] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - strb r2, [r7, r0] │ │ │ │ + strb r2, [r2, r1] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r2!, {r2, r4, r5, r6} │ │ │ │ + stmia r2!, {r2, r3, r7} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strh r6, [r5, r7] │ │ │ │ + strb r6, [r0, r0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r6, [r0, r4] │ │ │ │ + str r6, [r3, r4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r2!, {r1, r2, r4, r6} │ │ │ │ + stmia r2!, {r1, r2, r3, r5, r6} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strh r0, [r2, r5] │ │ │ │ + strh r0, [r5, r5] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r0, [r5, r3] │ │ │ │ + str r0, [r0, r4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ asrs r4, r2, #27 │ │ │ │ lsls r7, r7, #3 │ │ │ │ - strh r2, [r3, r5] │ │ │ │ + strh r2, [r6, r5] │ │ │ │ lsls r4, r3, #1 │ │ │ │ strh.w pc, [r1, #4095] @ 0xfff │ │ │ │ movs r0, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r3, r3] │ │ │ │ + strh r6, [r6, r3] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r6, [r0, r4] │ │ │ │ + strh r6, [r3, r4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002eb228 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -141265,15 +141263,15 @@ │ │ │ │ add.w r3, r3, #131072 @ 0x20000 │ │ │ │ mov r5, r3 │ │ │ │ ldrb.w r3, [r3, #100] @ 0x64 │ │ │ │ cbnz r3, 2eb2a2 │ │ │ │ ldr r0, [pc, #112] @ (2eb308 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 7e91d4 │ │ │ │ + bl 7e91dc │ │ │ │ b.n 2eb25c │ │ │ │ ldr r1, [pc, #104] @ (2eb30c ) │ │ │ │ movs r3, #4 │ │ │ │ add r0, sp, #16 │ │ │ │ uxtb r2, r4 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ @@ -141296,15 +141294,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2eb28a │ │ │ │ ldr r0, [pc, #56] @ (2eb318 ) │ │ │ │ uxtb r1, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2eb28a │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ bls.n 2eb2ec │ │ │ │ lsls r5, r5, #3 │ │ │ │ bls.n 2eb2e4 │ │ │ │ lsls r5, r5, #3 │ │ │ │ @@ -141314,21 +141312,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ bls.n 2eb2bc │ │ │ │ lsls r5, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r4, #20 │ │ │ │ lsls r7, r7, #3 │ │ │ │ - strh r2, [r4, r1] │ │ │ │ + strh r2, [r7, r1] │ │ │ │ lsls r4, r3, #1 │ │ │ │ adds r4, r6, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r6, r7] │ │ │ │ + strh r6, [r1, r0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002eb31c : │ │ │ │ mov r1, r0 │ │ │ │ movs r0, #6 │ │ │ │ b.w 5425c8 │ │ │ │ │ │ │ │ @@ -141393,39 +141391,39 @@ │ │ │ │ │ │ │ │ 002eb3bc : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ - bl 72f3a8 │ │ │ │ + bl 72f3b0 │ │ │ │ ldr.w ip, [pc, #48] @ 2eb404 │ │ │ │ ldr r2, [pc, #48] @ (2eb408 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2eb40c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r0, [r0, #216] @ 0xd8 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - itee pl │ │ │ │ - lslpl r0, r6, #1 │ │ │ │ - bcc.n 2eb344 @ unpredictable │ │ │ │ - lslmi r3, r3, #1 │ │ │ │ - add r4, pc, #1016 @ (adr r4, 2eb808 ) │ │ │ │ + itet vs │ │ │ │ + lslvs r0, r6, #1 │ │ │ │ + bcc.n 2eb374 @ unpredictable │ │ │ │ + lslvs r3, r3, #1 │ │ │ │ + add r5, pc, #88 @ (adr r5, 2eb468 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 002eb410 : │ │ │ │ ldr r3, [pc, #24] @ (2eb42c ) │ │ │ │ ldr r2, [pc, #28] @ (2eb430 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ @@ -141464,15 +141462,15 @@ │ │ │ │ nop │ │ │ │ bvc.n 2eb458 │ │ │ │ lsls r5, r5, #3 │ │ │ │ asrs r0, r2, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6, #13 │ │ │ │ lsls r7, r7, #3 │ │ │ │ - ldmia r3!, {r4, r5, r7} │ │ │ │ + ldmia r3, {r3, r6, r7} │ │ │ │ lsls r3, r4, #1 │ │ │ │ │ │ │ │ 002eb478 : │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 2eb494 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r2, [pc, #28] @ (2eb49c ) │ │ │ │ @@ -141486,17 +141484,17 @@ │ │ │ │ str r3, [r2, #36] @ 0x24 │ │ │ │ b.w 2e7b60 │ │ │ │ ldr r0, [pc, #12] @ (2eb4a4 ) │ │ │ │ add r0, pc │ │ │ │ b.w 2e7b60 │ │ │ │ asrs r4, r7, #12 │ │ │ │ lsls r7, r7, #3 │ │ │ │ - str r6, [sp, #824] @ 0x338 │ │ │ │ + str r6, [sp, #920] @ 0x398 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp lr, r3 │ │ │ │ + cmp lr, r6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002eb4a8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -141538,15 +141536,15 @@ │ │ │ │ ldr r0, [r4, #88] @ 0x58 │ │ │ │ blx 28c650 │ │ │ │ ldr r3, [pc, #128] @ (2eb594 ) │ │ │ │ ldr r1, [r4, #88] @ 0x58 │ │ │ │ add r3, pc │ │ │ │ ldrd r1, r2, [r1] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 7f0058 │ │ │ │ + bl 7f0060 │ │ │ │ ldr r0, [pc, #116] @ (2eb598 ) │ │ │ │ add r0, pc │ │ │ │ bl 2e7b60 │ │ │ │ ldr r2, [pc, #112] @ (2eb59c ) │ │ │ │ ldr r3, [pc, #96] @ (2eb58c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -141590,34 +141588,34 @@ │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r2, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #10 │ │ │ │ lsls r7, r7, #3 │ │ │ │ - str r6, [sp, #200] @ 0xc8 │ │ │ │ + str r6, [sp, #296] @ 0x128 │ │ │ │ lsls r5, r3, #1 │ │ │ │ bvc.n 2eb5c0 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - add sl, ip │ │ │ │ + add sl, pc │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r7, [pc, #736] @ (2eb888 ) │ │ │ │ + ldr r7, [pc, #832] @ (2eb8e8 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - pop {r3, r4, r5, r7, pc} │ │ │ │ + pop {r4, r6, r7, pc} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r7, [pc, #648] @ (2eb838 ) │ │ │ │ + ldr r7, [pc, #744] @ (2eb898 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r4, [pc, #296] @ (2eb6dc ) │ │ │ │ + ldr r4, [pc, #392] @ (2eb73c ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002eb5b4 : │ │ │ │ ldr r0, [pc, #4] @ (2eb5bc ) │ │ │ │ add r0, pc │ │ │ │ b.w 2e7b60 │ │ │ │ - str r7, [sp, #72] @ 0x48 │ │ │ │ + str r7, [sp, #168] @ 0xa8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002eb5c0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -141646,25 +141644,25 @@ │ │ │ │ ldr r3, [pc, #28] @ (2eb624 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2eb5f2 │ │ │ │ ldr r0, [pc, #24] @ (2eb628 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2eb5f2 │ │ │ │ bvs.n 2eb6f4 │ │ │ │ lsls r5, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0, #9 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #176] @ (2eb6dc ) │ │ │ │ + ldr r7, [pc, #272] @ (2eb73c ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002eb62c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -141735,15 +141733,15 @@ │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2eb698 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2eb64a │ │ │ │ movs r1, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r1 │ │ │ │ - bl 88e564 │ │ │ │ + bl 88e56c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2eb64a │ │ │ │ ldr r2, [pc, #96] @ (2eb750 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 2eb724 │ │ │ │ mov r0, r4 │ │ │ │ @@ -141761,15 +141759,15 @@ │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 2eb6b6 │ │ │ │ ldr r0, [pc, #72] @ (2eb760 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2eb6b6 │ │ │ │ ldr r2, [pc, #60] @ (2eb764 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2eb6f4 │ │ │ │ @@ -141777,15 +141775,15 @@ │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2eb6f4 │ │ │ │ ldr r0, [pc, #44] @ (2eb768 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2eb6f4 │ │ │ │ nop │ │ │ │ bpl.n 2eb744 │ │ │ │ lsls r5, r5, #3 │ │ │ │ adds r4, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ @@ -141793,19 +141791,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r2, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #312] @ (2eb89c ) │ │ │ │ + ldr r6, [pc, #408] @ (2eb8fc ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldrb r4, [r4, r0] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #336] @ (2eb8bc ) │ │ │ │ + ldr r6, [pc, #432] @ (2eb91c ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002eb76c : │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 2eb778 │ │ │ │ cmp r0, #5 │ │ │ │ it ne │ │ │ │ @@ -142083,21 +142081,21 @@ │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ bcc.n 2eba28 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ bcs.n 2eb9c0 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - ldr r4, [pc, #176] @ (2ebae0 ) │ │ │ │ + ldr r4, [pc, #272] @ (2ebb40 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r4, [pc, #104] @ (2eba9c ) │ │ │ │ + ldr r4, [pc, #200] @ (2ebafc ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r3, [pc, #1016] @ (2ebe30 ) │ │ │ │ + ldr r4, [pc, #88] @ (2eba90 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r3, [pc, #688] @ (2ebcec ) │ │ │ │ + ldr r3, [pc, #784] @ (2ebd4c ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ mov r4, r1 │ │ │ │ @@ -142192,25 +142190,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ cmp r6, #0 │ │ │ │ it ne │ │ │ │ cmpne r6, r3 │ │ │ │ it eq │ │ │ │ addeq r6, sp, #12 │ │ │ │ - bl 880f10 │ │ │ │ + bl 880f18 │ │ │ │ ldr r1, [pc, #604] @ (2ebdac ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 880f10 │ │ │ │ + bl 880f18 │ │ │ │ ldr r1, [pc, #596] @ (2ebdb0 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 880f10 │ │ │ │ + bl 880f18 │ │ │ │ mov r9, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq.w 2ebd24 │ │ │ │ ldr r1, [pc, #580] @ (2ebdb4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 28d2ec │ │ │ │ @@ -142280,30 +142278,30 @@ │ │ │ │ tst.w r3, #40 @ 0x28 │ │ │ │ beq.n 2ebc8c │ │ │ │ ldr r1, [pc, #428] @ (2ebdd0 ) │ │ │ │ mov.w r2, #384 @ 0x180 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 8810dc │ │ │ │ + bl 8810e4 │ │ │ │ ldr r1, [pc, #416] @ (2ebdd4 ) │ │ │ │ ubfx r3, r0, #0, #9 │ │ │ │ mov.w r2, #448 @ 0x1c0 │ │ │ │ str.w r3, [r5, #560] @ 0x230 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ - bl 8810dc │ │ │ │ + bl 8810e4 │ │ │ │ ubfx r0, r0, #0, #9 │ │ │ │ str.w r0, [r5, #564] @ 0x234 │ │ │ │ mov r0, r8 │ │ │ │ blx 28dc3c │ │ │ │ str r0, [r5, #4] │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 87eb14 │ │ │ │ + bl 87eb1c │ │ │ │ ldr r2, [pc, #372] @ (2ebdd8 ) │ │ │ │ ldr r3, [pc, #308] @ (2ebd9c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -142316,32 +142314,32 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #332] @ (2ebddc ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 880ed4 │ │ │ │ + bl 880edc │ │ │ │ cbnz r0, 2ebcf0 │ │ │ │ ldr r1, [pc, #324] @ (2ebde0 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 880ed4 │ │ │ │ + bl 880edc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2ebc52 │ │ │ │ ldr r2, [pc, #316] @ (2ebde4 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #316] @ (2ebde8 ) │ │ │ │ ldr r1, [pc, #316] @ (2ebdec ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1581 @ 0x62d │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 2ebc5a │ │ │ │ bic.w r4, r4, #512 @ 0x200 │ │ │ │ orr.w r4, r4, #1024 @ 0x400 │ │ │ │ b.n 2ebbfe │ │ │ │ ldr r1, [pc, #288] @ (2ebdf0 ) │ │ │ │ mov r0, r4 │ │ │ │ @@ -142351,166 +142349,166 @@ │ │ │ │ bne.n 2ebd72 │ │ │ │ ldr r4, [r5, #8] │ │ │ │ orr.w r4, r4, #32 │ │ │ │ b.n 2ebb7e │ │ │ │ ldr r1, [pc, #268] @ (2ebdf4 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 87e38c │ │ │ │ + bl 87e394 │ │ │ │ b.n 2ebcbe │ │ │ │ ldr r2, [pc, #260] @ (2ebdf8 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #260] @ (2ebdfc ) │ │ │ │ ldr r1, [pc, #264] @ (2ebe00 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1577 @ 0x629 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 2ebcbe │ │ │ │ ldr r4, [pc, #248] @ (2ebe04 ) │ │ │ │ mov.w r2, #1560 @ 0x618 │ │ │ │ ldr r3, [pc, #244] @ (2ebe08 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #244] @ (2ebe0c ) │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 2ebcbe │ │ │ │ ldr r2, [pc, #232] @ (2ebe10 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #232] @ (2ebe14 ) │ │ │ │ ldr r1, [pc, #236] @ (2ebe18 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1517 @ 0x5ed │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ ldr r1, [pc, #220] @ (2ebe1c ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 87e3f4 │ │ │ │ + bl 87e3fc │ │ │ │ b.n 2ebcbe │ │ │ │ ldr r2, [pc, #212] @ (2ebe20 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #212] @ (2ebe24 ) │ │ │ │ ldr r1, [pc, #216] @ (2ebe28 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r9, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1548 @ 0x60c │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ ldr r1, [pc, #200] @ (2ebe2c ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 87e3f4 │ │ │ │ + bl 87e3fc │ │ │ │ b.n 2ebcbe │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #188] @ (2ebe30 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #188] @ (2ebe34 ) │ │ │ │ ldr r1, [pc, #188] @ (2ebe38 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1532 @ 0x5fc │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ ldr r1, [pc, #172] @ (2ebe3c ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 87e3f4 │ │ │ │ + bl 87e3fc │ │ │ │ b.n 2ebcbe │ │ │ │ bne.n 2ebddc │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ bne.n 2ebdc0 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r5, [pc, #160] @ (2ebe48 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #808] @ (2ec0d4 ) │ │ │ │ + ldr r2, [pc, #904] @ (2ec134 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r6, r2 │ │ │ │ + asrs r6, r5 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ldr r2, [pc, #728] @ (2ec08c ) │ │ │ │ + ldr r2, [pc, #824] @ (2ec0ec ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adcs r4, r0 │ │ │ │ + adcs r4, r3 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - lsrs r6, r4, #3 │ │ │ │ + lsrs r6, r7, #3 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldr r3, [pc, #352] @ (2ebf20 ) │ │ │ │ + ldr r3, [pc, #448] @ (2ebf80 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r3, [pc, #320] @ (2ebf04 ) │ │ │ │ + ldr r3, [pc, #416] @ (2ebf64 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r2, [pc, #920] @ (2ec160 ) │ │ │ │ + ldr r2, [pc, #1016] @ (2ec1c0 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r2, [pc, #904] @ (2ec154 ) │ │ │ │ + ldr r2, [pc, #1000] @ (2ec1b4 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xf3fa005c │ │ │ │ - ldr r3, [pc, #304] @ (2ebf04 ) │ │ │ │ + ands.w r0, r2, #14417920 @ 0xdc0000 │ │ │ │ + ldr r3, [pc, #400] @ (2ebf64 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r3, [pc, #248] @ (2ebed0 ) │ │ │ │ + ldr r3, [pc, #344] @ (2ebf30 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldmia r7, {r1, r2, r4, r6, r7} │ │ │ │ lsls r5, r5, #3 │ │ │ │ - ldr r2, [pc, #928] @ (2ec180 ) │ │ │ │ + ldr r3, [pc, #0] @ (2ebde0 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r2, [pc, #912] @ (2ec174 ) │ │ │ │ + ldr r2, [pc, #1008] @ (2ec1d4 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r3, [pc, #40] @ (2ebe10 ) │ │ │ │ + ldr r3, [pc, #136] @ (2ebe70 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xb6dc │ │ │ │ + @ instruction: 0xb6f4 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r1, [pc, #432] @ (2ebfa0 ) │ │ │ │ + ldr r1, [pc, #528] @ (2ec000 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r1, [pc, #936] @ (2ec19c ) │ │ │ │ + ldr r2, [pc, #8] @ (2ebdfc ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r2, [pc, #432] @ (2ebfa8 ) │ │ │ │ + ldr r2, [pc, #528] @ (2ec008 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r2, [pc, #576] @ (2ec03c ) │ │ │ │ + ldr r2, [pc, #672] @ (2ec09c ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xb692 │ │ │ │ + @ instruction: 0xb6aa │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r1, [pc, #136] @ (2ebe8c ) │ │ │ │ + ldr r1, [pc, #232] @ (2ebeec ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r3, #98 @ 0x62 │ │ │ │ + cmp r3, #122 @ 0x7a │ │ │ │ lsls r3, r4, #1 │ │ │ │ - cpsid a │ │ │ │ + @ instruction: 0xb68c │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r1, [pc, #16] @ (2ebe20 ) │ │ │ │ + ldr r1, [pc, #112] @ (2ebe80 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r1, [pc, #32] @ (2ebe34 ) │ │ │ │ + ldr r1, [pc, #128] @ (2ebe94 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xb65e │ │ │ │ + cpsid ai │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r0, [pc, #952] @ (2ec1d4 ) │ │ │ │ + ldr r1, [pc, #24] @ (2ebe34 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r1, [pc, #80] @ (2ebe70 ) │ │ │ │ + ldr r1, [pc, #176] @ (2ebed0 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r1, [pc, #704] @ (2ec0e4 ) │ │ │ │ + ldr r1, [pc, #800] @ (2ec144 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xb63a │ │ │ │ + @ instruction: 0xb652 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r0, [pc, #800] @ (2ec14c ) │ │ │ │ + ldr r0, [pc, #896] @ (2ec1ac ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r1, [pc, #744] @ (2ec118 ) │ │ │ │ + ldr r1, [pc, #840] @ (2ec178 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r1, [pc, #312] @ (2ebf6c ) │ │ │ │ + ldr r1, [pc, #408] @ (2ebfcc ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - setpan #0 │ │ │ │ + @ instruction: 0xb628 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r0, [pc, #632] @ (2ec0b4 ) │ │ │ │ + ldr r0, [pc, #728] @ (2ec114 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r0, [pc, #784] @ (2ec150 ) │ │ │ │ + ldr r0, [pc, #880] @ (2ec1b0 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #236] @ (2ebf3c ) │ │ │ │ cmp r1, #2 │ │ │ │ @@ -142615,21 +142613,21 @@ │ │ │ │ nop │ │ │ │ ldmia r5, {r1, r2, r5, r6, r7} │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldmia r5, {r1, r2, r4, r5, r7} │ │ │ │ lsls r5, r5, #3 │ │ │ │ - bx r0 │ │ │ │ + bx r3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - mov r8, pc │ │ │ │ + bx r2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - mov r8, lr │ │ │ │ + bx r1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - mov ip, sp │ │ │ │ + bxns r0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [pc, #328] @ (2ec0b4 ) │ │ │ │ sub sp, #112 @ 0x70 │ │ │ │ @@ -142738,15 +142736,15 @@ │ │ │ │ ldr r1, [pc, #124] @ (2ec0dc ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r2, #0] │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ movw r2, #1459 @ 0x5b3 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e778 │ │ │ │ + bl 87e780 │ │ │ │ mov r0, r6 │ │ │ │ blx 28b964 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2ebff0 │ │ │ │ blx 28bf80 <__errno_location@plt> │ │ │ │ ldr r1, [r4, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -142759,15 +142757,15 @@ │ │ │ │ ldr r1, [pc, #84] @ (2ec0e8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r2, #0] │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ movw r2, #1437 @ 0x59d │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e778 │ │ │ │ + bl 87e780 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ blx 28c380 │ │ │ │ b.n 2ec072 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r4!, {r2, r3, r6, r7} │ │ │ │ lsls r5, r5, #3 │ │ │ │ @@ -142781,25 +142779,25 @@ │ │ │ │ lsls r5, r5, #3 │ │ │ │ lsrs r3, r6, #17 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0x47aa │ │ │ │ + @ instruction: 0x47c2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cbz r4, 2ec126 │ │ │ │ + cbz r4, 2ec12c │ │ │ │ lsls r0, r6, #1 │ │ │ │ - cmp sl, r7 │ │ │ │ + cmp sl, sl │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0x478a │ │ │ │ + @ instruction: 0x47a2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - uxtb r0, r7 │ │ │ │ + cbz r0, 2ec12c │ │ │ │ lsls r0, r6, #1 │ │ │ │ - cmp lr, r0 │ │ │ │ + cmp lr, r3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r3 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ @@ -142929,36 +142927,36 @@ │ │ │ │ ldr r1, [pc, #52] @ (2ec254 ) │ │ │ │ ldr r0, [pc, #56] @ (2ec258 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ - bx r6 │ │ │ │ + bx r9 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bxns r3 │ │ │ │ + bxns r6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r0, [r4, r5] │ │ │ │ + strh r0, [r7, r5] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - cmp r6, #230 @ 0xe6 │ │ │ │ + cmp r6, #254 @ 0xfe │ │ │ │ lsls r7, r4, #1 │ │ │ │ - @ instruction: 0xf3020064 │ │ │ │ - mov ip, r0 │ │ │ │ + @ instruction: 0xf31a0064 │ │ │ │ + mov ip, r3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cbz r2, 2ec268 │ │ │ │ + cbz r2, 2ec26e │ │ │ │ lsls r0, r6, #1 │ │ │ │ - add r4, r2 │ │ │ │ + add r4, r5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - mov r0, fp │ │ │ │ + mov r0, lr │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cbz r4, 2ec26e │ │ │ │ + cbz r4, 2ec274 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - mvns r6, r7 │ │ │ │ + add r6, r2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - mov r2, r8 │ │ │ │ + mov r2, fp │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 2ec268 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ mov r1, r3 │ │ │ │ b.w 28dd68 <__futimens64@plt> │ │ │ │ push {lr} │ │ │ │ @@ -143000,29 +142998,29 @@ │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 28dd18 │ │ │ │ nop │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 2ec2e8 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ cbz r3, 2ec2e4 │ │ │ │ - b.w 873950 │ │ │ │ + b.w 873958 │ │ │ │ b.w 28d9d8 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ blx 28d6d4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cbz r3, 2ec30e │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 873950 │ │ │ │ + b.w 873958 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28d9d8 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -143064,17 +143062,17 @@ │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ - cmp r0, r1 │ │ │ │ + cmp r0, r4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r2, r3 │ │ │ │ + cmp r2, r6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r1 │ │ │ │ sub sp, #12 │ │ │ │ @@ -143152,17 +143150,17 @@ │ │ │ │ subs r3, #2 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ ands.w r3, r3, r7, lsr #31 │ │ │ │ beq.n 2ec3c0 │ │ │ │ b.n 2ec420 │ │ │ │ nop │ │ │ │ - add r4, lr │ │ │ │ + add ip, r1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - mvns r0, r6 │ │ │ │ + add r0, r1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #228] @ (2ec57c ) │ │ │ │ @@ -143245,30 +143243,30 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 2eb898 │ │ │ │ b.n 2ec4c8 │ │ │ │ ldr r1, [pc, #44] @ (2ec588 ) │ │ │ │ ldr r0, [pc, #44] @ (2ec58c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87f2d0 │ │ │ │ + bl 87f2d8 │ │ │ │ mov r0, r5 │ │ │ │ blx 28c380 │ │ │ │ blx 28bf80 <__errno_location@plt> │ │ │ │ movs r3, #6 │ │ │ │ str r3, [r0, #0] │ │ │ │ b.n 2ec4c8 │ │ │ │ bl 28e23c │ │ │ │ nop │ │ │ │ stmia r7!, {r1, r5, r7} │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ stmia r7!, {r1, r2, r3, r5, r6} │ │ │ │ lsls r5, r5, #3 │ │ │ │ - orrs r6, r4 │ │ │ │ + orrs r6, r7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ lsls r0, r1, #10 │ │ │ │ lsls r7, r7, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ @@ -143564,61 +143562,61 @@ │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ stmia r6!, {r1, r2, r7} │ │ │ │ lsls r5, r5, #3 │ │ │ │ - strb r2, [r1, #29] │ │ │ │ + strb r2, [r4, #29] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - negs r4, r5 │ │ │ │ + cmp r4, r0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmn r2, r4 │ │ │ │ + cmn r2, r7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmn r4, r7 │ │ │ │ + orrs r4, r2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmn r6, r4 │ │ │ │ + cmn r6, r7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmn r2, r3 │ │ │ │ + cmn r2, r6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r4, r2 │ │ │ │ + lsls r4, r5 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - sbcs r6, r2 │ │ │ │ + sbcs r6, r5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - tst r6, r3 │ │ │ │ + tst r6, r6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - tst r4, r3 │ │ │ │ + tst r4, r6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - tst r0, r3 │ │ │ │ + tst r0, r6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - tst r4, r2 │ │ │ │ + tst r4, r5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmia r4!, {r2, r3, r6, r7} │ │ │ │ lsls r5, r5, #3 │ │ │ │ - lsls r0, r2 │ │ │ │ + lsls r0, r5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - eors r4, r6 │ │ │ │ + lsls r4, r1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r4, [r2, #21] │ │ │ │ + strb r4, [r5, #21] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r7, #80 @ 0x50 │ │ │ │ + subs r7, #104 @ 0x68 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - subs r7, #58 @ 0x3a │ │ │ │ + subs r7, #82 @ 0x52 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - add r3, sp, #152 @ 0x98 │ │ │ │ + add r3, sp, #248 @ 0xf8 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - subs r5, #184 @ 0xb8 │ │ │ │ + subs r5, #208 @ 0xd0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r4, r7 │ │ │ │ + lsrs r4, r2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r3, sp, #64 @ 0x40 │ │ │ │ + add r3, sp, #160 @ 0xa0 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - subs r5, #162 @ 0xa2 │ │ │ │ + subs r5, #186 @ 0xba │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r6, r6 │ │ │ │ + lsrs r6, r1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #224] @ (2ec9e4 ) │ │ │ │ @@ -143712,15 +143710,15 @@ │ │ │ │ nop │ │ │ │ stmia r3!, {r1, r2, r4, r5} │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ stmia r2!, {r5, r6, r7} │ │ │ │ lsls r5, r5, #3 │ │ │ │ - subs r7, #216 @ 0xd8 │ │ │ │ + subs r7, #240 @ 0xf0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002ec9f4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ @@ -143800,15 +143798,15 @@ │ │ │ │ beq.n 2ecb14 │ │ │ │ mov r5, r9 │ │ │ │ b.n 2eca4a │ │ │ │ ldr r1, [pc, #220] @ (2ecba4 ) │ │ │ │ ldr r0, [pc, #224] @ (2ecba8 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87f2d0 │ │ │ │ + bl 87f2d8 │ │ │ │ mov r0, r4 │ │ │ │ blx 28c380 │ │ │ │ blx 28bf80 <__errno_location@plt> │ │ │ │ movs r3, #6 │ │ │ │ str r3, [r0, #0] │ │ │ │ mov r5, r9 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ @@ -143887,30 +143885,30 @@ │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ bl 28e23c │ │ │ │ nop │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ stmia r2!, {r1, r2, r3, r5} │ │ │ │ lsls r5, r5, #3 │ │ │ │ - subs r5, #188 @ 0xbc │ │ │ │ + subs r5, #212 @ 0xd4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldc2 0, cr0, [lr, #-1016] @ 0xfffffc08 │ │ │ │ stmia r1!, {r1, r3, r6} │ │ │ │ lsls r5, r5, #3 │ │ │ │ - add r0, sp, #88 @ 0x58 │ │ │ │ + add r0, sp, #184 @ 0xb8 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - subs r2, #168 @ 0xa8 │ │ │ │ + subs r2, #192 @ 0xc0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r6, #48 @ 0x30 │ │ │ │ + subs r6, #72 @ 0x48 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r0, sp, #8 │ │ │ │ + add r0, sp, #104 @ 0x68 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - subs r2, #148 @ 0x94 │ │ │ │ + subs r2, #172 @ 0xac │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r6, #8 │ │ │ │ + subs r6, #32 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [r1, #4] │ │ │ │ @@ -144093,17 +144091,17 @@ │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ - subs r3, #0 │ │ │ │ + subs r3, #24 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r2, #234 @ 0xea │ │ │ │ + subs r3, #2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ @@ -144259,21 +144257,21 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ blx 28c380 │ │ │ │ str r5, [r4, #0] │ │ │ │ b.n 2ece0c │ │ │ │ nop │ │ │ │ - subs r2, #92 @ 0x5c │ │ │ │ + subs r2, #116 @ 0x74 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r2, #96 @ 0x60 │ │ │ │ + subs r2, #120 @ 0x78 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r1, #162 @ 0xa2 │ │ │ │ + subs r1, #186 @ 0xba │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r1, #110 @ 0x6e │ │ │ │ + subs r1, #134 @ 0x86 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #168] @ (2ed038 ) │ │ │ │ @@ -144468,17 +144466,17 @@ │ │ │ │ b.n 2ed0e8 │ │ │ │ blx 28bf80 <__errno_location@plt> │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r6, [r0, #0] │ │ │ │ mov r7, r0 │ │ │ │ b.n 2ed126 │ │ │ │ nop │ │ │ │ - adds r7, #212 @ 0xd4 │ │ │ │ + adds r7, #236 @ 0xec │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r7, #186 @ 0xba │ │ │ │ + adds r7, #210 @ 0xd2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r4, [pc, #640] @ (2ed42c ) │ │ │ │ mov sl, r0 │ │ │ │ @@ -144698,15 +144696,15 @@ │ │ │ │ str r6, [r4, #0] │ │ │ │ b.n 2ed2f4 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #88] @ (2ed440 ) │ │ │ │ ldr r0, [pc, #88] @ (2ed444 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87f2d0 │ │ │ │ + bl 87f2d8 │ │ │ │ mov r0, r5 │ │ │ │ blx 28c380 │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ blx 28bf80 <__errno_location@plt> │ │ │ │ movs r2, #6 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r2 │ │ │ │ @@ -144725,24 +144723,24 @@ │ │ │ │ add r0, pc │ │ │ │ b.n 2ed3ee │ │ │ │ bl 28e23c │ │ │ │ hlt 0x000c │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #102 @ 0x66 │ │ │ │ + adds r6, #126 @ 0x7e │ │ │ │ lsls r4, r3, #1 │ │ │ │ rev16 r6, r1 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - adds r6, #54 @ 0x36 │ │ │ │ + adds r6, #78 @ 0x4e │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r4, #154 @ 0x9a │ │ │ │ + adds r4, #178 @ 0xb2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ @ instruction: 0xf3fc00fe │ │ │ │ - adds r4, #98 @ 0x62 │ │ │ │ + adds r4, #122 @ 0x7a │ │ │ │ lsls r4, r3, #1 │ │ │ │ @ instruction: 0xf3c400fe │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -144933,21 +144931,21 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ blx 28c380 │ │ │ │ str r5, [r4, #0] │ │ │ │ b.n 2ed4ec │ │ │ │ nop │ │ │ │ - adds r3, #96 @ 0x60 │ │ │ │ + adds r3, #120 @ 0x78 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r3, #58 @ 0x3a │ │ │ │ + adds r3, #82 @ 0x52 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r2, #178 @ 0xb2 │ │ │ │ + adds r2, #202 @ 0xca │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r2, #128 @ 0x80 │ │ │ │ + adds r2, #152 @ 0x98 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r4, [pc, #548] @ (2ed8a4 ) │ │ │ │ mov r8, r0 │ │ │ │ @@ -145134,15 +145132,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ b.n 2ed83c │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #80] @ (2ed8b8 ) │ │ │ │ ldr r0, [pc, #80] @ (2ed8bc ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87f2d0 │ │ │ │ + bl 87f2d8 │ │ │ │ mov r0, r4 │ │ │ │ blx 28c380 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ blx 28bf80 <__errno_location@plt> │ │ │ │ movs r2, #6 │ │ │ │ mov r5, r0 │ │ │ │ mov fp, r2 │ │ │ │ @@ -145156,21 +145154,21 @@ │ │ │ │ mov r5, r0 │ │ │ │ b.n 2ed732 │ │ │ │ bl 28e23c │ │ │ │ push {r3, r4, r5, r7, lr} │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #150 @ 0x96 │ │ │ │ + adds r1, #174 @ 0xae │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r1, r2, r3, r4, r5, r6, lr} │ │ │ │ lsls r5, r5, #3 │ │ │ │ - adds r1, #102 @ 0x66 │ │ │ │ + adds r1, #126 @ 0x7e │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r0, #26 │ │ │ │ + adds r0, #50 @ 0x32 │ │ │ │ lsls r4, r3, #1 │ │ │ │ vqadd.s64 q8, q14, q15 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r8, r0 │ │ │ │ @@ -145424,17 +145422,17 @@ │ │ │ │ b.n 2edac4 │ │ │ │ blx 28bf80 <__errno_location@plt> │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r6, [r0, #0] │ │ │ │ mov r7, r0 │ │ │ │ b.n 2edb08 │ │ │ │ ... │ │ │ │ - cmp r5, #248 @ 0xf8 │ │ │ │ + cmp r6, #16 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r5, #222 @ 0xde │ │ │ │ + cmp r5, #246 @ 0xf6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r1 │ │ │ │ sub sp, #8 │ │ │ │ @@ -145914,63 +145912,63 @@ │ │ │ │ ... │ │ │ │ add r6, sp, #272 @ 0x110 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ add r5, sp, #848 @ 0x350 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - movs r7, #30 │ │ │ │ + movs r7, #54 @ 0x36 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r7, #16 │ │ │ │ + movs r7, #40 @ 0x28 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r7, #2 │ │ │ │ + movs r7, #26 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r6, #248 @ 0xf8 │ │ │ │ + movs r7, #16 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r6, [r6, r7] │ │ │ │ + ldrsh r6, [r1, r0] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp r1, #24 │ │ │ │ + cmp r1, #48 @ 0x30 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r1, #184 @ 0xb8 │ │ │ │ + cmp r1, #208 @ 0xd0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r1, #152 @ 0x98 │ │ │ │ + cmp r1, #176 @ 0xb0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r1, #160 @ 0xa0 │ │ │ │ + cmp r1, #184 @ 0xb8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r1, #146 @ 0x92 │ │ │ │ + cmp r1, #170 @ 0xaa │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r0, #48 @ 0x30 │ │ │ │ + cmp r0, #72 @ 0x48 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r6, [r1, r4] │ │ │ │ + ldrb r6, [r4, r4] │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002ee08c : │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #16384 @ 0x4000 │ │ │ │ b.w 2ec9f4 │ │ │ │ nop │ │ │ │ ldr r2, [pc, #4] @ (2ee0a0 ) │ │ │ │ add r2, pc │ │ │ │ b.w 2ef8f8 │ │ │ │ - cmp r1, #34 @ 0x22 │ │ │ │ + cmp r1, #58 @ 0x3a │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r2, [pc, #4] @ (2ee0ac ) │ │ │ │ add r2, pc │ │ │ │ b.w 2ef8f8 │ │ │ │ - cmp r1, #58 @ 0x3a │ │ │ │ + cmp r1, #82 @ 0x52 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r2, [pc, #4] @ (2ee0b8 ) │ │ │ │ add r2, pc │ │ │ │ b.w 2ef874 │ │ │ │ - cmp r1, #10 │ │ │ │ + cmp r1, #34 @ 0x22 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r2, [pc, #4] @ (2ee0c4 ) │ │ │ │ add r2, pc │ │ │ │ b.w 2ef874 │ │ │ │ - cmp r1, #34 @ 0x22 │ │ │ │ + cmp r1, #58 @ 0x3a │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #52] @ (2ee10c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -145991,15 +145989,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - cmp r1, #6 │ │ │ │ + cmp r1, #30 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ cbz r3, 2ee166 │ │ │ │ mov lr, r3 │ │ │ │ @@ -146033,15 +146031,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 28bf80 <__errno_location@plt> │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str r3, [r0, #0] │ │ │ │ b.n 2ee158 │ │ │ │ - cmp r0, #190 @ 0xbe │ │ │ │ + cmp r0, #214 @ 0xd6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #52] @ (2ee1cc ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -146062,15 +146060,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - cmp r0, #34 @ 0x22 │ │ │ │ + cmp r0, #58 @ 0x3a │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ cbz r3, 2ee21e │ │ │ │ mov lr, r3 │ │ │ │ @@ -146102,15 +146100,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 28bf80 <__errno_location@plt> │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str r3, [r0, #0] │ │ │ │ b.n 2ee210 │ │ │ │ - movs r7, #218 @ 0xda │ │ │ │ + movs r7, #242 @ 0xf2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ movs r0, #0 │ │ │ │ vldr d7, [pc, #72] @ 2ee290 │ │ │ │ ldr r1, [r2, #8] │ │ │ │ vstr d7, [r3] │ │ │ │ ldr.w r2, [r1, #268] @ 0x10c │ │ │ │ @@ -146190,17 +146188,17 @@ │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ ldr r1, [pc, #8] @ (2ee328 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 878b68 │ │ │ │ + b.w 878b70 │ │ │ │ nop │ │ │ │ - add r2, sp, #688 @ 0x2b0 │ │ │ │ + add r2, sp, #784 @ 0x310 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r3, [pc, #16] @ (2ee340 ) │ │ │ │ ldr r2, [pc, #20] @ (2ee344 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (2ee348 ) │ │ │ │ @@ -146208,15 +146206,15 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ lsls r5, r5, #3 │ │ │ │ subs r6, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #584 @ 0x248 │ │ │ │ + add r2, sp, #680 @ 0x2a8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [r1, #4] │ │ │ │ @@ -146281,15 +146279,15 @@ │ │ │ │ ldr r3, [r5, #8] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r5, #8] │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ add.w r0, r4, #12 │ │ │ │ str.w r5, [r4, #268] @ 0x10c │ │ │ │ str.w r4, [r4, #292] @ 0x124 │ │ │ │ - bl 873b88 │ │ │ │ + bl 873b90 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ strd r3, r6, [r4, #4] │ │ │ │ dmb ish │ │ │ │ str r4, [r6, #0] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbz r3, 2ee426 │ │ │ │ adds r2, r4, #4 │ │ │ │ @@ -146735,15 +146733,15 @@ │ │ │ │ beq.n 2ee96e │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2ee9ce │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r4, [r3, #0] │ │ │ │ cmp r2, #47 @ 0x2f │ │ │ │ beq.n 2ee988 │ │ │ │ - bl 883478 │ │ │ │ + bl 883480 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 2ee922 │ │ │ │ ldr r3, [pc, #224] @ (2ee9f8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -146757,15 +146755,15 @@ │ │ │ │ str r4, [sp, #8] │ │ │ │ cbz r4, 2ee93e │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #12 │ │ │ │ blx 28d2ec │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2ee92a │ │ │ │ - bl 883478 │ │ │ │ + bl 883480 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ee9e8 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 2ee960 │ │ │ │ dmb ish │ │ │ │ @@ -146826,15 +146824,15 @@ │ │ │ │ add r4, pc │ │ │ │ b.n 2ee906 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #44] @ (2eea04 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 87b354 │ │ │ │ + bl 87b35c │ │ │ │ b.n 2ee960 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ bl 28e26c │ │ │ │ add r3, pc, #408 @ (adr r3, 2eeb88 ) │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ @@ -146981,15 +146979,15 @@ │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [r1, #0] │ │ │ │ sub sp, #16 │ │ │ │ ldr.w r8, [pc, #264] @ 2eec9c │ │ │ │ ldr r4, [r6, #8] │ │ │ │ add r8, pc │ │ │ │ ldrd r5, r7, [r6] │ │ │ │ - bl 883478 │ │ │ │ + bl 883480 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 2eebb6 │ │ │ │ ldr r3, [pc, #244] @ (2eeca0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -147003,15 +147001,15 @@ │ │ │ │ adds r3, #1 │ │ │ │ cbz r4, 2eebce │ │ │ │ asrs r2, r3, #31 │ │ │ │ cmp r7, r2 │ │ │ │ it eq │ │ │ │ cmpeq r5, r3 │ │ │ │ bne.n 2eebbe │ │ │ │ - bl 883478 │ │ │ │ + bl 883480 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2eec98 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 2eec42 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -147057,15 +147055,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2eebde │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #76] @ (2eeca4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 87b354 │ │ │ │ + bl 87b35c │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2eebe2 │ │ │ │ mov r8, r4 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -147087,19 +147085,19 @@ │ │ │ │ bl 28e26c │ │ │ │ add r0, pc, #664 @ (adr r0, 2eef38 ) │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldrsb r0, [r1, r1] │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r2, #60] @ 0x3c │ │ │ │ + strh r2, [r5, #60] @ 0x3c │ │ │ │ lsls r0, r6, #1 │ │ │ │ - adds r4, r0, #7 │ │ │ │ + adds r4, r3, #7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r4, r5, #6 │ │ │ │ + adds r4, r0, #7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002eecb4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -147195,21 +147193,21 @@ │ │ │ │ lsls r6, r7, #3 │ │ │ │ ldr r7, [sp, #440] @ 0x1b8 │ │ │ │ lsls r5, r5, #3 │ │ │ │ subs r6, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ bge.n 2eed90 │ │ │ │ lsls r6, r7, #3 │ │ │ │ - add r0, pc, #824 @ (adr r0, 2ef0e8 ) │ │ │ │ + add r0, pc, #920 @ (adr r0, 2ef148 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ bge.n 2eed38 │ │ │ │ lsls r6, r7, #3 │ │ │ │ - adds r6, r1, #5 │ │ │ │ + adds r6, r4, #5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r7!, {r1, r2, r5, r6} │ │ │ │ + stmia r7!, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r4, r4, #1 │ │ │ │ bge.n 2eeebc │ │ │ │ lsls r6, r7, #3 │ │ │ │ asrs r2, r1, #29 │ │ │ │ lsls r6, r5, #3 │ │ │ │ │ │ │ │ 002eedc4 : │ │ │ │ @@ -147291,15 +147289,15 @@ │ │ │ │ str.w r3, [r4, #280] @ 0x118 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str.w r0, [r4, #288] @ 0x120 │ │ │ │ add.w r0, r4, #12 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #276] @ 0x114 │ │ │ │ str r3, [r5, #0] │ │ │ │ - bl 873b88 │ │ │ │ + bl 873b90 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ strd r3, r6, [r4, #4] │ │ │ │ dmb ish │ │ │ │ str r4, [r6, #0] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbz r3, 2eeeb0 │ │ │ │ adds r4, #4 │ │ │ │ @@ -147318,15 +147316,15 @@ │ │ │ │ lsls r6, r7, #3 │ │ │ │ ldr r6, [sp, #376] @ 0x178 │ │ │ │ lsls r5, r5, #3 │ │ │ │ subs r6, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ bls.n 2eee9c │ │ │ │ lsls r6, r7, #3 │ │ │ │ - ldr r7, [sp, #760] @ 0x2f8 │ │ │ │ + ldr r7, [sp, #856] @ 0x358 │ │ │ │ lsls r3, r3, #1 │ │ │ │ bls.n 2eee58 │ │ │ │ lsls r6, r7, #3 │ │ │ │ bls.n 2eedfc │ │ │ │ lsls r6, r7, #3 │ │ │ │ asrs r6, r3, #24 │ │ │ │ lsls r6, r5, #3 │ │ │ │ @@ -147348,15 +147346,15 @@ │ │ │ │ add r7, pc │ │ │ │ add.w r0, r7, #8 │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ str.w sl, [r4] │ │ │ │ - bl 878934 │ │ │ │ + bl 87893c │ │ │ │ ldr.w r3, [r4, #268] @ 0x10c │ │ │ │ ldr r2, [pc, #452] @ (2ef0f4 ) │ │ │ │ mov r0, r4 │ │ │ │ ldrd ip, r1, [r3] │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, ip │ │ │ │ @@ -147535,71 +147533,71 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r2, r1, #23 │ │ │ │ lsls r6, r5, #3 │ │ │ │ bhi.n 2ef0a8 │ │ │ │ lsls r6, r7, #3 │ │ │ │ ldr r5, [sp, #152] @ 0x98 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - subs r0, r5, r5 │ │ │ │ + subs r0, r0, r6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r5!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + stmia r5!, {r1, r2, r4, r7} │ │ │ │ lsls r4, r4, #1 │ │ │ │ strh r0, [r2, r0] │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r6, r4 │ │ │ │ + subs r4, r1, r5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r2, r0, r4 │ │ │ │ + subs r2, r3, r4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ bl 64510a │ │ │ │ - str r0, [sp, #808] @ 0x328 │ │ │ │ + str r0, [sp, #904] @ 0x388 │ │ │ │ lsls r5, r3, #1 │ │ │ │ strh.w pc, [sp, #4095] @ 0xfff │ │ │ │ - subs r6, r2, r3 │ │ │ │ + subs r6, r5, r3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r2, r1, r3 │ │ │ │ + subs r2, r4, r3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r0, r0, r3 │ │ │ │ + subs r0, r3, r3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - strh r6, [r6, #28] │ │ │ │ + strh r6, [r1, #30] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - adds r4, r2, r7 │ │ │ │ + adds r4, r5, r7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r0, r2, #30 │ │ │ │ + asrs r0, r5, #30 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r0, [r4, #28] │ │ │ │ + strh r0, [r7, #28] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - adds r6, r7, r6 │ │ │ │ + adds r6, r2, r7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r2, r7, #29 │ │ │ │ + asrs r2, r2, #30 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r2, [r1, #28] │ │ │ │ + strh r2, [r4, #28] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - adds r0, r5, r6 │ │ │ │ + adds r0, r0, r7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r4, r4, #29 │ │ │ │ + asrs r4, r7, #29 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r4, [r6, #26] │ │ │ │ + strh r4, [r1, #28] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - adds r2, r2, r6 │ │ │ │ + adds r2, r5, r6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r6, r1, #29 │ │ │ │ + asrs r6, r4, #29 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r6, [r3, #26] │ │ │ │ + strh r6, [r6, #26] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - adds r4, r7, r5 │ │ │ │ + adds r4, r2, r6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r0, r7, #28 │ │ │ │ + asrs r0, r2, #29 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r0, [r1, #26] │ │ │ │ + strh r0, [r4, #26] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - adds r6, r4, r5 │ │ │ │ + adds r6, r7, r5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r2, r4, #28 │ │ │ │ + asrs r2, r7, #28 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002ef16c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -147782,83 +147780,83 @@ │ │ │ │ bne.n 2ef232 │ │ │ │ ldr r0, [pc, #144] @ (2ef3b4 ) │ │ │ │ add r0, pc │ │ │ │ b.n 2ef236 │ │ │ │ ldr.w lr, [pc, #140] @ 2ef3b8 │ │ │ │ add lr, pc │ │ │ │ b.n 2ef192 │ │ │ │ - adds r4, r0, r5 │ │ │ │ + adds r4, r3, r5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r2, r2, r5 │ │ │ │ + adds r2, r5, r5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r2, r2, r5 │ │ │ │ + adds r2, r5, r5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r0, r2, r5 │ │ │ │ + adds r0, r5, r5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r6, r1, r5 │ │ │ │ + adds r6, r4, r5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r4, r1, r5 │ │ │ │ + adds r4, r4, r5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r2, r1, r5 │ │ │ │ + adds r2, r4, r5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r6, r1, r5 │ │ │ │ + adds r6, r4, r5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r4, r1, r5 │ │ │ │ + adds r4, r4, r5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r4, r1, r5 │ │ │ │ + adds r4, r4, r5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r0, r2, r5 │ │ │ │ + adds r0, r5, r5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r4, r2, r5 │ │ │ │ + adds r4, r5, r5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r2, r3, r5 │ │ │ │ + adds r2, r6, r5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r4, r2, r5 │ │ │ │ + adds r4, r5, r5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r5, [sp, #656] @ 0x290 │ │ │ │ + str r5, [sp, #752] @ 0x2f0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - adds r2, r1, r5 │ │ │ │ + adds r2, r4, r5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r0, r1, r5 │ │ │ │ + adds r0, r4, r5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r2, r4, r1 │ │ │ │ + adds r2, r7, r1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r5, [sp, #200] @ 0xc8 │ │ │ │ + str r5, [sp, #296] @ 0x128 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - str r5, [sp, #168] @ 0xa8 │ │ │ │ + str r5, [sp, #264] @ 0x108 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - str r5, [sp, #128] @ 0x80 │ │ │ │ + str r5, [sp, #224] @ 0xe0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - str r5, [sp, #88] @ 0x58 │ │ │ │ + str r5, [sp, #184] @ 0xb8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - str r5, [sp, #48] @ 0x30 │ │ │ │ + str r5, [sp, #144] @ 0x90 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - str r5, [sp, #8] │ │ │ │ + str r5, [sp, #104] @ 0x68 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - str r4, [sp, #1000] @ 0x3e8 │ │ │ │ + str r5, [sp, #72] @ 0x48 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - str r4, [sp, #960] @ 0x3c0 │ │ │ │ + str r5, [sp, #32] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - str r4, [sp, #928] @ 0x3a0 │ │ │ │ + str r5, [sp, #0] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - str r4, [sp, #896] @ 0x380 │ │ │ │ + str r4, [sp, #992] @ 0x3e0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - str r4, [sp, #864] @ 0x360 │ │ │ │ + str r4, [sp, #960] @ 0x3c0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - str r4, [sp, #840] @ 0x348 │ │ │ │ + str r4, [sp, #936] @ 0x3a8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - str r4, [sp, #768] @ 0x300 │ │ │ │ + str r4, [sp, #864] @ 0x360 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - adds r4, r4, r1 │ │ │ │ + adds r4, r7, r1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r4, [sp, #648] @ 0x288 │ │ │ │ + str r4, [sp, #744] @ 0x2e8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - str r4, [sp, #608] @ 0x260 │ │ │ │ + str r4, [sp, #704] @ 0x2c0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - asrs r0, r6, #30 │ │ │ │ + asrs r0, r1, #31 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r0, r2 │ │ │ │ mov r5, r2 │ │ │ │ @@ -147898,17 +147896,17 @@ │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ blx 28bf80 <__errno_location@plt> │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str r3, [r0, #0] │ │ │ │ b.n 2ef40e │ │ │ │ nop │ │ │ │ - asrs r4, r5, #30 │ │ │ │ + asrs r4, r0, #31 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r2, r5, #30 │ │ │ │ + asrs r2, r0, #31 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ @@ -147936,15 +147934,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - asrs r6, r6, #28 │ │ │ │ + asrs r6, r1, #29 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ @@ -147972,15 +147970,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - asrs r2, r3, #27 │ │ │ │ + asrs r2, r6, #27 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #56] @ (2ef53c ) │ │ │ │ @@ -148002,15 +148000,15 @@ │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - asrs r0, r0, #26 │ │ │ │ + asrs r0, r3, #26 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002ef540 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -148614,15 +148612,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ str r1, [sp, #424] @ 0x1a8 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r5, #5] │ │ │ │ + ldrb r6, [r0, #6] │ │ │ │ lsls r0, r6, #1 │ │ │ │ str r1, [sp, #192] @ 0xc0 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldrd ip, r2, [r0] │ │ │ │ ldrd r0, r3, [r1] │ │ │ │ cmp r2, r3 │ │ │ │ it eq │ │ │ │ @@ -148888,19 +148886,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2efde4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #112 @ 0x70 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strb r2, [r7, #25] │ │ │ │ + strb r2, [r2, #26] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - lsrs r0, r6, #23 │ │ │ │ + lsrs r0, r1, #24 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r4, r7, #23 │ │ │ │ + lsrs r4, r2, #24 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #148] @ (2efe90 ) │ │ │ │ @@ -148929,23 +148927,23 @@ │ │ │ │ mov r0, r1 │ │ │ │ mov r5, r2 │ │ │ │ mov r1, sp │ │ │ │ add r2, sp, #4 │ │ │ │ blx r5 │ │ │ │ add r0, sp, #8 │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ - bl 894ef0 │ │ │ │ + bl 894ef8 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r8 │ │ │ │ - bl 894ebc │ │ │ │ + bl 894ec4 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 895074 │ │ │ │ + bl 89507c │ │ │ │ ldr r2, [pc, #56] @ (2efe98 ) │ │ │ │ ldr r3, [pc, #48] @ (2efe94 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -149097,19 +149095,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2efff4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strb r2, [r5, #17] │ │ │ │ + strb r2, [r0, #18] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - lsrs r0, r4, #15 │ │ │ │ + lsrs r0, r7, #15 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r4, r7, #15 │ │ │ │ + lsrs r4, r2, #16 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ mov r7, r1 │ │ │ │ @@ -149399,21 +149397,21 @@ │ │ │ │ ldr r1, [pc, #24] @ (2f0324 ) │ │ │ │ ldr r3, [r5, #20] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ bl 514910 │ │ │ │ b.n 2f0286 │ │ │ │ nop │ │ │ │ - asrs r6, r3, #9 │ │ │ │ + asrs r6, r6, #9 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - lsrs r0, r4, #4 │ │ │ │ + lsrs r0, r7, #4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r0, r6, #3 │ │ │ │ + lsrs r0, r1, #4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r6, r7, #3 │ │ │ │ + lsrs r6, r2, #4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #8 │ │ │ │ vmov s15, r2 │ │ │ │ @@ -149524,21 +149522,21 @@ │ │ │ │ str.w r3, [r4, #144] @ 0x90 │ │ │ │ blx 28d4ec │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #20] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2f04e2 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 878934 │ │ │ │ + bl 87893c │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2f04f2 │ │ │ │ add.w r0, r4, #116 @ 0x74 │ │ │ │ - bl 878934 │ │ │ │ + bl 87893c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -149552,35 +149550,35 @@ │ │ │ │ ldr r0, [pc, #64] @ (2f0518 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ add.w r0, r4, #24 │ │ │ │ - bl 88cc2c │ │ │ │ + bl 88cc34 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 2f04a8 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ - bl 88cc2c │ │ │ │ + bl 88cc34 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldr r2, [r6, #116] @ 0x74 │ │ │ │ + ldr r2, [r1, #120] @ 0x78 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - lsls r0, r5, #27 │ │ │ │ + lsls r0, r0, #28 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r4, r6, #27 │ │ │ │ + lsls r4, r1, #28 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #108] @ (2f059c ) │ │ │ │ @@ -149604,15 +149602,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ ldr r4, [r3, #60] @ 0x3c │ │ │ │ sub.w r4, r4, #24 │ │ │ │ blt.n 2f0570 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cbz r1, 2f0570 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8a7d4c │ │ │ │ + bl 8a7d54 │ │ │ │ subs r1, r4, r1 │ │ │ │ it ne │ │ │ │ movne r4, r1 │ │ │ │ ldr r1, [pc, #48] @ (2f05a4 ) │ │ │ │ ldr r2, [pc, #44] @ (2f05a0 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r1, r2] │ │ │ │ @@ -149667,15 +149665,15 @@ │ │ │ │ lsls r3, r3, #21 │ │ │ │ bmi.w 2f0a26 │ │ │ │ ldr.w r0, [pc, #1116] @ 2f0a58 │ │ │ │ ldr.w r1, [pc, #1116] @ 2f0a5c │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #3 │ │ │ │ - bl 87f378 │ │ │ │ + bl 87f380 │ │ │ │ movs r2, #0 │ │ │ │ add.w r3, r5, #8 │ │ │ │ strd r2, r2, [r5, #8] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ ldr r1, [r4, #12] │ │ │ │ stmia r3!, {r0, r1} │ │ │ │ ldr r2, [r4, #40] @ 0x28 │ │ │ │ @@ -149717,15 +149715,15 @@ │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #24 │ │ │ │ movw r9, #4344 @ 0x10f8 │ │ │ │ add r0, r9 │ │ │ │ mov.w r8, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ strd r8, r8, [sp, #32] │ │ │ │ - bl 885844 │ │ │ │ + bl 88584c │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2f08e8 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r2, #32 │ │ │ │ movs r1, #0 │ │ │ │ @@ -149790,15 +149788,15 @@ │ │ │ │ movt r3, #49842 @ 0xc2b2 │ │ │ │ str r3, [sp, #20] │ │ │ │ eor.w r2, r2, r2, lsr #13 │ │ │ │ mul.w r2, r3, r2 │ │ │ │ eor.w r3, r2, r2, lsr #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r2, r3 │ │ │ │ - bl 885844 │ │ │ │ + bl 88584c │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 2f07be │ │ │ │ ldrd r0, r3, [r4, #8] │ │ │ │ ldr r2, [r6, #32] │ │ │ │ sub.w r1, r2, #32 │ │ │ │ lsls r3, r2 │ │ │ │ lsl.w r1, r0, r1 │ │ │ │ @@ -149839,23 +149837,23 @@ │ │ │ │ str r2, [r6, #12] │ │ │ │ bl 2f0328 │ │ │ │ ldr.w r0, [fp, #16] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r0, #4384 @ 0x1120 │ │ │ │ - bl 88584c │ │ │ │ + bl 885854 │ │ │ │ b.n 2f0790 │ │ │ │ ldr r3, [pc, #576] @ (2f0a64 ) │ │ │ │ ldr r1, [pc, #580] @ (2f0a68 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r3 │ │ │ │ - bl 87f378 │ │ │ │ + bl 87f380 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ str r2, [sp, #24] │ │ │ │ mla sl, r3, r1, sl │ │ │ │ str r1, [sp, #32] │ │ │ │ @@ -149897,15 +149895,15 @@ │ │ │ │ eor.w r7, r7, r7, lsr #15 │ │ │ │ mul.w r7, r3, r7 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eor.w r7, r7, r7, lsr #13 │ │ │ │ mul.w r7, r3, r7 │ │ │ │ eor.w r7, r7, r7, lsr #16 │ │ │ │ mov r2, r7 │ │ │ │ - bl 885844 │ │ │ │ + bl 88584c │ │ │ │ mov r8, r0 │ │ │ │ cbz r0, 2f093c │ │ │ │ ldrd r2, r3, [r8, #16] │ │ │ │ strd r2, r3, [r5, #8] │ │ │ │ b.n 2f061a │ │ │ │ movs r0, #16 │ │ │ │ blx 28b624 │ │ │ │ @@ -149923,15 +149921,15 @@ │ │ │ │ bl 2f0328 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ str r1, [r7, #8] │ │ │ │ add.w r0, sl, r9 │ │ │ │ mov r1, r7 │ │ │ │ - bl 88584c │ │ │ │ + bl 885854 │ │ │ │ ldr.w r0, [fp, #16] │ │ │ │ movw r1, #4464 @ 0x1170 │ │ │ │ adds r6, r0, r1 │ │ │ │ ldr r3, [r0, r1] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r0, r1] │ │ │ │ @@ -150006,51 +150004,51 @@ │ │ │ │ bic.w r6, r6, lr │ │ │ │ str r6, [r0, #0] │ │ │ │ ldr r6, [r0, #4] │ │ │ │ bic.w r6, r6, ip │ │ │ │ str r6, [r0, #4] │ │ │ │ ldr.w r0, [fp, #16] │ │ │ │ add r0, r9 │ │ │ │ - bl 88584c │ │ │ │ + bl 885854 │ │ │ │ b.n 2f08de │ │ │ │ ldr r0, [pc, #68] @ (2f0a6c ) │ │ │ │ ldr r1, [pc, #68] @ (2f0a70 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #2 │ │ │ │ - bl 87f2d0 │ │ │ │ + bl 87f2d8 │ │ │ │ mvn.w r0, #18 │ │ │ │ b.n 2f0650 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr r1, [pc, #48] @ (2f0a74 ) │ │ │ │ adds r0, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 87f2d0 │ │ │ │ + bl 87f2d8 │ │ │ │ mvn.w r0, #22 │ │ │ │ b.n 2f0650 │ │ │ │ strh r0, [r7, #50] @ 0x32 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ stmia r2!, {r4} │ │ │ │ lsls r6, r7, #3 │ │ │ │ - lsls r2, r7, #28 │ │ │ │ + lsls r2, r2, #29 │ │ │ │ lsls r4, r3, #1 │ │ │ │ strh r6, [r4, #46] @ 0x2e │ │ │ │ lsls r5, r5, #3 │ │ │ │ ite al │ │ │ │ lslal r6, r7, #3 │ │ │ │ - lsl r4, r5, #15 │ │ │ │ + lsl r4, r0, #16 │ │ │ │ lsls r4, r3, #1 │ │ │ │ pop {r1, r2, r5, r6, r7, pc} │ │ │ │ lsls r6, r7, #3 │ │ │ │ - lsls r0, r5, #9 │ │ │ │ + lsls r0, r0, #10 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r0, r1, #8 │ │ │ │ + lsls r0, r4, #8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002f0a78 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -150351,17 +150349,17 @@ │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ strh r4, [r0, #2] │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r4, #31] │ │ │ │ lsls r5, r5, #3 │ │ │ │ - lsls r6, r7, #26 │ │ │ │ + lsls r6, r2, #27 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - lsls r2, r7, #30 │ │ │ │ + lsls r2, r2, #31 │ │ │ │ lsls r6, r4, #1 │ │ │ │ │ │ │ │ 002f0da4 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -150487,30 +150485,30 @@ │ │ │ │ cmp r2, #1 │ │ │ │ beq.n 2f0f80 │ │ │ │ cmp r2, #2 │ │ │ │ beq.n 2f0f9e │ │ │ │ ldr.w r3, [fp, #4] │ │ │ │ cmp r3, sl │ │ │ │ bgt.n 2f0eb2 │ │ │ │ - bl 88d860 │ │ │ │ + bl 88d868 │ │ │ │ ldr r3, [pc, #244] @ (2f0fec ) │ │ │ │ ldr r2, [sp, #0] │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [pc, #240] @ (2f0ff0 ) │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #0 │ │ │ │ - bl 88c1cc │ │ │ │ + bl 88c1d4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 88b394 │ │ │ │ - bl 88c8c0 │ │ │ │ + bl 88b39c │ │ │ │ + bl 88c8c8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 88b398 │ │ │ │ + bl 88b3a0 │ │ │ │ str r4, [sp, #12] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2f0fce │ │ │ │ movs r6, #0 │ │ │ │ add.w r7, r8, #16 │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r1, #0] │ │ │ │ @@ -150527,15 +150525,15 @@ │ │ │ │ adds r6, #1 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr.w r1, [r3, #164] @ 0xa4 │ │ │ │ str r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2f0f2a │ │ │ │ mov r5, r1 │ │ │ │ - bl 88c8c0 │ │ │ │ + bl 88c8c8 │ │ │ │ ldr r2, [pc, #156] @ (2f0ff4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, #8] │ │ │ │ subs r3, r3, r6 │ │ │ │ str r3, [r2, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #12] │ │ │ │ @@ -150573,35 +150571,35 @@ │ │ │ │ b.n 2f0eea │ │ │ │ blx 28bf80 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #9 │ │ │ │ bne.n 2f0f42 │ │ │ │ ldr r0, [pc, #48] @ (2f0ff8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f05c │ │ │ │ + bl 87f064 │ │ │ │ b.n 2f0f44 │ │ │ │ - bl 88c8c0 │ │ │ │ + bl 88c8c8 │ │ │ │ b.n 2f0f76 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ ldrb r6, [r7, #23] │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldrb r0, [r6, #23] │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r1, #23] │ │ │ │ lsls r5, r5, #3 │ │ │ │ cbnz r6, 2f1006 │ │ │ │ lsls r6, r7, #3 │ │ │ │ ldr r0, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - vqadd.u32 q0, q4, │ │ │ │ + vqadd.u8 q8, q0, │ │ │ │ @ instruction: 0xb8b8 │ │ │ │ lsls r6, r7, #3 │ │ │ │ - mrc2 0, 3, r0, cr10, cr11, {2} │ │ │ │ + mrc2 0, 4, r0, cr2, cr11, {2} │ │ │ │ │ │ │ │ 002f0ffc : │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbz r3, 2f1034 │ │ │ │ push {r4} │ │ │ │ ldr r2, [r3, #20] │ │ │ │ cbz r2, 2f100c │ │ │ │ @@ -150670,18 +150668,18 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1050 @ 0x41a │ │ │ │ blx 28b63c │ │ │ │ - str r6, [r6, #56] @ 0x38 │ │ │ │ + str r6, [r1, #60] @ 0x3c │ │ │ │ lsls r0, r6, #1 │ │ │ │ - stc2l 0, cr0, [r8, #364]! @ 0x16c │ │ │ │ - @ instruction: 0xfb26005b │ │ │ │ + mcr2 0, 0, r0, cr0, cr11, {2} │ │ │ │ + @ instruction: 0xfb3e005b │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #392] @ (2f124c ) │ │ │ │ sub sp, #28 │ │ │ │ ldr r3, [pc, #392] @ (2f1250 ) │ │ │ │ @@ -150766,15 +150764,15 @@ │ │ │ │ strbge r6, [r4, #6] │ │ │ │ add.w r3, r7, #4096 @ 0x1000 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #64] @ 0x40 │ │ │ │ ldr r3, [r3, #16] │ │ │ │ blx r3 │ │ │ │ add.w r0, r4, #8 │ │ │ │ - bl 88cb38 │ │ │ │ + bl 88cb40 │ │ │ │ cbz r0, 2f11bc │ │ │ │ ldr r2, [pc, #216] @ (2f1268 ) │ │ │ │ ldr r3, [pc, #192] @ (2f1250 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -150827,15 +150825,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2f115a │ │ │ │ ldr r0, [pc, #104] @ (2f1278 ) │ │ │ │ mov r3, r9 │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ b.n 2f115a │ │ │ │ ldr r3, [pc, #92] @ (2f127c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f11f0 │ │ │ │ @@ -150844,44 +150842,44 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2f11f0 │ │ │ │ ldrh r1, [r0, #4] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #68] @ (2f1280 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r7, [r4, #16] │ │ │ │ b.n 2f11f0 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r4, [r6, #13] │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r5, #13] │ │ │ │ lsls r5, r5, #3 │ │ │ │ - asrs r0, r2, #7 │ │ │ │ + asrs r0, r5, #7 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - strb r2, [r7, #27] │ │ │ │ + strb r2, [r2, #28] │ │ │ │ lsls r3, r4, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - stc2l 0, cr0, [r8, #-364]! @ 0xfffffe94 │ │ │ │ + stc2 0, cr0, [r0, #364] @ 0x16c │ │ │ │ ldrb r4, [r5, #10] │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldrb r4, [r7, #9] │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r4, #72] @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldc2 0, cr0, [r4], {91} @ 0x5b │ │ │ │ + stc2 0, cr0, [ip], #364 @ 0x16c │ │ │ │ blx r1 │ │ │ │ movs r0, r0 │ │ │ │ - mrrc2 0, 5, r0, r0, cr11 @ │ │ │ │ + stc2l 0, cr0, [r8], #-364 @ 0xfffffe94 │ │ │ │ mvn.w r1, #29 │ │ │ │ b.n 2f10b0 │ │ │ │ nop │ │ │ │ mvn.w r1, #94 @ 0x5e │ │ │ │ b.n 2f10b0 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ @@ -151162,15 +151160,15 @@ │ │ │ │ ldr r2, [r4, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldr r2, [r4, #24] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 2f1318 │ │ │ │ orr.w r2, r2, #49152 @ 0xc000 │ │ │ │ cbz r1, 2f15ac │ │ │ │ orr.w r2, r2, #4096 @ 0x1000 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2f149c │ │ │ │ @@ -151198,38 +151196,38 @@ │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f1602 │ │ │ │ cmp r5, #0 │ │ │ │ bge.w 2f13b4 │ │ │ │ b.n 2f13d4 │ │ │ │ add.w r0, r7, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d2d4 │ │ │ │ + bl 88d2dc │ │ │ │ b.n 2f15d4 │ │ │ │ add.w r0, r7, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d1fc │ │ │ │ + bl 88d204 │ │ │ │ b.n 2f15ee │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r0, [r2, #6] │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r4, #5] │ │ │ │ lsls r5, r5, #3 │ │ │ │ - @ instruction: 0xfbe6005b │ │ │ │ + @ instruction: 0xfbfe005b │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r5, #0] │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r0, r0] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - vst4.16 {d16-d19}, [r4 :64], fp │ │ │ │ + ldr??.w r0, [ip, fp, lsl #1] │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3800] @ 0xed8 │ │ │ │ sub sp, #260 @ 0x104 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #404] @ (2f17e4 ) │ │ │ │ @@ -151369,15 +151367,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2f169e │ │ │ │ ldr r0, [pc, #108] @ (2f1808 ) │ │ │ │ mov r3, r1 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ b.n 2f169e │ │ │ │ ldr r3, [pc, #92] @ (2f180c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f175c │ │ │ │ @@ -151391,38 +151389,38 @@ │ │ │ │ ldrd r3, r2, [sp, #60] @ 0x3c │ │ │ │ strd r3, r2, [sp] │ │ │ │ ldr r0, [pc, #60] @ (2f1810 ) │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2f175c │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ strb r6, [r4, #23] │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r2, #23] │ │ │ │ lsls r5, r5, #3 │ │ │ │ - strb r4, [r5, #6] │ │ │ │ + strb r4, [r0, #7] │ │ │ │ lsls r3, r4, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r0, #21] │ │ │ │ lsls r5, r5, #3 │ │ │ │ - @ instruction: 0xf7f4005b │ │ │ │ + strb.w r0, [ip, fp, lsl #1] │ │ │ │ ldr r4, [r0, #104] @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf776005b │ │ │ │ + @ instruction: 0xf78e005b │ │ │ │ subs r0, #12 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf766005b │ │ │ │ + @ instruction: 0xf77e005b │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #256] @ 2f1924 │ │ │ │ sub sp, #16 │ │ │ │ ldr r4, [pc, #252] @ (2f1928 ) │ │ │ │ @@ -151523,35 +151521,35 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 2f185e │ │ │ │ ldr r0, [pc, #48] @ (2f1944 ) │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 2f185e │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ strb r0, [r2, #16] │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r7, #124] @ 0x7c │ │ │ │ + strb r4, [r2, #0] │ │ │ │ lsls r3, r4, #1 │ │ │ │ strb r0, [r0, #16] │ │ │ │ lsls r5, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r4, #13] │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldrb r0, [r1, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf672005b │ │ │ │ + @ instruction: 0xf68a005b │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #200] @ 2f1a20 │ │ │ │ sub sp, #16 │ │ │ │ ldr r6, [pc, #196] @ (2f1a24 ) │ │ │ │ @@ -151628,35 +151626,35 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2f1992 │ │ │ │ ldr r0, [pc, #48] @ (2f1a40 ) │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 2f1992 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ strb r4, [r3, #11] │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r1, #108] @ 0x6c │ │ │ │ + ldr r0, [r4, #108] @ 0x6c │ │ │ │ lsls r3, r4, #1 │ │ │ │ strb r4, [r1, #11] │ │ │ │ lsls r5, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r5, #9] │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldrsh r4, [r2, r5] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf59a005b │ │ │ │ + subs.w r0, r2, #14352384 @ 0xdb0000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr.w ip, [pc, #656] @ 2f1ce8 │ │ │ │ sub sp, #100 @ 0x64 │ │ │ │ ldr r6, [pc, #656] @ (2f1cec ) │ │ │ │ @@ -151716,15 +151714,15 @@ │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 2f1be6 │ │ │ │ mvn.w r4, #21 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 2efe9c │ │ │ │ mov r0, r7 │ │ │ │ - bl 89537c │ │ │ │ + bl 895384 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2f10b0 │ │ │ │ ldr r2, [pc, #500] @ (2f1cfc ) │ │ │ │ ldr r3, [pc, #480] @ (2f1cec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -151743,50 +151741,50 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [r0, #16] │ │ │ │ adds r3, #1 │ │ │ │ beq.n 2f1aec │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ mov r0, r9 │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 894ebc │ │ │ │ + bl 894ec4 │ │ │ │ b.n 2f1b60 │ │ │ │ ldrd r3, r2, [sp, #40] @ 0x28 │ │ │ │ add r8, r4 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ adds r3, r3, r4 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ adc.w r2, r2, r4, asr #31 │ │ │ │ cmp r4, #0 │ │ │ │ it ne │ │ │ │ cmpne r8, r1 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ bcs.n 2f1ba0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 8953d4 │ │ │ │ + bl 8953dc │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ sub.w r3, r3, r8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 895074 │ │ │ │ + bl 89507c │ │ │ │ vldr d7, [sp, #40] @ 0x28 │ │ │ │ mov r1, r6 │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ mov r0, r5 │ │ │ │ vstr d7, [sp] │ │ │ │ bl 2f71f0 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f1b46 │ │ │ │ adds r2, r4, #4 │ │ │ │ bne.n 2f1b98 │ │ │ │ ldrb r3, [r5, #7] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f1b76 │ │ │ │ mov r0, r9 │ │ │ │ - bl 89537c │ │ │ │ + bl 895384 │ │ │ │ b.n 2f1af0 │ │ │ │ ldr r2, [pc, #348] @ (2f1d00 ) │ │ │ │ mov r3, r8 │ │ │ │ movs r1, #7 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ bl 2efbcc │ │ │ │ @@ -151808,15 +151806,15 @@ │ │ │ │ bpl.n 2f1b98 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ ldr r0, [pc, #304] @ (2f1d0c ) │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2f1b98 │ │ │ │ ldrd r3, r1, [r0, #24] │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ cmp r3, r4 │ │ │ │ mov fp, r4 │ │ │ │ sbcs.w r0, r1, r2 │ │ │ │ @@ -151899,45 +151897,45 @@ │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r0, [pc, #84] @ (2f1d18 ) │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ b.n 2f1ad4 │ │ │ │ mvn.w r4, #27 │ │ │ │ b.n 2f1af0 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ... │ │ │ │ strb r6, [r3, #7] │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf53e005b │ │ │ │ + adcs.w r0, r6, #14352384 @ 0xdb0000 │ │ │ │ strb r4, [r4, #6] │ │ │ │ lsls r5, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r6, #4] │ │ │ │ lsls r5, r5, #3 │ │ │ │ - ldr r0, [r1, #72] @ 0x48 │ │ │ │ + ldr r0, [r4, #72] @ 0x48 │ │ │ │ lsls r3, r4, #1 │ │ │ │ asrs r4, r1, #21 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bic.w r0, lr, #14352384 @ 0xdb0000 │ │ │ │ - ldr r4, [r2, #64] @ 0x40 │ │ │ │ + orr.w r0, r6, #14352384 @ 0xdb0000 │ │ │ │ + ldr r4, [r5, #64] @ 0x40 │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r4, [pc, #96] @ (2f1d78 ) │ │ │ │ movs r0, r0 │ │ │ │ - ssat r0, #28, sl, lsl #1 │ │ │ │ + ssat r0, #28, r2, asr #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3712] @ 0xe80 │ │ │ │ ldr r2, [pc, #760] @ (2f2028 ) │ │ │ │ sub sp, #348 @ 0x15c │ │ │ │ ldr r3, [pc, #760] @ (2f202c ) │ │ │ │ @@ -152053,15 +152051,15 @@ │ │ │ │ mov r2, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ ldrd r0, r1, [sp, #320] @ 0x140 │ │ │ │ add r3, r5 │ │ │ │ bl 5140f4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 89537c │ │ │ │ + bl 895384 │ │ │ │ cmp r4, #0 │ │ │ │ it ge │ │ │ │ addge r4, r4, r7 │ │ │ │ movs r5, #0 │ │ │ │ b.n 2f1dac │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -152153,15 +152151,15 @@ │ │ │ │ str r0, [sp, #16] │ │ │ │ cmp r2, #1 │ │ │ │ beq.w 2f219e │ │ │ │ ldr r1, [pc, #260] @ (2f2054 ) │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ add.w r0, sl, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ - bl 878b68 │ │ │ │ + bl 878b70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ str r3, [sp, #16] │ │ │ │ blx 28b964 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ it lt │ │ │ │ @@ -152204,15 +152202,15 @@ │ │ │ │ ldr.w r3, [sl, #20] │ │ │ │ mov r9, r0 │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2f2066 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ add.w r0, sl, #52 @ 0x34 │ │ │ │ - bl 878b68 │ │ │ │ + bl 878b70 │ │ │ │ cmp.w r9, #0 │ │ │ │ blt.w 2f21d0 │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ add r5, r9 │ │ │ │ bl 5148e4 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ bl 5148e4 │ │ │ │ @@ -152235,35 +152233,35 @@ │ │ │ │ ... │ │ │ │ ldr r6, [r0, #112] @ 0x70 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r3, #108] @ 0x6c │ │ │ │ lsls r5, r5, #3 │ │ │ │ - @ instruction: 0xf272005b │ │ │ │ + @ instruction: 0xf28a005b │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r6, #100] @ 0x64 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - ldr r6, [r0, #32] │ │ │ │ + ldr r6, [r3, #32] │ │ │ │ lsls r3, r4, #1 │ │ │ │ - addw r0, lr, #91 @ 0x5b │ │ │ │ - adds r0, r4, r0 │ │ │ │ + @ instruction: 0xf226005b │ │ │ │ + adds r0, r7, r0 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - addw r0, r2, #91 @ 0x5b │ │ │ │ + @ instruction: 0xf21a005b │ │ │ │ subs r6, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - sbcs.w r0, lr, #91 @ 0x5b │ │ │ │ - ldr r0, [r6, #8] │ │ │ │ + @ instruction: 0xf196005b │ │ │ │ + ldr r0, [r1, #12] │ │ │ │ lsls r3, r4, #1 │ │ │ │ add.w r0, sl, #24 │ │ │ │ - bl 88cc44 │ │ │ │ + bl 88cc4c │ │ │ │ b.n 2f1ef8 │ │ │ │ add.w r0, sl, #24 │ │ │ │ - bl 88cecc │ │ │ │ + bl 88ced4 │ │ │ │ b.n 2f1fe0 │ │ │ │ add r0, sp, #300 @ 0x12c │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r4, sp, #320 @ 0x140 │ │ │ │ str r5, [sp, #300] @ 0x12c │ │ │ │ mov r1, r6 │ │ │ │ @@ -152275,15 +152273,15 @@ │ │ │ │ str r4, [sp, #16] │ │ │ │ str r5, [sp, #320] @ 0x140 │ │ │ │ strd r5, r5, [sp, #324] @ 0x144 │ │ │ │ strd r5, r5, [sp, #332] @ 0x14c │ │ │ │ bl 2efde8 │ │ │ │ ldr r1, [sp, #304] @ 0x130 │ │ │ │ mov r0, r4 │ │ │ │ - bl 894ebc │ │ │ │ + bl 894ec4 │ │ │ │ b.n 2f20c2 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ add r5, r4 │ │ │ │ adds r3, r3, r4 │ │ │ │ str r3, [r7, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ adc.w r3, r3, r4, asr #31 │ │ │ │ @@ -152291,38 +152289,38 @@ │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r4, #0 │ │ │ │ it ne │ │ │ │ cmpne r5, r3 │ │ │ │ bcs.n 2f21aa │ │ │ │ ldr r4, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ - bl 8953d4 │ │ │ │ + bl 8953dc │ │ │ │ ldr r3, [sp, #316] @ 0x13c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r2, r5 │ │ │ │ subs r3, r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 895074 │ │ │ │ + bl 89507c │ │ │ │ ldrd r2, r3, [sp, #64] @ 0x40 │ │ │ │ strd r2, r3, [sp] │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ ldrd r2, r3, [sp, #320] @ 0x140 │ │ │ │ bl 2f7290 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f20a6 │ │ │ │ adds r2, r4, #4 │ │ │ │ bne.n 2f20fa │ │ │ │ ldrb r3, [r6, #7] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f20d8 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 89537c │ │ │ │ + bl 895384 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 89537c │ │ │ │ + bl 895384 │ │ │ │ b.n 2f1dac │ │ │ │ ldr r3, [pc, #336] @ (2f225c ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f1d86 │ │ │ │ ldr r3, [pc, #328] @ (2f2260 ) │ │ │ │ @@ -152335,24 +152333,24 @@ │ │ │ │ vldr d7, [sp, #64] @ 0x40 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r0, [pc, #304] @ (2f2264 ) │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ b.n 2f1d86 │ │ │ │ ldr r0, [pc, #288] @ (2f2268 ) │ │ │ │ mvn.w r5, #94 @ 0x5e │ │ │ │ ldr r1, [pc, #288] @ (2f226c ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #12 │ │ │ │ - bl 87f378 │ │ │ │ + bl 87f380 │ │ │ │ b.n 2f1db8 │ │ │ │ ldr r3, [pc, #276] @ (2f2270 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f1db6 │ │ │ │ ldr r3, [pc, #248] @ (2f2260 ) │ │ │ │ @@ -152363,26 +152361,26 @@ │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ mov r3, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r4 │ │ │ │ ldr r0, [pc, #244] @ (2f2274 ) │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2f1db8 │ │ │ │ subs.w r8, r1, r5 │ │ │ │ sbc.w r2, r2, r0 │ │ │ │ cmp r4, r8 │ │ │ │ sbcs.w r1, r3, r2 │ │ │ │ itt cc │ │ │ │ movcc r8, r4 │ │ │ │ movcc r2, r3 │ │ │ │ b.n 2f1e20 │ │ │ │ add.w r0, sl, #24 │ │ │ │ - bl 88cecc │ │ │ │ + bl 88ced4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ b.n 2f1f5e │ │ │ │ ldr r2, [pc, #204] @ (2f2278 ) │ │ │ │ mov r3, r5 │ │ │ │ movs r1, #7 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ @@ -152419,15 +152417,15 @@ │ │ │ │ ldr.w r3, [sl, #20] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2f224c │ │ │ │ ldr r1, [pc, #108] @ (2f227c ) │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ add.w r0, sl, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ - bl 878b68 │ │ │ │ + bl 878b70 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, sl │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r0, r6 │ │ │ │ bl 2f6688 │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ bl 5148e4 │ │ │ │ @@ -152439,32 +152437,32 @@ │ │ │ │ bl 5148e4 │ │ │ │ add r0, sp, #160 @ 0xa0 │ │ │ │ bl 5148e4 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx 28b964 │ │ │ │ b.n 2f1f72 │ │ │ │ add.w r0, sl, #24 │ │ │ │ - bl 88cecc │ │ │ │ + bl 88ced4 │ │ │ │ b.n 2f221a │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - vqadd.s8 q0, q5, │ │ │ │ + vqadd.s32 q0, q1, │ │ │ │ add r6, pc, #784 @ (adr r6, 2f257c ) │ │ │ │ lsls r6, r7, #3 │ │ │ │ - vqadd.s32 q0, q5, │ │ │ │ + vqadd.s8 q8, q1, │ │ │ │ adds r5, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - vqadd.s32 q8, q2, │ │ │ │ - str r6, [r7, #100] @ 0x64 │ │ │ │ + vqadd.s64 q8, q6, │ │ │ │ + str r6, [r2, #104] @ 0x68 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - mcr 0, 6, r0, cr0, cr11, {2} │ │ │ │ + mrc 0, 6, r0, cr8, cr11, {2} │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3824] @ 0xef0 │ │ │ │ ldr.w r1, [pc, #1068] @ 2f26c0 │ │ │ │ sub sp, #236 @ 0xec │ │ │ │ ldr.w r3, [pc, #1068] @ 2f26c4 │ │ │ │ @@ -152690,15 +152688,15 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [pc, #520] @ (2f26e4 ) │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r4, [sp, #84] @ 0x54 │ │ │ │ b.n 2f2328 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ ubfx r3, r4, #0, #9 │ │ │ │ @@ -152872,26 +152870,26 @@ │ │ │ │ ... │ │ │ │ ldr r0, [r4, #24] │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r6, #20] │ │ │ │ lsls r5, r5, #3 │ │ │ │ - mrc 0, 0, r0, cr14, cr11, {2} │ │ │ │ + mrc 0, 1, r0, cr6, cr11, {2} │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r5, #12] │ │ │ │ lsls r5, r5, #3 │ │ │ │ - ldcl 0, cr0, [ip], {91} @ 0x5b │ │ │ │ + ldcl 0, cr0, [r4], #364 @ 0x16c │ │ │ │ subs r1, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldc 0, cr0, [ip], #-364 @ 0xfffffe94 │ │ │ │ - b.n 2f2254 │ │ │ │ + mrrc 0, 5, r0, r4, cr11 │ │ │ │ + b.n 2f2284 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldrb.w r3, [sp, #55] @ 0x37 │ │ │ │ cmp r3, #98 @ 0x62 │ │ │ │ beq.n 2f2704 │ │ │ │ cmp r3, #99 @ 0x63 │ │ │ │ it eq │ │ │ │ moveq.w r0, #8192 @ 0x2000 │ │ │ │ @@ -152947,43 +152945,43 @@ │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bpl.w 2f245c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d1fc │ │ │ │ + bl 88d204 │ │ │ │ b.n 2f245c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d2d4 │ │ │ │ + bl 88d2dc │ │ │ │ b.n 2f2438 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d1fc │ │ │ │ + bl 88d204 │ │ │ │ b.n 2f2552 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d2d4 │ │ │ │ + bl 88d2dc │ │ │ │ b.n 2f252e │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str.w sl, [r3] │ │ │ │ b.n 2f2496 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d1fc │ │ │ │ + bl 88d204 │ │ │ │ b.n 2f2614 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d2d4 │ │ │ │ + bl 88d2dc │ │ │ │ b.n 2f25f0 │ │ │ │ ldr r3, [pc, #76] @ (2f2840 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f2496 │ │ │ │ ldr r3, [pc, #68] @ (2f2844 ) │ │ │ │ @@ -152997,27 +152995,27 @@ │ │ │ │ str.w sl, [sp, #16] │ │ │ │ ldr r0, [pc, #44] @ (2f2848 ) │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r3, [sp, #96] @ 0x60 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2f2496 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d2d4 │ │ │ │ + bl 88d2dc │ │ │ │ b.n 2f2782 │ │ │ │ subs r4, r3, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldmdb lr!, {r0, r1, r3, r4, r6} │ │ │ │ + ldrd r0, r0, [r6, #-364] @ 0x16c │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3680] @ 0xe60 │ │ │ │ sub sp, #380 @ 0x17c │ │ │ │ ldr.w r1, [pc, #2068] @ 2f3074 │ │ │ │ add r2, sp, #104 @ 0x68 │ │ │ │ @@ -153198,30 +153196,30 @@ │ │ │ │ str r0, [r6, #4] │ │ │ │ mov r0, r4 │ │ │ │ blx 28b964 │ │ │ │ ldrh r1, [r5, #8] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ blx 28dc70 │ │ │ │ str r0, [sp, #88] @ 0x58 │ │ │ │ - bl 88d860 │ │ │ │ + bl 88d868 │ │ │ │ ldr.w r2, [pc, #1592] @ 2f3090 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r0, r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r0, r2 │ │ │ │ ldr.w r2, [pc, #1580] @ 2f3094 │ │ │ │ add r2, pc │ │ │ │ - bl 88c1cc │ │ │ │ + bl 88c1d4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 88b394 │ │ │ │ - bl 88c8c0 │ │ │ │ + bl 88b39c │ │ │ │ + bl 88c8c8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 88b398 │ │ │ │ + bl 88b3a0 │ │ │ │ ldrb.w r4, [r8, #7] │ │ │ │ cmp r4, #0 │ │ │ │ bne.w 2f2bc4 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add.w r0, r2, #16 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ @@ -153338,15 +153336,15 @@ │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ b.n 2f2a16 │ │ │ │ mvn.w r5, #21 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ b.n 2f2990 │ │ │ │ - bl 88c8c0 │ │ │ │ + bl 88c8c8 │ │ │ │ mvn.w r5, #3 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ mov r0, r8 │ │ │ │ bl 2efe9c │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx 28b964 │ │ │ │ @@ -153392,24 +153390,24 @@ │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r0, [pc, #1116] @ 2f30a4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ ldrb.w r2, [r8, #6] │ │ │ │ ldrh.w r1, [r8, #4] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2f29a0 │ │ │ │ blx 28bf80 <__errno_location@plt> │ │ │ │ ldr r5, [r0, #0] │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ movs r4, #1 │ │ │ │ negs r5, r5 │ │ │ │ mov r7, r5 │ │ │ │ lsrs r6, r5, #31 │ │ │ │ - bl 88c8c0 │ │ │ │ + bl 88c8c8 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 2f2bcc │ │ │ │ adds r5, #4 │ │ │ │ beq.w 2f2dc2 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ @@ -153523,15 +153521,15 @@ │ │ │ │ cmp r2, #46 @ 0x2e │ │ │ │ bne.n 2f2cec │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f2d46 │ │ │ │ b.n 2f2cec │ │ │ │ ldr.w fp, [sp, #72] @ 0x48 │ │ │ │ - bl 88c8c0 │ │ │ │ + bl 88c8c8 │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 2f2bc8 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ mov r0, r8 │ │ │ │ mvn.w r5, #3 │ │ │ │ bl 2efe9c │ │ │ │ b.n 2f2bd4 │ │ │ │ @@ -153668,15 +153666,15 @@ │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [pc, #424] @ (2f30b8 ) │ │ │ │ ldrb.w r2, [r8, #6] │ │ │ │ ldrh.w r1, [r8, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2f2eac │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ bl 2f0448 │ │ │ │ str r0, [sp, #20] │ │ │ │ cbz r0, 2f2f64 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r5, [sp, #20] │ │ │ │ @@ -153756,15 +153754,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldrh.w r1, [r8, #4] │ │ │ │ ldrb.w r2, [r8, #6] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ b.n 2f2a16 │ │ │ │ mov r5, r7 │ │ │ │ b.n 2f2ea6 │ │ │ │ ldr r2, [pc, #180] @ (2f30c4 ) │ │ │ │ mov r3, r1 │ │ │ │ @@ -153774,82 +153772,82 @@ │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [pc, #172] @ (2f30c8 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldrb.w r2, [r8, #6] │ │ │ │ ldrh.w r1, [r8, #4] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str.w sl, [sp, #24] │ │ │ │ strd sl, sl, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [r2, #0] │ │ │ │ b.n 2f2a16 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ bge.w 2f2e18 │ │ │ │ b.n 2f2bcc │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d1fc │ │ │ │ + bl 88d204 │ │ │ │ b.n 2f2e5a │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d2d4 │ │ │ │ + bl 88d2dc │ │ │ │ b.n 2f2e38 │ │ │ │ - bl 88c8c0 │ │ │ │ + bl 88c8c8 │ │ │ │ mov r7, r6 │ │ │ │ movs r4, #1 │ │ │ │ str r6, [sp, #64] @ 0x40 │ │ │ │ b.n 2f2c7c │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r6, [r1, #60] @ 0x3c │ │ │ │ lsls r5, r5, #3 │ │ │ │ str r4, [r7, #56] @ 0x38 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe8de005b │ │ │ │ - ldrsb.w r0, [ip, #104] @ 0x68 │ │ │ │ + ldrd r0, r0, [r6], #364 @ 0x16c │ │ │ │ + ldrsh.w r0, [r4, #104] @ 0x68 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r5, #36] @ 0x24 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2f381c │ │ │ │ + b.n 2f384c │ │ │ │ lsls r3, r3, #1 │ │ │ │ adds r0, r3, r3 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2f2c70 │ │ │ │ + b.n 2f2ca0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - b.n 2f2b78 │ │ │ │ + b.n 2f2ba8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bhi.n 2f3078 │ │ │ │ + bhi.n 2f30a8 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - asrs r4, r3, #29 │ │ │ │ + asrs r4, r6, #29 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bhi.n 2f31a8 │ │ │ │ + bhi.n 2f2fd8 │ │ │ │ lsls r3, r5, #1 │ │ │ │ subs r2, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2f3674 │ │ │ │ + b.n 2f36a4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - b.n 2f34c4 │ │ │ │ + b.n 2f34f4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - b.n 2f3450 │ │ │ │ + b.n 2f3480 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrsb r0, [r5, r6] │ │ │ │ + ldrsb r0, [r0, r7] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - b.n 2f33f8 │ │ │ │ + b.n 2f3428 │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3856] @ 0xf10 │ │ │ │ ldr r1, [pc, #636] @ (2f335c ) │ │ │ │ sub sp, #204 @ 0xcc │ │ │ │ @@ -154005,15 +154003,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #280] @ (2f3384 ) │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1529 @ 0x5f9 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ add.w r0, sl, #4192 @ 0x1060 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #16 │ │ │ │ bl 55d0e8 │ │ │ │ subs r4, r0, #0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ itt ge │ │ │ │ @@ -154049,15 +154047,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [pc, #172] @ (2f3390 ) │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ b.n 2f3160 │ │ │ │ ldr.w r9, [sp, #36] @ 0x24 │ │ │ │ ldr.w r0, [sl, #8] │ │ │ │ mov r1, r9 │ │ │ │ blx 28d754 │ │ │ │ mov r6, r0 │ │ │ │ @@ -154087,50 +154085,50 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #88] @ (2f339c ) │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r3, [sp, #64] @ 0x40 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2f31e0 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ ldrh r0, [r3, r5] │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r0, r4] │ │ │ │ lsls r5, r5, #3 │ │ │ │ - b.n 2f3570 │ │ │ │ + b.n 2f35a0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, r6 │ │ │ │ + lsls r6, r1, #1 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - asrs r0, r4, #16 │ │ │ │ + asrs r0, r7, #16 │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldrh r4, [r7, r0] │ │ │ │ lsls r5, r5, #3 │ │ │ │ - rors r0, r4 │ │ │ │ + rors r0, r7 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - b.n 2f3388 │ │ │ │ + b.n 2f33b8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bls.n 2f3424 │ │ │ │ + bls.n 2f3454 │ │ │ │ lsls r3, r3, #1 │ │ │ │ asrs r0, r2, #7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - svc 78 @ 0x4e │ │ │ │ + svc 102 @ 0x66 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r2, [r6, #76] @ 0x4c │ │ │ │ + ldr r2, [r1, #80] @ 0x50 │ │ │ │ lsls r3, r3, #1 │ │ │ │ tst r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - svc 136 @ 0x88 │ │ │ │ + svc 160 @ 0xa0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #28 │ │ │ │ ldr r2, [pc, #364] @ (2f3520 ) │ │ │ │ @@ -154224,22 +154222,22 @@ │ │ │ │ str r3, [r7, #56] @ 0x38 │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ cmp.w r3, #4096 @ 0x1000 │ │ │ │ bge.n 2f3428 │ │ │ │ ldr r0, [pc, #172] @ (2f3544 ) │ │ │ │ mvn.w r4, #89 @ 0x59 │ │ │ │ add r0, pc │ │ │ │ - bl 87f05c │ │ │ │ + bl 87f064 │ │ │ │ b.n 2f3450 │ │ │ │ ldr r0, [pc, #164] @ (2f3548 ) │ │ │ │ ldr r1, [pc, #164] @ (2f354c ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #13 │ │ │ │ add r1, pc │ │ │ │ - bl 87f378 │ │ │ │ + bl 87f380 │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ b.n 2f3434 │ │ │ │ ldr r1, [pc, #152] @ (2f3550 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ bl 514910 │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ @@ -154257,15 +154255,15 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ ldr r0, [pc, #124] @ (2f355c ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2f33fa │ │ │ │ ldr r3, [pc, #112] @ (2f3560 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f3450 │ │ │ │ ldr r3, [pc, #92] @ (2f3558 ) │ │ │ │ @@ -154276,53 +154274,53 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ ldr r0, [pc, #88] @ (2f3564 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2f3450 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [r0, r2] │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r6, r1] │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bics r2, r4 │ │ │ │ + bics r2, r7 │ │ │ │ lsls r5, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - svc 60 @ 0x3c │ │ │ │ + svc 84 @ 0x54 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - svc 58 @ 0x3a │ │ │ │ + svc 82 @ 0x52 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - muls r0, r1 │ │ │ │ + muls r0, r4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrsb r2, [r3, r7] │ │ │ │ lsls r5, r5, #3 │ │ │ │ - udf #190 @ 0xbe │ │ │ │ + udf #214 @ 0xd6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ str r3, [sp, #424] @ 0x1a8 │ │ │ │ lsls r6, r7, #3 │ │ │ │ - udf #254 @ 0xfe │ │ │ │ + svc 22 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r2, sp, #352 @ 0x160 │ │ │ │ + add r2, sp, #448 @ 0x1c0 │ │ │ │ lsls r2, r5, #1 │ │ │ │ lsls r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - udf #46 @ 0x2e │ │ │ │ + udf #70 @ 0x46 │ │ │ │ lsls r3, r3, #1 │ │ │ │ str r0, [r0, #16] │ │ │ │ movs r0, r0 │ │ │ │ - svc 82 @ 0x52 │ │ │ │ + svc 106 @ 0x6a │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr.w ip, [pc, #304] @ 2f36ac │ │ │ │ @@ -154445,15 +154443,15 @@ │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ strh.w r2, [sp, #36] @ 0x24 │ │ │ │ b.n 2f35c4 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ ldrsb r2, [r7, r2] │ │ │ │ lsls r5, r5, #3 │ │ │ │ - svc 4 │ │ │ │ + svc 28 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r6, [r4, r1] │ │ │ │ lsls r5, r5, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -154643,15 +154641,15 @@ │ │ │ │ bl 2efe9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 2f3832 │ │ │ │ b.n 2f3826 │ │ │ │ add.w r0, r8, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d2d4 │ │ │ │ + bl 88d2dc │ │ │ │ b.n 2f37c2 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 2efe9c │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ @@ -154659,15 +154657,15 @@ │ │ │ │ ldr.w r2, [r8, #24] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ tst.w r2, #2 │ │ │ │ beq.w 2f3720 │ │ │ │ add.w r0, r8, #4160 @ 0x1040 │ │ │ │ str r3, [sp, #16] │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d1fc │ │ │ │ + bl 88d204 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ b.n 2f383a │ │ │ │ add r7, sp, #100 @ 0x64 │ │ │ │ mov.w ip, #0 │ │ │ │ add r3, sp, #84 @ 0x54 │ │ │ │ strd ip, ip, [sp, #100] @ 0x64 │ │ │ │ strd ip, ip, [sp, #108] @ 0x6c │ │ │ │ @@ -154763,30 +154761,30 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2efe9c │ │ │ │ ldr.w r3, [r8, #24] │ │ │ │ lsls r1, r3, #30 │ │ │ │ bpl.w 2f371c │ │ │ │ add.w r0, r8, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d1fc │ │ │ │ + bl 88d204 │ │ │ │ b.n 2f371c │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ ldr.w r3, [r8, #24] │ │ │ │ lsls r7, r3, #30 │ │ │ │ bpl.w 2f371c │ │ │ │ b.n 2f39dc │ │ │ │ strb r4, [r1, r5] │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 2f3924 │ │ │ │ + ble.n 2f3954 │ │ │ │ lsls r3, r3, #1 │ │ │ │ strb r4, [r0, r4] │ │ │ │ lsls r5, r5, #3 │ │ │ │ - bge.n 2f3a7c │ │ │ │ + bge.n 2f3aac │ │ │ │ lsls r3, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3864] @ 0xf18 │ │ │ │ sub sp, #196 @ 0xc4 │ │ │ │ mov r6, r0 │ │ │ │ @@ -154925,15 +154923,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr r0, [pc, #136] @ (2f3bf4 ) │ │ │ │ ldrb.w r3, [sp, #56] @ 0x38 │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r6 │ │ │ │ bl 2efe9c │ │ │ │ b.n 2f3a94 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ bne.n 2f3af2 │ │ │ │ @@ -154957,42 +154955,42 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [pc, #64] @ (2f3bfc ) │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ b.n 2f3a8c │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r2, [r2, r0] │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, r0] │ │ │ │ lsls r5, r5, #3 │ │ │ │ - bge.n 2f3c84 │ │ │ │ + bge.n 2f3cb4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r2, r6] │ │ │ │ lsls r5, r5, #3 │ │ │ │ - lsrs r0, r5, #10 │ │ │ │ + lsrs r0, r0, #11 │ │ │ │ lsls r7, r3, #1 │ │ │ │ strb r0, [r5, #4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 2f3cdc │ │ │ │ + bls.n 2f3b0c │ │ │ │ lsls r3, r3, #1 │ │ │ │ asrs r4, r3, #22 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 2f3bdc │ │ │ │ + bls.n 2f3c0c │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ ldr.w ip, [pc, #296] @ 2f3d3c │ │ │ │ @@ -155112,36 +155110,36 @@ │ │ │ │ bpl.n 2f3c5c │ │ │ │ ldrd r3, r2, [sp, #20] │ │ │ │ strd r2, r4, [sp] │ │ │ │ ldr r0, [pc, #52] @ (2f3d5c ) │ │ │ │ ldrb r2, [r7, #6] │ │ │ │ ldrh r1, [r7, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ b.n 2f3c5c │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r4, [r4, r0] │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r7, r2] │ │ │ │ + ldrb r4, [r2, r3] │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldr r7, [pc, #968] @ (2f4114 ) │ │ │ │ lsls r5, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #792] @ (2f406c ) │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldrb r4, [r5, r2] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 2f3d68 │ │ │ │ + bhi.n 2f3d98 │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ ldr r4, [pc, #368] @ (2f3ee4 ) │ │ │ │ sub sp, #192 @ 0xc0 │ │ │ │ @@ -155262,15 +155260,15 @@ │ │ │ │ ldr r0, [pc, #124] @ (2f3f08 ) │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp, #16] │ │ │ │ vldr d7, [sp, #40] @ 0x28 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ b.n 2f3dd6 │ │ │ │ ldr r3, [pc, #100] @ (2f3f0c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f3e28 │ │ │ │ @@ -155286,41 +155284,41 @@ │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr r0, [pc, #64] @ (2f3f10 ) │ │ │ │ ldrb.w r3, [sp, #32] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2f3e28 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r6, [pc, #784] @ (2f41f8 ) │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #728] @ (2f41c8 ) │ │ │ │ lsls r5, r5, #3 │ │ │ │ - bvc.n 2f3e70 │ │ │ │ + bvc.n 2f3ea0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 2f3e44 │ │ │ │ + bvc.n 2f3e74 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r5, [pc, #1000] @ (2f42e8 ) │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r1, #16] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 2f3ec8 │ │ │ │ + bvs.n 2f3ef8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r4, [r1, #92] @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 2f3edc │ │ │ │ + bvs.n 2f3f0c │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ ldr r6, [pc, #336] @ (2f4078 ) │ │ │ │ sub sp, #192 @ 0xc0 │ │ │ │ @@ -155442,15 +155440,15 @@ │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp, #16] │ │ │ │ vldr d7, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2f3f8e │ │ │ │ ldr r3, [pc, #76] @ (2f40a0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f400c │ │ │ │ ldr r3, [pc, #60] @ (2f4098 ) │ │ │ │ @@ -155459,40 +155457,40 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2f400c │ │ │ │ ldr r0, [pc, #60] @ (2f40a4 ) │ │ │ │ movs r3, #0 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2f400c │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ ldr r5, [pc, #64] @ (2f40bc ) │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #0] @ (2f4084 ) │ │ │ │ lsls r5, r5, #3 │ │ │ │ - bvs.n 2f3fd8 │ │ │ │ + bvs.n 2f4008 │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #576] @ (2f42d0 ) │ │ │ │ lsls r5, r5, #3 │ │ │ │ - stmia r7!, {r1, r2, r5} │ │ │ │ + stmia r7!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r7, r3, #1 │ │ │ │ cmp r3, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 2f4044 │ │ │ │ + bpl.n 2f4074 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r1, [pc, #656] @ (2f4334 ) │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 2f4068 │ │ │ │ + bpl.n 2f4098 │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr.w lr, [pc, #204] @ 2f4188 │ │ │ │ @@ -155571,36 +155569,36 @@ │ │ │ │ bpl.n 2f40fe │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #48] @ (2f41a8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 2f40fe │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r3, [pc, #488] @ (2f4374 ) │ │ │ │ lsls r5, r5, #3 │ │ │ │ - ldr r0, [r4, #108] @ 0x6c │ │ │ │ + ldr r0, [r7, #108] @ 0x6c │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #376] @ (2f4310 ) │ │ │ │ lsls r5, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #24] @ (2f41b8 ) │ │ │ │ lsls r5, r5, #3 │ │ │ │ asrs r4, r6, #12 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 2f41ac │ │ │ │ + bpl.n 2f41dc │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ ldr r4, [pc, #716] @ (2f4490 ) │ │ │ │ @@ -155743,15 +155741,15 @@ │ │ │ │ b.n 2f42c6 │ │ │ │ ldr r0, [pc, #376] @ (2f44ac ) │ │ │ │ mvn.w r4, #19 │ │ │ │ ldr r1, [pc, #372] @ (2f44b0 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #15 │ │ │ │ - bl 87f378 │ │ │ │ + bl 87f380 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ bl 2efe9c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 2f10b0 │ │ │ │ ldr r2, [pc, #348] @ (2f44b4 ) │ │ │ │ @@ -155774,23 +155772,23 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #304] @ (2f44b8 ) │ │ │ │ ldr r1, [pc, #308] @ (2f44bc ) │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ adds r0, #14 │ │ │ │ - bl 87f378 │ │ │ │ + bl 87f380 │ │ │ │ b.n 2f4224 │ │ │ │ ldr r0, [pc, #296] @ (2f44c0 ) │ │ │ │ mvn.w r4, #94 @ 0x5e │ │ │ │ ldr r1, [pc, #292] @ (2f44c4 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #16 │ │ │ │ - bl 87f378 │ │ │ │ + bl 87f380 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ bl 2efe9c │ │ │ │ b.n 2f434c │ │ │ │ mov r4, r9 │ │ │ │ ldrd sl, r9, [sp, #32] │ │ │ │ ldr r5, [sp, #52] @ 0x34 │ │ │ │ @@ -155836,15 +155834,15 @@ │ │ │ │ bpl.n 2f4344 │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ mov r3, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r0, [pc, #176] @ (2f44d4 ) │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2f4344 │ │ │ │ ldr r3, [pc, #168] @ (2f44d8 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f421a │ │ │ │ ldr r3, [pc, #148] @ (2f44d0 ) │ │ │ │ @@ -155856,15 +155854,15 @@ │ │ │ │ ldrd r2, r3, [sp, #56] @ 0x38 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr r0, [pc, #136] @ (2f44dc ) │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ b.n 2f421a │ │ │ │ ldr r5, [sp, #52] @ 0x34 │ │ │ │ movs r4, #0 │ │ │ │ ldrd sl, r9, [sp, #32] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2f43be │ │ │ │ @@ -155880,49 +155878,49 @@ │ │ │ │ mov r7, r5 │ │ │ │ b.n 2f43e4 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #464] @ (2f4664 ) │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5, {r2, r4, r5, r6, r7} │ │ │ │ + ldmia r6!, {r2, r3} │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r2, [pc, #344] @ (2f45f8 ) │ │ │ │ lsls r5, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 2f4548 │ │ │ │ + bcs.n 2f4578 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - bmi.n 2f4490 │ │ │ │ + bpl.n 2f44c0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ strh r6, [r2, #38] @ 0x26 │ │ │ │ lsls r6, r7, #3 │ │ │ │ - bcc.n 2f4464 │ │ │ │ + bcc.n 2f4494 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r0, [pc, #912] @ (2f4848 ) │ │ │ │ lsls r5, r5, #3 │ │ │ │ strh r0, [r1, #36] @ 0x24 │ │ │ │ lsls r6, r7, #3 │ │ │ │ - bcc.n 2f4568 │ │ │ │ + bcc.n 2f4598 │ │ │ │ lsls r3, r3, #1 │ │ │ │ strh r2, [r6, #34] @ 0x22 │ │ │ │ lsls r6, r7, #3 │ │ │ │ - bcc.n 2f4418 │ │ │ │ + bcc.n 2f4448 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r4, r8 │ │ │ │ + add r4, fp │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r1, [pc, #544] @ (2f46f0 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 2f45d0 │ │ │ │ + bcc.n 2f4400 │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r2, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 2f4578 │ │ │ │ + bcs.n 2f45a8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ ldr.w ip, [pc, #332] @ 2f4640 │ │ │ │ @@ -156046,36 +156044,36 @@ │ │ │ │ vstr d7, [sp, #8] │ │ │ │ ldr r0, [pc, #60] @ (2f4660 ) │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ b.n 2f4548 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ ... │ │ │ │ bxns r8 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 2f45a8 │ │ │ │ + bcs.n 2f45d8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ bx r1 │ │ │ │ lsls r5, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ mov ip, r7 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r1, #116] @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 2f45d8 │ │ │ │ + bne.n 2f4608 │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r1, [pc, #676] @ (2f491c ) │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -156292,15 +156290,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [pc, #172] @ (2f4944 ) │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ b.n 2f46c6 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr.w r0, [r8, #8] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ blx 28d754 │ │ │ │ @@ -156332,44 +156330,44 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ str.w fp, [sp] │ │ │ │ ldr r0, [pc, #72] @ (2f494c ) │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ bl 2efe9c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2f478e │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ cmp r8, r8 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ cmp lr, r3 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - strh r6, [r1, r1] │ │ │ │ + strh r6, [r4, r1] │ │ │ │ lsls r5, r4, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - rsb r0, r0, #14483456 @ 0xdd0000 │ │ │ │ + rsbs r0, r8, #14483456 @ 0xdd0000 │ │ │ │ add r8, r2 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - @ instruction: 0xf4fa005d │ │ │ │ + adds.w r0, r2, #14483456 @ 0xdd0000 │ │ │ │ cmp r0, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7, {r3, r7} │ │ │ │ + ldmia r7, {r5, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r4, [pc, #160] @ (2f49ec ) │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7!, {r1, r2, r4, r6} │ │ │ │ + ldmia r7!, {r1, r2, r3, r5, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, #152 @ 0x98 │ │ │ │ mov r4, r0 │ │ │ │ @@ -156576,15 +156574,15 @@ │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ strd r0, r1, [sp, #16] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [pc, #88] @ (2f4bc0 ) │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ b.n 2f49ac │ │ │ │ ldr r3, [pc, #76] @ (2f4bc4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f4a86 │ │ │ │ @@ -156593,39 +156591,39 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2f4a86 │ │ │ │ ldr r0, [pc, #56] @ (2f4bc8 ) │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2f4a86 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmn r0, r2 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ cmn r2, r0 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - ldmia r6, {r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r7!, {r2, r4} │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ sbcs r4, r3 │ │ │ │ lsls r5, r5, #3 │ │ │ │ adds r7, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5, {r2, r5} │ │ │ │ + ldmia r5, {r2, r3, r4, r5} │ │ │ │ lsls r3, r3, #1 │ │ │ │ str r4, [r6, #100] @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5, {r1, r3, r5, r6} │ │ │ │ + ldmia r5!, {r1, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3736] @ 0xe98 │ │ │ │ sub sp, #328 @ 0x148 │ │ │ │ mov r5, r0 │ │ │ │ @@ -156708,15 +156706,15 @@ │ │ │ │ str r2, [sp, #188] @ 0xbc │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ str r2, [sp, #192] @ 0xc0 │ │ │ │ vstr d7, [sp, #208] @ 0xd0 │ │ │ │ cbz r1, 2f4cc4 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 8a7d4c │ │ │ │ + bl 8a7d54 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ subs r1, r3, r1 │ │ │ │ it ne │ │ │ │ movne r3, r1 │ │ │ │ vldr d7, [sp, #104] @ 0x68 │ │ │ │ add r2, sp, #168 @ 0xa8 │ │ │ │ str r3, [sp, #224] @ 0xe0 │ │ │ │ @@ -156816,15 +156814,15 @@ │ │ │ │ vldr d7, [sp, #40] @ 0x28 │ │ │ │ mov r3, r1 │ │ │ │ ldr r0, [pc, #148] @ (2f4e54 ) │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ b.n 2f4c48 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ orr.w r3, r3, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #160] @ 0xa0 │ │ │ │ b.n 2f4d38 │ │ │ │ ldr r2, [pc, #120] @ (2f4e58 ) │ │ │ │ @@ -156844,15 +156842,15 @@ │ │ │ │ ldr r2, [sp, #184] @ 0xb8 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r0, [pc, #84] @ (2f4e5c ) │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 2f4d54 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ lsls r7, r7, #31 │ │ │ │ @@ -156861,31 +156859,31 @@ │ │ │ │ movs r0, r0 │ │ │ │ eors r2, r2 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r0 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - ldmia r4, {r3, r4, r5, r6, r7} │ │ │ │ + ldmia r5!, {r4} │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r4, pc} │ │ │ │ + pop {r3, r5, pc} │ │ │ │ lsls r4, r4, #1 │ │ │ │ subs r6, #208 @ 0xd0 │ │ │ │ lsls r5, r5, #3 │ │ │ │ asrs r4, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3!, {r5, r6} │ │ │ │ + ldmia r3, {r3, r4, r5, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldrsb r4, [r0, r7] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3, {r1, r2, r3, r6} │ │ │ │ + ldmia r3!, {r1, r2, r5, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w ip, [pc, #272] @ 2f4f84 │ │ │ │ @@ -156977,15 +156975,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2f4eb2 │ │ │ │ ldr r0, [pc, #92] @ (2f4fa8 ) │ │ │ │ mov r3, r1 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ b.n 2f4eb2 │ │ │ │ ldr r3, [pc, #80] @ (2f4fac ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f4ef4 │ │ │ │ @@ -156995,41 +156993,41 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2f4ef4 │ │ │ │ ldr r0, [pc, #64] @ (2f4fb0 ) │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2f4ef4 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r5, #194 @ 0xc2 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - subs r1, #174 @ 0xae │ │ │ │ + subs r1, #198 @ 0xc6 │ │ │ │ lsls r3, r4, #1 │ │ │ │ subs r5, #176 @ 0xb0 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 2f4fb4 │ │ │ │ + bmi.n 2f4fe4 │ │ │ │ lsls r0, r5, #1 │ │ │ │ subs r5, #46 @ 0x2e │ │ │ │ lsls r5, r5, #3 │ │ │ │ add r8, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2, {r2, r3, r4, r6} │ │ │ │ + ldmia r2, {r2, r4, r5, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r4, [r4, #8] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2, {r2, r3, r4, r6} │ │ │ │ + ldmia r2, {r2, r4, r5, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w lr, [pc, #312] @ 2f50fc │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ @@ -157144,29 +157142,29 @@ │ │ │ │ moveq r3, #7 │ │ │ │ b.n 2f5090 │ │ │ │ mvn.w r3, #21 │ │ │ │ b.n 2f5090 │ │ │ │ str r0, [sp, #12] │ │ │ │ add.w r0, r6, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d1fc │ │ │ │ + bl 88d204 │ │ │ │ ldrd r1, r3, [sp, #8] │ │ │ │ b.n 2f50c8 │ │ │ │ str r0, [sp, #8] │ │ │ │ add.w r0, r6, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d2d4 │ │ │ │ + bl 88d2dc │ │ │ │ ldr r1, [sp, #8] │ │ │ │ b.n 2f50b0 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ subs r4, #110 @ 0x6e │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #88] @ (2f5160 ) │ │ │ │ + ldr r1, [pc, #184] @ (2f51c0 ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ subs r4, #24 │ │ │ │ lsls r5, r5, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3864] @ 0xf18 │ │ │ │ @@ -157325,15 +157323,15 @@ │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #136] @ (2f532c ) │ │ │ │ ldrb.w r3, [sp, #64] @ 0x40 │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r0, r6 │ │ │ │ bl 2efe9c │ │ │ │ b.n 2f51a0 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ bne.n 2f51fe │ │ │ │ @@ -157358,40 +157356,40 @@ │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #64] @ (2f5334 ) │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2f5196 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r3, #18 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #238 @ 0xee │ │ │ │ lsls r5, r5, #3 │ │ │ │ - ldmia r0!, {r3, r4, r7} │ │ │ │ + ldmia r0!, {r4, r5, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #138 @ 0x8a │ │ │ │ lsls r5, r5, #3 │ │ │ │ - bfi r0, lr, #1, #30 │ │ │ │ + usat r0, #30, r6, lsl #1 │ │ │ │ cmp r2, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r2, r4, r7} │ │ │ │ + stmia r7!, {r1, r2, r3, r5, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ bx r9 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r2, r3} │ │ │ │ + stmia r7!, {r2, r5} │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ sub sp, #188 @ 0xbc │ │ │ │ mov r6, r0 │ │ │ │ @@ -157531,15 +157529,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #136] @ (2f5528 ) │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r3, [sp, #48] @ 0x30 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r6 │ │ │ │ bl 2efe9c │ │ │ │ b.n 2f53c8 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ bne.n 2f542c │ │ │ │ @@ -157563,40 +157561,40 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [pc, #64] @ (2f5530 ) │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ b.n 2f53c0 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ subs r0, #230 @ 0xe6 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #204 @ 0xcc │ │ │ │ lsls r5, r5, #3 │ │ │ │ - stmia r6!, {r3, r4, r5, r6, r7} │ │ │ │ + stmia r7!, {r4} │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #92 @ 0x5c │ │ │ │ lsls r5, r5, #3 │ │ │ │ - sbcs.w r0, r0, #94 @ 0x5e │ │ │ │ + @ instruction: 0xf188005e │ │ │ │ ldr r2, [pc, #896] @ (2f58a4 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r1, r2, r5} │ │ │ │ + stmia r6!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r1, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r3, r4, r7} │ │ │ │ + stmia r5!, {r4, r5, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3864] @ 0xf18 │ │ │ │ sub sp, #196 @ 0xc4 │ │ │ │ mov r5, r0 │ │ │ │ @@ -157723,15 +157721,15 @@ │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #244] @ (2f575c ) │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2f55ae │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r8, r4 │ │ │ │ bl 2efab8 │ │ │ │ bic.w r0, r0, #73728 @ 0x12000 │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ bic.w r0, r0, #320 @ 0x140 │ │ │ │ @@ -157799,41 +157797,41 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ str.w r9, [sp, #16] │ │ │ │ ldr r0, [pc, #64] @ (2f5768 ) │ │ │ │ ldrb.w r3, [sp, #56] @ 0x38 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2f562e │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r6, #236 @ 0xec │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #214 @ 0xd6 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - stmia r5!, {r2, r4, r7} │ │ │ │ + stmia r5!, {r2, r3, r5, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #114 @ 0x72 │ │ │ │ lsls r5, r5, #3 │ │ │ │ adds r0, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r2, r3, r5, r7} │ │ │ │ + stmia r4!, {r2, r6, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - rev16 r0, r6 │ │ │ │ + hlt 0x0008 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r0, ip │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r3, r5} │ │ │ │ + stmia r4!, {r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ ldr r1, [pc, #636] @ (2f59fc ) │ │ │ │ sub sp, #188 @ 0xbc │ │ │ │ @@ -157998,15 +157996,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ str.w r9, [sp, #16] │ │ │ │ ldr r0, [pc, #240] @ (2f5a20 ) │ │ │ │ ldrb.w r3, [sp, #48] @ 0x30 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 2f5810 │ │ │ │ ldr r2, [pc, #228] @ (2f5a24 ) │ │ │ │ add r3, sp, #44 @ 0x2c │ │ │ │ movs r1, #7 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ @@ -158044,15 +158042,15 @@ │ │ │ │ mov r3, r1 │ │ │ │ str.w fp, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [pc, #132] @ (2f5a2c ) │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ b.n 2f57fa │ │ │ │ mov r0, r4 │ │ │ │ bl 2efab8 │ │ │ │ bic.w r9, r0, #73728 @ 0x12000 │ │ │ │ bic.w r9, r9, #320 @ 0x140 │ │ │ │ b.n 2f5898 │ │ │ │ @@ -158082,35 +158080,35 @@ │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ adds r4, #184 @ 0xb8 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #156 @ 0x9c │ │ │ │ lsls r5, r5, #3 │ │ │ │ - add r6, sp, #984 @ 0x3d8 │ │ │ │ + add r7, sp, #56 @ 0x38 │ │ │ │ lsls r2, r5, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #18 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - @ instruction: 0xb86e │ │ │ │ + @ instruction: 0xb886 │ │ │ │ lsls r3, r3, #1 │ │ │ │ sbcs r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r2, r3, r4, r7} │ │ │ │ + stmia r2!, {r2, r4, r5, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrsb r2, [r5, r1] │ │ │ │ + ldrsb r2, [r0, r2] │ │ │ │ lsls r3, r3, #1 │ │ │ │ asrs r0, r0, #3 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r1, r3, r4, r5, r6, r7} │ │ │ │ + stmia r2!, {r1, r4} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xb77c │ │ │ │ + @ instruction: 0xb794 │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3888] @ 0xf30 │ │ │ │ sub sp, #180 @ 0xb4 │ │ │ │ mov r4, r0 │ │ │ │ @@ -158148,15 +158146,15 @@ │ │ │ │ bl 2f7434 │ │ │ │ subs r3, r0, #0 │ │ │ │ blt.n 2f5b18 │ │ │ │ ldr r0, [r6, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ subs r0, #24 │ │ │ │ mov r8, r1 │ │ │ │ - bl 8a7ab8 │ │ │ │ + bl 8a7ac0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f5b56 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r0 │ │ │ │ asrs r5, r0, #31 │ │ │ │ ldrd r0, r1, [sp, #128] @ 0x80 │ │ │ │ strd r0, r1, [sp, #48] @ 0x30 │ │ │ │ @@ -158165,25 +158163,25 @@ │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ ldrd r0, r1, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ strd r0, r1, [sp, #32] │ │ │ │ mov r3, r5 │ │ │ │ ldrd r0, r1, [sp, #104] @ 0x68 │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ - bl 8a8398 │ │ │ │ + bl 8a83a0 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r3, r5 │ │ │ │ strd r0, r1, [sp, #24] │ │ │ │ ldrd r0, r1, [sp, #96] @ 0x60 │ │ │ │ - bl 8a8398 │ │ │ │ + bl 8a83a0 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r3, r5 │ │ │ │ strd r0, r1, [sp, #16] │ │ │ │ ldrd r0, r1, [sp, #88] @ 0x58 │ │ │ │ - bl 8a8398 │ │ │ │ + bl 8a83a0 │ │ │ │ ldr r6, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [pc, #116] @ (2f5b70 ) │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ mul.w r0, r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ @@ -158224,17 +158222,17 @@ │ │ │ │ b.n 2f5ab0 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r1, #236 @ 0xec │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #196 @ 0xc4 │ │ │ │ + cmp r5, #220 @ 0xdc │ │ │ │ lsls r3, r4, #1 │ │ │ │ - stmia r1!, {r2, r4} │ │ │ │ + stmia r1!, {r2, r3, r5} │ │ │ │ lsls r3, r3, #1 │ │ │ │ adds r1, #12 │ │ │ │ lsls r5, r5, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -158279,17 +158277,17 @@ │ │ │ │ add.w r5, r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ strb r1, [r3, #7] │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 88ca18 │ │ │ │ + bl 88ca20 │ │ │ │ mov r0, r5 │ │ │ │ - bl 88cb38 │ │ │ │ + bl 88cb40 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cbz r0, 2f5c36 │ │ │ │ movs r1, #7 │ │ │ │ mov r0, r4 │ │ │ │ bl 2f10b0 │ │ │ │ ldr r2, [pc, #160] @ (2f5cb0 ) │ │ │ │ ldr r3, [pc, #140] @ (2f5ca0 ) │ │ │ │ @@ -158325,15 +158323,15 @@ │ │ │ │ str r0, [r2, #24] │ │ │ │ str r3, [r1, #0] │ │ │ │ str r1, [r3, #24] │ │ │ │ movs r1, #7 │ │ │ │ b.n 2f5c08 │ │ │ │ ldr r0, [pc, #80] @ (2f5cb4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f0c8 │ │ │ │ + bl 87f0d0 │ │ │ │ movs r1, #7 │ │ │ │ b.n 2f5c08 │ │ │ │ ldr r3, [pc, #72] @ (2f5cb8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f5bd4 │ │ │ │ @@ -158342,40 +158340,40 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2f5bd4 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #56] @ (2f5cc0 ) │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ ldrsh.w r0, [sp, #10] │ │ │ │ b.n 2f5bd4 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r0, #170 @ 0xaa │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #704 @ 0x2c0 │ │ │ │ + add r3, sp, #800 @ 0x320 │ │ │ │ lsls r3, r5, #1 │ │ │ │ adds r0, #150 @ 0x96 │ │ │ │ lsls r5, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #42 @ 0x2a │ │ │ │ lsls r5, r5, #3 │ │ │ │ - ite al │ │ │ │ - lslal r3, r3, #1 │ │ │ │ - add r6, #156 @ 0x9c │ │ │ │ + stmia r0!, {r2} │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + adds r6, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - nop {10} │ │ │ │ - lsls r3, r3, #1 │ │ │ │ + it lt │ │ │ │ + lsllt r3, r3, #1 │ │ │ │ │ │ │ │ 002f5cc4 : │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ adds r0, #24 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -158418,20 +158416,20 @@ │ │ │ │ bmi.n 2f5d2a │ │ │ │ ldr r5, [pc, #108] @ (2f5d90 ) │ │ │ │ add r5, pc │ │ │ │ b.n 2f5d2a │ │ │ │ ldr r5, [pc, #108] @ (2f5d94 ) │ │ │ │ add r5, pc │ │ │ │ add.w r0, r4, #8 │ │ │ │ - bl 88ca0c │ │ │ │ + bl 88ca14 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 88c4c4 │ │ │ │ + bl 88c4cc │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 88c868 │ │ │ │ + b.w 88c870 │ │ │ │ ldr r5, [pc, #84] @ (2f5d98 ) │ │ │ │ add r5, pc │ │ │ │ b.n 2f5d2a │ │ │ │ subs r3, #100 @ 0x64 │ │ │ │ movw r2, #5397 @ 0x1515 │ │ │ │ movt r2, #273 @ 0x111 │ │ │ │ uxtb r3, r3 │ │ │ │ @@ -158502,38 +158500,38 @@ │ │ │ │ cbz r3, 2f5e0a │ │ │ │ ldr r1, [pc, #96] @ (2f5e54 ) │ │ │ │ add.w r0, r4, #4320 @ 0x10e0 │ │ │ │ adds r0, #24 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 885ba8 │ │ │ │ + bl 885bb0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 8855d8 │ │ │ │ + bl 8855e0 │ │ │ │ ldr.w r3, [r5, #288] @ 0x120 │ │ │ │ cbz r3, 2f5e26 │ │ │ │ ldr r1, [pc, #68] @ (2f5e58 ) │ │ │ │ add.w r0, r4, #4384 @ 0x1120 │ │ │ │ movs r2, #0 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 885ba8 │ │ │ │ + bl 885bb0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 8855d8 │ │ │ │ + bl 8855e0 │ │ │ │ ldr.w r3, [r5, #328] @ 0x148 │ │ │ │ cbz r3, 2f5e46 │ │ │ │ ldr r1, [pc, #44] @ (2f5e5c ) │ │ │ │ add.w r0, r4, #4416 @ 0x1140 │ │ │ │ adds r0, #8 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 885ba8 │ │ │ │ + bl 885bb0 │ │ │ │ add.w r0, r4, #4416 @ 0x1140 │ │ │ │ adds r0, #8 │ │ │ │ - bl 8855d8 │ │ │ │ + bl 8855e0 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 28b960 │ │ │ │ nop │ │ │ │ ldr r5, [sp, #804] @ 0x324 │ │ │ │ @ instruction: 0xffff9dab │ │ │ │ @@ -158637,15 +158635,15 @@ │ │ │ │ str r3, [r4, #44] @ 0x2c │ │ │ │ ldr.w r3, [fp, #564] @ 0x234 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ blx 28ce88 │ │ │ │ str r0, [r4, #8] │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d0fc │ │ │ │ + bl 88d104 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r2, r4, #16 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ blx r3 │ │ │ │ @@ -158679,29 +158677,29 @@ │ │ │ │ add.w r5, r4, #4320 @ 0x10e0 │ │ │ │ ldr r1, [pc, #468] @ (2f6194 ) │ │ │ │ movs r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ add.w r0, r5, #24 │ │ │ │ vstr d7, [r5, #16] │ │ │ │ add r1, pc │ │ │ │ - bl 885518 │ │ │ │ + bl 885520 │ │ │ │ ldr r1, [pc, #452] @ (2f6198 ) │ │ │ │ add.w r0, r4, #4416 @ 0x1140 │ │ │ │ movs r3, #1 │ │ │ │ adds r0, #8 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #65536 @ 0x10000 │ │ │ │ add.w r7, fp, #16 │ │ │ │ - bl 885518 │ │ │ │ + bl 885520 │ │ │ │ ldr r1, [pc, #432] @ (2f619c ) │ │ │ │ movs r3, #1 │ │ │ │ add.w r0, r4, #4384 @ 0x1120 │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc │ │ │ │ - bl 885518 │ │ │ │ + bl 885520 │ │ │ │ add.w r3, r4, #4448 @ 0x1160 │ │ │ │ vldr d7, [pc, #368] @ 2f6170 │ │ │ │ add.w r2, r4, #4480 @ 0x1180 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ vstr d7, [r3, #16] │ │ │ │ vldr d7, [pc, #360] @ 2f6178 │ │ │ │ @@ -158712,15 +158710,15 @@ │ │ │ │ strb.w r8, [r6, #392] @ 0x188 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ blx 28b964 │ │ │ │ movs r3, #0 │ │ │ │ ldrd r1, r0, [sp, #24] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ strh.w r3, [sp, #32] │ │ │ │ - bl 87eb14 │ │ │ │ + bl 87eb1c │ │ │ │ ldr r2, [pc, #356] @ (2f61a0 ) │ │ │ │ ldr r3, [pc, #328] @ (2f6184 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ eors r2, r3 │ │ │ │ @@ -158741,15 +158739,15 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #4356 @ 0x1104 │ │ │ │ ldr r1, [pc, #304] @ (2f61ac ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r1, pc │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ mov r0, r4 │ │ │ │ mov.w r9, #1 │ │ │ │ bl 2f5db0 │ │ │ │ b.n 2f6022 │ │ │ │ blx 28bf80 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 28bcd8 │ │ │ │ @@ -158760,15 +158758,15 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4348 @ 0x10fc │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 2f6084 │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2f6150 │ │ │ │ ldr r3, [pc, #252] @ (2f61bc ) │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -158776,62 +158774,62 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #248] @ (2f61c4 ) │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #4302 @ 0x10ce │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 2f6084 │ │ │ │ movs r1, #31 │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [pc, #228] @ (2f61c8 ) │ │ │ │ ldr r3, [pc, #232] @ (2f61cc ) │ │ │ │ add r1, pc │ │ │ │ strd r1, r2, [sp] │ │ │ │ ldr r1, [pc, #228] @ (2f61d0 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #4320 @ 0x10e0 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 2f6084 │ │ │ │ ldr r2, [pc, #208] @ (2f61d4 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r1, [fp, #4] │ │ │ │ ldr r3, [pc, #204] @ (2f61d8 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #4353 @ 0x1101 │ │ │ │ ldr r1, [pc, #196] @ (2f61dc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r1, pc │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 2f6084 │ │ │ │ ldr r1, [pc, #188] @ (2f61e0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r6, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ - bl 87e38c │ │ │ │ + bl 87e394 │ │ │ │ b.n 2f6084 │ │ │ │ ldr r2, [pc, #176] @ (2f61e4 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ ldr r3, [pc, #176] @ (2f61e8 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #4310 @ 0x10d6 │ │ │ │ ldr r1, [pc, #168] @ (2f61ec ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r1, pc │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 2f6084 │ │ │ │ ldr r1, [pc, #156] @ (2f61f0 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2f60be │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #152] @ (2f61f4 ) │ │ │ │ movw r2, #4284 @ 0x10bc │ │ │ │ @@ -158851,66 +158849,66 @@ │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #178 @ 0xb2 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r5, [pc, #160] @ (2f6230 ) │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 2f61ec │ │ │ │ + bcs.n 2f621c │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldr r3, [sp, #460] @ 0x1cc │ │ │ │ @ instruction: 0xffff9bb3 │ │ │ │ vtbx.8 d25, {d15-d18}, d27 │ │ │ │ vdup.8 d18, d0[7] │ │ │ │ lsls r5, r5, #3 │ │ │ │ - pop {r1, r2, r5, pc} │ │ │ │ + pop {r1, r2, r3, r4, r5, pc} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r6, r1, #15 │ │ │ │ + asrs r6, r4, #15 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - add r3, sp, #264 @ 0x108 │ │ │ │ + add r3, sp, #360 @ 0x168 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r0, r5, #14 │ │ │ │ + asrs r0, r0, #15 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - pop {r1, r2, r3, r5, r7} │ │ │ │ + pop {r1, r2, r6, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r3, sp, #80 @ 0x50 │ │ │ │ + add r3, sp, #176 @ 0xb0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r2, r0, #14 │ │ │ │ + asrs r2, r3, #14 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - cbnz r0, 2f6236 │ │ │ │ + cbnz r0, 2f623c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r2, sp, #960 @ 0x3c0 │ │ │ │ + add r3, sp, #32 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - pop {r4} │ │ │ │ + pop {r3, r5} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r4, r3, #13 │ │ │ │ + asrs r4, r6, #13 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - add r2, sp, #816 @ 0x330 │ │ │ │ + add r2, sp, #912 @ 0x390 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - pop {r1, r3, r5, r6} │ │ │ │ + pop {r1, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r2, r6, #12 │ │ │ │ + asrs r2, r1, #13 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - add r2, sp, #664 @ 0x298 │ │ │ │ + add r2, sp, #760 @ 0x2f8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - pop {r3} │ │ │ │ + pop {r5} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cbnz r0, 2f624c │ │ │ │ + cbnz r0, 2f6252 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r4, r0, #12 │ │ │ │ + asrs r4, r3, #12 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - add r2, sp, #480 @ 0x1e0 │ │ │ │ + add r2, sp, #576 @ 0x240 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r6, #186 @ 0xba │ │ │ │ + subs r6, #210 @ 0xd2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r4, r4, #11 │ │ │ │ + asrs r4, r7, #11 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - add r2, sp, #360 @ 0x168 │ │ │ │ + add r2, sp, #456 @ 0x1c8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cbnz r2, 2f6246 │ │ │ │ + cbnz r2, 2f624c │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f6200 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -158926,30 +158924,30 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ blx 28d48c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ str r4, [sp, #16] │ │ │ │ cbz r3, 2f6246 │ │ │ │ - bl 88bdc0 │ │ │ │ + bl 88bdc8 │ │ │ │ movs r1, #1 │ │ │ │ - bl 875b7c │ │ │ │ + bl 875b84 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2f6236 │ │ │ │ ldr r0, [pc, #88] @ (2f62a0 ) │ │ │ │ mov r1, sp │ │ │ │ add r0, pc │ │ │ │ - bl 88c4c4 │ │ │ │ - bl 88c868 │ │ │ │ + bl 88c4cc │ │ │ │ + bl 88c870 │ │ │ │ ldrb.w r3, [sp, #32] │ │ │ │ cbnz r3, 2f626c │ │ │ │ - bl 88bdc0 │ │ │ │ + bl 88bdc8 │ │ │ │ movs r1, #1 │ │ │ │ - bl 875b7c │ │ │ │ + bl 875b84 │ │ │ │ ldrb.w r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f625a │ │ │ │ ldr r2, [pc, #52] @ (2f62a4 ) │ │ │ │ ldr r3, [pc, #44] @ (2f629c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -158985,42 +158983,42 @@ │ │ │ │ ldr r7, [pc, #124] @ (2f633c ) │ │ │ │ add r7, pc │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2f6334 │ │ │ │ mov r8, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 88d860 │ │ │ │ + bl 88d868 │ │ │ │ ldr r3, [pc, #112] @ (2f6340 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [pc, #112] @ (2f6344 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r5 │ │ │ │ - bl 88c1cc │ │ │ │ + bl 88c1d4 │ │ │ │ mov r7, r0 │ │ │ │ - bl 88b394 │ │ │ │ - bl 88c8c0 │ │ │ │ + bl 88b39c │ │ │ │ + bl 88c8c8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 88b398 │ │ │ │ + bl 88b3a0 │ │ │ │ ldr r4, [r4, #16] │ │ │ │ blx 28bf80 <__errno_location@plt> │ │ │ │ str r5, [r0, #0] │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r8, #16 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r0, r4, #16 │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ blx r3 │ │ │ │ cbz r0, 2f6326 │ │ │ │ movs r4, #0 │ │ │ │ str r0, [r6, #0] │ │ │ │ - bl 88c8c0 │ │ │ │ + bl 88c8c8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -159034,15 +159032,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f6314 │ │ │ │ nop │ │ │ │ cmp r1, #126 @ 0x7e │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #352 @ 0x160 │ │ │ │ + add r3, sp, #448 @ 0x1c0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f6348 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ @@ -159061,29 +159059,29 @@ │ │ │ │ str r3, [sp, #180] @ 0xb4 │ │ │ │ mov.w r3, #0 │ │ │ │ ldrb.w r3, [sp, #236] @ 0xec │ │ │ │ str r3, [sp, #32] │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.w 2f65c2 │ │ │ │ mov r9, r0 │ │ │ │ - bl 88d860 │ │ │ │ + bl 88d868 │ │ │ │ ldr r3, [pc, #588] @ (2f65dc ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [pc, #588] @ (2f65e0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r8 │ │ │ │ - bl 88c1cc │ │ │ │ + bl 88c1d4 │ │ │ │ mov r7, r0 │ │ │ │ - bl 88b394 │ │ │ │ - bl 88c8c0 │ │ │ │ + bl 88b39c │ │ │ │ + bl 88c8c8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 88b398 │ │ │ │ + bl 88b3a0 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ movs r2, #112 @ 0x70 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r3 │ │ │ │ add r7, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr.w fp, [r9, #16] │ │ │ │ @@ -159233,23 +159231,23 @@ │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2f659e │ │ │ │ ldr r0, [sp, #16] │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ ldr r1, [pc, #184] @ (2f65f0 ) │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ - bl 878b68 │ │ │ │ + bl 878b70 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 2f0b2c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ bics.w r3, r3, r4, asr #32 │ │ │ │ it cs │ │ │ │ movcs r3, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 88c8c0 │ │ │ │ + bl 88c8c8 │ │ │ │ ldr r2, [pc, #156] @ (2f65f4 ) │ │ │ │ ldr r3, [pc, #116] @ (2f65d0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ eors r2, r3 │ │ │ │ @@ -159274,19 +159272,19 @@ │ │ │ │ blx 28b624 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r7, r0 │ │ │ │ str r0, [r3, #0] │ │ │ │ b.n 2f6494 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ adds r0, #24 │ │ │ │ - bl 88cecc │ │ │ │ + bl 88ced4 │ │ │ │ b.n 2f6540 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add.w r0, r3, #24 │ │ │ │ - bl 88cc44 │ │ │ │ + bl 88cc4c │ │ │ │ b.n 2f63fc │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f651a │ │ │ │ movs r4, #0 │ │ │ │ b.n 2f651a │ │ │ │ @@ -159299,23 +159297,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #216 @ 0xd8 │ │ │ │ lsls r5, r5, #3 │ │ │ │ cmp r0, #210 @ 0xd2 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #608 @ 0x260 │ │ │ │ + add r2, sp, #704 @ 0x2c0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r6, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #888 @ 0x378 │ │ │ │ + add r4, sp, #984 @ 0x3d8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - sub sp, #120 @ 0x78 │ │ │ │ + sub sp, #216 @ 0xd8 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - add r3, sp, #616 @ 0x268 │ │ │ │ + add r3, sp, #712 @ 0x2c8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ movs r6, #226 @ 0xe2 │ │ │ │ lsls r5, r5, #3 │ │ │ │ │ │ │ │ 002f65f8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -159325,42 +159323,42 @@ │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #112] @ (2f667c ) │ │ │ │ add r4, pc │ │ │ │ cbnz r3, 2f6670 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r6, r1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 88d860 │ │ │ │ + bl 88d868 │ │ │ │ ldr r2, [pc, #100] @ (2f6680 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r4, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #92] @ (2f6684 ) │ │ │ │ add r2, pc │ │ │ │ - bl 88c1cc │ │ │ │ + bl 88c1d4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 88b394 │ │ │ │ - bl 88c8c0 │ │ │ │ + bl 88b39c │ │ │ │ + bl 88c8c8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 88b398 │ │ │ │ + bl 88b3a0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ add.w r0, r5, #16 │ │ │ │ add.w r1, r6, #16 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ mov r5, r0 │ │ │ │ subs r4, r1, #0 │ │ │ │ bge.n 2f665c │ │ │ │ blx 28bf80 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ negs r5, r0 │ │ │ │ asrs r4, r5, #31 │ │ │ │ - bl 88c8c0 │ │ │ │ + bl 88c8c8 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -159368,15 +159366,15 @@ │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 2f6660 │ │ │ │ nop │ │ │ │ movs r6, #48 @ 0x30 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #16 │ │ │ │ + add r0, sp, #112 @ 0x70 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f6688 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -159394,44 +159392,44 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, fp, pc} │ │ │ │ mov r6, ip │ │ │ │ ldr.w fp, [r0, #16] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 88d860 │ │ │ │ + bl 88d868 │ │ │ │ ldr r2, [pc, #68] @ (2f670c ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r4, r2] │ │ │ │ ldr r2, [pc, #64] @ (2f6710 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 88c1cc │ │ │ │ + bl 88c1d4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 88b394 │ │ │ │ - bl 88c8c0 │ │ │ │ + bl 88b39c │ │ │ │ + bl 88c8c8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 88b398 │ │ │ │ + bl 88b3a0 │ │ │ │ ldr.w r4, [fp, #12] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add.w r1, r7, #16 │ │ │ │ add.w r0, fp, #16 │ │ │ │ ldr r4, [r4, #88] @ 0x58 │ │ │ │ blx r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, fp, lr} │ │ │ │ - b.w 88c8c0 │ │ │ │ + b.w 88c8c8 │ │ │ │ nop │ │ │ │ movs r5, #156 @ 0x9c │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #360 @ (adr r7, 2f687c ) │ │ │ │ + add r7, pc, #456 @ (adr r7, 2f68dc ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f6714 : │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ ldr r2, [pc, #108] @ (2f6784 ) │ │ │ │ add r2, pc │ │ │ │ cbz r3, 2f672a │ │ │ │ @@ -159445,43 +159443,43 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r1 │ │ │ │ strd r3, r2, [sp] │ │ │ │ - bl 88d860 │ │ │ │ + bl 88d868 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ (2f6788 ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [r2, r0] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #52] @ (2f678c ) │ │ │ │ add r2, pc │ │ │ │ - bl 88c1cc │ │ │ │ + bl 88c1d4 │ │ │ │ str r0, [sp, #0] │ │ │ │ - bl 88b394 │ │ │ │ - bl 88c8c0 │ │ │ │ + bl 88b39c │ │ │ │ + bl 88c8c8 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 88b398 │ │ │ │ + bl 88b3a0 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r1, r5, #16 │ │ │ │ add.w r0, r4, #16 │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ blx r3 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 88c8c0 │ │ │ │ + b.w 88c8c8 │ │ │ │ movs r5, #36 @ 0x24 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #856 @ (adr r6, 2f6ae8 ) │ │ │ │ + add r6, pc, #952 @ (adr r6, 2f6b48 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f6790 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -159517,42 +159515,42 @@ │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f68b2 │ │ │ │ - bl 88d860 │ │ │ │ + bl 88d868 │ │ │ │ ldr r3, [pc, #232] @ (2f68e0 ) │ │ │ │ ldr r2, [pc, #232] @ (2f68e4 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 88c1cc │ │ │ │ + bl 88c1d4 │ │ │ │ mov r7, r0 │ │ │ │ - bl 88b394 │ │ │ │ - bl 88c8c0 │ │ │ │ + bl 88b39c │ │ │ │ + bl 88c8c8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 88b398 │ │ │ │ + bl 88b3a0 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add.w r7, r9, #8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r4, [r2, #100] @ 0x64 │ │ │ │ ldr.w r2, [r8, #4] │ │ │ │ blx r4 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 2f686c │ │ │ │ blx 28bf80 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ - bl 88c8c0 │ │ │ │ + bl 88c8c8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ negs r4, r4 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f68a6 │ │ │ │ ldr r2, [pc, #160] @ (2f68e8 ) │ │ │ │ ldr r3, [pc, #140] @ (2f68d8 ) │ │ │ │ add r2, pc │ │ │ │ @@ -159584,25 +159582,25 @@ │ │ │ │ add r1, sp, #8 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt.n 2f68be │ │ │ │ add r0, sp, #8 │ │ │ │ bl 2f0b2c │ │ │ │ - bl 88c8c0 │ │ │ │ + bl 88c8c8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 2f6846 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d1fc │ │ │ │ + bl 88d204 │ │ │ │ b.n 2f6846 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d120 │ │ │ │ + bl 88d128 │ │ │ │ b.n 2f67f2 │ │ │ │ blx 28bf80 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ b.n 2f6896 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f6846 │ │ │ │ @@ -159612,15 +159610,15 @@ │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #140 @ 0x8c │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #192 @ (adr r6, 2f69a8 ) │ │ │ │ + add r6, pc, #288 @ (adr r6, 2f6a08 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ movs r3, #242 @ 0xf2 │ │ │ │ lsls r5, r5, #3 │ │ │ │ │ │ │ │ 002f68ec : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -159634,38 +159632,38 @@ │ │ │ │ bne.n 2f69d2 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r1, r3, #30 │ │ │ │ bmi.n 2f69a6 │ │ │ │ - bl 88d860 │ │ │ │ + bl 88d868 │ │ │ │ ldr r3, [pc, #196] @ (2f69dc ) │ │ │ │ ldr r2, [pc, #196] @ (2f69e0 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 88c1cc │ │ │ │ + bl 88c1d4 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 88b394 │ │ │ │ - bl 88c8c0 │ │ │ │ + bl 88b39c │ │ │ │ + bl 88c8c8 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 88b398 │ │ │ │ + bl 88b3a0 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r2, r5, #16 │ │ │ │ add.w r1, r5, #8 │ │ │ │ add.w r0, r4, #16 │ │ │ │ ldr r3, [r3, #64] @ 0x40 │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2f697e │ │ │ │ - bl 88c8c0 │ │ │ │ + bl 88c8c8 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f69b2 │ │ │ │ ldr r3, [pc, #136] @ (2f69e4 ) │ │ │ │ ldr r2, [pc, #136] @ (2f69e8 ) │ │ │ │ ldr r1, [r7, r3] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ @@ -159680,15 +159678,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 28bf80 <__errno_location@plt> │ │ │ │ ldr r5, [r0, #0] │ │ │ │ - bl 88c8c0 │ │ │ │ + bl 88c8c8 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f69be │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 2f695a │ │ │ │ negs r0, r5 │ │ │ │ add sp, #12 │ │ │ │ @@ -159696,34 +159694,34 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d120 │ │ │ │ + bl 88d128 │ │ │ │ b.n 2f6912 │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d1fc │ │ │ │ + bl 88d204 │ │ │ │ b.n 2f695a │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d1fc │ │ │ │ + bl 88d204 │ │ │ │ b.n 2f698e │ │ │ │ mov r0, r6 │ │ │ │ bl 2f0e24 │ │ │ │ b.n 2f696e │ │ │ │ mvn.w r0, #3 │ │ │ │ b.n 2f6970 │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #64 @ (adr r5, 2f6a24 ) │ │ │ │ + add r5, pc, #160 @ (adr r5, 2f6a84 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r6, [pc, #832] @ (2f6d28 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #256] @ (2f6aec ) │ │ │ │ ... │ │ │ │ │ │ │ │ 002f69ec : │ │ │ │ @@ -159735,40 +159733,40 @@ │ │ │ │ sub sp, #12 │ │ │ │ ldr r5, [pc, #132] @ (2f6a84 ) │ │ │ │ add r5, pc │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2f6a7e │ │ │ │ ldr r6, [r0, #16] │ │ │ │ mov r7, r1 │ │ │ │ - bl 88d860 │ │ │ │ + bl 88d868 │ │ │ │ ldr r2, [pc, #120] @ (2f6a88 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #112] @ (2f6a8c ) │ │ │ │ add r2, pc │ │ │ │ - bl 88c1cc │ │ │ │ + bl 88c1d4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 88b394 │ │ │ │ - bl 88c8c0 │ │ │ │ + bl 88b39c │ │ │ │ + bl 88c8c8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 88b398 │ │ │ │ + bl 88b3a0 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r6, #16 │ │ │ │ ldr r3, [r3, #60] @ 0x3c │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f6a4a │ │ │ │ blx 28bf80 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 88c8c0 │ │ │ │ + bl 88c8c8 │ │ │ │ cbnz r4, 2f6a6a │ │ │ │ ldr r3, [pc, #60] @ (2f6a90 ) │ │ │ │ ldr r2, [r5, r3] │ │ │ │ ldr r3, [r2, #0] │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r2, #0] │ │ │ │ mov r0, r4 │ │ │ │ @@ -159780,27 +159778,27 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 28bf80 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #9 │ │ │ │ bne.n 2f6a50 │ │ │ │ ldr r0, [pc, #28] @ (2f6a94 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f05c │ │ │ │ + bl 87f064 │ │ │ │ b.n 2f6a5a │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f6a5a │ │ │ │ movs r2, #60 @ 0x3c │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #64 @ (adr r4, 2f6ad0 ) │ │ │ │ + add r4, pc, #160 @ (adr r4, 2f6b30 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r6, [pc, #832] @ (2f6dd4 ) │ │ │ │ movs r0, r0 │ │ │ │ - cbz r6, 2f6af0 │ │ │ │ + cbz r6, 2f6af6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f6a98 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -159816,51 +159814,51 @@ │ │ │ │ beq.n 2f6b34 │ │ │ │ mov r8, r3 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ mov r7, r2 │ │ │ │ mov r6, r1 │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f6b48 │ │ │ │ - bl 88d860 │ │ │ │ + bl 88d868 │ │ │ │ ldr r3, [pc, #176] @ (2f6b80 ) │ │ │ │ ldr r2, [pc, #180] @ (2f6b84 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 88c1cc │ │ │ │ + bl 88c1d4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 88b394 │ │ │ │ - bl 88c8c0 │ │ │ │ + bl 88b39c │ │ │ │ + bl 88c8c8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 88b398 │ │ │ │ + bl 88b3a0 │ │ │ │ ldr r5, [r4, #32] │ │ │ │ add.w r3, r8, #144 @ 0x90 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r4, #16 │ │ │ │ blx r5 │ │ │ │ subs r5, r0, #0 │ │ │ │ blt.n 2f6b20 │ │ │ │ - bl 88c8c0 │ │ │ │ + bl 88c8c8 │ │ │ │ ldr r2, [r4, #24] │ │ │ │ lsls r3, r2, #30 │ │ │ │ bmi.n 2f6b54 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 28bf80 <__errno_location@plt> │ │ │ │ ldr r5, [r0, #0] │ │ │ │ - bl 88c8c0 │ │ │ │ + bl 88c8c8 │ │ │ │ ldr r2, [r4, #24] │ │ │ │ negs r5, r5 │ │ │ │ lsls r3, r2, #30 │ │ │ │ bpl.n 2f6b0e │ │ │ │ b.n 2f6b54 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -159868,19 +159866,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d120 │ │ │ │ + bl 88d128 │ │ │ │ b.n 2f6ac8 │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d1fc │ │ │ │ + bl 88d204 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -159888,15 +159886,15 @@ │ │ │ │ mvn.w r5, #3 │ │ │ │ b.n 2f6b0e │ │ │ │ nop │ │ │ │ movs r1, #142 @ 0x8e │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #360 @ (adr r3, 2f6cf0 ) │ │ │ │ + add r3, pc, #456 @ (adr r3, 2f6d50 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f6b88 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -159908,58 +159906,58 @@ │ │ │ │ bne.n 2f6c34 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f6c0a │ │ │ │ - bl 88d860 │ │ │ │ + bl 88d868 │ │ │ │ ldr r3, [pc, #140] @ (2f6c40 ) │ │ │ │ ldr r2, [pc, #140] @ (2f6c44 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 88c1cc │ │ │ │ + bl 88c1d4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 88b394 │ │ │ │ - bl 88c8c0 │ │ │ │ + bl 88b39c │ │ │ │ + bl 88c8c8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 88b398 │ │ │ │ + bl 88b3a0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f6bf0 │ │ │ │ blx 28bf80 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 88c8c0 │ │ │ │ + bl 88c8c8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f6c16 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d120 │ │ │ │ + bl 88d128 │ │ │ │ b.n 2f6bae │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d1fc │ │ │ │ + bl 88d204 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -159967,15 +159965,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f6bfa │ │ │ │ nop │ │ │ │ movs r0, #160 @ 0xa0 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #464 @ (adr r2, 2f6e18 ) │ │ │ │ + add r2, pc, #560 @ (adr r2, 2f6e78 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f6c48 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -159986,48 +159984,48 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2f6ce8 │ │ │ │ ldr r7, [r0, #16] │ │ │ │ mov r8, r2 │ │ │ │ mov r5, r1 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ - bl 88d860 │ │ │ │ + bl 88d868 │ │ │ │ ldr r2, [pc, #128] @ (2f6cf4 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r6, r2] │ │ │ │ ldr r2, [pc, #124] @ (2f6cf8 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 88c1cc │ │ │ │ + bl 88c1d4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 88b394 │ │ │ │ - bl 88c8c0 │ │ │ │ + bl 88b39c │ │ │ │ + bl 88c8c8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 88b398 │ │ │ │ + bl 88b3a0 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ mov r2, r5 │ │ │ │ add.w r0, r7, #16 │ │ │ │ ldr r6, [r3, #104] @ 0x68 │ │ │ │ mov r3, r8 │ │ │ │ ldr.w r1, [r2], #16 │ │ │ │ blx r6 │ │ │ │ subs r6, r0, #0 │ │ │ │ blt.n 2f6cc0 │ │ │ │ - bl 88c8c0 │ │ │ │ + bl 88c8c8 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 28bf80 <__errno_location@plt> │ │ │ │ ldr r6, [r0, #0] │ │ │ │ - bl 88c8c0 │ │ │ │ + bl 88c8c8 │ │ │ │ cmp r6, #95 @ 0x5f │ │ │ │ it ne │ │ │ │ negne r6, r6 │ │ │ │ bne.n 2f6cae │ │ │ │ mov r2, r8 │ │ │ │ add.w r1, r5, #8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -160040,15 +160038,15 @@ │ │ │ │ mvn.w r6, #3 │ │ │ │ b.n 2f6cae │ │ │ │ nop │ │ │ │ subs r6, r3, #7 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #696 @ (adr r1, 2f6fb4 ) │ │ │ │ + add r1, pc, #792 @ (adr r1, 2f7014 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f6cfc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -160061,41 +160059,41 @@ │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r1, r3, #30 │ │ │ │ bmi.n 2f6dd0 │ │ │ │ - bl 88d860 │ │ │ │ + bl 88d868 │ │ │ │ ldr r3, [pc, #208] @ (2f6dfc ) │ │ │ │ ldr r2, [pc, #208] @ (2f6e00 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 88c1cc │ │ │ │ + bl 88c1d4 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 88b394 │ │ │ │ - bl 88c8c0 │ │ │ │ + bl 88b39c │ │ │ │ + bl 88c8c8 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 88b398 │ │ │ │ + bl 88b3a0 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r1, r5, #8 │ │ │ │ mov r2, r8 │ │ │ │ add.w r0, r4, #16 │ │ │ │ ldr r3, [r3, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r5, [sp, #4] │ │ │ │ blx r5 │ │ │ │ adds r0, #1 │ │ │ │ beq.n 2f6da6 │ │ │ │ - bl 88c8c0 │ │ │ │ + bl 88c8c8 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f6d9a │ │ │ │ ldr r3, [pc, #140] @ (2f6e04 ) │ │ │ │ ldr r2, [pc, #144] @ (2f6e08 ) │ │ │ │ ldr r1, [r7, r3] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ @@ -160110,19 +160108,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d1fc │ │ │ │ + bl 88d204 │ │ │ │ b.n 2f6d74 │ │ │ │ blx 28bf80 <__errno_location@plt> │ │ │ │ ldr r5, [r0, #0] │ │ │ │ - bl 88c8c0 │ │ │ │ + bl 88c8c8 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f6ddc │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 2f6d74 │ │ │ │ negs r0, r5 │ │ │ │ add sp, #8 │ │ │ │ @@ -160130,31 +160128,31 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d120 │ │ │ │ + bl 88d128 │ │ │ │ b.n 2f6d26 │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d1fc │ │ │ │ + bl 88d204 │ │ │ │ b.n 2f6db6 │ │ │ │ mov r0, r6 │ │ │ │ bl 2f0e24 │ │ │ │ b.n 2f6d88 │ │ │ │ mvn.w r0, #3 │ │ │ │ b.n 2f6d8a │ │ │ │ nop │ │ │ │ subs r2, r5, #4 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #1008 @ (adr r0, 2f71f4 ) │ │ │ │ + add r1, pc, #80 @ (adr r1, 2f6e54 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r6, [pc, #832] @ (2f7148 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #256] @ (2f6f0c ) │ │ │ │ ... │ │ │ │ │ │ │ │ 002f6e0c : │ │ │ │ @@ -160198,29 +160196,29 @@ │ │ │ │ ldr r2, [r4, #24] │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ lsls r1, r2, #30 │ │ │ │ ubfx r3, r3, #0, #12 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ bmi.n 2f6f80 │ │ │ │ - bl 88d860 │ │ │ │ + bl 88d868 │ │ │ │ ldr r3, [pc, #336] @ (2f6fd8 ) │ │ │ │ ldr r2, [pc, #340] @ (2f6fdc ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 88c1cc │ │ │ │ + bl 88c1d4 │ │ │ │ mov fp, r0 │ │ │ │ - bl 88b394 │ │ │ │ - bl 88c8c0 │ │ │ │ + bl 88b39c │ │ │ │ + bl 88c8c8 │ │ │ │ mov r0, fp │ │ │ │ - bl 88b398 │ │ │ │ + bl 88b3a0 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ str.w sl, [sp] │ │ │ │ add.w sl, r8, #16 │ │ │ │ str.w sl, [sp, #4] │ │ │ │ add.w fp, r8, #8 │ │ │ │ add.w r8, r4, #16 │ │ │ │ mov r1, fp │ │ │ │ @@ -160231,15 +160229,15 @@ │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ blx r7 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 2f6f38 │ │ │ │ blx 28bf80 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ rsb r9, r3, #0 │ │ │ │ - bl 88c8c0 │ │ │ │ + bl 88c8c8 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f6f26 │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 2f6f00 │ │ │ │ ldr r3, [pc, #240] @ (2f6fe0 ) │ │ │ │ ldr r2, [r5, r3] │ │ │ │ @@ -160265,15 +160263,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d1fc │ │ │ │ + bl 88d204 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 2f6eec │ │ │ │ b.n 2f6f00 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 2f0b20 │ │ │ │ ldr.w r2, [r9, #4] │ │ │ │ add r3, sp, #24 │ │ │ │ @@ -160300,29 +160298,29 @@ │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ blx r3 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 2f0b2c │ │ │ │ b.n 2f6edc │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d2d4 │ │ │ │ + bl 88d2dc │ │ │ │ b.n 2f6e80 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 2f0b2c │ │ │ │ - bl 88c8c0 │ │ │ │ + bl 88c8c8 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bpl.n 2f6f00 │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d1fc │ │ │ │ + bl 88d204 │ │ │ │ b.n 2f6f00 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 2f0e24 │ │ │ │ b.n 2f6f00 │ │ │ │ mov r0, fp │ │ │ │ add r1, sp, #24 │ │ │ │ bl 2f0da4 │ │ │ │ @@ -160334,15 +160332,15 @@ │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r2, r0, #0 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #648] @ 0x288 │ │ │ │ + ldr r7, [sp, #744] @ 0x2e8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r6, [pc, #832] @ (2f7324 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #256] @ (2f70e8 ) │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r7, #4 │ │ │ │ lsls r5, r5, #3 │ │ │ │ @@ -160356,40 +160354,40 @@ │ │ │ │ sub sp, #12 │ │ │ │ ldr r5, [pc, #132] @ (2f7084 ) │ │ │ │ add r5, pc │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2f707e │ │ │ │ ldr r6, [r0, #16] │ │ │ │ mov r7, r1 │ │ │ │ - bl 88d860 │ │ │ │ + bl 88d868 │ │ │ │ ldr r2, [pc, #120] @ (2f7088 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #112] @ (2f708c ) │ │ │ │ add r2, pc │ │ │ │ - bl 88c1cc │ │ │ │ + bl 88c1d4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 88b394 │ │ │ │ - bl 88c8c0 │ │ │ │ + bl 88b39c │ │ │ │ + bl 88c8c8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 88b398 │ │ │ │ + bl 88b3a0 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r6, #16 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f704a │ │ │ │ blx 28bf80 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 88c8c0 │ │ │ │ + bl 88c8c8 │ │ │ │ cbnz r4, 2f706a │ │ │ │ ldr r3, [pc, #60] @ (2f7090 ) │ │ │ │ ldr r2, [r5, r3] │ │ │ │ ldr r3, [r2, #0] │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r2, #0] │ │ │ │ mov r0, r4 │ │ │ │ @@ -160401,27 +160399,27 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 28bf80 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #9 │ │ │ │ bne.n 2f7050 │ │ │ │ ldr r0, [pc, #28] @ (2f7094 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f05c │ │ │ │ + bl 87f064 │ │ │ │ b.n 2f705a │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f705a │ │ │ │ adds r4, r7, #0 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #64] @ 0x40 │ │ │ │ + ldr r6, [sp, #160] @ 0xa0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r6, [pc, #832] @ (2f73d4 ) │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #616 @ 0x268 │ │ │ │ + add r5, sp, #712 @ 0x2c8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f7098 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -160430,56 +160428,56 @@ │ │ │ │ ldr r6, [pc, #108] @ (2f7118 ) │ │ │ │ add r6, pc │ │ │ │ cbnz r3, 2f7110 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 88d860 │ │ │ │ + bl 88d868 │ │ │ │ ldr r2, [pc, #92] @ (2f711c ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r6, r2] │ │ │ │ ldr r2, [pc, #88] @ (2f7120 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 88c1cc │ │ │ │ + bl 88c1d4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 88b394 │ │ │ │ - bl 88c8c0 │ │ │ │ + bl 88b39c │ │ │ │ + bl 88c8c8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 88b398 │ │ │ │ + bl 88b3a0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ add.w r0, r4, #16 │ │ │ │ mov r3, r7 │ │ │ │ ldr.w r1, [r2], #16 │ │ │ │ ldr r4, [r5, #120] @ 0x78 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f70fc │ │ │ │ blx 28bf80 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 88c8c0 │ │ │ │ + bl 88c8c8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f7100 │ │ │ │ nop │ │ │ │ subs r0, r2, r6 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #400] @ 0x190 │ │ │ │ + ldr r5, [sp, #496] @ 0x1f0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f7124 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -160492,74 +160490,74 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r3 │ │ │ │ mov r8, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f71b2 │ │ │ │ - bl 88d860 │ │ │ │ + bl 88d868 │ │ │ │ ldr r3, [pc, #148] @ (2f71e8 ) │ │ │ │ ldr r2, [pc, #148] @ (2f71ec ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 88c1cc │ │ │ │ + bl 88c1d4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 88b394 │ │ │ │ - bl 88c8c0 │ │ │ │ + bl 88b39c │ │ │ │ + bl 88c8c8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 88b398 │ │ │ │ + bl 88b3a0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ add.w r1, r4, #8 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ add.w r2, r8, #8 │ │ │ │ ldr r4, [r0, #48] @ 0x30 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f7196 │ │ │ │ blx 28bf80 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 88c8c0 │ │ │ │ + bl 88c8c8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f71be │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d120 │ │ │ │ + bl 88d128 │ │ │ │ b.n 2f714e │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d1fc │ │ │ │ + bl 88d204 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f71a0 │ │ │ │ subs r2, r0, r4 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #848] @ 0x350 │ │ │ │ + ldr r4, [sp, #944] @ 0x3b0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f71f0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -160572,57 +160570,57 @@ │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r7, r1 │ │ │ │ movs r1, #1 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ bl 513f58 │ │ │ │ - bl 88d860 │ │ │ │ + bl 88d868 │ │ │ │ ldr r2, [pc, #100] @ (2f7288 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [r5, r2] │ │ │ │ ldr r2, [pc, #96] @ (2f728c ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 88c1cc │ │ │ │ + bl 88c1d4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 88b394 │ │ │ │ - bl 88c8c0 │ │ │ │ + bl 88b39c │ │ │ │ + bl 88c8c8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 88b398 │ │ │ │ + bl 88b3a0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldrd r1, r2, [sp, #48] @ 0x30 │ │ │ │ strd r1, r2, [sp] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ ldr r5, [r0, #96] @ 0x60 │ │ │ │ add.w r1, r7, #16 │ │ │ │ add.w r0, r4, #16 │ │ │ │ blx r5 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f7268 │ │ │ │ blx 28bf80 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 88c8c0 │ │ │ │ + bl 88c8c8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f726c │ │ │ │ subs r6, r6, r0 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #0] │ │ │ │ + ldr r4, [sp, #96] @ 0x60 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f7290 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -160635,57 +160633,57 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r1 │ │ │ │ mov r1, r4 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ ldr r0, [r5, #36] @ 0x24 │ │ │ │ bl 513f58 │ │ │ │ - bl 88d860 │ │ │ │ + bl 88d868 │ │ │ │ ldr r2, [pc, #100] @ (2f7328 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r6, r2] │ │ │ │ ldr r2, [pc, #96] @ (2f732c ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 88c1cc │ │ │ │ + bl 88c1d4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 88b394 │ │ │ │ - bl 88c8c0 │ │ │ │ + bl 88b39c │ │ │ │ + bl 88c8c8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 88b398 │ │ │ │ + bl 88b3a0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldrd r1, r2, [sp, #48] @ 0x30 │ │ │ │ strd r1, r2, [sp] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ ldr r4, [r0, #92] @ 0x5c │ │ │ │ add.w r1, r7, #16 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f7308 │ │ │ │ blx 28bf80 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 88c8c0 │ │ │ │ + bl 88c8c8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f730c │ │ │ │ adds r6, r2, r6 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #384] @ 0x180 │ │ │ │ + ldr r3, [sp, #480] @ 0x1e0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f7330 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -160697,30 +160695,30 @@ │ │ │ │ bne.n 2f7422 │ │ │ │ ldr r6, [r0, #16] │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f7406 │ │ │ │ - bl 88d860 │ │ │ │ + bl 88d868 │ │ │ │ ldr r3, [pc, #204] @ (2f742c ) │ │ │ │ ldr r2, [pc, #208] @ (2f7430 ) │ │ │ │ mov r1, r0 │ │ │ │ mov.w r7, #4096 @ 0x1000 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 88c1cc │ │ │ │ + bl 88c1d4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 88b394 │ │ │ │ - bl 88c8c0 │ │ │ │ + bl 88b39c │ │ │ │ + bl 88c8c8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 88b398 │ │ │ │ + bl 88b3a0 │ │ │ │ mov.w r0, #4096 @ 0x1000 │ │ │ │ blx 28de6c │ │ │ │ mov r2, r0 │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r1, r9 │ │ │ │ add.w r0, r6, #16 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ @@ -160731,15 +160729,15 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ blt.n 2f73ca │ │ │ │ cmp r7, r4 │ │ │ │ beq.n 2f7412 │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r0, r4] │ │ │ │ strh r4, [r5, #0] │ │ │ │ - bl 88c8c0 │ │ │ │ + bl 88c8c8 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f73e6 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -160748,47 +160746,47 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 28b964 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #4] │ │ │ │ strh r3, [r5, #0] │ │ │ │ blx 28bf80 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ - bl 88c8c0 │ │ │ │ + bl 88c8c8 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ negs r4, r4 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 2f73b8 │ │ │ │ add.w r0, r6, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d1fc │ │ │ │ + bl 88d204 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add.w r0, r6, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d120 │ │ │ │ + bl 88d128 │ │ │ │ b.n 2f7358 │ │ │ │ lsls r7, r7, #1 │ │ │ │ blx 28b964 │ │ │ │ mov r0, r7 │ │ │ │ blx 28de6c │ │ │ │ mov r2, r0 │ │ │ │ b.n 2f738e │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f73b8 │ │ │ │ adds r6, r6, r3 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #792] @ 0x318 │ │ │ │ + ldr r2, [sp, #888] @ 0x378 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f7434 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -160800,58 +160798,58 @@ │ │ │ │ bne.n 2f74e0 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f74b6 │ │ │ │ - bl 88d860 │ │ │ │ + bl 88d868 │ │ │ │ ldr r3, [pc, #140] @ (2f74ec ) │ │ │ │ ldr r2, [pc, #140] @ (2f74f0 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 88c1cc │ │ │ │ + bl 88c1d4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 88b394 │ │ │ │ - bl 88c8c0 │ │ │ │ + bl 88b39c │ │ │ │ + bl 88c8c8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 88b398 │ │ │ │ + bl 88b3a0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #124] @ 0x7c │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f749c │ │ │ │ blx 28bf80 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 88c8c0 │ │ │ │ + bl 88c8c8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f74c2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d120 │ │ │ │ + bl 88d128 │ │ │ │ b.n 2f745a │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d1fc │ │ │ │ + bl 88d204 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -160859,15 +160857,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f74a6 │ │ │ │ nop │ │ │ │ asrs r4, r6, #31 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #800] @ 0x320 │ │ │ │ + ldr r1, [sp, #896] @ 0x380 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f74f4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -160894,41 +160892,41 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ bl 2f0b00 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r2, [sp, #16] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f75b2 │ │ │ │ - bl 88d860 │ │ │ │ + bl 88d868 │ │ │ │ ldr r3, [pc, #152] @ (2f75e0 ) │ │ │ │ ldr r2, [pc, #152] @ (2f75e4 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 88c1cc │ │ │ │ + bl 88c1d4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 88b394 │ │ │ │ - bl 88c8c0 │ │ │ │ + bl 88b39c │ │ │ │ + bl 88c8c8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 88b398 │ │ │ │ + bl 88b3a0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #20] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f7584 │ │ │ │ blx 28bf80 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 88c8c0 │ │ │ │ + bl 88c8c8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f75be │ │ │ │ ldr r2, [pc, #88] @ (2f75e8 ) │ │ │ │ ldr r3, [pc, #72] @ (2f75dc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -160942,32 +160940,32 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d120 │ │ │ │ + bl 88d128 │ │ │ │ b.n 2f7542 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d1fc │ │ │ │ + bl 88d204 │ │ │ │ b.n 2f758e │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f758e │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ asrs r4, r5, #28 │ │ │ │ lsls r5, r5, #3 │ │ │ │ asrs r6, r4, #28 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #896] @ 0x380 │ │ │ │ + ldr r0, [sp, #992] @ 0x3e0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ asrs r2, r5, #26 │ │ │ │ lsls r5, r5, #3 │ │ │ │ │ │ │ │ 002f75ec : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -160981,58 +160979,58 @@ │ │ │ │ bne.n 2f7698 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f766e │ │ │ │ - bl 88d860 │ │ │ │ + bl 88d868 │ │ │ │ ldr r3, [pc, #140] @ (2f76a4 ) │ │ │ │ ldr r2, [pc, #140] @ (2f76a8 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 88c1cc │ │ │ │ + bl 88c1d4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 88b394 │ │ │ │ - bl 88c8c0 │ │ │ │ + bl 88b39c │ │ │ │ + bl 88c8c8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 88b398 │ │ │ │ + bl 88b3a0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #32] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f7654 │ │ │ │ blx 28bf80 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 88c8c0 │ │ │ │ + bl 88c8c8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f767a │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d120 │ │ │ │ + bl 88d128 │ │ │ │ b.n 2f7612 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d1fc │ │ │ │ + bl 88d204 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -161040,15 +161038,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f765e │ │ │ │ nop │ │ │ │ asrs r4, r7, #24 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #64] @ 0x40 │ │ │ │ + ldr r0, [sp, #160] @ 0xa0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f76ac : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -161057,56 +161055,56 @@ │ │ │ │ ldr r6, [pc, #108] @ (2f772c ) │ │ │ │ add r6, pc │ │ │ │ cbnz r3, 2f7724 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 88d860 │ │ │ │ + bl 88d868 │ │ │ │ ldr r2, [pc, #92] @ (2f7730 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r6, r2] │ │ │ │ ldr r2, [pc, #88] @ (2f7734 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 88c1cc │ │ │ │ + bl 88c1d4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 88b394 │ │ │ │ - bl 88c8c0 │ │ │ │ + bl 88b39c │ │ │ │ + bl 88c8c8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 88b398 │ │ │ │ + bl 88b3a0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ add.w r0, r4, #16 │ │ │ │ mov r3, r7 │ │ │ │ ldr.w r1, [r2], #16 │ │ │ │ ldr r4, [r5, #36] @ 0x24 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f7710 │ │ │ │ blx 28bf80 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 88c8c0 │ │ │ │ + bl 88c8c8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f7714 │ │ │ │ nop │ │ │ │ asrs r4, r7, #21 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #320] @ 0x140 │ │ │ │ + str r7, [sp, #416] @ 0x1a0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f7738 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -161135,41 +161133,41 @@ │ │ │ │ ldr r3, [sp, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r2, [sp, #8] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f77fc │ │ │ │ - bl 88d860 │ │ │ │ + bl 88d868 │ │ │ │ ldr r3, [pc, #152] @ (2f782c ) │ │ │ │ ldr r2, [pc, #156] @ (2f7830 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 88c1cc │ │ │ │ + bl 88c1d4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 88b394 │ │ │ │ - bl 88c8c0 │ │ │ │ + bl 88b39c │ │ │ │ + bl 88c8c8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 88b398 │ │ │ │ + bl 88b3a0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f77ce │ │ │ │ blx 28bf80 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 88c8c0 │ │ │ │ + bl 88c8c8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f7808 │ │ │ │ ldr r2, [pc, #88] @ (2f7834 ) │ │ │ │ ldr r3, [pc, #72] @ (2f7824 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -161183,33 +161181,33 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d120 │ │ │ │ + bl 88d128 │ │ │ │ b.n 2f778c │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d1fc │ │ │ │ + bl 88d204 │ │ │ │ b.n 2f77d8 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f77d8 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r6, r5, #19 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r4, #19 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #600] @ 0x258 │ │ │ │ + str r6, [sp, #696] @ 0x2b8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ asrs r0, r4, #17 │ │ │ │ lsls r5, r5, #3 │ │ │ │ │ │ │ │ 002f7838 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -161225,59 +161223,59 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r6 │ │ │ │ mov r6, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f78c4 │ │ │ │ - bl 88d860 │ │ │ │ + bl 88d868 │ │ │ │ ldr r3, [pc, #144] @ (2f78fc ) │ │ │ │ ldr r2, [pc, #148] @ (2f7900 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 88c1cc │ │ │ │ + bl 88c1d4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 88b394 │ │ │ │ - bl 88c8c0 │ │ │ │ + bl 88b39c │ │ │ │ + bl 88c8c8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 88b398 │ │ │ │ + bl 88b3a0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r6 │ │ │ │ ldr r4, [r0, #112] @ 0x70 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f78a8 │ │ │ │ blx 28bf80 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 88c8c0 │ │ │ │ + bl 88c8c8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f78d0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d120 │ │ │ │ + bl 88d128 │ │ │ │ b.n 2f7864 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d1fc │ │ │ │ + bl 88d204 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -161285,15 +161283,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f78b2 │ │ │ │ nop │ │ │ │ asrs r4, r5, #15 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #760] @ 0x2f8 │ │ │ │ + str r5, [sp, #856] @ 0x358 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f7904 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -161302,57 +161300,57 @@ │ │ │ │ ldr r6, [pc, #116] @ (2f7990 ) │ │ │ │ add r6, pc │ │ │ │ cbnz r7, 2f7988 │ │ │ │ mov r4, r2 │ │ │ │ ldr.w r9, [r0, #16] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ - bl 88d860 │ │ │ │ + bl 88d868 │ │ │ │ ldr r2, [pc, #100] @ (2f7994 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #92] @ (2f7998 ) │ │ │ │ add r2, pc │ │ │ │ - bl 88c1cc │ │ │ │ + bl 88c1d4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 88b394 │ │ │ │ - bl 88c8c0 │ │ │ │ + bl 88b39c │ │ │ │ + bl 88c8c8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 88b398 │ │ │ │ + bl 88b3a0 │ │ │ │ mov r2, r8 │ │ │ │ ldr.w r3, [r9, #12] │ │ │ │ add.w r0, r9, #16 │ │ │ │ ldr.w r1, [r2], #16 │ │ │ │ strd r4, r5, [sp] │ │ │ │ ldr r3, [r3, #116] @ 0x74 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f7972 │ │ │ │ blx 28bf80 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 88c8c0 │ │ │ │ + bl 88c8c8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f7976 │ │ │ │ nop │ │ │ │ asrs r2, r4, #12 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #968] @ 0x3c8 │ │ │ │ + str r5, [sp, #40] @ 0x28 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f799c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -161389,42 +161387,42 @@ │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldrd r2, r3, [sp, #88] @ 0x58 │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f7ac6 │ │ │ │ - bl 88d860 │ │ │ │ + bl 88d868 │ │ │ │ ldr r3, [pc, #232] @ (2f7af4 ) │ │ │ │ ldr r2, [pc, #232] @ (2f7af8 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 88c1cc │ │ │ │ + bl 88c1d4 │ │ │ │ mov r7, r0 │ │ │ │ - bl 88b394 │ │ │ │ - bl 88c8c0 │ │ │ │ + bl 88b39c │ │ │ │ + bl 88c8c8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 88b398 │ │ │ │ + bl 88b3a0 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add.w r7, r9, #8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r4, [r2, #28] │ │ │ │ ldr.w r2, [r8, #4] │ │ │ │ blx r4 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 2f7a80 │ │ │ │ blx 28bf80 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ - bl 88c8c0 │ │ │ │ + bl 88c8c8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ negs r4, r4 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f7aba │ │ │ │ ldr r2, [pc, #160] @ (2f7afc ) │ │ │ │ ldr r3, [pc, #140] @ (2f7aec ) │ │ │ │ add r2, pc │ │ │ │ @@ -161456,25 +161454,25 @@ │ │ │ │ add r1, sp, #8 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt.n 2f7ad2 │ │ │ │ add r0, sp, #8 │ │ │ │ bl 2f0b2c │ │ │ │ - bl 88c8c0 │ │ │ │ + bl 88c8c8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 2f7a5a │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d1fc │ │ │ │ + bl 88d204 │ │ │ │ b.n 2f7a5a │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d120 │ │ │ │ + bl 88d128 │ │ │ │ b.n 2f7a06 │ │ │ │ blx 28bf80 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ b.n 2f7aaa │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f7a5a │ │ │ │ @@ -161484,15 +161482,15 @@ │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #10 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #112] @ 0x70 │ │ │ │ + str r4, [sp, #208] @ 0xd0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ asrs r6, r3, #7 │ │ │ │ lsls r5, r5, #3 │ │ │ │ │ │ │ │ 002f7b00 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -161505,57 +161503,57 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2f7ba8 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r6, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f7b7e │ │ │ │ - bl 88d860 │ │ │ │ + bl 88d868 │ │ │ │ ldr r3, [pc, #136] @ (2f7bb4 ) │ │ │ │ ldr r2, [pc, #140] @ (2f7bb8 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 88c1cc │ │ │ │ + bl 88c1d4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 88b394 │ │ │ │ - bl 88c8c0 │ │ │ │ + bl 88b39c │ │ │ │ + bl 88c8c8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 88b398 │ │ │ │ + bl 88b3a0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r1, [r6, #4] │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #40] @ 0x28 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f7b64 │ │ │ │ blx 28bf80 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 88c8c0 │ │ │ │ + bl 88c8c8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f7b8a │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d120 │ │ │ │ + bl 88d128 │ │ │ │ b.n 2f7b24 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d1fc │ │ │ │ + bl 88d204 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -161563,15 +161561,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f7b6e │ │ │ │ nop │ │ │ │ asrs r0, r5, #4 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #1016] @ 0x3f8 │ │ │ │ + str r3, [sp, #88] @ 0x58 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f7bbc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -161584,59 +161582,59 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r8, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f7c48 │ │ │ │ - bl 88d860 │ │ │ │ + bl 88d868 │ │ │ │ ldr r3, [pc, #148] @ (2f7c80 ) │ │ │ │ ldr r2, [pc, #148] @ (2f7c84 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 88c1cc │ │ │ │ + bl 88c1d4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 88b394 │ │ │ │ - bl 88c8c0 │ │ │ │ + bl 88b39c │ │ │ │ + bl 88c8c8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 88b398 │ │ │ │ + bl 88b3a0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ mov r3, r8 │ │ │ │ ldr.w r4, [r0, #152] @ 0x98 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f7c2c │ │ │ │ blx 28bf80 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 88c8c0 │ │ │ │ + bl 88c8c8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f7c54 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d120 │ │ │ │ + bl 88d128 │ │ │ │ b.n 2f7be6 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d1fc │ │ │ │ + bl 88d204 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -161644,15 +161642,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f7c36 │ │ │ │ nop │ │ │ │ asrs r2, r5, #1 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #240] @ 0xf0 │ │ │ │ + str r2, [sp, #336] @ 0x150 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f7c88 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -161661,55 +161659,55 @@ │ │ │ │ ldr r6, [pc, #104] @ (2f7d04 ) │ │ │ │ add r6, pc │ │ │ │ cbnz r3, 2f7cfe │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r5, r1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 88d860 │ │ │ │ + bl 88d868 │ │ │ │ ldr r2, [pc, #88] @ (2f7d08 ) │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #80] @ (2f7d0c ) │ │ │ │ add r2, pc │ │ │ │ - bl 88c1cc │ │ │ │ + bl 88c1d4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 88b394 │ │ │ │ - bl 88c8c0 │ │ │ │ + bl 88b39c │ │ │ │ + bl 88c8c8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 88b398 │ │ │ │ + bl 88b3a0 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r0, r4, #16 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f7cea │ │ │ │ blx 28bf80 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 88c8c0 │ │ │ │ + bl 88c8c8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f7cee │ │ │ │ lsrs r0, r4, #30 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #456] @ 0x1c8 │ │ │ │ + str r1, [sp, #552] @ 0x228 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f7d10 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -161719,29 +161717,29 @@ │ │ │ │ add r7, pc │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2f7d96 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r9, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r1 │ │ │ │ - bl 88d860 │ │ │ │ + bl 88d868 │ │ │ │ ldr r2, [pc, #100] @ (2f7da0 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #92] @ (2f7da4 ) │ │ │ │ add r2, pc │ │ │ │ - bl 88c1cc │ │ │ │ + bl 88c1d4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 88b394 │ │ │ │ - bl 88c8c0 │ │ │ │ + bl 88b39c │ │ │ │ + bl 88c8c8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 88b398 │ │ │ │ + bl 88b3a0 │ │ │ │ ldr r4, [r5, #12] │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r5, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r8 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ @@ -161749,29 +161747,29 @@ │ │ │ │ ldr.w r4, [r4, #148] @ 0x94 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f7d80 │ │ │ │ blx 28bf80 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 88c8c0 │ │ │ │ + bl 88c8c8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f7d84 │ │ │ │ lsrs r6, r2, #28 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #920] @ 0x398 │ │ │ │ + str r0, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f7da8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -161808,43 +161806,43 @@ │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr.w r2, [r7, #152] @ 0x98 │ │ │ │ str r2, [sp, #24] │ │ │ │ movw r2, #511 @ 0x1ff │ │ │ │ str r2, [sp, #32] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f7ed4 │ │ │ │ - bl 88d860 │ │ │ │ + bl 88d868 │ │ │ │ ldr r3, [pc, #232] @ (2f7f00 ) │ │ │ │ ldr r2, [pc, #232] @ (2f7f04 ) │ │ │ │ mov r1, r0 │ │ │ │ adds r7, #8 │ │ │ │ add r2, pc │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 88c1cc │ │ │ │ + bl 88c1d4 │ │ │ │ mov r9, r0 │ │ │ │ - bl 88b394 │ │ │ │ - bl 88c8c0 │ │ │ │ + bl 88b39c │ │ │ │ + bl 88c8c8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 88b398 │ │ │ │ + bl 88b3a0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, sl │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r4, [r3, #44] @ 0x2c │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ blx r4 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 2f7e8e │ │ │ │ blx 28bf80 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ - bl 88c8c0 │ │ │ │ + bl 88c8c8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ negs r4, r4 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f7ec8 │ │ │ │ ldr r2, [pc, #156] @ (2f7f08 ) │ │ │ │ ldr r3, [pc, #140] @ (2f7ef8 ) │ │ │ │ add r2, pc │ │ │ │ @@ -161876,25 +161874,25 @@ │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt.n 2f7ee0 │ │ │ │ add r0, sp, #16 │ │ │ │ bl 2f0b2c │ │ │ │ - bl 88c8c0 │ │ │ │ + bl 88c8c8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 2f7e68 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d1fc │ │ │ │ + bl 88d204 │ │ │ │ b.n 2f7e68 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d120 │ │ │ │ + bl 88d128 │ │ │ │ b.n 2f7e12 │ │ │ │ blx 28bf80 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ b.n 2f7eb8 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f7e68 │ │ │ │ @@ -161903,15 +161901,15 @@ │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r6, #25 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #56] @ 0x38 │ │ │ │ + str r0, [sp, #152] @ 0x98 │ │ │ │ lsls r3, r3, #1 │ │ │ │ lsrs r0, r2, #23 │ │ │ │ lsls r5, r5, #3 │ │ │ │ │ │ │ │ 002f7f0c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -161940,42 +161938,42 @@ │ │ │ │ mov r9, r3 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2f7fd8 │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 88d860 │ │ │ │ + bl 88d868 │ │ │ │ ldr r2, [pc, #132] @ (2f7fe4 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #124] @ (2f7fe8 ) │ │ │ │ add r2, pc │ │ │ │ - bl 88c1cc │ │ │ │ + bl 88c1d4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 88b394 │ │ │ │ - bl 88c8c0 │ │ │ │ + bl 88b39c │ │ │ │ + bl 88c8c8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 88b398 │ │ │ │ + bl 88b3a0 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ add.w r0, r4, #16 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ ldr.w r4, [r5, #144] @ 0x90 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f7fa0 │ │ │ │ blx 28bf80 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 88c8c0 │ │ │ │ + bl 88c8c8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -161994,36 +161992,36 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f7f3a │ │ │ │ nop │ │ │ │ lsrs r0, r3, #20 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r0, #54] @ 0x36 │ │ │ │ + ldrh r0, [r3, #54] @ 0x36 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - b.w 88c868 │ │ │ │ + b.w 88c870 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 88c868 │ │ │ │ + bl 88c870 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ │ │ │ │ 002f8010 : │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #12] @ (2f8020 ) │ │ │ │ ldr r0, [pc, #12] @ (2f8024 ) │ │ │ │ mov r1, r3 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - b.w 88dd44 │ │ │ │ + b.w 88dd4c │ │ │ │ @ instruction: 0xffd1ffff │ │ │ │ @ instruction: 0xffd3ffff │ │ │ │ │ │ │ │ 002f8028 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -162037,59 +162035,59 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r8, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f80b4 │ │ │ │ - bl 88d860 │ │ │ │ + bl 88d868 │ │ │ │ ldr r3, [pc, #148] @ (2f80ec ) │ │ │ │ ldr r2, [pc, #148] @ (2f80f0 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 88c1cc │ │ │ │ + bl 88c1d4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 88b394 │ │ │ │ - bl 88c8c0 │ │ │ │ + bl 88b39c │ │ │ │ + bl 88c8c8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 88b398 │ │ │ │ + bl 88b3a0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ ldr.w r4, [r0, #132] @ 0x84 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f8098 │ │ │ │ blx 28bf80 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 88c8c0 │ │ │ │ + bl 88c8c8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f80c0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d120 │ │ │ │ + bl 88d128 │ │ │ │ b.n 2f8052 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d1fc │ │ │ │ + bl 88d204 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -162097,15 +162095,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f80a2 │ │ │ │ nop │ │ │ │ lsrs r6, r7, #15 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r2, #46] @ 0x2e │ │ │ │ + ldrh r0, [r5, #46] @ 0x2e │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f80f4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -162118,61 +162116,61 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r8, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f8184 │ │ │ │ - bl 88d860 │ │ │ │ + bl 88d868 │ │ │ │ ldr r3, [pc, #152] @ (2f81bc ) │ │ │ │ ldr r2, [pc, #152] @ (2f81c0 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 88c1cc │ │ │ │ + bl 88c1d4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 88b394 │ │ │ │ - bl 88c8c0 │ │ │ │ + bl 88b39c │ │ │ │ + bl 88c8c8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 88b398 │ │ │ │ + bl 88b3a0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ ldr.w r4, [r0, #128] @ 0x80 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f8168 │ │ │ │ blx 28bf80 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 88c8c0 │ │ │ │ + bl 88c8c8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f8190 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d120 │ │ │ │ + bl 88d128 │ │ │ │ b.n 2f811e │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d1fc │ │ │ │ + bl 88d204 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -162180,15 +162178,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f8172 │ │ │ │ nop │ │ │ │ lsrs r2, r6, #12 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r0, #40] @ 0x28 │ │ │ │ + ldrh r4, [r3, #40] @ 0x28 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f81c4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -162201,29 +162199,29 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r8, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f8258 │ │ │ │ - bl 88d860 │ │ │ │ + bl 88d868 │ │ │ │ ldr r3, [pc, #156] @ (2f8290 ) │ │ │ │ ldr r2, [pc, #156] @ (2f8294 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 88c1cc │ │ │ │ + bl 88c1d4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 88b394 │ │ │ │ - bl 88c8c0 │ │ │ │ + bl 88b39c │ │ │ │ + bl 88c8c8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 88b398 │ │ │ │ + bl 88b3a0 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [r5, #12] │ │ │ │ add.w r0, r5, #16 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ @@ -162232,32 +162230,32 @@ │ │ │ │ mov r1, r4 │ │ │ │ blx r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f823c │ │ │ │ blx 28bf80 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 88c8c0 │ │ │ │ + bl 88c8c8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f8264 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d120 │ │ │ │ + bl 88d128 │ │ │ │ b.n 2f81ee │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d1fc │ │ │ │ + bl 88d204 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -162265,15 +162263,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f8246 │ │ │ │ nop │ │ │ │ lsrs r2, r4, #9 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r6, #32] │ │ │ │ + ldrh r4, [r1, #34] @ 0x22 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f8298 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -162285,73 +162283,73 @@ │ │ │ │ bne.n 2f8346 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f831c │ │ │ │ - bl 88d860 │ │ │ │ + bl 88d868 │ │ │ │ ldr r3, [pc, #140] @ (2f8350 ) │ │ │ │ ldr r2, [pc, #140] @ (2f8354 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 88c1cc │ │ │ │ + bl 88c1d4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 88b394 │ │ │ │ - bl 88c8c0 │ │ │ │ + bl 88b39c │ │ │ │ + bl 88c8c8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 88b398 │ │ │ │ + bl 88b3a0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr.w r3, [r3, #140] @ 0x8c │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f8302 │ │ │ │ blx 28bf80 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 88c8c0 │ │ │ │ + bl 88c8c8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f8328 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d120 │ │ │ │ + bl 88d128 │ │ │ │ b.n 2f82be │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 88d1fc │ │ │ │ + bl 88d204 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f830c │ │ │ │ lsrs r0, r2, #6 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r7, #20] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r4, #26] │ │ │ │ + ldrh r4, [r7, #26] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f8358 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -162375,15 +162373,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldr r2, [sp, #856] @ 0x358 │ │ │ │ + ldr r2, [sp, #952] @ 0x3b8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f83a4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -162407,15 +162405,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r2, [sp, #536] @ 0x218 │ │ │ │ + ldr r2, [sp, #632] @ 0x278 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f83f0 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -162435,15 +162433,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ - ldr r2, [sp, #248] @ 0xf8 │ │ │ │ + ldr r2, [sp, #344] @ 0x158 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f8434 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -162469,83 +162467,83 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r1, [sp, #984] @ 0x3d8 │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f8484 : │ │ │ │ b.w 28d164 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (2f84ac ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 732a74 │ │ │ │ + bl 732a7c │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ ldrsb r0, [r0, r6] │ │ │ │ lsls r2, r7, #1 │ │ │ │ │ │ │ │ 002f84b0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r6, r1 │ │ │ │ ldr r4, [pc, #84] @ (2f8518 ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr r1, [pc, #80] @ (2f851c ) │ │ │ │ ldr r2, [pc, #80] @ (2f8520 ) │ │ │ │ movs r3, #22 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cbz r3, 2f8502 │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [pc, #60] @ (2f8524 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ adds r4, #28 │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #11 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ mov r1, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - orrs.w r0, r2, #111 @ 0x6f │ │ │ │ - ldr r1, [sp, #704] @ 0x2c0 │ │ │ │ + orn r0, sl, #111 @ 0x6f │ │ │ │ + ldr r1, [sp, #800] @ 0x320 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r1, [sp, #528] @ 0x210 │ │ │ │ + ldr r1, [sp, #624] @ 0x270 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r1, [sp, #680] @ 0x2a8 │ │ │ │ + ldr r1, [sp, #776] @ 0x308 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f8528 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -162563,59 +162561,59 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r5, [pc, #120] @ (2f85d0 ) │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r1, r5 │ │ │ │ mov r7, r0 │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r7 │ │ │ │ cbz r3, 2f85ac │ │ │ │ ldr r6, [pc, #92] @ (2f85d4 ) │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ add.w ip, r8, #52 @ 0x34 │ │ │ │ mov r1, r5 │ │ │ │ add r6, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r2, r6 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ mov r1, r5 │ │ │ │ ldr r5, [r0, #52] @ 0x34 │ │ │ │ add.w ip, r8, #80 @ 0x50 │ │ │ │ movs r3, #46 @ 0x2e │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r7 │ │ │ │ cbz r5, 2f85ac │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r1, fp │ │ │ │ blx r5 │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2f8552 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - vmla.i16 d16, d10, d7[3] │ │ │ │ - lsls r0, r4, #9 │ │ │ │ + vext.8 q8, q1, , #0 │ │ │ │ + lsls r0, r7, #9 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r6, [pc, #480] @ (2f87b0 ) │ │ │ │ + ldr r6, [pc, #576] @ (2f8810 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r1, [sp, #344] @ 0x158 │ │ │ │ + ldr r1, [sp, #440] @ 0x1b8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r1, [sp, #296] @ 0x128 │ │ │ │ + ldr r1, [sp, #392] @ 0x188 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldr r2, [r2, #4] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -162790,23 +162788,23 @@ │ │ │ │ movw r2, #1565 @ 0x61d │ │ │ │ ldr r1, [pc, #28] @ (2f87b8 ) │ │ │ │ ldr r0, [pc, #28] @ (2f87bc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ - ldcl 0, cr0, [lr, #444]! @ 0x1bc │ │ │ │ - str r7, [sp, #416] @ 0x1a0 │ │ │ │ + cdp 0, 1, cr0, cr6, cr15, {3} │ │ │ │ + str r7, [sp, #512] @ 0x200 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r7, [sp, #488] @ 0x1e8 │ │ │ │ + str r7, [sp, #584] @ 0x248 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - stcl 0, cr0, [sl, #444]! @ 0x1bc │ │ │ │ - str r7, [sp, #336] @ 0x150 │ │ │ │ + cdp 0, 0, cr0, cr2, cr15, {3} │ │ │ │ + str r7, [sp, #432] @ 0x1b0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r7, [sp, #456] @ 0x1c8 │ │ │ │ + str r7, [sp, #552] @ 0x228 │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -162833,20 +162831,20 @@ │ │ │ │ ldr r1, [pc, #20] @ (2f881c ) │ │ │ │ ldr r0, [pc, #24] @ (2f8820 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #12 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ - str r7, [sp, #272] @ 0x110 │ │ │ │ + str r7, [sp, #368] @ 0x170 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - stc 0, cr0, [r0, #444] @ 0x1bc │ │ │ │ - str r6, [sp, #936] @ 0x3a8 │ │ │ │ + ldc 0, cr0, [r8, #444] @ 0x1bc │ │ │ │ + str r7, [sp, #8] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r7, [sp, #72] @ 0x48 │ │ │ │ + str r7, [sp, #168] @ 0xa8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r1 │ │ │ │ @@ -162966,22 +162964,22 @@ │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ lsls r4, r7, #15 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #114 @ 0x72 │ │ │ │ + cmp r4, #138 @ 0x8a │ │ │ │ lsls r4, r4, #1 │ │ │ │ lsls r2, r5, #12 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - ldc 0, cr0, [r0], #-444 @ 0xfffffe44 │ │ │ │ - str r5, [sp, #616] @ 0x268 │ │ │ │ + mcrr 0, 6, r0, r8, cr15 │ │ │ │ + str r5, [sp, #712] @ 0x2c8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r5, [sp, #904] @ 0x388 │ │ │ │ + str r5, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4084] @ 0xff4 │ │ │ │ ldr.w ip, [pc, #76] @ 2f89e0 │ │ │ │ @@ -163016,15 +163014,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ lsls r2, r4, #10 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r1, #26] │ │ │ │ + ldrh r4, [r4, #26] │ │ │ │ lsls r5, r4, #1 │ │ │ │ lsls r6, r0, #10 │ │ │ │ lsls r5, r5, #3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -163090,18 +163088,18 @@ │ │ │ │ nop │ │ │ │ lsls r2, r6, #8 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r6, #7 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - adds.w r0, r0, pc, asr #1 │ │ │ │ - str r4, [sp, #936] @ 0x3a8 │ │ │ │ + @ instruction: 0xeb28006f │ │ │ │ + str r5, [sp, #8] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r4, [sp, #472] @ 0x1d8 │ │ │ │ + str r4, [sp, #568] @ 0x238 │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #232] @ (2f8ba0 ) │ │ │ │ @@ -163837,19 +163835,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xfa6a00ec │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr??.w r0, [lr, #236] @ 0xec │ │ │ │ - b.n 2f98bc │ │ │ │ + b.n 2f98ec │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrh r0, [r0, #36] @ 0x24 │ │ │ │ + ldrh r0, [r3, #36] @ 0x24 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r4, [r7, #38] @ 0x26 │ │ │ │ + ldrh r4, [r2, #40] @ 0x28 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f9298 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -163886,19 +163884,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ adds r5, #128 @ 0x80 │ │ │ │ lsls r6, r7, #3 │ │ │ │ - b.n 2f9834 │ │ │ │ + b.n 2f9864 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrh r2, [r0, #32] │ │ │ │ + ldrh r2, [r3, #32] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r2, [r3, #36] @ 0x24 │ │ │ │ + ldrh r2, [r6, #36] @ 0x24 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f930c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -164058,17 +164056,17 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #136 @ 0x88 │ │ │ │ blx 28b63c │ │ │ │ ldr.w r0, [r4, #236] @ 0xec │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ str.w r0, [sl, ip, lsl #2] │ │ │ │ - b.n 2f9684 │ │ │ │ + b.n 2f96b4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrh r0, [r1, #18] │ │ │ │ + ldrh r0, [r4, #18] │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r6, r1 │ │ │ │ @@ -164925,15 +164923,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ cmp r2, #174 @ 0xae │ │ │ │ lsls r6, r7, #3 │ │ │ │ - strb r6, [r2, #29] │ │ │ │ + strb r6, [r5, #29] │ │ │ │ lsls r5, r4, #1 │ │ │ │ │ │ │ │ 002f9dc4 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -164972,19 +164970,19 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ cmp r2, #66 @ 0x42 │ │ │ │ lsls r6, r7, #3 │ │ │ │ - bvc.n 2f9f08 │ │ │ │ + bvc.n 2f9d38 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strh r4, [r2, #6] │ │ │ │ + strh r4, [r5, #6] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r0, [r7, #10] │ │ │ │ + strh r0, [r2, #12] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f9e3c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -165790,15 +165788,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ nop │ │ │ │ movs r2, #148 @ 0x94 │ │ │ │ lsls r6, r7, #3 │ │ │ │ - ldr r6, [r7, #112] @ 0x70 │ │ │ │ + ldr r6, [r2, #116] @ 0x74 │ │ │ │ lsls r5, r4, #1 │ │ │ │ │ │ │ │ 002fa5d0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -165830,15 +165828,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ movs r2, #58 @ 0x3a │ │ │ │ lsls r6, r7, #3 │ │ │ │ - ldr r4, [r4, #108] @ 0x6c │ │ │ │ + ldr r4, [r7, #108] @ 0x6c │ │ │ │ lsls r5, r4, #1 │ │ │ │ │ │ │ │ 002fa630 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -165875,15 +165873,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ movs r1, #218 @ 0xda │ │ │ │ lsls r6, r7, #3 │ │ │ │ - ldr r2, [r0, #104] @ 0x68 │ │ │ │ + ldr r2, [r3, #104] @ 0x68 │ │ │ │ lsls r5, r4, #1 │ │ │ │ │ │ │ │ 002fa69c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -165925,15 +165923,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ movs r1, #104 @ 0x68 │ │ │ │ lsls r6, r7, #3 │ │ │ │ - ldr r2, [r2, #96] @ 0x60 │ │ │ │ + ldr r2, [r5, #96] @ 0x60 │ │ │ │ lsls r5, r4, #1 │ │ │ │ │ │ │ │ 002fa714 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -165978,15 +165976,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ movs r0, #240 @ 0xf0 │ │ │ │ lsls r6, r7, #3 │ │ │ │ - ldr r2, [r3, #88] @ 0x58 │ │ │ │ + ldr r2, [r6, #88] @ 0x58 │ │ │ │ lsls r5, r4, #1 │ │ │ │ │ │ │ │ 002fa794 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -166034,15 +166032,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ movs r0, #112 @ 0x70 │ │ │ │ lsls r6, r7, #3 │ │ │ │ - ldr r2, [r3, #80] @ 0x50 │ │ │ │ + ldr r2, [r6, #80] @ 0x50 │ │ │ │ lsls r5, r4, #1 │ │ │ │ │ │ │ │ 002fa81c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -166093,15 +166091,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ subs r0, r5, #7 │ │ │ │ lsls r6, r7, #3 │ │ │ │ - ldr r2, [r2, #72] @ 0x48 │ │ │ │ + ldr r2, [r5, #72] @ 0x48 │ │ │ │ lsls r5, r4, #1 │ │ │ │ │ │ │ │ 002fa8ac : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -166390,23 +166388,23 @@ │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ b.n 2fb29c │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r5, #4 │ │ │ │ lsls r6, r7, #3 │ │ │ │ - ldr r4, [r3, #24] │ │ │ │ + ldr r4, [r6, #24] │ │ │ │ lsls r5, r4, #1 │ │ │ │ b.n 2fad54 │ │ │ │ lsls r4, r5, #3 │ │ │ │ - ldmia r1!, {r2, r3, r4, r6, r7} │ │ │ │ + ldmia r1!, {r2, r4, r5, r6, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strb r6, [r0, #13] │ │ │ │ + strb r6, [r3, #13] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r6, [r6, #15] │ │ │ │ + strb r6, [r1, #16] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002fabd8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -166652,19 +166650,19 @@ │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r2, r5, r2 │ │ │ │ lsls r6, r7, #3 │ │ │ │ udf #6 │ │ │ │ lsls r4, r5, #3 │ │ │ │ - stmia r7!, {r1, r2, r3, r4} │ │ │ │ + stmia r7!, {r1, r2, r4, r5} │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strb r0, [r1, #2] │ │ │ │ + strb r0, [r4, #2] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r0, [r2, #5] │ │ │ │ + strb r0, [r5, #5] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002fae94 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -166844,19 +166842,19 @@ │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ adds r6, r1, r1 │ │ │ │ lsls r6, r7, #3 │ │ │ │ bgt.n 2fb098 │ │ │ │ lsls r4, r5, #3 │ │ │ │ - stmia r5!, {r3, r5} │ │ │ │ + stmia r5!, {r6} │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r2, [r2, #104] @ 0x68 │ │ │ │ + ldr r2, [r5, #104] @ 0x68 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r2, [r5, #116] @ 0x74 │ │ │ │ + ldr r2, [r0, #120] @ 0x78 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002fb088 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -167230,23 +167228,23 @@ │ │ │ │ nop │ │ │ │ bhi.n 2fb3b8 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r4, #18 │ │ │ │ lsls r6, r7, #3 │ │ │ │ - str r6, [r7, #16] │ │ │ │ + str r6, [r2, #20] │ │ │ │ lsls r5, r4, #1 │ │ │ │ bhi.n 2fb504 │ │ │ │ lsls r4, r5, #3 │ │ │ │ - stmia r1!, {r1, r2, r3, r7} │ │ │ │ + stmia r1!, {r1, r2, r5, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r0, [r7, #44] @ 0x2c │ │ │ │ + ldr r0, [r2, #48] @ 0x30 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r4, [r3, #60] @ 0x3c │ │ │ │ + ldr r4, [r6, #60] @ 0x3c │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002fb428 : │ │ │ │ push {r0, r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -167579,15 +167577,15 @@ │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ bpl.n 2fb690 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #5 │ │ │ │ lsls r6, r7, #3 │ │ │ │ - ldrb r6, [r5, r7] │ │ │ │ + ldrsh r6, [r0, r0] │ │ │ │ lsls r5, r4, #1 │ │ │ │ bpl.n 2fb78c │ │ │ │ lsls r4, r5, #3 │ │ │ │ │ │ │ │ 002fb768 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -167783,15 +167781,15 @@ │ │ │ │ nop │ │ │ │ bcc.n 2fba44 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r1, #29 │ │ │ │ lsls r6, r7, #3 │ │ │ │ - ldrh r4, [r5, r7] │ │ │ │ + ldrb r4, [r0, r0] │ │ │ │ lsls r5, r4, #1 │ │ │ │ bcc.n 2fb994 │ │ │ │ lsls r4, r5, #3 │ │ │ │ │ │ │ │ 002fb960 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -167869,15 +167867,15 @@ │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ bcs.n 2fb9a8 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r2, #26 │ │ │ │ lsls r6, r7, #3 │ │ │ │ - ldrh r6, [r7, r3] │ │ │ │ + ldrh r6, [r2, r4] │ │ │ │ lsls r5, r4, #1 │ │ │ │ bcs.n 2fbabc │ │ │ │ lsls r4, r5, #3 │ │ │ │ │ │ │ │ 002fba34 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -167920,15 +167918,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ lsrs r6, r2, #23 │ │ │ │ lsls r6, r7, #3 │ │ │ │ - ldrh r4, [r4, r1] │ │ │ │ + ldrh r4, [r7, r1] │ │ │ │ lsls r5, r4, #1 │ │ │ │ │ │ │ │ 002fbaa8 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -167969,15 +167967,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ lsrs r2, r4, #21 │ │ │ │ lsls r6, r7, #3 │ │ │ │ - ldr r0, [r6, r7] │ │ │ │ + ldrh r0, [r1, r0] │ │ │ │ lsls r5, r4, #1 │ │ │ │ │ │ │ │ 002fbb1c : │ │ │ │ push {r0, r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -168090,19 +168088,19 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r2, r7, #16 │ │ │ │ lsls r6, r7, #3 │ │ │ │ - cbnz r2, 2fbc54 │ │ │ │ + cbnz r2, 2fbc5a │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r4, [r1, #44] @ 0x2c │ │ │ │ + str r4, [r4, #44] @ 0x2c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r0, [r0, #60] @ 0x3c │ │ │ │ + str r0, [r3, #60] @ 0x3c │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002fbc44 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -168359,19 +168357,19 @@ │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r4, #9 │ │ │ │ lsls r6, r7, #3 │ │ │ │ ldmia r5!, {r1, r6, r7} │ │ │ │ lsls r4, r5, #3 │ │ │ │ - @ instruction: 0xb6e0 │ │ │ │ + @ instruction: 0xb6f8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r6, [r1, #20] │ │ │ │ + str r6, [r4, #20] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r4, [r0, #4] │ │ │ │ + str r4, [r3, #4] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002fbedc : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -168590,19 +168588,19 @@ │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r4, #30 │ │ │ │ lsls r6, r7, #3 │ │ │ │ ldmia r3, {r3, r5, r6} │ │ │ │ lsls r4, r5, #3 │ │ │ │ - push {r7} │ │ │ │ + push {r3, r4, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrb r2, [r5, r7] │ │ │ │ + ldrsh r2, [r0, r0] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrsh r6, [r7, r3] │ │ │ │ + ldrsh r6, [r2, r4] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002fc130 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -168944,43 +168942,43 @@ │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r6, #23 │ │ │ │ lsls r6, r7, #3 │ │ │ │ ldmia r0!, {r2} │ │ │ │ lsls r4, r5, #3 │ │ │ │ - cbz r6, 2fc4f2 │ │ │ │ + cbz r6, 2fc4f8 │ │ │ │ + lsls r7, r5, #1 │ │ │ │ + ldrh r0, [r4, r2] │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + ldrb r2, [r0, r0] │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + cbz r6, 2fc4fe │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldrh r0, [r1, r2] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r2, [r5, r7] │ │ │ │ + ldrh r2, [r3, r7] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cbz r6, 2fc4f8 │ │ │ │ + cbz r6, 2fc504 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldrh r0, [r6, r1] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r2, [r0, r7] │ │ │ │ + ldrh r2, [r6, r6] │ │ │ │ lsls r3, r3, #1 │ │ │ │ sub sp, #440 @ 0x1b8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldrh r0, [r3, r1] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r2, [r3, r6] │ │ │ │ + ldrh r2, [r1, r6] │ │ │ │ lsls r3, r3, #1 │ │ │ │ sub sp, #344 @ 0x158 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldrh r0, [r0, r1] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r2, [r6, r5] │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - sub sp, #248 @ 0xf8 │ │ │ │ - lsls r7, r5, #1 │ │ │ │ - ldrh r0, [r5, r0] │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - ldrh r6, [r0, r5] │ │ │ │ + ldrh r6, [r3, r5] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002fc524 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -169249,23 +169247,23 @@ │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ stmia r5!, {r3, r4, r5} │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r1, #4 │ │ │ │ lsls r6, r7, #3 │ │ │ │ - ldr r5, [pc, #576] @ (2fca0c ) │ │ │ │ + ldr r5, [pc, #672] @ (2fca6c ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ stmia r4!, {r1, r6, r7} │ │ │ │ lsls r4, r5, #3 │ │ │ │ - add r5, sp, #872 @ 0x368 │ │ │ │ + add r5, sp, #968 @ 0x3c8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrsb r4, [r0, r5] │ │ │ │ + ldrsb r4, [r3, r5] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r6, [r6, r2] │ │ │ │ + ldr r6, [r1, r3] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002fc7dc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -169464,15 +169462,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ mrc2 0, 4, r0, cr8, cr13, {7} │ │ │ │ - ldr r3, [pc, #360] @ (2fcb54 ) │ │ │ │ + ldr r3, [pc, #456] @ (2fcbb4 ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ │ │ │ │ 002fc9ec : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ movs r0, #115 @ 0x73 │ │ │ │ @@ -169625,23 +169623,23 @@ │ │ │ │ blx 28b63c │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stmia r1!, {r2, r4, r6, r7} │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r2, r6] │ │ │ │ + strb r4, [r5, r6] │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmia r1!, {r2, r4} │ │ │ │ lsls r4, r5, #3 │ │ │ │ - add r2, sp, #200 @ 0xc8 │ │ │ │ + add r2, sp, #296 @ 0x128 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strb r4, [r5, r4] │ │ │ │ + strb r4, [r0, r5] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r4, [r2, r6] │ │ │ │ + strh r4, [r5, r6] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002fcb8c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -169661,15 +169659,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - strb r2, [r6, r3] │ │ │ │ + strb r2, [r1, r4] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002fcbd4 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -169708,19 +169706,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2fcc4c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r1, sp, #336 @ 0x150 │ │ │ │ + add r1, sp, #432 @ 0x1b0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strh r6, [r7, r2] │ │ │ │ + strh r6, [r2, r3] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r4, [r7, r1] │ │ │ │ + strb r4, [r2, r2] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002fcc50 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -170021,47 +170019,47 @@ │ │ │ │ blx 28b63c │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bkpt 0x00b8 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r4, r5] │ │ │ │ + strh r2, [r7, r5] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r6, [r3, r5] │ │ │ │ + strh r6, [r6, r5] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r2, [r5, r3] │ │ │ │ + strh r2, [r0, r4] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r0, [r7, r1] │ │ │ │ + strh r0, [r2, r2] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r6, [r2, r3] │ │ │ │ + strh r6, [r5, r3] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r6, [r7, r1] │ │ │ │ + strh r6, [r2, r2] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r0, [r1, r0] │ │ │ │ + strh r0, [r4, r0] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r0, [r0, r1] │ │ │ │ + strh r0, [r3, r1] │ │ │ │ lsls r3, r3, #1 │ │ │ │ pop {r1, r2, r4, r6, pc} │ │ │ │ lsls r4, r5, #3 │ │ │ │ - add r6, pc, #432 @ (adr r6, 2fd148 ) │ │ │ │ + add r6, pc, #528 @ (adr r6, 2fd1a8 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r2, [r0, r7] │ │ │ │ + str r2, [r3, r7] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r7, [pc, #824] @ (2fd2d8 ) │ │ │ │ + ldr r7, [pc, #920] @ (2fd338 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r6, pc, #312 @ (adr r6, 2fd0dc ) │ │ │ │ + add r6, pc, #408 @ (adr r6, 2fd13c ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r7, [pc, #728] @ (2fd280 ) │ │ │ │ + ldr r7, [pc, #824] @ (2fd2e0 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r6, pc, #232 @ (adr r6, 2fd094 ) │ │ │ │ + add r6, pc, #328 @ (adr r6, 2fd0f4 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r4, [r5, r6] │ │ │ │ + str r4, [r0, r7] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r7, [pc, #624] @ (2fd224 ) │ │ │ │ + ldr r7, [pc, #720] @ (2fd284 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002fcfb4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -170146,17 +170144,17 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ pop {r2, r5, r6} │ │ │ │ lsls r4, r5, #3 │ │ │ │ - str r0, [r1, r5] │ │ │ │ + str r0, [r4, r5] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r2, [r2, r2] │ │ │ │ + str r2, [r5, r2] │ │ │ │ lsls r3, r3, #1 │ │ │ │ cbnz r0, 2fd120 │ │ │ │ lsls r4, r5, #3 │ │ │ │ │ │ │ │ 002fd0ac : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -170243,17 +170241,17 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ cbnz r4, 2fd1f2 │ │ │ │ lsls r4, r5, #3 │ │ │ │ - str r0, [r3, r1] │ │ │ │ + str r0, [r6, r1] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r7, [pc, #616] @ (2fd408 ) │ │ │ │ + ldr r7, [pc, #712] @ (2fd468 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ revsh r0, r3 │ │ │ │ lsls r4, r5, #3 │ │ │ │ │ │ │ │ 002fd1a4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -170665,19 +170663,19 @@ │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ @ instruction: 0xb764 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb64e │ │ │ │ lsls r4, r5, #3 │ │ │ │ - ldr r7, [sp, #408] @ 0x198 │ │ │ │ + ldr r7, [sp, #504] @ 0x1f8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r0, [pc, #832] @ (2fd984 ) │ │ │ │ + ldr r0, [pc, #928] @ (2fd9e4 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r3, [pc, #104] @ (2fd6b0 ) │ │ │ │ + ldr r3, [pc, #200] @ (2fd710 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002fd648 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -170782,23 +170780,23 @@ │ │ │ │ add.w r3, r3, #368 @ 0x170 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ push {r2, r4, r6, r7, lr} │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #752] @ (2fda60 ) │ │ │ │ + ldr r2, [pc, #848] @ (2fdac0 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r1, r3, r4, lr} │ │ │ │ lsls r4, r5, #3 │ │ │ │ - ldr r6, [sp, #200] @ 0xc8 │ │ │ │ + ldr r6, [sp, #296] @ 0x128 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - blxns r3 │ │ │ │ + blxns r6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r2, [pc, #8] @ (2fd788 ) │ │ │ │ + ldr r2, [pc, #104] @ (2fd7e8 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002fd780 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -171075,15 +171073,15 @@ │ │ │ │ b.n 2fd9b4 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ push {r1, r3, r4, r7} │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #792] @ (2fddc4 ) │ │ │ │ + ldr r1, [pc, #888] @ (2fde24 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ sxtb r4, r7 │ │ │ │ lsls r4, r5, #3 │ │ │ │ │ │ │ │ 002fdab0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -171102,25 +171100,25 @@ │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ add r2, pc │ │ │ │ ldr r4, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr r3, [pc, #516] @ (2fdcf4 ) │ │ │ │ ldr r2, [pc, #520] @ (2fdcf8 ) │ │ │ │ ldr r1, [pc, #520] @ (2fdcfc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #380 @ 0x17c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr.w fp, [r5, #176] @ 0xb0 │ │ │ │ ldr r3, [pc, #500] @ (2fdd00 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r5, [r6, #4] │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r8 │ │ │ │ add r3, pc │ │ │ │ @@ -171304,41 +171302,41 @@ │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ cbz r2, 2fdd0c │ │ │ │ lsls r4, r5, #3 │ │ │ │ - ldr r2, [sp, #600] @ 0x258 │ │ │ │ + ldr r2, [sp, #696] @ 0x2b8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - add r4, sp, #544 @ 0x220 │ │ │ │ + add r4, sp, #640 @ 0x280 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r6, [r4, #23] │ │ │ │ + ldrb r6, [r7, #23] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - mov r6, pc │ │ │ │ + mov lr, r2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ add r7, sp, #784 @ 0x310 │ │ │ │ lsls r4, r5, #3 │ │ │ │ + ldr r0, [sp, #976] @ 0x3d0 │ │ │ │ + lsls r7, r5, #1 │ │ │ │ + negs r6, r3 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + cmp r4, sl │ │ │ │ + lsls r3, r3, #1 │ │ │ │ ldr r0, [sp, #880] @ 0x370 │ │ │ │ lsls r7, r5, #1 │ │ │ │ negs r6, r0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r4, r7 │ │ │ │ + cmp r0, r2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r0, [sp, #784] @ 0x310 │ │ │ │ lsls r7, r5, #1 │ │ │ │ tst r6, r5 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r8, pc │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - ldr r0, [sp, #688] @ 0x2b0 │ │ │ │ - lsls r7, r5, #1 │ │ │ │ - tst r6, r2 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - add ip, r6 │ │ │ │ + add ip, r9 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002fdd2c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -171939,31 +171937,31 @@ │ │ │ │ add.w r3, r3, #412 @ 0x19c │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ add r6, sp, #976 @ 0x3d0 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add sl, r5 │ │ │ │ + add sl, r8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmn r2, r6 │ │ │ │ + orrs r2, r1 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r2, r7 │ │ │ │ + cmn r2, r2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r6, #88 @ 0x58 │ │ │ │ + subs r6, #112 @ 0x70 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xb6ac │ │ │ │ + @ instruction: 0xb6c4 │ │ │ │ lsls r5, r4, #1 │ │ │ │ add r0, sp, #696 @ 0x2b8 │ │ │ │ lsls r4, r5, #3 │ │ │ │ - str r1, [sp, #600] @ 0x258 │ │ │ │ + str r1, [sp, #696] @ 0x2b8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - subs r3, #0 │ │ │ │ + subs r3, #24 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r6, #38 @ 0x26 │ │ │ │ + subs r6, #62 @ 0x3e │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002fe42c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -171985,24 +171983,24 @@ │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r6, [sp, #104] @ 0x68 │ │ │ │ strd r5, r5, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ - bl 735e3c │ │ │ │ + bl 735e44 │ │ │ │ ldr r3, [pc, #488] @ (2fe65c ) │ │ │ │ mov r1, fp │ │ │ │ ldr r2, [pc, #488] @ (2fe660 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #424 @ 0x1a8 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #69 @ 0x45 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [pc, #472] @ (2fe664 ) │ │ │ │ mov fp, r0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #24 │ │ │ │ add r3, pc │ │ │ │ str.w r5, [sp, #29] │ │ │ │ str.w r5, [sp, #37] @ 0x25 │ │ │ │ @@ -172036,15 +172034,15 @@ │ │ │ │ strb.w r5, [sp, #23] │ │ │ │ blx 28d028 │ │ │ │ cmp.w r9, #1 │ │ │ │ bne.n 2fe4de │ │ │ │ ldr r1, [pc, #368] @ (2fe668 ) │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2fe602 │ │ │ │ movs r5, #0 │ │ │ │ mov.w ip, #6 │ │ │ │ mov fp, r5 │ │ │ │ str r7, [sp, #12] │ │ │ │ mov.w r9, #8 │ │ │ │ @@ -172135,25 +172133,25 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #120] @ (2fe67c ) │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2fe504 │ │ │ │ ldr r1, [pc, #104] @ (2fe680 ) │ │ │ │ mov r0, fp │ │ │ │ mov fp, r5 │ │ │ │ movs r5, #64 @ 0x40 │ │ │ │ movt r5, #65236 @ 0xfed4 │ │ │ │ add r1, pc │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ mov.w ip, #7 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2fe50c │ │ │ │ ldr r3, [pc, #80] @ (2fe684 ) │ │ │ │ movw r2, #2402 @ 0x962 │ │ │ │ ldr r1, [pc, #80] @ (2fe688 ) │ │ │ │ add r3, pc │ │ │ │ @@ -172163,41 +172161,41 @@ │ │ │ │ blx 28b63c │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r7, pc, #992 @ (adr r7, 2fea30 ) │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #216 @ 0xd8 │ │ │ │ + subs r5, #240 @ 0xf0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r3, pc, #400 @ (adr r3, 2fe7ec ) │ │ │ │ + add r3, pc, #496 @ (adr r3, 2fe84c ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str r1, [sp, #64] @ 0x40 │ │ │ │ + str r1, [sp, #160] @ 0xa0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - subs r5, #182 @ 0xb6 │ │ │ │ + subs r5, #206 @ 0xce │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r5, #188 @ 0xbc │ │ │ │ + subs r5, #212 @ 0xd4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r5, #90 @ 0x5a │ │ │ │ + subs r5, #114 @ 0x72 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r4, #220 @ 0xdc │ │ │ │ + subs r4, #244 @ 0xf4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r4, #178 @ 0xb2 │ │ │ │ + subs r4, #202 @ 0xca │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r2, #224 @ 0xe0 │ │ │ │ + subs r2, #248 @ 0xf8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ add r6, pc, #384 @ (adr r6, 2fe7fc ) │ │ │ │ lsls r4, r5, #3 │ │ │ │ - subs r4, #86 @ 0x56 │ │ │ │ + subs r4, #110 @ 0x6e │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r4, #76 @ 0x4c │ │ │ │ + subs r4, #100 @ 0x64 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r0, [r2, #58] @ 0x3a │ │ │ │ + ldrh r0, [r5, #58] @ 0x3a │ │ │ │ lsls r7, r5, #1 │ │ │ │ - subs r0, #184 @ 0xb8 │ │ │ │ + subs r0, #208 @ 0xd0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002fe68c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d11} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -172635,19 +172633,19 @@ │ │ │ │ add.w r3, r3, #448 @ 0x1c0 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ ... │ │ │ │ b.n 2fee48 │ │ │ │ lsls r5, r7, #3 │ │ │ │ ldr r7, [sp, #148] @ 0x94 │ │ │ │ - vshll.u32 q12, d14, #31 │ │ │ │ + vshll.u32 q12, d22, #31 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r3, #136 @ 0x88 │ │ │ │ + adds r3, #160 @ 0xa0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r7, #14 │ │ │ │ + adds r7, #38 @ 0x26 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002feb94 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -172922,25 +172920,25 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r6, [sp, #704] @ 0x2c0 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #60 @ 0x3c │ │ │ │ + adds r5, #84 @ 0x54 │ │ │ │ lsls r3, r3, #1 │ │ │ │ bge.n 2fedc0 │ │ │ │ lsls r5, r7, #3 │ │ │ │ - movs r7, #78 @ 0x4e │ │ │ │ + movs r7, #102 @ 0x66 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - adds r5, #36 @ 0x24 │ │ │ │ + adds r5, #60 @ 0x3c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r5, #2 │ │ │ │ + adds r5, #26 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r4, #156 @ 0x9c │ │ │ │ + adds r4, #180 @ 0xb4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r5, [sp, #832] @ 0x340 │ │ │ │ lsls r4, r5, #3 │ │ │ │ │ │ │ │ 002feebc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -173114,25 +173112,25 @@ │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [sp, #672] @ 0x2a0 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ lsls r4, r5, #3 │ │ │ │ - strh r4, [r7, #54] @ 0x36 │ │ │ │ + strh r4, [r2, #56] @ 0x38 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r2, #150 @ 0x96 │ │ │ │ + adds r2, #174 @ 0xae │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r2, #180 @ 0xb4 │ │ │ │ + adds r2, #204 @ 0xcc │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r2, [r5, #54] @ 0x36 │ │ │ │ + strh r2, [r0, #56] @ 0x38 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r2, #132 @ 0x84 │ │ │ │ + adds r2, #156 @ 0x9c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r2, #198 @ 0xc6 │ │ │ │ + adds r2, #222 @ 0xde │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002ff098 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ @@ -173269,43 +173267,43 @@ │ │ │ │ nop │ │ │ │ ldr r3, [sp, #560] @ 0x230 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [sp, #944] @ 0x3b0 │ │ │ │ lsls r4, r5, #3 │ │ │ │ - strh r2, [r2, #46] @ 0x2e │ │ │ │ + strh r2, [r5, #46] @ 0x2e │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r1, #108 @ 0x6c │ │ │ │ + adds r1, #132 @ 0x84 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r2, #64 @ 0x40 │ │ │ │ + adds r2, #88 @ 0x58 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r6, [r7, #44] @ 0x2c │ │ │ │ + strh r6, [r2, #46] @ 0x2e │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r1, #88 @ 0x58 │ │ │ │ + adds r1, #112 @ 0x70 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r2, #12 │ │ │ │ + adds r2, #36 @ 0x24 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r2, [r5, #44] @ 0x2c │ │ │ │ + strh r2, [r0, #46] @ 0x2e │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r1, #68 @ 0x44 │ │ │ │ + adds r1, #92 @ 0x5c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r1, #208 @ 0xd0 │ │ │ │ + adds r1, #232 @ 0xe8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r6, [r2, #44] @ 0x2c │ │ │ │ + strh r6, [r5, #44] @ 0x2c │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r1, #48 @ 0x30 │ │ │ │ + adds r1, #72 @ 0x48 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r1, #156 @ 0x9c │ │ │ │ + adds r1, #180 @ 0xb4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r2, [r0, #44] @ 0x2c │ │ │ │ + strh r2, [r3, #44] @ 0x2c │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r1, #28 │ │ │ │ + adds r1, #52 @ 0x34 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bcs.n 2ff188 │ │ │ │ + bcs.n 2ff1b8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ │ │ │ │ 002ff228 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ @@ -173487,49 +173485,49 @@ │ │ │ │ nop │ │ │ │ ldr r1, [sp, #992] @ 0x3e0 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ lsls r4, r5, #3 │ │ │ │ - strh r4, [r5, #30] │ │ │ │ + strh r4, [r0, #32] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - cmp r7, #134 @ 0x86 │ │ │ │ + cmp r7, #158 @ 0x9e │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r0, #146 @ 0x92 │ │ │ │ + adds r0, #170 @ 0xaa │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r6, [r1, #30] │ │ │ │ + strh r6, [r4, #30] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - cmp r7, #104 @ 0x68 │ │ │ │ + cmp r7, #128 @ 0x80 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r0, #104 @ 0x68 │ │ │ │ + adds r0, #128 @ 0x80 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r0, [r7, #28] │ │ │ │ + strh r0, [r2, #30] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - cmp r7, #82 @ 0x52 │ │ │ │ + cmp r7, #106 @ 0x6a │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r0, #106 @ 0x6a │ │ │ │ + adds r0, #130 @ 0x82 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r2, [r4, #28] │ │ │ │ + strh r2, [r7, #28] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - cmp r7, #60 @ 0x3c │ │ │ │ + cmp r7, #84 @ 0x54 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r0, #128 @ 0x80 │ │ │ │ + adds r0, #152 @ 0x98 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r4, [r1, #28] │ │ │ │ + strh r4, [r4, #28] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - cmp r7, #38 @ 0x26 │ │ │ │ + cmp r7, #62 @ 0x3e │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r0, #170 @ 0xaa │ │ │ │ + adds r0, #194 @ 0xc2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r6, [r6, #26] │ │ │ │ + strh r6, [r1, #28] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - cmp r7, #16 │ │ │ │ + cmp r7, #40 @ 0x28 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r0, #184 @ 0xb8 │ │ │ │ + adds r0, #208 @ 0xd0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002ff440 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -173649,46 +173647,46 @@ │ │ │ │ nop │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ str r7, [sp, #864] @ 0x360 │ │ │ │ lsls r4, r5, #3 │ │ │ │ str r7, [sp, #248] @ 0xf8 │ │ │ │ lsls r4, r5, #3 │ │ │ │ - strh r2, [r4, #16] │ │ │ │ + strh r2, [r7, #16] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - cmp r5, #188 @ 0xbc │ │ │ │ + cmp r5, #212 @ 0xd4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r7, #100 @ 0x64 │ │ │ │ + cmp r7, #124 @ 0x7c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r4, [r1, #16] │ │ │ │ + strh r4, [r4, #16] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - cmp r5, #166 @ 0xa6 │ │ │ │ + cmp r5, #190 @ 0xbe │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r7, #42 @ 0x2a │ │ │ │ + cmp r7, #66 @ 0x42 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r6, [r6, #14] │ │ │ │ + strh r6, [r1, #16] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - cmp r5, #144 @ 0x90 │ │ │ │ + cmp r5, #168 @ 0xa8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r6, #156 @ 0x9c │ │ │ │ + cmp r6, #180 @ 0xb4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldrh.w r0, [r0, #552] @ 0x228 │ │ │ │ lsls r2, r2, #3 │ │ │ │ asrs r0, r2 │ │ │ │ asrs r1, r0, #31 │ │ │ │ movs r2, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2ff5bc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 87fd08 │ │ │ │ + b.w 87fd10 │ │ │ │ asrs r2, r7, #4 │ │ │ │ lsls r5, r5, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -173722,15 +173720,15 @@ │ │ │ │ beq.n 2ff62e │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - bl 84acd0 │ │ │ │ + bl 84acd8 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ movs r0, #6 │ │ │ │ b.w 542310 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ b.w 54214c │ │ │ │ ldr r3, [r1, #0] │ │ │ │ cmp r3, #2 │ │ │ │ @@ -173764,29 +173762,29 @@ │ │ │ │ nop │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movs r0, #1 │ │ │ │ movs r5, #0 │ │ │ │ - bl 88eba8 │ │ │ │ + bl 88ebb0 │ │ │ │ movw r3, #40601 @ 0x9e99 │ │ │ │ movt r3, #54 @ 0x36 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r5 │ │ │ │ umull r4, r0, r0, r3 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #48 @ (adr r3, 2ff6f0 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 8a8398 │ │ │ │ + bl 8a83a0 │ │ │ │ adds r0, r5, r4 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #32 @ (adr r3, 2ff6f0 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 8a8398 │ │ │ │ + bl 8a83a0 │ │ │ │ mov r1, r5 │ │ │ │ bic.w r0, r0, #4278190080 @ 0xff000000 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ @@ -173821,22 +173819,22 @@ │ │ │ │ movs r5, #0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r1, #0] │ │ │ │ mov.w r3, #0 │ │ │ │ str.w r5, [r4, #-8]! │ │ │ │ - bl 867298 │ │ │ │ + bl 8672a0 │ │ │ │ mov r3, r9 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 854270 │ │ │ │ + bl 854278 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8689a0 │ │ │ │ + bl 8689a8 │ │ │ │ ldr.w r3, [r8, #-8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2ffa38 │ │ │ │ ldrd r0, r2, [r3, #36] @ 0x24 │ │ │ │ clz r3, r2 │ │ │ │ subs r1, r0, r5 │ │ │ │ it ne │ │ │ │ @@ -173891,23 +173889,23 @@ │ │ │ │ add r2, pc │ │ │ │ strd r4, r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #296 @ 0x128 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ mov r0, fp │ │ │ │ blx 28c380 │ │ │ │ mov r0, r5 │ │ │ │ blx 28b964 │ │ │ │ mov r0, r7 │ │ │ │ blx 28e054 │ │ │ │ ldr.w r0, [r8, #-8] │ │ │ │ - bl 853fb4 │ │ │ │ + bl 853fbc │ │ │ │ ldr r2, [pc, #780] @ (2ffb2c ) │ │ │ │ ldr r3, [pc, #756] @ (2ffb18 ) │ │ │ │ add.w r1, sp, #8192 @ 0x2000 │ │ │ │ add r2, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -174032,15 +174030,15 @@ │ │ │ │ ldr.w r1, [r9, #6] │ │ │ │ cmp sl, r1 │ │ │ │ beq.n 2ff986 │ │ │ │ ldr r0, [pc, #452] @ (2ffb40 ) │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 87f0c8 │ │ │ │ + bl 87f0d0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str.w sl, [r9, #6] │ │ │ │ ldrb.w r2, [fp, #4] │ │ │ │ cbz r2, 2ff99a │ │ │ │ ldrb.w r2, [fp, #5] │ │ │ │ adds r3, #1 │ │ │ │ strb.w r2, [r9, #10] │ │ │ │ @@ -174094,30 +174092,30 @@ │ │ │ │ ldr r1, [pc, #292] @ (2ffb4c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #265 @ 0x109 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ movs r5, #0 │ │ │ │ mov r7, r5 │ │ │ │ b.n 2ff80a │ │ │ │ ldr r3, [pc, #272] @ (2ffb50 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #272] @ (2ffb54 ) │ │ │ │ movs r5, #0 │ │ │ │ ldr r1, [pc, #272] @ (2ffb58 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #271 @ 0x10f │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 2ff80a │ │ │ │ blx 28bf80 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ ldrd r7, r8, [sp, #20] │ │ │ │ blx 28bcd8 │ │ │ │ ldr r3, [pc, #236] @ (2ffb5c ) │ │ │ │ @@ -174127,28 +174125,28 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #232] @ (2ffb64 ) │ │ │ │ add r1, pc │ │ │ │ strd r4, r0, [sp, #4] │ │ │ │ mov r0, r9 │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 2ff80a │ │ │ │ ldr.w r1, [fp, #24] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2ff9e2 │ │ │ │ ldrb.w r2, [fp, #28] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2ff9f2 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 2ff9fa │ │ │ │ ldr r0, [pc, #196] @ (2ffb68 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f0c8 │ │ │ │ + bl 87f0d0 │ │ │ │ b.n 2ff9fa │ │ │ │ ldr r3, [pc, #188] @ (2ffb6c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #32] │ │ │ │ b.n 2ff89e │ │ │ │ @@ -174161,15 +174159,15 @@ │ │ │ │ ldr r3, [pc, #176] @ (2ffb78 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ movs r2, #161 @ 0xa1 │ │ │ │ add r3, pc │ │ │ │ str.w sl, [sp, #4] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 2ff80a │ │ │ │ movs r0, #2 │ │ │ │ str.w r0, [r9, #4] │ │ │ │ blx 28b624 │ │ │ │ str.w r0, [r9] │ │ │ │ b.n 2ff8ba │ │ │ │ ldr r3, [pc, #140] @ (2ffb7c ) │ │ │ │ @@ -174181,76 +174179,76 @@ │ │ │ │ ldr r3, [pc, #136] @ (2ffb84 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ movs r2, #139 @ 0x8b │ │ │ │ add r3, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 2ff80a │ │ │ │ mov r3, sl │ │ │ │ b.n 2ffa18 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ str r5, [sp, #104] @ 0x68 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r6, #18 │ │ │ │ + lsrs r2, r1, #19 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldrb r0, [r5, #31] │ │ │ │ + strh r0, [r0, #0] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - cmp r5, #150 @ 0x96 │ │ │ │ + cmp r5, #174 @ 0xae │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r5, #6 │ │ │ │ + cmp r5, #30 │ │ │ │ lsls r3, r3, #1 │ │ │ │ str r4, [sp, #88] @ 0x58 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldmia r7!, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r5, r7, #3 │ │ │ │ ldmia r7!, {r1, r2, r3, r5, r6} │ │ │ │ lsls r5, r7, #3 │ │ │ │ ldmia r7!, {r1, r4} │ │ │ │ lsls r5, r7, #3 │ │ │ │ ldmia r6, {r2, r5, r6, r7} │ │ │ │ lsls r5, r7, #3 │ │ │ │ - cmp r4, #154 @ 0x9a │ │ │ │ + cmp r4, #178 @ 0xb2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r6, [r5, #22] │ │ │ │ + ldrb r6, [r0, #23] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - cmp r2, #232 @ 0xe8 │ │ │ │ + cmp r3, #0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r2, #210 @ 0xd2 │ │ │ │ + cmp r2, #234 @ 0xea │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r4, [r1, #22] │ │ │ │ + ldrb r4, [r4, #22] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - cmp r2, #246 @ 0xf6 │ │ │ │ + cmp r3, #14 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r2, #176 @ 0xb0 │ │ │ │ + cmp r2, #200 @ 0xc8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r2, #248 @ 0xf8 │ │ │ │ + cmp r3, #16 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r2, #134 @ 0x86 │ │ │ │ + cmp r2, #158 @ 0x9e │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r2, [r2, #21] │ │ │ │ + ldrb r2, [r5, #21] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - cmp r3, #184 @ 0xb8 │ │ │ │ + cmp r3, #208 @ 0xd0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r6, [r4, #20] │ │ │ │ + ldrb r6, [r7, #20] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - cmp r3, #42 @ 0x2a │ │ │ │ + cmp r3, #66 @ 0x42 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r2, #56 @ 0x38 │ │ │ │ + cmp r2, #80 @ 0x50 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r6, [r0, #20] │ │ │ │ + ldrb r6, [r3, #20] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - cmp r2, #168 @ 0xa8 │ │ │ │ + cmp r2, #192 @ 0xc0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r2, #6 │ │ │ │ + cmp r2, #30 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r4, [r2, #19] │ │ │ │ + ldrb r4, [r5, #19] │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002ffb88 : │ │ │ │ ldrh.w r0, [r0, #-2] │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -174356,33 +174354,33 @@ │ │ │ │ 002ffc6c : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 88eba8 │ │ │ │ + bl 88ebb0 │ │ │ │ mov r9, r0 │ │ │ │ mov.w r3, #51712 @ 0xca00 │ │ │ │ movt r3, #15258 @ 0x3b9a │ │ │ │ ldrd r0, r2, [r5, #176] @ 0xb0 │ │ │ │ movs r4, #0 │ │ │ │ mov r8, r1 │ │ │ │ mov r1, r4 │ │ │ │ umull r6, r0, r0, r3 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #68 @ (adr r3, 2ffce8 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 8a8398 │ │ │ │ + bl 8a83a0 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r6 │ │ │ │ add r3, pc, #52 @ (adr r3, 2ffce8 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 8a8398 │ │ │ │ + bl 8a83a0 │ │ │ │ ldrh.w r3, [r5, #376] @ 0x178 │ │ │ │ cmp r9, r0 │ │ │ │ sbcs.w r2, r8, r7 │ │ │ │ itt cs │ │ │ │ orrcs.w r3, r3, #1 │ │ │ │ strhcs.w r3, [r5, #376] @ 0x178 │ │ │ │ mov r0, r3 │ │ │ │ @@ -174493,15 +174491,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop.w │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #218 @ 0xda │ │ │ │ + cmp r0, #242 @ 0xf2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ udf #194 @ 0xc2 │ │ │ │ lsls r1, r7, #1 │ │ │ │ │ │ │ │ 002ffdf8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -174514,59 +174512,59 @@ │ │ │ │ movt r2, #15258 @ 0x3b9a │ │ │ │ ldr.w ip, [r0, #180] @ 0xb4 │ │ │ │ movs r1, #0 │ │ │ │ umull r5, r0, r3, r2 │ │ │ │ umlal r0, r1, ip, r2 │ │ │ │ add r3, pc, #48 @ (adr r3, 2ffe58 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 8a8398 │ │ │ │ + bl 8a83a0 │ │ │ │ movs r1, #0 │ │ │ │ mov r6, r0 │ │ │ │ adds r0, r1, r5 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #32 @ (adr r3, 2ffe58 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 8a8398 │ │ │ │ + bl 8a83a0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 88ead4 │ │ │ │ + b.w 88eadc │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 88e7ec │ │ │ │ + b.w 88e7f4 │ │ │ │ ldr r6, [sp, #612] @ 0x264 │ │ │ │ movs r6, r6 │ │ │ │ movs r0, r0 │ │ │ │ ... │ │ │ │ │ │ │ │ 002ffe60 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 88eba8 │ │ │ │ + bl 88ebb0 │ │ │ │ movw r3, #40601 @ 0x9e99 │ │ │ │ movt r3, #54 @ 0x36 │ │ │ │ movs r4, #0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ umull r6, r0, r0, r3 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #56 @ (adr r3, 2ffec8 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 8a8398 │ │ │ │ + bl 8a83a0 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r6 │ │ │ │ add r3, pc, #40 @ (adr r3, 2ffec8 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 8a8398 │ │ │ │ + bl 8a83a0 │ │ │ │ adds.w r0, r0, #8388608 @ 0x800000 │ │ │ │ adc.w r3, r7, #0 │ │ │ │ bfc r0, #0, #23 │ │ │ │ strd r0, r3, [r5, #176] @ 0xb0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -174638,15 +174636,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r5, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r7, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 88e758 │ │ │ │ + bl 88e760 │ │ │ │ str.w r7, [r4], #8 │ │ │ │ mov r0, r6 │ │ │ │ bl 52c33c │ │ │ │ vldr d7, [pc, #64] @ 2fffd0 │ │ │ │ ldr r2, [pc, #72] @ (2fffdc ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ (2fffe0 ) │ │ │ │ @@ -174676,23 +174674,23 @@ │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bl 14bfda │ │ │ │ bgt.n 2fffb0 │ │ │ │ lsls r1, r7, #1 │ │ │ │ - movs r6, #248 @ 0xf8 │ │ │ │ + movs r7, #16 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002fffe4 : │ │ │ │ mov r3, r0 │ │ │ │ vldr d7, [pc, #16] @ 2ffff8 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ vstr d7, [r3, #176] @ 0xb0 │ │ │ │ - b.w 88e7ec │ │ │ │ + b.w 88e7f4 │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ │ │ │ │ 00300000 : │ │ │ │ ldrb.w r3, [r0, #555] @ 0x22b │ │ │ │ cbnz r3, 30002c │ │ │ │ cbz r1, 30001e │ │ │ │ @@ -174812,19 +174810,19 @@ │ │ │ │ ldrh r4, [r5, #30] │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ bl c6142 │ │ │ │ blt.n 300114 │ │ │ │ lsls r1, r7, #1 │ │ │ │ - movs r6, #2 │ │ │ │ + movs r6, #26 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r2, [r1, #28] │ │ │ │ + strb r2, [r4, #28] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - movs r5, #184 @ 0xb8 │ │ │ │ + movs r5, #208 @ 0xd0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldrh r2, [r7, #24] │ │ │ │ lsls r4, r5, #3 │ │ │ │ │ │ │ │ 00300158 : │ │ │ │ ldrb.w r3, [r0, #555] @ 0x22b │ │ │ │ strh.w r3, [r0, #552] @ 0x228 │ │ │ │ @@ -174934,15 +174932,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 300244 │ │ │ │ ldr r0, [pc, #72] @ (3002b8 ) │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 300244 │ │ │ │ ldr r3, [pc, #60] @ (3002bc ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 300214 │ │ │ │ @@ -174950,31 +174948,31 @@ │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 300214 │ │ │ │ ldr r0, [pc, #40] @ (3002c0 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 300214 │ │ │ │ blx 28d8b8 │ │ │ │ ldrh r2, [r0, #18] │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r0, r3] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #132 @ 0x84 │ │ │ │ + movs r4, #156 @ 0x9c │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r0, r5, r4 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #42 @ 0x2a │ │ │ │ + movs r4, #66 @ 0x42 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 003002c4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -175022,15 +175020,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 3002f8 │ │ │ │ ldr r0, [pc, #72] @ (300388 ) │ │ │ │ mov r1, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 3002f8 │ │ │ │ ldr r3, [pc, #60] @ (30038c ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3002f8 │ │ │ │ @@ -175038,32 +175036,32 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 3002f8 │ │ │ │ ldr r0, [pc, #40] @ (300390 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 3002f8 │ │ │ │ blx 28d8b8 │ │ │ │ nop │ │ │ │ ldrh r6, [r3, #10] │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #30 │ │ │ │ + movs r4, #54 @ 0x36 │ │ │ │ lsls r3, r3, #1 │ │ │ │ asrs r0, r1, #18 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #196 @ 0xc4 │ │ │ │ + movs r3, #220 @ 0xdc │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 00300394 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -175080,15 +175078,15 @@ │ │ │ │ ldrb r2, [r2, #0] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldrh.w r1, [r4, #378] @ 0x17a │ │ │ │ mov r0, r4 │ │ │ │ ands.w r1, r1, #1 │ │ │ │ itt ne │ │ │ │ mvnne r5, r5 │ │ │ │ andne.w r1, r5, #1 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -175182,29 +175180,29 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #40] @ (3004f0 ) │ │ │ │ movs r2, #42 @ 0x2a │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 28b63c │ │ │ │ - adds r4, r1, #2 │ │ │ │ + adds r4, r4, #2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r3, #104 @ 0x68 │ │ │ │ + movs r3, #128 @ 0x80 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r0, r3, #3 │ │ │ │ + adds r0, r6, #3 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r3, #6 │ │ │ │ + movs r3, #30 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r4, [r5, #13] │ │ │ │ + strb r4, [r0, #14] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - movs r2, #240 @ 0xf0 │ │ │ │ + movs r3, #8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r2, [r3, #13] │ │ │ │ + strb r2, [r6, #13] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - movs r2, #222 @ 0xde │ │ │ │ + movs r2, #246 @ 0xf6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 003004f4 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 003004f8 : │ │ │ │ @@ -175254,15 +175252,15 @@ │ │ │ │ add r2, sp, #24 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r0, r3] │ │ │ │ mov r0, ip │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 734acc │ │ │ │ + bl 734ad4 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ cbnz r1, 30058e │ │ │ │ ldr.w r3, [r4, #180] @ 0xb4 │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, r0 │ │ │ │ itt hi │ │ │ │ ldrhi.w r0, [r4, #184] @ 0xb8 │ │ │ │ @@ -175281,51 +175279,51 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 87eb14 │ │ │ │ + bl 87eb1c │ │ │ │ movs r0, #0 │ │ │ │ b.n 300568 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 735880 │ │ │ │ + bl 735888 │ │ │ │ ldr r1, [pc, #56] @ (3005dc ) │ │ │ │ ldr r3, [pc, #60] @ (3005e0 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #56] @ (3005e4 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ strd r4, r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ movs r2, #246 @ 0xf6 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ mov r0, r4 │ │ │ │ blx 28b964 │ │ │ │ b.n 300594 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r0, [r1, #56] @ 0x38 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r1, #12] │ │ │ │ + ldrb r6, [r4, #12] │ │ │ │ lsls r6, r3, #1 │ │ │ │ strh r0, [r2, #54] @ 0x36 │ │ │ │ lsls r4, r5, #3 │ │ │ │ - movs r2, #82 @ 0x52 │ │ │ │ + movs r2, #106 @ 0x6a │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r0, [r1, #11] │ │ │ │ + strb r0, [r4, #11] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - movs r2, #38 @ 0x26 │ │ │ │ + movs r2, #62 @ 0x3e │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ mov r7, r0 │ │ │ │ @@ -175353,35 +175351,35 @@ │ │ │ │ ldr r2, [pc, #56] @ (300664 ) │ │ │ │ ldr r1, [pc, #56] @ (300668 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ adds r5, #24 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r0, [r0, #20] │ │ │ │ cbz r0, 300646 │ │ │ │ blx 28dc3c │ │ │ │ str r0, [r4, #0] │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - ldrb r6, [r6, #7] │ │ │ │ + ldrb r6, [r1, #8] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - strb r2, [r1, #9] │ │ │ │ + strb r2, [r4, #9] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strh r4, [r7, #10] │ │ │ │ + strh r4, [r2, #12] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r5, {r5, r7} │ │ │ │ + ldmia r5, {r3, r4, r5, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w lr, [pc, #712] @ 300944 │ │ │ │ sub sp, #28 │ │ │ │ @@ -175452,15 +175450,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3006e0 │ │ │ │ ldr r0, [pc, #564] @ (300960 ) │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3006e0 │ │ │ │ ldr.w r0, [r4, #184] @ 0xb8 │ │ │ │ mov.w r2, lr, lsl #4 │ │ │ │ and.w r3, ip, #2 │ │ │ │ adds r7, r0, r2 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 300842 │ │ │ │ @@ -175487,15 +175485,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 3006e0 │ │ │ │ ldr r0, [pc, #484] @ (300968 ) │ │ │ │ mov r1, lr │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3006e0 │ │ │ │ ldr r3, [pc, #448] @ (300950 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3006e0 │ │ │ │ ldr r3, [pc, #468] @ (30096c ) │ │ │ │ @@ -175507,32 +175505,32 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 3006e0 │ │ │ │ ldr r0, [pc, #452] @ (300970 ) │ │ │ │ mov r1, lr │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3006e0 │ │ │ │ ldr.w r3, [r4, #184] @ 0xb8 │ │ │ │ ldr r2, [pc, #404] @ (300950 ) │ │ │ │ add.w r3, r3, lr, lsl #4 │ │ │ │ str.w ip, [r3, #12] │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr.w lr, [r4, #176] @ 0xb0 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 3008ba │ │ │ │ mov r1, r3 │ │ │ │ mov r0, lr │ │ │ │ bl 3005e8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 854610 │ │ │ │ + bl 854618 │ │ │ │ mov r0, r4 │ │ │ │ - bl 853ff0 │ │ │ │ + bl 853ff8 │ │ │ │ b.n 3006e0 │ │ │ │ strb r3, [r7, #6] │ │ │ │ ldr r3, [pc, #356] @ (300950 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3006e0 │ │ │ │ @@ -175545,15 +175543,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 3006e0 │ │ │ │ ldr r0, [pc, #360] @ (300978 ) │ │ │ │ ldr.w r1, [r4, #176] @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3006e0 │ │ │ │ ldr r3, [pc, #352] @ (30097c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3006e0 │ │ │ │ ldr r3, [pc, #308] @ (30095c ) │ │ │ │ @@ -175561,15 +175559,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 3006e0 │ │ │ │ ldr r0, [pc, #332] @ (300980 ) │ │ │ │ mov r2, ip │ │ │ │ ldr.w r1, [r4, #176] @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3006e0 │ │ │ │ ldr r3, [pc, #268] @ (300950 ) │ │ │ │ strb r1, [r7, #5] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3006e0 │ │ │ │ @@ -175582,43 +175580,43 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 3006e0 │ │ │ │ ldr r0, [pc, #284] @ (300988 ) │ │ │ │ ldr.w r1, [r4, #176] @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3006e0 │ │ │ │ ldr r1, [pc, #276] @ (30098c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r0, [r0, r2] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #272] @ (300990 ) │ │ │ │ adds r1, #24 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #268] @ (300994 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r6, r0 │ │ │ │ bl 336920 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r6 │ │ │ │ bl 32ba6c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cbz r3, 3008e4 │ │ │ │ ldr r3, [pc, #172] @ (300950 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 30091c │ │ │ │ ldrd r0, r1, [r6, #20] │ │ │ │ - bl 8582e4 │ │ │ │ + bl 8582ec │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 87ea6c │ │ │ │ + bl 87ea74 │ │ │ │ b.n 3006e0 │ │ │ │ ldr r2, [pc, #220] @ (300998 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3007d0 │ │ │ │ ldr r2, [pc, #148] @ (30095c ) │ │ │ │ @@ -175627,20 +175625,20 @@ │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.n 3007d0 │ │ │ │ ldr r0, [pc, #204] @ (30099c ) │ │ │ │ mov r1, lr │ │ │ │ mov r2, ip │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr.w lr, [r4, #176] @ 0xb0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 3007d0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 732bcc │ │ │ │ + bl 732bd4 │ │ │ │ ldr r3, [pc, #100] @ (300950 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3006e0 │ │ │ │ ldr r3, [pc, #168] @ (3009a0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -175651,30 +175649,30 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3006e0 │ │ │ │ ldr r0, [pc, #148] @ (3009a4 ) │ │ │ │ ldr.w r1, [r4, #176] @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3006e0 │ │ │ │ ldr r3, [pc, #136] @ (3009a8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3008aa │ │ │ │ ldr r3, [pc, #52] @ (30095c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 3008aa │ │ │ │ ldr r0, [pc, #120] @ (3009ac ) │ │ │ │ ldr.w r1, [r4, #176] @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3008aa │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r0, [r7, #44] @ 0x2c │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ @@ -175684,53 +175682,53 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r3, #42] @ 0x2a │ │ │ │ lsls r4, r5, #3 │ │ │ │ strh r4, [r0, r2] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #60 @ 0x3c │ │ │ │ + movs r1, #84 @ 0x54 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #244 @ 0xf4 │ │ │ │ + movs r2, #12 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r1, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #146 @ 0x92 │ │ │ │ + movs r0, #170 @ 0xaa │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r4, r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #42 @ 0x2a │ │ │ │ + movs r1, #66 @ 0x42 │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r0, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #90 @ 0x5a │ │ │ │ + movs r0, #114 @ 0x72 │ │ │ │ lsls r3, r3, #1 │ │ │ │ str r0, [r7, #48] @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #146 @ 0x92 │ │ │ │ + movs r0, #170 @ 0xaa │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r4, [r7, #124] @ 0x7c │ │ │ │ + strb r4, [r2, #0] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrb r6, [r4, #28] │ │ │ │ + ldrb r6, [r7, #28] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r3, {r2, r3, r6} │ │ │ │ + ldmia r3!, {r2, r5, r6} │ │ │ │ lsls r4, r3, #1 │ │ │ │ adds r4, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r6, #7 │ │ │ │ + movs r0, #10 │ │ │ │ lsls r3, r3, #1 │ │ │ │ movs r5, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #208 @ 0xd0 │ │ │ │ + movs r0, #232 @ 0xe8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ str r4, [r3, #40] @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #106 @ 0x6a │ │ │ │ + movs r0, #130 @ 0x82 │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #712] @ (300c88 ) │ │ │ │ mov r6, r3 │ │ │ │ @@ -175828,23 +175826,23 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 3009f2 │ │ │ │ ldr r0, [pc, #484] @ (300c98 ) │ │ │ │ mov r2, r3 │ │ │ │ mov r1, lr │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 3009f2 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 300c1a │ │ │ │ ldr r1, [pc, #464] @ (300c9c ) │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 734f14 │ │ │ │ + bl 734f1c │ │ │ │ ldr.w lr, [r4, #176] @ 0xb0 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r0 │ │ │ │ movs r4, #0 │ │ │ │ ldr r1, [pc, #428] @ (300c8c ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ @@ -175860,23 +175858,23 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 3009f2 │ │ │ │ ldr r0, [pc, #416] @ (300ca4 ) │ │ │ │ mov r1, lr │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 3009f2 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 300c2a │ │ │ │ ldr r1, [pc, #400] @ (300ca8 ) │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 734f14 │ │ │ │ + bl 734f1c │ │ │ │ ldr.w lr, [r4, #176] @ 0xb0 │ │ │ │ mov r3, r1 │ │ │ │ movs r4, #0 │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [pc, #352] @ (300c8c ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ @@ -175892,23 +175890,23 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.w 3009f2 │ │ │ │ ldr r0, [pc, #352] @ (300cb0 ) │ │ │ │ mov r1, lr │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 3009f2 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 300c22 │ │ │ │ ldr r1, [pc, #336] @ (300cb4 ) │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 734f14 │ │ │ │ + bl 734f1c │ │ │ │ ldr.w lr, [r4, #176] @ 0xb0 │ │ │ │ mov r3, r1 │ │ │ │ movs r4, #0 │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [pc, #276] @ (300c8c ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ @@ -175924,23 +175922,23 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r6, r1, #16 │ │ │ │ bpl.w 3009f2 │ │ │ │ ldr r0, [pc, #288] @ (300cbc ) │ │ │ │ mov r1, lr │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 3009f2 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 300c32 │ │ │ │ ldr r1, [pc, #272] @ (300cc0 ) │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 734f14 │ │ │ │ + bl 734f1c │ │ │ │ ldr.w lr, [r4, #176] @ 0xb0 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r0 │ │ │ │ movs r4, #0 │ │ │ │ ldr r1, [pc, #200] @ (300c8c ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ @@ -175956,24 +175954,24 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r5, r1, #16 │ │ │ │ bpl.w 3009f2 │ │ │ │ ldr r0, [pc, #224] @ (300cc8 ) │ │ │ │ mov r1, lr │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 3009f2 │ │ │ │ mov ip, r0 │ │ │ │ cbz r0, 300c0e │ │ │ │ ldr r1, [pc, #208] @ (300ccc ) │ │ │ │ movs r2, #0 │ │ │ │ movs r6, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 734f14 │ │ │ │ + bl 734f1c │ │ │ │ ldr.w lr, [r4, #176] @ 0xb0 │ │ │ │ mov ip, r0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #124] @ (300c8c ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 300c5e │ │ │ │ @@ -176004,15 +176002,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 300a70 │ │ │ │ ldr r0, [pc, #128] @ (300cd4 ) │ │ │ │ mov r1, lr │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 300a70 │ │ │ │ ldr r2, [pc, #120] @ (300cd8 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 300c16 │ │ │ │ ldr r2, [pc, #40] @ (300c94 ) │ │ │ │ @@ -176022,61 +176020,61 @@ │ │ │ │ bpl.n 300c16 │ │ │ │ ldr r0, [pc, #104] @ (300cdc ) │ │ │ │ mov r2, ip │ │ │ │ mov r1, lr │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ mov r4, r6 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 3009f2 │ │ │ │ nop │ │ │ │ strh r0, [r6, #18] │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r1, #20] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #82 @ 0x52 │ │ │ │ + movs r0, #106 @ 0x6a │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r6, [r3, #46] @ 0x2e │ │ │ │ + ldrh r6, [r6, #46] @ 0x2e │ │ │ │ lsls r6, r4, #1 │ │ │ │ asrs r0, r5, #27 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r2, #7 │ │ │ │ + subs r6, r5, #7 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - sub sp, #424 @ 0x1a8 │ │ │ │ + cbz r2, 300cac │ │ │ │ lsls r1, r4, #1 │ │ │ │ adds r4, r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r3, #5 │ │ │ │ + subs r0, r6, #5 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r0, [sp, #136] @ 0x88 │ │ │ │ + ldr r0, [sp, #232] @ 0xe8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r4, [r4, #16] │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r5, #2 │ │ │ │ + subs r4, r0, #3 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add sp, #328 @ 0x148 │ │ │ │ + add sp, #424 @ 0x1a8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ adds r7, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r2, #2 │ │ │ │ + subs r0, r5, #2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r7, [sp, #544] @ 0x220 │ │ │ │ + str r7, [sp, #640] @ 0x280 │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r1, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r5, r7 │ │ │ │ + adds r2, r0, #0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ str r0, [r4, #84] @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r4, #6 │ │ │ │ + adds r2, r7, #6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 00300ce0 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -176115,25 +176113,25 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r2 │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r0 │ │ │ │ ldrd r5, r6, [sp, #40] @ 0x28 │ │ │ │ - bl 72f3a8 │ │ │ │ + bl 72f3b0 │ │ │ │ ldr r3, [pc, #120] @ (300dd0 ) │ │ │ │ ldr r2, [pc, #124] @ (300dd4 ) │ │ │ │ ldr r1, [pc, #124] @ (300dd8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #32 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r0, [r0, #88] @ 0x58 │ │ │ │ str.w r0, [r4, #180] @ 0xb4 │ │ │ │ cbnz r0, 300d88 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -176164,21 +176162,21 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 530294 │ │ │ │ nop.w │ │ │ │ movs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r3, #48] @ 0x30 │ │ │ │ + ldr r6, [r6, #48] @ 0x30 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrb r6, [r3, #8] │ │ │ │ + ldrb r6, [r6, #8] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r3, [pc, #504] @ (300fd4 ) │ │ │ │ + ldr r3, [pc, #600] @ (301034 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - adds r4, r3, #6 │ │ │ │ + adds r4, r6, #6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldmia r7!, {r2, r3, r5, r6} │ │ │ │ lsls r1, r7, #1 │ │ │ │ │ │ │ │ 00300de4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -176192,21 +176190,21 @@ │ │ │ │ mov r0, r2 │ │ │ │ add r7, pc │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ mov r4, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov r8, r3 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w ip, r5, #40 @ 0x28 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldrb.w r3, [r0, #67] @ 0x43 │ │ │ │ cbnz r3, 300e3e │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -176228,25 +176226,25 @@ │ │ │ │ strb r3, [r0, #5] │ │ │ │ mov r1, r6 │ │ │ │ adds r5, #24 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r0, sl │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movs r1, #8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 2f84b0 │ │ │ │ nop │ │ │ │ - ldrb r4, [r5, #6] │ │ │ │ + ldrb r4, [r0, #7] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r5!, {r1, r4, r6, r7} │ │ │ │ + stmia r5!, {r1, r3, r5, r6, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r4, [r6, #36] @ 0x24 │ │ │ │ + ldr r4, [r1, #40] @ 0x28 │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 00300e84 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -176266,33 +176264,33 @@ │ │ │ │ strb r3, [r0, #6] │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movs r1, #8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2f84b0 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r2, [r1, #28] │ │ │ │ + ldr r2, [r4, #28] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrb r6, [r6, #3] │ │ │ │ + ldrb r6, [r1, #4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r5!, {r2, r3, r4} │ │ │ │ + stmia r5!, {r2, r4, r5} │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 00300ef4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -176310,15 +176308,15 @@ │ │ │ │ add r2, sp, #24 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r0, r3] │ │ │ │ mov r0, ip │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 734acc │ │ │ │ + bl 734ad4 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ cbnz r1, 300f6e │ │ │ │ ldr.w r3, [r4, #180] @ 0xb4 │ │ │ │ cmp r3, r0 │ │ │ │ bls.n 300f76 │ │ │ │ ldr.w r3, [r4, #184] @ 0xb8 │ │ │ │ lsls r0, r0, #4 │ │ │ │ @@ -176340,49 +176338,49 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 87eb14 │ │ │ │ + bl 87eb1c │ │ │ │ b.n 300f46 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r6 │ │ │ │ - bl 735880 │ │ │ │ + bl 735888 │ │ │ │ ldr r1, [pc, #56] @ (300fb8 ) │ │ │ │ ldr r3, [pc, #56] @ (300fbc ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #52] @ (300fc0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ strd r4, r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ movs r2, #246 @ 0xf6 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ mov r0, r4 │ │ │ │ blx 28b964 │ │ │ │ b.n 300f46 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ ldrb r4, [r5, #20] │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r6, #4] │ │ │ │ + strb r2, [r1, #5] │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldrb r2, [r6, #19] │ │ │ │ lsls r4, r5, #3 │ │ │ │ - adds r4, r6, r1 │ │ │ │ + adds r4, r1, r2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ + ldr r2, [r0, #16] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r0, r1, r1 │ │ │ │ + adds r0, r4, r1 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 00300fc4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3880] @ 0xf28 │ │ │ │ @@ -177310,105 +177308,105 @@ │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xfffeffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ - subs r4, r5, r5 │ │ │ │ + subs r4, r0, r6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r6, r6, #19 │ │ │ │ + lsls r6, r1, #20 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - subs r2, r2, r5 │ │ │ │ + subs r2, r5, r5 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r2, r2, #11 │ │ │ │ + asrs r2, r5, #11 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r4, r7, r4 │ │ │ │ + subs r4, r2, r5 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r4, r7, #10 │ │ │ │ + asrs r4, r2, #11 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r2, r3, r4 │ │ │ │ + subs r2, r6, r4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r2, r4, r4 │ │ │ │ + subs r2, r7, r4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r4, r7, r3 │ │ │ │ + subs r4, r2, r4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r6, r4, r3 │ │ │ │ + subs r6, r7, r3 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r4, r2, r3 │ │ │ │ + subs r4, r5, r3 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r0, r0, r3 │ │ │ │ + subs r0, r3, r3 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r6, r6, r2 │ │ │ │ + subs r6, r1, r3 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r2, r2, r1 │ │ │ │ + subs r2, r5, r1 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r2, r2, #7 │ │ │ │ + asrs r2, r5, #7 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r4, r2, r2 │ │ │ │ + subs r4, r5, r2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r4, r7, #6 │ │ │ │ + asrs r4, r2, #7 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r4, r6, r2 │ │ │ │ + subs r4, r1, r3 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r2, r5, r1 │ │ │ │ + subs r2, r0, r2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r2, r3, r1 │ │ │ │ + subs r2, r6, r1 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r2, r1, r1 │ │ │ │ + subs r2, r4, r1 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r2, r7, r0 │ │ │ │ + subs r2, r2, r1 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r2, r5, r0 │ │ │ │ + subs r2, r0, r1 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r2, r6, r7 │ │ │ │ + subs r2, r1, r0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r6, r2, r7 │ │ │ │ + adds r6, r5, r7 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r6, r0, r7 │ │ │ │ + adds r6, r3, r7 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r4, r1, r6 │ │ │ │ + adds r4, r4, r6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r4, r7, r5 │ │ │ │ + adds r4, r2, r6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - nop @ (mov r8, r8) │ │ │ │ + mov r8, fp │ │ │ │ lsls r7, r3, #1 │ │ │ │ - adds r2, r7, r3 │ │ │ │ + adds r2, r2, r4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r2, r2, r1 │ │ │ │ + adds r2, r5, r1 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r0, r2, r0 │ │ │ │ + adds r0, r5, r0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r4, r2, #30 │ │ │ │ + asrs r4, r5, #30 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r4, r5, #29 │ │ │ │ + asrs r4, r0, #30 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r0, r5, #28 │ │ │ │ + asrs r0, r0, #29 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r6, r0, #28 │ │ │ │ + asrs r6, r3, #28 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r2, r4, #27 │ │ │ │ + asrs r2, r7, #27 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r6, r3, #27 │ │ │ │ + asrs r6, r6, #27 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r6, r2, #27 │ │ │ │ + asrs r6, r5, #27 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r4, r1, #27 │ │ │ │ + asrs r4, r4, #27 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r6, r7, #26 │ │ │ │ + asrs r6, r2, #27 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r0, [r7, r7] │ │ │ │ + ldrh r0, [r2, r0] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strh r4, [r2, #42] @ 0x2a │ │ │ │ + strh r4, [r5, #42] @ 0x2a │ │ │ │ lsls r3, r4, #1 │ │ │ │ - cbz r2, 301aea │ │ │ │ + push {r1} │ │ │ │ lsls r2, r4, #1 │ │ │ │ - asrs r6, r7, #13 │ │ │ │ + asrs r6, r2, #14 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r6, r1, #12 │ │ │ │ + asrs r6, r4, #12 │ │ │ │ lsls r3, r3, #1 │ │ │ │ movw r1, #65535 @ 0xffff │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 2fc7dc │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -177726,57 +177724,57 @@ │ │ │ │ ldr r0, [pc, #96] @ (301e20 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r4, r7, #6 │ │ │ │ + asrs r4, r2, #7 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r0, r3, #5 │ │ │ │ + asrs r0, r6, #5 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r2, r3, #5 │ │ │ │ + asrs r2, r6, #5 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r0, r1, #30 │ │ │ │ + lsls r0, r4, #30 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r4, r6, #4 │ │ │ │ + asrs r4, r1, #5 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r2, r2, #29 │ │ │ │ + lsls r2, r5, #29 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r6, r2, #31 │ │ │ │ + lsrs r6, r5, #31 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r4, r2, #2 │ │ │ │ + asrs r4, r5, #2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r5, #192 @ 0xc0 │ │ │ │ + subs r5, #216 @ 0xd8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - asrs r2, r3, #1 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ - asrs r2, r7, #2 │ │ │ │ + asrs r2, r6, #1 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r0, r7, #1 │ │ │ │ + asrs r2, r2, #3 │ │ │ │ lsls r3, r3, #1 │ │ │ │ asrs r0, r2, #2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r0, r6, #32 │ │ │ │ + asrs r0, r5, #2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r4, r1, #1 │ │ │ │ + asrs r0, r1, #1 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r0, r0, #32 │ │ │ │ + asrs r4, r4, #1 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r6, r4, #29 │ │ │ │ + asrs r0, r3, #32 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r2, r6, #31 │ │ │ │ + lsrs r6, r7, #29 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r0, r7, #29 │ │ │ │ + asrs r2, r1, #32 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r2, [r7, r2] │ │ │ │ + lsrs r0, r2, #30 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + ldrh r2, [r2, r3] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - lsrs r4, r3, #8 │ │ │ │ + lsrs r4, r6, #8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r0, r0, #24 │ │ │ │ + lsrs r0, r3, #24 │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #56] @ (301e6c ) │ │ │ │ ldr r3, [pc, #56] @ (301e70 ) │ │ │ │ @@ -177798,26 +177796,26 @@ │ │ │ │ ldr r3, [pc, #32] @ (301e78 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 301e3e │ │ │ │ ldr r0, [pc, #24] @ (301e7c ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 301e3e │ │ │ │ nop │ │ │ │ ldr r6, [r0, #96] @ 0x60 │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r0, #28 │ │ │ │ + lsrs r2, r3, #28 │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #100] @ (301ef8 ) │ │ │ │ @@ -177854,17 +177852,17 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2f9350 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2f9350 │ │ │ │ - adds r2, r7, #6 │ │ │ │ + adds r2, r2, #7 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r0, r1, #27 │ │ │ │ + lsrs r0, r4, #27 │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [pc, #200] @ (301fdc ) │ │ │ │ @@ -177918,15 +177916,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 301f56 │ │ │ │ ldr r0, [pc, #100] @ (301fec ) │ │ │ │ mov r3, r1 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 301f56 │ │ │ │ ldr r3, [pc, #76] @ (301fe0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 301f56 │ │ │ │ ldr r3, [pc, #80] @ (301ff0 ) │ │ │ │ @@ -177938,48 +177936,48 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 301f56 │ │ │ │ ldr r0, [pc, #64] @ (301ff4 ) │ │ │ │ mov r1, lr │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 301f56 │ │ │ │ ldr r3, [pc, #56] @ (301ff8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 301f56 │ │ │ │ ldr r3, [pc, #32] @ (301fe8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 301f56 │ │ │ │ ldr r0, [pc, #40] @ (301ffc ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 301f56 │ │ │ │ nop │ │ │ │ ldr r6, [r4, #80] @ 0x50 │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r0, [r5, r2] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r4, #25 │ │ │ │ + lsrs r2, r7, #25 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r0, #26 │ │ │ │ + lsrs r4, r3, #26 │ │ │ │ lsls r3, r3, #1 │ │ │ │ asrs r4, r7, #15 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r2, #23 │ │ │ │ + lsrs r6, r5, #23 │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r1, [pc, #1228] @ 3024e0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -178014,15 +178012,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3021d2 │ │ │ │ cmp r1, #1 │ │ │ │ bne.n 3020dc │ │ │ │ cmp.w r6, #65536 @ 0x10000 │ │ │ │ beq.w 302268 │ │ │ │ cbz r6, 3020d6 │ │ │ │ - bl 89592c │ │ │ │ + bl 895934 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 30211a │ │ │ │ ldr.w r8, [pc, #1128] @ 3024f0 │ │ │ │ mov fp, r7 │ │ │ │ mov sl, r0 │ │ │ │ mov r7, r0 │ │ │ │ add r8, pc │ │ │ │ @@ -178030,15 +178028,15 @@ │ │ │ │ ldr r7, [r7, #4] │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 302118 │ │ │ │ ldr r4, [r7, #0] │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 734acc │ │ │ │ + bl 734ad4 │ │ │ │ adds r0, #1 │ │ │ │ cmp r6, r0 │ │ │ │ bne.n 302094 │ │ │ │ mov r0, sl │ │ │ │ mov r7, fp │ │ │ │ blx 28c97c │ │ │ │ ldr r3, [r5, #8] │ │ │ │ @@ -178087,24 +178085,24 @@ │ │ │ │ movs r2, #8 │ │ │ │ movs r3, #2 │ │ │ │ b.n 3020e4 │ │ │ │ ldrd r3, r2, [r4, #120] @ 0x78 │ │ │ │ orrs r3, r2 │ │ │ │ beq.n 3020dc │ │ │ │ mov r0, r4 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr r3, [pc, #952] @ (3024f8 ) │ │ │ │ ldr r2, [pc, #956] @ (3024fc ) │ │ │ │ ldr r1, [pc, #956] @ (302500 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #41 @ 0x29 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr.w r3, [fp] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ mov r8, r0 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 30242e │ │ │ │ movs r3, #1 │ │ │ │ @@ -178141,15 +178139,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 302046 │ │ │ │ ldr r0, [pc, #836] @ (30250c ) │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 302046 │ │ │ │ ldr r3, [pc, #828] @ (302510 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 3021ea │ │ │ │ ldr r3, [pc, #808] @ (302508 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ @@ -178166,15 +178164,15 @@ │ │ │ │ ldr r3, [pc, #776] @ (302508 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 3020dc │ │ │ │ ldr r0, [pc, #776] @ (302518 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3020dc │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 302124 │ │ │ │ cmp r3, #5 │ │ │ │ beq.n 3022f6 │ │ │ │ cmp r3, #6 │ │ │ │ beq.n 30212e │ │ │ │ @@ -178253,24 +178251,24 @@ │ │ │ │ mov r0, r9 │ │ │ │ blx 28b964 │ │ │ │ b.n 3020f6 │ │ │ │ ldrd r3, r2, [r4, #120] @ 0x78 │ │ │ │ orrs r3, r2 │ │ │ │ beq.w 3020dc │ │ │ │ mov r0, r4 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr r3, [pc, #536] @ (302520 ) │ │ │ │ ldr r2, [pc, #536] @ (302524 ) │ │ │ │ ldr r1, [pc, #540] @ (302528 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #41 @ 0x29 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ mov fp, r0 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 302458 │ │ │ │ movs r3, #0 │ │ │ │ @@ -178310,15 +178308,15 @@ │ │ │ │ b.n 3020f6 │ │ │ │ movs r2, #113 @ 0x71 │ │ │ │ b.n 3020ca │ │ │ │ ldr r0, [pc, #404] @ (30252c ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ cmp r1, #1 │ │ │ │ it eq │ │ │ │ ldreq r6, [r5, #0] │ │ │ │ beq.w 302074 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -178354,15 +178352,15 @@ │ │ │ │ ldr r0, [pc, #268] @ (302508 ) │ │ │ │ ldr.w r0, [r9, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r6, r0, #16 │ │ │ │ bpl.w 302294 │ │ │ │ ldr r0, [pc, #304] @ (302538 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr.w r2, [r8, #4] │ │ │ │ b.n 302294 │ │ │ │ movs r2, #8 │ │ │ │ strd r2, r3, [sp, #16] │ │ │ │ ldrd r0, r1, [sp, #8] │ │ │ │ b.n 3020e8 │ │ │ │ @@ -178378,15 +178376,15 @@ │ │ │ │ ldr r3, [pc, #200] @ (302508 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 302160 │ │ │ │ ldr r0, [pc, #244] @ (302540 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ b.n 302160 │ │ │ │ ldr r3, [pc, #232] @ (302544 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -178394,15 +178392,15 @@ │ │ │ │ ldr r3, [pc, #160] @ (302508 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 302328 │ │ │ │ ldr r0, [pc, #208] @ (302548 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ b.n 302328 │ │ │ │ ldr r3, [pc, #200] @ (30254c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -178412,15 +178410,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 302248 │ │ │ │ ldr r0, [pc, #176] @ (302550 ) │ │ │ │ mov r1, r6 │ │ │ │ movw r2, #4076 @ 0xfec │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 302248 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #160] @ (302554 ) │ │ │ │ mov.w r2, #728 @ 0x2d8 │ │ │ │ ldr r1, [pc, #156] @ (302558 ) │ │ │ │ ldr r0, [pc, #160] @ (30255c ) │ │ │ │ add r3, pc │ │ │ │ @@ -178442,88 +178440,88 @@ │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r2, #64] @ 0x40 │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r4, [r7, r6] │ │ │ │ + ldrsh r4, [r2, r7] │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r2, [r0, #52] @ 0x34 │ │ │ │ lsls r4, r5, #3 │ │ │ │ - ldrsb r6, [r1, r6] │ │ │ │ + ldrsb r6, [r4, r6] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - lsrs r4, r0, #26 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ lsrs r4, r3, #26 │ │ │ │ lsls r3, r3, #1 │ │ │ │ + lsrs r4, r6, #26 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ str r4, [r2, #48] @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r0, #19 │ │ │ │ + lsrs r2, r3, #19 │ │ │ │ lsls r3, r3, #1 │ │ │ │ movs r6, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r6, #19 │ │ │ │ + lsrs r2, r1, #20 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r2, r7, #15 │ │ │ │ + lsrs r2, r2, #16 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r4, [r0, r7] │ │ │ │ + strb r4, [r3, r7] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - lsrs r2, r7, #18 │ │ │ │ - lsls r3, r3, #1 │ │ │ │ lsrs r2, r2, #19 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r6, r4, #12 │ │ │ │ + lsrs r2, r5, #19 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r6, r0, #11 │ │ │ │ + lsrs r6, r7, #12 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ + lsrs r6, r3, #11 │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r0, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r0, #13 │ │ │ │ + lsrs r4, r3, #13 │ │ │ │ lsls r3, r3, #1 │ │ │ │ movs r6, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r3, #16 │ │ │ │ + lsrs r0, r6, #16 │ │ │ │ lsls r3, r3, #1 │ │ │ │ movs r5, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r6, #13 │ │ │ │ + lsrs r6, r1, #14 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r0, [r6, #88] @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r5, #11 │ │ │ │ + lsrs r2, r0, #12 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r4, [r2, r0] │ │ │ │ + strb r4, [r5, r0] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - lsrs r2, r6, #13 │ │ │ │ + lsrs r2, r1, #14 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r2, r0, #14 │ │ │ │ + lsrs r2, r3, #14 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r6, [r7, r7] │ │ │ │ + strb r6, [r2, r0] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - lsrs r4, r3, #13 │ │ │ │ + lsrs r4, r6, #13 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r0, r2, #15 │ │ │ │ + lsrs r0, r5, #15 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 0030256c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ movs r1, #1 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [r0, #8] │ │ │ │ blx 28b3b4 │ │ │ │ - bl 89592c │ │ │ │ + bl 895934 │ │ │ │ movs r2, #1 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r2 │ │ │ │ movs r0, #0 │ │ │ │ blx 28db20 │ │ │ │ mov sl, r0 │ │ │ │ cmp r5, #0 │ │ │ │ @@ -178543,33 +178541,33 @@ │ │ │ │ movs r2, #0 │ │ │ │ ldr r1, [pc, #472] @ (30279c ) │ │ │ │ ldr.w r8, [pc, #472] @ 3027a0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ ldr r7, [pc, #468] @ (3027a4 ) │ │ │ │ add r8, pc │ │ │ │ - bl 734f14 │ │ │ │ + bl 734f1c │ │ │ │ movs r2, #0 │ │ │ │ mov sl, r0 │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r8 │ │ │ │ add r7, pc │ │ │ │ - bl 734f14 │ │ │ │ + bl 734f1c │ │ │ │ strd r0, r1, [sp, #12] │ │ │ │ ldr r1, [pc, #444] @ (3027a8 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 734f14 │ │ │ │ + bl 734f1c │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ - bl 734acc │ │ │ │ + bl 734ad4 │ │ │ │ adds r6, r0, #1 │ │ │ │ movs r1, #56 @ 0x38 │ │ │ │ mov r0, fp │ │ │ │ bl 2fcbd4 │ │ │ │ lsls r6, r6, #1 │ │ │ │ strh r6, [r0, #4] │ │ │ │ mov ip, r0 │ │ │ │ @@ -178608,26 +178606,26 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r2, pc │ │ │ │ str.w r3, [ip, #28] │ │ │ │ movs r3, #41 @ 0x29 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 734f14 │ │ │ │ + bl 734f1c │ │ │ │ movs r2, #0 │ │ │ │ mov sl, r0 │ │ │ │ mov r8, r1 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r7 │ │ │ │ - bl 734acc │ │ │ │ + bl 734ad4 │ │ │ │ movs r1, #48 @ 0x30 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, fp │ │ │ │ bl 2fcbd4 │ │ │ │ adds r7, #1 │ │ │ │ movs r3, #1 │ │ │ │ str r7, [r0, #4] │ │ │ │ @@ -178655,15 +178653,15 @@ │ │ │ │ orr.w r3, r3, #8 │ │ │ │ strh r3, [r0, #44] @ 0x2c │ │ │ │ ldr r1, [pc, #192] @ (3027b8 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ mvn.w r6, #121 @ 0x79 │ │ │ │ add r1, pc │ │ │ │ - bl 734acc │ │ │ │ + bl 734ad4 │ │ │ │ movs r1, #80 @ 0x50 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, fp │ │ │ │ bl 2fcbd4 │ │ │ │ ldr r7, [sp, #28] │ │ │ │ lsls r2, r5, #1 │ │ │ │ movs r3, #1 │ │ │ │ @@ -178711,31 +178709,31 @@ │ │ │ │ clz r4, r4 │ │ │ │ movs r3, #7 │ │ │ │ movt r3, #16 │ │ │ │ rsb r4, r4, #31 │ │ │ │ str r3, [r0, #0] │ │ │ │ strb r4, [r0, #4] │ │ │ │ b.n 30275a │ │ │ │ - strh r0, [r5, r4] │ │ │ │ + strh r0, [r0, r5] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrb r6, [r7, #22] │ │ │ │ + ldrb r6, [r2, #23] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r6, [sp, #216] @ 0xd8 │ │ │ │ + str r6, [sp, #312] @ 0x138 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldrh r6, [r5, r1] │ │ │ │ + ldrh r6, [r0, r2] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strb r6, [r7, #10] │ │ │ │ + strb r6, [r2, #11] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - lsrs r6, r7, #11 │ │ │ │ + lsrs r6, r2, #12 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r0, r7, #5 │ │ │ │ + lsrs r0, r2, #6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r0, r3, #5 │ │ │ │ + lsrs r0, r6, #5 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r4, [r1, r5] │ │ │ │ + ldr r4, [r4, r5] │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 003027bc : │ │ │ │ ldr r3, [r1, #40] @ 0x28 │ │ │ │ cbnz r3, 3027ce │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -178753,25 +178751,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #40] @ (302810 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movs r1, #16 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2f84b0 │ │ │ │ nop │ │ │ │ - str r0, [r5, r3] │ │ │ │ + str r0, [r0, r4] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrsh r6, [r7, r6] │ │ │ │ + ldrsh r6, [r2, r7] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r3, sp, #912 @ 0x390 │ │ │ │ + add r3, sp, #1008 @ 0x3f0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 00302814 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -178826,31 +178824,31 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ - lsrs r4, r4, #3 │ │ │ │ + lsrs r4, r7, #3 │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r3, r5, r6, lr} │ │ │ │ lsls r1, r7, #1 │ │ │ │ - lsrs r0, r6, #2 │ │ │ │ + lsrs r0, r1, #3 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 003028bc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr r6, [pc, #124] @ (30294c ) │ │ │ │ add r6, pc │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 89592c │ │ │ │ + bl 895934 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 30293e │ │ │ │ ldr r3, [pc, #112] @ (302950 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #112] @ (302954 ) │ │ │ │ ldr.w sl, [pc, #112] @ 302958 │ │ │ │ @@ -178862,26 +178860,26 @@ │ │ │ │ str r0, [sp, #28] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r5, [r4, #0] │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ - bl 734acc │ │ │ │ + bl 734ad4 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r0, r5 │ │ │ │ - bl 734f14 │ │ │ │ + bl 734f1c │ │ │ │ mov r2, r6 │ │ │ │ mov r8, r0 │ │ │ │ mov r9, r1 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, sl │ │ │ │ - bl 734f14 │ │ │ │ + bl 734f1c │ │ │ │ mov r2, r8 │ │ │ │ mov ip, r1 │ │ │ │ mov fp, r0 │ │ │ │ movs r1, #5 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r3, r9 │ │ │ │ str r1, [sp, #12] │ │ │ │ @@ -178897,19 +178895,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 28c978 │ │ │ │ nop │ │ │ │ str r4, [r5, #52] @ 0x34 │ │ │ │ lsls r4, r5, #3 │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r0, #124] @ 0x7c │ │ │ │ + ldr r4, [r3, #124] @ 0x7c │ │ │ │ lsls r6, r4, #1 │ │ │ │ - str r3, [sp, #96] @ 0x60 │ │ │ │ + str r3, [sp, #192] @ 0xc0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldrb r4, [r2, #10] │ │ │ │ + ldrb r4, [r5, #10] │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 00302960 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ @@ -180377,94 +180375,94 @@ │ │ │ │ str r4, [sp, #4] │ │ │ │ bl 2ff228 │ │ │ │ bl 2f930c │ │ │ │ ldr.w r9, [sp, #80] @ 0x50 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r9 │ │ │ │ bl 2fcb8c │ │ │ │ - bl 89592c │ │ │ │ + bl 895934 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 30299a │ │ │ │ b.n 3039cc │ │ │ │ - lsls r0, r6, #29 │ │ │ │ + lsls r0, r1, #30 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r4, r5, #29 │ │ │ │ + lsls r4, r0, #30 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r6, r0, #29 │ │ │ │ + lsls r6, r3, #29 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r2, r0, #29 │ │ │ │ + lsls r2, r3, #29 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r6, r7, #28 │ │ │ │ + lsls r6, r2, #29 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh.w r0, [r6, #90] @ 0x5a │ │ │ │ - lsls r6, r0, #13 │ │ │ │ + ldrh.w r0, [lr, #90] @ 0x5a │ │ │ │ + lsls r6, r3, #13 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r6, r4, #27 │ │ │ │ + lsls r6, r7, #27 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r2, r7, #26 │ │ │ │ + lsls r2, r2, #27 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r6, r6, #26 │ │ │ │ + lsls r6, r1, #27 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r6, r0, #26 │ │ │ │ + lsls r6, r3, #26 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r0, r5, #25 │ │ │ │ + lsls r0, r0, #26 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r6, r1, #25 │ │ │ │ + lsls r6, r4, #25 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r6, r7, #24 │ │ │ │ + lsls r6, r2, #25 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r4, r5, #24 │ │ │ │ + lsls r4, r0, #25 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r6, r0, #24 │ │ │ │ + lsls r6, r3, #24 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r4, r6, #23 │ │ │ │ + lsls r4, r1, #24 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r2, r5, #22 │ │ │ │ + lsls r2, r0, #23 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r4, r2, #22 │ │ │ │ + lsls r4, r5, #22 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r2, r2, #22 │ │ │ │ + lsls r2, r5, #22 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r6, r2, #22 │ │ │ │ + lsls r6, r5, #22 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r4, r4, #12 │ │ │ │ + lsls r4, r7, #12 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r0, r2, #12 │ │ │ │ + lsls r0, r5, #12 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r2, r0, #11 │ │ │ │ + lsls r2, r3, #11 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r0, r4, #9 │ │ │ │ + lsls r0, r7, #9 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r0, r3, #7 │ │ │ │ + lsls r0, r6, #7 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r0, r4, #3 │ │ │ │ + lsls r0, r7, #3 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r6, r6, #2 │ │ │ │ + lsls r6, r1, #3 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - vqadd.u64 q8, q2, q5 │ │ │ │ - vqadd.u32 q8, q3, q5 │ │ │ │ - vqadd.u16 q8, q4, q5 │ │ │ │ - mrc2 0, 6, r0, cr4, cr10, {2} │ │ │ │ - @ instruction: 0xfa1c005a │ │ │ │ - vqadd.u8 q0, q1, q5 │ │ │ │ - mrc2 0, 7, r0, cr4, cr10, {2} │ │ │ │ - mrc2 0, 5, r0, cr2, cr10, {2} │ │ │ │ - mrc2 0, 2, r0, cr2, cr10, {2} │ │ │ │ - mrc2 0, 0, r0, cr14, cr10, {2} │ │ │ │ - ldc2 0, cr0, [r6, #360] @ 0x168 │ │ │ │ - str r7, [sp, #360] @ 0x168 │ │ │ │ + vshr.u8 q0, q5, #4 │ │ │ │ + vqadd.u64 q8, q7, q5 │ │ │ │ + vqadd.u64 q8, q0, q5 │ │ │ │ + mcr2 0, 7, r0, cr12, cr10, {2} │ │ │ │ + @ instruction: 0xfa34005a │ │ │ │ + vqadd.u16 q0, q5, q5 │ │ │ │ + vqadd.u8 q0, q6, q5 │ │ │ │ + mcr2 0, 6, r0, cr10, cr10, {2} │ │ │ │ + mcr2 0, 3, r0, cr10, cr10, {2} │ │ │ │ + mrc2 0, 1, r0, cr6, cr10, {2} │ │ │ │ + stc2 0, cr0, [lr, #360]! @ 0x168 │ │ │ │ + str r7, [sp, #456] @ 0x1c8 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - stc2 0, cr0, [lr], #360 @ 0x168 │ │ │ │ - ldc2 0, cr0, [ip], {90} @ 0x5a │ │ │ │ - mcrr2 0, 5, r0, r0, cr10 │ │ │ │ - stc2 0, cr0, [sl], {90} @ 0x5a │ │ │ │ - ldrb.w r0, [r6, #90] @ 0x5a │ │ │ │ - ldrh.w r0, [r8, #90] @ 0x5a │ │ │ │ - b.n 303950 │ │ │ │ + stc2l 0, cr0, [r6], {90} @ 0x5a │ │ │ │ + ldc2 0, cr0, [r4], #360 @ 0x168 │ │ │ │ + mrrc2 0, 5, r0, r8, cr10 │ │ │ │ + stc2 0, cr0, [r2], #-360 @ 0xfffffe98 │ │ │ │ + strh.w r0, [lr, #90] @ 0x5a │ │ │ │ + ldr.w r0, [r0, #90] @ 0x5a │ │ │ │ + b.n 303980 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mov r1, r8 │ │ │ │ str.w r4, [sp, #109] @ 0x6d │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str.w r4, [sp, #117] @ 0x75 │ │ │ │ @@ -180504,28 +180502,28 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 303a40 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #140 @ 0x8c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 28c978 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ - ldr??.w r0, [sl, #90] @ 0x5a │ │ │ │ + ldrsb.w r0, [r2, sl, lsl #1] │ │ │ │ strh r0, [r3, r0] │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (303a58 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ add r3, pc, #632 @ (adr r3, 303cd4 ) │ │ │ │ lsls r1, r7, #1 │ │ │ │ ldr r0, [pc, #8] @ (303a68 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ nop │ │ │ │ add r3, pc, #584 @ (adr r3, 303cb4 ) │ │ │ │ lsls r1, r7, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -180533,156 +180531,156 @@ │ │ │ │ sub sp, #24 │ │ │ │ ldr r3, [pc, #76] @ (303acc ) │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 736448 │ │ │ │ + bl 736450 │ │ │ │ ldr r2, [pc, #64] @ (303ad0 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 736bb8 │ │ │ │ + bl 736bc0 │ │ │ │ ldr r1, [pc, #56] @ (303ad4 ) │ │ │ │ ldr r0, [pc, #56] @ (303ad8 ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #56] @ (303adc ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 733e00 │ │ │ │ + bl 733e08 │ │ │ │ ldr r2, [pc, #40] @ (303ae0 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 736bb8 │ │ │ │ - str??.w r0, [r2, sl, lsl #1] │ │ │ │ + b.w 736bc0 │ │ │ │ + ldr??.w r0, [sl, sl, lsl #1] │ │ │ │ lsls r3, r3, #19 │ │ │ │ movs r0, r0 │ │ │ │ - ldr.w r0, [r8, sl, lsl #1] │ │ │ │ - ldrsh r2, [r1, r0] │ │ │ │ + ldr??.w r0, [r0, sl, lsl #1] │ │ │ │ + ldrsh r2, [r4, r0] │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsls r5, r5, #21 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia.w r4, {r0, r1, r3, r4, r6} │ │ │ │ - ldr.w r0, [r8, sl, lsl #1] │ │ │ │ + stmia.w ip!, {r0, r1, r3, r4, r6} │ │ │ │ + ldr??.w r0, [r0, sl, lsl #1] │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #76] @ (303b40 ) │ │ │ │ sub sp, #24 │ │ │ │ ldr r3, [pc, #76] @ (303b44 ) │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 736448 │ │ │ │ + bl 736450 │ │ │ │ ldr r2, [pc, #64] @ (303b48 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 736bb8 │ │ │ │ + bl 736bc0 │ │ │ │ ldr r1, [pc, #56] @ (303b4c ) │ │ │ │ ldr r0, [pc, #56] @ (303b50 ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #56] @ (303b54 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 733e00 │ │ │ │ + bl 733e08 │ │ │ │ ldr r2, [pc, #40] @ (303b58 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 736bb8 │ │ │ │ - str.w r0, [r6, sl, lsl #1] │ │ │ │ + b.w 736bc0 │ │ │ │ + ldr.w r0, [lr, sl, lsl #1] │ │ │ │ lsls r3, r7, #18 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh.w r0, [ip, sl, lsl #1] │ │ │ │ - ldrb r2, [r2, r6] │ │ │ │ + ldr.w r0, [r4, sl, lsl #1] │ │ │ │ + ldrb r2, [r5, r6] │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsls r1, r0, #14 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe81c005b │ │ │ │ - ldr.w r0, [ip, sl, lsl #1] │ │ │ │ + @ instruction: 0xe834005b │ │ │ │ + ldr??.w r0, [r4, sl, lsl #1] │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r9, r1 │ │ │ │ ldr r6, [pc, #212] @ (303c48 ) │ │ │ │ - bl 72f3a8 │ │ │ │ + bl 72f3b0 │ │ │ │ ldr r5, [pc, #208] @ (303c4c ) │ │ │ │ ldr r2, [pc, #212] @ (303c50 ) │ │ │ │ add r6, pc │ │ │ │ ldr r1, [pc, #212] @ (303c54 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r7, [pc, #212] @ (303c58 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r7, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r1, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ cbz r0, 303c02 │ │ │ │ ldr r2, [pc, #188] @ (303c5c ) │ │ │ │ mov r0, r4 │ │ │ │ add.w r3, r6, #8 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ mov sl, r2 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r3, [r8, #256] @ 0x100 │ │ │ │ ldr r2, [r0, #24] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r2, r3 │ │ │ │ bcs.n 303c18 │ │ │ │ ldr r1, [pc, #156] @ (303c60 ) │ │ │ │ movs r2, #0 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add r1, pc │ │ │ │ - bl 735e3c │ │ │ │ + bl 735e44 │ │ │ │ mov r8, r0 │ │ │ │ cbz r0, 303c28 │ │ │ │ ldr r3, [pc, #144] @ (303c64 ) │ │ │ │ ldr r1, [pc, #144] @ (303c68 ) │ │ │ │ add r1, pc │ │ │ │ ldr r5, [r7, r3] │ │ │ │ mov r2, r5 │ │ │ │ - bl 734f14 │ │ │ │ + bl 734f1c │ │ │ │ ldr r1, [pc, #136] @ (303c6c ) │ │ │ │ mov r2, r5 │ │ │ │ uxtb r5, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ - bl 734f14 │ │ │ │ + bl 734f1c │ │ │ │ cmp r0, #255 @ 0xff │ │ │ │ bhi.n 303c38 │ │ │ │ ldr r1, [r4, #24] │ │ │ │ mov r3, r5 │ │ │ │ uxtb r4, r0 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r9 │ │ │ │ @@ -180695,102 +180693,102 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [pc, #84] @ (303c70 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 87ec74 │ │ │ │ + bl 87ec7c │ │ │ │ movs r0, #1 │ │ │ │ blx 28da78 │ │ │ │ ldr r0, [pc, #72] @ (303c74 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 87ec74 │ │ │ │ + bl 87ec7c │ │ │ │ movs r0, #1 │ │ │ │ blx 28da78 │ │ │ │ ldr r0, [pc, #60] @ (303c78 ) │ │ │ │ add.w r3, r6, #32 │ │ │ │ movs r2, #178 @ 0xb2 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ - subs r5, #176 @ 0xb0 │ │ │ │ + subs r5, #200 @ 0xc8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr.w r0, [r0, sl, lsl #1] │ │ │ │ - ldr r3, [pc, #992] @ (304034 ) │ │ │ │ + str??.w r0, [r8, sl, lsl #1] │ │ │ │ + ldr r4, [pc, #64] @ (303c94 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r2, r3, #5 │ │ │ │ + adds r2, r6, #5 │ │ │ │ lsls r7, r3, #1 │ │ │ │ str r0, [r6, r2] │ │ │ │ lsls r4, r5, #3 │ │ │ │ - str.w r0, [r8, sl, lsl #1] │ │ │ │ - str r1, [sp, #976] @ 0x3d0 │ │ │ │ + str??.w r0, [r0, sl, lsl #1] │ │ │ │ + str r2, [sp, #48] @ 0x30 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r5, [pc, #160] @ (303d08 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr??.w r0, [sl, sl, lsl #1] │ │ │ │ - str r2, [r4, #120] @ 0x78 │ │ │ │ + ldrb.w r0, [r2, #90] @ 0x5a │ │ │ │ + str r2, [r7, #120] @ 0x78 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - @ instruction: 0xf7e4005a │ │ │ │ - @ instruction: 0xf7f8005a │ │ │ │ - ldrb.w r0, [r6, sl, lsl #1] │ │ │ │ + @ instruction: 0xf7fc005a │ │ │ │ + ldrb.w r0, [r0, sl, lsl #1] │ │ │ │ + strh.w r0, [lr, sl, lsl #1] │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ mov r6, r0 │ │ │ │ mov r9, r1 │ │ │ │ ldr r4, [pc, #172] @ (303d40 ) │ │ │ │ - bl 72f3a8 │ │ │ │ + bl 72f3b0 │ │ │ │ ldr r5, [pc, #168] @ (303d44 ) │ │ │ │ ldr r2, [pc, #172] @ (303d48 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #172] @ (303d4c ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r7, [pc, #172] @ (303d50 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r7, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r1, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ cbz r0, 303d0a │ │ │ │ ldr r2, [pc, #148] @ (303d54 ) │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ movs r3, #205 @ 0xcd │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r3, [r8, #256] @ 0x100 │ │ │ │ ldr r2, [r0, #24] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r2, r3 │ │ │ │ bcs.n 303d20 │ │ │ │ ldr r1, [pc, #120] @ (303d58 ) │ │ │ │ movs r2, #0 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add r1, pc │ │ │ │ - bl 735e3c │ │ │ │ + bl 735e44 │ │ │ │ cbz r0, 303d30 │ │ │ │ ldr r3, [pc, #108] @ (303d5c ) │ │ │ │ ldr r1, [pc, #112] @ (303d60 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 734f14 │ │ │ │ + bl 734f1c │ │ │ │ ldr r2, [pc, #100] @ (303d64 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [r4, #24] │ │ │ │ add r2, pc │ │ │ │ mov r0, r9 │ │ │ │ bl 2fd4c0 │ │ │ │ movs r0, #0 │ │ │ │ @@ -180800,146 +180798,146 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r0, [pc, #68] @ (303d68 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 87ec74 │ │ │ │ + bl 87ec7c │ │ │ │ movs r0, #1 │ │ │ │ blx 28da78 │ │ │ │ ldr r0, [pc, #56] @ (303d6c ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 87ec74 │ │ │ │ + bl 87ec7c │ │ │ │ movs r0, #1 │ │ │ │ blx 28da78 │ │ │ │ - subs r4, #144 @ 0x90 │ │ │ │ + subs r4, #168 @ 0xa8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - @ instruction: 0xf7d4005a │ │ │ │ - ldr r2, [pc, #864] @ (3040ac ) │ │ │ │ + @ instruction: 0xf7ec005a │ │ │ │ + ldr r2, [pc, #960] @ (30410c ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r2, r7, #0 │ │ │ │ + adds r2, r2, #1 │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldr r7, [pc, #576] @ (303f94 ) │ │ │ │ lsls r4, r5, #3 │ │ │ │ - @ instruction: 0xf72a005a │ │ │ │ - @ instruction: 0xf7c8005a │ │ │ │ + @ instruction: 0xf742005a │ │ │ │ + @ instruction: 0xf7e0005a │ │ │ │ ldr r5, [pc, #160] @ (303e00 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7f0005a │ │ │ │ - @ instruction: 0xf7ea005a │ │ │ │ - @ instruction: 0xf76c005a │ │ │ │ + strb.w r0, [r8, sl, lsl #1] │ │ │ │ + strb.w r0, [r2, sl, lsl #1] │ │ │ │ @ instruction: 0xf784005a │ │ │ │ + @ instruction: 0xf79c005a │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 303db8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #52] @ (303dbc ) │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ ldr r1, [pc, #52] @ (303dc0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ strd r3, r2, [r0, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - subs r3, #162 @ 0xa2 │ │ │ │ + subs r3, #186 @ 0xba │ │ │ │ lsls r7, r5, #1 │ │ │ │ - @ instruction: 0xf660005a │ │ │ │ - movw r0, #26714 @ 0x685a │ │ │ │ + @ instruction: 0xf678005a │ │ │ │ + @ instruction: 0xf65e005a │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 303e0c │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #52] @ (303e10 ) │ │ │ │ movs r3, #205 @ 0xcd │ │ │ │ ldr r1, [pc, #52] @ (303e14 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ strd r3, r2, [r0, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - subs r3, #78 @ 0x4e │ │ │ │ + subs r3, #102 @ 0x66 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - addw r0, ip, #2138 @ 0x85a │ │ │ │ - @ instruction: 0xf696005a │ │ │ │ + @ instruction: 0xf624005a │ │ │ │ + subw r0, lr, #2138 @ 0x85a │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 303e50 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #36] @ (303e54 ) │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ ldr r1, [pc, #36] @ (303e58 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28b960 │ │ │ │ - subs r2, #250 @ 0xfa │ │ │ │ + subs r3, #18 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - subs.w r0, r8, #14286848 @ 0xda0000 │ │ │ │ - @ instruction: 0xf59e005a │ │ │ │ + rsbs r0, r0, #14286848 @ 0xda0000 │ │ │ │ + subs.w r0, r6, #14286848 @ 0xda0000 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 303e94 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #36] @ (303e98 ) │ │ │ │ movs r3, #205 @ 0xcd │ │ │ │ ldr r1, [pc, #36] @ (303e9c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28b960 │ │ │ │ - subs r2, #182 @ 0xb6 │ │ │ │ + subs r2, #206 @ 0xce │ │ │ │ lsls r7, r5, #1 │ │ │ │ - sbcs.w r0, r4, #14286848 @ 0xda0000 │ │ │ │ - @ instruction: 0xf5fe005a │ │ │ │ + @ instruction: 0xf58c005a │ │ │ │ + @ instruction: 0xf616005a │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #148] @ 303f44 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w lr, [pc, #144] @ 303f48 │ │ │ │ @@ -180956,23 +180954,23 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movs r2, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 86948c │ │ │ │ + bl 869494 │ │ │ │ cbz r0, 303f0a │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ it ls │ │ │ │ strls r3, [r7, #24] │ │ │ │ bhi.n 303f32 │ │ │ │ ldr r2, [pc, #76] @ (303f58 ) │ │ │ │ @@ -180992,29 +180990,29 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #40] @ (303f5c ) │ │ │ │ ldr r0, [pc, #40] @ (303f60 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87ec74 │ │ │ │ + bl 87ec7c │ │ │ │ movs r0, #1 │ │ │ │ blx 28da78 │ │ │ │ - subs r2, #114 @ 0x72 │ │ │ │ + subs r2, #138 @ 0x8a │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r5, [pc, #456] @ (304114 ) │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - sub.w r0, r8, #14286848 @ 0xda0000 │ │ │ │ - adds.w r0, r6, #14286848 @ 0xda0000 │ │ │ │ + rsb r0, r0, #14286848 @ 0xda0000 │ │ │ │ + @ instruction: 0xf52e005a │ │ │ │ ldr r5, [pc, #184] @ (304014 ) │ │ │ │ lsls r4, r5, #3 │ │ │ │ - @ instruction: 0xf4a2005a │ │ │ │ - rsb r0, r0, #14286848 @ 0xda0000 │ │ │ │ + @ instruction: 0xf4ba005a │ │ │ │ + rsbs r0, r8, #14286848 @ 0xda0000 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #60] @ 303fb0 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r1 │ │ │ │ @@ -181022,31 +181020,31 @@ │ │ │ │ ldr r1, [pc, #56] @ (303fb8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ blx 28dc3c │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - subs r1, #174 @ 0xae │ │ │ │ + subs r1, #198 @ 0xc6 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - orn r0, ip, #14286848 @ 0xda0000 │ │ │ │ - orrs.w r0, r2, #14286848 @ 0xda0000 │ │ │ │ + eor.w r0, r4, #14286848 @ 0xda0000 │ │ │ │ + orn r0, sl, #14286848 @ 0xda0000 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #60] @ 304008 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r1 │ │ │ │ @@ -181054,31 +181052,31 @@ │ │ │ │ ldr r1, [pc, #56] @ (304010 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #205 @ 0xcd │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ blx 28dc3c │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - subs r1, #86 @ 0x56 │ │ │ │ + subs r1, #110 @ 0x6e │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ands.w r0, r4, #14286848 @ 0xda0000 │ │ │ │ - eors.w r0, lr, #14286848 @ 0xda0000 │ │ │ │ + bic.w r0, ip, #14286848 @ 0xda0000 │ │ │ │ + @ instruction: 0xf4b6005a │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #176] @ (3040d8 ) │ │ │ │ ldr r3, [pc, #176] @ (3040dc ) │ │ │ │ @@ -181097,32 +181095,32 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r4, #8 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ mov sl, r5 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r5, r0 │ │ │ │ - bl 72f3a8 │ │ │ │ + bl 72f3b0 │ │ │ │ ldr r2, [pc, #140] @ (3040ec ) │ │ │ │ ldr r1, [pc, #140] @ (3040f0 ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r4, #0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ add r2, sp, #8 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 86948c │ │ │ │ + bl 869494 │ │ │ │ cbz r0, 304098 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ bhi.n 3040c6 │ │ │ │ str r3, [r5, #24] │ │ │ │ movs r0, #152 @ 0x98 │ │ │ │ movs r1, #1 │ │ │ │ @@ -181146,33 +181144,33 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #48] @ (3040f8 ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 87ec74 │ │ │ │ + bl 87ec7c │ │ │ │ movs r0, #1 │ │ │ │ blx 28da78 │ │ │ │ nop │ │ │ │ ldr r4, [pc, #64] @ (30411c ) │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - usat r0, #26, r4, asr #1 │ │ │ │ - subs r0, #242 @ 0xf2 │ │ │ │ + @ instruction: 0xf3bc005a │ │ │ │ + subs r1, #10 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - usat r0, #26, r4, asr #1 │ │ │ │ - bx r3 │ │ │ │ + @ instruction: 0xf3bc005a │ │ │ │ + bx r6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r0, r7, r1 │ │ │ │ + adds r0, r2, r2 │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldr r3, [pc, #640] @ (304378 ) │ │ │ │ lsls r4, r5, #3 │ │ │ │ - bic.w r0, lr, #14286848 @ 0xda0000 │ │ │ │ + orr.w r0, r6, #14286848 @ 0xda0000 │ │ │ │ │ │ │ │ 003040fc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r9, r1 │ │ │ │ @@ -181258,35 +181256,35 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #160] @ (304280 ) │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf3ea005a │ │ │ │ + and.w r0, r2, #14286848 @ 0xda0000 │ │ │ │ ldr r2, [pc, #552] @ (304414 ) │ │ │ │ lsls r4, r5, #3 │ │ │ │ │ │ │ │ 003041ec : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 73521c │ │ │ │ + bl 735224 │ │ │ │ ldr r1, [pc, #24] @ (30421c ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 733404 │ │ │ │ - bl 73521c │ │ │ │ + bl 73340c │ │ │ │ + bl 735224 │ │ │ │ ldr r1, [pc, #16] @ (304220 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 733404 │ │ │ │ + b.w 73340c │ │ │ │ ldr??.w pc, [r5, #255]! │ │ │ │ @ instruction: 0xfa67ffff │ │ │ │ │ │ │ │ 00304224 : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -181456,62 +181454,62 @@ │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - @ instruction: 0xf2ec005a │ │ │ │ - @ instruction: 0xf2dc005a │ │ │ │ - @ instruction: 0xf2b0005a │ │ │ │ - subw r0, lr, #90 @ 0x5a │ │ │ │ - @ instruction: 0xf290005a │ │ │ │ + ssat r0, #27, r4, lsl #1 │ │ │ │ + @ instruction: 0xf2f4005a │ │ │ │ + movt r0, #32858 @ 0x805a │ │ │ │ + movt r0, #24666 @ 0x605a │ │ │ │ + subw r0, r8, #90 @ 0x5a │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #232] @ (304508 ) │ │ │ │ sub sp, #20 │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3044f4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [pc, #212] @ (30450c ) │ │ │ │ ldr r2, [pc, #216] @ (304510 ) │ │ │ │ mov r1, r4 │ │ │ │ add r5, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #122 @ 0x7a │ │ │ │ ldr r4, [r6, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [pc, #200] @ (304514 ) │ │ │ │ mov r6, r0 │ │ │ │ add.w r3, r5, #12 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #110 @ 0x6e │ │ │ │ adds r5, #20 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #180] @ (304518 ) │ │ │ │ ldr r1, [pc, #184] @ (30451c ) │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ ldr.w r0, [r6, #1780] @ 0x6f4 │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r6, #1 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movs r2, #0 │ │ │ │ ldr r5, [r0, #112] @ 0x70 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #0] │ │ │ │ bl 2f9070 │ │ │ │ movs r2, #0 │ │ │ │ @@ -181562,21 +181560,21 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - adc.w r0, r6, #90 @ 0x5a │ │ │ │ - adds r5, #70 @ 0x46 │ │ │ │ + adcs.w r0, lr, #90 @ 0x5a │ │ │ │ + adds r5, #94 @ 0x5e │ │ │ │ lsls r7, r5, #1 │ │ │ │ - @ instruction: 0xf136005a │ │ │ │ - adc.w r0, r0, #90 @ 0x5a │ │ │ │ - @ instruction: 0xf132005a │ │ │ │ - adc.w r0, r4, #90 @ 0x5a │ │ │ │ + adc.w r0, lr, #90 @ 0x5a │ │ │ │ + adcs.w r0, r8, #90 @ 0x5a │ │ │ │ + adc.w r0, sl, #90 @ 0x5a │ │ │ │ + adcs.w r0, ip, #90 @ 0x5a │ │ │ │ │ │ │ │ 00304520 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #284] @ (304650 ) │ │ │ │ @@ -181688,16 +181686,16 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 2f9350 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ bxns r0 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf714005d │ │ │ │ - orrs.w r0, ip, #90 @ 0x5a │ │ │ │ + @ instruction: 0xf72c005d │ │ │ │ + orns r0, r4, #90 @ 0x5a │ │ │ │ mov r6, r1 │ │ │ │ lsls r4, r5, #3 │ │ │ │ │ │ │ │ 00304664 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -181729,19 +181727,19 @@ │ │ │ │ bl 2fcc50 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 2fca50 │ │ │ │ bl 2f9298 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 73521c │ │ │ │ + bl 735224 │ │ │ │ ldr r1, [pc, #456] @ (304890 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 733404 │ │ │ │ + bl 73340c │ │ │ │ bl 341620 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 304820 │ │ │ │ ldr r3, [pc, #436] @ (304894 ) │ │ │ │ mov fp, r0 │ │ │ │ strd r5, r7, [sp, #24] │ │ │ │ @@ -181761,15 +181759,15 @@ │ │ │ │ movs r5, #1 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr.w r0, [fp] │ │ │ │ mov.w r8, #4 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r4, #2 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r7, r0 │ │ │ │ movs r2, #1 │ │ │ │ mov.w r9, #8 │ │ │ │ ldr r6, [r3, #0] │ │ │ │ movs r3, #0 │ │ │ │ str r5, [sp, #0] │ │ │ │ @@ -181843,15 +181841,15 @@ │ │ │ │ beq.n 30486a │ │ │ │ ldr r1, [pc, #196] @ (3048a8 ) │ │ │ │ movs r3, #110 @ 0x6e │ │ │ │ mov r2, r8 │ │ │ │ str r7, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r4, #1 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movs r3, #4 │ │ │ │ ldrb.w r2, [r0, #1768] @ 0x6e8 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ bl 2f9070 │ │ │ │ ldrb.w r3, [r9, #836] @ 0x344 │ │ │ │ @@ -181902,30 +181900,30 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 28b63c │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ cmp r8, r8 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - vqadd.s16 q8, q4, q5 │ │ │ │ + vqadd.s64 q8, q0, q5 │ │ │ │ stc2l 15, cr15, [r3, #-1020] @ 0xfffffc04 │ │ │ │ - adds r2, #156 @ 0x9c │ │ │ │ + adds r2, #180 @ 0xb4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r2, #144 @ 0x90 │ │ │ │ + adds r2, #168 @ 0xa8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - mrc 0, 7, r0, cr8, cr10, {2} │ │ │ │ - vqadd.s8 q0, q2, q5 │ │ │ │ - ldc 0, cr0, [lr, #360] @ 0x168 │ │ │ │ - stc 0, cr0, [sl, #360]! @ 0x168 │ │ │ │ + vqadd.s16 q0, q0, q5 │ │ │ │ + vqadd.s16 q0, q6, q5 │ │ │ │ + ldc 0, cr0, [r6, #360]! @ 0x168 │ │ │ │ + stcl 0, cr0, [r2, #360] @ 0x168 │ │ │ │ mvns r0, r7 │ │ │ │ lsls r4, r5, #3 │ │ │ │ - adds r1, #14 │ │ │ │ + adds r1, #38 @ 0x26 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - stc 0, cr0, [ip, #360]! @ 0x168 │ │ │ │ - ldc 0, cr0, [r8, #360] @ 0x168 │ │ │ │ + stcl 0, cr0, [r4, #360] @ 0x168 │ │ │ │ + ldc 0, cr0, [r0, #360]! @ 0x168 │ │ │ │ │ │ │ │ 003048bc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -182273,26 +182271,26 @@ │ │ │ │ bl 2f9350 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 2f9350 │ │ │ │ nop │ │ │ │ + stcl 0, cr0, [ip, #-360]! @ 0xfffffe98 │ │ │ │ + mrrc 0, 5, r0, r6, cr10 │ │ │ │ ldcl 0, cr0, [r4, #-360] @ 0xfffffe98 │ │ │ │ - ldc 0, cr0, [lr], #-360 @ 0xfffffe98 │ │ │ │ - ldc 0, cr0, [ip, #-360]! @ 0xfffffe98 │ │ │ │ - stc 0, cr0, [r6, #-360]! @ 0xfffffe98 │ │ │ │ - ldc 0, cr0, [r0, #-360] @ 0xfffffe98 │ │ │ │ - rsb r0, r8, sl, lsr #1 │ │ │ │ - @ instruction: 0xeb9c005a │ │ │ │ - stc 0, cr0, [r2], #360 @ 0x168 │ │ │ │ - sbcs.w r0, r4, sl, lsr #1 │ │ │ │ - adcs.w r0, r4, sl, lsr #1 │ │ │ │ - sbcs.w r0, r6, sl, lsr #1 │ │ │ │ - add.w r0, lr, sl, lsr #1 │ │ │ │ + ldc 0, cr0, [lr, #-360]! @ 0xfffffe98 │ │ │ │ + stc 0, cr0, [r8, #-360]! @ 0xfffffe98 │ │ │ │ + @ instruction: 0xebe0005a │ │ │ │ + subs.w r0, r4, sl, lsr #1 │ │ │ │ + ldc 0, cr0, [sl], #360 @ 0x168 │ │ │ │ + @ instruction: 0xeb8c005a │ │ │ │ + sbc.w r0, ip, sl, lsr #1 │ │ │ │ + @ instruction: 0xeb8e005a │ │ │ │ + @ instruction: 0xeb26005a │ │ │ │ orrs r2, r3 │ │ │ │ mov.w r1, #0 │ │ │ │ iteee ne │ │ │ │ movne r3, #0 │ │ │ │ moveq r2, #0 │ │ │ │ ldreq.w r3, [r0, #336] @ 0x150 │ │ │ │ streq.w r2, [r0, #336] @ 0x150 │ │ │ │ @@ -182328,73 +182326,73 @@ │ │ │ │ moveq r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (304d04 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ str r1, [sp, #424] @ 0x1a8 │ │ │ │ lsls r1, r7, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #44] @ (304d48 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ mov r5, r2 │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ cbz r0, 304d36 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 307294 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - strh r6, [r3, #4] │ │ │ │ + strh r6, [r6, #4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ - bl 72f3a8 │ │ │ │ - bl 733118 │ │ │ │ + bl 72f3b0 │ │ │ │ + bl 733120 │ │ │ │ ldr.w ip, [pc, #44] @ 304d94 │ │ │ │ ldr r2, [pc, #44] @ (304d98 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #44] @ (304d9c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldrb.w r0, [r0, #152] @ 0x98 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - cmp r4, #82 @ 0x52 │ │ │ │ + cmp r4, #106 @ 0x6a │ │ │ │ lsls r7, r5, #1 │ │ │ │ - subs r2, #12 │ │ │ │ + subs r2, #36 @ 0x24 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r2, r5, #13 │ │ │ │ + lsrs r2, r0, #14 │ │ │ │ lsls r7, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #228] @ (304e98 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -182403,64 +182401,64 @@ │ │ │ │ ldr r1, [pc, #228] @ (304ea0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ add.w r1, r4, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #208] @ (304ea4 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #208] @ (304ea8 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #20 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #196] @ (304eac ) │ │ │ │ ldr r1, [pc, #200] @ (304eb0 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r3, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ mov r0, r7 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #180] @ (304eb4 ) │ │ │ │ ldr r1, [pc, #184] @ (304eb8 ) │ │ │ │ mov r8, r0 │ │ │ │ add.w r3, r4, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r7 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #164] @ (304ebc ) │ │ │ │ ldr r1, [pc, #168] @ (304ec0 ) │ │ │ │ mov r9, r0 │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #72 @ 0x48 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [pc, #152] @ (304ec4 ) │ │ │ │ ldr r1, [pc, #152] @ (304ec8 ) │ │ │ │ add.w r4, r0, #100 @ 0x64 │ │ │ │ add r3, pc │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r6, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ movs r2, #4 │ │ │ │ - bl 72dfb4 │ │ │ │ + bl 72dfbc │ │ │ │ ldr r3, [pc, #136] @ (304ecc ) │ │ │ │ ldr r2, [pc, #140] @ (304ed0 ) │ │ │ │ mov r0, r9 │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r6, #84] @ 0x54 │ │ │ │ ldr r3, [pc, #132] @ (304ed4 ) │ │ │ │ @@ -182478,47 +182476,47 @@ │ │ │ │ str r3, [r5, #60] @ 0x3c │ │ │ │ ldr r3, [pc, #124] @ (304ee4 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #64] @ 0x40 │ │ │ │ movs r3, #0 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, r3 │ │ │ │ - bl 73052c │ │ │ │ + bl 730534 │ │ │ │ ldr r2, [pc, #112] @ (304ee8 ) │ │ │ │ ldr r3, [pc, #112] @ (304eec ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r3, [r8, #52] @ 0x34 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - cmp r4, #6 │ │ │ │ + cmp r4, #30 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - subs r1, #236 @ 0xec │ │ │ │ + subs r2, #4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r0, [r2, #48] @ 0x30 │ │ │ │ + strh r0, [r5, #48] @ 0x30 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldmia.w r4!, {r1, r3, r4, r6} │ │ │ │ - @ instruction: 0xe8c6005a │ │ │ │ - beq.n 304f84 │ │ │ │ + @ instruction: 0xe8cc005a │ │ │ │ + @ instruction: 0xe8de005a │ │ │ │ + beq.n 304db4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - beq.n 304dd0 │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - subs r1, #194 @ 0xc2 │ │ │ │ + beq.n 304e00 │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r1, #218 @ 0xda │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia.w r4, {r1, r3, r4, r6} │ │ │ │ - ldmia.w lr!, {r1, r3, r4, r6} │ │ │ │ - ldmia.w sl!, {r1, r3, r4, r6} │ │ │ │ + subs r1, #242 @ 0xf2 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + stmia.w ip!, {r1, r3, r4, r6} │ │ │ │ + @ instruction: 0xe8d6005a │ │ │ │ + @ instruction: 0xe8d2005a │ │ │ │ ldrh r4, [r5, r1] │ │ │ │ lsls r7, r4, #3 │ │ │ │ str r0, [sp, #136] @ 0x88 │ │ │ │ lsls r1, r7, #1 │ │ │ │ lsls r3, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r1, #26 │ │ │ │ @@ -182577,15 +182575,15 @@ │ │ │ │ movs r3, #72 @ 0x48 │ │ │ │ ldr r1, [pc, #68] @ (304fa4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #120 @ 0x78 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r3, r0, #4096 @ 0x1000 │ │ │ │ ldrb.w r3, [r3, #628] @ 0x274 │ │ │ │ cbnz r3, 304f8e │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -182593,19 +182591,19 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add.w r0, r0, #1464 @ 0x5b8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 30717c │ │ │ │ - cmp r2, #98 @ 0x62 │ │ │ │ + cmp r2, #122 @ 0x7a │ │ │ │ lsls r7, r5, #1 │ │ │ │ - b.n 304e44 │ │ │ │ + b.n 304e74 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 304e9c │ │ │ │ + b.n 304ecc │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #56] @ 304ff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -182614,29 +182612,29 @@ │ │ │ │ ldr r1, [pc, #52] @ (304ff8 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #120 @ 0x78 │ │ │ │ add r2, pc │ │ │ │ movs r3, #72 @ 0x48 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ bl 300ce0 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #1112 @ 0x458 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 300500 │ │ │ │ - cmp r1, #254 @ 0xfe │ │ │ │ + cmp r2, #22 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - b.n 304dd0 │ │ │ │ + b.n 304e00 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 304e20 │ │ │ │ + b.n 304e50 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #148] @ 3050a0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -182645,33 +182643,33 @@ │ │ │ │ ldr r1, [pc, #144] @ (3050a8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #120 @ 0x78 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #72 @ 0x48 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ lsls r1, r4, #28 │ │ │ │ bmi.n 305086 │ │ │ │ lsls r2, r4, #25 │ │ │ │ bpl.n 305060 │ │ │ │ mov.w ip, #2 │ │ │ │ add.w r3, r0, #4096 @ 0x1000 │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r2, [r3, #1136] @ 0x470 │ │ │ │ ldr.w r4, [r3, #1148] @ 0x47c │ │ │ │ orr.w r2, r2, ip │ │ │ │ str.w r2, [r3, #1136] @ 0x470 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ lsls r3, r4, #24 │ │ │ │ bmi.n 30508c │ │ │ │ lsls r1, r4, #27 │ │ │ │ bmi.n 305092 │ │ │ │ lsls r2, r4, #29 │ │ │ │ bmi.n 305098 │ │ │ │ lsls r3, r4, #30 │ │ │ │ @@ -182679,31 +182677,31 @@ │ │ │ │ movmi.w ip, #16 │ │ │ │ bmi.n 305036 │ │ │ │ ldr r0, [pc, #52] @ (3050ac ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 87f0c8 │ │ │ │ + b.w 87f0d0 │ │ │ │ mov.w ip, #1 │ │ │ │ b.n 305036 │ │ │ │ mov.w ip, #32 │ │ │ │ b.n 305036 │ │ │ │ mov.w ip, #4 │ │ │ │ b.n 305036 │ │ │ │ mov.w ip, #8 │ │ │ │ b.n 305036 │ │ │ │ nop │ │ │ │ - cmp r1, #170 @ 0xaa │ │ │ │ + cmp r1, #194 @ 0xc2 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - b.n 304dd8 │ │ │ │ + b.n 304e08 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 304e30 │ │ │ │ + b.n 304e60 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 304dcc │ │ │ │ + b.n 304dfc │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #176] @ (305174 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -182714,85 +182712,85 @@ │ │ │ │ ldr r2, [pc, #172] @ (30517c ) │ │ │ │ add.w r3, r5, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #72 @ 0x48 │ │ │ │ mov r8, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [pc, #156] @ (305180 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ cbz r0, 305100 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r6, #752 @ 0x2f0 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 300ef4 │ │ │ │ ldr r1, [pc, #128] @ (305184 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ cbz r0, 30511e │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r6, #1112 @ 0x458 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 30050c │ │ │ │ ldr r1, [pc, #104] @ (305188 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ cbz r0, 30513e │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r4 │ │ │ │ add.w r1, r6, #1464 @ 0x5b8 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 3075d8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73310c │ │ │ │ + bl 733114 │ │ │ │ ldr r2, [pc, #68] @ (30518c ) │ │ │ │ ldr r1, [pc, #72] @ (305190 ) │ │ │ │ add.w r3, r5, #132 @ 0x84 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ movw r2, #311 @ 0x137 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - cmp r0, #246 @ 0xf6 │ │ │ │ + cmp r1, #14 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - b.n 304d98 │ │ │ │ + b.n 304dc8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 304d3c │ │ │ │ + b.n 304d6c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 304e20 │ │ │ │ + b.n 304e50 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r3, [pc, #192] @ (305248 ) │ │ │ │ + ldr r3, [pc, #288] @ (3052a8 ) │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ldrb r2, [r3, #18] │ │ │ │ + ldrb r2, [r6, #18] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 304dac │ │ │ │ + b.n 304ddc │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 304d6c │ │ │ │ + b.n 304d9c │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #200] @ 30526c │ │ │ │ sub sp, #12 │ │ │ │ @@ -182803,65 +182801,65 @@ │ │ │ │ ldr r2, [pc, #192] @ (305274 ) │ │ │ │ add.w ip, ip, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ movs r3, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [pc, #176] @ (305278 ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ cbz r0, 3051e2 │ │ │ │ ldr r1, [pc, #164] @ (30527c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 305258 │ │ │ │ ldr r1, [pc, #156] @ (305280 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ cbz r0, 305202 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ add.w r1, r7, #1112 @ 0x458 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 300510 │ │ │ │ ldr r1, [pc, #128] @ (305284 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ cbz r0, 305222 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ add.w r1, r7, #1464 @ 0x5b8 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 307708 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [pc, #96] @ (305288 ) │ │ │ │ - bl 73310c │ │ │ │ + bl 733114 │ │ │ │ ldr r3, [pc, #96] @ (30528c ) │ │ │ │ ldr r1, [pc, #96] @ (305290 ) │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #294 @ 0x126 │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -182869,33 +182867,33 @@ │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ add.w r1, r7, #752 @ 0x2f0 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 300e84 │ │ │ │ - cmp r0, #18 │ │ │ │ + cmp r0, #42 @ 0x2a │ │ │ │ lsls r7, r5, #1 │ │ │ │ - b.n 304cc8 │ │ │ │ + b.n 304cf8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 304c6c │ │ │ │ + b.n 304c9c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 304d4c │ │ │ │ + b.n 304d7c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - udf #12 │ │ │ │ + udf #36 @ 0x24 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r2, [pc, #312] @ (3053bc ) │ │ │ │ + ldr r2, [pc, #408] @ (30541c ) │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ldrb r6, [r6, #14] │ │ │ │ + ldrb r6, [r1, #15] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 304d50 │ │ │ │ + b.n 304d80 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r7, #144 @ 0x90 │ │ │ │ + movs r7, #168 @ 0xa8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - b.n 304ca4 │ │ │ │ + b.n 304cd4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #208] @ (305378 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -182906,25 +182904,25 @@ │ │ │ │ ldr r2, [pc, #204] @ (305380 ) │ │ │ │ add.w r3, r5, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #72 @ 0x48 │ │ │ │ mov r6, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [pc, #188] @ (305384 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ cbz r0, 305300 │ │ │ │ ldr r1, [pc, #180] @ (305388 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ cbz r0, 3052ec │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 3027bc │ │ │ │ mov r3, r7 │ │ │ │ @@ -182933,73 +182931,73 @@ │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 300de4 │ │ │ │ ldr r1, [pc, #136] @ (30538c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ cbz r0, 305320 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r4 │ │ │ │ add.w r1, r8, #1112 @ 0x458 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 300504 │ │ │ │ ldr r1, [pc, #108] @ (305390 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ cbz r0, 305340 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r4 │ │ │ │ add.w r1, r8, #1464 @ 0x5b8 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 3073a8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73310c │ │ │ │ + bl 733114 │ │ │ │ ldr r2, [pc, #76] @ (305394 ) │ │ │ │ ldr r1, [pc, #76] @ (305398 ) │ │ │ │ add.w r3, r5, #180 @ 0xb4 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ movw r2, #275 @ 0x113 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - movs r7, #18 │ │ │ │ + movs r7, #42 @ 0x2a │ │ │ │ lsls r7, r5, #1 │ │ │ │ - b.n 304bd4 │ │ │ │ + b.n 304c04 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 305b78 │ │ │ │ + b.n 304ba8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 304c5c │ │ │ │ + b.n 304c8c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ble.n 3053a8 │ │ │ │ + ble.n 3053d8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r1, [pc, #192] @ (305450 ) │ │ │ │ + ldr r1, [pc, #288] @ (3054b0 ) │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ldrb r0, [r3, #10] │ │ │ │ + ldrb r0, [r6, #10] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 304c90 │ │ │ │ + b.n 304cc0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 305b70 │ │ │ │ + b.n 304ba0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #264] @ (3054b8 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -183009,35 +183007,35 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #204 @ 0xcc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r7, [pc, #256] @ (3054c4 ) │ │ │ │ mov r8, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #252] @ (3054c8 ) │ │ │ │ add r7, pc │ │ │ │ add.w r3, r4, #120 @ 0x78 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #72 @ 0x48 │ │ │ │ mov r9, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #232] @ (3054cc ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #232] @ (3054d0 ) │ │ │ │ adds r4, #212 @ 0xd4 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ add.w r4, r5, #4896 @ 0x1320 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ vldr d7, [pc, #164] @ 3054a0 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ ldr r7, [pc, #208] @ (3054d4 ) │ │ │ │ mov r3, r4 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ mov r1, r8 │ │ │ │ @@ -183091,33 +183089,33 @@ │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r3 │ │ │ │ ... │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #10 │ │ │ │ + movs r6, #34 @ 0x22 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r3, #240 @ 0xf0 │ │ │ │ + adds r4, #8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r4, [r2, #0] │ │ │ │ + strh r4, [r5, #0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 305af0 │ │ │ │ + b.n 305b20 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 305a88 │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - b.n 305828 │ │ │ │ + b.n 305ab8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ b.n 305858 │ │ │ │ lsls r2, r3, #1 │ │ │ │ + b.n 305888 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ ldrh r4, [r3, #18] │ │ │ │ lsls r1, r7, #1 │ │ │ │ - b.n 305c78 │ │ │ │ + b.n 305ca8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 305c24 │ │ │ │ + b.n 305c54 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #372] @ (305668 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -183126,35 +183124,35 @@ │ │ │ │ ldr r1, [pc, #372] @ (305670 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #212 @ 0xd4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r9, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #356] @ (305674 ) │ │ │ │ adds r4, #120 @ 0x78 │ │ │ │ ldr r1, [pc, #356] @ (305678 ) │ │ │ │ movs r3, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w fp, r0, #4096 @ 0x1000 │ │ │ │ mov r7, r0 │ │ │ │ ldrb.w r2, [fp, #628] @ 0x274 │ │ │ │ ldr.w r8, [fp, #1144] @ 0x478 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 30562e │ │ │ │ orr.w r8, r8, #16 │ │ │ │ str.w r8, [fp, #1144] @ 0x478 │ │ │ │ mov r0, r8 │ │ │ │ - bl 8a83e8 │ │ │ │ + bl 8a83f0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r6, [pc, #308] @ (30567c ) │ │ │ │ movs r4, #0 │ │ │ │ ldr.w sl, [pc, #308] @ 305680 │ │ │ │ ldr r3, [pc, #308] @ (305684 ) │ │ │ │ add r6, pc │ │ │ │ add sl, pc │ │ │ │ @@ -183186,17 +183184,17 @@ │ │ │ │ ldr r2, [pc, #244] @ (30568c ) │ │ │ │ ldr r1, [pc, #244] @ (305690 ) │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr.w r0, [fp, #448] @ 0x1c0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r1, r9 │ │ │ │ - bl 72c530 │ │ │ │ + bl 72c538 │ │ │ │ subs r3, r5, #1 │ │ │ │ add.w r5, r5, #4294967295 @ 0xffffffff │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #6 │ │ │ │ ite eq │ │ │ │ @@ -183235,53 +183233,53 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 305618 │ │ │ │ mov r0, r8 │ │ │ │ - bl 8a83e8 │ │ │ │ + bl 8a83f0 │ │ │ │ mov r5, r0 │ │ │ │ b.n 305544 │ │ │ │ ldr r0, [pc, #84] @ (305694 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f05c │ │ │ │ + bl 87f064 │ │ │ │ blx 28d8b8 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ movs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, r1 │ │ │ │ ... │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #198 @ 0xc6 │ │ │ │ + movs r4, #222 @ 0xde │ │ │ │ lsls r7, r5, #1 │ │ │ │ - b.n 3057a8 │ │ │ │ + b.n 3057d8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 3057d0 │ │ │ │ + b.n 305800 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 3059b8 │ │ │ │ + b.n 3059e8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 305a0c │ │ │ │ + b.n 305a3c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r4, #114 @ 0x72 │ │ │ │ + movs r4, #138 @ 0x8a │ │ │ │ lsls r7, r5, #1 │ │ │ │ - movs r4, #112 @ 0x70 │ │ │ │ + movs r4, #136 @ 0x88 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - b.n 305c30 │ │ │ │ + b.n 305c60 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 305c08 │ │ │ │ + b.n 305c38 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r2, #10 │ │ │ │ + adds r2, #34 @ 0x22 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bx r2 │ │ │ │ + bx r5 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - b.n 305aa8 │ │ │ │ + b.n 305ad8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00305698 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -183297,15 +183295,15 @@ │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ add.w r3, r6, #120 @ 0x78 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #72 @ 0x48 │ │ │ │ add r9, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r8, r0, #4096 @ 0x1000 │ │ │ │ bl 2fb4c8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #640] @ (30595c ) │ │ │ │ mov r1, r4 │ │ │ │ movs r4, #1 │ │ │ │ add r0, pc │ │ │ │ @@ -183395,15 +183393,15 @@ │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 2f9350 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 305896 │ │ │ │ mov r0, r4 │ │ │ │ adds r6, #224 @ 0xe0 │ │ │ │ - bl 8a83e8 │ │ │ │ + bl 8a83f0 │ │ │ │ ldr r3, [pc, #428] @ (30597c ) │ │ │ │ mov fp, r0 │ │ │ │ movs r5, #0 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #424] @ (305980 ) │ │ │ │ str r7, [sp, #24] │ │ │ │ @@ -183544,60 +183542,60 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #256 @ 0x100 │ │ │ │ blx 28b63c │ │ │ │ ldr r0, [pc, #96] @ (3059a0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f05c │ │ │ │ + bl 87f064 │ │ │ │ blx 28d8b8 │ │ │ │ nop │ │ │ │ - movs r3, #16 │ │ │ │ + movs r3, #40 @ 0x28 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - b.n 30599c │ │ │ │ + b.n 3059cc │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 305c94 │ │ │ │ + b.n 305cc4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - svc 240 @ 0xf0 │ │ │ │ + b.n 30596c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bkpt 0x000c │ │ │ │ + bkpt 0x0024 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - b.n 305c1c │ │ │ │ + b.n 305c4c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r3!, {r1, r6, r7} │ │ │ │ + ldmia r3, {r1, r3, r4, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 305c08 │ │ │ │ + b.n 305c38 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r3!, {r4, r5, r7} │ │ │ │ + ldmia r3, {r3, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bmi.n 3059cc │ │ │ │ + bmi.n 3059fc │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 305bcc │ │ │ │ + b.n 305bfc │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 305b44 │ │ │ │ + b.n 305b74 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 305b44 │ │ │ │ + b.n 305b74 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 305b58 │ │ │ │ + b.n 305b88 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 305b18 │ │ │ │ + b.n 305b48 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r2, {r1, r2, r7} │ │ │ │ + ldmia r2, {r1, r2, r3, r4, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - svc 152 @ 0x98 │ │ │ │ + svc 176 @ 0xb0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - svc 146 @ 0x92 │ │ │ │ + svc 170 @ 0xaa │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bcc.n 305930 │ │ │ │ + bcc.n 305960 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r0, #144 @ 0x90 │ │ │ │ + movs r0, #168 @ 0xa8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - udf #8 │ │ │ │ + udf #32 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - svc 8 │ │ │ │ + svc 32 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 003059a4 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -183627,21 +183625,21 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2f9350 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 2f9350 │ │ │ │ nop │ │ │ │ - udf #234 @ 0xea │ │ │ │ + svc 2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - svc 20 │ │ │ │ + svc 44 @ 0x2c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r1, {r1, r2, r4} │ │ │ │ + ldmia r1, {r1, r2, r3, r5} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r1!, {r2} │ │ │ │ + ldmia r1!, {r2, r3, r4} │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2992] @ 0xbb0 │ │ │ │ subw sp, sp, #1068 @ 0x42c │ │ │ │ mov r4, r0 │ │ │ │ @@ -183901,15 +183899,15 @@ │ │ │ │ adds r3, r1, r2 │ │ │ │ ldrb r2, [r1, r2] │ │ │ │ ldrb r7, [r3, #1] │ │ │ │ ldrd r0, r1, [r3, #8] │ │ │ │ ldr.w r2, [sl, r2, lsl #2] │ │ │ │ mla r7, r2, r8, r7 │ │ │ │ ldrd r2, r3, [r5, #16] │ │ │ │ - bl 8a8398 │ │ │ │ + bl 8a83a0 │ │ │ │ strh.w r0, [fp, r7, lsl #1] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r6, r2 │ │ │ │ bcc.n 305cba │ │ │ │ ldr r7, [sp, #16] │ │ │ │ sub.w r8, fp, #2 │ │ │ │ @@ -184050,19 +184048,19 @@ │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ adds r2, #8 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #38 @ 0x26 │ │ │ │ lsls r4, r5, #3 │ │ │ │ - adds r2, r0, #2 │ │ │ │ + adds r2, r3, #2 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - blt.n 305e44 │ │ │ │ + bgt.n 305e74 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - blt.n 305e64 │ │ │ │ + bgt.n 305e94 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00305e70 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -184117,15 +184115,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ cmp r5, #176 @ 0xb0 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 305e98 │ │ │ │ + blt.n 305ec8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r5, #100 @ 0x64 │ │ │ │ lsls r4, r5, #3 │ │ │ │ │ │ │ │ 00305f10 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -184471,33 +184469,33 @@ │ │ │ │ b.n 3061ac │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r5, #20 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 306298 │ │ │ │ + blt.n 3062c8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bge.n 306200 │ │ │ │ + bge.n 306230 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ite al │ │ │ │ - lslal r2, r3, #1 │ │ │ │ - bls.n 306200 @ unpredictable > │ │ │ │ + stmia r0!, {r2} │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + bls.n 306230 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r2, #126 @ 0x7e │ │ │ │ lsls r4, r5, #3 │ │ │ │ - bhi.n 3061ac │ │ │ │ + bhi.n 3061dc │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bhi.n 3061d0 │ │ │ │ + bhi.n 306200 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bkpt 0x0084 │ │ │ │ + bkpt 0x009c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bhi.n 3061a4 │ │ │ │ + bhi.n 3061d4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bhi.n 30630c │ │ │ │ + bhi.n 30633c │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 003062a8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -184530,19 +184528,19 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #16] @ (30630c ) │ │ │ │ movs r2, #8 │ │ │ │ add r4, r2 │ │ │ │ add r1, pc │ │ │ │ b.n 3062d6 │ │ │ │ - bvc.n 306274 │ │ │ │ + bvc.n 3062a4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bvc.n 3062b4 │ │ │ │ + bvc.n 3062e4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bvc.n 306228 │ │ │ │ + bvc.n 306258 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00306310 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -184600,15 +184598,15 @@ │ │ │ │ ldrd r0, r1, [sp, #32] │ │ │ │ strd sl, r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ bl 538768 │ │ │ │ ldr r0, [pc, #408] @ (306560 ) │ │ │ │ add.w r1, sp, #22 │ │ │ │ add r0, pc │ │ │ │ - bl 880140 │ │ │ │ + bl 880148 │ │ │ │ ldr r2, [pc, #400] @ (306564 ) │ │ │ │ ldr r3, [pc, #392] @ (30655c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3 │ │ │ │ @@ -184674,27 +184672,27 @@ │ │ │ │ ldr r2, [pc, #224] @ (306570 ) │ │ │ │ adds r3, #24 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #476 @ 0x1dc │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ ldrd r0, r1, [sp, #40] @ 0x28 │ │ │ │ b.n 306386 │ │ │ │ ldr r2, [pc, #204] @ (306574 ) │ │ │ │ ldr r3, [pc, #204] @ (306578 ) │ │ │ │ ldr r1, [pc, #208] @ (30657c ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #539 @ 0x21b │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 3063d0 │ │ │ │ cmp fp, r3 │ │ │ │ beq.n 30651e │ │ │ │ adds.w r0, r4, #24 │ │ │ │ mov.w r6, #8 │ │ │ │ adc.w r1, r5, #0 │ │ │ │ movs r7, #0 │ │ │ │ @@ -184717,28 +184715,28 @@ │ │ │ │ ldr r3, [pc, #124] @ (306584 ) │ │ │ │ ldr r1, [pc, #124] @ (306588 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, sl, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #522 @ 0x20a │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 3063d0 │ │ │ │ ldr r3, [pc, #108] @ (30658c ) │ │ │ │ ldr r2, [pc, #108] @ (306590 ) │ │ │ │ ldr r1, [pc, #112] @ (306594 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #24 │ │ │ │ mov.w r2, #490 @ 0x1ea │ │ │ │ add r1, pc │ │ │ │ str.w r8, [sp, #4] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 3064a0 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @@ -184751,37 +184749,37 @@ │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r5, #68] @ 0x44 │ │ │ │ lsls r5, r7, #3 │ │ │ │ cmp r0, #104 @ 0x68 │ │ │ │ lsls r4, r5, #3 │ │ │ │ - asrs r6, r2, #25 │ │ │ │ + asrs r6, r5, #25 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - bvs.n 3065d4 │ │ │ │ + bvs.n 306604 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bvs.n 306474 │ │ │ │ + bvs.n 3064a4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bvs.n 306488 │ │ │ │ + bvs.n 3064b8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r0, r6, #24 │ │ │ │ + asrs r0, r1, #25 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - bvs.n 3065a0 │ │ │ │ + bvs.n 3065d0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bpl.n 306518 │ │ │ │ + bpl.n 306548 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r4, r2, #23 │ │ │ │ + asrs r4, r5, #23 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - bpl.n 3064f0 │ │ │ │ + bpl.n 306520 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r4, r7, #22 │ │ │ │ + asrs r4, r2, #23 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - bpl.n 306538 │ │ │ │ + bpl.n 306568 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bpl.n 3064bc │ │ │ │ + bpl.n 3064ec │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00306598 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ @@ -184943,23 +184941,23 @@ │ │ │ │ add sp, #92 @ 0x5c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 87e520 │ │ │ │ + bl 87e528 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 30670e │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ movs r6, #140 @ 0x8c │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 3066d8 │ │ │ │ + bpl.n 306708 │ │ │ │ lsls r2, r3, #1 │ │ │ │ movs r5, #42 @ 0x2a │ │ │ │ lsls r4, r5, #3 │ │ │ │ │ │ │ │ 00306754 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -184968,24 +184966,24 @@ │ │ │ │ ldr r1, [pc, #84] @ (3067b8 ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r0, [pc, #84] @ (3067bc ) │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 735e3c │ │ │ │ + bl 735e44 │ │ │ │ ldr.w ip, [pc, #72] @ 3067c0 │ │ │ │ ldr r2, [pc, #72] @ (3067c4 ) │ │ │ │ movs r3, #72 @ 0x48 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ cbz r0, 3067a6 │ │ │ │ add.w r0, r0, #5248 @ 0x1480 │ │ │ │ ldrd r3, r2, [r0, #8] │ │ │ │ orrs r3, r2 │ │ │ │ bne.n 3067a6 │ │ │ │ ldrd r3, r2, [r0] │ │ │ │ orrs r3, r2 │ │ │ │ @@ -184994,21 +184992,21 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldmia r7!, {r1, r2, r4, r5, r6} │ │ │ │ + ldmia r7, {r1, r2, r3, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r0, #80 @ 0x50 │ │ │ │ + movs r0, #104 @ 0x68 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - asrs r4, r4, #13 │ │ │ │ + asrs r4, r7, #13 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldmia r7!, {r4, r5} │ │ │ │ + ldmia r7!, {r3, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 003067c8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -185018,24 +185016,24 @@ │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #112] @ (306850 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #100] @ (306854 ) │ │ │ │ ldr r1, [pc, #100] @ (306858 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r4, #12 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ cbz r3, 30681a │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -185047,34 +185045,34 @@ │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 308700 │ │ │ │ ldr r1, [pc, #48] @ (30685c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 733eec │ │ │ │ + bl 733ef4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 306806 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 308300 │ │ │ │ nop │ │ │ │ - asrs r4, r7, #12 │ │ │ │ + asrs r4, r2, #13 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldmia r5!, {r1, r4, r7} │ │ │ │ + ldmia r5, {r1, r3, r5, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bcc.n 3067d0 │ │ │ │ + bcc.n 306800 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r6, r6, #6 │ │ │ │ + subs r6, r1, #7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r4, [r3, #60] @ 0x3c │ │ │ │ + ldr r4, [r6, #60] @ 0x3c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bcc.n 30676c │ │ │ │ + bcc.n 30679c │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00306860 : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -185187,19 +185185,19 @@ │ │ │ │ mov r0, r7 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bcc.n 3069ec │ │ │ │ + bcc.n 306a1c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r0, r4, #2 │ │ │ │ + subs r0, r7, #2 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - add r3, sp, #824 @ 0x338 │ │ │ │ + add r3, sp, #920 @ 0x398 │ │ │ │ lsls r4, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #504] @ 306bb4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -185269,15 +185267,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3069d4 │ │ │ │ ldr r0, [pc, #332] @ (306bc4 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 3069d4 │ │ │ │ ldr r3, [pc, #304] @ (306bb8 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3069d4 │ │ │ │ @@ -185290,15 +185288,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 3069d4 │ │ │ │ ldr r0, [pc, #288] @ (306bcc ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 3069d4 │ │ │ │ ldr r2, [pc, #256] @ (306bb8 ) │ │ │ │ movs r3, #12 │ │ │ │ mla r3, r3, r1, r0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ @@ -185314,15 +185312,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 3069d4 │ │ │ │ ldr r0, [pc, #236] @ (306bd4 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 3069d4 │ │ │ │ ldr r3, [pc, #192] @ (306bb8 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3069d2 │ │ │ │ @@ -185335,15 +185333,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3069d2 │ │ │ │ ldr r0, [pc, #188] @ (306bdc ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3069d2 │ │ │ │ ldr r2, [pc, #140] @ (306bb8 ) │ │ │ │ movs r3, #12 │ │ │ │ mla r3, r3, r1, r0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -185358,15 +185356,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 3069d4 │ │ │ │ ldr r0, [pc, #132] @ (306be4 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 3069d4 │ │ │ │ movs r3, #12 │ │ │ │ ldrb.w r2, [r0, #3260] @ 0xcbc │ │ │ │ mul.w r3, r1, r3 │ │ │ │ ldr r1, [r0, r3] │ │ │ │ cbz r2, 306b7c │ │ │ │ @@ -185386,69 +185384,69 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 3069d4 │ │ │ │ ldr r0, [pc, #68] @ (306bec ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 3069d4 │ │ │ │ movs r2, #120 @ 0x78 │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r3, r0] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 306b64 │ │ │ │ + bne.n 306b94 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r1, [pc, #800] @ (306eec ) │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 306ad8 │ │ │ │ + bne.n 306b08 │ │ │ │ lsls r2, r3, #1 │ │ │ │ movs r6, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 306c34 │ │ │ │ + bne.n 306c64 │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 306b94 │ │ │ │ + beq.n 306bc4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 306af0 │ │ │ │ + beq.n 306b20 │ │ │ │ lsls r2, r3, #1 │ │ │ │ asrs r0, r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 306c34 │ │ │ │ + beq.n 306c64 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr.w ip, [pc, #92] @ 306c64 │ │ │ │ ldr r2, [pc, #92] @ (306c68 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (306c6c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r1, [pc, #76] @ (306c70 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ cbz r0, 306c48 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ cbnz r3, 306c48 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -185463,21 +185461,21 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 306c36 │ │ │ │ ldr.w r0, [r4, #1480] @ 0x5c8 │ │ │ │ subs r0, r0, r3 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ b.n 306c36 │ │ │ │ - lsrs r0, r4, #28 │ │ │ │ + lsrs r0, r7, #28 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - subs r6, r2, r6 │ │ │ │ + subs r6, r5, r6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r4, [r7, #120] @ 0x78 │ │ │ │ + str r4, [r2, #124] @ 0x7c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldmia r7!, {r2, r3, r4, r5, r6} │ │ │ │ + ldmia r7, {r2, r4, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ mov r5, r0 │ │ │ │ @@ -185505,28 +185503,28 @@ │ │ │ │ ldr r1, [pc, #140] @ (306d4c ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r5, [r0, #28] │ │ │ │ mov r6, r0 │ │ │ │ cbz r5, 306d0a │ │ │ │ mov r0, r5 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr r2, [pc, #108] @ (306d50 ) │ │ │ │ ldr r1, [pc, #112] @ (306d54 ) │ │ │ │ movs r3, #20 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ cbz r3, 306cfc │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ cbz r0, 306d0a │ │ │ │ ldr r0, [sp, #16] │ │ │ │ @@ -185556,23 +185554,23 @@ │ │ │ │ nop │ │ │ │ subs r4, r4, #6 │ │ │ │ lsls r4, r5, #3 │ │ │ │ lsls r7, r1, #17 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r6, #25 │ │ │ │ + lsrs r2, r1, #26 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - subs r0, r5, r3 │ │ │ │ + subs r0, r0, r4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r7, #236 @ 0xec │ │ │ │ + adds r0, #4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldmia r1, {r1, r2, r5, r7} │ │ │ │ + ldmia r1, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r1, {r1, r3, r4, r5, r7} │ │ │ │ + ldmia r1, {r1, r4, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r4, r5, #4 │ │ │ │ lsls r4, r5, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -185618,15 +185616,15 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r4, [r4, #16] │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ ldr r5, [r0, #8] │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ mov fp, r0 │ │ │ │ ubfx r3, r3, #3, #5 │ │ │ │ cmp r3, r6 │ │ │ │ beq.n 306e06 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 306dcc │ │ │ │ @@ -185652,15 +185650,15 @@ │ │ │ │ ldr r3, [pc, #84] @ (306e78 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ bl 32ba6c │ │ │ │ mov r0, r5 │ │ │ │ - bl 732bcc │ │ │ │ + bl 732bd4 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 306dcc │ │ │ │ b.n 306df0 │ │ │ │ ldr r3, [pc, #60] @ (306e7c ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -185670,33 +185668,33 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 306d92 │ │ │ │ ldr r0, [pc, #44] @ (306e84 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 306d92 │ │ │ │ subs r4, r7, #2 │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r5, #21 │ │ │ │ + lsrs r4, r0, #22 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldmia r6, {r1, r3, r6, r7} │ │ │ │ + ldmia r6, {r1, r5, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrsh r2, [r6, r7] │ │ │ │ + str r2, [r1, #0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6!, {r2, r3} │ │ │ │ + ldmia r6!, {r2, r5} │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #336] @ (306fec ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -185746,25 +185744,25 @@ │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ ldr r4, [r3, #16] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ str.w r9, [sp] │ │ │ │ mov sl, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [r0, #120] @ 0x78 │ │ │ │ mov r3, r4 │ │ │ │ ubfx r2, r2, #3, #5 │ │ │ │ cmp r2, r6 │ │ │ │ bne.n 306f08 │ │ │ │ ldr r1, [pc, #204] @ (306ffc ) │ │ │ │ movs r2, #0 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ - bl 734f14 │ │ │ │ + bl 734f1c │ │ │ │ mov r3, r0 │ │ │ │ str.w r0, [r7, #3076] @ 0xc04 │ │ │ │ ldr r2, [pc, #188] @ (307000 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 306ece │ │ │ │ @@ -185780,15 +185778,15 @@ │ │ │ │ bpl.n 306ece │ │ │ │ ldr r0, [pc, #172] @ (30700c ) │ │ │ │ mov r2, r6 │ │ │ │ ldr.w r1, [r7, #3072] @ 0xc00 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ ldrb.w r3, [r0, #3260] @ 0xcbc │ │ │ │ cmp r3, #0 │ │ │ │ ite ne │ │ │ │ movne r3, r6 │ │ │ │ moveq r3, #0 │ │ │ │ str.w r3, [r0, #3072] @ 0xc00 │ │ │ │ ldr r3, [pc, #124] @ (307000 ) │ │ │ │ @@ -185808,15 +185806,15 @@ │ │ │ │ bpl.n 306ece │ │ │ │ ldr r0, [pc, #112] @ (307014 ) │ │ │ │ movs r2, #16 │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ mov r2, r6 │ │ │ │ bl 306d5c │ │ │ │ ldr r3, [pc, #68] @ (307000 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 306ece │ │ │ │ @@ -185836,75 +185834,75 @@ │ │ │ │ strd r6, r4, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ b.n 306fa8 │ │ │ │ ldr.w r3, [r7, #3076] @ 0xc04 │ │ │ │ b.n 306f40 │ │ │ │ adds r0, r3, #6 │ │ │ │ lsls r4, r5, #3 │ │ │ │ - lsrs r2, r6, #16 │ │ │ │ + lsrs r2, r1, #17 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldmia r5!, {r1, r2, r3, r7} │ │ │ │ + ldmia r5, {r1, r2, r5, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrsh r0, [r5, r2] │ │ │ │ + ldrsh r0, [r0, r3] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r5, {r2, r3, r4, r5, r6} │ │ │ │ + ldmia r5!, {r2, r4, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5!, {r1, r2, r4, r6} │ │ │ │ + ldmia r5, {r1, r2, r3, r5, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r0, [r5, #84] @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5, {r1, r4, r5, r6} │ │ │ │ + ldmia r5!, {r1, r3, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r6, [pc, #160] @ (3070bc ) │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5!, {r1, r4} │ │ │ │ + ldmia r5, {r1, r3, r5} │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w r8, [r0, #20] │ │ │ │ mov r7, r1 │ │ │ │ ldr r1, [pc, #152] @ (3070d0 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r4, [pc, #148] @ (3070d4 ) │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ ldr r2, [pc, #144] @ (3070d8 ) │ │ │ │ ldr r1, [pc, #144] @ (3070dc ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #40 @ 0x28 │ │ │ │ mov sl, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r6, [r0, #28] │ │ │ │ cbz r6, 3070b8 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr r2, [pc, #112] @ (3070e0 ) │ │ │ │ ldr r1, [pc, #112] @ (3070e4 ) │ │ │ │ movs r3, #20 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ cbz r3, 30708c │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ cbz r0, 3070b8 │ │ │ │ cmp.w sl, #0 │ │ │ │ @@ -185920,37 +185918,37 @@ │ │ │ │ mov r0, r5 │ │ │ │ adds r1, r3, #1 │ │ │ │ str r1, [r7, #0] │ │ │ │ ldr r1, [pc, #56] @ (3070e8 ) │ │ │ │ str r3, [r2, #0] │ │ │ │ movs r3, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 7368d8 │ │ │ │ + bl 7368e0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ - ldmia r3!, {r1, r2, r5, r6} │ │ │ │ + ldmia r3, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r6, r4, #11 │ │ │ │ + lsrs r6, r7, #11 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - asrs r0, r3, #29 │ │ │ │ + asrs r0, r6, #29 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r4, #94 @ 0x5e │ │ │ │ + cmp r4, #118 @ 0x76 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - stmia r6!, {r1, r2, r4} │ │ │ │ + stmia r6!, {r1, r2, r3, r5} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r6!, {r2, r3, r5} │ │ │ │ + stmia r6!, {r2, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r3!, {r1} │ │ │ │ + ldmia r3, {r1, r3, r4} │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r5, [pc, #108] @ (30716c ) │ │ │ │ @@ -185964,15 +185962,15 @@ │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r5, [r4, #0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 734f14 │ │ │ │ + bl 734f1c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ cbnz r3, 30715c │ │ │ │ cmp.w r0, #256 @ 0x100 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 307162 │ │ │ │ ldr r2, [pc, #72] @ (307178 ) │ │ │ │ cmp r5, r0 │ │ │ │ @@ -185991,21 +185989,21 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r3 │ │ │ │ - bl 87ea6c │ │ │ │ + bl 87ea74 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 30712e │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ subs r2, r7, r4 │ │ │ │ lsls r4, r5, #3 │ │ │ │ - ldmia r2!, {r3, r5, r7} │ │ │ │ + ldmia r2!, {r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r1, r4 │ │ │ │ lsls r4, r5, #3 │ │ │ │ │ │ │ │ 0030717c : │ │ │ │ @@ -186068,15 +186066,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #11 │ │ │ │ ldr r7, [r7, #16] │ │ │ │ mov r2, r8 │ │ │ │ mov r1, sl │ │ │ │ ldr r0, [r0, #8] │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w fp, [r0, #120] @ 0x78 │ │ │ │ bl 306bf0 │ │ │ │ cbz r0, 307238 │ │ │ │ ubfx r1, fp, #3, #5 │ │ │ │ movs r2, #1 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ lsls r2, r1 │ │ │ │ @@ -186109,19 +186107,19 @@ │ │ │ │ subs r0, r5, r2 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r4, [r3, r2] │ │ │ │ lsls r5, r7, #3 │ │ │ │ mrc2 15, 2, pc, cr9, cr15, {7} │ │ │ │ - lsrs r4, r3, #5 │ │ │ │ + lsrs r4, r6, #5 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldmia r2!, {r1, r3, r4, r5, r7} │ │ │ │ + ldmia r2!, {r1, r4, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r4, [r6, r6] │ │ │ │ + ldrh r4, [r1, r7] │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r2, r6, r7 │ │ │ │ lsls r4, r5, #3 │ │ │ │ │ │ │ │ 00307294 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -186143,15 +186141,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov.w r1, #0 │ │ │ │ ldr r1, [pc, #180] @ (307380 ) │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [r5, #40] @ 0x28 │ │ │ │ cbnz r3, 3072fe │ │ │ │ ldr r2, [pc, #172] @ (307384 ) │ │ │ │ ldr r3, [pc, #156] @ (307378 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -186171,29 +186169,29 @@ │ │ │ │ ldr r2, [pc, #132] @ (307388 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #128] @ (30738c ) │ │ │ │ add r2, pc │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ - bl 72efbc │ │ │ │ + bl 732ebc │ │ │ │ + bl 72efc4 │ │ │ │ ldr r2, [pc, #116] @ (307390 ) │ │ │ │ ldr r1, [pc, #120] @ (307394 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [pc, #108] @ (307398 ) │ │ │ │ add r2, sp, #8 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 734f14 │ │ │ │ + bl 734f1c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cbnz r3, 307362 │ │ │ │ cmp.w r0, #256 @ 0x100 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcc.n 3072d6 │ │ │ │ ldr r3, [pc, #84] @ (30739c ) │ │ │ │ mov r0, r6 │ │ │ │ @@ -186201,48 +186199,48 @@ │ │ │ │ ldr r1, [pc, #84] @ (3073a4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #277 @ 0x115 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 3072d6 │ │ │ │ mov r0, r3 │ │ │ │ - bl 87ea6c │ │ │ │ + bl 87ea74 │ │ │ │ b.n 307346 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - lsrs r4, r0, #2 │ │ │ │ + lsrs r4, r3, #2 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adds r6, r1, r6 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1!, {r4, r6, r7} │ │ │ │ + ldmia r1!, {r3, r5, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r0, [r6, r3] │ │ │ │ + ldrh r0, [r1, r4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r2, r4, r5 │ │ │ │ lsls r4, r5, #3 │ │ │ │ - asrs r2, r4, #18 │ │ │ │ + asrs r2, r7, #18 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r6, [r0, #12] │ │ │ │ + str r6, [r3, #12] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r0, [r7, r1] │ │ │ │ + ldrh r0, [r2, r2] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r4, [sp, #192] @ 0xc0 │ │ │ │ + ldr r4, [sp, #288] @ 0x120 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r0!, {r2, r7} │ │ │ │ + ldmia r0!, {r2, r3, r4, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r2, r4, #31 │ │ │ │ + lsls r2, r7, #31 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldmia r1!, {r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r2, {r2, r4} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r1, {r1, r2, r5, r6, r7} │ │ │ │ + ldmia r1, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 003073a8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -186263,15 +186261,15 @@ │ │ │ │ ldr r1, [pc, #420] @ (30757c ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #412] @ (307580 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [r5, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 307486 │ │ │ │ ldrb.w r3, [r6, #3260] @ 0xcbc │ │ │ │ cbnz r3, 307422 │ │ │ │ ldr r2, [pc, #396] @ (307584 ) │ │ │ │ ldr r3, [pc, #380] @ (307578 ) │ │ │ │ @@ -186291,37 +186289,37 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r6, [pc, #356] @ (307588 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3073f6 │ │ │ │ ldr r2, [pc, #340] @ (30758c ) │ │ │ │ mov r1, r6 │ │ │ │ add.w r3, r4, #132 @ 0x84 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ bl 446d04 │ │ │ │ ldr r2, [pc, #320] @ (307590 ) │ │ │ │ ldr r1, [pc, #324] @ (307594 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r3, r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r1, r7 │ │ │ │ - bl 72c530 │ │ │ │ + bl 72c538 │ │ │ │ ldr.w r3, [r5, #1140] @ 0x474 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3073f6 │ │ │ │ ldr r1, [pc, #292] @ (307598 ) │ │ │ │ add.w r3, r4, #144 @ 0x90 │ │ │ │ ldr r0, [pc, #288] @ (30759c ) │ │ │ │ mov.w r2, #306 @ 0x132 │ │ │ │ @@ -186333,40 +186331,40 @@ │ │ │ │ ldr r1, [pc, #276] @ (3075a4 ) │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ ldr r5, [r0, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 732eb4 │ │ │ │ - bl 72efbc │ │ │ │ + bl 732ebc │ │ │ │ + bl 72efc4 │ │ │ │ ldr r2, [pc, #260] @ (3075a8 ) │ │ │ │ ldr r1, [pc, #260] @ (3075ac ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r8, r0 │ │ │ │ bl 446cfc │ │ │ │ ldr r1, [pc, #244] @ (3075b0 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 30753c │ │ │ │ mov r0, r4 │ │ │ │ bl 44afd4 │ │ │ │ ldr r1, [pc, #228] @ (3075b4 ) │ │ │ │ mov r0, r8 │ │ │ │ add r2, sp, #16 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 734f14 │ │ │ │ + bl 734f1c │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 30754c │ │ │ │ cmp.w r3, #256 @ 0x100 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 307550 │ │ │ │ @@ -186384,15 +186382,15 @@ │ │ │ │ ldr r1, [pc, #176] @ (3075bc ) │ │ │ │ str r2, [r6, r3] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r2, [pc, #172] @ (3075c0 ) │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #164] @ (3075c4 ) │ │ │ │ ldr r3, [pc, #88] @ (307578 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -186401,83 +186399,83 @@ │ │ │ │ movs r1, #2 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2f84b0 │ │ │ │ ldr r1, [pc, #136] @ (3075c8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 3074c8 │ │ │ │ b.n 3074ce │ │ │ │ - bl 87ea6c │ │ │ │ + bl 87ea74 │ │ │ │ ldr r3, [pc, #120] @ (3075cc ) │ │ │ │ mov.w r2, #320 @ 0x140 │ │ │ │ ldr r4, [pc, #120] @ (3075d0 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #120] @ (3075d4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 28b63c │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - lsls r2, r5, #29 │ │ │ │ + lsls r2, r0, #30 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adds r0, r7, r1 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r3, r7] │ │ │ │ + ldr r2, [r6, r7] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r0!, {r2, r3, r5, r7} │ │ │ │ + ldmia r0!, {r2, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r2, r0, r1 │ │ │ │ lsls r4, r5, #3 │ │ │ │ - stmia r7!, {r2, r3, r4, r5, r6} │ │ │ │ + stmia r7!, {r2, r4, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r1!, {r1, r2, r4, r5} │ │ │ │ + stmia r1!, {r1, r2, r3, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r6, r2, #13 │ │ │ │ + asrs r6, r5, #13 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r0, #92 @ 0x5c │ │ │ │ + cmp r0, #116 @ 0x74 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldmia r0!, {r1, r2, r3, r4, r5, r7} │ │ │ │ + ldmia r0!, {r1, r2, r4, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r1!, {r4} │ │ │ │ + ldmia r1!, {r3, r5} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r4, r3, #12 │ │ │ │ + asrs r4, r6, #12 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrsh r0, [r0, r5] │ │ │ │ + ldrsh r0, [r3, r5] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r6, [r5, r3] │ │ │ │ + ldr r6, [r0, r4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r2, [sp, #664] @ 0x298 │ │ │ │ + ldr r2, [sp, #760] @ 0x2f8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r0!, {r1, r2, r3, r5, r6, r7} │ │ │ │ + ldmia r1, {r1, r2} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r6!, {r1, r2, r3, r4, r6, r7} │ │ │ │ + stmia r6!, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r6, r5, #24 │ │ │ │ + lsls r6, r0, #25 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrsh r2, [r0, r3] │ │ │ │ + ldrsh r2, [r3, r3] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r6, r2, #10 │ │ │ │ + asrs r6, r5, #10 │ │ │ │ lsls r2, r3, #1 │ │ │ │ asrs r4, r3, #28 │ │ │ │ lsls r4, r5, #3 │ │ │ │ - ldmia r0!, {r7} │ │ │ │ + ldmia r0!, {r3, r4, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r4, r2, #23 │ │ │ │ + lsls r4, r5, #23 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldmia r0!, {r1, r2, r4, r5, r6} │ │ │ │ + ldmia r0!, {r1, r2, r3, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r7!, {r1, r3, r4, r6, r7} │ │ │ │ + stmia r7!, {r1, r4, r5, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 003075d8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -186497,41 +186495,41 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #12] │ │ │ │ mov.w r0, #0 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #196] @ (3076dc ) │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #196] @ (3076e0 ) │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #192] @ (3076e4 ) │ │ │ │ add r2, pc │ │ │ │ mov r7, r3 │ │ │ │ add.w r3, r4, #84 @ 0x54 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ - bl 732eb4 │ │ │ │ - bl 72efbc │ │ │ │ + bl 732ebc │ │ │ │ + bl 72efc4 │ │ │ │ ldr r2, [pc, #172] @ (3076e8 ) │ │ │ │ ldr r1, [pc, #172] @ (3076ec ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [pc, #160] @ (3076f0 ) │ │ │ │ add r2, sp, #8 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 734f14 │ │ │ │ + bl 734f1c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cbnz r3, 3076b6 │ │ │ │ cmp.w r0, #256 @ 0x100 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ it cc │ │ │ │ movcc r2, r0 │ │ │ │ bcs.n 3076bc │ │ │ │ @@ -186547,67 +186545,67 @@ │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 3076c2 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 72ef5c │ │ │ │ + b.w 72ef64 │ │ │ │ ldr r3, [pc, #100] @ (3076fc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 307674 │ │ │ │ ldr r3, [pc, #96] @ (307700 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 307674 │ │ │ │ ldr r0, [pc, #88] @ (307704 ) │ │ │ │ ubfx r1, r7, #3, #5 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 307674 │ │ │ │ mov r0, r3 │ │ │ │ - bl 87ea6c │ │ │ │ + bl 87ea74 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ b.n 30766c │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - lsls r6, r7, #20 │ │ │ │ + lsls r6, r2, #21 │ │ │ │ lsls r7, r5, #1 │ │ │ │ asrs r0, r1, #25 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r6, [r6, r6] │ │ │ │ + ldrsb r6, [r1, r7] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r6!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + stmia r6!, {r1, r2, r4, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ asrs r6, r3, #24 │ │ │ │ lsls r4, r5, #3 │ │ │ │ - asrs r2, r1, #6 │ │ │ │ + asrs r2, r4, #6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r2, [r5, r6] │ │ │ │ + ldrb r2, [r0, r7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrsb r6, [r2, r5] │ │ │ │ + ldrsb r6, [r5, r5] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r1, [sp, #56] @ 0x38 │ │ │ │ + ldr r1, [sp, #152] @ 0x98 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r5!, {r1, r5, r6} │ │ │ │ + stmia r5!, {r1, r3, r4, r5, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0, #23 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldrsh r0, [r3, r0] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r4, r5} │ │ │ │ + stmia r7!, {r1, r3, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00307708 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -186630,61 +186628,61 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #372] @ (3078c4 ) │ │ │ │ ldr r1, [pc, #372] @ (3078c8 ) │ │ │ │ add.w ip, r4, #84 @ 0x54 │ │ │ │ ldr r7, [r0, #120] @ 0x78 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r5, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ - bl 72efbc │ │ │ │ + bl 72efc4 │ │ │ │ ldr r2, [pc, #348] @ (3078cc ) │ │ │ │ ldr r1, [pc, #348] @ (3078d0 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ubfx r7, r7, #3, #5 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [pc, #332] @ (3078d4 ) │ │ │ │ add r2, sp, #8 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ mov r8, r7 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 734f14 │ │ │ │ + bl 734f1c │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 307834 │ │ │ │ ldr r3, [pc, #312] @ (3078d8 ) │ │ │ │ cmp.w r7, #256 @ 0x100 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ bcs.n 30783e │ │ │ │ cbnz r3, 307812 │ │ │ │ movs r4, #1 │ │ │ │ strb r4, [r5, #29] │ │ │ │ mov r0, r4 │ │ │ │ - bl 88eba8 │ │ │ │ + bl 88ebb0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 8a82f8 │ │ │ │ + bl 8a8300 │ │ │ │ movs r3, #12 │ │ │ │ strd r0, r1, [r5, #32] │ │ │ │ lsl.w r1, r4, r8 │ │ │ │ ldr r4, [pc, #264] @ (3078dc ) │ │ │ │ mov r0, r9 │ │ │ │ mla r5, r3, r7, sl │ │ │ │ ldr r2, [pc, #260] @ (3078e0 ) │ │ │ │ @@ -186694,15 +186692,15 @@ │ │ │ │ adds r4, #84 @ 0x54 │ │ │ │ ldr r6, [r5, #4] │ │ │ │ orrs r6, r1 │ │ │ │ ldr r1, [pc, #252] @ (3078e4 ) │ │ │ │ str r6, [r5, #4] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #244] @ (3078e8 ) │ │ │ │ ldr r3, [pc, #184] @ (3078b0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -186722,32 +186720,32 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3077ae │ │ │ │ ldr r0, [pc, #204] @ (3078f4 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3077ae │ │ │ │ - bl 87ea6c │ │ │ │ + bl 87ea74 │ │ │ │ ldr r3, [pc, #156] @ (3078d8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 307884 │ │ │ │ ldr r3, [pc, #180] @ (3078f8 ) │ │ │ │ mov r0, fp │ │ │ │ ldr r2, [pc, #180] @ (3078fc ) │ │ │ │ ldr r1, [pc, #184] @ (307900 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #347 @ 0x15b │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ ldr r2, [pc, #168] @ (307904 ) │ │ │ │ ldr r3, [pc, #80] @ (3078b0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -186771,64 +186769,64 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 307840 │ │ │ │ ldr r0, [pc, #108] @ (307908 ) │ │ │ │ mov r2, r8 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 307840 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ asrs r0, r3, #20 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r0, #16 │ │ │ │ + lsls r4, r3, #16 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrsb r2, [r1, r2] │ │ │ │ + ldrsb r2, [r4, r2] │ │ │ │ lsls r2, r3, #1 │ │ │ │ asrs r6, r0, #20 │ │ │ │ lsls r4, r5, #3 │ │ │ │ - stmia r5!, {r2, r3, r6} │ │ │ │ + stmia r5!, {r2, r5, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r4, r2, #1 │ │ │ │ + asrs r4, r5, #1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r6, [r6, r1] │ │ │ │ + ldrb r6, [r1, r2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrsb r2, [r4, r0] │ │ │ │ + ldrsb r2, [r7, r0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r7, [sp, #872] @ 0x368 │ │ │ │ + str r7, [sp, #968] @ 0x3c8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r4!, {r1, r3, r5} │ │ │ │ + stmia r4!, {r1, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r2, #13 │ │ │ │ + lsls r6, r5, #13 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - lsrs r6, r1, #31 │ │ │ │ + lsrs r6, r4, #31 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r2, [r5, r7] │ │ │ │ + ldrb r2, [r0, r0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ asrs r6, r0, #17 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldrsh r0, [r7, r5] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r3, r4, r6, r7} │ │ │ │ + stmia r5!, {r4, r5, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r0, r5, #11 │ │ │ │ + lsls r0, r0, #12 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - stmia r5!, {r1} │ │ │ │ + stmia r5!, {r1, r3, r4} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r4!, {r2, r3, r5, r6, r7} │ │ │ │ + stmia r5!, {r2} │ │ │ │ lsls r2, r3, #1 │ │ │ │ asrs r6, r3, #15 │ │ │ │ lsls r4, r5, #3 │ │ │ │ - stmia r5!, {r2, r5, r6} │ │ │ │ + stmia r5!, {r2, r3, r4, r5, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 0030790c : │ │ │ │ ldrb.w r3, [r0, #3260] @ 0xcbc │ │ │ │ cbnz r3, 307924 │ │ │ │ ldrb.w r3, [r0, #3261] @ 0xcbd │ │ │ │ mov r0, r3 │ │ │ │ @@ -186844,34 +186842,34 @@ │ │ │ │ sub sp, #16 │ │ │ │ strd r0, r3, [sp, #8] │ │ │ │ ldr r3, [r1, #20] │ │ │ │ ldr r1, [pc, #112] @ (3079ac ) │ │ │ │ mov r0, r3 │ │ │ │ mov r4, r3 │ │ │ │ add r1, pc │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ cbz r0, 307992 │ │ │ │ ldr r1, [pc, #100] @ (3079b0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cbz r0, 307996 │ │ │ │ ldr.w ip, [pc, #88] @ 3079b4 │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ ldr r2, [pc, #84] @ (3079b8 ) │ │ │ │ mov r0, r4 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [sp, #8] │ │ │ │ add.w ip, ip, #236 @ 0xec │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb.w r3, [r0, #405] @ 0x195 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -186884,21 +186882,21 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - stmia r2!, {r2, r5, r6} │ │ │ │ + stmia r2!, {r2, r3, r4, r5, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r4!, {r1, r5, r6, r7} │ │ │ │ + stmia r4!, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r4, r1, #7 │ │ │ │ + lsls r4, r4, #7 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - stmia r4!, {r4, r6, r7} │ │ │ │ + stmia r4!, {r3, r5, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 003079bc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -186930,45 +186928,45 @@ │ │ │ │ str r6, [sp, #0] │ │ │ │ bl 530294 │ │ │ │ ldr r1, [pc, #64] @ (307a54 ) │ │ │ │ addw r2, r4, #3256 @ 0xcb8 │ │ │ │ movs r3, #1 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 736810 │ │ │ │ + bl 736818 │ │ │ │ ldr r1, [pc, #52] @ (307a58 ) │ │ │ │ movs r3, #1 │ │ │ │ addw r2, r4, #3258 @ 0xcba │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 736810 │ │ │ │ + b.w 736818 │ │ │ │ ldr r3, [pc, #36] @ (307a5c ) │ │ │ │ mov.w r2, #502 @ 0x1f6 │ │ │ │ ldr r1, [pc, #32] @ (307a60 ) │ │ │ │ ldr r0, [pc, #36] @ (307a64 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #248 @ 0xf8 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ - stmia r4!, {r1, r3, r4, r5, r6} │ │ │ │ + stmia r4!, {r1, r4, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r0, [r7, #8] │ │ │ │ lsls r1, r7, #1 │ │ │ │ - stmia r4!, {r5, r6} │ │ │ │ + stmia r4!, {r3, r4, r5, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r4!, {r2, r5, r6} │ │ │ │ + stmia r4!, {r2, r3, r4, r5, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r0, r6, #3 │ │ │ │ + lsls r0, r1, #4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - stmia r2!, {r1, r3, r4, r5, r6, r7} │ │ │ │ + stmia r3!, {r1, r4} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r4!, {r1, r2, r4} │ │ │ │ + stmia r4!, {r1, r2, r3, r5} │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00307a68 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -187049,15 +187047,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r6, r7, #6 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r1, r2, r4, r5, r6, r7} │ │ │ │ + stmia r4!, {r1, r2, r3} │ │ │ │ lsls r2, r3, #1 │ │ │ │ asrs r6, r4, #4 │ │ │ │ lsls r4, r5, #3 │ │ │ │ │ │ │ │ 00307b50 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -187515,43 +187513,43 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2f9350 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r1, r4 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 2f9350 │ │ │ │ - stmia r3!, {r3, r5, r6} │ │ │ │ + stmia r3!, {r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r3!, {r4, r6} │ │ │ │ + stmia r3!, {r3, r5, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r3!, {r5, r6} │ │ │ │ + stmia r3!, {r3, r4, r5, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r3!, {r1, r3, r5} │ │ │ │ + stmia r3!, {r1, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r3!, {r1, r2, r3, r4} │ │ │ │ + stmia r3!, {r1, r2, r4, r5} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r3!, {r2} │ │ │ │ + stmia r3!, {r2, r3, r4} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r2!, {r3, r4, r7} │ │ │ │ + stmia r2!, {r4, r5, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r2!, {r3, r4, r5, r7} │ │ │ │ + stmia r2!, {r4, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r2!, {r1, r2, r4, r5, r7} │ │ │ │ + stmia r2!, {r1, r2, r3, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r2!, {r2, r5, r7} │ │ │ │ + stmia r2!, {r2, r3, r4, r5, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r2!, {r2, r3, r5, r6} │ │ │ │ + stmia r2!, {r2, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r2!, {r3} │ │ │ │ + stmia r2!, {r5} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r0!, {r3, r5, r7} │ │ │ │ + stmia r0!, {r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r2, r3, #31 │ │ │ │ + lsls r2, r6, #31 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str r5, [sp, #32] │ │ │ │ + str r5, [sp, #128] @ 0x80 │ │ │ │ lsls r4, r4, #1 │ │ │ │ │ │ │ │ 00308074 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -187614,27 +187612,27 @@ │ │ │ │ bl 2f9350 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2f9350 │ │ │ │ nop │ │ │ │ - bkpt 0x00a8 │ │ │ │ + bkpt 0x00c0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r2, sp, #760 @ 0x2f8 │ │ │ │ + add r2, sp, #856 @ 0x358 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r2, pc, #248 @ (adr r2, 308228 ) │ │ │ │ + add r2, pc, #344 @ (adr r2, 308288 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bkpt 0x0086 │ │ │ │ + bkpt 0x009e │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r2, pc, #176 @ (adr r2, 3081e8 ) │ │ │ │ + add r2, pc, #272 @ (adr r2, 308248 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bhi.n 3080b8 │ │ │ │ + bhi.n 3080e8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r2, sp, #456 @ 0x1c8 │ │ │ │ + add r2, sp, #552 @ 0x228 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00308140 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -187675,27 +187673,27 @@ │ │ │ │ add r0, pc │ │ │ │ bl 2fb350 │ │ │ │ ldr r1, [pc, #300] @ (3082dc ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 737868 │ │ │ │ + bl 737870 │ │ │ │ mov r9, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 308240 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ subs r2, r3, #1 │ │ │ │ cmp r2, #5 │ │ │ │ bhi.n 3082be │ │ │ │ cmp r3, #2 │ │ │ │ add.w r7, r7, #1 │ │ │ │ it ne │ │ │ │ movne r0, #0 │ │ │ │ - bl 86e340 │ │ │ │ + bl 86e348 │ │ │ │ bl 2f9c70 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #256] @ (3082e0 ) │ │ │ │ add r0, pc │ │ │ │ bl 2f9cc4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ @@ -187771,72 +187769,72 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r9 │ │ │ │ - bl 87022c │ │ │ │ + bl 870234 │ │ │ │ b.n 308294 │ │ │ │ bl 28e298 │ │ │ │ ldr r3, [pc, #52] @ (3082f4 ) │ │ │ │ movs r2, #127 @ 0x7f │ │ │ │ ldr r1, [pc, #52] @ (3082f8 ) │ │ │ │ ldr r0, [pc, #52] @ (3082fc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #264 @ 0x108 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ - pop {r3, r5, r6, r7, pc} │ │ │ │ + bkpt 0x0000 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - pop {r1, r2, r3, r4, r5, r6, r7, pc} │ │ │ │ + bkpt 0x0016 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - rev r0, r0 │ │ │ │ + rev r0, r3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - pop {r1, r5, pc} │ │ │ │ + pop {r1, r3, r4, r5, pc} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - pop {r1, r2, r5, r6, r7} │ │ │ │ + pop {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - pop {r3, r7, pc} │ │ │ │ + pop {r5, r7, pc} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - pop {r1, r2, r6, r7} │ │ │ │ + pop {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - pop {r1, r3, r4, r6, pc} │ │ │ │ + pop {r1, r4, r5, r6, pc} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str??.w r0, [sl, lr, lsl #2] │ │ │ │ - asrs r0, r6, #18 │ │ │ │ + strb.w r0, [r2, #110] @ 0x6e │ │ │ │ + asrs r0, r1, #19 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - pop {r1, r3, r7} │ │ │ │ + pop {r1, r5, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00308300 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ movs r2, #0 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #896] @ (30869c ) │ │ │ │ add r1, pc │ │ │ │ - bl 737868 │ │ │ │ + bl 737870 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 30867a │ │ │ │ ldr r3, [r0, #0] │ │ │ │ mov r4, r0 │ │ │ │ subs r2, r3, #1 │ │ │ │ cmp r2, #5 │ │ │ │ bhi.w 308686 │ │ │ │ cmp r3, #2 │ │ │ │ it ne │ │ │ │ movne r0, #0 │ │ │ │ - bl 86e340 │ │ │ │ + bl 86e348 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 308682 │ │ │ │ adds r3, r4, #4 │ │ │ │ dmb ish │ │ │ │ ldrex r2, [r3] │ │ │ │ @@ -188066,40 +188064,40 @@ │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 3083b4 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 308640 │ │ │ │ ldr.w r8, [pc, #292] @ 3086d4 │ │ │ │ mov r0, r6 │ │ │ │ ldr r7, [pc, #288] @ (3086d8 ) │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ add r8, pc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r7, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r8 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r1, r7 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldrb.w r3, [r0, #67] @ 0x43 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 308594 │ │ │ │ ldr r1, [pc, #260] @ (3086dc ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3083ca │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3083ca │ │ │ │ adds r4, #1 │ │ │ │ cmp.w r4, #256 @ 0x100 │ │ │ │ bne.n 30859c │ │ │ │ ldrd r0, r1, [sp, #28] │ │ │ │ @@ -188122,96 +188120,96 @@ │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2f9350 │ │ │ │ b.n 3083e2 │ │ │ │ ldr r1, [pc, #164] @ (3086e8 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3085ae │ │ │ │ ldr r2, [pc, #156] @ (3086ec ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #156] @ (3086f0 ) │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3085ae │ │ │ │ b.n 308594 │ │ │ │ adds r4, #1 │ │ │ │ b.n 30859c │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 87022c │ │ │ │ + bl 870234 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 308366 │ │ │ │ - bl 86e340 │ │ │ │ + bl 86e348 │ │ │ │ mov r5, r0 │ │ │ │ b.n 308366 │ │ │ │ bl 28e298 │ │ │ │ ldr r3, [pc, #108] @ (3086f4 ) │ │ │ │ movs r2, #127 @ 0x7f │ │ │ │ ldr r1, [pc, #108] @ (3086f8 ) │ │ │ │ ldr r0, [pc, #108] @ (3086fc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #264 @ 0x108 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ - @ instruction: 0xb898 │ │ │ │ + @ instruction: 0xb8b0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - pop {r1, r3, r4, r5} │ │ │ │ + pop {r1, r4, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - pop {r1, r2, r3} │ │ │ │ + pop {r1, r2, r5} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - pop {r1, r2, r3, r4} │ │ │ │ + pop {r1, r2, r4, r5} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xf796006e │ │ │ │ - @ instruction: 0xb8b0 │ │ │ │ + @ instruction: 0xf7ae006e │ │ │ │ + @ instruction: 0xb8c8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xf788006e │ │ │ │ - cbnz r6, 308718 │ │ │ │ + @ instruction: 0xf7a0006e │ │ │ │ + cbnz r6, 30871e │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cbnz r4, 308726 │ │ │ │ + cbnz r4, 30872c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - rev16 r6, r3 │ │ │ │ + rev16 r6, r6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - revsh r0, r4 │ │ │ │ + revsh r0, r7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r7, pc, #800 @ (adr r7, 3089ec ) │ │ │ │ + add r7, pc, #896 @ (adr r7, 308a4c ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cbnz r0, 30870c │ │ │ │ + rev r0, r1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cbnz r2, 30870e │ │ │ │ + rev r2, r0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r2, r6, #7 │ │ │ │ + lsls r2, r1, #8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r6, [pc, #88] @ (308734 ) │ │ │ │ + ldr r6, [pc, #184] @ (308794 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - push {r2, r3, r6, r7, lr} │ │ │ │ + push {r2, r5, r6, r7, lr} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cbnz r4, 3086f0 │ │ │ │ + cbnz r4, 3086f6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r4, sp, #352 @ 0x160 │ │ │ │ + add r4, sp, #448 @ 0x1c0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - push {r5, r6, lr} │ │ │ │ + push {r3, r4, r5, r6, lr} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r6, r2, #5 │ │ │ │ + lsls r6, r5, #5 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r5, [pc, #488] @ (3088dc ) │ │ │ │ + ldr r5, [pc, #584] @ (30893c ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xf4a2006e │ │ │ │ - asrs r0, r5, #3 │ │ │ │ + @ instruction: 0xf4ba006e │ │ │ │ + asrs r0, r0, #4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xb8c2 │ │ │ │ + @ instruction: 0xb8da │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00308700 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -188259,41 +188257,41 @@ │ │ │ │ str.w sl, [sp] │ │ │ │ ldr r2, [pc, #412] @ (308918 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #412] @ (30891c ) │ │ │ │ ldr r0, [r6, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r1, r8 │ │ │ │ mov r9, r0 │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ cbz r0, 3087d2 │ │ │ │ mov r0, r9 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [pc, #384] @ (308920 ) │ │ │ │ mov r1, r8 │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #10 │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr.w fp, [r0, #52] @ 0x34 │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.n 3087d2 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r8 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r0, r9 │ │ │ │ add.w r3, r3, #308 @ 0x134 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #46 @ 0x2e │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r1, r7 │ │ │ │ blx fp │ │ │ │ ldr.w r3, [r5, #1756] @ 0x6dc │ │ │ │ cbnz r3, 308834 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r1, r7 │ │ │ │ bl 2f9350 │ │ │ │ @@ -188303,24 +188301,24 @@ │ │ │ │ ldr.w r5, [r6, #4]! │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 3087e0 │ │ │ │ ands.w r8, r4, #7 │ │ │ │ beq.n 308744 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r0, r5 │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 308744 │ │ │ │ ldrd r2, r1, [sp, #28] │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #280] @ (308924 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 308744 │ │ │ │ adds r4, #1 │ │ │ │ cmp.w r4, #256 @ 0x100 │ │ │ │ bne.n 3087e8 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ @@ -188334,15 +188332,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [pc, #240] @ (30892c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r2, r3 │ │ │ │ - bl 734948 │ │ │ │ + bl 734950 │ │ │ │ mov r9, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 3087d8 │ │ │ │ ldr.w r2, [r5, #1756] @ 0x6dc │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3088de │ │ │ │ ldr r0, [pc, #216] @ (308930 ) │ │ │ │ @@ -188402,48 +188400,48 @@ │ │ │ │ ldr r1, [pc, #88] @ (308940 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #328 @ 0x148 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 28b63c │ │ │ │ - push {r3, r7} │ │ │ │ + push {r5, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - and.w r0, lr, #15597568 @ 0xee0000 │ │ │ │ - lsls r6, r0, #2 │ │ │ │ + bic.w r0, r6, #15597568 @ 0xee0000 │ │ │ │ + lsls r6, r3, #2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - and.w r0, r2, #15597568 @ 0xee0000 │ │ │ │ + ands.w r0, sl, #15597568 @ 0xee0000 │ │ │ │ lsls r2, r0, #20 │ │ │ │ lsls r4, r5, #3 │ │ │ │ - @ instruction: 0xb802 │ │ │ │ + @ instruction: 0xb81a │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r7, [sp, #344] @ 0x158 │ │ │ │ + str r7, [sp, #440] @ 0x1b8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r3, sp, #128 @ 0x80 │ │ │ │ + add r3, sp, #224 @ 0xe0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r2, r5 │ │ │ │ + lsls r2, r0, #1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r4, [pc, #320] @ (308a60 ) │ │ │ │ + ldr r4, [pc, #416] @ (308ac0 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r7, [sp, #152] @ 0x98 │ │ │ │ + str r7, [sp, #248] @ 0xf8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r3, [pc, #792] @ (308c40 ) │ │ │ │ + ldr r3, [pc, #888] @ (308ca0 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb786 │ │ │ │ + @ instruction: 0xb79e │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cbz r0, 3089b2 │ │ │ │ + push {r4} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cbz r2, 308978 │ │ │ │ + cbz r2, 30897e │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movw r0, #32878 @ 0x806e │ │ │ │ - @ instruction: 0xb6ea │ │ │ │ + @ instruction: 0xf260006e │ │ │ │ + @ instruction: 0xb702 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - push {r2, r3, r6} │ │ │ │ + push {r2, r5, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ cmp r2, r3 │ │ │ │ blt.n 30895a │ │ │ │ ite gt │ │ │ │ movgt r0, #1 │ │ │ │ @@ -188471,25 +188469,25 @@ │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ cbz r0, 3089bc │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #124] @ (308a18 ) │ │ │ │ ldr r4, [pc, #124] @ (308a1c ) │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r4, [r0, #1264] @ 0x4f0 │ │ │ │ cbz r4, 3089bc │ │ │ │ mov r0, r4 │ │ │ │ bl 442318 │ │ │ │ mov r3, r0 │ │ │ │ cbz r0, 3089e4 │ │ │ │ ldr r2, [pc, #96] @ (308a20 ) │ │ │ │ @@ -188523,19 +188521,19 @@ │ │ │ │ b.n 3089bc │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r6, r7, #10 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb668 │ │ │ │ + @ instruction: 0xb680 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xb65c │ │ │ │ + cpsid a │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xf2f0006e │ │ │ │ + @ instruction: 0xf308006e │ │ │ │ lsls r4, r7, #9 │ │ │ │ lsls r4, r5, #3 │ │ │ │ │ │ │ │ 00308a24 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -188570,15 +188568,15 @@ │ │ │ │ blx 28db20 │ │ │ │ ldr r1, [pc, #412] @ (308c14 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ movs r5, #2 │ │ │ │ - bl 733404 │ │ │ │ + bl 73340c │ │ │ │ ldr r1, [pc, #400] @ (308c18 ) │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ blx 28c74c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ bl 2fca50 │ │ │ │ @@ -188726,15 +188724,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r2, r7, #7 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - push {r4, r5, r7, lr} │ │ │ │ + push {r3, r6, r7, lr} │ │ │ │ lsls r2, r3, #1 │ │ │ │ mcr2 15, 7, pc, cr9, cr15, {7} @ │ │ │ │ mrc2 15, 5, pc, cr9, cr15, {7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ lsls r4, r5, #3 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -188746,15 +188744,15 @@ │ │ │ │ ldr r1, [pc, #256] @ (308d38 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r4, [pc, #252] @ (308d3c ) │ │ │ │ movw r3, #1001 @ 0x3e9 │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #244] @ (308d40 ) │ │ │ │ add r4, pc │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 308c8a │ │ │ │ @@ -188804,20 +188802,20 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 308c76 │ │ │ │ ldr r1, [r0, #20] │ │ │ │ ldr r0, [pc, #116] @ (308d50 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r1, [r0, #20] │ │ │ │ ldr r0, [pc, #104] @ (308d54 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ vldr d7, [pc, #48] @ 308d28 │ │ │ │ movs r2, #0 │ │ │ │ add.w ip, r3, #2144 @ 0x860 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ strh.w r2, [r3, #2120] @ 0x848 │ │ │ │ strb.w r2, [r3, #2122] @ 0x84a │ │ │ │ @@ -188828,31 +188826,31 @@ │ │ │ │ str.w r2, [r3, #2164] @ 0x874 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 308cc2 │ │ │ │ b.n 308c76 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - orn r0, lr, #110 @ 0x6e │ │ │ │ - cbz r0, 308db2 │ │ │ │ + eor.w r0, r6, #110 @ 0x6e │ │ │ │ + push {} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cbz r6, 308db6 │ │ │ │ + push {r1, r2} │ │ │ │ lsls r2, r3, #1 │ │ │ │ vtrn.8 q8, │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r6, 308db4 │ │ │ │ + cbz r6, 308dba │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cbz r0, 308dac │ │ │ │ + cbz r0, 308db2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #236] @ 308e54 │ │ │ │ cmp r2, #13 │ │ │ │ @@ -188930,33 +188928,33 @@ │ │ │ │ bpl.n 308d86 │ │ │ │ ldr r0, [pc, #48] @ (308e64 ) │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ strd r4, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 308d86 │ │ │ │ ldr.w r4, [r0, #2128] @ 0x850 │ │ │ │ ldr.w r1, [r0, #2132] @ 0x854 │ │ │ │ b.n 308de0 │ │ │ │ nop │ │ │ │ cdp2 0, 12, cr0, cr10, cr11, {7} │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r7, #7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - sxtb r6, r1 │ │ │ │ + sxtb r6, r4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (308e70 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ strb r6, [r6, r2] │ │ │ │ lsls r1, r7, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #48 @ 0x30 │ │ │ │ @@ -188985,15 +188983,15 @@ │ │ │ │ cmp r4, #0 │ │ │ │ it ne │ │ │ │ cmpne r4, r3 │ │ │ │ movw r3, #951 @ 0x3b7 │ │ │ │ it eq │ │ │ │ addeq r4, sp, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [pc, #760] @ (3091c4 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov sl, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 309068 │ │ │ │ @@ -189006,20 +189004,20 @@ │ │ │ │ mov r0, r3 │ │ │ │ bl 547af4 │ │ │ │ ldr r1, [pc, #720] @ (3091c8 ) │ │ │ │ mov r2, r4 │ │ │ │ str.w r0, [r5, #1772] @ 0x6ec │ │ │ │ add r1, pc │ │ │ │ ldr.w r0, [r5, #1768] @ 0x6e8 │ │ │ │ - bl 734acc │ │ │ │ + bl 734ad4 │ │ │ │ str.w r0, [r5, #1776] @ 0x6f0 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ cbz r2, 308f66 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ - bl 87eb14 │ │ │ │ + bl 87eb1c │ │ │ │ ldr r2, [pc, #692] @ (3091cc ) │ │ │ │ ldr r3, [pc, #664] @ (3091b4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -189030,27 +189028,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r3 │ │ │ │ - bl 7357c4 │ │ │ │ + bl 7357cc │ │ │ │ ldr r3, [pc, #644] @ (3091d0 ) │ │ │ │ ldr r2, [pc, #648] @ (3091d4 ) │ │ │ │ ldr r1, [pc, #648] @ (3091d8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ adds r3, #12 │ │ │ │ movw r2, #959 @ 0x3bf │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 308f0e │ │ │ │ ldr.w r0, [r5, #1772] @ 0x6ec │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 52fcac │ │ │ │ mov r3, r0 │ │ │ │ str.w r0, [r5, #2152] @ 0x868 │ │ │ │ lsls r2, r0, #29 │ │ │ │ @@ -189072,15 +189070,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #580] @ (3091e4 ) │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #442 @ 0x1ba │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r8, r3 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 308f0e │ │ │ │ vldr d7, [pc, #484] @ 3091a0 │ │ │ │ add.w r0, r5, #1784 @ 0x6f8 │ │ │ │ ldr r2, [pc, #548] @ (3091e8 ) │ │ │ │ @@ -189131,41 +189129,41 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 308f0e │ │ │ │ ldr r0, [pc, #444] @ (3091fc ) │ │ │ │ ldr.w r1, [r5, #1776] @ 0x6f0 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 308f0e │ │ │ │ ldr r3, [pc, #432] @ (309200 ) │ │ │ │ mov.w r2, #956 @ 0x3bc │ │ │ │ ldr r5, [pc, #432] @ (309204 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #432] @ (309208 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #12 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 308f0e │ │ │ │ ldr r3, [pc, #416] @ (30920c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 308eda │ │ │ │ ldr r3, [pc, #384] @ (3091f8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 308eda │ │ │ │ ldr r0, [pc, #396] @ (309210 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 308eda │ │ │ │ ldr.w lr, [r3] │ │ │ │ movw r0, #21061 @ 0x5245 │ │ │ │ movt r0, #21587 @ 0x5453 │ │ │ │ ldr.w ip, [r3, #4] │ │ │ │ movw r1, #21587 @ 0x5453 │ │ │ │ movt r1, #21071 @ 0x524f │ │ │ │ @@ -189173,30 +189171,30 @@ │ │ │ │ it eq │ │ │ │ cmpeq lr, r0 │ │ │ │ bne.n 309162 │ │ │ │ ldr r0, [r3, #12] │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #24] │ │ │ │ - bl 8a7a9c │ │ │ │ + bl 8a7aa4 │ │ │ │ mov r7, r0 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 309162 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldrh r1, [r3, #16] │ │ │ │ cmp.w r1, #256 @ 0x100 │ │ │ │ bne.n 309162 │ │ │ │ ldrh r3, [r3, #18] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 309162 │ │ │ │ ldr.w r3, [r5, #1776] @ 0x6f0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 8a7a9c │ │ │ │ + bl 8a7aa4 │ │ │ │ ldrd r3, r2, [sp, #20] │ │ │ │ cmp r3, r2 │ │ │ │ it cs │ │ │ │ cmpcs r1, #0 │ │ │ │ itt eq │ │ │ │ streq.w r7, [r5, #2156] @ 0x86c │ │ │ │ streq.w r0, [r5, #2160] @ 0x870 │ │ │ │ @@ -189208,15 +189206,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #284] @ (30921c ) │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #460 @ 0x1cc │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 308fb0 │ │ │ │ movs r2, #82 @ 0x52 │ │ │ │ strb r2, [r0, #1] │ │ │ │ strb r2, [r0, #7] │ │ │ │ movs r2, #83 @ 0x53 │ │ │ │ strb r2, [r0, #2] │ │ │ │ mov.w r1, #256 @ 0x100 │ │ │ │ @@ -189231,20 +189229,20 @@ │ │ │ │ ldr.w r2, [r5, #1780] @ 0x6f4 │ │ │ │ str r2, [r0, #8] │ │ │ │ str r1, [r0, #16] │ │ │ │ strd r0, r2, [sp, #24] │ │ │ │ ldr.w r1, [r5, #1780] @ 0x6f4 │ │ │ │ ldr.w r0, [r5, #1776] @ 0x6f0 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 8a7840 │ │ │ │ + bl 8a7848 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add.w ip, r1, #23 │ │ │ │ add.w r7, ip, r0, lsl #3 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8a7a9c │ │ │ │ + bl 8a7aa4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ subs r1, r7, r1 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r1, [r3, #12] │ │ │ │ b.n 308f88 │ │ │ │ ldr r3, [pc, #188] @ (309220 ) │ │ │ │ mov r0, r4 │ │ │ │ @@ -189252,15 +189250,15 @@ │ │ │ │ ldr r1, [pc, #188] @ (309228 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #28 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #453 @ 0x1c5 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 308fb0 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #168] @ (30922c ) │ │ │ │ movw r2, #425 @ 0x1a9 │ │ │ │ ldr r4, [pc, #164] @ (309230 ) │ │ │ │ ldr r1, [pc, #168] @ (309234 ) │ │ │ │ add r3, pc │ │ │ │ @@ -189277,69 +189275,69 @@ │ │ │ │ movs r0, r0 │ │ │ │ stc2 0, cr0, [r8, #940]! @ 0x3ac │ │ │ │ ldr r5, [pc, #160] @ (309250 ) │ │ │ │ movs r0, r0 │ │ │ │ stc2 0, cr0, [r2, #940]! @ 0x3ac │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldcl 0, cr0, [sl, #440]! @ 0x1b8 │ │ │ │ - cbz r2, 3091dc │ │ │ │ + cdp 0, 1, cr0, cr2, cr14, {3} │ │ │ │ + cbz r2, 3091e2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cbz r4, 3091de │ │ │ │ + cbz r4, 3091e4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #8 │ │ │ │ + cmp r5, #32 │ │ │ │ lsls r1, r4, #1 │ │ │ │ stc2 0, cr0, [r2, #-940]! @ 0xfffffc54 │ │ │ │ - ldcl 0, cr0, [r6, #-440] @ 0xfffffe48 │ │ │ │ - cbz r4, 309204 │ │ │ │ + stcl 0, cr0, [lr, #-440]! @ 0xfffffe48 │ │ │ │ + cbz r4, 30920a │ │ │ │ lsls r2, r3, #1 │ │ │ │ - sub sp, #296 @ 0x128 │ │ │ │ + sub sp, #392 @ 0x188 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stc 0, cr0, [r8, #-440] @ 0xfffffe48 │ │ │ │ - add sp, #504 @ 0x1f8 │ │ │ │ + stc 0, cr0, [r0, #-440]! @ 0xfffffe48 │ │ │ │ + sub sp, #88 @ 0x58 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cbz r4, 309214 │ │ │ │ + cbz r4, 30921a │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh r2, [r3, r5] │ │ │ │ lsls r1, r7, #1 │ │ │ │ - add sp, #392 @ 0x188 │ │ │ │ + add sp, #488 @ 0x1e8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cbz r0, 309230 │ │ │ │ + sxth r0, r1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r0, [r0, #92] @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 30922c │ │ │ │ + cbz r0, 309232 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - mcrr 0, 6, r0, ip, cr14 │ │ │ │ - sub sp, #40 @ 0x28 │ │ │ │ + stcl 0, cr0, [r4], #-440 @ 0xfffffe48 │ │ │ │ + sub sp, #136 @ 0x88 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r7, sp, #776 @ 0x308 │ │ │ │ + add r7, sp, #872 @ 0x368 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r0, [r3, #40] @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ - add sp, #280 @ 0x118 │ │ │ │ + add sp, #376 @ 0x178 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - sub.w r0, sl, lr, asr #1 │ │ │ │ - add r7, sp, #128 @ 0x80 │ │ │ │ + rsb r0, r2, lr, asr #1 │ │ │ │ + add r7, sp, #224 @ 0xe0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - sub sp, #120 @ 0x78 │ │ │ │ + sub sp, #216 @ 0xd8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xeb3a006e │ │ │ │ - add sp, #48 @ 0x30 │ │ │ │ + adcs.w r0, r2, lr, asr #1 │ │ │ │ + add sp, #144 @ 0x90 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r6, sp, #696 @ 0x2b8 │ │ │ │ + add r6, sp, #792 @ 0x318 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds.w r0, r8, lr, asr #1 │ │ │ │ - add r7, sp, #616 @ 0x268 │ │ │ │ + @ instruction: 0xeb30006e │ │ │ │ + add r7, sp, #712 @ 0x2c8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r6, sp, #568 @ 0x238 │ │ │ │ + add r6, sp, #664 @ 0x298 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #228] @ (30932c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -189348,26 +189346,26 @@ │ │ │ │ ldr r1, [pc, #228] @ (309334 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #212] @ (309338 ) │ │ │ │ adds r5, #72 @ 0x48 │ │ │ │ ldr r1, [pc, #212] @ (30933c ) │ │ │ │ movs r3, #11 │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ ldr r6, [pc, #208] @ (309340 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [pc, #200] @ (309344 ) │ │ │ │ add r6, pc │ │ │ │ mov r5, r0 │ │ │ │ ldr r7, [r6, r3] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cbnz r3, 3092ec │ │ │ │ ldr r3, [pc, #192] @ (309348 ) │ │ │ │ @@ -189379,26 +189377,26 @@ │ │ │ │ movw r3, #6966 @ 0x1b36 │ │ │ │ movt r3, #18 │ │ │ │ str r3, [r5, #108] @ 0x6c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r5, #112] @ 0x70 │ │ │ │ movs r3, #255 @ 0xff │ │ │ │ strh.w r3, [r5, #114] @ 0x72 │ │ │ │ - bl 72f324 │ │ │ │ + bl 72f32c │ │ │ │ ldr r3, [pc, #160] @ (309350 ) │ │ │ │ ldr r1, [pc, #164] @ (309354 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ strh.w r2, [r4, #66] @ 0x42 │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ movs r2, #2 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r0, r4 │ │ │ │ - bl 72dfb4 │ │ │ │ + bl 72dfbc │ │ │ │ ldr r2, [r7, #0] │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #140] @ (309358 ) │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r1, [r4, #56] @ 0x38 │ │ │ │ @@ -189419,15 +189417,15 @@ │ │ │ │ ldr r3, [pc, #104] @ (309360 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 309286 │ │ │ │ ldr r0, [pc, #96] @ (309364 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 309286 │ │ │ │ ldr r3, [pc, #92] @ (309368 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3092d8 │ │ │ │ ldr r3, [pc, #72] @ (309360 ) │ │ │ │ @@ -189435,43 +189433,43 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3092d8 │ │ │ │ ldr r0, [pc, #76] @ (30936c ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 88422c │ │ │ │ - orrs.w r0, r4, lr, asr #1 │ │ │ │ - adcs.w r0, r6, #14221312 @ 0xd90000 │ │ │ │ - adcs r4, r7 │ │ │ │ + b.w 884234 │ │ │ │ + orn r0, ip, lr, asr #1 │ │ │ │ + sbc.w r0, lr, #14221312 @ 0xd90000 │ │ │ │ + sbcs r4, r2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r2, sp, #120 @ 0x78 │ │ │ │ + add r2, sp, #216 @ 0xd8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r3, #72 @ 0x48 │ │ │ │ + subs r3, #96 @ 0x60 │ │ │ │ lsls r2, r3, #1 │ │ │ │ vst1.8 {d16[7]}, [r0], fp │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfbe5ffff │ │ │ │ vst4. {d15[0],d17[0],d19[0],d21[0]}, [sp :256] │ │ │ │ str r6, [r5, r1] │ │ │ │ lsls r1, r7, #1 │ │ │ │ adds r0, r6, r7 │ │ │ │ lsls r7, r4, #3 │ │ │ │ - add r7, sp, #456 @ 0x1c8 │ │ │ │ + add r7, sp, #552 @ 0x228 │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r1, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #152 @ 0x98 │ │ │ │ + add r7, sp, #248 @ 0xf8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r2, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #352 @ 0x160 │ │ │ │ + add r7, sp, #448 @ 0x1c0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #32] @ (3093a0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -189482,18 +189480,18 @@ │ │ │ │ add ip, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ movs r0, #0 │ │ │ │ str.w ip, [sp] │ │ │ │ blx 28b63c │ │ │ │ nop │ │ │ │ - ldmdb r8, {r1, r2, r3, r5, r6} │ │ │ │ - add r7, sp, #24 │ │ │ │ + ldmdb r0!, {r1, r2, r3, r5, r6} │ │ │ │ + add r7, sp, #120 @ 0x78 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r4, sp, #568 @ 0x238 │ │ │ │ + add r4, sp, #664 @ 0x298 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ movs r5, #1 │ │ │ │ @@ -189645,26 +189643,26 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 309520 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ ldr r0, [pc, #28] @ (309568 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 309520 │ │ │ │ bl 309370 │ │ │ │ nop │ │ │ │ @ instruction: 0xf73800eb │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adcs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #408 @ 0x198 │ │ │ │ + add r5, sp, #504 @ 0x1f8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w ip, [pc, #1272] @ 309a78 │ │ │ │ mov r8, r0 │ │ │ │ @@ -189746,15 +189744,15 @@ │ │ │ │ bpl.n 30959c │ │ │ │ ldr.w r0, [pc, #1072] @ 309a88 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 30959c │ │ │ │ strb.w r4, [r8, #2120] @ 0x848 │ │ │ │ b.n 309628 │ │ │ │ ldr.w r3, [r8, #2136] @ 0x858 │ │ │ │ str.w r3, [r8, #2124] @ 0x84c │ │ │ │ b.n 309628 │ │ │ │ @@ -189813,15 +189811,15 @@ │ │ │ │ ldr r1, [pc, #900] @ (309a94 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #116 @ 0x74 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movs r1, #1 │ │ │ │ bl 443004 │ │ │ │ add.w r3, r8, #2144 @ 0x860 │ │ │ │ strd r0, r1, [r3, #-8] │ │ │ │ b.n 309628 │ │ │ │ ldr.w r3, [r8, #2152] @ 0x868 │ │ │ │ movs r2, #0 │ │ │ │ @@ -190141,21 +190139,21 @@ │ │ │ │ @ instruction: 0xf6b400eb │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r1, #32] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #520 @ 0x208 │ │ │ │ + add r4, sp, #616 @ 0x268 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 3095b8 │ │ │ │ + b.n 3095e8 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - add r5, pc, #504 @ (adr r5, 309c8c ) │ │ │ │ + add r5, pc, #600 @ (adr r5, 309cec ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r6, #166 @ 0xa6 │ │ │ │ + adds r6, #190 @ 0xbe │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00309a98 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3800] @ 0xed8 │ │ │ │ @@ -190184,15 +190182,15 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r4, [pc, #764] @ (309de4 ) │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movs r1, #0 │ │ │ │ bl 443004 │ │ │ │ vldr d7, [pc, #724] @ 309dc8 │ │ │ │ strd r8, r7, [sp, #16] │ │ │ │ add r7, sp, #8 │ │ │ │ ldr r3, [pc, #748] @ (309de8 ) │ │ │ │ mov.w ip, #1 │ │ │ │ @@ -190454,15 +190452,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 309bc8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #92] @ (309dfc ) │ │ │ │ mov r3, r1 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 309bc8 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ (309e00 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #80] @ (309e04 ) │ │ │ │ ldr r1, [pc, #80] @ (309e08 ) │ │ │ │ add r3, pc │ │ │ │ @@ -190475,37 +190473,37 @@ │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf18c00eb │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 30a174 │ │ │ │ + b.n 30a1a4 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - add r1, pc, #720 @ (adr r1, 30a0b0 ) │ │ │ │ + add r1, pc, #816 @ (adr r1, 30a110 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r2, #222 @ 0xde │ │ │ │ + adds r2, #246 @ 0xf6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ @ instruction: 0xf13a00eb │ │ │ │ - add r0, sp, #112 @ 0x70 │ │ │ │ + add r0, sp, #208 @ 0xd0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ cdp 0, 13, cr0, cr14, cr11, {7} │ │ │ │ ldr r4, [pc, #528] @ (30a008 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #536 @ (adr r5, 30a018 ) │ │ │ │ + add r5, pc, #632 @ (adr r5, 30a078 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - udf #238 @ 0xee │ │ │ │ + svc 6 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - add r5, pc, #608 @ (adr r5, 30a068 ) │ │ │ │ + add r5, pc, #704 @ (adr r5, 30a0c8 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r2, pc, #392 @ (adr r2, 309f94 ) │ │ │ │ + add r2, pc, #488 @ (adr r2, 309ff4 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00309e0c : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 00309e10 : │ │ │ │ @@ -190533,15 +190531,15 @@ │ │ │ │ mov.w r4, #0 │ │ │ │ str r1, [sp, #28] │ │ │ │ ldr.w r1, [pc, #2192] @ 30a6e0 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ - bl 734948 │ │ │ │ + bl 734950 │ │ │ │ cbnz r0, 309e8e │ │ │ │ ldr.w r2, [pc, #2180] @ 30a6e4 │ │ │ │ ldr.w r3, [pc, #2160] @ 30a6d4 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -191326,51 +191324,51 @@ │ │ │ │ movs r0, r0 │ │ │ │ cdp 0, 0, cr0, cr8, cr11, {7} │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldcl 0, cr0, [lr, #940]! @ 0x3ac │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - ldc2l 0, cr0, [r2, #376] @ 0x178 │ │ │ │ + stc2l 0, cr0, [sl, #376]! @ 0x178 │ │ │ │ ldcl 0, cr0, [r6, #940] @ 0x3ac │ │ │ │ - add r5, pc, #376 @ (adr r5, 30a864 ) │ │ │ │ + add r5, pc, #472 @ (adr r5, 30a8c4 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r5, pc, #256 @ (adr r5, 30a7f0 ) │ │ │ │ + add r5, pc, #352 @ (adr r5, 30a850 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r5, pc, #88 @ (adr r5, 30a74c ) │ │ │ │ + add r5, pc, #184 @ (adr r5, 30a7ac ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r5, pc, #176 @ (adr r5, 30a7a8 ) │ │ │ │ + add r5, pc, #272 @ (adr r5, 30a808 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r5, pc, #32 @ (adr r5, 30a71c ) │ │ │ │ + add r5, pc, #128 @ (adr r5, 30a77c ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r4, pc, #1008 @ (adr r4, 30aaf0 ) │ │ │ │ + add r5, pc, #80 @ (adr r5, 30a750 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r4, pc, #880 @ (adr r4, 30aa74 ) │ │ │ │ + add r4, pc, #976 @ (adr r4, 30aad4 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r4, pc, #752 @ (adr r4, 30a9f8 ) │ │ │ │ + add r4, pc, #848 @ (adr r4, 30aa58 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r4, pc, #544 @ (adr r4, 30a92c ) │ │ │ │ + add r4, pc, #640 @ (adr r4, 30a98c ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r4, pc, #448 @ (adr r4, 30a8d0 ) │ │ │ │ + add r4, pc, #544 @ (adr r4, 30a930 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r4, pc, #144 @ (adr r4, 30a7a4 ) │ │ │ │ + add r4, pc, #240 @ (adr r4, 30a804 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r4, pc, #104 @ (adr r4, 30a780 ) │ │ │ │ + add r4, pc, #200 @ (adr r4, 30a7e0 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r0, [r3, #12] │ │ │ │ + strh r0, [r6, #12] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r3, pc, #480 @ (adr r3, 30a900 ) │ │ │ │ + add r3, pc, #576 @ (adr r3, 30a960 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r3, [sp, #272] @ 0x110 │ │ │ │ + ldr r3, [sp, #368] @ 0x170 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r3, pc, #112 @ (adr r3, 30a798 ) │ │ │ │ + add r3, pc, #208 @ (adr r3, 30a7f8 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r2, pc, #920 @ (adr r2, 30aac4 ) │ │ │ │ + add r2, pc, #1016 @ (adr r2, 30ab24 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r6, [sp, #688] @ 0x2b0 │ │ │ │ + ldr r6, [sp, #784] @ 0x310 │ │ │ │ lsls r2, r3, #1 │ │ │ │ b.n 30a284 │ │ │ │ lsls r3, r5, #3 │ │ │ │ │ │ │ │ 0030a734 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -191391,15 +191389,15 @@ │ │ │ │ bl 306754 │ │ │ │ cbz r0, 30a78a │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r6 │ │ │ │ - bl 88ba04 │ │ │ │ + bl 88ba0c │ │ │ │ mov r1, r0 │ │ │ │ cbz r0, 30a7b2 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ movs r3, #1 │ │ │ │ str r5, [sp, #0] │ │ │ │ str r1, [sp, #12] │ │ │ │ @@ -191428,29 +191426,29 @@ │ │ │ │ ldr r3, [pc, #40] @ (30a7e0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #40] @ (30a7e4 ) │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 30a78a │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 30a1b8 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ b.n 30a138 │ │ │ │ lsls r3, r5, #3 │ │ │ │ - ldr r5, [sp, #112] @ 0x70 │ │ │ │ + ldr r5, [sp, #208] @ 0xd0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bpl.n 30a8c8 │ │ │ │ + bpl.n 30a6f8 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r5, [sp, #8] │ │ │ │ + ldr r5, [sp, #104] @ 0x68 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 0030a7e8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -191470,35 +191468,35 @@ │ │ │ │ ldr r6, [r6, #0] │ │ │ │ str r6, [sp, #20] │ │ │ │ mov.w r6, #0 │ │ │ │ strb.w r3, [sp, #11] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r3, sp, #12 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 735e3c │ │ │ │ + bl 735e44 │ │ │ │ cbz r0, 30a888 │ │ │ │ mov r6, r0 │ │ │ │ ldr r4, [pc, #132] @ (30a8b8 ) │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr r2, [pc, #132] @ (30a8bc ) │ │ │ │ add r4, pc │ │ │ │ movs r3, #22 │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ adds r4, #28 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #116] @ (30a8c0 ) │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #22 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [r7, #52] @ 0x34 │ │ │ │ add r1, sp, #16 │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #96] @ (30a8c4 ) │ │ │ │ ldr r3, [pc, #72] @ (30a8ac ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ @@ -191521,45 +191519,45 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #60] @ (30a8d0 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 30a860 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 30a124 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r6, #25] │ │ │ │ + strb r6, [r1, #26] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - svc 170 @ 0xaa │ │ │ │ + svc 194 @ 0xc2 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - bpl.n 30a8e4 │ │ │ │ + bpl.n 30a914 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strb r4, [r3, #24] │ │ │ │ + strb r4, [r6, #24] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r4, [sp, #656] @ 0x290 │ │ │ │ + ldr r4, [sp, #752] @ 0x2f0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ b.n 30b078 │ │ │ │ lsls r3, r5, #3 │ │ │ │ - bmi.n 30a840 │ │ │ │ + bmi.n 30a870 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r4, [sp, #480] @ 0x1e0 │ │ │ │ + ldr r4, [sp, #576] @ 0x240 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r4, [sp, #368] @ 0x170 │ │ │ │ + ldr r4, [sp, #464] @ 0x1d0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (30a8e0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ subs r2, #242 @ 0xf2 │ │ │ │ lsls r1, r7, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -191567,37 +191565,37 @@ │ │ │ │ ldr r2, [pc, #60] @ (30a938 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (30a93c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r1, [pc, #48] @ (30a940 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 72f324 │ │ │ │ + bl 72f32c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #40] @ (30a944 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - bmi.n 30a844 │ │ │ │ + bmi.n 30a874 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - udf #172 @ 0xac │ │ │ │ + udf #196 @ 0xc4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r2, #206 @ 0xce │ │ │ │ + cmp r2, #230 @ 0xe6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ lsls r1, r6, #19 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #178 @ 0xb2 │ │ │ │ lsls r1, r7, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -191687,15 +191685,15 @@ │ │ │ │ b.n 30a97c │ │ │ │ ldr r1, [pc, #264] @ (30ab48 ) │ │ │ │ ldr r0, [pc, #268] @ (30ab4c ) │ │ │ │ add r1, pc │ │ │ │ strd r2, r3, [sp] │ │ │ │ adds r1, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 30a976 │ │ │ │ str.w ip, [r0, #968] @ 0x3c8 │ │ │ │ b.n 30a97c │ │ │ │ str.w ip, [r0, #964] @ 0x3c4 │ │ │ │ b.n 30a97c │ │ │ │ @@ -191713,15 +191711,15 @@ │ │ │ │ ldr r1, [pc, #204] @ (30ab50 ) │ │ │ │ ldr r0, [pc, #204] @ (30ab54 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #16 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ ldr r3, [pc, #172] @ (30ab44 ) │ │ │ │ str.w ip, [r0, #976] @ 0x3d0 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #21 │ │ │ │ bpl.w 30a97c │ │ │ │ b.n 30aa82 │ │ │ │ @@ -191772,30 +191770,30 @@ │ │ │ │ ldr r1, [pc, #40] @ (30ab58 ) │ │ │ │ ldr r0, [pc, #44] @ (30ab5c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #16 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ b.n 30b100 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 30abd4 │ │ │ │ + bcc.n 30ac04 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r2, [sp, #976] @ 0x3d0 │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bcs.n 30ab50 │ │ │ │ + bcc.n 30ab80 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r2, [sp, #880] @ 0x370 │ │ │ │ + ldr r2, [sp, #976] @ 0x3d0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bcs.n 30ac04 │ │ │ │ + bcs.n 30ac34 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r2, [sp, #536] @ 0x218 │ │ │ │ + ldr r2, [sp, #632] @ 0x278 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #612] @ (30add4 ) │ │ │ │ cmp.w r2, #256 @ 0x100 │ │ │ │ @@ -191907,15 +191905,15 @@ │ │ │ │ b.n 30ab96 │ │ │ │ ldr r1, [pc, #316] @ (30addc ) │ │ │ │ ldr r0, [pc, #316] @ (30ade0 ) │ │ │ │ add r1, pc │ │ │ │ strd r2, r3, [sp] │ │ │ │ adds r1, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 30ab8e │ │ │ │ ldr r3, [pc, #284] @ (30add8 ) │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ @@ -191987,69 +191985,69 @@ │ │ │ │ ldr.w r0, [r4, #920] @ 0x398 │ │ │ │ b.n 30ab96 │ │ │ │ ldr r1, [pc, #100] @ (30ade4 ) │ │ │ │ ldr r0, [pc, #100] @ (30ade8 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #36 @ 0x24 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 30ab94 │ │ │ │ ldr r1, [pc, #92] @ (30adec ) │ │ │ │ ldr r0, [pc, #92] @ (30adf0 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #36 @ 0x24 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 30acc2 │ │ │ │ ldr r1, [pc, #84] @ (30adf4 ) │ │ │ │ ldr r0, [pc, #84] @ (30adf8 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ adds r1, #36 @ 0x24 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.n 30acfa │ │ │ │ ldr r1, [pc, #72] @ (30adfc ) │ │ │ │ ldr r0, [pc, #72] @ (30ae00 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ adds r1, #36 @ 0x24 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.n 30acd2 │ │ │ │ ubfx r3, r3, #0, #10 │ │ │ │ b.n 30ac88 │ │ │ │ and.w r3, r3, #63 @ 0x3f │ │ │ │ b.n 30ac88 │ │ │ │ nop │ │ │ │ b.n 30af60 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 30ada4 │ │ │ │ + beq.n 30add4 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r0, [sp, #584] @ 0x248 │ │ │ │ + ldr r0, [sp, #680] @ 0x2a8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - beq.n 30adec │ │ │ │ + beq.n 30ae1c │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r0, [sp, #208] @ 0xd0 │ │ │ │ + ldr r0, [sp, #304] @ 0x130 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r7, {r1, r4, r5, r6, r7} │ │ │ │ + beq.n 30ae04 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r7, [sp, #832] @ 0x340 │ │ │ │ + str r7, [sp, #928] @ 0x3a0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r7, {r1, r5, r6, r7} │ │ │ │ + ldmia r7, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r7, [sp, #760] @ 0x2f8 │ │ │ │ + str r7, [sp, #856] @ 0x358 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r7, {r1, r2, r3, r6, r7} │ │ │ │ + ldmia r7, {r1, r2, r5, r6, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r7, [sp, #680] @ 0x2a8 │ │ │ │ + str r7, [sp, #776] @ 0x308 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #108] @ 30ae80 │ │ │ │ sub sp, #12 │ │ │ │ @@ -192057,15 +192055,15 @@ │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ ldr r1, [pc, #104] @ (30ae88 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ vldr d7, [pc, #68] @ 30ae78 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [r0, #920] @ 0x398 │ │ │ │ strd r2, r3, [r0, #928] @ 0x3a0 │ │ │ │ strd r2, r3, [r0, #936] @ 0x3a8 │ │ │ │ strd r2, r3, [r0, #944] @ 0x3b0 │ │ │ │ @@ -192084,19 +192082,19 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop.w │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r7, #31 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7!, {r1, r2, r5, r6} │ │ │ │ + ldmia r7!, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r7, [sp, #688] @ 0x2b0 │ │ │ │ + str r7, [sp, #784] @ 0x310 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r7, [sp, #824] @ 0x338 │ │ │ │ + str r7, [sp, #920] @ 0x398 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #128] @ (30af20 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -192110,23 +192108,23 @@ │ │ │ │ add.w r1, r4, #56 @ 0x38 │ │ │ │ add r6, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r5, pc │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r1, r9, #1000 @ 0x3e8 │ │ │ │ bl 339444 │ │ │ │ vldr d7, [pc, #56] @ 30af18 │ │ │ │ ldr r2, [pc, #80] @ (30af34 ) │ │ │ │ mov r3, r9 │ │ │ │ str r7, [sp, #0] │ │ │ │ add.w r7, r9, #752 @ 0x2f0 │ │ │ │ @@ -192137,57 +192135,57 @@ │ │ │ │ adds r2, #116 @ 0x74 │ │ │ │ bl 52bba8 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r1, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 3394f4 │ │ │ │ nop.w │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #312] @ 0x138 │ │ │ │ + str r7, [sp, #408] @ 0x198 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r6, {r1, r3, r4, r6, r7} │ │ │ │ + ldmia r6, {r1, r4, r5, r6, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r7, [sp, #88] @ 0x58 │ │ │ │ + str r7, [sp, #184] @ 0xb8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r6, [r4, #54] @ 0x36 │ │ │ │ + strh r6, [r7, #54] @ 0x36 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r2, [r7, #54] @ 0x36 │ │ │ │ + strh r2, [r2, #56] @ 0x38 │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r4, #226 @ 0xe2 │ │ │ │ lsls r1, r7, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #60] @ (30af84 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 732a74 │ │ │ │ + bl 732a7c │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 732a74 │ │ │ │ + bl 732a7c │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 732a74 │ │ │ │ + bl 732a7c │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ - bl 732a74 │ │ │ │ + bl 732a7c │ │ │ │ add.w r0, r4, #208 @ 0xd0 │ │ │ │ - bl 732a74 │ │ │ │ + bl 732a7c │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ - bl 732a74 │ │ │ │ + bl 732a7c │ │ │ │ add.w r0, r4, #312 @ 0x138 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ adds r5, #40 @ 0x28 │ │ │ │ lsls r1, r7, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -192195,27 +192193,27 @@ │ │ │ │ ldr r2, [pc, #84] @ (30aff0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (30aff4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [pc, #72] @ (30aff8 ) │ │ │ │ ldr r1, [pc, #76] @ (30affc ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 72f324 │ │ │ │ + bl 72f32c │ │ │ │ ldr r1, [pc, #64] @ (30b000 ) │ │ │ │ movs r2, #2 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72dfb4 │ │ │ │ + bl 72dfbc │ │ │ │ ldr r3, [pc, #56] @ (30b004 ) │ │ │ │ ldr r2, [pc, #60] @ (30b008 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #364 @ 0x16c │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ @@ -192223,29 +192221,29 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldmia r6!, {r2, r3, r4, r5} │ │ │ │ + ldmia r6, {r2, r4, r6} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - bhi.n 30b008 │ │ │ │ + bhi.n 30b038 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r4, #46 @ 0x2e │ │ │ │ + movs r4, #70 @ 0x46 │ │ │ │ lsls r4, r3, #1 │ │ │ │ lsls r3, r1, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r7, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r1, #10 │ │ │ │ lsls r7, r4, #3 │ │ │ │ adds r4, #164 @ 0xa4 │ │ │ │ lsls r1, r7, #1 │ │ │ │ - str r6, [sp, #776] @ 0x308 │ │ │ │ + str r6, [sp, #872] @ 0x368 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #16 │ │ │ │ mov r8, r3 │ │ │ │ @@ -192258,15 +192256,15 @@ │ │ │ │ adds r3, #16 │ │ │ │ ldr r7, [pc, #372] @ (30b1a4 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #25 │ │ │ │ add r1, pc │ │ │ │ ldrd r6, r9, [sp, #48] @ 0x30 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [pc, #356] @ (30b1a8 ) │ │ │ │ add r7, pc │ │ │ │ lsrs r4, r4, #2 │ │ │ │ mov r5, r0 │ │ │ │ orr.w r4, r4, r8, lsl #30 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -192345,15 +192343,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r5, #924] @ 0x39c │ │ │ │ adds r1, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ str.w r9, [sp, #12] │ │ │ │ str.w sl, [sp] │ │ │ │ strd r8, r6, [sp, #4] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 30b09a │ │ │ │ uxth r6, r6 │ │ │ │ b.n 30b09a │ │ │ │ and.w r6, r6, #15 │ │ │ │ b.n 30b09a │ │ │ │ bfi r6, r6, #8, #1 │ │ │ │ bic.w r6, r6, #32 │ │ │ │ @@ -192370,15 +192368,15 @@ │ │ │ │ bpl.n 30b054 │ │ │ │ ldr.w r1, [r0, #924] @ 0x39c │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [pc, #124] @ (30b1c4 ) │ │ │ │ mov r3, r8 │ │ │ │ strd r6, r9, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 30b054 │ │ │ │ ldr r3, [pc, #84] @ (30b1ac ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.n 30b0a2 │ │ │ │ ldr r1, [pc, #100] @ (30b1c8 ) │ │ │ │ @@ -192386,59 +192384,59 @@ │ │ │ │ ldr r0, [pc, #100] @ (30b1cc ) │ │ │ │ ldr.w r2, [r5, #924] @ 0x39c │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #36 @ 0x24 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ ldr r3, [pc, #48] @ (30b1ac ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 30b0a2 │ │ │ │ ldr r1, [pc, #72] @ (30b1d0 ) │ │ │ │ sub.w r3, r4, #28 │ │ │ │ ldr r0, [pc, #72] @ (30b1d4 ) │ │ │ │ ldr.w r2, [r5, #924] @ 0x39c │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.n 30b16e │ │ │ │ nop │ │ │ │ - ldmia r5, {r1, r4, r5, r7} │ │ │ │ + ldmia r5!, {r1, r3, r6, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r6, [sp, #616] @ 0x268 │ │ │ │ + str r6, [sp, #712] @ 0x2c8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r6, [sp, #504] @ 0x1f8 │ │ │ │ + str r6, [sp, #600] @ 0x258 │ │ │ │ lsls r2, r3, #1 │ │ │ │ blt.n 30b19c │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4, {r2, r4, r5, r6, r7} │ │ │ │ + ldmia r5!, {r2, r3} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r6, [sp, #424] @ 0x1a8 │ │ │ │ + str r6, [sp, #520] @ 0x208 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r4!, {r5, r6, r7} │ │ │ │ + ldmia r4, {r3, r4, r5, r6, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r6, [sp, #848] @ 0x350 │ │ │ │ + str r6, [sp, #944] @ 0x3b0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r0, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #600] @ 0x258 │ │ │ │ + str r5, [sp, #696] @ 0x2b8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r4, {r1, r4, r5, r6} │ │ │ │ + ldmia r4!, {r1, r3, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r5, [sp, #688] @ 0x2b0 │ │ │ │ + str r5, [sp, #784] @ 0x310 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r4!, {r2, r3, r6} │ │ │ │ + ldmia r4!, {r2, r5, r6} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r6, [sp, #8] │ │ │ │ + str r6, [sp, #104] @ 0x68 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r6, [pc, #348] @ (30b348 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -192452,48 +192450,48 @@ │ │ │ │ mov r1, r5 │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r2, #60 @ 0x3c │ │ │ │ ldr.w r8, [pc, #336] @ 30b354 │ │ │ │ mov r7, r0 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r6 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r1, [pc, #324] @ (30b358 ) │ │ │ │ add r8, pc │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #19 │ │ │ │ add r1, pc │ │ │ │ add.w r9, r2, #72 @ 0x48 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, r8 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov sl, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r7 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ mov r2, r6 │ │ │ │ ldr r6, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ movs r7, #0 │ │ │ │ add.w r3, r6, #88 @ 0x58 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #22 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #272] @ (30b35c ) │ │ │ │ ldr r1, [pc, #276] @ (30b360 ) │ │ │ │ mov fp, r0 │ │ │ │ add.w r3, r6, #112 @ 0x70 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, sl │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [pc, #256] @ (30b364 ) │ │ │ │ ldr.w r3, [fp, #100] @ 0x64 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ mov.w r6, #4096 @ 0x1000 │ │ │ │ @@ -192518,26 +192516,26 @@ │ │ │ │ add.w r4, r4, #928 @ 0x3a0 │ │ │ │ mov r7, sl │ │ │ │ mov r6, sl │ │ │ │ b.n 30b30e │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [pc, #164] @ (30b368 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r1, r3, #112 @ 0x70 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #160] @ (30b36c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r1, r6 │ │ │ │ bl 32b6d4 │ │ │ │ movs r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 339198 │ │ │ │ add.w r1, r4, #752 @ 0x2f0 │ │ │ │ @@ -192556,15 +192554,15 @@ │ │ │ │ ldr r5, [pc, #96] @ (30b370 ) │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add r5, pc │ │ │ │ str.w r9, [sp] │ │ │ │ mov r1, r5 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ bl 3397a4 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 30b2b2 │ │ │ │ add sp, #28 │ │ │ │ @@ -192572,35 +192570,35 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - str r4, [sp, #760] @ 0x2f8 │ │ │ │ + str r4, [sp, #856] @ 0x358 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r6, [sp, #16] │ │ │ │ + str r6, [sp, #112] @ 0x70 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r3!, {r2, r5, r6, r7} │ │ │ │ + ldmia r3, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strh r6, [r0, #28] │ │ │ │ + strh r6, [r3, #28] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r0, [r3, #28] │ │ │ │ + strh r0, [r6, #28] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bpl.n 30b414 │ │ │ │ + bpl.n 30b444 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r1, #128 @ 0x80 │ │ │ │ + movs r1, #152 @ 0x98 │ │ │ │ lsls r4, r3, #1 │ │ │ │ lsls r5, r1, #16 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 30b328 │ │ │ │ + bmi.n 30b358 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r1, #2 │ │ │ │ + movs r1, #26 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r2, [r3, #20] │ │ │ │ + strh r2, [r6, #20] │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #48] @ (30b3b4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -192608,27 +192606,27 @@ │ │ │ │ movs r3, #25 │ │ │ │ ldr r1, [pc, #48] @ (30b3bc ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movs r2, #208 @ 0xd0 │ │ │ │ add.w r1, r4, #120 @ 0x78 │ │ │ │ add.w r0, r0, #932 @ 0x3a4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 28c438 │ │ │ │ nop │ │ │ │ - ldmia r2!, {r4, r6} │ │ │ │ + ldmia r2!, {r3, r5, r6} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r3, [sp, #120] @ 0x78 │ │ │ │ + str r3, [sp, #216] @ 0xd8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r3, [sp, #240] @ 0xf0 │ │ │ │ + str r3, [sp, #336] @ 0x150 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #168] @ (30b478 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -192637,25 +192635,25 @@ │ │ │ │ ldr r1, [pc, #168] @ (30b480 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r5, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r1, r5, #72 @ 0x48 │ │ │ │ ldr r2, [pc, #148] @ (30b484 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #144] @ (30b488 ) │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #132] @ (30b48c ) │ │ │ │ ldr.w r1, [r4, #924] @ 0x39c │ │ │ │ add r0, pc │ │ │ │ blx 28b698 │ │ │ │ ldr.w r3, [r4, #924] @ 0x39c │ │ │ │ cmp r3, #1 │ │ │ │ @@ -192689,31 +192687,31 @@ │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop.w │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2, {r2} │ │ │ │ + ldmia r2, {r2, r3, r4} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r2, [sp, #856] @ 0x358 │ │ │ │ + str r2, [sp, #952] @ 0x3b8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r2, [sp, #960] @ 0x3c0 │ │ │ │ + str r3, [sp, #32] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r0, [r4, #12] │ │ │ │ + strh r0, [r7, #12] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r4, [r6, #12] │ │ │ │ + strh r4, [r1, #14] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r3, [sp, #1000] @ 0x3e8 │ │ │ │ + str r4, [sp, #72] @ 0x48 │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r0, #62 @ 0x3e │ │ │ │ lsls r1, r7, #1 │ │ │ │ - str r3, [sp, #736] @ 0x2e0 │ │ │ │ + str r3, [sp, #832] @ 0x340 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r3, [sp, #808] @ 0x328 │ │ │ │ + str r3, [sp, #904] @ 0x388 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #72] @ (30b4f8 ) │ │ │ │ @@ -192721,49 +192719,49 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (30b500 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #64] @ (30b504 ) │ │ │ │ ldr r1, [pc, #64] @ (30b508 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r4, r4, #356 @ 0x164 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [pc, #48] @ (30b50c ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ str r2, [r0, #100] @ 0x64 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldmia r1!, {r3, r5} │ │ │ │ + ldmia r1!, {r6} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - bcs.n 30b4ec │ │ │ │ + bcc.n 30b51c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r2, r3, #4 │ │ │ │ + subs r2, r6, #4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r1, [sp, #912] @ 0x390 │ │ │ │ + str r1, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r3, [sp, #168] @ 0xa8 │ │ │ │ + str r3, [sp, #264] @ 0x108 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r3, [sp, #408] @ 0x198 │ │ │ │ + str r3, [sp, #504] @ 0x1f8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #72] @ (30b56c ) │ │ │ │ @@ -192771,49 +192769,49 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (30b574 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #64] @ (30b578 ) │ │ │ │ ldr r1, [pc, #64] @ (30b57c ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r4, r4, #356 @ 0x164 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [pc, #48] @ (30b580 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ str r2, [r0, #100] @ 0x64 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldmia r0!, {r2, r4, r5, r7} │ │ │ │ + ldmia r0!, {r2, r3, r6, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - bcs.n 30b478 │ │ │ │ + bcs.n 30b4a8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r6, r4, #2 │ │ │ │ + subs r6, r7, #2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r1, [sp, #448] @ 0x1c0 │ │ │ │ + str r1, [sp, #544] @ 0x220 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r2, [sp, #728] @ 0x2d8 │ │ │ │ + str r2, [sp, #824] @ 0x338 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r3, [sp, #56] @ 0x38 │ │ │ │ + str r3, [sp, #152] @ 0x98 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #72] @ (30b5e0 ) │ │ │ │ @@ -192821,49 +192819,49 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (30b5e8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #64] @ (30b5ec ) │ │ │ │ ldr r1, [pc, #64] @ (30b5f0 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r4, r4, #356 @ 0x164 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [pc, #48] @ (30b5f4 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ str r2, [r0, #100] @ 0x64 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldmia r0!, {r6} │ │ │ │ + ldmia r0!, {r3, r4, r6} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - bcs.n 30b604 │ │ │ │ + bcs.n 30b634 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r2, r6, #0 │ │ │ │ + subs r2, r1, #1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r0, [sp, #1008] @ 0x3f0 │ │ │ │ + str r1, [sp, #80] @ 0x50 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r2, [sp, #264] @ 0x108 │ │ │ │ + str r2, [sp, #360] @ 0x168 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r2, [sp, #728] @ 0x2d8 │ │ │ │ + str r2, [sp, #824] @ 0x338 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #80] @ (30b65c ) │ │ │ │ @@ -192871,25 +192869,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (30b664 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #72] @ (30b668 ) │ │ │ │ ldr r1, [pc, #72] @ (30b66c ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r4, r4, #356 @ 0x164 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #56] @ (30b670 ) │ │ │ │ ldr r3, [pc, #56] @ (30b674 ) │ │ │ │ movs r1, #1 │ │ │ │ add r2, pc │ │ │ │ str r2, [r5, #72] @ 0x48 │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ @@ -192899,44 +192897,44 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - stmia r7!, {r2, r3, r6, r7} │ │ │ │ + stmia r7!, {r2, r5, r6, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - bne.n 30b598 │ │ │ │ + bne.n 30b5c8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r6, r7, #6 │ │ │ │ + adds r6, r2, #7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r0, [sp, #544] @ 0x220 │ │ │ │ + str r0, [sp, #640] @ 0x280 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r1, [sp, #824] @ 0x338 │ │ │ │ + str r1, [sp, #920] @ 0x398 │ │ │ │ lsls r2, r3, #1 │ │ │ │ sdiv pc, r9, pc │ │ │ │ - str r2, [sp, #352] @ 0x160 │ │ │ │ + str r2, [sp, #448] @ 0x1c0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr.w ip, [pc, #84] @ 30b6e4 │ │ │ │ ldr r2, [pc, #84] @ (30b6e8 ) │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #84] @ (30b6ec ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r1, [r0, #100] @ 0x64 │ │ │ │ cbz r1, 30b6d6 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov ip, r3 │ │ │ │ ldrb.w r2, [r0, #1864] @ 0x748 │ │ │ │ mov.w lr, r3, lsl #3 │ │ │ │ @@ -192948,20 +192946,20 @@ │ │ │ │ bne.n 30b6b4 │ │ │ │ subs.w r1, ip, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ ldr.w r0, [r4, #920] @ 0x398 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 73058c │ │ │ │ - stmia r7!, {r2, r6} │ │ │ │ + b.w 730594 │ │ │ │ + stmia r7!, {r2, r3, r4, r6} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r0, [sp, #72] @ 0x48 │ │ │ │ + str r0, [sp, #168] @ 0xa8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r1, [sp, #352] @ 0x160 │ │ │ │ + str r1, [sp, #448] @ 0x1c0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #556] @ (30b930 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -192973,15 +192971,15 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #548] @ (30b938 ) │ │ │ │ mov r9, r3 │ │ │ │ add r2, pc │ │ │ │ movs r3, #25 │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #544] @ (30b93c ) │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ lsrs r3, r4, #2 │ │ │ │ orr.w r3, r3, r7, lsl #30 │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #49 @ 0x31 │ │ │ │ bhi.w 30b8c4 │ │ │ │ tbb [pc, r3] │ │ │ │ @@ -193051,15 +193049,15 @@ │ │ │ │ bpl.n 30b77a │ │ │ │ ldr r0, [pc, #392] @ (30b94c ) │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r1, [r6, #924] @ 0x39c │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc │ │ │ │ strd r7, r8, [sp] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 30b77a │ │ │ │ ldr.w r2, [r0, #928] @ 0x3a0 │ │ │ │ cmp r2, #8 │ │ │ │ bhi.n 30b766 │ │ │ │ ldr r2, [pc, #352] @ (30b944 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ @@ -193068,15 +193066,15 @@ │ │ │ │ ldr r1, [pc, #356] @ (30b950 ) │ │ │ │ subs r3, #12 │ │ │ │ ldr.w r2, [r0, #924] @ 0x39c │ │ │ │ ldr r0, [pc, #352] @ (30b954 ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #376 @ 0x178 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 30b7a0 │ │ │ │ ldr.w r2, [r0, #928] @ 0x3a0 │ │ │ │ cmp r2, #8 │ │ │ │ bhi.n 30b830 │ │ │ │ ldr r2, [pc, #312] @ (30b944 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ @@ -193085,15 +193083,15 @@ │ │ │ │ ldr r1, [pc, #320] @ (30b958 ) │ │ │ │ subs r3, #4 │ │ │ │ ldr.w r2, [r0, #924] @ 0x39c │ │ │ │ ldr r0, [pc, #316] @ (30b95c ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #376 @ 0x178 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 30b7a0 │ │ │ │ ldr.w r2, [r0, #928] @ 0x3a0 │ │ │ │ lsrs r2, r2, #1 │ │ │ │ adds r2, #4 │ │ │ │ cmp r2, r3 │ │ │ │ bls.n 30b918 │ │ │ │ add.w r1, r6, r3, lsl #2 │ │ │ │ @@ -193128,15 +193126,15 @@ │ │ │ │ subs r3, #4 │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r2, [r6, #936] @ 0x3a8 │ │ │ │ lsl.w r3, r1, r3 │ │ │ │ ldr.w r0, [r6, #920] @ 0x398 │ │ │ │ orrs r2, r3 │ │ │ │ str.w r2, [r6, #936] @ 0x3a8 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ and.w r3, r4, #2 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 30b76e │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, #2 │ │ │ │ bne.n 30b902 │ │ │ │ mov r7, r8 │ │ │ │ @@ -193150,24 +193148,24 @@ │ │ │ │ ldr r1, [pc, #140] @ (30b960 ) │ │ │ │ ldr.w r2, [r0, #924] @ 0x39c │ │ │ │ ldr r0, [pc, #140] @ (30b964 ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #376 @ 0x178 │ │ │ │ strd r4, r7, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 30b7a0 │ │ │ │ ldr r1, [pc, #124] @ (30b968 ) │ │ │ │ subs r3, #28 │ │ │ │ ldr r0, [pc, #124] @ (30b96c ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r6, #924] @ 0x39c │ │ │ │ add.w r1, r1, #376 @ 0x178 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 30b7a0 │ │ │ │ ldr r3, [pc, #108] @ (30b970 ) │ │ │ │ movs r2, #153 @ 0x99 │ │ │ │ ldr r1, [pc, #108] @ (30b974 ) │ │ │ │ ldr r0, [pc, #108] @ (30b978 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -193180,57 +193178,57 @@ │ │ │ │ ldr r0, [pc, #100] @ (30b984 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #400 @ 0x190 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r6!, {r2, r4, r6, r7} │ │ │ │ + stmia r6!, {r2, r3, r5, r6, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrh r4, [r3, #60] @ 0x3c │ │ │ │ + ldrh r4, [r6, #60] @ 0x3c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r0, [r7, #60] @ 0x3c │ │ │ │ + ldrh r0, [r2, #62] @ 0x3e │ │ │ │ lsls r2, r3, #1 │ │ │ │ bpl.n 30b96c │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #448] @ (30bb0c ) │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #400] @ 0x190 │ │ │ │ + str r1, [sp, #496] @ 0x1f0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r5!, {r3, r5, r6, r7} │ │ │ │ + stmia r6!, {} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrh r2, [r3, #58] @ 0x3a │ │ │ │ + ldrh r2, [r6, #58] @ 0x3a │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r5!, {r1, r2, r3, r4, r5, r7} │ │ │ │ + stmia r5!, {r1, r2, r4, r6, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrh r4, [r6, #54] @ 0x36 │ │ │ │ + ldrh r4, [r1, #56] @ 0x38 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r5!, {r2} │ │ │ │ + stmia r5!, {r2, r3, r4} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r0, [sp, #216] @ 0xd8 │ │ │ │ + str r0, [sp, #312] @ 0x138 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r4!, {r2, r3, r5, r6, r7} │ │ │ │ + stmia r5!, {r2} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrh r2, [r3, #52] @ 0x34 │ │ │ │ + ldrh r2, [r6, #52] @ 0x34 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r4!, {r1, r4, r6, r7} │ │ │ │ + stmia r4!, {r1, r3, r5, r6, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrh r0, [r2, #56] @ 0x38 │ │ │ │ + ldrh r0, [r5, #56] @ 0x38 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r2, [r7, #62] @ 0x3e │ │ │ │ + str r0, [sp, #72] @ 0x48 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r4!, {r2, r3, r4, r5, r7} │ │ │ │ + stmia r4!, {r2, r4, r6, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrh r2, [r7, #54] @ 0x36 │ │ │ │ + ldrh r2, [r2, #56] @ 0x38 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r4, [r2, #60] @ 0x3c │ │ │ │ + ldrh r4, [r5, #60] @ 0x3c │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #212] @ (30ba70 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -193241,32 +193239,32 @@ │ │ │ │ add r5, pc │ │ │ │ mov r2, r6 │ │ │ │ add r8, pc │ │ │ │ mov sl, r0 │ │ │ │ add.w r1, r8, #60 @ 0x3c │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r4, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ mov r1, r5 │ │ │ │ add.w r3, r8, #88 @ 0x58 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #22 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r1, [r0, #100] @ 0x64 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 30ba58 │ │ │ │ ldr.w fp, [pc, #160] @ 30ba7c │ │ │ │ mov r9, r0 │ │ │ │ movs r0, #16 │ │ │ │ add.w r4, r4, #928 @ 0x3a0 │ │ │ │ - bl 8a7840 │ │ │ │ + bl 8a7848 │ │ │ │ ldr r3, [pc, #148] @ (30ba80 ) │ │ │ │ add fp, pc │ │ │ │ add.w r8, r8, #112 @ 0x70 │ │ │ │ str.w fp, [sp, #12] │ │ │ │ movs r7, #0 │ │ │ │ mov fp, r0 │ │ │ │ add r3, pc │ │ │ │ @@ -193277,72 +193275,72 @@ │ │ │ │ mov.w r3, #1144 @ 0x478 │ │ │ │ ldr r6, [pc, #124] @ (30ba84 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r5, [pc, #124] @ (30ba88 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ - bl 73550c │ │ │ │ + bl 735514 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [pc, #100] @ (30ba8c ) │ │ │ │ mov r2, r7 │ │ │ │ adds r7, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 72dacc │ │ │ │ + bl 72dad4 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [pc, #76] @ (30ba90 ) │ │ │ │ mov r2, fp │ │ │ │ add.w r4, r4, #1144 @ 0x478 │ │ │ │ add r1, pc │ │ │ │ - bl 72dacc │ │ │ │ + bl 72dad4 │ │ │ │ ldr.w r3, [r9, #100] @ 0x64 │ │ │ │ cmp r3, r7 │ │ │ │ bhi.n 30b9fc │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - ldrh r4, [r1, #40] @ 0x28 │ │ │ │ + ldrh r4, [r4, #40] @ 0x28 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r2, [r2, #50] @ 0x32 │ │ │ │ + ldrh r2, [r5, #50] @ 0x32 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r4!, {r1, r4, r5} │ │ │ │ + stmia r4!, {r1, r3, r6} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrh r2, [r7, #58] @ 0x3a │ │ │ │ + ldrh r2, [r2, #60] @ 0x3c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r0, [r3, #38] @ 0x26 │ │ │ │ + ldrh r0, [r6, #38] @ 0x26 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r5!, {r1, r2, r3, r4, r7} │ │ │ │ + ldmia r5, {r1, r2, r4, r5, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r4, r0, r7 │ │ │ │ + adds r4, r3, r7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r4, [r0, #58] @ 0x3a │ │ │ │ + ldrh r4, [r3, #58] @ 0x3a │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r2, [r6, #56] @ 0x38 │ │ │ │ + ldrh r2, [r1, #58] @ 0x3a │ │ │ │ lsls r2, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (30baa0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ cmp r3, #178 @ 0xb2 │ │ │ │ lsls r1, r7, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -193351,25 +193349,25 @@ │ │ │ │ movs r3, #21 │ │ │ │ ldr r1, [pc, #88] @ (30bb14 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #76] @ (30bb18 ) │ │ │ │ ldr r1, [pc, #76] @ (30bb1c ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #20 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [pc, #60] @ (30bb20 ) │ │ │ │ ldr r2, [pc, #64] @ (30bb24 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [pc, #64] @ (30bb28 ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ ldr r1, [pc, #64] @ (30bb2c ) │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ @@ -193379,29 +193377,29 @@ │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ movs r2, #1 │ │ │ │ strd r4, r3, [r5, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72dfb4 │ │ │ │ + b.w 72dfbc │ │ │ │ nop │ │ │ │ - stmia r4!, {r2, r3, r4, r6, r7} │ │ │ │ + stmia r4!, {r2, r4, r5, r6, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldmia r5!, {r1, r3} │ │ │ │ - lsls r1, r3, #1 │ │ │ │ ldmia r5, {r1, r5} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r4, {r1, r3, r4, r6, r7} │ │ │ │ + ldmia r5, {r1, r3, r4, r5} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r6, r7, r3 │ │ │ │ + ldmia r4, {r1, r4, r5, r6, r7} │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + adds r6, r2, r4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #104 @ 0x68 │ │ │ │ lsls r1, r7, #1 │ │ │ │ - ldrh r6, [r7, #54] @ 0x36 │ │ │ │ + ldrh r6, [r2, #56] @ 0x38 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r3, r7, #10 │ │ │ │ movs r0, r0 │ │ │ │ strh.w r0, [r6, r6, lsl #2] │ │ │ │ lsls r5, r5, #9 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ @@ -193422,15 +193420,15 @@ │ │ │ │ bmi.n 30bbc0 │ │ │ │ add.w ip, ip, #242 @ 0xf2 │ │ │ │ mov r2, r0 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr.w r0, [r0, ip, lsl #2] │ │ │ │ lsls r0, r0, #10 │ │ │ │ - bl 8a7840 │ │ │ │ + bl 8a7848 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movw r1, #1023 @ 0x3ff │ │ │ │ cmp r0, r1 │ │ │ │ it cs │ │ │ │ movcs r0, r1 │ │ │ │ str.w r0, [r2, #960] @ 0x3c0 │ │ │ │ @@ -193445,15 +193443,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ orr.w r3, r3, #262144 @ 0x40000 │ │ │ │ ldr.w r0, [r2, #952] @ 0x3b8 │ │ │ │ str.w r3, [r2, #956] @ 0x3bc │ │ │ │ movs r1, #1 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr.w r3, [r2, #956] @ 0x3bc │ │ │ │ b.n 30bb8e │ │ │ │ ldr r3, [pc, #32] @ (30bbe4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ @@ -193462,22 +193460,22 @@ │ │ │ │ mov r2, ip │ │ │ │ ldr r0, [pc, #28] @ (30bbec ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #36 @ 0x24 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ beq.n 30bba8 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r3, r6, r7} │ │ │ │ + stmia r3!, {r5, r6, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrh r6, [r5, #48] @ 0x30 │ │ │ │ + ldrh r6, [r0, #50] @ 0x32 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #308] @ (30bd38 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -193487,39 +193485,39 @@ │ │ │ │ add r7, pc │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ add.w r1, r4, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #292] @ (30bd44 ) │ │ │ │ ldr r1, [pc, #292] @ (30bd48 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r3, r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #19 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r1, r5, #952 @ 0x3b8 │ │ │ │ mov r9, r0 │ │ │ │ bl 339444 │ │ │ │ ldr r3, [pc, #264] @ (30bd4c ) │ │ │ │ mov.w r8, #0 │ │ │ │ mov r1, r8 │ │ │ │ add.w r0, r5, #920 @ 0x398 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str.w r8, [sp] │ │ │ │ mov r2, r3 │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 88e758 │ │ │ │ + bl 88e760 │ │ │ │ vldr d7, [pc, #208] @ 30bd30 │ │ │ │ ldr r2, [pc, #236] @ (30bd50 ) │ │ │ │ mov r3, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ add.w r7, r5, #752 @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -193535,54 +193533,54 @@ │ │ │ │ ldr r2, [pc, #200] @ (30bd54 ) │ │ │ │ ldr r1, [pc, #200] @ (30bd58 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r8 │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r1, [pc, #180] @ (30bd5c ) │ │ │ │ add.w r4, r5, #968 @ 0x3c8 │ │ │ │ ldr.w r8, [pc, #180] @ 30bd60 │ │ │ │ add r1, pc │ │ │ │ add r8, pc │ │ │ │ - bl 73124c │ │ │ │ + bl 731254 │ │ │ │ str.w r0, [r5, #964] @ 0x3c4 │ │ │ │ mov r2, r4 │ │ │ │ movs r3, #3 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #4 │ │ │ │ - bl 7368d8 │ │ │ │ + bl 7368e0 │ │ │ │ cmp r4, r7 │ │ │ │ bne.n 30bcba │ │ │ │ ldr r1, [pc, #148] @ (30bd64 ) │ │ │ │ mov r2, r4 │ │ │ │ movs r3, #2 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ movw r4, #1023 @ 0x3ff │ │ │ │ - bl 7368d8 │ │ │ │ + bl 7368e0 │ │ │ │ ldr.w r6, [r5, #1004] @ 0x3ec │ │ │ │ mov.w r0, #32768 @ 0x8000 │ │ │ │ movt r0, #7812 @ 0x1e84 │ │ │ │ mov r1, r6 │ │ │ │ - bl 8a7840 │ │ │ │ + bl 8a7848 │ │ │ │ cmp r0, r4 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r6 │ │ │ │ it cs │ │ │ │ movcs r3, r4 │ │ │ │ mov.w r0, #32768 @ 0x8000 │ │ │ │ movt r0, #23437 @ 0x5b8d │ │ │ │ strh.w r3, [r5, #1008] @ 0x3f0 │ │ │ │ - bl 8a7840 │ │ │ │ + bl 8a7848 │ │ │ │ cmp r0, r4 │ │ │ │ it cs │ │ │ │ movcs r0, r4 │ │ │ │ strh.w r0, [r5, #1010] @ 0x3f2 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -193593,36 +193591,36 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r5, #48] @ 0x30 │ │ │ │ + ldrh r6, [r0, #50] @ 0x32 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r3!, {r2, r3, r7} │ │ │ │ + stmia r3!, {r2, r5, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrh r4, [r0, #48] @ 0x30 │ │ │ │ + ldrh r4, [r3, #48] @ 0x30 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r0, [r6, #5] │ │ │ │ + ldrb r0, [r1, #6] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r6, [r0, #6] │ │ │ │ + ldrb r6, [r3, #6] │ │ │ │ lsls r2, r3, #1 │ │ │ │ mcr2 15, 7, pc, cr5, cr15, {7} @ │ │ │ │ cmp r1, #224 @ 0xe0 │ │ │ │ lsls r1, r7, #1 │ │ │ │ - ldmia r3, {r2, r3, r4} │ │ │ │ + ldmia r3!, {r2, r4, r5} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r0, r0, #29 │ │ │ │ + asrs r0, r3, #29 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r6, [r7, r1] │ │ │ │ + ldrh r6, [r2, r2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r4, [r2, #44] @ 0x2c │ │ │ │ + ldrh r4, [r5, #44] @ 0x2c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r0, [r7, #42] @ 0x2a │ │ │ │ + ldrh r0, [r2, #44] @ 0x2c │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 30bda4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -193630,25 +193628,25 @@ │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ ldr r1, [pc, #40] @ (30bdac ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r0, #952] @ 0x3b8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 73058c │ │ │ │ - stmia r2!, {r1, r2, r4} │ │ │ │ + b.w 730594 │ │ │ │ + stmia r2!, {r1, r2, r3, r5} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrh r0, [r2, #36] @ 0x24 │ │ │ │ + ldrh r0, [r5, #36] @ 0x24 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r6, [r5, #36] @ 0x24 │ │ │ │ + ldrh r6, [r0, #38] @ 0x26 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #68] @ 30be04 │ │ │ │ sub sp, #8 │ │ │ │ @@ -193656,35 +193654,35 @@ │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ ldr r1, [pc, #64] @ (30be0c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #920 @ 0x398 │ │ │ │ - bl 88e7ec │ │ │ │ + bl 88e7f4 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #1 │ │ │ │ movt r3, #12 │ │ │ │ strd r3, r2, [r4, #956] @ 0x3bc │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - stmia r1!, {r1, r2, r3, r6, r7} │ │ │ │ + stmia r1!, {r1, r2, r5, r6, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrh r0, [r1, #34] @ 0x22 │ │ │ │ + ldrh r0, [r4, #34] @ 0x22 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r6, [r4, #34] @ 0x22 │ │ │ │ + ldrh r6, [r7, #34] @ 0x22 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #168] @ (30becc ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -193706,15 +193704,15 @@ │ │ │ │ ldr r1, [pc, #144] @ (30bed8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [pc, #128] @ (30bedc ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 30be94 │ │ │ │ mov r0, r8 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ @@ -193747,42 +193745,42 @@ │ │ │ │ bpl.n 30be60 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #56] @ (30bee8 ) │ │ │ │ mov r3, r5 │ │ │ │ str.w r9, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 30be60 │ │ │ │ ldr r1, [pc, #44] @ (30beec ) │ │ │ │ ldr r0, [pc, #48] @ (30bef0 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #100 @ 0x64 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 30be80 │ │ │ │ ldmia r6!, {r2, r4} │ │ │ │ lsls r3, r5, #3 │ │ │ │ - stmia r1!, {r4, r6} │ │ │ │ + stmia r1!, {r3, r5, r6} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldmia r1!, {r5, r6} │ │ │ │ + ldmia r1!, {r3, r4, r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r4, r0, #22 │ │ │ │ + asrs r4, r3, #22 │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r6, r7] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r0, #30] │ │ │ │ + ldrh r0, [r3, #30] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r0!, {r3, r4, r6, r7} │ │ │ │ + stmia r0!, {r4, r5, r6, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrh r0, [r2, #28] │ │ │ │ + ldrh r0, [r5, #28] │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #520] @ (30c110 ) │ │ │ │ @@ -193804,15 +193802,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r7, [sp, #64] @ 0x40 │ │ │ │ add r3, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r8, r7 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [pc, #492] @ (30c128 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 30c07a │ │ │ │ orrs.w r3, r6, r5 │ │ │ │ beq.n 30bfc2 │ │ │ │ @@ -193860,15 +193858,15 @@ │ │ │ │ ldr r0, [pc, #396] @ (30c13c ) │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #120 @ 0x78 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ ldr.w r4, [r9, #956] @ 0x3bc │ │ │ │ lsls r0, r4, #13 │ │ │ │ it mi │ │ │ │ orrmi.w r8, r7, #262144 @ 0x40000 │ │ │ │ lsls r5, r7, #13 │ │ │ │ bmi.n 30c06a │ │ │ │ tst.w r8, #65536 @ 0x10000 │ │ │ │ @@ -193880,29 +193878,29 @@ │ │ │ │ beq.n 30c0ba │ │ │ │ lsls r1, r4, #18 │ │ │ │ bmi.n 30bf5e │ │ │ │ movs r0, #1 │ │ │ │ and.w r8, r8, #510 @ 0x1fe │ │ │ │ ldr.w r7, [r9, #964] @ 0x3c4 │ │ │ │ add.w r8, r8, #2 │ │ │ │ - bl 88eba8 │ │ │ │ + bl 88ebb0 │ │ │ │ movs r3, #20 │ │ │ │ mov r4, r1 │ │ │ │ vldr d7, [pc, #260] @ 30c108 │ │ │ │ mov r6, r0 │ │ │ │ add r0, sp, #8 │ │ │ │ smull r3, r1, r8, r3 │ │ │ │ ldrd r7, r8, [r7, #24] │ │ │ │ strd r3, r1, [sp] │ │ │ │ add r1, sp, #16 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r8 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ - bl 87b990 │ │ │ │ + bl 87b998 │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ ldr r0, [pc, #272] @ (30c140 ) │ │ │ │ ldr r1, [pc, #228] @ (30c114 ) │ │ │ │ cmp.w r3, #2147483648 @ 0x80000000 │ │ │ │ add r0, pc │ │ │ │ sbcs.w r2, r2, #0 │ │ │ │ itt cs │ │ │ │ @@ -193917,19 +193915,19 @@ │ │ │ │ mov.w r1, #0 │ │ │ │ bne.n 30c0fe │ │ │ │ adds r2, r2, r6 │ │ │ │ add.w r0, r9, #920 @ 0x398 │ │ │ │ adc.w r3, r3, r4 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 88ead4 │ │ │ │ + b.w 88eadc │ │ │ │ ldr.w r0, [r9, #952] @ 0x3b8 │ │ │ │ movs r1, #0 │ │ │ │ bic.w r8, r7, #262144 @ 0x40000 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ b.n 30bfd2 │ │ │ │ ldr r3, [pc, #200] @ (30c144 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 30bf46 │ │ │ │ ldr r3, [pc, #164] @ (30c12c ) │ │ │ │ @@ -193939,18 +193937,18 @@ │ │ │ │ bpl.w 30bf46 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #176] @ (30c148 ) │ │ │ │ mov r3, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 30bf46 │ │ │ │ add.w r0, r9, #920 @ 0x398 │ │ │ │ - bl 88e7ec │ │ │ │ + bl 88e7f4 │ │ │ │ movs r3, #1 │ │ │ │ movt r3, #12 │ │ │ │ movs r2, #0 │ │ │ │ strd r3, r2, [r9, #956] @ 0x3bc │ │ │ │ b.n 30bf5e │ │ │ │ ldr r2, [pc, #144] @ (30c14c ) │ │ │ │ ldr r3, [pc, #84] @ (30c114 ) │ │ │ │ @@ -193960,15 +193958,15 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 30c0fe │ │ │ │ add.w r0, r9, #920 @ 0x398 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 88e7ec │ │ │ │ + b.w 88e7f4 │ │ │ │ ldr r2, [pc, #112] @ (30c150 ) │ │ │ │ ldr r3, [pc, #52] @ (30c114 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -193985,53 +193983,53 @@ │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ ldmia r5, {r4, r5} │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r7, #18 │ │ │ │ + asrs r4, r2, #19 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldmia r5, {r5} │ │ │ │ lsls r3, r5, #3 │ │ │ │ - ldmia r0!, {r2, r7} │ │ │ │ + ldmia r0!, {r2, r3, r4, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r0!, {r2, r3, r5, r6} │ │ │ │ + stmia r0!, {r2, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ ldmia r4, {r1, r3, r4, r6, r7} │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldmia r4!, {r2, r5, r7} │ │ │ │ lsls r3, r5, #3 │ │ │ │ - itte al │ │ │ │ - lslal r6, r5, #1 │ │ │ │ - ldrhal r0, [r4, #20] │ │ │ │ + ittt │ │ │ │ + lsl r6, r5, #1 │ │ │ │ + ldrh r0, [r7, #20] │ │ │ │ lsl r2, r3, #1 │ │ │ │ ldmia r4!, {r3} │ │ │ │ lsls r3, r5, #3 │ │ │ │ adds r4, r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r1, #16] │ │ │ │ + ldrh r4, [r4, #16] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldmia r3, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldmia r3, {r2, r3, r4, r6} │ │ │ │ lsls r3, r5, #3 │ │ │ │ - bkpt 0x00a0 │ │ │ │ + bkpt 0x00b8 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrh r2, [r4, #14] │ │ │ │ + ldrh r2, [r7, #14] │ │ │ │ lsls r2, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (30c168 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ movs r5, #142 @ 0x8e │ │ │ │ lsls r1, r7, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -194039,30 +194037,30 @@ │ │ │ │ ldr r2, [pc, #44] @ (30c1b0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #44] @ (30c1b4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [pc, #32] @ (30c1b8 ) │ │ │ │ ldr r1, [pc, #36] @ (30c1bc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72f324 │ │ │ │ + b.w 72f32c │ │ │ │ nop │ │ │ │ - bkpt 0x009e │ │ │ │ + bkpt 0x00b6 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - stmia r6!, {r2, r5} │ │ │ │ + stmia r6!, {r2, r3, r4, r5} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r6, r0, #9 │ │ │ │ + asrs r6, r3, #9 │ │ │ │ lsls r4, r3, #1 │ │ │ │ movs r5, #88 @ 0x58 │ │ │ │ lsls r1, r7, #1 │ │ │ │ lsls r5, r0, #3 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -194075,25 +194073,25 @@ │ │ │ │ ldr r1, [pc, #120] @ (30c250 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #104] @ (30c254 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #104] @ (30c258 ) │ │ │ │ adds r4, #32 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #27 │ │ │ │ mov r0, r6 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ vldr d7, [pc, #60] @ 30c240 │ │ │ │ ldr r2, [pc, #84] @ (30c25c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #84] @ (30c260 ) │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ mov r1, r6 │ │ │ │ @@ -194113,27 +194111,27 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 339444 │ │ │ │ nop.w │ │ │ │ movs r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x004c │ │ │ │ + bkpt 0x0064 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strb r2, [r7, #14] │ │ │ │ + strb r2, [r2, #15] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r6, [r1, #15] │ │ │ │ + strb r6, [r4, #15] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r6, [r0, #10] │ │ │ │ + ldrh r6, [r3, #10] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r2, [r4, #10] │ │ │ │ + ldrh r2, [r7, #10] │ │ │ │ lsls r2, r3, #1 │ │ │ │ movs r4, #226 @ 0xe2 │ │ │ │ lsls r1, r7, #1 │ │ │ │ - ldrh r0, [r2, #10] │ │ │ │ + ldrh r0, [r5, #10] │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #104] @ (30c2dc ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -194141,15 +194139,15 @@ │ │ │ │ movs r3, #27 │ │ │ │ ldr r1, [pc, #104] @ (30c2e4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #16 │ │ │ │ mov.w r1, #512 @ 0x200 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movw r0, #6164 @ 0x1814 │ │ │ │ str.w r2, [r4, #928] @ 0x3a0 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ @@ -194166,20 +194164,20 @@ │ │ │ │ addw r0, r4, #1210 @ 0x4ba │ │ │ │ blx 28d48c │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r4, #1244] @ 0x4dc │ │ │ │ strh.w r1, [r4, #1240] @ 0x4d8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 73058c │ │ │ │ - pop {r3, r5, r7, pc} │ │ │ │ + b.w 730594 │ │ │ │ + pop {r6, r7, pc} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrh r2, [r7, #4] │ │ │ │ + ldrh r2, [r2, #6] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r6, [r2, #6] │ │ │ │ + ldrh r6, [r5, #6] │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov lr, r3 │ │ │ │ ldr.w ip, [pc, #308] @ 30c430 │ │ │ │ @@ -194256,15 +194254,15 @@ │ │ │ │ str.w r2, [r3, #924] @ 0x39c │ │ │ │ ldr.w r1, [r3, #928] @ 0x3a0 │ │ │ │ ldr.w r0, [r3, #1244] @ 0x4dc │ │ │ │ bics r2, r1 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -194294,21 +194292,21 @@ │ │ │ │ strcc.w r2, [r3, #924] @ 0x39c │ │ │ │ b.n 30c3ac │ │ │ │ mov.w r0, #1280 @ 0x500 │ │ │ │ b.n 30c320 │ │ │ │ ldr r0, [pc, #16] @ (30c438 ) │ │ │ │ mov r3, lr │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 30c31e │ │ │ │ ldmia r1!, {r3, r4, r5} │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r1, #58] @ 0x3a │ │ │ │ + strh r4, [r4, #58] @ 0x3a │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [pc, #492] @ (30c63c ) │ │ │ │ @@ -194363,15 +194361,15 @@ │ │ │ │ ldr.w r0, [r3, #1244] @ 0x4dc │ │ │ │ bics.w r2, r2, lr │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ ldrd r2, r0, [r0, #920] @ 0x398 │ │ │ │ ldr.w lr, [r3, #928] @ 0x3a0 │ │ │ │ ldrh.w ip, [r3, #1240] @ 0x4d8 │ │ │ │ bic.w r0, r0, r5 │ │ │ │ b.n 30c4be │ │ │ │ ldrd r2, r0, [r0, #920] @ 0x398 │ │ │ │ ubfx lr, r5, #0, #10 │ │ │ │ @@ -194426,39 +194424,39 @@ │ │ │ │ bics.w lr, r2, lr │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, ip │ │ │ │ strh.w ip, [r3, #1208] @ 0x4b8 │ │ │ │ str.w r2, [r3, #924] @ 0x39c │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 30c4b2 │ │ │ │ ldr r2, [pc, #128] @ (30c640 ) │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #20 │ │ │ │ bpl.w 30c4b2 │ │ │ │ ldr r0, [pc, #120] @ (30c644 ) │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 30c5b8 │ │ │ │ ldr r0, [pc, #112] @ (30c648 ) │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 30c5b8 │ │ │ │ ldr r0, [pc, #100] @ (30c64c ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ add.w r4, r7, #476 @ 0x1dc │ │ │ │ strh.w r5, [r3, r4, lsl #1] │ │ │ │ b.n 30c56c │ │ │ │ add.w ip, r7, #476 @ 0x1dc │ │ │ │ cmp r1, #14 │ │ │ │ ldrh.w ip, [r3, ip, lsl #1] │ │ │ │ bhi.n 30c61c │ │ │ │ @@ -194479,19 +194477,19 @@ │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ b.n 30c5aa │ │ │ │ stmia r7!, {r1, r2, r5, r6, r7} │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r1, #50] @ 0x32 │ │ │ │ + strh r2, [r4, #50] @ 0x32 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r0, [r7, #46] @ 0x2e │ │ │ │ + strh r0, [r2, #48] @ 0x30 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r6, [r7, #44] @ 0x2c │ │ │ │ + strh r6, [r2, #46] @ 0x2e │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 0030c650 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -194519,19 +194517,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ lsls r2, r3, #7 │ │ │ │ lsls r5, r7, #3 │ │ │ │ - cbnz r0, 30c6da │ │ │ │ + cbnz r0, 30c6e0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strh r2, [r5, #46] @ 0x2e │ │ │ │ + strh r2, [r0, #48] @ 0x30 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r4, [r7, #46] @ 0x2e │ │ │ │ + strh r4, [r2, #48] @ 0x30 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 0030c6b4 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -194558,19 +194556,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #32 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ lsls r6, r6, #5 │ │ │ │ lsls r5, r7, #3 │ │ │ │ - cbnz r0, 30c722 │ │ │ │ + cbnz r0, 30c728 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strh r2, [r1, #44] @ 0x2c │ │ │ │ + strh r2, [r4, #44] @ 0x2c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r2, [r3, #44] @ 0x2c │ │ │ │ + strh r2, [r6, #44] @ 0x2c │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 0030c714 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -194602,19 +194600,19 @@ │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r0, [pc, #20] @ (30c778 ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 28be48 │ │ │ │ lsls r0, r3, #4 │ │ │ │ lsls r5, r7, #3 │ │ │ │ - strh r0, [r4, #44] @ 0x2c │ │ │ │ + strh r0, [r7, #44] @ 0x2c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r2, [r6, #44] @ 0x2c │ │ │ │ + strh r2, [r1, #46] @ 0x2e │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r2, [r2, #44] @ 0x2c │ │ │ │ + strh r2, [r5, #44] @ 0x2c │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 0030c77c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -194643,30 +194641,30 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #40] @ (30c7f4 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 87f05c │ │ │ │ + bl 87f064 │ │ │ │ bl 30c714 │ │ │ │ movs r0, #1 │ │ │ │ blx 28da78 │ │ │ │ ldr r0, [pc, #24] @ (30c7f8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f05c │ │ │ │ + bl 87f064 │ │ │ │ movs r0, #1 │ │ │ │ blx 28da78 │ │ │ │ lsls r0, r6, #2 │ │ │ │ lsls r5, r7, #3 │ │ │ │ lsls r2, r1, #2 │ │ │ │ lsls r5, r7, #3 │ │ │ │ - strh r6, [r6, #44] @ 0x2c │ │ │ │ + strh r6, [r1, #46] @ 0x2e │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r0, [r0, #44] @ 0x2c │ │ │ │ + strh r0, [r3, #44] @ 0x2c │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 0030c7fc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -194675,44 +194673,44 @@ │ │ │ │ ldr r5, [pc, #124] @ (30c88c ) │ │ │ │ add r4, pc │ │ │ │ add r5, pc │ │ │ │ ldr.w r3, [r4, #152] @ 0x98 │ │ │ │ cbz r3, 30c878 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ cbz r0, 30c86a │ │ │ │ - bl 72ec1c │ │ │ │ + bl 72ec24 │ │ │ │ mov r6, r0 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr r3, [pc, #100] @ (30c890 ) │ │ │ │ ldr r2, [pc, #104] @ (30c894 ) │ │ │ │ ldr r1, [pc, #104] @ (30c898 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [pc, #92] @ (30c89c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r1, r3 │ │ │ │ mov r5, r3 │ │ │ │ bl 53d814 │ │ │ │ ldr r1, [pc, #84] @ (30c8a0 ) │ │ │ │ ldr.w r2, [r4, #156] @ 0x9c │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 72db88 │ │ │ │ + bl 72db90 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 72ef2c │ │ │ │ + b.w 72ef34 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ ldr.w r0, [r4, #156] @ 0x9c │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ @@ -194721,23 +194719,23 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ movs r4, r5 │ │ │ │ lsls r5, r7, #3 │ │ │ │ stmia r4!, {r1, r3, r5} │ │ │ │ lsls r3, r5, #3 │ │ │ │ - @ instruction: 0xb822 │ │ │ │ + @ instruction: 0xb83a │ │ │ │ lsls r6, r5, #1 │ │ │ │ - itt vc │ │ │ │ - lslvc r1, r3, #1 │ │ │ │ - lsrvc r0, r4, #14 │ │ │ │ + ite ls │ │ │ │ + lslls r1, r3, #1 │ │ │ │ + lsrhi r0, r7, #14 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r5, [pc, #160] @ (30c940 ) │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #34 @ 0x22 │ │ │ │ + movs r7, #58 @ 0x3a │ │ │ │ lsls r2, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ sub.w r0, r1, #2 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ movs r1, #0 │ │ │ │ @@ -194749,15 +194747,15 @@ │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8a8398 │ │ │ │ + bl 8a83a0 │ │ │ │ cmp r0, #65 @ 0x41 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 30c8ec │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 30c9d4 │ │ │ │ cmp r3, #4 │ │ │ │ @@ -195030,31 +195028,31 @@ │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #28] @ (30cbec ) │ │ │ │ add r0, pc │ │ │ │ - bl 732a74 │ │ │ │ + bl 732a7c │ │ │ │ ldr r2, [pc, #24] @ (30cbf0 ) │ │ │ │ ldr r1, [pc, #24] @ (30cbf4 ) │ │ │ │ ldr r0, [pc, #28] @ (30cbf8 ) │ │ │ │ add r2, pc │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.w 30c6b4 │ │ │ │ nop │ │ │ │ subs r4, r0, r7 │ │ │ │ lsls r1, r7, #1 │ │ │ │ - strh r0, [r1, #14] │ │ │ │ + strh r0, [r4, #14] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r2, [r1, #14] │ │ │ │ + strh r2, [r4, #14] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r4, [r4, #14] │ │ │ │ + strh r4, [r7, #14] │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ and.w lr, r2, #28 │ │ │ │ mov r5, r2 │ │ │ │ @@ -195159,15 +195157,15 @@ │ │ │ │ lsls r3, r3, #27 │ │ │ │ bmi.n 30cc9c │ │ │ │ b.n 30cce6 │ │ │ │ stmia r0!, {r2, r5} │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r3, r5, r6} │ │ │ │ + push {r2, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ itet gt │ │ │ │ lslgt r3, r5, #3 │ │ │ │ itee vc @ unpredictable │ │ │ │ lslvc r3, r5, #3 │ │ │ │ itee pl @ unpredictable │ │ │ │ lslpl r3, r5, #3 │ │ │ │ @@ -195183,17 +195181,17 @@ │ │ │ │ and.w r1, r2, #1 │ │ │ │ b.w 50ed14 │ │ │ │ ldr.w r0, [r0, #2120] @ 0x848 │ │ │ │ and.w r1, r2, #1 │ │ │ │ b.w 50ec50 │ │ │ │ ldr r0, [pc, #8] @ (30cd64 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 87f05c │ │ │ │ + b.w 87f064 │ │ │ │ nop │ │ │ │ - strh r4, [r6, #2] │ │ │ │ + strh r4, [r1, #4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movs r5, #0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -195329,25 +195327,25 @@ │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ bkpt 0x0064 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r4, #11 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r7, #31] │ │ │ │ + strh r0, [r2, #0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ bkpt 0x000e │ │ │ │ lsls r3, r5, #3 │ │ │ │ lsrs r3, r1, #10 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r0, #30] │ │ │ │ + ldrb r0, [r3, #30] │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsrs r3, r4, #9 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r5, #29] │ │ │ │ + ldrb r0, [r0, #30] │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r1 │ │ │ │ ldrh.w r2, [r0, #1910] @ 0x776 │ │ │ │ @@ -195392,27 +195390,27 @@ │ │ │ │ ldr r1, [pc, #132] @ (30d004 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #12 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #116] @ (30d008 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #116] @ (30d00c ) │ │ │ │ adds r5, #28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movw r5, #32902 @ 0x8086 │ │ │ │ movt r5, #9237 @ 0x2415 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r1, [pc, #92] @ (30d010 ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r3, [pc, #92] @ (30d014 ) │ │ │ │ str r5, [r0, #108] @ 0x6c │ │ │ │ add r1, pc │ │ │ │ strb.w r2, [r0, #112] @ 0x70 │ │ │ │ add r3, pc │ │ │ │ @@ -195428,37 +195426,37 @@ │ │ │ │ add r5, pc │ │ │ │ orr.w r0, r0, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ str r5, [r4, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 72dfb4 │ │ │ │ + bl 72dfbc │ │ │ │ ldr r1, [pc, #52] @ (30d024 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72f324 │ │ │ │ - cbz r4, 30d006 │ │ │ │ + b.w 72f32c │ │ │ │ + cbz r4, 30d00c │ │ │ │ lsls r6, r5, #1 │ │ │ │ - @ instruction: 0xb826 │ │ │ │ + @ instruction: 0xb83e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r2, r1, #17 │ │ │ │ + lsls r2, r4, #17 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r6, [r6, #76] @ 0x4c │ │ │ │ + ldr r6, [r1, #80] @ 0x50 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - mrc2 0, 0, r0, cr14, cr9, {2} │ │ │ │ + mrc2 0, 1, r0, cr6, cr9, {2} │ │ │ │ lsrs r5, r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r4, #13 │ │ │ │ movs r0, r0 │ │ │ │ asrs r2, r0, #31 │ │ │ │ lsls r1, r7, #1 │ │ │ │ - ldrb r4, [r2, #23] │ │ │ │ + ldrb r4, [r5, #23] │ │ │ │ lsls r2, r3, #1 │ │ │ │ b.n 30cd90 │ │ │ │ lsls r6, r4, #3 │ │ │ │ lsrs r1, r1, #18 │ │ │ │ movs r0, r0 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -195466,15 +195464,15 @@ │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r1, r3 │ │ │ │ mov r5, r2 │ │ │ │ movs r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ - bl 8a8398 │ │ │ │ + bl 8a83a0 │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ cmp r0, r3 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 30d060 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 30d08e │ │ │ │ @@ -195650,15 +195648,15 @@ │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r7, [sp, #24] │ │ │ │ - bl 8a8398 │ │ │ │ + bl 8a83a0 │ │ │ │ cmp r0, #65 @ 0x41 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 30d272 │ │ │ │ cmp r5, #2 │ │ │ │ beq.n 30d284 │ │ │ │ cmp r5, #4 │ │ │ │ beq.n 30d2c0 │ │ │ │ @@ -196231,15 +196229,15 @@ │ │ │ │ eors r0, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 30d8dc │ │ │ │ ldr r0, [pc, #100] @ (30d8f0 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 87f05c │ │ │ │ + b.w 87f064 │ │ │ │ ldrb.w r3, [r4, #1798] @ 0x706 │ │ │ │ bic.w r2, r2, #2 │ │ │ │ strb.w r3, [r4, #1792] @ 0x700 │ │ │ │ strh.w r2, [r4, #1794] @ 0x702 │ │ │ │ adds r3, #1 │ │ │ │ ldr r2, [pc, #72] @ (30d8f4 ) │ │ │ │ and.w r3, r3, #31 │ │ │ │ @@ -196266,15 +196264,15 @@ │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ push {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r3, r5, #3 │ │ │ │ cbz r4, 30d960 │ │ │ │ lsls r3, r5, #3 │ │ │ │ - strb r6, [r1, #22] │ │ │ │ + strb r6, [r4, #22] │ │ │ │ lsls r2, r3, #1 │ │ │ │ cbz r0, 30d95a │ │ │ │ lsls r3, r5, #3 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #2 │ │ │ │ b.n 30d6ac │ │ │ │ nop │ │ │ │ @@ -196468,33 +196466,33 @@ │ │ │ │ movs r3, #90 @ 0x5a │ │ │ │ ldr r1, [pc, #68] @ (30db80 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r1, [r0, #2116] @ 0x844 │ │ │ │ ldr.w r0, [r0, #1768] @ 0x6e8 │ │ │ │ bl 50e3c0 │ │ │ │ ldr.w r1, [r4, #2120] @ 0x848 │ │ │ │ ldr.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ bl 50d384 │ │ │ │ ldr.w r1, [r4, #2124] @ 0x84c │ │ │ │ ldr.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 50e3c0 │ │ │ │ nop │ │ │ │ - add r5, pc, #384 @ (adr r5, 30dcfc ) │ │ │ │ + add r5, pc, #480 @ (adr r5, 30dd5c ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strb r2, [r2, #12] │ │ │ │ + strb r2, [r5, #12] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r2, [r4, #9] │ │ │ │ + strb r2, [r7, #9] │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #220] @ (30dc70 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -196587,34 +196585,34 @@ │ │ │ │ movs r3, #90 @ 0x5a │ │ │ │ ldr r1, [pc, #64] @ (30dcd4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r4, r0 │ │ │ │ addw r1, r0, #1788 @ 0x6fc │ │ │ │ bl 30cd68 │ │ │ │ addw r1, r4, #1812 @ 0x714 │ │ │ │ mov r0, r4 │ │ │ │ bl 30cd68 │ │ │ │ mov r0, r4 │ │ │ │ addw r1, r4, #1836 @ 0x72c │ │ │ │ bl 30cd68 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 30db84 │ │ │ │ nop │ │ │ │ - add r4, pc, #32 @ (adr r4, 30dcf0 ) │ │ │ │ + add r4, pc, #128 @ (adr r4, 30dd50 ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strb r2, [r7, #6] │ │ │ │ + strb r2, [r2, #7] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r2, [r1, #4] │ │ │ │ + strb r2, [r4, #4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #216] @ (30ddc0 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -196623,15 +196621,15 @@ │ │ │ │ ldr r1, [pc, #216] @ (30ddc8 ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #90 @ 0x5a │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ ldr r6, [r4, #100] @ 0x64 │ │ │ │ bl 50f100 │ │ │ │ cbnz r0, 30dd26 │ │ │ │ add sp, #20 │ │ │ │ @@ -196685,41 +196683,41 @@ │ │ │ │ ldr r2, [pc, #64] @ (30ddd8 ) │ │ │ │ ldr r1, [pc, #64] @ (30dddc ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.n 30dc7c │ │ │ │ lsls r0, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #688 @ (adr r3, 30e074 ) │ │ │ │ + add r3, pc, #784 @ (adr r3, 30e0d4 ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strb r2, [r3, #5] │ │ │ │ + strb r2, [r6, #5] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r4, [r5, #2] │ │ │ │ + strb r4, [r0, #3] │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsrs r4, r1, #9 │ │ │ │ lsls r1, r7, #1 │ │ │ │ - strb r6, [r1, #4] │ │ │ │ + strb r6, [r4, #4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r4, [r7, #3] │ │ │ │ + strb r4, [r2, #4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r2, sp, #64 @ 0x40 │ │ │ │ + add r2, sp, #160 @ 0xa0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xf634005b │ │ │ │ + movw r0, #51291 @ 0xc85b │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #800] @ (30e114 ) │ │ │ │ mov r1, r3 │ │ │ │ @@ -196732,15 +196730,15 @@ │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r9, [sp, #64] @ 0x40 │ │ │ │ - bl 8a8398 │ │ │ │ + bl 8a83a0 │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ cmp r0, r3 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 30de30 │ │ │ │ cmp r4, #2 │ │ │ │ beq.n 30de62 │ │ │ │ cmp r4, #4 │ │ │ │ @@ -197033,21 +197031,21 @@ │ │ │ │ add r5, sp, #144 @ 0x90 │ │ │ │ lsls r3, r5, #3 │ │ │ │ add r4, sp, #624 @ 0x270 │ │ │ │ lsls r3, r5, #3 │ │ │ │ add r4, sp, #496 @ 0x1f0 │ │ │ │ lsls r3, r5, #3 │ │ │ │ str.w pc, [pc, #4095] @ 30f137 │ │ │ │ - ldr r2, [r2, #92] @ 0x5c │ │ │ │ + ldr r2, [r5, #92] @ 0x5c │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh.w pc, [r3, #4095] @ 0xfff │ │ │ │ - ldr r0, [r2, #88] @ 0x58 │ │ │ │ + ldr r0, [r5, #88] @ 0x58 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr??.w pc, [r1, #255]! │ │ │ │ - ldr r4, [r5, #84] @ 0x54 │ │ │ │ + ldr r4, [r0, #88] @ 0x58 │ │ │ │ lsls r2, r3, #1 │ │ │ │ add r3, sp, #456 @ 0x1c8 │ │ │ │ lsls r3, r5, #3 │ │ │ │ add r3, sp, #328 @ 0x148 │ │ │ │ lsls r3, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @@ -197064,37 +197062,37 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r7, [sp, #464] @ 0x1d0 │ │ │ │ + ldr r7, [sp, #560] @ 0x230 │ │ │ │ lsls r6, r5, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ ubfx r1, r1, #16, #13 │ │ │ │ movw r0, #34944 @ 0x8880 │ │ │ │ movt r0, #21 │ │ │ │ adds r1, #2 │ │ │ │ ldrh.w r4, [r4, #2018] @ 0x7e2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 8a7840 │ │ │ │ + bl 8a7848 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ubfx r4, r4, #0, #13 │ │ │ │ adds r1, r4, #2 │ │ │ │ str r0, [r3, #0] │ │ │ │ movw r0, #34944 @ 0x8880 │ │ │ │ movt r0, #21 │ │ │ │ - bl 8a7840 │ │ │ │ + bl 8a7848 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r0, [r2, #0] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -197104,31 +197102,31 @@ │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #28] @ (30e214 ) │ │ │ │ add r0, pc │ │ │ │ - bl 732a74 │ │ │ │ + bl 732a7c │ │ │ │ ldr r2, [pc, #24] @ (30e218 ) │ │ │ │ ldr r1, [pc, #24] @ (30e21c ) │ │ │ │ ldr r0, [pc, #28] @ (30e220 ) │ │ │ │ add r2, pc │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.w 30c6b4 │ │ │ │ nop │ │ │ │ lsls r0, r7, #26 │ │ │ │ lsls r1, r7, #1 │ │ │ │ - ldr r0, [r6, #76] @ 0x4c │ │ │ │ + ldr r0, [r1, #80] @ 0x50 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r2, [r6, #76] @ 0x4c │ │ │ │ + ldr r2, [r1, #80] @ 0x50 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r0, [r1, #80] @ 0x50 │ │ │ │ + ldr r0, [r4, #80] @ 0x50 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ movs r5, #0 │ │ │ │ @@ -197331,15 +197329,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 30e34c │ │ │ │ ldr r0, [pc, #132] @ (30e4d8 ) │ │ │ │ mov r1, r8 │ │ │ │ strd lr, r3, [sp] │ │ │ │ mov r3, ip │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ b.n 30e34c │ │ │ │ adds r5, #32 │ │ │ │ add.w fp, fp, #4 │ │ │ │ add.w sl, sl, #20 │ │ │ │ b.n 30e2f6 │ │ │ │ ldr r2, [pc, #104] @ (30e4dc ) │ │ │ │ @@ -197365,43 +197363,43 @@ │ │ │ │ lsls r3, r5, #3 │ │ │ │ add r1, sp, #416 @ 0x1a0 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r1, #23 │ │ │ │ lsls r1, r7, #1 │ │ │ │ - movs r5, #56 @ 0x38 │ │ │ │ + movs r5, #80 @ 0x50 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r6, [r3, #60] @ 0x3c │ │ │ │ + ldr r6, [r6, #60] @ 0x3c │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r5, #56] @ 0x38 │ │ │ │ + ldr r6, [r0, #60] @ 0x3c │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsrs r5, r3, #8 │ │ │ │ movs r0, r0 │ │ │ │ add r0, sp, #488 @ 0x1e8 │ │ │ │ lsls r3, r5, #3 │ │ │ │ - ldr r0, [r1, #48] @ 0x30 │ │ │ │ + ldr r0, [r4, #48] @ 0x30 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - pop {r2, r4, r6} │ │ │ │ + pop {r2, r3, r5, r6} │ │ │ │ lsls r3, r4, #1 │ │ │ │ strh r0, [r2, r5] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r5, #44] @ 0x2c │ │ │ │ + ldr r0, [r0, #48] @ 0x30 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r2, [r0, #44] @ 0x2c │ │ │ │ + ldr r2, [r3, #44] @ 0x2c │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsrs r5, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r5, #44] @ 0x2c │ │ │ │ + ldr r4, [r0, #48] @ 0x30 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov.w r8, #0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -197538,15 +197536,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 30e5cc │ │ │ │ uxth r3, r0 │ │ │ │ lsrs r2, r0, #16 │ │ │ │ ldr r0, [pc, #284] @ (30e788 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ b.n 30e5cc │ │ │ │ add.w r4, r0, #1984 @ 0x7c0 │ │ │ │ movs r1, #2 │ │ │ │ ldr r0, [pc, #256] @ (30e77c ) │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r0, [r3, r0] │ │ │ │ @@ -197613,15 +197611,15 @@ │ │ │ │ ldr r0, [pc, #92] @ (30e784 ) │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 30e686 │ │ │ │ ldr r0, [pc, #96] @ (30e790 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ mov r0, r2 │ │ │ │ b.n 30e688 │ │ │ │ ldr r1, [pc, #84] @ (30e794 ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -197635,36 +197633,36 @@ │ │ │ │ movw r1, #52429 @ 0xcccd │ │ │ │ movt r1, #52428 @ 0xcccc │ │ │ │ ldr r0, [pc, #60] @ (30e798 ) │ │ │ │ uxth.w r3, ip │ │ │ │ add r0, pc │ │ │ │ mul.w r1, r2, r1 │ │ │ │ mov.w r2, ip, lsr #16 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr.w ip, [r4, #8] │ │ │ │ mov r0, ip │ │ │ │ b.n 30e5cc │ │ │ │ nop │ │ │ │ add r6, pc, #728 @ (adr r6, 30ea54 ) │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r2, #20] │ │ │ │ + ldr r6, [r5, #20] │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r2, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r0, #12] │ │ │ │ + ldr r4, [r3, #12] │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r4, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r4, #0] │ │ │ │ + ldr r4, [r7, #0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #148] @ 30e840 │ │ │ │ sub sp, #28 │ │ │ │ @@ -197673,15 +197671,15 @@ │ │ │ │ ldr r1, [pc, #144] @ (30e848 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #249 @ 0xf9 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ ldr r5, [r4, #100] @ 0x64 │ │ │ │ bl 50f100 │ │ │ │ cbnz r0, 30e7ec │ │ │ │ add sp, #28 │ │ │ │ @@ -197721,23 +197719,23 @@ │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 30e224 │ │ │ │ nop │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #152] @ 0x98 │ │ │ │ + ldr r1, [sp, #248] @ 0xf8 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r4, [r4, #4] │ │ │ │ + ldr r4, [r7, #4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r6, [r6, #112] @ 0x70 │ │ │ │ + str r6, [r1, #116] @ 0x74 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r6, r6, #2 │ │ │ │ lsls r1, r7, #1 │ │ │ │ - str r4, [r2, #112] @ 0x70 │ │ │ │ + str r4, [r5, #112] @ 0x70 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #140] @ (30e8f0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -197746,26 +197744,26 @@ │ │ │ │ ldr r1, [pc, #140] @ (30e8f8 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #124] @ (30e8fc ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #124] @ (30e900 ) │ │ │ │ adds r5, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movw r5, #19532 @ 0x4c4c │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #104] @ (30e904 ) │ │ │ │ ldr r3, [pc, #108] @ (30e908 ) │ │ │ │ movw r1, #4724 @ 0x1274 │ │ │ │ movt r1, #20480 @ 0x5000 │ │ │ │ strh.w r5, [r0, #118] @ 0x76 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ @@ -197783,36 +197781,36 @@ │ │ │ │ orr.w r2, r2, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 72f324 │ │ │ │ + bl 72f32c │ │ │ │ ldr r1, [pc, #56] @ (30e918 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72dfb4 │ │ │ │ - ldr r0, [sp, #448] @ 0x1c0 │ │ │ │ + b.w 72dfbc │ │ │ │ + ldr r0, [sp, #544] @ 0x220 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r7, [sp, #232] @ 0xe8 │ │ │ │ + ldr r7, [sp, #328] @ 0x148 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adcs.w r0, lr, fp, lsr #1 │ │ │ │ - strb r2, [r1, r0] │ │ │ │ + sbcs.w r0, r6, fp, lsr #1 │ │ │ │ + strb r2, [r4, r0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 30e368 │ │ │ │ + b.n 30e398 │ │ │ │ lsls r1, r3, #1 │ │ │ │ mcr2 15, 7, pc, cr15, cr15, {7} @ │ │ │ │ lsls r5, r0, #21 │ │ │ │ movs r0, r0 │ │ │ │ vshr.u32 q8, q12, #20 │ │ │ │ - str r6, [r5, #96] @ 0x60 │ │ │ │ + str r6, [r0, #100] @ 0x64 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r3, r3, #19 │ │ │ │ movs r0, r0 │ │ │ │ bcs.n 30e92c │ │ │ │ lsls r6, r4, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -198039,15 +198037,15 @@ │ │ │ │ movs r0, #1 │ │ │ │ ldr r6, [sp, #44] @ 0x2c │ │ │ │ add.w r1, r1, r1, lsl #16 │ │ │ │ strb r0, [r6, #0] │ │ │ │ b.n 30ea86 │ │ │ │ ldr r0, [pc, #160] @ (30ec54 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f0c8 │ │ │ │ + bl 87f0d0 │ │ │ │ ldr.w r2, [sl, #16] │ │ │ │ ldr.w r3, [sl, #4] │ │ │ │ add r4, r3 │ │ │ │ uxth r3, r2 │ │ │ │ b.n 30eab8 │ │ │ │ ldr r1, [pc, #132] @ (30ec4c ) │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ @@ -198065,15 +198063,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 30eba2 │ │ │ │ ldr r0, [pc, #120] @ (30ec60 ) │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ add r0, pc │ │ │ │ strd r3, r2, [sp, #32] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldrd r3, r2, [sp, #32] │ │ │ │ b.n 30eba2 │ │ │ │ ldr r1, [pc, #104] @ (30ec64 ) │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -198092,15 +198090,15 @@ │ │ │ │ uxth r0, r4 │ │ │ │ str r0, [sp, #4] │ │ │ │ lsrs r4, r4, #16 │ │ │ │ ldr r0, [pc, #60] @ (30ec68 ) │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 30eac8 │ │ │ │ mov r9, r4 │ │ │ │ b.n 30ea62 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r3, pc, #8 @ (adr r3, 30ec4c ) │ │ │ │ lsls r3, r5, #3 │ │ │ │ @@ -198108,25 +198106,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r2, pc, #968 @ (adr r2, 30f014 ) │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ add r1, pc, #424 @ (adr r1, 30edfc ) │ │ │ │ lsls r3, r5, #3 │ │ │ │ - str r6, [r5, #72] @ 0x48 │ │ │ │ + str r6, [r0, #76] @ 0x4c │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r1, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r1, #68] @ 0x44 │ │ │ │ + str r2, [r4, #68] @ 0x44 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r4, [r3, #40] @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r2, #68] @ 0x44 │ │ │ │ + str r0, [r5, #68] @ 0x44 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w lr, [pc, #260] @ 30ed80 │ │ │ │ sub sp, #24 │ │ │ │ @@ -198258,24 +198256,24 @@ │ │ │ │ movs r3, #249 @ 0xf9 │ │ │ │ ldr r1, [pc, #36] @ (30edf0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 30e224 │ │ │ │ nop │ │ │ │ - str r3, [sp, #72] @ 0x48 │ │ │ │ + str r3, [sp, #168] @ 0xa8 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r0, [r2, #36] @ 0x24 │ │ │ │ + str r0, [r5, #36] @ 0x24 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r2, [r4, #16] │ │ │ │ + str r2, [r7, #16] │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #68] @ (30ee48 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -198283,33 +198281,33 @@ │ │ │ │ movs r3, #249 @ 0xf9 │ │ │ │ ldr r1, [pc, #68] @ (30ee50 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r1, [r0, #2004] @ 0x7d4 │ │ │ │ ldr.w r0, [r0, #1768] @ 0x6e8 │ │ │ │ bl 50d384 │ │ │ │ ldr.w r1, [r4, #2008] @ 0x7d8 │ │ │ │ ldr.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ bl 50d384 │ │ │ │ ldr.w r1, [r4, #2012] @ 0x7dc │ │ │ │ ldr.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 50e3c0 │ │ │ │ nop │ │ │ │ - str r2, [sp, #832] @ 0x340 │ │ │ │ + str r2, [sp, #928] @ 0x3a0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r2, [r2, #32] │ │ │ │ + str r2, [r5, #32] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r2, [r4, #12] │ │ │ │ + str r2, [r7, #12] │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r3, [pc, #732] @ (30f144 ) │ │ │ │ @@ -198444,15 +198442,15 @@ │ │ │ │ bpl.n 30ef0a │ │ │ │ ldr r0, [pc, #436] @ (30f154 ) │ │ │ │ uxth r3, r4 │ │ │ │ lsrs r2, r4, #16 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ lsrs r2, r2, #2 │ │ │ │ movs r0, #20 │ │ │ │ subs r2, #9 │ │ │ │ mul.w r2, r0, r2 │ │ │ │ uxth r0, r4 │ │ │ │ orr.w r0, r0, r4, lsl #16 │ │ │ │ add r1, r2 │ │ │ │ @@ -198590,36 +198588,36 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 30ef0a │ │ │ │ ldr r0, [pc, #56] @ (30f164 ) │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 30f070 │ │ │ │ b.n 30f0e2 │ │ │ │ nop │ │ │ │ ldr r5, [sp, #816] @ 0x330 │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r4, #24] │ │ │ │ + str r6, [r7, #24] │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r6, #8 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r5, #12] │ │ │ │ + str r4, [r0, #16] │ │ │ │ lsls r2, r3, #1 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r6, [r5, r7] │ │ │ │ + str r6, [r0, #0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr.w r3, [r0, #1912] @ 0x778 │ │ │ │ lsls r3, r3, #16 │ │ │ │ itt mi │ │ │ │ movmi r3, #0 │ │ │ │ strmi.w r3, [r0, #1912] @ 0x778 │ │ │ │ movs r0, #0 │ │ │ │ @@ -198628,160 +198626,160 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #60] @ (30f1c8 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 732a74 │ │ │ │ + bl 732a7c │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 732a74 │ │ │ │ + bl 732a7c │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 732a74 │ │ │ │ + bl 732a7c │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ - bl 732a74 │ │ │ │ + bl 732a7c │ │ │ │ add.w r0, r4, #208 @ 0xd0 │ │ │ │ - bl 732a74 │ │ │ │ + bl 732a7c │ │ │ │ ldr r2, [pc, #20] @ (30f1cc ) │ │ │ │ ldr r1, [pc, #24] @ (30f1d0 ) │ │ │ │ ldr r0, [pc, #24] @ (30f1d4 ) │ │ │ │ add r2, pc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.w 30c650 │ │ │ │ ldr??.w r0, [r0, r8, lsl #3] │ │ │ │ movs r3, r3 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r1, #0] │ │ │ │ + str r0, [r4, #0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r6, [r2, #0] │ │ │ │ + str r6, [r5, #0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r8, r0 │ │ │ │ - bl 86e9a8 │ │ │ │ + bl 86e9b0 │ │ │ │ ldr r2, [pc, #108] @ (30f260 ) │ │ │ │ ldr r1, [pc, #112] @ (30f264 ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #108] @ (30f268 ) │ │ │ │ add r1, pc │ │ │ │ - bl 86eb44 │ │ │ │ + bl 86eb4c │ │ │ │ ldr r3, [pc, #104] @ (30f26c ) │ │ │ │ add r4, pc │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ mov r2, r3 │ │ │ │ mov r7, r3 │ │ │ │ bl 53d924 │ │ │ │ ldr r6, [r0, #60] @ 0x3c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #88] @ (30f270 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72ec1c │ │ │ │ + bl 72ec24 │ │ │ │ ldr r1, [pc, #84] @ (30f274 ) │ │ │ │ mov r2, r8 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 72db88 │ │ │ │ + bl 72db90 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ - bl 72ef2c │ │ │ │ + bl 72ef34 │ │ │ │ mov r0, r4 │ │ │ │ - bl 733678 │ │ │ │ + bl 733680 │ │ │ │ cbz r5, 30f248 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 86f440 │ │ │ │ + b.w 86f448 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - ldrsh r6, [r4, r7] │ │ │ │ + ldrsh r6, [r7, r7] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r6, r0, r3 │ │ │ │ + subs r6, r3, r3 │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r5, [pc, #160] @ (30f310 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r0, [r2, r7] │ │ │ │ + ldrsh r0, [r5, r7] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldc2l 0, cr0, [r0, #-356] @ 0xfffffe9c │ │ │ │ + stc2l 0, cr0, [r8, #-356]! @ 0xfffffe9c │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #108] @ (30f2f8 ) │ │ │ │ ldr r2, [pc, #112] @ (30f2fc ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #112] @ (30f300 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #100] @ (30f304 ) │ │ │ │ ldr r1, [pc, #100] @ (30f308 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #84] @ (30f30c ) │ │ │ │ ldr r3, [pc, #88] @ (30f310 ) │ │ │ │ movw r4, #32902 @ 0x8086 │ │ │ │ ldr r1, [pc, #84] @ (30f314 ) │ │ │ │ add r2, pc │ │ │ │ strh.w r4, [r0, #108] @ 0x6c │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, r3, [r0, #92] @ 0x5c │ │ │ │ movw r3, #1027 @ 0x403 │ │ │ │ strh.w r3, [r0, #114] @ 0x72 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72f324 │ │ │ │ + bl 72f32c │ │ │ │ ldr r3, [pc, #60] @ (30f318 ) │ │ │ │ ldr r1, [pc, #60] @ (30f31c ) │ │ │ │ movs r2, #3 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ add.w r3, r3, #260 @ 0x104 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72dfb4 │ │ │ │ + b.w 72dfbc │ │ │ │ nop │ │ │ │ - ldrh r0, [r1, #52] @ 0x34 │ │ │ │ + ldrh r0, [r4, #52] @ 0x34 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r5, [sp, #104] @ 0x68 │ │ │ │ + str r5, [sp, #200] @ 0xc8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 30f580 │ │ │ │ + b.n 30f5b0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r1, [pc, #936] @ (30f6b0 ) │ │ │ │ + ldr r2, [pc, #8] @ (30f310 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - blt.n 30f330 │ │ │ │ + blt.n 30f360 │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r7, r0, #9 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r4, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ @@ -198925,59 +198923,59 @@ │ │ │ │ b.n 30f3ea │ │ │ │ movs r5, #1 │ │ │ │ b.n 30f3d2 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ lsls r3, r5, #3 │ │ │ │ str r0, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - rev16 r2, r6 │ │ │ │ + hlt 0x000a │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrsh r0, [r6, r0] │ │ │ │ + ldrsh r0, [r1, r1] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r2, [r7, #40] @ 0x28 │ │ │ │ + ldrh r2, [r2, #42] @ 0x2a │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrsh r0, [r2, r0] │ │ │ │ + ldrsh r0, [r5, r0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r2, [r0, #40] @ 0x28 │ │ │ │ + ldrh r2, [r3, #40] @ 0x28 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - cbz r0, 30f4c8 │ │ │ │ + cbz r0, 30f4ce │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r4, [r2, r7] │ │ │ │ + ldrb r4, [r5, r7] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cbnz r6, 30f4da │ │ │ │ + rev r6, r0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cbz r4, 30f4c2 │ │ │ │ + cbz r4, 30f4c8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r6, [r6, #36] @ 0x24 │ │ │ │ + ldrh r6, [r1, #38] @ 0x26 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrb r4, [r1, r6] │ │ │ │ + ldrb r4, [r4, r6] │ │ │ │ lsls r2, r3, #1 │ │ │ │ b.n 30f320 │ │ │ │ nop │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 88eba8 │ │ │ │ + bl 88ebb0 │ │ │ │ ldr.w r3, [r4, #2848] @ 0xb20 │ │ │ │ ldr.w r2, [r4, #2852] @ 0xb24 │ │ │ │ subs r0, r0, r3 │ │ │ │ sbc.w r1, r1, r2 │ │ │ │ adds r3, r0, r0 │ │ │ │ adc.w r2, r1, r1 │ │ │ │ adds r0, r3, r0 │ │ │ │ adc.w r1, r1, r2 │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ lsls r1, r1, #3 │ │ │ │ orr.w r1, r1, r0, lsr #29 │ │ │ │ lsls r0, r0, #3 │ │ │ │ - bl 8a82f8 │ │ │ │ + bl 8a8300 │ │ │ │ str.w r0, [r4, #1872] @ 0x750 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -199002,20 +199000,20 @@ │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r7, #60 @ 0x3c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #204 @ 0xcc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r5, [r0, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ mov.w r8, #0 │ │ │ │ str.w r8, [sp, #16] │ │ │ │ - bl 73310c │ │ │ │ + bl 733114 │ │ │ │ movs r3, #1 │ │ │ │ str.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ strb.w r3, [r5, #61] @ 0x3d │ │ │ │ strb.w r3, [r5, #64] @ 0x40 │ │ │ │ ldr.w r1, [r4, #2880] @ 0xb40 │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 30f5ae │ │ │ │ @@ -199037,15 +199035,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 30f6a2 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cbz r0, 30f5aa │ │ │ │ ldr.w r3, [r4, #2880] @ 0xb40 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 30f6d6 │ │ │ │ - bl 87ea6c │ │ │ │ + bl 87ea74 │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #16384 @ 0x4000 │ │ │ │ strd r2, r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #336] @ (30f70c ) │ │ │ │ add.w r0, r4, #2336 @ 0x920 │ │ │ │ addw r8, r4, #2504 @ 0x9c8 │ │ │ │ @@ -199096,22 +199094,22 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r5, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ movs r5, #0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #208] @ (30f728 ) │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ addw r0, r4, #1772 @ 0x6ec │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 72c6d4 │ │ │ │ + bl 72c6dc │ │ │ │ ldr r2, [pc, #192] @ (30f72c ) │ │ │ │ ldr r3, [pc, #196] @ (30f730 ) │ │ │ │ add r2, pc │ │ │ │ str.w r2, [r4, #1844] @ 0x734 │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r4, #1848] @ 0x738 │ │ │ │ ldr r2, [pc, #184] @ (30f734 ) │ │ │ │ @@ -199133,18 +199131,18 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr.w r3, [r4, #2880] @ 0xb40 │ │ │ │ cmp r3, #1 │ │ │ │ bne.w 30f59c │ │ │ │ ldr r1, [pc, #136] @ (30f738 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 87e3f4 │ │ │ │ + bl 87e3fc │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, sl │ │ │ │ - bl 87eb14 │ │ │ │ + bl 87eb1c │ │ │ │ b.n 30f678 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #116] @ (30f73c ) │ │ │ │ add.w r3, r7, #72 @ 0x48 │ │ │ │ mov r1, r6 │ │ │ │ movw r2, #1108 @ 0x454 │ │ │ │ add r0, pc │ │ │ │ @@ -199160,50 +199158,50 @@ │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ str r7, [sp, #112] @ 0x70 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r4, r3] │ │ │ │ + ldrb r6, [r7, r3] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r2, [r5, #30] │ │ │ │ + ldrh r2, [r0, #32] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrb r0, [r7, r3] │ │ │ │ + ldrb r0, [r2, r4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r0, [r7, r3] │ │ │ │ + ldrb r0, [r2, r4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ bic.w r0, r6, #16252928 @ 0xf80000 │ │ │ │ - ldrh r6, [r7, r7] │ │ │ │ + ldrb r6, [r2, r0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r6, [r0, r3] │ │ │ │ + ldrb r6, [r3, r3] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r6, [r2, #22] │ │ │ │ + ldrh r6, [r5, #22] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r1, [sp, #400] @ 0x190 │ │ │ │ + str r1, [sp, #496] @ 0x1f0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ble.n 30f63c │ │ │ │ + ble.n 30f66c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r0, [r1, r2] │ │ │ │ + ldrb r0, [r4, r2] │ │ │ │ lsls r2, r3, #1 │ │ │ │ asrs r5, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r3, #19 │ │ │ │ movs r0, r0 │ │ │ │ str r5, [sp, #768] @ 0x300 │ │ │ │ lsls r3, r5, #3 │ │ │ │ - ldrh r4, [r4, r6] │ │ │ │ + ldrh r4, [r7, r6] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r4, [r5, r5] │ │ │ │ + ldrh r4, [r0, r6] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r0, [r7, #16] │ │ │ │ + ldrh r0, [r2, #18] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrh r6, [r5, r4] │ │ │ │ + ldrh r6, [r0, r5] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r6, [r6, r6] │ │ │ │ + ldrh r6, [r1, r7] │ │ │ │ lsls r2, r3, #1 │ │ │ │ b.n 30f320 │ │ │ │ nop │ │ │ │ b.n 30f320 │ │ │ │ nop │ │ │ │ ldr.w r3, [r0, #1852] @ 0x73c │ │ │ │ lsls r3, r3, #31 │ │ │ │ @@ -199224,23 +199222,23 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #36] @ (30f7a8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72ee60 │ │ │ │ - ldrh r4, [r2, #12] │ │ │ │ + b.w 72ee68 │ │ │ │ + ldrh r4, [r5, #12] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r0, [sp, #136] @ 0x88 │ │ │ │ + str r0, [sp, #232] @ 0xe8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bgt.n 30f83c │ │ │ │ + bgt.n 30f86c │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 30f7e4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -199248,24 +199246,24 @@ │ │ │ │ movs r3, #204 @ 0xcc │ │ │ │ ldr r1, [pc, #36] @ (30f7ec ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 43f4dc │ │ │ │ nop │ │ │ │ - ldrh r2, [r2, #10] │ │ │ │ + ldrh r2, [r5, #10] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrh r4, [r0, r1] │ │ │ │ + ldrh r4, [r3, r1] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r2, [r3, r1] │ │ │ │ + ldrh r2, [r6, r1] │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ mov fp, r2 │ │ │ │ @@ -199419,15 +199417,15 @@ │ │ │ │ strd sl, r4, [sp] │ │ │ │ blx 28d804 <__fprintf_chk@plt+0x4> │ │ │ │ b.n 30f920 │ │ │ │ ldr r0, [pc, #160] @ (30fa40 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ ldr.w r2, [r5, #2860] @ 0xb2c │ │ │ │ cmp r2, sl │ │ │ │ bne.n 30f916 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r5, #2872] @ 0xb38 │ │ │ │ ldr.w r3, [r5, #2868] @ 0xb34 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -199467,37 +199465,37 @@ │ │ │ │ str r4, [sp, #176] @ 0xb0 │ │ │ │ lsls r3, r5, #3 │ │ │ │ @ instruction: 0xf3940078 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r2, r3, r4, r6, lr} │ │ │ │ + push {r1, r2, r4, r5, r6, lr} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r2, [r7, r7] │ │ │ │ + ldrh r2, [r2, r0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - push {r3, r4, r5, r6, r7} │ │ │ │ + push {r4, lr} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r0, [r1, r7] │ │ │ │ + ldr r0, [r4, r7] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - push {r2, r6, r7} │ │ │ │ + push {r2, r3, r4, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r6, [r7, r6] │ │ │ │ + ldr r6, [r2, r7] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r0, [r5, r5] │ │ │ │ + ldr r0, [r0, r6] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - push {r1, r5, r6} │ │ │ │ + push {r1, r3, r4, r5, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r0, [r7, r4] │ │ │ │ + ldr r0, [r2, r5] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r4, [r1, #56] @ 0x38 │ │ │ │ + strh r4, [r4, #56] @ 0x38 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r2, [r0, r0] │ │ │ │ + ldr r2, [r3, r0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r6, [r2, r5] │ │ │ │ + ldr r6, [r5, r5] │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #492] @ (30fc58 ) │ │ │ │ @@ -199682,29 +199680,29 @@ │ │ │ │ str.w r3, [r4, #2872] @ 0xb38 │ │ │ │ b.n 30fae0 │ │ │ │ str r1, [sp, #816] @ 0x330 │ │ │ │ lsls r3, r5, #3 │ │ │ │ @ instruction: 0xf1300078 │ │ │ │ str r0, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - cbz r4, 30fcaa │ │ │ │ + cbz r4, 30fcb0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r6, [r5, r0] │ │ │ │ + ldr r6, [r0, r1] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - uxth r0, r1 │ │ │ │ + uxth r0, r4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrsb r2, [r3, r5] │ │ │ │ + ldrsb r2, [r6, r5] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - sxtb r4, r2 │ │ │ │ + sxtb r4, r5 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrsb r4, [r6, r3] │ │ │ │ + ldrsb r4, [r1, r4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - sxth r6, r1 │ │ │ │ + sxth r6, r4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrsb r4, [r4, r3] │ │ │ │ + ldrsb r4, [r7, r3] │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #136] @ (30fd20 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -199712,15 +199710,15 @@ │ │ │ │ movs r3, #204 @ 0xcc │ │ │ │ ldr r1, [pc, #136] @ (30fd28 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [pc, #124] @ (30fd2c ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r0, r3, #15232 @ 0x3b80 │ │ │ │ adds r0, #8 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cbz r2, 30fcc4 │ │ │ │ @@ -199728,15 +199726,15 @@ │ │ │ │ cbz r2, 30fcc4 │ │ │ │ ldr r1, [r3, #8] │ │ │ │ str r1, [r4, r2] │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ cmp r0, r3 │ │ │ │ bne.n 30fcb8 │ │ │ │ movs r0, #1 │ │ │ │ - bl 88eba8 │ │ │ │ + bl 88ebb0 │ │ │ │ add.w r3, r4, #2848 @ 0xb20 │ │ │ │ strd r0, r1, [r3] │ │ │ │ ldr.w r5, [r4, #1816] @ 0x718 │ │ │ │ cbz r5, 30fd12 │ │ │ │ ldr r6, [pc, #80] @ (30fd30 ) │ │ │ │ ldr.w r8, [pc, #80] @ 30fd34 │ │ │ │ ldr r7, [pc, #80] @ (30fd38 ) │ │ │ │ @@ -199745,56 +199743,56 @@ │ │ │ │ adds r6, #120 @ 0x78 │ │ │ │ add r7, pc │ │ │ │ ldr r0, [r5, #8] │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [r0, #96] @ 0x60 │ │ │ │ movs r2, #1 │ │ │ │ ldr.w r3, [r4, #1860] @ 0x744 │ │ │ │ lsls r2, r1 │ │ │ │ orrs r3, r2 │ │ │ │ str.w r3, [r4, #1860] @ 0x744 │ │ │ │ ldr r5, [r5, #16] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 30fcee │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 30f320 │ │ │ │ nop │ │ │ │ - strh r2, [r7, #34] @ 0x22 │ │ │ │ + strh r2, [r2, #36] @ 0x24 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strb r6, [r5, r5] │ │ │ │ + strb r6, [r0, r6] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r2, [r0, r6] │ │ │ │ + strb r2, [r3, r6] │ │ │ │ lsls r2, r3, #1 │ │ │ │ vqadd.s8 q0, q4, q12 │ │ │ │ - strh r2, [r6, #32] │ │ │ │ + strh r2, [r1, #34] @ 0x22 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrsb r4, [r5, r2] │ │ │ │ + ldrsb r4, [r0, r3] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrsb r0, [r0, r3] │ │ │ │ + ldrsb r0, [r3, r3] │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #64] @ 30fd90 │ │ │ │ ldr r2, [pc, #64] @ (30fd94 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #64] @ (30fd98 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #52] @ (30fd9c ) │ │ │ │ ldr r3, [pc, #56] @ (30fda0 ) │ │ │ │ ldr r1, [pc, #56] @ (30fda4 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r3, [r0, #72] @ 0x48 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ @@ -199804,28 +199802,28 @@ │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #88] @ 0x58 │ │ │ │ movs r2, #1 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72dfb4 │ │ │ │ - strh r2, [r0, #30] │ │ │ │ + b.w 72dfbc │ │ │ │ + strh r2, [r3, #30] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrh r4, [r2, #18] │ │ │ │ + ldrh r4, [r5, #18] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bvs.n 30fe88 │ │ │ │ + bvs.n 30fcb8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ lsrs r3, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r6, #21 │ │ │ │ movs r0, r0 │ │ │ │ stmia r0!, {r3, r4, r5, r7} │ │ │ │ lsls r6, r4, #3 │ │ │ │ - strb r4, [r4, r5] │ │ │ │ + strb r4, [r7, r5] │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #88] @ (30fe18 ) │ │ │ │ @@ -199833,25 +199831,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (30fe20 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #80] @ (30fe24 ) │ │ │ │ ldr r1, [pc, #80] @ (30fe28 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ movs r2, #3 │ │ │ │ movw r1, #10558 @ 0x293e │ │ │ │ strb.w r2, [r0, #112] @ 0x70 │ │ │ │ strh.w r1, [r0, #110] @ 0x6e │ │ │ │ ldr r3, [pc, #52] @ (30fe2c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ @@ -199862,25 +199860,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strh r4, [r2, #26] │ │ │ │ + strh r4, [r5, #26] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrh r6, [r4, #14] │ │ │ │ + ldrh r6, [r7, #14] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bvs.n 30fe38 │ │ │ │ + bvs.n 30fe68 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r6, #182 @ 0xb6 │ │ │ │ + subs r6, #206 @ 0xce │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r7, {r5, r6, r7} │ │ │ │ + ldmia r7, {r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r0, [r0, r7] │ │ │ │ + strb r0, [r3, r7] │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #88] @ (30fe9c ) │ │ │ │ @@ -199888,25 +199886,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (30fea4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #80] @ (30fea8 ) │ │ │ │ ldr r1, [pc, #80] @ (30feac ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ movs r2, #1 │ │ │ │ movw r1, #9832 @ 0x2668 │ │ │ │ strb.w r2, [r0, #112] @ 0x70 │ │ │ │ strh.w r1, [r0, #110] @ 0x6e │ │ │ │ ldr r3, [pc, #52] @ (30feb0 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ @@ -199917,25 +199915,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strh r0, [r2, #22] │ │ │ │ + strh r0, [r5, #22] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrh r2, [r4, #10] │ │ │ │ + ldrh r2, [r7, #10] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bpl.n 30fdb4 │ │ │ │ + bpl.n 30fde4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r6, #50 @ 0x32 │ │ │ │ + subs r6, #74 @ 0x4a │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r7!, {r2, r3, r4, r6} │ │ │ │ + ldmia r7!, {r2, r4, r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r0, [r4, r5] │ │ │ │ + strb r0, [r7, r5] │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ @@ -200089,17 +200087,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r5, #42] @ 0x2a │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldrh r6, [r4, #42] @ 0x2a │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #120 @ 0x78 │ │ │ │ + add r7, sp, #216 @ 0xd8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r6, [r3, r3] │ │ │ │ + strb r6, [r6, r3] │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r0, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r6, #32] │ │ │ │ lsls r3, r5, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -200152,19 +200150,19 @@ │ │ │ │ blx 28d804 <__fprintf_chk@plt+0x4> │ │ │ │ b.n 310076 │ │ │ │ nop │ │ │ │ ldrh r2, [r1, #30] │ │ │ │ lsls r3, r5, #3 │ │ │ │ str r0, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #504 @ 0x1f8 │ │ │ │ + add r5, sp, #600 @ 0x258 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r4, [r1, #2] │ │ │ │ + strh r4, [r4, #2] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - cbnz r4, 310112 │ │ │ │ + cbnz r4, 310118 │ │ │ │ lsls r7, r3, #1 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 310176 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -200181,23 +200179,23 @@ │ │ │ │ ldr r1, [pc, #108] @ (31018c ) │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r1, pc │ │ │ │ str.w fp, [sp] │ │ │ │ mov r7, r1 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ add.w ip, sl, #160 @ 0xa0 │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ ldr.w r6, [ip, #104] @ 0x68 │ │ │ │ cbz r6, 31015a │ │ │ │ @@ -200215,19 +200213,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ - strh r2, [r1, #0] │ │ │ │ + strh r2, [r4, #0] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strh r0, [r0, r2] │ │ │ │ + strh r0, [r3, r2] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r0, [r1, r2] │ │ │ │ + strh r0, [r4, r2] │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #288] @ (3102c4 ) │ │ │ │ movs r4, #48 @ 0x30 │ │ │ │ @@ -200341,25 +200339,25 @@ │ │ │ │ blx 28d804 <__fprintf_chk@plt+0x4> │ │ │ │ b.n 31021e │ │ │ │ nop │ │ │ │ ldrh r2, [r2, #20] │ │ │ │ lsls r3, r5, #3 │ │ │ │ str r0, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #968 @ 0x3c8 │ │ │ │ + add r4, sp, #40 @ 0x28 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r2, [r7, r6] │ │ │ │ + str r2, [r2, r7] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r3, sp, #792 @ 0x318 │ │ │ │ + add r3, sp, #888 @ 0x378 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r2, [r1, r7] │ │ │ │ + str r2, [r4, r7] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r3, sp, #632 @ 0x278 │ │ │ │ + add r3, sp, #728 @ 0x2d8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r2, [r6, r5] │ │ │ │ + str r2, [r1, r6] │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #84] @ (310348 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -200368,22 +200366,22 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r4, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ adds r4, #160 @ 0xa0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ movs r3, #11 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cbz r3, 310332 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #20 │ │ │ │ @@ -200391,19 +200389,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - ldrb r6, [r3, #24] │ │ │ │ + ldrb r6, [r6, #24] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r0, [r3, r2] │ │ │ │ + str r0, [r6, r2] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r2, [r5, r2] │ │ │ │ + str r2, [r0, r3] │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ mov r8, r2 │ │ │ │ @@ -200432,15 +200430,15 @@ │ │ │ │ adds r3, #188 @ 0xbc │ │ │ │ str r3, [sp, #0] │ │ │ │ str r4, [r5, #4] │ │ │ │ movs r3, #15 │ │ │ │ ldr r4, [pc, #676] @ (310644 ) │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov lr, r0 │ │ │ │ add.w r4, r0, #372 @ 0x174 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 3103b8 │ │ │ │ add.w r4, r0, #180 @ 0xb4 │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r9 │ │ │ │ @@ -200679,33 +200677,33 @@ │ │ │ │ b.n 310578 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r0, #6] │ │ │ │ lsls r3, r5, #3 │ │ │ │ - ldr r7, [pc, #416] @ (3107dc ) │ │ │ │ + ldr r7, [pc, #512] @ (31083c ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r4, [r0, r0] │ │ │ │ + str r4, [r3, r0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r6, [r0, #22] │ │ │ │ + ldrb r6, [r3, #22] │ │ │ │ lsls r6, r5, #1 │ │ │ │ ldrh r4, [r3, #4] │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldrh r0, [r5, #2] │ │ │ │ lsls r3, r5, #3 │ │ │ │ - add r2, sp, #160 @ 0xa0 │ │ │ │ + add r2, sp, #256 @ 0x100 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r4, [r1, r1] │ │ │ │ + str r4, [r4, r1] │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r0, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #712 @ 0x2c8 │ │ │ │ + add r0, sp, #808 @ 0x328 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r6, [pc, #992] @ (310a40 ) │ │ │ │ + ldr r7, [pc, #64] @ (3106a0 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #156] @ (310710 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -200717,33 +200715,33 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #15 │ │ │ │ add r1, pc │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [pc, #136] @ (31071c ) │ │ │ │ add.w r3, r4, #120 @ 0x78 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #11 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #160 @ 0xa0 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #11 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ mov r2, r0 │ │ │ │ adds r1, r3, #1 │ │ │ │ itt eq │ │ │ │ ldreq r3, [r7, #68] @ 0x44 │ │ │ │ streq r3, [r6, #96] @ 0x60 │ │ │ │ cmp r3, #14 │ │ │ │ @@ -200762,37 +200760,37 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #60] @ (310728 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - ldrb r0, [r4, #10] │ │ │ │ + ldrb r0, [r7, #10] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r5, [pc, #72] @ (310760 ) │ │ │ │ + ldr r5, [pc, #168] @ (3107c0 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r4, [pc, #368] @ (31088c ) │ │ │ │ + ldr r4, [pc, #464] @ (3108ec ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r5, [pc, #72] @ (310768 ) │ │ │ │ + ldr r5, [pc, #168] @ (3107c8 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r6, [r5, #8] │ │ │ │ + ldrb r6, [r0, #9] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r5, [pc, #688] @ (3109d8 ) │ │ │ │ + ldr r5, [pc, #784] @ (310a38 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r3, [pc, #128] @ (3107ac ) │ │ │ │ + ldr r3, [pc, #224] @ (31080c ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ movs r3, #0 │ │ │ │ @@ -200815,15 +200813,15 @@ │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r7, #188 @ 0xbc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #15 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r3, [r0, #176] @ 0xb0 │ │ │ │ subw r4, r0, #1772 @ 0x6ec │ │ │ │ lsls r2, r3, #31 │ │ │ │ bmi.w 31095c │ │ │ │ ldr.w r3, [r4, #1920] @ 0x780 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.w 310914 │ │ │ │ @@ -201102,59 +201100,59 @@ │ │ │ │ add sp, #124 @ 0x7c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 30f320 │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r1, #7] │ │ │ │ + ldrb r6, [r4, #7] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r3, [pc, #600] @ (310d08 ) │ │ │ │ + ldr r3, [pc, #696] @ (310d68 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh r6, [r4, #38] @ 0x26 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r4, #38] @ 0x26 │ │ │ │ lsls r3, r5, #3 │ │ │ │ - ldr r4, [pc, #144] @ (310b50 ) │ │ │ │ + ldr r4, [pc, #240] @ (310bb0 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r0, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #624 @ (adr r5, 310d38 ) │ │ │ │ + add r5, pc, #720 @ (adr r5, 310d98 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r4, [r3, #1] │ │ │ │ + ldrb r4, [r6, #1] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r4, [pc, #288] @ (310bf0 ) │ │ │ │ + ldr r4, [pc, #384] @ (310c50 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh r0, [r2, #26] │ │ │ │ lsls r3, r5, #3 │ │ │ │ - add r5, pc, #64 @ (adr r5, 310b18 ) │ │ │ │ + add r5, pc, #160 @ (adr r5, 310b78 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh r6, [r0, #24] │ │ │ │ lsls r3, r5, #3 │ │ │ │ - ldr r3, [pc, #560] @ (310d10 ) │ │ │ │ + ldr r3, [pc, #656] @ (310d70 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r4, pc, #704 @ (adr r4, 310da4 ) │ │ │ │ + add r4, pc, #800 @ (adr r4, 310e04 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r3, [pc, #56] @ (310b20 ) │ │ │ │ + ldr r3, [pc, #152] @ (310b80 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r4, pc, #456 @ (adr r4, 310cb4 ) │ │ │ │ + add r4, pc, #552 @ (adr r4, 310d14 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r6, [r6, #28] │ │ │ │ + strb r6, [r1, #29] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r3, [pc, #440] @ (310cac ) │ │ │ │ + ldr r3, [pc, #536] @ (310d0c ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh r0, [r6, #16] │ │ │ │ lsls r3, r5, #3 │ │ │ │ - add r3, pc, #976 @ (adr r3, 310ecc ) │ │ │ │ + add r4, pc, #48 @ (adr r4, 310b2c ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r6, [r7, #26] │ │ │ │ + strb r6, [r2, #27] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r2, [pc, #856] @ (310e5c ) │ │ │ │ + ldr r2, [pc, #952] @ (310ebc ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh r0, [r7, #12] │ │ │ │ lsls r3, r5, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -201180,26 +201178,26 @@ │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cbz r4, 310b8a │ │ │ │ ldr r0, [r4, #8] │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r9, r3 │ │ │ │ bne.n 310b46 │ │ │ │ mov r5, r0 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ add.w r3, fp, #160 @ 0xa0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ mov r3, r0 │ │ │ │ ubfx r2, sl, #0, #20 │ │ │ │ ubfx r1, sl, #20, #7 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #100] @ 0x64 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -201249,33 +201247,33 @@ │ │ │ │ ldr r2, [pc, #48] @ (310c24 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ b.n 310bc2 │ │ │ │ nop │ │ │ │ strh r0, [r4, #8] │ │ │ │ lsls r3, r5, #3 │ │ │ │ - strb r0, [r4, #23] │ │ │ │ + strb r0, [r7, #23] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r0, [pc, #360] @ (310d70 ) │ │ │ │ + ldr r0, [pc, #456] @ (310dd0 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r0, [pc, #432] @ (310dbc ) │ │ │ │ + ldr r0, [pc, #528] @ (310e1c ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r0, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #536 @ (adr r2, 310e2c ) │ │ │ │ + add r2, pc, #632 @ (adr r2, 310e8c ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r2, [r3, #21] │ │ │ │ + strb r2, [r6, #21] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r1, [pc, #896] @ (310f9c ) │ │ │ │ + ldr r1, [pc, #992] @ (310ffc ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r2, pc, #320 @ (adr r2, 310d60 ) │ │ │ │ + add r2, pc, #416 @ (adr r2, 310dc0 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r4, [r4, #20] │ │ │ │ + strb r4, [r7, #20] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r1, [pc, #504] @ (310e20 ) │ │ │ │ + ldr r1, [pc, #600] @ (310e80 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r1, [pc, #540] @ (310e58 ) │ │ │ │ sub sp, #92 @ 0x5c │ │ │ │ @@ -201476,47 +201474,47 @@ │ │ │ │ nop │ │ │ │ ldrb r4, [r7, #31] │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r6, #31] │ │ │ │ lsls r3, r5, #3 │ │ │ │ - strb r4, [r4, #18] │ │ │ │ + strb r4, [r7, #18] │ │ │ │ lsls r6, r5, #1 │ │ │ │ str r0, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #232 @ (adr r1, 310f58 ) │ │ │ │ + add r1, pc, #328 @ (adr r1, 310fb8 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r1, [pc, #8] @ (310e7c ) │ │ │ │ + ldr r1, [pc, #104] @ (310edc ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrb r0, [r6, #27] │ │ │ │ lsls r3, r5, #3 │ │ │ │ - add r0, pc, #640 @ (adr r0, 3110fc ) │ │ │ │ + add r0, pc, #736 @ (adr r0, 31115c ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r2, [r6, #13] │ │ │ │ + strb r2, [r1, #14] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r0, [pc, #200] @ (310f4c ) │ │ │ │ + ldr r0, [pc, #296] @ (310fac ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r0, pc, #432 @ (adr r0, 311038 ) │ │ │ │ + add r0, pc, #528 @ (adr r0, 311098 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r6, [r7, #12] │ │ │ │ + strb r6, [r2, #13] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r0, [pc, #136] @ (310f18 ) │ │ │ │ + ldr r0, [pc, #232] @ (310f78 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r0, pc, #280 @ (adr r0, 310fac ) │ │ │ │ + add r0, pc, #376 @ (adr r0, 31100c ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r0, [r2, #12] │ │ │ │ + strb r0, [r5, #12] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - blx r7 │ │ │ │ + blx sl │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r0, pc, #16 @ (adr r0, 310eb0 ) │ │ │ │ + add r0, pc, #112 @ (adr r0, 310f10 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r6, [r2, #11] │ │ │ │ + strb r6, [r5, #11] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - @ instruction: 0x47a2 │ │ │ │ + @ instruction: 0x47ba │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr.w r3, [r0, #1948] @ 0x79c │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 310eba │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -201563,27 +201561,27 @@ │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r3 │ │ │ │ mov r3, r0 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #32] @ (310f4c ) │ │ │ │ add r2, pc │ │ │ │ - bl 72c6d4 │ │ │ │ + bl 72c6dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r5, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bics r0, r7 │ │ │ │ + mvns r0, r2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00310f50 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -201602,15 +201600,15 @@ │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cbz r4, 310fa6 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, r6 │ │ │ │ bne.n 310f7a │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -201620,19 +201618,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - strb r0, [r5, #6] │ │ │ │ + strb r0, [r0, #7] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - add r2, r4 │ │ │ │ + add r2, r7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r6, r6 │ │ │ │ + add r6, r9 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00310fc4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -201646,29 +201644,29 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #40] @ (311010 ) │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #15 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #72] @ 0x48 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ - strb r6, [r7, #4] │ │ │ │ + strb r6, [r2, #5] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - bics r4, r5 │ │ │ │ + mvns r4, r0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmn r0, r7 │ │ │ │ + orrs r0, r2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00311014 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -201684,31 +201682,31 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r5, [sp, #32] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #15 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ str r5, [sp, #32] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ ldr r5, [r0, #76] @ 0x4c │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ mov ip, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ bx ip │ │ │ │ nop │ │ │ │ - strb r0, [r5, #3] │ │ │ │ + strb r0, [r0, #4] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - cmp r6, r4 │ │ │ │ + cmp r6, r7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - muls r0, r3 │ │ │ │ + muls r0, r6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cbz r0, 31107c │ │ │ │ add.w r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb.w r0, [r0, #1581] @ 0x62d │ │ │ │ @@ -201717,22 +201715,22 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #36] @ (3110b4 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 732a74 │ │ │ │ + bl 732a7c │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 732a74 │ │ │ │ + bl 732a7c │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 732a74 │ │ │ │ + bl 732a7c │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ asrs r0, r6, #26 │ │ │ │ lsls r1, r7, #1 │ │ │ │ cmp r1, #255 @ 0xff │ │ │ │ bls.n 311154 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -201859,21 +201857,21 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ add.w r3, r4, #8192 @ 0x2000 │ │ │ │ ldr.w r0, [r3, #336] @ 0x150 │ │ │ │ - bl 88e7ec │ │ │ │ + bl 88e7f4 │ │ │ │ ldr.w ip, [pc, #96] @ 31127c │ │ │ │ add ip, pc │ │ │ │ b.n 3111dc │ │ │ │ add.w r3, r4, #8192 @ 0x2000 │ │ │ │ ldr.w r0, [r3, #336] @ 0x150 │ │ │ │ - bl 88e7ec │ │ │ │ + bl 88e7f4 │ │ │ │ ldr.w ip, [pc, #80] @ 311280 │ │ │ │ add ip, pc │ │ │ │ b.n 3111a8 │ │ │ │ ldr r2, [pc, #76] @ (311284 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -201890,15 +201888,15 @@ │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ ldr r2, [r0, #36] @ 0x24 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [r0, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #48] @ (311290 ) │ │ │ │ ldr.w r3, [r3, #208] @ 0xd0 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 31119a │ │ │ │ nop │ │ │ │ ldrb r2, [r0, #11] │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r5, #3 │ │ │ │ @@ -201910,15 +201908,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, #92] @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #19 │ │ │ │ lsls r1, r7, #1 │ │ │ │ - ldr r2, [pc, #8] @ (31129c ) │ │ │ │ + ldr r2, [pc, #104] @ (3112fc ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ movs r6, #0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -202059,15 +202057,15 @@ │ │ │ │ b.n 3113e2 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ strd r0, r1, [r7] │ │ │ │ strd r0, r1, [r4, #-8] │ │ │ │ movs r0, #1 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 88eba8 │ │ │ │ + bl 88ebb0 │ │ │ │ add.w r3, fp, #8512 @ 0x2140 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ strd r0, r1, [r3, #24] │ │ │ │ ldr r3, [pc, #104] @ (3114c0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -202084,15 +202082,15 @@ │ │ │ │ bpl.n 311402 │ │ │ │ ldr.w r3, [fp, #4] │ │ │ │ ldr r0, [pc, #84] @ (3114cc ) │ │ │ │ ldr r1, [r3, #4] │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ ldr r3, [pc, #72] @ (3114d0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3113ec │ │ │ │ ldr r3, [pc, #52] @ (3114c8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -202100,34 +202098,34 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3113ec │ │ │ │ ldr.w r3, [fp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #48] @ (3114d4 ) │ │ │ │ ldr r1, [r3, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3113ec │ │ │ │ movw r5, #48576 @ 0xbdc0 │ │ │ │ movt r5, #65520 @ 0xfff0 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 3113e2 │ │ │ │ nop │ │ │ │ ldrb r4, [r0, #4] │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #88] @ (311528 ) │ │ │ │ + ldr r0, [pc, #184] @ (311588 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #32] @ (3114f8 ) │ │ │ │ + ldr r0, [pc, #128] @ (311558 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #104] @ (311554 ) │ │ │ │ @@ -202135,61 +202133,61 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #108] @ (31155c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #96] @ (311560 ) │ │ │ │ ldr r1, [pc, #96] @ (311564 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r1, [pc, #80] @ (311568 ) │ │ │ │ ldr r2, [pc, #84] @ (31156c ) │ │ │ │ ldr r3, [pc, #84] @ (311570 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #96] @ 0x60 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ ldr r1, [pc, #76] @ (311574 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ - bl 72f324 │ │ │ │ + bl 72f32c │ │ │ │ ldr r3, [pc, #60] @ (311578 ) │ │ │ │ ldr r1, [pc, #64] @ (31157c ) │ │ │ │ movs r2, #4 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #232 @ 0xe8 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72dfb4 │ │ │ │ + b.w 72dfbc │ │ │ │ nop │ │ │ │ - ldr r4, [r0, #84] @ 0x54 │ │ │ │ + ldr r4, [r3, #84] @ 0x54 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strb r2, [r7, #10] │ │ │ │ + strb r2, [r2, #11] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bkpt 0x00de │ │ │ │ + bkpt 0x00f6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r6, #142 @ 0x8e │ │ │ │ + subs r6, #166 @ 0xa6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r6, #164 @ 0xa4 │ │ │ │ + subs r6, #188 @ 0xbc │ │ │ │ lsls r2, r3, #1 │ │ │ │ asrs r7, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r0, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r4, #30 │ │ │ │ movs r0, r0 │ │ │ │ @@ -202322,27 +202320,27 @@ │ │ │ │ bne.n 31174e │ │ │ │ ldr r2, [r4, #0] │ │ │ │ add.w r2, r2, #32768 @ 0x8000 │ │ │ │ ldrb.w r2, [r2, #1581] @ 0x62d │ │ │ │ cbz r2, 31170a │ │ │ │ cbz r3, 311736 │ │ │ │ movs r0, #1 │ │ │ │ - bl 88eba8 │ │ │ │ + bl 88ebb0 │ │ │ │ add.w r3, r4, #8512 @ 0x2140 │ │ │ │ vldr d7, [pc, #148] @ 311778 │ │ │ │ add.w ip, r4, #8192 @ 0x2000 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ strd r0, r1, [r3, #24] │ │ │ │ adds r2, r0, r2 │ │ │ │ vstr d7, [r3] │ │ │ │ vstr d7, [r3, #8] │ │ │ │ adc.w r3, r1, #0 │ │ │ │ ldr.w r0, [ip, #336] @ 0x150 │ │ │ │ - bl 88e994 │ │ │ │ + bl 88e99c │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ ldrb r1, [r4, #9] │ │ │ │ cbz r3, 31171c │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 50ec50 │ │ │ │ @@ -202354,15 +202352,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ add.w r3, r4, #8192 @ 0x2000 │ │ │ │ ldr.w r0, [r3, #336] @ 0x150 │ │ │ │ - bl 88e7ec │ │ │ │ + bl 88e7f4 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ ldrb r1, [r4, #9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31171c │ │ │ │ b.n 311712 │ │ │ │ ldr r1, [pc, #56] @ (311788 ) │ │ │ │ @@ -202376,28 +202374,28 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 3116c8 │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r0, [pc, #40] @ (311790 ) │ │ │ │ ldr.w r1, [ip, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 3116c8 │ │ │ │ nop │ │ │ │ ... │ │ │ │ strb r2, [r2, #22] │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, ip │ │ │ │ + cmp r2, pc │ │ │ │ lsls r2, r3, #1 │ │ │ │ tst.w r0, #16384 @ 0x4000 │ │ │ │ ubfx r3, r0, #11, #3 │ │ │ │ movw r2, #48000 @ 0xbb80 │ │ │ │ movw ip, #44100 @ 0xac44 │ │ │ │ it ne │ │ │ │ movne r2, ip │ │ │ │ @@ -202616,19 +202614,19 @@ │ │ │ │ blx 28d804 <__fprintf_chk@plt+0x4> │ │ │ │ b.n 311924 │ │ │ │ nop │ │ │ │ strb r2, [r4, #12] │ │ │ │ lsls r3, r5, #3 │ │ │ │ str r0, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #544] @ 0x220 │ │ │ │ + str r4, [sp, #640] @ 0x280 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r0, [r7, #4] │ │ │ │ + ldr r0, [r2, #8] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - add r0, pc, #624 @ (adr r0, 311c50 ) │ │ │ │ + add r0, pc, #720 @ (adr r0, 311cb0 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r3, [pc, #1256] @ 311edc │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -202639,15 +202637,15 @@ │ │ │ │ ldr.w r1, [pc, #1248] @ 311ee4 │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ mov fp, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ and.w r3, r6, #458752 @ 0x70000 │ │ │ │ lsrs r7, r6, #8 │ │ │ │ cmp.w r3, #458752 @ 0x70000 │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ ldr.w sl, [pc, #1220] @ 311ee8 │ │ │ │ mov r8, r0 │ │ │ │ itt eq │ │ │ │ @@ -203108,79 +203106,79 @@ │ │ │ │ ldr r1, [pc, #124] @ (311f4c ) │ │ │ │ add r1, pc │ │ │ │ b.n 311e7c │ │ │ │ ldr r2, [pc, #120] @ (311f50 ) │ │ │ │ add r2, pc │ │ │ │ b.n 311e74 │ │ │ │ nop │ │ │ │ - ldr r6, [r6, #0] │ │ │ │ + ldr r6, [r1, #4] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - cmn r2, r7 │ │ │ │ + orrs r2, r2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - orrs r6, r1 │ │ │ │ + orrs r6, r4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ strb r4, [r1, #8] │ │ │ │ lsls r3, r5, #3 │ │ │ │ str r0, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #536] @ 0x218 │ │ │ │ + str r3, [sp, #632] @ 0x278 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r0, r1 │ │ │ │ + cmp r0, r4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r2, [sp, #744] @ 0x2e8 │ │ │ │ + str r2, [sp, #840] @ 0x348 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r0, [r2, #104] @ 0x68 │ │ │ │ + str r0, [r5, #104] @ 0x68 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - adcs r2, r7 │ │ │ │ + sbcs r2, r2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r2, [sp, #432] @ 0x1b0 │ │ │ │ + str r2, [sp, #528] @ 0x210 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r1, [sp, #224] @ 0xe0 │ │ │ │ + str r1, [sp, #320] @ 0x140 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r6, [r3, #80] @ 0x50 │ │ │ │ + str r6, [r6, #80] @ 0x50 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r0, r3 │ │ │ │ + lsls r0, r6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r0, [sp, #976] @ 0x3d0 │ │ │ │ + str r1, [sp, #48] @ 0x30 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r6, [r3, #38] @ 0x26 │ │ │ │ + strh r6, [r6, #38] @ 0x26 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - str r0, [sp, #360] @ 0x168 │ │ │ │ + str r0, [sp, #456] @ 0x1c8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r7, #110 @ 0x6e │ │ │ │ + subs r7, #134 @ 0x86 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r2, [r3, #62] @ 0x3e │ │ │ │ + ldrh r2, [r6, #62] @ 0x3e │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldc2 0, cr0, [sl], {97} @ 0x61 │ │ │ │ - @ instruction: 0xfaba0064 │ │ │ │ - strd r0, r0, [r0], #-372 @ 0x174 │ │ │ │ - subs r4, r4, #2 │ │ │ │ + ldc2 0, cr0, [r2], #-388 @ 0xfffffe7c │ │ │ │ + @ instruction: 0xfad20064 │ │ │ │ + ldrd r0, r0, [r8], #-372 @ 0x174 │ │ │ │ + subs r4, r7, #2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r6, #92 @ 0x5c │ │ │ │ + subs r6, #116 @ 0x74 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r6, #224 @ 0xe0 │ │ │ │ + subs r6, #248 @ 0xf8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r6, #58 @ 0x3a │ │ │ │ + subs r6, #82 @ 0x52 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ + ldr r2, [r2, #16] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - subs r6, #42 @ 0x2a │ │ │ │ + subs r6, #66 @ 0x42 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r6, #36 @ 0x24 │ │ │ │ + subs r6, #60 @ 0x3c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r6, #30 │ │ │ │ + subs r6, #54 @ 0x36 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r9, r0 │ │ │ │ sub sp, #28 │ │ │ │ movs r0, #1 │ │ │ │ - bl 88eba8 │ │ │ │ + bl 88ebb0 │ │ │ │ add.w r3, r9, #8512 @ 0x2140 │ │ │ │ mov r4, r0 │ │ │ │ mov fp, r1 │ │ │ │ ldrd r0, r2, [r3, #24] │ │ │ │ subs r0, r4, r0 │ │ │ │ sbc.w r2, r1, r2 │ │ │ │ cmp r0, #1 │ │ │ │ @@ -203201,22 +203199,22 @@ │ │ │ │ mov r1, ip │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ add r3, pc, #228 @ (adr r3, 3120a0 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 8a8398 │ │ │ │ + bl 8a83a0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov sl, r0 │ │ │ │ adds r0, r5, r1 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #212 @ (adr r3, 3120a0 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 8a8398 │ │ │ │ + bl 8a83a0 │ │ │ │ bic.w r0, r0, #3 │ │ │ │ cmp r8, r0 │ │ │ │ sbcs.w r3, r6, sl │ │ │ │ bge.n 312064 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ adds.w r5, r2, #8192 @ 0x2000 │ │ │ │ @@ -203275,27 +203273,27 @@ │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldr.w r0, [r9, #336] @ 0x150 │ │ │ │ adc.w r3, fp, #0 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 88e994 │ │ │ │ + b.w 88e99c │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r9, r0 │ │ │ │ sub sp, #28 │ │ │ │ movs r0, #1 │ │ │ │ - bl 88eba8 │ │ │ │ + bl 88ebb0 │ │ │ │ add.w r3, r9, #8512 @ 0x2140 │ │ │ │ mov r4, r0 │ │ │ │ mov fp, r1 │ │ │ │ ldrd r0, r6, [r3, #24] │ │ │ │ subs r0, r4, r0 │ │ │ │ sbc.w r6, r1, r6 │ │ │ │ cmp r0, #1 │ │ │ │ @@ -203315,22 +203313,22 @@ │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r1, r7 │ │ │ │ ldrd r7, r6, [r2] │ │ │ │ ldr r2, [r2, #12] │ │ │ │ str r2, [sp, #20] │ │ │ │ add r3, pc, #220 @ (adr r3, 3121e8 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 8a8398 │ │ │ │ + bl 8a83a0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov sl, r0 │ │ │ │ adds r0, r5, r1 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #204 @ (adr r3, 3121e8 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 8a8398 │ │ │ │ + bl 8a83a0 │ │ │ │ bic.w r0, r0, #3 │ │ │ │ cmp r7, r0 │ │ │ │ sbcs.w r3, r6, sl │ │ │ │ bge.n 3121a6 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ subs r5, r3, r7 │ │ │ │ @@ -203387,15 +203385,15 @@ │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldr.w r0, [r9, #336] @ 0x150 │ │ │ │ adc.w r3, fp, #0 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 88e994 │ │ │ │ + b.w 88e99c │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -203408,52 +203406,52 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (312254 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #64] @ (312258 ) │ │ │ │ ldr r1, [pc, #64] @ (31225c ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #48] @ (312260 ) │ │ │ │ ldr r3, [pc, #52] @ (312264 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str r4, [r5, #0] │ │ │ │ + str r4, [r0, #4] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r2, [r4, #88] @ 0x58 │ │ │ │ + str r2, [r7, #88] @ 0x58 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbz r6, 312288 │ │ │ │ + cbz r6, 31228e │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r1, #118 @ 0x76 │ │ │ │ + adds r1, #142 @ 0x8e │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r1, #140 @ 0x8c │ │ │ │ + adds r1, #164 @ 0xa4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r1, r4, #29 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #184 @ 0xb8 │ │ │ │ + subs r3, #208 @ 0xd0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #72] @ (3122c4 ) │ │ │ │ @@ -203461,52 +203459,52 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (3122cc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #64] @ (3122d0 ) │ │ │ │ ldr r1, [pc, #64] @ (3122d4 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #48] @ (3122d8 ) │ │ │ │ ldr r3, [pc, #52] @ (3122dc ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsh r4, [r6, r6] │ │ │ │ + ldrsh r4, [r1, r7] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r2, [r5, #80] @ 0x50 │ │ │ │ + str r2, [r0, #84] @ 0x54 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbz r6, 3122e2 │ │ │ │ + cbz r6, 3122e8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r0, #254 @ 0xfe │ │ │ │ + adds r1, #22 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r1, #20 │ │ │ │ + adds r1, #44 @ 0x2c │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r1, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #104 @ 0x68 │ │ │ │ + subs r3, #128 @ 0x80 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #72] @ (31233c ) │ │ │ │ @@ -203514,52 +203512,52 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (312344 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #64] @ (312348 ) │ │ │ │ ldr r1, [pc, #64] @ (31234c ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #48] @ (312350 ) │ │ │ │ ldr r3, [pc, #52] @ (312354 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsh r4, [r7, r4] │ │ │ │ + ldrsh r4, [r2, r5] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r2, [r6, #72] @ 0x48 │ │ │ │ + str r2, [r1, #76] @ 0x4c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - sub sp, #344 @ 0x158 │ │ │ │ + sub sp, #440 @ 0x1b8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r0, #134 @ 0x86 │ │ │ │ + adds r0, #158 @ 0x9e │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r0, #156 @ 0x9c │ │ │ │ + adds r0, #180 @ 0xb4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r1, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #32 │ │ │ │ + subs r3, #56 @ 0x38 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ add.w r3, r0, #8512 @ 0x2140 │ │ │ │ add.w r8, r0, #8512 @ 0x2140 │ │ │ │ @@ -203660,30 +203658,30 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 312452 │ │ │ │ ldr.w r3, [fp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #40] @ (3124c4 ) │ │ │ │ ldr r1, [r3, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 312452 │ │ │ │ movw r5, #48576 @ 0xbdc0 │ │ │ │ movt r5, #65520 @ 0xfff0 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 312448 │ │ │ │ nop │ │ │ │ ldr r6, [r7, #8] │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #16 │ │ │ │ + subs r0, #40 @ 0x28 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #116] @ 31254c │ │ │ │ sub sp, #20 │ │ │ │ @@ -203695,15 +203693,15 @@ │ │ │ │ mov r4, r3 │ │ │ │ add r1, pc │ │ │ │ add.w r3, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ movw r7, #8544 @ 0x2160 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ adds r1, r0, r5 │ │ │ │ movw r3, #34296 @ 0x85f8 │ │ │ │ add.w r2, r5, r4, lsl #4 │ │ │ │ add r2, r0 │ │ │ │ strb r6, [r1, r3] │ │ │ │ movw r1, #34312 @ 0x8608 │ │ │ │ add r3, r0 │ │ │ │ @@ -203729,19 +203727,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrb r2, [r2, r5] │ │ │ │ + ldrb r2, [r5, r5] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - subs r0, #48 @ 0x30 │ │ │ │ + subs r0, #72 @ 0x48 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r0, #18 │ │ │ │ + subs r0, #42 @ 0x2a │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #128] @ (3125e8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -203749,15 +203747,15 @@ │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ ldr r1, [pc, #128] @ (3125f0 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r3, r0, #32768 @ 0x8000 │ │ │ │ ldr r6, [pc, #108] @ (3125f4 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r3, [r3, #1576] @ 0x628 │ │ │ │ add r6, pc │ │ │ │ cbnz r3, 3125c2 │ │ │ │ add.w r5, r4, #34048 @ 0x8500 │ │ │ │ @@ -203792,27 +203790,27 @@ │ │ │ │ ldr r0, [r6, #0] │ │ │ │ add.w r3, r5, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ movs r1, #1 │ │ │ │ blx 28d804 <__fprintf_chk@plt+0x4> │ │ │ │ b.n 312590 │ │ │ │ nop │ │ │ │ - ldrb r4, [r0, r3] │ │ │ │ + ldrb r4, [r3, r3] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - adds r7, #138 @ 0x8a │ │ │ │ + adds r7, #162 @ 0xa2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r7, #158 @ 0x9e │ │ │ │ + adds r7, #182 @ 0xb6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r0, [r6, #104] @ 0x68 │ │ │ │ lsls r3, r5, #3 │ │ │ │ str r0, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r5, #2] │ │ │ │ + ldrh r2, [r0, #4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r4, [sp, #512] @ 0x200 │ │ │ │ + str r4, [sp, #608] @ 0x260 │ │ │ │ lsls r7, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #168] @ (3126c0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -203820,15 +203818,15 @@ │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ ldr r1, [pc, #168] @ (3126c8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r3, r0, #32768 @ 0x8000 │ │ │ │ ldr r5, [pc, #152] @ (3126cc ) │ │ │ │ mov r8, r0 │ │ │ │ ldr.w r3, [r3, #1576] @ 0x628 │ │ │ │ add r5, pc │ │ │ │ cbnz r3, 31269c │ │ │ │ add.w r9, r8, #8640 @ 0x21c0 │ │ │ │ @@ -203837,15 +203835,15 @@ │ │ │ │ add.w r9, r9, #8 │ │ │ │ movw r7, #8544 @ 0x2160 │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ cbz r3, 312676 │ │ │ │ ldr.w r6, [r9, r5, lsl #2] │ │ │ │ mov r0, r6 │ │ │ │ cbz r6, 312664 │ │ │ │ - bl 88e7ec │ │ │ │ + bl 88e7f4 │ │ │ │ mov r0, r6 │ │ │ │ blx 28b964 │ │ │ │ ldrb.w r3, [r4, #128] @ 0x80 │ │ │ │ ldr.w r0, [r8, #108] @ 0x6c │ │ │ │ ldr.w r1, [r4, #172] @ 0xac │ │ │ │ cbz r3, 312696 │ │ │ │ bl 50d384 │ │ │ │ @@ -203874,27 +203872,27 @@ │ │ │ │ ldr r2, [pc, #40] @ (3126d8 ) │ │ │ │ ldr r0, [r5, #0] │ │ │ │ add.w r3, r4, #108 @ 0x6c │ │ │ │ add r2, pc │ │ │ │ movs r1, #1 │ │ │ │ blx 28d804 <__fprintf_chk@plt+0x4> │ │ │ │ b.n 31263e │ │ │ │ - ldrb r6, [r2, r0] │ │ │ │ + ldrb r6, [r5, r0] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - adds r6, #220 @ 0xdc │ │ │ │ + adds r6, #244 @ 0xf4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r6, #240 @ 0xf0 │ │ │ │ + adds r7, #8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ lsls r3, r5, #3 │ │ │ │ str r0, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r2, #60] @ 0x3c │ │ │ │ + strh r0, [r5, #60] @ 0x3c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r3, [sp, #664] @ 0x298 │ │ │ │ + str r3, [sp, #760] @ 0x2f8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #388] @ (312874 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -203906,15 +203904,15 @@ │ │ │ │ add.w r3, r4, #60 @ 0x3c │ │ │ │ ldr r6, [pc, #384] @ (312880 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ add r6, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r1, r7 │ │ │ │ mov r5, r0 │ │ │ │ adds r0, #108 @ 0x6c │ │ │ │ bl 50f100 │ │ │ │ cbnz r0, 312730 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ @@ -203922,15 +203920,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [r5, #112] @ 0x70 │ │ │ │ - bl 73310c │ │ │ │ + bl 733114 │ │ │ │ add.w r3, r5, #32768 @ 0x8000 │ │ │ │ str r0, [r5, #104] @ 0x68 │ │ │ │ ldr.w r3, [r3, #1576] @ 0x628 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 312836 │ │ │ │ ldr r6, [r5, #112] @ 0x70 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ @@ -203984,15 +203982,15 @@ │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 88e758 │ │ │ │ + bl 88e760 │ │ │ │ add.w r3, r6, #8192 @ 0x2000 │ │ │ │ movs r2, #17 │ │ │ │ mov r0, r6 │ │ │ │ str.w r7, [r3, #336] @ 0x150 │ │ │ │ movs r3, #3 │ │ │ │ str r2, [r6, #20] │ │ │ │ movs r2, #2 │ │ │ │ @@ -204020,15 +204018,15 @@ │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ strd r7, r3, [sp] │ │ │ │ movs r3, #1 │ │ │ │ mov r7, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 88e758 │ │ │ │ + bl 88e760 │ │ │ │ b.n 3127da │ │ │ │ ldr r2, [pc, #84] @ (31288c ) │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #1 │ │ │ │ ldr r6, [r6, r2] │ │ │ │ ldr r2, [pc, #80] @ (312890 ) │ │ │ │ ldr r0, [r6, #0] │ │ │ │ @@ -204048,35 +204046,35 @@ │ │ │ │ ldr r1, [pc, #52] @ (31289c ) │ │ │ │ ldr r0, [pc, #56] @ (3128a0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ - ldrh r6, [r7, r4] │ │ │ │ + ldrh r6, [r2, r5] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - adds r6, #0 │ │ │ │ + adds r6, #24 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r6, #22 │ │ │ │ + adds r6, #46 @ 0x2e │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r4, [r6, #80] @ 0x50 │ │ │ │ lsls r3, r5, #3 │ │ │ │ bl 29a886 │ │ │ │ strb.w pc, [r1, #4095] @ 0xfff │ │ │ │ str r0, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r6, #46] @ 0x2e │ │ │ │ + strh r6, [r1, #48] @ 0x30 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r6, #30 │ │ │ │ + adds r6, #54 @ 0x36 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r4, [r1, r7] │ │ │ │ + ldr r4, [r4, r7] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - adds r4, #150 @ 0x96 │ │ │ │ + adds r4, #174 @ 0xae │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r6, #14 │ │ │ │ + adds r6, #38 @ 0x26 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #84] @ 312908 │ │ │ │ sub sp, #12 │ │ │ │ @@ -204086,15 +204084,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb.w r3, [r0, #1580] @ 0x62c │ │ │ │ cbz r3, 3128f2 │ │ │ │ ldr r1, [pc, #52] @ (312914 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ @@ -204107,19 +204105,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #312 @ 0x138 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 3126dc │ │ │ │ nop │ │ │ │ - ldr r6, [r6, r5] │ │ │ │ + ldr r6, [r1, r6] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - adds r4, #58 @ 0x3a │ │ │ │ + adds r4, #82 @ 0x52 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r4, #80 @ 0x50 │ │ │ │ + adds r4, #104 @ 0x68 │ │ │ │ lsls r2, r3, #1 │ │ │ │ mrc2 0, 2, r0, cr12, cr8, {3} │ │ │ │ mcr2 0, 2, r0, cr8, cr8, {3} │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -204131,15 +204129,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb.w r3, [r0, #1580] @ 0x62c │ │ │ │ cbz r3, 31296a │ │ │ │ ldr r1, [pc, #52] @ (31298c ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ @@ -204152,19 +204150,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #344 @ 0x158 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 3126dc │ │ │ │ nop │ │ │ │ - ldr r6, [r7, r3] │ │ │ │ + ldr r6, [r2, r4] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - adds r3, #194 @ 0xc2 │ │ │ │ + adds r3, #218 @ 0xda │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r3, #216 @ 0xd8 │ │ │ │ + adds r3, #240 @ 0xf0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stc2l 0, cr0, [r4, #480]! @ 0x1e0 │ │ │ │ ldc2l 0, cr0, [r0, #480] @ 0x1e0 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -204176,15 +204174,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb.w r3, [r0, #1580] @ 0x62c │ │ │ │ cbz r3, 3129e2 │ │ │ │ ldr r1, [pc, #52] @ (312a04 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ @@ -204197,19 +204195,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #376 @ 0x178 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 3126dc │ │ │ │ nop │ │ │ │ - ldr r6, [r0, r2] │ │ │ │ + ldr r6, [r3, r2] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - adds r3, #74 @ 0x4a │ │ │ │ + adds r3, #98 @ 0x62 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r3, #96 @ 0x60 │ │ │ │ + adds r3, #120 @ 0x78 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stc2l 0, cr0, [ip, #-480]! @ 0xfffffe20 │ │ │ │ ldc2l 0, cr0, [r8, #-480] @ 0xfffffe20 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ sub.w r1, r2, #32 │ │ │ │ orrs r1, r3 │ │ │ │ @@ -204250,15 +204248,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (312a7c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ lsls r2, r3, #11 │ │ │ │ lsls r1, r7, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-48] │ │ │ │ @@ -204357,15 +204355,15 @@ │ │ │ │ ldr.w r1, [r3, #932] @ 0x3a4 │ │ │ │ str.w r5, [r3, #948] @ 0x3b4 │ │ │ │ tst r2, r1 │ │ │ │ str.w r2, [r3, #928] @ 0x3a0 │ │ │ │ beq.n 312ae2 │ │ │ │ ldr.w r0, [r3, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ b.n 312ae2 │ │ │ │ str r3, [sp, #8] │ │ │ │ cbz r2, 312be6 │ │ │ │ mov r1, r5 │ │ │ │ bl 314a88 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r5, #0 │ │ │ │ @@ -204430,22 +204428,22 @@ │ │ │ │ ldr r2, [pc, #72] @ (312ca4 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #72] @ (312ca8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [pc, #60] @ (312cac ) │ │ │ │ ldr r1, [pc, #64] @ (312cb0 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 72f324 │ │ │ │ + bl 72f32c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #52] @ (312cb4 ) │ │ │ │ movs r2, #0 │ │ │ │ add r3, pc │ │ │ │ strb.w r2, [r0, #66] @ 0x42 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ @@ -204453,19 +204451,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldrh r2, [r2, r1] │ │ │ │ + ldrh r2, [r5, r1] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrh r4, [r1, r5] │ │ │ │ + ldrh r4, [r4, r5] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r7, pc, #440 @ (adr r7, 312e64 ) │ │ │ │ + add r7, pc, #536 @ (adr r7, 312ec4 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ lsls r5, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r5, #5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r1, #3 │ │ │ │ lsls r1, r7, #1 │ │ │ │ @@ -204480,24 +204478,24 @@ │ │ │ │ ldr r1, [pc, #160] @ (312d70 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #144] @ (312d74 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #144] @ (312d78 ) │ │ │ │ movs r3, #46 @ 0x2e │ │ │ │ add r2, pc │ │ │ │ adds r4, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r4, r0 │ │ │ │ add.w r1, r0, #920 @ 0x398 │ │ │ │ mov r0, r6 │ │ │ │ bl 339444 │ │ │ │ vldr d7, [pc, #92] @ 312d60 │ │ │ │ ldr r2, [pc, #116] @ (312d7c ) │ │ │ │ add.w r0, r4, #752 @ 0x2f0 │ │ │ │ @@ -204522,47 +204520,47 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #80] @ (312d8c ) │ │ │ │ ldr r5, [r5, r3] │ │ │ │ add.w r3, r4, #960 @ 0x3c0 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r1, r2 │ │ │ │ - bl 7356f8 │ │ │ │ + bl 735700 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r4, r7] │ │ │ │ + ldr r0, [r7, r7] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r2, r0, #3 │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - lsrs r6, r2, #3 │ │ │ │ + lsrs r2, r3, #3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r2, #214 @ 0xd6 │ │ │ │ + lsrs r6, r5, #3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r2, #238 @ 0xee │ │ │ │ lsls r2, r3, #1 │ │ │ │ + adds r3, #6 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r1, r7, #1 │ │ │ │ - adds r0, #4 │ │ │ │ + adds r0, #28 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrsh r4, [r1, r4] │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r6, #64] @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #172 @ 0xac │ │ │ │ + adds r2, #196 @ 0xc4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 312dd0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -204570,27 +204568,27 @@ │ │ │ │ movs r3, #46 @ 0x2e │ │ │ │ ldr r1, [pc, #44] @ (312dd8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [pc, #28] @ (312ddc ) │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [r0, #960] @ 0x3c0 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 3149b0 │ │ │ │ - ldr r6, [r0, r4] │ │ │ │ + ldr r6, [r3, r4] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - adds r2, #16 │ │ │ │ + adds r2, #40 @ 0x28 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r2, #42 @ 0x2a │ │ │ │ + adds r2, #66 @ 0x42 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldc2 15, cr15, [r9], #1020 @ 0x3fc │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #68] @ 312e34 │ │ │ │ @@ -204599,34 +204597,34 @@ │ │ │ │ movs r3, #46 @ 0x2e │ │ │ │ ldr r1, [pc, #64] @ (312e3c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r0, #956] @ 0x3bc │ │ │ │ str.w r3, [r0, #944] @ 0x3b0 │ │ │ │ strd r3, r3, [r0, #924] @ 0x39c │ │ │ │ strd r3, r3, [r0, #932] @ 0x3a4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r6, [r6, r2] │ │ │ │ + ldr r6, [r1, r3] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - adds r1, #192 @ 0xc0 │ │ │ │ + adds r1, #216 @ 0xd8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r1, #218 @ 0xda │ │ │ │ + adds r1, #242 @ 0xf2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w ip, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ @@ -204736,15 +204734,15 @@ │ │ │ │ ldr.w r3, [r4, #928] @ 0x3a0 │ │ │ │ str.w ip, [r4, #932] @ 0x3a4 │ │ │ │ tst.w ip, r3 │ │ │ │ beq.w 312e7a │ │ │ │ ldr.w r0, [r4, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ ldr.w r3, [r4, #928] @ 0x3a0 │ │ │ │ bic.w r3, r3, ip │ │ │ │ str.w r3, [r4, #928] @ 0x3a0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -204759,15 +204757,15 @@ │ │ │ │ movt r0, #2 │ │ │ │ add.w r1, r1, #1 │ │ │ │ it ne │ │ │ │ movne r0, r2 │ │ │ │ movs r3, #0 │ │ │ │ str.w ip, [r4, #956] @ 0x3bc │ │ │ │ strd r3, r3, [r4, #948] @ 0x3b4 │ │ │ │ - bl 8a7840 │ │ │ │ + bl 8a7848 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r0, [r4, #960] @ 0x3c0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 314b98 │ │ │ │ tst.w ip, #128 @ 0x80 │ │ │ │ beq.n 313026 │ │ │ │ ldr.w r3, [r0, #924] @ 0x39c │ │ │ │ @@ -204786,15 +204784,15 @@ │ │ │ │ movne r0, r3 │ │ │ │ str.w ip, [r4, #924] @ 0x39c │ │ │ │ b.n 312ffc │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (313058 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ stc2 0, cr0, [r2, #480]! @ 0x1e0 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w ip, [pc, #120] @ 3130e8 │ │ │ │ @@ -204802,15 +204800,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #120] @ (3130f0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #81 @ 0x51 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r4, [pc, #108] @ (3130f4 ) │ │ │ │ ldr.w r1, [r0, #924] @ 0x39c │ │ │ │ mov r2, r0 │ │ │ │ add r4, pc │ │ │ │ cmp.w r1, #256 @ 0x100 │ │ │ │ beq.n 3130a6 │ │ │ │ bhi.n 3130ba │ │ │ │ @@ -204837,33 +204835,33 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bpl.n 3130a6 │ │ │ │ ldr r0, [pc, #40] @ (313100 ) │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 3130a6 │ │ │ │ cmp r1, #128 @ 0x80 │ │ │ │ bne.n 3130ca │ │ │ │ b.n 3130a6 │ │ │ │ - ldrsb r2, [r5, r1] │ │ │ │ + ldrsb r2, [r0, r2] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - cmp r7, #204 @ 0xcc │ │ │ │ + cmp r7, #228 @ 0xe4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r7, #220 @ 0xdc │ │ │ │ + cmp r7, #244 @ 0xf4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrh r6, [r5, r6] │ │ │ │ lsls r3, r5, #3 │ │ │ │ lsls r7, r2, #26 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #136 @ 0x88 │ │ │ │ + cmp r7, #160 @ 0xa0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrd r1, r3, [r0, #936] @ 0x3a8 │ │ │ │ mov r2, r0 │ │ │ │ lsls r0, r1, #22 │ │ │ │ ite mi │ │ │ │ orrmi.w r3, r3, #32 │ │ │ │ bicpl.w r3, r3, #32 │ │ │ │ @@ -204879,15 +204877,15 @@ │ │ │ │ bicne.w r3, r3, #1 │ │ │ │ ldr.w r0, [r2, #920] @ 0x398 │ │ │ │ tst r3, r1 │ │ │ │ str.w r3, [r2, #940] @ 0x3ac │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ nop │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #80] @ 3131ac │ │ │ │ sub sp, #20 │ │ │ │ @@ -204895,42 +204893,42 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (3131b4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #60] @ (3131b8 ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #60] @ (3131bc ) │ │ │ │ add r2, pc │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 72f324 │ │ │ │ + bl 72f32c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ movs r2, #2 │ │ │ │ ldr r3, [pc, #40] @ (3131c0 ) │ │ │ │ ldr r1, [pc, #44] @ (3131c4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72dfb4 │ │ │ │ + b.w 72dfbc │ │ │ │ nop │ │ │ │ - strb r2, [r7, r5] │ │ │ │ + strb r2, [r2, r6] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrsb r0, [r0, r1] │ │ │ │ + ldrsb r0, [r3, r1] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r2, pc, #392 @ (adr r2, 313340 ) │ │ │ │ + add r2, pc, #488 @ (adr r2, 3133a0 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ mrc2 15, 6, pc, cr11, cr15, {7} │ │ │ │ lsls r1, r1, #24 │ │ │ │ movs r0, r0 │ │ │ │ mrrc2 0, 7, r0, ip, cr8 │ │ │ │ ldr r4, [sp, #960] @ 0x3c0 │ │ │ │ lsls r6, r4, #3 │ │ │ │ @@ -205341,15 +205339,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r2, [r4, r3] │ │ │ │ + str r2, [r7, r3] │ │ │ │ lsls r6, r5, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #112] @ (313730 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -205358,24 +205356,24 @@ │ │ │ │ ldr r1, [pc, #112] @ (313738 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #32 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [pc, #96] @ (31373c ) │ │ │ │ movs r3, #81 @ 0x51 │ │ │ │ ldr r2, [pc, #96] @ (313740 ) │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ vldr d7, [pc, #56] @ 313728 │ │ │ │ ldr r2, [pc, #80] @ (313744 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ mov r3, r4 │ │ │ │ @@ -205393,21 +205391,21 @@ │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 339444 │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r3, r0] │ │ │ │ + str r0, [r6, r0] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - mcr2 0, 6, r0, cr10, cr9, {2} │ │ │ │ - mrc2 0, 6, r0, cr14, cr9, {2} │ │ │ │ - cmp r1, #118 @ 0x76 │ │ │ │ + mcr2 0, 7, r0, cr2, cr9, {2} │ │ │ │ + mrc2 0, 7, r0, cr6, cr9, {2} │ │ │ │ + cmp r1, #142 @ 0x8e │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r1, #94 @ 0x5e │ │ │ │ + cmp r1, #118 @ 0x76 │ │ │ │ lsls r2, r3, #1 │ │ │ │ @ instruction: 0xf6f80078 │ │ │ │ add.w r2, r0, #4096 @ 0x1000 │ │ │ │ mov r3, r0 │ │ │ │ ldrb.w r2, [r2, #1204] @ 0x4b4 │ │ │ │ cbz r2, 31378e │ │ │ │ ldr.w r2, [r0, #932] @ 0x3a4 │ │ │ │ @@ -205441,15 +205439,15 @@ │ │ │ │ ldr r2, [pc, #72] @ (3137f0 ) │ │ │ │ movs r3, #81 @ 0x51 │ │ │ │ ldr r1, [pc, #72] @ (3137f4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r4, r0 │ │ │ │ mov.w r2, #272 @ 0x110 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r0, #928 @ 0x3a0 │ │ │ │ blx 28d48c │ │ │ │ mov.w r2, #2688 @ 0xa80 │ │ │ │ movs r3, #11 │ │ │ │ @@ -205458,19 +205456,19 @@ │ │ │ │ add.w r0, r4, #1200 @ 0x4b0 │ │ │ │ str.w r3, [r4, #936] @ 0x3a8 │ │ │ │ movw r2, #8208 @ 0x2010 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 28d488 │ │ │ │ nop │ │ │ │ - ldr r7, [pc, #208] @ (3138c0 ) │ │ │ │ + ldr r7, [pc, #304] @ (313920 ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ - cmp r0, #150 @ 0x96 │ │ │ │ + cmp r0, #174 @ 0xae │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r0, #166 @ 0xa6 │ │ │ │ + cmp r0, #190 @ 0xbe │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ movs r1, #1 │ │ │ │ @@ -205603,15 +205601,15 @@ │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r6, [r2, r5] │ │ │ │ lsls r3, r5, #3 │ │ │ │ vminnm.f32 , , │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #40 @ 0x28 │ │ │ │ + cmp r2, #64 @ 0x40 │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh r0, [r2, r4] │ │ │ │ lsls r3, r5, #3 │ │ │ │ │ │ │ │ 00313974 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -205632,19 +205630,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (3139b4 ) │ │ │ │ ldr r0, [pc, #20] @ (3139b8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r5, [pc, #432] @ (313b64 ) │ │ │ │ + ldr r5, [pc, #528] @ (313bc4 ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ - cmp r1, #142 @ 0x8e │ │ │ │ + cmp r1, #166 @ 0xa6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r1, #160 @ 0xa0 │ │ │ │ + cmp r1, #184 @ 0xb8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 003139bc : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -205764,15 +205762,15 @@ │ │ │ │ mov r2, ip │ │ │ │ ldr r0, [pc, #120] @ (313b8c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #28 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ ldr r1, [pc, #104] @ (313b90 ) │ │ │ │ add r0, sp, #20 │ │ │ │ strh.w ip, [r3, #100] @ 0x64 │ │ │ │ mov.w lr, #3 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #96] @ (313b94 ) │ │ │ │ strd r1, r0, [sp] │ │ │ │ @@ -205806,26 +205804,26 @@ │ │ │ │ lsls r3, r5, #3 │ │ │ │ strh r6, [r2, r0] │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r7, r4] │ │ │ │ lsls r3, r5, #3 │ │ │ │ - ldr r3, [pc, #1008] @ (313f7c ) │ │ │ │ + ldr r4, [pc, #80] @ (313bdc ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ - cmp r0, #66 @ 0x42 │ │ │ │ + cmp r0, #90 @ 0x5a │ │ │ │ lsls r2, r3, #1 │ │ │ │ stc2 15, cr15, [r9, #-1020]! @ 0xfffffc04 │ │ │ │ - movs r7, #238 @ 0xee │ │ │ │ + cmp r0, #6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r3, [pc, #688] @ (313e4c ) │ │ │ │ + ldr r3, [pc, #784] @ (313eac ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ - movs r7, #206 @ 0xce │ │ │ │ + movs r7, #230 @ 0xe6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r7, #222 @ 0xde │ │ │ │ + movs r7, #246 @ 0xf6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00313ba4 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -205964,15 +205962,15 @@ │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r6, [r5, r0] │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldc2 15, cr15, [pc], {255} @ 0xff │ │ │ │ - movs r6, #188 @ 0xbc │ │ │ │ + movs r6, #212 @ 0xd4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r7, [pc, #272] @ (313e48 ) │ │ │ │ lsls r3, r5, #3 │ │ │ │ add.w r3, r0, #8192 @ 0x2000 │ │ │ │ asrs r2, r1, #2 │ │ │ │ ldr.w ip, [r3, #164] @ 0xa4 │ │ │ │ str.w r1, [r3, #156] @ 0x9c │ │ │ │ @@ -205990,34 +205988,34 @@ │ │ │ │ asrs r3, r3, #4 │ │ │ │ strb.w r3, [r2, #224] @ 0xe0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #896] @ (3140f8 ) │ │ │ │ + ldr r1, [pc, #992] @ (314158 ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ add.w r2, r0, #8192 @ 0x2000 │ │ │ │ ldr r3, [pc, #28] @ (313d9c ) │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ ldrb.w r1, [r2, #224] @ 0xe0 │ │ │ │ and.w r1, r1, #31 │ │ │ │ add.w r3, r3, r1, lsl #4 │ │ │ │ str.w r3, [r2, #220] @ 0xdc │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #752] @ (314090 ) │ │ │ │ + ldr r1, [pc, #848] @ (3140f0 ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ ldr r0, [pc, #4] @ (313da8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ @ instruction: 0xf1f60078 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #100] @ (313e20 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -206026,25 +206024,25 @@ │ │ │ │ ldr r1, [pc, #100] @ (313e28 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #512 @ 0x200 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #84] @ (313e2c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #84] @ (313e30 ) │ │ │ │ add.w r4, r4, #528 @ 0x210 │ │ │ │ add r2, pc │ │ │ │ movs r3, #23 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r1, [pc, #68] @ (313e34 ) │ │ │ │ ldr r2, [pc, #68] @ (313e38 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [r5, #72] @ 0x48 │ │ │ │ ldr r1, [pc, #68] @ (313e3c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #68] @ (313e40 ) │ │ │ │ @@ -206059,24 +206057,24 @@ │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72dfb4 │ │ │ │ - ldr r1, [pc, #480] @ (314004 ) │ │ │ │ + b.w 72dfbc │ │ │ │ + ldr r1, [pc, #576] @ (314064 ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r1, [pc, #904] @ (3141b0 ) │ │ │ │ + ldr r1, [pc, #1000] @ (314210 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r6, [sp, #24] │ │ │ │ + str r6, [sp, #120] @ 0x78 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r5, #228 @ 0xe4 │ │ │ │ + movs r5, #252 @ 0xfc │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r5, #248 @ 0xf8 │ │ │ │ + movs r6, #16 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsrs r3, r0, #11 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ vmaxnm.f32 , , │ │ │ │ @ instruction: 0xf1960078 │ │ │ │ @@ -206095,33 +206093,33 @@ │ │ │ │ ldr r1, [pc, #56] @ (313ea0 ) │ │ │ │ add ip, pc │ │ │ │ movs r3, #30 │ │ │ │ add.w ip, ip, #544 @ 0x220 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ cmp r4, #1 │ │ │ │ itt eq │ │ │ │ moveq r3, #0 │ │ │ │ streq r3, [r0, #108] @ 0x6c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r0, [pc, #856] @ (3141f4 ) │ │ │ │ + ldr r0, [pc, #952] @ (314254 ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ - movs r5, #122 @ 0x7a │ │ │ │ + movs r5, #146 @ 0x92 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r1, #124 @ 0x7c │ │ │ │ + movs r1, #148 @ 0x94 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #712] @ (31417c ) │ │ │ │ add.w r5, r0, #8192 @ 0x2000 │ │ │ │ @@ -206365,25 +206363,25 @@ │ │ │ │ movs r5, #0 │ │ │ │ b.n 314122 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ ldr r5, [pc, #512] @ (314380 ) │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bx sl │ │ │ │ + bx sp │ │ │ │ lsls r6, r5, #1 │ │ │ │ - bx r5 │ │ │ │ + bx r8 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - mov sl, sl │ │ │ │ + mov sl, sp │ │ │ │ lsls r6, r5, #1 │ │ │ │ - mov lr, r4 │ │ │ │ + mov lr, r7 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - mov r4, sl │ │ │ │ + mov r4, sp │ │ │ │ lsls r6, r5, #1 │ │ │ │ - mov r2, r4 │ │ │ │ + mov r2, r7 │ │ │ │ lsls r6, r5, #1 │ │ │ │ ldr r2, [pc, #976] @ (314570 ) │ │ │ │ lsls r3, r5, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -206567,27 +206565,27 @@ │ │ │ │ ldr r2, [pc, #520] @ (3145a0 ) │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #744] @ (314688 ) │ │ │ │ lsls r3, r5, #3 │ │ │ │ @ instruction: 0xfa85ffff │ │ │ │ - movs r1, #62 @ 0x3e │ │ │ │ + movs r1, #86 @ 0x56 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r1, #50 @ 0x32 │ │ │ │ + movs r1, #74 @ 0x4a │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r1, #44 @ 0x2c │ │ │ │ + movs r1, #68 @ 0x44 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r1, r7, #24 │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #30 │ │ │ │ + movs r1, #54 @ 0x36 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r1, #8 │ │ │ │ + movs r1, #32 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r1, #2 │ │ │ │ + movs r1, #26 │ │ │ │ lsls r2, r3, #1 │ │ │ │ add.w r3, r0, #8192 @ 0x2000 │ │ │ │ ldr.w r2, [r3, #244] @ 0xf4 │ │ │ │ cbnz r2, 3143fe │ │ │ │ ldr.w ip, [r3, #240] @ 0xf0 │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 314422 │ │ │ │ @@ -206648,15 +206646,15 @@ │ │ │ │ movs r3, #30 │ │ │ │ ldr r1, [pc, #168] @ (314514 ) │ │ │ │ add r7, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r7, #544 @ 0x220 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r4, r0, #8192 @ 0x2000 │ │ │ │ mov r6, r0 │ │ │ │ movs r5, #0 │ │ │ │ movs r1, #1 │ │ │ │ str.w r7, [r4, #220] @ 0xdc │ │ │ │ str.w r5, [r0, #140] @ 0x8c │ │ │ │ bl 3143c0 │ │ │ │ @@ -206691,19 +206689,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - cmn r0, r2 │ │ │ │ + cmn r0, r5 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - subs r2, r7, #5 │ │ │ │ + subs r2, r2, #6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r0, r7, r5 │ │ │ │ + subs r0, r2, r6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #884] @ 31489c │ │ │ │ sub sp, #8 │ │ │ │ @@ -206712,15 +206710,15 @@ │ │ │ │ ldr r1, [pc, #880] @ (3148a4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #544 @ 0x220 │ │ │ │ movs r3, #30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ cmp r3, #1 │ │ │ │ it gt │ │ │ │ movgt r0, #1 │ │ │ │ bgt.n 314560 │ │ │ │ adds r2, r0, r3 │ │ │ │ adds r3, #1 │ │ │ │ @@ -206882,15 +206880,15 @@ │ │ │ │ ldr r2, [pc, #408] @ (3148b0 ) │ │ │ │ ldr r1, [pc, #412] @ (3148b4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #596 @ 0x254 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ bl 314454 │ │ │ │ b.n 31455e │ │ │ │ add.w r0, r0, #8192 @ 0x2000 │ │ │ │ lsrs r3, r3, #7 │ │ │ │ strb.w r3, [r0, #208] @ 0xd0 │ │ │ │ b.n 31455e │ │ │ │ add.w r2, r0, #8192 @ 0x2000 │ │ │ │ @@ -206997,27 +206995,27 @@ │ │ │ │ bl 313ea4 │ │ │ │ b.n 31455e │ │ │ │ add.w r2, r0, #8192 @ 0x2000 │ │ │ │ and.w r3, r3, #127 @ 0x7f │ │ │ │ strb.w r3, [r2, #181] @ 0xb5 │ │ │ │ bl 313ea4 │ │ │ │ b.n 31455e │ │ │ │ - tst r2, r1 │ │ │ │ + tst r2, r4 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - subs r6, r5, #2 │ │ │ │ + subs r6, r0, #3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r0, r6, r2 │ │ │ │ + subs r0, r1, r3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - eors r2, r3 │ │ │ │ + eors r2, r6 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ands r4, r4 │ │ │ │ + ands r4, r7 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - adds r6, r4, #2 │ │ │ │ + adds r6, r7, #2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r4, r7, #2 │ │ │ │ + adds r4, r2, #3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #88] @ (314920 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -207026,15 +207024,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (314928 ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #544 @ 0x220 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #30 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ adds r0, #112 @ 0x70 │ │ │ │ bl 50f100 │ │ │ │ cbnz r0, 314902 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -207048,27 +207046,27 @@ │ │ │ │ add.w r4, r4, #596 @ 0x254 │ │ │ │ ldr r1, [pc, #36] @ (314930 ) │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 314454 │ │ │ │ - subs r6, #108 @ 0x6c │ │ │ │ + subs r6, #132 @ 0x84 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - subs r2, r2, r4 │ │ │ │ + subs r2, r5, r4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r4, r2, #28 │ │ │ │ + asrs r4, r5, #28 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r0, r7, r2 │ │ │ │ + subs r0, r2, r3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r4, r1, r3 │ │ │ │ + subs r4, r4, r3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ add.w r6, r0, #8192 @ 0x2000 │ │ │ │ mov r5, r0 │ │ │ │ @@ -207125,30 +207123,30 @@ │ │ │ │ ldr r1, [pc, #48] @ (3149fc ) │ │ │ │ add.w r2, ip, #544 @ 0x220 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #44] @ (314a00 ) │ │ │ │ movs r3, #30 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ strd r5, r4, [r0, #144] @ 0x90 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - subs r5, #116 @ 0x74 │ │ │ │ + subs r5, #140 @ 0x8c │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r6, r2, #24 │ │ │ │ + asrs r6, r5, #24 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r0, r2, r0 │ │ │ │ + subs r0, r5, r0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00314a04 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -207383,49 +207381,49 @@ │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #44] @ (314c94 ) │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - adds r0, r7, r3 │ │ │ │ + adds r0, r2, r4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r4, r1, r6 │ │ │ │ + adds r4, r4, r6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r4, r5, r5 │ │ │ │ + adds r4, r0, r6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r4, r5, r4 │ │ │ │ + adds r4, r0, r5 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r0, r0, r5 │ │ │ │ + adds r0, r3, r5 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r0, r0, r4 │ │ │ │ + adds r0, r3, r4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r0, r6, r2 │ │ │ │ + adds r0, r1, r3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r6, r5, r5 │ │ │ │ + adds r6, r0, r6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r6, r7, r5 │ │ │ │ + adds r6, r2, r6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r6, r6, r5 │ │ │ │ + adds r6, r1, r6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r2, r7, r2 │ │ │ │ + adds r2, r2, r3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (314ca4 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 732a90 │ │ │ │ + b.w 732a98 │ │ │ │ nop │ │ │ │ b.n 315388 │ │ │ │ lsls r0, r7, #1 │ │ │ │ ldr r1, [pc, #8] @ (314cb4 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 878b68 │ │ │ │ + b.w 878b70 │ │ │ │ nop │ │ │ │ - asrs r0, r4 │ │ │ │ + asrs r0, r7 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r3, [pc, #16] @ (314ccc ) │ │ │ │ ldr r2, [pc, #20] @ (314cd0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (314cd4 ) │ │ │ │ @@ -207433,15 +207431,15 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ subs r7, #128 @ 0x80 │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r6, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r0 │ │ │ │ + asrs r6, r3 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r6, r2 │ │ │ │ @@ -207453,15 +207451,15 @@ │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ ldr r4, [pc, #104] @ (314d64 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #1006 @ 0x3ee │ │ │ │ add r4, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [pc, #92] @ (314d68 ) │ │ │ │ ldr.w r2, [r0, #344] @ 0x158 │ │ │ │ orrs r2, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldr.w r3, [r0, #348] @ 0x15c │ │ │ │ orrs r3, r5 │ │ │ │ @@ -207484,32 +207482,32 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 314d1c │ │ │ │ ldr r0, [pc, #44] @ (314d74 ) │ │ │ │ mov r1, r7 │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ b.n 314d1c │ │ │ │ - adds r0, r6, r3 │ │ │ │ + adds r0, r1, r4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r4, #166 @ 0xa6 │ │ │ │ + subs r4, #190 @ 0xbe │ │ │ │ lsls r6, r5, #1 │ │ │ │ - adds r2, r0, r4 │ │ │ │ + adds r2, r3, r4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r7, #58 @ 0x3a │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r0, r3 │ │ │ │ + adds r4, r3, r3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #96] @ (314de8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -207529,15 +207527,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r0, [pc, #68] @ (314df4 ) │ │ │ │ strd r3, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r1, [pc, #52] @ (314df0 ) │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 314d9e │ │ │ │ ldr r1, [pc, #44] @ (314df8 ) │ │ │ │ @@ -207548,27 +207546,27 @@ │ │ │ │ ldr r3, [r2, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 314d9e │ │ │ │ ldr r0, [pc, #32] @ (314dfc ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ nop │ │ │ │ subs r6, #176 @ 0xb0 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r2, r2 │ │ │ │ + adds r4, r5, r2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r4, [r7, #88] @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r3, r2 │ │ │ │ + adds r2, r6, r2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r2, [pc, #84] @ (314e58 ) │ │ │ │ ldr r3, [pc, #88] @ (314e5c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r1, 314e1c │ │ │ │ @@ -207589,41 +207587,41 @@ │ │ │ │ ldr r3, [pc, #56] @ (314e64 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 314e0e │ │ │ │ ldr r0, [pc, #48] @ (314e68 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ ldr r3, [pc, #44] @ (314e6c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 314e0e │ │ │ │ ldr r3, [pc, #28] @ (314e64 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 314e0e │ │ │ │ ldr r0, [pc, #28] @ (314e70 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ subs r6, #56 @ 0x38 │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #960] @ (315224 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r4, r2 │ │ │ │ + adds r6, r7, r2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ bics r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r3, r1 │ │ │ │ + adds r2, r6, r1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #132] @ 314f08 │ │ │ │ sub sp, #12 │ │ │ │ @@ -207634,15 +207632,15 @@ │ │ │ │ add.w r4, ip, #16 │ │ │ │ movs r3, #93 @ 0x5d │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #120] @ (314f14 ) │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [pc, #112] @ (314f18 ) │ │ │ │ add r6, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 314edc │ │ │ │ ldr.w r1, [r4, #364] @ 0x16c │ │ │ │ @@ -207673,32 +207671,32 @@ │ │ │ │ bpl.n 314eb0 │ │ │ │ ldrd r2, r3, [r0, #364] @ 0x16c │ │ │ │ mov r1, r7 │ │ │ │ ldr.w r0, [r0, #372] @ 0x174 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #36] @ (314f24 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 314eb0 │ │ │ │ nop │ │ │ │ - subs r3, #14 │ │ │ │ + subs r3, #38 @ 0x26 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r4, r1, #29 │ │ │ │ + asrs r4, r4, #29 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r0, r4, #29 │ │ │ │ + asrs r0, r7, #29 │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r5, #150 @ 0x96 │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r5, #0] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r1, r0 │ │ │ │ + adds r6, r4, r0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ (314fcc ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -207707,34 +207705,34 @@ │ │ │ │ ldr r1, [pc, #148] @ (314fd4 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #132] @ (314fd8 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #132] @ (314fdc ) │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ mov r0, r6 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #116] @ (314fe0 ) │ │ │ │ mov r4, r0 │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ movs r2, #4 │ │ │ │ - bl 72dfb4 │ │ │ │ + bl 72dfbc │ │ │ │ ldr r3, [pc, #100] @ (314fe4 ) │ │ │ │ ldr r2, [pc, #100] @ (314fe8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [pc, #100] @ (314fec ) │ │ │ │ add.w r1, r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r1, [r5, #84] @ 0x54 │ │ │ │ @@ -207760,23 +207758,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - subs r2, #92 @ 0x5c │ │ │ │ + subs r2, #116 @ 0x74 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - subs r0, #102 @ 0x66 │ │ │ │ + subs r0, #126 @ 0x7e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r2, [r1, #36] @ 0x24 │ │ │ │ + strh r2, [r4, #36] @ 0x24 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r2, r7, #31 │ │ │ │ + adds r2, r2, r0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r6, r2, r0 │ │ │ │ + adds r6, r5, r0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r0, [sp, #824] @ 0x338 │ │ │ │ lsls r6, r4, #3 │ │ │ │ b.n 3150fc │ │ │ │ lsls r0, r7, #1 │ │ │ │ asrs r3, r5, #25 │ │ │ │ movs r0, r0 │ │ │ │ @@ -207950,15 +207948,15 @@ │ │ │ │ ldr r1, [sp, #8] │ │ │ │ str r1, [r0, #64] @ 0x40 │ │ │ │ strb.w r7, [r0, #144] @ 0x90 │ │ │ │ str r6, [r0, #88] @ 0x58 │ │ │ │ ldr.w r0, [r6, #352] @ 0x160 │ │ │ │ str r0, [r4, #0] │ │ │ │ add.w r0, r4, #116 @ 0x74 │ │ │ │ - bl 878934 │ │ │ │ + bl 87893c │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r2, [r6, #352] @ 0x160 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ str.w r7, [r0, #148]! │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str.w r0, [r4, #152] @ 0x98 │ │ │ │ ldr r2, [r2, #8] │ │ │ │ @@ -207990,31 +207988,31 @@ │ │ │ │ nop │ │ │ │ subs r4, #38 @ 0x26 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #186 @ 0xba │ │ │ │ lsls r3, r5, #3 │ │ │ │ - subs r0, #230 @ 0xe6 │ │ │ │ + subs r0, #254 @ 0xfe │ │ │ │ lsls r6, r5, #1 │ │ │ │ lsls r1, r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r1, #25 │ │ │ │ + asrs r2, r4, #25 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r3, r3, #24 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r3, #24 │ │ │ │ + asrs r0, r6, #24 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r7, #172 @ 0xac │ │ │ │ + adds r7, #196 @ 0xc4 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r0, r6, #15 │ │ │ │ + asrs r0, r1, #16 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r7, #138 @ 0x8a │ │ │ │ + adds r7, #162 @ 0xa2 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r6, r1, #15 │ │ │ │ + asrs r6, r4, #15 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r9, [pc, #280] @ 31537c │ │ │ │ sub sp, #28 │ │ │ │ @@ -208034,15 +208032,15 @@ │ │ │ │ add sl, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ mov r2, sl │ │ │ │ add r1, pc │ │ │ │ movw r3, #814 @ 0x32e │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r4, [r0, #420] @ 0x1a4 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 315364 │ │ │ │ mov r5, r0 │ │ │ │ mov.w sl, #8 │ │ │ │ movw r9, #32769 @ 0x8001 │ │ │ │ b.n 3152c6 │ │ │ │ @@ -208063,19 +208061,19 @@ │ │ │ │ cbz r1, 3152de │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 31530c │ │ │ │ add r3, sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 8949c4 │ │ │ │ + bl 8949cc │ │ │ │ movs r2, #8 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r6 │ │ │ │ - bl 71d6cc │ │ │ │ + bl 71d6d4 │ │ │ │ ldr.w r3, [r5, #420] @ 0x1a4 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ str.w r2, [r5, #420] @ 0x1a4 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 3152b2 │ │ │ │ add.w r2, r5, #420 @ 0x1a4 │ │ │ │ str.w r2, [r5, #424] @ 0x1a8 │ │ │ │ @@ -208084,15 +208082,15 @@ │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldmia r3!, {r0, r1} │ │ │ │ str r0, [r2, #0] │ │ │ │ str r1, [r2, #4] │ │ │ │ b.n 3152ea │ │ │ │ mov r1, r6 │ │ │ │ mov r0, fp │ │ │ │ - bl 71e248 │ │ │ │ + bl 71e250 │ │ │ │ ldr r2, [pc, #108] @ (315390 ) │ │ │ │ ldr r3, [pc, #96] @ (315384 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -208122,33 +208120,33 @@ │ │ │ │ mov.w r2, #816 @ 0x330 │ │ │ │ mov r1, sl │ │ │ │ add r5, pc │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 28b63c │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ - adds r7, #48 @ 0x30 │ │ │ │ + adds r7, #72 @ 0x48 │ │ │ │ lsls r6, r5, #1 │ │ │ │ subs r1, #206 @ 0xce │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r3, #13 │ │ │ │ + asrs r4, r6, #13 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r0, r5, #13 │ │ │ │ + asrs r0, r0, #14 │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r1, #24 │ │ │ │ lsls r3, r5, #3 │ │ │ │ - adds r6, #74 @ 0x4a │ │ │ │ + adds r6, #98 @ 0x62 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r4, r6, #17 │ │ │ │ + asrs r4, r1, #18 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r2, r1, #10 │ │ │ │ + asrs r2, r4, #10 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r2, r7, #16 │ │ │ │ + asrs r2, r2, #17 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #28 │ │ │ │ ldr r2, [pc, #212] @ (31548c ) │ │ │ │ @@ -208171,31 +208169,31 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 315462 │ │ │ │ movs r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 8949c4 │ │ │ │ + bl 8949cc │ │ │ │ ldrd r1, r0, [r4, #4] │ │ │ │ movs r2, #8 │ │ │ │ - bl 71d6cc │ │ │ │ + bl 71d6d4 │ │ │ │ ldr r0, [pc, #156] @ (315494 ) │ │ │ │ ldr r2, [pc, #156] @ (315498 ) │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #156] @ (31549c ) │ │ │ │ adds r0, #208 @ 0xd0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r5, #88] @ 0x58 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 71e248 │ │ │ │ + bl 71e250 │ │ │ │ ldr.w r3, [r5, #148] @ 0x94 │ │ │ │ cmp r3, r4 │ │ │ │ beq.n 315474 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r4 │ │ │ │ bne.n 31541c │ │ │ │ @@ -208241,19 +208239,19 @@ │ │ │ │ str.w r3, [r5, #152] @ 0x98 │ │ │ │ b.n 31542a │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ subs r0, #128 @ 0x80 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #160 @ 0xa0 │ │ │ │ + adds r5, #184 @ 0xb8 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r0, r2, #13 │ │ │ │ + asrs r0, r5, #13 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r6, r5, #13 │ │ │ │ + asrs r6, r0, #14 │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r7, #254 @ 0xfe │ │ │ │ lsls r3, r5, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -208303,15 +208301,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r0, [pc, #104] @ (315598 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f05c │ │ │ │ + bl 87f064 │ │ │ │ movw r0, #32770 @ 0x8002 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -208321,47 +208319,47 @@ │ │ │ │ ldr r2, [pc, #76] @ (3155a0 ) │ │ │ │ ldr r1, [pc, #80] @ (3155a4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #208 @ 0xd0 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [pc, #64] @ (3155a8 ) │ │ │ │ add r1, pc │ │ │ │ - bl 71f6e0 │ │ │ │ + bl 71f6e8 │ │ │ │ movw r0, #32769 @ 0x8001 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r0, [pc, #36] @ (3155ac ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f05c │ │ │ │ + bl 87f064 │ │ │ │ b.n 315534 │ │ │ │ ldr r0, [pc, #32] @ (3155b0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f05c │ │ │ │ + bl 87f064 │ │ │ │ b.n 315534 │ │ │ │ - asrs r2, r7, #11 │ │ │ │ + asrs r2, r2, #12 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r4, #72 @ 0x48 │ │ │ │ + adds r4, #96 @ 0x60 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r2, r7, #7 │ │ │ │ + asrs r2, r2, #8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r4, r2, #8 │ │ │ │ + asrs r4, r5, #8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r4, r6, #9 │ │ │ │ + asrs r4, r1, #10 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r2, r0, #11 │ │ │ │ + asrs r2, r3, #11 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r0, r6, #9 │ │ │ │ + asrs r0, r1, #10 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ mov r4, r1 │ │ │ │ @@ -208379,47 +208377,47 @@ │ │ │ │ ldr r1, [r0, #16] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r0, [r0, #32] │ │ │ │ add.w r3, r4, #25 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 8949c4 │ │ │ │ + bl 8949cc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ cbz r1, 31560a │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r2, r3 │ │ │ │ bhi.n 31560a │ │ │ │ subs r3, r3, r2 │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 3156a6 │ │ │ │ movs r3, #8 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 8949c4 │ │ │ │ + bl 8949cc │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldrd r1, r0, [r4, #4] │ │ │ │ adds r2, #8 │ │ │ │ - bl 71d6cc │ │ │ │ + bl 71d6d4 │ │ │ │ ldr r0, [pc, #164] @ (3156c8 ) │ │ │ │ ldr r2, [pc, #168] @ (3156cc ) │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #164] @ (3156d0 ) │ │ │ │ adds r0, #208 @ 0xd0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r5, #88] @ 0x58 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 71e248 │ │ │ │ + bl 71e250 │ │ │ │ ldr.w r3, [r5, #148] @ 0x94 │ │ │ │ cmp r3, r4 │ │ │ │ beq.n 315692 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r4 │ │ │ │ bne.n 315646 │ │ │ │ @@ -208466,19 +208464,19 @@ │ │ │ │ str.w r1, [lr, #4] │ │ │ │ b.n 315614 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ adds r6, #102 @ 0x66 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #118 @ 0x76 │ │ │ │ + adds r3, #142 @ 0x8e │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r6, r4, #4 │ │ │ │ + asrs r6, r7, #4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r4, r0, #5 │ │ │ │ + asrs r4, r3, #5 │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r5, #212 @ 0xd4 │ │ │ │ lsls r3, r5, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -208489,15 +208487,15 @@ │ │ │ │ ldr r1, [pc, #144] @ (315784 ) │ │ │ │ add r7, pc │ │ │ │ add r4, pc │ │ │ │ mov r2, r7 │ │ │ │ adds r4, #224 @ 0xe0 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r5, [r0, #420] @ 0x1a4 │ │ │ │ ldr.w r8, [pc, #124] @ 315788 │ │ │ │ add r8, pc │ │ │ │ cbnz r5, 315768 │ │ │ │ ldr r3, [pc, #120] @ (31578c ) │ │ │ │ mov r6, r0 │ │ │ │ add.w r7, r0, #380 @ 0x17c │ │ │ │ @@ -208534,27 +208532,27 @@ │ │ │ │ mov r3, r4 │ │ │ │ mov.w r2, #1352 @ 0x548 │ │ │ │ mov r1, r7 │ │ │ │ add r5, pc │ │ │ │ movs r0, #0 │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 28b63c │ │ │ │ - lsrs r0, r6, #27 │ │ │ │ + lsrs r0, r1, #28 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r2, #166 @ 0xa6 │ │ │ │ + adds r2, #190 @ 0xbe │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r0, r0, #28 │ │ │ │ + lsrs r0, r3, #28 │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r5, #48 @ 0x30 │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r6, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #168 @ 0xa8 │ │ │ │ + adds r6, #192 @ 0xc0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r6, r6, #3 │ │ │ │ + asrs r6, r1, #4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #160] @ (31584c ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -208575,24 +208573,24 @@ │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ bl 3155b4 │ │ │ │ ldr.w r9, [r5, #148] @ 0x94 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 315840 │ │ │ │ ldr.w r0, [r9, #8] │ │ │ │ - bl 71c9e4 │ │ │ │ + bl 71c9ec │ │ │ │ cbz r0, 315840 │ │ │ │ ldrb.w r3, [r5, #144] @ 0x90 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3157cc │ │ │ │ ldr.w r3, [r9, #4] │ │ │ │ add.w r6, r9, #25 │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 894b74 │ │ │ │ + bl 894b7c │ │ │ │ ldr.w r3, [r9, #12] │ │ │ │ mov r7, r0 │ │ │ │ b.n 31582e │ │ │ │ ldr r2, [r5, #52] @ 0x34 │ │ │ │ ldr r0, [r5, #112] @ 0x70 │ │ │ │ subs r2, r2, r3 │ │ │ │ cmp r2, r4 │ │ │ │ @@ -208619,15 +208617,15 @@ │ │ │ │ add.w r0, r5, #116 @ 0x74 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 314ca8 │ │ │ │ adds r4, #140 @ 0x8c │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r6, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #16 │ │ │ │ + adds r6, #40 @ 0x28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -208659,15 +208657,15 @@ │ │ │ │ add r9, pc │ │ │ │ add r8, pc │ │ │ │ add.w r9, r9, #208 @ 0xd0 │ │ │ │ add.w r8, r8, #208 @ 0xd0 │ │ │ │ add sl, pc │ │ │ │ vldr d8, [pc, #516] @ 315ac0 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 71c9e4 │ │ │ │ + bl 71c9ec │ │ │ │ cbz r0, 31591e │ │ │ │ ldrb.w r3, [r6, #144] @ 0x90 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 315946 │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ add.w r7, r4, #25 │ │ │ │ @@ -208726,28 +208724,28 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi.w 315a68 │ │ │ │ movs r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp │ │ │ │ - bl 8949c4 │ │ │ │ + bl 8949cc │ │ │ │ ldrd r1, r0, [r4, #4] │ │ │ │ movs r2, #8 │ │ │ │ - bl 71d6cc │ │ │ │ + bl 71d6d4 │ │ │ │ ldr r2, [pc, #372] @ (315aec ) │ │ │ │ ldr r1, [pc, #376] @ (315af0 ) │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ ldr r0, [r6, #88] @ 0x58 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 71e248 │ │ │ │ + bl 71e250 │ │ │ │ ldr.w r3, [r6, #148] @ 0x94 │ │ │ │ cmp r3, r4 │ │ │ │ beq.n 315a54 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r4 │ │ │ │ bne.n 315996 │ │ │ │ @@ -208773,27 +208771,27 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 315a88 │ │ │ │ movs r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp │ │ │ │ - bl 8949c4 │ │ │ │ + bl 8949cc │ │ │ │ ldrd r1, r0, [r4, #4] │ │ │ │ movs r2, #8 │ │ │ │ - bl 71d6cc │ │ │ │ + bl 71d6d4 │ │ │ │ ldr r1, [pc, #264] @ (315af4 ) │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ ldr r0, [r6, #88] @ 0x58 │ │ │ │ add r1, pc │ │ │ │ mov r2, sl │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 71e248 │ │ │ │ + bl 71e250 │ │ │ │ ldr.w r3, [r6, #148] @ 0x94 │ │ │ │ cmp r4, r3 │ │ │ │ beq.n 315a7a │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r4, r3 │ │ │ │ bne.n 315a0a │ │ │ │ @@ -208814,15 +208812,15 @@ │ │ │ │ add.w r7, r4, #25 │ │ │ │ mov r3, r7 │ │ │ │ movs r2, #4 │ │ │ │ ldr.w r1, [ip, #12] │ │ │ │ ldr.w ip, [ip, #36] @ 0x24 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, ip │ │ │ │ - bl 894a54 │ │ │ │ + bl 894a5c │ │ │ │ movs r3, #1 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ strb r3, [r4, #24] │ │ │ │ b.n 3158dc │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str.w r3, [r6, #148] @ 0x94 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -208874,35 +208872,35 @@ │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r6, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #56 @ 0x38 │ │ │ │ + adds r5, #80 @ 0x50 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r0, #240 @ 0xf0 │ │ │ │ + adds r1, #8 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - adds r0, #238 @ 0xee │ │ │ │ + adds r1, #6 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r4, r3, #26 │ │ │ │ + lsrs r4, r6, #26 │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r3, #26 │ │ │ │ lsls r3, r5, #3 │ │ │ │ - lsrs r0, r3, #23 │ │ │ │ + lsrs r0, r6, #23 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r6, r6, #23 │ │ │ │ + lsrs r6, r1, #24 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r4, r0, #22 │ │ │ │ + lsrs r4, r3, #22 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r6, #234 @ 0xea │ │ │ │ + cmp r7, #2 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r0, r6, #12 │ │ │ │ + lsrs r0, r1, #13 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r0, r2, #23 │ │ │ │ + lsrs r0, r5, #23 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r5, r1 │ │ │ │ @@ -208927,15 +208925,15 @@ │ │ │ │ cbz r1, 315b44 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #7 │ │ │ │ bhi.n 315b8c │ │ │ │ movs r2, #8 │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #0 │ │ │ │ - bl 894a54 │ │ │ │ + bl 894a5c │ │ │ │ mov r2, r0 │ │ │ │ cmp r0, #8 │ │ │ │ beq.n 315b94 │ │ │ │ ldr r3, [pc, #248] @ (315c50 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ @@ -209002,72 +209000,72 @@ │ │ │ │ b.n 315b64 │ │ │ │ ldr r1, [pc, #116] @ (315c68 ) │ │ │ │ add r1, pc │ │ │ │ b.n 315ba2 │ │ │ │ ldr r0, [pc, #112] @ (315c6c ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 87f05c │ │ │ │ + bl 87f064 │ │ │ │ b.n 315b5e │ │ │ │ bl 50ec50 │ │ │ │ b.n 315bec │ │ │ │ ldr r1, [pc, #100] @ (315c70 ) │ │ │ │ movs r3, #8 │ │ │ │ ldr r0, [pc, #100] @ (315c74 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #268 @ 0x10c │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 315b5e │ │ │ │ ldr r3, [pc, #88] @ (315c78 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 315bac │ │ │ │ ldr r3, [pc, #36] @ (315c50 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 315bac │ │ │ │ ldr r0, [pc, #72] @ (315c7c ) │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 315bac │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #20 │ │ │ │ lsls r3, r5, #3 │ │ │ │ adds r1, #18 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #212 @ 0xd4 │ │ │ │ lsls r3, r5, #3 │ │ │ │ - lsrs r4, r0, #8 │ │ │ │ + lsrs r4, r3, #8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #252 @ 0xfc │ │ │ │ + adds r2, #20 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r0, r3, #6 │ │ │ │ + lsrs r0, r6, #6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r4, r6, #20 │ │ │ │ + lsrs r4, r1, #21 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r5, #140 @ 0x8c │ │ │ │ + cmp r5, #164 @ 0xa4 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r6, r3, #18 │ │ │ │ + lsrs r6, r6, #18 │ │ │ │ lsls r2, r3, #1 │ │ │ │ asrs r4, r2, #11 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r7, #18 │ │ │ │ + lsrs r6, r2, #19 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [pc, #412] @ (315e30 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -209086,20 +209084,20 @@ │ │ │ │ add r1, pc │ │ │ │ mov sl, r0 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r9, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #28] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 71c9e4 │ │ │ │ + bl 71c9ec │ │ │ │ cbnz r0, 315d00 │ │ │ │ ldr r2, [pc, #368] @ (315e48 ) │ │ │ │ ldr r3, [pc, #356] @ (315e3c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -209128,29 +209126,29 @@ │ │ │ │ strd r4, r6, [r0, #4] │ │ │ │ str.w r8, [r0] │ │ │ │ ldr.w r3, [r5, #424] @ 0x1a8 │ │ │ │ str r0, [r3, #0] │ │ │ │ str.w r0, [r5, #424] @ 0x1a8 │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7210a4 │ │ │ │ + bl 7210ac │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 315de2 │ │ │ │ ldr r1, [r0, #12] │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ cbz r1, 315d46 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ bhi.n 315df2 │ │ │ │ movs r2, #4 │ │ │ │ add r3, sp, #24 │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #0 │ │ │ │ - bl 894a54 │ │ │ │ + bl 894a5c │ │ │ │ cmp r0, #4 │ │ │ │ bne.n 315d12 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr.w r2, [r5, #368] @ 0x170 │ │ │ │ cmp r2, r3 │ │ │ │ bls.n 315d12 │ │ │ │ ldr.w r2, [r5, #352] @ 0x160 │ │ │ │ @@ -209172,15 +209170,15 @@ │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ blx r3 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ - bl 894b74 │ │ │ │ + bl 894b7c │ │ │ │ mov r2, r0 │ │ │ │ adds r0, #28 │ │ │ │ str r2, [sp, #16] │ │ │ │ blx 28b624 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -209195,15 +209193,15 @@ │ │ │ │ ldr.w r2, [r3, #152] @ 0x98 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ str r1, [r2, #0] │ │ │ │ str.w r1, [r3, #152] @ 0x98 │ │ │ │ bl 314ca8 │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7210a4 │ │ │ │ + bl 7210ac │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 315d3a │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 315cd4 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, sl │ │ │ │ @@ -209221,45 +209219,45 @@ │ │ │ │ ldr r3, [pc, #84] @ (315e5c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 315d0c │ │ │ │ ldr r0, [pc, #72] @ (315e60 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 315d0c │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - cmp r5, #4 │ │ │ │ + cmp r5, #28 │ │ │ │ lsls r6, r5, #1 │ │ │ │ cmp r7, #152 @ 0x98 │ │ │ │ lsls r3, r5, #3 │ │ │ │ - lsrs r4, r6, #4 │ │ │ │ + lsrs r4, r1, #5 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r1, #5 │ │ │ │ + lsrs r2, r4, #5 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r7, #132 @ 0x84 │ │ │ │ lsls r3, r5, #3 │ │ │ │ cmp r7, #100 @ 0x64 │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #64 @ 0x40 │ │ │ │ + adds r0, #88 @ 0x58 │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r0, [r2, #64] @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r6, #12 │ │ │ │ + lsrs r2, r1, #13 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr.w r2, [pc, #1736] @ 316540 │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ @@ -209330,15 +209328,15 @@ │ │ │ │ cmp r3, #3 │ │ │ │ bhi.n 315f62 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r7, #4 │ │ │ │ movs r2, #0 │ │ │ │ str r7, [sp, #0] │ │ │ │ adds r3, #8 │ │ │ │ - bl 894a54 │ │ │ │ + bl 894a5c │ │ │ │ cmp r0, r7 │ │ │ │ beq.w 316128 │ │ │ │ ldr.w r3, [pc, #1568] @ 316568 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bmi.w 3161ac │ │ │ │ @@ -209382,28 +209380,28 @@ │ │ │ │ cmp r3, #3 │ │ │ │ bhi.w 3161a2 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r7, #4 │ │ │ │ movs r2, #0 │ │ │ │ str r7, [sp, #0] │ │ │ │ adds r3, #12 │ │ │ │ - bl 8949c4 │ │ │ │ + bl 8949cc │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldr r2, [r4, #16] │ │ │ │ ldrd r1, r0, [r4] │ │ │ │ adds r2, #4 │ │ │ │ - bl 71d6cc │ │ │ │ + bl 71d6d4 │ │ │ │ mov r1, fp │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [r4, #4] │ │ │ │ - bl 71e248 │ │ │ │ + bl 71e250 │ │ │ │ b.n 315f52 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [r3, #12] │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ @@ -209485,15 +209483,15 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #23 │ │ │ │ bhi.w 316230 │ │ │ │ movs r4, #24 │ │ │ │ mov r3, r8 │ │ │ │ movs r2, #0 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 894a54 │ │ │ │ + bl 894a5c │ │ │ │ cmp r0, r4 │ │ │ │ beq.w 316256 │ │ │ │ ldr.w r3, [pc, #1168] @ 316568 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bmi.w 3162f6 │ │ │ │ @@ -209541,15 +209539,15 @@ │ │ │ │ bpl.w 315f78 │ │ │ │ mov r0, r1 │ │ │ │ bl 314be8 │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [pc, #1052] @ 31657c │ │ │ │ str r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ cmp.w r1, #262 @ 0x106 │ │ │ │ bcc.w 315f80 │ │ │ │ cmp.w r1, #512 @ 0x200 │ │ │ │ bne.n 3161d6 │ │ │ │ ldr r3, [pc, #1004] @ (316568 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -209563,27 +209561,27 @@ │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cbz r2, 3161cc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3161cc │ │ │ │ ldr r0, [pc, #1000] @ (316584 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3161cc │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r2, [r2, #12] │ │ │ │ str r2, [r3, #0] │ │ │ │ b.n 315fc6 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #984] @ (316588 ) │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 315f52 │ │ │ │ subs r3, r1, #1 │ │ │ │ cmp r3, #1 │ │ │ │ bhi.n 3161d6 │ │ │ │ ldr r3, [pc, #932] @ (316568 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -209591,41 +209589,41 @@ │ │ │ │ bmi.n 3162aa │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movw r3, #32770 @ 0x8002 │ │ │ │ str r3, [r2, #12] │ │ │ │ b.n 315fa6 │ │ │ │ ldr r0, [pc, #948] @ (31658c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f05c │ │ │ │ + bl 87f064 │ │ │ │ b.n 3160e4 │ │ │ │ mov.w r8, #4 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ mov r2, r8 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 894a54 │ │ │ │ + bl 894a5c │ │ │ │ cmp r0, r8 │ │ │ │ beq.n 316298 │ │ │ │ ldr r3, [pc, #880] @ (316568 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #20 │ │ │ │ bpl.w 3160e4 │ │ │ │ ldr r1, [pc, #908] @ (316590 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #908] @ (316594 ) │ │ │ │ mov r3, r8 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #408 @ 0x198 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3160e4 │ │ │ │ movs r2, #4 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 894a54 │ │ │ │ + bl 894a5c │ │ │ │ cmp r0, #4 │ │ │ │ it ne │ │ │ │ movwne r0, #32769 @ 0x8001 │ │ │ │ bne.w 316098 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ b.n 316092 │ │ │ │ ldr.w lr, [r0] │ │ │ │ @@ -209647,41 +209645,41 @@ │ │ │ │ bl 3154a4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r3, #12] │ │ │ │ b.n 315fa6 │ │ │ │ ldr r7, [pc, #808] @ (316598 ) │ │ │ │ add r7, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 87f05c │ │ │ │ + bl 87f064 │ │ │ │ ldr r3, [pc, #804] @ (31659c ) │ │ │ │ ldr r2, [pc, #804] @ (3165a0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #804] @ (3165a4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #208 @ 0xd0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r1, r7 │ │ │ │ - bl 71f6e0 │ │ │ │ + bl 71f6e8 │ │ │ │ b.n 3160e4 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ b.n 31600c │ │ │ │ ldr r0, [pc, #776] @ (3165a8 ) │ │ │ │ str r3, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ b.n 316186 │ │ │ │ ldr r0, [pc, #768] @ (3165ac ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3161cc │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 316358 │ │ │ │ ldrb.w r3, [r8, #32] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 316352 │ │ │ │ @@ -209710,45 +209708,45 @@ │ │ │ │ ldr r1, [pc, #704] @ (3165b8 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #704] @ (3165bc ) │ │ │ │ mov r3, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #372 @ 0x174 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3160e4 │ │ │ │ ldr r3, [pc, #688] @ (3165c0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31625e │ │ │ │ ldr r3, [pc, #592] @ (316568 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 31625e │ │ │ │ ldr r0, [pc, #672] @ (3165c4 ) │ │ │ │ str r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ b.n 31625e │ │ │ │ ldr r3, [pc, #664] @ (3165c8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 316014 │ │ │ │ ldr r3, [pc, #556] @ (316568 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 316014 │ │ │ │ ldr r0, [pc, #644] @ (3165cc ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ b.n 316014 │ │ │ │ ldr r7, [pc, #636] @ (3165d0 ) │ │ │ │ add r7, pc │ │ │ │ b.n 3162c6 │ │ │ │ ldr r3, [pc, #632] @ (3165d4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -209759,15 +209757,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 3162ba │ │ │ │ ldr r0, [pc, #616] @ (3165d8 ) │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3162ba │ │ │ │ ldr r2, [pc, #608] @ (3165dc ) │ │ │ │ ldr r3, [pc, #456] @ (316544 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ @@ -209795,45 +209793,45 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #15 │ │ │ │ bhi.n 3163f8 │ │ │ │ mov r3, r8 │ │ │ │ movs r2, #0 │ │ │ │ mov.w r8, #16 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 894a54 │ │ │ │ + bl 894a5c │ │ │ │ mov r2, r0 │ │ │ │ cmp r0, r8 │ │ │ │ beq.n 316406 │ │ │ │ ldr r3, [pc, #396] @ (316568 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.w 3164fc │ │ │ │ ldr r1, [pc, #504] @ (3165e0 ) │ │ │ │ mov r3, r8 │ │ │ │ ldr r0, [pc, #504] @ (3165e4 ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #344 @ 0x158 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3164fc │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldrd r8, r4, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 894b74 │ │ │ │ + bl 894b7c │ │ │ │ mul.w r3, r4, r8 │ │ │ │ adds r3, #4 │ │ │ │ cmp r0, r3 │ │ │ │ bcc.n 3164e4 │ │ │ │ movs r1, #32 │ │ │ │ mov r0, r8 │ │ │ │ blx 28b7f4 │ │ │ │ @@ -209892,28 +209890,28 @@ │ │ │ │ str r7, [r2, #16] │ │ │ │ str r3, [r2, #12] │ │ │ │ mov r3, r4 │ │ │ │ movs r2, #4 │ │ │ │ ldr r1, [r0, #16] │ │ │ │ ldr r0, [r0, #32] │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 8949c4 │ │ │ │ + bl 8949cc │ │ │ │ mov r0, r4 │ │ │ │ blx 28b964 │ │ │ │ b.n 315fa6 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 894b74 │ │ │ │ + bl 894b7c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ (3165ec ) │ │ │ │ movs r2, #32 │ │ │ │ add r0, pc │ │ │ │ - bl 87f05c │ │ │ │ + bl 87f064 │ │ │ │ movs r4, #0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movw r3, #32769 @ 0x8001 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r2, #12] │ │ │ │ blx 28b964 │ │ │ │ b.n 315fa6 │ │ │ │ @@ -209925,112 +209923,112 @@ │ │ │ │ ldr r3, [pc, #76] @ (316568 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 31645a │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r1, sl │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 31645a │ │ │ │ ldr r0, [pc, #196] @ (3165f4 ) │ │ │ │ mov r1, sl │ │ │ │ ldr r4, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ ldrd sl, r9, [sp, #28] │ │ │ │ - bl 87f05c │ │ │ │ + bl 87f064 │ │ │ │ b.n 3164fe │ │ │ │ nop │ │ │ │ cmp r5, #190 @ 0xbe │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #184 @ 0xb8 │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r6, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ ldcl 15, cr15, [r9, #1020]! @ 0x3fc │ │ │ │ - cmp r7, #16 │ │ │ │ + cmp r7, #40 @ 0x28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r2, #194 @ 0xc2 │ │ │ │ + cmp r2, #218 @ 0xda │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r4, r1, #2 │ │ │ │ + lsrs r4, r4, #2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r2, r5, #1 │ │ │ │ + lsrs r2, r0, #2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r2, #176 @ 0xb0 │ │ │ │ + cmp r2, #200 @ 0xc8 │ │ │ │ lsls r6, r5, #1 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #140 @ 0x8c │ │ │ │ + cmp r5, #164 @ 0xa4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r3, #50 @ 0x32 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r4, [r0, #12] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r3, #32 │ │ │ │ + lsrs r0, r6, #32 │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r0, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r5, #7 │ │ │ │ + lsrs r6, r0, #8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r4, r7, #27 │ │ │ │ + lsls r4, r2, #28 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r4, r5, #7 │ │ │ │ + lsrs r4, r0, #8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r7, #148 @ 0x94 │ │ │ │ + movs r7, #172 @ 0xac │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r2, r4, #26 │ │ │ │ + lsls r2, r7, #26 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r6, r2, #2 │ │ │ │ + lsrs r6, r5, #2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r7, #30 │ │ │ │ + movs r7, #54 @ 0x36 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r2, r2, #19 │ │ │ │ + lsls r2, r5, #19 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r6, r5, #19 │ │ │ │ + lsls r6, r0, #20 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r0, r6, #2 │ │ │ │ + lsrs r0, r1, #3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r0, r1, #28 │ │ │ │ + lsls r0, r4, #28 │ │ │ │ lsls r2, r3, #1 │ │ │ │ bl 3f45b2 │ │ │ │ - cmp r2, #252 @ 0xfc │ │ │ │ + cmp r3, #20 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r6, #158 @ 0x9e │ │ │ │ + movs r6, #182 @ 0xb6 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r4, r5, #22 │ │ │ │ + lsls r4, r0, #23 │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r0, r5, r3 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r0, #29 │ │ │ │ + lsls r0, r3, #29 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsrs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r6, #29 │ │ │ │ + lsls r0, r1, #30 │ │ │ │ lsls r2, r3, #1 │ │ │ │ bl 5745d2 │ │ │ │ movs r1, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r6, #30 │ │ │ │ + lsls r0, r1, #31 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r0, #192 @ 0xc0 │ │ │ │ lsls r3, r5, #3 │ │ │ │ - movs r5, #178 @ 0xb2 │ │ │ │ + movs r5, #202 @ 0xca │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r0, r0, #19 │ │ │ │ + lsls r0, r3, #19 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r6, r3, #23 │ │ │ │ + lsls r6, r6, #23 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r2, r6, #19 │ │ │ │ + lsls r2, r1, #20 │ │ │ │ lsls r2, r3, #1 │ │ │ │ asrs r4, r4, #31 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r7, #15 │ │ │ │ + lsls r6, r2, #16 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #392] @ (316794 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -210039,25 +210037,25 @@ │ │ │ │ ldr r1, [pc, #392] @ (31679c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #208 @ 0xd0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #376] @ (3167a0 ) │ │ │ │ movw r3, #1310 @ 0x51e │ │ │ │ ldr r1, [pc, #376] @ (3167a4 ) │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #440 @ 0x1b8 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r9, [pc, #360] @ 3167a8 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r0, [r0, #360] @ 0x168 │ │ │ │ bl 541dc4 │ │ │ │ ldr r3, [pc, #348] @ (3167ac ) │ │ │ │ add r9, pc │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ @@ -210110,15 +210108,15 @@ │ │ │ │ mov r0, r8 │ │ │ │ bl 314ca8 │ │ │ │ ldrb.w r7, [r4, #32] │ │ │ │ cbz r7, 316746 │ │ │ │ cmp r7, #1 │ │ │ │ beq.n 316758 │ │ │ │ mov r0, r8 │ │ │ │ - bl 878970 │ │ │ │ + bl 878978 │ │ │ │ mov r0, r4 │ │ │ │ blx 28b964 │ │ │ │ ldr.w r3, [r6, #352] @ 0x160 │ │ │ │ ldr.w r2, [r6, #368] @ 0x170 │ │ │ │ adds r5, #1 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ cmp r2, r5 │ │ │ │ @@ -210129,27 +210127,27 @@ │ │ │ │ ldr r0, [r2, #4] │ │ │ │ blx 28b964 │ │ │ │ ldr.w r0, [r6, #352] @ 0x160 │ │ │ │ blx 28b964 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r6, #352] @ 0x160 │ │ │ │ add.w r0, r6, #380 @ 0x17c │ │ │ │ - bl 878970 │ │ │ │ + bl 878978 │ │ │ │ ldr.w r0, [r6, #328] @ 0x148 │ │ │ │ - bl 71e198 │ │ │ │ + bl 71e1a0 │ │ │ │ ldr.w r0, [r6, #332] @ 0x14c │ │ │ │ - bl 71e198 │ │ │ │ + bl 71e1a0 │ │ │ │ ldr.w r0, [r6, #336] @ 0x150 │ │ │ │ - bl 71e198 │ │ │ │ + bl 71e1a0 │ │ │ │ ldr.w r0, [r6, #340] @ 0x154 │ │ │ │ - bl 71e198 │ │ │ │ + bl 71e1a0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 71ec18 │ │ │ │ + b.w 71ec20 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r1, [r4, #112] @ 0x70 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r0, [r3, #356] @ 0x164 │ │ │ │ bl 50d384 │ │ │ │ str r7, [r4, #112] @ 0x70 │ │ │ │ b.n 3166d8 │ │ │ │ @@ -210170,39 +210168,39 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 31665c │ │ │ │ ldr r0, [pc, #60] @ (3167c8 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 31665c │ │ │ │ - movs r3, #138 @ 0x8a │ │ │ │ + movs r3, #162 @ 0xa2 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r4, r7, #4 │ │ │ │ + lsls r4, r2, #5 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r2, r3, #5 │ │ │ │ + lsls r2, r6, #5 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - vshr.u32 q0, , #10 │ │ │ │ - vshr.u8 q8, , #8 │ │ │ │ + vshr.u8 q8, , #2 │ │ │ │ + vshr.u32 q8, , #32 │ │ │ │ movs r5, #238 @ 0xee │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ vrsqrts.f16 , , │ │ │ │ ldc 15, cr15, [pc, #-1020] @ 3163bc │ │ │ │ - movs r7, #70 @ 0x46 │ │ │ │ + movs r7, #94 @ 0x5e │ │ │ │ lsls r1, r3, #1 │ │ │ │ subs r6, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r7, #28] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r4, #17 │ │ │ │ + lsls r0, r7, #17 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r7, r1 │ │ │ │ @@ -210230,25 +210228,25 @@ │ │ │ │ it ne │ │ │ │ cmpne r7, #0 │ │ │ │ add.w r3, r5, #464 @ 0x1d0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #1028 @ 0x404 │ │ │ │ it eq │ │ │ │ addeq r7, sp, #12 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #652] @ (316ab8 ) │ │ │ │ adds r5, #208 @ 0xd0 │ │ │ │ ldr r1, [pc, #652] @ (316abc ) │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ strd r3, r3, [sp, #28] │ │ │ │ strd r3, r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #624] @ (316ac0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ @@ -210289,51 +210287,51 @@ │ │ │ │ ldr.w r0, [r4, #368] @ 0x170 │ │ │ │ blx 28b7f4 │ │ │ │ ldr.w r3, [r4, #352] @ 0x160 │ │ │ │ movs r2, #16 │ │ │ │ movs r1, #25 │ │ │ │ str r0, [r3, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 71ec70 │ │ │ │ + bl 71ec78 │ │ │ │ ldr.w r3, [r4, #348] @ 0x15c │ │ │ │ ldr r2, [pc, #492] @ (316ac8 ) │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str.w r3, [r4, #348] @ 0x15c │ │ │ │ mov.w r3, #2048 @ 0x800 │ │ │ │ strd r6, r3, [sp, #28] │ │ │ │ movs r3, #7 │ │ │ │ strb.w r3, [sp, #42] @ 0x2a │ │ │ │ movw r3, #1282 @ 0x502 │ │ │ │ strh.w r3, [sp, #40] @ 0x28 │ │ │ │ - bl 71e120 │ │ │ │ + bl 71e128 │ │ │ │ ldr r2, [pc, #456] @ (316acc ) │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ str.w r0, [r4, #328] @ 0x148 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 71e120 │ │ │ │ + bl 71e128 │ │ │ │ ldr r2, [pc, #444] @ (316ad0 ) │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ str.w r0, [r4, #332] @ 0x14c │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 71e120 │ │ │ │ + bl 71e128 │ │ │ │ ldr r2, [pc, #432] @ (316ad4 ) │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ str.w r0, [r4, #336] @ 0x150 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 71e120 │ │ │ │ + bl 71e128 │ │ │ │ str.w r0, [r4, #340] @ 0x154 │ │ │ │ add.w r0, r4, #380 @ 0x17c │ │ │ │ movs r5, #0 │ │ │ │ - bl 878934 │ │ │ │ + bl 87893c │ │ │ │ ldr.w r3, [r4, #368] @ 0x170 │ │ │ │ add.w r2, r4, #408 @ 0x198 │ │ │ │ str.w r5, [r4, #408] @ 0x198 │ │ │ │ str.w r2, [r4, #412] @ 0x19c │ │ │ │ add.w r2, r4, #420 @ 0x1a4 │ │ │ │ str.w r5, [r4, #420] @ 0x1a4 │ │ │ │ str.w r2, [r4, #424] @ 0x1a8 │ │ │ │ @@ -210362,33 +210360,33 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ add r1, pc │ │ │ │ movw r2, #1095 @ 0x447 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ mov r0, r8 │ │ │ │ bl 3165f8 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 87eb14 │ │ │ │ + bl 87eb1c │ │ │ │ b.n 3169e2 │ │ │ │ ldr r3, [pc, #292] @ (316ae4 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #292] @ (316ae8 ) │ │ │ │ ldr r1, [pc, #296] @ (316aec ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1050 @ 0x41a │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 87eb14 │ │ │ │ + bl 87eb1c │ │ │ │ ldr r2, [pc, #268] @ (316af0 ) │ │ │ │ ldr r3, [pc, #192] @ (316aa8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -210408,115 +210406,115 @@ │ │ │ │ ldr r1, [pc, #232] @ (316afc ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1037 @ 0x40d │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 3169da │ │ │ │ ldr r3, [pc, #208] @ (316b00 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #208] @ (316b04 ) │ │ │ │ ldr r1, [pc, #212] @ (316b08 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1043 @ 0x413 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 3169da │ │ │ │ ldr r3, [pc, #188] @ (316b0c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31685c │ │ │ │ ldr r3, [pc, #180] @ (316b10 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 31685c │ │ │ │ ldr r0, [pc, #168] @ (316b14 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 31685c │ │ │ │ ldr r1, [pc, #160] @ (316b18 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #160] @ (316b1c ) │ │ │ │ ldr r3, [pc, #164] @ (316b20 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ ldr r1, [pc, #156] @ (316b24 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ movw r2, #1102 @ 0x44e │ │ │ │ add r1, pc │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 3169ac │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ movs r4, #78 @ 0x4e │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r5, [pc, #160] @ (316b44 ) │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #72 @ 0x48 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #164 @ 0xa4 │ │ │ │ + movs r1, #188 @ 0xbc │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldc2l 0, cr0, [r4, #356]! @ 0x164 │ │ │ │ - ldc2l 0, cr0, [sl, #356] @ 0x164 │ │ │ │ - vqadd.u32 q0, q0, │ │ │ │ - vqadd.u64 q0, q7, │ │ │ │ + mcr2 0, 0, r0, cr12, cr9, {2} │ │ │ │ + ldc2l 0, cr0, [r2, #356]! @ 0x164 │ │ │ │ + vqadd.u64 q0, q4, │ │ │ │ + vqadd.u16 q8, q3, │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ b.n 31659a │ │ │ │ vmlal.u q8, d15, d3[0] │ │ │ │ movs r0, r0 │ │ │ │ b.n 3163a6 │ │ │ │ @ instruction: 0xfffff363 │ │ │ │ vmlal.u q8, d31, d23[0] │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #8 │ │ │ │ + movs r0, #32 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r2, r0, #12 │ │ │ │ + lsls r2, r3, #12 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - mcrr2 0, 5, r0, r2, cr9 │ │ │ │ - subs r0, r3, #7 │ │ │ │ + mrrc2 0, 5, r0, sl, cr9 │ │ │ │ + subs r0, r6, #7 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r6, r5, #10 │ │ │ │ + lsls r6, r0, #11 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldc2 0, cr0, [r4], {89} @ 0x59 │ │ │ │ + stc2 0, cr0, [ip], #-356 @ 0xfffffe9c │ │ │ │ movs r2, #86 @ 0x56 │ │ │ │ lsls r3, r5, #3 │ │ │ │ - subs r0, r1, #6 │ │ │ │ + subs r0, r4, #6 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r2, r4, #8 │ │ │ │ + lsls r2, r7, #8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xfbc40059 │ │ │ │ - subs r0, r5, #5 │ │ │ │ + @ instruction: 0xfbdc0059 │ │ │ │ + subs r0, r0, #6 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r6, r3, #8 │ │ │ │ + lsls r6, r6, #8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xfba40059 │ │ │ │ + @ instruction: 0xfbbc0059 │ │ │ │ str r4, [r3, #28] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r5, #6 │ │ │ │ + lsls r0, r0, #7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xfb580059 │ │ │ │ - lsls r6, r2, #9 │ │ │ │ + @ instruction: 0xfb700059 │ │ │ │ + lsls r6, r5, #9 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r6, r2, #4 │ │ │ │ + subs r6, r5, #4 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - @ instruction: 0xfb540059 │ │ │ │ + @ instruction: 0xfb6c0059 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #184] @ (316bf4 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #184] @ (316bf8 ) │ │ │ │ @@ -210526,35 +210524,35 @@ │ │ │ │ add.w r4, r4, #484 @ 0x1e4 │ │ │ │ movw r3, #770 @ 0x302 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #172] @ (316c00 ) │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [pc, #168] @ (316c04 ) │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 316bd2 │ │ │ │ mov r0, r5 │ │ │ │ - bl 71c9e4 │ │ │ │ + bl 71c9ec │ │ │ │ cbnz r0, 316b84 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7210a4 │ │ │ │ + bl 7210ac │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 316bc6 │ │ │ │ mov.w r8, #32768 @ 0x8000 │ │ │ │ movs r7, #0 │ │ │ │ movs r0, #28 │ │ │ │ blx 28b624 │ │ │ │ mov r3, r0 │ │ │ │ @@ -210564,15 +210562,15 @@ │ │ │ │ strd r4, r5, [r3] │ │ │ │ str.w r8, [r3, #12] │ │ │ │ str r7, [r3, #20] │ │ │ │ ldr.w r2, [r6, #412] @ 0x19c │ │ │ │ str r2, [r3, #24] │ │ │ │ str r3, [r2, #0] │ │ │ │ str.w ip, [r6, #412] @ 0x19c │ │ │ │ - bl 7210a4 │ │ │ │ + bl 7210ac │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 316b96 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 315e64 │ │ │ │ @@ -210586,29 +210584,29 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 316b66 │ │ │ │ ldr r0, [pc, #40] @ (316c10 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 316b66 │ │ │ │ - subs r2, r3, #1 │ │ │ │ + subs r2, r6, #1 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - @ instruction: 0xfa960059 │ │ │ │ - @ instruction: 0xfaaa0059 │ │ │ │ + @ instruction: 0xfaae0059 │ │ │ │ + @ instruction: 0xfac20059 │ │ │ │ movs r0, #224 @ 0xe0 │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r3, #4 │ │ │ │ + lsls r4, r6, #4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #384] @ (316da8 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -210627,20 +210625,20 @@ │ │ │ │ add r1, pc │ │ │ │ mov fp, r0 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r9, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #20] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 71c9e4 │ │ │ │ + bl 71c9ec │ │ │ │ cbnz r0, 316c94 │ │ │ │ ldr r2, [pc, #340] @ (316dc0 ) │ │ │ │ ldr r3, [pc, #328] @ (316db4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -210669,29 +210667,29 @@ │ │ │ │ strd r4, r6, [r0, #4] │ │ │ │ str.w r8, [r0] │ │ │ │ ldr.w r3, [r5, #424] @ 0x1a8 │ │ │ │ str r0, [r3, #0] │ │ │ │ str.w r0, [r5, #424] @ 0x1a8 │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7210a4 │ │ │ │ + bl 7210ac │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 316d64 │ │ │ │ ldr r1, [r0, #12] │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ cbz r1, 316cda │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ bhi.n 316d5c │ │ │ │ movs r2, #4 │ │ │ │ add r3, sp, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #0 │ │ │ │ - bl 894a54 │ │ │ │ + bl 894a5c │ │ │ │ cmp r0, #4 │ │ │ │ bne.n 316ca6 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr.w r2, [r5, #368] @ 0x170 │ │ │ │ cmp r2, r3 │ │ │ │ bls.n 316ca6 │ │ │ │ ldr.w r2, [r5, #352] @ 0x160 │ │ │ │ @@ -210712,15 +210710,15 @@ │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [sp, #8] │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl 894b74 │ │ │ │ + bl 894b7c │ │ │ │ adds r0, #24 │ │ │ │ blx 28b624 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r1, #0 │ │ │ │ vldr d7, [pc, #100] @ 316da0 │ │ │ │ strd r4, r6, [r0, #4] │ │ │ │ @@ -210751,43 +210749,43 @@ │ │ │ │ ldr r3, [pc, #80] @ (316dd4 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 316ca0 │ │ │ │ ldr r0, [pc, #72] @ (316dd8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 316ca0 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - adds r0, r6, #5 │ │ │ │ + adds r0, r1, #6 │ │ │ │ lsls r6, r5, #1 │ │ │ │ movs r0, #4 │ │ │ │ lsls r3, r5, #3 │ │ │ │ - vld1.8 @ instruction: 0xf9a00059 │ │ │ │ + ldrsh.w r0, [r8, #89] @ 0x59 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh.w r0, [r6, #89] @ 0x59 │ │ │ │ + vst1.8 @ instruction: 0xf9ce0059 │ │ │ │ subs r0, r6, #7 │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, r2, #7 │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #170 @ 0xaa │ │ │ │ + movs r0, #194 @ 0xc2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r5, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - vshr.u32 q0, , #6 │ │ │ │ + vshr.u16 q8, , #14 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #28] @ (316e08 ) │ │ │ │ add r0, pc │ │ │ │ bl 4eb1f4 │ │ │ │ @@ -210798,17 +210796,17 @@ │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.w 30c6b4 │ │ │ │ nop │ │ │ │ stmia r2!, {r2, r4, r6, r7} │ │ │ │ lsls r0, r7, #1 │ │ │ │ - vshr.u16 q0, , #4 │ │ │ │ - vshr.u32 q0, , #22 │ │ │ │ - usat r0, #30, ip, lsl #1 │ │ │ │ + vshr.u32 q0, , #12 │ │ │ │ + vmov.i32 q8, #169 @ 0x000000a9 │ │ │ │ + usat r0, #30, r4, asr #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r1 │ │ │ │ ldr r4, [pc, #104] @ (316e94 ) │ │ │ │ @@ -210816,56 +210814,56 @@ │ │ │ │ ldr r2, [pc, #104] @ (316e98 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #104] @ (316e9c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #92] @ (316ea0 ) │ │ │ │ ldr r1, [pc, #96] @ (316ea4 ) │ │ │ │ add.w r0, r0, #32128 @ 0x7d80 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ adds r0, #72 @ 0x48 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r4, #24 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r1, #0 │ │ │ │ strb.w r1, [r5, #3396] @ 0xd44 │ │ │ │ movs r1, #1 │ │ │ │ str.w r1, [r5, #3400] @ 0xd48 │ │ │ │ ldr r1, [pc, #56] @ (316ea8 ) │ │ │ │ mov r6, r0 │ │ │ │ add.w r0, r5, #32000 @ 0x7d00 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ adds r0, #120 @ 0x78 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 72ee6c │ │ │ │ + b.w 72ee74 │ │ │ │ nop │ │ │ │ - adds r0, r0, #6 │ │ │ │ + adds r0, r3, #6 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - vmov.i32 q0, #169 @ 0x000000a9 │ │ │ │ - vqadd.u16 q8, q5, │ │ │ │ - adds r4, r4, r5 │ │ │ │ + vshr.u16 q0, , #6 │ │ │ │ + vqadd.u64 q8, q1, │ │ │ │ + adds r4, r7, r5 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r6, [r0, #88] @ 0x58 │ │ │ │ + str r6, [r3, #88] @ 0x58 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r6, #62 @ 0x3e │ │ │ │ + cmp r6, #86 @ 0x56 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #136] @ (316f44 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -210874,41 +210872,41 @@ │ │ │ │ ldr r1, [pc, #136] @ (316f4c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ add.w r1, r4, #44 @ 0x2c │ │ │ │ ldr r2, [pc, #116] @ (316f50 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #112] @ (316f54 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #99 @ 0x63 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #100] @ (316f58 ) │ │ │ │ ldr r1, [pc, #104] @ (316f5c ) │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #11 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r1, [pc, #88] @ (316f60 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #2 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 72dfb4 │ │ │ │ + bl 72dfbc │ │ │ │ ldr r3, [pc, #80] @ (316f64 ) │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #76] @ (316f68 ) │ │ │ │ orr.w r2, r2, #64 @ 0x40 │ │ │ │ str r2, [r5, #48] @ 0x30 │ │ │ │ @@ -210920,29 +210918,29 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - adds r0, r6, #3 │ │ │ │ + adds r0, r1, #4 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - adds r2, r4, r3 │ │ │ │ + adds r2, r7, r3 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r6, [r0, #80] @ 0x50 │ │ │ │ + str r6, [r3, #80] @ 0x50 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - mrc2 0, 7, r0, cr2, cr9, {2} │ │ │ │ - vqadd.u16 q0, q0, │ │ │ │ - ldmia r5!, {r1, r2, r4, r7} │ │ │ │ + vqadd.u8 q0, q5, │ │ │ │ + vqadd.u32 q0, q4, │ │ │ │ + ldmia r5, {r1, r2, r3, r5, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsh r6, [r7, r2] │ │ │ │ + ldrsh r6, [r2, r3] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrb r2, [r5, #9] │ │ │ │ lsls r6, r4, #3 │ │ │ │ - mrc2 0, 4, r0, cr2, cr9, {2} │ │ │ │ + mcr2 0, 5, r0, cr10, cr9, {2} │ │ │ │ mcr2 15, 7, pc, cr15, cr15, {7} @ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w ip, [pc, #48] @ 316fb0 │ │ │ │ @@ -210950,29 +210948,29 @@ │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #48] @ (316fb8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [pc, #36] @ (316fbc ) │ │ │ │ add.w r1, r0, #32128 @ 0x7d80 │ │ │ │ mov.w r2, #432 @ 0x1b0 │ │ │ │ add r3, pc │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 71ec20 │ │ │ │ - adds r6, r5, #0 │ │ │ │ + b.w 71ec28 │ │ │ │ + adds r6, r0, #1 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - mrc2 0, 1, r0, cr0, cr9, {2} │ │ │ │ - mcr2 0, 0, r0, cr6, cr9, {2} │ │ │ │ - @ instruction: 0xf65c0059 │ │ │ │ + mcr2 0, 2, r0, cr8, cr9, {2} │ │ │ │ + mrc2 0, 0, r0, cr14, cr9, {2} │ │ │ │ + @ instruction: 0xf6740059 │ │ │ │ │ │ │ │ 00316fc0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ sub sp, #84 @ 0x54 │ │ │ │ @@ -211011,15 +211009,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7e6c10 │ │ │ │ + bl 7e6c18 │ │ │ │ mov r2, r0 │ │ │ │ cmp r1, #0 │ │ │ │ blt.w 317182 │ │ │ │ cmp r7, r1 │ │ │ │ it eq │ │ │ │ cmpeq r5, r2 │ │ │ │ bne.n 31713c │ │ │ │ @@ -211029,15 +211027,15 @@ │ │ │ │ sbcs.w r0, r8, r7 │ │ │ │ bcc.w 3171b2 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov.w sl, #0 │ │ │ │ mov.w fp, #0 │ │ │ │ strd r2, r1, [sp, #56] @ 0x38 │ │ │ │ strd sl, fp, [sp, #64] @ 0x40 │ │ │ │ - bl 781478 │ │ │ │ + bl 781480 │ │ │ │ mov sl, r0 │ │ │ │ orrs.w r0, r5, r7 │ │ │ │ beq.n 316ff8 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov fp, sl │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov r4, r8 │ │ │ │ @@ -211067,69 +211065,69 @@ │ │ │ │ beq.n 316ff8 │ │ │ │ strd r2, r1, [sp] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, fp │ │ │ │ strd r6, r6, [sp, #12] │ │ │ │ str.w sl, [sp, #8] │ │ │ │ - bl 7e41e4 │ │ │ │ + bl 7e41ec │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 3170fa │ │ │ │ ands.w r0, r0, #2 │ │ │ │ bne.n 317090 │ │ │ │ vldr d7, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #12] │ │ │ │ adds r2, r3, r4 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 7e6d84 │ │ │ │ + bl 7e6d8c │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 317090 │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r8, [sp, #56] @ 0x38 │ │ │ │ - bl 72f920 │ │ │ │ + bl 72f928 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 781254 │ │ │ │ + bl 78125c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 73310c │ │ │ │ + bl 733114 │ │ │ │ ldr r3, [pc, #184] @ (3171d4 ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #184] @ (3171d8 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ negs r2, r2 │ │ │ │ ldr r3, [pc, #180] @ (3171dc ) │ │ │ │ add r1, pc │ │ │ │ strd r5, r0, [sp, #8] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ movs r2, #99 @ 0x63 │ │ │ │ str r4, [sp, #16] │ │ │ │ - bl 87e778 │ │ │ │ + bl 87e780 │ │ │ │ b.n 316ffe │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ - bl 72f920 │ │ │ │ + bl 72f928 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 73310c │ │ │ │ + bl 733114 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 781254 │ │ │ │ + bl 78125c │ │ │ │ ldr r3, [pc, #132] @ (3171e0 ) │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r1, [pc, #128] @ (3171e4 ) │ │ │ │ ldr r3, [pc, #128] @ (3171e8 ) │ │ │ │ @@ -211139,34 +211137,34 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #24] │ │ │ │ movs r2, #82 @ 0x52 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r7, [sp, #20] │ │ │ │ strd r6, r4, [sp, #4] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 316ffe │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ - bl 781254 │ │ │ │ + bl 78125c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #92] @ (3171ec ) │ │ │ │ negs r1, r2 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #88] @ (3171f0 ) │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r2, #76 @ 0x4c │ │ │ │ ldr r3, [pc, #84] @ (3171f4 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ mov r4, r8 │ │ │ │ add r3, pc │ │ │ │ - bl 87e778 │ │ │ │ + bl 87e780 │ │ │ │ b.n 316ffe │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #68] @ (3171f8 ) │ │ │ │ movs r2, #95 @ 0x5f │ │ │ │ ldr r1, [pc, #68] @ (3171fc ) │ │ │ │ ldr r0, [pc, #68] @ (317200 ) │ │ │ │ add r3, pc │ │ │ │ @@ -211177,30 +211175,30 @@ │ │ │ │ nop │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r4, #1 │ │ │ │ lsls r3, r5, #3 │ │ │ │ adds r4, r6, #0 │ │ │ │ lsls r3, r5, #3 │ │ │ │ - ldc2 0, cr0, [r8, #356] @ 0x164 │ │ │ │ - stc2l 0, cr0, [sl], #356 @ 0x164 │ │ │ │ - subs r2, r3, r3 │ │ │ │ + ldc2 0, cr0, [r0, #356]! @ 0x164 │ │ │ │ + stc2 0, cr0, [r2, #-356] @ 0xfffffe9c │ │ │ │ + subs r2, r6, r3 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - stc2l 0, cr0, [ip], #356 @ 0x164 │ │ │ │ - stc2 0, cr0, [r8], #356 @ 0x164 │ │ │ │ - subs r4, r3, r2 │ │ │ │ + stc2 0, cr0, [r4, #-356] @ 0xfffffe9c │ │ │ │ + stc2l 0, cr0, [r0], {89} @ 0x59 │ │ │ │ + subs r4, r6, r2 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldc2 0, cr0, [r0], {89} @ 0x59 │ │ │ │ - ldc2l 0, cr0, [r0], #-356 @ 0xfffffe9c │ │ │ │ - subs r2, r4, r1 │ │ │ │ + stc2 0, cr0, [r8], #356 @ 0x164 │ │ │ │ + stc2 0, cr0, [r8], {89} @ 0x59 │ │ │ │ + subs r2, r7, r1 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - subs r6, r1, r1 │ │ │ │ + subs r6, r4, r1 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - mrrc2 0, 5, r0, r4, cr9 │ │ │ │ - ldc2l 0, cr0, [r4], {89} @ 0x59 │ │ │ │ + stc2l 0, cr0, [ip], #-356 @ 0xfffffe9c │ │ │ │ + stc2l 0, cr0, [ip], #356 @ 0x164 │ │ │ │ │ │ │ │ 00317204 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #492] @ (317400 ) │ │ │ │ @@ -211229,29 +211227,29 @@ │ │ │ │ cbnz r5, 31724c │ │ │ │ mov.w r5, #512 @ 0x200 │ │ │ │ str r5, [r4, #12] │ │ │ │ cmp r3, r5 │ │ │ │ bcc.n 3172d4 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ mov r1, r5 │ │ │ │ - bl 8a7a9c │ │ │ │ + bl 8a7aa4 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 31730c │ │ │ │ cmp.w r0, #65536 @ 0x10000 │ │ │ │ bcs.w 317390 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r1, r5 │ │ │ │ - bl 8a7a9c │ │ │ │ + bl 8a7aa4 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 3173b0 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ adds r3, r0, #1 │ │ │ │ beq.n 317284 │ │ │ │ mov r1, r5 │ │ │ │ - bl 8a7a9c │ │ │ │ + bl 8a7aa4 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 3173ca │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #384] @ (317408 ) │ │ │ │ ldr r3, [pc, #376] @ (317404 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -211267,15 +211265,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 3173fa │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 78421c │ │ │ │ + bl 784224 │ │ │ │ ldrd r3, r5, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 317380 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 31724c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 317246 │ │ │ │ @@ -211289,46 +211287,46 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #308] @ (317414 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ movs r0, #0 │ │ │ │ b.n 317286 │ │ │ │ mov.w r3, #512 @ 0x200 │ │ │ │ str r3, [r4, #8] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 31724c │ │ │ │ mov.w r5, #512 @ 0x200 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r4, #12] │ │ │ │ - bl 8a7a9c │ │ │ │ + bl 8a7aa4 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 31725c │ │ │ │ ldr r3, [pc, #264] @ (317418 ) │ │ │ │ movs r2, #172 @ 0xac │ │ │ │ ldr r4, [pc, #264] @ (31741c ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #264] @ (317420 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 3172ec │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 78421c │ │ │ │ + bl 784224 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 781478 │ │ │ │ + bl 781480 │ │ │ │ ldrd r3, r5, [r4, #8] │ │ │ │ cbz r3, 317372 │ │ │ │ cbnz r5, 317346 │ │ │ │ cmp r7, #0 │ │ │ │ bne.n 3173ee │ │ │ │ ldr r5, [sp, #16] │ │ │ │ str r5, [r4, #12] │ │ │ │ @@ -211371,39 +211369,39 @@ │ │ │ │ ldr r1, [pc, #144] @ (31742c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 3172ec │ │ │ │ ldr r3, [pc, #124] @ (317430 ) │ │ │ │ movs r2, #188 @ 0xbc │ │ │ │ ldr r4, [pc, #124] @ (317434 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #124] @ (317438 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 3172ec │ │ │ │ ldr r3, [pc, #112] @ (31743c ) │ │ │ │ movs r2, #196 @ 0xc4 │ │ │ │ ldr r4, [pc, #112] @ (317440 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #112] @ (317444 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 3172ec │ │ │ │ mov.w r3, #512 @ 0x200 │ │ │ │ str r3, [r4, #8] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 317346 │ │ │ │ mov.w r5, #512 @ 0x200 │ │ │ │ str r5, [r4, #12] │ │ │ │ @@ -211413,34 +211411,34 @@ │ │ │ │ nop │ │ │ │ subs r2, r4, r0 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ adds r2, r6, r6 │ │ │ │ lsls r3, r5, #3 │ │ │ │ - adds r2, r5, r4 │ │ │ │ + adds r2, r0, r5 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - stc2 0, cr0, [r4], {89} @ 0x59 │ │ │ │ - @ instruction: 0xfb2c0059 │ │ │ │ - adds r2, r6, r3 │ │ │ │ + ldc2 0, cr0, [ip], {89} @ 0x59 │ │ │ │ + @ instruction: 0xfb440059 │ │ │ │ + adds r2, r1, r4 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - stc2 0, cr0, [r4], {89} @ 0x59 │ │ │ │ - @ instruction: 0xfaf40059 │ │ │ │ - adds r4, r5, r1 │ │ │ │ + ldc2 0, cr0, [ip], {89} @ 0x59 │ │ │ │ + @ instruction: 0xfb0c0059 │ │ │ │ + adds r4, r0, r2 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - @ instruction: 0xfbb60059 │ │ │ │ - @ instruction: 0xfa6e0059 │ │ │ │ - adds r6, r1, r1 │ │ │ │ + @ instruction: 0xfbce0059 │ │ │ │ + @ instruction: 0xfa860059 │ │ │ │ + adds r6, r4, r1 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - @ instruction: 0xfbc80059 │ │ │ │ - @ instruction: 0xfa500059 │ │ │ │ - adds r4, r6, r0 │ │ │ │ + @ instruction: 0xfbe00059 │ │ │ │ + @ instruction: 0xfa680059 │ │ │ │ + adds r4, r1, r1 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - @ instruction: 0xfbe60059 │ │ │ │ - @ instruction: 0xfa360059 │ │ │ │ + @ instruction: 0xfbfe0059 │ │ │ │ + @ instruction: 0xfa4e0059 │ │ │ │ │ │ │ │ 00317448 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -211462,49 +211460,49 @@ │ │ │ │ movs r4, #0 │ │ │ │ adds r1, r1, r1 │ │ │ │ orr.w r1, r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #0] │ │ │ │ adc.w r1, r4, r4 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 781838 │ │ │ │ + bl 781840 │ │ │ │ cmp r0, r4 │ │ │ │ blt.n 3174f4 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 3174ac │ │ │ │ cmp r3, #2 │ │ │ │ it eq │ │ │ │ moveq r3, r4 │ │ │ │ beq.n 3174ac │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 317528 │ │ │ │ mov r0, r6 │ │ │ │ - bl 782d7c │ │ │ │ + bl 782d84 │ │ │ │ mov r3, r0 │ │ │ │ ldr r4, [r5, #72] @ 0x48 │ │ │ │ cmp r4, #4 │ │ │ │ beq.n 317518 │ │ │ │ ldr r2, [r5, #76] @ 0x4c │ │ │ │ cmp r2, #4 │ │ │ │ beq.n 317508 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 782d84 │ │ │ │ + bl 782d8c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 782b3c │ │ │ │ + bl 782b44 │ │ │ │ mov r0, r6 │ │ │ │ - bl 783f10 │ │ │ │ + bl 783f18 │ │ │ │ ldrd r2, r3, [r5, #80] @ 0x50 │ │ │ │ strd r2, r7, [sp] │ │ │ │ ldrd r1, r2, [r5, #64] @ 0x40 │ │ │ │ - bl 77bf98 │ │ │ │ + bl 77bfa0 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ @@ -211515,22 +211513,22 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 782b98 │ │ │ │ + bl 782ba0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, r0 │ │ │ │ b.n 3174b8 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 782b98 │ │ │ │ + bl 782ba0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r4, r0 │ │ │ │ b.n 3174b2 │ │ │ │ blx 28d8b8 │ │ │ │ │ │ │ │ 0031752c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -211583,27 +211581,27 @@ │ │ │ │ ldr r4, [sp, #32] │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ movw r2, #281 @ 0x119 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 3175c6 │ │ │ │ ldr r3, [pc, #148] @ (317640 ) │ │ │ │ ldr r2, [pc, #148] @ (317644 ) │ │ │ │ ldr r1, [pc, #152] @ (317648 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ strd r2, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ movw r2, #273 @ 0x111 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -211638,29 +211636,29 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ strd r2, r7, [sp] │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ movw r2, #277 @ 0x115 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 3175c6 │ │ │ │ nop │ │ │ │ - asrs r0, r7, #25 │ │ │ │ + asrs r0, r2, #26 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - @ instruction: 0xfaa80059 │ │ │ │ - ldr??.w r0, [r8, r9, lsl #1] │ │ │ │ - asrs r0, r3, #25 │ │ │ │ + @ instruction: 0xfac00059 │ │ │ │ + ldrb.w r0, [r0, #89] @ 0x59 │ │ │ │ + asrs r0, r6, #25 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - @ instruction: 0xfa4a0059 │ │ │ │ - ldr.w r0, [r6, r9, lsl #1] │ │ │ │ - asrs r6, r5, #23 │ │ │ │ + @ instruction: 0xfa620059 │ │ │ │ + str??.w r0, [lr, r9, lsl #1] │ │ │ │ + asrs r6, r0, #24 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - @ instruction: 0xfa000059 │ │ │ │ - @ instruction: 0xf7ec0059 │ │ │ │ + @ instruction: 0xfa180059 │ │ │ │ + strb.w r0, [r4, r9, lsl #1] │ │ │ │ │ │ │ │ 00317658 : │ │ │ │ cmp r3, #170 @ 0xaa │ │ │ │ it ne │ │ │ │ cmpne r3, #1 │ │ │ │ bgt.n 31773a │ │ │ │ movw ip, #257 @ 0x101 │ │ │ │ @@ -211836,25 +211834,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #548] @ 0x224 │ │ │ │ mov.w r3, #0 │ │ │ │ blx 28d48c │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r5 │ │ │ │ strd r6, r7, [sp, #24] │ │ │ │ - bl 78227c │ │ │ │ + bl 782284 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ mov.w r6, #512 @ 0x200 │ │ │ │ movs r7, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 7e6d84 │ │ │ │ + bl 7e6d8c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 3178e8 │ │ │ │ ldrb.w r3, [sp, #546] @ 0x222 │ │ │ │ cmp r3, #85 @ 0x55 │ │ │ │ bne.n 3178e8 │ │ │ │ ldrb.w r3, [sp, #547] @ 0x223 │ │ │ │ cmp r3, #170 @ 0xaa │ │ │ │ @@ -211869,15 +211867,15 @@ │ │ │ │ ldrb r7, [r4, #6] │ │ │ │ ands.w r6, r7, #63 @ 0x3f │ │ │ │ beq.n 3178e2 │ │ │ │ mla r2, r3, r6, r6 │ │ │ │ adds r7, r3, #1 │ │ │ │ ldrd r0, r1, [sp, #24] │ │ │ │ movs r3, #0 │ │ │ │ - bl 8a8398 │ │ │ │ + bl 8a83a0 │ │ │ │ subs r2, r0, #1 │ │ │ │ movw r3, #16382 @ 0x3ffe │ │ │ │ cmp r2, r3 │ │ │ │ bls.n 317916 │ │ │ │ adds r4, #16 │ │ │ │ cmp r4, r5 │ │ │ │ bne.n 3178b8 │ │ │ │ @@ -211920,15 +211918,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 317932 │ │ │ │ ldr r0, [pc, #44] @ (31797c ) │ │ │ │ mov r1, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 317932 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ asrs r4, r6, #15 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r4, #15 │ │ │ │ @@ -211937,15 +211935,15 @@ │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r3, r5] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7080059 │ │ │ │ + @ instruction: 0xf7200059 │ │ │ │ │ │ │ │ 00317980 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r7, r2 │ │ │ │ @@ -211965,15 +211963,15 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ str r3, [sp, #20] │ │ │ │ strd r3, r3, [r1, #4] │ │ │ │ - bl 784290 │ │ │ │ + bl 784298 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 317a48 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [r6, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str.w r3, [r8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -212023,15 +212021,15 @@ │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ ldr r2, [r6, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #412] @ (317bdc ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3179e6 │ │ │ │ add r3, sp, #20 │ │ │ │ add r2, sp, #16 │ │ │ │ add r1, sp, #12 │ │ │ │ mov r0, r9 │ │ │ │ bl 317830 │ │ │ │ adds r0, #1 │ │ │ │ @@ -212046,15 +212044,15 @@ │ │ │ │ str.w r3, [r8] │ │ │ │ b.n 3179d6 │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r9 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 78227c │ │ │ │ + bl 782284 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ movw r2, #16645 @ 0x4105 │ │ │ │ movt r2, #1040 @ 0x410 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ bic.w ip, r3, #3221225472 @ 0xc0000000 │ │ │ │ movw lr, #61375 @ 0xefbf │ │ │ │ movt lr, #48891 @ 0xbefb │ │ │ │ @@ -212102,15 +212100,15 @@ │ │ │ │ movls r3, #3 │ │ │ │ b.n 3179d8 │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r9 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 78227c │ │ │ │ + bl 782284 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ movw r2, #16645 @ 0x4105 │ │ │ │ movt r2, #1040 @ 0x410 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ bic.w ip, r3, #3221225472 @ 0xc0000000 │ │ │ │ movw lr, #61375 @ 0xefbf │ │ │ │ movt lr, #48891 @ 0xbefb │ │ │ │ @@ -212170,15 +212168,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r2, r2, #9 │ │ │ │ lsls r3, r5, #3 │ │ │ │ movs r3, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - movw r0, #51289 @ 0xc859 │ │ │ │ + @ instruction: 0xf6640059 │ │ │ │ │ │ │ │ 00317be0 : │ │ │ │ cmp r1, #16 │ │ │ │ it ls │ │ │ │ cmpls r2, #63 @ 0x3f │ │ │ │ ite ls │ │ │ │ movls r1, #1 │ │ │ │ @@ -212198,15 +212196,15 @@ │ │ │ │ adds r0, #1 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #8] @ (317c20 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 732a90 │ │ │ │ + b.w 732a98 │ │ │ │ nop │ │ │ │ push {r2, r4, r6, r7} │ │ │ │ lsls r0, r7, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -212226,15 +212224,15 @@ │ │ │ │ add.w r3, ip, r2 │ │ │ │ str r3, [sp, #8] │ │ │ │ asrs r3, r2, #31 │ │ │ │ mov.w ip, r1, asr #31 │ │ │ │ strd r1, ip, [sp] │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 7e7278 │ │ │ │ + bl 7e7280 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 317c88 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -212243,17 +212241,17 @@ │ │ │ │ negs r0, r0 │ │ │ │ blx 28bcd8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #12] @ (317ca0 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 87f05c │ │ │ │ + b.w 87f064 │ │ │ │ nop │ │ │ │ - bic.w r0, sl, #14221312 @ 0xd90000 │ │ │ │ + orr.w r0, r2, #14221312 @ 0xd90000 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [pc, #80] @ (317d04 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #1064] @ 0x428 │ │ │ │ @@ -212280,52 +212278,52 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 317cce │ │ │ │ ldr r0, [pc, #28] @ (317d14 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 317cce │ │ │ │ nop │ │ │ │ lsrs r4, r7, #29 │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0, #19 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf3de0059 │ │ │ │ + @ instruction: 0xf3f60059 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #80] @ (317d7c ) │ │ │ │ ldr r2, [pc, #84] @ (317d80 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (317d84 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r1, [pc, #72] @ (317d88 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 72f324 │ │ │ │ + bl 72f32c │ │ │ │ ldr r3, [pc, #68] @ (317d8c ) │ │ │ │ ldr r1, [pc, #68] @ (317d90 ) │ │ │ │ movs r2, #14 │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 72dfb4 │ │ │ │ + bl 72dfbc │ │ │ │ ldr r3, [pc, #56] @ (317d94 ) │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ orr.w r2, r2, #4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ @@ -212333,19 +212331,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - lsrs r0, r7, #28 │ │ │ │ + lsrs r0, r2, #29 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r2, r7, #9 │ │ │ │ + lsrs r2, r2, #10 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsb r6, [r3, r2] │ │ │ │ + ldrsb r6, [r6, r2] │ │ │ │ lsls r3, r3, #1 │ │ │ │ lsls r1, r1, #28 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #9 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r0, #72] @ 0x48 │ │ │ │ lsls r6, r4, #3 │ │ │ │ @@ -212515,15 +212513,15 @@ │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr.w r1, [r0, #1056] @ 0x420 │ │ │ │ ldr r0, [pc, #100] @ (317f98 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 317e96 │ │ │ │ ldr r0, [pc, #92] @ (317f9c ) │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 317e54 │ │ │ │ ldr r0, [pc, #72] @ (317f94 ) │ │ │ │ @@ -212536,35 +212534,35 @@ │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r0, [pc, #64] @ (317fa0 ) │ │ │ │ vldr d7, [r4, #872] @ 0x368 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr.w r1, [r4, #1076] @ 0x434 │ │ │ │ b.n 317e54 │ │ │ │ lsrs r6, r7, #24 │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r7, #21 │ │ │ │ + lsrs r4, r2, #22 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - @ instruction: 0xf2fc0059 │ │ │ │ - lsrs r6, r4, #21 │ │ │ │ + @ instruction: 0xf3140059 │ │ │ │ + lsrs r6, r7, #21 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - @ instruction: 0xf2e60059 │ │ │ │ + @ instruction: 0xf2fe0059 │ │ │ │ str r4, [r5, #56] @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf2740059 │ │ │ │ + @ instruction: 0xf28c0059 │ │ │ │ str r4, [r6, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf1e40059 │ │ │ │ + @ instruction: 0xf1fc0059 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #48 @ 0x30 │ │ │ │ movs r4, #0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -212592,15 +212590,15 @@ │ │ │ │ cmpne r5, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov.w r3, #12 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ it eq │ │ │ │ addeq r5, sp, #36 @ 0x24 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r4, r0 │ │ │ │ ldrd r7, r1, [r0, #760] @ 0x2f8 │ │ │ │ orrs.w r3, r7, r1 │ │ │ │ beq.n 31807e │ │ │ │ ldr.w r3, [r0, #756] @ 0x2f4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31825e │ │ │ │ @@ -212620,15 +212618,15 @@ │ │ │ │ ldr r2, [pc, #708] @ (318304 ) │ │ │ │ add r2, pc │ │ │ │ adds r2, #116 @ 0x74 │ │ │ │ bl 53155c │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cbz r3, 318098 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ - bl 87eb14 │ │ │ │ + bl 87eb1c │ │ │ │ ldr r2, [pc, #692] @ (318308 ) │ │ │ │ ldr r3, [pc, #668] @ (3182f4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -212646,46 +212644,46 @@ │ │ │ │ add.w r3, r8, #80 @ 0x50 │ │ │ │ ldr r1, [pc, #648] @ (318310 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #810 @ 0x32a │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 31804a │ │ │ │ mov r0, r9 │ │ │ │ bl 52fcac │ │ │ │ ldr r2, [pc, #628] @ (318314 ) │ │ │ │ ldr r1, [pc, #628] @ (318318 ) │ │ │ │ add.w r3, r8, #104 @ 0x68 │ │ │ │ str.w r0, [r4, #1060] @ 0x424 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #19 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r1, r9 │ │ │ │ bl 3394f4 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 318292 │ │ │ │ - bl 782c7c │ │ │ │ + bl 782c84 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ uxtb r0, r0 │ │ │ │ strb.w r0, [r4, #777] @ 0x309 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3182b2 │ │ │ │ vldr d7, [pc, #508] @ 3182e0 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ str r5, [sp, #8] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 781838 │ │ │ │ + bl 781840 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 31804a │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ cbz r0, 318112 │ │ │ │ ldr.w r2, [r4, #1060] @ 0x424 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #8] │ │ │ │ @@ -212701,29 +212699,29 @@ │ │ │ │ movs r2, #0 │ │ │ │ mov.w r3, #32768 @ 0x8000 │ │ │ │ strb.w r2, [r4, #776] @ 0x308 │ │ │ │ mov sl, r0 │ │ │ │ strh.w r3, [r4, #778] @ 0x30a │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 3182ac │ │ │ │ - bl 8a7840 │ │ │ │ + bl 8a7848 │ │ │ │ uxtb r2, r0 │ │ │ │ cmp r2, #1 │ │ │ │ ite ls │ │ │ │ movls.w r9, #0 │ │ │ │ movhi.w r9, #1 │ │ │ │ ldrb.w r7, [r4, #1068] @ 0x42c │ │ │ │ ldrd r5, r6, [r4, #756] @ 0x2f4 │ │ │ │ ldr.w r8, [r4, #764] @ 0x2fc │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 318298 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 8a7840 │ │ │ │ + bl 8a7848 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r5, r0 │ │ │ │ cmp.w sl, #1 │ │ │ │ umull r1, r3, r5, r6 │ │ │ │ ite eq │ │ │ │ moveq.w ip, #8 │ │ │ │ movne.w ip, #11 │ │ │ │ @@ -212783,43 +212781,43 @@ │ │ │ │ strh.w r2, [r4, #831] @ 0x33f │ │ │ │ str.w r3, [r4, #804] @ 0x324 │ │ │ │ blx 28de6c │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r0, [r4, #1072] @ 0x430 │ │ │ │ str.w r3, [r4, #1076] @ 0x434 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ - bl 87eb14 │ │ │ │ + bl 87eb1c │ │ │ │ b.n 318052 │ │ │ │ ldr r2, [pc, #188] @ (31831c ) │ │ │ │ add.w r3, r8, #80 @ 0x50 │ │ │ │ ldr r1, [pc, #184] @ (318320 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #814 @ 0x32e │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 31804a │ │ │ │ ldr r2, [pc, #168] @ (318324 ) │ │ │ │ add.w r3, r8, #80 @ 0x50 │ │ │ │ ldr r1, [pc, #168] @ (318328 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #818 @ 0x332 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 31804a │ │ │ │ strb.w r0, [r4, #777] @ 0x309 │ │ │ │ b.n 318112 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, r7 │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 8a8398 │ │ │ │ + bl 8a83a0 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r6, r0 │ │ │ │ mov r8, r1 │ │ │ │ b.n 31816c │ │ │ │ mov r9, r1 │ │ │ │ movs r2, #1 │ │ │ │ b.n 31814c │ │ │ │ @@ -212832,15 +212830,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #112] @ (318334 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ adds r5, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 574120 │ │ │ │ b.n 31804a │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r7, r1 │ │ │ │ @@ -212851,37 +212849,37 @@ │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r5, [pc, #160] @ (318390 ) │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r6, #17 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r3, #18 │ │ │ │ + lsrs r0, r6, #18 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - @ instruction: 0xf23e0059 │ │ │ │ - @ instruction: 0xf2100059 │ │ │ │ + @ instruction: 0xf2560059 │ │ │ │ + @ instruction: 0xf2280059 │ │ │ │ sub sp, #184 @ 0xb8 │ │ │ │ lsls r0, r7, #1 │ │ │ │ lsrs r6, r4, #15 │ │ │ │ lsls r3, r5, #3 │ │ │ │ - rsb r0, r0, #89 @ 0x59 │ │ │ │ - sub.w r0, r4, #89 @ 0x59 │ │ │ │ - push {r1, r2, r3, r5, r6, r7} │ │ │ │ + rsbs r0, r8, #89 @ 0x59 │ │ │ │ + subs.w r0, ip, #89 @ 0x59 │ │ │ │ + push {r1, r2, lr} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - push {r2, lr} │ │ │ │ + push {r2, r3, r4, lr} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ands.w r0, r4, #89 @ 0x59 │ │ │ │ - vmov.i32 q8, #73 @ 0x00000049 │ │ │ │ - bic.w r0, sl, #89 @ 0x59 │ │ │ │ - vshr.s32 q0, , #22 │ │ │ │ - lsrs r6, r4, #6 │ │ │ │ + bic.w r0, ip, #89 @ 0x59 │ │ │ │ + vshr.s16 q8, , #4 │ │ │ │ + orr.w r0, r2, #89 @ 0x59 │ │ │ │ + vmov.i32 q8, #41 @ 0x00000029 │ │ │ │ + lsrs r6, r7, #6 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r0, r5, #19 │ │ │ │ + lsls r0, r0, #20 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r4, [r1, r4] │ │ │ │ + str r4, [r4, r4] │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #220] @ 318428 │ │ │ │ @@ -212939,15 +212937,15 @@ │ │ │ │ bpl.n 318394 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #96] @ (318438 ) │ │ │ │ str r4, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 318394 │ │ │ │ ldrh r1, [r1, r2] │ │ │ │ mov r4, r1 │ │ │ │ b.n 318388 │ │ │ │ ldrh r1, [r1, r2] │ │ │ │ rev16 r1, r1 │ │ │ │ uxth r4, r1 │ │ │ │ @@ -212981,21 +212979,21 @@ │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r5, #10] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - mrc 0, 7, r0, cr4, cr9, {2} │ │ │ │ - lsrs r4, r4, #1 │ │ │ │ + vqadd.s8 q0, q6, │ │ │ │ + lsrs r4, r7, #1 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - stcl 0, cr0, [r4, #356]! @ 0x164 │ │ │ │ - lsrs r6, r1, #1 │ │ │ │ + ldcl 0, cr0, [ip, #356]! @ 0x164 │ │ │ │ + lsrs r6, r4, #1 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - stcl 0, cr0, [lr, #356] @ 0x164 │ │ │ │ + stcl 0, cr0, [r6, #356]! @ 0x164 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #124] @ (3184d8 ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #124] @ (3184dc ) │ │ │ │ @@ -213004,15 +213002,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ ldr r5, [pc, #120] @ (3184e4 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [pc, #112] @ (3184e8 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 3184b6 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #1 │ │ │ │ @@ -213041,29 +213039,29 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 318480 │ │ │ │ ldr.w r1, [r0, #1056] @ 0x420 │ │ │ │ ldr r0, [pc, #36] @ (3184f4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 318480 │ │ │ │ - lsrs r4, r0, #32 │ │ │ │ + lsrs r4, r3, #32 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldc 0, cr0, [r8, #356] @ 0x164 │ │ │ │ - ldc 0, cr0, [r2, #356]! @ 0x164 │ │ │ │ + ldc 0, cr0, [r0, #356]! @ 0x164 │ │ │ │ + stcl 0, cr0, [sl, #356] @ 0x164 │ │ │ │ lsls r4, r1, #31 │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - mrc 0, 1, r0, cr12, cr9, {2} │ │ │ │ + mrc 0, 2, r0, cr4, cr9, {2} │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w r1, [r0, #772] @ 0x304 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr.w fp, [pc, #1812] @ 318c24 │ │ │ │ @@ -213121,15 +213119,15 @@ │ │ │ │ ldr.w r2, [fp, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 318710 │ │ │ │ ldr.w r0, [pc, #1656] @ 318c34 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldrb.w r3, [r4, #778] @ 0x30a │ │ │ │ b.n 318704 │ │ │ │ cmp r3, #152 @ 0x98 │ │ │ │ bne.n 3186c2 │ │ │ │ ldrb.w r2, [r4, #769] @ 0x301 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 318a10 │ │ │ │ @@ -213245,15 +213243,15 @@ │ │ │ │ strd r3, r0, [sp, #8] │ │ │ │ ldr.w r0, [pc, #1284] @ 318c3c │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrd r2, r3, [sp, #20] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3186ac │ │ │ │ mov r1, r2 │ │ │ │ cmp r6, #1 │ │ │ │ bhi.w 318aac │ │ │ │ lsls r2, r7, #3 │ │ │ │ cmp r6, #0 │ │ │ │ mvn.w r0, r2 │ │ │ │ @@ -213418,15 +213416,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3188e2 │ │ │ │ ldr r0, [pc, #764] @ (318c44 ) │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldrb.w r0, [r4, #769] @ 0x301 │ │ │ │ ldrb.w ip, [r4, #768] @ 0x300 │ │ │ │ b.n 3188e2 │ │ │ │ cmp r6, r2 │ │ │ │ bls.w 318752 │ │ │ │ mov ip, r2 │ │ │ │ ble.w 318752 │ │ │ │ @@ -213485,15 +213483,15 @@ │ │ │ │ moveq r6, r5 │ │ │ │ beq.w 318710 │ │ │ │ ldr r0, [pc, #592] @ (318c4c ) │ │ │ │ movs r3, #0 │ │ │ │ movs r7, #0 │ │ │ │ add r0, pc │ │ │ │ mov r6, r7 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ mov r5, r7 │ │ │ │ ldrb.w r3, [r4, #778] @ 0x30a │ │ │ │ b.n 318704 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldrb.w r0, [r4, #768] @ 0x300 │ │ │ │ and.w r1, r1, #255 @ 0xff │ │ │ │ cmp r0, #2 │ │ │ │ @@ -213571,15 +213569,15 @@ │ │ │ │ ldr.w r2, [fp, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 318710 │ │ │ │ ldr r0, [pc, #356] @ (318c50 ) │ │ │ │ uxth r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldrb.w r3, [r4, #778] @ 0x30a │ │ │ │ b.n 318704 │ │ │ │ add r1, r4 │ │ │ │ ldr r2, [pc, #300] @ (318c28 ) │ │ │ │ movs r6, #0 │ │ │ │ ldrb.w r5, [r1, #788] @ 0x314 │ │ │ │ ldr.w r8, [fp, r2] │ │ │ │ @@ -213594,15 +213592,15 @@ │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 3187dc │ │ │ │ ldr r0, [pc, #308] @ (318c58 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3187dc │ │ │ │ cmp r6, #0 │ │ │ │ bne.w 318694 │ │ │ │ add r0, r4 │ │ │ │ ldrb.w r1, [r0, #788] @ 0x314 │ │ │ │ b.n 318752 │ │ │ │ ldrh.w r2, [r4, #780] @ 0x30c │ │ │ │ @@ -213621,15 +213619,15 @@ │ │ │ │ ldr.w r2, [fp, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 318710 │ │ │ │ ldr r0, [pc, #236] @ (318c60 ) │ │ │ │ uxth r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldrb.w r3, [r4, #778] @ 0x30a │ │ │ │ b.n 318704 │ │ │ │ ldr r3, [pc, #216] @ (318c5c ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -213638,15 +213636,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 3188e2 │ │ │ │ ldr r0, [pc, #200] @ (318c64 ) │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldrb.w r0, [r4, #769] @ 0x301 │ │ │ │ ldrb.w ip, [r4, #768] @ 0x300 │ │ │ │ b.n 3188e2 │ │ │ │ ldr r0, [pc, #152] @ (318c48 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r0, [r2, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ @@ -213656,15 +213654,15 @@ │ │ │ │ ldr r0, [r2, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 31882a │ │ │ │ ldr r0, [pc, #156] @ (318c68 ) │ │ │ │ mov r2, sl │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 31882a │ │ │ │ ldr r2, [pc, #80] @ (318c28 ) │ │ │ │ mov.w r7, #4294967295 @ 0xffffffff │ │ │ │ movs r6, #0 │ │ │ │ mov r5, r7 │ │ │ │ ldr.w r8, [fp, r2] │ │ │ │ b.n 318704 │ │ │ │ @@ -213678,15 +213676,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.w 3186de │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ (318c70 ) │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr.w r0, [r4, #1056] @ 0x420 │ │ │ │ b.n 3186de │ │ │ │ eor.w r1, r2, r1, lsl #24 │ │ │ │ and.w r1, r1, #4278190080 @ 0xff000000 │ │ │ │ eors r1, r2 │ │ │ │ b.n 31874c │ │ │ │ mov r6, r7 │ │ │ │ @@ -213696,37 +213694,37 @@ │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - stc 0, cr0, [r0, #356]! @ 0x164 │ │ │ │ + ldc 0, cr0, [r8, #356]! @ 0x164 │ │ │ │ ldrsb r0, [r7, r3] │ │ │ │ movs r0, r0 │ │ │ │ - stcl 0, cr0, [r8, #-356]! @ 0xfffffe9c │ │ │ │ + stc 0, cr0, [r0, #356] @ 0x164 │ │ │ │ ands r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ - orns r0, r6, r9, lsr #1 │ │ │ │ + eor.w r0, lr, r9, lsr #1 │ │ │ │ ldrb r0, [r4, r1] │ │ │ │ movs r0, r0 │ │ │ │ - ldrd r0, r0, [r0, #356]! @ 0x164 │ │ │ │ - @ instruction: 0xe8d40059 │ │ │ │ + and.w r0, r8, r9, lsr #1 │ │ │ │ + strd r0, r0, [ip], #356 @ 0x164 │ │ │ │ subs r0, r7, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stmdb r8, {r0, r3, r4, r6} │ │ │ │ + stmdb r0!, {r0, r3, r4, r6} │ │ │ │ ldr r0, [pc, #624] @ (318ed0 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe8100059 │ │ │ │ - b.n 318c34 │ │ │ │ + @ instruction: 0xe8280059 │ │ │ │ + b.n 318c64 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xe8240059 │ │ │ │ + @ instruction: 0xe83c0059 │ │ │ │ movs r7, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 318ab0 │ │ │ │ + b.n 318ae0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r1, [r0, #772] @ 0x304 │ │ │ │ sub sp, #28 │ │ │ │ @@ -213867,15 +213865,15 @@ │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, sl │ │ │ │ strd r7, r1, [sp, #4] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr.w r1, [r0, #1056] @ 0x420 │ │ │ │ ldr.w r0, [pc, #1840] @ 319568 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 318cd2 │ │ │ │ b.n 318ce0 │ │ │ │ cmp.w r9, #232 @ 0xe8 │ │ │ │ beq.w 318fc0 │ │ │ │ @@ -213952,15 +213950,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 318e72 │ │ │ │ ldr.w r2, [pc, #1592] @ 319570 │ │ │ │ ldr.w r0, [pc, #1592] @ 319574 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ b.n 318e72 │ │ │ │ ldrd r0, r1, [r4, #872] @ 0x368 │ │ │ │ orrs r1, r0 │ │ │ │ bne.w 31912c │ │ │ │ ldrb.w r3, [r4, #779] @ 0x30b │ │ │ │ orn r3, r3, #111 @ 0x6f │ │ │ │ @@ -213988,15 +213986,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 318d50 │ │ │ │ ldr.w r2, [pc, #1480] @ 319578 │ │ │ │ ldr.w r0, [pc, #1480] @ 31957c │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 318d50 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 31939e │ │ │ │ ldrb.w r3, [r4, #779] @ 0x30b │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb.w r3, [r4, #779] @ 0x30b │ │ │ │ @@ -214021,15 +214019,15 @@ │ │ │ │ ldr.w r3, [pc, #1364] @ 319560 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 318d3c │ │ │ │ ldr.w r0, [pc, #1388] @ 319588 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 318d3c │ │ │ │ ldr.w r2, [pc, #1336] @ 319560 │ │ │ │ ldr.w r1, [r8] │ │ │ │ ldr r2, [r5, r2] │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -214055,15 +214053,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 318ffc │ │ │ │ ldr.w r2, [pc, #1296] @ 31958c │ │ │ │ ldr.w r0, [pc, #1296] @ 319590 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.n 318d36 │ │ │ │ cmp.w r9, #208 @ 0xd0 │ │ │ │ beq.n 319118 │ │ │ │ cmp.w r9, #1 │ │ │ │ beq.n 319118 │ │ │ │ @@ -214083,15 +214081,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.n 318ffc │ │ │ │ ldr.w r2, [pc, #1220] @ 319594 │ │ │ │ ldr.w r0, [pc, #1220] @ 319598 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.n 318d36 │ │ │ │ cmp r2, #64 @ 0x40 │ │ │ │ bne.w 318d20 │ │ │ │ ldr.w r2, [r8] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -214148,15 +214146,15 @@ │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r1, #176 @ 0xb0 │ │ │ │ ldrb.w r0, [r4, #776] @ 0x308 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr.w r0, [pc, #1024] @ 3195a0 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 318d2e │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 318e72 │ │ │ │ ldr r3, [pc, #948] @ (31956c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -214168,15 +214166,15 @@ │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 318e72 │ │ │ │ ldr r2, [pc, #980] @ (3195a4 ) │ │ │ │ ldr r0, [pc, #984] @ (3195a8 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ b.n 318e72 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3193cc │ │ │ │ movs r3, #144 @ 0x90 │ │ │ │ strb.w r3, [r4, #778] @ 0x30a │ │ │ │ @@ -214219,15 +214217,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 318ffc │ │ │ │ ldr r2, [pc, #832] @ (3195ac ) │ │ │ │ ldr r0, [pc, #836] @ (3195b0 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.n 318d36 │ │ │ │ ldrb.w r3, [r4, #768] @ 0x300 │ │ │ │ subs r2, r3, #0 │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ @@ -214267,15 +214265,15 @@ │ │ │ │ beq.w 319038 │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 319038 │ │ │ │ ldr r0, [pc, #712] @ (3195b4 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 319038 │ │ │ │ ldr.w r2, [r4, #760] @ 0x2f8 │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ adds r0, r7, r6 │ │ │ │ blx 28d48c │ │ │ │ @@ -214294,15 +214292,15 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r5, r2, #16 │ │ │ │ bpl.w 318eca │ │ │ │ ldr r0, [pc, #644] @ (3195bc ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr.w r3, [r4, #1076] @ 0x434 │ │ │ │ b.n 318eca │ │ │ │ ldr r2, [pc, #548] @ (31956c ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3190f6 │ │ │ │ @@ -214313,15 +214311,15 @@ │ │ │ │ bpl.w 3190f6 │ │ │ │ ldr r2, [pc, #608] @ (3195c0 ) │ │ │ │ ldr r0, [pc, #608] @ (3195c4 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 3190f6 │ │ │ │ ldr r3, [pc, #500] @ (31956c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 318f70 │ │ │ │ @@ -214331,15 +214329,15 @@ │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 318f70 │ │ │ │ ldr r2, [pc, #568] @ (3195c8 ) │ │ │ │ ldr r0, [pc, #572] @ (3195cc ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 318f70 │ │ │ │ ldr r3, [pc, #460] @ (31956c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 318fca │ │ │ │ ldr r3, [pc, #436] @ (319560 ) │ │ │ │ @@ -214348,15 +214346,15 @@ │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 318fca │ │ │ │ ldr r2, [pc, #536] @ (3195d0 ) │ │ │ │ ldr r0, [pc, #536] @ (3195d4 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ b.n 318fca │ │ │ │ ldr r3, [pc, #412] @ (31956c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3191ec │ │ │ │ @@ -214366,15 +214364,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 3191ec │ │ │ │ ldr r2, [pc, #496] @ (3195d8 ) │ │ │ │ ldr r0, [pc, #500] @ (3195dc ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3191ec │ │ │ │ ldr r3, [pc, #372] @ (31956c ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 31940e │ │ │ │ ldr r3, [pc, #348] @ (319560 ) │ │ │ │ @@ -214395,15 +214393,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 3192ae │ │ │ │ ldr r2, [pc, #432] @ (3195e0 ) │ │ │ │ ldr r0, [pc, #436] @ (3195e4 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3192ae │ │ │ │ ldr r2, [pc, #424] @ (3195e8 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 319214 │ │ │ │ ldr r2, [pc, #276] @ (319560 ) │ │ │ │ @@ -214412,15 +214410,15 @@ │ │ │ │ lsls r5, r2, #16 │ │ │ │ bpl.w 319214 │ │ │ │ strd r0, ip, [sp] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #396] @ (3195ec ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 319214 │ │ │ │ ldr r3, [pc, #256] @ (31956c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 318e72 │ │ │ │ ldr r3, [pc, #232] @ (319560 ) │ │ │ │ @@ -214429,20 +214427,20 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 318e72 │ │ │ │ ldr r2, [pc, #364] @ (3195f0 ) │ │ │ │ ldr r0, [pc, #364] @ (3195f4 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ b.n 318e72 │ │ │ │ ldr r0, [pc, #348] @ (3195f8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ str.w r2, [r4, #1076] @ 0x434 │ │ │ │ b.n 318d36 │ │ │ │ ldr r1, [pc, #328] @ (3195fc ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ @@ -214455,23 +214453,23 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 31913c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #304] @ (319600 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr.w r2, [r4, #880] @ 0x370 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 31913c │ │ │ │ ldr r2, [pc, #288] @ (319604 ) │ │ │ │ ldr r0, [pc, #288] @ (319608 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ movs r2, #0 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ strb.w r2, [r4, #779] @ 0x30b │ │ │ │ b.n 318d36 │ │ │ │ ldr r3, [pc, #268] @ (31960c ) │ │ │ │ ldr r2, [pc, #268] @ (319610 ) │ │ │ │ @@ -214498,114 +214496,114 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 318ffc │ │ │ │ ldr r2, [pc, #212] @ (319618 ) │ │ │ │ ldr r0, [pc, #216] @ (31961c ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.w 318d36 │ │ │ │ vmla.i32 q0, q14, d10[1] │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #208] @ (319638 ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3192e4 │ │ │ │ + b.n 319314 │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r0, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 319278 │ │ │ │ + b.n 3192a8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 319190 │ │ │ │ + b.n 3191c0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 319300 │ │ │ │ + b.n 319330 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 3190b0 │ │ │ │ + b.n 3190e0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ strb r4, [r1, #0] │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3194dc │ │ │ │ + b.n 31950c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 3190f8 │ │ │ │ + b.n 319128 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 318f30 │ │ │ │ + b.n 318f60 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 3190a8 │ │ │ │ + b.n 3190d8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 318e90 │ │ │ │ + b.n 318ec0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xfad4006d │ │ │ │ - b.n 319138 │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - b.n 319c70 │ │ │ │ + @ instruction: 0xfaec006d │ │ │ │ + b.n 319168 │ │ │ │ lsls r1, r3, #1 │ │ │ │ b.n 319ca0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 319d18 │ │ │ │ + b.n 319cd0 │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + b.n 319d48 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 319b78 │ │ │ │ + b.n 319ba8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 318e28 │ │ │ │ + b.n 318e58 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r4, [r3, #28] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 319d3c │ │ │ │ + b.n 319d6c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 319b80 │ │ │ │ + b.n 319bb0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 319998 │ │ │ │ + b.n 3199c8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 319c34 │ │ │ │ + b.n 319c64 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 319944 │ │ │ │ + b.n 319974 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 319a78 │ │ │ │ + b.n 319aa8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 3198f8 │ │ │ │ + b.n 319928 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 3199dc │ │ │ │ + b.n 319a0c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 3198a4 │ │ │ │ + b.n 3198d4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 319924 │ │ │ │ + b.n 319954 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 31981c │ │ │ │ + b.n 31984c │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r4, [r3, #100] @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3197fc │ │ │ │ + b.n 31982c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 3198e8 │ │ │ │ + b.n 319918 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 319780 │ │ │ │ + b.n 3197b0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 319b18 │ │ │ │ + b.n 319b48 │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r2, #20 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 319978 │ │ │ │ + b.n 3199a8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 31979c │ │ │ │ + b.n 3197cc │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 3196dc │ │ │ │ + b.n 31970c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xf764006d │ │ │ │ - b.n 3199c8 │ │ │ │ + @ instruction: 0xf77c006d │ │ │ │ + b.n 3199f8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ble.n 319660 │ │ │ │ + ble.n 319690 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 319a44 │ │ │ │ + b.n 319a74 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 319634 │ │ │ │ + b.n 319664 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00319620 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -214626,163 +214624,163 @@ │ │ │ │ ldrh.w r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ ldr r7, [sp, #96] @ 0x60 │ │ │ │ ldrh.w fp, [sp, #100] @ 0x64 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 72ec1c │ │ │ │ + bl 72ec24 │ │ │ │ mov r4, r0 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 31967e │ │ │ │ ldr r1, [pc, #264] @ (319780 ) │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ bl 3385e8 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 8a8398 │ │ │ │ + bl 8a83a0 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 319762 │ │ │ │ ldr r1, [pc, #244] @ (319784 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72dacc │ │ │ │ + bl 72dad4 │ │ │ │ ldr r1, [pc, #236] @ (319788 ) │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72db4c │ │ │ │ + bl 72db54 │ │ │ │ ldr r1, [pc, #224] @ (31978c ) │ │ │ │ uxtb r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r7, [pc, #220] @ (319790 ) │ │ │ │ - bl 72da4c │ │ │ │ + bl 72da54 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r1, [pc, #216] @ (319794 ) │ │ │ │ mov r0, r4 │ │ │ │ subs r2, r3, #0 │ │ │ │ ldr r6, [pc, #216] @ (319798 ) │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 72da2c │ │ │ │ + bl 72da34 │ │ │ │ ldr r1, [pc, #208] @ (31979c ) │ │ │ │ mov r2, fp │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add r7, pc │ │ │ │ - bl 72da8c │ │ │ │ + bl 72da94 │ │ │ │ ldr r1, [pc, #196] @ (3197a0 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add r6, pc │ │ │ │ - bl 72da8c │ │ │ │ + bl 72da94 │ │ │ │ ldr r1, [pc, #188] @ (3197a4 ) │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r8, r6, #104 @ 0x68 │ │ │ │ - bl 72da8c │ │ │ │ + bl 72da94 │ │ │ │ ldr r1, [pc, #176] @ (3197a8 ) │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ adds r6, #64 @ 0x40 │ │ │ │ - bl 72da8c │ │ │ │ + bl 72da94 │ │ │ │ ldr r1, [pc, #164] @ (3197ac ) │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72db88 │ │ │ │ + bl 72db90 │ │ │ │ ldr r2, [pc, #156] @ (3197b0 ) │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [pc, #140] @ (3197b4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 339840 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movs r1, #0 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ bl 339240 │ │ │ │ ldr r2, [pc, #108] @ (3197b8 ) │ │ │ │ movs r3, #12 │ │ │ │ ldr r1, [pc, #108] @ (3197bc ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #80] @ 0x50 │ │ │ │ add r1, pc │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 732eb4 │ │ │ │ + b.w 732ebc │ │ │ │ ldr r3, [pc, #92] @ (3197c0 ) │ │ │ │ movw r2, #974 @ 0x3ce │ │ │ │ ldr r1, [pc, #88] @ (3197c4 ) │ │ │ │ ldr r0, [pc, #92] @ (3197c8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ addw r0, r8, #2282 @ 0x8ea │ │ │ │ - blt.n 319718 │ │ │ │ + blt.n 319748 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bne.n 319834 │ │ │ │ + bne.n 319864 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - b.n 319a88 │ │ │ │ + b.n 319ab8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 319a88 │ │ │ │ + b.n 319ab8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r4, sp, #808 @ 0x328 │ │ │ │ + add r4, sp, #904 @ 0x388 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r6, [sp, #888] @ 0x378 │ │ │ │ + ldr r6, [sp, #984] @ 0x3d8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 319a70 │ │ │ │ + b.n 319aa0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xf588006d │ │ │ │ - str r0, [r6, r0] │ │ │ │ + sub.w r0, r0, #15532032 @ 0xed0000 │ │ │ │ + str r0, [r1, r1] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r2, [r5, r0] │ │ │ │ + str r2, [r0, r1] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 319a48 │ │ │ │ + b.n 319a78 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 319a34 │ │ │ │ + b.n 319a64 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r2, r6, #4 │ │ │ │ + lsrs r2, r1, #5 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldr r6, [sp, #520] @ 0x208 │ │ │ │ + ldr r6, [sp, #616] @ 0x268 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r5, [pc, #160] @ (319858 ) │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 319720 │ │ │ │ + bge.n 319750 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bge.n 319754 │ │ │ │ + bge.n 319784 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xf4fc006d │ │ │ │ - bge.n 31974c │ │ │ │ + adds.w r0, r4, #15532032 @ 0xed0000 │ │ │ │ + bge.n 31977c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 3198c8 │ │ │ │ + b.n 3198f8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 003197cc : │ │ │ │ ldr.w r0, [r0, #752] @ 0x2f0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -214809,44 +214807,44 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ cbz r5, 31985c │ │ │ │ str r0, [sp, #12] │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 87eeb8 │ │ │ │ + bl 87eec0 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ - bl 8818f4 │ │ │ │ + bl 8818fc │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr.w r3, [r2, #752] @ 0x2f0 │ │ │ │ cbnz r3, 319884 │ │ │ │ ldr r3, [pc, #120] @ (3198a0 ) │ │ │ │ mov r0, r2 │ │ │ │ ldr r1, [pc, #120] @ (3198a4 ) │ │ │ │ ldr r2, [pc, #124] @ (3198a8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 781620 │ │ │ │ + bl 781628 │ │ │ │ ldr r3, [pc, #100] @ (3198ac ) │ │ │ │ ldr r1, [pc, #104] @ (3198b0 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 338580 │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 87eed0 │ │ │ │ + bl 87eed8 │ │ │ │ ldr r2, [pc, #84] @ (3198b4 ) │ │ │ │ ldr r3, [pc, #60] @ (31989c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ @@ -214858,38 +214856,38 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #48] @ (3198b8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f05c │ │ │ │ + bl 87f064 │ │ │ │ movs r0, #1 │ │ │ │ blx 28da78 │ │ │ │ nop │ │ │ │ orr.w r0, r4, #7667712 @ 0x750000 │ │ │ │ bics.w r0, lr, #7667712 @ 0x750000 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bics.w r0, ip, #15532032 @ 0xed0000 │ │ │ │ - subs r3, #166 @ 0xa6 │ │ │ │ + orrs.w r0, r4, #15532032 @ 0xed0000 │ │ │ │ + subs r3, #190 @ 0xbe │ │ │ │ lsls r3, r3, #1 │ │ │ │ - vqadd.s64 q8, q5, q4 │ │ │ │ + vshr.s16 q0, q4, #14 │ │ │ │ ldr r5, [pc, #160] @ (319950 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7, {r2, r7} │ │ │ │ + ldmia r7, {r2, r3, r4, r7} │ │ │ │ lsls r4, r4, #1 │ │ │ │ @ instruction: 0xf3dc00ea │ │ │ │ - svc 190 @ 0xbe │ │ │ │ + svc 214 @ 0xd6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (3198c8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ lsls r0, r7, #1 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r9, r3 │ │ │ │ @@ -214923,15 +214921,15 @@ │ │ │ │ cmp r7, ip │ │ │ │ sbcs.w fp, r9, lr │ │ │ │ bcs.n 319906 │ │ │ │ subs r0, r7, r6 │ │ │ │ mov.w r3, #0 │ │ │ │ sbc.w r1, r9, r8 │ │ │ │ str r2, [r5, #0] │ │ │ │ - bl 8a8398 │ │ │ │ + bl 8a83a0 │ │ │ │ add r4, r0 │ │ │ │ str r4, [r5, #4] │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -214942,18 +214940,18 @@ │ │ │ │ ldr r1, [pc, #20] @ (319970 ) │ │ │ │ ldr r0, [pc, #20] @ (319974 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ blx 28d8b8 │ │ │ │ - @ instruction: 0xf3e2006d │ │ │ │ - svc 116 @ 0x74 │ │ │ │ + @ instruction: 0xf3fa006d │ │ │ │ + svc 140 @ 0x8c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - svc 138 @ 0x8a │ │ │ │ + svc 162 @ 0xa2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w lr, [r0, #752] @ 0x2f0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -214971,15 +214969,15 @@ │ │ │ │ add.w r3, ip, r2 │ │ │ │ str r3, [sp, #8] │ │ │ │ asrs r3, r2, #31 │ │ │ │ mov.w ip, r1, asr #31 │ │ │ │ strd r1, ip, [sp] │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 7e7278 │ │ │ │ + bl 7e7280 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 3199dc │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -214988,17 +214986,17 @@ │ │ │ │ negs r0, r0 │ │ │ │ blx 28bcd8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #12] @ (3199f4 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 87f05c │ │ │ │ + b.w 87f064 │ │ │ │ nop │ │ │ │ - bvs.n 3199a4 │ │ │ │ + bvs.n 3199d4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r4, r0 │ │ │ │ @@ -215040,15 +215038,15 @@ │ │ │ │ adds r2, #1 │ │ │ │ str.w r2, [r4, #1296] @ 0x510 │ │ │ │ and.w r3, r3, #31 │ │ │ │ ldr.w r2, [r5, r1, lsl #2] │ │ │ │ lsl.w r3, r0, r3 │ │ │ │ orrs r2, r3 │ │ │ │ str.w r2, [r5, r1, lsl #2] │ │ │ │ - bl 88eba8 │ │ │ │ + bl 88ebb0 │ │ │ │ ldr r2, [pc, #156] @ (319b20 ) │ │ │ │ ldr r3, [pc, #140] @ (319b14 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -215056,15 +215054,15 @@ │ │ │ │ bne.n 319b0c │ │ │ │ movw r2, #50000 @ 0xc350 │ │ │ │ adds r2, r0, r2 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add.w r0, r4, #912 @ 0x390 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 88ead4 │ │ │ │ + b.w 88eadc │ │ │ │ ldr.w r0, [r4, #1320] @ 0x528 │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ str r3, [sp, #28] │ │ │ │ add r0, r3 │ │ │ │ blx 28d48c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ @@ -215091,30 +215089,30 @@ │ │ │ │ strd r1, r0, [sp, #16] │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r0, [pc, #48] @ (319b2c ) │ │ │ │ str r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 319a46 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xf22c00ea │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf22200ea │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs.w r0, r6, #234 @ 0xea │ │ │ │ ldr r0, [r7, #76] @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - udf #8 │ │ │ │ + udf #32 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #84] @ (319b94 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -215122,44 +215120,44 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (319b9c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #20 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [pc, #72] @ (319ba0 ) │ │ │ │ ldr r1, [pc, #72] @ (319ba4 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 72f324 │ │ │ │ + bl 72f32c │ │ │ │ ldr r3, [pc, #64] @ (319ba8 ) │ │ │ │ ldr r1, [pc, #64] @ (319bac ) │ │ │ │ movs r2, #21 │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add r1, pc │ │ │ │ - bl 72dfb4 │ │ │ │ + bl 72dfbc │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0xf1f8006d │ │ │ │ - stcl 0, cr0, [r2], #-352 @ 0xfffffea0 │ │ │ │ - subs r0, #134 @ 0x86 │ │ │ │ + @ instruction: 0xf210006d │ │ │ │ + ldcl 0, cr0, [sl], #-352 @ 0xfffffea0 │ │ │ │ + subs r0, #158 @ 0x9e │ │ │ │ lsls r3, r3, #1 │ │ │ │ lsls r5, r1, #20 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ @@ -215176,16 +215174,16 @@ │ │ │ │ add r3, pc │ │ │ │ movw r2, #427 @ 0x1ab │ │ │ │ add r1, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 28b63c │ │ │ │ nop │ │ │ │ - sbcs.w r0, sl, #109 @ 0x6d │ │ │ │ - bvs.n 319c20 │ │ │ │ + @ instruction: 0xf192006d │ │ │ │ + bvs.n 319c50 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #24] @ (319c08 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -215194,16 +215192,16 @@ │ │ │ │ add r3, pc │ │ │ │ mov.w r2, #428 @ 0x1ac │ │ │ │ add r1, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 28b63c │ │ │ │ nop │ │ │ │ - adc.w r0, sl, #109 @ 0x6d │ │ │ │ - bpl.n 319bf0 │ │ │ │ + sbc.w r0, r2, #109 @ 0x6d │ │ │ │ + bvs.n 319c20 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 319c54 │ │ │ │ sub sp, #8 │ │ │ │ @@ -215211,27 +215209,27 @@ │ │ │ │ movs r3, #31 │ │ │ │ ldr r1, [pc, #48] @ (319c5c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #912 @ 0x390 │ │ │ │ - bl 88e7ec │ │ │ │ + bl 88e7f4 │ │ │ │ ldr.w r0, [r4, #1312] @ 0x520 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 28b960 │ │ │ │ nop │ │ │ │ - adds.w r0, r6, #109 @ 0x6d │ │ │ │ - bpl.n 319c04 │ │ │ │ + @ instruction: 0xf12e006d │ │ │ │ + bpl.n 319c34 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ble.n 319c94 │ │ │ │ + ble.n 319cc4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w r4, [r0, #806] @ 0x326 │ │ │ │ sub sp, #12 │ │ │ │ @@ -215292,15 +215290,15 @@ │ │ │ │ bpl.n 319cbc │ │ │ │ ldr r1, [sp, #24] │ │ │ │ str.w lr, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr.w r1, [r0, #1316] @ 0x524 │ │ │ │ ldr r0, [pc, #96] @ (319d64 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 319cbc │ │ │ │ ldr.w lr, [r1, r2] │ │ │ │ movs r5, #0 │ │ │ │ mov r4, lr │ │ │ │ b.n 319cb2 │ │ │ │ ldr.w lr, [r1, r2] │ │ │ │ movs r5, #0 │ │ │ │ @@ -215330,15 +215328,15 @@ │ │ │ │ vmla.i d16, d16, d2[6] │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r5, #10] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 319cf8 │ │ │ │ + bpl.n 319d28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #108] @ 319de4 │ │ │ │ sub sp, #16 │ │ │ │ @@ -215347,15 +215345,15 @@ │ │ │ │ ldr r1, [pc, #104] @ (319dec ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #96] @ (319df0 ) │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #92] @ (319df4 ) │ │ │ │ mov r3, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 319dbe │ │ │ │ movs r2, #0 │ │ │ │ @@ -215379,30 +215377,30 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 319da0 │ │ │ │ ldr.w r1, [r0, #1316] @ 0x524 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #36] @ (319e00 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 319da0 │ │ │ │ - vext.8 q0, q7, , #0 │ │ │ │ - bmi.n 319ee4 │ │ │ │ + vmla.i16 d16, d6, d5[3] │ │ │ │ + bmi.n 319d14 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - blt.n 319d70 │ │ │ │ + blt.n 319da0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cdp 0, 10, cr0, cr4, cr10, {7} │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 319e68 │ │ │ │ + bpl.n 319e98 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #128] @ (319e94 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -215430,15 +215428,15 @@ │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 319e22 │ │ │ │ ldr r0, [pc, #76] @ (319ea4 ) │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ ldr.w r1, [r3, #1316] @ 0x524 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 319e22 │ │ │ │ ldr r2, [pc, #52] @ (319ea8 ) │ │ │ │ @@ -215450,30 +215448,30 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 319e22 │ │ │ │ ldr r0, [pc, #36] @ (319eac ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 319e22 │ │ │ │ nop │ │ │ │ cdp 0, 2, cr0, cr2, cr10, {7} │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 319f78 │ │ │ │ + bls.n 319da8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r2, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 319db8 │ │ │ │ + bmi.n 319de8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #392] @ (31a048 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -215557,21 +215555,21 @@ │ │ │ │ adds.w r2, r2, ip │ │ │ │ adc.w r3, r3, r1 │ │ │ │ lsls r3, r3, #3 │ │ │ │ orr.w r3, r3, r2, lsr #29 │ │ │ │ lsls r2, r2, #3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 88eba8 │ │ │ │ + bl 88ebb0 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ adds r2, r0, r2 │ │ │ │ add.w r0, r4, #912 @ 0x390 │ │ │ │ adc.w r3, r3, r1 │ │ │ │ - bl 88ead4 │ │ │ │ + bl 88eadc │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 319efc │ │ │ │ ldr r3, [pc, #128] @ (31a050 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -215583,29 +215581,29 @@ │ │ │ │ bpl.n 319efc │ │ │ │ ldr r0, [pc, #116] @ (31a058 ) │ │ │ │ ldr.w r2, [r4, #1296] @ 0x510 │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ ldr r3, [pc, #100] @ (31a05c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 319ed8 │ │ │ │ ldr r3, [pc, #80] @ (31a054 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 319ed8 │ │ │ │ ldr r0, [pc, #80] @ (31a060 ) │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldrb.w r2, [r4, #820] @ 0x334 │ │ │ │ b.n 319ed8 │ │ │ │ ldr r3, [pc, #64] @ (31a064 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 319f18 │ │ │ │ @@ -215613,33 +215611,33 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 319f18 │ │ │ │ ldr r0, [pc, #44] @ (31a068 ) │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 319f18 │ │ │ │ nop │ │ │ │ ldcl 0, cr0, [r6, #-936]! @ 0xfffffc58 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 319fa0 │ │ │ │ + bls.n 319fd0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ subs r7, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 31a0f4 │ │ │ │ + bls.n 31a124 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrsh r4, [r5, r1] │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 319f90 │ │ │ │ + bls.n 319fc0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ movs r4, #0 │ │ │ │ @@ -215668,15 +215666,15 @@ │ │ │ │ cmpne r5, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov.w r3, #31 │ │ │ │ mov r0, r9 │ │ │ │ it eq │ │ │ │ addeq r5, sp, #52 @ 0x34 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #760] @ 0x2f8 │ │ │ │ cbnz r0, 31a0e6 │ │ │ │ ldr.w r3, [r4, #784] @ 0x310 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31a236 │ │ │ │ ldr.w r3, [r4, #756] @ 0x2f4 │ │ │ │ @@ -215746,15 +215744,15 @@ │ │ │ │ str r5, [sp, #16] │ │ │ │ mov sl, r0 │ │ │ │ bl 53155c │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31a250 │ │ │ │ ldrd r1, r0, [sp, #52] @ 0x34 │ │ │ │ - bl 87eb14 │ │ │ │ + bl 87eb1c │ │ │ │ ldr r2, [pc, #960] @ (31a580 ) │ │ │ │ ldr r3, [pc, #936] @ (31a56c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3 │ │ │ │ @@ -215777,15 +215775,15 @@ │ │ │ │ ldr r1, [pc, #912] @ (31a58c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #826 @ 0x33a │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 31a1b6 │ │ │ │ ldr r3, [pc, #892] @ (31a590 ) │ │ │ │ movs r2, #0 │ │ │ │ ldr r4, [pc, #892] @ (31a594 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #892] @ (31a598 ) │ │ │ │ add r3, pc │ │ │ │ @@ -215793,45 +215791,45 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #852 @ 0x354 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 31a1b6 │ │ │ │ ldr r2, [pc, #868] @ (31a59c ) │ │ │ │ add.w r3, r6, #76 @ 0x4c │ │ │ │ ldr r1, [pc, #864] @ (31a5a0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #822 @ 0x336 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 31a1b6 │ │ │ │ mov r0, sl │ │ │ │ bl 52fcac │ │ │ │ str.w r0, [r4, #1320] @ 0x528 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 31a4c8 │ │ │ │ - bl 782c7c │ │ │ │ + bl 782c84 │ │ │ │ eor.w r3, r0, #1 │ │ │ │ uxtb r3, r3 │ │ │ │ str.w r3, [r4, #816] @ 0x330 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31a50a │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ vldr d7, [pc, #728] @ 31a558 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ str r5, [sp, #8] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 781838 │ │ │ │ + bl 781840 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 31a1b6 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ cbz r0, 31a2b4 │ │ │ │ ldr.w r2, [r4, #1320] @ 0x528 │ │ │ │ movs r1, #0 │ │ │ │ str r5, [sp, #8] │ │ │ │ @@ -215925,28 +215923,28 @@ │ │ │ │ ldr r1, [pc, #544] @ (31a5b4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ bl 3394f4 │ │ │ │ ldr r3, [pc, #524] @ (31a5b8 ) │ │ │ │ movs r5, #0 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ add.w r0, r4, #912 @ 0x390 │ │ │ │ mov r2, r3 │ │ │ │ mov r7, r8 │ │ │ │ - bl 88e758 │ │ │ │ + bl 88e760 │ │ │ │ movw r3, #21073 @ 0x5251 │ │ │ │ movt r3, #601 @ 0x259 │ │ │ │ str.w r3, [r4, #850] @ 0x352 │ │ │ │ mov.w r3, #16384 @ 0x4000 │ │ │ │ str.w r3, [r4, #854] @ 0x356 │ │ │ │ mov.w r3, #654311424 @ 0x27000000 │ │ │ │ str.w r3, [r4, #858] @ 0x35a │ │ │ │ @@ -215992,15 +215990,15 @@ │ │ │ │ movw r0, #21072 @ 0x5250 │ │ │ │ movt r0, #12617 @ 0x3149 │ │ │ │ str.w r2, [r4, #902] @ 0x386 │ │ │ │ str.w r0, [r4, #898] @ 0x382 │ │ │ │ str.w r3, [r4, #906] @ 0x38a │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ strb.w r3, [r4, #910] @ 0x38e │ │ │ │ - bl 87eb14 │ │ │ │ + bl 87eb1c │ │ │ │ b.n 31a1be │ │ │ │ mov r3, lr │ │ │ │ ldr.w r8, [sp, #28] │ │ │ │ mov lr, fp │ │ │ │ umull r2, ip, r3, sl │ │ │ │ cmp r6, #0 │ │ │ │ bne.w 31a178 │ │ │ │ @@ -216017,41 +216015,41 @@ │ │ │ │ ldr r1, [pc, #272] @ (31a5c4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #830 @ 0x33e │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 31a1b6 │ │ │ │ str.w r0, [r4, #816] @ 0x330 │ │ │ │ b.n 31a2b4 │ │ │ │ ldr r3, [pc, #248] @ (31a5c8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #248] @ (31a5cc ) │ │ │ │ ldr r1, [pc, #248] @ (31a5d0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #877 @ 0x36d │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 31a1b6 │ │ │ │ ldr r3, [pc, #232] @ (31a5d4 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #232] @ (31a5d8 ) │ │ │ │ ldr r1, [pc, #232] @ (31a5dc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r1, sl │ │ │ │ bl 3394f4 │ │ │ │ b.n 31a3aa │ │ │ │ movs r2, #3 │ │ │ │ movs r3, #0 │ │ │ │ b.n 31a27c │ │ │ │ ldr r3, [pc, #204] @ (31a5e0 ) │ │ │ │ @@ -216060,27 +216058,27 @@ │ │ │ │ ldr r1, [pc, #208] @ (31a5e8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ strd r2, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #858 @ 0x35a │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 31a1b6 │ │ │ │ ldr r5, [pc, #188] @ (31a5ec ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r2, [pc, #188] @ (31a5f0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #188] @ (31a5f4 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ adds r5, #100 @ 0x64 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 574120 │ │ │ │ b.n 31a1b6 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ movs r7, r1 │ │ │ │ @@ -216089,70 +216087,70 @@ │ │ │ │ movs r0, r0 │ │ │ │ sub.w r0, ip, sl, asr #3 │ │ │ │ ldr r5, [pc, #160] @ (31a608 ) │ │ │ │ movs r0, r0 │ │ │ │ sub.w r0, r2, sl, asr #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stc 0, cr0, [r0], #436 @ 0x1b4 │ │ │ │ - bhi.n 31a4a8 │ │ │ │ + ldc 0, cr0, [r8], #436 @ 0x1b4 │ │ │ │ + bhi.n 31a4d8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bne.n 31a5fc │ │ │ │ + bne.n 31a62c │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r0, [sp, #232] @ 0xe8 │ │ │ │ lsls r0, r7, #1 │ │ │ │ orns r0, sl, sl, asr #3 │ │ │ │ - adc.w r0, r4, sp, asr #1 │ │ │ │ - beq.n 31a688 │ │ │ │ + adcs.w r0, ip, sp, asr #1 │ │ │ │ + beq.n 31a4b8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bvs.n 31a530 │ │ │ │ + bvs.n 31a560 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xeb26006d │ │ │ │ - bvc.n 31a568 │ │ │ │ + @ instruction: 0xeb3e006d │ │ │ │ + bhi.n 31a598 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bvs.n 31a500 │ │ │ │ + bvs.n 31a530 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - beq.n 31a5b0 │ │ │ │ + beq.n 31a5e0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bvs.n 31a4c4 │ │ │ │ + bvs.n 31a4f4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bvc.n 31a598 │ │ │ │ + bhi.n 31a5c8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bvc.n 31a550 │ │ │ │ + bvc.n 31a580 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xe9ac006d │ │ │ │ - str r2, [sp, #0] │ │ │ │ + strd r0, r0, [r4, #436] @ 0x1b4 │ │ │ │ + str r2, [sp, #96] @ 0x60 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r2, [sp, #88] @ 0x58 │ │ │ │ + str r2, [sp, #184] @ 0xb8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ @ instruction: 0xfafbffff │ │ │ │ - stmia.w ip, {r0, r2, r3, r5, r6} │ │ │ │ - ldmia r5, {r1, r2, r4, r5, r6, r7} │ │ │ │ + stmia.w r4!, {r0, r2, r3, r5, r6} │ │ │ │ + ldmia r6!, {r1, r2, r3} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bmi.n 31a5f8 │ │ │ │ + bmi.n 31a628 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strd r0, r0, [sl], #-436 @ 0x1b4 │ │ │ │ - bpl.n 31a530 │ │ │ │ + stmia.w r2, {r0, r2, r3, r5, r6} │ │ │ │ + bpl.n 31a560 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bcc.n 31a5c0 │ │ │ │ + bmi.n 31a5f0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strex r0, r0, [lr, #436] @ 0x1b4 │ │ │ │ - str r0, [sp, #648] @ 0x288 │ │ │ │ + strd r0, r0, [r6], #-436 @ 0x1b4 │ │ │ │ + str r0, [sp, #744] @ 0x2e8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r0, [sp, #728] @ 0x2d8 │ │ │ │ + str r0, [sp, #824] @ 0x338 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xe828006d │ │ │ │ - bpl.n 31a63c │ │ │ │ + strex r0, r0, [r0, #436] @ 0x1b4 │ │ │ │ + bpl.n 31a66c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bcc.n 31a550 │ │ │ │ + bcc.n 31a580 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xe808006d │ │ │ │ - b.n 31aad8 │ │ │ │ + @ instruction: 0xe820006d │ │ │ │ + b.n 31ab08 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r6, #150 @ 0x96 │ │ │ │ + cmp r6, #174 @ 0xae │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r1, [pc, #804] @ (31a930 ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -216274,15 +216272,15 @@ │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ mov r2, r5 │ │ │ │ str r0, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [pc, #512] @ (31a94c ) │ │ │ │ str r4, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 31a69e │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ bne.n 31a7a6 │ │ │ │ ldr r3, [pc, #480] @ (31a93c ) │ │ │ │ ldr.w r9, [r7, r3] │ │ │ │ ldr.w r3, [r4, #1304] @ 0x518 │ │ │ │ ldr.w r2, [r4, #1308] @ 0x51c │ │ │ │ @@ -216389,15 +216387,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 31a80a │ │ │ │ ldr r0, [pc, #216] @ (31a958 ) │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldrb.w r0, [r4, #820] @ 0x334 │ │ │ │ b.n 31a716 │ │ │ │ ldrh.w r6, [r4, #824] @ 0x338 │ │ │ │ b.n 31a7dc │ │ │ │ ldr r3, [pc, #188] @ (31a954 ) │ │ │ │ mov fp, r6 │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ @@ -216409,30 +216407,30 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 31a80e │ │ │ │ ldr r0, [pc, #172] @ (31a95c ) │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldrb.w r0, [r4, #820] @ 0x334 │ │ │ │ b.n 31a716 │ │ │ │ ldr r3, [pc, #160] @ (31a960 ) │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 31a8ec │ │ │ │ ldr r3, [pc, #124] @ (31a948 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 31a7b6 │ │ │ │ ldr r0, [pc, #140] @ (31a964 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr.w r3, [r9] │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31a7b6 │ │ │ │ ldr r3, [pc, #120] @ (31a968 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -216441,24 +216439,24 @@ │ │ │ │ ldr r3, [pc, #76] @ (31a948 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 31a7b6 │ │ │ │ ldr r0, [pc, #100] @ (31a96c ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 31a7b6 │ │ │ │ ldrh.w r6, [r4, #826] @ 0x33a │ │ │ │ b.n 31a82e │ │ │ │ ldr r0, [pc, #88] @ (31a970 ) │ │ │ │ mov r2, r8 │ │ │ │ movs r3, #0 │ │ │ │ strd r6, sl, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldrb.w r0, [r4, #820] @ 0x334 │ │ │ │ b.n 31a716 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 31a58c │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ @@ -216469,33 +216467,33 @@ │ │ │ │ movs r0, r0 │ │ │ │ b.n 31a478 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldrsb r0, [r7, r3] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5!, {r3, r4, r6} │ │ │ │ + ldmia r5, {r4, r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ asrs r4, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2, {r1, r2, r3, r4, r6, r7} │ │ │ │ + ldmia r2, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r2, {r1, r2, r3, r5, r7} │ │ │ │ + ldmia r2, {r1, r2, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r7, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2, {r2, r3, r6} │ │ │ │ + ldmia r2, {r2, r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r2, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2, {r1, r2} │ │ │ │ + ldmia r2, {r1, r2, r3, r4} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bne.n 31a960 │ │ │ │ + bcs.n 31a990 │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r4, [pc, #2420] @ 31b2fc │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -216648,15 +216646,15 @@ │ │ │ │ ldr.w r3, [pc, #2032] @ 31b314 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 31aa36 │ │ │ │ ldr.w r0, [pc, #2028] @ 31b31c │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 31aa36 │ │ │ │ ldrb.w r2, [r4, #1288] @ 0x508 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 31ae06 │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r4, #1292] @ 0x50c │ │ │ │ cmp r3, #85 @ 0x55 │ │ │ │ @@ -216697,15 +216695,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 31ab0e │ │ │ │ mov r2, r3 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [pc, #1908] @ 31b324 │ │ │ │ strd r6, ip, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ ldr.w r3, [r9] │ │ │ │ b.n 31acb6 │ │ │ │ cmp r2, #16 │ │ │ │ beq.w 31aa40 │ │ │ │ cmp r2, #48 @ 0x30 │ │ │ │ bne.w 31acfe │ │ │ │ @@ -216749,15 +216747,15 @@ │ │ │ │ ldr.w r3, [pc, #1748] @ 31b314 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 31ab0e │ │ │ │ ldr.w r0, [pc, #1764] @ 31b330 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ ldr.w r3, [r9] │ │ │ │ b.n 31acb6 │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ beq.w 31aa6c │ │ │ │ cmp r2, #160 @ 0xa0 │ │ │ │ beq.w 31aa40 │ │ │ │ @@ -216774,15 +216772,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 31ab0e │ │ │ │ ldr.w r0, [pc, #1696] @ 31b338 │ │ │ │ movs r3, #5 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ ldr.w r3, [r9] │ │ │ │ b.n 31acb6 │ │ │ │ cmp r0, #8 │ │ │ │ beq.n 31ad36 │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ ldr.w r3, [r9] │ │ │ │ @@ -216803,15 +216801,15 @@ │ │ │ │ bpl.w 31a9c0 │ │ │ │ uxtb r0, r0 │ │ │ │ str.w sl, [sp] │ │ │ │ strd r7, r0, [sp, #4] │ │ │ │ ldr.w r0, [pc, #1620] @ 31b340 │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr.w r0, [r4, #808] @ 0x328 │ │ │ │ b.n 31a9c0 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31aa32 │ │ │ │ ldr.w r3, [pc, #1576] @ 31b334 │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ @@ -216823,15 +216821,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 31ab0e │ │ │ │ ldr.w r0, [pc, #1560] @ 31b344 │ │ │ │ movs r3, #6 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 31acae │ │ │ │ movs r2, #3 │ │ │ │ movs r3, #144 @ 0x90 │ │ │ │ str.w r2, [r4, #808] @ 0x328 │ │ │ │ strb.w r3, [r4, #820] @ 0x334 │ │ │ │ b.n 31aa40 │ │ │ │ add.w r3, r6, #112 @ 0x70 │ │ │ │ @@ -216850,15 +216848,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 31ab0e │ │ │ │ ldr.w r0, [pc, #1488] @ 31b34c │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ ldr.w r3, [r9] │ │ │ │ b.n 31acb6 │ │ │ │ ldrh.w r7, [r4, #830] @ 0x33e │ │ │ │ movs r0, #0 │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ ldr.w r2, [r9] │ │ │ │ @@ -216885,15 +216883,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 31ab0e │ │ │ │ ldr.w r0, [pc, #1396] @ 31b354 │ │ │ │ mov r2, r3 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ ldr.w r3, [r9] │ │ │ │ b.n 31acb6 │ │ │ │ movs r2, #7 │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ str.w r2, [r4, #808] @ 0x328 │ │ │ │ strb.w r3, [r4, #820] @ 0x334 │ │ │ │ @@ -216911,21 +216909,21 @@ │ │ │ │ str.w r0, [r4, #808] @ 0x328 │ │ │ │ b.n 31aa40 │ │ │ │ add.w r7, r4, #1312 @ 0x520 │ │ │ │ ldrd r3, r2, [r7, #-8] │ │ │ │ orrs r3, r2 │ │ │ │ beq.w 31acae │ │ │ │ movs r0, #1 │ │ │ │ - bl 88eba8 │ │ │ │ + bl 88ebb0 │ │ │ │ ldr.w r2, [r7, #-8] │ │ │ │ ldr.w r3, [r7, #-4] │ │ │ │ adds r2, r0, r2 │ │ │ │ add.w r0, r4, #912 @ 0x390 │ │ │ │ adc.w r3, r3, r1 │ │ │ │ - bl 88ead4 │ │ │ │ + bl 88eadc │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r3, [r7, #-8] │ │ │ │ movs r3, #6 │ │ │ │ str.w r3, [r4, #808] @ 0x328 │ │ │ │ ldrb.w r3, [r4, #821] @ 0x335 │ │ │ │ strb.w r6, [r4, #820] @ 0x334 │ │ │ │ @@ -216947,15 +216945,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 31ae20 │ │ │ │ ldr.w r0, [pc, #1216] @ 31b35c │ │ │ │ mov r2, r6 │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr.w r0, [r4, #808] @ 0x328 │ │ │ │ b.n 31ae20 │ │ │ │ ldr.w r1, [r4, #812] @ 0x32c │ │ │ │ subs r1, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ cmp r6, #0 │ │ │ │ @@ -217067,26 +217065,26 @@ │ │ │ │ beq.w 31b1b0 │ │ │ │ ldrb.w r3, [r4, #821] @ 0x335 │ │ │ │ movs r0, #1 │ │ │ │ movw r7, #16960 @ 0x4240 │ │ │ │ movt r7, #15 │ │ │ │ and.w r3, r3, #127 @ 0x7f │ │ │ │ strb.w r3, [r4, #821] @ 0x335 │ │ │ │ - bl 88eba8 │ │ │ │ + bl 88ebb0 │ │ │ │ ldrb.w r2, [r4, #868] @ 0x364 │ │ │ │ sub.w r5, r2, #32 │ │ │ │ rsb ip, r2, #32 │ │ │ │ lsl.w r2, r7, r2 │ │ │ │ lsl.w r5, r7, r5 │ │ │ │ adds r2, r2, r0 │ │ │ │ lsr.w ip, r7, ip │ │ │ │ add.w r0, r4, #912 @ 0x390 │ │ │ │ orr.w r5, r5, ip │ │ │ │ adc.w r3, r5, r1 │ │ │ │ - bl 88ead4 │ │ │ │ + bl 88eadc │ │ │ │ b.n 31af22 │ │ │ │ ldr r2, [pc, #832] @ (31b360 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 31b14a │ │ │ │ ldr r2, [pc, #744] @ (31b314 ) │ │ │ │ @@ -217095,15 +217093,15 @@ │ │ │ │ lsls r7, r2, #16 │ │ │ │ bpl.w 31ab0e │ │ │ │ ldr r0, [pc, #812] @ (31b364 ) │ │ │ │ mov r2, r3 │ │ │ │ str r6, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ ldr.w r3, [r9] │ │ │ │ b.n 31acb6 │ │ │ │ ldr r3, [pc, #792] @ (31b368 ) │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -217114,15 +217112,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 31ab0e │ │ │ │ ldr r2, [pc, #768] @ (31b36c ) │ │ │ │ ldr r0, [pc, #768] @ (31b370 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ ldr.w r3, [r9] │ │ │ │ b.n 31acb6 │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 31aeaa │ │ │ │ ldr r3, [pc, #736] @ (31b368 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -217134,15 +217132,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 31aeaa │ │ │ │ ldr r2, [pc, #724] @ (31b374 ) │ │ │ │ ldr r0, [pc, #724] @ (31b378 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr.w r0, [r4, #808] @ 0x328 │ │ │ │ b.n 31ae20 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 31b1f6 │ │ │ │ ldr.w r3, [r4, #1296] @ 0x510 │ │ │ │ add.w r6, r4, #912 @ 0x390 │ │ │ │ ldrb.w r7, [r4, #867] @ 0x363 │ │ │ │ @@ -217170,15 +217168,15 @@ │ │ │ │ orr.w r1, r1, r3, lsr #29 │ │ │ │ lsls r3, r3, #3 │ │ │ │ str.w r1, [r4, #1308] @ 0x51c │ │ │ │ str.w r3, [r4, #1304] @ 0x518 │ │ │ │ bic.w r2, r2, #8 │ │ │ │ mov r0, r6 │ │ │ │ strb.w r2, [r4, #821] @ 0x335 │ │ │ │ - bl 88e7ec │ │ │ │ + bl 88e7f4 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31aa36 │ │ │ │ ldr r3, [pc, #496] @ (31b318 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -217187,15 +217185,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 31aa36 │ │ │ │ ldr r0, [pc, #572] @ (31b37c ) │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 31aa36 │ │ │ │ str.w r2, [r4, #812] @ 0x32c │ │ │ │ b.n 31ab14 │ │ │ │ add.w r2, sl, #4294967295 @ 0xffffffff │ │ │ │ cmp r2, #7 │ │ │ │ bhi.n 31b184 │ │ │ │ add r0, pc, #8 @ (adr r0, 31b164 ) │ │ │ │ @@ -217257,24 +217255,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 31ae20 │ │ │ │ ldr r2, [pc, #408] @ (31b380 ) │ │ │ │ ldr r0, [pc, #412] @ (31b384 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr.w r0, [r4, #808] @ 0x328 │ │ │ │ b.n 31ae20 │ │ │ │ add.w r6, r4, #912 @ 0x390 │ │ │ │ mov r0, r6 │ │ │ │ - bl 88f308 │ │ │ │ + bl 88f310 │ │ │ │ mov r7, r0 │ │ │ │ movs r0, #1 │ │ │ │ mov r8, r1 │ │ │ │ - bl 88eba8 │ │ │ │ + bl 88ebb0 │ │ │ │ subs r3, r7, r0 │ │ │ │ sbc.w r2, r8, r1 │ │ │ │ cmp r3, #1 │ │ │ │ sbcs.w r1, r2, #0 │ │ │ │ itt lt │ │ │ │ movlt r2, #0 │ │ │ │ movlt r3, #1 │ │ │ │ @@ -217294,15 +217292,15 @@ │ │ │ │ bpl.w 31af36 │ │ │ │ strd sl, r7, [sp] │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [pc, #320] @ (31b38c ) │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 31af36 │ │ │ │ ldr r3, [pc, #308] @ (31b390 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31ab10 │ │ │ │ ldr r3, [pc, #172] @ (31b314 ) │ │ │ │ @@ -217310,15 +217308,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 31ab0e │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #288] @ (31b394 ) │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ ldr.w r3, [r9] │ │ │ │ b.n 31acb6 │ │ │ │ ldr r3, [pc, #272] @ (31b398 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -217326,21 +217324,21 @@ │ │ │ │ ldr r3, [pc, #128] @ (31b314 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 31afce │ │ │ │ ldr r0, [pc, #252] @ (31b39c ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 31afce │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #240] @ (31b3a0 ) │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ ldr.w r3, [r9] │ │ │ │ b.n 31acb6 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31aa32 │ │ │ │ ldr r3, [pc, #156] @ (31b368 ) │ │ │ │ @@ -217354,15 +217352,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 31ab0e │ │ │ │ ldr r2, [pc, #188] @ (31b3a4 ) │ │ │ │ ldr r0, [pc, #188] @ (31b3a8 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ ldr.w r3, [r9] │ │ │ │ b.n 31acb6 │ │ │ │ b.n 31b858 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ @@ -217374,85 +217372,85 @@ │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, r6, #5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r2, r3, r4, r6, r7} │ │ │ │ + stmia r7!, {r2, r4, r5, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [r7, #32] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7, {r2, r3, r7} │ │ │ │ + ldmia r7, {r2, r5, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ b.n 31b3c4 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [pc, #528] @ (31b540 ) │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 31b3a0 │ │ │ │ + beq.n 31b3d0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r3, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 31b388 │ │ │ │ + beq.n 31b3b8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r5, [pc, #208] @ (31b410 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r1} │ │ │ │ + ldmia r0!, {r1, r3, r4} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r7, {r1, r4, r7} │ │ │ │ + ldmia r7, {r1, r3, r5, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ adds r5, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6, {r4, r6, r7} │ │ │ │ + ldmia r6, {r3, r5, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r2, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6!, {} │ │ │ │ + ldmia r6!, {r3, r4} │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r1, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5, {r2, r3, r4, r5, r6} │ │ │ │ + ldmia r5!, {r2, r4, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ subs r3, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3, {r1, r3, r4, r6} │ │ │ │ + ldmia r3!, {r1, r4, r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r0, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5!, {r1, r2, r3, r6} │ │ │ │ + ldmia r5, {r1, r2, r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r4!, {r5, r6, r7} │ │ │ │ + stmia r4!, {r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r2, {r1, r2, r3, r4, r6, r7} │ │ │ │ + ldmia r2, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r4!, {r2, r3, r5, r7} │ │ │ │ + stmia r4!, {r2, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r1!, {r1, r3, r6, r7} │ │ │ │ + stmia r1!, {r1, r5, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r1!, {r3, r5, r6, r7} │ │ │ │ + ldmia r2!, {} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r3!, {r1, r2, r5, r6} │ │ │ │ + stmia r3!, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r4, [r5, #56] @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - it pl │ │ │ │ - lslpl r1, r3, #1 │ │ │ │ + nop {7} │ │ │ │ + lsls r1, r3, #1 │ │ │ │ asrs r0, r0, #10 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r1, r4, r7} │ │ │ │ + ldmia r2!, {r1, r3, r5, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r7, [pc, #768] @ (31b69c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2, {r2, r3, r5, r7} │ │ │ │ + ldmia r2, {r2, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r2, {r2, r3, r6, r7} │ │ │ │ + ldmia r2, {r2, r5, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r2!, {r1, r4, r5, r6, r7} │ │ │ │ + ldmia r3, {r1, r3} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r2!, {r2, r5, r6} │ │ │ │ + stmia r2!, {r2, r3, r4, r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0031b3ac : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -217478,184 +217476,184 @@ │ │ │ │ add r0, pc │ │ │ │ ldrh.w r3, [sp, #128] @ 0x80 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldrh.w r3, [sp, #132] @ 0x84 │ │ │ │ ldr r7, [sp, #136] @ 0x88 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ - bl 72ec1c │ │ │ │ + bl 72ec24 │ │ │ │ mov r4, r0 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 31b41a │ │ │ │ ldr r1, [pc, #300] @ (31b540 ) │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ bl 3385e8 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 8a8398 │ │ │ │ + bl 8a83a0 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 31b522 │ │ │ │ ldr r1, [pc, #280] @ (31b544 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72dacc │ │ │ │ + bl 72dad4 │ │ │ │ ldr r1, [pc, #272] @ (31b548 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #268] @ (31b54c ) │ │ │ │ - bl 72dacc │ │ │ │ + bl 72dad4 │ │ │ │ ldr r1, [pc, #264] @ (31b550 ) │ │ │ │ ldrb.w r2, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add r6, pc │ │ │ │ - bl 72da4c │ │ │ │ + bl 72da54 │ │ │ │ ldr r1, [pc, #252] @ (31b554 ) │ │ │ │ uxtb.w r2, fp │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r8, r6, #108 @ 0x6c │ │ │ │ - bl 72da4c │ │ │ │ + bl 72da54 │ │ │ │ ldr r1, [pc, #240] @ (31b558 ) │ │ │ │ subs r2, r7, #0 │ │ │ │ mov r0, r4 │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 72da4c │ │ │ │ + bl 72da54 │ │ │ │ ldr r1, [pc, #228] @ (31b55c ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r7, [pc, #224] @ (31b560 ) │ │ │ │ - bl 72da8c │ │ │ │ + bl 72da94 │ │ │ │ ldr r1, [pc, #220] @ (31b564 ) │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add r7, pc │ │ │ │ - bl 72da8c │ │ │ │ + bl 72da94 │ │ │ │ ldr r1, [pc, #212] @ (31b568 ) │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ adds r6, #60 @ 0x3c │ │ │ │ - bl 72da8c │ │ │ │ + bl 72da94 │ │ │ │ ldr r1, [pc, #200] @ (31b56c ) │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72da8c │ │ │ │ + bl 72da94 │ │ │ │ ldr r1, [pc, #192] @ (31b570 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72da8c │ │ │ │ + bl 72da94 │ │ │ │ ldr r1, [pc, #184] @ (31b574 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72da8c │ │ │ │ + bl 72da94 │ │ │ │ ldr r1, [pc, #176] @ (31b578 ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72db88 │ │ │ │ + bl 72db90 │ │ │ │ ldr r2, [pc, #168] @ (31b57c ) │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [pc, #152] @ (31b580 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r3 │ │ │ │ bl 339840 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movs r1, #0 │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ bl 339240 │ │ │ │ ldr r2, [pc, #120] @ (31b584 ) │ │ │ │ movs r3, #31 │ │ │ │ ldr r1, [pc, #120] @ (31b588 ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #88] @ 0x58 │ │ │ │ add r1, pc │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 732eb4 │ │ │ │ + b.w 732ebc │ │ │ │ ldr r3, [pc, #104] @ (31b58c ) │ │ │ │ movw r2, #1013 @ 0x3f5 │ │ │ │ ldr r1, [pc, #100] @ (31b590 ) │ │ │ │ ldr r0, [pc, #104] @ (31b594 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ bhi.n 31b634 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - stmia r5!, {r1, r3, r4, r6} │ │ │ │ + stmia r5!, {r1, r4, r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbz r4, 31b5b2 │ │ │ │ + cbz r4, 31b5b8 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - stmia r3!, {r2, r5, r6, r7} │ │ │ │ + stmia r3!, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r3!, {r2, r5, r6, r7} │ │ │ │ + stmia r3!, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bhi.n 31b534 │ │ │ │ + bls.n 31b564 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrh r4, [r5, #56] @ 0x38 │ │ │ │ + ldrh r4, [r0, #58] @ 0x3a │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r0, [r7, #72] @ 0x48 │ │ │ │ + ldr r0, [r2, #76] @ 0x4c │ │ │ │ lsls r1, r5, #1 │ │ │ │ - stmia r3!, {r6, r7} │ │ │ │ + stmia r3!, {r3, r4, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r2, #132 @ 0x84 │ │ │ │ + adds r2, #156 @ 0x9c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r4, [r4, #8] │ │ │ │ + strh r4, [r7, #8] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r2, #126 @ 0x7e │ │ │ │ + adds r2, #150 @ 0x96 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r3!, {r2, r5, r7} │ │ │ │ + stmia r3!, {r2, r3, r4, r5, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r3!, {r1, r3, r4, r7} │ │ │ │ + stmia r3!, {r1, r4, r5, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r1, {r1, r2, r6} │ │ │ │ + ldmia r1, {r1, r2, r3, r4, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r1, {r1, r3, r6} │ │ │ │ + ldmia r1, {r1, r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - sbcs.w r0, r2, r3, asr #1 │ │ │ │ - strh r2, [r0, #6] │ │ │ │ + @ instruction: 0xeb8a0063 │ │ │ │ + strh r2, [r3, #6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r5, [pc, #160] @ (31b624 ) │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r4, r5, r6, r7} │ │ │ │ + pop {r1, r3, pc} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r4!, {r1, r2, r4, r5} │ │ │ │ + stmia r4!, {r1, r2, r3, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bhi.n 31b5b8 │ │ │ │ + bhi.n 31b5e8 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - stmia r3!, {r1, r2, r5, r7} │ │ │ │ + stmia r3!, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r2!, {r1, r2, r3, r4, r5, r7} │ │ │ │ + stmia r2!, {r1, r2, r4, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ strb.w r0, [r3, #148] @ 0x94 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldrb.w r0, [r0, #148] @ 0x94 │ │ │ │ @@ -217704,26 +217702,26 @@ │ │ │ │ add r8, pc │ │ │ │ add.w r7, r4, #4352 @ 0x1100 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 732a74 │ │ │ │ + bl 732a7c │ │ │ │ movs r2, #44 @ 0x2c │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ blx 28d48c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov r0, sp │ │ │ │ adds r4, #32 │ │ │ │ strd r3, r9, [sp] │ │ │ │ str.w r8, [sp, #36] @ 0x24 │ │ │ │ - bl 732a74 │ │ │ │ + bl 732a7c │ │ │ │ cmp r4, r7 │ │ │ │ bne.n 31b62e │ │ │ │ ldr r2, [pc, #68] @ (31b698 ) │ │ │ │ ldr r3, [pc, #48] @ (31b684 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -217743,15 +217741,15 @@ │ │ │ │ nop │ │ │ │ bvs.n 31b6ec │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ add sl, r3 │ │ │ │ lsls r6, r4, #3 │ │ │ │ - ldmia r0!, {r1, r4, r5, r6} │ │ │ │ + ldmia r0!, {r1, r3, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r1, r2, #13 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r3, #16] │ │ │ │ lsls r0, r7, #1 │ │ │ │ bpl.n 31b66c │ │ │ │ lsls r2, r5, #3 │ │ │ │ @@ -217762,47 +217760,47 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r5, r1 │ │ │ │ - bl 782d04 │ │ │ │ + bl 782d0c │ │ │ │ cbnz r0, 31b6d2 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ movs r0, #20 │ │ │ │ blx 28de6c │ │ │ │ movs r1, #1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 894ebc │ │ │ │ + bl 894ec4 │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [r4, #108] @ 0x6c │ │ │ │ ldr r2, [r3, #20] │ │ │ │ mla r1, r5, r2, r1 │ │ │ │ - bl 894f24 │ │ │ │ + bl 894f2c │ │ │ │ ldr.w r2, [r4, #200] @ 0xc8 │ │ │ │ ldr r1, [pc, #60] @ (31b734 ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldr r2, [r2, #20] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r6, [sp, #0] │ │ │ │ mul.w r2, r5, r2 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 782318 │ │ │ │ + bl 782320 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -217818,15 +217816,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 89537c │ │ │ │ + bl 895384 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28b960 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -217883,15 +217881,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 31b878 │ │ │ │ ldr r0, [pc, #364] @ (31b948 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ cmp r2, #82 @ 0x52 │ │ │ │ beq.n 31b7f8 │ │ │ │ itt ls │ │ │ │ movls.w r8, #1 │ │ │ │ movls.w r7, #4096 @ 0x1000 │ │ │ │ bls.n 31b800 │ │ │ │ mov.w r8, #2 │ │ │ │ @@ -217915,41 +217913,41 @@ │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ mov r2, r7 │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ add r0, r5 │ │ │ │ blx 28d48c │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ cbz r0, 31b878 │ │ │ │ - bl 782d04 │ │ │ │ + bl 782d0c │ │ │ │ cbz r0, 31b878 │ │ │ │ ubfx r3, r7, #0, #9 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 31b928 │ │ │ │ movs r0, #20 │ │ │ │ str r3, [sp, #20] │ │ │ │ blx 28de6c │ │ │ │ movs r1, #1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 894ebc │ │ │ │ + bl 894ec4 │ │ │ │ ldr r1, [r4, #108] @ 0x6c │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ add r1, r5 │ │ │ │ - bl 894f24 │ │ │ │ + bl 894f2c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [pc, #228] @ (31b94c ) │ │ │ │ asrs r3, r5, #31 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #12] │ │ │ │ str r6, [sp, #0] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 782318 │ │ │ │ + bl 782320 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -217973,21 +217971,21 @@ │ │ │ │ movmi.w r8, #0 │ │ │ │ bpl.n 31b7ca │ │ │ │ ldr r0, [pc, #160] @ (31b954 ) │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 31b80a │ │ │ │ ldr.w r3, [r0, #200] @ 0xc8 │ │ │ │ ldrb r1, [r3, #26] │ │ │ │ cbz r1, 31b8ec │ │ │ │ ldr r0, [r0, #112] @ 0x70 │ │ │ │ - bl 8a7840 │ │ │ │ + bl 8a7848 │ │ │ │ negs r3, r0 │ │ │ │ ands r5, r3 │ │ │ │ ldr r3, [pc, #104] @ (31b940 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -218003,15 +218001,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #20 │ │ │ │ bmi.w 31b7de │ │ │ │ b.n 31b878 │ │ │ │ ldr r0, [pc, #92] @ (31b95c ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 31b7ca │ │ │ │ ldr r3, [pc, #68] @ (31b950 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31b80a │ │ │ │ ldr r3, [pc, #44] @ (31b944 ) │ │ │ │ @@ -218031,30 +218029,30 @@ │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ bmi.n 31b8d0 │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r4, r6} │ │ │ │ + stmia r7!, {r3, r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ mcr2 15, 6, pc, cr9, cr15, {7} @ │ │ │ │ strb r4, [r2, r7] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r1, r2, r3} │ │ │ │ + stmia r6!, {r1, r2, r5} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r5!, {r3, r5, r7} │ │ │ │ + stmia r5!, {r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r5!, {r1, r3, r4, r5, r6, r7} │ │ │ │ + stmia r6!, {r1, r4} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bmi.n 31b8a8 │ │ │ │ + bmi.n 31b8d8 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - stmia r6!, {r2, r3, r4} │ │ │ │ + stmia r6!, {r2, r4, r5} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r6!, {r1, r2, r3, r5} │ │ │ │ + stmia r6!, {r1, r2, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #168] @ (31ba28 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -218064,35 +218062,35 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r7, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #152] @ (31ba34 ) │ │ │ │ ldr r1, [pc, #152] @ (31ba38 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r3, r4, #32 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ mov r0, r7 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #136] @ (31ba3c ) │ │ │ │ ldr r1, [pc, #136] @ (31ba40 ) │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movw r3, #534 @ 0x216 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [pc, #120] @ (31ba44 ) │ │ │ │ ldr r1, [pc, #120] @ (31ba48 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str r3, [r6, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #116] @ (31ba4c ) │ │ │ │ movs r2, #7 │ │ │ │ @@ -218105,19 +218103,19 @@ │ │ │ │ str r3, [r6, #100] @ 0x64 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r6, #104] @ 0x68 │ │ │ │ ldr r3, [pc, #104] @ (31ba54 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 72dfb4 │ │ │ │ + bl 72dfbc │ │ │ │ ldr r1, [pc, #96] @ (31ba58 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 72f324 │ │ │ │ + bl 72f32c │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #88] @ (31ba5c ) │ │ │ │ orr.w r2, r2, #4 │ │ │ │ str r2, [r5, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ str.w r8, [r4, #112] @ 0x70 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ @@ -218125,41 +218123,41 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - bmi.n 31bac8 │ │ │ │ + bmi.n 31baf8 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldmia r6!, {r5} │ │ │ │ + ldmia r6!, {r3, r4, r5} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r4, r0, r1 │ │ │ │ + subs r4, r3, r1 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - stmia r5!, {r2, r3, r4, r6, r7} │ │ │ │ + stmia r5!, {r2, r4, r5, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r5!, {r4, r5, r6, r7} │ │ │ │ + stmia r6!, {r3} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r5!, {r1, r4, r7} │ │ │ │ + stmia r5!, {r1, r3, r5, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r4!, {r3, r6, r7} │ │ │ │ + stmia r4!, {r5, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r1, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #74 @ 0x4a │ │ │ │ lsls r6, r4, #3 │ │ │ │ lsrs r5, r7, #13 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r0, #10 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r2, #1] │ │ │ │ lsls r0, r7, #1 │ │ │ │ lsls r3, r7, #17 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r1, r2, r3, r4, r7} │ │ │ │ + stmia r5!, {r1, r2, r4, r5, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrd r1, r2, [r0, #192] @ 0xc0 │ │ │ │ cmp r2, #0 │ │ │ │ blt.n 31baa0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -218199,15 +218197,15 @@ │ │ │ │ add r4, pc │ │ │ │ mov r7, r2 │ │ │ │ add.w r3, r4, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ movw r3, #534 @ 0x216 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ cbnz r6, 31bb00 │ │ │ │ subs r3, r7, #0 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ strb.w r3, [r0, #176] @ 0xb0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ @@ -218220,21 +218218,21 @@ │ │ │ │ ldr r0, [pc, #28] @ (31bb20 ) │ │ │ │ add.w r3, r4, #80 @ 0x50 │ │ │ │ mov r1, r5 │ │ │ │ movw r2, #1661 @ 0x67d │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r4!, {r3, r7} │ │ │ │ + stmia r4!, {r5, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bcc.n 31bb30 │ │ │ │ + bcc.n 31bb60 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - stmia r3!, {r1, r2, r4, r5, r7} │ │ │ │ + stmia r3!, {r1, r2, r3, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r4!, {r2, r3, r5, r7} │ │ │ │ + stmia r4!, {r2, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #356] @ (31bc98 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -218246,68 +218244,68 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #344] @ (31bca0 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #20] │ │ │ │ adds r5, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r4, r0 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ movw r3, #534 @ 0x216 │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ str.w r3, [r4, #200] @ 0xc8 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldrd r1, r3, [r3, #12] │ │ │ │ ldr r6, [pc, #296] @ (31bca4 ) │ │ │ │ mul.w r1, r3, r1 │ │ │ │ add r6, pc │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r1, [r4, #112] @ 0x70 │ │ │ │ strd r2, r3, [r4, #192] @ 0xc0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 31bc34 │ │ │ │ - bl 782c7c │ │ │ │ + bl 782c84 │ │ │ │ movs r2, #3 │ │ │ │ movs r3, #0 │ │ │ │ cbnz r0, 31bb9e │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ vldr d7, [pc, #240] @ 31bc90 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ str r7, [sp, #8] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 781838 │ │ │ │ + bl 781840 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 31bc20 │ │ │ │ ldr r3, [pc, #244] @ (31bca8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 31bc4e │ │ │ │ ldr r1, [r4, #112] @ 0x70 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 783cc8 │ │ │ │ + bl 783cd0 │ │ │ │ ldr r1, [pc, #228] @ (31bcac ) │ │ │ │ ldr r5, [r4, #104] @ 0x68 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ str r0, [r4, #108] @ 0x6c │ │ │ │ adds r1, #140 @ 0x8c │ │ │ │ ldr r2, [pc, #220] @ (31bcb0 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #220] @ (31bcb4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [r4, #108] @ 0x6c │ │ │ │ str r7, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, #112] @ 0x70 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ @@ -218320,15 +218318,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #192] @ (31bcc0 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ adds r5, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [pc, #180] @ (31bcc4 ) │ │ │ │ ldr r1, [pc, #180] @ (31bcc8 ) │ │ │ │ movs r4, #1 │ │ │ │ mov r2, r0 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ @@ -218342,15 +218340,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r3, [pc, #112] @ (31bca8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 31bc6e │ │ │ │ movs r0, #0 │ │ │ │ - bl 783cc8 │ │ │ │ + bl 783cd0 │ │ │ │ ldr r2, [r4, #112] @ 0x70 │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ str r0, [r4, #108] @ 0x6c │ │ │ │ blx 28d48c │ │ │ │ b.n 31bbf6 │ │ │ │ ldr r3, [pc, #124] @ (31bccc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -218361,70 +218359,70 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 31bbbc │ │ │ │ ldr r0, [pc, #112] @ (31bcd4 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 31bbbc │ │ │ │ ldr r3, [pc, #104] @ (31bcd8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31bc3c │ │ │ │ ldr r3, [pc, #84] @ (31bcd0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 31bc3c │ │ │ │ ldr r0, [pc, #88] @ (31bcdc ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r1, [r4, #112] @ 0x70 │ │ │ │ b.n 31bc3c │ │ │ │ movs r7, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 31bbd0 │ │ │ │ + bcs.n 31bc00 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - stmia r4!, {r3} │ │ │ │ + stmia r4!, {r5} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r3!, {r1, r3, r4, r5} │ │ │ │ + stmia r3!, {r1, r4, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ beq.n 31bc20 │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 31bcc4 │ │ │ │ + bcs.n 31bcf4 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldmia r3!, {r2, r4, r6, r7} │ │ │ │ + ldmia r3, {r2, r3, r5, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r2, r7, #31 │ │ │ │ + adds r2, r2, r0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bne.n 31bc64 │ │ │ │ + bne.n 31bc94 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldmia r3, {r1, r3, r5, r7} │ │ │ │ + ldmia r3!, {r1, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r6, r1, #31 │ │ │ │ + asrs r6, r4, #31 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - stmia r4!, {r1, r4} │ │ │ │ + stmia r4!, {r1, r3, r5} │ │ │ │ lsls r1, r3, #1 │ │ │ │ mrc2 15, 4, pc, cr5, cr15, {7} │ │ │ │ subs r4, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r1, r3, r4, r6} │ │ │ │ + stmia r3!, {r1, r4, r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ adds r7, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r1, r3, r5, r6} │ │ │ │ + stmia r3!, {r1, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #200] @ 0xc8 │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ @@ -218465,19 +218463,19 @@ │ │ │ │ bmi.n 31bd3a │ │ │ │ uxtb r0, r3 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - beq.n 31bd04 │ │ │ │ + beq.n 31bd34 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - stmia r2!, {r2, r3, r6} │ │ │ │ + stmia r2!, {r2, r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r3!, {r2, r5} │ │ │ │ + stmia r3!, {r2, r3, r4, r5} │ │ │ │ lsls r1, r3, #1 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r0, [r0, #200] @ 0xc8 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #240] @ (31be64 ) │ │ │ │ str.w r3, [r1, #152] @ 0x98 │ │ │ │ add r2, pc │ │ │ │ @@ -218546,15 +218544,15 @@ │ │ │ │ ldr r3, [pc, #68] @ (31be70 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 31bdac │ │ │ │ ldr r0, [pc, #60] @ (31be74 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ ldr.w r3, [r1, #168] @ 0xa8 │ │ │ │ str.w r3, [r1, #172] @ 0xac │ │ │ │ and.w r0, r3, #1 │ │ │ │ strb.w r0, [r1, #180] @ 0xb4 │ │ │ │ ubfx r3, r3, #15, #1 │ │ │ │ strb.w r3, [r1, #178] @ 0xb2 │ │ │ │ b.n 31bda2 │ │ │ │ @@ -218567,15 +218565,15 @@ │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r1, r4} │ │ │ │ + stmia r2!, {r1, r3, r5} │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 31bec0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -218583,31 +218581,31 @@ │ │ │ │ movw r3, #534 @ 0x216 │ │ │ │ ldr r1, [pc, #52] @ (31bec8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #1 │ │ │ │ str.w r3, [r0, #182] @ 0xb6 │ │ │ │ strb.w r2, [r0, #176] @ 0xb0 │ │ │ │ strh.w r3, [r0, #186] @ 0xba │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 31bd68 │ │ │ │ nop │ │ │ │ - ldmia r7!, {r6} │ │ │ │ + ldmia r7!, {r3, r4, r6} │ │ │ │ lsls r5, r5, #1 │ │ │ │ - stmia r0!, {r1, r2, r4, r5, r7} │ │ │ │ + stmia r0!, {r1, r2, r3, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ite al │ │ │ │ - lslal r1, r3, #1 │ │ │ │ - push {r4, lr} │ │ │ │ + stmia r0!, {r2} │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [r0, #200] @ 0xc8 │ │ │ │ sub sp, #8 │ │ │ │ ldrh r2, [r0, #24] │ │ │ │ @@ -219050,15 +219048,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 31c25e │ │ │ │ ldr r0, [pc, #396] @ (31c45c ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ ldrh.w r3, [r4, #121] @ 0x79 │ │ │ │ str.w r3, [r4, #156] @ 0x9c │ │ │ │ b.n 31c25e │ │ │ │ ldr.w r3, [r4, #152] @ 0x98 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r4, #120] @ 0x78 │ │ │ │ bic.w r3, r3, #1 │ │ │ │ @@ -219129,15 +219127,15 @@ │ │ │ │ bpl.w 31c074 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r0, [pc, #172] @ (31c464 ) │ │ │ │ ldrb.w r1, [r4, #188] @ 0xbc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldrb.w r2, [r4, #150] @ 0x96 │ │ │ │ b.n 31c074 │ │ │ │ cmp r2, #239 @ 0xef │ │ │ │ bne.n 31c354 │ │ │ │ ldr.w r3, [r4, #140] @ 0x8c │ │ │ │ cmp r3, #1 │ │ │ │ bls.n 31c354 │ │ │ │ @@ -219185,22 +219183,22 @@ │ │ │ │ b.n 31c42a │ │ │ │ ldmia r4!, {r2, r3, r6} │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x000c │ │ │ │ + bkpt 0x0024 │ │ │ │ lsls r1, r3, #1 │ │ │ │ asrs r0, r7, #16 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r4, r5, r7} │ │ │ │ - lsls r1, r3, #1 │ │ │ │ pop {r3, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ + pop {r5, r6, r7} │ │ │ │ + lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #184] @ 31c534 │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [pc, #180] @ (31c538 ) │ │ │ │ @@ -219210,15 +219208,15 @@ │ │ │ │ add.w r4, ip, #72 @ 0x48 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #176] @ (31c540 ) │ │ │ │ movw r3, #534 @ 0x216 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r3, r0 │ │ │ │ cbz r5, 31c4fc │ │ │ │ ldrb.w r2, [r0, #120] @ 0x78 │ │ │ │ cmp r2, #4 │ │ │ │ beq.n 31c52a │ │ │ │ ldr.w r0, [r3, #196] @ 0xc4 │ │ │ │ movs r2, #0 │ │ │ │ @@ -219266,39 +219264,39 @@ │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 31c4e8 │ │ │ │ ldr r0, [pc, #56] @ (31c558 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 31c4e8 │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 31bfd0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 31c4aa │ │ │ │ - ldmia r1!, {r4, r6} │ │ │ │ + ldmia r1!, {r3, r5, r6} │ │ │ │ lsls r5, r5, #1 │ │ │ │ - hlt 0x003c │ │ │ │ + revsh r4, r2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbnz r2, 31c57c │ │ │ │ + rev r2, r1 │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmia r7!, {r2, r5, r7} │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2, {r2, r3, r4, r6} │ │ │ │ + ldmia r2, {r2, r4, r5, r6} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r2!, {r2, r3, r4, r5, r7} │ │ │ │ + stmia r2!, {r2, r4, r6, r7} │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r0, [r1, r5] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r2, 31c5da │ │ │ │ + pop {r1, r4} │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w r4, [pc, #3300] @ 31d254 │ │ │ │ sub sp, #28 │ │ │ │ @@ -219309,15 +219307,15 @@ │ │ │ │ add r2, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ movw r3, #534 @ 0x216 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r9, r5 │ │ │ │ ldr.w r6, [pc, #3280] @ 31d260 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r2, [pc, #3276] @ 31d264 │ │ │ │ mov r4, r0 │ │ │ │ add r6, pc │ │ │ │ ldrb.w r0, [r0, #120] @ 0x78 │ │ │ │ ldr.w r1, [r4, #152] @ 0x98 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr.w r3, [r4, #140] @ 0x8c │ │ │ │ @@ -219361,15 +219359,15 @@ │ │ │ │ ldr.w r3, [pc, #3152] @ 31d268 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.n 31c5e6 │ │ │ │ ldr.w r0, [pc, #3144] @ 31d26c │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 31c5e6 │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ ldr r3, [r3, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31ca16 │ │ │ │ ldr.w r0, [r4, #152] @ 0x98 │ │ │ │ blx r3 │ │ │ │ @@ -219403,15 +219401,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 31c6a4 │ │ │ │ ldr.w r0, [pc, #3040] @ 31d274 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr.w r2, [r4, #152] @ 0x98 │ │ │ │ ldrb.w r3, [r4, #177] @ 0xb1 │ │ │ │ ldr.w r1, [r4, #200] @ 0xc8 │ │ │ │ str r1, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31c84c │ │ │ │ ldrb.w r3, [r4, #184] @ 0xb8 │ │ │ │ @@ -219426,15 +219424,15 @@ │ │ │ │ subs r3, #1 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #20] │ │ │ │ lsl.w r7, r1, r3 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [r3, #12] │ │ │ │ - bl 8a7840 │ │ │ │ + bl 8a7848 │ │ │ │ ldrb.w r3, [r4, #186] @ 0xba │ │ │ │ ldr r2, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 31c8a6 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r7, r0 │ │ │ │ ldr r3, [r3, #16] │ │ │ │ @@ -219443,15 +219441,15 @@ │ │ │ │ ldr.w r3, [pc, #2920] @ 31d268 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.n 31c7f8 │ │ │ │ ldr.w r0, [pc, #2924] @ 31d278 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ ldr.w r2, [r4, #152] @ 0x98 │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 31c7f8 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ ldrb r5, [r3, r1] │ │ │ │ ldr r3, [r4, #112] @ 0x70 │ │ │ │ @@ -219492,15 +219490,15 @@ │ │ │ │ mrc2 15, 2, pc, cr3, cr15, {7} │ │ │ │ mcr2 15, 4, pc, cr13, cr15, {7} @ │ │ │ │ mcr2 15, 5, pc, cr13, cr15, {7} @ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r1, [r3, #20] │ │ │ │ - bl 8a7840 │ │ │ │ + bl 8a7848 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r7, r0 │ │ │ │ adds r1, r3, r2 │ │ │ │ ldrb r3, [r3, r2] │ │ │ │ bics.w r0, r5, r3 │ │ │ │ bne.w 31c98e │ │ │ │ @@ -219562,15 +219560,15 @@ │ │ │ │ ldr.w r3, [pc, #2584] @ 31d268 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #20 │ │ │ │ bpl.n 31c7f8 │ │ │ │ ldr.w r0, [pc, #2596] @ 31d280 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ ldr.w r2, [r4, #152] @ 0x98 │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 31c7f8 │ │ │ │ ldr.w r3, [r8] │ │ │ │ add.w r2, r4, ip │ │ │ │ ldrb.w r5, [r2, #121] @ 0x79 │ │ │ │ @@ -219593,28 +219591,28 @@ │ │ │ │ ldr.w r3, [pc, #2488] @ 31d268 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.n 31c7f8 │ │ │ │ ldr.w r0, [pc, #2504] @ 31d284 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ ldr.w r2, [r4, #152] @ 0x98 │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 31c7f8 │ │ │ │ strd ip, r1, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr.w r0, [pc, #2480] @ 31d288 │ │ │ │ ldrb.w r1, [r4, #149] @ 0x95 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldrb.w r3, [r4, #120] @ 0x78 │ │ │ │ subs r3, #1 │ │ │ │ cmp r3, #5 │ │ │ │ bhi.w 31ce50 │ │ │ │ add r2, pc, #8 @ (adr r2, 31c900 ) │ │ │ │ ldr.w r3, [r2, r3, lsl #2] │ │ │ │ add r2, r3 │ │ │ │ @@ -219639,15 +219637,15 @@ │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r7, r1, #16 │ │ │ │ bpl.w 31c722 │ │ │ │ ldr.w r0, [pc, #2388] @ 31d290 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr.w r2, [r4, #152] @ 0x98 │ │ │ │ b.n 31c722 │ │ │ │ ldr.w r3, [pc, #2372] @ 31d294 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31c87e │ │ │ │ @@ -219657,15 +219655,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 31c87e │ │ │ │ ldr.w r0, [pc, #2352] @ 31d298 │ │ │ │ mov r2, ip │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr.w ip, [r4, #144] @ 0x90 │ │ │ │ b.n 31c87e │ │ │ │ ldr.w r2, [r4, #152] @ 0x98 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ ldr.w r1, [r8] │ │ │ │ ldrb r3, [r3, r2] │ │ │ │ mov r5, r3 │ │ │ │ @@ -219685,15 +219683,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 31c7b6 │ │ │ │ ldr.w r0, [pc, #2280] @ 31d2a0 │ │ │ │ mov r1, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ ldr r1, [r4, #108] @ 0x6c │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr.w r3, [r4, #152] @ 0x98 │ │ │ │ add r1, r3 │ │ │ │ b.n 31c7b6 │ │ │ │ mov r0, r4 │ │ │ │ @@ -219709,20 +219707,20 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 31c64e │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [pc, #2220] @ 31d2a8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr.w r2, [r4, #152] @ 0x98 │ │ │ │ b.n 31c64e │ │ │ │ ldr.w r0, [pc, #2208] @ 31d2ac │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 31c5e6 │ │ │ │ ldr.w r3, [pc, #2200] @ 31d2b0 │ │ │ │ movw r2, #1642 @ 0x66a │ │ │ │ ldr.w r1, [pc, #2196] @ 31d2b4 │ │ │ │ ldr.w r0, [pc, #2196] @ 31d2b8 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -220261,15 +220259,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 31bd68 │ │ │ │ b.w 31c5f0 │ │ │ │ ldr.w r0, [pc, #1084] @ 31d2c0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 31ca4e │ │ │ │ ldrb.w r3, [r4, #181] @ 0xb5 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31ca66 │ │ │ │ cmp r5, #4 │ │ │ │ it ne │ │ │ │ cmpne r5, #173 @ 0xad │ │ │ │ @@ -220279,15 +220277,15 @@ │ │ │ │ ldr r3, [pc, #956] @ (31d268 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #20 │ │ │ │ bpl.w 31ca66 │ │ │ │ ldr.w r0, [pc, #1036] @ 31d2c4 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 31ca66 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #178] @ 0xb2 │ │ │ │ b.w 31c5f0 │ │ │ │ ldr.w r1, [r4, #200] @ 0xc8 │ │ │ │ ldrb r3, [r1, #4] │ │ │ │ cmp r3, #32 │ │ │ │ @@ -220333,15 +220331,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.w 31c5f0 │ │ │ │ ldr r0, [pc, #892] @ (31d2c8 ) │ │ │ │ ldrb.w r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.w 31c5f0 │ │ │ │ ldr.w r2, [r4, #200] @ 0xc8 │ │ │ │ ldrb.w r3, [r4, #177] @ 0xb1 │ │ │ │ ldrb.w r0, [r4, #187] @ 0xbb │ │ │ │ ldrb.w r1, [r4, #182] @ 0xb6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ orr.w r3, r3, r0, lsl #7 │ │ │ │ @@ -220509,15 +220507,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.w 31c5f0 │ │ │ │ ldr r0, [pc, #376] @ (31d2cc ) │ │ │ │ movs r1, #173 @ 0xad │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.w 31c5f0 │ │ │ │ ldrb.w r2, [r4, #177] @ 0xb1 │ │ │ │ cbz r2, 31d174 │ │ │ │ ldrb.w r2, [r4, #181] @ 0xb5 │ │ │ │ cbz r2, 31d18c │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #120] @ 0x78 │ │ │ │ @@ -220525,15 +220523,15 @@ │ │ │ │ ldr r3, [pc, #240] @ (31d268 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 31c5f0 │ │ │ │ ldr r0, [pc, #332] @ (31d2d0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.w 31c5f0 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r4, #181] @ 0xb5 │ │ │ │ ldrh r3, [r3, #24] │ │ │ │ cmp r3, #4 │ │ │ │ beq.n 31d1ca │ │ │ │ ldrb.w r3, [r4, #150] @ 0x96 │ │ │ │ @@ -220604,77 +220602,77 @@ │ │ │ │ movs r3, #4 │ │ │ │ movs r2, #0 │ │ │ │ movs r1, #3 │ │ │ │ strb.w r3, [r4, #149] @ 0x95 │ │ │ │ strd r2, r2, [r4, #140] @ 0x8c │ │ │ │ strb.w r1, [r4, #120] @ 0x78 │ │ │ │ b.w 31c5f0 │ │ │ │ - ldmia r0!, {r3, r4, r6} │ │ │ │ + ldmia r0!, {r4, r5, r6} │ │ │ │ lsls r5, r5, #1 │ │ │ │ - cbnz r2, 31d290 │ │ │ │ + cbnz r2, 31d296 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbnz r6, 31d260 │ │ │ │ + cbnz r6, 31d266 │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmia r6!, {r1, r5, r7} │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - pop {r3, r6, r7} │ │ │ │ + pop {r5, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r2, #28 │ │ │ │ movs r0, r0 │ │ │ │ - revsh r6, r7 │ │ │ │ + cbnz r6, 31d2bc │ │ │ │ lsls r1, r3, #1 │ │ │ │ - revsh r4, r1 │ │ │ │ + revsh r4, r4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ subs r4, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 31d2a2 │ │ │ │ + cbnz r4, 31d2a8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbnz r4, 31d28e │ │ │ │ + cbnz r4, 31d294 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xb85c │ │ │ │ + @ instruction: 0xb874 │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r0, [r7, #8] │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 31d298 │ │ │ │ + cbnz r4, 31d29e │ │ │ │ lsls r1, r3, #1 │ │ │ │ asrs r4, r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r2, 31d2d6 │ │ │ │ + rev r2, r0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ adds r5, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb840 │ │ │ │ + @ instruction: 0xb858 │ │ │ │ lsls r1, r3, #1 │ │ │ │ strb r4, [r3, r1] │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r2, 31d2d2 │ │ │ │ + cbnz r2, 31d2d8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xb872 │ │ │ │ + @ instruction: 0xb88a │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r3!, {r1, r2, r3, r5, r7} │ │ │ │ + stmia r3!, {r1, r2, r6, r7} │ │ │ │ lsls r5, r5, #1 │ │ │ │ - push {r3, r5, lr} │ │ │ │ + push {r6, lr} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbnz r0, 31d2d2 │ │ │ │ + cbnz r0, 31d2d8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ adds r4, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r3, r4, r5, lr} │ │ │ │ + push {r1, r4, r6, lr} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - push {r1, r3, r4, r5, lr} │ │ │ │ + push {r1, r4, r6, lr} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - push {r2, r3, lr} │ │ │ │ + push {r2, r5, lr} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - push {r3, r4, r7} │ │ │ │ + push {r4, r5, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - push {r1, r2, r6} │ │ │ │ + push {r1, r2, r3, r4, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr.w r0, [r4, #160] @ 0xa0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #5 │ │ │ │ strb.w r0, [r4, #121] @ 0x79 │ │ │ │ strd r2, r1, [r4, #140] @ 0x8c │ │ │ │ @@ -220688,15 +220686,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #20 │ │ │ │ bpl.w 31c5f0 │ │ │ │ ldr.w r0, [pc, #1316] @ 31d830 │ │ │ │ ldrb.w r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.w 31c5f0 │ │ │ │ movs r5, #2 │ │ │ │ mov r3, r5 │ │ │ │ b.n 31d054 │ │ │ │ bhi.n 31d34c │ │ │ │ cmp r3, #62 @ 0x3e │ │ │ │ bhi.n 31d35c │ │ │ │ @@ -220761,15 +220759,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.w 31c5f0 │ │ │ │ ldr.w r0, [pc, #1124] @ 31d834 │ │ │ │ ldrb.w r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.w 31c5f0 │ │ │ │ ldrb.w r3, [r4, #180] @ 0xb4 │ │ │ │ movs r1, #1 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #5 │ │ │ │ strd r1, r0, [r4, #140] @ 0x8c │ │ │ │ lsls r3, r1 │ │ │ │ @@ -220835,15 +220833,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.w 31c5f0 │ │ │ │ ldr r0, [pc, #908] @ (31d838 ) │ │ │ │ ldrb.w r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.w 31c5f0 │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ ldrh r3, [r3, #24] │ │ │ │ cmp r3, #4 │ │ │ │ bne.w 31d212 │ │ │ │ b.n 31d3a6 │ │ │ │ ldrb.w r3, [r4, #176] @ 0xb0 │ │ │ │ @@ -220855,27 +220853,27 @@ │ │ │ │ ldr r3, [pc, #852] @ (31d82c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.w 31c5f0 │ │ │ │ ldr r0, [pc, #856] @ (31d83c ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.w 31c5f0 │ │ │ │ ldrb.w r3, [r4, #181] @ 0xb5 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31ce6e │ │ │ │ ldr r3, [pc, #816] @ (31d82c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.w 31ce6e │ │ │ │ ldr r0, [pc, #824] @ (31d840 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 31ce6e │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [r4, #140] @ 0x8c │ │ │ │ ldr r3, [pc, #788] @ (31d82c ) │ │ │ │ strb.w r2, [r4, #148] @ 0x94 │ │ │ │ movs r2, #5 │ │ │ │ @@ -220883,15 +220881,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.w 31c5f0 │ │ │ │ ldr r0, [pc, #788] @ (31d844 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.w 31c5f0 │ │ │ │ ldrb.w r3, [r4, #177] @ 0xb1 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31d4d6 │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ cmp r3, #194 @ 0xc2 │ │ │ │ @@ -220929,15 +220927,15 @@ │ │ │ │ ldr r3, [pc, #644] @ (31d82c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #20 │ │ │ │ bpl.w 31c5f0 │ │ │ │ ldr r0, [pc, #660] @ (31d848 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.w 31c5f0 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #180] @ 0xb4 │ │ │ │ b.w 31c5f0 │ │ │ │ ldrb.w r3, [r4, #177] @ 0xb1 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31d5a4 │ │ │ │ @@ -221009,15 +221007,15 @@ │ │ │ │ ldr r3, [pc, #416] @ (31d82c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.w 31c5f0 │ │ │ │ ldr r0, [pc, #436] @ (31d84c ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.w 31c5f0 │ │ │ │ ldrb.w r3, [r4, #177] @ 0xb1 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31c5f0 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #1 │ │ │ │ b.n 31d128 │ │ │ │ @@ -221026,15 +221024,15 @@ │ │ │ │ ldr r3, [pc, #372] @ (31d82c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.w 31c5f0 │ │ │ │ ldr r0, [pc, #396] @ (31d850 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.w 31c5f0 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cbnz r3, 31d6e2 │ │ │ │ movs r2, #199 @ 0xc7 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 31b75c │ │ │ │ @@ -221048,15 +221046,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 31d6d4 │ │ │ │ ldr r0, [pc, #352] @ (31d858 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 31d6d4 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #179] @ 0xb3 │ │ │ │ b.w 31c5f0 │ │ │ │ ldr.w r0, [r4, #164] @ 0xa4 │ │ │ │ b.n 31d2d8 │ │ │ │ ldr.w r3, [r4, #164] @ 0xa4 │ │ │ │ @@ -221067,15 +221065,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.w 31c5f0 │ │ │ │ ldr r0, [pc, #300] @ (31d85c ) │ │ │ │ ldrb.w r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.w 31c5f0 │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ cmp r3, #32 │ │ │ │ bne.w 31d60c │ │ │ │ ldr.w r3, [r4, #164] @ 0xa4 │ │ │ │ lsls r7, r3, #24 │ │ │ │ @@ -221084,15 +221082,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.w 31c5f0 │ │ │ │ ldr r0, [pc, #256] @ (31d860 ) │ │ │ │ ldrb.w r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.w 31c5f0 │ │ │ │ ldrb.w r3, [r4, #150] @ 0x96 │ │ │ │ cmp r3, #90 @ 0x5a │ │ │ │ beq.w 31d23e │ │ │ │ bhi.n 31d7e4 │ │ │ │ cmp r3, #62 @ 0x3e │ │ │ │ bhi.n 31d7f2 │ │ │ │ @@ -221114,30 +221112,30 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.w 31c5f0 │ │ │ │ ldr r0, [pc, #180] @ (31d864 ) │ │ │ │ ldrb.w r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.w 31c5f0 │ │ │ │ ldr r2, [pc, #168] @ (31d868 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 31d63a │ │ │ │ ldr r2, [pc, #96] @ (31d82c ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 31d63a │ │ │ │ ldr r0, [pc, #148] @ (31d86c ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ b.n 31d63a │ │ │ │ cmp r3, #188 @ 0xbc │ │ │ │ beq.n 31d792 │ │ │ │ bhi.n 31d7fa │ │ │ │ subs r3, #92 @ 0x5c │ │ │ │ tst.w r3, #239 @ 0xef │ │ │ │ @@ -221162,45 +221160,45 @@ │ │ │ │ b.w 31cf26 │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ tst.w r3, #239 @ 0xef │ │ │ │ bne.w 31d35c │ │ │ │ b.n 31d33e │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - cbz r6, 31d850 │ │ │ │ + cbz r6, 31d856 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - sub sp, #200 @ 0xc8 │ │ │ │ + sub sp, #296 @ 0x128 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r7, sp, #488 @ 0x1e8 │ │ │ │ + add r7, sp, #584 @ 0x248 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r7, sp, #832 @ 0x340 │ │ │ │ + add r7, sp, #928 @ 0x3a0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r6, sp, #952 @ 0x3b8 │ │ │ │ + add r7, sp, #24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - sub sp, #240 @ 0xf0 │ │ │ │ + sub sp, #336 @ 0x150 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r7, sp, #184 @ 0xb8 │ │ │ │ + add r7, sp, #280 @ 0x118 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r6, sp, #696 @ 0x2b8 │ │ │ │ + add r6, sp, #792 @ 0x318 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r6, sp, #880 @ 0x370 │ │ │ │ + add r6, sp, #976 @ 0x3d0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [r2, #84] @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #520 @ 0x208 │ │ │ │ + add r6, sp, #616 @ 0x268 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r5, sp, #344 @ 0x158 │ │ │ │ + add r5, sp, #440 @ 0x1b8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r4, sp, #992 @ 0x3e0 │ │ │ │ + add r5, sp, #64 @ 0x40 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r4, sp, #680 @ 0x2a8 │ │ │ │ + add r4, sp, #776 @ 0x308 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrb r0, [r6, r5] │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #224 @ 0xe0 │ │ │ │ + add r5, sp, #320 @ 0x140 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0031d870 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -221210,151 +221208,151 @@ │ │ │ │ movw r3, #534 @ 0x216 │ │ │ │ ldr r1, [pc, #48] @ (31d8bc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - push {r3, r6, lr} │ │ │ │ + push {r5, r6, lr} │ │ │ │ lsls r5, r5, #1 │ │ │ │ - add r6, pc, #760 @ (adr r6, 31dbb4 ) │ │ │ │ + add r6, pc, #856 @ (adr r6, 31dc14 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r5, pc, #976 @ (adr r5, 31dc90 ) │ │ │ │ + add r6, pc, #48 @ (adr r6, 31d8f0 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0031d8c0 : │ │ │ │ ldr r3, [pc, #8] @ (31d8cc ) │ │ │ │ uxtb r0, r0 │ │ │ │ add r3, pc │ │ │ │ ldrb r0, [r3, r0] │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - push {r3, r4, r6, r7, lr} │ │ │ │ + push {r4, r5, r6, r7, lr} │ │ │ │ lsls r5, r5, #1 │ │ │ │ │ │ │ │ 0031d8d0 : │ │ │ │ ldr r3, [pc, #12] @ (31d8e0 ) │ │ │ │ add r3, pc │ │ │ │ uxtab r0, r3, r0 │ │ │ │ ldrb.w r0, [r0, #256] @ 0x100 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - push {r1, r3, r6, r7, lr} │ │ │ │ + push {r1, r5, r6, r7, lr} │ │ │ │ lsls r5, r5, #1 │ │ │ │ │ │ │ │ 0031d8e4 : │ │ │ │ ldr r3, [pc, #12] @ (31d8f4 ) │ │ │ │ add r3, pc │ │ │ │ uxtab r0, r3, r0 │ │ │ │ ldrb.w r0, [r0, #512] @ 0x200 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - push {r1, r2, r4, r5, r7, lr} │ │ │ │ + push {r1, r2, r3, r6, r7, lr} │ │ │ │ lsls r5, r5, #1 │ │ │ │ │ │ │ │ 0031d8f8 : │ │ │ │ ldr r3, [pc, #16] @ (31d90c ) │ │ │ │ and.w r0, r0, #127 @ 0x7f │ │ │ │ add r3, pc │ │ │ │ add r3, r0 │ │ │ │ ldrb.w r0, [r3, #768] @ 0x300 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - push {r1, r2, r3, r4, r7, lr} │ │ │ │ + push {r1, r2, r4, r5, r7, lr} │ │ │ │ lsls r5, r5, #1 │ │ │ │ │ │ │ │ 0031d910 : │ │ │ │ ldr r3, [pc, #16] @ (31d924 ) │ │ │ │ ubfx r0, r0, #0, #9 │ │ │ │ add r3, pc │ │ │ │ add r3, r0 │ │ │ │ ldrb.w r0, [r3, #896] @ 0x380 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - push {r1, r2, r7, lr} │ │ │ │ + push {r1, r2, r3, r4, r7, lr} │ │ │ │ lsls r5, r5, #1 │ │ │ │ │ │ │ │ 0031d928 : │ │ │ │ ldr r3, [pc, #16] @ (31d93c ) │ │ │ │ ubfx r0, r0, #0, #9 │ │ │ │ add r3, pc │ │ │ │ add r3, r0 │ │ │ │ ldrb.w r0, [r3, #1408] @ 0x580 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - push {r1, r2, r3, r5, r6, lr} │ │ │ │ + push {r1, r2, r7, lr} │ │ │ │ lsls r5, r5, #1 │ │ │ │ │ │ │ │ 0031d940 : │ │ │ │ ldr r3, [pc, #12] @ (31d950 ) │ │ │ │ add r3, pc │ │ │ │ uxtab r0, r3, r0 │ │ │ │ ldrb.w r0, [r0, #1920] @ 0x780 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - push {r1, r3, r4, r6, lr} │ │ │ │ + push {r1, r4, r5, r6, lr} │ │ │ │ lsls r5, r5, #1 │ │ │ │ │ │ │ │ 0031d954 : │ │ │ │ ldr r3, [pc, #12] @ (31d964 ) │ │ │ │ add r3, pc │ │ │ │ uxtab r0, r3, r0 │ │ │ │ ldrb.w r0, [r0, #2176] @ 0x880 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - push {r1, r2, r6, lr} │ │ │ │ + push {r1, r2, r3, r4, r6, lr} │ │ │ │ lsls r5, r5, #1 │ │ │ │ │ │ │ │ 0031d968 : │ │ │ │ ldr r3, [pc, #12] @ (31d978 ) │ │ │ │ add r3, pc │ │ │ │ uxtab r0, r3, r0 │ │ │ │ ldrb.w r0, [r0, #2432] @ 0x980 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - push {r1, r4, r5, lr} │ │ │ │ + push {r1, r3, r6, lr} │ │ │ │ lsls r5, r5, #1 │ │ │ │ │ │ │ │ 0031d97c : │ │ │ │ ldr r3, [pc, #12] @ (31d98c ) │ │ │ │ add r3, pc │ │ │ │ uxtab r0, r3, r0 │ │ │ │ ldrb.w r0, [r0, #2688] @ 0xa80 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - push {r1, r2, r3, r4, lr} │ │ │ │ + push {r1, r2, r4, r5, lr} │ │ │ │ lsls r5, r5, #1 │ │ │ │ │ │ │ │ 0031d990 : │ │ │ │ ldr r3, [pc, #12] @ (31d9a0 ) │ │ │ │ add r3, pc │ │ │ │ uxtab r0, r3, r0 │ │ │ │ ldrb.w r0, [r0, #2944] @ 0xb80 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - push {r1, r3, lr} │ │ │ │ + push {r1, r5, lr} │ │ │ │ lsls r5, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (31d9b0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ ldrh r6, [r4, r0] │ │ │ │ lsls r0, r7, #1 │ │ │ │ push {r4} │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [r0, #1028] @ 0x404 │ │ │ │ ldr.w r1, [r2, #1032] @ 0x408 │ │ │ │ cmp r0, #16 │ │ │ │ @@ -221391,15 +221389,15 @@ │ │ │ │ ldr.w r1, [r2, #936] @ 0x3a8 │ │ │ │ str.w r3, [r2, #940] @ 0x3ac │ │ │ │ tst r3, r1 │ │ │ │ pop {r4} │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ nop │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #320] @ (31db80 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -221418,23 +221416,23 @@ │ │ │ │ str r0, [sp, #24] │ │ │ │ strd r0, r0, [sp, #16] │ │ │ │ ldrd r2, r3, [r3, #24] │ │ │ │ orrs.w r1, r2, r3 │ │ │ │ beq.n 31da78 │ │ │ │ add r1, pc, #256 @ (adr r1, 31db70 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 8a8398 │ │ │ │ + bl 8a83a0 │ │ │ │ ldr.w r3, [r5, #972] @ 0x3cc │ │ │ │ ldr.w r4, [r5, #924] @ 0x39c │ │ │ │ ldr.w r1, [r5, #944] @ 0x3b0 │ │ │ │ lsls r2, r4, #31 │ │ │ │ it mi │ │ │ │ lsrmi r0, r0, #3 │ │ │ │ mla r1, r3, r1, r1 │ │ │ │ - bl 8a7840 │ │ │ │ + bl 8a7848 │ │ │ │ ldr r3, [pc, #248] @ (31db8c ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 31db44 │ │ │ │ mov r7, r2 │ │ │ │ @@ -221465,24 +221463,24 @@ │ │ │ │ str r4, [sp, #24] │ │ │ │ add r4, r3 │ │ │ │ add r4, r1 │ │ │ │ cbz r2, 31db30 │ │ │ │ add r1, pc, #152 @ (adr r1, 31db78 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 8a82f8 │ │ │ │ + bl 8a8300 │ │ │ │ umull r0, r3, r4, r0 │ │ │ │ add r2, sp, #12 │ │ │ │ str.w r0, [r5, #1040] @ 0x410 │ │ │ │ add.w r0, r5, #1048 @ 0x418 │ │ │ │ str r7, [sp, #12] │ │ │ │ mla r3, r4, r1, r3 │ │ │ │ movs r1, #1 │ │ │ │ str.w r3, [r5, #1044] @ 0x414 │ │ │ │ - bl 7e8a84 │ │ │ │ + bl 7e8a8c │ │ │ │ ldr r2, [pc, #132] @ (31db90 ) │ │ │ │ ldr r3, [pc, #120] @ (31db84 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -221514,15 +221512,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 31da9e │ │ │ │ ldr r0, [pc, #64] @ (31db9c ) │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr.w r4, [r5, #924] @ 0x39c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 31da9e │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r2!, {} │ │ │ │ @@ -221541,26 +221539,26 @@ │ │ │ │ movs r0, r0 │ │ │ │ cbz r0, 31dba0 │ │ │ │ lsls r2, r5, #3 │ │ │ │ adds r3, #12 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - uxth r6, r2 │ │ │ │ + uxth r6, r5 │ │ │ │ lsls r1, r3, #1 │ │ │ │ b.n 31da30 │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #20 │ │ │ │ ldr.w r0, [r0, #1088] @ 0x440 │ │ │ │ - bl 730e04 │ │ │ │ + bl 730e0c │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ @@ -221568,15 +221566,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ - bl 88eba8 │ │ │ │ + bl 88ebb0 │ │ │ │ ldr.w r3, [r4, #920] @ 0x398 │ │ │ │ and.w r3, r3, #12 │ │ │ │ cmp r3, #4 │ │ │ │ beq.n 31dc0c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -221610,15 +221608,15 @@ │ │ │ │ adds.w ip, r2, r2 │ │ │ │ adcs r3, r3 │ │ │ │ adds.w ip, ip, ip │ │ │ │ adcs r3, r3 │ │ │ │ adds.w r2, ip, r0 │ │ │ │ adc.w r3, r3, r1 │ │ │ │ ldr.w r0, [r4, #1084] @ 0x43c │ │ │ │ - bl 88ead4 │ │ │ │ + bl 88eadc │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.n 31d9b4 │ │ │ │ ldr.w r3, [r4, #940] @ 0x3ac │ │ │ │ mov r0, r4 │ │ │ │ orr.w r3, r3, #32 │ │ │ │ str.w r3, [r4, #940] @ 0x3ac │ │ │ │ @@ -221628,15 +221626,15 @@ │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ add.w r0, r2, #1048 @ 0x418 │ │ │ │ mov r4, r2 │ │ │ │ - bl 7e8e1c │ │ │ │ + bl 7e8e24 │ │ │ │ cbz r0, 31dd08 │ │ │ │ ldr.w r2, [r4, #1032] @ 0x408 │ │ │ │ cbnz r2, 31dcc2 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -221644,25 +221642,25 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ add.w r3, r4, #1008 @ 0x3f0 │ │ │ │ add.w r0, r4, #1048 @ 0x418 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 7e88f0 │ │ │ │ + bl 7e88f8 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 31dd20 │ │ │ │ ldr.w r3, [r4, #1032] @ 0x408 │ │ │ │ cbz r3, 31dcee │ │ │ │ ldr r2, [pc, #96] @ (31dd40 ) │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #20 │ │ │ │ add.w r0, r4, #1048 @ 0x418 │ │ │ │ add r2, pc │ │ │ │ - bl 7e9290 │ │ │ │ + bl 7e9298 │ │ │ │ cbz r0, 31dd08 │ │ │ │ mov r0, r4 │ │ │ │ bl 31d9b4 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -221702,25 +221700,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (31ddb8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #80] @ (31ddbc ) │ │ │ │ ldr r1, [pc, #80] @ (31ddc0 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [pc, #64] @ (31ddc4 ) │ │ │ │ mov ip, r0 │ │ │ │ ldr r2, [pc, #64] @ (31ddc8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [pc, #64] @ (31ddcc ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ ldr r1, [pc, #64] @ (31ddd0 ) │ │ │ │ @@ -221732,25 +221730,25 @@ │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ strd r4, r3, [ip, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72dfb4 │ │ │ │ + b.w 72dfbc │ │ │ │ nop │ │ │ │ - bkpt 0x0000 │ │ │ │ + bkpt 0x0018 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - add r2, sp, #312 @ 0x138 │ │ │ │ - lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xf672005a │ │ │ │ - add r2, sp, #344 @ 0x158 │ │ │ │ + add r2, sp, #408 @ 0x198 │ │ │ │ lsls r0, r3, #1 │ │ │ │ + @ instruction: 0xf68a005a │ │ │ │ add r2, sp, #440 @ 0x1b8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ + add r2, sp, #536 @ 0x218 │ │ │ │ + lsls r0, r3, #1 │ │ │ │ ldrsb r2, [r1, r1] │ │ │ │ lsls r0, r7, #1 │ │ │ │ lsls r1, r0, #18 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #14 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #20 │ │ │ │ @@ -221833,24 +221831,24 @@ │ │ │ │ str.w r3, [r4, #1032] @ 0x408 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 31dc8c │ │ │ │ ldr r0, [pc, #28] @ (31decc ) │ │ │ │ strd r2, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr.w r3, [r4, #1032] @ 0x408 │ │ │ │ ldrd r2, r1, [sp] │ │ │ │ b.n 31de7a │ │ │ │ nop │ │ │ │ add r5, sp, #872 @ 0x368 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #408 @ 0x198 │ │ │ │ + add r7, sp, #504 @ 0x1f8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #464] @ 31e0b0 │ │ │ │ mov r6, r2 │ │ │ │ @@ -221895,16 +221893,16 @@ │ │ │ │ ldr r1, [pc, #396] @ (31e0cc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 732eb4 │ │ │ │ - bl 72ee68 │ │ │ │ + bl 732ebc │ │ │ │ + bl 72ee70 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 31df08 │ │ │ │ lsrs r2, r6, #2 │ │ │ │ lsrs r1, r7, #2 │ │ │ │ orr.w r2, r2, r7, lsl #30 │ │ │ │ cmp r2, #18 │ │ │ │ sbcs.w r3, r1, #0 │ │ │ │ @@ -221940,15 +221938,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ b.n 31df14 │ │ │ │ ldr r1, [pc, #280] @ (31e0d0 ) │ │ │ │ ldr r0, [pc, #284] @ (31e0d4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 31df12 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ tst.w r3, #252 @ 0xfc │ │ │ │ and.w r2, r3, #255 @ 0xff │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ @@ -222000,21 +221998,21 @@ │ │ │ │ str.w r3, [r4, #920] @ 0x398 │ │ │ │ bne.n 31dfaa │ │ │ │ add r2, sp, #8 │ │ │ │ movs r1, #2 │ │ │ │ add.w r0, r4, #1048 @ 0x418 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 7e8a84 │ │ │ │ + bl 7e8a8c │ │ │ │ b.n 31dfaa │ │ │ │ add.w r3, r4, #1024 @ 0x400 │ │ │ │ vldr d7, [pc, #52] @ 31e0a8 │ │ │ │ add.w r0, r4, #1048 @ 0x418 │ │ │ │ vstr d7, [r3] │ │ │ │ - bl 7e8ca8 │ │ │ │ + bl 7e8cb0 │ │ │ │ ldr.w r3, [r4, #920] @ 0x398 │ │ │ │ b.n 31e04c │ │ │ │ ldr.w r3, [r4, #920] @ 0x398 │ │ │ │ and.w r3, r3, #48 @ 0x30 │ │ │ │ cmp r3, #16 │ │ │ │ bne.n 31dfaa │ │ │ │ movs r2, #1 │ │ │ │ @@ -222031,22 +222029,22 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r5, sp, #280 @ 0x118 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ add r5, sp, #144 @ 0x90 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - pop {r2, r3, r4} │ │ │ │ + pop {r2, r4, r5} │ │ │ │ lsls r5, r5, #1 │ │ │ │ - add r0, sp, #416 @ 0x1a0 │ │ │ │ + add r0, sp, #512 @ 0x200 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - eor.w r0, lr, #14286848 @ 0xda0000 │ │ │ │ - cbnz r4, 31e13c │ │ │ │ + @ instruction: 0xf4a6005a │ │ │ │ + cbnz r4, 31e142 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - add r6, sp, #504 @ 0x1f8 │ │ │ │ + add r6, sp, #600 @ 0x258 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r3, [r0, #924] @ 0x39c │ │ │ │ mov r4, r0 │ │ │ │ @@ -222086,15 +222084,15 @@ │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #96] @ (31e1a8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ vldr d7, [pc, #60] @ 31e198 │ │ │ │ movs r3, #32 │ │ │ │ mov.w r2, #296 @ 0x128 │ │ │ │ movs r1, #15 │ │ │ │ str.w r2, [r0, #920] @ 0x398 │ │ │ │ str.w r1, [r0, #972] @ 0x3cc │ │ │ │ movw r2, #651 @ 0x28b │ │ │ │ @@ -222108,19 +222106,19 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - rev r6, r2 │ │ │ │ + rev r6, r5 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - add r5, sp, #64 @ 0x40 │ │ │ │ + add r5, sp, #160 @ 0xa0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r5, sp, #200 @ 0xc8 │ │ │ │ + add r5, sp, #296 @ 0x128 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #76] @ 31e208 │ │ │ │ sub sp, #8 │ │ │ │ @@ -222128,34 +222126,34 @@ │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #72] @ (31e210 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ vldr d7, [pc, #40] @ 31e200 │ │ │ │ add.w r3, r0, #1024 @ 0x400 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #1048 @ 0x418 │ │ │ │ vstr d7, [r3] │ │ │ │ - bl 7e8ca8 │ │ │ │ + bl 7e8cb0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r4, #1032] @ 0x408 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 31d9b4 │ │ │ │ nop │ │ │ │ ... │ │ │ │ - cbnz r6, 31e230 │ │ │ │ + cbnz r6, 31e236 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - add r4, sp, #576 @ 0x240 │ │ │ │ + add r4, sp, #672 @ 0x2a0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r4, sp, #712 @ 0x2c8 │ │ │ │ + add r4, sp, #808 @ 0x328 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #112] @ 31e294 │ │ │ │ sub sp, #20 │ │ │ │ @@ -222163,54 +222161,54 @@ │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #108] @ (31e29c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #32 │ │ │ │ blx 28b624 │ │ │ │ ldr r3, [pc, #88] @ (31e2a0 ) │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 88e758 │ │ │ │ + bl 88e760 │ │ │ │ str.w r5, [r4, #1084] @ 0x43c │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [pc, #64] @ (31e2a4 ) │ │ │ │ strd r4, r1, [sp, #4] │ │ │ │ movs r0, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #56] @ (31e2a8 ) │ │ │ │ ldr r1, [pc, #56] @ (31e2ac ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #1048 @ 0x418 │ │ │ │ add r1, pc │ │ │ │ - bl 7e9190 │ │ │ │ + bl 7e9198 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - cbnz r6, 31e2a2 │ │ │ │ + cbnz r6, 31e2a8 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - add r4, sp, #160 @ 0xa0 │ │ │ │ + add r4, sp, #256 @ 0x100 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r4, sp, #296 @ 0x128 │ │ │ │ + add r4, sp, #392 @ 0x188 │ │ │ │ lsls r1, r3, #1 │ │ │ │ @ instruction: 0xfb89ffff │ │ │ │ lsls r5, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 3, pc, cr1, cr15, {7} @ │ │ │ │ lsls r7, r1, #9 │ │ │ │ movs r0, r0 │ │ │ │ @@ -222225,26 +222223,26 @@ │ │ │ │ ldr r1, [pc, #200] @ (31e390 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r1, r5, #56 @ 0x38 │ │ │ │ ldr r2, [pc, #180] @ (31e394 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #176] @ (31e398 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r5, #36 @ 0x24 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ vldr d7, [pc, #136] @ 31e380 │ │ │ │ ldr r2, [pc, #160] @ (31e39c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #160] @ (31e3a0 ) │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -222264,28 +222262,28 @@ │ │ │ │ ldr r2, [pc, #120] @ (31e3a4 ) │ │ │ │ ldr r1, [pc, #120] @ (31e3a8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r5, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #108] @ (31e3ac ) │ │ │ │ ldr r1, [pc, #112] @ (31e3b0 ) │ │ │ │ mov r3, r4 │ │ │ │ movs r5, #1 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 73124c │ │ │ │ + bl 731254 │ │ │ │ add.w r4, r4, #1040 @ 0x410 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #20 │ │ │ │ - bl 730e04 │ │ │ │ + bl 730e0c │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #58620 @ 0xe4fc │ │ │ │ movt r2, #15 │ │ │ │ strd r2, r3, [r4] │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -222295,33 +222293,33 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb894 │ │ │ │ + @ instruction: 0xb8ac │ │ │ │ lsls r5, r5, #1 │ │ │ │ - strh r2, [r1, r3] │ │ │ │ + strh r2, [r4, r3] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r6, [r3, r3] │ │ │ │ + strh r6, [r6, r3] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r3, sp, #472 @ 0x1d8 │ │ │ │ + add r3, sp, #568 @ 0x238 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r3, sp, #592 @ 0x250 │ │ │ │ + add r3, sp, #688 @ 0x2b0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r6, [r1, r3] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - add r3, sp, #496 @ 0x1f0 │ │ │ │ + add r3, sp, #592 @ 0x250 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r4, pc, #488 @ (adr r4, 31e590 ) │ │ │ │ + add r4, pc, #584 @ (adr r4, 31e5f0 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xf0a0005a │ │ │ │ + @ instruction: 0xf0b8005a │ │ │ │ ldr.w pc, [r9, #255]! │ │ │ │ - add r3, sp, #296 @ 0x128 │ │ │ │ + add r3, sp, #392 @ 0x188 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #216] @ 31e49c │ │ │ │ sub sp, #16 │ │ │ │ @@ -222367,16 +222365,16 @@ │ │ │ │ ldr r1, [pc, #144] @ (31e4b8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 732eb4 │ │ │ │ - bl 72ee68 │ │ │ │ + bl 732ebc │ │ │ │ + bl 72ee70 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 31e3ee │ │ │ │ cbz r6, 31e460 │ │ │ │ ldr r2, [pc, #120] @ (31e4bc ) │ │ │ │ ldr r3, [pc, #92] @ (31e4a0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -222406,39 +222404,39 @@ │ │ │ │ ldr r1, [pc, #64] @ (31e4c4 ) │ │ │ │ ldr r0, [pc, #64] @ (31e4c8 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #88 @ 0x58 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r0, sp, #448 @ 0x1c0 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ add r0, sp, #432 @ 0x1b0 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ add r0, sp, #256 @ 0x100 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - @ instruction: 0xb736 │ │ │ │ + @ instruction: 0xb74e │ │ │ │ lsls r5, r5, #1 │ │ │ │ - add r3, pc, #520 @ (adr r3, 31e6c0 ) │ │ │ │ + add r3, pc, #616 @ (adr r3, 31e720 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - vshr.s32 q0, q5, #24 │ │ │ │ + vmov.i32 q8, #10 @ 0x0000000a │ │ │ │ add r7, pc, #992 @ (adr r7, 31e8a0 ) │ │ │ │ lsls r2, r5, #3 │ │ │ │ add r7, pc, #808 @ (adr r7, 31e7ec ) │ │ │ │ lsls r2, r5, #3 │ │ │ │ - @ instruction: 0xb6d6 │ │ │ │ + @ instruction: 0xb6ee │ │ │ │ lsls r5, r5, #1 │ │ │ │ - add r1, sp, #704 @ 0x2c0 │ │ │ │ + add r1, sp, #800 @ 0x320 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r2, [r0, #1088] @ 0x440 │ │ │ │ sub sp, #12 │ │ │ │ @@ -222465,16 +222463,16 @@ │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ adds r1, #36 @ 0x24 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #116] @ (31e58c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ - bl 72ee68 │ │ │ │ + bl 732ebc │ │ │ │ + bl 72ee70 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 31e4ec │ │ │ │ ldr.w r3, [r4, #924] @ 0x39c │ │ │ │ and.w r2, r3, #256 @ 0x100 │ │ │ │ lsls r3, r3, #22 │ │ │ │ itt mi │ │ │ │ movmi r0, #16 │ │ │ │ @@ -222501,28 +222499,28 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #32] @ (31e590 ) │ │ │ │ ldr r0, [pc, #36] @ (31e594 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #100 @ 0x64 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 31e4f6 │ │ │ │ add r7, pc, #344 @ (adr r7, 31e6d8 ) │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb64e │ │ │ │ + cpsie ai │ │ │ │ lsls r5, r5, #1 │ │ │ │ - add r2, pc, #600 @ (adr r2, 31e7e4 ) │ │ │ │ + add r2, pc, #696 @ (adr r2, 31e844 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - mrc 0, 5, r0, cr12, cr10, {2} │ │ │ │ - push {r2, r3, r5, r6, r7, lr} │ │ │ │ + mrc 0, 6, r0, cr4, cr10, {2} │ │ │ │ + @ instruction: 0xb604 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - add r0, sp, #792 @ 0x318 │ │ │ │ + add r0, sp, #888 @ 0x378 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr.w r2, [r0, #1088] @ 0x440 │ │ │ │ @@ -222551,16 +222549,16 @@ │ │ │ │ ldr r1, [pc, #196] @ (31e6a4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 732eb4 │ │ │ │ - bl 72ee68 │ │ │ │ + bl 732ebc │ │ │ │ + bl 72ee70 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 31e5bc │ │ │ │ lsrs r2, r6, #2 │ │ │ │ lsrs r1, r7, #2 │ │ │ │ orr.w r2, r2, r7, lsl #30 │ │ │ │ cmp r2, #18 │ │ │ │ @@ -222585,15 +222583,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #112] @ (31e6a8 ) │ │ │ │ ldr r0, [pc, #112] @ (31e6ac ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #120 @ 0x78 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 31e5c6 │ │ │ │ ldr.w r2, [r5, #920] @ 0x398 │ │ │ │ and.w r2, r2, #12 │ │ │ │ cmp r2, #4 │ │ │ │ itt ne │ │ │ │ movne r2, r3 │ │ │ │ movne r4, r2 │ │ │ │ @@ -222611,35 +222609,35 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ subs r2, r1, r2 │ │ │ │ and.w r2, r2, #15 │ │ │ │ add r2, r5 │ │ │ │ ldrb.w r4, [r2, #992] @ 0x3e0 │ │ │ │ str.w r0, [r5, #1028] @ 0x404 │ │ │ │ add.w r0, r5, #1048 @ 0x418 │ │ │ │ - bl 7e8ca8 │ │ │ │ + bl 7e8cb0 │ │ │ │ mov r2, r4 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ b.n 31e660 │ │ │ │ nop │ │ │ │ add r6, pc, #536 @ (adr r6, 31e8b0 ) │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r2, r3, r4, r5, r6, lr} │ │ │ │ + push {r1, r2, r4, r7, lr} │ │ │ │ lsls r5, r5, #1 │ │ │ │ - add r1, pc, #808 @ (adr r1, 31e9cc ) │ │ │ │ + add r1, pc, #904 @ (adr r1, 31ea2c ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldcl 0, cr0, [r0, #360]! @ 0x168 │ │ │ │ - push {r1, r5, lr} │ │ │ │ + mcr 0, 0, r0, cr8, cr10, {2} │ │ │ │ + push {r1, r3, r4, r5, lr} │ │ │ │ lsls r5, r5, #1 │ │ │ │ - add r7, pc, #1008 @ (adr r7, 31eaa0 ) │ │ │ │ + add r0, sp, #80 @ 0x50 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (31e6b8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ ldr r5, [pc, #776] @ (31e9c4 ) │ │ │ │ lsls r0, r7, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrd r3, r1, [r0, #980] @ 0x3d4 │ │ │ │ @@ -222648,34 +222646,34 @@ │ │ │ │ ldr.w r0, [r0, #952] @ 0x3b8 │ │ │ │ and.w r3, r3, r1, lsr #2 │ │ │ │ bic.w r2, r2, #12 │ │ │ │ and.w r3, r3, #12 │ │ │ │ orrs r3, r2 │ │ │ │ str.w r3, [r4, #988] @ 0x3dc │ │ │ │ and.w r1, r3, #1 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldrb.w r1, [r4, #988] @ 0x3dc │ │ │ │ ldr.w r0, [r4, #956] @ 0x3bc │ │ │ │ ubfx r1, r1, #1, #1 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldrb.w r1, [r4, #988] @ 0x3dc │ │ │ │ ldr.w r0, [r4, #960] @ 0x3c0 │ │ │ │ ubfx r1, r1, #2, #1 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldrb.w r1, [r4, #988] @ 0x3dc │ │ │ │ ldr.w r0, [r4, #964] @ 0x3c4 │ │ │ │ ubfx r1, r1, #3, #1 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldr.w r1, [r4, #988] @ 0x3dc │ │ │ │ ldr.w r0, [r4, #968] @ 0x3c8 │ │ │ │ subs r1, #0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #156] @ (31e7e4 ) │ │ │ │ sub sp, #32 │ │ │ │ ldr r2, [pc, #156] @ (31e7e8 ) │ │ │ │ @@ -222711,21 +222709,21 @@ │ │ │ │ pop {r4, pc} │ │ │ │ mov.w ip, #8 │ │ │ │ movs r2, #78 @ 0x4e │ │ │ │ str r3, [sp, #4] │ │ │ │ strd r2, ip, [sp, #16] │ │ │ │ movs r2, #1 │ │ │ │ str r2, [sp, #24] │ │ │ │ - bl 8a7840 │ │ │ │ + bl 8a7848 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ add r2, sp, #12 │ │ │ │ str r0, [sp, #12] │ │ │ │ movs r1, #1 │ │ │ │ add.w r0, r3, #920 @ 0x398 │ │ │ │ - bl 7e8a84 │ │ │ │ + bl 7e8a8c │ │ │ │ ldr r3, [pc, #60] @ (31e7f4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31e76e │ │ │ │ ldr r3, [pc, #52] @ (31e7f8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -222736,15 +222734,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 31e76e │ │ │ │ ldr r0, [pc, #40] @ (31e800 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 31e76e │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ add r4, pc, #960 @ (adr r4, 31eba8 ) │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ add r4, pc, #944 @ (adr r4, 31eba0 ) │ │ │ │ @@ -222753,54 +222751,54 @@ │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r2, r3] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #976 @ (adr r6, 31ebd4 ) │ │ │ │ + add r7, pc, #48 @ (adr r7, 31e834 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w ip, [pc, #64] @ 31e858 │ │ │ │ ldr r2, [pc, #64] @ (31e85c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #64] @ (31e860 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [pc, #52] @ (31e864 ) │ │ │ │ ldr r2, [pc, #56] @ (31e868 ) │ │ │ │ ldr r1, [pc, #56] @ (31e86c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 72f324 │ │ │ │ + bl 72f32c │ │ │ │ ldr r1, [pc, #40] @ (31e870 ) │ │ │ │ movs r2, #2 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72dfb4 │ │ │ │ + b.w 72dfbc │ │ │ │ nop │ │ │ │ - cbz r2, 31e8cc │ │ │ │ + cbz r2, 31e8d2 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r7, [sp, #560] @ 0x230 │ │ │ │ + ldr r7, [sp, #656] @ 0x290 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - sub.w r0, lr, sl, lsr #1 │ │ │ │ + rsb r0, r6, sl, lsr #1 │ │ │ │ ldr r4, [pc, #264] @ (31e970 ) │ │ │ │ lsls r0, r7, #1 │ │ │ │ lsls r1, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r2, #7 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #138 @ 0x8a │ │ │ │ @@ -222815,15 +222813,15 @@ │ │ │ │ movs r3, #20 │ │ │ │ ldr r1, [pc, #68] @ (31e8d4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r3, [r0, #984] @ 0x3d8 │ │ │ │ ands.w r3, r3, #2 │ │ │ │ iteee eq │ │ │ │ moveq r0, r3 │ │ │ │ ldrbne.w r0, [r0, #980] @ 0x3d4 │ │ │ │ ubfxne r0, r0, #1, #1 │ │ │ │ eorne.w r0, r0, #1 │ │ │ │ @@ -222831,19 +222829,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - cbz r2, 31e924 │ │ │ │ + cbz r2, 31e92a │ │ │ │ lsls r5, r5, #1 │ │ │ │ - add r6, pc, #480 @ (adr r6, 31eab4 ) │ │ │ │ + add r6, pc, #576 @ (adr r6, 31eb14 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r6, pc, #616 @ (adr r6, 31eb40 ) │ │ │ │ + add r6, pc, #712 @ (adr r6, 31eba0 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #112] @ 31e958 │ │ │ │ sub sp, #20 │ │ │ │ @@ -222851,15 +222849,15 @@ │ │ │ │ movs r3, #20 │ │ │ │ ldr r1, [pc, #108] @ (31e960 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r2, [r0, #980] @ 0x3d4 │ │ │ │ mov r3, r0 │ │ │ │ lsls r2, r2, #31 │ │ │ │ bmi.n 31e928 │ │ │ │ mov r0, r3 │ │ │ │ bl 31e738 │ │ │ │ movs r0, #0 │ │ │ │ @@ -222871,32 +222869,32 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r2, [pc, #56] @ (31e964 ) │ │ │ │ movs r1, #20 │ │ │ │ add.w r0, r0, #920 @ 0x398 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 7e9290 │ │ │ │ + bl 7e9298 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str.w r0, [r3, #972] @ 0x3cc │ │ │ │ mov r0, r3 │ │ │ │ bl 31e738 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - uxtb r6, r5 │ │ │ │ + cbz r6, 31e99c │ │ │ │ lsls r5, r5, #1 │ │ │ │ - add r6, pc, #96 @ (adr r6, 31e9c0 ) │ │ │ │ + add r6, pc, #192 @ (adr r6, 31ea20 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r6, pc, #216 @ (adr r6, 31ea3c ) │ │ │ │ + add r6, pc, #312 @ (adr r6, 31ea9c ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r3, r7, #18 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -222907,28 +222905,28 @@ │ │ │ │ ldr r1, [pc, #124] @ (31e9fc ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r3, [r0, #976] @ 0x3d0 │ │ │ │ cbz r3, 31e9c8 │ │ │ │ ldr r2, [pc, #100] @ (31ea00 ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #100] @ (31ea04 ) │ │ │ │ movs r4, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add.w r0, r0, #920 @ 0x398 │ │ │ │ strd r3, r4, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 7e9190 │ │ │ │ + bl 7e9198 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -222937,35 +222935,35 @@ │ │ │ │ ldr r1, [pc, #56] @ (31ea08 ) │ │ │ │ ldr r4, [pc, #60] @ (31ea0c ) │ │ │ │ mov.w r2, #340 @ 0x154 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - sxtb r0, r4 │ │ │ │ + sxtb r0, r7 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - add r5, pc, #536 @ (adr r5, 31ec14 ) │ │ │ │ + add r5, pc, #632 @ (adr r5, 31ec74 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r5, pc, #664 @ (adr r5, 31ec98 ) │ │ │ │ + add r5, pc, #760 @ (adr r5, 31ecf8 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r7, r4, #7 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 6, pc, cr13, cr15, {7} @ │ │ │ │ - add r5, pc, #432 @ (adr r5, 31ebbc ) │ │ │ │ + add r5, pc, #528 @ (adr r5, 31ec1c ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r5, pc, #528 @ (adr r5, 31ec20 ) │ │ │ │ + add r5, pc, #624 @ (adr r5, 31ec80 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #132] @ 31eaa4 │ │ │ │ sub sp, #16 │ │ │ │ @@ -222974,15 +222972,15 @@ │ │ │ │ ldr r1, [pc, #128] @ (31eaac ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #120] @ (31eab0 ) │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #116] @ (31eab4 ) │ │ │ │ mov r3, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 31ea80 │ │ │ │ ldr.w r0, [r3, #972] @ 0x3cc │ │ │ │ @@ -223014,33 +223012,33 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 31ea48 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #40] @ (31eac0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 31ea48 │ │ │ │ nop │ │ │ │ - cbz r6, 31ead4 │ │ │ │ + cbz r6, 31eada │ │ │ │ lsls r5, r5, #1 │ │ │ │ - add r4, pc, #880 @ (adr r4, 31ee1c ) │ │ │ │ + add r4, pc, #976 @ (adr r4, 31ee7c ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r4, pc, #1008 @ (adr r4, 31eea0 ) │ │ │ │ + add r5, pc, #80 @ (adr r5, 31eb00 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ add r1, pc, #1008 @ (adr r1, 31eea4 ) │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r4, [r1, r5] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #976 @ (adr r4, 31ee94 ) │ │ │ │ + add r5, pc, #48 @ (adr r5, 31eaf4 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #156] @ (31eb70 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -223049,25 +223047,25 @@ │ │ │ │ ldr r1, [pc, #156] @ (31eb78 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #140] @ (31eb7c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #140] @ (31eb80 ) │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ mov r0, r6 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ vldr d7, [pc, #96] @ 31eb68 │ │ │ │ ldr r2, [pc, #120] @ (31eb84 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #120] @ (31eb88 ) │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -223098,27 +223096,27 @@ │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 339444 │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r4, 31eb74 │ │ │ │ + cbz r4, 31eb7a │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r2, [pc, #728] @ (31ee50 ) │ │ │ │ + ldr r2, [pc, #824] @ (31eeb0 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r2, [pc, #808] @ (31eea4 ) │ │ │ │ + ldr r2, [pc, #904] @ (31ef04 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r4, pc, #88 @ (adr r4, 31ebd8 ) │ │ │ │ + add r4, pc, #184 @ (adr r4, 31ec38 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r4, pc, #216 @ (adr r4, 31ec5c ) │ │ │ │ + add r4, pc, #312 @ (adr r4, 31ecbc ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r1, [pc, #392] @ (31ed10 ) │ │ │ │ lsls r0, r7, #1 │ │ │ │ - add r3, pc, #432 @ (adr r3, 31ed3c ) │ │ │ │ + add r3, pc, #528 @ (adr r3, 31ed9c ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #164] @ 31ec40 │ │ │ │ sub sp, #20 │ │ │ │ @@ -223128,15 +223126,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #16 │ │ │ │ add r2, pc │ │ │ │ movs r3, #20 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #148] @ (31ec4c ) │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #148] @ (31ec50 ) │ │ │ │ add r4, pc │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 31ec1a │ │ │ │ ldr.w r1, [r3, #984] @ 0x3d8 │ │ │ │ @@ -223178,33 +223176,33 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 31ebc6 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #40] @ (31ec5c ) │ │ │ │ ldrb r1, [r5, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 31ebc6 │ │ │ │ nop │ │ │ │ - add sp, #232 @ 0xe8 │ │ │ │ + add sp, #328 @ 0x148 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - add r3, pc, #384 @ (adr r3, 31edc8 ) │ │ │ │ + add r3, pc, #480 @ (adr r3, 31ee28 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r3, pc, #504 @ (adr r3, 31ee44 ) │ │ │ │ + add r3, pc, #600 @ (adr r3, 31eea4 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ add r0, pc, #512 @ (adr r0, 31ee50 ) │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #528 @ (adr r3, 31ee70 ) │ │ │ │ + add r3, pc, #624 @ (adr r3, 31eed0 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #348] @ (31edcc ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -223216,15 +223214,15 @@ │ │ │ │ ldr r5, [pc, #344] @ (31edd8 ) │ │ │ │ add.w r3, r7, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ add r5, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ cmp r4, #17 │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ bcs.n 31ecb2 │ │ │ │ cmp r4, #17 │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ bcc.n 31ecec │ │ │ │ ldr r3, [pc, #312] @ (31eddc ) │ │ │ │ @@ -223307,15 +223305,15 @@ │ │ │ │ mov r2, r4 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ mov r3, r6 │ │ │ │ strd r7, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #8] │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 31ecda │ │ │ │ ldr.w r7, [r0, #988] @ 0x3dc │ │ │ │ movs r1, #0 │ │ │ │ b.n 31ecd0 │ │ │ │ ldr.w r7, [r0, #984] @ 0x3d8 │ │ │ │ movs r1, #0 │ │ │ │ @@ -223329,40 +223327,40 @@ │ │ │ │ bic.w r3, r3, #2 │ │ │ │ str.w r3, [r0, #980] @ 0x3d4 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ bl 31e6bc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add.w r0, r0, #920 @ 0x398 │ │ │ │ - bl 7e8ca8 │ │ │ │ + bl 7e8cb0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 31ecd0 │ │ │ │ ldr r0, [pc, #44] @ (31edec ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 31ecac │ │ │ │ nop │ │ │ │ - add r7, sp, #416 @ 0x1a0 │ │ │ │ + add r7, sp, #512 @ 0x200 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - add r2, pc, #680 @ (adr r2, 31f07c ) │ │ │ │ + add r2, pc, #776 @ (adr r2, 31f0dc ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r2, pc, #552 @ (adr r2, 31f000 ) │ │ │ │ + add r2, pc, #648 @ (adr r2, 31f060 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r7, [sp, #712] @ 0x2c8 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r1, r1] │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #720 @ (adr r2, 31f0bc ) │ │ │ │ + add r2, pc, #816 @ (adr r2, 31f11c ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r2, pc, #248 @ (adr r2, 31eee8 ) │ │ │ │ + add r2, pc, #344 @ (adr r2, 31ef48 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #268] @ 31ef0c │ │ │ │ sub sp, #20 │ │ │ │ @@ -223371,15 +223369,15 @@ │ │ │ │ ldr r2, [pc, #264] @ (31ef14 ) │ │ │ │ add ip, pc │ │ │ │ add r1, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ movs r3, #20 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r2, [r0, #984] @ 0x3d8 │ │ │ │ ldr r4, [pc, #244] @ (31ef18 ) │ │ │ │ movs r1, #0 │ │ │ │ str.w r1, [r0, #972] @ 0x3cc │ │ │ │ add r4, pc │ │ │ │ lsls r3, r2, #31 │ │ │ │ bpl.n 31ee3a │ │ │ │ @@ -223397,15 +223395,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ add.w r0, r0, #920 @ 0x398 │ │ │ │ add.w r1, r3, #996 @ 0x3e4 │ │ │ │ movs r2, #1 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r5, r4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7e88f0 │ │ │ │ + bl 7e88f8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ ble.n 31eea8 │ │ │ │ ldr r2, [pc, #176] @ (31ef1c ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -223428,15 +223426,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r2, [pc, #116] @ (31ef20 ) │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #20 │ │ │ │ add r2, pc │ │ │ │ - bl 7e9290 │ │ │ │ + bl 7e9298 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str.w r0, [r3, #972] @ 0x3cc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 31ee68 │ │ │ │ ldr r3, [pc, #92] @ (31ef1c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -223450,15 +223448,15 @@ │ │ │ │ ldr r3, [pc, #84] @ (31ef28 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 31ee3a │ │ │ │ ldr r0, [pc, #76] @ (31ef2c ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 31ee3a │ │ │ │ ldr r2, [pc, #72] @ (31ef30 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 31ee72 │ │ │ │ ldr r2, [pc, #52] @ (31ef28 ) │ │ │ │ @@ -223466,37 +223464,37 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 31ee72 │ │ │ │ ldr r0, [pc, #56] @ (31ef34 ) │ │ │ │ ldrb.w r1, [r3, #996] @ 0x3e4 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 31ee72 │ │ │ │ - add r5, sp, #856 @ 0x358 │ │ │ │ + add r5, sp, #952 @ 0x3b8 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - add r1, pc, #144 @ (adr r1, 31efa4 ) │ │ │ │ + add r1, pc, #240 @ (adr r1, 31f004 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r0, pc, #1000 @ (adr r0, 31f300 ) │ │ │ │ + add r1, pc, #72 @ (adr r1, 31ef60 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r6, [sp, #72] @ 0x48 │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f16 , , │ │ │ │ ldr r4, [r3, #4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #584 @ (adr r1, 31f178 ) │ │ │ │ + add r1, pc, #680 @ (adr r1, 31f1d8 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r7, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #768 @ (adr r1, 31f238 ) │ │ │ │ + add r1, pc, #864 @ (adr r1, 31f298 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r3 │ │ │ │ @@ -223510,15 +223508,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #20 │ │ │ │ add r1, pc │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ add r6, pc │ │ │ │ ldrd r8, sl, [sp, #48] @ 0x30 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [pc, #452] @ (31f134 ) │ │ │ │ mov r9, r7 │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 31f0ee │ │ │ │ @@ -223552,15 +223550,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 31ef9a │ │ │ │ mov r1, r5 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ cmp r5, #16 │ │ │ │ bhi.n 31ef8e │ │ │ │ add r3, pc, #8 @ (adr r3, 31efe8 ) │ │ │ │ ldr.w r2, [r3, r5, lsl #2] │ │ │ │ add r3, r2 │ │ │ │ bx r3 │ │ │ │ lsls r5, r3, #3 │ │ │ │ @@ -223619,15 +223617,15 @@ │ │ │ │ ldr r3, [pc, #164] @ (31f138 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.n 31f086 │ │ │ │ ldr r0, [pc, #160] @ (31f140 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ mov r0, r7 │ │ │ │ b.n 31f088 │ │ │ │ ldr.w r3, [r7, #980] @ 0x3d4 │ │ │ │ and.w r2, r8, #12 │ │ │ │ mov r0, r7 │ │ │ │ bic.w r3, r3, r2 │ │ │ │ str.w r3, [r7, #980] @ 0x3d4 │ │ │ │ @@ -223660,45 +223658,45 @@ │ │ │ │ bpl.w 31ef7e │ │ │ │ ldr r0, [pc, #64] @ (31f148 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r4 │ │ │ │ strd sl, r9, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 31ef7e │ │ │ │ ldr r0, [pc, #44] @ (31f14c ) │ │ │ │ add r0, pc │ │ │ │ b.n 31efce │ │ │ │ nop │ │ │ │ - add r4, sp, #560 @ 0x230 │ │ │ │ + add r4, sp, #656 @ 0x290 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r7, [sp, #832] @ 0x340 │ │ │ │ + ldr r7, [sp, #928] @ 0x3a0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r7, [sp, #704] @ 0x2c0 │ │ │ │ + ldr r7, [sp, #800] @ 0x320 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r4, [sp, #864] @ 0x360 │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #784 @ (adr r1, 31f450 ) │ │ │ │ + add r1, pc, #880 @ (adr r1, 31f4b0 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r0, pc, #728 @ (adr r0, 31f41c ) │ │ │ │ + add r0, pc, #824 @ (adr r0, 31f47c ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [r3, #92] @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #976] @ 0x3d0 │ │ │ │ + add r0, pc, #48 @ (adr r0, 31f17c ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r0, pc, #616 @ (adr r0, 31f3b8 ) │ │ │ │ + add r0, pc, #712 @ (adr r0, 31f418 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (31f158 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ mvns r6, r0 │ │ │ │ lsls r0, r7, #1 │ │ │ │ ldrd r2, r1, [r0, #976] @ 0x3d0 │ │ │ │ ldr.w r3, [r0, #968] @ 0x3c8 │ │ │ │ ands.w r1, r1, #8 │ │ │ │ and.w ip, r3, r2 │ │ │ │ it ne │ │ │ │ @@ -223713,67 +223711,67 @@ │ │ │ │ ldr.w r0, [r0, #1012] @ 0x3f4 │ │ │ │ ands r3, r2 │ │ │ │ orr.w r3, r3, ip │ │ │ │ orrs r3, r1 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w ip, [pc, #80] @ 31f204 │ │ │ │ ldr r2, [pc, #80] @ (31f208 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #80] @ (31f20c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [pc, #68] @ (31f210 ) │ │ │ │ ldr r2, [pc, #72] @ (31f214 ) │ │ │ │ ldr r1, [pc, #72] @ (31f218 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 72f324 │ │ │ │ + bl 72f32c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #56] @ (31f21c ) │ │ │ │ ldr r1, [pc, #56] @ (31f220 ) │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ orr.w ip, r2, #16 │ │ │ │ movs r2, #1 │ │ │ │ str.w ip, [r0, #48] @ 0x30 │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72dfb4 │ │ │ │ + b.w 72dfbc │ │ │ │ nop │ │ │ │ - add r2, sp, #632 @ 0x278 │ │ │ │ + add r2, sp, #728 @ 0x2d8 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r5, [sp, #960] @ 0x3c0 │ │ │ │ + str r6, [sp, #32] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 31f634 │ │ │ │ + b.n 31f664 │ │ │ │ lsls r2, r3, #1 │ │ │ │ muls r2, r1 │ │ │ │ lsls r0, r7, #1 │ │ │ │ lsrs r1, r1, #5 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #128 @ (adr r0, 31f2a0 ) │ │ │ │ + add r0, pc, #224 @ (adr r0, 31f300 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ adds r2, r2, #7 │ │ │ │ lsls r6, r4, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -223784,26 +223782,26 @@ │ │ │ │ ldr r1, [pc, #116] @ (31f2b0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [pc, #100] @ (31f2b4 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [pc, #100] @ (31f2b8 ) │ │ │ │ adds r4, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #27 │ │ │ │ mov r0, r6 │ │ │ │ mov r4, r1 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ vldr d7, [pc, #56] @ 31f2a0 │ │ │ │ ldr r2, [pc, #80] @ (31f2bc ) │ │ │ │ mov r3, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ add.w r4, r0, #752 @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ mov r1, r6 │ │ │ │ @@ -223821,23 +223819,23 @@ │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 339444 │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #112 @ 0x70 │ │ │ │ + add r2, sp, #208 @ 0xd0 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - muls r6, r2 │ │ │ │ + muls r6, r5 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - muls r2, r5 │ │ │ │ + bics r2, r0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r7, [sp, #920] @ 0x398 │ │ │ │ + ldr r7, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r7, [sp, #776] @ 0x308 │ │ │ │ + ldr r7, [sp, #872] @ 0x368 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r4, r4 │ │ │ │ lsls r0, r7, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -223852,15 +223850,15 @@ │ │ │ │ ldrd r5, r8, [sp, #48] @ 0x30 │ │ │ │ add r6, pc │ │ │ │ ldr r1, [r0, r1] │ │ │ │ add.w r0, r4, #1016 @ 0x3f8 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ - bl 7e8ddc │ │ │ │ + bl 7e8de4 │ │ │ │ movs r1, #0 │ │ │ │ strb.w r1, [sp, #19] │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 31f3ec │ │ │ │ ldr r1, [r0, #52] @ 0x34 │ │ │ │ ldr r0, [pc, #656] @ (31f5a0 ) │ │ │ │ @@ -223964,15 +223962,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 31f316 │ │ │ │ ldr r0, [pc, #420] @ (31f5b4 ) │ │ │ │ strd r5, r8, [sp] │ │ │ │ add r0, pc │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ b.n 31f316 │ │ │ │ ldr r1, [pc, #380] @ (31f5a4 ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #21 │ │ │ │ bpl.n 31f338 │ │ │ │ @@ -223981,15 +223979,15 @@ │ │ │ │ ldr r0, [pc, #396] @ (31f5c0 ) │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r2, r4, #44 @ 0x2c │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 31f338 │ │ │ │ uxth r5, r5 │ │ │ │ str.w r5, [r4, #992] @ 0x3e0 │ │ │ │ b.n 31f338 │ │ │ │ uxth r5, r5 │ │ │ │ str.w r5, [r4, #996] @ 0x3e4 │ │ │ │ b.n 31f338 │ │ │ │ @@ -224023,15 +224021,15 @@ │ │ │ │ beq.n 31f53e │ │ │ │ lsls r3, r5, #30 │ │ │ │ bpl.n 31f4be │ │ │ │ ldr.w r3, [r4, #980] @ 0x3d4 │ │ │ │ lsls r6, r3, #30 │ │ │ │ bmi.n 31f4be │ │ │ │ mov r0, r7 │ │ │ │ - bl 7e8ca8 │ │ │ │ + bl 7e8cb0 │ │ │ │ uxth r5, r5 │ │ │ │ str.w r5, [r4, #980] @ 0x3d4 │ │ │ │ b.n 31f338 │ │ │ │ uxth r5, r5 │ │ │ │ mov r0, r4 │ │ │ │ str.w r5, [r4, #976] @ 0x3d0 │ │ │ │ bl 31f15c │ │ │ │ @@ -224039,15 +224037,15 @@ │ │ │ │ ldr.w r3, [r4, #980] @ 0x3d4 │ │ │ │ strb.w r5, [sp, #19] │ │ │ │ lsls r2, r3, #29 │ │ │ │ bpl.w 31f338 │ │ │ │ add.w r1, sp, #19 │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7e8908 │ │ │ │ + bl 7e8910 │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r3, [r4, #968] @ 0x3c8 │ │ │ │ bic.w r2, r2, #8192 @ 0x2000 │ │ │ │ bic.w r3, r3, #8 │ │ │ │ str.w r2, [r4, #968] @ 0x3c8 │ │ │ │ str.w r3, [r4, #972] @ 0x3cc │ │ │ │ bl 31f15c │ │ │ │ @@ -224064,15 +224062,15 @@ │ │ │ │ ldr r0, [pc, #160] @ (31f5cc ) │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r2, r4, #44 @ 0x2c │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 31f338 │ │ │ │ movw r1, #16424 @ 0x4028 │ │ │ │ add.w r0, r4, #952 @ 0x3b8 │ │ │ │ str.w r1, [r4, #972] @ 0x3cc │ │ │ │ movw r2, #24640 @ 0x6040 │ │ │ │ str.w r3, [r4, #976] @ 0x3d0 │ │ │ │ orr.w r5, r5, #1 │ │ │ │ @@ -224083,17 +224081,17 @@ │ │ │ │ str.w r2, [r4, #1000] @ 0x3e8 │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ str.w r3, [r4, #980] @ 0x3d4 │ │ │ │ mov.w r3, #1792 @ 0x700 │ │ │ │ str.w r3, [r4, #1004] @ 0x3ec │ │ │ │ movw r3, #2049 @ 0x801 │ │ │ │ strd r2, r3, [r4, #984] @ 0x3d8 │ │ │ │ - bl 87de40 │ │ │ │ + bl 87de48 │ │ │ │ add.w r0, r4, #920 @ 0x398 │ │ │ │ - bl 88e7ec │ │ │ │ + bl 88e7f4 │ │ │ │ mov r0, r4 │ │ │ │ bl 31f15c │ │ │ │ b.n 31f4ac │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [sp, #384] @ 0x180 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ @@ -224102,105 +224100,105 @@ │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ lsls r2, r5, #3 │ │ │ │ - lsrs r0, r0, #10 │ │ │ │ + lsrs r0, r3, #10 │ │ │ │ lsls r6, r3, #1 │ │ │ │ adds r7, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #208] @ 0xd0 │ │ │ │ + ldr r6, [sp, #304] @ 0x130 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r0, sp, #144 @ 0x90 │ │ │ │ + add r0, sp, #240 @ 0xf0 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r6, [sp, #16] │ │ │ │ + ldr r6, [sp, #112] @ 0x70 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [sp, #232] @ 0xe8 │ │ │ │ + ldr r6, [sp, #328] @ 0x148 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r7, pc, #184 @ (adr r7, 31f680 ) │ │ │ │ + add r7, pc, #280 @ (adr r7, 31f6e0 ) │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r5, [sp, #56] @ 0x38 │ │ │ │ + ldr r5, [sp, #152] @ 0x98 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r5, [sp, #416] @ 0x1a0 │ │ │ │ + ldr r5, [sp, #512] @ 0x200 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #980] @ 0x3d4 │ │ │ │ ands.w r3, r3, #2 │ │ │ │ it eq │ │ │ │ moveq r0, r3 │ │ │ │ bne.n 31f5f4 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ add.w r0, r0, #952 @ 0x3b8 │ │ │ │ - bl 87e1f4 │ │ │ │ + bl 87e1fc │ │ │ │ adds r0, #3 │ │ │ │ lsrs r0, r0, #2 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr.w r3, [r0, #968] @ 0x3c8 │ │ │ │ lsls r2, r3, #22 │ │ │ │ bmi.n 31f61c │ │ │ │ ldr.w r3, [r0, #984] @ 0x3d8 │ │ │ │ lsls r3, r3, #26 │ │ │ │ bpl.n 31f624 │ │ │ │ add.w r0, r0, #920 @ 0x398 │ │ │ │ - b.w 88e7ec │ │ │ │ + b.w 88e7f4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 88eba8 │ │ │ │ + bl 88ebb0 │ │ │ │ movw ip, #31296 @ 0x7a40 │ │ │ │ movt ip, #8 │ │ │ │ adds.w r2, r0, ip │ │ │ │ add.w r0, r4, #920 @ 0x398 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 88e874 │ │ │ │ + b.w 88e87c │ │ │ │ nop │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #1016 @ 0x3f8 │ │ │ │ ldr r5, [pc, #220] @ (31f74c ) │ │ │ │ mov r9, r1 │ │ │ │ - bl 7e8ddc │ │ │ │ + bl 7e8de4 │ │ │ │ ldr.w r3, [r4, #988] @ 0x3dc │ │ │ │ add r5, pc │ │ │ │ and.w r8, r3, #63 @ 0x3f │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 31f71e │ │ │ │ ldr r3, [pc, #200] @ (31f750 ) │ │ │ │ ldr r1, [r0, #52] @ 0x34 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 31f72c │ │ │ │ add.w r5, r4, #952 @ 0x3b8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 87e1f4 │ │ │ │ + bl 87e1fc │ │ │ │ cmp r0, #3 │ │ │ │ bhi.n 31f6f8 │ │ │ │ ldr.w r3, [r4, #972] @ 0x3cc │ │ │ │ orr.w r3, r3, #2 │ │ │ │ str.w r3, [r4, #972] @ 0x3cc │ │ │ │ mov r0, r5 │ │ │ │ - bl 87e200 │ │ │ │ + bl 87e208 │ │ │ │ adds r0, #3 │ │ │ │ ldr.w r2, [r4, #972] @ 0x3cc │ │ │ │ cmp.w r8, r0, lsr #2 │ │ │ │ mov r0, r4 │ │ │ │ orr.w r1, r2, #1 │ │ │ │ str.w r1, [r4, #972] @ 0x3cc │ │ │ │ ittt ls │ │ │ │ @@ -224216,24 +224214,24 @@ │ │ │ │ str.w r3, [r4, #984] @ 0x3d8 │ │ │ │ bl 31f60c │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.n 31f15c │ │ │ │ mov r0, r5 │ │ │ │ movs r6, #4 │ │ │ │ - bl 87e200 │ │ │ │ + bl 87e208 │ │ │ │ adds r0, #3 │ │ │ │ lsrs r0, r0, #2 │ │ │ │ cmp r0, #31 │ │ │ │ ite eq │ │ │ │ orreq.w r7, r9, #24576 @ 0x6000 │ │ │ │ movne r7, r9 │ │ │ │ uxtb r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 87de8c │ │ │ │ + bl 87de94 │ │ │ │ lsrs r7, r7, #8 │ │ │ │ subs r6, #1 │ │ │ │ bne.n 31f70e │ │ │ │ b.n 31f6aa │ │ │ │ ldr r3, [pc, #48] @ (31f750 ) │ │ │ │ ldr r1, [pc, #48] @ (31f754 ) │ │ │ │ add r1, pc │ │ │ │ @@ -224250,27 +224248,27 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 31f690 │ │ │ │ ldr r0, [pc, #28] @ (31f760 ) │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 31f690 │ │ │ │ str r5, [sp, #776] @ 0x308 │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r1, #29 │ │ │ │ + lsls r6, r4, #29 │ │ │ │ lsls r6, r3, #1 │ │ │ │ adds r0, r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #496] @ 0x1f0 │ │ │ │ + ldr r3, [sp, #592] @ 0x250 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr.w r3, [r0, #972] @ 0x3cc │ │ │ │ cmp r2, #0 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str.w r3, [r0, #972] @ 0x3cc │ │ │ │ ble.n 31f7a8 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -224306,15 +224304,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #24 │ │ │ │ add.w r8, r0, #1016 @ 0x3f8 │ │ │ │ add.w r0, r0, #1016 @ 0x3f8 │ │ │ │ mov r9, r2 │ │ │ │ - bl 7e8ddc │ │ │ │ + bl 7e8de4 │ │ │ │ lsrs r2, r7, #2 │ │ │ │ ldr r5, [pc, #612] @ (31fa48 ) │ │ │ │ orr.w r2, r2, r6, lsl #30 │ │ │ │ lsrs r1, r6, #2 │ │ │ │ cmp r2, #46 @ 0x2e │ │ │ │ add r5, pc │ │ │ │ mov r3, r0 │ │ │ │ @@ -224432,15 +224430,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 31f818 │ │ │ │ strd r4, r0, [sp] │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [pc, #300] @ (31fa5c ) │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 31f818 │ │ │ │ ldr.w r4, [r4, #992] @ 0x3e0 │ │ │ │ movs r0, #0 │ │ │ │ b.n 31f808 │ │ │ │ ldr.w r4, [r4, #1000] @ 0x3e8 │ │ │ │ movs r0, #0 │ │ │ │ b.n 31f808 │ │ │ │ @@ -224467,44 +224465,44 @@ │ │ │ │ b.n 31f808 │ │ │ │ ldr.w r4, [r4, #976] @ 0x3d0 │ │ │ │ movs r0, #0 │ │ │ │ b.n 31f808 │ │ │ │ add.w r0, r4, #952 @ 0x3b8 │ │ │ │ str r3, [sp, #12] │ │ │ │ add.w sl, r4, #952 @ 0x3b8 │ │ │ │ - bl 87e1d8 │ │ │ │ + bl 87e1e0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r1, #0 │ │ │ │ cbz r0, 31f9aa │ │ │ │ ldr.w r2, [r4, #984] @ 0x3d8 │ │ │ │ lsls r0, r2, #26 │ │ │ │ bpl.n 31f9cc │ │ │ │ mov r4, r1 │ │ │ │ movs r0, #0 │ │ │ │ b.n 31f808 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ strd r2, r3, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 87df98 │ │ │ │ + bl 87dfa0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ lsls r0, r2 │ │ │ │ adds r2, #8 │ │ │ │ orrs r1, r0 │ │ │ │ cmp r2, #32 │ │ │ │ bne.n 31f9ae │ │ │ │ b.n 31f99c │ │ │ │ mov r0, sl │ │ │ │ orr.w r1, r1, #32768 @ 0x8000 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 87e200 │ │ │ │ + bl 87e208 │ │ │ │ adds r0, #3 │ │ │ │ and.w r2, r7, #63 @ 0x3f │ │ │ │ ldrd r1, r3, [sp, #12] │ │ │ │ lsrs r0, r0, #2 │ │ │ │ cmp r2, r0 │ │ │ │ ittt hi │ │ │ │ ldrhi.w r2, [r4, #968] @ 0x3c8 │ │ │ │ @@ -224519,46 +224517,46 @@ │ │ │ │ str.w r2, [r4, #984] @ 0x3d8 │ │ │ │ mov r0, r4 │ │ │ │ strd r1, r3, [sp, #12] │ │ │ │ bl 31f15c │ │ │ │ mov r0, r4 │ │ │ │ bl 31f60c │ │ │ │ mov r0, r8 │ │ │ │ - bl 7e8ca8 │ │ │ │ + bl 7e8cb0 │ │ │ │ ldrd r1, r3, [sp, #12] │ │ │ │ b.n 31f9a4 │ │ │ │ ldr r2, [pc, #48] @ (31fa60 ) │ │ │ │ ldr r1, [pc, #52] @ (31fa64 ) │ │ │ │ ldr r0, [pc, #52] @ (31fa68 ) │ │ │ │ add r2, pc │ │ │ │ adds r2, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ strd r9, r6, [sp] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 31f804 │ │ │ │ str r4, [sp, #328] @ 0x148 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r5, #21 │ │ │ │ + lsls r2, r0, #22 │ │ │ │ lsls r6, r3, #1 │ │ │ │ asrs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #696] @ 0x2b8 │ │ │ │ + ldr r1, [sp, #792] @ 0x318 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r2, pc, #152 @ (adr r2, 31fafc ) │ │ │ │ + add r2, pc, #248 @ (adr r2, 31fb5c ) │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ + ldr r0, [sp, #120] @ 0x78 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r0, [sp, #384] @ 0x180 │ │ │ │ + ldr r0, [sp, #480] @ 0x1e0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cbz r1, 31fa78 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ mov.w r1, #22528 @ 0x5800 │ │ │ │ @@ -224574,15 +224572,15 @@ │ │ │ │ movs r3, #27 │ │ │ │ ldr r1, [pc, #128] @ (31fb18 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ vldr d7, [pc, #96] @ 31fb08 │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #1 │ │ │ │ mov.w r1, #1792 @ 0x700 │ │ │ │ movs r2, #4 │ │ │ │ movw r0, #24640 @ 0x6040 │ │ │ │ @@ -224591,17 +224589,17 @@ │ │ │ │ str.w ip, [r4, #980] @ 0x3d4 │ │ │ │ str.w r0, [r4, #968] @ 0x3c8 │ │ │ │ movw r0, #16424 @ 0x4028 │ │ │ │ str.w r1, [r4, #1004] @ 0x3ec │ │ │ │ strd r0, r3, [r4, #972] @ 0x3cc │ │ │ │ add.w r0, r4, #952 @ 0x3b8 │ │ │ │ vstr d7, [r4, #984] @ 0x3d8 │ │ │ │ - bl 87de40 │ │ │ │ + bl 87de48 │ │ │ │ add.w r0, r4, #920 @ 0x398 │ │ │ │ - bl 88e7ec │ │ │ │ + bl 88e7f4 │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #4 │ │ │ │ strd r2, r3, [r4, #976] @ 0x3d0 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -224609,19 +224607,19 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ lsls r0, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #768 @ (adr r1, 31fe14 ) │ │ │ │ + add r1, pc, #864 @ (adr r1, 31fe74 ) │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r7, [sp, #520] @ 0x208 │ │ │ │ + str r7, [sp, #616] @ 0x268 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r7, [sp, #632] @ 0x278 │ │ │ │ + str r7, [sp, #728] @ 0x2d8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #112] @ (31fb9c ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -224629,55 +224627,55 @@ │ │ │ │ movs r3, #27 │ │ │ │ ldr r1, [pc, #112] @ (31fba4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movs r1, #128 @ 0x80 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #952 @ 0x3b8 │ │ │ │ - bl 87de4c │ │ │ │ + bl 87de54 │ │ │ │ ldr r0, [pc, #88] @ (31fba8 ) │ │ │ │ movs r3, #1 │ │ │ │ movs r1, #0 │ │ │ │ mov r2, r3 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ strd r0, r4, [sp, #4] │ │ │ │ add.w r0, r4, #920 @ 0x398 │ │ │ │ - bl 88e758 │ │ │ │ + bl 88e760 │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [pc, #64] @ (31fbac ) │ │ │ │ movs r0, #1 │ │ │ │ strd r4, r1, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #56] @ (31fbb0 ) │ │ │ │ ldr r1, [pc, #60] @ (31fbb4 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #1016 @ 0x3f8 │ │ │ │ add r1, pc │ │ │ │ - bl 7e9190 │ │ │ │ + bl 7e9198 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - add r1, pc, #144 @ (adr r1, 31fc30 ) │ │ │ │ + add r1, pc, #240 @ (adr r1, 31fc90 ) │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r6, [sp, #920] @ 0x398 │ │ │ │ + str r6, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r7, [sp, #8] │ │ │ │ + str r7, [sp, #104] @ 0x68 │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ mrc2 15, 7, pc, cr7, cr15, {7} │ │ │ │ @ instruction: 0xfbe7ffff │ │ │ │ @ instruction: 0xfa4dffff │ │ │ │ ldr.w r1, [r0, #976] @ 0x3d0 │ │ │ │ @@ -224697,15 +224695,15 @@ │ │ │ │ ldr.w r0, [r0, #1012] @ 0x3f4 │ │ │ │ ands r3, r1 │ │ │ │ orr.w r3, r3, ip, lsl #8 │ │ │ │ orrs r3, r2 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ lsrs r3, r1, #1 │ │ │ │ cmp r1, #23 │ │ │ │ bhi.n 31fc14 │ │ │ │ ldr r2, [pc, #24] @ (31fc20 ) │ │ │ │ add r2, pc │ │ │ │ ldrb r0, [r2, r3] │ │ │ │ movs r1, #0 │ │ │ │ @@ -224714,15 +224712,15 @@ │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - add r0, pc, #640 @ (adr r0, 31fea4 ) │ │ │ │ + add r0, pc, #736 @ (adr r0, 31ff04 ) │ │ │ │ lsls r5, r5, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -224735,15 +224733,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (31fc54 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ subs r1, #110 @ 0x6e │ │ │ │ lsls r0, r7, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #88] @ 31fcc0 │ │ │ │ @@ -224754,15 +224752,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r5, ip, #12 │ │ │ │ add r2, pc │ │ │ │ movs r3, #32 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r3, r5, r4, lsl #1 │ │ │ │ lsrs r2, r4, #1 │ │ │ │ add.w r0, r0, r2, lsl #5 │ │ │ │ ldrb.w r2, [r3, #553] @ 0x229 │ │ │ │ ldrb.w r3, [r3, #552] @ 0x228 │ │ │ │ adds r0, #100 @ 0x64 │ │ │ │ tst r2, r3 │ │ │ │ @@ -224772,21 +224770,21 @@ │ │ │ │ ldrb.w r1, [r5, #553] @ 0x229 │ │ │ │ ldrb.w r3, [r5, #552] @ 0x228 │ │ │ │ ands r1, r3 │ │ │ │ beq.n 31fcb4 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ nop │ │ │ │ - add r0, pc, #216 @ (adr r0, 31fd9c ) │ │ │ │ + add r0, pc, #312 @ (adr r0, 31fdfc ) │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r7, [sp, #16] │ │ │ │ + str r7, [sp, #112] @ 0x70 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r7, [sp, #104] @ 0x68 │ │ │ │ + str r7, [sp, #200] @ 0xc8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w ip, [pc, #508] @ 31fedc │ │ │ │ sub sp, #28 │ │ │ │ @@ -224796,15 +224794,15 @@ │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r1, pc │ │ │ │ movs r3, #98 @ 0x62 │ │ │ │ str.w ip, [sp] │ │ │ │ mov.w r8, r4, lsr #4 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ lsrs r1, r4, #5 │ │ │ │ and.w r4, r4, #31 │ │ │ │ mov r3, r0 │ │ │ │ add.w r2, r0, r1, lsl #1 │ │ │ │ eor.w r4, r4, #1 │ │ │ │ subs r4, #1 │ │ │ │ ldrb.w r0, [r2, #553] @ 0x229 │ │ │ │ @@ -224854,15 +224852,15 @@ │ │ │ │ add.w r0, ip, #172 @ 0xac │ │ │ │ bic.w ip, r9, #32 │ │ │ │ add r0, r3 │ │ │ │ strb.w ip, [r2, #553] @ 0x229 │ │ │ │ str r1, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7e8ca8 │ │ │ │ + bl 7e8cb0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldrsb.w lr, [r5, #208] @ 0xd0 │ │ │ │ ldrb.w ip, [r5, #208] @ 0xd0 │ │ │ │ ldrb.w r0, [r2, #553] @ 0x229 │ │ │ │ cmp.w lr, #0 │ │ │ │ ldrd r3, r1, [sp, #16] │ │ │ │ bge.n 31fdd8 │ │ │ │ @@ -224942,30 +224940,30 @@ │ │ │ │ add.w r0, ip, #172 @ 0xac │ │ │ │ bic.w ip, r9, #2 │ │ │ │ add r0, r3 │ │ │ │ strb.w ip, [r2, #553] @ 0x229 │ │ │ │ str r1, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7e8ca8 │ │ │ │ + bl 7e8cb0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldrsb.w lr, [r5, #208] @ 0xd0 │ │ │ │ ldrb.w ip, [r5, #208] @ 0xd0 │ │ │ │ ldrb.w r0, [r2, #553] @ 0x229 │ │ │ │ cmp.w lr, #0 │ │ │ │ ldrd r3, r1, [sp, #16] │ │ │ │ bge.n 31fdd8 │ │ │ │ and.w ip, ip, #127 @ 0x7f │ │ │ │ mov.w lr, #4 │ │ │ │ b.n 31fdc4 │ │ │ │ - ldr r7, [sp, #768] @ 0x300 │ │ │ │ + ldr r7, [sp, #864] @ 0x360 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r6, [sp, #760] @ 0x2f8 │ │ │ │ + str r6, [sp, #856] @ 0x358 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r6, [sp, #832] @ 0x340 │ │ │ │ + str r6, [sp, #928] @ 0x3a0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w r5, [r0, #45] @ 0x2d │ │ │ │ ldr r6, [r0, #0] │ │ │ │ @@ -225039,19 +225037,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (31ffd4 ) │ │ │ │ ldr r0, [pc, #20] @ (31ffd8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ - ldr r4, [sp, #912] @ 0x390 │ │ │ │ + ldr r4, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r3, [sp, #904] @ 0x388 │ │ │ │ + str r3, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r4, [sp, #8] │ │ │ │ + str r4, [sp, #104] @ 0x68 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #172] @ (320098 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -225060,25 +225058,25 @@ │ │ │ │ ldr r1, [pc, #172] @ (3200a0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #156] @ (3200a4 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #156] @ (3200a8 ) │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ movs r3, #32 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [pc, #140] @ (3200ac ) │ │ │ │ ldr r1, [pc, #144] @ (3200b0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #144] @ (3200b4 ) │ │ │ │ str r3, [r0, #100] @ 0x64 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #140] @ (3200b8 ) │ │ │ │ @@ -225110,38 +225108,38 @@ │ │ │ │ ldr r0, [pc, #116] @ (3200dc ) │ │ │ │ add r1, pc │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ str r0, [r5, #56] @ 0x38 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72dfb4 │ │ │ │ + bl 72dfbc │ │ │ │ ldr r3, [pc, #100] @ (3200e0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldr r4, [sp, #720] @ 0x2d0 │ │ │ │ + ldr r4, [sp, #816] @ 0x330 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - strh r2, [r6, #60] @ 0x3c │ │ │ │ + strh r2, [r1, #62] @ 0x3e │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bcc.n 320050 │ │ │ │ + bcc.n 320080 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r3, [sp, #440] @ 0x1b8 │ │ │ │ - lsls r1, r3, #1 │ │ │ │ str r3, [sp, #536] @ 0x218 │ │ │ │ lsls r1, r3, #1 │ │ │ │ + str r3, [sp, #632] @ 0x278 │ │ │ │ + lsls r1, r3, #1 │ │ │ │ stc2 15, cr15, [r9], #1020 @ 0x3fc │ │ │ │ lsls r3, r7, #10 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r4, #13 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfbcfffff │ │ │ │ lsls r1, r3, #7 │ │ │ │ @@ -225152,15 +225150,15 @@ │ │ │ │ @ instruction: 0xfbddffff │ │ │ │ @ instruction: 0xfbd9ffff │ │ │ │ @ instruction: 0xfbd9ffff │ │ │ │ lsls r7, r3, #5 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #9 │ │ │ │ lsls r6, r4, #3 │ │ │ │ - str r3, [sp, #528] @ 0x210 │ │ │ │ + str r3, [sp, #624] @ 0x270 │ │ │ │ lsls r1, r3, #1 │ │ │ │ adds r5, #64 @ 0x40 │ │ │ │ lsls r0, r7, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -225250,32 +225248,32 @@ │ │ │ │ ldr r1, [pc, #52] @ (32020c ) │ │ │ │ add.w r2, ip, #28 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #48] @ (320210 ) │ │ │ │ movs r3, #98 @ 0x62 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ cmp r4, #1 │ │ │ │ it eq │ │ │ │ strbeq.w r5, [r0, #560] @ 0x230 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - ldr r2, [sp, #848] @ 0x350 │ │ │ │ + ldr r2, [sp, #944] @ 0x3b0 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r1, [sp, #888] @ 0x378 │ │ │ │ + str r1, [sp, #984] @ 0x3d8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r1, [sp, #784] @ 0x310 │ │ │ │ + str r1, [sp, #880] @ 0x370 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #60] @ 320260 │ │ │ │ sub sp, #12 │ │ │ │ @@ -225285,32 +225283,32 @@ │ │ │ │ ldr r1, [pc, #52] @ (320264 ) │ │ │ │ add.w r2, ip, #28 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #48] @ (320268 ) │ │ │ │ movs r3, #98 @ 0x62 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ cmp r4, #1 │ │ │ │ it eq │ │ │ │ strbeq.w r5, [r0, #560] @ 0x230 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - ldr r2, [sp, #496] @ 0x1f0 │ │ │ │ + ldr r2, [sp, #592] @ 0x250 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r1, [sp, #536] @ 0x218 │ │ │ │ + str r1, [sp, #632] @ 0x278 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r1, [sp, #432] @ 0x1b0 │ │ │ │ + str r1, [sp, #528] @ 0x210 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #92] @ 3202d8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -225319,15 +225317,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (3202e0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #98 @ 0x62 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ tst.w r4, #253 @ 0xfd │ │ │ │ it ne │ │ │ │ movne r0, #0 │ │ │ │ beq.n 3202b6 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -225344,19 +225342,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r2, [sp, #136] @ 0x88 │ │ │ │ + ldr r2, [sp, #232] @ 0xe8 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r1, [sp, #112] @ 0x70 │ │ │ │ + str r1, [sp, #208] @ 0xd0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r1, [sp, #200] @ 0xc8 │ │ │ │ + str r1, [sp, #296] @ 0x128 │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #128] @ (320378 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -225368,57 +225366,57 @@ │ │ │ │ adds r4, #28 │ │ │ │ ldr.w r8, [pc, #128] @ 320388 │ │ │ │ add r2, pc │ │ │ │ ldr r7, [pc, #124] @ (32038c ) │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r9, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add r8, pc │ │ │ │ mov r5, r0 │ │ │ │ add r7, pc │ │ │ │ add.w r4, r0, #172 @ 0xac │ │ │ │ add.w r6, r0, #556 @ 0x22c │ │ │ │ b.n 32032e │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ cmp r4, r6 │ │ │ │ beq.n 320360 │ │ │ │ mov r0, r4 │ │ │ │ str.w r5, [r4, #-4] │ │ │ │ - bl 7e8e1c │ │ │ │ + bl 7e8e24 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 320328 │ │ │ │ mov.w ip, #0 │ │ │ │ subs r1, r4, #4 │ │ │ │ movs r0, #1 │ │ │ │ str r1, [sp, #4] │ │ │ │ strd ip, r0, [sp, #8] │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7e9190 │ │ │ │ + bl 7e9198 │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 32032e │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - ldr r1, [sp, #680] @ 0x2a8 │ │ │ │ + ldr r1, [sp, #776] @ 0x308 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r0, [sp, #632] @ 0x278 │ │ │ │ + str r0, [sp, #728] @ 0x2d8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r0, [sp, #712] @ 0x2c8 │ │ │ │ + str r0, [sp, #808] @ 0x328 │ │ │ │ lsls r1, r3, #1 │ │ │ │ stc2l 15, cr15, [pc, #1020] @ 320784 │ │ │ │ @ instruction: 0xfbcdffff │ │ │ │ pli [r5, #255]! │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -225439,15 +225437,15 @@ │ │ │ │ ldr r1, [pc, #588] @ (32060c ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #580] @ (320610 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r3, r0 │ │ │ │ add.w r5, r3, r6, lsl #1 │ │ │ │ lsrs r0, r4, #4 │ │ │ │ and.w r4, r4, #31 │ │ │ │ eor.w r4, r4, #1 │ │ │ │ ldrb.w r2, [r5, #552] @ 0x228 │ │ │ │ subs r4, #1 │ │ │ │ @@ -225495,15 +225493,15 @@ │ │ │ │ bpl.n 32052e │ │ │ │ adds r0, #172 @ 0xac │ │ │ │ movs r2, #1 │ │ │ │ add r0, r3 │ │ │ │ add.w r1, sp, #19 │ │ │ │ str r3, [sp, #12] │ │ │ │ strb.w r7, [sp, #19] │ │ │ │ - bl 7e8908 │ │ │ │ + bl 7e8910 │ │ │ │ ldrb.w r2, [r5, #553] @ 0x229 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r9, r2 │ │ │ │ it eq │ │ │ │ ldrbeq.w r2, [r5, #552] @ 0x228 │ │ │ │ bne.n 32041c │ │ │ │ b.n 320416 │ │ │ │ @@ -225633,33 +225631,33 @@ │ │ │ │ ldrb.w r2, [r1, #553] @ 0x229 │ │ │ │ ands r2, r4 │ │ │ │ strb.w r2, [r1, #553] @ 0x229 │ │ │ │ b.n 320566 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ ldrb.w r2, [r5, #553] @ 0x229 │ │ │ │ b.n 320468 │ │ │ │ - ldr r0, [sp, #1016] @ 0x3f8 │ │ │ │ + ldr r1, [sp, #88] @ 0x58 │ │ │ │ lsls r5, r5, #1 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r0, #4] │ │ │ │ lsls r2, r5, #3 │ │ │ │ - ldrh r6, [r6, #62] @ 0x3e │ │ │ │ + str r0, [sp, #56] @ 0x38 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r4, [r3, #62] @ 0x3e │ │ │ │ + ldrh r4, [r6, #62] @ 0x3e │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrh r4, [r3, #0] │ │ │ │ lsls r2, r5, #3 │ │ │ │ strh r2, [r1, #56] @ 0x38 │ │ │ │ lsls r2, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (320628 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ adds r0, #142 @ 0x8e │ │ │ │ lsls r0, r7, #1 │ │ │ │ ldr.w r1, [r0, #1240] @ 0x4d8 │ │ │ │ cbz r1, 32063a │ │ │ │ ldrb.w r1, [r0, #1744] @ 0x6d0 │ │ │ │ ubfx r1, r1, #2, #1 │ │ │ │ ldr.w r3, [r0, #1260] @ 0x4ec │ │ │ │ @@ -225673,58 +225671,58 @@ │ │ │ │ orrs r1, r3 │ │ │ │ ldr.w r3, [r0, #1300] @ 0x514 │ │ │ │ cbz r3, 320668 │ │ │ │ ldrb.w r3, [r0, #1746] @ 0x6d2 │ │ │ │ ubfx r3, r3, #1, #1 │ │ │ │ orrs r1, r3 │ │ │ │ ldr.w r0, [r0, #952] @ 0x3b8 │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #72] @ (3206cc ) │ │ │ │ ldr r2, [pc, #76] @ (3206d0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (3206d4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r1, [pc, #64] @ (3206d8 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 72f324 │ │ │ │ + bl 72f32c │ │ │ │ ldr r3, [pc, #60] @ (3206dc ) │ │ │ │ ldr r1, [pc, #60] @ (3206e0 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 72dfb4 │ │ │ │ + bl 72dfbc │ │ │ │ ldr r3, [pc, #48] @ (3206e4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - str r6, [sp, #480] @ 0x1e0 │ │ │ │ + str r6, [sp, #576] @ 0x240 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - strh r2, [r4, #8] │ │ │ │ + strh r2, [r7, #8] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r5!, {r1, r2, r6} │ │ │ │ + ldmia r5!, {r1, r2, r3, r4, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r5, r7, #27 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r2, r3, #4 │ │ │ │ lsls r6, r4, #3 │ │ │ │ @@ -225740,15 +225738,15 @@ │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #80] @ (320754 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r3, r0, #4096 @ 0x1000 │ │ │ │ ldrb.w r3, [r3, #2432] @ 0x980 │ │ │ │ cbz r3, 320738 │ │ │ │ ldr.w r0, [r0, #972] @ 0x3cc │ │ │ │ rsb r0, r0, #6 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ @@ -225761,19 +225759,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - str r5, [sp, #1016] @ 0x3f8 │ │ │ │ + str r6, [sp, #88] @ 0x58 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrh r4, [r2, #46] @ 0x2e │ │ │ │ + ldrh r4, [r5, #46] @ 0x2e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r2, [r6, #46] @ 0x2e │ │ │ │ + ldrh r2, [r1, #48] @ 0x30 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 3207b8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -225782,15 +225780,15 @@ │ │ │ │ ldr r1, [pc, #76] @ (3207c0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ cbz r4, 32079c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -225801,19 +225799,19 @@ │ │ │ │ str.w r1, [r0, #1268] @ 0x4f4 │ │ │ │ orr.w r2, r2, #3 │ │ │ │ str.w r2, [r0, #2128] @ 0x850 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 32062c │ │ │ │ nop │ │ │ │ - str r5, [sp, #568] @ 0x238 │ │ │ │ + str r5, [sp, #664] @ 0x298 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrh r4, [r4, #42] @ 0x2a │ │ │ │ + ldrh r4, [r7, #42] @ 0x2a │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r2, [r0, #44] @ 0x2c │ │ │ │ + ldrh r2, [r3, #44] @ 0x2c │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #84] @ 320828 │ │ │ │ sub sp, #20 │ │ │ │ @@ -225821,42 +225819,42 @@ │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #80] @ (320830 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ strd r1, ip, [sp, #8] │ │ │ │ ldr r3, [pc, #52] @ (320834 ) │ │ │ │ ldr r2, [pc, #56] @ (320838 ) │ │ │ │ ldr r1, [pc, #56] @ (32083c ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #920 @ 0x398 │ │ │ │ add r1, pc │ │ │ │ - bl 7e9190 │ │ │ │ + bl 7e9198 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r5, [sp, #136] @ 0x88 │ │ │ │ + str r5, [sp, #232] @ 0xe8 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrh r0, [r7, #38] @ 0x26 │ │ │ │ + ldrh r0, [r2, #40] @ 0x28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r2, [r2, #40] @ 0x28 │ │ │ │ + ldrh r2, [r5, #40] @ 0x28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ vmaxnm.f16 , , │ │ │ │ lsls r7, r4, #19 │ │ │ │ movs r0, r0 │ │ │ │ mrc2 15, 6, pc, cr9, cr15, {7} │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -225868,15 +225866,15 @@ │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #100] @ (3208c0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r2, r0, #4096 @ 0x1000 │ │ │ │ ldrb.w r2, [r2, #2434] @ 0x982 │ │ │ │ cbnz r2, 32088a │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -225886,31 +225884,31 @@ │ │ │ │ pop {pc} │ │ │ │ ldr r2, [pc, #56] @ (3208c4 ) │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #20 │ │ │ │ add.w r0, r0, #920 @ 0x398 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 7e9290 │ │ │ │ + bl 7e9298 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str.w r0, [r3, #956] @ 0x3bc │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r4, [sp, #664] @ 0x298 │ │ │ │ + str r4, [sp, #760] @ 0x2f8 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrh r0, [r0, #36] @ 0x24 │ │ │ │ + ldrh r0, [r3, #36] @ 0x24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r2, [r3, #36] @ 0x24 │ │ │ │ + ldrh r2, [r6, #36] @ 0x24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r1, r2, #3 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -225922,25 +225920,25 @@ │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #100] @ (32095c ) │ │ │ │ ldr r1, [pc, #104] @ (320960 ) │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #28 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ vldr d7, [pc, #60] @ 320948 │ │ │ │ ldr r2, [pc, #84] @ (320964 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r6, #752 @ 0x2f0 │ │ │ │ @@ -225958,23 +225956,23 @@ │ │ │ │ b.w 339444 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r3, #32] │ │ │ │ + ldrh r4, [r6, #32] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r4, [sp, #120] @ 0x78 │ │ │ │ + str r4, [sp, #216] @ 0xd8 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrh r2, [r6, #30] │ │ │ │ + ldrh r2, [r1, #32] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r4, #156 @ 0x9c │ │ │ │ + cmp r4, #180 @ 0xb4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r4, #174 @ 0xae │ │ │ │ + cmp r4, #198 @ 0xc6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r5, #154 @ 0x9a │ │ │ │ lsls r0, r7, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -225992,24 +225990,24 @@ │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #1 │ │ │ │ movs r0, #0 │ │ │ │ add.w r1, sp, #11 │ │ │ │ ldr.w r3, [r4, #2284] @ 0x8ec │ │ │ │ str.w r0, [r4, #956] @ 0x3bc │ │ │ │ add.w r0, r4, #920 @ 0x398 │ │ │ │ strb.w r3, [sp, #11] │ │ │ │ - bl 7e88f0 │ │ │ │ + bl 7e88f8 │ │ │ │ cmp r0, #0 │ │ │ │ ble.n 3209fa │ │ │ │ add.w r3, r4, #4096 @ 0x1000 │ │ │ │ movs r1, #1 │ │ │ │ movs r2, #0 │ │ │ │ str.w r1, [r4, #1260] @ 0x4ec │ │ │ │ strb.w r2, [r3, #2434] @ 0x982 │ │ │ │ @@ -226031,29 +226029,29 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r2, [pc, #52] @ (320a30 ) │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #20 │ │ │ │ add.w r0, r4, #920 @ 0x398 │ │ │ │ add r2, pc │ │ │ │ - bl 7e9290 │ │ │ │ + bl 7e9298 │ │ │ │ str.w r0, [r4, #956] @ 0x3bc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3209c2 │ │ │ │ b.n 3209d2 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ - str r3, [sp, #520] @ 0x208 │ │ │ │ + str r3, [sp, #616] @ 0x268 │ │ │ │ lsls r5, r5, #1 │ │ │ │ strh r4, [r6, #20] │ │ │ │ lsls r2, r5, #3 │ │ │ │ - ldrh r0, [r6, #26] │ │ │ │ + ldrh r0, [r1, #28] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r1, #26] │ │ │ │ + ldrh r4, [r4, #26] │ │ │ │ lsls r1, r3, #1 │ │ │ │ strh r6, [r4, #18] │ │ │ │ lsls r2, r5, #3 │ │ │ │ vminnm.f32 , , │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -226070,15 +226068,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #23 │ │ │ │ add r1, pc │ │ │ │ ldrd r8, r9, [sp, #48] @ 0x30 │ │ │ │ add r7, pc │ │ │ │ ldr.w sl, [sp, #56] @ 0x38 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [pc, #624] @ (320ce0 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 320b6e │ │ │ │ add.w r3, r6, #4096 @ 0x1000 │ │ │ │ @@ -226177,15 +226175,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 320a78 │ │ │ │ ldr r0, [pc, #356] @ (320cec ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ stmia.w sp, {r8, r9, sl} │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 320a78 │ │ │ │ sub.w r2, r4, #1304 @ 0x518 │ │ │ │ orrs r2, r5 │ │ │ │ beq.n 320ad4 │ │ │ │ subw r2, r4, #1308 @ 0x51c │ │ │ │ orrs r2, r5 │ │ │ │ bne.n 320ac8 │ │ │ │ @@ -226281,29 +226279,29 @@ │ │ │ │ add.w r2, r8, #4294967295 @ 0xffffffff │ │ │ │ orrs.w r2, r2, r9 │ │ │ │ itt eq │ │ │ │ moveq r2, #1 │ │ │ │ strbeq.w r2, [r3, #2432] @ 0x980 │ │ │ │ b.n 320ad4 │ │ │ │ nop │ │ │ │ - str r2, [sp, #704] @ 0x2c0 │ │ │ │ + str r2, [sp, #800] @ 0x320 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrh r0, [r4, #20] │ │ │ │ + ldrh r0, [r7, #20] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r4, [r0, #20] │ │ │ │ + ldrh r4, [r3, #20] │ │ │ │ lsls r1, r3, #1 │ │ │ │ strh r2, [r3, #14] │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r7, #10] │ │ │ │ + ldrh r4, [r2, #12] │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #136] @ (320d8c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -226313,15 +226311,15 @@ │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #132] @ (320d94 ) │ │ │ │ adds r5, #16 │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ cbz r4, 320d76 │ │ │ │ ldr.w r5, [r0, #972] @ 0x3cc │ │ │ │ cmp r5, #5 │ │ │ │ bhi.n 320d76 │ │ │ │ cmp r4, #0 │ │ │ │ ble.n 320d68 │ │ │ │ ldr.w r6, [r0, #968] @ 0x3c8 │ │ │ │ @@ -226353,19 +226351,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldrh r6, [r6, #62] @ 0x3e │ │ │ │ + str r0, [sp, #56] @ 0x38 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - strh r2, [r1, #62] @ 0x3e │ │ │ │ + strh r2, [r4, #62] @ 0x3e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r0, [r5, #62] @ 0x3e │ │ │ │ + ldrh r0, [r0, #0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #128] @ (320e28 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -226373,15 +226371,15 @@ │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #128] @ (320e30 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r5, r0, #4096 @ 0x1000 │ │ │ │ movs r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ strb.w r3, [r5, #2434] @ 0x982 │ │ │ │ ldr.w r0, [r0, #956] @ 0x3bc │ │ │ │ cbnz r0, 320e1c │ │ │ │ movs r1, #0 │ │ │ │ @@ -226407,19 +226405,19 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 28bc8c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #956] @ 0x3bc │ │ │ │ b.n 320dd0 │ │ │ │ - ldrh r0, [r2, #58] @ 0x3a │ │ │ │ + ldrh r0, [r5, #58] @ 0x3a │ │ │ │ lsls r5, r5, #1 │ │ │ │ - strh r0, [r5, #56] @ 0x38 │ │ │ │ + strh r0, [r0, #58] @ 0x3a │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r4, [r0, #58] @ 0x3a │ │ │ │ + strh r4, [r3, #58] @ 0x3a │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r1, [pc, #324] @ (320f8c ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -226430,15 +226428,15 @@ │ │ │ │ adds r1, #16 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #316] @ (320f94 ) │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #316] @ (320f98 ) │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r1, r0, #4096 @ 0x1000 │ │ │ │ add r6, pc │ │ │ │ ldrb.w r3, [r1, #2435] @ 0x983 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 320f1e │ │ │ │ movw r3, #777 @ 0x309 │ │ │ │ cmp r4, r3 │ │ │ │ @@ -226491,15 +226489,15 @@ │ │ │ │ mov.w ip, ip, lsr #2 │ │ │ │ mls r3, r7, ip, r3 │ │ │ │ str.w r3, [r0, #968] @ 0x3c8 │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.n 320f78 │ │ │ │ add.w r0, r2, #920 @ 0x398 │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 7e8ca8 │ │ │ │ + bl 7e8cb0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 320ea0 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #24 │ │ │ │ movs r2, #0 │ │ │ │ @@ -226528,39 +226526,39 @@ │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #8] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 320eaa │ │ │ │ movs r3, #1 │ │ │ │ str.w r3, [r0, #1240] @ 0x4d8 │ │ │ │ str r1, [sp, #20] │ │ │ │ str r0, [sp, #16] │ │ │ │ bl 32062c │ │ │ │ ldrd r2, r1, [sp, #16] │ │ │ │ b.n 320f10 │ │ │ │ - ldrh r4, [r6, #52] @ 0x34 │ │ │ │ + ldrh r4, [r1, #54] @ 0x36 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - strh r4, [r0, #52] @ 0x34 │ │ │ │ + strh r4, [r3, #52] @ 0x34 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r0, [r4, #52] @ 0x34 │ │ │ │ + strh r0, [r7, #52] @ 0x34 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrb r6, [r2, #23] │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #32 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r3, #46] @ 0x2e │ │ │ │ + strh r2, [r6, #46] @ 0x2e │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [r0, #1028] @ 0x404 │ │ │ │ cmp r0, #15 │ │ │ │ bhi.n 321010 │ │ │ │ @@ -226602,18 +226600,18 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (321040 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 732a74 │ │ │ │ + bl 732a7c │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ movs r7, #40 @ 0x28 │ │ │ │ lsls r0, r7, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #88] @ 3210ac │ │ │ │ @@ -226646,25 +226644,25 @@ │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 321078 │ │ │ │ ldr r0, [pc, #24] @ (3210bc ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 321078 │ │ │ │ ldrb r4, [r3, #15] │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r3, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r2, #40] @ 0x28 │ │ │ │ + strh r0, [r5, #40] @ 0x28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w r7, [r0, #1016] @ 0x3f8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -226679,26 +226677,26 @@ │ │ │ │ it eq │ │ │ │ moveq.w r8, #0 │ │ │ │ beq.n 321128 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc, #132 @ (adr r1, 321180 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 8a8398 │ │ │ │ + bl 8a83a0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r3 │ │ │ │ add.w r2, r2, r7, lsl #6 │ │ │ │ - bl 8a8398 │ │ │ │ + bl 8a83a0 │ │ │ │ mov.w r8, r0, lsl #2 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc, #100 @ (adr r1, 321180 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 8a8398 │ │ │ │ + bl 8a83a0 │ │ │ │ movs r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #96] @ (32118c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 321154 │ │ │ │ add sp, #16 │ │ │ │ @@ -226730,30 +226728,30 @@ │ │ │ │ mov r2, r4 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [pc, #36] @ (321198 ) │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 321130 │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ ldrb r4, [r3, #13] │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r0, #36] @ 0x24 │ │ │ │ + strh r6, [r3, #36] @ 0x24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #112] @ (32121c ) │ │ │ │ mov r6, r0 │ │ │ │ @@ -226771,15 +226769,15 @@ │ │ │ │ subs r5, #4 │ │ │ │ ldr.w r3, [r5, #4]! │ │ │ │ ldr.w r0, [r4, #4]! │ │ │ │ tst r7, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 3211cc │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -226796,28 +226794,28 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3211be │ │ │ │ ldr r0, [pc, #36] @ (321230 ) │ │ │ │ subs r1, r7, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3211be │ │ │ │ nop │ │ │ │ ldrb r4, [r1, #10] │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r4, #26] │ │ │ │ + ldrh r4, [r7, #26] │ │ │ │ lsls r5, r5, #1 │ │ │ │ str r4, [r1, #12] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r6, #32] │ │ │ │ + strh r6, [r1, #34] @ 0x22 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r3, [r0, #924] @ 0x39c │ │ │ │ @@ -226893,41 +226891,41 @@ │ │ │ │ str.w r3, [r4, #944] @ 0x3b0 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.n 32119c │ │ │ │ ldr r0, [pc, #60] @ (321344 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr.w r2, [r4, #1032] @ 0x408 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r2, r3 │ │ │ │ bne.n 321298 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3212c6 │ │ │ │ ldr.w r0, [r4, #920] @ 0x398 │ │ │ │ b.n 3212e0 │ │ │ │ ldr r0, [pc, #32] @ (321348 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3212d8 │ │ │ │ ldrb r4, [r3, #7] │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r5, #8] │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r3, #26] │ │ │ │ + strh r6, [r6, #26] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r0, [r0, #28] │ │ │ │ + strh r0, [r3, #28] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #72] @ 3213a4 │ │ │ │ sub sp, #20 │ │ │ │ @@ -226935,39 +226933,39 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (3213ac ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [pc, #52] @ (3213b0 ) │ │ │ │ ldr r1, [pc, #56] @ (3213b4 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 72f324 │ │ │ │ + bl 72f32c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #44] @ (3213b8 ) │ │ │ │ movs r2, #2 │ │ │ │ ldr r1, [pc, #44] @ (3213bc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72dfb4 │ │ │ │ + b.w 72dfbc │ │ │ │ nop │ │ │ │ - ldrh r6, [r0, #14] │ │ │ │ + ldrh r6, [r3, #14] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - strb r0, [r0, #17] │ │ │ │ + strb r0, [r3, #17] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r0!, {r1, r5, r6} │ │ │ │ + stmia r0!, {r1, r3, r4, r5, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsrs r5, r7, #7 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r6, #9 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #196 @ 0xc4 │ │ │ │ lsls r0, r7, #1 │ │ │ │ @@ -226984,26 +226982,26 @@ │ │ │ │ ldr r1, [pc, #196] @ (3214a0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r8, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [pc, #180] @ (3214a4 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r2, [pc, #180] @ (3214a8 ) │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ mov r4, r1 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ vldr d7, [pc, #136] @ 321490 │ │ │ │ ldr r2, [pc, #160] @ (3214ac ) │ │ │ │ mov r5, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ add.w r7, r5, #1096 @ 0x448 │ │ │ │ add r2, pc │ │ │ │ add.w r4, r5, #1072 @ 0x430 │ │ │ │ @@ -227029,23 +227027,23 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r0, r4, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movs r1, #1 │ │ │ │ ldr r2, [pc, #88] @ (3214bc ) │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #88] @ (3214c0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 73124c │ │ │ │ + bl 731254 │ │ │ │ str.w r4, [r5, #1104] @ 0x450 │ │ │ │ str.w r0, [r5, #1096] @ 0x448 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -227053,35 +227051,35 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r2, #10] │ │ │ │ + ldrh r2, [r5, #10] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - movs r1, #184 @ 0xb8 │ │ │ │ + movs r1, #208 @ 0xd0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r1, #206 @ 0xce │ │ │ │ + movs r1, #230 @ 0xe6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r0, [r0, #24] │ │ │ │ + strh r0, [r3, #24] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r0, [r4, #22] │ │ │ │ + strh r0, [r7, #22] │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ lsls r0, r7, #1 │ │ │ │ - ldrh r2, [r4, #6] │ │ │ │ + ldrh r2, [r7, #6] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - strb r4, [r3, #13] │ │ │ │ + strb r4, [r6, #13] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - nop {8} │ │ │ │ - lsls r2, r3, #1 │ │ │ │ + it ls │ │ │ │ + lslls r2, r3, #1 │ │ │ │ lsrs r5, r1, #3 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r2, #34] @ 0x22 │ │ │ │ + strh r6, [r5, #34] @ 0x22 │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r3 │ │ │ │ mov r8, r2 │ │ │ │ @@ -227184,15 +227182,15 @@ │ │ │ │ lsrs r2, r6, #8 │ │ │ │ mov r0, r5 │ │ │ │ str.w r2, [r5, #928] @ 0x3a0 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 32119c │ │ │ │ add.w r0, r5, #1040 @ 0x410 │ │ │ │ movs r5, #0 │ │ │ │ - bl 7e8ca8 │ │ │ │ + bl 7e8cb0 │ │ │ │ ldr r2, [pc, #452] @ (3217b4 ) │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc │ │ │ │ b.n 321552 │ │ │ │ ldr r2, [pc, #432] @ (3217ac ) │ │ │ │ ldr.w r6, [r5, #928] @ 0x3a0 │ │ │ │ @@ -227319,15 +227317,15 @@ │ │ │ │ bpl.w 32155a │ │ │ │ ldr r0, [pc, #224] @ (3217f4 ) │ │ │ │ mov r3, r4 │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ b.n 32155a │ │ │ │ ldr r2, [pc, #208] @ (3217f8 ) │ │ │ │ mov r6, r1 │ │ │ │ add r2, pc │ │ │ │ b.n 321552 │ │ │ │ subs.w r0, r2, #1016 @ 0x3f8 │ │ │ │ @@ -227347,15 +227345,15 @@ │ │ │ │ orr.w r0, r0, #16 │ │ │ │ str.w r0, [r5, #920] @ 0x398 │ │ │ │ b.n 3215b4 │ │ │ │ ldr r0, [pc, #160] @ (321800 ) │ │ │ │ mov r1, r8 │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ b.n 321534 │ │ │ │ ldr r0, [pc, #144] @ (321804 ) │ │ │ │ ldr r0, [r3, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3215d6 │ │ │ │ @@ -227363,73 +227361,73 @@ │ │ │ │ ldr r0, [r3, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 3215d6 │ │ │ │ ldr r0, [pc, #124] @ (321808 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 3215d6 │ │ │ │ ldr r0, [pc, #16] @ (3217ac ) │ │ │ │ movs r1, #0 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r1 │ │ │ │ ldr r7, [r3, r0] │ │ │ │ b.n 321552 │ │ │ │ strb r0, [r3, #29] │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r5, #12] │ │ │ │ + strh r4, [r0, #14] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xf134005a │ │ │ │ - strh r2, [r0, #10] │ │ │ │ + adc.w r0, ip, #90 @ 0x5a │ │ │ │ + strh r2, [r3, #10] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r0, [r0, #8] │ │ │ │ + strh r0, [r3, #8] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r6, [r6, #6] │ │ │ │ + strh r6, [r1, #8] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r4, r5, r6 │ │ │ │ + adds r4, r0, r7 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r2, [r3, #6] │ │ │ │ + strh r2, [r6, #6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r0, [r2, #6] │ │ │ │ + strh r0, [r5, #6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r6, [r0, #6] │ │ │ │ + strh r6, [r3, #6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r6, [r6, #4] │ │ │ │ + strh r6, [r1, #6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r0, [r5, #4] │ │ │ │ + strh r0, [r0, #6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r6, [r3, #2] │ │ │ │ + strh r6, [r6, #2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r4, [r2, #2] │ │ │ │ + strh r4, [r5, #2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r6, [r6, #0] │ │ │ │ + strh r6, [r1, #2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r0, #128 @ 0x80 │ │ │ │ lsls r0, r7, #1 │ │ │ │ - strh r4, [r1, #0] │ │ │ │ + strh r4, [r4, #0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r6, [pc, #64] @ (321834 ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r7, #2] │ │ │ │ + strh r6, [r2, #4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r6, [r1, #42] @ 0x2a │ │ │ │ + ldrh r6, [r4, #42] @ 0x2a │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ldrh r0, [r5, #40] @ 0x28 │ │ │ │ + ldrh r0, [r0, #42] @ 0x2a │ │ │ │ lsls r3, r4, #1 │ │ │ │ - strh r2, [r2, #0] │ │ │ │ + strh r2, [r5, #0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ asrs r0, r0, #13 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r7, #30] │ │ │ │ + ldrb r6, [r2, #31] │ │ │ │ lsls r1, r3, #1 │ │ │ │ cbnz r1, 321816 │ │ │ │ ldr.w r3, [r0, #932] @ 0x3a4 │ │ │ │ lsls r3, r3, #24 │ │ │ │ bpl.n 321822 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -227480,27 +227478,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 321848 │ │ │ │ ldr r0, [pc, #32] @ (3218ac ) │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 321848 │ │ │ │ nop │ │ │ │ strb r6, [r7, #15] │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r7, #28] │ │ │ │ + ldrb r0, [r2, #29] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #888] @ (321c38 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -227602,15 +227600,15 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 321904 │ │ │ │ ldr r0, [pc, #692] @ (321c60 ) │ │ │ │ strd r6, lr, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldrd r2, r1, [sp, #8] │ │ │ │ b.n 321904 │ │ │ │ str.w r6, [r5, #936] @ 0x3a8 │ │ │ │ lsls r5, r6, #30 │ │ │ │ beq.n 321958 │ │ │ │ ldr r3, [pc, #640] @ (321c4c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -227626,15 +227624,15 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 321ab6 │ │ │ │ ldr r0, [pc, #640] @ (321c68 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ ldr.w r3, [r5, #944] @ 0x3b0 │ │ │ │ ldr r2, [pc, #624] @ (321c6c ) │ │ │ │ bic.w r3, r3, r6 │ │ │ │ str.w r3, [r5, #944] @ 0x3b0 │ │ │ │ ldr r3, [pc, #568] @ (321c3c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -227754,15 +227752,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bmi.n 321c2e │ │ │ │ movs r2, #1 │ │ │ │ add r1, sp, #16 │ │ │ │ add.w r0, r5, #1040 @ 0x410 │ │ │ │ - bl 7e8908 │ │ │ │ + bl 7e8910 │ │ │ │ ldr.w r3, [r5, #932] @ 0x3a4 │ │ │ │ lsls r4, r3, #24 │ │ │ │ bpl.n 321b62 │ │ │ │ ldrb.w r1, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ bl 321234 │ │ │ │ ldr.w r3, [r5, #944] @ 0x3b0 │ │ │ │ @@ -227774,15 +227772,15 @@ │ │ │ │ ldr r3, [pc, #212] @ (321c4c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 321b44 │ │ │ │ ldr r0, [pc, #252] @ (321c80 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr.w r3, [r5, #932] @ 0x3a4 │ │ │ │ b.n 321b36 │ │ │ │ ldr.w r2, [r5, #920] @ 0x398 │ │ │ │ str.w r1, [r5, #1028] @ 0x404 │ │ │ │ bic.w r2, r2, #96 @ 0x60 │ │ │ │ str.w r1, [r5, #1032] @ 0x408 │ │ │ │ orr.w r2, r2, #144 @ 0x90 │ │ │ │ @@ -227802,15 +227800,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 321950 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #188] @ (321c88 ) │ │ │ │ str r6, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ b.n 321950 │ │ │ │ ldr r1, [pc, #176] @ (321c8c ) │ │ │ │ ldr r3, [pc, #96] @ (321c3c ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ @@ -227819,34 +227817,34 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 321ab6 │ │ │ │ ldr r0, [pc, #160] @ (321c90 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ add r2, sp, #16 │ │ │ │ movs r1, #2 │ │ │ │ add.w r0, r5, #1040 @ 0x410 │ │ │ │ and.w r3, r6, #1 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 7e8a84 │ │ │ │ + bl 7e8a8c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 321acc │ │ │ │ ldr.w r3, [r5, #932] @ 0x3a4 │ │ │ │ lsls r3, r3, #24 │ │ │ │ bpl.w 321acc │ │ │ │ mov.w r1, #1024 @ 0x400 │ │ │ │ mov r0, r5 │ │ │ │ bl 321234 │ │ │ │ b.n 321acc │ │ │ │ ldr r0, [pc, #100] @ (321c94 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 321b44 │ │ │ │ strb r0, [r7, #13] │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r6, #13] │ │ │ │ lsls r2, r5, #3 │ │ │ │ @@ -227854,47 +227852,47 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r6, r4, #1 │ │ │ │ lsls r0, r7, #1 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r4, #11] │ │ │ │ lsls r2, r5, #3 │ │ │ │ - ldrh r2, [r6, #22] │ │ │ │ + ldrh r2, [r1, #24] │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ldrb r6, [r5, #21] │ │ │ │ + ldrb r6, [r0, #22] │ │ │ │ lsls r1, r3, #1 │ │ │ │ bics r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r7, #24] │ │ │ │ + ldrb r0, [r2, #25] │ │ │ │ lsls r1, r3, #1 │ │ │ │ strb r6, [r4, #9] │ │ │ │ lsls r2, r5, #3 │ │ │ │ - ldrb r0, [r0, #26] │ │ │ │ + ldrb r0, [r3, #26] │ │ │ │ lsls r1, r3, #1 │ │ │ │ strb r0, [r7, #8] │ │ │ │ lsls r2, r5, #3 │ │ │ │ strb r0, [r3, #8] │ │ │ │ lsls r2, r5, #3 │ │ │ │ strb r6, [r2, #6] │ │ │ │ lsls r2, r5, #3 │ │ │ │ strb r4, [r3, #5] │ │ │ │ lsls r2, r5, #3 │ │ │ │ strb r6, [r6, #4] │ │ │ │ lsls r2, r5, #3 │ │ │ │ - ldrb r6, [r2, #18] │ │ │ │ + ldrb r6, [r5, #18] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r2, [r2, #13] │ │ │ │ + ldrb r2, [r5, #13] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r4, [r3, #16] │ │ │ │ + ldrb r4, [r6, #16] │ │ │ │ lsls r1, r3, #1 │ │ │ │ strb r0, [r4, #1] │ │ │ │ lsls r2, r5, #3 │ │ │ │ - ldrb r2, [r2, #18] │ │ │ │ + ldrb r2, [r5, #18] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r0, [r2, #16] │ │ │ │ + ldrb r0, [r5, #16] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #52] @ (321cdc ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -227903,29 +227901,29 @@ │ │ │ │ ldr r1, [pc, #52] @ (321ce4 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ str.w r4, [r0, #1104] @ 0x450 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strh r4, [r7, #2] │ │ │ │ + strh r4, [r2, #4] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrb r2, [r4, #8] │ │ │ │ + ldrb r2, [r7, #8] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r4, [r7, #8] │ │ │ │ + ldrb r4, [r2, #9] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 321d2c │ │ │ │ sub sp, #12 │ │ │ │ @@ -227933,29 +227931,29 @@ │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #48] @ (321d34 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldrb.w r0, [r0, #1100] @ 0x44c │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - strh r2, [r5, #0] │ │ │ │ + strh r2, [r0, #2] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrb r0, [r2, #7] │ │ │ │ + ldrb r0, [r5, #7] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r2, [r5, #7] │ │ │ │ + ldrb r2, [r0, #8] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 321d70 │ │ │ │ sub sp, #12 │ │ │ │ @@ -227963,24 +227961,24 @@ │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #36] @ (321d78 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 3210c0 │ │ │ │ nop │ │ │ │ - ldrb r2, [r3, #31] │ │ │ │ + ldrb r2, [r6, #31] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrb r0, [r0, #6] │ │ │ │ + ldrb r0, [r3, #6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r2, [r3, #6] │ │ │ │ + ldrb r2, [r6, #6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #84] @ 321de0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -227988,42 +227986,42 @@ │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #80] @ (321de8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ strd r1, ip, [sp, #8] │ │ │ │ ldr r3, [pc, #52] @ (321dec ) │ │ │ │ ldr r2, [pc, #56] @ (321df0 ) │ │ │ │ ldr r1, [pc, #56] @ (321df4 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #1040 @ 0x410 │ │ │ │ add r1, pc │ │ │ │ - bl 7e9190 │ │ │ │ + bl 7e9198 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrb r6, [r2, #30] │ │ │ │ + ldrb r6, [r5, #30] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrb r4, [r7, #4] │ │ │ │ + ldrb r4, [r2, #5] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r2, [r2, #5] │ │ │ │ + ldrb r2, [r5, #5] │ │ │ │ lsls r1, r3, #1 │ │ │ │ @ instruction: 0xfa4fffff │ │ │ │ @ instruction: 0xfa67ffff │ │ │ │ bl 59fdf6 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -228034,15 +228032,15 @@ │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #116] @ (321e88 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ vldr d7, [pc, #80] @ 321e78 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #1 │ │ │ │ movs r2, #18 │ │ │ │ mov.w r1, #768 @ 0x300 │ │ │ │ str.w r2, [r0, #1024] @ 0x400 │ │ │ │ movs r2, #144 @ 0x90 │ │ │ │ @@ -228062,46 +228060,46 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ ... │ │ │ │ - ldrb r2, [r3, #28] │ │ │ │ + ldrb r2, [r6, #28] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrb r0, [r0, #3] │ │ │ │ + ldrb r0, [r3, #3] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r6, [r2, #3] │ │ │ │ + ldrb r6, [r5, #3] │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00321e8c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #116] @ (321f14 ) │ │ │ │ sub sp, #16 │ │ │ │ mov r8, r1 │ │ │ │ add r0, pc │ │ │ │ mov sl, r2 │ │ │ │ mov r9, r3 │ │ │ │ - bl 72ec1c │ │ │ │ + bl 72ec24 │ │ │ │ ldr r3, [pc, #104] @ (321f18 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r2, [pc, #104] @ (321f1c ) │ │ │ │ ldr r1, [pc, #104] @ (321f20 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ ldr r4, [pc, #96] @ (321f24 ) │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [pc, #92] @ (321f28 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ bl 338654 │ │ │ │ ldr r3, [pc, #84] @ (321f2c ) │ │ │ │ @@ -228125,25 +228123,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ - ldrb r0, [r2, #1] │ │ │ │ + ldrb r0, [r5, #1] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r6, [r6, #25] │ │ │ │ + ldrb r6, [r1, #26] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - asrs r6, r3, #27 │ │ │ │ + asrs r6, r6, #27 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r2, r6, #27 │ │ │ │ + asrs r2, r1, #28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r4, [r4, #84] @ 0x54 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - strb r0, [r1, #22] │ │ │ │ + strb r0, [r4, #22] │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r5, [pc, #160] @ (321fd0 ) │ │ │ │ movs r0, r0 │ │ │ │ ldrb.w r3, [r0, #108] @ 0x6c │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 321f56 │ │ │ │ ldr.w r3, [r0, #196] @ 0xc4 │ │ │ │ @@ -228192,34 +228190,34 @@ │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r0, #240] @ 0xf0 │ │ │ │ mvns r0, r0 │ │ │ │ lsrs r0, r0, #31 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr.w r0, [r0, #220] @ 0xdc │ │ │ │ - b.w 88eb04 │ │ │ │ + b.w 88eb0c │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ adds r0, #200 @ 0xc8 │ │ │ │ - bl 87e1d8 │ │ │ │ + bl 87e1e0 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ uxtb r0, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ adds r0, #184 @ 0xb8 │ │ │ │ - bl 87e1d8 │ │ │ │ + bl 87e1e0 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ uxtb r0, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ @@ -228232,15 +228230,15 @@ │ │ │ │ ldrb.w r0, [r3, #105] @ 0x69 │ │ │ │ tst.w r0, #30 │ │ │ │ beq.n 322034 │ │ │ │ orr.w r2, r2, #6 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ movs r1, #1 │ │ │ │ strb.w r2, [r3, #102] @ 0x66 │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ push {r4} │ │ │ │ lsls r0, r1, #31 │ │ │ │ bmi.n 322048 │ │ │ │ lsls r4, r1, #30 │ │ │ │ bpl.n 322082 │ │ │ │ ldr r0, [r3, #112] @ 0x70 │ │ │ │ cbz r0, 322082 │ │ │ │ @@ -228249,15 +228247,15 @@ │ │ │ │ ldr.w r0, [r3, #224] @ 0xe0 │ │ │ │ cbz r0, 322060 │ │ │ │ orr.w r2, r2, #12 │ │ │ │ strb.w r2, [r3, #102] @ 0x66 │ │ │ │ movs r1, #1 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ pop {r4} │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ ldrb.w r0, [r3, #105] @ 0x69 │ │ │ │ lsls r4, r0, #31 │ │ │ │ bpl.n 32203a │ │ │ │ ldrb.w r0, [r3, #108] @ 0x6c │ │ │ │ lsls r0, r0, #31 │ │ │ │ bpl.n 32207c │ │ │ │ ldrb.w r0, [r3, #216] @ 0xd8 │ │ │ │ @@ -228272,15 +228270,15 @@ │ │ │ │ lsls r1, r1, #28 │ │ │ │ bne.n 322052 │ │ │ │ orr.w r2, r2, #1 │ │ │ │ strb.w r2, [r3, #102] @ 0x66 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ movs r1, #0 │ │ │ │ pop {r4} │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #128] @ (322134 ) │ │ │ │ @@ -228292,15 +228290,15 @@ │ │ │ │ ldr r3, [pc, #120] @ (322138 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ add.w r0, r5, #120 @ 0x78 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 7e8a84 │ │ │ │ + bl 7e8a8c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add.w r0, r5, #120 @ 0x78 │ │ │ │ ldrb.w r1, [r5, #104] @ 0x68 │ │ │ │ bic.w r3, r3, #6 │ │ │ │ str r3, [sp, #8] │ │ │ │ tst.w r1, #2 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ @@ -228309,15 +228307,15 @@ │ │ │ │ strne r3, [sp, #8] │ │ │ │ lsls r3, r1, #31 │ │ │ │ mov.w r1, #13 │ │ │ │ ittt mi │ │ │ │ ldrmi r3, [sp, #8] │ │ │ │ orrmi.w r3, r3, #2 │ │ │ │ strmi r3, [sp, #8] │ │ │ │ - bl 7e8a84 │ │ │ │ + bl 7e8a8c │ │ │ │ ldr r2, [pc, #52] @ (32213c ) │ │ │ │ ldr r3, [pc, #44] @ (322138 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -228383,31 +228381,31 @@ │ │ │ │ vcvt.f32.u32 s14, s14 │ │ │ │ vdiv.f32 s13, s14, s15 │ │ │ │ vdiv.f32 s14, s12, s13 │ │ │ │ vcvt.s32.f32 s15, s13 │ │ │ │ vmov r0, s13 │ │ │ │ vstr s15, [sp, #16] │ │ │ │ vstr s14, [sp, #20] │ │ │ │ - bl 8a84d0 │ │ │ │ + bl 8a84d8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov sl, r0 │ │ │ │ mov fp, r1 │ │ │ │ vldr s14, [sp, #20] │ │ │ │ vmov s15, r9 │ │ │ │ strd r3, r6, [sp, #24] │ │ │ │ strd r4, r8, [sp, #32] │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vmul.f32 s15, s15, s14 │ │ │ │ vmov r0, s15 │ │ │ │ - bl 8a84d0 │ │ │ │ + bl 8a84d8 │ │ │ │ add r2, sp, #24 │ │ │ │ strd r0, r1, [r5, #232] @ 0xe8 │ │ │ │ add.w r0, r5, #120 @ 0x78 │ │ │ │ movs r1, #1 │ │ │ │ - bl 7e8a84 │ │ │ │ + bl 7e8a8c │ │ │ │ ldr r3, [pc, #128] @ (322290 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 32224e │ │ │ │ ldr r2, [pc, #124] @ (322294 ) │ │ │ │ ldr r3, [pc, #108] @ (322288 ) │ │ │ │ add r2, pc │ │ │ │ @@ -228442,15 +228440,15 @@ │ │ │ │ bpl.n 322216 │ │ │ │ ldr r0, [pc, #60] @ (3222a0 ) │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ str.w r8, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r6, r4, [sp] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 322216 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ ldr r6, [pc, #440] @ (322438 ) │ │ │ │ strh r1, [r1, #18] │ │ │ │ ldr r0, [pc, #556] @ (3224b0 ) │ │ │ │ ldr r4, [r4, #44] @ 0x2c │ │ │ │ @@ -228463,15 +228461,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r4, #32] │ │ │ │ lsls r2, r5, #3 │ │ │ │ orrs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r1, #27] │ │ │ │ + strb r4, [r4, #27] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #236] @ (3223a0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -228481,19 +228479,19 @@ │ │ │ │ ldr.w r0, [r0, #244] @ 0xf4 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 88e7ec │ │ │ │ + bl 88e7f4 │ │ │ │ movs r1, #14 │ │ │ │ mov r2, sp │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 7e8a84 │ │ │ │ + bl 7e8a8c │ │ │ │ adds r0, #95 @ 0x5f │ │ │ │ itt eq │ │ │ │ moveq.w r3, #4294967295 @ 0xffffffff │ │ │ │ streq.w r3, [r4, #240] @ 0xf0 │ │ │ │ beq.n 322344 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldrb.w r1, [r4, #106] @ 0x6a │ │ │ │ @@ -228548,30 +228546,30 @@ │ │ │ │ moveq r3, r2 │ │ │ │ b.n 322334 │ │ │ │ ldr.w r3, [r4, #244] @ 0xf4 │ │ │ │ movs r0, #1 │ │ │ │ movw r4, #38528 @ 0x9680 │ │ │ │ movt r4, #152 @ 0x98 │ │ │ │ mov r5, r3 │ │ │ │ - bl 88eba8 │ │ │ │ + bl 88ebb0 │ │ │ │ adds r2, r0, r4 │ │ │ │ mov r0, r5 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ - bl 88ead4 │ │ │ │ + bl 88eadc │ │ │ │ b.n 322344 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [r0, #24] │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r6, #12] │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [pc, #4] @ (3223b4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ asrs r2, r2, #20 │ │ │ │ lsls r0, r7, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -228592,31 +228590,31 @@ │ │ │ │ movt r3, #2048 @ 0x800 │ │ │ │ strb.w r5, [r4, #98] @ 0x62 │ │ │ │ str.w r3, [r4, #101] @ 0x65 │ │ │ │ strb.w r5, [r4, #107] @ 0x6b │ │ │ │ str.w r5, [r4, #160] @ 0xa0 │ │ │ │ str.w r5, [r4, #240] @ 0xf0 │ │ │ │ str.w r5, [r4, #224] @ 0xe0 │ │ │ │ - bl 88e7ec │ │ │ │ + bl 88e7f4 │ │ │ │ ldr.w r0, [r4, #244] @ 0xf4 │ │ │ │ - bl 88e7ec │ │ │ │ + bl 88e7f4 │ │ │ │ add.w r0, r4, #184 @ 0xb8 │ │ │ │ - bl 87de40 │ │ │ │ + bl 87de48 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 87de40 │ │ │ │ + bl 87de48 │ │ │ │ movs r0, #1 │ │ │ │ - bl 88eba8 │ │ │ │ + bl 88ebb0 │ │ │ │ str r5, [r4, #112] @ 0x70 │ │ │ │ mov r3, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r5 │ │ │ │ strd r2, r3, [r4, #176] @ 0xb0 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ str.w r5, [r4, #152] @ 0x98 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ mov r0, r4 │ │ │ │ bl 3222a4 │ │ │ │ ldrb.w r3, [r4, #106] @ 0x6a │ │ │ │ bic.w r3, r3, #15 │ │ │ │ strb.w r3, [r4, #106] @ 0x6a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -228645,21 +228643,21 @@ │ │ │ │ adds r0, #120 @ 0x78 │ │ │ │ ldr r3, [pc, #148] @ (322538 ) │ │ │ │ ldr r2, [pc, #152] @ (32253c ) │ │ │ │ ldr r1, [pc, #152] @ (322540 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 7e9190 │ │ │ │ + bl 7e9198 │ │ │ │ mov r0, r4 │ │ │ │ bl 322140 │ │ │ │ movs r1, #2 │ │ │ │ add.w r2, r4, #152 @ 0x98 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 7e8a84 │ │ │ │ + bl 7e8a8c │ │ │ │ ldrb.w r3, [r4, #101] @ 0x65 │ │ │ │ mov r0, r4 │ │ │ │ ubfx r3, r3, #3, #1 │ │ │ │ str.w r3, [r4, #240] @ 0xf0 │ │ │ │ bl 3222a4 │ │ │ │ ldr.w r3, [r4, #240] @ 0xf0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -228679,15 +228677,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 28bc8c │ │ │ │ ldr r2, [pc, #60] @ (322544 ) │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #20 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 7e9290 │ │ │ │ + bl 7e9298 │ │ │ │ str.w r0, [r4, #164] @ 0xa4 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -228713,34 +228711,34 @@ │ │ │ │ ldr r2, [pc, #56] @ (322598 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #56] @ (32259c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #44] @ (3225a0 ) │ │ │ │ ldr r3, [pc, #48] @ (3225a4 ) │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r1, [pc, #44] @ (3225a8 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ movs r2, #3 │ │ │ │ strb.w ip, [r0, #66] @ 0x42 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72dfb4 │ │ │ │ - ldrb r2, [r4, #0] │ │ │ │ + b.w 72dfbc │ │ │ │ + ldrb r2, [r7, #0] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r0, [r1, #36] @ 0x24 │ │ │ │ + str r0, [r4, #36] @ 0x24 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r6, sp, #424 @ 0x1a8 │ │ │ │ + add r6, sp, #520 @ 0x208 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r3, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ ldr??.w r0, [r4, #229] @ 0xe5 │ │ │ │ ldrb.w r3, [r0, #101] @ 0x65 │ │ │ │ @@ -228787,29 +228785,29 @@ │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ add.w r2, r0, #184 @ 0xb8 │ │ │ │ strb.w r1, [r0, #98] @ 0x62 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 87e1e4 │ │ │ │ + bl 87e1ec │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ cbz r0, 32264e │ │ │ │ ldrb.w r2, [r3, #105] @ 0x69 │ │ │ │ orr.w r2, r2, #2 │ │ │ │ orr.w r2, r2, #17 │ │ │ │ mov r0, r3 │ │ │ │ strb.w r2, [r3, #105] @ 0x69 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 322008 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 87de8c │ │ │ │ + bl 87de94 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldrb.w r2, [r3, #105] @ 0x69 │ │ │ │ b.n 32263c │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -228819,40 +228817,40 @@ │ │ │ │ movs r3, #85 @ 0x55 │ │ │ │ ldr r1, [pc, #164] @ (32271c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #32 │ │ │ │ movs r5, #0 │ │ │ │ blx 28b624 │ │ │ │ ldr r3, [pc, #140] @ (322720 ) │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 88e758 │ │ │ │ + bl 88e760 │ │ │ │ str.w r6, [r4, #244] @ 0xf4 │ │ │ │ movs r0, #32 │ │ │ │ blx 28b624 │ │ │ │ ldr r3, [pc, #112] @ (322724 ) │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 88e758 │ │ │ │ + bl 88e760 │ │ │ │ ldr r0, [pc, #96] @ (322728 ) │ │ │ │ mov r1, r4 │ │ │ │ str.w r6, [r4, #220] @ 0xdc │ │ │ │ add r0, pc │ │ │ │ bl 338944 │ │ │ │ movs r2, #1 │ │ │ │ ldr r0, [pc, #84] @ (32272c ) │ │ │ │ @@ -228862,30 +228860,30 @@ │ │ │ │ ldr r2, [pc, #80] @ (322734 ) │ │ │ │ ldr r1, [pc, #84] @ (322738 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ strd r0, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 7e9190 │ │ │ │ + bl 7e9198 │ │ │ │ add.w r0, r4, #184 @ 0xb8 │ │ │ │ movs r1, #16 │ │ │ │ - bl 87de4c │ │ │ │ + bl 87de54 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ movs r1, #16 │ │ │ │ - bl 87de4c │ │ │ │ + bl 87de54 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 3223b8 │ │ │ │ - strb r4, [r1, #28] │ │ │ │ + strb r4, [r4, #28] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - strb r6, [r6, #12] │ │ │ │ + strb r6, [r1, #13] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r2, [r1, #23] │ │ │ │ + strb r2, [r4, #23] │ │ │ │ lsls r7, r3, #1 │ │ │ │ stc2 15, cr15, [fp], {255} @ 0xff │ │ │ │ vminnm.f32 , , │ │ │ │ stc2l 15, cr15, [r7], #1020 @ 0x3fc │ │ │ │ ldc2 15, cr15, [fp, #1020] @ 0x3fc │ │ │ │ vmaxnm.f16 , , │ │ │ │ lsls r7, r2, #3 │ │ │ │ @@ -228901,46 +228899,46 @@ │ │ │ │ movs r3, #85 @ 0x55 │ │ │ │ ldr r1, [pc, #100] @ (3227b8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r4, r0 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #120 @ 0x78 │ │ │ │ - bl 7e91d4 │ │ │ │ + bl 7e91dc │ │ │ │ ldr.w r0, [r4, #244] @ 0xf4 │ │ │ │ cbz r0, 32277e │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 88e7ec │ │ │ │ + bl 88e7f4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 28b964 │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ cbz r0, 322790 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 88e7ec │ │ │ │ + bl 88e7f4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 28b964 │ │ │ │ add.w r0, r4, #184 @ 0xb8 │ │ │ │ - bl 87de84 │ │ │ │ + bl 87de8c │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 87de84 │ │ │ │ + bl 87de8c │ │ │ │ ldr r0, [pc, #24] @ (3227bc ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 338a70 │ │ │ │ - strb r0, [r6, #24] │ │ │ │ + strb r0, [r1, #25] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - strb r2, [r3, #9] │ │ │ │ + strb r2, [r6, #9] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r6, [r5, #19] │ │ │ │ + strb r6, [r0, #20] │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldc2 15, cr15, [r1], {255} @ 0xff │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w r3, [r0, #168] @ 0xa8 │ │ │ │ @@ -228960,42 +228958,42 @@ │ │ │ │ addgt r6, r6, r2 │ │ │ │ bgt.n 322848 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r7, [r4, #220] @ 0xdc │ │ │ │ orrs r3, r0 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ - bl 88eba8 │ │ │ │ + bl 88ebb0 │ │ │ │ ldr.w r5, [r4, #232] @ 0xe8 │ │ │ │ ldr.w r2, [r4, #236] @ 0xec │ │ │ │ mov r6, r0 │ │ │ │ adds r5, r5, r5 │ │ │ │ mov r0, r7 │ │ │ │ adcs r2, r2 │ │ │ │ adds r5, r5, r5 │ │ │ │ adc.w r3, r2, r2 │ │ │ │ adds r2, r5, r6 │ │ │ │ adc.w r3, r3, r1 │ │ │ │ - bl 88ead4 │ │ │ │ + bl 88eadc │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 322008 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ orr.w r3, r3, #2 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ cmp r5, r6 │ │ │ │ beq.n 3227fa │ │ │ │ mov r0, r7 │ │ │ │ ldrb.w r8, [r5, #1]! │ │ │ │ - bl 87e1e4 │ │ │ │ + bl 87e1ec │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 322838 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 87de8c │ │ │ │ + bl 87de94 │ │ │ │ b.n 322844 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ mov r0, r4 │ │ │ │ lsls r2, r3, #31 │ │ │ │ itt mi │ │ │ │ orrmi.w r3, r3, #2 │ │ │ │ strbmi.w r3, [r4, #105] @ 0x69 │ │ │ │ @@ -229044,15 +229042,15 @@ │ │ │ │ beq.n 32298c │ │ │ │ ldrb.w r3, [r4, #104] @ 0x68 │ │ │ │ movs r2, #1 │ │ │ │ add.w r1, r4, #100 @ 0x64 │ │ │ │ lsls r0, r3, #27 │ │ │ │ bmi.n 3228ba │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 7e88f0 │ │ │ │ + bl 7e88f8 │ │ │ │ cbz r0, 322918 │ │ │ │ adds r0, #1 │ │ │ │ bne.n 3228c0 │ │ │ │ blx 28bf80 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #11 │ │ │ │ bne.n 3228c0 │ │ │ │ @@ -229063,33 +229061,33 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3229d4 │ │ │ │ ldr r2, [pc, #232] @ (322a14 ) │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #20 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ add r2, pc │ │ │ │ - bl 7e9290 │ │ │ │ + bl 7e9298 │ │ │ │ str.w r0, [r4, #164] @ 0xa4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3228c0 │ │ │ │ ldr.w r3, [r4, #160] @ 0xa0 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #160] @ 0xa0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 87e1d8 │ │ │ │ + bl 87e1e0 │ │ │ │ cbnz r0, 3229c0 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 87df98 │ │ │ │ + bl 87dfa0 │ │ │ │ ldr.w r2, [r4, #212] @ 0xd4 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ strb.w r0, [r4, #100] @ 0x64 │ │ │ │ cbnz r2, 322982 │ │ │ │ orr.w r3, r3, #32 │ │ │ │ b.n 3228e8 │ │ │ │ lsls r5, r3, #26 │ │ │ │ @@ -229099,15 +229097,15 @@ │ │ │ │ bne.n 3228f2 │ │ │ │ movs r3, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #112] @ 0x70 │ │ │ │ bl 322008 │ │ │ │ b.n 3228f2 │ │ │ │ movs r0, #1 │ │ │ │ - bl 88eba8 │ │ │ │ + bl 88ebb0 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ strd r0, r1, [r4, #176] @ 0xb0 │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -229150,37 +229148,37 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ lsls r3, r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r7, #14] │ │ │ │ + strb r4, [r2, #15] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - strb r2, [r0, #0] │ │ │ │ + strb r2, [r3, #0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r2, [r1, #1] │ │ │ │ + strb r2, [r4, #1] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r6, [r4, #14] │ │ │ │ + strb r6, [r7, #14] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r4, [r5, #124] @ 0x7c │ │ │ │ + strb r4, [r0, #0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r4, [r2, #1] │ │ │ │ + strb r4, [r5, #1] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r2, [r2, #14] │ │ │ │ + strb r2, [r5, #14] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r0, [r3, #124] @ 0x7c │ │ │ │ + ldr r0, [r6, #124] @ 0x7c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r4, [r0, #0] │ │ │ │ + strb r4, [r3, #0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r6, [r7, #13] │ │ │ │ + strb r6, [r2, #14] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r4, [r0, #124] @ 0x7c │ │ │ │ + ldr r4, [r3, #124] @ 0x7c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [r2, #124] @ 0x7c │ │ │ │ + ldr r4, [r5, #124] @ 0x7c │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r2 │ │ │ │ @@ -229225,15 +229223,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 322b74 │ │ │ │ ldr r2, [pc, #188] @ (322b8c ) │ │ │ │ add.w r0, r3, #120 @ 0x78 │ │ │ │ movs r1, #20 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 7e9290 │ │ │ │ + bl 7e9298 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str.w r0, [r3, #164] @ 0xa4 │ │ │ │ ldrb.w r2, [r3, #109] @ 0x6d │ │ │ │ ldrb.w r0, [r3, #103] @ 0x67 │ │ │ │ ldrb.w r1, [r3, #102] @ 0x66 │ │ │ │ strb.w r2, [r3, #108] @ 0x6c │ │ │ │ ubfx r0, r0, #6, #1 │ │ │ │ @@ -229262,52 +229260,52 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 322ae2 │ │ │ │ ldr r0, [pc, #76] @ (322b90 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f05c │ │ │ │ + bl 87f064 │ │ │ │ b.n 322b6e │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r3, #216] @ 0xd8 │ │ │ │ b.n 322b22 │ │ │ │ cmp r2, #192 @ 0xc0 │ │ │ │ itt eq │ │ │ │ moveq r2, #14 │ │ │ │ strbeq.w r2, [r3, #216] @ 0xd8 │ │ │ │ b.n 322b22 │ │ │ │ movs r2, #8 │ │ │ │ strb.w r2, [r3, #216] @ 0xd8 │ │ │ │ b.n 322b22 │ │ │ │ ldr r0, [pc, #44] @ (322b94 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f05c │ │ │ │ + bl 87f064 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 322b2a │ │ │ │ ldr r3, [pc, #32] @ (322b98 ) │ │ │ │ movw r2, #670 @ 0x29e │ │ │ │ ldr r1, [pc, #32] @ (322b9c ) │ │ │ │ ldr r0, [pc, #32] @ (322ba0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ vminnm.f32 , , │ │ │ │ - ldr r2, [r1, #116] @ 0x74 │ │ │ │ + ldr r2, [r4, #116] @ 0x74 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [r4, #108] @ 0x6c │ │ │ │ + ldr r4, [r7, #108] @ 0x6c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r6, [r0, #8] │ │ │ │ + strb r6, [r3, #8] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r4, [r1, #100] @ 0x64 │ │ │ │ + ldr r4, [r4, #100] @ 0x64 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [r6, #104] @ 0x68 │ │ │ │ + ldr r4, [r1, #108] @ 0x6c │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ cmp r2, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -229457,15 +229455,15 @@ │ │ │ │ str r5, [sp, #16] │ │ │ │ cmp r5, r3 │ │ │ │ beq.w 322c24 │ │ │ │ add r2, sp, #16 │ │ │ │ movs r1, #2 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ str.w r5, [r4, #152] @ 0x98 │ │ │ │ - bl 7e8a84 │ │ │ │ + bl 7e8a8c │ │ │ │ b.n 322c24 │ │ │ │ ldrb.w r1, [r4, #104] @ 0x68 │ │ │ │ and.w r2, r2, #31 │ │ │ │ lsls r3, r5, #27 │ │ │ │ strb.w r2, [r4, #104] @ 0x68 │ │ │ │ bmi.w 322c24 │ │ │ │ ldr.w r3, [r4, #240] @ 0xf0 │ │ │ │ @@ -229476,15 +229474,15 @@ │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 322c24 │ │ │ │ mov r0, r4 │ │ │ │ bl 3220a0 │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r5, [r4, #244] @ 0xf4 │ │ │ │ - bl 88eba8 │ │ │ │ + bl 88ebb0 │ │ │ │ ldr r2, [pc, #520] @ (322fa4 ) │ │ │ │ ldr r3, [pc, #492] @ (322f8c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -229493,25 +229491,25 @@ │ │ │ │ ldr.w r2, [r4, #232] @ 0xe8 │ │ │ │ ldr.w r3, [r4, #236] @ 0xec │ │ │ │ adds r2, r0, r2 │ │ │ │ mov r0, r5 │ │ │ │ adc.w r3, r3, r1 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 88ead4 │ │ │ │ + b.w 88eadc │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ bic.w r3, r3, #17 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 88e7ec │ │ │ │ + bl 88e7f4 │ │ │ │ movs r3, #0 │ │ │ │ add.w r0, r4, #184 @ 0xb8 │ │ │ │ str.w r3, [r4, #224] @ 0xe0 │ │ │ │ - bl 87de40 │ │ │ │ + bl 87de48 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 322cce │ │ │ │ ldrsb.w r3, [r4, #103] @ 0x67 │ │ │ │ cmp r3, #0 │ │ │ │ blt.n 322ecc │ │ │ │ ldrb.w r3, [r4, #108] @ 0x6c │ │ │ │ strb.w r2, [r4, #99] @ 0x63 │ │ │ │ @@ -229550,15 +229548,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 322bfe │ │ │ │ ldr r0, [pc, #332] @ (322fb4 ) │ │ │ │ strd r1, r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ b.n 322bfe │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 322c8e │ │ │ │ lsls r5, r3, #28 │ │ │ │ beq.w 322c24 │ │ │ │ @@ -229581,15 +229579,15 @@ │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ movs r1, #1 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ str r1, [r4, #112] @ 0x70 │ │ │ │ orr.w r3, r3, #32 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 87de40 │ │ │ │ + bl 87de48 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 322cd4 │ │ │ │ ldrh.w r2, [r4, #96] @ 0x60 │ │ │ │ eor.w r3, r2, r5 │ │ │ │ uxtb r3, r3 │ │ │ │ eors r3, r2 │ │ │ │ ldr r2, [pc, #220] @ (322fb8 ) │ │ │ │ @@ -229618,36 +229616,36 @@ │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ beq.n 322ef2 │ │ │ │ b.n 322cac │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 87e1e4 │ │ │ │ + bl 87e1ec │ │ │ │ cbnz r0, 322f66 │ │ │ │ ldrb.w r1, [r4, #99] @ 0x63 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 87de8c │ │ │ │ + bl 87de94 │ │ │ │ b.n 322e08 │ │ │ │ ldr.w r0, [r4, #244] @ 0xf4 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 88e7ec │ │ │ │ + bl 88e7f4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str.w r2, [r4, #240] @ 0xf0 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 322c98 │ │ │ │ b.n 322c8a │ │ │ │ movs r3, #8 │ │ │ │ strb.w r3, [r4, #216] @ 0xd8 │ │ │ │ b.n 322d10 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #216] @ 0xd8 │ │ │ │ b.n 322d10 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 87df98 │ │ │ │ + bl 87dfa0 │ │ │ │ b.n 322f30 │ │ │ │ ldr r3, [pc, #76] @ (322fc0 ) │ │ │ │ movw r2, #337 @ 0x151 │ │ │ │ ldr r1, [pc, #76] @ (322fc4 ) │ │ │ │ ldr r0, [pc, #76] @ (322fc8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -229673,25 +229671,25 @@ │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldrsh r0, [r2, r0] │ │ │ │ lsls r2, r5, #3 │ │ │ │ cmp r4, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r7, #68] @ 0x44 │ │ │ │ + ldr r2, [r2, #72] @ 0x48 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrb r4, [r3, r5] │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldrb r0, [r5, r4] │ │ │ │ lsls r2, r5, #3 │ │ │ │ - ldr r2, [r1, #96] @ 0x60 │ │ │ │ + ldr r2, [r4, #96] @ 0x60 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r0, [r2, #36] @ 0x24 │ │ │ │ + ldr r0, [r5, #36] @ 0x24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [r1, #52] @ 0x34 │ │ │ │ + ldr r4, [r4, #52] @ 0x34 │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ cmp r2, #8 │ │ │ │ @@ -229737,15 +229735,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32306e │ │ │ │ ldr r0, [pc, #416] @ (3231e4 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 32306e │ │ │ │ ldrsb.w r3, [r0, #103] @ 0x67 │ │ │ │ cmp r3, #0 │ │ │ │ itet lt │ │ │ │ ldrhlt.w r7, [r0, #96] @ 0x60 │ │ │ │ ldrbge.w r7, [r0, #101] @ 0x65 │ │ │ │ lsrlt r7, r7, #8 │ │ │ │ @@ -229814,15 +229812,15 @@ │ │ │ │ strb.w r3, [r6, #105] @ 0x69 │ │ │ │ mov r0, r6 │ │ │ │ bl 322008 │ │ │ │ ldrb.w r3, [r6, #104] @ 0x68 │ │ │ │ lsls r0, r3, #27 │ │ │ │ bmi.n 323064 │ │ │ │ add.w r0, r6, #120 @ 0x78 │ │ │ │ - bl 7e8ca8 │ │ │ │ + bl 7e8cb0 │ │ │ │ b.n 323064 │ │ │ │ ldr.w r3, [r0, #240] @ 0xf0 │ │ │ │ cmp r3, #0 │ │ │ │ bge.n 32314c │ │ │ │ ldrb.w r7, [r6, #106] @ 0x6a │ │ │ │ lsls r2, r7, #28 │ │ │ │ beq.w 323026 │ │ │ │ @@ -229832,46 +229830,46 @@ │ │ │ │ mov r8, r7 │ │ │ │ bl 322008 │ │ │ │ b.n 323064 │ │ │ │ bl 3222a4 │ │ │ │ b.n 323130 │ │ │ │ add.w r7, r6, #184 @ 0xb8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 87e1d8 │ │ │ │ + bl 87e1e0 │ │ │ │ cbz r0, 32317e │ │ │ │ mov.w r8, #0 │ │ │ │ movs r7, #0 │ │ │ │ ldr.w r3, [r6, #196] @ 0xc4 │ │ │ │ cbnz r3, 32318a │ │ │ │ ldrb.w r3, [r6, #105] @ 0x69 │ │ │ │ bic.w r3, r3, #17 │ │ │ │ strb.w r3, [r6, #105] @ 0x69 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r6, #224] @ 0xe0 │ │ │ │ b.n 323110 │ │ │ │ mov r0, r7 │ │ │ │ - bl 87df98 │ │ │ │ + bl 87dfa0 │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r0 │ │ │ │ b.n 323164 │ │ │ │ ldr.w r3, [r6, #220] @ 0xdc │ │ │ │ movs r0, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 88eba8 │ │ │ │ + bl 88ebb0 │ │ │ │ ldr.w r2, [r6, #232] @ 0xe8 │ │ │ │ mov lr, r0 │ │ │ │ ldr.w r3, [r6, #236] @ 0xec │ │ │ │ adds r2, r2, r2 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ adc.w ip, r3, r3 │ │ │ │ adds r2, r2, r2 │ │ │ │ adc.w ip, ip, ip │ │ │ │ adds.w r2, r2, lr │ │ │ │ adc.w r3, ip, r1 │ │ │ │ - bl 88ead4 │ │ │ │ + bl 88eadc │ │ │ │ b.n 323176 │ │ │ │ ldr r3, [pc, #40] @ (3231e8 ) │ │ │ │ mov.w r2, #474 @ 0x1da │ │ │ │ ldr r1, [pc, #40] @ (3231ec ) │ │ │ │ ldr r0, [pc, #40] @ (3231f0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -229883,26 +229881,26 @@ │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r0, [r2, r1] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r1, #44] @ 0x2c │ │ │ │ + ldr r0, [r4, #44] @ 0x2c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [r7, #56] @ 0x38 │ │ │ │ + ldr r6, [r2, #60] @ 0x3c │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r4, [r0, #0] │ │ │ │ + ldr r4, [r3, #0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r0, [r0, #16] │ │ │ │ + ldr r0, [r3, #16] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (323200 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 732a90 │ │ │ │ + b.w 732a98 │ │ │ │ nop │ │ │ │ lsrs r4, r1, #5 │ │ │ │ lsls r0, r7, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -229911,20 +229909,20 @@ │ │ │ │ ldr r2, [pc, #68] @ (323260 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (323264 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r1, [pc, #56] @ (323268 ) │ │ │ │ movs r2, #2 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 72dfb4 │ │ │ │ + bl 72dfbc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #48] @ (32326c ) │ │ │ │ ldr r2, [pc, #48] @ (323270 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ @@ -229933,19 +229931,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r6, [r3, #60] @ 0x3c │ │ │ │ + ldr r6, [r6, #60] @ 0x3c │ │ │ │ lsls r5, r5, #1 │ │ │ │ - strb r4, [r1, r6] │ │ │ │ + strb r4, [r4, r6] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r1, pc, #696 @ (adr r1, 323520 ) │ │ │ │ + add r1, pc, #792 @ (adr r1, 323580 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ @ instruction: 0xf2f200e5 │ │ │ │ lsrs r6, r0, #4 │ │ │ │ lsls r0, r7, #1 │ │ │ │ lsls r5, r5, #6 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -229961,15 +229959,15 @@ │ │ │ │ adds r1, #16 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #80] @ (3232e4 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r5, [pc, #76] @ (3232e8 ) │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [pc, #72] @ (3232ec ) │ │ │ │ add r5, pc │ │ │ │ ldrb.w r3, [r0, #1168] @ 0x490 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ ldr r1, [r5, r1] │ │ │ │ lsr.w r2, r6, r3 │ │ │ │ ldr r5, [r1, #0] │ │ │ │ @@ -229983,19 +229981,19 @@ │ │ │ │ movs r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r1 │ │ │ │ nop │ │ │ │ - ldr r2, [r6, #52] @ 0x34 │ │ │ │ + ldr r2, [r1, #56] @ 0x38 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r4, [r3, #28] │ │ │ │ + ldr r4, [r6, #28] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [r6, #28] │ │ │ │ + ldr r6, [r1, #32] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r2, [r3, r6] │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -230011,15 +230009,15 @@ │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r4, [pc, #88] @ (323370 ) │ │ │ │ ldr r6, [sp, #32] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [pc, #84] @ (323374 ) │ │ │ │ add r4, pc │ │ │ │ and.w r6, r6, #255 @ 0xff │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r4, [r3, #4] │ │ │ │ ldrb.w r3, [r0, #416] @ 0x1a0 │ │ │ │ @@ -230036,19 +230034,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ strd r1, r5, [sp, #36] @ 0x24 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx r1 │ │ │ │ nop │ │ │ │ - ldr r2, [r6, #44] @ 0x2c │ │ │ │ + ldr r2, [r1, #48] @ 0x30 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r2, [r0, #24] │ │ │ │ + ldr r2, [r3, #24] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [r3, #20] │ │ │ │ + ldr r6, [r6, #20] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r4, [r3, r4] │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -230061,47 +230059,47 @@ │ │ │ │ ldr r1, [pc, #80] @ (3233e0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [pc, #64] @ (3233e4 ) │ │ │ │ add.w r5, r0, #752 @ 0x2f0 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #416 @ 0x1a0 │ │ │ │ str r1, [sp, #0] │ │ │ │ adds r4, #28 │ │ │ │ - bl 73550c │ │ │ │ + bl 735514 │ │ │ │ ldr r2, [pc, #44] @ (3233e8 ) │ │ │ │ ldr r1, [pc, #44] @ (3233ec ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r1, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72e128 │ │ │ │ - ldr r4, [r5, #36] @ 0x24 │ │ │ │ + b.w 72e130 │ │ │ │ + ldr r4, [r0, #40] @ 0x28 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r2, [r3, #12] │ │ │ │ + ldr r2, [r6, #12] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [r6, #12] │ │ │ │ + ldr r6, [r1, #16] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [r3, #8] │ │ │ │ + ldr r4, [r6, #8] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strh r4, [r5, r7] │ │ │ │ + strb r4, [r0, r0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r0, pc, #64 @ (adr r0, 323430 ) │ │ │ │ + add r0, pc, #160 @ (adr r0, 323490 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #196] @ (3234c4 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -230111,28 +230109,28 @@ │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ mov r7, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #176] @ (3234d0 ) │ │ │ │ ldr r1, [pc, #180] @ (3234d4 ) │ │ │ │ add.w r3, r5, #28 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #0 │ │ │ │ - bl 72ee6c │ │ │ │ + bl 72ee74 │ │ │ │ cbnz r0, 323454 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -230164,45 +230162,45 @@ │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r1 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r1, r7 │ │ │ │ bl 3394f4 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r1, r4, #868 @ 0x364 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 339444 │ │ │ │ nop │ │ │ │ - ldr r4, [r6, #28] │ │ │ │ + ldr r4, [r1, #32] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r6, [r4, #4] │ │ │ │ + ldr r6, [r7, #4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r0, [r0, #8] │ │ │ │ + ldr r0, [r3, #8] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r0, [r1, r6] │ │ │ │ + strh r0, [r4, r6] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r7, [sp, #688] @ 0x2b0 │ │ │ │ + ldr r7, [sp, #784] @ 0x310 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r2, r3, #27 │ │ │ │ lsls r0, r7, #1 │ │ │ │ - str r0, [r1, #124] @ 0x7c │ │ │ │ + str r0, [r4, #124] @ 0x7c │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsls r0, r1, #4 │ │ │ │ + lsls r0, r4, #4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r4, r3, #4 │ │ │ │ + lsls r4, r6, #4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 003234e8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -230210,110 +230208,110 @@ │ │ │ │ sub sp, #20 │ │ │ │ mov sl, r2 │ │ │ │ mov fp, r3 │ │ │ │ add r4, pc │ │ │ │ ldr r7, [pc, #300] @ (323630 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ - bl 72ec1c │ │ │ │ + bl 72ec24 │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #292] @ (323634 ) │ │ │ │ add r7, pc │ │ │ │ ldr r2, [pc, #292] @ (323638 ) │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r6, [pc, #292] @ (32363c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r6, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add.w r8, r4, #28 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str.w r8, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [pc, #256] @ (323640 ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ ldrb.w r2, [sp, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ ldr.w r9, [pc, #252] @ 323644 │ │ │ │ - bl 72da4c │ │ │ │ + bl 72da54 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [pc, #232] @ (323648 ) │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r9, pc │ │ │ │ add r1, pc │ │ │ │ - bl 72dacc │ │ │ │ + bl 72dad4 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [pc, #208] @ (32364c ) │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r1, pc │ │ │ │ bl 338654 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r1, sl │ │ │ │ movs r2, #2 │ │ │ │ - bl 72ee1c │ │ │ │ + bl 72ee24 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r7, [pc, #160] @ (323650 ) │ │ │ │ ldr r1, [pc, #164] @ (323654 ) │ │ │ │ ldr r6, [pc, #164] @ (323658 ) │ │ │ │ add r7, pc │ │ │ │ ldrb.w r2, [sp, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add r6, pc │ │ │ │ - bl 72da4c │ │ │ │ + bl 72da54 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [pc, #140] @ (32365c ) │ │ │ │ ldr.w r2, [r9, r3] │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r1, r2 │ │ │ │ bl 339840 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ bl 339198 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movs r1, #0 │ │ │ │ bl 339554 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r0 │ │ │ │ mov r3, fp │ │ │ │ ldr r0, [sp, #12] │ │ │ │ str r1, [sp, #0] │ │ │ │ @@ -230323,41 +230321,42 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - str r0, [r2, #120] @ 0x78 │ │ │ │ + str r0, [r5, #120] @ 0x78 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r4, [r3, r2] │ │ │ │ + strh r4, [r6, r2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [r4, #12] │ │ │ │ + ldr r4, [r7, #12] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r2, [r2, #116] @ 0x74 │ │ │ │ + str r2, [r5, #116] @ 0x74 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [sp, #720] @ 0x2d0 │ │ │ │ + ldr r6, [sp, #816] @ 0x330 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r0, [r3, #116] @ 0x74 │ │ │ │ + str r0, [r6, #116] @ 0x74 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrsb r2, [r3, r3] │ │ │ │ lsls r2, r5, #3 │ │ │ │ - str r0, [r3, #92] @ 0x5c │ │ │ │ + str r0, [r6, #92] @ 0x5c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsh r2, [r3, r3] │ │ │ │ + ldrsh r2, [r6, r3] │ │ │ │ lsls r3, r4, #1 │ │ │ │ - vshr.u32 q8, q4, #26 │ │ │ │ - strh r4, [r3, #30] │ │ │ │ + vshr.u32 q8, q4, #2 │ │ │ │ + strh r4, [r6, #30] │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + movs r6, r1 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - vshr.u32 q8, q4, #10 │ │ │ │ ldr r5, [pc, #160] @ (323700 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (323668 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ lsls r6, r4, #23 │ │ │ │ lsls r0, r7, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -230369,19 +230368,19 @@ │ │ │ │ ldr r1, [pc, #144] @ (323718 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #136] @ (32371c ) │ │ │ │ add.w r0, r4, #1768 @ 0x6e8 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r2, r7 │ │ │ │ movs r1, #0 │ │ │ │ add r5, pc │ │ │ │ - bl 72ee6c │ │ │ │ + bl 72ee74 │ │ │ │ cbnz r0, 3236ba │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -230415,25 +230414,25 @@ │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 443cd8 │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r5, #120] @ 0x78 │ │ │ │ + str r0, [r0, #124] @ 0x7c │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r2, [r4, r4] │ │ │ │ + str r2, [r7, r4] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r5, [sp, #280] @ 0x118 │ │ │ │ + ldr r5, [sp, #376] @ 0x178 │ │ │ │ lsls r2, r3, #1 │ │ │ │ strb r6, [r3, r6] │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r4, #84] @ 0x54 │ │ │ │ + str r2, [r7, #84] @ 0x54 │ │ │ │ lsls r7, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #120] @ (3237b0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -230442,26 +230441,26 @@ │ │ │ │ ldr r1, [pc, #120] @ (3237b8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #8 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #104] @ (3237bc ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #104] @ (3237c0 ) │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #1 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #88] @ (3237c4 ) │ │ │ │ ldr r3, [pc, #88] @ (3237c8 ) │ │ │ │ movw r1, #6966 @ 0x1b36 │ │ │ │ movt r1, #2 │ │ │ │ strb.w r4, [r0, #112] @ 0x70 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ @@ -230480,23 +230479,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str r0, [r6, #108] @ 0x6c │ │ │ │ + str r0, [r1, #112] @ 0x70 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r6, [r4, r1] │ │ │ │ + str r6, [r7, r1] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [sp, #552] @ 0x228 │ │ │ │ + ldr r4, [sp, #648] @ 0x288 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r6, r6, #20 │ │ │ │ + lsls r6, r1, #21 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r6, [sp, #376] @ 0x178 │ │ │ │ + str r6, [sp, #472] @ 0x1d8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ mcr2 15, 7, pc, cr13, cr15, {7} @ │ │ │ │ lsls r7, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r7, #18 │ │ │ │ lsls r0, r7, #1 │ │ │ │ push {r4, lr} │ │ │ │ @@ -230510,25 +230509,25 @@ │ │ │ │ ldr r1, [pc, #40] @ (323810 ) │ │ │ │ ldr r0, [pc, #40] @ (323814 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r0, r4, #1768 @ 0x6e8 │ │ │ │ - bl 732eb4 │ │ │ │ - bl 72ef5c │ │ │ │ + bl 732ebc │ │ │ │ + bl 72ef64 │ │ │ │ ldr.w r0, [r4, #1884] @ 0x75c │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 7307e4 │ │ │ │ - ldr r7, [pc, #776] @ (323b18 ) │ │ │ │ + b.w 7307ec │ │ │ │ + ldr r7, [pc, #872] @ (323b78 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r3, [sp, #928] @ 0x3a0 │ │ │ │ + ldr r4, [sp, #0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r2, [r0, #100] @ 0x64 │ │ │ │ + str r2, [r3, #100] @ 0x64 │ │ │ │ lsls r5, r5, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #76] @ (323874 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -230537,60 +230536,60 @@ │ │ │ │ ldr r1, [pc, #76] @ (32387c ) │ │ │ │ add r4, pc │ │ │ │ adds r5, r4, r3 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [pc, #60] @ (323880 ) │ │ │ │ add.w r5, r0, #1768 @ 0x6e8 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #416 @ 0x1a0 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 73550c │ │ │ │ + bl 735514 │ │ │ │ ldr r2, [pc, #44] @ (323884 ) │ │ │ │ ldr r1, [pc, #44] @ (323888 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r1, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72e128 │ │ │ │ - str r0, [r0, #96] @ 0x60 │ │ │ │ + b.w 72e130 │ │ │ │ + str r0, [r3, #96] @ 0x60 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r4, [r6, #68] @ 0x44 │ │ │ │ + str r4, [r1, #72] @ 0x48 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r0, [r1, #72] @ 0x48 │ │ │ │ + str r0, [r4, #72] @ 0x48 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r6, [r7, #60] @ 0x3c │ │ │ │ + str r6, [r2, #64] @ 0x40 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r7, [pc, #320] @ (3239c8 ) │ │ │ │ + ldr r7, [pc, #416] @ (323a28 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r3, [sp, #464] @ 0x1d0 │ │ │ │ + ldr r3, [sp, #560] @ 0x230 │ │ │ │ lsls r2, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (3238b4 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 732a74 │ │ │ │ + bl 732a7c │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ lsls r4, r4, #16 │ │ │ │ lsls r0, r7, #1 │ │ │ │ addw r1, r1, #906 @ 0x38a │ │ │ │ str.w r2, [r0, r1, lsl #2] │ │ │ │ ldr.w r2, [r0, #1936] @ 0x790 │ │ │ │ mov r1, r2 │ │ │ │ cbz r2, 3238e2 │ │ │ │ @@ -230615,17 +230614,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #88 @ 0x58 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 28b63c │ │ │ │ nop │ │ │ │ - str r2, [r5, #84] @ 0x54 │ │ │ │ + str r2, [r0, #88] @ 0x58 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r2, [r1, #60] @ 0x3c │ │ │ │ + str r2, [r4, #60] @ 0x3c │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr.w r3, [r0, #1936] @ 0x790 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32399c │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -230644,16 +230643,16 @@ │ │ │ │ add r9, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ adds r5, #1 │ │ │ │ - bl 732eb4 │ │ │ │ - bl 72ef5c │ │ │ │ + bl 732ebc │ │ │ │ + bl 72ef64 │ │ │ │ add.w r1, r4, #248 @ 0xf8 │ │ │ │ add.w r0, r6, #1768 @ 0x6e8 │ │ │ │ add.w r4, r4, #416 @ 0x1a0 │ │ │ │ bl 5302b4 │ │ │ │ ldr.w r0, [r7, #4]! │ │ │ │ blx 28b964 │ │ │ │ ldr.w r3, [r6, #1936] @ 0x790 │ │ │ │ @@ -230670,40 +230669,40 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - str r4, [r5, #80] @ 0x50 │ │ │ │ + str r4, [r0, #84] @ 0x54 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r6, [pc, #384] @ (323b34 ) │ │ │ │ + ldr r6, [pc, #480] @ (323b94 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r2, [sp, #536] @ 0x218 │ │ │ │ + ldr r2, [sp, #632] @ 0x278 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w fp, [pc, #328] @ 323b18 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr r3, [pc, #324] @ (323b1c ) │ │ │ │ add fp, pc │ │ │ │ ldr r2, [pc, #324] @ (323b20 ) │ │ │ │ ldr r1, [pc, #324] @ (323b24 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldrh.w r3, [r0, #110] @ 0x6e │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 323af2 │ │ │ │ cmp r3, #4 │ │ │ │ ittt eq │ │ │ │ streq r3, [sp, #44] @ 0x2c │ │ │ │ moveq r0, #32 │ │ │ │ @@ -230745,18 +230744,18 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r1, [sp, #24] │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ movs r1, #0 │ │ │ │ - bl 72ee6c │ │ │ │ + bl 72ee74 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 323afc │ │ │ │ ldr r0, [pc, #184] @ (323b38 ) │ │ │ │ adds r6, #1 │ │ │ │ str r7, [r4, #116] @ 0x74 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ @@ -230811,29 +230810,29 @@ │ │ │ │ nop.w │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r4, r1] │ │ │ │ lsls r2, r5, #3 │ │ │ │ - str r2, [r1, #72] @ 0x48 │ │ │ │ + str r2, [r4, #72] @ 0x48 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - lsls r6, r5, #10 │ │ │ │ + lsls r6, r0, #11 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r3, [sp, #856] @ 0x358 │ │ │ │ + str r3, [sp, #952] @ 0x3b8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r2, [r2, #68] @ 0x44 │ │ │ │ + str r2, [r5, #68] @ 0x44 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r4, [r0, #44] @ 0x2c │ │ │ │ + str r4, [r3, #44] @ 0x2c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r5, [pc, #344] @ (323c8c ) │ │ │ │ + ldr r5, [pc, #440] @ (323cec ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r1, [sp, #480] @ 0x1e0 │ │ │ │ + ldr r1, [sp, #576] @ 0x240 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r0, [r6, #36] @ 0x24 │ │ │ │ + str r0, [r1, #40] @ 0x28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ subs r0, r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -230844,27 +230843,27 @@ │ │ │ │ ldr r1, [pc, #132] @ (323bdc ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #116] @ (323be0 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #116] @ (323be4 ) │ │ │ │ adds r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movw r4, #6966 @ 0x1b36 │ │ │ │ movt r4, #4 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r1, [pc, #92] @ (323be8 ) │ │ │ │ ldr r2, [pc, #96] @ (323bec ) │ │ │ │ ldr r3, [pc, #96] @ (323bf0 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #92] @ 0x5c │ │ │ │ movs r1, #1 │ │ │ │ @@ -230875,35 +230874,35 @@ │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ mov.w r2, #1792 @ 0x700 │ │ │ │ add r1, pc │ │ │ │ strh.w r2, [r0, #114] @ 0x72 │ │ │ │ movs r2, #4 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72dfb4 │ │ │ │ + bl 72dfbc │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str r0, [r2, #48] @ 0x30 │ │ │ │ + str r0, [r5, #48] @ 0x30 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r4, [pc, #312] @ (323d14 ) │ │ │ │ + ldr r4, [pc, #408] @ (323d74 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r0, [sp, #456] @ 0x1c8 │ │ │ │ + ldr r0, [sp, #552] @ 0x228 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r6, r3, #4 │ │ │ │ + lsls r6, r6, #4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r2, [sp, #280] @ 0x118 │ │ │ │ + str r2, [sp, #376] @ 0x178 │ │ │ │ lsls r0, r3, #1 │ │ │ │ mcr2 15, 1, pc, cr7, cr15, {7} @ │ │ │ │ stc2 15, cr15, [r1, #1020] @ 0x3fc │ │ │ │ lsls r6, r4, #4 │ │ │ │ lsls r0, r7, #1 │ │ │ │ @ instruction: 0xeaf400e5 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -230917,25 +230916,25 @@ │ │ │ │ ldr r1, [pc, #136] @ (323c98 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #120] @ (323c9c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (323ca0 ) │ │ │ │ adds r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #104] @ (323ca4 ) │ │ │ │ ldr r3, [pc, #108] @ (323ca8 ) │ │ │ │ ldr r1, [pc, #108] @ (323cac ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #104] @ (323cb0 ) │ │ │ │ @@ -230950,36 +230949,36 @@ │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r0, #112] @ 0x70 │ │ │ │ mov.w r2, #1792 @ 0x700 │ │ │ │ strh.w r2, [r0, #114] @ 0x72 │ │ │ │ movs r2, #2 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72dfb4 │ │ │ │ + bl 72dfbc │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - str r0, [r3, #36] @ 0x24 │ │ │ │ + str r0, [r6, #36] @ 0x24 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r3, [pc, #600] @ (323ef0 ) │ │ │ │ + ldr r3, [pc, #696] @ (323f50 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r7, [sp, #744] @ 0x2e8 │ │ │ │ + str r7, [sp, #840] @ 0x348 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r6, r4, #1 │ │ │ │ + lsls r6, r7, #1 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r1, [sp, #568] @ 0x238 │ │ │ │ + str r1, [sp, #664] @ 0x298 │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldc2l 15, cr15, [r7, #-1020]! @ 0xfffffc04 │ │ │ │ lsls r2, r0, #2 │ │ │ │ lsls r0, r7, #1 │ │ │ │ orrs.w r0, r6, r5, asr #3 │ │ │ │ stc2l 15, cr15, [r5], {255} @ 0xff │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -230996,22 +230995,22 @@ │ │ │ │ mov r2, r6 │ │ │ │ add r4, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r4, #96 @ 0x60 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r9, r0 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #11 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldrh.w r8, [r0, #110] @ 0x6e │ │ │ │ cmp.w r8, #3 │ │ │ │ beq.n 323d6a │ │ │ │ cmp.w r8, #4 │ │ │ │ bne.n 323d70 │ │ │ │ ldr.w fp, [pc, #116] @ 323d80 │ │ │ │ addw r6, r9, #3640 @ 0xe38 │ │ │ │ @@ -231025,23 +231024,23 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, fp │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ strd r9, r4, [sp] │ │ │ │ adds r4, #1 │ │ │ │ - bl 7305ec │ │ │ │ + bl 7305f4 │ │ │ │ ldr r2, [pc, #84] @ (323d8c ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov.w r3, #416 @ 0x1a0 │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ - bl 73550c │ │ │ │ + bl 735514 │ │ │ │ adds r6, #32 │ │ │ │ add.w r5, r5, #416 @ 0x1a0 │ │ │ │ cmp r4, r8 │ │ │ │ bne.n 323d24 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -231049,37 +231048,37 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov.w r8, #2 │ │ │ │ b.n 323d08 │ │ │ │ bl 3238e8 │ │ │ │ - vmov.i32 q8, #168 @ 0x000000a8 │ │ │ │ - str r0, [sp, #944] @ 0x3b0 │ │ │ │ + vshr.u16 q8, q4, #6 │ │ │ │ + str r1, [sp, #16] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r4, [r2, #24] │ │ │ │ + str r4, [r5, #24] │ │ │ │ lsls r5, r5, #1 │ │ │ │ sdiv pc, fp, pc │ │ │ │ - ldrsh r4, [r4, r7] │ │ │ │ + ldrsh r4, [r7, r7] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsh r0, [r5, r7] │ │ │ │ + str r0, [r0, #0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsh r2, [r1, r4] │ │ │ │ + ldrsh r2, [r4, r4] │ │ │ │ lsls r7, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (323db4 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 732a74 │ │ │ │ + bl 732a7c │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ vshr.u16 q8, , #4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #100] @ (323e30 ) │ │ │ │ @@ -231087,25 +231086,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #104] @ (323e38 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #92] @ (323e3c ) │ │ │ │ ldr r1, [pc, #92] @ (323e40 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ mov r0, r6 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r4, [pc, #76] @ (323e44 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #76] @ (323e48 ) │ │ │ │ ldr r1, [pc, #76] @ (323e4c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ @@ -231122,24 +231121,24 @@ │ │ │ │ str r2, [r3, #104] @ 0x68 │ │ │ │ add r1, pc │ │ │ │ movs r2, #1 │ │ │ │ str.w ip, [r3, #108] @ 0x6c │ │ │ │ str r4, [r3, #116] @ 0x74 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72dfb4 │ │ │ │ - str r4, [r0, #16] │ │ │ │ + b.w 72dfbc │ │ │ │ + str r4, [r3, #16] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r1, [pc, #872] @ (3241a0 ) │ │ │ │ + ldr r1, [pc, #968] @ (324200 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r5, [sp, #1016] @ 0x3f8 │ │ │ │ + str r6, [sp, #88] @ 0x58 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrsh r2, [r4, r5] │ │ │ │ + ldrsh r2, [r7, r5] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsh r2, [r0, r6] │ │ │ │ + ldrsh r2, [r3, r6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r3, r5, #24 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r1, #13 │ │ │ │ movs r0, r0 │ │ │ │ @@ -231160,31 +231159,31 @@ │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #52] @ (323eb0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r0, #92] @ 0x5c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r2, [r3, #4] │ │ │ │ + str r2, [r6, #4] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrsh r0, [r1, r3] │ │ │ │ + ldrsh r0, [r4, r3] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsh r2, [r5, r3] │ │ │ │ + ldrsh r2, [r0, r4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 323eec │ │ │ │ sub sp, #12 │ │ │ │ @@ -231192,24 +231191,24 @@ │ │ │ │ movs r3, #27 │ │ │ │ ldr r1, [pc, #36] @ (323ef4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 7e8ca8 │ │ │ │ - str r6, [r0, #0] │ │ │ │ + b.w 7e8cb0 │ │ │ │ + str r6, [r3, #0] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrsh r4, [r5, r2] │ │ │ │ + ldrsh r4, [r0, r3] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsh r6, [r0, r3] │ │ │ │ + ldrsh r6, [r3, r3] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 323f30 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231217,24 +231216,24 @@ │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #36] @ (323f38 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 703220 │ │ │ │ + b.w 703228 │ │ │ │ nop │ │ │ │ - ldrsh r2, [r0, r7] │ │ │ │ + ldrsh r2, [r3, r7] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrsh r0, [r6, r0] │ │ │ │ + ldrsh r0, [r1, r1] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsh r2, [r2, r1] │ │ │ │ + ldrsh r2, [r5, r1] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 323f8c │ │ │ │ sub sp, #8 │ │ │ │ @@ -231245,31 +231244,31 @@ │ │ │ │ movs r4, #0 │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ movs r3, #29 │ │ │ │ str.w r4, [r0, #184] @ 0xb8 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r1, r4 │ │ │ │ - bl 7032fc │ │ │ │ + bl 703304 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrsh r6, [r7, r5] │ │ │ │ + ldrsh r6, [r2, r6] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrsh r6, [r0, r0] │ │ │ │ + ldrsh r6, [r3, r0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r2, [r5, r7] │ │ │ │ + ldrsh r2, [r0, r0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 323fe8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231277,33 +231276,33 @@ │ │ │ │ movs r3, #27 │ │ │ │ ldr r1, [pc, #60] @ (323ff0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r0, [r0, #184] @ 0xb8 │ │ │ │ cbnz r0, 323fde │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28bc88 │ │ │ │ - ldrsh r2, [r4, r4] │ │ │ │ + ldrsh r2, [r7, r4] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrb r0, [r1, r7] │ │ │ │ + ldrb r0, [r4, r7] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r2, [r4, r7] │ │ │ │ + ldrb r2, [r7, r7] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #100] @ 324068 │ │ │ │ sub sp, #16 │ │ │ │ @@ -231314,27 +231313,27 @@ │ │ │ │ ldr r2, [pc, #92] @ (324070 ) │ │ │ │ add.w r4, ip, #60 @ 0x3c │ │ │ │ movs r3, #29 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #84] @ (324074 ) │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #80] @ (324078 ) │ │ │ │ add r4, pc │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 324040 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 703150 │ │ │ │ + b.w 703158 │ │ │ │ ldr r2, [pc, #56] @ (32407c ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 324030 │ │ │ │ ldr r2, [pc, #52] @ (324080 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ @@ -231342,33 +231341,33 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 324030 │ │ │ │ ldr r1, [r0, #120] @ 0x78 │ │ │ │ mov r2, r5 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #40] @ (324084 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 324030 │ │ │ │ nop │ │ │ │ - ldrsh r6, [r0, r3] │ │ │ │ + ldrsh r6, [r3, r3] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrb r6, [r1, r5] │ │ │ │ + ldrb r6, [r4, r5] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r6, [r5, r4] │ │ │ │ + ldrb r6, [r0, r5] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r4, [pc, #88] @ (3240d0 ) │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r2, r5] │ │ │ │ + ldrb r0, [r5, r5] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #160] @ 324138 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231379,15 +231378,15 @@ │ │ │ │ add.w r4, ip, #60 @ 0x3c │ │ │ │ movs r3, #29 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #148] @ (324144 ) │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [pc, #140] @ (324148 ) │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 324114 │ │ │ │ cmp r5, #1 │ │ │ │ @@ -231395,66 +231394,66 @@ │ │ │ │ cmp r5, #4 │ │ │ │ bne.n 3240de │ │ │ │ ldr.w r0, [r7, #184] @ 0xb8 │ │ │ │ cbnz r0, 3240fe │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 7030d0 │ │ │ │ + b.w 7030d8 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 70309c │ │ │ │ + b.w 7030a4 │ │ │ │ blx 28bc8c │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ str.w r3, [r7, #184] @ 0xb8 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 7030d0 │ │ │ │ + b.w 7030d8 │ │ │ │ ldr r3, [pc, #52] @ (32414c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3240c4 │ │ │ │ ldr r3, [pc, #48] @ (324150 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3240c4 │ │ │ │ ldr r1, [r0, #120] @ 0x78 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #36] @ (324154 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3240c4 │ │ │ │ nop │ │ │ │ - ldrsh r2, [r6, r0] │ │ │ │ + ldrsh r2, [r1, r1] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrb r4, [r3, r2] │ │ │ │ + ldrb r4, [r6, r2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r4, [r7, r2] │ │ │ │ + ldrb r4, [r2, r3] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r3, [pc, #520] @ (324350 ) │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r0, #68] @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r5, r2] │ │ │ │ + ldrb r2, [r0, r3] │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #208] @ (32423c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -231466,69 +231465,69 @@ │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ ldr r5, [pc, #204] @ (324248 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #27 │ │ │ │ mov r9, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r7, r0 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ add r5, pc │ │ │ │ - bl 7e8e1c │ │ │ │ + bl 7e8e24 │ │ │ │ cbnz r0, 3241aa │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r4 │ │ │ │ add.w r0, r7, #152 @ 0x98 │ │ │ │ - bl 7e88f0 │ │ │ │ + bl 7e88f8 │ │ │ │ ldr r3, [pc, #148] @ (32424c ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 324216 │ │ │ │ cmp r4, r8 │ │ │ │ it le │ │ │ │ movle r4, r8 │ │ │ │ ble.n 324194 │ │ │ │ mov r0, r9 │ │ │ │ bic.w r4, r8, r8, asr #31 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr r3, [pc, #124] @ (324250 ) │ │ │ │ ldr r2, [pc, #124] @ (324254 ) │ │ │ │ ldr r1, [pc, #128] @ (324258 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldrb.w r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 324194 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 7032fc │ │ │ │ + bl 703304 │ │ │ │ ldr.w r3, [r7, #184] @ 0xb8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 324194 │ │ │ │ ldr r2, [pc, #88] @ (32425c ) │ │ │ │ mov r3, r7 │ │ │ │ add.w r0, r7, #152 @ 0x98 │ │ │ │ movs r1, #20 │ │ │ │ add r2, pc │ │ │ │ - bl 7e9290 │ │ │ │ + bl 7e9298 │ │ │ │ str.w r0, [r7, #184] @ 0xb8 │ │ │ │ b.n 324194 │ │ │ │ ldr r3, [pc, #72] @ (324260 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3241c0 │ │ │ │ @@ -231538,38 +231537,38 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3241c0 │ │ │ │ ldr r0, [pc, #60] @ (324268 ) │ │ │ │ mov r3, r8 │ │ │ │ ldr.w r1, [r9, #120] @ 0x78 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3241c0 │ │ │ │ - ldrb r2, [r4, r5] │ │ │ │ + ldrb r2, [r7, r5] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrb r2, [r4, r0] │ │ │ │ + ldrb r2, [r7, r0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r2, [r0, r0] │ │ │ │ + ldrb r2, [r3, r0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r2, [pc, #704] @ (32450c ) │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r7, r3] │ │ │ │ + ldrb r4, [r2, r4] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrh r4, [r5, r5] │ │ │ │ + ldrh r4, [r0, r6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r4, [r1, r6] │ │ │ │ + ldrh r4, [r4, r6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ stc2 15, cr15, [pc, #-1020]! @ 323e64 │ │ │ │ movs r4, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r2, r7] │ │ │ │ + ldrh r0, [r5, r7] │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #140] @ (32430c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -231579,73 +231578,73 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #27 │ │ │ │ mov r5, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #124] @ (324318 ) │ │ │ │ ldr r1, [pc, #124] @ (32431c ) │ │ │ │ add.w r3, r4, #112 @ 0x70 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr r2, [pc, #96] @ (324320 ) │ │ │ │ ldr r1, [pc, #100] @ (324324 ) │ │ │ │ movs r3, #29 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldrb.w r3, [r0, #92] @ 0x5c │ │ │ │ cbz r3, 3242fc │ │ │ │ ldr r0, [r6, #20] │ │ │ │ cbz r0, 3242e6 │ │ │ │ subs r1, r7, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 81c698 │ │ │ │ + b.w 81c6a0 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ subs r1, r7, #0 │ │ │ │ add.w r0, r8, #152 @ 0x98 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 7e9044 │ │ │ │ + bl 7e904c │ │ │ │ b.n 3242d2 │ │ │ │ - ldrb r6, [r1, r1] │ │ │ │ + ldrb r6, [r4, r1] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrh r4, [r6, r3] │ │ │ │ + ldrh r4, [r1, r4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r6, [r1, r4] │ │ │ │ + ldrh r6, [r4, r4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r2, r1 │ │ │ │ + cmp r2, r4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r1, [sp, #184] @ 0xb8 │ │ │ │ + str r1, [sp, #280] @ 0x118 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r6, [r0, r2] │ │ │ │ + ldrh r6, [r3, r2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r6, [r4, r2] │ │ │ │ + ldrh r6, [r7, r2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #200] @ (324400 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -231656,36 +231655,36 @@ │ │ │ │ add.w ip, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 732eb4 │ │ │ │ - bl 733118 │ │ │ │ + bl 732ebc │ │ │ │ + bl 733120 │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ movs r3, #29 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldrb.w r2, [r0, #92] @ 0x5c │ │ │ │ cbz r2, 3243ac │ │ │ │ ldr r2, [pc, #152] @ (32440c ) │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #1 │ │ │ │ strd r3, r1, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #144] @ (324410 ) │ │ │ │ strd r2, r5, [sp] │ │ │ │ add.w r4, r5, #152 @ 0x98 │ │ │ │ ldr r2, [pc, #140] @ (324414 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 7e9190 │ │ │ │ + bl 7e9198 │ │ │ │ ldr.w r0, [r5, #184] @ 0xb8 │ │ │ │ cbnz r0, 3243d6 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -231700,39 +231699,39 @@ │ │ │ │ ldr r3, [pc, #96] @ (32441c ) │ │ │ │ strd r1, r5, [sp] │ │ │ │ ldr r2, [pc, #92] @ (324420 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #92] @ (324424 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 7e9190 │ │ │ │ + bl 7e9198 │ │ │ │ ldr.w r0, [r5, #184] @ 0xb8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 324398 │ │ │ │ blx 28bc8c │ │ │ │ ldr r2, [pc, #76] @ (324428 ) │ │ │ │ mov r3, r5 │ │ │ │ movs r1, #20 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 7e9290 │ │ │ │ + bl 7e9298 │ │ │ │ str.w r0, [r5, #184] @ 0xb8 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrh r4, [r2, r6] │ │ │ │ + ldrh r4, [r5, r6] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrh r2, [r0, r0] │ │ │ │ + ldrh r2, [r3, r0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r4, [r4, r0] │ │ │ │ + ldrh r4, [r7, r0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ @ instruction: 0xffabffff │ │ │ │ @ instruction: 0xfb6bffff │ │ │ │ stc2l 15, cr15, [r5], #-1020 @ 0xfffffc04 │ │ │ │ vminnm.f32 , , │ │ │ │ stc2l 15, cr15, [r3], {255} @ 0xff │ │ │ │ stc2 15, cr15, [fp], #-1020 @ 0xfffffc04 │ │ │ │ @@ -231753,42 +231752,42 @@ │ │ │ │ add r6, pc │ │ │ │ mov fp, r1 │ │ │ │ add.w r2, r6, #60 @ 0x3c │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ mov r7, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [pc, #240] @ (324554 ) │ │ │ │ add sl, pc │ │ │ │ mov r2, sl │ │ │ │ mov r9, r0 │ │ │ │ add r1, pc │ │ │ │ add.w r3, r6, #44 @ 0x2c │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #27 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ mov r2, r5 │ │ │ │ add.w r3, r6, #80 @ 0x50 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr.w r3, [r9, #120] @ 0x78 │ │ │ │ mov r5, r0 │ │ │ │ cbnz r3, 3244a2 │ │ │ │ ldrb.w r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 324518 │ │ │ │ add.w r0, r8, #152 @ 0x98 │ │ │ │ - bl 7e8e1c │ │ │ │ + bl 7e8e24 │ │ │ │ cbz r0, 324502 │ │ │ │ ldrb.w r2, [r5, #92] @ 0x5c │ │ │ │ cbz r2, 3244e0 │ │ │ │ ldr r1, [pc, #164] @ (324558 ) │ │ │ │ movs r2, #1 │ │ │ │ str r2, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ @@ -231797,32 +231796,32 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r0, r8, #152 @ 0x98 │ │ │ │ ldr r1, [pc, #152] @ (324560 ) │ │ │ │ add r2, pc │ │ │ │ str.w r8, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 7e9190 │ │ │ │ + bl 7e9198 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 70309c │ │ │ │ + b.w 7030a4 │ │ │ │ ldr r5, [pc, #128] @ (324564 ) │ │ │ │ add.w r0, r8, #152 @ 0x98 │ │ │ │ ldr r3, [pc, #128] @ (324568 ) │ │ │ │ ldr r1, [pc, #128] @ (32456c ) │ │ │ │ add r5, pc │ │ │ │ strd r2, r2, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #124] @ (324570 ) │ │ │ │ add r1, pc │ │ │ │ str.w r8, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 7e9190 │ │ │ │ + bl 7e9198 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -231830,42 +231829,42 @@ │ │ │ │ ldr r4, [pc, #88] @ (324574 ) │ │ │ │ add.w r3, r6, #120 @ 0x78 │ │ │ │ movs r2, #227 @ 0xe3 │ │ │ │ mov r1, sl │ │ │ │ add r4, pc │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - ldr r2, [r0, r4] │ │ │ │ + ldr r2, [r3, r4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [r4, r4] │ │ │ │ + ldr r4, [r7, r4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r6, [r0, r2] │ │ │ │ + ldrh r6, [r3, r2] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r4, [r3, r4] │ │ │ │ + ldr r4, [r6, r4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r2, [r6, r4] │ │ │ │ + ldr r2, [r1, r5] │ │ │ │ lsls r1, r3, #1 │ │ │ │ mcr2 15, 3, pc, cr11, cr15, {7} @ │ │ │ │ @ instruction: 0xfb2bffff │ │ │ │ @ instruction: 0xfa29ffff │ │ │ │ mrc2 15, 1, pc, cr11, cr15, {7} │ │ │ │ sdiv pc, r5, pc │ │ │ │ @ instruction: 0xfa01ffff │ │ │ │ @ instruction: 0xfaf7ffff │ │ │ │ - ldr r6, [r3, r4] │ │ │ │ + ldr r6, [r6, r4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #172] @ (324638 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -231875,79 +231874,79 @@ │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #27 │ │ │ │ mov r8, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r7, r0 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ - bl 7e8e1c │ │ │ │ + bl 7e8e24 │ │ │ │ cbz r0, 3245f2 │ │ │ │ cbz r4, 324608 │ │ │ │ mov r0, r8 │ │ │ │ adds r5, #80 @ 0x50 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr r2, [pc, #136] @ (324644 ) │ │ │ │ ldr r1, [pc, #136] @ (324648 ) │ │ │ │ movs r3, #29 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldrb.w r3, [r0, #92] @ 0x5c │ │ │ │ cbnz r3, 324634 │ │ │ │ ldr r3, [pc, #120] @ (32464c ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #120] @ (324650 ) │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [sp, #8] │ │ │ │ add.w r0, r7, #152 @ 0x98 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #112] @ (324654 ) │ │ │ │ strd r1, r7, [sp] │ │ │ │ ldr r1, [pc, #108] @ (324658 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 7e9190 │ │ │ │ + bl 7e9198 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r7, #152 @ 0x98 │ │ │ │ strd r4, r4, [sp, #8] │ │ │ │ strd r4, r4, [sp] │ │ │ │ - bl 7e9190 │ │ │ │ + bl 7e9198 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r3, #0 │ │ │ │ b.n 3245d4 │ │ │ │ - ldr r2, [r0, r5] │ │ │ │ + ldr r2, [r3, r5] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrsb r0, [r5, r7] │ │ │ │ - lsls r1, r3, #1 │ │ │ │ ldr r0, [r0, r0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsb r0, [r1, r6] │ │ │ │ + ldr r0, [r3, r0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsb r0, [r5, r6] │ │ │ │ + ldrsb r0, [r4, r6] │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + ldrsb r0, [r0, r7] │ │ │ │ lsls r1, r3, #1 │ │ │ │ @ instruction: 0xfab3ffff │ │ │ │ stc2l 15, cr15, [r5, #-1020] @ 0xfffffc04 │ │ │ │ @ instruction: 0xfa07ffff │ │ │ │ @ instruction: 0xf909ffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @@ -231958,15 +231957,15 @@ │ │ │ │ movls r0, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (32467c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ @ instruction: 0xf76e0077 │ │ │ │ lsrs r2, r2, #2 │ │ │ │ lsrs r1, r3, #2 │ │ │ │ orr.w r2, r2, r3, lsl #30 │ │ │ │ orrs.w r3, r2, r1 │ │ │ │ bne.n 3246f2 │ │ │ │ push {lr} │ │ │ │ @@ -231986,18 +231985,18 @@ │ │ │ │ str.w r1, [r0, #988] @ 0x3dc │ │ │ │ ands.w r1, r1, #16 │ │ │ │ bne.n 32472a │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [r0, #960] @ 0x3c0 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ add.w r0, r2, #928 @ 0x3a0 │ │ │ │ - bl 7e8ca8 │ │ │ │ + bl 7e8cb0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -232044,15 +232043,15 @@ │ │ │ │ add r5, pc │ │ │ │ add r6, pc │ │ │ │ movs r3, #21 │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r2, [r0, #752] @ 0x2f0 │ │ │ │ cbz r2, 3247dc │ │ │ │ ldr r3, [pc, #156] @ (32481c ) │ │ │ │ cmp r2, #2 │ │ │ │ vldr d7, [pc, #132] @ 324808 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ @@ -232075,15 +232074,15 @@ │ │ │ │ ldr r3, [pc, #104] @ (324820 ) │ │ │ │ ldr r2, [pc, #108] @ (324824 ) │ │ │ │ ldr r1, [pc, #108] @ (324828 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 7e9190 │ │ │ │ + bl 7e9198 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -232092,41 +232091,41 @@ │ │ │ │ add.w r3, r6, #16 │ │ │ │ ldr r1, [pc, #76] @ (324830 ) │ │ │ │ movs r2, #224 @ 0xe0 │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r6, [r5, r5] │ │ │ │ + ldrsb r6, [r0, r6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsb r0, [r7, r7] │ │ │ │ + ldr r0, [r2, r0] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrsb r4, [r0, r5] │ │ │ │ + ldrsb r4, [r3, r5] │ │ │ │ lsls r1, r3, #1 │ │ │ │ @ instruction: 0xf65c0077 │ │ │ │ mrc2 15, 5, pc, cr3, cr15, {7} │ │ │ │ lsls r5, r6, #12 │ │ │ │ movs r0, r0 │ │ │ │ mrc2 15, 4, pc, cr13, cr15, {7} │ │ │ │ - ldrsb r6, [r3, r4] │ │ │ │ + ldrsb r6, [r6, r4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsb r6, [r7, r3] │ │ │ │ + ldrsb r6, [r2, r4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 324884 │ │ │ │ sub sp, #20 │ │ │ │ @@ -232134,35 +232133,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (32488c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r1, [pc, #44] @ (324890 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 72f324 │ │ │ │ + bl 72f32c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #36] @ (324894 ) │ │ │ │ movs r2, #2 │ │ │ │ ldr r1, [pc, #36] @ (324898 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72dfb4 │ │ │ │ + b.w 72dfbc │ │ │ │ nop │ │ │ │ - ldrsb r2, [r2, r4] │ │ │ │ + ldrsb r2, [r5, r4] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - subs r7, #88 @ 0x58 │ │ │ │ + subs r7, #112 @ 0x70 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r2, [r7, #26] │ │ │ │ + ldrh r2, [r2, #28] │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r5, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ mrc2 15, 6, pc, cr7, cr15, {7} │ │ │ │ b.n 324948 │ │ │ │ lsls r5, r4, #3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -232176,60 +232175,60 @@ │ │ │ │ ldr r1, [pc, #84] @ (324908 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #76] @ (32490c ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #72] @ (324910 ) │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r1, r6, #960 @ 0x3c0 │ │ │ │ bl 339444 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r1, r6, #760 @ 0x2f8 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 3394f4 │ │ │ │ - ldrsb r4, [r5, r2] │ │ │ │ + ldrsb r4, [r0, r3] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - strb r2, [r7, r7] │ │ │ │ + ldrsb r2, [r2, r0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsb r2, [r3, r0] │ │ │ │ + ldrsb r2, [r6, r0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stcl 0, cr0, [sl], #352 @ 0x160 │ │ │ │ - stcl 0, cr0, [ip], {88} @ 0x58 │ │ │ │ + stc 0, cr0, [r2, #-352] @ 0xfffffea0 │ │ │ │ + stcl 0, cr0, [r4], #352 @ 0x160 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #84] @ 32497c │ │ │ │ ldr r2, [pc, #84] @ (324980 ) │ │ │ │ movs r3, #21 │ │ │ │ ldr r1, [pc, #84] @ (324984 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r2, [r0, #976] @ 0x3d0 │ │ │ │ ldr.w r3, [r0, #988] @ 0x3dc │ │ │ │ sub.w r1, r2, #8 │ │ │ │ clz r1, r1 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ lsrs r1, r1, #5 │ │ │ │ orr.w r3, r3, r1, lsl #1 │ │ │ │ @@ -232243,19 +232242,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrsb r2, [r6, r0] │ │ │ │ + ldrsb r2, [r1, r1] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - strb r0, [r0, r6] │ │ │ │ + strb r0, [r3, r6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r6, [r3, r6] │ │ │ │ + strb r6, [r6, r6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r1, [pc, #316] @ (324ad8 ) │ │ │ │ @@ -232298,15 +232297,15 @@ │ │ │ │ orrne.w r1, r1, #1 │ │ │ │ orr.w r1, r1, #4 │ │ │ │ str.w r1, [r3, #988] @ 0x3dc │ │ │ │ bne.n 324a66 │ │ │ │ ands.w r1, r1, #16 │ │ │ │ bne.n 324a6e │ │ │ │ ldr.w r0, [r3, #960] @ 0x3c0 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldr r2, [pc, #200] @ (324ae4 ) │ │ │ │ ldr r3, [pc, #188] @ (324adc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -232344,15 +232343,15 @@ │ │ │ │ ldr.w r1, [r3, #988] @ 0x3dc │ │ │ │ ldr.w r0, [r3, #976] @ 0x3d0 │ │ │ │ b.n 3249ec │ │ │ │ add.w r1, sp, #11 │ │ │ │ movs r2, #1 │ │ │ │ add.w r0, r0, #928 @ 0x3a0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 7e8908 │ │ │ │ + bl 7e8910 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r1, [r3, #988] @ 0x3dc │ │ │ │ ldr.w r0, [r3, #976] @ 0x3d0 │ │ │ │ orr.w r1, r1, #16 │ │ │ │ str.w r4, [r3, #984] @ 0x3d8 │ │ │ │ b.n 3249ec │ │ │ │ ldr.w r0, [r0, #976] @ 0x3d0 │ │ │ │ @@ -232361,31 +232360,31 @@ │ │ │ │ b.n 3249ec │ │ │ │ ldr r1, [pc, #40] @ (324aec ) │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #40] @ (324af0 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 324a84 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ cmp r6, r2 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, r0 │ │ │ │ lsls r2, r5, #3 │ │ │ │ tst r6, r3 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r3, r2] │ │ │ │ + strb r2, [r6, r2] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - strb r6, [r0, r2] │ │ │ │ + strb r6, [r3, r2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr.w r2, [r0, #976] @ 0x3d0 │ │ │ │ mov r3, r0 │ │ │ │ cmp r2, #7 │ │ │ │ bhi.n 324b48 │ │ │ │ ldr.w r0, [r0, #972] @ 0x3cc │ │ │ │ adds r2, #1 │ │ │ │ @@ -232402,70 +232401,70 @@ │ │ │ │ mov.w ip, ip, lsr #5 │ │ │ │ bic.w r2, r2, #7 │ │ │ │ ldr.w r0, [r3, #960] @ 0x3c0 │ │ │ │ orr.w r2, r2, ip, lsl #1 │ │ │ │ orr.w r2, r2, #21 │ │ │ │ ubfx r1, r1, #4, #1 │ │ │ │ str.w r2, [r3, #988] @ 0x3dc │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ ldr r0, [pc, #4] @ (324b50 ) │ │ │ │ add r0, pc │ │ │ │ b.w 28be48 │ │ │ │ - strb r2, [r4, r0] │ │ │ │ + strb r2, [r7, r0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w r0, [r0, #956] @ 0x3bc │ │ │ │ mvns r0, r0 │ │ │ │ and.w r0, r0, #1 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (324b70 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ @ instruction: 0xf30e0077 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w ip, [pc, #64] @ 324bc8 │ │ │ │ ldr r2, [pc, #64] @ (324bcc ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #64] @ (324bd0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [pc, #52] @ (324bd4 ) │ │ │ │ ldr r1, [pc, #56] @ (324bd8 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 72f324 │ │ │ │ + bl 72f32c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #44] @ (324bdc ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [pc, #44] @ (324be0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72dfb4 │ │ │ │ + b.w 72dfbc │ │ │ │ nop │ │ │ │ - strb r6, [r4, r0] │ │ │ │ + strb r6, [r7, r0] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - subs r4, #28 │ │ │ │ + subs r4, #52 @ 0x34 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r6, [r7, #0] │ │ │ │ + ldrh r6, [r2, #2] │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r1, r6, #10 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r3, #9 │ │ │ │ movs r0, r0 │ │ │ │ movt r0, #16503 @ 0x4077 │ │ │ │ ble.n 324ccc │ │ │ │ @@ -232482,15 +232481,15 @@ │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ vldr d7, [pc, #60] @ 324c50 │ │ │ │ ldr r2, [pc, #76] @ (324c64 ) │ │ │ │ mov r3, r0 │ │ │ │ str r5, [sp, #0] │ │ │ │ add.w r5, r0, #752 @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ mov r1, r0 │ │ │ │ @@ -232502,33 +232501,33 @@ │ │ │ │ ldr r2, [pc, #52] @ (324c68 ) │ │ │ │ ldr r1, [pc, #56] @ (324c6c ) │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r1, r5 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 3394f4 │ │ │ │ nop │ │ │ │ movs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r7, r6] │ │ │ │ + strh r0, [r2, r7] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - strh r2, [r5, r6] │ │ │ │ + strh r2, [r0, r7] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r4, [r0, r6] │ │ │ │ + strh r4, [r3, r6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ @ instruction: 0xf25a0077 │ │ │ │ - strd r0, r0, [r2, #-352]! @ 0x160 │ │ │ │ - ldrd r0, r0, [r6, #-352]! @ 0x160 │ │ │ │ + ldrd r0, r0, [sl, #-352]! @ 0x160 │ │ │ │ + @ instruction: 0xe98e0058 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #956] @ 0x3bc │ │ │ │ lsls r2, r3, #31 │ │ │ │ bmi.n 324ca2 │ │ │ │ @@ -232548,19 +232547,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (324cc0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r2, [r1, r4] │ │ │ │ + strh r2, [r4, r4] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - strh r0, [r1, r4] │ │ │ │ + strh r0, [r4, r4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r4, [r3, r4] │ │ │ │ + strh r4, [r6, r4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #140] @ (324d64 ) │ │ │ │ @@ -232602,34 +232601,34 @@ │ │ │ │ ldr.w r1, [lr, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #21 │ │ │ │ bpl.n 324d10 │ │ │ │ ldr r0, [pc, #52] @ (324d78 ) │ │ │ │ bic.w r2, r2, #3 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 324d10 │ │ │ │ movs r2, #1 │ │ │ │ add.w r1, sp, #3 │ │ │ │ add.w r0, r0, #920 @ 0x398 │ │ │ │ - bl 7e8908 │ │ │ │ + bl 7e8910 │ │ │ │ b.n 324d10 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r7, #94 @ 0x5e │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #56 @ 0x38 │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r7, #40 @ 0x28 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r3, r2] │ │ │ │ + strh r2, [r6, r2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ lsrs r1, r2, #2 │ │ │ │ mov r4, r2 │ │ │ │ @@ -232665,21 +232664,21 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #20] @ (324dfc ) │ │ │ │ bic.w r2, r4, #3 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 324dbc │ │ │ │ subs r6, #160 @ 0xa0 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r5, r0] │ │ │ │ + strh r4, [r0, r1] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 324e48 │ │ │ │ sub sp, #12 │ │ │ │ @@ -232687,31 +232686,31 @@ │ │ │ │ movs r3, #26 │ │ │ │ ldr r1, [pc, #52] @ (324e50 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #2 │ │ │ │ strd r2, r3, [r0, #952] @ 0x3b8 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - str r2, [r3, r6] │ │ │ │ + str r2, [r6, r6] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r0, [r5, r5] │ │ │ │ + str r0, [r0, r6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r6, [r0, r6] │ │ │ │ + str r6, [r3, r6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #84] @ 324eb8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -232719,49 +232718,49 @@ │ │ │ │ movs r3, #26 │ │ │ │ ldr r1, [pc, #80] @ (324ec0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ strd r1, ip, [sp, #8] │ │ │ │ ldr r3, [pc, #52] @ (324ec4 ) │ │ │ │ ldr r2, [pc, #56] @ (324ec8 ) │ │ │ │ ldr r1, [pc, #56] @ (324ecc ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #920 @ 0x398 │ │ │ │ add r1, pc │ │ │ │ - bl 7e9190 │ │ │ │ + bl 7e9198 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r6, [r0, r5] │ │ │ │ + str r6, [r3, r5] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r4, [r2, r4] │ │ │ │ + str r4, [r5, r4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r6, [r5, r4] │ │ │ │ + str r6, [r0, r5] │ │ │ │ lsls r1, r3, #1 │ │ │ │ stc2l 15, cr15, [pc], {255} @ 0xff │ │ │ │ ldc2l 15, cr15, [r7, #1020] @ 0x3fc │ │ │ │ ldc2 15, cr15, [r9], #1020 @ 0x3fc │ │ │ │ ldr r0, [pc, #4] @ (324ed8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ orr.w r0, sl, #119 @ 0x77 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #256] @ (324ff0 ) │ │ │ │ sub sp, #48 @ 0x30 │ │ │ │ @@ -232797,33 +232796,33 @@ │ │ │ │ add.w r2, r2, #16 │ │ │ │ add r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r7, #1 │ │ │ │ movne r7, #2 │ │ │ │ adds r4, #6 │ │ │ │ - bl 8a8398 │ │ │ │ + bl 8a83a0 │ │ │ │ mov r2, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ strd r0, r7, [sp, #32] │ │ │ │ add r4, r7 │ │ │ │ mov.w r0, #51712 @ 0xca00 │ │ │ │ movt r0, #15258 @ 0x3b9a │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ str r1, [sp, #28] │ │ │ │ smull r0, r1, r4, r0 │ │ │ │ - bl 8a82f8 │ │ │ │ + bl 8a8300 │ │ │ │ add r2, sp, #24 │ │ │ │ strd r0, r1, [r5, #1016] @ 0x3f8 │ │ │ │ movs r1, #1 │ │ │ │ add.w r0, r5, #1024 @ 0x400 │ │ │ │ - bl 7e8a84 │ │ │ │ + bl 7e8a8c │ │ │ │ ldr r3, [pc, #112] @ (324ffc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 324fb8 │ │ │ │ ldr r2, [pc, #108] @ (325000 ) │ │ │ │ ldr r3, [pc, #92] @ (324ff4 ) │ │ │ │ add r2, pc │ │ │ │ @@ -232856,15 +232855,15 @@ │ │ │ │ ldr.w r1, [r5, #1064] @ 0x428 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #48] @ (32500c ) │ │ │ │ ldrd r4, r5, [r5, #1016] @ 0x3f8 │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ strd r4, r5, [sp, #8] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 324f92 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ subs r5, #74 @ 0x4a │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #70 @ 0x46 │ │ │ │ @@ -232873,15 +232872,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #166 @ 0xa6 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r5, #20] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r0, r2] │ │ │ │ + str r2, [r3, r2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #112] @ (325090 ) │ │ │ │ add r3, pc │ │ │ │ @@ -232928,25 +232927,25 @@ │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 325062 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #24] @ (3250a0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 325062 │ │ │ │ subs r4, #28 │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ mov r4, sl │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r0, r1] │ │ │ │ + str r0, [r3, r1] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrd r1, r3, [r0, #984] @ 0x3d8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -232964,27 +232963,27 @@ │ │ │ │ it eq │ │ │ │ cmpeq r2, #2 │ │ │ │ ite eq │ │ │ │ moveq r1, #1 │ │ │ │ movne r1, #0 │ │ │ │ cbz r1, 325102 │ │ │ │ movs r1, #1 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldr r3, [pc, #112] @ (32515c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 325134 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldr r3, [pc, #84] @ (32515c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3250f0 │ │ │ │ ldr r3, [pc, #76] @ (325160 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -232996,87 +232995,87 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3250f0 │ │ │ │ ldr r0, [pc, #64] @ (325168 ) │ │ │ │ ldr.w r1, [r4, #1064] @ 0x428 │ │ │ │ add r0, pc │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ ldr r3, [pc, #52] @ (32516c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3250f0 │ │ │ │ ldr r3, [pc, #36] @ (325164 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 3250f0 │ │ │ │ ldr r0, [pc, #36] @ (325170 ) │ │ │ │ ldr.w r1, [r4, #1064] @ 0x428 │ │ │ │ add r0, pc │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ subs r3, #120 @ 0x78 │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r4, #18 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r2, r0] │ │ │ │ + str r2, [r5, r0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrsh r0, [r4, r5] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #728] @ (32544c ) │ │ │ │ + ldr r7, [pc, #824] @ (3254ac ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #72] @ (3251d0 ) │ │ │ │ ldr r2, [pc, #76] @ (3251d4 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (3251d8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [pc, #64] @ (3251dc ) │ │ │ │ ldr r1, [pc, #68] @ (3251e0 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 72f324 │ │ │ │ + bl 72f32c │ │ │ │ ldr r1, [pc, #56] @ (3251e4 ) │ │ │ │ movs r2, #4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72dfb4 │ │ │ │ + bl 72dfbc │ │ │ │ ldr r3, [pc, #48] @ (3251e8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r6, [pc, #368] @ (325344 ) │ │ │ │ + ldr r6, [pc, #464] @ (3253a4 ) │ │ │ │ lsls r5, r5, #1 │ │ │ │ - adds r6, #30 │ │ │ │ + adds r6, #54 @ 0x36 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r2, [r0, #18] │ │ │ │ + strh r2, [r3, #18] │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r3, r3, #15 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r5, #20 │ │ │ │ movs r0, r0 │ │ │ │ bhi.n 325294 │ │ │ │ lsls r5, r4, #3 │ │ │ │ @@ -233111,24 +233110,24 @@ │ │ │ │ ubfx r2, r2, #12, #4 │ │ │ │ sub sp, #8 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #1 │ │ │ │ mul.w r2, r1, r2 │ │ │ │ ldr.w r4, [r3, #1012] @ 0x3f4 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 88eba8 │ │ │ │ + bl 88ebb0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ adds r2, r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 88ead4 │ │ │ │ + b.w 88eadc │ │ │ │ ldr.w r0, [r0, #1012] @ 0x3f4 │ │ │ │ - b.w 88e7ec │ │ │ │ + b.w 88e7f4 │ │ │ │ nop │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ @@ -233158,29 +233157,29 @@ │ │ │ │ ldr.w r1, [r4, #972] @ 0x3cc │ │ │ │ ldr.w r3, [r4, #976] @ 0x3d0 │ │ │ │ ldr.w r0, [r4, #1056] @ 0x420 │ │ │ │ bic.w r1, r1, r3 │ │ │ │ str.w r1, [r4, #968] @ 0x3c8 │ │ │ │ cbz r1, 3252f8 │ │ │ │ movs r1, #1 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldr r3, [pc, #264] @ (3253e4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3253b4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldr r3, [pc, #228] @ (3253e4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3252e4 │ │ │ │ ldr r3, [pc, #224] @ (3253e8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -233193,15 +233192,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3252e4 │ │ │ │ ldr r0, [pc, #212] @ (3253f0 ) │ │ │ │ ldr.w r1, [r4, #1064] @ 0x428 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ bl 3250a4 │ │ │ │ ldr.w r1, [r4, #972] @ 0x3cc │ │ │ │ orr.w r1, r1, #1 │ │ │ │ str.w r1, [r4, #972] @ 0x3cc │ │ │ │ b.n 3252c2 │ │ │ │ ldrb.w r3, [r4, #946] @ 0x3b2 │ │ │ │ ubfx r1, r1, #8, #3 │ │ │ │ @@ -233226,15 +233225,15 @@ │ │ │ │ bmi.n 325398 │ │ │ │ mov r0, r4 │ │ │ │ bl 3250a4 │ │ │ │ ldr.w r3, [r4, #972] @ 0x3cc │ │ │ │ ldr.w r0, [r4, #1012] @ 0x3f4 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str.w r3, [r4, #972] @ 0x3cc │ │ │ │ - bl 88e7ec │ │ │ │ + bl 88e7f4 │ │ │ │ b.n 3252be │ │ │ │ ldr.w r1, [r4, #928] @ 0x3a0 │ │ │ │ ldr.w r0, [r4, #1064] @ 0x428 │ │ │ │ str r3, [sp, #4] │ │ │ │ ubfx r1, r1, #4, #3 │ │ │ │ adds r1, #1 │ │ │ │ bl 325010 │ │ │ │ @@ -233254,29 +233253,29 @@ │ │ │ │ bpl.n 3252e4 │ │ │ │ ldr r0, [pc, #44] @ (3253f8 ) │ │ │ │ ldr.w r2, [r4, #968] @ 0x3c8 │ │ │ │ ldr.w r1, [r4, #1064] @ 0x428 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ nop │ │ │ │ subs r1, #140 @ 0x8c │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #480] @ (3255d4 ) │ │ │ │ + ldr r6, [pc, #576] @ (325634 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [r1, #48] @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #584] @ (325644 ) │ │ │ │ + ldr r5, [pc, #680] @ (3256a4 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ cbz r1, 32540c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -233289,15 +233288,15 @@ │ │ │ │ sub sp, #12 │ │ │ │ ldrd r0, r2, [r0, #980] @ 0x3d4 │ │ │ │ str r3, [sp, #4] │ │ │ │ strb r1, [r0, r2] │ │ │ │ ldr.w r0, [r3, #984] @ 0x3d8 │ │ │ │ ldr.w r1, [r3, #992] @ 0x3e0 │ │ │ │ adds r0, #1 │ │ │ │ - bl 8a7a9c │ │ │ │ + bl 8a7aa4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ ldr.w r2, [r3, #940] @ 0x3ac │ │ │ │ str.w r1, [r3, #984] @ 0x3d8 │ │ │ │ orr.w r2, r2, #8 │ │ │ │ str.w r2, [r3, #940] @ 0x3ac │ │ │ │ add sp, #12 │ │ │ │ @@ -233332,15 +233331,15 @@ │ │ │ │ ble.n 3254bc │ │ │ │ ldr.w r2, [r4, #980] @ 0x3d4 │ │ │ │ ldrb.w r1, [r5, #1]! │ │ │ │ strb r1, [r2, r3] │ │ │ │ ldr.w r0, [r4, #984] @ 0x3d8 │ │ │ │ ldr.w r1, [r4, #992] @ 0x3e0 │ │ │ │ adds r0, #1 │ │ │ │ - bl 8a7a9c │ │ │ │ + bl 8a7aa4 │ │ │ │ cmp r6, r5 │ │ │ │ mov r3, r1 │ │ │ │ str.w r1, [r4, #984] @ 0x3d8 │ │ │ │ bne.n 32549a │ │ │ │ mov r0, r4 │ │ │ │ bl 32521c │ │ │ │ ldr.w r3, [r4, #936] @ 0x3a8 │ │ │ │ @@ -233396,27 +233395,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 325500 │ │ │ │ ldr r0, [pc, #36] @ (325578 ) │ │ │ │ ldr.w r3, [r4, #972] @ 0x3cc │ │ │ │ ldr.w r1, [r4, #1064] @ 0x428 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr.w r2, [r4, #936] @ 0x3a8 │ │ │ │ b.n 325500 │ │ │ │ nop │ │ │ │ adds r7, #72 @ 0x48 │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #432] @ (325724 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #440] @ (325734 ) │ │ │ │ + ldr r4, [pc, #536] @ (325794 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #112] @ 3255fc │ │ │ │ sub sp, #20 │ │ │ │ @@ -233424,54 +233423,54 @@ │ │ │ │ movs r3, #143 @ 0x8f │ │ │ │ ldr r1, [pc, #108] @ (325604 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #32 │ │ │ │ blx 28b624 │ │ │ │ ldr r3, [pc, #88] @ (325608 ) │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 88e758 │ │ │ │ + bl 88e760 │ │ │ │ str.w r5, [r4, #1012] @ 0x3f4 │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [pc, #64] @ (32560c ) │ │ │ │ strd r4, r1, [sp, #4] │ │ │ │ movs r0, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #56] @ (325610 ) │ │ │ │ ldr r1, [pc, #56] @ (325614 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #1024 @ 0x400 │ │ │ │ add r1, pc │ │ │ │ - bl 7e9190 │ │ │ │ + bl 7e9198 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r2, [pc, #328] @ (325748 ) │ │ │ │ + ldr r2, [pc, #424] @ (3257a8 ) │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r4, [pc, #432] @ (3257b4 ) │ │ │ │ + ldr r4, [pc, #528] @ (325814 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [pc, #536] @ (325820 ) │ │ │ │ + ldr r4, [pc, #632] @ (325880 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ vminnm.f32 , , │ │ │ │ mcr2 15, 1, pc, cr5, cr15, {7} @ │ │ │ │ mrc2 15, 3, pc, cr1, cr15, {7} │ │ │ │ stc2 15, cr15, [r7], {255} @ 0xff │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -233485,24 +233484,24 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #32 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #132] @ (3256c4 ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #128] @ (3256c8 ) │ │ │ │ add r5, pc │ │ │ │ adds r4, #16 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #143 @ 0x8f │ │ │ │ add r2, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ vldr d7, [pc, #76] @ 3256a8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #108] @ (3256cc ) │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ vstr d7, [r4, #1016] @ 0x3f8 │ │ │ │ @@ -233530,23 +233529,23 @@ │ │ │ │ movs r7, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #736] @ (32599c ) │ │ │ │ + ldr r1, [pc, #832] @ (3259fc ) │ │ │ │ lsls r5, r5, #1 │ │ │ │ - svc 98 @ 0x62 │ │ │ │ + svc 122 @ 0x7a │ │ │ │ lsls r0, r3, #1 │ │ │ │ - svc 118 @ 0x76 │ │ │ │ + svc 142 @ 0x8e │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r3, [pc, #888] @ (325a40 ) │ │ │ │ + ldr r3, [pc, #984] @ (325aa0 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r3, [pc, #736] @ (3259ac ) │ │ │ │ + ldr r3, [pc, #832] @ (325a0c ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldmia.w r0!, {r0, r1, r2, r4, r5, r6} │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #208] @ (3257b0 ) │ │ │ │ @@ -233555,15 +233554,15 @@ │ │ │ │ movs r3, #143 @ 0x8f │ │ │ │ ldr r1, [pc, #208] @ (3257b8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w ip, [pc, #196] @ 3257bc │ │ │ │ mov r4, r0 │ │ │ │ ldr r5, [pc, #192] @ (3257c0 ) │ │ │ │ add ip, pc │ │ │ │ add.w r2, ip, #168 @ 0xa8 │ │ │ │ add.w ip, ip, #528 @ 0x210 │ │ │ │ add r5, pc │ │ │ │ @@ -233617,32 +233616,32 @@ │ │ │ │ bpl.n 325770 │ │ │ │ ldr r0, [pc, #52] @ (3257d0 ) │ │ │ │ ldr.w r2, [r4, #992] @ 0x3e0 │ │ │ │ ldr.w r1, [r4, #1064] @ 0x428 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #0] @ (3257b4 ) │ │ │ │ + ldr r1, [pc, #96] @ (325814 ) │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r3, [pc, #120] @ (325830 ) │ │ │ │ + ldr r3, [pc, #216] @ (325890 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r3, [pc, #216] @ (325894 ) │ │ │ │ + ldr r3, [pc, #312] @ (3258f4 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ @ instruction: 0xe81e0077 │ │ │ │ adds r5, #52 @ 0x34 │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r6, r7] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #584] @ (325a1c ) │ │ │ │ + ldr r2, [pc, #680] @ (325a7c ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w r4, [pc, #1104] @ 325c38 │ │ │ │ subs.w r5, r2, #20 │ │ │ │ @@ -233688,15 +233687,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 325a60 │ │ │ │ str r5, [sp, #0] │ │ │ │ ldr.w r1, [r6, #1064] @ 0x428 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #1004] @ (325c4c ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr.w r5, [r7, #920] @ 0x398 │ │ │ │ b.n 325a60 │ │ │ │ cmp r5, #16 │ │ │ │ bhi.n 3257fe │ │ │ │ add r1, pc, #8 @ (adr r1, 32587c ) │ │ │ │ ldr.w r5, [r1, r5, lsl #2] │ │ │ │ add r1, r5 │ │ │ │ @@ -233731,15 +233730,15 @@ │ │ │ │ ldr r3, [pc, #876] @ (325c40 ) │ │ │ │ bic.w r1, r1, #1 │ │ │ │ str.w r1, [r0, #936] @ 0x3a8 │ │ │ │ ldr.w r5, [r0, #956] @ 0x3bc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ mov r8, r3 │ │ │ │ add.w r0, r6, #1024 @ 0x400 │ │ │ │ - bl 7e8ca8 │ │ │ │ + bl 7e8cb0 │ │ │ │ mov r0, r6 │ │ │ │ bl 3250a4 │ │ │ │ ldr r2, [pc, #860] @ (325c50 ) │ │ │ │ movs r1, #0 │ │ │ │ add r2, pc │ │ │ │ adds r2, #168 @ 0xa8 │ │ │ │ ldrd r3, r0, [r2, #8] │ │ │ │ @@ -233765,15 +233764,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 325a60 │ │ │ │ ldr r0, [pc, #800] @ (325c54 ) │ │ │ │ movs r2, #36 @ 0x24 │ │ │ │ ldr.w r1, [r6, #1064] @ 0x428 │ │ │ │ add r0, pc │ │ │ │ strd r5, r7, [sp] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 325a60 │ │ │ │ ldr r5, [pc, #784] @ (325c58 ) │ │ │ │ ldr.w lr, [r0, #1064] @ 0x428 │ │ │ │ movs r0, #0 │ │ │ │ add r5, pc │ │ │ │ adds r5, #168 @ 0xa8 │ │ │ │ mov r2, r5 │ │ │ │ @@ -233856,15 +233855,15 @@ │ │ │ │ lsls r4, r2, #16 │ │ │ │ bpl.n 325a60 │ │ │ │ ldr r0, [pc, #584] @ (325c60 ) │ │ │ │ movs r2, #24 │ │ │ │ ldr.w r1, [r6, #1064] @ 0x428 │ │ │ │ add r0, pc │ │ │ │ strd r5, r7, [sp] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr.w r5, [r6, #944] @ 0x3b0 │ │ │ │ b.n 325a60 │ │ │ │ ldr r2, [pc, #564] @ (325c64 ) │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r3 │ │ │ │ ldr.w r5, [r0, #940] @ 0x3ac │ │ │ │ add r2, pc │ │ │ │ @@ -233911,15 +233910,15 @@ │ │ │ │ beq.n 325b3e │ │ │ │ ldr.w r3, [r6, #980] @ 0x3d4 │ │ │ │ ldr.w r1, [r6, #992] @ 0x3e0 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldrb r3, [r3, r0] │ │ │ │ adds r0, #1 │ │ │ │ mov r9, r3 │ │ │ │ - bl 8a7a9c │ │ │ │ + bl 8a7aa4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str.w r1, [r6, #988] @ 0x3dc │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 325b66 │ │ │ │ cmp r1, r5 │ │ │ │ iteee ls │ │ │ │ subls r1, r5, r1 │ │ │ │ @@ -233994,15 +233993,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 325aba │ │ │ │ ldr r0, [pc, #264] @ (325c84 ) │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldrd r5, r1, [r6, #984] @ 0x3d8 │ │ │ │ b.n 325aba │ │ │ │ ldr r3, [pc, #248] @ (325c88 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 325b40 │ │ │ │ @@ -234010,15 +234009,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 325b40 │ │ │ │ ldr r0, [pc, #232] @ (325c8c ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 325b40 │ │ │ │ ldr r2, [pc, #148] @ (325c44 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 325a60 │ │ │ │ ldr r2, [pc, #140] @ (325c48 ) │ │ │ │ @@ -234029,15 +234028,15 @@ │ │ │ │ ldr r0, [pc, #200] @ (325c90 ) │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r1, [r6, #1064] @ 0x428 │ │ │ │ movs r2, #20 │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 325a60 │ │ │ │ ldr r3, [pc, #184] @ (325c94 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32597c │ │ │ │ ldr r3, [pc, #96] @ (325c48 ) │ │ │ │ @@ -234045,15 +234044,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 32597c │ │ │ │ ldr r0, [pc, #164] @ (325c98 ) │ │ │ │ mov r1, lr │ │ │ │ movs r3, #32 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr.w lr, [r6, #1064] @ 0x428 │ │ │ │ ldr.w ip, [r7] │ │ │ │ b.n 32597c │ │ │ │ ldr r2, [pc, #56] @ (325c44 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -234066,38 +234065,38 @@ │ │ │ │ ldr r0, [pc, #120] @ (325c9c ) │ │ │ │ movs r4, #0 │ │ │ │ movs r5, #0 │ │ │ │ movs r2, #32 │ │ │ │ add r0, pc │ │ │ │ mov r1, lr │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 32599c │ │ │ │ nop │ │ │ │ adds r4, #74 @ 0x4a │ │ │ │ lsls r2, r5, #3 │ │ │ │ b.n 325a70 │ │ │ │ lsls r7, r6, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r6, #8] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #16] @ (325c60 ) │ │ │ │ + ldr r2, [pc, #112] @ (325cc0 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ b.n 3258a0 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - ldr r1, [pc, #168] @ (325d00 ) │ │ │ │ + ldr r1, [pc, #264] @ (325d60 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ b.n 3257f8 │ │ │ │ lsls r7, r6, #1 │ │ │ │ b.n 325700 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - ldr r0, [pc, #280] @ (325d7c ) │ │ │ │ + ldr r0, [pc, #376] @ (325ddc ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ b.n 325630 │ │ │ │ lsls r7, r6, #1 │ │ │ │ b.n 3254e0 │ │ │ │ lsls r7, r6, #1 │ │ │ │ b.n 3254c4 │ │ │ │ lsls r7, r6, #1 │ │ │ │ @@ -234107,27 +234106,27 @@ │ │ │ │ lsls r7, r6, #1 │ │ │ │ b.n 326470 │ │ │ │ lsls r7, r6, #1 │ │ │ │ b.n 326454 │ │ │ │ lsls r7, r6, #1 │ │ │ │ asrs r4, r6, #26 │ │ │ │ movs r0, r0 │ │ │ │ - bxns r2 │ │ │ │ + bxns r5 │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r4, [r4, r6] │ │ │ │ movs r0, r0 │ │ │ │ - bxns r2 │ │ │ │ + bxns r5 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - mov lr, r2 │ │ │ │ + mov lr, r5 │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r4, [r3, r1] │ │ │ │ movs r0, r0 │ │ │ │ - mov r8, sp │ │ │ │ + bx r0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - mov r4, r7 │ │ │ │ + mov r4, sl │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #872] @ (32601c ) │ │ │ │ mov r4, r3 │ │ │ │ @@ -234235,15 +234234,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 325d04 │ │ │ │ strd r8, lr, [sp] │ │ │ │ ldr r0, [pc, #632] @ (326040 ) │ │ │ │ ldr.w r1, [r6, #1064] @ 0x428 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 325d04 │ │ │ │ sub.w r3, r2, #52 @ 0x34 │ │ │ │ orrs r3, r4 │ │ │ │ beq.w 325eea │ │ │ │ sub.w r3, r2, #56 @ 0x38 │ │ │ │ orrs r3, r4 │ │ │ │ @@ -234292,32 +234291,32 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 325d38 │ │ │ │ ldr r0, [pc, #460] @ (326048 ) │ │ │ │ ldr.w r1, [r6, #1064] @ 0x428 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 325d38 │ │ │ │ mov r0, r6 │ │ │ │ str.w r8, [r6, #976] @ 0x3d0 │ │ │ │ bl 325298 │ │ │ │ b.n 325d38 │ │ │ │ add.w r0, r6, #1024 @ 0x400 │ │ │ │ - bl 7e8e1c │ │ │ │ + bl 7e8e24 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 325d38 │ │ │ │ ldr.w r3, [r6, #936] @ 0x3a8 │ │ │ │ movs r2, #1 │ │ │ │ add.w r0, r6, #1024 @ 0x400 │ │ │ │ add.w r1, sp, #19 │ │ │ │ bic.w r3, r3, #6 │ │ │ │ str.w r3, [r6, #936] @ 0x3a8 │ │ │ │ strb.w r8, [sp, #19] │ │ │ │ - bl 7e8908 │ │ │ │ + bl 7e8910 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 325fee │ │ │ │ ldr.w r2, [r6, #936] @ 0x3a8 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r6, #972] @ 0x3cc │ │ │ │ orr.w r2, r2, #6 │ │ │ │ @@ -234364,15 +234363,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 325d38 │ │ │ │ ldr r0, [pc, #256] @ (326050 ) │ │ │ │ mov r3, r2 │ │ │ │ ldr.w r1, [r6, #1064] @ 0x428 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 325d38 │ │ │ │ ldr r1, [pc, #240] @ (326054 ) │ │ │ │ movs r0, #24 │ │ │ │ add r1, pc │ │ │ │ mla r3, r0, r3, r1 │ │ │ │ ldr.w r4, [r3, #168] @ 0xa8 │ │ │ │ b.n 325f2c │ │ │ │ @@ -234398,30 +234397,30 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 325e28 │ │ │ │ ldr r0, [pc, #160] @ (32605c ) │ │ │ │ ldr.w r1, [r6, #1064] @ 0x428 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 325e28 │ │ │ │ ldr r3, [pc, #148] @ (326060 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 325e12 │ │ │ │ ldr r3, [pc, #100] @ (32603c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 325e12 │ │ │ │ ldr r0, [pc, #128] @ (326064 ) │ │ │ │ ldr.w r1, [r6, #1064] @ 0x428 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 325e12 │ │ │ │ ldr r3, [pc, #120] @ (326068 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 325eca │ │ │ │ ldr r3, [pc, #64] @ (32603c ) │ │ │ │ @@ -234429,15 +234428,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 325eca │ │ │ │ ldr r0, [pc, #100] @ (32606c ) │ │ │ │ ldrb.w r2, [sp, #19] │ │ │ │ ldr.w r1, [r6, #1064] @ 0x428 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 325eca │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ cmp r7, #132 @ 0x84 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ b.n 3264dc │ │ │ │ @@ -234450,37 +234449,37 @@ │ │ │ │ lsls r2, r5, #3 │ │ │ │ b.n 326344 │ │ │ │ lsls r7, r6, #1 │ │ │ │ subs r5, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, ip │ │ │ │ + cmp r2, pc │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r4, [r6, #104] @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, r2 │ │ │ │ + cmp r4, r5 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r7, [pc, #432] @ (326200 ) │ │ │ │ movs r0, r0 │ │ │ │ - add ip, r9 │ │ │ │ + add ip, ip │ │ │ │ lsls r1, r3, #1 │ │ │ │ svc 184 @ 0xb8 │ │ │ │ lsls r7, r6, #1 │ │ │ │ asrs r4, r7, #29 │ │ │ │ movs r0, r0 │ │ │ │ - bics r0, r4 │ │ │ │ + bics r0, r7 │ │ │ │ lsls r1, r3, #1 │ │ │ │ adds r6, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, r0 │ │ │ │ + add r6, r3 │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r0, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - bics r0, r7 │ │ │ │ + mvns r0, r2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00326070 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -234488,47 +234487,47 @@ │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #156] @ (326124 ) │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r1 │ │ │ │ ldr r5, [pc, #156] @ (326128 ) │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 72ec1c │ │ │ │ + bl 72ec24 │ │ │ │ ldr r1, [pc, #148] @ (32612c ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ bl 338654 │ │ │ │ ldr r1, [pc, #140] @ (326130 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72dacc │ │ │ │ + bl 72dad4 │ │ │ │ ldr r1, [pc, #132] @ (326134 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72dacc │ │ │ │ + bl 72dad4 │ │ │ │ ldr r1, [pc, #124] @ (326138 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72dacc │ │ │ │ + bl 72dad4 │ │ │ │ ldr r3, [pc, #116] @ (32613c ) │ │ │ │ ldr r2, [pc, #116] @ (326140 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #116] @ (326144 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [pc, #104] @ (326148 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 339840 │ │ │ │ cmp.w r7, #4294967295 @ 0xffffffff │ │ │ │ @@ -234548,83 +234547,83 @@ │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - sbcs r0, r3 │ │ │ │ + sbcs r0, r6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r3, #160 @ 0xa0 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - adds r3, #190 @ 0xbe │ │ │ │ + adds r3, #214 @ 0xd6 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - muls r4, r2 │ │ │ │ + muls r4, r5 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bics r4, r7 │ │ │ │ + mvns r4, r2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bics r0, r7 │ │ │ │ + mvns r0, r2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r7, #26 │ │ │ │ + subs r7, #50 @ 0x32 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - bmi.n 3260d0 │ │ │ │ - lsls r0, r3, #1 │ │ │ │ bmi.n 326100 │ │ │ │ lsls r0, r3, #1 │ │ │ │ + bmi.n 326130 │ │ │ │ + lsls r0, r3, #1 │ │ │ │ ldr r5, [pc, #160] @ (3261ec ) │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (326158 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ b.n 326190 │ │ │ │ lsls r7, r6, #1 │ │ │ │ ldr.w r3, [r0, #920] @ 0x398 │ │ │ │ ands.w r3, r3, #32768 @ 0x8000 │ │ │ │ bne.n 326170 │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ add.w r0, r0, #968 @ 0x3c8 │ │ │ │ - b.w 87e1f4 │ │ │ │ + b.w 87e1fc │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #92] @ (3261e8 ) │ │ │ │ ldr r2, [pc, #96] @ (3261ec ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #96] @ (3261f0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #84] @ (3261f4 ) │ │ │ │ ldr r1, [pc, #84] @ (3261f8 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [pc, #68] @ (3261fc ) │ │ │ │ ldr r1, [pc, #72] @ (326200 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 72dfb4 │ │ │ │ + bl 72dfbc │ │ │ │ ldr r3, [pc, #60] @ (326204 ) │ │ │ │ ldr r2, [pc, #60] @ (326208 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [r5, #72] @ 0x48 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ @@ -234632,23 +234631,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subs r6, #136 @ 0x88 │ │ │ │ + subs r6, #160 @ 0xa0 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - movs r6, #26 │ │ │ │ + movs r6, #50 @ 0x32 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r6, [r7, #8] │ │ │ │ + strb r6, [r2, #9] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r6, #34 @ 0x22 │ │ │ │ + movs r6, #58 @ 0x3a │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r6, #60 @ 0x3c │ │ │ │ + movs r6, #84 @ 0x54 │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsls r7, r7, #14 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r2, {r1, r2, r3, r7} │ │ │ │ lsls r5, r4, #3 │ │ │ │ svc 162 @ 0xa2 │ │ │ │ lsls r7, r6, #1 │ │ │ │ @@ -234671,15 +234670,15 @@ │ │ │ │ lsls r1, r1, #20 │ │ │ │ bpl.w 326368 │ │ │ │ ldr r1, [pc, #452] @ (3263fc ) │ │ │ │ ldr r0, [pc, #452] @ (326400 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #36 @ 0x24 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 326368 │ │ │ │ cmp r2, #56 @ 0x38 │ │ │ │ bhi.n 32622a │ │ │ │ addw ip, pc, #12 │ │ │ │ ldr.w lr, [ip, r2, lsl #2] │ │ │ │ add ip, lr │ │ │ │ bx ip │ │ │ │ @@ -234763,15 +234762,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ ldr.w r3, [r1, #956] @ 0x3bc │ │ │ │ b.n 326340 │ │ │ │ add.w r3, r1, #968 @ 0x3c8 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 87e1d8 │ │ │ │ + bl 87e1e0 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cbz r0, 3263d0 │ │ │ │ movs r3, #0 │ │ │ │ b.n 326340 │ │ │ │ ldr.w r3, [r1, #948] @ 0x3b4 │ │ │ │ b.n 326340 │ │ │ │ ldr.w r3, [r1, #964] @ 0x3c4 │ │ │ │ @@ -234779,58 +234778,58 @@ │ │ │ │ ldr.w r3, [r1, #920] @ 0x398 │ │ │ │ b.n 326340 │ │ │ │ ldr.w r3, [r1, #928] @ 0x3a0 │ │ │ │ b.n 326340 │ │ │ │ add.w r1, r1, #968 @ 0x3c8 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r0, r1 │ │ │ │ - bl 87e200 │ │ │ │ + bl 87e208 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 87e1d8 │ │ │ │ + bl 87e1e0 │ │ │ │ lsls r3, r0, #4 │ │ │ │ orr.w r3, r3, r4, lsl #8 │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ b.n 326340 │ │ │ │ add.w r1, r1, #968 @ 0x3c8 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r0, r1 │ │ │ │ - bl 87e1d8 │ │ │ │ + bl 87e1e0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 326368 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 87dff4 │ │ │ │ + bl 87dffc │ │ │ │ mov r3, r0 │ │ │ │ b.n 326340 │ │ │ │ ldr.w r3, [r1, #940] @ 0x3ac │ │ │ │ b.n 326340 │ │ │ │ ldr.w r3, [r1, #936] @ 0x3a8 │ │ │ │ b.n 326340 │ │ │ │ ldr.w r3, [r1, #932] @ 0x3a4 │ │ │ │ b.n 326340 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 87df98 │ │ │ │ + bl 87dfa0 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r3, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r2, ip, [r1, #928] @ 0x3a0 │ │ │ │ ldr.w r0, [r1, #1016] @ 0x3f8 │ │ │ │ and.w r1, ip, r2 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 326340 │ │ │ │ nop │ │ │ │ cmp r2, #26 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #222 @ 0xde │ │ │ │ + subs r5, #246 @ 0xf6 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - b.n 326afc │ │ │ │ + b.n 326b2c │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w r8, [pc, #144] @ 3264a8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -234843,27 +234842,27 @@ │ │ │ │ ldr r5, [pc, #144] @ (3264b8 ) │ │ │ │ add r2, pc │ │ │ │ add.w r1, r4, #56 @ 0x38 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r8 │ │ │ │ mov r9, r0 │ │ │ │ add r6, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add r5, pc │ │ │ │ mov r7, r0 │ │ │ │ movs r1, #8 │ │ │ │ add.w r0, r0, #968 @ 0x3c8 │ │ │ │ - bl 87de4c │ │ │ │ + bl 87de54 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r1, r7, #1016 @ 0x3f8 │ │ │ │ bl 339444 │ │ │ │ vldr d7, [pc, #60] @ 3264a0 │ │ │ │ ldr r2, [pc, #84] @ (3264bc ) │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r9 │ │ │ │ add.w r0, r7, #752 @ 0x2f0 │ │ │ │ @@ -234873,34 +234872,34 @@ │ │ │ │ str.w r8, [sp] │ │ │ │ bl 52bba8 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r9 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r1, r7, #752 @ 0x2f0 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 3394f4 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ lsls r0, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r3 │ │ │ │ + asrs r0, r6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r3, #246 @ 0xf6 │ │ │ │ + subs r4, #14 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - lsrs r4, r5 │ │ │ │ + asrs r4, r0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bne.n 326580 │ │ │ │ + bne.n 3265b0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bne.n 3265a8 │ │ │ │ + bne.n 3263d8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ bgt.n 3264bc │ │ │ │ lsls r7, r6, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -234910,25 +234909,25 @@ │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ ldr r1, [pc, #40] @ (326504 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r0, r0, #968 @ 0x3c8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 87de84 │ │ │ │ + b.w 87de8c │ │ │ │ nop │ │ │ │ - subs r3, #62 @ 0x3e │ │ │ │ + subs r3, #86 @ 0x56 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ands r4, r6 │ │ │ │ + eors r4, r1 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - eors r6, r2 │ │ │ │ + eors r6, r5 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #80] @ 326568 │ │ │ │ sub sp, #20 │ │ │ │ @@ -234936,40 +234935,40 @@ │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ ldr r1, [pc, #76] @ (326570 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #60] @ (326574 ) │ │ │ │ ldr r1, [pc, #64] @ (326578 ) │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add.w r0, r0, #984 @ 0x3d8 │ │ │ │ strd r3, ip, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 7e9190 │ │ │ │ + bl 7e9198 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - subs r2, #246 @ 0xf6 │ │ │ │ + subs r3, #14 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - subs r7, #236 @ 0xec │ │ │ │ + ands r4, r0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ands r2, r1 │ │ │ │ + ands r2, r4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r1, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ ldc2 15, cr15, [r7], {255} @ 0xff │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -234980,81 +234979,81 @@ │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ ldr r1, [pc, #72] @ (3265e0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #80 @ 0x50 │ │ │ │ movs r1, #2 │ │ │ │ add.w r0, r0, #968 @ 0x3c8 │ │ │ │ strd r2, ip, [r3, #920] @ 0x398 │ │ │ │ strd r2, r2, [r3, #928] @ 0x3a0 │ │ │ │ strd r2, r2, [r3, #940] @ 0x3ac │ │ │ │ strd r1, r2, [r3, #948] @ 0x3b4 │ │ │ │ strd r2, r2, [r3, #956] @ 0x3bc │ │ │ │ str.w r2, [r3, #964] @ 0x3c4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 87de40 │ │ │ │ - subs r2, #130 @ 0x82 │ │ │ │ + b.w 87de48 │ │ │ │ + subs r2, #154 @ 0x9a │ │ │ │ lsls r5, r5, #1 │ │ │ │ - subs r7, #120 @ 0x78 │ │ │ │ + subs r7, #144 @ 0x90 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r7, #150 @ 0x96 │ │ │ │ + subs r7, #174 @ 0xae │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #968 @ 0x3c8 │ │ │ │ strd r2, r1, [sp] │ │ │ │ - bl 87e1f4 │ │ │ │ + bl 87e1fc │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r0, r2 │ │ │ │ bcc.n 32664a │ │ │ │ add.w r0, r4, #968 @ 0x3c8 │ │ │ │ - bl 87deec │ │ │ │ + bl 87def4 │ │ │ │ ldr.w r3, [r4, #920] @ 0x398 │ │ │ │ add.w r0, r4, #968 @ 0x3c8 │ │ │ │ and.w r5, r3, #15 │ │ │ │ - bl 87e200 │ │ │ │ + bl 87e208 │ │ │ │ ldr.w r3, [r4, #932] @ 0x3a4 │ │ │ │ cmp r0, r5 │ │ │ │ ldr.w r1, [r4, #928] @ 0x3a0 │ │ │ │ it cs │ │ │ │ orrcs.w r3, r3, #16 │ │ │ │ ldr.w r0, [r4, #1016] @ 0x3f8 │ │ │ │ and.w r1, r1, r3 │ │ │ │ it cs │ │ │ │ strcs.w r3, [r4, #932] @ 0x3a4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ ldr r3, [pc, #20] @ (326660 ) │ │ │ │ movs r2, #41 @ 0x29 │ │ │ │ ldr r1, [pc, #20] @ (326664 ) │ │ │ │ ldr r0, [pc, #20] @ (326668 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r1, #198 @ 0xc6 │ │ │ │ + subs r1, #222 @ 0xde │ │ │ │ lsls r5, r5, #1 │ │ │ │ - subs r6, #244 @ 0xf4 │ │ │ │ + subs r7, #12 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r7, #8 │ │ │ │ + subs r7, #32 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w lr, [pc, #512] @ 32687c │ │ │ │ mov ip, r3 │ │ │ │ @@ -235176,35 +235175,35 @@ │ │ │ │ str.w r4, [r3, #956] @ 0x3bc │ │ │ │ b.n 3266b6 │ │ │ │ add.w r1, sp, #11 │ │ │ │ movs r2, #1 │ │ │ │ add.w r0, r3, #984 @ 0x3d8 │ │ │ │ str r3, [sp, #4] │ │ │ │ strb.w r4, [sp, #11] │ │ │ │ - bl 7e8908 │ │ │ │ + bl 7e8910 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldrd r1, r2, [r3, #928] @ 0x3a0 │ │ │ │ ldr.w r0, [r3, #1016] @ 0x3f8 │ │ │ │ orr.w r2, r2, #64 @ 0x40 │ │ │ │ str.w r2, [r3, #932] @ 0x3a4 │ │ │ │ ands r1, r2 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ b.n 3266b6 │ │ │ │ str.w r4, [r3, #948] @ 0x3b4 │ │ │ │ b.n 3266b6 │ │ │ │ str.w r4, [r3, #940] @ 0x3ac │ │ │ │ b.n 3266b6 │ │ │ │ str.w r4, [r3, #936] @ 0x3a8 │ │ │ │ b.n 3266b6 │ │ │ │ ldrd r1, r2, [r3, #928] @ 0x3a0 │ │ │ │ ldr.w r0, [r3, #1016] @ 0x3f8 │ │ │ │ bic.w r2, r2, r4 │ │ │ │ str.w r2, [r3, #932] @ 0x3a4 │ │ │ │ ands r1, r2 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ b.n 3266b6 │ │ │ │ str.w r4, [r3, #928] @ 0x3a0 │ │ │ │ b.n 3266b6 │ │ │ │ mov r5, r4 │ │ │ │ lsls r1, r4, #22 │ │ │ │ bmi.n 32686a │ │ │ │ lsls r2, r4, #16 │ │ │ │ @@ -235215,35 +235214,35 @@ │ │ │ │ b.n 3266b6 │ │ │ │ ldr r1, [pc, #52] @ (326890 ) │ │ │ │ mov r3, ip │ │ │ │ ldr r0, [pc, #52] @ (326894 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #112 @ 0x70 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3266b6 │ │ │ │ add.w r0, r3, #968 @ 0x3c8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 87de40 │ │ │ │ + bl 87de48 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 326846 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ movs r5, #184 @ 0xb8 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #178 @ 0xb2 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #130 @ 0x82 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - adds r7, #186 @ 0xba │ │ │ │ + adds r7, #210 @ 0xd2 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ble.n 326948 │ │ │ │ + ble.n 326978 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00326898 : │ │ │ │ movs r3, #0 │ │ │ │ movt r3, #26943 @ 0x693f │ │ │ │ movs r2, #0 │ │ │ │ str.w r3, [r0, #188] @ 0xbc │ │ │ │ @@ -235301,27 +235300,27 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #16] @ (326944 ) │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ add r1, pc │ │ │ │ - bl 7f10a0 │ │ │ │ + bl 7f10a8 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ b.n 3268fc │ │ │ │ nop │ │ │ │ - ldrh r4, [r7, #40] @ 0x28 │ │ │ │ + ldrh r4, [r2, #42] @ 0x2a │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldrb.w r0, [r0, #965] @ 0x3c5 │ │ │ │ rsb r0, r0, #8 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (32695c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ bhi.n 3268d4 │ │ │ │ lsls r7, r6, #1 │ │ │ │ ldrb.w r3, [r0, #966] @ 0x3c6 │ │ │ │ movs r2, #0 │ │ │ │ strb.w r2, [r0, #967] @ 0x3c7 │ │ │ │ ands.w r2, r3, #1 │ │ │ │ beq.n 32697c │ │ │ │ @@ -235332,15 +235331,15 @@ │ │ │ │ lsls r3, r3, #30 │ │ │ │ itett mi │ │ │ │ orrmi.w r2, r2, #2 │ │ │ │ movpl r1, r2 │ │ │ │ strbmi.w r2, [r0, #967] @ 0x3c7 │ │ │ │ movmi r1, #1 │ │ │ │ ldr.w r0, [r0, #952] @ 0x3b8 │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ mov r2, r1 │ │ │ │ b.n 32697c │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -235348,15 +235347,15 @@ │ │ │ │ ldr r2, [pc, #64] @ (3269f0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #64] @ (3269f4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [pc, #52] @ (3269f8 ) │ │ │ │ ldr.w ip, [pc, #56] @ 3269fc │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #52] @ (326a00 ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ @@ -235364,21 +235363,21 @@ │ │ │ │ add ip, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [r0, #72] @ 0x48 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72dfb4 │ │ │ │ + b.w 72dfbc │ │ │ │ nop │ │ │ │ - adds r6, #234 @ 0xea │ │ │ │ + adds r7, #2 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - adds r0, r7, #7 │ │ │ │ + subs r0, r2, #0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r2, [r3, #32] │ │ │ │ + ldr r2, [r6, #32] │ │ │ │ lsls r2, r3, #1 │ │ │ │ bhi.n 326a8c │ │ │ │ lsls r7, r6, #1 │ │ │ │ lsls r3, r3, #24 │ │ │ │ movs r0, r0 │ │ │ │ stmia r2!, {r3, r5, r7} │ │ │ │ lsls r5, r4, #3 │ │ │ │ @@ -235393,26 +235392,26 @@ │ │ │ │ ldr r1, [pc, #116] @ (326a90 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [pc, #100] @ (326a94 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [pc, #100] @ (326a98 ) │ │ │ │ adds r4, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #17 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ vldr d7, [pc, #56] @ 326a80 │ │ │ │ ldr r2, [pc, #80] @ (326a9c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ mov r3, r4 │ │ │ │ @@ -235430,23 +235429,23 @@ │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 339444 │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #128 @ 0x80 │ │ │ │ + adds r6, #152 @ 0x98 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldmia r3!, {r1, r2, r4, r5, r6} │ │ │ │ + ldmia r3, {r1, r2, r3, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r3, {r1, r3, r7} │ │ │ │ + ldmia r3!, {r1, r5, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r3, #166 @ 0xa6 │ │ │ │ + subs r3, #190 @ 0xbe │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r3, #130 @ 0x82 │ │ │ │ + subs r3, #154 @ 0x9a │ │ │ │ lsls r1, r3, #1 │ │ │ │ bvc.n 326a18 │ │ │ │ lsls r7, r6, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -235563,63 +235562,63 @@ │ │ │ │ lsls r0, r3, #21 │ │ │ │ bpl.n 326b08 │ │ │ │ ldr r1, [pc, #268] @ (326d08 ) │ │ │ │ ldr r0, [pc, #272] @ (326d0c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 326b08 │ │ │ │ ldr r3, [pc, #244] @ (326d00 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #21 │ │ │ │ bpl.w 326b08 │ │ │ │ ldr r1, [pc, #248] @ (326d10 ) │ │ │ │ ldr r0, [pc, #248] @ (326d14 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 326b08 │ │ │ │ ldr r3, [pc, #216] @ (326d00 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bpl.w 326b08 │ │ │ │ ldr r1, [pc, #224] @ (326d18 ) │ │ │ │ ldr r0, [pc, #228] @ (326d1c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 326b08 │ │ │ │ ldr r3, [pc, #184] @ (326d00 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #21 │ │ │ │ bpl.w 326b08 │ │ │ │ ldr r1, [pc, #204] @ (326d20 ) │ │ │ │ ldr r0, [pc, #204] @ (326d24 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 326b08 │ │ │ │ ldr r3, [pc, #156] @ (326d00 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #21 │ │ │ │ bpl.w 326b08 │ │ │ │ ldr r1, [pc, #180] @ (326d28 ) │ │ │ │ ldr r0, [pc, #184] @ (326d2c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 326b08 │ │ │ │ movs r3, #0 │ │ │ │ tst.w lr, #2 │ │ │ │ it ne │ │ │ │ strbne.w r3, [r4, #965] @ 0x3c5 │ │ │ │ b.n 326b08 │ │ │ │ and.w lr, lr, #3 │ │ │ │ @@ -235627,15 +235626,15 @@ │ │ │ │ strb.w lr, [r4, #966] @ 0x3c6 │ │ │ │ bl 326960 │ │ │ │ b.n 326b08 │ │ │ │ movs r2, #1 │ │ │ │ add.w r1, sp, #3 │ │ │ │ add.w r0, r4, #920 @ 0x398 │ │ │ │ strb.w lr, [sp, #3] │ │ │ │ - bl 7e8908 │ │ │ │ + bl 7e8910 │ │ │ │ b.n 326b08 │ │ │ │ add.w r3, lr, #4294967295 @ 0xffffffff │ │ │ │ orrs r3, r5 │ │ │ │ beq.w 326b08 │ │ │ │ ldr r3, [pc, #64] @ (326d00 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -235644,62 +235643,62 @@ │ │ │ │ ldr r1, [pc, #100] @ (326d30 ) │ │ │ │ mov r2, lr │ │ │ │ ldr r0, [pc, #100] @ (326d34 ) │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 326b08 │ │ │ │ ldr r1, [pc, #88] @ (326d38 ) │ │ │ │ ldr r0, [pc, #88] @ (326d3c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 326b08 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r1, #136 @ 0x88 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #126 @ 0x7e │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #42 @ 0x2a │ │ │ │ lsls r2, r5, #3 │ │ │ │ - adds r4, #160 @ 0xa0 │ │ │ │ + adds r4, #184 @ 0xb8 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - subs r2, #174 @ 0xae │ │ │ │ + subs r2, #198 @ 0xc6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r4, #130 @ 0x82 │ │ │ │ + adds r4, #154 @ 0x9a │ │ │ │ lsls r5, r5, #1 │ │ │ │ - subs r2, #108 @ 0x6c │ │ │ │ + subs r2, #132 @ 0x84 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r4, #100 @ 0x64 │ │ │ │ + adds r4, #124 @ 0x7c │ │ │ │ lsls r5, r5, #1 │ │ │ │ - subs r2, #46 @ 0x2e │ │ │ │ + subs r2, #70 @ 0x46 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r4, #70 @ 0x46 │ │ │ │ + adds r4, #94 @ 0x5e │ │ │ │ lsls r5, r5, #1 │ │ │ │ - subs r1, #240 @ 0xf0 │ │ │ │ + subs r2, #8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r4, #40 @ 0x28 │ │ │ │ + adds r4, #64 @ 0x40 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - subs r1, #178 @ 0xb2 │ │ │ │ + subs r1, #202 @ 0xca │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r3, #202 @ 0xca │ │ │ │ + adds r3, #226 @ 0xe2 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - subs r1, #20 │ │ │ │ + subs r1, #44 @ 0x2c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r3, #186 @ 0xba │ │ │ │ + adds r3, #210 @ 0xd2 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - subs r1, #236 @ 0xec │ │ │ │ + subs r2, #4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #604] @ (326fac ) │ │ │ │ cmp r2, #105 @ 0x69 │ │ │ │ @@ -235793,15 +235792,15 @@ │ │ │ │ lsls r0, r3, #21 │ │ │ │ bpl.n 326d86 │ │ │ │ ldr r1, [pc, #348] @ (326fb4 ) │ │ │ │ ldr r0, [pc, #348] @ (326fb8 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 326d86 │ │ │ │ ldrb.w r3, [r4, #965] @ 0x3c5 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 326f92 │ │ │ │ cmp r3, #8 │ │ │ │ itt ls │ │ │ │ movwls r0, #783 @ 0x30f │ │ │ │ @@ -235822,27 +235821,27 @@ │ │ │ │ lsls r4, r3, #21 │ │ │ │ bpl.w 326d86 │ │ │ │ ldr r1, [pc, #296] @ (326fc8 ) │ │ │ │ ldr r0, [pc, #296] @ (326fcc ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 326d86 │ │ │ │ ldr r3, [pc, #256] @ (326fb0 ) │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bpl.w 326d86 │ │ │ │ ldr r1, [pc, #276] @ (326fd0 ) │ │ │ │ ldr r0, [pc, #276] @ (326fd4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 326d86 │ │ │ │ ldrb.w r3, [r4, #965] @ 0x3c5 │ │ │ │ cmp r3, #0 │ │ │ │ ite ne │ │ │ │ movne r0, #97 @ 0x61 │ │ │ │ moveq r0, #96 @ 0x60 │ │ │ │ b.n 326d88 │ │ │ │ @@ -235852,27 +235851,27 @@ │ │ │ │ lsls r2, r3, #21 │ │ │ │ bpl.w 326d86 │ │ │ │ ldr r1, [pc, #240] @ (326fd8 ) │ │ │ │ ldr r0, [pc, #244] @ (326fdc ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 326d86 │ │ │ │ ldr r3, [pc, #184] @ (326fb0 ) │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #21 │ │ │ │ bpl.w 326d86 │ │ │ │ ldr r1, [pc, #220] @ (326fe0 ) │ │ │ │ ldr r0, [pc, #224] @ (326fe4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 326d86 │ │ │ │ ldrb.w r3, [r4, #967] @ 0x3c7 │ │ │ │ lsls r2, r3, #31 │ │ │ │ bpl.n 326f88 │ │ │ │ ldrb.w r3, [r4, #965] @ 0x3c5 │ │ │ │ cmp r3, #0 │ │ │ │ ite ne │ │ │ │ @@ -235893,15 +235892,15 @@ │ │ │ │ uxtb r2, r2 │ │ │ │ cmp r2, #8 │ │ │ │ it eq │ │ │ │ moveq r2, #0 │ │ │ │ strb.w r2, [r4, #964] @ 0x3c4 │ │ │ │ add.w r0, r4, #920 @ 0x398 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 7e8ca8 │ │ │ │ + bl 7e8cb0 │ │ │ │ mov r0, r4 │ │ │ │ bl 326960 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ b.n 326d88 │ │ │ │ orrs.w r0, r2, r3 │ │ │ │ beq.n 326f7c │ │ │ │ subs r0, r2, #4 │ │ │ │ @@ -235925,49 +235924,49 @@ │ │ │ │ movs r0, #3 │ │ │ │ b.n 326d88 │ │ │ │ ldr r1, [pc, #72] @ (326fe8 ) │ │ │ │ ldr r0, [pc, #76] @ (326fec ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 326d86 │ │ │ │ subs r6, r4, #3 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #66 @ 0x42 │ │ │ │ + adds r2, #90 @ 0x5a │ │ │ │ lsls r5, r5, #1 │ │ │ │ - subs r0, #80 @ 0x50 │ │ │ │ + subs r0, #104 @ 0x68 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r2, #22 │ │ │ │ + adds r2, #46 @ 0x2e │ │ │ │ lsls r5, r5, #1 │ │ │ │ - subs r0, #128 @ 0x80 │ │ │ │ + subs r0, #152 @ 0x98 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r0, #148 @ 0x94 │ │ │ │ + subs r0, #172 @ 0xac │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r1, #250 @ 0xfa │ │ │ │ + adds r2, #18 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - adds r7, #196 @ 0xc4 │ │ │ │ + adds r7, #220 @ 0xdc │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r1, #222 @ 0xde │ │ │ │ + adds r1, #246 @ 0xf6 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - subs r0, #40 @ 0x28 │ │ │ │ + subs r0, #64 @ 0x40 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r1, #180 @ 0xb4 │ │ │ │ + adds r1, #204 @ 0xcc │ │ │ │ lsls r5, r5, #1 │ │ │ │ - adds r7, #94 @ 0x5e │ │ │ │ + adds r7, #118 @ 0x76 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r1, #152 @ 0x98 │ │ │ │ + adds r1, #176 @ 0xb0 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - adds r7, #34 @ 0x22 │ │ │ │ + adds r7, #58 @ 0x3a │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r0, #252 @ 0xfc │ │ │ │ + adds r1, #20 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - adds r7, #46 @ 0x2e │ │ │ │ + adds r7, #70 @ 0x46 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #80] @ 327050 │ │ │ │ sub sp, #20 │ │ │ │ @@ -235975,40 +235974,40 @@ │ │ │ │ movs r3, #17 │ │ │ │ ldr r1, [pc, #76] @ (327058 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #60] @ (32705c ) │ │ │ │ ldr r1, [pc, #64] @ (327060 ) │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add.w r0, r0, #920 @ 0x398 │ │ │ │ strd r3, ip, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 7e9190 │ │ │ │ + bl 7e9198 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - adds r0, #146 @ 0x92 │ │ │ │ + adds r0, #170 @ 0xaa │ │ │ │ lsls r5, r5, #1 │ │ │ │ - adds r5, #172 @ 0xac │ │ │ │ + adds r5, #196 @ 0xc4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r5, #198 @ 0xc6 │ │ │ │ + adds r5, #222 @ 0xde │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r1, r7 │ │ │ │ movs r0, r0 │ │ │ │ pli [fp, #255]! │ │ │ │ cmp r2, #0 │ │ │ │ ble.n 3270fa │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -236024,15 +236023,15 @@ │ │ │ │ lsls r0, r0, #30 │ │ │ │ mov.w r1, #1 │ │ │ │ orr.w r2, r3, #2 │ │ │ │ ite pl │ │ │ │ movpl r1, r3 │ │ │ │ strbmi.w r2, [r4, #967] @ 0x3c7 │ │ │ │ ldr.w r0, [r4, #952] @ 0x3b8 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ cmp r8, r5 │ │ │ │ beq.n 3270e6 │ │ │ │ ldrb.w r1, [r4, #965] @ 0x3c5 │ │ │ │ ldrb.w r3, [r4, #964] @ 0x3c4 │ │ │ │ ldrb.w r0, [r8, #1]! │ │ │ │ adds r2, r1, #1 │ │ │ │ add r3, r1 │ │ │ │ @@ -236070,15 +236069,15 @@ │ │ │ │ ldrb.w r0, [r0, #920] @ 0x398 │ │ │ │ ubfx r0, r0, #5, #1 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (327120 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ bne.n 327058 │ │ │ │ lsls r7, r6, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -236086,40 +236085,40 @@ │ │ │ │ ldr r2, [pc, #68] @ (327180 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (327184 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r1, [pc, #56] @ (327188 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 72f324 │ │ │ │ + bl 72f32c │ │ │ │ ldr r1, [pc, #52] @ (32718c ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72dfb4 │ │ │ │ + bl 72dfbc │ │ │ │ ldr r3, [pc, #44] @ (327190 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - cmp r7, #198 @ 0xc6 │ │ │ │ + cmp r7, #222 @ 0xde │ │ │ │ lsls r5, r5, #1 │ │ │ │ - asrs r4, r5, #25 │ │ │ │ + asrs r4, r0, #26 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r6, [r1, #40] @ 0x28 │ │ │ │ + str r6, [r4, #40] @ 0x28 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r1, r4, #5 │ │ │ │ movs r0, r0 │ │ │ │ pop {r5, r7} │ │ │ │ lsls r5, r4, #3 │ │ │ │ lsls r1, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ @@ -236139,23 +236138,23 @@ │ │ │ │ add.w r1, r4, #16 │ │ │ │ add r6, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r5, pc │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc │ │ │ │ movs r3, #59 @ 0x3b │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ adds r4, #32 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r1, r9, #980 @ 0x3d4 │ │ │ │ bl 339444 │ │ │ │ vldr d7, [pc, #56] @ 327220 │ │ │ │ ldr r2, [pc, #80] @ (32723c ) │ │ │ │ mov r3, r9 │ │ │ │ str r7, [sp, #0] │ │ │ │ add.w r7, r9, #752 @ 0x2f0 │ │ │ │ @@ -236166,33 +236165,33 @@ │ │ │ │ adds r2, #52 @ 0x34 │ │ │ │ bl 52bba8 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r1, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 3394f4 │ │ │ │ nop.w │ │ │ │ lsls r0, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #194 @ 0xc2 │ │ │ │ + adds r5, #218 @ 0xda │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r7, #82 @ 0x52 │ │ │ │ + cmp r7, #106 @ 0x6a │ │ │ │ lsls r5, r5, #1 │ │ │ │ - adds r5, #138 @ 0x8a │ │ │ │ + adds r5, #162 @ 0xa2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r3!, {r1, r2, r3, r4, r6, r7} │ │ │ │ + stmia r3!, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r3!, {r1, r4, r5, r6, r7} │ │ │ │ + stmia r4!, {r1, r3} │ │ │ │ lsls r0, r3, #1 │ │ │ │ beq.n 3271c4 │ │ │ │ lsls r7, r6, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -236202,40 +236201,40 @@ │ │ │ │ movs r3, #59 @ 0x3b │ │ │ │ ldr r1, [pc, #76] @ (3272a8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #60] @ (3272ac ) │ │ │ │ ldr r1, [pc, #64] @ (3272b0 ) │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add.w r0, r0, #948 @ 0x3b4 │ │ │ │ strd r3, ip, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 7e9190 │ │ │ │ + bl 7e9198 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - cmp r6, #170 @ 0xaa │ │ │ │ + cmp r6, #194 @ 0xc2 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - adds r4, #236 @ 0xec │ │ │ │ + adds r5, #4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r5, #10 │ │ │ │ + adds r5, #34 @ 0x22 │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r1, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 4, pc, cr11, cr15, {7} @ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -236246,35 +236245,35 @@ │ │ │ │ movs r3, #59 @ 0x3b │ │ │ │ ldr r1, [pc, #80] @ (327320 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ vldr d7, [pc, #44] @ 327310 │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #192 @ 0xc0 │ │ │ │ str.w r2, [r0, #920] @ 0x398 │ │ │ │ ldr.w r0, [r0, #980] @ 0x3d4 │ │ │ │ strd r1, r1, [r3, #924] @ 0x39c │ │ │ │ str.w r1, [r3, #932] @ 0x3a4 │ │ │ │ str.w r1, [r3, #944] @ 0x3b0 │ │ │ │ vstr d7, [r3, #936] @ 0x3a8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - cmp r6, #54 @ 0x36 │ │ │ │ + cmp r6, #78 @ 0x4e │ │ │ │ lsls r5, r5, #1 │ │ │ │ - adds r4, #120 @ 0x78 │ │ │ │ + adds r4, #144 @ 0x90 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r4, #154 @ 0x9a │ │ │ │ + adds r4, #178 @ 0xb2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #196] @ 3273f8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -236284,15 +236283,15 @@ │ │ │ │ ldr r1, [pc, #192] @ (327400 ) │ │ │ │ add.w r4, ip, #48 @ 0x30 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r5, [pc, #176] @ (327404 ) │ │ │ │ ldr.w r1, [r4, #932] @ 0x3a4 │ │ │ │ movw r3, #8196 @ 0x2004 │ │ │ │ add r5, pc │ │ │ │ mov r7, r0 │ │ │ │ bics r3, r1 │ │ │ │ beq.n 327382 │ │ │ │ @@ -236314,15 +236313,15 @@ │ │ │ │ orr.w r3, r3, #32 │ │ │ │ ldr.w r0, [r4, #980] @ 0x3d4 │ │ │ │ ands r1, r3 │ │ │ │ strd r3, r2, [r4, #920] @ 0x398 │ │ │ │ ands.w r1, r1, #224 @ 0xe0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldr r3, [pc, #100] @ (327408 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32736e │ │ │ │ ldr r3, [pc, #92] @ (32740c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -236336,15 +236335,15 @@ │ │ │ │ bpl.n 32736e │ │ │ │ ldr r0, [pc, #80] @ (327414 ) │ │ │ │ ldrb r2, [r6, #0] │ │ │ │ ldr r1, [r7, #20] │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ ldr r3, [pc, #68] @ (327418 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32736e │ │ │ │ ldr r3, [pc, #48] @ (327410 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -236352,35 +236351,35 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 32736e │ │ │ │ ldr r1, [r0, #20] │ │ │ │ ldr r0, [pc, #48] @ (32741c ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ nop │ │ │ │ - cmp r5, #200 @ 0xc8 │ │ │ │ + cmp r5, #224 @ 0xe0 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - asrs r0, r4, #17 │ │ │ │ + asrs r0, r7, #17 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r4, [r1, #8] │ │ │ │ + str r4, [r4, #8] │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r0, r4, r3 │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r1, #6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #234 @ 0xea │ │ │ │ + adds r4, #2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r5, [pc, #448] @ (3275dc ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #150 @ 0x96 │ │ │ │ + adds r3, #174 @ 0xae │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #28 │ │ │ │ mov r7, r3 │ │ │ │ @@ -236392,15 +236391,15 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ ldr r4, [pc, #408] @ (3275dc ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ cmp r6, #25 │ │ │ │ add r4, pc │ │ │ │ sbcs.w r3, r7, #0 │ │ │ │ bcc.n 32746a │ │ │ │ ldr r3, [pc, #388] @ (3275e0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -236479,31 +236478,31 @@ │ │ │ │ add.w r0, r5, #948 @ 0x3b4 │ │ │ │ mov.w r9, #0 │ │ │ │ bic.w r3, r3, #32 │ │ │ │ str.w r3, [r5, #920] @ 0x398 │ │ │ │ ldr.w r3, [r5, #924] @ 0x39c │ │ │ │ ubfx r3, r3, #0, #10 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 7e8ca8 │ │ │ │ + bl 7e8cb0 │ │ │ │ ldr.w r1, [r5, #932] @ 0x3a4 │ │ │ │ ldr.w r2, [r5, #920] @ 0x398 │ │ │ │ ldr.w r0, [r5, #980] @ 0x3d4 │ │ │ │ ands r2, r1 │ │ │ │ tst.w r2, #224 @ 0xe0 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, r9 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 3274e8 │ │ │ │ ldr.w r3, [r5, #920] @ 0x398 │ │ │ │ add.w r0, r5, #948 @ 0x3b4 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r9, #0 │ │ │ │ - bl 7e8ca8 │ │ │ │ + bl 7e8cb0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 3274e8 │ │ │ │ ldr r2, [pc, #92] @ (3275e8 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3274f2 │ │ │ │ @@ -236516,46 +236515,46 @@ │ │ │ │ ldr.w r1, [r8, #20] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ str.w r9, [sp, #12] │ │ │ │ strd r6, r7, [sp] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 3274f2 │ │ │ │ ldr r1, [pc, #52] @ (3275f0 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #52] @ (3275f4 ) │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 327466 │ │ │ │ nop │ │ │ │ - cmp r4, #198 @ 0xc6 │ │ │ │ + cmp r4, #222 @ 0xde │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrsh r2, [r1, r6] │ │ │ │ + ldrsh r2, [r4, r6] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r6, r4, #13 │ │ │ │ + asrs r6, r7, #13 │ │ │ │ lsls r0, r3, #1 │ │ │ │ asrs r2, r5, #31 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ cmn r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #56 @ 0x38 │ │ │ │ + adds r2, #80 @ 0x50 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r3, #66 @ 0x42 │ │ │ │ + cmp r3, #90 @ 0x5a │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldmia r7, {r2, r4, r5, r6, r7} │ │ │ │ + beq.n 327610 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #448] @ (3277cc ) │ │ │ │ @@ -236576,15 +236575,15 @@ │ │ │ │ ldr r3, [pc, #436] @ (3277e0 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldrd r6, r9, [sp, #56] @ 0x38 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [pc, #420] @ (3277e4 ) │ │ │ │ movs r2, #0 │ │ │ │ strb.w r2, [sp, #19] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 327784 │ │ │ │ @@ -236661,25 +236660,25 @@ │ │ │ │ ldr.w r1, [r5, #920] @ 0x398 │ │ │ │ ldr.w r0, [r5, #980] @ 0x3d4 │ │ │ │ ands r1, r6 │ │ │ │ str.w r6, [r5, #932] @ 0x3a4 │ │ │ │ ands.w r1, r1, #224 @ 0xe0 │ │ │ │ beq.n 32772c │ │ │ │ movs r1, #1 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ b.n 327664 │ │ │ │ str.w r6, [r5, #928] @ 0x3a0 │ │ │ │ b.n 327664 │ │ │ │ cmp.w r6, #61440 @ 0xf000 │ │ │ │ bcs.n 327664 │ │ │ │ add.w r1, sp, #19 │ │ │ │ movs r2, #1 │ │ │ │ add.w r0, r5, #948 @ 0x3b4 │ │ │ │ strb.w r6, [sp, #19] │ │ │ │ - bl 7e8908 │ │ │ │ + bl 7e8910 │ │ │ │ ldr.w r1, [r5, #920] @ 0x398 │ │ │ │ ldr.w r3, [r5, #932] @ 0x3a4 │ │ │ │ orr.w r1, r1, #64 @ 0x40 │ │ │ │ b.n 327772 │ │ │ │ cmp.w r6, #1024 @ 0x400 │ │ │ │ ldr.w r3, [r5, #932] @ 0x3a4 │ │ │ │ itee cc │ │ │ │ @@ -236704,62 +236703,62 @@ │ │ │ │ bpl.w 327650 │ │ │ │ ldr r1, [r0, #20] │ │ │ │ ldr r0, [pc, #84] @ (3277f4 ) │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r0, pc │ │ │ │ strd r6, r9, [sp, #8] │ │ │ │ strd r4, r8, [sp] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 327650 │ │ │ │ ldr r1, [pc, #68] @ (3277f8 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [pc, #68] @ (3277fc ) │ │ │ │ mov r3, r8 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #80 @ 0x50 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 327664 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r4, r5, #24 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r7, r6] │ │ │ │ + ldrb r0, [r2, r7] │ │ │ │ lsls r2, r3, #1 │ │ │ │ asrs r4, r3, #24 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - asrs r0, r0, #6 │ │ │ │ + asrs r0, r3, #6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r2, #214 @ 0xd6 │ │ │ │ + cmp r2, #238 @ 0xee │ │ │ │ lsls r5, r5, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #23 │ │ │ │ lsls r2, r5, #3 │ │ │ │ adds r1, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #118 @ 0x76 │ │ │ │ + adds r0, #142 @ 0x8e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r1, #74 @ 0x4a │ │ │ │ + cmp r1, #98 @ 0x62 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldmia r5, {r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r6!, {r2, r4} │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldrb.w r0, [r0, #944] @ 0x3b0 │ │ │ │ ubfx r0, r0, #5, #1 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #8] @ (32781c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 732a90 │ │ │ │ + b.w 732a98 │ │ │ │ nop │ │ │ │ ldmia r3!, {r2} │ │ │ │ lsls r7, r6, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -236768,30 +236767,30 @@ │ │ │ │ ldr r2, [pc, #44] @ (327864 ) │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #44] @ (327868 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r0, #100] @ 0x64 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - cmp r1, #50 @ 0x32 │ │ │ │ + cmp r1, #74 @ 0x4a │ │ │ │ lsls r5, r5, #1 │ │ │ │ - adds r0, #24 │ │ │ │ + adds r0, #48 @ 0x30 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r0, #54 @ 0x36 │ │ │ │ + adds r0, #78 @ 0x4e │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #100] @ (3278e0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -236800,33 +236799,33 @@ │ │ │ │ ldr r1, [pc, #100] @ (3278e8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #84] @ (3278ec ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #84] @ (3278f0 ) │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [pc, #68] @ (3278f4 ) │ │ │ │ ldr r1, [pc, #72] @ (3278f8 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 72dfb4 │ │ │ │ + bl 72dfbc │ │ │ │ ldr r3, [pc, #60] @ (3278fc ) │ │ │ │ ldr r2, [pc, #60] @ (327900 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #208 @ 0xd0 │ │ │ │ str r2, [r5, #72] @ 0x48 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ @@ -236834,24 +236833,24 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cmp r0, #232 @ 0xe8 │ │ │ │ + cmp r1, #0 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - lsrs r2, r4, #28 │ │ │ │ + lsrs r2, r7, #28 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r6, [r0, r5] │ │ │ │ + ldrh r6, [r3, r5] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r2, r5, #28 │ │ │ │ - lsls r0, r3, #1 │ │ │ │ lsrs r2, r0, #29 │ │ │ │ lsls r0, r3, #1 │ │ │ │ + lsrs r2, r3, #29 │ │ │ │ + lsls r0, r3, #1 │ │ │ │ lsrs r3, r5, #10 │ │ │ │ movs r0, r0 │ │ │ │ push {r1, r2, r4, r5, r6, lr} │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldmia r2, {r1, r2, r4, r6} │ │ │ │ lsls r7, r6, #1 │ │ │ │ lsrs r5, r4, #12 │ │ │ │ @@ -236918,24 +236917,24 @@ │ │ │ │ ldrd r2, r3, [r0, #24] │ │ │ │ orrs.w r1, r2, r3 │ │ │ │ it eq │ │ │ │ moveq r7, #0 │ │ │ │ beq.n 3279ca │ │ │ │ add r1, pc, #196 @ (adr r1, 327a80 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 8a8398 │ │ │ │ + bl 8a83a0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 8a7840 │ │ │ │ + bl 8a7848 │ │ │ │ mov r7, r0 │ │ │ │ add r2, sp, #8 │ │ │ │ add.w r0, r5, #960 @ 0x3c0 │ │ │ │ movs r1, #1 │ │ │ │ strd r7, r8, [sp, #8] │ │ │ │ strd sl, r9, [sp, #16] │ │ │ │ - bl 7e8a84 │ │ │ │ + bl 7e8a8c │ │ │ │ ldr r3, [pc, #184] @ (327a98 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r3, 327a16 │ │ │ │ ldr r3, [pc, #180] @ (327a9c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -236947,15 +236946,15 @@ │ │ │ │ bpl.n 327a16 │ │ │ │ ldr r0, [pc, #168] @ (327aa4 ) │ │ │ │ mov r3, sl │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 327a16 │ │ │ │ ldr r3, [pc, #144] @ (327aa0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #21 │ │ │ │ bmi.n 327a6c │ │ │ │ ldr r2, [pc, #144] @ (327aa8 ) │ │ │ │ @@ -236979,60 +236978,60 @@ │ │ │ │ ldr r3, [pc, #92] @ (327aa0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.n 327a16 │ │ │ │ ldr r0, [pc, #92] @ (327aac ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 327a16 │ │ │ │ ldr r3, [pc, #72] @ (327aa0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 327a16 │ │ │ │ ldr r0, [pc, #76] @ (327ab0 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 327a16 │ │ │ │ ldr r0, [pc, #68] @ (327ab4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 327a16 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ asrs r0, r4, #12 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r3, #12 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - movs r7, #224 @ 0xe0 │ │ │ │ + movs r7, #248 @ 0xf8 │ │ │ │ lsls r5, r5, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r2, #31 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #24 │ │ │ │ + cmp r7, #48 @ 0x30 │ │ │ │ lsls r1, r3, #1 │ │ │ │ asrs r2, r4, #8 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - cmp r6, #122 @ 0x7a │ │ │ │ + cmp r6, #146 @ 0x92 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r6, #148 @ 0x94 │ │ │ │ + cmp r6, #172 @ 0xac │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r6, #34 @ 0x22 │ │ │ │ + cmp r6, #58 @ 0x3a │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 327904 │ │ │ │ movs r0, #0 │ │ │ │ @@ -237051,15 +237050,15 @@ │ │ │ │ add r5, pc │ │ │ │ bpl.n 327b22 │ │ │ │ ldr.w r2, [r0, #928] @ 0x3a0 │ │ │ │ lsls r2, r2, #9 │ │ │ │ bpl.n 327b22 │ │ │ │ ldr.w r0, [r4, #992] @ 0x3e0 │ │ │ │ movs r1, #1 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldr r3, [pc, #284] @ (327c24 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 327bea │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -237120,15 +237119,15 @@ │ │ │ │ lsls r0, r3, #31 │ │ │ │ bpl.n 327ba2 │ │ │ │ ldr.w r3, [r4, #920] @ 0x398 │ │ │ │ lsls r1, r3, #23 │ │ │ │ bmi.n 327afc │ │ │ │ ldr.w r0, [r4, #992] @ 0x3e0 │ │ │ │ movs r1, #0 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldr r3, [pc, #116] @ (327c24 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 327b10 │ │ │ │ ldr r3, [pc, #112] @ (327c28 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -237139,15 +237138,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 327b10 │ │ │ │ ldr r0, [pc, #100] @ (327c30 ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ ldr.w r2, [r4, #920] @ 0x398 │ │ │ │ lsls r0, r2, #26 │ │ │ │ bmi.n 327afc │ │ │ │ b.n 327b32 │ │ │ │ ldr.w r2, [r4, #928] @ 0x3a0 │ │ │ │ lsls r0, r2, #21 │ │ │ │ bmi.n 327afc │ │ │ │ @@ -237162,15 +237161,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 327b10 │ │ │ │ ldr r0, [pc, #56] @ (327c38 ) │ │ │ │ ldr.w r1, [r4, #944] @ 0x3b0 │ │ │ │ add r0, pc │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ ldr.w r2, [r4, #920] @ 0x398 │ │ │ │ lsls r1, r2, #27 │ │ │ │ bmi.w 327afc │ │ │ │ b.n 327b82 │ │ │ │ lsls r1, r3, #30 │ │ │ │ bpl.n 327b96 │ │ │ │ b.n 327b8e │ │ │ │ @@ -237178,19 +237177,19 @@ │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #220 @ 0xdc │ │ │ │ + cmp r5, #244 @ 0xf4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ adds r0, r7, r1 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #112 @ 0x70 │ │ │ │ + cmp r5, #136 @ 0x88 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #404] @ (327de0 ) │ │ │ │ cmp r2, #41 @ 0x29 │ │ │ │ @@ -237320,39 +237319,39 @@ │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 327c74 │ │ │ │ ldr r0, [pc, #48] @ (327df0 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 327c74 │ │ │ │ ldr r1, [pc, #40] @ (327df4 ) │ │ │ │ ldr r0, [pc, #44] @ (327df8 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #16] │ │ │ │ adds r1, #76 @ 0x4c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldrd r3, r2, [sp, #12] │ │ │ │ b.n 327c64 │ │ │ │ lsrs r0, r5, #31 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r0, [r7, r6] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #28 │ │ │ │ + cmp r4, #52 @ 0x34 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r3, #160 @ 0xa0 │ │ │ │ + movs r3, #184 @ 0xb8 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - stmia r7!, {r1, r2, r5, r6, r7} │ │ │ │ + stmia r7!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #288] @ 327f2c │ │ │ │ sub sp, #28 │ │ │ │ @@ -237370,15 +237369,15 @@ │ │ │ │ ldr r4, [pc, #272] @ (327f40 ) │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r4, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r2, [r0, #920] @ 0x398 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [r0, #952] @ 0x3b8 │ │ │ │ movs r1, #0 │ │ │ │ strb.w r0, [sp, #19] │ │ │ │ str.w r1, [r3, #996] @ 0x3e4 │ │ │ │ lsls r5, r2, #28 │ │ │ │ @@ -237404,15 +237403,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r5, r4 │ │ │ │ add.w r4, r3, #960 @ 0x3c0 │ │ │ │ movs r2, #1 │ │ │ │ add.w r1, sp, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 7e88f0 │ │ │ │ + bl 7e88f8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ ble.n 327ec2 │ │ │ │ ldr r2, [pc, #160] @ (327f48 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 327f00 │ │ │ │ @@ -237422,15 +237421,15 @@ │ │ │ │ str.w r2, [r3, #944] @ 0x3b0 │ │ │ │ bl 327ad8 │ │ │ │ b.n 327e68 │ │ │ │ ldr r2, [pc, #136] @ (327f4c ) │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #20 │ │ │ │ add r2, pc │ │ │ │ - bl 7e9290 │ │ │ │ + bl 7e9298 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str.w r0, [r3, #996] @ 0x3e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 327ea6 │ │ │ │ ldr r3, [pc, #108] @ (327f48 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -237444,15 +237443,15 @@ │ │ │ │ ldr r3, [pc, #100] @ (327f54 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 327e68 │ │ │ │ ldr r0, [pc, #96] @ (327f58 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 327e68 │ │ │ │ ldr r2, [pc, #88] @ (327f5c ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 327eae │ │ │ │ ldr r2, [pc, #72] @ (327f54 ) │ │ │ │ @@ -237460,45 +237459,45 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 327eae │ │ │ │ ldr r0, [pc, #72] @ (327f60 ) │ │ │ │ ldrb.w r1, [sp, #19] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 327eae │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - movs r3, #86 @ 0x56 │ │ │ │ + movs r3, #110 @ 0x6e │ │ │ │ lsls r5, r5, #1 │ │ │ │ lsrs r6, r2, #24 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - cmp r2, #78 @ 0x4e │ │ │ │ + cmp r2, #102 @ 0x66 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #36 @ 0x24 │ │ │ │ + cmp r2, #60 @ 0x3c │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsrs r6, r0, #24 │ │ │ │ lsls r2, r5, #3 │ │ │ │ lsrs r0, r2, #23 │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f16 , , │ │ │ │ adds r6, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #24 │ │ │ │ + cmp r3, #48 @ 0x30 │ │ │ │ lsls r1, r3, #1 │ │ │ │ asrs r0, r4, #30 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #62 @ 0x3e │ │ │ │ + cmp r3, #86 @ 0x56 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #520] @ (32817c ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -237621,15 +237620,15 @@ │ │ │ │ ldr r1, [pc, #212] @ (328190 ) │ │ │ │ ldr r0, [pc, #216] @ (328194 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #128 @ 0x80 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ lsls r0, r6, #28 │ │ │ │ mov r0, r4 │ │ │ │ ittt mi │ │ │ │ ldrmi.w r3, [r4, #944] @ 0x3b0 │ │ │ │ bicmi.w r3, r3, #32 │ │ │ │ strmi.w r3, [r4, #944] @ 0x3b0 │ │ │ │ b.n 3280a4 │ │ │ │ @@ -237673,49 +237672,49 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 327f8c │ │ │ │ ldr r0, [pc, #72] @ (32819c ) │ │ │ │ str r6, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 327f8c │ │ │ │ ldr r1, [pc, #60] @ (3281a0 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #60] @ (3281a4 ) │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #128 @ 0x80 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ nop │ │ │ │ lsrs r2, r0, #19 │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #220 @ 0xdc │ │ │ │ + movs r0, #244 @ 0xf4 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - cmp r2, #82 @ 0x52 │ │ │ │ + cmp r2, #106 @ 0x6a │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r0, #176 @ 0xb0 │ │ │ │ + movs r0, #200 @ 0xc8 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - cmp r2, #14 │ │ │ │ + cmp r2, #38 @ 0x26 │ │ │ │ lsls r1, r3, #1 │ │ │ │ asrs r0, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #62 @ 0x3e │ │ │ │ + cmp r1, #86 @ 0x56 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r0, #2 │ │ │ │ + movs r0, #26 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - stmia r4!, {r2, r3, r6} │ │ │ │ + stmia r4!, {r2, r5, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #236] @ 3282a4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -237767,15 +237766,15 @@ │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 3281f6 │ │ │ │ ldr r0, [pc, #116] @ (3282b4 ) │ │ │ │ ldrb r2, [r1, #0] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r1, [r3, #948] @ 0x3b4 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 3281f6 │ │ │ │ ldr r2, [pc, #100] @ (3282b8 ) │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 328206 │ │ │ │ @@ -237786,108 +237785,108 @@ │ │ │ │ bpl.n 328206 │ │ │ │ ldr r0, [pc, #80] @ (3282bc ) │ │ │ │ ubfx r2, r3, #2, #1 │ │ │ │ and.w r1, r3, #1 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ ldr r2, [pc, #64] @ (3282c0 ) │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3281f6 │ │ │ │ ldr r2, [pc, #36] @ (3282b0 ) │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 3281f6 │ │ │ │ ldr r0, [pc, #44] @ (3282c4 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 3281f6 │ │ │ │ lsrs r6, r7, #9 │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #18 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #16 │ │ │ │ + cmp r1, #40 @ 0x28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r0, #0 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #138 @ 0x8a │ │ │ │ + cmp r0, #162 @ 0xa2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r0, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #14 │ │ │ │ + cmp r1, #38 @ 0x26 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #44] @ 328308 │ │ │ │ ldr r2, [pc, #44] @ (32830c ) │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #44] @ (328310 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [r0, #100] @ 0x64 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - subs r2, r1, #2 │ │ │ │ + subs r2, r4, #2 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - movs r5, #112 @ 0x70 │ │ │ │ + movs r5, #136 @ 0x88 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r5, #142 @ 0x8e │ │ │ │ + movs r5, #166 @ 0xa6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #44] @ 328354 │ │ │ │ ldr r2, [pc, #44] @ (328358 ) │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #44] @ (32835c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r0, #100] @ 0x64 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - subs r6, r7, #0 │ │ │ │ + subs r6, r2, #1 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - movs r5, #36 @ 0x24 │ │ │ │ + movs r5, #60 @ 0x3c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r5, #66 @ 0x42 │ │ │ │ + movs r5, #90 @ 0x5a │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #112] @ 3283e0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -237895,15 +237894,15 @@ │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #108] @ (3283e8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #0 │ │ │ │ vldr d7, [pc, #68] @ 3283d8 │ │ │ │ movs r2, #0 │ │ │ │ strd r0, r1, [r3, #920] @ 0x398 │ │ │ │ strd r0, r1, [r3, #928] @ 0x3a0 │ │ │ │ @@ -237925,19 +237924,19 @@ │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 327ad8 │ │ │ │ lsls r0, r0, #3 │ │ │ │ lsls r0, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r6, #7 │ │ │ │ + subs r2, r1, #0 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - movs r4, #216 @ 0xd8 │ │ │ │ + movs r4, #240 @ 0xf0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r4, #246 @ 0xf6 │ │ │ │ + movs r5, #14 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ movs r5, #0 │ │ │ │ @@ -237964,31 +237963,31 @@ │ │ │ │ it ne │ │ │ │ cmpne r4, #0 │ │ │ │ str.w ip, [sp] │ │ │ │ mov.w r3, #29 │ │ │ │ add r2, pc │ │ │ │ it eq │ │ │ │ addeq r4, sp, #20 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r3, [r0, #956] @ 0x3bc │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ cbz r3, 328496 │ │ │ │ ldr r2, [pc, #140] @ (3284d8 ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #140] @ (3284dc ) │ │ │ │ movs r4, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add.w r0, r0, #960 @ 0x3c0 │ │ │ │ strd r3, r4, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 7e9190 │ │ │ │ + bl 7e9198 │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 87eb14 │ │ │ │ + bl 87eb1c │ │ │ │ ldr r2, [pc, #112] @ (3284e0 ) │ │ │ │ ldr r3, [pc, #84] @ (3284c8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -238006,40 +238005,40 @@ │ │ │ │ ldr r1, [pc, #72] @ (3284e4 ) │ │ │ │ ldr r4, [pc, #76] @ (3284e8 ) │ │ │ │ add.w r3, r5, #156 @ 0x9c │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #588 @ 0x24c │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 87eb14 │ │ │ │ + bl 87eb1c │ │ │ │ b.n 32846e │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ lsrs r4, r6, #32 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r5, [pc, #160] @ (328564 ) │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r5, #32 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r1, #5 │ │ │ │ + adds r6, r4, #5 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - movs r4, #84 @ 0x54 │ │ │ │ + movs r4, #108 @ 0x6c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r4, #28 │ │ │ │ + movs r4, #52 @ 0x34 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldc2l 15, cr15, [r1, #-1020] @ 0xfffffc04 │ │ │ │ - bl 6d04de │ │ │ │ + bl 6d04de │ │ │ │ lsls r2, r1, #31 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - movs r7, #68 @ 0x44 │ │ │ │ + movs r7, #92 @ 0x5c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r7, #90 @ 0x5a │ │ │ │ + movs r7, #114 @ 0x72 │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w r8, [pc, #192] @ 3285c0 │ │ │ │ sub sp, #16 │ │ │ │ @@ -238053,23 +238052,23 @@ │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ add r7, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r6, pc │ │ │ │ mov r1, r8 │ │ │ │ add r2, pc │ │ │ │ movs r3, #29 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w sl, r4, #188 @ 0xbc │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r1, r5, #992 @ 0x3e0 │ │ │ │ bl 339444 │ │ │ │ vldr d7, [pc, #116] @ 3285b8 │ │ │ │ ldr r2, [pc, #140] @ (3285d4 ) │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r9 │ │ │ │ add.w r0, r5, #752 @ 0x2f0 │ │ │ │ @@ -238079,69 +238078,69 @@ │ │ │ │ str.w r8, [sp] │ │ │ │ bl 52bba8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r9 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r1, r5, #752 @ 0x2f0 │ │ │ │ bl 3394f4 │ │ │ │ ldr r2, [pc, #92] @ (3285d8 ) │ │ │ │ ldr r1, [pc, #92] @ (3285dc ) │ │ │ │ adds r4, #204 @ 0xcc │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [pc, #80] @ (3285e0 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 73124c │ │ │ │ + bl 731254 │ │ │ │ str.w r0, [r5, #956] @ 0x3bc │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ lsls r0, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #112 @ 0x70 │ │ │ │ + movs r3, #136 @ 0x88 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r0, r4, #1 │ │ │ │ + adds r0, r7, #1 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - movs r3, #56 @ 0x38 │ │ │ │ + movs r3, #80 @ 0x50 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - sub sp, #16 │ │ │ │ + sub sp, #112 @ 0x70 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - sub sp, #96 @ 0x60 │ │ │ │ + sub sp, #192 @ 0xc0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ pop {r3, r6, r7, pc} │ │ │ │ lsls r7, r6, #1 │ │ │ │ - lsls r4, r5, #8 │ │ │ │ + lsls r4, r0, #9 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r6, [pc, #320] @ (328720 ) │ │ │ │ + ldr r6, [pc, #416] @ (328780 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r4, r5, #12 │ │ │ │ + asrs r4, r0, #13 │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (3285f0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ bkpt 0x006e │ │ │ │ lsls r7, r6, #1 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #8] @ (328600 ) │ │ │ │ add r0, pc │ │ │ │ b.w 338a70 │ │ │ │ nop │ │ │ │ @@ -238168,15 +238167,15 @@ │ │ │ │ ldr r1, [pc, #656] @ (3288c4 ) │ │ │ │ ldr.w r4, [ip, r4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movs r3, #0 │ │ │ │ vldr d7, [pc, #604] @ 3288a8 │ │ │ │ strb.w r3, [r0, #134] @ 0x86 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r1, r3, [r0, #112] @ 0x70 │ │ │ │ vstr d7, [sp, #40] @ 0x28 │ │ │ │ ldr.w r2, [r0, #128] @ 0x80 │ │ │ │ @@ -238265,15 +238264,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #416] @ (3288dc ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 3286ea │ │ │ │ ldrd r2, r3, [r4, #112] @ 0x70 │ │ │ │ rev r2, r2 │ │ │ │ rev r3, r3 │ │ │ │ strd r3, r2, [r4, #112] @ 0x70 │ │ │ │ b.n 3286ea │ │ │ │ ldr r3, [pc, #388] @ (3288e0 ) │ │ │ │ @@ -238282,15 +238281,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #388] @ (3288e8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 3286ea │ │ │ │ ldr r3, [pc, #376] @ (3288ec ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ mov r3, r2 │ │ │ │ ldr.w r0, [r4, #128] @ 0x80 │ │ │ │ str r2, [r4, #96] @ 0x60 │ │ │ │ @@ -238306,15 +238305,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #352] @ (3288f8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 3286ea │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r9, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r5 │ │ │ │ @@ -238340,21 +238339,21 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #276] @ (328904 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 3286ea │ │ │ │ ldr r1, [pc, #260] @ (328908 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr.w r2, [r4, #128] @ 0x80 │ │ │ │ add r1, pc │ │ │ │ - bl 87e38c │ │ │ │ + bl 87e394 │ │ │ │ b.n 3286ea │ │ │ │ ldrb.w r3, [r0, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 328722 │ │ │ │ ldrd r3, r2, [r0, #104] @ 0x68 │ │ │ │ orrs r3, r2 │ │ │ │ beq.n 32888a │ │ │ │ @@ -238365,28 +238364,28 @@ │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r1, [pc, #224] @ (328910 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 3286ea │ │ │ │ ldr r3, [pc, #212] @ (328914 ) │ │ │ │ movs r2, #124 @ 0x7c │ │ │ │ ldr r5, [r4, #124] @ 0x7c │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #208] @ (328918 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #208] @ (32891c ) │ │ │ │ adds r3, #16 │ │ │ │ add r4, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 3286ea │ │ │ │ ldr.w r0, [r4, #128] @ 0x80 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r9 │ │ │ │ strd r5, r6, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ @@ -238405,78 +238404,78 @@ │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r1, [pc, #144] @ (328924 ) │ │ │ │ movs r2, #115 @ 0x73 │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 3286ea │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ... │ │ │ │ lsls r6, r3, #24 │ │ │ │ lsls r2, r5, #3 │ │ │ │ lsls r6, r2, #24 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - adds r0, r3, #0 │ │ │ │ + adds r0, r6, #0 │ │ │ │ lsls r5, r5, #1 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #72 @ 0x48 │ │ │ │ + movs r6, #96 @ 0x60 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [sp, #696] @ 0x2b8 │ │ │ │ + ldr r6, [sp, #792] @ 0x318 │ │ │ │ lsls r1, r4, #1 │ │ │ │ lsls r1, r4, #12 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r1, #21 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - subs r6, r0, r4 │ │ │ │ + subs r6, r3, r4 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - movs r5, #132 @ 0x84 │ │ │ │ + movs r5, #156 @ 0x9c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r5, #100 @ 0x64 │ │ │ │ + movs r5, #124 @ 0x7c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r6, r3, r3 │ │ │ │ + subs r6, r6, r3 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - movs r5, #156 @ 0x9c │ │ │ │ + movs r5, #180 @ 0xb4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r5, #60 @ 0x3c │ │ │ │ + movs r5, #84 @ 0x54 │ │ │ │ lsls r1, r3, #1 │ │ │ │ adds r4, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r5, r2 │ │ │ │ + subs r0, r0, r3 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - movs r5, #170 @ 0xaa │ │ │ │ + movs r5, #194 @ 0xc2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r5, #6 │ │ │ │ + movs r5, #30 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r0, r2, r1 │ │ │ │ + subs r0, r5, r1 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - movs r5, #126 @ 0x7e │ │ │ │ + movs r5, #150 @ 0x96 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r4, #174 @ 0xae │ │ │ │ + movs r4, #198 @ 0xc6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r6, #20 │ │ │ │ + movs r6, #44 @ 0x2c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r5, #104 @ 0x68 │ │ │ │ + movs r5, #128 @ 0x80 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r4, #112 @ 0x70 │ │ │ │ + movs r4, #136 @ 0x88 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r0, r7, r7 │ │ │ │ + subs r0, r2, r0 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - movs r5, #166 @ 0xa6 │ │ │ │ + movs r5, #190 @ 0xbe │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r4, #80 @ 0x50 │ │ │ │ + movs r4, #104 @ 0x68 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r5, #64 @ 0x40 │ │ │ │ + movs r5, #88 @ 0x58 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r4, #12 │ │ │ │ + movs r4, #36 @ 0x24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #92] @ 328994 │ │ │ │ sub sp, #20 │ │ │ │ @@ -238484,25 +238483,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (32899c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr.w ip, [pc, #72] @ 3289a0 │ │ │ │ ldr r3, [pc, #72] @ (3289a4 ) │ │ │ │ movs r2, #7 │ │ │ │ ldr r1, [pc, #72] @ (3289a8 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ strd ip, r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 72dfb4 │ │ │ │ + bl 72dfbc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r2, [pc, #56] @ (3289ac ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ @@ -238511,39 +238510,39 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - adds r6, r7, r3 │ │ │ │ + adds r6, r2, r4 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - mcr2 0, 3, r0, cr4, cr7, {2} │ │ │ │ - ldr r2, [pc, #536] @ (328bb8 ) │ │ │ │ + mrc2 0, 3, r0, cr12, cr7, {2} │ │ │ │ + ldr r2, [pc, #632] @ (328c18 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ stc2 15, cr15, [r3], #1020 @ 0x3fc │ │ │ │ ldc2 15, cr15, [r1], {255} @ 0xff │ │ │ │ add r4, pc, #984 @ (adr r4, 328d84 ) │ │ │ │ lsls r5, r4, #3 │ │ │ │ - movs r4, #204 @ 0xcc │ │ │ │ + movs r4, #228 @ 0xe4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ ldr.w ip, [pc, #176] @ 328a74 │ │ │ │ ldr r2, [pc, #176] @ (328a78 ) │ │ │ │ movs r3, #45 @ 0x2d │ │ │ │ ldr r1, [pc, #176] @ (328a7c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldrb.w r2, [r0, #134] @ 0x86 │ │ │ │ mov r3, r0 │ │ │ │ cbnz r2, 328a46 │ │ │ │ ldrb.w r2, [r3, #120] @ 0x78 │ │ │ │ cbz r2, 328a36 │ │ │ │ cmp r2, #8 │ │ │ │ bhi.n 328a5e │ │ │ │ @@ -238594,29 +238593,29 @@ │ │ │ │ ldr r0, [pc, #32] @ (328a88 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r6, r6, r1 │ │ │ │ + adds r6, r1, r2 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - movs r2, #180 @ 0xb4 │ │ │ │ + movs r2, #204 @ 0xcc │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ + ldr r3, [sp, #184] @ 0xb8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - asrs r2, r3, #31 │ │ │ │ + asrs r2, r6, #31 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - movs r2, #60 @ 0x3c │ │ │ │ + movs r2, #84 @ 0x54 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r3, #228 @ 0xe4 │ │ │ │ + movs r3, #252 @ 0xfc │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (328a94 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ cbnz r6, 328ad6 │ │ │ │ lsls r7, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r6, [pc, #624] @ (328d1c ) │ │ │ │ @@ -238633,15 +238632,15 @@ │ │ │ │ ldr r4, [r6, r4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r7, [pc, #616] @ (328d30 ) │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r6, [r0, #104] @ 0x68 │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ mov r4, r0 │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 328bfa │ │ │ │ cmp r3, #0 │ │ │ │ @@ -238657,26 +238656,26 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ ldr r1, [r1, #76] @ 0x4c │ │ │ │ strd r1, r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ bl 32ca80 │ │ │ │ subs r5, r0, #0 │ │ │ │ blt.w 328c72 │ │ │ │ - bl 72f3a8 │ │ │ │ + bl 72f3b0 │ │ │ │ ldr r3, [pc, #544] @ (328d38 ) │ │ │ │ ldr r2, [pc, #548] @ (328d3c ) │ │ │ │ ldr r1, [pc, #548] @ (328d40 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov r9, r3 │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r7, [r0, #20] │ │ │ │ ldr r0, [pc, #532] @ (328d44 ) │ │ │ │ ldrd r2, r3, [r4, #96] @ 0x60 │ │ │ │ add r0, pc │ │ │ │ blx 28b698 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ mov r6, r0 │ │ │ │ @@ -238736,15 +238735,15 @@ │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r1, [pc, #412] @ (328d5c ) │ │ │ │ movs r2, #90 @ 0x5a │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ ldr r2, [pc, #400] @ (328d60 ) │ │ │ │ ldr r3, [pc, #336] @ (328d24 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -238772,15 +238771,15 @@ │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r1, [pc, #332] @ (328d68 ) │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #99 @ 0x63 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ ldr r2, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ b.n 328af0 │ │ │ │ ldr r3, [r4, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 328bb0 │ │ │ │ ldr r1, [pc, #308] @ (328d6c ) │ │ │ │ @@ -238801,15 +238800,15 @@ │ │ │ │ add.w r3, r9, #48 @ 0x30 │ │ │ │ ldr r1, [pc, #280] @ (328d78 ) │ │ │ │ movs r2, #76 @ 0x4c │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 328bb0 │ │ │ │ ldr r2, [pc, #264] @ (328d7c ) │ │ │ │ ldr r3, [pc, #172] @ (328d24 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -238818,163 +238817,163 @@ │ │ │ │ bne.n 328d16 │ │ │ │ ldr r1, [pc, #248] @ (328d80 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 87e38c │ │ │ │ + b.w 87e394 │ │ │ │ ldr r3, [pc, #232] @ (328d84 ) │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ ldr r4, [pc, #232] @ (328d88 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #232] @ (328d8c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 328bce │ │ │ │ ldr r4, [pc, #220] @ (328d90 ) │ │ │ │ add.w r3, r9, #48 @ 0x30 │ │ │ │ ldr r1, [pc, #216] @ (328d94 ) │ │ │ │ movs r2, #51 @ 0x33 │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 328bb0 │ │ │ │ ldr r4, [pc, #204] @ (328d98 ) │ │ │ │ add.w r3, r9, #48 @ 0x30 │ │ │ │ ldr r1, [pc, #200] @ (328d9c ) │ │ │ │ movs r2, #63 @ 0x3f │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 328bb0 │ │ │ │ ldr r4, [pc, #184] @ (328da0 ) │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r1, [pc, #184] @ (328da4 ) │ │ │ │ movs r2, #93 @ 0x5d │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 328bce │ │ │ │ ldr r4, [pc, #168] @ (328da8 ) │ │ │ │ add.w r3, r9, #48 @ 0x30 │ │ │ │ ldr r1, [pc, #168] @ (328dac ) │ │ │ │ movs r2, #68 @ 0x44 │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 328bb0 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r2, r1, #6 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - asrs r4, r3, #31 │ │ │ │ + asrs r4, r6, #31 │ │ │ │ lsls r5, r5, #1 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #216 @ 0xd8 │ │ │ │ + movs r3, #240 @ 0xf0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r3, #238 @ 0xee │ │ │ │ + movs r4, #6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r0, r5, #5 │ │ │ │ lsls r2, r5, #3 │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r6, #29 │ │ │ │ + asrs r6, r1, #30 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - stc2l 0, cr0, [r0], #-348 @ 0xfffffea4 │ │ │ │ - ldmia r5!, {r6, r7} │ │ │ │ + ldc2l 0, cr0, [r8], #-348 @ 0xfffffea4 │ │ │ │ + ldmia r5!, {r3, r4, r6, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r4, #88 @ 0x58 │ │ │ │ + movs r4, #112 @ 0x70 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - vshr.u32 q0, q5, #8 │ │ │ │ + vshr.u16 q8, q5, #16 │ │ │ │ strh r4, [r4, #12] │ │ │ │ lsls r2, r5, #3 │ │ │ │ - movs r4, #100 @ 0x64 │ │ │ │ + movs r4, #124 @ 0x7c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r4, #96 @ 0x60 │ │ │ │ + movs r4, #120 @ 0x78 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r3, #22 │ │ │ │ + movs r3, #46 @ 0x2e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r2, #250 @ 0xfa │ │ │ │ + movs r3, #18 │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r2, r5, #1 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - movs r3, #70 @ 0x46 │ │ │ │ + movs r3, #94 @ 0x5e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r2, #158 @ 0x9e │ │ │ │ + movs r2, #182 @ 0xb6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ strh r6, [r4, #6] │ │ │ │ lsls r2, r5, #3 │ │ │ │ - movs r3, #166 @ 0xa6 │ │ │ │ + movs r3, #190 @ 0xbe │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r3, #118 @ 0x76 │ │ │ │ + movs r3, #142 @ 0x8e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r2, #90 @ 0x5a │ │ │ │ + movs r2, #114 @ 0x72 │ │ │ │ lsls r1, r3, #1 │ │ │ │ vmla.i q8, q11, d1[6] │ │ │ │ - movs r1, #144 @ 0x90 │ │ │ │ + movs r1, #168 @ 0xa8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r6, r5, #23 │ │ │ │ + asrs r6, r0, #24 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - movs r2, #148 @ 0x94 │ │ │ │ + movs r2, #172 @ 0xac │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + movs r2, #48 @ 0x30 │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + movs r3, #0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r2, #24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r2, #232 @ 0xe8 │ │ │ │ + movs r3, #28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r2, #0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r3, #4 │ │ │ │ + movs r2, #54 @ 0x36 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r1, #232 @ 0xe8 │ │ │ │ + movs r1, #230 @ 0xe6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r2, #30 │ │ │ │ + movs r3, #6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r1, #206 @ 0xce │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r2, #238 @ 0xee │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - movs r1, #182 @ 0xb6 │ │ │ │ - lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #84] @ 328e14 │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [pc, #80] @ (328e18 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #80] @ (328e1c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [pc, #64] @ (328e20 ) │ │ │ │ ldr r1, [pc, #68] @ (328e24 ) │ │ │ │ movs r2, #4 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 72dfb4 │ │ │ │ + bl 72dfbc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r2, [pc, #52] @ (328e28 ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ @@ -238983,27 +238982,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - asrs r6, r0, #19 │ │ │ │ + asrs r6, r3, #19 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr??.w r0, [ip, #87] @ 0x57 │ │ │ │ - cmp lr, pc │ │ │ │ + ldr??.w r0, [r4, #87] @ 0x57 │ │ │ │ + mov r6, r2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldc2 15, cr15, [r3], #1020 @ 0x3fc │ │ │ │ add r1, pc, #792 @ (adr r1, 329140 ) │ │ │ │ lsls r5, r4, #3 │ │ │ │ - movs r2, #28 │ │ │ │ + movs r2, #52 @ 0x34 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (328e34 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ @ instruction: 0xb692 │ │ │ │ lsls r7, r6, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -239013,15 +239012,15 @@ │ │ │ │ ldr r1, [pc, #84] @ (328ea4 ) │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #80] @ (328ea8 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ adds r3, r0, r5 │ │ │ │ subs r2, r4, #0 │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ strb.w r2, [r3, #100] @ 0x64 │ │ │ │ ldrh.w r2, [r0, #148] @ 0x94 │ │ │ │ cbz r2, 328e92 │ │ │ │ @@ -239031,25 +239030,25 @@ │ │ │ │ ldrb.w r2, [r3, #1]! │ │ │ │ orrs r1, r2 │ │ │ │ cmp r3, ip │ │ │ │ bne.n 328e7c │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ mov r1, r2 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 73058c │ │ │ │ - asrs r2, r3, #18 │ │ │ │ + b.w 730594 │ │ │ │ + asrs r2, r6, #18 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - movs r2, #36 @ 0x24 │ │ │ │ + movs r2, #60 @ 0x3c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r2, #10 │ │ │ │ + movs r2, #34 @ 0x22 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #88] @ 328f14 │ │ │ │ sub sp, #8 │ │ │ │ @@ -239057,24 +239056,24 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (328f1c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #8 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r1, [pc, #72] @ (328f20 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 72f324 │ │ │ │ + bl 72f32c │ │ │ │ ldr r1, [pc, #64] @ (328f24 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72dfb4 │ │ │ │ + bl 72dfbc │ │ │ │ ldr r3, [pc, #56] @ (328f28 ) │ │ │ │ ldr r2, [pc, #60] @ (328f2c ) │ │ │ │ movs r1, #0 │ │ │ │ add r3, pc │ │ │ │ strb.w r1, [r4, #66] @ 0x42 │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ @@ -239084,18 +239083,18 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - asrs r6, r4, #16 │ │ │ │ + asrs r6, r7, #16 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str??.w r0, [r0, #87] @ 0x57 │ │ │ │ - cmp r4, r0 │ │ │ │ + ldr??.w r0, [r8, #87] @ 0x57 │ │ │ │ + cmp r4, r3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r7, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ add r1, pc, #536 @ (adr r1, 329140 ) │ │ │ │ lsls r5, r4, #3 │ │ │ │ push {r1, r2, r3, r6, r7, lr} │ │ │ │ lsls r7, r6, #1 │ │ │ │ @@ -239110,59 +239109,59 @@ │ │ │ │ ldr r2, [pc, #52] @ (328f7c ) │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ ldr r1, [pc, #52] @ (328f80 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldrh.w r0, [r0, #148] @ 0x94 │ │ │ │ cmp r0, #15 │ │ │ │ ite ls │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - asrs r2, r4, #14 │ │ │ │ + asrs r2, r7, #14 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - movs r1, #24 │ │ │ │ + movs r1, #48 @ 0x30 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r1, #42 @ 0x2a │ │ │ │ + movs r1, #66 @ 0x42 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #36] @ 328fbc │ │ │ │ ldr r2, [pc, #36] @ (328fc0 ) │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ ldr r1, [pc, #36] @ (328fc4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movs r2, #48 @ 0x30 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #100 @ 0x64 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28d488 │ │ │ │ - asrs r6, r1, #13 │ │ │ │ + asrs r6, r4, #13 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - movs r0, #196 @ 0xc4 │ │ │ │ + movs r0, #220 @ 0xdc │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r0, #214 @ 0xd6 │ │ │ │ + movs r0, #238 @ 0xee │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #60] @ (329018 ) │ │ │ │ @@ -239170,15 +239169,15 @@ │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ ldr r1, [pc, #64] @ (329020 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldrh.w r2, [r0, #148] @ 0x94 │ │ │ │ cmp r2, #48 @ 0x30 │ │ │ │ bhi.n 329006 │ │ │ │ ldr r1, [pc, #44] @ (329024 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ @@ -239187,24 +239186,24 @@ │ │ │ │ ldr r1, [pc, #32] @ (329028 ) │ │ │ │ add.w r3, r4, #24 │ │ │ │ ldr r0, [pc, #28] @ (32902c ) │ │ │ │ movs r2, #61 @ 0x3d │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ - asrs r4, r1, #12 │ │ │ │ + asrs r4, r4, #12 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - movs r0, #130 @ 0x82 │ │ │ │ + movs r0, #154 @ 0x9a │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r0, #150 @ 0x96 │ │ │ │ + movs r0, #174 @ 0xae │ │ │ │ lsls r1, r3, #1 │ │ │ │ mrc2 15, 1, pc, cr11, cr15, {7} │ │ │ │ - movs r0, #116 @ 0x74 │ │ │ │ + movs r0, #140 @ 0x8c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r0, #134 @ 0x86 │ │ │ │ + movs r0, #158 @ 0x9e │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #56] @ (32907c ) │ │ │ │ @@ -239212,42 +239211,42 @@ │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ ldr r1, [pc, #60] @ (329084 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #48] @ (329088 ) │ │ │ │ ldr r1, [pc, #48] @ (32908c ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movs r2, #1 │ │ │ │ add.w r1, r5, #96 @ 0x60 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 32b68c │ │ │ │ - asrs r4, r4, #10 │ │ │ │ + asrs r4, r7, #10 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - movs r0, #26 │ │ │ │ + movs r0, #50 @ 0x32 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r0, #46 @ 0x2e │ │ │ │ + movs r0, #70 @ 0x46 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xf74e0057 │ │ │ │ - muls r4, r6 │ │ │ │ + @ instruction: 0xf7660057 │ │ │ │ + bics r4, r1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (329098 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ push {r1, r3, r5, r6, r7} │ │ │ │ lsls r7, r6, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ movs r5, #0 │ │ │ │ @@ -239270,15 +239269,15 @@ │ │ │ │ cmp r1, r4 │ │ │ │ beq.n 3290ea │ │ │ │ ldr.w r2, [r3, #4]! │ │ │ │ cmp r2, r0 │ │ │ │ bne.n 3290d2 │ │ │ │ ldr.w r0, [r6, #936] @ 0x3a8 │ │ │ │ movs r2, #1 │ │ │ │ - bl 87d2d8 │ │ │ │ + bl 87d2e0 │ │ │ │ adds r5, #1 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r5 │ │ │ │ bl 339094 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 3290ba │ │ │ │ movs r0, #0 │ │ │ │ @@ -239299,25 +239298,25 @@ │ │ │ │ movs r3, #19 │ │ │ │ ldr r1, [pc, #196] @ (3291e8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #184] @ (3291ec ) │ │ │ │ ldr r1, [pc, #184] @ (3291f0 ) │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #30 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [pc, #168] @ (3291f4 ) │ │ │ │ add.w r0, r0, #760 @ 0x2f8 │ │ │ │ mov r1, r7 │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r3, [r5, #752] @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ @@ -239366,25 +239365,25 @@ │ │ │ │ lsrs r3, r3, #5 │ │ │ │ lsls r2, r3, #2 │ │ │ │ blx 28d48c │ │ │ │ b.n 3291ba │ │ │ │ ldr.w r0, [r5, #936] @ 0x3a8 │ │ │ │ b.n 3291b6 │ │ │ │ nop │ │ │ │ - asrs r0, r7, #7 │ │ │ │ + asrs r0, r2, #8 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - add r4, pc, #456 @ (adr r4, 3293b0 ) │ │ │ │ + add r4, pc, #552 @ (adr r4, 329410 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r4, pc, #536 @ (adr r4, 329404 ) │ │ │ │ + add r4, pc, #632 @ (adr r4, 329464 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r2, r3, #6 │ │ │ │ + subs r2, r6, #6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r4, r6, #6 │ │ │ │ + subs r4, r1, #7 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r4, r5, #6 │ │ │ │ + subs r4, r0, #7 │ │ │ │ lsls r1, r3, #1 │ │ │ │ mrc2 15, 6, pc, cr11, cr15, {7} │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 329240 │ │ │ │ @@ -239393,29 +239392,29 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (329248 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [pc, #32] @ (32924c ) │ │ │ │ ldr r1, [pc, #36] @ (329250 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72dfb4 │ │ │ │ + b.w 72dfbc │ │ │ │ nop │ │ │ │ - asrs r6, r0, #4 │ │ │ │ + asrs r6, r3, #4 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - @ instruction: 0xf5900057 │ │ │ │ - sbcs r6, r6 │ │ │ │ + sub.w r0, r8, #14090240 @ 0xd70000 │ │ │ │ + rors r6, r1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ mrc2 15, 6, pc, cr11, cr15, {7} │ │ │ │ ldr r7, [sp, #296] @ 0x128 │ │ │ │ lsls r5, r4, #3 │ │ │ │ │ │ │ │ 00329254 : │ │ │ │ push {r4, lr} │ │ │ │ @@ -239473,15 +239472,15 @@ │ │ │ │ ldr r3, [pc, #72] @ (329324 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #72] @ (329328 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r3 │ │ │ │ - bl 735f9c │ │ │ │ + bl 735fa4 │ │ │ │ add.w r3, r6, #760 @ 0x2f8 │ │ │ │ cmp r0, r3 │ │ │ │ beq.n 32930c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ add sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ @@ -239491,22 +239490,22 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #28] @ (32932c ) │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 734f14 │ │ │ │ + b.w 734f1c │ │ │ │ nop │ │ │ │ ldr??.w r0, [r0, r9, lsl #2] │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #16] │ │ │ │ + str r1, [sp, #112] @ 0x70 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - asrs r6, r6, #1 │ │ │ │ + asrs r6, r1, #2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 00329330 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -239528,15 +239527,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r8, [r7, #928] @ 0x3a0 │ │ │ │ bl 3390e8 │ │ │ │ mov r2, r0 │ │ │ │ cbnz r0, 3293ac │ │ │ │ ldr.w r0, [r7, #936] @ 0x3a8 │ │ │ │ mov r1, r8 │ │ │ │ - bl 87dbb4 │ │ │ │ + bl 87dbbc │ │ │ │ mov r3, r0 │ │ │ │ cmp r8, r0 │ │ │ │ ble.w 3294c0 │ │ │ │ mov.w r8, r0, lsr #5 │ │ │ │ ldr.w lr, [r7, #936] @ 0x3a8 │ │ │ │ and.w ip, r0, #31 │ │ │ │ mov r1, r4 │ │ │ │ @@ -239642,31 +239641,31 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #48] @ (3294e0 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 87f05c │ │ │ │ + bl 87f064 │ │ │ │ movs r0, #1 │ │ │ │ blx 28da78 │ │ │ │ ldr r0, [pc, #32] @ (3294e4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f05c │ │ │ │ + bl 87f064 │ │ │ │ movs r0, #1 │ │ │ │ blx 28da78 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr??.w r0, [r4, #233] @ 0xe9 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf7b400e9 │ │ │ │ - adds r4, r0, #2 │ │ │ │ + adds r4, r3, #2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r2, r2, #1 │ │ │ │ + adds r2, r5, #1 │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #660] @ (329790 ) │ │ │ │ @@ -239780,15 +239779,15 @@ │ │ │ │ mov r1, r3 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ strd r5, r6, [r4, #40] @ 0x28 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ str r1, [r4, #52] @ 0x34 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 88ead4 │ │ │ │ + b.w 88eadc │ │ │ │ umull r2, ip, r7, r2 │ │ │ │ mla r3, r7, r3, ip │ │ │ │ adds r2, r3, r1 │ │ │ │ adc.w r3, r0, #0 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ b.n 329628 │ │ │ │ @@ -239845,15 +239844,15 @@ │ │ │ │ b.n 3295fe │ │ │ │ ldr r3, [pc, #184] @ (329794 ) │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32975c │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ - bl 88e7ec │ │ │ │ + bl 88e7f4 │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r4, #0] │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -239878,15 +239877,15 @@ │ │ │ │ ldr r1, [r1, r5] │ │ │ │ ldrb r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 329612 │ │ │ │ ldrd r5, r6, [r4, #48] @ 0x30 │ │ │ │ movs r1, #0 │ │ │ │ movw r0, #10000 @ 0x2710 │ │ │ │ - bl 8a8398 │ │ │ │ + bl 8a83a0 │ │ │ │ subs.w r2, r9, r2 │ │ │ │ sbc.w r3, r3, r3, lsl #1 │ │ │ │ adds r2, r2, r5 │ │ │ │ adc.w r3, r6, r3 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ b.n 329628 │ │ │ │ @@ -239912,19 +239911,19 @@ │ │ │ │ bpl.w 32967a │ │ │ │ b.n 329676 │ │ │ │ @ instruction: 0xf73c00e9 │ │ │ │ strh r0, [r2, r0] │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r4, r4 │ │ │ │ + subs r0, r7, r4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [r2, #116] @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r4, r0 │ │ │ │ + subs r2, r7, r0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 003297a8 : │ │ │ │ ldr r3, [pc, #580] @ (3299f0 ) │ │ │ │ ldrb.w ip, [r0] │ │ │ │ add r3, pc │ │ │ │ ldrd r2, r1, [r0, #16] │ │ │ │ @@ -239945,15 +239944,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ movs r0, #1 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 88eba8 │ │ │ │ + bl 88ebb0 │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ mov r8, r0 │ │ │ │ mov r7, r1 │ │ │ │ mov r3, r4 │ │ │ │ mov r6, r2 │ │ │ │ subs r2, r0, r2 │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ @@ -240011,15 +240010,15 @@ │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldrb r5, [r3, #0] │ │ │ │ cbnz r5, 329894 │ │ │ │ mov r2, ip │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #0 │ │ │ │ movw r0, #10000 @ 0x2710 │ │ │ │ - bl 8a8398 │ │ │ │ + bl 8a83a0 │ │ │ │ mov r2, r0 │ │ │ │ str r5, [sp, #20] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ subs.w r0, r6, r8 │ │ │ │ sbc.w r3, r3, r7 │ │ │ │ orrs.w ip, r0, r3 │ │ │ │ beq.n 32997e │ │ │ │ @@ -240060,15 +240059,15 @@ │ │ │ │ cmp.w lr, #0 │ │ │ │ it eq │ │ │ │ moveq r1, r5 │ │ │ │ lsls.w r2, r4, lr │ │ │ │ bne.n 3299da │ │ │ │ mov r2, r1 │ │ │ │ mov r1, ip │ │ │ │ - bl 8a8398 │ │ │ │ + bl 8a83a0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #2 │ │ │ │ ite eq │ │ │ │ moveq r3, #0 │ │ │ │ andne.w r3, r9, #1 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -240120,21 +240119,21 @@ │ │ │ │ rsb lr, r4, #32 │ │ │ │ lsl.w ip, r6, ip │ │ │ │ lsr.w lr, r6, lr │ │ │ │ orr.w ip, ip, lr │ │ │ │ lsl.w r2, r6, r4 │ │ │ │ orrs r2, r5 │ │ │ │ orr.w r3, ip, r3 │ │ │ │ - bl 8a8398 │ │ │ │ + bl 8a83a0 │ │ │ │ mov r2, r0 │ │ │ │ b.n 329934 │ │ │ │ adds r2, r1, #1 │ │ │ │ mov r1, ip │ │ │ │ adc.w r3, r3, #0 │ │ │ │ - bl 8a8398 │ │ │ │ + bl 8a83a0 │ │ │ │ mov r2, r0 │ │ │ │ b.n 329934 │ │ │ │ mov.w lr, #64 @ 0x40 │ │ │ │ b.n 3298c8 │ │ │ │ eor.w r0, lr, #7634944 @ 0x748000 │ │ │ │ ldr r0, [r2, #116] @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ @@ -240167,19 +240166,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (329a50 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #28 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - lsrs r6, r2, #4 │ │ │ │ + lsrs r6, r5, #4 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - asrs r0, r2, #30 │ │ │ │ + asrs r0, r5, #30 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r4, r6, #30 │ │ │ │ + asrs r4, r1, #31 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00329a54 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -240249,21 +240248,21 @@ │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ rsbs r0, r4, #233 @ 0xe9 │ │ │ │ strh r0, [r2, r0] │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r4, #26 │ │ │ │ + asrs r6, r7, #26 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r4, r3, #1 │ │ │ │ + lsrs r4, r6, #1 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - asrs r6, r2, #27 │ │ │ │ + asrs r6, r5, #27 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r2, r7, #27 │ │ │ │ + asrs r2, r2, #28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00329b1c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -240279,15 +240278,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 3297a8 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ strd r2, r3, [r4, #16] │ │ │ │ - bl 88e7ec │ │ │ │ + bl 88e7f4 │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r4, #0] │ │ │ │ strb.w r3, [r4, #73] @ 0x49 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -240300,19 +240299,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (329b90 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - lsls r6, r2, #31 │ │ │ │ + lsls r6, r5, #31 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - asrs r0, r2, #25 │ │ │ │ + asrs r0, r5, #25 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r4, r6, #25 │ │ │ │ + asrs r4, r1, #26 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00329b94 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -240344,19 +240343,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (329bfc ) │ │ │ │ ldr r0, [pc, #20] @ (329c00 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ - lsls r4, r4, #29 │ │ │ │ + lsls r4, r7, #29 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - asrs r6, r3, #23 │ │ │ │ + asrs r6, r6, #23 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r2, r0, #24 │ │ │ │ + asrs r2, r3, #24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00329c04 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -240393,19 +240392,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (329c78 ) │ │ │ │ ldr r0, [pc, #20] @ (329c7c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ - lsls r0, r5, #27 │ │ │ │ + lsls r0, r0, #28 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - asrs r2, r4, #21 │ │ │ │ + asrs r2, r7, #21 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r6, r0, #22 │ │ │ │ + asrs r6, r3, #22 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00329c80 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -240415,21 +240414,21 @@ │ │ │ │ mov r5, r1 │ │ │ │ bl 3297a8 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ strd r0, r1, [r4, #16] │ │ │ │ add r1, pc, #80 @ (adr r1, 329cf8 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 8a82f8 │ │ │ │ + bl 8a8300 │ │ │ │ movs r3, #0 │ │ │ │ strd r0, r1, [r4, #32] │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, #72 @ (adr r1, 329d00 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 8a82f8 │ │ │ │ + bl 8a8300 │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ str r0, [r4, #24] │ │ │ │ cbz r3, 329ccc │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #73] @ 0x49 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -240449,19 +240448,19 @@ │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop.w │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ ... │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ - lsls r0, r5, #25 │ │ │ │ + lsls r0, r0, #26 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - asrs r2, r4, #19 │ │ │ │ + asrs r2, r7, #19 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r6, r0, #20 │ │ │ │ + asrs r6, r3, #20 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00329d14 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -240487,19 +240486,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (329d6c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - lsls r2, r7, #23 │ │ │ │ + lsls r2, r2, #24 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - asrs r4, r6, #17 │ │ │ │ + asrs r4, r1, #18 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r0, r3, #18 │ │ │ │ + asrs r0, r6, #18 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00329d70 : │ │ │ │ ldrd r0, r1, [r0, #8] │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -240528,15 +240527,15 @@ │ │ │ │ ldrb.w r3, [r0, #73] @ 0x49 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 329de6 │ │ │ │ movs r5, #0 │ │ │ │ b.n 329de0 │ │ │ │ movs r0, #1 │ │ │ │ strb.w r5, [r4, #73] @ 0x49 │ │ │ │ - bl 88eba8 │ │ │ │ + bl 88ebb0 │ │ │ │ mov r3, r1 │ │ │ │ mov r2, r0 │ │ │ │ movs r1, #0 │ │ │ │ strd r2, r3, [r4, #48] @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ bl 3294e8 │ │ │ │ ldrb.w r3, [r4, #73] @ 0x49 │ │ │ │ @@ -240557,19 +240556,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (329e14 ) │ │ │ │ ldr r0, [pc, #20] @ (329e18 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ - lsls r4, r1, #21 │ │ │ │ + lsls r4, r4, #21 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - asrs r6, r0, #15 │ │ │ │ + asrs r6, r3, #15 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r2, r5, #15 │ │ │ │ + asrs r2, r0, #16 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb.w r3, [r0, #72] @ 0x48 │ │ │ │ cbnz r3, 329e9a │ │ │ │ @@ -240632,15 +240631,15 @@ │ │ │ │ str r4, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 88e758 │ │ │ │ + bl 88e760 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ and.w r3, r6, #36 @ 0x24 │ │ │ │ str r0, [r4, #60] @ 0x3c │ │ │ │ cmp r3, #36 @ 0x24 │ │ │ │ strb.w r6, [r4, #56] @ 0x38 │ │ │ │ strd r5, r7, [r4, #64] @ 0x40 │ │ │ │ beq.n 329f1a │ │ │ │ @@ -240667,38 +240666,38 @@ │ │ │ │ ldr r0, [pc, #36] @ (329f48 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #188 @ 0xbc │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ vmaxnm.f32 , , │ │ │ │ - lsls r2, r0, #17 │ │ │ │ + lsls r2, r3, #17 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - asrs r4, r7, #10 │ │ │ │ + asrs r4, r2, #11 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r4, r6, #11 │ │ │ │ + asrs r4, r1, #12 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r4, r5, #16 │ │ │ │ + lsls r4, r0, #17 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - asrs r6, r4, #10 │ │ │ │ + asrs r6, r7, #10 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r2, r5, #11 │ │ │ │ + asrs r2, r0, #12 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00329f4c : │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #60] @ 0x3c │ │ │ │ cbz r0, 329f7e │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ strd r0, r3, [sp] │ │ │ │ - bl 88e7ec │ │ │ │ + bl 88e7f4 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ blx 28b964 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28b960 │ │ │ │ @@ -240713,35 +240712,35 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ add fp, pc │ │ │ │ mov r4, r1 │ │ │ │ ldrb.w r8, [sp, #72] @ 0x48 │ │ │ │ mov r9, r0 │ │ │ │ ldr.w sl, [sp, #64] @ 0x40 │ │ │ │ - bl 73310c │ │ │ │ + bl 733114 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, fp │ │ │ │ - bl 733c7c │ │ │ │ + bl 733c84 │ │ │ │ ldr r1, [pc, #180] @ (32a070 ) │ │ │ │ mov r7, r0 │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r9 │ │ │ │ - bl 7356d4 │ │ │ │ + bl 7356dc │ │ │ │ mov r0, r7 │ │ │ │ - bl 733678 │ │ │ │ + bl 733680 │ │ │ │ ldr r3, [pc, #164] @ (32a074 ) │ │ │ │ ldr r2, [pc, #168] @ (32a078 ) │ │ │ │ mov r1, fp │ │ │ │ mov r0, r7 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #87 @ 0x57 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r7, r0 │ │ │ │ movs r1, #4 │ │ │ │ mov r0, r5 │ │ │ │ blx 28b7f4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r5, #0 │ │ │ │ strb.w r8, [r7, #200] @ 0xc8 │ │ │ │ @@ -240754,15 +240753,15 @@ │ │ │ │ mov.w fp, r3, lsr #3 │ │ │ │ mov r3, r7 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r3 │ │ │ │ ldrd r0, r1, [r4, #72] @ 0x48 │ │ │ │ mov r2, fp │ │ │ │ movs r3, #0 │ │ │ │ - bl 8a8398 │ │ │ │ + bl 8a83a0 │ │ │ │ lsls r3, r0, #4 │ │ │ │ mla r0, fp, r0, sl │ │ │ │ str r0, [r6, r3] │ │ │ │ add r3, r6 │ │ │ │ strd fp, r4, [r3, #4] │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ str r7, [r3, #12] │ │ │ │ @@ -240786,25 +240785,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - asrs r6, r3, #12 │ │ │ │ + asrs r6, r6, #12 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r2, r2, #12 │ │ │ │ + asrs r2, r5, #12 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r4, r0, #17 │ │ │ │ + lsls r4, r3, #17 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - asrs r2, r1, #12 │ │ │ │ + asrs r2, r4, #12 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (32a084 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ add r5, pc, #456 @ (adr r5, 32a250 ) │ │ │ │ lsls r7, r6, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #20] @ (32a0ac ) │ │ │ │ @@ -240813,17 +240812,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #57 @ 0x39 │ │ │ │ add r1, pc │ │ │ │ adds r3, #16 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 28b63c │ │ │ │ - lsls r2, r7, #13 │ │ │ │ + lsls r2, r2, #14 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - asrs r6, r2, #9 │ │ │ │ + asrs r6, r5, #9 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #28] @ (32a0e0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -240833,44 +240832,44 @@ │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ movs r0, #0 │ │ │ │ str.w ip, [sp] │ │ │ │ blx 28b63c │ │ │ │ - lsls r2, r1, #13 │ │ │ │ + lsls r2, r4, #13 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - asrs r4, r7, #8 │ │ │ │ + asrs r4, r2, #9 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r4, r4, #8 │ │ │ │ + asrs r4, r7, #8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #36] @ 32a124 │ │ │ │ ldr r2, [pc, #36] @ (32a128 ) │ │ │ │ movs r3, #87 @ 0x57 │ │ │ │ ldr r1, [pc, #36] @ (32a12c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r0, [r0, #196] @ 0xc4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28b960 │ │ │ │ nop │ │ │ │ - lsls r2, r2, #12 │ │ │ │ + lsls r2, r5, #12 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - asrs r0, r3, #7 │ │ │ │ + asrs r0, r6, #7 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r6, r5, #6 │ │ │ │ + asrs r6, r0, #7 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0032a130 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -240986,15 +240985,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #188] @ (32a318 ) │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ strd r7, r6, [sp] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 32a222 │ │ │ │ strd r7, r6, [r2] │ │ │ │ ldr r1, [r4, #60] @ 0x3c │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 32a248 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ @@ -241028,63 +241027,63 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ blx 28b63c │ │ │ │ bl 32a088 │ │ │ │ ldr r0, [pc, #96] @ (32a324 ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 32a1b6 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ ldr r0, [pc, #80] @ (32a328 ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ strd r7, r6, [sp] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 32a1d2 │ │ │ │ ldr r0, [pc, #68] @ (32a32c ) │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ bl 32a0b4 │ │ │ │ ldr r3, [pc, #48] @ (32a330 ) │ │ │ │ movs r2, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (32a334 ) │ │ │ │ ldr r0, [pc, #52] @ (32a338 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ @ instruction: 0xeaf200e9 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r4, #5 │ │ │ │ + asrs r0, r7, #5 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r0, r5, #5 │ │ │ │ + lsls r0, r0, #6 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - asrs r4, r0, #1 │ │ │ │ + asrs r4, r3, #1 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r4, r2, #2 │ │ │ │ + asrs r4, r5, #2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r4, r6, #2 │ │ │ │ + asrs r4, r1, #3 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r4, r5, #32 │ │ │ │ + asrs r4, r0, #1 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r4, r2, #4 │ │ │ │ + lsls r4, r5, #4 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - lsrs r2, r6, #31 │ │ │ │ + asrs r2, r1, #32 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xe816005a │ │ │ │ + @ instruction: 0xe82e005a │ │ │ │ │ │ │ │ 0032a33c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ @@ -241145,15 +241144,15 @@ │ │ │ │ beq.n 32a38a │ │ │ │ ldr r0, [pc, #148] @ (32a468 ) │ │ │ │ ldr r2, [r5, #0] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ strd r4, r3, [sp] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r3 │ │ │ │ add sp, #16 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -241180,36 +241179,36 @@ │ │ │ │ strb.w ip, [r1] │ │ │ │ mov.w ip, #0 │ │ │ │ b.n 32a3bc │ │ │ │ bl 32a088 │ │ │ │ ldr r0, [pc, #40] @ (32a46c ) │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 32a386 │ │ │ │ ldr r3, [pc, #32] @ (32a470 ) │ │ │ │ movs r2, #132 @ 0x84 │ │ │ │ ldr r1, [pc, #32] @ (32a474 ) │ │ │ │ ldr r0, [pc, #36] @ (32a478 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ strd r0, r0, [lr], #932 @ 0x3a4 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r6, #32 │ │ │ │ + asrs r0, r1, #1 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r4, r3, #30 │ │ │ │ + lsrs r4, r6, #30 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - vmla.i q8, q2, d0[7] │ │ │ │ - lsrs r2, r4, #26 │ │ │ │ + vmla.i16 q8, q6, d4[3] │ │ │ │ + lsrs r2, r7, #26 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 32a208 │ │ │ │ + b.n 32a238 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 0032a47c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -241269,21 +241268,21 @@ │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ blx 28b63c │ │ │ │ nop │ │ │ │ - vhadd.u32 q0, q2, q14 │ │ │ │ - lsrs r0, r0, #24 │ │ │ │ + vhadd.u q0, q6, q14 │ │ │ │ + lsrs r0, r3, #24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - vhadd.u8 q0, q7, q14 │ │ │ │ - b.n 32a154 │ │ │ │ + vhadd.u32 q0, q3, q14 │ │ │ │ + b.n 32a184 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r0, r5, #23 │ │ │ │ + lsrs r0, r0, #24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0032a530 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -241352,21 +241351,21 @@ │ │ │ │ bpl.n 32a5cc │ │ │ │ ldr r0, [pc, #28] @ (32a608 ) │ │ │ │ mov r3, lr │ │ │ │ ldr.w r1, [r4, #204] @ 0xcc │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ nop │ │ │ │ b.n 32a3e4 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r6, #24 │ │ │ │ + lsrs r6, r1, #25 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0032a60c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -241448,35 +241447,35 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #44] @ (32a71c ) │ │ │ │ mov r3, r4 │ │ │ │ ldr.w r1, [r5, #204] @ 0xcc │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 32a6de │ │ │ │ ldr r3, [pc, #32] @ (32a720 ) │ │ │ │ movw r2, #574 @ 0x23e │ │ │ │ ldr r1, [pc, #28] @ (32a724 ) │ │ │ │ ldr r0, [pc, #32] @ (32a728 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ b.n 32a348 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r5, #21 │ │ │ │ + lsrs r2, r0, #22 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldc2 0, cr0, [r0, #-432] @ 0xfffffe50 │ │ │ │ - ldmia r1, {r1, r2, r4, r5, r6, r7} │ │ │ │ + stc2 0, cr0, [r8, #-432]! @ 0xfffffe50 │ │ │ │ + ldmia r2, {r1, r2, r3} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r2, r1, #22 │ │ │ │ + lsrs r2, r4, #22 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0032a72c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -241550,15 +241549,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (32a80c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ ldr r6, [sp, #120] @ 0x78 │ │ │ │ lsls r7, r6, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ @@ -241568,15 +241567,15 @@ │ │ │ │ ldr r1, [pc, #104] @ (32a890 ) │ │ │ │ movs r3, #46 @ 0x2e │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldrh.w ip, [r0, #160] @ 0xa0 │ │ │ │ add.w r3, ip, #4294967295 @ 0xffffffff │ │ │ │ cmp r3, #14 │ │ │ │ bhi.n 32a856 │ │ │ │ add.w r1, r0, #96 @ 0x60 │ │ │ │ mov r2, ip │ │ │ │ mov r0, r5 │ │ │ │ @@ -241590,31 +241589,31 @@ │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ movs r2, #53 @ 0x35 │ │ │ │ add r4, pc │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - stc2l 0, cr0, [r2], #-432 @ 0xfffffe50 │ │ │ │ - lsrs r0, r4, #18 │ │ │ │ + ldc2l 0, cr0, [sl], #-432 @ 0xfffffe50 │ │ │ │ + lsrs r0, r7, #18 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r6, r7, #18 │ │ │ │ + lsrs r6, r2, #19 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r4, r2, #18 │ │ │ │ + lsrs r4, r5, #18 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r4, r4, #18 │ │ │ │ + lsrs r4, r7, #18 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #76] @ 32a8f8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -241622,20 +241621,20 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #72] @ (32a900 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r1, [pc, #56] @ (32a904 ) │ │ │ │ movs r2, #1 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 72dfb4 │ │ │ │ + bl 72dfbc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #48] @ (32a908 ) │ │ │ │ movs r2, #0 │ │ │ │ add r3, pc │ │ │ │ strb.w r2, [r0, #66] @ 0x42 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #20 │ │ │ │ @@ -241643,18 +241642,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xfbd6006c │ │ │ │ - udf #240 @ 0xf0 │ │ │ │ + umaal r0, r0, lr, ip │ │ │ │ + svc 8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmp r3, #18 │ │ │ │ + cmp r3, #42 @ 0x2a │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrh r6, [r0, #24] │ │ │ │ lsls r5, r4, #3 │ │ │ │ vminnm.f16 , , │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -241665,25 +241664,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #40] @ (32a950 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [pc, #24] @ (32a954 ) │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 32b568 │ │ │ │ - @ instruction: 0xfb66006c │ │ │ │ - udf #128 @ 0x80 │ │ │ │ + @ instruction: 0xfb7e006c │ │ │ │ + udf #152 @ 0x98 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmp r2, #166 @ 0xa6 │ │ │ │ + cmp r2, #190 @ 0xbe │ │ │ │ lsls r2, r3, #1 │ │ │ │ movs r1, r3 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -241693,101 +241692,101 @@ │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #76] @ (32a9bc ) │ │ │ │ movs r3, #46 @ 0x2e │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldrh.w r3, [r0, #160] @ 0xa0 │ │ │ │ cbz r3, 32a9a0 │ │ │ │ mov r6, r0 │ │ │ │ add.w r5, r0, #92 @ 0x5c │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r0, [r5, #4]! │ │ │ │ mov r1, r7 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldrh.w r3, [r6, #160] @ 0xa0 │ │ │ │ adds r4, #1 │ │ │ │ cmp r3, r4 │ │ │ │ bgt.n 32a98c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - @ instruction: 0xfb1a006c │ │ │ │ - lsrs r0, r7, #13 │ │ │ │ + @ instruction: 0xfb32006c │ │ │ │ + lsrs r0, r2, #14 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r6, r2, #13 │ │ │ │ + lsrs r6, r5, #13 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (32a9c8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ ldr r4, [sp, #600] @ 0x258 │ │ │ │ lsls r7, r6, #1 │ │ │ │ │ │ │ │ 0032a9cc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r2 │ │ │ │ mov r4, r3 │ │ │ │ mov r7, r0 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr r3, [pc, #40] @ (32aa14 ) │ │ │ │ ldr r2, [pc, #44] @ (32aa18 ) │ │ │ │ ldr r1, [pc, #44] @ (32aa1c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #9 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ mov ip, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ ldr.w lr, [ip, #56] @ 0x38 │ │ │ │ mov ip, lr │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx ip │ │ │ │ - @ instruction: 0xfad6006c │ │ │ │ - lsrs r4, r2, #13 │ │ │ │ + @ instruction: 0xfaee006c │ │ │ │ + lsrs r4, r5, #13 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r0, r5, #13 │ │ │ │ + lsrs r0, r0, #14 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0032aa20 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr r3, [pc, #56] @ (32aa74 ) │ │ │ │ ldr r2, [pc, #56] @ (32aa78 ) │ │ │ │ ldr r1, [pc, #60] @ (32aa7c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #9 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cbz r3, 32aa60 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -241796,18 +241795,18 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0xfa84006c │ │ │ │ - lsrs r2, r0, #12 │ │ │ │ + @ instruction: 0xfa9c006c │ │ │ │ + lsrs r2, r3, #12 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r6, r2, #12 │ │ │ │ + lsrs r6, r5, #12 │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -241884,38 +241883,38 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ b.n 32ae90 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r5, #10 │ │ │ │ + lsrs r4, r0, #11 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r4, r6, #10 │ │ │ │ + lsrs r4, r1, #11 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r2, r5, #10 │ │ │ │ + lsrs r2, r0, #11 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r2, r1, #20 │ │ │ │ + lsls r2, r4, #20 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 32abc4 │ │ │ │ + b.n 32abf4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ b.n 32adb0 │ │ │ │ lsls r1, r5, #3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #144] @ (32ac08 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ add r4, pc │ │ │ │ movs r5, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 73310c │ │ │ │ + bl 733114 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ blx 28d2ec │ │ │ │ cbnz r0, 32ab9c │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cbz r3, 32abd0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ @@ -241931,20 +241930,20 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #100] @ (32ac14 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ bl 3365c0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ (32ac18 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f05c │ │ │ │ + bl 87f064 │ │ │ │ movs r0, #1 │ │ │ │ blx 28da78 │ │ │ │ ldr r3, [pc, #72] @ (32ac1c ) │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r5, lsl #4 │ │ │ │ @@ -241965,27 +241964,27 @@ │ │ │ │ ldr r0, [pc, #40] @ (32ac28 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - vld4.16 {d0-d3}, [lr :128], ip │ │ │ │ - blt.n 32ac0c │ │ │ │ + vst4.16 {d16-d19}, [r6 :128], ip │ │ │ │ + bgt.n 32ac3c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmp r0, #32 │ │ │ │ + cmp r0, #56 @ 0x38 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r0, r5, #7 │ │ │ │ + lsrs r0, r0, #8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r2, [sp, #728] @ 0x2d8 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - ldr.w r0, [lr, #108] @ 0x6c │ │ │ │ - lsrs r4, r2, #6 │ │ │ │ + ldr??.w r0, [r6, #108] @ 0x6c │ │ │ │ + lsrs r4, r5, #6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r2, [r7, r7] │ │ │ │ + ldrb r2, [r2, r0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #160] @ (32ace0 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -242053,21 +242052,21 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ svc 246 @ 0xf6 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r5, #5 │ │ │ │ + lsrs r2, r0, #6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r4, r4, #5 │ │ │ │ + lsrs r4, r7, #5 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r4, r3, #13 │ │ │ │ + lsls r4, r6, #13 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - udf #122 @ 0x7a │ │ │ │ + udf #146 @ 0x92 │ │ │ │ lsls r2, r3, #1 │ │ │ │ svc 134 @ 0x86 │ │ │ │ lsls r1, r5, #3 │ │ │ │ │ │ │ │ 0032acfc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -242157,21 +242156,21 @@ │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r7, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ bl 5442cc │ │ │ │ bl 3398dc │ │ │ │ mov r1, r7 │ │ │ │ - bl 72f09c │ │ │ │ + bl 72f0a4 │ │ │ │ ldr r2, [pc, #144] @ (32ae78 ) │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #30 │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #132] @ (32ae7c ) │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #20] │ │ │ │ strd r4, r3, [sp, #24] │ │ │ │ @@ -242202,39 +242201,39 @@ │ │ │ │ ldr r0, [pc, #64] @ (32ae88 ) │ │ │ │ movs r2, #186 @ 0xba │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ svc 34 @ 0x22 │ │ │ │ lsls r1, r5, #3 │ │ │ │ - @ instruction: 0xf7be006c │ │ │ │ + @ instruction: 0xf7d6006c │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r6, #2 │ │ │ │ + lsrs r4, r1, #3 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r6, r6, #9 │ │ │ │ + lsls r6, r1, #10 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r0, r3, #2 │ │ │ │ + lsrs r0, r6, #2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r4, r1, #2 │ │ │ │ + lsrs r4, r4, #2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r0, [sp, #680] @ 0x2a8 │ │ │ │ + ldr r0, [sp, #776] @ 0x308 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsls r6, r3, #12 │ │ │ │ + lsls r6, r6, #12 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r0, r4, #1 │ │ │ │ + lsrs r0, r7, #1 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r0, r5, #11 │ │ │ │ + lsls r0, r0, #12 │ │ │ │ lsls r1, r3, #1 │ │ │ │ stc2l 15, cr15, [r9, #-1020]! @ 0xfffffc04 │ │ │ │ udf #40 @ 0x28 │ │ │ │ lsls r1, r5, #3 │ │ │ │ - lsls r4, r1, #29 │ │ │ │ + lsls r4, r4, #29 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r6, r6, #30 │ │ │ │ + lsls r6, r1, #31 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrb.w r0, [r0, #124] @ 0x7c │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ strb.w r1, [r0, #124] @ 0x7c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -242341,28 +242340,28 @@ │ │ │ │ ldr r3, [pc, #40] @ (32afac ) │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #36] @ (32afb0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - lsls r4, r7, #27 │ │ │ │ + lsls r4, r2, #28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs.w r0, sl, #15466496 @ 0xec0000 │ │ │ │ - lsls r4, r3, #27 │ │ │ │ + rsbs r0, r2, #15466496 @ 0xec0000 │ │ │ │ + lsls r4, r6, #27 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0032afb4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -242485,18 +242484,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (32b100 ) │ │ │ │ ldr r0, [pc, #20] @ (32b104 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ - orrs.w r0, r4, #15466496 @ 0xec0000 │ │ │ │ - lsls r6, r6, #21 │ │ │ │ + orn r0, ip, #15466496 @ 0xec0000 │ │ │ │ + lsls r6, r1, #22 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r2, r0, #23 │ │ │ │ + lsls r2, r3, #23 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0032b108 : │ │ │ │ ldr r3, [r1, #96] @ 0x60 │ │ │ │ ldr.w r3, [r3, #164] @ 0xa4 │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ cbz r3, 32b114 │ │ │ │ @@ -242585,24 +242584,24 @@ │ │ │ │ ldr r3, [pc, #32] @ (32b1f0 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #32] @ (32b1f4 ) │ │ │ │ ldr r1, [pc, #32] @ (32b1f8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 736530 │ │ │ │ + bl 736538 │ │ │ │ ldr r1, [pc, #24] @ (32b1fc ) │ │ │ │ mov r0, r4 │ │ │ │ movs r2, #1 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r1, pc │ │ │ │ - b.w 72dfb4 │ │ │ │ + b.w 72dfbc │ │ │ │ ldc2 15, cr15, [fp], #1020 @ 0x3fc │ │ │ │ ldc2 15, cr15, [r1], #1020 @ 0x3fc │ │ │ │ - lsls r6, r7, #19 │ │ │ │ + lsls r6, r2, #20 │ │ │ │ lsls r1, r3, #1 │ │ │ │ strh r2, [r3, #16] │ │ │ │ lsls r5, r4, #3 │ │ │ │ │ │ │ │ 0032b200 : │ │ │ │ ldr.w r3, [r0, #164] @ 0xa4 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ @@ -242624,30 +242623,30 @@ │ │ │ │ ldr r1, [pc, #24] @ (32b248 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ blx 28b63c │ │ │ │ - @ instruction: 0xf314006c │ │ │ │ - lsls r2, r7, #18 │ │ │ │ + @ instruction: 0xf32c006c │ │ │ │ + lsls r2, r2, #19 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r2, r6, #16 │ │ │ │ + lsls r2, r1, #17 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0032b24c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 537e44 │ │ │ │ str.w r0, [r4, #608] @ 0x260 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 733558 │ │ │ │ + b.w 733560 │ │ │ │ │ │ │ │ 0032b26c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #116] @ 32b2f0 │ │ │ │ @@ -242657,16 +242656,16 @@ │ │ │ │ ldr r1, [pc, #112] @ (32b2f8 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 732eb4 │ │ │ │ - bl 72e9bc │ │ │ │ + bl 732ebc │ │ │ │ + bl 72e9c4 │ │ │ │ cbz r0, 32b2d4 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr.w r3, [r3, #164] @ 0xa4 │ │ │ │ ldr r2, [r3, #48] @ 0x30 │ │ │ │ cbz r2, 32b2c0 │ │ │ │ ldr.w r1, [r4, #708] @ 0x2c4 │ │ │ │ movs r0, #0 │ │ │ │ @@ -242688,18 +242687,18 @@ │ │ │ │ str.w ip, [sp] │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [pc, #24] @ (32b2fc ) │ │ │ │ ldr.w r1, [r4, #708] @ 0x2c4 │ │ │ │ add r2, pc │ │ │ │ bl 570268 │ │ │ │ b.n 32b29e │ │ │ │ - @ instruction: 0xf2be006c │ │ │ │ - bpl.n 32b338 │ │ │ │ + @ instruction: 0xf2d6006c │ │ │ │ + bpl.n 32b368 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - movs r1, #70 @ 0x46 │ │ │ │ + movs r1, #94 @ 0x5e │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r3, [sp, #976] @ 0x3d0 │ │ │ │ lsls r7, r6, #1 │ │ │ │ │ │ │ │ 0032b300 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -242720,16 +242719,16 @@ │ │ │ │ ldr r1, [pc, #68] @ (32b370 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 732eb4 │ │ │ │ - bl 72e9bc │ │ │ │ + bl 732ebc │ │ │ │ + bl 72e9c4 │ │ │ │ cbz r0, 32b356 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -242738,83 +242737,83 @@ │ │ │ │ ldr r1, [pc, #28] @ (32b374 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 57047c │ │ │ │ nop │ │ │ │ - @ instruction: 0xf218006c │ │ │ │ - bmi.n 32b468 │ │ │ │ + @ instruction: 0xf230006c │ │ │ │ + bmi.n 32b298 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - movs r0, #162 @ 0xa2 │ │ │ │ + movs r0, #186 @ 0xba │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r3, [sp, #520] @ 0x208 │ │ │ │ lsls r7, r6, #1 │ │ │ │ ldr r0, [pc, #4] @ (32b380 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ str r4, [sp, #184] @ 0xb8 │ │ │ │ lsls r7, r6, #1 │ │ │ │ │ │ │ │ 0032b384 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr r3, [pc, #36] @ (32b3c4 ) │ │ │ │ ldr r2, [pc, #36] @ (32b3c8 ) │ │ │ │ ldr r1, [pc, #40] @ (32b3cc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #26 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ - @ instruction: 0xf1f4006c │ │ │ │ - lsls r2, r6, #15 │ │ │ │ + addw r0, ip, #108 @ 0x6c │ │ │ │ + lsls r2, r1, #16 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r6, r1, #16 │ │ │ │ + lsls r6, r4, #16 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0032b3d0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #76] @ (32b42c ) │ │ │ │ sub sp, #12 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r2 │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ cbz r0, 32b41a │ │ │ │ mov r4, r0 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr r3, [pc, #56] @ (32b430 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [pc, #56] @ (32b434 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #26 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ @@ -242822,18 +242821,18 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - lsls r2, r2, #15 │ │ │ │ + lsls r2, r5, #15 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xf19c006c │ │ │ │ - lsls r0, r3, #14 │ │ │ │ + subs.w r0, r4, #108 @ 0x6c │ │ │ │ + lsls r0, r6, #14 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0, #52] @ 0x34 │ │ │ │ mov r6, r0 │ │ │ │ @@ -242895,15 +242894,15 @@ │ │ │ │ cmpne r3, #0 │ │ │ │ bne.n 32b53e │ │ │ │ mov r5, r0 │ │ │ │ mov r3, r9 │ │ │ │ ldrd r0, r1, [r0, #4] │ │ │ │ mov r2, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 730694 │ │ │ │ + bl 73069c │ │ │ │ str r0, [r5, #4] │ │ │ │ cbz r6, 32b538 │ │ │ │ ldr r4, [r5, #8] │ │ │ │ adds r2, r7, r4 │ │ │ │ cmp r4, r2 │ │ │ │ bge.n 32b520 │ │ │ │ ldr.w r9, [pc, #96] @ 32b554 │ │ │ │ @@ -242914,15 +242913,15 @@ │ │ │ │ blx 28b698 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r8 │ │ │ │ ldr.w r2, [r3, r4, lsl #2] │ │ │ │ adds r4, #1 │ │ │ │ - bl 7356d4 │ │ │ │ + bl 7356dc │ │ │ │ mov r0, sl │ │ │ │ blx 28b964 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ add r2, r7 │ │ │ │ cmp r2, r4 │ │ │ │ bgt.n 32b4f6 │ │ │ │ str r2, [r5, #8] │ │ │ │ @@ -242943,22 +242942,22 @@ │ │ │ │ ldr r0, [pc, #28] @ (32b564 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - lsls r4, r7, #12 │ │ │ │ + lsls r4, r2, #13 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r2, r0, #11 │ │ │ │ + lsls r2, r3, #11 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - orn r0, lr, #108 @ 0x6c │ │ │ │ - lsls r4, r0, #10 │ │ │ │ + eor.w r0, r6, #108 @ 0x6c │ │ │ │ + lsls r4, r3, #10 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r0, r0, #11 │ │ │ │ + lsls r0, r3, #11 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0032b568 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -243027,15 +243026,15 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r7, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ str.w fp, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ adds r5, #4 │ │ │ │ - bl 7356f8 │ │ │ │ + bl 735700 │ │ │ │ mov r0, r7 │ │ │ │ blx 28b964 │ │ │ │ cmp r8, r4 │ │ │ │ bne.n 32b5f8 │ │ │ │ mov r7, r9 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ add r3, r8 │ │ │ │ @@ -243061,28 +243060,28 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ bvs.n 32b56c │ │ │ │ lsls r1, r5, #3 │ │ │ │ - lsls r6, r5, #9 │ │ │ │ + lsls r6, r0, #10 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r4, [r3, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r0, #9 │ │ │ │ + lsls r6, r3, #9 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsh r4, [r7, r0] │ │ │ │ + ldrsh r4, [r2, r1] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - lsls r2, r5, #7 │ │ │ │ + lsls r2, r0, #8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - vhadd.s16 q8, q5, q14 │ │ │ │ - lsls r0, r6, #5 │ │ │ │ + vhadd.s q8, q1, q14 │ │ │ │ + lsls r0, r1, #6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r4, r5, #7 │ │ │ │ + lsls r4, r0, #8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0032b68c : │ │ │ │ mov r3, r2 │ │ │ │ movs r2, #0 │ │ │ │ b.w 32b598 │ │ │ │ │ │ │ │ @@ -243154,41 +243153,41 @@ │ │ │ │ cbz r3, 32b758 │ │ │ │ ldr r1, [pc, #60] @ (32b774 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r6, r1] │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 73594c │ │ │ │ + bl 735954 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 28b960 │ │ │ │ ldr r1, [pc, #36] @ (32b778 ) │ │ │ │ add r1, pc │ │ │ │ b.n 32b726 │ │ │ │ ldr r0, [pc, #32] @ (32b77c ) │ │ │ │ add r0, pc │ │ │ │ - bl 72f3fc │ │ │ │ + bl 72f404 │ │ │ │ ldr r1, [pc, #28] @ (32b780 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 7356d4 │ │ │ │ + bl 7356dc │ │ │ │ b.n 32b736 │ │ │ │ bpl.n 32b7a4 │ │ │ │ lsls r1, r5, #3 │ │ │ │ - lsls r4, r0, #5 │ │ │ │ + lsls r4, r3, #5 │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r4, #3 │ │ │ │ + lsls r4, r7, #3 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r2, r3, #4 │ │ │ │ + lsls r2, r6, #4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r4, r3, #4 │ │ │ │ + lsls r4, r6, #4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0032b784 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -243198,31 +243197,31 @@ │ │ │ │ ldr r0, [pc, #48] @ (32b7cc ) │ │ │ │ add r0, pc │ │ │ │ blx 28b698 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 735f9c │ │ │ │ + bl 735fa4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 28b964 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #8] @ (32b7d0 ) │ │ │ │ add r1, pc │ │ │ │ b.n 32b798 │ │ │ │ - lsls r2, r2, #3 │ │ │ │ + lsls r2, r5, #3 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r0, r6, #1 │ │ │ │ + lsls r0, r1, #2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0032b7d4 : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -243236,22 +243235,22 @@ │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc │ │ │ │ blx 28b698 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 735f9c │ │ │ │ + bl 735fa4 │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 32b816 │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r5 │ │ │ │ - bl 73594c │ │ │ │ + bl 735954 │ │ │ │ mov r0, r6 │ │ │ │ blx 28b964 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ bl 32b70c │ │ │ │ @@ -243262,17 +243261,18 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #8] @ (32b848 ) │ │ │ │ add r1, pc │ │ │ │ b.n 32b7f0 │ │ │ │ nop │ │ │ │ - lsls r0, r7, #1 │ │ │ │ + lsls r0, r2, #2 │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + movs r2, r2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - vshr.u32 q8, q4, #6 │ │ │ │ │ │ │ │ 0032b84c : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #0 │ │ │ │ b.w 32b70c │ │ │ │ nop │ │ │ │ @@ -243304,15 +243304,15 @@ │ │ │ │ moveq r1, sl │ │ │ │ blx 28b698 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 736abc │ │ │ │ + bl 736ac4 │ │ │ │ mov r0, r6 │ │ │ │ blx 28b964 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r3, r5 │ │ │ │ bgt.n 32b888 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -243331,15 +243331,15 @@ │ │ │ │ moveq r1, sl │ │ │ │ blx 28b698 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 736abc │ │ │ │ + bl 736ac4 │ │ │ │ mov r0, r6 │ │ │ │ blx 28b964 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, r5 │ │ │ │ bgt.n 32b8c8 │ │ │ │ ldr r3, [r4, #16] │ │ │ │ cbz r3, 32b8fe │ │ │ │ @@ -243361,43 +243361,43 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ - vqadd.u64 q8, q4, q4 │ │ │ │ - vshr.u32 q8, q4, #26 │ │ │ │ - vqadd.u64 q8, q2, q4 │ │ │ │ - vshr.u32 q0, q4, #26 │ │ │ │ + vshr.u16 q0, q4, #16 │ │ │ │ + vshr.u32 q8, q4, #2 │ │ │ │ + vshr.u8 q0, q4, #4 │ │ │ │ + vshr.u32 q0, q4, #2 │ │ │ │ ldr r0, [pc, #4] @ (32b948 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ ldrh r2, [r3, #52] @ 0x34 │ │ │ │ lsls r7, r6, #1 │ │ │ │ │ │ │ │ 0032b94c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr r3, [pc, #56] @ (32b9a0 ) │ │ │ │ ldr r2, [pc, #56] @ (32b9a4 ) │ │ │ │ ldr r1, [pc, #60] @ (32b9a8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cbz r3, 32b98c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -243406,39 +243406,39 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - stc 0, cr0, [r0], #432 @ 0x1b0 │ │ │ │ - ldrb r6, [r3, #20] │ │ │ │ + ldc 0, cr0, [r8], #432 @ 0x1b0 │ │ │ │ + ldrb r6, [r6, #20] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r2, [r6, #20] │ │ │ │ + ldrb r2, [r1, #21] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0032b9ac : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr r3, [pc, #56] @ (32ba00 ) │ │ │ │ ldr r2, [pc, #56] @ (32ba04 ) │ │ │ │ ldr r1, [pc, #60] @ (32ba08 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cbz r3, 32b9ec │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -243447,39 +243447,39 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - mcrr 0, 6, r0, r0, cr12 │ │ │ │ - ldrb r6, [r7, #18] │ │ │ │ + mrrc 0, 6, r0, r8, cr12 │ │ │ │ + ldrb r6, [r2, #19] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r2, [r2, #19] │ │ │ │ + ldrb r2, [r5, #19] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0032ba0c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr r3, [pc, #56] @ (32ba60 ) │ │ │ │ ldr r2, [pc, #56] @ (32ba64 ) │ │ │ │ ldr r1, [pc, #60] @ (32ba68 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [r0, #60] @ 0x3c │ │ │ │ cbz r3, 32ba4c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -243488,39 +243488,39 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0xebe0006c │ │ │ │ - ldrb r6, [r3, #17] │ │ │ │ + @ instruction: 0xebf8006c │ │ │ │ + ldrb r6, [r6, #17] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r2, [r6, #17] │ │ │ │ + ldrb r2, [r1, #18] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0032ba6c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr r3, [pc, #56] @ (32bac0 ) │ │ │ │ ldr r2, [pc, #56] @ (32bac4 ) │ │ │ │ ldr r1, [pc, #60] @ (32bac8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ cbz r3, 32baac │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -243529,18 +243529,18 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0xeb80006c │ │ │ │ - ldrb r6, [r7, #15] │ │ │ │ + @ instruction: 0xeb98006c │ │ │ │ + ldrb r6, [r2, #16] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r2, [r2, #16] │ │ │ │ + ldrb r2, [r5, #16] │ │ │ │ lsls r0, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ cbz r1, 32bb32 │ │ │ │ @@ -243582,17 +243582,17 @@ │ │ │ │ add r0, pc │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldmia r4, {r3, r4, r7} │ │ │ │ + ldmia r4, {r4, r5, r7} │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldmia r4!, {r3, r7} │ │ │ │ + ldmia r4!, {r5, r7} │ │ │ │ lsls r2, r4, #1 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ cmp r2, r3 │ │ │ │ bcc.n 32bb62 │ │ │ │ ite hi │ │ │ │ movhi r0, #1 │ │ │ │ @@ -243648,17 +243648,17 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #8] @ (32bbf0 ) │ │ │ │ add r0, pc │ │ │ │ b.n 32bbc0 │ │ │ │ - ldmia r3!, {r1, r2, r5, r6, r7} │ │ │ │ + ldmia r3, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldmia r3!, {r2, r4, r6, r7} │ │ │ │ + ldmia r3, {r2, r3, r5, r6, r7} │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {lr} │ │ │ │ ldr.w ip, [r0, #8] │ │ │ │ ldr.w lr, [r1, #8] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r3, [r1, #12] │ │ │ │ cmp ip, lr │ │ │ │ @@ -243906,15 +243906,15 @@ │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r7, [pc, #376] @ (32bfd0 ) │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r7, [pc, #64] @ (32be9c ) │ │ │ │ lsls r2, r5, #3 │ │ │ │ cmp r5, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa4e0058 │ │ │ │ + @ instruction: 0xfa660058 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov r4, r0 │ │ │ │ ldr r5, [pc, #132] @ (32befc ) │ │ │ │ @@ -244092,15 +244092,15 @@ │ │ │ │ movne r0, #1 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #220] @ (32c10c ) │ │ │ │ ldr r5, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ strd r5, r7, [sp] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 32bfa8 │ │ │ │ add sp, #48 @ 0x30 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -244174,27 +244174,27 @@ │ │ │ │ lsls r1, r5, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strb.w r0, [sl, #88] @ 0x58 │ │ │ │ + strh.w r0, [r2, #88] @ 0x58 │ │ │ │ │ │ │ │ 0032c110 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r2, r1 │ │ │ │ sub sp, #28 │ │ │ │ mov r7, r1 │ │ │ │ movs r1, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 873624 │ │ │ │ + bl 87362c │ │ │ │ subs r3, r0, #0 │ │ │ │ blt.n 32c180 │ │ │ │ mov r5, r3 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ @@ -244221,22 +244221,22 @@ │ │ │ │ strd r3, r6, [sp, #4] │ │ │ │ ldr r3, [pc, #32] @ (32c194 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 87e778 │ │ │ │ + bl 87e780 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ b.n 32c14e │ │ │ │ nop │ │ │ │ - @ instruction: 0xf79a0058 │ │ │ │ - @ instruction: 0xf77e0058 │ │ │ │ - b.n 32baf8 │ │ │ │ + @ instruction: 0xf7b20058 │ │ │ │ + @ instruction: 0xf7960058 │ │ │ │ + b.n 32bb28 │ │ │ │ lsls r4, r5, #1 │ │ │ │ │ │ │ │ 0032c198 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -244301,21 +244301,21 @@ │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #28] @ (32c250 ) │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - @ instruction: 0xf7160058 │ │ │ │ - @ instruction: 0xf71a0058 │ │ │ │ - @ instruction: 0xf7260058 │ │ │ │ - @ instruction: 0xf7860058 │ │ │ │ - @ instruction: 0xf75a0058 │ │ │ │ - @ instruction: 0xf7260058 │ │ │ │ - @ instruction: 0xf7960058 │ │ │ │ + @ instruction: 0xf72e0058 │ │ │ │ + @ instruction: 0xf7320058 │ │ │ │ + @ instruction: 0xf73e0058 │ │ │ │ + @ instruction: 0xf79e0058 │ │ │ │ + @ instruction: 0xf7720058 │ │ │ │ + @ instruction: 0xf73e0058 │ │ │ │ + @ instruction: 0xf7ae0058 │ │ │ │ │ │ │ │ 0032c254 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r9, r2 │ │ │ │ @@ -244359,15 +244359,15 @@ │ │ │ │ ldr r1, [pc, #316] @ (32c3f8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #393 @ 0x189 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ mov r0, r7 │ │ │ │ blx 28c380 │ │ │ │ ldr r2, [pc, #296] @ (32c3fc ) │ │ │ │ ldr r3, [pc, #276] @ (32c3ec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -244394,15 +244394,15 @@ │ │ │ │ ldr r1, [pc, #244] @ (32c408 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #386 @ 0x182 │ │ │ │ - bl 87e778 │ │ │ │ + bl 87e780 │ │ │ │ b.n 32c2cc │ │ │ │ ldrb r3, [r5, #2] │ │ │ │ cmp r3, #76 @ 0x4c │ │ │ │ bne.n 32c2b2 │ │ │ │ ldrb r3, [r5, #3] │ │ │ │ cmp r3, #70 @ 0x46 │ │ │ │ bne.n 32c2b2 │ │ │ │ @@ -244442,28 +244442,28 @@ │ │ │ │ ldr r3, [pc, #140] @ (32c414 ) │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r0, #0] │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ adds r3, #16 │ │ │ │ - bl 87e778 │ │ │ │ + bl 87e780 │ │ │ │ b.n 32c2d2 │ │ │ │ ldr r3, [pc, #124] @ (32c418 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #124] @ (32c41c ) │ │ │ │ ldr r1, [pc, #128] @ (32c420 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #408 @ 0x198 │ │ │ │ str.w r8, [sp, #4] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 32c2cc │ │ │ │ blx 28bf80 <__errno_location@plt> │ │ │ │ ldr r3, [pc, #100] @ (32c424 ) │ │ │ │ mov r2, r0 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -244472,44 +244472,44 @@ │ │ │ │ ldr r1, [pc, #92] @ (32c42c ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ movw r2, #411 @ 0x19b │ │ │ │ - bl 87e778 │ │ │ │ + bl 87e780 │ │ │ │ b.n 32c2cc │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r1!, {r4, r6, r7} │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 32cad0 │ │ │ │ + b.n 32cb00 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - @ instruction: 0xf74c0058 │ │ │ │ - @ instruction: 0xf62e0058 │ │ │ │ + @ instruction: 0xf7640058 │ │ │ │ + movw r0, #26712 @ 0x6858 │ │ │ │ ldmia r1, {r1, r2, r5, r6} │ │ │ │ lsls r1, r5, #3 │ │ │ │ - @ instruction: 0xf6e80058 │ │ │ │ - b.n 32ca30 │ │ │ │ + @ instruction: 0xf7000058 │ │ │ │ + b.n 32ca60 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - rsbs r0, r6, #14155776 @ 0xd80000 │ │ │ │ - @ instruction: 0xf65a0058 │ │ │ │ - sbc.w r0, sl, #14155776 @ 0xd80000 │ │ │ │ - b.n 32c950 │ │ │ │ + @ instruction: 0xf5ee0058 │ │ │ │ + @ instruction: 0xf6720058 │ │ │ │ + @ instruction: 0xf5820058 │ │ │ │ + b.n 32c980 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - b.n 32c92c │ │ │ │ + b.n 32c95c │ │ │ │ lsls r4, r5, #1 │ │ │ │ - @ instruction: 0xf6760058 │ │ │ │ - adc.w r0, r8, #14155776 @ 0xd80000 │ │ │ │ - @ instruction: 0xf62c0058 │ │ │ │ - b.n 32c8dc │ │ │ │ + @ instruction: 0xf68e0058 │ │ │ │ + sbc.w r0, r0, #14155776 @ 0xd80000 │ │ │ │ + movw r0, #18520 @ 0x4858 │ │ │ │ + b.n 32c90c │ │ │ │ lsls r4, r5, #1 │ │ │ │ - adds.w r0, sl, #14155776 @ 0xd80000 │ │ │ │ + @ instruction: 0xf5320058 │ │ │ │ │ │ │ │ 0032c430 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r6, r2 │ │ │ │ @@ -244648,23 +244648,23 @@ │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stmia r7!, {r2, r4, r5, r6, r7} │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ bl 2d0586 │ │ │ │ - cmp r3, #76 @ 0x4c │ │ │ │ + cmp r3, #100 @ 0x64 │ │ │ │ lsls r0, r3, #1 │ │ │ │ pld [r7, #255]! │ │ │ │ stmia r7!, {r2, r3, r4, r5} │ │ │ │ lsls r1, r5, #3 │ │ │ │ - adc.w r0, lr, #14155776 @ 0xd80000 │ │ │ │ - @ instruction: 0xf4e00058 │ │ │ │ - adds.w r0, r2, #14155776 @ 0xd80000 │ │ │ │ - @ instruction: 0xf4da0058 │ │ │ │ + sbc.w r0, r6, #14155776 @ 0xd80000 │ │ │ │ + @ instruction: 0xf4f80058 │ │ │ │ + @ instruction: 0xf52a0058 │ │ │ │ + @ instruction: 0xf4f20058 │ │ │ │ │ │ │ │ 0032c5a4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r3 │ │ │ │ @@ -244766,15 +244766,15 @@ │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ stmia r5!, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r5, #3 │ │ │ │ str r0, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - bics.w r0, r2, #14155776 @ 0xd80000 │ │ │ │ + orr.w r0, sl, #14155776 @ 0xd80000 │ │ │ │ │ │ │ │ 0032c6b0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #316] @ (32c800 ) │ │ │ │ @@ -244901,20 +244901,20 @@ │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 28d804 <__fprintf_chk@plt+0x4> │ │ │ │ b.n 32c7c6 │ │ │ │ nop │ │ │ │ stmia r5!, {r1, r2, r4, r5, r6} │ │ │ │ lsls r1, r5, #3 │ │ │ │ - @ instruction: 0xf3b40058 │ │ │ │ + ubfx r0, ip, #1, #25 │ │ │ │ str r0, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - usat r0, #24, r0, lsl #1 │ │ │ │ - @ instruction: 0xf3940058 │ │ │ │ - @ instruction: 0xf3140058 │ │ │ │ + @ instruction: 0xf3980058 │ │ │ │ + usat r0, #24, ip, asr #1 │ │ │ │ + ssat r0, #25, ip, asr #1 │ │ │ │ │ │ │ │ 0032c818 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3856] @ 0xf10 │ │ │ │ sub sp, #204 @ 0xcc │ │ │ │ @@ -244931,26 +244931,26 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #196] @ 0xc4 │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r3, [pc, #500] @ (32ca44 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 72f3a8 │ │ │ │ - bl 733118 │ │ │ │ + bl 72f3b0 │ │ │ │ + bl 733120 │ │ │ │ ldr r3, [pc, #492] @ (32ca48 ) │ │ │ │ ldr r2, [pc, #492] @ (32ca4c ) │ │ │ │ ldr r1, [pc, #496] @ (32ca50 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ movs r1, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ movs r2, #100 @ 0x64 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ strd r1, r1, [sp, #32] │ │ │ │ blx 28d48c │ │ │ │ cmp r6, #0 │ │ │ │ @@ -245138,34 +245138,34 @@ │ │ │ │ nop │ │ │ │ stmia r4!, {r3} │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ stmia r3!, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r1, r5, #3 │ │ │ │ - ble.n 32c9dc │ │ │ │ + ble.n 32ca0c │ │ │ │ lsls r4, r5, #1 │ │ │ │ - it ne │ │ │ │ - lslne r7, r2, #1 │ │ │ │ - str r0, [sp, #488] @ 0x1e8 │ │ │ │ + wfi │ │ │ │ + lsls r7, r2, #1 │ │ │ │ + str r0, [sp, #584] @ 0x248 │ │ │ │ lsls r4, r3, #1 │ │ │ │ vshr.u64 q8, q13, #20 │ │ │ │ - movs r7, #118 @ 0x76 │ │ │ │ + movs r7, #142 @ 0x8e │ │ │ │ lsls r3, r4, #1 │ │ │ │ - movt r0, #41048 @ 0xa058 │ │ │ │ + @ instruction: 0xf2e20058 │ │ │ │ vshr.u64 q0, q13, #56 │ │ │ │ - @ instruction: 0xf28e0058 │ │ │ │ + subw r0, r6, #88 @ 0x58 │ │ │ │ stmia r2!, {r3, r5, r7} │ │ │ │ lsls r1, r5, #3 │ │ │ │ vqadd.u16 q0, q11, q13 │ │ │ │ - @ instruction: 0xf21a0058 │ │ │ │ + @ instruction: 0xf2320058 │ │ │ │ str r0, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf18a0058 │ │ │ │ - rsb r0, r0, #88 @ 0x58 │ │ │ │ + sub.w r0, r2, #88 @ 0x58 │ │ │ │ + rsbs r0, r8, #88 @ 0x58 │ │ │ │ │ │ │ │ 0032ca80 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -245201,41 +245201,41 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 874d64 │ │ │ │ + bl 874d6c │ │ │ │ ldr r3, [pc, #96] @ (32cb54 ) │ │ │ │ ldr r4, [pc, #100] @ (32cb58 ) │ │ │ │ movs r2, #149 @ 0x95 │ │ │ │ ldr r1, [pc, #100] @ (32cb5c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ strd r7, r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ mov.w r6, #4294967295 @ 0xffffffff │ │ │ │ b.n 32cad2 │ │ │ │ ldr r3, [pc, #76] @ (32cb60 ) │ │ │ │ movs r2, #144 @ 0x90 │ │ │ │ ldr r4, [pc, #76] @ (32cb64 ) │ │ │ │ ldr r1, [pc, #76] @ (32cb68 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ add r1, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 32cb0c │ │ │ │ ldr r3, [pc, #60] @ (32cb6c ) │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r9 │ │ │ │ ldr r4, [pc, #56] @ (32cb70 ) │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ @@ -245243,29 +245243,29 @@ │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ movs r2, #155 @ 0x9b │ │ │ │ str r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 32cb0c │ │ │ │ nop │ │ │ │ - blt.n 32cbb8 │ │ │ │ + blt.n 32cbe8 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - @ instruction: 0xf12a0058 │ │ │ │ - ldcl 0, cr0, [r0, #352]! @ 0x160 │ │ │ │ - blt.n 32cb80 │ │ │ │ + adc.w r0, r2, #88 @ 0x58 │ │ │ │ + mcr 0, 0, r0, cr8, cr8, {2} │ │ │ │ + blt.n 32cbb0 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - @ instruction: 0xf0f80058 │ │ │ │ - ldcl 0, cr0, [r0, #352] @ 0x160 │ │ │ │ - bge.n 32cb4c │ │ │ │ + adds.w r0, r0, #88 @ 0x58 │ │ │ │ + stcl 0, cr0, [r8, #352]! @ 0x160 │ │ │ │ + blt.n 32cb7c │ │ │ │ lsls r4, r5, #1 │ │ │ │ - add.w r0, sl, #88 @ 0x58 │ │ │ │ - stc 0, cr0, [ip, #352]! @ 0x160 │ │ │ │ + @ instruction: 0xf1220058 │ │ │ │ + stcl 0, cr0, [r4, #352] @ 0x160 │ │ │ │ │ │ │ │ 0032cb78 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -245372,24 +245372,24 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ ldrd r6, r3, [sp, #184] @ 0xb8 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #192] @ 0xc0 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #196] @ 0xc4 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 72f3a8 │ │ │ │ - bl 733118 │ │ │ │ + bl 72f3b0 │ │ │ │ + bl 733120 │ │ │ │ ldr r2, [pc, #288] @ (32cdbc ) │ │ │ │ ldr r1, [pc, #288] @ (32cdc0 ) │ │ │ │ add.w r3, r9, #32 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ str r0, [sp, #28] │ │ │ │ movs r0, #64 @ 0x40 │ │ │ │ blx 28b624 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, sl │ │ │ │ blx 28dc3c │ │ │ │ ldrd r2, r3, [sp, #176] @ 0xb0 │ │ │ │ @@ -245490,28 +245490,28 @@ │ │ │ │ b.n 32cd28 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ite le │ │ │ │ lslle r1, r5, #3 │ │ │ │ ldrgt r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 32cd18 │ │ │ │ + bls.n 32cd48 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - revsh r2, r3 │ │ │ │ + revsh r2, r6 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r2, [r7, #32] │ │ │ │ + ldrh r2, [r2, #34] @ 0x22 │ │ │ │ lsls r4, r3, #1 │ │ │ │ @ instruction: 0xfbf000fa │ │ │ │ - vqadd.s64 q8, q4, q4 │ │ │ │ + vshr.s16 q0, q4, #16 │ │ │ │ @ instruction: 0xfba200fa │ │ │ │ bkpt 0x00f2 │ │ │ │ lsls r1, r5, #3 │ │ │ │ - mcr 0, 7, r0, cr2, cr8, {2} │ │ │ │ - sbc.w r0, sl, r8, lsr #1 │ │ │ │ - mcr 0, 3, r0, cr10, cr8, {2} │ │ │ │ + mrc 0, 7, r0, cr10, cr8, {2} │ │ │ │ + @ instruction: 0xeb820058 │ │ │ │ + mcr 0, 4, r0, cr2, cr8, {2} │ │ │ │ @ instruction: 0xfb4400fa │ │ │ │ │ │ │ │ 0032cde4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -245547,15 +245547,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - asrs r4, r6, #5 │ │ │ │ + asrs r4, r1, #6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 0032ce50 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -246036,19 +246036,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ cbnz r4, 32d370 │ │ │ │ lsls r1, r5, #3 │ │ │ │ cbnz r2, 32d362 │ │ │ │ lsls r1, r5, #3 │ │ │ │ str r0, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xeb340058 │ │ │ │ - adds.w r0, r8, r8, lsr #1 │ │ │ │ - @ instruction: 0xeada0058 │ │ │ │ - eor.w r0, r0, r8, lsr #1 │ │ │ │ - strd r0, r0, [sl, #352] @ 0x160 │ │ │ │ + adc.w r0, ip, r8, lsr #1 │ │ │ │ + @ instruction: 0xeb300058 │ │ │ │ + @ instruction: 0xeaf20058 │ │ │ │ + eors.w r0, r8, r8, lsr #1 │ │ │ │ + strd r0, r0, [r2, #352]! @ 0x160 │ │ │ │ │ │ │ │ 0032d320 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -247001,20 +247001,20 @@ │ │ │ │ add r8, r0 │ │ │ │ ldr.w r3, [r8, #8] │ │ │ │ cmp fp, r3 │ │ │ │ beq.w 32db88 │ │ │ │ ldr.w r0, [r8] │ │ │ │ mov r1, sl │ │ │ │ add r0, r6 │ │ │ │ - bl 8a7840 │ │ │ │ + bl 8a7848 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r8, #4] │ │ │ │ mov r1, sl │ │ │ │ add r0, r6 │ │ │ │ - bl 8a7840 │ │ │ │ + bl 8a7848 │ │ │ │ add r0, r4 │ │ │ │ mul.w r0, sl, r0 │ │ │ │ adds r0, #12 │ │ │ │ cmp r9, r0 │ │ │ │ bcs.n 32dce2 │ │ │ │ b.n 32db92 │ │ │ │ ldrd r0, r1, [sp, #28] │ │ │ │ @@ -247154,23 +247154,23 @@ │ │ │ │ lsls r1, r5, #3 │ │ │ │ b.n 32e5e2 │ │ │ │ vrshr.u64 q15, , #1 │ │ │ │ vqshrn.u64 d21, q8, #1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 32d81c │ │ │ │ + b.n 32d84c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 32d78c │ │ │ │ + b.n 32d7bc │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r2, {r1, r2, r4, r6} │ │ │ │ + ldmia r2, {r1, r2, r3, r5, r6} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - b.n 32e218 │ │ │ │ + b.n 32e248 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 32e294 │ │ │ │ + b.n 32e2c4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ str r0, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #64 @ 0x40 │ │ │ │ cmp r3, r6 │ │ │ │ beq.w 32e7ec │ │ │ │ ldr r2, [r6, #4] │ │ │ │ @@ -247941,23 +247941,23 @@ │ │ │ │ cmpeq r2, r3 │ │ │ │ beq.w 32e43c │ │ │ │ ldr r0, [r5, #0] │ │ │ │ mov r2, r4 │ │ │ │ mov r3, fp │ │ │ │ adds r0, r0, r6 │ │ │ │ adc.w r1, r8, #0 │ │ │ │ - bl 8a8398 │ │ │ │ + bl 8a83a0 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ mov sl, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, fp │ │ │ │ adds r0, r0, r6 │ │ │ │ adc.w r1, r8, #0 │ │ │ │ - bl 8a8398 │ │ │ │ + bl 8a83a0 │ │ │ │ adds r7, r7, r0 │ │ │ │ adc.w sl, sl, r1 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mul.w r3, r7, fp │ │ │ │ umull r7, r1, r7, r4 │ │ │ │ mla r3, r4, sl, r3 │ │ │ │ adds r7, #12 │ │ │ │ @@ -248266,33 +248266,33 @@ │ │ │ │ b.w 32d566 │ │ │ │ bgt.n 32ead6 │ │ │ │ @ instruction: 0xffffdb55 │ │ │ │ vqshrn.u64 d21, q8, #1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r1, r3, r4, r5, r6} │ │ │ │ + stmia r1!, {r1, r4, r7} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - bhi.n 32ea64 │ │ │ │ + bhi.n 32ea94 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bls.n 32eae0 │ │ │ │ + bls.n 32eb10 │ │ │ │ lsls r0, r3, #1 │ │ │ │ str r0, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 32e9c8 │ │ │ │ + bvc.n 32e9f8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bvc.n 32eb20 │ │ │ │ + bvc.n 32eb50 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cbnz r0, 32eb36 │ │ │ │ + pop {r4} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - bcc.n 32eb74 │ │ │ │ + bcc.n 32eba4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cbnz r6, 32eb2c │ │ │ │ + cbnz r6, 32eb32 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - bcc.n 32eaf8 │ │ │ │ + bcc.n 32eb28 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0032eac4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -248384,15 +248384,15 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - bcs.n 32ec74 │ │ │ │ + bcs.n 32eca4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0032ebb8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -248412,15 +248412,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - bcs.n 32ec3c │ │ │ │ + bcs.n 32ec6c │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0032ebfc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -248521,49 +248521,49 @@ │ │ │ │ beq.n 32ed50 │ │ │ │ ldr r1, [r0, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 32ed56 │ │ │ │ ldr r0, [pc, #140] @ (32ed80 ) │ │ │ │ movs r7, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 87ec74 │ │ │ │ + bl 87ec7c │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r1, [r5, #0] │ │ │ │ adds r0, r3, r2 │ │ │ │ ldr r3, [r5, #52] @ 0x34 │ │ │ │ ldr r5, [pc, #124] @ (32ed84 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ adc.w r0, r3, #0 │ │ │ │ add r5, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 87ec74 │ │ │ │ + bl 87ec7c │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ adds r5, r3, r2 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ str r5, [sp, #0] │ │ │ │ adc.w r5, r3, #0 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 87ec74 │ │ │ │ + bl 87ec7c │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r5, r4 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 32ec44 │ │ │ │ movs r7, #1 │ │ │ │ b.n 32ecc0 │ │ │ │ ldr r0, [pc, #76] @ (32ed88 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f05c │ │ │ │ + bl 87f064 │ │ │ │ ldr r0, [pc, #72] @ (32ed8c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87ec74 │ │ │ │ + bl 87ec7c │ │ │ │ ldr r0, [r4, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 32ecea │ │ │ │ ldr r1, [pc, #60] @ (32ed90 ) │ │ │ │ add r1, pc │ │ │ │ b.n 32ecf0 │ │ │ │ ldr r1, [pc, #60] @ (32ed94 ) │ │ │ │ @@ -248580,25 +248580,25 @@ │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ bcs.n 32ed76 │ │ │ │ vcvt.f16.u16 , q1, #1 │ │ │ │ lsls r2, r7, #3 │ │ │ │ ldr r7, [sp, #664] @ 0x298 │ │ │ │ lsls r1, r5, #3 │ │ │ │ - bcs.n 32ee54 │ │ │ │ + bcs.n 32ec84 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bcs.n 32eca8 │ │ │ │ + bcs.n 32ecd8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - beq.n 32ed24 │ │ │ │ + beq.n 32ed54 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - beq.n 32ed60 │ │ │ │ + bne.n 32ed90 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - beq.n 32ece8 │ │ │ │ + beq.n 32ed18 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - beq.n 32ece0 │ │ │ │ + beq.n 32ed10 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0032ed98 : │ │ │ │ ldr r3, [pc, #8] @ (32eda4 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [r3, #4] │ │ │ │ movs r0, #0 │ │ │ │ @@ -249448,19 +249448,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (32f600 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add sp, #248 @ 0xf8 │ │ │ │ + add sp, #344 @ 0x158 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldmia r1!, {r3, r4, r6, r7} │ │ │ │ + ldmia r1!, {r4, r5, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r1!, {r2, r3, r5, r6, r7} │ │ │ │ + ldmia r2, {r2} │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0032f604 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -249505,15 +249505,15 @@ │ │ │ │ add sp, #80 @ 0x50 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - bl 883478 │ │ │ │ + bl 883480 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32f714 │ │ │ │ ldr r5, [r7, #16] │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -249539,15 +249539,15 @@ │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ bl 52b208 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 883478 │ │ │ │ + bl 883480 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cbz r2, 32f728 │ │ │ │ subs r2, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 32f65a │ │ │ │ @@ -249560,15 +249560,15 @@ │ │ │ │ beq.n 32f65a │ │ │ │ str r3, [sp, #28] │ │ │ │ strb r2, [r0, #4] │ │ │ │ ldr r2, [pc, #88] @ (32f75c ) │ │ │ │ ldr.w r3, [sl, r2] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ - bl 87b354 │ │ │ │ + bl 87b35c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 32f65a │ │ │ │ ldr r3, [pc, #72] @ (32f760 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ @@ -249594,19 +249594,19 @@ │ │ │ │ str r5, [sp, #888] @ 0x378 │ │ │ │ lsls r1, r5, #3 │ │ │ │ mrc2 15, 4, pc, cr11, cr15, {7} │ │ │ │ movs r1, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r0, [r1, r1] │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #992 @ 0x3e0 │ │ │ │ + add r7, sp, #64 @ 0x40 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - asrs r6, r2, #11 │ │ │ │ + asrs r6, r5, #11 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r2, r5, #11 │ │ │ │ + asrs r2, r0, #12 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0032f770 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -249646,15 +249646,15 @@ │ │ │ │ ldr r2, [r4, #32] │ │ │ │ strd ip, lr, [sp] │ │ │ │ blx 28c0bc │ │ │ │ ldr r4, [r4, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 32f7b8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 86d57c │ │ │ │ + bl 86d584 │ │ │ │ mov r4, r0 │ │ │ │ cbz r5, 32f7f0 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ blx 28b4a8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ @@ -249675,27 +249675,27 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #36] @ (32f844 ) │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ blx 28c0bc │ │ │ │ b.n 32f7b4 │ │ │ │ nop │ │ │ │ - str r0, [sp, #224] @ 0xe0 │ │ │ │ + str r0, [sp, #320] @ 0x140 │ │ │ │ lsls r2, r4, #1 │ │ │ │ asrs r6, r4, #22 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - ldmia r0!, {r1, r4, r7} │ │ │ │ + ldmia r0!, {r1, r3, r5, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r0!, {r3, r6} │ │ │ │ + ldmia r0!, {r5, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xb71a │ │ │ │ + @ instruction: 0xb732 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bvs.n 32f934 │ │ │ │ + bvs.n 32f764 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r7!, {r1, r2, r3, r4, r6, r7} │ │ │ │ + stmia r7!, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0032f848 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -249771,46 +249771,46 @@ │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r0, [r3, #8] │ │ │ │ bl 295ba8 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldrd sl, fp, [r3] │ │ │ │ - bl 72b520 │ │ │ │ + bl 72b528 │ │ │ │ asrs r3, r0, #31 │ │ │ │ movs r2, #32 │ │ │ │ cmp fp, r3 │ │ │ │ it eq │ │ │ │ cmpeq sl, r0 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ it eq │ │ │ │ moveq r2, #42 @ 0x2a │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ vldr d7, [r3] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3, #16] │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ mov r0, r6 │ │ │ │ blx 28b964 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 32f8fe │ │ │ │ mov r0, r9 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 8277e8 │ │ │ │ - stmia r7!, {r1, r2, r4, r6} │ │ │ │ + b.w 8277f0 │ │ │ │ + stmia r7!, {r1, r2, r3, r5, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r7!, {r2, r5, r6} │ │ │ │ + stmia r7!, {r2, r3, r4, r5, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0032f964 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -249848,15 +249848,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #384] @ (32fb4c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.w 32fb32 │ │ │ │ ldr.w r8, [pc, #368] @ 32fb50 │ │ │ │ mov r6, sl │ │ │ │ ldr r7, [pc, #368] @ (32fb54 ) │ │ │ │ ldr.w r9, [pc, #368] @ 32fb58 │ │ │ │ add r8, pc │ │ │ │ @@ -249890,145 +249890,145 @@ │ │ │ │ ldr r6, [r6, #0] │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 32fb32 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3, #8] │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r2, [r3, #20] │ │ │ │ cbz r2, 32fa5e │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r4, [r3, #16] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #248] @ (32fb5c ) │ │ │ │ add r1, pc │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32f9f0 │ │ │ │ ldr r1, [pc, #236] @ (32fb60 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #8] │ │ │ │ add r1, pc │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32f9f6 │ │ │ │ ldr r1, [pc, #220] @ (32fb64 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #24] │ │ │ │ add r1, pc │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ ldrb.w r3, [r4, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32f9fe │ │ │ │ ldr r1, [pc, #204] @ (32fb68 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ ldrb.w r3, [r4, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32fa06 │ │ │ │ ldr r1, [pc, #184] @ (32fb6c ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ ldrb.w r3, [r4, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32fa0e │ │ │ │ ldr r1, [pc, #168] @ (32fb70 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ ldrb.w r3, [r4, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32fa16 │ │ │ │ ldr r1, [pc, #148] @ (32fb74 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #88] @ 0x58 │ │ │ │ add r1, pc │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ ldrb.w r3, [r4, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32fa1e │ │ │ │ ldr r1, [pc, #132] @ (32fb78 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #104] @ 0x68 │ │ │ │ add r1, pc │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ ldrb.w r3, [r4, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32fa26 │ │ │ │ ldr r1, [pc, #112] @ (32fb7c ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ ldrb.w r3, [r4, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32fa2e │ │ │ │ ldr r1, [pc, #96] @ (32fb80 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #136] @ 0x88 │ │ │ │ add r1, pc │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ ldr r6, [r6, #0] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 32fa34 │ │ │ │ mov r0, sl │ │ │ │ - bl 827dc4 │ │ │ │ + bl 827dcc │ │ │ │ b.n 32f99e │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r2, [sp, #768] @ 0x300 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ str r2, [sp, #616] @ 0x268 │ │ │ │ lsls r1, r5, #3 │ │ │ │ - stmia r6!, {r1, r2, r3, r5, r7} │ │ │ │ + stmia r6!, {r1, r2, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r6!, {r3, r5, r7} │ │ │ │ + stmia r6!, {r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r6!, {r1, r2, r4, r5, r7} │ │ │ │ + stmia r6!, {r1, r2, r3, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r6!, {r2, r3, r6, r7} │ │ │ │ + stmia r6!, {r2, r5, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r6!, {r3, r5, r6} │ │ │ │ + stmia r6!, {r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r6!, {r4, r5, r6} │ │ │ │ + stmia r6!, {r3, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r6!, {r2, r4, r5, r6} │ │ │ │ + stmia r6!, {r2, r3, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r6!, {r1, r2, r4, r5, r6} │ │ │ │ + stmia r6!, {r1, r2, r3, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r6!, {r3, r4, r5, r6} │ │ │ │ + stmia r6!, {r4, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r6!, {r1, r3, r4, r5, r6} │ │ │ │ + stmia r6!, {r1, r4, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r6!, {r3, r4, r5, r6} │ │ │ │ + stmia r6!, {r4, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r6!, {r1, r3, r4, r5, r6} │ │ │ │ + stmia r6!, {r1, r4, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r6!, {r2, r3, r4, r5, r6} │ │ │ │ + stmia r6!, {r2, r4, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r6!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + stmia r6!, {r1, r2, r4, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0032fb84 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -250064,99 +250064,99 @@ │ │ │ │ add r8, pc │ │ │ │ b.n 32fc86 │ │ │ │ ldr r2, [pc, #348] @ (32fd40 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #348] @ (32fd44 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #17] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32fcc4 │ │ │ │ ldr r2, [pc, #332] @ (32fd48 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #332] @ (32fd4c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #18] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32fcd0 │ │ │ │ ldr r2, [pc, #320] @ (32fd50 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #320] @ (32fd54 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #19] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32fcca │ │ │ │ ldr r2, [pc, #304] @ (32fd58 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #304] @ (32fd5c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r2, [r3, #20] │ │ │ │ cbz r2, 32fc4e │ │ │ │ ldrb r3, [r3, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32fcd6 │ │ │ │ ldr r2, [pc, #288] @ (32fd60 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #288] @ (32fd64 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [r3, #28] │ │ │ │ mov r0, sl │ │ │ │ - bl 8683d4 │ │ │ │ + bl 8683dc │ │ │ │ ldr r1, [pc, #272] @ (32fd68 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8688e4 │ │ │ │ + bl 8688ec │ │ │ │ ldr r1, [pc, #256] @ (32fd6c ) │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 28b964 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8689a0 │ │ │ │ + bl 8689a8 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 32fcdc │ │ │ │ mov r1, r7 │ │ │ │ movs r0, #0 │ │ │ │ - bl 86d4a4 │ │ │ │ + bl 86d4ac │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r3, fp │ │ │ │ movs r1, #0 │ │ │ │ adds r2, #24 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7f86e4 │ │ │ │ + bl 7f86ec │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3, #8] │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 32fbe2 │ │ │ │ ldr r2, [pc, #176] @ (32fd70 ) │ │ │ │ add r2, pc │ │ │ │ b.n 32fbe6 │ │ │ │ @@ -250172,17 +250172,17 @@ │ │ │ │ ldr r2, [pc, #168] @ (32fd80 ) │ │ │ │ add r2, pc │ │ │ │ b.n 32fc42 │ │ │ │ ldr r6, [sp, #4] │ │ │ │ ldr r1, [pc, #164] @ (32fd84 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 827d10 │ │ │ │ + bl 827d18 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ bl 57d908 │ │ │ │ ldr r2, [pc, #144] @ (32fd88 ) │ │ │ │ ldr r3, [pc, #44] @ (32fd28 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -250204,50 +250204,50 @@ │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ str r0, [sp, #592] @ 0x250 │ │ │ │ lsls r1, r5, #3 │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r4, r5, r6, r7} │ │ │ │ + stmia r6!, {r3} │ │ │ │ lsls r0, r3, #1 │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r1, r4, r5, r6, r7} │ │ │ │ + stmia r6!, {r1, r3} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xfb780063 │ │ │ │ - stmia r5!, {r1, r2, r4, r5, r6, r7} │ │ │ │ + @ instruction: 0xfb900063 │ │ │ │ + stmia r6!, {r1, r2, r3} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xfb620063 │ │ │ │ - stmia r5!, {r4, r5, r6, r7} │ │ │ │ + @ instruction: 0xfb7a0063 │ │ │ │ + stmia r6!, {r3} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xfb4c0063 │ │ │ │ - stmia r5!, {r1, r2, r5, r6, r7} │ │ │ │ + @ instruction: 0xfb640063 │ │ │ │ + stmia r5!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xfb360063 │ │ │ │ - stmia r5!, {r5, r6, r7} │ │ │ │ + @ instruction: 0xfb4e0063 │ │ │ │ + stmia r5!, {r3, r4, r5, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xfb1c0063 │ │ │ │ - stmia r5!, {r1, r2, r4, r6, r7} │ │ │ │ + @ instruction: 0xfb340063 │ │ │ │ + stmia r5!, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r5!, {r4, r6, r7} │ │ │ │ + stmia r5!, {r3, r5, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r5!, {r2, r3, r6, r7} │ │ │ │ + stmia r5!, {r2, r5, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r3, {r3, r4, r5} │ │ │ │ + ldmia r3!, {r4, r6} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldmia r3!, {r1, r4, r5} │ │ │ │ + ldmia r3, {r1, r3, r6} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldmia r3, {r2, r3, r5} │ │ │ │ + ldmia r3!, {r2, r6} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldmia r3!, {r1, r2, r5} │ │ │ │ + ldmia r3, {r1, r2, r3, r4, r5} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldmia r3!, {r5} │ │ │ │ + ldmia r3, {r3, r4, r5} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh.w r0, [lr, #103] @ 0x67 │ │ │ │ + str.w r0, [r6, #103] @ 0x67 │ │ │ │ ldrh r2, [r0, #58] @ 0x3a │ │ │ │ lsls r1, r5, #3 │ │ │ │ │ │ │ │ 0032fd8c : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -250255,46 +250255,46 @@ │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #0 │ │ │ │ bl 331194 │ │ │ │ ldr r1, [pc, #68] @ (32fde8 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cbz r3, 32fdd4 │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ cbnz r3, 32fdce │ │ │ │ ldr r2, [pc, #52] @ (32fdec ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #52] @ (32fdf0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 8534c0 │ │ │ │ + b.w 8534c8 │ │ │ │ ldr r2, [pc, #36] @ (32fdf4 ) │ │ │ │ add r2, pc │ │ │ │ b.n 32fdba │ │ │ │ ldr r1, [pc, #32] @ (32fdf8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 8534c0 │ │ │ │ - stmia r4!, {r3, r5, r7} │ │ │ │ + b.w 8534c8 │ │ │ │ + stmia r4!, {r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrd r0, r0, [r8, #-348] @ 0x15c │ │ │ │ - pop {r1, r2, r3, r4, r7} │ │ │ │ + ldrd r0, r0, [r0, #-348]! @ 0x15c │ │ │ │ + pop {r1, r2, r4, r5, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r4, r7, r0 │ │ │ │ + subs r4, r2, r1 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - stmia r4!, {r3, r7} │ │ │ │ + stmia r4!, {r5, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0032fdfc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -250309,52 +250309,52 @@ │ │ │ │ ldr r3, [pc, #100] @ (32fe84 ) │ │ │ │ ldr.w r8, [pc, #100] @ 32fe88 │ │ │ │ ldr.w r9, [pc, #100] @ 32fe8c │ │ │ │ add r8, pc │ │ │ │ ldr r5, [r5, r3] │ │ │ │ add r9, pc │ │ │ │ b.n 32fe44 │ │ │ │ - bl 8683d4 │ │ │ │ + bl 8683dc │ │ │ │ mov r3, sl │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 32fe74 │ │ │ │ ldrd r3, r1, [r4] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq.w sl, #10 │ │ │ │ movne.w sl, #32 │ │ │ │ cmp r2, r1 │ │ │ │ bne.n 32fe30 │ │ │ │ mov r1, r2 │ │ │ │ - bl 8683d4 │ │ │ │ + bl 8683dc │ │ │ │ mov r3, sl │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 32fe44 │ │ │ │ mov r0, r6 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 853538 │ │ │ │ + b.w 853540 │ │ │ │ nop │ │ │ │ ldrh r2, [r4, #48] @ 0x30 │ │ │ │ lsls r1, r5, #3 │ │ │ │ subs r0, r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r4, r6} │ │ │ │ + stmia r4!, {r3, r5, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r4!, {r2, r6} │ │ │ │ + stmia r4!, {r2, r3, r4, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0032fe90 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -250362,20 +250362,20 @@ │ │ │ │ movs r0, #0 │ │ │ │ bl 3311e0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #20] @ (32fec0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 82798c │ │ │ │ + b.w 827994 │ │ │ │ nop │ │ │ │ - cbnz r6, 32ff2e │ │ │ │ + cbnz r6, 32ff34 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 0032fec4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -250400,17 +250400,17 @@ │ │ │ │ ldrd r3, r1, [r5] │ │ │ │ mov r0, r4 │ │ │ │ lsrs r2, r3, #20 │ │ │ │ asrs r3, r1, #20 │ │ │ │ orr.w r2, r2, r1, lsl #12 │ │ │ │ ldr r1, [pc, #64] @ (32ff4c ) │ │ │ │ add r1, pc │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 827e00 │ │ │ │ + bl 827e08 │ │ │ │ ldr r2, [pc, #52] @ (32ff50 ) │ │ │ │ ldr r3, [pc, #44] @ (32ff48 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -250425,15 +250425,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ ldrh r2, [r4, #42] @ 0x2a │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r2, r4, r5, r6} │ │ │ │ + stmia r3!, {r2, r3, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldrh r0, [r4, #40] @ 0x28 │ │ │ │ lsls r1, r5, #3 │ │ │ │ │ │ │ │ 0032ff54 : │ │ │ │ movs r0, #0 │ │ │ │ b.w 331224 │ │ │ │ @@ -250458,31 +250458,31 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 86ed28 │ │ │ │ + bl 86ed30 │ │ │ │ ldr r1, [pc, #152] @ (330030 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 86eeb4 │ │ │ │ + bl 86eebc │ │ │ │ ldr r1, [pc, #144] @ (330034 ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ movs r4, #0 │ │ │ │ - bl 86ed28 │ │ │ │ + bl 86ed30 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ mov r9, r1 │ │ │ │ str r4, [sp, #24] │ │ │ │ - bl 72b520 │ │ │ │ + bl 72b528 │ │ │ │ subs.w ip, r0, #0 │ │ │ │ blt.n 330012 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r8 │ │ │ │ mov.w r4, ip, asr #31 │ │ │ │ mov r1, r9 │ │ │ │ str r4, [sp, #12] │ │ │ │ @@ -250513,29 +250513,29 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #40] @ (33003c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ b.n 32ffe8 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r0, [r0, #38] @ 0x26 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - pop {r7} │ │ │ │ + pop {r3, r4, r7} │ │ │ │ lsls r6, r3, #1 │ │ │ │ - stmia.w sl, {r1, r2, r3, r4, r6} │ │ │ │ - @ instruction: 0xf4ea0059 │ │ │ │ + stmia.w r2!, {r1, r2, r3, r4, r6} │ │ │ │ + add.w r0, r2, #14221312 @ 0xd90000 │ │ │ │ ldrh r0, [r2, #34] @ 0x22 │ │ │ │ lsls r1, r5, #3 │ │ │ │ - stmia r2!, {r1, r7} │ │ │ │ + stmia r2!, {r1, r3, r4, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00330040 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -250548,26 +250548,26 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 86ed28 │ │ │ │ + bl 86ed30 │ │ │ │ ldr r1, [pc, #104] @ (3300d8 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 86eeb4 │ │ │ │ + bl 86eebc │ │ │ │ ldr r1, [pc, #96] @ (3300dc ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add r4, sp, #16 │ │ │ │ - bl 86ed28 │ │ │ │ + bl 86ed30 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r5, [sp, #0] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 523f90 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ @@ -250592,19 +250592,19 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r6, [r4, #30] │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 330140 │ │ │ │ + cbnz r6, 330146 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - b.n 33003c │ │ │ │ + b.n 33006c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ands.w r0, r0, #14221312 @ 0xd90000 │ │ │ │ + bic.w r0, r8, #14221312 @ 0xd90000 │ │ │ │ ldrh r2, [r3, #28] │ │ │ │ lsls r1, r5, #3 │ │ │ │ │ │ │ │ 003300e4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -250709,15 +250709,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (330230 ) │ │ │ │ sub sp, #8 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 86ed28 │ │ │ │ + bl 86ed30 │ │ │ │ mov r2, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ bl 521fdc │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 57d908 │ │ │ │ @@ -250740,15 +250740,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r2, [r5, #18] │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #864] @ 0x360 │ │ │ │ + ldr r6, [sp, #960] @ 0x3c0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r6, [r7, #16] │ │ │ │ lsls r1, r5, #3 │ │ │ │ │ │ │ │ 00330238 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -250791,71 +250791,71 @@ │ │ │ │ lsls r3, r1, #4 │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr r2, [pc, #716] @ (33056c ) │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ ldr r3, [r6, r2] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 8683d4 │ │ │ │ + bl 8683dc │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 33052e │ │ │ │ ldr r1, [pc, #692] @ (330570 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ ldr r1, [pc, #688] @ (330574 ) │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ ldr r1, [pc, #676] @ (330578 ) │ │ │ │ ldrd r2, r3, [fp, #24] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ ldr r1, [pc, #668] @ (33057c ) │ │ │ │ ldrd r2, r3, [fp, #32] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ ldr r1, [pc, #656] @ (330580 ) │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ ldr r1, [pc, #648] @ (330584 ) │ │ │ │ ldr.w r2, [fp, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ ldrb.w r3, [fp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 33050c │ │ │ │ ldr r2, [pc, #628] @ (330588 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #628] @ (33058c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ ldrb.w r3, [fp, #45] @ 0x2d │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 330506 │ │ │ │ ldr r2, [pc, #612] @ (330590 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #612] @ (330594 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 33027e │ │ │ │ mov r0, r7 │ │ │ │ - bl 8281fc │ │ │ │ + bl 828204 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ bl 57d908 │ │ │ │ ldr r2, [pc, #584] @ (330598 ) │ │ │ │ ldr r3, [pc, #528] @ (330560 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -250874,166 +250874,166 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ movs r1, #5 │ │ │ │ ldr r3, [pc, #492] @ (33056c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 8683d4 │ │ │ │ + bl 8683dc │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 330522 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ ldrb.w r3, [fp, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 330512 │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ ldr.w r2, [fp, #24] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 330338 │ │ │ │ ldr r1, [pc, #476] @ (33059c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ b.n 330338 │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ movs r1, #3 │ │ │ │ ldr r3, [pc, #412] @ (33056c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 8683d4 │ │ │ │ + bl 8683dc │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 330528 │ │ │ │ ldr r1, [pc, #440] @ (3305a0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ ldr r1, [pc, #432] @ (3305a4 ) │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ ldr r1, [pc, #424] @ (3305a8 ) │ │ │ │ ldrd r2, r3, [fp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ ldr r1, [pc, #412] @ (3305ac ) │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ ldr r1, [pc, #404] @ (3305b0 ) │ │ │ │ ldrd r2, r3, [fp, #24] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ ldr r1, [pc, #392] @ (3305b4 ) │ │ │ │ ldrd r2, r3, [fp, #32] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ ldr r1, [pc, #384] @ (3305b8 ) │ │ │ │ ldrd r2, r3, [fp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ ldr r1, [pc, #372] @ (3305bc ) │ │ │ │ ldr.w r2, [fp, #56] @ 0x38 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ b.n 330338 │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ movs r1, #2 │ │ │ │ ldr r3, [pc, #272] @ (33056c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 8683d4 │ │ │ │ + bl 8683dc │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 330534 │ │ │ │ ldr r1, [pc, #332] @ (3305c0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ ldr r1, [pc, #328] @ (3305c4 ) │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ ldr r1, [pc, #316] @ (3305c8 ) │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ ldr r1, [pc, #308] @ (3305cc ) │ │ │ │ ldr.w r2, [fp, #24] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ b.n 330338 │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ movs r1, #4 │ │ │ │ ldr r3, [pc, #188] @ (33056c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 8683d4 │ │ │ │ + bl 8683dc │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33053a │ │ │ │ ldr r1, [pc, #268] @ (3305d0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ ldr r1, [pc, #260] @ (3305d4 ) │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ ldr r1, [pc, #252] @ (3305d8 ) │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ ldr r1, [pc, #240] @ (3305dc ) │ │ │ │ ldrd r2, r3, [fp, #24] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ ldr r1, [pc, #232] @ (3305e0 ) │ │ │ │ ldr.w r2, [fp, #32] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ b.n 330338 │ │ │ │ ldr r2, [pc, #220] @ (3305e4 ) │ │ │ │ add r2, pc │ │ │ │ b.n 33032e │ │ │ │ ldr r2, [pc, #216] @ (3305e8 ) │ │ │ │ add r2, pc │ │ │ │ b.n 330316 │ │ │ │ ldr r1, [pc, #216] @ (3305ec ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ b.n 3303a8 │ │ │ │ ldr r3, [pc, #204] @ (3305f0 ) │ │ │ │ add r3, pc │ │ │ │ b.n 330396 │ │ │ │ ldr r3, [pc, #200] @ (3305f4 ) │ │ │ │ add r3, pc │ │ │ │ b.n 3303e6 │ │ │ │ @@ -251057,95 +251057,95 @@ │ │ │ │ blx 28b63c │ │ │ │ ldrh r4, [r5, #14] │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldrh r2, [r4, #14] │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r1, r4, r5} │ │ │ │ + stmia r0!, {r1, r3, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r0!, {r4, r5, r6, r7} │ │ │ │ + stmia r1!, {r3} │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldr r7, [pc, #608] @ (3307d0 ) │ │ │ │ movs r0, r0 │ │ │ │ - nop {15} │ │ │ │ + stmia r0!, {r3} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r0!, {} │ │ │ │ + stmia r0!, {r3, r4} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r0!, {r1} │ │ │ │ + stmia r0!, {r1, r3, r4} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r0!, {r2} │ │ │ │ + stmia r0!, {r2, r3, r4} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r0!, {r1, r2} │ │ │ │ + stmia r0!, {r1, r2, r3, r4} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r0!, {r1, r2} │ │ │ │ + stmia r0!, {r1, r2, r3, r4} │ │ │ │ + lsls r0, r3, #1 │ │ │ │ + orn r0, r0, #14876672 @ 0xe30000 │ │ │ │ + stmia r0!, {r1, r2, r4} │ │ │ │ lsls r0, r3, #1 │ │ │ │ orr.w r0, r8, #14876672 @ 0xe30000 │ │ │ │ - ittt │ │ │ │ - lsl r0, r3, #1 │ │ │ │ - bics.w r0, r0, #14876672 @ 0xe30000 │ │ │ │ - itte @ unpredictable > │ │ │ │ - lsl r0, r3, #1 │ │ │ │ - ldrh r4, [r5, #6] │ │ │ │ - lslal r1, r5, #3 │ │ │ │ - it mi │ │ │ │ - lslmi r0, r3, #1 │ │ │ │ - bkpt 0x00c2 │ │ │ │ + stmia r0!, {r1, r4} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - itet mi │ │ │ │ - lslmi r0, r3, #1 │ │ │ │ - bkpt 0x00e4 │ │ │ │ - lslmi r0, r3, #1 │ │ │ │ - ittt mi │ │ │ │ - lslmi r0, r3, #1 │ │ │ │ - bkpt 0x00d8 │ │ │ │ - lslmi r0, r3, #1 │ │ │ │ - ittt cc │ │ │ │ - lslcc r0, r3, #1 │ │ │ │ - itt mi @ unpredictable │ │ │ │ + ldrh r4, [r5, #6] │ │ │ │ + lsls r1, r5, #3 │ │ │ │ + nop {6} │ │ │ │ + lsls r0, r3, #1 │ │ │ │ + bkpt 0x00da │ │ │ │ + lsls r0, r3, #1 │ │ │ │ + ittt vs │ │ │ │ + lslvs r0, r3, #1 │ │ │ │ + bkpt 0x00fc │ │ │ │ + lslvs r0, r3, #1 │ │ │ │ + itte pl │ │ │ │ + lslpl r0, r3, #1 │ │ │ │ + bkpt 0x00f0 │ │ │ │ lslmi r0, r3, #1 │ │ │ │ - bkpt 0x00bc │ │ │ │ + itet pl │ │ │ │ + lslpl r0, r3, #1 │ │ │ │ + itt pl @ unpredictable │ │ │ │ + lslpl r0, r3, #1 │ │ │ │ + bkpt 0x00d4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bkpt 0x0038 │ │ │ │ + bkpt 0x0050 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bkpt 0x00c0 │ │ │ │ + bkpt 0x00d8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bkpt 0x006a │ │ │ │ + bkpt 0x0082 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bkpt 0x006a │ │ │ │ + bkpt 0x0082 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - pop {r1, r2, r5, r6, r7, pc} │ │ │ │ + pop {r1, r2, r3, r4, r5, r6, r7, pc} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bkpt 0x006e │ │ │ │ + bkpt 0x0086 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bkpt 0x0018 │ │ │ │ + bkpt 0x0030 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - pop {r1, r3, r4, r5, r6, r7, pc} │ │ │ │ + bkpt 0x0012 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bkpt 0x000a │ │ │ │ + bkpt 0x0022 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r2!, {r4, r5, r6, r7} │ │ │ │ + stmia r3!, {r3} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - stmia r2!, {r1, r3, r5, r6, r7} │ │ │ │ + stmia r3!, {r1} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bkpt 0x0026 │ │ │ │ + bkpt 0x003e │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r0, [r3, #20] │ │ │ │ + strh r0, [r6, #20] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - strh r2, [r2, #20] │ │ │ │ + strh r2, [r5, #20] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - strh r4, [r1, #20] │ │ │ │ + strh r4, [r4, #20] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - strh r6, [r0, #20] │ │ │ │ + strh r6, [r3, #20] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - strh r0, [r0, #20] │ │ │ │ + strh r0, [r3, #20] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - add r1, pc, #536 @ (adr r1, 330820 ) │ │ │ │ + add r1, pc, #632 @ (adr r1, 330880 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - bkpt 0x0042 │ │ │ │ + bkpt 0x005a │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0033060c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -251164,20 +251164,20 @@ │ │ │ │ bl 331408 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 330648 │ │ │ │ ldr r1, [pc, #76] @ (33068c ) │ │ │ │ ldr r2, [r0, #0] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ bl 57d908 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8279c8 │ │ │ │ + bl 8279d0 │ │ │ │ ldr r2, [pc, #56] @ (330690 ) │ │ │ │ ldr r3, [pc, #44] @ (330688 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -251193,15 +251193,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r2, [r3, #48] @ 0x30 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r3, r4} │ │ │ │ + push {r1, r4, r5} │ │ │ │ lsls r5, r3, #1 │ │ │ │ strh r2, [r4, #46] @ 0x2e │ │ │ │ lsls r1, r5, #3 │ │ │ │ │ │ │ │ 00330694 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -251222,19 +251222,19 @@ │ │ │ │ bl 331298 │ │ │ │ cbz r0, 3306dc │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #96] @ (330728 ) │ │ │ │ ldrd r2, r3, [r0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cbnz r3, 33070c │ │ │ │ mov r0, r4 │ │ │ │ - bl 827e78 │ │ │ │ + bl 827e80 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ bl 57d908 │ │ │ │ ldr r2, [pc, #68] @ (33072c ) │ │ │ │ ldr r3, [pc, #60] @ (330724 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -251251,26 +251251,26 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #32] @ (330730 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #16] │ │ │ │ add r1, pc │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ b.n 3306d6 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ strh r2, [r2, #44] @ 0x2c │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, r5, r6, r7} │ │ │ │ + pop {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ strh r4, [r2, #42] @ 0x2a │ │ │ │ lsls r1, r5, #3 │ │ │ │ - pop {r4, r5, r7} │ │ │ │ + pop {r3, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r2, [pc, #344] @ (3308a0 ) │ │ │ │ @@ -251284,91 +251284,91 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #336] @ (3308ac ) │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 330852 │ │ │ │ movs r0, #32 │ │ │ │ blx 28b624 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7357c4 │ │ │ │ + bl 7357cc │ │ │ │ blx 28dc3c │ │ │ │ ldr r3, [pc, #300] @ (3308b0 ) │ │ │ │ str r0, [r4, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #300] @ (3308b4 ) │ │ │ │ ldr r6, [r6, r3] │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ - bl 734f14 │ │ │ │ + bl 734f1c │ │ │ │ strd r0, r1, [r4, #8] │ │ │ │ ldr r1, [pc, #288] @ (3308b8 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 734948 │ │ │ │ + bl 734950 │ │ │ │ ldr r1, [pc, #280] @ (3308bc ) │ │ │ │ mov r2, r6 │ │ │ │ strb r0, [r4, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 734948 │ │ │ │ + bl 734950 │ │ │ │ ldr r1, [pc, #268] @ (3308c0 ) │ │ │ │ mov r2, r6 │ │ │ │ strb r0, [r4, #17] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 734948 │ │ │ │ + bl 734950 │ │ │ │ ldr r1, [pc, #260] @ (3308c4 ) │ │ │ │ mov r2, r6 │ │ │ │ strb r0, [r4, #18] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 734948 │ │ │ │ + bl 734950 │ │ │ │ ldr r1, [pc, #248] @ (3308c8 ) │ │ │ │ add r2, sp, #8 │ │ │ │ strb r0, [r4, #19] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 734948 │ │ │ │ + bl 734950 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ strb r0, [r4, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33087c │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 87eab0 │ │ │ │ + bl 87eab8 │ │ │ │ ldr r2, [pc, #224] @ (3308cc ) │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [pc, #224] @ (3308d0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 735018 │ │ │ │ + bl 735020 │ │ │ │ ldr r1, [pc, #216] @ (3308d4 ) │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #28] │ │ │ │ mov r0, r5 │ │ │ │ - bl 737868 │ │ │ │ + bl 737870 │ │ │ │ mov r5, r0 │ │ │ │ - bl 86b514 │ │ │ │ + bl 86b51c │ │ │ │ mov r3, r6 │ │ │ │ mov r8, r0 │ │ │ │ add.w r2, r4, #24 │ │ │ │ movs r1, #0 │ │ │ │ - bl 7f86e4 │ │ │ │ + bl 7f86ec │ │ │ │ mov r0, r8 │ │ │ │ - bl 8689a0 │ │ │ │ + bl 8689a8 │ │ │ │ cbz r5, 330844 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cbz r3, 33088e │ │ │ │ adds r3, r5, #4 │ │ │ │ dmb ish │ │ │ │ ldrex r2, [r3] │ │ │ │ subs r2, #1 │ │ │ │ @@ -251399,60 +251399,60 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r4, #20] │ │ │ │ b.n 3307ea │ │ │ │ mov r0, r5 │ │ │ │ - bl 87022c │ │ │ │ + bl 870234 │ │ │ │ b.n 330844 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #76] @ (3308dc ) │ │ │ │ movs r2, #98 @ 0x62 │ │ │ │ ldr r1, [pc, #76] @ (3308e0 ) │ │ │ │ ldr r0, [pc, #76] @ (3308e4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ strh r0, [r6, #38] @ 0x26 │ │ │ │ lsls r1, r5, #3 │ │ │ │ - subs r4, #58 @ 0x3a │ │ │ │ + subs r4, #82 @ 0x52 │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r4, #38] @ 0x26 │ │ │ │ lsls r1, r5, #3 │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r3, r4, r5, r6} │ │ │ │ + push {r1, r4, r7} │ │ │ │ lsls r6, r3, #1 │ │ │ │ - stmia r0!, {r4, r5, r6, r7} │ │ │ │ + stmia r1!, {r3} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r3!, {r2, r4, r7} │ │ │ │ + stmia r3!, {r2, r3, r5, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrh r6, [r0, #58] @ 0x3a │ │ │ │ + ldrh r6, [r3, #58] @ 0x3a │ │ │ │ lsls r6, r3, #1 │ │ │ │ - stmia r0!, {r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r1!, {r2, r4} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r0, [sp, #696] @ 0x2b8 │ │ │ │ + str r0, [sp, #792] @ 0x318 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cbnz r2, 33094a │ │ │ │ + pop {r1} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r0, [r0, r0] │ │ │ │ + ldrb r0, [r3, r0] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - cbnz r4, 330952 │ │ │ │ + pop {r2} │ │ │ │ lsls r0, r3, #1 │ │ │ │ strh r6, [r4, #30] │ │ │ │ lsls r1, r5, #3 │ │ │ │ - ldr r6, [sp, #344] @ 0x158 │ │ │ │ + ldr r6, [sp, #440] @ 0x1b8 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrh r0, [r4, #54] @ 0x36 │ │ │ │ + ldrh r0, [r7, #54] @ 0x36 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r2, [r7, #54] @ 0x36 │ │ │ │ + ldrh r2, [r2, #56] @ 0x38 │ │ │ │ lsls r7, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #248] @ (3309f4 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -251463,36 +251463,36 @@ │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ cbz r0, 330966 │ │ │ │ ldr r6, [pc, #228] @ (330a00 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #228] @ (330a04 ) │ │ │ │ mov r0, r5 │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r6, #20 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #357 @ 0x165 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr r2, [pc, #200] @ (330a08 ) │ │ │ │ add.w r3, r6, #44 @ 0x2c │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #9 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r4, [r0, #52] @ 0x34 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ cbz r4, 330990 │ │ │ │ mov r0, r7 │ │ │ │ add r2, sp, #16 │ │ │ │ add r1, sp, #12 │ │ │ │ @@ -251514,23 +251514,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 73310c │ │ │ │ + bl 733114 │ │ │ │ ldr r1, [pc, #120] @ (330a10 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx 28c0bc │ │ │ │ b.n 330966 │ │ │ │ mov r0, r5 │ │ │ │ - bl 73310c │ │ │ │ + bl 733114 │ │ │ │ ldr r1, [pc, #104] @ (330a14 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx 28c0bc │ │ │ │ ldr r5, [sp, #16] │ │ │ │ cmp r5, #0 │ │ │ │ @@ -251558,125 +251558,125 @@ │ │ │ │ b.n 3309c4 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r4, [r7, #24] │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - revsh r2, r6 │ │ │ │ + cbnz r2, 330a42 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r5, [sp, #808] @ 0x328 │ │ │ │ + ldr r5, [sp, #904] @ 0x388 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - revsh r4, r3 │ │ │ │ + revsh r4, r6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - revsh r6, r2 │ │ │ │ + revsh r6, r5 │ │ │ │ lsls r0, r3, #1 │ │ │ │ strh r2, [r2, #22] │ │ │ │ lsls r1, r5, #3 │ │ │ │ - revsh r0, r0 │ │ │ │ + revsh r0, r3 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - hlt 0x0008 │ │ │ │ + hlt 0x0020 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - hlt 0x0010 │ │ │ │ + hlt 0x0028 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #120] @ (330aa8 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ cbz r0, 330a7c │ │ │ │ ldr r5, [pc, #108] @ (330aac ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #108] @ (330ab0 ) │ │ │ │ mov r0, r6 │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #80 @ 0x50 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #400 @ 0x190 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr r2, [pc, #80] @ (330ab4 ) │ │ │ │ add.w r3, r5, #44 @ 0x2c │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #9 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cbz r3, 330a92 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 73310c │ │ │ │ + bl 733114 │ │ │ │ ldr r1, [pc, #28] @ (330ab8 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 28c0bc │ │ │ │ b.n 330a7c │ │ │ │ nop │ │ │ │ - cbnz r4, 330adc │ │ │ │ + cbnz r4, 330ae2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [sp, #664] @ 0x298 │ │ │ │ + ldr r4, [sp, #760] @ 0x2f8 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - cbnz r0, 330ae2 │ │ │ │ + cbnz r0, 330ae8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cbnz r2, 330ae4 │ │ │ │ + cbnz r2, 330aea │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cbnz r6, 330af4 │ │ │ │ + cbnz r6, 330afa │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00330abc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ movs r0, #8 │ │ │ │ sub sp, #8 │ │ │ │ blx 28b624 │ │ │ │ mov r6, r0 │ │ │ │ bl 5cd778 │ │ │ │ ldr r5, [pc, #100] @ (330b40 ) │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr r1, [pc, #96] @ (330b44 ) │ │ │ │ ldr r2, [pc, #100] @ (330b48 ) │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ adds r1, #108 @ 0x6c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #92] @ (330b4c ) │ │ │ │ add r2, pc │ │ │ │ movs r4, #7 │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [pc, #84] @ (330b50 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8683d4 │ │ │ │ + bl 8683dc │ │ │ │ bl 2c26b4 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #8 │ │ │ │ cbz r5, 330b24 │ │ │ │ blx 28de6c │ │ │ │ ldr r3, [r6, #4] │ │ │ │ cmp r8, r5 │ │ │ │ @@ -251693,19 +251693,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ strh r4, [r2, #10] │ │ │ │ lsls r1, r5, #3 │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ + ldr r4, [sp, #120] @ 0x78 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - cbnz r0, 330b50 │ │ │ │ + cbnz r0, 330b56 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r6, #4 │ │ │ │ + cmp r6, #28 │ │ │ │ lsls r0, r4, #1 │ │ │ │ subs r0, r0, r5 │ │ │ │ ... │ │ │ │ │ │ │ │ 00330b54 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -251722,30 +251722,30 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r6, pc │ │ │ │ add r4, pc │ │ │ │ ldr r5, [pc, #280] @ (330c94 ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #156] @ 0x9c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 72f3a8 │ │ │ │ + bl 72f3b0 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #24 │ │ │ │ add.w r1, r4, #132 @ 0x84 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ adds r4, #140 @ 0x8c │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov sl, r0 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r5, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ movs r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp, #152] @ 0x98 │ │ │ │ bl 29760c │ │ │ │ ldr r3, [pc, #220] @ (330c98 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r4, [r3, #0] │ │ │ │ @@ -251757,22 +251757,22 @@ │ │ │ │ blx 28b624 │ │ │ │ ldr.w r3, [r4, #708] @ 0x2c4 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [fp] │ │ │ │ asrs r3, r3, #31 │ │ │ │ str.w r3, [fp, #4] │ │ │ │ - bl 735880 │ │ │ │ + bl 735888 │ │ │ │ str.w r0, [fp, #12] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ str.w r3, [fp, #16] │ │ │ │ asrs r3, r3, #31 │ │ │ │ str.w r3, [fp, #20] │ │ │ │ - bl 73310c │ │ │ │ + bl 733114 │ │ │ │ blx 28dc3c │ │ │ │ str.w r0, [fp, #8] │ │ │ │ ldr.w r3, [r6, #208] @ 0xd0 │ │ │ │ cbz r3, 330c2a │ │ │ │ movs r0, #144 @ 0x90 │ │ │ │ blx 28b624 │ │ │ │ ldr.w r3, [r6, #208] @ 0xd0 │ │ │ │ @@ -251820,19 +251820,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r2, [r2, #6] │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r1, #16] │ │ │ │ + ldrb r2, [r4, #16] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r5, [pc, #424] @ (330e38 ) │ │ │ │ + ldr r5, [pc, #520] @ (330e98 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r3, [sp, #464] @ 0x1d0 │ │ │ │ + ldr r3, [sp, #560] @ 0x230 │ │ │ │ lsls r4, r5, #1 │ │ │ │ strh r4, [r2, #4] │ │ │ │ lsls r1, r5, #3 │ │ │ │ adds r4, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r5, #31] │ │ │ │ lsls r1, r5, #3 │ │ │ │ @@ -251842,15 +251842,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ str r1, [sp, #4] │ │ │ │ bl 297694 │ │ │ │ movs r1, #0 │ │ │ │ - bl 73340c │ │ │ │ + bl 733414 │ │ │ │ str r0, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 330ddc │ │ │ │ ldr r3, [pc, #308] @ (330dfc ) │ │ │ │ mov r7, r0 │ │ │ │ mov.w r8, #0 │ │ │ │ add r3, pc │ │ │ │ @@ -251896,15 +251896,15 @@ │ │ │ │ strb r1, [r4, #24] │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [sp, #8] │ │ │ │ str r6, [r4, #16] │ │ │ │ str r3, [r4, #20] │ │ │ │ strb.w ip, [r4, #25] │ │ │ │ strb r2, [r4, #26] │ │ │ │ - bl 733da8 │ │ │ │ + bl 733db0 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ strb.w r0, [r4, #36] @ 0x24 │ │ │ │ cbz r5, 330d64 │ │ │ │ mov r0, r5 │ │ │ │ blx 28dc3c │ │ │ │ @@ -251962,15 +251962,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - subs r2, r0, r3 │ │ │ │ + subs r2, r3, r3 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00330e00 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -252007,88 +252007,88 @@ │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #116] @ (330edc ) │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r0 │ │ │ │ - bl 72f3a8 │ │ │ │ + bl 72f3b0 │ │ │ │ ldr r2, [pc, #108] @ (330ee0 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #108] @ (330ee4 ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #132 @ 0x84 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ add.w r3, r4, #140 @ 0x8c │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ movs r3, #24 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldrb.w r5, [r0, #152] @ 0x98 │ │ │ │ cbz r5, 330eb2 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 333820 │ │ │ │ add.w r3, r4, #160 @ 0xa0 │ │ │ │ ldr r1, [pc, #48] @ (330ee8 ) │ │ │ │ ldr r4, [pc, #48] @ (330eec ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ movs r2, #180 @ 0xb4 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldr r0, [sp, #488] @ 0x1e8 │ │ │ │ + ldr r0, [sp, #584] @ 0x248 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r4, [r0, #4] │ │ │ │ + ldrb r4, [r3, #4] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r2, [pc, #392] @ (331070 ) │ │ │ │ + ldr r2, [pc, #488] @ (3310d0 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - push {r2, r6, lr} │ │ │ │ + push {r2, r3, r4, r6, lr} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - push {r2, r3, r4, r5, r6, r7, lr} │ │ │ │ + @ instruction: 0xb614 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00330ef0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #4 │ │ │ │ mov r4, r1 │ │ │ │ - bl 72f96c │ │ │ │ + bl 72f974 │ │ │ │ cbnz r0, 330f34 │ │ │ │ - bl 72f3a8 │ │ │ │ + bl 72f3b0 │ │ │ │ ldr r1, [pc, #80] @ (330f64 ) │ │ │ │ ldr r2, [pc, #84] @ (330f68 ) │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #76] @ (330f6c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 33597c │ │ │ │ ldr r3, [pc, #56] @ (330f70 ) │ │ │ │ movs r2, #190 @ 0xbe │ │ │ │ @@ -252096,34 +252096,34 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #56] @ (330f78 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #188 @ 0xbc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - str r7, [sp, #856] @ 0x358 │ │ │ │ + str r7, [sp, #952] @ 0x3b8 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r6, [r3, #1] │ │ │ │ + ldrb r6, [r6, #1] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r1, [pc, #768] @ (331270 ) │ │ │ │ + ldr r1, [pc, #864] @ (3312d0 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r7, [sp, #688] @ 0x2b0 │ │ │ │ + str r7, [sp, #784] @ 0x310 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - push {r1, r2, r5, r7, lr} │ │ │ │ + push {r1, r2, r3, r4, r5, r7, lr} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - push {r1, r3, r4, r5, r7} │ │ │ │ + push {r1, r4, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00330f7c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -252131,21 +252131,21 @@ │ │ │ │ sub sp, #12 │ │ │ │ ldr r3, [pc, #80] @ (330fe0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 735da4 │ │ │ │ + bl 735dac │ │ │ │ ldr r1, [pc, #64] @ (330fe4 ) │ │ │ │ mov r2, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 7333fc │ │ │ │ + bl 733404 │ │ │ │ ldr r2, [pc, #56] @ (330fe8 ) │ │ │ │ ldr r3, [pc, #44] @ (330fe0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #0] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -252176,26 +252176,26 @@ │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r0, [pc, #352] @ (331160 ) │ │ │ │ sub sp, #28 │ │ │ │ ldr r4, [pc, #352] @ (331164 ) │ │ │ │ add r0, pc │ │ │ │ blx 28bddc │ │ │ │ mov r7, r0 │ │ │ │ - bl 72f3a8 │ │ │ │ + bl 72f3b0 │ │ │ │ ldr r1, [pc, #344] @ (331168 ) │ │ │ │ ldr r2, [pc, #344] @ (33116c ) │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #336] @ (331170 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r2, [r0, #256] @ 0x100 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 331154 │ │ │ │ ldr.w r9, [r2] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #316] @ (331174 ) │ │ │ │ mov r0, r7 │ │ │ │ @@ -252284,19 +252284,19 @@ │ │ │ │ adc.w r6, r6, #0 │ │ │ │ cmp r6, fp │ │ │ │ it eq │ │ │ │ cmpeq sl, r9 │ │ │ │ bne.n 33108c │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ - bl 8277e8 │ │ │ │ + bl 8277f0 │ │ │ │ mov r0, r4 │ │ │ │ blx 28b964 │ │ │ │ mov r0, r7 │ │ │ │ - bl 86d57c │ │ │ │ + bl 86d584 │ │ │ │ mov r4, r0 │ │ │ │ cbz r7, 331130 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ blx 28b4a8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ @@ -252312,39 +252312,39 @@ │ │ │ │ blx 28c0bc │ │ │ │ b.n 3310b4 │ │ │ │ ldr r1, [pc, #56] @ (331190 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 28c0bc │ │ │ │ b.n 33111e │ │ │ │ - strb r2, [r7, #30] │ │ │ │ + strb r2, [r2, #31] │ │ │ │ lsls r2, r4, #1 │ │ │ │ ldrb r6, [r4, #16] │ │ │ │ lsls r1, r5, #3 │ │ │ │ - str r6, [sp, #864] @ 0x360 │ │ │ │ + str r6, [sp, #960] @ 0x3c0 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r6, [r3, #29] │ │ │ │ + strb r6, [r6, #29] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r0, [pc, #768] @ (331474 ) │ │ │ │ + ldr r0, [pc, #864] @ (3314d4 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - push {r4, r5, r6, r7} │ │ │ │ + push {r3, lr} │ │ │ │ lsls r0, r3, #1 │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - push {r6, r7} │ │ │ │ + push {r3, r4, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - push {r1, r2, r6, r7} │ │ │ │ + push {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 330b98 │ │ │ │ + b.n 330bc8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - push {r1, r2, r3, r4, r5, r6} │ │ │ │ + push {r1, r2, r4, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - push {r1, r2, r4, r5, r6} │ │ │ │ + push {r1, r2, r3, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cbz r4, 331208 │ │ │ │ + cbz r4, 33120e │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00331194 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -252369,15 +252369,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldrb r0, [r2, #10] │ │ │ │ lsls r1, r5, #3 │ │ │ │ adds r0, r0, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r2, #22] │ │ │ │ + ldrh r4, [r5, #22] │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 003311e0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -252387,15 +252387,15 @@ │ │ │ │ blx 28b624 │ │ │ │ ldr r3, [pc, #36] @ (331220 ) │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 882ef8 │ │ │ │ + bl 882f00 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -252433,53 +252433,53 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #44] @ (331290 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #208 @ 0xd0 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - str r4, [sp, #544] @ 0x220 │ │ │ │ + str r4, [sp, #640] @ 0x280 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - cbz r6, 3312d6 │ │ │ │ + cbz r6, 3312dc │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cbz r6, 3312b8 │ │ │ │ + cbz r6, 3312be │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00331294 : │ │ │ │ b.w 3b3390 │ │ │ │ │ │ │ │ 00331298 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movs r0, #24 │ │ │ │ sub sp, #8 │ │ │ │ blx 28b624 │ │ │ │ mov r4, r0 │ │ │ │ - bl 72f3a8 │ │ │ │ + bl 72f3b0 │ │ │ │ ldr.w ip, [pc, #80] @ 331308 │ │ │ │ ldr r2, [pc, #80] @ (33130c ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #80] @ (331310 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #132 @ 0x84 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #4] │ │ │ │ ldr r3, [r0, #76] @ 0x4c │ │ │ │ str r3, [r4, #0] │ │ │ │ bl 3b3490 │ │ │ │ cmp.w r1, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ @@ -252495,30 +252495,30 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - str r4, [sp, #184] @ 0xb8 │ │ │ │ + str r4, [sp, #280] @ 0x118 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r0, [r7, #18] │ │ │ │ + strb r0, [r2, #19] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - mov r6, r2 │ │ │ │ + mov r6, r5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 00331314 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ bl 536810 │ │ │ │ mov r4, r0 │ │ │ │ - bl 86d57c │ │ │ │ + bl 86d584 │ │ │ │ mov r3, r0 │ │ │ │ cbz r4, 33133e │ │ │ │ str r0, [sp, #4] │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ blx 28b4a8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -252536,21 +252536,21 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #68] @ (3313a4 ) │ │ │ │ sub sp, #8 │ │ │ │ add r0, pc │ │ │ │ blx 28bddc │ │ │ │ mov r4, r0 │ │ │ │ - bl 73521c │ │ │ │ + bl 735224 │ │ │ │ ldr r1, [pc, #56] @ (3313a8 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 733404 │ │ │ │ + bl 73340c │ │ │ │ mov r0, r4 │ │ │ │ - bl 86d57c │ │ │ │ + bl 86d584 │ │ │ │ mov r3, r0 │ │ │ │ cbz r4, 33138e │ │ │ │ str r0, [sp, #4] │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ blx 28b4a8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -252559,35 +252559,35 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - strb r2, [r3, #17] │ │ │ │ + strb r2, [r6, #17] │ │ │ │ lsls r2, r4, #1 │ │ │ │ bl a53aa │ │ │ │ │ │ │ │ 003313ac : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #68] @ (331400 ) │ │ │ │ sub sp, #8 │ │ │ │ add r0, pc │ │ │ │ blx 28bddc │ │ │ │ mov r4, r0 │ │ │ │ - bl 73521c │ │ │ │ + bl 735224 │ │ │ │ ldr r1, [pc, #56] @ (331404 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 733404 │ │ │ │ + bl 73340c │ │ │ │ mov r0, r4 │ │ │ │ - bl 86d57c │ │ │ │ + bl 86d584 │ │ │ │ mov r3, r0 │ │ │ │ cbz r4, 3313ea │ │ │ │ str r0, [sp, #4] │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ blx 28b4a8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -252596,15 +252596,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - strb r6, [r7, #15] │ │ │ │ + strb r6, [r2, #16] │ │ │ │ lsls r2, r4, #1 │ │ │ │ bl 17d406 │ │ │ │ │ │ │ │ 00331408 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -252613,31 +252613,31 @@ │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #108] @ (33148c ) │ │ │ │ add r1, pc │ │ │ │ movs r2, #0 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 735e3c │ │ │ │ + bl 735e44 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbz r0, 33146a │ │ │ │ ldr r4, [pc, #96] @ (331490 ) │ │ │ │ movs r3, #19 │ │ │ │ ldr r2, [pc, #96] @ (331494 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #256 @ 0x100 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #4 │ │ │ │ blx 28b624 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r5, #96 @ 0x60 │ │ │ │ - bl 882ef8 │ │ │ │ + bl 882f00 │ │ │ │ str r0, [r4, #0] │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -252650,55 +252650,55 @@ │ │ │ │ ldr r1, [pc, #44] @ (3314a0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #429 @ 0x1ad │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 331456 │ │ │ │ - cbz r2, 3314b2 │ │ │ │ + cbz r2, 3314b8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r2, [r3, #14] │ │ │ │ + strb r2, [r6, #14] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - str r2, [sp, #736] @ 0x2e0 │ │ │ │ + str r2, [sp, #832] @ 0x340 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - cbz r6, 3314c2 │ │ │ │ + cbz r6, 3314c8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r2, [sp, #480] @ 0x1e0 │ │ │ │ + str r2, [sp, #576] @ 0x240 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - cbz r2, 3314b2 │ │ │ │ + cbz r2, 3314b8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r7, sp, #528 @ 0x210 │ │ │ │ + add r7, sp, #624 @ 0x270 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 003314a4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 72f3a8 │ │ │ │ - bl 733118 │ │ │ │ + bl 72f3b0 │ │ │ │ + bl 733120 │ │ │ │ ldr r1, [pc, #96] @ (331524 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 732cc8 │ │ │ │ + bl 732cd0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbz r0, 3314f2 │ │ │ │ ldr r3, [pc, #88] @ (331528 ) │ │ │ │ ldr r2, [pc, #88] @ (33152c ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #132 @ 0x84 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ bx r3 │ │ │ │ @@ -252708,43 +252708,43 @@ │ │ │ │ ldr r1, [pc, #60] @ (331538 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #264 @ 0x108 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #445 @ 0x1bd │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - cbz r6, 331536 │ │ │ │ + cbz r6, 33153c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r2, [sp, #104] @ 0x68 │ │ │ │ + str r2, [sp, #200] @ 0xc8 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - cbz r0, 331550 │ │ │ │ + cbz r0, 331556 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r1, [sp, #968] @ 0x3c8 │ │ │ │ + str r2, [sp, #40] @ 0x28 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - cbz r4, 33153e │ │ │ │ + cbz r4, 331544 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r6, sp, #1008 @ 0x3f0 │ │ │ │ + add r7, sp, #80 @ 0x50 │ │ │ │ lsls r0, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (33154c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ adds r2, #202 @ 0xca │ │ │ │ lsls r7, r6, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -252753,15 +252753,15 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #800] @ (331888 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ mov.w r3, #134217728 @ 0x8000000 │ │ │ │ str.w r3, [r0, #136] @ 0x88 │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [pc, #776] @ (33188c ) │ │ │ │ movs r7, #1 │ │ │ │ vldr d7, [pc, #752] @ 331878 │ │ │ │ add r3, pc │ │ │ │ @@ -252774,587 +252774,587 @@ │ │ │ │ ldr r3, [pc, #764] @ (331898 ) │ │ │ │ add r2, pc │ │ │ │ strb.w r7, [r0, #146] @ 0x92 │ │ │ │ mov r0, r4 │ │ │ │ vstr d7, [r5, #224] @ 0xe0 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 736448 │ │ │ │ + bl 736450 │ │ │ │ ldr r2, [pc, #744] @ (33189c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #740] @ (3318a0 ) │ │ │ │ - bl 736bb8 │ │ │ │ + bl 736bc0 │ │ │ │ ldr r3, [pc, #740] @ (3318a4 ) │ │ │ │ ldr r2, [pc, #740] @ (3318a8 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 736448 │ │ │ │ + bl 736450 │ │ │ │ ldr r2, [pc, #728] @ (3318ac ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #724] @ (3318b0 ) │ │ │ │ - bl 736bb8 │ │ │ │ + bl 736bc0 │ │ │ │ ldr r3, [pc, #724] @ (3318b4 ) │ │ │ │ ldr r2, [pc, #724] @ (3318b8 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 736448 │ │ │ │ + bl 736450 │ │ │ │ ldr r2, [pc, #712] @ (3318bc ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #708] @ (3318c0 ) │ │ │ │ - bl 736bb8 │ │ │ │ + bl 736bc0 │ │ │ │ ldr r3, [pc, #708] @ (3318c4 ) │ │ │ │ ldr r2, [pc, #708] @ (3318c8 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 736448 │ │ │ │ + bl 736450 │ │ │ │ ldr r2, [pc, #696] @ (3318cc ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #692] @ (3318d0 ) │ │ │ │ - bl 736bb8 │ │ │ │ + bl 736bc0 │ │ │ │ ldr r3, [pc, #692] @ (3318d4 ) │ │ │ │ ldr r2, [pc, #692] @ (3318d8 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 736448 │ │ │ │ + bl 736450 │ │ │ │ ldr r2, [pc, #680] @ (3318dc ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #676] @ (3318e0 ) │ │ │ │ - bl 736bb8 │ │ │ │ + bl 736bc0 │ │ │ │ ldr r3, [pc, #676] @ (3318e4 ) │ │ │ │ ldr r2, [pc, #676] @ (3318e8 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 736448 │ │ │ │ + bl 736450 │ │ │ │ ldr r2, [pc, #664] @ (3318ec ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ movs r5, #0 │ │ │ │ - bl 736bb8 │ │ │ │ + bl 736bc0 │ │ │ │ ldr r3, [pc, #656] @ (3318f0 ) │ │ │ │ ldr r1, [pc, #656] @ (3318f4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #656] @ (3318f8 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #652] @ (3318fc ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 733e00 │ │ │ │ + bl 733e08 │ │ │ │ ldr r2, [pc, #640] @ (331900 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #636] @ (331904 ) │ │ │ │ - bl 736bb8 │ │ │ │ + bl 736bc0 │ │ │ │ ldr r3, [pc, #636] @ (331908 ) │ │ │ │ ldr r1, [pc, #636] @ (33190c ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #636] @ (331910 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #632] @ (331914 ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r6, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 733e00 │ │ │ │ + bl 733e08 │ │ │ │ ldr r2, [pc, #620] @ (331918 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 736bb8 │ │ │ │ + bl 736bc0 │ │ │ │ ldr r3, [pc, #612] @ (33191c ) │ │ │ │ ldr r1, [pc, #612] @ (331920 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #612] @ (331924 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #608] @ (331928 ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 733e00 │ │ │ │ + bl 733e08 │ │ │ │ ldr r2, [pc, #596] @ (33192c ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 736bb8 │ │ │ │ + bl 736bc0 │ │ │ │ ldr r3, [pc, #588] @ (331930 ) │ │ │ │ ldr r1, [pc, #592] @ (331934 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #588] @ (331938 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #588] @ (33193c ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 733e00 │ │ │ │ + bl 733e08 │ │ │ │ ldr r2, [pc, #576] @ (331940 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 736bb8 │ │ │ │ + bl 736bc0 │ │ │ │ ldr r1, [pc, #568] @ (331944 ) │ │ │ │ ldr r3, [pc, #568] @ (331948 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #568] @ (33194c ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 736448 │ │ │ │ + bl 736450 │ │ │ │ ldr r2, [pc, #560] @ (331950 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 736bb8 │ │ │ │ + bl 736bc0 │ │ │ │ ldr r1, [pc, #552] @ (331954 ) │ │ │ │ ldr r3, [pc, #552] @ (331958 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #552] @ (33195c ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 736530 │ │ │ │ + bl 736538 │ │ │ │ ldr r2, [pc, #544] @ (331960 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 736bb8 │ │ │ │ + bl 736bc0 │ │ │ │ ldr r1, [pc, #536] @ (331964 ) │ │ │ │ ldr r3, [pc, #536] @ (331968 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #536] @ (33196c ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 736530 │ │ │ │ + bl 736538 │ │ │ │ ldr r2, [pc, #528] @ (331970 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 736bb8 │ │ │ │ + bl 736bc0 │ │ │ │ ldr r1, [pc, #520] @ (331974 ) │ │ │ │ ldr r3, [pc, #520] @ (331978 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #520] @ (33197c ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 736530 │ │ │ │ + bl 736538 │ │ │ │ ldr r2, [pc, #512] @ (331980 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 736bb8 │ │ │ │ + bl 736bc0 │ │ │ │ ldr r1, [pc, #504] @ (331984 ) │ │ │ │ ldr r3, [pc, #504] @ (331988 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #504] @ (33198c ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 736530 │ │ │ │ + bl 736538 │ │ │ │ ldr r2, [pc, #496] @ (331990 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 736bb8 │ │ │ │ + bl 736bc0 │ │ │ │ ldr r1, [pc, #488] @ (331994 ) │ │ │ │ ldr r3, [pc, #488] @ (331998 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #488] @ (33199c ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 736530 │ │ │ │ + bl 736538 │ │ │ │ ldr r2, [pc, #480] @ (3319a0 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 736bb8 │ │ │ │ + bl 736bc0 │ │ │ │ ldr r1, [pc, #472] @ (3319a4 ) │ │ │ │ ldr r3, [pc, #472] @ (3319a8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #472] @ (3319ac ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 736448 │ │ │ │ + bl 736450 │ │ │ │ ldr r2, [pc, #464] @ (3319b0 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 736bb8 │ │ │ │ + bl 736bc0 │ │ │ │ ldr r1, [pc, #456] @ (3319b4 ) │ │ │ │ ldr r3, [pc, #456] @ (3319b8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #456] @ (3319bc ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 736530 │ │ │ │ + bl 736538 │ │ │ │ ldr r2, [pc, #448] @ (3319c0 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 736bb8 │ │ │ │ + bl 736bc0 │ │ │ │ ldr r1, [pc, #440] @ (3319c4 ) │ │ │ │ ldr r3, [pc, #440] @ (3319c8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r2, r1 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #52 @ 0x34 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 7356fc │ │ │ │ + bl 735704 │ │ │ │ ldr r2, [pc, #424] @ (3319cc ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 736bb8 │ │ │ │ + bl 736bc0 │ │ │ │ ldr r1, [pc, #416] @ (3319d0 ) │ │ │ │ ldr r3, [pc, #416] @ (3319d4 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #416] @ (3319d8 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 736448 │ │ │ │ + bl 736450 │ │ │ │ ldr r2, [pc, #408] @ (3319dc ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 736bb8 │ │ │ │ + bl 736bc0 │ │ │ │ ldr r2, [pc, #400] @ (3319e0 ) │ │ │ │ str r7, [sp, #4] │ │ │ │ movs r3, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #396] @ (3319e4 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r1 │ │ │ │ mov r6, r1 │ │ │ │ - bl 7356fc │ │ │ │ + bl 735704 │ │ │ │ ldr r2, [pc, #384] @ (3319e8 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 736bb8 │ │ │ │ + bl 736bc0 │ │ │ │ ldr r2, [pc, #376] @ (3319ec ) │ │ │ │ b.n 3319f0 │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #736] @ 0x2e0 │ │ │ │ + str r2, [sp, #832] @ 0x340 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r2, [r2, #8] │ │ │ │ + strb r2, [r5, #8] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - muls r2, r6 │ │ │ │ + bics r2, r1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ lsrs r1, r1, #18 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r7, #6] │ │ │ │ + strh r4, [r2, #8] │ │ │ │ lsls r7, r3, #1 │ │ │ │ asrs r5, r4, #9 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, r2, r1 │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #280 @ 0x118 │ │ │ │ + sub sp, #376 @ 0x178 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - sub sp, #328 @ 0x148 │ │ │ │ + sub sp, #424 @ 0x1a8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ asrs r1, r3, #31 │ │ │ │ movs r0, r0 │ │ │ │ asrs r1, r6, #7 │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #280 @ 0x118 │ │ │ │ + sub sp, #376 @ 0x178 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r2, [sp, #488] @ 0x1e8 │ │ │ │ + ldr r2, [sp, #584] @ 0x248 │ │ │ │ lsls r0, r3, #1 │ │ │ │ asrs r1, r3, #29 │ │ │ │ movs r0, r0 │ │ │ │ asrs r1, r1, #6 │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #216 @ 0xd8 │ │ │ │ + sub sp, #312 @ 0x138 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bgt.n 331998 │ │ │ │ + bgt.n 3317c8 │ │ │ │ lsls r3, r4, #1 │ │ │ │ asrs r1, r3, #27 │ │ │ │ movs r0, r0 │ │ │ │ asrs r1, r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #200 @ 0xc8 │ │ │ │ + sub sp, #296 @ 0x128 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - sub sp, #408 @ 0x198 │ │ │ │ + sub sp, #504 @ 0x1f8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ asrs r5, r3, #25 │ │ │ │ movs r0, r0 │ │ │ │ asrs r5, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #184 @ 0xb8 │ │ │ │ + sub sp, #280 @ 0x118 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - sub sp, #264 @ 0x108 │ │ │ │ + sub sp, #360 @ 0x168 │ │ │ │ lsls r0, r3, #1 │ │ │ │ asrs r1, r4, #23 │ │ │ │ movs r0, r0 │ │ │ │ asrs r1, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #216 @ 0xd8 │ │ │ │ + sub sp, #312 @ 0x138 │ │ │ │ lsls r0, r3, #1 │ │ │ │ adds r5, r7, r6 │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #360 @ 0x168 │ │ │ │ + sub sp, #456 @ 0x1c8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - sub sp, #264 @ 0x108 │ │ │ │ + sub sp, #360 @ 0x168 │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsrs r1, r6, #18 │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #296 @ 0x128 │ │ │ │ + sub sp, #392 @ 0x188 │ │ │ │ lsls r0, r3, #1 │ │ │ │ strb r4, [r3, #22] │ │ │ │ lsls r1, r5, #3 │ │ │ │ asrs r5, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #376 @ 0x178 │ │ │ │ + sub sp, #472 @ 0x1d8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - sub sp, #280 @ 0x118 │ │ │ │ + sub sp, #376 @ 0x178 │ │ │ │ lsls r0, r3, #1 │ │ │ │ subs r7, r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r7, #12] │ │ │ │ + strb r0, [r2, #13] │ │ │ │ lsls r7, r2, #1 │ │ │ │ lsrs r1, r5, #25 │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #328 @ 0x148 │ │ │ │ + sub sp, #424 @ 0x1a8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - sub sp, #200 @ 0xc8 │ │ │ │ + sub sp, #296 @ 0x128 │ │ │ │ lsls r0, r3, #1 │ │ │ │ asrs r5, r6, #13 │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #280 @ 0x118 │ │ │ │ + sub sp, #376 @ 0x178 │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsrs r3, r1, #22 │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #368 @ 0x170 │ │ │ │ + sub sp, #464 @ 0x1d0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r0, r2, #17 │ │ │ │ + lsrs r0, r5, #17 │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsrs r7, r2, #19 │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #336 @ 0x150 │ │ │ │ + sub sp, #432 @ 0x1b0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - sub sp, #488 @ 0x1e8 │ │ │ │ + cbz r2, 33194c │ │ │ │ lsls r0, r3, #1 │ │ │ │ asrs r5, r6, #18 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r0, #29 │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #480 @ 0x1e0 │ │ │ │ + cbz r0, 331958 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cbz r2, 331960 │ │ │ │ + cbz r2, 331966 │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsls r1, r6, #31 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 33196c │ │ │ │ + cbz r0, 331972 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cbz r6, 331974 │ │ │ │ + cbz r6, 33197a │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsls r1, r6, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r7, #29 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 331980 │ │ │ │ + cbz r0, 331986 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cbz r6, 331988 │ │ │ │ + cbz r6, 33198e │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsls r5, r7, #26 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r1, #28 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r4, 331994 │ │ │ │ + cbz r4, 33199a │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bvc.n 3319e4 │ │ │ │ + bvc.n 331a14 │ │ │ │ lsls r0, r4, #1 │ │ │ │ lsrs r1, r4, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r1, #25 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r4, 3319aa │ │ │ │ + cbz r4, 3319b0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cbz r2, 3319b4 │ │ │ │ + cbz r2, 3319ba │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsls r1, r1, #22 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r3, #23 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r4, 3319be │ │ │ │ + cbz r4, 3319c4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cbz r6, 3319ca │ │ │ │ + cbz r6, 3319d0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ asrs r1, r3, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 3319d6 │ │ │ │ + cbz r0, 3319dc │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cbz r2, 3319da │ │ │ │ + cbz r2, 3319e0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsls r5, r4, #18 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r6, #19 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 3319e6 │ │ │ │ + cbz r0, 3319ec │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cbz r0, 3319f2 │ │ │ │ + cbz r0, 3319f8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stc2 15, cr15, [r7, #-1020]! @ 0xfffffc04 │ │ │ │ - cbz r4, 3319fa │ │ │ │ + cbz r4, 331a00 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cbz r2, 331a06 │ │ │ │ + cbz r2, 331a0c │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsls r5, r6, #7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r5, r2, #11 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r4, 331a12 │ │ │ │ + cbz r4, 331a18 │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldr r4, [r3, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #54 @ 0x36 │ │ │ │ + cmp r3, #78 @ 0x4e │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cbz r4, 331a1e │ │ │ │ + cbz r4, 331a24 │ │ │ │ lsls r0, r3, #1 │ │ │ │ subs r1, r2, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #44] @ (331a20 ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #44] @ (331a24 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #40] @ (331a28 ) │ │ │ │ add r3, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ mov r5, r1 │ │ │ │ add r2, pc │ │ │ │ - bl 733e00 │ │ │ │ + bl 733e08 │ │ │ │ ldr r2, [pc, #28] @ (331a2c ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 736bb8 │ │ │ │ + b.w 736bc0 │ │ │ │ nop │ │ │ │ - ldrh r6, [r7, r7] │ │ │ │ + ldrb r6, [r2, r0] │ │ │ │ lsls r3, r3, #1 │ │ │ │ lsrs r3, r2, #29 │ │ │ │ movs r0, r0 │ │ │ │ - add sp, #440 @ 0x1b8 │ │ │ │ + sub sp, #24 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add sp, #488 @ 0x1e8 │ │ │ │ + sub sp, #72 @ 0x48 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r2 │ │ │ │ - bl 735da4 │ │ │ │ + bl 735dac │ │ │ │ mov r1, r4 │ │ │ │ - bl 735b74 │ │ │ │ + bl 735b7c │ │ │ │ cbz r0, 331a66 │ │ │ │ ldr r1, [pc, #68] @ (331a98 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 73594c │ │ │ │ + b.w 735954 │ │ │ │ ldr r3, [pc, #52] @ (331a9c ) │ │ │ │ mov.w r2, #560 @ 0x230 │ │ │ │ ldr.w ip, [pc, #48] @ 331aa0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #48] @ (331aa4 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ strd ip, r4, [sp] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - add r7, sp, #376 @ 0x178 │ │ │ │ + add r7, sp, #472 @ 0x1d8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r4, [r5, #44] @ 0x2c │ │ │ │ + ldrh r4, [r0, #46] @ 0x2e │ │ │ │ lsls r4, r5, #1 │ │ │ │ - add sp, #280 @ 0x118 │ │ │ │ + add sp, #376 @ 0x178 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add sp, #184 @ 0xb8 │ │ │ │ + add sp, #280 @ 0x118 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #200] @ (331b84 ) │ │ │ │ @@ -253362,15 +253362,15 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #204] @ (331b8c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #96] @ 0x60 │ │ │ │ cmp r2, #0 │ │ │ │ it eq │ │ │ │ moveq r2, #1 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -253379,26 +253379,26 @@ │ │ │ │ str r3, [r4, #100] @ 0x64 │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ str r2, [r4, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ it eq │ │ │ │ moveq r3, #1 │ │ │ │ str r3, [r4, #104] @ 0x68 │ │ │ │ - bl 73311c │ │ │ │ + bl 733124 │ │ │ │ cbz r0, 331b0a │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 733128 │ │ │ │ + bl 733130 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 331b58 │ │ │ │ blx 28cc90 │ │ │ │ cmp r0, #7 │ │ │ │ bls.n 331b6e │ │ │ │ ldr r1, [pc, #112] @ (331b90 ) │ │ │ │ sub.w r3, r0, #8 │ │ │ │ @@ -253436,48 +253436,48 @@ │ │ │ │ ldr r1, [pc, #36] @ (331b9c ) │ │ │ │ ldr r0, [pc, #40] @ (331ba0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ - ldrh r0, [r4, #42] @ 0x2a │ │ │ │ + ldrh r0, [r7, #42] @ 0x2a │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r2, [r7, #72] @ 0x48 │ │ │ │ + ldr r2, [r2, #76] @ 0x4c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r6, #26 │ │ │ │ + subs r6, #50 @ 0x32 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r5, [sp, #792] @ 0x318 │ │ │ │ + str r5, [sp, #888] @ 0x378 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r5, [sp, #584] @ 0x248 │ │ │ │ + str r5, [sp, #680] @ 0x2a8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r0, [r5, #36] @ 0x24 │ │ │ │ + ldrh r0, [r0, #38] @ 0x26 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - add r7, sp, #184 @ 0xb8 │ │ │ │ + add r7, sp, #280 @ 0x118 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r7, sp, #408 @ 0x198 │ │ │ │ + add r7, sp, #504 @ 0x1f8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr r1, [pc, #124] @ (331c3c ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [pc, #124] @ (331c40 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #120] @ (331c44 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ blx 28b964 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ blx 28b964 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ blx 28b964 │ │ │ │ @@ -253507,19 +253507,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrh r6, [r3, #34] @ 0x22 │ │ │ │ + ldrh r6, [r6, #34] @ 0x22 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r2, [r6, #56] @ 0x38 │ │ │ │ + ldr r2, [r1, #60] @ 0x3c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r5, #20 │ │ │ │ + subs r5, #44 @ 0x2c │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 331c90 │ │ │ │ sub sp, #8 │ │ │ │ @@ -253528,30 +253528,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (331c98 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ strb.w r4, [r0, #41] @ 0x29 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrh r6, [r7, #28] │ │ │ │ + ldrh r6, [r2, #30] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r4, [r2, #48] @ 0x30 │ │ │ │ + ldr r4, [r5, #48] @ 0x30 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r4, #118 @ 0x76 │ │ │ │ + subs r4, #142 @ 0x8e │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 331ce4 │ │ │ │ sub sp, #8 │ │ │ │ @@ -253560,30 +253560,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (331cec ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ strb.w r4, [r0, #49] @ 0x31 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrh r2, [r5, #26] │ │ │ │ + ldrh r2, [r0, #28] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r0, [r0, #44] @ 0x2c │ │ │ │ + ldr r0, [r3, #44] @ 0x2c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r4, #34 @ 0x22 │ │ │ │ + subs r4, #58 @ 0x3a │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 331d34 │ │ │ │ sub sp, #12 │ │ │ │ @@ -253591,29 +253591,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (331d3c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldrb.w r0, [r0, #49] @ 0x31 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrh r6, [r2, #24] │ │ │ │ + ldrh r6, [r5, #24] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r4, [r5, #36] @ 0x24 │ │ │ │ + ldr r4, [r0, #40] @ 0x28 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r3, #206 @ 0xce │ │ │ │ + subs r3, #230 @ 0xe6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 331d88 │ │ │ │ sub sp, #8 │ │ │ │ @@ -253622,30 +253622,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (331d90 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ strb.w r4, [r0, #50] @ 0x32 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrh r6, [r0, #22] │ │ │ │ + ldrh r6, [r3, #22] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r4, [r3, #32] │ │ │ │ + ldr r4, [r6, #32] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r3, #126 @ 0x7e │ │ │ │ + subs r3, #150 @ 0x96 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 331dd8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -253653,29 +253653,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (331de0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldrb.w r0, [r0, #50] @ 0x32 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrh r2, [r6, #18] │ │ │ │ + ldrh r2, [r1, #20] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r0, [r1, #28] │ │ │ │ + ldr r0, [r4, #28] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r3, #42 @ 0x2a │ │ │ │ + subs r3, #66 @ 0x42 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 331e28 │ │ │ │ sub sp, #12 │ │ │ │ @@ -253683,29 +253683,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (331e30 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldrb.w r0, [r0, #42] @ 0x2a │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrh r2, [r4, #16] │ │ │ │ + ldrh r2, [r7, #16] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r0, [r7, #20] │ │ │ │ + ldr r0, [r2, #24] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r2, #218 @ 0xda │ │ │ │ + subs r2, #242 @ 0xf2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 331e7c │ │ │ │ sub sp, #8 │ │ │ │ @@ -253714,30 +253714,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (331e84 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ strb.w r4, [r0, #60] @ 0x3c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrh r2, [r2, #14] │ │ │ │ + ldrh r2, [r5, #14] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ + ldr r0, [r0, #20] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r2, #138 @ 0x8a │ │ │ │ + subs r2, #162 @ 0xa2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 331ecc │ │ │ │ sub sp, #12 │ │ │ │ @@ -253745,29 +253745,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (331ed4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldrb.w r0, [r0, #60] @ 0x3c │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrh r6, [r7, #10] │ │ │ │ + ldrh r6, [r2, #12] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r4, [r2, #12] │ │ │ │ + ldr r4, [r5, #12] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r2, #54 @ 0x36 │ │ │ │ + subs r2, #78 @ 0x4e │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 331f1c │ │ │ │ sub sp, #12 │ │ │ │ @@ -253775,29 +253775,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (331f24 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldrb.w r0, [r0, #41] @ 0x29 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrh r6, [r5, #8] │ │ │ │ + ldrh r6, [r0, #10] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r4, [r0, #8] │ │ │ │ + ldr r4, [r3, #8] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r1, #230 @ 0xe6 │ │ │ │ + subs r1, #254 @ 0xfe │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 331f70 │ │ │ │ sub sp, #8 │ │ │ │ @@ -253806,30 +253806,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (331f78 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ strb.w r4, [r0, #40] @ 0x28 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrh r6, [r3, #6] │ │ │ │ + ldrh r6, [r6, #6] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r4, [r6, #0] │ │ │ │ + ldr r4, [r1, #4] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r1, #150 @ 0x96 │ │ │ │ + subs r1, #174 @ 0xae │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 331fc0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -253837,29 +253837,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (331fc8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldrb.w r0, [r0, #40] @ 0x28 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrh r2, [r1, #4] │ │ │ │ + ldrh r2, [r4, #4] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r0, [r4, #124] @ 0x7c │ │ │ │ + str r0, [r7, #124] @ 0x7c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r1, #66 @ 0x42 │ │ │ │ + subs r1, #90 @ 0x5a │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 332014 │ │ │ │ sub sp, #8 │ │ │ │ @@ -253868,30 +253868,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (33201c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ strb.w r4, [r0, #260] @ 0x104 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrh r2, [r7, #0] │ │ │ │ + ldrh r2, [r2, #2] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r0, [r2, #120] @ 0x78 │ │ │ │ + str r0, [r5, #120] @ 0x78 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r0, #242 @ 0xf2 │ │ │ │ + subs r1, #10 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 332064 │ │ │ │ sub sp, #12 │ │ │ │ @@ -253899,29 +253899,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (33206c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldrb.w r0, [r0, #260] @ 0x104 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - strh r6, [r4, #62] @ 0x3e │ │ │ │ + strh r6, [r7, #62] @ 0x3e │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r4, [r7, #112] @ 0x70 │ │ │ │ + str r4, [r2, #116] @ 0x74 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r0, #158 @ 0x9e │ │ │ │ + subs r0, #182 @ 0xb6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 3320b8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -253930,30 +253930,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (3320c0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r3, [r0, #256] @ 0x100 │ │ │ │ strb r4, [r3, #5] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strh r6, [r2, #60] @ 0x3c │ │ │ │ + strh r6, [r5, #60] @ 0x3c │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r4, [r5, #108] @ 0x6c │ │ │ │ + str r4, [r0, #112] @ 0x70 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r0, #78 @ 0x4e │ │ │ │ + subs r0, #102 @ 0x66 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 332108 │ │ │ │ sub sp, #12 │ │ │ │ @@ -253961,29 +253961,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (332110 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r3, [r0, #256] @ 0x100 │ │ │ │ ldrb r0, [r3, #5] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - strh r2, [r0, #58] @ 0x3a │ │ │ │ + strh r2, [r3, #58] @ 0x3a │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r0, [r3, #104] @ 0x68 │ │ │ │ + str r0, [r6, #104] @ 0x68 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r7, #250 @ 0xfa │ │ │ │ + subs r0, #18 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 33215c │ │ │ │ sub sp, #8 │ │ │ │ @@ -253992,30 +253992,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (332164 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r3, [r0, #252] @ 0xfc │ │ │ │ strb r4, [r3, #0] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strh r2, [r6, #54] @ 0x36 │ │ │ │ + strh r2, [r1, #56] @ 0x38 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r0, [r1, #100] @ 0x64 │ │ │ │ + str r0, [r4, #100] @ 0x64 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r7, #170 @ 0xaa │ │ │ │ + adds r7, #194 @ 0xc2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 3321ac │ │ │ │ sub sp, #12 │ │ │ │ @@ -254023,29 +254023,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (3321b4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r3, [r0, #252] @ 0xfc │ │ │ │ ldrb r0, [r3, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - strh r6, [r3, #52] @ 0x34 │ │ │ │ + strh r6, [r6, #52] @ 0x34 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r4, [r6, #92] @ 0x5c │ │ │ │ + str r4, [r1, #96] @ 0x60 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r7, #86 @ 0x56 │ │ │ │ + adds r7, #110 @ 0x6e │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 332208 │ │ │ │ sub sp, #8 │ │ │ │ @@ -254054,148 +254054,148 @@ │ │ │ │ ldr r1, [pc, #60] @ (332210 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ eor.w r3, r4, #1 │ │ │ │ strb.w r4, [r0, #42] @ 0x2a │ │ │ │ strb.w r3, [r0, #43] @ 0x2b │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - strh r6, [r1, #50] @ 0x32 │ │ │ │ + strh r6, [r4, #50] @ 0x32 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r4, [r4, #88] @ 0x58 │ │ │ │ + str r4, [r7, #88] @ 0x58 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r7, #6 │ │ │ │ + adds r7, #30 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr r3, [pc, #196] @ (3322f8 ) │ │ │ │ ldr r2, [pc, #200] @ (3322fc ) │ │ │ │ ldr r1, [pc, #200] @ (332300 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ mov r8, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 3322ec │ │ │ │ ldr r0, [pc, #180] @ (332304 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c7c │ │ │ │ + bl 733c84 │ │ │ │ ldr r1, [pc, #176] @ (332308 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 734758 │ │ │ │ + bl 734760 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 33227a │ │ │ │ ldr r1, [pc, #164] @ (33230c ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r7, #76] @ 0x4c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 734a34 │ │ │ │ + bl 734a3c │ │ │ │ cbnz r0, 332296 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 733678 │ │ │ │ + bl 733680 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - bl 735da4 │ │ │ │ + bl 735dac │ │ │ │ ldr.w r1, [r8, #196] @ 0xc4 │ │ │ │ mov r2, r4 │ │ │ │ - bl 7356d4 │ │ │ │ + bl 7356dc │ │ │ │ ldr r1, [pc, #104] @ (332310 ) │ │ │ │ mov r3, r6 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 7348b4 │ │ │ │ + bl 7348bc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 332278 │ │ │ │ ldr r1, [pc, #92] @ (332314 ) │ │ │ │ movw r3, #1101 @ 0x44d │ │ │ │ ldr r2, [pc, #88] @ (332318 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ adds r1, #100 @ 0x64 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #84] @ (33231c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r1, r6 │ │ │ │ - bl 736cb8 │ │ │ │ + bl 736cc0 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33227a │ │ │ │ ldr r1, [pc, #64] @ (332320 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 73594c │ │ │ │ + bl 735954 │ │ │ │ b.n 332278 │ │ │ │ ldr r0, [pc, #52] @ (332324 ) │ │ │ │ add r0, pc │ │ │ │ - bl 733c7c │ │ │ │ + bl 733c84 │ │ │ │ mov r4, r0 │ │ │ │ b.n 332266 │ │ │ │ - strh r2, [r5, #46] @ 0x2e │ │ │ │ + strh r2, [r0, #48] @ 0x30 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r2, [r0, #84] @ 0x54 │ │ │ │ + str r2, [r3, #84] @ 0x54 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r6, #162 @ 0xa2 │ │ │ │ + adds r6, #186 @ 0xba │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r0, sp, #792 @ 0x318 │ │ │ │ + add r0, sp, #888 @ 0x378 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r0, sp, #824 @ 0x338 │ │ │ │ + add r0, sp, #920 @ 0x398 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r1, [sp, #600] @ 0x258 │ │ │ │ + ldr r1, [sp, #696] @ 0x2b8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r0, sp, #632 @ 0x278 │ │ │ │ + add r0, sp, #728 @ 0x2d8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r0, [r4, #42] @ 0x2a │ │ │ │ + strh r0, [r7, #42] @ 0x2a │ │ │ │ lsls r4, r5, #1 │ │ │ │ - add r7, pc, #896 @ (adr r7, 33269c ) │ │ │ │ + add r7, pc, #992 @ (adr r7, 3326fc ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r6, [r5, #20] │ │ │ │ + strb r6, [r0, #21] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - movs r0, #172 @ 0xac │ │ │ │ + movs r0, #196 @ 0xc4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r0, sp, #280 @ 0x118 │ │ │ │ + add r0, sp, #376 @ 0x178 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #120] @ 3323b0 │ │ │ │ sub sp, #24 │ │ │ │ @@ -254213,25 +254213,25 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #96] @ (3323c4 ) │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [pc, #84] @ (3323c8 ) │ │ │ │ add r4, pc │ │ │ │ adds r0, #96 @ 0x60 │ │ │ │ str r0, [sp, #16] │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 82c9a8 │ │ │ │ + bl 82c9b0 │ │ │ │ ldr r2, [pc, #64] @ (3323cc ) │ │ │ │ ldr r3, [pc, #44] @ (3323b8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -254241,23 +254241,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ - strh r6, [r3, #38] @ 0x26 │ │ │ │ + strh r6, [r6, #38] @ 0x26 │ │ │ │ lsls r4, r5, #1 │ │ │ │ ldr r6, [r5, #12] │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #132 @ 0x84 │ │ │ │ + adds r5, #156 @ 0x9c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r6, [r3, #64] @ 0x40 │ │ │ │ + str r6, [r6, #64] @ 0x40 │ │ │ │ lsls r7, r2, #1 │ │ │ │ ldr r0, [r1, #12] │ │ │ │ lsls r1, r5, #3 │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ lsls r1, r5, #3 │ │ │ │ @@ -254281,25 +254281,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r2, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ asrs r2, r2, #31 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 869234 │ │ │ │ + bl 86923c │ │ │ │ ldr r2, [pc, #60] @ (332470 ) │ │ │ │ ldr r3, [pc, #44] @ (332464 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -254310,23 +254310,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - strh r6, [r6, #32] │ │ │ │ + strh r6, [r1, #34] @ 0x22 │ │ │ │ lsls r4, r5, #1 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #222 @ 0xde │ │ │ │ + adds r4, #246 @ 0xf6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [r6, #52] @ 0x34 │ │ │ │ + str r2, [r1, #56] @ 0x38 │ │ │ │ lsls r7, r2, #1 │ │ │ │ ldr r6, [r0, #0] │ │ │ │ lsls r1, r5, #3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -254346,23 +254346,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ vldr d7, [pc, #68] @ 332508 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 869234 │ │ │ │ + bl 86923c │ │ │ │ cbz r0, 3324dc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r7, #32] │ │ │ │ ldr r2, [pc, #68] @ (332524 ) │ │ │ │ ldr r3, [pc, #56] @ (332518 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -254377,23 +254377,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - strh r2, [r2, #28] │ │ │ │ + strh r2, [r5, #28] │ │ │ │ lsls r4, r5, #1 │ │ │ │ str r6, [r3, #120] @ 0x78 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #58 @ 0x3a │ │ │ │ + adds r4, #82 @ 0x52 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r6, [r1, #44] @ 0x2c │ │ │ │ + str r6, [r4, #44] @ 0x2c │ │ │ │ lsls r7, r2, #1 │ │ │ │ str r4, [r3, #116] @ 0x74 │ │ │ │ lsls r1, r5, #3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -254413,30 +254413,30 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 827608 │ │ │ │ + bl 827610 │ │ │ │ cbz r0, 332596 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ bl 296614 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 82729c │ │ │ │ + bl 8272a4 │ │ │ │ ldr r2, [pc, #60] @ (3325d4 ) │ │ │ │ ldr r3, [pc, #44] @ (3325c8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -254447,23 +254447,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - strh r6, [r3, #22] │ │ │ │ + strh r6, [r6, #22] │ │ │ │ lsls r4, r5, #1 │ │ │ │ str r6, [r5, #108] @ 0x6c │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #134 @ 0x86 │ │ │ │ + adds r3, #158 @ 0x9e │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r4, [r3, #32] │ │ │ │ + str r4, [r6, #32] │ │ │ │ lsls r7, r2, #1 │ │ │ │ str r2, [r4, #104] @ 0x68 │ │ │ │ lsls r1, r5, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -254473,24 +254473,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (332618 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28dc38 │ │ │ │ - strh r6, [r5, #16] │ │ │ │ + strh r6, [r0, #18] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r4, [r0, #24] │ │ │ │ + str r4, [r3, #24] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r2, #230 @ 0xe6 │ │ │ │ + adds r2, #254 @ 0xfe │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 332654 │ │ │ │ sub sp, #12 │ │ │ │ @@ -254498,24 +254498,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (33265c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28dc38 │ │ │ │ - strh r2, [r5, #14] │ │ │ │ + strh r2, [r0, #16] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r0, [r0, #20] │ │ │ │ + str r0, [r3, #20] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r2, #162 @ 0xa2 │ │ │ │ + adds r2, #186 @ 0xba │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 332698 │ │ │ │ sub sp, #12 │ │ │ │ @@ -254523,24 +254523,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (3326a0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28dc38 │ │ │ │ - strh r6, [r4, #12] │ │ │ │ + strh r6, [r7, #12] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r4, [r7, #12] │ │ │ │ + str r4, [r2, #16] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r2, #94 @ 0x5e │ │ │ │ + adds r2, #118 @ 0x76 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 3326dc │ │ │ │ sub sp, #12 │ │ │ │ @@ -254548,24 +254548,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (3326e4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28dc38 │ │ │ │ - strh r2, [r4, #10] │ │ │ │ + strh r2, [r7, #10] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r0, [r7, #8] │ │ │ │ + str r0, [r2, #12] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r2, #26 │ │ │ │ + adds r2, #50 @ 0x32 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 332720 │ │ │ │ sub sp, #12 │ │ │ │ @@ -254573,24 +254573,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (332728 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r0, [r0, #24] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28dc38 │ │ │ │ - strh r6, [r3, #8] │ │ │ │ + strh r6, [r6, #8] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r4, [r6, #4] │ │ │ │ + str r4, [r1, #8] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r1, #214 @ 0xd6 │ │ │ │ + adds r1, #238 @ 0xee │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 332768 │ │ │ │ sub sp, #12 │ │ │ │ @@ -254598,25 +254598,25 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (332770 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r0, [r0, #156] @ 0x9c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28dc38 │ │ │ │ nop │ │ │ │ - strh r2, [r3, #6] │ │ │ │ + strh r2, [r6, #6] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r0, [r6, #0] │ │ │ │ + str r0, [r1, #4] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r1, #146 @ 0x92 │ │ │ │ + adds r1, #170 @ 0xaa │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 3327b0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -254624,25 +254624,25 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (3327b8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r0, [r0, #164] @ 0xa4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28dc38 │ │ │ │ nop │ │ │ │ - strh r2, [r2, #4] │ │ │ │ + strh r2, [r5, #4] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrsh r0, [r5, r7] │ │ │ │ + str r0, [r0, #0] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r1, #74 @ 0x4a │ │ │ │ + adds r1, #98 @ 0x62 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 3327f8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -254650,25 +254650,25 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (332800 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r0, [r0, #160] @ 0xa0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28dc38 │ │ │ │ nop │ │ │ │ - strh r2, [r1, #2] │ │ │ │ + strh r2, [r4, #2] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrsh r0, [r4, r6] │ │ │ │ + ldrsh r0, [r7, r6] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r1, #2 │ │ │ │ + adds r1, #26 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 332840 │ │ │ │ sub sp, #12 │ │ │ │ @@ -254676,25 +254676,25 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (332848 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r0, [r0, #152] @ 0x98 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28dc38 │ │ │ │ nop │ │ │ │ - strh r2, [r0, #0] │ │ │ │ + strh r2, [r3, #0] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrsh r0, [r3, r5] │ │ │ │ + ldrsh r0, [r6, r5] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r0, #186 @ 0xba │ │ │ │ + adds r0, #210 @ 0xd2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 33288c │ │ │ │ sub sp, #12 │ │ │ │ @@ -254702,26 +254702,26 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #44] @ (332894 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r3, [r0, #252] @ 0xfc │ │ │ │ ldr.w r0, [r3, #188] @ 0xbc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28dc38 │ │ │ │ nop │ │ │ │ - ldrb r2, [r7, #30] │ │ │ │ + ldrb r2, [r2, #31] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrsh r0, [r2, r4] │ │ │ │ + ldrsh r0, [r5, r4] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r0, #114 @ 0x72 │ │ │ │ + adds r0, #138 @ 0x8a │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #148] @ 33293c │ │ │ │ sub sp, #20 │ │ │ │ @@ -254739,28 +254739,28 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 82cc3c │ │ │ │ + bl 82cc44 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cbnz r0, 332924 │ │ │ │ cbz r1, 332900 │ │ │ │ mov r0, r1 │ │ │ │ - bl 828274 │ │ │ │ + bl 82827c │ │ │ │ ldr r2, [pc, #76] @ (332950 ) │ │ │ │ ldr r3, [pc, #64] @ (332944 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -254775,26 +254775,26 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r7 │ │ │ │ mov r2, r4 │ │ │ │ bl 295f6c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 332900 │ │ │ │ - bl 828274 │ │ │ │ + bl 82827c │ │ │ │ b.n 332900 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ - ldrb r6, [r5, #29] │ │ │ │ + ldrb r6, [r0, #30] │ │ │ │ lsls r4, r5, #1 │ │ │ │ str r6, [r7, #52] @ 0x34 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #20 │ │ │ │ + adds r0, #44 @ 0x2c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrsh r4, [r5, r2] │ │ │ │ + ldrsh r4, [r0, r3] │ │ │ │ lsls r7, r2, #1 │ │ │ │ str r0, [r7, #48] @ 0x30 │ │ │ │ lsls r1, r5, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -254814,15 +254814,15 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #168] @ (332a38 ) │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #76] @ 0x4c │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [sp, #24] │ │ │ │ add r4, pc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r3, #76] @ 0x4c │ │ │ │ @@ -254849,15 +254849,15 @@ │ │ │ │ movne r3, #1 │ │ │ │ strb.w r3, [sp, #40] @ 0x28 │ │ │ │ strb.w r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #76] @ (332a3c ) │ │ │ │ str.w ip, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 82ce34 │ │ │ │ + bl 82ce3c │ │ │ │ ldr r2, [pc, #68] @ (332a40 ) │ │ │ │ ldr r3, [pc, #44] @ (332a2c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3 │ │ │ │ @@ -254868,23 +254868,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r2, [r6, #26] │ │ │ │ + ldrb r2, [r1, #27] │ │ │ │ lsls r4, r5, #1 │ │ │ │ str r2, [r0, #44] @ 0x2c │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #88 @ 0x58 │ │ │ │ + cmp r7, #112 @ 0x70 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r2, [r6, r7] │ │ │ │ + ldrsh r2, [r1, r0] │ │ │ │ lsls r7, r2, #1 │ │ │ │ str r6, [r2, #40] @ 0x28 │ │ │ │ lsls r1, r5, #3 │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r7, #32] │ │ │ │ lsls r1, r5, #3 │ │ │ │ @@ -254910,15 +254910,15 @@ │ │ │ │ add r7, sp, #8 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r8, r7 │ │ │ │ ldr.w r9, [sp, #56] @ 0x38 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r4, r0 │ │ │ │ add.w r6, r0, #32 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ movs r0, #8 │ │ │ │ adds r4, #8 │ │ │ │ blx 28de6c │ │ │ │ @@ -254934,17 +254934,17 @@ │ │ │ │ cmp r4, r6 │ │ │ │ ldr.w r8, [r8] │ │ │ │ bne.n 332a92 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ - bl 827608 │ │ │ │ + bl 827610 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 82729c │ │ │ │ + bl 8272a4 │ │ │ │ ldr r2, [pc, #64] @ (332b10 ) │ │ │ │ ldr r3, [pc, #52] @ (332b08 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -254955,23 +254955,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ - ldrb r4, [r0, #23] │ │ │ │ + ldrb r4, [r3, #23] │ │ │ │ lsls r4, r5, #1 │ │ │ │ str r6, [r2, #28] │ │ │ │ lsls r1, r5, #3 │ │ │ │ - cmp r6, #114 @ 0x72 │ │ │ │ + cmp r6, #138 @ 0x8a │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r1, r4] │ │ │ │ + ldrb r4, [r4, r4] │ │ │ │ lsls r7, r2, #1 │ │ │ │ str r2, [r5, #20] │ │ │ │ lsls r1, r5, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -254981,33 +254981,33 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #60] @ (332b6c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ cbz r0, 332b52 │ │ │ │ - bl 7357c4 │ │ │ │ + bl 7357cc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28dc38 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldrb r2, [r6, #19] │ │ │ │ + ldrb r2, [r1, #20] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r0, [r1, r1] │ │ │ │ + ldrb r0, [r4, r1] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmp r5, #170 @ 0xaa │ │ │ │ + cmp r5, #194 @ 0xc2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 332bc0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -255016,34 +255016,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (332bc8 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ blx 28b964 │ │ │ │ mov r0, r5 │ │ │ │ blx 28dc3c │ │ │ │ str r0, [r4, #44] @ 0x2c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrb r6, [r2, #18] │ │ │ │ + ldrb r6, [r5, #18] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrh r4, [r5, r7] │ │ │ │ + ldrb r4, [r0, r0] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmp r5, #78 @ 0x4e │ │ │ │ + cmp r5, #102 @ 0x66 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 332c1c │ │ │ │ sub sp, #12 │ │ │ │ @@ -255052,34 +255052,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (332c24 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ blx 28b964 │ │ │ │ mov r0, r5 │ │ │ │ blx 28dc3c │ │ │ │ str r0, [r4, #36] @ 0x24 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrb r2, [r7, #16] │ │ │ │ + ldrb r2, [r2, #17] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrh r0, [r2, r6] │ │ │ │ + ldrh r0, [r5, r6] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmp r4, #242 @ 0xf2 │ │ │ │ + cmp r5, #10 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 332c78 │ │ │ │ sub sp, #12 │ │ │ │ @@ -255088,34 +255088,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (332c80 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ blx 28b964 │ │ │ │ mov r0, r5 │ │ │ │ blx 28dc3c │ │ │ │ str r0, [r4, #28] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrb r6, [r3, #15] │ │ │ │ + ldrb r6, [r6, #15] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrh r4, [r6, r4] │ │ │ │ + ldrh r4, [r1, r5] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmp r4, #150 @ 0x96 │ │ │ │ + cmp r4, #174 @ 0xae │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 332cd4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -255124,34 +255124,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (332cdc ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ blx 28b964 │ │ │ │ mov r0, r5 │ │ │ │ blx 28dc3c │ │ │ │ str r0, [r4, #24] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrb r2, [r0, #14] │ │ │ │ + ldrb r2, [r3, #14] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrh r0, [r3, r3] │ │ │ │ + ldrh r0, [r6, r3] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmp r4, #58 @ 0x3a │ │ │ │ + cmp r4, #82 @ 0x52 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 332d34 │ │ │ │ sub sp, #12 │ │ │ │ @@ -255160,34 +255160,34 @@ │ │ │ │ ldr r1, [pc, #64] @ (332d3c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #156] @ 0x9c │ │ │ │ blx 28b964 │ │ │ │ mov r0, r5 │ │ │ │ blx 28dc3c │ │ │ │ str.w r0, [r4, #156] @ 0x9c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrb r6, [r4, #12] │ │ │ │ + ldrb r6, [r7, #12] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrh r4, [r7, r1] │ │ │ │ + ldrh r4, [r2, r2] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmp r3, #222 @ 0xde │ │ │ │ + cmp r3, #246 @ 0xf6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 332d94 │ │ │ │ sub sp, #12 │ │ │ │ @@ -255196,34 +255196,34 @@ │ │ │ │ ldr r1, [pc, #64] @ (332d9c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #164] @ 0xa4 │ │ │ │ blx 28b964 │ │ │ │ mov r0, r5 │ │ │ │ blx 28dc3c │ │ │ │ str.w r0, [r4, #164] @ 0xa4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrb r6, [r0, #11] │ │ │ │ + ldrb r6, [r3, #11] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrh r4, [r3, r0] │ │ │ │ + ldrh r4, [r6, r0] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmp r3, #126 @ 0x7e │ │ │ │ + cmp r3, #150 @ 0x96 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 332df4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -255232,34 +255232,34 @@ │ │ │ │ ldr r1, [pc, #64] @ (332dfc ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #160] @ 0xa0 │ │ │ │ blx 28b964 │ │ │ │ mov r0, r5 │ │ │ │ blx 28dc3c │ │ │ │ str.w r0, [r4, #160] @ 0xa0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrb r6, [r4, #9] │ │ │ │ + ldrb r6, [r7, #9] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r4, [r7, r6] │ │ │ │ + ldr r4, [r2, r7] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmp r3, #30 │ │ │ │ + cmp r3, #54 @ 0x36 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 332e54 │ │ │ │ sub sp, #12 │ │ │ │ @@ -255268,34 +255268,34 @@ │ │ │ │ ldr r1, [pc, #64] @ (332e5c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #152] @ 0x98 │ │ │ │ blx 28b964 │ │ │ │ mov r0, r5 │ │ │ │ blx 28dc3c │ │ │ │ str.w r0, [r4, #152] @ 0x98 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrb r6, [r0, #8] │ │ │ │ + ldrb r6, [r3, #8] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r4, [r3, r5] │ │ │ │ + ldr r4, [r6, r5] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmp r2, #190 @ 0xbe │ │ │ │ + cmp r2, #214 @ 0xd6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #76] @ 332ebc │ │ │ │ sub sp, #8 │ │ │ │ @@ -255305,15 +255305,15 @@ │ │ │ │ ldr r1, [pc, #68] @ (332ec0 ) │ │ │ │ add.w r2, ip, #92 @ 0x5c │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #64] @ (332ec4 ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 50fc5c │ │ │ │ cbz r0, 332ea8 │ │ │ │ ldr r0, [r5, #72] @ 0x48 │ │ │ │ blx 28b964 │ │ │ │ @@ -255324,19 +255324,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrb r0, [r5, #6] │ │ │ │ + ldrb r0, [r0, #7] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - cmp r2, #92 @ 0x5c │ │ │ │ + cmp r2, #116 @ 0x74 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r4, [r6, r3] │ │ │ │ + ldr r4, [r1, r4] │ │ │ │ lsls r7, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #124] @ (332f54 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -255344,15 +255344,15 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #124] @ (332f5c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ blx 28b964 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ blx 28b964 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ blx 28b964 │ │ │ │ @@ -255376,19 +255376,19 @@ │ │ │ │ blx 28b964 │ │ │ │ ldr.w r0, [r4, #256] @ 0x100 │ │ │ │ blx 28b964 │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 28b960 │ │ │ │ - ldrb r0, [r0, #5] │ │ │ │ + ldrb r0, [r3, #5] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r2, [r3, r2] │ │ │ │ + ldr r2, [r6, r2] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmp r1, #250 @ 0xfa │ │ │ │ + cmp r2, #18 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #152] @ (333008 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -255398,15 +255398,15 @@ │ │ │ │ add r5, pc │ │ │ │ ldr r2, [pc, #148] @ (333010 ) │ │ │ │ add.w r3, r5, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [pc, #132] @ (333014 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 28d2ec │ │ │ │ cbz r0, 332fd6 │ │ │ │ ldr r1, [pc, #124] @ (333018 ) │ │ │ │ @@ -255436,36 +255436,36 @@ │ │ │ │ add.w r3, r5, #124 @ 0x7c │ │ │ │ ldr r1, [pc, #60] @ (333020 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #715 @ 0x2cb │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrb r0, [r5, #2] │ │ │ │ + ldrb r0, [r0, #3] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - cmp r1, #96 @ 0x60 │ │ │ │ + cmp r1, #120 @ 0x78 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrsb r0, [r7, r7] │ │ │ │ + ldr r0, [r2, r0] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r2, [r4, #72] @ 0x48 │ │ │ │ + ldr r2, [r7, #72] @ 0x48 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r4, [sp, #488] @ 0x1e8 │ │ │ │ + ldr r4, [sp, #584] @ 0x248 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r3, [sp, #560] @ 0x230 │ │ │ │ + ldr r3, [sp, #656] @ 0x290 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r2, [sp, #760] @ 0x2f8 │ │ │ │ + ldr r2, [sp, #856] @ 0x358 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ ldr.w lr, [pc, #212] @ 33310c │ │ │ │ @@ -255495,35 +255495,35 @@ │ │ │ │ addeq r4, sp, #12 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 82c9a8 │ │ │ │ + bl 82c9b0 │ │ │ │ cbz r0, 3330d6 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [r1, #0] │ │ │ │ cbz r0, 3330b8 │ │ │ │ mov r1, r4 │ │ │ │ bl 5221d8 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cbz r3, 3330b6 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 828238 │ │ │ │ + bl 828240 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 87eb14 │ │ │ │ + bl 87eb1c │ │ │ │ b.n 3330de │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [r1, #4] │ │ │ │ cbz r0, 3330ca │ │ │ │ mov r1, r4 │ │ │ │ bl 5221d8 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ @@ -255531,15 +255531,15 @@ │ │ │ │ bne.n 3330a6 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ bl 331ba4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ blx 28c34c │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 87eb14 │ │ │ │ + bl 87eb1c │ │ │ │ ldr r2, [pc, #72] @ (333128 ) │ │ │ │ ldr r3, [pc, #44] @ (333110 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -255559,19 +255559,19 @@ │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r6, r7] │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r5, [pc, #160] @ (3331bc ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r0, [r1, r4] │ │ │ │ + ldrsb r0, [r4, r4] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r6, [r5, #30] │ │ │ │ + strb r6, [r0, #31] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - cmp r0, #104 @ 0x68 │ │ │ │ + cmp r0, #128 @ 0x80 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldrh r2, [r3, r5] │ │ │ │ lsls r1, r5, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3888] @ 0xf30 │ │ │ │ @@ -255591,15 +255591,15 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #284] @ (333284 ) │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #188] @ 0xbc │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r2, r0 │ │ │ │ mov.w ip, #1 │ │ │ │ strb.w ip, [sp, #24] │ │ │ │ add r4, pc │ │ │ │ strb.w ip, [sp, #40] @ 0x28 │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r3, [r2, #180] @ 0xb4 │ │ │ │ @@ -255664,15 +255664,15 @@ │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ add r3, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [pc, #76] @ (333288 ) │ │ │ │ strb.w ip, [sp, #168] @ 0xa8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 82cc3c │ │ │ │ + bl 82cc44 │ │ │ │ ldr r2, [pc, #64] @ (33328c ) │ │ │ │ ldr r3, [pc, #44] @ (333278 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #188] @ 0xbc │ │ │ │ eors r2, r3 │ │ │ │ @@ -255682,23 +255682,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ - strb r2, [r3, #27] │ │ │ │ + strb r2, [r6, #27] │ │ │ │ lsls r4, r5, #1 │ │ │ │ ldrh r2, [r5, r3] │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #128 @ 0x80 │ │ │ │ + movs r7, #152 @ 0x98 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrsb r2, [r3, r0] │ │ │ │ + ldrsb r2, [r6, r0] │ │ │ │ lsls r7, r2, #1 │ │ │ │ ldrh r4, [r7, r2] │ │ │ │ lsls r1, r5, #3 │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r6, r7] │ │ │ │ lsls r1, r5, #3 │ │ │ │ @@ -255722,24 +255722,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #24 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ adds r5, #72 @ 0x48 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #24 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ mov r6, r0 │ │ │ │ strh r3, [r4, #40] @ 0x28 │ │ │ │ movs r0, #1 │ │ │ │ strb.w r0, [r4, #50] @ 0x32 │ │ │ │ blx 28de6c │ │ │ │ movs r3, #0 │ │ │ │ @@ -255761,36 +255761,36 @@ │ │ │ │ ldr r2, [pc, #292] @ (33344c ) │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ str.w r0, [r4, #256] @ 0x100 │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 7364b0 │ │ │ │ + bl 7364b8 │ │ │ │ ldr r2, [pc, #276] @ (333450 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 736a68 │ │ │ │ + bl 736a70 │ │ │ │ ldr r1, [pc, #268] @ (333454 ) │ │ │ │ movs r5, #1 │ │ │ │ ldr r3, [pc, #268] @ (333458 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #268] @ (33345c ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ strb.w r5, [r4, #260] @ 0x104 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 7364b0 │ │ │ │ + bl 7364b8 │ │ │ │ ldr r2, [pc, #252] @ (333460 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 736a68 │ │ │ │ + bl 736a70 │ │ │ │ ldr r3, [r6, #104] @ 0x68 │ │ │ │ str.w r3, [r4, #180] @ 0xb4 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #8 │ │ │ │ add r0, sp, #16 │ │ │ │ ldr r2, [r6, #104] @ 0x68 │ │ │ │ str.w r2, [r4, #216] @ 0xd8 │ │ │ │ @@ -255835,70 +255835,70 @@ │ │ │ │ ldr r2, [pc, #132] @ (333470 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ str.w r0, [r4, #252] @ 0xfc │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 7364b0 │ │ │ │ + bl 7364b8 │ │ │ │ ldr r2, [pc, #116] @ (333474 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #112] @ (333478 ) │ │ │ │ - bl 736a68 │ │ │ │ + bl 736a70 │ │ │ │ ldr r3, [pc, #108] @ (33347c ) │ │ │ │ ldr r2, [pc, #112] @ (333480 ) │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 7363c8 │ │ │ │ + bl 7363d0 │ │ │ │ ldr r2, [pc, #100] @ (333484 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 736a68 │ │ │ │ + bl 736a70 │ │ │ │ b.n 33330e │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ ldr r6, [r2, r6] │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #50 @ 0x32 │ │ │ │ + movs r6, #74 @ 0x4a │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r6, [r5, #21] │ │ │ │ + strb r6, [r0, #22] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r0, [r1, r3] │ │ │ │ + strb r0, [r4, r3] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r0, [sp, #1008] @ 0x3f0 │ │ │ │ + ldr r1, [sp, #80] @ 0x50 │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldc 15, cr15, [fp, #-1020]! @ 0xfffffc04 │ │ │ │ ldc 15, cr15, [r1, #1020] @ 0x3fc │ │ │ │ - ldr r0, [sp, #944] @ 0x3b0 │ │ │ │ + ldr r1, [sp, #16] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r1, [sp, #176] @ 0xb0 │ │ │ │ + ldr r1, [sp, #272] @ 0x110 │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldcl 15, cr15, [r7], #-1020 @ 0xfffffc04 │ │ │ │ stcl 15, cr15, [r5], {255} @ 0xff │ │ │ │ - ldr r1, [sp, #120] @ 0x78 │ │ │ │ + ldr r1, [sp, #216] @ 0xd8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldr r0, [r0, r2] │ │ │ │ lsls r1, r5, #3 │ │ │ │ - @ instruction: 0xfbf80057 │ │ │ │ + ldc2 0, cr0, [r0], {87} @ 0x57 │ │ │ │ stc 15, cr15, [r3, #-1020]! @ 0xfffffc04 │ │ │ │ stcl 15, cr15, [pc, #-1020]! @ 333078 │ │ │ │ - str r7, [sp, #640] @ 0x280 │ │ │ │ + str r7, [sp, #736] @ 0x2e0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r7, [sp, #800] @ 0x320 │ │ │ │ + str r7, [sp, #896] @ 0x380 │ │ │ │ lsls r0, r3, #1 │ │ │ │ @ instruction: 0xfb49ffff │ │ │ │ bl fff67482 <__bss_end__@@Base+0xfec635fe> │ │ │ │ - str r7, [sp, #800] @ 0x320 │ │ │ │ + str r7, [sp, #896] @ 0x380 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r6, [pc, #532] @ (3336b0 ) │ │ │ │ @@ -255932,30 +255932,30 @@ │ │ │ │ mov.w r3, #24 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ it eq │ │ │ │ addeq r4, sp, #36 @ 0x24 │ │ │ │ strd r1, r2, [sp, #24] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ movs r3, #24 │ │ │ │ ldrd r1, r2, [sp, #24] │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ mov r1, r9 │ │ │ │ mov r6, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r8 │ │ │ │ add r2, sp, #32 │ │ │ │ movs r7, #0 │ │ │ │ str r7, [sp, #32] │ │ │ │ - bl 82ce34 │ │ │ │ + bl 82ce3c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3335a4 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3335d6 │ │ │ │ ldrd r3, r2, [r0, #8] │ │ │ │ @@ -256001,19 +256001,19 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ vstr d7, [sp, #16] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 8282b0 │ │ │ │ + bl 8282b8 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ - bl 87eb14 │ │ │ │ + bl 87eb1c │ │ │ │ ldr r2, [pc, #296] @ (3336d8 ) │ │ │ │ ldr r3, [pc, #260] @ (3336b4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -256052,15 +256052,15 @@ │ │ │ │ ldr r1, [pc, #212] @ (3336e4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #686 @ 0x2ae │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 3335a0 │ │ │ │ vldr d7, [pc, #128] @ 3336a8 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #184] @ (3336e8 ) │ │ │ │ mov.w r2, #664 @ 0x298 │ │ │ │ ldr r4, [pc, #184] @ (3336ec ) │ │ │ │ @@ -256069,15 +256069,15 @@ │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ vstr d7, [sp, #16] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 3335a0 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #156] @ (3336f4 ) │ │ │ │ movw r2, #670 @ 0x29e │ │ │ │ ldr r1, [pc, #152] @ (3336f8 ) │ │ │ │ @@ -256086,15 +256086,15 @@ │ │ │ │ ldr r3, [pc, #152] @ (3336fc ) │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str r7, [sp, #12] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 3335a0 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #128] @ (333700 ) │ │ │ │ movw r2, #677 @ 0x2a5 │ │ │ │ ldr r1, [pc, #124] @ (333704 ) │ │ │ │ @@ -256103,15 +256103,15 @@ │ │ │ │ ldr r3, [pc, #124] @ (333708 ) │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str r7, [sp, #12] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 3335a0 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @@ -256119,51 +256119,51 @@ │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r2, [r2, r6] │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r5, [pc, #160] @ (333760 ) │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r4, #13] │ │ │ │ + strb r0, [r7, #13] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strh r0, [r5, r2] │ │ │ │ + strh r0, [r0, r3] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - movs r4, #6 │ │ │ │ + movs r4, #30 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r6, [r2, #10] │ │ │ │ + strb r6, [r5, #10] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r7, [sp, #280] @ 0x118 │ │ │ │ + str r7, [sp, #376] @ 0x178 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r5, [sp, #96] @ 0x60 │ │ │ │ + str r5, [sp, #192] @ 0xc0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldrsb r4, [r1, r2] │ │ │ │ lsls r1, r5, #3 │ │ │ │ - strb r0, [r2, #8] │ │ │ │ + strb r0, [r5, #8] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r7, [sp, #888] @ 0x378 │ │ │ │ + str r7, [sp, #984] @ 0x3d8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r4, [sp, #576] @ 0x240 │ │ │ │ + str r4, [sp, #672] @ 0x2a0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r2, [r5, #7] │ │ │ │ + strb r2, [r0, #8] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r6, [sp, #616] @ 0x268 │ │ │ │ + str r6, [sp, #712] @ 0x2c8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r4, [sp, #432] @ 0x1b0 │ │ │ │ + str r4, [sp, #528] @ 0x210 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r6, [sp, #664] @ 0x298 │ │ │ │ + str r6, [sp, #760] @ 0x2f8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r4, [sp, #272] @ 0x110 │ │ │ │ + str r4, [sp, #368] @ 0x170 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r0, [r7, #6] │ │ │ │ + strb r0, [r2, #7] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r6, [sp, #920] @ 0x398 │ │ │ │ + str r6, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r4, [sp, #112] @ 0x70 │ │ │ │ + str r4, [sp, #208] @ 0xd0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r0, [r2, #6] │ │ │ │ + strb r0, [r5, #6] │ │ │ │ lsls r4, r5, #1 │ │ │ │ │ │ │ │ 0033370c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -256192,25 +256192,25 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #92] @ (3337bc ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ cbz r0, 3337ac │ │ │ │ mov r0, r4 │ │ │ │ - bl 73310c │ │ │ │ - bl 733130 │ │ │ │ + bl 733114 │ │ │ │ + bl 733138 │ │ │ │ ldr.w r4, [r6, #172] @ 0xac │ │ │ │ mov r5, r0 │ │ │ │ cbz r4, 3337ac │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 732cc8 │ │ │ │ + bl 732cd0 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ clz r3, r0 │ │ │ │ cmp r4, #0 │ │ │ │ mov.w r3, r3, lsr #5 │ │ │ │ it eq │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -256225,30 +256225,30 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - mcr2 0, 2, r0, cr14, cr7, {2} │ │ │ │ + mcr2 0, 3, r0, cr6, cr7, {2} │ │ │ │ │ │ │ │ 003337c0 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 733130 │ │ │ │ + bl 733138 │ │ │ │ ldr.w r4, [r4, #172] @ 0xac │ │ │ │ cbz r4, 33380e │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 732cc8 │ │ │ │ + bl 732cd0 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ clz r3, r0 │ │ │ │ cmp r4, #0 │ │ │ │ mov.w r3, r3, lsr #5 │ │ │ │ it eq │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -256273,24 +256273,24 @@ │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #212] @ (333908 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r0 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr r2, [pc, #208] @ (33390c ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #208] @ (333910 ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r3, #212] @ 0xd4 │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r6, #176] @ 0xb0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -256316,15 +256316,15 @@ │ │ │ │ ldrd r2, r3, [r3, #16] │ │ │ │ strd r2, r3, [r4, #8] │ │ │ │ blx 28dc70 │ │ │ │ ldr.w r3, [r6, #176] @ 0xb0 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr.w r0, [r3, fp] │ │ │ │ cbz r0, 3338b8 │ │ │ │ - bl 735880 │ │ │ │ + bl 735888 │ │ │ │ str r0, [r4, #20] │ │ │ │ movs r0, #8 │ │ │ │ mov r5, sl │ │ │ │ blx 28de6c │ │ │ │ ldr.w r2, [r6, #176] @ 0xb0 │ │ │ │ str.w r9, [r0] │ │ │ │ mov r3, r0 │ │ │ │ @@ -256348,41 +256348,41 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - ldr r4, [r4, #124] @ 0x7c │ │ │ │ + ldr r4, [r7, #124] @ 0x7c │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r7, [pc, #232] @ (3339f8 ) │ │ │ │ + ldr r7, [pc, #328] @ (333a58 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - movs r0, #154 @ 0x9a │ │ │ │ + movs r0, #178 @ 0xb2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 00333914 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r5, [pc, #972] @ (333cf4 ) │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r4, r1 │ │ │ │ mov r9, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr r2, [pc, #964] @ (333cf8 ) │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #964] @ (333cfc ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ add.w r7, r5, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr.w r3, [r0, #212] @ 0xd4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 333c7e │ │ │ │ ldrb r2, [r4, #0] │ │ │ │ ldr.w r7, [r6, #256] @ 0x100 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -256559,15 +256559,15 @@ │ │ │ │ ldr r1, [pc, #444] @ (333d08 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -256578,27 +256578,27 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #404] @ (333d14 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 333b30 │ │ │ │ ldr r3, [pc, #392] @ (333d18 ) │ │ │ │ ldr r2, [pc, #392] @ (333d1c ) │ │ │ │ ldr r1, [pc, #396] @ (333d20 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movw r2, #851 @ 0x353 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -256609,15 +256609,15 @@ │ │ │ │ ldr r1, [pc, #356] @ (333d2c ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -256628,15 +256628,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movw r2, #861 @ 0x35d │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -256647,15 +256647,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movw r2, #866 @ 0x362 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -256666,15 +256666,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movw r2, #871 @ 0x367 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -256683,120 +256683,120 @@ │ │ │ │ add.w r3, r5, #172 @ 0xac │ │ │ │ ldr r1, [pc, #208] @ (333d58 ) │ │ │ │ mov.w r2, #836 @ 0x344 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 333b30 │ │ │ │ ldr r3, [pc, #192] @ (333d5c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r4, [pc, #192] @ (333d60 ) │ │ │ │ mov.w r2, #912 @ 0x390 │ │ │ │ ldr r1, [pc, #192] @ (333d64 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 333b30 │ │ │ │ ldr r3, [pc, #172] @ (333d68 ) │ │ │ │ ldr r2, [pc, #172] @ (333d6c ) │ │ │ │ ldr r1, [pc, #176] @ (333d70 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp, #16] │ │ │ │ strd r5, r7, [sp, #8] │ │ │ │ movw r2, #925 @ 0x39d │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 333b30 │ │ │ │ ldr r1, [pc, #148] @ (333d74 ) │ │ │ │ add.w r3, r5, #200 @ 0xc8 │ │ │ │ ldr r0, [pc, #144] @ (333d78 ) │ │ │ │ movw r2, #841 @ 0x349 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r4, [r5, #108] @ 0x6c │ │ │ │ + ldr r4, [r0, #112] @ 0x70 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r6, [pc, #264] @ (333e04 ) │ │ │ │ + ldr r6, [pc, #360] @ (333e64 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r0, r4, #6 │ │ │ │ + subs r0, r7, #6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r4, [r2, #76] @ 0x4c │ │ │ │ + ldr r4, [r5, #76] @ 0x4c │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r3, [sp, #640] @ 0x280 │ │ │ │ + str r3, [sp, #736] @ 0x2e0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r6, [r2, #58] @ 0x3a │ │ │ │ + ldrh r6, [r5, #58] @ 0x3a │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r2, [r4, #72] @ 0x48 │ │ │ │ + ldr r2, [r7, #72] @ 0x48 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r2, [sp, #848] @ 0x350 │ │ │ │ + str r2, [sp, #944] @ 0x3b0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r4, [r4, #56] @ 0x38 │ │ │ │ + ldrh r4, [r7, #56] @ 0x38 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [r1, #72] @ 0x48 │ │ │ │ + ldr r4, [r4, #72] @ 0x48 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r2, [sp, #816] @ 0x330 │ │ │ │ + str r2, [sp, #912] @ 0x390 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r6, [r1, #56] @ 0x38 │ │ │ │ + ldrh r6, [r4, #56] @ 0x38 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r0, [r3, #68] @ 0x44 │ │ │ │ + ldr r0, [r6, #68] @ 0x44 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r2, [sp, #720] @ 0x2d0 │ │ │ │ + str r2, [sp, #816] @ 0x330 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r2, [r3, #54] @ 0x36 │ │ │ │ + ldrh r2, [r6, #54] @ 0x36 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [r5, #64] @ 0x40 │ │ │ │ + ldr r4, [r0, #68] @ 0x44 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r2, [sp, #656] @ 0x290 │ │ │ │ + str r2, [sp, #752] @ 0x2f0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r6, [r5, #52] @ 0x34 │ │ │ │ + ldrh r6, [r0, #54] @ 0x36 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [r7, #60] @ 0x3c │ │ │ │ + ldr r4, [r2, #64] @ 0x40 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r2, [sp, #576] @ 0x240 │ │ │ │ + str r2, [sp, #672] @ 0x2a0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r6, [r7, #50] @ 0x32 │ │ │ │ + ldrh r6, [r2, #52] @ 0x34 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [r1, #60] @ 0x3c │ │ │ │ + ldr r4, [r4, #60] @ 0x3c │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r2, [sp, #496] @ 0x1f0 │ │ │ │ + str r2, [sp, #592] @ 0x250 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r6, [r1, #50] @ 0x32 │ │ │ │ + ldrh r6, [r4, #50] @ 0x32 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r1, [sp, #536] @ 0x218 │ │ │ │ + str r1, [sp, #632] @ 0x278 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r2, [r3, #48] @ 0x30 │ │ │ │ + ldrh r2, [r6, #48] @ 0x30 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [r7, #52] @ 0x34 │ │ │ │ + ldr r4, [r2, #56] @ 0x38 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r2, [sp, #392] @ 0x188 │ │ │ │ + str r2, [sp, #488] @ 0x1e8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r4, [r7, #46] @ 0x2e │ │ │ │ + ldrh r4, [r2, #48] @ 0x30 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r0, [r4, #52] @ 0x34 │ │ │ │ + ldr r0, [r7, #52] @ 0x34 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r2, [sp, #456] @ 0x1c8 │ │ │ │ + str r2, [sp, #552] @ 0x228 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r6, [r3, #46] @ 0x2e │ │ │ │ + ldrh r6, [r6, #46] @ 0x2e │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r6, [r7, #44] @ 0x2c │ │ │ │ + ldrh r6, [r2, #46] @ 0x2e │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r1, [sp, #336] @ 0x150 │ │ │ │ + str r1, [sp, #432] @ 0x1b0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00333d7c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -256805,28 +256805,28 @@ │ │ │ │ ldr r3, [pc, #40] @ (333db8 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #40] @ (333dbc ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 736448 │ │ │ │ + bl 736450 │ │ │ │ ldr r2, [pc, #28] @ (333dc0 ) │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 736bb8 │ │ │ │ + b.w 736bc0 │ │ │ │ nop │ │ │ │ - cbz r0, 333df0 │ │ │ │ + cbz r0, 333df6 │ │ │ │ lsls r7, r2, #1 │ │ │ │ bl 3fbdba │ │ │ │ @ instruction: 0xe83bffff │ │ │ │ - str r1, [sp, #824] @ 0x338 │ │ │ │ + str r1, [sp, #920] @ 0x398 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00333dc4 : │ │ │ │ ldrb.w r0, [r0, #42] @ 0x2a │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -256870,22 +256870,22 @@ │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 7357c4 │ │ │ │ + bl 7357cc │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #12] @ (333e3c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f05c │ │ │ │ + bl 87f064 │ │ │ │ movs r0, #1 │ │ │ │ blx 28da78 │ │ │ │ - str r1, [sp, #448] @ 0x1c0 │ │ │ │ + str r1, [sp, #544] @ 0x220 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00333e40 : │ │ │ │ ldr.w r3, [r0, #160] @ 0xa0 │ │ │ │ cbz r3, 333e4a │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cbz r2, 333e54 │ │ │ │ @@ -256901,25 +256901,25 @@ │ │ │ │ 00333e5c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr.w ip, [pc, #80] @ 333ec4 │ │ │ │ ldr r2, [pc, #80] @ (333ec8 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #80] @ (333ecc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr.w r3, [r0, #168] @ 0xa8 │ │ │ │ cbz r3, 333e9e │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ ldr.w r3, [r0, #160] @ 0xa0 │ │ │ │ @@ -256933,19 +256933,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [r3, #0] │ │ │ │ b.n 333eac │ │ │ │ nop │ │ │ │ - ldr r4, [r4, #24] │ │ │ │ + ldr r4, [r7, #24] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r0, [pc, #1000] @ (3342b4 ) │ │ │ │ + ldr r1, [pc, #72] @ (333f14 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r4, r3, r1 │ │ │ │ + subs r4, r6, r1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 00333ed0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3832] @ 0xef8 │ │ │ │ @@ -256970,23 +256970,23 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ cmp r5, r3 │ │ │ │ it ne │ │ │ │ cmpne r5, #0 │ │ │ │ mov sl, r3 │ │ │ │ it eq │ │ │ │ addeq r5, sp, #64 @ 0x40 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr.w r2, [pc, #2132] @ 33477c │ │ │ │ add.w r3, r9, #72 @ 0x48 │ │ │ │ ldr.w r1, [pc, #2128] @ 334780 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ mov r7, r0 │ │ │ │ movs r0, #7 │ │ │ │ bl 599bc4 │ │ │ │ ldr.w r3, [pc, #2108] @ 334784 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cbnz r3, 333f5e │ │ │ │ @@ -256999,15 +256999,15 @@ │ │ │ │ beq.w 334114 │ │ │ │ ldr.w r3, [pc, #2080] @ 334788 │ │ │ │ ldr.w r1, [pc, #2080] @ 33478c │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r2, r3 │ │ │ │ - bl 734f14 │ │ │ │ + bl 734f1c │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, r0 │ │ │ │ bne.w 334194 │ │ │ │ ldr.w r3, [r4, #256] @ 0x100 │ │ │ │ cbz r3, 333f9c │ │ │ │ mov r0, r4 │ │ │ │ bl 335d40 │ │ │ │ @@ -257018,29 +257018,29 @@ │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 33415c │ │ │ │ ldr.w r3, [r4, #168] @ 0xa8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 334050 │ │ │ │ mov r0, r4 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr.w r3, [pc, #2012] @ 334790 │ │ │ │ ldr.w r2, [pc, #2012] @ 334794 │ │ │ │ ldr.w r1, [pc, #2012] @ 334798 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov sl, r3 │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ mov r8, r0 │ │ │ │ ldr.w r0, [r4, #168] @ 0xa8 │ │ │ │ - bl 733130 │ │ │ │ + bl 733138 │ │ │ │ mov r9, r0 │ │ │ │ ldr.w r6, [r8, #160] @ 0xa0 │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 334458 │ │ │ │ ldr r1, [r6, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 334740 │ │ │ │ @@ -257048,15 +257048,15 @@ │ │ │ │ cbz r6, 334000 │ │ │ │ b.n 334754 │ │ │ │ adds r6, #4 │ │ │ │ ldr r1, [r3, r6] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 3345d2 │ │ │ │ mov r0, r9 │ │ │ │ - bl 732cc8 │ │ │ │ + bl 732cd0 │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 333ff6 │ │ │ │ ldr r3, [r3, r6] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3345d2 │ │ │ │ ldr.w r5, [pc, #1924] @ 33479c │ │ │ │ @@ -257065,74 +257065,74 @@ │ │ │ │ ldr.w r1, [pc, #1920] @ 3347a4 │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #332 @ 0x14c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 33472c │ │ │ │ ldr.w r2, [r0, #156] @ 0x9c │ │ │ │ cbz r2, 334050 │ │ │ │ ldr.w r0, [pc, #1892] @ 3347a8 │ │ │ │ ldr.w r1, [r4, #168] @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ - bl 87f0c8 │ │ │ │ + bl 87f0d0 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ cbz r3, 3340a6 │ │ │ │ ldr.w r0, [pc, #1876] @ 3347ac │ │ │ │ movs r3, #24 │ │ │ │ ldr.w r2, [pc, #1876] @ 3347b0 │ │ │ │ movs r6, #0 │ │ │ │ ldr.w r1, [pc, #1872] @ 3347b4 │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr.w r5, [pc, #1864] @ 3347b8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r1, [pc, #1856] @ 3347bc │ │ │ │ strb.w r6, [r0, #41] @ 0x29 │ │ │ │ add r5, pc │ │ │ │ ldr.w r0, [pc, #1852] @ 3347c0 │ │ │ │ movs r3, #1 │ │ │ │ add r1, pc │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 732ac8 │ │ │ │ + bl 732ad0 │ │ │ │ ldr.w r1, [pc, #1840] @ 3347c4 │ │ │ │ ldr.w r0, [pc, #1840] @ 3347c8 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 732ac8 │ │ │ │ + bl 732ad0 │ │ │ │ ldr.w r0, [r4, #172] @ 0xac │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr.w r1, [pc, #1820] @ 3347cc │ │ │ │ ldr.w r2, [pc, #1820] @ 3347d0 │ │ │ │ movw r3, #1743 @ 0x6cf │ │ │ │ add r1, pc │ │ │ │ adds r1, #228 @ 0xe4 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr.w r1, [pc, #1808] @ 3347d4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ bl 2c2770 │ │ │ │ ldr r3, [r7, #68] @ 0x44 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ movs r0, #4 │ │ │ │ - bl 72f984 │ │ │ │ + bl 72f98c │ │ │ │ ldrd r1, r0, [sp, #64] @ 0x40 │ │ │ │ - bl 87eb14 │ │ │ │ + bl 87eb1c │ │ │ │ ldr.w r2, [pc, #1776] @ 3347d8 │ │ │ │ ldr.w r3, [pc, #1668] @ 334770 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #220] @ 0xdc │ │ │ │ eors r2, r3 │ │ │ │ @@ -257151,17 +257151,17 @@ │ │ │ │ beq.w 333f84 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 333f84 │ │ │ │ bl 335008 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 333f84 │ │ │ │ - bl 735da4 │ │ │ │ + bl 735dac │ │ │ │ ldr.w r1, [r7, #196] @ 0xc4 │ │ │ │ - bl 733eec │ │ │ │ + bl 733ef4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 33466a │ │ │ │ ldr.w r3, [pc, #1688] @ 3347dc │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ @@ -257181,45 +257181,45 @@ │ │ │ │ add.w r3, r9, #228 @ 0xe4 │ │ │ │ ldr.w r1, [pc, #1644] @ 3347e4 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1671 @ 0x687 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ ldrd r1, r0, [sp, #64] @ 0x40 │ │ │ │ - bl 87eb14 │ │ │ │ + bl 87eb1c │ │ │ │ b.n 3340e4 │ │ │ │ ldr.w r3, [pc, #1616] @ 3347e8 │ │ │ │ mov.w r2, #1680 @ 0x690 │ │ │ │ ldr.w r4, [pc, #1612] @ 3347ec │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r1, [pc, #1612] @ 3347f0 │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 33418a │ │ │ │ movs r0, #0 │ │ │ │ ldr.w r6, [pc, #1592] @ 3347f4 │ │ │ │ blx 28bddc │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr.w r2, [pc, #1580] @ 3347f8 │ │ │ │ ldr.w r1, [pc, #1580] @ 3347fc │ │ │ │ add.w r3, r6, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ mov r3, r0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r3, [r3, #212] @ 0xd4 │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r4, #256] @ 0x100 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -257375,25 +257375,25 @@ │ │ │ │ mov r0, fp │ │ │ │ movs r1, #1 │ │ │ │ blx 28b4a8 │ │ │ │ ldrb.w r3, [r7, #183] @ 0xb7 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 333f9c │ │ │ │ mov r0, r4 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr.w r3, [pc, #1144] @ 334824 │ │ │ │ ldr.w r2, [pc, #1144] @ 334828 │ │ │ │ ldr.w r1, [pc, #1144] @ 33482c │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr.w r3, [r0, #212] @ 0xd4 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r6, [r4, #256] @ 0x100 │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [pc, #1100] @ 334820 │ │ │ │ mov r9, r0 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -257459,33 +257459,33 @@ │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ adds r6, #1 │ │ │ │ cmp r3, r6 │ │ │ │ bls.n 33453c │ │ │ │ ldr.w r3, [r8] │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r1, [r3, r6, lsl #2] │ │ │ │ - bl 732cc8 │ │ │ │ + bl 732cd0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33446e │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r8 │ │ │ │ blx 28c558 │ │ │ │ b.n 334016 │ │ │ │ ldr r1, [pc, #920] @ (334830 ) │ │ │ │ ldrd r2, r3, [r6, #80] @ 0x50 │ │ │ │ add r1, pc │ │ │ │ blx 28c0bc │ │ │ │ b.n 3342b6 │ │ │ │ ldr r0, [pc, #912] @ (334834 ) │ │ │ │ ldr.w r1, [fp] │ │ │ │ add r0, pc │ │ │ │ - bl 87f0c8 │ │ │ │ + bl 87f0d0 │ │ │ │ ldr r0, [pc, #904] @ (334838 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f0c8 │ │ │ │ + bl 87f0d0 │ │ │ │ b.n 334390 │ │ │ │ ldr.w ip, [r3] │ │ │ │ cmp.w ip, #0 │ │ │ │ ble.w 33437a │ │ │ │ add.w lr, r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ mov.w r9, #152 @ 0x98 │ │ │ │ @@ -257502,15 +257502,15 @@ │ │ │ │ beq.n 3344d8 │ │ │ │ mla r0, r9, r1, lr │ │ │ │ ldrb r6, [r0, #12] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 3344d0 │ │ │ │ ldr r0, [pc, #840] @ (33483c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f05c │ │ │ │ + bl 87f064 │ │ │ │ movs r0, #1 │ │ │ │ blx 28da78 │ │ │ │ ldr r1, [pc, #828] @ (334840 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 28c0bc │ │ │ │ b.n 33433c │ │ │ │ @@ -257543,19 +257543,19 @@ │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #308 @ 0x134 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ movw r2, #1633 @ 0x661 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ ldr r1, [pc, #760] @ (334860 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 87e3f4 │ │ │ │ + bl 87e3fc │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ cbz r3, 3345c2 │ │ │ │ ldr r7, [pc, #748] @ (334864 ) │ │ │ │ mov fp, r6 │ │ │ │ ldr.w r9, [pc, #748] @ 334868 │ │ │ │ movs r4, #0 │ │ │ │ ldr.w sl, [pc, #748] @ 33486c │ │ │ │ @@ -257573,15 +257573,15 @@ │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, r4 │ │ │ │ ite ne │ │ │ │ movne r3, r6 │ │ │ │ moveq r3, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ - bl 87e3f4 │ │ │ │ + bl 87e3fc │ │ │ │ mov r0, r5 │ │ │ │ blx 28b964 │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ cmp r3, r4 │ │ │ │ bhi.n 33458c │ │ │ │ mov r6, fp │ │ │ │ mov r0, r6 │ │ │ │ @@ -257599,23 +257599,23 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #308 @ 0x134 │ │ │ │ strd r2, r0, [sp] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #1600 @ 0x640 │ │ │ │ mov r0, r5 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 33469a │ │ │ │ ldr r1, [pc, #628] @ (33487c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 87e3f4 │ │ │ │ + bl 87e3fc │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 334658 │ │ │ │ ldr.w r9, [pc, #616] @ 334880 │ │ │ │ movs r4, #4 │ │ │ │ ldr r7, [pc, #612] @ (334884 ) │ │ │ │ ldr.w sl, [pc, #616] @ 334888 │ │ │ │ @@ -257629,26 +257629,26 @@ │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, r4] │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, r9 │ │ │ │ movne r3, r7 │ │ │ │ - bl 87e3f4 │ │ │ │ + bl 87e3fc │ │ │ │ mov r0, r6 │ │ │ │ blx 28b964 │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r0, [r3, r4] │ │ │ │ adds r4, #4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 334628 │ │ │ │ ldr r1, [pc, #560] @ (33488c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 87e3f4 │ │ │ │ + bl 87e3fc │ │ │ │ mov r0, fp │ │ │ │ blx 28b964 │ │ │ │ b.n 33418a │ │ │ │ ldr.w r1, [r7, #196] @ 0xc4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [pc, #540] @ (334890 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -257656,29 +257656,29 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #540] @ (334898 ) │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1687 @ 0x697 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ ldr r1, [pc, #528] @ (33489c ) │ │ │ │ ldr.w r2, [r7, #196] @ 0xc4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 87e3f4 │ │ │ │ + bl 87e3fc │ │ │ │ b.n 33418a │ │ │ │ ldr r0, [r3, #0] │ │ │ │ bl 295ba8 │ │ │ │ ldr r1, [pc, #508] @ (3348a0 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 87e3f4 │ │ │ │ + bl 87e3fc │ │ │ │ mov r0, r4 │ │ │ │ blx 28b964 │ │ │ │ b.n 334662 │ │ │ │ ldrd lr, r3, [r6, #112] @ 0x70 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldrd r2, r1, [r5, #280] @ 0x118 │ │ │ │ cmp r3, r1 │ │ │ │ @@ -257699,23 +257699,23 @@ │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ strd r7, r1, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str.w lr, [sp, #8] │ │ │ │ strd ip, sl, [sp] │ │ │ │ - bl 87f0c8 │ │ │ │ + bl 87f0d0 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [r3, #0] │ │ │ │ b.n 334442 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #412] @ (3348a8 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 87f05c │ │ │ │ + bl 87f064 │ │ │ │ movs r0, #1 │ │ │ │ blx 28da78 │ │ │ │ ldr r1, [pc, #400] @ (3348ac ) │ │ │ │ add.w r3, r6, #252 @ 0xfc │ │ │ │ ldr r0, [pc, #400] @ (3348b0 ) │ │ │ │ movw r2, #1455 @ 0x5af │ │ │ │ add r1, pc │ │ │ │ @@ -257746,197 +257746,197 @@ │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r5, [pc, #264] @ (334878 ) │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #160] @ (334818 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r3, #16] │ │ │ │ + ldr r0, [r6, #16] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r0, [pc, #296] @ (3348a8 ) │ │ │ │ + ldr r0, [pc, #392] @ (334908 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r2, r5, r6 │ │ │ │ + adds r2, r0, r7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ adds r0, r2, r1 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r2, #18] │ │ │ │ + ldrb r6, [r5, #18] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r2, [r4, #4] │ │ │ │ + ldr r2, [r7, #4] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - blxns r7 │ │ │ │ + blxns sl │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r4, r3, r4 │ │ │ │ + adds r4, r6, r4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r4, [r7, #124] @ 0x7c │ │ │ │ + ldr r4, [r2, #0] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - bx sp │ │ │ │ + @ instruction: 0x4782 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r6, [r0, r0] │ │ │ │ + ldrb r6, [r3, r0] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r3, [sp, #920] @ 0x398 │ │ │ │ + str r3, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r4, [r7, #120] @ 0x78 │ │ │ │ + str r4, [r2, #124] @ 0x7c │ │ │ │ lsls r4, r5, #1 │ │ │ │ - bx r2 │ │ │ │ + bx r5 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r6, r6, r1 │ │ │ │ + adds r6, r1, r2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r0, r0, r0 │ │ │ │ + subs r0, r3, r0 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - str r3, [sp, #816] @ 0x330 │ │ │ │ + str r3, [sp, #912] @ 0x390 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r5, #108 @ 0x6c │ │ │ │ + cmp r5, #132 @ 0x84 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r3, [sp, #792] @ 0x318 │ │ │ │ + str r3, [sp, #888] @ 0x378 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r6, #212 @ 0xd4 │ │ │ │ + movs r6, #236 @ 0xec │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r6, [r4, #116] @ 0x74 │ │ │ │ + str r6, [r7, #116] @ 0x74 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrh r4, [r4, #14] │ │ │ │ + ldrh r4, [r7, #14] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh.w r0, [r2, pc, lsl #1] │ │ │ │ + str.w r0, [sl, pc, lsl #1] │ │ │ │ ldr r3, [pc, #320] @ (33491c ) │ │ │ │ lsls r1, r5, #3 │ │ │ │ strh r6, [r3, #60] @ 0x3c │ │ │ │ lsls r2, r7, #3 │ │ │ │ - ldrh r4, [r2, #50] @ 0x32 │ │ │ │ + ldrh r4, [r5, #50] @ 0x32 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r0, [r5, #8] │ │ │ │ + ldrh r0, [r0, #10] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r2, [r7, #100] @ 0x64 │ │ │ │ + str r2, [r2, #104] @ 0x68 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrh r0, [r2, #50] @ 0x32 │ │ │ │ + ldrh r0, [r5, #50] @ 0x32 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r4, [r7, #6] │ │ │ │ + ldrh r4, [r2, #8] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r4, [r3, #100] @ 0x64 │ │ │ │ + str r4, [r6, #100] @ 0x64 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - cmp lr, r4 │ │ │ │ + cmp lr, r7 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - asrs r6, r0, #28 │ │ │ │ + asrs r6, r3, #28 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r6, [r1, #60] @ 0x3c │ │ │ │ + ldrh r6, [r4, #60] @ 0x3c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r7!, {r4, r5, r6} │ │ │ │ + ldmia r7, {r3, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r2, [r3, #52] @ 0x34 │ │ │ │ + ldrh r2, [r6, #52] @ 0x34 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r4, [r1, #52] @ 0x34 │ │ │ │ + ldrh r4, [r4, #52] @ 0x34 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r2, [r0, #52] @ 0x34 │ │ │ │ + ldrh r2, [r3, #52] @ 0x34 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r4, [r6, #50] @ 0x32 │ │ │ │ + ldrh r4, [r1, #52] @ 0x34 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r6, [r4, #50] @ 0x32 │ │ │ │ + ldrh r6, [r7, #50] @ 0x32 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r0, fp │ │ │ │ + add r0, lr │ │ │ │ lsls r2, r4, #1 │ │ │ │ strh r0, [r2, r0] │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r5, #68] @ 0x44 │ │ │ │ + str r4, [r0, #72] @ 0x48 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - mvns r4, r0 │ │ │ │ + mvns r4, r3 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - asrs r6, r4, #20 │ │ │ │ + asrs r6, r7, #20 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r6, [r7, #36] @ 0x24 │ │ │ │ + ldrh r6, [r2, #38] @ 0x26 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r0, [r3, #44] @ 0x2c │ │ │ │ + ldrh r0, [r6, #44] @ 0x2c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r4, [r7, #44] @ 0x2c │ │ │ │ + ldrh r4, [r2, #46] @ 0x2e │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r0, [r3, #38] @ 0x26 │ │ │ │ + ldrh r0, [r6, #38] @ 0x26 │ │ │ │ lsls r0, r3, #1 │ │ │ │ + ldmia r4!, {r2, r6, r7} │ │ │ │ + lsls r7, r2, #1 │ │ │ │ + ldmia r4, {r3, r4, r5, r7} │ │ │ │ + lsls r7, r2, #1 │ │ │ │ ldmia r4!, {r2, r3, r5, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ ldmia r4!, {r5, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ ldmia r4, {r2, r4, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldmia r4!, {r3, r7} │ │ │ │ - lsls r7, r2, #1 │ │ │ │ - ldmia r4, {r2, r3, r4, r5, r6} │ │ │ │ - lsls r7, r2, #1 │ │ │ │ - str r4, [r2, #44] @ 0x2c │ │ │ │ + str r4, [r5, #44] @ 0x2c │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrh r6, [r0, #52] @ 0x34 │ │ │ │ + ldrh r6, [r3, #52] @ 0x34 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r4, [r2, #42] @ 0x2a │ │ │ │ + strh r4, [r5, #42] @ 0x2a │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r4, [r4, #52] @ 0x34 │ │ │ │ + ldrh r4, [r7, #52] @ 0x34 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r4!, {r1, r2, r3, r5} │ │ │ │ + ldmia r4!, {r1, r2, r6} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add sp, #40 @ 0x28 │ │ │ │ + add sp, #136 @ 0x88 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldmia r5, {r2, r3, r5, r6, r7} │ │ │ │ + ldmia r6!, {r2} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r6, [r7, #32] │ │ │ │ + str r6, [r2, #36] @ 0x24 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrh r4, [r6, #46] @ 0x2e │ │ │ │ + ldrh r4, [r1, #48] @ 0x30 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r2, [r7, #36] @ 0x24 │ │ │ │ + strh r2, [r2, #38] @ 0x26 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r4, [r0, #48] @ 0x30 │ │ │ │ + ldrh r4, [r3, #48] @ 0x30 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - sbcs r2, r3 │ │ │ │ + sbcs r2, r6 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldmia r3, {r2, r3, r7} │ │ │ │ + ldmia r3!, {r2, r5, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldmia r5!, {r1, r2, r3, r6} │ │ │ │ + ldmia r5, {r1, r2, r5, r6} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r7, sp, #208 @ 0xd0 │ │ │ │ + add r7, sp, #304 @ 0x130 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r2, [r5, #24] │ │ │ │ + str r2, [r0, #28] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrh r0, [r0, #14] │ │ │ │ + ldrh r0, [r3, #14] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r0, [r5, #32] │ │ │ │ + strh r0, [r0, #34] @ 0x22 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r6, [r1, #16] │ │ │ │ + ldrh r6, [r4, #16] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r2, [r1, #42] @ 0x2a │ │ │ │ + ldrh r2, [r4, #42] @ 0x2a │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r4, [r3, #32] │ │ │ │ + ldrh r4, [r6, #32] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r0, [r1, #24] │ │ │ │ + ldrh r0, [r4, #24] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r4, [r0, #28] │ │ │ │ + strh r4, [r3, #28] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r2, [r2, #16] │ │ │ │ + ldrh r2, [r5, #16] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r0, [r6, #26] │ │ │ │ + strh r0, [r1, #28] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r2, [r5, #38] @ 0x26 │ │ │ │ + ldrh r2, [r0, #40] @ 0x28 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r4, [r3, #26] │ │ │ │ + strh r4, [r6, #26] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r6, [r1, #34] @ 0x22 │ │ │ │ + ldrh r6, [r4, #34] @ 0x22 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r0, [r1, #26] │ │ │ │ + strh r0, [r4, #26] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r2, [r3, #34] @ 0x22 │ │ │ │ + ldrh r2, [r6, #34] @ 0x22 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 003348cc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #48] @ (33490c ) │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ adds r0, r3, #4 │ │ │ │ - bl 880108 │ │ │ │ + bl 880110 │ │ │ │ movs r0, #5 │ │ │ │ - bl 72f96c │ │ │ │ + bl 72f974 │ │ │ │ cbz r0, 3348fc │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ movs r0, #0 │ │ │ │ @@ -257945,15 +257945,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ strh r0, [r1, #0] │ │ │ │ lsls r2, r7, #3 │ │ │ │ │ │ │ │ 00334910 : │ │ │ │ - b.w 880120 │ │ │ │ + b.w 880128 │ │ │ │ │ │ │ │ 00334914 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ (3349b8 ) │ │ │ │ @@ -257977,22 +257977,22 @@ │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ bl 338944 │ │ │ │ ldr r4, [pc, #108] @ (3349c8 ) │ │ │ │ movs r0, #5 │ │ │ │ - bl 72f984 │ │ │ │ + bl 72f98c │ │ │ │ add r4, pc │ │ │ │ - bl 72ef84 │ │ │ │ + bl 72ef8c │ │ │ │ bl 3398dc │ │ │ │ bl 338bb4 │ │ │ │ adds r0, r4, #4 │ │ │ │ movs r1, #0 │ │ │ │ - bl 880140 │ │ │ │ + bl 880148 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r0, [r3, #28] │ │ │ │ cbz r0, 33498e │ │ │ │ ldr r3, [pc, #64] @ (3349c0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r3 │ │ │ │ @@ -258029,61 +258029,61 @@ │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #100] @ (334a40 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r1 │ │ │ │ mov r7, r0 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ cbz r0, 334a1a │ │ │ │ mov r5, r0 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr r3, [pc, #80] @ (334a44 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #80] @ (334a48 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #30 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ movs r2, #1 │ │ │ │ mov r3, r0 │ │ │ │ strb r2, [r4, #8] │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ ldr.w r1, [r2], #4 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbnz r3, 334a3a │ │ │ │ ldr r1, [pc, #48] @ (334a4c ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 7333fc │ │ │ │ + bl 733404 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 334a28 │ │ │ │ - ldr r7, [pc, #248] @ (334b3c ) │ │ │ │ + ldr r7, [pc, #344] @ (334b9c ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsh r4, [r6, r7] │ │ │ │ + str r4, [r1, #0] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r4, [sp, #832] @ 0x340 │ │ │ │ + str r4, [sp, #928] @ 0x3a0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ @ instruction: 0xffa9ffff │ │ │ │ ldr r0, [pc, #4] @ (334a58 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ ldc2l 0, cr0, [r2, #472]! @ 0x1d8 │ │ │ │ │ │ │ │ 00334a5c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -258095,24 +258095,24 @@ │ │ │ │ strd r0, r3, [sp, #8] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [pc, #116] @ (334af0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 73521c │ │ │ │ + bl 735224 │ │ │ │ ldr r1, [pc, #104] @ (334af4 ) │ │ │ │ add r2, sp, #8 │ │ │ │ add r1, pc │ │ │ │ - bl 7333fc │ │ │ │ + bl 733404 │ │ │ │ ldrb.w r3, [sp, #16] │ │ │ │ cbz r3, 334aca │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ - bl 87eb14 │ │ │ │ + bl 87eb1c │ │ │ │ ldr r2, [pc, #84] @ (334af8 ) │ │ │ │ ldr r3, [pc, #72] @ (334af0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -258132,48 +258132,48 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #44] @ (334b04 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 334aa2 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ rors r2, r1 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f16 , , │ │ │ │ sbcs r6, r2 │ │ │ │ lsls r1, r5, #3 │ │ │ │ - ldrsh r6, [r2, r4] │ │ │ │ + ldrsh r6, [r5, r4] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r4, [sp, #96] @ 0x60 │ │ │ │ + str r4, [sp, #192] @ 0xc0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r4, [sp, #16] │ │ │ │ + str r4, [sp, #112] @ 0x70 │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (334b10 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ stc2l 0, cr0, [lr, #-472]! @ 0xfffffe28 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #84] @ 334b7c │ │ │ │ ldr r2, [pc, #84] @ (334b80 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #84] @ (334b84 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [pc, #72] @ (334b88 ) │ │ │ │ ldr r2, [pc, #76] @ (334b8c ) │ │ │ │ mov.w ip, #1 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #72] @ (334b90 ) │ │ │ │ str r3, [r0, #60] @ 0x3c │ │ │ │ add r2, pc │ │ │ │ @@ -258189,25 +258189,25 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ - ldrsh r2, [r4, r3] │ │ │ │ + ldrsh r2, [r7, r3] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - subs r4, #76 @ 0x4c │ │ │ │ + subs r4, #100 @ 0x64 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsrs r2, r5, #22 │ │ │ │ + lsrs r2, r0, #23 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r3, [sp, #816] @ 0x330 │ │ │ │ + str r3, [sp, #912] @ 0x390 │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r3, #60] @ 0x3c │ │ │ │ + str r0, [r6, #60] @ 0x3c │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #168] @ 0xa8 │ │ │ │ @@ -258230,25 +258230,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #24] @ (334bf8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f05c │ │ │ │ + bl 87f064 │ │ │ │ movs r0, #1 │ │ │ │ blx 28da78 │ │ │ │ ldr r0, [pc, #16] @ (334bfc ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f05c │ │ │ │ + bl 87f064 │ │ │ │ movs r0, #1 │ │ │ │ blx 28da78 │ │ │ │ - str r3, [sp, #376] @ 0x178 │ │ │ │ + str r3, [sp, #472] @ 0x1d8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r3, [sp, #208] @ 0xd0 │ │ │ │ + str r3, [sp, #304] @ 0x130 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3720] @ 0xe88 │ │ │ │ sub sp, #340 @ 0x154 │ │ │ │ movs r3, #0 │ │ │ │ @@ -258262,24 +258262,24 @@ │ │ │ │ ldr r3, [pc, #704] @ (334ee4 ) │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #332] @ 0x14c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr r3, [pc, #688] @ (334ee8 ) │ │ │ │ ldr r2, [pc, #688] @ (334eec ) │ │ │ │ ldr r1, [pc, #692] @ (334ef0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldrb.w r2, [sl] │ │ │ │ ldr.w r3, [r5, #256] @ 0x100 │ │ │ │ mov r9, r0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 334d22 │ │ │ │ ldrh.w r7, [sl, #2] │ │ │ │ cmp r7, #127 @ 0x7f │ │ │ │ @@ -258341,45 +258341,45 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ adds r3, #20 │ │ │ │ add r1, pc │ │ │ │ movs r2, #115 @ 0x73 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 334d42 │ │ │ │ ldr.w r3, [r5, #256] @ 0x100 │ │ │ │ ldrb r3, [r3, #5] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 334e78 │ │ │ │ ldrh.w r1, [sl, #30] │ │ │ │ cmp r1, #127 @ 0x7f │ │ │ │ itt ls │ │ │ │ ldrls r3, [sp, #20] │ │ │ │ strhls r1, [r3, #16] │ │ │ │ bls.n 334c86 │ │ │ │ ldr r0, [pc, #488] @ (334f00 ) │ │ │ │ movs r2, #127 @ 0x7f │ │ │ │ add r0, pc │ │ │ │ - bl 87f05c │ │ │ │ + bl 87f064 │ │ │ │ b.n 334d42 │ │ │ │ ldrh r7, [r3, #0] │ │ │ │ cmp r7, #127 @ 0x7f │ │ │ │ bls.n 334c60 │ │ │ │ ldr r3, [pc, #472] @ (334f04 ) │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ ldr r4, [pc, #472] @ (334f08 ) │ │ │ │ ldr r1, [pc, #476] @ (334f0c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ adds r3, #20 │ │ │ │ strd r4, r7, [sp] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ ldr r2, [pc, #460] @ (334f10 ) │ │ │ │ ldr r3, [pc, #412] @ (334ee4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #332] @ 0x14c │ │ │ │ eors r2, r3 │ │ │ │ @@ -258413,36 +258413,36 @@ │ │ │ │ bne.n 334e42 │ │ │ │ ldr.w r0, [sl, #24] │ │ │ │ cbz r0, 334dde │ │ │ │ ldr r6, [pc, #380] @ (334f1c ) │ │ │ │ movs r2, #0 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 735e3c │ │ │ │ + bl 735e44 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 334e92 │ │ │ │ - bl 733558 │ │ │ │ + bl 733560 │ │ │ │ ldr r1, [pc, #364] @ (334f20 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 734f14 │ │ │ │ + bl 734f1c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [pc, #352] @ (334f24 ) │ │ │ │ strd r0, r1, [r3] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #348] @ (334f28 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #1 │ │ │ │ ldr r1, [pc, #328] @ (334f2c ) │ │ │ │ add r7, r3 │ │ │ │ strb r3, [r2, #12] │ │ │ │ @@ -258455,15 +258455,15 @@ │ │ │ │ movlt r7, r0 │ │ │ │ str r7, [r1, #8] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r2, #0] │ │ │ │ b.n 334d42 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ - bl 87eb14 │ │ │ │ + bl 87eb1c │ │ │ │ b.n 334d42 │ │ │ │ ldr r3, [pc, #292] @ (334f30 ) │ │ │ │ movs r2, #85 @ 0x55 │ │ │ │ ldr r4, [pc, #292] @ (334f34 ) │ │ │ │ ldr r1, [pc, #292] @ (334f38 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ @@ -258481,15 +258481,15 @@ │ │ │ │ ldr r1, [pc, #276] @ (334f44 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 334d42 │ │ │ │ movs r1, #1 │ │ │ │ str r1, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 334e28 │ │ │ │ ldr.w r3, [sl, #24] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -258503,135 +258503,135 @@ │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 334d96 │ │ │ │ ldr r0, [pc, #220] @ (334f4c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f0c8 │ │ │ │ + bl 87f0d0 │ │ │ │ b.n 334d96 │ │ │ │ ldr r3, [pc, #212] @ (334f50 ) │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ ldr r4, [pc, #212] @ (334f54 ) │ │ │ │ ldr r1, [pc, #216] @ (334f58 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 334d42 │ │ │ │ ldr r3, [pc, #200] @ (334f5c ) │ │ │ │ movs r2, #157 @ 0x9d │ │ │ │ ldr r4, [pc, #200] @ (334f60 ) │ │ │ │ ldr r1, [pc, #200] @ (334f64 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r5, [sl, #24] │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 334d42 │ │ │ │ ldr r3, [pc, #180] @ (334f68 ) │ │ │ │ movs r2, #141 @ 0x8d │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r0, [pc, #176] @ (334f6c ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #176] @ (334f70 ) │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ ldr r1, [pc, #164] @ (334f74 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 87e3f4 │ │ │ │ + bl 87e3fc │ │ │ │ b.n 334d42 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ ands r0, r4 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ands r0, r3 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r4, r7] │ │ │ │ + ldrb r4, [r7, r7] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - subs r3, #62 @ 0x3e │ │ │ │ + subs r3, #86 @ 0x56 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsrs r6, r3, #18 │ │ │ │ + lsrs r6, r6, #18 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r6, [r7, r4] │ │ │ │ + ldrb r6, [r2, r5] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r4, [sp, #16] │ │ │ │ + str r4, [sp, #112] @ 0x70 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r2, [sp, #928] @ 0x3a0 │ │ │ │ + str r3, [sp, #0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r3, [sp, #600] @ 0x258 │ │ │ │ + str r3, [sp, #696] @ 0x2b8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r0, [r6, r3] │ │ │ │ + ldrb r0, [r1, r4] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r2, [sp, #712] @ 0x2c8 │ │ │ │ + str r2, [sp, #808] @ 0x328 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r2, [sp, #640] @ 0x280 │ │ │ │ + str r2, [sp, #736] @ 0x2e0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ subs r6, #246 @ 0xf6 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldrb r6, [r7, #13] │ │ │ │ lsls r2, r7, #3 │ │ │ │ ldrb r0, [r5, #13] │ │ │ │ lsls r2, r7, #3 │ │ │ │ - @ instruction: 0xf5f00057 │ │ │ │ - ldr r4, [r1, #100] @ 0x64 │ │ │ │ + addw r0, r8, #2135 @ 0x857 │ │ │ │ + ldr r4, [r4, #100] @ 0x64 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r4, [sp, #408] @ 0x198 │ │ │ │ + str r4, [sp, #504] @ 0x1f8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r2, [r2, r1] │ │ │ │ + ldrb r2, [r5, r1] │ │ │ │ lsls r4, r5, #1 │ │ │ │ ldrb r0, [r1, #12] │ │ │ │ lsls r2, r7, #3 │ │ │ │ - ldrb r6, [r1, r0] │ │ │ │ + ldrb r6, [r4, r0] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r1, [sp, #992] @ 0x3e0 │ │ │ │ + str r2, [sp, #64] @ 0x40 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r1, [sp, #760] @ 0x2f8 │ │ │ │ + str r1, [sp, #856] @ 0x358 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r0, [r6, r7] │ │ │ │ + ldrb r0, [r1, r0] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r2, [sp, #936] @ 0x3a8 │ │ │ │ + str r3, [sp, #8] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r1, [sp, #632] @ 0x278 │ │ │ │ + str r1, [sp, #728] @ 0x2d8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ strh r0, [r2, r0] │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #368] @ 0x170 │ │ │ │ + str r3, [sp, #464] @ 0x1d0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r0, [r4, r6] │ │ │ │ + ldrh r0, [r7, r6] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r1, [sp, #664] @ 0x298 │ │ │ │ + str r1, [sp, #760] @ 0x2f8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r1, [sp, #312] @ 0x138 │ │ │ │ + str r1, [sp, #408] @ 0x198 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r6, [r0, r6] │ │ │ │ + ldrh r6, [r3, r6] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r3, [sp, #464] @ 0x1d0 │ │ │ │ + str r3, [sp, #560] @ 0x230 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r1, [sp, #192] @ 0xc0 │ │ │ │ + str r1, [sp, #288] @ 0x120 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r6, [r4, r5] │ │ │ │ + ldrh r6, [r7, r5] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r2, [sp, #688] @ 0x2b0 │ │ │ │ + str r2, [sp, #784] @ 0x310 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r1, [sp, #64] @ 0x40 │ │ │ │ + str r1, [sp, #160] @ 0xa0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r2, [sp, #880] @ 0x370 │ │ │ │ + str r2, [sp, #976] @ 0x3d0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -258786,15 +258786,15 @@ │ │ │ │ ldr.w r1, [pc, #1204] @ 3355c8 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #271 @ 0x10f │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 3351c2 │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3354c8 │ │ │ │ ldrb r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 33550a │ │ │ │ @@ -258826,29 +258826,29 @@ │ │ │ │ add r3, pc │ │ │ │ ldr.w r1, [pc, #1096] @ 3355d4 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r4, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 3351c2 │ │ │ │ ldr.w r3, [pc, #1080] @ 3355d8 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r4, [pc, #1076] @ 3355dc │ │ │ │ ldr.w r1, [pc, #1076] @ 3355e0 │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ movs r2, #221 @ 0xdd │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ ldr.w r2, [pc, #1056] @ 3355e4 │ │ │ │ ldr r3, [pc, #1012] @ (3355bc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3 │ │ │ │ @@ -258868,41 +258868,41 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #1012] @ (3355f0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ strd r4, lr, [sp] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 3351c2 │ │ │ │ ldr r3, [pc, #996] @ (3355f4 ) │ │ │ │ movs r2, #232 @ 0xe8 │ │ │ │ ldr r4, [pc, #996] @ (3355f8 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #996] @ (3355fc ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 3351c2 │ │ │ │ ldr r3, [pc, #980] @ (335600 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [pc, #980] @ (335604 ) │ │ │ │ ldr r1, [pc, #984] @ (335608 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ movs r2, #226 @ 0xe2 │ │ │ │ str.w lr, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 3351c2 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r2, [r5, #20] │ │ │ │ mov sl, r3 │ │ │ │ orrs r3, r2 │ │ │ │ mov fp, r2 │ │ │ │ itt eq │ │ │ │ @@ -258980,15 +258980,15 @@ │ │ │ │ bcs.n 3352c4 │ │ │ │ ldr r5, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ ldrd r6, r4, [sp, #48] @ 0x30 │ │ │ │ mov r2, sl │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, fp │ │ │ │ - bl 8a8398 │ │ │ │ + bl 8a83a0 │ │ │ │ ldrd r2, lr, [r5, #8] │ │ │ │ cmp r2, r0 │ │ │ │ sbcs.w ip, lr, r1 │ │ │ │ itt cc │ │ │ │ movcc r2, r0 │ │ │ │ movcc lr, r1 │ │ │ │ movw r1, #65535 @ 0xffff │ │ │ │ @@ -259119,27 +259119,27 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #348] @ (335614 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 3351c2 │ │ │ │ ldr r3, [pc, #332] @ (335618 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #332] @ (33561c ) │ │ │ │ ldr r1, [pc, #336] @ (335620 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #319 @ 0x13f │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 3351c2 │ │ │ │ movs r3, #1 │ │ │ │ mov.w r8, #0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ b.n 33533a │ │ │ │ ldr r3, [pc, #308] @ (335624 ) │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ @@ -259147,27 +259147,27 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #304] @ (33562c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 3351c2 │ │ │ │ ldr r3, [pc, #292] @ (335630 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #292] @ (335634 ) │ │ │ │ ldr r1, [pc, #292] @ (335638 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #323 @ 0x143 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 3351c2 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r9 │ │ │ │ ldr r3, [pc, #272] @ (33563c ) │ │ │ │ mov.w r2, #328 @ 0x148 │ │ │ │ str r1, [sp, #16] │ │ │ │ ldr r4, [pc, #268] @ (335640 ) │ │ │ │ @@ -259175,15 +259175,15 @@ │ │ │ │ ldr r1, [pc, #268] @ (335644 ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r4, pc │ │ │ │ str.w ip, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ str.w lr, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 3351c2 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r0, r9 │ │ │ │ str r2, [sp, #8] │ │ │ │ movw r2, #65534 @ 0xfffe │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r3, [pc, #236] @ (335648 ) │ │ │ │ @@ -259197,15 +259197,15 @@ │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r2, [pc, #220] @ (33564c ) │ │ │ │ ldr r1, [pc, #224] @ (335650 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #365 @ 0x16d │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 3351c2 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ movw r2, #65534 @ 0xfffe │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r9 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r3, [pc, #196] @ (335654 ) │ │ │ │ @@ -259219,101 +259219,101 @@ │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r2, [pc, #184] @ (335658 ) │ │ │ │ ldr r1, [pc, #184] @ (33565c ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #299 @ 0x12b │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 3351c2 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r4, #4 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r2, r4] │ │ │ │ + ldr r0, [r5, r4] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r2, [sp, #352] @ 0x160 │ │ │ │ + str r2, [sp, #448] @ 0x1c0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r4, [r6, #52] @ 0x34 │ │ │ │ + ldrh r4, [r1, #54] @ 0x36 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r2, [r3, r2] │ │ │ │ + ldr r2, [r6, r2] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r3, [sp, #280] @ 0x118 │ │ │ │ + str r3, [sp, #376] @ 0x178 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r0, [r0, #50] @ 0x32 │ │ │ │ + ldrh r0, [r3, #50] @ 0x32 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [r6, r1] │ │ │ │ + ldr r4, [r1, r2] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r0, [sp, #616] @ 0x268 │ │ │ │ + str r0, [sp, #712] @ 0x2c8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r0, [r4, #48] @ 0x30 │ │ │ │ + ldrh r0, [r7, #48] @ 0x30 │ │ │ │ lsls r0, r3, #1 │ │ │ │ subs r2, #116 @ 0x74 │ │ │ │ lsls r1, r5, #3 │ │ │ │ - ldr r6, [r4, r0] │ │ │ │ + ldr r6, [r7, r0] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r0, [sp, #944] @ 0x3b0 │ │ │ │ + str r1, [sp, #16] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r4, [r2, #46] @ 0x2e │ │ │ │ + ldrh r4, [r5, #46] @ 0x2e │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r2, [r1, r0] │ │ │ │ + ldr r2, [r4, r0] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r0, [sp, #576] @ 0x240 │ │ │ │ + str r0, [sp, #672] @ 0x2a0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r0, [r7, #44] @ 0x2c │ │ │ │ + ldrh r0, [r2, #46] @ 0x2e │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrsb r0, [r6, r7] │ │ │ │ + ldr r0, [r1, r0] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r0, [sp, #280] @ 0x118 │ │ │ │ + str r0, [sp, #376] @ 0x178 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r4, [r3, #44] @ 0x2c │ │ │ │ + ldrh r4, [r6, #44] @ 0x2c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r0, [r5, r5] │ │ │ │ + strb r0, [r0, r6] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrh r6, [r3, #50] @ 0x32 │ │ │ │ + ldrh r6, [r6, #50] @ 0x32 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r6, [r2, #24] │ │ │ │ + ldrh r6, [r5, #24] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r0, [r2, r5] │ │ │ │ + strb r0, [r5, r5] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrh r2, [r4, #58] @ 0x3a │ │ │ │ + ldrh r2, [r7, #58] @ 0x3a │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r4, [r7, #22] │ │ │ │ + ldrh r4, [r2, #24] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r6, [r4, r4] │ │ │ │ + strb r6, [r7, r4] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrh r0, [r7, #48] @ 0x30 │ │ │ │ + ldrh r0, [r2, #50] @ 0x32 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r4, [r2, #22] │ │ │ │ + ldrh r4, [r5, #22] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r6, [r1, r4] │ │ │ │ + strb r6, [r4, r4] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrh r4, [r7, #56] @ 0x38 │ │ │ │ + ldrh r4, [r2, #58] @ 0x3a │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r2, [r7, #20] │ │ │ │ + ldrh r2, [r2, #22] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r4, [r5, r3] │ │ │ │ + strb r4, [r0, r4] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrh r2, [r2, #58] @ 0x3a │ │ │ │ + ldrh r2, [r5, #58] @ 0x3a │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r4, [r2, #20] │ │ │ │ + ldrh r4, [r5, #20] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r0, [r0, r3] │ │ │ │ + strb r0, [r3, r3] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrh r4, [r5, #60] @ 0x3c │ │ │ │ + ldrh r4, [r0, #62] @ 0x3e │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r0, [r4, #18] │ │ │ │ + ldrh r0, [r7, #18] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r6, [r1, r2] │ │ │ │ + strb r6, [r4, r2] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrh r6, [r2, #48] @ 0x30 │ │ │ │ + ldrh r6, [r5, #48] @ 0x30 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r6, [r5, #16] │ │ │ │ + ldrh r6, [r0, #18] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00335660 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -259422,15 +259422,15 @@ │ │ │ │ movw r2, #403 @ 0x193 │ │ │ │ ldr r1, [pc, #376] @ (335918 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -259443,15 +259443,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str.w lr, [sp, #8] │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -259464,15 +259464,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ str.w lr, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -259485,15 +259485,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str.w lr, [sp, #8] │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -259510,15 +259510,15 @@ │ │ │ │ add r3, pc │ │ │ │ str r6, [sp, #24] │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ str r7, [sp, #28] │ │ │ │ str.w lr, [sp, #16] │ │ │ │ str.w r9, [sp, #8] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 3357ae │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [pc, #172] @ (33594c ) │ │ │ │ ldr r4, [pc, #176] @ (335950 ) │ │ │ │ ldr r1, [pc, #176] @ (335954 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ @@ -259528,27 +259528,27 @@ │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ mov.w r2, #448 @ 0x1c0 │ │ │ │ str r6, [sp, #32] │ │ │ │ str r7, [sp, #28] │ │ │ │ str.w lr, [sp, #16] │ │ │ │ str.w ip, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 3357ae │ │ │ │ ldr r3, [pc, #144] @ (335958 ) │ │ │ │ mov r0, r2 │ │ │ │ ldr r4, [pc, #144] @ (33595c ) │ │ │ │ movw r2, #427 @ 0x1ab │ │ │ │ ldr r1, [pc, #140] @ (335960 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ strd r4, r8, [sp] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 3357ae │ │ │ │ ldr r3, [pc, #124] @ (335964 ) │ │ │ │ movw r2, #417 @ 0x1a1 │ │ │ │ ldr r1, [pc, #124] @ (335968 ) │ │ │ │ ldr r0, [pc, #124] @ (33596c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -259560,67 +259560,67 @@ │ │ │ │ ldr r1, [pc, #112] @ (335974 ) │ │ │ │ ldr r0, [pc, #116] @ (335978 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ - strh r2, [r0, r2] │ │ │ │ + strh r2, [r3, r2] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrh r0, [r4, #48] @ 0x30 │ │ │ │ + ldrh r0, [r7, #48] @ 0x30 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r0, [r6, #0] │ │ │ │ + ldrh r0, [r1, #2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r0, [r2, r1] │ │ │ │ + strh r0, [r5, r1] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrh r6, [r7, #44] @ 0x2c │ │ │ │ + ldrh r6, [r2, #46] @ 0x2e │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r6, [r7, #62] @ 0x3e │ │ │ │ + ldrh r6, [r2, #0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r0, [r3, r0] │ │ │ │ + strh r0, [r6, r0] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrh r2, [r4, #48] @ 0x30 │ │ │ │ + ldrh r2, [r7, #48] @ 0x30 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r6, [r0, #62] @ 0x3e │ │ │ │ + strh r6, [r3, #62] @ 0x3e │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r2, [r4, r7] │ │ │ │ + str r2, [r7, r7] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrh r0, [r3, #52] @ 0x34 │ │ │ │ + ldrh r0, [r6, #52] @ 0x34 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r0, [r2, #60] @ 0x3c │ │ │ │ + strh r0, [r5, #60] @ 0x3c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r4, [r2, #54] @ 0x36 │ │ │ │ + ldrh r4, [r5, #54] @ 0x36 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r2, [r3, #58] @ 0x3a │ │ │ │ + strh r2, [r6, #58] @ 0x3a │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r0, [r4, r6] │ │ │ │ + str r0, [r7, r6] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r6, [r7, r5] │ │ │ │ + str r6, [r2, r6] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrh r0, [r0, #56] @ 0x38 │ │ │ │ + ldrh r0, [r3, #56] @ 0x38 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r4, [r5, #56] @ 0x38 │ │ │ │ + strh r4, [r0, #58] @ 0x3a │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r6, [r1, r5] │ │ │ │ + str r6, [r4, r5] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrh r4, [r1, #50] @ 0x32 │ │ │ │ + ldrh r4, [r4, #50] @ 0x32 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r4, [r7, #54] @ 0x36 │ │ │ │ + strh r4, [r2, #56] @ 0x38 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r2, [r6, r4] │ │ │ │ + str r2, [r1, r5] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strh r4, [r4, #54] @ 0x36 │ │ │ │ + strh r4, [r7, #54] @ 0x36 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r0, [r7, #44] @ 0x2c │ │ │ │ + ldrh r0, [r2, #46] @ 0x2e │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r4, [r3, r4] │ │ │ │ + str r4, [r6, r4] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strh r6, [r1, #54] @ 0x36 │ │ │ │ + strh r6, [r4, #54] @ 0x36 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r6, [r5, #42] @ 0x2a │ │ │ │ + ldrh r6, [r0, #44] @ 0x2c │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0033597c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -259715,15 +259715,15 @@ │ │ │ │ ldr r1, [pc, #292] @ (335ba4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #465 @ 0x1d1 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -259732,26 +259732,26 @@ │ │ │ │ ldr r4, [pc, #256] @ (335bac ) │ │ │ │ ldr r1, [pc, #260] @ (335bb0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 335a92 │ │ │ │ ldr r3, [pc, #244] @ (335bb4 ) │ │ │ │ mov.w r2, #494 @ 0x1ee │ │ │ │ ldr r4, [pc, #244] @ (335bb8 ) │ │ │ │ ldr r1, [pc, #244] @ (335bbc ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 335a92 │ │ │ │ cmp.w lr, #127 @ 0x7f │ │ │ │ bhi.n 335b18 │ │ │ │ ldr.w ip, [pc, #224] @ 335bc0 │ │ │ │ add ip, pc │ │ │ │ ldr r3, [pc, #224] @ (335bc4 ) │ │ │ │ movs r2, #127 @ 0x7f │ │ │ │ @@ -259760,26 +259760,26 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ movs r2, #180 @ 0xb4 │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 335a92 │ │ │ │ ldr r3, [pc, #204] @ (335bd0 ) │ │ │ │ movs r2, #186 @ 0xba │ │ │ │ ldr r4, [pc, #204] @ (335bd4 ) │ │ │ │ ldr r1, [pc, #208] @ (335bd8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 335a92 │ │ │ │ ldr.w ip, [pc, #192] @ 335bdc │ │ │ │ add ip, pc │ │ │ │ b.n 335ae2 │ │ │ │ ldr r3, [pc, #188] @ (335be0 ) │ │ │ │ movs r2, #10 │ │ │ │ ldr r4, [pc, #188] @ (335be4 ) │ │ │ │ @@ -259787,112 +259787,112 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ movs r2, #192 @ 0xc0 │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 335a92 │ │ │ │ ldr r3, [pc, #172] @ (335bec ) │ │ │ │ ldr r4, [pc, #172] @ (335bf0 ) │ │ │ │ ldr r1, [pc, #176] @ (335bf4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #482 @ 0x1e2 │ │ │ │ str.w ip, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 335a92 │ │ │ │ ldr r3, [pc, #152] @ (335bf8 ) │ │ │ │ mov.w r2, #478 @ 0x1de │ │ │ │ ldr r4, [pc, #148] @ (335bfc ) │ │ │ │ ldr r1, [pc, #152] @ (335c00 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 335a92 │ │ │ │ ldr r3, [pc, #136] @ (335c04 ) │ │ │ │ movs r2, #10 │ │ │ │ ldr r4, [pc, #136] @ (335c08 ) │ │ │ │ ldr r1, [pc, #140] @ (335c0c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ movs r2, #199 @ 0xc7 │ │ │ │ strd r4, lr, [sp] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 335a92 │ │ │ │ blx 28d8b8 │ │ │ │ nop │ │ │ │ - ldr r7, [pc, #640] @ (335e20 ) │ │ │ │ + ldr r7, [pc, #736] @ (335e80 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrh r2, [r7, #42] @ 0x2a │ │ │ │ + ldrh r2, [r2, #44] @ 0x2c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r4, [r1, #42] @ 0x2a │ │ │ │ + strh r4, [r4, #42] @ 0x2a │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r7, [pc, #464] @ (335d7c ) │ │ │ │ + ldr r7, [pc, #560] @ (335ddc ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strh r2, [r7, #42] @ 0x2a │ │ │ │ + strh r2, [r2, #44] @ 0x2c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r2, [r4, #40] @ 0x28 │ │ │ │ + strh r2, [r7, #40] @ 0x28 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r7, [pc, #360] @ (335d20 ) │ │ │ │ + ldr r7, [pc, #456] @ (335d80 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strh r0, [r4, #42] @ 0x2a │ │ │ │ + strh r0, [r7, #42] @ 0x2a │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r0, [r1, #40] @ 0x28 │ │ │ │ + strh r0, [r4, #40] @ 0x28 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r0, r5, #19 │ │ │ │ + asrs r0, r0, #20 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r7, [pc, #216] @ (335ca0 ) │ │ │ │ + ldr r7, [pc, #312] @ (335d00 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrh r4, [r7, #40] @ 0x28 │ │ │ │ + ldrh r4, [r2, #42] @ 0x2a │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r2, [r4, #38] @ 0x26 │ │ │ │ + strh r2, [r7, #38] @ 0x26 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r7, [pc, #96] @ (335c34 ) │ │ │ │ + ldr r7, [pc, #192] @ (335c94 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrh r2, [r2, #42] @ 0x2a │ │ │ │ + ldrh r2, [r5, #42] @ 0x2a │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r6, [r0, #38] @ 0x26 │ │ │ │ + strh r6, [r3, #38] @ 0x26 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r0, r7, #18 │ │ │ │ + asrs r0, r2, #19 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r6, [pc, #992] @ (335fc4 ) │ │ │ │ + ldr r7, [pc, #64] @ (335c24 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrh r2, [r2, #44] @ 0x2c │ │ │ │ + ldrh r2, [r5, #44] @ 0x2c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r4, [r4, #36] @ 0x24 │ │ │ │ + strh r4, [r7, #36] @ 0x24 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r6, [pc, #880] @ (335f60 ) │ │ │ │ + ldr r6, [pc, #976] @ (335fc0 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrh r2, [r0, #48] @ 0x30 │ │ │ │ + ldrh r2, [r3, #48] @ 0x30 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r0, [r1, #36] @ 0x24 │ │ │ │ + strh r0, [r4, #36] @ 0x24 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r6, [pc, #736] @ (335edc ) │ │ │ │ + ldr r6, [pc, #832] @ (335f3c ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrh r2, [r7, #44] @ 0x2c │ │ │ │ + ldrh r2, [r2, #46] @ 0x2e │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r6, [r4, #34] @ 0x22 │ │ │ │ + strh r6, [r7, #34] @ 0x22 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r6, [pc, #640] @ (335e88 ) │ │ │ │ + ldr r6, [pc, #736] @ (335ee8 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrh r2, [r7, #42] @ 0x2a │ │ │ │ + ldrh r2, [r2, #44] @ 0x2c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r4, [r1, #34] @ 0x22 │ │ │ │ + strh r4, [r4, #34] @ 0x22 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #248] @ (335d1c ) │ │ │ │ @@ -259912,35 +259912,35 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r5, #160 @ 0xa0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #20] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #24] │ │ │ │ - bl 867298 │ │ │ │ + bl 8672a0 │ │ │ │ mov r3, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r4 │ │ │ │ add r2, sp, #20 │ │ │ │ - bl 82a8e0 │ │ │ │ + bl 82a8e8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8689a0 │ │ │ │ + bl 8689a8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 335d10 │ │ │ │ ldr r4, [r0, #0] │ │ │ │ cbz r4, 335cb2 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 335cda │ │ │ │ - bl 827a04 │ │ │ │ + bl 827a0c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 335d08 │ │ │ │ ldr r2, [pc, #164] @ (335d30 ) │ │ │ │ ldr r3, [pc, #144] @ (335d20 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -259958,20 +259958,20 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldrb r3, [r0, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 335c7a │ │ │ │ ldr r1, [pc, #120] @ (335d34 ) │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ - bl 880f10 │ │ │ │ + bl 880f18 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r4 │ │ │ │ mov r7, r0 │ │ │ │ adds r2, #24 │ │ │ │ - bl 874a78 │ │ │ │ + bl 874a80 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 335ce8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 335c80 │ │ │ │ mov r1, r0 │ │ │ │ @@ -259987,39 +259987,39 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #536 @ 0x218 │ │ │ │ add r0, sp, #24 │ │ │ │ str r7, [sp, #8] │ │ │ │ - bl 87e778 │ │ │ │ + bl 87e780 │ │ │ │ b.n 335cd2 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 87eb14 │ │ │ │ + bl 87eb1c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 335c8a │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r0, #20 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #952] @ (3360e0 ) │ │ │ │ + ldr r6, [pc, #24] @ (335d40 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - stc2 0, cr0, [r6], #364 @ 0x16c │ │ │ │ - cmp r3, #52 @ 0x34 │ │ │ │ + ldc2 0, cr0, [lr], #364 @ 0x16c │ │ │ │ + cmp r3, #76 @ 0x4c │ │ │ │ lsls r7, r2, #1 │ │ │ │ cmp r7, #174 @ 0xae │ │ │ │ lsls r1, r5, #3 │ │ │ │ - ldr r0, [r0, #28] │ │ │ │ + ldr r0, [r3, #28] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r6, [r1, #38] @ 0x26 │ │ │ │ + ldrh r6, [r4, #38] @ 0x26 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r4, [r3, #22] │ │ │ │ + strh r4, [r6, #22] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00335d40 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -260030,24 +260030,24 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #804] @ (336080 ) │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr r1, [pc, #788] @ (336084 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [pc, #788] @ (336088 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #788] @ (33608c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr.w r7, [r4, #256] @ 0x100 │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cbnz r3, 335dc0 │ │ │ │ ldrd r3, r2, [r4, #88] @ 0x58 │ │ │ │ orrs r3, r2 │ │ │ │ beq.w 335fc4 │ │ │ │ @@ -260287,38 +260287,38 @@ │ │ │ │ ble.n 335f9e │ │ │ │ add.w lr, lr, #2 │ │ │ │ cmp r1, lr │ │ │ │ bgt.n 335fec │ │ │ │ b.n 335f9e │ │ │ │ ldr r0, [pc, #160] @ (3360a0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f05c │ │ │ │ + bl 87f064 │ │ │ │ movs r0, #1 │ │ │ │ blx 28da78 │ │ │ │ ldr r0, [pc, #148] @ (3360a4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f05c │ │ │ │ + bl 87f064 │ │ │ │ movs r0, #1 │ │ │ │ blx 28da78 │ │ │ │ ldr r0, [pc, #140] @ (3360a8 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 87f05c │ │ │ │ + bl 87f064 │ │ │ │ movs r0, #1 │ │ │ │ blx 28da78 │ │ │ │ ldr r0, [pc, #128] @ (3360ac ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f05c │ │ │ │ + bl 87f064 │ │ │ │ movs r0, #1 │ │ │ │ blx 28da78 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #112] @ (3360b0 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87f05c │ │ │ │ + bl 87f064 │ │ │ │ movs r0, #1 │ │ │ │ blx 28da78 │ │ │ │ ldr r3, [pc, #100] @ (3360b4 ) │ │ │ │ movw r2, #675 @ 0x2a3 │ │ │ │ ldr r1, [pc, #100] @ (3360b8 ) │ │ │ │ ldr r0, [pc, #100] @ (3360bc ) │ │ │ │ add r3, pc │ │ │ │ @@ -260337,74 +260337,74 @@ │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ cmp r6, #228 @ 0xe4 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #224 @ 0xe0 │ │ │ │ lsls r1, r5, #3 │ │ │ │ - ldr r4, [pc, #696] @ (336340 ) │ │ │ │ + ldr r4, [pc, #792] @ (3363a0 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - cmp r2, #4 │ │ │ │ + cmp r2, #28 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - @ instruction: 0xfb66005b │ │ │ │ + @ instruction: 0xfb7e005b │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r5, #48] @ 0x30 │ │ │ │ lsls r2, r7, #3 │ │ │ │ ldr r4, [r0, #44] @ 0x2c │ │ │ │ lsls r2, r7, #3 │ │ │ │ cmp r4, #154 @ 0x9a │ │ │ │ lsls r1, r5, #3 │ │ │ │ - ldrh r4, [r0, #16] │ │ │ │ + ldrh r4, [r3, #16] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r2, [r1, #26] │ │ │ │ + ldrh r2, [r4, #26] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r6, [r0, #22] │ │ │ │ + ldrh r6, [r3, #22] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r0, [r5, #18] │ │ │ │ + ldrh r0, [r0, #20] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r0, [r2, #16] │ │ │ │ + ldrh r0, [r5, #16] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r1, [pc, #808] @ (3363e0 ) │ │ │ │ + ldr r1, [pc, #904] @ (336440 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r4, [r7, #29] │ │ │ │ + ldrb r4, [r2, #30] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r0, [r1, #12] │ │ │ │ + ldrh r0, [r4, #12] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r1, [pc, #720] @ (336394 ) │ │ │ │ + ldr r1, [pc, #816] @ (3363f4 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r6, [r4, #29] │ │ │ │ + ldrb r6, [r7, #29] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r6, [r5, #12] │ │ │ │ + ldrh r6, [r0, #14] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 003360cc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #32] @ (336100 ) │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #32] @ (336104 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fb2c │ │ │ │ + bl 87fb34 │ │ │ │ ldr r3, [pc, #28] @ (336108 ) │ │ │ │ ldr r1, [pc, #28] @ (33610c ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 881f54 │ │ │ │ + b.w 881f5c │ │ │ │ cmp r3, #94 @ 0x5e │ │ │ │ lsls r1, r5, #3 │ │ │ │ - subs r0, r1, r0 │ │ │ │ + subs r0, r4, r0 │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldr r5, [pc, #160] @ (3361ac ) │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfb1dffff │ │ │ │ │ │ │ │ 00336110 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -260422,15 +260422,15 @@ │ │ │ │ ldr.w r3, [r3, ip] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [pc, #148] @ (3361cc ) │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ mov r1, r3 │ │ │ │ mov r6, r3 │ │ │ │ - bl 734acc │ │ │ │ + bl 734ad4 │ │ │ │ adds r3, r0, #1 │ │ │ │ beq.n 33619c │ │ │ │ ldrd r1, r2, [r4, #24] │ │ │ │ asrs r3, r0, #31 │ │ │ │ cmp r3, r2 │ │ │ │ it eq │ │ │ │ cmpeq r0, r1 │ │ │ │ @@ -260451,15 +260451,15 @@ │ │ │ │ ldr r1, [pc, #96] @ (3361d8 ) │ │ │ │ adds r3, #208 @ 0xd0 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r2, #753 @ 0x2f1 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -260467,34 +260467,34 @@ │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 336156 │ │ │ │ ldrd r2, r3, [r4, #24] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 734a34 │ │ │ │ + bl 734a3c │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ cmp r3, #20 │ │ │ │ lsls r1, r5, #3 │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r2, #20] │ │ │ │ + ldrh r6, [r5, #20] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r0, [pc, #696] @ (33648c ) │ │ │ │ + ldr r0, [pc, #792] @ (3364ec ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrh r6, [r3, #18] │ │ │ │ + ldrh r6, [r6, #18] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r0, [r3, #25] │ │ │ │ + ldrb r0, [r6, #25] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 003361dc : │ │ │ │ ldr.w r2, [r1, #256] @ 0x100 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 33635c │ │ │ │ ldr r2, [r2, #0] │ │ │ │ @@ -260544,15 +260544,15 @@ │ │ │ │ adc.w r5, r5, r6 │ │ │ │ str r5, [r1, #12] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 336214 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 8281fc │ │ │ │ + bl 828204 │ │ │ │ ldr.w r2, [r4, #256] @ 0x100 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ cmp r1, #0 │ │ │ │ itt gt │ │ │ │ movgt.w ip, #0 │ │ │ │ movgt r5, #152 @ 0x98 │ │ │ │ @@ -260640,17 +260640,17 @@ │ │ │ │ movw r2, #797 @ 0x31d │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ blx 28b63c │ │ │ │ ... │ │ │ │ - mov ip, r5 │ │ │ │ + mov ip, r8 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r4, [r3, #17] │ │ │ │ + ldrb r4, [r6, #17] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00336390 : │ │ │ │ ldr r3, [pc, #48] @ (3363c4 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [pc, #48] @ (3363c8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -260860,81 +260860,81 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r1, #128 @ 0x80 │ │ │ │ mov r4, r0 │ │ │ │ b.n 336554 │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr r3, [pc, #48] @ (3365b4 ) │ │ │ │ ldr r2, [pc, #48] @ (3365b8 ) │ │ │ │ ldr r1, [pc, #52] @ (3365bc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 336560 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 336532 │ │ │ │ b.n 336560 │ │ │ │ nop │ │ │ │ - add r7, sp, #704 @ 0x2c0 │ │ │ │ + add r7, sp, #800 @ 0x320 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldmia r4, {r2, r3, r4, r6} │ │ │ │ + ldmia r4, {r2, r4, r5, r6} │ │ │ │ lsls r3, r4, #1 │ │ │ │ - cmp r8, r3 │ │ │ │ + cmp r8, r6 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - movs r2, #34 @ 0x22 │ │ │ │ + movs r2, #58 @ 0x3a │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r7, #38 @ 0x26 │ │ │ │ + adds r7, #62 @ 0x3e │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 003365c0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr.w ip, [pc, #60] @ 336614 │ │ │ │ ldr r2, [pc, #60] @ (336618 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (33661c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ cbz r0, 336608 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 73310c │ │ │ │ - cmp r0, r8 │ │ │ │ + b.w 733114 │ │ │ │ + cmp r0, fp │ │ │ │ lsls r4, r5, #1 │ │ │ │ - movs r1, #198 @ 0xc6 │ │ │ │ + movs r1, #222 @ 0xde │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r4, [r5, #92] @ 0x5c │ │ │ │ + ldr r4, [r0, #96] @ 0x60 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00336620 : │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r2 │ │ │ │ b.w 32b3d0 │ │ │ │ @@ -260994,38 +260994,38 @@ │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #100] @ (33671c ) │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r0 │ │ │ │ - bl 72f3a8 │ │ │ │ + bl 72f3b0 │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ cbz r0, 336708 │ │ │ │ ldr r2, [pc, #80] @ (336720 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r4, [pc, #80] @ (336724 ) │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ adds r4, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr.w r3, [r0, #200] @ 0xc8 │ │ │ │ cbz r3, 336708 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ @@ -261033,55 +261033,55 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - @ instruction: 0xf220005b │ │ │ │ - movs r0, #168 @ 0xa8 │ │ │ │ + @ instruction: 0xf238005b │ │ │ │ + movs r0, #192 @ 0xc0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r4, sp │ │ │ │ + add ip, r0 │ │ │ │ lsls r4, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #212] @ (336810 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr r2, [pc, #204] @ (336814 ) │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #204] @ (336818 ) │ │ │ │ add.w r4, r5, #28 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldrb.w r4, [r0, #67] @ 0x43 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 3367ee │ │ │ │ cbz r6, 3367c4 │ │ │ │ ldr r3, [r6, #28] │ │ │ │ cbz r3, 336790 │ │ │ │ mov r0, r3 │ │ │ │ mov r7, r3 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr r2, [pc, #168] @ (33681c ) │ │ │ │ ldr r1, [pc, #168] @ (336820 ) │ │ │ │ movs r3, #20 │ │ │ │ adds r5, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ cbz r3, 3367ae │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ cbnz r0, 3367ae │ │ │ │ ldr r3, [pc, #144] @ (336824 ) │ │ │ │ @@ -261091,15 +261091,15 @@ │ │ │ │ ldr r1, [pc, #144] @ (33682c ) │ │ │ │ add r3, pc │ │ │ │ ldr r5, [r6, #24] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -261107,74 +261107,74 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r7 │ │ │ │ bl 3366a8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 3367ae │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #92] @ (336830 ) │ │ │ │ - bl 73310c │ │ │ │ + bl 733114 │ │ │ │ ldr r1, [pc, #92] @ (336834 ) │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r5, #48 @ 0x30 │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 3367ac │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #68] @ (336838 ) │ │ │ │ - bl 73310c │ │ │ │ + bl 733114 │ │ │ │ ldr r1, [pc, #68] @ (33683c ) │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r5, #48 @ 0x30 │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 3367ac │ │ │ │ nop │ │ │ │ - mvns r4, r7 │ │ │ │ + add r4, r2 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - movs r0, #92 @ 0x5c │ │ │ │ + movs r0, #116 @ 0x74 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r0, [r0, #72] @ 0x48 │ │ │ │ + ldr r0, [r3, #72] @ 0x48 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r7!, {r1, r4} │ │ │ │ + ldmia r7!, {r1, r3, r5} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldmia r7!, {r3, r5} │ │ │ │ + ldmia r7!, {r6} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bics r2, r5 │ │ │ │ + mvns r2, r0 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strh r6, [r3, #36] @ 0x24 │ │ │ │ + strh r6, [r6, #36] @ 0x24 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r0, [r3, #34] @ 0x22 │ │ │ │ + strh r0, [r6, #34] @ 0x22 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r4, [r1, #36] @ 0x24 │ │ │ │ + strh r4, [r4, #36] @ 0x24 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r4, [r3, #32] │ │ │ │ + strh r4, [r6, #32] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r0, [r3, #32] │ │ │ │ + strh r0, [r6, #32] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r4, [r7, #30] │ │ │ │ + strh r4, [r2, #32] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00336840 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r1 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r2 │ │ │ │ - bl 72f3a8 │ │ │ │ + bl 72f3b0 │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ bl 336728 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r0, 336882 │ │ │ │ @@ -261186,57 +261186,57 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r1, [pc, #80] @ (3368d4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33686c │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #64] @ (3368d8 ) │ │ │ │ ldr r5, [pc, #68] @ (3368dc ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ ldr r1, [sp, #8] │ │ │ │ add r5, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r8, r0 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ add.w r3, r5, #8 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ movs r3, #24 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr.w r3, [r0, #204] @ 0xcc │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33686c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ bx r3 │ │ │ │ - orrs.w r0, sl, #91 @ 0x5b │ │ │ │ - subs r2, r4, #3 │ │ │ │ + orns r0, r2, #91 @ 0x5b │ │ │ │ + subs r2, r7, #3 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmp r6, r4 │ │ │ │ + cmp r6, r7 │ │ │ │ lsls r4, r5, #1 │ │ │ │ │ │ │ │ 003368e0 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 72f2ec │ │ │ │ + bl 72f2f4 │ │ │ │ cbz r0, 33690a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -261274,26 +261274,26 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ │ │ │ │ 00336958 : │ │ │ │ mov r0, r1 │ │ │ │ - b.w 72ef5c │ │ │ │ + b.w 72ef64 │ │ │ │ nop │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #32 │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r3 │ │ │ │ str r2, [sp, #28] │ │ │ │ ldrb.w r4, [sp, #48] @ 0x30 │ │ │ │ - bl 72dd4c │ │ │ │ + bl 72dd54 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3369f6 │ │ │ │ cmp r0, #0 │ │ │ │ ite ne │ │ │ │ movne r4, #0 │ │ │ │ andeq.w r4, r4, #1 │ │ │ │ @@ -261309,15 +261309,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [pc, #104] @ (336a14 ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #32 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -261328,15 +261328,15 @@ │ │ │ │ ldr r1, [pc, #80] @ (336a20 ) │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ strd r6, r5, [sp, #4] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #32 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -261346,25 +261346,25 @@ │ │ │ │ add sp, #32 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - tst r0, r3 │ │ │ │ + tst r0, r6 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strh r2, [r6, #22] │ │ │ │ + strh r2, [r1, #24] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r2, [r2, #24] │ │ │ │ + strh r2, [r5, #24] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r4, [r2, #24] │ │ │ │ + strh r4, [r5, #24] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - rors r2, r4 │ │ │ │ + rors r2, r7 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strh r2, [r0, #22] │ │ │ │ + strh r2, [r3, #22] │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #504] @ (336c30 ) │ │ │ │ @@ -261385,28 +261385,28 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add.w r3, r7, #24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldrb.w fp, [sp, #72] @ 0x48 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r1, r9 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 72d924 │ │ │ │ + bl 72d92c │ │ │ │ mov r3, r4 │ │ │ │ mov r9, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ add r2, sp, #24 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r5 │ │ │ │ movs r6, #0 │ │ │ │ str r6, [sp, #24] │ │ │ │ - bl 869aa4 │ │ │ │ + bl 869aac │ │ │ │ cbnz r0, 336ab8 │ │ │ │ ldr r2, [pc, #436] @ (336c44 ) │ │ │ │ ldr r3, [pc, #420] @ (336c34 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -261433,117 +261433,117 @@ │ │ │ │ mov r8, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 336a8c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ mov r9, r0 │ │ │ │ cbz r0, 336b14 │ │ │ │ - bl 783cd4 │ │ │ │ + bl 783cdc │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7658ec │ │ │ │ + bl 7658f4 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 336a8c │ │ │ │ - bl 766b60 │ │ │ │ + bl 766b68 │ │ │ │ cmp r0, r8 │ │ │ │ beq.n 336b42 │ │ │ │ ldr r5, [pc, #328] @ (336c48 ) │ │ │ │ add.w r3, r7, #32 │ │ │ │ ldr r1, [pc, #328] @ (336c4c ) │ │ │ │ movs r2, #146 @ 0x92 │ │ │ │ add r5, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 336a8c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldrb r6, [r0, #0] │ │ │ │ cbz r6, 336b38 │ │ │ │ - bl 781264 │ │ │ │ + bl 78126c │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 336b4e │ │ │ │ mov r1, sl │ │ │ │ - bl 7818f8 │ │ │ │ + bl 781900 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 336bd2 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r6, [r3, #0] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ blx 28b964 │ │ │ │ b.n 336a8c │ │ │ │ blx 28b964 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r6, [r3, #0] │ │ │ │ b.n 336a8c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ - bl 7817e8 │ │ │ │ + bl 7817f0 │ │ │ │ b.n 336a8c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r2, r0 │ │ │ │ - bl 7658ec │ │ │ │ + bl 7658f4 │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 336b9e │ │ │ │ - bl 766b60 │ │ │ │ + bl 766b68 │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.n 336c04 │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 780fcc │ │ │ │ + bl 780fd4 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7816e8 │ │ │ │ + bl 7816f0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 336b96 │ │ │ │ cbz r6, 336ba0 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ - bl 7818f8 │ │ │ │ + bl 781900 │ │ │ │ cmp r0, #0 │ │ │ │ itt ge │ │ │ │ ldrge r3, [sp, #20] │ │ │ │ strge r6, [r3, #0] │ │ │ │ blt.n 336bd4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 784748 │ │ │ │ + bl 784750 │ │ │ │ b.n 336b30 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, sl │ │ │ │ movs r6, #0 │ │ │ │ - bl 73310c │ │ │ │ + bl 733114 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [pc, #160] @ (336c50 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #160] @ (336c54 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ ldr r1, [pc, #156] @ (336c58 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #32 │ │ │ │ movs r2, #184 @ 0xb8 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 336b96 │ │ │ │ b.n 336b30 │ │ │ │ mov r8, r9 │ │ │ │ mov r0, r6 │ │ │ │ - bl 781554 │ │ │ │ + bl 78155c │ │ │ │ ldr r2, [sp, #24] │ │ │ │ cbz r0, 336be2 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbnz r3, 336c0a │ │ │ │ ldr r3, [pc, #120] @ (336c5c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #120] @ (336c60 ) │ │ │ │ @@ -261551,69 +261551,69 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #116] @ (336c64 ) │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #197 @ 0xc5 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 336b96 │ │ │ │ b.n 336b30 │ │ │ │ - bl 88bdc0 │ │ │ │ + bl 88bdc8 │ │ │ │ b.n 336b64 │ │ │ │ ldr r3, [pc, #92] @ (336c68 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #92] @ (336c6c ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #88] @ (336c70 ) │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #192 @ 0xc0 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 336b96 │ │ │ │ b.n 336b30 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ movs r2, #0 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adcs r2, r5 │ │ │ │ + sbcs r2, r0 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r6, [r0, #24] │ │ │ │ + ldr r6, [r3, #24] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r2, r2, #5 │ │ │ │ + adds r2, r5, #5 │ │ │ │ lsls r7, r2, #1 │ │ │ │ movs r1, #172 @ 0xac │ │ │ │ lsls r1, r5, #3 │ │ │ │ - strh r2, [r2, #16] │ │ │ │ + strh r2, [r5, #16] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r6, [r1, #12] │ │ │ │ + strh r6, [r4, #12] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r0, [r3, #12] │ │ │ │ + strh r0, [r6, #12] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r7, #248 @ 0xf8 │ │ │ │ + ands r0, r2 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strh r6, [r2, #6] │ │ │ │ + strh r6, [r5, #6] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r7, #202 @ 0xca │ │ │ │ + subs r7, #226 @ 0xe2 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strh r0, [r5, #4] │ │ │ │ + strh r0, [r0, #6] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r6, [r1, #16] │ │ │ │ + strh r6, [r4, #16] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r7, #162 @ 0xa2 │ │ │ │ + subs r7, #186 @ 0xba │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strh r0, [r0, #4] │ │ │ │ + strh r0, [r3, #4] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r2, [r3, #10] │ │ │ │ + strh r2, [r6, #10] │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -261659,34 +261659,34 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #16 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 72d924 │ │ │ │ + bl 72d92c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cbz r0, 336d62 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 781254 │ │ │ │ + bl 78125c │ │ │ │ ldrb r1, [r0, #0] │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cbz r1, 336d68 │ │ │ │ mov r0, r3 │ │ │ │ blx 28dc3c │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 869aa4 │ │ │ │ + bl 869aac │ │ │ │ ldr r0, [sp, #8] │ │ │ │ blx 28b964 │ │ │ │ ldr r2, [pc, #80] @ (336d8c ) │ │ │ │ ldr r3, [pc, #72] @ (336d88 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -261703,30 +261703,30 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r3, [pc, #44] @ (336d90 ) │ │ │ │ add r3, pc │ │ │ │ b.n 336d20 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [r2, #0] │ │ │ │ - bl 781478 │ │ │ │ + bl 781480 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 336d20 │ │ │ │ - bl 765ae4 │ │ │ │ + bl 765aec │ │ │ │ mov r3, r0 │ │ │ │ b.n 336d20 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r0, r1, #5 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r6, r7, #3 │ │ │ │ lsls r1, r5, #3 │ │ │ │ - subs r0, r3, r1 │ │ │ │ + subs r0, r6, r1 │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #116] @ (336e1c ) │ │ │ │ @@ -261736,28 +261736,28 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 72d924 │ │ │ │ + bl 72d92c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbz r3, 336e12 │ │ │ │ ldr r0, [r3, #52] @ 0x34 │ │ │ │ cbz r0, 336e0c │ │ │ │ blx 28dc3c │ │ │ │ mov r3, r4 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 869aa4 │ │ │ │ + bl 869aac │ │ │ │ ldr r0, [sp, #0] │ │ │ │ blx 28b964 │ │ │ │ ldr r2, [pc, #60] @ (336e24 ) │ │ │ │ ldr r3, [pc, #56] @ (336e20 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -261782,17 +261782,17 @@ │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ subs r0, r2, #2 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r2, #1 │ │ │ │ lsls r1, r5, #3 │ │ │ │ - adds r6, r5, r6 │ │ │ │ + adds r6, r0, r7 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - adds r0, r5, r6 │ │ │ │ + adds r0, r0, r7 │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #104] @ (336eac ) │ │ │ │ @@ -261802,25 +261802,25 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 72d924 │ │ │ │ + bl 72d92c │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbz r3, 336ea2 │ │ │ │ ldr r0, [r3, #28] │ │ │ │ blx 28dc3c │ │ │ │ mov r3, r4 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 869aa4 │ │ │ │ + bl 869aac │ │ │ │ ldr r0, [sp, #0] │ │ │ │ blx 28b964 │ │ │ │ ldr r2, [pc, #56] @ (336eb4 ) │ │ │ │ ldr r3, [pc, #48] @ (336eb0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -261842,25 +261842,25 @@ │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ adds r4, r6, #7 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ adds r6, r7, #6 │ │ │ │ lsls r1, r5, #3 │ │ │ │ - adds r0, r3, r4 │ │ │ │ + adds r0, r6, r4 │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 72d924 │ │ │ │ + bl 72d92c │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ - b.w 7e91d4 │ │ │ │ + b.w 7e91dc │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #272] @ (337000 ) │ │ │ │ sub sp, #32 │ │ │ │ @@ -261884,26 +261884,26 @@ │ │ │ │ mov r0, r6 │ │ │ │ cmp r4, r1 │ │ │ │ it ne │ │ │ │ cmpne r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ it eq │ │ │ │ addeq r4, sp, #20 │ │ │ │ - bl 72d924 │ │ │ │ + bl 72d92c │ │ │ │ mov r3, r4 │ │ │ │ mov r8, r0 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r5 │ │ │ │ movs r7, #0 │ │ │ │ str r7, [sp, #16] │ │ │ │ - bl 869aa4 │ │ │ │ + bl 869aac │ │ │ │ cbnz r0, 336f6c │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 87eb14 │ │ │ │ + bl 87eb1c │ │ │ │ ldr r2, [pc, #204] @ (337010 ) │ │ │ │ ldr r3, [pc, #188] @ (337004 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -261924,77 +261924,77 @@ │ │ │ │ strd r7, r4, [sp] │ │ │ │ bl 336960 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 336f3a │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldrb r7, [r0, #0] │ │ │ │ cbz r7, 336fd6 │ │ │ │ - bl 7f0bc8 │ │ │ │ + bl 7f0bd0 │ │ │ │ cbz r0, 336faa │ │ │ │ mov r1, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7e8e38 │ │ │ │ + bl 7e8e40 │ │ │ │ cbz r0, 336fe0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 28b964 │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 87eb14 │ │ │ │ + bl 87eb1c │ │ │ │ b.n 336f42 │ │ │ │ mov r0, r6 │ │ │ │ - bl 73310c │ │ │ │ + bl 733114 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r3, [pc, #96] @ (337014 ) │ │ │ │ mov r2, r0 │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #92] @ (337018 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [pc, #92] @ (33701c ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ strd r2, r5, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ mov.w r2, #298 @ 0x12a │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 336f9a │ │ │ │ blx 28b964 │ │ │ │ str.w r7, [r8] │ │ │ │ b.n 336f3a │ │ │ │ mov r0, r6 │ │ │ │ - bl 73310c │ │ │ │ + bl 733114 │ │ │ │ ldr r1, [pc, #56] @ (337020 ) │ │ │ │ ldr r6, [sp, #16] │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 87e38c │ │ │ │ + bl 87e394 │ │ │ │ b.n 336f9a │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r0, r1, #5 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r6, #4 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r5, [pc, #160] @ (3370b0 ) │ │ │ │ movs r0, r0 │ │ │ │ adds r6, r6, #3 │ │ │ │ lsls r1, r5, #3 │ │ │ │ - subs r3, #248 @ 0xf8 │ │ │ │ + subs r4, #16 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r2, [r2, #19] │ │ │ │ + ldrb r2, [r5, #19] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r4, [r0, #22] │ │ │ │ + ldrb r4, [r3, #22] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r4, [r0, #25] │ │ │ │ + ldrb r4, [r3, #25] │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r6, r2 │ │ │ │ @@ -262006,23 +262006,23 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 72d924 │ │ │ │ + bl 72d92c │ │ │ │ mov r1, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, sp, #16 │ │ │ │ movs r6, #0 │ │ │ │ strd r6, r6, [sp, #16] │ │ │ │ - bl 869aa4 │ │ │ │ + bl 869aac │ │ │ │ cbz r0, 3370ce │ │ │ │ mov fp, r5 │ │ │ │ blx 28b8ac <__ctype_b_loc@plt> │ │ │ │ subs r5, r7, #1 │ │ │ │ mov sl, r0 │ │ │ │ rsb r7, r7, #1 │ │ │ │ mov r4, r6 │ │ │ │ @@ -262045,15 +262045,15 @@ │ │ │ │ cmp r1, #58 @ 0x3a │ │ │ │ it ne │ │ │ │ cmpne r1, #45 @ 0x2d │ │ │ │ bne.n 3370fc │ │ │ │ add r3, sp, #24 │ │ │ │ movs r2, #16 │ │ │ │ add r1, sp, #20 │ │ │ │ - bl 874000 │ │ │ │ + bl 874008 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 337116 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #255 @ 0xff │ │ │ │ bgt.n 337116 │ │ │ │ adds r4, #3 │ │ │ │ strb.w r3, [r5, #1]! │ │ │ │ @@ -262081,15 +262081,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 3370aa │ │ │ │ mov ip, r2 │ │ │ │ mov r0, fp │ │ │ │ movs r1, #22 │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 72d930 │ │ │ │ + bl 72d938 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 28b964 │ │ │ │ b.n 3370ce │ │ │ │ ldr.w ip, [sp, #16] │ │ │ │ b.n 3370fe │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [r0, r4] │ │ │ │ @@ -262110,15 +262110,15 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r5, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 72d924 │ │ │ │ + bl 72d92c │ │ │ │ mov ip, r0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ movs r2, #1 │ │ │ │ strd r3, r3, [r0, #4] │ │ │ │ @@ -262141,15 +262141,15 @@ │ │ │ │ ldrb.w r4, [ip] │ │ │ │ strd lr, r4, [sp] │ │ │ │ blx 28d3f8 <__snprintf_chk@plt> │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 869aa4 │ │ │ │ + bl 869aac │ │ │ │ ldr r2, [pc, #48] @ (3371e0 ) │ │ │ │ ldr r3, [pc, #40] @ (3371d8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3 │ │ │ │ @@ -262163,15 +262163,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ subs r0, r7, r3 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r4, #19] │ │ │ │ + ldrb r4, [r7, #19] │ │ │ │ lsls r0, r3, #1 │ │ │ │ subs r4, r1, r2 │ │ │ │ lsls r1, r5, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -262193,27 +262193,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r1, #0] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, sp, #4160 @ 0x1040 │ │ │ │ mov r1, r4 │ │ │ │ adds r3, #8 │ │ │ │ ldr.w r8, [r3] │ │ │ │ - bl 72d924 │ │ │ │ + bl 72d92c │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ movs r1, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ subs r0, r7, #4 │ │ │ │ blx 28d48c │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r8 │ │ │ │ movs r5, #0 │ │ │ │ mov r1, sl │ │ │ │ str.w r5, [r2, #-8]! │ │ │ │ - bl 869aa4 │ │ │ │ + bl 869aac │ │ │ │ cbnz r0, 337286 │ │ │ │ ldr r2, [pc, #284] @ (337370 ) │ │ │ │ add.w r1, sp, #4096 @ 0x1000 │ │ │ │ ldr r3, [pc, #272] @ (33736c ) │ │ │ │ adds r1, #28 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -262281,15 +262281,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ ldr.w r4, [r7, #-8] │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72d930 │ │ │ │ + bl 72d938 │ │ │ │ ldr.w r0, [r7, #-8] │ │ │ │ blx 28b964 │ │ │ │ b.n 337252 │ │ │ │ mov r3, r8 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r3 │ │ │ │ movs r1, #0 │ │ │ │ @@ -262312,28 +262312,28 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #40] @ (33737c ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ movw r2, #441 @ 0x1b9 │ │ │ │ add r3, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 337324 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ subs r6, r6, r0 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r4, r7 │ │ │ │ lsls r1, r5, #3 │ │ │ │ - ldrb r0, [r6, #12] │ │ │ │ + ldrb r0, [r1, #13] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r6, [r0, #5] │ │ │ │ + ldrb r6, [r3, #5] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r0, #90 @ 0x5a │ │ │ │ + subs r0, #114 @ 0x72 │ │ │ │ lsls r4, r5, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #116] @ 337404 │ │ │ │ sub sp, #16 │ │ │ │ @@ -262343,23 +262343,23 @@ │ │ │ │ add ip, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 72d924 │ │ │ │ + bl 72d92c │ │ │ │ movs r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 869aa4 │ │ │ │ + bl 869aac │ │ │ │ cbz r0, 3373d0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ bl 50fc5c │ │ │ │ cbz r0, 3373d0 │ │ │ │ str r0, [r6, #0] │ │ │ │ ldr r0, [sp, #8] │ │ │ │ @@ -262402,24 +262402,24 @@ │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ - bl 72d924 │ │ │ │ + bl 72d92c │ │ │ │ ldr r0, [r0, #0] │ │ │ │ bl 50fd88 │ │ │ │ blx 28dc3c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 869aa4 │ │ │ │ + bl 869aac │ │ │ │ ldr r0, [sp, #8] │ │ │ │ blx 28b964 │ │ │ │ ldr r2, [pc, #48] @ (337494 ) │ │ │ │ ldr r3, [pc, #44] @ (337490 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -262454,15 +262454,15 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 72d924 │ │ │ │ + bl 72d92c │ │ │ │ ldr r3, [pc, #160] @ (337568 ) │ │ │ │ add.w ip, sp, #28 │ │ │ │ mov r4, r0 │ │ │ │ str.w ip, [sp, #24] │ │ │ │ add r3, pc │ │ │ │ mov lr, ip │ │ │ │ ldmia r3, {r0, r1, r2, r3} │ │ │ │ @@ -262488,15 +262488,15 @@ │ │ │ │ blx 28d3f8 <__snprintf_chk@plt> │ │ │ │ cmp r0, #12 │ │ │ │ bne.n 337548 │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 869aa4 │ │ │ │ + bl 869aac │ │ │ │ ldr r2, [pc, #80] @ (337570 ) │ │ │ │ ldr r3, [pc, #68] @ (337564 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -262521,25 +262521,25 @@ │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ asrs r4, r1, #30 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r2, #8] │ │ │ │ + ldrb r4, [r5, #8] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r2, [r7, #6] │ │ │ │ + ldrb r2, [r2, #7] │ │ │ │ lsls r0, r3, #1 │ │ │ │ asrs r4, r3, #28 │ │ │ │ lsls r1, r5, #3 │ │ │ │ - adds r6, #98 @ 0x62 │ │ │ │ + adds r6, #122 @ 0x7a │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r4, [r0, #29] │ │ │ │ + strb r4, [r3, #29] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r0, [r6, #5] │ │ │ │ + ldrb r0, [r1, #6] │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #184] @ 337648 │ │ │ │ sub sp, #24 │ │ │ │ @@ -262550,26 +262550,26 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 72d924 │ │ │ │ + bl 72d92c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ str.w ip, [sp, #16] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 869d9c │ │ │ │ + bl 869da4 │ │ │ │ cbz r0, 3375d8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 337600 │ │ │ │ str r3, [r6, #0] │ │ │ │ ldr r2, [pc, #116] @ (337650 ) │ │ │ │ ldr r3, [pc, #112] @ (33764c ) │ │ │ │ @@ -262584,60 +262584,60 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - bl 72f3a8 │ │ │ │ + bl 72f3b0 │ │ │ │ ldr r3, [pc, #76] @ (337654 ) │ │ │ │ ldr r2, [pc, #80] @ (337658 ) │ │ │ │ ldr r1, [pc, #80] @ (33765c ) │ │ │ │ add r3, pc │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [pc, #64] @ (337660 ) │ │ │ │ add r1, pc │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ cbz r0, 33762a │ │ │ │ ldr r3, [sp, #16] │ │ │ │ b.n 3375d6 │ │ │ │ ldr r2, [pc, #56] @ (337664 ) │ │ │ │ add.w r3, r5, #104 @ 0x68 │ │ │ │ ldr r1, [pc, #52] @ (337668 ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #593 @ 0x251 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 3375d8 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ asrs r4, r4, #26 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r4, #25 │ │ │ │ lsls r1, r5, #3 │ │ │ │ - adds r5, #170 @ 0xaa │ │ │ │ + adds r5, #194 @ 0xc2 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - asrs r6, r5, #5 │ │ │ │ + asrs r6, r0, #6 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - b.n 337bfc │ │ │ │ + b.n 337c2c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r6, [r2, #3] │ │ │ │ + ldrb r6, [r5, #3] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r4, [r1, #3] │ │ │ │ + ldrb r4, [r4, #3] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r0, [r4, #25] │ │ │ │ + strb r0, [r7, #25] │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #128] @ (337700 ) │ │ │ │ @@ -262647,23 +262647,23 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 72d924 │ │ │ │ + bl 72d92c │ │ │ │ vldr d7, [pc, #92] @ 3376f8 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 869970 │ │ │ │ + bl 869978 │ │ │ │ cbnz r0, 3376d8 │ │ │ │ ldr r2, [pc, #84] @ (337708 ) │ │ │ │ ldr r3, [pc, #80] @ (337704 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -262677,15 +262677,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 8959a0 │ │ │ │ + bl 8959a8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3376b0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r7, #0] │ │ │ │ b.n 3376b0 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @@ -262709,26 +262709,26 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 72d924 │ │ │ │ + bl 72d92c │ │ │ │ vldr d7, [pc, #356] @ 3378a0 │ │ │ │ movs r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ strd r3, r3, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #12 │ │ │ │ mov r1, r5 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ vstr d7, [sp, #24] │ │ │ │ - bl 869aa4 │ │ │ │ + bl 869aac │ │ │ │ cbnz r0, 337788 │ │ │ │ ldr r2, [pc, #336] @ (3378b0 ) │ │ │ │ ldr r3, [pc, #332] @ (3378ac ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -262744,15 +262744,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add r1, sp, #8 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r3, sp, #16 │ │ │ │ movs r2, #16 │ │ │ │ mov r6, r1 │ │ │ │ - bl 87427c │ │ │ │ + bl 874284 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 33781a │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ beq.n 3377c4 │ │ │ │ ldr r3, [pc, #272] @ (3378b4 ) │ │ │ │ @@ -262761,23 +262761,23 @@ │ │ │ │ ldr r1, [pc, #272] @ (3378bc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #793 @ 0x319 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 28b964 │ │ │ │ b.n 33775c │ │ │ │ adds r0, #1 │ │ │ │ add r3, sp, #24 │ │ │ │ movs r2, #16 │ │ │ │ mov r1, r6 │ │ │ │ - bl 87427c │ │ │ │ + bl 874284 │ │ │ │ cbnz r0, 337838 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ bne.n 3377a2 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr.w ip, [sp, #16] │ │ │ │ @@ -262810,46 +262810,46 @@ │ │ │ │ ldr r1, [pc, #176] @ (3378d4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ strd r2, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #765 @ 0x2fd │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 3377bc │ │ │ │ ldr r3, [pc, #156] @ (3378d8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #156] @ (3378dc ) │ │ │ │ ldr r1, [pc, #160] @ (3378e0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ strd r2, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #775 @ 0x307 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 3377bc │ │ │ │ add.w r3, r8, #16 │ │ │ │ mov r1, r6 │ │ │ │ adds r0, #1 │ │ │ │ movs r2, #10 │ │ │ │ - bl 873ed0 │ │ │ │ + bl 873ed8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3377bc │ │ │ │ ldr r3, [pc, #120] @ (3378e4 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #120] @ (3378e8 ) │ │ │ │ ldr r1, [pc, #124] @ (3378ec ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ strd r2, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #787 @ 0x313 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 3377bc │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #100] @ (3378f0 ) │ │ │ │ movs r2, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #100] @ (3378f4 ) │ │ │ │ ldr r0, [pc, #100] @ (3378f8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -262861,49 +262861,49 @@ │ │ │ │ ... │ │ │ │ asrs r6, r2, #20 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #19 │ │ │ │ lsls r1, r5, #3 │ │ │ │ - adds r4, #10 │ │ │ │ + adds r4, #34 @ 0x22 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r4, [r2, #2] │ │ │ │ + ldrb r4, [r5, #2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r6, [r4, #19] │ │ │ │ + strb r6, [r7, #19] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r3, #166 @ 0xa6 │ │ │ │ + adds r3, #190 @ 0xbe │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r0, [r2, #30] │ │ │ │ + strb r0, [r5, #30] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r0, [r4, #31] │ │ │ │ + strb r0, [r7, #31] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r3, #146 @ 0x92 │ │ │ │ + adds r3, #170 @ 0xaa │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r4, [r2, #28] │ │ │ │ + strb r4, [r5, #28] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r4, [r5, #17] │ │ │ │ + strb r4, [r0, #18] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r3, #116 @ 0x74 │ │ │ │ + adds r3, #140 @ 0x8c │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r2, [r5, #28] │ │ │ │ + strb r2, [r0, #29] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r6, [r1, #17] │ │ │ │ + strb r6, [r4, #17] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r3, #68 @ 0x44 │ │ │ │ + adds r3, #92 @ 0x5c │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r2, [r3, #30] │ │ │ │ + strb r2, [r6, #30] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r6, [r3, #16] │ │ │ │ + strb r6, [r6, #16] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r3, #34 @ 0x22 │ │ │ │ + adds r3, #58 @ 0x3a │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r4, [r1, #28] │ │ │ │ + strb r4, [r4, #28] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r0, [r4, #28] │ │ │ │ + strb r0, [r7, #28] │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #368] @ (337a80 ) │ │ │ │ @@ -262916,24 +262916,24 @@ │ │ │ │ mov r9, r0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r7, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ strd r4, r4, [sp, #28] │ │ │ │ - bl 72d924 │ │ │ │ + bl 72d92c │ │ │ │ movs r3, #4 │ │ │ │ mov sl, r0 │ │ │ │ add r2, sp, #28 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #0] │ │ │ │ strd r4, r4, [sp, #36] @ 0x24 │ │ │ │ strd r4, r4, [sp, #44] @ 0x2c │ │ │ │ - bl 868e90 │ │ │ │ + bl 868e98 │ │ │ │ cbz r0, 337982 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 337a1a │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 3379b8 │ │ │ │ @@ -262946,18 +262946,18 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ movw r2, #854 @ 0x356 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ add r1, sp, #28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 868fd0 │ │ │ │ + bl 868fd8 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ blx 28b964 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ blx 28b964 │ │ │ │ ldr r2, [pc, #260] @ (337a94 ) │ │ │ │ ldr r3, [pc, #240] @ (337a84 ) │ │ │ │ add r2, pc │ │ │ │ @@ -262975,15 +262975,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 869aa4 │ │ │ │ + bl 869aac │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33797a │ │ │ │ ldr r1, [pc, #204] @ (337a98 ) │ │ │ │ add r3, sp, #44 @ 0x2c │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ @@ -263018,15 +263018,15 @@ │ │ │ │ orr.w r2, r2, r1, lsl #3 │ │ │ │ str.w r2, [sl] │ │ │ │ b.n 33797a │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8697ec │ │ │ │ + bl 8697f4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33797a │ │ │ │ ldr r3, [sp, #32] │ │ │ │ adds r2, r3, #1 │ │ │ │ cmp.w r2, #256 @ 0x100 │ │ │ │ it ls │ │ │ │ strls.w r3, [sl] │ │ │ │ @@ -263042,57 +263042,57 @@ │ │ │ │ ldr r2, [pc, #96] @ (337aac ) │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #846 @ 0x34e │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 33797a │ │ │ │ ldr r5, [pc, #76] @ (337ab0 ) │ │ │ │ add r5, pc │ │ │ │ b.n 33795e │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ movs r1, #22 │ │ │ │ - bl 72d930 │ │ │ │ + bl 72d938 │ │ │ │ b.n 33797a │ │ │ │ ldr r5, [pc, #60] @ (337ab4 ) │ │ │ │ add r5, pc │ │ │ │ b.n 337a3c │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ asrs r6, r4, #12 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #78 @ 0x4e │ │ │ │ + adds r2, #102 @ 0x66 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r0, [r7, #28] │ │ │ │ + strb r0, [r2, #29] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r2, [r5, #12] │ │ │ │ + strb r2, [r0, #13] │ │ │ │ lsls r0, r3, #1 │ │ │ │ asrs r2, r5, #10 │ │ │ │ lsls r1, r5, #3 │ │ │ │ - strb r0, [r4, #26] │ │ │ │ + strb r0, [r7, #26] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r2, [r2, #26] │ │ │ │ + strb r2, [r5, #26] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r2, [r0, #25] │ │ │ │ + strb r2, [r3, #25] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r1, #108 @ 0x6c │ │ │ │ + adds r1, #132 @ 0x84 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r2, [r1, #9] │ │ │ │ + strb r2, [r4, #9] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r6, [r6, r6] │ │ │ │ + str r6, [r1, r7] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r2, [r2, #16] │ │ │ │ + ldrb r2, [r5, #16] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldrb r4, [r7, #15] │ │ │ │ + ldrb r4, [r2, #16] │ │ │ │ lsls r2, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #276] @ (337be0 ) │ │ │ │ @@ -263103,23 +263103,23 @@ │ │ │ │ add r2, pc │ │ │ │ mov r8, r0 │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 72d924 │ │ │ │ + bl 72d92c │ │ │ │ mov r3, r5 │ │ │ │ mov r9, r0 │ │ │ │ add r2, sp, #20 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r6 │ │ │ │ movs r4, #0 │ │ │ │ strd r4, r4, [sp, #20] │ │ │ │ - bl 869aa4 │ │ │ │ + bl 869aac │ │ │ │ cbnz r0, 337b28 │ │ │ │ ldr r2, [pc, #232] @ (337be8 ) │ │ │ │ ldr r3, [pc, #224] @ (337be4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -263148,15 +263148,15 @@ │ │ │ │ beq.n 337b5a │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ movs r1, #22 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72d930 │ │ │ │ + bl 72d938 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ blx 28b964 │ │ │ │ b.n 337afe │ │ │ │ adds r3, #1 │ │ │ │ movs r2, #16 │ │ │ │ mov r0, r3 │ │ │ │ add r1, sp, #24 │ │ │ │ @@ -263233,26 +263233,26 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 72d924 │ │ │ │ + bl 72d92c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r4, #0 │ │ │ │ str r4, [sp, #16] │ │ │ │ - bl 869d9c │ │ │ │ + bl 869da4 │ │ │ │ cbz r0, 337c4c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #5 │ │ │ │ bhi.n 337c96 │ │ │ │ tbb [pc, r3] │ │ │ │ subs r4, r3, #4 │ │ │ │ movs r5, #34 @ 0x22 │ │ │ │ @@ -263313,15 +263313,15 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 72d924 │ │ │ │ + bl 72d92c │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r0, #0] │ │ │ │ subs r1, #1 │ │ │ │ cmp r1, #5 │ │ │ │ bhi.n 337d46 │ │ │ │ @@ -263333,15 +263333,15 @@ │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 869d9c │ │ │ │ + bl 869da4 │ │ │ │ ldr r2, [pc, #76] @ (337d54 ) │ │ │ │ ldr r3, [pc, #68] @ (337d50 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -263387,26 +263387,26 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 72d924 │ │ │ │ + bl 72d92c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r4, #0 │ │ │ │ str r4, [sp, #16] │ │ │ │ - bl 869d9c │ │ │ │ + bl 869da4 │ │ │ │ cbz r0, 337dba │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #6 │ │ │ │ bhi.n 337e0a │ │ │ │ tbb [pc, r3] │ │ │ │ movs r0, #29 │ │ │ │ movs r6, #35 @ 0x23 │ │ │ │ @@ -263471,15 +263471,15 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 72d924 │ │ │ │ + bl 72d92c │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r0, #0] │ │ │ │ subs r1, #1 │ │ │ │ cmp r1, #31 │ │ │ │ bhi.n 337ed8 │ │ │ │ @@ -263504,15 +263504,15 @@ │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 869d9c │ │ │ │ + bl 869da4 │ │ │ │ ldr r2, [pc, #76] @ (337ee4 ) │ │ │ │ ldr r3, [pc, #72] @ (337ee0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -263559,34 +263559,34 @@ │ │ │ │ add r2, pc │ │ │ │ mov r8, r0 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 72d924 │ │ │ │ + bl 72d92c │ │ │ │ mov r3, r4 │ │ │ │ mov r6, r0 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 869aa4 │ │ │ │ + bl 869aac │ │ │ │ cbz r0, 337f52 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [pc, #112] @ (337fa4 ) │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ blx 28d2ec │ │ │ │ cbz r0, 337f7c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ - bl 882f70 │ │ │ │ + bl 882f78 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 337f84 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 28b964 │ │ │ │ ldr r2, [pc, #84] @ (337fa8 ) │ │ │ │ ldr r3, [pc, #72] @ (337fa0 ) │ │ │ │ add r2, pc │ │ │ │ @@ -263601,31 +263601,31 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 882d60 │ │ │ │ + bl 882d68 │ │ │ │ b.n 337f4c │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r8 │ │ │ │ movs r1, #22 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72d930 │ │ │ │ + bl 72d938 │ │ │ │ b.n 337f4c │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r0, r7, #20 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r4, #6] │ │ │ │ + strb r0, [r7, #6] │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsrs r6, r4, #19 │ │ │ │ lsls r1, r5, #3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -263637,29 +263637,29 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 72d924 │ │ │ │ + bl 72d92c │ │ │ │ movs r2, #37 @ 0x25 │ │ │ │ mov r5, r0 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #4 │ │ │ │ blx 28d48c │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 882e58 │ │ │ │ + bl 882e60 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 869aa4 │ │ │ │ + bl 869aac │ │ │ │ ldr r2, [pc, #52] @ (338030 ) │ │ │ │ ldr r3, [pc, #44] @ (33802c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -263679,26 +263679,26 @@ │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r7, #16 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r1, [pc, #4] @ (33803c ) │ │ │ │ add r1, pc │ │ │ │ - b.w 734c64 │ │ │ │ - strb r2, [r4, #2] │ │ │ │ + b.w 734c6c │ │ │ │ + strb r2, [r7, #2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 72d924 │ │ │ │ + bl 72d92c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ - bl 8509b0 │ │ │ │ + bl 8509b8 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -263717,25 +263717,25 @@ │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 72d924 │ │ │ │ + bl 72d92c │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 852278 │ │ │ │ + bl 852280 │ │ │ │ cbz r0, 3380ca │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 8509b0 │ │ │ │ + bl 8509b8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r5, #0] │ │ │ │ ldr r2, [pc, #48] @ (3380fc ) │ │ │ │ ldr r3, [pc, #40] @ (3380f8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -263764,31 +263764,31 @@ │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 72d924 │ │ │ │ + bl 72d92c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 852278 │ │ │ │ + b.w 852280 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 72d924 │ │ │ │ + bl 72d92c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ - bl 8509ec │ │ │ │ + bl 8509f4 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -263807,25 +263807,25 @@ │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 72d924 │ │ │ │ + bl 72d92c │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 852308 │ │ │ │ + bl 852310 │ │ │ │ cbz r0, 3381ba │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 8509ec │ │ │ │ + bl 8509f4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r5, #0] │ │ │ │ ldr r2, [pc, #48] @ (3381ec ) │ │ │ │ ldr r3, [pc, #40] @ (3381e8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -263854,27 +263854,27 @@ │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 72d924 │ │ │ │ + bl 72d92c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 852308 │ │ │ │ + b.w 852310 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 72d924 │ │ │ │ + bl 72d92c │ │ │ │ ldr r1, [r0, #0] │ │ │ │ adds r3, r1, #1 │ │ │ │ beq.n 33824a │ │ │ │ ldr r0, [pc, #52] @ (338270 ) │ │ │ │ and.w r2, r1, #7 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ @@ -263892,17 +263892,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - ldr r6, [r4, #104] @ 0x68 │ │ │ │ + ldr r6, [r7, #104] @ 0x68 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [r1, #104] @ 0x68 │ │ │ │ + ldr r4, [r4, #104] @ 0x68 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #92] @ 3382e4 │ │ │ │ sub sp, #16 │ │ │ │ @@ -263912,44 +263912,44 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ mov r4, r0 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r1, r5 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 72d924 │ │ │ │ + bl 72d92c │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cbz r0, 3382ce │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 75b0f8 │ │ │ │ + bl 75b100 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 784d28 │ │ │ │ + b.w 784d30 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - cmp r1, #34 @ 0x22 │ │ │ │ + cmp r1, #58 @ 0x3a │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r2, [r7, r4] │ │ │ │ + str r2, [r2, r5] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r0, r2, #20 │ │ │ │ + lsls r0, r5, #20 │ │ │ │ lsls r7, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #204] @ (3383d0 ) │ │ │ │ @@ -263960,15 +263960,15 @@ │ │ │ │ sub sp, #104 @ 0x68 │ │ │ │ add r5, sp, #36 @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 72d924 │ │ │ │ + bl 72d92c │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ blx 28d48c │ │ │ │ str r5, [sp, #32] │ │ │ │ ldrd r1, r3, [r4, #4] │ │ │ │ @@ -264005,15 +264005,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r3 │ │ │ │ blx 28d3f8 <__snprintf_chk@plt> │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 869aa4 │ │ │ │ + bl 869aac │ │ │ │ ldr r2, [pc, #88] @ (3383e8 ) │ │ │ │ ldr r3, [pc, #64] @ (3383d4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -264037,29 +264037,29 @@ │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ lsrs r2, r6, #4 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #94 @ 0x5e │ │ │ │ + cmp r0, #118 @ 0x76 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r0, [r1, #68] @ 0x44 │ │ │ │ + ldr r0, [r4, #68] @ 0x44 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r0, [r3, #72] @ 0x48 │ │ │ │ + ldr r0, [r6, #72] @ 0x48 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r2, [r3, #88] @ 0x58 │ │ │ │ + ldr r2, [r6, #88] @ 0x58 │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsrs r2, r5, #2 │ │ │ │ lsls r1, r5, #3 │ │ │ │ - movs r7, #240 @ 0xf0 │ │ │ │ + cmp r0, #8 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r2, [r3, #60] @ 0x3c │ │ │ │ + ldr r2, [r6, #60] @ 0x3c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r6, [r5, #60] @ 0x3c │ │ │ │ + ldr r6, [r0, #64] @ 0x40 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 003383f8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -264108,15 +264108,15 @@ │ │ │ │ ldr r1, [pc, #72] @ (3384bc ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #248 @ 0xf8 │ │ │ │ add r1, pc │ │ │ │ strd ip, ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -264127,28 +264127,28 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #36] @ (3384c8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #248 @ 0xf8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 338484 │ │ │ │ nop │ │ │ │ - movs r7, #66 @ 0x42 │ │ │ │ + movs r7, #90 @ 0x5a │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r0, [r3, #76] @ 0x4c │ │ │ │ + ldr r0, [r6, #76] @ 0x4c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r0, [r4, #0] │ │ │ │ + ldr r0, [r7, #0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r7, #18 │ │ │ │ + movs r7, #42 @ 0x2a │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r0, [r7, #68] @ 0x44 │ │ │ │ + ldr r0, [r2, #72] @ 0x48 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r0, [r6, #124] @ 0x7c │ │ │ │ + ldr r0, [r1, #0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 003384cc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -264190,15 +264190,15 @@ │ │ │ │ blx 28d3f8 <__snprintf_chk@plt> │ │ │ │ ldr r3, [pc, #72] @ (338578 ) │ │ │ │ add r2, sp, #40 @ 0x28 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 734758 │ │ │ │ + bl 734760 │ │ │ │ ldr r2, [pc, #60] @ (33857c ) │ │ │ │ ldr r3, [pc, #48] @ (338570 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3 │ │ │ │ @@ -264215,15 +264215,15 @@ │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ lsls r2, r2, #29 │ │ │ │ lsls r1, r5, #3 │ │ │ │ lsls r6, r0, #29 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r7, #16] │ │ │ │ + ldr r4, [r2, #20] │ │ │ │ lsls r0, r3, #1 │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r7, #27 │ │ │ │ lsls r1, r5, #3 │ │ │ │ │ │ │ │ 00338580 : │ │ │ │ @@ -264234,43 +264234,43 @@ │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ cbz r2, 3385b6 │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 781254 │ │ │ │ + bl 78125c │ │ │ │ mov r2, r0 │ │ │ │ ldrb r0, [r0, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cbz r0, 3385c8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 734758 │ │ │ │ + b.w 734760 │ │ │ │ ldr r2, [pc, #44] @ (3385e4 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 734758 │ │ │ │ + b.w 734760 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 781478 │ │ │ │ + bl 781480 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3385a8 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 765ae4 │ │ │ │ + bl 765aec │ │ │ │ ldr r3, [sp, #0] │ │ │ │ mov r2, r0 │ │ │ │ b.n 3385a8 │ │ │ │ - lsls r0, r0, #8 │ │ │ │ + lsls r0, r3, #8 │ │ │ │ lsls r2, r4, #1 │ │ │ │ │ │ │ │ 003385e8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -264278,46 +264278,46 @@ │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ cbz r2, 338624 │ │ │ │ mov r0, r2 │ │ │ │ str r1, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 781254 │ │ │ │ + bl 78125c │ │ │ │ mov r2, r0 │ │ │ │ ldrb r0, [r0, #0] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cbz r0, 33862a │ │ │ │ ldr r3, [pc, #56] @ (33864c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 734758 │ │ │ │ + b.w 734760 │ │ │ │ ldr r2, [pc, #40] @ (338650 ) │ │ │ │ add r2, pc │ │ │ │ b.n 338612 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 781478 │ │ │ │ + bl 781480 │ │ │ │ ldrd r2, r1, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 338612 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 765ae4 │ │ │ │ + bl 765aec │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r2, r0 │ │ │ │ b.n 338612 │ │ │ │ nop │ │ │ │ lsls r0, r0, #25 │ │ │ │ lsls r1, r5, #3 │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r2, #6 │ │ │ │ + lsls r6, r5, #6 │ │ │ │ lsls r2, r4, #1 │ │ │ │ │ │ │ │ 00338654 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -264328,15 +264328,15 @@ │ │ │ │ ldr r2, [r2, #52] @ 0x34 │ │ │ │ cbz r2, 338688 │ │ │ │ ldr r3, [pc, #48] @ (3386a4 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 734758 │ │ │ │ + b.w 734760 │ │ │ │ ldr r2, [pc, #36] @ (3386a8 ) │ │ │ │ add r2, pc │ │ │ │ b.n 338670 │ │ │ │ ldr r3, [pc, #32] @ (3386ac ) │ │ │ │ movw r2, #549 @ 0x225 │ │ │ │ ldr r1, [pc, #32] @ (3386b0 ) │ │ │ │ ldr r0, [pc, #32] @ (3386b4 ) │ │ │ │ @@ -264345,21 +264345,21 @@ │ │ │ │ add.w r3, r3, #284 @ 0x11c │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ lsls r4, r2, #23 │ │ │ │ lsls r1, r5, #3 │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r7, #4 │ │ │ │ + lsls r0, r2, #5 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - movs r5, #34 @ 0x22 │ │ │ │ + movs r5, #58 @ 0x3a │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r4, [r0, #96] @ 0x60 │ │ │ │ + str r4, [r3, #96] @ 0x60 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r2, [r5, #44] @ 0x2c │ │ │ │ + ldr r2, [r0, #48] @ 0x30 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 003386b8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -264370,24 +264370,24 @@ │ │ │ │ ldr r2, [r2, #28] │ │ │ │ cbz r2, 3386ec │ │ │ │ ldr r3, [pc, #28] @ (3386f4 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 734758 │ │ │ │ + b.w 734760 │ │ │ │ ldr r2, [pc, #16] @ (3386f8 ) │ │ │ │ add r2, pc │ │ │ │ b.n 3386d4 │ │ │ │ bl 28e3e0 │ │ │ │ lsls r0, r6, #21 │ │ │ │ lsls r1, r5, #3 │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r2, #3 │ │ │ │ + lsls r4, r5, #3 │ │ │ │ lsls r2, r4, #1 │ │ │ │ │ │ │ │ 003386fc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -264406,15 +264406,15 @@ │ │ │ │ cbz r2, 338786 │ │ │ │ ldr r3, [pc, #108] @ (338794 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #108] @ (338798 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 734758 │ │ │ │ + bl 734760 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ adds r3, #1 │ │ │ │ bne.n 338754 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r4, #28] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -264424,48 +264424,48 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r5, [pc, #68] @ (33879c ) │ │ │ │ mov r0, r6 │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ - bl 733eec │ │ │ │ + bl 733ef4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33873c │ │ │ │ ldr r2, [r4, #32] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 72dacc │ │ │ │ + bl 72dad4 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r4, #28] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 28e3e0 │ │ │ │ nop │ │ │ │ - add r0, sp, #968 @ 0x3c8 │ │ │ │ + add r1, sp, #40 @ 0x28 │ │ │ │ lsls r3, r3, #1 │ │ │ │ lsls r6, r3, #20 │ │ │ │ lsls r1, r5, #3 │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r6, #36] @ 0x24 │ │ │ │ + ldr r0, [r1, #40] @ 0x28 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - pop {r4, r5, r6} │ │ │ │ + pop {r3, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (3387ac ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ stmia r2!, {r1, r3, r6, r7} │ │ │ │ lsls r6, r6, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -264473,57 +264473,58 @@ │ │ │ │ ldr r2, [pc, #52] @ (3387fc ) │ │ │ │ movs r3, #21 │ │ │ │ ldr r1, [pc, #52] @ (338800 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #40] @ (338804 ) │ │ │ │ ldr r3, [pc, #44] @ (338808 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #64] @ 0x40 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - movs r5, #26 │ │ │ │ + movs r5, #50 @ 0x32 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - vshr.u32 q8, q3, #4 │ │ │ │ - movs r2, r2 │ │ │ │ + movs r4, r2 │ │ │ │ + lsls r7, r2, #1 │ │ │ │ + movs r2, r5 │ │ │ │ lsls r7, r2, #1 │ │ │ │ lsls r1, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #96] @ (338880 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ ldr.w ip, [pc, #88] @ 338884 │ │ │ │ ldr r2, [pc, #88] @ (338888 ) │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ cbz r0, 33884c │ │ │ │ ldr r2, [r0, #28] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 338860 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ @@ -264543,19 +264544,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r0, [r2, #116] @ 0x74 │ │ │ │ + ldr r0, [r5, #116] @ 0x74 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r4, #180 @ 0xb4 │ │ │ │ + movs r4, #204 @ 0xcc │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r0, [r1, #116] @ 0x74 │ │ │ │ + ldr r0, [r4, #116] @ 0x74 │ │ │ │ lsls r0, r3, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -264565,28 +264566,28 @@ │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ ldr r1, [pc, #44] @ (3388d8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ adds r0, #20 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - movs r4, #58 @ 0x3a │ │ │ │ + movs r4, #82 @ 0x52 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r0, [r2, #108] @ 0x6c │ │ │ │ + ldr r0, [r5, #108] @ 0x6c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r6, [r7, #104] @ 0x68 │ │ │ │ + ldr r6, [r2, #108] @ 0x6c │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #76] @ 338938 │ │ │ │ sub sp, #8 │ │ │ │ @@ -264595,15 +264596,15 @@ │ │ │ │ ldr r1, [pc, #72] @ (338940 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ cmp r4, #1 │ │ │ │ beq.n 33891a │ │ │ │ ldrd r3, r0, [r0, #28] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ ldrb.w r3, [r0, #36] @ 0x24 │ │ │ │ @@ -264614,146 +264615,146 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - movs r3, #238 @ 0xee │ │ │ │ + movs r4, #6 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r4, [r0, #104] @ 0x68 │ │ │ │ + ldr r4, [r3, #104] @ 0x68 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r2, [r6, #100] @ 0x64 │ │ │ │ + ldr r2, [r1, #104] @ 0x68 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00338944 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #108] @ (3389c0 ) │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 733c7c │ │ │ │ + bl 733c84 │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #92] @ (3389c4 ) │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ ldr r2, [pc, #92] @ (3389c8 ) │ │ │ │ mov r7, r0 │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ str r5, [r0, #28] │ │ │ │ ldr r5, [pc, #76] @ (3389cc ) │ │ │ │ str r6, [r0, #32] │ │ │ │ add r5, pc │ │ │ │ ldr r0, [r5, #0] │ │ │ │ cbz r0, 338994 │ │ │ │ mov r1, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 72fb74 │ │ │ │ + b.w 72fb7c │ │ │ │ ldr r1, [pc, #56] @ (3389d0 ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 733c7c │ │ │ │ + bl 733c84 │ │ │ │ ldr r2, [pc, #48] @ (3389d4 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r1, r7 │ │ │ │ str r0, [r5, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 72fb74 │ │ │ │ + b.w 72fb7c │ │ │ │ nop │ │ │ │ - ldr r6, [r2, #96] @ 0x60 │ │ │ │ + ldr r6, [r5, #96] @ 0x60 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r3, #120 @ 0x78 │ │ │ │ + movs r3, #144 @ 0x90 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r6, [r1, #96] @ 0x60 │ │ │ │ + ldr r6, [r4, #96] @ 0x60 │ │ │ │ lsls r0, r3, #1 │ │ │ │ subs r7, #122 @ 0x7a │ │ │ │ lsls r2, r7, #3 │ │ │ │ - ldr r0, [r7, #92] @ 0x5c │ │ │ │ + ldr r0, [r2, #96] @ 0x60 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r0, [r0, #96] @ 0x60 │ │ │ │ + ldr r0, [r3, #96] @ 0x60 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 003389d8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #112] @ (338a58 ) │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 733c7c │ │ │ │ + bl 733c84 │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #96] @ (338a5c ) │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ ldr r2, [pc, #96] @ (338a60 ) │ │ │ │ mov r7, r0 │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ str r5, [r0, #28] │ │ │ │ ldr r5, [pc, #80] @ (338a64 ) │ │ │ │ movs r3, #1 │ │ │ │ str r6, [r0, #32] │ │ │ │ add r5, pc │ │ │ │ strb.w r3, [r0, #36] @ 0x24 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ cbz r0, 338a2e │ │ │ │ mov r1, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 72fb74 │ │ │ │ + b.w 72fb7c │ │ │ │ ldr r1, [pc, #56] @ (338a68 ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 733c7c │ │ │ │ + bl 733c84 │ │ │ │ ldr r2, [pc, #44] @ (338a6c ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r1, r7 │ │ │ │ str r0, [r5, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 72fb74 │ │ │ │ - ldr r2, [r0, #88] @ 0x58 │ │ │ │ + b.w 72fb7c │ │ │ │ + ldr r2, [r3, #88] @ 0x58 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r2, #228 @ 0xe4 │ │ │ │ + movs r2, #252 @ 0xfc │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r2, [r7, #84] @ 0x54 │ │ │ │ + ldr r2, [r2, #88] @ 0x58 │ │ │ │ lsls r0, r3, #1 │ │ │ │ subs r6, #228 @ 0xe4 │ │ │ │ lsls r2, r7, #3 │ │ │ │ - ldr r6, [r3, #84] @ 0x54 │ │ │ │ + ldr r6, [r6, #84] @ 0x54 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r6, [r4, #84] @ 0x54 │ │ │ │ + ldr r6, [r7, #84] @ 0x54 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00338a70 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -264770,24 +264771,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 338b4e │ │ │ │ mov r0, r4 │ │ │ │ ldr r5, [pc, #224] @ (338b84 ) │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr r2, [pc, #224] @ (338b88 ) │ │ │ │ ldr r1, [pc, #224] @ (338b8c ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #21 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [pc, #208] @ (338b90 ) │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #16] │ │ │ │ ldr r4, [r2, #68] @ 0x44 │ │ │ │ add r1, pc │ │ │ │ @@ -264799,28 +264800,28 @@ │ │ │ │ cbz r4, 338b06 │ │ │ │ ldr r3, [pc, #188] @ (338b94 ) │ │ │ │ add r3, pc │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 338b2e │ │ │ │ mov r1, r4 │ │ │ │ - bl 72fbbc │ │ │ │ + bl 72fbc4 │ │ │ │ ldr r2, [pc, #176] @ (338b98 ) │ │ │ │ ldr r3, [pc, #148] @ (338b80 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 338b72 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 733678 │ │ │ │ + b.w 733680 │ │ │ │ ldr r2, [pc, #148] @ (338b9c ) │ │ │ │ ldr r3, [pc, #116] @ (338b80 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -264835,67 +264836,67 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #112] @ (338ba0 ) │ │ │ │ adds r5, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 733c7c │ │ │ │ + bl 733c84 │ │ │ │ ldr r2, [pc, #100] @ (338ba4 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ str r0, [r6, #0] │ │ │ │ b.n 338ae0 │ │ │ │ ldr r4, [pc, #88] @ (338ba8 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 733c7c │ │ │ │ + bl 733c84 │ │ │ │ ldr r3, [pc, #80] @ (338bac ) │ │ │ │ ldr r2, [pc, #84] @ (338bb0 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r4, r0 │ │ │ │ str r0, [r5, #0] │ │ │ │ b.n 338a9e │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r6, #118 @ 0x76 │ │ │ │ lsls r2, r7, #3 │ │ │ │ lsls r2, r6, #6 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #58 @ 0x3a │ │ │ │ + movs r2, #82 @ 0x52 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldc2 0, cr0, [ip, #-344] @ 0xfffffea8 │ │ │ │ - ldc2 0, cr0, [r2, #-344]! @ 0xfffffea8 │ │ │ │ + ldc2 0, cr0, [r4, #-344]! @ 0xfffffea8 │ │ │ │ + stc2l 0, cr0, [sl, #-344] @ 0xfffffea8 │ │ │ │ stc2l 15, cr15, [r1, #-1020] @ 0xfffffc04 │ │ │ │ subs r6, #36 @ 0x24 │ │ │ │ lsls r2, r7, #3 │ │ │ │ lsls r2, r2, #5 │ │ │ │ lsls r1, r5, #3 │ │ │ │ lsls r2, r6, #4 │ │ │ │ lsls r1, r5, #3 │ │ │ │ - ldr r6, [r3, #68] @ 0x44 │ │ │ │ + ldr r6, [r6, #68] @ 0x44 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r6, [r4, #68] @ 0x44 │ │ │ │ + ldr r6, [r7, #68] @ 0x44 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r0, [r0, #68] @ 0x44 │ │ │ │ + ldr r0, [r3, #68] @ 0x44 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r1, #134 @ 0x86 │ │ │ │ + movs r1, #158 @ 0x9e │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r6, [r0, #68] @ 0x44 │ │ │ │ + ldr r6, [r3, #68] @ 0x44 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00338bb4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -264904,41 +264905,41 @@ │ │ │ │ sub sp, #20 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbz r0, 338bda │ │ │ │ mov r1, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 72fb74 │ │ │ │ + b.w 72fb7c │ │ │ │ ldr r1, [pc, #48] @ (338c0c ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 733c7c │ │ │ │ + bl 733c84 │ │ │ │ ldr r3, [pc, #40] @ (338c10 ) │ │ │ │ ldr r2, [pc, #40] @ (338c14 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 72fb74 │ │ │ │ + b.w 72fb7c │ │ │ │ subs r5, #52 @ 0x34 │ │ │ │ lsls r2, r7, #3 │ │ │ │ - ldr r4, [r6, #56] @ 0x38 │ │ │ │ + ldr r4, [r1, #60] @ 0x3c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r0, #250 @ 0xfa │ │ │ │ + movs r1, #18 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r0, [r7, #56] @ 0x38 │ │ │ │ + ldr r0, [r2, #60] @ 0x3c │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00338c18 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -264947,41 +264948,41 @@ │ │ │ │ sub sp, #20 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbz r0, 338c3e │ │ │ │ mov r1, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 72fbbc │ │ │ │ + b.w 72fbc4 │ │ │ │ ldr r1, [pc, #48] @ (338c70 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 733c7c │ │ │ │ + bl 733c84 │ │ │ │ ldr r3, [pc, #40] @ (338c74 ) │ │ │ │ ldr r2, [pc, #40] @ (338c78 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 72fbbc │ │ │ │ + b.w 72fbc4 │ │ │ │ subs r4, #208 @ 0xd0 │ │ │ │ lsls r2, r7, #3 │ │ │ │ - ldr r0, [r2, #52] @ 0x34 │ │ │ │ + ldr r0, [r5, #52] @ 0x34 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r0, #150 @ 0x96 │ │ │ │ + movs r0, #174 @ 0xae │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r4, [r2, #52] @ 0x34 │ │ │ │ + ldr r4, [r5, #52] @ 0x34 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00338c7c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -264990,41 +264991,41 @@ │ │ │ │ sub sp, #20 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbz r0, 338ca2 │ │ │ │ mov r1, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 730278 │ │ │ │ + b.w 730280 │ │ │ │ ldr r1, [pc, #48] @ (338cd4 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 733c7c │ │ │ │ + bl 733c84 │ │ │ │ ldr r3, [pc, #40] @ (338cd8 ) │ │ │ │ ldr r2, [pc, #40] @ (338cdc ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 730278 │ │ │ │ + b.w 730280 │ │ │ │ subs r4, #108 @ 0x6c │ │ │ │ lsls r2, r7, #3 │ │ │ │ - ldr r4, [r5, #44] @ 0x2c │ │ │ │ + ldr r4, [r0, #48] @ 0x30 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r0, #50 @ 0x32 │ │ │ │ + movs r0, #74 @ 0x4a │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r0, [r6, #44] @ 0x2c │ │ │ │ + ldr r0, [r1, #48] @ 0x30 │ │ │ │ lsls r0, r3, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -265033,15 +265034,15 @@ │ │ │ │ ldr r2, [pc, #60] @ (338d38 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (338d3c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #48] @ (338d40 ) │ │ │ │ ldr r3, [pc, #52] @ (338d44 ) │ │ │ │ movs r1, #0 │ │ │ │ add r2, pc │ │ │ │ strb.w r1, [r0, #66] @ 0x42 │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ @@ -265051,21 +265052,21 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - movs r0, #58 @ 0x3a │ │ │ │ + movs r0, #82 @ 0x52 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - @ instruction: 0xfaac0056 │ │ │ │ - mov lr, r9 │ │ │ │ + @ instruction: 0xfac40056 │ │ │ │ + mov lr, ip │ │ │ │ lsls r1, r3, #1 │ │ │ │ @ instruction: 0xffcbffff │ │ │ │ - ldr r4, [r6, #40] @ 0x28 │ │ │ │ + ldr r4, [r1, #44] @ 0x2c │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 338d98 │ │ │ │ sub sp, #12 │ │ │ │ @@ -265073,15 +265074,15 @@ │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r1, [pc, #60] @ (338da0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #44] @ (338da4 ) │ │ │ │ ldr r3, [pc, #44] @ (338da8 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #12 │ │ │ │ @@ -265089,27 +265090,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - subs r4, r2, #7 │ │ │ │ + subs r4, r5, #7 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - @ instruction: 0xfa420056 │ │ │ │ - lsrs r0, r1, #29 │ │ │ │ + @ instruction: 0xfa5a0056 │ │ │ │ + lsrs r0, r4, #29 │ │ │ │ lsls r3, r3, #1 │ │ │ │ lsls r3, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #8] @ (338db8 ) │ │ │ │ movs r1, #3 │ │ │ │ add r0, pc │ │ │ │ - b.w 732a90 │ │ │ │ + b.w 732a98 │ │ │ │ nop │ │ │ │ pop {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r6, r6, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -265122,22 +265123,22 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #28 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r6, r0 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ mov r5, r0 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ movs r3, #19 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cbz r3, 338e0a │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r0, 338e24 │ │ │ │ ldr r3, [r5, #96] @ 0x60 │ │ │ │ @@ -265180,35 +265181,35 @@ │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #36] @ (338e98 ) │ │ │ │ ldrd r2, r3, [r5, #104] @ 0x68 │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 28b694 │ │ │ │ - subs r4, r4, #5 │ │ │ │ + subs r4, r7, #5 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - add r7, pc, #776 @ (adr r7, 339194 ) │ │ │ │ + add r7, pc, #872 @ (adr r7, 3391f4 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r7, pc, #848 @ (adr r7, 3391e0 ) │ │ │ │ + add r7, pc, #944 @ (adr r7, 339240 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r4, [r4, #24] │ │ │ │ + ldr r4, [r7, #24] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r2, [r1, #24] │ │ │ │ + ldr r2, [r4, #24] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [r4, #20] │ │ │ │ + ldr r4, [r7, #20] │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #48] @ (338ee0 ) │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ cbz r0, 338ed0 │ │ │ │ ldrd r1, r3, [r4] │ │ │ │ blx r3 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -265216,16 +265217,16 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r1, [pc, #16] @ (338ee4 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 7333fc │ │ │ │ - add r7, pc, #0 @ (adr r7, 338ee4 ) │ │ │ │ + b.w 733404 │ │ │ │ + add r7, pc, #96 @ (adr r7, 338f44 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ @ instruction: 0xffc3ffff │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -265233,30 +265234,30 @@ │ │ │ │ ldr r2, [pc, #48] @ (338f30 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (338f34 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ movs r3, #1 │ │ │ │ strh.w r3, [r0, #66] @ 0x42 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - subs r6, r6, #0 │ │ │ │ + subs r6, r1, #1 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strh.w r0, [r8, #86] @ 0x56 │ │ │ │ - add sl, r9 │ │ │ │ + str.w r0, [r0, #86] @ 0x56 │ │ │ │ + add sl, ip │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #112] @ (338fbc ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -265267,15 +265268,15 @@ │ │ │ │ ldr r1, [pc, #108] @ (338fc4 ) │ │ │ │ add r4, pc │ │ │ │ movs r3, #19 │ │ │ │ adds r4, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 338fa6 │ │ │ │ ldr.w sl, [pc, #88] @ 338fc8 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r9, [pc, #88] @ 338fcc │ │ │ │ mov r4, r0 │ │ │ │ @@ -265289,34 +265290,34 @@ │ │ │ │ mov r3, sl │ │ │ │ mov r2, r8 │ │ │ │ vldr d7, [r4, #104] @ 0x68 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #16 │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 7f3dac │ │ │ │ + bl 7f3db4 │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ cmp r3, r5 │ │ │ │ bgt.n 338f7e │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - adds r2, r4, #7 │ │ │ │ + adds r2, r7, #7 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - add r6, pc, #240 @ (adr r6, 3390b4 ) │ │ │ │ + add r6, pc, #336 @ (adr r6, 339114 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r6, pc, #328 @ (adr r6, 339110 ) │ │ │ │ + add r6, pc, #424 @ (adr r6, 339170 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str.w r0, [r2, r1, lsl #2] │ │ │ │ - ldr r0, [r7, #4] │ │ │ │ + ldr.w r0, [sl, r1, lsl #2] │ │ │ │ + ldr r0, [r2, #8] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00338fd0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -265328,29 +265329,29 @@ │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r0, [pc, #140] @ (339078 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 72f3fc │ │ │ │ + bl 72f404 │ │ │ │ ldr r1, [pc, #124] @ (33907c ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ cbz r0, 339050 │ │ │ │ ldrd r1, r3, [sp, #4] │ │ │ │ blx r3 │ │ │ │ ldr r0, [pc, #112] @ (339080 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72f3fc │ │ │ │ + bl 72f404 │ │ │ │ ldr r1, [pc, #108] @ (339084 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ cbz r0, 33905e │ │ │ │ ldrd r1, r3, [sp, #4] │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #92] @ (339088 ) │ │ │ │ ldr r3, [pc, #72] @ (339074 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -265367,32 +265368,32 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #56] @ (33908c ) │ │ │ │ add r2, sp, #4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 7333fc │ │ │ │ + bl 733404 │ │ │ │ b.n 33900e │ │ │ │ ldr r1, [pc, #48] @ (339090 ) │ │ │ │ add r2, sp, #4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 7333fc │ │ │ │ + bl 733404 │ │ │ │ b.n 339028 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ mrrc2 0, 14, r0, r8, cr8 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - vshr.s32 q0, , #18 │ │ │ │ - add r5, pc, #704 @ (adr r5, 339340 ) │ │ │ │ + vmov.i32 q8, #103 @ 0x00000067 │ │ │ │ + add r5, pc, #800 @ (adr r5, 3393a0 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r0, [r0, #0] │ │ │ │ + ldr r0, [r3, #0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r5, pc, #600 @ (adr r5, 3392e0 ) │ │ │ │ + add r5, pc, #696 @ (adr r5, 339340 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ ldc2 0, cr0, [r0], {232} @ 0xe8 │ │ │ │ mcr2 15, 2, pc, cr3, cr15, {7} @ │ │ │ │ mrc2 15, 1, pc, cr5, cr15, {7} │ │ │ │ │ │ │ │ 00339094 : │ │ │ │ push {r4, lr} │ │ │ │ @@ -265406,32 +265407,32 @@ │ │ │ │ ldr r0, [pc, #56] @ (3390e4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28b698 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 733eec │ │ │ │ + bl 733ef4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 28b964 │ │ │ │ subs r0, r4, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - str r4, [r6, #116] @ 0x74 │ │ │ │ + str r4, [r1, #120] @ 0x78 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r7, #190 @ 0xbe │ │ │ │ + movs r7, #214 @ 0xd6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 003390e8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -265442,35 +265443,35 @@ │ │ │ │ ldr r1, [pc, #60] @ (339140 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w ip, [sp] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [pc, #44] @ (339144 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ bl 32b784 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - adds r6, r6, #0 │ │ │ │ + adds r6, r1, #1 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - @ instruction: 0xf69e0056 │ │ │ │ - cmn r4, r0 │ │ │ │ + @ instruction: 0xf6b60056 │ │ │ │ + cmn r4, r3 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r6, [r0, #112] @ 0x70 │ │ │ │ + str r6, [r3, #112] @ 0x70 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00339148 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -265481,60 +265482,60 @@ │ │ │ │ ldr r1, [pc, #44] @ (339190 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [pc, #28] @ (339194 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 32b784 │ │ │ │ nop │ │ │ │ - subs r6, r2, r7 │ │ │ │ + subs r6, r5, r7 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - movw r0, #18518 @ 0x4856 │ │ │ │ - negs r2, r5 │ │ │ │ + @ instruction: 0xf65c0056 │ │ │ │ + cmp r2, r0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r6, [r4, #104] @ 0x68 │ │ │ │ + str r6, [r7, #104] @ 0x68 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00339198 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #108] @ (339218 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r8, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r5, r0 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr r2, [pc, #100] @ (33921c ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #100] @ (339220 ) │ │ │ │ add.w ip, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #84] @ (339224 ) │ │ │ │ ldr r1, [pc, #84] @ (339228 ) │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [pc, #68] @ (33922c ) │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ bl 32b70c │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ cbz r3, 339200 │ │ │ │ @@ -265548,24 +265549,24 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - subs r0, r0, r6 │ │ │ │ + subs r0, r3, r6 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - add r3, pc, #864 @ (adr r3, 339580 ) │ │ │ │ + add r3, pc, #960 @ (adr r3, 3395e0 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r3, pc, #936 @ (adr r3, 3395cc ) │ │ │ │ + add r4, pc, #8 @ (adr r4, 33922c ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - rsbs r0, r6, #14024704 @ 0xd60000 │ │ │ │ - rors r4, r7 │ │ │ │ + @ instruction: 0xf5ee0056 │ │ │ │ + tst r4, r2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r6, [r6, #96] @ 0x60 │ │ │ │ + str r6, [r1, #100] @ 0x64 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00339230 : │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ cmp r0, r1 │ │ │ │ ite ls │ │ │ │ movls r0, #0 │ │ │ │ @@ -265633,19 +265634,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (3392dc ) │ │ │ │ ldr r0, [pc, #20] @ (3392e0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ - subs r4, r5, r1 │ │ │ │ + subs r4, r0, r2 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r6, [r3, #84] @ 0x54 │ │ │ │ + str r6, [r6, #84] @ 0x54 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r6, [r5, #84] @ 0x54 │ │ │ │ + str r6, [r0, #88] @ 0x58 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 003392e4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -265776,19 +265777,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (33943c ) │ │ │ │ ldr r0, [pc, #20] @ (339440 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ - adds r4, r1, r4 │ │ │ │ + adds r4, r4, r4 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r6, [r7, #60] @ 0x3c │ │ │ │ + str r6, [r2, #64] @ 0x40 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r6, [r1, #64] @ 0x40 │ │ │ │ + str r6, [r4, #64] @ 0x40 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00339444 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -265799,28 +265800,28 @@ │ │ │ │ ldr r1, [pc, #44] @ (33948c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #28] @ (339490 ) │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 32b598 │ │ │ │ - adds r2, r3, r3 │ │ │ │ + adds r2, r6, r3 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - sbfx r0, r8, #1, #23 │ │ │ │ - subs r7, #110 @ 0x6e │ │ │ │ + bfi r0, r0, #1, #22 │ │ │ │ + subs r7, #134 @ 0x86 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r0, [r5, #56] @ 0x38 │ │ │ │ + str r0, [r0, #60] @ 0x3c │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00339494 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -265834,34 +265835,34 @@ │ │ │ │ add r2, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #28] @ (3394f0 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 32b858 │ │ │ │ - adds r2, r1, r2 │ │ │ │ + adds r2, r4, r2 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - @ instruction: 0xf2fc0056 │ │ │ │ - subs r7, #32 │ │ │ │ + @ instruction: 0xf3140056 │ │ │ │ + subs r7, #56 @ 0x38 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r0, [r1, #52] @ 0x34 │ │ │ │ + str r0, [r4, #52] @ 0x34 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 003394f4 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -265887,19 +265888,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ - adds r4, r0, r0 │ │ │ │ + adds r4, r3, r0 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r6, [r6, #44] @ 0x2c │ │ │ │ + str r6, [r1, #48] @ 0x30 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r2, [r4, #48] @ 0x30 │ │ │ │ + str r2, [r7, #48] @ 0x30 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00339554 : │ │ │ │ cmp r1, #31 │ │ │ │ bhi.n 33956a │ │ │ │ add.w r0, r0, r1, lsl #4 │ │ │ │ ldr r0, [r0, #112] @ 0x70 │ │ │ │ @@ -265917,19 +265918,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (339590 ) │ │ │ │ ldr r0, [pc, #20] @ (339594 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ - asrs r0, r7, #30 │ │ │ │ + asrs r0, r2, #31 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ + str r2, [r0, #44] @ 0x2c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r6, [r6, #44] @ 0x2c │ │ │ │ + str r6, [r1, #48] @ 0x30 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00339598 : │ │ │ │ cbz r2, 3395dc │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -265965,19 +265966,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (339608 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r6, r0, #29 │ │ │ │ + asrs r6, r3, #29 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r0, [r7, #32] │ │ │ │ + str r0, [r2, #36] @ 0x24 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r0, [r4, #40] @ 0x28 │ │ │ │ + str r0, [r7, #40] @ 0x28 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0033960c : │ │ │ │ push {r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -265995,43 +265996,43 @@ │ │ │ │ ldrd r7, r5, [sp, #56] @ 0x38 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r8, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 72ec1c │ │ │ │ + bl 72ec24 │ │ │ │ ldr r2, [pc, #288] @ (339770 ) │ │ │ │ movs r3, #19 │ │ │ │ ldr r1, [pc, #288] @ (339774 ) │ │ │ │ mov r9, r0 │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #276] @ (339778 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r2, [pc, #276] @ (33977c ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #276] @ (339780 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov sl, r0 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 339720 │ │ │ │ ldr r3, [pc, #260] @ (339784 ) │ │ │ │ mov r0, sl │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 72ef2c │ │ │ │ + bl 72ef34 │ │ │ │ cmp.w r5, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ cmpeq.w r7, #4294967295 @ 0xffffffff │ │ │ │ bne.n 3396e0 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ str r3, [sp, #16] │ │ │ │ @@ -266094,15 +266095,15 @@ │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #92] @ (339790 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 72c6d4 │ │ │ │ + bl 72c6dc │ │ │ │ ldr r3, [pc, #84] @ (339794 ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ b.n 33967c │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ (339798 ) │ │ │ │ @@ -266111,42 +266112,42 @@ │ │ │ │ ldr r0, [pc, #76] @ (3397a0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ @ instruction: 0xf61600e8 │ │ │ │ - asrs r2, r1, #28 │ │ │ │ + asrs r2, r4, #28 │ │ │ │ lsls r4, r5, #1 │ │ │ │ addw r0, r0, #2280 @ 0x8e8 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #272] @ 0x110 │ │ │ │ + ldr r7, [sp, #368] @ 0x170 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r7, [sp, #352] @ 0x160 │ │ │ │ + ldr r7, [sp, #448] @ 0x1c0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ adds r2, #150 @ 0x96 │ │ │ │ lsls r2, r7, #3 │ │ │ │ - adc.w r0, r0, #86 @ 0x56 │ │ │ │ - subs r5, #102 @ 0x66 │ │ │ │ + adcs.w r0, r8, #86 @ 0x56 │ │ │ │ + subs r5, #126 @ 0x7e │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r5, [pc, #160] @ (339828 ) │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf58200e8 │ │ │ │ - str r6, [r0, #24] │ │ │ │ + str r6, [r3, #24] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r6, [r2, #8] │ │ │ │ + str r6, [r5, #8] │ │ │ │ lsls r0, r3, #1 │ │ │ │ subs r4, r1, #3 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r4, #23 │ │ │ │ + asrs r4, r7, #23 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r6, [r2, #12] │ │ │ │ + str r6, [r5, #12] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r6, [r4, #12] │ │ │ │ + str r6, [r7, #12] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 003397a4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -266159,58 +266160,58 @@ │ │ │ │ add.w r4, ip, #72 @ 0x48 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #100] @ (33982c ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r4, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r7, r4 │ │ │ │ ldr r4, [pc, #88] @ (339830 ) │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r1, [r4, #0] │ │ │ │ cbz r1, 3397ee │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 72ee6c │ │ │ │ + b.w 72ee74 │ │ │ │ movs r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ blx 28b624 │ │ │ │ ldr r2, [pc, #60] @ (339834 ) │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #52] @ (339838 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 72c6d4 │ │ │ │ + bl 72c6dc │ │ │ │ ldr r3, [pc, #48] @ (33983c ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 72ee6c │ │ │ │ - asrs r4, r7, #21 │ │ │ │ + b.w 72ee74 │ │ │ │ + asrs r4, r2, #22 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - vshr.s32 q8, q3, #30 │ │ │ │ - subs r4, #12 │ │ │ │ + vshr.s32 q8, q3, #6 │ │ │ │ + subs r4, #36 @ 0x24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ orn r0, lr, #7602176 @ 0x740000 │ │ │ │ adds r1, #38 @ 0x26 │ │ │ │ lsls r2, r7, #3 │ │ │ │ - str r0, [r7, #8] │ │ │ │ + str r0, [r2, #12] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrsh r0, [r1, r7] │ │ │ │ + ldrsh r0, [r4, r7] │ │ │ │ lsls r0, r3, #1 │ │ │ │ subs r4, r1, #3 │ │ │ │ ... │ │ │ │ │ │ │ │ 00339840 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -266225,58 +266226,58 @@ │ │ │ │ add.w r4, ip, #72 @ 0x48 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #100] @ (3398c8 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r4, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r7, r4 │ │ │ │ ldr r4, [pc, #88] @ (3398cc ) │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r1, [r4, #0] │ │ │ │ cbz r1, 33988a │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 72ef2c │ │ │ │ + b.w 72ef34 │ │ │ │ movs r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ blx 28b624 │ │ │ │ ldr r2, [pc, #60] @ (3398d0 ) │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #52] @ (3398d4 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 72c6d4 │ │ │ │ + bl 72c6dc │ │ │ │ ldr r3, [pc, #48] @ (3398d8 ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 72ef2c │ │ │ │ - asrs r0, r4, #19 │ │ │ │ + b.w 72ef34 │ │ │ │ + asrs r0, r7, #19 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - vqadd.s8 q8, q3, q3 │ │ │ │ - subs r3, #112 @ 0x70 │ │ │ │ + vqadd.s16 q8, q7, q3 │ │ │ │ + subs r3, #136 @ 0x88 │ │ │ │ lsls r1, r3, #1 │ │ │ │ @ instruction: 0xf3d200e8 │ │ │ │ adds r0, #138 @ 0x8a │ │ │ │ lsls r2, r7, #3 │ │ │ │ - str r4, [r3, #0] │ │ │ │ + str r4, [r6, #0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrsh r4, [r5, r4] │ │ │ │ + ldrsh r4, [r0, r5] │ │ │ │ lsls r0, r3, #1 │ │ │ │ subs r4, r1, #3 │ │ │ │ ... │ │ │ │ │ │ │ │ 003398dc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -266304,15 +266305,15 @@ │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #48] @ (339950 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 72c6d4 │ │ │ │ + bl 72c6dc │ │ │ │ ldr r2, [pc, #44] @ (339954 ) │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r0, r3 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [r3, #4] │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ @@ -266321,17 +266322,17 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ adds r0, #16 │ │ │ │ lsls r2, r7, #3 │ │ │ │ @ instruction: 0xf34a00e8 │ │ │ │ - ldrsh r4, [r3, r6] │ │ │ │ + ldrsh r4, [r6, r6] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrsh r4, [r5, r2] │ │ │ │ + ldrsh r4, [r0, r3] │ │ │ │ lsls r0, r3, #1 │ │ │ │ subs r4, r1, #3 │ │ │ │ ... │ │ │ │ │ │ │ │ 00339958 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -266369,19 +266370,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (3399c0 ) │ │ │ │ ldr r0, [pc, #20] @ (3399c4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ - asrs r0, r6, #16 │ │ │ │ + asrs r0, r1, #17 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrsh r2, [r5, r4] │ │ │ │ + ldrsh r2, [r0, r5] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrsh r2, [r1, r5] │ │ │ │ + ldrsh r2, [r4, r5] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 003399c8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -266431,15 +266432,15 @@ │ │ │ │ bx lr │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (339a50 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ cbz r6, 339a74 │ │ │ │ lsls r6, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #32 │ │ │ │ @@ -266457,23 +266458,23 @@ │ │ │ │ ldr r1, [pc, #148] @ (339b14 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #28] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #144] @ (339b18 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ vldr d7, [pc, #108] @ 339b00 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ - bl 869234 │ │ │ │ + bl 86923c │ │ │ │ cbz r0, 339ab6 │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ cmp r2, #0 │ │ │ │ it ge │ │ │ │ strge.w r1, [r8, #96] @ 0x60 │ │ │ │ blt.n 339ae0 │ │ │ │ ldr r2, [pc, #100] @ (339b1c ) │ │ │ │ @@ -266498,31 +266499,31 @@ │ │ │ │ ldr r1, [pc, #52] @ (339b20 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r4, [pc, #52] @ (339b24 ) │ │ │ │ movs r2, #37 @ 0x25 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 339ab6 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ ... │ │ │ │ rsb r0, sl, #232 @ 0xe8 │ │ │ │ - asrs r0, r7, #14 │ │ │ │ + asrs r0, r2, #15 │ │ │ │ lsls r4, r5, #1 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r0, [r6, r2] │ │ │ │ + ldrsh r0, [r1, r3] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrsh r6, [r2, r2] │ │ │ │ + ldrsh r6, [r5, r2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ @ instruction: 0xf18200e8 │ │ │ │ - ldrsh r4, [r2, r1] │ │ │ │ + ldrsh r4, [r5, r1] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrsh r2, [r4, r1] │ │ │ │ + ldrsh r2, [r7, r1] │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #116] @ 339bac │ │ │ │ sub sp, #28 │ │ │ │ @@ -266531,15 +266532,15 @@ │ │ │ │ ldr r1, [pc, #112] @ (339bb4 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r1, [pc, #96] @ (339bb8 ) │ │ │ │ movs r4, #0 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #92] @ (339bbc ) │ │ │ │ orr.w r3, r3, #256 @ 0x100 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ @@ -266548,52 +266549,52 @@ │ │ │ │ ldr r3, [pc, #84] @ (339bc0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #84] @ (339bc4 ) │ │ │ │ add r3, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 733e00 │ │ │ │ + bl 733e08 │ │ │ │ ldr r1, [pc, #72] @ (339bc8 ) │ │ │ │ ldr r3, [pc, #76] @ (339bcc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #72] @ (339bd0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ - bl 733e00 │ │ │ │ + bl 733e08 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - asrs r2, r5, #11 │ │ │ │ + asrs r2, r0, #12 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - stcl 0, cr0, [r4], #-344 @ 0xfffffea8 │ │ │ │ - subs r0, #136 @ 0x88 │ │ │ │ + ldcl 0, cr0, [ip], #-344 @ 0xfffffea8 │ │ │ │ + subs r0, #160 @ 0xa0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ mrc2 15, 7, pc, cr7, cr15, {7} │ │ │ │ - strh r2, [r3, #62] @ 0x3e │ │ │ │ + strh r2, [r6, #62] @ 0x3e │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsls r7, r4, #5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r7, r7] │ │ │ │ + ldrsh r0, [r2, r0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsls r3, r6, #7 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r5, r7] │ │ │ │ + ldrsh r0, [r0, r0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w ip, [pc, #60] @ 339c24 │ │ │ │ @@ -266601,15 +266602,15 @@ │ │ │ │ movs r3, #17 │ │ │ │ ldr r1, [pc, #60] @ (339c2c ) │ │ │ │ add ip, pc │ │ │ │ ldr r4, [pc, #60] @ (339c30 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [pc, #52] @ (339c34 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r3, 339c0e │ │ │ │ ldr.w r3, [r3, #212] @ 0xd4 │ │ │ │ str r3, [r0, #100] @ 0x64 │ │ │ │ @@ -266618,19 +266619,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - asrs r6, r7, #8 │ │ │ │ + asrs r6, r2, #9 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r6, [r5, r4] │ │ │ │ + ldrb r6, [r0, r5] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r4, [r0, r5] │ │ │ │ + ldrb r4, [r3, r5] │ │ │ │ lsls r0, r3, #1 │ │ │ │ bics.w r0, ip, #232 @ 0xe8 │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -266650,25 +266651,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r2, #100] @ 0x64 │ │ │ │ str r2, [sp, #8] │ │ │ │ asrs r2, r2, #31 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 869234 │ │ │ │ + bl 86923c │ │ │ │ ldr r2, [pc, #60] @ (339cd4 ) │ │ │ │ ldr r3, [pc, #44] @ (339cc8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -266679,22 +266680,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r2, r3, #7 │ │ │ │ + asrs r2, r6, #7 │ │ │ │ lsls r4, r5, #1 │ │ │ │ vmla.i32 d16, d18, d8[1] │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r2, r3] │ │ │ │ + ldrb r2, [r5, r3] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r2, [r6, r2] │ │ │ │ + ldrb r2, [r1, r3] │ │ │ │ lsls r0, r3, #1 │ │ │ │ vmla.i32 d0, d18, d8[1] │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ @@ -266712,25 +266713,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r2, #96] @ 0x60 │ │ │ │ str r2, [sp, #8] │ │ │ │ asrs r2, r2, #31 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 869234 │ │ │ │ + bl 86923c │ │ │ │ ldr r2, [pc, #60] @ (339d74 ) │ │ │ │ ldr r3, [pc, #44] @ (339d68 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -266741,22 +266742,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r2, r7, #4 │ │ │ │ + asrs r2, r2, #5 │ │ │ │ lsls r4, r5, #1 │ │ │ │ vhadd.s8 q8, q9, q12 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r6, r0] │ │ │ │ + ldrb r2, [r1, r1] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r2, [r2, r0] │ │ │ │ + ldrb r2, [r5, r0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ vhadd.s8 q0, q9, q12 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -266774,23 +266775,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ vldr d7, [pc, #68] @ 339e08 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 869234 │ │ │ │ + bl 86923c │ │ │ │ cbz r0, 339ddc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r7, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #68] @ (339e24 ) │ │ │ │ ldr r3, [pc, #56] @ (339e18 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -266805,70 +266806,70 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - asrs r2, r3, #2 │ │ │ │ + asrs r2, r6, #2 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cdp 0, 10, cr0, cr2, cr8, {7} │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r2, r6] │ │ │ │ + ldrh r2, [r5, r6] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r2, [r6, r5] │ │ │ │ + ldrh r2, [r1, r6] │ │ │ │ lsls r0, r3, #1 │ │ │ │ cdp 0, 5, cr0, cr12, cr8, {7} │ │ │ │ ldr r0, [pc, #4] @ (339e30 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ add r5, sp, #872 @ 0x368 │ │ │ │ lsls r6, r6, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #36] @ (339e6c ) │ │ │ │ add r1, pc │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ cbz r0, 339e5c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r3, [r3, #96] @ 0x60 │ │ │ │ str.w r3, [r0, #712] @ 0x2c8 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r4, #4] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - stc2l 0, cr0, [lr, #380]! @ 0x17c │ │ │ │ + mcr2 0, 0, r0, cr6, cr15, {2} │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w ip, [pc, #68] @ 339ec8 │ │ │ │ ldr r2, [pc, #68] @ (339ecc ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (339ed0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r1, [pc, #56] @ (339ed4 ) │ │ │ │ movs r2, #1 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 72dfb4 │ │ │ │ + bl 72dfbc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #48] @ (339ed8 ) │ │ │ │ movs r2, #0 │ │ │ │ add r3, pc │ │ │ │ strb.w r2, [r0, #66] @ 0x42 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #20 │ │ │ │ @@ -266876,18 +266877,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - lsrs r6, r2, #31 │ │ │ │ + lsrs r6, r5, #31 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - stmdb r0!, {r1, r2, r4, r6} │ │ │ │ - adds r5, #66 @ 0x42 │ │ │ │ + ldmdb r8!, {r1, r2, r4, r6} │ │ │ │ + adds r5, #90 @ 0x5a │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r2, [sp, #728] @ 0x2d8 │ │ │ │ lsls r4, r4, #3 │ │ │ │ movs r7, r5 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -266908,25 +266909,25 @@ │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movs r3, #0 │ │ │ │ strd r0, r3, [sp, #12] │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #254 @ 0xfe │ │ │ │ bhi.n 339f5e │ │ │ │ ldr r1, [pc, #124] @ (339fa8 ) │ │ │ │ add r2, sp, #12 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 733404 │ │ │ │ + bl 73340c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 339f82 │ │ │ │ ldr r2, [pc, #112] @ (339fac ) │ │ │ │ ldr r3, [pc, #96] @ (339fa0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -266948,47 +266949,47 @@ │ │ │ │ mov.w lr, #255 @ 0xff │ │ │ │ add r1, pc │ │ │ │ movs r2, #60 @ 0x3c │ │ │ │ add r4, pc │ │ │ │ mov r0, r6 │ │ │ │ str.w lr, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 339f3a │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #52] @ (339fb8 ) │ │ │ │ add.w r3, r4, #48 @ 0x30 │ │ │ │ ldr r0, [pc, #48] @ (339fbc ) │ │ │ │ movs r2, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ - lsrs r4, r5, #29 │ │ │ │ + lsrs r4, r0, #30 │ │ │ │ lsls r4, r5, #1 │ │ │ │ ldc 0, cr0, [ip, #-928]! @ 0xfffffc60 │ │ │ │ - str r4, [r4, #40] @ 0x28 │ │ │ │ + str r4, [r7, #40] @ 0x28 │ │ │ │ lsls r7, r2, #1 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r2, #40] @ 0x28 │ │ │ │ + str r4, [r5, #40] @ 0x28 │ │ │ │ lsls r7, r2, #1 │ │ │ │ vmaxnm.f32 , , │ │ │ │ ldcl 0, cr0, [lr], #928 @ 0x3a0 │ │ │ │ - ldrh r6, [r2, r0] │ │ │ │ + ldrh r6, [r5, r0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r6, [r4, r0] │ │ │ │ + ldrh r6, [r7, r0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [r6, r7] │ │ │ │ + ldrh r4, [r1, r0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r6, [r4, r0] │ │ │ │ + ldrh r6, [r7, r0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (339fcc ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 732a90 │ │ │ │ + b.w 732a98 │ │ │ │ nop │ │ │ │ add r4, sp, #464 @ 0x1d0 │ │ │ │ lsls r6, r6, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -266997,30 +266998,30 @@ │ │ │ │ ldr r2, [pc, #44] @ (33a014 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #44] @ (33a018 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [pc, #32] @ (33a01c ) │ │ │ │ ldr r1, [pc, #36] @ (33a020 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72dfb4 │ │ │ │ + b.w 72dfbc │ │ │ │ nop │ │ │ │ - lsrs r2, r7, #26 │ │ │ │ + lsrs r2, r2, #27 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - b.n 339f98 │ │ │ │ + b.n 339fc8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r3, #226 @ 0xe2 │ │ │ │ + adds r3, #250 @ 0xfa │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r7, r6, #6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [sp, #520] @ 0x208 │ │ │ │ lsls r4, r4, #3 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -267035,27 +267036,27 @@ │ │ │ │ add.w r1, r3, #16 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #40] @ (33a070 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r0, r0, #1864 @ 0x748 │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r1, r5 │ │ │ │ bl 32b6d4 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ nop │ │ │ │ - lsrs r2, r5, #25 │ │ │ │ + lsrs r2, r0, #26 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - b.n 339f3c │ │ │ │ + b.n 339f6c │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r3, #134 @ 0x86 │ │ │ │ + adds r3, #158 @ 0x9e │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #240] @ (33a178 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -267064,26 +267065,26 @@ │ │ │ │ ldr r1, [pc, #240] @ (33a180 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r1, r4, #40 @ 0x28 │ │ │ │ ldr r2, [pc, #220] @ (33a184 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #20 │ │ │ │ ldr r1, [pc, #220] @ (33a188 ) │ │ │ │ mov r8, r0 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #16 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ vldr d7, [pc, #180] @ 33a170 │ │ │ │ ldr r2, [pc, #204] @ (33a18c ) │ │ │ │ add.w r7, r0, #760 @ 0x2f8 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r0 │ │ │ │ vstr d7, [sp] │ │ │ │ add r2, pc │ │ │ │ @@ -267097,96 +267098,96 @@ │ │ │ │ ldr r1, [pc, #176] @ (33a194 ) │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ mov.w r3, #928 @ 0x3a0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r2, r5, #936 @ 0x3a8 │ │ │ │ - bl 73550c │ │ │ │ + bl 735514 │ │ │ │ ldr r3, [pc, #156] @ (33a198 ) │ │ │ │ ldr r1, [pc, #160] @ (33a19c ) │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #16536 @ 0x4098 │ │ │ │ - bl 73550c │ │ │ │ + bl 735514 │ │ │ │ ldr r2, [pc, #144] @ (33a1a0 ) │ │ │ │ ldr r1, [pc, #144] @ (33a1a4 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [pc, #132] @ (33a1a8 ) │ │ │ │ movs r2, #0 │ │ │ │ ldr r4, [pc, #132] @ (33a1ac ) │ │ │ │ add r1, pc │ │ │ │ - bl 72dacc │ │ │ │ + bl 72dad4 │ │ │ │ ldr r1, [pc, #128] @ (33a1b0 ) │ │ │ │ add.w r2, r5, #18304 @ 0x4780 │ │ │ │ add r4, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #1664 @ 0x680 │ │ │ │ adds r2, #96 @ 0x60 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73550c │ │ │ │ + bl 735514 │ │ │ │ ldr r1, [pc, #108] @ (33a1b4 ) │ │ │ │ add.w r2, r5, #19968 @ 0x4e00 │ │ │ │ mov.w r3, #1664 @ 0x680 │ │ │ │ add r1, pc │ │ │ │ adds r2, #96 @ 0x60 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73550c │ │ │ │ + bl 735514 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r0, #0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r2, #24 │ │ │ │ + lsrs r6, r5, #24 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r5, [sp, #16] │ │ │ │ + str r5, [sp, #112] @ 0x70 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r5, [sp, #96] @ 0x60 │ │ │ │ + str r5, [sp, #192] @ 0xc0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r2, [r5, r4] │ │ │ │ + ldr r2, [r0, r5] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r6, [r0, r5] │ │ │ │ + ldr r6, [r3, r5] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r0, [r0, r5] │ │ │ │ + ldr r0, [r3, r5] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r2, [r0, r5] │ │ │ │ + ldr r2, [r3, r5] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r6, [r6, r4] │ │ │ │ + ldr r6, [r1, r5] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [r6, r4] │ │ │ │ + ldr r4, [r1, r5] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bics.w r0, r6, #14155776 @ 0xd80000 │ │ │ │ - b.n 339ed0 │ │ │ │ + orr.w r0, lr, #14155776 @ 0xd80000 │ │ │ │ + b.n 339f00 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r2, #186 @ 0xba │ │ │ │ + adds r2, #210 @ 0xd2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r6, [r7, #40] @ 0x28 │ │ │ │ + str r6, [r2, #44] @ 0x2c │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r2, [r1, r4] │ │ │ │ + ldr r2, [r4, r4] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r2, [r1, r4] │ │ │ │ + ldr r2, [r4, r4] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r2, [r7, r3] │ │ │ │ + ldr r2, [r2, r4] │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr.w fp, [pc, #732] @ 33a4a8 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -267199,195 +267200,195 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r6, r4, #24 │ │ │ │ mov r1, fp │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r7, [pc, #712] @ (33a4b4 ) │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r8, [pc, #712] @ 33a4b8 │ │ │ │ add.w r3, r4, #40 @ 0x28 │ │ │ │ ldr r2, [pc, #708] @ (33a4bc ) │ │ │ │ add r7, pc │ │ │ │ ldr r1, [pc, #708] @ (33a4c0 ) │ │ │ │ add r8, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #20 │ │ │ │ adds r4, #16 │ │ │ │ str r5, [sp, #32] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r0, #936 @ 0x3a8 │ │ │ │ mov r1, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ str r0, [sp, #16] │ │ │ │ str r4, [sp, #0] │ │ │ │ add.w r0, r5, #1864 @ 0x748 │ │ │ │ str r0, [sp, #24] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ str r0, [sp, #28] │ │ │ │ add.w r0, r5, #18304 @ 0x4780 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ adds r0, #96 @ 0x60 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ add.w r0, r5, #19968 @ 0x4e00 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ adds r0, #96 @ 0x60 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [pc, #608] @ (33a4c4 ) │ │ │ │ ldr.w r2, [r5, #752] @ 0x2f0 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 72dacc │ │ │ │ + bl 72dad4 │ │ │ │ mov r1, fp │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ movs r3, #19 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [sp, #20] │ │ │ │ bl 3397a4 │ │ │ │ cbnz r0, 33a2a2 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr.w r2, [r5, #752] @ 0x2f0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 72dacc │ │ │ │ + bl 72dad4 │ │ │ │ ldr r1, [pc, #536] @ (33a4c8 ) │ │ │ │ ldr.w r2, [r5, #928] @ 0x3a0 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ - bl 72dacc │ │ │ │ + bl 72dad4 │ │ │ │ ldr r1, [pc, #524] @ (33a4cc ) │ │ │ │ ldr r0, [sp, #28] │ │ │ │ movs r2, #4 │ │ │ │ add r1, pc │ │ │ │ - bl 72dacc │ │ │ │ + bl 72dad4 │ │ │ │ mov r1, fp │ │ │ │ ldr r2, [sp, #8] │ │ │ │ movs r3, #19 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [sp, #20] │ │ │ │ bl 3397a4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33a28c │ │ │ │ movs r3, #19 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, fp │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ bl 339494 │ │ │ │ ldr.w r2, [r5, #928] @ 0x3a0 │ │ │ │ ldr r1, [pc, #468] @ (33a4d0 ) │ │ │ │ ldr r0, [sp, #32] │ │ │ │ subs r2, #32 │ │ │ │ add r1, pc │ │ │ │ bl 32b568 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr.w r2, [r5, #752] @ 0x2f0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ - bl 72dacc │ │ │ │ + bl 72dad4 │ │ │ │ add.w r0, r5, #18304 @ 0x4780 │ │ │ │ mov r1, fp │ │ │ │ ldr r2, [sp, #8] │ │ │ │ movs r3, #19 │ │ │ │ adds r0, #96 @ 0x60 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [sp, #20] │ │ │ │ bl 3397a4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33a28c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldr.w r2, [r5, #752] @ 0x2f0 │ │ │ │ - bl 72dacc │ │ │ │ + bl 72dad4 │ │ │ │ add.w r0, r5, #19968 @ 0x4e00 │ │ │ │ mov r1, fp │ │ │ │ ldr r2, [sp, #8] │ │ │ │ movs r3, #19 │ │ │ │ adds r0, #96 @ 0x60 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [sp, #20] │ │ │ │ bl 3397a4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33a28c │ │ │ │ mov r1, fp │ │ │ │ ldr r2, [sp, #8] │ │ │ │ movs r3, #19 │ │ │ │ str r6, [sp, #0] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add.w r9, r5, #760 @ 0x2f8 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r0, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r8, [sp, #8] │ │ │ │ mov r1, fp │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ str r0, [sp, #8] │ │ │ │ add.w r0, r5, #18304 @ 0x4780 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, fp │ │ │ │ movs r3, #19 │ │ │ │ str r6, [sp, #0] │ │ │ │ adds r0, #96 @ 0x60 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r7, r0 │ │ │ │ add.w r0, r5, #19968 @ 0x4e00 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, fp │ │ │ │ movs r3, #19 │ │ │ │ str r6, [sp, #0] │ │ │ │ adds r0, #96 @ 0x60 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movs r1, #0 │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 339554 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ movs r2, #0 │ │ │ │ @@ -267468,39 +267469,39 @@ │ │ │ │ mov r0, fp │ │ │ │ bl 339198 │ │ │ │ ldr.w r3, [r5, #752] @ 0x2f0 │ │ │ │ adds r6, #1 │ │ │ │ cmp r3, r6 │ │ │ │ bhi.n 33a46c │ │ │ │ b.n 33a28c │ │ │ │ - str r3, [sp, #880] @ 0x370 │ │ │ │ + str r3, [sp, #976] @ 0x3d0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsrs r6, r1, #19 │ │ │ │ + lsrs r6, r4, #19 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r3, [sp, #760] @ 0x2f8 │ │ │ │ + str r3, [sp, #856] @ 0x358 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - b.n 33a020 │ │ │ │ + b.n 33a050 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r1, #216 @ 0xd8 │ │ │ │ + adds r1, #240 @ 0xf0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsb r2, [r3, r7] │ │ │ │ + ldrsb r2, [r6, r7] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrsb r6, [r6, r7] │ │ │ │ + ldr r6, [r1, r0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrsb r0, [r5, r7] │ │ │ │ + ldr r0, [r0, r0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrsb r2, [r4, r6] │ │ │ │ + ldrsb r2, [r7, r6] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrsb r6, [r3, r6] │ │ │ │ + ldrsb r6, [r6, r6] │ │ │ │ lsls r0, r3, #1 │ │ │ │ stc2 15, cr15, [r1, #-1020]! @ 0xfffffc04 │ │ │ │ ldr r0, [pc, #8] @ (33a4e0 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 732a90 │ │ │ │ + b.w 732a98 │ │ │ │ nop │ │ │ │ add r7, pc, #592 @ (adr r7, 33a734 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -267509,32 +267510,32 @@ │ │ │ │ ldr r2, [pc, #48] @ (33a52c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (33a530 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [pc, #36] @ (33a534 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - lsrs r2, r4, #7 │ │ │ │ + lsrs r2, r7, #7 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - b.n 33aa88 │ │ │ │ + b.n 33aab8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cmp r6, #206 @ 0xce │ │ │ │ + cmp r6, #230 @ 0xe6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r3, r3, #6 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -267544,15 +267545,15 @@ │ │ │ │ mov r8, r0 │ │ │ │ mov r6, r2 │ │ │ │ adds r4, r0, r7 │ │ │ │ add r5, r0 │ │ │ │ ldr.w r0, [r4, #880] @ 0x370 │ │ │ │ mov r1, r6 │ │ │ │ add.w r4, r4, #256 @ 0x100 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ cmp r4, r5 │ │ │ │ bne.n 33a558 │ │ │ │ cmp.w r9, #31 │ │ │ │ bgt.n 33a57c │ │ │ │ ldr r3, [pc, #44] @ (33a5a0 ) │ │ │ │ add r3, pc │ │ │ │ add r3, r7 │ │ │ │ @@ -267566,16 +267567,16 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, pc} │ │ │ │ adds r3, #188 @ 0xbc │ │ │ │ mov r1, r6 │ │ │ │ ldr.w r0, [r8, r3, lsl #2] │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 73058c │ │ │ │ - lsrs r6, r5, #5 │ │ │ │ + b.w 730594 │ │ │ │ + lsrs r6, r0, #6 │ │ │ │ lsls r4, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w r8, [pc, #204] @ 33a684 │ │ │ │ sub sp, #8 │ │ │ │ @@ -267586,97 +267587,97 @@ │ │ │ │ add r7, pc │ │ │ │ mov r2, r8 │ │ │ │ add r4, pc │ │ │ │ mov r1, r7 │ │ │ │ add.w r9, r4, #144 @ 0x90 │ │ │ │ str.w r9, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #180] @ (33a690 ) │ │ │ │ mov sl, r0 │ │ │ │ ldr r1, [pc, #180] @ (33a694 ) │ │ │ │ adds r4, #160 @ 0xa0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #20 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [pc, #168] @ (33a698 ) │ │ │ │ ldr r1, [pc, #168] @ (33a69c ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r2, r0, #1912 @ 0x778 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #21728 @ 0x54e0 │ │ │ │ - bl 73550c │ │ │ │ + bl 735514 │ │ │ │ ldr r3, [pc, #148] @ (33a6a0 ) │ │ │ │ add.w r2, r5, #1912 @ 0x778 │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ add.w r4, r5, #23552 @ 0x5c00 │ │ │ │ mov r1, r3 │ │ │ │ adds r4, #88 @ 0x58 │ │ │ │ - bl 736abc │ │ │ │ + bl 736ac4 │ │ │ │ mov r2, r8 │ │ │ │ str.w r9, [sp] │ │ │ │ add.w r0, r5, #1912 @ 0x778 │ │ │ │ ldr.w r9, [pc, #120] @ 33a6a4 │ │ │ │ add.w r5, r5, #93184 @ 0x16c00 │ │ │ │ ldr.w r8, [pc, #116] @ 33a6a8 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #19 │ │ │ │ add r9, pc │ │ │ │ add.w r5, r5, #280 @ 0x118 │ │ │ │ add r8, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movw r7, #17456 @ 0x4430 │ │ │ │ movs r1, #0 │ │ │ │ bl 339554 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 3394f4 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ add r4, r7 │ │ │ │ str.w r8, [sp] │ │ │ │ movw r3, #17456 @ 0x4430 │ │ │ │ - bl 73550c │ │ │ │ + bl 735514 │ │ │ │ cmp r4, r5 │ │ │ │ bne.n 33a656 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldrh r0, [r3, #62] @ 0x3e │ │ │ │ + ldrh r0, [r6, #62] @ 0x3e │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r6, [r5, #62] @ 0x3e │ │ │ │ + str r0, [sp, #24] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsrs r2, r3, #4 │ │ │ │ + lsrs r2, r6, #4 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r4, [r2, r2] │ │ │ │ - lsls r0, r3, #1 │ │ │ │ strb r4, [r5, r2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r0, [r0, r0] │ │ │ │ + strb r4, [r0, r3] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r6, [r4, r2] │ │ │ │ + strb r0, [r3, r0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r0, [r0, r1] │ │ │ │ + strb r6, [r7, r2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r0, [r6, r1] │ │ │ │ + strb r0, [r3, r1] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r2, [r6, r1] │ │ │ │ + strb r0, [r1, r2] │ │ │ │ + lsls r0, r3, #1 │ │ │ │ + strb r2, [r1, r2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w r8, [pc, #408] @ 33a858 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -267690,42 +267691,42 @@ │ │ │ │ mov r2, r8 │ │ │ │ add.w r9, r4, #144 @ 0x90 │ │ │ │ str r1, [sp, #16] │ │ │ │ str.w r9, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r5, r0 │ │ │ │ str r0, [sp, #28] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #380] @ (33a864 ) │ │ │ │ ldr r1, [pc, #380] @ (33a868 ) │ │ │ │ add.w r3, r4, #160 @ 0xa0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #364] @ (33a86c ) │ │ │ │ ldr r1, [pc, #364] @ (33a870 ) │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #184 @ 0xb8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ add.w r0, r0, #1912 @ 0x778 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r1, r7 │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ add.w r0, r6, #1912 @ 0x778 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r1, fp │ │ │ │ bl 3397a4 │ │ │ │ cbnz r0, 33a748 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -267736,15 +267737,15 @@ │ │ │ │ mov r1, r7 │ │ │ │ movs r5, #0 │ │ │ │ add.w r7, r6, #748 @ 0x2ec │ │ │ │ mov r2, r8 │ │ │ │ movs r3, #19 │ │ │ │ add.w r0, r6, #1912 @ 0x778 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 339494 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ adds r5, #1 │ │ │ │ bl 32b6d4 │ │ │ │ @@ -267771,37 +267772,37 @@ │ │ │ │ ldr.w sl, [sp, #20] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r8, pc │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, sl │ │ │ │ movs r3, #19 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [sp, #16] │ │ │ │ bl 3397a4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33a732 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #176] @ (33a880 ) │ │ │ │ add.w r3, r1, #184 @ 0xb8 │ │ │ │ ldr r1, [pc, #176] @ (33a884 ) │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r8 │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r2, fp │ │ │ │ mov r8, r0 │ │ │ │ mov r3, r6 │ │ │ │ movs r1, #0 │ │ │ │ mov sl, r7 │ │ │ │ bl 339240 │ │ │ │ mov r0, r8 │ │ │ │ @@ -267830,43 +267831,43 @@ │ │ │ │ ldr r1, [pc, #64] @ (33a888 ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 32b568 │ │ │ │ - ldrh r0, [r2, #54] @ 0x36 │ │ │ │ + ldrh r0, [r5, #54] @ 0x36 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r6, [r4, #54] @ 0x36 │ │ │ │ + ldrh r6, [r7, #54] @ 0x36 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsrs r2, r2, #32 │ │ │ │ + lsrs r2, r5, #32 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strh r6, [r0, r6] │ │ │ │ - lsls r0, r3, #1 │ │ │ │ strh r6, [r3, r6] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 33a9bc │ │ │ │ + strh r6, [r6, r6] │ │ │ │ + lsls r0, r3, #1 │ │ │ │ + b.n 33a9ec │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cmp r4, #204 @ 0xcc │ │ │ │ + cmp r4, #228 @ 0xe4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r2, r3, #29 │ │ │ │ + lsls r2, r6, #29 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrh r0, [r0, #48] @ 0x30 │ │ │ │ + ldrh r0, [r3, #48] @ 0x30 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r0, [r0, #48] @ 0x30 │ │ │ │ + ldrh r0, [r3, #48] @ 0x30 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - svc 216 @ 0xd8 │ │ │ │ + svc 240 @ 0xf0 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cmp r3, #252 @ 0xfc │ │ │ │ + cmp r4, #20 │ │ │ │ lsls r1, r3, #1 │ │ │ │ stc2l 15, cr15, [r9], #1020 @ 0x3fc │ │ │ │ ldr r0, [pc, #8] @ (33a898 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 732a90 │ │ │ │ + b.w 732a98 │ │ │ │ nop │ │ │ │ add r4, pc, #64 @ (adr r4, 33a8dc ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -267875,30 +267876,30 @@ │ │ │ │ ldr r2, [pc, #44] @ (33a8e0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #44] @ (33a8e4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [pc, #32] @ (33a8e8 ) │ │ │ │ ldr r1, [pc, #36] @ (33a8ec ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72dfb4 │ │ │ │ + b.w 72dfbc │ │ │ │ nop │ │ │ │ - lsls r2, r5, #27 │ │ │ │ + lsls r2, r0, #28 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - udf #244 @ 0xf4 │ │ │ │ + svc 12 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cmp r3, #22 │ │ │ │ + cmp r3, #46 @ 0x2e │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r3, r3, #6 │ │ │ │ movs r0, r0 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ lsls r4, r4, #3 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -267913,27 +267914,27 @@ │ │ │ │ add.w r1, r3, #16 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #40] @ (33a93c ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r0, r0, #1872 @ 0x750 │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r1, r5 │ │ │ │ bl 32b6d4 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ nop │ │ │ │ - lsls r2, r3, #26 │ │ │ │ + lsls r2, r6, #26 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - udf #154 @ 0x9a │ │ │ │ + udf #178 @ 0xb2 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cmp r2, #186 @ 0xba │ │ │ │ + cmp r2, #210 @ 0xd2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #220] @ (33aa2c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -267942,15 +267943,15 @@ │ │ │ │ ldr r1, [pc, #220] @ (33aa34 ) │ │ │ │ add r6, pc │ │ │ │ add.w r4, r6, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #8192 @ 0x2000 │ │ │ │ strd r2, r3, [sp] │ │ │ │ add.w r7, r0, #760 @ 0x2f8 │ │ │ │ ldr r2, [pc, #188] @ (33aa38 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r4 │ │ │ │ @@ -267961,99 +267962,99 @@ │ │ │ │ ldr r2, [pc, #176] @ (33aa3c ) │ │ │ │ ldr r1, [pc, #180] @ (33aa40 ) │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r1, r7 │ │ │ │ bl 3394f4 │ │ │ │ ldr r2, [pc, #160] @ (33aa44 ) │ │ │ │ ldr r1, [pc, #164] @ (33aa48 ) │ │ │ │ mov.w r3, #936 @ 0x3a8 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r2, r5, r3 │ │ │ │ ldr r6, [pc, #152] @ (33aa4c ) │ │ │ │ - bl 73550c │ │ │ │ + bl 735514 │ │ │ │ ldr r3, [pc, #148] @ (33aa50 ) │ │ │ │ ldr r1, [pc, #152] @ (33aa54 ) │ │ │ │ add.w r2, r5, #1872 @ 0x750 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #16536 @ 0x4098 │ │ │ │ add r6, pc │ │ │ │ - bl 73550c │ │ │ │ + bl 735514 │ │ │ │ ldr r0, [pc, #132] @ (33aa58 ) │ │ │ │ ldr r1, [pc, #132] @ (33aa5c ) │ │ │ │ add.w r2, r5, #18304 @ 0x4780 │ │ │ │ add r0, pc │ │ │ │ mov.w r3, #1760 @ 0x6e0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ adds r2, #104 @ 0x68 │ │ │ │ - bl 73550c │ │ │ │ + bl 735514 │ │ │ │ ldr r1, [pc, #112] @ (33aa60 ) │ │ │ │ add.w r2, r5, #20096 @ 0x4e80 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #1664 @ 0x680 │ │ │ │ adds r2, #72 @ 0x48 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 73550c │ │ │ │ + bl 735514 │ │ │ │ ldr r1, [pc, #96] @ (33aa64 ) │ │ │ │ add.w r2, r5, #21760 @ 0x5500 │ │ │ │ mov.w r3, #1664 @ 0x680 │ │ │ │ add r1, pc │ │ │ │ adds r2, #72 @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 73550c │ │ │ │ + bl 735514 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - lsls r0, r1, #25 │ │ │ │ + lsls r0, r4, #25 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r2, [r4, r5] │ │ │ │ - lsls r0, r3, #1 │ │ │ │ str r2, [r7, r5] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r4, [r5, r5] │ │ │ │ + str r2, [r2, r6] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r2, [r1, #32] │ │ │ │ + str r4, [r0, r6] │ │ │ │ + lsls r0, r3, #1 │ │ │ │ + ldrh r2, [r4, #32] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r6, [r3, #32] │ │ │ │ + ldrh r6, [r6, #32] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r6, [r2, r5] │ │ │ │ + str r6, [r5, r5] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r0, [r7, r1] │ │ │ │ + str r0, [r2, r2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r0, [r6, r1] │ │ │ │ + str r0, [r1, r2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r2, [r6, r1] │ │ │ │ + str r2, [r1, r2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - sbcs.w r0, r4, r8, lsr #1 │ │ │ │ - str r6, [r6, r4] │ │ │ │ + @ instruction: 0xeb8c0058 │ │ │ │ + str r6, [r1, r5] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r6, [r4, r4] │ │ │ │ + str r6, [r7, r4] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r4, [r1, r1] │ │ │ │ + str r4, [r4, r1] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r0, [r4, r4] │ │ │ │ + str r0, [r7, r4] │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r6, [pc, #968] @ (33ae44 ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -268069,34 +268070,34 @@ │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #8] │ │ │ │ add.w r7, r8, #40 @ 0x28 │ │ │ │ str r7, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #940] @ (33ae54 ) │ │ │ │ ldr r1, [pc, #944] @ (33ae58 ) │ │ │ │ add.w r3, r8, #24 │ │ │ │ str r0, [sp, #16] │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r4 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r3, [r0, #928] @ 0x3a0 │ │ │ │ subs r3, #32 │ │ │ │ cmp r3, #224 @ 0xe0 │ │ │ │ bhi.w 33ae16 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #0 │ │ │ │ bl 296ca0 │ │ │ │ str r0, [sp, #32] │ │ │ │ - bl 73310c │ │ │ │ + bl 733114 │ │ │ │ ldr r1, [pc, #900] @ (33ae5c ) │ │ │ │ add r1, pc │ │ │ │ blx 28d2ec │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 33adea │ │ │ │ ldr r2, [pc, #888] @ (33ae60 ) │ │ │ │ @@ -268105,104 +268106,104 @@ │ │ │ │ add.w r0, r4, #936 @ 0x3a8 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ strd r2, r1, [sp, #20] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [pc, #864] @ (33ae68 ) │ │ │ │ ldr.w r2, [r4, #752] @ 0x2f0 │ │ │ │ add r1, pc │ │ │ │ mov fp, r1 │ │ │ │ - bl 72dacc │ │ │ │ + bl 72dad4 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r4, #936 @ 0x3a8 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r1, r9 │ │ │ │ bl 3397a4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 33ae00 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #19 │ │ │ │ str r7, [sp, #0] │ │ │ │ add.w r0, r4, #936 @ 0x3a8 │ │ │ │ add.w r5, r4, #1872 @ 0x750 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldrd r2, r1, [sp, #20] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r7, [pc, #792] @ (33ae6c ) │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r2, [r4, #752] @ 0x2f0 │ │ │ │ mov r1, fp │ │ │ │ mov r6, r0 │ │ │ │ - bl 72dacc │ │ │ │ + bl 72dad4 │ │ │ │ ldr r1, [pc, #780] @ (33ae70 ) │ │ │ │ ldr.w r2, [r4, #928] @ 0x3a0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ add r7, pc │ │ │ │ - bl 72dacc │ │ │ │ + bl 72dad4 │ │ │ │ ldr r1, [pc, #768] @ (33ae74 ) │ │ │ │ movs r2, #5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 72dacc │ │ │ │ + bl 72dad4 │ │ │ │ ldr.w r8, [sp, #32] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ - bl 733eec │ │ │ │ + bl 733ef4 │ │ │ │ mov r2, sl │ │ │ │ cbz r0, 33aba2 │ │ │ │ ldr r3, [pc, #744] @ (33ae78 ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ - bl 734948 │ │ │ │ + bl 734950 │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [pc, #728] @ (33ae7c ) │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r8, [pc, #728] @ 33ae80 │ │ │ │ ldr r7, [pc, #728] @ (33ae84 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w fp, [pc, #728] @ 33ae88 │ │ │ │ add r8, pc │ │ │ │ add r7, pc │ │ │ │ - bl 72da2c │ │ │ │ + bl 72da34 │ │ │ │ add fp, pc │ │ │ │ add.w r1, r7, #40 @ 0x28 │ │ │ │ movs r3, #19 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r8 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r5 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r1, r9 │ │ │ │ bl 3397a4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 33ae00 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ add.w r5, r4, #18304 @ 0x4780 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ adds r5, #104 @ 0x68 │ │ │ │ bl 339494 │ │ │ │ ldr.w r2, [r4, #928] @ 0x3a0 │ │ │ │ @@ -268217,97 +268218,97 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r0, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r1, r0 │ │ │ │ strd r2, r0, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [pc, #624] @ (33ae98 ) │ │ │ │ ldr.w r2, [r4, #752] @ 0x2f0 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r1, r3 │ │ │ │ - bl 72dacc │ │ │ │ + bl 72dad4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r8 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r1, r9 │ │ │ │ bl 3397a4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 33ae00 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ add.w r5, r4, #20096 @ 0x4e80 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, fp │ │ │ │ adds r5, #72 @ 0x48 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldrd r2, r1, [sp, #12] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r2, [r4, #752] @ 0x2f0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - bl 72dacc │ │ │ │ + bl 72dad4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r8 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r1, r9 │ │ │ │ bl 3397a4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 33ae00 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ str r7, [sp, #0] │ │ │ │ add.w r7, r4, #21760 @ 0x5500 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r7, #72 @ 0x48 │ │ │ │ mov r5, r0 │ │ │ │ ldrd r2, r1, [sp, #12] │ │ │ │ mov r0, r7 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr.w r2, [r4, #752] @ 0x2f0 │ │ │ │ - bl 72dacc │ │ │ │ + bl 72dad4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r8 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r7 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r1, r9 │ │ │ │ bl 3397a4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 33ae00 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r2, r8 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movs r1, #0 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ bl 339554 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ @@ -268389,15 +268390,15 @@ │ │ │ │ add.w r3, r8, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #172] @ (33aea0 ) │ │ │ │ movs r2, #68 @ 0x44 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -268406,74 +268407,74 @@ │ │ │ │ add.w r3, r8, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #136] @ (33aea8 ) │ │ │ │ movs r2, #60 @ 0x3c │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - ldrh r4, [r2, #24] │ │ │ │ + ldrh r4, [r5, #24] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r0, [r5, #24] │ │ │ │ + ldrh r0, [r0, #26] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsls r6, r2, #20 │ │ │ │ + lsls r6, r5, #20 │ │ │ │ lsls r4, r5, #1 │ │ │ │ b.n 33b1b0 │ │ │ │ lsls r0, r5, #3 │ │ │ │ - str r2, [r2, r0] │ │ │ │ - lsls r0, r3, #1 │ │ │ │ str r2, [r5, r0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r4, [r3, r2] │ │ │ │ + str r2, [r0, r1] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bgt.n 33add8 │ │ │ │ + str r4, [r6, r2] │ │ │ │ + lsls r0, r3, #1 │ │ │ │ + bgt.n 33ae08 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cmp r0, #222 @ 0xde │ │ │ │ + cmp r0, #246 @ 0xf6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r7, [pc, #280] @ (33af84 ) │ │ │ │ + ldr r7, [pc, #376] @ (33afe4 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r4, [r2, r1] │ │ │ │ + str r4, [r5, r1] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r6, [pc, #952] @ (33b22c ) │ │ │ │ + ldr r7, [pc, #24] @ (33ae8c ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r6, [pc, #928] @ (33b218 ) │ │ │ │ + ldr r7, [pc, #0] @ (33ae78 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r3, r0] │ │ │ │ + str r4, [r6, r0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r6, [r4, #14] │ │ │ │ + ldrh r6, [r7, #14] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsls r4, r5, #15 │ │ │ │ + lsls r4, r0, #16 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrh r6, [r6, #14] │ │ │ │ + ldrh r6, [r1, #16] │ │ │ │ lsls r7, r2, #1 │ │ │ │ stc2l 15, cr15, [r5], #1020 @ 0x3fc │ │ │ │ - movs r7, #192 @ 0xc0 │ │ │ │ + movs r7, #216 @ 0xd8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - blt.n 33adc0 │ │ │ │ + blt.n 33adf0 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r6, [pc, #144] @ (33af2c ) │ │ │ │ + ldr r6, [pc, #240] @ (33af8c ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r5, [pc, #592] @ (33b0f0 ) │ │ │ │ + ldr r5, [pc, #688] @ (33b150 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r5, [pc, #224] @ (33af84 ) │ │ │ │ + ldr r5, [pc, #320] @ (33afe4 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r5, [pc, #144] @ (33af38 ) │ │ │ │ + ldr r5, [pc, #240] @ (33af98 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r5, [pc, #48] @ (33aedc ) │ │ │ │ + ldr r5, [pc, #144] @ (33af3c ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #128] @ 33af40 │ │ │ │ @@ -268522,26 +268523,26 @@ │ │ │ │ movs r2, #87 @ 0x57 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 28b63c │ │ │ │ ldr r0, [pc, #24] @ (33af50 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 33aed8 │ │ │ │ nop │ │ │ │ ble.n 33b03c │ │ │ │ lsls r0, r5, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r0, #3 │ │ │ │ + lsls r2, r3, #3 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r4, [pc, #904] @ (33b2d8 ) │ │ │ │ + ldr r4, [pc, #1000] @ (33b338 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [pc, #680] @ (33b1fc ) │ │ │ │ + ldr r4, [pc, #776] @ (33b25c ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w ip, [pc, #268] @ 33b074 │ │ │ │ @@ -268636,24 +268637,24 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ blx 28b63c │ │ │ │ ldr r0, [pc, #28] @ (33b084 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ nop │ │ │ │ bgt.n 33b01c │ │ │ │ lsls r0, r5, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - vmla.i16 q0, q2, d3[3] │ │ │ │ - ldr r3, [pc, #720] @ (33b354 ) │ │ │ │ + vmla.i32 q0, q6, d11[1] │ │ │ │ + ldr r3, [pc, #816] @ (33b3b4 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r3, [pc, #488] @ (33b270 ) │ │ │ │ + ldr r3, [pc, #584] @ (33b2d0 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0033b088 : │ │ │ │ subs r0, #2 │ │ │ │ cmp r0, #30 │ │ │ │ bhi.n 33b09c │ │ │ │ ldr r3, [pc, #20] @ (33b0a4 ) │ │ │ │ @@ -268662,30 +268663,30 @@ │ │ │ │ ldr r0, [r3, #48] @ 0x30 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - vhadd.u16 q8, q6, │ │ │ │ + vhadd.u q8, q2, │ │ │ │ │ │ │ │ 0033b0a8 : │ │ │ │ cmp r0, #12 │ │ │ │ bhi.n 33b0bc │ │ │ │ ldr r3, [pc, #20] @ (33b0c4 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r0, lsl #2 │ │ │ │ ldr.w r0, [r3, #172] @ 0xac │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - vhadd.u q0, q7, │ │ │ │ + vhadd.u16 q8, q3, │ │ │ │ │ │ │ │ 0033b0c8 : │ │ │ │ movs r2, #1 │ │ │ │ sub.w r1, r0, #24 │ │ │ │ rsb r3, r0, #24 │ │ │ │ adds r0, #8 │ │ │ │ lsl.w r1, r2, r1 │ │ │ │ @@ -268749,17 +268750,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r8, r9, pc} │ │ │ │ - ldr r3, [pc, #64] @ (33b1c4 ) │ │ │ │ + ldr r3, [pc, #160] @ (33b224 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r2, [pc, #968] @ (33b550 ) │ │ │ │ + ldr r3, [pc, #40] @ (33b1b0 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldr r3, [sp, #576] @ 0x240 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 0033b18c : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -269060,28 +269061,28 @@ │ │ │ │ ldr r0, [pc, #44] @ (33b518 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xfb2e006b │ │ │ │ - subs r2, #224 @ 0xe0 │ │ │ │ + @ instruction: 0xfb46006b │ │ │ │ + subs r2, #248 @ 0xf8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r2, #244 @ 0xf4 │ │ │ │ + subs r3, #12 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xfb18006b │ │ │ │ - bx r7 │ │ │ │ + @ instruction: 0xfb30006b │ │ │ │ + bx sl │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0x47b6 │ │ │ │ + @ instruction: 0x47ce │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xfb02006b │ │ │ │ - bxns r4 │ │ │ │ + @ instruction: 0xfb1a006b │ │ │ │ + bxns r7 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bx sl │ │ │ │ + bx sp │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0033b51c : │ │ │ │ subs r3, r0, #1 │ │ │ │ cmp r3, #15 │ │ │ │ bhi.n 33b536 │ │ │ │ tbb [pc, r3] │ │ │ │ @@ -269105,15 +269106,15 @@ │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #156] @ (33b5f4 ) │ │ │ │ add ip, pc │ │ │ │ add.w r3, r3, #268 @ 0x10c │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -269162,18 +269163,18 @@ │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ - @ instruction: 0xfa9c006b │ │ │ │ - bxns r9 │ │ │ │ + @ instruction: 0xfab4006b │ │ │ │ + bxns ip │ │ │ │ lsls r0, r3, #1 │ │ │ │ - mov lr, r5 │ │ │ │ + mov lr, r8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0033b5f8 : │ │ │ │ cmp r0, #10 │ │ │ │ bhi.n 33b60c │ │ │ │ tbb [pc, r0] │ │ │ │ str r0, [r3, r5] │ │ │ │ @@ -269194,15 +269195,15 @@ │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #160] @ (33b6c8 ) │ │ │ │ add.w r3, r3, #292 @ 0x124 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #519 @ 0x207 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -269252,18 +269253,18 @@ │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - vst1.8 {d16[3]}, [ip], fp │ │ │ │ - mov ip, r3 │ │ │ │ + vld1.8 {d16[3]}, [r4], fp │ │ │ │ + mov ip, r6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r8, ip │ │ │ │ + cmp r8, pc │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0033b6cc : │ │ │ │ sub.w r3, r0, #2048 @ 0x800 │ │ │ │ orrs r3, r1 │ │ │ │ beq.n 33b756 │ │ │ │ movw r3, #2049 @ 0x801 │ │ │ │ @@ -269343,26 +269344,26 @@ │ │ │ │ add.w r3, lr, #316 @ 0x13c │ │ │ │ ldr r1, [pc, #36] @ (33b7b8 ) │ │ │ │ ldr r2, [pc, #36] @ (33b7bc ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #535 @ 0x217 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ - str??.w r0, [r6, fp, lsl #2] │ │ │ │ - add r2, pc │ │ │ │ + ldr??.w r0, [lr, fp, lsl #2] │ │ │ │ + add sl, r2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r4, fp │ │ │ │ + cmp r4, lr │ │ │ │ lsls r0, r3, #1 │ │ │ │ add.w r0, r0, #3024 @ 0xbd0 │ │ │ │ ldrd r0, r1, [r0] │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -269385,27 +269386,27 @@ │ │ │ │ add r1, pc │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33b8c6 │ │ │ │ mov r0, r3 │ │ │ │ ldr r2, [pc, #488] @ (33ba00 ) │ │ │ │ ldr r3, [pc, #488] @ (33ba04 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ cmp r5, #32 │ │ │ │ add.w r4, r0, #15424 @ 0x3c40 │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ add.w r4, r4, #56 @ 0x38 │ │ │ │ bcs.n 33b8fe │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ cmp r3, #4 │ │ │ │ @@ -269455,33 +269456,33 @@ │ │ │ │ ldr r1, [pc, #348] @ (33ba10 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #348] @ (33ba14 ) │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ adds r1, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 33b868 │ │ │ │ ldr r1, [pc, #336] @ (33ba18 ) │ │ │ │ mov r0, r3 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33b870 │ │ │ │ ldr r3, [pc, #324] @ (33ba1c ) │ │ │ │ ldr r2, [pc, #324] @ (33ba20 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ adds r3, #12 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movw r3, #675 @ 0x2a3 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ cmp r5, #32 │ │ │ │ add.w r4, r0, #15232 @ 0x3b80 │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ add.w r4, r4, #56 @ 0x38 │ │ │ │ bcc.n 33b83a │ │ │ │ add.w r0, r4, #944 @ 0x3b0 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ @@ -269553,15 +269554,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (33ba24 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #92] @ (33ba28 ) │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 33b868 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #76] @ (33ba2c ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #76] @ (33ba30 ) │ │ │ │ movs r2, #183 @ 0xb7 │ │ │ │ add r3, pc │ │ │ │ @@ -269571,36 +269572,36 @@ │ │ │ │ blx 28b63c │ │ │ │ bmi.n 33ba9c │ │ │ │ lsls r0, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ bmi.n 33ba84 │ │ │ │ lsls r0, r5, #3 │ │ │ │ - cmp r2, r4 │ │ │ │ + cmp r2, r7 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r4, r1 │ │ │ │ + cmp r4, r4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - vld4.16 {d0-d3}, [sl :128], fp │ │ │ │ + vst4.16 {d16-d19}, [r2 :128], fp │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ bcc.n 33b9a0 │ │ │ │ lsls r0, r5, #3 │ │ │ │ - strb.w r0, [lr, #107] @ 0x6b │ │ │ │ - add sl, r4 │ │ │ │ + strh.w r0, [r6, #107] @ 0x6b │ │ │ │ + add sl, r7 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r6, pc │ │ │ │ + add lr, r2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str??.w r0, [lr, fp, lsl #2] │ │ │ │ - add r4, r8 │ │ │ │ + strb.w r0, [r6, #107] @ 0x6b │ │ │ │ + add r4, fp │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xf77c006b │ │ │ │ - bics r4, r7 │ │ │ │ + @ instruction: 0xf794006b │ │ │ │ + mvns r4, r2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xf764006b │ │ │ │ - mvns r0, r2 │ │ │ │ + @ instruction: 0xf77c006b │ │ │ │ + mvns r0, r5 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ @@ -269657,16 +269658,16 @@ │ │ │ │ movs r2, #59 @ 0x3b │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ blx 28b63c │ │ │ │ nop │ │ │ │ - @ instruction: 0xf682006b │ │ │ │ - cmn r6, r5 │ │ │ │ + @ instruction: 0xf69a006b │ │ │ │ + orrs r6, r0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ @@ -269701,16 +269702,16 @@ │ │ │ │ movs r2, #41 @ 0x29 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #112 @ 0x70 │ │ │ │ blx 28b63c │ │ │ │ nop │ │ │ │ - @ instruction: 0xf612006b │ │ │ │ - negs r6, r7 │ │ │ │ + @ instruction: 0xf62a006b │ │ │ │ + cmp r6, r2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ add.w r5, r0, #1310720 @ 0x140000 │ │ │ │ ldr r0, [pc, #396] @ (33bcf0 ) │ │ │ │ @@ -269719,27 +269720,27 @@ │ │ │ │ add r0, pc │ │ │ │ mov r7, r3 │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ mov r4, r2 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33bc3e │ │ │ │ mov r0, r3 │ │ │ │ ldr r2, [pc, #372] @ (33bcf8 ) │ │ │ │ ldr r3, [pc, #376] @ (33bcfc ) │ │ │ │ ldr r1, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r3, r0, #15424 @ 0x3c40 │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ subs r2, #1 │ │ │ │ cmp r2, #7 │ │ │ │ bhi.n 33bc88 │ │ │ │ tbb [pc, r2] │ │ │ │ @@ -269796,26 +269797,26 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r1, [pc, #192] @ (33bd00 ) │ │ │ │ mov r0, r3 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ cbz r0, 33bc84 │ │ │ │ ldr r3, [pc, #180] @ (33bd04 ) │ │ │ │ ldr r2, [pc, #184] @ (33bd08 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [sp, #8] │ │ │ │ adds r3, #12 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movw r3, #675 @ 0x2a3 │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r3, r0, #15232 @ 0x3b80 │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ b.n 33bb9a │ │ │ │ ldrh r1, [r5, #10] │ │ │ │ ldrh r2, [r5, #8] │ │ │ │ and.w r1, r1, #127 @ 0x7f │ │ │ │ ldrh r0, [r5, #12] │ │ │ │ @@ -269860,38 +269861,38 @@ │ │ │ │ itt ne │ │ │ │ eorne.w r2, r2, #1 │ │ │ │ eorne r2, r6 │ │ │ │ and.w r2, r2, #1 │ │ │ │ eors r2, r6 │ │ │ │ str.w r2, [r3, #960] @ 0x3c0 │ │ │ │ movs r2, #106 @ 0x6a │ │ │ │ - bl 878b68 │ │ │ │ + bl 878b70 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 33bbbe │ │ │ │ nop │ │ │ │ beq.n 33bca0 │ │ │ │ lsls r0, r5, #3 │ │ │ │ - sbcs r2, r6 │ │ │ │ + rors r2, r1 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - sbcs r2, r4 │ │ │ │ + sbcs r2, r7 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - rsb r0, r0, #15400960 @ 0xeb0000 │ │ │ │ - asrs r6, r0 │ │ │ │ + rsbs r0, r8, #15400960 @ 0xeb0000 │ │ │ │ + asrs r6, r3 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xf4f8006b │ │ │ │ - lsrs r0, r2 │ │ │ │ + adds.w r0, r0, #15400960 @ 0xeb0000 │ │ │ │ + lsrs r0, r5 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xf4b8006b │ │ │ │ - asrs r4, r4 │ │ │ │ + @ instruction: 0xf4d0006b │ │ │ │ + asrs r4, r7 │ │ │ │ lsls r0, r3, #1 │ │ │ │ subs r6, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r0 │ │ │ │ + asrs r4, r3 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r4, r5 │ │ │ │ + asrs r4, r0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0033bd20 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -269982,25 +269983,25 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ lsrs r0, r4, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r0 │ │ │ │ + lsls r6, r3 │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldrh r2, [r5, #60] @ 0x3c │ │ │ │ lsls r6, r6, #1 │ │ │ │ - lsls r6, r0 │ │ │ │ + lsls r6, r3 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - eors r2, r5 │ │ │ │ + lsls r2, r0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - eors r0, r3 │ │ │ │ + eors r0, r6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - eors r6, r0 │ │ │ │ + eors r6, r3 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0033be40 : │ │ │ │ mov.w ip, #1 │ │ │ │ push {lr} │ │ │ │ lsl.w r1, ip, r1 │ │ │ │ ldrd r3, lr, [r0, #344] @ 0x158 │ │ │ │ @@ -270110,27 +270111,27 @@ │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [r5, #-8] │ │ │ │ ldr r2, [pc, #40] @ (33bfc4 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r4, #18816 @ 0x4980 │ │ │ │ mov r2, r6 │ │ │ │ adds r0, #112 @ 0x70 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 340a28 │ │ │ │ nop │ │ │ │ - @ instruction: 0xf226006b │ │ │ │ - asrs r6, r3, #17 │ │ │ │ + @ instruction: 0xf23e006b │ │ │ │ + asrs r6, r6, #17 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r0!, {r2, r3} │ │ │ │ + ldmia r0!, {r2, r5} │ │ │ │ lsls r6, r2, #1 │ │ │ │ │ │ │ │ 0033bfc8 : │ │ │ │ add.w r3, r0, #15936 @ 0x3e40 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov r5, r1 │ │ │ │ add.w lr, r0, #15296 @ 0x3bc0 │ │ │ │ @@ -270217,15 +270218,15 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ str r0, [sp, #4] │ │ │ │ movs r0, #1 │ │ │ │ - bl 88eba8 │ │ │ │ + bl 88ebb0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr.w r3, [r2, #3048] @ 0xbe8 │ │ │ │ ldr.w r4, [r2, #3040] @ 0xbe0 │ │ │ │ ldr.w ip, [r2, #3052] @ 0xbec │ │ │ │ ldr.w r2, [r2, #3044] @ 0xbe4 │ │ │ │ subs r3, r3, r4 │ │ │ │ sbc.w r2, ip, r2 │ │ │ │ @@ -270350,15 +270351,15 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r6, [r3, #0] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - vmla.i32 d16, d0, d11[1] │ │ │ │ + vext.8 q8, q4, , #0 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #4 │ │ │ │ str r0, [r3, #0] │ │ │ │ str r1, [r2, #0] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -270577,15 +270578,15 @@ │ │ │ │ cmp r0, r2 │ │ │ │ bhi.n 33c4d0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #108] @ (33c4f0 ) │ │ │ │ mov r0, r4 │ │ │ │ mov r5, r3 │ │ │ │ add r1, pc │ │ │ │ - bl 882e2c │ │ │ │ + bl 882e34 │ │ │ │ cbz r0, 33c4de │ │ │ │ ldrd r1, r2, [r4, #16] │ │ │ │ movs r3, #0 │ │ │ │ adds.w ip, r1, r2 │ │ │ │ adc.w r1, r3, r3 │ │ │ │ cmp.w ip, #262144 @ 0x40000 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ @@ -270614,28 +270615,28 @@ │ │ │ │ movs r0, #23 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ - ldcl 0, cr0, [ip, #-428] @ 0xfffffe54 │ │ │ │ + ldcl 0, cr0, [r4, #-428]! @ 0xfffffe54 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #372] @ (33c680 ) │ │ │ │ mov r6, r3 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r1, pc │ │ │ │ add.w r2, r2, #1310720 @ 0x140000 │ │ │ │ ldr r0, [r2, #100] @ 0x64 │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 33c668 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ cmp r2, #7 │ │ │ │ bls.n 33c626 │ │ │ │ ldrh r3, [r4, #4] │ │ │ │ cmp r3, #1 │ │ │ │ @@ -270754,18 +270755,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - subs r0, #14 │ │ │ │ + subs r0, #38 @ 0x26 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stc 0, cr0, [r6], {107} @ 0x6b │ │ │ │ - ldcl 0, cr0, [sl], #-428 @ 0xfffffe54 │ │ │ │ + ldc 0, cr0, [lr], {107} @ 0x6b │ │ │ │ + ldc 0, cr0, [r2], {107} @ 0x6b │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -270818,39 +270819,39 @@ │ │ │ │ ldrh r2, [r4, #10] │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ bls.n 33c740 │ │ │ │ ldr r1, [pc, #68] @ (33c768 ) │ │ │ │ add.w r0, r4, #36 @ 0x24 │ │ │ │ movw r2, #737 @ 0x2e1 │ │ │ │ add r1, pc │ │ │ │ - bl 878b68 │ │ │ │ + bl 878b70 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl 88e7ec │ │ │ │ + bl 88e7f4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #18 │ │ │ │ strd r0, r1, [r4, #16] │ │ │ │ strh r2, [r4, #12] │ │ │ │ movs r2, #1 │ │ │ │ strd r0, r1, [r4, #24] │ │ │ │ strb r2, [r4, #14] │ │ │ │ b.n 33c722 │ │ │ │ stmia r5!, {r1, r2, r3, r6} │ │ │ │ lsls r0, r5, #3 │ │ │ │ subs r6, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #16 │ │ │ │ + adds r7, #40 @ 0x28 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r6, #244 @ 0xf4 │ │ │ │ + adds r7, #12 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ ldr.w lr, [r1, #4] │ │ │ │ @@ -271087,27 +271088,27 @@ │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #88] @ (33ca78 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ mov r5, r2 │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ cbz r0, 33ca62 │ │ │ │ ldr.w ip, [pc, #76] @ 33ca7c │ │ │ │ movs r3, #30 │ │ │ │ ldr r2, [pc, #76] @ (33ca80 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #76] @ (33ca84 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ movs r2, #1 │ │ │ │ ldrb.w r3, [r0, #384] @ 0x180 │ │ │ │ and.w r1, r3, #7 │ │ │ │ lsrs r3, r3, #3 │ │ │ │ lsls r2, r1 │ │ │ │ ldrb r1, [r5, r3] │ │ │ │ @@ -271118,21 +271119,21 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - adds r4, #26 │ │ │ │ + adds r4, #50 @ 0x32 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 33c9d8 │ │ │ │ + b.n 33ca08 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - strb r2, [r0, #16] │ │ │ │ + strb r2, [r3, #16] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r4, #12 │ │ │ │ + adds r4, #36 @ 0x24 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r6, [pc, #228] @ (33cb80 ) │ │ │ │ @@ -271147,24 +271148,24 @@ │ │ │ │ add.w r5, r5, #1310720 @ 0x140000 │ │ │ │ add r9, pc │ │ │ │ movs r3, #30 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ adds r6, #76 @ 0x4c │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ str r6, [sp, #0] │ │ │ │ ldr r2, [pc, #192] @ (33cb8c ) │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ ldr r1, [pc, #192] @ (33cb90 ) │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r6, r0, #1768 @ 0x6e8 │ │ │ │ mov r0, r6 │ │ │ │ bl 43ee3c │ │ │ │ adds r7, r0, #1 │ │ │ │ movs r2, #73 @ 0x49 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -271178,23 +271179,23 @@ │ │ │ │ str r3, [r4, #68] @ 0x44 │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r4, #3] │ │ │ │ strb.w r3, [r4, #36] @ 0x24 │ │ │ │ movs r3, #4 │ │ │ │ strb.w r3, [r4, #72] @ 0x48 │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ mov r3, r0 │ │ │ │ cbz r0, 33cb36 │ │ │ │ str.w sl, [sp] │ │ │ │ movs r3, #30 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb.w r3, [r0, #384] @ 0x180 │ │ │ │ mov r2, r4 │ │ │ │ ldr r1, [pc, #88] @ (33cb94 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ strb.w r3, [r2], #4 │ │ │ │ @@ -271217,23 +271218,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - b.n 33ca08 │ │ │ │ + b.n 33ca38 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - strb r4, [r0, #14] │ │ │ │ + strb r4, [r3, #14] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r3, #154 @ 0x9a │ │ │ │ + adds r3, #178 @ 0xb2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [r4, #40] @ 0x28 │ │ │ │ + ldr r4, [r7, #40] @ 0x28 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r0, [r2, #3] │ │ │ │ + strb r0, [r5, #3] │ │ │ │ lsls r7, r2, #1 │ │ │ │ mcr2 15, 6, pc, cr13, cr15, {7} @ │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -271249,24 +271250,24 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r1, [pc, #476] @ (33cda0 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #464] @ (33cda4 ) │ │ │ │ ldr r1, [pc, #464] @ (33cda8 ) │ │ │ │ mov r7, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #30 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 33cd7c │ │ │ │ ldrb.w r1, [r9] │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [r5, #96] @ 0x60 │ │ │ │ lsls r3, r1, #4 │ │ │ │ adds r3, #4 │ │ │ │ @@ -271295,24 +271296,24 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 33ccf0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #388] @ (33cdbc ) │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ bl 446d04 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ ldr r1, [pc, #380] @ (33cdc0 ) │ │ │ │ movs r2, #3 │ │ │ │ mov r3, r0 │ │ │ │ strb r2, [r4, #5] │ │ │ │ add r1, pc │ │ │ │ cbz r0, 33cc5a │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ cmp r0, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, #1 │ │ │ │ movne r3, #5 │ │ │ │ movs r2, #3 │ │ │ │ strb r3, [r4, #8] │ │ │ │ strb r2, [r4, #19] │ │ │ │ @@ -271382,15 +271383,15 @@ │ │ │ │ ldrb.w r5, [r8] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [sp, #24] │ │ │ │ cmp r6, r5 │ │ │ │ bne.n 33cd32 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movs r3, #4 │ │ │ │ mov r5, r0 │ │ │ │ strb r3, [r4, #5] │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r4, #8] │ │ │ │ b.n 33cc60 │ │ │ │ movs r0, #2 │ │ │ │ @@ -271428,37 +271429,37 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ movs r3, #4 │ │ │ │ b.n 33cd62 │ │ │ │ nop │ │ │ │ - b.n 33ca04 │ │ │ │ + b.n 33ca34 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldr r0, [r6, #24] │ │ │ │ + ldr r0, [r1, #28] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r2, [r3, #124] @ 0x7c │ │ │ │ + ldr r2, [r6, #124] @ 0x7c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r2, [r4, #9] │ │ │ │ + strb r2, [r7, #9] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r2, #112 @ 0x70 │ │ │ │ + adds r2, #136 @ 0x88 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 33c950 │ │ │ │ + b.n 33c980 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - b.n 33c944 │ │ │ │ + b.n 33c974 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - strb r4, [r5, #1] │ │ │ │ + strb r4, [r0, #2] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsls r2, r2, #6 │ │ │ │ + lsls r2, r5, #6 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r6, [r5, #116] @ 0x74 │ │ │ │ + ldr r6, [r0, #120] @ 0x78 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r0, #210 @ 0xd2 │ │ │ │ + adds r0, #234 @ 0xea │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r0, [r6, #4] │ │ │ │ + ldr r0, [r1, #8] │ │ │ │ lsls r7, r2, #1 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [r1, #0] │ │ │ │ cbz r4, 33ce2a │ │ │ │ @@ -271773,15 +271774,15 @@ │ │ │ │ ldr r1, [pc, #84] @ (33d17c ) │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #1310720 @ 0x140000 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r0, r0, #3948544 @ 0x3c4000 │ │ │ │ ldr.w r2, [r0, #2888] @ 0xb48 │ │ │ │ ldr.w r3, [r0, #2880] @ 0xb40 │ │ │ │ ldr.w r1, [r0, #2884] @ 0xb44 │ │ │ │ ldr.w r0, [r0, #2892] @ 0xb4c │ │ │ │ str r2, [r4, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ @@ -271795,19 +271796,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - b.n 33d304 │ │ │ │ + b.n 33d334 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - cmp r4, #0 │ │ │ │ + cmp r4, #24 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r3, #236 @ 0xec │ │ │ │ + cmp r4, #4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r1, [pc, #72] @ (33d1dc ) │ │ │ │ @@ -271819,15 +271820,15 @@ │ │ │ │ ldr r1, [pc, #68] @ (33d1e4 ) │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #1310720 @ 0x140000 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r0, r0, #15424 @ 0x3c40 │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ bl 33c0c4 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r3, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -271836,19 +271837,19 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - b.n 33d27c │ │ │ │ + b.n 33d2ac │ │ │ │ lsls r3, r5, #1 │ │ │ │ - cmp r3, #136 @ 0x88 │ │ │ │ + cmp r3, #160 @ 0xa0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r3, #116 @ 0x74 │ │ │ │ + cmp r3, #140 @ 0x8c │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r3, [pc, #88] @ (33d254 ) │ │ │ │ @@ -271860,20 +271861,20 @@ │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #1310720 @ 0x140000 │ │ │ │ add r1, pc │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r3, r0, #16384 @ 0x4000 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ strb.w r0, [r3, #2128] @ 0x850 │ │ │ │ - bl 88eba8 │ │ │ │ + bl 88ebb0 │ │ │ │ add.w r3, r4, #18432 @ 0x4800 │ │ │ │ strd r0, r1, [r3, #88] @ 0x58 │ │ │ │ movs r0, #0 │ │ │ │ ldrd r4, r5, [r5] │ │ │ │ strd r4, r5, [r3, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r0, [r3, #0] │ │ │ │ @@ -271881,19 +271882,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - svc 230 @ 0xe6 │ │ │ │ + svc 254 @ 0xfe │ │ │ │ lsls r3, r5, #1 │ │ │ │ - cmp r3, #32 │ │ │ │ + cmp r3, #56 @ 0x38 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r3, #14 │ │ │ │ + cmp r3, #38 @ 0x26 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r3, [pc, #92] @ (33d2d0 ) │ │ │ │ @@ -271907,15 +271908,15 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #1310720 @ 0x140000 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ cmp r4, #5 │ │ │ │ bls.n 33d2ba │ │ │ │ ldrb r3, [r5, #2] │ │ │ │ adds r3, #3 │ │ │ │ cmp.w r4, r3, lsl #1 │ │ │ │ bcc.n 33d2ba │ │ │ │ add.w r0, r0, #15424 @ 0x3c40 │ │ │ │ @@ -271931,19 +271932,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - svc 110 @ 0x6e │ │ │ │ + svc 134 @ 0x86 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - cmp r2, #168 @ 0xa8 │ │ │ │ + cmp r2, #192 @ 0xc0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r2, #148 @ 0x94 │ │ │ │ + cmp r2, #172 @ 0xac │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #104] @ (33d358 ) │ │ │ │ @@ -271958,15 +271959,15 @@ │ │ │ │ add.w r1, r1, #1310720 @ 0x140000 │ │ │ │ ldr r2, [pc, #84] @ (33d35c ) │ │ │ │ ldr r4, [sp, #32] │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r1, #100] @ 0x64 │ │ │ │ ldr r1, [pc, #80] @ (33d360 ) │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cbz r3, 33d342 │ │ │ │ add.w r3, r0, #16384 @ 0x4000 │ │ │ │ movw ip, #65535 @ 0xffff │ │ │ │ add.w r0, r0, #15424 @ 0x3c40 │ │ │ │ ldrb r2, [r7, #0] │ │ │ │ mov r1, r6 │ │ │ │ @@ -271986,19 +271987,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - udf #242 @ 0xf2 │ │ │ │ + svc 10 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - cmp r2, #32 │ │ │ │ + cmp r2, #56 @ 0x38 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r2, #14 │ │ │ │ + cmp r2, #38 @ 0x26 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #168] @ (33d420 ) │ │ │ │ @@ -272011,15 +272012,15 @@ │ │ │ │ ldr r2, [pc, #160] @ (33d428 ) │ │ │ │ add r1, pc │ │ │ │ add.w r0, r0, #1310720 @ 0x140000 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr.w ip, [r4, #4] │ │ │ │ ands.w r5, r3, #63 @ 0x3f │ │ │ │ it ne │ │ │ │ movne r0, #2 │ │ │ │ bne.n 33d404 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ @@ -272032,15 +272033,15 @@ │ │ │ │ adds r3, r3, r0 │ │ │ │ adc.w ip, r1, ip │ │ │ │ cmp r4, r3 │ │ │ │ sbcs.w r2, r2, ip │ │ │ │ it cc │ │ │ │ movcc r0, #15 │ │ │ │ bcc.n 33d404 │ │ │ │ - bl 8a8070 │ │ │ │ + bl 8a8078 │ │ │ │ vldr d5, [pc, #64] @ 33d418 │ │ │ │ vmov d6, r0, r1 │ │ │ │ vmov.f64 d7, #112 @ 0x3f800000 1.0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r0, r5 │ │ │ │ vmul.f64 d6, d6, d5 │ │ │ │ movs r3, #4 │ │ │ │ @@ -272060,19 +272061,19 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ add r1, sp, #1008 @ 0x3f0 │ │ │ │ bcs.n 33d400 │ │ │ │ str r5, [r1, #36] @ 0x24 │ │ │ │ subs r6, #224 @ 0xe0 │ │ │ │ - udf #106 @ 0x6a │ │ │ │ + udf #130 @ 0x82 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - cmp r1, #150 @ 0x96 │ │ │ │ + cmp r1, #174 @ 0xae │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r1, #154 @ 0x9a │ │ │ │ + cmp r1, #178 @ 0xb2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r1, [pc, #152] @ (33d4d8 ) │ │ │ │ @@ -272084,15 +272085,15 @@ │ │ │ │ ldr r1, [pc, #148] @ (33d4e0 ) │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #1310720 @ 0x140000 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r0, r0, #3948544 @ 0x3c4000 │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r4, #0] │ │ │ │ mov.w r2, #4 │ │ │ │ movs r1, #0 │ │ │ │ ldrb.w r3, [r0, #3180] @ 0xc6c │ │ │ │ strb r3, [r4, #1] │ │ │ │ @@ -272129,19 +272130,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ble.n 33d420 │ │ │ │ + ble.n 33d450 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - cmp r0, #220 @ 0xdc │ │ │ │ + cmp r0, #244 @ 0xf4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r0, #200 @ 0xc8 │ │ │ │ + cmp r0, #224 @ 0xe0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r3, [pc, #184] @ (33d5b0 ) │ │ │ │ @@ -272154,15 +272155,15 @@ │ │ │ │ ldr r1, [pc, #180] @ (33d5b8 ) │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #1310720 @ 0x140000 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ cmp r5, #3 │ │ │ │ it ls │ │ │ │ movls r0, #22 │ │ │ │ bls.n 33d59c │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ add.w r0, r0, #16384 @ 0x4000 │ │ │ │ cmp r5, #4 │ │ │ │ @@ -272204,19 +272205,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - bgt.n 33d588 │ │ │ │ + ble.n 33d5b8 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - cmp r0, #36 @ 0x24 │ │ │ │ + cmp r0, #60 @ 0x3c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r0, #16 │ │ │ │ + cmp r0, #40 @ 0x28 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r1, [pc, #164] @ (33d674 ) │ │ │ │ @@ -272228,15 +272229,15 @@ │ │ │ │ ldr r1, [pc, #160] @ (33d67c ) │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #1310720 @ 0x140000 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r2, r0, #18560 @ 0x4880 │ │ │ │ ldrd r3, r1, [r2, #-8] │ │ │ │ bics.w lr, r3, #4026531840 @ 0xf0000000 │ │ │ │ bne.n 33d664 │ │ │ │ add.w ip, r0, #15488 @ 0x3c80 │ │ │ │ ldr.w r2, [ip, #3056] @ 0xbf0 │ │ │ │ bic.w r2, r2, #4026531840 @ 0xf0000000 │ │ │ │ @@ -272277,19 +272278,19 @@ │ │ │ │ movs r0, #4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - bgt.n 33d69c │ │ │ │ + bgt.n 33d6cc │ │ │ │ lsls r3, r5, #1 │ │ │ │ - movs r7, #76 @ 0x4c │ │ │ │ + movs r7, #100 @ 0x64 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r7, #56 @ 0x38 │ │ │ │ + movs r7, #80 @ 0x50 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r1, [pc, #144] @ (33d724 ) │ │ │ │ @@ -272301,15 +272302,15 @@ │ │ │ │ ldr r1, [pc, #140] @ (33d72c ) │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #1310720 @ 0x140000 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r0, r0, #16384 @ 0x4000 │ │ │ │ ldrb.w r3, [r0, #2208] @ 0x8a0 │ │ │ │ cbz r3, 33d6ca │ │ │ │ ldr.w r3, [r0, #2212] @ 0x8a4 │ │ │ │ lsls r3, r3, #4 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ strb r3, [r4, #0] │ │ │ │ @@ -272342,19 +272343,19 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - blt.n 33d7c4 │ │ │ │ + blt.n 33d7f4 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - movs r6, #136 @ 0x88 │ │ │ │ + movs r6, #160 @ 0xa0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r6, #116 @ 0x74 │ │ │ │ + movs r6, #140 @ 0x8c │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #172] @ (33d7f0 ) │ │ │ │ @@ -272371,22 +272372,22 @@ │ │ │ │ add.w r3, r4, #100 @ 0x64 │ │ │ │ mov r8, r2 │ │ │ │ adds r4, #112 @ 0x70 │ │ │ │ mov.w sl, #0 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ mov r7, r0 │ │ │ │ ldr r4, [r5, #0] │ │ │ │ mov r0, r6 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ ldr.w r3, [r7, #128] @ 0x80 │ │ │ │ adds.w r9, r4, r5 │ │ │ │ adc.w r8, sl, sl │ │ │ │ @@ -272420,19 +272421,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - bge.n 33d728 │ │ │ │ + bge.n 33d758 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - movs r5, #206 @ 0xce │ │ │ │ + movs r5, #230 @ 0xe6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r5, #216 @ 0xd8 │ │ │ │ + movs r5, #240 @ 0xf0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r7, [pc, #164] @ (33d8b4 ) │ │ │ │ @@ -272448,23 +272449,23 @@ │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r8, r7 │ │ │ │ ldr r0, [r3, #100] @ 0x64 │ │ │ │ add.w r3, r4, #100 @ 0x64 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ adds r4, #112 @ 0x70 │ │ │ │ mov r7, r0 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r8 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ cmp r6, #7 │ │ │ │ mov.w r4, #0 │ │ │ │ it ls │ │ │ │ movls r0, #22 │ │ │ │ str r4, [r3, #0] │ │ │ │ bls.n 33d89e │ │ │ │ @@ -272497,19 +272498,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - movs r5, #6 │ │ │ │ + movs r5, #30 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bls.n 33d850 │ │ │ │ + bls.n 33d880 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - movs r5, #12 │ │ │ │ + movs r5, #36 @ 0x24 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r0, [pc, #444] @ (33da90 ) │ │ │ │ @@ -272520,15 +272521,15 @@ │ │ │ │ ldr r4, [sp, #20] │ │ │ │ adds r0, #100 @ 0x64 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #1310720 @ 0x140000 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r3, r0, #18560 @ 0x4880 │ │ │ │ movw r2, #18544 @ 0x4870 │ │ │ │ add.w ip, r0, r2 │ │ │ │ ldr r1, [r0, r2] │ │ │ │ ldr.w r2, [r3, #-8] │ │ │ │ ldr.w ip, [ip, #4] │ │ │ │ adds r2, r2, r1 │ │ │ │ @@ -272677,19 +272678,19 @@ │ │ │ │ mcr 0, 4, r0, cr0, cr6, {1} │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ rev r0, r0 │ │ │ │ lsls r3, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 33daac │ │ │ │ + bls.n 33dadc │ │ │ │ lsls r3, r5, #1 │ │ │ │ - movs r4, #70 @ 0x46 │ │ │ │ + movs r4, #94 @ 0x5e │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r4, #52 @ 0x34 │ │ │ │ + movs r4, #76 @ 0x4c │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [pc, #204] @ (33db7c ) │ │ │ │ @@ -272701,15 +272702,15 @@ │ │ │ │ ldr r1, [pc, #200] @ (33db84 ) │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #1310720 @ 0x140000 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r3, r0, #18560 @ 0x4880 │ │ │ │ ldr.w r3, [r3, #-8] │ │ │ │ bics.w r3, r3, #4026531840 @ 0xf0000000 │ │ │ │ bne.n 33db42 │ │ │ │ add.w r2, r0, #15488 @ 0x3c80 │ │ │ │ ldr.w r2, [r2, #3056] @ 0xbf0 │ │ │ │ bic.w r2, r2, #4026531840 @ 0xf0000000 │ │ │ │ @@ -272754,34 +272755,34 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r2, [pc, #48] @ (33db88 ) │ │ │ │ movs r1, #16 │ │ │ │ adds r0, r5, r1 │ │ │ │ add r2, pc │ │ │ │ - bl 873b88 │ │ │ │ + bl 873b90 │ │ │ │ ldrb.w r3, [r4, #67] @ 0x43 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33db28 │ │ │ │ ldr r2, [pc, #32] @ (33db8c ) │ │ │ │ movs r1, #16 │ │ │ │ add.w r0, r5, #32 │ │ │ │ add r2, pc │ │ │ │ - bl 873b88 │ │ │ │ + bl 873b90 │ │ │ │ b.n 33db28 │ │ │ │ nop │ │ │ │ - bvc.n 33dbe4 │ │ │ │ + bvc.n 33dc14 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - movs r2, #108 @ 0x6c │ │ │ │ + movs r2, #132 @ 0x84 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r2, #88 @ 0x58 │ │ │ │ + movs r2, #112 @ 0x70 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r2, #252 @ 0xfc │ │ │ │ + movs r3, #20 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r2, #246 @ 0xf6 │ │ │ │ + movs r3, #14 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r3, [pc, #208] @ (33dc74 ) │ │ │ │ @@ -272793,15 +272794,15 @@ │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add.w r8, r6, #1310720 @ 0x140000 │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ add r1, pc │ │ │ │ ldr.w r0, [r8, #100] @ 0x64 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r7, r0, #3948544 @ 0x3c4000 │ │ │ │ ldr r4, [r5, #0] │ │ │ │ ldr r5, [r5, #4] │ │ │ │ ldr.w r3, [r7, #2964] @ 0xb94 │ │ │ │ cbz r3, 33dbfe │ │ │ │ ldrd r2, r1, [r3] │ │ │ │ cmp r4, r2 │ │ │ │ @@ -272858,19 +272859,19 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - bvs.n 33dcf0 │ │ │ │ + bvs.n 33dd20 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - movs r1, #118 @ 0x76 │ │ │ │ + movs r1, #142 @ 0x8e │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r1, #96 @ 0x60 │ │ │ │ + movs r1, #120 @ 0x78 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #232] @ (33dd7c ) │ │ │ │ @@ -272883,15 +272884,15 @@ │ │ │ │ ldr r2, [pc, #224] @ (33dd84 ) │ │ │ │ add r1, pc │ │ │ │ add.w r0, r0, #1310720 @ 0x140000 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r0, r0, #3948544 @ 0x3c4000 │ │ │ │ ldr.w ip, [r5, #4] │ │ │ │ ldr.w r3, [r0, #3172] @ 0xc64 │ │ │ │ cmp r3, ip │ │ │ │ it cc │ │ │ │ movcc r0, #2 │ │ │ │ bcc.n 33dd6a │ │ │ │ @@ -272956,19 +272957,19 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - bpl.n 33de18 │ │ │ │ + bpl.n 33de48 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - movs r0, #120 @ 0x78 │ │ │ │ + movs r0, #144 @ 0x90 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r0, #124 @ 0x7c │ │ │ │ + movs r0, #148 @ 0x94 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r3, [pc, #240] @ (33de8c ) │ │ │ │ @@ -272980,15 +272981,15 @@ │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r0, r0, #1310720 @ 0x140000 │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ lsls r1, r3, #31 │ │ │ │ bpl.n 33dde0 │ │ │ │ add.w r3, r0, #3948544 @ 0x3c4000 │ │ │ │ ldrb r1, [r4, #2] │ │ │ │ ldrb.w r2, [r3, #2882] @ 0xb42 │ │ │ │ cmp r2, r1 │ │ │ │ @@ -273054,19 +273055,19 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - bmi.n 33df1c │ │ │ │ + bmi.n 33df4c │ │ │ │ lsls r3, r5, #1 │ │ │ │ - subs r6, r6, #5 │ │ │ │ + subs r6, r1, #6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r4, r6, #5 │ │ │ │ + subs r4, r1, #6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [pc, #280] @ (33dfc4 ) │ │ │ │ @@ -273079,15 +273080,15 @@ │ │ │ │ ldr r2, [pc, #272] @ (33dfcc ) │ │ │ │ add r1, pc │ │ │ │ add.w r0, r0, #1310720 @ 0x140000 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldrh r6, [r5, #0] │ │ │ │ uxth r2, r6 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 33dfac │ │ │ │ add.w r0, r0, #3948544 @ 0x3c4000 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr.w r3, [r0, #3172] @ 0xc64 │ │ │ │ @@ -273170,19 +273171,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - bcc.n 33e030 │ │ │ │ + bcc.n 33e060 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - subs r0, r4, #1 │ │ │ │ + subs r0, r7, #1 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r4, r4, #1 │ │ │ │ + subs r4, r7, #1 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r1, [pc, #324] @ (33e128 ) │ │ │ │ @@ -273194,15 +273195,15 @@ │ │ │ │ ldr r1, [pc, #316] @ (33e130 ) │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #1310720 @ 0x140000 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r8, r0, #3948544 @ 0x3c4000 │ │ │ │ ldrb.w r3, [r8, #2992] @ 0xbb0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33e0dc │ │ │ │ ldr.w r1, [r8, #2988] @ 0xbac │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 33e0f2 │ │ │ │ @@ -273306,25 +273307,25 @@ │ │ │ │ ldr r1, [pc, #28] @ (33e138 ) │ │ │ │ ldr r0, [pc, #32] @ (33e13c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ - bne.n 33e124 │ │ │ │ + bcs.n 33e154 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - adds r6, r6, #4 │ │ │ │ + adds r6, r1, #5 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r2, r4, #4 │ │ │ │ + adds r2, r7, #4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - beq.n 33e0c8 │ │ │ │ + beq.n 33e0f8 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - adds r2, r0, #4 │ │ │ │ + adds r2, r3, #4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r6, r2, #5 │ │ │ │ + adds r6, r5, #5 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w r8, [pc, #320] @ 33e294 │ │ │ │ @@ -273337,15 +273338,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r2, r2, #1310720 @ 0x140000 │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r0, [r2, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #296] @ (33e29c ) │ │ │ │ add r2, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r7, r0, #3948544 @ 0x3c4000 │ │ │ │ ldrb r1, [r5, #1] │ │ │ │ ldrb.w r2, [r7, #3180] @ 0xc6c │ │ │ │ cmp r2, r1 │ │ │ │ bls.n 33e268 │ │ │ │ ldrb r3, [r5, #0] │ │ │ │ sub.w ip, r2, r1 │ │ │ │ @@ -273431,23 +273432,23 @@ │ │ │ │ add.w r3, r8, #168 @ 0xa8 │ │ │ │ ldr r0, [pc, #28] @ (33e2a4 ) │ │ │ │ movw r2, #2700 @ 0xa8c │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - beq.n 33e1ac │ │ │ │ + beq.n 33e1dc │ │ │ │ lsls r3, r5, #1 │ │ │ │ - subs r6, r6, r6 │ │ │ │ + subs r6, r1, r7 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r4, r6, r6 │ │ │ │ + subs r4, r1, r7 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r6, r2, r6 │ │ │ │ + subs r6, r5, r6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r4, r5, r7 │ │ │ │ + adds r4, r0, #0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #272] @ (33e3cc ) │ │ │ │ @@ -273462,15 +273463,15 @@ │ │ │ │ add.w r3, r7, #1310720 @ 0x140000 │ │ │ │ ldr.w r8, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #100] @ 0x64 │ │ │ │ add.w r3, r4, #100 @ 0x64 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ cmp r6, #7 │ │ │ │ bls.n 33e3aa │ │ │ │ ldrb r3, [r5, #0] │ │ │ │ ldrb r2, [r5, #1] │ │ │ │ cbz r3, 33e328 │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 33e30a │ │ │ │ @@ -273556,19 +273557,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ movs r4, #15 │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ b.n 33e31c │ │ │ │ - ldmia r7!, {r1, r2, r3, r4} │ │ │ │ + ldmia r7!, {r1, r2, r4, r5} │ │ │ │ lsls r3, r5, #1 │ │ │ │ - subs r6, r3, r1 │ │ │ │ + subs r6, r6, r1 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r0, r1, r1 │ │ │ │ + subs r0, r4, r1 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #28 │ │ │ │ ldr r0, [pc, #308] @ (33e520 ) │ │ │ │ @@ -273591,24 +273592,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ mov r1, r7 │ │ │ │ add.w r3, r4, #100 @ 0x64 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ mov r1, r7 │ │ │ │ add.w r7, r6, #18560 @ 0x4880 │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ adds r4, #112 @ 0x70 │ │ │ │ mov r2, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr.w r3, [r7, #-8] │ │ │ │ bics.w r3, r3, #4026531840 @ 0xf0000000 │ │ │ │ bne.n 33e4f0 │ │ │ │ add.w r4, r6, #15488 @ 0x3c80 │ │ │ │ ldr.w r2, [r4, #3056] @ 0xbf0 │ │ │ │ bic.w r2, r2, #4026531840 @ 0xf0000000 │ │ │ │ orrs r3, r2 │ │ │ │ @@ -273683,23 +273684,23 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r0, sp, #304 @ 0x130 │ │ │ │ lsls r0, r5, #3 │ │ │ │ - adds r6, r4, r4 │ │ │ │ + adds r6, r7, r4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r5, {r1, r3, r5, r6, r7} │ │ │ │ + ldmia r6!, {r1} │ │ │ │ lsls r3, r5, #1 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r4, r4 │ │ │ │ + adds r0, r7, r4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r4, r5, r0 │ │ │ │ + subs r4, r0, r1 │ │ │ │ lsls r0, r3, #1 │ │ │ │ add r7, pc, #280 @ (adr r7, 33e654 ) │ │ │ │ lsls r0, r5, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -273708,44 +273709,44 @@ │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r3 │ │ │ │ add r5, pc │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ mov r1, r5 │ │ │ │ add.w r4, r4, #1310720 @ 0x140000 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33e5ee │ │ │ │ ldr r7, [pc, #232] @ (33e654 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [pc, #232] @ (33e658 ) │ │ │ │ add r7, pc │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ add.w r3, r7, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r5, r0, #3948544 @ 0x3c4000 │ │ │ │ addw r1, r5, #2996 @ 0xbb4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 882e2c │ │ │ │ + bl 882e34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 33e61a │ │ │ │ ldrb r3, [r6, #20] │ │ │ │ cbnz r3, 33e5ee │ │ │ │ ldrh r3, [r6, #16] │ │ │ │ ldrh r1, [r6, #18] │ │ │ │ ldr r2, [r4, #96] @ 0x60 │ │ │ │ add r3, r1 │ │ │ │ cmp r3, r2 │ │ │ │ bhi.n 33e604 │ │ │ │ add.w r1, r7, #16 │ │ │ │ mov r0, r6 │ │ │ │ - bl 882e2c │ │ │ │ + bl 882e34 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33e630 │ │ │ │ ldrh r3, [r6, #16] │ │ │ │ cmp r3, #3 │ │ │ │ bhi.n 33e604 │ │ │ │ ldrh r2, [r6, #18] │ │ │ │ rsb r4, r3, #4 │ │ │ │ @@ -273790,29 +273791,29 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r1, r7, #32 │ │ │ │ mov r0, r6 │ │ │ │ - bl 882e2c │ │ │ │ + bl 882e34 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33e5ee │ │ │ │ ldrh r3, [r6, #16] │ │ │ │ cmp r3, #12 │ │ │ │ bhi.n 33e604 │ │ │ │ ldrh r2, [r6, #18] │ │ │ │ rsb r4, r3, #13 │ │ │ │ addw r1, r5, #3026 @ 0xbd2 │ │ │ │ b.n 33e5c2 │ │ │ │ - asrs r0, r1, #31 │ │ │ │ + asrs r0, r4, #31 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r4, {r1, r2, r4, r5, r6} │ │ │ │ + ldmia r4!, {r1, r2, r3, r7} │ │ │ │ lsls r3, r5, #1 │ │ │ │ - asrs r2, r6, #30 │ │ │ │ + asrs r2, r1, #31 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #520] @ (33e878 ) │ │ │ │ @@ -273826,15 +273827,15 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r0, r0, #1310720 @ 0x140000 │ │ │ │ str r3, [sp, #0] │ │ │ │ str r0, [sp, #16] │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r6, [r9] │ │ │ │ ldr.w r7, [r9, #4] │ │ │ │ ands.w r3, r6, #63 @ 0x3f │ │ │ │ bne.w 33e844 │ │ │ │ add.w r1, r0, #3948544 @ 0x3c4000 │ │ │ │ ldr.w r4, [r1, #2964] @ 0xb94 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -273994,25 +273995,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (33e88c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #204 @ 0xcc │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r3!, {r4, r5, r6} │ │ │ │ + ldmia r3, {r3, r7} │ │ │ │ lsls r3, r5, #1 │ │ │ │ - asrs r4, r3, #26 │ │ │ │ + asrs r4, r6, #26 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r2, r3, #26 │ │ │ │ + asrs r2, r6, #26 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r1, {r1, r3, r4, r5, r6} │ │ │ │ + ldmia r1, {r1, r4, r7} │ │ │ │ lsls r3, r5, #1 │ │ │ │ - asrs r4, r6, #22 │ │ │ │ + asrs r4, r1, #23 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r0, r1, #24 │ │ │ │ + asrs r0, r4, #24 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ ldr.w r8, [pc, #532] @ 33eab8 │ │ │ │ @@ -274025,15 +274026,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r2, r2, #1310720 @ 0x140000 │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r0, [r2, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #508] @ (33eac0 ) │ │ │ │ add r2, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r6, r0, #3948544 @ 0x3c4000 │ │ │ │ ldrb r2, [r4, #3] │ │ │ │ ldrb.w r3, [r6, #3180] @ 0xc6c │ │ │ │ cmp r2, r3 │ │ │ │ bcs.w 33ea8c │ │ │ │ subs r2, r3, r2 │ │ │ │ ldrb r3, [r4, #2] │ │ │ │ @@ -274179,23 +274180,23 @@ │ │ │ │ add.w r3, r8, #232 @ 0xe8 │ │ │ │ ldr r0, [pc, #28] @ (33eac8 ) │ │ │ │ movw r2, #3364 @ 0xd24 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r1, {r1, r3, r4, r5} │ │ │ │ + ldmia r1, {r1, r4, r6} │ │ │ │ lsls r3, r5, #1 │ │ │ │ - asrs r6, r4, #17 │ │ │ │ + asrs r6, r7, #17 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r4, r4, #17 │ │ │ │ + asrs r4, r7, #17 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r2, r6, #13 │ │ │ │ + asrs r2, r1, #14 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r0, r1, #15 │ │ │ │ + asrs r0, r4, #15 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr r5, [pc, #464] @ (33ecb0 ) │ │ │ │ sub sp, #156 @ 0x9c │ │ │ │ @@ -274218,15 +274219,15 @@ │ │ │ │ ldr r5, [r6, r5] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ str r5, [sp, #148] @ 0x94 │ │ │ │ mov.w r5, #0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ mov r6, r0 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ blx 28d48c │ │ │ │ ldrb r5, [r4, #0] │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ @@ -274243,15 +274244,15 @@ │ │ │ │ bne.w 33ec78 │ │ │ │ add.w r1, r2, #3200 @ 0xc80 │ │ │ │ addw r3, r2, #3208 @ 0xc88 │ │ │ │ ldr.w r2, [r2, #3224] @ 0xc98 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 8a8398 │ │ │ │ + bl 8a83a0 │ │ │ │ cmp r0, #32 │ │ │ │ bhi.w 33ec6c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ negs r0, r0 │ │ │ │ and.w r0, r0, #31 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ ldr r2, [r2, #0] │ │ │ │ @@ -274298,24 +274299,24 @@ │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [r5, #3224] @ 0xc98 │ │ │ │ blx 28b964 │ │ │ │ add.w r1, r5, #3200 @ 0xc80 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 8a8398 │ │ │ │ + bl 8a83a0 │ │ │ │ adds r0, #31 │ │ │ │ movs r1, #4 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ blx 28b7f4 │ │ │ │ mov r1, r8 │ │ │ │ str.w r0, [r5, #3224] @ 0xc98 │ │ │ │ movw r2, #3453 @ 0xd7d │ │ │ │ mov r0, r9 │ │ │ │ - bl 878b68 │ │ │ │ + bl 878b70 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r4, #8] │ │ │ │ add.w r0, r6, #15424 @ 0x3c40 │ │ │ │ str.w r2, [r5, #3212] @ 0xc8c │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ str.w r3, [r5, #3208] @ 0xc88 │ │ │ │ bl 33c0c4 │ │ │ │ @@ -274337,15 +274338,15 @@ │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ bl 341f00 │ │ │ │ cbnz r0, 33eca2 │ │ │ │ movs r0, #0 │ │ │ │ b.n 33ec7a │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 87d048 │ │ │ │ + bl 87d050 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 33eb7e │ │ │ │ movs r0, #3 │ │ │ │ ldr r2, [pc, #88] @ (33ecd4 ) │ │ │ │ ldr r3, [pc, #60] @ (33ecbc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -274365,29 +274366,29 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 342190 │ │ │ │ b.n 33ec68 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r1, pc, #352 @ (adr r1, 33ee14 ) │ │ │ │ lsls r0, r5, #3 │ │ │ │ - stmia r6!, {r2, r4, r5, r6, r7} │ │ │ │ + stmia r7!, {r2, r3} │ │ │ │ lsls r3, r5, #1 │ │ │ │ add r1, pc, #312 @ (adr r1, 33edf4 ) │ │ │ │ lsls r0, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r4, #8 │ │ │ │ + asrs r2, r7, #8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r4, r2, #8 │ │ │ │ + asrs r4, r5, #8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ subs r6, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r7, #8 │ │ │ │ + asrs r2, r2, #9 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r5!, {r1, r5, r7} │ │ │ │ + stmia r5!, {r1, r3, r4, r5, r7} │ │ │ │ lsls r3, r5, #1 │ │ │ │ ldr r7, [sp, #760] @ 0x2f8 │ │ │ │ lsls r0, r5, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -274404,23 +274405,23 @@ │ │ │ │ add.w r4, r4, #1310720 @ 0x140000 │ │ │ │ add r2, pc │ │ │ │ mov r1, r8 │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r7, #112 @ 0x70 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ mov r1, r8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ str r7, [sp, #0] │ │ │ │ add.w r7, r6, #18432 @ 0x4800 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ add.w r1, r6, #3948544 @ 0x3c4000 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ mov r9, r0 │ │ │ │ ldrd ip, lr, [r7, #104] @ 0x68 │ │ │ │ adds.w r8, r2, #64 @ 0x40 │ │ │ │ ldr.w r0, [r1, #3144] @ 0xc48 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -274572,19 +274573,19 @@ │ │ │ │ str r3, [r0, #24] │ │ │ │ ldr.w r3, [r1, #2968] @ 0xb98 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r1, #2968] @ 0xb98 │ │ │ │ ldrd r0, r4, [r5] │ │ │ │ b.n 33ee00 │ │ │ │ nop │ │ │ │ - stmia r4!, {r1, r4, r5, r6, r7} │ │ │ │ + stmia r5!, {r1, r3} │ │ │ │ lsls r3, r5, #1 │ │ │ │ - asrs r6, r3, #32 │ │ │ │ + asrs r6, r6, #32 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r4, r4, #32 │ │ │ │ + asrs r4, r7, #32 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ ldr r3, [pc, #640] @ (33f188 ) │ │ │ │ @@ -274598,15 +274599,15 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #1310720 @ 0x140000 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr.w fp, [pc, #620] @ 33f194 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r4, [r8] │ │ │ │ add fp, pc │ │ │ │ ldr.w r9, [r8, #4] │ │ │ │ lsls r2, r4, #26 │ │ │ │ it ne │ │ │ │ movne r0, #2 │ │ │ │ bne.w 33f10e │ │ │ │ @@ -274746,25 +274747,25 @@ │ │ │ │ strd r8, r8, [r4, #20] │ │ │ │ blx 28b964 │ │ │ │ cmp r7, #0 │ │ │ │ bne.n 33f05a │ │ │ │ ldr r7, [sp, #20] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r1, r7 │ │ │ │ - bl 8a8070 │ │ │ │ + bl 8a8078 │ │ │ │ vldr d5, [pc, #164] @ 33f180 │ │ │ │ vmov d7, r0, r1 │ │ │ │ vmov.f64 d6, #112 @ 0x3f800000 1.0 │ │ │ │ vmul.f64 d7, d7, d5 │ │ │ │ vcmpe.f64 d6, d7 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ ite le │ │ │ │ vmovle r0, r1, d7 │ │ │ │ vmovgt r0, r1, d6 │ │ │ │ - bl 8a8510 │ │ │ │ + bl 8a8518 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ strd r0, r1, [r2, #24] │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r3, [r2, #0] │ │ │ │ add sp, #28 │ │ │ │ @@ -274800,31 +274801,31 @@ │ │ │ │ str r1, [r0, #24] │ │ │ │ ldr.w r1, [fp, #2968] @ 0xb98 │ │ │ │ adds r1, #1 │ │ │ │ str.w r1, [fp, #2968] @ 0xb98 │ │ │ │ b.n 33f084 │ │ │ │ ldr r0, [pc, #36] @ (33f19c ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 33efa2 │ │ │ │ add r1, sp, #1008 @ 0x3f0 │ │ │ │ bcs.n 33f168 │ │ │ │ str r5, [r1, #36] @ 0x24 │ │ │ │ subs r6, #224 @ 0xe0 │ │ │ │ - stmia r2!, {r3, r4, r6, r7} │ │ │ │ + stmia r2!, {r4, r5, r6, r7} │ │ │ │ lsls r3, r5, #1 │ │ │ │ - lsrs r2, r2, #24 │ │ │ │ + lsrs r2, r5, #24 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r0, r0, #24 │ │ │ │ + lsrs r0, r3, #24 │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ lsls r0, r5, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r0, #21 │ │ │ │ + lsrs r0, r3, #21 │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r2, #31 │ │ │ │ bls.w 33f2d6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -274833,31 +274834,31 @@ │ │ │ │ ldr r1, [pc, #532] @ (33f3d0 ) │ │ │ │ mov r7, r2 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ add.w r4, r3, #1310720 @ 0x140000 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33f28e │ │ │ │ ldr r3, [pc, #508] @ (33f3d4 ) │ │ │ │ ldr r2, [pc, #512] @ (33f3d8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r4, r0, #3948544 @ 0x3c4000 │ │ │ │ addw r0, r4, #2996 @ 0xbb4 │ │ │ │ addw r8, r4, #2996 @ 0xbb4 │ │ │ │ - bl 882df8 │ │ │ │ + bl 882e00 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33f2e4 │ │ │ │ ldrb r3, [r5, #16] │ │ │ │ ubfx r3, r3, #3, #1 │ │ │ │ strb.w r3, [r4, #3013] @ 0xbc5 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ and.w r3, r3, #7 │ │ │ │ @@ -274877,15 +274878,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 33f2c4 │ │ │ │ ldr r3, [pc, #412] @ (33f3dc ) │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ add.w r1, r3, #16 │ │ │ │ - bl 882e2c │ │ │ │ + bl 882e34 │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ cbz r0, 33f2a4 │ │ │ │ ldrb r3, [r5, #22] │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 33f28e │ │ │ │ ldrh r3, [r5, #20] │ │ │ │ adds r1, r3, r2 │ │ │ │ @@ -274915,15 +274916,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r1, r3, #32 │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 882e2c │ │ │ │ + bl 882e34 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33f28e │ │ │ │ ldrb r3, [r5, #22] │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 33f28e │ │ │ │ ldrh r3, [r5, #20] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ @@ -274941,15 +274942,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 882e2c │ │ │ │ + bl 882e34 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 33f1fe │ │ │ │ movs r0, #27 │ │ │ │ b.n 33f290 │ │ │ │ ldrh.w r3, [r4, #3021] @ 0xbcd │ │ │ │ ldrb.w r2, [r4, #3024] @ 0xbd0 │ │ │ │ bic.w r3, r3, #255 @ 0xff │ │ │ │ @@ -274967,21 +274968,21 @@ │ │ │ │ str.w r3, [r4, #2996] @ 0xbb4 │ │ │ │ add r2, pc │ │ │ │ str.w r3, [r8, #4] │ │ │ │ add.w r1, r2, #16 │ │ │ │ str.w r3, [r8, #8] │ │ │ │ str.w r3, [r8, #12] │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 882e2c │ │ │ │ + bl 882e34 │ │ │ │ mov r6, r0 │ │ │ │ cbnz r0, 33f35c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ add.w r1, r2, #32 │ │ │ │ - bl 882e2c │ │ │ │ + bl 882e34 │ │ │ │ cbnz r0, 33f3be │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3012] @ 0xbc4 │ │ │ │ str.w r3, [r4, #3016] @ 0xbc8 │ │ │ │ b.n 33f28a │ │ │ │ ldr.w r2, [r4, #3016] @ 0xbc8 │ │ │ │ movs r1, #0 │ │ │ │ @@ -275014,23 +275015,23 @@ │ │ │ │ b.n 33f31c │ │ │ │ ldr.w r2, [r4, #3016] @ 0xbc8 │ │ │ │ mov r1, r6 │ │ │ │ addw r0, r4, #3039 @ 0xbdf │ │ │ │ blx 28d48c │ │ │ │ b.n 33f350 │ │ │ │ nop │ │ │ │ - lsrs r4, r3, #13 │ │ │ │ + lsrs r4, r6, #13 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r0!, {r2, r3} │ │ │ │ + stmia r0!, {r2, r5} │ │ │ │ lsls r3, r5, #1 │ │ │ │ - lsrs r2, r1, #13 │ │ │ │ + lsrs r2, r4, #13 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - itt ge │ │ │ │ - lslge r3, r5, #1 │ │ │ │ - bkpt 0x00be │ │ │ │ + itt lt │ │ │ │ + lsllt r3, r5, #1 │ │ │ │ + bkpt 0x00d6 │ │ │ │ lsls r3, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w r8, [pc, #252] @ 33f4f4 │ │ │ │ @@ -275039,40 +275040,40 @@ │ │ │ │ ldr r6, [pc, #252] @ (33f4fc ) │ │ │ │ add r8, pc │ │ │ │ ldr r5, [sp, #52] @ 0x34 │ │ │ │ add r7, pc │ │ │ │ add r6, pc │ │ │ │ add.w r5, r5, #1310720 @ 0x140000 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ add.w r1, r6, #284 @ 0x11c │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldrh.w r3, [r0, #108] @ 0x6c │ │ │ │ strh r3, [r4, #0] │ │ │ │ ldr r1, [pc, #212] @ (33f500 ) │ │ │ │ ldrh.w r3, [r0, #110] @ 0x6e │ │ │ │ strh r3, [r4, #2] │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ cbz r0, 33f49a │ │ │ │ ldr r2, [pc, #196] @ (33f504 ) │ │ │ │ mov r0, r3 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ add r2, pc │ │ │ │ add.w r6, r6, #308 @ 0x134 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r0, r0, #1327104 @ 0x144000 │ │ │ │ ldr.w r3, [r0, #1792] @ 0x700 │ │ │ │ ldr.w r2, [r0, #1796] @ 0x704 │ │ │ │ str r2, [r4, #12] │ │ │ │ str r3, [r4, #8] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #4] │ │ │ │ @@ -275094,60 +275095,60 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr.w r9, [pc, #108] @ 33f508 │ │ │ │ mov r0, r3 │ │ │ │ add r9, pc │ │ │ │ mov r1, r9 │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33f468 │ │ │ │ add.w r3, r6, #88 @ 0x58 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r8 │ │ │ │ movs r3, #11 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ adds r6, #100 @ 0x64 │ │ │ │ ldr r2, [pc, #72] @ (33f50c ) │ │ │ │ mov r7, r0 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r1, r9 │ │ │ │ add r2, pc │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r3, [r0, #1784] @ 0x6f8 │ │ │ │ ldr.w r1, [r0, #1788] @ 0x6fc │ │ │ │ movs r2, #3 │ │ │ │ str r1, [r4, #12] │ │ │ │ str r3, [r4, #8] │ │ │ │ ldr r3, [r7, #100] @ 0x64 │ │ │ │ ldrh r3, [r3, #44] @ 0x2c │ │ │ │ strh r3, [r4, #4] │ │ │ │ ldr r3, [r7, #100] @ 0x64 │ │ │ │ ldrh r3, [r3, #46] @ 0x2e │ │ │ │ strh r3, [r4, #6] │ │ │ │ strb r2, [r4, #17] │ │ │ │ b.n 33f468 │ │ │ │ nop │ │ │ │ - ldr r0, [pc, #576] @ (33f738 ) │ │ │ │ + ldr r0, [pc, #672] @ (33f798 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bls.n 33f46c │ │ │ │ + bls.n 33f49c │ │ │ │ lsls r6, r2, #1 │ │ │ │ - pop {r1, r2, r3, r4, r6, r7, pc} │ │ │ │ + pop {r1, r2, r4, r5, r6, r7, pc} │ │ │ │ lsls r3, r5, #1 │ │ │ │ - lsrs r0, r6, #10 │ │ │ │ + lsrs r0, r1, #11 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - sbcs r2, r5 │ │ │ │ + rors r2, r0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsrs r4, r7, #1 │ │ │ │ + lsrs r4, r2, #2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r0, r4, #1 │ │ │ │ + lsrs r0, r7, #1 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r3, [pc, #924] @ (33f8c0 ) │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -275160,19 +275161,19 @@ │ │ │ │ add.w r4, r0, #1310720 @ 0x140000 │ │ │ │ add.w r8, r4, #36 @ 0x24 │ │ │ │ movw r2, #3960 @ 0xf78 │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ movs r0, #1 │ │ │ │ - bl 88eba8 │ │ │ │ + bl 88ebb0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 8a82f8 │ │ │ │ + bl 8a8300 │ │ │ │ mov r7, r1 │ │ │ │ ldrd ip, r2, [r4, #20] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r3, [r4, #28] │ │ │ │ adds.w lr, r1, r2 │ │ │ │ adc.w r0, ip, r3 │ │ │ │ @@ -275194,15 +275195,15 @@ │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #824] @ (33f8d4 ) │ │ │ │ adds r0, #100 @ 0x64 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r5, r0, #3948544 @ 0x3c4000 │ │ │ │ ldr.w r3, [r5, #2988] @ 0xbac │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 33f8b6 │ │ │ │ movs r2, #0 │ │ │ │ ldr r3, [r3, #20] │ │ │ │ adds r2, #1 │ │ │ │ @@ -275225,24 +275226,24 @@ │ │ │ │ ldr r1, [pc, #756] @ (33f8e0 ) │ │ │ │ add.w r0, r5, #100 @ 0x64 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ adds r5, #88 @ 0x58 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ str r5, [sp, #0] │ │ │ │ ldr r2, [pc, #740] @ (33f8e4 ) │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #740] @ (33f8e8 ) │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [r4, #16] │ │ │ │ strd r2, r3, [r4, #24] │ │ │ │ mov r5, r0 │ │ │ │ bl 4400e4 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -275261,30 +275262,30 @@ │ │ │ │ mov.w r0, ip, lsl #5 │ │ │ │ mov.w r9, r1, lsl #5 │ │ │ │ adds.w r0, ip, r0 │ │ │ │ orr.w r9, r9, ip, lsr #27 │ │ │ │ adc.w r1, r1, r9 │ │ │ │ adds r0, r0, r5 │ │ │ │ adc.w r1, lr, r1 │ │ │ │ - bl 8a8398 │ │ │ │ + bl 8a83a0 │ │ │ │ adds.w r2, r6, #1000 @ 0x3e8 │ │ │ │ adc.w r3, r7, #0 │ │ │ │ strh r0, [r4, #10] │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl 88ead4 │ │ │ │ + bl 88eadc │ │ │ │ ldrh r3, [r4, #10] │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ beq.n 33f5de │ │ │ │ ldr r1, [pc, #616] @ (33f8ec ) │ │ │ │ mov r0, r8 │ │ │ │ movw r2, #4023 @ 0xfb7 │ │ │ │ add r1, pc │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 878b68 │ │ │ │ + b.w 878b70 │ │ │ │ ldrb.w r3, [r4, #70] @ 0x46 │ │ │ │ cmp r3, #2 │ │ │ │ bhi.w 33f8ae │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 33f8a2 │ │ │ │ ldrb.w r2, [r4, #71] @ 0x47 │ │ │ │ movs r3, #1 │ │ │ │ @@ -275300,15 +275301,15 @@ │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #556] @ (33f8f8 ) │ │ │ │ adds r0, #100 @ 0x64 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r3, r0, #3948544 @ 0x3c4000 │ │ │ │ mov fp, r0 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr.w sl, [r3, #3952] @ 0xf70 │ │ │ │ ldr.w lr, [sl] │ │ │ │ cmp.w lr, #0 │ │ │ │ ble.n 33f7ea │ │ │ │ @@ -275412,15 +275413,15 @@ │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #252] @ (33f904 ) │ │ │ │ adds r0, #100 @ 0x64 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r0, [r0, #1772] @ 0x6ec │ │ │ │ cbz r0, 33f83c │ │ │ │ bl 547af4 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 33f83c │ │ │ │ bl 52fcac │ │ │ │ @@ -275478,56 +275479,56 @@ │ │ │ │ b.n 33f5c2 │ │ │ │ bl 3b7adc │ │ │ │ b.n 33f5d2 │ │ │ │ str r7, [sp, #80] @ 0x50 │ │ │ │ lsls r0, r5, #3 │ │ │ │ subs r6, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r4, #3 │ │ │ │ + lsrs r4, r7, #3 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - pop {r2, r3, r6} │ │ │ │ + pop {r2, r5, r6} │ │ │ │ lsls r3, r5, #1 │ │ │ │ - lsls r0, r1, #30 │ │ │ │ + lsls r0, r4, #30 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r2, r7, #29 │ │ │ │ + lsls r2, r2, #30 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cbnz r6, 33f95a │ │ │ │ + pop {r1, r2, r4} │ │ │ │ lsls r3, r5, #1 │ │ │ │ - lsls r0, r7, #28 │ │ │ │ + lsls r0, r2, #29 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r2, r5, #28 │ │ │ │ + lsls r2, r0, #29 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - mov sl, r1 │ │ │ │ + mov sl, r4 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bvc.n 33f850 │ │ │ │ + bvc.n 33f880 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - lsls r6, r2, #30 │ │ │ │ + lsls r6, r5, #30 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cbnz r6, 33f93a │ │ │ │ + cbnz r6, 33f940 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - lsls r2, r3, #25 │ │ │ │ + lsls r2, r6, #25 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r4, r1, #25 │ │ │ │ + lsls r4, r4, #25 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cbnz r0, 33f938 │ │ │ │ + cbnz r0, 33f93e │ │ │ │ lsls r3, r5, #1 │ │ │ │ - lsls r4, r3, #20 │ │ │ │ + lsls r4, r6, #20 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r6, r1, #20 │ │ │ │ + lsls r6, r4, #20 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0033f908 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ adds r4, r2, r1 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ - bl 87dafc │ │ │ │ + bl 87db04 │ │ │ │ cmp r4, r0 │ │ │ │ ite ls │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -275639,15 +275640,15 @@ │ │ │ │ ldr.w r4, [r7, #3184] @ 0xc70 │ │ │ │ ldr.w r1, [r7, #3188] @ 0xc74 │ │ │ │ adds r4, r4, r0 │ │ │ │ ldr.w r0, [r7, #3204] @ 0xc84 │ │ │ │ adc.w r1, r1, r0 │ │ │ │ subs r0, r4, r5 │ │ │ │ sbc.w r1, r1, r6 │ │ │ │ - bl 8a8398 │ │ │ │ + bl 8a83a0 │ │ │ │ adds r0, #31 │ │ │ │ movs r1, #4 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ blx 28b7f4 │ │ │ │ ldr.w r1, [r8] │ │ │ │ str r0, [sp, #24] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -275662,47 +275663,47 @@ │ │ │ │ subs r4, r4, r3 │ │ │ │ ldr.w r3, [fp, #3188] @ 0xc74 │ │ │ │ sbc.w r5, r5, r3 │ │ │ │ mov r1, r5 │ │ │ │ ldrd r2, r3, [r0, #24] │ │ │ │ mov r0, r4 │ │ │ │ strd r2, r3, [sp, #8] │ │ │ │ - bl 8a8398 │ │ │ │ + bl 8a83a0 │ │ │ │ mov r0, r7 │ │ │ │ orrs r2, r3 │ │ │ │ mov r1, r6 │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ bne.n 33fb38 │ │ │ │ - bl 8a8398 │ │ │ │ + bl 8a83a0 │ │ │ │ mov r0, r4 │ │ │ │ orrs.w ip, r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r8 │ │ │ │ bne.n 33fb38 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ - bl 8a8398 │ │ │ │ + bl 8a83a0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ - bl 8a8398 │ │ │ │ + bl 8a83a0 │ │ │ │ ldr r7, [sp, #24] │ │ │ │ adds r5, r0, r4 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 87dafc │ │ │ │ + bl 87db04 │ │ │ │ mov r2, r6 │ │ │ │ cmp r5, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ bhi.n 33fb38 │ │ │ │ - bl 87d2d8 │ │ │ │ + bl 87d2e0 │ │ │ │ ldr.w r3, [r9] │ │ │ │ add.w sl, sl, #1 │ │ │ │ cmp r3, sl │ │ │ │ bls.n 33fb56 │ │ │ │ movs r3, #24 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mla r3, r3, sl, r9 │ │ │ │ @@ -275756,15 +275757,15 @@ │ │ │ │ ldr r6, [r7, r6] │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ add r1, pc │ │ │ │ ldr r6, [r6, #0] │ │ │ │ str r6, [sp, #20] │ │ │ │ mov.w r6, #0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldrb r3, [r4, #2] │ │ │ │ ldr r5, [pc, #296] @ (33fcd4 ) │ │ │ │ and.w r3, r3, #15 │ │ │ │ add r5, pc │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 33fbec │ │ │ │ ldr r3, [pc, #288] @ (33fcd8 ) │ │ │ │ @@ -275864,34 +275865,34 @@ │ │ │ │ add.w r2, r4, #32 │ │ │ │ mov r0, r8 │ │ │ │ movs r1, #1 │ │ │ │ bl 3421ec │ │ │ │ b.n 33fc88 │ │ │ │ ldr r0, [pc, #44] @ (33fce0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 33fbc0 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ str r0, [sp, #760] @ 0x2f8 │ │ │ │ lsls r0, r5, #3 │ │ │ │ - cpsie i │ │ │ │ + @ instruction: 0xb67a │ │ │ │ lsls r3, r5, #1 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r2, #6 │ │ │ │ + lsls r2, r5, #6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r2, r0, #6 │ │ │ │ + lsls r2, r3, #6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ str r0, [sp, #560] @ 0x230 │ │ │ │ lsls r0, r5, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ str r0, [sp, #472] @ 0x1d8 │ │ │ │ lsls r0, r5, #3 │ │ │ │ - lsls r4, r7, #8 │ │ │ │ + lsls r4, r2, #9 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #336] @ (33fe48 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -275912,15 +275913,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ ldr r1, [pc, #308] @ (33fe58 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movs r3, #0 │ │ │ │ cmp r4, #7 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [r7, #4] │ │ │ │ bls.n 33fd80 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ mov.w r8, #2 │ │ │ │ @@ -276021,23 +276022,24 @@ │ │ │ │ str.w r3, [r9, #3172] @ 0xc64 │ │ │ │ add r3, r1 │ │ │ │ subs r3, r3, r2 │ │ │ │ str.w r3, [r9, #3168] @ 0xc60 │ │ │ │ b.n 33fd56 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - push {r1, r2, r5, r6, r7} │ │ │ │ + push {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r3, r5, #1 │ │ │ │ ldrh r4, [r7, #56] @ 0x38 │ │ │ │ lsls r0, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, r0 │ │ │ │ + movs r6, r3 │ │ │ │ + lsls r0, r3, #1 │ │ │ │ + movs r6, r1 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - vshr.u32 q8, , #10 │ │ │ │ ldrh r2, [r4, #54] @ 0x36 │ │ │ │ lsls r0, r5, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -276052,15 +276054,15 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #1310720 @ 0x140000 │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #520] @ (340098 ) │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ add r5, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldrb r3, [r4, #2] │ │ │ │ str r0, [sp, #12] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 33feb0 │ │ │ │ ldr r3, [pc, #504] @ (34009c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -276144,15 +276146,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #276] @ (3400a0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 33feaa │ │ │ │ mov.w fp, #29 │ │ │ │ mov r0, fp │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -276239,23 +276241,23 @@ │ │ │ │ b.n 33ff6c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 33ff6c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r3, #8] │ │ │ │ udf #255 @ 0xff │ │ │ │ nop │ │ │ │ - cbz r4, 3400ea │ │ │ │ + cbz r4, 3400f0 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - mcr2 0, 5, r0, cr6, cr7, {2} │ │ │ │ - mrc2 0, 4, r0, cr0, cr7, {2} │ │ │ │ + mrc2 0, 5, r0, cr14, cr7, {2} │ │ │ │ + mcr2 0, 5, r0, cr8, cr7, {2} │ │ │ │ ldrh r2, [r5, #44] @ 0x2c │ │ │ │ lsls r0, r5, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - vshr.u16 q0, , #14 │ │ │ │ + vshr.u32 q0, , #22 │ │ │ │ │ │ │ │ 003400a4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -276455,15 +276457,15 @@ │ │ │ │ ldr r1, [pc, #556] @ (3404cc ) │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #1310720 @ 0x140000 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ cmp r4, #7 │ │ │ │ str r0, [sp, #8] │ │ │ │ bls.n 340304 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3403f8 │ │ │ │ mov.w sl, #24 │ │ │ │ @@ -276650,18 +276652,18 @@ │ │ │ │ bl 3b7368 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, r5 │ │ │ │ bhi.n 34045e │ │ │ │ b.n 3403fc │ │ │ │ bl 28e43c │ │ │ │ nop │ │ │ │ - add r7, sp, #320 @ 0x140 │ │ │ │ + add r7, sp, #416 @ 0x1a0 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - @ instruction: 0xfa8a0057 │ │ │ │ - @ instruction: 0xfa760057 │ │ │ │ + @ instruction: 0xfaa20057 │ │ │ │ + @ instruction: 0xfa8e0057 │ │ │ │ │ │ │ │ 003404d0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -276695,26 +276697,26 @@ │ │ │ │ it ne │ │ │ │ movne r5, #6 │ │ │ │ bne.n 340594 │ │ │ │ ldr r1, [pc, #360] @ (340698 ) │ │ │ │ ldr r0, [r6, #100] @ 0x64 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbz r0, 340562 │ │ │ │ ldr r3, [pc, #348] @ (34069c ) │ │ │ │ ldr r2, [pc, #352] @ (3406a0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r0, [r6, #100] @ 0x64 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r0, r0, #15488 @ 0x3c80 │ │ │ │ ldr.w r3, [r0, #936] @ 0x3a8 │ │ │ │ and.w r3, r3, #12 │ │ │ │ cmp r3, #12 │ │ │ │ beq.n 3405ee │ │ │ │ mov r2, r8 │ │ │ │ add.w r8, r4, r7 │ │ │ │ @@ -276746,24 +276748,24 @@ │ │ │ │ movs r3, #0 │ │ │ │ orrs r4, r7 │ │ │ │ strh r3, [r6, #10] │ │ │ │ movs r0, #1 │ │ │ │ strb r3, [r6, #14] │ │ │ │ strh r3, [r6, #12] │ │ │ │ strh r4, [r6, #8] │ │ │ │ - bl 88eba8 │ │ │ │ + bl 88ebb0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 8a82f8 │ │ │ │ + bl 8a8300 │ │ │ │ adds.w r2, r0, #1000 @ 0x3e8 │ │ │ │ strd r0, r1, [r6, #16] │ │ │ │ adc.w r3, r1, #0 │ │ │ │ ldr r0, [r6, #32] │ │ │ │ - bl 88ead4 │ │ │ │ + bl 88eadc │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -276833,36 +276835,36 @@ │ │ │ │ lsls r2, r3, #21 │ │ │ │ bmi.n 340686 │ │ │ │ movs r5, #3 │ │ │ │ b.n 340594 │ │ │ │ ldr r0, [pc, #76] @ (3406d4 ) │ │ │ │ orr.w r1, r4, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 340682 │ │ │ │ strh r2, [r0, #58] @ 0x3a │ │ │ │ lsls r0, r5, #3 │ │ │ │ - @ instruction: 0xf7ec0057 │ │ │ │ - add r4, sp, #656 @ 0x290 │ │ │ │ + strb.w r0, [r4, r7, lsl #1] │ │ │ │ + add r4, sp, #752 @ 0x2f0 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - @ instruction: 0xf7e20057 │ │ │ │ + @ instruction: 0xf7fa0057 │ │ │ │ ldmia r7, {r0, r1, r2, r6, r7} │ │ │ │ vqdmulh.s q14, , d21[0] │ │ │ │ vsra.u64 , , #1 │ │ │ │ vsra.u32 d29, d13, #1 │ │ │ │ vqrdmlah.s , , d5[0] │ │ │ │ vshr.u32 d30, d17, #1 │ │ │ │ vsli.32 , , #31 │ │ │ │ vqshlu.s64 d30, d5, #63 @ 0x3f │ │ │ │ vrshr.u32 , , #1 │ │ │ │ @ instruction: 0xffffbcb1 │ │ │ │ @ instruction: 0xffffbb31 │ │ │ │ vtbl.8 d21, {d31}, d12 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh.w r0, [ip, #87] @ 0x57 │ │ │ │ + ldr.w r0, [r4, #87] @ 0x57 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w ip, [pc, #464] @ 3408bc │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ ldr r4, [pc, #464] @ (3408c0 ) │ │ │ │ @@ -276898,29 +276900,29 @@ │ │ │ │ bne.n 340802 │ │ │ │ add.w r3, r0, #1310720 @ 0x140000 │ │ │ │ ldr r1, [pc, #400] @ (3408c8 ) │ │ │ │ str r3, [sp, #16] │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r0, [r3, #100] @ 0x64 │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [r3, #100] @ 0x64 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 34081a │ │ │ │ ldr r3, [pc, #384] @ (3408cc ) │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #384] @ (3408d0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [sp, #20] │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 34080c │ │ │ │ add.w r0, r0, #2637824 @ 0x284000 │ │ │ │ add.w r0, r0, #2768 @ 0xad0 │ │ │ │ ldrb r3, [r4, #10] │ │ │ │ ldrb r2, [r4, #11] │ │ │ │ @@ -276982,108 +276984,108 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bmi.n 340810 │ │ │ │ movs r0, #2 │ │ │ │ b.n 3407de │ │ │ │ ldr r0, [pc, #200] @ (3408dc ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 34080c │ │ │ │ ldr r1, [pc, #196] @ (3408e0 ) │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 34080c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r5, [pc, #180] @ (3408e4 ) │ │ │ │ ldr r2, [pc, #180] @ (3408e8 ) │ │ │ │ add r5, pc │ │ │ │ ldr r0, [r3, #100] @ 0x64 │ │ │ │ add.w ip, r5, #308 @ 0x134 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ add r2, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ str.w ip, [sp] │ │ │ │ adds r5, #76 @ 0x4c │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #160] @ (3408ec ) │ │ │ │ ldr r1, [pc, #160] @ (3408f0 ) │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r6, r1 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldrb r1, [r4, #0] │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ bl 43ed28 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 34080c │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ bl 446d04 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34080c │ │ │ │ ldr r1, [pc, #112] @ (3408f4 ) │ │ │ │ mov r0, r3 │ │ │ │ add r1, pc │ │ │ │ strd r1, r3, [sp, #16] │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 34080c │ │ │ │ ldr r3, [pc, #96] @ (3408f8 ) │ │ │ │ ldr r2, [pc, #100] @ (3408fc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldrd r1, r0, [sp, #16] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r0, r0, #1327104 @ 0x144000 │ │ │ │ add.w r0, r0, #2656 @ 0xa60 │ │ │ │ b.n 340770 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r2, [r1, #42] @ 0x2a │ │ │ │ lsls r0, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r0, #42] @ 0x2a │ │ │ │ lsls r0, r5, #3 │ │ │ │ - @ instruction: 0xf5e40057 │ │ │ │ - add r2, sp, #592 @ 0x250 │ │ │ │ + @ instruction: 0xf5fc0057 │ │ │ │ + add r2, sp, #688 @ 0x2b0 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - rsbs r0, r2, #14090240 @ 0xd70000 │ │ │ │ + @ instruction: 0xf5ea0057 │ │ │ │ strh r2, [r3, #34] @ 0x22 │ │ │ │ lsls r0, r5, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7560057 │ │ │ │ - movt r0, #2135 @ 0x857 │ │ │ │ - add r1, sp, #712 @ 0x2c8 │ │ │ │ + @ instruction: 0xf76e0057 │ │ │ │ + @ instruction: 0xf6d80057 │ │ │ │ + add r1, sp, #808 @ 0x328 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - cmp r5, #180 @ 0xb4 │ │ │ │ + cmp r5, #204 @ 0xcc │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmp r5, #36 @ 0x24 │ │ │ │ + cmp r5, #60 @ 0x3c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r3, #80 @ 0x50 │ │ │ │ + adds r3, #104 @ 0x68 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - eors.w r0, r6, #14090240 @ 0xd70000 │ │ │ │ - add r1, sp, #304 @ 0x130 │ │ │ │ + @ instruction: 0xf4ae0057 │ │ │ │ + add r1, sp, #400 @ 0x190 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - eor.w r0, ip, #14090240 @ 0xd70000 │ │ │ │ + @ instruction: 0xf4a40057 │ │ │ │ │ │ │ │ 00340900 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ add.w r4, r0, #1310720 @ 0x140000 │ │ │ │ @@ -277105,18 +277107,18 @@ │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ str r6, [sp, #8] │ │ │ │ strd r5, r3, [sp] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ mov r7, r0 │ │ │ │ - bl 88e758 │ │ │ │ + bl 88e760 │ │ │ │ add.w r0, r4, #36 @ 0x24 │ │ │ │ str r7, [r4, #32] │ │ │ │ - bl 878934 │ │ │ │ + bl 87893c │ │ │ │ movs r2, #31 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #65 @ 0x41 │ │ │ │ blx 28d48c │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #64] @ 0x40 │ │ │ │ strb.w r3, [r4, #66] @ 0x42 │ │ │ │ @@ -277134,15 +277136,15 @@ │ │ │ │ 0034098c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ add.w r4, r0, #1310720 @ 0x140000 │ │ │ │ add.w r0, r4, #36 @ 0x24 │ │ │ │ - bl 878970 │ │ │ │ + bl 878978 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #108] @ 0x6c │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -277204,15 +277206,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [pc, #64] @ (340a9c ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 33c2c0 │ │ │ │ add.w r3, r6, #3948544 @ 0x3c4000 │ │ │ │ ldrb.w r3, [r3, #3180] @ 0xc6c │ │ │ │ @@ -277225,18 +277227,18 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 340900 │ │ │ │ ldr r1, [pc, #24] @ (340aa0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 33c2c0 │ │ │ │ b.n 340a6e │ │ │ │ - add r7, pc, #656 @ (adr r7, 340d24 ) │ │ │ │ + add r7, pc, #752 @ (adr r7, 340d84 ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ - @ instruction: 0xf2d40057 │ │ │ │ - @ instruction: 0xf2de0057 │ │ │ │ + @ instruction: 0xf2ec0057 │ │ │ │ + @ instruction: 0xf2f60057 │ │ │ │ muls r6, r4 │ │ │ │ lsls r6, r0, #3 │ │ │ │ orrs r4, r7 │ │ │ │ lsls r6, r6, #2 │ │ │ │ │ │ │ │ 00340aa4 : │ │ │ │ push {r4, lr} │ │ │ │ @@ -277278,15 +277280,15 @@ │ │ │ │ add r1, pc │ │ │ │ mov r8, r3 │ │ │ │ add r2, pc │ │ │ │ add.w r3, ip, #100 @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [pc, #64] @ (340b60 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 33c2c0 │ │ │ │ add.w r3, r6, #3948544 @ 0x3c4000 │ │ │ │ ldrb.w r3, [r3, #3180] @ 0xc6c │ │ │ │ @@ -277299,18 +277301,18 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 340900 │ │ │ │ ldr r1, [pc, #24] @ (340b64 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 33c2c0 │ │ │ │ b.n 340b32 │ │ │ │ - add r6, pc, #912 @ (adr r6, 340ee8 ) │ │ │ │ + add r6, pc, #1008 @ (adr r6, 340f48 ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ - @ instruction: 0xf2160057 │ │ │ │ - @ instruction: 0xf21e0057 │ │ │ │ + @ instruction: 0xf22e0057 │ │ │ │ + @ instruction: 0xf2360057 │ │ │ │ cmp r2, r4 │ │ │ │ lsls r6, r6, #1 │ │ │ │ negs r0, r7 │ │ │ │ lsls r6, r2, #2 │ │ │ │ ldr.w r0, [r0, #752] @ 0x2f0 │ │ │ │ ldr.w r3, [r1, #752] @ 0x2f0 │ │ │ │ cmp r0, r3 │ │ │ │ @@ -277321,15 +277323,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r2 │ │ │ │ add.w r2, r3, #180 @ 0xb4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ - b.w 8296e8 │ │ │ │ + b.w 8296f0 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r2 │ │ │ │ @@ -277345,15 +277347,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r2, sp, #24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ mov r3, r8 │ │ │ │ str r5, [sp, #24] │ │ │ │ - bl 8296e8 │ │ │ │ + bl 8296f0 │ │ │ │ ldr.w sl, [sp, #24] │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 340c6e │ │ │ │ ldr r3, [pc, #368] @ (340d48 ) │ │ │ │ mov r7, sl │ │ │ │ ldr.w sl, [pc, #368] @ 340d4c │ │ │ │ add sl, pc │ │ │ │ @@ -277373,24 +277375,24 @@ │ │ │ │ str r4, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, sl │ │ │ │ ldr r5, [r7, #4] │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r2, [sp, #28] │ │ │ │ - bl 72ec1c │ │ │ │ + bl 72ec24 │ │ │ │ ldr r1, [pc, #320] @ (340d54 ) │ │ │ │ movs r3, #44 @ 0x2c │ │ │ │ ldr r2, [pc, #320] @ (340d58 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r1, sl │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ str.w r6, [r0, #752] @ 0x2f0 │ │ │ │ mov fp, r0 │ │ │ │ ldrb.w r0, [r0, #836] @ 0x344 │ │ │ │ ldr r1, [r5, #24] │ │ │ │ cbz r1, 340c46 │ │ │ │ adds r0, #1 │ │ │ │ uxtb r2, r0 │ │ │ │ @@ -277403,15 +277405,15 @@ │ │ │ │ bne.n 340c36 │ │ │ │ mov r1, r9 │ │ │ │ bl 33b51c │ │ │ │ strb.w r0, [fp, #837] @ 0x345 │ │ │ │ ldr.w r2, [r9] │ │ │ │ cbz r2, 340c98 │ │ │ │ ldrd r1, r0, [sp, #28] │ │ │ │ - bl 87eb14 │ │ │ │ + bl 87eb1c │ │ │ │ ldr r7, [r7, #0] │ │ │ │ adds r6, #1 │ │ │ │ cmp r7, #0 │ │ │ │ bne.n 340c00 │ │ │ │ ldrd r4, r3, [sp, #20] │ │ │ │ str.w r3, [r4, #180] @ 0xb4 │ │ │ │ ldr r2, [pc, #236] @ (340d5c ) │ │ │ │ @@ -277459,19 +277461,19 @@ │ │ │ │ movs r3, #19 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r1, [pc, #120] @ (340d60 ) │ │ │ │ ldr r2, [pc, #120] @ (340d64 ) │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r1, r9 │ │ │ │ bl 339840 │ │ │ │ ldrd r1, r0, [sp, #28] │ │ │ │ - bl 87eb14 │ │ │ │ + bl 87eb1c │ │ │ │ b.n 340c5e │ │ │ │ mov r2, r9 │ │ │ │ ldrd r0, r1, [r5, #16] │ │ │ │ bl 33b6cc │ │ │ │ strb.w r0, [fp, #838] @ 0x346 │ │ │ │ ldr.w r2, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -277483,44 +277485,44 @@ │ │ │ │ ldr r1, [pc, #76] @ (340d70 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #46 @ 0x2e │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 340c56 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r0, [r2, #4] │ │ │ │ lsls r0, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r0, #4] │ │ │ │ lsls r0, r5, #3 │ │ │ │ ldr r5, [pc, #160] @ (340dec ) │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #42 @ 0x2a │ │ │ │ + cmp r2, #66 @ 0x42 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r7, pc, #168 @ (adr r7, 340dfc ) │ │ │ │ + add r7, pc, #264 @ (adr r7, 340e5c ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ - add r7, pc, #40 @ (adr r7, 340d80 ) │ │ │ │ + add r7, pc, #136 @ (adr r7, 340de0 ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ - cmp r1, #214 @ 0xd6 │ │ │ │ + cmp r1, #238 @ 0xee │ │ │ │ lsls r7, r2, #1 │ │ │ │ ldrb r2, [r1, #31] │ │ │ │ lsls r0, r5, #3 │ │ │ │ - cmp r0, #196 @ 0xc4 │ │ │ │ + cmp r0, #220 @ 0xdc │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmp r0, #170 @ 0xaa │ │ │ │ + cmp r0, #194 @ 0xc2 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r5, pc, #1008 @ (adr r5, 34115c ) │ │ │ │ + add r6, pc, #80 @ (adr r6, 340dbc ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ - @ instruction: 0xf7320057 │ │ │ │ - @ instruction: 0xf7180057 │ │ │ │ + @ instruction: 0xf74a0057 │ │ │ │ + @ instruction: 0xf7300057 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w lr, [pc, #96] @ 340de8 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -277532,15 +277534,15 @@ │ │ │ │ ldr.w ip, [pc, #80] @ 340dec │ │ │ │ add.w r2, sp, #3 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #4] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 869a10 │ │ │ │ + bl 869a18 │ │ │ │ cbz r0, 340dbe │ │ │ │ ldrb.w r3, [sp, #3] │ │ │ │ strb r3, [r4, #0] │ │ │ │ ldr r2, [pc, #48] @ (340df0 ) │ │ │ │ ldr r3, [pc, #40] @ (340dec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -277579,15 +277581,15 @@ │ │ │ │ strb.w ip, [sp, #3] │ │ │ │ ldr.w ip, [pc, #68] @ 340e64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #4] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 869a10 │ │ │ │ + bl 869a18 │ │ │ │ ldr r2, [pc, #48] @ (340e68 ) │ │ │ │ ldr r3, [pc, #40] @ (340e64 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -277606,15 +277608,15 @@ │ │ │ │ lsls r0, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r0, #24] │ │ │ │ lsls r0, r5, #3 │ │ │ │ ldr r0, [pc, #4] @ (340e74 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ subs r7, #86 @ 0x56 │ │ │ │ lsls r6, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #68] @ 340ecc │ │ │ │ @@ -277623,15 +277625,15 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #64] @ (340ed4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #48] @ (340ed8 ) │ │ │ │ ldr r3, [pc, #52] @ (340edc ) │ │ │ │ movs r1, #0 │ │ │ │ add r2, pc │ │ │ │ strb.w r1, [r0, #66] @ 0x42 │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ @@ -277641,45 +277643,45 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r4, pc, #568 @ (adr r4, 341108 ) │ │ │ │ + add r4, pc, #664 @ (adr r4, 341168 ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldrb r4, [r2, #4] │ │ │ │ + ldrb r4, [r5, #4] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - stmia r5!, {r1, r3, r4, r5} │ │ │ │ + stmia r5!, {r1, r4, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xf5ee0057 │ │ │ │ + addw r0, r6, #2135 @ 0x857 │ │ │ │ lsls r5, r1, #5 │ │ │ │ movs r0, r0 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #36] @ (340f18 ) │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ cbz r0, 340f06 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ mov r1, r5 │ │ │ │ blx 28dba4 │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ nop │ │ │ │ - movs r7, #20 │ │ │ │ + movs r7, #44 @ 0x2c │ │ │ │ lsls r7, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r0, [r0, #296] @ 0x128 │ │ │ │ @@ -277723,19 +277725,19 @@ │ │ │ │ and.w r0, r8, #15 │ │ │ │ ubfx r8, r8, #4, #4 │ │ │ │ bl 33b0c8 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r4 │ │ │ │ - bl 8a8398 │ │ │ │ + bl 8a83a0 │ │ │ │ movs r2, #1 │ │ │ │ lsl.w r2, r2, r8 │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 8a8398 │ │ │ │ + bl 8a83a0 │ │ │ │ cmp r2, #3 │ │ │ │ bhi.n 340fe8 │ │ │ │ add.w r7, r6, r7, lsl #2 │ │ │ │ lsls r2, r2, #3 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ lsrs r3, r2 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ @@ -277766,15 +277768,15 @@ │ │ │ │ movs r3, #44 @ 0x2c │ │ │ │ ldr r1, [pc, #88] @ (341070 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #76] @ (341074 ) │ │ │ │ vldr d7, [r0, #760] @ 0x2f8 │ │ │ │ add.w r5, r0, #840 @ 0x348 │ │ │ │ ldr r1, [pc, #68] @ (341078 ) │ │ │ │ add r2, pc │ │ │ │ mov r3, r0 │ │ │ │ adds r2, #52 @ 0x34 │ │ │ │ @@ -277788,81 +277790,81 @@ │ │ │ │ ldr r2, [pc, #48] @ (34107c ) │ │ │ │ ldr r1, [pc, #48] @ (341080 ) │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r1, r5 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 3394f4 │ │ │ │ - add r3, pc, #32 @ (adr r3, 34108c ) │ │ │ │ + add r3, pc, #128 @ (adr r3, 3410ec ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ - movs r5, #214 @ 0xd6 │ │ │ │ + movs r5, #238 @ 0xee │ │ │ │ lsls r7, r2, #1 │ │ │ │ - movs r5, #234 @ 0xea │ │ │ │ + movs r6, #2 │ │ │ │ lsls r7, r2, #1 │ │ │ │ subs r5, #146 @ 0x92 │ │ │ │ lsls r6, r2, #3 │ │ │ │ - orns r0, r2, #14090240 @ 0xd70000 │ │ │ │ - movs r5, #72 @ 0x48 │ │ │ │ + eor.w r0, sl, #14090240 @ 0xd70000 │ │ │ │ + movs r5, #96 @ 0x60 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - movs r5, #92 @ 0x5c │ │ │ │ + movs r5, #116 @ 0x74 │ │ │ │ lsls r7, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #84] @ (3410e8 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ cbz r0, 3410d4 │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #68] @ (3410ec ) │ │ │ │ ldr r4, [pc, #72] @ (3410f0 ) │ │ │ │ movs r3, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #60] @ (3410f4 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #60] @ (3410f8 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ add r1, pc │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movs r1, #0 │ │ │ │ ldrd r2, r3, [r5, #1008] @ 0x3f0 │ │ │ │ bl 339240 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - movs r5, #112 @ 0x70 │ │ │ │ + movs r5, #136 @ 0x88 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - movs r5, #70 @ 0x46 │ │ │ │ + movs r5, #94 @ 0x5e │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r2, pc, #456 @ (adr r2, 3412bc ) │ │ │ │ + add r2, pc, #552 @ (adr r2, 34131c ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ - movs r4, #220 @ 0xdc │ │ │ │ + movs r4, #244 @ 0xf4 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - movs r4, #240 @ 0xf0 │ │ │ │ + movs r5, #8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #232] @ (3411f8 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -277873,26 +277875,26 @@ │ │ │ │ mov r6, r0 │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3411c8 │ │ │ │ ldr r4, [pc, #208] @ (341204 ) │ │ │ │ movs r3, #44 @ 0x2c │ │ │ │ ldr r2, [pc, #208] @ (341208 ) │ │ │ │ mov r1, r5 │ │ │ │ add r4, pc │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldrb.w r3, [r0, #836] @ 0x344 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3411c8 │ │ │ │ ldr.w r8, [pc, #188] @ 34120c │ │ │ │ mov.w r9, #0 │ │ │ │ ldr r6, [pc, #184] @ (341210 ) │ │ │ │ @@ -277904,25 +277906,25 @@ │ │ │ │ b.n 341186 │ │ │ │ ldr r2, [pc, #168] @ (341214 ) │ │ │ │ movs r3, #122 @ 0x7a │ │ │ │ mov r1, r6 │ │ │ │ str.w r8, [sp] │ │ │ │ add r2, pc │ │ │ │ adds r4, #1 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ str.w r0, [r7, #4]! │ │ │ │ ldrb.w r3, [r5, #836] @ 0x344 │ │ │ │ cmp r3, r4 │ │ │ │ ble.n 3411c8 │ │ │ │ ldr.w r3, [r5, #768] @ 0x300 │ │ │ │ add.w r2, sp, #11 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r9, [sp, #11] │ │ │ │ ldr.w r0, [r3, r4, lsl #2] │ │ │ │ - bl 735e3c │ │ │ │ + bl 735e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 341168 │ │ │ │ ldr.w r1, [r5, #768] @ 0x300 │ │ │ │ mov r0, fp │ │ │ │ ldr r3, [pc, #112] @ (341218 ) │ │ │ │ ldr r2, [pc, #112] @ (34121c ) │ │ │ │ ldr.w r4, [r1, r4, lsl #2] │ │ │ │ @@ -277930,15 +277932,15 @@ │ │ │ │ ldr r1, [pc, #108] @ (341220 ) │ │ │ │ add r2, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #91 @ 0x5b │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 3411ca │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #88] @ (341224 ) │ │ │ │ ldr r3, [pc, #44] @ (3411fc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -277956,30 +277958,30 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r0, [r5, #12] │ │ │ │ lsls r0, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #238 @ 0xee │ │ │ │ + movs r5, #6 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r1, pc, #928 @ (adr r1, 3415a8 ) │ │ │ │ + add r2, pc, #0 @ (adr r2, 341208 ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ - movs r4, #180 @ 0xb4 │ │ │ │ + movs r4, #204 @ 0xcc │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r1, pc, #784 @ (adr r1, 341520 ) │ │ │ │ + add r1, pc, #880 @ (adr r1, 341580 ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ - movs r4, #8 │ │ │ │ + movs r4, #32 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - movs r4, #2 │ │ │ │ + movs r4, #26 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r1, pc, #456 @ (adr r1, 3413e4 ) │ │ │ │ + add r1, pc, #552 @ (adr r1, 341444 ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ - @ instruction: 0xf3160057 │ │ │ │ - @ instruction: 0xf28c0057 │ │ │ │ + ssat r0, #24, lr, asr #1 │ │ │ │ + subw r0, r4, #87 @ 0x57 │ │ │ │ ldrb r6, [r5, #9] │ │ │ │ lsls r0, r5, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -278001,30 +278003,30 @@ │ │ │ │ adds r5, r2, r1 │ │ │ │ adc.w r6, r6, r3 │ │ │ │ bl 33b0c8 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r6 │ │ │ │ - bl 8a8398 │ │ │ │ + bl 8a83a0 │ │ │ │ ldrb.w r2, [r4, #836] @ 0x344 │ │ │ │ mov r3, r9 │ │ │ │ - bl 8a8398 │ │ │ │ + bl 8a83a0 │ │ │ │ add.w r4, r4, r2, lsl #2 │ │ │ │ ldr r2, [pc, #360] @ (3413f4 ) │ │ │ │ mov r1, r7 │ │ │ │ ldr.w r3, [r4, #772] @ 0x304 │ │ │ │ add r2, pc │ │ │ │ ldr.w r0, [r3, #1780] @ 0x6f4 │ │ │ │ ldr r3, [pc, #352] @ (3413f8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #112 @ 0x70 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 341382 │ │ │ │ ldr.w r3, [r0, #1264] @ 0x4f0 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 341382 │ │ │ │ ldr r3, [r3, #68] @ 0x44 │ │ │ │ @@ -278044,41 +278046,41 @@ │ │ │ │ add r9, pc │ │ │ │ add r7, pc │ │ │ │ mov r1, r9 │ │ │ │ add r2, pc │ │ │ │ add.w r8, r7, #128 @ 0x80 │ │ │ │ str.w r8, [sp] │ │ │ │ mov sl, r2 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ bl 446d04 │ │ │ │ ldr r4, [r0, #104] @ 0x68 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 341382 │ │ │ │ ldr r3, [pc, #272] @ (341408 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ mov r1, r3 │ │ │ │ mov fp, r3 │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 341384 │ │ │ │ ldr r1, [pc, #256] @ (34140c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbz r0, 341382 │ │ │ │ ldr r2, [pc, #244] @ (341410 ) │ │ │ │ adds r7, #140 @ 0x8c │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ bl 451408 │ │ │ │ cbz r0, 341382 │ │ │ │ add.w r0, r0, #4416 @ 0x1140 │ │ │ │ add.w r1, sp, #19 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ adds r0, #16 │ │ │ │ @@ -278086,30 +278088,30 @@ │ │ │ │ bl 340f1c │ │ │ │ cbz r0, 341382 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ mov r2, sl │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldrb.w r1, [sp, #19] │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ bl 43ed28 │ │ │ │ cbz r0, 341382 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ bl 446d04 │ │ │ │ ldr r4, [r0, #104] @ 0x68 │ │ │ │ cbz r4, 341382 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ cbnz r0, 341384 │ │ │ │ movs r4, #0 │ │ │ │ ldr r2, [pc, #140] @ (341414 ) │ │ │ │ ldr r3, [pc, #100] @ (3413ec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -278145,29 +278147,29 @@ │ │ │ │ bne.w 3412cc │ │ │ │ b.n 341382 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ ldrb r4, [r7, #7] │ │ │ │ lsls r0, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #154 @ 0x9a │ │ │ │ + cmp r5, #178 @ 0xb2 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmp r5, #108 @ 0x6c │ │ │ │ + cmp r5, #132 @ 0x84 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r0, pc, #544 @ (adr r0, 34161c ) │ │ │ │ + add r0, pc, #640 @ (adr r0, 34167c ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ - cmp r0, #206 @ 0xce │ │ │ │ + cmp r0, #230 @ 0xe6 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r0, pc, #288 @ (adr r0, 341524 ) │ │ │ │ + add r0, pc, #384 @ (adr r0, 341584 ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ - movs r2, #152 @ 0x98 │ │ │ │ + movs r2, #176 @ 0xb0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bic.w r0, r2, r7, lsr #1 │ │ │ │ - rsbs r0, r4, r7, lsr #1 │ │ │ │ - movs r2, #208 @ 0xd0 │ │ │ │ + bics.w r0, sl, r7, lsr #1 │ │ │ │ + @ instruction: 0xebec0057 │ │ │ │ + movs r2, #232 @ 0xe8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ ldrb r4, [r6, #2] │ │ │ │ lsls r0, r5, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -278228,21 +278230,21 @@ │ │ │ │ 003414c8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 73521c │ │ │ │ + bl 735224 │ │ │ │ ldr r1, [pc, #16] @ (3414f0 ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 733404 │ │ │ │ + b.w 73340c │ │ │ │ nop │ │ │ │ ldc2 15, cr15, [r7], {255} @ 0xff │ │ │ │ │ │ │ │ 003414f4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -278258,53 +278260,53 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #80] @ (34156c ) │ │ │ │ ldr r1, [pc, #84] @ (341570 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 73413c │ │ │ │ + bl 734144 │ │ │ │ ldr r2, [pc, #76] @ (341574 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 736a68 │ │ │ │ + bl 736a70 │ │ │ │ ldr r1, [pc, #68] @ (341578 ) │ │ │ │ ldr r0, [pc, #68] @ (34157c ) │ │ │ │ ldr r3, [pc, #72] @ (341580 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #72] @ (341584 ) │ │ │ │ add r0, pc │ │ │ │ strd r5, r6, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ mov r5, r1 │ │ │ │ - bl 73413c │ │ │ │ + bl 734144 │ │ │ │ ldr r2, [pc, #52] @ (341588 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 736a68 │ │ │ │ + b.w 736a70 │ │ │ │ nop │ │ │ │ str??.w pc, [r7, #255]! │ │ │ │ - vshr.s16 q8, , #10 │ │ │ │ + vshr.s32 q8, , #18 │ │ │ │ ldr.w pc, [r5, #4095] @ 0xfff │ │ │ │ - str r2, [r6, #20] │ │ │ │ + str r2, [r1, #24] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - vshr.s8 q8, , #8 │ │ │ │ - movs r0, #208 @ 0xd0 │ │ │ │ + vshr.s32 q8, , #32 │ │ │ │ + movs r0, #232 @ 0xe8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ bl 19357e │ │ │ │ bl 17d582 │ │ │ │ - vshr.s16 q8, , #2 │ │ │ │ - vshr.s32 q8, , #26 │ │ │ │ + vshr.s32 q8, , #10 │ │ │ │ + vshr.s32 q8, , #2 │ │ │ │ │ │ │ │ 0034158c : │ │ │ │ cbz r0, 3415d8 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -278346,27 +278348,27 @@ │ │ │ │ ldr r1, [pc, #44] @ (34161c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #373 @ 0x175 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r5, [sp, #200] @ 0xc8 │ │ │ │ + ldr r5, [sp, #296] @ 0x128 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - vqadd.s64 q8, q0, │ │ │ │ - mcr 0, 2, r0, cr14, cr7, {2} │ │ │ │ + vshr.s8 q0, , #8 │ │ │ │ + mcr 0, 3, r0, cr6, cr7, {2} │ │ │ │ │ │ │ │ 00341620 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #76] @ (34167c ) │ │ │ │ @@ -278375,19 +278377,19 @@ │ │ │ │ movs r4, #0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73521c │ │ │ │ + bl 735224 │ │ │ │ ldr r1, [pc, #56] @ (341684 ) │ │ │ │ mov r2, sp │ │ │ │ add r1, pc │ │ │ │ - bl 733404 │ │ │ │ + bl 73340c │ │ │ │ ldr r2, [pc, #52] @ (341688 ) │ │ │ │ ldr r3, [pc, #40] @ (341680 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #0] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -278411,20 +278413,20 @@ │ │ │ │ bl 3b68e │ │ │ │ │ │ │ │ 00341690 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 73521c │ │ │ │ + bl 735224 │ │ │ │ ldr r1, [pc, #12] @ (3416b0 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r1, pc │ │ │ │ movs r2, #0 │ │ │ │ - b.w 733404 │ │ │ │ + b.w 73340c │ │ │ │ ldr??.w pc, [r9, #4095] @ 0xfff │ │ │ │ │ │ │ │ 003416b4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -278438,19 +278440,19 @@ │ │ │ │ str r5, [sp, #16] │ │ │ │ mov r6, r1 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 73521c │ │ │ │ + bl 735224 │ │ │ │ ldr r1, [pc, #152] @ (341780 ) │ │ │ │ add r2, sp, #16 │ │ │ │ add r1, pc │ │ │ │ - bl 733404 │ │ │ │ + bl 73340c │ │ │ │ ldr r1, [pc, #144] @ (341784 ) │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ blx 28ca68 │ │ │ │ cbz r0, 341744 │ │ │ │ ldr.w fp, [pc, #136] @ 341788 │ │ │ │ @@ -278463,15 +278465,15 @@ │ │ │ │ str r0, [sp, #12] │ │ │ │ add r7, pc │ │ │ │ ldr r0, [r5, #0] │ │ │ │ movs r3, #44 @ 0x2c │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldrd r3, r2, [r0, #760] @ 0x2f8 │ │ │ │ adds r3, r4, r3 │ │ │ │ adc.w r2, r6, r2 │ │ │ │ cmp r9, r3 │ │ │ │ sbcs.w r1, r8, r2 │ │ │ │ ittt cs │ │ │ │ strdcs r4, r6, [r0, #1008] @ 0x3f0 │ │ │ │ @@ -278503,19 +278505,19 @@ │ │ │ │ nop │ │ │ │ strb r4, [r5, #21] │ │ │ │ lsls r0, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ bl 335782 │ │ │ │ bl fffb1786 <__bss_end__@@Base+0xfecad902> │ │ │ │ - subs r4, r4, #3 │ │ │ │ + subs r4, r7, #3 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r2, r7, #3 │ │ │ │ + subs r2, r2, #4 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r4, [sp, #56] @ 0x38 │ │ │ │ + ldr r4, [sp, #152] @ 0x98 │ │ │ │ lsls r3, r5, #1 │ │ │ │ strb r0, [r6, #19] │ │ │ │ lsls r0, r5, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -278620,50 +278622,50 @@ │ │ │ │ ldr r1, [pc, #72] @ (3418e4 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r7, r4 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 34186e │ │ │ │ ldr r3, [pc, #56] @ (3418e8 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #56] @ (3418ec ) │ │ │ │ mov r7, r5 │ │ │ │ ldr r1, [pc, #56] @ (3418f0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #76 @ 0x4c │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 34186e │ │ │ │ ldr r3, [pc, #40] @ (3418f4 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #40] @ (3418f8 ) │ │ │ │ ldr r0, [pc, #44] @ (3418fc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r3, [sp, #216] @ 0xd8 │ │ │ │ + ldr r3, [sp, #312] @ 0x138 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldc 0, cr0, [r8, #-348] @ 0xfffffea4 │ │ │ │ - stcl 0, cr0, [r8], #348 @ 0x15c │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ + ldc 0, cr0, [r0, #-348]! @ 0xfffffea4 │ │ │ │ + stc 0, cr0, [r0, #-348] @ 0xfffffea4 │ │ │ │ + ldr r3, [sp, #200] @ 0xc8 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldc 0, cr0, [ip, #-348] @ 0xfffffea4 │ │ │ │ - stcl 0, cr0, [sl], {87} @ 0x57 │ │ │ │ - ldr r3, [sp, #0] │ │ │ │ + ldc 0, cr0, [r4, #-348]! @ 0xfffffea4 │ │ │ │ + stcl 0, cr0, [r2], #348 @ 0x15c │ │ │ │ + ldr r3, [sp, #96] @ 0x60 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldc 0, cr0, [r6], #348 @ 0x15c │ │ │ │ - stcl 0, cr0, [r8], {87} @ 0x57 │ │ │ │ + stcl 0, cr0, [lr], {87} @ 0x57 │ │ │ │ + stcl 0, cr0, [r0], #348 @ 0x15c │ │ │ │ │ │ │ │ 00341900 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #772] @ (341c18 ) │ │ │ │ @@ -278857,15 +278859,15 @@ │ │ │ │ movs r2, #134 @ 0x86 │ │ │ │ ldr r1, [pc, #388] @ (341c68 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #32 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r5, r4 │ │ │ │ blx 28b964 │ │ │ │ movs r0, #0 │ │ │ │ blx 28b964 │ │ │ │ ldr r2, [pc, #364] @ (341c6c ) │ │ │ │ ldr r3, [pc, #280] @ (341c1c ) │ │ │ │ @@ -278891,15 +278893,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ adds r3, #32 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r5, #0 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ b.n 341af4 │ │ │ │ ldr r3, [pc, #308] @ (341c7c ) │ │ │ │ movs r2, #148 @ 0x94 │ │ │ │ ldr r4, [pc, #308] @ (341c80 ) │ │ │ │ ldr r1, [pc, #308] @ (341c84 ) │ │ │ │ add r3, pc │ │ │ │ @@ -278915,38 +278917,38 @@ │ │ │ │ str r1, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #296] @ (341c90 ) │ │ │ │ adds r3, #32 │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #129 @ 0x81 │ │ │ │ add r1, pc │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 28bf68 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ b.n 341af4 │ │ │ │ ldr r0, [pc, #276] @ (341c94 ) │ │ │ │ ldr.w r1, [r6, #1208] @ 0x4b8 │ │ │ │ add r0, pc │ │ │ │ - bl 87f0c8 │ │ │ │ + bl 87f0d0 │ │ │ │ ldr r7, [sp, #8] │ │ │ │ b.n 341a26 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #260] @ (341c98 ) │ │ │ │ mov r0, r8 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r1, [pc, #256] @ (341c9c ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #256] @ (341ca0 ) │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #43 @ 0x2b │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ ldrh r3, [r7, #2] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 34199e │ │ │ │ ldr r3, [pc, #240] @ (341ca4 ) │ │ │ │ movs r2, #19 │ │ │ │ ldr r1, [pc, #240] @ (341ca8 ) │ │ │ │ ldr r0, [pc, #240] @ (341cac ) │ │ │ │ @@ -278992,79 +278994,79 @@ │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ strb r2, [r4, #12] │ │ │ │ lsls r0, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ + ldr r1, [sp, #640] @ 0x280 │ │ │ │ + lsls r3, r5, #1 │ │ │ │ + adcs.w r0, r6, r7, lsr #1 │ │ │ │ + ldc 0, cr0, [sl], #348 @ 0x15c │ │ │ │ ldr r1, [sp, #544] @ 0x220 │ │ │ │ lsls r3, r5, #1 │ │ │ │ @ instruction: 0xeb3e0057 │ │ │ │ - stc 0, cr0, [r2], #348 @ 0x15c │ │ │ │ + stc 0, cr0, [r2], {87} @ 0x57 │ │ │ │ ldr r1, [sp, #448] @ 0x1c0 │ │ │ │ lsls r3, r5, #1 │ │ │ │ @ instruction: 0xeb260057 │ │ │ │ - stcl 0, cr0, [sl], #-348 @ 0xfffffea4 │ │ │ │ + mcrr 0, 5, r0, r6, cr7 │ │ │ │ ldr r1, [sp, #352] @ 0x160 │ │ │ │ lsls r3, r5, #1 │ │ │ │ add.w r0, lr, r7, lsr #1 │ │ │ │ - stc 0, cr0, [lr], #-348 @ 0xfffffea4 │ │ │ │ - ldr r1, [sp, #256] @ 0x100 │ │ │ │ - lsls r3, r5, #1 │ │ │ │ - @ instruction: 0xeaf60057 │ │ │ │ - @ instruction: 0xebf20057 │ │ │ │ - ldr r1, [sp, #152] @ 0x98 │ │ │ │ + stc 0, cr0, [sl], {87} @ 0x57 │ │ │ │ + ldr r1, [sp, #248] @ 0xf8 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - @ instruction: 0xeadc0057 │ │ │ │ - subs.w r0, r4, r7, lsr #1 │ │ │ │ + @ instruction: 0xeaf40057 │ │ │ │ + rsb r0, ip, r7, lsr #1 │ │ │ │ strb r2, [r0, #6] │ │ │ │ lsls r0, r5, #3 │ │ │ │ - ldr r0, [sp, #952] @ 0x3b8 │ │ │ │ + ldr r1, [sp, #24] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - @ instruction: 0xeb300057 │ │ │ │ - eors.w r0, lr, r7, lsr #1 │ │ │ │ + adc.w r0, r8, r7, lsr #1 │ │ │ │ + @ instruction: 0xeab60057 │ │ │ │ strb r2, [r7, #4] │ │ │ │ lsls r0, r5, #3 │ │ │ │ - ldr r0, [sp, #640] @ 0x280 │ │ │ │ + ldr r0, [sp, #736] @ 0x2e0 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - @ instruction: 0xeafa0057 │ │ │ │ - orrs.w r0, r4, r7, lsr #1 │ │ │ │ - ldr r0, [sp, #520] @ 0x208 │ │ │ │ + adds.w r0, r2, r7, lsr #1 │ │ │ │ + orn r0, ip, r7, lsr #1 │ │ │ │ + ldr r0, [sp, #616] @ 0x268 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - @ instruction: 0xeadc0057 │ │ │ │ - bics.w r0, r6, r7, lsr #1 │ │ │ │ - ldr r0, [sp, #448] @ 0x1c0 │ │ │ │ + @ instruction: 0xeaf40057 │ │ │ │ + orr.w r0, lr, r7, lsr #1 │ │ │ │ + ldr r0, [sp, #544] @ 0x220 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - eors.w r0, r4, r7, lsr #1 │ │ │ │ - ands.w r0, sl, r7, lsr #1 │ │ │ │ - stc 0, cr0, [r0], #-348 @ 0xfffffea4 │ │ │ │ - ldr r0, [sp, #216] @ 0xd8 │ │ │ │ + @ instruction: 0xeaac0057 │ │ │ │ + bics.w r0, r2, r7, lsr #1 │ │ │ │ + ldc 0, cr0, [r8], #-348 @ 0xfffffea4 │ │ │ │ + ldr r0, [sp, #312] @ 0x138 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - strd r0, r0, [r8, #348]! @ 0x15c │ │ │ │ - rsbs r0, lr, r7, lsr #1 │ │ │ │ - ldr r0, [sp, #88] @ 0x58 │ │ │ │ + and.w r0, r0, r7, lsr #1 │ │ │ │ + @ instruction: 0xebf60057 │ │ │ │ + ldr r0, [sp, #184] @ 0xb8 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - strd r0, r0, [ip, #348] @ 0x15c │ │ │ │ - eors.w r0, r0, r7, lsr #1 │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ + strd r0, r0, [r4, #348]! @ 0x15c │ │ │ │ + @ instruction: 0xeaa80057 │ │ │ │ + ldr r0, [sp, #104] @ 0x68 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - @ instruction: 0xe9b80057 │ │ │ │ - rsb r0, r0, r7, lsr #1 │ │ │ │ - str r7, [sp, #952] @ 0x3b8 │ │ │ │ + ldrd r0, r0, [r0, #348] @ 0x15c │ │ │ │ + rsbs r0, r8, r7, lsr #1 │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - @ instruction: 0xe9a40057 │ │ │ │ - @ instruction: 0xeb2c0057 │ │ │ │ - str r7, [sp, #872] @ 0x368 │ │ │ │ + @ instruction: 0xe9bc0057 │ │ │ │ + adc.w r0, r4, r7, lsr #1 │ │ │ │ + str r7, [sp, #968] @ 0x3c8 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - @ instruction: 0xe9900057 │ │ │ │ - adc.w r0, r0, r7, lsr #1 │ │ │ │ - str r7, [sp, #792] @ 0x318 │ │ │ │ + @ instruction: 0xe9a80057 │ │ │ │ + adcs.w r0, r8, r7, lsr #1 │ │ │ │ + str r7, [sp, #888] @ 0x378 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldrd r0, r0, [ip, #-348]! @ 0x15c │ │ │ │ - bics.w r0, r4, r7, lsr #1 │ │ │ │ + @ instruction: 0xe9940057 │ │ │ │ + orr.w r0, ip, r7, lsr #1 │ │ │ │ │ │ │ │ 00341ce0 : │ │ │ │ add.w r3, r0, #12288 @ 0x3000 │ │ │ │ ldrb.w r3, [r3, #1200] @ 0x4b0 │ │ │ │ cbnz r3, 341cf6 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -279095,17 +279097,17 @@ │ │ │ │ b.w 28b960 │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #8] @ (341d4c ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 878b68 │ │ │ │ + b.w 878b70 │ │ │ │ nop │ │ │ │ - strb r0, [r1, #2] │ │ │ │ + strb r0, [r4, #2] │ │ │ │ lsls r6, r2, #1 │ │ │ │ ldr r3, [pc, #16] @ (341d64 ) │ │ │ │ ldr r2, [pc, #20] @ (341d68 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (341d6c ) │ │ │ │ @@ -279113,15 +279115,15 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ ldr r0, [r5, #108] @ 0x6c │ │ │ │ lsls r0, r5, #3 │ │ │ │ subs r6, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r5, #1] │ │ │ │ + strb r6, [r0, #2] │ │ │ │ lsls r6, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ @@ -279236,15 +279238,15 @@ │ │ │ │ str.w r5, [r4, #-4] │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [r4, #-32] │ │ │ │ adds r5, #1 │ │ │ │ strd r6, r7, [r4, #-24] │ │ │ │ strd r6, r7, [r4, #-16] │ │ │ │ strb.w fp, [r4, #-8] │ │ │ │ - bl 878934 │ │ │ │ + bl 87893c │ │ │ │ mov r3, r4 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ cmp r5, sl │ │ │ │ str.w fp, [r3, #28]! │ │ │ │ str.w r3, [r4, #-40] │ │ │ │ bne.n 341eb8 │ │ │ │ ldr.w r3, [r9, #3116] @ 0xc2c │ │ │ │ @@ -279640,23 +279642,23 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [r6, #32] │ │ │ │ lsls r0, r5, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #968] @ 0x3c8 │ │ │ │ + str r2, [sp, #40] @ 0x28 │ │ │ │ lsls r3, r5, #1 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ lsls r0, r5, #3 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (34231c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ cmp r3, #18 │ │ │ │ lsls r6, r2, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -279665,25 +279667,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #116] @ (3423ac ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #104] @ (3423b0 ) │ │ │ │ ldr r1, [pc, #104] @ (3423b4 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r1, [pc, #88] @ (3423b8 ) │ │ │ │ ldr r2, [pc, #92] @ (3423bc ) │ │ │ │ movs r4, #0 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #88] @ (3423c0 ) │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #92] @ 0x5c │ │ │ │ @@ -279694,37 +279696,37 @@ │ │ │ │ strb.w r4, [r0, #112] @ 0x70 │ │ │ │ movw r2, #6629 @ 0x19e5 │ │ │ │ movt r2, #41251 @ 0xa123 │ │ │ │ add r1, pc │ │ │ │ str r2, [r0, #108] @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ - bl 72f324 │ │ │ │ + bl 72f32c │ │ │ │ ldr r1, [pc, #52] @ (3423c8 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72dfb4 │ │ │ │ + b.w 72dfbc │ │ │ │ nop │ │ │ │ - str r1, [sp, #32] │ │ │ │ + str r1, [sp, #128] @ 0x80 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - str r2, [r6, #68] @ 0x44 │ │ │ │ + str r2, [r1, #72] @ 0x48 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - sub sp, #88 @ 0x58 │ │ │ │ + sub sp, #184 @ 0xb8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r2, r0, r5 │ │ │ │ + adds r2, r3, r5 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r2, sp, #424 @ 0x1a8 │ │ │ │ + add r2, sp, #520 @ 0x208 │ │ │ │ lsls r6, r2, #1 │ │ │ │ lsls r7, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xffa7ffff │ │ │ │ - b.n 341c68 │ │ │ │ + b.n 341c98 │ │ │ │ lsls r7, r2, #1 │ │ │ │ lsls r5, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r5, #26 │ │ │ │ lsls r4, r4, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -279736,25 +279738,25 @@ │ │ │ │ movw r3, #675 @ 0x2a3 │ │ │ │ ldr r1, [pc, #40] @ (342410 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movs r1, #3 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 33bfc8 │ │ │ │ nop │ │ │ │ - str r0, [sp, #352] @ 0x160 │ │ │ │ + str r0, [sp, #448] @ 0x1c0 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - bls.n 342484 │ │ │ │ + bls.n 3424b4 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bls.n 3424c4 │ │ │ │ + bls.n 3424f4 │ │ │ │ lsls r7, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r4, [pc, #312] @ (342560 ) │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -279771,28 +279773,28 @@ │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ movw r3, #675 @ 0x2a3 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r0, [r0, #1768] @ 0x6e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 342544 │ │ │ │ ldr r2, [pc, #276] @ (342574 ) │ │ │ │ add.w r3, r4, #76 @ 0x4c │ │ │ │ ldr r1, [pc, #272] @ (342578 ) │ │ │ │ add.w r7, r5, #15232 @ 0x3b80 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movs r1, #128 @ 0x80 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 44ac98 │ │ │ │ add.w r3, r5, #12288 @ 0x3000 │ │ │ │ add.w r2, r8, #17920 @ 0x4600 │ │ │ │ add.w r8, r5, #16384 @ 0x4000 │ │ │ │ @@ -279831,22 +279833,22 @@ │ │ │ │ add r2, pc │ │ │ │ ldr.w r7, [r8, #2352] @ 0x930 │ │ │ │ add r6, pc │ │ │ │ add.w r8, r4, #84 @ 0x54 │ │ │ │ mov r1, r6 │ │ │ │ mov r4, r2 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r2, r4 │ │ │ │ mov r9, r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr.w r0, [r5, #1768] @ 0x6e8 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov.w r3, #2048 @ 0x800 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ bl 3409ec │ │ │ │ ldr r2, [pc, #104] @ (342584 ) │ │ │ │ ldr r3, [pc, #76] @ (34256c ) │ │ │ │ @@ -279869,44 +279871,44 @@ │ │ │ │ add.w r3, r4, #60 @ 0x3c │ │ │ │ ldr r1, [pc, #64] @ (34258c ) │ │ │ │ movs r2, #37 @ 0x25 │ │ │ │ add r5, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 34251a │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ - str r0, [sp, #80] @ 0x50 │ │ │ │ + str r0, [sp, #176] @ 0xb0 │ │ │ │ lsls r3, r5, #1 │ │ │ │ ldr r4, [r0, #0] │ │ │ │ lsls r0, r5, #3 │ │ │ │ - bhi.n 342544 │ │ │ │ + bls.n 342574 │ │ │ │ lsls r7, r2, #1 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 342584 │ │ │ │ + bls.n 3425b4 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - asrs r6, r0, #6 │ │ │ │ + asrs r6, r3, #6 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bge.n 342660 │ │ │ │ + bge.n 342490 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r4, [r1, #44] @ 0x2c │ │ │ │ + str r4, [r4, #44] @ 0x2c │ │ │ │ lsls r6, r2, #1 │ │ │ │ - add r6, sp, #952 @ 0x3b8 │ │ │ │ + add r7, sp, #24 │ │ │ │ lsls r0, r3, #1 │ │ │ │ str r6, [r3, #112] @ 0x70 │ │ │ │ lsls r0, r5, #3 │ │ │ │ - b.n 342ae8 │ │ │ │ + b.n 342b18 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - b.n 342aac │ │ │ │ + b.n 342adc │ │ │ │ lsls r7, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (342598 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ cmp r0, #210 @ 0xd2 │ │ │ │ lsls r6, r2, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -279915,15 +279917,15 @@ │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #88] @ (342610 ) │ │ │ │ add ip, pc │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldrb.w r3, [r0, #104] @ 0x68 │ │ │ │ cbnz r3, 3425ea │ │ │ │ ldrb.w r4, [r0, #105] @ 0x69 │ │ │ │ adds r4, #1 │ │ │ │ strb.w r4, [r0, #105] @ 0x69 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ @@ -279940,19 +279942,19 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrh r6, [r4, #54] @ 0x36 │ │ │ │ + ldrh r6, [r7, #54] @ 0x36 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - b.n 342adc │ │ │ │ + b.n 342b0c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - b.n 342b1c │ │ │ │ + b.n 342b4c │ │ │ │ lsls r7, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #120] @ (34269c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -279961,39 +279963,39 @@ │ │ │ │ ldr r1, [pc, #120] @ (3426a4 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #8 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #104] @ (3426a8 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #104] @ (3426ac ) │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ adds r4, #24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r1, [pc, #88] @ (3426b0 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 72f324 │ │ │ │ + bl 72f32c │ │ │ │ ldr r3, [pc, #80] @ (3426b4 ) │ │ │ │ ldr r1, [pc, #84] @ (3426b8 ) │ │ │ │ movs r2, #5 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 72dfb4 │ │ │ │ + bl 72dfbc │ │ │ │ ldr r1, [pc, #68] @ (3426bc ) │ │ │ │ ldr r2, [pc, #72] @ (3426c0 ) │ │ │ │ ldr r3, [pc, #72] @ (3426c4 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [r4, #100] @ 0x64 │ │ │ │ add r3, pc │ │ │ │ @@ -280003,23 +280005,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldrh r0, [r6, #50] @ 0x32 │ │ │ │ + ldrh r0, [r1, #52] @ 0x34 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - str r2, [r7, #20] │ │ │ │ + str r2, [r2, #24] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - add r5, sp, #632 @ 0x278 │ │ │ │ + add r5, sp, #728 @ 0x2d8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r5, #126 @ 0x7e │ │ │ │ + subs r5, #150 @ 0x96 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r5, #146 @ 0x92 │ │ │ │ + subs r5, #170 @ 0xaa │ │ │ │ lsls r7, r2, #1 │ │ │ │ lsls r3, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #254 @ 0xfe │ │ │ │ lsls r6, r2, #3 │ │ │ │ asrs r0, r1, #16 │ │ │ │ lsls r4, r4, #3 │ │ │ │ @@ -280037,31 +280039,31 @@ │ │ │ │ ldr r2, [pc, #48] @ (342710 ) │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #48] @ (342714 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movs r3, #0 │ │ │ │ strh.w r3, [r0, #104] @ 0x68 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrh r2, [r7, #44] @ 0x2c │ │ │ │ + ldrh r2, [r2, #46] @ 0x2e │ │ │ │ lsls r3, r5, #1 │ │ │ │ - b.n 34298c │ │ │ │ + b.n 3429bc │ │ │ │ lsls r7, r2, #1 │ │ │ │ - b.n 3429c4 │ │ │ │ + b.n 3429f4 │ │ │ │ lsls r7, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -280069,93 +280071,93 @@ │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r2, [pc, #48] @ (342764 ) │ │ │ │ ldr r1, [pc, #52] @ (342768 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ cmp r4, #1 │ │ │ │ it eq │ │ │ │ strbeq.w r4, [r0, #104] @ 0x68 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrh r0, [r5, #42] @ 0x2a │ │ │ │ + ldrh r0, [r0, #44] @ 0x2c │ │ │ │ lsls r3, r5, #1 │ │ │ │ - b.n 34293c │ │ │ │ + b.n 34296c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - b.n 342974 │ │ │ │ + b.n 3429a4 │ │ │ │ lsls r7, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #40] @ 3427a8 │ │ │ │ ldr r2, [pc, #40] @ (3427ac ) │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #40] @ (3427b0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movs r1, #128 @ 0x80 │ │ │ │ add.w r2, r0, #108 @ 0x6c │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 3428b0 │ │ │ │ nop │ │ │ │ - ldrh r6, [r2, #40] @ 0x28 │ │ │ │ + ldrh r6, [r5, #40] @ 0x28 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - b.n 3428e0 │ │ │ │ + b.n 342910 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - b.n 342918 │ │ │ │ + b.n 342948 │ │ │ │ lsls r7, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #60] @ 342804 │ │ │ │ ldr r2, [pc, #60] @ (342808 ) │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #60] @ (34280c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldrb.w r3, [r0, #105] @ 0x69 │ │ │ │ mov r2, r0 │ │ │ │ and.w r1, r3, #127 @ 0x7f │ │ │ │ adds r3, #1 │ │ │ │ add r1, r0 │ │ │ │ ldrb.w r0, [r1, #144] @ 0x90 │ │ │ │ strb.w r3, [r2, #105] @ 0x69 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldrh r6, [r1, #38] @ 0x26 │ │ │ │ + ldrh r6, [r4, #38] @ 0x26 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - b.n 3428ac │ │ │ │ + b.n 3428dc │ │ │ │ lsls r7, r2, #1 │ │ │ │ - b.n 3428e4 │ │ │ │ + b.n 342914 │ │ │ │ lsls r7, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -280200,15 +280202,15 @@ │ │ │ │ mov.w ip, #254 @ 0xfe │ │ │ │ movw r2, #52429 @ 0xcccd │ │ │ │ movt r2, #52428 @ 0xcccc │ │ │ │ mul.w r3, ip, r1 │ │ │ │ mov r1, r0 │ │ │ │ umull r2, r0, r2, r3 │ │ │ │ lsrs r0, r0, #3 │ │ │ │ - bl 8a7840 │ │ │ │ + bl 8a7848 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ @@ -280289,15 +280291,15 @@ │ │ │ │ mla r6, sl, r1, r6 │ │ │ │ umull sl, r2, r2, sl │ │ │ │ add r6, r2 │ │ │ │ mov r0, sl │ │ │ │ mov r1, r6 │ │ │ │ movw r2, #38528 @ 0x9680 │ │ │ │ movt r2, #152 @ 0x98 │ │ │ │ - bl 8a8398 │ │ │ │ + bl 8a83a0 │ │ │ │ cmn.w sl, #1769996288 @ 0x69800000 │ │ │ │ sbcs.w r6, r6, #152 @ 0x98 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ite cs │ │ │ │ movcs r6, #1 │ │ │ │ movcc r6, #0 │ │ │ │ cmp.w r4, #4096 @ 0x1000 │ │ │ │ @@ -280849,19 +280851,19 @@ │ │ │ │ b.n 342b3a │ │ │ │ adds r3, #24 │ │ │ │ cmp ip, r3 │ │ │ │ beq.w 342b9e │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 342b62 │ │ │ │ b.n 342cd6 │ │ │ │ - svc 156 @ 0x9c │ │ │ │ + svc 180 @ 0xb4 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r0, [r0, #12] │ │ │ │ + ldrh r0, [r3, #12] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - bhi.n 342fac │ │ │ │ + bhi.n 342fdc │ │ │ │ lsls r7, r2, #1 │ │ │ │ │ │ │ │ 00342ffc : │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cbnz r3, 343006 │ │ │ │ ldrb r2, [r0, #1] │ │ │ │ cmp r2, #255 @ 0xff │ │ │ │ @@ -280904,15 +280906,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r7, pc, #184 @ (adr r7, 343124 ) │ │ │ │ + add r7, pc, #280 @ (adr r7, 343184 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ subs r4, r1, #2 │ │ │ │ lsls r6, r2, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -281148,38 +281150,38 @@ │ │ │ │ movs r2, #144 @ 0x90 │ │ │ │ ldr r4, [pc, #56] @ (343314 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r4, #0 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ stc2l 15, cr15, [r9, #1020] @ 0x3fc │ │ │ │ - bvs.n 343384 │ │ │ │ + bvs.n 3433b4 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bvs.n 343324 │ │ │ │ + bvs.n 343354 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r0, [r7, #30] │ │ │ │ + strh r0, [r2, #32] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - bpl.n 343288 │ │ │ │ + bpl.n 3432b8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bpl.n 3432b0 │ │ │ │ + bpl.n 3432e0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (343320 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ adds r6, r5, #0 │ │ │ │ lsls r6, r2, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -281189,15 +281191,15 @@ │ │ │ │ ldr r2, [pc, #80] @ (34338c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #80] @ (343390 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #68] @ (343394 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r2, #52 @ 0x34 │ │ │ │ movs r1, #0 │ │ │ │ @@ -281213,19 +281215,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - strh r0, [r4, #28] │ │ │ │ + strh r0, [r7, #28] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - bpl.n 3432f4 │ │ │ │ + bpl.n 343324 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bpl.n 3432e0 │ │ │ │ + bpl.n 343310 │ │ │ │ lsls r7, r2, #1 │ │ │ │ subs r6, r6, r7 │ │ │ │ lsls r6, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -281235,15 +281237,15 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #72] @ (3433fc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #56] @ (343400 ) │ │ │ │ orr.w r1, r1, #32 │ │ │ │ ldr.w ip, [pc, #52] @ 343404 │ │ │ │ str r1, [r0, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #48] @ (343408 ) │ │ │ │ @@ -281254,25 +281256,25 @@ │ │ │ │ str.w ip, [r0, #72] @ 0x48 │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ movs r2, #2 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72dfb4 │ │ │ │ - strh r6, [r5, #24] │ │ │ │ + b.w 72dfbc │ │ │ │ + strh r6, [r0, #26] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - strh r4, [r6, r7] │ │ │ │ + strb r4, [r1, r0] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - add r0, pc, #88 @ (adr r0, 343458 ) │ │ │ │ + add r0, pc, #184 @ (adr r0, 3434b8 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ subs r6, r6, r5 │ │ │ │ lsls r6, r2, #3 │ │ │ │ vmaxnm.f32 , , │ │ │ │ - bpl.n 34347c │ │ │ │ + bpl.n 3434ac │ │ │ │ lsls r7, r2, #1 │ │ │ │ lsrs r0, r3, #2 │ │ │ │ lsls r4, r4, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -281281,54 +281283,54 @@ │ │ │ │ ldr r2, [pc, #44] @ (343454 ) │ │ │ │ movs r3, #12 │ │ │ │ ldr r1, [pc, #44] @ (343458 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldrb.w r0, [r0, #760] @ 0x2f8 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - strh r6, [r6, #20] │ │ │ │ + strh r6, [r1, #22] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - bmi.n 3433e8 │ │ │ │ + bmi.n 343418 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bmi.n 3433d0 │ │ │ │ + bmi.n 343400 │ │ │ │ lsls r7, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #36] @ 343494 │ │ │ │ ldr r2, [pc, #36] @ (343498 ) │ │ │ │ movs r3, #12 │ │ │ │ ldr r1, [pc, #36] @ (34349c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldrd r0, r1, [r0, #752] @ 0x2f0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 343218 │ │ │ │ nop │ │ │ │ - strh r2, [r5, #18] │ │ │ │ + strh r2, [r0, #20] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - bmi.n 343594 │ │ │ │ + bmi.n 3433c4 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bmi.n 34357c │ │ │ │ + bmi.n 3433ac │ │ │ │ lsls r7, r2, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ ldrd r5, r8, [sp, #28] │ │ │ │ @@ -289408,27 +289410,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #32] @ (348ba8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ movs r0, #255 @ 0xff │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ lsls r6, r1, #3 │ │ │ │ lsls r0, r5, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r7, #22] │ │ │ │ + ldrb r4, [r2, #23] │ │ │ │ lsls r7, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ subs.w sl, r2, #0 │ │ │ │ @@ -289586,15 +289588,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (348d84 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ stmia r2!, {r1, r3, r4, r6} │ │ │ │ lsls r5, r2, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -289603,25 +289605,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #136] @ (348e28 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #124] @ (348e2c ) │ │ │ │ ldr r1, [pc, #124] @ (348e30 ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #108] @ (348e34 ) │ │ │ │ ldr r3, [pc, #112] @ (348e38 ) │ │ │ │ mov.w r5, #768 @ 0x300 │ │ │ │ add r2, pc │ │ │ │ strh.w r5, [r0, #114] @ 0x72 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ @@ -289639,42 +289641,42 @@ │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ orr.w r3, r2, #32 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ movs r2, #3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 72dfb4 │ │ │ │ + bl 72dfbc │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #67] @ 0x43 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - cmp r1, #88 @ 0x58 │ │ │ │ + cmp r1, #112 @ 0x70 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - @ instruction: 0xfa0a0055 │ │ │ │ - mov r6, r5 │ │ │ │ + @ instruction: 0xfa220055 │ │ │ │ + mov r6, r8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r6, sp, #872 @ 0x368 │ │ │ │ + add r6, sp, #968 @ 0x3c8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ands r2, r0 │ │ │ │ + ands r2, r3 │ │ │ │ lsls r6, r2, #1 │ │ │ │ strb r5, [r2, #10] │ │ │ │ movs r1, r0 │ │ │ │ - ldrb r4, [r3, #14] │ │ │ │ + ldrb r4, [r6, #14] │ │ │ │ lsls r7, r2, #1 │ │ │ │ stmia r1!, {r4, r5, r6, r7} │ │ │ │ lsls r5, r2, #3 │ │ │ │ - ldrb r6, [r2, #14] │ │ │ │ + ldrb r6, [r5, #14] │ │ │ │ lsls r7, r2, #1 │ │ │ │ add r7, sp, #336 @ 0x150 │ │ │ │ lsls r3, r4, #3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -289787,15 +289789,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 348e80 │ │ │ │ ldr r0, [pc, #764] @ (34926c ) │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 348e80 │ │ │ │ add.w r3, r6, #65536 @ 0x10000 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r3, #2192] @ 0x890 │ │ │ │ blx r3 │ │ │ │ movs r1, #0 │ │ │ │ @@ -289970,15 +289972,15 @@ │ │ │ │ ldr r3, [pc, #308] @ (349268 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.w 348e70 │ │ │ │ ldr r0, [pc, #304] @ (349270 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 348e70 │ │ │ │ add.w r1, r6, #65536 @ 0x10000 │ │ │ │ ldrb.w r3, [r1, #3778] @ 0xec2 │ │ │ │ adds r3, #1 │ │ │ │ uxtb r3, r3 │ │ │ │ cmp r3, #5 │ │ │ │ it ne │ │ │ │ @@ -290021,15 +290023,15 @@ │ │ │ │ ldr r3, [pc, #172] @ (349268 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.w 348e70 │ │ │ │ ldr r0, [pc, #172] @ (349274 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 348e70 │ │ │ │ cmp r1, #208 @ 0xd0 │ │ │ │ beq.n 3491ee │ │ │ │ bhi.n 349124 │ │ │ │ cmp r1, #176 @ 0xb0 │ │ │ │ beq.n 3491ee │ │ │ │ bhi.n 349254 │ │ │ │ @@ -290069,15 +290071,15 @@ │ │ │ │ ldr r3, [pc, #52] @ (349268 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 348e70 │ │ │ │ ldr r0, [pc, #56] @ (349278 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 348e70 │ │ │ │ ldrb.w r2, [r6, #1138] @ 0x472 │ │ │ │ mov r6, r3 │ │ │ │ and.w r2, r2, #63 @ 0x3f │ │ │ │ mov r3, r2 │ │ │ │ b.n 348e76 │ │ │ │ cmp r1, #177 @ 0xb1 │ │ │ │ @@ -290087,21 +290089,21 @@ │ │ │ │ ldc2l 0, cr0, [r4, #924] @ 0x39c │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r1, #10] │ │ │ │ + ldrb r2, [r4, #10] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r6, [r3, #1] │ │ │ │ + ldrb r6, [r6, #1] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r4, [r6, #31] │ │ │ │ + ldrb r4, [r1, #0] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r6, [r3, #30] │ │ │ │ + strb r6, [r6, #30] │ │ │ │ lsls r7, r2, #1 │ │ │ │ ldrb.w r3, [r0, #387] @ 0x183 │ │ │ │ tst.w r3, #1 │ │ │ │ beq.w 34940e │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ ands.w r3, r3, #4 │ │ │ │ it eq │ │ │ │ @@ -290558,34 +290560,34 @@ │ │ │ │ ldr r0, [pc, #44] @ (349794 ) │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 34964a │ │ │ │ ldr r0, [pc, #44] @ (3497a0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 34964a │ │ │ │ ldr r0, [pc, #36] @ (3497a4 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 34963a │ │ │ │ nop │ │ │ │ @ instruction: 0xf65a00e7 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r4, [r2, r1] │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r2, #11] │ │ │ │ + strb r4, [r5, #11] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r4, [r4, #10] │ │ │ │ + strb r4, [r7, #10] │ │ │ │ lsls r7, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ add.w lr, r0, #65536 @ 0x10000 │ │ │ │ ldrb.w ip, [r0, #392] @ 0x188 │ │ │ │ @@ -290705,23 +290707,23 @@ │ │ │ │ ldr r1, [pc, #32] @ (34992c ) │ │ │ │ ldr.w r1, [lr, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #20 │ │ │ │ bpl.n 3498e8 │ │ │ │ ldr r0, [pc, #24] @ (349930 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3498e8 │ │ │ │ uxtb r1, r2 │ │ │ │ bl 3495d0 │ │ │ │ b.n 3498ea │ │ │ │ @ instruction: 0xf3d400e7 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r3, #5] │ │ │ │ + strb r4, [r6, #5] │ │ │ │ lsls r7, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ ldrd r5, sl, [sp, #36] @ 0x24 │ │ │ │ cmp.w sl, #0 │ │ │ │ ble.n 349980 │ │ │ │ ldrb.w r7, [r0, #929] @ 0x3a1 │ │ │ │ movs r4, #0 │ │ │ │ @@ -291310,25 +291312,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (349fd4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r2, r3, #29 │ │ │ │ + asrs r2, r6, #29 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldr r4, [r6, #44] @ 0x2c │ │ │ │ + ldr r4, [r1, #48] @ 0x30 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r0, [r1, #48] @ 0x30 │ │ │ │ + ldr r0, [r4, #48] @ 0x30 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - asrs r6, r0, #29 │ │ │ │ + asrs r6, r3, #29 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldr r0, [r4, #44] @ 0x2c │ │ │ │ + ldr r0, [r7, #44] @ 0x2c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r4, [r1, #48] @ 0x30 │ │ │ │ + ldr r4, [r4, #48] @ 0x30 │ │ │ │ lsls r7, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ add.w r3, r0, #73728 @ 0x12000 │ │ │ │ sub sp, #24 │ │ │ │ @@ -297286,15 +297288,15 @@ │ │ │ │ ldr r3, [pc, #104] @ (34e214 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 34e1be │ │ │ │ ldr r0, [pc, #96] @ (34e218 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ movs r0, #15 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ add.w r0, r0, #65536 @ 0x10000 │ │ │ │ @@ -297306,15 +297308,15 @@ │ │ │ │ ldr r3, [pc, #52] @ (34e214 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 34e1be │ │ │ │ ldr r0, [pc, #48] @ (34e21c ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 34e1be │ │ │ │ movs r0, #24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -297324,17 +297326,17 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ add r2, sp, #888 @ 0x378 │ │ │ │ lsls r7, r4, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #40 @ 0x28 │ │ │ │ + cmp r1, #64 @ 0x40 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmp r0, #244 @ 0xf4 │ │ │ │ + cmp r1, #12 │ │ │ │ lsls r7, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r5, [pc, #252] @ (34e330 ) │ │ │ │ add.w lr, r0, #65536 @ 0x10000 │ │ │ │ @@ -321357,15 +321359,15 @@ │ │ │ │ ldr.w r3, [pc, #2420] @ 35f0d0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #21 │ │ │ │ bpl.w 35e5e0 │ │ │ │ ldr.w r0, [pc, #2412] @ 35f0d4 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 35e5e0 │ │ │ │ ldr.w r2, [r1, #3896] @ 0xf38 │ │ │ │ cmp r3, r2 │ │ │ │ bne.w 35e602 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r1, #3900] @ 0xf3c │ │ │ │ ldr.w r2, [pc, #2388] @ 35f0d8 │ │ │ │ @@ -321427,15 +321429,15 @@ │ │ │ │ add.w r6, r4, #69120 @ 0x10e00 │ │ │ │ bic.w r2, r2, #52 @ 0x34 │ │ │ │ add.w r6, r6, #308 @ 0x134 │ │ │ │ strb.w r2, [r5, #3884] @ 0xf2c │ │ │ │ strd r6, r6, [r3, #308] @ 0x134 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr.w r0, [r5, #3852] @ 0xf0c │ │ │ │ - bl 8a7ab8 │ │ │ │ + bl 8a7ac0 │ │ │ │ tst.w r9, #1 │ │ │ │ itt ne │ │ │ │ addne.w r3, r0, #31 │ │ │ │ asrne r3, r3, #5 │ │ │ │ bne.w 35eb02 │ │ │ │ adds r3, r0, #7 │ │ │ │ asrs r3, r3, #3 │ │ │ │ @@ -321447,15 +321449,15 @@ │ │ │ │ ldr.w r3, [pc, #2144] @ 35f0d0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.w 35e5e0 │ │ │ │ ldr.w r0, [pc, #2152] @ 35f0e4 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 35e5e0 │ │ │ │ movs r3, #3 │ │ │ │ b.n 35e6e4 │ │ │ │ lsls r7, r2, #28 │ │ │ │ bmi.w 35ea82 │ │ │ │ ldr.w r3, [pc, #2132] @ 35f0e8 │ │ │ │ and.w r0, r2, #4 │ │ │ │ @@ -321519,47 +321521,47 @@ │ │ │ │ ldr r6, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ subs r0, r3, r6 │ │ │ │ ldr.w r3, [r5, #3864] @ 0xf18 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ eor.w r1, r3, r3, asr #31 │ │ │ │ sub.w r1, r1, r3, asr #31 │ │ │ │ - bl 8a7d4c │ │ │ │ + bl 8a7d54 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, fp │ │ │ │ - bl 8a7ab8 │ │ │ │ + bl 8a7ac0 │ │ │ │ ldr.w r3, [r5, #3860] @ 0xf14 │ │ │ │ mov r2, r6 │ │ │ │ mov r6, r0 │ │ │ │ subs r0, r7, r2 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ eor.w r1, r3, r3, asr #31 │ │ │ │ str.w r8, [sp, #48] @ 0x30 │ │ │ │ sub.w r1, r1, r3, asr #31 │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ - bl 8a7d4c │ │ │ │ + bl 8a7d54 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, fp │ │ │ │ - bl 8a7ab8 │ │ │ │ + bl 8a7ac0 │ │ │ │ ldr.w r1, [r5, #3852] @ 0xf0c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r7, r8 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r8, r0 │ │ │ │ str.w r9, [sp, #44] @ 0x2c │ │ │ │ mov r0, r1 │ │ │ │ ldr.w r2, [r5, #3856] @ 0xf10 │ │ │ │ mov r9, r1 │ │ │ │ cmp r3, #0 │ │ │ │ bge.n 35e9d6 │ │ │ │ mov r1, fp │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ - bl 8a7ab8 │ │ │ │ + bl 8a7ac0 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add.w r1, r8, #1 │ │ │ │ subs r1, r1, r0 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ rsb r1, r2, #1 │ │ │ │ add.w ip, r6, #1 │ │ │ │ @@ -321618,15 +321620,15 @@ │ │ │ │ ldr.w r3, [pc, #1636] @ 35f0d0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bpl.w 35e5e0 │ │ │ │ ldr.w r0, [pc, #1668] @ 35f0fc │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 35e5e0 │ │ │ │ cmp r3, #2 │ │ │ │ bgt.w 35eddc │ │ │ │ ldr.w r1, [pc, #1652] @ 35f100 │ │ │ │ subs r3, #1 │ │ │ │ add r1, pc │ │ │ │ ldrb.w r0, [r1, r8] │ │ │ │ @@ -321841,15 +321843,15 @@ │ │ │ │ mov r3, lr │ │ │ │ strd sl, fp, [sp, #8] │ │ │ │ ldr r0, [pc, #1004] @ (35f120 ) │ │ │ │ ldrb.w r1, [r4, #929] @ 0x3a1 │ │ │ │ str r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ mov r1, r8 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldrb.w r2, [r5, #3884] @ 0xf2c │ │ │ │ b.n 35e6ce │ │ │ │ ldrb.w r1, [r5, #3776] @ 0xec0 │ │ │ │ cmp r3, #2 │ │ │ │ ldrb.w ip, [r5, #3777] @ 0xec1 │ │ │ │ beq.w 35ef70 │ │ │ │ cmp r3, #3 │ │ │ │ @@ -321897,15 +321899,15 @@ │ │ │ │ ldr r3, [pc, #752] @ (35f0d0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.w 35e5e0 │ │ │ │ ldr r0, [pc, #836] @ (35f130 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.w 35e5e0 │ │ │ │ ldr r0, [pc, #828] @ (35f134 ) │ │ │ │ add r0, pc │ │ │ │ add.w r3, r0, r3, lsl #2 │ │ │ │ ldr.w r3, [r3, #1780] @ 0x6f4 │ │ │ │ str.w r3, [r5, #3888] @ 0xf30 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -322034,15 +322036,15 @@ │ │ │ │ cmp r3, r2 │ │ │ │ bne.w 35ec26 │ │ │ │ b.w 35e77c │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ - bl 8a7ab8 │ │ │ │ + bl 8a7ac0 │ │ │ │ ldr.w ip, [sp, #68] @ 0x44 │ │ │ │ adds r1, r6, r0 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ cmp r1, ip │ │ │ │ bgt.w 35e9ea │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ @@ -322068,15 +322070,15 @@ │ │ │ │ ldr.w r2, [r5, #3880] @ 0xf28 │ │ │ │ blx r6 │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, r2 │ │ │ │ blt.w 35ea02 │ │ │ │ ldr.w r0, [r5, #3852] @ 0xf0c │ │ │ │ mov r1, fp │ │ │ │ - bl 8a7ab8 │ │ │ │ + bl 8a7ac0 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [r5, #3856] @ 0xf10 │ │ │ │ mov r2, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr.w r0, [r4, #2328] @ 0x918 │ │ │ │ bl 2c8940 │ │ │ │ @@ -322145,33 +322147,33 @@ │ │ │ │ movs r0, r0 │ │ │ │ b.n 35f488 │ │ │ │ lsls r7, r6, #3 │ │ │ │ ldr r4, [r3, #8] │ │ │ │ lsls r4, r2, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #250 @ 0xfa │ │ │ │ + movs r5, #18 │ │ │ │ lsls r6, r2, #1 │ │ │ │ add r4, pc, #712 @ (adr r4, 35f3a4 ) │ │ │ │ lsls r6, r4, #3 │ │ │ │ b.n 35f2f8 │ │ │ │ lsls r7, r6, #3 │ │ │ │ str r2, [r2, #124] @ 0x7c │ │ │ │ lsls r4, r2, #3 │ │ │ │ - movs r3, #22 │ │ │ │ + movs r3, #46 @ 0x2e │ │ │ │ lsls r6, r2, #1 │ │ │ │ b.n 35f1c0 │ │ │ │ lsls r7, r6, #3 │ │ │ │ str r0, [r6, #112] @ 0x70 │ │ │ │ lsls r4, r2, #3 │ │ │ │ bpl.n 35f006 │ │ │ │ vqshl.u64 d27, d19, #62 @ 0x3e │ │ │ │ vzip. q13, q15 │ │ │ │ lsls r6, r4, #3 │ │ │ │ - movs r1, #70 @ 0x46 │ │ │ │ + movs r1, #94 @ 0x5e │ │ │ │ lsls r6, r2, #1 │ │ │ │ udf #118 @ 0x76 │ │ │ │ lsls r7, r6, #3 │ │ │ │ str r2, [r6, #80] @ 0x50 │ │ │ │ lsls r4, r2, #3 │ │ │ │ add r1, pc, #64 @ (adr r1, 35f14c ) │ │ │ │ lsls r6, r4, #3 │ │ │ │ @@ -322181,33 +322183,33 @@ │ │ │ │ lsls r4, r2, #3 │ │ │ │ add r0, pc, #16 @ (adr r0, 35f128 ) │ │ │ │ lsls r6, r4, #3 │ │ │ │ str r0, [r6, #48] @ 0x30 │ │ │ │ lsls r4, r2, #3 │ │ │ │ asrs r0, r5, #14 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r2, #7 │ │ │ │ + adds r2, r5, #7 │ │ │ │ lsls r6, r2, #1 │ │ │ │ blt.n 35f1ec │ │ │ │ lsls r7, r6, #3 │ │ │ │ str r2, [r5, #32] │ │ │ │ lsls r4, r2, #3 │ │ │ │ str r2, [r2, #32] │ │ │ │ lsls r4, r2, #3 │ │ │ │ - subs r2, r1, #0 │ │ │ │ + subs r2, r4, #0 │ │ │ │ lsls r6, r2, #1 │ │ │ │ str r2, [r4, #28] │ │ │ │ lsls r4, r2, #3 │ │ │ │ str r2, [r6, #16] │ │ │ │ lsls r4, r2, #3 │ │ │ │ - stmia r6!, {r4, r6} │ │ │ │ + stmia r6!, {r3, r5, r6} │ │ │ │ lsls r1, r5, #1 │ │ │ │ - adds r2, r5, r7 │ │ │ │ + subs r2, r0, r0 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - subs r2, r1, r6 │ │ │ │ + subs r2, r4, r6 │ │ │ │ lsls r6, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #480] @ (35f338 ) │ │ │ │ mov ip, r2 │ │ │ │ @@ -322278,15 +322280,15 @@ │ │ │ │ bpl.n 35f21c │ │ │ │ ldr r0, [pc, #324] @ (35f344 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ ldr r1, [pc, #312] @ (35f348 ) │ │ │ │ add r5, r3 │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldrb r3, [r1, r3] │ │ │ │ ands r3, r2 │ │ │ │ strb.w r3, [r5, #882] @ 0x372 │ │ │ │ add sp, #8 │ │ │ │ @@ -322337,15 +322339,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 35f174 │ │ │ │ ldr r0, [pc, #180] @ (35f350 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 35f174 │ │ │ │ ldrb.w r3, [r5, #931] @ 0x3a3 │ │ │ │ strb.w r2, [r5, #931] @ 0x3a3 │ │ │ │ lsls r4, r3, #29 │ │ │ │ bpl.n 35f2f0 │ │ │ │ ands.w r0, r6, #4 │ │ │ │ @@ -322394,21 +322396,21 @@ │ │ │ │ nop │ │ │ │ ldr r2, [sp, #888] @ 0x378 │ │ │ │ lsls r6, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r0, r3 │ │ │ │ + subs r6, r3, r3 │ │ │ │ lsls r6, r2, #1 │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #320] @ (35f490 ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r7, r7 │ │ │ │ + subs r2, r2, r0 │ │ │ │ lsls r6, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #364] @ (35f4d0 ) │ │ │ │ mov r6, r0 │ │ │ │ @@ -322472,29 +322474,29 @@ │ │ │ │ ldr r0, [r3, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 35f376 │ │ │ │ ldr r0, [pc, #248] @ (35f4e0 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 35f376 │ │ │ │ ldr r2, [pc, #232] @ (35f4dc ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 35f3c0 │ │ │ │ ldr r0, [pc, #228] @ (35f4e4 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #39 @ 0x27 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 35f148 │ │ │ │ mov r2, r5 │ │ │ │ @@ -322591,17 +322593,17 @@ │ │ │ │ lsls r6, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r4, [r2, r1] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r4, #25 │ │ │ │ + asrs r0, r7, #25 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r2, r7, r3 │ │ │ │ + adds r2, r2, r4 │ │ │ │ lsls r6, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov lr, r2 │ │ │ │ add.w r2, r0, #65536 @ 0x10000 │ │ │ │ ldrb.w r1, [r0, #392] @ 0x188 │ │ │ │ mov ip, r0 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ @@ -322735,15 +322737,15 @@ │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #20 │ │ │ │ bpl.n 35f652 │ │ │ │ ldr r0, [pc, #180] @ (35f728 ) │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ lsrs r3, r1, #15 │ │ │ │ ubfx r1, r1, #0, #15 │ │ │ │ orr.w r3, r3, ip, lsl #17 │ │ │ │ add.w r3, r0, r3, lsl #2 │ │ │ │ add.w r3, r3, #65536 @ 0x10000 │ │ │ │ ldr.w r2, [r3, #3788] @ 0xecc │ │ │ │ cmp r2, r1 │ │ │ │ @@ -322794,15 +322796,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [sp, #344] @ 0x158 │ │ │ │ lsls r6, r4, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r7, #26 │ │ │ │ + asrs r4, r2, #27 │ │ │ │ lsls r6, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w r4, [pc, #1492] @ 35fd14 │ │ │ │ @@ -323224,15 +323226,15 @@ │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 35f756 │ │ │ │ ldr r0, [pc, #520] @ (35fd20 ) │ │ │ │ add r0, pc │ │ │ │ mov r2, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ add.w r3, r5, #65536 @ 0x10000 │ │ │ │ ldrb.w r2, [r3, #3778] @ 0xec2 │ │ │ │ cmp r2, #4 │ │ │ │ mov.w r2, #0 │ │ │ │ it eq │ │ │ │ strbeq.w r7, [r3, #3779] @ 0xec3 │ │ │ │ strb.w r2, [r3, #3778] @ 0xec2 │ │ │ │ @@ -323340,15 +323342,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 35f77a │ │ │ │ ldr r0, [pc, #188] @ (35fd30 ) │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 35f77a │ │ │ │ ldrb.w r2, [r5, #1138] @ 0x472 │ │ │ │ and.w r2, r2, #31 │ │ │ │ cmp r2, #20 │ │ │ │ bhi.w 35f962 │ │ │ │ tbb [pc, r2] │ │ │ │ @@ -323399,23 +323401,23 @@ │ │ │ │ b.n 35f756 │ │ │ │ str r4, [sp, #984] @ 0x3d8 │ │ │ │ lsls r6, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r7, #9 │ │ │ │ + asrs r2, r2, #10 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - asrs r4, r5, #7 │ │ │ │ + asrs r4, r0, #8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ str r0, [r4, #44] @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r3, r1] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r5, #3 │ │ │ │ + asrs r6, r0, #4 │ │ │ │ lsls r6, r2, #1 │ │ │ │ cmp.w r2, #256 @ 0x100 │ │ │ │ mov r1, r2 │ │ │ │ sbcs.w ip, r3, #0 │ │ │ │ bcc.n 35fd4c │ │ │ │ ldrb.w r2, [sp] │ │ │ │ sub.w r1, r1, #256 @ 0x100 │ │ │ │ @@ -323664,27 +323666,27 @@ │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r3!, {r1, r4, r7} │ │ │ │ lsls r7, r6, #3 │ │ │ │ str r6, [r0, r7] │ │ │ │ lsls r4, r2, #3 │ │ │ │ - lsrs r6, r3, #31 │ │ │ │ + lsrs r6, r6, #31 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - lsrs r4, r6, #30 │ │ │ │ + lsrs r4, r1, #31 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - lsrs r0, r7, #30 │ │ │ │ + lsrs r0, r2, #31 │ │ │ │ lsls r6, r2, #1 │ │ │ │ str r2, [r4, r3] │ │ │ │ lsls r4, r2, #3 │ │ │ │ - lsrs r6, r5, #28 │ │ │ │ + lsrs r6, r0, #29 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - lsrs r6, r1, #28 │ │ │ │ + lsrs r6, r4, #28 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - lsrs r4, r0, #28 │ │ │ │ + lsrs r4, r3, #28 │ │ │ │ lsls r6, r2, #1 │ │ │ │ b.n 360372 │ │ │ │ vqrshrn.u64 d24, , #2 │ │ │ │ vtbx.8 d24, {d30}, d13 │ │ │ │ vsri.32 , , #2 │ │ │ │ vqshrun.s64 d28, , #2 │ │ │ │ vqmovn.s d25, │ │ │ │ @@ -323702,26 +323704,26 @@ │ │ │ │ add r6, pc │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ add.w r3, r6, #80 @ 0x50 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #190 @ 0xbe │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr r2, [pc, #340] @ (3601f4 ) │ │ │ │ ldr r1, [pc, #344] @ (3601f8 ) │ │ │ │ add.w r3, r6, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr.w r2, [r7, #1948] @ 0x79c │ │ │ │ subs r1, r2, #4 │ │ │ │ bic.w r1, r1, #4 │ │ │ │ cmp r2, #16 │ │ │ │ it ne │ │ │ │ cmpne r1, #0 │ │ │ │ ite ne │ │ │ │ @@ -323764,15 +323766,15 @@ │ │ │ │ add.w r6, r7, #4096 @ 0x1000 │ │ │ │ ldr r1, [pc, #212] @ (360200 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r5, r7, #69632 @ 0x11000 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [r6, #92] @ 0x5c │ │ │ │ add.w r3, r7, #1768 @ 0x6e8 │ │ │ │ mov r1, sl │ │ │ │ bl 2c8a48 │ │ │ │ vldr d7, [pc, #152] @ 3601e0 │ │ │ │ str r0, [r6, #0] │ │ │ │ add.w r6, r7, #69632 @ 0x11000 │ │ │ │ @@ -323812,45 +323814,45 @@ │ │ │ │ ldr r4, [pc, #84] @ (360208 ) │ │ │ │ add.w r3, r6, #120 @ 0x78 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ add r4, pc │ │ │ │ strd r4, r2, [sp] │ │ │ │ movw r2, #2955 @ 0xb8b │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r2, #8 │ │ │ │ + lsrs r6, r5, #8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - @ instruction: 0xb678 │ │ │ │ + @ instruction: 0xb690 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - bpl.n 360274 │ │ │ │ + bpl.n 3602a4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - subs r3, #236 @ 0xec │ │ │ │ + subs r4, #4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldmia r5!, {r2, r4} │ │ │ │ + ldmia r5, {r2, r3, r5} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r0, [r0, #52] @ 0x34 │ │ │ │ + strh r0, [r3, #52] @ 0x34 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bcs.n 36014c │ │ │ │ + bcs.n 36017c │ │ │ │ lsls r6, r2, #1 │ │ │ │ - lsrs r6, r5, #20 │ │ │ │ + lsrs r6, r0, #21 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - lsrs r2, r5, #18 │ │ │ │ + lsrs r2, r0, #19 │ │ │ │ lsls r6, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #0 │ │ │ │ ble.w 3603ca │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ subs r3, #1 │ │ │ │ @@ -325021,20 +325023,20 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (361164 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 732a74 │ │ │ │ + bl 732a7c │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 732a74 │ │ │ │ + bl 732a7c │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ blxns r8 │ │ │ │ lsls r4, r2, #3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #444] @ (361334 ) │ │ │ │ @@ -325487,15 +325489,15 @@ │ │ │ │ ldr r2, [pc, #64] @ (3616a8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #64] @ (3616ac ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [pc, #52] @ (3616b0 ) │ │ │ │ ldr.w ip, [pc, #56] @ 3616b4 │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #52] @ (3616b8 ) │ │ │ │ add.w r3, r3, #348 @ 0x15c │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ @@ -325503,20 +325505,20 @@ │ │ │ │ add ip, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [r0, #72] @ 0x48 │ │ │ │ orr.w r3, r3, #32 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72dfb4 │ │ │ │ - add r1, pc, #152 @ (adr r1, 361740 ) │ │ │ │ + b.w 72dfbc │ │ │ │ + add r1, pc, #248 @ (adr r1, 3617a0 ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ - strb r0, [r0, #5] │ │ │ │ + strb r0, [r3, #5] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - pop {r1, r5, r6, pc} │ │ │ │ + pop {r1, r3, r4, r5, r6, pc} │ │ │ │ lsls r6, r2, #1 │ │ │ │ cmp r4, r1 │ │ │ │ lsls r4, r2, #3 │ │ │ │ lsls r1, r5, #5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #22 │ │ │ │ lsls r2, r4, #3 │ │ │ │ @@ -325620,24 +325622,24 @@ │ │ │ │ lsls r3, r3, #20 │ │ │ │ bmi.n 3617da │ │ │ │ movs r0, #0 │ │ │ │ b.n 36174e │ │ │ │ ldr r0, [pc, #24] @ (3617f4 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3617d6 │ │ │ │ nop │ │ │ │ strb r0, [r7, #20] │ │ │ │ lsls r6, r4, #3 │ │ │ │ sbcs r6, r4 │ │ │ │ lsls r4, r2, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strb.w r0, [r2, #85] @ 0x55 │ │ │ │ + ldrb.w r0, [sl, #85] @ 0x55 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w r9, [pc, #260] @ 361910 │ │ │ │ sub sp, #16 │ │ │ │ ldr r7, [pc, #260] @ (361914 ) │ │ │ │ @@ -325648,25 +325650,25 @@ │ │ │ │ mov sl, r1 │ │ │ │ add r5, pc │ │ │ │ mov r1, r7 │ │ │ │ add.w r2, r5, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ mov r6, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #236] @ (36191c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #236] @ (361920 ) │ │ │ │ add.w r3, r5, #24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r3, [r4, #2576] @ 0xa10 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3618d6 │ │ │ │ vldr d7, [pc, #184] @ 361908 │ │ │ │ mov r3, r4 │ │ │ │ ldr r5, [pc, #208] @ (361924 ) │ │ │ │ mov r8, r0 │ │ │ │ @@ -325692,15 +325694,15 @@ │ │ │ │ str r4, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ mov r8, r0 │ │ │ │ - bl 88e758 │ │ │ │ + bl 88e760 │ │ │ │ ldr r1, [pc, #140] @ (36192c ) │ │ │ │ mov r0, r6 │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ str.w r8, [r4, #972] @ 0x3cc │ │ │ │ bl 32b568 │ │ │ │ mov r3, r4 │ │ │ │ @@ -325720,43 +325722,43 @@ │ │ │ │ ldr r2, [pc, #88] @ (361930 ) │ │ │ │ add.w r3, r5, #40 @ 0x28 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, sl │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #549 @ 0x225 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str??.w r0, [r8, r5, lsl #1] │ │ │ │ - ldr??.w r0, [sl, r5, lsl #1] │ │ │ │ - ldr r7, [sp, #472] @ 0x1d8 │ │ │ │ + strb.w r0, [r0, #85] @ 0x55 │ │ │ │ + ldrb.w r0, [r2, #85] @ 0x55 │ │ │ │ + ldr r7, [sp, #568] @ 0x238 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - adds r2, r4, #5 │ │ │ │ + adds r2, r7, #5 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r6, r6, #5 │ │ │ │ + adds r6, r1, #6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsls r0, r6 │ │ │ │ lsls r4, r2, #3 │ │ │ │ lsls r3, r2, #9 │ │ │ │ movs r0, r0 │ │ │ │ strb.w pc, [r5, #4095] @ 0xfff │ │ │ │ - @ instruction: 0xf7b80055 │ │ │ │ + @ instruction: 0xf7d00055 │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 36194a │ │ │ │ subs r2, #4 │ │ │ │ ldr.w r0, [r2, #4]! │ │ │ │ subs r3, #1 │ │ │ │ bic.w r0, r0, #4278190080 @ 0xff000000 │ │ │ │ str.w r0, [r1], #4 │ │ │ │ @@ -325776,90 +325778,90 @@ │ │ │ │ movs r3, #54 @ 0x36 │ │ │ │ ldr r1, [pc, #52] @ (3619a4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movs r3, #2 │ │ │ │ str.w r3, [r0, #976] @ 0x3d0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r6, [sp, #136] @ 0x88 │ │ │ │ + ldr r6, [sp, #232] @ 0xe8 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - @ instruction: 0xf7080055 │ │ │ │ - @ instruction: 0xf71a0055 │ │ │ │ + @ instruction: 0xf7200055 │ │ │ │ + @ instruction: 0xf7320055 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 3619f0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #52] @ (3619f4 ) │ │ │ │ movs r3, #54 @ 0x36 │ │ │ │ ldr r1, [pc, #52] @ (3619f8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movs r3, #1 │ │ │ │ str.w r3, [r0, #976] @ 0x3d0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r5, [sp, #824] @ 0x338 │ │ │ │ + ldr r5, [sp, #920] @ 0x398 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - @ instruction: 0xf6b40055 │ │ │ │ - movt r0, #26709 @ 0x6855 │ │ │ │ + movt r0, #51285 @ 0xc855 │ │ │ │ + @ instruction: 0xf6de0055 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 361a44 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #52] @ (361a48 ) │ │ │ │ movs r3, #54 @ 0x36 │ │ │ │ ldr r1, [pc, #52] @ (361a4c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r0, #976] @ 0x3d0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r5, [sp, #488] @ 0x1e8 │ │ │ │ + ldr r5, [sp, #584] @ 0x248 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - @ instruction: 0xf6600055 │ │ │ │ - @ instruction: 0xf6720055 │ │ │ │ + @ instruction: 0xf6780055 │ │ │ │ + @ instruction: 0xf68a0055 │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 361a8a │ │ │ │ subs r2, #4 │ │ │ │ push {lr} │ │ │ │ ldr.w r0, [r2, #4]! │ │ │ │ subs r3, #1 │ │ │ │ and.w lr, r0, #65280 @ 0xff00 │ │ │ │ @@ -325914,30 +325916,30 @@ │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r3, [r4, #1008] @ 0x3f0 │ │ │ │ ldr.w r5, [r4, #972] @ 0x3cc │ │ │ │ orr.w r3, r3, #12 │ │ │ │ str.w r3, [r4, #1008] @ 0x3f0 │ │ │ │ - bl 88eba8 │ │ │ │ + bl 88ebb0 │ │ │ │ movw ip, #20522 @ 0x502a │ │ │ │ movt ip, #254 @ 0xfe │ │ │ │ adds.w r2, r0, ip │ │ │ │ mov r0, r5 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ - bl 88ead4 │ │ │ │ + bl 88eadc │ │ │ │ ldr.w r0, [r4, #2572] @ 0xa0c │ │ │ │ ldrd r1, r3, [r4, #1008] @ 0x3f0 │ │ │ │ ands r1, r3 │ │ │ │ beq.n 361b36 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ movs r1, #1 │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -326041,26 +326043,26 @@ │ │ │ │ bic.w r1, r3, r1 │ │ │ │ str.w r1, [r4, #1008] @ 0x3f0 │ │ │ │ ands r1, r2 │ │ │ │ beq.n 361c68 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ ldr r3, [pc, #320] @ (361db4 ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 361c40 │ │ │ │ ldr r0, [pc, #312] @ (361db8 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ and.w r3, r1, #252 @ 0xfc │ │ │ │ ldr.w r0, [r4, #1016] @ 0x3f8 │ │ │ │ adds r3, #4 │ │ │ │ str.w r1, [r4, #980] @ 0x3d4 │ │ │ │ ldr.w r2, [r4, #1020] @ 0x3fc │ │ │ │ lsls r1, r3, #2 │ │ │ │ cmp r1, r0 │ │ │ │ @@ -326109,15 +326111,15 @@ │ │ │ │ bics r3, r1 │ │ │ │ str.w r1, [r4, #996] @ 0x3e4 │ │ │ │ str.w r2, [r4, #1024] @ 0x400 │ │ │ │ beq.n 361d7e │ │ │ │ ldr.w r0, [r4, #972] @ 0x3cc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 88e7ec │ │ │ │ + b.w 88e7f4 │ │ │ │ orr.w r1, sl, r7, lsl #16 │ │ │ │ orr.w r1, r1, r8, lsl #8 │ │ │ │ str r1, [r2, #0] │ │ │ │ b.n 361c3a │ │ │ │ and.w r1, r1, #224 @ 0xe0 │ │ │ │ mov.w r0, r8, lsr #5 │ │ │ │ orr.w r1, r1, sl, lsr #6 │ │ │ │ @@ -326136,61 +326138,61 @@ │ │ │ │ ldrd r1, r2, [sp, #4] │ │ │ │ b.n 361cb2 │ │ │ │ ldrd r1, r2, [r4, #1016] @ 0x3f8 │ │ │ │ ldr.w r0, [r4, #968] @ 0x3c8 │ │ │ │ bl 2c8d30 │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r4, [r4, #972] @ 0x3cc │ │ │ │ - bl 88eba8 │ │ │ │ + bl 88ebb0 │ │ │ │ movw r2, #20522 @ 0x502a │ │ │ │ movt r2, #254 @ 0xfe │ │ │ │ adds r2, r0, r2 │ │ │ │ mov r0, r4 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 88ead4 │ │ │ │ + b.w 88eadc │ │ │ │ nop │ │ │ │ strb r2, [r2, #3] │ │ │ │ lsls r6, r4, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - orr.w r0, r2, #13959168 @ 0xd50000 │ │ │ │ + orrs.w r0, sl, #13959168 @ 0xd50000 │ │ │ │ ldr r0, [pc, #4] @ (361dc4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ subs r5, #66 @ 0x42 │ │ │ │ lsls r4, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ - bl 72efbc │ │ │ │ + bl 72efc4 │ │ │ │ ldr.w ip, [pc, #36] @ 361e04 │ │ │ │ ldr r2, [pc, #36] @ (361e08 ) │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #36] @ (361e0c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [pc, #24] @ (361e10 ) │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 3837f8 │ │ │ │ - ldr r1, [sp, #968] @ 0x3c8 │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - cmp ip, fp │ │ │ │ + cmp ip, lr │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bfi r0, r2, #1, #21 │ │ │ │ - orr.w r0, r8, r5, lsr #1 │ │ │ │ + @ instruction: 0xf37a0055 │ │ │ │ + orn r0, r0, r5, lsr #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #112] @ (361e94 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #112] @ (361e98 ) │ │ │ │ @@ -326198,38 +326200,38 @@ │ │ │ │ ldr r1, [pc, #112] @ (361e9c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #8 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #96] @ (361ea0 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #96] @ (361ea4 ) │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ movs r3, #23 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [pc, #80] @ (361ea8 ) │ │ │ │ ldr r0, [pc, #80] @ (361eac ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #80] @ (361eb0 ) │ │ │ │ add r0, pc │ │ │ │ strd r1, r0, [r3, #100] @ 0x64 │ │ │ │ ldr r1, [pc, #76] @ (361eb4 ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ str r2, [r3, #92] @ 0x5c │ │ │ │ add r1, pc │ │ │ │ - bl 72f324 │ │ │ │ + bl 72f32c │ │ │ │ ldr r3, [pc, #68] @ (361eb8 ) │ │ │ │ ldr r2, [pc, #68] @ (361ebc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [r5, #72] @ 0x48 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ @@ -326237,23 +326239,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r1, [sp, #688] @ 0x2b0 │ │ │ │ + ldr r1, [sp, #784] @ 0x310 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ + ldr r2, [r2, #24] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - push {r1, r2, r3, r4, r7, lr} │ │ │ │ + push {r1, r2, r4, r5, r7, lr} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cmp r6, pc │ │ │ │ + cmp lr, r2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp sl, r2 │ │ │ │ + cmp sl, r5 │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsls r3, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r5, #7 │ │ │ │ movs r0, r0 │ │ │ │ @@ -326272,31 +326274,31 @@ │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #56] @ (361f14 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r0, #104] @ 0x68 │ │ │ │ str.w r3, [r0, #105] @ 0x69 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r0, [sp, #1016] @ 0x3f8 │ │ │ │ + ldr r1, [sp, #88] @ 0x58 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - @ instruction: 0xf2780055 │ │ │ │ - @ instruction: 0xf28e0055 │ │ │ │ + @ instruction: 0xf2900055 │ │ │ │ + subw r0, r6, #85 @ 0x55 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #92] @ 361f84 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -326304,15 +326306,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (361f8c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ cmp r4, #1 │ │ │ │ beq.n 361f6a │ │ │ │ bls.n 361f6e │ │ │ │ subs r0, r4, #3 │ │ │ │ cmp r0, #1 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ it ls │ │ │ │ @@ -326330,33 +326332,33 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r0, [sp, #664] @ 0x298 │ │ │ │ + ldr r0, [sp, #760] @ 0x2f8 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - @ instruction: 0xf2200055 │ │ │ │ - @ instruction: 0xf2360055 │ │ │ │ + @ instruction: 0xf2380055 │ │ │ │ + movw r0, #57429 @ 0xe055 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #148] @ 362034 │ │ │ │ sub sp, #16 │ │ │ │ ldr r2, [pc, #144] @ (362038 ) │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #144] @ (36203c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldrb.w r1, [r0, #104] @ 0x68 │ │ │ │ ldr r4, [pc, #128] @ (362040 ) │ │ │ │ mov r3, r0 │ │ │ │ cmp r1, #27 │ │ │ │ add r4, pc │ │ │ │ it eq │ │ │ │ moveq r2, #176 @ 0xb0 │ │ │ │ @@ -326398,32 +326400,32 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 361ff0 │ │ │ │ ldr r0, [pc, #48] @ (362050 ) │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldrb.w r1, [r3, #104] @ 0x68 │ │ │ │ b.n 361ff0 │ │ │ │ - ldr r0, [sp, #184] @ 0xb8 │ │ │ │ + ldr r0, [sp, #280] @ 0x118 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - sub.w r0, r8, #85 @ 0x55 │ │ │ │ - subs.w r0, lr, #85 @ 0x55 │ │ │ │ + rsb r0, r0, #85 @ 0x55 │ │ │ │ + rsbs r0, r6, #85 @ 0x55 │ │ │ │ ldr r0, [r7, #68] @ 0x44 │ │ │ │ lsls r6, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r6, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - adcs.w r0, r6, #85 @ 0x55 │ │ │ │ + sbc.w r0, lr, #85 @ 0x55 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #300] @ 362190 │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [pc, #296] @ (362194 ) │ │ │ │ @@ -326431,15 +326433,15 @@ │ │ │ │ ldr r1, [pc, #296] @ (362198 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldrb.w r2, [r0, #105] @ 0x69 │ │ │ │ ldr r4, [pc, #276] @ (36219c ) │ │ │ │ mov r3, r0 │ │ │ │ add r4, pc │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 362110 │ │ │ │ ldrb.w r1, [r0, #104] @ 0x68 │ │ │ │ @@ -326485,15 +326487,15 @@ │ │ │ │ lsls r4, r2, #16 │ │ │ │ bpl.n 362166 │ │ │ │ ldr r1, [pc, #176] @ (3621ac ) │ │ │ │ ldr r0, [pc, #180] @ (3621b0 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldrb.w r1, [r3, #104] @ 0x68 │ │ │ │ mov r2, r1 │ │ │ │ b.n 3620a2 │ │ │ │ movs r2, #0 │ │ │ │ strb.w r6, [r0, #104] @ 0x68 │ │ │ │ strb.w r2, [r0, #105] @ 0x69 │ │ │ │ @@ -326519,15 +326521,15 @@ │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 362166 │ │ │ │ ldr r1, [pc, #100] @ (3621b4 ) │ │ │ │ ldr r0, [pc, #100] @ (3621b8 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldrb.w r1, [r3, #104] @ 0x68 │ │ │ │ mov r2, r1 │ │ │ │ b.n 3620a2 │ │ │ │ ldr r2, [pc, #84] @ (3621bc ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ @@ -326537,47 +326539,47 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 36218c │ │ │ │ ldr r0, [pc, #68] @ (3621c0 ) │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldrb.w r2, [r3, #104] @ 0x68 │ │ │ │ b.n 3620a8 │ │ │ │ mov r2, r1 │ │ │ │ b.n 3620a8 │ │ │ │ - str r7, [sp, #424] @ 0x1a8 │ │ │ │ + str r7, [sp, #520] @ 0x208 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - @ instruction: 0xf0e80055 │ │ │ │ - @ instruction: 0xf0f80055 │ │ │ │ + add.w r0, r0, #85 @ 0x55 │ │ │ │ + adds.w r0, r0, #85 @ 0x55 │ │ │ │ ldr r2, [r6, #56] @ 0x38 │ │ │ │ lsls r6, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r4, #64] @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf0a80055 │ │ │ │ - @ instruction: 0xf0a80055 │ │ │ │ - orns r0, r6, #85 @ 0x55 │ │ │ │ - orrs.w r0, r2, #85 @ 0x55 │ │ │ │ + @ instruction: 0xf0c00055 │ │ │ │ + @ instruction: 0xf0c00055 │ │ │ │ + eor.w r0, lr, #85 @ 0x55 │ │ │ │ + orn r0, sl, #85 @ 0x55 │ │ │ │ asrs r4, r5, #26 │ │ │ │ movs r0, r0 │ │ │ │ - orrs.w r0, r2, #85 @ 0x55 │ │ │ │ + orn r0, sl, #85 @ 0x55 │ │ │ │ movs r3, #1 │ │ │ │ str.w r3, [r0, #136] @ 0x88 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (3621d8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ subs r1, #162 @ 0xa2 │ │ │ │ lsls r4, r2, #3 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -326586,15 +326588,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #992] @ (3625d8 ) │ │ │ │ add ip, pc │ │ │ │ movs r3, #50 @ 0x32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r4, [pc, #980] @ (3625dc ) │ │ │ │ ldr.w r3, [r0, #140] @ 0x8c │ │ │ │ add r4, pc │ │ │ │ cmp r3, #1 │ │ │ │ beq.w 36251c │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 362258 │ │ │ │ @@ -327031,24 +327033,24 @@ │ │ │ │ lsls r2, r5, #4 │ │ │ │ and.w r3, r3, #15 │ │ │ │ uxtb r2, r2 │ │ │ │ orrs r3, r2 │ │ │ │ str r3, [r0, #112] @ 0x70 │ │ │ │ b.n 362244 │ │ │ │ nop │ │ │ │ - str r6, [sp, #72] @ 0x48 │ │ │ │ + str r6, [sp, #168] @ 0xa8 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - bic.w r0, r6, #85 @ 0x55 │ │ │ │ - bics.w r0, ip, #85 @ 0x55 │ │ │ │ + bics.w r0, lr, #85 @ 0x55 │ │ │ │ + orrs.w r0, r4, #85 @ 0x55 │ │ │ │ ldr r0, [r6, #32] │ │ │ │ lsls r6, r4, #3 │ │ │ │ - and.w r0, sl, #85 @ 0x55 │ │ │ │ + bic.w r0, r2, #85 @ 0x55 │ │ │ │ str r0, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - stc 0, cr0, [lr, #-340] @ 0xfffffeac │ │ │ │ + stc 0, cr0, [r6, #-340]! @ 0xfffffeac │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #44] @ (362628 ) │ │ │ │ movs r2, #38 @ 0x26 │ │ │ │ ldr.w ip, [pc, #44] @ 36262c │ │ │ │ @@ -327067,15 +327069,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ str r0, [r7, #96] @ 0x60 │ │ │ │ lsls r6, r4, #3 │ │ │ │ str r0, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - stc 0, cr0, [r8], {85} @ 0x55 │ │ │ │ + stc 0, cr0, [r0], #340 @ 0x154 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #100] @ (3626a8 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #100] @ (3626ac ) │ │ │ │ @@ -327083,25 +327085,25 @@ │ │ │ │ ldr r1, [pc, #100] @ (3626b0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #8 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #84] @ (3626b4 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #84] @ (3626b8 ) │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ movs r3, #23 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r1, [pc, #68] @ (3626bc ) │ │ │ │ ldr r2, [pc, #72] @ (3626c0 ) │ │ │ │ ldr r3, [pc, #72] @ (3626c4 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r1, [r5, #72] @ 0x48 │ │ │ │ str r2, [r0, #104] @ 0x68 │ │ │ │ @@ -327118,23 +327120,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str r1, [sp, #752] @ 0x2f0 │ │ │ │ + str r1, [sp, #848] @ 0x350 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - str r2, [r3, #20] │ │ │ │ + str r2, [r6, #20] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r5, sp, #504 @ 0x1f8 │ │ │ │ + add r5, sp, #600 @ 0x258 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - subs r5, #94 @ 0x5e │ │ │ │ + subs r5, #118 @ 0x76 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - subs r5, #114 @ 0x72 │ │ │ │ + subs r5, #138 @ 0x8a │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsls r3, r2, #13 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r0, #11 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #242 @ 0xf2 │ │ │ │ lsls r4, r2, #3 │ │ │ │ @@ -327384,30 +327386,30 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r1, #84] @ 0x54 │ │ │ │ lsls r6, r4, #3 │ │ │ │ str r2, [r4, #80] @ 0x50 │ │ │ │ lsls r6, r4, #3 │ │ │ │ str r0, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xeac40055 │ │ │ │ + @ instruction: 0xeadc0055 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ ldr.w ip, [pc, #108] @ 3629c4 │ │ │ │ movs r3, #50 @ 0x32 │ │ │ │ ldr r2, [pc, #104] @ (3629c8 ) │ │ │ │ ldr r1, [pc, #108] @ (3629cc ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ cmp r4, #3 │ │ │ │ beq.n 3629aa │ │ │ │ bls.n 36298e │ │ │ │ subs r0, r4, #4 │ │ │ │ it ne │ │ │ │ movne.w r0, #4294967295 @ 0xffffffff │ │ │ │ add sp, #8 │ │ │ │ @@ -327434,33 +327436,33 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrh r0, [r5, #52] @ 0x34 │ │ │ │ + ldrh r0, [r0, #54] @ 0x36 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldmia.w lr!, {r0, r2, r4, r6} │ │ │ │ - @ instruction: 0xe8d00055 │ │ │ │ + @ instruction: 0xe8d60055 │ │ │ │ + strd r0, r0, [r8], #340 @ 0x154 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr.w ip, [pc, #60] @ 362a20 │ │ │ │ ldr r2, [pc, #60] @ (362a24 ) │ │ │ │ movs r3, #50 @ 0x32 │ │ │ │ ldr r1, [pc, #60] @ (362a28 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #48] @ (362a2c ) │ │ │ │ mov r3, r0 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ adds r2, #116 @ 0x74 │ │ │ │ @@ -327468,18 +327470,18 @@ │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ mov.w r1, #384 @ 0x180 │ │ │ │ str r0, [r3, #104] @ 0x68 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2c8d30 │ │ │ │ - ldrh r6, [r3, #48] @ 0x30 │ │ │ │ + ldrh r6, [r6, #48] @ 0x30 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - @ instruction: 0xe8340055 │ │ │ │ - strex r0, r0, [r6, #340] @ 0x154 │ │ │ │ + strex r0, r0, [ip, #340] @ 0x154 │ │ │ │ + @ instruction: 0xe85e0055 │ │ │ │ adds r1, #116 @ 0x74 │ │ │ │ lsls r4, r2, #3 │ │ │ │ movs r3, #1 │ │ │ │ str.w r3, [r0, #172] @ 0xac │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ @@ -327519,15 +327521,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ mvn.w r0, #21 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (362aa4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ adds r1, #102 @ 0x66 │ │ │ │ lsls r4, r2, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -327536,15 +327538,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ ldr.w r1, [pc, #1156] @ 362f48 │ │ │ │ add r4, pc │ │ │ │ movs r3, #71 @ 0x47 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r3, [r0, #180] @ 0xb4 │ │ │ │ ldr.w r4, [pc, #1136] @ 362f4c │ │ │ │ add r4, pc │ │ │ │ mov r6, r4 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 362b48 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -328027,23 +328029,23 @@ │ │ │ │ and.w r1, r1, #63 @ 0x3f │ │ │ │ and.w r2, r2, #63 @ 0x3f │ │ │ │ strd r3, r3, [r0, #160] @ 0xa0 │ │ │ │ it pl │ │ │ │ negpl r2, r1 │ │ │ │ str.w r2, [r0, #168] @ 0xa8 │ │ │ │ b.n 362e90 │ │ │ │ - ldrh r2, [r5, #42] @ 0x2a │ │ │ │ + ldrh r2, [r0, #44] @ 0x2c │ │ │ │ lsls r1, r5, #1 │ │ │ │ - strex r0, r0, [ip, #340] @ 0x154 │ │ │ │ - strd r0, r0, [r2], #-340 @ 0x154 │ │ │ │ + strd r0, r0, [r4], #-340 @ 0x154 │ │ │ │ + ldrd r0, r0, [sl], #-340 @ 0x154 │ │ │ │ str r0, [r4, #20] │ │ │ │ lsls r6, r4, #3 │ │ │ │ str r0, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 362860 │ │ │ │ + b.n 362890 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #100] @ (362fcc ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -328052,25 +328054,25 @@ │ │ │ │ ldr r1, [pc, #100] @ (362fd4 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #8 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #84] @ (362fd8 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #84] @ (362fdc ) │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ movs r3, #22 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #68] @ (362fe0 ) │ │ │ │ ldr r3, [pc, #72] @ (362fe4 ) │ │ │ │ movs r1, #2 │ │ │ │ add r2, pc │ │ │ │ str r1, [r0, #104] @ 0x68 │ │ │ │ add r3, pc │ │ │ │ strd r2, r3, [r0, #92] @ 0x5c │ │ │ │ @@ -328085,23 +328087,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrh r0, [r0, #6] │ │ │ │ + ldrh r0, [r3, #6] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldr r6, [r6, r0] │ │ │ │ + ldr r6, [r1, r1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r4, pc, #360 @ (adr r4, 363140 ) │ │ │ │ + add r4, pc, #456 @ (adr r4, 3631a0 ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r7, [pc, #984] @ (3633b4 ) │ │ │ │ + str r6, [r1, r0] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r2, [r1, r0] │ │ │ │ + str r2, [r4, r0] │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsls r3, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfb03ffff │ │ │ │ cmp r4, #88 @ 0x58 │ │ │ │ lsls r4, r2, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -328115,24 +328117,24 @@ │ │ │ │ ldr r1, [pc, #108] @ (363070 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #92] @ (363074 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #92] @ (363078 ) │ │ │ │ movs r3, #71 @ 0x47 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #80] @ (36307c ) │ │ │ │ mov r4, r0 │ │ │ │ movs r1, #79 @ 0x4f │ │ │ │ add r2, pc │ │ │ │ mov r3, r4 │ │ │ │ movs r0, #63 @ 0x3f │ │ │ │ adds r2, #116 @ 0x74 │ │ │ │ @@ -328148,24 +328150,24 @@ │ │ │ │ ldr r1, [pc, #40] @ (363080 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 32b568 │ │ │ │ - ldrh r4, [r5, #0] │ │ │ │ + ldrh r4, [r0, #2] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldrsb r2, [r4, r6] │ │ │ │ + ldrsb r2, [r7, r6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r3, pc, #792 @ (adr r3, 36338c ) │ │ │ │ + add r3, pc, #888 @ (adr r3, 3633ec ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - b.n 363668 │ │ │ │ - lsls r5, r2, #1 │ │ │ │ b.n 363698 │ │ │ │ lsls r5, r2, #1 │ │ │ │ + b.n 3636c8 │ │ │ │ + lsls r5, r2, #1 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ lsls r4, r2, #3 │ │ │ │ ldr??.w pc, [sp, #4095] @ 0xfff │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3704] @ 0xe78 │ │ │ │ @@ -328460,21 +328462,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r2, r6] │ │ │ │ lsls r6, r4, #3 │ │ │ │ ldrh r2, [r4, r5] │ │ │ │ lsls r6, r4, #3 │ │ │ │ ldrh r0, [r1, r2] │ │ │ │ lsls r6, r4, #3 │ │ │ │ - b.n 3636c0 │ │ │ │ + b.n 3636f0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ str r0, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r2, r0] │ │ │ │ lsls r6, r4, #3 │ │ │ │ - b.n 3635e4 │ │ │ │ + b.n 363614 │ │ │ │ lsls r5, r2, #1 │ │ │ │ orrs.w r1, r2, r3 │ │ │ │ beq.n 3633c8 │ │ │ │ subs r2, #4 │ │ │ │ orrs r2, r3 │ │ │ │ beq.n 3633b6 │ │ │ │ movs r0, #0 │ │ │ │ @@ -328540,20 +328542,20 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (363474 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 732a74 │ │ │ │ + bl 732a7c │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 732a74 │ │ │ │ + bl 732a7c │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ cmp r0, #60 @ 0x3c │ │ │ │ lsls r4, r2, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -328562,35 +328564,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #128] @ (363514 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #116] @ (363518 ) │ │ │ │ ldr r1, [pc, #120] @ (36351c ) │ │ │ │ mov r6, r0 │ │ │ │ add.w r3, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r7 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #100] @ (363520 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [pc, #100] @ (363524 ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #10 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ movw r3, #4660 @ 0x1234 │ │ │ │ movt r3, #4369 @ 0x1111 │ │ │ │ str.w r3, [r8, #108] @ 0x6c │ │ │ │ ldr r3, [pc, #76] @ (363528 ) │ │ │ │ ldr r5, [pc, #76] @ (36352c ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [r6, #48] @ 0x30 │ │ │ │ @@ -328607,44 +328609,44 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - strh r6, [r2, #30] │ │ │ │ + strh r6, [r5, #30] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - strh r0, [r3, r4] │ │ │ │ + strh r0, [r6, r4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r7, [sp, #240] @ 0xf0 │ │ │ │ + ldr r7, [sp, #336] @ 0x150 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - lsls r6, r4, #31 │ │ │ │ + lsls r6, r7, #31 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r1, [sp, #56] @ 0x38 │ │ │ │ + ldr r1, [sp, #152] @ 0x98 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - and.w r0, r8, r4, lsr #1 │ │ │ │ - strd r0, r0, [lr, #336]! @ 0x150 │ │ │ │ + bic.w r0, r0, r4, lsr #1 │ │ │ │ + and.w r0, r6, r4, lsr #1 │ │ │ │ movs r7, #182 @ 0xb6 │ │ │ │ lsls r4, r2, #3 │ │ │ │ ldrsb r4, [r2, r5] │ │ │ │ lsls r6, r4, #3 │ │ │ │ adds r3, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #12] @ (363544 ) │ │ │ │ ldr r2, [pc, #16] @ (363548 ) │ │ │ │ ldr r1, [pc, #16] @ (36354c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - b.w 7364b0 │ │ │ │ + b.w 7364b8 │ │ │ │ lsls r3, r5, #9 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #11 │ │ │ │ movs r0, r0 │ │ │ │ - udf #142 @ 0x8e │ │ │ │ + udf #166 @ 0xa6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ subs r2, #4 │ │ │ │ ldrd r1, ip, [sp] │ │ │ │ orrs r2, r3 │ │ │ │ beq.n 363568 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -328759,52 +328761,52 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (3636e0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #80] @ (3636e4 ) │ │ │ │ ldr r1, [pc, #80] @ (3636e8 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #64] @ (3636ec ) │ │ │ │ ldr r3, [pc, #68] @ (3636f0 ) │ │ │ │ mov.w r4, #896 @ 0x380 │ │ │ │ ldr r1, [pc, #64] @ (3636f4 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strh.w r4, [r0, #114] @ 0x72 │ │ │ │ strd r2, r3, [r0, #92] @ 0x5c │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #8 │ │ │ │ - bl 72dfb4 │ │ │ │ + bl 72dfbc │ │ │ │ ldr r1, [pc, #44] @ (3636f8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72f324 │ │ │ │ - strh r4, [r4, #14] │ │ │ │ + b.w 72f32c │ │ │ │ + strh r4, [r7, #14] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - str r6, [r4, r4] │ │ │ │ + str r6, [r7, r4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r5, [sp, #296] @ 0x128 │ │ │ │ + ldr r5, [sp, #392] @ 0x188 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - lsls r6, r6, #23 │ │ │ │ + lsls r6, r1, #24 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r7, [sp, #120] @ 0x78 │ │ │ │ + str r7, [sp, #216] @ 0xd8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r3, r3, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r5, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, r0, r4 │ │ │ │ lsls r2, r4, #3 │ │ │ │ @@ -328820,73 +328822,73 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #112] @ (363784 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #100] @ (363788 ) │ │ │ │ ldr r1, [pc, #100] @ (36378c ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [pc, #84] @ (363790 ) │ │ │ │ ldr r1, [pc, #88] @ (363794 ) │ │ │ │ movs r2, #10 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #84] @ (363798 ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #384 @ 0x180 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ mov.w r3, #768 @ 0x300 │ │ │ │ strh.w r3, [r0, #114] @ 0x72 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72dfb4 │ │ │ │ + bl 72dfbc │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [pc, #60] @ (36379c ) │ │ │ │ mov r0, r6 │ │ │ │ strb.w r1, [r5, #67] @ 0x43 │ │ │ │ ldr r2, [pc, #56] @ (3637a0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #56] @ (3637a4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 736530 │ │ │ │ + b.w 736538 │ │ │ │ nop │ │ │ │ - strh r4, [r2, #10] │ │ │ │ + strh r4, [r5, #10] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - str r6, [r2, r2] │ │ │ │ + str r6, [r5, r2] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [sp, #744] @ 0x2e8 │ │ │ │ + ldr r4, [sp, #840] @ 0x348 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - lsls r6, r4, #21 │ │ │ │ + lsls r6, r7, #21 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r6, [sp, #576] @ 0x240 │ │ │ │ + str r6, [sp, #672] @ 0x2a0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r7, r7, #18 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r0, r2 │ │ │ │ lsls r2, r4, #3 │ │ │ │ - bgt.n 3636d0 │ │ │ │ + bgt.n 363700 │ │ │ │ lsls r5, r2, #1 │ │ │ │ movs r5, r7 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 363864 │ │ │ │ + bgt.n 363894 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #72] @ (363800 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -328896,41 +328898,41 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #52] @ (36380c ) │ │ │ │ ldr r1, [pc, #56] @ (363810 ) │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ strb.w r5, [r0, #98] @ 0x62 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - strh r0, [r5, #4] │ │ │ │ + strh r0, [r0, #6] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - lsls r2, r1, #19 │ │ │ │ + lsls r2, r4, #19 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r5, [sp, #968] @ 0x3c8 │ │ │ │ + str r6, [sp, #40] @ 0x28 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bgt.n 36384c │ │ │ │ + bgt.n 36387c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bgt.n 363878 │ │ │ │ + bgt.n 3638a8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #72] @ (36386c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -328938,42 +328940,42 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #72] @ (363874 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #56] @ (363878 ) │ │ │ │ ldr r1, [pc, #56] @ (36387c ) │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb.w r0, [r0, #98] @ 0x62 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - strh r4, [r7, #0] │ │ │ │ + strh r4, [r2, #2] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - lsls r6, r3, #17 │ │ │ │ + lsls r6, r6, #17 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r5, [sp, #528] @ 0x210 │ │ │ │ + str r5, [sp, #624] @ 0x270 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - blt.n 3637e4 │ │ │ │ + blt.n 363814 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - blt.n 363810 │ │ │ │ + blt.n 363840 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #60] @ (3638cc ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -328981,37 +328983,37 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #60] @ (3638d4 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #44] @ (3638d8 ) │ │ │ │ ldr r1, [pc, #44] @ (3638dc ) │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 36bf6c │ │ │ │ nop │ │ │ │ - ldrb r0, [r2, #31] │ │ │ │ + ldrb r0, [r5, #31] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - lsls r2, r6, #15 │ │ │ │ + lsls r2, r1, #16 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r5, [sp, #96] @ 0x60 │ │ │ │ + str r5, [sp, #192] @ 0xc0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - blt.n 36396c │ │ │ │ + blt.n 36399c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - blt.n 363998 │ │ │ │ + blt.n 3639c8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #148] @ 363984 │ │ │ │ sub sp, #16 │ │ │ │ @@ -329019,15 +329021,15 @@ │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ ldr r1, [pc, #144] @ (36398c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r3, r0, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ add.w r4, r5, #69120 @ 0x10e00 │ │ │ │ add.w r6, r5, #69632 @ 0x11000 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ add.w r4, r4, #472 @ 0x1d8 │ │ │ │ bl 2c8bfc │ │ │ │ @@ -329062,20 +329064,20 @@ │ │ │ │ add.w r1, r5, #70144 @ 0x11200 │ │ │ │ mov r0, r4 │ │ │ │ adds r1, #120 @ 0x78 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 5302b4 │ │ │ │ nop │ │ │ │ - ldrb r6, [r5, #29] │ │ │ │ + ldrb r6, [r0, #30] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - bge.n 36397c │ │ │ │ - lsls r5, r2, #1 │ │ │ │ blt.n 3639ac │ │ │ │ lsls r5, r2, #1 │ │ │ │ + blt.n 3639dc │ │ │ │ + lsls r5, r2, #1 │ │ │ │ │ │ │ │ 00363990 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ vldr d7, [pc, #260] @ 363aa8 │ │ │ │ @@ -329182,19 +329184,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #228 @ 0xe4 │ │ │ │ lsls r4, r2, #3 │ │ │ │ - bge.n 363b80 │ │ │ │ + bge.n 363bb0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bge.n 363b48 │ │ │ │ + bge.n 363b78 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bge.n 363ad4 │ │ │ │ + bge.n 363b04 │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #252] @ (363be0 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -329205,15 +329207,15 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r3, r7, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ ldr.w r9, [pc, #240] @ 363bec │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r2, r5 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ add r9, pc │ │ │ │ bl 36c0e4 │ │ │ │ cbnz r0, 363b2a │ │ │ │ @@ -329231,15 +329233,15 @@ │ │ │ │ add.w r7, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [pc, #188] @ (363bf4 ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ add.w r3, r4, #1768 @ 0x6e8 │ │ │ │ movs r1, #0 │ │ │ │ bl 2c8a48 │ │ │ │ ldr r3, [pc, #164] @ (363bf8 ) │ │ │ │ str r0, [r7, #0] │ │ │ │ add.w r7, r4, #69120 @ 0x10e00 │ │ │ │ @@ -329289,29 +329291,29 @@ │ │ │ │ b.w 443cd8 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r7, #21] │ │ │ │ + ldrb r6, [r2, #22] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - bls.n 363c00 │ │ │ │ + bls.n 363c30 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bls.n 363c28 │ │ │ │ + bls.n 363c58 │ │ │ │ lsls r5, r2, #1 │ │ │ │ str r0, [r6, r4] │ │ │ │ lsls r6, r4, #3 │ │ │ │ - ldr r4, [pc, #464] @ (363dc4 ) │ │ │ │ + ldr r4, [pc, #560] @ (363e24 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r0, [sp, #608] @ 0x260 │ │ │ │ + ldr r0, [sp, #704] @ 0x2c0 │ │ │ │ lsls r6, r2, #1 │ │ │ │ ldr r0, [pc, #432] @ (363dac ) │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 363bd4 │ │ │ │ + bls.n 363c04 │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #292] @ (363d38 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -329324,15 +329326,15 @@ │ │ │ │ ldr r3, [pc, #288] @ (363d44 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ add r3, pc │ │ │ │ mov r9, r3 │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r2, r6 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ bl 36c0e4 │ │ │ │ cbnz r0, 363c5a │ │ │ │ add sp, #28 │ │ │ │ @@ -329361,15 +329363,15 @@ │ │ │ │ ldr r2, [pc, #196] @ (363d48 ) │ │ │ │ add.w r7, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [pc, #196] @ (363d4c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ add.w r3, r4, #1768 @ 0x6e8 │ │ │ │ movs r1, #0 │ │ │ │ bl 2c8a48 │ │ │ │ str r0, [r7, #0] │ │ │ │ add.w r7, r4, #65536 @ 0x10000 │ │ │ │ add.w r3, r4, #1776 @ 0x6f0 │ │ │ │ @@ -329422,29 +329424,29 @@ │ │ │ │ b.w 443cd8 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r2, #17] │ │ │ │ + ldrb r0, [r5, #17] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - bvc.n 363ce8 │ │ │ │ - lsls r5, r2, #1 │ │ │ │ bvc.n 363d18 │ │ │ │ lsls r5, r2, #1 │ │ │ │ + bhi.n 363d48 │ │ │ │ + lsls r5, r2, #1 │ │ │ │ str r2, [r2, r0] │ │ │ │ lsls r6, r4, #3 │ │ │ │ - ldr r3, [pc, #136] @ (363dd4 ) │ │ │ │ + ldr r3, [pc, #232] @ (363e34 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r7, [sp, #280] @ 0x118 │ │ │ │ + str r7, [sp, #376] @ 0x178 │ │ │ │ lsls r6, r2, #1 │ │ │ │ ldr r0, [pc, #432] @ (363f04 ) │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 363c58 │ │ │ │ + bvc.n 363c88 │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsrs r1, r2, #1 │ │ │ │ orrs.w r1, r1, r3, lsl #31 │ │ │ │ beq.n 363d8c │ │ │ │ cmp r1, #10 │ │ │ │ beq.n 363d78 │ │ │ │ cmp r1, #9 │ │ │ │ @@ -329511,15 +329513,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (363e0c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ movs r0, #6 │ │ │ │ lsls r4, r2, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r2, [pc, #548] @ (364048 ) │ │ │ │ @@ -329743,25 +329745,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #128] @ (3640f4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #116] @ (3640f8 ) │ │ │ │ ldr r1, [pc, #116] @ (3640fc ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r1, [pc, #100] @ (364100 ) │ │ │ │ ldr r2, [pc, #104] @ (364104 ) │ │ │ │ mov.w r4, #896 @ 0x380 │ │ │ │ ldr r3, [pc, #100] @ (364108 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ @@ -329776,38 +329778,38 @@ │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ movw r4, #4660 @ 0x1234 │ │ │ │ movt r4, #4369 @ 0x1111 │ │ │ │ movs r2, #7 │ │ │ │ str r4, [r0, #108] @ 0x6c │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72dfb4 │ │ │ │ + bl 72dfbc │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #32 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrb r4, [r1, #1] │ │ │ │ + ldrb r4, [r4, #1] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - bx r6 │ │ │ │ + bx r9 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r3, [sp, #360] @ 0x168 │ │ │ │ + str r3, [sp, #456] @ 0x1c8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - stc2 0, cr0, [r6], {84} @ 0x54 │ │ │ │ - ldrh r6, [r5, #40] @ 0x28 │ │ │ │ + ldc2 0, cr0, [lr], {84} @ 0x54 │ │ │ │ + ldrh r6, [r0, #42] @ 0x2a │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r3, r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 3640b8 │ │ │ │ + bcc.n 3640e8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ adds r2, r4, #5 │ │ │ │ lsls r4, r2, #3 │ │ │ │ lsls r7, r1, #19 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #12 │ │ │ │ lsls r2, r4, #3 │ │ │ │ @@ -329822,45 +329824,45 @@ │ │ │ │ ldr r1, [pc, #76] @ (36417c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [pc, #60] @ (364180 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #60] @ (364184 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #60] @ (364188 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 7364b0 │ │ │ │ + bl 7364b8 │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str.w r3, [r4, #880] @ 0x370 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - strb r2, [r2, #30] │ │ │ │ + strb r2, [r5, #30] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - @ instruction: 0xfb5c0054 │ │ │ │ - ldrh r4, [r0, #36] @ 0x24 │ │ │ │ + @ instruction: 0xfb740054 │ │ │ │ + ldrh r4, [r3, #36] @ 0x24 │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r7, r2, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r5, #15 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 364288 │ │ │ │ + bcs.n 3640b8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ subs r2, #4 │ │ │ │ ldrd r1, ip, [sp] │ │ │ │ orrs r2, r3 │ │ │ │ beq.n 3641a4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -329904,15 +329906,15 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r3, r8, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r6, r0, #2624 @ 0xa40 │ │ │ │ ldr r7, [pc, #636] @ (364494 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r7, pc │ │ │ │ ldrd r3, r1, [r6, #-8] │ │ │ │ cmp.w r3, #4194304 @ 0x400000 │ │ │ │ @@ -329947,15 +329949,15 @@ │ │ │ │ add r8, pc │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r2, r8, #116 @ 0x74 │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #0 │ │ │ │ bl 2c8a48 │ │ │ │ ldr r3, [pc, #520] @ (3644a8 ) │ │ │ │ str.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ mov r1, r5 │ │ │ │ @@ -330034,24 +330036,24 @@ │ │ │ │ ldr r1, [pc, #348] @ (3644c8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 732eb4 │ │ │ │ - bl 72efbc │ │ │ │ + bl 732ebc │ │ │ │ + bl 72efc4 │ │ │ │ ldr r2, [pc, #328] @ (3644cc ) │ │ │ │ ldr r1, [pc, #332] @ (3644d0 ) │ │ │ │ add.w r3, r4, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ bl 442554 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 364418 │ │ │ │ ldr.w r3, [r5, #880] @ 0x370 │ │ │ │ bic.w r3, r3, #4 │ │ │ │ str.w r3, [r5, #880] @ 0x370 │ │ │ │ movs r2, #0 │ │ │ │ @@ -330065,15 +330067,15 @@ │ │ │ │ ldr r4, [pc, #272] @ (3644d4 ) │ │ │ │ mov r1, r2 │ │ │ │ add.w r3, r8, #64 @ 0x40 │ │ │ │ mov r0, r9 │ │ │ │ add r4, pc │ │ │ │ movw r2, #275 @ 0x113 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -330081,15 +330083,15 @@ │ │ │ │ ldr r4, [pc, #232] @ (3644d8 ) │ │ │ │ mov r1, r2 │ │ │ │ add.w r3, r8, #64 @ 0x40 │ │ │ │ mov r0, r9 │ │ │ │ add r4, pc │ │ │ │ movw r2, #271 @ 0x10f │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -330133,59 +330135,59 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r0, #27] │ │ │ │ + strb r4, [r3, #27] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - bcs.n 3643c4 │ │ │ │ + bcs.n 3643f4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r5, [sp, #544] @ 0x220 │ │ │ │ + str r5, [sp, #640] @ 0x280 │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r2, [pc, #128] @ (364518 ) │ │ │ │ lsls r6, r4, #3 │ │ │ │ subs r6, r1, r6 │ │ │ │ lsls r4, r2, #3 │ │ │ │ - strb r6, [r0, #25] │ │ │ │ + strb r6, [r3, #25] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - cmp r2, r5 │ │ │ │ + cmp r2, r8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r1, [sp, #320] @ 0x140 │ │ │ │ + str r1, [sp, #416] @ 0x1a0 │ │ │ │ lsls r6, r2, #1 │ │ │ │ ldr r5, [pc, #160] @ (36454c ) │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 36455c │ │ │ │ + bcs.n 36458c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bne.n 364578 │ │ │ │ + bne.n 3645a8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bne.n 364568 │ │ │ │ + bne.n 364598 │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r0, [pc, #432] @ (36466c ) │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 3644c4 │ │ │ │ + bcs.n 3644f4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r6, [r2, #21] │ │ │ │ + strb r6, [r5, #21] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - add r0, r8 │ │ │ │ + add r0, fp │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r0, [sp, #392] @ 0x188 │ │ │ │ + str r0, [sp, #488] @ 0x1e8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrh r0, [r2, #16] │ │ │ │ + ldrh r0, [r5, #16] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r3, {r3, r6, r7} │ │ │ │ + ldmia r3!, {r5, r6, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bne.n 3644fc │ │ │ │ + bne.n 36452c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - beq.n 364458 │ │ │ │ + beq.n 364488 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - beq.n 3645b0 │ │ │ │ + beq.n 3643e0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - beq.n 3644d0 │ │ │ │ + bne.n 364500 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 36452c │ │ │ │ sub sp, #8 │ │ │ │ @@ -330194,30 +330196,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (364534 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ strb.w r4, [r0, #2940] @ 0xb7c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - strb r2, [r0, #15] │ │ │ │ + strb r2, [r3, #15] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldmia r7, {r2, r4, r7} │ │ │ │ + ldmia r7, {r2, r3, r5, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r2, [sp, #536] @ 0x218 │ │ │ │ + str r2, [sp, #632] @ 0x278 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 36457c │ │ │ │ sub sp, #12 │ │ │ │ @@ -330225,29 +330227,29 @@ │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ ldr r1, [pc, #48] @ (364584 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldrb.w r0, [r0, #2940] @ 0xb7c │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - strb r6, [r5, #13] │ │ │ │ + strb r6, [r0, #14] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldmia r7!, {r6} │ │ │ │ + ldmia r7!, {r3, r4, r6} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r2, [sp, #200] @ 0xc8 │ │ │ │ + str r2, [sp, #296] @ 0x128 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 3645c4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -330255,25 +330257,25 @@ │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ ldr r1, [pc, #40] @ (3645cc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r0, [r0, #1768] @ 0x6e8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2c8bfc │ │ │ │ nop │ │ │ │ - strb r6, [r3, #12] │ │ │ │ + strb r6, [r6, #12] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldmia r6, {r4, r5, r6, r7} │ │ │ │ + ldmia r7!, {r3} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r1, [sp, #904] @ 0x388 │ │ │ │ + str r1, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ ubfx ip, r0, #4, #4 │ │ │ │ bic.w r3, r0, #15 │ │ │ │ orr.w r3, r3, ip │ │ │ │ mov.w ip, r0, lsr #8 │ │ │ │ and.w r2, r0, #15 │ │ │ │ strb r3, [r1, #1] │ │ │ │ @@ -330515,15 +330517,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - strb r6, [r3, #3] │ │ │ │ + strb r6, [r6, #3] │ │ │ │ lsls r1, r5, #1 │ │ │ │ mov.w ip, r0, lsl #1 │ │ │ │ push {lr} │ │ │ │ ubfx r3, r0, #15, #1 │ │ │ │ lsrs r2, r0, #4 │ │ │ │ mov.w lr, r0, lsr #9 │ │ │ │ and.w ip, ip, #62 @ 0x3e │ │ │ │ @@ -330742,15 +330744,15 @@ │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r0, #3004] @ 0xbbc │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (364b2c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ asrs r2, r4, #15 │ │ │ │ lsls r4, r2, #3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -331625,15 +331627,15 @@ │ │ │ │ ldr.w r0, [lr, #2244] @ 0x8c4 │ │ │ │ b.n 3652e4 │ │ │ │ cbnz r4, 365504 │ │ │ │ ldr.w r0, [r0, #2244] @ 0x8c4 │ │ │ │ b.n 3652e4 │ │ │ │ ldr r0, [pc, #84] @ (365550 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 364fd6 │ │ │ │ mov.w r3, #1192 @ 0x4a8 │ │ │ │ mla lr, r3, r4, r0 │ │ │ │ ldr.w r1, [lr, #2248] @ 0x8c8 │ │ │ │ ldr.w r2, [lr, #2252] @ 0x8cc │ │ │ │ lsrs r3, r1, #12 │ │ │ │ mov.w ip, r1, lsr #8 │ │ │ │ @@ -331652,15 +331654,15 @@ │ │ │ │ orr.w r0, r0, r3, lsl #12 │ │ │ │ b.n 3652e4 │ │ │ │ nop │ │ │ │ subs r7, #8 │ │ │ │ lsls r6, r4, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r3, r4, r6} │ │ │ │ + stmia r0!, {r4, r5, r6} │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r3, [r0, #980] @ 0x3d4 │ │ │ │ mov r4, r0 │ │ │ │ @@ -331670,52 +331672,52 @@ │ │ │ │ beq.n 3655c4 │ │ │ │ lsls r1, r3, #30 │ │ │ │ bpl.n 365580 │ │ │ │ ldr.w r3, [r4, #984] @ 0x3d8 │ │ │ │ lsls r2, r3, #31 │ │ │ │ bmi.n 3655ec │ │ │ │ movs r1, #0 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldr.w r3, [r4, #980] @ 0x3d4 │ │ │ │ ldr.w r0, [r4, #928] @ 0x3a0 │ │ │ │ lsls r3, r3, #19 │ │ │ │ bpl.n 36559a │ │ │ │ ldr.w r3, [r4, #984] @ 0x3d8 │ │ │ │ lsls r1, r3, #30 │ │ │ │ bmi.n 3655e4 │ │ │ │ movs r1, #0 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldr.w r3, [r4, #980] @ 0x3d4 │ │ │ │ ldr.w r0, [r4, #932] @ 0x3a4 │ │ │ │ lsls r2, r3, #14 │ │ │ │ bpl.n 3655b8 │ │ │ │ ldr.w r3, [r4, #984] @ 0x3d8 │ │ │ │ lsls r3, r3, #29 │ │ │ │ it mi │ │ │ │ movmi r1, #1 │ │ │ │ bmi.n 3655ba │ │ │ │ movs r1, #0 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldr.w r0, [r4, #928] @ 0x3a0 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldr.w r0, [r4, #932] @ 0x3a4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ movs r1, #1 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ b.n 3655a0 │ │ │ │ movs r1, #1 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ b.n 365586 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #72] @ 36564c │ │ │ │ sub sp, #20 │ │ │ │ @@ -331723,39 +331725,39 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (365654 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #12 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [pc, #52] @ (365658 ) │ │ │ │ ldr r1, [pc, #56] @ (36565c ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ - bl 72f324 │ │ │ │ + bl 72f32c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #40] @ (365660 ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [pc, #40] @ (365664 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72dfb4 │ │ │ │ + b.w 72dfbc │ │ │ │ nop │ │ │ │ - str r2, [r6, #48] @ 0x30 │ │ │ │ + str r2, [r1, #52] @ 0x34 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - adds r1, #152 @ 0x98 │ │ │ │ + adds r1, #176 @ 0xb0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r2, [r7, #22] │ │ │ │ + ldrb r2, [r2, #23] │ │ │ │ lsls r6, r2, #1 │ │ │ │ lsrs r4, r4, #3 │ │ │ │ lsls r4, r2, #3 │ │ │ │ lsls r3, r4, #30 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r5, #11 │ │ │ │ movs r0, r0 │ │ │ │ @@ -332026,15 +332028,15 @@ │ │ │ │ add r5, pc │ │ │ │ mov r2, r4 │ │ │ │ add.w r3, r5, #28 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #298 @ 0x12a │ │ │ │ mov r6, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r2, [r0, #936] @ 0x3a8 │ │ │ │ cbz r2, 36598e │ │ │ │ ldr r2, [pc, #96] @ (3659c4 ) │ │ │ │ mov r3, r0 │ │ │ │ str r0, [sp, #12] │ │ │ │ movs r1, #0 │ │ │ │ add r2, pc │ │ │ │ @@ -332054,32 +332056,32 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #52] @ (3659c8 ) │ │ │ │ add.w r3, r5, #44 @ 0x2c │ │ │ │ mov.w r2, #1960 @ 0x7a8 │ │ │ │ mov r0, r7 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - pop {r4, r5} │ │ │ │ + pop {r3, r6} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrsh r2, [r7, r7] │ │ │ │ + str r2, [r2, #0] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - pop {r1, r2, r6} │ │ │ │ + pop {r1, r2, r3, r4, r6} │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsls r6, r3, #22 │ │ │ │ lsls r4, r2, #3 │ │ │ │ - @ instruction: 0xb6fc │ │ │ │ + @ instruction: 0xb714 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #148] @ (365a70 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -332089,25 +332091,25 @@ │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r5, #28 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #128] @ (365a7c ) │ │ │ │ ldr r1, [pc, #128] @ (365a80 ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r3, r4, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #0 │ │ │ │ add.w r1, r4, #924 @ 0x39c │ │ │ │ str.w r2, [r3, #3000] @ 0xbb8 │ │ │ │ bl 339444 │ │ │ │ add.w r1, r4, #928 @ 0x3a0 │ │ │ │ @@ -332132,23 +332134,23 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 3394f4 │ │ │ │ nop.w │ │ │ │ asrs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 365ade │ │ │ │ + cbnz r6, 365ae4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrsh r0, [r3, r5] │ │ │ │ + ldrsh r0, [r6, r5] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - cbnz r4, 365adc │ │ │ │ + cbnz r4, 365ae2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - blt.n 3659ac │ │ │ │ + blt.n 3659dc │ │ │ │ lsls r4, r2, #1 │ │ │ │ - blt.n 3659d4 │ │ │ │ + blt.n 365a04 │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r2, r0, #19 │ │ │ │ lsls r4, r2, #3 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 365b70 │ │ │ │ ldr.w r3, [r0, #920] @ 0x398 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -332414,15 +332416,15 @@ │ │ │ │ ldr r3, [pc, #32] @ (365d70 ) │ │ │ │ add r3, pc │ │ │ │ b.n 365c92 │ │ │ │ ldr r3, [pc, #28] @ (365d74 ) │ │ │ │ add r3, pc │ │ │ │ b.n 365c92 │ │ │ │ nop │ │ │ │ - cbnz r4, 365d66 │ │ │ │ + cbnz r4, 365d6c │ │ │ │ lsls r5, r2, #1 │ │ │ │ mrc 15, 2, APSR_nzcv, cr5, cr15, {7} │ │ │ │ ldr r0, [r6, #84] @ 0x54 │ │ │ │ lsls r7, r6, #3 │ │ │ │ stcl 15, cr15, [sp, #-1020]! @ 0xfffffc04 │ │ │ │ ldc 15, cr15, [r3, #-1020]! @ 0xfffffc04 │ │ │ │ ldcl 15, cr15, [r9], #1020 @ 0x3fc │ │ │ │ @@ -332464,15 +332466,15 @@ │ │ │ │ mov.w r3, #298 @ 0x12a │ │ │ │ ldr r1, [pc, #180] @ (365ea0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #28 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r6, r0 │ │ │ │ movs r4, #0 │ │ │ │ add.w r5, r6, #1136 @ 0x470 │ │ │ │ movs r2, #196 @ 0xc4 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r0, #940 @ 0x3ac │ │ │ │ blx 28d48c │ │ │ │ @@ -332517,19 +332519,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrh r6, [r2, r5] │ │ │ │ + ldrh r6, [r5, r5] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - @ instruction: 0xb788 │ │ │ │ + @ instruction: 0xb7a0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xb7a4 │ │ │ │ + @ instruction: 0xb7bc │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr r4, [pc, #812] @ (3661e4 ) │ │ │ │ @@ -332807,15 +332809,15 @@ │ │ │ │ nop │ │ │ │ cmp r5, #126 @ 0x7e │ │ │ │ lsls r6, r4, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ lsls r6, r4, #3 │ │ │ │ - cbz r4, 366270 │ │ │ │ + push {r2, r3} │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ mov ip, r1 │ │ │ │ @@ -334299,15 +334301,15 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.n 3671a6 │ │ │ │ ldr r0, [pc, #284] @ (3673a4 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ mov.w r3, #1192 @ 0x4a8 │ │ │ │ mla r3, r3, r5, r4 │ │ │ │ ldr.w r0, [r3, #2280] @ 0x8e8 │ │ │ │ b.n 3671a6 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, sl │ │ │ │ add r2, sp, #72 @ 0x48 │ │ │ │ @@ -334335,48 +334337,48 @@ │ │ │ │ bl 53956c │ │ │ │ mov.w r3, #1192 @ 0x4a8 │ │ │ │ mla r3, r3, r5, r4 │ │ │ │ ldr.w r0, [r3, #2280] @ 0x8e8 │ │ │ │ b.n 3671a6 │ │ │ │ ldr r0, [pc, #184] @ (3673a8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ mov.w r3, #1192 @ 0x4a8 │ │ │ │ mla r3, r3, r5, r4 │ │ │ │ ldr.w r0, [r3, #2280] @ 0x8e8 │ │ │ │ b.n 3671a6 │ │ │ │ ldr.w r0, [r8, #2280] @ 0x8e8 │ │ │ │ movs r2, #0 │ │ │ │ movs r1, #1 │ │ │ │ bl 52f6f0 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r6, #3004] @ 0xbbc │ │ │ │ b.n 3671d8 │ │ │ │ ldr r0, [pc, #148] @ (3673ac ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 367120 │ │ │ │ ldr r3, [pc, #120] @ (36739c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bmi.n 367346 │ │ │ │ ldr.w r0, [r8, #2280] @ 0x8e8 │ │ │ │ b.n 3671a6 │ │ │ │ ldr r0, [pc, #124] @ (3673b0 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr.w r0, [r8, #2312] @ 0x908 │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ b.n 3672ce │ │ │ │ ldr r0, [pc, #108] @ (3673b4 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 36732c │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #96] @ (3673b8 ) │ │ │ │ movw r2, #265 @ 0x109 │ │ │ │ ldr r1, [pc, #92] @ (3673bc ) │ │ │ │ ldr r0, [pc, #96] @ (3673c0 ) │ │ │ │ add r3, pc │ │ │ │ @@ -334402,51 +334404,51 @@ │ │ │ │ lsls r6, r4, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r4, r1 │ │ │ │ lsls r6, r4, #3 │ │ │ │ - add r4, pc, #144 @ (adr r4, 367438 ) │ │ │ │ + add r4, pc, #240 @ (adr r4, 367498 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r3, pc, #216 @ (adr r3, 367484 ) │ │ │ │ + add r3, pc, #312 @ (adr r3, 3674e4 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r2, pc, #928 @ (adr r2, 367750 ) │ │ │ │ + add r3, pc, #0 @ (adr r3, 3673b0 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r3, pc, #856 @ (adr r3, 36770c ) │ │ │ │ + add r3, pc, #952 @ (adr r3, 36776c ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r3, pc, #600 @ (adr r3, 367610 ) │ │ │ │ + add r3, pc, #696 @ (adr r3, 367670 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp r8, ip │ │ │ │ + cmp r8, pc │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldr r4, [pc, #392] @ (367548 ) │ │ │ │ + ldr r4, [pc, #488] @ (3675a8 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r4, [pc, #472] @ (36759c ) │ │ │ │ + ldr r4, [pc, #568] @ (3675fc ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp sl, r9 │ │ │ │ + cmp sl, ip │ │ │ │ lsls r1, r5, #1 │ │ │ │ - add r1, pc, #1008 @ (adr r1, 3677bc ) │ │ │ │ + add r2, pc, #80 @ (adr r2, 36741c ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r2, pc, #976 @ (adr r2, 3677a0 ) │ │ │ │ + add r3, pc, #48 @ (adr r3, 367400 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r3, [pc, #20] @ (3673e8 ) │ │ │ │ movw r2, #1159 @ 0x487 │ │ │ │ ldr r1, [pc, #20] @ (3673ec ) │ │ │ │ ldr r0, [pc, #20] @ (3673f0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r6, ip │ │ │ │ + cmp r6, pc │ │ │ │ lsls r1, r5, #1 │ │ │ │ - add r1, pc, #608 @ (adr r1, 367650 ) │ │ │ │ + add r1, pc, #704 @ (adr r1, 3676b0 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r2, pc, #496 @ (adr r2, 3675e4 ) │ │ │ │ + add r2, pc, #592 @ (adr r2, 367644 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ cmp r1, #1 │ │ │ │ bne.n 367490 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -335326,15 +335328,15 @@ │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r0, #2228] @ 0x8b4 │ │ │ │ b.n 3679fc │ │ │ │ ldr r0, [pc, #384] @ (367f8c ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ movs r3, #1 │ │ │ │ b.n 367d44 │ │ │ │ ldrh.w r0, [r2, #2242] @ 0x8c2 │ │ │ │ ubfx r3, r5, #0, #11 │ │ │ │ ubfx r5, r5, #11, #11 │ │ │ │ strh.w r3, [r2, #2242] @ 0x8c2 │ │ │ │ cmp r0, r3 │ │ │ │ @@ -335429,54 +335431,54 @@ │ │ │ │ bpl.w 36787e │ │ │ │ ldr r0, [pc, #92] @ (367f94 ) │ │ │ │ add r0, pc │ │ │ │ b.n 367e0e │ │ │ │ ldr r0, [pc, #92] @ (367f98 ) │ │ │ │ strd r2, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldrd r2, r1, [sp] │ │ │ │ b.n 367990 │ │ │ │ ldr r0, [pc, #76] @ (367f9c ) │ │ │ │ strd r1, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ b.n 367d42 │ │ │ │ ldr r0, [pc, #64] @ (367fa0 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ b.n 367a38 │ │ │ │ ldr r0, [pc, #52] @ (367fa4 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ b.n 367838 │ │ │ │ nop │ │ │ │ asrs r0, r0, #30 │ │ │ │ lsls r6, r4, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ b.n 367f5e │ │ │ │ vsli.64 q15, , #63 @ 0x3f │ │ │ │ - vtbx.8 d25, {d15-d16}, d24 │ │ │ │ + vtbl.8 d25, {d31- │ │ │ │ - vqshrun.s64 d25, q5, #1 │ │ │ │ + vqshrun.s64 d25, q9, #1 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r6, [sp, #768] @ 0x300 │ │ │ │ + str r6, [sp, #864] @ 0x360 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r6, [sp, #696] @ 0x2b8 │ │ │ │ + str r6, [sp, #792] @ 0x318 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r6, [sp, #632] @ 0x278 │ │ │ │ + str r6, [sp, #728] @ 0x2d8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r6, [sp, #576] @ 0x240 │ │ │ │ + str r6, [sp, #672] @ 0x2a0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ │ │ │ │ 00367fa8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -335578,19 +335580,19 @@ │ │ │ │ lsls r6, r4, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r6, #15 │ │ │ │ lsls r6, r4, #3 │ │ │ │ lsrs r0, r2, #15 │ │ │ │ lsls r6, r4, #3 │ │ │ │ - subs r1, #40 @ 0x28 │ │ │ │ + subs r1, #64 @ 0x40 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - subs r7, #42 @ 0x2a │ │ │ │ + subs r7, #66 @ 0x42 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - subs r7, #64 @ 0x40 │ │ │ │ + subs r7, #88 @ 0x58 │ │ │ │ lsls r5, r2, #1 │ │ │ │ │ │ │ │ 003680c0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -335701,15 +335703,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 28b960 │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (3681f8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ udf #54 @ 0x36 │ │ │ │ lsls r3, r2, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #400] @ (3683a0 ) │ │ │ │ @@ -335868,59 +335870,59 @@ │ │ │ │ lsls r6, r4, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r3, #17 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r2, #4 │ │ │ │ lsls r6, r4, #3 │ │ │ │ - str r5, [sp, #768] @ 0x300 │ │ │ │ + str r5, [sp, #864] @ 0x360 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #72] @ (368410 ) │ │ │ │ ldr r2, [pc, #76] @ (368414 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (368418 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r1, [pc, #64] @ (36841c ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #7 │ │ │ │ add r1, pc │ │ │ │ - bl 72dfb4 │ │ │ │ + bl 72dfbc │ │ │ │ ldr r3, [pc, #56] @ (368420 ) │ │ │ │ ldr r1, [pc, #60] @ (368424 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 72f324 │ │ │ │ + bl 72f32c │ │ │ │ ldr r3, [pc, #48] @ (368428 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - adds r6, #4 │ │ │ │ + adds r6, #28 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - lsls r6, r3, #15 │ │ │ │ + lsls r6, r6, #15 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r2, [r0, r0] │ │ │ │ + str r2, [r3, r0] │ │ │ │ lsls r6, r2, #1 │ │ │ │ blt.n 36843c │ │ │ │ lsls r1, r4, #3 │ │ │ │ lsls r3, r1, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ @@ -335950,37 +335952,37 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr.w r0, [lr, #1076] @ 0x434 │ │ │ │ movs r1, #0 │ │ │ │ strb.w r1, [lr, #1082] @ 0x43a │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #24] @ (3684a4 ) │ │ │ │ ldr r0, [pc, #24] @ (3684a8 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #16 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 36845c │ │ │ │ nop │ │ │ │ lsls r2, r7, #31 │ │ │ │ lsls r6, r4, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #66 @ 0x42 │ │ │ │ + adds r5, #90 @ 0x5a │ │ │ │ lsls r1, r5, #1 │ │ │ │ - movs r2, #64 @ 0x40 │ │ │ │ + movs r2, #88 @ 0x58 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 3684f4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -335988,31 +335990,31 @@ │ │ │ │ movs r3, #21 │ │ │ │ ldr r1, [pc, #52] @ (3684fc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r0, #1081] @ 0x439 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - adds r5, #10 │ │ │ │ + adds r5, #34 @ 0x22 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - str r4, [sp, #672] @ 0x2a0 │ │ │ │ + str r4, [sp, #768] @ 0x300 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r4, [sp, #808] @ 0x328 │ │ │ │ + str r4, [sp, #904] @ 0x388 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #92] @ 36856c │ │ │ │ sub sp, #12 │ │ │ │ @@ -336020,15 +336022,15 @@ │ │ │ │ movs r3, #21 │ │ │ │ ldr r1, [pc, #88] @ (368574 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #32 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ addw lr, r0, #1124 @ 0x464 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r0, #1082] @ 0x43a │ │ │ │ mov r4, r0 │ │ │ │ addw ip, r0, #1084 @ 0x43c │ │ │ │ ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ mov.w r5, #256 @ 0x100 │ │ │ │ @@ -336042,19 +336044,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - adds r4, #182 @ 0xb6 │ │ │ │ + adds r4, #206 @ 0xce │ │ │ │ lsls r1, r5, #1 │ │ │ │ - str r4, [sp, #336] @ 0x150 │ │ │ │ + str r4, [sp, #432] @ 0x1b0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r4, [sp, #464] @ 0x1d0 │ │ │ │ + str r4, [sp, #560] @ 0x230 │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #224] @ (36866c ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -336064,15 +336066,15 @@ │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #32 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r6, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r3, [r0, #752] @ 0x2f0 │ │ │ │ ldr r7, [pc, #204] @ (368678 ) │ │ │ │ add r7, pc │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36863c │ │ │ │ ldr r3, [pc, #200] @ (36867c ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -336080,15 +336082,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ adds r5, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ movs r7, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 735f9c │ │ │ │ + bl 735fa4 │ │ │ │ ldr.w r3, [r4, #1128] @ 0x468 │ │ │ │ str.w r3, [r4, #1136] @ 0x470 │ │ │ │ ldr.w r3, [r4, #752] @ 0x2f0 │ │ │ │ ldr r2, [pc, #172] @ (368684 ) │ │ │ │ ldr r1, [pc, #172] @ (368688 ) │ │ │ │ add.w r3, r3, #1048576 @ 0x100000 │ │ │ │ str.w r3, [r4, #1152] @ 0x480 │ │ │ │ @@ -336096,15 +336098,15 @@ │ │ │ │ ldr.w r3, [r4, #1124] @ 0x464 │ │ │ │ add r1, pc │ │ │ │ str.w r3, [r4, #1132] @ 0x46c │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ str.w r7, [r4, #1140] @ 0x474 │ │ │ │ str.w r7, [r4, #1144] @ 0x478 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #140] @ (36868c ) │ │ │ │ mov r1, r0 │ │ │ │ str.w r0, [r4, #760] @ 0x2f8 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #764 @ 0x2fc │ │ │ │ bl 531058 │ │ │ │ mov r0, r6 │ │ │ │ @@ -336126,46 +336128,46 @@ │ │ │ │ add.w r3, r5, #44 @ 0x2c │ │ │ │ ldr r1, [pc, #84] @ (368698 ) │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #411 @ 0x19b │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - adds r4, #62 @ 0x3e │ │ │ │ + adds r4, #86 @ 0x56 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - str r3, [sp, #880] @ 0x370 │ │ │ │ + str r3, [sp, #976] @ 0x3d0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r3, [sp, #1008] @ 0x3f0 │ │ │ │ + str r4, [sp, #80] @ 0x50 │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsls r0, r2, #26 │ │ │ │ lsls r6, r4, #3 │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #176] @ 0xb0 │ │ │ │ + str r4, [sp, #272] @ 0x110 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r4, [sp, #56] @ 0x38 │ │ │ │ + str r4, [sp, #152] @ 0x98 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r1, #160 @ 0xa0 │ │ │ │ + adds r1, #184 @ 0xb8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r4, [sp, #24] │ │ │ │ + str r4, [sp, #120] @ 0x78 │ │ │ │ lsls r5, r2, #1 │ │ │ │ bge.n 3686ac │ │ │ │ lsls r3, r2, #3 │ │ │ │ - str r3, [sp, #472] @ 0x1d8 │ │ │ │ + str r3, [sp, #568] @ 0x238 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r3, [sp, #352] @ 0x160 │ │ │ │ + str r3, [sp, #448] @ 0x1c0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #128] @ (368730 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -336175,15 +336177,15 @@ │ │ │ │ add r6, pc │ │ │ │ add r4, pc │ │ │ │ mov r8, r0 │ │ │ │ add.w r1, r4, #32 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ vldr d7, [pc, #92] @ 368728 │ │ │ │ ldr r2, [pc, #108] @ (36873c ) │ │ │ │ add.w r7, r0, #856 @ 0x358 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r8 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -336198,43 +336200,43 @@ │ │ │ │ add r6, pc │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r1, r7 │ │ │ │ bl 3394f4 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ addw r1, r5, #1076 @ 0x434 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 339444 │ │ │ │ nop.w │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #904] @ 0x388 │ │ │ │ + str r2, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r3, #24 │ │ │ │ + adds r3, #48 @ 0x30 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - str r2, [sp, #720] @ 0x2d0 │ │ │ │ + str r2, [sp, #816] @ 0x330 │ │ │ │ lsls r5, r2, #1 │ │ │ │ bls.n 3687e0 │ │ │ │ lsls r3, r2, #3 │ │ │ │ - add r6, sp, #768 @ 0x300 │ │ │ │ + add r6, sp, #864 @ 0x360 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r6, sp, #656 @ 0x290 │ │ │ │ + add r6, sp, #752 @ 0x2f0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #32 │ │ │ │ mov r7, r0 │ │ │ │ @@ -336667,15 +336669,15 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 368c9c │ │ │ │ ldr.w r0, [r5, #1076] @ 0x434 │ │ │ │ mov r1, r6 │ │ │ │ add sp, #124 @ 0x7c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ ldr r1, [pc, #128] @ (368cc8 ) │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #20 │ │ │ │ bmi.n 368c74 │ │ │ │ ldr r2, [pc, #124] @ (368ccc ) │ │ │ │ ldr r3, [pc, #104] @ (368cbc ) │ │ │ │ @@ -336705,15 +336707,15 @@ │ │ │ │ ldr r1, [pc, #72] @ (368cd4 ) │ │ │ │ ldr r0, [pc, #76] @ (368cd8 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #116 @ 0x74 │ │ │ │ add sp, #124 @ 0x7c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #56] @ (368cdc ) │ │ │ │ mov.w r2, #334 @ 0x14e │ │ │ │ ldr r1, [pc, #56] @ (368ce0 ) │ │ │ │ ldr r0, [pc, #56] @ (368ce4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -336729,23 +336731,23 @@ │ │ │ │ lsls r6, r4, #3 │ │ │ │ movs r4, r3 │ │ │ │ lsls r6, r4, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ vmla.i32 q8, q13, d5[1] │ │ │ │ vmla.i q8, q10, d1[5] │ │ │ │ - cmp r5, #68 @ 0x44 │ │ │ │ + cmp r5, #92 @ 0x5c │ │ │ │ lsls r1, r5, #1 │ │ │ │ - subs r2, r0, r1 │ │ │ │ + subs r2, r3, r1 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp r5, #38 @ 0x26 │ │ │ │ + cmp r5, #62 @ 0x3e │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldrh r0, [r7, #38] @ 0x26 │ │ │ │ + ldrh r0, [r2, #40] @ 0x28 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r0, [r6, #42] @ 0x2a │ │ │ │ + ldrh r0, [r1, #44] @ 0x2c │ │ │ │ lsls r5, r2, #1 │ │ │ │ │ │ │ │ 00368ce8 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -336834,15 +336836,15 @@ │ │ │ │ asrs r0, r3, #31 │ │ │ │ str.w r3, [r4, #2208] @ 0x8a0 │ │ │ │ str.w r0, [r4, #2212] @ 0x8a4 │ │ │ │ cbz r2, 368e74 │ │ │ │ smull r2, r3, r2, r3 │ │ │ │ add r1, pc, #124 @ (adr r1, 368e98 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 8a82f8 │ │ │ │ + bl 8a8300 │ │ │ │ add.w r3, r8, sl │ │ │ │ ldr r2, [pc, #132] @ (368eac ) │ │ │ │ adds r5, #1 │ │ │ │ str.w r3, [r4, #2220] @ 0x8ac │ │ │ │ add r5, r3 │ │ │ │ ldr r3, [pc, #112] @ (368ea4 ) │ │ │ │ add r2, pc │ │ │ │ @@ -336867,31 +336869,31 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ and.w r1, r1, #1 │ │ │ │ mov r0, ip │ │ │ │ rsb r1, r1, #9 │ │ │ │ - bl 8a7ab8 │ │ │ │ + bl 8a7ac0 │ │ │ │ mov r2, r0 │ │ │ │ asrs r3, r0, #31 │ │ │ │ add r1, pc, #16 @ (adr r1, 368e98 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 8a82f8 │ │ │ │ + bl 8a8300 │ │ │ │ b.n 368e22 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cdp2 0, 13, cr0, cr8, cr5, {7} │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #134 @ 0x86 │ │ │ │ + cmp r4, #158 @ 0x9e │ │ │ │ lsls r1, r5, #1 │ │ │ │ cdp2 0, 0, cr0, cr10, cr5, {7} │ │ │ │ ldrb.w r0, [r0, #1424] @ 0x590 │ │ │ │ eor.w r0, r0, #9 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldrh.w r0, [r0, #2292] @ 0x8f4 │ │ │ │ @@ -337052,15 +337054,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - cmp r2, #192 @ 0xc0 │ │ │ │ + cmp r2, #216 @ 0xd8 │ │ │ │ lsls r1, r5, #1 │ │ │ │ subs r2, #104 @ 0x68 │ │ │ │ lsls r7, r6, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ ldr r6, [sp, #36] @ 0x24 │ │ │ │ ands.w fp, r6, #7 │ │ │ │ bne.n 36918a │ │ │ │ @@ -337142,15 +337144,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - cmp r1, #162 @ 0xa2 │ │ │ │ + cmp r1, #186 @ 0xba │ │ │ │ lsls r1, r5, #1 │ │ │ │ subs r1, #76 @ 0x4c │ │ │ │ lsls r7, r6, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub sp, #12 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ ands.w r4, r6, #7 │ │ │ │ @@ -337242,15 +337244,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - cmp r0, #114 @ 0x72 │ │ │ │ + cmp r0, #138 @ 0x8a │ │ │ │ lsls r1, r5, #1 │ │ │ │ subs r0, #32 │ │ │ │ lsls r7, r6, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub sp, #12 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ ands.w r4, r6, #7 │ │ │ │ @@ -337341,15 +337343,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - movs r7, #42 @ 0x2a │ │ │ │ + movs r7, #66 @ 0x42 │ │ │ │ lsls r1, r5, #1 │ │ │ │ adds r6, #212 @ 0xd4 │ │ │ │ lsls r7, r6, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ ldr r4, [sp, #28] │ │ │ │ ubfx r9, r4, #1, #2 │ │ │ │ asrs r4, r3, #3 │ │ │ │ @@ -337906,15 +337908,15 @@ │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 369a74 │ │ │ │ ldr r0, [pc, #224] @ (369b88 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.n 369a74 │ │ │ │ add.w r2, r4, #65536 @ 0x10000 │ │ │ │ mov r0, r4 │ │ │ │ strd r3, r1, [sp] │ │ │ │ ldr.w r2, [r2, #2192] @ 0x890 │ │ │ │ blx r2 │ │ │ │ @@ -337982,15 +337984,15 @@ │ │ │ │ @ instruction: 0xf21c00e5 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ mov r8, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r0, #2] │ │ │ │ + strh r0, [r3, #2] │ │ │ │ lsls r5, r2, #1 │ │ │ │ │ │ │ │ 00369b8c : │ │ │ │ ldr r3, [pc, #152] @ (369c28 ) │ │ │ │ ldrh.w r1, [r0, #2292] @ 0x8f4 │ │ │ │ add r3, pc │ │ │ │ cmp r1, #9 │ │ │ │ @@ -338023,15 +338025,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #96] @ (369c3c ) │ │ │ │ sub sp, #12 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -338052,23 +338054,23 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ add.w r0, r0, r1, lsl #1 │ │ │ │ ldrh.w r2, [r0, #2294] @ 0x8f6 │ │ │ │ b.n 369c06 │ │ │ │ @ instruction: 0xf0aa00e5 │ │ │ │ - subs r6, r5, #2 │ │ │ │ + subs r6, r0, #3 │ │ │ │ lsls r1, r5, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r3, #120] @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r6, #28] │ │ │ │ + ldrb r2, [r1, #29] │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 369d54 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -338158,15 +338160,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ add.w r1, r0, #200 @ 0xc8 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [sp, #16] │ │ │ │ bl 5302b4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 732bcc │ │ │ │ + bl 732bd4 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #15 │ │ │ │ strb.w r2, [r4, #196] @ 0xc4 │ │ │ │ str.w r3, [r4, #2368] @ 0x940 │ │ │ │ b.n 369c64 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -338222,21 +338224,21 @@ │ │ │ │ ldr r0, [pc, #24] @ (369df4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r6, [r4, #25] │ │ │ │ + ldrb r6, [r7, #25] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r6, r7, #1 │ │ │ │ + adds r6, r2, #2 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldrb r0, [r3, #21] │ │ │ │ + ldrb r0, [r6, #21] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r0, [r5, #21] │ │ │ │ + ldrb r0, [r0, #22] │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r5, r0, #65536 @ 0x10000 │ │ │ │ ldrb.w r4, [r0, #1424] @ 0x590 │ │ │ │ @@ -338249,22 +338251,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add.w r6, r5, #2208 @ 0x8a0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 88eba8 │ │ │ │ + bl 88ebb0 │ │ │ │ ldrd r2, r3, [r6, #-8] │ │ │ │ - bl 8a82f8 │ │ │ │ + bl 8a8300 │ │ │ │ ldrd r2, r3, [r6] │ │ │ │ - bl 8a82f8 │ │ │ │ + bl 8a8300 │ │ │ │ ldr.w r1, [r5, #2216] @ 0x8a8 │ │ │ │ mov r0, r2 │ │ │ │ - bl 8a7d4c │ │ │ │ + bl 8a7d54 │ │ │ │ ldr.w r3, [r5, #2228] @ 0x8b4 │ │ │ │ cmp r3, r0 │ │ │ │ bgt.n 369e66 │ │ │ │ ldr.w r3, [r5, #2232] @ 0x8b8 │ │ │ │ cmp r3, r0 │ │ │ │ it ge │ │ │ │ orrge.w r0, r4, #9 │ │ │ │ @@ -338430,15 +338432,15 @@ │ │ │ │ bls.n 36a0e6 │ │ │ │ mul.w r1, r5, r1 │ │ │ │ ldr.w r6, [r4, #184] @ 0xb8 │ │ │ │ strh.w r3, [r4, #2306] @ 0x902 │ │ │ │ mov r0, r6 │ │ │ │ lsrs r1, r1, #3 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 8a7840 │ │ │ │ + bl 8a7848 │ │ │ │ ldrh.w r2, [r4, #2298] @ 0x8fa │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 36a0f0 │ │ │ │ movs r3, #1 │ │ │ │ strh.w r3, [r4, #2298] @ 0x8fa │ │ │ │ ldrh.w r2, [r4, #2310] @ 0x906 │ │ │ │ @@ -338694,25 +338696,25 @@ │ │ │ │ ldr r1, [r1, r0] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 36a250 │ │ │ │ ldr r0, [pc, #28] @ (36a354 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldrh.w r3, [r5, #2292] @ 0x8f4 │ │ │ │ b.n 36a250 │ │ │ │ ands.w r0, lr, r5, asr #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r7, #0] │ │ │ │ + ldrb r4, [r2, #1] │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldrh.w r3, [r0, #2302] @ 0x8fe │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 36a388 │ │ │ │ ldr.w r3, [r0, #2320] @ 0x910 │ │ │ │ movs r2, #8 │ │ │ │ str r3, [r1, #0] │ │ │ │ @@ -338927,15 +338929,15 @@ │ │ │ │ lsls r6, r6, #3 │ │ │ │ and.w r0, r0, #256 @ 0x100 │ │ │ │ and.w r6, r6, #512 @ 0x200 │ │ │ │ orrs r0, r6 │ │ │ │ str r3, [sp, #16] │ │ │ │ orr.w r0, r0, ip │ │ │ │ adds r0, #1 │ │ │ │ - bl 8a7ab8 │ │ │ │ + bl 8a7ac0 │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ smulbb r6, r2, r0 │ │ │ │ str r0, [sp, #28] │ │ │ │ cmp.w r6, #16000 @ 0x3e80 │ │ │ │ bgt.w 36a700 │ │ │ │ ldr.w r1, [r5, #2380] @ 0x94c │ │ │ │ cmp r1, r2 │ │ │ │ @@ -339113,32 +339115,32 @@ │ │ │ │ add.w ip, ip, #1 │ │ │ │ cmp r6, ip │ │ │ │ bne.n 36a7b2 │ │ │ │ cmp r9, r0 │ │ │ │ blt.w 36a524 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ - bl 8a7ab8 │ │ │ │ + bl 8a7ac0 │ │ │ │ ldr.w r4, [r5, #2328] @ 0x918 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ - bl 8a7ab8 │ │ │ │ + bl 8a7ac0 │ │ │ │ adds r1, r0, #1 │ │ │ │ subs r1, r1, r7 │ │ │ │ mov r3, r6 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ bl 2c7e20 │ │ │ │ b.n 36a524 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r0, r7 │ │ │ │ - bl 8a7d4c │ │ │ │ + bl 8a7d54 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 2c7dd0 │ │ │ │ b.n 36a696 │ │ │ │ ldrb.w r1, [r5, #2376] @ 0x948 │ │ │ │ cmp r1, r9 │ │ │ │ bne.w 36a5ee │ │ │ │ @@ -339149,21 +339151,21 @@ │ │ │ │ beq.w 36a638 │ │ │ │ b.n 36a630 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strex r0, r0, [r2, #916] @ 0x394 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r1, #30] │ │ │ │ + strb r2, [r4, #30] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r4, [r6, #28] │ │ │ │ + strb r4, [r1, #29] │ │ │ │ lsls r5, r2, #1 │ │ │ │ b.n 36a680 │ │ │ │ lsls r5, r4, #3 │ │ │ │ - strb r2, [r1, #18] │ │ │ │ + strb r2, [r4, #18] │ │ │ │ lsls r5, r2, #1 │ │ │ │ │ │ │ │ 0036a85c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -339337,15 +339339,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 36a892 │ │ │ │ ldr r0, [pc, #188] @ (36ab08 ) │ │ │ │ strd r1, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ b.n 36a892 │ │ │ │ ldrb.w r1, [r4, #1138] @ 0x472 │ │ │ │ and.w r1, r1, #31 │ │ │ │ cmp r1, #20 │ │ │ │ bhi.n 36a980 │ │ │ │ tbb [pc, r1] │ │ │ │ @@ -339394,23 +339396,23 @@ │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 36a108 │ │ │ │ nop │ │ │ │ b.n 36b280 │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r2, #4 │ │ │ │ + asrs r0, r5, #4 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - asrs r0, r7, #2 │ │ │ │ + asrs r0, r2, #3 │ │ │ │ lsls r1, r5, #1 │ │ │ │ asrs r0, r0, #17 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r0, #6] │ │ │ │ + strb r4, [r3, #6] │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov r6, r1 │ │ │ │ ldr r5, [pc, #252] @ (36ac10 ) │ │ │ │ ldr.w lr, [sp, #32] │ │ │ │ mov r7, r2 │ │ │ │ ldr.w ip, [sp, #36] @ 0x24 │ │ │ │ @@ -339554,19 +339556,19 @@ │ │ │ │ add sp, #116 @ 0x74 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 2c8dd8 │ │ │ │ add.w r4, r6, #2416 @ 0x970 │ │ │ │ movs r3, #2 │ │ │ │ movs r0, #1 │ │ │ │ str.w r3, [r6, #2344] @ 0x928 │ │ │ │ - bl 88eba8 │ │ │ │ + bl 88ebb0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 8a82f8 │ │ │ │ + bl 8a8300 │ │ │ │ strd r0, r1, [r4, #-8] │ │ │ │ ldr.w r0, [r6, #2328] @ 0x918 │ │ │ │ bl 2c8dd8 │ │ │ │ ldr.w r9, [r6, #2388] @ 0x954 │ │ │ │ mov r7, r0 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 36acd8 │ │ │ │ @@ -339667,28 +339669,28 @@ │ │ │ │ lsls r4, r3, #12 │ │ │ │ lsls r4, r3, #12 │ │ │ │ lsls r4, r3, #12 │ │ │ │ lsls r3, r0, #19 │ │ │ │ add.w r5, r6, #2416 @ 0x970 │ │ │ │ movs r0, #1 │ │ │ │ str.w r4, [r6, #2344] @ 0x928 │ │ │ │ - bl 88eba8 │ │ │ │ + bl 88ebb0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 8a82f8 │ │ │ │ + bl 8a8300 │ │ │ │ strd r0, r1, [r5, #-8] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 36ad16 │ │ │ │ movs r7, #1 │ │ │ │ ldr.w r0, [r6, #2328] @ 0x918 │ │ │ │ bl 2c8dd8 │ │ │ │ mov r9, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 88eba8 │ │ │ │ + bl 88ebb0 │ │ │ │ ldrh.w r3, [r6, #2302] @ 0x8fe │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ lsls r3, r3, #31 │ │ │ │ ite mi │ │ │ │ ldrbmi.w r3, [r6, #628] @ 0x274 │ │ │ │ ldrbpl.w r3, [r6, #372] @ 0x174 │ │ │ │ @@ -339756,28 +339758,28 @@ │ │ │ │ lsls r0, r3, #7 │ │ │ │ lsls r3, r3, #3 │ │ │ │ and.w r3, r3, #512 @ 0x200 │ │ │ │ and.w r0, r0, #256 @ 0x100 │ │ │ │ orrs r0, r3 │ │ │ │ orrs r0, r2 │ │ │ │ adds r0, #1 │ │ │ │ - bl 8a7ab8 │ │ │ │ + bl 8a7ac0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ smulbb r3, r3, r0 │ │ │ │ cmp r3, #1 │ │ │ │ ble.w 36acd8 │ │ │ │ cmp.w r3, #16000 @ 0x3e80 │ │ │ │ bgt.w 36acd8 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 8a82f8 │ │ │ │ + bl 8a8300 │ │ │ │ ldr.w r2, [r6, #2352] @ 0x930 │ │ │ │ ldr.w r3, [r6, #2380] @ 0x94c │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ mov sl, r1 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -340607,23 +340609,23 @@ │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ svc 196 @ 0xc4 │ │ │ │ lsls r5, r4, #3 │ │ │ │ svc 92 @ 0x5c │ │ │ │ lsls r5, r4, #3 │ │ │ │ - lsls r6, r2, #29 │ │ │ │ + lsls r6, r5, #29 │ │ │ │ lsls r1, r5, #1 │ │ │ │ add r4, sp, #64 @ 0x40 │ │ │ │ lsls r3, r2, #3 │ │ │ │ bpl.n 36b7ec │ │ │ │ lsls r5, r4, #3 │ │ │ │ bpl.n 36b8ec │ │ │ │ lsls r5, r4, #3 │ │ │ │ - lsls r4, r7, #12 │ │ │ │ + lsls r4, r2, #13 │ │ │ │ lsls r1, r5, #1 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr.w r2, [r6, #188] @ 0xbc │ │ │ │ add.w sl, r4, r3 │ │ │ │ and.w sl, sl, r2 │ │ │ │ ands r2, r4 │ │ │ │ cmp r2, sl │ │ │ │ @@ -340846,21 +340848,21 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #272 @ 0x110 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ add r7, pc, #600 @ (adr r7, 36bcc0 ) │ │ │ │ lsls r3, r2, #3 │ │ │ │ - movs r4, r4 │ │ │ │ + movs r4, r7 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - movs r4, r0 │ │ │ │ + movs r4, r3 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - str r6, [r3, #12] │ │ │ │ + str r6, [r6, #12] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r0, [r4, #24] │ │ │ │ + str r0, [r7, #24] │ │ │ │ lsls r5, r2, #1 │ │ │ │ │ │ │ │ 0036ba78 : │ │ │ │ ldrb.w r3, [r0, #1421] @ 0x58d │ │ │ │ lsls r3, r3, #31 │ │ │ │ ite mi │ │ │ │ submi.w r1, r1, #944 @ 0x3b0 │ │ │ │ @@ -340998,15 +341000,15 @@ │ │ │ │ uxtb r0, r0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - cdp2 0, 7, cr0, cr12, cr8, {3} │ │ │ │ + cdp2 0, 9, cr0, cr4, cr8, {3} │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 36ba98 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -341234,18 +341236,18 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldc2l 0, cr0, [r4, #-416] @ 0xfffffe60 │ │ │ │ - stc2l 0, cr0, [r2], {104} @ 0x68 │ │ │ │ - stc2 0, cr0, [r2], {104} @ 0x68 │ │ │ │ - @ instruction: 0xfb9c0068 │ │ │ │ + stc2l 0, cr0, [ip, #-416]! @ 0xfffffe60 │ │ │ │ + ldc2l 0, cr0, [sl], {104} @ 0x68 │ │ │ │ + ldc2 0, cr0, [sl], {104} @ 0x68 │ │ │ │ + @ instruction: 0xfbb40068 │ │ │ │ b.w 36bc30 │ │ │ │ │ │ │ │ 0036befc : │ │ │ │ cmp.w r1, #2048 @ 0x800 │ │ │ │ bge.n 36bf44 │ │ │ │ cmp.w r2, #2048 @ 0x800 │ │ │ │ push {r4, lr} │ │ │ │ @@ -341530,15 +341532,15 @@ │ │ │ │ bne.n 36c2f4 │ │ │ │ ldrb.w r3, [r4, #2428] @ 0x97c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36c340 │ │ │ │ mov r0, r9 │ │ │ │ bl 5740d4 │ │ │ │ mov r0, r9 │ │ │ │ - bl 89ddbc │ │ │ │ + bl 89ddc4 │ │ │ │ mov r0, r9 │ │ │ │ bl 52fcac │ │ │ │ ldr r3, [pc, #272] @ (36c380 ) │ │ │ │ str r0, [r4, #4] │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r4, #2208] @ 0x8a0 │ │ │ │ ldr r3, [pc, #268] @ (36c384 ) │ │ │ │ @@ -341586,15 +341588,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ clz r3, r2 │ │ │ │ b.n 36c1e6 │ │ │ │ mov.w r2, #1048576 @ 0x100000 │ │ │ │ movs r3, #1 │ │ │ │ b.n 36c1fc │ │ │ │ mov r0, r7 │ │ │ │ - bl 87eb14 │ │ │ │ + bl 87eb1c │ │ │ │ movs r0, #0 │ │ │ │ b.n 36c2be │ │ │ │ ldr r2, [pc, #152] @ (36c398 ) │ │ │ │ ldr r3, [pc, #152] @ (36c39c ) │ │ │ │ add r2, pc │ │ │ │ str.w r2, [r8, #2192] @ 0x890 │ │ │ │ add r3, pc │ │ │ │ @@ -341613,94 +341615,94 @@ │ │ │ │ ldr r1, [pc, #132] @ (36c3b0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #292 @ 0x124 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2233 @ 0x8b9 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 36c2fa │ │ │ │ ldr r3, [pc, #112] @ (36c3b4 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #112] @ (36c3b8 ) │ │ │ │ ldr r1, [pc, #116] @ (36c3bc ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #308 @ 0x134 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r1, r0 │ │ │ │ b.n 36c25a │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r3, {r3, r4, r5} │ │ │ │ lsls r5, r4, #3 │ │ │ │ lsrs r4, r0, #4 │ │ │ │ lsls r7, r6, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldmia r3!, {r1, r5} │ │ │ │ lsls r5, r4, #3 │ │ │ │ lsrs r0, r2, #2 │ │ │ │ lsls r7, r6, #3 │ │ │ │ - ldr r0, [r5, r7] │ │ │ │ + ldrh r0, [r0, r0] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r4, [r1, r7] │ │ │ │ + ldr r4, [r4, r7] │ │ │ │ lsls r5, r2, #1 │ │ │ │ bvs.n 36c36e │ │ │ │ vshr.u64 q15, , #1 │ │ │ │ vqshlu.s64 , , #63 @ 0x3f │ │ │ │ vqrdmlah.s , , d16[0] │ │ │ │ lsls r3, r2, #3 │ │ │ │ asrs r4, r1, #25 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r1, {r1, r3, r4, r5, r6} │ │ │ │ lsls r5, r4, #3 │ │ │ │ bge.n 36c382 │ │ │ │ vtbx.8 d28, {d15-d17}, d1 │ │ │ │ @ instruction: 0xffffcb99 │ │ │ │ vtbl.8 d28, {d15-d17}, d27 │ │ │ │ - vabdl.u , d15, d30 │ │ │ │ + @ instruction: 0xfffff746 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldr r4, [r5, r3] │ │ │ │ + ldr r4, [r0, r4] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r0, [r0, r0] │ │ │ │ + ldr r0, [r3, r0] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xf7100068 │ │ │ │ - stmia r4!, {r1, r2, r3, r4, r6} │ │ │ │ + @ instruction: 0xf7280068 │ │ │ │ + stmia r4!, {r1, r2, r4, r5, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r4, r0, #2 │ │ │ │ + asrs r4, r3, #2 │ │ │ │ lsls r6, r2, #1 │ │ │ │ │ │ │ │ 0036c3c0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r0 │ │ │ │ - bl 72f3a8 │ │ │ │ + bl 72f3b0 │ │ │ │ ldr r3, [pc, #128] @ (36c460 ) │ │ │ │ ldr r2, [pc, #132] @ (36c464 ) │ │ │ │ ldr r1, [pc, #132] @ (36c468 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [pc, #116] @ (36c46c ) │ │ │ │ add r1, pc │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ cbz r0, 36c44c │ │ │ │ ldr r3, [pc, #112] @ (36c470 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ str r3, [r5, #0] │ │ │ │ movs r0, #168 @ 0xa8 │ │ │ │ ldr r5, [pc, #104] @ (36c474 ) │ │ │ │ @@ -341733,26 +341735,26 @@ │ │ │ │ adds r3, #164 @ 0xa4 │ │ │ │ b.n 36c404 │ │ │ │ nop.w │ │ │ │ movs r0, r0 │ │ │ │ movs r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf6760068 │ │ │ │ - stmia r3!, {r2, r4, r7} │ │ │ │ + @ instruction: 0xf68e0068 │ │ │ │ + stmia r3!, {r2, r3, r5, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r4, [sp, #984] @ 0x3d8 │ │ │ │ + str r5, [sp, #56] @ 0x38 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r2, #254 @ 0xfe │ │ │ │ + cmp r3, #22 │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r4, [sp, #928] @ 0x3a0 │ │ │ │ lsls r3, r2, #3 │ │ │ │ ldr r4, [sp, #888] @ 0x378 │ │ │ │ lsls r3, r2, #3 │ │ │ │ - ldr r2, [r4, r0] │ │ │ │ + ldr r2, [r7, r0] │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r4, [sp, #616] @ 0x268 │ │ │ │ lsls r3, r2, #3 │ │ │ │ │ │ │ │ 0036c480 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -341856,21 +341858,21 @@ │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stmia r7!, {r5, r7} │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldc2 15, cr15, [r1], #-1020 @ 0xfffffc04 │ │ │ │ - ldrsb r0, [r4, r5] │ │ │ │ + ldrsb r0, [r7, r5] │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmia r7!, {r2, r4, r5} │ │ │ │ lsls r5, r4, #3 │ │ │ │ stmia r7!, {r2, r3} │ │ │ │ lsls r5, r4, #3 │ │ │ │ - stmia r5!, {r2, r3, r5, r7} │ │ │ │ + stmia r5!, {r2, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #120] @ (36c62c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -341935,15 +341937,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #784] @ (36c950 ) │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r7, #7 │ │ │ │ lsls r7, r6, #3 │ │ │ │ - b.w 882e2c │ │ │ │ + b.w 882e34 │ │ │ │ │ │ │ │ 0036c64c : │ │ │ │ subs r3, r1, #0 │ │ │ │ blt.n 36c6aa │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -342109,18 +342111,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (36c7f4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ lsrs r4, r3, #2 │ │ │ │ lsls r7, r6, #3 │ │ │ │ - @ instruction: 0xf3be0068 │ │ │ │ - strb r4, [r2, r3] │ │ │ │ + @ instruction: 0xf3d60068 │ │ │ │ + strb r4, [r5, r3] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r6, [r5, r3] │ │ │ │ + strb r6, [r0, r4] │ │ │ │ lsls r5, r2, #1 │ │ │ │ │ │ │ │ 0036c7f8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -342168,18 +342170,18 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ lsrs r0, r2, #32 │ │ │ │ lsls r7, r6, #3 │ │ │ │ - @ instruction: 0xf3340068 │ │ │ │ - strb r2, [r1, r1] │ │ │ │ + @ instruction: 0xf34c0068 │ │ │ │ + strb r2, [r4, r1] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r6, [r7, r1] │ │ │ │ + strb r6, [r2, r2] │ │ │ │ lsls r5, r2, #1 │ │ │ │ │ │ │ │ 0036c884 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -342234,15 +342236,15 @@ │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 28b740 │ │ │ │ lsls r0, r5, #28 │ │ │ │ lsls r7, r6, #3 │ │ │ │ ldr r0, [pc, #8] @ (36c920 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 732a90 │ │ │ │ + b.w 732a98 │ │ │ │ nop │ │ │ │ ldr r1, [sp, #896] @ 0x380 │ │ │ │ lsls r3, r2, #3 │ │ │ │ ldr.w ip, [pc, #64] @ 36c968 │ │ │ │ ldr r3, [pc, #64] @ (36c96c ) │ │ │ │ add ip, pc │ │ │ │ strb.w r2, [r0, #248] @ 0xf8 │ │ │ │ @@ -342264,24 +342266,24 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36c938 │ │ │ │ ldr r0, [pc, #24] @ (36c978 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ stmia r3!, {r1, r4} │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r7, #108] @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r4, r6] │ │ │ │ + strh r6, [r7, r6] │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr.w ip, [pc, #64] @ 36c9c0 │ │ │ │ ldr r3, [pc, #64] @ (36c9c4 ) │ │ │ │ add ip, pc │ │ │ │ strb.w r2, [r0, #244] @ 0xf4 │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -342301,24 +342303,24 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36c990 │ │ │ │ ldr r0, [pc, #24] @ (36c9d0 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ stmia r2!, {r1, r3, r4, r5, r7} │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r4, r5] │ │ │ │ + strh r6, [r7, r5] │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #156] @ (36ca84 ) │ │ │ │ @@ -342326,15 +342328,15 @@ │ │ │ │ movs r3, #19 │ │ │ │ ldr r1, [pc, #160] @ (36ca8c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [pc, #148] @ (36ca90 ) │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 32b568 │ │ │ │ ldr r1, [pc, #136] @ (36ca94 ) │ │ │ │ @@ -342382,32 +342384,32 @@ │ │ │ │ bl 2c8a48 │ │ │ │ mov.w r2, #800 @ 0x320 │ │ │ │ mov r1, r2 │ │ │ │ str.w r0, [r5, #252] @ 0xfc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2c8d30 │ │ │ │ - @ instruction: 0xf1e40068 │ │ │ │ - strh r6, [r0, r5] │ │ │ │ + @ instruction: 0xf1fc0068 │ │ │ │ + strh r6, [r3, r5] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r2, [r4, r5] │ │ │ │ + strh r2, [r7, r5] │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsls r7, r5, #8 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f32 , , │ │ │ │ lsls r7, r2, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r0, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r4, #27 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 7, pc, cr3, cr15, {7} @ │ │ │ │ lsls r7, r2, #25 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r0, r4] │ │ │ │ + strh r4, [r3, r4] │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r0, [sp, #584] @ 0x248 │ │ │ │ lsls r3, r2, #3 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -342436,15 +342438,15 @@ │ │ │ │ cbnz r3, 36cb54 │ │ │ │ ldrb.w r1, [r0, #113] @ 0x71 │ │ │ │ add.w r3, r0, #96 @ 0x60 │ │ │ │ lsrs r1, r1, #7 │ │ │ │ ldr.w r0, [r2, #240] @ 0xf0 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr.w ip, [r3, #12] │ │ │ │ ldr r0, [r3, #16] │ │ │ │ ldr r1, [r3, #8] │ │ │ │ adds r0, r0, r0 │ │ │ │ ldr.w lr, [r3, #20] │ │ │ │ @@ -342481,24 +342483,24 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36cae2 │ │ │ │ ldr r0, [pc, #28] @ (36cb94 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ stmia r1!, {r1, r4, r5, r6} │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r5, #0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r5, r7] │ │ │ │ + strh r4, [r0, r0] │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ (36cc10 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -342507,25 +342509,25 @@ │ │ │ │ ldr r1, [pc, #104] @ (36cc18 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #8 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #88] @ (36cc1c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #88] @ (36cc20 ) │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #72] @ (36cc24 ) │ │ │ │ ldr r3, [pc, #76] @ (36cc28 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #76] @ (36cc2c ) │ │ │ │ str r2, [r5, #72] @ 0x48 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #72] @ (36cc30 ) │ │ │ │ @@ -342543,27 +342545,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - bic.w r0, r0, #104 @ 0x68 │ │ │ │ - cbnz r6, 36cc94 │ │ │ │ + bics.w r0, r8, #104 @ 0x68 │ │ │ │ + pop {r1, r2, r3} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r2, r3, #32 │ │ │ │ + lsrs r2, r6, #32 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cbnz r6, 36cc9e │ │ │ │ - lsls r3, r2, #1 │ │ │ │ pop {r1, r2, r4} │ │ │ │ lsls r3, r2, #1 │ │ │ │ + pop {r1, r2, r3, r5} │ │ │ │ + lsls r3, r2, #1 │ │ │ │ ldc2l 15, cr15, [r5, #1020]! @ 0x3fc │ │ │ │ str r7, [sp, #88] @ 0x58 │ │ │ │ lsls r3, r2, #3 │ │ │ │ - str r2, [r2, r6] │ │ │ │ + str r2, [r5, r6] │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsls r3, r6, #29 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -342623,37 +342625,37 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36cc6a │ │ │ │ ldr r0, [pc, #56] @ (36cd04 ) │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #40] @ (36cd08 ) │ │ │ │ uxtb r1, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldrb.w ip, [r5, #250] @ 0xfa │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 36cc66 │ │ │ │ nop {15} │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #768] @ (36d004 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r6, r3] │ │ │ │ + str r2, [r1, r4] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r6, [r0, r3] │ │ │ │ + str r6, [r3, r3] │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r2, [pc, #56] @ (36cd48 ) │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ ldr r3, [pc, #56] @ (36cd4c ) │ │ │ │ add r2, pc │ │ │ │ strb.w r1, [r0, #256] @ 0x100 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -342673,24 +342675,24 @@ │ │ │ │ ldr r3, [pc, #28] @ (36cd54 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36cd1e │ │ │ │ ldr r0, [pc, #20] @ (36cd58 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ itet cs │ │ │ │ lslcs r5, r4, #3 │ │ │ │ subcc r0, #8 │ │ │ │ movcs r0, r0 │ │ │ │ asrs r0, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r4, r1] │ │ │ │ + str r6, [r7, r1] │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ @@ -342765,15 +342767,15 @@ │ │ │ │ ldr r3, [pc, #112] @ (36ceac ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36cda2 │ │ │ │ ldr r0, [pc, #104] @ (36ceb0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 36cda2 │ │ │ │ lsl.w r3, r9, r6 │ │ │ │ strb.w fp, [r8, #-8] │ │ │ │ orrs r3, r1 │ │ │ │ uxtb r1, r3 │ │ │ │ ldr r3, [pc, #72] @ (36cea4 ) │ │ │ │ strb.w r1, [r5, #256] @ 0x100 │ │ │ │ @@ -342789,15 +342791,15 @@ │ │ │ │ ldr r3, [pc, #56] @ (36ceac ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 36cdc2 │ │ │ │ ldr r0, [pc, #52] @ (36ceb4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldrb.w r1, [r5, #256] @ 0x100 │ │ │ │ b.n 36cdc2 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -342808,17 +342810,17 @@ │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #392] @ (36d03c ) │ │ │ │ + ldr r7, [pc, #488] @ (36d09c ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r7, [pc, #168] @ (36cf60 ) │ │ │ │ + ldr r7, [pc, #264] @ (36cfc0 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldrb.w r2, [r0, #246] @ 0xf6 │ │ │ │ sub sp, #20 │ │ │ │ @@ -342899,15 +342901,15 @@ │ │ │ │ ldr r3, [pc, #228] @ (36d094 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36cf70 │ │ │ │ ldr r0, [pc, #220] @ (36d098 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 36cf70 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -342926,15 +342928,15 @@ │ │ │ │ bpl.n 36cf2e │ │ │ │ ldr r0, [pc, #176] @ (36d0a0 ) │ │ │ │ mov r2, r7 │ │ │ │ adds r1, r4, #2 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr.w r2, [fp] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 36cf2e │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -342942,15 +342944,15 @@ │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ tst.w r2, #32768 @ 0x8000 │ │ │ │ beq.n 36cf2e │ │ │ │ mov r2, r6 │ │ │ │ adds r1, r4, #1 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr.w r2, [fp] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 36cf2e │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -342959,15 +342961,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 36cf2e │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 36cf2e │ │ │ │ add.w r1, r0, #192 @ 0xc0 │ │ │ │ add.w r3, r0, #144 @ 0x90 │ │ │ │ mov r2, r1 │ │ │ │ ldr r6, [r3, #0] │ │ │ │ adds r3, #16 │ │ │ │ @@ -342987,19 +342989,19 @@ │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #944] @ (36d44c ) │ │ │ │ + ldr r6, [pc, #16] @ (36d0ac ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ adds r4, r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #984] @ (36d47c ) │ │ │ │ + ldr r6, [pc, #56] @ (36d0dc ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #76] @ (36d104 ) │ │ │ │ @@ -343030,25 +343032,25 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36d0ca │ │ │ │ ldr r0, [pc, #32] @ (36d114 ) │ │ │ │ ldr r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ nop │ │ │ │ cbnz r2, 36d168 │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r7, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #104] @ (36d180 ) │ │ │ │ + ldr r5, [pc, #200] @ (36d1e0 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldrb.w r3, [r0, #247] @ 0xf7 │ │ │ │ sub sp, #12 │ │ │ │ @@ -343190,25 +343192,25 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 36d154 │ │ │ │ ldr r0, [pc, #32] @ (36d2ec ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ bl 28e4fc │ │ │ │ cbnz r0, 36d320 │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r2, #36] @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #368] @ (36d460 ) │ │ │ │ + ldr r3, [pc, #464] @ (36d4c0 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #76] @ (36d350 ) │ │ │ │ @@ -343239,25 +343241,25 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36d316 │ │ │ │ ldr r0, [pc, #32] @ (36d360 ) │ │ │ │ ldr r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ nop │ │ │ │ cbnz r6, 36d360 │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #1016] @ (36d75c ) │ │ │ │ + ldr r3, [pc, #88] @ (36d3bc ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #168] @ (36d420 ) │ │ │ │ @@ -343265,15 +343267,15 @@ │ │ │ │ movs r5, #0 │ │ │ │ ldr r1, [pc, #172] @ (36d428 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r6, [pc, #160] @ (36d42c ) │ │ │ │ mov r4, r0 │ │ │ │ mov.w r3, #16777216 @ 0x1000000 │ │ │ │ strh.w r5, [r0, #248] @ 0xf8 │ │ │ │ movs r2, #48 @ 0x30 │ │ │ │ str.w r3, [r0, #244] @ 0xf4 │ │ │ │ mov r1, r5 │ │ │ │ @@ -343319,42 +343321,42 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36d3b6 │ │ │ │ ldr r0, [pc, #40] @ (36d43c ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 36d3b6 │ │ │ │ nop │ │ │ │ - @ instruction: 0xe8540068 │ │ │ │ - ldr r1, [pc, #728] @ (36d700 ) │ │ │ │ + strd r0, r0, [ip], #-416 @ 0x1a0 │ │ │ │ + ldr r1, [pc, #824] @ (36d760 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r1, [pc, #840] @ (36d774 ) │ │ │ │ + ldr r1, [pc, #936] @ (36d7d4 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ @ instruction: 0xb89c │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #584] @ (36d688 ) │ │ │ │ + ldr r1, [pc, #680] @ (36d6e8 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ │ │ │ │ 0036d440 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #156] @ (36d4f0 ) │ │ │ │ add r1, pc │ │ │ │ - bl 732e70 │ │ │ │ + bl 732e78 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 36d4e6 │ │ │ │ movs r2, #3 │ │ │ │ movs r3, #0 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ ldr r0, [pc, #140] @ (36d4f4 ) │ │ │ │ @@ -343407,21 +343409,21 @@ │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.w 2f9350 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ b.n 36d464 │ │ │ │ - lsls r2, r7, #9 │ │ │ │ + lsls r2, r2, #10 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r2, [pc, #648] @ (36d780 ) │ │ │ │ + ldr r2, [pc, #744] @ (36d7e0 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r2, [pc, #512] @ (36d6fc ) │ │ │ │ + ldr r2, [pc, #608] @ (36d75c ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r2, [pc, #376] @ (36d678 ) │ │ │ │ + ldr r2, [pc, #472] @ (36d6d8 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ sub.w r3, r0, #1768 @ 0x6e8 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov r6, r1 │ │ │ │ add.w r1, r3, #69632 @ 0x11000 │ │ │ │ ldr.w r4, [r1, #388] @ 0x184 │ │ │ │ lsls r4, r4, #15 │ │ │ │ @@ -343497,15 +343499,15 @@ │ │ │ │ add.w r9, r9, #1 │ │ │ │ adds r5, #8 │ │ │ │ cmp sl, r6 │ │ │ │ bne.n 36d552 │ │ │ │ b.n 36d5ca │ │ │ │ ldr r0, [pc, #4] @ (36d5f0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ ldrh r6, [r3, #44] @ 0x2c │ │ │ │ lsls r3, r2, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r3, r0 │ │ │ │ @@ -343590,15 +343592,15 @@ │ │ │ │ bl 368ec4 │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ bl 36a218 │ │ │ │ mul.w r1, r4, r5 │ │ │ │ bic.w r0, sl, #4160749568 @ 0xf8000000 │ │ │ │ - bl 8a7a9c │ │ │ │ + bl 8a7aa4 │ │ │ │ mov r7, r0 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 36d7e2 │ │ │ │ movs r2, #9 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ bl 368ec4 │ │ │ │ @@ -343648,15 +343650,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bpl.n 36d72c │ │ │ │ ldr r0, [pc, #92] @ (36d80c ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ mov.w r9, #15 │ │ │ │ mov.w fp, #15 │ │ │ │ b.n 36d688 │ │ │ │ mov.w r9, #8 │ │ │ │ mov.w fp, #8 │ │ │ │ b.n 36d688 │ │ │ │ mov.w r9, #16 │ │ │ │ @@ -343668,26 +343670,26 @@ │ │ │ │ movs r2, #8 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r1, #0 │ │ │ │ bl 368ec4 │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 8a7840 │ │ │ │ + bl 8a7848 │ │ │ │ movs r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 36a218 │ │ │ │ b.n 36d71a │ │ │ │ nop │ │ │ │ @ instruction: 0xb62e │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bx lr │ │ │ │ + @ instruction: 0x478e │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3024] @ 0xbd0 │ │ │ │ ldr r5, [pc, #248] @ (36d91c ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -343854,35 +343856,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #140] @ (36da9c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #128] @ (36daa0 ) │ │ │ │ ldr r1, [pc, #128] @ (36daa4 ) │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #11 │ │ │ │ add r2, pc │ │ │ │ adds r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r1, [pc, #112] @ (36daa8 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 72f324 │ │ │ │ + bl 72f32c │ │ │ │ ldr r1, [pc, #104] @ (36daac ) │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #5 │ │ │ │ add r1, pc │ │ │ │ - bl 72dfb4 │ │ │ │ + bl 72dfbc │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #96] @ (36dab0 ) │ │ │ │ movs r0, #0 │ │ │ │ orr.w r3, r3, #32 │ │ │ │ ldr r2, [pc, #92] @ (36dab4 ) │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ @@ -343903,40 +343905,40 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - b.n 36deb8 │ │ │ │ + b.n 36dee8 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - add r5, sp, #616 @ 0x268 │ │ │ │ + add r5, sp, #712 @ 0x2c8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrsh.w r0, [lr, #85] @ 0x55 │ │ │ │ - str r2, [r5, #36] @ 0x24 │ │ │ │ + ldr??.w r0, [r6, #85] @ 0x55 │ │ │ │ + str r2, [r0, #40] @ 0x28 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf3920053 │ │ │ │ + usat r0, #19, sl, asr #1 │ │ │ │ lsls r7, r3, #16 │ │ │ │ movs r0, r0 │ │ │ │ str r3, [sp, #312] @ 0x138 │ │ │ │ lsls r1, r4, #3 │ │ │ │ - add sl, ip │ │ │ │ + add sl, pc │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsls r3, r0, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #8] @ (36dac8 ) │ │ │ │ ldr r1, [pc, #12] @ (36dacc ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - b.w 736a68 │ │ │ │ - add ip, r1 │ │ │ │ + b.w 736a70 │ │ │ │ + add ip, r4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add lr, r5 │ │ │ │ + add lr, r8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 36db18 │ │ │ │ sub sp, #8 │ │ │ │ @@ -343944,29 +343946,29 @@ │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ ldr r1, [pc, #52] @ (36db20 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r4, r0 │ │ │ │ add.w r4, r4, #4096 @ 0x1000 │ │ │ │ add.w r0, r0, #69120 @ 0x10e00 │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ - bl 88e7ec │ │ │ │ + bl 88e7f4 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2c8bfc │ │ │ │ - b.n 36dd88 │ │ │ │ + b.n 36ddb8 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - add ip, r1 │ │ │ │ + add ip, r4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add sl, r4 │ │ │ │ + add sl, r7 │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #688] @ (36dde8 ) │ │ │ │ sub sp, #32 │ │ │ │ @@ -343976,15 +343978,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ mov r5, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r6, r0, #65536 @ 0x10000 │ │ │ │ ldr r4, [pc, #668] @ (36ddf4 ) │ │ │ │ ldr.w r7, [r6, #4016] @ 0xfb0 │ │ │ │ add r4, pc │ │ │ │ mov sl, r4 │ │ │ │ mov r4, r0 │ │ │ │ cbz r7, 36db8e │ │ │ │ @@ -343999,15 +344001,15 @@ │ │ │ │ add r1, pc │ │ │ │ blx 28d2ec │ │ │ │ movw r3, #20825 @ 0x5159 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 36ddca │ │ │ │ ldr r0, [pc, #632] @ (36de00 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f0c8 │ │ │ │ + bl 87f0d0 │ │ │ │ ldrh.w r3, [r6, #4020] @ 0xfb4 │ │ │ │ movw r2, #20550 @ 0x5046 │ │ │ │ movw r1, #20825 @ 0x5159 │ │ │ │ cmp r3, r2 │ │ │ │ it ne │ │ │ │ cmpne r3, r1 │ │ │ │ ite ne │ │ │ │ @@ -344053,15 +344055,15 @@ │ │ │ │ ldr r1, [pc, #512] @ (36de0c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r3, r7 │ │ │ │ add.w r7, r4, #4096 @ 0x1000 │ │ │ │ movs r1, #0 │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ bl 2c8a48 │ │ │ │ str r0, [r7, #0] │ │ │ │ ldrb.w r3, [r6, #4024] @ 0xfb8 │ │ │ │ @@ -344081,63 +344083,63 @@ │ │ │ │ add.w r0, r6, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #20] │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov r7, r2 │ │ │ │ mov r9, r1 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [pc, #448] @ (36de24 ) │ │ │ │ add r1, pc │ │ │ │ bl 382f9c │ │ │ │ add.w r2, r4, #69120 @ 0x10e00 │ │ │ │ mov r1, r0 │ │ │ │ mov r8, r0 │ │ │ │ add.w r0, r2, #488 @ 0x1e8 │ │ │ │ str r2, [sp, #24] │ │ │ │ bl 3876e0 │ │ │ │ ldr r0, [pc, #428] @ (36de28 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72ec1c │ │ │ │ + bl 72ec24 │ │ │ │ ldr r2, [pc, #424] @ (36de2c ) │ │ │ │ ldr r1, [pc, #424] @ (36de30 ) │ │ │ │ add.w r3, r6, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movs r1, #80 @ 0x50 │ │ │ │ str r0, [sp, #28] │ │ │ │ bl 38301c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [pc, #388] @ (36de34 ) │ │ │ │ mov r9, r0 │ │ │ │ add.w r3, r6, #80 @ 0x50 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ add.w r6, r4, #69632 @ 0x11000 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [pc, #364] @ (36de38 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ add.w r7, r6, #176 @ 0xb0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ - bl 72ef2c │ │ │ │ + bl 72ef34 │ │ │ │ vldr d7, [pc, #236] @ 36ddd0 │ │ │ │ ldr r2, [pc, #340] @ (36de3c ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #340] @ (36de40 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -344178,43 +344180,43 @@ │ │ │ │ movs r1, #0 │ │ │ │ strb.w r3, [r2, #61] @ 0x3d │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ add r5, pc │ │ │ │ mov r2, r3 │ │ │ │ str r4, [sp, #8] │ │ │ │ strd r1, r5, [sp] │ │ │ │ - bl 88e758 │ │ │ │ + bl 88e760 │ │ │ │ add sp, #32 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr.w r3, [r4, #1948] @ 0x79c │ │ │ │ cmp r3, #15 │ │ │ │ bhi.w 36dbc2 │ │ │ │ ldr r0, [pc, #196] @ (36de4c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f0c8 │ │ │ │ + bl 87f0d0 │ │ │ │ movs r3, #16 │ │ │ │ str.w r3, [r4, #1948] @ 0x79c │ │ │ │ b.n 36dbc2 │ │ │ │ ldr r3, [pc, #184] @ (36de50 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #184] @ (36de54 ) │ │ │ │ ldr r1, [pc, #184] @ (36de58 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #977 @ 0x3d1 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ add sp, #32 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -344225,67 +344227,67 @@ │ │ │ │ ands r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #4 │ │ │ │ ... │ │ │ │ movs r0, r0 │ │ │ │ - b.n 36dfb0 │ │ │ │ + b.n 36dfe0 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - add r2, r7 │ │ │ │ + add r2, sl │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r6, r9 │ │ │ │ + add r6, ip │ │ │ │ lsls r5, r2, #1 │ │ │ │ sub sp, #392 @ 0x188 │ │ │ │ lsls r5, r4, #3 │ │ │ │ - add r6, r6 │ │ │ │ + add r6, r9 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r2, r6 │ │ │ │ + add r2, r9 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r0, r5 │ │ │ │ + add r0, r8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 36de34 │ │ │ │ + b.n 36de64 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - add r3, sp, #632 @ 0x278 │ │ │ │ + add r3, sp, #728 @ 0x2d8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xf7c40055 │ │ │ │ + @ instruction: 0xf7dc0055 │ │ │ │ ldc2l 15, cr15, [r3], #1020 @ 0x3fc │ │ │ │ str.w pc, [r3, #4095] @ 0xfff │ │ │ │ - svc 216 @ 0xd8 │ │ │ │ + svc 240 @ 0xf0 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - add r3, sp, #392 @ 0x188 │ │ │ │ + add r3, sp, #488 @ 0x1e8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xf7840055 │ │ │ │ - mvns r6, r7 │ │ │ │ + @ instruction: 0xf79c0055 │ │ │ │ + add r6, r2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp r3, #196 @ 0xc4 │ │ │ │ + cmp r3, #220 @ 0xdc │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r2, [r7, #56] @ 0x38 │ │ │ │ + strh r2, [r2, #58] @ 0x3a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r6, [r1, #58] @ 0x3a │ │ │ │ + strh r6, [r4, #58] @ 0x3a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - it │ │ │ │ - lsl r7, r2, #1 │ │ │ │ + stmia r0!, {r4} │ │ │ │ + lsls r7, r2, #1 │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r3, #52] @ 0x34 │ │ │ │ lsls r3, r2, #3 │ │ │ │ - muls r0, r7 │ │ │ │ + bics r0, r2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - muls r0, r5 │ │ │ │ + bics r0, r0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsls r5, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, r6 │ │ │ │ + cmn r0, r1 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - udf #130 @ 0x82 │ │ │ │ + udf #154 @ 0x9a │ │ │ │ lsls r0, r5, #1 │ │ │ │ - negs r0, r3 │ │ │ │ + negs r0, r6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - tst r6, r7 │ │ │ │ + negs r6, r2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #96] @ (36decc ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -344293,19 +344295,19 @@ │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ ldr r1, [pc, #96] @ (36ded4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #69120 @ 0x10e00 │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ - bl 88e7ec │ │ │ │ + bl 88e7f4 │ │ │ │ add.w r3, r4, #69632 @ 0x11000 │ │ │ │ mov r0, r4 │ │ │ │ ldrd r3, r2, [r3, #380] @ 0x17c │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ @@ -344319,34 +344321,34 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ble.n 36de28 │ │ │ │ + ble.n 36de58 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - asrs r6, r0 │ │ │ │ + asrs r6, r3 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r2, r3 │ │ │ │ + asrs r2, r6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 88eba8 │ │ │ │ + bl 88ebb0 │ │ │ │ movw ip, #20522 @ 0x502a │ │ │ │ movt ip, #254 @ 0xfe │ │ │ │ adds.w r2, r0, ip │ │ │ │ add.w r0, r4, #69120 @ 0x10e00 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ - bl 88ead4 │ │ │ │ + bl 88eadc │ │ │ │ add.w r2, r4, #69632 @ 0x11000 │ │ │ │ mov r0, r4 │ │ │ │ ldrd r1, r3, [r2, #380] @ 0x17c │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str.w r3, [r2, #384] @ 0x180 │ │ │ │ tst r3, r1 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ @@ -344468,15 +344470,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r0, [pc, #3240] @ 36ed04 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ strd r6, r7, [sp, #8] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 36e0c4 │ │ │ │ sub.w r3, r2, #5216 @ 0x1460 │ │ │ │ subs r3, #28 │ │ │ │ orrs r3, r5 │ │ │ │ beq.w 36eb6e │ │ │ │ movw r3, #5245 @ 0x147d │ │ │ │ cmp r2, r3 │ │ │ │ @@ -345021,15 +345023,15 @@ │ │ │ │ ldr.w r3, [pc, #1624] @ 36ed00 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.w 36e01e │ │ │ │ ldr.w r0, [pc, #1616] @ 36ed08 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 36e01e │ │ │ │ add.w r6, r0, #69632 @ 0x11000 │ │ │ │ subs.w r2, r4, #100 @ 0x64 │ │ │ │ ldr.w r6, [r6, #404] @ 0x194 │ │ │ │ b.n 36e644 │ │ │ │ add.w r6, r0, #69632 @ 0x11000 │ │ │ │ subs.w r2, r4, #96 @ 0x60 │ │ │ │ @@ -345539,27 +345541,27 @@ │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r0, #72] @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - eors r0, r1 │ │ │ │ + eors r0, r4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - subs r1, #200 @ 0xc8 │ │ │ │ + subs r1, #224 @ 0xe0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldmia r7, {r5, r6, r7} │ │ │ │ + ldmia r7, {r3, r4, r5, r6, r7} │ │ │ │ lsls r0, r5, #1 │ │ │ │ - strh r0, [r5, #44] @ 0x2c │ │ │ │ + strh r0, [r0, #46] @ 0x2e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r7!, {r1, r3, r4, r5} │ │ │ │ + ldmia r7!, {r1, r4, r6} │ │ │ │ lsls r0, r5, #1 │ │ │ │ - strh r0, [r3, #32] │ │ │ │ + strh r0, [r6, #32] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r4, [r5, #32] │ │ │ │ + strh r4, [r0, #34] @ 0x22 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ subs r2, r4, #4 │ │ │ │ str r3, [sp, #0] │ │ │ │ sbc.w r3, r5, #0 │ │ │ │ adds r2, r2, r1 │ │ │ │ adc.w r3, r3, #0 │ │ │ │ @@ -346892,15 +346894,15 @@ │ │ │ │ bpl.w 36edb8 │ │ │ │ ldr.w r0, [pc, #1248] @ 3702d4 │ │ │ │ str.w lr, [sp] │ │ │ │ add r0, pc │ │ │ │ strd r4, r8, [sp, #8] │ │ │ │ strd r3, r2, [sp, #24] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldrd r3, r2, [sp, #24] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.w 36edb8 │ │ │ │ sub.w r2, r2, #5888 @ 0x1700 │ │ │ │ orrs r2, r3 │ │ │ │ bne.w 36ed80 │ │ │ │ add.w r3, r5, #65536 @ 0x10000 │ │ │ │ @@ -346928,15 +346930,15 @@ │ │ │ │ bl 36a85c │ │ │ │ lsrs r2, r4, #24 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ movw r1, #969 @ 0x3c9 │ │ │ │ b.w 36f3be │ │ │ │ add.w r0, r5, #69120 @ 0x10e00 │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ - bl 88e7ec │ │ │ │ + bl 88e7f4 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r3, r2, [r6, #380] @ 0x17c │ │ │ │ tst r2, r3 │ │ │ │ b.n 36f98e │ │ │ │ ubfx r2, r4, #16, #8 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ movw r1, #967 @ 0x3c7 │ │ │ │ @@ -347230,15 +347232,15 @@ │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 36ed80 │ │ │ │ ldr r0, [pc, #164] @ (3702d8 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ add sp, #32 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ ldr.w r3, [r5, #1944] @ 0x798 │ │ │ │ bic.w r6, r6, #2147483648 @ 0x80000000 │ │ │ │ subs r3, r3, r1 │ │ │ │ cmp r3, r6 │ │ │ │ bcc.w 36ed80 │ │ │ │ ldr.w r3, [r5, #1772] @ 0x6ec │ │ │ │ subs r1, #1 │ │ │ │ @@ -347284,27 +347286,27 @@ │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ cmp r0, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #210 @ 0xd2 │ │ │ │ + movs r2, #234 @ 0xea │ │ │ │ lsls r5, r2, #1 │ │ │ │ - subs r6, r7, #2 │ │ │ │ + subs r6, r2, #3 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cbnz r0, 3702fe │ │ │ │ + cbnz r0, 370304 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldr r0, [r0, #116] @ 0x74 │ │ │ │ + ldr r0, [r3, #116] @ 0x74 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cbnz r2, 370300 │ │ │ │ + cbnz r2, 370306 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldr r0, [r0, #100] @ 0x64 │ │ │ │ + ldr r0, [r3, #100] @ 0x64 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [r2, #100] @ 0x64 │ │ │ │ + ldr r4, [r5, #100] @ 0x64 │ │ │ │ lsls r4, r2, #1 │ │ │ │ │ │ │ │ 003702f0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -347377,15 +347379,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #21 │ │ │ │ bpl.n 3703f6 │ │ │ │ ldr.w r0, [pc, #1368] @ 370928 │ │ │ │ add r0, pc │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ ldr.w r3, [pc, #1348] @ 370924 │ │ │ │ ldr.w r4, [r8, r3] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ lsls r6, r3, #21 │ │ │ │ bmi.n 370432 │ │ │ │ ldr.w r0, [pc, #1340] @ 37092c │ │ │ │ lsls r5, r3, #20 │ │ │ │ @@ -347410,15 +347412,15 @@ │ │ │ │ lsls r4, r3, #20 │ │ │ │ bpl.n 3703f6 │ │ │ │ ldr.w r0, [pc, #1284] @ 370930 │ │ │ │ add r0, pc │ │ │ │ b.n 3703d4 │ │ │ │ ldr.w r0, [pc, #1280] @ 370934 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 3703ec │ │ │ │ ldr.w r2, [r4, #1504] @ 0x5e0 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ add r2, r7 │ │ │ │ mla r2, r9, r2, r5 │ │ │ │ add r2, fp │ │ │ │ @@ -347441,15 +347443,15 @@ │ │ │ │ bpl.n 3703f6 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr.w r0, [pc, #1200] @ 370938 │ │ │ │ ubfx r1, r3, #16, #8 │ │ │ │ add r0, pc │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ ldr.w r3, [pc, #1160] @ 370924 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ b.n 3703ec │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 370476 │ │ │ │ ldrb.w r8, [r6, #3205] @ 0xc85 │ │ │ │ @@ -347851,41 +347853,41 @@ │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr.w r3, [r4, #1504] @ 0x5e0 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ b.n 37063e │ │ │ │ nop │ │ │ │ ldrh r6, [r3, #8] │ │ │ │ lsls r5, r4, #3 │ │ │ │ - cbnz r4, 370936 │ │ │ │ + cbnz r4, 37093c │ │ │ │ lsls r0, r5, #1 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r4, #6 │ │ │ │ + adds r6, r7, #6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r2, r4, #5 │ │ │ │ + adds r2, r7, #5 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r6, r6, #4 │ │ │ │ + adds r6, r1, #5 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r2, r0, #4 │ │ │ │ + adds r2, r3, #4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r2, r4, #4 │ │ │ │ + adds r2, r7, #4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - subs r0, r0, r1 │ │ │ │ + subs r0, r3, r1 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - push {r2, r3} │ │ │ │ + push {r2, r5} │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldr r0, [r2, #20] │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ lsls r4, r2, #1 │ │ │ │ │ │ │ │ 00370948 : │ │ │ │ ldr r0, [pc, #4] @ (370950 ) │ │ │ │ add r0, pc │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - ldrb r2, [r6, #25] │ │ │ │ + ldrb r2, [r1, #26] │ │ │ │ lsls r6, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ adds r1, #16 │ │ │ │ add.w lr, r2, #4294967295 @ 0xffffffff │ │ │ │ ldrb.w r4, [lr, #1]! │ │ │ │ @@ -348048,21 +348050,21 @@ │ │ │ │ lsls r1, r3, #31 │ │ │ │ bmi.n 370b74 │ │ │ │ ldr.w r3, [r0, #796] @ 0x31c │ │ │ │ cbnz r3, 370b6c │ │ │ │ ldr.w r1, [r0, #808] @ 0x328 │ │ │ │ cbnz r1, 370b74 │ │ │ │ mov r0, r2 │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ ldr.w r3, [r0, #256] @ 0x100 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 370b60 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r2 │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #656] @ 370e20 │ │ │ │ cmp r2, #21 │ │ │ │ @@ -348267,41 +348269,41 @@ │ │ │ │ b.n 370dba │ │ │ │ ldr r1, [pc, #72] @ (370e28 ) │ │ │ │ ldr r0, [pc, #72] @ (370e2c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ ldr.w r2, [r4, #280] @ 0x118 │ │ │ │ ldr r3, [r2, #88] @ 0x58 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str r3, [r2, #88] @ 0x58 │ │ │ │ ldr.w r3, [r4, #280] @ 0x118 │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ lsls r0, r2, #30 │ │ │ │ bmi.n 370e0e │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #244] @ 0xf4 │ │ │ │ b.n 370bae │ │ │ │ ldr r0, [r3, #120] @ 0x78 │ │ │ │ movs r1, #1 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ b.n 370e06 │ │ │ │ lsls r0, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r5, #4] │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #904 @ 0x388 │ │ │ │ + add r6, sp, #1000 @ 0x3e8 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - asrs r4, r5, #15 │ │ │ │ + asrs r4, r0, #16 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #364] @ (370fac ) │ │ │ │ cmp r2, #21 │ │ │ │ @@ -348422,23 +348424,23 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #20] @ (370fb4 ) │ │ │ │ ldr r0, [pc, #24] @ (370fb8 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #16 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 370e56 │ │ │ │ ldrb r6, [r6, #23] │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #144 @ 0x90 │ │ │ │ + add r5, sp, #240 @ 0xf0 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - asrs r6, r5, #8 │ │ │ │ + asrs r6, r0, #9 │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r1, [pc, #676] @ (371274 ) │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ @@ -348652,15 +348654,15 @@ │ │ │ │ str r3, [sp, #32] │ │ │ │ blx 28e0c0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r0, r3 │ │ │ │ bne.w 3710c8 │ │ │ │ b.n 3710e4 │ │ │ │ ldr r0, [r3, #120] @ 0x78 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldr.w r3, [r4, #280] @ 0x118 │ │ │ │ b.n 371138 │ │ │ │ movs r3, #1 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r4, #808] @ 0x328 │ │ │ │ bl 370b48 │ │ │ │ movs r3, #0 │ │ │ │ @@ -348791,27 +348793,27 @@ │ │ │ │ ... │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r5, r2] │ │ │ │ lsls r3, r2, #3 │ │ │ │ - lsrs r4, r3, #26 │ │ │ │ + lsrs r4, r6, #26 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (3713e4 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 732a74 │ │ │ │ + bl 732a7c │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ str r0, [r6, r1] │ │ │ │ lsls r3, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -348819,42 +348821,42 @@ │ │ │ │ ldr r2, [pc, #68] @ (371444 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (371448 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [pc, #56] @ (37144c ) │ │ │ │ ldr.w ip, [pc, #60] @ 371450 │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [pc, #56] @ (371454 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ str.w ip, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 72dfb4 │ │ │ │ + bl 72dfbc │ │ │ │ ldr r1, [pc, #40] @ (371458 ) │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72f324 │ │ │ │ + b.w 72f32c │ │ │ │ nop │ │ │ │ - add r0, sp, #904 @ 0x388 │ │ │ │ + add r0, sp, #1000 @ 0x3e8 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - strb r0, [r5, #14] │ │ │ │ + strb r0, [r0, #15] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - itet gt │ │ │ │ - lslgt r5, r2, #1 │ │ │ │ - strle r6, [r4, r0] │ │ │ │ - lslgt r3, r2, #3 │ │ │ │ + ittt al │ │ │ │ + lslal r5, r2, #1 │ │ │ │ + stral r6, [r4, r0] │ │ │ │ + lslal r3, r2, #3 │ │ │ │ lsrs r5, r6, #32 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r4, r1] │ │ │ │ lsls r1, r4, #3 │ │ │ │ lsrs r7, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -348868,26 +348870,26 @@ │ │ │ │ ldr r1, [pc, #156] @ (371510 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [pc, #140] @ (371514 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [pc, #140] @ (371518 ) │ │ │ │ adds r4, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ vldr d7, [pc, #96] @ 371500 │ │ │ │ ldr r2, [pc, #120] @ (37151c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -348919,23 +348921,23 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #448 @ 0x1c0 │ │ │ │ + add r0, sp, #544 @ 0x220 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - movs r1, #30 │ │ │ │ + movs r1, #54 @ 0x36 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r1, #50 @ 0x32 │ │ │ │ + movs r1, #74 @ 0x4a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r6, r0, #22 │ │ │ │ + lsrs r6, r3, #22 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r6, r4, #21 │ │ │ │ + lsrs r6, r7, #21 │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r7, [pc, #600] @ (371778 ) │ │ │ │ lsls r3, r2, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ @@ -349230,15 +349232,15 @@ │ │ │ │ nop │ │ │ │ strb r4, [r0, #28] │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r7, #19] │ │ │ │ lsls r5, r4, #3 │ │ │ │ - lsrs r4, r0, #7 │ │ │ │ + lsrs r4, r3, #7 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ subs.w lr, r2, #256 @ 0x100 │ │ │ │ @@ -349266,29 +349268,29 @@ │ │ │ │ ands r3, r2 │ │ │ │ ldr.w r0, [r4, #1112] @ 0x458 │ │ │ │ and.w r5, r5, r1 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ subs r1, r5, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ ldr.w r0, [r4, #1116] @ 0x45c │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r0, [r4, #1108] @ 0x454 │ │ │ │ orrs r5, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ lsrs r1, r2, #2 │ │ │ │ orr.w r1, r1, r3, lsl #30 │ │ │ │ lsrs r3, r3, #2 │ │ │ │ subs r1, #2 │ │ │ │ adc.w r3, r3, #4294967295 @ 0xffffffff │ │ │ │ cmp r1, #12 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ @@ -349341,15 +349343,15 @@ │ │ │ │ ldr r3, [pc, #188] @ (371a48 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #21 │ │ │ │ bpl.n 3718b8 │ │ │ │ ldr r0, [pc, #184] @ (371a4c ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldrb.w r5, [r4, #920] @ 0x398 │ │ │ │ ldrb.w r3, [r4, #922] @ 0x39a │ │ │ │ b.n 3718c0 │ │ │ │ ldrb.w r3, [r0, #922] @ 0x39a │ │ │ │ ldrb.w r5, [r0, #920] @ 0x398 │ │ │ │ bic.w r3, r3, ip │ │ │ │ strb.w r3, [r0, #922] @ 0x39a │ │ │ │ @@ -349369,15 +349371,15 @@ │ │ │ │ ldr r3, [pc, #100] @ (371a48 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #21 │ │ │ │ bpl.n 3719f2 │ │ │ │ ldr r0, [pc, #100] @ (371a50 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ mov r0, r4 │ │ │ │ bl 371520 │ │ │ │ ldrb.w r5, [r4, #920] @ 0x398 │ │ │ │ ldrb.w r3, [r4, #922] @ 0x39a │ │ │ │ b.n 3718c0 │ │ │ │ movs r2, #20 │ │ │ │ mla r3, r2, r3, r0 │ │ │ │ @@ -349396,25 +349398,25 @@ │ │ │ │ movs r2, #20 │ │ │ │ mla r3, r2, r3, r0 │ │ │ │ str.w ip, [r3, #952] @ 0x3b8 │ │ │ │ b.n 371978 │ │ │ │ ldr r0, [pc, #24] @ (371a54 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3718b8 │ │ │ │ strb r0, [r5, #14] │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r7, #2 │ │ │ │ + lsrs r4, r2, #3 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r4, r1, #2 │ │ │ │ + lsrs r4, r4, #2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r4, r5, #1 │ │ │ │ + lsrs r4, r0, #2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w lr, [pc, #388] @ 371bec │ │ │ │ subs.w r1, r2, #4064 @ 0xfe0 │ │ │ │ @@ -349548,26 +349550,26 @@ │ │ │ │ ands r2, r1 │ │ │ │ and.w r0, r3, ip │ │ │ │ orrs r0, r2 │ │ │ │ b.n 371a94 │ │ │ │ ldr r0, [pc, #28] @ (371bfc ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 371b1c │ │ │ │ nop │ │ │ │ strb r0, [r1, #7] │ │ │ │ lsls r5, r4, #3 │ │ │ │ - add r2, pc, #352 @ (adr r2, 371d54 ) │ │ │ │ + add r2, pc, #448 @ (adr r2, 371db4 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ - add r1, pc, #928 @ (adr r1, 371f98 ) │ │ │ │ + add r2, pc, #0 @ (adr r2, 371bf8 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r4, #27 │ │ │ │ + lsls r2, r7, #27 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 371c48 │ │ │ │ sub sp, #12 │ │ │ │ @@ -349575,31 +349577,31 @@ │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ ldr r1, [pc, #52] @ (371c50 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movs r3, #2 │ │ │ │ str.w r3, [r0, #1100] @ 0x44c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r0, pc, #808 @ (adr r0, 371f74 ) │ │ │ │ + add r0, pc, #904 @ (adr r0, 371fd4 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ - lsls r0, r3, #23 │ │ │ │ + lsls r0, r6, #23 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsls r2, r6, #23 │ │ │ │ + lsls r2, r1, #24 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #96] @ (371cc4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -349608,15 +349610,15 @@ │ │ │ │ ldr r1, [pc, #96] @ (371ccc ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r1, [r0, #1120] @ 0x460 │ │ │ │ cbz r1, 371c96 │ │ │ │ ldr r2, [pc, #72] @ (371cd0 ) │ │ │ │ addw r0, r0, #1124 @ 0x464 │ │ │ │ add r2, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ @@ -349625,35 +349627,35 @@ │ │ │ │ add.w r3, r4, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #56] @ (371cd8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #397 @ 0x18d │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - add r0, pc, #480 @ (adr r0, 371ea8 ) │ │ │ │ + add r0, pc, #576 @ (adr r0, 371f08 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ - lsls r6, r0, #22 │ │ │ │ + lsls r6, r3, #22 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsls r0, r4, #22 │ │ │ │ + lsls r0, r7, #22 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsls r6, r0, #26 │ │ │ │ + lsls r6, r3, #26 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsls r0, r2, #25 │ │ │ │ + lsls r0, r5, #25 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsls r4, r7, #24 │ │ │ │ + lsls r4, r2, #25 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #100] @ 371d50 │ │ │ │ sub sp, #12 │ │ │ │ @@ -349661,15 +349663,15 @@ │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ ldr r1, [pc, #96] @ (371d58 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r2, [r0, #1100] @ 0x44c │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [r0, #920] @ 0x398 │ │ │ │ cmp r2, r3 │ │ │ │ strd r3, r3, [r0, #928] @ 0x3a0 │ │ │ │ str.w r3, [r0, #936] @ 0x3a8 │ │ │ │ str.w r3, [r0, #1104] @ 0x450 │ │ │ │ @@ -349687,19 +349689,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r7, [sp, #952] @ 0x3b8 │ │ │ │ + add r0, pc, #24 @ (adr r0, 371d6c ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ - lsls r0, r0, #20 │ │ │ │ + lsls r0, r3, #20 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsls r6, r2, #20 │ │ │ │ + lsls r6, r5, #20 │ │ │ │ lsls r5, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -349715,21 +349717,21 @@ │ │ │ │ ldrb r2, [r3, r4] │ │ │ │ strb.w r2, [r3, r8] │ │ │ │ ldr r3, [r7, #4] │ │ │ │ ldrb r2, [r3, r4] │ │ │ │ strb.w r2, [r3, r8] │ │ │ │ ldr r6, [r7, #16] │ │ │ │ mov r1, r6 │ │ │ │ - bl 8a7a9c │ │ │ │ + bl 8a7aa4 │ │ │ │ ldr r5, [r7, #12] │ │ │ │ mov r8, r1 │ │ │ │ adds r0, r4, #1 │ │ │ │ mov r1, r6 │ │ │ │ add.w r9, r9, #1 │ │ │ │ - bl 8a7a9c │ │ │ │ + bl 8a7aa4 │ │ │ │ cmp r9, r5 │ │ │ │ mov r4, r1 │ │ │ │ bcs.n 371dc6 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ add.w r0, r8, #1 │ │ │ │ ldrb r3, [r3, r4] │ │ │ │ cmp r3, sl │ │ │ │ @@ -349841,15 +349843,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (371ef0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ mov r6, sp │ │ │ │ lsls r3, r2, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r4, [pc, #1076] @ 372338 │ │ │ │ @@ -349884,15 +349886,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.w 37206e │ │ │ │ ldr r0, [pc, #984] @ (372340 ) │ │ │ │ mov r3, ip │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 37206e │ │ │ │ lsrs r2, r2, #2 │ │ │ │ movs r6, #0 │ │ │ │ orr.w r2, r2, ip, lsl #30 │ │ │ │ adds r2, #232 @ 0xe8 │ │ │ │ ldr.w r2, [r0, r2, lsl #2] │ │ │ │ @@ -349928,15 +349930,15 @@ │ │ │ │ ldr r3, [pc, #884] @ (37233c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 371f8e │ │ │ │ ldr r0, [pc, #896] @ (372350 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 371f8e │ │ │ │ subs.w r2, r1, #256 @ 0x100 │ │ │ │ sbc.w ip, r3, #0 │ │ │ │ cmp.w r2, #768 @ 0x300 │ │ │ │ sbcs.w r5, ip, #0 │ │ │ │ bcs.n 37202a │ │ │ │ ldr.w r5, [r0, #952] @ 0x3b8 │ │ │ │ @@ -349975,15 +349977,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.n 37206e │ │ │ │ ldr r0, [pc, #768] @ (372354 ) │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 37206e │ │ │ │ ldr r3, [pc, #728] @ (37233c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bmi.w 37219a │ │ │ │ @@ -350002,15 +350004,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #20 │ │ │ │ bpl.n 37206e │ │ │ │ ldr r0, [pc, #708] @ (372358 ) │ │ │ │ mov r2, r1 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 37206e │ │ │ │ ldr.w r2, [r0, #1020] @ 0x3fc │ │ │ │ movs r0, #52 @ 0x34 │ │ │ │ movs r6, #0 │ │ │ │ mla r3, r0, r3, r2 │ │ │ │ ldr r2, [r3, #28] │ │ │ │ @@ -350095,22 +350097,22 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.w 37206e │ │ │ │ ldr r0, [pc, #464] @ (37235c ) │ │ │ │ mov r3, ip │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 37206e │ │ │ │ ldr r0, [pc, #452] @ (372360 ) │ │ │ │ mov r3, ip │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 37206e │ │ │ │ cmp r1, #56 @ 0x38 │ │ │ │ bhi.w 372088 │ │ │ │ add r2, pc, #8 @ (adr r2, 3721bc ) │ │ │ │ ldr.w r5, [r2, r1, lsl #2] │ │ │ │ add r2, r5 │ │ │ │ @@ -350240,31 +350242,31 @@ │ │ │ │ mov r5, r2 │ │ │ │ b.n 371f86 │ │ │ │ nop │ │ │ │ ldr r0, [r5, #80] @ 0x50 │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r2, #16 │ │ │ │ + lsls r4, r5, #16 │ │ │ │ lsls r5, r2, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #528] @ 0x210 │ │ │ │ + ldr r5, [sp, #624] @ 0x270 │ │ │ │ lsls r0, r5, #1 │ │ │ │ ldr r1, [pc, #240] @ (372440 ) │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r2, #15 │ │ │ │ + lsls r0, r5, #15 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsls r0, r5, #12 │ │ │ │ + lsls r0, r0, #13 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsls r0, r5, #11 │ │ │ │ + lsls r0, r0, #12 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsls r0, r6, #7 │ │ │ │ + lsls r0, r1, #8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsls r0, r4, #7 │ │ │ │ + lsls r0, r7, #7 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #84] @ 3723c8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -350272,45 +350274,45 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #80] @ (3723d0 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #32 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [pc, #68] @ (3723d4 ) │ │ │ │ ldr r1, [pc, #68] @ (3723d8 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 72f324 │ │ │ │ + bl 72f32c │ │ │ │ ldr r1, [pc, #60] @ (3723dc ) │ │ │ │ movs r2, #16 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72dfb4 │ │ │ │ + bl 72dfbc │ │ │ │ ldr r3, [pc, #52] @ (3723e0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r1, [sp, #696] @ 0x2b8 │ │ │ │ + ldr r1, [sp, #792] @ 0x318 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - str r0, [r5, #64] @ 0x40 │ │ │ │ + str r0, [r0, #68] @ 0x44 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add sp, #304 @ 0x130 │ │ │ │ + add sp, #400 @ 0x190 │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsls r5, r1, #13 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r3, #5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #448] @ (3725a0 ) │ │ │ │ lsls r1, r4, #3 │ │ │ │ @@ -350331,20 +350333,20 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r3, r0 │ │ │ │ strb.w r2, [r1, #1102] @ 0x44e │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r3, [r3, #1076] @ 0x434 │ │ │ │ mov r4, r3 │ │ │ │ - bl 88eba8 │ │ │ │ + bl 88ebb0 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 88ead4 │ │ │ │ + b.w 88eadc │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r5, [pc, #160] @ (3724e0 ) │ │ │ │ @@ -350370,15 +350372,15 @@ │ │ │ │ movcs r5, #16 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r8, [r1] │ │ │ │ mov r2, r5 │ │ │ │ add.w r1, r9, r4 │ │ │ │ mov r0, r6 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 893f84 │ │ │ │ + bl 893f8c │ │ │ │ ldr.w r3, [fp] │ │ │ │ cbnz r3, 3724a0 │ │ │ │ add r4, r5 │ │ │ │ cmp r7, r4 │ │ │ │ bhi.n 372462 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ @@ -350396,15 +350398,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37248c │ │ │ │ ldr r0, [pc, #56] @ (3724f0 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 37248c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 372492 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -350417,30 +350419,30 @@ │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r4, [r1, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - vqadd.u16 q0, q0, q2 │ │ │ │ + vqadd.u32 q0, q4, q2 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #204] @ (3725d0 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #204] @ (3725d4 ) │ │ │ │ movs r3, #115 @ 0x73 │ │ │ │ ldr r1, [pc, #204] @ (3725d8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r1, [r0, #1052] @ 0x41c │ │ │ │ ldrb.w r2, [r0, #958] @ 0x3be │ │ │ │ movs r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ str.w r3, [r0, #1080] @ 0x438 │ │ │ │ subs r2, r2, r3 │ │ │ │ str.w r3, [r0, #1084] @ 0x43c │ │ │ │ @@ -350494,20 +350496,20 @@ │ │ │ │ cbz r2, 3725c0 │ │ │ │ movs r1, #0 │ │ │ │ addw r0, r4, #1102 @ 0x44e │ │ │ │ blx 28d48c │ │ │ │ ldr.w r0, [r4, #1076] @ 0x434 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 88e7ec │ │ │ │ + b.w 88e7f4 │ │ │ │ nop │ │ │ │ - ldr r0, [sp, #128] @ 0x80 │ │ │ │ + ldr r0, [sp, #224] @ 0xe0 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - mrc2 0, 6, r0, cr10, cr4, {2} │ │ │ │ - mcr2 0, 7, r0, cr6, cr4, {2} │ │ │ │ + mrc2 0, 7, r0, cr2, cr4, {2} │ │ │ │ + mrc2 0, 7, r0, cr14, cr4, {2} │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb.w r3, [r0, #40] @ 0x28 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #220] @ (3726d0 ) │ │ │ │ @@ -350574,41 +350576,41 @@ │ │ │ │ bne.n 3725fc │ │ │ │ ldr r3, [pc, #56] @ (3726d4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 3726b0 │ │ │ │ ldr.w r0, [r0, #920] @ 0x398 │ │ │ │ movs r1, #0 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ b.n 3725fc │ │ │ │ ldr r3, [pc, #36] @ (3726d8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3726a2 │ │ │ │ ldr r3, [pc, #32] @ (3726dc ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3726a2 │ │ │ │ ldr r0, [pc, #24] @ (3726e0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ b.n 3726a2 │ │ │ │ str r6, [r0, #100] @ 0x64 │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r6, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldc2 0, cr0, [sl, #-336]! @ 0xfffffeb0 │ │ │ │ + ldc2l 0, cr0, [r2, #-336] @ 0xfffffeb0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ ldr.w fp, [pc, #744] @ 3729e0 │ │ │ │ ldr.w r8, [pc, #744] @ 3729e4 │ │ │ │ @@ -350625,23 +350627,23 @@ │ │ │ │ add r1, pc │ │ │ │ add r7, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ add r6, pc │ │ │ │ add.w r3, r8, #48 @ 0x30 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #115 @ 0x73 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w sl, r8, #56 @ 0x38 │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r1, r4, #920 @ 0x398 │ │ │ │ bl 339444 │ │ │ │ vldr d7, [pc, #656] @ 3729d8 │ │ │ │ ldr r2, [pc, #684] @ (3729f8 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #684] @ (3729fc ) │ │ │ │ add.w r0, r4, #752 @ 0x2f0 │ │ │ │ @@ -350653,15 +350655,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ bl 52bba8 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r1, r4, #752 @ 0x2f0 │ │ │ │ bl 3394f4 │ │ │ │ ldr.w r6, [r4, #1136] @ 0x470 │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 3729aa │ │ │ │ bl 537e44 │ │ │ │ cmp r6, r0 │ │ │ │ @@ -350684,15 +350686,15 @@ │ │ │ │ str r4, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ mov r6, r0 │ │ │ │ - bl 88e758 │ │ │ │ + bl 88e760 │ │ │ │ ldrb.w r3, [r4, #956] @ 0x3bc │ │ │ │ str.w r6, [r4, #1076] @ 0x434 │ │ │ │ ldrb.w r6, [r4, #958] @ 0x3be │ │ │ │ subs r1, r3, #1 │ │ │ │ ldr.w r0, [r4, #952] @ 0x3b8 │ │ │ │ subs r6, #0 │ │ │ │ mov.w r1, r1, lsl #12 │ │ │ │ @@ -350745,15 +350747,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ strd r4, r2, [sp] │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ movw r2, #1596 @ 0x63c │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -350810,15 +350812,15 @@ │ │ │ │ adds r7, #56 @ 0x38 │ │ │ │ add r8, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r1, [r4, #924] @ 0x39c │ │ │ │ add.w r1, r1, r6, lsl #2 │ │ │ │ adds r6, #1 │ │ │ │ bl 339444 │ │ │ │ ldrb.w r3, [r4, #957] @ 0x3bd │ │ │ │ cmp r3, r6 │ │ │ │ bgt.n 372916 │ │ │ │ @@ -350840,15 +350842,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ strd r4, r2, [sp] │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ movw r2, #1631 @ 0x65f │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -350865,62 +350867,62 @@ │ │ │ │ ldr r2, [pc, #132] @ (372a30 ) │ │ │ │ add.w r3, r8, #72 @ 0x48 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r1, fp │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1563 @ 0x61b │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - stc2l 0, cr0, [r6], #336 @ 0x150 │ │ │ │ - str r6, [sp, #152] @ 0x98 │ │ │ │ + ldc2l 0, cr0, [lr], #336 @ 0x150 │ │ │ │ + str r6, [sp, #248] @ 0xf8 │ │ │ │ lsls r0, r5, #1 │ │ │ │ str r2, [r6, #80] @ 0x50 │ │ │ │ lsls r5, r4, #3 │ │ │ │ - stc2l 0, cr0, [r6], #336 @ 0x150 │ │ │ │ - lsrs r4, r0, #26 │ │ │ │ + ldc2l 0, cr0, [lr], #336 @ 0x150 │ │ │ │ + lsrs r4, r3, #26 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r0, r3, #26 │ │ │ │ + lsrs r0, r6, #26 │ │ │ │ lsls r4, r2, #1 │ │ │ │ subs r6, #6 │ │ │ │ lsls r3, r2, #3 │ │ │ │ - lsls r2, r4, #30 │ │ │ │ + lsls r2, r7, #30 │ │ │ │ lsls r5, r2, #1 │ │ │ │ adds r1, #11 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #880] @ 0x370 │ │ │ │ + str r4, [sp, #976] @ 0x3d0 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - @ instruction: 0xfbf00054 │ │ │ │ - @ instruction: 0xfb920054 │ │ │ │ - str r4, [sp, #120] @ 0x78 │ │ │ │ + stc2 0, cr0, [r8], {84} @ 0x54 │ │ │ │ + @ instruction: 0xfbaa0054 │ │ │ │ + str r4, [sp, #216] @ 0xd8 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - lsrs r0, r1, #18 │ │ │ │ + lsrs r0, r4, #18 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r4, r3, #18 │ │ │ │ + lsrs r4, r6, #18 │ │ │ │ lsls r4, r2, #1 │ │ │ │ @ instruction: 0xfaa1ffff │ │ │ │ - str r3, [sp, #816] @ 0x330 │ │ │ │ + str r3, [sp, #912] @ 0x390 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - @ instruction: 0xfb080054 │ │ │ │ - @ instruction: 0xfa820054 │ │ │ │ - @ instruction: 0xfa740054 │ │ │ │ + @ instruction: 0xfb200054 │ │ │ │ + @ instruction: 0xfa9a0054 │ │ │ │ + @ instruction: 0xfa8c0054 │ │ │ │ ldr.w r0, [r4, #948] @ 0x3b4 │ │ │ │ orr.w r0, r0, #2 │ │ │ │ ldrb.w r3, [r4, #962] @ 0x3c2 │ │ │ │ ldrb.w r1, [r4, #963] @ 0x3c3 │ │ │ │ ldrb.w r2, [r4, #964] @ 0x3c4 │ │ │ │ subs r3, #1 │ │ │ │ subs r1, #1 │ │ │ │ @@ -351144,15 +351146,15 @@ │ │ │ │ cbz r3, 372d04 │ │ │ │ ldr.w r3, [r4, #1028] @ 0x404 │ │ │ │ ldr.w r1, [r4, #1032] @ 0x408 │ │ │ │ mov r9, r3 │ │ │ │ b.n 372cc2 │ │ │ │ ldr.w r1, [r4, #1040] @ 0x410 │ │ │ │ adds r6, #1 │ │ │ │ - bl 8a7a9c │ │ │ │ + bl 8a7aa4 │ │ │ │ cmp r6, sl │ │ │ │ beq.n 372d04 │ │ │ │ ldrb.w r3, [r9, r1] │ │ │ │ adds r0, r1, #1 │ │ │ │ cmp r3, r7 │ │ │ │ bne.n 372cb4 │ │ │ │ movs r3, #1 │ │ │ │ @@ -351171,15 +351173,15 @@ │ │ │ │ ldr r3, [pc, #164] @ (372d94 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 372c26 │ │ │ │ ldr r0, [pc, #156] @ (372d98 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 372c26 │ │ │ │ ldr.w r6, [r4, #1052] @ 0x41c │ │ │ │ cbz r6, 372d42 │ │ │ │ sub.w ip, r7, #255 @ 0xff │ │ │ │ ldr.w r3, [r4, #1048] @ 0x418 │ │ │ │ clz ip, ip │ │ │ │ movs r2, #0 │ │ │ │ @@ -351233,15 +351235,15 @@ │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7980054 │ │ │ │ + @ instruction: 0xf7b00054 │ │ │ │ ldr r3, [pc, #228] @ (372e84 ) │ │ │ │ ldrb.w ip, [r0, #42] @ 0x2a │ │ │ │ add r3, pc │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 372dcc │ │ │ │ ldrh r3, [r2, #0] │ │ │ │ lsls r2, r1, #30 │ │ │ │ @@ -351304,53 +351306,53 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 372de8 │ │ │ │ str r0, [sp, #0] │ │ │ │ movs r2, #1 │ │ │ │ ldr r0, [pc, #84] @ (372e94 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 372de8 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbnz r0, 372e60 │ │ │ │ ldr.w r0, [r2, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ ldr r0, [pc, #52] @ (372e98 ) │ │ │ │ ldr r0, [r3, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 372e50 │ │ │ │ ldr r0, [pc, #36] @ (372e90 ) │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 372e50 │ │ │ │ ldr r0, [pc, #36] @ (372e9c ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ ldr r2, [r1, #44] @ 0x2c │ │ │ │ b.n 372e50 │ │ │ │ ldrsh r2, [r3, r2] │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #16] @ (372ea0 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf6700054 │ │ │ │ + @ instruction: 0xf6880054 │ │ │ │ ldr r4, [r2, #0] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf65c0054 │ │ │ │ + @ instruction: 0xf6740054 │ │ │ │ ldr r3, [pc, #240] @ (372f94 ) │ │ │ │ ldrb.w ip, [r0, #42] @ 0x2a │ │ │ │ add r3, pc │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 372eda │ │ │ │ ldrh r3, [r2, #0] │ │ │ │ lsls r2, r1, #30 │ │ │ │ @@ -351416,54 +351418,54 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 372ef6 │ │ │ │ str r0, [sp, #0] │ │ │ │ movs r2, #1 │ │ │ │ ldr r0, [pc, #88] @ (372fa4 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 372ef6 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbnz r0, 372f6e │ │ │ │ ldr.w r0, [r2, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ ldr r0, [pc, #56] @ (372fa8 ) │ │ │ │ ldr r0, [r3, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 372f5e │ │ │ │ ldr r0, [pc, #36] @ (372fa0 ) │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 372f5e │ │ │ │ ldr r0, [pc, #40] @ (372fac ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ ldr r2, [r1, #44] @ 0x2c │ │ │ │ b.n 372f5e │ │ │ │ nop │ │ │ │ ldrb r6, [r2, r6] │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #16] @ (372fb0 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - sbc.w r0, r2, #13893632 @ 0xd40000 │ │ │ │ + sbcs.w r0, sl, #13893632 @ 0xd40000 │ │ │ │ ldr r4, [r2, #0] │ │ │ │ movs r0, r0 │ │ │ │ - adc.w r0, lr, #13893632 @ 0xd40000 │ │ │ │ + sbc.w r0, r6, #13893632 @ 0xd40000 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #396] @ (37314c ) │ │ │ │ mov r1, r0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -351531,15 +351533,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 373126 │ │ │ │ ldr.w r0, [r2, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ str r2, [r1, #0] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -351572,15 +351574,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 373062 │ │ │ │ ldr r0, [pc, #152] @ (37315c ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ ldr r2, [r1, #44] @ 0x2c │ │ │ │ b.n 373062 │ │ │ │ ldr r2, [pc, #140] @ (373160 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -351591,15 +351593,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 373030 │ │ │ │ ldr r0, [pc, #124] @ (373164 ) │ │ │ │ movs r2, #2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 373030 │ │ │ │ ldr r2, [pc, #100] @ (373160 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 372fea │ │ │ │ @@ -351609,15 +351611,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 372fea │ │ │ │ ldr r0, [pc, #84] @ (373168 ) │ │ │ │ movs r2, #2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 372fea │ │ │ │ ldr r3, [pc, #44] @ (373154 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 373062 │ │ │ │ @@ -351625,33 +351627,33 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 373062 │ │ │ │ ldr r0, [pc, #48] @ (37316c ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ ldr r2, [r1, #44] @ 0x2c │ │ │ │ b.n 373062 │ │ │ │ nop │ │ │ │ ldrb r0, [r7, r1] │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r2, #0] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - and.w r0, lr, #13893632 @ 0xd40000 │ │ │ │ + bic.w r0, r6, #13893632 @ 0xd40000 │ │ │ │ ldr r4, [pc, #16] @ (373174 ) │ │ │ │ movs r0, r0 │ │ │ │ - ubfx r0, r4, #1, #21 │ │ │ │ - @ instruction: 0xf3980054 │ │ │ │ - @ instruction: 0xf3960054 │ │ │ │ + @ instruction: 0xf3dc0054 │ │ │ │ + @ instruction: 0xf3b00054 │ │ │ │ + usat r0, #20, lr, asr #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #412] @ (373320 ) │ │ │ │ and.w r1, r1, #3 │ │ │ │ sub sp, #20 │ │ │ │ @@ -351747,15 +351749,15 @@ │ │ │ │ ldr r2, [r6, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 3732fe │ │ │ │ ldr.w r0, [r3, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ ldr r3, [pc, #164] @ (373328 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3731ec │ │ │ │ ldr r3, [pc, #160] @ (37332c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -351765,15 +351767,15 @@ │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ str.w r8, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [pc, #144] @ (373330 ) │ │ │ │ ldrb.w r1, [r4, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ b.n 3731ec │ │ │ │ ldr r3, [pc, #120] @ (373328 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37321a │ │ │ │ @@ -351785,15 +351787,15 @@ │ │ │ │ movs r1, #78 @ 0x4e │ │ │ │ ldr r0, [pc, #108] @ (373334 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ ldrb.w r1, [r4, #48] @ 0x30 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ b.n 37321a │ │ │ │ ldr r3, [pc, #88] @ (373338 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37323e │ │ │ │ @@ -351802,48 +351804,48 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 37323e │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ (37333c ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 37323e │ │ │ │ ldr r2, [pc, #64] @ (373340 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 373270 │ │ │ │ ldr r2, [pc, #32] @ (37332c ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 373270 │ │ │ │ ldr r0, [pc, #48] @ (373344 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ b.n 373270 │ │ │ │ nop │ │ │ │ ldrh r2, [r6, r2] │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf25c0054 │ │ │ │ - @ instruction: 0xf2360054 │ │ │ │ + @ instruction: 0xf2740054 │ │ │ │ + movw r0, #57428 @ 0xe054 │ │ │ │ ldr r4, [pc, #16] @ (37334c ) │ │ │ │ movs r0, r0 │ │ │ │ - subs.w r0, sl, #84 @ 0x54 │ │ │ │ + rsbs r0, r2, #84 @ 0x54 │ │ │ │ ldr r4, [r2, #0] │ │ │ │ movs r0, r0 │ │ │ │ - rsb r0, r0, #84 @ 0x54 │ │ │ │ + rsbs r0, r8, #84 @ 0x54 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #420] @ (373500 ) │ │ │ │ and.w r1, r1, #3 │ │ │ │ sub sp, #20 │ │ │ │ @@ -351944,15 +351946,15 @@ │ │ │ │ ldr r2, [r6, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 3734de │ │ │ │ ldr.w r0, [r3, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ ldr r3, [pc, #164] @ (373508 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3733b8 │ │ │ │ ldr r3, [pc, #160] @ (37350c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -351962,15 +351964,15 @@ │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ str.w r8, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [pc, #144] @ (373510 ) │ │ │ │ ldrb.w r1, [r4, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ b.n 3733b8 │ │ │ │ ldr r3, [pc, #120] @ (373508 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3733fa │ │ │ │ @@ -351982,15 +351984,15 @@ │ │ │ │ movs r1, #78 @ 0x4e │ │ │ │ ldr r0, [pc, #108] @ (373514 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ ldrb.w r1, [r4, #48] @ 0x30 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ b.n 3733fa │ │ │ │ ldr r3, [pc, #88] @ (373518 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37341e │ │ │ │ @@ -351999,48 +352001,48 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 37341e │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ (37351c ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 37341e │ │ │ │ ldr r2, [pc, #64] @ (373520 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 373450 │ │ │ │ ldr r2, [pc, #32] @ (37350c ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 373450 │ │ │ │ ldr r0, [pc, #48] @ (373524 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ b.n 373450 │ │ │ │ nop │ │ │ │ ldr r2, [r3, r3] │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r0, [r5, r3] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf0b80054 │ │ │ │ - eors.w r0, r2, #84 @ 0x54 │ │ │ │ + @ instruction: 0xf0d00054 │ │ │ │ + @ instruction: 0xf0aa0054 │ │ │ │ ldr r4, [pc, #16] @ (37352c ) │ │ │ │ movs r0, r0 │ │ │ │ - vshr.s16 q8, q2, #6 │ │ │ │ + vshr.s32 q8, q2, #14 │ │ │ │ ldr r4, [r2, #0] │ │ │ │ movs r0, r0 │ │ │ │ - vshr.s32 q8, q2, #32 │ │ │ │ + vshr.s32 q8, q2, #8 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #404] @ (3736d0 ) │ │ │ │ mov r9, r3 │ │ │ │ ldr r3, [pc, #404] @ (3736d4 ) │ │ │ │ @@ -352111,15 +352113,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37358e │ │ │ │ ldr r0, [pc, #260] @ (3736e0 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ ldr r3, [pc, #252] @ (3736e4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 373686 │ │ │ │ ldr r3, [pc, #232] @ (3736dc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -352131,15 +352133,15 @@ │ │ │ │ str r0, [sp, #4] │ │ │ │ add.w ip, r5, r3, lsl #2 │ │ │ │ ldr r0, [pc, #220] @ (3736e8 ) │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ ldrb.w ip, [ip, #20] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cmp r2, #2 │ │ │ │ bne.n 37355e │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cbz r3, 373646 │ │ │ │ ldr r3, [pc, #192] @ (3736ec ) │ │ │ │ @@ -352151,15 +352153,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 373646 │ │ │ │ ldr r0, [pc, #180] @ (3736f0 ) │ │ │ │ movs r2, #2 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [r5, #28] │ │ │ │ ldrb.w r2, [r5, #40] @ 0x28 │ │ │ │ orr.w r3, r3, #2 │ │ │ │ str r3, [r5, #28] │ │ │ │ cmp r2, #15 │ │ │ │ beq.n 37358e │ │ │ │ ldr r2, [r5, #44] @ 0x2c │ │ │ │ @@ -352174,15 +352176,15 @@ │ │ │ │ bne.n 37358e │ │ │ │ ldr r2, [r7, #0] │ │ │ │ cbnz r2, 3736b0 │ │ │ │ ldr.w r0, [r3, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ cmp r2, #2 │ │ │ │ bne.w 37355e │ │ │ │ b.n 373628 │ │ │ │ ldr r3, [pc, #100] @ (3736f4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -352190,52 +352192,52 @@ │ │ │ │ ldr r3, [pc, #64] @ (3736dc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 37357e │ │ │ │ ldr r0, [pc, #80] @ (3736f8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 37357e │ │ │ │ ldr r2, [pc, #72] @ (3736fc ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 373676 │ │ │ │ ldr r2, [pc, #32] @ (3736dc ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 373676 │ │ │ │ ldr r0, [pc, #56] @ (373700 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ b.n 373676 │ │ │ │ ldrsb r4, [r7, r3] │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r0, [r4, r7] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - and.w r0, r6, #84 @ 0x54 │ │ │ │ + ands.w r0, lr, #84 @ 0x54 │ │ │ │ movs r2, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - vqadd.s32 q8, q5, q2 │ │ │ │ + vmov.i32 q0, #36 @ 0x00000024 │ │ │ │ ldr r4, [pc, #16] @ (373700 ) │ │ │ │ movs r0, r0 │ │ │ │ - mrc 0, 3, r0, cr0, cr4, {2} │ │ │ │ + mcr 0, 4, r0, cr8, cr4, {2} │ │ │ │ str r0, [r3, #84] @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - vqadd.s16 q0, q2, q2 │ │ │ │ + vqadd.s32 q0, q6, q2 │ │ │ │ ldr r4, [r2, #0] │ │ │ │ movs r0, r0 │ │ │ │ - mcr 0, 0, r0, cr14, cr4, {2} │ │ │ │ + mcr 0, 1, r0, cr6, cr4, {2} │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #496] @ (373904 ) │ │ │ │ mov r4, r0 │ │ │ │ ldrb r0, [r2, #0] │ │ │ │ @@ -352320,15 +352322,15 @@ │ │ │ │ ldr r3, [pc, #296] @ (373910 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37385a │ │ │ │ ldr r0, [pc, #288] @ (373914 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ b.n 37385a │ │ │ │ ldr r3, [pc, #264] @ (373908 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 373894 │ │ │ │ @@ -352357,25 +352359,25 @@ │ │ │ │ ldr r3, [pc, #208] @ (373910 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 37385a │ │ │ │ ldr r0, [pc, #204] @ (373918 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ b.n 37385a │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3738e4 │ │ │ │ ldr.w r0, [r2, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ ldr r2, [pc, #176] @ (37391c ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 373762 │ │ │ │ ldr r2, [pc, #152] @ (373910 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ @@ -352383,15 +352385,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 373762 │ │ │ │ ldr r0, [pc, #156] @ (373920 ) │ │ │ │ movs r2, #2 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 373762 │ │ │ │ ldr r2, [pc, #132] @ (37391c ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 373806 │ │ │ │ @@ -352401,15 +352403,15 @@ │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 373806 │ │ │ │ ldr r0, [pc, #120] @ (373924 ) │ │ │ │ movs r2, #2 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 373806 │ │ │ │ ldr r2, [pc, #96] @ (37391c ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3737aa │ │ │ │ @@ -352419,48 +352421,48 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 3737aa │ │ │ │ ldr r0, [pc, #84] @ (373928 ) │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 3737aa │ │ │ │ ldr r3, [pc, #36] @ (37390c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37385a │ │ │ │ ldr r3, [pc, #32] @ (373910 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 37385a │ │ │ │ ldr r0, [pc, #48] @ (37392c ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ b.n 37385a │ │ │ │ strb r2, [r4, r4] │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r2, #0] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - stcl 0, cr0, [r2], #336 @ 0x150 │ │ │ │ - stc 0, cr0, [sl], {84} @ 0x54 │ │ │ │ + ldcl 0, cr0, [sl], #336 @ 0x150 │ │ │ │ + stc 0, cr0, [r2], #336 @ 0x150 │ │ │ │ ldr r4, [pc, #16] @ (373930 ) │ │ │ │ movs r0, r0 │ │ │ │ - stc 0, cr0, [r6], #-336 @ 0xfffffeb0 │ │ │ │ - stc 0, cr0, [r0], {84} @ 0x54 │ │ │ │ - rsbs r0, r6, r4, lsr #1 │ │ │ │ - rsbs r0, sl, r4, lsr #1 │ │ │ │ + ldc 0, cr0, [lr], #-336 @ 0xfffffeb0 │ │ │ │ + ldc 0, cr0, [r8], {84} @ 0x54 │ │ │ │ + @ instruction: 0xebee0054 │ │ │ │ + @ instruction: 0xebf20054 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #496] @ (373b30 ) │ │ │ │ mov r4, r0 │ │ │ │ ldrb r0, [r2, #0] │ │ │ │ @@ -352545,15 +352547,15 @@ │ │ │ │ ldr r3, [pc, #296] @ (373b3c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 373a86 │ │ │ │ ldr r0, [pc, #288] @ (373b40 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ b.n 373a86 │ │ │ │ ldr r3, [pc, #264] @ (373b34 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 373ac0 │ │ │ │ @@ -352582,25 +352584,25 @@ │ │ │ │ ldr r3, [pc, #208] @ (373b3c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 373a86 │ │ │ │ ldr r0, [pc, #204] @ (373b44 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ b.n 373a86 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 373b10 │ │ │ │ ldr.w r0, [r2, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ ldr r2, [pc, #176] @ (373b48 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 37398e │ │ │ │ ldr r2, [pc, #152] @ (373b3c ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ @@ -352608,15 +352610,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 37398e │ │ │ │ ldr r0, [pc, #156] @ (373b4c ) │ │ │ │ movs r2, #2 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 37398e │ │ │ │ ldr r2, [pc, #132] @ (373b48 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 373a32 │ │ │ │ @@ -352626,15 +352628,15 @@ │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 373a32 │ │ │ │ ldr r0, [pc, #120] @ (373b50 ) │ │ │ │ movs r2, #2 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 373a32 │ │ │ │ ldr r2, [pc, #96] @ (373b48 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3739d6 │ │ │ │ @@ -352644,48 +352646,48 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 3739d6 │ │ │ │ ldr r0, [pc, #84] @ (373b54 ) │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 3739d6 │ │ │ │ ldr r3, [pc, #36] @ (373b38 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 373a86 │ │ │ │ ldr r3, [pc, #32] @ (373b3c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 373a86 │ │ │ │ ldr r0, [pc, #48] @ (373b58 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ b.n 373a86 │ │ │ │ strh r6, [r6, r3] │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r2, #0] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xeab60054 │ │ │ │ - orrs.w r0, lr, r4, lsr #1 │ │ │ │ + @ instruction: 0xeace0054 │ │ │ │ + orns r0, r6, r4, lsr #1 │ │ │ │ ldr r4, [pc, #16] @ (373b5c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrd r0, r0, [sl, #336]! @ 0x150 │ │ │ │ - ldrd r0, r0, [r4, #336] @ 0x150 │ │ │ │ - @ instruction: 0xe9aa0054 │ │ │ │ - @ instruction: 0xe9ae0054 │ │ │ │ + ands.w r0, r2, r4, lsr #1 │ │ │ │ + strd r0, r0, [ip, #336]! @ 0x150 │ │ │ │ + strd r0, r0, [r2, #336] @ 0x150 │ │ │ │ + strd r0, r0, [r6, #336] @ 0x150 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #924] @ (373f08 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr.w ip, [pc, #924] @ 373f0c │ │ │ │ @@ -352743,15 +352745,15 @@ │ │ │ │ lsls r5, r2, #16 │ │ │ │ bpl.n 373c1c │ │ │ │ ldr r0, [pc, #776] @ (373f18 ) │ │ │ │ mov r1, r3 │ │ │ │ movs r2, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #28] │ │ │ │ ldrb.w r1, [r3, #40] @ 0x28 │ │ │ │ orr.w r2, r2, #1 │ │ │ │ str r2, [r3, #28] │ │ │ │ cmp r1, #15 │ │ │ │ beq.n 373be6 │ │ │ │ @@ -352768,15 +352770,15 @@ │ │ │ │ ldr r1, [r6, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 373ede │ │ │ │ ldr.w r0, [r2, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 373e8e │ │ │ │ ldr r2, [r3, #28] │ │ │ │ ldrb.w r1, [r3, #40] @ 0x28 │ │ │ │ orr.w r2, r2, #2 │ │ │ │ str r2, [r3, #28] │ │ │ │ @@ -352804,15 +352806,15 @@ │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r4, r1, #16 │ │ │ │ bpl.n 373c50 │ │ │ │ ldr r0, [pc, #624] @ (373f20 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #44] @ 0x2c │ │ │ │ b.n 373c50 │ │ │ │ ldr r0, [pc, #612] @ (373f24 ) │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -352822,15 +352824,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 373dea │ │ │ │ ldr r0, [pc, #592] @ (373f28 ) │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ ldrb.w r0, [r3, #42] @ 0x2a │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 373bf6 │ │ │ │ ldrb.w ip, [r2] │ │ │ │ movs.w r0, ip, lsr #3 │ │ │ │ @@ -352847,15 +352849,15 @@ │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 373d24 │ │ │ │ ldr r0, [pc, #532] @ (373f2c ) │ │ │ │ mov r1, r3 │ │ │ │ movs r2, #2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #28] │ │ │ │ ldrb.w r1, [r3, #40] @ 0x28 │ │ │ │ orr.w r2, r2, #2 │ │ │ │ str r2, [r3, #28] │ │ │ │ cmp r1, #15 │ │ │ │ beq.w 373be6 │ │ │ │ @@ -352881,15 +352883,15 @@ │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 373c50 │ │ │ │ ldr r0, [pc, #440] @ (373f30 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #44] @ 0x2c │ │ │ │ b.n 373c50 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 373e68 │ │ │ │ ldr r2, [r3, #28] │ │ │ │ @@ -352920,15 +352922,15 @@ │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r6, r1, #16 │ │ │ │ bpl.w 373c50 │ │ │ │ ldr r0, [pc, #344] @ (373f34 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #44] @ 0x2c │ │ │ │ b.n 373c50 │ │ │ │ ldrb.w r0, [r3, #42] @ 0x2a │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 373bfa │ │ │ │ ldrb.w ip, [r2] │ │ │ │ @@ -352966,15 +352968,15 @@ │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 373c50 │ │ │ │ ldr r0, [pc, #220] @ (373f38 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #44] @ 0x2c │ │ │ │ b.n 373c50 │ │ │ │ ldr r2, [pc, #164] @ (373f10 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -352985,15 +352987,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 373d8a │ │ │ │ ldr r0, [pc, #188] @ (373f3c ) │ │ │ │ mov r1, r3 │ │ │ │ movs r2, #2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 373d8a │ │ │ │ ldr r2, [pc, #128] @ (373f10 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 373c68 │ │ │ │ @@ -353003,15 +353005,15 @@ │ │ │ │ lsls r5, r2, #16 │ │ │ │ bpl.w 373c68 │ │ │ │ ldr r0, [pc, #152] @ (373f40 ) │ │ │ │ mov r1, r3 │ │ │ │ movs r2, #2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 373c68 │ │ │ │ ldr r2, [pc, #84] @ (373f10 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 373e08 │ │ │ │ @@ -353021,15 +353023,15 @@ │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 373e08 │ │ │ │ ldr r0, [pc, #116] @ (373f44 ) │ │ │ │ mov r1, r3 │ │ │ │ movs r2, #16 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 373e08 │ │ │ │ ldr r1, [pc, #60] @ (373f1c ) │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 373c50 │ │ │ │ @@ -353037,49 +353039,49 @@ │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r4, r1, #16 │ │ │ │ bpl.w 373c50 │ │ │ │ ldr r0, [pc, #80] @ (373f48 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #44] @ 0x2c │ │ │ │ b.n 373c50 │ │ │ │ nop │ │ │ │ str r0, [r1, r3] │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #16] @ (373f24 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia.w ip, {r2, r4, r6} │ │ │ │ + ldmia.w r4!, {r2, r4, r6} │ │ │ │ ldr r4, [r2, #0] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe8220054 │ │ │ │ + @ instruction: 0xe83a0054 │ │ │ │ adds r0, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldmdb r0!, {r2, r4, r6} │ │ │ │ - b.n 373e58 │ │ │ │ + strd r0, r0, [r8, #-336] @ 0x150 │ │ │ │ + b.n 373e88 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 373dec │ │ │ │ + b.n 373e1c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 373d24 │ │ │ │ + b.n 373d54 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 373c2c │ │ │ │ + b.n 373c5c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 373b98 │ │ │ │ + b.n 373bc8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 373b48 │ │ │ │ + b.n 373b78 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 373b00 │ │ │ │ + b.n 373b30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 373b00 │ │ │ │ + b.n 373b30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #504] @ (374154 ) │ │ │ │ mov r1, r0 │ │ │ │ @@ -353132,15 +353134,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 37412c │ │ │ │ ldr.w r0, [r2, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ ldr r3, [pc, #364] @ (374158 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 374100 │ │ │ │ ldr r2, [r1, #28] │ │ │ │ ldrb.w r0, [r1, #40] @ 0x28 │ │ │ │ @@ -353170,15 +353172,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 373fda │ │ │ │ ldr r0, [pc, #292] @ (374164 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ ldr r2, [r1, #44] @ 0x2c │ │ │ │ b.n 373fda │ │ │ │ ldr r3, [pc, #264] @ (374158 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -353211,15 +353213,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 373fda │ │ │ │ ldr r0, [pc, #200] @ (374168 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ ldr r2, [r1, #44] @ 0x2c │ │ │ │ b.n 373fda │ │ │ │ ldr r2, [pc, #188] @ (37416c ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -353230,15 +353232,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 373fa6 │ │ │ │ ldr r0, [pc, #168] @ (374170 ) │ │ │ │ movs r2, #2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 373fa6 │ │ │ │ ldr r2, [pc, #144] @ (37416c ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 374056 │ │ │ │ @@ -353248,15 +353250,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 374056 │ │ │ │ ldr r0, [pc, #132] @ (374174 ) │ │ │ │ movs r2, #2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 374056 │ │ │ │ ldr r2, [pc, #104] @ (37416c ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 373ff6 │ │ │ │ @@ -353266,15 +353268,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 373ff6 │ │ │ │ ldr r0, [pc, #92] @ (374178 ) │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 373ff6 │ │ │ │ ldr r3, [pc, #44] @ (37415c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 373fda │ │ │ │ @@ -353282,39 +353284,39 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 373fda │ │ │ │ ldr r0, [pc, #52] @ (37417c ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ ldr r2, [r1, #44] @ 0x2c │ │ │ │ b.n 373fda │ │ │ │ ldr r4, [pc, #880] @ (3744c8 ) │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r2, #0] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 373a90 │ │ │ │ + b.n 373ac0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 3739d4 │ │ │ │ + b.n 373a04 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r4, [pc, #16] @ (374180 ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 374940 │ │ │ │ + b.n 374970 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 3748f4 │ │ │ │ + b.n 374924 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 3748a0 │ │ │ │ + b.n 3748d0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 374898 │ │ │ │ + b.n 3748c8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #640] @ (374410 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -353380,15 +353382,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 374252 │ │ │ │ ldr r0, [pc, #480] @ (374420 ) │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ strb.w r3, [r1, #41] @ 0x29 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -353417,15 +353419,15 @@ │ │ │ │ ldr r2, [r5, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 3743e8 │ │ │ │ ldr.w r0, [r3, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ ldr r3, [pc, #352] @ (374414 ) │ │ │ │ ldr r5, [r4, r3] │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3743c0 │ │ │ │ ldr r3, [r1, #28] │ │ │ │ ldrb.w r2, [r1, #40] @ 0x28 │ │ │ │ @@ -353455,15 +353457,15 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 3742a2 │ │ │ │ ldr r0, [pc, #288] @ (374428 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldr r3, [r1, #44] @ 0x2c │ │ │ │ b.n 3742a2 │ │ │ │ ldr r3, [pc, #252] @ (374414 ) │ │ │ │ ldr r5, [r4, r3] │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -353496,15 +353498,15 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r4, r2, #16 │ │ │ │ bpl.n 3742a2 │ │ │ │ ldr r0, [pc, #196] @ (37442c ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldr r3, [r1, #44] @ 0x2c │ │ │ │ b.n 3742a2 │ │ │ │ ldr r3, [pc, #184] @ (374430 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -353514,15 +353516,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 37426e │ │ │ │ ldr r0, [pc, #164] @ (374434 ) │ │ │ │ movs r2, #2 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 37426e │ │ │ │ ldr r3, [pc, #144] @ (374430 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37431e │ │ │ │ @@ -353531,15 +353533,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37431e │ │ │ │ str r0, [sp, #4] │ │ │ │ movs r2, #2 │ │ │ │ ldr r0, [pc, #128] @ (374438 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 37431e │ │ │ │ ldr r3, [pc, #108] @ (374430 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3742be │ │ │ │ @@ -353548,15 +353550,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 3742be │ │ │ │ ldr r0, [pc, #96] @ (37443c ) │ │ │ │ movs r2, #32 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 3742be │ │ │ │ ldr r2, [pc, #56] @ (374424 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3742a2 │ │ │ │ @@ -353564,43 +353566,43 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 3742a2 │ │ │ │ ldr r0, [pc, #60] @ (374440 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldr r3, [r1, #44] @ 0x2c │ │ │ │ b.n 3742a2 │ │ │ │ ldr r2, [pc, #656] @ (3746a4 ) │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 374be8 │ │ │ │ + b.n 374c18 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r4, [r2, #0] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3747c4 │ │ │ │ + b.n 3747f4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 374708 │ │ │ │ + b.n 374738 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r4, [pc, #16] @ (374444 ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 374674 │ │ │ │ + b.n 3746a4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 374630 │ │ │ │ + b.n 374660 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 3745e4 │ │ │ │ + b.n 374614 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 3745e4 │ │ │ │ + b.n 374614 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #652] @ (3746e0 ) │ │ │ │ mov r3, r0 │ │ │ │ @@ -353664,27 +353666,27 @@ │ │ │ │ ldr r1, [r7, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 3746b8 │ │ │ │ ldr.w r0, [r2, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ ldr.w r6, [r1, #1084] @ 0x43c │ │ │ │ orr.w ip, r6, r2 │ │ │ │ str.w ip, [r1, #1084] @ 0x43c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 37463c │ │ │ │ ldr r1, [r3, #44] @ 0x2c │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr.w r1, [r1, #924] @ 0x39c │ │ │ │ ldr.w r0, [r1, r4, lsl #2] │ │ │ │ movs r1, #1 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 374494 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 37468e │ │ │ │ ldr r2, [r3, #28] │ │ │ │ ldrb.w r1, [r3, #40] @ 0x28 │ │ │ │ orr.w r2, r2, #32 │ │ │ │ @@ -353713,15 +353715,15 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r4, r1, #16 │ │ │ │ bpl.n 3744f2 │ │ │ │ ldr r0, [pc, #372] @ (3746f0 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [r3, #44] @ 0x2c │ │ │ │ b.n 3744f2 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 374668 │ │ │ │ ldr r2, [r3, #28] │ │ │ │ ldrb.w r1, [r3, #40] @ 0x28 │ │ │ │ @@ -353751,15 +353753,15 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r7, r1, #16 │ │ │ │ bpl.n 3744f2 │ │ │ │ ldr r0, [pc, #284] @ (3746f4 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [r3, #44] @ 0x2c │ │ │ │ b.n 3744f2 │ │ │ │ ldr r1, [pc, #272] @ (3746f8 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -353769,15 +353771,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 37449c │ │ │ │ ldr r0, [pc, #252] @ (3746fc ) │ │ │ │ mov r1, r4 │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 37449c │ │ │ │ ldr r2, [pc, #236] @ (374700 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3744be │ │ │ │ @@ -353787,15 +353789,15 @@ │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 3744be │ │ │ │ ldr r0, [pc, #216] @ (374704 ) │ │ │ │ mov r1, r3 │ │ │ │ movs r2, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 3744be │ │ │ │ ldr r1, [pc, #200] @ (374708 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 374514 │ │ │ │ @@ -353804,15 +353806,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.w 374514 │ │ │ │ ldr r0, [pc, #180] @ (37470c ) │ │ │ │ mov r1, r4 │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 374514 │ │ │ │ ldr r2, [pc, #148] @ (374700 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 37458e │ │ │ │ @@ -353822,15 +353824,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 37458e │ │ │ │ ldr r0, [pc, #144] @ (374710 ) │ │ │ │ mov r1, r3 │ │ │ │ movs r2, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 37458e │ │ │ │ ldr r2, [pc, #112] @ (374700 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 374534 │ │ │ │ @@ -353840,15 +353842,15 @@ │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.w 374534 │ │ │ │ ldr r0, [pc, #108] @ (374714 ) │ │ │ │ mov r1, r3 │ │ │ │ movs r2, #32 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 374534 │ │ │ │ ldr r1, [pc, #44] @ (3746e8 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 3744f2 │ │ │ │ @@ -353856,47 +353858,47 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 3744f2 │ │ │ │ ldr r0, [pc, #68] @ (374718 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [r3, #44] @ 0x2c │ │ │ │ b.n 3744f2 │ │ │ │ @ instruction: 0x47e2 │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r2, #0] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - svc 86 @ 0x56 │ │ │ │ + svc 110 @ 0x6e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - udf #250 @ 0xfa │ │ │ │ + svc 18 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r4, [r0, #44] @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3747e4 │ │ │ │ + b.n 374814 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r4, [pc, #16] @ (374714 ) │ │ │ │ movs r0, r0 │ │ │ │ - udf #126 @ 0x7e │ │ │ │ + udf #150 @ 0x96 │ │ │ │ lsls r4, r2, #1 │ │ │ │ subs r6, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ - svc 236 @ 0xec │ │ │ │ + b.n 374718 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - udf #44 @ 0x2c │ │ │ │ + udf #68 @ 0x44 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - udf #2 │ │ │ │ + udf #26 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - udf #0 │ │ │ │ + udf #24 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #792] @ (374a44 ) │ │ │ │ mov r3, r0 │ │ │ │ @@ -353980,15 +353982,15 @@ │ │ │ │ ldr r1, [r4, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 374a1c │ │ │ │ ldr.w r0, [r2, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ mov.w ip, #2 │ │ │ │ add r0, r2 │ │ │ │ strb.w r1, [r3, #37] @ 0x25 │ │ │ │ strb.w ip, [r3, #39] @ 0x27 │ │ │ │ ldrb.w r2, [r0, #1102] @ 0x44e │ │ │ │ cbz r2, 374854 │ │ │ │ movw r2, #263 @ 0x107 │ │ │ │ @@ -354053,15 +354055,15 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r4, r1, #16 │ │ │ │ bpl.n 374806 │ │ │ │ ldr r0, [pc, #396] @ (374a54 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #44] @ 0x2c │ │ │ │ b.n 374806 │ │ │ │ ldr r2, [pc, #368] @ (374a48 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ @@ -354095,15 +354097,15 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 374806 │ │ │ │ ldr r0, [pc, #292] @ (374a58 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #44] @ 0x2c │ │ │ │ b.n 374806 │ │ │ │ movs r1, #1 │ │ │ │ mov ip, r1 │ │ │ │ b.n 37481a │ │ │ │ ldr r1, [r4, #0] │ │ │ │ @@ -354118,15 +354120,15 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 374806 │ │ │ │ ldr r0, [pc, #240] @ (374a5c ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #44] @ 0x2c │ │ │ │ b.n 374806 │ │ │ │ ldr r2, [pc, #228] @ (374a60 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -354137,15 +354139,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 3747d2 │ │ │ │ ldr r0, [pc, #208] @ (374a64 ) │ │ │ │ mov r1, r3 │ │ │ │ movs r2, #2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 3747d2 │ │ │ │ ldr r2, [pc, #188] @ (374a60 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3748e2 │ │ │ │ @@ -354155,15 +354157,15 @@ │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 3748e2 │ │ │ │ ldr r0, [pc, #176] @ (374a68 ) │ │ │ │ mov r1, r3 │ │ │ │ movs r2, #2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 3748e2 │ │ │ │ ldr r2, [pc, #148] @ (374a60 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 374786 │ │ │ │ @@ -354173,15 +354175,15 @@ │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 374786 │ │ │ │ ldr r0, [pc, #136] @ (374a6c ) │ │ │ │ mov r1, r3 │ │ │ │ movs r2, #2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 374786 │ │ │ │ ldr r2, [pc, #108] @ (374a60 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 374880 │ │ │ │ @@ -354191,15 +354193,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 374880 │ │ │ │ ldr r0, [pc, #100] @ (374a70 ) │ │ │ │ mov r1, r3 │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 374880 │ │ │ │ ldr r1, [pc, #44] @ (374a4c ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 374806 │ │ │ │ @@ -354207,43 +354209,43 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r4, r1, #16 │ │ │ │ bpl.w 374806 │ │ │ │ ldr r0, [pc, #60] @ (374a74 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #44] @ 0x2c │ │ │ │ b.n 374806 │ │ │ │ cmp r2, r1 │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r2, #0] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 374a6c │ │ │ │ + bgt.n 374a9c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - blt.n 374998 │ │ │ │ + blt.n 3749c8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - blt.n 374b30 │ │ │ │ + blt.n 374960 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r4, [pc, #16] @ (374a74 ) │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 374a98 │ │ │ │ + blt.n 374ac8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bge.n 374a50 │ │ │ │ + blt.n 374a80 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bge.n 374a00 │ │ │ │ + bge.n 374a30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bge.n 3749b0 │ │ │ │ + bge.n 3749e0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bge.n 3749b0 │ │ │ │ + bge.n 3749e0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3832] @ 0xef8 │ │ │ │ sub sp, #228 @ 0xe4 │ │ │ │ ldr.w r4, [pc, #1888] @ 3751ec │ │ │ │ @@ -354460,15 +354462,15 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bne.w 374f0e │ │ │ │ ldr r2, [r7, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 3751ac │ │ │ │ ldr.w r0, [r3, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ b.n 374f0e │ │ │ │ ldr.w r8, [r4, #1036] @ 0x40c │ │ │ │ ldr.w r3, [r4, #1040] @ 0x410 │ │ │ │ ldr r7, [r6, #4] │ │ │ │ sub.w r3, r3, r8 │ │ │ │ cmp r7, r3 │ │ │ │ it hi │ │ │ │ @@ -354516,15 +354518,15 @@ │ │ │ │ bhi.w 374c1c │ │ │ │ cmp r7, #0 │ │ │ │ ble.n 374e1c │ │ │ │ ldr.w r0, [r4, #1032] @ 0x408 │ │ │ │ ldrb r2, [r6, #11] │ │ │ │ add r0, r8 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ - bl 8a7a9c │ │ │ │ + bl 8a7aa4 │ │ │ │ ldr.w r3, [r4, #1024] @ 0x400 │ │ │ │ ldrb.w r2, [sp, #92] @ 0x5c │ │ │ │ cmp r7, #1 │ │ │ │ strb r2, [r3, r1] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr.w r3, [r4, #1028] @ 0x404 │ │ │ │ strb r2, [r3, r1] │ │ │ │ @@ -354535,15 +354537,15 @@ │ │ │ │ mov.w fp, #1 │ │ │ │ mov sl, r2 │ │ │ │ ldr.w r3, [r4, #1032] @ 0x408 │ │ │ │ ldr.w r1, [r4, #1040] @ 0x410 │ │ │ │ add r3, fp │ │ │ │ add.w fp, fp, #1 │ │ │ │ add r0, r3 │ │ │ │ - bl 8a7a9c │ │ │ │ + bl 8a7aa4 │ │ │ │ ldr.w r3, [r4, #1024] @ 0x400 │ │ │ │ ldrb.w r2, [r8, #1]! │ │ │ │ cmp r7, fp │ │ │ │ strb r2, [r3, r1] │ │ │ │ ldr.w r3, [r4, #1028] @ 0x404 │ │ │ │ strb.w sl, [r3, r1] │ │ │ │ ldr.w r0, [r4, #1036] @ 0x40c │ │ │ │ @@ -354580,15 +354582,15 @@ │ │ │ │ ble.w 375020 │ │ │ │ mov r5, r1 │ │ │ │ add.w r7, sp, #91 @ 0x5b │ │ │ │ mov r8, r3 │ │ │ │ b.n 374e8e │ │ │ │ ldr.w r1, [r4, #1040] @ 0x410 │ │ │ │ add r0, r5 │ │ │ │ - bl 8a7a9c │ │ │ │ + bl 8a7aa4 │ │ │ │ ldr.w r3, [r4, #1024] @ 0x400 │ │ │ │ adds r5, #1 │ │ │ │ cmp sl, r5 │ │ │ │ ldrb r3, [r3, r1] │ │ │ │ strb.w r3, [r7, #1]! │ │ │ │ beq.w 37501a │ │ │ │ ldr.w r0, [r4, #1032] @ 0x408 │ │ │ │ @@ -354702,15 +354704,15 @@ │ │ │ │ ldr r2, [pc, #604] @ (37520c ) │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.n 37500e │ │ │ │ ldr r0, [pc, #596] @ (375210 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ b.n 37500e │ │ │ │ ldr r3, [r5, #32] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r5, #32] │ │ │ │ cmp.w r3, #1024 @ 0x400 │ │ │ │ bcc.w 374be2 │ │ │ │ @@ -354734,23 +354736,23 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bne.w 374be2 │ │ │ │ ldr r2, [r7, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 375186 │ │ │ │ ldr.w r0, [r3, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ b.n 374be2 │ │ │ │ mov r3, r8 │ │ │ │ ldr.w r8, [r4, #1036] @ 0x40c │ │ │ │ ldr.w r0, [r4, #1032] @ 0x408 │ │ │ │ ldr.w r1, [r4, #1040] @ 0x410 │ │ │ │ add r0, sl │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 8a7a9c │ │ │ │ + bl 8a7aa4 │ │ │ │ str.w r1, [r4, #1032] @ 0x408 │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ sub.w fp, r2, r3 │ │ │ │ add.w r3, fp, r8 │ │ │ │ str.w r3, [r4, #1036] @ 0x40c │ │ │ │ ldr r2, [r6, #0] │ │ │ │ b.n 374ea4 │ │ │ │ @@ -354805,15 +354807,15 @@ │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 374f6c │ │ │ │ ldr r0, [pc, #352] @ (375220 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 374f6c │ │ │ │ ldr r3, [pc, #340] @ (375224 ) │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -354825,31 +354827,31 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 374f6c │ │ │ │ ldr r0, [pc, #316] @ (375228 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 374f6c │ │ │ │ ldr r0, [pc, #304] @ (37522c ) │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [r6, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 37505c │ │ │ │ b.n 374f00 │ │ │ │ ldr r0, [pc, #288] @ (375230 ) │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [r6, #0] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 375090 │ │ │ │ b.n 374d9e │ │ │ │ ldr r3, [pc, #252] @ (375224 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -354861,15 +354863,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 374fe0 │ │ │ │ ldr r0, [pc, #244] @ (375234 ) │ │ │ │ mov.w r2, #2147483648 @ 0x80000000 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [r5, #28] │ │ │ │ orr.w r3, r3, #2147483648 @ 0x80000000 │ │ │ │ str r3, [r5, #28] │ │ │ │ ldrb.w r3, [r5, #40] @ 0x28 │ │ │ │ cmp r3, #15 │ │ │ │ bne.w 374fe8 │ │ │ │ b.n 374be2 │ │ │ │ @@ -354883,30 +354885,30 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 374cde │ │ │ │ ldr r0, [pc, #192] @ (375238 ) │ │ │ │ mov.w r2, #8192 @ 0x2000 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 374cde │ │ │ │ ldr r2, [pc, #128] @ (375208 ) │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 37500e │ │ │ │ ldr r2, [pc, #116] @ (37520c ) │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 37500e │ │ │ │ ldr r0, [pc, #152] @ (37523c ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ b.n 37500e │ │ │ │ ldr r2, [pc, #88] @ (375208 ) │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -354914,15 +354916,15 @@ │ │ │ │ ldr r2, [pc, #80] @ (37520c ) │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 374d16 │ │ │ │ ldr r0, [pc, #120] @ (375240 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ b.n 374d16 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #108] @ (375244 ) │ │ │ │ movw r2, #1118 @ 0x45e │ │ │ │ ldr r1, [pc, #104] @ (375248 ) │ │ │ │ ldr r0, [pc, #108] @ (37524c ) │ │ │ │ @@ -354945,45 +354947,45 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #12 │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r4, [r2, #0] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 375248 │ │ │ │ + bpl.n 375278 │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r0, [r5, #4] │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r4, [r1, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r5, r6] │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 3751dc │ │ │ │ + bpl.n 37520c │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r4, [pc, #16] @ (375238 ) │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 3751ac │ │ │ │ + bcc.n 3751dc │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bpl.n 375214 │ │ │ │ + bvs.n 375244 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bpl.n 3751f0 │ │ │ │ + bpl.n 375220 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bcc.n 375310 │ │ │ │ + bcc.n 375140 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bcc.n 3752a0 │ │ │ │ + bcc.n 3752d0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bcc.n 3752a4 │ │ │ │ + bcc.n 3752d4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bcc.n 37525c │ │ │ │ + bcc.n 37528c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [r1, #52] @ 0x34 │ │ │ │ + ldr r4, [r4, #52] @ 0x34 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - bcs.n 375258 │ │ │ │ + bcs.n 375288 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bmi.n 37521c │ │ │ │ + bmi.n 37524c │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w r5, [pc, #1508] @ 375848 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -355059,15 +355061,15 @@ │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 375694 │ │ │ │ ldr.w r3, [r6, #924] @ 0x39c │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r3, r4, lsl #2] │ │ │ │ adds r4, #1 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldrb.w ip, [r6, #957] @ 0x3bd │ │ │ │ ldr.w r1, [r6, #1080] @ 0x438 │ │ │ │ ldr.w r0, [r6, #1084] @ 0x43c │ │ │ │ cmp ip, r4 │ │ │ │ bgt.n 37531a │ │ │ │ ldr.w r3, [r6, #1088] @ 0x440 │ │ │ │ ands r1, r5 │ │ │ │ @@ -355091,15 +355093,15 @@ │ │ │ │ mov.w r2, #0 │ │ │ │ bne.w 375750 │ │ │ │ ldr.w r0, [pc, #1232] @ 375864 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ str.w r5, [r6, #1080] @ 0x438 │ │ │ │ b.n 3752c0 │ │ │ │ str.w r5, [r6, #1092] @ 0x444 │ │ │ │ b.n 3752c0 │ │ │ │ ands.w r3, r5, #3 │ │ │ │ beq.n 37542c │ │ │ │ ldr.w r3, [pc, #1188] @ 37585c │ │ │ │ @@ -355119,15 +355121,15 @@ │ │ │ │ ldr.w r0, [pc, #1160] @ 37586c │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ movw r2, #3332 @ 0xd04 │ │ │ │ add r0, pc │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ ldr.w r2, [pc, #1140] @ 375870 │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 375294 │ │ │ │ ldr.w r2, [pc, #1104] @ 37585c │ │ │ │ ldr.w r7, [r8, r2] │ │ │ │ @@ -355135,15 +355137,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 375294 │ │ │ │ ldr.w r0, [pc, #1112] @ 375874 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 375294 │ │ │ │ ldr.w r4, [r6, #1092] @ 0x444 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r6, #1100] @ 0x44c │ │ │ │ ldr.w r2, [r6, #1096] @ 0x448 │ │ │ │ lsrs r1, r4, #24 │ │ │ │ @@ -355273,30 +355275,30 @@ │ │ │ │ ldr r3, [pc, #708] @ (37585c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 3754d8 │ │ │ │ ldr r0, [pc, #740] @ (375888 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3754d8 │ │ │ │ ldr r3, [pc, #736] @ (37588c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37546a │ │ │ │ ldr r3, [pc, #672] @ (37585c ) │ │ │ │ ldr.w r7, [r8, r3] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 37546a │ │ │ │ ldr r0, [pc, #712] @ (375890 ) │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr.w r4, [r6, #1092] @ 0x444 │ │ │ │ b.n 37546a │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 375660 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ orr.w r3, r3, #2147483648 @ 0x80000000 │ │ │ │ @@ -355311,15 +355313,15 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bne.n 375534 │ │ │ │ ldr.w r2, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 3756c6 │ │ │ │ ldr.w r0, [r3, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ b.n 375534 │ │ │ │ ldr.w r2, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 37570a │ │ │ │ ldr.w r2, [r8, #996] @ 0x3e4 │ │ │ │ orr.w r2, r2, #2147483648 @ 0x80000000 │ │ │ │ str.w r2, [r8, #996] @ 0x3e4 │ │ │ │ @@ -355334,15 +355336,15 @@ │ │ │ │ cmp r1, #1 │ │ │ │ bne.w 375502 │ │ │ │ ldr.w r1, [r9] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 3757fa │ │ │ │ ldr.w r0, [r2, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ b.n 375502 │ │ │ │ ldr r3, [pc, #560] @ (375894 ) │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3755de │ │ │ │ @@ -355350,15 +355352,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3755de │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov.w r2, #2147483648 @ 0x80000000 │ │ │ │ mov r1, r4 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ orr.w r3, r3, #2147483648 @ 0x80000000 │ │ │ │ str r3, [r4, #28] │ │ │ │ ldrb.w r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #15 │ │ │ │ bne.n 3755e6 │ │ │ │ b.n 375534 │ │ │ │ @@ -355371,15 +355373,15 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 375332 │ │ │ │ ldr r0, [pc, #488] @ (37589c ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 375332 │ │ │ │ ldr r7, [pc, #480] @ (3758a0 ) │ │ │ │ add r7, pc │ │ │ │ add.w r7, r7, #340 @ 0x154 │ │ │ │ b.n 375552 │ │ │ │ ldr r2, [pc, #476] @ (3758a4 ) │ │ │ │ ldr r1, [sp, #8] │ │ │ │ @@ -355390,28 +355392,28 @@ │ │ │ │ ldr r2, [pc, #392] @ (37585c ) │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 375608 │ │ │ │ ldr r0, [pc, #456] @ (3758a8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ b.n 375608 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 375822 │ │ │ │ ldr r3, [pc, #360] @ (37585c ) │ │ │ │ ldr.w r7, [r8, r3] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ lsls r7, r3, #21 │ │ │ │ bpl.w 37557a │ │ │ │ ldr r0, [pc, #424] @ (3758ac ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 37557a │ │ │ │ ldr r2, [pc, #392] @ (375894 ) │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 37561c │ │ │ │ @@ -355419,15 +355421,15 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 37561c │ │ │ │ mov.w r2, #2147483648 @ 0x80000000 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r1, r4 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr.w r2, [r8, #996] @ 0x3e4 │ │ │ │ orr.w r2, r2, #2147483648 @ 0x80000000 │ │ │ │ str.w r2, [r8, #996] @ 0x3e4 │ │ │ │ ldrb.w r2, [r8, #1008] @ 0x3f0 │ │ │ │ cmp r2, #15 │ │ │ │ bne.w 375628 │ │ │ │ b.n 375502 │ │ │ │ @@ -355461,24 +355463,24 @@ │ │ │ │ ldr r2, [r5, #44] @ 0x2c │ │ │ │ ldrb.w r1, [r2, #1101] @ 0x44d │ │ │ │ cmp r1, #1 │ │ │ │ bne.w 375584 │ │ │ │ cbnz r3, 3757d6 │ │ │ │ ldr.w r0, [r2, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldr.w r3, [r9] │ │ │ │ b.n 375584 │ │ │ │ ldr r0, [pc, #256] @ (3758b4 ) │ │ │ │ movs r7, #1 │ │ │ │ movt r7, #16384 @ 0x4000 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [r5, #28] │ │ │ │ ldrb.w r2, [r5, #40] @ 0x28 │ │ │ │ orrs r3, r7 │ │ │ │ str r3, [r5, #28] │ │ │ │ cmp r2, #15 │ │ │ │ ldr.w r3, [r9] │ │ │ │ bne.n 375780 │ │ │ │ @@ -355491,15 +355493,15 @@ │ │ │ │ ldr r3, [pc, #120] @ (37585c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 3757a0 │ │ │ │ ldr r0, [pc, #200] @ (3758b8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r2, [r5, #44] @ 0x2c │ │ │ │ b.n 3757a0 │ │ │ │ ldr r1, [pc, #168] @ (3758a4 ) │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -355507,30 +355509,30 @@ │ │ │ │ ldr r1, [pc, #80] @ (37585c ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 375654 │ │ │ │ ldr r0, [pc, #164] @ (3758bc ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr.w r2, [r8, #1012] @ 0x3f4 │ │ │ │ b.n 375654 │ │ │ │ ldr r3, [pc, #156] @ (3758c0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3756f2 │ │ │ │ ldr r3, [pc, #40] @ (37585c ) │ │ │ │ ldr.w r7, [r8, r3] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3756f8 │ │ │ │ ldr r0, [pc, #132] @ (3758c4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3756f8 │ │ │ │ subs r1, #208 @ 0xd0 │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #198 @ 0xc6 │ │ │ │ lsls r5, r4, #3 │ │ │ │ @@ -355538,63 +355540,63 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #116 @ 0x74 │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #188 @ 0xbc │ │ │ │ lsls r5, r4, #3 │ │ │ │ - bmi.n 375838 │ │ │ │ + bpl.n 375868 │ │ │ │ lsls r4, r2, #1 │ │ │ │ subs r0, #110 @ 0x6e │ │ │ │ lsls r5, r4, #3 │ │ │ │ - bmi.n 375928 │ │ │ │ + bmi.n 375958 │ │ │ │ lsls r4, r2, #1 │ │ │ │ subs r4, r6, #0 │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 37589c │ │ │ │ + bcc.n 3758cc │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r7, {r1, r2, r4, r6, r7} │ │ │ │ + ldmia r7, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r7, {r4, r6, r7} │ │ │ │ + ldmia r7, {r3, r5, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ asrs r4, r1, #32 │ │ │ │ lsls r3, r2, #3 │ │ │ │ ldr r0, [pc, #688] @ (375b38 ) │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 3757a8 │ │ │ │ + bcs.n 3757d8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldrsb r0, [r6, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 375830 │ │ │ │ + bne.n 375860 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r4, [pc, #16] @ (3758a8 ) │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r6, r1] │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 375800 │ │ │ │ + beq.n 375830 │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsrs r2, r3, #26 │ │ │ │ lsls r3, r2, #3 │ │ │ │ ldr r4, [r2, #0] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5, {r1, r2, r4, r5, r6, r7} │ │ │ │ + ldmia r6!, {r1, r2, r3} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - beq.n 3758a4 │ │ │ │ + bne.n 3758d4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsrs r0, r2, #24 │ │ │ │ lsls r3, r2, #3 │ │ │ │ - ldmia r4, {r2, r4, r5, r6, r7} │ │ │ │ + ldmia r5!, {r2, r3} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r4!, {r2, r5, r6, r7} │ │ │ │ + ldmia r4, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r4, {r1, r2, r3, r4, r5, r7} │ │ │ │ + ldmia r4, {r1, r2, r4, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r4, [r2, #4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7!, {r3, r4, r5, r6} │ │ │ │ + ldmia r7, {r4, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #524] @ (375ae8 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -355676,15 +355678,15 @@ │ │ │ │ cmp r0, #1 │ │ │ │ bne.n 375952 │ │ │ │ ldr.w r0, [r9] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 375a46 │ │ │ │ ldr.w r0, [r2, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ b.n 375952 │ │ │ │ ldr.w r2, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 375a6a │ │ │ │ ldr.w r2, [r4, #996] @ 0x3e4 │ │ │ │ orr.w r2, r2, #2147483648 @ 0x80000000 │ │ │ │ str.w r2, [r4, #996] @ 0x3e4 │ │ │ │ @@ -355699,15 +355701,15 @@ │ │ │ │ cmp r1, #1 │ │ │ │ bne.n 37591c │ │ │ │ ldr.w r1, [r9] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 375ac4 │ │ │ │ ldr.w r0, [r2, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ b.n 37591c │ │ │ │ ldr r2, [pc, #232] @ (375af8 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 375988 │ │ │ │ @@ -355715,15 +355717,15 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 375988 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov.w r2, #2147483648 @ 0x80000000 │ │ │ │ mov r1, fp │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr.w r2, [fp, #28] │ │ │ │ ldrb.w r0, [fp, #40] @ 0x28 │ │ │ │ orr.w r2, r2, #2147483648 @ 0x80000000 │ │ │ │ str.w r2, [fp, #28] │ │ │ │ cmp r0, #15 │ │ │ │ bne.n 375994 │ │ │ │ b.n 375952 │ │ │ │ @@ -355736,15 +355738,15 @@ │ │ │ │ ldr r0, [pc, #168] @ (375afc ) │ │ │ │ ldr r0, [r3, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r3, r0, #16 │ │ │ │ bpl.n 3759ba │ │ │ │ ldr r0, [pc, #164] @ (375b04 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr.w r2, [fp, #44] @ 0x2c │ │ │ │ b.n 3759ba │ │ │ │ ldr r2, [pc, #140] @ (375af8 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -355753,15 +355755,15 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 3759ce │ │ │ │ mov.w r2, #2147483648 @ 0x80000000 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, fp │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr.w r2, [r4, #996] @ 0x3e4 │ │ │ │ ldrb.w r1, [r4, #1008] @ 0x3f0 │ │ │ │ orr.w r2, r2, #2147483648 @ 0x80000000 │ │ │ │ str.w r2, [r4, #996] @ 0x3e4 │ │ │ │ cmp r1, #15 │ │ │ │ bne.n 3759da │ │ │ │ b.n 37591c │ │ │ │ @@ -355773,69 +355775,69 @@ │ │ │ │ ldr r2, [pc, #76] @ (375afc ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r4, r2, #16 │ │ │ │ bpl.w 3758f2 │ │ │ │ ldr r0, [pc, #80] @ (375b0c ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3758f2 │ │ │ │ ldr r1, [pc, #56] @ (375b00 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 375a02 │ │ │ │ ldr r1, [pc, #40] @ (375afc ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 375a02 │ │ │ │ ldr r0, [pc, #52] @ (375b10 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr.w r2, [r4, #1012] @ 0x3f4 │ │ │ │ b.n 375a02 │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3!, {r1, r4, r5, r7} │ │ │ │ + ldmia r3, {r1, r3, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r3!, {r4, r5, r7} │ │ │ │ + ldmia r3, {r3, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r4, [pc, #16] @ (375b0c ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r2, #0] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2, {r1, r2, r4, r5, r6} │ │ │ │ + ldmia r2, {r1, r2, r3, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r0, [pc, #688] @ (375dbc ) │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5, {r2, r4, r5, r6} │ │ │ │ + ldmia r5!, {r2, r3, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r1!, {r3, r4, r5, r6, r7} │ │ │ │ + ldmia r2!, {r4} │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (375b44 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 732a74 │ │ │ │ + bl 732a7c │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 732a74 │ │ │ │ + bl 732a7c │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ lsrs r4, r1, #20 │ │ │ │ lsls r3, r2, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -355844,33 +355846,33 @@ │ │ │ │ movs r3, #9 │ │ │ │ ldr r2, [pc, #48] @ (375b94 ) │ │ │ │ ldr r1, [pc, #52] @ (375b98 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - str r0, [r6, #32] │ │ │ │ + str r0, [r1, #36] @ 0x24 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldr r6, [r3, r7] │ │ │ │ + ldr r6, [r6, r7] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r0, [r6, r7] │ │ │ │ + ldrh r0, [r1, r0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -355912,35 +355914,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (375c50 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [pc, #44] @ (375c54 ) │ │ │ │ ldr r1, [pc, #48] @ (375c58 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 72f324 │ │ │ │ + bl 72f32c │ │ │ │ ldr r1, [pc, #36] @ (375c5c ) │ │ │ │ ldr r0, [sp, #12] │ │ │ │ movs r2, #4 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72dfb4 │ │ │ │ + b.w 72dfbc │ │ │ │ nop │ │ │ │ - str r2, [r0, #24] │ │ │ │ + str r2, [r3, #24] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - cmp r3, #148 @ 0x94 │ │ │ │ + cmp r3, #172 @ 0xac │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r6, [r6, #30] │ │ │ │ + strb r6, [r1, #31] │ │ │ │ lsls r5, r2, #1 │ │ │ │ movs r5, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #178 @ 0xb2 │ │ │ │ lsls r1, r4, #3 │ │ │ │ @@ -355958,72 +355960,72 @@ │ │ │ │ mov r2, r6 │ │ │ │ add r4, pc │ │ │ │ ldr.w r8, [pc, #260] @ 375d88 │ │ │ │ add.w r1, r4, #36 @ 0x24 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ add r8, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [pc, #244] @ (375d8c ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r3, r4, #52 @ 0x34 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r0, r0, #1024 @ 0x400 │ │ │ │ movs r3, #50 @ 0x32 │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [pc, #224] @ (375d90 ) │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ str r4, [sp, #0] │ │ │ │ add.w r0, r5, #1048 @ 0x418 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [pc, #208] @ (375d94 ) │ │ │ │ mov.w sl, #1 │ │ │ │ ldr r4, [pc, #204] @ (375d98 ) │ │ │ │ str.w sl, [sp, #4] │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ mov r2, r7 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, r9, #20 │ │ │ │ - bl 7356f8 │ │ │ │ + bl 735700 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ str.w sl, [sp, #4] │ │ │ │ add.w r3, r6, #20 │ │ │ │ - bl 7356f8 │ │ │ │ + bl 735700 │ │ │ │ ldr r3, [pc, #156] @ (375d9c ) │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r7, [r8, r3] │ │ │ │ ldr.w r8, [pc, #148] @ 375da0 │ │ │ │ mov r3, r7 │ │ │ │ - bl 73594c │ │ │ │ + bl 735954 │ │ │ │ add r8, pc │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add.w r4, r5, #1072 @ 0x430 │ │ │ │ movs r6, #0 │ │ │ │ mov r3, r7 │ │ │ │ movw r7, #16536 @ 0x4098 │ │ │ │ mov r2, r5 │ │ │ │ - bl 73594c │ │ │ │ + bl 735954 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ str r6, [r4, #12] │ │ │ │ mov r0, r8 │ │ │ │ str r5, [r4, #0] │ │ │ │ bl 329ea0 │ │ │ │ str r0, [r4, #4] │ │ │ │ @@ -356046,35 +356048,35 @@ │ │ │ │ add r2, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 531058 │ │ │ │ bl 537e44 │ │ │ │ mov r1, r0 │ │ │ │ b.n 375d64 │ │ │ │ - ldmia r5, {r1, r2, r3, r5, r7} │ │ │ │ + ldmia r5!, {r1, r2, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r5!, {r2, r6, r7} │ │ │ │ + ldmia r5!, {r2, r3, r4, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r4, [r2, #16] │ │ │ │ + str r4, [r5, #16] │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r7, #174 @ 0xae │ │ │ │ lsls r5, r4, #3 │ │ │ │ - ldmia r5, {r1, r4, r5, r7} │ │ │ │ + ldmia r5!, {r1, r3, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r5, {r3, r4, r5, r7} │ │ │ │ + ldmia r5!, {r4, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r4, [r3, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 375df4 │ │ │ │ + bcs.n 375e24 │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r1, #15 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 375cd0 │ │ │ │ + bne.n 375d00 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ adds r1, r2, r3 │ │ │ │ movw r3, #43691 @ 0xaaab │ │ │ │ @@ -356150,15 +356152,15 @@ │ │ │ │ ldr r1, [pc, #96] @ (375f00 ) │ │ │ │ add.w r2, ip, #80 @ 0x50 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #92] @ (375f04 ) │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ cmp r5, #20 │ │ │ │ bne.n 375ef0 │ │ │ │ ldr r3, [r0, #20] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ add.w r3, r3, #17536 @ 0x4480 │ │ │ │ ldr.w ip, [r4, #4] │ │ │ │ @@ -356178,21 +356180,21 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #20] @ (375f08 ) │ │ │ │ movs r1, #20 │ │ │ │ add r0, pc │ │ │ │ bl 522ca8 │ │ │ │ nop │ │ │ │ - ldrsh r0, [r7, r3] │ │ │ │ + ldrsh r0, [r2, r4] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldmia r3!, {r1, r6, r7} │ │ │ │ + ldmia r3, {r1, r3, r4, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r3, {r2, r3, r4, r5, r6} │ │ │ │ + ldmia r3!, {r2, r4, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r3, {r3, r4, r7} │ │ │ │ + ldmia r3!, {r4, r5, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #84] @ 375f70 │ │ │ │ sub sp, #12 │ │ │ │ @@ -356200,15 +356202,15 @@ │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ ldr r1, [pc, #80] @ (375f78 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movw r2, #17696 @ 0x4520 │ │ │ │ add.w ip, r0, #16384 @ 0x4000 │ │ │ │ add.w lr, r0, r2 │ │ │ │ movs r3, #1 │ │ │ │ mov.w r1, #65536 @ 0x10000 │ │ │ │ str.w r3, [r0, #1160] @ 0x488 │ │ │ │ str.w r1, [r0, #1156] @ 0x484 │ │ │ │ @@ -356219,19 +356221,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ - ldrsh r6, [r5, r1] │ │ │ │ + ldrsh r6, [r0, r2] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldmia r2, {r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r3!, {r2, r4} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r3, {r1, r2, r3} │ │ │ │ + ldmia r3!, {r1, r2, r5} │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #96] @ 375fec │ │ │ │ sub sp, #12 │ │ │ │ @@ -356241,15 +356243,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (375ff0 ) │ │ │ │ add.w r2, ip, #52 @ 0x34 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #84] @ (375ff4 ) │ │ │ │ movs r3, #50 @ 0x32 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [r0, #20] │ │ │ │ mov r2, r0 │ │ │ │ add.w r1, r3, #16384 @ 0x4000 │ │ │ │ ldr.w r0, [r1, #1308] @ 0x51c │ │ │ │ lsls r0, r0, #31 │ │ │ │ bpl.n 375fc6 │ │ │ │ ldr.w r1, [r1, #1312] @ 0x520 │ │ │ │ @@ -356266,19 +356268,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrsh r0, [r0, r0] │ │ │ │ + ldrsh r0, [r3, r0] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldmia r2, {r1, r2, r3, r5, r7} │ │ │ │ + ldmia r2, {r1, r2, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r2, {r2, r7} │ │ │ │ + ldmia r2, {r2, r3, r4, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #176] @ (3760b8 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -356288,44 +356290,44 @@ │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r5, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #156] @ (3760c4 ) │ │ │ │ ldr r1, [pc, #160] @ (3760c8 ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #112 @ 0x70 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [pc, #144] @ (3760cc ) │ │ │ │ ldr r1, [pc, #144] @ (3760d0 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r2, r4, #1024 @ 0x400 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 73550c │ │ │ │ + bl 735514 │ │ │ │ ldr r3, [pc, #128] @ (3760d4 ) │ │ │ │ ldr r1, [pc, #128] @ (3760d8 ) │ │ │ │ add.w r2, r4, #1048 @ 0x418 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 73550c │ │ │ │ + bl 735514 │ │ │ │ add.w r1, r4, #1080 @ 0x438 │ │ │ │ mov r0, r5 │ │ │ │ bl 339444 │ │ │ │ add.w r1, r4, #17536 @ 0x4480 │ │ │ │ mov r0, r5 │ │ │ │ adds r1, #80 @ 0x50 │ │ │ │ bl 339444 │ │ │ │ @@ -356346,31 +356348,31 @@ │ │ │ │ b.w 3394f4 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ lsls r0, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r4, r5} │ │ │ │ + ldmia r2!, {r3, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r2, [r0, r6] │ │ │ │ + ldrb r2, [r3, r6] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldmia r2, {r1, r2, r3} │ │ │ │ + ldmia r2, {r1, r2, r5} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bpl.n 3761a0 │ │ │ │ + bpl.n 375fd0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bpl.n 3761c8 │ │ │ │ + bpl.n 375ff8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r2!, {r1, r3} │ │ │ │ + ldmia r2!, {r1, r5} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r2!, {r3, r4, r5, r6} │ │ │ │ + ldmia r2!, {r4, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r2!, {r4} │ │ │ │ + ldmia r2!, {r3, r5} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r2, {r1, r2, r3, r4, r5, r6} │ │ │ │ + ldmia r2, {r1, r2, r4, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r0, r5, #30 │ │ │ │ lsls r3, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov r3, r0 │ │ │ │ ldrd ip, r2, [r0, #84] @ 0x54 │ │ │ │ ldr r0, [r0, #8] │ │ │ │ @@ -356382,15 +356384,15 @@ │ │ │ │ str.w lr, [r3, #80] @ 0x50 │ │ │ │ str r2, [r3, #88] @ 0x58 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ it eq │ │ │ │ moveq r1, #0 │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #576] @ (376368 ) │ │ │ │ mov r7, r3 │ │ │ │ @@ -356413,15 +356415,15 @@ │ │ │ │ strb.w r2, [sp, #80] @ 0x50 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #0 │ │ │ │ ldrd r0, r1, [sp, #76] @ 0x4c │ │ │ │ strd r2, r3, [sp, #56] @ 0x38 │ │ │ │ strd r2, r3, [sp, #64] @ 0x40 │ │ │ │ stmia.w r4, {r0, r1} │ │ │ │ - bl 883478 │ │ │ │ + bl 883480 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 376184 │ │ │ │ ldr r3, [pc, #508] @ (376374 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -356458,15 +356460,15 @@ │ │ │ │ strd r4, r5, [sp, #24] │ │ │ │ mov r0, sl │ │ │ │ movs r4, #56 @ 0x38 │ │ │ │ movs r5, #0 │ │ │ │ strd r4, r5, [sp, #16] │ │ │ │ bl 537f78 │ │ │ │ mov r4, r0 │ │ │ │ - bl 883478 │ │ │ │ + bl 883480 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 376346 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 37622a │ │ │ │ cbnz r4, 376250 │ │ │ │ @@ -356496,15 +356498,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3761fa │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #316] @ (37637c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ - bl 87b354 │ │ │ │ + bl 87b35c │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 3761fc │ │ │ │ ldr r3, [pc, #300] @ (376380 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 37631e │ │ │ │ @@ -356542,15 +356544,15 @@ │ │ │ │ str.w r1, [r5, #-12] │ │ │ │ str.w r2, [r5, #-8] │ │ │ │ bne.n 37629e │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r2, [r0, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r3, [r5, #0] │ │ │ │ - bl 883478 │ │ │ │ + bl 883480 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 376346 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3761fc │ │ │ │ @@ -356562,15 +356564,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3761fc │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #136] @ (37637c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ - bl 87b354 │ │ │ │ + bl 87b35c │ │ │ │ b.n 3761fc │ │ │ │ ldrb r3, [r2, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3761bc │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ bl 52d920 │ │ │ │ @@ -356588,15 +356590,15 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37625c │ │ │ │ ldr r0, [pc, #84] @ (37638c ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 37625c │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ (376390 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #72] @ (376394 ) │ │ │ │ ldr r0, [pc, #72] @ (376398 ) │ │ │ │ add r3, pc │ │ │ │ @@ -356624,21 +356626,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r2, r6, r7} │ │ │ │ + stmia r7!, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r6, [r0, r1] │ │ │ │ + ldrh r6, [r3, r1] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - add r6, pc, #736 @ (adr r6, 376678 ) │ │ │ │ + add r6, pc, #832 @ (adr r6, 3766d8 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r6, pc, #816 @ (adr r6, 3766cc ) │ │ │ │ + add r6, pc, #912 @ (adr r6, 37672c ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -356650,15 +356652,15 @@ │ │ │ │ str r1, [sp, #24] │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ ldr r1, [pc, #412] @ (376560 ) │ │ │ │ movs r3, #50 @ 0x32 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [r0, #20] │ │ │ │ add.w r4, r1, #16384 @ 0x4000 │ │ │ │ ldr.w r2, [r4, #1308] @ 0x51c │ │ │ │ ldr.w r3, [r4, #1312] @ 0x520 │ │ │ │ ands.w sl, r2, #1 │ │ │ │ beq.n 3763ee │ │ │ │ ands.w sl, r3, #3 │ │ │ │ @@ -356667,15 +356669,15 @@ │ │ │ │ beq.n 37641c │ │ │ │ ands r3, r2 │ │ │ │ ldr.w r0, [r4, #1232] @ 0x4d0 │ │ │ │ tst.w r3, #28672 @ 0x7000 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ mov r0, sl │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ vpop {d8} │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -356777,19 +356779,19 @@ │ │ │ │ orr.w r3, r3, #2 │ │ │ │ str.w r3, [r4, #1312] @ 0x520 │ │ │ │ b.n 37652e │ │ │ │ movs r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r3, r7] │ │ │ │ + ldr r4, [r6, r7] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - stmia r6!, {r2, r5, r6} │ │ │ │ + stmia r6!, {r2, r3, r4, r5, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r6!, {r3, r7} │ │ │ │ + stmia r6!, {r5, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ adds r3, r2, r3 │ │ │ │ movw r6, #43691 @ 0xaaab │ │ │ │ @@ -356872,15 +356874,15 @@ │ │ │ │ ands r3, r2 │ │ │ │ tst.w r3, #28672 @ 0x7000 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ movw r3, #16536 @ 0x4098 │ │ │ │ bic.w r4, r4, #28672 @ 0x7000 │ │ │ │ mla r3, r3, sl, fp │ │ │ │ str.w r4, [r3, #1160] @ 0x488 │ │ │ │ b.n 37661a │ │ │ │ movw r2, #4134 @ 0x1026 │ │ │ │ mla r3, r2, sl, r3 │ │ │ │ @@ -357014,15 +357016,15 @@ │ │ │ │ ldr.w r3, [fp, #1160] @ 0x488 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str.w r3, [fp, #1160] @ 0x488 │ │ │ │ b.n 376662 │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (376844 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ lsls r6, r2, #3 │ │ │ │ lsls r3, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -357030,37 +357032,37 @@ │ │ │ │ ldr r2, [pc, #60] @ (37689c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (3768a0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r1, [pc, #48] @ (3768a4 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 72f324 │ │ │ │ + bl 72f32c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #40] @ (3768a8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - strb r2, [r0, r7] │ │ │ │ + strb r2, [r3, r7] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - subs r0, r1, #5 │ │ │ │ + subs r0, r4, #5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [r5, #52] @ 0x34 │ │ │ │ + ldr r2, [r0, #56] @ 0x38 │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsls r5, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r2, #2 │ │ │ │ lsls r3, r2, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -357073,26 +357075,26 @@ │ │ │ │ ldr r1, [pc, #176] @ (376978 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r1, r4, #32 │ │ │ │ ldr r2, [pc, #156] @ (37697c ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [pc, #156] @ (376980 ) │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ mov.w sl, #256 @ 0x100 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r5, r0 │ │ │ │ add.w r1, r0, #920 @ 0x398 │ │ │ │ mov r0, r8 │ │ │ │ bl 339444 │ │ │ │ ldr r2, [pc, #128] @ (376984 ) │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r5, #752 @ 0x2f0 │ │ │ │ @@ -357104,15 +357106,15 @@ │ │ │ │ ldr r2, [pc, #108] @ (376988 ) │ │ │ │ ldr r1, [pc, #112] @ (37698c ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [pc, #100] @ (376990 ) │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #96] @ (376994 ) │ │ │ │ add r1, pc │ │ │ │ add.w r2, r5, #1088 @ 0x440 │ │ │ │ adds r1, #120 @ 0x78 │ │ │ │ @@ -357131,42 +357133,42 @@ │ │ │ │ bl 530294 │ │ │ │ add.w r1, r5, #752 @ 0x2f0 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, sl, fp, lr} │ │ │ │ b.w 3394f4 │ │ │ │ nop │ │ │ │ - strb r6, [r3, r5] │ │ │ │ + strb r6, [r6, r5] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldmia r4!, {r2, r3, r6, r7} │ │ │ │ + ldmia r4!, {r2, r5, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r4!, {r5, r6, r7} │ │ │ │ + ldmia r4, {r3, r4, r5, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r2!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + stmia r2!, {r1, r2, r4, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r2!, {r1, r2, r3, r4, r7} │ │ │ │ + stmia r2!, {r1, r2, r4, r5, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r2!, {r4, r7} │ │ │ │ + stmia r2!, {r3, r5, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r6, r1, #2 │ │ │ │ + subs r6, r4, #2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [r6, #40] @ 0x28 │ │ │ │ + ldr r2, [r1, #44] @ 0x2c │ │ │ │ lsls r5, r2, #1 │ │ │ │ vshr.u64 q8, q1, #30 │ │ │ │ asrs r0, r6, #29 │ │ │ │ lsls r1, r4, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r0, [r0, #12] │ │ │ │ ldr r4, [pc, #68] @ (3769f0 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 73310c │ │ │ │ + bl 733114 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ movs r3, #129 @ 0x81 │ │ │ │ add r4, pc │ │ │ │ ubfx r2, r2, #9, #3 │ │ │ │ lsrs r3, r2 │ │ │ │ lsls r2, r3, #31 │ │ │ │ bmi.n 3769cc │ │ │ │ @@ -357184,20 +357186,20 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #20] @ (3769f8 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ movs r2, #134 @ 0x86 │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r6, r7} │ │ │ │ + stmia r1!, {r3, r4, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2936] @ 0xb78 │ │ │ │ ldr r1, [pc, #424] @ (376bb8 ) │ │ │ │ subw sp, sp, #1124 @ 0x464 │ │ │ │ @@ -357233,15 +357235,15 @@ │ │ │ │ add.w r0, r4, #924 @ 0x39c │ │ │ │ str.w r5, [r4, #1100] @ 0x44c │ │ │ │ strb.w r3, [r4, #1084] @ 0x43c │ │ │ │ blx 28c470 │ │ │ │ ldr.w r1, [r4, #1104] @ 0x450 │ │ │ │ ldr.w r0, [r4, #920] @ 0x398 │ │ │ │ bic.w r1, r5, r1 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldrb.w r3, [r4, #1084] @ 0x43c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 376b84 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov.w r2, #1024 @ 0x400 │ │ │ │ movs r1, #0 │ │ │ │ blx 28d48c │ │ │ │ @@ -357361,45 +357363,45 @@ │ │ │ │ adds r1, #32 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #44] @ (376c18 ) │ │ │ │ mov r4, r3 │ │ │ │ add r2, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r0, [r0, #1092] @ 0x444 │ │ │ │ mov r1, r4 │ │ │ │ orrs r0, r5 │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - strh r2, [r0, r1] │ │ │ │ + strh r2, [r3, r1] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - itet vc │ │ │ │ - lslvc r4, r2, #1 │ │ │ │ - itet ls @ unpredictable │ │ │ │ - lslls r4, r2, #1 │ │ │ │ - pushhi {r4, r5, lr} │ │ │ │ - movls.w ip, #4096 @ 0x1000 │ │ │ │ + itee hi │ │ │ │ + lslhi r4, r2, #1 │ │ │ │ + itee ge @ unpredictable │ │ │ │ + lslge r4, r2, #1 │ │ │ │ + pushlt {r4, r5, lr} │ │ │ │ + movlt.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #64] @ (376c6c ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #64] @ (376c70 ) │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r1, [pc, #64] @ (376c74 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #32 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r4, r0, #1344 @ 0x540 │ │ │ │ add.w r5, r0, #2368 @ 0x940 │ │ │ │ mov r0, r4 │ │ │ │ adds r4, #16 │ │ │ │ bl 32a47c │ │ │ │ cmp r4, r5 │ │ │ │ bne.n 376c4a │ │ │ │ @@ -357408,50 +357410,50 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - str r0, [r6, r7] │ │ │ │ + strh r0, [r1, r0] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ite cs │ │ │ │ - lslcs r4, r2, #1 │ │ │ │ - ite mi @ unpredictable │ │ │ │ + itt mi │ │ │ │ lslmi r4, r2, #1 │ │ │ │ - pushpl {lr} │ │ │ │ + itt vs @ unpredictable │ │ │ │ + lslvs r4, r2, #1 │ │ │ │ + pushvs {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 376cc0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #52] @ (376cc4 ) │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r1, [pc, #52] @ (376cc8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ ldr r0, [r0, #12] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r1, [r0, #1104] @ 0x450 │ │ │ │ ldr.w r3, [r0, #1100] @ 0x44c │ │ │ │ ldr.w r0, [r0, #920] @ 0x398 │ │ │ │ bic.w r1, r3, r1 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 73058c │ │ │ │ - str r2, [r2, r6] │ │ │ │ + b.w 730594 │ │ │ │ + str r2, [r5, r6] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - bkpt 0x00ca │ │ │ │ - lsls r4, r2, #1 │ │ │ │ - bkpt 0x00ec │ │ │ │ + bkpt 0x00e2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + itt eq │ │ │ │ + lsleq r4, r2, #1 │ │ │ │ + pusheq {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #100] @ (376d40 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r0, [r0, #12] │ │ │ │ mov r4, r2 │ │ │ │ @@ -357460,15 +357462,15 @@ │ │ │ │ adds r1, #32 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #92] @ (376d48 ) │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w lr, [pc, #80] @ 376d4c │ │ │ │ ldr.w r3, [r0, #1092] @ 0x444 │ │ │ │ mov.w ip, #0 │ │ │ │ add lr, pc │ │ │ │ movs r1, #1 │ │ │ │ add.w lr, lr, #60 @ 0x3c │ │ │ │ lsl.w r2, r1, ip │ │ │ │ @@ -357486,21 +357488,21 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ add sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str r2, [r0, r5] │ │ │ │ + str r2, [r3, r5] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - bkpt 0x0076 │ │ │ │ + bkpt 0x008e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bkpt 0x0096 │ │ │ │ + bkpt 0x00ae │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r0, [r4, r4] │ │ │ │ + str r0, [r7, r4] │ │ │ │ lsls r0, r5, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #96] @ 376dc0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -357509,15 +357511,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (376dc8 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #32 │ │ │ │ ldr r0, [r0, #12] │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldrb.w r2, [r0, #1084] @ 0x43c │ │ │ │ ldr.w r3, [r0, #1124] @ 0x464 │ │ │ │ ldr.w r1, [r0, #1120] @ 0x460 │ │ │ │ ldr.w r4, [r0, #1112] @ 0x458 │ │ │ │ mov.w ip, r3, lsl #2 │ │ │ │ lsls r3, r2, #4 │ │ │ │ mov.w lr, r1, lsl #2 │ │ │ │ @@ -357531,19 +357533,19 @@ │ │ │ │ bic.w r4, r4, #3 │ │ │ │ str r4, [r1, #8] │ │ │ │ strd lr, ip, [r3, #932] @ 0x3a4 │ │ │ │ strb.w r2, [r0, #1084] @ 0x43c │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 3769fc │ │ │ │ - str r2, [r7, r2] │ │ │ │ + str r2, [r2, r3] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - pop {r1, r4, r5, r6, r7, pc} │ │ │ │ + bkpt 0x000a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bkpt 0x0012 │ │ │ │ + bkpt 0x002a │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #140] @ (376e68 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -357555,17 +357557,17 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #132] @ (376e70 ) │ │ │ │ mov r6, r3 │ │ │ │ add r2, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #124] @ (376e74 ) │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r4, r0 │ │ │ │ - bl 73310c │ │ │ │ + bl 733114 │ │ │ │ movw r3, #57101 @ 0xdf0d │ │ │ │ movt r3, #30075 @ 0x757b │ │ │ │ add r5, pc │ │ │ │ cmp r6, #0 │ │ │ │ it eq │ │ │ │ cmpeq r7, r3 │ │ │ │ beq.n 376e3c │ │ │ │ @@ -357591,27 +357593,27 @@ │ │ │ │ str.w r3, [r4, #1088] @ 0x440 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 530450 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #28] @ (376e7c ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 376e1c │ │ │ │ - str r2, [r0, r1] │ │ │ │ + str r2, [r3, r1] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - pop {r1, r2, r4, r5, r6, pc} │ │ │ │ + pop {r1, r2, r3, r7, pc} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - pop {r1, r2, r4, r7, pc} │ │ │ │ + pop {r1, r2, r3, r5, r7, pc} │ │ │ │ lsls r4, r2, #1 │ │ │ │ subs r4, r6, #0 │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - pop {r3, r4, r7, pc} │ │ │ │ + pop {r4, r5, r7, pc} │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #416] @ 0x1a0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -357637,48 +357639,48 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr.w r0, [r0, #468] @ 0x1d4 │ │ │ │ movs r1, #1 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldr.w r3, [r4, #704] @ 0x2c0 │ │ │ │ ldr.w r2, [r4, #2432] @ 0x980 │ │ │ │ orrs r3, r2 │ │ │ │ beq.n 376ea8 │ │ │ │ ldr.w r0, [r4, #756] @ 0x2f4 │ │ │ │ movs r1, #1 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldr.w r3, [r4, #992] @ 0x3e0 │ │ │ │ ldr.w r2, [r4, #2720] @ 0xaa0 │ │ │ │ orrs r3, r2 │ │ │ │ beq.n 376eb4 │ │ │ │ ldr.w r0, [r4, #1044] @ 0x414 │ │ │ │ movs r1, #1 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldr.w r3, [r4, #1280] @ 0x500 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 376eba │ │ │ │ ldr.w r0, [r4, #1332] @ 0x534 │ │ │ │ movs r1, #1 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldr.w r3, [r4, #1568] @ 0x620 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 376ec0 │ │ │ │ ldr.w r0, [r4, #1620] @ 0x654 │ │ │ │ movs r1, #1 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldr.w r3, [r4, #1856] @ 0x740 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 376ec8 │ │ │ │ ldr.w r0, [r4, #1908] @ 0x774 │ │ │ │ movs r1, #1 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ nop │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r5, [r0, #272] @ 0x110 │ │ │ │ cbz r5, 376f84 │ │ │ │ @@ -357688,15 +357690,15 @@ │ │ │ │ subs r5, #1 │ │ │ │ beq.n 376f84 │ │ │ │ ldr.w r3, [r4, #136] @ 0x88 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 376f62 │ │ │ │ ldr.w r0, [r4, #188] @ 0xbc │ │ │ │ movs r1, #1 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ add.w r4, r4, #288 @ 0x120 │ │ │ │ subs r5, #1 │ │ │ │ bne.n 376f6a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -357850,17 +357852,17 @@ │ │ │ │ movs r0, #1 │ │ │ │ ldr r1, [pc, #16] @ (377144 ) │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ b.w 28d710 <__printf_chk@plt> │ │ │ │ nop │ │ │ │ - ldr r5, [pc, #248] @ (37723c ) │ │ │ │ + ldr r5, [pc, #344] @ (37729c ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ - cbnz r0, 3771ba │ │ │ │ + cbnz r0, 3771c0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr.w r2, [r1, #160] @ 0xa0 │ │ │ │ mov r3, r1 │ │ │ │ ldr.w r1, [r1, #208] @ 0xd0 │ │ │ │ strh.w r1, [r3, #168] @ 0xa8 │ │ │ │ cbz r2, 377178 │ │ │ │ ldr.w r2, [r3, #164] @ 0xa4 │ │ │ │ @@ -358241,15 +358243,15 @@ │ │ │ │ b.n 37733c │ │ │ │ add.w r2, r0, #8192 @ 0x2000 │ │ │ │ movs r1, #0 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr.w r4, [r2, #1392] @ 0x570 │ │ │ │ ldr.w r0, [r2, #1424] @ 0x590 │ │ │ │ str.w r1, [r2, #1392] @ 0x570 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ lsls r0, r4, #3 │ │ │ │ ldr.w r3, [r2, #1304] @ 0x518 │ │ │ │ ldr.w r1, [r2, #1388] @ 0x56c │ │ │ │ sub.w r3, r3, #2 │ │ │ │ ldr.w r2, [r2, #1396] @ 0x574 │ │ │ │ clz r3, r3 │ │ │ │ @@ -358286,15 +358288,15 @@ │ │ │ │ and.w r2, r2, #4032 @ 0xfc0 │ │ │ │ orrs r3, r2 │ │ │ │ mov.w r2, #288 @ 0x120 │ │ │ │ movs r1, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ mla r2, r2, lr, r0 │ │ │ │ ldr.w r0, [r2, #468] @ 0x1d4 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ b.n 37733c │ │ │ │ mov.w r3, #288 @ 0x120 │ │ │ │ mla r3, r3, lr, r0 │ │ │ │ ldrh.w r3, [r3, #412] @ 0x19c │ │ │ │ mov r0, r3 │ │ │ │ @@ -358463,15 +358465,15 @@ │ │ │ │ ldrh.w r0, [r0, #228] @ 0xe4 │ │ │ │ b.n 37733c │ │ │ │ ldr r1, [pc, #648] @ (377af8 ) │ │ │ │ ldr r0, [pc, #652] @ (377afc ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3772b4 │ │ │ │ ldr.w r1, [r0, #208] @ 0xd0 │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 3772a4 │ │ │ │ sub.w r1, r2, #3008 @ 0xbc0 │ │ │ │ cmp r1, #54 @ 0x36 │ │ │ │ bhi.w 3772a4 │ │ │ │ @@ -358581,15 +358583,15 @@ │ │ │ │ add.w r0, r0, #8192 @ 0x2000 │ │ │ │ ldrh.w r0, [r0, #1360] @ 0x550 │ │ │ │ b.n 37733c │ │ │ │ add.w r3, r0, #8192 @ 0x2000 │ │ │ │ movs r1, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr.w r0, [r3, #1424] @ 0x590 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldrh.w r0, [r3, #1392] @ 0x570 │ │ │ │ ldrb.w lr, [r3, #1358] @ 0x54e │ │ │ │ ldrh.w r2, [r3, #1304] @ 0x518 │ │ │ │ ldrh.w ip, [r3, #1396] @ 0x574 │ │ │ │ lsls r0, r0, #3 │ │ │ │ ldrh.w r1, [r3, #1388] @ 0x56c │ │ │ │ @@ -358656,28 +358658,28 @@ │ │ │ │ mov r0, r3 │ │ │ │ b.n 37733c │ │ │ │ ldr r1, [pc, #32] @ (377b00 ) │ │ │ │ ldr r0, [pc, #32] @ (377b04 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #24 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 37784a │ │ │ │ nop │ │ │ │ adds r0, r4, r7 │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - mov r4, r0 │ │ │ │ + mov r4, r3 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - add r1, sp, #376 @ 0x178 │ │ │ │ + add r1, sp, #472 @ 0x1d8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bics r2, r2 │ │ │ │ + bics r2, r5 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - sxth r4, r6 │ │ │ │ + sxtb r4, r1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #276] @ (377c30 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -359061,23 +359063,23 @@ │ │ │ │ ldr.w r3, [r4, #176] @ 0xb0 │ │ │ │ cbz r3, 377f90 │ │ │ │ ldr.w r3, [r4, #180] @ 0xb4 │ │ │ │ cbz r3, 377f90 │ │ │ │ ldr.w r0, [r4, #224] @ 0xe0 │ │ │ │ ldr.w r1, [r4, #252] @ 0xfc │ │ │ │ add r0, fp │ │ │ │ - bl 8a7d4c │ │ │ │ + bl 8a7d54 │ │ │ │ str.w r1, [r4, #224] @ 0xe0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 378016 │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ ldr.w r1, [r4, #248] @ 0xf8 │ │ │ │ add r0, fp │ │ │ │ - bl 8a7d4c │ │ │ │ + bl 8a7d54 │ │ │ │ ldr.w r3, [r4, #216] @ 0xd8 │ │ │ │ ldr.w r2, [r4, #228] @ 0xe4 │ │ │ │ add r3, r0 │ │ │ │ str.w r3, [r4, #216] @ 0xd8 │ │ │ │ ldr.w r3, [r4, #236] @ 0xec │ │ │ │ str.w r1, [r4, #220] @ 0xdc │ │ │ │ mul.w r2, r0, r2 │ │ │ │ @@ -359449,17 +359451,17 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ b.n 378052 │ │ │ │ movs r2, #1 │ │ │ │ mvn.w sl, #2147483648 @ 0x80000000 │ │ │ │ str r2, [sp, #4] │ │ │ │ b.n 378074 │ │ │ │ nop │ │ │ │ - subs r7, #242 @ 0xf2 │ │ │ │ + ands r2, r1 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - add r6, sp, #800 @ 0x320 │ │ │ │ + add r6, sp, #896 @ 0x380 │ │ │ │ lsls r4, r2, #1 │ │ │ │ │ │ │ │ 003783e4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -359942,15 +359944,15 @@ │ │ │ │ ldr.w r0, [pc, #1244] @ 378eac │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #84 @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ mov.w r3, #288 @ 0x120 │ │ │ │ and.w r2, r5, #63 @ 0x3f │ │ │ │ mla r3, r3, r7, r6 │ │ │ │ str.w r2, [r3, #412] @ 0x19c │ │ │ │ b.n 378588 │ │ │ │ mov.w r3, #288 @ 0x120 │ │ │ │ movs r2, #0 │ │ │ │ @@ -360234,15 +360236,15 @@ │ │ │ │ b.w 378588 │ │ │ │ ldr r1, [pc, #288] @ (378ec4 ) │ │ │ │ mov r2, lr │ │ │ │ ldr r0, [pc, #288] @ (378ec8 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #84 @ 0x54 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ mov.w r3, #288 @ 0x120 │ │ │ │ mla r3, r3, r7, r6 │ │ │ │ ldr.w r2, [r3, #324] @ 0x144 │ │ │ │ cmp r2, #5 │ │ │ │ bls.w 37895e │ │ │ │ ldr r3, [pc, #216] @ (378ea0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -360250,15 +360252,15 @@ │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.w 37895e │ │ │ │ ldr r1, [pc, #248] @ (378ecc ) │ │ │ │ ldr r0, [pc, #252] @ (378ed0 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #84 @ 0x54 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 37895e │ │ │ │ ldr.w r2, [r3, #428] @ 0x1ac │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 37888e │ │ │ │ ldr.w r2, [r3, #424] @ 0x1a8 │ │ │ │ ldr.w r0, [r3, #488] @ 0x1e8 │ │ │ │ str.w r1, [r3, #428] @ 0x1ac │ │ │ │ @@ -360299,53 +360301,53 @@ │ │ │ │ b.n 37888e │ │ │ │ ldr r1, [pc, #96] @ (378ed4 ) │ │ │ │ ldr r0, [pc, #100] @ (378ed8 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ adds r1, #84 @ 0x54 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr.w r3, [r3, #372] @ 0x174 │ │ │ │ b.n 37898c │ │ │ │ mov r0, r4 │ │ │ │ strd r3, r2, [sp] │ │ │ │ bl 376f90 │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ str.w r2, [r3, #452] @ 0x1c4 │ │ │ │ b.n 3788e2 │ │ │ │ lsls r6, r1, #28 │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ b.n 378e7e │ │ │ │ - vraddhn.i d19, , q9 │ │ │ │ + vsri.64 d19, d26, #1 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - add r3, pc, #912 @ (adr r3, 379240 ) │ │ │ │ + add r3, pc, #1008 @ (adr r3, 3792a0 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r3, #236 @ 0xec │ │ │ │ + adds r4, #4 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - add r3, pc, #184 @ (adr r3, 378f70 ) │ │ │ │ + add r3, pc, #280 @ (adr r3, 378fd0 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r3, #62 @ 0x3e │ │ │ │ + adds r3, #86 @ 0x56 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - str r6, [sp, #608] @ 0x260 │ │ │ │ + str r6, [sp, #704] @ 0x2c0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ b.n 379096 │ │ │ │ - vmla.i , , d12[0] │ │ │ │ + vmla.i , , d20[0] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldr r7, [sp, #816] @ 0x330 │ │ │ │ + ldr r7, [sp, #912] @ 0x390 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r0, #160 @ 0xa0 │ │ │ │ + adds r0, #184 @ 0xb8 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldr r7, [sp, #640] @ 0x280 │ │ │ │ + ldr r7, [sp, #736] @ 0x2e0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r0, #0 │ │ │ │ + adds r0, #24 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldr r7, [sp, #112] @ 0x70 │ │ │ │ + ldr r7, [sp, #208] @ 0xd0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ │ │ │ │ 00378edc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -360398,15 +360400,15 @@ │ │ │ │ str r3, [r2, #24] │ │ │ │ add r0, pc │ │ │ │ movs r2, #32 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str.w ip, [r3, #28] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 73072c │ │ │ │ + bl 730734 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r0, [r3, #8] │ │ │ │ mov.w r3, #288 @ 0x120 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ mla r3, r3, r5, r4 │ │ │ │ add.w r5, r6, r5, lsl #2 │ │ │ │ subs r6, #4 │ │ │ │ @@ -360460,15 +360462,15 @@ │ │ │ │ movw r3, #511 @ 0x1ff │ │ │ │ str.w r3, [r4, #228] @ 0xe4 │ │ │ │ ldr r0, [pc, #116] @ (3790a0 ) │ │ │ │ movs r2, #0 │ │ │ │ ldr.w r5, [r4, #180] @ 0xb4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 73075c │ │ │ │ + bl 730764 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ add.w r5, r4, #8 │ │ │ │ bl 3cda8c │ │ │ │ ldr r0, [r4, #0] │ │ │ │ bl 3783e4 │ │ │ │ mov r0, r4 │ │ │ │ @@ -360501,15 +360503,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ mrc 15, 6, APSR_nzcv, cr7, cr15, {7} │ │ │ │ @ instruction: 0xeba3ffff │ │ │ │ stcl 15, cr15, [sp, #-1020]! @ 0xfffffc04 │ │ │ │ b.n 3793f2 │ │ │ │ - vcvt.u16.f16 , q14, #1 │ │ │ │ + @ instruction: 0xffff9d94 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ble.n 379048 │ │ │ │ lsls r2, r2, #3 │ │ │ │ │ │ │ │ 003790ac : │ │ │ │ ldr r0, [r0, #12] │ │ │ │ add.w r0, r0, #9472 @ 0x2500 │ │ │ │ @@ -360645,26 +360647,26 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ ldr r3, [r4, #20] │ │ │ │ mov r0, r5 │ │ │ │ mov r6, r3 │ │ │ │ - bl 88eba8 │ │ │ │ + bl 88ebb0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r5, r0 │ │ │ │ mov r7, r1 │ │ │ │ mov r0, r6 │ │ │ │ asrs r1, r6, #31 │ │ │ │ ldrd r2, r3, [r3, #56] @ 0x38 │ │ │ │ - bl 8a82f8 │ │ │ │ + bl 8a8300 │ │ │ │ adds r2, r0, r5 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ adc.w r3, r1, r7 │ │ │ │ - bl 88ead4 │ │ │ │ + bl 88eadc │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #20] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -360884,29 +360886,29 @@ │ │ │ │ bic.w r7, r7, r1 │ │ │ │ strd r7, r3, [r4, #48] @ 0x30 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cbz r3, 379480 │ │ │ │ cbz r2, 379472 │ │ │ │ ldrd r0, r1, [r4, #16] │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 8a82f8 │ │ │ │ + bl 8a8300 │ │ │ │ strd r0, r1, [r4, #56] @ 0x38 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #12] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 88e7ec │ │ │ │ + b.w 88e7f4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r0, #1 │ │ │ │ - bl 88eba8 │ │ │ │ + bl 88ebb0 │ │ │ │ ldr r4, [r5, #0] │ │ │ │ ldrd r2, r3, [r4, #56] @ 0x38 │ │ │ │ adds r6, r2, #1 │ │ │ │ adc.w r4, r3, #0 │ │ │ │ cmp r6, #3 │ │ │ │ sbcs.w r4, r4, #0 │ │ │ │ bcc.n 3794b2 │ │ │ │ @@ -360914,18 +360916,18 @@ │ │ │ │ movcc r2, #1 │ │ │ │ movcs r2, #0 │ │ │ │ mov r3, r2 │ │ │ │ adds r2, r2, r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ adc.w r3, r3, r1 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 88ead4 │ │ │ │ + b.w 88eadc │ │ │ │ ldrd r0, r1, [r4, #16] │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 8a82f8 │ │ │ │ + bl 8a8300 │ │ │ │ strd r0, r1, [r4, #56] @ 0x38 │ │ │ │ b.n 379444 │ │ │ │ nop │ │ │ │ │ │ │ │ 003794d4 : │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -360968,15 +360970,15 @@ │ │ │ │ strd sl, r4, [sp, #4] │ │ │ │ movs r1, #0 │ │ │ │ mov r2, r3 │ │ │ │ adds r5, #1 │ │ │ │ str.w r9, [sp] │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #88 @ 0x58 │ │ │ │ - bl 88e758 │ │ │ │ + bl 88e760 │ │ │ │ str.w r6, [r4, #-80] │ │ │ │ cmp r8, r5 │ │ │ │ bne.n 37952c │ │ │ │ ldr r3, [pc, #48] @ (379588 ) │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -361054,15 +361056,15 @@ │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [pc, #192] @ (3796d4 ) │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 87f05c │ │ │ │ + bl 87f064 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ blx 28da78 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 3796ca │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r5, #72] @ 0x48 │ │ │ │ movs r3, #1 │ │ │ │ @@ -361102,15 +361104,15 @@ │ │ │ │ ldr r0, [pc, #76] @ (3796dc ) │ │ │ │ str r3, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ mov r3, r6 │ │ │ │ str.w r8, [sp, #12] │ │ │ │ strd lr, r7, [sp] │ │ │ │ - bl 87f05c │ │ │ │ + bl 87f064 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ blx 28da78 │ │ │ │ mov r1, ip │ │ │ │ adds r0, #1 │ │ │ │ subs r2, r2, r1 │ │ │ │ str r0, [r5, #72] @ 0x48 │ │ │ │ add.w r0, r1, #32 │ │ │ │ @@ -361120,21 +361122,21 @@ │ │ │ │ b.n 379632 │ │ │ │ add.w r2, r1, r0, lsl #5 │ │ │ │ mov r1, ip │ │ │ │ b.n 3796ae │ │ │ │ mov ip, r1 │ │ │ │ b.n 3795d6 │ │ │ │ nop │ │ │ │ - cmp r0, #218 @ 0xda │ │ │ │ + cmp r0, #242 @ 0xf2 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ + ldr r0, [sp, #104] @ 0x68 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r0, #94 @ 0x5e │ │ │ │ + cmp r0, #118 @ 0x76 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - str r7, [sp, #320] @ 0x140 │ │ │ │ + str r7, [sp, #416] @ 0x1a0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ │ │ │ │ 003796e0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -361242,15 +361244,15 @@ │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ mov r2, r4 │ │ │ │ adds r1, #24 │ │ │ │ str.w lr, [sp, #12] │ │ │ │ strd r9, r7, [sp] │ │ │ │ - bl 87f05c │ │ │ │ + bl 87f064 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ blx 28da78 │ │ │ │ ldr.w r9, [ip, #20] │ │ │ │ adds.w r7, r9, r2 │ │ │ │ adc.w r3, lr, #0 │ │ │ │ cmp r4, r7 │ │ │ │ sbcs.w r3, r6, r3 │ │ │ │ @@ -361277,32 +361279,32 @@ │ │ │ │ ldr r1, [pc, #36] @ (37987c ) │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [pc, #36] @ (379880 ) │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ adds r1, #24 │ │ │ │ - bl 87f05c │ │ │ │ + bl 87f064 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ blx 28da78 │ │ │ │ mov ip, r1 │ │ │ │ b.n 37972c │ │ │ │ - movs r7, #6 │ │ │ │ + movs r7, #30 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - str r6, [sp, #584] @ 0x248 │ │ │ │ + str r6, [sp, #680] @ 0x2a8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r6, #148 @ 0x94 │ │ │ │ + movs r6, #172 @ 0xac │ │ │ │ lsls r0, r5, #1 │ │ │ │ - str r5, [sp, #912] @ 0x390 │ │ │ │ + str r5, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (379890 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ bpl.n 379838 │ │ │ │ lsls r2, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -361310,40 +361312,40 @@ │ │ │ │ ldr r2, [pc, #68] @ (3798f0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (3798f4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [pc, #56] @ (3798f8 ) │ │ │ │ ldr r1, [pc, #60] @ (3798fc ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 72f324 │ │ │ │ + bl 72f32c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #48] @ (379900 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - movs r6, #114 @ 0x72 │ │ │ │ + movs r6, #138 @ 0x8a │ │ │ │ lsls r0, r5, #1 │ │ │ │ - mrc 0, 7, r0, cr12, cr2, {2} │ │ │ │ - subs r3, #30 │ │ │ │ + vqadd.s16 q0, q2, q1 │ │ │ │ + subs r3, #54 @ 0x36 │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsrs r5, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r4, #12 │ │ │ │ movs r0, r0 │ │ │ │ bpl.n 37981c │ │ │ │ lsls r2, r2, #3 │ │ │ │ @@ -361505,37 +361507,37 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #40] @ (379af0 ) │ │ │ │ ldr r0, [pc, #44] @ (379af4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #36 @ 0x24 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 379932 │ │ │ │ ldr r3, [pc, #32] @ (379af8 ) │ │ │ │ movs r2, #153 @ 0x99 │ │ │ │ ldr r1, [pc, #32] @ (379afc ) │ │ │ │ ldr r0, [pc, #36] @ (379b00 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ @ instruction: 0xf32600e4 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #88 @ 0x58 │ │ │ │ + movs r4, #112 @ 0x70 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - add r2, sp, #952 @ 0x3b8 │ │ │ │ + add r3, sp, #24 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r4, #68 @ 0x44 │ │ │ │ + movs r4, #92 @ 0x5c │ │ │ │ lsls r0, r5, #1 │ │ │ │ - str r3, [sp, #840] @ 0x348 │ │ │ │ + str r3, [sp, #936] @ 0x3a8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r3, [sp, #920] @ 0x398 │ │ │ │ + str r3, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ movs r1, #15 │ │ │ │ @@ -361607,23 +361609,23 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #24] @ (379be0 ) │ │ │ │ ldr r0, [pc, #24] @ (379be4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 379b6e │ │ │ │ nop │ │ │ │ @ instruction: 0xf0ee00e4 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #86 @ 0x56 │ │ │ │ + movs r3, #110 @ 0x6e │ │ │ │ lsls r0, r5, #1 │ │ │ │ - add r1, sp, #944 @ 0x3b0 │ │ │ │ + add r2, sp, #16 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 379c48 │ │ │ │ sub sp, #12 │ │ │ │ @@ -361631,15 +361633,15 @@ │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #76] @ (379c50 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ addw r3, r0, #1180 @ 0x49c │ │ │ │ addw r1, r0, #1820 @ 0x71c │ │ │ │ movs r2, #0 │ │ │ │ movw ip, #65535 @ 0xffff │ │ │ │ str.w r2, [r0, #1820] @ 0x71c │ │ │ │ str.w ip, [r0, #1824] @ 0x720 │ │ │ │ strd r2, r2, [r3] │ │ │ │ @@ -361650,19 +361652,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - movs r3, #30 │ │ │ │ + movs r3, #54 @ 0x36 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - str r2, [sp, #816] @ 0x330 │ │ │ │ + str r2, [sp, #912] @ 0x390 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r2, [sp, #936] @ 0x3a8 │ │ │ │ + str r3, [sp, #8] │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #208] @ (379d38 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -361672,15 +361674,15 @@ │ │ │ │ add r4, pc │ │ │ │ add r6, pc │ │ │ │ ldr.w r9, [pc, #208] @ 379d44 │ │ │ │ add.w r1, r6, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #192] @ (379d48 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r7, [pc, #192] @ (379d4c ) │ │ │ │ mov r1, r0 │ │ │ │ add r4, pc │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ @@ -361694,15 +361696,15 @@ │ │ │ │ adds r6, #88 @ 0x58 │ │ │ │ bl 52bba8 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r1, r5, #752 @ 0x2f0 │ │ │ │ bl 3394f4 │ │ │ │ vldr d7, [pc, #104] @ 379d30 │ │ │ │ ldr r3, [pc, #132] @ (379d50 ) │ │ │ │ add.w r2, r4, #164 @ 0xa4 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r5, #920 @ 0x398 │ │ │ │ @@ -361714,23 +361716,23 @@ │ │ │ │ mov r3, r5 │ │ │ │ bl 52bba8 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r1, r5, #920 @ 0x398 │ │ │ │ bl 3394f4 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r1, r4 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ bl 339444 │ │ │ │ cmp r4, r8 │ │ │ │ bne.n 379d00 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ @@ -361740,27 +361742,27 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #536] @ 0x218 │ │ │ │ + str r2, [sp, #632] @ 0x278 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r2, #176 @ 0xb0 │ │ │ │ + movs r2, #200 @ 0xc8 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - str r2, [sp, #360] @ 0x168 │ │ │ │ + str r2, [sp, #456] @ 0x1c8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r1, [sp, #8] │ │ │ │ + ldr r1, [sp, #104] @ 0x68 │ │ │ │ lsls r3, r2, #1 │ │ │ │ bne.n 379ce8 │ │ │ │ lsls r2, r2, #3 │ │ │ │ - ldr r1, [sp, #80] @ 0x50 │ │ │ │ + ldr r1, [sp, #176] @ 0xb0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r2, [sp, #160] @ 0xa0 │ │ │ │ + str r2, [sp, #256] @ 0x100 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr.w ip, [pc, #916] @ 37a0fc │ │ │ │ @@ -361973,15 +361975,15 @@ │ │ │ │ ldr r1, [pc, #300] @ (37a104 ) │ │ │ │ ldr r0, [pc, #300] @ (37a108 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #124 @ 0x7c │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ mla r3, r3, r6, r0 │ │ │ │ str.w r7, [r3, #1184] @ 0x4a0 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -361995,15 +361997,15 @@ │ │ │ │ lsls r2, r6 │ │ │ │ str.w r1, [r4, #1180] @ 0x49c │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r3, [r5, #1820] @ 0x71c │ │ │ │ bic.w r3, r3, r2 │ │ │ │ str.w r3, [r5, #1820] @ 0x71c │ │ │ │ ldr.w r0, [r4, #1216] @ 0x4c0 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldr.w r1, [r4, #1180] @ 0x49c │ │ │ │ b.n 379dd2 │ │ │ │ strd r3, r3, [r7] │ │ │ │ ldr.w r2, [r4, #1196] @ 0x4ac │ │ │ │ strb.w r8, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldmia.w r7, {r0, r1} │ │ │ │ @@ -362053,38 +362055,38 @@ │ │ │ │ str.w r3, [r4, #1180] @ 0x49c │ │ │ │ movs r1, #1 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr.w r3, [r2, #1820] @ 0x71c │ │ │ │ orrs r3, r0 │ │ │ │ str.w r3, [r2, #1820] @ 0x71c │ │ │ │ ldr.w r0, [r4, #1216] @ 0x4c0 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ b.n 37a088 │ │ │ │ ldr r3, [pc, #36] @ (37a10c ) │ │ │ │ movs r2, #200 @ 0xc8 │ │ │ │ ldr r1, [pc, #36] @ (37a110 ) │ │ │ │ ldr r0, [pc, #36] @ (37a114 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ cdp 0, 13, cr0, cr2, cr4, {7} │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r0, #5 │ │ │ │ + subs r6, r3, #5 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - add r5, pc, #880 @ (adr r5, 37a47c ) │ │ │ │ + add r5, pc, #976 @ (adr r5, 37a4dc ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r2, r6, #0 │ │ │ │ + subs r2, r1, #1 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrh r0, [r0, #46] @ 0x2e │ │ │ │ + ldrh r0, [r3, #46] @ 0x2e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r4, [r2, #46] @ 0x2e │ │ │ │ + ldrh r4, [r5, #46] @ 0x2e │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ movs r1, #15 │ │ │ │ @@ -362159,22 +362161,22 @@ │ │ │ │ ldr r1, [pc, #28] @ (37a200 ) │ │ │ │ ldr r0, [pc, #28] @ (37a204 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #144 @ 0x90 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ nop │ │ │ │ pkhtb r0, ip, r4, asr #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r7, #4 │ │ │ │ + adds r2, r2, #5 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - add r3, pc, #832 @ (adr r3, 37a548 ) │ │ │ │ + add r3, pc, #928 @ (adr r3, 37a5a8 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #160] @ (37a2bc ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -362186,46 +362188,46 @@ │ │ │ │ mov r2, r6 │ │ │ │ add r4, pc │ │ │ │ mov r1, r5 │ │ │ │ add.w r8, r4, #76 @ 0x4c │ │ │ │ ldr r7, [pc, #148] @ (37a2c8 ) │ │ │ │ str.w r8, [sp] │ │ │ │ mov r9, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [pc, #140] @ (37a2cc ) │ │ │ │ add r7, pc │ │ │ │ ldr r1, [pc, #140] @ (37a2d0 ) │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ adds r4, #164 @ 0xa4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 735f9c │ │ │ │ + bl 735fa4 │ │ │ │ ldr r2, [pc, #124] @ (37a2d4 ) │ │ │ │ ldr r1, [pc, #128] @ (37a2d8 ) │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r4, #65535 @ 0xffff │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #112] @ (37a2dc ) │ │ │ │ mov r1, r0 │ │ │ │ str.w r0, [sl, #1088] @ 0x440 │ │ │ │ add r2, pc │ │ │ │ addw r0, sl, #1092 @ 0x444 │ │ │ │ bl 531058 │ │ │ │ movs r3, #29 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ addw r3, r0, #1180 @ 0x49c │ │ │ │ addw r1, r0, #1820 @ 0x71c │ │ │ │ movs r2, #0 │ │ │ │ str.w r4, [r0, #1824] @ 0x720 │ │ │ │ str.w r2, [r0, #1820] @ 0x71c │ │ │ │ strd r2, r2, [r3] │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ @@ -362235,99 +362237,99 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldrh r2, [r6, #36] @ 0x24 │ │ │ │ + ldrh r2, [r1, #38] @ 0x26 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r0, [r2, #38] @ 0x26 │ │ │ │ + ldrh r0, [r5, #38] @ 0x26 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r0, r7, #3 │ │ │ │ + adds r0, r2, #4 │ │ │ │ lsls r0, r5, #1 │ │ │ │ ldrd r0, r0, [lr, #912]! @ 0x390 │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r4, #30] │ │ │ │ + strb r2, [r7, #30] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r6, [r2, #30] │ │ │ │ + strb r6, [r5, #30] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r2, r5, #20 │ │ │ │ + asrs r2, r0, #21 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r4, [r4, #36] @ 0x24 │ │ │ │ + ldrh r4, [r7, #36] @ 0x24 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (37a2e8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ ldmia r4!, {r1, r2, r3, r7} │ │ │ │ lsls r2, r2, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r0, #756] @ 0x2f4 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 88e7ec │ │ │ │ + b.w 88e7f4 │ │ │ │ nop │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r0, #756] @ 0x2f4 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r4, [r4, #752] @ 0x2f0 │ │ │ │ - bl 88eba8 │ │ │ │ + bl 88ebb0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 8a82f8 │ │ │ │ + bl 8a8300 │ │ │ │ adds.w r2, r0, #100 @ 0x64 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 88ead4 │ │ │ │ + b.w 88eadc │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #48] @ 37a39c │ │ │ │ ldr r2, [pc, #48] @ (37a3a0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (37a3a4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [pc, #36] @ (37a3a8 ) │ │ │ │ ldr r2, [pc, #40] @ (37a3ac ) │ │ │ │ ldr r1, [pc, #40] @ (37a3b0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72f324 │ │ │ │ - adds r2, r4, #1 │ │ │ │ + b.w 72f32c │ │ │ │ + adds r2, r7, #1 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - b.n 379c14 │ │ │ │ + b.n 379c44 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r0, #90 @ 0x5a │ │ │ │ + adds r0, #114 @ 0x72 │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldmia r3, {r1, r3, r5, r6, r7} │ │ │ │ lsls r2, r2, #3 │ │ │ │ movs r1, r5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r2, #3 │ │ │ │ movs r0, r0 │ │ │ │ @@ -362342,25 +362344,25 @@ │ │ │ │ ldr r1, [pc, #128] @ (37a44c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #112] @ (37a450 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #112] @ (37a454 ) │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ adds r4, #24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r1, r5, #756 @ 0x2f4 │ │ │ │ bl 339444 │ │ │ │ ldr r1, [pc, #88] @ (37a458 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ bl 32b568 │ │ │ │ @@ -362371,34 +362373,34 @@ │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ strd r3, r5, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ mov r4, r0 │ │ │ │ - bl 88e758 │ │ │ │ + bl 88e760 │ │ │ │ str.w r4, [r5, #752] @ 0x2f0 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - adds r0, r1, #0 │ │ │ │ + adds r0, r4, #0 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrh r2, [r4, #28] │ │ │ │ + ldrh r2, [r7, #28] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r2, [r6, #28] │ │ │ │ + ldrh r2, [r1, #30] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r1, [sp, #712] @ 0x2c8 │ │ │ │ + str r1, [sp, #808] @ 0x328 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r1, [sp, #792] @ 0x318 │ │ │ │ + str r1, [sp, #888] @ 0x378 │ │ │ │ lsls r3, r2, #1 │ │ │ │ vmaxnm.f32 , , │ │ │ │ mrc2 15, 6, pc, cr5, cr15, {7} │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -362408,29 +362410,29 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #40] @ (37a4a4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r0, [r0, #752] @ 0x2f0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 88e7ec │ │ │ │ + b.w 88e7f4 │ │ │ │ nop │ │ │ │ - subs r2, r3, r5 │ │ │ │ + subs r2, r6, r5 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrh r4, [r6, #22] │ │ │ │ + ldrh r4, [r1, #24] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r6, [r0, #24] │ │ │ │ + ldrh r6, [r3, #24] │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (37a4b0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ ldmia r3, {r1, r3, r4, r5} │ │ │ │ lsls r2, r2, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -362439,15 +362441,15 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #80] @ (37a520 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r4, #1 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [pc, #68] @ (37a524 ) │ │ │ │ ldr r1, [pc, #68] @ (37a528 ) │ │ │ │ mov r2, r0 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ @@ -362465,25 +362467,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - subs r6, r5, r4 │ │ │ │ + subs r6, r0, r5 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - b.n 37aad8 │ │ │ │ + b.n 37ab08 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r6, #254 @ 0xfe │ │ │ │ + cmp r7, #22 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bkpt 0x0008 │ │ │ │ + bkpt 0x0020 │ │ │ │ lsls r0, r4, #1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #212 @ 0xd4 │ │ │ │ + adds r3, #236 @ 0xec │ │ │ │ lsls r1, r4, #1 │ │ │ │ movs r5, r6 │ │ │ │ movs r0, r0 │ │ │ │ cbnz r2, 37a540 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -362502,18 +362504,18 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (37a580 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 732a74 │ │ │ │ + bl 732a7c │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ ldmia r2, {r2, r3, r5, r7} │ │ │ │ lsls r2, r2, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -362522,25 +362524,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (37a5f4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #76] @ (37a5f8 ) │ │ │ │ ldr r1, [pc, #76] @ (37a5fc ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r1, [pc, #60] @ (37a600 ) │ │ │ │ ldr r3, [pc, #64] @ (37a604 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #64] @ (37a608 ) │ │ │ │ add r3, pc │ │ │ │ strd r3, r1, [r0, #100] @ 0x64 │ │ │ │ ldr r3, [pc, #60] @ (37a60c ) │ │ │ │ @@ -362550,25 +362552,25 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #72] @ 0x48 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72dfb4 │ │ │ │ + b.w 72dfbc │ │ │ │ nop │ │ │ │ - subs r0, r5, r1 │ │ │ │ + subs r0, r0, r2 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - b.n 37aa10 │ │ │ │ + b.n 37aa40 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r6, #50 @ 0x32 │ │ │ │ + cmp r6, #74 @ 0x4a │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bkpt 0x0012 │ │ │ │ + bkpt 0x002a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bkpt 0x0028 │ │ │ │ + bkpt 0x0040 │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r1, r4, #9 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r7, #31 │ │ │ │ movs r0, r0 │ │ │ │ @@ -362586,53 +362588,53 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (37a688 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #80] @ (37a68c ) │ │ │ │ ldr r1, [pc, #80] @ (37a690 ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r1, [pc, #64] @ (37a694 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 72f324 │ │ │ │ + bl 72f32c │ │ │ │ ldr r3, [pc, #56] @ (37a698 ) │ │ │ │ mov.w r2, #2320 @ 0x910 │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ strh.w r2, [r4, #112] @ 0x70 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - adds r0, r3, r7 │ │ │ │ + adds r0, r6, r7 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - b.n 37a984 │ │ │ │ + b.n 37a9b4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r5, #162 @ 0xa2 │ │ │ │ + cmp r5, #186 @ 0xba │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r0, [r4, #10] │ │ │ │ + ldrh r0, [r7, #10] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r6, [r5, #10] │ │ │ │ + ldrh r6, [r0, #12] │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r3, r5, #22 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r1, {r1, r2, r4, r5, r7} │ │ │ │ lsls r2, r2, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -362647,25 +362649,25 @@ │ │ │ │ mov r8, r0 │ │ │ │ ldr r4, [pc, #320] @ (37a7fc ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr r3, [pc, #304] @ (37a800 ) │ │ │ │ ldr r2, [pc, #308] @ (37a804 ) │ │ │ │ ldr r1, [pc, #308] @ (37a808 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldrh.w r5, [r5, #106] @ 0x6a │ │ │ │ cmp r6, r5 │ │ │ │ beq.n 37a6f4 │ │ │ │ ldr r3, [pc, #288] @ (37a80c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ mov r9, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -362716,15 +362718,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37a780 │ │ │ │ ldr r0, [pc, #176] @ (37a81c ) │ │ │ │ add r2, sp, #16 │ │ │ │ ldr.w r1, [r8, #196] @ 0xc4 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37a6f4 │ │ │ │ ldr r3, [pc, #156] @ (37a820 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -362760,46 +362762,46 @@ │ │ │ │ ldr r0, [pc, #88] @ (37a824 ) │ │ │ │ and.w r3, r3, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ eor.w r3, r3, #1 │ │ │ │ ldr.w r1, [r8, #196] @ 0xc4 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldrb.w r1, [r7, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 37a79a │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ bl 28e52c │ │ │ │ nop │ │ │ │ b.n 37a308 │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ b.n 37a2fc │ │ │ │ lsls r4, r4, #3 │ │ │ │ - adds r2, r6, r4 │ │ │ │ + adds r2, r1, r5 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrh r2, [r1, #6] │ │ │ │ + ldrh r2, [r4, #6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r2, [r3, #6] │ │ │ │ + ldrh r2, [r6, #6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ b.n 37a29c │ │ │ │ lsls r4, r4, #3 │ │ │ │ str r4, [r1, #120] @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r1, #2] │ │ │ │ + ldrh r2, [r4, #2] │ │ │ │ lsls r4, r2, #1 │ │ │ │ asrs r0, r0, #11 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r2, #0] │ │ │ │ + ldrh r2, [r5, #0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 37a870 │ │ │ │ sub sp, #12 │ │ │ │ @@ -362807,50 +362809,50 @@ │ │ │ │ movs r3, #18 │ │ │ │ ldr r1, [pc, #52] @ (37a878 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ strb.w r0, [r3, #104] @ 0x68 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - asrs r2, r0, #31 │ │ │ │ + asrs r2, r3, #31 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - strh r0, [r2, #62] @ 0x3e │ │ │ │ + strh r0, [r5, #62] @ 0x3e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r2, [r5, #58] @ 0x3a │ │ │ │ + strh r2, [r0, #60] @ 0x3c │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #152] @ (37a928 ) │ │ │ │ sub sp, #16 │ │ │ │ ldr r7, [pc, #152] @ (37a92c ) │ │ │ │ mov r6, r0 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr r1, [pc, #148] @ (37a930 ) │ │ │ │ add r4, pc │ │ │ │ add r7, pc │ │ │ │ add.w r3, r7, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldrb.w r3, [r0, #112] @ 0x70 │ │ │ │ cmp r3, #16 │ │ │ │ bhi.n 37a916 │ │ │ │ cbz r3, 37a904 │ │ │ │ ldr.w r9, [pc, #120] @ 37a934 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r8, [pc, #120] @ 37a938 │ │ │ │ @@ -362869,15 +362871,15 @@ │ │ │ │ mov r1, r0 │ │ │ │ mov sl, r0 │ │ │ │ mov r2, r7 │ │ │ │ strd lr, lr, [sp, #4] │ │ │ │ mov r0, r6 │ │ │ │ str.w ip, [sp] │ │ │ │ adds r4, #1 │ │ │ │ - bl 73413c │ │ │ │ + bl 734144 │ │ │ │ mov r0, sl │ │ │ │ blx 28b964 │ │ │ │ ldrb.w r3, [r5, #112] @ 0x70 │ │ │ │ cmp r3, r4 │ │ │ │ bgt.n 37a8cc │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ @@ -362888,57 +362890,57 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [pc, #44] @ (37a944 ) │ │ │ │ add.w r3, r7, #88 @ 0x58 │ │ │ │ mov r1, r4 │ │ │ │ movw r2, #387 @ 0x183 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ - strh r6, [r0, #56] @ 0x38 │ │ │ │ + strh r6, [r3, #56] @ 0x38 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r0, r5, #29 │ │ │ │ + asrs r0, r0, #30 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - strh r2, [r2, #56] @ 0x38 │ │ │ │ + strh r2, [r5, #56] @ 0x38 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r6, [r2, #60] @ 0x3c │ │ │ │ + strh r6, [r5, #60] @ 0x3c │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r5, r0, #23 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r4, r0] │ │ │ │ + ldrb r2, [r7, r0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r3, r0, #29 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r2, #56] @ 0x38 │ │ │ │ + strh r2, [r5, #56] @ 0x38 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #136] @ (37a9e0 ) │ │ │ │ sub sp, #16 │ │ │ │ mov r5, r0 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr r1, [pc, #128] @ (37a9e4 ) │ │ │ │ add r4, pc │ │ │ │ ldr r2, [pc, #128] @ (37a9e8 ) │ │ │ │ add.w r3, r4, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #112] @ (37a9ec ) │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ movs r3, #18 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r3, [r0, #196] @ 0xc4 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 37a9b6 │ │ │ │ ldrb.w r2, [r6, #112] @ 0x70 │ │ │ │ add.w r1, r4, #116 @ 0x74 │ │ │ │ mov r0, r5 │ │ │ │ bl 32b68c │ │ │ │ @@ -362958,25 +362960,25 @@ │ │ │ │ str.w r0, [lr] │ │ │ │ str.w r1, [lr, #4] │ │ │ │ str.w r2, [lr, #8] │ │ │ │ str.w r3, [lr, #12] │ │ │ │ str.w lr, [r4, #196] @ 0xc4 │ │ │ │ b.n 37a994 │ │ │ │ nop │ │ │ │ - asrs r2, r4, #26 │ │ │ │ + asrs r2, r7, #26 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - strh r2, [r1, #50] @ 0x32 │ │ │ │ + strh r2, [r4, #50] @ 0x32 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r2, [r6, #48] @ 0x30 │ │ │ │ + strh r2, [r1, #50] @ 0x32 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r4, [r2, #52] @ 0x34 │ │ │ │ + strh r4, [r5, #52] @ 0x34 │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r3, r2, #11 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r4, #52] @ 0x34 │ │ │ │ + strh r2, [r7, #52] @ 0x34 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #196] @ (37aacc ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -362984,48 +362986,48 @@ │ │ │ │ movs r3, #18 │ │ │ │ ldr r1, [pc, #196] @ (37aad4 ) │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r6, #80 @ 0x50 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldrb.w r3, [r0, #105] @ 0x69 │ │ │ │ ldr r5, [pc, #176] @ (37aad8 ) │ │ │ │ mov r4, r0 │ │ │ │ and.w r2, r3, #15 │ │ │ │ add r5, pc │ │ │ │ cmp r2, #9 │ │ │ │ bhi.n 37aaaa │ │ │ │ add r2, r0 │ │ │ │ ldrb.w r6, [r2, #106] @ 0x6a │ │ │ │ cmp r3, #16 │ │ │ │ beq.n 37aa90 │ │ │ │ mov r0, r4 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr r1, [pc, #152] @ (37aadc ) │ │ │ │ ldr r2, [pc, #152] @ (37aae0 ) │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ add r1, pc │ │ │ │ adds r1, #60 @ 0x3c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #148] @ (37aae4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ cmp r3, #255 @ 0xff │ │ │ │ beq.n 37aa7c │ │ │ │ lsls r2, r3, #27 │ │ │ │ bpl.n 37aa7c │ │ │ │ ldrb.w r1, [r0, #113] @ 0x71 │ │ │ │ and.w r0, r3, #15 │ │ │ │ adds r0, #1 │ │ │ │ adds r1, #1 │ │ │ │ - bl 8a7d4c │ │ │ │ + bl 8a7d54 │ │ │ │ orr.w r1, r1, #16 │ │ │ │ strb.w r1, [r4, #105] @ 0x69 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -363038,69 +363040,69 @@ │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.n 37aa3c │ │ │ │ ldr r1, [pc, #80] @ (37aaec ) │ │ │ │ ldr r0, [pc, #80] @ (37aaf0 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #120 @ 0x78 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 37aa3c │ │ │ │ ldr r3, [pc, #60] @ (37aae8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ it pl │ │ │ │ movpl r6, #255 @ 0xff │ │ │ │ bpl.n 37aa3c │ │ │ │ ldr r0, [pc, #56] @ (37aaf4 ) │ │ │ │ add.w r1, r6, #104 @ 0x68 │ │ │ │ movs r6, #255 @ 0xff │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ b.n 37aa38 │ │ │ │ - asrs r4, r6, #23 │ │ │ │ + asrs r4, r1, #24 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - strh r6, [r0, #48] @ 0x30 │ │ │ │ + strh r6, [r3, #48] @ 0x30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r4, [r3, #44] @ 0x2c │ │ │ │ + strh r4, [r6, #44] @ 0x2c │ │ │ │ lsls r4, r2, #1 │ │ │ │ b.n 37aefc │ │ │ │ lsls r4, r4, #3 │ │ │ │ - asrs r4, r7, #22 │ │ │ │ + asrs r4, r2, #23 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - strh r0, [r2, #42] @ 0x2a │ │ │ │ + strh r0, [r5, #42] @ 0x2a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r2, [r4, #42] @ 0x2a │ │ │ │ + strh r2, [r7, #42] @ 0x2a │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r4, #21 │ │ │ │ + asrs r6, r7, #21 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - strh r0, [r7, #46] @ 0x2e │ │ │ │ + strh r0, [r2, #48] @ 0x30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r4, [r6, #44] @ 0x2c │ │ │ │ + strh r4, [r1, #46] @ 0x2e │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #236] @ (37abf8 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr r2, [pc, #232] @ (37abfc ) │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #232] @ (37ac00 ) │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ add r2, pc │ │ │ │ adds r5, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ mov r6, r0 │ │ │ │ ldrb.w r0, [r0, #112] @ 0x70 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 37abe2 │ │ │ │ sub.w r5, r4, r4, lsl #2 │ │ │ │ mov r7, r4 │ │ │ │ adds r5, #116 @ 0x74 │ │ │ │ @@ -363118,15 +363120,15 @@ │ │ │ │ and.w r1, r1, lr │ │ │ │ cmp r1, r3 │ │ │ │ beq.n 37ab6c │ │ │ │ subs r1, r3, #0 │ │ │ │ ldr.w r0, [r5, r7, lsl #2] │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldrb.w r0, [r6, #112] @ 0x70 │ │ │ │ adds r7, #1 │ │ │ │ subs r3, r7, r4 │ │ │ │ cmp r0, r3 │ │ │ │ ble.n 37abe2 │ │ │ │ cmp r3, #0 │ │ │ │ add.w ip, r3, #7 │ │ │ │ @@ -363165,19 +363167,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 28e52c │ │ │ │ - asrs r0, r6, #19 │ │ │ │ + asrs r0, r1, #20 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - strh r6, [r0, #36] @ 0x24 │ │ │ │ + strh r6, [r3, #36] @ 0x24 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r6, [r2, #36] @ 0x24 │ │ │ │ + strh r6, [r5, #36] @ 0x24 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #96] @ 37ac74 │ │ │ │ sub sp, #20 │ │ │ │ @@ -363185,15 +363187,15 @@ │ │ │ │ movs r3, #18 │ │ │ │ ldr r1, [pc, #92] @ (37ac7c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov.w r3, #16843009 @ 0x1010101 │ │ │ │ mvn.w r1, #2130738944 @ 0x7f007f00 │ │ │ │ mov.w r2, #1431655765 @ 0x55555555 │ │ │ │ str.w r3, [r0, #180] @ 0xb4 │ │ │ │ strd r1, r2, [r0, #108] @ 0x6c │ │ │ │ str.w r3, [r0, #184] @ 0xb8 │ │ │ │ str.w r3, [r0, #188] @ 0xbc │ │ │ │ @@ -363207,19 +363209,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - asrs r6, r4, #15 │ │ │ │ + asrs r6, r7, #15 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - strh r4, [r6, #30] │ │ │ │ + strh r4, [r1, #32] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r2, [r1, #28] │ │ │ │ + strh r2, [r4, #28] │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #144] @ (37ad20 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -363230,24 +363232,24 @@ │ │ │ │ ldr r2, [pc, #140] @ (37ad28 ) │ │ │ │ add.w r3, r4, #80 @ 0x50 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #18 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r7, r0 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr r2, [pc, #116] @ (37ad2c ) │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ cmp r5, #0 │ │ │ │ blt.n 37ad08 │ │ │ │ ldrb.w r3, [r0, #112] @ 0x70 │ │ │ │ cmp r3, r5 │ │ │ │ ble.n 37ad08 │ │ │ │ add r5, r7 │ │ │ │ ldrb.w r3, [r5, #180] @ 0xb4 │ │ │ │ @@ -363276,27 +363278,27 @@ │ │ │ │ ldr r0, [pc, #36] @ (37ad38 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #136 @ 0x88 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r4, r5, #13 │ │ │ │ + asrs r4, r0, #14 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - strh r4, [r2, #24] │ │ │ │ + strh r4, [r5, #24] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r4, [r6, #26] │ │ │ │ + strh r4, [r1, #28] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r4, [r4, #22] │ │ │ │ + strh r4, [r7, #22] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r2, r6, #11 │ │ │ │ + asrs r2, r1, #12 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - strh r4, [r1, #20] │ │ │ │ + strh r4, [r4, #20] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r4, [r6, #28] │ │ │ │ + strh r4, [r1, #30] │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #116] @ 37adc0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -363337,22 +363339,22 @@ │ │ │ │ mov r2, r1 │ │ │ │ ldr r0, [pc, #28] @ (37adcc ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r3, #160 @ 0xa0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ udf #232 @ 0xe8 │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r2, #9 │ │ │ │ + asrs r6, r5, #9 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - strh r0, [r0, #26] │ │ │ │ + strh r0, [r3, #26] │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #160] @ (37ae80 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -363362,15 +363364,15 @@ │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ mov r1, r6 │ │ │ │ add.w r3, r5, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #18 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldrb.w r3, [r0, #104] @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r3, 37ae22 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r7, [r0, #105] @ 0x69 │ │ │ │ strb.w r3, [r0, #104] @ 0x68 │ │ │ │ movs r0, #0 │ │ │ │ @@ -363383,49 +363385,49 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldrb.w r1, [r0, #105] @ 0x69 │ │ │ │ mov r2, r7 │ │ │ │ adds r5, #60 @ 0x3c │ │ │ │ and.w r1, r1, #15 │ │ │ │ bl 37ad3c │ │ │ │ mov r0, r4 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr r2, [pc, #80] @ (37ae8c ) │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ cmp r3, #255 @ 0xff │ │ │ │ beq.n 37ae0e │ │ │ │ lsls r2, r3, #27 │ │ │ │ bpl.n 37ae0e │ │ │ │ ldrb.w r1, [r0, #113] @ 0x71 │ │ │ │ and.w r0, r3, #15 │ │ │ │ adds r0, #1 │ │ │ │ adds r1, #1 │ │ │ │ - bl 8a7d4c │ │ │ │ + bl 8a7d54 │ │ │ │ movs r0, #0 │ │ │ │ orr.w r1, r1, #16 │ │ │ │ strb.w r1, [r4, #105] @ 0x69 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - strh r4, [r1, #14] │ │ │ │ + strh r4, [r4, #14] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r2, r3, #8 │ │ │ │ + asrs r2, r6, #8 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - strh r6, [r4, #16] │ │ │ │ + strh r6, [r7, #16] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r2, [r4, #10] │ │ │ │ + strh r2, [r7, #10] │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r3, [pc, #320] @ (37afe4 ) │ │ │ │ mov r5, r2 │ │ │ │ @@ -363442,32 +363444,32 @@ │ │ │ │ ldr.w r8, [sp, #72] @ 0x48 │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr r1, [pc, #296] @ (37aff8 ) │ │ │ │ add.w ip, r4, #60 @ 0x3c │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #276] @ (37affc ) │ │ │ │ add.w r3, r4, #80 @ 0x50 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r9, r0 │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #18 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [pc, #260] @ (37b000 ) │ │ │ │ mov r7, r0 │ │ │ │ add r2, sp, #24 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ @@ -363496,15 +363498,15 @@ │ │ │ │ mov r0, sl │ │ │ │ lsls r2, r2, #1 │ │ │ │ asr.w r2, r4, r2 │ │ │ │ ldr r4, [pc, #188] @ (37b004 ) │ │ │ │ and.w r2, r2, #3 │ │ │ │ add r4, pc │ │ │ │ add.w r2, r4, r2, lsl #2 │ │ │ │ - bl 869aa4 │ │ │ │ + bl 869aac │ │ │ │ ldr r2, [pc, #176] @ (37b008 ) │ │ │ │ ldr r3, [pc, #148] @ (37aff0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -363526,73 +363528,73 @@ │ │ │ │ add r2, pc │ │ │ │ adds r3, #176 @ 0xb0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ movw r2, #287 @ 0x11f │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 37af56 │ │ │ │ ldr r2, [pc, #116] @ (37b018 ) │ │ │ │ add.w r3, r4, #176 @ 0xb0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc │ │ │ │ strd r3, r5, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #283 @ 0x11b │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 37af56 │ │ │ │ ldr r1, [pc, #92] @ (37b01c ) │ │ │ │ ldr.w r1, [fp, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #20 │ │ │ │ it pl │ │ │ │ movpl r4, #255 @ 0xff │ │ │ │ bpl.n 37af2c │ │ │ │ ldr r0, [pc, #80] @ (37b020 ) │ │ │ │ mov r2, r3 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ movs r4, #255 @ 0xff │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ b.n 37af2c │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ ble.n 37af10 │ │ │ │ lsls r4, r4, #3 │ │ │ │ ble.n 37af04 │ │ │ │ lsls r4, r4, #3 │ │ │ │ - strh r0, [r4, #6] │ │ │ │ + strh r0, [r7, #6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r1, #5 │ │ │ │ + asrs r0, r4, #5 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - strh r2, [r3, #6] │ │ │ │ + strh r2, [r6, #6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r2, [r5, #8] │ │ │ │ + strh r2, [r0, #10] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r0, [r3, #16] │ │ │ │ + strh r0, [r6, #16] │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r0, [r2, #120] @ 0x78 │ │ │ │ lsls r5, r4, #3 │ │ │ │ bgt.n 37afd0 │ │ │ │ lsls r4, r4, #3 │ │ │ │ - asrs r4, r7, #1 │ │ │ │ + asrs r4, r2, #2 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - strh r6, [r5, #12] │ │ │ │ + strh r6, [r0, #14] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r0, [r2, #0] │ │ │ │ + strh r0, [r5, #0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r6, [r6, #10] │ │ │ │ + strh r6, [r1, #12] │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r3, #4] │ │ │ │ + strh r6, [r6, #4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r3, [pc, #404] @ (37b1cc ) │ │ │ │ mov r6, r2 │ │ │ │ @@ -363609,40 +363611,40 @@ │ │ │ │ ldr r7, [sp, #80] @ 0x50 │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r8, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr r1, [pc, #380] @ (37b1e0 ) │ │ │ │ add.w ip, r5, #60 @ 0x3c │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #360] @ (37b1e4 ) │ │ │ │ add.w r3, r5, #80 @ 0x50 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov sl, r0 │ │ │ │ add r2, pc │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #18 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r0 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r6 │ │ │ │ movs r4, #0 │ │ │ │ strd r4, r4, [sp, #28] │ │ │ │ - bl 869aa4 │ │ │ │ + bl 869aac │ │ │ │ cbnz r0, 37b0d0 │ │ │ │ ldr r2, [pc, #320] @ (37b1e8 ) │ │ │ │ ldr r3, [pc, #304] @ (37b1d8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -363688,28 +363690,28 @@ │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #228] @ (37b1fc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ strd r3, r8, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 37b0a4 │ │ │ │ ldr r1, [pc, #212] @ (37b200 ) │ │ │ │ mov.w r2, #328 @ 0x148 │ │ │ │ ldr r3, [pc, #212] @ (37b204 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #208] @ (37b208 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ strd r3, r6, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 37b0a4 │ │ │ │ asrs r2, r5, #2 │ │ │ │ adds r2, #6 │ │ │ │ cmp r2, #9 │ │ │ │ uxtb r6, r2 │ │ │ │ itt le │ │ │ │ addle r2, r9 │ │ │ │ @@ -363735,77 +363737,77 @@ │ │ │ │ add.w r3, r5, #192 @ 0xc0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ strd r3, r6, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #324 @ 0x144 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 37b0a4 │ │ │ │ ldr r3, [pc, #112] @ (37b210 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ it pl │ │ │ │ movpl.w r2, #4294967295 @ 0xffffffff │ │ │ │ bpl.n 37b15a │ │ │ │ ldr r1, [pc, #96] @ (37b214 ) │ │ │ │ ldr r0, [pc, #100] @ (37b218 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ b.n 37b15a │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bgt.n 37b1d0 │ │ │ │ lsls r4, r4, #3 │ │ │ │ blt.n 37b1c0 │ │ │ │ lsls r4, r4, #3 │ │ │ │ - ldrb r4, [r1, #29] │ │ │ │ + ldrb r4, [r4, #29] │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r6, #30 │ │ │ │ + lsrs r4, r1, #31 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrb r0, [r1, #29] │ │ │ │ + ldrb r0, [r4, #29] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r6, [r2, #30] │ │ │ │ + ldrb r6, [r5, #30] │ │ │ │ lsls r4, r2, #1 │ │ │ │ blt.n 37b114 │ │ │ │ lsls r4, r4, #3 │ │ │ │ - strh r2, [r0, #2] │ │ │ │ + strh r2, [r3, #2] │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r0, [r5, #92] @ 0x5c │ │ │ │ lsls r5, r4, #3 │ │ │ │ - strh r2, [r7, #0] │ │ │ │ + strh r2, [r2, #2] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r4, r5, #27 │ │ │ │ + lsrs r4, r0, #28 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrb r0, [r0, #26] │ │ │ │ + ldrb r0, [r3, #26] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r6, [r0, #0] │ │ │ │ + strh r6, [r3, #0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r4, r1, #27 │ │ │ │ + lsrs r4, r4, #27 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrb r0, [r4, #25] │ │ │ │ + ldrb r0, [r7, #25] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r4, [r2, #30] │ │ │ │ + ldrb r4, [r5, #30] │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r2, #25 │ │ │ │ + lsrs r0, r5, #25 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrb r4, [r7, #26] │ │ │ │ + ldrb r4, [r2, #27] │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (37b224 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ bkpt 0x00a2 │ │ │ │ lsls r2, r2, #3 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb.w r5, [r0, #109] @ 0x6d │ │ │ │ @@ -363818,15 +363820,15 @@ │ │ │ │ adds r6, #112 @ 0x70 │ │ │ │ orrs r5, r3 │ │ │ │ b.n 37b26a │ │ │ │ strb.w lr, [r9, #106] @ 0x6a │ │ │ │ cbz r0, 37b264 │ │ │ │ ldr.w r0, [r6, r4, lsl #2] │ │ │ │ movs r1, #0 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ adds r4, #1 │ │ │ │ cmp r8, r4 │ │ │ │ beq.n 37b2a6 │ │ │ │ sub.w r3, r4, r9 │ │ │ │ ldrb.w r1, [r9, #106] @ 0x6a │ │ │ │ lsl.w r2, r7, r3 │ │ │ │ asr.w r3, r5, r3 │ │ │ │ @@ -363852,15 +363854,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, pc} │ │ │ │ strb.w r1, [r9, #106] @ 0x6a │ │ │ │ cmp ip, r0 │ │ │ │ mov.w r1, #1 │ │ │ │ beq.n 37b264 │ │ │ │ ldr.w r0, [r6, r4, lsl #2] │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ b.n 37b264 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #100] @ (37b344 ) │ │ │ │ @@ -363868,60 +363870,60 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #104] @ (37b34c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #92] @ (37b350 ) │ │ │ │ ldr r1, [pc, #92] @ (37b354 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r1, [pc, #76] @ (37b358 ) │ │ │ │ ldr r3, [pc, #80] @ (37b35c ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #80] @ (37b360 ) │ │ │ │ add r3, pc │ │ │ │ strd r3, r1, [r0, #100] @ 0x64 │ │ │ │ ldr r3, [pc, #76] @ (37b364 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #76] @ (37b368 ) │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 72f324 │ │ │ │ + bl 72f32c │ │ │ │ ldr r3, [pc, #64] @ (37b36c ) │ │ │ │ ldr r1, [pc, #64] @ (37b370 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72dfb4 │ │ │ │ - lsrs r0, r6, #23 │ │ │ │ + b.w 72dfbc │ │ │ │ + lsrs r0, r1, #24 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - bmi.n 37b2d8 │ │ │ │ + bmi.n 37b308 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r0, #234 @ 0xea │ │ │ │ + movs r1, #2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - sub sp, #296 @ 0x128 │ │ │ │ + sub sp, #392 @ 0x188 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - sub sp, #384 @ 0x180 │ │ │ │ + sub sp, #480 @ 0x1e0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r5, r6, #9 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r1, #13 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #18 │ │ │ │ movs r0, r0 │ │ │ │ @@ -363956,31 +363958,31 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ strd lr, lr, [sp, #4] │ │ │ │ mov r0, r6 │ │ │ │ str.w ip, [sp] │ │ │ │ adds r4, #1 │ │ │ │ - bl 73413c │ │ │ │ + bl 734144 │ │ │ │ mov r0, r5 │ │ │ │ blx 28b964 │ │ │ │ cmp r4, #8 │ │ │ │ bne.n 37b39a │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldrb r6, [r0, #24] │ │ │ │ + ldrb r6, [r3, #24] │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r5, r2, #19 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r2, r5] │ │ │ │ + str r4, [r5, r5] │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -364000,23 +364002,23 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r4, #32 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #16 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r3, r7 │ │ │ │ mov r5, r0 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r6 │ │ │ │ mov.w ip, #0 │ │ │ │ strd ip, ip, [sp, #28] │ │ │ │ - bl 869aa4 │ │ │ │ + bl 869aac │ │ │ │ cbnz r0, 37b478 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ blx 28b964 │ │ │ │ ldr r2, [pc, #272] @ (37b560 ) │ │ │ │ ldr r3, [pc, #252] @ (37b550 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -364065,15 +364067,15 @@ │ │ │ │ ldr r4, [pc, #176] @ (37b570 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ movs r2, #198 @ 0xc6 │ │ │ │ add r4, pc │ │ │ │ strd r3, r6, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 37b448 │ │ │ │ ldrb.w r2, [r5, #107] @ 0x6b │ │ │ │ lsl.w r3, r3, r8 │ │ │ │ mvns r4, r3 │ │ │ │ bic.w r3, r2, r3 │ │ │ │ mov r0, r5 │ │ │ │ strb.w r3, [r5, #107] @ 0x6b │ │ │ │ @@ -364091,15 +364093,15 @@ │ │ │ │ ldr r1, [pc, #108] @ (37b578 ) │ │ │ │ mov r0, r7 │ │ │ │ add r5, pc │ │ │ │ movs r2, #184 @ 0xb8 │ │ │ │ add r1, pc │ │ │ │ strd r3, r6, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 37b448 │ │ │ │ ldrb.w r2, [r5, #107] @ 0x6b │ │ │ │ lsl.w r3, r3, r8 │ │ │ │ mvns r4, r3 │ │ │ │ orrs r3, r2 │ │ │ │ b.n 37b4e0 │ │ │ │ ldr r5, [pc, #76] @ (37b57c ) │ │ │ │ @@ -364107,44 +364109,44 @@ │ │ │ │ ldr r1, [pc, #76] @ (37b580 ) │ │ │ │ mov r0, r7 │ │ │ │ add r5, pc │ │ │ │ movs r2, #188 @ 0xbc │ │ │ │ add r1, pc │ │ │ │ strd r3, r6, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 37b448 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ bhi.n 37b5b8 │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r0, #19 │ │ │ │ + lsrs r2, r3, #19 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrb r6, [r4, #22] │ │ │ │ + ldrb r6, [r7, #22] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r2, [r7, #21] │ │ │ │ + ldrb r2, [r2, #22] │ │ │ │ lsls r4, r2, #1 │ │ │ │ bvc.n 37b538 │ │ │ │ lsls r4, r4, #3 │ │ │ │ - ldrb r6, [r0, #21] │ │ │ │ + ldrb r6, [r3, #21] │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r6, [r4, #56] @ 0x38 │ │ │ │ lsls r5, r4, #3 │ │ │ │ - ldrb r4, [r1, #20] │ │ │ │ + ldrb r4, [r4, #20] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r0, [r6, #20] │ │ │ │ + ldrb r0, [r1, #21] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r4, [r2, #16] │ │ │ │ + ldrb r4, [r5, #16] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r4, [r7, #18] │ │ │ │ + ldrb r4, [r2, #19] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r2, [r5, #18] │ │ │ │ + ldrb r2, [r0, #19] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r2, [r2, #18] │ │ │ │ + ldrb r2, [r5, #18] │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 37b5cc │ │ │ │ sub sp, #12 │ │ │ │ @@ -364152,31 +364154,31 @@ │ │ │ │ movs r3, #16 │ │ │ │ ldr r1, [pc, #52] @ (37b5d4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ strb.w r0, [r3, #104] @ 0x68 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - lsrs r6, r6, #12 │ │ │ │ + lsrs r6, r1, #13 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrb r4, [r7, #15] │ │ │ │ + ldrb r4, [r2, #16] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r6, [r2, #16] │ │ │ │ + ldrb r6, [r5, #16] │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #96] @ (37b648 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -364186,15 +364188,15 @@ │ │ │ │ add r6, pc │ │ │ │ ldr r2, [pc, #92] @ (37b650 ) │ │ │ │ add.w r3, r6, #32 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #16 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ cmp r4, #7 │ │ │ │ bhi.n 37b632 │ │ │ │ adds r1, r0, r4 │ │ │ │ ldrb.w r3, [r1, #144] @ 0x90 │ │ │ │ cmp r5, r3 │ │ │ │ bne.n 37b626 │ │ │ │ add sp, #8 │ │ │ │ @@ -364213,23 +364215,23 @@ │ │ │ │ add.w r3, r6, #56 @ 0x38 │ │ │ │ ldr r0, [pc, #28] @ (37b658 ) │ │ │ │ movw r2, #275 @ 0x113 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - lsrs r4, r4, #11 │ │ │ │ + lsrs r4, r7, #11 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrb r4, [r0, #15] │ │ │ │ + ldrb r4, [r3, #15] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r4, [r4, #14] │ │ │ │ + ldrb r4, [r7, #14] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r6, [r1, #14] │ │ │ │ + ldrb r6, [r4, #14] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r4, [r1, #15] │ │ │ │ + ldrb r4, [r4, #15] │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 37b6bc │ │ │ │ sub sp, #12 │ │ │ │ @@ -364237,15 +364239,15 @@ │ │ │ │ movs r3, #16 │ │ │ │ ldr r1, [pc, #76] @ (37b6c4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldrb.w r3, [r0, #105] @ 0x69 │ │ │ │ and.w r3, r3, #3 │ │ │ │ subs r2, r3, #1 │ │ │ │ cmp r2, #2 │ │ │ │ iteet ls │ │ │ │ addls r0, r0, r3 │ │ │ │ ldrbhi.w r3, [r0, #106] @ 0x6a │ │ │ │ @@ -364256,19 +364258,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - lsrs r6, r3, #9 │ │ │ │ + lsrs r6, r6, #9 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrb r4, [r4, #12] │ │ │ │ + ldrb r4, [r7, #12] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r6, [r7, #12] │ │ │ │ + ldrb r6, [r2, #13] │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #84] @ 37b72c │ │ │ │ sub sp, #20 │ │ │ │ @@ -364276,15 +364278,15 @@ │ │ │ │ movs r3, #16 │ │ │ │ ldr r1, [pc, #80] @ (37b734 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov.w r3, #16843009 @ 0x1010101 │ │ │ │ mvn.w r2, #16711680 @ 0xff0000 │ │ │ │ str.w r3, [r0, #144] @ 0x90 │ │ │ │ str.w r2, [r0, #106] @ 0x6a │ │ │ │ str.w r3, [r0, #148] @ 0x94 │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 37b228 │ │ │ │ @@ -364296,19 +364298,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - lsrs r2, r6, #7 │ │ │ │ + lsrs r2, r1, #8 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrb r0, [r7, #10] │ │ │ │ + ldrb r0, [r2, #11] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r2, [r2, #11] │ │ │ │ + ldrb r2, [r5, #11] │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #88] @ (37b7a0 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -364318,15 +364320,15 @@ │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ adds r1, #32 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r2, [r0, #152] @ 0x98 │ │ │ │ mov r3, r0 │ │ │ │ cbz r2, 37b788 │ │ │ │ add.w r1, r3, #112 @ 0x70 │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #8 │ │ │ │ bl 32b68c │ │ │ │ @@ -364343,19 +364345,19 @@ │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r0 │ │ │ │ ldmia r4!, {r0, r1} │ │ │ │ str r0, [r2, #0] │ │ │ │ str r1, [r2, #4] │ │ │ │ str.w r2, [r3, #152] @ 0x98 │ │ │ │ b.n 37b76a │ │ │ │ - ldrb r4, [r5, #9] │ │ │ │ + ldrb r4, [r0, #10] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r2, r0, #6 │ │ │ │ + lsrs r2, r3, #6 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrb r2, [r1, #9] │ │ │ │ + ldrb r2, [r4, #9] │ │ │ │ lsls r4, r2, #1 │ │ │ │ mrc2 15, 2, pc, cr9, cr15, {7} │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ (37b854 ) │ │ │ │ @@ -364368,15 +364370,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #140] @ (37b860 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ mov r6, r3 │ │ │ │ movs r3, #16 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldrb.w r2, [r0, #104] @ 0x68 │ │ │ │ mov r3, r0 │ │ │ │ cbnz r2, 37b806 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r5, [r0, #105] @ 0x69 │ │ │ │ strb.w r2, [r0, #104] @ 0x68 │ │ │ │ movs r0, #0 │ │ │ │ @@ -364399,38 +364401,38 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 37b7f2 │ │ │ │ ldr r0, [pc, #60] @ (37b868 ) │ │ │ │ add.w r1, r4, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 37b7f2 │ │ │ │ add r3, r1 │ │ │ │ strb.w r5, [r3, #106] @ 0x6a │ │ │ │ bl 37b228 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - lsrs r6, r1, #4 │ │ │ │ + lsrs r6, r4, #4 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrb r6, [r1, #7] │ │ │ │ + ldrb r6, [r4, #7] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r0, [r5, #7] │ │ │ │ + ldrb r0, [r0, #8] │ │ │ │ lsls r4, r2, #1 │ │ │ │ bmi.n 37b930 │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r0, #3] │ │ │ │ + ldrb r2, [r3, #3] │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #208] @ (37b950 ) │ │ │ │ @@ -364448,15 +364450,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r4, #32 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #16 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [pc, #180] @ (37b964 ) │ │ │ │ mov r8, r0 │ │ │ │ add r2, sp, #16 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ @@ -364473,15 +364475,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ orrs r4, r5 │ │ │ │ asrs r4, r2 │ │ │ │ ldr r2, [pc, #140] @ (37b968 ) │ │ │ │ and.w r4, r4, #1 │ │ │ │ add r2, pc │ │ │ │ add.w r2, r2, r4, lsl #2 │ │ │ │ - bl 869aa4 │ │ │ │ + bl 869aac │ │ │ │ ldr r2, [pc, #128] @ (37b96c ) │ │ │ │ ldr r3, [pc, #100] @ (37b954 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -364500,63 +364502,63 @@ │ │ │ │ ldr r4, [pc, #88] @ (37b974 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ movs r2, #161 @ 0xa1 │ │ │ │ add r4, pc │ │ │ │ strd r3, r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 37b8ea │ │ │ │ add.w r3, r4, #96 @ 0x60 │ │ │ │ ldr r1, [pc, #64] @ (37b978 ) │ │ │ │ ldr r4, [pc, #68] @ (37b97c ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ movs r2, #157 @ 0x9d │ │ │ │ add r4, pc │ │ │ │ strd r3, r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 37b8ea │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ bcc.n 37b8c4 │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r1, #1 │ │ │ │ + lsrs r0, r4, #1 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrb r2, [r5, #4] │ │ │ │ + ldrb r2, [r0, #5] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r6, [r7, #3] │ │ │ │ + ldrb r6, [r2, #4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r2, [r2, #4] │ │ │ │ + ldrb r2, [r5, #4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldrsh r4, [r3, r5] │ │ │ │ lsls r5, r4, #3 │ │ │ │ bcc.n 37ba0c │ │ │ │ lsls r4, r4, #3 │ │ │ │ - ldrb r6, [r5, #2] │ │ │ │ + ldrb r6, [r0, #3] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r6, [r7, #2] │ │ │ │ + ldrb r6, [r2, #3] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r2, [r2, #2] │ │ │ │ + ldrb r2, [r5, #2] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r2, [r4, #31] │ │ │ │ + strb r2, [r7, #31] │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (37b9a4 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 732a74 │ │ │ │ + bl 732a7c │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ @ instruction: 0xb7a4 │ │ │ │ lsls r2, r2, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -364565,61 +364567,61 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #104] @ (37ba28 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #92] @ (37ba2c ) │ │ │ │ ldr r1, [pc, #92] @ (37ba30 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [pc, #76] @ (37ba34 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #76] @ (37ba38 ) │ │ │ │ ldr r0, [pc, #80] @ (37ba3c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add r0, pc │ │ │ │ movs r2, #2 │ │ │ │ str r0, [r5, #72] @ 0x48 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72dfb4 │ │ │ │ + bl 72dfbc │ │ │ │ ldr r2, [pc, #60] @ (37ba40 ) │ │ │ │ ldr r3, [pc, #64] @ (37ba44 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r3, [r4, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - lsls r4, r0, #30 │ │ │ │ + lsls r4, r3, #30 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldmia r5, {r1, r3, r5, r6, r7} │ │ │ │ + ldmia r6!, {r1} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r6, r1, r0 │ │ │ │ + subs r6, r4, r0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldmia r5, {r1, r4, r5, r6, r7} │ │ │ │ - lsls r2, r2, #1 │ │ │ │ ldmia r6!, {r1, r3} │ │ │ │ lsls r2, r2, #1 │ │ │ │ + ldmia r6!, {r1, r5} │ │ │ │ + lsls r2, r2, #1 │ │ │ │ @ instruction: 0xb748 │ │ │ │ lsls r2, r2, #3 │ │ │ │ ldmia r6!, {r2, r4} │ │ │ │ lsls r0, r4, #3 │ │ │ │ lsls r1, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r4, #12 │ │ │ │ @@ -364637,29 +364639,29 @@ │ │ │ │ ldr r1, [pc, #52] @ (37ba94 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ str.w r4, [r0, #1040] @ 0x410 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - lsls r4, r4, #27 │ │ │ │ + lsls r4, r7, #27 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - strb r6, [r2, #31] │ │ │ │ + strb r6, [r5, #31] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r4, [r4, #31] │ │ │ │ + strb r4, [r7, #31] │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #104] @ (37bb10 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -364669,15 +364671,15 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r4, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #49 @ 0x31 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldrb.w r1, [r0, #1044] @ 0x414 │ │ │ │ ldrb.w r3, [r0, #1045] @ 0x415 │ │ │ │ tst r1, r3 │ │ │ │ bne.n 37bae4 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -364689,31 +364691,31 @@ │ │ │ │ ldr r2, [pc, #52] @ (37bb1c ) │ │ │ │ add.w r3, r4, #68 @ 0x44 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #551 @ 0x227 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - lsls r4, r2, #26 │ │ │ │ + lsls r4, r5, #26 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - strb r2, [r1, #30] │ │ │ │ + strb r2, [r4, #30] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r4, [r2, #30] │ │ │ │ + strb r4, [r5, #30] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r6, [r4, #29] │ │ │ │ + strb r6, [r7, #29] │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #240] @ (37bc24 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -364721,15 +364723,15 @@ │ │ │ │ movs r3, #49 @ 0x31 │ │ │ │ ldr r1, [pc, #240] @ (37bc2c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r2, [r0, #1040] @ 0x410 │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ ldrb.w r3, [r0, #936] @ 0x3a8 │ │ │ │ cmp r2, r4 │ │ │ │ ldr.w r9, [pc, #216] @ 37bc30 │ │ │ │ ldr.w r8, [pc, #216] @ 37bc34 │ │ │ │ mov r5, r0 │ │ │ │ @@ -364762,23 +364764,23 @@ │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r5 │ │ │ │ tst.w ip, #1 │ │ │ │ bne.n 37bbda │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [pc, #124] @ (37bc40 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 37bbfa │ │ │ │ add.w r3, r5, #1008 @ 0x3f0 │ │ │ │ mov r1, fp │ │ │ │ ldr.w r0, [r3, r4, lsl #2] │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #8 │ │ │ │ bne.n 37bb9e │ │ │ │ str.w r6, [r5, #928] @ 0x3a0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -364798,38 +364800,38 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37bbcc │ │ │ │ ldr r1, [r0, #24] │ │ │ │ mov r3, fp │ │ │ │ ldr r0, [pc, #52] @ (37bc4c ) │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 37bbcc │ │ │ │ nop │ │ │ │ - lsls r2, r1, #24 │ │ │ │ + lsls r2, r4, #24 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - strb r4, [r7, #27] │ │ │ │ + strb r4, [r2, #28] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r0, [r1, #28] │ │ │ │ + strb r0, [r4, #28] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r4, r4, #23 │ │ │ │ + lsls r4, r7, #23 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldmia r4, {r1, r2, r4, r5} │ │ │ │ + ldmia r4!, {r1, r2, r3, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ beq.n 37bb7c │ │ │ │ lsls r4, r4, #3 │ │ │ │ - adds r0, r5, r0 │ │ │ │ + adds r0, r0, r1 │ │ │ │ lsls r5, r2, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r7, #29 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r5, #25] │ │ │ │ + strb r2, [r0, #26] │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #164] @ (37bd08 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -364839,35 +364841,35 @@ │ │ │ │ add r6, pc │ │ │ │ add r4, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r4, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #148] @ (37bd14 ) │ │ │ │ ldr r1, [pc, #148] @ (37bd18 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r3, r4, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r7 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #132] @ (37bd1c ) │ │ │ │ ldr r1, [pc, #132] @ (37bd20 ) │ │ │ │ mov r8, r0 │ │ │ │ add.w r3, r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r7 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #116] @ (37bd24 ) │ │ │ │ mov r3, r5 │ │ │ │ mov r9, r0 │ │ │ │ add r2, pc │ │ │ │ mov r1, r7 │ │ │ │ adds r2, #168 @ 0xa8 │ │ │ │ add.w r0, r5, #752 @ 0x2f0 │ │ │ │ @@ -364892,27 +364894,27 @@ │ │ │ │ movs r2, #8 │ │ │ │ add.w r1, r5, #1008 @ 0x3f0 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 32b68c │ │ │ │ nop │ │ │ │ - strb r2, [r4, #23] │ │ │ │ + strb r2, [r7, #23] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r0, r3, #19 │ │ │ │ + lsls r0, r6, #19 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - strb r0, [r1, #23] │ │ │ │ + strb r0, [r4, #23] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r3!, {r2, r5} │ │ │ │ + ldmia r3, {r2, r3, r4, r5} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r0, r1, #29 │ │ │ │ + asrs r0, r4, #29 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r0, [r7, #3] │ │ │ │ + ldrb r0, [r2, #4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r4, [r1, #4] │ │ │ │ + ldrb r4, [r4, #4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r7} │ │ │ │ lsls r2, r2, #3 │ │ │ │ lsrs r3, r3, #2 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -364924,25 +364926,25 @@ │ │ │ │ movs r3, #49 @ 0x31 │ │ │ │ ldr r1, [pc, #156] @ (37bde0 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #140] @ (37bde4 ) │ │ │ │ ldr r1, [pc, #144] @ (37bde8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r6, [pc, #144] @ (37bdec ) │ │ │ │ adds r5, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [pc, #132] @ (37bdf0 ) │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 37bdb8 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #255 @ 0xff │ │ │ │ @@ -364975,35 +364977,35 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37bd74 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #44] @ (37bdfc ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 37bd74 │ │ │ │ - lsls r0, r0, #16 │ │ │ │ + lsls r0, r3, #16 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - strb r2, [r6, #19] │ │ │ │ + strb r2, [r1, #20] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r0, [r0, #20] │ │ │ │ + strb r0, [r3, #20] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r2, {r1, r2, r3, r6} │ │ │ │ + ldmia r2, {r1, r2, r5, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r4, r6, #25 │ │ │ │ + asrs r4, r1, #26 │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldmia r6, {r4, r6, r7} │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r3, #23 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r4, #19] │ │ │ │ + strb r4, [r7, #19] │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w r6, [pc, #1028] @ 37c218 │ │ │ │ mov r4, r2 │ │ │ │ @@ -365036,15 +365038,15 @@ │ │ │ │ ldr r1, [pc, #964] @ (37c228 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [pc, #952] @ (37c22c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 37c008 │ │ │ │ mov r0, r7 │ │ │ │ movs r1, #0 │ │ │ │ @@ -365185,15 +365187,15 @@ │ │ │ │ bpl.w 37be7e │ │ │ │ ldr r1, [r0, #24] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [pc, #524] @ (37c234 ) │ │ │ │ mov r3, r5 │ │ │ │ strd r7, r8, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 37be7e │ │ │ │ subs.w r1, r4, #4048 @ 0xfd0 │ │ │ │ sbc.w r2, r5, #0 │ │ │ │ cmp r1, #48 @ 0x30 │ │ │ │ sbcs.w r2, r2, #0 │ │ │ │ bcs.w 37be48 │ │ │ │ lsrs r2, r4, #2 │ │ │ │ @@ -365352,54 +365354,54 @@ │ │ │ │ mov.w r8, #0 │ │ │ │ and.w r7, r1, r2 │ │ │ │ b.n 37be5a │ │ │ │ ldr r0, [pc, #88] @ (37c264 ) │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 37be54 │ │ │ │ ldmia r6!, {r1, r2, r3, r4} │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r4, #11 │ │ │ │ + lsls r2, r7, #11 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldmia r1, {r1, r2, r6} │ │ │ │ + ldmia r1, {r1, r2, r3, r4, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r2, r5, #21 │ │ │ │ + asrs r2, r0, #22 │ │ │ │ lsls r5, r2, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r7, #10] │ │ │ │ + strb r4, [r2, #11] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r0, r4, #3 │ │ │ │ + lsls r0, r7, #3 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - lsls r4, r0, #3 │ │ │ │ + lsls r4, r3, #3 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - lsls r0, r5, #2 │ │ │ │ + lsls r0, r0, #3 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - lsls r4, r1, #2 │ │ │ │ + lsls r4, r4, #2 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - lsls r0, r6, #1 │ │ │ │ + lsls r0, r1, #2 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - lsls r4, r2, #1 │ │ │ │ + lsls r4, r5, #1 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - movs r0, r7 │ │ │ │ + lsls r0, r2, #1 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - movs r4, r3 │ │ │ │ + movs r4, r6 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - movs r0, r0 │ │ │ │ + movs r0, r3 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - vmla.i32 q8, q2, d7[1] │ │ │ │ - vmla.i q8, q4, d3[5] │ │ │ │ - strb r6, [r7, #2] │ │ │ │ + vrev64. q8, │ │ │ │ + vmla.i32 q8, q0, d7[1] │ │ │ │ + strb r6, [r2, #3] │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #688] @ (37c52c ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -365424,15 +365426,15 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ eor.w r5, r5, #255 @ 0xff │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [pc, #632] @ (37c540 ) │ │ │ │ ldr.w r1, [r4, #936] @ 0x3a8 │ │ │ │ ldr.w r7, [r8, r3] │ │ │ │ ldr.w r3, [r4, #924] @ 0x39c │ │ │ │ ldr r2, [r7, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 37c4f2 │ │ │ │ @@ -365468,23 +365470,23 @@ │ │ │ │ mov.w r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w r9, [sp] │ │ │ │ ite ne │ │ │ │ movne.w fp, #1 │ │ │ │ moveq.w fp, #0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 37c460 │ │ │ │ add.w r3, r4, #1008 @ 0x3f0 │ │ │ │ mov r1, fp │ │ │ │ ldr.w r0, [r3, r5, lsl #2] │ │ │ │ adds r5, #1 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ cmp r5, #8 │ │ │ │ bne.n 37c316 │ │ │ │ ldr.w r3, [r4, #924] @ 0x39c │ │ │ │ ldrb.w r1, [r4, #936] @ 0x3a8 │ │ │ │ mov r9, r3 │ │ │ │ ldr.w r2, [r4, #932] @ 0x3a4 │ │ │ │ eor.w r9, r9, r2 │ │ │ │ @@ -365511,15 +365513,15 @@ │ │ │ │ beq.n 37c398 │ │ │ │ ldr r1, [pc, #428] @ (37c558 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, fp │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 37c48c │ │ │ │ ldr.w r3, [r4, #940] @ 0x3ac │ │ │ │ tst r5, r3 │ │ │ │ bne.n 37c398 │ │ │ │ ldr.w r2, [r4, #944] @ 0x3b0 │ │ │ │ @@ -365552,27 +365554,27 @@ │ │ │ │ str.w r2, [r4, #956] @ 0x3bc │ │ │ │ ldr r2, [pc, #328] @ (37c564 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r5, [r7, #0] │ │ │ │ ldrd r3, r2, [r4, #952] @ 0x3b8 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 37c4be │ │ │ │ ldr.w r0, [r4, #1004] @ 0x3ec │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ ldr.w r5, [r0, #980] @ 0x3d4 │ │ │ │ ldr.w r3, [r0, #984] @ 0x3d8 │ │ │ │ bic.w r9, r5, r2 │ │ │ │ orrs r5, r3 │ │ │ │ uxtb.w r9, r9 │ │ │ │ uxtb r5, r5 │ │ │ │ b.n 37c2a6 │ │ │ │ @@ -365587,15 +365589,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 37c348 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ mov r3, fp │ │ │ │ ldr r0, [pc, #236] @ (37c570 ) │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 37c348 │ │ │ │ ldr r3, [pc, #228] @ (37c574 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37c3c0 │ │ │ │ ldr r3, [pc, #208] @ (37c56c ) │ │ │ │ @@ -365608,15 +365610,15 @@ │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #200] @ (37c578 ) │ │ │ │ tst r5, r3 │ │ │ │ ite ne │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 37c3c0 │ │ │ │ ldr r5, [pc, #188] @ (37c57c ) │ │ │ │ ldr.w r5, [r8, r5] │ │ │ │ ldrh r5, [r5, #0] │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 37c43c │ │ │ │ ldr r5, [pc, #160] @ (37c56c ) │ │ │ │ @@ -365625,15 +365627,15 @@ │ │ │ │ lsls r5, r5, #16 │ │ │ │ bpl.n 37c43c │ │ │ │ ldr r5, [r0, #24] │ │ │ │ ldr r0, [pc, #164] @ (37c580 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldrd r3, r2, [r4, #952] @ 0x3b8 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ b.n 37c43c │ │ │ │ ldr r2, [pc, #144] @ (37c584 ) │ │ │ │ @@ -365649,60 +365651,60 @@ │ │ │ │ ldr r0, [r0, #24] │ │ │ │ mov r2, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ (37c588 ) │ │ │ │ str.w r9, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr.w r3, [r4, #924] @ 0x39c │ │ │ │ ldr.w r1, [r4, #936] @ 0x3a8 │ │ │ │ b.n 37c2da │ │ │ │ - cdp2 0, 11, cr0, cr14, cr7, {3} │ │ │ │ + cdp2 0, 13, cr0, cr6, cr7, {3} │ │ │ │ ldmia r1, {r1, r4, r5, r7} │ │ │ │ lsls r4, r4, #3 │ │ │ │ - cdp2 0, 9, cr0, cr4, cr7, {3} │ │ │ │ - asrs r0, r4, #4 │ │ │ │ + cdp2 0, 10, cr0, cr12, cr7, {3} │ │ │ │ + asrs r0, r7, #4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stmia r4!, {r1, r2, r4, r5, r6, r7} │ │ │ │ + stmia r5!, {r1, r2, r3} │ │ │ │ lsls r2, r2, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - cdp2 0, 4, cr0, cr4, cr7, {3} │ │ │ │ - stmia r4!, {r1, r2, r5, r7} │ │ │ │ + cdp2 0, 5, cr0, cr12, cr7, {3} │ │ │ │ + stmia r4!, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r2, r5, #2 │ │ │ │ + asrs r2, r0, #3 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stc2l 0, cr0, [r0, #412] @ 0x19c │ │ │ │ - stmia r4!, {r2, r3, r4} │ │ │ │ + ldc2l 0, cr0, [r8, #412] @ 0x19c │ │ │ │ + stmia r4!, {r2, r4, r5} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r4, r4, #32 │ │ │ │ + asrs r4, r7, #32 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r4, r1, #31 │ │ │ │ + lsrs r4, r4, #31 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stc2 0, cr0, [r8, #-412]! @ 0xfffffe64 │ │ │ │ - stmia r3!, {r1, r3, r7} │ │ │ │ + stc2l 0, cr0, [r0, #-412] @ 0xfffffe64 │ │ │ │ + stmia r3!, {r1, r5, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsrs r0, r7, #29 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r0, #96] @ 0x60 │ │ │ │ + ldr r0, [r3, #96] @ 0x60 │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r4, #104] @ 0x68 │ │ │ │ + ldr r6, [r7, #104] @ 0x68 │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r5, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r5, #104] @ 0x68 │ │ │ │ + ldr r6, [r0, #108] @ 0x6c │ │ │ │ lsls r4, r2, #1 │ │ │ │ adds r0, r1, #7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r7, #92] @ 0x5c │ │ │ │ + ldr r0, [r2, #96] @ 0x60 │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r3, #1 │ │ │ │ lsl.w r1, r3, r1 │ │ │ │ ldr.w r3, [r0, #936] @ 0x3a8 │ │ │ │ uxtb r1, r1 │ │ │ │ tst r1, r3 │ │ │ │ bne.n 37c5ac │ │ │ │ @@ -365736,15 +365738,15 @@ │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ ldr r6, [pc, #1000] @ (37c9d0 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ ldrd r8, r9, [sp, #40] @ 0x28 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [pc, #984] @ (37c9d4 ) │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 37c7c0 │ │ │ │ movw r3, #1321 @ 0x529 │ │ │ │ @@ -365902,15 +365904,15 @@ │ │ │ │ bpl.w 37c606 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #512] @ (37c9e0 ) │ │ │ │ mov r3, r4 │ │ │ │ strd r8, r9, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 37c606 │ │ │ │ ldr r3, [pc, #500] @ (37c9e4 ) │ │ │ │ ldr.w r2, [r7, #1040] @ 0x410 │ │ │ │ add r3, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ cmp r2, r3 │ │ │ │ itt eq │ │ │ │ @@ -366064,43 +366066,43 @@ │ │ │ │ str.w r2, [r7, #924] @ 0x39c │ │ │ │ b.n 37c808 │ │ │ │ ldr r0, [pc, #92] @ (37ca10 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ nop │ │ │ │ - @ instruction: 0xfb620067 │ │ │ │ - lsrs r6, r4, #23 │ │ │ │ + @ instruction: 0xfb7a0067 │ │ │ │ + lsrs r6, r7, #23 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stmia r1!, {r1, r6, r7} │ │ │ │ + stmia r1!, {r1, r3, r4, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmia r6!, {r1, r6} │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r5, #60] @ 0x3c │ │ │ │ + ldr r4, [r0, #64] @ 0x40 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr??.w r0, [r2, r7, lsl #2] │ │ │ │ - vld4.16 {d0-d3}, [lr :128], r7 │ │ │ │ - vst4.16 {d0-d3}, [ip :128], r7 │ │ │ │ - str??.w r0, [r2, #103] @ 0x67 │ │ │ │ - str.w r0, [r6, #103] @ 0x67 │ │ │ │ - strh.w r0, [sl, #103] @ 0x67 │ │ │ │ - strb.w r0, [lr, #103] @ 0x67 │ │ │ │ - ldr??.w r0, [r2, r7, lsl #2] │ │ │ │ - ldr.w r0, [r6, r7, lsl #2] │ │ │ │ - ldrh.w r0, [sl, r7, lsl #2] │ │ │ │ - ldrb.w r0, [lr, r7, lsl #2] │ │ │ │ - ldr r6, [r0, #36] @ 0x24 │ │ │ │ + vld4.16 {d16-d19}, [sl :128], r7 │ │ │ │ + vst4.16 {d16-d19}, [r6 :128], r7 │ │ │ │ + vld4.16 {d0-d3}, [r4 :128], r7 │ │ │ │ + ldr??.w r0, [sl, #103] @ 0x67 │ │ │ │ + ldr.w r0, [lr, #103] @ 0x67 │ │ │ │ + str.w r0, [r2, #103] @ 0x67 │ │ │ │ + strh.w r0, [r6, #103] @ 0x67 │ │ │ │ + strb.w r0, [sl, #103] @ 0x67 │ │ │ │ + str??.w r0, [lr, r7, lsl #2] │ │ │ │ + ldr.w r0, [r2, r7, lsl #2] │ │ │ │ + ldrh.w r0, [r6, r7, lsl #2] │ │ │ │ + ldr r6, [r3, #36] @ 0x24 │ │ │ │ lsls r4, r2, #1 │ │ │ │ clz r0, r1 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr.w r3, [r0, #996] @ 0x3e4 │ │ │ │ @@ -366117,15 +366119,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (37ca54 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ add r7, pc, #760 @ (adr r7, 37cd50 ) │ │ │ │ lsls r2, r2, #3 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrd r6, r3, [r0, #988] @ 0x3dc │ │ │ │ @@ -366133,15 +366135,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ add.w r5, r0, #748 @ 0x2ec │ │ │ │ ands r6, r3 │ │ │ │ lsr.w r1, r6, r4 │ │ │ │ ldr.w r0, [r5, #4]! │ │ │ │ and.w r1, r1, #1 │ │ │ │ adds r4, #1 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ cmp r4, #16 │ │ │ │ bne.n 37ca74 │ │ │ │ str.w r6, [r7, #996] @ 0x3e4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -366157,15 +366159,15 @@ │ │ │ │ ldr r2, [pc, #56] @ (37caf0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #56] @ (37caf4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [pc, #44] @ (37caf8 ) │ │ │ │ ldr r2, [pc, #48] @ (37cafc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ @@ -366174,22 +366176,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xf7020067 │ │ │ │ - pop {r4, r5, r6, r7} │ │ │ │ + @ instruction: 0xf71a0067 │ │ │ │ + pop {r3, pc} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r2, r2, #4 │ │ │ │ + lsrs r2, r5, #4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ add r7, pc, #256 @ (adr r7, 37cbfc ) │ │ │ │ lsls r2, r2, #3 │ │ │ │ - ldr r6, [r3, #28] │ │ │ │ + ldr r6, [r6, #28] │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w ip, [pc, #288] @ 37cc30 │ │ │ │ and.w r1, r2, #63 @ 0x3f │ │ │ │ @@ -366283,21 +366285,21 @@ │ │ │ │ b.n 37cbe4 │ │ │ │ ldrh.w r0, [r0, #1002] @ 0x3ea │ │ │ │ b.n 37cbe4 │ │ │ │ ldrh.w r0, [r0, #1000] @ 0x3e8 │ │ │ │ b.n 37cbe4 │ │ │ │ ldr r0, [pc, #16] @ (37cc38 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 37cb28 │ │ │ │ stmia r1!, {r2, r5} │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r4, #8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #152] @ (37cce8 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -366307,35 +366309,35 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #144] @ (37ccf4 ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #140] @ (37ccf8 ) │ │ │ │ add r6, pc │ │ │ │ mov r8, r0 │ │ │ │ add.w r3, r4, #24 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #30 │ │ │ │ mov r0, r7 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #120] @ (37ccfc ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (37cd00 ) │ │ │ │ adds r4, #32 │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movs r3, #2 │ │ │ │ mov r9, r0 │ │ │ │ strh.w r3, [r5, #984] @ 0x3d8 │ │ │ │ add.w r1, r5, #752 @ 0x2f0 │ │ │ │ mov r0, r8 │ │ │ │ movs r2, #16 │ │ │ │ bl 32b68c │ │ │ │ @@ -366357,26 +366359,26 @@ │ │ │ │ bl 52bba8 │ │ │ │ add.w r1, r5, #816 @ 0x330 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 3394f4 │ │ │ │ nop │ │ │ │ - sbc.w r0, r6, #15138816 @ 0xe70000 │ │ │ │ - cbnz r0, 37cd44 │ │ │ │ + sbcs.w r0, lr, #15138816 @ 0xe70000 │ │ │ │ + cbnz r0, 37cd4a │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r4, r6, #29 │ │ │ │ + lsls r4, r1, #30 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r4, [r3, #8] │ │ │ │ + ldr r4, [r6, #8] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [r7, #4] │ │ │ │ + ldr r4, [r2, #8] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [r1, #16] │ │ │ │ + ldr r4, [r4, #16] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [r4, #16] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r7, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ add r5, pc, #304 @ (adr r5, 37ce3c ) │ │ │ │ lsls r2, r2, #3 │ │ │ │ mov.w ip, #1 │ │ │ │ ldr.w r3, [r0, #988] @ 0x3dc │ │ │ │ @@ -366493,15 +366495,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ clz r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r1, r3, #188 @ 0xbc │ │ │ │ ldr.w r0, [r4, r1, lsl #2] │ │ │ │ lsr.w r1, r5, r3 │ │ │ │ and.w r1, r1, #1 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ movs r2, #1 │ │ │ │ lsl.w r3, r2, r3 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r2, r3 │ │ │ │ eor.w r2, r2, r3 │ │ │ │ bne.n 37ce54 │ │ │ │ @@ -366525,15 +366527,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ clz r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r1, r3, #188 @ 0xbc │ │ │ │ ldr.w r0, [r4, r1, lsl #2] │ │ │ │ lsr.w r1, r5, r3 │ │ │ │ and.w r1, r1, #1 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ movs r2, #1 │ │ │ │ lsl.w r3, r2, r3 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r2, r3 │ │ │ │ eor.w r2, r2, r3 │ │ │ │ bne.n 37ceb2 │ │ │ │ @@ -366598,20 +366600,20 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #20] @ (37cf94 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ bkpt 0x00de │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r2, #88] @ 0x58 │ │ │ │ + str r0, [r5, #88] @ 0x58 │ │ │ │ lsls r4, r2, #1 │ │ │ │ cmp r0, #28 │ │ │ │ bhi.n 37cfbe │ │ │ │ tbb [pc, r0] │ │ │ │ lsrs r7, r5, #28 │ │ │ │ lsrs r7, r1, #28 │ │ │ │ lsrs r3, r5, #28 │ │ │ │ @@ -366660,35 +366662,35 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #40] @ (37d028 ) │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - str r0, [r6, #92] @ 0x5c │ │ │ │ + str r0, [r1, #96] @ 0x60 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r0, [r0, #92] @ 0x5c │ │ │ │ + str r0, [r3, #92] @ 0x5c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r4, [r7, #88] @ 0x58 │ │ │ │ + str r4, [r2, #92] @ 0x5c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r4, [r7, #88] @ 0x58 │ │ │ │ + str r4, [r2, #92] @ 0x5c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r4, [r7, #88] @ 0x58 │ │ │ │ + str r4, [r2, #92] @ 0x5c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r0, [r7, #88] @ 0x58 │ │ │ │ + str r0, [r2, #92] @ 0x5c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r4, [r6, #88] @ 0x58 │ │ │ │ + str r4, [r1, #92] @ 0x5c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r0, [r1, #88] @ 0x58 │ │ │ │ + str r0, [r4, #88] @ 0x58 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r7, #40 @ 0x28 │ │ │ │ + adds r7, #64 @ 0x40 │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (37d034 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ add r2, pc, #520 @ (adr r2, 37d240 ) │ │ │ │ lsls r2, r2, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -366696,27 +366698,27 @@ │ │ │ │ ldr r2, [pc, #84] @ (37d0a0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (37d0a4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [pc, #72] @ (37d0a8 ) │ │ │ │ ldr r1, [pc, #76] @ (37d0ac ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 72f324 │ │ │ │ + bl 72f32c │ │ │ │ ldr r1, [pc, #64] @ (37d0b0 ) │ │ │ │ movs r2, #2 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72dfb4 │ │ │ │ + bl 72dfbc │ │ │ │ ldr r3, [pc, #56] @ (37d0b4 ) │ │ │ │ ldr r2, [pc, #60] @ (37d0b8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ @@ -366725,28 +366727,28 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xf19c0067 │ │ │ │ - @ instruction: 0xb75a │ │ │ │ + subs.w r0, r4, #103 @ 0x67 │ │ │ │ + @ instruction: 0xb772 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r6, r7, #13 │ │ │ │ + lsls r6, r2, #14 │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsls r7, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r3, #15 │ │ │ │ movs r0, r0 │ │ │ │ itee le │ │ │ │ lslle r0, r4, #3 │ │ │ │ addgt r2, pc, #208 @ (adr r2, 37d188 ) │ │ │ │ lslgt r2, r2, #3 │ │ │ │ - str r6, [r6, #80] @ 0x50 │ │ │ │ + str r6, [r1, #84] @ 0x54 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb.w r3, [r0, #960] @ 0x3c0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -366757,33 +366759,33 @@ │ │ │ │ cbz r3, 37d110 │ │ │ │ uxth r1, r1 │ │ │ │ str r0, [sp, #4] │ │ │ │ subs r1, #0 │ │ │ │ mov r0, r2 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldrd r2, r1, [r3, #944] @ 0x3b0 │ │ │ │ ldr.w r0, [r3, #968] @ 0x3c8 │ │ │ │ ands r1, r2 │ │ │ │ cmp.w r1, #65536 @ 0x10000 │ │ │ │ ite cc │ │ │ │ movcc r1, #0 │ │ │ │ movcs r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ subs r1, r1, r3 │ │ │ │ mov r0, r2 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #204] @ (37d204 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -366793,15 +366795,15 @@ │ │ │ │ add r6, pc │ │ │ │ add r4, pc │ │ │ │ mov r8, r0 │ │ │ │ add.w r1, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #188] @ (37d210 ) │ │ │ │ str r6, [sp, #0] │ │ │ │ movs r7, #0 │ │ │ │ movs r6, #32 │ │ │ │ strd r6, r7, [sp, #8] │ │ │ │ ldr r7, [pc, #180] @ (37d214 ) │ │ │ │ add r2, pc │ │ │ │ @@ -366817,75 +366819,75 @@ │ │ │ │ add.w sl, r4, #64 @ 0x40 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str.w sl, [sp] │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [pc, #140] @ (37d21c ) │ │ │ │ movs r2, #32 │ │ │ │ add r1, pc │ │ │ │ bl 32b568 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ ldr r7, [pc, #128] @ (37d220 ) │ │ │ │ ldr r6, [pc, #132] @ (37d224 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add r7, pc │ │ │ │ add r6, pc │ │ │ │ add.w r1, r5, #972 @ 0x3cc │ │ │ │ movs r2, #32 │ │ │ │ bl 32b68c │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r1, r5, #964 @ 0x3c4 │ │ │ │ bl 339444 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r1, r5, #968 @ 0x3c8 │ │ │ │ bl 339444 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r1, r5, #752 @ 0x2f0 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 3394f4 │ │ │ │ nop │ │ │ │ - str r6, [r5, #72] @ 0x48 │ │ │ │ + str r6, [r0, #76] @ 0x4c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf0ac0067 │ │ │ │ - str r4, [r0, #72] @ 0x48 │ │ │ │ + @ instruction: 0xf0c40067 │ │ │ │ + str r4, [r3, #72] @ 0x48 │ │ │ │ lsls r4, r2, #1 │ │ │ │ add r1, pc, #320 @ (adr r1, 37d354 ) │ │ │ │ lsls r2, r2, #3 │ │ │ │ - @ instruction: 0xb642 │ │ │ │ + @ instruction: 0xb65a │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r0, r5, #9 │ │ │ │ + lsls r0, r0, #10 │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsls r7, r1, #16 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r5, #60] @ 0x3c │ │ │ │ + str r4, [r0, #64] @ 0x40 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r2, [r0, #64] @ 0x40 │ │ │ │ + str r2, [r3, #64] @ 0x40 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #460] @ (37d404 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -366896,15 +366898,15 @@ │ │ │ │ adds r1, #52 @ 0x34 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #452] @ (37d40c ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #27 │ │ │ │ ldr r4, [pc, #448] @ (37d410 ) │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ cmp r5, #29 │ │ │ │ add r4, pc │ │ │ │ mov r3, r0 │ │ │ │ sbcs.w r2, r6, #0 │ │ │ │ bcc.n 37d2aa │ │ │ │ ldr r2, [pc, #432] @ (37d414 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ @@ -366919,15 +366921,15 @@ │ │ │ │ ldr r1, [pc, #424] @ (37d420 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [pc, #408] @ (37d424 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 37d396 │ │ │ │ mov r0, r6 │ │ │ │ @@ -367032,73 +367034,73 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r2, #24] │ │ │ │ bl 37cf98 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #112] @ (37d42c ) │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 37d296 │ │ │ │ ldr r2, [pc, #76] @ (37d414 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #20 │ │ │ │ bpl.w 37d26c │ │ │ │ ldr r2, [pc, #92] @ (37d430 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r1, [pc, #92] @ (37d434 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #92] @ (37d438 ) │ │ │ │ adds r2, #88 @ 0x58 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 37d26c │ │ │ │ ldr r2, [pc, #80] @ (37d43c ) │ │ │ │ ldr r1, [pc, #84] @ (37d440 ) │ │ │ │ ldr r0, [pc, #84] @ (37d444 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r2, #88 @ 0x58 │ │ │ │ add r0, pc │ │ │ │ strd r5, r6, [sp] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 37d26c │ │ │ │ - vmla.i32 d0, d14, d7[1] │ │ │ │ - str r4, [r0, #56] @ 0x38 │ │ │ │ + vmla.i d16, d6, d3[5] │ │ │ │ + str r4, [r3, #56] @ 0x38 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r6, [r3, #56] @ 0x38 │ │ │ │ + str r6, [r6, #56] @ 0x38 │ │ │ │ lsls r4, r2, #1 │ │ │ │ cbnz r6, 37d44c │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.s q8, q2, │ │ │ │ - push {r4, r5, lr} │ │ │ │ + vmla.i d0, d12, d3[5] │ │ │ │ + push {r3, r6, lr} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r4, r2, #5 │ │ │ │ + lsls r4, r5, #5 │ │ │ │ lsls r5, r2, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r0, #40] @ 0x28 │ │ │ │ + str r4, [r3, #40] @ 0x28 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cdp 0, 1, cr0, cr6, cr7, {3} │ │ │ │ - str r0, [r2, #32] │ │ │ │ + cdp 0, 2, cr0, cr14, cr7, {3} │ │ │ │ + str r0, [r5, #32] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r2, [r3, #32] │ │ │ │ + str r2, [r6, #32] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldcl 0, cr0, [lr, #412]! @ 0x19c │ │ │ │ - str r4, [r7, #28] │ │ │ │ + cdp 0, 1, cr0, cr6, cr7, {3} │ │ │ │ + str r4, [r2, #32] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bkpt 0x00a4 │ │ │ │ + bkpt 0x00bc │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 37d498 │ │ │ │ sub sp, #12 │ │ │ │ @@ -367106,31 +367108,31 @@ │ │ │ │ movs r3, #27 │ │ │ │ ldr r1, [pc, #60] @ (37d4a0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #0 │ │ │ │ strd r2, r3, [r0, #920] @ 0x398 │ │ │ │ str.w r1, [r0, #928] @ 0x3a0 │ │ │ │ strd r2, r3, [r0, #936] @ 0x3a8 │ │ │ │ strd r2, r3, [r0, #944] @ 0x3b0 │ │ │ │ str.w r1, [r0, #956] @ 0x3bc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 37d0bc │ │ │ │ nop │ │ │ │ - stc 0, cr0, [sl, #412] @ 0x19c │ │ │ │ - str r4, [r4, #20] │ │ │ │ + stc 0, cr0, [r2, #412]! @ 0x19c │ │ │ │ + str r4, [r7, #20] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r2, [r0, #24] │ │ │ │ + str r2, [r3, #24] │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r3, [r0, #956] @ 0x3bc │ │ │ │ cmp r1, #0 │ │ │ │ @@ -367226,28 +367228,28 @@ │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #164] @ (37d668 ) │ │ │ │ add.w r3, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #27 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #152] @ (37d66c ) │ │ │ │ ldr r1, [pc, #152] @ (37d670 ) │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r7, [pc, #148] @ (37d674 ) │ │ │ │ subs.w r4, r8, #0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ it ne │ │ │ │ movne r4, #1 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [pc, #132] @ (37d678 ) │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 37d638 │ │ │ │ ldr.w r3, [r5, #924] @ 0x39c │ │ │ │ cmp r6, #0 │ │ │ │ @@ -367285,34 +367287,34 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 37d5fa │ │ │ │ ldr r1, [r0, #24] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [pc, #48] @ (37d684 ) │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 37d5fa │ │ │ │ bl 28e58c │ │ │ │ - stc 0, cr0, [lr], #-412 @ 0xfffffe64 │ │ │ │ - str r6, [r0, #0] │ │ │ │ + mcrr 0, 6, r0, r6, cr7 │ │ │ │ + str r6, [r3, #0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r2, [r4, #0] │ │ │ │ + str r2, [r7, #0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cbz r2, 37d6a2 │ │ │ │ + cbz r2, 37d6a8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldc2l 0, cr0, [r0, #336]! @ 0x150 │ │ │ │ + mcr2 0, 0, r0, cr8, cr4, {2} │ │ │ │ @ instruction: 0xb64a │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r5, #8] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r1, #0] │ │ │ │ + str r4, [r4, #0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrd r7, r6, [r0, #924] @ 0x39c │ │ │ │ mov r5, r0 │ │ │ │ @@ -367344,25 +367346,25 @@ │ │ │ │ add r1, pc │ │ │ │ mov sl, r3 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r4, #52 @ 0x34 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #27 │ │ │ │ ldr.w r8, [sp, #40] @ 0x28 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #544] @ (37d918 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #544] @ (37d91c ) │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ ldr r7, [pc, #544] @ (37d920 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [pc, #532] @ (37d924 ) │ │ │ │ add r7, pc │ │ │ │ mov r5, r8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 37d8b6 │ │ │ │ @@ -367437,15 +367439,15 @@ │ │ │ │ ldr r0, [pc, #332] @ (37d934 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r2, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ ldr.w r3, [r6, #948] @ 0x3b4 │ │ │ │ mov r0, r6 │ │ │ │ bic.w r3, r3, r8 │ │ │ │ str.w r3, [r6, #948] @ 0x3b4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.n 37d688 │ │ │ │ @@ -367473,15 +367475,15 @@ │ │ │ │ lsls r1, r5, #31 │ │ │ │ bpl.n 37d862 │ │ │ │ ldr.w r0, [r7, r4, lsl #2] │ │ │ │ cbz r0, 37d862 │ │ │ │ ldr.w r1, [r6, #920] @ 0x398 │ │ │ │ lsrs r1, r4 │ │ │ │ and.w r1, r1, #1 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #32 │ │ │ │ bne.n 37d844 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.n 37d688 │ │ │ │ @@ -367493,15 +367495,15 @@ │ │ │ │ lsls r0, r3, #31 │ │ │ │ bpl.n 37d89a │ │ │ │ ldr.w r0, [r5, r4, lsl #2] │ │ │ │ cbz r0, 37d89a │ │ │ │ ldr.w r1, [r6, #920] @ 0x398 │ │ │ │ lsrs r1, r4 │ │ │ │ and.w r1, r1, #1 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #32 │ │ │ │ bne.n 37d87c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -367522,65 +367524,65 @@ │ │ │ │ ldr r1, [r0, #24] │ │ │ │ mov r0, r9 │ │ │ │ bl 37cf98 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #96] @ (37d93c ) │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 37d71c │ │ │ │ ldr r2, [pc, #88] @ (37d940 ) │ │ │ │ ldr r1, [pc, #92] @ (37d944 ) │ │ │ │ ldr r0, [pc, #92] @ (37d948 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r2, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ str.w r9, [sp, #40] @ 0x28 │ │ │ │ str.w sl, [sp, #44] @ 0x2c │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ mov r0, r6 │ │ │ │ str.w r8, [r6, #956] @ 0x3bc │ │ │ │ b.n 37d806 │ │ │ │ - add.w r0, lr, r7, asr #1 │ │ │ │ - ldrsh r4, [r1, r4] │ │ │ │ + @ instruction: 0xeb260067 │ │ │ │ + ldrsh r4, [r4, r4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrsh r0, [r5, r3] │ │ │ │ + ldrsh r0, [r0, r4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - sub sp, #176 @ 0xb0 │ │ │ │ + sub sp, #272 @ 0x110 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldc2l 0, cr0, [r2], {84} @ 0x54 │ │ │ │ + stc2l 0, cr0, [sl], #336 @ 0x150 │ │ │ │ push {r1, r2, r3, r5, lr} │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - and.w r0, r6, r7, asr #1 │ │ │ │ - ldrsh r4, [r0, r0] │ │ │ │ + ands.w r0, lr, r7, asr #1 │ │ │ │ + ldrsh r4, [r3, r0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrsh r4, [r1, r0] │ │ │ │ + ldrsh r4, [r4, r0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldrb r4, [r6, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r4, r6] │ │ │ │ + ldrb r0, [r7, r6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmdb r2, {r0, r1, r2, r5, r6} │ │ │ │ - ldrb r0, [r0, r4] │ │ │ │ + ldmdb sl, {r0, r1, r2, r5, r6} │ │ │ │ + ldrb r0, [r3, r4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cbnz r0, 37d976 │ │ │ │ + cbnz r0, 37d97c │ │ │ │ lsls r3, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #8] @ (37d95c ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 732a90 │ │ │ │ + b.w 732a98 │ │ │ │ nop │ │ │ │ ldr r2, [sp, #0] │ │ │ │ lsls r2, r2, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -367589,15 +367591,15 @@ │ │ │ │ ldr r2, [pc, #80] @ (37d9c4 ) │ │ │ │ mov.w r3, #344 @ 0x158 │ │ │ │ ldr r1, [pc, #76] @ (37d9c8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r0, #1080 @ 0x438 │ │ │ │ blx 28d48c │ │ │ │ ldrd r0, r1, [r4, #752] @ 0x2f0 │ │ │ │ str.w r0, [r4, #1108] @ 0x454 │ │ │ │ @@ -367609,18 +367611,18 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strd r0, r0, [sl], #412 @ 0x19c │ │ │ │ - ldrb r0, [r4, r5] │ │ │ │ + stmdb r2, {r0, r1, r2, r5, r6} │ │ │ │ + ldrb r0, [r7, r5] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r4, [r6, r5] │ │ │ │ + ldrb r4, [r1, r6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #92] @ (37da38 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -367629,26 +367631,26 @@ │ │ │ │ ldr r1, [pc, #92] @ (37da40 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #76] @ (37da44 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #76] @ (37da48 ) │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ ldr r4, [pc, #64] @ (37da4c ) │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [pc, #64] @ (37da50 ) │ │ │ │ ldr r2, [pc, #64] @ (37da54 ) │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #64] @ (37da58 ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ @@ -367657,28 +367659,28 @@ │ │ │ │ add r1, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ add r3, pc │ │ │ │ movs r2, #4 │ │ │ │ strd r4, r3, [r5, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72dfb4 │ │ │ │ + b.w 72dfbc │ │ │ │ nop │ │ │ │ - stmia.w r0, {r0, r1, r2, r5, r6} │ │ │ │ - add r5, sp, #888 @ 0x378 │ │ │ │ - lsls r2, r2, #1 │ │ │ │ + ldmia.w r8, {r0, r1, r2, r5, r6} │ │ │ │ add r5, sp, #984 @ 0x3d8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r5, sp, #696 @ 0x2b8 │ │ │ │ + add r6, sp, #56 @ 0x38 │ │ │ │ + lsls r2, r2, #1 │ │ │ │ + add r5, sp, #792 @ 0x318 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr??.w r0, [r2, #84] @ 0x54 │ │ │ │ + vld1.8 @ instruction: 0xf9ea0054 │ │ │ │ vmaxnm.f32 , , │ │ │ │ ldr r1, [sp, #256] @ 0x100 │ │ │ │ lsls r2, r2, #3 │ │ │ │ - ldrb r6, [r4, r3] │ │ │ │ + ldrb r6, [r7, r3] │ │ │ │ lsls r4, r2, #1 │ │ │ │ @ instruction: 0xb87c │ │ │ │ lsls r0, r4, #3 │ │ │ │ lsls r5, r7, #13 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -367706,60 +367708,60 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #104] @ (37db10 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [pc, #92] @ (37db14 ) │ │ │ │ ldr.w r2, [r4, #1156] @ 0x484 │ │ │ │ ldr.w r3, [r4, #1144] @ 0x478 │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cbnz r1, 37dadc │ │ │ │ tst r2, r3 │ │ │ │ ldr.w r0, [r4, #936] @ 0x3a8 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ ldr r1, [pc, #56] @ (37db18 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 37dac6 │ │ │ │ ldr r1, [pc, #52] @ (37db1c ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r5, r1, #16 │ │ │ │ bpl.n 37dac6 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #44] @ (37db20 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr.w r2, [r4, #1156] @ 0x484 │ │ │ │ ldr.w r3, [r4, #1144] @ 0x478 │ │ │ │ b.n 37dac6 │ │ │ │ cbz r6, 37db30 │ │ │ │ lsls r4, r4, #3 │ │ │ │ - ldrsh.w r0, [r0, r4, lsl #1] │ │ │ │ - b.n 37da88 │ │ │ │ + vst4.16 {d16-d19}, [r8 :64], r4 │ │ │ │ + b.n 37dab8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r5, sp, #0 │ │ │ │ + add r5, sp, #96 @ 0x60 │ │ │ │ lsls r2, r2, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r5, r0] │ │ │ │ + ldrb r0, [r0, r1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #176] @ (37dbe8 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -367768,26 +367770,26 @@ │ │ │ │ ldr r1, [pc, #176] @ (37dbf0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r1, r4, #76 @ 0x4c │ │ │ │ ldr r2, [pc, #156] @ (37dbf4 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #152] @ (37dbf8 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ ldr r7, [pc, #148] @ (37dbfc ) │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ vldr d7, [pc, #112] @ 37dbe0 │ │ │ │ ldr r2, [pc, #140] @ (37dc00 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r3, [pc, #140] @ (37dc04 ) │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -367802,23 +367804,23 @@ │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r1, r5, #768 @ 0x300 │ │ │ │ bl 3394f4 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r1, r5, #936 @ 0x3a8 │ │ │ │ bl 339444 │ │ │ │ ldr r1, [pc, #72] @ (37dc0c ) │ │ │ │ mov r0, r8 │ │ │ │ movs r2, #32 │ │ │ │ add r1, pc │ │ │ │ bl 32b568 │ │ │ │ @@ -367828,30 +367830,30 @@ │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 32b68c │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 37da34 │ │ │ │ + b.n 37da64 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrh r6, [r2, r6] │ │ │ │ + ldrh r6, [r5, r6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r2, [r5, r6] │ │ │ │ + ldrh r2, [r0, r7] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r4, sp, #312 @ 0x138 │ │ │ │ + add r4, sp, #408 @ 0x198 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr??.w r0, [r0, r4, lsl #1] │ │ │ │ - ldrh r6, [r4, r0] │ │ │ │ + strb.w r0, [r8, #84] @ 0x54 │ │ │ │ + ldrh r6, [r7, r0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ str r7, [sp, #880] @ 0x370 │ │ │ │ lsls r2, r2, #3 │ │ │ │ - ldmia r4, {r2, r3, r4, r7} │ │ │ │ + ldmia r4, {r2, r4, r5, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrh r2, [r0, r0] │ │ │ │ + ldrh r2, [r3, r0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r1, r4, #8 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -367901,15 +367903,15 @@ │ │ │ │ add sl, pc │ │ │ │ add.w sl, sl, #76 @ 0x4c │ │ │ │ add fp, pc │ │ │ │ b.n 37dcc0 │ │ │ │ add.w r3, r5, #940 @ 0x3ac │ │ │ │ mov r1, r7 │ │ │ │ ldr.w r0, [r3, r4, lsl #2] │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #32 │ │ │ │ beq.n 37dd24 │ │ │ │ movs r3, #1 │ │ │ │ lsls r3, r4 │ │ │ │ tst r6, r3 │ │ │ │ beq.n 37dcba │ │ │ │ @@ -367923,15 +367925,15 @@ │ │ │ │ moveq r7, #0 │ │ │ │ ldr r1, [pc, #164] @ (37dd84 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, fp │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [pc, #148] @ (37dd88 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37dcac │ │ │ │ ldr r3, [pc, #140] @ (37dd8c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ @@ -367944,15 +367946,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37dcac │ │ │ │ ldr r1, [r0, #24] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [pc, #116] @ (37dd90 ) │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 37dcac │ │ │ │ ldr.w r3, [r5, #1068] @ 0x42c │ │ │ │ ldr.w r0, [r5, #1168] @ 0x490 │ │ │ │ ldr.w r2, [r5, #1088] @ 0x440 │ │ │ │ ldr.w r1, [r5, #1084] @ 0x43c │ │ │ │ ands r3, r0 │ │ │ │ eors r3, r2 │ │ │ │ @@ -367967,44 +367969,44 @@ │ │ │ │ ldr r1, [pc, #76] @ (37dd9c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #60] @ (37dda0 ) │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr.w r2, [r5, #1076] @ 0x434 │ │ │ │ ldr.w r3, [r5, #1072] @ 0x430 │ │ │ │ b.n 37dc68 │ │ │ │ add r7, sp, #944 @ 0x3b0 │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 37d904 │ │ │ │ + b.n 37d934 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r3, sp, #16 │ │ │ │ + add r3, sp, #112 @ 0x70 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xf6ee0054 │ │ │ │ + @ instruction: 0xf7060054 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #19 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r4, r1] │ │ │ │ + ldrh r4, [r7, r1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 37d7c4 │ │ │ │ + b.n 37d7f4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r2, sp, #360 @ 0x168 │ │ │ │ + add r2, sp, #456 @ 0x1c8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xf6800054 │ │ │ │ - ldr r4, [r6, r7] │ │ │ │ + @ instruction: 0xf6980054 │ │ │ │ + ldrh r4, [r1, r0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 37dde0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -368012,25 +368014,25 @@ │ │ │ │ mov.w r3, #356 @ 0x164 │ │ │ │ ldr r1, [pc, #40] @ (37dde8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #120 @ 0x78 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 37dc10 │ │ │ │ nop │ │ │ │ - b.n 37d72c │ │ │ │ + b.n 37d75c │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r6, [r2, r4] │ │ │ │ + ldr r6, [r5, r4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [r5, r4] │ │ │ │ + ldr r4, [r0, r5] │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #168] @ (37dea4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -368042,15 +368044,15 @@ │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ ldr r7, [pc, #164] @ (37deb0 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r5, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [pc, #152] @ (37deb4 ) │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 37de66 │ │ │ │ cmp r6, #31 │ │ │ │ bhi.n 37de8a │ │ │ │ @@ -368089,47 +368091,47 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 37de24 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [pc, #64] @ (37dec0 ) │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 37de24 │ │ │ │ ldr r3, [pc, #56] @ (37dec4 ) │ │ │ │ mov.w r2, #334 @ 0x14e │ │ │ │ ldr r4, [pc, #52] @ (37dec8 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #52] @ (37decc ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #144 @ 0x90 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 28b63c │ │ │ │ - b.n 37d768 │ │ │ │ + b.n 37d798 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - rsb r0, r8, #13893632 @ 0xd40000 │ │ │ │ - add r1, sp, #624 @ 0x270 │ │ │ │ + @ instruction: 0xf5e00054 │ │ │ │ + add r1, sp, #720 @ 0x2d0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ add r6, sp, #128 @ 0x80 │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r2, #29 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r5, r4] │ │ │ │ + ldr r6, [r0, r5] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 37e664 │ │ │ │ + b.n 37e694 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r0, [r1, r5] │ │ │ │ + ldr r0, [r4, r5] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r0, [r0, r1] │ │ │ │ + ldr r0, [r3, r1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r3 │ │ │ │ lsrs r3, r2, #2 │ │ │ │ @@ -368171,15 +368173,15 @@ │ │ │ │ ldr r1, [pc, #204] @ (37e004 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [pc, #188] @ (37e008 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 37dfa8 │ │ │ │ mov r0, r7 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ @@ -368207,21 +368209,21 @@ │ │ │ │ ldr r1, [pc, #144] @ (37e018 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #128] @ (37e01c ) │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 37df70 │ │ │ │ ldr r3, [pc, #116] @ (37e020 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37df50 │ │ │ │ ldr r3, [pc, #88] @ (37e00c ) │ │ │ │ @@ -368231,62 +368233,62 @@ │ │ │ │ bpl.n 37df50 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [pc, #96] @ (37e024 ) │ │ │ │ mov r3, r5 │ │ │ │ strd r7, r9, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 37df50 │ │ │ │ ldr r3, [pc, #84] @ (37e028 ) │ │ │ │ ldr r2, [pc, #88] @ (37e02c ) │ │ │ │ ldr r1, [pc, #88] @ (37e030 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #72] @ (37e034 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 37df70 │ │ │ │ nop │ │ │ │ add r5, sp, #304 @ 0x130 │ │ │ │ lsls r4, r4, #3 │ │ │ │ - b.n 37e658 │ │ │ │ + b.n 37e688 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r0, sp, #448 @ 0x1c0 │ │ │ │ + add r0, sp, #544 @ 0x220 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - eors.w r0, r4, #13893632 @ 0xd40000 │ │ │ │ + @ instruction: 0xf4ac0054 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 37e5cc │ │ │ │ + b.n 37e5fc │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r0, sp, #128 @ 0x80 │ │ │ │ + add r0, sp, #224 @ 0xe0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - orr.w r0, r4, #13893632 @ 0xd40000 │ │ │ │ - ldr r0, [r3, r2] │ │ │ │ + orrs.w r0, ip, #13893632 @ 0xd40000 │ │ │ │ + ldr r0, [r6, r2] │ │ │ │ lsls r4, r2, #1 │ │ │ │ adds r5, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r3, r2] │ │ │ │ + ldr r0, [r6, r2] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 37e548 │ │ │ │ + b.n 37e578 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r7, pc, #840 @ (adr r7, 37e378 ) │ │ │ │ + add r7, pc, #936 @ (adr r7, 37e3d8 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xf3f60054 │ │ │ │ - ldr r6, [r3, r0] │ │ │ │ + and.w r0, lr, #13893632 @ 0xd40000 │ │ │ │ + ldr r6, [r6, r0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r3 │ │ │ │ @@ -368300,15 +368302,15 @@ │ │ │ │ ldr.w r8, [pc, #692] @ 37e310 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ ldrd r7, fp, [sp, #48] @ 0x30 │ │ │ │ mov r5, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [pc, #672] @ (37e314 ) │ │ │ │ add r8, pc │ │ │ │ orr.w r4, r4, r6, lsl #30 │ │ │ │ mov.w r9, r6, lsr #2 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -368428,15 +368430,15 @@ │ │ │ │ ldr r1, [pc, #372] @ (37e324 ) │ │ │ │ ldr r0, [pc, #372] @ (37e328 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #168 @ 0xa8 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ ldr.w r3, [r5, #1092] @ 0x444 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bic.w r3, r3, r7 │ │ │ │ str.w r3, [r5, #1092] @ 0x444 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -368458,15 +368460,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ adds r1, #76 @ 0x4c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #300] @ (37e334 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ (37e338 ) │ │ │ │ mov r2, sl │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ b.n 37e25a │ │ │ │ ldr.w r3, [r5, #1144] @ 0x478 │ │ │ │ @@ -368486,24 +368488,24 @@ │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ adds r1, #76 @ 0x4c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #252] @ (37e344 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #244] @ (37e348 ) │ │ │ │ mov r2, sl │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ ldr r1, [r1, #24] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ ldr.w r3, [r5, #1096] @ 0x448 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bic.w r3, r3, r7 │ │ │ │ str.w r3, [r5, #1096] @ 0x448 │ │ │ │ b.n 37e128 │ │ │ │ ldr.w r3, [r5, #1144] @ 0x478 │ │ │ │ @@ -368535,85 +368537,85 @@ │ │ │ │ bpl.w 37e088 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [pc, #132] @ (37e350 ) │ │ │ │ mov r3, r6 │ │ │ │ strd r7, fp, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 37e088 │ │ │ │ str.w r7, [r5, #1204] @ 0x4b4 │ │ │ │ b.n 37e102 │ │ │ │ ldr r1, [pc, #116] @ (37e354 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r2, [pc, #116] @ (37e358 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ adds r1, #76 @ 0x4c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #108] @ (37e35c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ (37e360 ) │ │ │ │ mov r2, sl │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ b.n 37e25a │ │ │ │ nop │ │ │ │ - b.n 37e724 │ │ │ │ + b.n 37e754 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - @ instruction: 0xf3700054 │ │ │ │ - add r7, pc, #304 @ (adr r7, 37e440 ) │ │ │ │ + usat r0, #20, r8, lsl #1 │ │ │ │ + add r7, pc, #400 @ (adr r7, 37e4a0 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ add r3, sp, #808 @ 0x328 │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 37e544 │ │ │ │ + b.n 37e574 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrsb r0, [r2, r7] │ │ │ │ + ldrsb r0, [r5, r7] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 37e48c │ │ │ │ + b.n 37e4bc │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrsb r4, [r2, r6] │ │ │ │ + ldrsb r4, [r5, r6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 37e3fc │ │ │ │ + b.n 37e42c │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r5, pc, #664 @ (adr r5, 37e5cc ) │ │ │ │ + add r5, pc, #760 @ (adr r5, 37e62c ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - rsb r0, ip, #84 @ 0x54 │ │ │ │ - ldrsb r2, [r4, r3] │ │ │ │ + @ instruction: 0xf1e40054 │ │ │ │ + ldrsb r2, [r7, r3] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 37e388 │ │ │ │ + b.n 37e3b8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r5, pc, #400 @ (adr r5, 37e4d4 ) │ │ │ │ + add r5, pc, #496 @ (adr r5, 37e534 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xf18a0054 │ │ │ │ - ldrsb r0, [r3, r4] │ │ │ │ + sub.w r0, r2, #84 @ 0x54 │ │ │ │ + ldrsb r0, [r6, r4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldrb r4, [r4, r5] │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r1, r7] │ │ │ │ + strb r0, [r4, r7] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - svc 126 @ 0x7e │ │ │ │ + svc 150 @ 0x96 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r4, pc, #760 @ (adr r4, 37e654 ) │ │ │ │ + add r4, pc, #856 @ (adr r4, 37e6b4 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xf0e40054 │ │ │ │ - strb r2, [r2, r7] │ │ │ │ + @ instruction: 0xf0fc0054 │ │ │ │ + strb r2, [r5, r7] │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (37e370 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ str r0, [sp, #568] @ 0x238 │ │ │ │ lsls r2, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -368621,46 +368623,46 @@ │ │ │ │ ldr r2, [pc, #68] @ (37e3d0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (37e3d4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [pc, #56] @ (37e3d8 ) │ │ │ │ ldr r1, [pc, #60] @ (37e3dc ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ - bl 72f324 │ │ │ │ + bl 72f32c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #44] @ (37e3e0 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - svc 150 @ 0x96 │ │ │ │ + svc 174 @ 0xae │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r4, pc, #112 @ (adr r4, 37e444 ) │ │ │ │ + add r4, pc, #208 @ (adr r4, 37e4a4 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bics.w r0, lr, #84 @ 0x54 │ │ │ │ + orrs.w r0, r6, #84 @ 0x54 │ │ │ │ str r0, [sp, #352] @ 0x160 │ │ │ │ lsls r2, r2, #3 │ │ │ │ movs r3, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r6, [r7, r0] │ │ │ │ + ldrsb r6, [r2, r1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #92] @ 37e450 │ │ │ │ sub sp, #12 │ │ │ │ @@ -368668,15 +368670,15 @@ │ │ │ │ movs r3, #32 │ │ │ │ ldr r1, [pc, #88] @ (37e458 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movs r2, #2 │ │ │ │ add.w r3, r0, #936 @ 0x3a8 │ │ │ │ add.w r1, r0, #1064 @ 0x428 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [r0, #924] @ 0x39c │ │ │ │ str.w ip, [r0, #1068] @ 0x42c │ │ │ │ str.w ip, [r0, #1072] @ 0x430 │ │ │ │ @@ -368690,19 +368692,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - svc 38 @ 0x26 │ │ │ │ + svc 62 @ 0x3e │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strb r0, [r7, r7] │ │ │ │ + ldrsb r0, [r2, r0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrsb r6, [r2, r0] │ │ │ │ + ldrsb r6, [r5, r0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #268] @ (37e578 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -368713,15 +368715,15 @@ │ │ │ │ adds r1, #40 @ 0x28 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #260] @ (37e580 ) │ │ │ │ movs r3, #32 │ │ │ │ ldr r6, [pc, #260] @ (37e584 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movw r3, #1309 @ 0x51d │ │ │ │ cmp r4, r3 │ │ │ │ add r6, pc │ │ │ │ sbcs.w r3, r5, #0 │ │ │ │ bcs.n 37e540 │ │ │ │ movw r3, #1300 @ 0x514 │ │ │ │ cmp r4, r3 │ │ │ │ @@ -368770,15 +368772,15 @@ │ │ │ │ ldr r0, [pc, #140] @ (37e594 ) │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 37e4cc │ │ │ │ sub.w r3, r4, #1296 @ 0x510 │ │ │ │ orrs r3, r5 │ │ │ │ itt eq │ │ │ │ moveq.w ip, #0 │ │ │ │ ldreq.w r1, [r0, #928] @ 0x3a0 │ │ │ │ @@ -368805,36 +368807,36 @@ │ │ │ │ ldr r1, [pc, #52] @ (37e598 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [pc, #52] @ (37e59c ) │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc │ │ │ │ adds r1, #52 @ 0x34 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 37e53a │ │ │ │ nop │ │ │ │ - udf #178 @ 0xb2 │ │ │ │ + udf #202 @ 0xca │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strb r4, [r7, r5] │ │ │ │ + strb r4, [r2, r6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r2, [r3, r6] │ │ │ │ + strb r2, [r6, r6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ add r7, pc, #696 @ (adr r7, 37e840 ) │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r3, #48] @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r7, r4] │ │ │ │ + strb r2, [r2, r5] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ble.n 37e510 │ │ │ │ + ble.n 37e540 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strb r6, [r7, r2] │ │ │ │ + strb r6, [r2, r3] │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #192] @ (37e670 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -368844,15 +368846,15 @@ │ │ │ │ add r6, pc │ │ │ │ add r4, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ vldr d7, [pc, #152] @ 37e668 │ │ │ │ ldr r2, [pc, #168] @ (37e67c ) │ │ │ │ mov r5, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -368866,75 +368868,75 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r7, [pc, #152] @ (37e68c ) │ │ │ │ add.w r3, r4, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add r7, pc │ │ │ │ add r6, pc │ │ │ │ add.w r1, r5, #752 @ 0x2f0 │ │ │ │ bl 3394f4 │ │ │ │ adds r4, #84 @ 0x54 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [pc, #108] @ (37e690 ) │ │ │ │ movs r2, #32 │ │ │ │ add r1, pc │ │ │ │ bl 32b568 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ addw r1, r5, #1076 @ 0x434 │ │ │ │ movs r2, #32 │ │ │ │ bl 32b68c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #64] @ (37e694 ) │ │ │ │ movs r3, #1 │ │ │ │ addw r1, r5, #1204 @ 0x4b4 │ │ │ │ add r2, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 32b598 │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r4, r1] │ │ │ │ + strb r4, [r7, r1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ble.n 37e74c │ │ │ │ + ble.n 37e57c │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strb r2, [r7, r0] │ │ │ │ + strb r2, [r2, r1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldrh r0, [r4, #48] @ 0x30 │ │ │ │ lsls r2, r2, #3 │ │ │ │ - stcl 0, cr0, [lr, #336] @ 0x150 │ │ │ │ - ldr r7, [pc, #640] @ (37e908 ) │ │ │ │ + stcl 0, cr0, [r6, #336]! @ 0x150 │ │ │ │ + ldr r7, [pc, #736] @ (37e968 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r7, [pc, #720] @ (37e95c ) │ │ │ │ + ldr r7, [pc, #816] @ (37e9bc ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r1, pc, #672 @ (adr r1, 37e930 ) │ │ │ │ + add r1, pc, #768 @ (adr r1, 37e990 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsls r5, r5, #12 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r3, r0] │ │ │ │ + strb r4, [r6, r0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ add.w r3, r0, #1064 @ 0x428 │ │ │ │ @@ -369022,15 +369024,15 @@ │ │ │ │ str.w r5, [r6, #1068] @ 0x42c │ │ │ │ str.w r7, [r6, #1072] @ 0x430 │ │ │ │ bne.n 37e6c2 │ │ │ │ ldr.w r0, [r6, #1204] @ 0x4b4 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ mov.w r8, #1 │ │ │ │ ands.w r7, r1, #2 │ │ │ │ lsl.w r8, r8, r4 │ │ │ │ bne.n 37e7f2 │ │ │ │ tst.w ip, #1 │ │ │ │ bne.n 37e896 │ │ │ │ adds r2, r0, #1 │ │ │ │ @@ -369061,15 +369063,15 @@ │ │ │ │ mov.w fp, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r7 │ │ │ │ mov r2, fp │ │ │ │ b.n 37e752 │ │ │ │ mov r1, fp │ │ │ │ ldr.w r0, [r9, #136] @ 0x88 │ │ │ │ strd r2, r3, [sp, #12] │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldr r1, [pc, #280] @ (37e940 ) │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldrd r2, r3, [sp, #12] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 37e770 │ │ │ │ @@ -369085,15 +369087,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 37e770 │ │ │ │ ldr r0, [pc, #252] @ (37e94c ) │ │ │ │ strd fp, r2, [sp] │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr.w r1, [r6, #1068] @ 0x42c │ │ │ │ ldr.w r2, [r6, #1072] @ 0x430 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 37e778 │ │ │ │ ands.w r0, ip, #1 │ │ │ │ str r0, [sp, #12] │ │ │ │ beq.n 37e7d4 │ │ │ │ @@ -369155,15 +369157,15 @@ │ │ │ │ str r0, [sp, #24] │ │ │ │ b.n 37e74a │ │ │ │ ldr r0, [pc, #80] @ (37e950 ) │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldrh.w r1, [r9, #2] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ and.w r1, r1, #3 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r1, #2 │ │ │ │ ite ne │ │ │ │ movne r0, #0 │ │ │ │ @@ -369182,17 +369184,17 @@ │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #29 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r1, r1] │ │ │ │ + strh r0, [r4, r1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r0, [r7, r5] │ │ │ │ + str r0, [r2, r6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #184] @ 37ea1c │ │ │ │ sub sp, #16 │ │ │ │ @@ -369203,15 +369205,15 @@ │ │ │ │ ldr r2, [pc, #176] @ (37ea24 ) │ │ │ │ add.w r6, ip, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ str r6, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #168] @ (37ea28 ) │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [pc, #164] @ (37ea2c ) │ │ │ │ mov r1, r0 │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 37e9dc │ │ │ │ cmp r4, #31 │ │ │ │ @@ -369254,47 +369256,47 @@ │ │ │ │ str r0, [sp, #12] │ │ │ │ asrs r3, r5, #31 │ │ │ │ ldr r0, [pc, #64] @ (37ea38 ) │ │ │ │ mov r2, r4 │ │ │ │ strd r5, r3, [sp] │ │ │ │ asrs r3, r4, #31 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 37e990 │ │ │ │ ldr r3, [pc, #48] @ (37ea3c ) │ │ │ │ movs r2, #251 @ 0xfb │ │ │ │ ldr r1, [pc, #48] @ (37ea40 ) │ │ │ │ ldr r0, [pc, #52] @ (37ea44 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ - bls.n 37e98c │ │ │ │ + bls.n 37e9bc │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r6, [r4, r2] │ │ │ │ + str r6, [r7, r2] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r0, [r0, r2] │ │ │ │ + str r0, [r3, r2] │ │ │ │ lsls r4, r2, #1 │ │ │ │ add r2, pc, #720 @ (adr r2, 37ecfc ) │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r3, #2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r2, r3] │ │ │ │ + str r2, [r5, r3] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bls.n 37ea68 │ │ │ │ + bls.n 37ea98 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r6, [r4, r3] │ │ │ │ + str r6, [r7, r3] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r2, [r7, r3] │ │ │ │ + str r2, [r2, r4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ mov r7, r3 │ │ │ │ @@ -369306,15 +369308,15 @@ │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ ldr.w r8, [pc, #556] @ 37ec98 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #32 │ │ │ │ add r1, pc │ │ │ │ ldrd r5, r9, [sp, #40] @ 0x28 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [pc, #540] @ (37ec9c ) │ │ │ │ add r8, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 37ec4a │ │ │ │ @@ -369478,48 +369480,48 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 37ea8e │ │ │ │ ldr r0, [pc, #64] @ (37eca8 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ strd r5, r9, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 37ea8e │ │ │ │ ldr r1, [pc, #48] @ (37ecac ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #48] @ (37ecb0 ) │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #108 @ 0x6c │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 37eaca │ │ │ │ - bhi.n 37ec10 │ │ │ │ + bhi.n 37ec40 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r7, [pc, #680] @ (37ef3c ) │ │ │ │ + ldr r7, [pc, #776] @ (37ef9c ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r7, [pc, #568] @ (37eed0 ) │ │ │ │ + ldr r7, [pc, #664] @ (37ef30 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ add r1, pc, #760 @ (adr r1, 37ef94 ) │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r2, #3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #784] @ (37efbc ) │ │ │ │ + ldr r6, [pc, #880] @ (37f01c ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bvs.n 37ebf8 │ │ │ │ + bvs.n 37ec28 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r6, [pc, #904] @ (37f03c ) │ │ │ │ + ldr r6, [pc, #1000] @ (37f09c ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (37ecbc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ strh r6, [r4, #62] @ 0x3e │ │ │ │ lsls r2, r2, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -369527,43 +369529,43 @@ │ │ │ │ ldr r2, [pc, #76] @ (37ed20 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (37ed24 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [pc, #64] @ (37ed28 ) │ │ │ │ ldr r1, [pc, #68] @ (37ed2c ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 72f324 │ │ │ │ + bl 72f32c │ │ │ │ ldr r1, [pc, #56] @ (37ed30 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72dfb4 │ │ │ │ + bl 72dfbc │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #66] @ 0x42 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - bvs.n 37ecb8 │ │ │ │ + bvs.n 37ece8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r2, [sp, #840] @ 0x348 │ │ │ │ + ldr r2, [sp, #936] @ 0x3a8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 37eb14 │ │ │ │ + b.n 37eb44 │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r3, r2, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r2, #18 │ │ │ │ movs r0, r0 │ │ │ │ add r1, sp, #232 @ 0xe8 │ │ │ │ lsls r0, r4, #3 │ │ │ │ @@ -369578,35 +369580,35 @@ │ │ │ │ ldr r1, [pc, #160] @ (37edec ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r1, r4, #24 │ │ │ │ ldr r2, [pc, #140] @ (37edf0 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #136] @ (37edf4 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #96 @ 0x60 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #124] @ (37edf8 ) │ │ │ │ ldr r1, [pc, #128] @ (37edfc ) │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [pc, #112] @ (37ee00 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #16 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ bl 32b568 │ │ │ │ movs r2, #16 │ │ │ │ @@ -369631,33 +369633,33 @@ │ │ │ │ strd r6, r7, [sp, #8] │ │ │ │ bl 52bba8 │ │ │ │ add.w r1, r5, #752 @ 0x2f0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 3394f4 │ │ │ │ - bvs.n 37ee98 │ │ │ │ + bvs.n 37eec8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r2, [sp, #360] @ 0x168 │ │ │ │ + ldr r2, [sp, #456] @ 0x1c8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 37eaec │ │ │ │ + b.n 37eb1c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r6, [pc, #264] @ (37eefc ) │ │ │ │ + ldr r6, [pc, #360] @ (37ef5c ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r6, [pc, #336] @ (37ef48 ) │ │ │ │ + ldr r6, [pc, #432] @ (37efa8 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r0, [pc, #88] @ (37ee54 ) │ │ │ │ + ldr r0, [pc, #184] @ (37eeb4 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [pc, #176] @ (37eeb0 ) │ │ │ │ + ldr r0, [pc, #272] @ (37ef10 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r5, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r4, #54] @ 0x36 │ │ │ │ lsls r2, r2, #3 │ │ │ │ - ldr r6, [pc, #72] @ (37ee54 ) │ │ │ │ + ldr r6, [pc, #168] @ (37eeb4 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w lr, #1 │ │ │ │ mov ip, r0 │ │ │ │ ldrh.w r3, [r0, #996] @ 0x3e4 │ │ │ │ lsl.w lr, lr, r1 │ │ │ │ orr.w r4, r3, lr │ │ │ │ @@ -369684,15 +369686,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ ldrh.w r3, [ip, #1006] @ 0x3ee │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [ip, #928] @ 0x3a0 │ │ │ │ orr.w lr, lr, r3 │ │ │ │ strh.w lr, [ip, #1006] @ 0x3ee │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w ip, [pc, #380] @ 37f008 │ │ │ │ add ip, pc │ │ │ │ @@ -369741,15 +369743,15 @@ │ │ │ │ ldr r1, [pc, #280] @ (37f010 ) │ │ │ │ ldr r0, [pc, #284] @ (37f014 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #52 @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ ldrh.w r3, [r4, #70] @ 0x46 │ │ │ │ ldrh.w r2, [r4, #72] @ 0x48 │ │ │ │ eors r3, r5 │ │ │ │ strh.w r5, [r4, #70] @ 0x46 │ │ │ │ bic.w r3, r3, r2 │ │ │ │ uxth r3, r3 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -369765,15 +369767,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ lsl.w lr, r6, lr │ │ │ │ str r2, [sp, #0] │ │ │ │ lsr.w ip, r6, ip │ │ │ │ orr.w r1, r1, lr │ │ │ │ orr.w r1, r1, ip │ │ │ │ and.w r1, r1, #1 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ movs r1, #1 │ │ │ │ lsl.w r2, r1, r2 │ │ │ │ bics r3, r2 │ │ │ │ bne.n 37ef20 │ │ │ │ b.n 37eed8 │ │ │ │ ldrh.w r3, [r4, #72] @ 0x48 │ │ │ │ @@ -369789,15 +369791,15 @@ │ │ │ │ clz r2, r2 │ │ │ │ add.w r0, r4, r2, lsl #2 │ │ │ │ lsr.w r1, r5, r2 │ │ │ │ and.w r1, r1, #1 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ cbz r0, 37efa6 │ │ │ │ strd r3, r2, [sp] │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ movs r1, #1 │ │ │ │ lsl.w r2, r1, r2 │ │ │ │ bics r3, r2 │ │ │ │ bne.n 37ef82 │ │ │ │ b.n 37eed8 │ │ │ │ strh.w r5, [r4, #74] @ 0x4a │ │ │ │ @@ -369808,15 +369810,15 @@ │ │ │ │ bic.w r1, r1, r5 │ │ │ │ strh.w r1, [r4, #78] @ 0x4e │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 37eed8 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ ldr r1, [pc, #48] @ (37f00c ) │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #20 │ │ │ │ bmi.n 37eff6 │ │ │ │ strh.w r5, [r4, #80] @ 0x50 │ │ │ │ b.n 37eed8 │ │ │ │ @@ -369826,32 +369828,32 @@ │ │ │ │ add r0, pc │ │ │ │ b.n 37eefc │ │ │ │ ldr r1, [pc, #40] @ (37f020 ) │ │ │ │ ldr r0, [pc, #40] @ (37f024 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #52 @ 0x34 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 37efe6 │ │ │ │ nop │ │ │ │ ldr r5, [sp, #704] @ 0x2c0 │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 37ef6c │ │ │ │ + bmi.n 37ef9c │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r6, #190 @ 0xbe │ │ │ │ + subs r6, #214 @ 0xd6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bcc.n 37ef84 │ │ │ │ + bcc.n 37efb4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r1, #222 @ 0xde │ │ │ │ + adds r1, #246 @ 0xf6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bcc.n 37ef78 │ │ │ │ + bcc.n 37efa8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r1, #210 @ 0xd2 │ │ │ │ + adds r1, #234 @ 0xea │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w ip, [pc, #176] @ 37f0e8 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ @@ -369911,35 +369913,35 @@ │ │ │ │ ldrh.w r0, [r4, #80] @ 0x50 │ │ │ │ b.n 37f06e │ │ │ │ ldr r1, [pc, #40] @ (37f0f0 ) │ │ │ │ ldr r0, [pc, #40] @ (37f0f4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #68 @ 0x44 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 37f086 │ │ │ │ ldr r1, [pc, #32] @ (37f0f8 ) │ │ │ │ ldr r0, [pc, #32] @ (37f0fc ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #68 @ 0x44 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 37f0c0 │ │ │ │ nop │ │ │ │ ldr r4, [sp, #0] │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 37f0a8 │ │ │ │ + bcs.n 37f0d8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r1, #4 │ │ │ │ + adds r1, #28 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bcs.n 37f090 │ │ │ │ + bcs.n 37f0c0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r0, #244 @ 0xf4 │ │ │ │ + adds r1, #12 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #96] @ (37f170 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -369948,15 +369950,15 @@ │ │ │ │ ldr r1, [pc, #96] @ (37f178 ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #96 @ 0x60 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r3, [r0, #924] @ 0x39c │ │ │ │ cbz r3, 37f144 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -369967,33 +369969,33 @@ │ │ │ │ ldr r1, [pc, #48] @ (37f17c ) │ │ │ │ ldr r4, [pc, #52] @ (37f180 ) │ │ │ │ movs r2, #219 @ 0xdb │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - bcs.n 37f08c │ │ │ │ + bcs.n 37f0bc │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r2, [pc, #568] @ (37f3b0 ) │ │ │ │ + ldr r2, [pc, #664] @ (37f410 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r2, [pc, #648] @ (37f404 ) │ │ │ │ + ldr r2, [pc, #744] @ (37f464 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r2, [pc, #568] @ (37f3b8 ) │ │ │ │ + ldr r2, [pc, #664] @ (37f418 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r2, [pc, #632] @ (37f3fc ) │ │ │ │ + ldr r2, [pc, #728] @ (37f45c ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #76] @ 37f1e0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -370001,15 +370003,15 @@ │ │ │ │ movs r3, #96 @ 0x60 │ │ │ │ ldr r1, [pc, #72] @ (37f1e8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ movw r1, #65535 @ 0xffff │ │ │ │ movs r2, #0 │ │ │ │ movt r2, #65535 @ 0xffff │ │ │ │ str.w r1, [r0, #1004] @ 0x3ec │ │ │ │ strd r2, r3, [r0, #996] @ 0x3e4 │ │ │ │ strh.w r3, [r0, #1008] @ 0x3f0 │ │ │ │ @@ -370018,30 +370020,30 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - bcs.n 37f1f0 │ │ │ │ + bcs.n 37f220 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r2, [pc, #32] @ (37f208 ) │ │ │ │ + ldr r2, [pc, #128] @ (37f268 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r2, [pc, #120] @ (37f264 ) │ │ │ │ + ldr r2, [pc, #216] @ (37f2c4 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ │ │ │ │ 0037f1ec : │ │ │ │ str.w r1, [r0, #924] @ 0x39c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (37f200 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ strh r6, [r0, #24] │ │ │ │ lsls r2, r2, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -370123,32 +370125,32 @@ │ │ │ │ ldr r2, [pc, #48] @ (37f320 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (37f324 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [pc, #36] @ (37f328 ) │ │ │ │ ldr r2, [pc, #40] @ (37f32c ) │ │ │ │ ldr r1, [pc, #40] @ (37f330 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72f324 │ │ │ │ - bne.n 37f354 │ │ │ │ + b.w 72f32c │ │ │ │ + bne.n 37f384 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r4, [sp, #736] @ 0x2e0 │ │ │ │ + str r4, [sp, #832] @ 0x340 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 37f4dc │ │ │ │ + b.n 37f50c │ │ │ │ lsls r4, r2, #1 │ │ │ │ strh r2, [r7, #14] │ │ │ │ lsls r2, r2, #3 │ │ │ │ lsls r1, r6, #11 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r7, #9 │ │ │ │ movs r0, r0 │ │ │ │ @@ -370270,23 +370272,23 @@ │ │ │ │ bpl.w 37f37c │ │ │ │ b.n 37f386 │ │ │ │ ldr r1, [pc, #20] @ (37f498 ) │ │ │ │ ldr r0, [pc, #24] @ (37f49c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #16 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 37f386 │ │ │ │ ldr r0, [sp, #968] @ 0x3c8 │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7, {r3, r7} │ │ │ │ + ldmia r7, {r5, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - sxtb r2, r1 │ │ │ │ + sxtb r2, r4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #176] @ (37f564 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -370300,48 +370302,48 @@ │ │ │ │ add.w r1, r4, #36 @ 0x24 │ │ │ │ add r8, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r7, pc │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w sl, r4, #52 @ 0x34 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r9 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #136] @ (37f578 ) │ │ │ │ ldr r1, [pc, #136] @ (37f57c ) │ │ │ │ mov fp, r0 │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r9 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r2, r8 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str.w sl, [sp] │ │ │ │ mov.w r8, #4096 @ 0x1000 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #100] @ (37f580 ) │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r5, #920 @ 0x398 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 72c6d4 │ │ │ │ + bl 72c6dc │ │ │ │ ldr r2, [pc, #84] @ (37f584 ) │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r9 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r5, #752 @ 0x2f0 │ │ │ │ adds r2, #116 @ 0x74 │ │ │ │ mov.w r9, #0 │ │ │ │ @@ -370353,29 +370355,29 @@ │ │ │ │ bl 3394f4 │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ add.w r1, r5, #1064 @ 0x428 │ │ │ │ mov r0, fp │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 32b68c │ │ │ │ - @ instruction: 0x4786 │ │ │ │ + @ instruction: 0x479e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r7!, {r2, r3, r6} │ │ │ │ + ldmia r7!, {r2, r5, r6} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - bxns r9 │ │ │ │ + bxns ip │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r2, [sp, #912] @ 0x390 │ │ │ │ + str r2, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - svc 8 │ │ │ │ + svc 32 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r2, r4 │ │ │ │ + lsls r2, r7 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r6, r6 │ │ │ │ + lsrs r6, r1 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bx r6 │ │ │ │ + bx r9 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldrb r6, [r1, #31] │ │ │ │ lsls r2, r2, #3 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -370385,15 +370387,15 @@ │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ ldr r1, [pc, #88] @ (37f5f8 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movs r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ uxtb r1, r4 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ adds r4, #1 │ │ │ │ bl 37f204 │ │ │ │ @@ -370410,19 +370412,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldmia r6, {r2, r3, r5, r6} │ │ │ │ + ldmia r6!, {r2, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - mov r0, pc │ │ │ │ + mov r8, r2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - mov r8, r3 │ │ │ │ + mov r8, r6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #124] @ (37f68c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -370432,72 +370434,72 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #116] @ (37f698 ) │ │ │ │ mov r8, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [pc, #112] @ (37f69c ) │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #112] @ (37f6a0 ) │ │ │ │ ldr r6, [pc, #112] @ (37f6a4 ) │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r6, pc │ │ │ │ ldr r5, [pc, #104] @ (37f6a8 ) │ │ │ │ adds r4, #76 @ 0x4c │ │ │ │ mov r2, r3 │ │ │ │ mov r9, r3 │ │ │ │ add r5, pc │ │ │ │ - bl 735f9c │ │ │ │ + bl 735fa4 │ │ │ │ movs r3, #140 @ 0x8c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [pc, #84] @ (37f6ac ) │ │ │ │ mov r2, r9 │ │ │ │ str.w r0, [r7, #988] @ 0x3dc │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ - bl 735f9c │ │ │ │ + bl 735fa4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #140 @ 0x8c │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ str.w r0, [r7, #992] @ 0x3e0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldmia r5, {r1, r2, r4, r5, r6, r7} │ │ │ │ + ldmia r6!, {r1, r2, r3} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - mov r0, r0 │ │ │ │ + mov r0, r3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - mov r0, r4 │ │ │ │ + mov r0, r7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r6, [sp, #64] @ 0x40 │ │ │ │ lsls r4, r4, #3 │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - mov r4, r4 │ │ │ │ + mov r4, r7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - mov r2, r5 │ │ │ │ + mov r2, r8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - mov r4, r1 │ │ │ │ + mov r4, r4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - mov r6, r3 │ │ │ │ + mov r6, r6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r2 │ │ │ │ @@ -370567,15 +370569,15 @@ │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #532] @ (37f984 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #84 @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ addw r5, r4, #1028 @ 0x404 │ │ │ │ mov r3, ip │ │ │ │ addw r6, r4, #1050 @ 0x41a │ │ │ │ bic.w r7, r2, r1 │ │ │ │ tst r7, r3 │ │ │ │ beq.n 37f79e │ │ │ │ @@ -370709,52 +370711,52 @@ │ │ │ │ lsls r0, r2, #31 │ │ │ │ bpl.w 37f75e │ │ │ │ b.n 37f740 │ │ │ │ sub.w r0, r4, r4, lsl #2 │ │ │ │ strd r3, r2, [sp] │ │ │ │ subw r0, r0, #2920 @ 0xb68 │ │ │ │ ldr.w r0, [r0, r5, lsl #2] │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 37f72e │ │ │ │ sub.w r1, r4, r4, lsl #2 │ │ │ │ strd r3, r2, [sp] │ │ │ │ subw r1, r1, #2920 @ 0xb68 │ │ │ │ ldr.w r0, [r1, r5, lsl #2] │ │ │ │ movs r1, #0 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 37f8ae │ │ │ │ sub.w r0, r4, r4, lsl #2 │ │ │ │ strd r3, r2, [sp] │ │ │ │ subw r0, r0, #2920 @ 0xb68 │ │ │ │ ldr.w r0, [r0, r5, lsl #2] │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 37f79e │ │ │ │ sub.w r1, r4, r4, lsl #2 │ │ │ │ str r2, [sp, #4] │ │ │ │ subw r1, r1, #2920 @ 0xb68 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr.w r0, [r1, r3, lsl #2] │ │ │ │ movs r1, #0 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 37f870 │ │ │ │ str r5, [sp, #448] @ 0x1c0 │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4, {r2, r3, r4, r7} │ │ │ │ + ldmia r4, {r2, r4, r5, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r7, sp, #376 @ 0x178 │ │ │ │ + add r7, sp, #472 @ 0x1d8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (37f990 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ ldrb r2, [r3, #16] │ │ │ │ lsls r2, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -370762,32 +370764,32 @@ │ │ │ │ ldr r2, [pc, #48] @ (37f9dc ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (37f9e0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [pc, #36] @ (37f9e4 ) │ │ │ │ ldr r2, [pc, #40] @ (37f9e8 ) │ │ │ │ ldr r1, [pc, #40] @ (37f9ec ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72f324 │ │ │ │ - ldmia r2, {r1, r2, r6, r7} │ │ │ │ + b.w 72f32c │ │ │ │ + ldmia r2, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrh r4, [r7, #46] @ 0x2e │ │ │ │ + ldrh r4, [r2, #48] @ 0x30 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bge.n 37fa20 │ │ │ │ + bge.n 37fa50 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldrb r2, [r4, #15] │ │ │ │ lsls r2, r2, #3 │ │ │ │ lsls r5, r4, #17 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ @@ -370845,15 +370847,15 @@ │ │ │ │ ldr r0, [pc, #480] @ (37fc68 ) │ │ │ │ add ip, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r2, ip, #16 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 37fa52 │ │ │ │ cmp r2, #241 @ 0xf1 │ │ │ │ sbcs.w ip, r3, #0 │ │ │ │ bcs.n 37fa76 │ │ │ │ cmp r2, #228 @ 0xe4 │ │ │ │ sbcs.w ip, r3, #0 │ │ │ │ bcs.n 37faf6 │ │ │ │ @@ -370879,15 +370881,15 @@ │ │ │ │ ldr r0, [pc, #400] @ (37fc74 ) │ │ │ │ add ip, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r2, ip, #16 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 37fa52 │ │ │ │ subs.w lr, r2, #228 @ 0xe4 │ │ │ │ movw ip, #4369 @ 0x1111 │ │ │ │ lsr.w ip, ip, lr │ │ │ │ tst.w ip, #1 │ │ │ │ beq.n 37fa76 │ │ │ │ bic.w r2, r2, #3 │ │ │ │ @@ -370992,40 +370994,40 @@ │ │ │ │ add.w r2, r0, #16 │ │ │ │ ldr r1, [pc, #68] @ (37fc7c ) │ │ │ │ ldr r0, [pc, #68] @ (37fc80 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 37fa52 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ str r2, [sp, #208] @ 0xd0 │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1!, {r2, r3, r5, r6, r7} │ │ │ │ + ldmia r2, {r2} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - tst r0, r4 │ │ │ │ + tst r0, r7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r6, r6 │ │ │ │ + cmn r6, r1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r1, {r1, r4, r7} │ │ │ │ + ldmia r1, {r1, r3, r5, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - rors r6, r0 │ │ │ │ + rors r6, r3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - tst r0, r7 │ │ │ │ + negs r0, r2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r0!, {r2, r3, r6} │ │ │ │ + ldmia r0!, {r2, r5, r6} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - eors r2, r6 │ │ │ │ + lsls r2, r1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - eors r6, r7 │ │ │ │ + lsls r6, r2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #176] @ (37fd48 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -371039,48 +371041,48 @@ │ │ │ │ add r2, pc │ │ │ │ add r7, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r6, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ add.w r9, r4, #52 @ 0x34 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r2, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r8 │ │ │ │ str.w r9, [sp] │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #136] @ (37fd5c ) │ │ │ │ ldr r1, [pc, #140] @ (37fd60 ) │ │ │ │ mov fp, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r2, r7 │ │ │ │ mov sl, r0 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str.w r9, [sp] │ │ │ │ mov.w r6, #4096 @ 0x1000 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #104] @ (37fd64 ) │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r5, #920 @ 0x398 │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r7, #0 │ │ │ │ - bl 72c6d4 │ │ │ │ + bl 72c6dc │ │ │ │ ldr r2, [pc, #88] @ (37fd68 ) │ │ │ │ ldr r3, [pc, #88] @ (37fd6c ) │ │ │ │ mov r1, r8 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r5, #752 @ 0x2f0 │ │ │ │ adds r2, #116 @ 0x74 │ │ │ │ add r3, pc │ │ │ │ @@ -371094,33 +371096,33 @@ │ │ │ │ movs r2, #58 @ 0x3a │ │ │ │ addw r1, r5, #1068 @ 0x42c │ │ │ │ mov r0, fp │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 32b68c │ │ │ │ nop │ │ │ │ - stmia r7!, {r1, r2, r4, r6, r7} │ │ │ │ + stmia r7!, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsls r0, r7 │ │ │ │ + lsrs r0, r2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r7, #252 @ 0xfc │ │ │ │ + ands r4, r2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r2, [r0, #24] │ │ │ │ + ldrh r2, [r3, #24] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bvc.n 37fda8 │ │ │ │ + bvc.n 37fdd8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r0, #194 @ 0xc2 │ │ │ │ + subs r0, #218 @ 0xda │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r0, #214 @ 0xd6 │ │ │ │ + subs r0, #238 @ 0xee │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r7, #80 @ 0x50 │ │ │ │ + subs r7, #104 @ 0x68 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldrb r0, [r2, #2] │ │ │ │ lsls r2, r2, #3 │ │ │ │ - eors r0, r5 │ │ │ │ + lsls r0, r0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #160] @ (37fe20 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -371128,15 +371130,15 @@ │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #160] @ (37fe28 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #58 @ 0x3a │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r0, #996 @ 0x3e4 │ │ │ │ movs r6, #0 │ │ │ │ blx 28d48c │ │ │ │ ldr.w r1, [r4, #988] @ 0x3dc │ │ │ │ @@ -371169,19 +371171,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - stmia r6!, {r2, r3, r5, r6, r7} │ │ │ │ + stmia r7!, {r2} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r7, #214 @ 0xd6 │ │ │ │ + subs r7, #238 @ 0xee │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r7, #30 │ │ │ │ + subs r7, #54 @ 0x36 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #124] @ (37febc ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -371191,72 +371193,72 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #116] @ (37fec8 ) │ │ │ │ mov r8, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [pc, #112] @ (37fecc ) │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #112] @ (37fed0 ) │ │ │ │ ldr r6, [pc, #112] @ (37fed4 ) │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r6, pc │ │ │ │ ldr r5, [pc, #104] @ (37fed8 ) │ │ │ │ adds r4, #76 @ 0x4c │ │ │ │ mov r2, r3 │ │ │ │ mov r9, r3 │ │ │ │ add r5, pc │ │ │ │ - bl 735f9c │ │ │ │ + bl 735fa4 │ │ │ │ movs r3, #140 @ 0x8c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [pc, #84] @ (37fedc ) │ │ │ │ mov r2, r9 │ │ │ │ str.w r0, [r7, #988] @ 0x3dc │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ - bl 735f9c │ │ │ │ + bl 735fa4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #140 @ 0x8c │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ str.w r0, [r7, #992] @ 0x3e0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - stmia r6!, {r1, r2, r3, r5} │ │ │ │ + stmia r6!, {r1, r2, r6} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r7, #20 │ │ │ │ + subs r7, #44 @ 0x2c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r6, #92 @ 0x5c │ │ │ │ + subs r6, #116 @ 0x74 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldrh r0, [r4, #46] @ 0x2e │ │ │ │ lsls r4, r4, #3 │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #244 @ 0xf4 │ │ │ │ + subs r6, #12 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r5, #250 @ 0xfa │ │ │ │ + subs r6, #18 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r5, #220 @ 0xdc │ │ │ │ + subs r5, #244 @ 0xf4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r5, #238 @ 0xee │ │ │ │ + subs r6, #6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr.w r1, [pc, #1108] @ 380348 │ │ │ │ @@ -371317,15 +371319,15 @@ │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ add.w r2, r3, #84 @ 0x54 │ │ │ │ str.w ip, [sp, #68] @ 0x44 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ subs.w r5, r2, #228 @ 0xe4 │ │ │ │ movw r3, #4369 @ 0x1111 │ │ │ │ lsrs r3, r5 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 37ff22 │ │ │ │ bic.w r2, r2, #3 │ │ │ │ add r0, r2 │ │ │ │ @@ -371402,15 +371404,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r2, #84 @ 0x54 │ │ │ │ str r3, [sp, #16] │ │ │ │ strd r4, r9, [sp] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 37ff30 │ │ │ │ ldr.w r1, [r3, #1060] @ 0x424 │ │ │ │ addw r2, r3, #1028 @ 0x404 │ │ │ │ addw r7, r3, #1050 @ 0x41a │ │ │ │ movs r5, #1 │ │ │ │ and.w r6, r4, r1 │ │ │ │ tst r5, r6 │ │ │ │ @@ -371592,78 +371594,78 @@ │ │ │ │ bcc.w 37ff68 │ │ │ │ b.n 37ff22 │ │ │ │ sub.w r0, r3, r3, lsl #2 │ │ │ │ str r3, [sp, #28] │ │ │ │ subw r0, r0, #2916 @ 0xb64 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr.w r0, [r0, r2, lsl #2] │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ b.n 380156 │ │ │ │ sub.w r1, r3, r3, lsl #2 │ │ │ │ str r3, [sp, #28] │ │ │ │ subw r1, r1, #2916 @ 0xb64 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr.w r0, [r1, r2, lsl #2] │ │ │ │ movs r1, #0 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ b.n 3800c6 │ │ │ │ sub.w r0, r3, r3, lsl #2 │ │ │ │ str r3, [sp, #28] │ │ │ │ subw r0, r0, #2916 @ 0xb64 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr.w r0, [r0, r2, lsl #2] │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ b.n 38019c │ │ │ │ sub.w r1, r3, r3, lsl #2 │ │ │ │ str r3, [sp, #28] │ │ │ │ subw r1, r1, #2916 @ 0xb64 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr.w r0, [r1, r2, lsl #2] │ │ │ │ movs r1, #0 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ b.n 38010e │ │ │ │ ldr r3, [pc, #44] @ (380368 ) │ │ │ │ ldr r1, [pc, #44] @ (38036c ) │ │ │ │ ldr r0, [pc, #48] @ (380370 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.n 37ff8c │ │ │ │ ldrh r2, [r0, #42] @ 0x2a │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r1, r2, r3, r5, r6, r7} │ │ │ │ + stmia r5!, {r1, r2} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r5, #36 @ 0x24 │ │ │ │ + subs r5, #60 @ 0x3c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r5, #150 @ 0x96 │ │ │ │ + subs r5, #174 @ 0xae │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r3!, {r1, r5, r6, r7} │ │ │ │ + stmia r3!, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r4, #22 │ │ │ │ + subs r4, #46 @ 0x2e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r4, #252 @ 0xfc │ │ │ │ + subs r5, #20 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r1!, {r2, r4, r5} │ │ │ │ + stmia r1!, {r2, r3, r6} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r1, #106 @ 0x6a │ │ │ │ + subs r1, #130 @ 0x82 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r2, #0 │ │ │ │ + subs r2, #24 │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #8] @ (380384 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 732a90 │ │ │ │ + b.w 732a98 │ │ │ │ nop │ │ │ │ strb r4, [r1, #11] │ │ │ │ lsls r2, r2, #3 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -371781,37 +371783,37 @@ │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 3803ac │ │ │ │ ldr.w r1, [r0, #976] @ 0x3d0 │ │ │ │ ldr r0, [pc, #40] @ (380514 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3803ac │ │ │ │ ldr r1, [pc, #36] @ (380518 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #36] @ (38051c ) │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3803c0 │ │ │ │ ldrh r6, [r3, #4] │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r2, r5] │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #18 │ │ │ │ + subs r1, #42 @ 0x2a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ittt al │ │ │ │ - lslal r7, r4, #1 │ │ │ │ - lslal r4, r7 │ │ │ │ + itte │ │ │ │ + lsl r7, r4, #1 │ │ │ │ + lsr r4, r2 │ │ │ │ lslal r3, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ (380598 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -371820,31 +371822,31 @@ │ │ │ │ ldr r1, [pc, #104] @ (3805a0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #88] @ (3805a4 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #88] @ (3805a8 ) │ │ │ │ movs r3, #21 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r1, [pc, #72] @ (3805ac ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #4 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 72dfb4 │ │ │ │ + bl 72dfbc │ │ │ │ ldr r3, [pc, #64] @ (3805b0 ) │ │ │ │ ldr r1, [pc, #64] @ (3805b4 ) │ │ │ │ ldr r2, [pc, #68] @ (3805b8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ @@ -371856,37 +371858,37 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - itt ge │ │ │ │ - lslge r7, r4, #1 │ │ │ │ - strhge r6, [r5, #18] │ │ │ │ + itt lt │ │ │ │ + lsllt r7, r4, #1 │ │ │ │ + strhlt r6, [r0, #20] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r6!, {r1, r4, r7} │ │ │ │ + ldmia r6!, {r1, r3, r5, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r4, [r6, #18] │ │ │ │ - lsls r2, r2, #1 │ │ │ │ strh r4, [r1, #20] │ │ │ │ lsls r2, r2, #1 │ │ │ │ + strh r4, [r4, #20] │ │ │ │ + lsls r2, r2, #1 │ │ │ │ str r2, [sp, #88] @ 0x58 │ │ │ │ lsls r0, r4, #3 │ │ │ │ strb r4, [r2, #3] │ │ │ │ lsls r2, r2, #3 │ │ │ │ lsls r3, r6, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ - b.w 8693ac │ │ │ │ + b.w 8693b4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #268] @ (3806e8 ) │ │ │ │ sub sp, #16 │ │ │ │ ldr r5, [pc, #268] @ (3806ec ) │ │ │ │ @@ -371895,15 +371897,15 @@ │ │ │ │ add r7, pc │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ add.w r1, r5, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ vldr d7, [pc, #232] @ 3806e0 │ │ │ │ ldr r2, [pc, #248] @ (3806f4 ) │ │ │ │ mov r4, r0 │ │ │ │ str r7, [sp, #0] │ │ │ │ add.w r7, r0, #752 @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -371917,122 +371919,122 @@ │ │ │ │ add.w r3, r5, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r8, [pc, #212] @ 380700 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r1, r7 │ │ │ │ ldr r7, [pc, #208] @ (380704 ) │ │ │ │ add r8, pc │ │ │ │ bl 3394f4 │ │ │ │ adds r5, #100 @ 0x64 │ │ │ │ add r7, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r1, r4, #984 @ 0x3d8 │ │ │ │ movs r2, #16 │ │ │ │ bl 32b68c │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [pc, #160] @ (380708 ) │ │ │ │ movs r2, #16 │ │ │ │ add r1, pc │ │ │ │ bl 32b568 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [pc, #140] @ (38070c ) │ │ │ │ movs r5, #0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add.w r4, r4, #972 @ 0x3cc │ │ │ │ - bl 73124c │ │ │ │ + bl 731254 │ │ │ │ ldr r1, [pc, #124] @ (380710 ) │ │ │ │ str r0, [r4, #8] │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #120] @ (380714 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r2, [pc, #120] @ (380718 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #120] @ (38071c ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r4, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 73413c │ │ │ │ + bl 734144 │ │ │ │ ldr r3, [pc, #112] @ (380720 ) │ │ │ │ ldr r2, [pc, #112] @ (380724 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #112] @ (380728 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 73413c │ │ │ │ + bl 734144 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop.w │ │ │ │ lsls r0, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #106 @ 0x6a │ │ │ │ + subs r0, #130 @ 0x82 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bkpt 0x00f8 │ │ │ │ + yield │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r0, #60 @ 0x3c │ │ │ │ + subs r0, #84 @ 0x54 │ │ │ │ lsls r4, r2, #1 │ │ │ │ strb r4, [r0, #1] │ │ │ │ lsls r2, r2, #3 │ │ │ │ - cmp r7, #122 @ 0x7a │ │ │ │ + cmp r7, #146 @ 0x92 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r7, #142 @ 0x8e │ │ │ │ + cmp r7, #166 @ 0xa6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r0, [r7, #10] │ │ │ │ + strh r0, [r2, #12] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r5!, {r3, r4, r7} │ │ │ │ + ldmia r5, {r4, r5, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsrs r5, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #240] @ 0xf0 │ │ │ │ + str r2, [sp, #336] @ 0x150 │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r3, r3, #19 │ │ │ │ movs r0, r0 │ │ │ │ vmaxnm.f16 , , │ │ │ │ - adds r7, #186 @ 0xba │ │ │ │ + adds r7, #210 @ 0xd2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r7, #188 @ 0xbc │ │ │ │ + adds r7, #212 @ 0xd4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r7, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #288] @ 0x120 │ │ │ │ + str r4, [sp, #384] @ 0x180 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r7, #186 @ 0xba │ │ │ │ + adds r7, #210 @ 0xd2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #80] @ (38078c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -372041,15 +372043,15 @@ │ │ │ │ ldr r1, [pc, #80] @ (380794 ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #26 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r3, [r0, #980] @ 0x3d4 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ cbz r3, 380772 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -372061,25 +372063,25 @@ │ │ │ │ add.w r3, r4, #108 @ 0x6c │ │ │ │ ldr r1, [pc, #32] @ (38079c ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #423 @ 0x1a7 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 38075e │ │ │ │ - pop {r3, r4, r7, pc} │ │ │ │ + pop {r4, r5, r7, pc} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r6, #222 @ 0xde │ │ │ │ + adds r6, #246 @ 0xf6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r6, #254 @ 0xfe │ │ │ │ + adds r7, #22 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r7, #40 @ 0x28 │ │ │ │ + adds r7, #64 @ 0x40 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r7, #8 │ │ │ │ + adds r7, #32 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #160] @ 380850 │ │ │ │ sub sp, #16 │ │ │ │ @@ -372097,31 +372099,31 @@ │ │ │ │ movs r3, #26 │ │ │ │ add r2, pc │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r3, [r0, #980] @ 0x3d4 │ │ │ │ ldrd r2, r3, [r3, #24] │ │ │ │ orrs.w r1, r2, r3 │ │ │ │ it eq │ │ │ │ moveq.w ip, #0 │ │ │ │ beq.n 38080c │ │ │ │ add r1, pc, #68 @ (adr r1, 380848 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 8a8398 │ │ │ │ + bl 8a83a0 │ │ │ │ mov ip, r0 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str.w ip, [sp, #8] │ │ │ │ - bl 86948c │ │ │ │ + bl 869494 │ │ │ │ ldr r2, [pc, #68] @ (380864 ) │ │ │ │ ldr r3, [pc, #60] @ (38085c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -372136,23 +372138,23 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ - pop {r1, r5, pc} │ │ │ │ + pop {r1, r3, r4, r5, pc} │ │ │ │ lsls r7, r4, #1 │ │ │ │ strh r2, [r6, #34] @ 0x22 │ │ │ │ lsls r4, r4, #3 │ │ │ │ - adds r6, #124 @ 0x7c │ │ │ │ + adds r6, #148 @ 0x94 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #84 @ 0x54 │ │ │ │ + adds r6, #108 @ 0x6c │ │ │ │ lsls r4, r2, #1 │ │ │ │ strh r4, [r3, #32] │ │ │ │ lsls r4, r4, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -372191,15 +372193,15 @@ │ │ │ │ orrs r4, r0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 380886 │ │ │ │ ldr r0, [pc, #44] @ (3808fc ) │ │ │ │ strd r1, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ adds r1, #1 │ │ │ │ cmp r1, #16 │ │ │ │ bne.n 38088c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ @@ -372207,15 +372209,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ strh r2, [r7, #28] │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #244 @ 0xf4 │ │ │ │ + adds r6, #12 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrd r7, r8, [r0, #936] @ 0x3a8 │ │ │ │ movs r3, #0 │ │ │ │ @@ -372305,15 +372307,15 @@ │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r2, r3 │ │ │ │ ble.n 3809c8 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ movs r1, #1 │ │ │ │ add.w r8, r8, #1 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ adds r4, #4 │ │ │ │ cmp.w r8, #16 │ │ │ │ bne.n 3809d6 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -372333,15 +372335,15 @@ │ │ │ │ bic.w r2, r6, r2 │ │ │ │ itt eq │ │ │ │ moveq r5, r1 │ │ │ │ moveq r6, r2 │ │ │ │ b.n 38094c │ │ │ │ ldr r0, [r4, #0] │ │ │ │ movs r1, #0 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ b.n 3809ca │ │ │ │ cmp r2, #2 │ │ │ │ orr.w r2, r5, r1 │ │ │ │ bic.w r1, r6, r1 │ │ │ │ itt eq │ │ │ │ moveq r5, r2 │ │ │ │ moveq r6, r1 │ │ │ │ @@ -372356,25 +372358,25 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 3809ba │ │ │ │ ldr r0, [pc, #28] @ (380a94 ) │ │ │ │ mov r2, r7 │ │ │ │ ldr.w r1, [r4, #976] @ 0x3d0 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3809ba │ │ │ │ strh r2, [r3, #24] │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #112 @ 0x70 │ │ │ │ + adds r4, #136 @ 0x88 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #84] @ 380afc │ │ │ │ sub sp, #12 │ │ │ │ @@ -372382,15 +372384,15 @@ │ │ │ │ movs r3, #26 │ │ │ │ ldr r1, [pc, #80] @ (380b04 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r1, [r0, #960] @ 0x3c0 │ │ │ │ movs r3, #0 │ │ │ │ strd r1, r3, [r0, #920] @ 0x398 │ │ │ │ ldr.w r1, [r0, #964] @ 0x3c4 │ │ │ │ movw r2, #65535 @ 0xffff │ │ │ │ str.w r1, [r0, #928] @ 0x3a0 │ │ │ │ ldr.w r1, [r0, #968] @ 0x3c8 │ │ │ │ @@ -372399,19 +372401,19 @@ │ │ │ │ strd r3, r3, [r0, #948] @ 0x3b4 │ │ │ │ str.w r3, [r0, #956] @ 0x3bc │ │ │ │ str.w r2, [r0, #972] @ 0x3cc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 380900 │ │ │ │ nop │ │ │ │ - rev r2, r5 │ │ │ │ + rev16 r2, r0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r3, #112 @ 0x70 │ │ │ │ + adds r3, #136 @ 0x88 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r3, #146 @ 0x92 │ │ │ │ + adds r3, #170 @ 0xaa │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #68] @ (380b60 ) │ │ │ │ @@ -372437,25 +372439,25 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 380b30 │ │ │ │ ldr r0, [pc, #32] @ (380b70 ) │ │ │ │ mov r2, ip │ │ │ │ ldrh.w r3, [r4, #974] @ 0x3ce │ │ │ │ ldr.w r1, [r4, #976] @ 0x3d0 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 380b30 │ │ │ │ strh r0, [r4, #8] │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adcs r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #204 @ 0xcc │ │ │ │ + adds r3, #228 @ 0xe4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #136] @ 380c0c │ │ │ │ sub sp, #20 │ │ │ │ @@ -372473,23 +372475,23 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movs r2, #0 │ │ │ │ mov r7, r0 │ │ │ │ strh.w r2, [sp, #10] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add.w r2, sp, #10 │ │ │ │ - bl 8693ac │ │ │ │ + bl 8693b4 │ │ │ │ cbz r0, 380be2 │ │ │ │ ldrh.w r1, [sp, #10] │ │ │ │ mov r0, r7 │ │ │ │ bl 380b08 │ │ │ │ ldr r2, [pc, #60] @ (380c20 ) │ │ │ │ ldr r3, [pc, #44] @ (380c14 ) │ │ │ │ add r2, pc │ │ │ │ @@ -372504,23 +372506,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - cbnz r6, 380c22 │ │ │ │ + cbnz r6, 380c28 │ │ │ │ lsls r7, r4, #1 │ │ │ │ strh r6, [r3, #4] │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #164 @ 0xa4 │ │ │ │ + adds r2, #188 @ 0xbc │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r2, #122 @ 0x7a │ │ │ │ + adds r2, #146 @ 0x92 │ │ │ │ lsls r4, r2, #1 │ │ │ │ strh r6, [r2, #2] │ │ │ │ lsls r4, r4, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -372706,118 +372708,118 @@ │ │ │ │ ldr r1, [pc, #184] @ (380ed8 ) │ │ │ │ ldr r0, [pc, #188] @ (380edc ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ ldr r1, [pc, #172] @ (380ee0 ) │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 380c50 │ │ │ │ ldr r1, [pc, #140] @ (380ecc ) │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 380c50 │ │ │ │ strd r5, r0, [sp] │ │ │ │ ldr r0, [pc, #148] @ (380ee4 ) │ │ │ │ ldr.w r1, [r6, #976] @ 0x3d0 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 380c50 │ │ │ │ ldr r1, [pc, #140] @ (380ee8 ) │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [pc, #140] @ (380eec ) │ │ │ │ mov r3, r8 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ ldr r1, [pc, #124] @ (380ef0 ) │ │ │ │ ldr r0, [pc, #124] @ (380ef4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 380de0 │ │ │ │ ldr r1, [pc, #116] @ (380ef8 ) │ │ │ │ ldr r0, [pc, #116] @ (380efc ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 380d92 │ │ │ │ ldr r1, [pc, #108] @ (380f00 ) │ │ │ │ ldr r0, [pc, #108] @ (380f04 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 380d82 │ │ │ │ ldr r1, [pc, #100] @ (380f08 ) │ │ │ │ ldr r0, [pc, #100] @ (380f0c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 380d70 │ │ │ │ ldr r1, [pc, #92] @ (380f10 ) │ │ │ │ ldr r0, [pc, #92] @ (380f14 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 380d44 │ │ │ │ nop │ │ │ │ strh r0, [r0, #0] │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb714 │ │ │ │ + @ instruction: 0xb72c │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r2, #166 @ 0xa6 │ │ │ │ + adds r2, #190 @ 0xbe │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xb6bc │ │ │ │ + @ instruction: 0xb6d4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r1, #126 @ 0x7e │ │ │ │ + adds r1, #150 @ 0x96 │ │ │ │ lsls r4, r2, #1 │ │ │ │ adds r4, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #22 │ │ │ │ + adds r1, #46 @ 0x2e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xb67a │ │ │ │ + @ instruction: 0xb692 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r7, #84 @ 0x54 │ │ │ │ + adds r7, #108 @ 0x6c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cpsie ai │ │ │ │ + @ instruction: 0xb67e │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r1, #148 @ 0x94 │ │ │ │ + adds r1, #172 @ 0xac │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xb656 │ │ │ │ + @ instruction: 0xb66e │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r2, #4 │ │ │ │ + adds r2, #28 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xb646 │ │ │ │ + @ instruction: 0xb65e │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r2, #44 @ 0x2c │ │ │ │ + adds r2, #68 @ 0x44 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xb636 │ │ │ │ + @ instruction: 0xb64e │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r2, #28 │ │ │ │ + adds r2, #52 @ 0x34 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xb626 │ │ │ │ + @ instruction: 0xb63e │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r2, #56 @ 0x38 │ │ │ │ + adds r2, #80 @ 0x50 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w lr, [pc, #236] @ 381014 │ │ │ │ mov r4, r0 │ │ │ │ @@ -372893,57 +372895,57 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 380f76 │ │ │ │ ldr r0, [pc, #48] @ (381024 ) │ │ │ │ mov r2, ip │ │ │ │ ldr.w r1, [r4, #976] @ 0x3d0 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 380f76 │ │ │ │ ldr r0, [pc, #36] @ (381028 ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ bl 28e6ac │ │ │ │ nop │ │ │ │ ldrb r0, [r1, #20] │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ adcs r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #42 @ 0x2a │ │ │ │ + cmp r7, #66 @ 0x42 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r6, #192 @ 0xc0 │ │ │ │ + cmp r6, #216 @ 0xd8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #60] @ (38107c ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 732a74 │ │ │ │ + bl 732a7c │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 732a74 │ │ │ │ + bl 732a7c │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 732a74 │ │ │ │ + bl 732a7c │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ - bl 732a74 │ │ │ │ + bl 732a7c │ │ │ │ add.w r0, r4, #208 @ 0xd0 │ │ │ │ - bl 732a74 │ │ │ │ + bl 732a7c │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ - bl 732a74 │ │ │ │ + bl 732a7c │ │ │ │ add.w r0, r4, #312 @ 0x138 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ str r4, [r5, #104] @ 0x68 │ │ │ │ lsls r2, r2, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -372951,15 +372953,15 @@ │ │ │ │ ldr r2, [pc, #104] @ (3810fc ) │ │ │ │ movs r3, #17 │ │ │ │ ldr r1, [pc, #104] @ (381100 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ vldr d7, [pc, #64] @ 3810e8 │ │ │ │ ldr r3, [pc, #88] @ (381104 ) │ │ │ │ add.w r2, r4, #20 │ │ │ │ adds r4, #212 @ 0xd4 │ │ │ │ str r2, [r0, #100] @ 0x64 │ │ │ │ vstr d7, [r0, #104] @ 0x68 │ │ │ │ add r3, pc │ │ │ │ @@ -372984,19 +372986,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r7, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - push {r5, r6, r7} │ │ │ │ + push {r3, r4, r5, r6, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r1, #14 │ │ │ │ + adds r1, #38 @ 0x26 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r1, #42 @ 0x2a │ │ │ │ + adds r1, #66 @ 0x42 │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r6, [r6, #96] @ 0x60 │ │ │ │ lsls r2, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -373006,22 +373008,22 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #80] @ (381174 ) │ │ │ │ add ip, pc │ │ │ │ addw ip, ip, #1204 @ 0x4b4 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [pc, #64] @ (381178 ) │ │ │ │ ldr r1, [pc, #68] @ (38117c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 72f324 │ │ │ │ + bl 72f32c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #56] @ (381180 ) │ │ │ │ ldr r2, [pc, #56] @ (381184 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #412 @ 0x19c │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ @@ -373031,42 +373033,42 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - push {r1, r2, r4, r6} │ │ │ │ + push {r1, r2, r3, r5, r6} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strb r4, [r0, #26] │ │ │ │ + strb r4, [r3, #26] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stmia r2!, {r1, r2, r5, r7} │ │ │ │ + stmia r2!, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r5, r3, #27 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r5, #11 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r4, #88] @ 0x58 │ │ │ │ lsls r2, r2, #3 │ │ │ │ - adds r0, #136 @ 0x88 │ │ │ │ + adds r0, #160 @ 0xa0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #92] @ 3811f8 │ │ │ │ ldr r2, [pc, #92] @ (3811fc ) │ │ │ │ movs r3, #17 │ │ │ │ ldr r1, [pc, #92] @ (381200 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ vldr d7, [pc, #60] @ 3811f0 │ │ │ │ ldr r3, [pc, #76] @ (381204 ) │ │ │ │ mov.w r1, #312 @ 0x138 │ │ │ │ ldr r2, [pc, #76] @ (381208 ) │ │ │ │ add r3, pc │ │ │ │ str r1, [r0, #116] @ 0x74 │ │ │ │ add r2, pc │ │ │ │ @@ -373086,19 +373088,19 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ lsls r0, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r6, 381270 │ │ │ │ + cbz r6, 381276 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r0, #4 │ │ │ │ + adds r0, #28 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r0, #30 │ │ │ │ + adds r0, #54 @ 0x36 │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r0, [r6, #80] @ 0x50 │ │ │ │ lsls r2, r2, #3 │ │ │ │ lsrs r4, r4, #11 │ │ │ │ lsls r5, r4, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -373110,15 +373112,15 @@ │ │ │ │ movs r3, #17 │ │ │ │ ldr r1, [pc, #100] @ (381288 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r4, #212 @ 0xd4 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ vldr d7, [pc, #68] @ 381278 │ │ │ │ ldr r3, [pc, #84] @ (38128c ) │ │ │ │ movs r1, #124 @ 0x7c │ │ │ │ ldr r2, [pc, #84] @ (381290 ) │ │ │ │ add r3, pc │ │ │ │ str r4, [r0, #112] @ 0x70 │ │ │ │ add r2, pc │ │ │ │ @@ -373141,19 +373143,19 @@ │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ lsls r7, r2, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r4, 3812d8 │ │ │ │ + cbz r4, 3812de │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r7, #130 @ 0x82 │ │ │ │ + cmp r7, #154 @ 0x9a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r7, #158 @ 0x9e │ │ │ │ + cmp r7, #182 @ 0xb6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsrs r0, r5, #9 │ │ │ │ lsls r5, r4, #3 │ │ │ │ str r4, [r5, #72] @ 0x48 │ │ │ │ lsls r2, r2, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -373165,15 +373167,15 @@ │ │ │ │ movs r3, #17 │ │ │ │ ldr r1, [pc, #100] @ (381310 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ addw r4, r4, #1244 @ 0x4dc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ vldr d7, [pc, #64] @ 381300 │ │ │ │ ldr r3, [pc, #80] @ (381314 ) │ │ │ │ movs r1, #118 @ 0x76 │ │ │ │ ldr r2, [pc, #80] @ (381318 ) │ │ │ │ add r3, pc │ │ │ │ str r4, [r0, #112] @ 0x70 │ │ │ │ add r2, pc │ │ │ │ @@ -373195,19 +373197,19 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ movs r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ - uxtb r4, r1 │ │ │ │ + uxtb r4, r4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r6, #250 @ 0xfa │ │ │ │ + cmp r7, #18 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r7, #22 │ │ │ │ + cmp r7, #46 @ 0x2e │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsrs r6, r3, #7 │ │ │ │ lsls r5, r4, #3 │ │ │ │ str r2, [r4, #64] @ 0x40 │ │ │ │ lsls r2, r2, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -373219,15 +373221,15 @@ │ │ │ │ movs r3, #17 │ │ │ │ ldr r1, [pc, #100] @ (381398 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r4, #212 @ 0xd4 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ vldr d7, [pc, #68] @ 381388 │ │ │ │ ldr r3, [pc, #84] @ (38139c ) │ │ │ │ movs r1, #124 @ 0x7c │ │ │ │ ldr r2, [pc, #84] @ (3813a0 ) │ │ │ │ add r3, pc │ │ │ │ str r4, [r0, #112] @ 0x70 │ │ │ │ add r2, pc │ │ │ │ @@ -373249,19 +373251,19 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop.w │ │ │ │ lsls r0, r2, #3 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, r0 │ │ │ │ movs r0, r0 │ │ │ │ - sxtb r4, r0 │ │ │ │ + sxtb r4, r3 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r6, #114 @ 0x72 │ │ │ │ + cmp r6, #138 @ 0x8a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r6, #142 @ 0x8e │ │ │ │ + cmp r6, #166 @ 0xa6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsrs r0, r3, #5 │ │ │ │ lsls r5, r4, #3 │ │ │ │ str r4, [r3, #56] @ 0x38 │ │ │ │ lsls r2, r2, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -373272,15 +373274,15 @@ │ │ │ │ ldr r2, [pc, #100] @ (38141c ) │ │ │ │ movs r3, #17 │ │ │ │ ldr r1, [pc, #100] @ (381420 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ vldr d7, [pc, #60] @ 381408 │ │ │ │ ldr r3, [pc, #84] @ (381424 ) │ │ │ │ addw r2, r4, #2188 @ 0x88c │ │ │ │ adds r4, #212 @ 0xd4 │ │ │ │ str r2, [r0, #100] @ 0x64 │ │ │ │ vstr d7, [r0, #104] @ 0x68 │ │ │ │ add r3, pc │ │ │ │ @@ -373304,19 +373306,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r4, 38144a │ │ │ │ + cbz r4, 381450 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r5, #234 @ 0xea │ │ │ │ + cmp r6, #2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r6, #6 │ │ │ │ + cmp r6, #30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r2, [r2, #48] @ 0x30 │ │ │ │ lsls r2, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -373326,26 +373328,26 @@ │ │ │ │ movs r3, #17 │ │ │ │ ldr r1, [pc, #44] @ (381470 ) │ │ │ │ add ip, pc │ │ │ │ addw ip, ip, #2380 @ 0x94c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov.w r2, #448 @ 0x1c0 │ │ │ │ movs r1, #0 │ │ │ │ addw r0, r0, #1964 @ 0x7ac │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28d488 │ │ │ │ - cbz r6, 381478 │ │ │ │ + cbz r6, 38147e │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r5, #96 @ 0x60 │ │ │ │ + cmp r5, #120 @ 0x78 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r5, #126 @ 0x7e │ │ │ │ + cmp r5, #150 @ 0x96 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ ldrd r5, r4, [r0, #36] @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ @@ -373373,25 +373375,25 @@ │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r1 │ │ │ │ mov fp, r2 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr r1, [pc, #140] @ (381570 ) │ │ │ │ movs r3, #17 │ │ │ │ ldr r2, [pc, #140] @ (381574 ) │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #2392 @ 0x958 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #132] @ (381578 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr.w sl, [r0, #108] @ 0x6c │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 38153c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ blx 28cc90 │ │ │ │ mov.w r9, #0 │ │ │ │ @@ -373427,19 +373429,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - sub sp, #64 @ 0x40 │ │ │ │ + sub sp, #160 @ 0xa0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r4, #182 @ 0xb6 │ │ │ │ + cmp r4, #206 @ 0xce │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r4, #212 @ 0xd4 │ │ │ │ + cmp r4, #236 @ 0xec │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ mov r6, r2 │ │ │ │ @@ -373464,15 +373466,15 @@ │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ addw r3, r8, #2380 @ 0x94c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #17 │ │ │ │ str r7, [sp, #32] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [pc, #240] @ (3816c4 ) │ │ │ │ str r7, [sp, #28] │ │ │ │ add r7, sp, #24 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ @@ -373508,15 +373510,15 @@ │ │ │ │ str r4, [sp, #24] │ │ │ │ lsl.w r4, r5, r4 │ │ │ │ tst r4, r6 │ │ │ │ ite ne │ │ │ │ movne r4, r5 │ │ │ │ moveq r4, #0 │ │ │ │ strb.w r4, [sp, #23] │ │ │ │ - bl 869a10 │ │ │ │ + bl 869a18 │ │ │ │ ldr r2, [pc, #136] @ (3816cc ) │ │ │ │ ldr r3, [pc, #116] @ (3816b8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ @@ -373535,57 +373537,57 @@ │ │ │ │ ldr r1, [pc, #96] @ (3816d4 ) │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ strd r3, r6, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #961 @ 0x3c1 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 381640 │ │ │ │ ldr r3, [pc, #76] @ (3816d8 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #76] @ (3816dc ) │ │ │ │ ldr r1, [pc, #80] @ (3816e0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #2416 @ 0x970 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ movw r2, #967 @ 0x3c7 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 381640 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - add r7, sp, #856 @ 0x358 │ │ │ │ + add r7, sp, #952 @ 0x3b8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ strb r0, [r2, #26] │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #20 │ │ │ │ + cmp r4, #44 @ 0x2c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r3, #226 @ 0xe2 │ │ │ │ + cmp r3, #250 @ 0xfa │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r4, #18 │ │ │ │ + cmp r4, #42 @ 0x2a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r4, #10 │ │ │ │ + cmp r4, #34 @ 0x22 │ │ │ │ lsls r4, r2, #1 │ │ │ │ strb r0, [r7, #23] │ │ │ │ lsls r4, r4, #3 │ │ │ │ - subs r4, r5, r2 │ │ │ │ + subs r4, r0, r3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r3, #148 @ 0x94 │ │ │ │ + cmp r3, #172 @ 0xac │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r6, sp, #928 @ 0x3a0 │ │ │ │ + add r7, sp, #0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r3, #150 @ 0x96 │ │ │ │ + cmp r3, #174 @ 0xae │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r3, #118 @ 0x76 │ │ │ │ + cmp r3, #142 @ 0x8e │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ mov r9, r1 │ │ │ │ @@ -373606,22 +373608,22 @@ │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ movs r3, #17 │ │ │ │ strd r1, r2, [sp, #16] │ │ │ │ ldr r7, [sp, #72] @ 0x48 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov sl, r0 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ addw r3, r4, #2392 @ 0x958 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #17 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r1, [pc, #184] @ (381800 ) │ │ │ │ mov r8, r0 │ │ │ │ add r2, sp, #32 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #32] │ │ │ │ blx 28d3c4 <__isoc23_sscanf@plt> │ │ │ │ @@ -373639,15 +373641,15 @@ │ │ │ │ ldr r1, [pc, #148] @ (381808 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ strd r3, r6, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1353 @ 0x549 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ ldr r2, [pc, #132] @ (38180c ) │ │ │ │ ldr r3, [pc, #100] @ (3817f0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ @@ -373665,49 +373667,49 @@ │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ mla r4, r4, r2, sl │ │ │ │ add r2, sp, #28 │ │ │ │ ldr.w r4, [r4, #1964] @ 0x7ac │ │ │ │ str r4, [sp, #28] │ │ │ │ - bl 86948c │ │ │ │ + bl 869494 │ │ │ │ b.n 381786 │ │ │ │ ldr r2, [pc, #68] @ (381810 ) │ │ │ │ addw r3, r4, #2436 @ 0x984 │ │ │ │ ldr r1, [pc, #64] @ (381814 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ strd r3, r6, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1348 @ 0x544 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 381786 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ strb r4, [r7, #20] │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #440 @ 0x1b8 │ │ │ │ + add r6, sp, #536 @ 0x218 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r2, #150 @ 0x96 │ │ │ │ + cmp r2, #174 @ 0xae │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r2, #172 @ 0xac │ │ │ │ + cmp r2, #196 @ 0xc4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r2, #246 @ 0xf6 │ │ │ │ + cmp r3, #14 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r2, #220 @ 0xdc │ │ │ │ + cmp r2, #244 @ 0xf4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r2, #148 @ 0x94 │ │ │ │ + cmp r2, #172 @ 0xac │ │ │ │ lsls r4, r2, #1 │ │ │ │ strb r2, [r6, #18] │ │ │ │ lsls r4, r4, #3 │ │ │ │ - adds r4, r1, r5 │ │ │ │ + adds r4, r4, r5 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r2, #52 @ 0x34 │ │ │ │ + cmp r2, #76 @ 0x4c │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #196] @ (3818f0 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -373718,36 +373720,36 @@ │ │ │ │ add r6, pc │ │ │ │ mov r2, r7 │ │ │ │ add r4, pc │ │ │ │ mov r5, r0 │ │ │ │ addw r1, r4, #2380 @ 0x94c │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #176] @ (3818fc ) │ │ │ │ ldr r1, [pc, #180] @ (381900 ) │ │ │ │ mov r9, r0 │ │ │ │ addw r3, r4, #2456 @ 0x998 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r9 │ │ │ │ addw r4, r4, #2392 @ 0x958 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add.w r7, r9, #928 @ 0x3a0 │ │ │ │ movs r6, #0 │ │ │ │ movs r3, #17 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ add.w r1, r9, #924 @ 0x39c │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 339444 │ │ │ │ ldr.w r3, [r8, #100] @ 0x64 │ │ │ │ mov sl, r7 │ │ │ │ movs r4, #0 │ │ │ │ @@ -373781,25 +373783,25 @@ │ │ │ │ mov r3, r9 │ │ │ │ bl 52bba8 │ │ │ │ add.w r1, r9, #752 @ 0x2f0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 3394f4 │ │ │ │ - cmp r1, #118 @ 0x76 │ │ │ │ + cmp r1, #142 @ 0x8e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r1, #148 @ 0x94 │ │ │ │ + cmp r1, #172 @ 0xac │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r5, sp, #256 @ 0x100 │ │ │ │ + add r5, sp, #352 @ 0x160 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r6, r0, #5 │ │ │ │ + adds r6, r3, #5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r4, r3, #5 │ │ │ │ + adds r4, r6, #5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r1, #0 │ │ │ │ + cmp r1, #24 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r6, [pc, #256] @ (381a1c ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -373811,23 +373813,23 @@ │ │ │ │ mov r2, r6 │ │ │ │ add r4, pc │ │ │ │ mov r9, r0 │ │ │ │ addw r1, r4, #2380 @ 0x94c │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ addw r4, r4, #2392 @ 0x958 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r8, [pc, #232] @ 381a28 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #17 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r8, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr.w fp, [pc, #216] @ 381a2c │ │ │ │ ldr r3, [pc, #216] @ (381a30 ) │ │ │ │ ldr r2, [pc, #216] @ (381a34 ) │ │ │ │ add fp, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ movs r3, #0 │ │ │ │ @@ -373856,15 +373858,15 @@ │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov sl, r0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r3, fp │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73413c │ │ │ │ + bl 734144 │ │ │ │ mov r0, sl │ │ │ │ blx 28b964 │ │ │ │ adds r5, #1 │ │ │ │ cmp r5, #32 │ │ │ │ bne.n 38197a │ │ │ │ ldr r3, [sp, #24] │ │ │ │ adds r3, #24 │ │ │ │ @@ -373890,43 +373892,43 @@ │ │ │ │ mov r1, r0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r9 │ │ │ │ strd ip, ip, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 73413c │ │ │ │ + bl 734144 │ │ │ │ ldr.w r3, [sl, #108] @ 0x6c │ │ │ │ cmp r3, r4 │ │ │ │ bhi.n 3819d8 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - cmp r0, #134 @ 0x86 │ │ │ │ + cmp r0, #158 @ 0x9e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r0, #164 @ 0xa4 │ │ │ │ + cmp r0, #188 @ 0xbc │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r4, sp, #320 @ 0x140 │ │ │ │ + add r4, sp, #416 @ 0x1a0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r1, #28 │ │ │ │ + cmp r1, #52 @ 0x34 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldc2 15, cr15, [pc], {255} @ 0xff │ │ │ │ - @ instruction: 0xeb900053 │ │ │ │ + sub.w r0, r8, r3, lsr #1 │ │ │ │ lsls r7, r3, #17 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #110 @ 0x6e │ │ │ │ + cmp r0, #134 @ 0x86 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stc2 15, cr15, [sp, #-1020] @ 0xfffffc04 │ │ │ │ - strh r2, [r5, #8] │ │ │ │ + strh r2, [r0, #10] │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsls r5, r3, #21 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -373940,22 +373942,22 @@ │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r5, r3 │ │ │ │ movs r3, #17 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r8, r0 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ addw r3, r6, #2392 @ 0x958 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #17 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ lsrs r2, r7, #2 │ │ │ │ orr.w r2, r2, r5, lsl #30 │ │ │ │ ldr r4, [pc, #432] @ (381c4c ) │ │ │ │ subs.w ip, r2, #20 │ │ │ │ mov.w r3, r5, lsr #2 │ │ │ │ adc.w r1, r3, #4294967295 @ 0xffffffff │ │ │ │ cmp.w ip, #3 │ │ │ │ @@ -374026,15 +374028,15 @@ │ │ │ │ ldr r1, [pc, #284] @ (381c60 ) │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [pc, #284] @ (381c64 ) │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #2472 @ 0x9a8 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 381af2 │ │ │ │ movs r3, #56 @ 0x38 │ │ │ │ mla r3, r3, r1, r8 │ │ │ │ ldr.w r6, [r3, #2016] @ 0x7e0 │ │ │ │ ldr r3, [pc, #240] @ (381c54 ) │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -374052,15 +374054,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 381af4 │ │ │ │ ldr r0, [pc, #228] @ (381c68 ) │ │ │ │ add r0, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ strd r6, r1, [sp] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 381af4 │ │ │ │ movs r3, #56 @ 0x38 │ │ │ │ mla r3, r3, r1, r8 │ │ │ │ ldr.w r6, [r3, #1964] @ 0x7ac │ │ │ │ b.n 381b62 │ │ │ │ movs r3, #56 @ 0x38 │ │ │ │ mla r3, r3, r1, r8 │ │ │ │ @@ -374109,40 +374111,40 @@ │ │ │ │ movs r3, #56 @ 0x38 │ │ │ │ mla r3, r3, r1, r8 │ │ │ │ ldr.w r6, [r3, #1968] @ 0x7b0 │ │ │ │ b.n 381b62 │ │ │ │ ldr r0, [pc, #56] @ (381c6c ) │ │ │ │ addw r1, r6, #2472 @ 0x9a8 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 381af2 │ │ │ │ nop │ │ │ │ - add r3, sp, #88 @ 0x58 │ │ │ │ + add r3, sp, #184 @ 0xb8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - movs r7, #96 @ 0x60 │ │ │ │ + movs r7, #120 @ 0x78 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r7, #62 @ 0x3e │ │ │ │ + movs r7, #86 @ 0x56 │ │ │ │ lsls r4, r2, #1 │ │ │ │ strb r2, [r2, #6] │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #64 @ 0x40 │ │ │ │ + movs r7, #88 @ 0x58 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r2, sp, #184 @ 0xb8 │ │ │ │ + add r2, sp, #280 @ 0x118 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - movs r7, #120 @ 0x78 │ │ │ │ + movs r7, #144 @ 0x90 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r6, #240 @ 0xf0 │ │ │ │ + movs r7, #8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r6, #110 @ 0x6e │ │ │ │ + movs r6, #134 @ 0x86 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov sl, r2 │ │ │ │ sub sp, #20 │ │ │ │ @@ -374175,15 +374177,15 @@ │ │ │ │ bic.w r2, r2, r3 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ subs r1, #0 │ │ │ │ str r2, [r5, #0] │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ ldr.w r0, [r3, r4, lsl #2] │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #32 │ │ │ │ beq.n 381da4 │ │ │ │ lsl.w r3, r7, r4 │ │ │ │ tst r6, r3 │ │ │ │ beq.n 381ce4 │ │ │ │ tst.w r8, r3 │ │ │ │ @@ -374257,15 +374259,15 @@ │ │ │ │ bne.n 381cea │ │ │ │ ldrd r1, r0, [r9, #920] @ 0x398 │ │ │ │ subs r1, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ cmp r2, #1 │ │ │ │ beq.n 381d8a │ │ │ │ cmp r2, #3 │ │ │ │ beq.n 381d8a │ │ │ │ bhi.n 381d8a │ │ │ │ b.n 381ce4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ @@ -374294,22 +374296,22 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ addw r3, r7, #2380 @ 0x94c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #17 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r6, r0 │ │ │ │ add.w r2, sp, #31 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ - bl 869a10 │ │ │ │ + bl 869a18 │ │ │ │ cbnz r0, 381e52 │ │ │ │ ldr r2, [pc, #248] @ (381f24 ) │ │ │ │ ldr r3, [pc, #236] @ (381f18 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -374375,55 +374377,55 @@ │ │ │ │ ldr r1, [pc, #96] @ (381f34 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ strd r3, r5, [sp, #4] │ │ │ │ movw r2, #990 @ 0x3de │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 381e28 │ │ │ │ ldr r1, [pc, #76] @ (381f38 ) │ │ │ │ mov.w r2, #996 @ 0x3e4 │ │ │ │ ldr r3, [pc, #72] @ (381f3c ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #72] @ (381f40 ) │ │ │ │ add r3, pc │ │ │ │ addw r3, r3, #2492 @ 0x9bc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ strd r3, r8, [sp, #4] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 381e28 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ - add r7, pc, #584 @ (adr r7, 38215c ) │ │ │ │ + add r7, pc, #680 @ (adr r7, 3821bc ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldr r6, [r1, #100] @ 0x64 │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #204 @ 0xcc │ │ │ │ + movs r3, #228 @ 0xe4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r3, #158 @ 0x9e │ │ │ │ + movs r3, #182 @ 0xb6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r0, [r2, #96] @ 0x60 │ │ │ │ lsls r4, r4, #3 │ │ │ │ - movs r3, #144 @ 0x90 │ │ │ │ + movs r3, #168 @ 0xa8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r3, #140 @ 0x8c │ │ │ │ + movs r3, #164 @ 0xa4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r4, r1, #9 │ │ │ │ + asrs r4, r4, #9 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r3, #54 @ 0x36 │ │ │ │ + movs r3, #78 @ 0x4e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r3, #54 @ 0x36 │ │ │ │ + movs r3, #78 @ 0x4e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r6, pc, #512 @ (adr r6, 382140 ) │ │ │ │ + add r6, pc, #608 @ (adr r6, 3821a0 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - movs r3, #16 │ │ │ │ + movs r3, #40 @ 0x28 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ mov r8, r1 │ │ │ │ @@ -374444,29 +374446,29 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ addw ip, r4, #2380 @ 0x94c │ │ │ │ add r1, pc │ │ │ │ movs r3, #17 │ │ │ │ str.w ip, [sp] │ │ │ │ strd r1, r2, [sp, #16] │ │ │ │ ldr r7, [sp, #72] @ 0x48 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov sl, r0 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ addw r3, r4, #2392 @ 0x958 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #17 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r0 │ │ │ │ add r2, sp, #28 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #32] │ │ │ │ - bl 86948c │ │ │ │ + bl 869494 │ │ │ │ cbnz r0, 381fe0 │ │ │ │ ldr r2, [pc, #188] @ (382074 ) │ │ │ │ ldr r3, [pc, #168] @ (382064 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -374500,15 +374502,15 @@ │ │ │ │ ldr r1, [pc, #116] @ (382080 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ strd r3, r6, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1330 @ 0x532 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 381fb6 │ │ │ │ movs r3, #56 @ 0x38 │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mul.w r1, r3, r1 │ │ │ │ adds r3, r0, r1 │ │ │ │ addw r1, r1, #1964 @ 0x7ac │ │ │ │ @@ -374522,38 +374524,38 @@ │ │ │ │ ldr r1, [pc, #64] @ (382088 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ strd r3, r6, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1325 @ 0x52d │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 381fb6 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ ldr r4, [r3, #76] @ 0x4c │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #56 @ (adr r6, 3820a4 ) │ │ │ │ + add r6, pc, #152 @ (adr r6, 382104 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - movs r2, #58 @ 0x3a │ │ │ │ + movs r2, #82 @ 0x52 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r2, #76 @ 0x4c │ │ │ │ + movs r2, #100 @ 0x64 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r2, [r0, #72] @ 0x48 │ │ │ │ lsls r4, r4, #3 │ │ │ │ - movs r2, #90 @ 0x5a │ │ │ │ + movs r2, #114 @ 0x72 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r2, #68 @ 0x44 │ │ │ │ + movs r2, #92 @ 0x5c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r1, #252 @ 0xfc │ │ │ │ + movs r2, #20 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r0, r3, #3 │ │ │ │ + asrs r0, r6, #3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r1, #192 @ 0xc0 │ │ │ │ + movs r1, #216 @ 0xd8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #608] @ (382300 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -374567,25 +374569,25 @@ │ │ │ │ mov r4, r2 │ │ │ │ addw r1, r9, #2380 @ 0x94c │ │ │ │ str r2, [sp, #8] │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ lsrs r4, r4, #2 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov sl, r0 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ addw r1, r9, #2392 @ 0x958 │ │ │ │ movs r3, #17 │ │ │ │ mov r2, r7 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov fp, r1 │ │ │ │ mov r1, r6 │ │ │ │ ldr r5, [pc, #560] @ (38230c ) │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [r0, #116] @ 0x74 │ │ │ │ orr.w r4, r4, r8, lsl #30 │ │ │ │ mov.w r3, r8, lsr #2 │ │ │ │ cmp r4, r2 │ │ │ │ add r5, pc │ │ │ │ sbcs.w r2, r3, #0 │ │ │ │ bcs.n 382174 │ │ │ │ @@ -374616,15 +374618,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 382182 │ │ │ │ ldr r0, [pc, #488] @ (38231c ) │ │ │ │ mov r3, r8 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 382182 │ │ │ │ subs.w r2, r4, #96 @ 0x60 │ │ │ │ str r2, [sp, #12] │ │ │ │ adc.w r3, r3, #4294967295 @ 0xffffffff │ │ │ │ cmp r2, #216 @ 0xd8 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ bcs.n 382198 │ │ │ │ @@ -374636,15 +374638,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.n 382180 │ │ │ │ ldr r0, [pc, #440] @ (382320 ) │ │ │ │ addw r1, r9, #2532 @ 0x9e4 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 382180 │ │ │ │ ldr r3, [pc, #416] @ (382318 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bmi.w 3822de │ │ │ │ movs r4, #0 │ │ │ │ @@ -374664,32 +374666,32 @@ │ │ │ │ ldr r1, [pc, #384] @ (382324 ) │ │ │ │ mov r3, r8 │ │ │ │ ldr r0, [pc, #384] @ (382328 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #2532 @ 0x9e4 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 382180 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ subs r4, #64 @ 0x40 │ │ │ │ cmp r3, r4 │ │ │ │ bls.n 3821fc │ │ │ │ movs r3, #56 @ 0x38 │ │ │ │ movs r6, #0 │ │ │ │ mla r4, r3, r4, sl │ │ │ │ ldr.w r4, [r4, #1992] @ 0x7c8 │ │ │ │ b.n 382114 │ │ │ │ mov r0, sl │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #17 │ │ │ │ mov r1, r6 │ │ │ │ str.w fp, [sp] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ lsrs r2, r4, #5 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ subs r2, #3 │ │ │ │ cmp r2, r3 │ │ │ │ bcc.n 382216 │ │ │ │ ldr r3, [pc, #296] @ (382318 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -374704,15 +374706,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.n 382180 │ │ │ │ ldr r0, [pc, #292] @ (38232c ) │ │ │ │ mov r2, r4 │ │ │ │ addw r1, r9, #2532 @ 0x9e4 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 382180 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r6, #0 │ │ │ │ and.w r1, r3, #31 │ │ │ │ movs r3, #56 @ 0x38 │ │ │ │ mla r3, r3, r2, sl │ │ │ │ ldr.w r2, [r3, #1972] @ 0x7b4 │ │ │ │ @@ -374775,49 +374777,49 @@ │ │ │ │ eors r4, r3 │ │ │ │ b.n 382114 │ │ │ │ ldr r0, [pc, #80] @ (382330 ) │ │ │ │ mov r3, r8 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ addw r1, r9, #2532 @ 0x9e4 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 382180 │ │ │ │ ldr r0, [pc, #64] @ (382334 ) │ │ │ │ addw r1, r9, #2556 @ 0x9fc │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3821f6 │ │ │ │ nop │ │ │ │ - movs r1, #0 │ │ │ │ + movs r1, #24 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r1, #30 │ │ │ │ + movs r1, #54 @ 0x36 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r4, pc, #808 @ (adr r4, 382634 ) │ │ │ │ + add r4, pc, #904 @ (adr r4, 382694 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldr r2, [r2, #52] @ 0x34 │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #62 @ 0x3e │ │ │ │ + movs r1, #86 @ 0x56 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r1, #208 @ 0xd0 │ │ │ │ + movs r1, #232 @ 0xe8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r3, pc, #832 @ (adr r3, 382668 ) │ │ │ │ + add r3, pc, #928 @ (adr r3, 3826c8 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - movs r1, #24 │ │ │ │ + movs r1, #48 @ 0x30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r0, #254 @ 0xfe │ │ │ │ + movs r1, #22 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r0, #0 │ │ │ │ + movs r0, #24 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r0, #98 @ 0x62 │ │ │ │ + movs r0, #122 @ 0x7a │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [pc, #808] @ (382674 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -374830,23 +374832,23 @@ │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r3 │ │ │ │ movs r3, #17 │ │ │ │ strd r1, r2, [sp, #12] │ │ │ │ addw r4, r4, #2392 @ 0x958 │ │ │ │ ldrd r8, r9, [sp, #72] @ 0x48 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r5, [pc, #780] @ (382680 ) │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldrd r1, r2, [sp, #12] │ │ │ │ movs r3, #17 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r5, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [pc, #760] @ (382684 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 382454 │ │ │ │ ldr r2, [r1, #116] @ 0x74 │ │ │ │ @@ -374903,15 +374905,15 @@ │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ add.w r1, r1, #2592 @ 0xa20 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ ldr r3, [pc, #604] @ (382688 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 3823ee │ │ │ │ ldr r1, [pc, #616] @ (38269c ) │ │ │ │ ldr r0, [pc, #616] @ (3826a0 ) │ │ │ │ @@ -374941,31 +374943,31 @@ │ │ │ │ bpl.n 382394 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [pc, #576] @ (3826b0 ) │ │ │ │ mov r3, r6 │ │ │ │ strd r8, r9, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 382394 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ lsrs r4, r4, #5 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr r3, [pc, #556] @ (3826b4 ) │ │ │ │ ldr r2, [pc, #556] @ (3826b8 ) │ │ │ │ ldr r1, [pc, #560] @ (3826bc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov fp, r3 │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #2392 @ 0x958 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #17 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ subs r2, r4, #3 │ │ │ │ mov r9, r2 │ │ │ │ cmp r2, r3 │ │ │ │ bcc.n 3824c6 │ │ │ │ ldr r3, [pc, #476] @ (382688 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -374973,15 +374975,15 @@ │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.n 3823ee │ │ │ │ ldr r0, [pc, #520] @ (3826c0 ) │ │ │ │ addw r1, fp, #2616 @ 0xa38 │ │ │ │ add r0, pc │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ movs r3, #24 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ and.w r5, sl, #31 │ │ │ │ ubfx ip, r8, #1, #1 │ │ │ │ mul.w r2, r9, r2 │ │ │ │ @@ -375122,57 +375124,57 @@ │ │ │ │ addw r3, fp, #2652 @ 0xa5c │ │ │ │ ldr r0, [pc, #96] @ (3826c8 ) │ │ │ │ movw r2, #1170 @ 0x492 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r2, pc, #152 @ (adr r2, 382710 ) │ │ │ │ + add r2, pc, #248 @ (adr r2, 382770 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r4, r6, #1 │ │ │ │ + subs r4, r1, #2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r6, r1, #1 │ │ │ │ + subs r6, r4, #1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #616 @ (adr r1, 3828f8 ) │ │ │ │ + add r1, pc, #712 @ (adr r1, 382958 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r4, r1, #7 │ │ │ │ + subs r4, r4, #7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r1, pc, #408 @ (adr r1, 382830 ) │ │ │ │ + add r1, pc, #504 @ (adr r1, 382890 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r4, r2, #3 │ │ │ │ + subs r4, r5, #3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r1, pc, #264 @ (adr r1, 3827a8 ) │ │ │ │ + add r1, pc, #360 @ (adr r1, 382808 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r0, r6, #6 │ │ │ │ + subs r0, r1, #7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r1, pc, #184 @ (adr r1, 382760 ) │ │ │ │ + add r1, pc, #280 @ (adr r1, 3827c0 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r0, r6, #3 │ │ │ │ + subs r0, r1, #4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r4, [r6, #68] @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r1, #4 │ │ │ │ + subs r0, r4, #4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r0, pc, #944 @ (adr r0, 382a68 ) │ │ │ │ + add r1, pc, #16 @ (adr r1, 3826c8 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r2, r3, #4 │ │ │ │ + adds r2, r6, #4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r6, r6, #4 │ │ │ │ + adds r6, r1, #5 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r6, r3, #2 │ │ │ │ + subs r6, r6, #2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r6, r4, r6 │ │ │ │ + subs r6, r7, r6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r4, r4, #5 │ │ │ │ + adds r4, r7, #5 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r7, [pc, #1576] @ 382d08 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -375187,23 +375189,23 @@ │ │ │ │ mov r6, r3 │ │ │ │ movs r3, #17 │ │ │ │ str r2, [sp, #20] │ │ │ │ mov sl, r0 │ │ │ │ str r1, [sp, #16] │ │ │ │ addw r7, r7, #2392 @ 0x958 │ │ │ │ ldrd r5, fp, [sp, #80] @ 0x50 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r4, [pc, #1540] @ 382d14 │ │ │ │ mov r8, r0 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ movs r3, #17 │ │ │ │ str r7, [sp, #0] │ │ │ │ add r4, pc │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr.w r3, [pc, #1520] @ 382d18 │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 38288e │ │ │ │ mov.w r2, r9, lsr #2 │ │ │ │ @@ -375289,26 +375291,26 @@ │ │ │ │ add r7, pc │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [sp, #16] │ │ │ │ addw r1, r1, #2380 @ 0x94c │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r8, r0 │ │ │ │ mov sl, r0 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r7 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ubfx r7, r5, #5, #3 │ │ │ │ addw r3, r3, #2392 @ 0x958 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #17 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ movs r3, #56 @ 0x38 │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ and.w r1, r5, #31 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mla r3, r3, r7, r8 │ │ │ │ str r1, [sp, #20] │ │ │ │ ubfx r8, r5, #16, #4 │ │ │ │ @@ -375347,26 +375349,26 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 382736 │ │ │ │ ldr.w r0, [pc, #1164] @ 382d38 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r6 │ │ │ │ strd r5, fp, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 382736 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, r9 │ │ │ │ ldr.w r0, [pc, #1144] @ 382d3c │ │ │ │ add.w r1, r3, #2688 @ 0xa80 │ │ │ │ strd r5, fp, [sp] │ │ │ │ movs r3, #1 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, r6 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ cmp.w r8, #6 │ │ │ │ bhi.w 382cda │ │ │ │ tbh [pc, r8, lsl #1] │ │ │ │ lsls r6, r1, #4 │ │ │ │ lsls r1, r1, #7 │ │ │ │ lsls r6, r4, #5 │ │ │ │ lsls r1, r0, #5 │ │ │ │ @@ -375376,15 +375378,15 @@ │ │ │ │ ldr.w r1, [pc, #1096] @ 382d40 │ │ │ │ ldr.w r0, [pc, #1096] @ 382d44 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #2752 @ 0xac0 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ movs r4, #56 @ 0x38 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ mov r0, r7 │ │ │ │ ands r2, r5 │ │ │ │ mla r4, r4, sl, r8 │ │ │ │ ldr.w r1, [r4, #1964] @ 0x7ac │ │ │ │ bl 381474 │ │ │ │ @@ -375698,15 +375700,15 @@ │ │ │ │ ands r3, r5 │ │ │ │ eors r3, r1 │ │ │ │ orn r3, r3, r6 │ │ │ │ ands r2, r3 │ │ │ │ bl 381474 │ │ │ │ str.w r0, [r4, #1972] @ 0x7b4 │ │ │ │ b.n 382aac │ │ │ │ - bl 8a83e8 │ │ │ │ + bl 8a83f0 │ │ │ │ cmp r6, r0 │ │ │ │ itt cs │ │ │ │ subcs r6, r6, r0 │ │ │ │ strcs.w r6, [r8, #920] @ 0x398 │ │ │ │ bcs.w 3829fc │ │ │ │ ldr r3, [pc, #144] @ (382d54 ) │ │ │ │ movw r2, #890 @ 0x37a │ │ │ │ @@ -375729,62 +375731,62 @@ │ │ │ │ add r1, pc │ │ │ │ str.w r8, [sp, #88] @ 0x58 │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #2688 @ 0xa80 │ │ │ │ strd r5, fp, [sp, #80] @ 0x50 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 88422c │ │ │ │ - ldr r6, [sp, #560] @ 0x230 │ │ │ │ + b.w 884234 │ │ │ │ + ldr r6, [sp, #656] @ 0x290 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r2, r3, r3 │ │ │ │ + subs r2, r6, r3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r4, r6, r2 │ │ │ │ + subs r4, r1, r3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r0, [r4, #80] @ 0x50 │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #520] @ 0x208 │ │ │ │ + ldr r5, [sp, #616] @ 0x268 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r0, r6, r7 │ │ │ │ + adds r0, r1, #0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r4, r7, r6 │ │ │ │ + adds r4, r2, r7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r5, [sp, #424] @ 0x1a8 │ │ │ │ + ldr r5, [sp, #520] @ 0x208 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r0, r3, r6 │ │ │ │ + adds r0, r6, r6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r4, [r6, #68] @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r0, r3 │ │ │ │ + subs r6, r3, r3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r4, r7, r4 │ │ │ │ + subs r4, r2, r5 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [sp, #496] @ 0x1f0 │ │ │ │ + ldr r4, [sp, #592] @ 0x250 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r6, r4, r6 │ │ │ │ + adds r6, r7, r6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r1, [sp, #56] @ 0x38 │ │ │ │ + ldr r1, [sp, #152] @ 0x98 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - asrs r4, r4, #22 │ │ │ │ + asrs r4, r7, #22 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r6, r3, #29 │ │ │ │ + asrs r6, r6, #29 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r0, [sp, #688] @ 0x2b0 │ │ │ │ + ldr r0, [sp, #784] @ 0x310 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - asrs r2, r0, #21 │ │ │ │ + asrs r2, r3, #21 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r4, r5, #30 │ │ │ │ + asrs r4, r0, #31 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r0, [sp, #552] @ 0x228 │ │ │ │ + ldr r0, [sp, #648] @ 0x288 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - asrs r4, r2, #29 │ │ │ │ + asrs r4, r5, #29 │ │ │ │ lsls r4, r2, #1 │ │ │ │ │ │ │ │ 00382d68 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -375793,28 +375795,28 @@ │ │ │ │ ldr r3, [pc, #40] @ (382da8 ) │ │ │ │ movs r2, #17 │ │ │ │ ldr r1, [pc, #40] @ (382dac ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - adds r2, r4, r1 │ │ │ │ + adds r2, r7, r1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r2, pc, #880 @ (adr r2, 38311c ) │ │ │ │ + add r2, pc, #976 @ (adr r2, 38317c ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r6, r7, r0 │ │ │ │ + adds r6, r2, r1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ movs r2, #255 @ 0xff │ │ │ │ strb.w r2, [r0, #80] @ 0x50 │ │ │ │ cbz r3, 382dca │ │ │ │ ldrb.w r2, [r0, #81] @ 0x51 │ │ │ │ cbnz r2, 382dd2 │ │ │ │ @@ -375841,24 +375843,24 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #108] @ (382e64 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ adds r4, #8 │ │ │ │ - bl 72efbc │ │ │ │ + bl 72efc4 │ │ │ │ ldr r2, [pc, #88] @ (382e68 ) │ │ │ │ ldr r1, [pc, #92] @ (382e6c ) │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldrb.w r2, [r5, #96] @ 0x60 │ │ │ │ ldrb.w r3, [r0, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ it ne │ │ │ │ cmpne r2, r3 │ │ │ │ bne.n 382e46 │ │ │ │ mov r4, r0 │ │ │ │ @@ -375877,35 +375879,35 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - add r2, pc, #560 @ (adr r2, 383090 ) │ │ │ │ + add r2, pc, #656 @ (adr r2, 3830f0 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r2, [r6, r6] │ │ │ │ + ldr r2, [r1, r7] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r5, pc, #856 @ (adr r5, 3831c0 ) │ │ │ │ + add r5, pc, #952 @ (adr r5, 383220 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r5, #178 @ 0xb2 │ │ │ │ + adds r5, #202 @ 0xca │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 3834e4 │ │ │ │ + b.n 383514 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (382e94 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 732a74 │ │ │ │ + bl 732a7c │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ ldr r2, [pc, #736] @ (383178 ) │ │ │ │ lsls r2, r2, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ (382f10 ) │ │ │ │ @@ -375915,62 +375917,62 @@ │ │ │ │ ldr r1, [pc, #104] @ (382f18 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #88] @ (382f1c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #88] @ (382f20 ) │ │ │ │ adds r4, #32 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ mov r0, r6 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #68] @ (382f24 ) │ │ │ │ ldr r0, [pc, #72] @ (382f28 ) │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ movs r2, #1 │ │ │ │ str r0, [r5, #88] @ 0x58 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72dfb4 │ │ │ │ + bl 72dfbc │ │ │ │ ldr r3, [pc, #52] @ (382f2c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r4, #108] @ 0x6c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - add r1, pc, #848 @ (adr r1, 383264 ) │ │ │ │ + add r1, pc, #944 @ (adr r1, 3832c4 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r6, [r6, r3] │ │ │ │ + ldr r6, [r1, r4] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r5, pc, #104 @ (adr r5, 382f84 ) │ │ │ │ + add r5, pc, #200 @ (adr r5, 382fe4 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r4, #250 @ 0xfa │ │ │ │ + adds r5, #18 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r5, #14 │ │ │ │ + adds r5, #38 @ 0x26 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [r1, #84] @ 0x54 │ │ │ │ lsls r0, r4, #3 │ │ │ │ - b.n 3833fc │ │ │ │ + b.n 38342c │ │ │ │ lsls r3, r2, #1 │ │ │ │ movs r7, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrb.w ip, [r0, #96] @ 0x60 │ │ │ │ cmp ip, r1 │ │ │ │ it eq │ │ │ │ orreq.w r2, r2, #1 │ │ │ │ @@ -376018,24 +376020,24 @@ │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #96] @ (38300c ) │ │ │ │ sub sp, #24 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 72c6fc │ │ │ │ + bl 72c704 │ │ │ │ ldr.w ip, [pc, #84] @ 383010 │ │ │ │ ldr r2, [pc, #84] @ (383014 ) │ │ │ │ mov r1, r4 │ │ │ │ add ip, pc │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #60] @ (383018 ) │ │ │ │ movs r0, #0 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ str r0, [r3, #68] @ 0x44 │ │ │ │ add r2, pc │ │ │ │ @@ -376050,19 +376052,19 @@ │ │ │ │ add sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - b.n 38334c │ │ │ │ + b.n 38337c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r0, pc, #776 @ (adr r0, 38331c ) │ │ │ │ + add r0, pc, #872 @ (adr r0, 38337c ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r3, #250 @ 0xfa │ │ │ │ + adds r4, #18 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r1, [pc, #344] @ (383174 ) │ │ │ │ lsls r2, r2, #3 │ │ │ │ │ │ │ │ 0038301c : │ │ │ │ strb.w r1, [r0, #96] @ 0x60 │ │ │ │ movs r0, #0 │ │ │ │ @@ -376103,23 +376105,23 @@ │ │ │ │ ldr r1, [pc, #120] @ (3830e4 ) │ │ │ │ movs r3, #23 │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp] │ │ │ │ mov r8, r1 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov fp, r0 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ add.w ip, r7, #60 @ 0x3c │ │ │ │ movs r3, #23 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ mov ip, r0 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, fp │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r2, r5 │ │ │ │ ldr.w fp, [ip, #108] @ 0x6c │ │ │ │ blx fp │ │ │ │ @@ -376141,19 +376143,19 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - add r0, pc, #144 @ (adr r0, 383170 ) │ │ │ │ + add r0, pc, #240 @ (adr r0, 3831d0 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r3, #98 @ 0x62 │ │ │ │ + adds r3, #122 @ 0x7a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r3, #108 @ 0x6c │ │ │ │ + adds r3, #132 @ 0x84 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 003830e8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -376210,15 +376212,15 @@ │ │ │ │ str r1, [r2, #4] │ │ │ │ mov r0, r2 │ │ │ │ blx 28b964 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r3, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 88b394 │ │ │ │ + b.w 88b39c │ │ │ │ add.w r3, r0, #72 @ 0x48 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ b.n 383160 │ │ │ │ nop │ │ │ │ │ │ │ │ 00383184 : │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ @@ -376249,15 +376251,15 @@ │ │ │ │ str r1, [r2, #4] │ │ │ │ mov r0, r2 │ │ │ │ blx 28b964 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r3, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 88b394 │ │ │ │ + b.w 88b39c │ │ │ │ add.w r3, r0, #72 @ 0x48 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ b.n 3831ba │ │ │ │ │ │ │ │ 003831dc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -376276,20 +376278,20 @@ │ │ │ │ add r8, pc │ │ │ │ adds r6, #60 @ 0x3c │ │ │ │ add r7, pc │ │ │ │ mov r4, r5 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ ldr.w fp, [r4] │ │ │ │ mov r0, fp │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #23 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [r0, #104] @ 0x68 │ │ │ │ ldr r1, [pc, #132] @ (3832ac ) │ │ │ │ cbz r2, 383238 │ │ │ │ ldr.w r1, [r9, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cbnz r1, 38326c │ │ │ │ movs r1, #3 │ │ │ │ @@ -376328,35 +376330,35 @@ │ │ │ │ bpl.n 383232 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r1, [pc, #48] @ (3832b8 ) │ │ │ │ ldr r0, [pc, #48] @ (3832bc ) │ │ │ │ ldrb.w r2, [fp, #96] @ 0x60 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [r3, #104] @ 0x68 │ │ │ │ b.n 383232 │ │ │ │ ldrh r6, [r0, r1] │ │ │ │ lsls r4, r4, #3 │ │ │ │ - ldr r6, [sp, #520] @ 0x208 │ │ │ │ + ldr r6, [sp, #616] @ 0x268 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r1, #192 @ 0xc0 │ │ │ │ + adds r1, #216 @ 0xd8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r1, #212 @ 0xd4 │ │ │ │ + adds r1, #236 @ 0xec │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r2, #27 │ │ │ │ + lsrs r2, r5, #27 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - asrs r0, r0, #14 │ │ │ │ + asrs r0, r3, #14 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r9, [pc, #240] @ 3833c4 │ │ │ │ sub sp, #28 │ │ │ │ @@ -376395,20 +376397,20 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 383396 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 38337e │ │ │ │ ldr r5, [r4, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #23 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [r0, #104] @ 0x68 │ │ │ │ ldr r1, [pc, #152] @ (3833dc ) │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 383324 │ │ │ │ ldr.w r1, [r9, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -376424,15 +376426,15 @@ │ │ │ │ lsls r3, r1, #16 │ │ │ │ bpl.n 383314 │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r0, [pc, #124] @ (3833e8 ) │ │ │ │ ldrb.w r2, [r5, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [r3, #104] @ 0x68 │ │ │ │ b.n 383314 │ │ │ │ mov r5, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ @@ -376457,31 +376459,31 @@ │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 3832ee │ │ │ │ movs r5, #1 │ │ │ │ b.n 383380 │ │ │ │ nop │ │ │ │ ldr r2, [r4, r5] │ │ │ │ lsls r4, r4, #3 │ │ │ │ - svc 108 @ 0x6c │ │ │ │ + svc 132 @ 0x84 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - asrs r2, r6, #12 │ │ │ │ + asrs r2, r1, #13 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r5, [sp, #536] @ 0x218 │ │ │ │ + ldr r5, [sp, #632] @ 0x278 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r0, #186 @ 0xba │ │ │ │ + adds r0, #210 @ 0xd2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r0, #208 @ 0xd0 │ │ │ │ + adds r0, #232 @ 0xe8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r3, #10 │ │ │ │ + asrs r6, r6, #10 │ │ │ │ lsls r4, r2, #1 │ │ │ │ │ │ │ │ 003833ec : │ │ │ │ eor.w r2, r2, #1 │ │ │ │ b.n 3832c0 │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -376529,20 +376531,20 @@ │ │ │ │ subs r6, r0, r6 │ │ │ │ it ne │ │ │ │ movne r6, #1 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cbz r4, 38347a │ │ │ │ ldr r5, [r4, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ movs r3, #23 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [r0, #92] @ 0x5c │ │ │ │ ldr r1, [pc, #124] @ (3834e8 ) │ │ │ │ mov r3, r0 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 383436 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ mov.w r6, #4294967295 @ 0xffffffff │ │ │ │ @@ -376571,64 +376573,64 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 38343e │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [pc, #60] @ (3834f4 ) │ │ │ │ ldrb.w r1, [r5, #96] @ 0x60 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 38343e │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r4, [r4, r0] │ │ │ │ lsls r4, r4, #3 │ │ │ │ - ldr r4, [sp, #352] @ 0x160 │ │ │ │ + ldr r4, [sp, #448] @ 0x1c0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r7, #150 @ 0x96 │ │ │ │ + cmp r7, #174 @ 0xae │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r7, #170 @ 0xaa │ │ │ │ + cmp r7, #194 @ 0xc2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r6, #4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r7, #5 │ │ │ │ + asrs r4, r2, #6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ │ │ │ │ 003834f8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r1 │ │ │ │ ldr r4, [pc, #116] @ (383584 ) │ │ │ │ ldr r5, [r3, #0] │ │ │ │ add r4, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr r3, [pc, #108] @ (383588 ) │ │ │ │ ldr r2, [pc, #112] @ (38358c ) │ │ │ │ ldr r1, [pc, #112] @ (383590 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cbz r3, 38357c │ │ │ │ ldr r2, [pc, #96] @ (383594 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 383554 │ │ │ │ mov r0, r5 │ │ │ │ @@ -376653,35 +376655,35 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 38353a │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #52] @ (3835a0 ) │ │ │ │ ldrb.w r1, [r5, #96] @ 0x60 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ b.n 38353a │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 383542 │ │ │ │ nop │ │ │ │ ldrsb r4, [r5, r4] │ │ │ │ lsls r4, r4, #3 │ │ │ │ - ldr r3, [sp, #408] @ 0x198 │ │ │ │ + ldr r3, [sp, #504] @ 0x1f8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r6, #162 @ 0xa2 │ │ │ │ + cmp r6, #186 @ 0xba │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r6, #182 @ 0xb6 │ │ │ │ + cmp r6, #206 @ 0xce │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r5, #3 │ │ │ │ + asrs r6, r0, #4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ │ │ │ │ 003835a4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -376699,25 +376701,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr r1, [pc, #92] @ (38363c ) │ │ │ │ ldr r2, [pc, #92] @ (383640 ) │ │ │ │ movs r3, #23 │ │ │ │ add r1, pc │ │ │ │ adds r1, #60 @ 0x3c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #88] @ (383644 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3835c4 │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ mov r0, r2 │ │ │ │ mov r4, r2 │ │ │ │ @@ -376738,33 +376740,33 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3835c6 │ │ │ │ ldr r0, [pc, #44] @ (383654 ) │ │ │ │ ldrb.w r1, [r4, #96] @ 0x60 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 3835c6 │ │ │ │ nop │ │ │ │ ldrsb r6, [r0, r2] │ │ │ │ lsls r4, r4, #3 │ │ │ │ - ldr r2, [sp, #640] @ 0x280 │ │ │ │ + ldr r2, [sp, #736] @ 0x2e0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r5, #216 @ 0xd8 │ │ │ │ + cmp r5, #240 @ 0xf0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r5, #238 @ 0xee │ │ │ │ + cmp r6, #6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r5, #1 │ │ │ │ + asrs r2, r0, #2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ │ │ │ │ 00383658 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -376777,20 +376779,20 @@ │ │ │ │ ldr.w r8, [pc, #132] @ 3836fc │ │ │ │ ldr r7, [pc, #132] @ (383700 ) │ │ │ │ add r6, pc │ │ │ │ add r8, pc │ │ │ │ adds r6, #60 @ 0x3c │ │ │ │ add r7, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ movs r3, #23 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ ldr r2, [pc, #104] @ (383704 ) │ │ │ │ mov r5, r0 │ │ │ │ cbz r3, 3836ac │ │ │ │ ldr.w r2, [r9, r2] │ │ │ │ ldr r0, [r4, #0] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ @@ -376818,49 +376820,49 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 3836a8 │ │ │ │ ldrb.w r2, [r0, #96] @ 0x60 │ │ │ │ ldr r1, [pc, #44] @ (383710 ) │ │ │ │ ldr r0, [pc, #48] @ (383714 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ b.n 3836a8 │ │ │ │ nop │ │ │ │ strb r4, [r1, r7] │ │ │ │ lsls r4, r4, #3 │ │ │ │ - ldr r2, [sp, #32] │ │ │ │ + ldr r2, [sp, #128] @ 0x80 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r5, #70 @ 0x46 │ │ │ │ + cmp r5, #94 @ 0x5e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r5, #90 @ 0x5a │ │ │ │ + cmp r5, #114 @ 0x72 │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #128 @ (adr r1, 383794 ) │ │ │ │ + add r1, pc, #224 @ (adr r1, 3837f4 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r2, r5, #28 │ │ │ │ + lsrs r2, r0, #29 │ │ │ │ lsls r4, r2, #1 │ │ │ │ │ │ │ │ 00383718 : │ │ │ │ ldr r2, [r0, #84] @ 0x54 │ │ │ │ ldr r3, [pc, #96] @ (38377c ) │ │ │ │ add r3, pc │ │ │ │ cbz r2, 38372e │ │ │ │ ldr r1, [pc, #92] @ (383780 ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cbnz r1, 38373c │ │ │ │ mov r0, r2 │ │ │ │ - b.w 88b394 │ │ │ │ + b.w 88b39c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r1, [pc, #68] @ (383784 ) │ │ │ │ @@ -376877,136 +376879,136 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #40] @ (38378c ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ mov r0, r2 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 88b394 │ │ │ │ + b.w 88b39c │ │ │ │ nop │ │ │ │ strb r0, [r4, r4] │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #192] @ (383848 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r3, #29 │ │ │ │ + lsrs r0, r6, #29 │ │ │ │ lsls r4, r2, #1 │ │ │ │ │ │ │ │ 00383790 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 72ec1c │ │ │ │ + bl 72ec24 │ │ │ │ ldr r1, [pc, #60] @ (3837e4 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 72da4c │ │ │ │ + bl 72da54 │ │ │ │ ldr.w ip, [pc, #52] @ 3837e8 │ │ │ │ ldr r2, [pc, #52] @ (3837ec ) │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #52] @ (3837f0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - push {r1, r3, r5, r7, lr} │ │ │ │ + push {r1, r6, r7, lr} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r0, [sp, #800] @ 0x320 │ │ │ │ + ldr r0, [sp, #896] @ 0x380 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r4, #0 │ │ │ │ + cmp r4, #24 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r4, #22 │ │ │ │ + cmp r4, #46 @ 0x2e │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 003837f4 : │ │ │ │ - b.w 72ef2c │ │ │ │ + b.w 72ef34 │ │ │ │ │ │ │ │ 003837f8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r4, [pc, #80] @ (383860 ) │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 72ec1c │ │ │ │ + bl 72ec24 │ │ │ │ ldr r1, [pc, #76] @ (383864 ) │ │ │ │ add r4, pc │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 72da4c │ │ │ │ + bl 72da54 │ │ │ │ ldr r1, [pc, #68] @ (383868 ) │ │ │ │ ldr r2, [pc, #68] @ (38386c ) │ │ │ │ movs r3, #23 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ adds r1, #48 @ 0x30 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #60] @ (383870 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [pc, #56] @ (383874 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ - bl 72ef2c │ │ │ │ + bl 72ef34 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ strb r6, [r4, r0] │ │ │ │ lsls r4, r4, #3 │ │ │ │ - push {r1, r3, r4, r5, lr} │ │ │ │ + push {r1, r4, r6, lr} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r0, [sp, #368] @ 0x170 │ │ │ │ + ldr r0, [sp, #464] @ 0x1d0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r3, #146 @ 0x92 │ │ │ │ + cmp r3, #170 @ 0xaa │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r3, #168 @ 0xa8 │ │ │ │ + cmp r3, #192 @ 0xc0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (383880 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ sbcs r6, r4 │ │ │ │ lsls r2, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -377014,15 +377016,15 @@ │ │ │ │ ldr r2, [pc, #60] @ (3838d8 ) │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #60] @ (3838dc ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r1, [pc, #48] @ (3838e0 ) │ │ │ │ ldr r2, [pc, #52] @ (3838e4 ) │ │ │ │ ldr r3, [pc, #52] @ (3838e8 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [r0, #100] @ 0x64 │ │ │ │ add r3, pc │ │ │ │ @@ -377032,19 +377034,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r0, [sp, #216] @ 0xd8 │ │ │ │ + ldr r0, [sp, #312] @ 0x138 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r3, #36 @ 0x24 │ │ │ │ + cmp r3, #60 @ 0x3c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r3, #54 @ 0x36 │ │ │ │ + cmp r3, #78 @ 0x4e │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r3, r6, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ @@ -377064,32 +377066,32 @@ │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r3 │ │ │ │ movs r3, #32 │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r4, #32 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r5, r0 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ movs r3, #32 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ cmp r3, #2 │ │ │ │ bne.n 383946 │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ cbz r3, 383970 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ mov r0, r5 │ │ │ │ - bl 735880 │ │ │ │ + bl 735888 │ │ │ │ ldr r2, [pc, #68] @ (383994 ) │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r6, r2] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #60] @ (383998 ) │ │ │ │ @@ -377105,25 +377107,25 @@ │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str r7, [sp, #840] @ 0x348 │ │ │ │ + str r7, [sp, #936] @ 0x3a8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ strh r6, [r6, r4] │ │ │ │ lsls r4, r4, #3 │ │ │ │ - lsrs r4, r4, #23 │ │ │ │ + lsrs r4, r7, #23 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r6, r7, #23 │ │ │ │ + lsrs r6, r2, #24 │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r0, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r7, #22 │ │ │ │ + lsrs r6, r2, #23 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #184] @ 383a64 │ │ │ │ sub sp, #20 │ │ │ │ @@ -377133,15 +377135,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #32 │ │ │ │ ldr r4, [pc, #168] @ (383a70 ) │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [r0, #104] @ 0x68 │ │ │ │ add r4, pc │ │ │ │ cmp r1, #1 │ │ │ │ bne.n 3839f6 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ cmp r3, #33 @ 0x21 │ │ │ │ bhi.n 383a30 │ │ │ │ @@ -377154,15 +377156,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 735880 │ │ │ │ + bl 735888 │ │ │ │ ldr r1, [pc, #116] @ (383a74 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r0, [r2, #104] @ 0x68 │ │ │ │ ldr r4, [r4, r1] │ │ │ │ movs r1, #1 │ │ │ │ @@ -377178,15 +377180,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 735880 │ │ │ │ + bl 735888 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #56] @ (383a74 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [pc, #60] @ (383a7c ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [r4, r0] │ │ │ │ add r2, pc │ │ │ │ @@ -377198,45 +377200,45 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - str r7, [sp, #120] @ 0x78 │ │ │ │ + str r7, [sp, #216] @ 0xd8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsrs r0, r6, #20 │ │ │ │ + lsrs r0, r1, #21 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r6, r1, #21 │ │ │ │ + lsrs r6, r4, #21 │ │ │ │ lsls r4, r2, #1 │ │ │ │ strh r0, [r6, r1] │ │ │ │ lsls r4, r4, #3 │ │ │ │ str r0, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r4, #21 │ │ │ │ + lsrs r4, r7, #21 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r2, r1, #20 │ │ │ │ + lsrs r2, r4, #20 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr.w ip, [pc, #68] @ 383adc │ │ │ │ ldr r2, [pc, #68] @ (383ae0 ) │ │ │ │ movs r3, #32 │ │ │ │ ldr r1, [pc, #68] @ (383ae4 ) │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [r0, #116] @ 0x74 │ │ │ │ cbz r3, 383ac6 │ │ │ │ ldrb.w r2, [r4, #108] @ 0x6c │ │ │ │ add.w r1, r4, #112 @ 0x70 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ @@ -377246,19 +377248,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - str r6, [sp, #208] @ 0xd0 │ │ │ │ + str r6, [sp, #304] @ 0x130 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsrs r0, r1, #17 │ │ │ │ + lsrs r0, r4, #17 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r6, r4, #17 │ │ │ │ + lsrs r6, r7, #17 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #388] @ 383c7c │ │ │ │ sub sp, #16 │ │ │ │ @@ -377269,29 +377271,29 @@ │ │ │ │ add.w r4, ip, #16 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #380] @ (383c88 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ add r4, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r6, r4 │ │ │ │ mov r4, r0 │ │ │ │ cmp r5, #4 │ │ │ │ bhi.n 383bce │ │ │ │ tbb [pc, r5] │ │ │ │ cmp r2, #57 @ 0x39 │ │ │ │ adds r5, r2, #5 │ │ │ │ movs r3, r0 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 383c16 │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 383b82 │ │ │ │ - bl 735880 │ │ │ │ + bl 735888 │ │ │ │ ldr r2, [pc, #336] @ (383c8c ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldr r1, [r6, r2] │ │ │ │ ldr r2, [pc, #332] @ (383c90 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ @@ -377333,15 +377335,15 @@ │ │ │ │ beq.n 383c10 │ │ │ │ cmp r1, #1 │ │ │ │ bne.n 383c30 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 383c0c │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 735880 │ │ │ │ + bl 735888 │ │ │ │ ldr r2, [pc, #220] @ (383c8c ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [r2, #0] │ │ │ │ ldr r2, [pc, #216] @ (383c94 ) │ │ │ │ @@ -377360,15 +377362,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ cmp r2, #1 │ │ │ │ beq.n 383c44 │ │ │ │ cmp r2, #2 │ │ │ │ bne.n 383b6e │ │ │ │ - bl 735880 │ │ │ │ + bl 735888 │ │ │ │ ldr r1, [pc, #152] @ (383c8c ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #160] @ (383c98 ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r1, #0] │ │ │ │ @@ -377380,80 +377382,80 @@ │ │ │ │ bl 383a80 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [r4, #104] @ 0x68 │ │ │ │ b.n 383b82 │ │ │ │ movs r3, #3 │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ b.n 383b82 │ │ │ │ - bl 735880 │ │ │ │ + bl 735888 │ │ │ │ ldr r2, [pc, #104] @ (383c8c ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldr r1, [r6, r2] │ │ │ │ ldr r2, [pc, #112] @ (383c9c ) │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ b.n 383b46 │ │ │ │ - bl 735880 │ │ │ │ + bl 735888 │ │ │ │ ldr r2, [pc, #84] @ (383c8c ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldr r1, [r6, r2] │ │ │ │ ldr r2, [pc, #96] @ (383ca0 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ b.n 383b46 │ │ │ │ bl 383a80 │ │ │ │ b.n 383b6e │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr r1, [pc, #84] @ (383ca4 ) │ │ │ │ movs r3, #32 │ │ │ │ ldr r2, [pc, #84] @ (383ca8 ) │ │ │ │ add r1, pc │ │ │ │ add r1, r3 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #80] @ (383cac ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 383b6e │ │ │ │ sub.w r1, r5, #2 │ │ │ │ mov r0, r4 │ │ │ │ clz r1, r1 │ │ │ │ lsrs r1, r1, #5 │ │ │ │ blx r3 │ │ │ │ b.n 383b6e │ │ │ │ nop │ │ │ │ - str r5, [sp, #848] @ 0x350 │ │ │ │ + str r5, [sp, #944] @ 0x3b0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsrs r0, r4, #15 │ │ │ │ + lsrs r0, r7, #15 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r6, r7, #15 │ │ │ │ + lsrs r6, r2, #16 │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r2, [r5, r4] │ │ │ │ lsls r4, r4, #3 │ │ │ │ str r0, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r1, #21 │ │ │ │ + lsrs r0, r4, #21 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r2, r5, #16 │ │ │ │ + lsrs r2, r0, #17 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r6, r3, #17 │ │ │ │ + lsrs r6, r6, #17 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r0, r7, #13 │ │ │ │ + lsrs r0, r2, #14 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r0, r3, #15 │ │ │ │ + lsrs r0, r6, #15 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r4, [sp, #512] @ 0x200 │ │ │ │ + str r4, [sp, #608] @ 0x260 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsrs r0, r2, #10 │ │ │ │ + lsrs r0, r5, #10 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r6, r5, #10 │ │ │ │ + lsrs r6, r0, #11 │ │ │ │ lsls r4, r2, #1 │ │ │ │ │ │ │ │ 00383cb0 : │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ @@ -377947,30 +377949,30 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #68] @ (38420c ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 732a74 │ │ │ │ + bl 732a7c │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 732a74 │ │ │ │ + bl 732a7c │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 732a74 │ │ │ │ + bl 732a7c │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ - bl 732a74 │ │ │ │ + bl 732a7c │ │ │ │ add.w r0, r4, #208 @ 0xd0 │ │ │ │ - bl 732a74 │ │ │ │ + bl 732a7c │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ - bl 732a74 │ │ │ │ + bl 732a7c │ │ │ │ add.w r0, r4, #312 @ 0x138 │ │ │ │ - bl 732a74 │ │ │ │ + bl 732a7c │ │ │ │ add.w r0, r4, #364 @ 0x16c │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ subs r0, #204 @ 0xcc │ │ │ │ lsls r2, r2, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -377979,25 +377981,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #168] @ (3842d0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #156] @ (3842d4 ) │ │ │ │ ldr r1, [pc, #156] @ (3842d8 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ mov r0, r6 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ vldr d7, [pc, #96] @ 3842b0 │ │ │ │ ldr r2, [pc, #136] @ (3842dc ) │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ ldr r3, [pc, #136] @ (3842e0 ) │ │ │ │ mov.w ip, #224 @ 0xe0 │ │ │ │ add r2, pc │ │ │ │ str r2, [r5, #56] @ 0x38 │ │ │ │ @@ -378036,25 +378038,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r4, #54] @ 0x36 │ │ │ │ + ldrh r4, [r7, #54] @ 0x36 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp sl, r0 │ │ │ │ + cmp sl, r3 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r1, [sp, #664] @ 0x298 │ │ │ │ + str r1, [sp, #760] @ 0x2f8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r6, r2, #26 │ │ │ │ + lsls r6, r5, #26 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r2, r6, #26 │ │ │ │ + lsls r2, r1, #27 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r6, r4, #26 │ │ │ │ + lsls r6, r7, #26 │ │ │ │ lsls r4, r2, #1 │ │ │ │ vmaxnm.f32 , , │ │ │ │ vminnm.f32 , , │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -378085,15 +378087,15 @@ │ │ │ │ ldr r1, [pc, #100] @ (38439c ) │ │ │ │ movs r2, #16 │ │ │ │ ldr r0, [pc, #100] @ (3843a0 ) │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #36 @ 0x24 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 384354 │ │ │ │ ldr r1, [pc, #76] @ (384398 ) │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #20 │ │ │ │ bmi.n 384384 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ @@ -378115,27 +378117,27 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #28] @ (3843a4 ) │ │ │ │ ldr r0, [pc, #32] @ (3843a8 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #36 @ 0x24 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 384354 │ │ │ │ ldr r1, [pc, #240] @ (384488 ) │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r1, #46] @ 0x2e │ │ │ │ + ldrh r6, [r4, #46] @ 0x2e │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsls r0, r7, #9 │ │ │ │ + lsls r0, r2, #10 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r4, [r0, #44] @ 0x2c │ │ │ │ + ldrh r4, [r3, #44] @ 0x2c │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsls r6, r5, #8 │ │ │ │ + lsls r6, r0, #9 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #128] @ (384434 ) │ │ │ │ sub.w ip, r2, #12 │ │ │ │ ldr r5, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ @@ -378169,41 +378171,41 @@ │ │ │ │ movs r2, #16 │ │ │ │ ldr r0, [pc, #64] @ (384440 ) │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ adds r1, #60 @ 0x3c │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ str.w r5, [r4, #928] @ 0x3a0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #32] @ (384444 ) │ │ │ │ ldr r0, [pc, #36] @ (384448 ) │ │ │ │ add r1, pc │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ adds r1, #60 @ 0x3c │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ nop │ │ │ │ ldr r0, [pc, #528] @ (384648 ) │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r1, #40] @ 0x28 │ │ │ │ + ldrh r4, [r4, #40] @ 0x28 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsls r2, r6, #6 │ │ │ │ + lsls r2, r1, #7 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r0, [r5, #38] @ 0x26 │ │ │ │ + ldrh r0, [r0, #40] @ 0x28 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsls r6, r1, #6 │ │ │ │ + lsls r6, r4, #6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr.w r3, [r0, #752] @ 0x2f0 │ │ │ │ ldr.w r0, [r3, #920] @ 0x398 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -378215,31 +378217,31 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #52] @ (3844a8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r0, #924] @ 0x39c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrh r2, [r3, #36] @ 0x24 │ │ │ │ + ldrh r2, [r6, #36] @ 0x24 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsls r4, r3, #17 │ │ │ │ + lsls r4, r6, #17 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r2, r7, #17 │ │ │ │ + lsls r2, r2, #18 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 3844f4 │ │ │ │ sub sp, #8 │ │ │ │ @@ -378247,69 +378249,69 @@ │ │ │ │ movs r3, #242 @ 0xf2 │ │ │ │ ldr r1, [pc, #52] @ (3844fc ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #112 @ 0x70 │ │ │ │ movs r1, #0 │ │ │ │ addw r0, r0, #1108 @ 0x454 │ │ │ │ blx 28d48c │ │ │ │ ldr.w r0, [r4, #1096] @ 0x448 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 3831dc │ │ │ │ nop │ │ │ │ - ldrh r6, [r0, #34] @ 0x22 │ │ │ │ + ldrh r6, [r3, #34] @ 0x22 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsls r0, r1, #16 │ │ │ │ + lsls r0, r4, #16 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r4, r1, #17 │ │ │ │ + lsls r4, r4, #17 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w ip, [pc, #60] @ 384550 │ │ │ │ ldr r2, [pc, #60] @ (384554 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (384558 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #48] @ (38455c ) │ │ │ │ ldr r3, [pc, #52] @ (384560 ) │ │ │ │ ldr r1, [pc, #52] @ (384564 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 72f324 │ │ │ │ + bl 72f32c │ │ │ │ ldr r1, [pc, #40] @ (384568 ) │ │ │ │ movs r2, #2 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72dfb4 │ │ │ │ - ldrh r2, [r6, #30] │ │ │ │ + b.w 72dfbc │ │ │ │ + ldrh r2, [r1, #32] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r0, r2 │ │ │ │ + cmp r0, r5 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r2, [r6, #52] @ 0x34 │ │ │ │ + ldrh r2, [r1, #54] @ 0x36 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r6, r7, #15 │ │ │ │ + lsls r6, r2, #16 │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsrs r1, r5, #26 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f16 , , │ │ │ │ ldr r0, [r2, r4] │ │ │ │ lsls r0, r4, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -378322,25 +378324,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (3845d8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #72] @ (3845dc ) │ │ │ │ ldr r1, [pc, #72] @ (3845e0 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #112 @ 0x70 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r1, [pc, #56] @ (3845e4 ) │ │ │ │ ldr r2, [pc, #60] @ (3845e8 ) │ │ │ │ ldr r3, [pc, #60] @ (3845ec ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r1, [r5, #56] @ 0x38 │ │ │ │ add r3, pc │ │ │ │ @@ -378351,25 +378353,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldrh r0, [r1, #28] │ │ │ │ + ldrh r0, [r4, #28] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - tst r6, r4 │ │ │ │ + tst r6, r7 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r2, [r1, #50] @ 0x32 │ │ │ │ + ldrh r2, [r4, #50] @ 0x32 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r2, r5, #0 │ │ │ │ + subs r2, r0, #1 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r0, r0, #1 │ │ │ │ + subs r0, r3, #1 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r6, r1, #14 │ │ │ │ + lsls r6, r4, #14 │ │ │ │ lsls r4, r2, #1 │ │ │ │ asrs r5, r6, #23 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r5, #8 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -378380,29 +378382,29 @@ │ │ │ │ ldr r2, [pc, #88] @ (38465c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (384660 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [pc, #76] @ (384664 ) │ │ │ │ ldr r1, [pc, #80] @ (384668 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #416 @ 0x1a0 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ - bl 72f324 │ │ │ │ + bl 72f32c │ │ │ │ ldr r1, [pc, #64] @ (38466c ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ adds r1, #96 @ 0x60 │ │ │ │ - bl 72dfb4 │ │ │ │ + bl 72dfbc │ │ │ │ ldr r2, [pc, #56] @ (384670 ) │ │ │ │ ldr r3, [pc, #56] @ (384674 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r4, #72] @ 0x48 │ │ │ │ add r3, pc │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ @@ -378410,28 +378412,28 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrh r4, [r0, #24] │ │ │ │ + ldrh r4, [r3, #24] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - sbcs r2, r4 │ │ │ │ + sbcs r2, r7 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r6, [r0, #46] @ 0x2e │ │ │ │ + ldrh r6, [r3, #46] @ 0x2e │ │ │ │ lsls r4, r2, #1 │ │ │ │ adds r4, #122 @ 0x7a │ │ │ │ lsls r2, r2, #3 │ │ │ │ mrc2 15, 1, pc, cr5, cr15, {7} │ │ │ │ ldr r6, [r4, r0] │ │ │ │ lsls r0, r4, #3 │ │ │ │ lsrs r7, r1, #28 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r2, #12 │ │ │ │ + lsls r6, r5, #12 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #148] @ (384720 ) │ │ │ │ @@ -378439,25 +378441,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #152] @ (384728 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #140] @ (38472c ) │ │ │ │ ldr r1, [pc, #140] @ (384730 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ vldr d7, [pc, #88] @ 384710 │ │ │ │ ldr r2, [pc, #120] @ (384734 ) │ │ │ │ movw r1, #32782 @ 0x800e │ │ │ │ ldr r3, [pc, #120] @ (384738 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r5, #56] @ 0x38 │ │ │ │ vstr d7, [r0, #120] @ 0x78 │ │ │ │ @@ -378490,25 +378492,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r7, #18] │ │ │ │ + ldrh r4, [r2, #20] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - asrs r2, r3 │ │ │ │ + asrs r2, r6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r6, [r7, #40] @ 0x28 │ │ │ │ + ldrh r6, [r2, #42] @ 0x2a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r6, r5, #8 │ │ │ │ + lsls r6, r0, #9 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r4, r1, #9 │ │ │ │ + lsls r4, r4, #9 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r4, r5, #10 │ │ │ │ + lsls r4, r0, #11 │ │ │ │ lsls r4, r2, #1 │ │ │ │ @ instruction: 0xfadfffff │ │ │ │ @ instruction: 0xfac9ffff │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -378518,25 +378520,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #152] @ (3847f0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #140] @ (3847f4 ) │ │ │ │ ldr r1, [pc, #140] @ (3847f8 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ vldr d7, [pc, #88] @ 3847d8 │ │ │ │ ldr r2, [pc, #120] @ (3847fc ) │ │ │ │ movw r1, #32784 @ 0x8010 │ │ │ │ ldr r3, [pc, #120] @ (384800 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r5, #56] @ 0x38 │ │ │ │ vstr d7, [r0, #120] @ 0x78 │ │ │ │ @@ -378569,25 +378571,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r6, #12] │ │ │ │ + ldrh r4, [r1, #14] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - eors r2, r2 │ │ │ │ + eors r2, r5 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r6, [r6, #34] @ 0x22 │ │ │ │ + ldrh r6, [r1, #36] @ 0x24 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r6, r4, #5 │ │ │ │ + lsls r6, r7, #5 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r4, r0, #6 │ │ │ │ + lsls r4, r3, #6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r0, r0, #8 │ │ │ │ + lsls r0, r3, #8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ @ instruction: 0xfa17ffff │ │ │ │ @ instruction: 0xfa01ffff │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -378597,25 +378599,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #144] @ (3848b0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #132] @ (3848b4 ) │ │ │ │ ldr r1, [pc, #132] @ (3848b8 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ mov r0, r6 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ vldr d7, [pc, #80] @ 384898 │ │ │ │ ldr r3, [pc, #112] @ (3848bc ) │ │ │ │ movs r1, #1 │ │ │ │ ldr r2, [pc, #112] @ (3848c0 ) │ │ │ │ movw r4, #16398 @ 0x400e │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ @@ -378645,25 +378647,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r5, #6] │ │ │ │ + ldrh r4, [r0, #8] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r7, #138 @ 0x8a │ │ │ │ + subs r7, #162 @ 0xa2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r6, [r5, #28] │ │ │ │ + ldrh r6, [r0, #30] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r6, r3, #2 │ │ │ │ + lsls r6, r6, #2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r2, r7, #2 │ │ │ │ + lsls r2, r2, #3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r2, r2, #5 │ │ │ │ + lsls r2, r5, #5 │ │ │ │ lsls r4, r2, #1 │ │ │ │ pli [r5, #255]! │ │ │ │ pli [r1, #255]! │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -378673,25 +378675,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #160] @ (384980 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #148] @ (384984 ) │ │ │ │ ldr r1, [pc, #148] @ (384988 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ vldr d7, [pc, #88] @ 384960 │ │ │ │ ldr r2, [pc, #128] @ (38498c ) │ │ │ │ movw r1, #16398 @ 0x400e │ │ │ │ ldr r3, [pc, #128] @ (384990 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r5, #56] @ 0x38 │ │ │ │ vstr d7, [r0, #120] @ 0x78 │ │ │ │ @@ -378727,23 +378729,24 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r5, #0] │ │ │ │ + ldrh r4, [r0, #2] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r6, #202 @ 0xca │ │ │ │ + subs r6, #226 @ 0xe2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r6, [r5, #22] │ │ │ │ + ldrh r6, [r0, #24] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - vshr.u16 q8, , #2 │ │ │ │ - vshr.u32 q8, , #4 │ │ │ │ - lsls r0, r6, #2 │ │ │ │ + vshr.u32 q8, , #10 │ │ │ │ + movs r4, r2 │ │ │ │ + lsls r4, r2, #1 │ │ │ │ + lsls r0, r1, #3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ @ instruction: 0xfb2bffff │ │ │ │ ldr??.w pc, [r7, #255]! │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -378757,22 +378760,22 @@ │ │ │ │ mov r2, r8 │ │ │ │ add r5, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r5, #84 @ 0x54 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ adds r5, #128 @ 0x80 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r4, r0 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldrb.w r3, [r0, #100] @ 0x64 │ │ │ │ cbz r3, 384a18 │ │ │ │ ldr.w r9, [pc, #84] @ 384a3c │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r8, [pc, #84] @ 384a40 │ │ │ │ add.w r4, r4, #3152 @ 0xc50 │ │ │ │ add r9, pc │ │ │ │ @@ -378780,34 +378783,35 @@ │ │ │ │ add r8, pc │ │ │ │ mov.w r3, #1264 @ 0x4f0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ str.w r8, [sp] │ │ │ │ adds r5, #1 │ │ │ │ - bl 73550c │ │ │ │ + bl 735514 │ │ │ │ ldrb.w r3, [r6, #100] @ 0x64 │ │ │ │ add.w r4, r4, #1264 @ 0x4f0 │ │ │ │ cmp r3, r5 │ │ │ │ bgt.n 3849f8 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - vqadd.u32 q0, q0, │ │ │ │ - vqadd.u64 q0, q7, │ │ │ │ - strh r2, [r2, #58] @ 0x3a │ │ │ │ + vqadd.u64 q0, q4, │ │ │ │ + vqadd.u16 q8, q3, │ │ │ │ + strh r2, [r5, #58] @ 0x3a │ │ │ │ lsls r7, r4, #1 │ │ │ │ - vshr.u32 q8, , #22 │ │ │ │ - vqadd.u32 q0, q3, │ │ │ │ + movs r2, r0 │ │ │ │ + lsls r4, r2, #1 │ │ │ │ + vqadd.u64 q0, q7, │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r9, r0 │ │ │ │ ldr.w r0, [r0, #752] @ 0x2f0 │ │ │ │ ldr.w r8, [pc, #752] @ 384d4c │ │ │ │ @@ -378817,26 +378821,26 @@ │ │ │ │ ldr.w r4, [r0, #928] @ 0x3a0 │ │ │ │ add r8, pc │ │ │ │ mov r7, r3 │ │ │ │ orr.w r6, r6, r3, lsl #30 │ │ │ │ ubfx r4, r4, #2, #1 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 384b1e │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr r3, [pc, #720] @ (384d50 ) │ │ │ │ ldr r2, [pc, #724] @ (384d54 ) │ │ │ │ add.w r6, r9, r6, lsl #2 │ │ │ │ ldr r1, [pc, #720] @ (384d58 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ cmp r5, #21 │ │ │ │ ldr.w r6, [r6, #1108] @ 0x454 │ │ │ │ sbcs.w r3, r7, #0 │ │ │ │ bcc.n 384afc │ │ │ │ subs.w r3, r5, #24 │ │ │ │ sbc.w r2, r7, #0 │ │ │ │ cmp r3, #17 │ │ │ │ @@ -378875,27 +378879,27 @@ │ │ │ │ bne.n 384ad8 │ │ │ │ cmp r5, #20 │ │ │ │ bne.n 384ac4 │ │ │ │ ldr.w r0, [r9, #1096] @ 0x448 │ │ │ │ bl 383028 │ │ │ │ bfi r6, r0, #16, #1 │ │ │ │ b.n 384ad8 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr r3, [pc, #576] @ (384d64 ) │ │ │ │ ldr r2, [pc, #576] @ (384d68 ) │ │ │ │ add.w r6, r9, r6, lsl #2 │ │ │ │ ldr r1, [pc, #576] @ (384d6c ) │ │ │ │ add r3, pc │ │ │ │ mov sl, r3 │ │ │ │ add r2, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ cmp r5, #109 @ 0x6d │ │ │ │ ldr.w r6, [r6, #1108] @ 0x454 │ │ │ │ mov.w r4, #0 │ │ │ │ sbcs.w r3, r7, #0 │ │ │ │ bcs.n 384be4 │ │ │ │ cmp r5, #80 @ 0x50 │ │ │ │ sbcs.w r3, r7, #0 │ │ │ │ @@ -378936,15 +378940,15 @@ │ │ │ │ mov r2, r5 │ │ │ │ ldrb.w r1, [r9, #1100] @ 0x44c │ │ │ │ mov r3, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #436] @ (384d74 ) │ │ │ │ strd r6, r4, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 384ae6 │ │ │ │ subs.w r1, r5, #80 @ 0x50 │ │ │ │ movs r3, #1 │ │ │ │ movs r2, #0 │ │ │ │ movt r2, #4369 @ 0x1111 │ │ │ │ lsls r3, r1 │ │ │ │ tst r3, r2 │ │ │ │ @@ -378996,15 +379000,15 @@ │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.w 384ad2 │ │ │ │ ldr r1, [pc, #268] @ (384d78 ) │ │ │ │ ldr r0, [pc, #272] @ (384d7c ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #176 @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 384ad2 │ │ │ │ ldrb.w r3, [r0, #145] @ 0x91 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 384c5a │ │ │ │ ldr.w r6, [r9, #1256] @ 0x4e8 │ │ │ │ movs r4, #0 │ │ │ │ b.n 384ad8 │ │ │ │ @@ -379017,15 +379021,15 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.n 384bf2 │ │ │ │ ldr r0, [pc, #216] @ (384d80 ) │ │ │ │ add.w r1, sl, #152 @ 0x98 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 384bf2 │ │ │ │ ldr r3, [pc, #188] @ (384d70 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 384ae6 │ │ │ │ ldr r3, [pc, #152] @ (384d5c ) │ │ │ │ @@ -379037,24 +379041,24 @@ │ │ │ │ mov r2, r5 │ │ │ │ ldrb.w r1, [r9, #1100] @ 0x44c │ │ │ │ mov r3, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #168] @ (384d84 ) │ │ │ │ strd r6, r4, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 384ae6 │ │ │ │ ldr r1, [pc, #156] @ (384d88 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #156] @ (384d8c ) │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc │ │ │ │ adds r1, #176 @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 384ad2 │ │ │ │ subs.w r2, r5, #48 @ 0x30 │ │ │ │ sbc.w r3, r7, #0 │ │ │ │ cmp r2, #29 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ bcs.w 384be4 │ │ │ │ movw r3, #4113 @ 0x1011 │ │ │ │ @@ -379074,64 +379078,64 @@ │ │ │ │ ldr r1, [pc, #84] @ (384d90 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #84] @ (384d94 ) │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc │ │ │ │ adds r1, #152 @ 0x98 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 384bf2 │ │ │ │ rors r4, r2 │ │ │ │ lsls r4, r4, #3 │ │ │ │ - strh r6, [r0, #52] @ 0x34 │ │ │ │ + strh r6, [r3, #52] @ 0x34 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - mcr2 0, 2, r0, cr10, cr3, {2} │ │ │ │ - mcr2 0, 3, r0, cr6, cr3, {2} │ │ │ │ + mcr2 0, 3, r0, cr2, cr3, {2} │ │ │ │ + mrc2 0, 3, r0, cr14, cr3, {2} │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r4, #46] @ 0x2e │ │ │ │ + strh r0, [r7, #46] @ 0x2e │ │ │ │ lsls r7, r4, #1 │ │ │ │ - stc2 0, cr0, [r4, #332]! @ 0x14c │ │ │ │ - stc2l 0, cr0, [r0, #332] @ 0x14c │ │ │ │ + ldc2 0, cr0, [ip, #332]! @ 0x14c │ │ │ │ + ldc2l 0, cr0, [r8, #332] @ 0x14c │ │ │ │ adds r0, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - mrc2 0, 1, r0, cr14, cr3, {2} │ │ │ │ - strh r0, [r4, #36] @ 0x24 │ │ │ │ + mrc2 0, 2, r0, cr6, cr3, {2} │ │ │ │ + strh r0, [r7, #36] @ 0x24 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - stc2l 0, cr0, [ip, #332] @ 0x14c │ │ │ │ - ldc2 0, cr0, [sl, #-332]! @ 0xfffffeb4 │ │ │ │ - stc2 0, cr0, [r0, #-332]! @ 0xfffffeb4 │ │ │ │ - strh r4, [r3, #32] │ │ │ │ + stc2l 0, cr0, [r4, #332]! @ 0x14c │ │ │ │ + ldc2l 0, cr0, [r2, #-332] @ 0xfffffeb4 │ │ │ │ + ldc2 0, cr0, [r8, #-332]! @ 0xfffffeb4 │ │ │ │ + strh r4, [r6, #32] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str.w r0, [r4, #82] @ 0x52 │ │ │ │ - strh r4, [r1, #30] │ │ │ │ + ldr.w r0, [ip, #82] @ 0x52 │ │ │ │ + strh r4, [r4, #30] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr??.w r0, [r4, r2, lsl #1] │ │ │ │ + strb.w r0, [ip, #82] @ 0x52 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #752] @ 0x2f0 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr r1, [pc, #452] @ (384f7c ) │ │ │ │ ldr r2, [pc, #456] @ (384f80 ) │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #452] @ (384f84 ) │ │ │ │ adds r1, #128 @ 0x80 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #452] @ (384f88 ) │ │ │ │ add r2, pc │ │ │ │ add r6, pc │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [pc, #444] @ (384f8c ) │ │ │ │ ldr.w r2, [r4, #752] @ 0x2f0 │ │ │ │ mov r7, r0 │ │ │ │ ldr.w r1, [r4, #1124] @ 0x464 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr.w r0, [r2, #928] @ 0x3a0 │ │ │ │ str r3, [sp, #20] │ │ │ │ @@ -379154,15 +379158,15 @@ │ │ │ │ orrs r3, r4 │ │ │ │ str.w r3, [r2, #924] @ 0x39c │ │ │ │ ldr r3, [r7, #112] @ 0x70 │ │ │ │ blx r3 │ │ │ │ mov r1, r5 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -379282,60 +379286,60 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 384ed0 │ │ │ │ ldr r0, [pc, #120] @ (384fd8 ) │ │ │ │ ldr.w r1, [fp, #1108] @ 0x454 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ b.n 384ed0 │ │ │ │ ldr.w sl, [pc, #104] @ 384fdc │ │ │ │ mov.w r8, #5 │ │ │ │ add sl, pc │ │ │ │ b.n 384e72 │ │ │ │ - strh r2, [r2, #26] │ │ │ │ + strh r2, [r5, #26] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - @ instruction: 0xfb100053 │ │ │ │ + @ instruction: 0xfb280053 │ │ │ │ subs r6, #118 @ 0x76 │ │ │ │ lsls r4, r4, #3 │ │ │ │ - @ instruction: 0xfb2c0053 │ │ │ │ + @ instruction: 0xfb440053 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6, #22 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #76 @ 0x4c │ │ │ │ + subs r1, #100 @ 0x64 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xfbda0053 │ │ │ │ - @ instruction: 0xfbda0053 │ │ │ │ - @ instruction: 0xfbd60053 │ │ │ │ - @ instruction: 0xfbd60053 │ │ │ │ - @ instruction: 0xfbda0053 │ │ │ │ - @ instruction: 0xfbda0053 │ │ │ │ - mrc2 0, 2, r0, cr8, cr3, {2} │ │ │ │ - subs r0, #168 @ 0xa8 │ │ │ │ + @ instruction: 0xfbf20053 │ │ │ │ + @ instruction: 0xfbf20053 │ │ │ │ + @ instruction: 0xfbee0053 │ │ │ │ + @ instruction: 0xfbee0053 │ │ │ │ + @ instruction: 0xfbf20053 │ │ │ │ + @ instruction: 0xfbf20053 │ │ │ │ + mrc2 0, 3, r0, cr0, cr3, {2} │ │ │ │ + subs r0, #192 @ 0xc0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r0, #162 @ 0xa2 │ │ │ │ + subs r0, #186 @ 0xba │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r0, #154 @ 0x9a │ │ │ │ + subs r0, #178 @ 0xb2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r0, #148 @ 0x94 │ │ │ │ + subs r0, #172 @ 0xac │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r0, #140 @ 0x8c │ │ │ │ + subs r0, #164 @ 0xa4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r0, #134 @ 0x86 │ │ │ │ + subs r0, #158 @ 0x9e │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r0, #128 @ 0x80 │ │ │ │ + subs r0, #152 @ 0x98 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r0, #116 @ 0x74 │ │ │ │ + subs r0, #140 @ 0x8c │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb340053 │ │ │ │ - @ instruction: 0xfad80053 │ │ │ │ + @ instruction: 0xfb4c0053 │ │ │ │ + @ instruction: 0xfaf00053 │ │ │ │ stmdb sp!, {r4, r5, r6, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r5, [pc, #332] @ (385140 ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ ldr r4, [pc, #332] @ (385144 ) │ │ │ │ @@ -379350,25 +379354,25 @@ │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 732eb4 │ │ │ │ - bl 72efbc │ │ │ │ + bl 732ebc │ │ │ │ + bl 72efc4 │ │ │ │ add.w r1, r5, #96 @ 0x60 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ movs r3, #242 @ 0xf2 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r2, [pc, #296] @ (385154 ) │ │ │ │ ldr r1, [pc, #296] @ (385158 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r3, [r0, #752] @ 0x2f0 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r2, [r3, #928] @ 0x3a0 │ │ │ │ lsls r2, r2, #29 │ │ │ │ bmi.n 38507e │ │ │ │ ldr.w r2, [r0, #1140] @ 0x474 │ │ │ │ ldr.w r3, [r0, #1124] @ 0x464 │ │ │ │ @@ -379450,32 +379454,32 @@ │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop.w │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r2, #8] │ │ │ │ + strh r4, [r5, #8] │ │ │ │ lsls r7, r4, #1 │ │ │ │ subs r4, #56 @ 0x38 │ │ │ │ lsls r4, r4, #3 │ │ │ │ - adds r7, #164 @ 0xa4 │ │ │ │ + adds r7, #188 @ 0xbc │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r1, #30] │ │ │ │ + strh r2, [r4, #30] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh.w r0, [r6, #83] @ 0x53 │ │ │ │ - str??.w r0, [ip, #83] @ 0x53 │ │ │ │ + ldrh.w r0, [lr, #83] @ 0x53 │ │ │ │ + vst4.16 {d0-d3}, [r4 :64], r3 │ │ │ │ subs r3, #214 @ 0xd6 │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r3, #70 @ 0x46 │ │ │ │ lsls r4, r4, #3 │ │ │ │ - vld1.8 @ instruction: 0xf9a40053 │ │ │ │ - ldrsh.w r0, [r6, #83] @ 0x53 │ │ │ │ + ldrsh.w r0, [ip, #83] @ 0x53 │ │ │ │ + vst1.8 @ instruction: 0xf9ce0053 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [pc, #552] @ (3853a8 ) │ │ │ │ sub sp, #100 @ 0x64 │ │ │ │ ldr r3, [pc, #552] @ (3853ac ) │ │ │ │ @@ -379503,15 +379507,15 @@ │ │ │ │ ldrd r0, r1, [sp, #84] @ 0x54 │ │ │ │ strd r2, r3, [sp, #56] @ 0x38 │ │ │ │ strd r2, r3, [sp, #64] @ 0x40 │ │ │ │ ite ne │ │ │ │ movne.w fp, #21 │ │ │ │ moveq.w fp, #10 │ │ │ │ stmia.w r5, {r0, r1} │ │ │ │ - bl 883478 │ │ │ │ + bl 883480 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 3851f4 │ │ │ │ ldr r3, [pc, #460] @ (3853b4 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -379550,15 +379554,15 @@ │ │ │ │ strd r8, r9, [sp, #24] │ │ │ │ mov r0, r7 │ │ │ │ mov.w r8, #1 │ │ │ │ mov.w r9, #0 │ │ │ │ strd r8, r9, [sp, #16] │ │ │ │ bl 537f78 │ │ │ │ mov r5, r0 │ │ │ │ - bl 883478 │ │ │ │ + bl 883480 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38538a │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 3852c0 │ │ │ │ cmp r5, #0 │ │ │ │ @@ -379597,27 +379601,27 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 385272 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #228] @ (3853bc ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r0, r3 │ │ │ │ - bl 87b354 │ │ │ │ + bl 87b35c │ │ │ │ b.n 385272 │ │ │ │ ldrb r3, [r2, #25] │ │ │ │ cbz r3, 385330 │ │ │ │ ldrb r3, [r2, #20] │ │ │ │ cbz r3, 385330 │ │ │ │ ldr r0, [r2, #32] │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ bl 537a00 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ strb r3, [r2, #0] │ │ │ │ - bl 883478 │ │ │ │ + bl 883480 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 38538a │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 385276 │ │ │ │ @@ -379629,15 +379633,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 385276 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #152] @ (3853bc ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r0, r3 │ │ │ │ - bl 87b354 │ │ │ │ + bl 87b35c │ │ │ │ b.n 385276 │ │ │ │ ldrb r3, [r2, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38522e │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ bl 52d920 │ │ │ │ @@ -379664,15 +379668,15 @@ │ │ │ │ ldr r0, [pc, #92] @ (3853cc ) │ │ │ │ add r1, pc │ │ │ │ ldrd r2, r3, [r6, #-8] │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #260 @ 0x104 │ │ │ │ add sp, #100 @ 0x64 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #68] @ (3853d0 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #68] @ (3853d4 ) │ │ │ │ ldr r0, [pc, #68] @ (3853d8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -379696,22 +379700,22 @@ │ │ │ │ lsls r4, r4, #3 │ │ │ │ movs r1, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #224 @ 0xe0 │ │ │ │ lsls r4, r4, #3 │ │ │ │ - ldrb r4, [r3, #22] │ │ │ │ + ldrb r4, [r6, #22] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - @ instruction: 0xf7e20053 │ │ │ │ - ldrb r2, [r7, #21] │ │ │ │ + @ instruction: 0xf7fa0053 │ │ │ │ + ldrb r2, [r2, #22] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cpsid a │ │ │ │ + @ instruction: 0xb68c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xb688 │ │ │ │ + @ instruction: 0xb6a0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r6, [pc, #300] @ (38551c ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -379722,49 +379726,49 @@ │ │ │ │ add r5, pc │ │ │ │ mov r2, r6 │ │ │ │ add.w r3, r5, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #242 @ 0xf2 │ │ │ │ mov r9, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #280] @ (385528 ) │ │ │ │ add r0, pc │ │ │ │ ldrb.w r1, [r4, #1100] @ 0x44c │ │ │ │ blx 28b698 │ │ │ │ mov r1, r0 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #268] @ (38552c ) │ │ │ │ add r0, pc │ │ │ │ blx 28b698 │ │ │ │ str r0, [sp, #16] │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 385502 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr r7, [pc, #248] @ (385530 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [pc, #248] @ (385534 ) │ │ │ │ ldr r6, [pc, #252] @ (385538 ) │ │ │ │ add.w r3, r5, #128 @ 0x80 │ │ │ │ add r7, pc │ │ │ │ add r1, pc │ │ │ │ add r6, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ add.w r5, r5, #304 @ 0x130 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov fp, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r1, r4, #1104 @ 0x450 │ │ │ │ bl 339444 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w sl, [pc, #204] @ 38553c │ │ │ │ bl 382f9c │ │ │ │ ldr r1, [pc, #200] @ (385540 ) │ │ │ │ @@ -379785,15 +379789,15 @@ │ │ │ │ str r0, [sp, #20] │ │ │ │ bl 52bba8 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [sp, #20] │ │ │ │ bl 3394f4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldrd r0, r1, [fp, #120] @ 0x78 │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ add.w r2, sl, #528 @ 0x210 │ │ │ │ mov r1, r4 │ │ │ │ @@ -379802,15 +379806,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ bl 52bba8 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r9 │ │ │ │ movs r3, #19 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r1, r4, #928 @ 0x3a0 │ │ │ │ bl 3394f4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 28b964 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -379819,32 +379823,32 @@ │ │ │ │ add.w r3, r5, #280 @ 0x118 │ │ │ │ ldr r1, [pc, #60] @ (385548 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1428 @ 0x594 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 3854f0 │ │ │ │ - @ instruction: 0xf4de0053 │ │ │ │ - ldrb r4, [r2, #20] │ │ │ │ + @ instruction: 0xf4f60053 │ │ │ │ + ldrb r4, [r5, #20] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds.w r0, ip, #13828096 @ 0xd30000 │ │ │ │ - @ instruction: 0xf7640053 │ │ │ │ - @ instruction: 0xf7680053 │ │ │ │ - b.n 3857e4 │ │ │ │ - lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xf4b20053 │ │ │ │ + @ instruction: 0xf5340053 │ │ │ │ + @ instruction: 0xf77c0053 │ │ │ │ + @ instruction: 0xf7800053 │ │ │ │ b.n 385814 │ │ │ │ lsls r2, r2, #1 │ │ │ │ + @ instruction: 0xf4ca0053 │ │ │ │ + b.n 385844 │ │ │ │ + lsls r2, r2, #1 │ │ │ │ movs r6, #20 │ │ │ │ lsls r2, r2, #3 │ │ │ │ - @ instruction: 0xf73e0053 │ │ │ │ - @ instruction: 0xf6840053 │ │ │ │ - rsb r0, r0, #13828096 @ 0xd30000 │ │ │ │ + @ instruction: 0xf7560053 │ │ │ │ + @ instruction: 0xf69c0053 │ │ │ │ + rsbs r0, r8, #13828096 @ 0xd30000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r6, [pc, #536] @ (385778 ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ ldr r2, [pc, #536] @ (38577c ) │ │ │ │ @@ -379853,35 +379857,35 @@ │ │ │ │ add r6, pc │ │ │ │ add.w r3, r6, #304 @ 0x130 │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r7, [pc, #520] @ (385784 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [pc, #516] @ (385788 ) │ │ │ │ add r7, pc │ │ │ │ mov r2, r7 │ │ │ │ add.w r3, r6, #84 @ 0x54 │ │ │ │ add r4, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ adds r6, #128 @ 0x80 │ │ │ │ mov sl, r0 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ mov r1, r4 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, sl, #920 @ 0x398 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r7, #120] @ 0x78 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr.w r3, [r7, #136] @ 0x88 │ │ │ │ str r3, [sp, #32] │ │ │ │ @@ -379921,27 +379925,27 @@ │ │ │ │ mov r3, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ b.n 385678 │ │ │ │ mov r3, r9 │ │ │ │ sub.w r0, r6, #760 @ 0x2f8 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 734e7c │ │ │ │ + bl 734e84 │ │ │ │ ldr r2, [pc, #360] @ (385798 ) │ │ │ │ mov r1, r0 │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ sub.w r0, r6, #760 @ 0x2f8 │ │ │ │ cbz r1, 38569c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r4, fp │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #344] @ (38579c ) │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r1, r7 │ │ │ │ bl 3397a4 │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cbz r1, 38569c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ @@ -379955,15 +379959,15 @@ │ │ │ │ cmp r2, fp │ │ │ │ ble.n 3856b2 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r2, sl │ │ │ │ mov r3, r7 │ │ │ │ sub.w r0, r6, #760 @ 0x2f8 │ │ │ │ ldrb.w r4, [r8, #108] @ 0x6c │ │ │ │ - bl 73594c │ │ │ │ + bl 735954 │ │ │ │ ldr r1, [pc, #276] @ (3857a0 ) │ │ │ │ mov r2, fp │ │ │ │ cmp r4, fp │ │ │ │ ite le │ │ │ │ movle r4, #5 │ │ │ │ movgt r4, #1 │ │ │ │ add r1, pc │ │ │ │ @@ -380041,44 +380045,44 @@ │ │ │ │ ldr r1, [pc, #88] @ (3857b8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #320 @ 0x140 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1252 @ 0x4e4 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 38569c │ │ │ │ nop │ │ │ │ - ldrb r6, [r4, #14] │ │ │ │ + ldrb r6, [r7, #14] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - b.n 3857d4 │ │ │ │ - lsls r2, r2, #1 │ │ │ │ b.n 385804 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xf3520053 │ │ │ │ + b.n 385834 │ │ │ │ + lsls r2, r2, #1 │ │ │ │ bfi r0, sl, #1, #19 │ │ │ │ + usat r0, #19, r2, lsl #1 │ │ │ │ movs r4, #190 @ 0xbe │ │ │ │ lsls r2, r2, #3 │ │ │ │ - ldrb r0, [r0, #12] │ │ │ │ + ldrb r0, [r3, #12] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r4, #134 @ 0x86 │ │ │ │ + cmp r4, #158 @ 0x9e │ │ │ │ lsls r6, r2, #1 │ │ │ │ - svc 100 @ 0x64 │ │ │ │ + svc 124 @ 0x7c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - svc 108 @ 0x6c │ │ │ │ + svc 132 @ 0x84 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xf53a0053 │ │ │ │ - @ instruction: 0xf4fe0053 │ │ │ │ + adcs.w r0, r2, #13828096 @ 0xd30000 │ │ │ │ + adds.w r0, r6, #13828096 @ 0xd30000 │ │ │ │ movs r3, #94 @ 0x5e │ │ │ │ lsls r2, r2, #3 │ │ │ │ - eors.w r0, sl, #13828096 @ 0xd30000 │ │ │ │ - ldrb r4, [r5, #6] │ │ │ │ + @ instruction: 0xf4b20053 │ │ │ │ + ldrb r4, [r0, #7] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - eor.w r0, lr, #13828096 @ 0xd30000 │ │ │ │ - bfi r0, r6, #1, #19 │ │ │ │ + @ instruction: 0xf4a60053 │ │ │ │ + @ instruction: 0xf37e0053 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r2, [pc, #908] @ (385b60 ) │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -380100,25 +380104,25 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ bic.w r3, r3, #7864320 @ 0x780000 │ │ │ │ orr.w r3, r3, #7340032 @ 0x700000 │ │ │ │ str.w r3, [r0, #1128] @ 0x468 │ │ │ │ movs r3, #4 │ │ │ │ str r3, [sp, #32] │ │ │ │ mov r0, r5 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr r3, [pc, #852] @ (385b6c ) │ │ │ │ ldr r2, [pc, #852] @ (385b70 ) │ │ │ │ ldr r1, [pc, #856] @ (385b74 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr.w r3, [r4, #752] @ 0x2f0 │ │ │ │ movs r2, #0 │ │ │ │ strb.w r2, [sp, #51] @ 0x33 │ │ │ │ ldr.w r3, [r3, #928] @ 0x3a0 │ │ │ │ ubfx r3, r3, #2, #1 │ │ │ │ cmp r3, #0 │ │ │ │ itete eq │ │ │ │ @@ -380301,15 +380305,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [pc, #272] @ (385b88 ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [pc, #272] @ (385b8c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3858ac │ │ │ │ ldr.w r0, [r4, #1096] @ 0x448 │ │ │ │ bl 383658 │ │ │ │ ldr.w r3, [r5, #1108] @ 0x454 │ │ │ │ b.n 3858f0 │ │ │ │ ldr r3, [pc, #236] @ (385b80 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ @@ -380325,15 +380329,15 @@ │ │ │ │ ldr.w r3, [sl, #1108] @ 0x454 │ │ │ │ ldr r1, [pc, #224] @ (385b90 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ ldr r0, [pc, #224] @ (385b94 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3859ae │ │ │ │ ldr.w r3, [r4, #1180] @ 0x49c │ │ │ │ bfc r3, #16, #13 │ │ │ │ str.w r3, [r4, #1180] @ 0x49c │ │ │ │ b.n 385962 │ │ │ │ ldr.w r0, [r4, #1096] @ 0x448 │ │ │ │ add.w r6, r4, r6, lsl #2 │ │ │ │ @@ -380355,15 +380359,15 @@ │ │ │ │ bpl.w 3858ce │ │ │ │ ldr r1, [pc, #144] @ (385b98 ) │ │ │ │ ldr r0, [pc, #144] @ (385b9c ) │ │ │ │ add r1, pc │ │ │ │ ldrd r2, r3, [r5, #-8] │ │ │ │ add.w r1, r1, #340 @ 0x154 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3858ce │ │ │ │ ldr r2, [pc, #96] @ (385b80 ) │ │ │ │ ldr.w r2, [r9, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 385aea │ │ │ │ ldr r2, [pc, #88] @ (385b84 ) │ │ │ │ @@ -380375,15 +380379,15 @@ │ │ │ │ uxtb r3, r3 │ │ │ │ ldr r0, [pc, #104] @ (385ba4 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #1 │ │ │ │ add r0, pc │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldrb.w r0, [sp, #51] @ 0x33 │ │ │ │ ldr.w r3, [r6, #1108] @ 0x454 │ │ │ │ b.n 385aea │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ @@ -380391,37 +380395,37 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #100 @ 0x64 │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #88 @ 0x58 │ │ │ │ lsls r4, r4, #3 │ │ │ │ - ldrb r0, [r6, #3] │ │ │ │ + ldrb r0, [r1, #4] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - @ instruction: 0xf0b40053 │ │ │ │ - @ instruction: 0xf0d20053 │ │ │ │ + @ instruction: 0xf0cc0053 │ │ │ │ + @ instruction: 0xf0ea0053 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #62 @ 0x3e │ │ │ │ lsls r4, r4, #3 │ │ │ │ movs r7, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r0, #22] │ │ │ │ + ldrh r6, [r3, #22] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - sub.w r0, r8, #83 @ 0x53 │ │ │ │ - strh r4, [r7, #32] │ │ │ │ + rsb r0, r0, #83 @ 0x53 │ │ │ │ + strh r4, [r2, #34] @ 0x22 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - sbc.w r0, lr, #83 @ 0x53 │ │ │ │ - strb r2, [r0, #24] │ │ │ │ + @ instruction: 0xf1860053 │ │ │ │ + strb r2, [r3, #24] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - @ instruction: 0xf13c0053 │ │ │ │ - @ instruction: 0xf12e0053 │ │ │ │ - @ instruction: 0xf0e60053 │ │ │ │ + adcs.w r0, r4, #83 @ 0x53 │ │ │ │ + adc.w r0, r6, #83 @ 0x53 │ │ │ │ + @ instruction: 0xf0fe0053 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #440] @ (385d74 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #440] @ (385d78 ) │ │ │ │ @@ -380432,26 +380436,26 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #436] @ (385d80 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ mov r7, r3 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 732eb4 │ │ │ │ - bl 72efbc │ │ │ │ + bl 732ebc │ │ │ │ + bl 72efc4 │ │ │ │ ldr r2, [pc, #420] @ (385d84 ) │ │ │ │ ldr r1, [pc, #420] @ (385d88 ) │ │ │ │ add.w r3, r5, #96 @ 0x60 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #242 @ 0xf2 │ │ │ │ mov r8, r2 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #752] @ 0x2f0 │ │ │ │ ldr.w r3, [r0, #928] @ 0x3a0 │ │ │ │ lsls r3, r3, #29 │ │ │ │ bmi.n 385c56 │ │ │ │ cmp r6, #2 │ │ │ │ beq.n 385c6e │ │ │ │ @@ -380515,21 +380519,21 @@ │ │ │ │ strpl.w r3, [r4, #1128] @ 0x468 │ │ │ │ b.n 385c3a │ │ │ │ ldr.w r3, [r4, #1144] @ 0x478 │ │ │ │ adds r5, #128 @ 0x80 │ │ │ │ orr.w r3, r3, #65536 @ 0x10000 │ │ │ │ orr.w r3, r3, #148 @ 0x94 │ │ │ │ str.w r3, [r4, #1144] @ 0x478 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr r1, [pc, #184] @ (385d90 ) │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr.w r3, [r4, #1144] @ 0x478 │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 385c40 │ │ │ │ ldr.w r1, [r4, #752] @ 0x2f0 │ │ │ │ movs r5, #1 │ │ │ │ ldrb.w r2, [r4, #1100] @ 0x44c │ │ │ │ @@ -380537,15 +380541,15 @@ │ │ │ │ ldr.w r3, [r1, #924] @ 0x39c │ │ │ │ lsl.w r2, r5, r2 │ │ │ │ orrs r3, r2 │ │ │ │ str.w r3, [r1, #924] @ 0x39c │ │ │ │ ldr r3, [r6, #112] @ 0x70 │ │ │ │ blx r3 │ │ │ │ mov r1, r5 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ b.n 385c40 │ │ │ │ ldr.w r3, [r4, #1148] @ 0x47c │ │ │ │ lsls r6, r3, #22 │ │ │ │ bpl.n 385d5c │ │ │ │ ldrh.w r3, [r4, #1154] @ 0x482 │ │ │ │ ldr.w r1, [r4, #1184] @ 0x4a0 │ │ │ │ ldr.w r2, [r4, #1168] @ 0x490 │ │ │ │ @@ -380559,41 +380563,41 @@ │ │ │ │ str.w r3, [r4, #1192] @ 0x4a8 │ │ │ │ bl 383718 │ │ │ │ b.n 385c40 │ │ │ │ ldr r0, [pc, #68] @ (385d94 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r1, r5, #360 @ 0x168 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 385c68 │ │ │ │ ldr r3, [pc, #44] @ (385d8c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.n 385c68 │ │ │ │ ldr r0, [pc, #48] @ (385d98 ) │ │ │ │ add.w r1, r5, #360 @ 0x168 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 385c68 │ │ │ │ - strb r4, [r1, #21] │ │ │ │ + strb r4, [r4, #21] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r3, #224 @ 0xe0 │ │ │ │ + cmp r3, #248 @ 0xf8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r6, [r0, #0] │ │ │ │ + ldrb r6, [r3, #0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ adds r0, #108 @ 0x6c │ │ │ │ lsls r4, r4, #3 │ │ │ │ - stcl 0, cr0, [ip], #332 @ 0x14c │ │ │ │ - ldc 0, cr0, [r0, #-332]! @ 0xfffffeb4 │ │ │ │ + stc 0, cr0, [r4, #-332] @ 0xfffffeb4 │ │ │ │ + stcl 0, cr0, [r8, #-332] @ 0xfffffeb4 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldc 0, cr0, [r8], {83} @ 0x53 │ │ │ │ - vqadd.s8 q8, q6, │ │ │ │ - vqadd.s8 q0, q6, │ │ │ │ + ldc 0, cr0, [r0], #-332 @ 0xfffffeb4 │ │ │ │ + vqadd.s32 q8, q2, │ │ │ │ + vqadd.s32 q0, q2, │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr.w r2, [pc, #2256] @ 386680 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ ldr.w r3, [pc, #2256] @ 386684 │ │ │ │ @@ -380616,23 +380620,23 @@ │ │ │ │ movne.w fp, #5 │ │ │ │ moveq.w fp, #4 │ │ │ │ movne r5, #6 │ │ │ │ moveq r5, #5 │ │ │ │ ite ne │ │ │ │ movne r7, #21 │ │ │ │ moveq r7, #10 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr.w r2, [pc, #2196] @ 386690 │ │ │ │ ldr.w r1, [pc, #2196] @ 386694 │ │ │ │ add.w r3, sl, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr.w r3, [r4, #752] @ 0x2f0 │ │ │ │ ldr.w r3, [r3, #928] @ 0x3a0 │ │ │ │ ubfx r3, r3, #2, #1 │ │ │ │ add.w r2, r4, r3, lsl #2 │ │ │ │ ldr.w r2, [r2, #1128] @ 0x468 │ │ │ │ tst.w r2, #960 @ 0x3c0 │ │ │ │ beq.n 385e3a │ │ │ │ @@ -380723,25 +380727,25 @@ │ │ │ │ tst.w r3, #4194304 @ 0x400000 │ │ │ │ bic.w r3, r3, #7864320 @ 0x780000 │ │ │ │ ite ne │ │ │ │ movne.w r2, #5242880 @ 0x500000 │ │ │ │ moveq.w r2, #4718592 @ 0x480000 │ │ │ │ orrs r3, r2 │ │ │ │ str.w r3, [r4, #1128] @ 0x468 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr.w r3, [pc, #1864] @ 3866a4 │ │ │ │ ldr.w r2, [pc, #1864] @ 3866a8 │ │ │ │ ldr.w r1, [pc, #1864] @ 3866ac │ │ │ │ add r3, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr.w r3, [r4, #752] @ 0x2f0 │ │ │ │ ldr.w r3, [r3, #928] @ 0x3a0 │ │ │ │ lsls r1, r3, #29 │ │ │ │ itt pl │ │ │ │ movpl r2, #8 │ │ │ │ ldrpl.w r3, [r4, #1128] @ 0x468 │ │ │ │ bmi.w 386226 │ │ │ │ @@ -380806,15 +380810,15 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 38667a │ │ │ │ ldr.w r0, [pc, #1632] @ 3866b4 │ │ │ │ add.w r1, sl, #392 @ 0x188 │ │ │ │ add r0, pc │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ ldr.w r3, [r0, #140] @ 0x8c │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldrb r1, [r0, #0] │ │ │ │ b.n 385f9e │ │ │ │ ldr.w r2, [r4, #1116] @ 0x45c │ │ │ │ lsls r0, r2, #9 │ │ │ │ @@ -380857,25 +380861,25 @@ │ │ │ │ bicmi.w r3, r3, #7864320 @ 0x780000 │ │ │ │ bicpl.w r3, r3, #7864320 @ 0x780000 │ │ │ │ itete mi │ │ │ │ orrmi.w r3, r3, #6291456 @ 0x600000 │ │ │ │ orrpl.w r3, r3, #6291456 @ 0x600000 │ │ │ │ strmi.w r3, [r4, #1116] @ 0x45c │ │ │ │ strpl.w r3, [r4, #1128] @ 0x468 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr.w r3, [pc, #1444] @ 3866b8 │ │ │ │ ldr.w r2, [pc, #1444] @ 3866bc │ │ │ │ ldr.w r1, [pc, #1444] @ 3866c0 │ │ │ │ add r3, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr.w r3, [r4, #752] @ 0x2f0 │ │ │ │ mov sl, r0 │ │ │ │ ldr.w r3, [r3, #928] @ 0x3a0 │ │ │ │ ubfx r3, r3, #2, #1 │ │ │ │ cmp r3, #0 │ │ │ │ itete eq │ │ │ │ moveq.w ip, #5 │ │ │ │ @@ -380928,15 +380932,15 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r3, fp │ │ │ │ ldr.w r1, [pc, #1276] @ 3866c8 │ │ │ │ mov r2, r7 │ │ │ │ ldr.w r0, [pc, #1272] @ 3866cc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldrb.w r1, [r9, r5] │ │ │ │ b.n 386182 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3862e6 │ │ │ │ ldr.w r3, [r4, #1116] @ 0x45c │ │ │ │ bic.w r3, r3, #7864320 @ 0x780000 │ │ │ │ orr.w r3, r3, #4194304 @ 0x400000 │ │ │ │ @@ -381013,15 +381017,15 @@ │ │ │ │ ldr.w r3, [r7, #1108] @ 0x454 │ │ │ │ ldr r0, [pc, #1020] @ (3866d0 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ ldr r1, [pc, #1020] @ (3866d4 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldrb.w r1, [sp, #51] @ 0x33 │ │ │ │ b.n 38626a │ │ │ │ ldr.w r3, [r4, #1128] @ 0x468 │ │ │ │ bic.w r3, r3, #7864320 @ 0x780000 │ │ │ │ orr.w r3, r3, #4194304 @ 0x400000 │ │ │ │ str.w r3, [r4, #1128] @ 0x468 │ │ │ │ ldr.w r3, [r5, #1108] @ 0x454 │ │ │ │ @@ -381203,15 +381207,15 @@ │ │ │ │ str.w r2, [ip, #1108] @ 0x454 │ │ │ │ b.n 386450 │ │ │ │ ldr r1, [pc, #476] @ (386704 ) │ │ │ │ ldr r0, [pc, #480] @ (386708 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #416 @ 0x1a0 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr.w r3, [r4, #752] @ 0x2f0 │ │ │ │ b.n 385e9c │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 386598 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 3865c6 │ │ │ │ lsls r3, r0, #23 │ │ │ │ @@ -381293,15 +381297,15 @@ │ │ │ │ uxtb r1, r1 │ │ │ │ ldr r0, [pc, #340] @ (386748 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #1 │ │ │ │ ldr r1, [pc, #336] @ (38674c ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr.w r1, [r7, #1108] @ 0x454 │ │ │ │ b.n 3864ec │ │ │ │ ldr r3, [pc, #324] @ (386750 ) │ │ │ │ ldr r2, [pc, #328] @ (386754 ) │ │ │ │ ldr.w r9, [pc, #328] @ 386758 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ @@ -381326,15 +381330,15 @@ │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr.w r2, [r2, #1108] @ 0x454 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [r2, #1108] @ 0x454 │ │ │ │ mov r2, sl │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3863d2 │ │ │ │ ldr r1, [pc, #268] @ (386764 ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r3, [pc, #268] @ (386768 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ add r3, pc │ │ │ │ @@ -381352,117 +381356,117 @@ │ │ │ │ b.n 386378 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r6, #132 @ 0x84 │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r0, #13] │ │ │ │ + strb r2, [r3, #13] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r6, #112 @ 0x70 │ │ │ │ lsls r4, r4, #3 │ │ │ │ - @ instruction: 0xead00053 │ │ │ │ - @ instruction: 0xeaec0053 │ │ │ │ + @ instruction: 0xeae80053 │ │ │ │ + add.w r0, r4, r3, lsr #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #58 @ 0x3a │ │ │ │ lsls r4, r4, #3 │ │ │ │ - strb r0, [r5, #6] │ │ │ │ + strb r0, [r0, #7] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strd r0, r0, [ip, #-332]! @ 0x14c │ │ │ │ - @ instruction: 0xe98a0053 │ │ │ │ + @ instruction: 0xe9840053 │ │ │ │ + @ instruction: 0xe9a20053 │ │ │ │ cmp r3, #252 @ 0xfc │ │ │ │ lsls r4, r4, #3 │ │ │ │ - ldc 0, cr0, [lr], {83} @ 0x53 │ │ │ │ - ldr r6, [r5, #124] @ 0x7c │ │ │ │ + ldc 0, cr0, [r6], #332 @ 0x14c │ │ │ │ + strb r6, [r0, #0] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - b.n 386624 │ │ │ │ + b.n 386654 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 386664 │ │ │ │ + b.n 386694 │ │ │ │ lsls r3, r2, #1 │ │ │ │ movs r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r5, #26] │ │ │ │ + strh r4, [r0, #28] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xeb8e0053 │ │ │ │ - eor.w r0, ip, r3, lsr #1 │ │ │ │ - ldrb r6, [r2, #16] │ │ │ │ + sub.w r0, r6, r3, lsr #1 │ │ │ │ + @ instruction: 0xeaa40053 │ │ │ │ + ldrb r6, [r5, #16] │ │ │ │ lsls r3, r3, #1 │ │ │ │ adds r3, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ - strd r0, r0, [r8, #-332]! @ 0x14c │ │ │ │ - movs r4, #88 @ 0x58 │ │ │ │ + @ instruction: 0xe9800053 │ │ │ │ + movs r4, #112 @ 0x70 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrd r0, r0, [r4, #-332] @ 0x14c │ │ │ │ - ldrd r0, r0, [sl, #-332] @ 0x14c │ │ │ │ - ldrd r0, r0, [lr, #-332] @ 0x14c │ │ │ │ - ldrd r0, r0, [sl, #-332] @ 0x14c │ │ │ │ - ldrd r0, r0, [r2, #-332] @ 0x14c │ │ │ │ - strd r0, r0, [ip, #-332] @ 0x14c │ │ │ │ - b.n 3864ac │ │ │ │ + strd r0, r0, [ip, #-332]! @ 0x14c │ │ │ │ + ldrd r0, r0, [r2, #-332]! @ 0x14c │ │ │ │ + ldrd r0, r0, [r6, #-332]! @ 0x14c │ │ │ │ + ldrd r0, r0, [r2, #-332]! @ 0x14c │ │ │ │ + strd r0, r0, [sl, #-332]! @ 0x14c │ │ │ │ + strd r0, r0, [r4, #-332]! @ 0x14c │ │ │ │ + b.n 3864dc │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrd r0, r0, [r8, #-332] @ 0x14c │ │ │ │ - ldr r4, [r4, #60] @ 0x3c │ │ │ │ + ldrd r0, r0, [r0, #-332]! @ 0x14c │ │ │ │ + ldr r4, [r7, #60] @ 0x3c │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strd r0, r0, [r6], #-332 @ 0x14c │ │ │ │ - movs r2, #108 @ 0x6c │ │ │ │ + ldrd r0, r0, [lr], #-332 @ 0x14c │ │ │ │ + movs r2, #132 @ 0x84 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r2, #96 @ 0x60 │ │ │ │ + movs r2, #120 @ 0x78 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r2, #90 @ 0x5a │ │ │ │ + movs r2, #114 @ 0x72 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r2, #82 @ 0x52 │ │ │ │ + movs r2, #106 @ 0x6a │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r2, #74 @ 0x4a │ │ │ │ + movs r2, #98 @ 0x62 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r2, #66 @ 0x42 │ │ │ │ + movs r2, #90 @ 0x5a │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r2, #56 @ 0x38 │ │ │ │ + movs r2, #80 @ 0x50 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 3865c0 │ │ │ │ + b.n 3865f0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 3865c8 │ │ │ │ + b.n 3865f8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r2, #40 @ 0x28 │ │ │ │ + movs r2, #64 @ 0x40 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r2, #20 │ │ │ │ + movs r2, #44 @ 0x2c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r2, #10 │ │ │ │ + movs r2, #34 @ 0x22 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 386588 │ │ │ │ + b.n 3865b8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r1, #236 @ 0xec │ │ │ │ + movs r2, #4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 386520 │ │ │ │ + b.n 386550 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 386620 │ │ │ │ + b.n 386650 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 386438 │ │ │ │ + b.n 386468 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 3864c4 │ │ │ │ + b.n 3864f4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 3864e4 │ │ │ │ + b.n 386514 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r1, #166 @ 0xa6 │ │ │ │ + movs r1, #190 @ 0xbe │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 3864a8 │ │ │ │ + b.n 3864d8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 386538 │ │ │ │ + b.n 386568 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r1, #96 @ 0x60 │ │ │ │ + movs r1, #120 @ 0x78 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 38643c │ │ │ │ + b.n 38646c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r1, #78 @ 0x4e │ │ │ │ + movs r1, #102 @ 0x66 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 386414 │ │ │ │ + b.n 386444 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 386420 │ │ │ │ + b.n 386450 │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #752] @ 0x2f0 │ │ │ │ @@ -381472,25 +381476,25 @@ │ │ │ │ mov r7, r2 │ │ │ │ ldr.w r3, [r0, #928] @ 0x3a0 │ │ │ │ add r5, pc │ │ │ │ ldr.w r9, [sp, #64] @ 0x40 │ │ │ │ ldrd r6, sl, [sp, #56] @ 0x38 │ │ │ │ lsls r3, r3, #29 │ │ │ │ bpl.n 386810 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr.w r3, [pc, #2360] @ 3870e8 │ │ │ │ ldr.w r2, [pc, #2360] @ 3870ec │ │ │ │ ldr.w r1, [pc, #2360] @ 3870f0 │ │ │ │ add r3, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr.w r3, [pc, #2344] @ 3870f4 │ │ │ │ mov fp, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 386b1e │ │ │ │ cmp r7, #109 @ 0x6d │ │ │ │ @@ -381506,26 +381510,26 @@ │ │ │ │ ldr.w r0, [pc, #2308] @ 387100 │ │ │ │ mov r3, r8 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #444 @ 0x1bc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 88422c │ │ │ │ - bl 733118 │ │ │ │ + b.w 884234 │ │ │ │ + bl 733120 │ │ │ │ ldr.w r3, [pc, #2284] @ 387104 │ │ │ │ ldr.w r2, [pc, #2284] @ 387108 │ │ │ │ ldr.w r1, [pc, #2284] @ 38710c │ │ │ │ add r3, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr.w r3, [pc, #2240] @ 3870f4 │ │ │ │ mov fp, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 386ae4 │ │ │ │ cmp r7, #41 @ 0x29 │ │ │ │ @@ -381757,15 +381761,15 @@ │ │ │ │ mov r2, r7 │ │ │ │ str.w r9, [sp] │ │ │ │ mov r3, r8 │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr.w r0, [pc, #1548] @ 38711c │ │ │ │ ldrb.w r1, [r4, #1100] @ 0x44c │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 386840 │ │ │ │ ldr.w r3, [pc, #1528] @ 387118 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3867da │ │ │ │ ldr.w r3, [pc, #1480] @ 3870f8 │ │ │ │ @@ -381777,15 +381781,15 @@ │ │ │ │ mov r2, r7 │ │ │ │ str.w r9, [sp] │ │ │ │ mov r3, r8 │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr.w r0, [pc, #1492] @ 387120 │ │ │ │ ldrb.w r1, [r4, #1100] @ 0x44c │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3867da │ │ │ │ lsls r5, r6, #30 │ │ │ │ bmi.w 386f76 │ │ │ │ movw r3, #50175 @ 0xc3ff │ │ │ │ movt r3, #113 @ 0x71 │ │ │ │ ands r3, r6 │ │ │ │ str.w r3, [r4, #1108] @ 0x454 │ │ │ │ @@ -381814,15 +381818,15 @@ │ │ │ │ ldr.w r1, [pc, #1400] @ 387124 │ │ │ │ ldr.w r0, [pc, #1400] @ 387128 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #500 @ 0x1f4 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ ldrb.w r3, [fp, #145] @ 0x91 │ │ │ │ cbz r3, 386bfa │ │ │ │ bic.w r6, r6, #3221225472 @ 0xc0000000 │ │ │ │ bic.w r6, r6, #3 │ │ │ │ str.w r6, [r4, #1256] @ 0x4e8 │ │ │ │ b.n 386b6c │ │ │ │ str.w r6, [r4, #1132] @ 0x46c │ │ │ │ @@ -381862,15 +381866,15 @@ │ │ │ │ lsls r2, r3 │ │ │ │ ldr.w r3, [r1, #924] @ 0x39c │ │ │ │ bic.w r3, r3, r2 │ │ │ │ str.w r3, [r1, #924] @ 0x39c │ │ │ │ ldr.w r3, [fp, #112] @ 0x70 │ │ │ │ blx r3 │ │ │ │ mov r1, r5 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldr.w r3, [r4, #1128] @ 0x468 │ │ │ │ tst.w r3, #24 │ │ │ │ beq.w 386fd4 │ │ │ │ mov r0, r4 │ │ │ │ bl 3857bc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ @@ -382015,15 +382019,15 @@ │ │ │ │ lsls r2, r3 │ │ │ │ ldr.w r3, [r1, #924] @ 0x39c │ │ │ │ bic.w r3, r3, r2 │ │ │ │ str.w r3, [r1, #924] @ 0x39c │ │ │ │ ldr.w r3, [fp, #112] @ 0x70 │ │ │ │ blx r3 │ │ │ │ mov r1, r5 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ b.n 386c6e │ │ │ │ str.w r6, [r4, #1140] @ 0x474 │ │ │ │ b.n 386b6c │ │ │ │ and.w r2, r6, #32768 @ 0x8000 │ │ │ │ cmp r6, #0 │ │ │ │ blt.w 386f84 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -382070,15 +382074,15 @@ │ │ │ │ ldr.w r3, [r0, #924] @ 0x39c │ │ │ │ bic.w r3, r3, r2 │ │ │ │ str.w r3, [r0, #924] @ 0x39c │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r3, [fp, #112] @ 0x70 │ │ │ │ blx r3 │ │ │ │ mov r1, r5 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 386b6c │ │ │ │ ldr.w r3, [r4, #1132] @ 0x46c │ │ │ │ tst.w r3, #24 │ │ │ │ bne.w 386c68 │ │ │ │ b.n 386b6c │ │ │ │ movw r3, #61567 @ 0xf07f │ │ │ │ @@ -382097,15 +382101,15 @@ │ │ │ │ bic.w r3, r3, r2 │ │ │ │ str.w r3, [r1, #924] @ 0x39c │ │ │ │ ldr.w r3, [fp, #112] @ 0x70 │ │ │ │ blx r3 │ │ │ │ mov r1, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ ldr r3, [pc, #436] @ (3870f8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 386b6c │ │ │ │ ldr r1, [pc, #508] @ (38714c ) │ │ │ │ ldr r0, [pc, #512] @ (387150 ) │ │ │ │ @@ -382186,27 +382190,27 @@ │ │ │ │ ldr.w r3, [r0, #924] @ 0x39c │ │ │ │ bic.w r3, r3, r2 │ │ │ │ str.w r3, [r0, #924] @ 0x39c │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r3, [fp, #112] @ 0x70 │ │ │ │ blx r3 │ │ │ │ mov r1, r5 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ ldr r5, [pc, #288] @ (387164 ) │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr r2, [pc, #284] @ (387168 ) │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #284] @ (38716c ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ adds r5, #128 @ 0x80 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr.w r3, [r4, #1144] @ 0x478 │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 386b6c │ │ │ │ ldr.w r1, [r4, #752] @ 0x2f0 │ │ │ │ movs r5, #1 │ │ │ │ ldrb.w r2, [r4, #1100] @ 0x44c │ │ │ │ @@ -382250,112 +382254,112 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #472 @ 0x1d8 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ movs r4, #160 @ 0xa0 │ │ │ │ lsls r4, r4, #3 │ │ │ │ - ldr r2, [r2, #20] │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - b.n 38731c │ │ │ │ + b.n 38734c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 387358 │ │ │ │ + b.n 387388 │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r1, #16] │ │ │ │ + ldr r6, [r4, #16] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ble.n 387074 │ │ │ │ + ble.n 3870a4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r4, [r5, #12] │ │ │ │ + ldr r4, [r0, #16] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - b.n 38726c │ │ │ │ + b.n 38729c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 3872a8 │ │ │ │ + b.n 3872d8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ + ldr r2, [r0, #12] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ble.n 3871c0 │ │ │ │ + ble.n 3871f0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ mvns r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 38763c │ │ │ │ + b.n 38766c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 3875cc │ │ │ │ + b.n 3875fc │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r2, [r3, #84] @ 0x54 │ │ │ │ + str r2, [r6, #84] @ 0x54 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - b.n 387734 │ │ │ │ + b.n 387764 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [r7, #76] @ 0x4c │ │ │ │ + str r6, [r2, #80] @ 0x50 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - udf #44 @ 0x2c │ │ │ │ + udf #68 @ 0x44 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r4, [r1, #64] @ 0x40 │ │ │ │ + str r4, [r4, #64] @ 0x40 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - b.n 387440 │ │ │ │ + b.n 387470 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [r3, #56] @ 0x38 │ │ │ │ + str r6, [r6, #56] @ 0x38 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - b.n 387314 │ │ │ │ + b.n 387344 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r2, [r7, #36] @ 0x24 │ │ │ │ + str r2, [r2, #40] @ 0x28 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - blt.n 38709c │ │ │ │ + blt.n 3870cc │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r4, [r7, #24] │ │ │ │ + str r4, [r2, #28] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - bge.n 387078 │ │ │ │ + bge.n 3870a8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r0, [r4, #24] │ │ │ │ + str r0, [r7, #24] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - udf #114 @ 0x72 │ │ │ │ + udf #138 @ 0x8a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r4, [r2, #20] │ │ │ │ + str r4, [r5, #20] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - udf #38 @ 0x26 │ │ │ │ + udf #62 @ 0x3e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [r7, #8] │ │ │ │ + str r6, [r2, #12] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - bhi.n 387074 │ │ │ │ + bhi.n 3870a4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bhi.n 3870b0 │ │ │ │ + bhi.n 3870e0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [r4, #4] │ │ │ │ + str r6, [r7, #4] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ble.n 387228 │ │ │ │ + ble.n 387258 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r0, [r7, #0] │ │ │ │ + str r0, [r2, #4] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - bls.n 387174 │ │ │ │ + bge.n 3871a4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ble.n 387214 │ │ │ │ + ble.n 387244 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00387184 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr r1, [pc, #84] @ (3871f4 ) │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r2, [pc, #84] @ (3871f8 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #128 @ 0x80 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #80] @ (3871fc ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ cmp r4, #0 │ │ │ │ blt.n 3871de │ │ │ │ ldrb.w r3, [r0, #100] @ 0x64 │ │ │ │ cmp r3, r4 │ │ │ │ ble.n 3871de │ │ │ │ mov.w r3, #1264 @ 0x4f0 │ │ │ │ movw r2, #4248 @ 0x1098 │ │ │ │ @@ -382373,19 +382377,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - ldrsh r2, [r5, r5] │ │ │ │ + ldrsh r2, [r0, r6] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - bvc.n 387250 │ │ │ │ + bvc.n 387280 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bvc.n 387290 │ │ │ │ + bvc.n 3872c0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #76] @ (38725c ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -382415,28 +382419,28 @@ │ │ │ │ ldr r3, [pc, #40] @ (38726c ) │ │ │ │ ldr r1, [r0, #4] │ │ │ │ add r3, pc │ │ │ │ ldr r0, [pc, #36] @ (387270 ) │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, r5, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 38721e │ │ │ │ nop │ │ │ │ subs r6, r4, r0 │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r5, #12 │ │ │ │ lsls r2, r2, #3 │ │ │ │ - ble.n 387298 │ │ │ │ + ble.n 3872c8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #84] @ 3872d8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -382467,31 +382471,31 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 38729a │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #32] @ (3872e8 ) │ │ │ │ ldrd r1, r3, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ b.n 38729a │ │ │ │ adds r0, r6, r6 │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #30 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 387254 │ │ │ │ + bgt.n 387284 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [pc, #8] @ (3872f8 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #80 @ 0x50 │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ nop │ │ │ │ lsrs r6, r0, #10 │ │ │ │ lsls r2, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -382500,15 +382504,15 @@ │ │ │ │ ldr r2, [pc, #56] @ (38734c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #56] @ (387350 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #44] @ (387354 ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ @@ -382516,21 +382520,21 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r6, [r0, #0] │ │ │ │ + str r6, [r3, #0] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - asrs r4, r2, #18 │ │ │ │ + asrs r4, r5, #18 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r6, [r6, #8] │ │ │ │ + str r6, [r1, #12] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bgt.n 387268 │ │ │ │ + bgt.n 387298 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ (3873d0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -382539,26 +382543,26 @@ │ │ │ │ ldr r1, [pc, #104] @ (3873d8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #88] @ (3873dc ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #88] @ (3873e0 ) │ │ │ │ movs r3, #189 @ 0xbd │ │ │ │ add r2, pc │ │ │ │ adds r4, #24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r5, #1 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [pc, #72] @ (3873e4 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ bl 382f9c │ │ │ │ ldr r1, [pc, #64] @ (3873e8 ) │ │ │ │ str.w r0, [r4, #752] @ 0x2f0 │ │ │ │ @@ -382570,25 +382574,25 @@ │ │ │ │ bl 32b568 │ │ │ │ mov r2, r5 │ │ │ │ add.w r1, r4, #784 @ 0x310 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 32b68c │ │ │ │ - ldrsh r4, [r5, r6] │ │ │ │ + ldrsh r4, [r0, r7] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - asrs r6, r6, #16 │ │ │ │ + asrs r6, r1, #17 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r2, [r3, #4] │ │ │ │ + str r2, [r6, #4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bgt.n 387464 │ │ │ │ + bgt.n 387494 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bgt.n 387490 │ │ │ │ + bgt.n 3874c0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xeb280053 │ │ │ │ + adc.w r0, r0, r3, lsr #1 │ │ │ │ lsls r1, r5, #11 │ │ │ │ ... │ │ │ │ │ │ │ │ 003873ec : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -382821,15 +382825,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 387538 │ │ │ │ ldr r0, [pc, #116] @ (387688 ) │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldrb r2, [r3, #20] │ │ │ │ mov r4, r2 │ │ │ │ b.n 387538 │ │ │ │ ldr r2, [pc, #100] @ (38768c ) │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ @@ -382840,15 +382844,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 387550 │ │ │ │ ldr r0, [pc, #84] @ (387690 ) │ │ │ │ mov r1, ip │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldrb.w ip, [r3, #20] │ │ │ │ b.n 387550 │ │ │ │ ldr r2, [pc, #68] @ (387694 ) │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -382858,36 +382862,36 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r4, r2, #16 │ │ │ │ bpl.n 3875b8 │ │ │ │ ldr r0, [pc, #52] @ (387698 ) │ │ │ │ mov r1, ip │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr.w ip, [r3, #24] │ │ │ │ b.n 3875b8 │ │ │ │ blx 28d8b8 │ │ │ │ adds r2, r7, r0 │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #432] @ (387834 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 3876d0 │ │ │ │ + bge.n 387700 │ │ │ │ lsls r3, r2, #1 │ │ │ │ strh r4, [r7, r5] │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 387640 │ │ │ │ + bls.n 387670 │ │ │ │ lsls r3, r2, #1 │ │ │ │ cmp r8, r3 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 3875b0 │ │ │ │ + bls.n 3875e0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ @@ -382902,15 +382906,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r1, r0 │ │ │ │ str.w r1, [r4, #780] @ 0x30c │ │ │ │ ldr.w r0, [r4, #784] @ 0x310 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ │ │ │ │ 003876e0 : │ │ │ │ movs r3, #1 │ │ │ │ str r1, [r0, #0] │ │ │ │ str r3, [r0, #8] │ │ │ │ strd r3, r3, [r0, #12] │ │ │ │ movs r0, #0 │ │ │ │ @@ -382918,15 +382922,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (387700 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ lsls r6, r7, #27 │ │ │ │ lsls r2, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -382934,30 +382938,30 @@ │ │ │ │ ldr r2, [pc, #44] @ (387748 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #44] @ (38774c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [pc, #32] @ (387750 ) │ │ │ │ ldr r1, [pc, #36] @ (387754 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72f324 │ │ │ │ + b.w 72f32c │ │ │ │ nop │ │ │ │ - ldrb r2, [r4, r0] │ │ │ │ + ldrb r2, [r7, r0] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - asrs r4, r1, #2 │ │ │ │ + asrs r4, r4, #2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r6, [r5, r2] │ │ │ │ + ldrb r6, [r0, r3] │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r0, r1, #27 │ │ │ │ lsls r2, r2, #3 │ │ │ │ lsls r5, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -382971,35 +382975,35 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #164] @ (387824 ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #160] @ (387828 ) │ │ │ │ add r6, pc │ │ │ │ mov r8, r0 │ │ │ │ add.w r3, r4, #24 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ mov r0, r7 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #140] @ (38782c ) │ │ │ │ ldr r1, [pc, #140] @ (387830 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ vldr d7, [pc, #88] @ 387810 │ │ │ │ ldr r2, [pc, #120] @ (387834 ) │ │ │ │ mov r3, r5 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -383028,31 +383032,31 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ movs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r1, r7] │ │ │ │ + ldrh r6, [r4, r7] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - asrs r4, r6, #32 │ │ │ │ + asrs r4, r1, #1 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r0, [r3, r1] │ │ │ │ + ldrb r0, [r6, r1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bge.n 387870 │ │ │ │ + bge.n 3878a0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bge.n 38782c │ │ │ │ + bge.n 38785c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - pop {r1, r2, r3, r5, r6, r7, pc} │ │ │ │ + bkpt 0x0006 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bkpt 0x0004 │ │ │ │ + bkpt 0x001c │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsls r0, r7, #24 │ │ │ │ lsls r2, r2, #3 │ │ │ │ - b.n 3875f8 │ │ │ │ + b.n 387628 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #68] @ 387890 │ │ │ │ sub sp, #12 │ │ │ │ @@ -383060,35 +383064,35 @@ │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ ldr r1, [pc, #64] @ (387898 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ movs r3, #0 │ │ │ │ movt r3, #65535 @ 0xffff │ │ │ │ strh.w r2, [r0, #932] @ 0x3a4 │ │ │ │ str.w r3, [r0, #928] @ 0x3a0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrh r2, [r5, r3] │ │ │ │ + ldrh r2, [r0, r4] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - bls.n 387908 │ │ │ │ - lsls r3, r2, #1 │ │ │ │ bls.n 387938 │ │ │ │ lsls r3, r2, #1 │ │ │ │ + bls.n 387968 │ │ │ │ + lsls r3, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldrb.w r3, [r0, #929] @ 0x3a1 │ │ │ │ ldrb.w r1, [r0, #931] @ 0x3a3 │ │ │ │ @@ -383116,15 +383120,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ orr.w r3, r3, #16 │ │ │ │ strb.w r3, [r4, #928] @ 0x3a0 │ │ │ │ ldr.w r0, [r4, #924] @ 0x39c │ │ │ │ movs r1, #1 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ nop │ │ │ │ cmp r2, #17 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ bcc.n 387928 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r3 │ │ │ │ @@ -383226,15 +383230,15 @@ │ │ │ │ ldrb.w r0, [r2, #928] @ 0x3a0 │ │ │ │ tst.w r0, #32 │ │ │ │ beq.n 3879b4 │ │ │ │ orr.w ip, r0, #16 │ │ │ │ ldr.w r0, [r2, #924] @ 0x39c │ │ │ │ strb.w ip, [r2, #928] @ 0x3a0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 3879b4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -383367,15 +383371,15 @@ │ │ │ │ ands.w r1, r1, #16 │ │ │ │ bne.w 387a62 │ │ │ │ ldr.w r0, [r3, #924] @ 0x39c │ │ │ │ bic.w r2, r2, #16 │ │ │ │ strb.w r2, [r3, #928] @ 0x3a0 │ │ │ │ str r1, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldrb.w r0, [r3, #928] @ 0x3a0 │ │ │ │ ldrb.w r2, [r3, #929] @ 0x3a1 │ │ │ │ lsls r1, r0, #26 │ │ │ │ bpl.n 387c7c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ tst.w r2, #32 │ │ │ │ @@ -383404,15 +383408,15 @@ │ │ │ │ mov r1, ip │ │ │ │ bic.w r2, r2, #32 │ │ │ │ mov.w lr, #1 │ │ │ │ strb.w r2, [r3, #929] @ 0x3a1 │ │ │ │ strb.w lr, [r3, #933] @ 0x3a5 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ str r3, [sp, #0] │ │ │ │ bl 3831dc │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldrb.w r2, [r3, #928] @ 0x3a0 │ │ │ │ lsls r1, r2, #27 │ │ │ │ ittt pl │ │ │ │ ldrbpl.w r2, [r3, #929] @ 0x3a1 │ │ │ │ @@ -383436,25 +383440,25 @@ │ │ │ │ strb.w r0, [r3, #931] @ 0x3a3 │ │ │ │ lsls r1, r2, #26 │ │ │ │ bpl.w 387a62 │ │ │ │ ldr.w r0, [r3, #924] @ 0x39c │ │ │ │ orr.w r2, r2, #16 │ │ │ │ movs r1, #1 │ │ │ │ strb.w r2, [r3, #928] @ 0x3a0 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 387b92 │ │ │ │ orr.w r2, r0, #16 │ │ │ │ b.n 387ba0 │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (387cd8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ lsls r2, r1, #7 │ │ │ │ lsls r2, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -383462,23 +383466,23 @@ │ │ │ │ ldr r2, [pc, #72] @ (387d3c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #72] @ (387d40 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [pc, #60] @ (387d44 ) │ │ │ │ ldr r1, [pc, #64] @ (387d48 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ - bl 72f324 │ │ │ │ + bl 72f32c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r2, [pc, #48] @ (387d4c ) │ │ │ │ ldr r3, [pc, #52] @ (387d50 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ @@ -383486,27 +383490,27 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldrsb r6, [r7, r1] │ │ │ │ + ldrsb r6, [r2, r2] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsrs r4, r6, #10 │ │ │ │ + lsrs r4, r1, #11 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrsb r6, [r2, r3] │ │ │ │ + ldrsb r6, [r5, r3] │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r4, r2, #6 │ │ │ │ lsls r2, r2, #3 │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 387cf4 │ │ │ │ + bmi.n 387d24 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #92] @ 387dc0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -383514,15 +383518,15 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #88] @ (387dc8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldrh.w r2, [r0, #928] @ 0x3a0 │ │ │ │ mov r3, r0 │ │ │ │ cmp.w r2, #65280 @ 0xff00 │ │ │ │ beq.n 387d98 │ │ │ │ ldr.w r0, [r0, #920] @ 0x398 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 3831dc │ │ │ │ @@ -383537,20 +383541,20 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldrsb r6, [r0, r0] │ │ │ │ + ldrsb r6, [r3, r0] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - bmi.n 387cf0 │ │ │ │ - lsls r3, r2, #1 │ │ │ │ bmi.n 387d20 │ │ │ │ lsls r3, r2, #1 │ │ │ │ + bmi.n 387d50 │ │ │ │ + lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #152] @ (387e78 ) │ │ │ │ sub sp, #24 │ │ │ │ ldr r4, [pc, #152] @ (387e7c ) │ │ │ │ @@ -383559,15 +383563,15 @@ │ │ │ │ add r6, pc │ │ │ │ add r4, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ vldr d7, [pc, #116] @ 387e70 │ │ │ │ ldr r2, [pc, #132] @ (387e84 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -383581,23 +383585,23 @@ │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r1, r5, #752 @ 0x2f0 │ │ │ │ bl 3394f4 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r1, r5, #924 @ 0x39c │ │ │ │ bl 339444 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ bl 382f9c │ │ │ │ str.w r0, [r5, #920] @ 0x398 │ │ │ │ add sp, #24 │ │ │ │ @@ -383608,25 +383612,25 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 387ef0 │ │ │ │ + bmi.n 387f20 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r4, [r1, r6] │ │ │ │ + strb r4, [r4, r6] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - bmi.n 387eac │ │ │ │ + bmi.n 387edc │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r6, r2, #2 │ │ │ │ lsls r2, r2, #3 │ │ │ │ - @ instruction: 0xb794 │ │ │ │ + @ instruction: 0xb7ac │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xb778 │ │ │ │ + @ instruction: 0xb790 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r1, [pc, #756] @ (388194 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -383638,15 +383642,15 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #748] @ (38819c ) │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #748] @ (3881a0 ) │ │ │ │ mov r7, r3 │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ cmp r5, #17 │ │ │ │ add r4, pc │ │ │ │ mov r3, r0 │ │ │ │ sbcs.w r2, r6, #0 │ │ │ │ bcc.n 387f1a │ │ │ │ ldr r2, [pc, #728] @ (3881a4 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ @@ -383659,15 +383663,15 @@ │ │ │ │ ldr r1, [pc, #720] @ (3881b0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [r0, #24] │ │ │ │ cmp r5, #16 │ │ │ │ bhi.n 387f6c │ │ │ │ tbh [pc, r5, lsl #1] │ │ │ │ lsls r7, r3, #4 │ │ │ │ movs r2, r7 │ │ │ │ movs r2, r7 │ │ │ │ @@ -383755,15 +383759,15 @@ │ │ │ │ ldr r2, [pc, #496] @ (3881c4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #464] @ (3881b8 ) │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [pc, #476] @ (3881c8 ) │ │ │ │ mov.w ip, #0 │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r4, r0] │ │ │ │ @@ -383782,29 +383786,29 @@ │ │ │ │ bpl.n 387f7e │ │ │ │ ldr r0, [pc, #448] @ (3881d0 ) │ │ │ │ strd r3, ip, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ b.n 387f7e │ │ │ │ ldrh.w r2, [r0, #934] @ 0x3a6 │ │ │ │ ldr r3, [pc, #428] @ (3881d4 ) │ │ │ │ ldr r1, [pc, #428] @ (3881d8 ) │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #428] @ (3881dc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r2, [pc, #412] @ (3881e0 ) │ │ │ │ mov r3, r6 │ │ │ │ mov.w ip, #0 │ │ │ │ add r2, pc │ │ │ │ b.n 387f74 │ │ │ │ ldrh.w r2, [r0, #932] @ 0x3a4 │ │ │ │ @@ -383814,15 +383818,15 @@ │ │ │ │ ldr r2, [pc, #404] @ (3881ec ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r2, [pc, #388] @ (3881f0 ) │ │ │ │ mov r3, r6 │ │ │ │ mov.w ip, #0 │ │ │ │ add r2, pc │ │ │ │ b.n 387f74 │ │ │ │ ldr r3, [pc, #380] @ (3881f4 ) │ │ │ │ @@ -383831,15 +383835,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldrh.w r6, [r0, #930] @ 0x3a2 │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #364] @ (388200 ) │ │ │ │ ldr r1, [r0, #24] │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc │ │ │ │ mov.w ip, #0 │ │ │ │ b.n 387f74 │ │ │ │ ldr r2, [pc, #260] @ (3881a4 ) │ │ │ │ @@ -383853,15 +383857,15 @@ │ │ │ │ ldr r1, [pc, #348] @ (38820c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r2, [pc, #332] @ (388210 ) │ │ │ │ mov r3, r6 │ │ │ │ mov.w ip, #0 │ │ │ │ add r2, pc │ │ │ │ b.n 387f74 │ │ │ │ ldr.w r0, [r0, #920] @ 0x398 │ │ │ │ @@ -383876,27 +383880,27 @@ │ │ │ │ lsls r1, r1, #25 │ │ │ │ orr.w r0, r0, #2 │ │ │ │ strh.w r0, [r3, #936] @ 0x3a8 │ │ │ │ bpl.w 387fc0 │ │ │ │ ldr.w r0, [r3, #924] @ 0x39c │ │ │ │ movs r1, #1 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ b.n 387fc0 │ │ │ │ ldr r2, [pc, #264] @ (388214 ) │ │ │ │ ldr r1, [pc, #264] @ (388218 ) │ │ │ │ ldr r0, [pc, #268] @ (38821c ) │ │ │ │ add r2, pc │ │ │ │ adds r2, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ strd r5, r7, [sp] │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ b.n 387ed6 │ │ │ │ movs r6, #0 │ │ │ │ b.n 3880c2 │ │ │ │ movs r6, #0 │ │ │ │ b.n 387fe4 │ │ │ │ movs r6, #0 │ │ │ │ @@ -383917,128 +383921,128 @@ │ │ │ │ ldr r1, [pc, #216] @ (388228 ) │ │ │ │ ldr r0, [pc, #216] @ (38822c ) │ │ │ │ add r2, pc │ │ │ │ adds r2, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ b.n 387fbe │ │ │ │ ldr r2, [pc, #200] @ (388230 ) │ │ │ │ str r0, [sp, #16] │ │ │ │ ldr r1, [pc, #200] @ (388234 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #200] @ (388238 ) │ │ │ │ adds r2, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ b.n 3880a8 │ │ │ │ ldr r2, [pc, #188] @ (38823c ) │ │ │ │ str r0, [sp, #16] │ │ │ │ ldr r1, [pc, #188] @ (388240 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #188] @ (388244 ) │ │ │ │ adds r2, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ b.n 387fbe │ │ │ │ - strb r6, [r1, r3] │ │ │ │ + strb r6, [r4, r3] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - bcc.n 388244 │ │ │ │ - lsls r3, r2, #1 │ │ │ │ bcc.n 388274 │ │ │ │ lsls r3, r2, #1 │ │ │ │ + bcc.n 3880a4 │ │ │ │ + lsls r3, r2, #1 │ │ │ │ lsrs r4, r7, #21 │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r2, r2] │ │ │ │ + strb r6, [r5, r2] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsrs r2, r1, #3 │ │ │ │ + lsrs r2, r4, #3 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r0, [r6, r3] │ │ │ │ + strb r0, [r1, r4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xb63e │ │ │ │ + @ instruction: 0xb656 │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r4, r6] │ │ │ │ + strh r2, [r7, r6] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strh r6, [r7, r7] │ │ │ │ + strb r6, [r2, r0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r2, r2, #31 │ │ │ │ + lsls r2, r5, #31 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bcs.n 388270 │ │ │ │ + bcs.n 3882a0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r5, [pc, #176] @ (388280 ) │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 3881b8 │ │ │ │ + bcc.n 3881e8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r6, [r0, r5] │ │ │ │ + strh r6, [r3, r5] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strh r2, [r4, r6] │ │ │ │ + strh r2, [r7, r6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r6, r6, #29 │ │ │ │ + lsls r6, r1, #30 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bne.n 3881c4 │ │ │ │ + bcs.n 3881f4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r4, [r3, r4] │ │ │ │ + strh r4, [r6, r4] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strh r0, [r7, r5] │ │ │ │ + strh r0, [r2, r6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r4, r1, #29 │ │ │ │ + lsls r4, r4, #29 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bne.n 388170 │ │ │ │ + bne.n 3881a0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r0, [r7, r3] │ │ │ │ + strh r0, [r2, r4] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsls r0, r5, #28 │ │ │ │ + lsls r0, r0, #29 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r6, [r1, r5] │ │ │ │ + strh r6, [r4, r5] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bne.n 388128 │ │ │ │ + bne.n 388158 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r4, [r0, r3] │ │ │ │ + strh r4, [r3, r3] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsls r0, r7, #27 │ │ │ │ + lsls r0, r2, #28 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r6, [r3, r4] │ │ │ │ + strh r6, [r6, r4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bne.n 388310 │ │ │ │ + bne.n 388140 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r4, [r4, r1] │ │ │ │ + strh r4, [r7, r1] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - bne.n 388234 │ │ │ │ + bne.n 388264 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bne.n 3881ac │ │ │ │ + bne.n 3881dc │ │ │ │ lsls r3, r2, #1 │ │ │ │ - beq.n 3881fc │ │ │ │ + bne.n 38822c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r2, [r4, r0] │ │ │ │ + strh r2, [r7, r0] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - beq.n 3881c0 │ │ │ │ + beq.n 3881f0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - beq.n 388220 │ │ │ │ + bne.n 388250 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r2, [r1, r0] │ │ │ │ + strh r2, [r4, r0] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - beq.n 388198 │ │ │ │ + beq.n 3881c8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bne.n 3882c8 │ │ │ │ + bne.n 3882f8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r2, [r6, r7] │ │ │ │ + strh r2, [r1, r0] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - beq.n 388174 │ │ │ │ + beq.n 3881a4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bne.n 388254 │ │ │ │ + bne.n 388284 │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #828] @ (388598 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -384049,26 +384053,26 @@ │ │ │ │ add.w r6, r4, #16 │ │ │ │ mov r9, r3 │ │ │ │ str r6, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ ldrd r7, sl, [sp, #48] @ 0x30 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #808] @ (3885a4 ) │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ ldr r1, [pc, #808] @ (3885a8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r6, [pc, #808] @ (3885ac ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r6, pc │ │ │ │ mov r8, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ cmp r5, #16 │ │ │ │ bhi.n 3882ac │ │ │ │ tbb [pc, r5] │ │ │ │ lsrs r2, r1, #5 │ │ │ │ lsrs r1, r1, #4 │ │ │ │ lsrs r7, r0, #5 │ │ │ │ lsrs r1, r1, #4 │ │ │ │ @@ -384118,15 +384122,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 3882b8 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #696] @ (3885c4 ) │ │ │ │ strd r7, sl, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r5, r9, [sp] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3882b8 │ │ │ │ ldr r2, [pc, #680] @ (3885c8 ) │ │ │ │ add r2, pc │ │ │ │ b.n 3882b0 │ │ │ │ ldr r2, [pc, #680] @ (3885cc ) │ │ │ │ add r2, pc │ │ │ │ b.n 3882b0 │ │ │ │ @@ -384266,48 +384270,48 @@ │ │ │ │ ldr r0, [pc, #280] @ (3885e0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r2, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ ldr r0, [pc, #264] @ (3885e4 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r2, [pc, #264] @ (3885e8 ) │ │ │ │ ldr r1, [pc, #268] @ (3885ec ) │ │ │ │ add r0, pc │ │ │ │ ldrh.w r4, [r8, #930] @ 0x3a2 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ bl 387d54 │ │ │ │ strh.w r4, [r8, #930] @ 0x3a2 │ │ │ │ b.n 3882d0 │ │ │ │ bic.w r3, r3, #2 │ │ │ │ ldr.w r0, [r8, #924] @ 0x39c │ │ │ │ strh.w r3, [r8, #936] @ 0x3a8 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldrh.w r3, [r8, #936] @ 0x3a8 │ │ │ │ b.n 3883ea │ │ │ │ ldr r2, [pc, #216] @ (3885f0 ) │ │ │ │ ldr r1, [pc, #220] @ (3885f4 ) │ │ │ │ ldr r0, [pc, #220] @ (3885f8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r2, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #48] @ 0x30 │ │ │ │ str.w r9, [sp, #52] @ 0x34 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ and.w r2, r1, #1 │ │ │ │ lsrs r1, r1, #1 │ │ │ │ bl 3833ec │ │ │ │ ldrh.w r3, [r8, #936] @ 0x3a8 │ │ │ │ cbz r0, 38857c │ │ │ │ orr.w r3, r3, #1 │ │ │ │ strh.w r3, [r8, #936] @ 0x3a8 │ │ │ │ @@ -384321,72 +384325,72 @@ │ │ │ │ lsls r1, r2, #25 │ │ │ │ strh.w r3, [r8, #936] @ 0x3a8 │ │ │ │ bpl.w 3882d0 │ │ │ │ ldr.w r0, [r8, #924] @ 0x39c │ │ │ │ movs r1, #1 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ ldrh.w r2, [r8, #934] @ 0x3a6 │ │ │ │ bic.w r3, r3, #1 │ │ │ │ ldrh.w r1, [r8, #940] @ 0x3ac │ │ │ │ strh.w r1, [r8, #928] @ 0x3a0 │ │ │ │ strh.w r3, [r8, #936] @ 0x3a8 │ │ │ │ lsls r4, r2, #24 │ │ │ │ bpl.w 3882d0 │ │ │ │ b.n 38855e │ │ │ │ - str r2, [r2, r4] │ │ │ │ + str r2, [r5, r4] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldmia r7, {r1, r4, r5, r7} │ │ │ │ + ldmia r7, {r1, r3, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r7, {r3, r4, r7} │ │ │ │ + ldmia r7, {r4, r5, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r0, r5, #20 │ │ │ │ + lsls r0, r0, #21 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r6, [r1, r5] │ │ │ │ + str r6, [r4, r5] │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsrs r2, r6, #6 │ │ │ │ lsls r4, r4, #3 │ │ │ │ - cbz r2, 3885f4 │ │ │ │ + cbz r2, 3885fa │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7!, {r1, r2, r3, r6} │ │ │ │ + ldmia r7!, {r1, r2, r5, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r5, [pc, #176] @ (388674 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7, {r2, r4, r5, r6, r7} │ │ │ │ + beq.n 3885e0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r7!, {r1, r5} │ │ │ │ + ldmia r7!, {r1, r3, r4, r5} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r7!, {r2, r5} │ │ │ │ + ldmia r7!, {r2, r3, r4, r5} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r7!, {r1, r2} │ │ │ │ + ldmia r7!, {r1, r2, r3, r4} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r6, {r3, r4, r5, r6, r7} │ │ │ │ + ldmia r7!, {r4} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [pc, #696] @ (388894 ) │ │ │ │ + ldr r6, [pc, #792] @ (3888f4 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldmia r5!, {r3, r4, r6} │ │ │ │ + ldmia r5, {r4, r5, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r5, {r2, r3, r5, r6, r7} │ │ │ │ + ldmia r6!, {r2} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [pc, #592] @ (388838 ) │ │ │ │ + ldr r6, [pc, #688] @ (388898 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsls r6, r0, #11 │ │ │ │ + lsls r6, r3, #11 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r6, [pc, #944] @ (3889a0 ) │ │ │ │ + ldr r7, [pc, #16] @ (388600 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r6, [pc, #360] @ (38875c ) │ │ │ │ + ldr r6, [pc, #456] @ (3887bc ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldmia r5!, {r2} │ │ │ │ + ldmia r5!, {r2, r3, r4} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r5, {r2, r3, r4, r5, r7} │ │ │ │ + ldmia r5!, {r2, r4, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #32 │ │ │ │ bhi.n 38862a │ │ │ │ tbb [pc, r0] │ │ │ │ asrs r5, r6, #4 │ │ │ │ @@ -384443,45 +384447,45 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #44] @ (3886a0 ) │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - add r7, sp, #528 @ 0x210 │ │ │ │ + add r7, sp, #624 @ 0x270 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r5, {r2, r3, r4, r5} │ │ │ │ + ldmia r5!, {r2, r4, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r5, {r2, r3, r4, r5} │ │ │ │ + ldmia r5!, {r2, r4, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [r4, #116] @ 0x74 │ │ │ │ + ldr r4, [r7, #116] @ 0x74 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r5, {r2, r4, r5} │ │ │ │ + ldmia r5!, {r2, r3, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r5, {r4, r5} │ │ │ │ + ldmia r5!, {r3, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r5, {r4, r5} │ │ │ │ + ldmia r5!, {r3, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r5, {r2, r3, r5} │ │ │ │ + ldmia r5!, {r2, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r4, {r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r5!, {r2, r4} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - sbcs r4, r3 │ │ │ │ + sbcs r4, r6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (3886c8 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 732a74 │ │ │ │ + bl 732a7c │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ strb.w r0, [ip, #209] @ 0xd1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #88] @ (388738 ) │ │ │ │ @@ -384489,25 +384493,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (388740 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #80] @ (388744 ) │ │ │ │ ldr r1, [pc, #80] @ (388748 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #64] @ (38874c ) │ │ │ │ ldr r3, [pc, #68] @ (388750 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #68] @ (388754 ) │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #64] @ (388758 ) │ │ │ │ @@ -384522,30 +384526,30 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldr r4, [pc, #896] @ (388abc ) │ │ │ │ + ldr r4, [pc, #992] @ (388b1c ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsls r6, r0, #3 │ │ │ │ + lsls r6, r3, #3 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r4, [pc, #936] @ (388aec ) │ │ │ │ + ldr r5, [pc, #8] @ (38874c ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r6, r1, #3 │ │ │ │ + lsls r6, r4, #3 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r0, r5, #3 │ │ │ │ + lsls r0, r0, #4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsls r1, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ strh.w r0, [lr, r1, lsl #1] │ │ │ │ lsls r3, r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4, {r3, r4, r5, r6} │ │ │ │ + ldmia r4, {r4, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 3887a4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -384553,31 +384557,31 @@ │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #52] @ (3887ac ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r0, #937] @ 0x3a9 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r4, [pc, #312] @ (3888e0 ) │ │ │ │ + ldr r4, [pc, #408] @ (388940 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldmia r4, {r2, r4, r5} │ │ │ │ + ldmia r4!, {r2, r3, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r4, {r1, r2, r4, r6} │ │ │ │ + ldmia r4!, {r1, r2, r3, r5, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #88] @ 388818 │ │ │ │ sub sp, #20 │ │ │ │ @@ -384585,15 +384589,15 @@ │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #84] @ (388820 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldrb.w r2, [r0, #932] @ 0x3a4 │ │ │ │ mov r3, r0 │ │ │ │ lsrs r2, r2, #3 │ │ │ │ cmp r2, #31 │ │ │ │ beq.n 3887f4 │ │ │ │ ldr.w r0, [r0, #920] @ 0x398 │ │ │ │ str r3, [sp, #12] │ │ │ │ @@ -384609,19 +384613,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r3, [pc, #1000] @ (388c04 ) │ │ │ │ + ldr r4, [pc, #72] @ (388864 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldmia r3!, {r2, r5, r6, r7} │ │ │ │ + ldmia r3, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r4!, {r1} │ │ │ │ + ldmia r4, {r1, r3, r4} │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #160] @ (3888d8 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -384631,15 +384635,15 @@ │ │ │ │ add r6, pc │ │ │ │ add r4, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ vldr d7, [pc, #124] @ 3888d0 │ │ │ │ ldr r2, [pc, #140] @ (3888e4 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -384653,23 +384657,23 @@ │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r1, r5, #752 @ 0x2f0 │ │ │ │ bl 3394f4 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r1, r5, #924 @ 0x39c │ │ │ │ bl 339444 │ │ │ │ ldr r1, [pc, #72] @ (3888f0 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ bl 382f9c │ │ │ │ str.w r0, [r5, #920] @ 0x398 │ │ │ │ @@ -384683,26 +384687,26 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ movs r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3!, {r1, r2, r4, r7} │ │ │ │ + ldmia r3, {r1, r2, r3, r5, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r3, [pc, #528] @ (388af0 ) │ │ │ │ + ldr r3, [pc, #624] @ (388b50 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldmia r3, {r3, r5, r6} │ │ │ │ + ldmia r3!, {r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ @ instruction: 0xf6e200d1 │ │ │ │ - add r5, sp, #240 @ 0xf0 │ │ │ │ + add r5, sp, #336 @ 0x150 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r5, sp, #128 @ 0x80 │ │ │ │ + add r5, sp, #224 @ 0xe0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bvs.n 388930 │ │ │ │ + bvs.n 388960 │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #572] @ (388b44 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -384713,15 +384717,15 @@ │ │ │ │ adds r1, #36 @ 0x24 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #564] @ (388b4c ) │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r4, [pc, #564] @ (388b50 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ cmp r5, #33 @ 0x21 │ │ │ │ add r4, pc │ │ │ │ sbcs.w r3, r7, #0 │ │ │ │ bcc.n 38893e │ │ │ │ ldr r3, [pc, #548] @ (388b54 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -384815,15 +384819,15 @@ │ │ │ │ mov r2, r5 │ │ │ │ bl 388600 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #308] @ (388b60 ) │ │ │ │ mov r3, r7 │ │ │ │ strd r6, r8, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3889e4 │ │ │ │ ldrb.w r6, [r0, #934] @ 0x3a6 │ │ │ │ mov.w r8, #0 │ │ │ │ b.n 3889dc │ │ │ │ ldrb.w r6, [r0, #933] @ 0x3a5 │ │ │ │ mov.w r8, #0 │ │ │ │ b.n 3889dc │ │ │ │ @@ -384859,15 +384863,15 @@ │ │ │ │ bpl.n 388abe │ │ │ │ orr.w r3, r3, #8 │ │ │ │ strb.w r3, [r6, #931] @ 0x3a3 │ │ │ │ lsls r3, r3, #24 │ │ │ │ bpl.n 388abe │ │ │ │ ldr.w r0, [r6, #924] @ 0x39c │ │ │ │ movs r1, #1 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldrb.w r0, [r6, #930] @ 0x3a2 │ │ │ │ mov r6, r0 │ │ │ │ mov.w r8, #0 │ │ │ │ b.n 3889dc │ │ │ │ ldrb.w r6, [r0, #929] @ 0x3a1 │ │ │ │ mov.w r8, #0 │ │ │ │ b.n 3889dc │ │ │ │ @@ -384878,15 +384882,15 @@ │ │ │ │ ldr r1, [pc, #136] @ (388b68 ) │ │ │ │ ldr r0, [pc, #140] @ (388b6c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r2, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ strd r5, r7, [sp] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 388938 │ │ │ │ ldrb.w r1, [r0, #931] @ 0x3a3 │ │ │ │ ldrb.w r2, [r0, #934] @ 0x3a6 │ │ │ │ tst.w r1, #4 │ │ │ │ ite eq │ │ │ │ moveq r0, #88 @ 0x58 │ │ │ │ movne r0, #80 @ 0x50 │ │ │ │ @@ -384904,39 +384908,39 @@ │ │ │ │ bmi.n 388b2e │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r2 │ │ │ │ b.n 3889dc │ │ │ │ ldr.w r0, [r6, #924] @ 0x39c │ │ │ │ movs r1, #1 │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldrd r6, r8, [sp, #8] │ │ │ │ b.n 3889dc │ │ │ │ nop │ │ │ │ - ldr r2, [pc, #736] @ (388e28 ) │ │ │ │ + ldr r2, [pc, #832] @ (388e88 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldmia r2, {r1, r2, r4, r7} │ │ │ │ + ldmia r2, {r1, r2, r3, r5, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r2!, {r3, r4, r5, r7} │ │ │ │ + ldmia r2!, {r4, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r0, r3, #12 │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r1, #3 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1, {r1, r4, r5, r7} │ │ │ │ + ldmia r1, {r1, r3, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [pc, #912] @ (388ef8 ) │ │ │ │ + ldr r0, [pc, #1008] @ (388f58 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldmia r0!, {r1, r4, r5, r6, r7} │ │ │ │ + ldmia r1, {r1, r3} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r7!, {r1, r2, r4, r5, r6, r7} │ │ │ │ + ldmia r0!, {r1, r2, r3} │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r7, r3 │ │ │ │ @@ -384948,15 +384952,15 @@ │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ ldr r4, [pc, #948] @ (388f48 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ add r1, pc │ │ │ │ ldr.w r8, [sp, #32] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [pc, #936] @ (388f4c ) │ │ │ │ add r4, pc │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 388e16 │ │ │ │ @@ -385113,15 +385117,15 @@ │ │ │ │ strb.w r3, [r5, #931] @ 0x3a3 │ │ │ │ lsls r1, r3, #24 │ │ │ │ bpl.w 388bc6 │ │ │ │ ldr.w r0, [r5, #924] @ 0x39c │ │ │ │ movs r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ ldrb.w r3, [r5, #934] @ 0x3a6 │ │ │ │ lsls r6, r3, #31 │ │ │ │ bmi.w 388bc6 │ │ │ │ ldrb.w r3, [r5, #931] @ 0x3a3 │ │ │ │ lsls r4, r3, #25 │ │ │ │ bpl.w 388bc6 │ │ │ │ ldrb.w r3, [r5, #932] @ 0x3a4 │ │ │ │ @@ -385178,37 +385182,37 @@ │ │ │ │ ldr r0, [pc, #284] @ (388f58 ) │ │ │ │ and.w r3, r8, #255 @ 0xff │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r7 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 388bb2 │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 388d40 │ │ │ │ bic.w r3, r3, #8 │ │ │ │ ldr.w r0, [r5, #924] @ 0x39c │ │ │ │ strb.w r3, [r5, #931] @ 0x3a3 │ │ │ │ movs r1, #0 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldrb.w r3, [r5, #931] @ 0x3a3 │ │ │ │ b.n 388d40 │ │ │ │ ldr r0, [pc, #236] @ (388f5c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r2, [pc, #236] @ (388f60 ) │ │ │ │ ldr r1, [pc, #240] @ (388f64 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #80 @ 0x50 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 732eb4 │ │ │ │ - bl 72ee60 │ │ │ │ + bl 732ebc │ │ │ │ + bl 72ee68 │ │ │ │ b.n 388cbc │ │ │ │ ldr.w r0, [r5, #920] @ 0x398 │ │ │ │ bl 3831dc │ │ │ │ ldrb.w r3, [r5, #931] @ 0x3a3 │ │ │ │ movs r2, #248 @ 0xf8 │ │ │ │ strb.w r2, [r5, #932] @ 0x3a4 │ │ │ │ and.w r3, r3, #239 @ 0xef │ │ │ │ @@ -385221,15 +385225,15 @@ │ │ │ │ add r1, pc │ │ │ │ adds r2, #88 @ 0x58 │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #32] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ cmp r2, #11 │ │ │ │ itt eq │ │ │ │ moveq r2, #80 @ 0x50 │ │ │ │ strbeq.w r2, [r5, #932] @ 0x3a4 │ │ │ │ b.n 388d58 │ │ │ │ cmp r3, #5 │ │ │ │ bne.w 388bc6 │ │ │ │ @@ -385239,15 +385243,15 @@ │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ ldr.w r0, [r5, #920] @ 0x398 │ │ │ │ strb.w r3, [r5, #932] @ 0x3a4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 3831dc │ │ │ │ ldr.w r0, [r5, #924] @ 0x39c │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldrb.w r3, [r5, #931] @ 0x3a3 │ │ │ │ b.n 388d40 │ │ │ │ ldrb.w r2, [r5, #930] @ 0x3a2 │ │ │ │ ldrb.w r3, [r5, #934] @ 0x3a6 │ │ │ │ tst.w r2, #1 │ │ │ │ ite eq │ │ │ │ moveq r2, #24 │ │ │ │ @@ -385262,46 +385266,46 @@ │ │ │ │ ldrb.w r3, [r5, #934] @ 0x3a6 │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ strb.w r2, [r5, #932] @ 0x3a4 │ │ │ │ lsls r1, r3, #31 │ │ │ │ bmi.w 388bc6 │ │ │ │ b.n 388f1c │ │ │ │ nop │ │ │ │ - ldr r0, [pc, #224] @ (389020 ) │ │ │ │ + ldr r0, [pc, #320] @ (389080 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldmia r0!, {r2, r3, r4, r5} │ │ │ │ + ldmia r0!, {r2, r4, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r0!, {r2, r3, r4} │ │ │ │ + ldmia r0!, {r2, r4, r5} │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r0, r3, #2 │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r3, #12] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r1, r4, r6, r7} │ │ │ │ + stmia r5!, {r1, r3, r5, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r0, sl │ │ │ │ + cmp r0, sp │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrsh.w r0, [r6, r1, lsl #1] │ │ │ │ - cmp r2, fp │ │ │ │ + vst4.16 {d16-d19}, [lr :64], r1 │ │ │ │ + cmp r2, lr │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r0, r3 │ │ │ │ + cmp r0, r6 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - stmia r5!, {r1, r2, r5} │ │ │ │ + stmia r5!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r4!, {r1, r3, r5} │ │ │ │ + stmia r4!, {r1, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (388f80 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ eors.w r0, lr, #209 @ 0xd1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #76] @ (388fe0 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -385330,23 +385334,23 @@ │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r0, [pc, #24] @ (388fe8 ) │ │ │ │ ldr r1, [pc, #24] @ (388fec ) │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 388fac │ │ │ │ nop │ │ │ │ stc2 0, cr0, [r2], #908 @ 0x38c │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r1, r2, r5, r7} │ │ │ │ + stmia r4!, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r2, fp │ │ │ │ + add r2, lr │ │ │ │ lsls r7, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #188] @ (3890bc ) │ │ │ │ movw ip, #285 @ 0x11d │ │ │ │ @@ -385403,31 +385407,31 @@ │ │ │ │ ldr r0, [pc, #52] @ (3890cc ) │ │ │ │ ldr r4, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #32 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldc2 0, cr0, [r4], #-908 @ 0xfffffc74 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bics r4, r7 │ │ │ │ + mvns r4, r2 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - bics r6, r2 │ │ │ │ + bics r6, r5 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - stmia r3!, {r3, r4, r5, r6, r7} │ │ │ │ + stmia r4!, {r4} │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #112] @ (389150 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -385436,25 +385440,25 @@ │ │ │ │ ldr r1, [pc, #112] @ (389158 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #92] @ (38915c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #92] @ (389160 ) │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #30 │ │ │ │ mov r0, r6 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ vldr d7, [pc, #52] @ 389148 │ │ │ │ ldr r2, [pc, #76] @ (389164 ) │ │ │ │ add.w r4, r0, #752 @ 0x2f0 │ │ │ │ ldr r1, [pc, #72] @ (389168 ) │ │ │ │ mov r3, r0 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -385471,26 +385475,26 @@ │ │ │ │ b.w 3394f4 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - muls r0, r1 │ │ │ │ + muls r0, r4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r4, pc, #680 @ (adr r4, 389400 ) │ │ │ │ + add r4, pc, #776 @ (adr r4, 389460 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r4, pc, #752 @ (adr r4, 38944c ) │ │ │ │ + add r4, pc, #848 @ (adr r4, 3894ac ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stmia r3!, {r3, r5, r7} │ │ │ │ + stmia r3!, {r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r3!, {r2, r6, r7} │ │ │ │ + stmia r3!, {r2, r3, r4, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ mrc 0, 7, r0, cr8, cr1, {6} │ │ │ │ - stmia r3!, {r2, r4, r5, r7} │ │ │ │ + stmia r3!, {r2, r3, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #80] @ 3891cc │ │ │ │ sub sp, #20 │ │ │ │ @@ -385498,23 +385502,23 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (3891d4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [pc, #60] @ (3891d8 ) │ │ │ │ ldr r1, [pc, #64] @ (3891dc ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ - bl 72f324 │ │ │ │ + bl 72f32c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r2, [pc, #48] @ (3891e0 ) │ │ │ │ ldr r3, [pc, #52] @ (3891e4 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ @@ -385522,24 +385526,24 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - cmp r2, r5 │ │ │ │ + cmn r2, r0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - @ instruction: 0xf6200051 │ │ │ │ - negs r2, r0 │ │ │ │ + @ instruction: 0xf6380051 │ │ │ │ + negs r2, r3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ mrc 0, 3, r0, cr12, cr1, {6} │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ vmaxnm.f16 , , │ │ │ │ - stmia r3!, {r3, r4, r5} │ │ │ │ + stmia r3!, {r4, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 389240 │ │ │ │ sub sp, #8 │ │ │ │ @@ -385547,15 +385551,15 @@ │ │ │ │ movs r3, #30 │ │ │ │ ldr r1, [pc, #68] @ (389248 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r4, r0 │ │ │ │ add.w r4, r4, #4096 @ 0x1000 │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r0, #920 @ 0x398 │ │ │ │ blx 28d48c │ │ │ │ movs r3, #0 │ │ │ │ @@ -385564,26 +385568,26 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - tst r6, r5 │ │ │ │ + negs r6, r0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - stmia r2!, {r2, r5, r7} │ │ │ │ + stmia r2!, {r2, r3, r4, r5, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r2!, {r6, r7} │ │ │ │ + stmia r2!, {r3, r4, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #8] @ (38925c ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 732a90 │ │ │ │ + b.w 732a98 │ │ │ │ nop │ │ │ │ mcr 0, 3, r0, cr8, cr1, {6} │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -385591,27 +385595,27 @@ │ │ │ │ ldr r2, [pc, #40] @ (3892a0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #40] @ (3892a4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - tst r2, r3 │ │ │ │ + tst r2, r6 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - @ instruction: 0xf5300051 │ │ │ │ - adcs r2, r2 │ │ │ │ + adc.w r0, r8, #13697024 @ 0xd10000 │ │ │ │ + adcs r2, r5 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldrb.w r2, [r0, #933] @ 0x3a5 │ │ │ │ mov r3, r0 │ │ │ │ lsls r1, r2, #29 │ │ │ │ bpl.n 3892d6 │ │ │ │ ldrb.w r1, [r0, #929] @ 0x3a1 │ │ │ │ lsls r0, r2, #25 │ │ │ │ @@ -385619,15 +385623,15 @@ │ │ │ │ tst.w r1, #112 @ 0x70 │ │ │ │ beq.n 3892ea │ │ │ │ ldrb.w r2, [r3, #931] @ 0x3a3 │ │ │ │ movs r1, #1 │ │ │ │ orn r2, r2, #127 @ 0x7f │ │ │ │ ldr.w r0, [r3, #924] @ 0x39c │ │ │ │ strb.w r2, [r3, #931] @ 0x3a3 │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ lsls r0, r1, #29 │ │ │ │ @@ -385670,25 +385674,25 @@ │ │ │ │ ldr r1, [pc, #96] @ (3893a8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #8 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #80] @ (3893ac ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #80] @ (3893b0 ) │ │ │ │ adds r4, #28 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [pc, #64] @ (3893b4 ) │ │ │ │ ldr r1, [pc, #68] @ (3893b8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #68] @ (3893bc ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ ldr r3, [pc, #64] @ (3893c0 ) │ │ │ │ @@ -385702,23 +385706,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - adcs r4, r1 │ │ │ │ + adcs r4, r4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - orns r0, sl, #13697024 @ 0xd10000 │ │ │ │ eors.w r0, r2, #13697024 @ 0xd10000 │ │ │ │ - orr.w r0, sl, #13697024 @ 0xd10000 │ │ │ │ - eors r6, r5 │ │ │ │ + @ instruction: 0xf4aa0051 │ │ │ │ + orn r0, r2, #13697024 @ 0xd10000 │ │ │ │ + lsls r6, r0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stcl 0, cr0, [r8, #-836] @ 0xfffffcbc │ │ │ │ - stmia r1!, {r1, r4, r7} │ │ │ │ + stmia r1!, {r1, r3, r5, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r1, r1, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, r7 │ │ │ │ movs r0, r0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -385730,25 +385734,25 @@ │ │ │ │ movs r3, #110 @ 0x6e │ │ │ │ ldr r1, [pc, #40] @ (389408 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r0, #924] @ 0x39c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 73058c │ │ │ │ - lsls r6, r6 │ │ │ │ + b.w 730594 │ │ │ │ + lsrs r6, r1 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - stmia r1!, {r2, r3, r6} │ │ │ │ + stmia r1!, {r2, r5, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r1!, {r1, r2, r3, r5, r6} │ │ │ │ + stmia r1!, {r1, r2, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #108] @ 389488 │ │ │ │ sub sp, #12 │ │ │ │ @@ -385756,15 +385760,15 @@ │ │ │ │ movs r3, #110 @ 0x6e │ │ │ │ ldr r1, [pc, #104] @ (389490 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ mov.w r2, #130023424 @ 0x7c00000 │ │ │ │ mov.w r1, #4128768 @ 0x3f0000 │ │ │ │ str.w r2, [r0, #933] @ 0x3a5 │ │ │ │ str.w ip, [r0, #929] @ 0x3a1 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ @@ -385781,19 +385785,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - eors r6, r5 │ │ │ │ + lsls r6, r0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - stmia r1!, {r2} │ │ │ │ + stmia r1!, {r2, r3, r4} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r1!, {r1, r5} │ │ │ │ + stmia r1!, {r1, r3, r4, r5} │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -385811,15 +385815,15 @@ │ │ │ │ strb.w r3, [r4, #932] @ 0x3a4 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r5, [pc, #72] @ (38951c ) │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [pc, #64] @ (389520 ) │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 3894f0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ @@ -385834,29 +385838,29 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3894e6 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #36] @ (38952c ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3894e6 │ │ │ │ - subs r7, #206 @ 0xce │ │ │ │ + subs r7, #230 @ 0xe6 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - @ instruction: 0xf2e00051 │ │ │ │ - subs r7, #0 │ │ │ │ + @ instruction: 0xf2f80051 │ │ │ │ + subs r7, #24 │ │ │ │ lsls r4, r2, #1 │ │ │ │ @ instruction: 0xf75e00e3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r4, #7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r2, r3, r4, r6} │ │ │ │ + stmia r0!, {r2, r4, r5, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #160] @ (3895e0 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -385865,25 +385869,25 @@ │ │ │ │ ldr r1, [pc, #160] @ (3895e8 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r1, r5, #60 @ 0x3c │ │ │ │ ldr r2, [pc, #140] @ (3895ec ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #136] @ (3895f0 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r1, r4, #924 @ 0x39c │ │ │ │ mov r7, r0 │ │ │ │ bl 339444 │ │ │ │ vldr d7, [pc, #88] @ 3895d8 │ │ │ │ add.w r0, r4, #752 @ 0x2f0 │ │ │ │ ldr r2, [pc, #108] @ (3895f4 ) │ │ │ │ mov r1, r6 │ │ │ │ @@ -385902,15 +385906,15 @@ │ │ │ │ ldr r2, [pc, #84] @ (3895fc ) │ │ │ │ ldr r1, [pc, #84] @ (389600 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [pc, #72] @ (389604 ) │ │ │ │ add r1, pc │ │ │ │ bl 382f9c │ │ │ │ str.w r0, [r4, #920] @ 0x398 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -385919,31 +385923,31 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #76 @ 0x4c │ │ │ │ + subs r7, #100 @ 0x64 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ittt al │ │ │ │ + itte │ │ │ │ + lsl r3, r2, #1 │ │ │ │ + stmia r0!, {r1, r3, r4} │ │ │ │ lslal r3, r2, #1 │ │ │ │ - stmiaal r0!, {r1} │ │ │ │ - lslal r3, r2, #1 │ │ │ │ - add r0, pc, #200 @ (adr r0, 3896b8 ) │ │ │ │ + add r0, pc, #296 @ (adr r0, 389718 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r0, pc, #272 @ (adr r0, 389704 ) │ │ │ │ + add r0, pc, #368 @ (adr r0, 389764 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ @ instruction: 0xeb3200d1 │ │ │ │ - asrs r6, r1, #10 │ │ │ │ + asrs r6, r4, #10 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - addw r0, r0, #81 @ 0x51 │ │ │ │ - subs r6, #36 @ 0x24 │ │ │ │ + @ instruction: 0xf2180051 │ │ │ │ + subs r6, #60 @ 0x3c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r6, [r2, #14] │ │ │ │ + ldrb r6, [r5, #14] │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -385964,15 +385968,15 @@ │ │ │ │ ldr r2, [pc, #164] @ (3896e8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #160] @ (3896ec ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cbnz r3, 389696 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 3892a8 │ │ │ │ ldr r0, [pc, #140] @ (3896f0 ) │ │ │ │ @@ -385980,15 +385984,15 @@ │ │ │ │ ldr r2, [pc, #140] @ (3896f4 ) │ │ │ │ ldr r1, [pc, #140] @ (3896f8 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [pc, #100] @ (3896e0 ) │ │ │ │ ldr r6, [r5, r3] │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cbnz r3, 3896ba │ │ │ │ ldr.w r0, [r4, #920] @ 0x398 │ │ │ │ bl 383658 │ │ │ │ ldrb.w r3, [r4, #929] @ 0x3a1 │ │ │ │ @@ -386005,54 +386009,54 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 389658 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #84] @ (389704 ) │ │ │ │ ldrb.w r2, [r4, #928] @ 0x3a0 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 389658 │ │ │ │ ldr r3, [pc, #76] @ (389708 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 389680 │ │ │ │ ldr r3, [pc, #56] @ (389700 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 389680 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #56] @ (38970c ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 389680 │ │ │ │ nop │ │ │ │ @ instruction: 0xf61400e3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #78 @ 0x4e │ │ │ │ + subs r6, #102 @ 0x66 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - sbc.w r0, r0, #81 @ 0x51 │ │ │ │ - subs r5, #134 @ 0x86 │ │ │ │ + sbcs.w r0, r8, #81 @ 0x51 │ │ │ │ + subs r5, #158 @ 0x9e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r6, #42 @ 0x2a │ │ │ │ + subs r6, #66 @ 0x42 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adc.w r0, r0, #81 @ 0x51 │ │ │ │ - subs r5, #100 @ 0x64 │ │ │ │ + adcs.w r0, r8, #81 @ 0x51 │ │ │ │ + subs r5, #124 @ 0x7c │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldrsb r4, [r7, r3] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x00f2 │ │ │ │ - lsls r3, r2, #1 │ │ │ │ - adds r3, #240 @ 0xf0 │ │ │ │ - movs r0, r0 │ │ │ │ - bkpt 0x00b2 │ │ │ │ + itet eq │ │ │ │ + lsleq r3, r2, #1 │ │ │ │ + addne r3, #240 @ 0xf0 │ │ │ │ + moveq r0, r0 │ │ │ │ + bkpt 0x00ca │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r3, [pc, #512] @ (389924 ) │ │ │ │ @@ -386089,15 +386093,15 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r4, r6 │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ strb.w r0, [r4, #958] @ 0x3be │ │ │ │ mov r0, r6 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 389808 │ │ │ │ adds r5, #1 │ │ │ │ uxtb r5, r5 │ │ │ │ cmp r5, #16 │ │ │ │ it ne │ │ │ │ @@ -386108,15 +386112,15 @@ │ │ │ │ ldr r2, [pc, #392] @ (38993c ) │ │ │ │ ldr r1, [pc, #396] @ (389940 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3898b0 │ │ │ │ cmp r5, r7 │ │ │ │ strb.w r5, [r6, #956] @ 0x3bc │ │ │ │ bcc.n 389888 │ │ │ │ orr.w r3, r5, #64 @ 0x40 │ │ │ │ @@ -386148,15 +386152,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 3897a0 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #296] @ (38994c ) │ │ │ │ ldrb.w r2, [r4, #958] @ 0x3be │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3897a0 │ │ │ │ ldrb.w r2, [r6, #951] @ 0x3b7 │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ mov r0, r6 │ │ │ │ strb.w r3, [r6, #929] @ 0x3a1 │ │ │ │ orr.w r3, r2, #2 │ │ │ │ strb.w r3, [r6, #951] @ 0x3b7 │ │ │ │ @@ -386168,15 +386172,15 @@ │ │ │ │ ldr r2, [pc, #256] @ (389954 ) │ │ │ │ ldr r1, [pc, #260] @ (389958 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 389900 │ │ │ │ ldr.w r0, [r6, #920] @ 0x398 │ │ │ │ bl 383658 │ │ │ │ ldrb.w r3, [r6, #957] @ 0x3bd │ │ │ │ cmp r5, #16 │ │ │ │ @@ -386214,89 +386218,89 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3897ca │ │ │ │ ldr r1, [r0, #24] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [pc, #148] @ (389960 ) │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3897ca │ │ │ │ ldr r4, [pc, #140] @ (389964 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r2, [pc, #140] @ (389968 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #140] @ (38996c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #128] @ (389970 ) │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [r3, #24] │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ ldr r3, [pc, #112] @ (389974 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 38986a │ │ │ │ ldr r3, [pc, #56] @ (389948 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 38986a │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #92] @ (389978 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 38986a │ │ │ │ nop │ │ │ │ adds.w r0, r4, #7438336 @ 0x718000 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - orr.w r0, r6, #81 @ 0x51 │ │ │ │ - subs r4, #104 @ 0x68 │ │ │ │ + orrs.w r0, lr, #81 @ 0x51 │ │ │ │ + subs r4, #128 @ 0x80 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r5, #38 @ 0x26 │ │ │ │ + subs r5, #62 @ 0x3e │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r4, #224 @ 0xe0 │ │ │ │ + subs r4, #248 @ 0xf8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - vshr.s32 q8, , #10 │ │ │ │ - subs r4, #26 │ │ │ │ + and.w r0, lr, #81 @ 0x51 │ │ │ │ + subs r4, #50 @ 0x32 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldrsb r4, [r7, r3] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, r3, r4, r5, r6, pc} │ │ │ │ + pop {r1, r2, r4, r7, pc} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r4, #64 @ 0x40 │ │ │ │ + subs r4, #88 @ 0x58 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - vqadd.s16 q8, q3, │ │ │ │ - subs r3, #122 @ 0x7a │ │ │ │ + vqadd.s32 q8, q7, │ │ │ │ + subs r3, #146 @ 0x92 │ │ │ │ lsls r4, r2, #1 │ │ │ │ adds r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, pc} │ │ │ │ + pop {r1, r2, r3, r4, pc} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r3, #180 @ 0xb4 │ │ │ │ + subs r3, #204 @ 0xcc │ │ │ │ lsls r7, r4, #1 │ │ │ │ - mcr 0, 6, r0, cr10, cr1, {2} │ │ │ │ - subs r2, #238 @ 0xee │ │ │ │ + mcr 0, 7, r0, cr2, cr1, {2} │ │ │ │ + subs r3, #6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - pop {r5, pc} │ │ │ │ + pop {r3, r4, r5, pc} │ │ │ │ lsls r3, r2, #1 │ │ │ │ adds r3, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r3, r5, r6} │ │ │ │ + pop {r1, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrb.w r1, [r0, #956] @ 0x3bc │ │ │ │ lsls r3, r1, #27 │ │ │ │ beq.n 3899a6 │ │ │ │ ldrb.w r2, [r0, #974] @ 0x3ce │ │ │ │ subs r1, #1 │ │ │ │ add.w ip, r0, r2 │ │ │ │ @@ -386395,15 +386399,15 @@ │ │ │ │ ldr r2, [pc, #772] @ (389da0 ) │ │ │ │ ldr r1, [pc, #772] @ (389da4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [pc, #760] @ (389da8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 389b80 │ │ │ │ mov r0, r7 │ │ │ │ movs r1, #0 │ │ │ │ @@ -386443,15 +386447,15 @@ │ │ │ │ bpl.n 389b32 │ │ │ │ mov r0, r4 │ │ │ │ bl 389260 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #644] @ (389dac ) │ │ │ │ ldrb.w r2, [r4, #928] @ 0x3a0 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ mov.w r9, #0 │ │ │ │ b.n 389a96 │ │ │ │ ldrb.w r3, [r0, #931] @ 0x3a3 │ │ │ │ mov.w r9, #0 │ │ │ │ mov r7, r3 │ │ │ │ b.n 389a96 │ │ │ │ ldrb.w r3, [r0, #932] @ 0x3a4 │ │ │ │ @@ -386488,15 +386492,15 @@ │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ mov r3, r8 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #532] @ (389db4 ) │ │ │ │ strd r7, r9, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 389ab6 │ │ │ │ subs.w r3, r6, #16 │ │ │ │ sbc.w r2, r8, #0 │ │ │ │ cmp r3, #15 │ │ │ │ sbcs.w r2, r2, #0 │ │ │ │ bcs.w 3899ea │ │ │ │ cmp r3, #14 │ │ │ │ @@ -386663,34 +386667,34 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 389260 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #48] @ (389db8 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3899f6 │ │ │ │ nop │ │ │ │ @ instruction: 0xf27c00e3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #246 @ 0xf6 │ │ │ │ + subs r2, #14 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - stc 0, cr0, [ip, #-324] @ 0xfffffebc │ │ │ │ - subs r1, #48 @ 0x30 │ │ │ │ + stc 0, cr0, [r4, #-324]! @ 0xfffffebc │ │ │ │ + subs r1, #72 @ 0x48 │ │ │ │ lsls r4, r2, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 389df2 │ │ │ │ + cbnz r4, 389df8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ adds r7, #28 │ │ │ │ movs r0, r0 │ │ │ │ - revsh r0, r3 │ │ │ │ + revsh r0, r6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [sp, #696] @ 0x2b8 │ │ │ │ + ldr r2, [sp, #792] @ 0x318 │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ mov r9, r3 │ │ │ │ @@ -386707,15 +386711,15 @@ │ │ │ │ ldr.w r5, [pc, #2160] @ 38a65c │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #20] │ │ │ │ ldr r7, [sp, #64] @ 0x40 │ │ │ │ add r5, pc │ │ │ │ ldr.w fp, [sp, #72] @ 0x48 │ │ │ │ ldrb.w r6, [r0, #935] @ 0x3a7 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r3, [pc, #2140] @ 38a660 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov sl, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 38a0d6 │ │ │ │ cmp.w r8, #32 │ │ │ │ @@ -386739,15 +386743,15 @@ │ │ │ │ ldr.w r0, [pc, #2076] @ 38a668 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc │ │ │ │ ldr r1, [r1, #24] │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ cmp.w r8, #31 │ │ │ │ bhi.n 389e1c │ │ │ │ add r3, pc, #8 @ (adr r3, 389e70 ) │ │ │ │ ldr.w r2, [r3, r8, lsl #2] │ │ │ │ add r3, r2 │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ @@ -386827,15 +386831,15 @@ │ │ │ │ ldr.w r2, [pc, #1832] @ 38a670 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r1, [pc, #1828] @ 38a674 │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r0, [pc, #1816] @ 38a678 │ │ │ │ movs r2, #24 │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ b.n 389e52 │ │ │ │ ldrb.w r3, [r4, #935] @ 0x3a7 │ │ │ │ @@ -386864,24 +386868,24 @@ │ │ │ │ ldr.w r2, [pc, #1744] @ 38a680 │ │ │ │ ldr.w r1, [pc, #1744] @ 38a684 │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r0, [pc, #1728] @ 38a688 │ │ │ │ mov r3, r6 │ │ │ │ ldr.w r2, [r4, #976] @ 0x3d0 │ │ │ │ ldr r1, [r1, #24] │ │ │ │ add r0, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ ldrb.w r3, [r4, #930] @ 0x3a2 │ │ │ │ tst.w r7, #2 │ │ │ │ mov r0, r4 │ │ │ │ and.w r2, r3, #253 @ 0xfd │ │ │ │ it ne │ │ │ │ movne r3, r2 │ │ │ │ strb.w r3, [r4, #930] @ 0x3a2 │ │ │ │ @@ -386971,15 +386975,15 @@ │ │ │ │ mov r2, r8 │ │ │ │ ldr.w r0, [pc, #1432] @ 38a690 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ strd r7, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ mov r3, r9 │ │ │ │ str.w fp, [sp, #8] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 389e12 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 38a276 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 38a280 │ │ │ │ ldr.w r2, [r4, #976] @ 0x3d0 │ │ │ │ bic.w r3, r3, #16 │ │ │ │ @@ -387081,15 +387085,15 @@ │ │ │ │ ldr.w r2, [pc, #1128] @ 38a698 │ │ │ │ ldr.w r1, [pc, #1128] @ 38a69c │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 38a5fc │ │ │ │ ldrb.w r3, [r4, #930] @ 0x3a2 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r2, [r4, #976] @ 0x3d0 │ │ │ │ @@ -387228,15 +387232,15 @@ │ │ │ │ ldr r2, [pc, #692] @ (38a6a4 ) │ │ │ │ ldr r1, [pc, #696] @ (38a6a8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38a04a │ │ │ │ ldr r3, [pc, #672] @ (38a6ac ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -387248,15 +387252,15 @@ │ │ │ │ bpl.w 38a04a │ │ │ │ ldr r1, [r0, #24] │ │ │ │ clz r3, r7 │ │ │ │ ldr r0, [pc, #648] @ (38a6b0 ) │ │ │ │ mov r2, r6 │ │ │ │ lsrs r3, r3, #5 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ mov r0, r4 │ │ │ │ b.n 38a04c │ │ │ │ and.w r2, r7, #1 │ │ │ │ lsrs r1, r6, #1 │ │ │ │ ldr.w r0, [r4, #920] @ 0x398 │ │ │ │ mov.w r9, r6, lsr #1 │ │ │ │ bl 3833ec │ │ │ │ @@ -387267,15 +387271,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ and.w r7, r6, #1 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r3, [sl] │ │ │ │ cbnz r3, 38a4ba │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.w 38a580 │ │ │ │ ldrb.w r3, [r4, #929] @ 0x3a1 │ │ │ │ ldrsb.w r2, [r4, #933] @ 0x3a5 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -387312,15 +387316,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ lsrs r3, r3, #5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r7 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #484] @ (38a6c4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 38a46a │ │ │ │ ldr.w r2, [r4, #976] @ 0x3d0 │ │ │ │ bic.w r3, r3, #20 │ │ │ │ strb.w r3, [r4, #929] @ 0x3a1 │ │ │ │ cmp r2, #5 │ │ │ │ beq.w 38a12a │ │ │ │ mov r0, r4 │ │ │ │ @@ -387343,15 +387347,15 @@ │ │ │ │ ldr r2, [pc, #416] @ (38a6cc ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #416] @ (38a6d0 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #404] @ (38a6d4 ) │ │ │ │ movs r2, #31 │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ b.n 389e52 │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ @@ -387422,137 +387426,136 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 38a24c │ │ │ │ ldr r1, [r0, #24] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #192] @ (38a6dc ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 38a24c │ │ │ │ orr.w r3, r3, #1 │ │ │ │ b.n 38a596 │ │ │ │ ldr r3, [pc, #180] @ (38a6e0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #180] @ (38a6e4 ) │ │ │ │ ldr r1, [pc, #184] @ (38a6e8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #168] @ (38a6ec ) │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 38a58a │ │ │ │ nop │ │ │ │ - adds r6, #180 @ 0xb4 │ │ │ │ + adds r6, #204 @ 0xcc │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r5, #240 @ 0xf0 │ │ │ │ + adds r6, #8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xe9be0051 │ │ │ │ + ldrd r0, r0, [r6, #324] @ 0x144 │ │ │ │ cdp 0, 4, cr0, cr8, cr3, {7} │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #128] @ 0x80 │ │ │ │ + ldr r3, [sp, #224] @ 0xe0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r5, #68 @ 0x44 │ │ │ │ + adds r5, #92 @ 0x5c │ │ │ │ lsls r7, r4, #1 │ │ │ │ - @ instruction: 0xe85a0051 │ │ │ │ - adds r4, #126 @ 0x7e │ │ │ │ + ldrd r0, r0, [r2], #-324 @ 0x144 │ │ │ │ + adds r4, #150 @ 0x96 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xb8b6 │ │ │ │ + @ instruction: 0xb8ce │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r4, #222 @ 0xde │ │ │ │ + adds r4, #246 @ 0xf6 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - b.n 38a66c │ │ │ │ - lsls r1, r2, #1 │ │ │ │ - adds r4, #24 │ │ │ │ + @ instruction: 0xe80c0051 │ │ │ │ + adds r4, #48 @ 0x30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xb7ee │ │ │ │ + @ instruction: 0xb806 │ │ │ │ lsls r3, r2, #1 │ │ │ │ strh r0, [r0, r1] │ │ │ │ movs r0, r0 │ │ │ │ - push {r6, r7, lr} │ │ │ │ + push {r3, r4, r6, r7, lr} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r2, #96 @ 0x60 │ │ │ │ + adds r2, #120 @ 0x78 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - b.n 38a188 │ │ │ │ + b.n 38a1b8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r1, #154 @ 0x9a │ │ │ │ + adds r1, #178 @ 0xb2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r0, #164 @ 0xa4 │ │ │ │ + adds r0, #188 @ 0xbc │ │ │ │ lsls r7, r4, #1 │ │ │ │ - b.n 38ae1c │ │ │ │ + b.n 38ae4c │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r7, #222 @ 0xde │ │ │ │ + cmp r7, #246 @ 0xf6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r0, [r1, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 38a70a │ │ │ │ + cbz r0, 38a710 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r0, #68 @ 0x44 │ │ │ │ + adds r0, #92 @ 0x5c │ │ │ │ lsls r7, r4, #1 │ │ │ │ - b.n 38ad70 │ │ │ │ + b.n 38ada0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r7, #126 @ 0x7e │ │ │ │ + cmp r7, #150 @ 0x96 │ │ │ │ lsls r4, r2, #1 │ │ │ │ cmp r3, #16 │ │ │ │ movs r0, r0 │ │ │ │ - sxth r6, r4 │ │ │ │ + sxth r6, r7 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r7, #100 @ 0x64 │ │ │ │ + cmp r7, #124 @ 0x7c │ │ │ │ lsls r7, r4, #1 │ │ │ │ - b.n 38abc4 │ │ │ │ + b.n 38abf4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r6, #158 @ 0x9e │ │ │ │ + cmp r6, #182 @ 0xb6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - uxtb r0, r3 │ │ │ │ + uxtb r0, r6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [r3, #44] @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - cbz r2, 38a714 │ │ │ │ + cbz r2, 38a71a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r6, #100 @ 0x64 │ │ │ │ + cmp r6, #124 @ 0x7c │ │ │ │ lsls r7, r4, #1 │ │ │ │ - b.n 38a9dc │ │ │ │ + b.n 38aa0c │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r5, #158 @ 0x9e │ │ │ │ + cmp r5, #182 @ 0xb6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cbz r6, 38a6f2 │ │ │ │ + cbz r6, 38a6f8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [pc, #8] @ (38a6fc ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 732a90 │ │ │ │ + b.w 732a98 │ │ │ │ nop │ │ │ │ bge.n 38a7d8 │ │ │ │ lsls r1, r2, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ - bl 72f3a8 │ │ │ │ - bl 733118 │ │ │ │ + bl 72f3b0 │ │ │ │ + bl 733120 │ │ │ │ ldr.w ip, [pc, #88] @ 38a774 │ │ │ │ ldr r2, [pc, #88] @ (38a778 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #88] @ (38a77c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldrb.w r3, [r4, #413] @ 0x19d │ │ │ │ mov r2, r0 │ │ │ │ cbz r3, 38a754 │ │ │ │ ldrb.w r0, [r2, #179] @ 0xb3 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ @@ -387570,19 +387573,19 @@ │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - cmp r5, #188 @ 0xbc │ │ │ │ + cmp r5, #212 @ 0xd4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - b.n 38a828 │ │ │ │ + b.n 38a858 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cbz r4, 38a7ac │ │ │ │ + cbz r4, 38a7b2 │ │ │ │ lsls r6, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #112] @ (38a800 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -387591,33 +387594,33 @@ │ │ │ │ ldr r1, [pc, #112] @ (38a808 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #96] @ (38a80c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #96] @ (38a810 ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ mov r0, r6 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [pc, #80] @ (38a814 ) │ │ │ │ ldr r1, [pc, #84] @ (38a818 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 72f324 │ │ │ │ + bl 72f32c │ │ │ │ ldr r3, [pc, #72] @ (38a81c ) │ │ │ │ ldr r1, [pc, #72] @ (38a820 ) │ │ │ │ ldr r2, [pc, #76] @ (38a824 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ @@ -387629,23 +387632,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cmp r5, #72 @ 0x48 │ │ │ │ + cmp r5, #96 @ 0x60 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - b.n 38a824 │ │ │ │ + b.n 38a854 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r4, #50 @ 0x32 │ │ │ │ + cmp r4, #74 @ 0x4a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r7, [sp, #232] @ 0xe8 │ │ │ │ + ldr r7, [sp, #328] @ 0x148 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r7, [sp, #344] @ 0x158 │ │ │ │ + ldr r7, [sp, #440] @ 0x1b8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r7, r4, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ bls.n 38a730 │ │ │ │ lsls r1, r2, #3 │ │ │ │ @@ -387665,15 +387668,15 @@ │ │ │ │ ldr r1, [pc, #96] @ (38a8a4 ) │ │ │ │ add.w r2, ip, #56 @ 0x38 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #92] @ (38a8a8 ) │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r0, #413] @ 0x19d │ │ │ │ cmp r5, #1 │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ strb.w r3, [r0, #412] @ 0x19c │ │ │ │ beq.n 38a88c │ │ │ │ subs r2, r5, #2 │ │ │ │ @@ -387694,19 +387697,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - cmp r4, #160 @ 0xa0 │ │ │ │ + cmp r4, #184 @ 0xb8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - sub sp, #120 @ 0x78 │ │ │ │ + sub sp, #216 @ 0xd8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - sub sp, #16 │ │ │ │ + sub sp, #112 @ 0x70 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 38a904 │ │ │ │ sub sp, #12 │ │ │ │ @@ -387714,15 +387717,15 @@ │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ ldr r1, [pc, #68] @ (38a90c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldrb.w r2, [r0, #412] @ 0x19c │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #1 │ │ │ │ add r0, r2 │ │ │ │ add r2, r1 │ │ │ │ strb.w r2, [r3, #412] @ 0x19c │ │ │ │ ldrb.w r0, [r0, #152] @ 0x98 │ │ │ │ @@ -387731,19 +387734,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - cmp r4, #26 │ │ │ │ + cmp r4, #50 @ 0x32 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add sp, #32 │ │ │ │ + add sp, #128 @ 0x80 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add sp, #120 @ 0x78 │ │ │ │ + add sp, #216 @ 0xd8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #68] @ 38a964 │ │ │ │ sub sp, #8 │ │ │ │ @@ -387751,15 +387754,15 @@ │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ ldr r1, [pc, #64] @ (38a96c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r4, r0 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ ldr.w r1, [r4, #408] @ 0x198 │ │ │ │ blx 28c43c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #412] @ 0x19c │ │ │ │ @@ -387767,19 +387770,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - cmp r3, #182 @ 0xb6 │ │ │ │ + cmp r3, #206 @ 0xce │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r7, sp, #656 @ 0x290 │ │ │ │ + add r7, sp, #752 @ 0x2f0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r7, sp, #736 @ 0x2e0 │ │ │ │ + add r7, sp, #832 @ 0x340 │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #140] @ (38aa10 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -387791,22 +387794,22 @@ │ │ │ │ mov r8, r0 │ │ │ │ add.w r4, r6, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r7, r0 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r4, r0 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ ldr.w r1, [r4, #408] @ 0x198 │ │ │ │ blx 28c43c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #412] @ 0x19c │ │ │ │ @@ -387823,31 +387826,31 @@ │ │ │ │ ldr r4, [pc, #52] @ (38aa1c ) │ │ │ │ add.w r3, r6, #72 @ 0x48 │ │ │ │ movs r2, #136 @ 0x88 │ │ │ │ mov r1, r5 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - add r7, sp, #296 @ 0x128 │ │ │ │ + add r7, sp, #392 @ 0x188 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r3, #84 @ 0x54 │ │ │ │ + cmp r3, #108 @ 0x6c │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r7, sp, #352 @ 0x160 │ │ │ │ + add r7, sp, #448 @ 0x1c0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r7, sp, #56 @ 0x38 │ │ │ │ + add r7, sp, #152 @ 0x98 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0038aa20 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -387855,51 +387858,51 @@ │ │ │ │ sub sp, #16 │ │ │ │ mov r8, r0 │ │ │ │ mov r7, r2 │ │ │ │ add r5, pc │ │ │ │ ldr r4, [pc, #76] @ (38aa88 ) │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 72ec1c │ │ │ │ + bl 72ec24 │ │ │ │ ldr r1, [pc, #68] @ (38aa8c ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ - bl 72da4c │ │ │ │ + bl 72da54 │ │ │ │ ldr r3, [pc, #60] @ (38aa90 ) │ │ │ │ ldr r2, [pc, #60] @ (38aa94 ) │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc │ │ │ │ mov r0, r6 │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ str.w r7, [r3, #408] @ 0x198 │ │ │ │ ldr r3, [pc, #36] @ (38aa98 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 72ef2c │ │ │ │ - add r6, sp, #720 @ 0x2d0 │ │ │ │ + b.w 72ef34 │ │ │ │ + add r6, sp, #816 @ 0x330 │ │ │ │ lsls r3, r2, #1 │ │ │ │ b.n 38ae6c │ │ │ │ lsls r3, r4, #3 │ │ │ │ - orrs r2, r1 │ │ │ │ + orrs r2, r4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r2, #136 @ 0x88 │ │ │ │ + cmp r2, #160 @ 0xa0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r6, sp, #472 @ 0x1d8 │ │ │ │ + add r6, sp, #568 @ 0x238 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r5, [pc, #160] @ (38ab3c ) │ │ │ │ ... │ │ │ │ │ │ │ │ 0038aa9c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -387947,19 +387950,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (38ab24 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r1, #210 @ 0xd2 │ │ │ │ + cmp r1, #234 @ 0xea │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r5, sp, #784 @ 0x310 │ │ │ │ + add r5, sp, #880 @ 0x370 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r6, sp, #16 │ │ │ │ + add r6, sp, #112 @ 0x70 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0038ab28 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -388153,39 +388156,39 @@ │ │ │ │ ldr r1, [pc, #48] @ (38ad60 ) │ │ │ │ ldr r0, [pc, #52] @ (38ad64 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #136 @ 0x88 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ - cmp r1, #134 @ 0x86 │ │ │ │ + cmp r1, #158 @ 0x9e │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r5, sp, #472 @ 0x1d8 │ │ │ │ + add r5, sp, #568 @ 0x238 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r7, #216 @ 0xd8 │ │ │ │ + movs r7, #240 @ 0xf0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r3, sp, #808 @ 0x328 │ │ │ │ + add r3, sp, #904 @ 0x388 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r4, sp, #104 @ 0x68 │ │ │ │ + add r4, sp, #200 @ 0xc8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r7, #196 @ 0xc4 │ │ │ │ + movs r7, #220 @ 0xdc │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r3, sp, #728 @ 0x2d8 │ │ │ │ + add r3, sp, #824 @ 0x338 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r4, sp, #120 @ 0x78 │ │ │ │ + add r4, sp, #216 @ 0xd8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r7, #176 @ 0xb0 │ │ │ │ + movs r7, #200 @ 0xc8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r3, sp, #648 @ 0x288 │ │ │ │ + add r3, sp, #744 @ 0x2e8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r4, sp, #120 @ 0x78 │ │ │ │ + add r4, sp, #216 @ 0xd8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (38ad70 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ bmi.n 38ae48 │ │ │ │ lsls r1, r2, #3 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -388229,24 +388232,24 @@ │ │ │ │ orrs r2, r5 │ │ │ │ str.w r2, [r4, #948] @ 0x3b4 │ │ │ │ b.n 38adb2 │ │ │ │ ldr r1, [pc, #20] @ (38ae10 ) │ │ │ │ ldr r0, [pc, #24] @ (38ae14 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 38ada0 │ │ │ │ nop │ │ │ │ udf #176 @ 0xb0 │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #128 @ 0x80 │ │ │ │ + movs r7, #152 @ 0x98 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r3, sp, #536 @ 0x218 │ │ │ │ + add r3, sp, #632 @ 0x278 │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #148] @ (38aec0 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -388255,35 +388258,35 @@ │ │ │ │ ldr r1, [pc, #148] @ (38aec8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r1, r4, #28 │ │ │ │ ldr r2, [pc, #128] @ (38aecc ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [pc, #128] @ (38aed0 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #23 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #116] @ (38aed4 ) │ │ │ │ ldr r1, [pc, #116] @ (38aed8 ) │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [pc, #104] @ (38aedc ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ bl 382f9c │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r6, #920 @ 0x398 │ │ │ │ @@ -388305,33 +388308,33 @@ │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 3394f4 │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #74 @ 0x4a │ │ │ │ + movs r7, #98 @ 0x62 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - bls.n 38afb0 │ │ │ │ + bls.n 38ade0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - movs r5, #152 @ 0x98 │ │ │ │ + movs r5, #176 @ 0xb0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r3, sp, #304 @ 0x130 │ │ │ │ + add r3, sp, #400 @ 0x190 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r3, sp, #424 @ 0x1a8 │ │ │ │ + add r3, sp, #520 @ 0x208 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r4, [r6, #56] @ 0x38 │ │ │ │ + strh r4, [r1, #58] @ 0x3a │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r0, [r1, #58] @ 0x3a │ │ │ │ + strh r0, [r4, #58] @ 0x3a │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add sp, #320 @ 0x140 │ │ │ │ + add sp, #416 @ 0x1a0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ bcc.n 38af64 │ │ │ │ lsls r1, r2, #3 │ │ │ │ - add r3, sp, #208 @ 0xd0 │ │ │ │ + add r3, sp, #304 @ 0x130 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #72] @ (38af40 ) │ │ │ │ orrs r3, r2 │ │ │ │ @@ -388357,27 +388360,27 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r1, [pc, #20] @ (38af48 ) │ │ │ │ ldr r0, [pc, #24] @ (38af4c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #60 @ 0x3c │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 38af20 │ │ │ │ ble.n 38afc8 │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #72 @ 0x48 │ │ │ │ + movs r6, #96 @ 0x60 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r2, sp, #312 @ 0x138 │ │ │ │ + add r2, sp, #408 @ 0x198 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (38af58 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ bcs.n 38af28 │ │ │ │ lsls r1, r2, #3 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #28 │ │ │ │ @@ -388387,15 +388390,15 @@ │ │ │ │ ldr r1, [pc, #192] @ (38b038 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #86 @ 0x56 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldrb.w r2, [r3, #936] @ 0x3a8 │ │ │ │ cmp r2, #51 @ 0x33 │ │ │ │ ldr r2, [pc, #160] @ (38b03c ) │ │ │ │ @@ -388431,69 +388434,69 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #92] @ (38b04c ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #12 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 38afcc │ │ │ │ ldr r3, [pc, #76] @ (38b050 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #76] @ (38b054 ) │ │ │ │ ldr r1, [pc, #80] @ (38b058 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #12 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #499 @ 0x1f3 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 38afcc │ │ │ │ nop.w │ │ │ │ lsrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #86 @ 0x56 │ │ │ │ + movs r6, #110 @ 0x6e │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrh r4, [r6, #32] │ │ │ │ + ldrh r4, [r1, #34] @ 0x22 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r2, sp, #400 @ 0x190 │ │ │ │ + add r2, sp, #496 @ 0x1f0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r2, sp, #328 @ 0x148 │ │ │ │ + add r2, sp, #424 @ 0x1a8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ bcs.n 38af60 │ │ │ │ lsls r1, r2, #3 │ │ │ │ - movs r5, #222 @ 0xde │ │ │ │ + movs r5, #246 @ 0xf6 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r2, sp, #112 @ 0x70 │ │ │ │ + add r2, sp, #208 @ 0xd0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r2, sp, #16 │ │ │ │ + add r2, sp, #112 @ 0x70 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r5, #196 @ 0xc4 │ │ │ │ + movs r5, #220 @ 0xdc │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r2, sp, #136 @ 0x88 │ │ │ │ + add r2, sp, #232 @ 0xe8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r1, sp, #928 @ 0x3a0 │ │ │ │ + add r2, sp, #0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb.w r3, [r0, #948] @ 0x3b4 │ │ │ │ mov r4, r0 │ │ │ │ ldrh.w r1, [r0, #950] @ 0x3b6 │ │ │ │ ldr.w r0, [r0, #920] @ 0x398 │ │ │ │ ands r1, r3 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldrh.w r3, [r4, #952] @ 0x3b8 │ │ │ │ lsrs r2, r3, #15 │ │ │ │ bne.n 38b09c │ │ │ │ lsls r3, r3, #24 │ │ │ │ bmi.n 38b0b4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -388501,65 +388504,65 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrh.w r1, [r4, #950] @ 0x3b6 │ │ │ │ ldr.w r0, [r4, #924] @ 0x39c │ │ │ │ ubfx r1, r1, #3, #1 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldrh.w r3, [r4, #952] @ 0x3b8 │ │ │ │ lsls r3, r3, #24 │ │ │ │ bpl.n 38b08a │ │ │ │ ldrh.w r1, [r4, #950] @ 0x3b6 │ │ │ │ ldr.w r0, [r4, #928] @ 0x3a0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ ubfx r1, r1, #4, #1 │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 38b128 │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #76] @ (38b12c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (38b130 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #32 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r1, [pc, #64] @ (38b134 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 72dfb4 │ │ │ │ + bl 72dfbc │ │ │ │ ldr r1, [pc, #56] @ (38b138 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72f324 │ │ │ │ + bl 72f32c │ │ │ │ ldr r3, [pc, #48] @ (38b13c ) │ │ │ │ movs r2, #0 │ │ │ │ strb.w r2, [r4, #66] @ 0x42 │ │ │ │ add r3, pc │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - movs r4, #234 @ 0xea │ │ │ │ + movs r5, #2 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - bvs.n 38b0b8 │ │ │ │ + bvs.n 38b0e8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - movs r2, #232 @ 0xe8 │ │ │ │ + movs r3, #0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ @ instruction: 0xfbec00df │ │ │ │ lsls r7, r2, #11 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 2, pc, cr9, cr15, {7} @ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -388783,15 +388786,15 @@ │ │ │ │ ldr r2, [pc, #76] @ (38b440 ) │ │ │ │ movs r3, #86 @ 0x56 │ │ │ │ ldr r1, [pc, #76] @ (38b444 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r0, #948] @ 0x3b4 │ │ │ │ str.w r3, [r0, #950] @ 0x3b6 │ │ │ │ strh.w r3, [r0, #954] @ 0x3ba │ │ │ │ strd r3, r3, [r0, #956] @ 0x3bc │ │ │ │ strd r3, r3, [r0, #964] @ 0x3c4 │ │ │ │ strd r3, r3, [r0, #972] @ 0x3cc │ │ │ │ @@ -388802,19 +388805,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - movs r1, #214 @ 0xd6 │ │ │ │ + movs r1, #238 @ 0xee │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strh r4, [r6, #60] @ 0x3c │ │ │ │ + strh r4, [r1, #62] @ 0x3e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r5, pc, #904 @ (adr r5, 38b7d0 ) │ │ │ │ + add r5, pc, #1000 @ (adr r5, 38b830 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #140] @ (38b4e4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -388823,34 +388826,34 @@ │ │ │ │ ldr r1, [pc, #140] @ (38b4ec ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #124] @ (38b4f0 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #124] @ (38b4f4 ) │ │ │ │ movs r3, #86 @ 0x56 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #112] @ (38b4f8 ) │ │ │ │ ldr r1, [pc, #112] @ (38b4fc ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r1, r5, #920 @ 0x398 │ │ │ │ mov r4, r0 │ │ │ │ bl 339444 │ │ │ │ add.w r1, r5, #924 @ 0x39c │ │ │ │ mov r0, r4 │ │ │ │ bl 339444 │ │ │ │ add.w r1, r5, #928 @ 0x3a0 │ │ │ │ @@ -388867,27 +388870,27 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - movs r1, #108 @ 0x6c │ │ │ │ + movs r1, #132 @ 0x84 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - bcc.n 38b578 │ │ │ │ + bcc.n 38b5a8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r2, r5, #5 │ │ │ │ + subs r2, r0, #6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r0, [r6, #56] @ 0x38 │ │ │ │ + strh r0, [r1, #58] @ 0x3a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r5, pc, #392 @ (adr r5, 38b680 ) │ │ │ │ + add r5, pc, #488 @ (adr r5, 38b6e0 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r4, [r1, #8] │ │ │ │ + strh r4, [r4, #8] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r2, [r3, #8] │ │ │ │ + strh r2, [r6, #8] │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w lr, [pc, #464] @ 38b6e4 │ │ │ │ @@ -389056,23 +389059,23 @@ │ │ │ │ bne.n 38b63a │ │ │ │ b.n 38b6b2 │ │ │ │ ldr r1, [pc, #20] @ (38b6ec ) │ │ │ │ ldr r0, [pc, #24] @ (38b6f0 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 38b58c │ │ │ │ bvc.n 38b738 │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r6, #3 │ │ │ │ + subs r4, r1, #4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r6, [r6, #44] @ 0x2c │ │ │ │ + ldr r6, [r1, #48] @ 0x30 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ ldr r5, [pc, #856] @ (38ba60 ) │ │ │ │ @@ -389202,15 +389205,15 @@ │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ mov r2, ip │ │ │ │ mov r3, lr │ │ │ │ adds r1, #104 @ 0x68 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ ldr r3, [pc, #556] @ (38ba64 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 38b7be │ │ │ │ ldr r1, [pc, #556] @ (38ba70 ) │ │ │ │ ldr r0, [pc, #560] @ (38ba74 ) │ │ │ │ @@ -389260,15 +389263,15 @@ │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 38b3dc │ │ │ │ bic.w r3, r6, #12352 @ 0x3040 │ │ │ │ lsls r2, r6, #16 │ │ │ │ bic.w r3, r3, #56 @ 0x38 │ │ │ │ strh.w r3, [r0, #972] @ 0x3cc │ │ │ │ @@ -389312,15 +389315,15 @@ │ │ │ │ ldr r1, [pc, #332] @ (38ba98 ) │ │ │ │ ldr r0, [pc, #332] @ (38ba9c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #104 @ 0x68 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ ldrb.w r3, [r0, #936] @ 0x3a8 │ │ │ │ cmp r3, #51 @ 0x33 │ │ │ │ ite hi │ │ │ │ movhi r3, #63 @ 0x3f │ │ │ │ movls r3, #31 │ │ │ │ ands r3, r6 │ │ │ │ strb.w r3, [r0, #948] @ 0x3b4 │ │ │ │ @@ -389405,49 +389408,49 @@ │ │ │ │ bne.w 38b804 │ │ │ │ b.n 38b80a │ │ │ │ nop │ │ │ │ bpl.n 38bac8 │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r5, #6 │ │ │ │ + adds r2, r0, #7 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r4, [r5, #24] │ │ │ │ + ldr r4, [r0, #28] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r0, r1, #6 │ │ │ │ + adds r0, r4, #6 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strb r2, [r6, #21] │ │ │ │ + strb r2, [r1, #22] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r6, r7, #5 │ │ │ │ + adds r6, r2, #6 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r0, [r0, #24] │ │ │ │ + ldr r0, [r3, #24] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r6, r2, #4 │ │ │ │ + adds r6, r5, #4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldmia r6, {r2, r4, r5, r6, r7} │ │ │ │ + ldmia r7!, {r2, r3} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r2, r3, r4 │ │ │ │ + subs r2, r6, r4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r6, r2, #3 │ │ │ │ + adds r6, r5, #3 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldmia r6!, {r2, r4, r5, r7} │ │ │ │ + ldmia r6, {r2, r3, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r2, r3, r3 │ │ │ │ + subs r2, r6, r3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r6, r7, #1 │ │ │ │ + adds r6, r2, #2 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r1, pc, #304 @ (adr r1, 38bbd0 ) │ │ │ │ + add r1, pc, #400 @ (adr r1, 38bc30 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r6, r0, #0 │ │ │ │ + adds r6, r3, #0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r0, pc, #528 @ (adr r0, 38bcb8 ) │ │ │ │ + add r0, pc, #624 @ (adr r0, 38bd18 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r2, r5, r7 │ │ │ │ + adds r2, r0, #0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r0, pc, #560 @ (adr r0, 38bce0 ) │ │ │ │ + add r0, pc, #656 @ (adr r0, 38bd40 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0038bab0 : │ │ │ │ str.w r1, [r0, #940] @ 0x3ac │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ @@ -389470,65 +389473,65 @@ │ │ │ │ ldr r2, [pc, #44] @ (38bb0c ) │ │ │ │ movs r3, #86 @ 0x56 │ │ │ │ ldr r1, [pc, #44] @ (38bb10 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r0, [r0, #932] @ 0x3a4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - subs r2, r5, r3 │ │ │ │ + subs r2, r0, r4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strh r0, [r1, #6] │ │ │ │ + strh r0, [r4, #6] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [sp, #984] @ 0x3d8 │ │ │ │ + ldr r7, [sp, #56] @ 0x38 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #48] @ 38bb58 │ │ │ │ ldr r2, [pc, #48] @ (38bb5c ) │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ ldr r1, [pc, #48] @ (38bb60 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ movs r3, #4 │ │ │ │ strb.w r3, [r0, #124] @ 0x7c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - subs r6, r2, r4 │ │ │ │ + subs r6, r5, r4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r7, [sp, #560] @ 0x230 │ │ │ │ + ldr r7, [sp, #656] @ 0x290 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r7, [sp, #648] @ 0x288 │ │ │ │ + ldr r7, [sp, #744] @ 0x2e8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [pc, #8] @ (38bb70 ) │ │ │ │ movs r1, #3 │ │ │ │ add r0, pc │ │ │ │ - b.w 732a90 │ │ │ │ + b.w 732a98 │ │ │ │ nop │ │ │ │ stmia r7!, {r2, r4, r5} │ │ │ │ lsls r1, r2, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -389539,45 +389542,45 @@ │ │ │ │ ldr r1, [pc, #152] @ (38bc28 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ add.w r1, r4, #32 │ │ │ │ ldr r2, [pc, #132] @ (38bc2c ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [pc, #132] @ (38bc30 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #120] @ (38bc34 ) │ │ │ │ ldr r1, [pc, #124] @ (38bc38 ) │ │ │ │ mov r7, r0 │ │ │ │ add.w r3, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #104] @ (38bc3c ) │ │ │ │ ldr r1, [pc, #108] @ (38bc40 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [pc, #92] @ (38bc44 ) │ │ │ │ mov ip, r0 │ │ │ │ ldr r2, [pc, #92] @ (38bc48 ) │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r8, #108] @ 0x6c │ │ │ │ ldr r3, [pc, #88] @ (38bc4c ) │ │ │ │ add r2, pc │ │ │ │ @@ -389594,36 +389597,36 @@ │ │ │ │ add r1, pc │ │ │ │ str r2, [r5, #56] @ 0x38 │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ strd r4, r3, [ip, #116] @ 0x74 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 72dfb4 │ │ │ │ - subs r6, r6, r2 │ │ │ │ + b.w 72dfbc │ │ │ │ + subs r6, r1, r3 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r0, sp, #192 @ 0xc0 │ │ │ │ + add r0, sp, #288 @ 0x120 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r0, sp, #272 @ 0x110 │ │ │ │ + add r0, sp, #368 @ 0x170 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r4, {r2, r3, r4} │ │ │ │ + ldmia r4, {r2, r4, r5} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r4, {r1, r4, r5} │ │ │ │ + ldmia r4!, {r1, r3, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r3, {r1, r3, r5, r6, r7} │ │ │ │ + ldmia r4!, {r1} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r6, r1, r0 │ │ │ │ + adds r6, r4, r0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r6, [r1, #24] │ │ │ │ + ldrh r6, [r4, #24] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r4, [r5, #24] │ │ │ │ + ldrh r4, [r0, #26] │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r1, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #944] @ 0x3b0 │ │ │ │ + ldr r7, [sp, #16] │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r3, r1, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r1, #15 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r6, #8 │ │ │ │ movs r0, r0 │ │ │ │ @@ -389646,23 +389649,23 @@ │ │ │ │ mov r2, fp │ │ │ │ mov r1, r5 │ │ │ │ add.w r7, r4, #88 @ 0x58 │ │ │ │ mov sl, r0 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r8, r3 │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ adds r4, #96 @ 0x60 │ │ │ │ mov r7, r0 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ mov r2, fp │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldrb.w r2, [sl, #96] @ 0x60 │ │ │ │ mov fp, r0 │ │ │ │ cmp r2, r9 │ │ │ │ ite ne │ │ │ │ movne r3, r6 │ │ │ │ orreq.w r3, r6, #1 │ │ │ │ cbz r3, 38bcde │ │ │ │ @@ -389712,50 +389715,50 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r6, [sp, #256] @ 0x100 │ │ │ │ + ldr r6, [sp, #352] @ 0x160 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [sp, #360] @ 0x168 │ │ │ │ + ldr r6, [sp, #456] @ 0x1c8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r2, r0, r7 │ │ │ │ + adds r2, r3, r7 │ │ │ │ lsls r7, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #48] @ 38bd9c │ │ │ │ ldr r2, [pc, #48] @ (38bda0 ) │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ ldr r1, [pc, #48] @ (38bda4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ movs r3, #8 │ │ │ │ strb.w r3, [r0, #124] @ 0x7c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - adds r2, r2, r3 │ │ │ │ + adds r2, r5, r3 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r5, [sp, #288] @ 0x120 │ │ │ │ + ldr r5, [sp, #384] @ 0x180 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r5, [sp, #376] @ 0x178 │ │ │ │ + ldr r5, [sp, #472] @ 0x1d8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #96] @ 38be18 │ │ │ │ sub sp, #16 │ │ │ │ @@ -389764,15 +389767,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (38be20 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #84] @ (38be24 ) │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [pc, #80] @ (38be28 ) │ │ │ │ add r4, pc │ │ │ │ ldrb.w r1, [r0, #152] @ 0x98 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 38bdf6 │ │ │ │ mov r0, r1 │ │ │ │ @@ -389792,32 +389795,32 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 38bde2 │ │ │ │ ldr r0, [pc, #40] @ (38be34 ) │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 38bde2 │ │ │ │ - adds r2, r0, r2 │ │ │ │ + adds r2, r3, r2 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r4, [sp, #976] @ 0x3d0 │ │ │ │ + ldr r5, [sp, #48] @ 0x30 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r5, [sp, #56] @ 0x38 │ │ │ │ + ldr r5, [sp, #152] @ 0x98 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldmia r6, {r1, r2, r5, r6} │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r6, r4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #904] @ 0x388 │ │ │ │ + ldr r4, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #112] @ (38beb8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -389825,24 +389828,24 @@ │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ ldr r1, [pc, #112] @ (38bec0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #96] @ (38bec4 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #96] @ (38bec8 ) │ │ │ │ adds r4, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r5, #196] @ 0xc4 │ │ │ │ cbz r0, 38be96 │ │ │ │ blx 28dc3c │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ @@ -389861,46 +389864,46 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - asrs r4, r6, #31 │ │ │ │ + adds r4, r1, r0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r4, [sp, #408] @ 0x198 │ │ │ │ + ldr r4, [sp, #504] @ 0x1f8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [sp, #512] @ 0x200 │ │ │ │ + ldr r4, [sp, #608] @ 0x260 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r1!, {r2, r6} │ │ │ │ + ldmia r1!, {r2, r3, r4, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - asrs r0, r5, #21 │ │ │ │ + asrs r0, r0, #22 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [sp, #528] @ 0x210 │ │ │ │ + ldr r4, [sp, #624] @ 0x270 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ strb.w r1, [r0, #152] @ 0x98 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr r3, [pc, #120] @ (38bf68 ) │ │ │ │ ldr r2, [pc, #124] @ (38bf6c ) │ │ │ │ ldr r1, [pc, #124] @ (38bf70 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ ldr r6, [pc, #116] @ (38bf74 ) │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldrb.w r3, [r0, #124] @ 0x7c │ │ │ │ add r6, pc │ │ │ │ cbz r3, 38bf28 │ │ │ │ add.w r1, r4, #152 @ 0x98 │ │ │ │ movs r3, #0 │ │ │ │ asr.w r2, r5, r3 │ │ │ │ adds r3, #1 │ │ │ │ @@ -389932,30 +389935,30 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 38bf30 │ │ │ │ ldr r0, [pc, #40] @ (38bf84 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 88422c │ │ │ │ - asrs r2, r2, #29 │ │ │ │ + b.w 884234 │ │ │ │ + asrs r2, r5, #29 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r3, [sp, #792] @ 0x318 │ │ │ │ - lsls r3, r2, #1 │ │ │ │ ldr r3, [sp, #888] @ 0x378 │ │ │ │ lsls r3, r2, #1 │ │ │ │ + ldr r3, [sp, #984] @ 0x3d8 │ │ │ │ + lsls r3, r2, #1 │ │ │ │ ldmia r5, {r2, r4, r5} │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #944] @ (38c330 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #832] @ 0x340 │ │ │ │ + ldr r3, [sp, #928] @ 0x3a0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 38bfc0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -389963,25 +389966,25 @@ │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ ldr r1, [pc, #36] @ (38bfc8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 38bed0 │ │ │ │ nop │ │ │ │ - asrs r2, r4, #26 │ │ │ │ + asrs r2, r7, #26 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r3, [sp, #80] @ 0x50 │ │ │ │ + ldr r3, [sp, #176] @ 0xb0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r3, [sp, #184] @ 0xb8 │ │ │ │ + ldr r3, [sp, #280] @ 0x118 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #120] @ (38c054 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -389994,15 +389997,15 @@ │ │ │ │ add r5, pc │ │ │ │ mov r7, r3 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #88 @ 0x58 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ cbz r4, 38c02e │ │ │ │ cmp r4, #1 │ │ │ │ bne.n 38c01e │ │ │ │ ldrb r1, [r6, #0] │ │ │ │ bl 38bed0 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ @@ -390023,34 +390026,34 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 38c028 │ │ │ │ ldr r0, [pc, #44] @ (38c068 ) │ │ │ │ add.w r1, r5, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 38c028 │ │ │ │ ldr r0, [pc, #36] @ (38c06c ) │ │ │ │ add.w r1, r5, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 38c028 │ │ │ │ - asrs r2, r3, #25 │ │ │ │ + asrs r2, r6, #25 │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldmia r4, {r2, r4, r6} │ │ │ │ lsls r3, r4, #3 │ │ │ │ - ldr r2, [sp, #824] @ 0x338 │ │ │ │ + ldr r2, [sp, #920] @ 0x398 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [sp, #912] @ 0x390 │ │ │ │ + ldr r2, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #120] @ 0x78 │ │ │ │ + ldr r3, [sp, #216] @ 0xd8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r3, [sp, #160] @ 0xa0 │ │ │ │ + ldr r3, [sp, #256] @ 0x100 │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #172] @ (38c130 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -390061,24 +390064,24 @@ │ │ │ │ add r4, pc │ │ │ │ mov r2, r5 │ │ │ │ add r8, pc │ │ │ │ mov r6, r0 │ │ │ │ add.w r1, r8, #88 @ 0x58 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ add.w r3, r8, #96 @ 0x60 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldrb.w r3, [r0, #124] @ 0x7c │ │ │ │ cbz r3, 38c11a │ │ │ │ ldr.w fp, [pc, #120] @ 38c13c │ │ │ │ mov sl, r0 │ │ │ │ ldr r3, [pc, #120] @ (38c140 ) │ │ │ │ add.w r7, r9, #152 @ 0x98 │ │ │ │ add.w r6, r9, #160 @ 0xa0 │ │ │ │ @@ -390095,15 +390098,15 @@ │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ strb.w r3, [r7, #1]! │ │ │ │ mov r0, r9 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r1, r5 │ │ │ │ bl 382f9c │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r5 │ │ │ │ str.w r3, [r6, #4]! │ │ │ │ blx 28b964 │ │ │ │ ldrb.w r3, [sl, #124] @ 0x7c │ │ │ │ @@ -390114,56 +390117,56 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r2, [sp, #192] @ 0xc0 │ │ │ │ + ldr r2, [sp, #288] @ 0x120 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [sp, #296] @ 0x128 │ │ │ │ + ldr r2, [sp, #392] @ 0x188 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r2, r6, #22 │ │ │ │ + asrs r2, r1, #23 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r2, [sp, #832] @ 0x340 │ │ │ │ + ldr r2, [sp, #928] @ 0x3a0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r6!, {r2, r4, r6, r7} │ │ │ │ + stmia r6!, {r2, r3, r5, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - asrs r0, r5, #11 │ │ │ │ + asrs r0, r0, #12 │ │ │ │ lsls r4, r2, #1 │ │ │ │ │ │ │ │ 0038c148 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #112] @ (38c1cc ) │ │ │ │ sub sp, #16 │ │ │ │ ldr r5, [pc, #112] @ (38c1d0 ) │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr r1, [pc, #108] @ (38c1d4 ) │ │ │ │ add r4, pc │ │ │ │ add r5, pc │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ add r1, pc │ │ │ │ add.w ip, r5, #96 @ 0x60 │ │ │ │ mov r2, r4 │ │ │ │ str.w ip, [sp] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ mov r7, r0 │ │ │ │ add.w r3, r5, #88 @ 0x58 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldrb.w r3, [r7, #124] @ 0x7c │ │ │ │ cmp r3, r6 │ │ │ │ bls.n 38c1b8 │ │ │ │ add.w r0, r0, r6, lsl #2 │ │ │ │ ldr.w r0, [r0, #164] @ 0xa4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ @@ -390176,21 +390179,21 @@ │ │ │ │ add.w r3, r5, #144 @ 0x90 │ │ │ │ movs r2, #171 @ 0xab │ │ │ │ mov r1, r4 │ │ │ │ add r6, pc │ │ │ │ movs r0, #0 │ │ │ │ str r6, [sp, #0] │ │ │ │ blx 28b63c │ │ │ │ - ldr r1, [sp, #336] @ 0x150 │ │ │ │ + ldr r1, [sp, #432] @ 0x1b0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r2, r3, #19 │ │ │ │ + asrs r2, r6, #19 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r1, [sp, #424] @ 0x1a8 │ │ │ │ + ldr r1, [sp, #520] @ 0x208 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r1, [sp, #936] @ 0x3a8 │ │ │ │ + ldr r2, [sp, #8] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrb.w r3, [r0, #152] @ 0x98 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 38c276 │ │ │ │ movs r3, #0 │ │ │ │ push {r4, lr} │ │ │ │ mov ip, r3 │ │ │ │ @@ -390253,15 +390256,15 @@ │ │ │ │ ldr r2, [pc, #60] @ (38c2d8 ) │ │ │ │ movs r3, #32 │ │ │ │ ldr r1, [pc, #60] @ (38c2dc ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r1, [pc, #48] @ (38c2e0 ) │ │ │ │ ldr r2, [pc, #52] @ (38c2e4 ) │ │ │ │ ldr r3, [pc, #52] @ (38c2e8 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #112] @ 0x70 │ │ │ │ add r3, pc │ │ │ │ @@ -390271,29 +390274,29 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - asrs r2, r1, #17 │ │ │ │ + asrs r2, r4, #17 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strh r4, [r1, #34] @ 0x22 │ │ │ │ + strh r4, [r4, #34] @ 0x22 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r6, [r4, #34] @ 0x22 │ │ │ │ + strh r6, [r7, #34] @ 0x22 │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r7, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #25 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r1, #22 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (38c2f4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ stmia r0!, {r1, r3, r6} │ │ │ │ lsls r1, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 38c334 │ │ │ │ @@ -390302,43 +390305,43 @@ │ │ │ │ movs r3, #235 @ 0xeb │ │ │ │ ldr r1, [pc, #40] @ (38c33c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r0, [r0, #156] @ 0x9c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28b960 │ │ │ │ nop │ │ │ │ - asrs r6, r2, #15 │ │ │ │ + asrs r6, r5, #15 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r0, [sp, #752] @ 0x2f0 │ │ │ │ + ldr r0, [sp, #848] @ 0x350 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [sp, #872] @ 0x368 │ │ │ │ + ldr r0, [sp, #968] @ 0x3c8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr.w ip, [pc, #72] @ 38c3a0 │ │ │ │ ldr r2, [pc, #72] @ (38c3a4 ) │ │ │ │ movs r3, #235 @ 0xeb │ │ │ │ ldr r1, [pc, #72] @ (38c3a8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldrb.w r0, [r0, #124] @ 0x7c │ │ │ │ mov.w r1, #296 @ 0x128 │ │ │ │ cmp r0, #1 │ │ │ │ it cc │ │ │ │ movcc r0, #1 │ │ │ │ strb.w r0, [r4, #152] @ 0x98 │ │ │ │ blx 28b7f4 │ │ │ │ @@ -390347,19 +390350,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - asrs r0, r1, #14 │ │ │ │ + asrs r0, r4, #14 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r0, [sp, #440] @ 0x1b8 │ │ │ │ + ldr r0, [sp, #536] @ 0x218 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [sp, #544] @ 0x220 │ │ │ │ + ldr r0, [sp, #640] @ 0x280 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #88] @ (38c414 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -390371,21 +390374,21 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #76] @ (38c41c ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r5, r0 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ movs r3, #235 @ 0xeb │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr.w r3, [r0, #128] @ 0x80 │ │ │ │ cbz r3, 38c400 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ @@ -390393,19 +390396,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - asrs r6, r4, #12 │ │ │ │ + asrs r6, r7, #12 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ + ldr r0, [sp, #120] @ 0x78 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [sp, #128] @ 0x80 │ │ │ │ + ldr r0, [sp, #224] @ 0xe0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0038c420 : │ │ │ │ sub sp, #16 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r3, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -390415,15 +390418,15 @@ │ │ │ │ stmia.w ip, {r0, r1, r2, r3} │ │ │ │ mov r3, r2 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mul.w r0, r2, r0 │ │ │ │ adds r0, r0, r3 │ │ │ │ adc.w r1, r1, #0 │ │ │ │ - bl 8a8080 │ │ │ │ + bl 8a8088 │ │ │ │ vldr s15, [sp, #32] │ │ │ │ vmov d8, r0, r1 │ │ │ │ vmov.f64 d0, #36 @ 0x41200000 10.0 │ │ │ │ vcvt.f64.s32 d1, s15 │ │ │ │ blx 28bd88 │ │ │ │ vmul.f64 d0, d8, d0 │ │ │ │ vpop {d8} │ │ │ │ @@ -390452,15 +390455,15 @@ │ │ │ │ add.w ip, sp, #16 │ │ │ │ vcvt.f64.s32 d1, s15 │ │ │ │ stmia.w ip, {r0, r1, r2, r3} │ │ │ │ blx 28bd88 │ │ │ │ vcvt.f64.s32 d7, s16 │ │ │ │ ldrd r0, r1, [sp, #24] │ │ │ │ vdiv.f64 d8, d7, d0 │ │ │ │ - bl 8a8080 │ │ │ │ + bl 8a8088 │ │ │ │ vmov d7, r0, r1 │ │ │ │ vsub.f64 d8, d8, d7 │ │ │ │ vldr s15, [sp, #16] │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ vdiv.f64 d6, d8, d7 │ │ │ │ vpop {d8} │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ @@ -390529,22 +390532,22 @@ │ │ │ │ strb.w r2, [r3, #-1]! │ │ │ │ cmp r3, r0 │ │ │ │ bne.n 38c56e │ │ │ │ mov ip, lr │ │ │ │ b.n 38c54c │ │ │ │ ldr r0, [pc, #20] @ (38c594 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr.w ip, [r4, #172] @ 0xac │ │ │ │ b.n 38c54c │ │ │ │ stmia r7!, {r1} │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #528] @ 0x210 │ │ │ │ + str r6, [sp, #624] @ 0x270 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0038c598 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -390779,24 +390782,24 @@ │ │ │ │ ldr r2, [pc, #80] @ (38c834 ) │ │ │ │ ldr r1, [pc, #84] @ (38c838 ) │ │ │ │ add r5, pc │ │ │ │ add.w ip, r5, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #64] @ (38c83c ) │ │ │ │ add.w r1, r5, #68 @ 0x44 │ │ │ │ ldrb.w r3, [r4, #153] @ 0x99 │ │ │ │ ldr r2, [r2, #24] │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ ldr r3, [pc, #44] @ (38c840 ) │ │ │ │ movs r2, #105 @ 0x69 │ │ │ │ ldr r4, [pc, #44] @ (38c844 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #44] @ (38c848 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ @@ -390804,27 +390807,27 @@ │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 28b63c │ │ │ │ stmia r4!, {r6, r7} │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r0, #28 │ │ │ │ + lsrs r4, r3, #28 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ittt gt │ │ │ │ - lslgt r1, r2, #1 │ │ │ │ - lsrgt r0, r5, #15 │ │ │ │ + itte le │ │ │ │ + lslle r1, r2, #1 │ │ │ │ + lsrle r0, r0, #16 │ │ │ │ lslgt r4, r2, #1 │ │ │ │ - str r4, [sp, #176] @ 0xb0 │ │ │ │ + str r4, [sp, #272] @ 0x110 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r6, r1, #27 │ │ │ │ + lsrs r6, r4, #27 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r4, [sp, #336] @ 0x150 │ │ │ │ + str r4, [sp, #432] @ 0x1b0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r4, [sp, #224] @ 0xe0 │ │ │ │ + str r4, [sp, #320] @ 0x140 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w r4, [pc, #2856] @ 38d384 │ │ │ │ sub sp, #32 │ │ │ │ @@ -390840,22 +390843,22 @@ │ │ │ │ add.w r4, r5, #20 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #235 @ 0xeb │ │ │ │ str r4, [sp, #0] │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r4, r0 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ add.w r3, r5, #36 @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ movs r3, #235 @ 0xeb │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr.w r3, [r4, #172] @ 0xac │ │ │ │ ldr.w r6, [pc, #2792] @ 38d398 │ │ │ │ add r6, pc │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 38cb1e │ │ │ │ ldrb.w ip, [r4, #154] @ 0x9a │ │ │ │ cmp.w ip, #255 @ 0xff │ │ │ │ @@ -391184,15 +391187,15 @@ │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 38cb70 │ │ │ │ ldr.w r3, [pc, #2080] @ 38d3a4 │ │ │ │ ldr.w r0, [pc, #2080] @ 38d3a8 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r3, #88 @ 0x58 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ movs r0, #255 @ 0xff │ │ │ │ b.n 38caec │ │ │ │ mov.w r2, #296 @ 0x128 │ │ │ │ ldr.w r1, [r4, #156] @ 0x9c │ │ │ │ movs r5, #0 │ │ │ │ mul.w r3, r2, r3 │ │ │ │ adds r2, r1, r3 │ │ │ │ @@ -391441,15 +391444,15 @@ │ │ │ │ lsls r2, r3, #21 │ │ │ │ bpl.w 38cb94 │ │ │ │ ldr.w r1, [pc, #1360] @ 38d3ac │ │ │ │ ldr.w r0, [pc, #1360] @ 38d3b0 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #88 @ 0x58 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 38cb94 │ │ │ │ ldr.w r2, [r4, #156] @ 0x9c │ │ │ │ mov.w r1, #296 @ 0x128 │ │ │ │ movs r0, #0 │ │ │ │ mla r3, r1, r3, r2 │ │ │ │ add r1, sp, #20 │ │ │ │ movs r2, #1 │ │ │ │ @@ -391910,33 +391913,33 @@ │ │ │ │ strh.w r3, [sp, #20] │ │ │ │ bl 38c520 │ │ │ │ b.n 38cb94 │ │ │ │ stmia r3!, {r3, r4, r6, r7} │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r6, #25 │ │ │ │ + lsrs r6, r1, #26 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r3, [sp, #376] @ 0x178 │ │ │ │ + str r3, [sp, #472] @ 0x1d8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r3, [sp, #496] @ 0x1f0 │ │ │ │ + str r3, [sp, #592] @ 0x250 │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmia r3!, {r2, r3, r7} │ │ │ │ lsls r3, r4, #3 │ │ │ │ stmia r1!, {r1, r6} │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r4, #13 │ │ │ │ + lsrs r0, r7, #13 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r1, [sp, #392] @ 0x188 │ │ │ │ + str r1, [sp, #488] @ 0x1e8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r0, r1, #2 │ │ │ │ + lsrs r0, r4, #2 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrh r6, [r3, #50] @ 0x32 │ │ │ │ + ldrh r6, [r6, #50] @ 0x32 │ │ │ │ lsls r3, r2, #1 │ │ │ │ mov.w r2, #296 @ 0x128 │ │ │ │ ldr.w r1, [r4, #156] @ 0x9c │ │ │ │ movs r5, #0 │ │ │ │ mul.w r3, r2, r3 │ │ │ │ adds r2, r1, r3 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -392904,21 +392907,21 @@ │ │ │ │ bl 38c520 │ │ │ │ b.w 38cb94 │ │ │ │ ldr r0, [pc, #28] @ (38df00 ) │ │ │ │ mov r2, ip │ │ │ │ add.w r1, r5, #88 @ 0x58 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldrb.w r2, [r4, #152] @ 0x98 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.w 38cb3a │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r6, [r6, #22] │ │ │ │ + ldrb r6, [r1, #23] │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0038df04 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -392961,24 +392964,24 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #28] @ (38df8c ) │ │ │ │ ldr r0, [pc, #28] @ (38df90 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #108 @ 0x6c │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldrd r3, r1, [r4, #164] @ 0xa4 │ │ │ │ subs r3, #1 │ │ │ │ b.n 38df46 │ │ │ │ add r5, sp, #32 │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7760066 │ │ │ │ - ldrb r6, [r4, #22] │ │ │ │ + @ instruction: 0xf78e0066 │ │ │ │ + ldrb r6, [r7, #22] │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0038df94 : │ │ │ │ ldr r1, [pc, #172] @ (38e044 ) │ │ │ │ ldr.w r2, [r0, #164] @ 0xa4 │ │ │ │ add r1, pc │ │ │ │ cmp r2, #2 │ │ │ │ @@ -393036,25 +393039,25 @@ │ │ │ │ ldr r1, [pc, #32] @ (38e04c ) │ │ │ │ subs r2, #1 │ │ │ │ ldr r0, [pc, #32] @ (38e050 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ adds r1, #128 @ 0x80 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r2, [r3, #164] @ 0xa4 │ │ │ │ b.n 38dfbc │ │ │ │ nop │ │ │ │ add r4, sp, #648 @ 0x288 │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf6ba0066 │ │ │ │ - ldrb r2, [r4, #20] │ │ │ │ + @ instruction: 0xf6d20066 │ │ │ │ + ldrb r2, [r7, #20] │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0038e054 : │ │ │ │ ldr r1, [pc, #172] @ (38e104 ) │ │ │ │ ldr.w r2, [r0, #164] @ 0xa4 │ │ │ │ add r1, pc │ │ │ │ cmp r2, #3 │ │ │ │ @@ -393112,25 +393115,25 @@ │ │ │ │ ldr r1, [pc, #32] @ (38e10c ) │ │ │ │ subs r2, #1 │ │ │ │ ldr r0, [pc, #32] @ (38e110 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ adds r1, #144 @ 0x90 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r2, [r3, #164] @ 0xa4 │ │ │ │ b.n 38e07c │ │ │ │ nop │ │ │ │ add r3, sp, #904 @ 0x388 │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf5fa0066 │ │ │ │ - ldrb r6, [r2, #18] │ │ │ │ + @ instruction: 0xf6120066 │ │ │ │ + ldrb r6, [r5, #18] │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0038e114 : │ │ │ │ ldr r1, [pc, #168] @ (38e1c0 ) │ │ │ │ ldr.w r2, [r0, #164] @ 0xa4 │ │ │ │ add r1, pc │ │ │ │ cmp r2, #5 │ │ │ │ @@ -393186,25 +393189,25 @@ │ │ │ │ ldr r1, [pc, #32] @ (38e1c8 ) │ │ │ │ subs r2, #1 │ │ │ │ ldr r0, [pc, #32] @ (38e1cc ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ adds r1, #160 @ 0xa0 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r2, [r3, #164] @ 0xa4 │ │ │ │ b.n 38e13c │ │ │ │ nop │ │ │ │ add r3, sp, #136 @ 0x88 │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf53e0066 │ │ │ │ - ldrb r2, [r2, #16] │ │ │ │ + adcs.w r0, r6, #15073280 @ 0xe60000 │ │ │ │ + ldrb r2, [r5, #16] │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0038e1d0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -393257,24 +393260,24 @@ │ │ │ │ ldr r1, [pc, #32] @ (38e278 ) │ │ │ │ subs r2, #1 │ │ │ │ ldr r0, [pc, #32] @ (38e27c ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ adds r1, #176 @ 0xb0 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r2, [r3, #164] @ 0xa4 │ │ │ │ b.n 38e1f8 │ │ │ │ add r2, sp, #344 @ 0x158 │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - eor.w r0, ip, #15073280 @ 0xe60000 │ │ │ │ - ldrb r0, [r3, #14] │ │ │ │ + @ instruction: 0xf4a40066 │ │ │ │ + ldrb r0, [r6, #14] │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0038e280 : │ │ │ │ push {r4, lr} │ │ │ │ ldrb.w lr, [r0, #152] @ 0x98 │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.w 38e4c0 │ │ │ │ @@ -393477,22 +393480,22 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #235 @ 0xeb │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r4, r0 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ add.w r3, r6, #36 @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ movs r3, #235 @ 0xeb │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 38e72c │ │ │ │ ldr.w r3, [r4, #156] @ 0x9c │ │ │ │ mov r1, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38e7f0 │ │ │ │ strd r5, r7, [r4, #164] @ 0xa4 │ │ │ │ @@ -393808,20 +393811,20 @@ │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 38e7e0 │ │ │ │ ldr.w r3, [pc, #2248] @ 38f0fc │ │ │ │ ldr.w r0, [pc, #2248] @ 38f100 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r3, #192 @ 0xc0 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 38e7e0 │ │ │ │ ldr.w r0, [pc, #2232] @ 38f104 │ │ │ │ add.w r1, r6, #192 @ 0xc0 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 38e73c │ │ │ │ ldr.w r3, [r4, #156] @ 0x9c │ │ │ │ mov.w r2, #296 @ 0x128 │ │ │ │ mov r0, r4 │ │ │ │ mla r6, r2, r6, r3 │ │ │ │ bl 38df94 │ │ │ │ strb r0, [r6, #11] │ │ │ │ @@ -394523,29 +394526,29 @@ │ │ │ │ bl 38e054 │ │ │ │ strh.w r0, [r6, #100] @ 0x64 │ │ │ │ b.w 38e7e0 │ │ │ │ add r7, pc, #320 @ (adr r7, 38f220 ) │ │ │ │ lsls r3, r4, #3 │ │ │ │ add r7, pc, #272 @ (adr r7, 38f1f4 ) │ │ │ │ lsls r3, r4, #3 │ │ │ │ - @ instruction: 0xf1e80066 │ │ │ │ + addw r0, r0, #102 @ 0x66 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r1, #27] │ │ │ │ + strb r2, [r4, #27] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r2, [r3, #27] │ │ │ │ + strb r2, [r6, #27] │ │ │ │ lsls r3, r2, #1 │ │ │ │ add r5, pc, #224 @ (adr r5, 38f1d8 ) │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - cdp 0, 10, cr0, cr14, cr6, {3} │ │ │ │ - strb r4, [r2, #24] │ │ │ │ + cdp 0, 12, cr0, cr6, cr6, {3} │ │ │ │ + strb r4, [r5, #24] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r4, [r1, #12] │ │ │ │ + strb r4, [r4, #12] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr.w r3, [r4, #156] @ 0x9c │ │ │ │ mov.w r2, #296 @ 0x128 │ │ │ │ mla r6, r2, r6, r3 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ lsls r2, r3, #23 │ │ │ │ bpl.w 38e75c │ │ │ │ @@ -394554,31 +394557,31 @@ │ │ │ │ strh.w r0, [r6, #102] @ 0x66 │ │ │ │ b.w 38e7e0 │ │ │ │ ldr r1, [pc, #56] @ (38f164 ) │ │ │ │ ldr r0, [pc, #56] @ (38f168 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #192 @ 0xc0 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldrb.w r3, [r4, #152] @ 0x98 │ │ │ │ b.w 38e78c │ │ │ │ movs r1, #0 │ │ │ │ strh.w r1, [r3, #178] @ 0xb2 │ │ │ │ ldr.w r3, [r4, #156] @ 0x9c │ │ │ │ add r3, r2 │ │ │ │ strh.w r1, [r3, #180] @ 0xb4 │ │ │ │ ldr.w r3, [r4, #156] @ 0x9c │ │ │ │ add r3, r2 │ │ │ │ strh.w r1, [r3, #200] @ 0xc8 │ │ │ │ b.w 38e7e0 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - b.n 38ecdc │ │ │ │ + b.n 38ed0c │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r0, [r0, #80] @ 0x50 │ │ │ │ + ldr r0, [r3, #80] @ 0x50 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0038f16c : │ │ │ │ movs r3, #255 @ 0xff │ │ │ │ strb.w r3, [r0, #153] @ 0x99 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -394640,30 +394643,30 @@ │ │ │ │ b.n 38f1b8 │ │ │ │ ldr r3, [pc, #28] @ (38f224 ) │ │ │ │ mov r2, r1 │ │ │ │ ldr r0, [pc, #28] @ (38f228 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r3, #212 @ 0xd4 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 38f200 │ │ │ │ nop │ │ │ │ ldr r2, [sp, #672] @ 0x2a0 │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 38ebe0 │ │ │ │ + b.n 38ec10 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r6, [r5, #68] @ 0x44 │ │ │ │ + ldr r6, [r0, #72] @ 0x48 │ │ │ │ lsls r3, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (38f238 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ str r1, [sp, #488] @ 0x1e8 │ │ │ │ lsls r1, r2, #3 │ │ │ │ ldr.w r3, [r0, #928] @ 0x3a0 │ │ │ │ ands.w r1, r3, #1024 @ 0x400 │ │ │ │ itt ne │ │ │ │ ldrbne.w r1, [r0, #932] @ 0x3a4 │ │ │ │ ubfxne r1, r1, #3, #1 │ │ │ │ @@ -394675,33 +394678,33 @@ │ │ │ │ lsls r3, r3, #23 │ │ │ │ it mi │ │ │ │ ldrbmi.w r3, [r0, #932] @ 0x3a4 │ │ │ │ ldr.w r0, [r0, #924] @ 0x39c │ │ │ │ itt mi │ │ │ │ ubfxmi r3, r3, #1, #1 │ │ │ │ orrmi r1, r3 │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w ip, [pc, #68] @ 38f2cc │ │ │ │ ldr r2, [pc, #68] @ (38f2d0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (38f2d4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r1, [pc, #56] @ (38f2d8 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 72f324 │ │ │ │ + bl 72f32c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #48] @ (38f2dc ) │ │ │ │ ldr r2, [pc, #52] @ (38f2e0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ @@ -394711,19 +394714,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - b.n 38ed54 │ │ │ │ + b.n 38ed84 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - str r5, [sp, #112] @ 0x70 │ │ │ │ + str r5, [sp, #208] @ 0xd0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - b.n 38f554 │ │ │ │ + b.n 38f584 │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ lsls r1, r2, #3 │ │ │ │ lsls r3, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ @@ -394737,15 +394740,15 @@ │ │ │ │ movs r3, #32 │ │ │ │ ldr r1, [pc, #80] @ (38f350 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ vldr d7, [pc, #44] @ 38f340 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ strd r3, r3, [r0, #936] @ 0x3a8 │ │ │ │ strd r3, r2, [r0, #928] @ 0x3a0 │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ vstr d7, [r0, #944] @ 0x3b0 │ │ │ │ @@ -394759,19 +394762,19 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ lsls r4, r3, #23 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r6 │ │ │ │ movs r0, r6 │ │ │ │ - b.n 38ecf0 │ │ │ │ + b.n 38ed20 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r4, [r3, #56] @ 0x38 │ │ │ │ + ldr r4, [r6, #56] @ 0x38 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [r7, #56] @ 0x38 │ │ │ │ + ldr r2, [r2, #60] @ 0x3c │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #136] @ (38f3f0 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -394781,15 +394784,15 @@ │ │ │ │ add r7, pc │ │ │ │ add r4, pc │ │ │ │ movs r3, #32 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r4, #16 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movs r1, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 382f9c │ │ │ │ vldr d7, [pc, #88] @ 38f3e8 │ │ │ │ ldr r2, [pc, #104] @ (38f3fc ) │ │ │ │ mov r3, r5 │ │ │ │ @@ -394807,42 +394810,42 @@ │ │ │ │ adds r4, #28 │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r1, r5, #752 @ 0x2f0 │ │ │ │ bl 3394f4 │ │ │ │ mov r1, r7 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r1, r5, #924 @ 0x39c │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 339444 │ │ │ │ movs r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r2, #52] @ 0x34 │ │ │ │ + ldr r2, [r5, #52] @ 0x34 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 38ecb8 │ │ │ │ + b.n 38ece8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r4, [r5, #48] @ 0x30 │ │ │ │ + ldr r4, [r0, #52] @ 0x34 │ │ │ │ lsls r3, r2, #1 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ lsls r1, r2, #3 │ │ │ │ - tst r0, r0 │ │ │ │ + tst r0, r3 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - rors r4, r4 │ │ │ │ + rors r4, r7 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #472] @ (38f5f4 ) │ │ │ │ @@ -394990,15 +394993,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r1, [pc, #80] @ (38f5fc ) │ │ │ │ ldr r0, [pc, #84] @ (38f600 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 38f432 │ │ │ │ ldr.w r0, [r1, #920] @ 0x398 │ │ │ │ str r1, [sp, #0] │ │ │ │ bl 3835a4 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r2, [r1, #936] @ 0x3a8 │ │ │ │ @@ -395016,17 +395019,17 @@ │ │ │ │ orr.w r2, r2, #2 │ │ │ │ str.w r2, [r1, #932] @ 0x3a4 │ │ │ │ b.n 38f52a │ │ │ │ ldr r0, [sp, #120] @ 0x78 │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 38fa48 │ │ │ │ + b.n 38fa78 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - str r2, [r1, r0] │ │ │ │ + str r2, [r4, r0] │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r1, [pc, #552] @ (38f840 ) │ │ │ │ @@ -395196,15 +395199,15 @@ │ │ │ │ mov r3, lr │ │ │ │ ldr r0, [pc, #100] @ (38f84c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ and.w r2, ip, #1 │ │ │ │ ldrb.w r1, [r3, #940] @ 0x3ac │ │ │ │ ldr.w r0, [r3, #920] @ 0x398 │ │ │ │ mov r4, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 3833ec │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -395224,17 +395227,17 @@ │ │ │ │ orr.w r1, r1, #256 @ 0x100 │ │ │ │ str.w r1, [r3, #932] @ 0x3a4 │ │ │ │ b.n 38f724 │ │ │ │ str r6, [sp, #136] @ 0x88 │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - svc 232 @ 0xe8 │ │ │ │ + b.n 38f84c │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r5, [pc, #824] @ (38fb88 ) │ │ │ │ + ldr r5, [pc, #920] @ (38fbe8 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr.w r2, [r0, #2160] @ 0x870 │ │ │ │ ldr r3, [r2, #4] │ │ │ │ add r3, r1 │ │ │ │ str r3, [r2, #4] │ │ │ │ @@ -395282,26 +395285,26 @@ │ │ │ │ uxtb.w lr, lr │ │ │ │ ldr.w r2, [r0, #2056] @ 0x808 │ │ │ │ ldr.w r1, [r0, #2132] @ 0x854 │ │ │ │ ldr r0, [pc, #32] @ (38f8f8 ) │ │ │ │ strd lr, r4, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 38f8a0 │ │ │ │ nop │ │ │ │ str r3, [sp, #752] @ 0x2f0 │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r1, #96] @ 0x60 │ │ │ │ + str r4, [r4, #96] @ 0x60 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 38f95c │ │ │ │ mov r4, r1 │ │ │ │ @@ -395329,25 +395332,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 38f91e │ │ │ │ ldr.w r2, [r0, #2056] @ 0x808 │ │ │ │ ldr.w r1, [r0, #2132] @ 0x854 │ │ │ │ ldr r0, [pc, #24] @ (38f96c ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 38f91e │ │ │ │ str r3, [sp, #160] @ 0xa0 │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #944] @ (38fd18 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r2, #96] @ 0x60 │ │ │ │ + str r0, [r5, #96] @ 0x60 │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r4, [r0, #368] @ 0x170 │ │ │ │ movs r2, #0 │ │ │ │ @@ -395381,15 +395384,15 @@ │ │ │ │ cbz r2, 38f9d0 │ │ │ │ ldr r3, [r6, #8] │ │ │ │ lsls r1, r3, #30 │ │ │ │ bmi.n 38fa2c │ │ │ │ ldr.w r0, [r6, #372] @ 0x174 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ ldr r3, [pc, #188] @ (38fa9c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 38fa76 │ │ │ │ ldr r3, [pc, #180] @ (38faa0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -395397,15 +395400,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 38fa76 │ │ │ │ ldr r0, [pc, #176] @ (38faa4 ) │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ ldr r2, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 38fa82 │ │ │ │ ldr r3, [r6, #8] │ │ │ │ lsls r7, r3, #30 │ │ │ │ bpl.n 38fa82 │ │ │ │ @@ -395418,19 +395421,19 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 38fa2c │ │ │ │ ldr r0, [pc, #136] @ (38faac ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr.w r0, [r6, #372] @ 0x174 │ │ │ │ movs r1, #1 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ ldr r3, [pc, #92] @ (38fa98 ) │ │ │ │ ldr r7, [r5, r3] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 38f9d0 │ │ │ │ ldr r3, [pc, #84] @ (38fa9c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -395450,45 +395453,45 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 38f9d0 │ │ │ │ ldr r0, [pc, #72] @ (38fab4 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 38f9d0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 38fa56 │ │ │ │ ldr r3, [r6, #8] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bpl.n 38fa56 │ │ │ │ b.n 38fa10 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 38fa56 │ │ │ │ ldr.w r0, [r6, #372] @ 0x174 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ str r2, [sp, #688] @ 0x2b0 │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, #40] @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r2, #88] @ 0x58 │ │ │ │ + str r2, [r5, #88] @ 0x58 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrb r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r3, #88] @ 0x58 │ │ │ │ + str r6, [r6, #88] @ 0x58 │ │ │ │ lsls r3, r2, #1 │ │ │ │ str r0, [r4, #104] @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r7, #84] @ 0x54 │ │ │ │ + str r2, [r2, #88] @ 0x58 │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r4, r0, #1 │ │ │ │ rsb r6, r0, #1 │ │ │ │ @@ -395541,19 +395544,19 @@ │ │ │ │ strb r2, [r0, r3] │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r5] │ │ │ │ strb r1, [r2, r3] │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 28b4a4 │ │ │ │ - str r0, [r6, #80] @ 0x50 │ │ │ │ + str r0, [r1, #84] @ 0x54 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r2, [r6, #80] @ 0x50 │ │ │ │ + str r2, [r1, #84] @ 0x54 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r2, [r7, #80] @ 0x50 │ │ │ │ + str r2, [r2, #84] @ 0x54 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #468] @ 38fd48 │ │ │ │ mov r4, r0 │ │ │ │ @@ -395684,15 +395687,15 @@ │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ mov r3, lr │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #152] @ (38fd6c ) │ │ │ │ vldr d7, [r4, #80] @ 0x50 │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 38fc14 │ │ │ │ ldr r3, [pc, #136] @ (38fd70 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38fbc2 │ │ │ │ ldr r3, [pc, #116] @ (38fd68 ) │ │ │ │ @@ -395701,15 +395704,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 38fbc2 │ │ │ │ ldr.w r1, [r1, #2132] @ 0x854 │ │ │ │ ldrb.w r3, [r4, #88] @ 0x58 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #104] @ (38fd74 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ b.n 38fbc2 │ │ │ │ ldr r3, [pc, #96] @ (38fd78 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 38fc66 │ │ │ │ @@ -395721,44 +395724,44 @@ │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ mov r3, lr │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #68] @ (38fd7c ) │ │ │ │ vldr d7, [r4, #80] @ 0x50 │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 38fc66 │ │ │ │ nop │ │ │ │ str r0, [sp, #760] @ 0x2f8 │ │ │ │ lsls r3, r4, #3 │ │ │ │ - str r0, [r5, #72] @ 0x48 │ │ │ │ + str r0, [r0, #76] @ 0x4c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bgt.n 38fc78 │ │ │ │ + bgt.n 38fca8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - str r2, [r2, #72] @ 0x48 │ │ │ │ + str r2, [r5, #72] @ 0x48 │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r7, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r4, #18 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, #32] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r7, #52] @ 0x34 │ │ │ │ + str r0, [r2, #56] @ 0x38 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrb r0, [r3, r0] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r6, #60] @ 0x3c │ │ │ │ + str r0, [r1, #64] @ 0x40 │ │ │ │ lsls r3, r2, #1 │ │ │ │ adds r6, #8 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r5, #52] @ 0x34 │ │ │ │ + str r6, [r0, #56] @ 0x38 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r5, r0, #5216 @ 0x1460 │ │ │ │ addw r4, r0, #2168 @ 0x878 │ │ │ │ @@ -395791,20 +395794,20 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #12] @ (38fdec ) │ │ │ │ add r0, pc │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ ldrh r0, [r7, #50] @ 0x32 │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r0, #56] @ 0x38 │ │ │ │ + str r2, [r3, #56] @ 0x38 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ movs r3, #1 │ │ │ │ ldr.w ip, [pc, #108] @ 38fe70 │ │ │ │ @@ -395843,28 +395846,28 @@ │ │ │ │ ldr.w r2, [r4, #2056] @ 0x808 │ │ │ │ ands r0, r5 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #36] @ (38fe84 ) │ │ │ │ ldr.w r3, [r3, lr, lsl #2] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 38fe22 │ │ │ │ ldrh r0, [r6, #48] @ 0x30 │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r7, #46] @ 0x2e │ │ │ │ lsls r1, r2, #3 │ │ │ │ - str r4, [r2, #48] @ 0x30 │ │ │ │ + str r4, [r5, #48] @ 0x30 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #2144] @ 0x860 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -396011,15 +396014,15 @@ │ │ │ │ ldr.w r3, [r4, #784] @ 0x310 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3900e6 │ │ │ │ movs r6, #96 @ 0x60 │ │ │ │ mov r8, r5 │ │ │ │ movw r9, #2184 @ 0x888 │ │ │ │ b.n 390080 │ │ │ │ - bl 782364 │ │ │ │ + bl 78236c │ │ │ │ ldrb.w r1, [fp, #2259] @ 0x8d3 │ │ │ │ str.w r8, [fp, #2172] @ 0x87c │ │ │ │ cbnz r1, 390098 │ │ │ │ ldr.w r4, [sl] │ │ │ │ adds r5, #1 │ │ │ │ add.w r9, r9, #96 @ 0x60 │ │ │ │ cmp r5, #32 │ │ │ │ @@ -396077,25 +396080,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 390010 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #24] @ (390130 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 390010 │ │ │ │ ldrh r4, [r7, #32] │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #672] @ (3903cc ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r1, #12] │ │ │ │ + str r0, [r4, #12] │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #452] @ (39030c ) │ │ │ │ cmp r1, #0 │ │ │ │ @@ -396162,17 +396165,17 @@ │ │ │ │ ldr.w r5, [r1, #2132] @ 0x854 │ │ │ │ ldr r3, [pc, #268] @ (390310 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3902e0 │ │ │ │ ldr.w r0, [r1, #784] @ 0x310 │ │ │ │ - bl 783f10 │ │ │ │ + bl 783f18 │ │ │ │ add.w r1, r4, #48 @ 0x30 │ │ │ │ - bl 77c200 │ │ │ │ + bl 77c208 │ │ │ │ add.w r0, r4, #16 │ │ │ │ bl 526734 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #91] @ 0x5b │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -396186,24 +396189,24 @@ │ │ │ │ mov r2, r3 │ │ │ │ ldr.w r0, [r5, #784] @ 0x310 │ │ │ │ sub.w r1, r1, #96 @ 0x60 │ │ │ │ str r3, [sp, #0] │ │ │ │ clz r1, r1 │ │ │ │ lsrs r1, r1, #5 │ │ │ │ mov r8, r1 │ │ │ │ - bl 782ba8 │ │ │ │ + bl 782bb0 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ mov r1, r0 │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 39028c │ │ │ │ cmp r0, #1 │ │ │ │ beq.n 3902b8 │ │ │ │ ldr.w r0, [r5, #784] @ 0x310 │ │ │ │ mov r2, r8 │ │ │ │ - bl 782c10 │ │ │ │ + bl 782c18 │ │ │ │ b.n 390162 │ │ │ │ ldrb.w r3, [r4, #88] @ 0x58 │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ lsls r2, r3 │ │ │ │ ldr.w r3, [r1, #2064] @ 0x810 │ │ │ │ orrs r3, r2 │ │ │ │ @@ -396247,27 +396250,27 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 39020c │ │ │ │ ldr r0, [pc, #36] @ (39031c ) │ │ │ │ ldr.w r2, [r1, #2056] @ 0x808 │ │ │ │ mov r1, r5 │ │ │ │ ldrb.w r3, [r4, #88] @ 0x58 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ b.n 39020c │ │ │ │ nop │ │ │ │ ldrh r0, [r6, #22] │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r4, [r1, r4] │ │ │ │ + ldrsh r4, [r4, r4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #184] @ (3903ec ) │ │ │ │ @@ -396451,29 +396454,29 @@ │ │ │ │ str.w r3, [r4, #2092] @ 0x82c │ │ │ │ b.n 39045a │ │ │ │ ldr r0, [pc, #172] @ (3905f0 ) │ │ │ │ bic.w r3, r3, #32768 @ 0x8000 │ │ │ │ bic.w r3, r3, #1 │ │ │ │ str.w r3, [r4, #2092] @ 0x82c │ │ │ │ add r0, pc │ │ │ │ - bl 87f05c │ │ │ │ + bl 87f064 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #132] @ (3905f4 ) │ │ │ │ bic.w r3, r3, #16384 @ 0x4000 │ │ │ │ bic.w r3, r3, #16 │ │ │ │ str.w r3, [r4, #2092] @ 0x82c │ │ │ │ add r0, pc │ │ │ │ - bl 87f05c │ │ │ │ + bl 87f064 │ │ │ │ b.n 390556 │ │ │ │ ldr r2, [pc, #116] @ (3905f8 ) │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 390430 │ │ │ │ ldr r2, [pc, #108] @ (3905fc ) │ │ │ │ @@ -396486,15 +396489,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 390430 │ │ │ │ ldr.w r2, [r0, #2056] @ 0x808 │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [pc, #84] @ (390604 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 390430 │ │ │ │ ldr r3, [pc, #64] @ (3905f8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 39045a │ │ │ │ ldr r3, [pc, #68] @ (390608 ) │ │ │ │ @@ -396507,34 +396510,34 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 39045a │ │ │ │ ldr r0, [pc, #48] @ (39060c ) │ │ │ │ mov r1, ip │ │ │ │ ldr.w r2, [r4, #2056] @ 0x808 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 39045a │ │ │ │ nop │ │ │ │ ldrh r4, [r5, #0] │ │ │ │ lsls r3, r4, #3 │ │ │ │ - ldrb r4, [r6, r3] │ │ │ │ + ldrb r4, [r1, r4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r6, [r3, r5] │ │ │ │ + ldrb r6, [r6, r5] │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ mov r4, sp │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r3, r3] │ │ │ │ + ldrb r2, [r6, r3] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r4, [r6, #80] @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r0, r5] │ │ │ │ + ldrb r2, [r3, r5] │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ mov ip, r2 │ │ │ │ ldr r2, [pc, #824] @ (39095c ) │ │ │ │ @@ -396563,15 +396566,15 @@ │ │ │ │ ldrh.w r5, [ip] │ │ │ │ str r5, [sp, #28] │ │ │ │ ldrd sl, fp, [sp, #120] @ 0x78 │ │ │ │ ldrd r7, r8, [sp, #128] @ 0x80 │ │ │ │ ldrh.w r5, [ip, #2] │ │ │ │ ldr.w r4, [ip, #8] │ │ │ │ ldr.w r9, [ip, #12] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [pc, #768] @ (390974 ) │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [r2, r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [r3, #2132] @ 0x854 │ │ │ │ @@ -396759,15 +396762,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 390738 │ │ │ │ ldr r5, [sp, #20] │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r0, [pc, #272] @ (390984 ) │ │ │ │ ldr.w r2, [r5, #2056] @ 0x808 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr.w r1, [r5, #2132] @ 0x854 │ │ │ │ b.n 39073c │ │ │ │ ldr r3, [pc, #256] @ (390988 ) │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr.w r2, [r2, #2056] @ 0x808 │ │ │ │ @@ -396779,15 +396782,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bmi.n 3908a6 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 390690 │ │ │ │ b.n 3908c6 │ │ │ │ ldr r0, [pc, #228] @ (39098c ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr.w r1, [r3, #2132] @ 0x854 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 390690 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -396819,15 +396822,15 @@ │ │ │ │ ldr r5, [sp, #20] │ │ │ │ mov r3, r4 │ │ │ │ strd r2, r0, [sp] │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r0, [pc, #144] @ (390998 ) │ │ │ │ ldr.w r2, [r5, #2056] @ 0x808 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr.w r1, [r5, #2132] @ 0x854 │ │ │ │ b.n 39073c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3908da │ │ │ │ ldr r3, [pc, #120] @ (39099c ) │ │ │ │ @@ -396842,60 +396845,60 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 3908da │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [pc, #100] @ (3909a0 ) │ │ │ │ ldr.w r2, [r3, #2056] @ 0x808 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, #2132] @ 0x854 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3908da │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #84] @ (3909a4 ) │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3908da │ │ │ │ nop │ │ │ │ strh r4, [r2, #48] @ 0x30 │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r1, #48] @ 0x30 │ │ │ │ lsls r3, r4, #3 │ │ │ │ - str r6, [sp, #512] @ 0x200 │ │ │ │ + str r6, [sp, #608] @ 0x260 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r0, [r5, #10] │ │ │ │ + strh r0, [r0, #12] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bne.n 390930 │ │ │ │ + bne.n 390960 │ │ │ │ lsls r6, r4, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r4, #38] @ 0x26 │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r0, [r6, r3] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r6, r6] │ │ │ │ + ldrh r0, [r1, r7] │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r1, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r1, r3] │ │ │ │ + ldrh r4, [r4, r3] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r4, [r3, #120] @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r4, r5] │ │ │ │ + ldrh r4, [r7, r5] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r5, [pc, #272] @ (390ab0 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r5, r2] │ │ │ │ + ldrh r2, [r0, r3] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r6, [r0, r1] │ │ │ │ + ldrh r6, [r3, r1] │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ asrs r3, r1, #31 │ │ │ │ @@ -396938,15 +396941,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3909f6 │ │ │ │ ldr r0, [pc, #68] @ (390a64 ) │ │ │ │ mov r3, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr.w r5, [r4, #896] @ 0x380 │ │ │ │ b.n 3909f6 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3909f6 │ │ │ │ ldr r3, [pc, #48] @ (390a68 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -396956,29 +396959,29 @@ │ │ │ │ ldr r3, [pc, #28] @ (390a60 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 3909f6 │ │ │ │ ldr r0, [pc, #32] @ (390a6c ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3909f6 │ │ │ │ strh r4, [r6, #18] │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r3, #0] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r5, r3] │ │ │ │ + ldrh r4, [r0, r4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r6, [pc, #880] @ (390ddc ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r0, r2] │ │ │ │ + ldrh r0, [r3, r2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r3, [r0, #2160] @ 0x870 │ │ │ │ sub sp, #32 │ │ │ │ @@ -397136,15 +397139,15 @@ │ │ │ │ add r1, pc │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ ldr r0, [pc, #204] @ (390d20 ) │ │ │ │ ldr.w r2, [r4, #2056] @ 0x808 │ │ │ │ ldr.w r1, [r4, #2132] @ 0x854 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 390baa │ │ │ │ ldr.w r0, [r4, #2132] @ 0x854 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #32 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 38fdf0 │ │ │ │ cmp.w r9, #0 │ │ │ │ @@ -397206,57 +397209,57 @@ │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.w 390baa │ │ │ │ ldr r1, [pc, #92] @ (390d54 ) │ │ │ │ add r1, pc │ │ │ │ b.n 390c4a │ │ │ │ strh r0, [r5, #12] │ │ │ │ lsls r3, r4, #3 │ │ │ │ - ldr r0, [r1, r7] │ │ │ │ + ldr r0, [r4, r7] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bcc.n 390d04 │ │ │ │ + bmi.n 390d34 │ │ │ │ lsls r6, r2, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r3, r4, r5, lr} │ │ │ │ + push {r2, r4, r6, lr} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bcc.n 390df0 │ │ │ │ + bcc.n 390c20 │ │ │ │ lsls r6, r2, #1 │ │ │ │ cmp r0, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r0, #25 │ │ │ │ + lsrs r4, r3, #25 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r6, [r1, r4] │ │ │ │ + ldr r6, [r4, r4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - push {r5, r6, r7} │ │ │ │ + push {r3, r4, r5, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r2, [r4, r3] │ │ │ │ + ldr r2, [r7, r3] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - push {r4, r6, r7} │ │ │ │ + push {r3, r5, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r2, [r2, r3] │ │ │ │ + ldr r2, [r5, r3] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [r3, r2] │ │ │ │ + ldr r6, [r6, r2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [r4, r2] │ │ │ │ + ldr r4, [r7, r2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - push {r3, r4, r7} │ │ │ │ + push {r4, r5, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bcs.n 390cd8 │ │ │ │ + bcs.n 390d08 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r2, [r1, r2] │ │ │ │ + ldr r2, [r4, r2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bcs.n 390ccc │ │ │ │ + bcs.n 390cfc │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r0, [r0, r2] │ │ │ │ + ldr r0, [r3, r2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [r0, r2] │ │ │ │ + ldr r6, [r3, r2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r4, [r0, #11] │ │ │ │ + ldrb r4, [r3, #11] │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #32 │ │ │ │ ldr.w r6, [r0, #812] @ 0x32c │ │ │ │ @@ -397342,25 +397345,25 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 390dea │ │ │ │ ldr r0, [pc, #32] @ (390e70 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr.w r2, [r4, #2056] @ 0x808 │ │ │ │ ldr.w r1, [r4, #2132] @ 0x854 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 390dea │ │ │ │ ldrb r0, [r5, #26] │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r3, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r4, [r2, r5] │ │ │ │ + ldrsb r4, [r5, r5] │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #180] @ (390f38 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -397412,39 +397415,39 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 390e90 │ │ │ │ ldr.w r2, [r0, #2056] @ 0x808 │ │ │ │ ldr.w r1, [r0, #2132] @ 0x854 │ │ │ │ ldr r0, [pc, #56] @ (390f48 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 390e90 │ │ │ │ ldr r2, [pc, #52] @ (390f4c ) │ │ │ │ add.w r3, r4, #5216 @ 0x1460 │ │ │ │ ldr r0, [pc, #48] @ (390f50 ) │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ - bl 88c1cc │ │ │ │ + bl 88c1d4 │ │ │ │ str.w r0, [r4, #2136] @ 0x858 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 88b394 │ │ │ │ + b.w 88b39c │ │ │ │ nop │ │ │ │ ldrb r4, [r6, #22] │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r6, [r0, r3] │ │ │ │ + ldrsb r6, [r3, r3] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrsb r4, [r3, r3] │ │ │ │ + ldrsb r4, [r6, r3] │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsrs r1, r3, #17 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3944] @ 0xf68 │ │ │ │ @@ -397620,15 +397623,15 @@ │ │ │ │ bpl.n 3910ae │ │ │ │ ldr.w r1, [pc, #1908] @ 3918b8 │ │ │ │ ldr.w r0, [pc, #1908] @ 3918bc │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ adds r1, #24 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3910ae │ │ │ │ ldr.w r3, [pc, #1876] @ 3918b0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 390ff2 │ │ │ │ ldr.w r3, [pc, #1876] @ 3918c0 │ │ │ │ @@ -397641,15 +397644,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 390ff2 │ │ │ │ ldr.w r0, [pc, #1848] @ 3918c4 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 390ff2 │ │ │ │ ldr r1, [r6, #0] │ │ │ │ movs r2, #29 │ │ │ │ mov r0, r6 │ │ │ │ add r1, r8 │ │ │ │ bl 38fdf0 │ │ │ │ ldr.w r3, [pc, #1800] @ 3918b0 │ │ │ │ @@ -397670,15 +397673,15 @@ │ │ │ │ ldr.w r0, [pc, #1780] @ 3918cc │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3910ae │ │ │ │ ldr.w r3, [pc, #1732] @ 3918b0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 390ff2 │ │ │ │ ldr.w r3, [pc, #1748] @ 3918d0 │ │ │ │ @@ -397691,15 +397694,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 390ff2 │ │ │ │ ldr.w r0, [pc, #1720] @ 3918d4 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 390ff2 │ │ │ │ ldr.w r3, [pc, #1668] @ 3918b0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 390ff2 │ │ │ │ ldr.w r3, [pc, #1692] @ 3918d8 │ │ │ │ @@ -397712,15 +397715,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 390ff2 │ │ │ │ ldr.w r0, [pc, #1664] @ 3918dc │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 390ff2 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr.w r3, [r3, #2060] @ 0x80c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 391464 │ │ │ │ cmp r3, #1 │ │ │ │ bne.w 3910ae │ │ │ │ @@ -397746,15 +397749,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 390ff2 │ │ │ │ ldr.w r0, [pc, #1568] @ 3918e4 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 390ff2 │ │ │ │ ldr.w r3, [pc, #1556] @ 3918e8 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 391436 │ │ │ │ @@ -397774,15 +397777,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 3910ae │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r1, r6 │ │ │ │ ldr.w r0, [pc, #1492] @ 3918f0 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3910ae │ │ │ │ subs r3, #99 @ 0x63 │ │ │ │ cmp r3, #2 │ │ │ │ bls.w 391116 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ lsls r0, r1, #26 │ │ │ │ ldrb.w r3, [fp, #3] │ │ │ │ @@ -397842,15 +397845,15 @@ │ │ │ │ ldrb.w r2, [fp, #3] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ ldrb.w ip, [fp, #2] │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3910ae │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3910ae │ │ │ │ ldr.w r2, [pc, #1264] @ 3918fc │ │ │ │ ldr.w r2, [sl, r2] │ │ │ │ @@ -398054,15 +398057,15 @@ │ │ │ │ b.n 3910ae │ │ │ │ ldr r0, [pc, #684] @ (391908 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldrb.w r3, [fp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 391588 │ │ │ │ b.n 39159a │ │ │ │ mov.w r3, #33554432 @ 0x2000000 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r3 │ │ │ │ @@ -398073,15 +398076,15 @@ │ │ │ │ ldr r0, [pc, #644] @ (39190c ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 391652 │ │ │ │ ldrd r3, r1, [sp, #48] @ 0x30 │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ ldrb.w ip, [fp, #2] │ │ │ │ @@ -398107,15 +398110,15 @@ │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #552] @ (391914 ) │ │ │ │ strd lr, r2, [sp, #16] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 391652 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ movs r1, #1 │ │ │ │ lsls r1, r5 │ │ │ │ ldr.w r3, [r0, #2124] @ 0x84c │ │ │ │ bic.w r3, r3, r1 │ │ │ │ str.w r3, [r0, #2124] @ 0x84c │ │ │ │ @@ -398135,15 +398138,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3915ce │ │ │ │ ldr r0, [pc, #480] @ (39191c ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3915ce │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3915ce │ │ │ │ ldr r3, [pc, #456] @ (391920 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ @@ -398168,23 +398171,23 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 391448 │ │ │ │ ldr r0, [pc, #400] @ (391924 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ b.n 391448 │ │ │ │ ldr r0, [pc, #388] @ (391928 ) │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r3, ip │ │ │ │ - bl 87f05c │ │ │ │ + bl 87f064 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ movs r2, #4 │ │ │ │ ldr.w r3, [r3, #2168] @ 0x878 │ │ │ │ strb.w r2, [r3, #761] @ 0x2f9 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ strb.w r2, [r3, #777] @ 0x309 │ │ │ │ @@ -398269,100 +398272,100 @@ │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldrb r6, [r2, #18] │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r1, r3, r4, r6, r7} │ │ │ │ + stmia r6!, {r1, r4, r5, r6, r7} │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrsb r0, [r6, r3] │ │ │ │ + ldrsb r0, [r1, r4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r6, [pc, #128] @ (391944 ) │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r0, r2] │ │ │ │ + strb r0, [r3, r2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ strh r4, [r5, r0] │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r5, r4] │ │ │ │ + strb r6, [r0, r5] │ │ │ │ lsls r3, r2, #1 │ │ │ │ strh r0, [r6, r3] │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r4, r1] │ │ │ │ + strb r6, [r7, r1] │ │ │ │ lsls r3, r2, #1 │ │ │ │ movs r1, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r3, r7] │ │ │ │ + strh r2, [r6, r7] │ │ │ │ lsls r3, r2, #1 │ │ │ │ movs r7, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r0, r0] │ │ │ │ + strb r0, [r3, r0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrb r4, [r1, r7] │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r5, r1] │ │ │ │ + ldr r2, [r0, r2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ cmp r3, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r3, r6] │ │ │ │ + strh r0, [r6, r6] │ │ │ │ lsls r3, r2, #1 │ │ │ │ strb r4, [r4, r7] │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r5, r6] │ │ │ │ + strh r4, [r0, r7] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrsh r0, [r0, r7] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r7, r7] │ │ │ │ + strh r2, [r2, r0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r0, [r2, r0] │ │ │ │ + strb r0, [r5, r0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [r7, #40] @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r3, r0] │ │ │ │ + strb r2, [r6, r0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r0, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r4, r2] │ │ │ │ + strh r6, [r7, r2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ strb r4, [r3, #12] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #776] @ (391c30 ) │ │ │ │ + ldr r7, [pc, #872] @ (391c90 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r0, [r4, r2] │ │ │ │ + strh r0, [r7, r2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ negs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r6, #72] @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #92] @ (39199c ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3915c4 │ │ │ │ ldr r0, [pc, #80] @ (3919a0 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3915ba │ │ │ │ ldr r0, [pc, #68] @ (3919a4 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3915a4 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3914ec │ │ │ │ ldr r2, [pc, #48] @ (3919a8 ) │ │ │ │ ldr.w r2, [sl, r2] │ │ │ │ @@ -398370,29 +398373,29 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 3914ec │ │ │ │ ldr r0, [pc, #36] @ (3919ac ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ b.n 3914ec │ │ │ │ movs r3, #0 │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ udf #255 @ 0xff │ │ │ │ - str r0, [r0, r1] │ │ │ │ + str r0, [r3, r1] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r7, [pc, #816] @ (391cd4 ) │ │ │ │ + ldr r7, [pc, #912] @ (391d34 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r7, [pc, #384] @ (391b28 ) │ │ │ │ + ldr r7, [pc, #480] @ (391b88 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r2, r7] │ │ │ │ + str r2, [r5, r7] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr.w r3, [r0, #368] @ 0x170 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 391b60 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -398530,39 +398533,39 @@ │ │ │ │ b.n 391b06 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ bl 390f54 │ │ │ │ b.n 391aec │ │ │ │ ldr r0, [pc, #40] @ (391b78 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f05c │ │ │ │ + bl 87f064 │ │ │ │ b.n 391b06 │ │ │ │ ldr r0, [pc, #36] @ (391b7c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f05c │ │ │ │ + bl 87f064 │ │ │ │ b.n 391b06 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ... │ │ │ │ - str r2, [r4, r3] │ │ │ │ + str r2, [r7, r3] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r0, [r1, r2] │ │ │ │ + str r0, [r4, r2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #2136] @ 0x858 │ │ │ │ - bl 88b398 │ │ │ │ + bl 88b3a0 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #2136] @ 0x858 │ │ │ │ ldr.w r1, [r4, #2056] @ 0x808 │ │ │ │ ldr.w r0, [r4, #2132] @ 0x854 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 390f54 │ │ │ │ nop │ │ │ │ @@ -398664,15 +398667,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 391c26 │ │ │ │ ldr r0, [pc, #492] @ (391ea4 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ str.w r9, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 391c26 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ mov r9, r3 │ │ │ │ mov r7, r3 │ │ │ │ b.n 391c84 │ │ │ │ ldr r3, [r1, #20] │ │ │ │ mov r9, r3 │ │ │ │ @@ -398715,15 +398718,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 391ca0 │ │ │ │ ldr r0, [pc, #388] @ (391eb0 ) │ │ │ │ strd sl, r9, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 391ca0 │ │ │ │ b.n 391c26 │ │ │ │ ldr.w r0, [r0, #2068] @ 0x814 │ │ │ │ mov r9, r0 │ │ │ │ @@ -398785,15 +398788,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #20] │ │ │ │ movs r7, #0 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ mov.w r9, #0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 391d38 │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.w 391c24 │ │ │ │ ldr r0, [pc, #192] @ (391eb8 ) │ │ │ │ ldr r0, [r6, r0] │ │ │ │ @@ -398806,26 +398809,26 @@ │ │ │ │ mov r9, r0 │ │ │ │ beq.w 391d00 │ │ │ │ ldr r0, [pc, #172] @ (391ebc ) │ │ │ │ str.w sl, [sp] │ │ │ │ add r0, pc │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 391da2 │ │ │ │ mov r7, r3 │ │ │ │ mov r9, r3 │ │ │ │ b.n 391ca0 │ │ │ │ ldr r0, [pc, #144] @ (391ec0 ) │ │ │ │ stmia.w sp, {r4, r5, r9} │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 391d38 │ │ │ │ mov r7, r0 │ │ │ │ mov r9, r0 │ │ │ │ b.n 391d14 │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.w 391c24 │ │ │ │ @@ -398841,15 +398844,15 @@ │ │ │ │ beq.w 391d00 │ │ │ │ ldr r0, [pc, #96] @ (391ec8 ) │ │ │ │ movs r7, #0 │ │ │ │ strd r4, r5, [sp] │ │ │ │ mov.w r9, #0 │ │ │ │ add r0, pc │ │ │ │ strd r1, r2, [sp, #20] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldrd r1, r2, [sp, #20] │ │ │ │ b.n 391c84 │ │ │ │ mov r7, r3 │ │ │ │ mov r9, r3 │ │ │ │ b.n 391c8c │ │ │ │ strb r2, [r6, #1] │ │ │ │ lsls r3, r4, #3 │ │ │ │ @@ -398861,33 +398864,33 @@ │ │ │ │ lsls r1, r2, #3 │ │ │ │ movs r5, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r6, #20] │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r5, r4] │ │ │ │ + str r6, [r0, r5] │ │ │ │ lsls r3, r2, #1 │ │ │ │ asrs r0, r2, #27 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r7, r0] │ │ │ │ + str r6, [r2, r1] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r7, [pc, #840] @ (392200 ) │ │ │ │ + ldr r7, [pc, #936] @ (392260 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsrs r4, r6, #30 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #32] @ (391ee0 ) │ │ │ │ + ldr r7, [pc, #128] @ (391f40 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [pc, #656] @ (392154 ) │ │ │ │ + ldr r6, [pc, #752] @ (3921b4 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ str r0, [r2, r7] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #72] @ (391f14 ) │ │ │ │ + ldr r6, [pc, #168] @ (391f74 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #24 │ │ │ │ mov r6, r2 │ │ │ │ @@ -398960,15 +398963,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ str.w r9, [sp, #4] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 391f28 │ │ │ │ ldr r3, [pc, #44] @ (391fd4 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #44] @ (391fd8 ) │ │ │ │ ldr r1, [pc, #44] @ (391fdc ) │ │ │ │ add r3, pc │ │ │ │ @@ -398982,21 +398985,21 @@ │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #632] @ (39224c ) │ │ │ │ + ldr r6, [pc, #728] @ (3922ac ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xb876 │ │ │ │ + @ instruction: 0xb88e │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r6, [pc, #464] @ (3921ac ) │ │ │ │ + ldr r6, [pc, #560] @ (39220c ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - eors r2, r6 │ │ │ │ + lsls r2, r1 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4} │ │ │ │ movs r4, #0 │ │ │ │ mov ip, r0 │ │ │ │ ldr.w r1, [r0, #360] @ 0x168 │ │ │ │ cmp r4, r3 │ │ │ │ it eq │ │ │ │ @@ -399067,17 +399070,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r2, #64] @ 0x40 │ │ │ │ lsls r1, r2, #3 │ │ │ │ - ldr r6, [pc, #136] @ (392128 ) │ │ │ │ + ldr r6, [pc, #232] @ (392188 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [pc, #32] @ (3920c4 ) │ │ │ │ + ldr r6, [pc, #128] @ (392124 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 003920a4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -399116,15 +399119,15 @@ │ │ │ │ str.w r5, [r3, #2060] @ 0x80c │ │ │ │ ldr.w r2, [r4, #368] @ 0x170 │ │ │ │ cmp r2, r1 │ │ │ │ bhi.n 392102 │ │ │ │ ldr r0, [pc, #152] @ (3921b4 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 73072c │ │ │ │ + bl 730734 │ │ │ │ ldr.w r3, [r4, #368] @ 0x170 │ │ │ │ mov r5, r0 │ │ │ │ cbz r3, 392192 │ │ │ │ ldr.w r9, [pc, #140] @ 3921b8 │ │ │ │ sub.w r8, r0, #4 │ │ │ │ mov.w fp, #5248 @ 0x1480 │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -399169,19 +399172,19 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ bgt.n 3920fa │ │ │ │ vrsra.u32 d22, d8, #1 │ │ │ │ lsls r1, r2, #3 │ │ │ │ - @ instruction: 0xb67c │ │ │ │ + @ instruction: 0xb694 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - subs r6, #126 @ 0x7e │ │ │ │ + subs r6, #150 @ 0x96 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [pc, #808] @ (3924f0 ) │ │ │ │ + ldr r4, [pc, #904] @ (392550 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 003921c8 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -399195,15 +399198,15 @@ │ │ │ │ add r4, r5 │ │ │ │ add.w r5, r5, #5248 @ 0x1480 │ │ │ │ add.w r0, r4, #112 @ 0x70 │ │ │ │ bl 397a00 │ │ │ │ add.w r0, r4, #1024 @ 0x400 │ │ │ │ bl 397a00 │ │ │ │ add.w r0, r4, #32 │ │ │ │ - bl 732bcc │ │ │ │ + bl 732bd4 │ │ │ │ ldr.w r3, [r7, #368] @ 0x170 │ │ │ │ cmp r3, r6 │ │ │ │ bhi.n 3921e2 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.w 28b960 │ │ │ │ nop │ │ │ │ @@ -399258,26 +399261,26 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 392236 │ │ │ │ ldr r0, [pc, #28] @ (3922bc ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 392236 │ │ │ │ nop │ │ │ │ ldr r6, [r1, #32] │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #920] @ (392658 ) │ │ │ │ + ldr r3, [pc, #1016] @ (3926b8 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w r4, [pc, #1180] @ 392770 │ │ │ │ mov r6, r3 │ │ │ │ @@ -399333,15 +399336,15 @@ │ │ │ │ bpl.n 39233a │ │ │ │ ldr.w r0, [pc, #1056] @ 39277c │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ ldr.w r2, [pc, #1040] @ 392780 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r2, r3, lsl #2 │ │ │ │ ldr.w r3, [r3, #128] @ 0x80 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -399360,15 +399363,15 @@ │ │ │ │ mov r2, fp │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ strd r9, sl, [sp, #8] │ │ │ │ str r5, [sp, #0] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 39233a │ │ │ │ ldr.w r3, [r8, #368] @ 0x170 │ │ │ │ adds r3, #2 │ │ │ │ cmp.w r5, r3, lsl #7 │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ bcs.n 392322 │ │ │ │ lsrs r3, r5, #7 │ │ │ │ @@ -399456,15 +399459,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 3922f6 │ │ │ │ ldr r0, [pc, #768] @ (39279c ) │ │ │ │ mov r1, r8 │ │ │ │ strd r9, sl, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r5, r6, [sp] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3922f6 │ │ │ │ mov r0, r8 │ │ │ │ bl 392218 │ │ │ │ b.n 39247a │ │ │ │ ldr r3, [pc, #744] @ (3927a0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -399593,15 +399596,15 @@ │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ str.w r9, [sp, #72] @ 0x48 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ ldr r3, [pc, #332] @ (392778 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [pc, #376] @ (3927a8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -399612,22 +399615,22 @@ │ │ │ │ bpl.n 392606 │ │ │ │ ldr r0, [pc, #360] @ (3927ac ) │ │ │ │ mov r1, r8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, fp │ │ │ │ add r0, pc │ │ │ │ strd r5, r9, [sp] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 392606 │ │ │ │ ldr r0, [pc, #344] @ (3927b0 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ strd r9, sl, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 392332 │ │ │ │ ldr r3, [pc, #332] @ (3927b4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 39233a │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -399637,29 +399640,29 @@ │ │ │ │ ldr r0, [pc, #312] @ (3927b8 ) │ │ │ │ mov r2, fp │ │ │ │ mov r1, r8 │ │ │ │ str.w r9, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str.w sl, [sp, #12] │ │ │ │ strd r5, r6, [sp] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 39233a │ │ │ │ tst.w r9, #15 │ │ │ │ bne.n 3925b8 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r8 │ │ │ │ bl 38ffe0 │ │ │ │ b.n 3925b8 │ │ │ │ ldr r0, [pc, #276] @ (3927bc ) │ │ │ │ mov r2, fp │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ strd r5, r9, [sp] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ cmp.w sl, #14 │ │ │ │ bhi.n 39270a │ │ │ │ add r3, pc, #8 @ (adr r3, 3926c8 ) │ │ │ │ ldr.w r2, [r3, sl, lsl #2] │ │ │ │ add r3, r2 │ │ │ │ bx r3 │ │ │ │ vminnm.f32 , , │ │ │ │ @@ -399697,15 +399700,15 @@ │ │ │ │ bpl.n 39273e │ │ │ │ ldr r0, [pc, #148] @ (3927c4 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ strd r9, sl, [sp] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 39233a │ │ │ │ ldr r3, [pc, #128] @ (3927c8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -399716,63 +399719,63 @@ │ │ │ │ bpl.w 39233a │ │ │ │ ldr r0, [pc, #108] @ (3927cc ) │ │ │ │ mov r2, fp │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ strd r5, r6, [sp] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 39237c │ │ │ │ ldr r0, [r4, #20] │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #528] @ (392990 ) │ │ │ │ + ldr r3, [pc, #624] @ (3929f0 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ str r0, [r4, #12] │ │ │ │ lsls r1, r2, #3 │ │ │ │ subs r0, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #96] @ (3927ec ) │ │ │ │ + ldr r4, [pc, #192] @ (39284c ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ str r2, [r6, #4] │ │ │ │ lsls r1, r2, #3 │ │ │ │ - ldr r4, [r3, #108] @ 0x6c │ │ │ │ + ldr r4, [r6, #108] @ 0x6c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r2, [pc, #176] @ (392848 ) │ │ │ │ + ldr r2, [pc, #272] @ (3928a8 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r4, [r4, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #40] @ (3927c8 ) │ │ │ │ + ldr r2, [pc, #136] @ (392828 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r4, [pc, #352] @ (392904 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #512] @ (3929a8 ) │ │ │ │ + ldr r2, [pc, #608] @ (392a08 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ movs r2, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #992] @ (392b90 ) │ │ │ │ + ldr r2, [pc, #64] @ (3927f0 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [pc, #584] @ (3929fc ) │ │ │ │ + ldr r2, [pc, #680] @ (392a5c ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrsb r4, [r7, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #792] @ (392ad4 ) │ │ │ │ + ldr r2, [pc, #888] @ (392b34 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r1, [pc, #312] @ (3928f8 ) │ │ │ │ + ldr r1, [pc, #408] @ (392958 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrb r6, [r6, r4] │ │ │ │ lsls r1, r2, #3 │ │ │ │ - blxns fp │ │ │ │ + blxns lr │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r0, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #16] @ (3927e0 ) │ │ │ │ + ldr r0, [pc, #112] @ (392840 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr.w r1, [r0, #360] @ 0x168 │ │ │ │ push {r4, lr} │ │ │ │ movs r4, #0 │ │ │ │ cmp r4, r3 │ │ │ │ it eq │ │ │ │ cmpeq r1, r2 │ │ │ │ @@ -399827,15 +399830,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (39286c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ ldrsh r6, [r3, r1] │ │ │ │ lsls r1, r2, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -399846,27 +399849,27 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #240] @ (392980 ) │ │ │ │ add r8, pc │ │ │ │ add r2, pc │ │ │ │ str.w r8, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r6, #1 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #224] @ (392984 ) │ │ │ │ ldr r1, [pc, #228] @ (392988 ) │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #6 │ │ │ │ add r2, pc │ │ │ │ str.w r3, [r0, #2136] @ 0x858 │ │ │ │ add r1, pc │ │ │ │ add.w r3, r8, #12 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r2, r4, #424 @ 0x1a8 │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ bl 3920a4 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ mov.w r9, #8 │ │ │ │ mov.w fp, #0 │ │ │ │ @@ -399927,27 +399930,27 @@ │ │ │ │ add.w r3, r8, #20 │ │ │ │ ldr r0, [pc, #36] @ (392990 ) │ │ │ │ movs r2, #167 @ 0xa7 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r7, sp, #896 @ 0x380 │ │ │ │ + add r7, sp, #992 @ 0x3e0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r4, [pc, #376] @ (392af8 ) │ │ │ │ + ldr r4, [pc, #472] @ (392b58 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [pc, #464] @ (392b54 ) │ │ │ │ + ldr r4, [pc, #560] @ (392bb4 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrsh r4, [r0, r4] │ │ │ │ + ldrsh r4, [r3, r4] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r3, sp, #152 @ 0x98 │ │ │ │ + add r3, sp, #248 @ 0xf8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r3, [pc, #680] @ (392c38 ) │ │ │ │ + ldr r3, [pc, #776] @ (392c98 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r0, #204 @ 0xcc │ │ │ │ + cmp r0, #228 @ 0xe4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #132] @ (392a28 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -399956,27 +399959,27 @@ │ │ │ │ ldr r1, [pc, #132] @ (392a30 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #116] @ (392a34 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #116] @ (392a38 ) │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movw r4, #32902 @ 0x8086 │ │ │ │ movt r4, #10530 @ 0x2922 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [pc, #92] @ (392a3c ) │ │ │ │ ldr r0, [pc, #92] @ (392a40 ) │ │ │ │ ldr r3, [pc, #96] @ (392a44 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ strd r0, r1, [r2, #92] @ 0x5c │ │ │ │ @@ -399987,35 +399990,35 @@ │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r4, [r2, #108] @ 0x6c │ │ │ │ movs r0, #2 │ │ │ │ add r1, pc │ │ │ │ strb.w r0, [r2, #112] @ 0x70 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 72f324 │ │ │ │ + bl 72f32c │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - add r6, sp, #784 @ 0x310 │ │ │ │ + add r6, sp, #880 @ 0x370 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrb r2, [r7, r7] │ │ │ │ + ldrsh r2, [r2, r0] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r2, sp, #120 @ 0x78 │ │ │ │ + add r2, sp, #216 @ 0xd8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r2, r1, #11 │ │ │ │ + asrs r2, r4, #11 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r3, pc, #968 @ (adr r3, 392e04 ) │ │ │ │ + add r4, pc, #40 @ (adr r4, 392a64 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsls r5, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 4, pc, cr7, cr15, {7} @ │ │ │ │ ldrb r6, [r1, r3] │ │ │ │ lsls r1, r2, #3 │ │ │ │ lsls r7, r2, #2 │ │ │ │ @@ -400057,25 +400060,25 @@ │ │ │ │ ldr r2, [pc, #36] @ (392ad4 ) │ │ │ │ movs r3, #15 │ │ │ │ ldr r1, [pc, #36] @ (392ad8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 392218 │ │ │ │ nop │ │ │ │ - add r5, sp, #760 @ 0x2f8 │ │ │ │ + add r5, sp, #856 @ 0x358 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r2, [pc, #240] @ (392bc8 ) │ │ │ │ + ldr r2, [pc, #336] @ (392c28 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [pc, #328] @ (392c24 ) │ │ │ │ + ldr r2, [pc, #424] @ (392c84 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #44] @ 392b1c │ │ │ │ @@ -400083,27 +400086,27 @@ │ │ │ │ movs r3, #15 │ │ │ │ ldr r1, [pc, #44] @ (392b24 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 43f4dc │ │ │ │ add.w r0, r4, #1768 @ 0x6e8 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 3921c8 │ │ │ │ - add r5, sp, #488 @ 0x1e8 │ │ │ │ + add r5, sp, #584 @ 0x248 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r1, [pc, #992] @ (392f04 ) │ │ │ │ + ldr r2, [pc, #64] @ (392b64 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [pc, #64] @ (392b68 ) │ │ │ │ + ldr r2, [pc, #160] @ (392bc8 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #100] @ (392ba0 ) │ │ │ │ @@ -400111,64 +400114,64 @@ │ │ │ │ movs r3, #15 │ │ │ │ ldr r1, [pc, #104] @ (392ba8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #88] @ (392bac ) │ │ │ │ addw r6, r0, #2152 @ 0x868 │ │ │ │ strd r0, r3, [sp] │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [pc, #80] @ (392bb0 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ adds r4, #12 │ │ │ │ - bl 7305ec │ │ │ │ + bl 7305f4 │ │ │ │ ldr r2, [pc, #68] @ (392bb4 ) │ │ │ │ ldr r1, [pc, #72] @ (392bb8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ bl 392020 │ │ │ │ str.w r6, [r5, #2140] @ 0x85c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - add r5, sp, #192 @ 0xc0 │ │ │ │ + add r5, sp, #288 @ 0x120 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r1, [pc, #696] @ (392e60 ) │ │ │ │ + ldr r1, [pc, #792] @ (392ec0 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r1, [pc, #792] @ (392ec4 ) │ │ │ │ + ldr r1, [pc, #888] @ (392f24 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r1, [pc, #792] @ (392ec8 ) │ │ │ │ + ldr r1, [pc, #888] @ (392f28 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ mcr2 15, 7, pc, cr5, cr15, {7} @ │ │ │ │ - ldrb r2, [r7, r0] │ │ │ │ + ldrb r2, [r2, r1] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r0, sp, #376 @ 0x178 │ │ │ │ + add r0, sp, #472 @ 0x1d8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [pc, #8] @ (392bc8 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 732a90 │ │ │ │ + b.w 732a98 │ │ │ │ nop │ │ │ │ ldrh r0, [r0, r6] │ │ │ │ lsls r1, r2, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -400177,47 +400180,47 @@ │ │ │ │ ldr r2, [pc, #88] @ (392c38 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (392c3c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [pc, #76] @ (392c40 ) │ │ │ │ ldr.w ip, [pc, #80] @ 392c44 │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [pc, #76] @ (392c48 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str.w ip, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ - bl 72dfb4 │ │ │ │ + bl 72dfbc │ │ │ │ ldr r1, [pc, #60] @ (392c4c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72f324 │ │ │ │ + bl 72f32c │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - add r4, sp, #880 @ 0x370 │ │ │ │ + add r4, sp, #976 @ 0x3d0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrh r6, [r0, r7] │ │ │ │ + ldrh r6, [r3, r7] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r7, pc, #936 @ (adr r7, 392fe8 ) │ │ │ │ + add r0, sp, #8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrh r6, [r0, r5] │ │ │ │ lsls r1, r2, #3 │ │ │ │ lsls r1, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r6, #46] @ 0x2e │ │ │ │ lsls r7, r3, #3 │ │ │ │ @@ -400234,59 +400237,59 @@ │ │ │ │ ldr r1, [pc, #108] @ (392cd4 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r1, r4, #28 │ │ │ │ ldr r2, [pc, #88] @ (392cd8 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #84] @ (392cdc ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #72] @ (392ce0 ) │ │ │ │ ldr r1, [pc, #76] @ (392ce4 ) │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r5, #752 @ 0x2f0 │ │ │ │ bl 392020 │ │ │ │ add.w r1, r5, #776 @ 0x308 │ │ │ │ mov r0, r6 │ │ │ │ bl 3394f4 │ │ │ │ addw r1, r5, #1124 @ 0x464 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 339444 │ │ │ │ - add r4, sp, #352 @ 0x160 │ │ │ │ + add r4, sp, #448 @ 0x1c0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r0, [pc, #840] @ (39301c ) │ │ │ │ + ldr r0, [pc, #936] @ (39307c ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [pc, #952] @ (393090 ) │ │ │ │ + ldr r1, [pc, #24] @ (392cf0 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r2, r2, #4 │ │ │ │ + lsrs r2, r5, #4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r4, r4, #4 │ │ │ │ + lsrs r4, r7, #4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r2, [r2, r4] │ │ │ │ + ldrh r2, [r5, r4] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r7, pc, #208 @ (adr r7, 392db8 ) │ │ │ │ + add r7, pc, #304 @ (adr r7, 392e18 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 392d24 │ │ │ │ sub sp, #12 │ │ │ │ @@ -400294,25 +400297,25 @@ │ │ │ │ movs r3, #14 │ │ │ │ ldr r1, [pc, #40] @ (392d2c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 392218 │ │ │ │ nop │ │ │ │ - add r3, sp, #760 @ 0x2f8 │ │ │ │ + add r3, sp, #856 @ 0x358 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r0, [pc, #224] @ (392e0c ) │ │ │ │ + ldr r0, [pc, #320] @ (392e6c ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [pc, #344] @ (392e88 ) │ │ │ │ + ldr r0, [pc, #440] @ (392ee8 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #56] @ 392d78 │ │ │ │ sub sp, #20 │ │ │ │ @@ -400322,38 +400325,38 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #44] @ (392d84 ) │ │ │ │ mov r5, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [pc, #40] @ (392d88 ) │ │ │ │ add r4, pc │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 3920a4 │ │ │ │ - add r3, sp, #472 @ 0x1d8 │ │ │ │ + add r3, sp, #568 @ 0x238 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - blx lr │ │ │ │ + ldr r0, [pc, #32] @ (392da0 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [pc, #48] @ (392db4 ) │ │ │ │ + ldr r0, [pc, #144] @ (392e14 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrsh r4, [r3, r3] │ │ │ │ lsls r3, r4, #3 │ │ │ │ cmp r5, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (392d94 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ ldrh r6, [r4, r0] │ │ │ │ lsls r1, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -400361,32 +400364,32 @@ │ │ │ │ ldr r2, [pc, #48] @ (392de0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (392de4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [pc, #36] @ (392de8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - add r3, sp, #264 @ 0x108 │ │ │ │ + add r3, sp, #360 @ 0x168 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r0, [r7, r7] │ │ │ │ + ldrh r0, [r2, r0] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r6, pc, #104 @ (adr r6, 392e50 ) │ │ │ │ + add r6, pc, #200 @ (adr r6, 392eb0 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r2, [r6, r7] │ │ │ │ lsls r1, r2, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -400400,15 +400403,15 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #14 │ │ │ │ mov r8, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ lsrs r3, r7, #2 │ │ │ │ orr.w r3, r3, r5, lsl #30 │ │ │ │ ldr r4, [pc, #144] @ (392eb4 ) │ │ │ │ add.w r2, r3, #326 @ 0x146 │ │ │ │ mov.w ip, r5, lsr #2 │ │ │ │ add r4, pc │ │ │ │ ldr.w r6, [r6, r2, lsl #2] │ │ │ │ @@ -400455,31 +400458,31 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #0] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 392e52 │ │ │ │ - add r2, sp, #936 @ 0x3a8 │ │ │ │ + add r3, sp, #8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - bx sl │ │ │ │ + bx sp │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bx r6 │ │ │ │ + bx r9 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrsh r0, [r2, r0] │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r0, [r0, r2] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - mov sl, ip │ │ │ │ + mov sl, pc │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #116] @ (392f4c ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -400490,24 +400493,24 @@ │ │ │ │ add.w r1, r4, #16 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #104] @ (392f54 ) │ │ │ │ add r2, pc │ │ │ │ mov r6, r2 │ │ │ │ adds r4, #28 │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [pc, #96] @ (392f58 ) │ │ │ │ mov r7, r0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ mov r0, r5 │ │ │ │ mov r4, r1 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #80] @ (392f5c ) │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ add.w r4, r0, #1136 @ 0x470 │ │ │ │ add r2, pc │ │ │ │ mov r3, r0 │ │ │ │ movs r5, #128 @ 0x80 │ │ │ │ @@ -400526,21 +400529,21 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - add r2, sp, #88 @ 0x58 │ │ │ │ + add r2, sp, #184 @ 0xb8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - mov r6, sl │ │ │ │ + mov r6, sp │ │ │ │ lsls r3, r2, #1 │ │ │ │ - mov r0, lr │ │ │ │ + mov r8, r1 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - mov ip, r9 │ │ │ │ + mov ip, ip │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [r4, r2] │ │ │ │ lsls r1, r2, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -400555,15 +400558,15 @@ │ │ │ │ adds r3, #16 │ │ │ │ ldr r4, [pc, #124] @ (393000 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #14 │ │ │ │ add r1, pc │ │ │ │ ldrd r5, r9, [sp, #56] @ 0x38 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [pc, #108] @ (393004 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 392fc2 │ │ │ │ lsrs r2, r7, #2 │ │ │ │ orr.w r2, r2, r8, lsl #30 │ │ │ │ @@ -400592,35 +400595,35 @@ │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ str.w r9, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ strd r7, r8, [sp] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 392f9e │ │ │ │ - add r1, sp, #472 @ 0x1d8 │ │ │ │ + add r1, sp, #568 @ 0x238 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - cmp lr, sl │ │ │ │ + cmp lr, sp │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp sl, r7 │ │ │ │ + cmp sl, sl │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrb r6, [r4, r2] │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r6, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r8, pc │ │ │ │ + mov r0, r2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (39301c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ ldr r2, [r0, r1] │ │ │ │ lsls r1, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -400628,33 +400631,33 @@ │ │ │ │ ldr r2, [pc, #56] @ (393070 ) │ │ │ │ movs r3, #32 │ │ │ │ ldr r1, [pc, #56] @ (393074 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r0, [r0, #2020] @ 0x7e4 │ │ │ │ cbz r0, 393058 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 541dc4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - add r0, sp, #920 @ 0x398 │ │ │ │ + add r0, sp, #1016 @ 0x3f8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - cmp ip, sp │ │ │ │ + mov r4, r0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - mov r2, r0 │ │ │ │ + mov r2, r3 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w ip, [pc, #116] @ 3930fc │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ @@ -400702,15 +400705,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r4, [r5, r6] │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r8, r2 │ │ │ │ + cmp r8, r5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrh r0, [r5, r5] │ │ │ │ lsls r3, r4, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -400720,15 +400723,15 @@ │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r1, [pc, #60] @ (393164 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #44] @ (393168 ) │ │ │ │ ldr r3, [pc, #44] @ (39316c ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #68] @ 0x44 │ │ │ │ add sp, #12 │ │ │ │ @@ -400736,19 +400739,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r7, pc, #992 @ (adr r7, 393540 ) │ │ │ │ + add r0, sp, #64 @ 0x40 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrsb r6, [r7, r1] │ │ │ │ + ldrsb r6, [r2, r2] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r4, [r0, #56] @ 0x38 │ │ │ │ + ldr r4, [r3, #56] @ 0x38 │ │ │ │ lsls r5, r2, #1 │ │ │ │ vminnm.f16 , , │ │ │ │ mrc2 15, 6, pc, cr11, cr15, {7} │ │ │ │ │ │ │ │ 00393170 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -400758,29 +400761,29 @@ │ │ │ │ mov r4, r3 │ │ │ │ mov r3, r2 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #40] @ (3931b4 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 72c6d4 │ │ │ │ + bl 72c6dc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str.w r4, [r0, #1908] @ 0x774 │ │ │ │ str.w r3, [r0, #1912] @ 0x778 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - add r8, r7 │ │ │ │ + add r8, sl │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 003931b8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -400791,56 +400794,56 @@ │ │ │ │ add r5, pc │ │ │ │ mov r2, r1 │ │ │ │ ldr r3, [r6, #20] │ │ │ │ cbz r3, 393222 │ │ │ │ ldr r0, [pc, #84] @ (39322c ) │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 72ec1c │ │ │ │ + bl 72ec24 │ │ │ │ ldr r1, [pc, #76] @ (393230 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 72dacc │ │ │ │ + bl 72dad4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 781620 │ │ │ │ + bl 781628 │ │ │ │ ldr r3, [pc, #64] @ (393234 ) │ │ │ │ ldr r1, [pc, #64] @ (393238 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r5, [r5, r3] │ │ │ │ mov r3, r5 │ │ │ │ bl 338580 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 72ef2c │ │ │ │ + bl 72ef34 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #24] @ (39323c ) │ │ │ │ add r0, pc │ │ │ │ b.n 3931da │ │ │ │ ldrh r6, [r5, r1] │ │ │ │ lsls r3, r4, #3 │ │ │ │ - add r0, pc │ │ │ │ + add r8, r2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r2, [r6, #2] │ │ │ │ + ldrb r2, [r1, #3] │ │ │ │ lsls r6, r2, #1 │ │ │ │ ldr r5, [pc, #160] @ (3932d8 ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #214 @ 0xd6 │ │ │ │ + adds r5, #238 @ 0xee │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r4, r6 │ │ │ │ + add r4, r9 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00393240 : │ │ │ │ mov.w ip, #912 @ 0x390 │ │ │ │ mla r1, ip, r1, r0 │ │ │ │ ldr r0, [r1, #88] @ 0x58 │ │ │ │ cbnz r0, 393270 │ │ │ │ @@ -400875,15 +400878,15 @@ │ │ │ │ mla r0, r3, r1, r0 │ │ │ │ ldr r0, [r0, #112] @ 0x70 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (3932a0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ strb r2, [r6, r7] │ │ │ │ lsls r1, r2, #3 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #2 │ │ │ │ b.w 3998a0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -400895,25 +400898,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #80] @ (393314 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #68] @ (393318 ) │ │ │ │ ldr r1, [pc, #68] @ (39331c ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r1, [pc, #52] @ (393320 ) │ │ │ │ ldr r2, [pc, #56] @ (393324 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #56] @ (393328 ) │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #52] @ (39332c ) │ │ │ │ @@ -400921,29 +400924,29 @@ │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ movs r2, #25 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72dfb4 │ │ │ │ - add r6, pc, #448 @ (adr r6, 3934d0 ) │ │ │ │ + b.w 72dfbc │ │ │ │ + add r6, pc, #544 @ (adr r6, 393530 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ - strb r6, [r4, r3] │ │ │ │ + strb r6, [r7, r3] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r1, pc, #40 @ (adr r1, 393340 ) │ │ │ │ + add r1, pc, #136 @ (adr r1, 3933a0 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bics r6, r0 │ │ │ │ + bics r6, r3 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bics r0, r4 │ │ │ │ + bics r0, r7 │ │ │ │ lsls r3, r2, #1 │ │ │ │ @ instruction: 0xffb5ffff │ │ │ │ - adds r4, #222 @ 0xde │ │ │ │ + adds r4, #246 @ 0xf6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bics r2, r2 │ │ │ │ + bics r2, r5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrh r0, [r1, #0] │ │ │ │ lsls r7, r3, #3 │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #255 @ 0xff │ │ │ │ @@ -401067,22 +401070,22 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r1, [r0, #28] │ │ │ │ ldr r0, [r0, #12] │ │ │ │ ldr.w r5, [r2, #672] @ 0x2a0 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ - bl 88b398 │ │ │ │ + bl 88b3a0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #24] │ │ │ │ - bl 88ac58 │ │ │ │ + bl 88ac60 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 7820c4 │ │ │ │ + b.w 7820cc │ │ │ │ ldr r2, [r0, #32] │ │ │ │ mvn.w r1, #124 @ 0x7c │ │ │ │ ldr r3, [r2, #4] │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #44] @ 0x2c │ │ │ │ ldr r2, [r2, #0] │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ @@ -401096,15 +401099,15 @@ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 7823a8 │ │ │ │ + bl 7823b0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #36] @ 0x24 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -401143,25 +401146,25 @@ │ │ │ │ adds r3, #1 │ │ │ │ bne.n 39356c │ │ │ │ ldr r2, [r4, #8] │ │ │ │ add.w r3, r4, #20 │ │ │ │ cmp r2, r3 │ │ │ │ bne.n 39356c │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 8890f4 │ │ │ │ + bl 8890fc │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 28b960 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ ldr r3, [r4, #24] │ │ │ │ ldr r2, [r0, #16] │ │ │ │ cmp r3, r2 │ │ │ │ bne.n 393558 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ - bl 895454 │ │ │ │ + bl 89545c │ │ │ │ b.n 39350a │ │ │ │ ldr r3, [pc, #36] @ (393580 ) │ │ │ │ movw r2, #679 @ 0x2a7 │ │ │ │ ldr r1, [pc, #36] @ (393584 ) │ │ │ │ ldr r0, [pc, #36] @ (393588 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -401172,25 +401175,25 @@ │ │ │ │ ldr r1, [pc, #28] @ (393590 ) │ │ │ │ ldr r0, [pc, #32] @ (393594 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ - add r3, pc, #984 @ (adr r3, 39395c ) │ │ │ │ + add r4, pc, #56 @ (adr r4, 3935bc ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ - tst r4, r7 │ │ │ │ + negs r4, r2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - negs r2, r1 │ │ │ │ + negs r2, r4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r3, pc, #912 @ (adr r3, 393920 ) │ │ │ │ + add r3, pc, #1008 @ (adr r3, 393980 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ - negs r6, r4 │ │ │ │ + negs r6, r7 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - negs r2, r7 │ │ │ │ + cmp r2, r2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00393598 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -401238,15 +401241,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3935de │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #48] @ (39365c ) │ │ │ │ str.w ip, [sp] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 3935de │ │ │ │ ldr.w lr, [r0, #1664] @ 0x680 │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.n 3935c6 │ │ │ │ mov r2, lr │ │ │ │ b.n 3935cc │ │ │ │ @@ -401255,15 +401258,15 @@ │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - rors r0, r7 │ │ │ │ + tst r0, r2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr.w r2, [r0, #672] @ 0x2a0 │ │ │ │ cbz r2, 3936a6 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -401274,15 +401277,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldrb.w r1, [r0, #141] @ 0x8d │ │ │ │ mov r0, r2 │ │ │ │ ubfx r1, r1, #5, #1 │ │ │ │ - bl 782d84 │ │ │ │ + bl 782d8c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -401315,15 +401318,15 @@ │ │ │ │ ldrb.w r1, [r3, #745] @ 0x2e9 │ │ │ │ ldrb.w r2, [r3, #1657] @ 0x679 │ │ │ │ orn r1, r1, #127 @ 0x7f │ │ │ │ strb.w r1, [r3, #745] @ 0x2e9 │ │ │ │ orn r2, r2, #127 @ 0x7f │ │ │ │ strb.w r2, [r3, #1657] @ 0x679 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 88bdc0 │ │ │ │ + bl 88bdc8 │ │ │ │ ldr r1, [pc, #76] @ (393754 ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ bl 59b4d0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ strb.w r4, [r3, #1921] @ 0x781 │ │ │ │ add sp, #8 │ │ │ │ @@ -401342,29 +401345,29 @@ │ │ │ │ ldr.w r0, [lr, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 3936da │ │ │ │ ldr r0, [pc, #32] @ (393760 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 3936da │ │ │ │ nop │ │ │ │ strb r6, [r5, r5] │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #77 @ 0x4d │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r7 │ │ │ │ + adcs r4, r2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ cbz r1, 39376c │ │ │ │ ldr.w r3, [r0, #1904] @ 0x770 │ │ │ │ cbz r3, 39377a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -401378,22 +401381,22 @@ │ │ │ │ ldr r2, [pc, #32] @ (3937ac ) │ │ │ │ sub sp, #12 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #32] @ (3937b0 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 88c1cc │ │ │ │ + bl 88c1d4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ str.w r0, [r1, #1904] @ 0x770 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 88b394 │ │ │ │ + b.w 88b39c │ │ │ │ nop │ │ │ │ - asrs r4, r6 │ │ │ │ + adcs r4, r1 │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r0, #171 @ 0xab │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -401474,17 +401477,17 @@ │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfb53ffff │ │ │ │ str r0, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #248 @ (adr r1, 393974 ) │ │ │ │ + add r1, pc, #344 @ (adr r1, 3939d4 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ - lsls r4, r6 │ │ │ │ + lsrs r4, r1 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00393880 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -401578,15 +401581,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3938b0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #52] @ (3939a0 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3938b0 │ │ │ │ nop │ │ │ │ strh r2, [r4, r6] │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #1 │ │ │ │ @@ -401600,15 +401603,15 @@ │ │ │ │ lsls r1, r7, #21 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfa6bffff │ │ │ │ movs r6, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #146 @ 0x92 │ │ │ │ + subs r7, #170 @ 0xaa │ │ │ │ lsls r3, r2, #1 │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -401641,15 +401644,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldr.w r0, [r3, #672] @ 0x2a0 │ │ │ │ add r1, sp, #8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 78227c │ │ │ │ + bl 782284 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldrd r2, r1, [sp, #8] │ │ │ │ ldr r0, [r3, #8] │ │ │ │ strd r2, r1, [r3, #40] @ 0x28 │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 393a44 │ │ │ │ cmp r0, #1 │ │ │ │ @@ -401685,19 +401688,19 @@ │ │ │ │ nop │ │ │ │ strh r4, [r7, r1] │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r3, r1] │ │ │ │ lsls r3, r4, #3 │ │ │ │ - ldr r6, [sp, #952] @ 0x3b8 │ │ │ │ + ldr r7, [sp, #24] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - subs r5, #52 @ 0x34 │ │ │ │ + subs r5, #76 @ 0x4c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r6, #228 @ 0xe4 │ │ │ │ + subs r6, #252 @ 0xfc │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #264] @ (393ba8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -401707,15 +401710,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 393b84 │ │ │ │ ldr.w r0, [r1, #744] @ 0x2e8 │ │ │ │ cbz r0, 393ac4 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 782364 │ │ │ │ + bl 78236c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r1, #744] @ 0x2e8 │ │ │ │ ldrb.w r3, [r1, #667] @ 0x29b │ │ │ │ cbz r3, 393ad8 │ │ │ │ ldrd r0, r3, [r1, #12] │ │ │ │ movs r2, #0 │ │ │ │ @@ -401787,28 +401790,28 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 393ab0 │ │ │ │ ldr r0, [pc, #32] @ (393bbc ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 393ab0 │ │ │ │ nop │ │ │ │ str r6, [r2, r6] │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ pld [r7, #255]! │ │ │ │ subs r3, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #208 @ 0xd0 │ │ │ │ + subs r5, #232 @ 0xe8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ cmp r1, #66 @ 0x42 │ │ │ │ ldr.w r3, [r0, #652] @ 0x28c │ │ │ │ ite eq │ │ │ │ moveq r2, #1 │ │ │ │ movne r2, #0 │ │ │ │ strb.w r2, [r0, #668] @ 0x29c │ │ │ │ @@ -401856,17 +401859,17 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ blt.w 393d5e │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 393d28 │ │ │ │ - bl 783f10 │ │ │ │ + bl 783f18 │ │ │ │ add.w r1, r5, #720 @ 0x2d0 │ │ │ │ - bl 77c200 │ │ │ │ + bl 77c208 │ │ │ │ ldr.w ip, [r4, #32] │ │ │ │ ldr.w lr, [r4, #44] @ 0x2c │ │ │ │ ldr.w r3, [ip, #4] │ │ │ │ cmp r3, lr │ │ │ │ it gt │ │ │ │ ldrgt r3, [r4, #40] @ 0x28 │ │ │ │ ble.n 393d36 │ │ │ │ @@ -401887,49 +401890,49 @@ │ │ │ │ beq.n 393c70 │ │ │ │ vldr d7, [pc, #260] @ 393d98 │ │ │ │ uxth r7, r1 │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ add r1, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ vstr d7, [sp, #24] │ │ │ │ - bl 78227c │ │ │ │ + bl 782284 │ │ │ │ ldrd r1, r3, [sp, #24] │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ cmp r1, r6 │ │ │ │ sbcs.w ip, r3, r7 │ │ │ │ bcc.n 393d66 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ subs r1, r1, r6 │ │ │ │ sbc.w r3, r3, r7 │ │ │ │ cmp r1, r2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ bcc.n 393d66 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 783f10 │ │ │ │ + bl 783f18 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #5 │ │ │ │ add.w r1, r5, #720 @ 0x2d0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ lsls r2, r2, #9 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 77c078 │ │ │ │ + bl 77c080 │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #188] @ (393da8 ) │ │ │ │ lsls r3, r7, #9 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ orr.w r3, r3, r6, lsr #23 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ lsls r2, r6, #9 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 7823fc │ │ │ │ + bl 782404 │ │ │ │ str r0, [r4, #36] @ 0x24 │ │ │ │ ldr r2, [pc, #164] @ (393dac ) │ │ │ │ ldr r3, [pc, #156] @ (393da4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -401939,17 +401942,17 @@ │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bl 783f10 │ │ │ │ + bl 783f18 │ │ │ │ add.w r1, r5, #720 @ 0x2d0 │ │ │ │ - bl 77c204 │ │ │ │ + bl 77c20c │ │ │ │ str r6, [r4, #28] │ │ │ │ ldr r0, [r4, #24] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #36] @ 0x24 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 393d04 │ │ │ │ ldr r2, [pc, #108] @ (393db0 ) │ │ │ │ @@ -401963,17 +401966,17 @@ │ │ │ │ bne.n 393d90 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 59b488 │ │ │ │ cmp r1, #0 │ │ │ │ bge.w 393c56 │ │ │ │ b.n 393d34 │ │ │ │ - bl 783f10 │ │ │ │ + bl 783f18 │ │ │ │ movs r1, #5 │ │ │ │ - bl 77c208 │ │ │ │ + bl 77c210 │ │ │ │ mvn.w r3, #21 │ │ │ │ str r3, [r4, #28] │ │ │ │ b.n 393d36 │ │ │ │ add.w lr, lr, #1 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ strd r3, lr, [r4, #40] @ 0x28 │ │ │ │ ldr.w r2, [ip, #4] │ │ │ │ @@ -402005,41 +402008,41 @@ │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldrb r2, [r5, #4] │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ ldrd r6, r3, [r3, #68] @ 0x44 │ │ │ │ cmp r2, #0 │ │ │ │ it ne │ │ │ │ movne r6, r3 │ │ │ │ - bl 7820a0 │ │ │ │ + bl 7820a8 │ │ │ │ ldr r0, [pc, #100] @ (393e48 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr.w r1, [r5, #672] @ 0x2a0 │ │ │ │ add r0, pc │ │ │ │ - bl 783f14 │ │ │ │ + bl 783f1c │ │ │ │ ldr r3, [pc, #88] @ (393e4c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #88] @ (393e50 ) │ │ │ │ ldr r1, [pc, #92] @ (393e54 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r6 │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ str r5, [r4, #20] │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #72] @ (393e58 ) │ │ │ │ add.w r3, r0, #88 @ 0x58 │ │ │ │ ldr r0, [pc, #72] @ (393e5c ) │ │ │ │ add r2, pc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 88c1cc │ │ │ │ + bl 88c1d4 │ │ │ │ movs r1, #0 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ strd r0, r1, [r4, #24] │ │ │ │ str r7, [r4, #32] │ │ │ │ mov r0, r4 │ │ │ │ strd r3, r1, [r4, #40] @ 0x28 │ │ │ │ bl 393c14 │ │ │ │ @@ -402049,21 +402052,21 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r2, [pc, #856] @ (3941a4 ) │ │ │ │ lsls r1, r2, #3 │ │ │ │ - ldr r3, [sp, #384] @ 0x180 │ │ │ │ + ldr r3, [sp, #480] @ 0x1e0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r1, [pc, #688] @ (394104 ) │ │ │ │ + ldr r1, [pc, #784] @ (394164 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r5, [sp, #832] @ 0x340 │ │ │ │ + str r5, [sp, #928] @ 0x3a0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r3, #112 @ 0x70 │ │ │ │ + subs r3, #136 @ 0x88 │ │ │ │ lsls r3, r2, #1 │ │ │ │ bl 1d1e5e │ │ │ │ │ │ │ │ 00393e60 : │ │ │ │ ldrb.w r3, [r0, #665] @ 0x299 │ │ │ │ ldr r2, [pc, #52] @ (393e9c ) │ │ │ │ ldr.w r1, [r0, #840] @ 0x348 │ │ │ │ @@ -402094,15 +402097,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ @@ -402116,15 +402119,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -402142,15 +402145,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ │ │ │ │ 00393f44 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb.w r3, [r0, #1920] @ 0x780 │ │ │ │ @@ -402240,15 +402243,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 393f7e │ │ │ │ ldr r0, [pc, #60] @ (394068 ) │ │ │ │ mov r3, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ b.n 393f7e │ │ │ │ blx 28d8b8 │ │ │ │ ldr r4, [pc, #864] @ (3943a4 ) │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ @@ -402257,20 +402260,20 @@ │ │ │ │ lsrs r7, r7, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 5, pc, cr9, cr15, {7} @ │ │ │ │ adds r7, r1, #6 │ │ │ │ movs r0, r0 │ │ │ │ - bl 72205e │ │ │ │ + bl 72205e │ │ │ │ subs r0, r7, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #100 @ 0x64 │ │ │ │ + subs r1, #124 @ 0x7c │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0039406c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -402356,15 +402359,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 39409c │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #48] @ (394178 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 39409c │ │ │ │ ldr r3, [pc, #728] @ (39442c ) │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ @@ -402376,15 +402379,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ stc2 15, cr15, [sp, #1020] @ 0x3fc │ │ │ │ bl 61416e │ │ │ │ ldrh r4, [r6, r7] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #156 @ 0x9c │ │ │ │ + subs r0, #180 @ 0xb4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #136] @ (394218 ) │ │ │ │ @@ -402397,15 +402400,15 @@ │ │ │ │ ldr r2, [r0, r2] │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ strb.w r3, [r4, #689] @ 0x2b1 │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 78227c │ │ │ │ + bl 782284 │ │ │ │ ldrd r0, r1, [sp] │ │ │ │ strd r0, r1, [r4, #40] @ 0x28 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ movs r1, #1 │ │ │ │ strh.w r2, [r4, #685] @ 0x2ad │ │ │ │ strb.w r1, [r4, #691] @ 0x2b3 │ │ │ │ @@ -402426,15 +402429,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ b.n 3941d8 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ... │ │ │ │ ldr r2, [pc, #680] @ (3944c4 ) │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ @@ -402534,15 +402537,15 @@ │ │ │ │ bpl.n 394254 │ │ │ │ ldr r0, [pc, #96] @ (394368 ) │ │ │ │ mov r3, r7 │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 394254 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r2 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -402570,15 +402573,15 @@ │ │ │ │ bl 45435a │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ blx r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #44 @ 0x2c │ │ │ │ + adds r7, #68 @ 0x44 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0039436c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -402642,15 +402645,15 @@ │ │ │ │ ldr r0, [pc, #268] @ (394514 ) │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r2, r5, lsl #2] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 3943c4 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 394490 │ │ │ │ cbz r3, 39442e │ │ │ │ ldr.w r3, [r7, #672] @ 0x2a0 │ │ │ │ @@ -402721,15 +402724,15 @@ │ │ │ │ cbz r3, 3944dc │ │ │ │ ldr.w r3, [r7, #672] @ 0x2a0 │ │ │ │ cbz r3, 3944e0 │ │ │ │ ldrb.w r3, [r7, #665] @ 0x299 │ │ │ │ ldr.w r0, [r4, #1924] @ 0x784 │ │ │ │ movs r1, #0 │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ b.n 3943bc │ │ │ │ ldr.w r1, [r4, #1664] @ 0x680 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 3944d4 │ │ │ │ mov r3, r1 │ │ │ │ b.n 3944e0 │ │ │ │ @@ -402739,15 +402742,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ blt.n 394458 │ │ │ │ lsls r3, r4, #3 │ │ │ │ - adds r6, #126 @ 0x7e │ │ │ │ + adds r6, #150 @ 0x96 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb.w r3, [r0, #648] @ 0x288 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -402828,15 +402831,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr.w r0, [ip, #1924] @ 0x784 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -402879,15 +402882,15 @@ │ │ │ │ str r1, [r0, #28] │ │ │ │ str r3, [r0, #24] │ │ │ │ ldrb.w r3, [r2, #1921] @ 0x781 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 394670 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -403050,15 +403053,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 39498c │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ add r1, sp, #24 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 78227c │ │ │ │ + bl 782284 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ cmp r2, r7 │ │ │ │ sbcs.w r1, r3, r5 │ │ │ │ bcc.n 394928 │ │ │ │ subs r2, r2, r7 │ │ │ │ mov.w r8, r6, asr #31 │ │ │ │ @@ -403072,35 +403075,35 @@ │ │ │ │ str.w r3, [r4, #748] @ 0x2ec │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ strd r2, r3, [r4, #752] @ 0x2f0 │ │ │ │ lsls r2, r6, #9 │ │ │ │ str.w r2, [r4, #764] @ 0x2fc │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 783f10 │ │ │ │ + bl 783f18 │ │ │ │ mov.w r3, r8, lsl #9 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ orr.w r3, r3, r6, lsr #23 │ │ │ │ movs r1, #2 │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 77c078 │ │ │ │ + bl 77c080 │ │ │ │ ldr r1, [pc, #240] @ (3949cc ) │ │ │ │ add.w r0, r4, #748 @ 0x2ec │ │ │ │ str r4, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ str r1, [sp, #8] │ │ │ │ lsls r3, r5, #9 │ │ │ │ orr.w r3, r3, r7, lsr #23 │ │ │ │ lsls r2, r7, #9 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 782318 │ │ │ │ + bl 782320 │ │ │ │ ldr r2, [pc, #212] @ (3949d0 ) │ │ │ │ ldr r3, [pc, #192] @ (3949c0 ) │ │ │ │ add r2, pc │ │ │ │ str.w r0, [r4, #744] @ 0x2e8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -403130,31 +403133,31 @@ │ │ │ │ cbz r3, 394950 │ │ │ │ blx r3 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldrb.w r3, [r2, #1921] @ 0x781 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 394980 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 783f10 │ │ │ │ + bl 783f18 │ │ │ │ ldr r2, [pc, #116] @ (3949d8 ) │ │ │ │ ldr r3, [pc, #92] @ (3949c0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 3949b8 │ │ │ │ movs r1, #2 │ │ │ │ add sp, #40 @ 0x28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 77c208 │ │ │ │ + b.w 77c210 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ b.n 394958 │ │ │ │ ldr r3, [pc, #76] @ (3949dc ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 394868 │ │ │ │ ldr r3, [pc, #68] @ (3949e0 ) │ │ │ │ @@ -403163,15 +403166,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 394868 │ │ │ │ ldr r0, [pc, #56] @ (3949e4 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 394868 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ add r0, r2 │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ add r0, r1 │ │ │ │ @@ -403185,15 +403188,15 @@ │ │ │ │ bl c09d6 │ │ │ │ cmn r0, r3 │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r6, #32 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #32 │ │ │ │ + adds r1, #56 @ 0x38 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 003949e8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -403326,15 +403329,15 @@ │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ stc2 15, cr15, [sp, #-1020]! @ 0xfffffc04 │ │ │ │ - bl 6bab6a │ │ │ │ + bl 6bab6a │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #12 │ │ │ │ movs r3, #80 @ 0x50 │ │ │ │ @@ -403410,15 +403413,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -403643,15 +403646,15 @@ │ │ │ │ movs r2, #1 │ │ │ │ movw r3, #8255 @ 0x203f │ │ │ │ str r2, [r4, #52] @ 0x34 │ │ │ │ strh.w r3, [r4, #232] @ 0xe8 │ │ │ │ b.n 394d6c │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -403882,15 +403885,15 @@ │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ mov.w r2, #512 @ 0x200 │ │ │ │ mov r1, r5 │ │ │ │ blx 28c43c │ │ │ │ b.n 395034 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ b.n 395086 │ │ │ │ movs r3, #3 │ │ │ │ movt r3, #512 @ 0x200 │ │ │ │ add.w ip, r4, #676 @ 0x2a4 │ │ │ │ str r3, [r4, #96] @ 0x60 │ │ │ │ movs r3, #4 │ │ │ │ strh.w r3, [r4, #100] @ 0x64 │ │ │ │ @@ -403973,15 +403976,15 @@ │ │ │ │ ite ne │ │ │ │ movne.w r3, #16640 @ 0x4100 │ │ │ │ moveq.w r3, #16384 @ 0x4000 │ │ │ │ movw r2, #16417 @ 0x4021 │ │ │ │ movt r2, #29696 @ 0x7400 │ │ │ │ strh.w r3, [r4, #224] @ 0xe0 │ │ │ │ str.w r2, [r4, #220] @ 0xdc │ │ │ │ - bl 782d7c │ │ │ │ + bl 782d84 │ │ │ │ mov.w r3, #13312 @ 0x3400 │ │ │ │ ldrd ip, r1, [r4, #640] @ 0x280 │ │ │ │ strh.w r3, [r4, #228] @ 0xe4 │ │ │ │ movw r2, #16417 @ 0x4021 │ │ │ │ movw r3, #16385 @ 0x4001 │ │ │ │ cmp r0, #0 │ │ │ │ it ne │ │ │ │ @@ -404231,15 +404234,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ b.n 395510 │ │ │ │ adds r1, r3, #2 │ │ │ │ ldr.w r3, [r4, #876] @ 0x36c │ │ │ │ subs r2, r2, r0 │ │ │ │ mov.w ip, #0 │ │ │ │ add r0, r3 │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ @@ -404614,15 +404617,15 @@ │ │ │ │ strh.w r3, [r0, #657] @ 0x291 │ │ │ │ b.n 395718 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r0, #888] @ 0x378 │ │ │ │ b.n 395718 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ b.n 395928 │ │ │ │ movs r2, #5 │ │ │ │ movs r0, #4 │ │ │ │ mov.w ip, #3 │ │ │ │ mov.w lr, #2 │ │ │ │ movs r3, #1 │ │ │ │ b.n 39582c │ │ │ │ @@ -404662,18 +404665,18 @@ │ │ │ │ strb r1, [r2, r3] │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #506 @ 0x1fa │ │ │ │ bne.n 395abe │ │ │ │ b.n 3957b2 │ │ │ │ b.n 39599a │ │ │ │ vqshlu.s32 q15, , #31 │ │ │ │ - vshr.u64 q12, q2, #1 │ │ │ │ + vmla.i q12, , d28[0] │ │ │ │ lsls r6, r4, #1 │ │ │ │ b.n 395602 │ │ │ │ - vshr.u32 d24, d2, #1 │ │ │ │ + vaddl.u q12, d15, d26 │ │ │ │ lsls r6, r4, #1 │ │ │ │ b.n 395356 │ │ │ │ Address 0x395aea is out of bounds. │ │ │ │ │ │ │ │ │ │ │ │ 00395aec : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -404706,22 +404709,22 @@ │ │ │ │ ldr r6, [r0, #28] │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ bic.w r5, r5, #15 │ │ │ │ ldr r2, [r4, #24] │ │ │ │ mul.w r2, r6, r2 │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 8a82f8 │ │ │ │ + bl 8a8300 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #657] @ 0x291 │ │ │ │ mov r0, r2 │ │ │ │ lsrs r3, r3, #8 │ │ │ │ strb.w r3, [r4, #658] @ 0x292 │ │ │ │ - bl 8a7a9c │ │ │ │ + bl 8a7aa4 │ │ │ │ and.w r0, r0, #15 │ │ │ │ adds r1, #1 │ │ │ │ orrs r5, r0 │ │ │ │ strb.w r1, [r4, #656] @ 0x290 │ │ │ │ strb.w r5, [r4, #664] @ 0x298 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -404843,15 +404846,15 @@ │ │ │ │ blx 28b624 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r6, #16] │ │ │ │ strd r7, r8, [r0, #32] │ │ │ │ movs r7, #1 │ │ │ │ str r6, [r0, #28] │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ - bl 783cc8 │ │ │ │ + bl 783cd0 │ │ │ │ ldr r1, [r6, #16] │ │ │ │ str r1, [r4, #24] │ │ │ │ add.w r6, r4, #20 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [pc, #108] @ (395d48 ) │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r0, [r4, #20] │ │ │ │ @@ -404865,15 +404868,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ orr.w r3, r3, r2, lsr #23 │ │ │ │ movs r1, #0 │ │ │ │ lsls r2, r2, #9 │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 7822cc │ │ │ │ + bl 7822d4 │ │ │ │ ldr.w r3, [r5, #768] @ 0x300 │ │ │ │ str r3, [r4, #0] │ │ │ │ cbz r3, 395d12 │ │ │ │ str r4, [r3, #4] │ │ │ │ add.w r3, r5, #768 @ 0x300 │ │ │ │ str.w r4, [r5, #768] @ 0x300 │ │ │ │ str r3, [r4, #4] │ │ │ │ @@ -404886,15 +404889,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ mvn.w r3, #4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 7820e4 │ │ │ │ + b.w 7820ec │ │ │ │ nop │ │ │ │ bhi.n 395d6a │ │ │ │ vtbl.8 d30, {d15-d16}, d29 │ │ │ │ mvns r0, r6 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -404933,15 +404936,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 395f04 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ add r1, sp, #24 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 78227c │ │ │ │ + bl 782284 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ cmp r2, r7 │ │ │ │ sbcs.w r1, r3, r6 │ │ │ │ bcc.n 395e66 │ │ │ │ subs r2, r2, r7 │ │ │ │ mov.w r1, r5, asr #31 │ │ │ │ @@ -404956,23 +404959,23 @@ │ │ │ │ movs r3, #1 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ strd r3, r2, [r4, #752] @ 0x2f0 │ │ │ │ lsls r2, r5, #9 │ │ │ │ str.w r2, [r4, #764] @ 0x2fc │ │ │ │ str r2, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 783f10 │ │ │ │ + bl 783f18 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ lsls r3, r1, #9 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ orr.w r3, r3, r5, lsr #23 │ │ │ │ - bl 77c078 │ │ │ │ + bl 77c080 │ │ │ │ add.w r1, r4, #748 @ 0x2ec │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [pc, #276] @ (395f40 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #4] │ │ │ │ @@ -405012,28 +405015,28 @@ │ │ │ │ cbz r3, 395e8e │ │ │ │ blx r3 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldrb.w r3, [r2, #1921] @ 0x781 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 395ef8 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 783f10 │ │ │ │ + bl 783f18 │ │ │ │ ldr r2, [pc, #172] @ (395f4c ) │ │ │ │ ldr r3, [pc, #144] @ (395f34 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 395f2c │ │ │ │ movs r1, #1 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 77c208 │ │ │ │ + b.w 77c210 │ │ │ │ ldr r3, [pc, #144] @ (395f50 ) │ │ │ │ ldr.w r2, [r0, #840] @ 0x348 │ │ │ │ ldr r1, [r0, #0] │ │ │ │ add r3, pc │ │ │ │ str.w r2, [r0, #836] @ 0x344 │ │ │ │ strd r3, r2, [r0, #828] @ 0x33c │ │ │ │ ldr.w r0, [r1, #1916] @ 0x77c │ │ │ │ @@ -405051,15 +405054,15 @@ │ │ │ │ mov.w r2, #0 │ │ │ │ bne.n 395f2c │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ bx r3 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ b.n 395e96 │ │ │ │ ldr r2, [pc, #80] @ (395f58 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 395db2 │ │ │ │ ldr r2, [pc, #72] @ (395f5c ) │ │ │ │ @@ -405068,15 +405071,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 395db2 │ │ │ │ ldr r0, [pc, #64] @ (395f60 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 395db2 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ cmp r6, #216 @ 0xd8 │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #208 @ 0xd0 │ │ │ │ @@ -405093,15 +405096,15 @@ │ │ │ │ svc 151 @ 0x97 │ │ │ │ vcvt.u16.f16 q9, q6, #1 │ │ │ │ lsls r3, r4, #3 │ │ │ │ str r4, [r0, #84] @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r3, r7 │ │ │ │ + subs r0, r6, r7 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #672] @ 0x2a0 │ │ │ │ cbz r3, 395f7c │ │ │ │ @@ -405281,15 +405284,15 @@ │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cbz r3, 396176 │ │ │ │ ldr r3, [pc, #132] @ (3961e4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 3961a8 │ │ │ │ ldr.w r0, [r7, #672] @ 0x2a0 │ │ │ │ - bl 782910 │ │ │ │ + bl 782918 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ ldr.w r3, [r3, #1916] @ 0x77c │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cbnz r3, 3961c6 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -405306,30 +405309,30 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 396140 │ │ │ │ ldr r0, [pc, #84] @ (3961f0 ) │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r2, [r4, #32] │ │ │ │ b.n 396140 │ │ │ │ ldr r3, [pc, #72] @ (3961f4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 396164 │ │ │ │ ldr r3, [pc, #56] @ (3961ec ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 396164 │ │ │ │ ldr r0, [pc, #56] @ (3961f8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 396164 │ │ │ │ ldr r3, [pc, #52] @ (3961fc ) │ │ │ │ movw r2, #758 @ 0x2f6 │ │ │ │ ldr r1, [pc, #48] @ (396200 ) │ │ │ │ ldr r0, [pc, #52] @ (396204 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -405341,25 +405344,25 @@ │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r4, #40] @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r1, r6 │ │ │ │ + adds r2, r4, r6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ str r0, [r5, r6] │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r7, r6 │ │ │ │ + adds r6, r2, r7 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r0, [r1, #30] │ │ │ │ + strb r0, [r4, #30] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - asrs r6, r1, #23 │ │ │ │ + asrs r6, r4, #23 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r4, r4, r7 │ │ │ │ + adds r4, r7, r7 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #60] @ (396254 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -405445,15 +405448,15 @@ │ │ │ │ strb.w r3, [r4, #649] @ 0x289 │ │ │ │ strb.w r2, [r4, #665] @ 0x299 │ │ │ │ movw r3, #60180 @ 0xeb14 │ │ │ │ strh.w r3, [r4, #657] @ 0x291 │ │ │ │ b.n 3962ec │ │ │ │ ldr.w r0, [r1, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ b.n 3962ec │ │ │ │ blt.n 39630a │ │ │ │ Address 0x396336 is out of bounds. │ │ │ │ │ │ │ │ │ │ │ │ 00396338 : │ │ │ │ push {r4, lr} │ │ │ │ @@ -405571,15 +405574,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ bge.n 3964ea │ │ │ │ Address 0x39647e is out of bounds. │ │ │ │ │ │ │ │ │ │ │ │ 00396480 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -405588,25 +405591,25 @@ │ │ │ │ ubfx r7, r2, #5, #1 │ │ │ │ mov r8, r2 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r1 │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ mov r6, r1 │ │ │ │ mov r1, r7 │ │ │ │ - bl 782ba8 │ │ │ │ + bl 782bb0 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 3964d6 │ │ │ │ cmp r0, #1 │ │ │ │ beq.n 396500 │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 782c10 │ │ │ │ + bl 782c18 │ │ │ │ subs r0, r4, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -405625,17 +405628,17 @@ │ │ │ │ ldr r0, [pc, #136] @ (39657c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #444 @ 0x1bc │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ - bl 783f10 │ │ │ │ + bl 783f18 │ │ │ │ add.w r1, r5, #720 @ 0x2d0 │ │ │ │ - bl 77c204 │ │ │ │ + bl 77c20c │ │ │ │ tst.w r8, #8 │ │ │ │ bne.n 396560 │ │ │ │ and.w r8, r8, #248 @ 0xf8 │ │ │ │ cmp.w r8, #32 │ │ │ │ beq.n 396568 │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ strb.w r3, [r5, #665] @ 0x299 │ │ │ │ @@ -405654,45 +405657,45 @@ │ │ │ │ blx r2 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldrb.w r2, [r3, #1921] @ 0x781 │ │ │ │ lsls r2, r2, #30 │ │ │ │ bmi.n 3964b0 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ b.n 3964b0 │ │ │ │ mov r0, r5 │ │ │ │ bl 3963f8 │ │ │ │ b.n 3964b0 │ │ │ │ negs r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 399110 │ │ │ │ b.n 3964b0 │ │ │ │ nop │ │ │ │ - strb r6, [r4, #17] │ │ │ │ + strb r6, [r7, #17] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - asrs r4, r5, #10 │ │ │ │ + asrs r4, r0, #11 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r6, r3, #27 │ │ │ │ + asrs r6, r6, #27 │ │ │ │ lsls r3, r2, #1 │ │ │ │ bls.n 3965e2 │ │ │ │ vsli.32 d27, d0, #31 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ cmp r1, #0 │ │ │ │ str.w r3, [r0, #744] @ 0x2e8 │ │ │ │ blt.n 3965ea │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ cbz r0, 3965b0 │ │ │ │ - bl 783f10 │ │ │ │ + bl 783f18 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 77c200 │ │ │ │ + bl 77c208 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ strb.w r2, [r4, #665] @ 0x299 │ │ │ │ ldr.w r0, [r3, #1916] @ 0x77c │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldr r2, [r2, #32] │ │ │ │ cbz r2, 3965c6 │ │ │ │ @@ -405706,15 +405709,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ negs r1, r1 │ │ │ │ bl 396480 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 39659e │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -405744,26 +405747,26 @@ │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add.w r3, r3, #1936 @ 0x790 │ │ │ │ strd r0, r1, [r3] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr.w r2, [r4, #652] @ 0x28c │ │ │ │ str.w r2, [r3, #1944] @ 0x798 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 783f10 │ │ │ │ + bl 783f18 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #3 │ │ │ │ movs r2, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 77c078 │ │ │ │ + bl 77c080 │ │ │ │ ldr r1, [pc, #40] @ (396694 ) │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 782444 │ │ │ │ + bl 78244c │ │ │ │ str.w r0, [r4, #744] @ 0x2e8 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -405888,29 +405891,29 @@ │ │ │ │ @ instruction: 0xff85ffff │ │ │ │ @ instruction: 0xff85ffff │ │ │ │ @ instruction: 0xff85ffff │ │ │ │ lsls r7, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 782d84 │ │ │ │ + bl 782d8c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movw r2, #16417 @ 0x4021 │ │ │ │ strh.w r2, [r3, #226] @ 0xe2 │ │ │ │ b.n 396742 │ │ │ │ ldr r1, [r3, #8] │ │ │ │ cmp r1, #2 │ │ │ │ bne.n 396718 │ │ │ │ eor.w r2, r2, #255 @ 0xff │ │ │ │ lsrs r2, r2, #7 │ │ │ │ strb.w r2, [r3, #666] @ 0x29a │ │ │ │ b.n 396742 │ │ │ │ movs r1, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 782d84 │ │ │ │ + bl 782d8c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movw r2, #16385 @ 0x4001 │ │ │ │ mov r0, r3 │ │ │ │ strh.w r2, [r3, #226] @ 0xe2 │ │ │ │ bl 396608 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ @@ -405989,17 +405992,17 @@ │ │ │ │ cbz r1, 3968e2 │ │ │ │ movs r2, #16 │ │ │ │ negs r1, r1 │ │ │ │ bl 396480 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 39696e │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 783f10 │ │ │ │ + bl 783f18 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 77c200 │ │ │ │ + bl 77c208 │ │ │ │ ldr.w r5, [r4, #652] @ 0x28c │ │ │ │ ldr.w r6, [r4, #824] @ 0x338 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r5 │ │ │ │ cmp r5, r6 │ │ │ │ it ge │ │ │ │ movge r3, r6 │ │ │ │ @@ -406037,15 +406040,15 @@ │ │ │ │ ldrb.w r2, [r3, #1921] @ 0x781 │ │ │ │ lsls r2, r2, #30 │ │ │ │ bmi.n 39696e │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -406065,21 +406068,21 @@ │ │ │ │ beq.n 396940 │ │ │ │ blx r3 │ │ │ │ b.n 396940 │ │ │ │ ldr.w r5, [r4, #860] @ 0x35c │ │ │ │ movs r0, #1 │ │ │ │ movw r4, #16960 @ 0x4240 │ │ │ │ movt r4, #15 │ │ │ │ - bl 88eba8 │ │ │ │ + bl 88ebb0 │ │ │ │ adds r2, r0, r4 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 88ead4 │ │ │ │ + b.w 88eadc │ │ │ │ udf #225 @ 0xe1 │ │ │ │ vmls.i , , d11[0] │ │ │ │ vtbl.8 d30, {d15-d16}, d29 │ │ │ │ blx lr │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -406217,15 +406220,15 @@ │ │ │ │ cmp r3, #1 │ │ │ │ bhi.w 396d06 │ │ │ │ add r1, sp, #24 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 78227c │ │ │ │ + bl 782284 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ cmp r2, r6 │ │ │ │ sbcs.w r1, r3, r8 │ │ │ │ bcc.w 396ca0 │ │ │ │ subs r2, r2, r6 │ │ │ │ mov.w r1, r7, asr #31 │ │ │ │ sbc.w r3, r3, r8 │ │ │ │ @@ -406328,38 +406331,38 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 396d78 │ │ │ │ add sp, #40 @ 0x28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 3963f8 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 783f10 │ │ │ │ + bl 783f18 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 77c200 │ │ │ │ + bl 77c208 │ │ │ │ b.n 396c08 │ │ │ │ mov r0, r4 │ │ │ │ bl 3963f8 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 783f10 │ │ │ │ + bl 783f18 │ │ │ │ ldr r2, [pc, #300] @ (396ddc ) │ │ │ │ ldr r3, [pc, #252] @ (396db0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 396d78 │ │ │ │ ldr.w r1, [r4, #736] @ 0x2e0 │ │ │ │ add sp, #40 @ 0x28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 77c208 │ │ │ │ + b.w 77c210 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ b.n 396c00 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 396ad6 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ ldr r1, [pc, #248] @ (396de0 ) │ │ │ │ ldr.w r5, [r0, #1916] @ 0x77c │ │ │ │ add r1, pc │ │ │ │ @@ -406392,15 +406395,15 @@ │ │ │ │ ldr r0, [pc, #180] @ (396df0 ) │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr.w r3, [r4, #884] @ 0x374 │ │ │ │ b.n 396b4c │ │ │ │ ldr r2, [pc, #144] @ (396de4 ) │ │ │ │ ldr.w r2, [r9, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 396b4c │ │ │ │ @@ -406439,15 +406442,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #68 @ 0x44 │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #46 @ 0x2e │ │ │ │ lsls r3, r4, #3 │ │ │ │ - ldr r6, [r4, #96] @ 0x60 │ │ │ │ + ldr r6, [r7, #96] @ 0x60 │ │ │ │ lsls r6, r4, #1 │ │ │ │ mcr2 15, 1, pc, cr7, cr15, {7} @ │ │ │ │ bne.n 396dc2 │ │ │ │ vshr.u32 q9, q9, #1 │ │ │ │ lsls r3, r4, #3 │ │ │ │ movs r0, #48 @ 0x30 │ │ │ │ lsls r3, r4, #3 │ │ │ │ @@ -406457,31 +406460,31 @@ │ │ │ │ subs r2, r1, #6 │ │ │ │ lsls r3, r4, #3 │ │ │ │ stc2l 15, cr15, [fp], #1020 @ 0x3fc │ │ │ │ ldr r4, [pc, #992] @ (3971c8 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r0, #27 │ │ │ │ + lsrs r2, r3, #27 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r6, r0, #28 │ │ │ │ + lsrs r6, r3, #28 │ │ │ │ lsls r3, r2, #1 │ │ │ │ sxth r2, r7 │ │ │ │ lsls r3, r4, #3 │ │ │ │ - ldr r2, [r2, #60] @ 0x3c │ │ │ │ + ldr r2, [r5, #60] @ 0x3c │ │ │ │ lsls r6, r4, #1 │ │ │ │ - lsrs r0, r3, #8 │ │ │ │ + lsrs r0, r6, #8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r2, r2, #26 │ │ │ │ + lsrs r2, r5, #26 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [r7, #56] @ 0x38 │ │ │ │ + ldr r2, [r2, #60] @ 0x3c │ │ │ │ lsls r6, r4, #1 │ │ │ │ - lsrs r0, r0, #8 │ │ │ │ + lsrs r0, r3, #8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r2, r4, #25 │ │ │ │ + lsrs r2, r7, #25 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb.w r3, [r0, #665] @ 0x299 │ │ │ │ movs r2, #0 │ │ │ │ @@ -406491,17 +406494,17 @@ │ │ │ │ strb.w r3, [r0, #665] @ 0x299 │ │ │ │ cbz r1, 396e3e │ │ │ │ movs r2, #48 @ 0x30 │ │ │ │ negs r1, r1 │ │ │ │ bl 396480 │ │ │ │ cbnz r0, 396e96 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 783f10 │ │ │ │ + bl 783f18 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 77c200 │ │ │ │ + bl 77c208 │ │ │ │ ldr.w r5, [r4, #824] @ 0x338 │ │ │ │ ldr.w r6, [r4, #652] @ 0x28c │ │ │ │ mov r0, r4 │ │ │ │ cmp r5, r6 │ │ │ │ it ge │ │ │ │ movge r5, r6 │ │ │ │ bl 39478c │ │ │ │ @@ -406530,15 +406533,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ nop │ │ │ │ mrc 15, 6, APSR_nzcv, cr1, cr15, {7} │ │ │ │ │ │ │ │ 00396ebc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -406594,22 +406597,22 @@ │ │ │ │ str.w r3, [r4, #652] @ 0x28c │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ movs r5, #0 │ │ │ │ movs r6, #1 │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ str.w r5, [r4, #784] @ 0x310 │ │ │ │ str.w r6, [r4, #884] @ 0x374 │ │ │ │ - bl 783f10 │ │ │ │ + bl 783f18 │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ str r2, [sp, #0] │ │ │ │ lsls r2, r3, #9 │ │ │ │ lsrs r3, r3, #23 │ │ │ │ - bl 77c078 │ │ │ │ + bl 77c080 │ │ │ │ ldr r1, [pc, #100] @ (396fe4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 396ebc │ │ │ │ mov r0, r5 │ │ │ │ str.w r6, [r4, #880] @ 0x370 │ │ │ │ add sp, #8 │ │ │ │ @@ -406678,15 +406681,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #212] @ (397124 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #1904] @ 0x770 │ │ │ │ add r3, pc │ │ │ │ mov r5, r3 │ │ │ │ - bl 88b398 │ │ │ │ + bl 88b3a0 │ │ │ │ ldr.w r3, [r4, #1928] @ 0x788 │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r4, #1904] @ 0x770 │ │ │ │ cbz r3, 3970ac │ │ │ │ str.w r2, [r4, #1928] @ 0x788 │ │ │ │ mov.w r0, #912 @ 0x390 │ │ │ │ ldrb.w r2, [r4, #1920] @ 0x780 │ │ │ │ @@ -406752,19 +406755,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ blx 28d8b8 │ │ │ │ subs r6, r4, r7 │ │ │ │ lsls r3, r4, #3 │ │ │ │ asrs r4, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r0, #4] │ │ │ │ + ldr r6, [r3, #4] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - lsls r4, r1, #26 │ │ │ │ + lsls r4, r4, #26 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r6, r4, #13 │ │ │ │ + lsrs r6, r7, #13 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb.w r2, [r0, #648] @ 0x288 │ │ │ │ mov r3, r0 │ │ │ │ @@ -406831,22 +406834,22 @@ │ │ │ │ mov.w r3, #256 @ 0x100 │ │ │ │ str.w r3, [r4, #652] @ 0x28c │ │ │ │ movs r5, #0 │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ str.w r5, [r4, #784] @ 0x310 │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ str.w r5, [r4, #884] @ 0x374 │ │ │ │ - bl 783f10 │ │ │ │ + bl 783f18 │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ movs r2, #1 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ str r2, [sp, #0] │ │ │ │ lsls r2, r3, #9 │ │ │ │ lsrs r3, r3, #23 │ │ │ │ - bl 77c078 │ │ │ │ + bl 77c080 │ │ │ │ ldr r1, [pc, #100] @ (397288 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 396ebc │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ @@ -406980,30 +406983,30 @@ │ │ │ │ orrne.w r1, r1, #16 │ │ │ │ strbne.w r1, [r2, #665] @ 0x299 │ │ │ │ b.n 3972f8 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ ldr r1, [pc, #92] @ (397400 ) │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 3972c6 │ │ │ │ ldr r1, [pc, #84] @ (397404 ) │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r6, r1, #16 │ │ │ │ bpl.n 3972c6 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ (397408 ) │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 3972c6 │ │ │ │ ldr r1, [r2, #8] │ │ │ │ b.n 39732a │ │ │ │ ldr r3, [pc, #56] @ (39740c ) │ │ │ │ movw r2, #2186 @ 0x88a │ │ │ │ ldr r1, [pc, #56] @ (397410 ) │ │ │ │ @@ -407021,21 +407024,21 @@ │ │ │ │ ldmia r3, {r0, r1, r3, r4, r5, r6} │ │ │ │ vsli.64 d17, d4, #63 @ 0x3f │ │ │ │ lsls r1, r2, #3 │ │ │ │ lsrs r4, r3, #29 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r5, #3 │ │ │ │ + lsrs r0, r0, #4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [r7, #84] @ 0x54 │ │ │ │ + str r6, [r2, #88] @ 0x58 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - lsls r4, r0, #15 │ │ │ │ + lsls r4, r3, #15 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r6, r0, #4 │ │ │ │ + lsrs r6, r3, #4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00397418 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -407084,15 +407087,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldrb.w r2, [r4, #1921] @ 0x781 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r4, #1924] @ 0x784 │ │ │ │ and.w r2, r2, #127 @ 0x7f │ │ │ │ strb.w r2, [r4, #1921] @ 0x781 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 397290 │ │ │ │ ldrb.w r2, [r4, #1921] @ 0x781 │ │ │ │ orn r1, r3, #95 @ 0x5f │ │ │ │ @@ -407157,29 +407160,29 @@ │ │ │ │ ldr r0, [pc, #44] @ (3975d4 ) │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add.w r2, r2, r5, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr r2, [r2, #48] @ 0x30 │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 397454 │ │ │ │ nop │ │ │ │ adds r4, r1, r0 │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r0, [r4, r7] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ add r2, sp, #8 │ │ │ │ lsls r3, r4, #3 │ │ │ │ - lsls r2, r4, #29 │ │ │ │ + lsls r2, r7, #29 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 003975d8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -407189,15 +407192,15 @@ │ │ │ │ ldr r0, [r2, #24] │ │ │ │ add r3, pc │ │ │ │ cbz r0, 397608 │ │ │ │ ldr r2, [pc, #124] @ (397674 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 39764a │ │ │ │ - bl 782364 │ │ │ │ + bl 78236c │ │ │ │ ldr.w r3, [r4, #1916] @ 0x77c │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #24] │ │ │ │ movs r3, #0 │ │ │ │ add.w r0, r4, #80 @ 0x50 │ │ │ │ strh.w r3, [r4, #1920] @ 0x780 │ │ │ │ bl 393a90 │ │ │ │ @@ -407226,28 +407229,28 @@ │ │ │ │ ldr r2, [pc, #36] @ (39767c ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3975fc │ │ │ │ ldr r0, [pc, #32] @ (397680 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr.w r3, [r4, #1916] @ 0x77c │ │ │ │ ldr r0, [r3, #24] │ │ │ │ b.n 3975fc │ │ │ │ nop │ │ │ │ asrs r4, r1, #25 │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #432] @ (39782c ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r7, #27 │ │ │ │ + lsls r4, r2, #28 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00397684 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -407266,15 +407269,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ str.w r0, [r4, #672] @ 0x2a0 │ │ │ │ str r6, [r4, #8] │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #8] │ │ │ │ - bl 78227c │ │ │ │ + bl 782284 │ │ │ │ ldrb.w r3, [r5, #218] @ 0xda │ │ │ │ cmp r6, #1 │ │ │ │ strb.w r3, [r4, #634] @ 0x27a │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ ldr.w r3, [r5, #132] @ 0x84 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr.w r3, [r5, #136] @ 0x88 │ │ │ │ @@ -407291,47 +407294,47 @@ │ │ │ │ movw r2, #257 @ 0x101 │ │ │ │ vldr d7, [r5, #208] @ 0xd0 │ │ │ │ strh.w r2, [r4, #888] @ 0x378 │ │ │ │ str.w r3, [r4, #892] @ 0x37c │ │ │ │ strb.w r3, [r4, #896] @ 0x380 │ │ │ │ vstr d7, [r4, #640] @ 0x280 │ │ │ │ beq.n 3977d4 │ │ │ │ - bl 7e6628 │ │ │ │ + bl 7e6630 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 397838 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 782d04 │ │ │ │ + bl 782d0c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 39785a │ │ │ │ ldr r1, [pc, #344] @ (397884 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #2088 @ 0x828 │ │ │ │ - bl 781aa0 │ │ │ │ + bl 781aa8 │ │ │ │ ldr.w r2, [r5, #196] @ 0xc4 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3977ea │ │ │ │ movs r1, #21 │ │ │ │ add.w r0, r4, #572 @ 0x23c │ │ │ │ - bl 873b88 │ │ │ │ + bl 873b90 │ │ │ │ ldr.w r2, [r5, #200] @ 0xc8 │ │ │ │ cbz r2, 3977a4 │ │ │ │ movs r1, #41 @ 0x29 │ │ │ │ addw r0, r4, #593 @ 0x251 │ │ │ │ - bl 873b88 │ │ │ │ + bl 873b90 │ │ │ │ ldr.w r2, [r5, #192] @ 0xc0 │ │ │ │ cbz r2, 3977cc │ │ │ │ movs r1, #9 │ │ │ │ add.w r0, r4, #676 @ 0x2a4 │ │ │ │ - bl 873b88 │ │ │ │ + bl 873b90 │ │ │ │ mov r0, r4 │ │ │ │ bl 393a90 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 781d9c │ │ │ │ + bl 781da4 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #264] @ (397888 ) │ │ │ │ ldr r3, [pc, #252] @ (397880 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -407356,22 +407359,22 @@ │ │ │ │ str.w r1, [r4, #597] @ 0x255 │ │ │ │ str.w r2, [r4, #601] @ 0x259 │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ strh.w r3, [r4, #605] @ 0x25d │ │ │ │ ldr.w r2, [r5, #192] @ 0xc0 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 397764 │ │ │ │ - bl 87393c │ │ │ │ + bl 873944 │ │ │ │ mov r2, r0 │ │ │ │ b.n 397764 │ │ │ │ ldr r1, [pc, #184] @ (397890 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #2056 @ 0x808 │ │ │ │ - bl 781aa0 │ │ │ │ + bl 781aa8 │ │ │ │ ldr.w r2, [r5, #196] @ 0xc4 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 397744 │ │ │ │ ldr r3, [pc, #168] @ (397894 ) │ │ │ │ add.w r0, r4, #572 @ 0x23c │ │ │ │ ldr.w r2, [r4, #568] @ 0x238 │ │ │ │ add r3, pc │ │ │ │ @@ -407404,58 +407407,58 @@ │ │ │ │ ldr r1, [pc, #104] @ (3978a8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #516 @ 0x204 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2629 @ 0xa45 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 39777e │ │ │ │ ldr r3, [pc, #80] @ (3978ac ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #80] @ (3978b0 ) │ │ │ │ ldr r1, [pc, #80] @ (3978b4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #516 @ 0x204 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2633 @ 0xa49 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 397854 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ asrs r2, r4, #22 │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r1, #6 │ │ │ │ lsls r1, r2, #3 │ │ │ │ asrs r2, r7, #18 │ │ │ │ lsls r3, r4, #3 │ │ │ │ - lsls r2, r7, #24 │ │ │ │ + lsls r2, r2, #25 │ │ │ │ lsls r3, r2, #1 │ │ │ │ asrs r0, r5, #3 │ │ │ │ lsls r1, r2, #3 │ │ │ │ - lsls r4, r1, #23 │ │ │ │ + lsls r4, r4, #23 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r0, r2, #23 │ │ │ │ + lsls r0, r5, #23 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r0, r5, #22 │ │ │ │ + lsls r0, r0, #23 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r0, [r3, #16] │ │ │ │ + str r0, [r6, #16] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - lsls r2, r7, #20 │ │ │ │ + lsls r2, r2, #21 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - vqadd.u16 q8, q3, q1 │ │ │ │ - str r6, [r6, #12] │ │ │ │ + vqadd.u32 q8, q7, q1 │ │ │ │ + str r6, [r1, #16] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - lsls r0, r0, #21 │ │ │ │ + lsls r0, r3, #21 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - vqadd.u64 q0, q2, q1 │ │ │ │ + vqadd.u8 q8, q6, q1 │ │ │ │ │ │ │ │ 003978b8 : │ │ │ │ ldr.w r3, [r0, #1916] @ 0x77c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cbz r3, 3978f6 │ │ │ │ push {lr} │ │ │ │ @@ -407508,37 +407511,37 @@ │ │ │ │ strb r5, [r4, #4] │ │ │ │ str.w r3, [r4, #568] @ 0x238 │ │ │ │ mov.w r0, #2048 @ 0x800 │ │ │ │ str r6, [r4, #0] │ │ │ │ adds r3, #1 │ │ │ │ str.w r8, [r4, #844] @ 0x34c │ │ │ │ str r3, [r7, #0] │ │ │ │ - bl 889090 │ │ │ │ + bl 889098 │ │ │ │ ldr.w r2, [r4, #844] @ 0x34c │ │ │ │ movs r1, #0 │ │ │ │ str.w r0, [r4, #840] @ 0x348 │ │ │ │ blx 28d48c │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ mov.w r1, #512 @ 0x200 │ │ │ │ - bl 783cc8 │ │ │ │ + bl 783cd0 │ │ │ │ mov.w r2, #512 @ 0x200 │ │ │ │ movs r1, #0 │ │ │ │ str.w r0, [r4, #900] @ 0x384 │ │ │ │ blx 28d48c │ │ │ │ movs r0, #32 │ │ │ │ blx 28b624 │ │ │ │ ldr r3, [pc, #84] @ (3979d8 ) │ │ │ │ movs r1, #0 │ │ │ │ str.w r9, [sp] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov sl, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 88e758 │ │ │ │ + bl 88e760 │ │ │ │ mov r0, r4 │ │ │ │ str.w sl, [r4, #860] @ 0x35c │ │ │ │ add.w r4, r4, #912 @ 0x390 │ │ │ │ bl 393a90 │ │ │ │ adds r3, r5, #1 │ │ │ │ cmp r3, #2 │ │ │ │ mov.w r5, #1 │ │ │ │ @@ -407569,51 +407572,51 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r0, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ nop │ │ │ │ │ │ │ │ 00397a00 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #860] @ 0x35c │ │ │ │ sub sp, #8 │ │ │ │ cbz r0, 397a24 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 88e7ec │ │ │ │ + bl 88e7f4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 28b964 │ │ │ │ ldr.w r0, [r4, #900] @ 0x384 │ │ │ │ - bl 8890f4 │ │ │ │ + bl 8890fc │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 8890f4 │ │ │ │ + b.w 8890fc │ │ │ │ nop │ │ │ │ │ │ │ │ 00397a3c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ subs r6, r1, #0 │ │ │ │ ble.n 397a64 │ │ │ │ subs r5, r0, #4 │ │ │ │ movs r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ movs r0, #1 │ │ │ │ adds r4, #1 │ │ │ │ - bl 75b3e4 │ │ │ │ + bl 75b3ec │ │ │ │ cmp r6, r4 │ │ │ │ str.w r0, [r5, #4]! │ │ │ │ bne.n 397a52 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -407763,17 +407766,17 @@ │ │ │ │ strb.w r2, [r4, #665] @ 0x299 │ │ │ │ orr.w r3, r3, #3 │ │ │ │ str.w r3, [r4, #652] @ 0x28c │ │ │ │ bl 3979e0 │ │ │ │ cmp r5, #0 │ │ │ │ blt.n 397c88 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 783f10 │ │ │ │ + bl 783f18 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 77c200 │ │ │ │ + bl 77c208 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 396380 │ │ │ │ negs r1, r2 │ │ │ │ ldrb.w r2, [r0, #884] @ 0x374 │ │ │ │ @@ -407806,17 +407809,17 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ movs r7, #4 │ │ │ │ mov.w r6, #2048 @ 0x800 │ │ │ │ movs r5, #16 │ │ │ │ movs r1, #1 │ │ │ │ b.n 397b80 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 783f10 │ │ │ │ + bl 783f18 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 77c204 │ │ │ │ + bl 77c20c │ │ │ │ b.n 397c26 │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ str r3, [sp, #20] │ │ │ │ bl 397a70 │ │ │ │ ldr.w r1, [r4, #704] @ 0x2c0 │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r2, [r4, #784] @ 0x310 │ │ │ │ @@ -407833,28 +407836,28 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 397b90 │ │ │ │ ldr r0, [pc, #40] @ (397cf4 ) │ │ │ │ mov r3, r1 │ │ │ │ ldr.w r2, [r4, #704] @ 0x2c0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 397b90 │ │ │ │ asrs r6, r6, #4 │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ vmaxnm.f16 , , │ │ │ │ - ldrsh r0, [r5, r4] │ │ │ │ + ldrsh r0, [r0, r5] │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r0, [r3, #124] @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r3, #15 │ │ │ │ + lsls r0, r6, #15 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r3, [r0, #652] @ 0x28c │ │ │ │ sub sp, #12 │ │ │ │ @@ -407899,15 +407902,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldrb r3, [r1, #4] │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ and.w r3, r3, #1 │ │ │ │ strb.w r3, [r4, #690] @ 0x2b2 │ │ │ │ ldrb r1, [r1, #4] │ │ │ │ and.w r1, r1, #1 │ │ │ │ - bl 7e6918 │ │ │ │ + bl 7e6920 │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ orr.w r3, r3, #3 │ │ │ │ strb.w r1, [r4, #649] @ 0x289 │ │ │ │ @@ -407982,26 +407985,26 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 397e34 │ │ │ │ ldr r0, [pc, #32] @ (397ea4 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 397e34 │ │ │ │ lsrs r6, r2, #24 │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #672] @ (398140 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r4, #9 │ │ │ │ + lsls r6, r7, #9 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [r0, #40] @ 0x28 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -408064,15 +408067,15 @@ │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 3979e0 │ │ │ │ movs r1, #0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 397f3a │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 7e6a94 │ │ │ │ + bl 7e6a9c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ strb.w r1, [r4, #689] @ 0x2b1 │ │ │ │ b.n 397f3a │ │ │ │ ldr.w r3, [r0, #652] @ 0x28c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ strb.w r1, [r0, #649] @ 0x289 │ │ │ │ @@ -408081,15 +408084,15 @@ │ │ │ │ orr.w r3, r3, #3 │ │ │ │ b.n 397f54 │ │ │ │ ldrb.w r3, [r0, #690] @ 0x2b2 │ │ │ │ movs r1, #1 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 397f6e │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ - bl 7e6628 │ │ │ │ + bl 7e6630 │ │ │ │ cmp r0, #0 │ │ │ │ mov.w r2, #83 @ 0x53 │ │ │ │ ite eq │ │ │ │ moveq r1, #5 │ │ │ │ movne r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ @@ -408123,45 +408126,45 @@ │ │ │ │ ldr.w r2, [r4, #700] @ 0x2bc │ │ │ │ cmp r2, r3 │ │ │ │ blt.n 3980a0 │ │ │ │ ldr.w r2, [r4, #696] @ 0x2b8 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3982e2 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 783f10 │ │ │ │ + bl 783f18 │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #2048 @ 0x800 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 77c078 │ │ │ │ + bl 77c080 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 398222 │ │ │ │ ldr.w r3, [r4, #708] @ 0x2c4 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ cmp.w r3, #2048 @ 0x800 │ │ │ │ beq.w 3981c6 │ │ │ │ cmp.w r3, #2352 @ 0x930 │ │ │ │ beq.w 39817e │ │ │ │ - bl 783f10 │ │ │ │ + bl 783f18 │ │ │ │ movs r1, #1 │ │ │ │ - bl 77c208 │ │ │ │ + bl 77c210 │ │ │ │ movs r2, #33 @ 0x21 │ │ │ │ movs r1, #5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 397e0c │ │ │ │ ldr.w r1, [r4, #704] @ 0x2c0 │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ bl 397a70 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 783f10 │ │ │ │ + bl 783f18 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 77c200 │ │ │ │ + bl 77c208 │ │ │ │ ldr.w r3, [r4, #704] @ 0x2c0 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #704] @ 0x2c0 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #700] @ 0x2bc │ │ │ │ ldr.w r3, [r4, #696] @ 0x2b8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -408246,21 +408249,21 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ asrs r3, r2, #31 │ │ │ │ str r1, [sp, #12] │ │ │ │ vstr d7, [sp] │ │ │ │ lsls r3, r3, #11 │ │ │ │ orr.w r3, r3, r2, lsr #21 │ │ │ │ lsls r2, r2, #11 │ │ │ │ - bl 7e6d84 │ │ │ │ + bl 7e6d8c │ │ │ │ subs r5, r0, #0 │ │ │ │ bge.w 398074 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 783f10 │ │ │ │ + bl 783f18 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 77c204 │ │ │ │ + bl 77c20c │ │ │ │ adds r5, #123 @ 0x7b │ │ │ │ bne.w 398064 │ │ │ │ movs r2, #58 @ 0x3a │ │ │ │ movs r1, #2 │ │ │ │ b.n 398068 │ │ │ │ ldr.w r2, [r4, #704] @ 0x2c0 │ │ │ │ ldr.w r3, [r4, #840] @ 0x348 │ │ │ │ @@ -408269,15 +408272,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ asrs r3, r2, #31 │ │ │ │ vstr d7, [sp] │ │ │ │ lsls r3, r3, #11 │ │ │ │ orr.w r3, r3, r2, lsr #21 │ │ │ │ lsls r2, r2, #11 │ │ │ │ - bl 7e6d84 │ │ │ │ + bl 7e6d8c │ │ │ │ subs r5, r0, #0 │ │ │ │ blt.n 3981aa │ │ │ │ b.n 398080 │ │ │ │ ldr r3, [pc, #568] @ (39842c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -408289,30 +408292,30 @@ │ │ │ │ bpl.w 398002 │ │ │ │ ldr.w r3, [r4, #700] @ 0x2bc │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #540] @ (398434 ) │ │ │ │ ldr.w r3, [r4, #696] @ 0x2b8 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 398002 │ │ │ │ ldr r3, [pc, #532] @ (398438 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 398042 │ │ │ │ ldr r3, [pc, #508] @ (398430 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 398042 │ │ │ │ ldr r0, [pc, #508] @ (39843c ) │ │ │ │ ldr.w r1, [r4, #704] @ 0x2c0 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 398042 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 398398 │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ mov r0, r4 │ │ │ │ @@ -408338,15 +408341,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 398178 │ │ │ │ ldr r0, [pc, #416] @ (398444 ) │ │ │ │ mov r1, r4 │ │ │ │ ldrb.w r2, [r4, #665] @ 0x299 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldrd r2, r3, [r4, #692] @ 0x2b4 │ │ │ │ b.n 398178 │ │ │ │ ldr r3, [pc, #400] @ (398448 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 398138 │ │ │ │ @@ -408355,15 +408358,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 398138 │ │ │ │ ldr r0, [pc, #376] @ (39844c ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ b.n 398138 │ │ │ │ cmp.w r3, #2048 @ 0x800 │ │ │ │ it ne │ │ │ │ cmpne.w r3, #2352 @ 0x930 │ │ │ │ bne.n 398384 │ │ │ │ cmp.w r3, #2352 @ 0x930 │ │ │ │ @@ -408378,21 +408381,21 @@ │ │ │ │ mov.w r2, #2048 @ 0x800 │ │ │ │ str.w r2, [r4, #764] @ 0x2fc │ │ │ │ add.w r2, r4, #760 @ 0x2f8 │ │ │ │ str.w r2, [r4, #748] @ 0x2ec │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3983c4 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 783f10 │ │ │ │ + bl 783f18 │ │ │ │ movs r1, #1 │ │ │ │ mov.w r2, #2048 @ 0x800 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 77c078 │ │ │ │ + bl 77c080 │ │ │ │ ldr.w r3, [r4, #704] @ 0x2c0 │ │ │ │ ldr r1, [pc, #272] @ (398450 ) │ │ │ │ movs r0, #4 │ │ │ │ adds r2, r3, r3 │ │ │ │ str r4, [sp, #12] │ │ │ │ mov.w r3, r3, asr #31 │ │ │ │ add r1, pc │ │ │ │ @@ -408412,17 +408415,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 783f10 │ │ │ │ + bl 783f18 │ │ │ │ movs r1, #1 │ │ │ │ - bl 77c208 │ │ │ │ + bl 77c210 │ │ │ │ movs r2, #33 @ 0x21 │ │ │ │ movs r1, #5 │ │ │ │ b.n 398068 │ │ │ │ ldr r3, [pc, #184] @ (398454 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -408432,29 +408435,29 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 398252 │ │ │ │ ldr r0, [pc, #160] @ (398458 ) │ │ │ │ mov r1, r4 │ │ │ │ ldrb.w r2, [r4, #665] @ 0x299 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 398252 │ │ │ │ ldr r3, [pc, #148] @ (39845c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 398320 │ │ │ │ ldr r3, [pc, #92] @ (398430 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 398320 │ │ │ │ ldr r0, [pc, #128] @ (398460 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 398320 │ │ │ │ ldr r3, [pc, #124] @ (398464 ) │ │ │ │ movw r2, #281 @ 0x119 │ │ │ │ ldr r1, [pc, #120] @ (398468 ) │ │ │ │ ldr r0, [pc, #124] @ (39846c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -408481,40 +408484,40 @@ │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xffd7ffff │ │ │ │ add r4, sl │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - vqadd.u8 q0, q7, q1 │ │ │ │ + vqadd.u32 q0, q3, q1 │ │ │ │ lsrs r0, r6, #28 │ │ │ │ movs r0, r0 │ │ │ │ - vqadd.u16 q8, q0, q1 │ │ │ │ + vqadd.u32 q8, q4, q1 │ │ │ │ adcs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - vqadd.u8 q8, q3, q1 │ │ │ │ + vqadd.u16 q8, q7, q1 │ │ │ │ cmp r6, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ - mrc2 0, 6, r0, cr8, cr2, {2} │ │ │ │ + mrc2 0, 7, r0, cr0, cr2, {2} │ │ │ │ lsrs r7, r0, #15 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r7, #5] │ │ │ │ movs r0, r0 │ │ │ │ - mcr2 0, 7, r0, cr4, cr2, {2} │ │ │ │ + mrc2 0, 7, r0, cr12, cr2, {2} │ │ │ │ cmp r6, #28 │ │ │ │ movs r0, r0 │ │ │ │ - ldc2 0, cr0, [lr, #328] @ 0x148 │ │ │ │ - ldrsb r4, [r7, r5] │ │ │ │ + ldc2 0, cr0, [r6, #328]! @ 0x148 │ │ │ │ + ldrsb r4, [r2, r6] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - mcr2 0, 2, r0, cr14, cr2, {2} │ │ │ │ - mrc2 0, 2, r0, cr10, cr2, {2} │ │ │ │ - ldrsb r6, [r4, r5] │ │ │ │ + mcr2 0, 3, r0, cr6, cr2, {2} │ │ │ │ + mrc2 0, 3, r0, cr2, cr2, {2} │ │ │ │ + ldrsb r6, [r7, r5] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - mrc2 0, 1, r0, cr8, cr2, {2} │ │ │ │ - mcr2 0, 3, r0, cr4, cr2, {2} │ │ │ │ + mrc2 0, 2, r0, cr0, cr2, {2} │ │ │ │ + mrc2 0, 3, r0, cr12, cr2, {2} │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #316] @ 3985c8 │ │ │ │ mov r6, r3 │ │ │ │ ldr r3, [pc, #312] @ (3985cc ) │ │ │ │ @@ -408543,21 +408546,21 @@ │ │ │ │ mul.w r2, r6, r7 │ │ │ │ movs r3, #0 │ │ │ │ str.w r2, [r4, #692] @ 0x2b4 │ │ │ │ str.w r3, [r4, #784] @ 0x310 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ str.w r5, [r4, #704] @ 0x2c0 │ │ │ │ str.w r6, [r4, #708] @ 0x2c4 │ │ │ │ - bl 783f10 │ │ │ │ + bl 783f18 │ │ │ │ ldr.w r2, [r4, #692] @ 0x2b4 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 77c078 │ │ │ │ + bl 77c080 │ │ │ │ ldr r1, [pc, #216] @ (3985d0 ) │ │ │ │ movs r3, #216 @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ @@ -408610,15 +408613,15 @@ │ │ │ │ ldr r2, [pc, #92] @ (3985e0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #92] @ (3985e4 ) │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr.w r3, [r4, #712] @ 0x2c8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 39850e │ │ │ │ b.n 3984ac │ │ │ │ ldr r3, [pc, #72] @ (3985e8 ) │ │ │ │ movw r2, #427 @ 0x1ab │ │ │ │ ldr r1, [pc, #72] @ (3985ec ) │ │ │ │ @@ -408642,27 +408645,27 @@ │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ bl 18a5d2 │ │ │ │ subs r5, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb768 │ │ │ │ + @ instruction: 0xb780 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r1, sp, #488 @ 0x1e8 │ │ │ │ + add r1, sp, #584 @ 0x248 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldc2l 0, cr0, [ip, #-328] @ 0xfffffeb8 │ │ │ │ - strb r6, [r0, r7] │ │ │ │ + ldc2l 0, cr0, [r4, #-328]! @ 0xfffffeb8 │ │ │ │ + strb r6, [r3, r7] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldc2 0, cr0, [r8], {82} @ 0x52 │ │ │ │ - ldc2l 0, cr0, [ip, #-328]! @ 0xfffffeb8 │ │ │ │ - strb r0, [r6, r6] │ │ │ │ + ldc2 0, cr0, [r0], #328 @ 0x148 │ │ │ │ + ldc2 0, cr0, [r4, #328] @ 0x148 │ │ │ │ + strb r0, [r1, r7] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - stc2 0, cr0, [r2], {82} @ 0x52 │ │ │ │ - stc2l 0, cr0, [r6, #-328]! @ 0xfffffeb8 │ │ │ │ + ldc2 0, cr0, [sl], {82} @ 0x52 │ │ │ │ + ldc2l 0, cr0, [lr, #-328]! @ 0xfffffeb8 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r1, #7] │ │ │ │ mov r4, r0 │ │ │ │ ldrb r2, [r1, #6] │ │ │ │ @@ -408811,36 +408814,36 @@ │ │ │ │ movs r4, #0 │ │ │ │ str.w r2, [r0, #784] @ 0x310 │ │ │ │ str.w r4, [r0, #696] @ 0x2b8 │ │ │ │ cbz r1, 3987fc │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 783f10 │ │ │ │ + bl 783f18 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r1, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 77c078 │ │ │ │ + bl 77c080 │ │ │ │ ldr r1, [pc, #40] @ (398810 ) │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 396ebc │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ str.w r1, [r0, #700] @ 0x2bc │ │ │ │ strb.w r2, [r0, #665] @ 0x299 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 397fc4 │ │ │ │ - bl 69a812 │ │ │ │ + bl 69a812 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrh r2, [r1, #8] │ │ │ │ mov r3, r1 │ │ │ │ ldrb r5, [r1, #7] │ │ │ │ @@ -409103,15 +409106,15 @@ │ │ │ │ b.n 398ada │ │ │ │ movs r2, #36 @ 0x24 │ │ │ │ movs r1, #5 │ │ │ │ b.w 397e0c │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ strd r3, r1, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 7e6628 │ │ │ │ + bl 7e6630 │ │ │ │ ldrb.w ip, [r4, #686] @ 0x2ae │ │ │ │ ldrd r2, r3, [sp, #4] │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 398b3a │ │ │ │ ldrb.w r1, [r4, #685] @ 0x2ad │ │ │ │ cbz r1, 398b46 │ │ │ │ mov r1, r5 │ │ │ │ @@ -409450,18 +409453,18 @@ │ │ │ │ rev r2, r3 │ │ │ │ str r0, [r1, #108] @ 0x6c │ │ │ │ movs r3, #112 @ 0x70 │ │ │ │ str r2, [r1, #104] @ 0x68 │ │ │ │ movs r0, #108 @ 0x6c │ │ │ │ movs r2, #3 │ │ │ │ b.n 398d10 │ │ │ │ - lsrs r2, r5, #19 │ │ │ │ + lsrs r2, r0, #20 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - orn r0, r0, #82 @ 0x52 │ │ │ │ - ldrsh r4, [r0, r0] │ │ │ │ + orns r0, r8, #82 @ 0x52 │ │ │ │ + ldrsh r4, [r3, r0] │ │ │ │ lsls r6, r2, #1 │ │ │ │ push {lr} │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #240 @ 0xf0 │ │ │ │ str.w r3, [r1, #5] │ │ │ │ mov.w lr, #10 │ │ │ │ str.w r3, [r1, #9] │ │ │ │ @@ -409496,17 +409499,17 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 398fb2 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ cmp r2, #0 │ │ │ │ blt.n 398f7c │ │ │ │ - bl 783f10 │ │ │ │ + bl 783f18 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 77c200 │ │ │ │ + bl 77c208 │ │ │ │ ldr.w r3, [r4, #708] @ 0x2c4 │ │ │ │ cmp.w r3, #2352 @ 0x930 │ │ │ │ beq.n 398fa4 │ │ │ │ ldr.w r2, [r4, #704] @ 0x2c0 │ │ │ │ movs r1, #0 │ │ │ │ ldrb.w r3, [r4, #665] @ 0x299 │ │ │ │ mov r0, r4 │ │ │ │ @@ -409514,17 +409517,17 @@ │ │ │ │ strd r1, r2, [r4, #700] @ 0x2bc │ │ │ │ and.w r3, r3, #127 @ 0x7f │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 397fc4 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 783f10 │ │ │ │ + bl 783f18 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 77c204 │ │ │ │ + bl 77c20c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ adds r2, #123 @ 0x7b │ │ │ │ ittee eq │ │ │ │ moveq r2, #58 @ 0x3a │ │ │ │ moveq r1, #2 │ │ │ │ movne r2, #33 @ 0x21 │ │ │ │ @@ -409546,25 +409549,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 398f3a │ │ │ │ ldr.w r1, [r0, #704] @ 0x2c0 │ │ │ │ ldr r0, [pc, #28] @ (398fec ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 398f3a │ │ │ │ ldc2 0, cr0, [r0, #-904] @ 0xfffffc78 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ bxns r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf37e0052 │ │ │ │ + @ instruction: 0xf3960052 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrd r2, r4, [r0, #40] @ 0x28 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -409581,21 +409584,21 @@ │ │ │ │ str.w ip, [r0, #696] @ 0x2b8 │ │ │ │ str.w r4, [r0, #704] @ 0x2c0 │ │ │ │ str.w r2, [r0, #784] @ 0x310 │ │ │ │ str.w r2, [r0, #692] @ 0x2b4 │ │ │ │ cbz r1, 399066 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ - bl 783f10 │ │ │ │ + bl 783f18 │ │ │ │ movs r1, #1 │ │ │ │ movs r2, #8 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 77c078 │ │ │ │ + bl 77c080 │ │ │ │ ldr r1, [pc, #40] @ (39907c ) │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ @@ -409630,21 +409633,21 @@ │ │ │ │ movge r2, #8 │ │ │ │ str.w r2, [r0, #692] @ 0x2b4 │ │ │ │ str.w r2, [r0, #784] @ 0x310 │ │ │ │ cbz r1, 3990f6 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 783f10 │ │ │ │ + bl 783f18 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r1, #1 │ │ │ │ movs r3, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 77c078 │ │ │ │ + bl 77c080 │ │ │ │ ldr r1, [pc, #40] @ (39910c ) │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ @@ -409705,25 +409708,25 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 399132 │ │ │ │ ldr r0, [pc, #32] @ (3991ac ) │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ movs r2, #5 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 399132 │ │ │ │ @ instruction: 0xfb2800e2 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #672] @ (399448 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - vqadd.s16 q8, q7, q1 │ │ │ │ + vqadd.s64 q8, q3, q1 │ │ │ │ │ │ │ │ 003991b0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #464] @ (399394 ) │ │ │ │ @@ -409766,15 +409769,15 @@ │ │ │ │ bne.n 399200 │ │ │ │ ldrd r1, r2, [r4, #40] @ 0x28 │ │ │ │ cmp r1, #1 │ │ │ │ sbcs.w r2, r2, #0 │ │ │ │ blt.n 399200 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 7e6628 │ │ │ │ + bl 7e6630 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 399200 │ │ │ │ ldr r2, [pc, #356] @ (3993a0 ) │ │ │ │ add r2, pc │ │ │ │ ldr.w r2, [r2, r6, lsl #3] │ │ │ │ cbz r2, 399256 │ │ │ │ @@ -409802,15 +409805,15 @@ │ │ │ │ strb.w r2, [r4, #665] @ 0x299 │ │ │ │ str.w r3, [r4, #652] @ 0x28c │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 3979e0 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 7e6628 │ │ │ │ + bl 7e6630 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 399212 │ │ │ │ ldrb.w r2, [r4, #691] @ 0x2b3 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 399212 │ │ │ │ cmp r2, #1 │ │ │ │ @@ -409854,27 +409857,27 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3991dc │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ movs r2, #12 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ - bl 893f84 │ │ │ │ + bl 893f8c │ │ │ │ ldr.w r3, [r8] │ │ │ │ mov r9, r0 │ │ │ │ cbnz r3, 399370 │ │ │ │ mov r0, r9 │ │ │ │ movs r1, #1 │ │ │ │ blx 28b4a8 │ │ │ │ b.n 3991dc │ │ │ │ ldr r0, [pc, #132] @ (3993b0 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3992fa │ │ │ │ b.n 3991dc │ │ │ │ movs r2, #58 @ 0x3a │ │ │ │ movs r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ @@ -409891,15 +409894,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 39926e │ │ │ │ ldr r0, [pc, #80] @ (3993b8 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 39926e │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 39931e │ │ │ │ ldr r3, [pc, #44] @ (3993a8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -409907,34 +409910,34 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 39931e │ │ │ │ ldr r3, [r0, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #52] @ (3993bc ) │ │ │ │ ldrh.w r2, [r4, #657] @ 0x291 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 39931e │ │ │ │ @ instruction: 0xfa7400e2 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r3, #5 │ │ │ │ lsls r1, r2, #3 │ │ │ │ lsls r4, r0, #4 │ │ │ │ lsls r1, r2, #3 │ │ │ │ asrs r0, r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - orr.w r0, r6, #82 @ 0x52 │ │ │ │ + orrs.w r0, lr, #82 @ 0x52 │ │ │ │ adds r4, r6, r3 │ │ │ │ movs r0, r0 │ │ │ │ - orns r0, r4, #82 @ 0x52 │ │ │ │ - ands.w r0, r4, #82 @ 0x52 │ │ │ │ + eor.w r0, ip, #82 @ 0x52 │ │ │ │ + bic.w r0, ip, #82 @ 0x52 │ │ │ │ │ │ │ │ 003993c0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ @@ -409951,20 +409954,20 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (399418 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 732a74 │ │ │ │ + bl 732a7c │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 732a74 │ │ │ │ + bl 732a7c │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ lsls r4, r0, #29 │ │ │ │ lsls r1, r2, #3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -409976,22 +409979,22 @@ │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r6, r0 │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r5, r0 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ add.w r3, r4, #12 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr.w ip, [r5, #96] @ 0x60 │ │ │ │ ldr r3, [r6, #48] @ 0x30 │ │ │ │ cmp.w ip, #4294967295 @ 0xffffffff │ │ │ │ beq.n 3994aa │ │ │ │ ldr.w r2, [r3, #1912] @ 0x778 │ │ │ │ cmp ip, r2 │ │ │ │ bcs.n 3994e2 │ │ │ │ @@ -410003,15 +410006,15 @@ │ │ │ │ add.w r3, r4, #36 @ 0x24 │ │ │ │ ldr r1, [pc, #216] @ (399560 ) │ │ │ │ movs r2, #69 @ 0x45 │ │ │ │ add r5, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ strd r5, ip, [sp] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -410047,15 +410050,15 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ add r4, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ movs r2, #48 @ 0x30 │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -410067,49 +410070,49 @@ │ │ │ │ ldr r1, [pc, #88] @ (399578 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 399496 │ │ │ │ ldr r3, [pc, #72] @ (39957c ) │ │ │ │ movs r5, #0 │ │ │ │ ldr r4, [pc, #72] @ (399580 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #72] @ (399584 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 399496 │ │ │ │ - b.n 3999ac │ │ │ │ + b.n 3999dc │ │ │ │ lsls r2, r2, #1 │ │ │ │ - blx r0 │ │ │ │ + blx r3 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - b.n 3999e0 │ │ │ │ + b.n 399a10 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - vshr.s32 q8, q1, #28 │ │ │ │ - vqadd.s64 q8, q6, q1 │ │ │ │ - mov lr, r9 │ │ │ │ + vshr.s32 q8, q1, #4 │ │ │ │ + vshr.s16 q0, q1, #12 │ │ │ │ + mov lr, ip │ │ │ │ lsls r6, r4, #1 │ │ │ │ + vqadd.s8 q8, q3, q1 │ │ │ │ vqadd.s32 q0, q7, q1 │ │ │ │ - vqadd.s16 q0, q3, q1 │ │ │ │ - mov sl, r3 │ │ │ │ + mov sl, r6 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - vqadd.s64 q0, q2, q1 │ │ │ │ - mcr 0, 7, r0, cr4, cr2, {2} │ │ │ │ - mov r4, pc │ │ │ │ + vqadd.s8 q8, q6, q1 │ │ │ │ + mrc 0, 7, r0, cr12, cr2, {2} │ │ │ │ + mov ip, r2 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - vqadd.s16 q0, q3, q1 │ │ │ │ - mcr 0, 6, r0, cr6, cr2, {2} │ │ │ │ + vqadd.s32 q0, q7, q1 │ │ │ │ + mrc 0, 6, r0, cr14, cr2, {2} │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #28 │ │ │ │ ldr r2, [pc, #68] @ (3995e0 ) │ │ │ │ ldr r1, [pc, #72] @ (3995e4 ) │ │ │ │ @@ -410120,36 +410123,36 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #68] @ (3995ec ) │ │ │ │ mov r5, r0 │ │ │ │ add r3, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 73413c │ │ │ │ + bl 734144 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 734a34 │ │ │ │ + bl 734a3c │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ lsls r3, r4, #8 │ │ │ │ movs r0, r0 │ │ │ │ - mrc 0, 6, r0, cr12, cr2, {2} │ │ │ │ + mrc 0, 7, r0, cr4, cr2, {2} │ │ │ │ lsls r3, r1, #3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #96] @ 0x60 │ │ │ │ + ldr r1, [sp, #192] @ 0xc0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #84] @ (399654 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -410158,25 +410161,25 @@ │ │ │ │ ldr r1, [pc, #84] @ (39965c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #68] @ (399660 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #68] @ (399664 ) │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r1, [pc, #52] @ (399668 ) │ │ │ │ ldr r2, [pc, #56] @ (39966c ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #56] @ (399670 ) │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #52] @ (399674 ) │ │ │ │ @@ -410184,29 +410187,29 @@ │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ movs r2, #18 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72dfb4 │ │ │ │ - cmp r8, r6 │ │ │ │ + b.w 72dfbc │ │ │ │ + cmp r8, r9 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - @ instruction: 0xf19e0050 │ │ │ │ - subs r5, #194 @ 0xc2 │ │ │ │ + subs.w r0, r6, #80 @ 0x50 │ │ │ │ + subs r5, #218 @ 0xda │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 3996e0 │ │ │ │ + b.n 399710 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 399714 │ │ │ │ + b.n 399744 │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsls r1, r2, #18 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 39959c │ │ │ │ + bne.n 3995cc │ │ │ │ lsls r4, r3, #1 │ │ │ │ - mcr 0, 2, r0, cr14, cr2, {2} │ │ │ │ + mcr 0, 3, r0, cr6, cr2, {2} │ │ │ │ adds r2, #240 @ 0xf0 │ │ │ │ lsls r7, r3, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -410217,28 +410220,28 @@ │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #44] @ (3996c4 ) │ │ │ │ add ip, pc │ │ │ │ ldr r4, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r3, r4 │ │ │ │ add.w r2, r0, #124 @ 0x7c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 8697ec │ │ │ │ + b.w 8697f4 │ │ │ │ nop │ │ │ │ - cmp r2, r4 │ │ │ │ + cmp r2, r7 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - svc 226 @ 0xe2 │ │ │ │ + svc 250 @ 0xfa │ │ │ │ lsls r2, r2, #1 │ │ │ │ - svc 196 @ 0xc4 │ │ │ │ + svc 220 @ 0xdc │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 399720 │ │ │ │ sub sp, #12 │ │ │ │ @@ -410246,15 +410249,15 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (399728 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r1, [pc, #52] @ (39972c ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #52] @ (399730 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [pc, #52] @ 399734 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ add r2, pc │ │ │ │ @@ -410262,24 +410265,24 @@ │ │ │ │ add ip, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str.w ip, [r0, #88] @ 0x58 │ │ │ │ movs r2, #2 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72dfb4 │ │ │ │ - add lr, sl │ │ │ │ + b.w 72dfbc │ │ │ │ + add lr, sp │ │ │ │ lsls r6, r4, #1 │ │ │ │ - @ instruction: 0xf0c40050 │ │ │ │ - subs r4, #230 @ 0xe6 │ │ │ │ + @ instruction: 0xf0dc0050 │ │ │ │ + subs r4, #254 @ 0xfe │ │ │ │ lsls r3, r2, #1 │ │ │ │ adds r2, #58 @ 0x3a │ │ │ │ lsls r7, r3, #3 │ │ │ │ ldc2 15, cr15, [r5, #-1020] @ 0xfffffc04 │ │ │ │ - svc 58 @ 0x3a │ │ │ │ + svc 82 @ 0x52 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #88] @ (3997a0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -410288,57 +410291,57 @@ │ │ │ │ ldr r1, [pc, #88] @ (3997a8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #72] @ (3997ac ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #72] @ (3997b0 ) │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ mov r0, r6 │ │ │ │ ldr r4, [pc, #60] @ (3997b4 ) │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [pc, #60] @ (3997b8 ) │ │ │ │ ldr r1, [pc, #60] @ (3997bc ) │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #56] @ (3997c0 ) │ │ │ │ add r1, pc │ │ │ │ movs r2, #26 │ │ │ │ add.w r1, r1, #960 @ 0x3c0 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ strd r4, r3, [r5, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72dfb4 │ │ │ │ - add r0, sp │ │ │ │ + b.w 72dfbc │ │ │ │ + add r8, r0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - orrs.w r0, r6, #80 @ 0x50 │ │ │ │ - subs r4, #122 @ 0x7a │ │ │ │ + orn r0, lr, #80 @ 0x50 │ │ │ │ + subs r4, #146 @ 0x92 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - udf #246 @ 0xf6 │ │ │ │ - lsls r2, r2, #1 │ │ │ │ svc 14 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - beq.n 39985c │ │ │ │ + svc 38 @ 0x26 │ │ │ │ + lsls r2, r2, #1 │ │ │ │ + beq.n 39988c │ │ │ │ lsls r4, r3, #1 │ │ │ │ lsls r5, r1, #13 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #174 @ 0xae │ │ │ │ lsls r7, r3, #3 │ │ │ │ - ldc 0, cr0, [r2, #-328] @ 0xfffffeb8 │ │ │ │ + stc 0, cr0, [sl, #-328]! @ 0xfffffeb8 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ ldr.w ip, [pc, #168] @ 399880 │ │ │ │ ldr.w lr, [pc, #168] @ 399884 │ │ │ │ @@ -410354,23 +410357,23 @@ │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movs r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #12 │ │ │ │ - bl 8697ec │ │ │ │ + bl 8697f4 │ │ │ │ cbnz r0, 399846 │ │ │ │ ldr r2, [pc, #112] @ (399894 ) │ │ │ │ ldr r3, [pc, #96] @ (399888 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -410386,15 +410389,15 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 5223a4 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cbz r1, 39985a │ │ │ │ mov r0, r4 │ │ │ │ - bl 87eb14 │ │ │ │ + bl 87eb1c │ │ │ │ b.n 399822 │ │ │ │ ldr r3, [r5, #96] @ 0x60 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r0, [r5, #124] @ 0x7c │ │ │ │ beq.n 399852 │ │ │ │ cbz r3, 399874 │ │ │ │ @@ -410405,26 +410408,26 @@ │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 399852 │ │ │ │ ldr r2, [pc, #36] @ (39989c ) │ │ │ │ add r2, pc │ │ │ │ b.n 39986a │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - mvns r2, r3 │ │ │ │ + mvns r2, r6 │ │ │ │ lsls r6, r4, #1 │ │ │ │ orrs.w r0, r6, #7405568 @ 0x710000 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - udf #136 @ 0x88 │ │ │ │ + udf #160 @ 0xa0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - udf #102 @ 0x66 │ │ │ │ + udf #126 @ 0x7e │ │ │ │ lsls r2, r2, #1 │ │ │ │ ands.w r0, r6, #7405568 @ 0x710000 │ │ │ │ - mcrr 0, 5, r0, ip, cr2 │ │ │ │ - mcrr 0, 5, r0, r6, cr2 │ │ │ │ + stcl 0, cr0, [r4], #-328 @ 0xfffffeb8 │ │ │ │ + mrrc 0, 5, r0, lr, cr2 │ │ │ │ │ │ │ │ 003998a0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ @@ -410492,33 +410495,33 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #316] @ (399a90 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl 88bdc0 │ │ │ │ + bl 88bdc8 │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 780fcc │ │ │ │ + bl 780fd4 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r4, #100] @ 0x64 │ │ │ │ - bl 7818f8 │ │ │ │ + bl 781900 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3998c6 │ │ │ │ ldr r3, [pc, #252] @ (399a94 ) │ │ │ │ movs r2, #89 @ 0x59 │ │ │ │ ldr r1, [pc, #252] @ (399a98 ) │ │ │ │ ldr r0, [pc, #252] @ (399a9c ) │ │ │ │ add r3, pc │ │ │ │ @@ -410567,15 +410570,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #160] @ (399ab0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -410586,15 +410589,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #128] @ (399abc ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -410609,35 +410612,35 @@ │ │ │ │ blx 28dc3c │ │ │ │ str.w r0, [r4, #196] @ 0xc4 │ │ │ │ b.n 3999d6 │ │ │ │ add.w r0, r5, #676 @ 0x2a4 │ │ │ │ blx 28dc3c │ │ │ │ str.w r0, [r4, #192] @ 0xc0 │ │ │ │ b.n 3999ce │ │ │ │ - negs r6, r4 │ │ │ │ + negs r6, r7 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - sbcs.w r0, r0, r2, lsr #1 │ │ │ │ - @ instruction: 0xeab00052 │ │ │ │ - tst r2, r3 │ │ │ │ + @ instruction: 0xeb880052 │ │ │ │ + @ instruction: 0xeac80052 │ │ │ │ + tst r2, r6 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - orn r0, r8, r2, lsr #1 │ │ │ │ - ldr r4, [r2, #120] @ 0x78 │ │ │ │ + eor.w r0, r0, r2, lsr #1 │ │ │ │ + ldr r4, [r5, #120] @ 0x78 │ │ │ │ lsls r1, r2, #1 │ │ │ │ + @ instruction: 0xeaf40052 │ │ │ │ @ instruction: 0xeadc0052 │ │ │ │ - @ instruction: 0xeac40052 │ │ │ │ - sbcs r2, r5 │ │ │ │ + rors r2, r0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - @ instruction: 0xeac80052 │ │ │ │ - ldrd r0, r0, [r4, #328]! @ 0x148 │ │ │ │ - adcs r4, r7 │ │ │ │ + @ instruction: 0xeae00052 │ │ │ │ + and.w r0, ip, r2, lsr #1 │ │ │ │ + sbcs r4, r2 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - @ instruction: 0xeac20052 │ │ │ │ - strd r0, r0, [r6, #328] @ 0x148 │ │ │ │ - orrs.w r0, r2, r2, lsr #1 │ │ │ │ - orrs.w r0, r4, r2, lsr #1 │ │ │ │ + @ instruction: 0xeada0052 │ │ │ │ + ldrd r0, r0, [lr, #328] @ 0x148 │ │ │ │ + orn r0, sl, r2, lsr #1 │ │ │ │ + orn r0, ip, r2, lsr #1 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #1 │ │ │ │ b.w 3998a0 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #0 │ │ │ │ b.w 3998a0 │ │ │ │ movs r2, #1 │ │ │ │ @@ -410852,22 +410855,22 @@ │ │ │ │ movs r2, #125 @ 0x7d │ │ │ │ ldr r1, [pc, #24] @ (399d08 ) │ │ │ │ ldr r0, [pc, #24] @ (399d0c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ - ands r6, r4 │ │ │ │ + ands r6, r7 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - subs r7, #142 @ 0x8e │ │ │ │ + subs r7, #166 @ 0xa6 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - subs r7, #66 @ 0x42 │ │ │ │ + subs r7, #90 @ 0x5a │ │ │ │ lsls r6, r4, #1 │ │ │ │ - @ instruction: 0xe8580052 │ │ │ │ - strd r0, r0, [r6], #-328 @ 0x148 │ │ │ │ + ldrd r0, r0, [r0], #-328 @ 0x148 │ │ │ │ + ldrd r0, r0, [lr], #-328 @ 0x148 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #28 │ │ │ │ mov r1, r2 │ │ │ │ add r2, sp, #8 │ │ │ │ @@ -410938,29 +410941,29 @@ │ │ │ │ ldr r3, [pc, #44] @ (399df0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 399d88 │ │ │ │ ldr r0, [pc, #40] @ (399df4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 399d88 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ vhadd.s8 q0, q15, q9 │ │ │ │ vhadd.s8 q0, q11, q9 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ cdp 0, 11, cr0, cr0, cr2, {7} │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 399d48 │ │ │ │ + b.n 399d78 │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 00399df8 : │ │ │ │ ldr.w r3, [r0, #264] @ 0x108 │ │ │ │ cbnz r3, 399e06 │ │ │ │ ldrb.w r0, [r0, #277] @ 0x115 │ │ │ │ movs r3, #0 │ │ │ │ @@ -410977,55 +410980,55 @@ │ │ │ │ ldrb.w r3, [r0, #276] @ 0x114 │ │ │ │ sub sp, #28 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r3, 399e4e │ │ │ │ ldr.w r0, [r0, #280] @ 0x118 │ │ │ │ cbz r0, 399e3e │ │ │ │ strd r0, r3, [sp, #16] │ │ │ │ - bl 88e7ec │ │ │ │ + bl 88e7f4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 28b964 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str.w r3, [r4, #280] @ 0x118 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ movs r0, #1 │ │ │ │ - bl 88eba8 │ │ │ │ + bl 88ebb0 │ │ │ │ ldrb.w r2, [r4, #276] @ 0x114 │ │ │ │ mov.w r3, #2304 @ 0x900 │ │ │ │ movt r3, #61 @ 0x3d │ │ │ │ smlal r0, r1, r2, r3 │ │ │ │ ldr.w r3, [r4, #280] @ 0x118 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r3 │ │ │ │ cbz r3, 399e80 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 88e874 │ │ │ │ + b.w 88e87c │ │ │ │ movs r0, #32 │ │ │ │ blx 28b624 │ │ │ │ ldr r3, [pc, #28] @ (399ea4 ) │ │ │ │ movs r1, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ mov r5, r0 │ │ │ │ - bl 88e758 │ │ │ │ + bl 88e760 │ │ │ │ str.w r5, [r4, #280] @ 0x118 │ │ │ │ b.n 399e70 │ │ │ │ nop │ │ │ │ mcrr2 15, 15, pc, r9, cr15 @ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -411409,15 +411412,15 @@ │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 39a1c0 │ │ │ │ ldr r0, [pc, #200] @ (39a36c ) │ │ │ │ strd r3, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldrd r3, r1, [sp] │ │ │ │ b.n 39a1c0 │ │ │ │ ldr r5, [r3, #84] @ 0x54 │ │ │ │ lsls r6, r6, #24 │ │ │ │ mov r7, r5 │ │ │ │ add.w r0, r5, #4294967295 @ 0xffffffff │ │ │ │ bpl.n 39a2f2 │ │ │ │ @@ -411475,29 +411478,29 @@ │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ eor.w ip, ip, #768 @ 0x300 │ │ │ │ strh.w ip, [r3, #64] @ 0x40 │ │ │ │ b.n 39a212 │ │ │ │ nop │ │ │ │ @ instruction: 0xeab400e2 │ │ │ │ - subs r2, #92 @ 0x5c │ │ │ │ + subs r2, #116 @ 0x74 │ │ │ │ lsls r6, r4, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 39a948 │ │ │ │ + b.n 39a978 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r0, #246 @ 0xf6 │ │ │ │ + subs r1, #14 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - b.n 39a790 │ │ │ │ + b.n 39a7c0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 39a860 │ │ │ │ + b.n 39a890 │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 0039a37c : │ │ │ │ cmp r2, #0 │ │ │ │ bgt.n 39a38e │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -411552,15 +411555,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #1 │ │ │ │ strd r3, r3, [r4, #260] @ 0x104 │ │ │ │ str.w r2, [r4, #272] @ 0x110 │ │ │ │ strh.w r3, [r4, #276] @ 0x114 │ │ │ │ cbz r0, 39a432 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 88e7ec │ │ │ │ + bl 88e7f4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 28b964 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #280] @ 0x118 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -411584,15 +411587,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w r0, [r0, #288] @ 0x120 │ │ │ │ bl 2cb7b4 │ │ │ │ ldr.w r0, [r4, #280] @ 0x118 │ │ │ │ cbz r0, 39a486 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 88e7ec │ │ │ │ + bl 88e7f4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 28b964 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #280] @ 0x118 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -411668,20 +411671,20 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (39a56c ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 732a74 │ │ │ │ + bl 732a7c │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 732a74 │ │ │ │ + bl 732a7c │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ @ instruction: 0xf77c00d0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #60] @ (39a5c0 ) │ │ │ │ @@ -411689,41 +411692,41 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #64] @ (39a5c8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #52] @ (39a5cc ) │ │ │ │ ldr r1, [pc, #52] @ (39a5d0 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #25 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r1, [pc, #36] @ (39a5d4 ) │ │ │ │ add.w r2, r0, #100 @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72f388 │ │ │ │ - subs r0, #8 │ │ │ │ + b.w 72f390 │ │ │ │ + subs r0, #32 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - b.n 39aa0c │ │ │ │ + b.n 39aa3c │ │ │ │ lsls r0, r2, #1 │ │ │ │ - cmp r6, #70 @ 0x46 │ │ │ │ + cmp r6, #94 @ 0x5e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 39a7d4 │ │ │ │ + b.n 39a804 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 39a80c │ │ │ │ + b.n 39a83c │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsls r5, r7, #8 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -411746,15 +411749,15 @@ │ │ │ │ str.w r4, [r0, #924] @ 0x39c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 39a690 │ │ │ │ ubfx r1, r4, #3, #1 │ │ │ │ ldr.w r0, [r0, #940] @ 0x3ac │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ str.w r4, [r0, #928] @ 0x3a0 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -411767,67 +411770,67 @@ │ │ │ │ ldr r2, [pc, #116] @ (39a6cc ) │ │ │ │ ldr r1, [pc, #120] @ (39a6d0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r1, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 39c73c │ │ │ │ ldr r3, [pc, #92] @ (39a6d4 ) │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 39a634 │ │ │ │ ldr r0, [pc, #84] @ (39a6d8 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ lsls r2, r4, #27 │ │ │ │ it mi │ │ │ │ movmi r1, #1 │ │ │ │ bmi.n 39a622 │ │ │ │ b.n 39a61e │ │ │ │ ldr.w ip, [pc, #64] @ 39a6dc │ │ │ │ movs r3, #79 @ 0x4f │ │ │ │ ldr r2, [pc, #60] @ (39a6e0 ) │ │ │ │ ldr r1, [pc, #64] @ (39a6e4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r1, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 39c324 │ │ │ │ nop │ │ │ │ b.n 39a350 │ │ │ │ lsls r2, r4, #3 │ │ │ │ - adds r7, #56 @ 0x38 │ │ │ │ + adds r7, #80 @ 0x50 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - b.n 39a79c │ │ │ │ + b.n 39a7cc │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 39a7d4 │ │ │ │ + b.n 39a804 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 39a7bc │ │ │ │ + b.n 39a7ec │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r6, #236 @ 0xec │ │ │ │ + adds r7, #4 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - b.n 39a718 │ │ │ │ + b.n 39a748 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 39a768 │ │ │ │ + b.n 39a798 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w lr, [pc, #236] @ 39a7e4 │ │ │ │ subs.w r1, r2, #4064 @ 0xfe0 │ │ │ │ @@ -411909,72 +411912,72 @@ │ │ │ │ ldr.w r0, [r0, #920] @ 0x398 │ │ │ │ bl 39c23c │ │ │ │ str.w r0, [r4, #932] @ 0x3a4 │ │ │ │ b.n 39a78e │ │ │ │ ldr r0, [pc, #24] @ (39a7f0 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 39a7b8 │ │ │ │ nop │ │ │ │ b.n 39a258 │ │ │ │ lsls r2, r4, #3 │ │ │ │ - adds r6, #92 @ 0x5c │ │ │ │ + adds r6, #116 @ 0x74 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - svc 54 @ 0x36 │ │ │ │ + svc 78 @ 0x4e │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #176] @ (39a8b8 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r6, [pc, #176] @ (39a8bc ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r4, [pc, #176] @ (39a8c0 ) │ │ │ │ add r5, pc │ │ │ │ add r6, pc │ │ │ │ mov r8, r1 │ │ │ │ add r4, pc │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ movs r3, #25 │ │ │ │ mov r2, r5 │ │ │ │ add.w r1, r4, #72 @ 0x48 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r1, [pc, #152] @ (39a8c4 ) │ │ │ │ add.w r3, r4, #88 @ 0x58 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov sl, r0 │ │ │ │ movs r3, #41 @ 0x29 │ │ │ │ mov r0, r7 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r1, r6 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r5 │ │ │ │ add.w r3, r4, #108 @ 0x6c │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #25 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #112] @ (39a8c8 ) │ │ │ │ ldr r1, [pc, #116] @ (39a8cc ) │ │ │ │ add.w r3, r4, #116 @ 0x74 │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ add.w r0, r9, #952 @ 0x3b8 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r1, r8 │ │ │ │ bl 3397a4 │ │ │ │ cbnz r0, 39a88c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -411986,53 +411989,53 @@ │ │ │ │ adds r4, #132 @ 0x84 │ │ │ │ ldr r1, [pc, #64] @ (39a8d4 ) │ │ │ │ add.w r0, r9, #952 @ 0x3b8 │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ str.w r0, [r6, #920] @ 0x398 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ ldr.w r3, [sl, #100] @ 0x64 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ - udf #146 @ 0x92 │ │ │ │ + udf #170 @ 0xaa │ │ │ │ lsls r2, r2, #1 │ │ │ │ - udf #172 @ 0xac │ │ │ │ + udf #196 @ 0xc4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r5, #124 @ 0x7c │ │ │ │ + adds r5, #148 @ 0x94 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - udf #250 @ 0xfa │ │ │ │ + svc 18 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r6, [r6, #40] @ 0x28 │ │ │ │ + ldrh r6, [r1, #42] @ 0x2a │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrh r0, [r2, #42] @ 0x2a │ │ │ │ + ldrh r0, [r5, #42] @ 0x2a │ │ │ │ lsls r1, r2, #1 │ │ │ │ - udf #46 @ 0x2e │ │ │ │ + udf #70 @ 0x46 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - udf #162 @ 0xa2 │ │ │ │ + udf #186 @ 0xba │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #56] @ 39a924 │ │ │ │ ldr r2, [pc, #56] @ (39a928 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #56] @ (39a92c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [pc, #44] @ (39a930 ) │ │ │ │ ldr r2, [pc, #48] @ (39a934 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ @@ -412041,19 +412044,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - adds r4, #158 @ 0x9e │ │ │ │ + adds r4, #182 @ 0xb6 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - udf #184 @ 0xb8 │ │ │ │ + udf #208 @ 0xd0 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - cmp r2, #218 @ 0xda │ │ │ │ + cmp r2, #242 @ 0xf2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ubfx r0, r8, #3, #17 │ │ │ │ lsls r7, r5, #6 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -412064,41 +412067,41 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #64] @ (39a990 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #52] @ (39a994 ) │ │ │ │ ldr r1, [pc, #52] @ (39a998 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #25 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r1, [pc, #36] @ (39a99c ) │ │ │ │ add.w r2, r0, #100 @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72f388 │ │ │ │ - adds r4, #64 @ 0x40 │ │ │ │ + b.w 72f390 │ │ │ │ + adds r4, #88 @ 0x58 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - udf #90 @ 0x5a │ │ │ │ + udf #114 @ 0x72 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - cmp r2, #126 @ 0x7e │ │ │ │ + cmp r2, #150 @ 0x96 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ble.n 39aa0c │ │ │ │ + ble.n 39aa3c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ble.n 39aa44 │ │ │ │ + ble.n 39aa74 │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsls r1, r0, #11 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -412111,54 +412114,54 @@ │ │ │ │ add.w r1, r4, #144 @ 0x90 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #88] @ (39aa1c ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r4, #108 @ 0x6c │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [pc, #80] @ (39aa20 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r6, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #25 │ │ │ │ mov r0, r5 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #1 │ │ │ │ ldr r4, [pc, #60] @ (39aa24 ) │ │ │ │ add.w r2, r6, #952 @ 0x3b8 │ │ │ │ mov r0, r5 │ │ │ │ strb.w r1, [r3, #944] @ 0x3b0 │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #52] @ (39aa28 ) │ │ │ │ mov.w r3, #1064 @ 0x428 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 73550c │ │ │ │ + bl 735514 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - adds r3, #218 @ 0xda │ │ │ │ + adds r3, #242 @ 0xf2 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - bgt.n 39a9d8 │ │ │ │ + bgt.n 39aa08 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ble.n 39a920 │ │ │ │ + ble.n 39a950 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bgt.n 39a9f0 │ │ │ │ + bgt.n 39aa20 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bgt.n 39aa08 │ │ │ │ + ble.n 39aa38 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r0, #174 @ 0xae │ │ │ │ + cmp r0, #198 @ 0xc6 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #100] @ (39aaa0 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -412169,54 +412172,54 @@ │ │ │ │ add.w r1, r4, #88 @ 0x58 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #88] @ (39aaa8 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r4, #108 @ 0x6c │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [pc, #80] @ (39aaac ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r6, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #25 │ │ │ │ mov r0, r5 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #0 │ │ │ │ ldr r4, [pc, #60] @ (39aab0 ) │ │ │ │ add.w r2, r6, #952 @ 0x3b8 │ │ │ │ mov r0, r5 │ │ │ │ strb.w r1, [r3, #944] @ 0x3b0 │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #52] @ (39aab4 ) │ │ │ │ mov.w r3, #1056 @ 0x420 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 73550c │ │ │ │ + bl 735514 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - adds r3, #78 @ 0x4e │ │ │ │ + adds r3, #102 @ 0x66 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - bgt.n 39ab4c │ │ │ │ + bgt.n 39ab7c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bgt.n 39aa5c │ │ │ │ - lsls r2, r2, #1 │ │ │ │ - bgt.n 39ab64 │ │ │ │ + bgt.n 39aa8c │ │ │ │ lsls r2, r2, #1 │ │ │ │ bgt.n 39ab94 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bgt.n 39ab8c │ │ │ │ + bgt.n 39a9c4 │ │ │ │ + lsls r2, r2, #1 │ │ │ │ + bgt.n 39a9bc │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #80] @ (39ab18 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -412225,60 +412228,60 @@ │ │ │ │ ldr r1, [pc, #80] @ (39ab20 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #108 @ 0x6c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #60] @ (39ab24 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (39ab28 ) │ │ │ │ adds r4, #164 @ 0xa4 │ │ │ │ ldr.w r0, [r0, #920] @ 0x398 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [pc, #48] @ (39ab2c ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ bl 32b694 │ │ │ │ movs r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 32b84c │ │ │ │ - adds r2, #192 @ 0xc0 │ │ │ │ + adds r2, #216 @ 0xd8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - blt.n 39aab4 │ │ │ │ - lsls r2, r2, #1 │ │ │ │ blt.n 39aae4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bgt.n 39aaa0 │ │ │ │ + blt.n 39ab14 │ │ │ │ + lsls r2, r2, #1 │ │ │ │ + bgt.n 39aad0 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - cmp r0, #224 @ 0xe0 │ │ │ │ + cmp r0, #248 @ 0xf8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bgt.n 39abd8 │ │ │ │ + bgt.n 39ac08 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr.w r1, [r0, #924] @ 0x39c │ │ │ │ str.w r2, [r0, #936] @ 0x3a8 │ │ │ │ cbz r2, 39ab4a │ │ │ │ lsls r3, r1, #27 │ │ │ │ it mi │ │ │ │ movmi r1, #1 │ │ │ │ bpl.n 39ab4a │ │ │ │ ldr.w r0, [r0, #940] @ 0x3ac │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ ldr.w r0, [r0, #940] @ 0x3ac │ │ │ │ ubfx r1, r1, #3, #1 │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #172] @ (39ac18 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -412288,25 +412291,25 @@ │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ add.w r1, r4, #108 @ 0x6c │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #156] @ (39ac24 ) │ │ │ │ ldr r1, [pc, #156] @ (39ac28 ) │ │ │ │ mov r7, r0 │ │ │ │ add.w r3, r4, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ vldr d7, [pc, #112] @ 39ac10 │ │ │ │ ldr r2, [pc, #136] @ (39ac2c ) │ │ │ │ mov r3, r7 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -412324,15 +412327,15 @@ │ │ │ │ ldr r2, [pc, #92] @ (39ac30 ) │ │ │ │ ldr r1, [pc, #92] @ (39ac34 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [pc, #80] @ (39ac38 ) │ │ │ │ ldr r1, [pc, #84] @ (39ac3c ) │ │ │ │ mov r2, r0 │ │ │ │ movs r4, #1 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ @@ -412346,30 +412349,30 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 39acb0 │ │ │ │ + blt.n 39ace0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r2, #28 │ │ │ │ + adds r2, #52 @ 0x34 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - blt.n 39ac6c │ │ │ │ + blt.n 39ac9c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r0, [r1, #16] │ │ │ │ + ldrh r0, [r4, #16] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrh r4, [r3, #16] │ │ │ │ + ldrh r4, [r6, #16] │ │ │ │ lsls r1, r2, #1 │ │ │ │ @ instruction: 0xf12200d0 │ │ │ │ - blt.n 39abd8 │ │ │ │ + blt.n 39ac08 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - movs r7, #248 @ 0xf8 │ │ │ │ + cmp r0, #16 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - blt.n 39ad0c │ │ │ │ + blt.n 39ab3c │ │ │ │ lsls r2, r2, #1 │ │ │ │ vminnm.f16 , , │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #176] @ (39ad04 ) │ │ │ │ @@ -412377,48 +412380,48 @@ │ │ │ │ ldr r6, [pc, #176] @ (39ad08 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r4, [pc, #176] @ (39ad0c ) │ │ │ │ add r5, pc │ │ │ │ add r6, pc │ │ │ │ mov r8, r1 │ │ │ │ add r4, pc │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ movs r3, #25 │ │ │ │ mov r2, r5 │ │ │ │ add.w r1, r4, #72 @ 0x48 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r1, [pc, #152] @ (39ad10 ) │ │ │ │ add.w r3, r4, #144 @ 0x90 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov sl, r0 │ │ │ │ movs r3, #50 @ 0x32 │ │ │ │ mov r0, r7 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r1, r6 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r5 │ │ │ │ add.w r3, r4, #108 @ 0x6c │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #25 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #112] @ (39ad14 ) │ │ │ │ ldr r1, [pc, #116] @ (39ad18 ) │ │ │ │ add.w r3, r4, #116 @ 0x74 │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ add.w r0, r9, #952 @ 0x3b8 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r1, r8 │ │ │ │ bl 3397a4 │ │ │ │ cbnz r0, 39acd8 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -412430,38 +412433,38 @@ │ │ │ │ adds r4, #132 @ 0x84 │ │ │ │ ldr r1, [pc, #64] @ (39ad20 ) │ │ │ │ add.w r0, r9, #952 @ 0x3b8 │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ str.w r0, [r6, #920] @ 0x398 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ ldr.w r3, [sl, #100] @ 0x64 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ - bge.n 39ad94 │ │ │ │ + bge.n 39adc4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bge.n 39adcc │ │ │ │ + bge.n 39adfc │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r1, #48 @ 0x30 │ │ │ │ + adds r1, #72 @ 0x48 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - bge.n 39aca8 │ │ │ │ + bge.n 39acd8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r2, [r5, #6] │ │ │ │ + ldrh r2, [r0, #8] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrh r4, [r0, #8] │ │ │ │ + ldrh r4, [r3, #8] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bls.n 39ace4 │ │ │ │ + bls.n 39ad14 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bge.n 39add0 │ │ │ │ + bge.n 39ae00 │ │ │ │ lsls r2, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w r0, [r0, #1044] @ 0x414 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ @@ -412483,49 +412486,49 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (39ad8c ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 732a74 │ │ │ │ + bl 732a7c │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 732a74 │ │ │ │ + bl 732a7c │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ orn r0, r8, #208 @ 0xd0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r8, r1 │ │ │ │ ldr r4, [pc, #152] @ (39ae40 ) │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr r2, [pc, #148] @ (39ae44 ) │ │ │ │ ldr r1, [pc, #152] @ (39ae48 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r1, [pc, #136] @ (39ae4c ) │ │ │ │ adds r4, #24 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r7, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #128] @ (39ae50 ) │ │ │ │ movs r3, #98 @ 0x62 │ │ │ │ mov r0, r6 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #124] @ (39ae54 ) │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 39ae20 │ │ │ │ ldr r2, [r7, #104] @ 0x68 │ │ │ │ @@ -412558,33 +412561,33 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r3, r2, #16 │ │ │ │ bpl.n 39ade2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #40] @ (39ae60 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 39ade2 │ │ │ │ - adds r0, #140 @ 0x8c │ │ │ │ + adds r0, #164 @ 0xa4 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - bls.n 39ae6c │ │ │ │ + bls.n 39ae9c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bls.n 39ad58 │ │ │ │ + bls.n 39ad88 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bls.n 39ae7c │ │ │ │ + bls.n 39aeac │ │ │ │ lsls r2, r2, #1 │ │ │ │ udf #100 @ 0x64 │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r3, #6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 39aebc │ │ │ │ + bls.n 39aeec │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #128] @ (39aef4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -412593,72 +412596,72 @@ │ │ │ │ ldr r1, [pc, #128] @ (39aefc ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ add.w r1, r4, #60 @ 0x3c │ │ │ │ ldr r2, [pc, #108] @ (39af00 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #104] @ (39af04 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #92] @ (39af08 ) │ │ │ │ ldr r1, [pc, #96] @ (39af0c ) │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r1, [pc, #80] @ (39af10 ) │ │ │ │ add.w r2, r0, #100 @ 0x64 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ str r1, [r5, #72] @ 0x48 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r1, r3 │ │ │ │ ldr r2, [pc, #68] @ (39af14 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 73052c │ │ │ │ + bl 730534 │ │ │ │ ldr r3, [pc, #64] @ (39af18 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - cmp r7, #192 @ 0xc0 │ │ │ │ + cmp r7, #216 @ 0xd8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - bls.n 39af50 │ │ │ │ + bls.n 39af80 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - movs r5, #78 @ 0x4e │ │ │ │ + movs r5, #102 @ 0x66 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bls.n 39af60 │ │ │ │ - lsls r0, r2, #1 │ │ │ │ bls.n 39af90 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - bhi.n 39af38 │ │ │ │ + bls.n 39afc0 │ │ │ │ + lsls r0, r2, #1 │ │ │ │ + bhi.n 39af68 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bhi.n 39ae20 │ │ │ │ + bhi.n 39ae50 │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsls r5, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r4, #6 │ │ │ │ movs r0, r0 │ │ │ │ vqadd.s8 q0, q8, q0 │ │ │ │ ldr r1, [pc, #8] @ (39af28 ) │ │ │ │ @@ -412762,17 +412765,17 @@ │ │ │ │ b.n 39afb4 │ │ │ │ ldr.w r3, [r0, #1048] @ 0x418 │ │ │ │ subs r3, #1 │ │ │ │ str.w r3, [r0, #1048] @ 0x418 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ b.n 39afac │ │ │ │ nop │ │ │ │ - cmp r6, #180 @ 0xb4 │ │ │ │ + cmp r6, #204 @ 0xcc │ │ │ │ lsls r6, r4, #1 │ │ │ │ - cmp r6, #120 @ 0x78 │ │ │ │ + cmp r6, #144 @ 0x90 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr.w r3, [r0, #1008] @ 0x3f0 │ │ │ │ mov r2, r0 │ │ │ │ mov.w ip, #250 @ 0xfa │ │ │ │ subs r3, #2 │ │ │ │ uxtb r3, r3 │ │ │ │ str.w r3, [r0, #1008] @ 0x3f0 │ │ │ │ @@ -412791,45 +412794,45 @@ │ │ │ │ it eq │ │ │ │ moveq r3, #0 │ │ │ │ strb.w r1, [ip, #752] @ 0x2f0 │ │ │ │ add.w ip, r0, #2 │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r2, #1028] @ 0x404 │ │ │ │ strd r3, ip, [r2, #1016] @ 0x3f8 │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r8, r1 │ │ │ │ ldr r4, [pc, #148] @ (39b120 ) │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr r2, [pc, #144] @ (39b124 ) │ │ │ │ ldr r1, [pc, #148] @ (39b128 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r1, [pc, #132] @ (39b12c ) │ │ │ │ adds r4, #140 @ 0x8c │ │ │ │ movs r3, #79 @ 0x4f │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r5, [pc, #128] @ (39b130 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ add r5, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [pc, #116] @ (39b134 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 39b0fe │ │ │ │ ldr r3, [r7, #104] @ 0x68 │ │ │ │ cbz r3, 39b0d0 │ │ │ │ @@ -412861,34 +412864,34 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 39b0c6 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #40] @ (39b140 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 39b0c6 │ │ │ │ nop │ │ │ │ - cmp r5, #168 @ 0xa8 │ │ │ │ + cmp r5, #192 @ 0xc0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - bvs.n 39b184 │ │ │ │ + bvs.n 39b1b4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bvs.n 39b070 │ │ │ │ + bvs.n 39b0a0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bvs.n 39b1a4 │ │ │ │ + bvs.n 39b1d4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ blt.n 39b040 │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r7, r2] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 39b208 │ │ │ │ + bvs.n 39b238 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #88] @ (39b1ac ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -412897,25 +412900,25 @@ │ │ │ │ ldr r1, [pc, #88] @ (39b1b4 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #72] @ (39b1b8 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #72] @ (39b1bc ) │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #56] @ (39b1c0 ) │ │ │ │ ldr r3, [pc, #60] @ (39b1c4 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r3, [r0, #56] @ 0x38 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ @@ -412924,23 +412927,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cmp r4, #224 @ 0xe0 │ │ │ │ + cmp r4, #248 @ 0xf8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - bvs.n 39b248 │ │ │ │ + bvs.n 39b278 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - movs r2, #110 @ 0x6e │ │ │ │ + movs r2, #134 @ 0x86 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bvs.n 39b260 │ │ │ │ + bvs.n 39b290 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - bvs.n 39b294 │ │ │ │ + bvs.n 39b0c4 │ │ │ │ lsls r0, r2, #1 │ │ │ │ lsls r5, r2, #9 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -412953,72 +412956,72 @@ │ │ │ │ ldr r1, [pc, #128] @ (39b260 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ add.w r1, r4, #60 @ 0x3c │ │ │ │ ldr r2, [pc, #108] @ (39b264 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #104] @ (39b268 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #92] @ (39b26c ) │ │ │ │ ldr r1, [pc, #96] @ (39b270 ) │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r1, [pc, #80] @ (39b274 ) │ │ │ │ add.w r2, r0, #100 @ 0x64 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ str r1, [r5, #72] @ 0x48 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r1, r3 │ │ │ │ ldr r2, [pc, #68] @ (39b278 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 73052c │ │ │ │ + bl 730534 │ │ │ │ ldr r3, [pc, #64] @ (39b27c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #252 @ 0xfc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - cmp r4, #92 @ 0x5c │ │ │ │ + cmp r4, #116 @ 0x74 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - bpl.n 39b1ec │ │ │ │ + bpl.n 39b21c │ │ │ │ lsls r0, r2, #1 │ │ │ │ - movs r1, #234 @ 0xea │ │ │ │ + movs r2, #2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bpl.n 39b1fc │ │ │ │ - lsls r0, r2, #1 │ │ │ │ bpl.n 39b22c │ │ │ │ lsls r0, r2, #1 │ │ │ │ - bmi.n 39b1d4 │ │ │ │ + bpl.n 39b25c │ │ │ │ + lsls r0, r2, #1 │ │ │ │ + bmi.n 39b204 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bpl.n 39b2bc │ │ │ │ + bpl.n 39b2ec │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldc2l 15, cr15, [r1], #1020 @ 0x3fc │ │ │ │ @ instruction: 0xfb59ffff │ │ │ │ @ instruction: 0xeb9c00d0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -413029,31 +413032,31 @@ │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r1, [pc, #52] @ (39b2d0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r0, [r0, #1016] @ 0x3f8 │ │ │ │ adds r0, #1 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - cmp r3, #162 @ 0xa2 │ │ │ │ + cmp r3, #186 @ 0xba │ │ │ │ lsls r6, r4, #1 │ │ │ │ - bmi.n 39b318 │ │ │ │ + bmi.n 39b348 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bmi.n 39b208 │ │ │ │ + bmi.n 39b238 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 39b310 │ │ │ │ sub sp, #12 │ │ │ │ @@ -413061,25 +413064,25 @@ │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r1, [pc, #40] @ (39b318 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r0, #1028] @ 0x404 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 73058c │ │ │ │ - cmp r3, #78 @ 0x4e │ │ │ │ + b.w 730594 │ │ │ │ + cmp r3, #102 @ 0x66 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - bcc.n 39b2b8 │ │ │ │ + bcc.n 39b2e8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bmi.n 39b3a8 │ │ │ │ + bmi.n 39b3d8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #168] @ 39b3d4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -413089,15 +413092,15 @@ │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #160] @ (39b3dc ) │ │ │ │ add.w ip, ip, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ cmp r4, #2 │ │ │ │ it eq │ │ │ │ streq.w r4, [r5, #1040] @ 0x410 │ │ │ │ ldr.w r3, [r0, #1016] @ 0x3f8 │ │ │ │ ldr.w r1, [r0, #1008] @ 0x3f0 │ │ │ │ adds r2, r3, #1 │ │ │ │ it eq │ │ │ │ @@ -413142,19 +413145,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - cmp r3, #6 │ │ │ │ + cmp r3, #30 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - bcc.n 39b2e8 │ │ │ │ + bcc.n 39b318 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bcc.n 39b3d4 │ │ │ │ + bmi.n 39b404 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #88] @ 39b448 │ │ │ │ sub sp, #12 │ │ │ │ @@ -413162,15 +413165,15 @@ │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r1, [pc, #84] @ (39b450 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ vldr d7, [pc, #48] @ 39b440 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r0, #1024] @ 0x400 │ │ │ │ movs r3, #0 │ │ │ │ vstr d7, [r0, #1008] @ 0x3f0 │ │ │ │ strd r2, r3, [r0, #1016] @ 0x3f8 │ │ │ │ @@ -413181,19 +413184,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - cmp r2, #66 @ 0x42 │ │ │ │ + cmp r2, #90 @ 0x5a │ │ │ │ lsls r6, r4, #1 │ │ │ │ - bcs.n 39b3d8 │ │ │ │ + bcs.n 39b408 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bcc.n 39b4c8 │ │ │ │ + bcc.n 39b4f8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #68] @ (39b4a8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -413202,40 +413205,40 @@ │ │ │ │ ldr r1, [pc, #68] @ (39b4b0 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #48] @ (39b4b4 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #48] @ (39b4b8 ) │ │ │ │ adds r4, #168 @ 0xa8 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movs r2, #1 │ │ │ │ addw r1, r5, #1028 @ 0x404 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 32b68c │ │ │ │ nop │ │ │ │ - cmp r1, #208 @ 0xd0 │ │ │ │ + cmp r1, #232 @ 0xe8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - bcs.n 39b554 │ │ │ │ + bcs.n 39b584 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bcs.n 39b43c │ │ │ │ + bcs.n 39b46c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bcc.n 39b500 │ │ │ │ + bcc.n 39b530 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - subs r0, r1, #5 │ │ │ │ + subs r0, r4, #5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #216] @ 39b5a4 │ │ │ │ sub sp, #16 │ │ │ │ @@ -413245,15 +413248,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #204] @ (39b5b0 ) │ │ │ │ mov r4, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #200] @ (39b5b4 ) │ │ │ │ add r5, pc │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 39b520 │ │ │ │ @@ -413296,21 +413299,21 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 39b510 │ │ │ │ ldr r0, [pc, #96] @ (39b5c4 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 39b510 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #84] @ (39b5c8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r1, [r6, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r2, #1 │ │ │ │ str.w r2, [r4, #1032] @ 0x408 │ │ │ │ movs r2, #2 │ │ │ │ str.w r2, [r4, #1040] @ 0x410 │ │ │ │ movs r2, #0 │ │ │ │ @@ -413318,33 +413321,33 @@ │ │ │ │ str.w r2, [r3, #1020] @ 0x3fc │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ str.w r2, [r3, #1016] @ 0x3f8 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 39b54c │ │ │ │ b.n 39b510 │ │ │ │ nop │ │ │ │ - cmp r1, #102 @ 0x66 │ │ │ │ + cmp r1, #126 @ 0x7e │ │ │ │ lsls r6, r4, #1 │ │ │ │ - bne.n 39b57c │ │ │ │ + bcs.n 39b5ac │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bcs.n 39b668 │ │ │ │ + bcs.n 39b698 │ │ │ │ lsls r2, r2, #1 │ │ │ │ bvc.n 39b654 │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r1, #9] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r4, [r3, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 39b644 │ │ │ │ + bcs.n 39b674 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bcs.n 39b5fc │ │ │ │ + bcs.n 39b62c │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #156] @ 39b678 │ │ │ │ sub sp, #12 │ │ │ │ @@ -413352,15 +413355,15 @@ │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r1, [pc, #152] @ (39b680 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #156 @ 0x9c │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r3, [r0, #1016] @ 0x3f8 │ │ │ │ ldr.w r1, [r0, #1008] @ 0x3f0 │ │ │ │ adds r2, r3, #1 │ │ │ │ it eq │ │ │ │ moveq r3, #0 │ │ │ │ beq.n 39b612 │ │ │ │ subs r3, r3, r1 │ │ │ │ @@ -413402,19 +413405,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - cmp r0, #86 @ 0x56 │ │ │ │ + cmp r0, #110 @ 0x6e │ │ │ │ lsls r6, r4, #1 │ │ │ │ - beq.n 39b638 │ │ │ │ + beq.n 39b668 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bne.n 39b720 │ │ │ │ + bne.n 39b750 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #288] @ 39b7b4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -413425,15 +413428,15 @@ │ │ │ │ add.w r4, ip, #156 @ 0x9c │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #276] @ (39b7c0 ) │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [pc, #268] @ (39b7c4 ) │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 39b792 │ │ │ │ @@ -413481,15 +413484,15 @@ │ │ │ │ moveq r2, #0 │ │ │ │ ldr.w r0, [r6, #1028] @ 0x404 │ │ │ │ movs r1, #1 │ │ │ │ str.w r2, [r6, #1012] @ 0x3f4 │ │ │ │ str.w r3, [r6, #1020] @ 0x3fc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ adds r2, #1 │ │ │ │ bge.n 39b6fe │ │ │ │ ldr.w r2, [r6, #1012] @ 0x3f4 │ │ │ │ adds r3, #1 │ │ │ │ adds r1, r6, r2 │ │ │ │ cmp r2, #255 @ 0xff │ │ │ │ add.w r2, r2, #1 │ │ │ │ @@ -413504,15 +413507,15 @@ │ │ │ │ it eq │ │ │ │ moveq r2, #0 │ │ │ │ strb.w r0, [r1, #752] @ 0x2f0 │ │ │ │ movs r1, #1 │ │ │ │ str.w r3, [r6, #1020] @ 0x3fc │ │ │ │ ldr.w r0, [r6, #1028] @ 0x404 │ │ │ │ str.w r2, [r6, #1012] @ 0x3f4 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ b.n 39b6f8 │ │ │ │ ldr r3, [pc, #56] @ (39b7cc ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 39b6c2 │ │ │ │ ldr r3, [pc, #48] @ (39b7d0 ) │ │ │ │ @@ -413520,33 +413523,33 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 39b6c2 │ │ │ │ ldr r0, [pc, #44] @ (39b7d4 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 39b6c2 │ │ │ │ - movs r7, #158 @ 0x9e │ │ │ │ + movs r7, #182 @ 0xb6 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - beq.n 39b7f4 │ │ │ │ + beq.n 39b824 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - beq.n 39b6e0 │ │ │ │ + beq.n 39b710 │ │ │ │ lsls r2, r2, #1 │ │ │ │ bpl.n 39b6d0 │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #90 @ 0x5a │ │ │ │ + movs r7, #114 @ 0x72 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r4, [pc, #1008] @ (39bbc0 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 39b810 │ │ │ │ + beq.n 39b840 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w r3, [r0, #1032] @ 0x408 │ │ │ │ sub sp, #28 │ │ │ │ @@ -413718,15 +413721,15 @@ │ │ │ │ str r7, [sp, #0] │ │ │ │ ldr r0, [pc, #868] @ (39bcfc ) │ │ │ │ ldr.w r1, [r4, #1036] @ 0x40c │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldrb.w ip, [r6, #4] │ │ │ │ ldr.w r3, [r4, #1052] @ 0x41c │ │ │ │ ldr.w r1, [r4, #1040] @ 0x410 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ b.n 39b858 │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -413738,15 +413741,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #21 │ │ │ │ bpl.w 39b7f4 │ │ │ │ mov r1, r2 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 39b7f4 │ │ │ │ movs r1, #225 @ 0xe1 │ │ │ │ mov r0, r4 │ │ │ │ bl 39b684 │ │ │ │ movs r1, #29 │ │ │ │ mov r0, r4 │ │ │ │ @@ -414041,47 +414044,47 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #432 @ 0x1b0 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ bmi.n 39bd68 │ │ │ │ lsls r2, r4, #3 │ │ │ │ - movs r6, #10 │ │ │ │ + movs r6, #34 @ 0x22 │ │ │ │ lsls r6, r4, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r5, #80] @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r1, #92] @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6, #27 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7!, {r2, r4, r5, r6} │ │ │ │ + ldmia r7, {r2, r3, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldrsh r4, [r4, r3] │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6!, {r1, r7} │ │ │ │ + ldmia r6!, {r1, r3, r4, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r6!, {r1, r4, r5, r7} │ │ │ │ + ldmia r6, {r1, r3, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r5!, {r4, r6, r7} │ │ │ │ + ldmia r5, {r3, r5, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r1, #128 @ 0x80 │ │ │ │ + movs r1, #152 @ 0x98 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldmia r3, {r1, r2, r3, r5} │ │ │ │ + ldmia r3!, {r1, r2, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r3, {r3, r4, r5} │ │ │ │ + ldmia r3!, {r4, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #600] @ (39bf80 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -414091,15 +414094,15 @@ │ │ │ │ ldr r1, [pc, #600] @ (39bf88 ) │ │ │ │ adds r4, #156 @ 0x9c │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #592] @ (39bf8c ) │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w ip, [r0, #1020] @ 0x3fc │ │ │ │ ldrb.w r3, [r4, #1036] @ 0x40c │ │ │ │ add r6, pc │ │ │ │ rsb r2, ip, #16 │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, #3 │ │ │ │ @@ -414197,15 +414200,15 @@ │ │ │ │ moveq r1, #0 │ │ │ │ strb.w r9, [lr, #752] @ 0x2f0 │ │ │ │ str.w ip, [r0, #1020] @ 0x3fc │ │ │ │ str.w r1, [r0, #1012] @ 0x3f4 │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r0, #1028] @ 0x404 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldr r1, [pc, #280] @ (39bf90 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 39bf4c │ │ │ │ ldr.w r1, [r4, #1040] @ 0x410 │ │ │ │ @@ -414289,33 +414292,33 @@ │ │ │ │ bpl.n 39be80 │ │ │ │ ldr r0, [pc, #56] @ (39bf9c ) │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r4 │ │ │ │ str.w r9, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 39be80 │ │ │ │ ... │ │ │ │ - movs r1, #16 │ │ │ │ + movs r1, #40 @ 0x28 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldmia r1, {r1, r2, r3, r7} │ │ │ │ + ldmia r1, {r1, r2, r5, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r2, {r2} │ │ │ │ + ldmia r2, {r2, r3, r4} │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldmia r6, {r2, r4, r5, r6, r7} │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r7, #36] @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1, {r1, r4, r5} │ │ │ │ + ldmia r1, {r1, r3, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldrb.w r3, [r0, #1032] @ 0x408 │ │ │ │ lsls r2, r3, #26 │ │ │ │ bpl.n 39c00a │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -414408,15 +414411,15 @@ │ │ │ │ it eq │ │ │ │ moveq r0, #0 │ │ │ │ strb.w r1, [ip, #752] @ 0x2f0 │ │ │ │ movs r1, #1 │ │ │ │ str.w r0, [r3, #1012] @ 0x3f4 │ │ │ │ str.w r2, [r3, #1020] @ 0x3fc │ │ │ │ ldr.w r0, [r3, #1028] @ 0x404 │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ nop │ │ │ │ │ │ │ │ 0039c0a4 : │ │ │ │ push {lr} │ │ │ │ mov r3, r0 │ │ │ │ ldr.w lr, [r0, #1020] @ 0x3fc │ │ │ │ sub.w r0, lr, #17 │ │ │ │ @@ -414445,15 +414448,15 @@ │ │ │ │ strb.w r2, [r1, #752] @ 0x2f0 │ │ │ │ add.w r2, lr, #2 │ │ │ │ str.w ip, [r3, #1012] @ 0x3f4 │ │ │ │ str.w r2, [r3, #1020] @ 0x3fc │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r3, #1028] @ 0x404 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ │ │ │ │ 0039c10c : │ │ │ │ push {r4, lr} │ │ │ │ mov r4, r3 │ │ │ │ mov ip, r0 │ │ │ │ ldr.w r3, [r0, #1020] @ 0x3fc │ │ │ │ sub.w r0, r3, #17 │ │ │ │ @@ -414492,15 +414495,15 @@ │ │ │ │ strb.w r4, [r2, #752] @ 0x2f0 │ │ │ │ adds r3, #3 │ │ │ │ str.w lr, [ip, #1012] @ 0x3f4 │ │ │ │ str.w r3, [ip, #1020] @ 0x3fc │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [ip, #1028] @ 0x404 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ nop │ │ │ │ │ │ │ │ 0039c194 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov ip, r0 │ │ │ │ ldr r5, [sp, #12] │ │ │ │ ldr.w r0, [r0, #1020] @ 0x3fc │ │ │ │ @@ -414533,15 +414536,15 @@ │ │ │ │ strb.w r5, [ip, #752] @ 0x2f0 │ │ │ │ adds r3, r0, #4 │ │ │ │ str.w r2, [ip, #1012] @ 0x3f4 │ │ │ │ str.w r3, [ip, #1020] @ 0x3fc │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [ip, #1028] @ 0x404 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ movs r2, #2 │ │ │ │ strb.w r3, [ip, #752] @ 0x2f0 │ │ │ │ strb.w r5, [ip, #753] @ 0x2f1 │ │ │ │ b.n 39c1f2 │ │ │ │ strb.w r2, [ip, #752] @ 0x2f0 │ │ │ │ movs r2, #3 │ │ │ │ strb.w r3, [ip, #753] @ 0x2f1 │ │ │ │ @@ -414599,24 +414602,24 @@ │ │ │ │ cmp r1, r0 │ │ │ │ ldr.w r0, [r3, #1028] @ 0x404 │ │ │ │ itt eq │ │ │ │ moveq.w r1, #4294967295 @ 0xffffffff │ │ │ │ streq.w r1, [r3, #1016] @ 0x3f8 │ │ │ │ movs r1, #0 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr.w r1, [r3, #1020] @ 0x3fc │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 39c272 │ │ │ │ ldr.w r0, [r3, #1028] @ 0x404 │ │ │ │ movs r1, #1 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ mov r0, r2 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -414632,27 +414635,27 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 39c25c │ │ │ │ ldr r0, [pc, #32] @ (39c320 ) │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 39c25c │ │ │ │ nop │ │ │ │ ldmia r1, {r1, r3, r5, r6, r7} │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r2, r3, r6, r7} │ │ │ │ + stmia r5!, {r2, r5, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 0039c324 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -414665,15 +414668,15 @@ │ │ │ │ adds r4, #156 @ 0x9c │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #720] @ (39c61c ) │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [pc, #716] @ (39c620 ) │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r8, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -414722,15 +414725,15 @@ │ │ │ │ moveq r3, #0 │ │ │ │ strb.w r0, [r2, #752] @ 0x2f0 │ │ │ │ str.w r3, [r4, #1016] @ 0x3f8 │ │ │ │ ldr.w r3, [r4, #1020] @ 0x3fc │ │ │ │ ldr.w r0, [r4, #1028] @ 0x404 │ │ │ │ add r3, r1 │ │ │ │ str.w r3, [r4, #1020] @ 0x3fc │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r4, #1024] @ 0x400 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -414793,15 +414796,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 39c364 │ │ │ │ ldr r0, [pc, #400] @ (39c630 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 39c364 │ │ │ │ ldr.w r3, [r4, #1008] @ 0x3f0 │ │ │ │ movs r0, #254 @ 0xfe │ │ │ │ b.n 39c3c2 │ │ │ │ ldr.w r3, [r4, #1008] @ 0x3f0 │ │ │ │ movs r0, #254 @ 0xfe │ │ │ │ movs r1, #1 │ │ │ │ @@ -414817,15 +414820,15 @@ │ │ │ │ str.w r3, [r4, #1016] @ 0x3f8 │ │ │ │ ldr.w r0, [r4, #1028] @ 0x404 │ │ │ │ ldr.w r3, [r4, #1020] @ 0x3fc │ │ │ │ add r3, r1 │ │ │ │ str.w r3, [r4, #1020] @ 0x3fc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ ldr.w r3, [r4, #1008] @ 0x3f0 │ │ │ │ movs r0, #250 @ 0xfa │ │ │ │ str.w r6, [r4, #1024] @ 0x400 │ │ │ │ b.n 39c4ba │ │ │ │ ldr r3, [pc, #312] @ (39c634 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -414836,15 +414839,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 39c3b2 │ │ │ │ ldr r0, [pc, #292] @ (39c638 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 39c3b2 │ │ │ │ mov r0, r7 │ │ │ │ bl 39b4bc │ │ │ │ movs r1, #1 │ │ │ │ str.w r1, [r7, #1032] @ 0x408 │ │ │ │ movs r0, #250 @ 0xfa │ │ │ │ ldr.w r3, [r4, #1008] @ 0x3f0 │ │ │ │ @@ -414925,35 +414928,35 @@ │ │ │ │ cmp r3, #253 @ 0xfd │ │ │ │ add.w r3, r3, #3 │ │ │ │ it eq │ │ │ │ moveq r3, #0 │ │ │ │ strb.w r0, [r2, #752] @ 0x2f0 │ │ │ │ b.n 39c596 │ │ │ │ nop │ │ │ │ - subs r6, r7, r3 │ │ │ │ + subs r6, r2, r4 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - stmia r3!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + stmia r3!, {r1, r2, r4, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stmia r3!, {r1, r4, r5, r6, r7} │ │ │ │ + stmia r4!, {r1, r3} │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldmia r0!, {r3, r5, r6, r7} │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r6, r7 │ │ │ │ + subs r6, r1, r0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r2, [pc, #928] @ (39c9cc ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r6} │ │ │ │ + stmia r4!, {r3, r4, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldrsb r4, [r3, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r2, r3, r7} │ │ │ │ + stmia r2!, {r2, r5, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 0039c63c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -414984,26 +414987,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 39c660 │ │ │ │ ldr r0, [pc, #28] @ (39c6ac ) │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 39c660 │ │ │ │ stmia r5!, {r3, r5, r6, r7} │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r1, r4, r5, r6} │ │ │ │ + stmia r2!, {r1, r3, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 0039c6b0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -415024,15 +415027,15 @@ │ │ │ │ add r2, pc │ │ │ │ str.w ip, [r4, #1040] @ 0x410 │ │ │ │ add r1, pc │ │ │ │ adds r0, #168 @ 0xa8 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 39bfa0 │ │ │ │ ldr r3, [pc, #52] @ (39c730 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -415041,32 +415044,32 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 39c6ce │ │ │ │ ldr r0, [pc, #40] @ (39c738 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 39c6ce │ │ │ │ nop │ │ │ │ stmia r5!, {r1, r2, r4, r5, r6} │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r4, #29 │ │ │ │ + asrs r6, r7, #29 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - stmia r0!, {r1, r2, r3, r6, r7} │ │ │ │ + stmia r0!, {r1, r2, r5, r6, r7} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - lsrs r0, r6, #19 │ │ │ │ + lsrs r0, r1, #20 │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r4, r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r1, r2, r3, r4} │ │ │ │ + stmia r2!, {r1, r2, r4, r5} │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 0039c73c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -415079,15 +415082,15 @@ │ │ │ │ add.w r4, ip, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr.w r5, [pc, #1104] @ 39cbb8 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r2, [pc, #1096] @ 39cbbc │ │ │ │ add r5, pc │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 39c910 │ │ │ │ @@ -415134,15 +415137,15 @@ │ │ │ │ ldrb.w r4, [r4, #1036] @ 0x40c │ │ │ │ strb.w r4, [r3, #754] @ 0x2f2 │ │ │ │ strh.w r5, [r3, #752] @ 0x2f0 │ │ │ │ str.w r2, [r3, #1012] @ 0x3f4 │ │ │ │ str.w r2, [r3, #1020] @ 0x3fc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ strb.w r6, [r4, #1033] @ 0x409 │ │ │ │ ldr.w r2, [r3, #1020] @ 0x3fc │ │ │ │ sub.w r1, r2, #17 │ │ │ │ adds r1, #1 │ │ │ │ blt.n 39c8e0 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ str.w r2, [r3, #1024] @ 0x400 │ │ │ │ @@ -415221,15 +415224,15 @@ │ │ │ │ add.w r4, r0, r1 │ │ │ │ str.w r2, [r3, #1020] @ 0x3fc │ │ │ │ it eq │ │ │ │ moveq r4, #0 │ │ │ │ ldr.w r0, [r3, #1028] @ 0x404 │ │ │ │ str.w r4, [r3, #1012] @ 0x3f4 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 39c82c │ │ │ │ ldr r2, [pc, #684] @ (39cbc0 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 39c784 │ │ │ │ @@ -415239,15 +415242,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 39c784 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #664] @ (39cbc8 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 39c784 │ │ │ │ cmp r6, #80 @ 0x50 │ │ │ │ itt eq │ │ │ │ moveq r2, #3 │ │ │ │ strbeq.w r2, [r4, #1036] @ 0x40c │ │ │ │ b.n 39c8ce │ │ │ │ @@ -415435,49 +415438,49 @@ │ │ │ │ it eq │ │ │ │ moveq r0, #0 │ │ │ │ strb.w r5, [r1, #752] @ 0x2f0 │ │ │ │ movs r1, #1 │ │ │ │ str.w r0, [r3, #1012] @ 0x3f4 │ │ │ │ str.w r2, [r3, #1020] @ 0x3fc │ │ │ │ ldr.w r0, [r3, #1028] @ 0x404 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ b.n 39ca92 │ │ │ │ movs r4, #3 │ │ │ │ strb.w r6, [r3, #752] @ 0x2f0 │ │ │ │ strb.w ip, [r3, #753] @ 0x2f1 │ │ │ │ strb.w r5, [r3, #754] @ 0x2f2 │ │ │ │ b.n 39cb08 │ │ │ │ add r0, r3 │ │ │ │ cmp r1, #252 @ 0xfc │ │ │ │ add.w r4, r1, #4 │ │ │ │ it eq │ │ │ │ moveq r4, #0 │ │ │ │ strb.w r5, [r0, #752] @ 0x2f0 │ │ │ │ b.n 39cb08 │ │ │ │ nop │ │ │ │ - asrs r2, r4, #27 │ │ │ │ + asrs r2, r7, #27 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - itt vs │ │ │ │ - lslvs r2, r2, #1 │ │ │ │ - itee le @ unpredictable │ │ │ │ - lslle r2, r2, #1 │ │ │ │ - stmiagt r4!, {r1, r2, r6, r7} │ │ │ │ - lslgt r2, r4, #3 │ │ │ │ + itt vc │ │ │ │ + lslvc r2, r2, #1 │ │ │ │ + itet al @ unpredictable │ │ │ │ + lslal r2, r2, #1 │ │ │ │ + stmia r4!, {r1, r2, r6, r7} │ │ │ │ + lslal r2, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r2, r3, r4} │ │ │ │ + stmia r0!, {r2, r4, r5} │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r0, [pc, #8] @ (39cbd8 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 732a90 │ │ │ │ + b.w 732a98 │ │ │ │ nop │ │ │ │ bmi.n 39cc84 │ │ │ │ lsls r0, r2, #3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -415488,15 +415491,15 @@ │ │ │ │ ldr r1, [pc, #128] @ (39cc74 ) │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #26 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #752] @ 0x2f0 │ │ │ │ cbz r0, 39cc40 │ │ │ │ movs r1, #4 │ │ │ │ blx 28b7f4 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ @@ -415517,63 +415520,63 @@ │ │ │ │ add.w r3, r6, #20 │ │ │ │ ldr r1, [pc, #56] @ (39cc80 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - asrs r4, r4, #16 │ │ │ │ + asrs r4, r7, #16 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - itet cs │ │ │ │ - lslcs r2, r2, #1 │ │ │ │ - itee mi @ unpredictable │ │ │ │ + ittt mi │ │ │ │ lslmi r2, r2, #1 │ │ │ │ - bcc.n 39cc60 @ unpredictable │ │ │ │ - lslpl r0, r2, #3 │ │ │ │ - itee cc │ │ │ │ - lslcc r2, r2, #1 │ │ │ │ - itee eq @ unpredictable │ │ │ │ - lsleq r2, r2, #1 │ │ │ │ - pushne {r4, r5, r6, lr} │ │ │ │ - movne.w ip, #4096 @ 0x1000 │ │ │ │ + itte vs @ unpredictable │ │ │ │ + lslvs r2, r2, #1 │ │ │ │ + bcc.n 39cc60 @ unpredictable │ │ │ │ + lslvc r0, r2, #3 │ │ │ │ + itet mi │ │ │ │ + lslmi r2, r2, #1 │ │ │ │ + itte cs @ unpredictable │ │ │ │ + lslcs r2, r2, #1 │ │ │ │ + pushcs {r4, r5, r6, lr} │ │ │ │ + movcc.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #88] @ (39ccec ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #88] @ (39ccf0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (39ccf4 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #72] @ (39ccf8 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #72] @ (39ccfc ) │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ ldr r4, [pc, #60] @ (39cd00 ) │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [pc, #60] @ (39cd04 ) │ │ │ │ ldr r2, [pc, #60] @ (39cd08 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #60] @ (39cd0c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ @@ -415581,25 +415584,25 @@ │ │ │ │ add r1, pc │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [r5, #72] @ 0x48 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72dfb4 │ │ │ │ + b.w 72dfbc │ │ │ │ nop │ │ │ │ - asrs r4, r7, #13 │ │ │ │ + asrs r4, r2, #14 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - cbnz r2, 39cd36 │ │ │ │ + cbnz r2, 39cd3c │ │ │ │ lsls r0, r2, #1 │ │ │ │ - lsls r6, r5, #28 │ │ │ │ + lsls r6, r0, #29 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cbnz r2, 39cd40 │ │ │ │ + cbnz r2, 39cd46 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - cbnz r2, 39cd4a │ │ │ │ + cbnz r2, 39cd50 │ │ │ │ lsls r0, r2, #1 │ │ │ │ vmaxnm.f32 , , │ │ │ │ bcc.n 39cdb4 │ │ │ │ lsls r0, r2, #3 │ │ │ │ lsls r1, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r0, #4 │ │ │ │ @@ -415613,51 +415616,51 @@ │ │ │ │ ldr r2, [pc, #36] @ (39cd4c ) │ │ │ │ movs r3, #26 │ │ │ │ ldr r1, [pc, #36] @ (39cd50 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r0, [r0, #760] @ 0x2f8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28b960 │ │ │ │ nop │ │ │ │ - asrs r6, r5, #11 │ │ │ │ + asrs r6, r0, #12 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - pop {r2, r4, r5, r6, r7, pc} │ │ │ │ + bkpt 0x000c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bkpt 0x0016 │ │ │ │ + bkpt 0x002e │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #40] @ 39cd90 │ │ │ │ ldr r2, [pc, #40] @ (39cd94 ) │ │ │ │ movs r3, #26 │ │ │ │ ldr r1, [pc, #40] @ (39cd98 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r2, [r0, #752] @ 0x2f0 │ │ │ │ ldr.w r0, [r0, #764] @ 0x2fc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28d488 │ │ │ │ - asrs r2, r5, #10 │ │ │ │ + asrs r2, r0, #11 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - pop {r4, r5, r7, pc} │ │ │ │ + pop {r3, r6, r7, pc} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - pop {r1, r4, r6, r7, pc} │ │ │ │ + pop {r1, r3, r5, r6, r7, pc} │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r2 │ │ │ │ @@ -415665,15 +415668,15 @@ │ │ │ │ movs r3, #26 │ │ │ │ ldr r1, [pc, #116] @ (39ce28 ) │ │ │ │ ldr r2, [pc, #116] @ (39ce2c ) │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r7, [r6, #4] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ bl 2ca0d8 │ │ │ │ ldr.w r2, [r5, #752] @ 0x2f0 │ │ │ │ cbz r2, 39ce10 │ │ │ │ mov r6, r0 │ │ │ │ @@ -415692,43 +415695,43 @@ │ │ │ │ cmp r0, r1 │ │ │ │ beq.n 39cdd8 │ │ │ │ strb r1, [r3, r4] │ │ │ │ ldr.w r3, [r5, #756] @ 0x2f4 │ │ │ │ ldrb r1, [r7, #4] │ │ │ │ ldr.w r0, [r3, r4, lsl #2] │ │ │ │ adds r4, #1 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldr.w r2, [r5, #752] @ 0x2f0 │ │ │ │ cmp r2, r4 │ │ │ │ bhi.n 39cdde │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - asrs r2, r4, #9 │ │ │ │ + asrs r2, r7, #9 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - pop {r4, r7, pc} │ │ │ │ + pop {r3, r5, r7, pc} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - pop {r2, r5, r6, pc} │ │ │ │ + pop {r2, r3, r4, r5, r6, pc} │ │ │ │ lsls r2, r2, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (39ce48 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ bcs.n 39cf18 │ │ │ │ lsls r0, r2, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -415737,31 +415740,31 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #136] @ (39ceec ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #124] @ (39cef0 ) │ │ │ │ ldr r1, [pc, #124] @ (39cef4 ) │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r1, [pc, #108] @ (39cef8 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 72dfb4 │ │ │ │ + bl 72dfbc │ │ │ │ ldr r3, [pc, #100] @ (39cefc ) │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #96] @ (39cf00 ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ orr.w r2, r2, #16 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ @@ -415787,23 +415790,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - asrs r0, r1, #8 │ │ │ │ + asrs r0, r4, #8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - cbnz r6, 39cefc │ │ │ │ + cbnz r6, 39cf02 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - lsls r2, r5, #21 │ │ │ │ + lsls r2, r0, #22 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [sp, #864] @ 0x360 │ │ │ │ + ldr r0, [sp, #960] @ 0x3c0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r0, [sp, #976] @ 0x3d0 │ │ │ │ + ldr r1, [sp, #48] @ 0x30 │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsrs r4, r5, #31 │ │ │ │ lsls r7, r3, #3 │ │ │ │ bcs.n 39cf1c │ │ │ │ lsls r0, r2, #3 │ │ │ │ lsls r7, r7, #29 │ │ │ │ movs r0, r0 │ │ │ │ @@ -415830,30 +415833,30 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r3, r0 │ │ │ │ ldrb r2, [r4, #0] │ │ │ │ mov r0, r5 │ │ │ │ strb.w r2, [r3, #328] @ 0x148 │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ strb.w r2, [r3, #329] @ 0x149 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 71e794 │ │ │ │ + b.w 71e79c │ │ │ │ nop │ │ │ │ - asrs r6, r6, #4 │ │ │ │ + asrs r6, r1, #5 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - pop {r2, r3, r7} │ │ │ │ + pop {r2, r5, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - pop {r1, r2, r3, r5, r7} │ │ │ │ + pop {r1, r2, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #108] @ (39cff0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -415861,15 +415864,15 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #108] @ (39cff8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r0, [r0, #336] @ 0x150 │ │ │ │ cbz r0, 39cfe0 │ │ │ │ ldrd r4, r3, [r0, #136] @ 0x88 │ │ │ │ movs r5, #0 │ │ │ │ cbz r4, 39cfc8 │ │ │ │ str.w r3, [r4, #140] @ 0x8c │ │ │ │ @@ -415891,19 +415894,19 @@ │ │ │ │ strd r2, r2, [r4, #136] @ 0x88 │ │ │ │ blx 28b964 │ │ │ │ ldr.w r0, [r6, #356] @ 0x164 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 28b960 │ │ │ │ nop │ │ │ │ - asrs r0, r4, #3 │ │ │ │ + asrs r0, r7, #3 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - pop {r1, r3, r4, r5} │ │ │ │ + pop {r1, r4, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - pop {r1, r3, r4, r6} │ │ │ │ + pop {r1, r4, r5, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #96] @ 39d06c │ │ │ │ sub sp, #8 │ │ │ │ @@ -415912,15 +415915,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (39d074 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r1, [r0, #336] @ 0x150 │ │ │ │ cbz r1, 39d05c │ │ │ │ ldrb.w r2, [r0, #328] @ 0x148 │ │ │ │ ldrb.w ip, [r0, #329] @ 0x149 │ │ │ │ b.n 39d040 │ │ │ │ ldr.w r1, [r1, #136] @ 0x88 │ │ │ │ cbz r1, 39d05c │ │ │ │ @@ -415936,45 +415939,45 @@ │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 28c438 │ │ │ │ ldr.w r2, [r0, #332] @ 0x14c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 28d488 │ │ │ │ - asrs r6, r2, #1 │ │ │ │ + asrs r6, r5, #1 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - cbnz r4, 39d0de │ │ │ │ + cbnz r4, 39d0e4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cbnz r6, 39d0ea │ │ │ │ + cbnz r6, 39d0f0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #100] @ (39d0ec ) │ │ │ │ sub sp, #16 │ │ │ │ mov r5, r0 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr r2, [pc, #92] @ (39d0f0 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #92] @ (39d0f4 ) │ │ │ │ add.w ip, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ movs r3, #24 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldrb.w r2, [r0, #368] @ 0x170 │ │ │ │ cbz r2, 39d0d8 │ │ │ │ movs r2, #0 │ │ │ │ strb.w r2, [r0, #368] @ 0x170 │ │ │ │ ldr.w r3, [r6, #216] @ 0xd8 │ │ │ │ cbz r3, 39d0d8 │ │ │ │ add sp, #16 │ │ │ │ @@ -415984,47 +415987,47 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - lsrs r2, r3, #31 │ │ │ │ + lsrs r2, r6, #31 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - cbnz r6, 39d13e │ │ │ │ + cbnz r6, 39d144 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cbnz r6, 39d14a │ │ │ │ + cbnz r6, 39d150 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #96] @ (39d168 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr r2, [pc, #88] @ (39d16c ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #88] @ (39d170 ) │ │ │ │ add.w ip, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #72] @ (39d174 ) │ │ │ │ ldr r1, [pc, #76] @ (39d178 ) │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ adds r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldrb.w r3, [r0, #100] @ 0x64 │ │ │ │ ubfx r3, r3, #2, #1 │ │ │ │ strb.w r3, [r5, #368] @ 0x170 │ │ │ │ ldr.w r3, [r6, #216] @ 0xd8 │ │ │ │ cbz r3, 39d154 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ @@ -416032,51 +416035,51 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - lsrs r2, r3, #29 │ │ │ │ + lsrs r2, r6, #29 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - hlt 0x002e │ │ │ │ + revsh r6, r0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - revsh r6, r1 │ │ │ │ + revsh r6, r4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r6, [sp, #136] @ 0x88 │ │ │ │ + str r6, [sp, #232] @ 0xe8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r6, [sp, #256] @ 0x100 │ │ │ │ + str r6, [sp, #352] @ 0x160 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #100] @ (39d1f0 ) │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr r2, [pc, #92] @ (39d1f4 ) │ │ │ │ ldr r1, [pc, #92] @ (39d1f8 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ movs r3, #24 │ │ │ │ mov r7, r0 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ lsls r3, r5, #29 │ │ │ │ bpl.n 39d1dc │ │ │ │ ldrb.w r2, [r0, #368] @ 0x170 │ │ │ │ cbnz r2, 39d1dc │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r0, #368] @ 0x170 │ │ │ │ ldr.w r3, [r7, #216] @ 0xd8 │ │ │ │ @@ -416086,79 +416089,79 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - lsrs r2, r2, #27 │ │ │ │ + lsrs r2, r5, #27 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - rev r0, r5 │ │ │ │ + rev16 r0, r0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - rev16 r2, r1 │ │ │ │ + rev16 r2, r4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #116] @ (39d284 ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r5, [pc, #116] @ (39d288 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r4, [pc, #116] @ (39d28c ) │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ add r4, pc │ │ │ │ movs r3, #24 │ │ │ │ add.w ip, r4, #52 @ 0x34 │ │ │ │ mov r2, r6 │ │ │ │ str.w ip, [sp] │ │ │ │ mov r1, r5 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #92] @ (39d290 ) │ │ │ │ ldr r1, [pc, #92] @ (39d294 ) │ │ │ │ mov r8, r0 │ │ │ │ add.w r3, r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r3, [r8, #212] @ 0xd4 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 39d268 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [r4, #344] @ 0x158 │ │ │ │ - bl 71e198 │ │ │ │ + bl 71e1a0 │ │ │ │ ldr.w r0, [r4, #348] @ 0x15c │ │ │ │ - bl 71e198 │ │ │ │ + bl 71e1a0 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 71ec18 │ │ │ │ - cbnz r2, 39d2b4 │ │ │ │ + b.w 71ec20 │ │ │ │ + cbnz r2, 39d2ba │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cbnz r4, 39d2c0 │ │ │ │ + cbnz r4, 39d2c6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r6, r1, #25 │ │ │ │ + lsrs r6, r4, #25 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - str r5, [sp, #96] @ 0x60 │ │ │ │ + str r5, [sp, #192] @ 0xc0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r5, [sp, #216] @ 0xd8 │ │ │ │ + str r5, [sp, #312] @ 0x138 │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #236] @ (39d398 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -416173,53 +416176,53 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ mov.w sl, #8 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ add.w r1, r4, #52 @ 0x34 │ │ │ │ movs r3, #24 │ │ │ │ mov r2, r6 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ mov r1, r5 │ │ │ │ add r5, sp, #12 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #24 │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ str.w r8, [sp, #12] │ │ │ │ mov r7, r0 │ │ │ │ str.w r8, [r5, #4] │ │ │ │ b.n 39d330 │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #0 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 894a54 │ │ │ │ + bl 894a5c │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r3, [r9, #220] @ 0xdc │ │ │ │ cbz r3, 39d31e │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [r7, #348] @ 0x15c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 71d6cc │ │ │ │ + bl 71d6d4 │ │ │ │ mov r0, r4 │ │ │ │ blx 28b964 │ │ │ │ ldr.w r0, [r7, #348] @ 0x15c │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ - bl 7210a4 │ │ │ │ + bl 7210ac │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 39d35e │ │ │ │ ldr r1, [r0, #12] │ │ │ │ strd r8, r8, [r5] │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 39d304 │ │ │ │ @@ -416231,15 +416234,15 @@ │ │ │ │ movs r6, #8 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ ldr r1, [r2, #4] │ │ │ │ stmia r3!, {r0, r1} │ │ │ │ b.n 39d312 │ │ │ │ ldr.w r1, [r7, #348] @ 0x15c │ │ │ │ mov r0, fp │ │ │ │ - bl 71e248 │ │ │ │ + bl 71e250 │ │ │ │ ldr r2, [pc, #64] @ (39d3ac ) │ │ │ │ ldr r3, [pc, #48] @ (39d39c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -416255,19 +416258,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cbnz r4, 39d3be │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 39d3a6 │ │ │ │ + cbnz r4, 39d3ac │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cbnz r4, 39d3b2 │ │ │ │ + cbnz r4, 39d3b8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r2, r5, #22 │ │ │ │ + lsrs r2, r0, #23 │ │ │ │ lsls r6, r4, #1 │ │ │ │ @ instruction: 0xb8d0 │ │ │ │ lsls r2, r4, #3 │ │ │ │ │ │ │ │ 0039d3b0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -416305,26 +416308,26 @@ │ │ │ │ adds r6, #12 │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr.w r3, [r4, #360] @ 0x168 │ │ │ │ cmp r3, r5 │ │ │ │ bls.n 39d4bc │ │ │ │ ldr.w r0, [r4, #344] @ 0x158 │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ - bl 7210a4 │ │ │ │ + bl 7210ac │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 39d404 │ │ │ │ subs r5, #1 │ │ │ │ bmi.n 39d444 │ │ │ │ movs r6, #12 │ │ │ │ ldr.w r3, [r4, #356] @ 0x164 │ │ │ │ movs r2, #0 │ │ │ │ ldr.w r0, [r4, #344] @ 0x158 │ │ │ │ mla r3, r6, r5, r3 │ │ │ │ ldr r1, [r3, #8] │ │ │ │ - bl 71ce5c │ │ │ │ + bl 71ce64 │ │ │ │ subs r5, #1 │ │ │ │ bcs.n 39d42c │ │ │ │ ldr r3, [pc, #252] @ (39d544 ) │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r4, #360] @ 0x168 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -416343,17 +416346,17 @@ │ │ │ │ ldr r1, [pc, #224] @ (39d550 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #76 @ 0x4c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r1, [r4, #344] @ 0x158 │ │ │ │ - bl 71e248 │ │ │ │ + bl 71e250 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #360] @ 0x168 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -416371,19 +416374,19 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 39d466 │ │ │ │ movs r6, #0 │ │ │ │ mov r8, r6 │ │ │ │ b.n 39d4ee │ │ │ │ movs r7, #8 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 8949c4 │ │ │ │ + bl 8949cc │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [r4, #344] @ 0x158 │ │ │ │ mov r1, r5 │ │ │ │ - bl 71d6cc │ │ │ │ + bl 71d6d4 │ │ │ │ mov r0, r5 │ │ │ │ blx 28b964 │ │ │ │ ldr.w r3, [r4, #360] @ 0x168 │ │ │ │ add.w r8, r8, #1 │ │ │ │ adds r6, #12 │ │ │ │ cmp r3, r8 │ │ │ │ bls.n 39d466 │ │ │ │ @@ -416416,30 +416419,30 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 39d454 │ │ │ │ ldr r0, [pc, #40] @ (39d55c ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ @ instruction: 0xb874 │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r7, #15 │ │ │ │ + lsrs r6, r2, #16 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - str r2, [sp, #912] @ 0x390 │ │ │ │ + str r2, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r3, [sp, #0] │ │ │ │ + str r3, [sp, #96] @ 0x60 │ │ │ │ lsls r1, r2, #1 │ │ │ │ str r4, [r0, #32] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb6cc │ │ │ │ + @ instruction: 0xb6e4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 0039d560 : │ │ │ │ ldr.w r0, [r0, #336] @ 0x150 │ │ │ │ cbnz r0, 39d56e │ │ │ │ b.n 39d57a │ │ │ │ ldr.w r0, [r0, #136] @ 0x88 │ │ │ │ @@ -416512,17 +416515,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ @ instruction: 0xb69e │ │ │ │ lsls r2, r4, #3 │ │ │ │ str r0, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r5, #10 │ │ │ │ + lsrs r2, r0, #11 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - @ instruction: 0xb652 │ │ │ │ + @ instruction: 0xb66a │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr r2, [pc, #320] @ (39d77c ) │ │ │ │ sub sp, #152 @ 0x98 │ │ │ │ @@ -416537,38 +416540,38 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r6, pc │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #52 @ 0x34 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ movs r3, #24 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #284] @ (39d790 ) │ │ │ │ ldr r1, [pc, #288] @ (39d794 ) │ │ │ │ mov r9, r0 │ │ │ │ add.w r3, r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ mov r2, r8 │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r3, [r9, #208] @ 0xd0 │ │ │ │ movs r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ cbz r3, 39d6b2 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r7 │ │ │ │ @@ -416606,27 +416609,27 @@ │ │ │ │ bne.n 39d6e8 │ │ │ │ adds r2, #8 │ │ │ │ str.w r2, [r4, #332] @ 0x14c │ │ │ │ cmp r2, #136 @ 0x88 │ │ │ │ bhi.n 39d766 │ │ │ │ movs r1, #18 │ │ │ │ mov r0, r5 │ │ │ │ - bl 71ec70 │ │ │ │ + bl 71ec78 │ │ │ │ ldr r2, [pc, #140] @ (39d79c ) │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ - bl 71e120 │ │ │ │ + bl 71e128 │ │ │ │ ldr r2, [pc, #132] @ (39d7a0 ) │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ str.w r3, [r4, #344] @ 0x158 │ │ │ │ - bl 71e120 │ │ │ │ + bl 71e128 │ │ │ │ str.w r0, [r4, #348] @ 0x15c │ │ │ │ ldr r2, [pc, #112] @ (39d7a4 ) │ │ │ │ ldr r3, [pc, #76] @ (39d780 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ @@ -416638,15 +416641,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, sl │ │ │ │ - bl 87eb14 │ │ │ │ + bl 87eb1c │ │ │ │ b.n 39d730 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #64] @ (39d7a8 ) │ │ │ │ movw r2, #259 @ 0x103 │ │ │ │ ldr r1, [pc, #60] @ (39d7ac ) │ │ │ │ ldr r0, [pc, #64] @ (39d7b0 ) │ │ │ │ add r3, pc │ │ │ │ @@ -416654,35 +416657,35 @@ │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ push {r2, r3, r4, r5, r6, r7, lr} │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r3, r4, r5, r6, lr} │ │ │ │ + push {r2, r4, r7, lr} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - push {r2, r3, r4, r7, lr} │ │ │ │ + push {r2, r4, r5, r7, lr} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r2, r3, #8 │ │ │ │ + lsrs r2, r6, #8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - str r0, [sp, #872] @ 0x368 │ │ │ │ + str r0, [sp, #968] @ 0x3c8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r0, [sp, #992] @ 0x3e0 │ │ │ │ + str r1, [sp, #64] @ 0x40 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r6, #28 │ │ │ │ + subs r6, #52 @ 0x34 │ │ │ │ lsls r3, r3, #1 │ │ │ │ bl 2b779e │ │ │ │ @ instruction: 0xfb75ffff │ │ │ │ push {r3, lr} │ │ │ │ lsls r2, r4, #3 │ │ │ │ - lsrs r4, r7, #3 │ │ │ │ + lsrs r4, r2, #4 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - push {r1, r4, r6, r7} │ │ │ │ + push {r1, r3, r5, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - push {r1, r2, r5, r6, r7} │ │ │ │ + push {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 0039d7b4 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -416758,35 +416761,35 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ push {r1, r4, r5} │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #188 @ 0xbc │ │ │ │ + subs r4, #212 @ 0xd4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cbz r0, 39d8fc │ │ │ │ lsls r2, r4, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #44] @ (39d8bc ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 732a74 │ │ │ │ + bl 732a7c │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 732a74 │ │ │ │ + bl 732a7c │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 732a74 │ │ │ │ + bl 732a7c │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ - bl 732a74 │ │ │ │ + bl 732a7c │ │ │ │ add.w r0, r4, #208 @ 0xd0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ ldmia r0!, {r2, r3, r7} │ │ │ │ lsls r0, r2, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r2 │ │ │ │ @@ -416808,24 +416811,24 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #28] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #560] @ (39db2c ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [pc, #552] @ (39db30 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ add r4, sp, #20 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [r5, #0] │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r2, [r4, #4] │ │ │ │ cmp r3, #4 │ │ │ │ bhi.n 39d954 │ │ │ │ @@ -416904,15 +416907,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [pc, #360] @ (39db48 ) │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r3 │ │ │ │ ldr r4, [r2, #0] │ │ │ │ - bl 8683d4 │ │ │ │ + bl 8683dc │ │ │ │ ldr r3, [pc, #348] @ (39db4c ) │ │ │ │ ldr r2, [pc, #348] @ (39db50 ) │ │ │ │ movs r1, #1 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ @@ -416941,15 +416944,15 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [r7, r2] │ │ │ │ ldr r4, [r7, r1] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ - bl 8683d4 │ │ │ │ + bl 8683dc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r1, #1 │ │ │ │ ldr r2, [pc, #272] @ (39db5c ) │ │ │ │ str r0, [sp, #4] │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ @@ -417024,53 +417027,53 @@ │ │ │ │ b.n 39d954 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cbz r4, 39db74 │ │ │ │ lsls r2, r4, #3 │ │ │ │ cbz r4, 39db76 │ │ │ │ lsls r2, r4, #3 │ │ │ │ - lsrs r2, r3, #32 │ │ │ │ + lsrs r2, r6, #32 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cbz r2, 39db94 │ │ │ │ + cbz r2, 39db9a │ │ │ │ lsls r2, r2, #1 │ │ │ │ - uxtb r4, r1 │ │ │ │ + uxtb r4, r4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - uxtb r6, r3 │ │ │ │ + uxtb r6, r6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r6, r7, #30 │ │ │ │ + lsls r6, r2, #31 │ │ │ │ lsls r6, r4, #1 │ │ │ │ uxtb r4, r4 │ │ │ │ lsls r2, r4, #3 │ │ │ │ adds r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #0] @ (39db44 ) │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ mov r8, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r1, #28 │ │ │ │ + lsls r0, r4, #28 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - uxth r4, r7 │ │ │ │ + uxtb r4, r2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r0, r4, #27 │ │ │ │ + lsls r0, r7, #27 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldrh r4, [r5, r4] │ │ │ │ movs r0, r0 │ │ │ │ - uxth r0, r0 │ │ │ │ + uxth r0, r3 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r6, r4, #27 │ │ │ │ + lsls r6, r7, #27 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - lsls r4, r6, #25 │ │ │ │ + lsls r4, r1, #26 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - lsls r0, r4, #24 │ │ │ │ + lsls r0, r7, #24 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - lsls r2, r0, #24 │ │ │ │ + lsls r2, r3, #24 │ │ │ │ lsls r6, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #108] @ (39dbec ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -417079,31 +417082,31 @@ │ │ │ │ ldr r1, [pc, #108] @ (39dbf4 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #88] @ (39dbf8 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #88] @ (39dbfc ) │ │ │ │ movs r3, #24 │ │ │ │ adds r4, #108 @ 0x6c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r1, [pc, #76] @ (39dc00 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #2 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 72dfb4 │ │ │ │ + bl 72dfbc │ │ │ │ ldr r0, [pc, #64] @ (39dc04 ) │ │ │ │ ldr r1, [pc, #68] @ (39dc08 ) │ │ │ │ ldr r2, [pc, #68] @ (39dc0c ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [pc, #68] @ (39dc10 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ @@ -417114,22 +417117,22 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - lsls r4, r6, #21 │ │ │ │ + lsls r4, r1, #22 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - add r4, sp, #120 @ 0x78 │ │ │ │ + add r4, sp, #216 @ 0xd8 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - str.w r0, [r0, r2, lsl #1] │ │ │ │ - add sp, #136 @ 0x88 │ │ │ │ + ldr.w r0, [r8, r2, lsl #1] │ │ │ │ + add sp, #232 @ 0xe8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add sp, #264 @ 0x108 │ │ │ │ + add sp, #360 @ 0x168 │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsls r2, r4, #13 │ │ │ │ lsls r7, r3, #3 │ │ │ │ lsls r7, r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ @@ -417147,28 +417150,28 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #44] @ (39dc5c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r1, [pc, #28] @ (39dc60 ) │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ adds r1, #96 @ 0x60 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72dfb4 │ │ │ │ + b.w 72dfbc │ │ │ │ nop │ │ │ │ - lsls r6, r1, #19 │ │ │ │ + lsls r6, r4, #19 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - add r3, sp, #480 @ 0x1e0 │ │ │ │ + add r3, sp, #576 @ 0x240 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - @ instruction: 0xf79e0052 │ │ │ │ + @ instruction: 0xf7b60052 │ │ │ │ lsls r0, r3, #11 │ │ │ │ lsls r7, r3, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 39dca4 │ │ │ │ @@ -417177,28 +417180,28 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #44] @ (39dcac ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r1, [pc, #28] @ (39dcb0 ) │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ adds r1, #144 @ 0x90 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72dfb4 │ │ │ │ + b.w 72dfbc │ │ │ │ nop │ │ │ │ - lsls r6, r7, #17 │ │ │ │ + lsls r6, r2, #18 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - add r3, sp, #160 @ 0xa0 │ │ │ │ + add r3, sp, #256 @ 0x100 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - @ instruction: 0xf74e0052 │ │ │ │ + @ instruction: 0xf7660052 │ │ │ │ lsls r0, r1, #10 │ │ │ │ lsls r7, r3, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #108] @ 39dd30 │ │ │ │ @@ -417214,15 +417217,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (39dd40 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add r1, sp, #12 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ bl 39d3b0 │ │ │ │ ldr r2, [pc, #60] @ (39dd44 ) │ │ │ │ ldr r3, [pc, #48] @ (39dd3c ) │ │ │ │ add r2, pc │ │ │ │ @@ -417237,23 +417240,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - lsls r6, r5, #16 │ │ │ │ + lsls r6, r0, #17 │ │ │ │ lsls r6, r4, #1 │ │ │ │ add r7, sp, #376 @ 0x178 │ │ │ │ lsls r2, r4, #3 │ │ │ │ - add r6, sp, #920 @ 0x398 │ │ │ │ + add r6, sp, #1016 @ 0x3f8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #32 │ │ │ │ + add r7, sp, #128 @ 0x80 │ │ │ │ lsls r2, r2, #1 │ │ │ │ add r7, sp, #200 @ 0xc8 │ │ │ │ lsls r2, r4, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -417262,25 +417265,25 @@ │ │ │ │ ldr r2, [pc, #36] @ (39dd84 ) │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #36] @ (39dd88 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r0, [r0, #388] @ 0x184 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2cb7b4 │ │ │ │ nop │ │ │ │ - lsls r2, r3, #14 │ │ │ │ + lsls r2, r6, #14 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - add r6, sp, #400 @ 0x190 │ │ │ │ + add r6, sp, #496 @ 0x1f0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r7, sp, #200 @ 0xc8 │ │ │ │ + add r7, sp, #296 @ 0x128 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -417288,29 +417291,29 @@ │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r2, [pc, #48] @ (39ddd8 ) │ │ │ │ ldr r1, [pc, #52] @ (39dddc ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldrb.w r3, [r4, #368] @ 0x170 │ │ │ │ ldr.w r0, [r0, #388] @ 0x184 │ │ │ │ cbz r3, 39ddca │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2cb720 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2cb774 │ │ │ │ - lsls r4, r2, #13 │ │ │ │ + lsls r4, r5, #13 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - add r6, sp, #120 @ 0x78 │ │ │ │ + add r6, sp, #216 @ 0xd8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r6, sp, #944 @ 0x3b0 │ │ │ │ + add r7, sp, #16 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #84] @ (39de48 ) │ │ │ │ @@ -417318,15 +417321,15 @@ │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #88] @ (39de50 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r1, [r4, #384] @ 0x180 │ │ │ │ bl 2cb6b4 │ │ │ │ ldr.w r1, [r4, #376] @ 0x178 │ │ │ │ str.w r0, [r4, #388] @ 0x184 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -417343,19 +417346,19 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr.w r2, [r4, #380] @ 0x17c │ │ │ │ movs r3, #0 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2cb7f8 │ │ │ │ nop │ │ │ │ - lsls r4, r0, #12 │ │ │ │ + lsls r4, r3, #12 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - add r5, sp, #824 @ 0x338 │ │ │ │ + add r5, sp, #920 @ 0x398 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r6, sp, #632 @ 0x278 │ │ │ │ + add r6, sp, #728 @ 0x2d8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr.w ip, [pc, #232] @ 39df50 │ │ │ │ sub sp, #152 @ 0x98 │ │ │ │ @@ -417374,23 +417377,23 @@ │ │ │ │ mov r2, r5 │ │ │ │ add r6, pc │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ mov.w r1, #0 │ │ │ │ ldr r1, [pc, #208] @ (39df64 ) │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [pc, #204] @ (39df68 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #24 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [pc, #192] @ (39df6c ) │ │ │ │ ldr r1, [pc, #192] @ (39df70 ) │ │ │ │ mov r8, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #260 @ 0x104 │ │ │ │ add r1, pc │ │ │ │ str.w r3, [r7, #384] @ 0x180 │ │ │ │ @@ -417449,25 +417452,25 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov ip, r5 │ │ │ │ b.n 39df0a │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ add r5, sp, #816 @ 0x330 │ │ │ │ lsls r2, r4, #3 │ │ │ │ - lsls r2, r1, #10 │ │ │ │ + lsls r2, r4, #10 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #280 @ 0x118 │ │ │ │ + add r5, sp, #376 @ 0x178 │ │ │ │ lsls r2, r2, #1 │ │ │ │ add r5, sp, #728 @ 0x2d8 │ │ │ │ lsls r2, r4, #3 │ │ │ │ - add r6, sp, #40 @ 0x28 │ │ │ │ + add r6, sp, #136 @ 0x88 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r5, sp, #296 @ 0x128 │ │ │ │ + add r5, sp, #392 @ 0x188 │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmia r2!, {r2, r3, r5, r6} │ │ │ │ lsls r0, r2, #3 │ │ │ │ adcs r6, r3 │ │ │ │ lsls r3, r4, #3 │ │ │ │ adds r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ @@ -417486,15 +417489,15 @@ │ │ │ │ ldr r2, [pc, #148] @ (39e02c ) │ │ │ │ ldr r1, [pc, #148] @ (39e030 ) │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #144] @ (39e034 ) │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldrh r1, [r4, #0] │ │ │ │ add r5, pc │ │ │ │ cmp r1, #17 │ │ │ │ bne.n 39dffe │ │ │ │ ldrh r3, [r4, #2] │ │ │ │ mov r2, r0 │ │ │ │ cbnz r3, 39dfd0 │ │ │ │ @@ -417536,25 +417539,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - lsls r2, r4, #5 │ │ │ │ + lsls r2, r7, #5 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - add r4, sp, #176 @ 0xb0 │ │ │ │ + add r4, sp, #272 @ 0x110 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r4, sp, #1008 @ 0x3f0 │ │ │ │ + add r5, sp, #80 @ 0x50 │ │ │ │ lsls r2, r2, #1 │ │ │ │ add r4, sp, #584 @ 0x248 │ │ │ │ lsls r2, r4, #3 │ │ │ │ str r0, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #936 @ 0x3a8 │ │ │ │ + add r5, sp, #8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r6, [pc, #240] @ (39e140 ) │ │ │ │ sub sp, #156 @ 0x9c │ │ │ │ @@ -417571,23 +417574,23 @@ │ │ │ │ add r5, pc │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ mov.w r1, #0 │ │ │ │ ldr r1, [pc, #220] @ (39e150 ) │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [pc, #216] @ (39e154 ) │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldrb.w r2, [r6, #396] @ 0x18c │ │ │ │ ldr r3, [pc, #196] @ (39e158 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #276 @ 0x114 │ │ │ │ str.w r3, [r6, #384] @ 0x180 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -417649,29 +417652,29 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #1224 @ 0x4c8 │ │ │ │ b.n 39e0aa │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r3, sp, #912 @ 0x390 │ │ │ │ lsls r2, r4, #3 │ │ │ │ - lsls r2, r4, #2 │ │ │ │ + lsls r2, r7, #2 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #392 @ 0x188 │ │ │ │ + add r3, sp, #488 @ 0x1e8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r4, sp, #160 @ 0xa0 │ │ │ │ + add r4, sp, #256 @ 0x100 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r3, sp, #416 @ 0x1a0 │ │ │ │ + add r3, sp, #512 @ 0x200 │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmia r0!, {r3, r7} │ │ │ │ lsls r0, r2, #3 │ │ │ │ subs r7, #112 @ 0x70 │ │ │ │ lsls r3, r4, #3 │ │ │ │ - movs r0, r7 │ │ │ │ + lsls r0, r2, #1 │ │ │ │ lsls r6, r4, #1 │ │ │ │ add r3, sp, #192 @ 0xc0 │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r6, #226 @ 0xe2 │ │ │ │ lsls r3, r4, #3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -417692,23 +417695,23 @@ │ │ │ │ add r5, pc │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ mov.w r1, #0 │ │ │ │ ldr r1, [pc, #220] @ (39e27c ) │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [pc, #216] @ (39e280 ) │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldrb.w r2, [r6, #396] @ 0x18c │ │ │ │ ldr r3, [pc, #196] @ (39e284 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #292 @ 0x124 │ │ │ │ str.w r3, [r6, #384] @ 0x180 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -417770,28 +417773,28 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #2720 @ 0xaa0 │ │ │ │ b.n 39e1d6 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r2, sp, #736 @ 0x2e0 │ │ │ │ lsls r2, r4, #3 │ │ │ │ - vhadd.u q8, q3, │ │ │ │ + vmla.i q0, q7, d1[5] │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #216 @ 0xd8 │ │ │ │ + add r2, sp, #312 @ 0x138 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r2, sp, #1008 @ 0x3f0 │ │ │ │ + add r3, sp, #80 @ 0x50 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r2, sp, #240 @ 0xf0 │ │ │ │ + add r2, sp, #336 @ 0x150 │ │ │ │ lsls r2, r2, #1 │ │ │ │ itt pl │ │ │ │ lslpl r0, r2, #3 │ │ │ │ subpl r6, #68 @ 0x44 │ │ │ │ lsls r3, r4, #3 │ │ │ │ - vhadd.u8 q0, q6, │ │ │ │ + vhadd.u32 q0, q2, │ │ │ │ add r2, sp, #16 │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r5, #182 @ 0xb6 │ │ │ │ lsls r3, r4, #3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -417810,24 +417813,24 @@ │ │ │ │ add r4, pc │ │ │ │ mov r2, r4 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #156] @ 0x9c │ │ │ │ mov.w r1, #0 │ │ │ │ ldr r1, [pc, #324] @ (39e410 ) │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [pc, #320] @ (39e414 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r5, r0 │ │ │ │ add.w r3, r6, #20 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #24 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [pc, #304] @ (39e418 ) │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ movt r3, #57 @ 0x39 │ │ │ │ str r3, [sp, #12] │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ movt r3, #54 @ 0x36 │ │ │ │ str r3, [sp, #16] │ │ │ │ @@ -417926,32 +417929,32 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r1, sp, #560 @ 0x230 │ │ │ │ lsls r2, r4, #3 │ │ │ │ - cdp2 0, 4, cr0, cr10, cr5, {3} │ │ │ │ + cdp2 0, 6, cr0, cr2, cr5, {3} │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #48 @ 0x30 │ │ │ │ + add r1, sp, #144 @ 0x90 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r1, sp, #840 @ 0x348 │ │ │ │ + add r1, sp, #936 @ 0x3a8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r1, sp, #72 @ 0x48 │ │ │ │ + add r1, sp, #168 @ 0xa8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ subs r5, #26 │ │ │ │ lsls r3, r4, #3 │ │ │ │ bkpt 0x001a │ │ │ │ lsls r0, r2, #3 │ │ │ │ add r0, sp, #408 @ 0x198 │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [pc, #4] @ (39e42c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ bkpt 0x003a │ │ │ │ lsls r0, r2, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -417960,33 +417963,33 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #104] @ (39e4b0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #92] @ (39e4b4 ) │ │ │ │ ldr r1, [pc, #92] @ (39e4b8 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [pc, #76] @ (39e4bc ) │ │ │ │ ldr r1, [pc, #80] @ (39e4c0 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ - bl 72dfb4 │ │ │ │ + bl 72dfbc │ │ │ │ ldr r1, [pc, #68] @ (39e4c4 ) │ │ │ │ ldr r2, [pc, #68] @ (39e4c8 ) │ │ │ │ ldr r3, [pc, #72] @ (39e4cc ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r5, #208] @ 0xd0 │ │ │ │ add r3, pc │ │ │ │ @@ -417996,22 +417999,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldc2l 0, cr0, [r4, #-404] @ 0xfffffe6c │ │ │ │ - add r7, pc, #504 @ (adr r7, 39e6a8 ) │ │ │ │ + stc2l 0, cr0, [ip, #-404]! @ 0xfffffe6c │ │ │ │ + add r7, pc, #600 @ (adr r7, 39e708 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r7, pc, #632 @ (adr r7, 39e72c ) │ │ │ │ + add r7, pc, #728 @ (adr r7, 39e78c ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r3, pc, #312 @ (adr r3, 39e5f0 ) │ │ │ │ + add r3, pc, #408 @ (adr r3, 39e650 ) │ │ │ │ lsls r0, r2, #1 │ │ │ │ - vqadd.s64 q8, q2, q1 │ │ │ │ + vshr.s8 q0, q1, #4 │ │ │ │ pop {r1, r2, r3, r5, r6, r7, pc} │ │ │ │ lsls r0, r2, #3 │ │ │ │ @ instruction: 0xfb6600de │ │ │ │ lsls r1, r5, #13 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ @@ -418027,15 +418030,15 @@ │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ ldr r1, [pc, #76] @ (39e538 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #380] @ 0x17c │ │ │ │ cmp r0, #0 │ │ │ │ bgt.n 39e518 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -418043,23 +418046,23 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 88c2a8 │ │ │ │ + bl 88c2b0 │ │ │ │ ldr.w r0, [r4, #380] @ 0x17c │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 28c37c │ │ │ │ - ldc2 0, cr0, [r2], #404 @ 0x194 │ │ │ │ - add r6, pc, #864 @ (adr r6, 39e898 ) │ │ │ │ + stc2l 0, cr0, [sl], {101} @ 0x65 │ │ │ │ + add r6, pc, #960 @ (adr r6, 39e8f8 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r0, sp, #640 @ 0x280 │ │ │ │ + add r0, sp, #736 @ 0x2e0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w ip, [pc, #172] @ 39e5f8 │ │ │ │ sub sp, #48 @ 0x30 │ │ │ │ @@ -418075,15 +418078,15 @@ │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ ldr.w r4, [ip, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r6, r0 │ │ │ │ add r0, sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #28] │ │ │ │ strd r1, r1, [sp, #32] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ @@ -418124,28 +418127,28 @@ │ │ │ │ add r0, pc │ │ │ │ blx 28d1e8 │ │ │ │ b.n 39e5b8 │ │ │ │ ldr r0, [pc, #36] @ (39e614 ) │ │ │ │ add r0, pc │ │ │ │ blx 28d1e8 │ │ │ │ b.n 39e5b8 │ │ │ │ - mcrr2 0, 6, r0, r8, cr5 │ │ │ │ - add r6, pc, #384 @ (adr r6, 39e780 ) │ │ │ │ + stc2l 0, cr0, [r0], #-404 @ 0xfffffe6c │ │ │ │ + add r6, pc, #480 @ (adr r6, 39e7e0 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r0, sp, #200 @ 0xc8 │ │ │ │ + add r0, sp, #296 @ 0x128 │ │ │ │ lsls r2, r2, #1 │ │ │ │ add r6, pc, #856 @ (adr r6, 39e960 ) │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ add r6, pc, #512 @ (adr r6, 39e810 ) │ │ │ │ lsls r2, r4, #3 │ │ │ │ - add r7, pc, #1000 @ (adr r7, 39e9fc ) │ │ │ │ + add r0, sp, #72 @ 0x48 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r7, pc, #768 @ (adr r7, 39e918 ) │ │ │ │ + add r7, pc, #864 @ (adr r7, 39e978 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 39e654 │ │ │ │ sub sp, #12 │ │ │ │ @@ -418153,25 +418156,25 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (39e65c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [pc, #24] @ (39e660 ) │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 39d7b4 │ │ │ │ nop │ │ │ │ - @ instruction: 0xfb6a0065 │ │ │ │ - add r5, pc, #576 @ (adr r5, 39e89c ) │ │ │ │ + @ instruction: 0xfb820065 │ │ │ │ + add r5, pc, #672 @ (adr r5, 39e8fc ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r5, pc, #712 @ (adr r5, 39e928 ) │ │ │ │ + add r5, pc, #808 @ (adr r5, 39e988 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ strd r0, r0, [lr, #972]! @ 0x3cc │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #136] @ (39e6fc ) │ │ │ │ @@ -418188,15 +418191,15 @@ │ │ │ │ add r2, pc │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #12] │ │ │ │ strd r3, r3, [sp, #16] │ │ │ │ strd r3, r3, [sp, #24] │ │ │ │ str r3, [sp, #32] │ │ │ │ b.n 39e6be │ │ │ │ @@ -418226,22 +418229,22 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xfb220065 │ │ │ │ + @ instruction: 0xfb3a0065 │ │ │ │ add r5, pc, #736 @ (adr r5, 39e9e4 ) │ │ │ │ lsls r2, r4, #3 │ │ │ │ - add r5, pc, #256 @ (adr r5, 39e808 ) │ │ │ │ + add r5, pc, #352 @ (adr r5, 39e868 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #384 @ (adr r5, 39e890 ) │ │ │ │ + add r5, pc, #480 @ (adr r5, 39e8f0 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ add r5, pc, #424 @ (adr r5, 39e8bc ) │ │ │ │ lsls r2, r4, #3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ @@ -418307,29 +418310,29 @@ │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ strb.w r3, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ strb.w r6, [sp, #9] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add r1, sp, #8 │ │ │ │ bl 39d584 │ │ │ │ b.n 39e77e │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ add r5, pc, #72 @ (adr r5, 39e824 ) │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ add r4, pc, #744 @ (adr r4, 39eacc ) │ │ │ │ lsls r2, r4, #3 │ │ │ │ - vld1.8 {d16[3]}, [sl], r5 │ │ │ │ - add r4, pc, #48 @ (adr r4, 39e81c ) │ │ │ │ + @ instruction: 0xfa020065 │ │ │ │ + add r4, pc, #144 @ (adr r4, 39e87c ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r4, pc, #184 @ (adr r4, 39e8a8 ) │ │ │ │ + add r4, pc, #280 @ (adr r4, 39e908 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3712] @ 0xe80 │ │ │ │ ldr r2, [pc, #816] @ (39eb34 ) │ │ │ │ sub sp, #348 @ 0x15c │ │ │ │ @@ -418347,25 +418350,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #340] @ 0x154 │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r5, #36 @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [pc, #788] @ (39eb48 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r4 │ │ │ │ add.w r3, r5, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #24 │ │ │ │ add r7, sp, #68 @ 0x44 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movs r2, #136 @ 0x88 │ │ │ │ mov fp, r0 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ movs r4, #0 │ │ │ │ blx 28d48c │ │ │ │ ldr.w r0, [r8, #376] @ 0x178 │ │ │ │ @@ -418376,15 +418379,15 @@ │ │ │ │ movs r1, #2 │ │ │ │ blx 28dfe4 │ │ │ │ cmp r0, #0 │ │ │ │ str.w r0, [r8, #380] @ 0x17c │ │ │ │ blt.w 39ea64 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ - bl 877804 │ │ │ │ + bl 87780c │ │ │ │ cbnz r0, 39e8bc │ │ │ │ ldr.w r0, [r8, #380] @ 0x17c │ │ │ │ blx 28c380 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r8, #380] @ 0x17c │ │ │ │ ldr r2, [pc, #696] @ (39eb4c ) │ │ │ │ ldr r3, [pc, #676] @ (39eb38 ) │ │ │ │ @@ -418471,15 +418474,15 @@ │ │ │ │ ldr r1, [pc, #476] @ (39eb58 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movs r2, #3 │ │ │ │ movs r1, #17 │ │ │ │ bl 39d560 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 39eac2 │ │ │ │ ldrb r1, [r0, #2] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -418547,15 +418550,15 @@ │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #212] @ 0xd4 │ │ │ │ movs r3, #24 │ │ │ │ strb.w ip, [sp, #204] @ 0xcc │ │ │ │ mov.w ip, #20 │ │ │ │ strb.w r7, [sp, #205] @ 0xcd │ │ │ │ strb.w ip, [sp, #206] @ 0xce │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add r1, sp, #204 @ 0xcc │ │ │ │ bl 39d584 │ │ │ │ lsrs r4, r4, #1 │ │ │ │ beq.n 39eaae │ │ │ │ adds r7, #1 │ │ │ │ b.n 39e9dc │ │ │ │ blx 28bf80 <__errno_location@plt> │ │ │ │ @@ -418565,15 +418568,15 @@ │ │ │ │ ldr r1, [pc, #244] @ (39eb68 ) │ │ │ │ add.w r3, r5, #72 @ 0x48 │ │ │ │ movs r2, #114 @ 0x72 │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e814 │ │ │ │ + bl 87e81c │ │ │ │ b.n 39e890 │ │ │ │ blx 28bf80 <__errno_location@plt> │ │ │ │ ldr.w r2, [r8, #376] @ 0x178 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #216] @ (39eb6c ) │ │ │ │ add.w r3, r5, #72 @ 0x48 │ │ │ │ @@ -418581,50 +418584,50 @@ │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ movs r2, #129 @ 0x81 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e778 │ │ │ │ + bl 87e780 │ │ │ │ b.n 39e880 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, sl │ │ │ │ ldr.w sl, [sp, #20] │ │ │ │ ldrb r1, [r3, #2] │ │ │ │ add.w sl, sl, #1 │ │ │ │ cmp r1, sl │ │ │ │ bgt.w 39e9b6 │ │ │ │ ldr r1, [pc, #176] @ (39eb74 ) │ │ │ │ mov r3, r8 │ │ │ │ ldr.w r0, [r8, #380] @ 0x17c │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 88c2a8 │ │ │ │ + bl 88c2b0 │ │ │ │ b.n 39e890 │ │ │ │ ldr r4, [pc, #160] @ (39eb78 ) │ │ │ │ add.w r3, r5, #72 @ 0x48 │ │ │ │ ldr r1, [pc, #160] @ (39eb7c ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 39e890 │ │ │ │ ldr r2, [pc, #144] @ (39eb80 ) │ │ │ │ add.w r3, r5, #72 @ 0x48 │ │ │ │ ldr.w r1, [r8, #376] @ 0x178 │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ ldr r1, [pc, #132] @ (39eb84 ) │ │ │ │ movs r2, #123 @ 0x7b │ │ │ │ add r1, pc │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 39e880 │ │ │ │ mov r1, r0 │ │ │ │ movs r2, #136 @ 0x88 │ │ │ │ mov r0, r7 │ │ │ │ blx 28d48c │ │ │ │ movs r3, #3 │ │ │ │ strb r3, [r7, #0] │ │ │ │ @@ -418640,50 +418643,50 @@ │ │ │ │ b.n 39e934 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r4, pc, #208 @ (adr r4, 39ec08 ) │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #728 @ (adr r3, 39ee18 ) │ │ │ │ + add r3, pc, #824 @ (adr r3, 39ee78 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - vst1.8 {d0[3]}, [r6], r5 │ │ │ │ - add r5, pc, #488 @ (adr r5, 39ed30 ) │ │ │ │ + ldrsb.w r0, [lr, #101] @ 0x65 │ │ │ │ + add r5, pc, #584 @ (adr r5, 39ed90 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r3, pc, #712 @ (adr r3, 39ee14 ) │ │ │ │ + add r3, pc, #808 @ (adr r3, 39ee74 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ add r3, pc, #672 @ (adr r3, 39edf0 ) │ │ │ │ lsls r2, r4, #3 │ │ │ │ - strh.w r0, [r2, r5, lsl #2] │ │ │ │ - add r2, pc, #304 @ (adr r2, 39ec88 ) │ │ │ │ + ldrh.w r0, [sl, r5, lsl #2] │ │ │ │ + add r2, pc, #400 @ (adr r2, 39ece8 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r2, pc, #432 @ (adr r2, 39ed0c ) │ │ │ │ + add r2, pc, #528 @ (adr r2, 39ed6c ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xf7ec0065 │ │ │ │ - add r1, pc, #584 @ (adr r1, 39edac ) │ │ │ │ + strb.w r0, [r4, r5, lsl #2] │ │ │ │ + add r1, pc, #680 @ (adr r1, 39ee0c ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r1, pc, #704 @ (adr r1, 39ee28 ) │ │ │ │ + add r1, pc, #800 @ (adr r1, 39ee88 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r3, pc, #560 @ (adr r3, 39ed9c ) │ │ │ │ + add r3, pc, #656 @ (adr r3, 39edfc ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r3, pc, #672 @ (adr r3, 39ee10 ) │ │ │ │ + add r3, pc, #768 @ (adr r3, 39ee70 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r3, pc, #416 @ (adr r3, 39ed14 ) │ │ │ │ + add r3, pc, #512 @ (adr r3, 39ed74 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ sdiv pc, r5, pc │ │ │ │ - add r3, pc, #296 @ (adr r3, 39eca4 ) │ │ │ │ + add r3, pc, #392 @ (adr r3, 39ed04 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r3, pc, #152 @ (adr r3, 39ec18 ) │ │ │ │ + add r3, pc, #248 @ (adr r3, 39ec78 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bics.w r0, r0, r0, lsr #1 │ │ │ │ - add r3, pc, #24 @ (adr r3, 39eba0 ) │ │ │ │ + orr.w r0, r8, r0, lsr #1 │ │ │ │ + add r3, pc, #120 @ (adr r3, 39ec00 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (39eb90 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ @ instruction: 0xb74a │ │ │ │ lsls r0, r2, #3 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ sub sp, #8 │ │ │ │ cmp r1, #7 │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -418775,15 +418778,15 @@ │ │ │ │ cmp r3, #2 │ │ │ │ movw r3, #1567 @ 0x61f │ │ │ │ it ne │ │ │ │ movne r3, #31 │ │ │ │ b.n 39ec50 │ │ │ │ ldr r0, [pc, #4] @ (39eca0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ @ instruction: 0xb66e │ │ │ │ lsls r0, r2, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -418792,40 +418795,40 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #64] @ (39ecfc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #52] @ (39ed00 ) │ │ │ │ ldr r1, [pc, #52] @ (39ed04 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #81 @ 0x51 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r1, [pc, #36] @ (39ed08 ) │ │ │ │ add.w r2, r0, #108 @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72f388 │ │ │ │ - adc.w r0, r4, #15007744 @ 0xe50000 │ │ │ │ - ldr r2, [sp, #952] @ 0x3b8 │ │ │ │ + b.w 72f390 │ │ │ │ + adcs.w r0, ip, #15007744 @ 0xe50000 │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - b.n 39eb24 │ │ │ │ + b.n 39eb54 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r1, pc, #680 @ (adr r1, 39efac ) │ │ │ │ + add r1, pc, #776 @ (adr r1, 39f00c ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r0, r4, #21 │ │ │ │ + lsrs r0, r7, #21 │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsls r5, r4, #16 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #7 │ │ │ │ ble.n 39ed2e │ │ │ │ addw r1, r1, #3260 @ 0xcbc │ │ │ │ add.w r0, r0, r1, lsl #2 │ │ │ │ @@ -418880,15 +418883,15 @@ │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ ldr r6, [pc, #800] @ (39f0b8 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #81 @ 0x51 │ │ │ │ add r1, pc │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ cmp r4, #53 @ 0x35 │ │ │ │ add r6, pc │ │ │ │ sbcs.w r3, r7, #0 │ │ │ │ bcs.n 39edd6 │ │ │ │ cmp r4, #53 @ 0x35 │ │ │ │ sbcs.w r3, r7, #0 │ │ │ │ bcc.n 39ee58 │ │ │ │ @@ -418942,15 +418945,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 39edc4 │ │ │ │ ldr r0, [pc, #652] @ (39f0c8 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ addw r3, r8, #3268 @ 0xcc4 │ │ │ │ add.w r3, r0, r3, lsl #2 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r2 │ │ │ │ b.n 39ee16 │ │ │ │ cmp r4, #52 @ 0x34 │ │ │ │ @@ -419142,31 +419145,31 @@ │ │ │ │ b.n 39ee16 │ │ │ │ ldr r0, [pc, #48] @ (39f0cc ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 88422c │ │ │ │ - orn r0, lr, #15007744 @ 0xe50000 │ │ │ │ - add r0, pc, #904 @ (adr r0, 39f43c ) │ │ │ │ + b.w 884234 │ │ │ │ + eor.w r0, r6, #15007744 @ 0xe50000 │ │ │ │ + add r0, pc, #1000 @ (adr r0, 39f49c ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r6, r2, #18 │ │ │ │ + lsrs r6, r5, #18 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r6, [sp, #592] @ 0x250 │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #496 @ (adr r0, 39f2bc ) │ │ │ │ + add r0, pc, #592 @ (adr r0, 39f31c ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r5, [sp, #992] @ 0x3e0 │ │ │ │ + ldr r6, [sp, #64] @ 0x40 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ mov r1, r0 │ │ │ │ @@ -419210,35 +419213,35 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ add.w r3, r7, #44 @ 0x2c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #81 @ 0x51 │ │ │ │ ldr.w fp, [pc, #480] @ 39f334 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #476] @ (39f338 ) │ │ │ │ ldr r1, [pc, #476] @ (39f33c ) │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r7, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ movs r3, #19 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ add fp, pc │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add.w r3, r7, #68 @ 0x44 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #81 @ 0x51 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r9 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ blx r3 │ │ │ │ @@ -419326,26 +419329,26 @@ │ │ │ │ mov r0, r8 │ │ │ │ adds r5, #168 @ 0xa8 │ │ │ │ bl 3394f4 │ │ │ │ ldr.w r3, [r9, #824] @ 0x338 │ │ │ │ cmp r3, sl │ │ │ │ bhi.n 39f260 │ │ │ │ b.n 39f2d4 │ │ │ │ - bl 72becc │ │ │ │ + bl 72bed4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 39f1ae │ │ │ │ ldr r2, [pc, #188] @ (39f354 ) │ │ │ │ add.w r3, r7, #88 @ 0x58 │ │ │ │ ldr r1, [pc, #188] @ (39f358 ) │ │ │ │ mov r0, sl │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2115 @ 0x843 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 39f2d4 │ │ │ │ cmp r3, #4 │ │ │ │ bhi.n 39f1cc │ │ │ │ ldr r3, [pc, #168] @ (39f35c ) │ │ │ │ adds r2, #4 │ │ │ │ ldr r4, [pc, #168] @ (39f360 ) │ │ │ │ movs r5, #8 │ │ │ │ @@ -419354,15 +419357,15 @@ │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ movw r2, #2123 @ 0x84b │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ ldr r2, [pc, #144] @ (39f368 ) │ │ │ │ ldr r3, [pc, #76] @ (39f324 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -419374,15 +419377,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, sl │ │ │ │ - bl 87eb14 │ │ │ │ + bl 87eb1c │ │ │ │ b.n 39f2d4 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @@ -419390,43 +419393,43 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #280] @ 0x118 │ │ │ │ + ldr r5, [sp, #376] @ 0x178 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r2, r7, #3 │ │ │ │ + lsrs r2, r2, #4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xf0c40065 │ │ │ │ + @ instruction: 0xf0dc0065 │ │ │ │ ldr r2, [sp, #792] @ 0x318 │ │ │ │ lsls r2, r4, #3 │ │ │ │ - add r0, r7 │ │ │ │ + add r0, sl │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r2, r9 │ │ │ │ + add r2, ip │ │ │ │ lsls r1, r2, #1 │ │ │ │ adds r0, r0, #0 │ │ │ │ movs r0, r0 │ │ │ │ cbz r2, 39f354 │ │ │ │ lsls r0, r2, #3 │ │ │ │ lsls r5, r7, #22 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #568] @ 0x238 │ │ │ │ + ldr r5, [sp, #664] @ 0x298 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r5, [sp, #264] @ 0x108 │ │ │ │ + ldr r5, [sp, #360] @ 0x168 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r4, [sp, #360] @ 0x168 │ │ │ │ + ldr r4, [sp, #456] @ 0x1c8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r4, [sp, #264] @ 0x108 │ │ │ │ + ldr r4, [sp, #360] @ 0x168 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - vhadd.s8 q8, q2, │ │ │ │ - ldr r4, [sp, #600] @ 0x258 │ │ │ │ + vhadd.s16 q8, q6, │ │ │ │ + ldr r4, [sp, #696] @ 0x2b8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r4, [sp, #120] @ 0x78 │ │ │ │ + ldr r4, [sp, #216] @ 0xd8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r1, [sp, #400] @ 0x190 │ │ │ │ lsls r2, r4, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -419631,19 +419634,19 @@ │ │ │ │ ldrh r3, [r6, #0] │ │ │ │ cmp r3, r9 │ │ │ │ bgt.n 39f626 │ │ │ │ movs r5, #0 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ adds r7, #1 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ adds r6, #2 │ │ │ │ add.w r8, r8, #4 │ │ │ │ adds r4, #4 │ │ │ │ adds r2, #4 │ │ │ │ @@ -419670,19 +419673,19 @@ │ │ │ │ bge.w 39f426 │ │ │ │ mov r9, r3 │ │ │ │ mov r5, r1 │ │ │ │ b.n 39f482 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ b.n 39f5b2 │ │ │ │ movw r3, #1023 @ 0x3ff │ │ │ │ cmp r5, r3 │ │ │ │ beq.n 39f6c0 │ │ │ │ ldr r1, [pc, #332] @ (39f770 ) │ │ │ │ add r1, pc │ │ │ │ b.n 39f526 │ │ │ │ @@ -419727,15 +419730,15 @@ │ │ │ │ ldr r0, [pc, #256] @ (39f780 ) │ │ │ │ ldrh r2, [r6, #32] │ │ │ │ strd r3, r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldrh r3, [r6, #0] │ │ │ │ b.n 39f536 │ │ │ │ ldrh r2, [r6, #0] │ │ │ │ cmp.w r2, #256 @ 0x100 │ │ │ │ bls.w 39f59c │ │ │ │ ldrh r2, [r6, #32] │ │ │ │ cmp.w r2, #256 @ 0x100 │ │ │ │ @@ -419788,15 +419791,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 39f65e │ │ │ │ ldr r0, [pc, #112] @ (39f790 ) │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 39f65e │ │ │ │ ldr r2, [pc, #104] @ (39f794 ) │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ b.n 39f652 │ │ │ │ ldr r3, [pc, #84] @ (39f78c ) │ │ │ │ @@ -419810,47 +419813,47 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 39f58c │ │ │ │ ldr r0, [pc, #72] @ (39f798 ) │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 39f58c │ │ │ │ ldr r0, [sp, #720] @ 0x2d0 │ │ │ │ lsls r2, r4, #3 │ │ │ │ - add r1, pc, #400 @ (adr r1, 39f8f4 ) │ │ │ │ + add r1, pc, #496 @ (adr r1, 39f954 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r7, pc, #584 @ (adr r7, 39f9b0 ) │ │ │ │ + add r7, pc, #680 @ (adr r7, 39fa10 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5, {r3, r5, r6, r7} │ │ │ │ + ldmia r6!, {} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r6, pc, #72 @ (adr r6, 39f7bc ) │ │ │ │ + add r6, pc, #168 @ (adr r6, 39f81c ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r1, [sp, #368] @ 0x170 │ │ │ │ + ldr r1, [sp, #464] @ 0x1d0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ mov r4, ip │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #184] @ 0xb8 │ │ │ │ + ldr r1, [sp, #280] @ 0x118 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r2, r7, #5 │ │ │ │ + adds r2, r2, #6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r0, [sp, #928] @ 0x3a0 │ │ │ │ + ldr r1, [sp, #0] │ │ │ │ lsls r2, r2, #1 │ │ │ │ asrs r0, r6, #10 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #952] @ 0x3b8 │ │ │ │ + ldr r1, [sp, #24] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r2, r0, #4 │ │ │ │ + adds r2, r3, #4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r0, [sp, #752] @ 0x2f0 │ │ │ │ + ldr r0, [sp, #848] @ 0x350 │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ add.w r5, r0, #16384 @ 0x4000 │ │ │ │ ldr.w lr, [pc, #296] @ 39f8dc │ │ │ │ @@ -419950,15 +419953,15 @@ │ │ │ │ ldr.w r0, [lr, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 39f810 │ │ │ │ ldr r0, [pc, #48] @ (39f8ec ) │ │ │ │ str.w r8, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 39f810 │ │ │ │ ldr r3, [pc, #40] @ (39f8f0 ) │ │ │ │ mov.w r2, #406 @ 0x196 │ │ │ │ ldr r1, [pc, #36] @ (39f8f4 ) │ │ │ │ ldr r0, [pc, #40] @ (39f8f8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -419969,20 +419972,20 @@ │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r6, r5] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #568] @ 0x238 │ │ │ │ + str r7, [sp, #664] @ 0x298 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmdb r0!, {r0, r2, r5, r6} │ │ │ │ - str r6, [sp, #72] @ 0x48 │ │ │ │ + strd r0, r0, [r8, #-404] @ 0x194 │ │ │ │ + str r6, [sp, #168] @ 0xa8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r7, [sp, #392] @ 0x188 │ │ │ │ + str r7, [sp, #488] @ 0x1e8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r0 │ │ │ │ movs r1, #1 │ │ │ │ @@ -420072,15 +420075,15 @@ │ │ │ │ movs r2, #1 │ │ │ │ and.w fp, r2, fp │ │ │ │ str.w r3, [r4, #-32] │ │ │ │ ldr.w r3, [sl] │ │ │ │ cbnz r3, 39fa64 │ │ │ │ ldr.w r0, [r5, #4]! │ │ │ │ mov r1, fp │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldr.w r3, [r7, #824] @ 0x338 │ │ │ │ adds r6, #1 │ │ │ │ adds r4, #4 │ │ │ │ cmp r3, r6 │ │ │ │ bhi.n 39f93c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -420118,28 +420121,28 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 39fa0e │ │ │ │ ldr r0, [pc, #32] @ (39faa0 ) │ │ │ │ mov r2, fp │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 39fa0e │ │ │ │ movs r2, #1 │ │ │ │ mov r3, r2 │ │ │ │ b.n 39f99a │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #8] │ │ │ │ + str r6, [sp, #104] @ 0x68 │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov ip, r3 │ │ │ │ ldr r3, [pc, #96] @ (39fb18 ) │ │ │ │ @@ -420267,17 +420270,17 @@ │ │ │ │ ldr r1, [pc, #16] @ (39fc14 ) │ │ │ │ movs r2, #243 @ 0xf3 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ blx 28b63c │ │ │ │ - b.n 39f80c │ │ │ │ + b.n 39f83c │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str r4, [sp, #720] @ 0x2d0 │ │ │ │ + str r4, [sp, #816] @ 0x330 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w r4, [pc, #1272] @ 3a0120 │ │ │ │ mov lr, r0 │ │ │ │ @@ -420621,15 +420624,15 @@ │ │ │ │ b.n 39fe86 │ │ │ │ ands.w r0, r1, #1 │ │ │ │ bne.w 39fdf0 │ │ │ │ b.n 39fc86 │ │ │ │ ldr r0, [pc, #276] @ (3a012c ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 39ff30 │ │ │ │ add.w lr, lr, #16384 @ 0x4000 │ │ │ │ ldrb.w r0, [lr, #136] @ 0x88 │ │ │ │ lsls r0, r0, #2 │ │ │ │ uxtb r0, r0 │ │ │ │ b.n 39fc86 │ │ │ │ movs r0, #59 @ 0x3b │ │ │ │ @@ -420720,15 +420723,15 @@ │ │ │ │ lsls r2, r4, #3 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ lsls r2, r4, #3 │ │ │ │ strh r0, [r2, r0] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #752] @ 0x2f0 │ │ │ │ + str r0, [sp, #848] @ 0x350 │ │ │ │ lsls r2, r2, #1 │ │ │ │ cmp.w r2, #4048 @ 0xfd0 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcc.w 39ff26 │ │ │ │ cmp.w r2, #4096 @ 0x1000 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcs.n 3a01c2 │ │ │ │ @@ -420781,23 +420784,23 @@ │ │ │ │ ldr r1, [pc, #32] @ (3a01e8 ) │ │ │ │ movw r2, #1157 @ 0x485 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ blx 28b63c │ │ │ │ - b.n 3a02fc │ │ │ │ + b.n 3a032c │ │ │ │ lsls r5, r4, #1 │ │ │ │ - b.n 3a029c │ │ │ │ + b.n 3a02cc │ │ │ │ lsls r5, r4, #1 │ │ │ │ - b.n 3a0274 │ │ │ │ + b.n 3a02a4 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - b.n 3a0250 │ │ │ │ + b.n 3a0280 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrh r4, [r2, #40] @ 0x28 │ │ │ │ + ldrh r4, [r5, #40] @ 0x28 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r5, [pc, #312] @ (3a0338 ) │ │ │ │ @@ -420917,26 +420920,26 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 3a023a │ │ │ │ ldr r0, [pc, #28] @ (3a0348 ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3a023a │ │ │ │ nop │ │ │ │ ldrh r4, [r7, #16] │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ cmp ip, sp │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r0, #46] @ 0x2e │ │ │ │ + ldrh r6, [r3, #46] @ 0x2e │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #16 │ │ │ │ mov r5, r3 │ │ │ │ @@ -420949,15 +420952,15 @@ │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ ldr r7, [pc, #472] @ (3a0548 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #81 @ 0x51 │ │ │ │ add r1, pc │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [pc, #460] @ (3a054c ) │ │ │ │ add r7, pc │ │ │ │ mov r8, r0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov sl, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -421039,15 +421042,15 @@ │ │ │ │ bpl.n 3a043a │ │ │ │ ldr r0, [pc, #252] @ (3a0558 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ addw r3, r9, #2740 @ 0xab4 │ │ │ │ bfc r6, #8, #19 │ │ │ │ add.w r3, r8, r3, lsl #2 │ │ │ │ str r6, [r3, #4] │ │ │ │ mov r0, r8 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ @@ -421097,15 +421100,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 3a047a │ │ │ │ ldr r0, [pc, #92] @ (3a0560 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3a047a │ │ │ │ ldr r3, [pc, #80] @ (3a0564 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3a0390 │ │ │ │ ldr r3, [pc, #52] @ (3a0554 ) │ │ │ │ @@ -421113,40 +421116,40 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 3a0390 │ │ │ │ ldr r0, [pc, #60] @ (3a0568 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3a0390 │ │ │ │ ldmia r5, {r2, r3, r5, r7} │ │ │ │ lsls r2, r4, #3 │ │ │ │ - udf #150 @ 0x96 │ │ │ │ + udf #174 @ 0xae │ │ │ │ lsls r5, r4, #1 │ │ │ │ - @ instruction: 0xf6be0051 │ │ │ │ - ldrh r2, [r1, #24] │ │ │ │ + @ instruction: 0xf6d60051 │ │ │ │ + ldrh r2, [r4, #24] │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldrh r4, [r7, #4] │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r2, r0] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r4, #40] @ 0x28 │ │ │ │ + ldrh r4, [r7, #40] @ 0x28 │ │ │ │ lsls r2, r2, #1 │ │ │ │ str r0, [r5, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r1, #34] @ 0x22 │ │ │ │ + ldrh r2, [r4, #34] @ 0x22 │ │ │ │ lsls r2, r2, #1 │ │ │ │ movs r1, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r7, #30] │ │ │ │ + ldrh r0, [r2, #32] │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r3 │ │ │ │ ldr r3, [pc, #112] @ (3a05f0 ) │ │ │ │ @@ -421297,15 +421300,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 3a0684 │ │ │ │ ldr.w r0, [pc, #1904] @ 3a0e70 │ │ │ │ mov r3, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3a0684 │ │ │ │ cmp r5, #236 @ 0xec │ │ │ │ bgt.w 3a098c │ │ │ │ cmp r5, #207 @ 0xcf │ │ │ │ ble.n 3a0790 │ │ │ │ sub.w r1, r5, #208 @ 0xd0 │ │ │ │ movs r3, #1 │ │ │ │ @@ -421695,15 +421698,15 @@ │ │ │ │ ldr r3, [pc, #700] @ (3a0e6c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.w 3a0826 │ │ │ │ ldr r0, [pc, #696] @ (3a0e74 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3a082a │ │ │ │ add r4, r7 │ │ │ │ movw r3, #10676 @ 0x29b4 │ │ │ │ and.w r2, r8, #7 │ │ │ │ strb r2, [r4, r3] │ │ │ │ b.n 3a0782 │ │ │ │ cmp r4, #7 │ │ │ │ @@ -421836,36 +421839,36 @@ │ │ │ │ ldr r3, [pc, #300] @ (3a0e6c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.w 3a0826 │ │ │ │ ldr r0, [pc, #300] @ (3a0e78 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3a0826 │ │ │ │ ldr r0, [pc, #296] @ (3a0e7c ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ adds r3, #1 │ │ │ │ adds r2, #32 │ │ │ │ cmp r3, #4 │ │ │ │ bne.w 3a07ea │ │ │ │ mov.w r3, #256 @ 0x100 │ │ │ │ b.n 3a0808 │ │ │ │ ldr r3, [pc, #248] @ (3a0e6c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.w 3a0826 │ │ │ │ ldr r0, [pc, #256] @ (3a0e80 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3a0782 │ │ │ │ add.w lr, lr, #1 │ │ │ │ adds r2, #32 │ │ │ │ cmp.w lr, #4 │ │ │ │ bne.w 3a0b38 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ b.n 3a0b56 │ │ │ │ @@ -421933,35 +421936,35 @@ │ │ │ │ lsls r1, r1, #31 │ │ │ │ bpl.w 3a082a │ │ │ │ b.n 3a0922 │ │ │ │ strh r2, [r3, #46] @ 0x2e │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r5, #52] @ 0x34 │ │ │ │ + ldrh r4, [r0, #54] @ 0x36 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r5, [sp, #360] @ 0x168 │ │ │ │ + str r5, [sp, #456] @ 0x1c8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [r7, #16] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r3, #20] │ │ │ │ + ldrh r6, [r6, #20] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r4, [r3, #48] @ 0x30 │ │ │ │ + strh r4, [r6, #48] @ 0x30 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r6, [r1, #36] @ 0x24 │ │ │ │ + strh r6, [r4, #36] @ 0x24 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r2, [r7, #36] @ 0x24 │ │ │ │ + strh r2, [r2, #38] @ 0x26 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r0, [r3, #34] @ 0x22 │ │ │ │ + strh r0, [r6, #34] @ 0x22 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bcc.n 3a0e1c │ │ │ │ + bcc.n 3a0e4c │ │ │ │ lsls r5, r4, #1 │ │ │ │ - strh r2, [r0, #20] │ │ │ │ + strh r2, [r3, #20] │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #108] @ (3a0f08 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -422417,15 +422420,15 @@ │ │ │ │ bpl.w 3a101c │ │ │ │ ldr r1, [pc, #400] @ (3a1540 ) │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [pc, #396] @ (3a1544 ) │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp.w r3, #1020 @ 0x3fc │ │ │ │ bge.w 3a11e8 │ │ │ │ cmp r5, #7 │ │ │ │ ble.w 3a1024 │ │ │ │ b.n 3a117a │ │ │ │ add.w r3, sl, ip, lsl #3 │ │ │ │ @@ -422560,35 +422563,35 @@ │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r2, #80] @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r2, #14] │ │ │ │ + strh r4, [r5, #14] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r2, [r0, #4] │ │ │ │ + ldrh r2, [r3, #4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r0, [r7, #25] │ │ │ │ + ldrb r0, [r2, #26] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r5!, {r1, r2, r3} │ │ │ │ + ldmia r5, {r1, r2, r5} │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrb r6, [r0, #15] │ │ │ │ + ldrb r6, [r3, #15] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r4, {r3, r4, r5, r6, r7} │ │ │ │ + ldmia r5!, {r4} │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrb r2, [r3, #7] │ │ │ │ + ldrb r2, [r6, #7] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r2, [r2, #21] │ │ │ │ + ldrb r2, [r5, #21] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r4!, {r1, r5, r6, r7} │ │ │ │ + ldmia r4, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrb r4, [r0, #7] │ │ │ │ + ldrb r4, [r3, #7] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r0, [r1, #21] │ │ │ │ + ldrb r0, [r4, #21] │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r6, [pc, #1116] @ 3a19d8 │ │ │ │ mov r5, r2 │ │ │ │ @@ -422789,15 +422792,15 @@ │ │ │ │ bpl.w 3a1634 │ │ │ │ ldr r0, [pc, #640] @ (3a19fc ) │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ str.w ip, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ cmp r4, #7 │ │ │ │ bgt.n 3a1834 │ │ │ │ add.w r3, r0, #16384 @ 0x4000 │ │ │ │ ldrb.w r3, [r3, #136] @ 0x88 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3a1894 │ │ │ │ lsls r2, r2, #31 │ │ │ │ @@ -422952,15 +422955,15 @@ │ │ │ │ str.w ip, [r7] │ │ │ │ add r1, pc │ │ │ │ str r3, [r7, #4] │ │ │ │ b.n 3a1628 │ │ │ │ ldr r0, [pc, #244] @ (3a1a28 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3a1614 │ │ │ │ add.w r3, r0, #16384 @ 0x4000 │ │ │ │ ldr.w r3, [r3, #132] @ 0x84 │ │ │ │ cmp r3, #2 │ │ │ │ bne.w 3a1668 │ │ │ │ subs r4, #8 │ │ │ │ addw r3, r4, #3268 @ 0xcc4 │ │ │ │ @@ -423012,59 +423015,59 @@ │ │ │ │ str.w ip, [r7] │ │ │ │ b.n 3a1628 │ │ │ │ nop │ │ │ │ strb r0, [r7, #26] │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r1, #48] @ 0x30 │ │ │ │ + strh r6, [r4, #48] @ 0x30 │ │ │ │ lsls r1, r3, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r6, #42] @ 0x2a │ │ │ │ + strh r2, [r1, #44] @ 0x2c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r6, [r5, #40] @ 0x28 │ │ │ │ + strh r6, [r0, #42] @ 0x2a │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r6, [r7, #38] @ 0x26 │ │ │ │ + strh r6, [r2, #40] @ 0x28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r4, [r2, #23] │ │ │ │ + ldrb r4, [r5, #23] │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r5, #12] │ │ │ │ + ldrb r2, [r0, #13] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r0, [r7, #34] @ 0x22 │ │ │ │ + strh r0, [r2, #36] @ 0x24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r6, [r5, #32] │ │ │ │ + strh r6, [r0, #34] @ 0x22 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r4, [r0, #32] │ │ │ │ + strh r4, [r3, #32] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r4, [r2, #30] │ │ │ │ + strh r4, [r5, #30] │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + strh r6, [r0, #30] │ │ │ │ lsls r1, r3, #1 │ │ │ │ strh r6, [r5, #28] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r6, [r2, #28] │ │ │ │ + strh r0, [r1, #28] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r0, [r6, #26] │ │ │ │ + strh r4, [r1, #26] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r4, [r6, #24] │ │ │ │ + strh r2, [r7, #24] │ │ │ │ lsls r1, r3, #1 │ │ │ │ strh r2, [r4, #24] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r2, [r1, #24] │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - ldrb r0, [r3, #5] │ │ │ │ + ldrb r0, [r6, #5] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r0, [r7, #20] │ │ │ │ + strh r0, [r2, #22] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r2, [r3, #20] │ │ │ │ + strh r2, [r6, #20] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r4, [r7, #18] │ │ │ │ + strh r4, [r2, #20] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r6, [r4, #18] │ │ │ │ + strh r6, [r7, #18] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #104] @ (3a1ab4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -423355,15 +423358,15 @@ │ │ │ │ strd r3, r2, [sp, #24] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr.w r0, [pc, #1132] @ 3a21e8 │ │ │ │ subs r1, r7, r3 │ │ │ │ sub.w r1, r1, #8160 @ 0x1fe0 │ │ │ │ add r0, pc │ │ │ │ subs r1, #24 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldrb.w r1, [r2, #1044] @ 0x414 │ │ │ │ b.n 3a1ce4 │ │ │ │ cmp.w r2, #512 @ 0x200 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcs.w 3a1eea │ │ │ │ @@ -423430,15 +423433,15 @@ │ │ │ │ bpl.n 3a1de8 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r0, [pc, #936] @ (3a21f0 ) │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ adds r1, r3, r2 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldrb.w r1, [r2, #1044] @ 0x414 │ │ │ │ b.n 3a1de8 │ │ │ │ cmp r2, #4 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcc.w 3a1c78 │ │ │ │ @@ -423642,15 +423645,15 @@ │ │ │ │ bne.n 3a208e │ │ │ │ b.n 3a1c78 │ │ │ │ ldr r0, [pc, #336] @ (3a21f4 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ cmp r7, #0 │ │ │ │ bne.w 3a1faa │ │ │ │ ldrb.w r1, [r2, #1050] @ 0x41a │ │ │ │ tst.w r1, lr │ │ │ │ bne.w 3a1faa │ │ │ │ adds r3, #1 │ │ │ │ adds r2, #7 │ │ │ │ @@ -423750,21 +423753,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r0, [r7, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r3, #21] │ │ │ │ + strb r6, [r6, #21] │ │ │ │ lsls r2, r2, #1 │ │ │ │ str r4, [r4, #112] @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r6, #18] │ │ │ │ + strb r6, [r1, #19] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r6, [r7, #9] │ │ │ │ + strb r6, [r2, #10] │ │ │ │ lsls r2, r2, #1 │ │ │ │ cmp.w r2, #3840 @ 0xf00 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcs.n 3a2292 │ │ │ │ add.w r6, r5, #16384 @ 0x4000 │ │ │ │ subs.w r3, r2, #3072 @ 0xc00 │ │ │ │ sxth r0, r3 │ │ │ │ @@ -424063,15 +424066,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3a23de │ │ │ │ ldr r0, [pc, #152] @ (3a25fc ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3a23de │ │ │ │ add.w r3, r6, #12288 @ 0x3000 │ │ │ │ ldr.w r2, [r3, #824] @ 0x338 │ │ │ │ cmp r2, #1 │ │ │ │ bls.n 3a24ec │ │ │ │ ldr r2, [pc, #100] @ (3a25e4 ) │ │ │ │ mrc 15, 0, r1, cr13, cr0, {3} │ │ │ │ @@ -424120,59 +424123,59 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r2, r0] │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r2, #12] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r3, #92] @ 0x5c │ │ │ │ + ldr r4, [r6, #92] @ 0x5c │ │ │ │ lsls r2, r2, #1 │ │ │ │ add.w r0, r0, #16384 @ 0x4000 │ │ │ │ ldrb.w r0, [r0, #137] @ 0x89 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (3a2614 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ ldrb r6, [r1, #25] │ │ │ │ lsls r0, r2, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr.w ip, [pc, #52] @ 3a2664 │ │ │ │ ldr r2, [pc, #52] @ (3a2668 ) │ │ │ │ movs r3, #156 @ 0x9c │ │ │ │ ldr r1, [pc, #52] @ (3a266c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ cbz r3, 3a264e │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - pop {r2, r4, r5, r7} │ │ │ │ + pop {r2, r3, r6, r7} │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r2, [r2, #84] @ 0x54 │ │ │ │ + ldr r2, [r5, #84] @ 0x54 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r4, [r7, #80] @ 0x50 │ │ │ │ + ldr r4, [r2, #84] @ 0x54 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #132] @ (3a2704 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -424181,47 +424184,47 @@ │ │ │ │ ldr r1, [pc, #132] @ (3a270c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ add.w r1, r4, #44 @ 0x2c │ │ │ │ ldr r2, [pc, #112] @ (3a2710 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #108] @ (3a2714 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #96] @ (3a2718 ) │ │ │ │ ldr r1, [pc, #100] @ (3a271c ) │ │ │ │ mov r7, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #13 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #84] @ (3a2720 ) │ │ │ │ ldr r3, [pc, #88] @ (3a2724 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #88] @ (3a2728 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [r7, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #72] @ 0x48 │ │ │ │ movs r2, #7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72dfb4 │ │ │ │ + bl 72dfbc │ │ │ │ ldr r3, [pc, #72] @ (3a272c ) │ │ │ │ ldr r2, [pc, #72] @ (3a2730 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ str r2, [r4, #52] @ 0x34 │ │ │ │ @@ -424229,27 +424232,27 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - pop {r2, r5, r6} │ │ │ │ + pop {r2, r3, r4, r5, r6} │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str r6, [r3, #16] │ │ │ │ + str r6, [r6, #16] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - add r5, sp, #264 @ 0x108 │ │ │ │ + add r5, sp, #360 @ 0x168 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r2, [r4, #16] │ │ │ │ + str r2, [r7, #16] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - str r0, [r7, #16] │ │ │ │ + str r0, [r2, #20] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldr r4, [r6, #76] @ 0x4c │ │ │ │ + ldr r4, [r1, #80] @ 0x50 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r2, [r2, #80] @ 0x50 │ │ │ │ + ldr r2, [r5, #80] @ 0x50 │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsls r1, r3, #10 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ cbnz r6, 3a2738 │ │ │ │ lsls r6, r3, #3 │ │ │ │ @@ -424259,42 +424262,42 @@ │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr.w ip, [pc, #52] @ 3a2780 │ │ │ │ ldr r2, [pc, #52] @ (3a2784 ) │ │ │ │ movs r3, #156 @ 0x9c │ │ │ │ ldr r1, [pc, #52] @ (3a2788 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cbz r3, 3a276a │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - cbnz r0, 3a27ea │ │ │ │ + cbnz r0, 3a27f0 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r6, [r6, #64] @ 0x40 │ │ │ │ + ldr r6, [r1, #68] @ 0x44 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r0, [r4, #64] @ 0x40 │ │ │ │ + ldr r0, [r7, #64] @ 0x40 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #76] @ 3a27e8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -424303,15 +424306,15 @@ │ │ │ │ ldr r1, [pc, #72] @ (3a27f0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #88 @ 0x58 │ │ │ │ add r1, pc │ │ │ │ movs r3, #156 @ 0x9c │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r0, r0, #16384 @ 0x4000 │ │ │ │ ldrb.w r3, [r0, #136] @ 0x88 │ │ │ │ eor.w r3, r3, #1 │ │ │ │ orrs.w r2, r4, r3 │ │ │ │ itt eq │ │ │ │ moveq r3, #1 │ │ │ │ strbeq.w r3, [r0, #138] @ 0x8a │ │ │ │ @@ -424320,19 +424323,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - cbnz r6, 3a283c │ │ │ │ + cbnz r6, 3a2842 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r4, [r4, #60] @ 0x3c │ │ │ │ + ldr r4, [r7, #60] @ 0x3c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r6, [r1, #60] @ 0x3c │ │ │ │ + ldr r6, [r4, #60] @ 0x3c │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #300] @ (3a2930 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -424341,15 +424344,15 @@ │ │ │ │ ldr r1, [pc, #300] @ (3a2938 ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #156 @ 0x9c │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r3, r0, #12288 @ 0x3000 │ │ │ │ ldr.w ip, [r3, #824] @ 0x338 │ │ │ │ cmp.w ip, #8 │ │ │ │ bhi.n 3a28b2 │ │ │ │ add.w r0, r0, #16384 @ 0x4000 │ │ │ │ ldr.w ip, [r0, #128] @ 0x80 │ │ │ │ cmp.w ip, #1020 @ 0x3fc │ │ │ │ @@ -424377,27 +424380,27 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #208] @ (3a2944 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 3a289e │ │ │ │ ldr r3, [pc, #192] @ (3a2948 ) │ │ │ │ movs r2, #210 @ 0xd2 │ │ │ │ ldr r4, [pc, #192] @ (3a294c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #192] @ (3a2950 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -424409,15 +424412,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ movs r2, #195 @ 0xc3 │ │ │ │ add r4, pc │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -424429,15 +424432,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ movs r2, #200 @ 0xc8 │ │ │ │ add r4, pc │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -424446,45 +424449,45 @@ │ │ │ │ ldr r1, [pc, #68] @ (3a2964 ) │ │ │ │ ldr r4, [pc, #72] @ (3a2968 ) │ │ │ │ movs r2, #218 @ 0xda │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 3a289e │ │ │ │ - revsh r0, r4 │ │ │ │ + revsh r0, r7 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r2, [r7, #52] @ 0x34 │ │ │ │ + ldr r2, [r2, #56] @ 0x38 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r6, [r4, #52] @ 0x34 │ │ │ │ + ldr r6, [r7, #52] @ 0x34 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - rev16 r0, r7 │ │ │ │ + hlt 0x0010 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r2, [r4, #68] @ 0x44 │ │ │ │ + ldr r2, [r7, #68] @ 0x44 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r6, [r5, #52] @ 0x34 │ │ │ │ + ldr r6, [r0, #56] @ 0x38 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - rev16 r6, r3 │ │ │ │ + rev16 r6, r6 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r4, [r2, #60] @ 0x3c │ │ │ │ - lsls r2, r2, #1 │ │ │ │ - ldr r4, [r2, #52] @ 0x34 │ │ │ │ + ldr r4, [r5, #60] @ 0x3c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r0, [r5, #48] @ 0x30 │ │ │ │ + ldr r4, [r5, #52] @ 0x34 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r4, [r6, #44] @ 0x2c │ │ │ │ + ldr r0, [r3, #52] @ 0x34 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r0, [r7, #48] @ 0x30 │ │ │ │ + ldr r4, [r1, #48] @ 0x30 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r6, [r0, #44] @ 0x2c │ │ │ │ + ldr r0, [r2, #52] @ 0x34 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r2, [r6, #52] @ 0x34 │ │ │ │ + ldr r6, [r3, #44] @ 0x2c │ │ │ │ + lsls r2, r2, #1 │ │ │ │ + ldr r2, [r1, #56] @ 0x38 │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #584] @ (3a2bc8 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -424492,15 +424495,15 @@ │ │ │ │ movs r3, #156 @ 0x9c │ │ │ │ ldr r1, [pc, #584] @ (3a2bd0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #88 @ 0x58 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r3, r0, #16384 @ 0x4000 │ │ │ │ mov r5, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldrb.w r2, [r3, #136] @ 0x88 │ │ │ │ str r2, [sp, #12] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3a2b4c │ │ │ │ @@ -424693,19 +424696,19 @@ │ │ │ │ add.w r0, r5, #1012 @ 0x3f4 │ │ │ │ blx 28d48c │ │ │ │ b.n 3a2a8a │ │ │ │ ldrb.w r8, [r3, #137] @ 0x89 │ │ │ │ mov r7, r6 │ │ │ │ b.n 3a2a8a │ │ │ │ nop │ │ │ │ - cbnz r6, 3a2be4 │ │ │ │ + cbnz r6, 3a2bea │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r4, [r0, #32] │ │ │ │ + ldr r4, [r3, #32] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r0, [r6, #28] │ │ │ │ + ldr r0, [r1, #32] │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 003a2bd4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -424720,29 +424723,29 @@ │ │ │ │ ldr r2, [pc, #500] @ (3a2dec ) │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r9, r3 │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ add.w r8, r6, #16384 @ 0x4000 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ adds r5, #144 @ 0x90 │ │ │ │ str r5, [sp, #0] │ │ │ │ add.w r5, r6, #12288 @ 0x3000 │ │ │ │ ldr r2, [pc, #476] @ (3a2df0 ) │ │ │ │ ldr.w r7, [r8, #128] @ 0x80 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #472] @ (3a2df4 ) │ │ │ │ add r2, pc │ │ │ │ sub.w sl, r7, #32 │ │ │ │ ldr.w r7, [r5, #824] @ 0x338 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r2, sl, r7, lsl #5 │ │ │ │ mov r1, fp │ │ │ │ bl 32b568 │ │ │ │ ldr.w r3, [r5, #824] @ 0x338 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3a2cd0 │ │ │ │ add.w fp, r6, #752 @ 0x2f0 │ │ │ │ @@ -424885,31 +424888,31 @@ │ │ │ │ strd r6, r7, [sp, #8] │ │ │ │ bl 52bba8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 3394f4 │ │ │ │ - @ instruction: 0xb6fe │ │ │ │ + @ instruction: 0xb716 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - lsrs r0, r7, #6 │ │ │ │ + lsrs r0, r2, #7 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - lsrs r2, r3, #6 │ │ │ │ + lsrs r2, r6, #6 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrh r0, [r2, r6] │ │ │ │ + ldrh r0, [r5, r6] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - add r7, pc, #696 @ (adr r7, 3a30b0 ) │ │ │ │ + add r7, pc, #792 @ (adr r7, 3a3110 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r0, [r7, #0] │ │ │ │ + ldr r0, [r2, #4] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r6, [r4, #36] @ 0x24 │ │ │ │ + str r6, [r7, #36] @ 0x24 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r2, [r1, #32] │ │ │ │ + str r2, [r4, #32] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r2, [r4, #116] @ 0x74 │ │ │ │ + str r2, [r7, #116] @ 0x74 │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 003a2e08 : │ │ │ │ ldr r3, [pc, #28] @ (3a2e28 ) │ │ │ │ ldr r2, [pc, #32] @ (3a2e2c ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ @@ -424925,21 +424928,21 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldrsh r0, [r6, r0] │ │ │ │ lsls r2, r4, #3 │ │ │ │ cmp r2, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r3, #112] @ 0x70 │ │ │ │ + str r2, [r6, #112] @ 0x70 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r4, {r2, r4} │ │ │ │ + ldmia r4!, {r2, r3, r5} │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (3a2e40 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ strb r6, [r4, #28] │ │ │ │ lsls r0, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -424947,37 +424950,37 @@ │ │ │ │ ldr r2, [pc, #60] @ (3a2e98 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (3a2e9c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r1, [pc, #48] @ (3a2ea0 ) │ │ │ │ movs r2, #2 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 72dfb4 │ │ │ │ + bl 72dfbc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #40] @ (3a2ea4 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - push {r1, r2, r5, lr} │ │ │ │ + push {r1, r2, r3, r4, r5, lr} │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r4, [r1, r5] │ │ │ │ + ldr r4, [r4, r5] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - add r5, pc, #440 @ (adr r5, 3a3058 ) │ │ │ │ + add r5, pc, #536 @ (adr r5, 3a30b8 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ rev16 r2, r3 │ │ │ │ lsls r6, r3, #3 │ │ │ │ lsls r5, r1, #6 │ │ │ │ movs r0, r0 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -425029,28 +425032,28 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 3a2ece │ │ │ │ ldr r0, [pc, #28] @ (3a2f54 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3a2ece │ │ │ │ ldr r0, [pc, #20] @ (3a2f58 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3a2ece │ │ │ │ nop │ │ │ │ ldrb r0, [r0, r6] │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r6, #112] @ 0x70 │ │ │ │ + str r0, [r1, #116] @ 0x74 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r2, [r1, #112] @ 0x70 │ │ │ │ + str r2, [r4, #112] @ 0x70 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr.w lr, [pc, #140] @ 3a2ffc │ │ │ │ @@ -425081,42 +425084,42 @@ │ │ │ │ ldr.w r3, [r0, #1436] @ 0x59c │ │ │ │ cmp r1, r3 │ │ │ │ bcs.n 3a2f92 │ │ │ │ add.w r3, r1, #230 @ 0xe6 │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r4, [r0, r3, lsl #2] │ │ │ │ mov r0, r4 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ ldr r3, [pc, #44] @ (3a3000 ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 3a2f92 │ │ │ │ ldr r0, [pc, #36] @ (3a3004 ) │ │ │ │ mov r1, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ ldr r0, [pc, #24] @ (3a3008 ) │ │ │ │ mov r1, r2 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ nop │ │ │ │ ldrb r6, [r0, r3] │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r3, #104] @ 0x68 │ │ │ │ + str r6, [r6, #104] @ 0x68 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r4, [r5, #104] @ 0x68 │ │ │ │ + str r4, [r0, #108] @ 0x6c │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w sl, [pc, #264] @ 3a3128 │ │ │ │ sub sp, #20 │ │ │ │ @@ -425128,15 +425131,15 @@ │ │ │ │ mov r2, sl │ │ │ │ add.w r3, r6, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ ldr.w fp, [pc, #248] @ 3a3134 │ │ │ │ mov r8, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r4, [r0, #1436] @ 0x59c │ │ │ │ add fp, pc │ │ │ │ cmp r4, #128 @ 0x80 │ │ │ │ bhi.n 3a30ca │ │ │ │ ldr.w r5, [r0, #1432] @ 0x598 │ │ │ │ rsb r3, r4, #1020 @ 0x3fc │ │ │ │ mov r7, r0 │ │ │ │ @@ -425153,15 +425156,15 @@ │ │ │ │ add r9, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ adds r4, #1 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r1, r5 │ │ │ │ bl 339444 │ │ │ │ ldr.w r3, [r7, #1436] @ 0x59c │ │ │ │ adds r5, #4 │ │ │ │ cmp r3, r4 │ │ │ │ bhi.n 3a3072 │ │ │ │ ldr r0, [pc, #172] @ (3a3140 ) │ │ │ │ @@ -425190,15 +425193,15 @@ │ │ │ │ ldr r2, [pc, #128] @ (3a3150 ) │ │ │ │ add.w r3, r6, #28 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ movs r2, #141 @ 0x8d │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -425207,46 +425210,46 @@ │ │ │ │ add.w r3, r6, #28 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #8] │ │ │ │ strd r2, r5, [sp] │ │ │ │ movs r2, #148 @ 0x94 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - str r0, [r3, #104] @ 0x68 │ │ │ │ + str r0, [r6, #104] @ 0x68 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cbz r2, 3a3186 │ │ │ │ + cbz r2, 3a318c │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str r6, [r4, #104] @ 0x68 │ │ │ │ + str r6, [r7, #104] @ 0x68 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldrh r6, [r6, r7] │ │ │ │ lsls r2, r4, #3 │ │ │ │ - lsls r4, r5, #20 │ │ │ │ + lsls r4, r0, #21 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - lsls r0, r0, #21 │ │ │ │ + lsls r0, r3, #21 │ │ │ │ lsls r1, r2, #1 │ │ │ │ subs r6, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #432] @ (3a32f8 ) │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #768] @ (3a3450 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r1, #96] @ 0x60 │ │ │ │ + str r4, [r4, #96] @ 0x60 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r4, [r2, #96] @ 0x60 │ │ │ │ + str r4, [r5, #96] @ 0x60 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #112] @ (3a31d8 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -425255,25 +425258,25 @@ │ │ │ │ ldr r1, [pc, #112] @ (3a31e0 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #92] @ (3a31e4 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #92] @ (3a31e8 ) │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ vldr d7, [pc, #52] @ 3a31d0 │ │ │ │ ldr r2, [pc, #76] @ (3a31ec ) │ │ │ │ add.w r4, r0, #752 @ 0x2f0 │ │ │ │ ldr r1, [pc, #72] @ (3a31f0 ) │ │ │ │ mov r3, r0 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -425290,27 +425293,27 @@ │ │ │ │ b.w 3394f4 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - sxth r4, r2 │ │ │ │ + sxth r4, r5 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - lsls r2, r4, #16 │ │ │ │ + lsls r2, r7, #16 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - lsls r4, r6, #16 │ │ │ │ + lsls r4, r1, #17 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r4, [r6, #80] @ 0x50 │ │ │ │ + str r4, [r1, #84] @ 0x54 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r0, [r1, #84] @ 0x54 │ │ │ │ + str r0, [r4, #84] @ 0x54 │ │ │ │ lsls r2, r2, #1 │ │ │ │ strb r0, [r7, #14] │ │ │ │ lsls r0, r2, #3 │ │ │ │ - str r4, [r5, #80] @ 0x50 │ │ │ │ + str r4, [r0, #84] @ 0x54 │ │ │ │ lsls r2, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w r0, [r0, #592] @ 0x250 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ @@ -425369,15 +425372,15 @@ │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ ldrb.w r0, [r0, #953] @ 0x3b9 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (3a328c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ strb r6, [r7, #12] │ │ │ │ lsls r0, r2, #3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -425386,47 +425389,47 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #128] @ (3a3328 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ add.w r1, r4, #16 │ │ │ │ ldr r2, [pc, #112] @ (3a332c ) │ │ │ │ mov r5, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #21 │ │ │ │ ldr r1, [pc, #108] @ (3a3330 ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #96] @ (3a3334 ) │ │ │ │ ldr r1, [pc, #100] @ (3a3338 ) │ │ │ │ mov r7, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #13 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #84] @ (3a333c ) │ │ │ │ ldr r3, [pc, #88] @ (3a3340 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #88] @ (3a3344 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [r7, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #72] @ 0x48 │ │ │ │ movs r2, #11 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72dfb4 │ │ │ │ + bl 72dfbc │ │ │ │ ldr r3, [pc, #72] @ (3a3348 ) │ │ │ │ ldr r2, [pc, #72] @ (3a334c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ str r2, [r4, #52] @ 0x34 │ │ │ │ @@ -425434,27 +425437,27 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - cbz r0, 3a332a │ │ │ │ + cbz r0, 3a3330 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - strb r2, [r0, r4] │ │ │ │ + strb r2, [r3, r4] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - add r1, pc, #152 @ (adr r1, 3a33c4 ) │ │ │ │ + add r1, pc, #248 @ (adr r1, 3a3424 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r4, [r0, r4] │ │ │ │ + strb r4, [r3, r4] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - strb r2, [r3, r4] │ │ │ │ + strb r2, [r6, r4] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - str r0, [r3, #12] │ │ │ │ + str r0, [r6, #12] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r6, [r6, #12] │ │ │ │ + str r6, [r1, #16] │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsls r1, r7, #20 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb63a │ │ │ │ lsls r6, r3, #3 │ │ │ │ @@ -425464,25 +425467,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr.w ip, [pc, #160] @ 3a3408 │ │ │ │ ldr r2, [pc, #160] @ (3a340c ) │ │ │ │ movw r3, #313 @ 0x139 │ │ │ │ ldr r1, [pc, #156] @ (3a3410 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldrb.w r2, [r4, #957] @ 0x3bd │ │ │ │ mov r3, r0 │ │ │ │ cbnz r2, 3a33ea │ │ │ │ movs r2, #124 @ 0x7c │ │ │ │ addw r1, r4, #1076 @ 0x434 │ │ │ │ str r0, [sp, #12] │ │ │ │ add.w r0, r4, #1072 @ 0x430 │ │ │ │ @@ -425519,19 +425522,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - add sp, #312 @ 0x138 │ │ │ │ + add sp, #408 @ 0x198 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str r4, [r5, #60] @ 0x3c │ │ │ │ + str r4, [r0, #64] @ 0x40 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r7, pc, #520 @ (adr r7, 3a361c ) │ │ │ │ + add r7, pc, #616 @ (adr r7, 3a367c ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #680] @ (3a36d0 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -425540,15 +425543,15 @@ │ │ │ │ ldr r1, [pc, #680] @ (3a36d8 ) │ │ │ │ add r7, pc │ │ │ │ add.w r3, r7, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #313 @ 0x139 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r5, [r0, #944] @ 0x3b0 │ │ │ │ subs r3, r5, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bhi.w 3a35ba │ │ │ │ ldr.w r2, [r0, #940] @ 0x3ac │ │ │ │ mov r4, r0 │ │ │ │ cmp.w r2, #1020 @ 0x3fc │ │ │ │ @@ -425608,15 +425611,15 @@ │ │ │ │ str r4, [r3, r5] │ │ │ │ ldr.w r1, [r6, #3328] @ 0xd00 │ │ │ │ add r1, r5 │ │ │ │ bl 663850 │ │ │ │ movs r2, #0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r1, r8 │ │ │ │ - bl 734f14 │ │ │ │ + bl 734f1c │ │ │ │ ldr.w r3, [r6, #3328] @ 0xd00 │ │ │ │ lsls r2, r7, #8 │ │ │ │ bic.w r0, r0, #4278190080 @ 0xff000000 │ │ │ │ add r3, r5 │ │ │ │ orr.w r0, r0, r1, lsl #24 │ │ │ │ orr.w r0, r0, r2, asr #31 │ │ │ │ orr.w r2, r2, #16777216 @ 0x1000000 │ │ │ │ @@ -425674,15 +425677,15 @@ │ │ │ │ add.w r3, r7, #108 @ 0x6c │ │ │ │ ldr r1, [pc, #292] @ (3a36e8 ) │ │ │ │ mov.w r2, #382 @ 0x17e │ │ │ │ add r4, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -425694,27 +425697,27 @@ │ │ │ │ add.w r3, r7, #108 @ 0x6c │ │ │ │ ldr r1, [pc, #244] @ (3a36f0 ) │ │ │ │ mov.w r2, #416 @ 0x1a0 │ │ │ │ add r4, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 3a35d4 │ │ │ │ movs r1, #32 │ │ │ │ ldr r4, [pc, #224] @ (3a36f4 ) │ │ │ │ str r1, [sp, #8] │ │ │ │ add.w r3, r7, #108 @ 0x6c │ │ │ │ ldr r1, [pc, #220] @ (3a36f8 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r6 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #393 @ 0x189 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -425727,27 +425730,27 @@ │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ movw r2, #425 @ 0x1a9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 3a35d4 │ │ │ │ mov.w r1, #1020 @ 0x3fc │ │ │ │ ldr r4, [pc, #156] @ (3a3708 ) │ │ │ │ str r1, [sp, #8] │ │ │ │ add.w r3, r7, #108 @ 0x6c │ │ │ │ ldr r1, [pc, #152] @ (3a370c ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r6 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #387 @ 0x183 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -425756,100 +425759,100 @@ │ │ │ │ add.w r3, r7, #108 @ 0x6c │ │ │ │ ldr r1, [pc, #112] @ (3a3714 ) │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #399 @ 0x18f │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 3a35d4 │ │ │ │ ldr r4, [pc, #96] @ (3a3718 ) │ │ │ │ add.w r3, r7, #108 @ 0x6c │ │ │ │ ldr r1, [pc, #96] @ (3a371c ) │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #409 @ 0x199 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ b.n 3a35d4 │ │ │ │ - add r7, sp, #584 @ 0x248 │ │ │ │ + add r7, sp, #680 @ 0x2a8 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str r4, [r5, #48] @ 0x30 │ │ │ │ + str r4, [r0, #52] @ 0x34 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r6, pc, #784 @ (adr r6, 3a39ec ) │ │ │ │ + add r6, pc, #880 @ (adr r6, 3a3a4c ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r2, [r3, #60] @ 0x3c │ │ │ │ + str r2, [r6, #60] @ 0x3c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r4, [r0, #60] @ 0x3c │ │ │ │ + str r4, [r3, #60] @ 0x3c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r6, [r3, #28] │ │ │ │ + str r6, [r6, #28] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r6, [r7, #24] │ │ │ │ + str r6, [r2, #28] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r4, [r2, #32] │ │ │ │ + str r4, [r5, #32] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r4, [r0, #24] │ │ │ │ + str r4, [r3, #24] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r6, [r4, #24] │ │ │ │ + str r6, [r7, #24] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r6, [r4, #20] │ │ │ │ + str r6, [r7, #20] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r5, sp, #472 @ 0x1d8 │ │ │ │ + add r5, sp, #568 @ 0x238 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str r4, [r7, #28] │ │ │ │ + str r4, [r2, #32] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r6, [r6, #16] │ │ │ │ + str r6, [r1, #20] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r6, [r7, r6] │ │ │ │ + ldrb r6, [r2, r7] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r6, [r1, #16] │ │ │ │ + str r6, [r4, #16] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r4, [r2, #20] │ │ │ │ + str r4, [r5, #20] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r0, [r4, #12] │ │ │ │ + str r0, [r7, #12] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r6, [r4, r6] │ │ │ │ + ldrb r6, [r7, r6] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r4, [r0, #12] │ │ │ │ + str r4, [r3, #12] │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr.w ip, [pc, #56] @ 3a3770 │ │ │ │ ldr r2, [pc, #56] @ (3a3774 ) │ │ │ │ movw r3, #313 @ 0x139 │ │ │ │ ldr r1, [pc, #52] @ (3a3778 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cbz r3, 3a375c │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - add r4, sp, #504 @ 0x1f8 │ │ │ │ + add r4, sp, #600 @ 0x258 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str r0, [r3, #0] │ │ │ │ + str r0, [r6, #0] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r3, pc, #712 @ (adr r3, 3a3a44 ) │ │ │ │ + add r3, pc, #808 @ (adr r3, 3a3aa4 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 3a37b8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -425857,24 +425860,24 @@ │ │ │ │ movw r3, #313 @ 0x139 │ │ │ │ ldr r1, [pc, #40] @ (3a37c0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r0, [r0, #924] @ 0x39c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28b960 │ │ │ │ - add r4, sp, #160 @ 0xa0 │ │ │ │ + add r4, sp, #256 @ 0x100 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrsh r2, [r0, r7] │ │ │ │ + ldrsh r2, [r3, r7] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r3, pc, #368 @ (adr r3, 3a3934 ) │ │ │ │ + add r3, pc, #464 @ (adr r3, 3a3994 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 3a381c │ │ │ │ sub sp, #8 │ │ │ │ @@ -425883,34 +425886,34 @@ │ │ │ │ ldr r1, [pc, #68] @ (3a3824 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #88 @ 0x58 │ │ │ │ add r1, pc │ │ │ │ movw r3, #313 @ 0x139 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldrb.w r3, [r0, #954] @ 0x3ba │ │ │ │ eor.w r3, r3, #1 │ │ │ │ orrs.w r2, r4, r3 │ │ │ │ itt eq │ │ │ │ moveq r3, #1 │ │ │ │ strbeq.w r3, [r0, #956] @ 0x3bc │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - add r3, sp, #904 @ 0x388 │ │ │ │ + add r3, sp, #1000 @ 0x3e8 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrsh r0, [r0, r6] │ │ │ │ + ldrsh r0, [r3, r6] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r3, pc, #88 @ (adr r3, 3a3880 ) │ │ │ │ + add r3, pc, #184 @ (adr r3, 3a38e0 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #520] @ (3a3a48 ) │ │ │ │ @@ -425919,15 +425922,15 @@ │ │ │ │ movw r3, #313 @ 0x139 │ │ │ │ ldr r1, [pc, #520] @ (3a3a50 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r4, [r0, #936] @ 0x3a8 │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 3a38ee │ │ │ │ mov.w r8, #0 │ │ │ │ add.w r6, r0, #12288 @ 0x3000 │ │ │ │ mov sl, r8 │ │ │ │ @@ -426082,19 +426085,19 @@ │ │ │ │ str.w r8, [ip, #4]! │ │ │ │ cmp ip, lr │ │ │ │ bne.n 3a39a2 │ │ │ │ b.n 3a39c2 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - add r3, sp, #480 @ 0x1e0 │ │ │ │ + add r3, sp, #576 @ 0x240 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrsh r4, [r2, r4] │ │ │ │ + ldrsh r4, [r5, r4] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r2, pc, #688 @ (adr r2, 3a3d04 ) │ │ │ │ + add r2, pc, #784 @ (adr r2, 3a3d64 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ │ │ │ │ 003a3a54 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -426108,27 +426111,27 @@ │ │ │ │ mov r4, r0 │ │ │ │ add.w r3, r6, #136 @ 0x88 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ adds r6, #152 @ 0x98 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ str r6, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r5, r0 │ │ │ │ ldrd r2, r1, [r4, #936] @ 0x3a8 │ │ │ │ mov r0, r4 │ │ │ │ subs r1, #32 │ │ │ │ add.w r6, r1, r2, lsl #5 │ │ │ │ ldr r2, [pc, #492] @ (3a3c88 ) │ │ │ │ ldr r1, [pc, #496] @ (3a3c8c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ bl 32b568 │ │ │ │ ldr.w r3, [r4, #936] @ 0x3a8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3a3b9e │ │ │ │ mov.w r8, #0 │ │ │ │ @@ -426286,25 +426289,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - add r1, sp, #328 @ 0x148 │ │ │ │ + add r1, sp, #424 @ 0x1a8 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - @ instruction: 0xfb380050 │ │ │ │ - @ instruction: 0xfb1e0050 │ │ │ │ - ldr r5, [pc, #64] @ (3a3ccc ) │ │ │ │ + @ instruction: 0xfb500050 │ │ │ │ + @ instruction: 0xfb360050 │ │ │ │ + ldr r5, [pc, #160] @ (3a3d2c ) │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldr r1, [sp, #216] @ 0xd8 │ │ │ │ + ldr r1, [sp, #312] @ 0x138 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r4, [r4, r4] │ │ │ │ + ldrb r4, [r7, r4] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r2, [r7, r2] │ │ │ │ + ldrb r2, [r2, r3] │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 003a3c98 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -426328,28 +426331,28 @@ │ │ │ │ add r0, pc │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #32] @ (3a3cf8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87f05c │ │ │ │ + bl 87f064 │ │ │ │ movs r0, #1 │ │ │ │ blx 28da78 │ │ │ │ ldr r7, [pc, #584] @ (3a3f30 ) │ │ │ │ lsls r2, r4, #3 │ │ │ │ cmp r2, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r0, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r4, r0] │ │ │ │ + ldrb r6, [r7, r0] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r6, [r1, r0] │ │ │ │ + ldrb r6, [r4, r0] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r0, [r2, r0] │ │ │ │ + ldrb r0, [r5, r0] │ │ │ │ lsls r2, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -426368,22 +426371,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #16] @ (3a3d48 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3a3d1c │ │ │ │ nop │ │ │ │ ldr r7, [pc, #168] @ (3a3dec ) │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r2, [r4, r2] │ │ │ │ + ldrsh r2, [r7, r2] │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #152] @ (3a3df8 ) │ │ │ │ @@ -426413,22 +426416,22 @@ │ │ │ │ ldr r1, [pc, #112] @ (3a3e04 ) │ │ │ │ ldr r5, [pc, #112] @ (3a3e08 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ add r5, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r6, r0 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ add.w r3, r5, #24 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #112 @ 0x70 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ ubfx r2, r2, #6, #16 │ │ │ │ ldr r3, [r3, #100] @ 0x64 │ │ │ │ blx r3 │ │ │ │ @@ -426440,34 +426443,34 @@ │ │ │ │ lsls r4, r3, #20 │ │ │ │ bpl.n 3a3d74 │ │ │ │ negs r0, r0 │ │ │ │ blx 28bcd8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #40] @ (3a3e0c ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3a3d74 │ │ │ │ ldr r0, [pc, #32] @ (3a3e10 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3a3d74 │ │ │ │ nop │ │ │ │ ldr r6, [pc, #872] @ (3a4164 ) │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r6, [r3, r1] │ │ │ │ + ldrsh r6, [r6, r1] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrsh r0, [r1, r2] │ │ │ │ + ldrsh r0, [r4, r2] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r6, pc, #776 @ (adr r6, 3a4114 ) │ │ │ │ + add r6, pc, #872 @ (adr r6, 3a4174 ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrsh r4, [r2, r1] │ │ │ │ + ldrsh r4, [r5, r1] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrsh r6, [r4, r1] │ │ │ │ + ldrsh r6, [r7, r1] │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #84] @ (3a3e78 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -426476,25 +426479,25 @@ │ │ │ │ ldr r1, [pc, #84] @ (3a3e80 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #64] @ (3a3e84 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #64] @ (3a3e88 ) │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #52] @ (3a3e8c ) │ │ │ │ ldr r3, [pc, #52] @ (3a3e90 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ @@ -426502,32 +426505,32 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - add r6, pc, #208 @ (adr r6, 3a3f4c ) │ │ │ │ + add r6, pc, #304 @ (adr r6, 3a3fac ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r1, [pc, #488] @ (3a4068 ) │ │ │ │ + ldr r1, [pc, #584] @ (3a40c8 ) │ │ │ │ lsls r0, r2, #1 │ │ │ │ - str r5, [sp, #624] @ 0x270 │ │ │ │ + str r5, [sp, #720] @ 0x2d0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r1, [pc, #512] @ (3a4088 ) │ │ │ │ + ldr r1, [pc, #608] @ (3a40e8 ) │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldr r1, [pc, #608] @ (3a40ec ) │ │ │ │ + ldr r1, [pc, #704] @ (3a414c ) │ │ │ │ lsls r0, r2, #1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ lsls r0, r2, #3 │ │ │ │ ldr r0, [pc, #8] @ (3a3ea0 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #64 @ 0x40 │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ nop │ │ │ │ ldr r2, [r1, #24] │ │ │ │ lsls r0, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -426536,15 +426539,15 @@ │ │ │ │ ldr r2, [pc, #80] @ (3a3f0c ) │ │ │ │ movs r3, #112 @ 0x70 │ │ │ │ ldr r1, [pc, #80] @ (3a3f10 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ vldr d7, [pc, #48] @ 3a3f00 │ │ │ │ mov r3, r0 │ │ │ │ add.w r2, r0, #1312 @ 0x520 │ │ │ │ add.w r1, r0, #1296 @ 0x510 │ │ │ │ add.w r0, r0, #1320 @ 0x528 │ │ │ │ vstr d7, [r1] │ │ │ │ movs r1, #0 │ │ │ │ @@ -426553,91 +426556,91 @@ │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ str.w r1, [r3, #1276] @ 0x4fc │ │ │ │ str.w r1, [r3, #1280] @ 0x500 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28d488 │ │ │ │ ... │ │ │ │ - add r5, pc, #648 @ (adr r5, 3a4194 ) │ │ │ │ + add r5, pc, #744 @ (adr r5, 3a41f4 ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrb r4, [r6, r4] │ │ │ │ + ldrb r4, [r1, r5] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r2, [r3, r5] │ │ │ │ + ldrb r2, [r6, r5] │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr.w ip, [pc, #56] @ 3a3f64 │ │ │ │ ldr r2, [pc, #56] @ (3a3f68 ) │ │ │ │ movs r3, #112 @ 0x70 │ │ │ │ ldr r1, [pc, #56] @ (3a3f6c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ cbz r3, 3a3f4e │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - add r5, pc, #176 @ (adr r5, 3a4018 ) │ │ │ │ + add r5, pc, #272 @ (adr r5, 3a4078 ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrb r2, [r7, r2] │ │ │ │ + ldrb r2, [r2, r3] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r4, [r4, r3] │ │ │ │ + ldrb r4, [r7, r3] │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr.w ip, [pc, #56] @ 3a3fc0 │ │ │ │ ldr r2, [pc, #56] @ (3a3fc4 ) │ │ │ │ movs r3, #112 @ 0x70 │ │ │ │ ldr r1, [pc, #56] @ (3a3fc8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ cbz r3, 3a3faa │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - add r4, pc, #832 @ (adr r4, 3a4304 ) │ │ │ │ + add r4, pc, #928 @ (adr r4, 3a4364 ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrb r6, [r3, r1] │ │ │ │ + ldrb r6, [r6, r1] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r0, [r1, r2] │ │ │ │ + ldrb r0, [r4, r2] │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 003a3fcc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -426650,15 +426653,15 @@ │ │ │ │ ldr r2, [pc, #212] @ (3a40c0 ) │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r4, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [pc, #200] @ (3a40c4 ) │ │ │ │ add.w sl, r4, #920 @ 0x398 │ │ │ │ ldr r6, [pc, #196] @ (3a40c8 ) │ │ │ │ mov r2, r7 │ │ │ │ add r3, pc │ │ │ │ mov fp, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -426721,25 +426724,25 @@ │ │ │ │ adds r5, #116 @ 0x74 │ │ │ │ b.n 3a402a │ │ │ │ nop.w │ │ │ │ movs r0, r0 │ │ │ │ movs r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #488 @ (adr r4, 3a42a4 ) │ │ │ │ + add r4, pc, #584 @ (adr r4, 3a4304 ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ - rsb r0, r4, #13631488 @ 0xd00000 │ │ │ │ - sub.w r0, r8, #13631488 @ 0xd00000 │ │ │ │ - strh r0, [r5, #24] │ │ │ │ + rsbs r0, ip, #13631488 @ 0xd00000 │ │ │ │ + rsb r0, r0, #13631488 @ 0xd00000 │ │ │ │ + strh r0, [r0, #26] │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r4, [pc, #128] @ (3a414c ) │ │ │ │ lsls r2, r4, #3 │ │ │ │ - ldrb r2, [r7, r0] │ │ │ │ + ldrb r2, [r2, r1] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r0, [r1, r1] │ │ │ │ + ldrb r0, [r4, r1] │ │ │ │ lsls r2, r2, #1 │ │ │ │ subs r6, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r7, #116] @ 0x74 │ │ │ │ lsls r0, r2, #3 │ │ │ │ │ │ │ │ 003a40dc : │ │ │ │ @@ -426759,21 +426762,21 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r3, [pc, #368] @ (3a4270 ) │ │ │ │ lsls r2, r4, #3 │ │ │ │ cmp r2, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r2, r6] │ │ │ │ + ldrh r6, [r5, r6] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r0, [r3, r6] │ │ │ │ + ldrh r0, [r6, r6] │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (3a4114 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ str r6, [r6, #120] @ 0x78 │ │ │ │ lsls r0, r2, #3 │ │ │ │ ldr.w r3, [r0, #940] @ 0x3ac │ │ │ │ sub.w ip, r3, #32 │ │ │ │ cmp ip, r1 │ │ │ │ bhi.n 3a417c │ │ │ │ push {r4, lr} │ │ │ │ @@ -426818,25 +426821,25 @@ │ │ │ │ ldr r1, [pc, #28] @ (3a41bc ) │ │ │ │ ldr r0, [pc, #32] @ (3a41c0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r3, pc, #256 @ (adr r3, 3a42b0 ) │ │ │ │ + add r3, pc, #352 @ (adr r3, 3a4310 ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrh r6, [r0, r5] │ │ │ │ + ldrh r6, [r3, r5] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r6, [pc, #672] @ (3a4458 ) │ │ │ │ + ldr r6, [pc, #768] @ (3a44b8 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r3, pc, #176 @ (adr r3, 3a426c ) │ │ │ │ + add r3, pc, #272 @ (adr r3, 3a42cc ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrh r2, [r6, r4] │ │ │ │ + ldrh r2, [r1, r5] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r4, [r0, r5] │ │ │ │ + ldrh r4, [r3, r5] │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #156] @ (3a4274 ) │ │ │ │ @@ -426855,33 +426858,33 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #21 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ adds r4, #28 │ │ │ │ mov r7, r0 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ movs r3, #21 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, sp, #16 │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ blx r3 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cbz r1, 3a4258 │ │ │ │ mov r0, r6 │ │ │ │ - bl 87eb14 │ │ │ │ + bl 87eb1c │ │ │ │ ldr r2, [pc, #84] @ (3a4288 ) │ │ │ │ ldr r3, [pc, #68] @ (3a4278 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -426906,19 +426909,19 @@ │ │ │ │ b.n 3a4230 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r2, [pc, #392] @ (3a4400 ) │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #936 @ (adr r2, 3a4628 ) │ │ │ │ + add r3, pc, #8 @ (adr r3, 3a4288 ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrh r6, [r2, r4] │ │ │ │ + ldrh r6, [r5, r4] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrsb r6, [r4, r3] │ │ │ │ + ldrsb r6, [r7, r3] │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r2, [pc, #32] @ (3a42ac ) │ │ │ │ lsls r2, r4, #3 │ │ │ │ push {r1, r2, r3, r7, lr} │ │ │ │ lsls r6, r3, #3 │ │ │ │ mrc2 15, 5, pc, cr5, cr15, {7} │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -426932,58 +426935,58 @@ │ │ │ │ ldr r1, [pc, #100] @ (3a4310 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #84] @ (3a4314 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #84] @ (3a4318 ) │ │ │ │ add.w r3, r4, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ movw r3, #313 @ 0x139 │ │ │ │ adds r4, #88 @ 0x58 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #64] @ (3a431c ) │ │ │ │ ldr r1, [pc, #64] @ (3a4320 ) │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [pc, #52] @ (3a4324 ) │ │ │ │ ldr r1, [pc, #52] @ (3a4328 ) │ │ │ │ add.w r2, r0, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r3, [r6, #104] @ 0x68 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 72f388 │ │ │ │ - add r2, pc, #128 @ (adr r2, 3a438c ) │ │ │ │ + b.w 72f390 │ │ │ │ + add r2, pc, #224 @ (adr r2, 3a43ec ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ - add sl, pc │ │ │ │ + cmp r2, r2 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - str r1, [sp, #120] @ 0x78 │ │ │ │ + str r1, [sp, #216] @ 0xd8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r0, [r3, r2] │ │ │ │ + strb r0, [r6, r2] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r0, [sp, #192] @ 0xc0 │ │ │ │ + ldr r0, [sp, #288] @ 0x120 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrh r4, [r3, r0] │ │ │ │ + ldrh r4, [r6, r0] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r6, [r6, r7] │ │ │ │ + ldrsb r6, [r1, r0] │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsls r7, r4, #26 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 6, pc, cr7, cr15, {7} @ │ │ │ │ │ │ │ │ 003a432c : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ @@ -427524,25 +427527,25 @@ │ │ │ │ ldr r1, [pc, #28] @ (3a494c ) │ │ │ │ ldr r0, [pc, #32] @ (3a4950 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ - ldr r3, [sp, #712] @ 0x2c8 │ │ │ │ + ldr r3, [sp, #808] @ 0x328 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - strh r0, [r7, r6] │ │ │ │ + strh r0, [r2, r7] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r6!, {r4, r7} │ │ │ │ + ldmia r6!, {r3, r5, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r3, [sp, #624] @ 0x270 │ │ │ │ + ldr r3, [sp, #720] @ 0x2d0 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - strh r2, [r4, r6] │ │ │ │ + strh r2, [r7, r6] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r6, [r4, r7] │ │ │ │ + strh r6, [r7, r7] │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 003a4954 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -428068,15 +428071,15 @@ │ │ │ │ mov r2, r4 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r3, r6 │ │ │ │ ldr.w r0, [pc, #1540] @ 3a552c │ │ │ │ str.w r8, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ strd r7, r1, [sp] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3a4f7c │ │ │ │ subs.w r7, r2, #24576 @ 0x6000 │ │ │ │ ldrd r0, r1, [sp, #80] @ 0x50 │ │ │ │ sbc.w r3, r6, #0 │ │ │ │ cmp.w r7, #8160 @ 0x1fe0 │ │ │ │ strd r0, r1, [sp, #24] │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ @@ -428223,26 +428226,26 @@ │ │ │ │ ldr.w r0, [pc, #1084] @ 3a5534 │ │ │ │ mov r2, r4 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3a4f72 │ │ │ │ ldr.w r1, [pc, #1064] @ 3a5538 │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r0, [pc, #1060] @ 3a553c │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ adds r1, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ mov r3, r6 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3a4f64 │ │ │ │ cmp.w r4, #640 @ 0x280 │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ bcs.n 3a51ac │ │ │ │ cmp.w r4, #512 @ 0x200 │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ bcs.w 3a5472 │ │ │ │ @@ -428531,15 +428534,15 @@ │ │ │ │ ldr r1, [pc, #228] @ (3a5544 ) │ │ │ │ mov.w r2, #3840 @ 0xf00 │ │ │ │ ldr r0, [pc, #228] @ (3a5548 ) │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ adds r1, #24 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3a522a │ │ │ │ sub.w r1, r4, #512 @ 0x200 │ │ │ │ sxth r1, r1 │ │ │ │ lsls r1, r1, #3 │ │ │ │ cmp r1, #31 │ │ │ │ ble.w 3a52ca │ │ │ │ ldr.w r3, [ip, #940] @ 0x3ac │ │ │ │ @@ -428603,29 +428606,29 @@ │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r1, r5] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #808] @ (3a5858 ) │ │ │ │ + ldr r6, [pc, #904] @ (3a58b8 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ str r4, [r4, #8] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #656] @ (3a57c8 ) │ │ │ │ + ldr r4, [pc, #752] @ (3a5828 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r4, [sp, #248] @ 0xf8 │ │ │ │ + str r4, [sp, #344] @ 0x158 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r4, [pc, #320] @ (3a5680 ) │ │ │ │ + ldr r4, [pc, #416] @ (3a56e0 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r2, [sp, #368] @ 0x170 │ │ │ │ + str r2, [sp, #464] @ 0x1d0 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str r0, [sp, #968] @ 0x3c8 │ │ │ │ + str r1, [sp, #40] @ 0x28 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r0, [pc, #808] @ (3a5874 ) │ │ │ │ + ldr r0, [pc, #904] @ (3a58d4 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 003a554c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -428856,15 +428859,15 @@ │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r1, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ ldr r1, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, r6 │ │ │ │ strd r1, fp, [sp] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3a5624 │ │ │ │ ldr.w r3, [pc, #1244] @ 3a5cf4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3a5624 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ @@ -428876,26 +428879,26 @@ │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r1, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ ldr r1, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, r6 │ │ │ │ strd r1, fp, [sp] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3a5624 │ │ │ │ ldr.w r1, [pc, #1200] @ 3a5cfc │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r0, [pc, #1200] @ 3a5d00 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ mov r3, r6 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3a5616 │ │ │ │ sub.w r1, r4, #256 @ 0x100 │ │ │ │ sxth r1, r1 │ │ │ │ lsls r1, r1, #3 │ │ │ │ cmp r1, #31 │ │ │ │ ble.n 3a57cc │ │ │ │ ldr.w r3, [r9, #940] @ 0x3ac │ │ │ │ @@ -428957,15 +428960,15 @@ │ │ │ │ ldr r1, [pc, #1012] @ (3a5d04 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [pc, #1012] @ (3a5d08 ) │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ adds r1, #52 @ 0x34 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3a57cc │ │ │ │ ldr.w r3, [r9, #1060] @ 0x424 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ eors r2, r3 │ │ │ │ lsls r7, r3, #25 │ │ │ │ itt mi │ │ │ │ andmi.w r2, r2, #3 │ │ │ │ @@ -429288,27 +429291,27 @@ │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ - bx r4 │ │ │ │ + bx r7 │ │ │ │ lsls r2, r2, #1 │ │ │ │ cmp r4, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ - mov sl, r1 │ │ │ │ + mov sl, r4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r4, [r0, #40] @ 0x28 │ │ │ │ + ldrh r4, [r3, #40] @ 0x28 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - mov r2, r6 │ │ │ │ + mov r2, r9 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r4, [r0, #34] @ 0x22 │ │ │ │ + ldrh r4, [r3, #34] @ 0x22 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - cmp r0, r7 │ │ │ │ + cmp r0, sl │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 003a5d0c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -429373,54 +429376,54 @@ │ │ │ │ ldr r0, [r7, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 3a5d56 │ │ │ │ ldr r0, [pc, #32] @ (3a5de4 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w lr, [r6, r3, lsl #2] │ │ │ │ b.n 3a5d56 │ │ │ │ nop │ │ │ │ cmp r7, #6 │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r7, #31 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - sbcs r0, r7 │ │ │ │ + rors r0, r2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ movs r0, #0 │ │ │ │ vldr d7, [pc, #8] @ 3a5df8 │ │ │ │ vstr d7, [r3] │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ... │ │ │ │ ldr r0, [pc, #4] @ (3a5e08 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ ldr r2, [pc, #984] @ (3a61e4 ) │ │ │ │ lsls r0, r2, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ movs r6, #0 │ │ │ │ sub sp, #12 │ │ │ │ mov r8, r0 │ │ │ │ add.w r7, r0, #1312 @ 0x520 │ │ │ │ add.w sl, r0, #1376 @ 0x560 │ │ │ │ mov.w r9, #1 │ │ │ │ b.n 3a5e5e │ │ │ │ mov r0, r3 │ │ │ │ - bl 8a7840 │ │ │ │ + bl 8a7848 │ │ │ │ sub.w r3, r5, #32 │ │ │ │ rsb r2, r5, #32 │ │ │ │ lsl.w r5, r9, r5 │ │ │ │ lsl.w r3, r9, r3 │ │ │ │ cmp r0, r5 │ │ │ │ lsr.w r2, r9, r2 │ │ │ │ orr.w r3, r3, r2 │ │ │ │ @@ -429480,15 +429483,15 @@ │ │ │ │ bic.w fp, fp, #15 │ │ │ │ mul.w r3, ip, r3 │ │ │ │ strd fp, r0, [r4, #16] │ │ │ │ lsls r2, r2, #1 │ │ │ │ bpl.n 3a5e30 │ │ │ │ mov.w fp, r3, lsr #3 │ │ │ │ mov r0, ip │ │ │ │ - bl 8a7840 │ │ │ │ + bl 8a7848 │ │ │ │ mul.w r0, r0, fp │ │ │ │ b.n 3a5e36 │ │ │ │ ldr.w r5, [r8, #1292] @ 0x50c │ │ │ │ add.w r4, r8, #1408 @ 0x580 │ │ │ │ lsls r1, r5, #27 │ │ │ │ itt mi │ │ │ │ andmi.w r5, r5, #15 │ │ │ │ @@ -429518,17 +429521,17 @@ │ │ │ │ ldr r1, [pc, #20] @ (3a5f64 ) │ │ │ │ movw r2, #1486 @ 0x5ce │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 28b63c │ │ │ │ nop │ │ │ │ - strh r0, [r3, #50] @ 0x32 │ │ │ │ + strh r0, [r6, #50] @ 0x32 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - eors r4, r5 │ │ │ │ + lsls r4, r0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #224] @ (3a6058 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -429538,25 +429541,25 @@ │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #24 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #112 @ 0x70 │ │ │ │ mov r6, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r4, r0 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr r2, [pc, #200] @ (3a6064 ) │ │ │ │ ldr r1, [pc, #200] @ (3a6068 ) │ │ │ │ movs r3, #25 │ │ │ │ adds r5, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [r0, #116] @ 0x74 │ │ │ │ cbz r3, 3a5fb6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr.w r2, [r4, #1324] @ 0x52c │ │ │ │ ldr.w r3, [r4, #1332] @ 0x534 │ │ │ │ @@ -429599,23 +429602,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - strh r4, [r5, #48] @ 0x30 │ │ │ │ + strh r4, [r0, #50] @ 0x32 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - subs r4, #114 @ 0x72 │ │ │ │ + subs r4, #138 @ 0x8a │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r4, #152 @ 0x98 │ │ │ │ + subs r4, #176 @ 0xb0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ands r2, r4 │ │ │ │ + ands r2, r7 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r4, #232 @ 0xe8 │ │ │ │ + subs r5, #0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #164] @ (3a6124 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -429624,91 +429627,91 @@ │ │ │ │ ldr r1, [pc, #164] @ (3a612c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ add.w r1, r4, #88 @ 0x58 │ │ │ │ ldr r2, [pc, #144] @ (3a6130 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #144] @ (3a6134 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #132] @ (3a6138 ) │ │ │ │ ldr r1, [pc, #136] @ (3a613c ) │ │ │ │ mov r8, r0 │ │ │ │ add.w r3, r4, #108 @ 0x6c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #25 │ │ │ │ mov r0, r5 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #116] @ (3a6140 ) │ │ │ │ ldr r1, [pc, #120] @ (3a6144 ) │ │ │ │ mov r7, r0 │ │ │ │ adds r4, #128 @ 0x80 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #112 @ 0x70 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [pc, #104] @ (3a6148 ) │ │ │ │ ldr r1, [pc, #104] @ (3a614c ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r6, #72] @ 0x48 │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 72dfb4 │ │ │ │ + bl 72dfbc │ │ │ │ ldr r2, [pc, #92] @ (3a6150 ) │ │ │ │ movs r3, #0 │ │ │ │ add.w r1, r7, #112 @ 0x70 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r3 │ │ │ │ - bl 73052c │ │ │ │ + bl 730534 │ │ │ │ ldr r3, [pc, #76] @ (3a6154 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r4, #108] @ 0x6c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - strh r6, [r4, #40] @ 0x28 │ │ │ │ + strh r6, [r7, #40] @ 0x28 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - movs r7, #32 │ │ │ │ + movs r7, #56 @ 0x38 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - strb r4, [r0, #13] │ │ │ │ + strb r4, [r3, #13] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r7, #36 @ 0x24 │ │ │ │ + movs r7, #60 @ 0x3c │ │ │ │ lsls r0, r2, #1 │ │ │ │ - movs r7, #58 @ 0x3a │ │ │ │ + movs r7, #82 @ 0x52 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - subs r7, #10 │ │ │ │ + subs r7, #34 @ 0x22 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r3, #206 @ 0xce │ │ │ │ + subs r3, #230 @ 0xe6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r3, #30 │ │ │ │ + subs r3, #54 @ 0x36 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r3, #72 @ 0x48 │ │ │ │ + subs r3, #96 @ 0x60 │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsrs r1, r2, #28 │ │ │ │ movs r0, r0 │ │ │ │ str r7, [sp, #384] @ 0x180 │ │ │ │ lsls r6, r3, #3 │ │ │ │ mcr2 15, 3, pc, cr11, cr15, {7} @ │ │ │ │ adds r1, #41 @ 0x29 │ │ │ │ @@ -429785,15 +429788,15 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 3a619a │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #612] @ (3a647c ) │ │ │ │ strd r1, ip, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3a619a │ │ │ │ cmp r2, #149 @ 0x95 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcs.w 3a635e │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcc.n 3a62c8 │ │ │ │ @@ -429878,30 +429881,30 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #344] @ (3a6480 ) │ │ │ │ ldr r0, [pc, #348] @ (3a6484 ) │ │ │ │ add r1, pc │ │ │ │ strd r3, r2, [sp, #16] │ │ │ │ adds r1, #168 @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ b.n 3a6184 │ │ │ │ ldr r1, [pc, #328] @ (3a6488 ) │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 3a6190 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ lsls r4, r1, #16 │ │ │ │ bpl.w 3a6190 │ │ │ │ ldr r0, [pc, #312] @ (3a648c ) │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3a6190 │ │ │ │ cmp.w r2, #320 @ 0x140 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcc.n 3a63d0 │ │ │ │ movs r1, #48 @ 0x30 │ │ │ │ movt r1, #65535 @ 0xffff │ │ │ │ adds r1, r2, r1 │ │ │ │ @@ -429987,25 +429990,25 @@ │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #2 │ │ │ │ + subs r6, #26 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r4, [r0, #20] │ │ │ │ + strh r4, [r3, #20] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - subs r2, #64 @ 0x40 │ │ │ │ + subs r2, #88 @ 0x58 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldrsb r0, [r0, r7] │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #136 @ 0x88 │ │ │ │ + subs r4, #160 @ 0xa0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r0, [r3, #16] │ │ │ │ + strh r0, [r6, #16] │ │ │ │ lsls r5, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r5, [pc, #300] @ (3a65d4 ) │ │ │ │ sub sp, #56 @ 0x38 │ │ │ │ @@ -430110,15 +430113,15 @@ │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ str r1, [sp, #16] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldrb r6, [r5, #0] │ │ │ │ b.n 3a64e0 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r7, #142 @ 0x8e │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ @@ -430129,15 +430132,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #206 @ 0xce │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r6, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #172 @ 0xac │ │ │ │ + subs r2, #196 @ 0xc4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ movs r5, #0 │ │ │ │ sub sp, #32 │ │ │ │ @@ -430160,15 +430163,15 @@ │ │ │ │ ldr r1, [r1, #4] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, lr │ │ │ │ mov r6, ip │ │ │ │ strd r2, r3, [sp, #16] │ │ │ │ lsrs r1, r1, #3 │ │ │ │ mov r7, lr │ │ │ │ - bl 8a7840 │ │ │ │ + bl 8a7848 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ lsls r1, r0, #3 │ │ │ │ strd r5, r5, [sp, #24] │ │ │ │ adds r2, r1, r2 │ │ │ │ mov.w r1, #1 │ │ │ │ strb.w r1, [sp, #28] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -430191,18 +430194,18 @@ │ │ │ │ mov r1, r0 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 3a6622 │ │ │ │ ldrh r2, [r4, #2] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ mov r1, r2 │ │ │ │ strd r2, r3, [sp, #16] │ │ │ │ - bl 8a7840 │ │ │ │ + bl 8a7848 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8a7a9c │ │ │ │ + bl 8a7aa4 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mul.w r0, r2, r1 │ │ │ │ ubfx r3, r3, #0, #19 │ │ │ │ adds r0, r0, r5 │ │ │ │ adc.w r1, r3, #0 │ │ │ │ add sp, #32 │ │ │ │ @@ -430311,15 +430314,15 @@ │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r0, [pc, #56] @ (3a6808 ) │ │ │ │ vldr d7, [r4, #16] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldrb r7, [r4, #0] │ │ │ │ ldr.w r0, [r5, #1256] @ 0x4e8 │ │ │ │ b.n 3a670e │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ movs r5, #92 @ 0x5c │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ @@ -430330,15 +430333,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #180 @ 0xb4 │ │ │ │ lsls r2, r4, #3 │ │ │ │ strb r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #38 @ 0x26 │ │ │ │ + subs r1, #62 @ 0x3e │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r5, [pc, #376] @ (3a6998 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -430431,25 +430434,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3a6972 │ │ │ │ movs r0, #0 │ │ │ │ b.n 3a684a │ │ │ │ ldr r0, [pc, #172] @ (3a69b0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3a6848 │ │ │ │ ldr r3, [pc, #148] @ (3a69a4 ) │ │ │ │ ldr r1, [r5, r3] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 3a6848 │ │ │ │ ldr r0, [pc, #156] @ (3a69b4 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3a6848 │ │ │ │ ldr r2, [pc, #136] @ (3a69ac ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3a690c │ │ │ │ ldr r2, [pc, #136] @ (3a69b8 ) │ │ │ │ @@ -430465,15 +430468,15 @@ │ │ │ │ movmi r2, r3 │ │ │ │ ldrmi r0, [r7, #4] │ │ │ │ bpl.n 3a6910 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #112] @ (3a69bc ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3a68fe │ │ │ │ ldrb r2, [r7, #0] │ │ │ │ b.n 3a68d6 │ │ │ │ ldr r3, [pc, #88] @ (3a69b8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -430495,15 +430498,15 @@ │ │ │ │ ldr r1, [r5, r3] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.n 3a68fe │ │ │ │ ldr r0, [pc, #60] @ (3a69c4 ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3a6952 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r4, #24 │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ @@ -430511,25 +430514,25 @@ │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #238 @ 0xee │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #108 @ 0x6c │ │ │ │ + subs r0, #132 @ 0x84 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r1, #30 │ │ │ │ + subs r1, #54 @ 0x36 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldrh r4, [r3, r0] │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #144 @ 0x90 │ │ │ │ + subs r0, #168 @ 0xa8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ adds r5, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #254 @ 0xfe │ │ │ │ + subs r0, #22 │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ mov r5, r2 │ │ │ │ @@ -430621,15 +430624,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 3a6a6e │ │ │ │ ldr r0, [pc, #100] @ (3a6b20 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b.n 3a6a6e │ │ │ │ ldrd r7, r4, [r5, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr.w ip, [r5, #12] │ │ │ │ b.n 3a6a64 │ │ │ │ ldr r3, [pc, #76] @ (3a6b24 ) │ │ │ │ @@ -430644,15 +430647,15 @@ │ │ │ │ bpl.n 3a6a6e │ │ │ │ ldr r0, [pc, #60] @ (3a6b28 ) │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str.w ip, [sp, #4] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b.n 3a6a6e │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r2, #88 @ 0x58 │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ @@ -430663,19 +430666,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #202 @ 0xca │ │ │ │ lsls r2, r4, #3 │ │ │ │ strb r0, [r1, #11] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #142 @ 0x8e │ │ │ │ + adds r7, #166 @ 0xa6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ strh r4, [r4, r6] │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #176 @ 0xb0 │ │ │ │ + adds r7, #200 @ 0xc8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r4, [pc, #476] @ (3a6d1c ) │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ @@ -430747,15 +430750,15 @@ │ │ │ │ bpl.n 3a6b86 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r1 │ │ │ │ ldr r0, [pc, #344] @ (3a6d38 ) │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3a6b86 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ bl 3a69c8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 3a6caa │ │ │ │ @@ -430786,36 +430789,36 @@ │ │ │ │ bpl.n 3a6b98 │ │ │ │ ldr r1, [pc, #248] @ (3a6d3c ) │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [pc, #248] @ (3a6d40 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #184 @ 0xb8 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3a6b98 │ │ │ │ ldr r3, [pc, #216] @ (3a6d2c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.n 3a6b98 │ │ │ │ ldr r1, [pc, #228] @ (3a6d44 ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [pc, #228] @ (3a6d48 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #184 @ 0xb8 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3a6b98 │ │ │ │ ldr r1, [pc, #220] @ (3a6d4c ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [pc, #220] @ (3a6d50 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #184 @ 0xb8 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3a6b98 │ │ │ │ ldr r3, [pc, #208] @ (3a6d54 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3a6b84 │ │ │ │ ldr r3, [pc, #156] @ (3a6d2c ) │ │ │ │ @@ -430825,30 +430828,30 @@ │ │ │ │ bpl.w 3a6b84 │ │ │ │ ldr r0, [pc, #188] @ (3a6d58 ) │ │ │ │ mov r3, r1 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ mov fp, r9 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3a6b86 │ │ │ │ movs r0, #0 │ │ │ │ b.n 3a6b9a │ │ │ │ ldr r2, [pc, #124] @ (3a6d2c ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #20 │ │ │ │ bpl.w 3a6b98 │ │ │ │ ldr r1, [pc, #160] @ (3a6d5c ) │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [pc, #160] @ (3a6d60 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #184 @ 0xb8 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3a6b98 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, r9 │ │ │ │ ldr.w r0, [r7, #1256] @ 0x4e8 │ │ │ │ movw r4, #1023 @ 0x3ff │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ str.w fp, [sp, #36] @ 0x24 │ │ │ │ @@ -430868,15 +430871,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [pc, #96] @ (3a6d68 ) │ │ │ │ add r4, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ add.w r1, r4, #184 @ 0xb8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3a6b98 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ movs r0, #248 @ 0xf8 │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #240 @ 0xf0 │ │ │ │ @@ -430885,39 +430888,39 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #158 @ 0x9e │ │ │ │ lsls r2, r4, #3 │ │ │ │ str r4, [r6, r1] │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #120 @ 0x78 │ │ │ │ + adds r7, #144 @ 0x90 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r6, [r4, #5] │ │ │ │ + ldrb r6, [r7, #5] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - subs r0, #16 │ │ │ │ + subs r0, #40 @ 0x28 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r2, [r1, #5] │ │ │ │ + ldrb r2, [r4, #5] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - adds r7, #168 @ 0xa8 │ │ │ │ + adds r7, #192 @ 0xc0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r0, [r7, #4] │ │ │ │ + ldrb r0, [r2, #5] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - adds r7, #70 @ 0x46 │ │ │ │ + adds r7, #94 @ 0x5e │ │ │ │ lsls r2, r2, #1 │ │ │ │ rors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #104 @ 0x68 │ │ │ │ + adds r6, #128 @ 0x80 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r4, [r5, #3] │ │ │ │ + ldrb r4, [r0, #4] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - adds r7, #42 @ 0x2a │ │ │ │ + adds r7, #66 @ 0x42 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r6, [r4, #2] │ │ │ │ + ldrb r6, [r7, #2] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - adds r7, #38 @ 0x26 │ │ │ │ + adds r7, #62 @ 0x3e │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr.w ip, [pc, #544] @ 3a6fa0 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -431016,38 +431019,38 @@ │ │ │ │ bpl.n 3a6dea │ │ │ │ ldr r1, [pc, #332] @ (3a6fb8 ) │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [pc, #332] @ (3a6fbc ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #200 @ 0xc8 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3a6dea │ │ │ │ ldr r3, [pc, #304] @ (3a6fb0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.n 3a6dea │ │ │ │ ldr r3, [pc, #312] @ (3a6fc0 ) │ │ │ │ mov r2, r1 │ │ │ │ ldr r0, [pc, #312] @ (3a6fc4 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r3, #200 @ 0xc8 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3a6dea │ │ │ │ movs r0, #0 │ │ │ │ b.n 3a6dec │ │ │ │ ldr r4, [pc, #296] @ (3a6fc8 ) │ │ │ │ mov r2, r1 │ │ │ │ ldr r0, [pc, #296] @ (3a6fcc ) │ │ │ │ add r4, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r4, #200 @ 0xc8 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3a6dea │ │ │ │ ldr r3, [pc, #284] @ (3a6fd0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3a6e16 │ │ │ │ ldr r3, [pc, #240] @ (3a6fb0 ) │ │ │ │ @@ -431058,15 +431061,15 @@ │ │ │ │ ldr r0, [pc, #268] @ (3a6fd4 ) │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r8 │ │ │ │ str.w sl, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r7, r8 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 3a6e18 │ │ │ │ ldr.w r3, [r6, #1440] @ 0x5a0 │ │ │ │ cmp r3, fp │ │ │ │ bhi.n 3a6f74 │ │ │ │ ldr r2, [pc, #200] @ (3a6fb0 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ @@ -431075,30 +431078,30 @@ │ │ │ │ bpl.w 3a6dea │ │ │ │ ldr r1, [pc, #228] @ (3a6fd8 ) │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [pc, #228] @ (3a6fdc ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #200 @ 0xc8 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3a6dea │ │ │ │ ldr r3, [pc, #168] @ (3a6fb0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.w 3a6dea │ │ │ │ ldr r5, [pc, #204] @ (3a6fe0 ) │ │ │ │ mov r3, r1 │ │ │ │ ldr r0, [pc, #204] @ (3a6fe4 ) │ │ │ │ mov r2, r8 │ │ │ │ add r5, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ add.w r1, r5, #200 @ 0xc8 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3a6dea │ │ │ │ ldr r3, [pc, #188] @ (3a6fe8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3a6dd8 │ │ │ │ ldr r3, [pc, #120] @ (3a6fb0 ) │ │ │ │ @@ -431108,29 +431111,29 @@ │ │ │ │ bpl.w 3a6dd8 │ │ │ │ ldr r0, [pc, #168] @ (3a6fec ) │ │ │ │ mov r3, fp │ │ │ │ mov r2, r8 │ │ │ │ strd ip, sl, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 3a6dd8 │ │ │ │ ldr r3, [pc, #88] @ (3a6fb0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 3a6dea │ │ │ │ ldr r1, [pc, #140] @ (3a6ff0 ) │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [pc, #140] @ (3a6ff4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #200 @ 0xc8 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3a6dea │ │ │ │ add r3, sp, #32 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r4, #1 │ │ │ │ mov r1, r8 │ │ │ │ ldr.w r0, [r6, #1256] @ 0x4e8 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ @@ -431151,45 +431154,45 @@ │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r1, #1 │ │ │ │ lsls r2, r4, #3 │ │ │ │ - strb r4, [r7, #28] │ │ │ │ + strb r4, [r2, #29] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - adds r7, #178 @ 0xb2 │ │ │ │ + adds r7, #202 @ 0xca │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r0, [r4, #28] │ │ │ │ + strb r0, [r7, #28] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - adds r6, #250 @ 0xfa │ │ │ │ + adds r7, #18 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r0, [r1, #28] │ │ │ │ + strb r0, [r4, #28] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - adds r6, #174 @ 0xae │ │ │ │ + adds r6, #198 @ 0xc6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ subs r4, r2, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #168 @ 0xa8 │ │ │ │ + adds r5, #192 @ 0xc0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r4, [r6, #26] │ │ │ │ + strb r4, [r1, #27] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - adds r7, #90 @ 0x5a │ │ │ │ + adds r7, #114 @ 0x72 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r4, [r2, #26] │ │ │ │ + strb r4, [r5, #26] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - adds r6, #156 @ 0x9c │ │ │ │ + adds r6, #180 @ 0xb4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ subs r4, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #150 @ 0x96 │ │ │ │ + adds r5, #174 @ 0xae │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r4, [r0, #25] │ │ │ │ + strb r4, [r3, #25] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - adds r6, #150 @ 0x96 │ │ │ │ + adds r6, #174 @ 0xae │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #232] @ 3a70f0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -431199,15 +431202,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #24 │ │ │ │ movs r3, #112 @ 0x70 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r3, [r0, #1256] @ 0x4e8 │ │ │ │ mov r4, r0 │ │ │ │ add.w ip, r3, #12288 @ 0x3000 │ │ │ │ ldr.w r0, [r3, #936] @ 0x3a8 │ │ │ │ cbz r0, 3a707e │ │ │ │ ldr.w r3, [ip, #3328] @ 0xd00 │ │ │ │ movs r2, #0 │ │ │ │ @@ -431225,15 +431228,15 @@ │ │ │ │ ldr r1, [pc, #172] @ (3a7104 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1929 @ 0x789 │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -431270,25 +431273,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - strb r2, [r3, #22] │ │ │ │ + strb r2, [r6, #22] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - cmp r3, #216 @ 0xd8 │ │ │ │ + cmp r3, #240 @ 0xf0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r4, #2 │ │ │ │ + cmp r4, #26 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r6, [r2, #21] │ │ │ │ + strb r6, [r5, #21] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - adds r6, #52 @ 0x34 │ │ │ │ + adds r6, #76 @ 0x4c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r7, #100 @ 0x64 │ │ │ │ + cmp r7, #124 @ 0x7c │ │ │ │ lsls r2, r2, #1 │ │ │ │ subs r0, #108 @ 0x6c │ │ │ │ lsls r0, r2, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -431358,15 +431361,15 @@ │ │ │ │ lsls r7, r2, #20 │ │ │ │ bpl.n 3a714c │ │ │ │ ldr r0, [pc, #460] @ (3a7390 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r1, sl │ │ │ │ strd ip, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3a714c │ │ │ │ movs r0, #0 │ │ │ │ b.n 3a714e │ │ │ │ ldr.w r3, [r6, #1256] @ 0x4e8 │ │ │ │ mov.w r2, #1 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ add.w r7, r3, #972 @ 0x3cc │ │ │ │ @@ -431431,31 +431434,31 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.w 3a714c │ │ │ │ ldr r0, [pc, #256] @ (3a7398 ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3a714c │ │ │ │ ldr r0, [pc, #248] @ (3a739c ) │ │ │ │ mov r3, ip │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3a714c │ │ │ │ ldr r2, [pc, #216] @ (3a7388 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #20 │ │ │ │ bpl.w 3a714c │ │ │ │ ldr r0, [pc, #228] @ (3a73a0 ) │ │ │ │ mov r2, r3 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3a714c │ │ │ │ ldr r3, [pc, #200] @ (3a7394 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3a71d4 │ │ │ │ ldr r3, [pc, #208] @ (3a73a4 ) │ │ │ │ @@ -431468,15 +431471,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 3a71d4 │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r0, [pc, #184] @ (3a73a8 ) │ │ │ │ ldrd r2, r3, [r5, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3a71d4 │ │ │ │ ldrb.w r3, [r9] │ │ │ │ b.n 3a7282 │ │ │ │ ldr r3, [pc, #136] @ (3a7394 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -431493,15 +431496,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 3a71d4 │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r0, [pc, #120] @ (3a73ac ) │ │ │ │ ldrd r2, r3, [r5, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ b.n 3a72fc │ │ │ │ ldr r1, [pc, #108] @ (3a73b0 ) │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 3a7282 │ │ │ │ @@ -431513,48 +431516,48 @@ │ │ │ │ strd r6, r0, [sp, #20] │ │ │ │ strd ip, lr, [sp, #12] │ │ │ │ strd r3, r2, [sp, #4] │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r0, [pc, #76] @ (3a73b4 ) │ │ │ │ ldrd r2, r3, [r5, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldrb.w r3, [r9] │ │ │ │ b.n 3a7282 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r2, r3, r4 │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r0, r4 │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ subs r2, r5, r3 │ │ │ │ lsls r2, r4, #3 │ │ │ │ - adds r5, #28 │ │ │ │ + adds r5, #52 @ 0x34 │ │ │ │ lsls r2, r2, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #126 @ 0x7e │ │ │ │ + adds r5, #150 @ 0x96 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r1, #22 │ │ │ │ + adds r1, #46 @ 0x2e │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r3, #244 @ 0xf4 │ │ │ │ + adds r4, #12 │ │ │ │ lsls r2, r2, #1 │ │ │ │ cmp r8, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #40 @ 0x28 │ │ │ │ + adds r4, #64 @ 0x40 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r3, #230 @ 0xe6 │ │ │ │ + adds r3, #254 @ 0xfe │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r6, [pc, #672] @ (3a7654 ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #22 │ │ │ │ + adds r4, #46 @ 0x2e │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r5, [pc, #440] @ (3a7584 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -431644,15 +431647,15 @@ │ │ │ │ ldr.w r3, [r3, #936] @ 0x3a8 │ │ │ │ cmp r2, r3 │ │ │ │ bcs.n 3a73f4 │ │ │ │ movs r0, #2 │ │ │ │ b.n 3a73f6 │ │ │ │ ldr r0, [pc, #228] @ (3a759c ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3a73f4 │ │ │ │ ldr r3, [pc, #212] @ (3a7598 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3a7536 │ │ │ │ movs r0, #0 │ │ │ │ @@ -431669,15 +431672,15 @@ │ │ │ │ bne.n 3a755c │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 3a73f4 │ │ │ │ ldr r0, [pc, #180] @ (3a75a0 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3a73f4 │ │ │ │ ldr.w lr, [pc, #172] @ 3a75a4 │ │ │ │ ldr.w r7, [r5, lr] │ │ │ │ ldrh.w lr, [r7] │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 3a749e │ │ │ │ ldr.w lr, [pc, #132] @ 3a7590 │ │ │ │ @@ -431687,15 +431690,15 @@ │ │ │ │ beq.n 3a749e │ │ │ │ strd r2, ip, [sp] │ │ │ │ and.w r2, r0, #1 │ │ │ │ ldr r0, [pc, #132] @ (3a75a8 ) │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3a74ca │ │ │ │ b.n 3a749e │ │ │ │ ldr r3, [pc, #116] @ (3a75ac ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -431705,30 +431708,30 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 3a74ca │ │ │ │ ldr r0, [pc, #100] @ (3a75b0 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3a74ca │ │ │ │ b.n 3a749e │ │ │ │ ldr r2, [pc, #76] @ (3a75ac ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3a74e4 │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 3a74e4 │ │ │ │ ldr r0, [pc, #72] @ (3a75b4 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3a749e │ │ │ │ ldr r3, [pc, #24] @ (3a7590 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ b.n 3a74e4 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @@ -431740,27 +431743,27 @@ │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ adds r2, r0, r1 │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #144 @ 0x90 │ │ │ │ + adds r3, #168 @ 0xa8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r4, #46 @ 0x2e │ │ │ │ + adds r4, #70 @ 0x46 │ │ │ │ lsls r2, r2, #1 │ │ │ │ strb r4, [r0, #7] │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #132 @ 0x84 │ │ │ │ + adds r3, #156 @ 0x9c │ │ │ │ lsls r2, r2, #1 │ │ │ │ strb r0, [r2, #13] │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #18 │ │ │ │ + adds r3, #42 @ 0x2a │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r2, #242 @ 0xf2 │ │ │ │ + adds r3, #10 │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ mov r4, r2 │ │ │ │ mov sl, r2 │ │ │ │ @@ -431874,15 +431877,15 @@ │ │ │ │ bpl.n 3a765e │ │ │ │ ldr r1, [pc, #192] @ (3a77ac ) │ │ │ │ ldr r0, [pc, #196] @ (3a77b0 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #284 @ 0x11c │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3a765e │ │ │ │ ldr.w r3, [r7, #1256] @ 0x4e8 │ │ │ │ mov.w r6, #664 @ 0x298 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ add.w r3, r3, #12288 @ 0x3000 │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ ldr.w r3, [r3, #3328] @ 0xd00 │ │ │ │ @@ -431917,43 +431920,43 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ mla r0, ip, r6, r0 │ │ │ │ bl 3ab28c │ │ │ │ b.n 3a771a │ │ │ │ ldr r0, [pc, #64] @ (3a77b4 ) │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3a76a0 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #52] @ (3a77b8 ) │ │ │ │ mov r3, fp │ │ │ │ mov.w r2, #544 @ 0x220 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 28b63c │ │ │ │ asrs r0, r5, #25 │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r1, #124] @ 0x7c │ │ │ │ + ldr r0, [r4, #124] @ 0x7c │ │ │ │ lsls r5, r4, #1 │ │ │ │ asrs r6, r7, #24 │ │ │ │ lsls r2, r4, #3 │ │ │ │ asrs r2, r3, #23 │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r0, #108] @ 0x6c │ │ │ │ + ldr r0, [r3, #108] @ 0x6c │ │ │ │ lsls r5, r4, #1 │ │ │ │ - adds r2, #124 @ 0x7c │ │ │ │ + adds r2, #148 @ 0x94 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r1, #198 @ 0xc6 │ │ │ │ + adds r1, #222 @ 0xde │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r0, #56 @ 0x38 │ │ │ │ + cmp r0, #80 @ 0x50 │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #172] @ (3a787c ) │ │ │ │ @@ -432011,26 +432014,26 @@ │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str.w lr, [sp, #4] │ │ │ │ str r7, [sp, #12] │ │ │ │ str.w r8, [sp] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 3a77f4 │ │ │ │ asrs r6, r4, #17 │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r6, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #38 @ 0x26 │ │ │ │ + adds r1, #62 @ 0x3e │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ ldr.w ip, [pc, #128] @ 3a7924 │ │ │ │ @@ -432087,15 +432090,15 @@ │ │ │ │ beq.n 3a78f0 │ │ │ │ b.n 3a78ee │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ asrs r4, r2, #14 │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r5, #76] @ 0x4c │ │ │ │ + ldr r0, [r0, #80] @ 0x50 │ │ │ │ lsls r5, r4, #1 │ │ │ │ asrs r0, r1, #13 │ │ │ │ lsls r2, r4, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -432313,21 +432316,21 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 3a7b7e │ │ │ │ ldr r0, [pc, #108] @ (3a7be4 ) │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3a824e │ │ │ │ add.w r0, r8, #1 │ │ │ │ ldr.w r1, [r7, #1456] @ 0x5b0 │ │ │ │ - bl 8a7a9c │ │ │ │ + bl 8a7aa4 │ │ │ │ ldr.w r2, [r7, #1312] @ 0x520 │ │ │ │ ubfx r3, r1, #0, #15 │ │ │ │ mov r8, r1 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ eor.w r3, r2, r3, lsl #5 │ │ │ │ ands r3, r1 │ │ │ │ eors r3, r2 │ │ │ │ @@ -432348,17 +432351,17 @@ │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r4, #5 │ │ │ │ lsls r2, r4, #3 │ │ │ │ - ldr r4, [r4, #36] @ 0x24 │ │ │ │ + ldr r4, [r7, #36] @ 0x24 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - cmp r4, #160 @ 0xa0 │ │ │ │ + cmp r4, #184 @ 0xb8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr.w r3, [pc, #3040] @ 3a87cc │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 3a7c04 │ │ │ │ ldr.w r3, [pc, #3032] @ 3a87d0 │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ @@ -432518,15 +432521,15 @@ │ │ │ │ bpl.w 3a7b86 │ │ │ │ ldr.w r1, [pc, #2652] @ 3a87d4 │ │ │ │ ldr.w r0, [pc, #2652] @ 3a87d8 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add.w r1, r1, #384 @ 0x180 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3a7b86 │ │ │ │ ldr.w r3, [r7, #1288] @ 0x508 │ │ │ │ lsls r1, r3, #30 │ │ │ │ bpl.w 3a7b86 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -432539,15 +432542,15 @@ │ │ │ │ ldr.w r3, [pc, #2588] @ 3a87d0 │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 3a7b86 │ │ │ │ ldr.w r0, [pc, #2588] @ 3a87e0 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3a7b86 │ │ │ │ ldr.w r2, [r7, #1288] @ 0x508 │ │ │ │ movs r3, #0 │ │ │ │ add r1, sp, #176 @ 0xb0 │ │ │ │ strd r3, r3, [sp, #176] @ 0xb0 │ │ │ │ strd r3, r3, [sp, #184] @ 0xb8 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ @@ -432650,15 +432653,15 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.w 3a7b7e │ │ │ │ ldr.w r0, [pc, #2288] @ 3a87ec │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3a7b7e │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldr r1, [sp, #220] @ 0xdc │ │ │ │ ldr r4, [sp, #228] @ 0xe4 │ │ │ │ ldrh.w r5, [sp, #218] @ 0xda │ │ │ │ ldrh.w r6, [sp, #226] @ 0xe2 │ │ │ │ @@ -432817,15 +432820,15 @@ │ │ │ │ ldr.w r3, [pc, #1796] @ 3a87d0 │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 3a7b86 │ │ │ │ ldr.w r0, [pc, #1816] @ 3a87f4 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3a7b86 │ │ │ │ ldr.w r2, [r7, #1288] @ 0x508 │ │ │ │ movs r3, #0 │ │ │ │ add r1, sp, #176 @ 0xb0 │ │ │ │ strd r3, r3, [sp, #176] @ 0xb0 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ strd r3, r3, [sp, #184] @ 0xb8 │ │ │ │ @@ -432964,15 +432967,15 @@ │ │ │ │ bpl.w 3a7ad2 │ │ │ │ ldr.w r1, [pc, #1424] @ 3a87fc │ │ │ │ mov r2, r6 │ │ │ │ ldr.w r0, [pc, #1420] @ 3a8800 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #324 @ 0x144 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3a7ad2 │ │ │ │ mov r1, r0 │ │ │ │ mov.w sl, #0 │ │ │ │ mov.w fp, #0 │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ str r5, [sp, #0] │ │ │ │ strd sl, fp, [sp, #8] │ │ │ │ @@ -432990,15 +432993,15 @@ │ │ │ │ ldr.w r3, [r7, #1468] @ 0x5bc │ │ │ │ adds r2, r4, r2 │ │ │ │ ldr.w r0, [pc, #1348] @ 3a8808 │ │ │ │ add r1, pc │ │ │ │ adc.w r3, r3, #0 │ │ │ │ add.w r1, r1, #324 @ 0x144 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.w 3a7ad2 │ │ │ │ ldr.w r3, [pc, #1268] @ 3a87d0 │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.w 3a7ad2 │ │ │ │ ldr.w r2, [pc, #1312] @ 3a880c │ │ │ │ @@ -433029,21 +433032,21 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 3a7b86 │ │ │ │ ldr.w r0, [pc, #1248] @ 3a8820 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3a7b86 │ │ │ │ ldr.w r0, [pc, #1236] @ 3a8824 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ subs r3, r6, #1 │ │ │ │ cmp r3, #44 @ 0x2c │ │ │ │ bhi.n 3a8314 │ │ │ │ add r2, pc, #8 @ (adr r2, 3a836c ) │ │ │ │ ldr.w r3, [r2, r3, lsl #2] │ │ │ │ add r2, r3 │ │ │ │ bx r2 │ │ │ │ @@ -433155,29 +433158,29 @@ │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #888] @ (3a882c ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r1, r1, #368 @ 0x170 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.w 3a7b86 │ │ │ │ ldr.w r2, [r7, #1288] @ 0x508 │ │ │ │ and.w r2, r2, #2 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 3a8930 │ │ │ │ ldr r3, [pc, #760] @ (3a87d0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.w 3a7b7e │ │ │ │ ldr r0, [pc, #840] @ (3a8830 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.w 3a7b7e │ │ │ │ sub.w r3, r4, #8192 @ 0x2000 │ │ │ │ cmp.w r3, #57344 @ 0xe000 │ │ │ │ bcc.w 3a7ebe │ │ │ │ ldr r3, [pc, #720] @ (3a87d0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -433185,26 +433188,26 @@ │ │ │ │ bpl.w 3a7b7e │ │ │ │ ldr r1, [pc, #804] @ (3a8834 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [pc, #804] @ (3a8838 ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #400 @ 0x190 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.w 3a7b7e │ │ │ │ ldr r3, [pc, #684] @ (3a87d0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.w 3a7b86 │ │ │ │ ldr r0, [pc, #772] @ (3a883c ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.w 3a7b86 │ │ │ │ ldr r2, [pc, #764] @ (3a8840 ) │ │ │ │ ldr r3, [pc, #716] @ (3a8810 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #236] @ 0xec │ │ │ │ @@ -433216,27 +433219,27 @@ │ │ │ │ ldr r0, [pc, #748] @ (3a8848 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #324 @ 0x144 │ │ │ │ add sp, #244 @ 0xf4 │ │ │ │ vpop {d8-d9} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ ldr r3, [pc, #604] @ (3a87d0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 3a7b86 │ │ │ │ ldr r1, [pc, #712] @ (3a884c ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #712] @ (3a8850 ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #384 @ 0x180 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.w 3a7b86 │ │ │ │ ldr r5, [sp, #184] @ 0xb8 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #192] @ 0xc0 │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ @@ -433282,15 +433285,15 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 3a7b86 │ │ │ │ ldr r0, [pc, #564] @ (3a8854 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.w 3a7b86 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3a7b86 │ │ │ │ ldr r3, [pc, #544] @ (3a8858 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ @@ -433300,29 +433303,29 @@ │ │ │ │ ldr r3, [pc, #392] @ (3a87d0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 3a7b86 │ │ │ │ ldr r0, [pc, #520] @ (3a885c ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.w 3a7b86 │ │ │ │ ldr r3, [pc, #512] @ (3a8860 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3a7f78 │ │ │ │ ldr r3, [pc, #352] @ (3a87d0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 3a7f78 │ │ │ │ ldr r0, [pc, #488] @ (3a8864 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3a7f78 │ │ │ │ ldr r2, [sp, #208] @ 0xd0 │ │ │ │ ldr r3, [pc, #480] @ (3a8868 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3a8152 │ │ │ │ @@ -433331,15 +433334,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 3a8152 │ │ │ │ ldr r0, [pc, #456] @ (3a886c ) │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ b.n 3a8152 │ │ │ │ ldrd r5, r4, [sp, #216] @ 0xd8 │ │ │ │ cmp r4, #0 │ │ │ │ uxth r1, r5 │ │ │ │ it lt │ │ │ │ lsrlt r5, r5, #16 │ │ │ │ @@ -433374,15 +433377,15 @@ │ │ │ │ ands.w r3, r3, #32768 @ 0x8000 │ │ │ │ beq.w 3a81b2 │ │ │ │ ldr r0, [pc, #352] @ (3a8878 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr.w r0, [r7, #1256] @ 0x4e8 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #28] │ │ │ │ b.n 3a81b6 │ │ │ │ ldr r2, [sp, #208] @ 0xd0 │ │ │ │ ldr r3, [pc, #332] @ (3a887c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ @@ -433394,15 +433397,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 3a8166 │ │ │ │ ldr r0, [pc, #308] @ (3a8880 ) │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ b.n 3a8166 │ │ │ │ ldr r2, [sp, #208] @ 0xd0 │ │ │ │ ldr r3, [pc, #292] @ (3a8884 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -433412,15 +433415,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 3a817a │ │ │ │ ldr r0, [pc, #268] @ (3a8888 ) │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ b.n 3a817a │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #208] @ 0xd0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3a8152 │ │ │ │ @@ -433447,129 +433450,129 @@ │ │ │ │ beq.w 3a819a │ │ │ │ b.n 3a86c2 │ │ │ │ nop │ │ │ │ ldr r4, [r7, #4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r5, #0] │ │ │ │ + ldr r6, [r0, #4] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - cmp r0, #206 @ 0xce │ │ │ │ + cmp r0, #230 @ 0xe6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r4, [r1, #4] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #170 @ 0xaa │ │ │ │ + cmp r5, #194 @ 0xc2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ @ instruction: 0xfa65ffff │ │ │ │ - str r6, [r3, #108] @ 0x6c │ │ │ │ + str r6, [r6, #108] @ 0x6c │ │ │ │ lsls r5, r4, #1 │ │ │ │ - adds r1, #232 @ 0xe8 │ │ │ │ + adds r2, #0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r6, [r6, #88] @ 0x58 │ │ │ │ + str r6, [r1, #92] @ 0x5c │ │ │ │ lsls r5, r4, #1 │ │ │ │ - cmp r3, #78 @ 0x4e │ │ │ │ + cmp r3, #102 @ 0x66 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r4, [r2, #72] @ 0x48 │ │ │ │ + str r4, [r5, #72] @ 0x48 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str r0, [r7, #48] @ 0x30 │ │ │ │ + str r0, [r2, #52] @ 0x34 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - cmp r7, #54 @ 0x36 │ │ │ │ + cmp r7, #78 @ 0x4e │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r6, [r4, #44] @ 0x2c │ │ │ │ + str r6, [r7, #44] @ 0x2c │ │ │ │ lsls r5, r4, #1 │ │ │ │ - movs r7, #104 @ 0x68 │ │ │ │ + movs r7, #128 @ 0x80 │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsrs r2, r1, #5 │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r3, #40] @ 0x28 │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - movs r7, #12 │ │ │ │ + movs r7, #36 @ 0x24 │ │ │ │ lsls r2, r2, #1 │ │ │ │ subs r5, #32 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #48 @ 0x30 │ │ │ │ + cmp r6, #72 @ 0x48 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r7, #12 │ │ │ │ + movs r7, #36 @ 0x24 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r0, [r7, #12] │ │ │ │ + str r0, [r2, #16] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - cmp r2, #126 @ 0x7e │ │ │ │ + cmp r2, #150 @ 0x96 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r4, #84 @ 0x54 │ │ │ │ + movs r4, #108 @ 0x6c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r2, [r3, #8] │ │ │ │ + str r2, [r6, #8] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - cmp r3, #180 @ 0xb4 │ │ │ │ + cmp r3, #204 @ 0xcc │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r7, #198 @ 0xc6 │ │ │ │ + movs r7, #222 @ 0xde │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsls r0, r7, #27 │ │ │ │ lsls r2, r4, #3 │ │ │ │ - str r0, [r2, #4] │ │ │ │ + str r0, [r5, #4] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - movs r4, #158 @ 0x9e │ │ │ │ + movs r4, #182 @ 0xb6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r6, [r4, #0] │ │ │ │ + str r6, [r7, #0] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - cmp r2, #84 @ 0x54 │ │ │ │ + cmp r2, #108 @ 0x6c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r6, #250 @ 0xfa │ │ │ │ + movs r7, #18 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r0, [r5, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #240 @ 0xf0 │ │ │ │ + movs r5, #8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ str r4, [r5, r3] │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #180 @ 0xb4 │ │ │ │ + movs r7, #204 @ 0xcc │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsrs r4, r5, #31 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #82 @ 0x52 │ │ │ │ + movs r4, #106 @ 0x6a │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r4, [r0, #108] @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #560] @ (3a8aa8 ) │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #34 @ 0x22 │ │ │ │ + movs r6, #58 @ 0x3a │ │ │ │ lsls r2, r2, #1 │ │ │ │ strb r0, [r4, #9] │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #98 @ 0x62 │ │ │ │ + movs r3, #122 @ 0x7a │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r4, [r3, #16] │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #28 │ │ │ │ + movs r6, #52 @ 0x34 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr.w r2, [pc, #1168] @ 3a8d20 │ │ │ │ ldr.w r2, [r9, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r6, r2, #20 │ │ │ │ bpl.w 3a7b86 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r1 │ │ │ │ ldr.w r1, [pc, #1152] @ 3a8d24 │ │ │ │ mov r2, r5 │ │ │ │ ldr.w r0, [pc, #1152] @ 3a8d28 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #368 @ 0x170 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.w 3a7b86 │ │ │ │ ldr.w r3, [pc, #1124] @ 3a8d20 │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #20 │ │ │ │ bpl.w 3a7b86 │ │ │ │ ldr.w r0, [pc, #1120] @ 3a8d2c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.w 3a7b86 │ │ │ │ lsrs r5, r5, #16 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3a8210 │ │ │ │ ldr.w r3, [pc, #1100] @ 3a8d30 │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -433619,15 +433622,15 @@ │ │ │ │ bpl.w 3a7b7e │ │ │ │ ldr r1, [pc, #972] @ (3a8d34 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #972] @ (3a8d38 ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #340 @ 0x154 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.w 3a7b7e │ │ │ │ ldr r3, [pc, #956] @ (3a8d3c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3a7f2e │ │ │ │ ldr r3, [pc, #916] @ (3a8d20 ) │ │ │ │ @@ -433637,15 +433640,15 @@ │ │ │ │ bpl.w 3a7f2e │ │ │ │ ldr r0, [pc, #932] @ (3a8d40 ) │ │ │ │ mov r3, r1 │ │ │ │ mov r2, r5 │ │ │ │ strd r6, r4, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #24] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ b.w 3a7f2e │ │ │ │ ldr r2, [pc, #912] @ (3a8d44 ) │ │ │ │ ldr.w r1, [r9, r2] │ │ │ │ ldrh r2, [r1, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3a7fee │ │ │ │ @@ -433655,15 +433658,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 3a7fee │ │ │ │ ldr r0, [pc, #888] @ (3a8d48 ) │ │ │ │ mov r2, r3 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.w 3a7fee │ │ │ │ ldr r3, [pc, #872] @ (3a8d4c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3a80ac │ │ │ │ @@ -433678,15 +433681,15 @@ │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ubfx r3, r4, #8, #12 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.w 3a80ac │ │ │ │ ldr r3, [pc, #824] @ (3a8d54 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3a7b40 │ │ │ │ ldr r3, [pc, #756] @ (3a8d20 ) │ │ │ │ @@ -433694,15 +433697,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 3a7b40 │ │ │ │ ldr r0, [pc, #800] @ (3a8d58 ) │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldrd r1, r2, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.w 3a7b40 │ │ │ │ ldr r5, [sp, #184] @ 0xb8 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r5, [sp, #72] @ 0x48 │ │ │ │ ldr r5, [sp, #188] @ 0xbc │ │ │ │ str r5, [sp, #92] @ 0x5c │ │ │ │ @@ -433793,15 +433796,15 @@ │ │ │ │ bpl.w 3a7b86 │ │ │ │ ldr r1, [pc, #540] @ (3a8d5c ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [pc, #540] @ (3a8d60 ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #384 @ 0x180 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.w 3a7b86 │ │ │ │ ldr.w lr, [pc, #524] @ 3a8d64 │ │ │ │ ldr.w r2, [r9, lr] │ │ │ │ ldrh.w lr, [r2] │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.w 3a7d3e │ │ │ │ ldr.w lr, [pc, #436] @ 3a8d20 │ │ │ │ @@ -433814,15 +433817,15 @@ │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r4, [sp, #72] @ 0x48 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr.w r1, [r7, #1288] @ 0x508 │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ b.w 3a7d3e │ │ │ │ ldr r0, [pc, #460] @ (3a8d6c ) │ │ │ │ ldr.w r0, [r9, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -433830,15 +433833,15 @@ │ │ │ │ ldr r0, [pc, #368] @ (3a8d20 ) │ │ │ │ ldr.w r0, [r9, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r5, r0, #16 │ │ │ │ bpl.w 3a7e08 │ │ │ │ ldr r0, [pc, #436] @ (3a8d70 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldrd r2, r3, [sp, #176] @ 0xb0 │ │ │ │ b.w 3a7e08 │ │ │ │ ldr r3, [pc, #424] @ (3a8d74 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3a7ea6 │ │ │ │ @@ -433851,15 +433854,15 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r3, r1 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.w 3a7ea6 │ │ │ │ ldr r3, [pc, #380] @ (3a8d7c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3a8110 │ │ │ │ ldr r3, [pc, #272] @ (3a8d20 ) │ │ │ │ @@ -433867,15 +433870,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 3a8110 │ │ │ │ ldr r0, [pc, #356] @ (3a8d80 ) │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ b.w 3a8110 │ │ │ │ ldr r3, [pc, #340] @ (3a8d84 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3a8432 │ │ │ │ @@ -433889,15 +433892,15 @@ │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ubfx r3, r4, #8, #12 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r5 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr.w r0, [r7, #1256] @ 0x4e8 │ │ │ │ b.w 3a8434 │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #48] @ 0x30 │ │ │ │ mov r2, r5 │ │ │ │ b.n 3a88f8 │ │ │ │ ldr r3, [pc, #280] @ (3a8d8c ) │ │ │ │ @@ -433911,25 +433914,25 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3a8242 │ │ │ │ ldr r0, [pc, #256] @ (3a8d90 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #28] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr.w r0, [r7, #1256] @ 0x4e8 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ b.w 3a8242 │ │ │ │ ldr r0, [pc, #236] @ (3a8d94 ) │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ b.n 3a890a │ │ │ │ ldr.w r3, [r7, #1256] @ 0x4e8 │ │ │ │ mov r1, r5 │ │ │ │ ldr r4, [sp, #160] @ 0xa0 │ │ │ │ mov.w r5, #664 @ 0x298 │ │ │ │ add.w r3, r3, #12288 @ 0x3000 │ │ │ │ @@ -433949,90 +433952,90 @@ │ │ │ │ bpl.w 3a7b7e │ │ │ │ ldr r1, [pc, #164] @ (3a8d98 ) │ │ │ │ ldr r0, [pc, #164] @ (3a8d9c ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ add.w r1, r1, #400 @ 0x190 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.w 3a7b7e │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #144] @ (3a8da0 ) │ │ │ │ movs r0, #0 │ │ │ │ mov r3, r4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1236 @ 0x4d4 │ │ │ │ blx 28b63c │ │ │ │ nop │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r0, r4] │ │ │ │ + ldrb r2, [r3, r4] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - movs r6, #84 @ 0x54 │ │ │ │ + movs r6, #108 @ 0x6c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r3, #44 @ 0x2c │ │ │ │ + movs r3, #68 @ 0x44 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r4, [r0, #108] @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r0, r1] │ │ │ │ + ldrb r0, [r3, r1] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - subs r2, r7, #7 │ │ │ │ + movs r0, #18 │ │ │ │ lsls r2, r2, #1 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #18 │ │ │ │ + movs r5, #42 @ 0x2a │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsrs r0, r7, #28 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #22 │ │ │ │ + movs r4, #46 @ 0x2e │ │ │ │ lsls r2, r2, #1 │ │ │ │ cmp r4, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #154 @ 0x9a │ │ │ │ + movs r1, #178 @ 0xb2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ subs r1, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #34 @ 0x22 │ │ │ │ + movs r4, #58 @ 0x3a │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r0, [r5, r1] │ │ │ │ + ldrh r0, [r0, r2] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - movs r4, #178 @ 0xb2 │ │ │ │ + movs r4, #202 @ 0xca │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r7, [pc, #368] @ (3a8ed8 ) │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #238 @ 0xee │ │ │ │ + movs r4, #6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ cmp r1, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #92 @ 0x5c │ │ │ │ + movs r4, #116 @ 0x74 │ │ │ │ lsls r2, r2, #1 │ │ │ │ cmp r3, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #116 @ 0x74 │ │ │ │ + movs r4, #140 @ 0x8c │ │ │ │ lsls r2, r2, #1 │ │ │ │ asrs r4, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #20 │ │ │ │ + movs r5, #44 @ 0x2c │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r4, [r2, #48] @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r7, #7 │ │ │ │ + movs r0, #18 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r4, [pc, #560] @ (3a8fc0 ) │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #170 @ 0xaa │ │ │ │ + movs r0, #194 @ 0xc2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r0, #6 │ │ │ │ + movs r0, #30 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r6, [r6, r2] │ │ │ │ + ldr r6, [r1, r3] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - movs r4, #18 │ │ │ │ + movs r4, #42 @ 0x2a │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r0, r6, #10 │ │ │ │ + asrs r0, r1, #11 │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #28 │ │ │ │ ldr.w r4, [pc, #1072] @ 3a91e8 │ │ │ │ @@ -434113,15 +434116,15 @@ │ │ │ │ ldr r0, [pc, #884] @ (3a91f8 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3a8dee │ │ │ │ cmp r2, #149 @ 0x95 │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ bcs.w 3a8fc0 │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ bcc.n 3a8f4a │ │ │ │ @@ -434192,26 +434195,26 @@ │ │ │ │ ldr r1, [pc, #660] @ (3a91fc ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #660] @ (3a9200 ) │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #432 @ 0x1b0 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3a8e62 │ │ │ │ ldr r1, [pc, #644] @ (3a9204 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #644] @ (3a9208 ) │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r1, r1, #456 @ 0x1c8 │ │ │ │ add r0, pc │ │ │ │ mov r3, r6 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3a8de0 │ │ │ │ ldr r3, [pc, #628] @ (3a920c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3a8dee │ │ │ │ ldr r3, [r7, #0] │ │ │ │ @@ -434220,15 +434223,15 @@ │ │ │ │ ldr r0, [pc, #612] @ (3a9210 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3a8dee │ │ │ │ cmp.w r2, #320 @ 0x140 │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ bcs.w 3a910c │ │ │ │ cmp.w r2, #256 @ 0x100 │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ bcc.w 3a8dd0 │ │ │ │ @@ -434264,15 +434267,15 @@ │ │ │ │ ldr r1, [pc, #480] @ (3a9214 ) │ │ │ │ movs r2, #8 │ │ │ │ ldr r0, [pc, #480] @ (3a9218 ) │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #444 @ 0x1bc │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3a8e62 │ │ │ │ str.w r9, [r1, #1308] @ 0x51c │ │ │ │ bic.w r3, r8, #1 │ │ │ │ ldr.w r2, [r1, #1316] @ 0x524 │ │ │ │ mov r7, r9 │ │ │ │ ldr.w r0, [r0, #1312] @ 0x520 │ │ │ │ str.w r3, [r1, #1304] @ 0x518 │ │ │ │ @@ -434328,15 +434331,15 @@ │ │ │ │ ldr r1, [pc, #292] @ (3a921c ) │ │ │ │ movs r2, #144 @ 0x90 │ │ │ │ ldr r0, [pc, #292] @ (3a9220 ) │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #444 @ 0x1bc │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3a8e62 │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ movt r3, #65535 @ 0xffff │ │ │ │ adds r3, r2, r3 │ │ │ │ sbc.w r2, r6, #0 │ │ │ │ cmp r3, #48 @ 0x30 │ │ │ │ sbcs.w r2, r2, #0 │ │ │ │ @@ -434356,15 +434359,15 @@ │ │ │ │ ldr r1, [pc, #220] @ (3a9224 ) │ │ │ │ movs r2, #148 @ 0x94 │ │ │ │ ldr r0, [pc, #220] @ (3a9228 ) │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #432 @ 0x1b0 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3a8e62 │ │ │ │ ldr.w r3, [r0, #1256] @ 0x4e8 │ │ │ │ ldr.w r3, [r3, #1060] @ 0x424 │ │ │ │ lsls r0, r3, #25 │ │ │ │ bmi.n 3a907e │ │ │ │ ldr r3, [pc, #132] @ (3a91ec ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -434374,15 +434377,15 @@ │ │ │ │ ldr r1, [pc, #184] @ (3a922c ) │ │ │ │ movs r2, #144 @ 0x90 │ │ │ │ ldr r0, [pc, #184] @ (3a9230 ) │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #432 @ 0x1b0 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3a8e62 │ │ │ │ str.w r8, [r0, #1308] @ 0x51c │ │ │ │ b.n 3a8e62 │ │ │ │ ldr.w r2, [r0, #1308] @ 0x51c │ │ │ │ bic.w r3, r8, #1 │ │ │ │ ldr.w r0, [r0, #1312] @ 0x520 │ │ │ │ ldr.w r7, [r1, #1316] @ 0x524 │ │ │ │ @@ -434414,43 +434417,43 @@ │ │ │ │ cdp2 0, 7, cr0, cr14, cr1, {7} │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #160 @ 0xa0 │ │ │ │ + movs r3, #184 @ 0xb8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrsb r6, [r7, r0] │ │ │ │ + ldrsb r6, [r2, r1] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - lsrs r4, r3, #27 │ │ │ │ + lsrs r4, r6, #27 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrsb r0, [r5, r0] │ │ │ │ + ldrsb r0, [r0, r1] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - lsrs r0, r0, #28 │ │ │ │ + lsrs r0, r3, #28 │ │ │ │ lsls r2, r2, #1 │ │ │ │ str r4, [r5, r7] │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #38 @ 0x26 │ │ │ │ + movs r2, #62 @ 0x3e │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r4, [r6, r5] │ │ │ │ + strb r4, [r1, r6] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - lsrs r2, r2, #24 │ │ │ │ + lsrs r2, r5, #24 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r6, [r5, r2] │ │ │ │ + strb r6, [r0, r3] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - lsrs r4, r1, #21 │ │ │ │ + lsrs r4, r4, #21 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r0, [r4, r1] │ │ │ │ + strb r0, [r7, r1] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - lsrs r6, r7, #19 │ │ │ │ + lsrs r6, r2, #20 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r2, [r6, r0] │ │ │ │ + strb r2, [r1, r1] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - lsrs r0, r2, #19 │ │ │ │ + lsrs r0, r5, #19 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr.w r2, [r0, #1276] @ 0x4fc │ │ │ │ lsls r3, r2, #31 │ │ │ │ bmi.n 3a924a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -434518,15 +434521,15 @@ │ │ │ │ movs r0, #1 │ │ │ │ strb.w r0, [sp, #96] @ 0x60 │ │ │ │ strd r2, r3, [sp, #64] @ 0x40 │ │ │ │ ldrd r0, r1, [sp, #92] @ 0x5c │ │ │ │ strd r2, r3, [sp, #72] @ 0x48 │ │ │ │ ldr r6, [sp, #148] @ 0x94 │ │ │ │ stmia.w r5, {r0, r1} │ │ │ │ - bl 883478 │ │ │ │ + bl 883480 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r7, [pc, #376] @ (3a9490 ) │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ add r7, pc │ │ │ │ cbnz r3, 3a932c │ │ │ │ ldr r3, [pc, #368] @ (3a9494 ) │ │ │ │ @@ -434565,15 +434568,15 @@ │ │ │ │ add.w r1, sp, #63 @ 0x3f │ │ │ │ movs r4, #1 │ │ │ │ movs r5, #0 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r4, r5, [sp, #16] │ │ │ │ bl 537f78 │ │ │ │ - bl 883478 │ │ │ │ + bl 883480 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3a9468 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 3a9408 │ │ │ │ ldrb.w r3, [sp, #63] @ 0x3f │ │ │ │ @@ -434624,15 +434627,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3a93a4 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #124] @ (3a949c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ - bl 87b354 │ │ │ │ + bl 87b35c │ │ │ │ b.n 3a93a4 │ │ │ │ ldrb r3, [r2, #25] │ │ │ │ cbz r3, 3a9442 │ │ │ │ ldrb r3, [r2, #20] │ │ │ │ cbz r3, 3a9442 │ │ │ │ ldr r0, [r2, #32] │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ @@ -434675,19 +434678,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ vld4. {d0-d3}, [r0 :128], r1 │ │ │ │ ldrsb r0, [r1, r1] │ │ │ │ movs r0, r0 │ │ │ │ ldr??.w r0, [r4, r1, lsl #2] │ │ │ │ movs r1, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r2, r4] │ │ │ │ + strh r4, [r5, r4] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - strb r6, [r2, #22] │ │ │ │ + strb r6, [r5, #22] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - strb r2, [r5, #22] │ │ │ │ + strb r2, [r0, #23] │ │ │ │ lsls r0, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3904] @ 0xf40 │ │ │ │ ldr r4, [pc, #540] @ (3a96e0 ) │ │ │ │ @@ -434743,15 +434746,15 @@ │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ strd r2, r2, [r3] │ │ │ │ strb.w r6, [sp, #120] @ 0x78 │ │ │ │ ldmia.w r3, {r0, r1} │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ stmia.w r3, {r0, r1} │ │ │ │ - bl 883478 │ │ │ │ + bl 883480 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 3a9578 │ │ │ │ ldr r3, [pc, #384] @ (3a96ec ) │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -434790,15 +434793,15 @@ │ │ │ │ vldr d7, [sp, #104] @ 0x68 │ │ │ │ vstr d9, [sp, #16] │ │ │ │ ldmia r1, {r0, r1} │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ vstr d7, [sp, #24] │ │ │ │ mov r0, r4 │ │ │ │ bl 537f78 │ │ │ │ - bl 883478 │ │ │ │ + bl 883480 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3a96b6 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 3a95f8 │ │ │ │ dmb ish │ │ │ │ @@ -434871,15 +434874,15 @@ │ │ │ │ b.n 3a95ac │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #80] @ (3a96f4 ) │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ mov r0, r3 │ │ │ │ - bl 87b354 │ │ │ │ + bl 87b35c │ │ │ │ b.n 3a95f8 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #64] @ (3a96f8 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #64] @ (3a96fc ) │ │ │ │ ldr r0, [pc, #64] @ (3a9700 ) │ │ │ │ add r3, pc │ │ │ │ @@ -434899,19 +434902,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf74600e1 │ │ │ │ ldrsb r0, [r1, r1] │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf5f400e1 │ │ │ │ movs r1, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r0, r3] │ │ │ │ + str r6, [r3, r3] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - strb r0, [r1, #13] │ │ │ │ + strb r0, [r4, #13] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - strb r4, [r3, #13] │ │ │ │ + strb r4, [r6, #13] │ │ │ │ lsls r0, r2, #1 │ │ │ │ ldrd r2, r3, [r0, #152] @ 0x98 │ │ │ │ cmp r3, #0 │ │ │ │ blt.n 3a9728 │ │ │ │ mov.w ip, r3, lsr #31 │ │ │ │ movs r3, #255 @ 0xff │ │ │ │ strb.w ip, [r0, #656] @ 0x290 │ │ │ │ @@ -435012,22 +435015,22 @@ │ │ │ │ ldr r1, [pc, #28] @ (3a9840 ) │ │ │ │ ldr r0, [pc, #28] @ (3a9844 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #40 @ 0x28 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ nop │ │ │ │ @ instruction: 0xf4a200e1 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #376] @ (3a99bc ) │ │ │ │ + ldr r7, [pc, #472] @ (3a9a1c ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ - subs r4, r2, r1 │ │ │ │ + subs r4, r5, r1 │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ sub sp, #108 @ 0x6c │ │ │ │ mov r7, r0 │ │ │ │ @@ -435057,15 +435060,15 @@ │ │ │ │ adc.w r9, r3, r0, asr #31 │ │ │ │ movs r2, #0 │ │ │ │ ldrd r0, r1, [sp, #92] @ 0x5c │ │ │ │ stmia.w r5, {r0, r1} │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #64] @ 0x40 │ │ │ │ strd r2, r3, [sp, #72] @ 0x48 │ │ │ │ - bl 883478 │ │ │ │ + bl 883480 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 3a98ce │ │ │ │ ldr r3, [pc, #416] @ (3a9a64 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -435101,15 +435104,15 @@ │ │ │ │ ldmia.w r5, {r0, r1} │ │ │ │ vstr d7, [sp, #24] │ │ │ │ vldr d7, [pc, #296] @ 3a9a50 │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ mov r0, fp │ │ │ │ vstr d7, [sp, #16] │ │ │ │ bl 537f78 │ │ │ │ - bl 883478 │ │ │ │ + bl 883480 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3a9a36 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3a99d6 │ │ │ │ @@ -435173,15 +435176,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3a9948 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #128] @ (3a9a6c ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ - bl 87b354 │ │ │ │ + bl 87b35c │ │ │ │ b.n 3a9948 │ │ │ │ movs r0, #0 │ │ │ │ b.n 3a99ae │ │ │ │ ldrb r3, [r2, #25] │ │ │ │ cbz r3, 3a9a16 │ │ │ │ ldrb r3, [r2, #20] │ │ │ │ cbz r3, 3a9a16 │ │ │ │ @@ -435223,19 +435226,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf3c200e1 │ │ │ │ ldrsb r0, [r1, r1] │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf28a00e1 │ │ │ │ movs r1, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #280] @ (3a9b8c ) │ │ │ │ + ldr r5, [pc, #376] @ (3a9bec ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r0, [r1, #124] @ 0x7c │ │ │ │ + ldr r0, [r4, #124] @ 0x7c │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldr r4, [r3, #124] @ 0x7c │ │ │ │ + ldr r4, [r6, #124] @ 0x7c │ │ │ │ lsls r0, r2, #1 │ │ │ │ │ │ │ │ 003a9a7c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -435260,15 +435263,15 @@ │ │ │ │ ldr r3, [r7, #40] @ 0x28 │ │ │ │ and.w r3, r3, #2 │ │ │ │ orrs r3, r4 │ │ │ │ mov.w r3, #0 │ │ │ │ ite ne │ │ │ │ movne.w r2, #262144 @ 0x40000 │ │ │ │ moveq.w r2, #131072 @ 0x20000 │ │ │ │ - bl 8a8398 │ │ │ │ + bl 8a83a0 │ │ │ │ mov r1, r3 │ │ │ │ add.w ip, sl, r0 │ │ │ │ mov.w r3, #664 @ 0x298 │ │ │ │ mov lr, r2 │ │ │ │ mov fp, r1 │ │ │ │ mov r2, lr │ │ │ │ cmp r5, #4 │ │ │ │ @@ -435418,15 +435421,15 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr.w r1, [sl, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ strd r5, r3, [sp, #8] │ │ │ │ mov r3, fp │ │ │ │ str r4, [sp, #0] │ │ │ │ str.w r9, [sp, #4] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3a9b40 │ │ │ │ sub.w r3, lr, #69120 @ 0x10e00 │ │ │ │ orrs r3, r1 │ │ │ │ beq.w 3aa0ec │ │ │ │ movw r3, #3585 @ 0xe01 │ │ │ │ movt r3, #1 │ │ │ │ cmp lr, r3 │ │ │ │ @@ -435497,25 +435500,25 @@ │ │ │ │ ldr.w r0, [pc, #1164] @ 3aa228 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr.w r1, [sl, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, fp │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3a9b36 │ │ │ │ ldr.w r1, [pc, #1144] @ 3aa22c │ │ │ │ mov r3, fp │ │ │ │ ldr.w r0, [pc, #1144] @ 3aa230 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ adds r1, #96 @ 0x60 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ b.n 3a9b28 │ │ │ │ mov.w r3, #3968 @ 0xf80 │ │ │ │ movt r3, #1 │ │ │ │ cmp r1, r0 │ │ │ │ it eq │ │ │ │ cmpeq lr, r3 │ │ │ │ @@ -435877,31 +435880,31 @@ │ │ │ │ sub.w r0, r2, #225 @ 0xe1 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r5, #26 │ │ │ │ + asrs r2, r0, #27 │ │ │ │ lsls r2, r2, #1 │ │ │ │ movs r7, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r1, #21 │ │ │ │ + asrs r6, r4, #21 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r1, [pc, #808] @ (3aa558 ) │ │ │ │ + ldr r1, [pc, #904] @ (3aa5b8 ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ - vshr.u32 q0, , #16 │ │ │ │ - bx r2 │ │ │ │ + vshr.u8 q8, , #8 │ │ │ │ + bx r5 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - cmp r8, r0 │ │ │ │ + cmp r8, r3 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - asrs r2, r6, #2 │ │ │ │ - lsls r2, r2, #1 │ │ │ │ asrs r2, r1, #3 │ │ │ │ lsls r2, r2, #1 │ │ │ │ + asrs r2, r4, #3 │ │ │ │ + lsls r2, r2, #1 │ │ │ │ │ │ │ │ 003aa244 : │ │ │ │ ldr r3, [r0, #36] @ 0x24 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 3aa258 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -435972,15 +435975,15 @@ │ │ │ │ ldr r3, [r6, #40] @ 0x28 │ │ │ │ and.w r3, r3, #2 │ │ │ │ orrs r3, r2 │ │ │ │ mov.w r3, #0 │ │ │ │ ite ne │ │ │ │ movne.w r2, #262144 @ 0x40000 │ │ │ │ moveq.w r2, #131072 @ 0x20000 │ │ │ │ - bl 8a8398 │ │ │ │ + bl 8a83a0 │ │ │ │ mov.w r1, #664 @ 0x298 │ │ │ │ add.w ip, r7, r0 │ │ │ │ mov sl, r2 │ │ │ │ cmp r4, #4 │ │ │ │ str r3, [sp, #16] │ │ │ │ mul.w ip, r1, ip │ │ │ │ add.w r7, r6, ip │ │ │ │ @@ -436174,25 +436177,25 @@ │ │ │ │ mov r2, sl │ │ │ │ ldr r3, [sp, #20] │ │ │ │ strd r4, r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str.w r9, [sp] │ │ │ │ str.w fp, [sp, #4] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3aa374 │ │ │ │ ldr.w r1, [pc, #1400] @ 3aaaec │ │ │ │ mov r2, sl │ │ │ │ ldr.w r0, [pc, #1400] @ 3aaaf0 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ adds r1, #164 @ 0xa4 │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3aa366 │ │ │ │ ldr.w r3, [pc, #1384] @ 3aaaf4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3aa374 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ @@ -436203,15 +436206,15 @@ │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [r7, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ strd r4, r3, [sp, #8] │ │ │ │ str.w r9, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str.w fp, [sp, #4] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3aa374 │ │ │ │ mov.w r0, #3968 @ 0xf80 │ │ │ │ movt r0, #1 │ │ │ │ cmp r3, r1 │ │ │ │ it eq │ │ │ │ cmpeq r2, r0 │ │ │ │ beq.w 3aa6fc │ │ │ │ @@ -436358,15 +436361,15 @@ │ │ │ │ ldr r1, [pc, #900] @ (3aaafc ) │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [pc, #900] @ (3aab00 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ adds r1, #136 @ 0x88 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r1, [r7, #44] @ 0x2c │ │ │ │ b.n 3aa528 │ │ │ │ ldrd r3, r1, [r7, #40] @ 0x28 │ │ │ │ lsls r6, r3, #31 │ │ │ │ bpl.w 3aa528 │ │ │ │ ldr r3, [r7, #36] @ 0x24 │ │ │ │ tst.w r9, #1 │ │ │ │ @@ -436434,15 +436437,15 @@ │ │ │ │ ldr r1, [pc, #708] @ (3aab04 ) │ │ │ │ movs r2, #8 │ │ │ │ ldr r0, [pc, #708] @ (3aab08 ) │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ adds r1, #148 @ 0x94 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r1, [r7, #44] @ 0x2c │ │ │ │ b.n 3aa528 │ │ │ │ cmp.w r2, #65536 @ 0x10000 │ │ │ │ sbcs.w r0, r3, #0 │ │ │ │ bcc.w 3aa75e │ │ │ │ movs r0, #128 @ 0x80 │ │ │ │ movt r0, #1 │ │ │ │ @@ -436673,35 +436676,35 @@ │ │ │ │ ldrd r0, r0, [lr, #-900] @ 0x384 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r7, #26 │ │ │ │ + lsrs r2, r2, #27 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - tst r2, r1 │ │ │ │ + tst r2, r4 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - vst4.16 {d0-d3}, [ip :64], r1 │ │ │ │ + vld4.16 {d0-d3}, [r4 :64], r1 │ │ │ │ ldr r7, [pc, #496] @ (3aace8 ) │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r0, #24 │ │ │ │ + lsrs r2, r3, #24 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ands r0, r1 │ │ │ │ + ands r0, r4 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - movt r0, #59473 @ 0xe851 │ │ │ │ - subs r7, #62 @ 0x3e │ │ │ │ + @ instruction: 0xf6e60051 │ │ │ │ + subs r7, #86 @ 0x56 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - addw r0, r6, #2129 @ 0x851 │ │ │ │ - subs r4, #186 @ 0xba │ │ │ │ + @ instruction: 0xf61e0051 │ │ │ │ + subs r4, #210 @ 0xd2 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - lsls r4, r5, #31 │ │ │ │ - lsls r2, r2, #1 │ │ │ │ lsrs r4, r0, #32 │ │ │ │ lsls r2, r2, #1 │ │ │ │ + lsrs r4, r3, #32 │ │ │ │ + lsls r2, r2, #1 │ │ │ │ │ │ │ │ 003aab18 : │ │ │ │ ldr r3, [r0, #36] @ 0x24 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 3aab22 │ │ │ │ b.w 3a463c │ │ │ │ push {r4, lr} │ │ │ │ @@ -437043,15 +437046,15 @@ │ │ │ │ vstr d8, [sp, #16] │ │ │ │ ldmia r1, {r0, r1} │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ mov r0, r8 │ │ │ │ ldrd r8, r9, [sp, #136] @ 0x88 │ │ │ │ strd r8, r9, [sp, #24] │ │ │ │ bl 537f78 │ │ │ │ - bl 883478 │ │ │ │ + bl 883480 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3ab1da │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 3aaef6 │ │ │ │ dmb ish │ │ │ │ @@ -437076,15 +437079,15 @@ │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ stmia.w r8, {r0, r1} │ │ │ │ sbc.w sl, r3, r2 │ │ │ │ adds.w r9, r9, r4 │ │ │ │ adc.w sl, r7, sl │ │ │ │ vstr d9, [sp, #144] @ 0x90 │ │ │ │ vstr d9, [sp, #152] @ 0x98 │ │ │ │ - bl 883478 │ │ │ │ + bl 883480 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 3aaf52 │ │ │ │ ldr r3, [pc, #500] @ (3ab13c ) │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -437121,15 +437124,15 @@ │ │ │ │ strd r0, r1, [sp, #32] │ │ │ │ vstr d8, [sp, #16] │ │ │ │ ldmia.w r8, {r0, r1} │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ vstr d7, [sp, #24] │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ bl 537f78 │ │ │ │ - bl 883478 │ │ │ │ + bl 883480 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3ab1da │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 3aafd8 │ │ │ │ dmb ish │ │ │ │ @@ -437182,15 +437185,15 @@ │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldrd r0, r1, [sp, #164] @ 0xa4 │ │ │ │ strb.w r5, [sp, #126] @ 0x7e │ │ │ │ stmia.w r3, {r0, r1} │ │ │ │ strb.w r5, [sp, #127] @ 0x7f │ │ │ │ vstr d9, [sp, #128] @ 0x80 │ │ │ │ vstr d9, [sp, #136] @ 0x88 │ │ │ │ - bl 883478 │ │ │ │ + bl 883480 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 3ab08c │ │ │ │ ldr r3, [pc, #188] @ (3ab13c ) │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -437311,23 +437314,23 @@ │ │ │ │ b.w 3a463c │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #72] @ (3ab1f8 ) │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ mov r0, r3 │ │ │ │ - bl 87b354 │ │ │ │ + bl 87b35c │ │ │ │ b.n 3aaef6 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #52] @ (3ab1f8 ) │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ mov r0, r3 │ │ │ │ - bl 87b354 │ │ │ │ + bl 87b35c │ │ │ │ b.n 3aafd8 │ │ │ │ ldrd r0, r1, [sp, #144] @ 0x90 │ │ │ │ b.n 3aaf88 │ │ │ │ blx 28bbc8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #32] @ (3ab1fc ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #32] @ (3ab200 ) │ │ │ │ @@ -437340,19 +437343,19 @@ │ │ │ │ nop │ │ │ │ bge.n 3ab154 │ │ │ │ lsls r1, r4, #3 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #162 @ 0xa2 │ │ │ │ + adds r5, #186 @ 0xba │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r4, [r4, r0] │ │ │ │ + ldr r4, [r7, r0] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldr r0, [r7, r0] │ │ │ │ + ldr r0, [r2, r1] │ │ │ │ lsls r0, r2, #1 │ │ │ │ │ │ │ │ 003ab208 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -437697,28 +437700,28 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 3ab536 │ │ │ │ ldr r0, [pc, #40] @ (3ab5c8 ) │ │ │ │ ldr r1, [r4, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ strd r2, r3, [sp] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 3ab536 │ │ │ │ bl 28e7d4 │ │ │ │ bvc.n 3ab614 │ │ │ │ lsls r1, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r0, #6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - mrc2 0, 6, r0, cr6, cr1, {2} │ │ │ │ + mcr2 0, 7, r0, cr14, cr1, {2} │ │ │ │ │ │ │ │ 003ab5cc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #320] @ (3ab71c ) │ │ │ │ @@ -437830,15 +437833,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3ab648 │ │ │ │ ldr r0, [pc, #60] @ (3ab72c ) │ │ │ │ ldr r1, [r4, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r1, [r4, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 3ab64a │ │ │ │ ldr r3, [pc, #44] @ (3ab730 ) │ │ │ │ movs r2, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #44] @ (3ab734 ) │ │ │ │ ldr r0, [pc, #48] @ (3ab738 ) │ │ │ │ @@ -437853,44 +437856,44 @@ │ │ │ │ lsls r1, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #320] @ (3ab868 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldc2l 0, cr0, [r6, #324] @ 0x144 │ │ │ │ - adds r0, #124 @ 0x7c │ │ │ │ + stc2l 0, cr0, [lr, #324]! @ 0x144 │ │ │ │ + adds r0, #148 @ 0x94 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - @ instruction: 0xfbae0051 │ │ │ │ - ldr r2, [r0, #12] │ │ │ │ + @ instruction: 0xfbc60051 │ │ │ │ + ldr r2, [r3, #12] │ │ │ │ lsls r0, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (3ab748 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ movw r0, #41167 @ 0xa0cf │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w ip, [pc, #68] @ 3ab7a4 │ │ │ │ ldr r2, [pc, #68] @ (3ab7a8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (3ab7ac ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r1, [pc, #56] @ (3ab7b0 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 72f324 │ │ │ │ + bl 72f32c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #48] @ (3ab7b4 ) │ │ │ │ ldr r2, [pc, #52] @ (3ab7b8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ @@ -437900,24 +437903,24 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - adds r0, #230 @ 0xe6 │ │ │ │ + adds r0, #254 @ 0xfe │ │ │ │ lsls r5, r4, #1 │ │ │ │ - beq.n 3ab834 │ │ │ │ + beq.n 3ab864 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - adds r6, r4, #1 │ │ │ │ + adds r6, r7, #1 │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsls r1, r0, #19 │ │ │ │ movs r0, r0 │ │ │ │ addw r0, r8, #207 @ 0xcf │ │ │ │ - stc2 0, cr0, [r2, #324] @ 0x144 │ │ │ │ + ldc2 0, cr0, [sl, #324] @ 0x144 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #148] @ (3ab860 ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #148] @ (3ab864 ) │ │ │ │ @@ -437926,34 +437929,34 @@ │ │ │ │ add r6, pc │ │ │ │ add r4, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #128] @ (3ab86c ) │ │ │ │ ldr r1, [pc, #132] @ (3ab870 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r3, r4, #28 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #112] @ (3ab874 ) │ │ │ │ ldr r1, [pc, #116] @ (3ab878 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [pc, #100] @ (3ab87c ) │ │ │ │ movs r2, #95 @ 0x5f │ │ │ │ add r1, pc │ │ │ │ bl 32b568 │ │ │ │ add.w r1, r5, #924 @ 0x39c │ │ │ │ mov r0, r7 │ │ │ │ bl 339444 │ │ │ │ @@ -437972,25 +437975,25 @@ │ │ │ │ str r6, [sp, #0] │ │ │ │ bl 52bba8 │ │ │ │ add.w r1, r5, #752 @ 0x2f0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 3394f4 │ │ │ │ - ldc2l 0, cr0, [r0, #-324]! @ 0xfffffebc │ │ │ │ - adds r0, #118 @ 0x76 │ │ │ │ + stc2 0, cr0, [r8, #324] @ 0x144 │ │ │ │ + adds r0, #142 @ 0x8e │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldc2 0, cr0, [lr, #-324]! @ 0xfffffebc │ │ │ │ - ldrb r2, [r4, #22] │ │ │ │ + ldc2l 0, cr0, [r6, #-324] @ 0xfffffebc │ │ │ │ + ldrb r2, [r7, #22] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldrb r6, [r6, #22] │ │ │ │ + ldrb r6, [r1, #23] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldmia r7, {r2, r5, r7} │ │ │ │ + ldmia r7, {r2, r3, r4, r5, r7} │ │ │ │ lsls r7, r1, #1 │ │ │ │ - subs r2, r1, r7 │ │ │ │ + subs r2, r4, r7 │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsls r5, r3, #14 │ │ │ │ movs r0, r0 │ │ │ │ adcs.w r0, r2, #207 @ 0xcf │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -438129,23 +438132,23 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r1, [pc, #20] @ (3ab9fc ) │ │ │ │ ldr r0, [pc, #24] @ (3aba00 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #52 @ 0x34 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3ab90e │ │ │ │ bcc.n 3ab934 │ │ │ │ lsls r1, r4, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #100 @ 0x64 │ │ │ │ + cmp r6, #124 @ 0x7c │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r7, [sp, #616] @ 0x268 │ │ │ │ + ldr r7, [sp, #712] @ 0x2c8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -438174,21 +438177,21 @@ │ │ │ │ beq.n 3aba60 │ │ │ │ ldr.w lr, [r5, #928] @ 0x3a0 │ │ │ │ b.n 3aba26 │ │ │ │ subs r1, #0 │ │ │ │ ldr.w r0, [r5, #924] @ 0x39c │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ subs r1, r4, #0 │ │ │ │ ldr.w r0, [r5, #920] @ 0x398 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ rbit r3, r3 │ │ │ │ clz r3, r3 │ │ │ │ add r3, r0 │ │ │ │ sxth r3, r3 │ │ │ │ lsls r3, r3, #2 │ │ │ │ str.w r3, [r5, #928] @ 0x3a0 │ │ │ │ b.n 3aba54 │ │ │ │ @@ -438263,15 +438266,15 @@ │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 3abb26 │ │ │ │ ldr r1, [pc, #116] @ (3abbb0 ) │ │ │ │ ldr r0, [pc, #116] @ (3abbb4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #68 @ 0x44 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3abb26 │ │ │ │ add.w r0, r4, r0, lsl #2 │ │ │ │ ldr.w r3, [r0, #956] @ 0x3bc │ │ │ │ bic.w r3, r3, ip │ │ │ │ str.w r3, [r0, #956] @ 0x3bc │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ @@ -438300,17 +438303,17 @@ │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 3aba04 │ │ │ │ nop │ │ │ │ bne.n 3abac8 │ │ │ │ lsls r1, r4, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #14 │ │ │ │ + cmp r5, #38 @ 0x26 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r6, [sp, #272] @ 0x110 │ │ │ │ + ldr r6, [sp, #368] @ 0x170 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r2, #0 │ │ │ │ add.w r3, r1, #31 │ │ │ │ @@ -438344,19 +438347,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (3abc34 ) │ │ │ │ ldr r0, [pc, #20] @ (3abc38 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ - cmp r4, #40 @ 0x28 │ │ │ │ + cmp r4, #64 @ 0x40 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - push {r1, r3, r4, r6, r7} │ │ │ │ + push {r1, r4, r5, r6, r7} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - push {r1, r2, r3, r5, r6, r7} │ │ │ │ + push {r1, r2, lr} │ │ │ │ lsls r0, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #68] @ 3abc90 │ │ │ │ sub sp, #12 │ │ │ │ @@ -438364,35 +438367,35 @@ │ │ │ │ movs r3, #8 │ │ │ │ ldr r1, [pc, #64] @ (3abc98 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ vldr d7, [pc, #28] @ 3abc88 │ │ │ │ movs r2, #60 @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r0, #944 @ 0x3b0 │ │ │ │ vstr d7, [r0, #-16] │ │ │ │ vstr d7, [r0, #-8] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28d488 │ │ │ │ nop │ │ │ │ ... │ │ │ │ - cmp r3, #246 @ 0xf6 │ │ │ │ + cmp r4, #14 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str.w r0, [r0, #81] @ 0x51 │ │ │ │ - str??.w r0, [r6, #81] @ 0x51 │ │ │ │ + ldr.w r0, [r8, #81] @ 0x51 │ │ │ │ + ldr??.w r0, [lr, #81] @ 0x51 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (3abca8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ stc 0, cr0, [lr, #828] @ 0x33c │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ ldr r4, [pc, #136] @ (3abd48 ) │ │ │ │ @@ -438400,26 +438403,26 @@ │ │ │ │ movs r3, #19 │ │ │ │ ldr r1, [pc, #140] @ (3abd50 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [pc, #128] @ (3abd54 ) │ │ │ │ ldr r2, [pc, #128] @ (3abd58 ) │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #20 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ vldr d7, [pc, #84] @ 3abd40 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #104] @ (3abd5c ) │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ @@ -438447,22 +438450,22 @@ │ │ │ │ b.w 339444 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ movs r0, r0 │ │ │ │ movs r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #236 @ 0xec │ │ │ │ + cmp r4, #4 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrb r2, [r2, #3] │ │ │ │ + ldrb r2, [r5, #3] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldrb r6, [r4, #3] │ │ │ │ + ldrb r6, [r7, #3] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldr.w r0, [r4, #81] @ 0x51 │ │ │ │ - ldrh.w r0, [r0, #81] @ 0x51 │ │ │ │ + str??.w r0, [ip, #81] @ 0x51 │ │ │ │ + str.w r0, [r8, #81] @ 0x51 │ │ │ │ ldc 0, cr0, [r6, #-828]! @ 0xfffffcc4 │ │ │ │ lsrs r7, r2, #17 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -438537,15 +438540,15 @@ │ │ │ │ mov r2, r5 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 3abda2 │ │ │ │ mov r3, r2 │ │ │ │ movs r7, #0 │ │ │ │ cmp r3, #45 @ 0x2d │ │ │ │ sbcs.w r2, r4, #0 │ │ │ │ bcs.n 3abde2 │ │ │ │ @@ -438760,30 +438763,30 @@ │ │ │ │ ldr r1, [pc, #92] @ (3ac16c ) │ │ │ │ ldr r0, [pc, #92] @ (3ac170 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #28 │ │ │ │ add r0, pc │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r5 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r1 │ │ │ │ b.n 3abdf2 │ │ │ │ ldrd r3, r2, [r0, #968] @ 0x3c8 │ │ │ │ ldr.w r1, [r0, #936] @ 0x3a8 │ │ │ │ bic.w r1, r1, r3 │ │ │ │ ldr.w r3, [r0, #940] @ 0x3ac │ │ │ │ bic.w r3, r3, r2 │ │ │ │ b.n 3abdf2 │ │ │ │ ldr r1, [pc, #52] @ (3ac174 ) │ │ │ │ ldr r0, [pc, #56] @ (3ac178 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #28 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3abd98 │ │ │ │ ldr r1, [pc, #44] @ (3ac17c ) │ │ │ │ ldr r0, [pc, #48] @ (3ac180 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #28 │ │ │ │ add r0, pc │ │ │ │ b.n 3ac118 │ │ │ │ @@ -438791,25 +438794,25 @@ │ │ │ │ lsls r1, r4, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7ca0051 │ │ │ │ - movs r7, #158 @ 0x9e │ │ │ │ + @ instruction: 0xf7e20051 │ │ │ │ + movs r7, #182 @ 0xb6 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - @ instruction: 0xf4a20051 │ │ │ │ - movs r7, #112 @ 0x70 │ │ │ │ + @ instruction: 0xf4ba0051 │ │ │ │ + movs r7, #136 @ 0x88 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - bne.n 3ac22c │ │ │ │ + bne.n 3ac25c │ │ │ │ lsls r0, r2, #1 │ │ │ │ - movs r7, #96 @ 0x60 │ │ │ │ + movs r7, #120 @ 0x78 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - bne.n 3ac214 │ │ │ │ + bne.n 3ac244 │ │ │ │ lsls r0, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #172] @ (3ac244 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -438830,43 +438833,43 @@ │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ cbnz r3, 3ac1fe │ │ │ │ ldr.w r0, [r4, #924] @ 0x39c │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldr.w r2, [r4, #944] @ 0x3b0 │ │ │ │ ldr.w r3, [r8] │ │ │ │ bic.w r5, r5, r2 │ │ │ │ ldr.w r2, [r4, #948] @ 0x3b4 │ │ │ │ bic.w r6, r6, r2 │ │ │ │ orrs r5, r6 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ cbnz r3, 3ac220 │ │ │ │ ldr.w r0, [r4, #920] @ 0x398 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ ldr r3, [pc, #76] @ (3ac24c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3ac1ca │ │ │ │ ldr r3, [pc, #68] @ (3ac250 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 3ac1ca │ │ │ │ ldr r0, [pc, #64] @ (3ac254 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 3ac1ca │ │ │ │ ldr r3, [pc, #52] @ (3ac258 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3ac1f0 │ │ │ │ @@ -438874,30 +438877,30 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3ac1f0 │ │ │ │ ldr r0, [pc, #36] @ (3ac25c ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 3ac1f0 │ │ │ │ nop │ │ │ │ ldmia r2!, {r5, r7} │ │ │ │ lsls r1, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - and.w r0, r6, #13697024 @ 0xd10000 │ │ │ │ + ands.w r0, lr, #13697024 @ 0xd10000 │ │ │ │ adds r4, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ - and.w r0, ip, #13697024 @ 0xd10000 │ │ │ │ + bic.w r0, r4, #13697024 @ 0xd10000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w r7, [pc, #1464] @ 3ac82c │ │ │ │ sub sp, #20 │ │ │ │ ldr.w r1, [pc, #1464] @ 3ac830 │ │ │ │ @@ -439087,15 +439090,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 3ac33a │ │ │ │ ldr.w r0, [pc, #1044] @ 3ac83c │ │ │ │ strd ip, r8, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 3ac33a │ │ │ │ ldr r1, [pc, #1020] @ (3ac838 ) │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r0, [r1, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3ac29c │ │ │ │ @@ -439128,24 +439131,24 @@ │ │ │ │ ldr r1, [pc, #952] @ (3ac840 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #952] @ (3ac844 ) │ │ │ │ mov r3, r4 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3ac402 │ │ │ │ ldr r1, [pc, #940] @ (3ac848 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #940] @ (3ac84c ) │ │ │ │ mov r3, r4 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3ac402 │ │ │ │ ldrd r0, r1, [r5, #968] @ 0x3c8 │ │ │ │ orn r0, r0, r2 │ │ │ │ orn r1, r1, r3 │ │ │ │ ldr.w r2, [r5, #936] @ 0x3a8 │ │ │ │ ldr.w r3, [r5, #940] @ 0x3ac │ │ │ │ ands r2, r0 │ │ │ │ @@ -439162,27 +439165,27 @@ │ │ │ │ lsls r0, r1, #21 │ │ │ │ bpl.n 3ac402 │ │ │ │ ldr r1, [pc, #876] @ (3ac850 ) │ │ │ │ ldr r0, [pc, #876] @ (3ac854 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3ac402 │ │ │ │ ldr r1, [pc, #832] @ (3ac834 ) │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r4, r1, #21 │ │ │ │ bpl.n 3ac402 │ │ │ │ ldr r1, [pc, #856] @ (3ac858 ) │ │ │ │ ldr r0, [pc, #860] @ (3ac85c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3ac402 │ │ │ │ ldrd r0, r1, [r5, #952] @ 0x3b8 │ │ │ │ bic.w r0, r0, r2 │ │ │ │ bic.w r1, r1, r3 │ │ │ │ strd r0, r1, [r5, #952] @ 0x3b8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ @@ -439294,15 +439297,15 @@ │ │ │ │ bic.w r3, r3, #491520 @ 0x78000 │ │ │ │ orrs r3, r2 │ │ │ │ str.w r3, [r5, #988] @ 0x3dc │ │ │ │ b.n 3ac402 │ │ │ │ ldr r0, [pc, #436] @ (3ac860 ) │ │ │ │ strd ip, r8, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3ac450 │ │ │ │ cmp r1, #225 @ 0xe1 │ │ │ │ sbcs.w r3, r4, #0 │ │ │ │ bcs.w 3ac3f6 │ │ │ │ cmp r1, #152 @ 0x98 │ │ │ │ mov r2, r8 │ │ │ │ and.w r3, r6, #4 │ │ │ │ @@ -439396,63 +439399,63 @@ │ │ │ │ ldr r3, [pc, #28] @ (3ac834 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.w 3ac402 │ │ │ │ ldr r0, [pc, #64] @ (3ac864 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3ac402 │ │ │ │ nop │ │ │ │ ldmia r1!, {r6, r7} │ │ │ │ lsls r1, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ - movw r0, #81 @ 0x51 │ │ │ │ - movs r4, #34 @ 0x22 │ │ │ │ + @ instruction: 0xf2580051 │ │ │ │ + movs r4, #58 @ 0x3a │ │ │ │ lsls r5, r4, #1 │ │ │ │ - movt r0, #16465 @ 0x4051 │ │ │ │ - movs r4, #14 │ │ │ │ + @ instruction: 0xf2dc0051 │ │ │ │ + movs r4, #38 @ 0x26 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldmia r5, {r3, r4, r5, r6, r7} │ │ │ │ + ldmia r6!, {r4} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - movs r3, #202 @ 0xca │ │ │ │ + movs r3, #226 @ 0xe2 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - @ instruction: 0xf1f40051 │ │ │ │ - movs r3, #176 @ 0xb0 │ │ │ │ + addw r0, ip, #81 @ 0x51 │ │ │ │ + movs r3, #200 @ 0xc8 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - @ instruction: 0xf19a0051 │ │ │ │ - vshr.s32 q0, , #2 │ │ │ │ - mrc 0, 7, r0, cr14, cr1, {2} │ │ │ │ + subs.w r0, r2, #81 @ 0x51 │ │ │ │ + vshr.s16 q8, , #10 │ │ │ │ + vqadd.s16 q0, q3, │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #80] @ 3ac8c8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [pc, #76] @ (3ac8cc ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (3ac8d0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [pc, #60] @ (3ac8d4 ) │ │ │ │ ldr r1, [pc, #64] @ (3ac8d8 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 72f324 │ │ │ │ + bl 72f32c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #52] @ (3ac8dc ) │ │ │ │ ldr r2, [pc, #52] @ (3ac8e0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ @@ -439461,41 +439464,41 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - movs r0, #46 @ 0x2e │ │ │ │ + movs r0, #70 @ 0x46 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - itt cs │ │ │ │ - lslcs r7, r1, #1 │ │ │ │ - lsrcs r6, r0, #13 │ │ │ │ + itt cc │ │ │ │ + lslcc r7, r1, #1 │ │ │ │ + lsrcc r6, r3, #13 │ │ │ │ lsls r2, r2, #1 │ │ │ │ bl fffbe8d6 <__bss_end__@@Base+0xfecbaa52> │ │ │ │ lsls r5, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ b.n 3acbec │ │ │ │ lsls r7, r1, #3 │ │ │ │ - mrc 0, 6, r0, cr12, cr1, {2} │ │ │ │ + mrc 0, 7, r0, cr4, cr1, {2} │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #116] @ 3ac968 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #112] @ (3ac96c ) │ │ │ │ movs r3, #20 │ │ │ │ ldr r1, [pc, #112] @ (3ac970 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ vldr d7, [pc, #68] @ 3ac958 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [r0, #928] @ 0x3a0 │ │ │ │ vstr d7, [r0, #968] @ 0x3c8 │ │ │ │ vldr d7, [pc, #60] @ 3ac960 │ │ │ │ strd r2, r3, [r0, #936] @ 0x3a8 │ │ │ │ @@ -439517,18 +439520,18 @@ │ │ │ │ @ instruction: 0xfffffff8 │ │ │ │ subs r7, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, r0 │ │ │ │ lsls r0, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r6, #6 │ │ │ │ + subs r2, r1, #7 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - stc 0, cr0, [r8], {81} @ 0x51 │ │ │ │ - stc 0, cr0, [r6], #324 @ 0x144 │ │ │ │ + stc 0, cr0, [r0], #324 @ 0x144 │ │ │ │ + ldc 0, cr0, [lr], #324 @ 0x144 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w ip, [pc, #512] @ 3acb88 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r1 │ │ │ │ @@ -439657,15 +439660,15 @@ │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #160] @ (3acb98 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #92 @ 0x5c │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ ldrd r6, r7, [r4, #936] @ 0x3a8 │ │ │ │ cmp r5, #0 │ │ │ │ blt.n 3acb84 │ │ │ │ mov.w ip, #1 │ │ │ │ sub.w lr, r5, #32 │ │ │ │ rsb r0, r5, #32 │ │ │ │ mov.w sl, r3, asr #31 │ │ │ │ @@ -439695,53 +439698,53 @@ │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 3ac9c4 │ │ │ │ ldr r0, [pc, #40] @ (3acba0 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 3ac9c4 │ │ │ │ bl 28e834 │ │ │ │ stmia r2!, {r1, r2, r3, r5, r7} │ │ │ │ lsls r1, r4, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r7, #6 │ │ │ │ + adds r0, r2, #7 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldc 0, cr0, [r2], #324 @ 0x144 │ │ │ │ + stcl 0, cr0, [sl], {81} @ 0x51 │ │ │ │ strh r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - mrrc 0, 5, r0, r6, cr1 │ │ │ │ + stcl 0, cr0, [lr], #-324 @ 0xfffffebc │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #60] @ (3acbf4 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 732a74 │ │ │ │ + bl 732a7c │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 732a74 │ │ │ │ + bl 732a7c │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 732a74 │ │ │ │ + bl 732a7c │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ - bl 732a74 │ │ │ │ + bl 732a7c │ │ │ │ add.w r0, r4, #208 @ 0xd0 │ │ │ │ - bl 732a74 │ │ │ │ + bl 732a7c │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ - bl 732a74 │ │ │ │ + bl 732a7c │ │ │ │ add.w r0, r4, #312 @ 0x138 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ svc 28 │ │ │ │ lsls r7, r1, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -439750,25 +439753,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #160] @ (3accb0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #148] @ (3accb4 ) │ │ │ │ ldr r1, [pc, #148] @ (3accb8 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ vldr d7, [pc, #88] @ 3acc90 │ │ │ │ ldr r2, [pc, #128] @ (3accbc ) │ │ │ │ movs r1, #32 │ │ │ │ ldr r3, [pc, #128] @ (3accc0 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r5, #56] @ 0x38 │ │ │ │ vstr d7, [r0, #112] @ 0x70 │ │ │ │ @@ -439805,23 +439808,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r2, #4 │ │ │ │ + adds r0, r5, #4 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - cbnz r2, 3acd16 │ │ │ │ + cbnz r2, 3acd1c │ │ │ │ lsls r7, r1, #1 │ │ │ │ - lsls r6, r7, #30 │ │ │ │ + lsls r6, r2, #31 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xebee0051 │ │ │ │ - stc 0, cr0, [ip], {81} @ 0x51 │ │ │ │ - stc 0, cr0, [r2], {81} @ 0x51 │ │ │ │ + stc 0, cr0, [r6], {81} @ 0x51 │ │ │ │ + stc 0, cr0, [r4], #-324 @ 0xfffffebc │ │ │ │ + ldc 0, cr0, [sl], {81} @ 0x51 │ │ │ │ udf #136 @ 0x88 │ │ │ │ lsls r7, r1, #3 │ │ │ │ str r4, [r7, #80] @ 0x50 │ │ │ │ lsls r2, r4, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -439832,39 +439835,39 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #112] @ (3acd50 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #100] @ (3acd54 ) │ │ │ │ ldr r1, [pc, #100] @ (3acd58 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ mov r0, r6 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r1, [pc, #84] @ (3acd5c ) │ │ │ │ ldr r2, [pc, #88] @ (3acd60 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #84] @ (3acd64 ) │ │ │ │ str r1, [r5, #56] @ 0x38 │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #84] @ (3acd68 ) │ │ │ │ add r3, pc │ │ │ │ str r2, [r5, #72] @ 0x48 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #76] @ 0x4c │ │ │ │ add r1, pc │ │ │ │ - bl 72f324 │ │ │ │ + bl 72f32c │ │ │ │ ldr r3, [pc, #72] @ (3acd6c ) │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r5, #84] @ 0x54 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #412 @ 0x19c │ │ │ │ str.w r3, [r4, #136] @ 0x88 │ │ │ │ add sp, #8 │ │ │ │ @@ -439872,23 +439875,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - adds r0, r0, #1 │ │ │ │ + adds r0, r3, #1 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - revsh r2, r1 │ │ │ │ + revsh r2, r4 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - lsls r6, r5, #27 │ │ │ │ + lsls r6, r0, #28 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds.w r0, lr, r1, lsr #1 │ │ │ │ - @ instruction: 0xeb3a0051 │ │ │ │ - adcs.w r0, r6, r1, lsr #1 │ │ │ │ + @ instruction: 0xeb360051 │ │ │ │ + adcs.w r0, r2, r1, lsr #1 │ │ │ │ + sbc.w r0, lr, r1, lsr #1 │ │ │ │ lsrs r5, r4, #32 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r3, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r3, #26 │ │ │ │ movs r0, r0 │ │ │ │ ble.n 3accc8 │ │ │ │ @@ -439903,25 +439906,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #144] @ (3ace18 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #132] @ (3ace1c ) │ │ │ │ ldr r1, [pc, #132] @ (3ace20 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ mov r0, r6 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ vldr d7, [pc, #80] @ 3ace00 │ │ │ │ ldr r2, [pc, #112] @ (3ace24 ) │ │ │ │ movs r4, #32 │ │ │ │ ldr r3, [pc, #112] @ (3ace28 ) │ │ │ │ movs r1, #19 │ │ │ │ add r2, pc │ │ │ │ str r2, [r5, #56] @ 0x38 │ │ │ │ @@ -439952,23 +439955,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r0, #11 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r3, r6 │ │ │ │ + subs r0, r6, r6 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - rev r2, r4 │ │ │ │ + rev r2, r7 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - lsls r6, r0, #25 │ │ │ │ + lsls r6, r3, #25 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - orns r0, r6, r1, lsr #1 │ │ │ │ - eors.w r0, r2, r1, lsr #1 │ │ │ │ - @ instruction: 0xeac00051 │ │ │ │ + eor.w r0, lr, r1, lsr #1 │ │ │ │ + @ instruction: 0xeaaa0051 │ │ │ │ + @ instruction: 0xead80051 │ │ │ │ str r4, [r3, #60] @ 0x3c │ │ │ │ lsls r2, r4, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -439977,25 +439980,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #148] @ (3aced8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #136] @ (3acedc ) │ │ │ │ ldr r1, [pc, #136] @ (3acee0 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ mov r0, r6 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ vldr d7, [pc, #92] @ 3acec8 │ │ │ │ ldr r2, [pc, #116] @ (3acee4 ) │ │ │ │ mov.w ip, #32 │ │ │ │ ldr r3, [pc, #116] @ (3acee8 ) │ │ │ │ movs r4, #10 │ │ │ │ ldr r1, [pc, #116] @ (3aceec ) │ │ │ │ add r2, pc │ │ │ │ @@ -440026,52 +440029,52 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop.w │ │ │ │ lsls r0, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r3, r3 │ │ │ │ + subs r4, r6, r3 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - cbnz r6, 3acef0 │ │ │ │ + cbnz r6, 3acef6 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - lsls r2, r1, #22 │ │ │ │ + lsls r2, r4, #22 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xe9ba0051 │ │ │ │ - ldrd r0, r0, [r6, #324] @ 0x144 │ │ │ │ + ldrd r0, r0, [r2, #324] @ 0x144 │ │ │ │ + strd r0, r0, [lr, #324]! @ 0x144 │ │ │ │ bgt.n 3acfa0 │ │ │ │ lsls r7, r1, #3 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ lsls r2, r4, #3 │ │ │ │ - ands.w r0, r4, r1, lsr #1 │ │ │ │ + bic.w r0, ip, r1, lsr #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #140] @ (3acf90 ) │ │ │ │ ldr r2, [pc, #144] @ (3acf94 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #144] @ (3acf98 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #132] @ (3acf9c ) │ │ │ │ ldr r1, [pc, #132] @ (3acfa0 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ mov r0, r6 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ vldr d7, [pc, #88] @ 3acf88 │ │ │ │ ldr r2, [pc, #112] @ (3acfa4 ) │ │ │ │ movs r4, #32 │ │ │ │ ldr r3, [pc, #112] @ (3acfa8 ) │ │ │ │ ldr r1, [pc, #116] @ (3acfac ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ @@ -440101,52 +440104,52 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ands r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r3, r0 │ │ │ │ + subs r0, r6, r0 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - @ instruction: 0xb8a2 │ │ │ │ + @ instruction: 0xb8ba │ │ │ │ lsls r7, r1, #1 │ │ │ │ - lsls r6, r0, #19 │ │ │ │ + lsls r6, r3, #19 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrd r0, r0, [r6], #324 @ 0x144 │ │ │ │ - ldmdb r2, {r0, r4, r6} │ │ │ │ + stmdb lr, {r0, r4, r6} │ │ │ │ + stmdb sl!, {r0, r4, r6} │ │ │ │ blt.n 3acee0 │ │ │ │ lsls r7, r1, #3 │ │ │ │ str r2, [r4, #36] @ 0x24 │ │ │ │ lsls r2, r4, #3 │ │ │ │ - ldrd r0, r0, [r8, #-324]! @ 0x144 │ │ │ │ + @ instruction: 0xe9900051 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #140] @ (3ad050 ) │ │ │ │ ldr r2, [pc, #144] @ (3ad054 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #144] @ (3ad058 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #132] @ (3ad05c ) │ │ │ │ ldr r1, [pc, #132] @ (3ad060 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ mov r0, r6 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ vldr d7, [pc, #88] @ 3ad048 │ │ │ │ ldr r2, [pc, #112] @ (3ad064 ) │ │ │ │ mov.w ip, #32 │ │ │ │ ldr r3, [pc, #112] @ (3ad068 ) │ │ │ │ movs r4, #10 │ │ │ │ ldr r1, [pc, #112] @ (3ad06c ) │ │ │ │ add r2, pc │ │ │ │ @@ -440176,52 +440179,52 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ lsls r0, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r3, r5 │ │ │ │ + adds r0, r6, r5 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - @ instruction: 0xb7e2 │ │ │ │ + @ instruction: 0xb7fa │ │ │ │ lsls r7, r1, #1 │ │ │ │ - lsls r6, r0, #16 │ │ │ │ + lsls r6, r3, #16 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xe8360051 │ │ │ │ - @ instruction: 0xe8520051 │ │ │ │ + strex r0, r0, [lr, #324] @ 0x144 │ │ │ │ + strd r0, r0, [sl], #-324 @ 0x144 │ │ │ │ bge.n 3ad018 │ │ │ │ lsls r7, r1, #3 │ │ │ │ str r6, [r3, #24] │ │ │ │ lsls r2, r4, #3 │ │ │ │ - @ instruction: 0xe8d40051 │ │ │ │ + strd r0, r0, [ip], #324 @ 0x144 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #140] @ (3ad110 ) │ │ │ │ ldr r2, [pc, #144] @ (3ad114 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #144] @ (3ad118 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #132] @ (3ad11c ) │ │ │ │ ldr r1, [pc, #132] @ (3ad120 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ mov r0, r6 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ vldr d7, [pc, #88] @ 3ad108 │ │ │ │ ldr r2, [pc, #112] @ (3ad124 ) │ │ │ │ movs r4, #32 │ │ │ │ ldr r3, [pc, #112] @ (3ad128 ) │ │ │ │ ldr r1, [pc, #116] @ (3ad12c ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ @@ -440251,63 +440254,63 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ands r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r3, r2 │ │ │ │ + adds r0, r6, r2 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - @ instruction: 0xb722 │ │ │ │ + @ instruction: 0xb73a │ │ │ │ lsls r7, r1, #1 │ │ │ │ - lsls r6, r0, #13 │ │ │ │ + lsls r6, r3, #13 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 3ad00c │ │ │ │ + b.n 3ad03c │ │ │ │ lsls r1, r2, #1 │ │ │ │ - b.n 3ad048 │ │ │ │ + b.n 3ad078 │ │ │ │ lsls r1, r2, #1 │ │ │ │ bge.n 3ad160 │ │ │ │ lsls r7, r1, #3 │ │ │ │ str r2, [r4, #12] │ │ │ │ lsls r2, r4, #3 │ │ │ │ - @ instruction: 0xe83c0051 │ │ │ │ + @ instruction: 0xe8540051 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 3ad180 │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #60] @ (3ad184 ) │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #60] @ (3ad188 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #1088] @ 0x440 │ │ │ │ blx 28b964 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #1088] @ 0x440 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - asrs r6, r2, #31 │ │ │ │ + asrs r6, r5, #31 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - b.n 3acf10 │ │ │ │ + b.n 3acf40 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - b.n 3acf50 │ │ │ │ + b.n 3acf80 │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #124] @ (3ad21c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -440319,17 +440322,17 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #116] @ (3ad224 ) │ │ │ │ add r2, pc │ │ │ │ mov r8, r3 │ │ │ │ movs r3, #23 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #112] @ (3ad228 ) │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r7, r0 │ │ │ │ - bl 73310c │ │ │ │ + bl 733114 │ │ │ │ ldr r3, [pc, #104] @ (3ad22c ) │ │ │ │ add r4, pc │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r0, [r7, #1088] @ 0x440 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ lsrs r3, r6, #2 │ │ │ │ @@ -440358,31 +440361,31 @@ │ │ │ │ ldr r0, [pc, #44] @ (3ad238 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3ad1de │ │ │ │ - asrs r4, r7, #29 │ │ │ │ + asrs r4, r2, #30 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - b.n 3acef0 │ │ │ │ + b.n 3acf20 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - b.n 3acf28 │ │ │ │ + b.n 3acf58 │ │ │ │ lsls r1, r2, #1 │ │ │ │ rev16 r0, r7 │ │ │ │ lsls r1, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r3, #56] @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3ad054 │ │ │ │ + b.n 3ad084 │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #124] @ (3ad2cc ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -440394,17 +440397,17 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #116] @ (3ad2d4 ) │ │ │ │ add r2, pc │ │ │ │ mov r8, r3 │ │ │ │ movs r3, #23 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #112] @ (3ad2d8 ) │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r7, r0 │ │ │ │ - bl 73310c │ │ │ │ + bl 733114 │ │ │ │ ldr r3, [pc, #104] @ (3ad2dc ) │ │ │ │ add r4, pc │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r0, [r7, #1088] @ 0x440 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ lsrs r3, r6, #2 │ │ │ │ @@ -440433,57 +440436,57 @@ │ │ │ │ ldr r0, [pc, #44] @ (3ad2e8 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3ad28e │ │ │ │ - asrs r4, r1, #27 │ │ │ │ + asrs r4, r4, #27 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - b.n 3ace40 │ │ │ │ + b.n 3ace70 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - b.n 3ace78 │ │ │ │ + b.n 3acea8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ cbnz r0, 3ad30e │ │ │ │ lsls r1, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r3, #56] @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3acfa4 │ │ │ │ + b.n 3acfd4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ mov r8, r1 │ │ │ │ mov r9, r3 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr r3, [pc, #132] @ (3ad390 ) │ │ │ │ ldr r2, [pc, #132] @ (3ad394 ) │ │ │ │ ldr r1, [pc, #136] @ (3ad398 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ ldr r5, [pc, #124] @ (3ad39c ) │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r5, pc │ │ │ │ - bl 73310c │ │ │ │ + bl 733114 │ │ │ │ ldr r3, [r7, #108] @ 0x6c │ │ │ │ cmp r3, r4 │ │ │ │ bls.n 3ad37c │ │ │ │ ldr r3, [r7, #104] @ 0x68 │ │ │ │ cmp r3, r8 │ │ │ │ bls.n 3ad37c │ │ │ │ ldr r3, [pc, #100] @ (3ad3a0 ) │ │ │ │ @@ -440491,15 +440494,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 3ad354 │ │ │ │ addw r4, r4, #654 @ 0x28e │ │ │ │ mov r1, r9 │ │ │ │ ldr.w r0, [r6, r4, lsl #2] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ ldr r3, [pc, #76] @ (3ad3a4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3ad340 │ │ │ │ ldr r3, [pc, #72] @ (3ad3a8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -440508,46 +440511,46 @@ │ │ │ │ bpl.n 3ad340 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ (3ad3ac ) │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3ad340 │ │ │ │ ldr r3, [pc, #48] @ (3ad3b0 ) │ │ │ │ movs r2, #184 @ 0xb8 │ │ │ │ ldr r1, [pc, #48] @ (3ad3b4 ) │ │ │ │ ldr r0, [pc, #52] @ (3ad3b8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ - asrs r0, r2, #24 │ │ │ │ + asrs r0, r5, #24 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - b.n 3acd98 │ │ │ │ + b.n 3acdc8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - b.n 3acdd8 │ │ │ │ + b.n 3ace08 │ │ │ │ lsls r1, r2, #1 │ │ │ │ cbnz r6, 3ad3a4 │ │ │ │ lsls r1, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r5, r5] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3ad028 │ │ │ │ + b.n 3ad058 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - asrs r4, r3, #22 │ │ │ │ + asrs r4, r6, #22 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - b.n 3acf4c │ │ │ │ + b.n 3acf7c │ │ │ │ lsls r1, r2, #1 │ │ │ │ - b.n 3acf78 │ │ │ │ + b.n 3acfa8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #108] @ (3ad438 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -440556,22 +440559,22 @@ │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ adds r5, #48 @ 0x30 │ │ │ │ mov r4, r0 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ movs r3, #23 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r4, #1088] @ 0x440 │ │ │ │ ldr r2, [r3, #120] @ 0x78 │ │ │ │ lsls r2, r2, #2 │ │ │ │ blx 28d48c │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ @@ -440585,19 +440588,19 @@ │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ movs r1, #0 │ │ │ │ addw r0, r4, #2772 @ 0xad4 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 28d488 │ │ │ │ nop │ │ │ │ - asrs r6, r1, #21 │ │ │ │ + asrs r6, r4, #21 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - b.n 3accc0 │ │ │ │ + b.n 3accf0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - b.n 3accf8 │ │ │ │ + b.n 3acd28 │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #184] @ (3ad510 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -440609,23 +440612,23 @@ │ │ │ │ mov r7, r0 │ │ │ │ add r9, pc │ │ │ │ mov r1, r5 │ │ │ │ add.w r2, r9, #36 @ 0x24 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r6 │ │ │ │ ldr.w r8, [pc, #168] @ 3ad51c │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r4, r0 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ add.w r3, r9, #48 @ 0x30 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #23 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ add r8, pc │ │ │ │ cmp r3, #10 │ │ │ │ bhi.n 3ad4fa │ │ │ │ cbz r3, 3ad4e4 │ │ │ │ ldr r3, [pc, #132] @ (3ad520 ) │ │ │ │ mov r6, r0 │ │ │ │ @@ -440640,21 +440643,21 @@ │ │ │ │ add r8, pc │ │ │ │ mov r2, r4 │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ str.w r9, [sp] │ │ │ │ adds r5, #1 │ │ │ │ - bl 73550c │ │ │ │ + bl 735514 │ │ │ │ ldr r2, [r6, #100] @ 0x64 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r8 │ │ │ │ str.w fp, [sp] │ │ │ │ - bl 734a34 │ │ │ │ + bl 734a3c │ │ │ │ ldr r3, [r6, #104] @ 0x68 │ │ │ │ adds r4, #152 @ 0x98 │ │ │ │ cmp r3, r5 │ │ │ │ bhi.n 3ad4ba │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -440667,33 +440670,33 @@ │ │ │ │ add.w r3, r9, #92 @ 0x5c │ │ │ │ ldr r0, [pc, #48] @ (3ad534 ) │ │ │ │ mov.w r2, #808 @ 0x328 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - b.n 3adc7c │ │ │ │ + b.n 3adcac │ │ │ │ lsls r1, r2, #1 │ │ │ │ - b.n 3adcbc │ │ │ │ + b.n 3adcec │ │ │ │ lsls r1, r2, #1 │ │ │ │ - asrs r2, r7, #18 │ │ │ │ + asrs r2, r2, #19 │ │ │ │ lsls r5, r4, #1 │ │ │ │ @ instruction: 0xb7aa │ │ │ │ lsls r1, r4, #3 │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3acfe8 │ │ │ │ + b.n 3ad018 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - blt.n 3ad4c0 │ │ │ │ + blt.n 3ad4f0 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - bgt.n 3ad530 │ │ │ │ + bgt.n 3ad560 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - b.n 3acdc8 │ │ │ │ + b.n 3acdf8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - b.n 3acee8 │ │ │ │ + b.n 3acf18 │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r8, [pc, #340] @ 3ad6a0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -440707,31 +440710,31 @@ │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r8, #120 @ 0x78 │ │ │ │ add r4, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add.w r3, r8, #36 @ 0x24 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r7, r0 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add.w r3, r8, #48 @ 0x30 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r2, [pc, #276] @ (3ad6b4 ) │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r7, #920 @ 0x398 │ │ │ │ ldrd sl, fp, [r6, #112] @ 0x70 │ │ │ │ add r2, pc │ │ │ │ strd sl, fp, [sp] │ │ │ │ @@ -440786,18 +440789,18 @@ │ │ │ │ bls.n 3ad668 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ adds r4, #1 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r2, r9 │ │ │ │ movs r1, #0 │ │ │ │ - bl 72ee6c │ │ │ │ + bl 72ee74 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 3ad62c │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -440823,58 +440826,58 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - asrs r4, r1, #15 │ │ │ │ + asrs r4, r4, #15 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str r2, [r7, #0] │ │ │ │ + str r2, [r2, #4] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - b.n 3adc1c │ │ │ │ + b.n 3adc4c │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r0, [r2, #4] │ │ │ │ + str r0, [r5, #4] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - b.n 3adc50 │ │ │ │ + b.n 3adc80 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - b.n 3acfa0 │ │ │ │ + b.n 3acfd0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - b.n 3acf58 │ │ │ │ + b.n 3acf88 │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsls r7, r2, #21 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r6, 3ad6e6 │ │ │ │ + cbz r6, 3ad6ec │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldc2 0, cr0, [r0, #324]! @ 0x144 │ │ │ │ + stc2l 0, cr0, [r8, #324] @ 0x144 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ mov r4, r2 │ │ │ │ mov sl, r3 │ │ │ │ ldr.w r8, [pc, #476] @ 3ad8c0 │ │ │ │ ldrd r6, r7, [sp, #40] @ 0x28 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr r3, [pc, #468] @ (3ad8c4 ) │ │ │ │ add r8, pc │ │ │ │ ldr r2, [pc, #468] @ (3ad8c8 ) │ │ │ │ ldr r1, [pc, #472] @ (3ad8cc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 73310c │ │ │ │ + bl 733114 │ │ │ │ ldr.w r1, [r9, #144] @ 0x90 │ │ │ │ cmp r1, #0 │ │ │ │ ble.w 3ad894 │ │ │ │ lsrs r4, r4, #2 │ │ │ │ ldr.w r2, [r9, #140] @ 0x8c │ │ │ │ orr.w r4, r4, sl, lsl #30 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -440960,15 +440963,15 @@ │ │ │ │ ldr.w r1, [r8, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 3ad782 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #196] @ (3ad8dc ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr.w r6, [r5, #1088] @ 0x440 │ │ │ │ add.w r6, r6, r4, lsl #2 │ │ │ │ b.n 3ad782 │ │ │ │ ldr.w r2, [r5, #1088] @ 0x440 │ │ │ │ str.w r3, [r2, r4, lsl #2] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -440987,15 +440990,15 @@ │ │ │ │ ldr.w r1, [r8, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 3ad782 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ (3ad8e4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr.w r6, [r5, #1088] @ 0x440 │ │ │ │ add.w r6, r6, r4, lsl #2 │ │ │ │ b.n 3ad782 │ │ │ │ ldr r3, [pc, #116] @ (3ad8e8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -441004,15 +441007,15 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 3ad7b0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ (3ad8ec ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3ad7b0 │ │ │ │ ldr r3, [pc, #88] @ (3ad8f0 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #88] @ (3ad8f4 ) │ │ │ │ movs r2, #169 @ 0xa9 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ @@ -441027,71 +441030,71 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #164 @ 0xa4 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ push {r1, r2, r3, r6, lr} │ │ │ │ lsls r1, r4, #3 │ │ │ │ - asrs r4, r5, #8 │ │ │ │ + asrs r4, r0, #9 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - b.n 3adb04 │ │ │ │ + b.n 3adb34 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - b.n 3adb44 │ │ │ │ + b.n 3adb74 │ │ │ │ lsls r1, r2, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3addcc │ │ │ │ + b.n 3addfc │ │ │ │ lsls r1, r2, #1 │ │ │ │ subs r2, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3add98 │ │ │ │ + b.n 3addc8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ adds r2, #20 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3adca0 │ │ │ │ + b.n 3adcd0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - asrs r4, r0, #2 │ │ │ │ + asrs r4, r3, #2 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - b.n 3ada58 │ │ │ │ + b.n 3ada88 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - asrs r6, r5, #1 │ │ │ │ + asrs r6, r0, #2 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - b.n 3ada38 │ │ │ │ + b.n 3ada68 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - b.n 3adc24 │ │ │ │ + b.n 3adc54 │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r7, r0 │ │ │ │ mov r4, r2 │ │ │ │ mov sl, r3 │ │ │ │ ldr.w r8, [pc, #504] @ 3adb18 │ │ │ │ ldrd r6, r5, [sp, #72] @ 0x48 │ │ │ │ - bl 73310c │ │ │ │ + bl 733114 │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, r7 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr r2, [pc, #488] @ (3adb1c ) │ │ │ │ ldr r1, [pc, #492] @ (3adb20 ) │ │ │ │ add r8, pc │ │ │ │ ldr.w r9, [pc, #492] @ 3adb24 │ │ │ │ add.w r3, r8, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ add r9, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ orrs.w r3, r6, r5 │ │ │ │ bne.n 3ad970 │ │ │ │ ldr r3, [pc, #468] @ (3adb28 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bmi.n 3ada52 │ │ │ │ @@ -441187,15 +441190,15 @@ │ │ │ │ bl 3ad2ec │ │ │ │ b.n 3ad9e0 │ │ │ │ ldr r0, [pc, #220] @ (3adb30 ) │ │ │ │ add.w r1, r8, #192 @ 0xc0 │ │ │ │ add r0, pc │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ ldr r3, [pc, #204] @ (3adb34 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3ad9fc │ │ │ │ ldr r3, [pc, #180] @ (3adb28 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ @@ -441203,15 +441206,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3ad9fc │ │ │ │ ldr r0, [pc, #184] @ (3adb38 ) │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3ad9fc │ │ │ │ ldr r1, [pc, #172] @ (3adb3c ) │ │ │ │ ldr.w r1, [r9, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 3ada44 │ │ │ │ ldr r1, [pc, #140] @ (3adb28 ) │ │ │ │ @@ -441221,15 +441224,15 @@ │ │ │ │ bpl.n 3ada44 │ │ │ │ ldr r0, [pc, #152] @ (3adb40 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 3ada44 │ │ │ │ ldr r2, [pc, #136] @ (3adb44 ) │ │ │ │ ldr.w r2, [r9, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3ada30 │ │ │ │ @@ -441242,15 +441245,15 @@ │ │ │ │ ldr r1, [sp, #24] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #104] @ (3adb48 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #16] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 3ada30 │ │ │ │ ldr r3, [pc, #92] @ (3adb4c ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #92] @ (3adb50 ) │ │ │ │ movs r2, #169 @ 0xa9 │ │ │ │ add r3, pc │ │ │ │ @@ -441264,73 +441267,73 @@ │ │ │ │ ldr r0, [pc, #80] @ (3adb5c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #236 @ 0xec │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - lsrs r4, r5, #31 │ │ │ │ + asrs r4, r0, #32 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - udf #214 @ 0xd6 │ │ │ │ + udf #238 @ 0xee │ │ │ │ lsls r1, r2, #1 │ │ │ │ - udf #242 @ 0xf2 │ │ │ │ + svc 10 │ │ │ │ lsls r1, r2, #1 │ │ │ │ uxtb r6, r6 │ │ │ │ lsls r1, r4, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3adc44 │ │ │ │ + b.n 3adc74 │ │ │ │ lsls r1, r2, #1 │ │ │ │ subs r0, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3adc1c │ │ │ │ + b.n 3adc4c │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr r7, [pc, #976] @ (3adf10 ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3add08 │ │ │ │ + b.n 3add38 │ │ │ │ lsls r1, r2, #1 │ │ │ │ subs r7, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3adc34 │ │ │ │ + b.n 3adc64 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - lsrs r4, r5, #24 │ │ │ │ + lsrs r4, r0, #25 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - udf #88 @ 0x58 │ │ │ │ + udf #112 @ 0x70 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - lsrs r6, r2, #24 │ │ │ │ + lsrs r6, r5, #24 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - udf #68 @ 0x44 │ │ │ │ + udf #92 @ 0x5c │ │ │ │ lsls r1, r2, #1 │ │ │ │ - svc 56 @ 0x38 │ │ │ │ + svc 80 @ 0x50 │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w r8, [pc, #724] @ 3ade48 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov sl, r2 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr r2, [pc, #712] @ (3ade4c ) │ │ │ │ add r8, pc │ │ │ │ ldr r1, [pc, #712] @ (3ade50 ) │ │ │ │ add.w r3, r8, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r7, [pc, #696] @ (3ade54 ) │ │ │ │ - bl 73310c │ │ │ │ + bl 733114 │ │ │ │ ldr r3, [r6, #104] @ 0x68 │ │ │ │ add r7, pc │ │ │ │ cmp r3, r4 │ │ │ │ bls.w 3ade32 │ │ │ │ ldr r3, [pc, #684] @ (3ade58 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r8, [r6, #140] @ 0x8c │ │ │ │ @@ -441373,15 +441376,15 @@ │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3add8a │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ cmp r3, #1 │ │ │ │ ble.n 3adcda │ │ │ │ - bl 73310c │ │ │ │ + bl 733114 │ │ │ │ ldr.w sl, [r9, #8] │ │ │ │ str r0, [sp, #24] │ │ │ │ cmp.w sl, #0 │ │ │ │ ble.n 3adcc8 │ │ │ │ ldr.w r2, [r8, r4] │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r3, [r9, #4] │ │ │ │ @@ -441433,15 +441436,15 @@ │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 73310c │ │ │ │ + bl 733114 │ │ │ │ ldr.w r4, [r8, r4] │ │ │ │ mov ip, r0 │ │ │ │ add.w r2, r5, r4, lsl #2 │ │ │ │ ldr.w r3, [r2, #2732] @ 0xaac │ │ │ │ tst r6, r3 │ │ │ │ bne.n 3add00 │ │ │ │ ldr.w r0, [r9, #16] │ │ │ │ @@ -441467,30 +441470,30 @@ │ │ │ │ bpl.n 3adcc8 │ │ │ │ ldr r0, [pc, #316] @ (3ade64 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ ldr r3, [pc, #300] @ (3ade68 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3adbd4 │ │ │ │ ldr r3, [pc, #280] @ (3ade60 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3adbd4 │ │ │ │ ldr r0, [pc, #280] @ (3ade6c ) │ │ │ │ mov r3, sl │ │ │ │ strd r1, r2, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ b.n 3adbd4 │ │ │ │ ldr r2, [pc, #244] @ (3ade5c ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -441500,30 +441503,30 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 3adc76 │ │ │ │ ldr r0, [pc, #240] @ (3ade70 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3adc76 │ │ │ │ ldr r3, [pc, #232] @ (3ade74 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3adc2c │ │ │ │ ldr r3, [pc, #200] @ (3ade60 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 3adc2c │ │ │ │ ldr r0, [pc, #212] @ (3ade78 ) │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3adc2c │ │ │ │ ldr.w r8, [r9, #4] │ │ │ │ str.w r6, [r3, r0, lsl #2] │ │ │ │ ldr.w r3, [fp] │ │ │ │ cbnz r3, 3ade04 │ │ │ │ movs r3, #1 │ │ │ │ mov r2, r8 │ │ │ │ @@ -441547,15 +441550,15 @@ │ │ │ │ ldr r0, [pc, #144] @ (3ade80 ) │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr.w r2, [r2, r7, lsl #2] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 3adcb6 │ │ │ │ ldr r3, [pc, #116] @ (3ade7c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3addbc │ │ │ │ @@ -441568,85 +441571,85 @@ │ │ │ │ mov r1, ip │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r3, [r3, r0, lsl #2] │ │ │ │ ldr r0, [pc, #92] @ (3ade84 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3addbc │ │ │ │ ldr r1, [pc, #84] @ (3ade88 ) │ │ │ │ add.w r3, r8, #280 @ 0x118 │ │ │ │ ldr r0, [pc, #80] @ (3ade8c ) │ │ │ │ mov.w r2, #288 @ 0x120 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - lsrs r6, r3, #22 │ │ │ │ + lsrs r6, r6, #22 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - bgt.n 3add64 │ │ │ │ + bgt.n 3add94 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bgt.n 3adda0 │ │ │ │ + bgt.n 3addd0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ sub sp, #104 @ 0x68 │ │ │ │ lsls r1, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r4, #120] @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - udf #248 @ 0xf8 │ │ │ │ + svc 16 │ │ │ │ lsls r1, r2, #1 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - udf #124 @ 0x7c │ │ │ │ + udf #148 @ 0x94 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - udf #162 @ 0xa2 │ │ │ │ + udf #186 @ 0xba │ │ │ │ lsls r1, r2, #1 │ │ │ │ asrs r0, r7, #24 │ │ │ │ movs r0, r0 │ │ │ │ - udf #86 @ 0x56 │ │ │ │ + udf #110 @ 0x6e │ │ │ │ lsls r1, r2, #1 │ │ │ │ subs r7, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 3adf44 │ │ │ │ + ble.n 3adf74 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ble.n 3adedc │ │ │ │ + ble.n 3adf0c │ │ │ │ lsls r1, r2, #1 │ │ │ │ - blt.n 3adeb0 │ │ │ │ + blt.n 3adee0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ble.n 3adf88 │ │ │ │ + ble.n 3addb8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w r8, [pc, #484] @ 3ae088 │ │ │ │ mov r4, r0 │ │ │ │ mov sl, r2 │ │ │ │ mov fp, r3 │ │ │ │ add r8, pc │ │ │ │ ldrd r5, r7, [sp, #56] @ 0x38 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr r2, [pc, #468] @ (3ae08c ) │ │ │ │ add.w r3, r8, #48 @ 0x30 │ │ │ │ ldr r1, [pc, #464] @ (3ae090 ) │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ ldr r6, [pc, #460] @ (3ae094 ) │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ - bl 73310c │ │ │ │ + bl 733114 │ │ │ │ orrs.w r3, r5, r7 │ │ │ │ bne.n 3adef8 │ │ │ │ ldr r3, [pc, #440] @ (3ae098 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bmi.n 3adf9c │ │ │ │ @@ -441717,15 +441720,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 3ad2ec │ │ │ │ ldr r0, [pc, #256] @ (3ae0a0 ) │ │ │ │ add.w r1, r8, #300 @ 0x12c │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ ldr r0, [pc, #244] @ (3ae0a4 ) │ │ │ │ ldr r0, [r6, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cbz r0, 3adfc0 │ │ │ │ ldr r0, [pc, #224] @ (3ae098 ) │ │ │ │ ldr r0, [r6, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ @@ -441748,15 +441751,15 @@ │ │ │ │ ldr r0, [pc, #200] @ (3ae0ac ) │ │ │ │ movs r3, #0 │ │ │ │ mov r1, lr │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ movs r3, #0 │ │ │ │ b.n 3adf8c │ │ │ │ ldr r2, [pc, #184] @ (3ae0b0 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3adf8a │ │ │ │ @@ -441769,15 +441772,15 @@ │ │ │ │ mov r1, lr │ │ │ │ ldr r0, [pc, #160] @ (3ae0b4 ) │ │ │ │ ldr.w r3, [r2, r3, lsl #2] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3adf8a │ │ │ │ ldr r3, [pc, #144] @ (3ae0b8 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #144] @ (3ae0bc ) │ │ │ │ movs r2, #169 @ 0xa9 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ @@ -441786,15 +441789,15 @@ │ │ │ │ blx 28b63c │ │ │ │ ldr r0, [pc, #132] @ (3ae0c0 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r1, lr │ │ │ │ str.w lr, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ add.w r0, r8, #692 @ 0x2b4 │ │ │ │ ldr.w lr, [sp, #8] │ │ │ │ add.w r2, r4, r0, lsl #2 │ │ │ │ ldr r7, [r2, #4] │ │ │ │ cbz r7, 3ae066 │ │ │ │ ldr.w r2, [r4, #1088] @ 0x440 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -441810,49 +441813,49 @@ │ │ │ │ ldr r0, [pc, #84] @ (3ae0cc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #328 @ 0x148 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - lsrs r4, r6, #9 │ │ │ │ + lsrs r4, r1, #10 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - bls.n 3ae13c │ │ │ │ + bls.n 3ae16c │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bls.n 3ae178 │ │ │ │ + bls.n 3adfa8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ add r5, sp, #432 @ 0x1b0 │ │ │ │ lsls r1, r4, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 3ae120 │ │ │ │ + blt.n 3ae150 │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr r0, [r3, #12] │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #976] @ (3ae47c ) │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 3adff8 │ │ │ │ + blt.n 3ae028 │ │ │ │ lsls r1, r2, #1 │ │ │ │ subs r7, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 3ae134 │ │ │ │ + blt.n 3ae164 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - lsrs r4, r6, #3 │ │ │ │ + lsrs r4, r1, #4 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - bls.n 3ae100 │ │ │ │ + bls.n 3ae130 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bgt.n 3ae0f0 │ │ │ │ + bgt.n 3ae120 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - lsrs r0, r5, #2 │ │ │ │ + lsrs r0, r0, #3 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - bhi.n 3ae078 │ │ │ │ + bhi.n 3ae0a8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bls.n 3ae060 │ │ │ │ + bls.n 3ae090 │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r3 │ │ │ │ @@ -441866,17 +441869,17 @@ │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ ldr.w r8, [pc, #196] @ 3ae1c0 │ │ │ │ ldrd r7, sl, [sp, #48] @ 0x30 │ │ │ │ add r8, pc │ │ │ │ ldr.w fp, [sp, #56] @ 0x38 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r9, r0 │ │ │ │ - bl 73310c │ │ │ │ + bl 733114 │ │ │ │ ldr r3, [pc, #176] @ (3ae1c4 ) │ │ │ │ lsrs r4, r6, #2 │ │ │ │ orr.w r4, r4, r5, lsl #30 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 3ae184 │ │ │ │ sub.w r2, r4, #128 @ 0x80 │ │ │ │ @@ -441927,32 +441930,32 @@ │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #48] @ (3ae1d0 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ str.w fp, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3ae120 │ │ │ │ nop │ │ │ │ - lsrs r4, r6, #32 │ │ │ │ + lsrs r4, r1, #1 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - bvc.n 3ae244 │ │ │ │ + bvc.n 3ae274 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bvc.n 3ae204 │ │ │ │ + bvc.n 3ae234 │ │ │ │ lsls r1, r2, #1 │ │ │ │ add r3, sp, #240 @ 0xf0 │ │ │ │ lsls r1, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #18 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 3ae1c4 │ │ │ │ + blt.n 3ae1f4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r3 │ │ │ │ @@ -441966,17 +441969,17 @@ │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ ldr.w r8, [pc, #196] @ 3ae2c4 │ │ │ │ ldrd r7, sl, [sp, #48] @ 0x30 │ │ │ │ add r8, pc │ │ │ │ ldr.w fp, [sp, #56] @ 0x38 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r9, r0 │ │ │ │ - bl 73310c │ │ │ │ + bl 733114 │ │ │ │ ldr r3, [pc, #176] @ (3ae2c8 ) │ │ │ │ lsrs r4, r6, #2 │ │ │ │ orr.w r4, r4, r5, lsl #30 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 3ae288 │ │ │ │ sub.w r2, r4, #96 @ 0x60 │ │ │ │ @@ -442027,32 +442030,32 @@ │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #48] @ (3ae2d4 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ str.w fp, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3ae224 │ │ │ │ nop │ │ │ │ - lsls r0, r6, #28 │ │ │ │ + lsls r0, r1, #29 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - bvs.n 3ae340 │ │ │ │ + bvs.n 3ae370 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bvs.n 3ae300 │ │ │ │ + bvs.n 3ae330 │ │ │ │ lsls r1, r2, #1 │ │ │ │ add r2, sp, #224 @ 0xe0 │ │ │ │ lsls r1, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #18 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 3ae2c0 │ │ │ │ + bge.n 3ae2f0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r3 │ │ │ │ @@ -442066,17 +442069,17 @@ │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ ldr.w r8, [pc, #192] @ 3ae3c4 │ │ │ │ ldrd r7, sl, [sp, #48] @ 0x30 │ │ │ │ add r8, pc │ │ │ │ ldr.w fp, [sp, #56] @ 0x38 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r9, r0 │ │ │ │ - bl 73310c │ │ │ │ + bl 733114 │ │ │ │ ldr r3, [pc, #172] @ (3ae3c8 ) │ │ │ │ lsrs r4, r6, #2 │ │ │ │ orr.w r4, r4, r5, lsl #30 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 3ae388 │ │ │ │ cmp r4, #21 │ │ │ │ @@ -442126,32 +442129,32 @@ │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #48] @ (3ae3d4 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ str.w fp, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3ae328 │ │ │ │ nop │ │ │ │ - lsls r4, r5, #24 │ │ │ │ + lsls r4, r0, #25 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - bpl.n 3ae438 │ │ │ │ + bpl.n 3ae468 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bpl.n 3ae3f8 │ │ │ │ + bpl.n 3ae428 │ │ │ │ lsls r1, r2, #1 │ │ │ │ add r1, sp, #208 @ 0xd0 │ │ │ │ lsls r1, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #18 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 3ae3c0 │ │ │ │ + bls.n 3ae3f0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r3 │ │ │ │ @@ -442165,17 +442168,17 @@ │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ ldr r5, [pc, #332] @ (3ae550 ) │ │ │ │ ldrd r8, sl, [sp, #48] @ 0x30 │ │ │ │ add r5, pc │ │ │ │ ldr.w fp, [sp, #56] @ 0x38 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r9, r0 │ │ │ │ - bl 73310c │ │ │ │ + bl 733114 │ │ │ │ ldr r3, [pc, #316] @ (3ae554 ) │ │ │ │ lsrs r4, r7, #2 │ │ │ │ orr.w r4, r4, r6, lsl #30 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3ae50e │ │ │ │ @@ -442276,35 +442279,35 @@ │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #56] @ (3ae560 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ str.w fp, [sp] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3ae426 │ │ │ │ cmp.w r4, #3776 @ 0xec0 │ │ │ │ bne.n 3ae454 │ │ │ │ b.n 3ae494 │ │ │ │ nop │ │ │ │ - lsls r4, r5, #20 │ │ │ │ + lsls r4, r0, #21 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - bmi.n 3ae5c4 │ │ │ │ + bmi.n 3ae5f4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bmi.n 3ae584 │ │ │ │ + bmi.n 3ae5b4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ add r0, sp, #216 @ 0xd8 │ │ │ │ lsls r1, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #18 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 3ae648 │ │ │ │ + bvc.n 3ae478 │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r3 │ │ │ │ @@ -442318,17 +442321,17 @@ │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ ldr r5, [pc, #332] @ (3ae6dc ) │ │ │ │ ldrd r8, sl, [sp, #48] @ 0x30 │ │ │ │ add r5, pc │ │ │ │ ldr.w fp, [sp, #56] @ 0x38 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r9, r0 │ │ │ │ - bl 73310c │ │ │ │ + bl 733114 │ │ │ │ ldr r3, [pc, #316] @ (3ae6e0 ) │ │ │ │ lsrs r4, r7, #2 │ │ │ │ orr.w r4, r4, r6, lsl #30 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3ae69a │ │ │ │ @@ -442429,35 +442432,35 @@ │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #56] @ (3ae6ec ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ str.w fp, [sp] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3ae5b2 │ │ │ │ cmp.w r4, #2752 @ 0xac0 │ │ │ │ bne.n 3ae5e0 │ │ │ │ b.n 3ae620 │ │ │ │ nop │ │ │ │ - lsls r0, r4, #14 │ │ │ │ + lsls r0, r7, #14 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - bcs.n 3ae638 │ │ │ │ + bcs.n 3ae668 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bcs.n 3ae5f8 │ │ │ │ + bcs.n 3ae628 │ │ │ │ lsls r1, r2, #1 │ │ │ │ add r6, pc, #680 @ (adr r6, 3ae988 ) │ │ │ │ lsls r1, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #18 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 3ae6bc │ │ │ │ + bpl.n 3ae6ec │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r3 │ │ │ │ @@ -442471,17 +442474,17 @@ │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ ldr r5, [pc, #316] @ (3ae858 ) │ │ │ │ ldrd r8, sl, [sp, #48] @ 0x30 │ │ │ │ add r5, pc │ │ │ │ ldr.w fp, [sp, #56] @ 0x38 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r9, r0 │ │ │ │ - bl 73310c │ │ │ │ + bl 733114 │ │ │ │ ldr r3, [pc, #300] @ (3ae85c ) │ │ │ │ lsrs r4, r7, #2 │ │ │ │ orr.w r4, r4, r6, lsl #30 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3ae816 │ │ │ │ @@ -442578,92 +442581,92 @@ │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #56] @ (3ae868 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ str.w fp, [sp] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3ae73e │ │ │ │ cmp.w r4, #704 @ 0x2c0 │ │ │ │ bne.n 3ae75c │ │ │ │ b.n 3ae79c │ │ │ │ nop │ │ │ │ - lsls r4, r2, #8 │ │ │ │ + lsls r4, r5, #8 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - bne.n 3ae89c │ │ │ │ + bne.n 3ae8cc │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bne.n 3ae85c │ │ │ │ + bne.n 3ae88c │ │ │ │ lsls r1, r2, #1 │ │ │ │ add r5, pc, #120 @ (adr r5, 3ae8d4 ) │ │ │ │ lsls r1, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #18 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 3ae940 │ │ │ │ + bmi.n 3ae770 │ │ │ │ lsls r1, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (3ae878 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ stmia r4!, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r7, r1, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w r0, [r0, #1764] @ 0x6e4 │ │ │ │ str r2, [sp, #4] │ │ │ │ bl 32b6d4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ nop │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w ip, [pc, #60] @ 3ae8f4 │ │ │ │ ldr r2, [pc, #60] @ (3ae8f8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (3ae8fc ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r1, [pc, #48] @ (3ae900 ) │ │ │ │ movs r2, #1 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 72dfb4 │ │ │ │ + bl 72dfbc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #40] @ (3ae904 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - lsls r6, r0, #7 │ │ │ │ + lsls r6, r3, #7 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r6, [sp, #944] @ 0x3b0 │ │ │ │ + ldr r7, [sp, #16] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - add.w r0, lr, r1, lsr #1 │ │ │ │ + @ instruction: 0xeb260051 │ │ │ │ asrs r2, r2, #15 │ │ │ │ lsls r6, r3, #3 │ │ │ │ movs r1, r5 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ @@ -442681,45 +442684,45 @@ │ │ │ │ add r1, pc │ │ │ │ add r9, pc │ │ │ │ movs r3, #28 │ │ │ │ add r8, pc │ │ │ │ add.w r4, r7, #16 │ │ │ │ str r4, [sp, #0] │ │ │ │ add.w sl, r7, #32 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r2, r9 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r8 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [pc, #420] @ (3aeb04 ) │ │ │ │ ldr.w r3, [r4, #1760] @ 0x6e0 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 72ec1c │ │ │ │ + bl 72ec24 │ │ │ │ ldr r1, [pc, #412] @ (3aeb08 ) │ │ │ │ ldr.w r2, [r4, #1760] @ 0x6e0 │ │ │ │ add r1, pc │ │ │ │ str.w r0, [r4, #1764] @ 0x6e4 │ │ │ │ - bl 72dacc │ │ │ │ + bl 72dad4 │ │ │ │ ldr r1, [pc, #400] @ (3aeb0c ) │ │ │ │ ldr.w r0, [r4, #1764] @ 0x6e4 │ │ │ │ movs r2, #160 @ 0xa0 │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #392] @ (3aeb10 ) │ │ │ │ - bl 72dacc │ │ │ │ + bl 72dad4 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ ldr.w r0, [r4, #1764] @ 0x6e4 │ │ │ │ movs r3, #19 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [pc, #372] @ (3aeb14 ) │ │ │ │ add r5, pc │ │ │ │ mov fp, r0 │ │ │ │ mov.w r8, #65536 @ 0x10000 │ │ │ │ mov.w r9, #0 │ │ │ │ ldr r2, [r5, r3] │ │ │ │ str r2, [sp, #20] │ │ │ │ @@ -442837,50 +442840,50 @@ │ │ │ │ lsls r0, r0, #4 │ │ │ │ ... │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r3, #5 │ │ │ │ + lsls r6, r6, #5 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - bmi.n 3aeb68 │ │ │ │ + bmi.n 3aeb98 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bmi.n 3aeba8 │ │ │ │ + bmi.n 3aebd8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r4, [pc, #400] @ (3aec90 ) │ │ │ │ + ldr r4, [pc, #496] @ (3aecf0 ) │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldr r4, [pc, #480] @ (3aece4 ) │ │ │ │ + ldr r4, [pc, #576] @ (3aed44 ) │ │ │ │ lsls r0, r2, #1 │ │ │ │ - asrs r2, r2, #3 │ │ │ │ + asrs r2, r5, #3 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - asrs r0, r4, #3 │ │ │ │ + asrs r0, r7, #3 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - asrs r6, r2, #3 │ │ │ │ + asrs r6, r5, #3 │ │ │ │ lsls r1, r2, #1 │ │ │ │ add r2, pc, #632 @ (adr r2, 3aed8c ) │ │ │ │ lsls r1, r4, #3 │ │ │ │ ldr r5, [pc, #160] @ (3aebb8 ) │ │ │ │ movs r0, r0 │ │ │ │ mrc2 15, 5, pc, cr7, cr15, {7} │ │ │ │ - bcc.n 3aeab0 │ │ │ │ + bcc.n 3aeae0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bcc.n 3aeabc │ │ │ │ + bcc.n 3aeaec │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bmi.n 3aeb2c │ │ │ │ + bmi.n 3aeb5c │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bmi.n 3aeb50 │ │ │ │ + bmi.n 3aeb80 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bcc.n 3aeb34 │ │ │ │ + bcc.n 3aeb64 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bcc.n 3aeb6c │ │ │ │ + bcc.n 3aeb9c │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (3aeb3c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ stmia r2!, {r1, r2, r3, r4, r6} │ │ │ │ lsls r7, r1, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ @@ -442914,41 +442917,41 @@ │ │ │ │ ldr r2, [pc, #72] @ (3aebf4 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #72] @ (3aebf8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r1, [pc, #60] @ (3aebfc ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 72f324 │ │ │ │ + bl 72f32c │ │ │ │ ldr r1, [pc, #56] @ (3aec00 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72dfb4 │ │ │ │ + bl 72dfbc │ │ │ │ ldr r3, [pc, #48] @ (3aec04 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - vhadd.u16 q0, q7, q10 │ │ │ │ - ldr r3, [sp, #1008] @ 0x3f0 │ │ │ │ + vhadd.u q0, q3, q10 │ │ │ │ + ldr r4, [sp, #80] @ 0x50 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - @ instruction: 0xe81e0051 │ │ │ │ + @ instruction: 0xe8360051 │ │ │ │ vminnm.f16 , , │ │ │ │ asrs r0, r1, #4 │ │ │ │ lsls r6, r3, #3 │ │ │ │ stmia r1!, {r6, r7} │ │ │ │ lsls r7, r1, #3 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -443024,15 +443027,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r0, [pc, #8] @ (3aecf8 ) │ │ │ │ add r0, pc │ │ │ │ bl 522ca8 │ │ │ │ nop │ │ │ │ - bne.n 3aed9c │ │ │ │ + bne.n 3aedcc │ │ │ │ lsls r1, r2, #1 │ │ │ │ add.w r3, r0, r1, lsl #1 │ │ │ │ ldrb.w r2, [r3, #920] @ 0x398 │ │ │ │ ldrb.w r3, [r3, #921] @ 0x399 │ │ │ │ tst r2, r3 │ │ │ │ beq.n 3aed2c │ │ │ │ cmp r1, #31 │ │ │ │ @@ -443041,46 +443044,46 @@ │ │ │ │ ldr.w r3, [r0, #1308] @ 0x51c │ │ │ │ lsls r2, r1 │ │ │ │ orrs r3, r2 │ │ │ │ str.w r3, [r0, #1308] @ 0x51c │ │ │ │ add.w r3, r1, #330 @ 0x14a │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r0, r3, lsl #2] │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ cmp r1, #31 │ │ │ │ bhi.n 3aed4e │ │ │ │ movs r2, #1 │ │ │ │ ldr.w r3, [r0, #1308] @ 0x51c │ │ │ │ lsls r2, r1 │ │ │ │ bic.w r3, r3, r2 │ │ │ │ str.w r3, [r0, #1308] @ 0x51c │ │ │ │ add.w r3, r1, #330 @ 0x14a │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r0, r3, lsl #2] │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ sub.w ip, r1, #32 │ │ │ │ movs r2, #1 │ │ │ │ ldr.w r3, [r0, #1312] @ 0x520 │ │ │ │ lsl.w r2, r2, ip │ │ │ │ bic.w r3, r3, r2 │ │ │ │ str.w r3, [r0, #1312] @ 0x520 │ │ │ │ add.w r3, r1, #330 @ 0x14a │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r0, r3, lsl #2] │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ sub.w ip, r1, #32 │ │ │ │ movs r2, #1 │ │ │ │ ldr.w r3, [r0, #1312] @ 0x520 │ │ │ │ lsl.w r2, r2, ip │ │ │ │ orrs r3, r2 │ │ │ │ str.w r3, [r0, #1312] @ 0x520 │ │ │ │ add.w r3, r1, #330 @ 0x14a │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r0, r3, lsl #2] │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, r2, lsr #4 │ │ │ │ orr.w ip, ip, r3, lsl #28 │ │ │ │ @@ -443162,17 +443165,17 @@ │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc │ │ │ │ bl 522ca8 │ │ │ │ ldr r0, [pc, #12] @ (3aeeb4 ) │ │ │ │ add r0, pc │ │ │ │ bl 522ca8 │ │ │ │ nop │ │ │ │ - ldmia r7, {r5, r6, r7} │ │ │ │ + ldmia r7, {r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r7, {r3, r4, r7} │ │ │ │ + ldmia r7, {r4, r5, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr.w r3, [r0, #1316] @ 0x524 │ │ │ │ ubfx ip, r1, #3, #8 │ │ │ │ cmp r3, #0 │ │ │ │ it ne │ │ │ │ cmpne.w ip, #15 │ │ │ │ bhi.n 3aeefc │ │ │ │ @@ -443211,36 +443214,36 @@ │ │ │ │ ldr r1, [pc, #160] @ (3aefc8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r8, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r1, r4, #24 │ │ │ │ ldr r2, [pc, #140] @ (3aefcc ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #140] @ (3aefd0 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #128] @ (3aefd4 ) │ │ │ │ ldr r1, [pc, #128] @ (3aefd8 ) │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ add.w r4, r7, #1320 @ 0x528 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [pc, #112] @ (3aefdc ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ add.w r6, r7, #1576 @ 0x628 │ │ │ │ mov.w r2, #512 @ 0x200 │ │ │ │ add r1, pc │ │ │ │ bl 32b568 │ │ │ │ @@ -443266,35 +443269,35 @@ │ │ │ │ bl 52bba8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 3394f4 │ │ │ │ nop │ │ │ │ - @ instruction: 0xfba60064 │ │ │ │ - ldr r0, [sp, #512] @ 0x200 │ │ │ │ + @ instruction: 0xfbbe0064 │ │ │ │ + ldr r0, [sp, #608] @ 0x260 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - b.n 3ae918 │ │ │ │ + b.n 3ae948 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r7, {r7} │ │ │ │ + ldmia r7, {r3, r4, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r7, {r1, r5, r7} │ │ │ │ + ldmia r7, {r1, r3, r4, r5, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - mov r0, r8 │ │ │ │ + mov r0, fp │ │ │ │ lsls r0, r2, #1 │ │ │ │ - mov r4, sl │ │ │ │ + mov r4, sp │ │ │ │ lsls r0, r2, #1 │ │ │ │ vminnm.f16 , , │ │ │ │ pop {r1, r2, r3, r4, r5, r6, r7, pc} │ │ │ │ lsls r7, r1, #3 │ │ │ │ - ldmia r7!, {r2, r5, r6} │ │ │ │ + ldmia r7!, {r2, r3, r4, r5, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (3aeff0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ bkpt 0x008e │ │ │ │ lsls r7, r1, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -443302,46 +443305,46 @@ │ │ │ │ ldr r2, [pc, #68] @ (3af050 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (3af054 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [pc, #56] @ (3af058 ) │ │ │ │ ldr r1, [pc, #60] @ (3af05c ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ - bl 72f324 │ │ │ │ + bl 72f32c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #44] @ (3af060 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xfafa0064 │ │ │ │ - str r7, [sp, #624] @ 0x270 │ │ │ │ + @ instruction: 0xfb120064 │ │ │ │ + str r7, [sp, #720] @ 0x2d0 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - b.n 3af7d4 │ │ │ │ + b.n 3af804 │ │ │ │ lsls r1, r2, #1 │ │ │ │ bkpt 0x0058 │ │ │ │ lsls r7, r1, #3 │ │ │ │ lsls r3, r6, #28 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7!, {r1, r2, r4, r5} │ │ │ │ + ldmia r7!, {r1, r2, r3, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #160] @ (3af118 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -443351,35 +443354,35 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #152] @ (3af124 ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #148] @ (3af128 ) │ │ │ │ add r6, pc │ │ │ │ mov r8, r0 │ │ │ │ add.w r3, r4, #24 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ mov r0, r7 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #128] @ (3af12c ) │ │ │ │ ldr r1, [pc, #128] @ (3af130 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ vldr d7, [pc, #76] @ 3af110 │ │ │ │ ldr r2, [pc, #108] @ (3af134 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -443404,26 +443407,26 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 339444 │ │ │ │ nop │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa8a0064 │ │ │ │ - str r7, [sp, #160] @ 0xa0 │ │ │ │ + @ instruction: 0xfaa20064 │ │ │ │ + str r7, [sp, #256] @ 0x100 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - b.n 3af7bc │ │ │ │ + b.n 3af7ec │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r7!, {r5} │ │ │ │ + ldmia r7!, {r3, r4, r5} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r6, {r2, r4, r5, r6, r7} │ │ │ │ + ldmia r7!, {r2, r3} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add sl, ip │ │ │ │ + add sl, pc │ │ │ │ lsls r0, r2, #1 │ │ │ │ - add r8, pc │ │ │ │ + cmp r0, r2 │ │ │ │ lsls r0, r2, #1 │ │ │ │ pop {r2, r3, r5, r7, pc} │ │ │ │ lsls r7, r1, #3 │ │ │ │ lsls r7, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -443439,15 +443442,15 @@ │ │ │ │ ands r3, r6 │ │ │ │ ldr.w r0, [r0, #956] @ 0x3bc │ │ │ │ ands r2, r5 │ │ │ │ orrs r3, r2 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldrd r2, r3, [r4, #936] @ 0x3a8 │ │ │ │ bic.w ip, r6, r2 │ │ │ │ bic.w r3, r5, r3 │ │ │ │ orrs.w r2, ip, r3 │ │ │ │ beq.n 3af1d2 │ │ │ │ ldr.w r5, [r4, #948] @ 0x3b4 │ │ │ │ cmp r5, #31 │ │ │ │ @@ -443470,26 +443473,26 @@ │ │ │ │ lsrs r2, r1 │ │ │ │ and.w r2, r2, #15 │ │ │ │ cmp r5, r2 │ │ │ │ bcs.n 3af198 │ │ │ │ ldr.w r0, [r4, #952] @ 0x3b8 │ │ │ │ movs r1, #1 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ orrs.w r5, ip, r3 │ │ │ │ ldr.w r0, [r4, #952] @ 0x3b8 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ ldr.w r0, [r4, #952] @ 0x3b8 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ nop │ │ │ │ push {r4, r5, lr} │ │ │ │ sub.w r3, r1, #32 │ │ │ │ movs r4, #1 │ │ │ │ mov r5, r2 │ │ │ │ rsb r2, r1, #32 │ │ │ │ lsl.w r3, r4, r3 │ │ │ │ @@ -443787,28 +443790,28 @@ │ │ │ │ ldr r1, [pc, #44] @ (3af594 ) │ │ │ │ ldr r0, [pc, #44] @ (3af598 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r2, #52 @ 0x34 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3af276 │ │ │ │ rbit r3, r3 │ │ │ │ clz r3, r3 │ │ │ │ add.w r7, r3, #32 │ │ │ │ b.n 3af47a │ │ │ │ ldr r1, [sp, #880] @ 0x370 │ │ │ │ lsls r1, r4, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf59e0064 │ │ │ │ - ldmia r2!, {r3, r6} │ │ │ │ + subs.w r0, r6, #14942208 @ 0xe40000 │ │ │ │ + ldmia r2!, {r5, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r5, [sp, #160] @ 0xa0 │ │ │ │ + ldr r5, [sp, #256] @ 0x100 │ │ │ │ lsls r0, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ subs.w r1, r2, #256 @ 0x100 │ │ │ │ @@ -443929,41 +443932,41 @@ │ │ │ │ ldr r1, [pc, #64] @ (3af748 ) │ │ │ │ ldr r0, [pc, #64] @ (3af74c ) │ │ │ │ add ip, pc │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r2, ip, #68 @ 0x44 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3af62c │ │ │ │ ldr r2, [pc, #48] @ (3af750 ) │ │ │ │ lsrs r3, r1, #2 │ │ │ │ ldr r0, [pc, #48] @ (3af754 ) │ │ │ │ orr.w r3, r3, r4, lsl #30 │ │ │ │ ldr r1, [pc, #44] @ (3af758 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ adds r2, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ str r6, [sp, #496] @ 0x1f0 │ │ │ │ lsls r1, r4, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf3fe0064 │ │ │ │ - ldmia r0!, {r2, r5, r7} │ │ │ │ + ands.w r0, r6, #14942208 @ 0xe40000 │ │ │ │ + ldmia r0!, {r2, r3, r4, r5, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r3, [sp, #536] @ 0x218 │ │ │ │ + ldr r3, [sp, #632] @ 0x278 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - @ instruction: 0xf3de0064 │ │ │ │ - ldmia r0!, {r2, r4, r7} │ │ │ │ + @ instruction: 0xf3f60064 │ │ │ │ + ldmia r0!, {r2, r3, r5, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r0!, {r2, r7} │ │ │ │ + ldmia r0!, {r2, r3, r4, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #76] @ 3af7b8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -443971,15 +443974,15 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #72] @ (3af7c0 ) │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ vldr d7, [pc, #40] @ 3af7b0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #0 │ │ │ │ strd r2, r3, [r0, #920] @ 0x398 │ │ │ │ strd r2, r3, [r0, #928] @ 0x3a0 │ │ │ │ add.w r0, r0, #960 @ 0x3c0 │ │ │ │ @@ -443989,18 +443992,18 @@ │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28d488 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, r3 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf3920064 │ │ │ │ - ldmia r0!, {r1, r3, r4} │ │ │ │ + @ instruction: 0xf3aa0064 │ │ │ │ + ldmia r0!, {r1, r4, r5} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r0!, {r3, r4, r5} │ │ │ │ + ldmia r0!, {r4, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r2, #2 │ │ │ │ movs r1, #0 │ │ │ │ orr.w r2, r2, r3, lsl #30 │ │ │ │ adds r2, #230 @ 0xe6 │ │ │ │ @@ -444031,15 +444034,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (3af82c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ @ instruction: 0xb6f6 │ │ │ │ lsls r7, r1, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -444047,19 +444050,19 @@ │ │ │ │ ldr r2, [pc, #68] @ (3af88c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (3af890 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r1, [pc, #56] @ (3af894 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 72f324 │ │ │ │ + bl 72f32c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #48] @ (3af898 ) │ │ │ │ ldr r2, [pc, #52] @ (3af89c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ @@ -444069,24 +444072,24 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xf3120064 │ │ │ │ - ldrh r0, [r4, #58] @ 0x3a │ │ │ │ + @ instruction: 0xf32a0064 │ │ │ │ + ldrh r0, [r7, #58] @ 0x3a │ │ │ │ lsls r7, r1, #1 │ │ │ │ - blt.n 3af798 │ │ │ │ + blt.n 3af7c8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsls r5, r2, #3 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb6b4 │ │ │ │ lsls r7, r1, #3 │ │ │ │ - stmia r7!, {r1, r3, r7} │ │ │ │ + stmia r7!, {r1, r5, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #104] @ (3af918 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -444095,25 +444098,25 @@ │ │ │ │ ldr r1, [pc, #104] @ (3af920 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #88] @ (3af924 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #88] @ (3af928 ) │ │ │ │ adds r4, #32 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r5 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ vldr d7, [pc, #44] @ 3af910 │ │ │ │ ldr r2, [pc, #68] @ (3af92c ) │ │ │ │ add.w r4, r0, #752 @ 0x2f0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #64] @ (3af930 ) │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ @@ -444128,26 +444131,26 @@ │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 3394f4 │ │ │ │ lsrs r0, r0, #24 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subw r0, r4, #100 @ 0x64 │ │ │ │ - subs r4, #218 @ 0xda │ │ │ │ + @ instruction: 0xf2bc0064 │ │ │ │ + subs r4, #242 @ 0xf2 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - subs r4, #238 @ 0xee │ │ │ │ + subs r5, #6 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - stmia r7!, {r1, r2, r4, r5} │ │ │ │ + stmia r7!, {r1, r2, r3, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r7!, {r1, r4, r6} │ │ │ │ + stmia r7!, {r1, r3, r5, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ @ instruction: 0xb62e │ │ │ │ lsls r7, r1, #3 │ │ │ │ - stmia r7!, {r6} │ │ │ │ + stmia r7!, {r3, r4, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 3af974 │ │ │ │ sub sp, #12 │ │ │ │ @@ -444155,33 +444158,33 @@ │ │ │ │ movs r3, #21 │ │ │ │ ldr r1, [pc, #44] @ (3af97c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov.w r2, #3584 @ 0xe00 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r0, #920 @ 0x398 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28d488 │ │ │ │ - addw r0, lr, #100 @ 0x64 │ │ │ │ - stmia r6!, {r2, r4, r5, r7} │ │ │ │ + @ instruction: 0xf2260064 │ │ │ │ + stmia r6!, {r2, r3, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r6!, {r1, r4, r6, r7} │ │ │ │ + stmia r6!, {r1, r3, r5, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ │ │ │ │ 003af980 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (3af98c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ @ instruction: 0xb63a │ │ │ │ lsls r7, r1, #3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -444189,15 +444192,15 @@ │ │ │ │ ldr r2, [pc, #136] @ (3afa2c ) │ │ │ │ movs r3, #64 @ 0x40 │ │ │ │ ldr r1, [pc, #136] @ (3afa30 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldrb.w r3, [r0, #944] @ 0x3b0 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 3af9fa │ │ │ │ movs r6, #0 │ │ │ │ add.w r3, r0, #1004 @ 0x3ec │ │ │ │ mov r5, r6 │ │ │ │ mov.w r7, #4294967295 @ 0xffffffff │ │ │ │ @@ -444221,25 +444224,25 @@ │ │ │ │ movs r5, #0 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r0, [r4, #756] @ 0x2f4 │ │ │ │ mov r1, r5 │ │ │ │ strd r3, r3, [r4, #956] @ 0x3bc │ │ │ │ strd r5, r5, [r4, #964] @ 0x3c4 │ │ │ │ strd r5, r3, [r4, #972] @ 0x3cc │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldr.w r0, [r4, #760] @ 0x2f8 │ │ │ │ mov r1, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ nop │ │ │ │ - @ instruction: 0xf1e00064 │ │ │ │ - tst r2, r0 │ │ │ │ + @ instruction: 0xf1f80064 │ │ │ │ + tst r2, r3 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r6!, {r1, r2, r4, r7} │ │ │ │ + stmia r6!, {r1, r2, r3, r5, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 3afa94 │ │ │ │ sub sp, #8 │ │ │ │ @@ -444247,41 +444250,41 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (3afa9c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #12 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r1, [pc, #64] @ (3afaa0 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 72f324 │ │ │ │ + bl 72f32c │ │ │ │ ldr r1, [pc, #56] @ (3afaa4 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72dfb4 │ │ │ │ + bl 72dfbc │ │ │ │ ldr r3, [pc, #48] @ (3afaa8 ) │ │ │ │ movs r2, #0 │ │ │ │ strb.w r2, [r4, #66] @ 0x42 │ │ │ │ add r3, pc │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0xf13a0064 │ │ │ │ - ldrh r0, [r3, #42] @ 0x2a │ │ │ │ + adcs.w r0, r2, #100 @ 0x64 │ │ │ │ + ldrh r0, [r6, #42] @ 0x2a │ │ │ │ lsls r7, r1, #1 │ │ │ │ - bls.n 3afb98 │ │ │ │ + bls.n 3af9c8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ vminnm.f32 , , │ │ │ │ lsls r6, r1, #25 │ │ │ │ lsls r6, r3, #3 │ │ │ │ lsls r1, r0, #7 │ │ │ │ movs r0, r0 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ @@ -444421,23 +444424,23 @@ │ │ │ │ b.n 3afb4a │ │ │ │ ldr r1, [pc, #24] @ (3afc38 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [pc, #24] @ (3afc3c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #28 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3afb1e │ │ │ │ nop │ │ │ │ str r1, [sp, #472] @ 0x1d8 │ │ │ │ lsls r1, r4, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.s32 q8, q3, q10 │ │ │ │ - movs r5, #172 @ 0xac │ │ │ │ + vhadd.s q8, q7, q10 │ │ │ │ + movs r5, #196 @ 0xc4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #88] @ (3afcac ) │ │ │ │ @@ -444445,15 +444448,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #92] @ (3afcb4 ) │ │ │ │ movs r3, #64 @ 0x40 │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r3, [r0, #936] @ 0x3a8 │ │ │ │ cbz r3, 3afc80 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -444464,31 +444467,31 @@ │ │ │ │ ldr r1, [pc, #48] @ (3afcb8 ) │ │ │ │ ldr r4, [pc, #52] @ (3afcbc ) │ │ │ │ mov.w r2, #364 @ 0x16c │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - vhadd.s32 q0, q7, q10 │ │ │ │ - subs r7, #80 @ 0x50 │ │ │ │ + vhadd.s8 q8, q3, q10 │ │ │ │ + subs r7, #104 @ 0x68 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r3!, {r1, r2, r5, r6, r7} │ │ │ │ + stmia r3!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r3!, {r2, r6, r7} │ │ │ │ + stmia r3!, {r2, r3, r4, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r3!, {r2, r4, r6, r7} │ │ │ │ + stmia r3!, {r2, r3, r5, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #156] @ (3afd70 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -444498,34 +444501,34 @@ │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #148] @ (3afd7c ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #144] @ (3afd80 ) │ │ │ │ add r6, pc │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r3, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ adds r5, #72 @ 0x48 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #124] @ (3afd84 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #124] @ (3afd88 ) │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movs r3, #1 │ │ │ │ mov r5, r0 │ │ │ │ strb.w r3, [r4, #944] @ 0x3b0 │ │ │ │ add.w r1, r4, #756 @ 0x2f4 │ │ │ │ bl 339444 │ │ │ │ add.w r1, r4, #760 @ 0x2f8 │ │ │ │ mov r0, r5 │ │ │ │ @@ -444550,26 +444553,26 @@ │ │ │ │ str r0, [sp, #20] │ │ │ │ bl 52bba8 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 3394f4 │ │ │ │ - cdp 0, 10, cr0, cr14, cr4, {3} │ │ │ │ - ldrh r4, [r1, #22] │ │ │ │ + cdp 0, 12, cr0, cr6, cr4, {3} │ │ │ │ + ldrh r4, [r4, #22] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - bvs.n 3afd5c │ │ │ │ + bvc.n 3afd8c │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r3!, {r2, r4, r6} │ │ │ │ + stmia r3!, {r2, r3, r5, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r6, #178 @ 0xb2 │ │ │ │ + subs r6, #202 @ 0xca │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r0, #142 @ 0x8e │ │ │ │ + subs r0, #166 @ 0xa6 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - subs r0, #160 @ 0xa0 │ │ │ │ + subs r0, #184 @ 0xb8 │ │ │ │ lsls r0, r2, #1 │ │ │ │ lsls r5, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ sxtb r4, r6 │ │ │ │ lsls r7, r1, #3 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -444685,15 +444688,15 @@ │ │ │ │ mov r9, r3 │ │ │ │ cmp r6, r3 │ │ │ │ bne.n 3afe96 │ │ │ │ str.w r4, [r7, #968] @ 0x3c8 │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r7, #760] @ 0x2f8 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ movs r3, #0 │ │ │ │ mov r5, r2 │ │ │ │ mov lr, r3 │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ mov r9, r3 │ │ │ │ str.w r3, [r2, #956] @ 0x3bc │ │ │ │ ldrd r3, r2, [r5, #988] @ 0x3dc │ │ │ │ @@ -444722,15 +444725,15 @@ │ │ │ │ adds r5, #56 @ 0x38 │ │ │ │ mov r9, r3 │ │ │ │ cmp r3, r6 │ │ │ │ blt.n 3aff04 │ │ │ │ ldr.w r0, [r7, #756] @ 0x2f4 │ │ │ │ movs r1, #1 │ │ │ │ str.w lr, [r7, #964] @ 0x3c4 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldrb.w r2, [r7, #944] @ 0x3b0 │ │ │ │ mov r6, r2 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3afdda │ │ │ │ ldr.w r0, [r7, #976] @ 0x3d0 │ │ │ │ b.n 3afe5c │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ @@ -444875,26 +444878,26 @@ │ │ │ │ ldr r1, [pc, #848] @ (3b0434 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #848] @ (3b0438 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ adds r1, #88 @ 0x58 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 3affec │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 3affe6 │ │ │ │ lsls r0, r2, #30 │ │ │ │ bmi.w 3b02dc │ │ │ │ lsls r1, r2, #31 │ │ │ │ bpl.w 3afff4 │ │ │ │ ldr.w r0, [r4, #756] @ 0x2f4 │ │ │ │ movs r1, #0 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldrb.w r6, [r4, #944] @ 0x3b0 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r4, #956] @ 0x3bc │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 3afff4 │ │ │ │ movs r0, #0 │ │ │ │ mov ip, r4 │ │ │ │ @@ -445037,28 +445040,28 @@ │ │ │ │ cmp r3, r0 │ │ │ │ bne.n 3b0266 │ │ │ │ ldr.w r0, [r4, #760] @ 0x2f8 │ │ │ │ movs r1, #1 │ │ │ │ str.w r7, [r4, #968] @ 0x3c8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ ldr r1, [pc, #372] @ (3b043c ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #372] @ (3b0440 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #88 @ 0x58 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ ldr.w r0, [r4, #760] @ 0x2f8 │ │ │ │ mov r1, r5 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldrb.w r3, [r4, #944] @ 0x3b0 │ │ │ │ mov r2, r3 │ │ │ │ mov r8, r3 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r4, #960] @ 0x3c0 │ │ │ │ mov r3, r2 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ @@ -445113,15 +445116,15 @@ │ │ │ │ mov sl, r3 │ │ │ │ cmp r8, r3 │ │ │ │ bgt.n 3b0342 │ │ │ │ ldr.w r0, [r4, #760] @ 0x2f8 │ │ │ │ movs r1, #1 │ │ │ │ str.w r6, [r4, #968] @ 0x3c8 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 3b0102 │ │ │ │ movs r6, #0 │ │ │ │ mov r8, r4 │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ mov r9, r6 │ │ │ │ str.w r6, [r4, #956] @ 0x3bc │ │ │ │ @@ -445151,15 +445154,15 @@ │ │ │ │ add.w r8, r8, #56 @ 0x38 │ │ │ │ mov r9, r3 │ │ │ │ cmp r0, r3 │ │ │ │ bgt.n 3b03b0 │ │ │ │ ldr.w r0, [r4, #756] @ 0x2f4 │ │ │ │ movs r1, #1 │ │ │ │ str.w r6, [r4, #964] @ 0x3c4 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldrb.w r0, [r4, #944] @ 0x3b0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3afff4 │ │ │ │ ldr.w ip, [r4, #976] @ 0x3d0 │ │ │ │ b.n 3b0228 │ │ │ │ sub.w ip, r1, #96 @ 0x60 │ │ │ │ cmp.w ip, #28 │ │ │ │ @@ -445167,19 +445170,19 @@ │ │ │ │ b.n 3affe6 │ │ │ │ mov r1, lr │ │ │ │ b.n 3b004c │ │ │ │ ldrh r2, [r6, #36] @ 0x24 │ │ │ │ lsls r1, r4, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xeaa20064 │ │ │ │ - cmp r4, #204 @ 0xcc │ │ │ │ + @ instruction: 0xeaba0064 │ │ │ │ + cmp r4, #228 @ 0xe4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia.w ip!, {r2, r5, r6} │ │ │ │ - subs r2, r0, #4 │ │ │ │ + @ instruction: 0xe8d40064 │ │ │ │ + subs r2, r3, #4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ │ │ │ │ 003b0444 : │ │ │ │ str.w r1, [r0, #936] @ 0x3a8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ @@ -445191,15 +445194,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (3b0468 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ add r3, sp, #776 @ 0x308 │ │ │ │ lsls r7, r1, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -445213,25 +445216,25 @@ │ │ │ │ ldr.w r1, [r4, #928] @ 0x3a0 │ │ │ │ ldr.w r2, [r2, #1020] @ 0x3fc │ │ │ │ ands r3, r1 │ │ │ │ tst r3, r2 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldr.w r2, [r4, #932] @ 0x3a4 │ │ │ │ ldrd r3, r1, [r4, #920] @ 0x398 │ │ │ │ ldr.w r0, [r4, #1172] @ 0x494 │ │ │ │ orrs r3, r1 │ │ │ │ tst r3, r2 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ nop │ │ │ │ mov.w ip, #1 │ │ │ │ ldr.w r3, [r0, #920] @ 0x398 │ │ │ │ lsl.w ip, ip, r1 │ │ │ │ cbz r2, 3b04e4 │ │ │ │ orr.w r3, r3, ip │ │ │ │ str.w r3, [r0, #920] @ 0x398 │ │ │ │ @@ -445249,37 +445252,37 @@ │ │ │ │ ldr r2, [pc, #60] @ (3b0544 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (3b0548 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r1, [pc, #48] @ (3b054c ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 72f324 │ │ │ │ + bl 72f32c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #40] @ (3b0550 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - b.n 3b0310 │ │ │ │ + b.n 3b0340 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - strh r0, [r4, #20] │ │ │ │ + strh r0, [r7, #20] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldmia r6, {r1, r6, r7} │ │ │ │ + ldmia r6, {r1, r3, r4, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsls r5, r4, #10 │ │ │ │ movs r0, r0 │ │ │ │ add r2, sp, #1016 @ 0x3f8 │ │ │ │ lsls r7, r1, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -445293,35 +445296,35 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #152] @ (3b0614 ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #148] @ (3b0618 ) │ │ │ │ add r6, pc │ │ │ │ mov r8, r0 │ │ │ │ add.w r3, r4, #24 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #25 │ │ │ │ mov r0, r7 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #128] @ (3b061c ) │ │ │ │ ldr r1, [pc, #128] @ (3b0620 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #32 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ vldr d7, [pc, #76] @ 3b0600 │ │ │ │ ldr r2, [pc, #108] @ (3b0624 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -445346,27 +445349,27 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 339444 │ │ │ │ nop │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3b0310 │ │ │ │ + b.n 3b0340 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - strh r0, [r7, #16] │ │ │ │ + strh r0, [r2, #18] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldmia r6, {r2, r3, r4, r6} │ │ │ │ + ldmia r6, {r2, r4, r5, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cbnz r0, 3b065c │ │ │ │ + cbnz r0, 3b0662 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - revsh r4, r6 │ │ │ │ + cbnz r4, 3b065e │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r7, #242 @ 0xf2 │ │ │ │ + adds r0, #10 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - adds r0, #8 │ │ │ │ + adds r0, #32 │ │ │ │ lsls r0, r2, #1 │ │ │ │ add r2, sp, #416 @ 0x1a0 │ │ │ │ lsls r7, r1, #3 │ │ │ │ mcr2 15, 7, pc, cr11, cr15, {7} @ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -445504,24 +445507,24 @@ │ │ │ │ bl 3b046c │ │ │ │ ldr r0, [sp, #4] │ │ │ │ ldr.w lr, [r0, #1096] @ 0x448 │ │ │ │ b.n 3b072a │ │ │ │ ldr r0, [pc, #24] @ (3b07c0 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3b06f6 │ │ │ │ nop │ │ │ │ strh r4, [r6, #46] @ 0x2e │ │ │ │ lsls r1, r4, #3 │ │ │ │ - b.n 3b0224 │ │ │ │ + b.n 3b0254 │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb8f2 │ │ │ │ + cbnz r2, 3b07c6 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #120] @ (3b084c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -445529,15 +445532,15 @@ │ │ │ │ movs r3, #25 │ │ │ │ ldr r1, [pc, #120] @ (3b0854 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r0, #936 @ 0x3a8 │ │ │ │ add.w r5, r4, #1080 @ 0x438 │ │ │ │ blx 28d48c │ │ │ │ add.w r1, r4, #1016 @ 0x3f8 │ │ │ │ @@ -445561,19 +445564,19 @@ │ │ │ │ bne.n 3b081c │ │ │ │ mov r0, r4 │ │ │ │ str.w r2, [r4, #1084] @ 0x43c │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 3b046c │ │ │ │ nop │ │ │ │ - b.n 3b0078 │ │ │ │ + b.n 3b00a8 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - @ instruction: 0xb8a6 │ │ │ │ + @ instruction: 0xb8be │ │ │ │ lsls r1, r2, #1 │ │ │ │ - @ instruction: 0xb8b2 │ │ │ │ + @ instruction: 0xb8ca │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #416] @ 3b0a08 │ │ │ │ subs.w r1, r2, #256 @ 0x100 │ │ │ │ @@ -445704,33 +445707,33 @@ │ │ │ │ ldr r3, [pc, #40] @ (3b0a0c ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #21 │ │ │ │ bpl.w 3b08c6 │ │ │ │ ldr r0, [pc, #32] @ (3b0a10 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3b08c6 │ │ │ │ ldr r0, [pc, #24] @ (3b0a14 ) │ │ │ │ mov r1, r2 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ nop │ │ │ │ strh r0, [r1, #30] │ │ │ │ lsls r1, r4, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb6c8 │ │ │ │ + @ instruction: 0xb6e0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - @ instruction: 0xb6dc │ │ │ │ + @ instruction: 0xb6f4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (3b0a20 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ add r6, pc, #696 @ (adr r6, 3b0cdc ) │ │ │ │ lsls r7, r1, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -445738,37 +445741,37 @@ │ │ │ │ ldr r2, [pc, #60] @ (3b0a78 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (3b0a7c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r1, [pc, #48] @ (3b0a80 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 72f324 │ │ │ │ + bl 72f32c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #40] @ (3b0a84 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - b.n 3b0e54 │ │ │ │ + b.n 3b0e84 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldrb r4, [r5, #21] │ │ │ │ + ldrb r4, [r0, #22] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldmia r1, {r1, r2, r3, r7} │ │ │ │ + ldmia r1, {r1, r2, r5, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsls r5, r4, #23 │ │ │ │ movs r0, r0 │ │ │ │ add r6, pc, #440 @ (adr r6, 3b0c40 ) │ │ │ │ lsls r7, r1, #3 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -445942,40 +445945,40 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #48] @ (3b0c94 ) │ │ │ │ ldr r0, [pc, #48] @ (3b0c98 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3b0ac2 │ │ │ │ ldr r3, [pc, #40] @ (3b0c9c ) │ │ │ │ movw r2, #574 @ 0x23e │ │ │ │ ldr r1, [pc, #36] @ (3b0ca0 ) │ │ │ │ ldr r0, [pc, #40] @ (3b0ca4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ strh r2, [r2, #12] │ │ │ │ lsls r1, r4, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3b0dc8 │ │ │ │ + b.n 3b0df8 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - svc 198 @ 0xc6 │ │ │ │ + svc 222 @ 0xde │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldr r2, [sp, #416] @ 0x1a0 │ │ │ │ + ldr r2, [sp, #512] @ 0x200 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - svc 176 @ 0xb0 │ │ │ │ + svc 200 @ 0xc8 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - str r2, [r0, #72] @ 0x48 │ │ │ │ + str r2, [r3, #72] @ 0x48 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - add r0, sp, #88 @ 0x58 │ │ │ │ + add r0, sp, #184 @ 0xb8 │ │ │ │ lsls r0, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb.w r1, [r0, #946] @ 0x3b2 │ │ │ │ mov r4, r0 │ │ │ │ @@ -445989,15 +445992,15 @@ │ │ │ │ subs r3, #32 │ │ │ │ lsl.w r2, r0, r2 │ │ │ │ orrs r1, r2 │ │ │ │ lsr.w r3, r0, r3 │ │ │ │ orrs r1, r3 │ │ │ │ and.w r1, r1, #1 │ │ │ │ ldr.w r0, [r4, #924] @ 0x39c │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldrd r0, r1, [r4, #936] @ 0x3a8 │ │ │ │ ldrd r3, r2, [r4, #928] @ 0x3a0 │ │ │ │ ands r2, r1 │ │ │ │ ands r3, r0 │ │ │ │ orrs r3, r2 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ @@ -446006,15 +446009,15 @@ │ │ │ │ ldrb.w r3, [r4, #945] @ 0x3b1 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ ldr.w r0, [r4, #920] @ 0x398 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ ldrb.w r1, [r0, #944] @ 0x3b0 │ │ │ │ sub.w r2, r3, #97 @ 0x61 │ │ │ │ subs r3, #64 @ 0x40 │ │ │ │ adds r2, #1 │ │ │ │ itt lt │ │ │ │ lsrlt r1, r3 │ │ │ │ andlt.w r1, r1, #1 │ │ │ │ @@ -446025,19 +446028,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (3b0d50 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - udf #242 @ 0xf2 │ │ │ │ + svc 10 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - str r4, [r0, #60] @ 0x3c │ │ │ │ + str r4, [r3, #60] @ 0x3c │ │ │ │ lsls r0, r2, #1 │ │ │ │ - str r0, [r3, #60] @ 0x3c │ │ │ │ + str r0, [r6, #60] @ 0x3c │ │ │ │ lsls r0, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #132] @ (3b0dec ) │ │ │ │ @@ -446075,15 +446078,15 @@ │ │ │ │ ldr.w r0, [r0, ip] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 3b0d88 │ │ │ │ ldr r0, [pc, #52] @ (3b0dfc ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldrb.w r2, [r5, #944] @ 0x3b0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 3b0d8c │ │ │ │ ldr r3, [pc, #36] @ (3b0e00 ) │ │ │ │ movs r2, #71 @ 0x47 │ │ │ │ ldr r1, [pc, #36] @ (3b0e04 ) │ │ │ │ ldr r0, [pc, #40] @ (3b0e08 ) │ │ │ │ @@ -446096,21 +446099,21 @@ │ │ │ │ lsls r1, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r4, #31 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - cbz r2, 3b0e6c │ │ │ │ + cbz r2, 3b0e72 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - udf #76 @ 0x4c │ │ │ │ + udf #100 @ 0x64 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - cbz r6, 3b0e62 │ │ │ │ + cbz r6, 3b0e68 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cbz r2, 3b0e6c │ │ │ │ + cbz r2, 3b0e72 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #160] @ (3b0ec0 ) │ │ │ │ @@ -446160,15 +446163,15 @@ │ │ │ │ ldr r0, [r0, r6] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 3b0e36 │ │ │ │ ldr r0, [pc, #52] @ (3b0ed0 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldrd ip, r1, [r4, #928] @ 0x3a0 │ │ │ │ b.n 3b0e3a │ │ │ │ ldr r3, [pc, #36] @ (3b0ed4 ) │ │ │ │ movs r2, #61 @ 0x3d │ │ │ │ ldr r1, [pc, #36] @ (3b0ed8 ) │ │ │ │ ldr r0, [pc, #40] @ (3b0edc ) │ │ │ │ @@ -446181,21 +446184,21 @@ │ │ │ │ lsls r1, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r0, [r3, r7] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - cbz r6, 3b0f1c │ │ │ │ + cbz r6, 3b0f22 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ble.n 3b0fc8 │ │ │ │ + ble.n 3b0df8 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - uxth r2, r3 │ │ │ │ + uxth r2, r6 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - uxtb r2, r6 │ │ │ │ + cbz r2, 3b0f22 │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr r1, [pc, #324] @ (3b1028 ) │ │ │ │ subs.w ip, r2, #12 │ │ │ │ push {r4, r5, lr} │ │ │ │ add r1, pc │ │ │ │ mov r5, r1 │ │ │ │ sbc.w r1, r3, #0 │ │ │ │ @@ -446292,23 +446295,23 @@ │ │ │ │ b.n 3b0ca8 │ │ │ │ ldr r1, [pc, #24] @ (3b1030 ) │ │ │ │ ldr r0, [pc, #28] @ (3b1034 ) │ │ │ │ add r1, pc │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ adds r1, #148 @ 0x94 │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ nop │ │ │ │ ldrb r4, [r2, #21] │ │ │ │ lsls r1, r4, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 3b105c │ │ │ │ + bgt.n 3b108c │ │ │ │ lsls r4, r4, #1 │ │ │ │ - str r6, [sp, #712] @ 0x2c8 │ │ │ │ + str r6, [sp, #808] @ 0x328 │ │ │ │ lsls r0, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 3b1098 │ │ │ │ sub sp, #12 │ │ │ │ @@ -446316,15 +446319,15 @@ │ │ │ │ movs r3, #15 │ │ │ │ ldr r1, [pc, #76] @ (3b10a0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #168 @ 0xa8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ vldr d7, [pc, #40] @ 3b1090 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r0, #945] @ 0x3b1 │ │ │ │ strh.w r3, [r0, #946] @ 0x3b2 │ │ │ │ vstr d7, [r0, #936] @ 0x3a8 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ @@ -446333,19 +446336,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - blt.n 3b1050 │ │ │ │ + blt.n 3b1080 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - cbz r4, 3b10c6 │ │ │ │ + cbz r4, 3b10cc │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cbz r2, 3b10d2 │ │ │ │ + cbz r2, 3b10d8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #232] @ (3b11a0 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -446355,15 +446358,15 @@ │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r5, #168 @ 0xa8 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #216] @ (3b11ac ) │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ movs r7, #0 │ │ │ │ mov.w r6, #512 @ 0x200 │ │ │ │ strd r6, r7, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ @@ -446381,91 +446384,91 @@ │ │ │ │ bl 52bba8 │ │ │ │ ldr r5, [pc, #180] @ (3b11bc ) │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add r8, pc │ │ │ │ add.w r1, r4, #752 @ 0x2f0 │ │ │ │ add r5, pc │ │ │ │ bl 3394f4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movs r3, #64 @ 0x40 │ │ │ │ ldr r1, [pc, #136] @ (3b11c0 ) │ │ │ │ mov r2, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #132] @ (3b11c4 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ bl 32b4a8 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ movs r3, #8 │ │ │ │ ldr r1, [pc, #108] @ (3b11c8 ) │ │ │ │ mov r2, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #108] @ (3b11cc ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ bl 32b4a8 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r1, r4, #920 @ 0x398 │ │ │ │ bl 339444 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r1, r4, #924 @ 0x39c │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 339444 │ │ │ │ nop │ │ │ │ - cbz r6, 3b11b8 │ │ │ │ + cbz r6, 3b11be │ │ │ │ lsls r1, r2, #1 │ │ │ │ - blt.n 3b1280 │ │ │ │ + blt.n 3b10b0 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - cbz r4, 3b11b6 │ │ │ │ + cbz r4, 3b11bc │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr r7, [sp, #920] @ 0x398 │ │ │ │ lsls r7, r1, #3 │ │ │ │ - movs r4, #170 @ 0xaa │ │ │ │ + movs r4, #194 @ 0xc2 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - movs r4, #188 @ 0xbc │ │ │ │ + movs r4, #212 @ 0xd4 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - strb r4, [r2, #26] │ │ │ │ + strb r4, [r5, #26] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - stmia r2!, {r1, r2, r4, r5, r7} │ │ │ │ + stmia r2!, {r1, r2, r3, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ stc2l 15, cr15, [fp], {255} @ 0xff │ │ │ │ - sub sp, #384 @ 0x180 │ │ │ │ + sub sp, #480 @ 0x1e0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ @ instruction: 0xfbf1ffff │ │ │ │ - sub sp, #280 @ 0x118 │ │ │ │ + sub sp, #376 @ 0x178 │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (3b11d8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ ldr r7, [sp, #616] @ 0x268 │ │ │ │ lsls r7, r1, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -446473,37 +446476,37 @@ │ │ │ │ ldr r2, [pc, #60] @ (3b1230 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (3b1234 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r1, [pc, #48] @ (3b1238 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 72f324 │ │ │ │ + bl 72f32c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #40] @ (3b123c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - blt.n 3b1234 │ │ │ │ + blt.n 3b1264 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - strb r4, [r6, #22] │ │ │ │ + strb r4, [r1, #23] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - stmia r1!, {r1, r2, r4, r6, r7} │ │ │ │ + stmia r1!, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsls r5, r3, #15 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [sp, #360] @ 0x168 │ │ │ │ lsls r7, r1, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -446606,39 +446609,39 @@ │ │ │ │ lsls r1, r1, #21 │ │ │ │ bpl.n 3b128e │ │ │ │ ldr r1, [pc, #64] @ (3b139c ) │ │ │ │ ldr r0, [pc, #68] @ (3b13a0 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #40 @ 0x28 │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3b128e │ │ │ │ subs.w r1, r2, #96 @ 0x60 │ │ │ │ sbc.w lr, r3, #0 │ │ │ │ cmp r1, #16 │ │ │ │ sbcs.w r4, lr, #0 │ │ │ │ bcs.n 3b12f2 │ │ │ │ lsrs r3, r1, #2 │ │ │ │ orr.w r3, r3, lr, lsl #30 │ │ │ │ add.w r3, r3, #268 @ 0x10c │ │ │ │ ldr.w r0, [r0, r3, lsl #2] │ │ │ │ b.n 3b127a │ │ │ │ ldrb r4, [r4, #7] │ │ │ │ lsls r1, r4, #3 │ │ │ │ - bge.n 3b13ec │ │ │ │ + bge.n 3b141c │ │ │ │ lsls r4, r4, #1 │ │ │ │ - add r7, sp, #704 @ 0x2c0 │ │ │ │ - lsls r1, r2, #1 │ │ │ │ add r7, sp, #800 @ 0x320 │ │ │ │ lsls r1, r2, #1 │ │ │ │ + add r7, sp, #896 @ 0x380 │ │ │ │ + lsls r1, r2, #1 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 3b12d8 │ │ │ │ + bls.n 3b1308 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - add r7, sp, #520 @ 0x208 │ │ │ │ + add r7, sp, #616 @ 0x268 │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #312] @ (3b14f0 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -446648,25 +446651,25 @@ │ │ │ │ add r7, pc │ │ │ │ add r6, pc │ │ │ │ mov r8, r0 │ │ │ │ add.w r1, r6, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #296] @ (3b14fc ) │ │ │ │ ldr r1, [pc, #296] @ (3b1500 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r3, r6, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r8 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ vldr d7, [pc, #252] @ 3b14e8 │ │ │ │ ldr r2, [pc, #276] @ (3b1504 ) │ │ │ │ mov r4, r0 │ │ │ │ str r7, [sp, #0] │ │ │ │ add.w r7, r5, #752 @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -446680,15 +446683,15 @@ │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ adds r6, #88 @ 0x58 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r6, #4 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r1, r7 │ │ │ │ bl 3394f4 │ │ │ │ ldr r3, [pc, #232] @ (3b1510 ) │ │ │ │ ldr r1, [pc, #232] @ (3b1514 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ @@ -446752,126 +446755,126 @@ │ │ │ │ bl 32b598 │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r5, #1032 @ 0x408 │ │ │ │ str r5, [sp, #8] │ │ │ │ strd r1, r4, [sp] │ │ │ │ - bl 88e758 │ │ │ │ + bl 88e760 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #408 @ 0x198 │ │ │ │ + add r7, sp, #504 @ 0x1f8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bls.n 3b1568 │ │ │ │ + bls.n 3b1598 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - add r7, sp, #224 @ 0xe0 │ │ │ │ + add r7, sp, #320 @ 0x140 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strb r0, [r2, #15] │ │ │ │ + strb r0, [r5, #15] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ite │ │ │ │ - lsl r1, r2, #1 │ │ │ │ - ldral r5, [sp, #464] @ 0x1d0 │ │ │ │ + stmia r0!, {r2, r3} │ │ │ │ + lsls r1, r2, #1 │ │ │ │ + ldr r5, [sp, #464] @ 0x1d0 │ │ │ │ lsls r7, r1, #3 │ │ │ │ - movs r1, #136 @ 0x88 │ │ │ │ + movs r1, #160 @ 0xa0 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - movs r1, #156 @ 0x9c │ │ │ │ + movs r1, #180 @ 0xb4 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - add r7, sp, #24 │ │ │ │ + add r7, sp, #120 @ 0x78 │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsls r5, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #0 │ │ │ │ + add r7, sp, #96 @ 0x60 │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsls r3, r3, #27 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #1000 @ 0x3e8 │ │ │ │ + add r7, sp, #72 @ 0x48 │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsls r5, r6, #25 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #976 @ 0x3d0 │ │ │ │ + add r7, sp, #48 @ 0x30 │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsls r3, r7, #22 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #672 @ 0x2a0 │ │ │ │ + add r5, sp, #768 @ 0x300 │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsls r3, r4, #16 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #856 @ 0x358 │ │ │ │ + add r6, sp, #952 @ 0x3b8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsls r5, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ - vshr.u16 q0, q4, #14 │ │ │ │ - add r6, sp, #720 @ 0x2d0 │ │ │ │ + vshr.u32 q0, q4, #22 │ │ │ │ + add r6, sp, #816 @ 0x330 │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsls r3, r6, #14 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w r3, [r0, #1064] @ 0x428 │ │ │ │ bics.w r3, r3, #4026531840 @ 0xf0000000 │ │ │ │ beq.n 3b15c6 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 88eba8 │ │ │ │ + bl 88ebb0 │ │ │ │ mov r9, r0 │ │ │ │ mov.w r3, #51712 @ 0xca00 │ │ │ │ movt r3, #15258 @ 0x3b9a │ │ │ │ ldr.w r0, [r5, #1064] @ 0x428 │ │ │ │ movs r4, #0 │ │ │ │ mov r2, r4 │ │ │ │ mov r8, r1 │ │ │ │ bic.w r0, r0, #4026531840 @ 0xf0000000 │ │ │ │ mov r1, r4 │ │ │ │ umull r6, r0, r0, r3 │ │ │ │ umlal r0, r2, r4, r3 │ │ │ │ mov.w r2, #61440 @ 0xf000 │ │ │ │ movt r2, #585 @ 0x249 │ │ │ │ movs r3, #0 │ │ │ │ - bl 8a8398 │ │ │ │ + bl 8a83a0 │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r6 │ │ │ │ mov.w r2, #61440 @ 0xf000 │ │ │ │ movt r2, #585 @ 0x249 │ │ │ │ - bl 8a8398 │ │ │ │ + bl 8a83a0 │ │ │ │ adds.w r2, r9, r0 │ │ │ │ adc.w r3, r7, r8 │ │ │ │ add.w r0, r5, #1032 @ 0x408 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 88ead4 │ │ │ │ + b.w 88eadc │ │ │ │ ldr r3, [pc, #20] @ (3b15dc ) │ │ │ │ movs r2, #201 @ 0xc9 │ │ │ │ ldr r1, [pc, #20] @ (3b15e0 ) │ │ │ │ ldr r0, [pc, #20] @ (3b15e4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bvc.n 3b1634 │ │ │ │ + bvc.n 3b1664 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - add r4, sp, #688 @ 0x2b0 │ │ │ │ + add r4, sp, #784 @ 0x310 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r5, sp, #592 @ 0x250 │ │ │ │ + add r5, sp, #688 @ 0x2b0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #96] @ (3b1658 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -446879,20 +446882,20 @@ │ │ │ │ movs r3, #27 │ │ │ │ ldr r1, [pc, #96] @ (3b1660 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r4, r0 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r0, #1032 @ 0x408 │ │ │ │ strh.w r1, [r4, #984] @ 0x3d8 │ │ │ │ - bl 88e7ec │ │ │ │ + bl 88e7f4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ add.w r0, r4, #920 @ 0x398 │ │ │ │ strb.w r1, [r4, #1068] @ 0x42c │ │ │ │ str.w r1, [r4, #1064] @ 0x428 │ │ │ │ str.w r1, [r4, #988] @ 0x3dc │ │ │ │ str.w r1, [r4, #1004] @ 0x3ec │ │ │ │ @@ -446901,19 +446904,19 @@ │ │ │ │ str.w r1, [r4, #996] @ 0x3e4 │ │ │ │ str.w r1, [r4, #1012] @ 0x3f4 │ │ │ │ str.w r1, [r4, #1000] @ 0x3e8 │ │ │ │ str.w r1, [r4, #1016] @ 0x3f8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 28d488 │ │ │ │ - bvs.n 3b164c │ │ │ │ + bvc.n 3b167c │ │ │ │ lsls r4, r4, #1 │ │ │ │ - add r4, sp, #1016 @ 0x3f8 │ │ │ │ + add r5, sp, #88 @ 0x58 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r5, sp, #120 @ 0x78 │ │ │ │ + add r5, sp, #216 @ 0xd8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ add.w r4, r0, #1072 @ 0x430 │ │ │ │ movs r3, #0 │ │ │ │ @@ -446969,21 +446972,21 @@ │ │ │ │ addw r4, r0, #1068 @ 0x42c │ │ │ │ addw r5, r0, #1084 @ 0x43c │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ ldr.w r1, [r4, #4]! │ │ │ │ subs r1, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ subs r1, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ cmp r5, r4 │ │ │ │ bne.n 3b1720 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -447071,31 +447074,31 @@ │ │ │ │ ldr r0, [pc, #44] @ (3b1864 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #144 @ 0x90 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bmi.n 3b181c │ │ │ │ + bpl.n 3b184c │ │ │ │ lsls r4, r4, #1 │ │ │ │ - add r2, sp, #432 @ 0x1b0 │ │ │ │ + add r2, sp, #528 @ 0x210 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r3, sp, #816 @ 0x330 │ │ │ │ + add r3, sp, #912 @ 0x390 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bmi.n 3b1800 │ │ │ │ + bmi.n 3b1830 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - add r2, sp, #352 @ 0x160 │ │ │ │ + add r2, sp, #448 @ 0x1c0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r3, sp, #592 @ 0x250 │ │ │ │ + add r3, sp, #688 @ 0x2b0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bmi.n 3b17e4 │ │ │ │ + bmi.n 3b1814 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - add r2, sp, #272 @ 0x110 │ │ │ │ + add r2, sp, #368 @ 0x170 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r3, sp, #368 @ 0x170 │ │ │ │ + add r3, sp, #464 @ 0x1d0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ @@ -447161,15 +447164,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 3b1664 │ │ │ │ str.w r1, [r4, #1064] @ 0x428 │ │ │ │ lsls r3, r1, #3 │ │ │ │ bmi.n 3b191c │ │ │ │ add.w r0, r4, #1032 @ 0x408 │ │ │ │ - bl 88e7ec │ │ │ │ + bl 88e7f4 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 3b1664 │ │ │ │ and.w r3, r1, #3 │ │ │ │ ubfx r1, r1, #2, #2 │ │ │ │ strb.w r3, [r4, #984] @ 0x3d8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -447224,15 +447227,15 @@ │ │ │ │ ldr r1, [pc, #60] @ (3b1a1c ) │ │ │ │ ldr r0, [pc, #64] @ (3b1a20 ) │ │ │ │ add r1, pc │ │ │ │ str.w lr, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ adds r1, #168 @ 0xa8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ subs.w r0, r2, #128 @ 0x80 │ │ │ │ sbc.w r5, r3, #0 │ │ │ │ cmp r0, #64 @ 0x40 │ │ │ │ sbcs.w r5, r5, #0 │ │ │ │ bcs.n 3b199c │ │ │ │ bic.w r3, r0, #3 │ │ │ │ add r3, r4 │ │ │ │ @@ -447240,17 +447243,17 @@ │ │ │ │ orrs r2, r1 │ │ │ │ str.w r2, [r3, #920] @ 0x398 │ │ │ │ b.n 3b18f0 │ │ │ │ strb r0, [r7, #13] │ │ │ │ lsls r1, r4, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 3b1a50 │ │ │ │ + bcc.n 3b1a80 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - add r2, sp, #152 @ 0x98 │ │ │ │ + add r2, sp, #248 @ 0xf8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ cmp r1, #3 │ │ │ │ bhi.n 3b1a56 │ │ │ │ @@ -447271,19 +447274,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (3b1a74 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bcs.n 3b19a4 │ │ │ │ + bcs.n 3b19d4 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - add r0, sp, #112 @ 0x70 │ │ │ │ + add r0, sp, #208 @ 0xd0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r1, sp, #848 @ 0x350 │ │ │ │ + add r1, sp, #944 @ 0x3b0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ cmp r1, #3 │ │ │ │ bhi.n 3b1aac │ │ │ │ @@ -447303,19 +447306,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (3b1ac4 ) │ │ │ │ ldr r0, [pc, #20] @ (3b1ac8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ - bcs.n 3b1b4c │ │ │ │ + bcs.n 3b1b7c │ │ │ │ lsls r4, r4, #1 │ │ │ │ - add r7, pc, #792 @ (adr r7, 3b1de0 ) │ │ │ │ + add r7, pc, #888 @ (adr r7, 3b1e40 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r1, sp, #504 @ 0x1f8 │ │ │ │ + add r1, sp, #600 @ 0x258 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ cmp r1, #3 │ │ │ │ bhi.n 3b1afe │ │ │ │ @@ -447336,19 +447339,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (3b1b1c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bne.n 3b1afc │ │ │ │ + bcs.n 3b1b2c │ │ │ │ lsls r4, r4, #1 │ │ │ │ - add r7, pc, #464 @ (adr r7, 3b1cec ) │ │ │ │ + add r7, pc, #560 @ (adr r7, 3b1d4c ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r1, sp, #176 @ 0xb0 │ │ │ │ + add r1, sp, #272 @ 0x110 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ cmp r1, #3 │ │ │ │ bhi.n 3b1b52 │ │ │ │ @@ -447369,25 +447372,25 @@ │ │ │ │ ldr r0, [pc, #20] @ (3b1b70 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r0, pc │ │ │ │ blx 28bb98 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bne.n 3b1aa8 │ │ │ │ + bne.n 3b1ad8 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - add r7, pc, #128 @ (adr r7, 3b1bf0 ) │ │ │ │ + add r7, pc, #224 @ (adr r7, 3b1c50 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r0, sp, #864 @ 0x360 │ │ │ │ + add r0, sp, #960 @ 0x3c0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (3b1b80 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ str r6, [sp, #600] @ 0x258 │ │ │ │ lsls r7, r1, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -447395,32 +447398,32 @@ │ │ │ │ ldr r2, [pc, #48] @ (3b1bcc ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (3b1bd0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [pc, #36] @ (3b1bd4 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - bcs.n 3b1c40 │ │ │ │ + bcs.n 3b1c70 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldr r4, [r1, #64] @ 0x40 │ │ │ │ + ldr r4, [r4, #64] @ 0x40 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - @ instruction: 0xb82e │ │ │ │ + @ instruction: 0xb846 │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsls r3, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -447433,27 +447436,27 @@ │ │ │ │ add.w r1, r3, #16 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #40] @ (3b1c24 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r0, r0, #920 @ 0x398 │ │ │ │ add r1, pc │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r1, r5 │ │ │ │ bl 32b6d4 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ nop │ │ │ │ - bne.n 3b1bf4 │ │ │ │ + bcs.n 3b1c24 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldr r2, [r6, #56] @ 0x38 │ │ │ │ + ldr r2, [r1, #60] @ 0x3c │ │ │ │ lsls r7, r1, #1 │ │ │ │ - @ instruction: 0xb7d2 │ │ │ │ + @ instruction: 0xb7ea │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #160] @ (3b1cd8 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -447462,26 +447465,26 @@ │ │ │ │ ldr r1, [pc, #160] @ (3b1ce0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r1, r4, #40 @ 0x28 │ │ │ │ ldr r2, [pc, #140] @ (3b1ce4 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #18 │ │ │ │ ldr r1, [pc, #136] @ (3b1ce8 ) │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #16 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ vldr d7, [pc, #96] @ 3b1cd0 │ │ │ │ ldr r2, [pc, #120] @ (3b1cec ) │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ vstr d7, [sp] │ │ │ │ add r2, pc │ │ │ │ @@ -447494,56 +447497,56 @@ │ │ │ │ ldr r1, [pc, #96] @ (3b1cf4 ) │ │ │ │ mov r0, r6 │ │ │ │ add.w r2, r5, #920 @ 0x398 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #16536 @ 0x4098 │ │ │ │ - bl 73550c │ │ │ │ + bl 735514 │ │ │ │ ldr r2, [pc, #80] @ (3b1cf8 ) │ │ │ │ ldr r1, [pc, #80] @ (3b1cfc ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ add.w r0, r5, #920 @ 0x398 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [pc, #68] @ (3b1d00 ) │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 72dacc │ │ │ │ + b.w 72dad4 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ movs r0, #0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 3b1c0c │ │ │ │ + bne.n 3b1c3c │ │ │ │ lsls r4, r4, #1 │ │ │ │ - adds r2, r2, r5 │ │ │ │ + adds r2, r5, r5 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - adds r6, r4, r5 │ │ │ │ + adds r6, r7, r5 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - add r0, sp, #448 @ 0x1c0 │ │ │ │ + add r0, sp, #544 @ 0x220 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - udf #76 @ 0x4c │ │ │ │ + udf #100 @ 0x64 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - add r0, sp, #472 @ 0x1d8 │ │ │ │ + add r0, sp, #568 @ 0x238 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ble.n 3b1c2c │ │ │ │ + ble.n 3b1c5c │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldrb r6, [r3, #2] │ │ │ │ + ldrb r6, [r6, #2] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r0, [r0, #48] @ 0x30 │ │ │ │ + ldr r0, [r3, #48] @ 0x30 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - @ instruction: 0xb722 │ │ │ │ + @ instruction: 0xb73a │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ble.n 3b1c28 │ │ │ │ + ble.n 3b1c58 │ │ │ │ lsls r0, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #224] @ (3b1df8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -447555,54 +447558,54 @@ │ │ │ │ movs r3, #19 │ │ │ │ add r4, pc │ │ │ │ mov r2, r7 │ │ │ │ add.w r8, r4, #24 │ │ │ │ mov r1, r6 │ │ │ │ str.w r8, [sp] │ │ │ │ mov r9, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #200] @ (3b1e04 ) │ │ │ │ ldr r1, [pc, #204] @ (3b1e08 ) │ │ │ │ add.w r3, r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #18 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r2, [pc, #184] @ (3b1e0c ) │ │ │ │ ldr r1, [pc, #188] @ (3b1e10 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r4, #16 │ │ │ │ add.w r0, r0, #920 @ 0x398 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [pc, #168] @ (3b1e14 ) │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ - bl 72dacc │ │ │ │ + bl 72dad4 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r5, #920 @ 0x398 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r1, sl │ │ │ │ bl 3397a4 │ │ │ │ cbz r0, 3b1de2 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r5, #920 @ 0x398 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, fp │ │ │ │ bl 339494 │ │ │ │ ldr r1, [pc, #108] @ (3b1e18 ) │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ mov r0, r9 │ │ │ │ @@ -447628,29 +447631,29 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - adds r2, r7, r1 │ │ │ │ + adds r2, r2, r2 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - adds r0, r2, r2 │ │ │ │ + adds r0, r5, r2 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - beq.n 3b1d6c │ │ │ │ + beq.n 3b1d9c │ │ │ │ lsls r4, r4, #1 │ │ │ │ - add r7, pc, #576 @ (adr r7, 3b2048 ) │ │ │ │ + add r7, pc, #672 @ (adr r7, 3b20a8 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ble.n 3b1ee4 │ │ │ │ + ble.n 3b1d14 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldr r4, [r2, #36] @ 0x24 │ │ │ │ + ldr r4, [r5, #36] @ 0x24 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - @ instruction: 0xb67a │ │ │ │ + @ instruction: 0xb692 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bgt.n 3b1df0 │ │ │ │ + ble.n 3b1e20 │ │ │ │ lsls r0, r2, #1 │ │ │ │ mcr2 15, 1, pc, cr7, cr15, {7} @ │ │ │ │ lsrs r2, r2, #2 │ │ │ │ lsrs r1, r3, #2 │ │ │ │ orr.w r2, r2, r3, lsl #30 │ │ │ │ cmp r2, #8 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ @@ -447661,15 +447664,15 @@ │ │ │ │ ldrcc.w r0, [r0, r2, lsl #2] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (3b1e48 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ str r4, [sp, #8] │ │ │ │ lsls r7, r1, #3 │ │ │ │ push {lr} │ │ │ │ mov ip, r0 │ │ │ │ ldr.w lr, [r0, #964] @ 0x3c4 │ │ │ │ ldr.w r1, [r0, #936] @ 0x3a8 │ │ │ │ tst.w lr, #2 │ │ │ │ @@ -447694,15 +447697,15 @@ │ │ │ │ str.w r3, [ip, #960] @ 0x3c0 │ │ │ │ cmp r1, #0 │ │ │ │ ite eq │ │ │ │ moveq r1, #0 │ │ │ │ andne.w r1, lr, #1 │ │ │ │ ldr.w r0, [ip, #928] @ 0x3a0 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 73058c │ │ │ │ + b.w 730594 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ b.n 3b1e90 │ │ │ │ movs r3, #0 │ │ │ │ b.n 3b1e90 │ │ │ │ lsrs r2, r2, #2 │ │ │ │ lsrs r1, r3, #2 │ │ │ │ orr.w r2, r2, r3, lsl #30 │ │ │ │ @@ -447776,30 +447779,30 @@ │ │ │ │ ldr r2, [pc, #44] @ (3b1fbc ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #44] @ (3b1fc0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [pc, #32] @ (3b1fc4 ) │ │ │ │ ldr r1, [pc, #36] @ (3b1fc8 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72dfb4 │ │ │ │ + b.w 72dfbc │ │ │ │ nop │ │ │ │ - ldmia r6, {r1, r2, r3, r4, r5, r6} │ │ │ │ + ldmia r6!, {r1, r2, r4, r7} │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldr r0, [r3, #0] │ │ │ │ + ldr r0, [r6, #0] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - push {r1, r3, r4, r5} │ │ │ │ + push {r1, r4, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ movs r3, r4 │ │ │ │ movs r0, r0 │ │ │ │ b.n 3b1e20 │ │ │ │ lsls r5, r3, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -447815,15 +447818,15 @@ │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ add r6, pc │ │ │ │ mov r1, r4 │ │ │ │ add.w r2, r6, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ mov r7, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr.w r1, [r0, #752] @ 0x2f0 │ │ │ │ cbz r1, 3b2042 │ │ │ │ ldr r2, [pc, #112] @ (3b2078 ) │ │ │ │ cmp r1, #2 │ │ │ │ mov r3, r0 │ │ │ │ it eq │ │ │ │ moveq r0, #48 @ 0x30 │ │ │ │ @@ -447850,32 +447853,32 @@ │ │ │ │ ldr r4, [pc, #56] @ (3b207c ) │ │ │ │ add.w r3, r6, #28 │ │ │ │ movs r2, #201 @ 0xc9 │ │ │ │ mov r1, r5 │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - add r5, pc, #152 @ (adr r5, 3b2108 ) │ │ │ │ + add r5, pc, #248 @ (adr r5, 3b2168 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r5, pc, #240 @ (adr r5, 3b2164 ) │ │ │ │ + add r5, pc, #336 @ (adr r5, 3b21c4 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r6!, {r2, r5} │ │ │ │ + ldmia r6!, {r2, r3, r4, r5} │ │ │ │ lsls r4, r4, #1 │ │ │ │ str r2, [sp, #216] @ 0xd8 │ │ │ │ lsls r7, r1, #3 │ │ │ │ - add r4, pc, #928 @ (adr r4, 3b2420 ) │ │ │ │ + add r5, pc, #0 @ (adr r5, 3b2080 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #120] @ (3b2108 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -447884,66 +447887,66 @@ │ │ │ │ ldr r1, [pc, #120] @ (3b2110 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r1, r4, #48 @ 0x30 │ │ │ │ ldr r2, [pc, #100] @ (3b2114 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #96] @ (3b2118 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #92] @ (3b211c ) │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r1, [pc, #88] @ (3b2120 ) │ │ │ │ movs r2, #32 │ │ │ │ add r5, pc │ │ │ │ add r1, pc │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ bl 32b568 │ │ │ │ ldr r2, [pc, #80] @ (3b2124 ) │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r1, r7, #928 @ 0x3a0 │ │ │ │ bl 339444 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add.w r1, r7, #760 @ 0x2f8 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 3394f4 │ │ │ │ - ldmia r5, {r3, r4, r5, r6} │ │ │ │ + ldmia r5!, {r4, r7} │ │ │ │ lsls r4, r4, #1 │ │ │ │ - add r4, pc, #440 @ (adr r4, 3b22c8 ) │ │ │ │ + add r4, pc, #536 @ (adr r4, 3b2328 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r4, pc, #520 @ (adr r4, 3b231c ) │ │ │ │ + add r4, pc, #616 @ (adr r4, 3b237c ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r4, [r6, #108] @ 0x6c │ │ │ │ + str r4, [r1, #112] @ 0x70 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - cbz r0, 3b2162 │ │ │ │ + cbz r0, 3b2168 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - asrs r0, r5, #19 │ │ │ │ + asrs r0, r0, #20 │ │ │ │ lsls r0, r2, #1 │ │ │ │ mrc2 15, 3, pc, cr3, cr15, {7} │ │ │ │ - asrs r0, r0, #19 │ │ │ │ + asrs r0, r3, #19 │ │ │ │ lsls r0, r2, #1 │ │ │ │ │ │ │ │ 003b2128 : │ │ │ │ ldr.w ip, [pc, #68] @ 3b2170 │ │ │ │ ldr r2, [pc, #68] @ (3b2174 ) │ │ │ │ add ip, pc │ │ │ │ ldr r3, [pc, #68] @ (3b2178 ) │ │ │ │ @@ -447968,27 +447971,27 @@ │ │ │ │ ldr r3, [pc, #32] @ (3b2180 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3b2144 │ │ │ │ ldr r0, [pc, #28] @ (3b2184 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 88422c │ │ │ │ + b.w 884234 │ │ │ │ nop │ │ │ │ add r7, sp, #568 @ 0x238 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r2, [r1, #48] @ 0x30 │ │ │ │ lsls r1, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r0, [r4, r5] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #144 @ (adr r4, 3b2218 ) │ │ │ │ + add r4, pc, #240 @ (adr r4, 3b2278 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ │ │ │ │ 003b2188 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -448023,29 +448026,29 @@ │ │ │ │ ldr r3, [pc, #36] @ (3b21f8 ) │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3b21ae │ │ │ │ ldr r0, [pc, #32] @ (3b21fc ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ b.n 3b21ae │ │ │ │ add r7, sp, #128 @ 0x80 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r4, [r3, #40] @ 0x28 │ │ │ │ lsls r1, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ add r7, sp, #40 @ 0x28 │ │ │ │ lsls r2, r6, #3 │ │ │ │ movs r6, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #864 @ (adr r3, 3b2560 ) │ │ │ │ + add r3, pc, #960 @ (adr r3, 3b25c0 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ │ │ │ │ 003b2200 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -448072,41 +448075,41 @@ │ │ │ │ ldr r3, [pc, #36] @ (3b2260 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3b2220 │ │ │ │ ldr r0, [pc, #32] @ (3b2264 ) │ │ │ │ add r0, pc │ │ │ │ - bl 88422c │ │ │ │ + bl 884234 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ b.n 3b2220 │ │ │ │ nop │ │ │ │ ldr r2, [r5, #32] │ │ │ │ lsls r1, r4, #3 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ add r6, sp, #664 @ 0x298 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r7, [pc, #928] @ (3b2600 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #624 @ (adr r3, 3b24d8 ) │ │ │ │ + add r3, pc, #720 @ (adr r3, 3b2538 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (3b228c ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 732a74 │ │ │ │ + bl 732a7c │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ str r0, [sp, #384] @ 0x180 │ │ │ │ lsls r7, r1, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -448114,15 +448117,15 @@ │ │ │ │ ldr r2, [pc, #68] @ (3b22ec ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (3b22f0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r1, [pc, #56] @ (3b22f4 ) │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [pc, #56] @ 3b22f8 │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ orr.w r2, r2, #16 │ │ │ │ ldr r3, [pc, #48] @ (3b22fc ) │ │ │ │ @@ -448132,25 +448135,25 @@ │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ movs r2, #1 │ │ │ │ str.w ip, [r0, #88] @ 0x58 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72dfb4 │ │ │ │ + b.w 72dfbc │ │ │ │ nop │ │ │ │ - ldmia r3, {r1, r2, r3, r5, r7} │ │ │ │ + ldmia r3!, {r1, r2, r6, r7} │ │ │ │ lsls r4, r4, #1 │ │ │ │ - str r0, [r0, #80] @ 0x50 │ │ │ │ + str r0, [r3, #80] @ 0x50 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - cbz r2, 3b22fc │ │ │ │ + cbz r2, 3b2302 │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsls r5, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #280 @ (adr r3, 3b2414 ) │ │ │ │ + add r3, pc, #376 @ (adr r3, 3b2474 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsls r7, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ b.n 3b1bc8 │ │ │ │ lsls r5, r3, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -448166,34 +448169,34 @@ │ │ │ │ movs r3, #32 │ │ │ │ add r4, pc │ │ │ │ mov sl, r1 │ │ │ │ add.w r2, r4, #16 │ │ │ │ mov r1, r9 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 72efbc │ │ │ │ + bl 72efc4 │ │ │ │ ldr r1, [pc, #156] @ (3b23e0 ) │ │ │ │ mov r2, r5 │ │ │ │ add.w r3, r4, #32 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #20 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #32 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, r9 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr.w r3, [r8, #96] @ 0x60 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ itt lt │ │ │ │ ldrblt.w r3, [r6, #69] @ 0x45 │ │ │ │ strlt.w r3, [r8, #96] @ 0x60 │ │ │ │ ldrb.w r4, [r6, #68] @ 0x44 │ │ │ │ @@ -448201,15 +448204,15 @@ │ │ │ │ ble.n 3b23a4 │ │ │ │ add.w r0, r8, #100 @ 0x64 │ │ │ │ ldr r2, [r6, #72] @ 0x48 │ │ │ │ adds r3, #1 │ │ │ │ movs r1, #2 │ │ │ │ strb.w r3, [r6, #69] @ 0x45 │ │ │ │ mov r3, r8 │ │ │ │ - bl 730630 │ │ │ │ + bl 730638 │ │ │ │ ldr r3, [r5, #92] @ 0x5c │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ bx r3 │ │ │ │ ldr r3, [pc, #60] @ (3b23e4 ) │ │ │ │ @@ -448218,73 +448221,73 @@ │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #60] @ (3b23ec ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ strd r5, r4, [sp] │ │ │ │ - bl 87e6fc │ │ │ │ + bl 87e704 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - strb r4, [r3, #1] │ │ │ │ + strb r4, [r6, #1] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - strb r6, [r6, #1] │ │ │ │ + strb r6, [r1, #2] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldmia r3!, {r1, r4, r5} │ │ │ │ + ldmia r3, {r1, r3, r6} │ │ │ │ lsls r4, r4, #1 │ │ │ │ - add r2, pc, #800 @ (adr r2, 3b2704 ) │ │ │ │ + add r2, pc, #896 @ (adr r2, 3b2764 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r2!, {r1, r3, r5, r7} │ │ │ │ + ldmia r2!, {r1, r6, r7} │ │ │ │ lsls r4, r4, #1 │ │ │ │ - add r2, pc, #528 @ (adr r2, 3b25fc ) │ │ │ │ + add r2, pc, #624 @ (adr r2, 3b265c ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r2, pc, #432 @ (adr r2, 3b25a0 ) │ │ │ │ + add r2, pc, #528 @ (adr r2, 3b2600 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr.w ip, [pc, #60] @ 3b2444 │ │ │ │ ldr r2, [pc, #60] @ (3b2448 ) │ │ │ │ movs r3, #32 │ │ │ │ ldr r1, [pc, #60] @ (3b244c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cbz r3, 3b2430 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldmia r2!, {r3, r6} │ │ │ │ + ldmia r2!, {r5, r6} │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldr r6, [r4, #116] @ 0x74 │ │ │ │ + ldr r6, [r7, #116] @ 0x74 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldr r0, [r0, #120] @ 0x78 │ │ │ │ + ldr r0, [r3, #120] @ 0x78 │ │ │ │ lsls r0, r2, #1 │ │ │ │ │ │ │ │ 003b2450 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -448295,15 +448298,15 @@ │ │ │ │ ldr r1, [pc, #112] @ (3b24dc ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r4, [r0, #44] @ 0x2c │ │ │ │ cbz r4, 3b24bc │ │ │ │ ldr.w r8, [pc, #92] @ 3b24e0 │ │ │ │ adds r5, #16 │ │ │ │ ldr r7, [pc, #88] @ (3b24e4 ) │ │ │ │ add r8, pc │ │ │ │ add r7, pc │ │ │ │ @@ -448311,15 +448314,15 @@ │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cbz r4, 3b24bc │ │ │ │ ldr r0, [r4, #8] │ │ │ │ movs r3, #32 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, r6 │ │ │ │ bne.n 3b2490 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -448331,23 +448334,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - ldmia r1, {r1, r2, r3, r5, r6, r7} │ │ │ │ + ldmia r2, {r1, r2} │ │ │ │ lsls r4, r4, #1 │ │ │ │ - str r4, [r7, #48] @ 0x30 │ │ │ │ + str r4, [r2, #52] @ 0x34 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldrb r0, [r0, #1] │ │ │ │ + ldrb r0, [r3, #1] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [r6, #108] @ 0x6c │ │ │ │ + ldr r2, [r1, #112] @ 0x70 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldr r4, [r1, #112] @ 0x70 │ │ │ │ + ldr r4, [r4, #112] @ 0x70 │ │ │ │ lsls r0, r2, #1 │ │ │ │ │ │ │ │ 003b24e8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -448355,28 +448358,28 @@ │ │ │ │ mov r4, r3 │ │ │ │ mov r3, r2 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #36] @ (3b2528 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 72c6d4 │ │ │ │ + bl 72c6dc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ strb.w r4, [r0, #68] @ 0x44 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - add r1, pc, #48 @ (adr r1, 3b255c ) │ │ │ │ + add r1, pc, #144 @ (adr r1, 3b25bc ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ it cs │ │ │ │ movcs r0, #0 │ │ │ │ @@ -448413,15 +448416,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldrb.w r3, [r0, #2856] @ 0xb28 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3b256a │ │ │ │ b.n 3b2566 │ │ │ │ - ldmia r1, {r1, r4, r5, r6} │ │ │ │ + ldmia r1, {r1, r3, r7} │ │ │ │ lsls r4, r4, #1 │ │ │ │ subs r2, #43 @ 0x2b │ │ │ │ ldr.w ip, [sp] │ │ │ │ sbc.w r3, r3, #0 │ │ │ │ cmp r2, #9 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcs.n 3b25c8 │ │ │ │ @@ -448439,15 +448442,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (3b25e0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 732a74 │ │ │ │ + b.w 732a7c │ │ │ │ ldrh r6, [r4, #44] @ 0x2c │ │ │ │ lsls r7, r1, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #128] @ (3b2674 ) │ │ │ │ @@ -448457,25 +448460,25 @@ │ │ │ │ ldr r1, [pc, #128] @ (3b267c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r2, [pc, #112] @ (3b2680 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #112] @ (3b2684 ) │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ldr r3, [pc, #96] @ (3b2688 ) │ │ │ │ mov.w r2, #1664 @ 0x680 │ │ │ │ movt r2, #5272 @ 0x1498 │ │ │ │ add r3, pc │ │ │ │ str.w r2, [r0, #114] @ 0x72 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ movw r1, #5272 @ 0x1498 │ │ │ │ @@ -448498,29 +448501,29 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldmia r0!, {r2, r3, r4, r5, r7} │ │ │ │ + ldmia r0!, {r2, r4, r6, r7} │ │ │ │ lsls r4, r4, #1 │ │ │ │ - str r2, [r5, #24] │ │ │ │ + str r2, [r0, #28] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - add r5, sp, #824 @ 0x338 │ │ │ │ + add r5, sp, #920 @ 0x398 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - asrs r2, r7, #25 │ │ │ │ + asrs r2, r2, #26 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - add r7, pc, #648 @ (adr r7, 3b2910 ) │ │ │ │ + add r7, pc, #744 @ (adr r7, 3b2970 ) │ │ │ │ lsls r7, r1, #1 │ │ │ │ lsls r3, r4, #10 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r6, #40] @ 0x28 │ │ │ │ lsls r7, r1, #3 │ │ │ │ - add r0, pc, #40 @ (adr r0, 3b26bc ) │ │ │ │ + add r0, pc, #136 @ (adr r0, 3b271c ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ cmp r2, #13 │ │ │ │ mov ip, r0 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcs.n 3b26e2 │ │ │ │ movs r1, #1 │ │ │ │ lsls r1, r2 │ │ │ │ @@ -448617,21 +448620,21 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r2, #132 @ 0x84 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ b.n 3b2750 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #100 @ 0x64 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 3b2746 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -448647,25 +448650,25 @@ │ │ │ │ lsrs r6, r4, #8 │ │ │ │ orr.w r6, r6, r3, lsl #24 │ │ │ │ mov r1, r6 │ │ │ │ bl 3b2450 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3b286c │ │ │ │ mov r7, r0 │ │ │ │ - bl 733118 │ │ │ │ + bl 733120 │ │ │ │ ldr r3, [pc, #200] @ (3b28c8 ) │ │ │ │ ldr r2, [pc, #204] @ (3b28cc ) │ │ │ │ ldr r1, [pc, #204] @ (3b28d0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ - bl 732fd8 │ │ │ │ + bl 732fe0 │ │ │ │ ubfx r3, r4, #6, #2 │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 3b28a8 │ │ │ │ cmp r3, #3 │ │ │ │ bne.n 3b2898 │ │ │ │ and.w r3, r4, #63 @ 0x3f │ │ │ │ @@ -448726,23 +448729,23 @@ │ │ │ │ and.w r1, r4, #63 @ 0x3f │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ b.n 3b286e │ │ │ │ add.w r0, r7, r0, lsl #5 │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r0, #100 @ 0x64 │ │ │ │ - bl 73058c │ │ │ │ + bl 730594 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 3b2860 │ │ │ │ - stmia r6!, {r1, r2, r4, r5, r7} │ │ │ │ + stmia r6!, {r1, r2, r3, r6, r7} │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldr r6, [r6, #52] @ 0x34 │ │ │ │ - lsls r0, r2, #1 │ │ │ │ ldr r6, [r1, #56] @ 0x38 │ │ │ │ lsls r0, r2, #1 │ │ │ │ + ldr r6, [r4, #56] @ 0x38 │ │ │ │ + lsls r0, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r9, [pc, #452] @ 3b2ab0 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -448751,15 +448754,15 @@ │ │ │ │ ldr r1, [pc, #452] @ (3b2ab8 ) │ │ │ │ add r9, pc │ │ │ │ add.w r4, r9, #148 @ 0x94 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #28] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ ldr r6, [r0, #100] @ 0x64 │ │ │ │ mov.w sl, #1 │ │ │ │ vldr d8, [pc, #376] @ 3b2a88 │ │ │ │ movs r7, #3 │ │ │ │ ldr r5, [pc, #424] @ (3b2abc ) │ │ │ │ movs r3, #3 │ │ │ │ movt r3, #640 @ 0x280 │ │ │ │ @@ -448872,15 +448875,15 @@ │ │ │ │ ldr r1, [pc, #140] @ (3b2adc ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r5, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #136] @ (3b2ae0 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 732eb4 │ │ │ │ + bl 732ebc │ │ │ │ add r5, pc │ │ │ │ mov r2, r0 │ │ │ │ movs r3, #4 │ │ │ │ movs r1, #76 @ 0x4c │ │ │ │ add.w r0, r4, #1768 @ 0x6e8 │ │ │ │ str r5, [sp, #0] │ │ │ │ bl 3b24e8 │ │ │ │ @@ -448906,37 +448909,37 @@ │ │ │ │ lsls r0, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r2, r6, r7} │ │ │ │ + stmia r5!, {r2, r3, r4, r6, r7} │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldr r5, [sp, #552] @ 0x228 │ │ │ │ + ldr r5, [sp, #648] @ 0x288 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r5, [sp, #616] @ 0x268 │ │ │ │ + ldr r5, [sp, #712] @ 0x2c8 │ │ TRUNCATED DUE TO SIZE LIMIT: 10485760 bytes